OSDN Git Service

daa839c54a71669737076b1c72483720c3bd9a76
[pf3gnuchains/gcc-fork.git] / gcc / resource.c
1 /* Definitions for computing resource usage of specific insns.
2    Copyright (C) 1999 Free Software Foundation, Inc.
3
4 This file is part of GNU CC.
5
6 GNU CC is free software; you can redistribute it and/or modify
7 it under the terms of the GNU General Public License as published by
8 the Free Software Foundation; either version 2, or (at your option)
9 any later version.
10
11 GNU CC is distributed in the hope that it will be useful,
12 but WITHOUT ANY WARRANTY; without even the implied warranty of
13 MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
14 GNU General Public License for more details.
15
16 You should have received a copy of the GNU General Public License
17 along with GNU CC; see the file COPYING.  If not, write to
18 the Free Software Foundation, 59 Temple Place - Suite 330,
19 Boston, MA 02111-1307, USA.  */
20
21 #include "config.h"
22 #include "system.h"
23 #include "toplev.h"
24 #include "rtl.h"
25 #include "hard-reg-set.h"
26 #include "basic-block.h"
27 #include "function.h"
28 #include "regs.h"
29 #include "flags.h"
30 #include "output.h"
31 #include "resource.h"
32
33 /* This structure is used to record liveness information at the targets or
34    fallthrough insns of branches.  We will most likely need the information
35    at targets again, so save them in a hash table rather than recomputing them
36    each time.  */
37
38 struct target_info
39 {
40   int uid;                      /* INSN_UID of target.  */
41   struct target_info *next;     /* Next info for same hash bucket.  */
42   HARD_REG_SET live_regs;       /* Registers live at target.  */
43   int block;                    /* Basic block number containing target.  */
44   int bb_tick;                  /* Generation count of basic block info.  */
45 };
46
47 #define TARGET_HASH_PRIME 257
48
49 /* Indicates what resources are required at the beginning of the epilogue.  */
50 static struct resources start_of_epilogue_needs;
51
52 /* Indicates what resources are required at function end.  */
53 static struct resources end_of_function_needs;
54
55 /* Define the hash table itself.  */
56 static struct target_info **target_hash_table = NULL;
57
58 /* For each basic block, we maintain a generation number of its basic
59    block info, which is updated each time we move an insn from the
60    target of a jump.  This is the generation number indexed by block
61    number.  */
62
63 static int *bb_ticks;
64
65 /* Marks registers possibly live at the current place being scanned by
66    mark_target_live_regs.  Used only by next two function.    */
67
68 static HARD_REG_SET current_live_regs;
69
70 /* Marks registers for which we have seen a REG_DEAD note but no assignment.
71    Also only used by the next two functions.  */
72
73 static HARD_REG_SET pending_dead_regs;
74 \f
75 static void update_live_status          PROTO ((rtx, rtx));
76 static int find_basic_block             PROTO ((rtx));
77 static rtx next_insn_no_annul           PROTO ((rtx));
78 static rtx find_dead_or_set_registers   PROTO ((rtx, struct resources*,
79                                                 rtx*, int, struct resources,
80                                                 struct resources));
81 \f
82 /* Utility function called from mark_target_live_regs via note_stores.
83    It deadens any CLOBBERed registers and livens any SET registers.  */
84
85 static void
86 update_live_status (dest, x)
87      rtx dest;
88      rtx x;
89 {
90   int first_regno, last_regno;
91   int i;
92
93   if (GET_CODE (dest) != REG
94       && (GET_CODE (dest) != SUBREG || GET_CODE (SUBREG_REG (dest)) != REG))
95     return;
96
97   if (GET_CODE (dest) == SUBREG)
98     first_regno = REGNO (SUBREG_REG (dest)) + SUBREG_WORD (dest);
99   else
100     first_regno = REGNO (dest);
101
102   last_regno = first_regno + HARD_REGNO_NREGS (first_regno, GET_MODE (dest));
103
104   if (GET_CODE (x) == CLOBBER)
105     for (i = first_regno; i < last_regno; i++)
106       CLEAR_HARD_REG_BIT (current_live_regs, i);
107   else
108     for (i = first_regno; i < last_regno; i++)
109       {
110         SET_HARD_REG_BIT (current_live_regs, i);
111         CLEAR_HARD_REG_BIT (pending_dead_regs, i);
112       }
113 }
114 /* Find the number of the basic block that starts closest to INSN.  Return -1
115    if we couldn't find such a basic block.  */
116
117 static int
118 find_basic_block (insn)
119      rtx insn;
120 {
121   int i;
122
123   /* Scan backwards to the previous BARRIER.  Then see if we can find a
124      label that starts a basic block.  Return the basic block number.  */
125
126   for (insn = prev_nonnote_insn (insn);
127        insn && GET_CODE (insn) != BARRIER;
128        insn = prev_nonnote_insn (insn))
129     ;
130
131   /* The start of the function is basic block zero.  */
132   if (insn == 0)
133     return 0;
134
135   /* See if any of the upcoming CODE_LABELs start a basic block.  If we reach
136      anything other than a CODE_LABEL or note, we can't find this code.  */
137   for (insn = next_nonnote_insn (insn);
138        insn && GET_CODE (insn) == CODE_LABEL;
139        insn = next_nonnote_insn (insn))
140     {
141       for (i = 0; i < n_basic_blocks; i++)
142         if (insn == BLOCK_HEAD (i))
143           return i;
144     }
145
146   return -1;
147 }
148 \f
149 /* Similar to next_insn, but ignores insns in the delay slots of
150    an annulled branch.  */
151
152 static rtx
153 next_insn_no_annul (insn)
154      rtx insn;
155 {
156   if (insn)
157     {
158       /* If INSN is an annulled branch, skip any insns from the target
159          of the branch.  */
160       if (INSN_ANNULLED_BRANCH_P (insn)
161           && NEXT_INSN (PREV_INSN (insn)) != insn)
162         while (INSN_FROM_TARGET_P (NEXT_INSN (insn)))
163           insn = NEXT_INSN (insn);
164
165       insn = NEXT_INSN (insn);
166       if (insn && GET_CODE (insn) == INSN
167           && GET_CODE (PATTERN (insn)) == SEQUENCE)
168         insn = XVECEXP (PATTERN (insn), 0, 0);
169     }
170
171   return insn;
172 }
173 \f
174 /* Given X, some rtl, and RES, a pointer to a `struct resource', mark
175    which resources are references by the insn.  If INCLUDE_DELAYED_EFFECTS
176    is TRUE, resources used by the called routine will be included for
177    CALL_INSNs.  */
178
179 void
180 mark_referenced_resources (x, res, include_delayed_effects)
181      register rtx x;
182      register struct resources *res;
183      register int include_delayed_effects;
184 {
185   register enum rtx_code code = GET_CODE (x);
186   register int i, j;
187   register const char *format_ptr;
188
189   /* Handle leaf items for which we set resource flags.  Also, special-case
190      CALL, SET and CLOBBER operators.  */
191   switch (code)
192     {
193     case CONST:
194     case CONST_INT:
195     case CONST_DOUBLE:
196     case PC:
197     case SYMBOL_REF:
198     case LABEL_REF:
199       return;
200
201     case SUBREG:
202       if (GET_CODE (SUBREG_REG (x)) != REG)
203         mark_referenced_resources (SUBREG_REG (x), res, 0);
204       else
205         {
206           int regno = REGNO (SUBREG_REG (x)) + SUBREG_WORD (x);
207           int last_regno = regno + HARD_REGNO_NREGS (regno, GET_MODE (x));
208           for (i = regno; i < last_regno; i++)
209             SET_HARD_REG_BIT (res->regs, i);
210         }
211       return;
212
213     case REG:
214       for (i = 0; i < HARD_REGNO_NREGS (REGNO (x), GET_MODE (x)); i++)
215         SET_HARD_REG_BIT (res->regs, REGNO (x) + i);
216       return;
217
218     case MEM:
219       /* If this memory shouldn't change, it really isn't referencing
220          memory.  */
221       if (RTX_UNCHANGING_P (x))
222         res->unch_memory = 1;
223       else
224         res->memory = 1;
225       res->volatil |= MEM_VOLATILE_P (x);
226
227       /* Mark registers used to access memory.  */
228       mark_referenced_resources (XEXP (x, 0), res, 0);
229       return;
230
231     case CC0:
232       res->cc = 1;
233       return;
234
235     case UNSPEC_VOLATILE:
236     case ASM_INPUT:
237       /* Traditional asm's are always volatile.  */
238       res->volatil = 1;
239       return;
240
241     case TRAP_IF:
242       res->volatil = 1;
243       break;
244
245     case ASM_OPERANDS:
246       res->volatil |= MEM_VOLATILE_P (x);
247
248       /* For all ASM_OPERANDS, we must traverse the vector of input operands.
249          We can not just fall through here since then we would be confused
250          by the ASM_INPUT rtx inside ASM_OPERANDS, which do not indicate
251          traditional asms unlike their normal usage.  */
252       
253       for (i = 0; i < ASM_OPERANDS_INPUT_LENGTH (x); i++)
254         mark_referenced_resources (ASM_OPERANDS_INPUT (x, i), res, 0);
255       return;
256
257     case CALL:
258       /* The first operand will be a (MEM (xxx)) but doesn't really reference
259          memory.  The second operand may be referenced, though.  */
260       mark_referenced_resources (XEXP (XEXP (x, 0), 0), res, 0);
261       mark_referenced_resources (XEXP (x, 1), res, 0);
262       return;
263
264     case SET:
265       /* Usually, the first operand of SET is set, not referenced.  But
266          registers used to access memory are referenced.  SET_DEST is
267          also referenced if it is a ZERO_EXTRACT or SIGN_EXTRACT.  */
268
269       mark_referenced_resources (SET_SRC (x), res, 0);
270
271       x = SET_DEST (x);
272       if (GET_CODE (x) == SIGN_EXTRACT || GET_CODE (x) == ZERO_EXTRACT)
273         mark_referenced_resources (x, res, 0);
274       else if (GET_CODE (x) == SUBREG)
275         x = SUBREG_REG (x);
276       if (GET_CODE (x) == MEM)
277         mark_referenced_resources (XEXP (x, 0), res, 0);
278       return;
279
280     case CLOBBER:
281       return;
282
283     case CALL_INSN:
284       if (include_delayed_effects)
285         {
286           /* A CALL references memory, the frame pointer if it exists, the
287              stack pointer, any global registers and any registers given in
288              USE insns immediately in front of the CALL.
289
290              However, we may have moved some of the parameter loading insns
291              into the delay slot of this CALL.  If so, the USE's for them
292              don't count and should be skipped.  */
293           rtx insn = PREV_INSN (x);
294           rtx sequence = 0;
295           int seq_size = 0;
296           rtx next = NEXT_INSN (x);
297           int i;
298
299           /* If we are part of a delay slot sequence, point at the SEQUENCE.  */
300           if (NEXT_INSN (insn) != x)
301             {
302               next = NEXT_INSN (NEXT_INSN (insn));
303               sequence = PATTERN (NEXT_INSN (insn));
304               seq_size = XVECLEN (sequence, 0);
305               if (GET_CODE (sequence) != SEQUENCE)
306                 abort ();
307             }
308
309           res->memory = 1;
310           SET_HARD_REG_BIT (res->regs, STACK_POINTER_REGNUM);
311           if (frame_pointer_needed)
312             {
313               SET_HARD_REG_BIT (res->regs, FRAME_POINTER_REGNUM);
314 #if FRAME_POINTER_REGNUM != HARD_FRAME_POINTER_REGNUM
315               SET_HARD_REG_BIT (res->regs, HARD_FRAME_POINTER_REGNUM);
316 #endif
317             }
318
319           for (i = 0; i < FIRST_PSEUDO_REGISTER; i++)
320             if (global_regs[i])
321               SET_HARD_REG_BIT (res->regs, i);
322
323           /* Check for a NOTE_INSN_SETJMP.  If it exists, then we must
324              assume that this call can need any register.
325
326              This is done to be more conservative about how we handle setjmp.
327              We assume that they both use and set all registers.  Using all
328              registers ensures that a register will not be considered dead
329              just because it crosses a setjmp call.  A register should be
330              considered dead only if the setjmp call returns non-zero.  */
331           if (next && GET_CODE (next) == NOTE
332               && NOTE_LINE_NUMBER (next) == NOTE_INSN_SETJMP)
333             SET_HARD_REG_SET (res->regs);
334
335           {
336             rtx link;
337
338             for (link = CALL_INSN_FUNCTION_USAGE (x);
339                  link;
340                  link = XEXP (link, 1))
341               if (GET_CODE (XEXP (link, 0)) == USE)
342                 {
343                   for (i = 1; i < seq_size; i++)
344                     {
345                       rtx slot_pat = PATTERN (XVECEXP (sequence, 0, i));
346                       if (GET_CODE (slot_pat) == SET
347                           && rtx_equal_p (SET_DEST (slot_pat),
348                                           SET_DEST (XEXP (link, 0))))
349                         break;
350                     }
351                   if (i >= seq_size)
352                     mark_referenced_resources (SET_DEST (XEXP (link, 0)),
353                                                res, 0);
354                 }
355           }
356         }
357
358       /* ... fall through to other INSN processing ...  */
359
360     case INSN:
361     case JUMP_INSN:
362
363 #ifdef INSN_REFERENCES_ARE_DELAYED
364       if (! include_delayed_effects
365           && INSN_REFERENCES_ARE_DELAYED (x))
366         return;
367 #endif
368
369       /* No special processing, just speed up.  */
370       mark_referenced_resources (PATTERN (x), res, include_delayed_effects);
371       return;
372
373     default:
374       break;
375     }
376
377   /* Process each sub-expression and flag what it needs.  */
378   format_ptr = GET_RTX_FORMAT (code);
379   for (i = 0; i < GET_RTX_LENGTH (code); i++)
380     switch (*format_ptr++)
381       {
382       case 'e':
383         mark_referenced_resources (XEXP (x, i), res, include_delayed_effects);
384         break;
385
386       case 'E':
387         for (j = 0; j < XVECLEN (x, i); j++)
388           mark_referenced_resources (XVECEXP (x, i, j), res,
389                                      include_delayed_effects);
390         break;
391       }
392 }
393 \f
394 /* A subroutine of mark_target_live_regs.  Search forward from TARGET
395    looking for registers that are set before they are used.  These are dead. 
396    Stop after passing a few conditional jumps, and/or a small
397    number of unconditional branches.  */
398
399 static rtx
400 find_dead_or_set_registers (target, res, jump_target, jump_count, set, needed)
401      rtx target;
402      struct resources *res;
403      rtx *jump_target;
404      int jump_count;
405      struct resources set, needed;
406 {
407   HARD_REG_SET scratch;
408   rtx insn, next;
409   rtx jump_insn = 0;
410   int i;
411
412   for (insn = target; insn; insn = next)
413     {
414       rtx this_jump_insn = insn;
415
416       next = NEXT_INSN (insn);
417       switch (GET_CODE (insn))
418         {
419         case CODE_LABEL:
420           /* After a label, any pending dead registers that weren't yet
421              used can be made dead.  */
422           AND_COMPL_HARD_REG_SET (pending_dead_regs, needed.regs);
423           AND_COMPL_HARD_REG_SET (res->regs, pending_dead_regs);
424           CLEAR_HARD_REG_SET (pending_dead_regs);
425
426           continue;
427
428         case BARRIER:
429         case NOTE:
430           continue;
431
432         case INSN:
433           if (GET_CODE (PATTERN (insn)) == USE)
434             {
435               /* If INSN is a USE made by update_block, we care about the
436                  underlying insn.  Any registers set by the underlying insn
437                  are live since the insn is being done somewhere else.  */
438               if (GET_RTX_CLASS (GET_CODE (XEXP (PATTERN (insn), 0))) == 'i')
439                 mark_set_resources (XEXP (PATTERN (insn), 0), res, 0, 1);
440
441               /* All other USE insns are to be ignored.  */
442               continue;
443             }
444           else if (GET_CODE (PATTERN (insn)) == CLOBBER)
445             continue;
446           else if (GET_CODE (PATTERN (insn)) == SEQUENCE)
447             {
448               /* An unconditional jump can be used to fill the delay slot
449                  of a call, so search for a JUMP_INSN in any position.  */
450               for (i = 0; i < XVECLEN (PATTERN (insn), 0); i++)
451                 {
452                   this_jump_insn = XVECEXP (PATTERN (insn), 0, i);
453                   if (GET_CODE (this_jump_insn) == JUMP_INSN)
454                     break;
455                 }
456             }
457
458         default:
459           break;
460         }
461
462       if (GET_CODE (this_jump_insn) == JUMP_INSN)
463         {
464           if (jump_count++ < 10)
465             {
466               if (simplejump_p (this_jump_insn)
467                   || GET_CODE (PATTERN (this_jump_insn)) == RETURN)
468                 {
469                   next = JUMP_LABEL (this_jump_insn);
470                   if (jump_insn == 0)
471                     {
472                       jump_insn = insn;
473                       if (jump_target)
474                         *jump_target = JUMP_LABEL (this_jump_insn);
475                     }
476                 }
477               else if (condjump_p (this_jump_insn)
478                        || condjump_in_parallel_p (this_jump_insn))
479                 {
480                   struct resources target_set, target_res;
481                   struct resources fallthrough_res;
482
483                   /* We can handle conditional branches here by following
484                      both paths, and then IOR the results of the two paths
485                      together, which will give us registers that are dead
486                      on both paths.  Since this is expensive, we give it
487                      a much higher cost than unconditional branches.  The
488                      cost was chosen so that we will follow at most 1
489                      conditional branch.  */
490
491                   jump_count += 4;
492                   if (jump_count >= 10)
493                     break;
494
495                   mark_referenced_resources (insn, &needed, 1);
496
497                   /* For an annulled branch, mark_set_resources ignores slots
498                      filled by instructions from the target.  This is correct
499                      if the branch is not taken.  Since we are following both
500                      paths from the branch, we must also compute correct info
501                      if the branch is taken.  We do this by inverting all of
502                      the INSN_FROM_TARGET_P bits, calling mark_set_resources,
503                      and then inverting the INSN_FROM_TARGET_P bits again.  */
504
505                   if (GET_CODE (PATTERN (insn)) == SEQUENCE
506                       && INSN_ANNULLED_BRANCH_P (this_jump_insn))
507                     {
508                       for (i = 1; i < XVECLEN (PATTERN (insn), 0); i++)
509                         INSN_FROM_TARGET_P (XVECEXP (PATTERN (insn), 0, i))
510                           = ! INSN_FROM_TARGET_P (XVECEXP (PATTERN (insn), 0, i));
511
512                       target_set = set;
513                       mark_set_resources (insn, &target_set, 0, 1);
514
515                       for (i = 1; i < XVECLEN (PATTERN (insn), 0); i++)
516                         INSN_FROM_TARGET_P (XVECEXP (PATTERN (insn), 0, i))
517                           = ! INSN_FROM_TARGET_P (XVECEXP (PATTERN (insn), 0, i));
518
519                       mark_set_resources (insn, &set, 0, 1);
520                     }
521                   else
522                     {
523                       mark_set_resources (insn, &set, 0, 1);
524                       target_set = set;
525                     }
526
527                   target_res = *res;
528                   COPY_HARD_REG_SET (scratch, target_set.regs);
529                   AND_COMPL_HARD_REG_SET (scratch, needed.regs);
530                   AND_COMPL_HARD_REG_SET (target_res.regs, scratch);
531
532                   fallthrough_res = *res;
533                   COPY_HARD_REG_SET (scratch, set.regs);
534                   AND_COMPL_HARD_REG_SET (scratch, needed.regs);
535                   AND_COMPL_HARD_REG_SET (fallthrough_res.regs, scratch);
536
537                   find_dead_or_set_registers (JUMP_LABEL (this_jump_insn),
538                                               &target_res, 0, jump_count,
539                                               target_set, needed);
540                   find_dead_or_set_registers (next,
541                                               &fallthrough_res, 0, jump_count,
542                                               set, needed);
543                   IOR_HARD_REG_SET (fallthrough_res.regs, target_res.regs);
544                   AND_HARD_REG_SET (res->regs, fallthrough_res.regs);
545                   break;
546                 }
547               else
548                 break;
549             }
550           else
551             {
552               /* Don't try this optimization if we expired our jump count
553                  above, since that would mean there may be an infinite loop
554                  in the function being compiled.  */
555               jump_insn = 0;
556               break;
557             }
558         }
559
560       mark_referenced_resources (insn, &needed, 1);
561       mark_set_resources (insn, &set, 0, 1);
562
563       COPY_HARD_REG_SET (scratch, set.regs);
564       AND_COMPL_HARD_REG_SET (scratch, needed.regs);
565       AND_COMPL_HARD_REG_SET (res->regs, scratch);
566     }
567
568   return jump_insn;
569 }
570 \f
571 /* Given X, a part of an insn, and a pointer to a `struct resource',
572    RES, indicate which resources are modified by the insn. If
573    INCLUDE_DELAYED_EFFECTS is nonzero, also mark resources potentially
574    set by the called routine.
575
576    If IN_DEST is nonzero, it means we are inside a SET.  Otherwise,
577    objects are being referenced instead of set.
578
579    We never mark the insn as modifying the condition code unless it explicitly
580    SETs CC0 even though this is not totally correct.  The reason for this is
581    that we require a SET of CC0 to immediately precede the reference to CC0.
582    So if some other insn sets CC0 as a side-effect, we know it cannot affect
583    our computation and thus may be placed in a delay slot.   */
584
585 void
586 mark_set_resources (x, res, in_dest, include_delayed_effects)
587      register rtx x;
588      register struct resources *res;
589      int in_dest;
590      int include_delayed_effects;
591 {
592   register enum rtx_code code;
593   register int i, j;
594   register const char *format_ptr;
595
596  restart:
597
598   code = GET_CODE (x);
599
600   switch (code)
601     {
602     case NOTE:
603     case BARRIER:
604     case CODE_LABEL:
605     case USE:
606     case CONST_INT:
607     case CONST_DOUBLE:
608     case LABEL_REF:
609     case SYMBOL_REF:
610     case CONST:
611     case PC:
612       /* These don't set any resources.  */
613       return;
614
615     case CC0:
616       if (in_dest)
617         res->cc = 1;
618       return;
619
620     case CALL_INSN:
621       /* Called routine modifies the condition code, memory, any registers
622          that aren't saved across calls, global registers and anything
623          explicitly CLOBBERed immediately after the CALL_INSN.  */
624
625       if (include_delayed_effects)
626         {
627           rtx next = NEXT_INSN (x);
628           rtx prev = PREV_INSN (x);
629           rtx link;
630
631           res->cc = res->memory = 1;
632           for (i = 0; i < FIRST_PSEUDO_REGISTER; i++)
633             if (call_used_regs[i] || global_regs[i])
634               SET_HARD_REG_BIT (res->regs, i);
635
636           /* If X is part of a delay slot sequence, then NEXT should be
637              the first insn after the sequence.  */
638           if (NEXT_INSN (prev) != x)
639             next = NEXT_INSN (NEXT_INSN (prev));
640
641           for (link = CALL_INSN_FUNCTION_USAGE (x);
642                link; link = XEXP (link, 1))
643             if (GET_CODE (XEXP (link, 0)) == CLOBBER)
644               mark_set_resources (SET_DEST (XEXP (link, 0)), res, 1, 0);
645
646           /* Check for a NOTE_INSN_SETJMP.  If it exists, then we must
647              assume that this call can clobber any register.  */
648           if (next && GET_CODE (next) == NOTE
649               && NOTE_LINE_NUMBER (next) == NOTE_INSN_SETJMP)
650             SET_HARD_REG_SET (res->regs);
651         }
652
653       /* ... and also what its RTL says it modifies, if anything.  */
654
655     case JUMP_INSN:
656     case INSN:
657
658         /* An insn consisting of just a CLOBBER (or USE) is just for flow
659            and doesn't actually do anything, so we ignore it.  */
660
661 #ifdef INSN_SETS_ARE_DELAYED
662       if (! include_delayed_effects
663           && INSN_SETS_ARE_DELAYED (x))
664         return;
665 #endif
666
667       x = PATTERN (x);
668       if (GET_CODE (x) != USE && GET_CODE (x) != CLOBBER)
669         goto restart;
670       return;
671
672     case SET:
673       /* If the source of a SET is a CALL, this is actually done by
674          the called routine.  So only include it if we are to include the
675          effects of the calling routine.  */
676
677       mark_set_resources (SET_DEST (x), res,
678                           (include_delayed_effects
679                            || GET_CODE (SET_SRC (x)) != CALL),
680                           0);
681
682       mark_set_resources (SET_SRC (x), res, 0, 0);
683       return;
684
685     case CLOBBER:
686       mark_set_resources (XEXP (x, 0), res, 1, 0);
687       return;
688       
689     case SEQUENCE:
690       for (i = 0; i < XVECLEN (x, 0); i++)
691         if (! (INSN_ANNULLED_BRANCH_P (XVECEXP (x, 0, 0))
692                && INSN_FROM_TARGET_P (XVECEXP (x, 0, i))))
693           mark_set_resources (XVECEXP (x, 0, i), res, 0,
694                               include_delayed_effects);
695       return;
696
697     case POST_INC:
698     case PRE_INC:
699     case POST_DEC:
700     case PRE_DEC:
701       mark_set_resources (XEXP (x, 0), res, 1, 0);
702       return;
703
704     case ZERO_EXTRACT:
705       mark_set_resources (XEXP (x, 0), res, in_dest, 0);
706       mark_set_resources (XEXP (x, 1), res, 0, 0);
707       mark_set_resources (XEXP (x, 2), res, 0, 0);
708       return;
709
710     case MEM:
711       if (in_dest)
712         {
713           res->memory = 1;
714           res->unch_memory |= RTX_UNCHANGING_P (x);
715           res->volatil |= MEM_VOLATILE_P (x);
716         }
717
718       mark_set_resources (XEXP (x, 0), res, 0, 0);
719       return;
720
721     case SUBREG:
722       if (in_dest)
723         {
724           if (GET_CODE (SUBREG_REG (x)) != REG)
725             mark_set_resources (SUBREG_REG (x), res,
726                                 in_dest, include_delayed_effects);
727           else
728             {
729               int regno = REGNO (SUBREG_REG (x)) + SUBREG_WORD (x);
730               int last_regno = regno + HARD_REGNO_NREGS (regno, GET_MODE (x));
731               for (i = regno; i < last_regno; i++)
732                 SET_HARD_REG_BIT (res->regs, i);
733             }
734         }
735       return;
736
737     case REG:
738       if (in_dest)
739         for (i = 0; i < HARD_REGNO_NREGS (REGNO (x), GET_MODE (x)); i++)
740           SET_HARD_REG_BIT (res->regs, REGNO (x) + i);
741       return;
742
743     case UNSPEC_VOLATILE:
744     case ASM_INPUT:
745       /* Traditional asm's are always volatile.  */
746       res->volatil = 1;
747       return;
748
749     case TRAP_IF:
750       res->volatil = 1;
751       break;
752
753     case ASM_OPERANDS:
754       res->volatil |= MEM_VOLATILE_P (x);
755
756       /* For all ASM_OPERANDS, we must traverse the vector of input operands.
757          We can not just fall through here since then we would be confused
758          by the ASM_INPUT rtx inside ASM_OPERANDS, which do not indicate
759          traditional asms unlike their normal usage.  */
760       
761       for (i = 0; i < ASM_OPERANDS_INPUT_LENGTH (x); i++)
762         mark_set_resources (ASM_OPERANDS_INPUT (x, i), res, in_dest, 0);
763       return;
764
765     default:
766       break;
767     }
768
769   /* Process each sub-expression and flag what it needs.  */
770   format_ptr = GET_RTX_FORMAT (code);
771   for (i = 0; i < GET_RTX_LENGTH (code); i++)
772     switch (*format_ptr++)
773       {
774       case 'e':
775         mark_set_resources (XEXP (x, i), res, in_dest, include_delayed_effects);
776         break;
777
778       case 'E':
779         for (j = 0; j < XVECLEN (x, i); j++)
780           mark_set_resources (XVECEXP (x, i, j), res, in_dest,
781                               include_delayed_effects);
782         break;
783       }
784 }
785 \f
786 /* Set the resources that are live at TARGET.
787
788    If TARGET is zero, we refer to the end of the current function and can
789    return our precomputed value.
790
791    Otherwise, we try to find out what is live by consulting the basic block
792    information.  This is tricky, because we must consider the actions of
793    reload and jump optimization, which occur after the basic block information
794    has been computed.
795
796    Accordingly, we proceed as follows::
797
798    We find the previous BARRIER and look at all immediately following labels
799    (with no intervening active insns) to see if any of them start a basic
800    block.  If we hit the start of the function first, we use block 0.
801
802    Once we have found a basic block and a corresponding first insns, we can
803    accurately compute the live status from basic_block_live_regs and
804    reg_renumber.  (By starting at a label following a BARRIER, we are immune
805    to actions taken by reload and jump.)  Then we scan all insns between
806    that point and our target.  For each CLOBBER (or for call-clobbered regs
807    when we pass a CALL_INSN), mark the appropriate registers are dead.  For
808    a SET, mark them as live.
809
810    We have to be careful when using REG_DEAD notes because they are not
811    updated by such things as find_equiv_reg.  So keep track of registers
812    marked as dead that haven't been assigned to, and mark them dead at the
813    next CODE_LABEL since reload and jump won't propagate values across labels.
814
815    If we cannot find the start of a basic block (should be a very rare
816    case, if it can happen at all), mark everything as potentially live.
817
818    Next, scan forward from TARGET looking for things set or clobbered
819    before they are used.  These are not live.
820
821    Because we can be called many times on the same target, save our results
822    in a hash table indexed by INSN_UID.  This is only done if the function
823    init_resource_info () was invoked before we are called.  */
824
825 void
826 mark_target_live_regs (insns, target, res)
827      rtx insns;
828      rtx target;
829      struct resources *res;
830 {
831   int b = -1;
832   int i;
833   struct target_info *tinfo = NULL;
834   rtx insn;
835   rtx jump_insn = 0;
836   rtx jump_target;
837   HARD_REG_SET scratch;
838   struct resources set, needed;
839
840   /* Handle end of function.  */
841   if (target == 0)
842     {
843       *res = end_of_function_needs;
844       return;
845     }
846
847   /* We have to assume memory is needed, but the CC isn't.  */
848   res->memory = 1;
849   res->volatil = res->unch_memory = 0;
850   res->cc = 0;
851
852   /* See if we have computed this value already.  */
853   if (target_hash_table != NULL)
854     {
855       for (tinfo = target_hash_table[INSN_UID (target) % TARGET_HASH_PRIME];
856            tinfo; tinfo = tinfo->next)
857         if (tinfo->uid == INSN_UID (target))
858           break;
859
860       /* Start by getting the basic block number.  If we have saved
861          information, we can get it from there unless the insn at the
862          start of the basic block has been deleted.  */
863       if (tinfo && tinfo->block != -1
864           && ! INSN_DELETED_P (BLOCK_HEAD (tinfo->block)))
865         b = tinfo->block;
866     }
867
868   if (b == -1)
869     b = find_basic_block (target);
870
871   if (target_hash_table != NULL)
872     {
873       if (tinfo)
874         {
875           /* If the information is up-to-date, use it.  Otherwise, we will
876              update it below.  */
877           if (b == tinfo->block && b != -1 && tinfo->bb_tick == bb_ticks[b])
878             {
879               COPY_HARD_REG_SET (res->regs, tinfo->live_regs);
880               return;
881             }
882         }
883       else
884         {
885           /* Allocate a place to put our results and chain it into the 
886              hash table.  */
887           tinfo = (struct target_info *) oballoc (sizeof (struct target_info));
888           tinfo->uid = INSN_UID (target);
889           tinfo->block = b;
890           tinfo->next = target_hash_table[INSN_UID (target) % TARGET_HASH_PRIME];
891           target_hash_table[INSN_UID (target) % TARGET_HASH_PRIME] = tinfo;
892         }
893     }
894
895   CLEAR_HARD_REG_SET (pending_dead_regs);
896
897   /* If we found a basic block, get the live registers from it and update
898      them with anything set or killed between its start and the insn before
899      TARGET.  Otherwise, we must assume everything is live.  */
900   if (b != -1)
901     {
902       regset regs_live = BASIC_BLOCK (b)->global_live_at_start;
903       int j;
904       int regno;
905       rtx start_insn, stop_insn;
906
907       /* Compute hard regs live at start of block -- this is the real hard regs
908          marked live, plus live pseudo regs that have been renumbered to
909          hard regs.  */
910
911       REG_SET_TO_HARD_REG_SET (current_live_regs, regs_live);
912
913       EXECUTE_IF_SET_IN_REG_SET
914         (regs_live, FIRST_PSEUDO_REGISTER, i,
915          {
916            if ((regno = reg_renumber[i]) >= 0)
917              for (j = regno;
918                   j < regno + HARD_REGNO_NREGS (regno,
919                                                 PSEUDO_REGNO_MODE (i));
920                   j++)
921                SET_HARD_REG_BIT (current_live_regs, j);
922          });
923
924       /* Get starting and ending insn, handling the case where each might
925          be a SEQUENCE.  */
926       start_insn = (b == 0 ? insns : BLOCK_HEAD (b));
927       stop_insn = target;
928
929       if (GET_CODE (start_insn) == INSN
930           && GET_CODE (PATTERN (start_insn)) == SEQUENCE)
931         start_insn = XVECEXP (PATTERN (start_insn), 0, 0);
932
933       if (GET_CODE (stop_insn) == INSN
934           && GET_CODE (PATTERN (stop_insn)) == SEQUENCE)
935         stop_insn = next_insn (PREV_INSN (stop_insn));
936
937       for (insn = start_insn; insn != stop_insn;
938            insn = next_insn_no_annul (insn))
939         {
940           rtx link;
941           rtx real_insn = insn;
942
943           /* If this insn is from the target of a branch, it isn't going to
944              be used in the sequel.  If it is used in both cases, this
945              test will not be true.  */
946           if (INSN_FROM_TARGET_P (insn))
947             continue;
948
949           /* If this insn is a USE made by update_block, we care about the
950              underlying insn.  */
951           if (GET_CODE (insn) == INSN && GET_CODE (PATTERN (insn)) == USE
952               && GET_RTX_CLASS (GET_CODE (XEXP (PATTERN (insn), 0))) == 'i')
953               real_insn = XEXP (PATTERN (insn), 0);
954
955           if (GET_CODE (real_insn) == CALL_INSN)
956             {
957               /* CALL clobbers all call-used regs that aren't fixed except
958                  sp, ap, and fp.  Do this before setting the result of the
959                  call live.  */
960               for (i = 0; i < FIRST_PSEUDO_REGISTER; i++)
961                 if (call_used_regs[i]
962                     && i != STACK_POINTER_REGNUM && i != FRAME_POINTER_REGNUM
963                     && i != ARG_POINTER_REGNUM
964 #if HARD_FRAME_POINTER_REGNUM != FRAME_POINTER_REGNUM
965                     && i != HARD_FRAME_POINTER_REGNUM
966 #endif
967 #if ARG_POINTER_REGNUM != FRAME_POINTER_REGNUM
968                     && ! (i == ARG_POINTER_REGNUM && fixed_regs[i])
969 #endif
970 #if defined (PIC_OFFSET_TABLE_REGNUM) && !defined (PIC_OFFSET_TABLE_REG_CALL_CLOBBERED)
971                     && ! (i == PIC_OFFSET_TABLE_REGNUM && flag_pic)
972 #endif
973                     )
974                   CLEAR_HARD_REG_BIT (current_live_regs, i);
975
976               /* A CALL_INSN sets any global register live, since it may
977                  have been modified by the call.  */
978               for (i = 0; i < FIRST_PSEUDO_REGISTER; i++)
979                 if (global_regs[i])
980                   SET_HARD_REG_BIT (current_live_regs, i);
981             }
982
983           /* Mark anything killed in an insn to be deadened at the next
984              label.  Ignore USE insns; the only REG_DEAD notes will be for
985              parameters.  But they might be early.  A CALL_INSN will usually
986              clobber registers used for parameters.  It isn't worth bothering
987              with the unlikely case when it won't.  */
988           if ((GET_CODE (real_insn) == INSN
989                && GET_CODE (PATTERN (real_insn)) != USE
990                && GET_CODE (PATTERN (real_insn)) != CLOBBER)
991               || GET_CODE (real_insn) == JUMP_INSN
992               || GET_CODE (real_insn) == CALL_INSN)
993             {
994               for (link = REG_NOTES (real_insn); link; link = XEXP (link, 1))
995                 if (REG_NOTE_KIND (link) == REG_DEAD
996                     && GET_CODE (XEXP (link, 0)) == REG
997                     && REGNO (XEXP (link, 0)) < FIRST_PSEUDO_REGISTER)
998                   {
999                     int first_regno = REGNO (XEXP (link, 0));
1000                     int last_regno
1001                       = (first_regno
1002                          + HARD_REGNO_NREGS (first_regno,
1003                                              GET_MODE (XEXP (link, 0))));
1004                          
1005                     for (i = first_regno; i < last_regno; i++)
1006                       SET_HARD_REG_BIT (pending_dead_regs, i);
1007                   }
1008
1009               note_stores (PATTERN (real_insn), update_live_status);
1010
1011               /* If any registers were unused after this insn, kill them.
1012                  These notes will always be accurate.  */
1013               for (link = REG_NOTES (real_insn); link; link = XEXP (link, 1))
1014                 if (REG_NOTE_KIND (link) == REG_UNUSED
1015                     && GET_CODE (XEXP (link, 0)) == REG
1016                     && REGNO (XEXP (link, 0)) < FIRST_PSEUDO_REGISTER)
1017                   {
1018                     int first_regno = REGNO (XEXP (link, 0));
1019                     int last_regno
1020                       = (first_regno
1021                          + HARD_REGNO_NREGS (first_regno,
1022                                              GET_MODE (XEXP (link, 0))));
1023                          
1024                     for (i = first_regno; i < last_regno; i++)
1025                       CLEAR_HARD_REG_BIT (current_live_regs, i);
1026                   }
1027             }
1028
1029           else if (GET_CODE (real_insn) == CODE_LABEL)
1030             {
1031               /* A label clobbers the pending dead registers since neither
1032                  reload nor jump will propagate a value across a label.  */
1033               AND_COMPL_HARD_REG_SET (current_live_regs, pending_dead_regs);
1034               CLEAR_HARD_REG_SET (pending_dead_regs);
1035             }
1036
1037           /* The beginning of the epilogue corresponds to the end of the
1038              RTL chain when there are no epilogue insns.  Certain resources
1039              are implicitly required at that point.  */
1040           else if (GET_CODE (real_insn) == NOTE
1041                    && NOTE_LINE_NUMBER (real_insn) == NOTE_INSN_EPILOGUE_BEG)
1042             IOR_HARD_REG_SET (current_live_regs, start_of_epilogue_needs.regs);
1043         }
1044
1045       COPY_HARD_REG_SET (res->regs, current_live_regs);
1046       if (tinfo != NULL)
1047         {
1048           tinfo->block = b;
1049           tinfo->bb_tick = bb_ticks[b];
1050         }
1051     }
1052   else
1053     /* We didn't find the start of a basic block.  Assume everything
1054        in use.  This should happen only extremely rarely.  */
1055     SET_HARD_REG_SET (res->regs);
1056
1057   CLEAR_RESOURCE (&set);
1058   CLEAR_RESOURCE (&needed);
1059
1060   jump_insn = find_dead_or_set_registers (target, res, &jump_target, 0,
1061                                           set, needed);
1062
1063   /* If we hit an unconditional branch, we have another way of finding out
1064      what is live: we can see what is live at the branch target and include
1065      anything used but not set before the branch.  The only things that are
1066      live are those that are live using the above test and the test below.  */
1067
1068   if (jump_insn)
1069     {
1070       struct resources new_resources;
1071       rtx stop_insn = next_active_insn (jump_insn);
1072
1073       mark_target_live_regs (insns, next_active_insn (jump_target),
1074                              &new_resources);
1075       CLEAR_RESOURCE (&set);
1076       CLEAR_RESOURCE (&needed);
1077
1078       /* Include JUMP_INSN in the needed registers.  */
1079       for (insn = target; insn != stop_insn; insn = next_active_insn (insn))
1080         {
1081           mark_referenced_resources (insn, &needed, 1);
1082
1083           COPY_HARD_REG_SET (scratch, needed.regs);
1084           AND_COMPL_HARD_REG_SET (scratch, set.regs);
1085           IOR_HARD_REG_SET (new_resources.regs, scratch);
1086
1087           mark_set_resources (insn, &set, 0, 1);
1088         }
1089
1090       AND_HARD_REG_SET (res->regs, new_resources.regs);
1091     }
1092
1093   if (tinfo != NULL)
1094     {
1095       COPY_HARD_REG_SET (tinfo->live_regs, res->regs);
1096     }
1097 }
1098 \f
1099 /* Initialize the resources required by mark_target_live_regs ().
1100    This should be invoked before the first call to mark_target_live_regs.  */
1101
1102 void
1103 init_resource_info (epilogue_insn)
1104      rtx epilogue_insn;
1105 {
1106   int i;
1107
1108   /* Indicate what resources are required to be valid at the end of the current
1109      function.  The condition code never is and memory always is.  If the
1110      frame pointer is needed, it is and so is the stack pointer unless
1111      EXIT_IGNORE_STACK is non-zero.  If the frame pointer is not needed, the
1112      stack pointer is.  Registers used to return the function value are
1113      needed.  Registers holding global variables are needed.  */
1114
1115   end_of_function_needs.cc = 0;
1116   end_of_function_needs.memory = 1;
1117   end_of_function_needs.unch_memory = 0;
1118   CLEAR_HARD_REG_SET (end_of_function_needs.regs);
1119
1120   if (frame_pointer_needed)
1121     {
1122       SET_HARD_REG_BIT (end_of_function_needs.regs, FRAME_POINTER_REGNUM);
1123 #if HARD_FRAME_POINTER_REGNUM != FRAME_POINTER_REGNUM
1124       SET_HARD_REG_BIT (end_of_function_needs.regs, HARD_FRAME_POINTER_REGNUM);
1125 #endif
1126 #ifdef EXIT_IGNORE_STACK
1127       if (! EXIT_IGNORE_STACK
1128           || current_function_sp_is_unchanging)
1129 #endif
1130         SET_HARD_REG_BIT (end_of_function_needs.regs, STACK_POINTER_REGNUM);
1131     }
1132   else
1133     SET_HARD_REG_BIT (end_of_function_needs.regs, STACK_POINTER_REGNUM);
1134
1135   if (current_function_return_rtx != 0)
1136     mark_referenced_resources (current_function_return_rtx,
1137                                &end_of_function_needs, 1);
1138
1139   for (i = 0; i < FIRST_PSEUDO_REGISTER; i++)
1140     if (global_regs[i]
1141 #ifdef EPILOGUE_USES
1142         || EPILOGUE_USES (i)
1143 #endif
1144         )
1145       SET_HARD_REG_BIT (end_of_function_needs.regs, i);
1146
1147   /* The registers required to be live at the end of the function are
1148      represented in the flow information as being dead just prior to
1149      reaching the end of the function.  For example, the return of a value
1150      might be represented by a USE of the return register immediately
1151      followed by an unconditional jump to the return label where the
1152      return label is the end of the RTL chain.  The end of the RTL chain
1153      is then taken to mean that the return register is live.
1154
1155      This sequence is no longer maintained when epilogue instructions are
1156      added to the RTL chain.  To reconstruct the original meaning, the
1157      start of the epilogue (NOTE_INSN_EPILOGUE_BEG) is regarded as the
1158      point where these registers become live (start_of_epilogue_needs).
1159      If epilogue instructions are present, the registers set by those
1160      instructions won't have been processed by flow.  Thus, those
1161      registers are additionally required at the end of the RTL chain
1162      (end_of_function_needs).  */
1163
1164   start_of_epilogue_needs = end_of_function_needs;
1165
1166   while ((epilogue_insn = next_nonnote_insn (epilogue_insn)))
1167     mark_set_resources (epilogue_insn, &end_of_function_needs, 0, 1);
1168
1169   /* Allocate and initialize the tables used by mark_target_live_regs.  */
1170   target_hash_table
1171     = (struct target_info **) xmalloc ((TARGET_HASH_PRIME
1172                                        * sizeof (struct target_info *)));
1173   bzero ((char *) target_hash_table,
1174          TARGET_HASH_PRIME * sizeof (struct target_info *));
1175
1176   bb_ticks = (int *) xmalloc (n_basic_blocks * sizeof (int));
1177   bzero ((char *) bb_ticks, n_basic_blocks * sizeof (int));
1178 }
1179 \f
1180 /* Free up the resources allcated to mark_target_live_regs ().  This
1181    should be invoked after the last call to mark_target_live_regs ().  */
1182
1183 void
1184 free_resource_info ()
1185 {
1186   if (target_hash_table != NULL)
1187     {
1188       free (target_hash_table);
1189       target_hash_table = NULL;
1190     }
1191
1192   if (bb_ticks != NULL)
1193     {
1194       free (bb_ticks);
1195       bb_ticks = NULL;
1196     }
1197 }
1198 \f
1199 /* Clear any hashed information that we have stored for INSN.  */
1200
1201 void
1202 clear_hashed_info_for_insn (insn)
1203      rtx insn;
1204 {
1205   struct target_info *tinfo;
1206       
1207   if (target_hash_table != NULL)
1208     {
1209       for (tinfo = target_hash_table[INSN_UID (insn) % TARGET_HASH_PRIME];
1210            tinfo; tinfo = tinfo->next)
1211         if (tinfo->uid == INSN_UID (insn))
1212           break;
1213
1214       if (tinfo)
1215         tinfo->block = -1;
1216     }
1217 }
1218 \f
1219 /* Increment the tick count for the basic block that contains INSN.  */
1220
1221 void
1222 incr_ticks_for_insn (insn)
1223      rtx insn;
1224 {
1225   int b = find_basic_block (insn);
1226
1227   if (b != -1)
1228     bb_ticks[b]++;
1229 }
1230 \f
1231 /* Add TRIAL to the set of resources used at the end of the current
1232    function. */
1233 void
1234 mark_end_of_function_resources (trial, include_delayed_effects)
1235      rtx trial;
1236      int include_delayed_effects;
1237 {
1238   mark_referenced_resources (trial, &end_of_function_needs,
1239                              include_delayed_effects);
1240 }
1241 \f
1242 /* Try to find an available hard register of mode MODE at
1243    CURRENT_INSN, matching the register class in CLASS_STR. Registers
1244    that already have bits set in REG_SET will not be considered.
1245
1246    If an appropriate register is available, it will be returned and the
1247    corresponding bit(s) in REG_SET will be set; otherwise, NULL_RTX is
1248    returned.  */
1249
1250 rtx
1251 find_free_register (current_insn, class_str, mode, reg_set)
1252      rtx current_insn;
1253      char *class_str;
1254      int mode;
1255      HARD_REG_SET *reg_set;
1256 {
1257   int i, j;
1258   struct resources used;
1259   unsigned char clet = class_str[0];
1260   enum reg_class class
1261     = (clet == 'r' ? GENERAL_REGS :  REG_CLASS_FROM_LETTER (clet));
1262
1263   mark_target_live_regs (get_insns (), current_insn, &used);
1264
1265   for (i = 0; i < FIRST_PSEUDO_REGISTER; i++)
1266     {
1267       int regno;
1268       int success;
1269
1270 #ifdef REG_ALLOC_ORDER
1271       regno = reg_alloc_order [i];
1272 #else
1273       regno = i;
1274 #endif
1275
1276       /* Don't allocate fixed registers.  */
1277       if (fixed_regs[regno])
1278         continue;
1279       /* Make sure the register is of the right class.  */
1280       if (! TEST_HARD_REG_BIT (reg_class_contents[class], regno))
1281         continue;
1282       /* And can support the mode we need.  */
1283       if (! HARD_REGNO_MODE_OK (regno, mode))
1284         continue;
1285       /* And that we don't create an extra save/restore.  */
1286       if (! call_used_regs[regno] && ! regs_ever_live[regno])
1287         continue;
1288
1289       success = 1;
1290       for (j = HARD_REGNO_NREGS (regno, mode) - 1; j >= 0; j--)
1291         {
1292           if (TEST_HARD_REG_BIT (*reg_set, regno + j)
1293               || TEST_HARD_REG_BIT (used.regs, regno + j))
1294             {
1295               success = 0;
1296               break;
1297             }
1298         }
1299       if (success)
1300         {
1301           for (j = HARD_REGNO_NREGS (regno, mode) - 1; j >= 0; j--)
1302             {
1303               SET_HARD_REG_BIT (*reg_set, regno + j);
1304             }
1305           return gen_rtx_REG (mode, regno);
1306         }
1307     }
1308   return NULL_RTX;
1309 }
1310
1311 /* Return true if REG is dead at CURRENT_INSN.  */
1312
1313 int
1314 reg_dead_p (current_insn, reg)
1315      rtx current_insn, reg;
1316 {
1317   struct resources used;
1318   int regno, j;
1319
1320   mark_target_live_regs (get_insns (), current_insn, &used);
1321   
1322   regno = REGNO (reg);
1323   for (j = HARD_REGNO_NREGS (regno, GET_MODE (reg)) - 1; j >= 0; j--)
1324     {
1325       if (TEST_HARD_REG_BIT (used.regs, regno + j))
1326         return 0;
1327     }
1328
1329   return 1;
1330 }