OSDN Git Service

gcc/
[pf3gnuchains/gcc-fork.git] / gcc / reload.c
1 /* Search an insn for pseudo regs that must be in hard regs and are not.
2    Copyright (C) 1987, 1988, 1989, 1992, 1993, 1994, 1995, 1996, 1997, 1998,
3    1999, 2000, 2001, 2002, 2003, 2004, 2005, 2006, 2007, 2008, 2009
4    Free Software Foundation, Inc.
5
6 This file is part of GCC.
7
8 GCC is free software; you can redistribute it and/or modify it under
9 the terms of the GNU General Public License as published by the Free
10 Software Foundation; either version 3, or (at your option) any later
11 version.
12
13 GCC is distributed in the hope that it will be useful, but WITHOUT ANY
14 WARRANTY; without even the implied warranty of MERCHANTABILITY or
15 FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License
16 for more details.
17
18 You should have received a copy of the GNU General Public License
19 along with GCC; see the file COPYING3.  If not see
20 <http://www.gnu.org/licenses/>.  */
21
22 /* This file contains subroutines used only from the file reload1.c.
23    It knows how to scan one insn for operands and values
24    that need to be copied into registers to make valid code.
25    It also finds other operands and values which are valid
26    but for which equivalent values in registers exist and
27    ought to be used instead.
28
29    Before processing the first insn of the function, call `init_reload'.
30    init_reload actually has to be called earlier anyway.
31
32    To scan an insn, call `find_reloads'.  This does two things:
33    1. sets up tables describing which values must be reloaded
34    for this insn, and what kind of hard regs they must be reloaded into;
35    2. optionally record the locations where those values appear in
36    the data, so they can be replaced properly later.
37    This is done only if the second arg to `find_reloads' is nonzero.
38
39    The third arg to `find_reloads' specifies the number of levels
40    of indirect addressing supported by the machine.  If it is zero,
41    indirect addressing is not valid.  If it is one, (MEM (REG n))
42    is valid even if (REG n) did not get a hard register; if it is two,
43    (MEM (MEM (REG n))) is also valid even if (REG n) did not get a
44    hard register, and similarly for higher values.
45
46    Then you must choose the hard regs to reload those pseudo regs into,
47    and generate appropriate load insns before this insn and perhaps
48    also store insns after this insn.  Set up the array `reload_reg_rtx'
49    to contain the REG rtx's for the registers you used.  In some
50    cases `find_reloads' will return a nonzero value in `reload_reg_rtx'
51    for certain reloads.  Then that tells you which register to use,
52    so you do not need to allocate one.  But you still do need to add extra
53    instructions to copy the value into and out of that register.
54
55    Finally you must call `subst_reloads' to substitute the reload reg rtx's
56    into the locations already recorded.
57
58 NOTE SIDE EFFECTS:
59
60    find_reloads can alter the operands of the instruction it is called on.
61
62    1. Two operands of any sort may be interchanged, if they are in a
63    commutative instruction.
64    This happens only if find_reloads thinks the instruction will compile
65    better that way.
66
67    2. Pseudo-registers that are equivalent to constants are replaced
68    with those constants if they are not in hard registers.
69
70 1 happens every time find_reloads is called.
71 2 happens only when REPLACE is 1, which is only when
72 actually doing the reloads, not when just counting them.
73
74 Using a reload register for several reloads in one insn:
75
76 When an insn has reloads, it is considered as having three parts:
77 the input reloads, the insn itself after reloading, and the output reloads.
78 Reloads of values used in memory addresses are often needed for only one part.
79
80 When this is so, reload_when_needed records which part needs the reload.
81 Two reloads for different parts of the insn can share the same reload
82 register.
83
84 When a reload is used for addresses in multiple parts, or when it is
85 an ordinary operand, it is classified as RELOAD_OTHER, and cannot share
86 a register with any other reload.  */
87
88 #define REG_OK_STRICT
89
90 /* We do not enable this with ENABLE_CHECKING, since it is awfully slow.  */
91 #undef DEBUG_RELOAD
92
93 #include "config.h"
94 #include "system.h"
95 #include "coretypes.h"
96 #include "tm.h"
97 #include "rtl-error.h"
98 #include "tm_p.h"
99 #include "insn-config.h"
100 #include "expr.h"
101 #include "optabs.h"
102 #include "recog.h"
103 #include "df.h"
104 #include "reload.h"
105 #include "regs.h"
106 #include "addresses.h"
107 #include "hard-reg-set.h"
108 #include "flags.h"
109 #include "output.h"
110 #include "function.h"
111 #include "params.h"
112 #include "target.h"
113 #include "ira.h"
114 #include "toplev.h" /* exact_log2 may be used by targets */
115
116 /* True if X is a constant that can be forced into the constant pool.  */
117 #define CONST_POOL_OK_P(X)                      \
118   (CONSTANT_P (X)                               \
119    && GET_CODE (X) != HIGH                      \
120    && !targetm.cannot_force_const_mem (X))
121
122 /* True if C is a non-empty register class that has too few registers
123    to be safely used as a reload target class.  */
124 #define SMALL_REGISTER_CLASS_P(C) \
125   (reg_class_size [(C)] == 1 \
126    || (reg_class_size [(C)] >= 1 && CLASS_LIKELY_SPILLED_P (C)))
127
128 \f
129 /* All reloads of the current insn are recorded here.  See reload.h for
130    comments.  */
131 int n_reloads;
132 struct reload rld[MAX_RELOADS];
133
134 /* All the "earlyclobber" operands of the current insn
135    are recorded here.  */
136 int n_earlyclobbers;
137 rtx reload_earlyclobbers[MAX_RECOG_OPERANDS];
138
139 int reload_n_operands;
140
141 /* Replacing reloads.
142
143    If `replace_reloads' is nonzero, then as each reload is recorded
144    an entry is made for it in the table `replacements'.
145    Then later `subst_reloads' can look through that table and
146    perform all the replacements needed.  */
147
148 /* Nonzero means record the places to replace.  */
149 static int replace_reloads;
150
151 /* Each replacement is recorded with a structure like this.  */
152 struct replacement
153 {
154   rtx *where;                   /* Location to store in */
155   rtx *subreg_loc;              /* Location of SUBREG if WHERE is inside
156                                    a SUBREG; 0 otherwise.  */
157   int what;                     /* which reload this is for */
158   enum machine_mode mode;       /* mode it must have */
159 };
160
161 static struct replacement replacements[MAX_RECOG_OPERANDS * ((MAX_REGS_PER_ADDRESS * 2) + 1)];
162
163 /* Number of replacements currently recorded.  */
164 static int n_replacements;
165
166 /* Used to track what is modified by an operand.  */
167 struct decomposition
168 {
169   int reg_flag;         /* Nonzero if referencing a register.  */
170   int safe;             /* Nonzero if this can't conflict with anything.  */
171   rtx base;             /* Base address for MEM.  */
172   HOST_WIDE_INT start;  /* Starting offset or register number.  */
173   HOST_WIDE_INT end;    /* Ending offset or register number.  */
174 };
175
176 #ifdef SECONDARY_MEMORY_NEEDED
177
178 /* Save MEMs needed to copy from one class of registers to another.  One MEM
179    is used per mode, but normally only one or two modes are ever used.
180
181    We keep two versions, before and after register elimination.  The one
182    after register elimination is record separately for each operand.  This
183    is done in case the address is not valid to be sure that we separately
184    reload each.  */
185
186 static rtx secondary_memlocs[NUM_MACHINE_MODES];
187 static rtx secondary_memlocs_elim[NUM_MACHINE_MODES][MAX_RECOG_OPERANDS];
188 static int secondary_memlocs_elim_used = 0;
189 #endif
190
191 /* The instruction we are doing reloads for;
192    so we can test whether a register dies in it.  */
193 static rtx this_insn;
194
195 /* Nonzero if this instruction is a user-specified asm with operands.  */
196 static int this_insn_is_asm;
197
198 /* If hard_regs_live_known is nonzero,
199    we can tell which hard regs are currently live,
200    at least enough to succeed in choosing dummy reloads.  */
201 static int hard_regs_live_known;
202
203 /* Indexed by hard reg number,
204    element is nonnegative if hard reg has been spilled.
205    This vector is passed to `find_reloads' as an argument
206    and is not changed here.  */
207 static short *static_reload_reg_p;
208
209 /* Set to 1 in subst_reg_equivs if it changes anything.  */
210 static int subst_reg_equivs_changed;
211
212 /* On return from push_reload, holds the reload-number for the OUT
213    operand, which can be different for that from the input operand.  */
214 static int output_reloadnum;
215
216   /* Compare two RTX's.  */
217 #define MATCHES(x, y) \
218  (x == y || (x != 0 && (REG_P (x)                               \
219                         ? REG_P (y) && REGNO (x) == REGNO (y)   \
220                         : rtx_equal_p (x, y) && ! side_effects_p (x))))
221
222   /* Indicates if two reloads purposes are for similar enough things that we
223      can merge their reloads.  */
224 #define MERGABLE_RELOADS(when1, when2, op1, op2) \
225   ((when1) == RELOAD_OTHER || (when2) == RELOAD_OTHER   \
226    || ((when1) == (when2) && (op1) == (op2))            \
227    || ((when1) == RELOAD_FOR_INPUT && (when2) == RELOAD_FOR_INPUT) \
228    || ((when1) == RELOAD_FOR_OPERAND_ADDRESS            \
229        && (when2) == RELOAD_FOR_OPERAND_ADDRESS)        \
230    || ((when1) == RELOAD_FOR_OTHER_ADDRESS              \
231        && (when2) == RELOAD_FOR_OTHER_ADDRESS))
232
233   /* Nonzero if these two reload purposes produce RELOAD_OTHER when merged.  */
234 #define MERGE_TO_OTHER(when1, when2, op1, op2) \
235   ((when1) != (when2)                                   \
236    || ! ((op1) == (op2)                                 \
237          || (when1) == RELOAD_FOR_INPUT                 \
238          || (when1) == RELOAD_FOR_OPERAND_ADDRESS       \
239          || (when1) == RELOAD_FOR_OTHER_ADDRESS))
240
241   /* If we are going to reload an address, compute the reload type to
242      use.  */
243 #define ADDR_TYPE(type)                                 \
244   ((type) == RELOAD_FOR_INPUT_ADDRESS                   \
245    ? RELOAD_FOR_INPADDR_ADDRESS                         \
246    : ((type) == RELOAD_FOR_OUTPUT_ADDRESS               \
247       ? RELOAD_FOR_OUTADDR_ADDRESS                      \
248       : (type)))
249
250 static int push_secondary_reload (int, rtx, int, int, enum reg_class,
251                                   enum machine_mode, enum reload_type,
252                                   enum insn_code *, secondary_reload_info *);
253 static enum reg_class find_valid_class (enum machine_mode, enum machine_mode,
254                                         int, unsigned int);
255 static int reload_inner_reg_of_subreg (rtx, enum machine_mode, int);
256 static void push_replacement (rtx *, int, enum machine_mode);
257 static void dup_replacements (rtx *, rtx *);
258 static void combine_reloads (void);
259 static int find_reusable_reload (rtx *, rtx, enum reg_class,
260                                  enum reload_type, int, int);
261 static rtx find_dummy_reload (rtx, rtx, rtx *, rtx *, enum machine_mode,
262                               enum machine_mode, enum reg_class, int, int);
263 static int hard_reg_set_here_p (unsigned int, unsigned int, rtx);
264 static struct decomposition decompose (rtx);
265 static int immune_p (rtx, rtx, struct decomposition);
266 static bool alternative_allows_const_pool_ref (rtx, const char *, int);
267 static rtx find_reloads_toplev (rtx, int, enum reload_type, int, int, rtx,
268                                 int *);
269 static rtx make_memloc (rtx, int);
270 static int maybe_memory_address_addr_space_p (enum machine_mode, rtx,
271                                               addr_space_t, rtx *);
272 static int find_reloads_address (enum machine_mode, rtx *, rtx, rtx *,
273                                  int, enum reload_type, int, rtx);
274 static rtx subst_reg_equivs (rtx, rtx);
275 static rtx subst_indexed_address (rtx);
276 static void update_auto_inc_notes (rtx, int, int);
277 static int find_reloads_address_1 (enum machine_mode, rtx, int,
278                                    enum rtx_code, enum rtx_code, rtx *,
279                                    int, enum reload_type,int, rtx);
280 static void find_reloads_address_part (rtx, rtx *, enum reg_class,
281                                        enum machine_mode, int,
282                                        enum reload_type, int);
283 static rtx find_reloads_subreg_address (rtx, int, int, enum reload_type,
284                                         int, rtx);
285 static void copy_replacements_1 (rtx *, rtx *, int);
286 static int find_inc_amount (rtx, rtx);
287 static int refers_to_mem_for_reload_p (rtx);
288 static int refers_to_regno_for_reload_p (unsigned int, unsigned int,
289                                          rtx, rtx *);
290
291 /* Add NEW to reg_equiv_alt_mem_list[REGNO] if it's not present in the
292    list yet.  */
293
294 static void
295 push_reg_equiv_alt_mem (int regno, rtx mem)
296 {
297   rtx it;
298
299   for (it = reg_equiv_alt_mem_list [regno]; it; it = XEXP (it, 1))
300     if (rtx_equal_p (XEXP (it, 0), mem))
301       return;
302
303   reg_equiv_alt_mem_list [regno]
304     = alloc_EXPR_LIST (REG_EQUIV, mem,
305                        reg_equiv_alt_mem_list [regno]);
306 }
307 \f
308 /* Determine if any secondary reloads are needed for loading (if IN_P is
309    nonzero) or storing (if IN_P is zero) X to or from a reload register of
310    register class RELOAD_CLASS in mode RELOAD_MODE.  If secondary reloads
311    are needed, push them.
312
313    Return the reload number of the secondary reload we made, or -1 if
314    we didn't need one.  *PICODE is set to the insn_code to use if we do
315    need a secondary reload.  */
316
317 static int
318 push_secondary_reload (int in_p, rtx x, int opnum, int optional,
319                        enum reg_class reload_class,
320                        enum machine_mode reload_mode, enum reload_type type,
321                        enum insn_code *picode, secondary_reload_info *prev_sri)
322 {
323   enum reg_class rclass = NO_REGS;
324   enum reg_class scratch_class;
325   enum machine_mode mode = reload_mode;
326   enum insn_code icode = CODE_FOR_nothing;
327   enum insn_code t_icode = CODE_FOR_nothing;
328   enum reload_type secondary_type;
329   int s_reload, t_reload = -1;
330   const char *scratch_constraint;
331   char letter;
332   secondary_reload_info sri;
333
334   if (type == RELOAD_FOR_INPUT_ADDRESS
335       || type == RELOAD_FOR_OUTPUT_ADDRESS
336       || type == RELOAD_FOR_INPADDR_ADDRESS
337       || type == RELOAD_FOR_OUTADDR_ADDRESS)
338     secondary_type = type;
339   else
340     secondary_type = in_p ? RELOAD_FOR_INPUT_ADDRESS : RELOAD_FOR_OUTPUT_ADDRESS;
341
342   *picode = CODE_FOR_nothing;
343
344   /* If X is a paradoxical SUBREG, use the inner value to determine both the
345      mode and object being reloaded.  */
346   if (GET_CODE (x) == SUBREG
347       && (GET_MODE_SIZE (GET_MODE (x))
348           > GET_MODE_SIZE (GET_MODE (SUBREG_REG (x)))))
349     {
350       x = SUBREG_REG (x);
351       reload_mode = GET_MODE (x);
352     }
353
354   /* If X is a pseudo-register that has an equivalent MEM (actually, if it
355      is still a pseudo-register by now, it *must* have an equivalent MEM
356      but we don't want to assume that), use that equivalent when seeing if
357      a secondary reload is needed since whether or not a reload is needed
358      might be sensitive to the form of the MEM.  */
359
360   if (REG_P (x) && REGNO (x) >= FIRST_PSEUDO_REGISTER
361       && reg_equiv_mem[REGNO (x)] != 0)
362     x = reg_equiv_mem[REGNO (x)];
363
364   sri.icode = CODE_FOR_nothing;
365   sri.prev_sri = prev_sri;
366   rclass = (enum reg_class) targetm.secondary_reload (in_p, x, reload_class,
367                                                       reload_mode, &sri);
368   icode = (enum insn_code) sri.icode;
369
370   /* If we don't need any secondary registers, done.  */
371   if (rclass == NO_REGS && icode == CODE_FOR_nothing)
372     return -1;
373
374   if (rclass != NO_REGS)
375     t_reload = push_secondary_reload (in_p, x, opnum, optional, rclass,
376                                       reload_mode, type, &t_icode, &sri);
377
378   /* If we will be using an insn, the secondary reload is for a
379      scratch register.  */
380
381   if (icode != CODE_FOR_nothing)
382     {
383       /* If IN_P is nonzero, the reload register will be the output in
384          operand 0.  If IN_P is zero, the reload register will be the input
385          in operand 1.  Outputs should have an initial "=", which we must
386          skip.  */
387
388       /* ??? It would be useful to be able to handle only two, or more than
389          three, operands, but for now we can only handle the case of having
390          exactly three: output, input and one temp/scratch.  */
391       gcc_assert (insn_data[(int) icode].n_operands == 3);
392
393       /* ??? We currently have no way to represent a reload that needs
394          an icode to reload from an intermediate tertiary reload register.
395          We should probably have a new field in struct reload to tag a
396          chain of scratch operand reloads onto.   */
397       gcc_assert (rclass == NO_REGS);
398
399       scratch_constraint = insn_data[(int) icode].operand[2].constraint;
400       gcc_assert (*scratch_constraint == '=');
401       scratch_constraint++;
402       if (*scratch_constraint == '&')
403         scratch_constraint++;
404       letter = *scratch_constraint;
405       scratch_class = (letter == 'r' ? GENERAL_REGS
406                        : REG_CLASS_FROM_CONSTRAINT ((unsigned char) letter,
407                                                    scratch_constraint));
408
409       rclass = scratch_class;
410       mode = insn_data[(int) icode].operand[2].mode;
411     }
412
413   /* This case isn't valid, so fail.  Reload is allowed to use the same
414      register for RELOAD_FOR_INPUT_ADDRESS and RELOAD_FOR_INPUT reloads, but
415      in the case of a secondary register, we actually need two different
416      registers for correct code.  We fail here to prevent the possibility of
417      silently generating incorrect code later.
418
419      The convention is that secondary input reloads are valid only if the
420      secondary_class is different from class.  If you have such a case, you
421      can not use secondary reloads, you must work around the problem some
422      other way.
423
424      Allow this when a reload_in/out pattern is being used.  I.e. assume
425      that the generated code handles this case.  */
426
427   gcc_assert (!in_p || rclass != reload_class || icode != CODE_FOR_nothing
428               || t_icode != CODE_FOR_nothing);
429
430   /* See if we can reuse an existing secondary reload.  */
431   for (s_reload = 0; s_reload < n_reloads; s_reload++)
432     if (rld[s_reload].secondary_p
433         && (reg_class_subset_p (rclass, rld[s_reload].rclass)
434             || reg_class_subset_p (rld[s_reload].rclass, rclass))
435         && ((in_p && rld[s_reload].inmode == mode)
436             || (! in_p && rld[s_reload].outmode == mode))
437         && ((in_p && rld[s_reload].secondary_in_reload == t_reload)
438             || (! in_p && rld[s_reload].secondary_out_reload == t_reload))
439         && ((in_p && rld[s_reload].secondary_in_icode == t_icode)
440             || (! in_p && rld[s_reload].secondary_out_icode == t_icode))
441         && (SMALL_REGISTER_CLASS_P (rclass)
442             || targetm.small_register_classes_for_mode_p (VOIDmode))
443         && MERGABLE_RELOADS (secondary_type, rld[s_reload].when_needed,
444                              opnum, rld[s_reload].opnum))
445       {
446         if (in_p)
447           rld[s_reload].inmode = mode;
448         if (! in_p)
449           rld[s_reload].outmode = mode;
450
451         if (reg_class_subset_p (rclass, rld[s_reload].rclass))
452           rld[s_reload].rclass = rclass;
453
454         rld[s_reload].opnum = MIN (rld[s_reload].opnum, opnum);
455         rld[s_reload].optional &= optional;
456         rld[s_reload].secondary_p = 1;
457         if (MERGE_TO_OTHER (secondary_type, rld[s_reload].when_needed,
458                             opnum, rld[s_reload].opnum))
459           rld[s_reload].when_needed = RELOAD_OTHER;
460
461         break;
462       }
463
464   if (s_reload == n_reloads)
465     {
466 #ifdef SECONDARY_MEMORY_NEEDED
467       /* If we need a memory location to copy between the two reload regs,
468          set it up now.  Note that we do the input case before making
469          the reload and the output case after.  This is due to the
470          way reloads are output.  */
471
472       if (in_p && icode == CODE_FOR_nothing
473           && SECONDARY_MEMORY_NEEDED (rclass, reload_class, mode))
474         {
475           get_secondary_mem (x, reload_mode, opnum, type);
476
477           /* We may have just added new reloads.  Make sure we add
478              the new reload at the end.  */
479           s_reload = n_reloads;
480         }
481 #endif
482
483       /* We need to make a new secondary reload for this register class.  */
484       rld[s_reload].in = rld[s_reload].out = 0;
485       rld[s_reload].rclass = rclass;
486
487       rld[s_reload].inmode = in_p ? mode : VOIDmode;
488       rld[s_reload].outmode = ! in_p ? mode : VOIDmode;
489       rld[s_reload].reg_rtx = 0;
490       rld[s_reload].optional = optional;
491       rld[s_reload].inc = 0;
492       /* Maybe we could combine these, but it seems too tricky.  */
493       rld[s_reload].nocombine = 1;
494       rld[s_reload].in_reg = 0;
495       rld[s_reload].out_reg = 0;
496       rld[s_reload].opnum = opnum;
497       rld[s_reload].when_needed = secondary_type;
498       rld[s_reload].secondary_in_reload = in_p ? t_reload : -1;
499       rld[s_reload].secondary_out_reload = ! in_p ? t_reload : -1;
500       rld[s_reload].secondary_in_icode = in_p ? t_icode : CODE_FOR_nothing;
501       rld[s_reload].secondary_out_icode
502         = ! in_p ? t_icode : CODE_FOR_nothing;
503       rld[s_reload].secondary_p = 1;
504
505       n_reloads++;
506
507 #ifdef SECONDARY_MEMORY_NEEDED
508       if (! in_p && icode == CODE_FOR_nothing
509           && SECONDARY_MEMORY_NEEDED (reload_class, rclass, mode))
510         get_secondary_mem (x, mode, opnum, type);
511 #endif
512     }
513
514   *picode = icode;
515   return s_reload;
516 }
517
518 /* If a secondary reload is needed, return its class.  If both an intermediate
519    register and a scratch register is needed, we return the class of the
520    intermediate register.  */
521 enum reg_class
522 secondary_reload_class (bool in_p, enum reg_class rclass,
523                         enum machine_mode mode, rtx x)
524 {
525   enum insn_code icode;
526   secondary_reload_info sri;
527
528   sri.icode = CODE_FOR_nothing;
529   sri.prev_sri = NULL;
530   rclass
531     = (enum reg_class) targetm.secondary_reload (in_p, x, rclass, mode, &sri);
532   icode = (enum insn_code) sri.icode;
533
534   /* If there are no secondary reloads at all, we return NO_REGS.
535      If an intermediate register is needed, we return its class.  */
536   if (icode == CODE_FOR_nothing || rclass != NO_REGS)
537     return rclass;
538
539   /* No intermediate register is needed, but we have a special reload
540      pattern, which we assume for now needs a scratch register.  */
541   return scratch_reload_class (icode);
542 }
543
544 /* ICODE is the insn_code of a reload pattern.  Check that it has exactly
545    three operands, verify that operand 2 is an output operand, and return
546    its register class.
547    ??? We'd like to be able to handle any pattern with at least 2 operands,
548    for zero or more scratch registers, but that needs more infrastructure.  */
549 enum reg_class
550 scratch_reload_class (enum insn_code icode)
551 {
552   const char *scratch_constraint;
553   char scratch_letter;
554   enum reg_class rclass;
555
556   gcc_assert (insn_data[(int) icode].n_operands == 3);
557   scratch_constraint = insn_data[(int) icode].operand[2].constraint;
558   gcc_assert (*scratch_constraint == '=');
559   scratch_constraint++;
560   if (*scratch_constraint == '&')
561     scratch_constraint++;
562   scratch_letter = *scratch_constraint;
563   if (scratch_letter == 'r')
564     return GENERAL_REGS;
565   rclass = REG_CLASS_FROM_CONSTRAINT ((unsigned char) scratch_letter,
566                                      scratch_constraint);
567   gcc_assert (rclass != NO_REGS);
568   return rclass;
569 }
570 \f
571 #ifdef SECONDARY_MEMORY_NEEDED
572
573 /* Return a memory location that will be used to copy X in mode MODE.
574    If we haven't already made a location for this mode in this insn,
575    call find_reloads_address on the location being returned.  */
576
577 rtx
578 get_secondary_mem (rtx x ATTRIBUTE_UNUSED, enum machine_mode mode,
579                    int opnum, enum reload_type type)
580 {
581   rtx loc;
582   int mem_valid;
583
584   /* By default, if MODE is narrower than a word, widen it to a word.
585      This is required because most machines that require these memory
586      locations do not support short load and stores from all registers
587      (e.g., FP registers).  */
588
589 #ifdef SECONDARY_MEMORY_NEEDED_MODE
590   mode = SECONDARY_MEMORY_NEEDED_MODE (mode);
591 #else
592   if (GET_MODE_BITSIZE (mode) < BITS_PER_WORD && INTEGRAL_MODE_P (mode))
593     mode = mode_for_size (BITS_PER_WORD, GET_MODE_CLASS (mode), 0);
594 #endif
595
596   /* If we already have made a MEM for this operand in MODE, return it.  */
597   if (secondary_memlocs_elim[(int) mode][opnum] != 0)
598     return secondary_memlocs_elim[(int) mode][opnum];
599
600   /* If this is the first time we've tried to get a MEM for this mode,
601      allocate a new one.  `something_changed' in reload will get set
602      by noticing that the frame size has changed.  */
603
604   if (secondary_memlocs[(int) mode] == 0)
605     {
606 #ifdef SECONDARY_MEMORY_NEEDED_RTX
607       secondary_memlocs[(int) mode] = SECONDARY_MEMORY_NEEDED_RTX (mode);
608 #else
609       secondary_memlocs[(int) mode]
610         = assign_stack_local (mode, GET_MODE_SIZE (mode), 0);
611 #endif
612     }
613
614   /* Get a version of the address doing any eliminations needed.  If that
615      didn't give us a new MEM, make a new one if it isn't valid.  */
616
617   loc = eliminate_regs (secondary_memlocs[(int) mode], VOIDmode, NULL_RTX);
618   mem_valid = strict_memory_address_addr_space_p (mode, XEXP (loc, 0),
619                                                   MEM_ADDR_SPACE (loc));
620
621   if (! mem_valid && loc == secondary_memlocs[(int) mode])
622     loc = copy_rtx (loc);
623
624   /* The only time the call below will do anything is if the stack
625      offset is too large.  In that case IND_LEVELS doesn't matter, so we
626      can just pass a zero.  Adjust the type to be the address of the
627      corresponding object.  If the address was valid, save the eliminated
628      address.  If it wasn't valid, we need to make a reload each time, so
629      don't save it.  */
630
631   if (! mem_valid)
632     {
633       type =  (type == RELOAD_FOR_INPUT ? RELOAD_FOR_INPUT_ADDRESS
634                : type == RELOAD_FOR_OUTPUT ? RELOAD_FOR_OUTPUT_ADDRESS
635                : RELOAD_OTHER);
636
637       find_reloads_address (mode, &loc, XEXP (loc, 0), &XEXP (loc, 0),
638                             opnum, type, 0, 0);
639     }
640
641   secondary_memlocs_elim[(int) mode][opnum] = loc;
642   if (secondary_memlocs_elim_used <= (int)mode)
643     secondary_memlocs_elim_used = (int)mode + 1;
644   return loc;
645 }
646
647 /* Clear any secondary memory locations we've made.  */
648
649 void
650 clear_secondary_mem (void)
651 {
652   memset (secondary_memlocs, 0, sizeof secondary_memlocs);
653 }
654 #endif /* SECONDARY_MEMORY_NEEDED */
655 \f
656
657 /* Find the largest class which has at least one register valid in
658    mode INNER, and which for every such register, that register number
659    plus N is also valid in OUTER (if in range) and is cheap to move
660    into REGNO.  Such a class must exist.  */
661
662 static enum reg_class
663 find_valid_class (enum machine_mode outer ATTRIBUTE_UNUSED,
664                   enum machine_mode inner ATTRIBUTE_UNUSED, int n,
665                   unsigned int dest_regno ATTRIBUTE_UNUSED)
666 {
667   int best_cost = -1;
668   int rclass;
669   int regno;
670   enum reg_class best_class = NO_REGS;
671   enum reg_class dest_class ATTRIBUTE_UNUSED = REGNO_REG_CLASS (dest_regno);
672   unsigned int best_size = 0;
673   int cost;
674
675   for (rclass = 1; rclass < N_REG_CLASSES; rclass++)
676     {
677       int bad = 0;
678       int good = 0;
679       for (regno = 0; regno < FIRST_PSEUDO_REGISTER - n && ! bad; regno++)
680         if (TEST_HARD_REG_BIT (reg_class_contents[rclass], regno))
681           {
682             if (HARD_REGNO_MODE_OK (regno, inner))
683               {
684                 good = 1;
685                 if (! TEST_HARD_REG_BIT (reg_class_contents[rclass], regno + n)
686                     || ! HARD_REGNO_MODE_OK (regno + n, outer))
687                   bad = 1;
688               }
689           }
690
691       if (bad || !good)
692         continue;
693       cost = register_move_cost (outer, (enum reg_class) rclass, dest_class);
694
695       if ((reg_class_size[rclass] > best_size
696            && (best_cost < 0 || best_cost >= cost))
697           || best_cost > cost)
698         {
699           best_class = (enum reg_class) rclass;
700           best_size = reg_class_size[rclass];
701           best_cost = register_move_cost (outer, (enum reg_class) rclass,
702                                           dest_class);
703         }
704     }
705
706   gcc_assert (best_size != 0);
707
708   return best_class;
709 }
710 \f
711 /* Return the number of a previously made reload that can be combined with
712    a new one, or n_reloads if none of the existing reloads can be used.
713    OUT, RCLASS, TYPE and OPNUM are the same arguments as passed to
714    push_reload, they determine the kind of the new reload that we try to
715    combine.  P_IN points to the corresponding value of IN, which can be
716    modified by this function.
717    DONT_SHARE is nonzero if we can't share any input-only reload for IN.  */
718
719 static int
720 find_reusable_reload (rtx *p_in, rtx out, enum reg_class rclass,
721                       enum reload_type type, int opnum, int dont_share)
722 {
723   rtx in = *p_in;
724   int i;
725   /* We can't merge two reloads if the output of either one is
726      earlyclobbered.  */
727
728   if (earlyclobber_operand_p (out))
729     return n_reloads;
730
731   /* We can use an existing reload if the class is right
732      and at least one of IN and OUT is a match
733      and the other is at worst neutral.
734      (A zero compared against anything is neutral.)
735
736      For targets with small register classes, don't use existing reloads
737      unless they are for the same thing since that can cause us to need
738      more reload registers than we otherwise would.  */
739
740   for (i = 0; i < n_reloads; i++)
741     if ((reg_class_subset_p (rclass, rld[i].rclass)
742          || reg_class_subset_p (rld[i].rclass, rclass))
743         /* If the existing reload has a register, it must fit our class.  */
744         && (rld[i].reg_rtx == 0
745             || TEST_HARD_REG_BIT (reg_class_contents[(int) rclass],
746                                   true_regnum (rld[i].reg_rtx)))
747         && ((in != 0 && MATCHES (rld[i].in, in) && ! dont_share
748              && (out == 0 || rld[i].out == 0 || MATCHES (rld[i].out, out)))
749             || (out != 0 && MATCHES (rld[i].out, out)
750                 && (in == 0 || rld[i].in == 0 || MATCHES (rld[i].in, in))))
751         && (rld[i].out == 0 || ! earlyclobber_operand_p (rld[i].out))
752         && (SMALL_REGISTER_CLASS_P (rclass)
753             || targetm.small_register_classes_for_mode_p (VOIDmode))
754         && MERGABLE_RELOADS (type, rld[i].when_needed, opnum, rld[i].opnum))
755       return i;
756
757   /* Reloading a plain reg for input can match a reload to postincrement
758      that reg, since the postincrement's value is the right value.
759      Likewise, it can match a preincrement reload, since we regard
760      the preincrementation as happening before any ref in this insn
761      to that register.  */
762   for (i = 0; i < n_reloads; i++)
763     if ((reg_class_subset_p (rclass, rld[i].rclass)
764          || reg_class_subset_p (rld[i].rclass, rclass))
765         /* If the existing reload has a register, it must fit our
766            class.  */
767         && (rld[i].reg_rtx == 0
768             || TEST_HARD_REG_BIT (reg_class_contents[(int) rclass],
769                                   true_regnum (rld[i].reg_rtx)))
770         && out == 0 && rld[i].out == 0 && rld[i].in != 0
771         && ((REG_P (in)
772              && GET_RTX_CLASS (GET_CODE (rld[i].in)) == RTX_AUTOINC
773              && MATCHES (XEXP (rld[i].in, 0), in))
774             || (REG_P (rld[i].in)
775                 && GET_RTX_CLASS (GET_CODE (in)) == RTX_AUTOINC
776                 && MATCHES (XEXP (in, 0), rld[i].in)))
777         && (rld[i].out == 0 || ! earlyclobber_operand_p (rld[i].out))
778         && (SMALL_REGISTER_CLASS_P (rclass)
779             || targetm.small_register_classes_for_mode_p (VOIDmode))
780         && MERGABLE_RELOADS (type, rld[i].when_needed,
781                              opnum, rld[i].opnum))
782       {
783         /* Make sure reload_in ultimately has the increment,
784            not the plain register.  */
785         if (REG_P (in))
786           *p_in = rld[i].in;
787         return i;
788       }
789   return n_reloads;
790 }
791
792 /* Return nonzero if X is a SUBREG which will require reloading of its
793    SUBREG_REG expression.  */
794
795 static int
796 reload_inner_reg_of_subreg (rtx x, enum machine_mode mode, int output)
797 {
798   rtx inner;
799
800   /* Only SUBREGs are problematical.  */
801   if (GET_CODE (x) != SUBREG)
802     return 0;
803
804   inner = SUBREG_REG (x);
805
806   /* If INNER is a constant or PLUS, then INNER must be reloaded.  */
807   if (CONSTANT_P (inner) || GET_CODE (inner) == PLUS)
808     return 1;
809
810   /* If INNER is not a hard register, then INNER will not need to
811      be reloaded.  */
812   if (!REG_P (inner)
813       || REGNO (inner) >= FIRST_PSEUDO_REGISTER)
814     return 0;
815
816   /* If INNER is not ok for MODE, then INNER will need reloading.  */
817   if (! HARD_REGNO_MODE_OK (subreg_regno (x), mode))
818     return 1;
819
820   /* If the outer part is a word or smaller, INNER larger than a
821      word and the number of regs for INNER is not the same as the
822      number of words in INNER, then INNER will need reloading.  */
823   return (GET_MODE_SIZE (mode) <= UNITS_PER_WORD
824           && output
825           && GET_MODE_SIZE (GET_MODE (inner)) > UNITS_PER_WORD
826           && ((GET_MODE_SIZE (GET_MODE (inner)) / UNITS_PER_WORD)
827               != (int) hard_regno_nregs[REGNO (inner)][GET_MODE (inner)]));
828 }
829
830 /* Return nonzero if IN can be reloaded into REGNO with mode MODE without
831    requiring an extra reload register.  The caller has already found that
832    IN contains some reference to REGNO, so check that we can produce the
833    new value in a single step.  E.g. if we have
834    (set (reg r13) (plus (reg r13) (const int 1))), and there is an
835    instruction that adds one to a register, this should succeed.
836    However, if we have something like
837    (set (reg r13) (plus (reg r13) (const int 999))), and the constant 999
838    needs to be loaded into a register first, we need a separate reload
839    register.
840    Such PLUS reloads are generated by find_reload_address_part.
841    The out-of-range PLUS expressions are usually introduced in the instruction
842    patterns by register elimination and substituting pseudos without a home
843    by their function-invariant equivalences.  */
844 static int
845 can_reload_into (rtx in, int regno, enum machine_mode mode)
846 {
847   rtx dst, test_insn;
848   int r = 0;
849   struct recog_data save_recog_data;
850
851   /* For matching constraints, we often get notional input reloads where
852      we want to use the original register as the reload register.  I.e.
853      technically this is a non-optional input-output reload, but IN is
854      already a valid register, and has been chosen as the reload register.
855      Speed this up, since it trivially works.  */
856   if (REG_P (in))
857     return 1;
858
859   /* To test MEMs properly, we'd have to take into account all the reloads
860      that are already scheduled, which can become quite complicated.
861      And since we've already handled address reloads for this MEM, it
862      should always succeed anyway.  */
863   if (MEM_P (in))
864     return 1;
865
866   /* If we can make a simple SET insn that does the job, everything should
867      be fine.  */
868   dst =  gen_rtx_REG (mode, regno);
869   test_insn = make_insn_raw (gen_rtx_SET (VOIDmode, dst, in));
870   save_recog_data = recog_data;
871   if (recog_memoized (test_insn) >= 0)
872     {
873       extract_insn (test_insn);
874       r = constrain_operands (1);
875     }
876   recog_data = save_recog_data;
877   return r;
878 }
879
880 /* Record one reload that needs to be performed.
881    IN is an rtx saying where the data are to be found before this instruction.
882    OUT says where they must be stored after the instruction.
883    (IN is zero for data not read, and OUT is zero for data not written.)
884    INLOC and OUTLOC point to the places in the instructions where
885    IN and OUT were found.
886    If IN and OUT are both nonzero, it means the same register must be used
887    to reload both IN and OUT.
888
889    RCLASS is a register class required for the reloaded data.
890    INMODE is the machine mode that the instruction requires
891    for the reg that replaces IN and OUTMODE is likewise for OUT.
892
893    If IN is zero, then OUT's location and mode should be passed as
894    INLOC and INMODE.
895
896    STRICT_LOW is the 1 if there is a containing STRICT_LOW_PART rtx.
897
898    OPTIONAL nonzero means this reload does not need to be performed:
899    it can be discarded if that is more convenient.
900
901    OPNUM and TYPE say what the purpose of this reload is.
902
903    The return value is the reload-number for this reload.
904
905    If both IN and OUT are nonzero, in some rare cases we might
906    want to make two separate reloads.  (Actually we never do this now.)
907    Therefore, the reload-number for OUT is stored in
908    output_reloadnum when we return; the return value applies to IN.
909    Usually (presently always), when IN and OUT are nonzero,
910    the two reload-numbers are equal, but the caller should be careful to
911    distinguish them.  */
912
913 int
914 push_reload (rtx in, rtx out, rtx *inloc, rtx *outloc,
915              enum reg_class rclass, enum machine_mode inmode,
916              enum machine_mode outmode, int strict_low, int optional,
917              int opnum, enum reload_type type)
918 {
919   int i;
920   int dont_share = 0;
921   int dont_remove_subreg = 0;
922   rtx *in_subreg_loc = 0, *out_subreg_loc = 0;
923   int secondary_in_reload = -1, secondary_out_reload = -1;
924   enum insn_code secondary_in_icode = CODE_FOR_nothing;
925   enum insn_code secondary_out_icode = CODE_FOR_nothing;
926
927   /* INMODE and/or OUTMODE could be VOIDmode if no mode
928      has been specified for the operand.  In that case,
929      use the operand's mode as the mode to reload.  */
930   if (inmode == VOIDmode && in != 0)
931     inmode = GET_MODE (in);
932   if (outmode == VOIDmode && out != 0)
933     outmode = GET_MODE (out);
934
935   /* If find_reloads and friends until now missed to replace a pseudo
936      with a constant of reg_equiv_constant something went wrong
937      beforehand.
938      Note that it can't simply be done here if we missed it earlier
939      since the constant might need to be pushed into the literal pool
940      and the resulting memref would probably need further
941      reloading.  */
942   if (in != 0 && REG_P (in))
943     {
944       int regno = REGNO (in);
945
946       gcc_assert (regno < FIRST_PSEUDO_REGISTER
947                   || reg_renumber[regno] >= 0
948                   || reg_equiv_constant[regno] == NULL_RTX);
949     }
950
951   /* reg_equiv_constant only contains constants which are obviously
952      not appropriate as destination.  So if we would need to replace
953      the destination pseudo with a constant we are in real
954      trouble.  */
955   if (out != 0 && REG_P (out))
956     {
957       int regno = REGNO (out);
958
959       gcc_assert (regno < FIRST_PSEUDO_REGISTER
960                   || reg_renumber[regno] >= 0
961                   || reg_equiv_constant[regno] == NULL_RTX);
962     }
963
964   /* If we have a read-write operand with an address side-effect,
965      change either IN or OUT so the side-effect happens only once.  */
966   if (in != 0 && out != 0 && MEM_P (in) && rtx_equal_p (in, out))
967     switch (GET_CODE (XEXP (in, 0)))
968       {
969       case POST_INC: case POST_DEC:   case POST_MODIFY:
970         in = replace_equiv_address_nv (in, XEXP (XEXP (in, 0), 0));
971         break;
972
973       case PRE_INC: case PRE_DEC: case PRE_MODIFY:
974         out = replace_equiv_address_nv (out, XEXP (XEXP (out, 0), 0));
975         break;
976
977       default:
978         break;
979       }
980
981   /* If we are reloading a (SUBREG constant ...), really reload just the
982      inside expression in its own mode.  Similarly for (SUBREG (PLUS ...)).
983      If we have (SUBREG:M1 (MEM:M2 ...) ...) (or an inner REG that is still
984      a pseudo and hence will become a MEM) with M1 wider than M2 and the
985      register is a pseudo, also reload the inside expression.
986      For machines that extend byte loads, do this for any SUBREG of a pseudo
987      where both M1 and M2 are a word or smaller, M1 is wider than M2, and
988      M2 is an integral mode that gets extended when loaded.
989      Similar issue for (SUBREG:M1 (REG:M2 ...) ...) for a hard register R where
990      either M1 is not valid for R or M2 is wider than a word but we only
991      need one word to store an M2-sized quantity in R.
992      (However, if OUT is nonzero, we need to reload the reg *and*
993      the subreg, so do nothing here, and let following statement handle it.)
994
995      Note that the case of (SUBREG (CONST_INT...)...) is handled elsewhere;
996      we can't handle it here because CONST_INT does not indicate a mode.
997
998      Similarly, we must reload the inside expression if we have a
999      STRICT_LOW_PART (presumably, in == out in this case).
1000
1001      Also reload the inner expression if it does not require a secondary
1002      reload but the SUBREG does.
1003
1004      Finally, reload the inner expression if it is a register that is in
1005      the class whose registers cannot be referenced in a different size
1006      and M1 is not the same size as M2.  If subreg_lowpart_p is false, we
1007      cannot reload just the inside since we might end up with the wrong
1008      register class.  But if it is inside a STRICT_LOW_PART, we have
1009      no choice, so we hope we do get the right register class there.  */
1010
1011   if (in != 0 && GET_CODE (in) == SUBREG
1012       && (subreg_lowpart_p (in) || strict_low)
1013 #ifdef CANNOT_CHANGE_MODE_CLASS
1014       && !CANNOT_CHANGE_MODE_CLASS (GET_MODE (SUBREG_REG (in)), inmode, rclass)
1015 #endif
1016       && (CONSTANT_P (SUBREG_REG (in))
1017           || GET_CODE (SUBREG_REG (in)) == PLUS
1018           || strict_low
1019           || (((REG_P (SUBREG_REG (in))
1020                 && REGNO (SUBREG_REG (in)) >= FIRST_PSEUDO_REGISTER)
1021                || MEM_P (SUBREG_REG (in)))
1022               && ((GET_MODE_SIZE (inmode)
1023                    > GET_MODE_SIZE (GET_MODE (SUBREG_REG (in))))
1024 #ifdef LOAD_EXTEND_OP
1025                   || (GET_MODE_SIZE (inmode) <= UNITS_PER_WORD
1026                       && (GET_MODE_SIZE (GET_MODE (SUBREG_REG (in)))
1027                           <= UNITS_PER_WORD)
1028                       && (GET_MODE_SIZE (inmode)
1029                           > GET_MODE_SIZE (GET_MODE (SUBREG_REG (in))))
1030                       && INTEGRAL_MODE_P (GET_MODE (SUBREG_REG (in)))
1031                       && LOAD_EXTEND_OP (GET_MODE (SUBREG_REG (in))) != UNKNOWN)
1032 #endif
1033 #ifdef WORD_REGISTER_OPERATIONS
1034                   || ((GET_MODE_SIZE (inmode)
1035                        < GET_MODE_SIZE (GET_MODE (SUBREG_REG (in))))
1036                       && ((GET_MODE_SIZE (inmode) - 1) / UNITS_PER_WORD ==
1037                           ((GET_MODE_SIZE (GET_MODE (SUBREG_REG (in))) - 1)
1038                            / UNITS_PER_WORD)))
1039 #endif
1040                   ))
1041           || (REG_P (SUBREG_REG (in))
1042               && REGNO (SUBREG_REG (in)) < FIRST_PSEUDO_REGISTER
1043               /* The case where out is nonzero
1044                  is handled differently in the following statement.  */
1045               && (out == 0 || subreg_lowpart_p (in))
1046               && ((GET_MODE_SIZE (inmode) <= UNITS_PER_WORD
1047                    && (GET_MODE_SIZE (GET_MODE (SUBREG_REG (in)))
1048                        > UNITS_PER_WORD)
1049                    && ((GET_MODE_SIZE (GET_MODE (SUBREG_REG (in)))
1050                         / UNITS_PER_WORD)
1051                        != (int) hard_regno_nregs[REGNO (SUBREG_REG (in))]
1052                                                 [GET_MODE (SUBREG_REG (in))]))
1053                   || ! HARD_REGNO_MODE_OK (subreg_regno (in), inmode)))
1054           || (secondary_reload_class (1, rclass, inmode, in) != NO_REGS
1055               && (secondary_reload_class (1, rclass, GET_MODE (SUBREG_REG (in)),
1056                                           SUBREG_REG (in))
1057                   == NO_REGS))
1058 #ifdef CANNOT_CHANGE_MODE_CLASS
1059           || (REG_P (SUBREG_REG (in))
1060               && REGNO (SUBREG_REG (in)) < FIRST_PSEUDO_REGISTER
1061               && REG_CANNOT_CHANGE_MODE_P
1062               (REGNO (SUBREG_REG (in)), GET_MODE (SUBREG_REG (in)), inmode))
1063 #endif
1064           ))
1065     {
1066       in_subreg_loc = inloc;
1067       inloc = &SUBREG_REG (in);
1068       in = *inloc;
1069 #if ! defined (LOAD_EXTEND_OP) && ! defined (WORD_REGISTER_OPERATIONS)
1070       if (MEM_P (in))
1071         /* This is supposed to happen only for paradoxical subregs made by
1072            combine.c.  (SUBREG (MEM)) isn't supposed to occur other ways.  */
1073         gcc_assert (GET_MODE_SIZE (GET_MODE (in)) <= GET_MODE_SIZE (inmode));
1074 #endif
1075       inmode = GET_MODE (in);
1076     }
1077
1078   /* Similar issue for (SUBREG:M1 (REG:M2 ...) ...) for a hard register R where
1079      either M1 is not valid for R or M2 is wider than a word but we only
1080      need one word to store an M2-sized quantity in R.
1081
1082      However, we must reload the inner reg *as well as* the subreg in
1083      that case.  */
1084
1085   /* Similar issue for (SUBREG constant ...) if it was not handled by the
1086      code above.  This can happen if SUBREG_BYTE != 0.  */
1087
1088   if (in != 0 && reload_inner_reg_of_subreg (in, inmode, 0))
1089     {
1090       enum reg_class in_class = rclass;
1091
1092       if (REG_P (SUBREG_REG (in)))
1093         in_class
1094           = find_valid_class (inmode, GET_MODE (SUBREG_REG (in)),
1095                               subreg_regno_offset (REGNO (SUBREG_REG (in)),
1096                                                    GET_MODE (SUBREG_REG (in)),
1097                                                    SUBREG_BYTE (in),
1098                                                    GET_MODE (in)),
1099                               REGNO (SUBREG_REG (in)));
1100
1101       /* This relies on the fact that emit_reload_insns outputs the
1102          instructions for input reloads of type RELOAD_OTHER in the same
1103          order as the reloads.  Thus if the outer reload is also of type
1104          RELOAD_OTHER, we are guaranteed that this inner reload will be
1105          output before the outer reload.  */
1106       push_reload (SUBREG_REG (in), NULL_RTX, &SUBREG_REG (in), (rtx *) 0,
1107                    in_class, VOIDmode, VOIDmode, 0, 0, opnum, type);
1108       dont_remove_subreg = 1;
1109     }
1110
1111   /* Similarly for paradoxical and problematical SUBREGs on the output.
1112      Note that there is no reason we need worry about the previous value
1113      of SUBREG_REG (out); even if wider than out,
1114      storing in a subreg is entitled to clobber it all
1115      (except in the case of STRICT_LOW_PART,
1116      and in that case the constraint should label it input-output.)  */
1117   if (out != 0 && GET_CODE (out) == SUBREG
1118       && (subreg_lowpart_p (out) || strict_low)
1119 #ifdef CANNOT_CHANGE_MODE_CLASS
1120       && !CANNOT_CHANGE_MODE_CLASS (GET_MODE (SUBREG_REG (out)), outmode, rclass)
1121 #endif
1122       && (CONSTANT_P (SUBREG_REG (out))
1123           || strict_low
1124           || (((REG_P (SUBREG_REG (out))
1125                 && REGNO (SUBREG_REG (out)) >= FIRST_PSEUDO_REGISTER)
1126                || MEM_P (SUBREG_REG (out)))
1127               && ((GET_MODE_SIZE (outmode)
1128                    > GET_MODE_SIZE (GET_MODE (SUBREG_REG (out))))
1129 #ifdef WORD_REGISTER_OPERATIONS
1130                   || ((GET_MODE_SIZE (outmode)
1131                        < GET_MODE_SIZE (GET_MODE (SUBREG_REG (out))))
1132                       && ((GET_MODE_SIZE (outmode) - 1) / UNITS_PER_WORD ==
1133                           ((GET_MODE_SIZE (GET_MODE (SUBREG_REG (out))) - 1)
1134                            / UNITS_PER_WORD)))
1135 #endif
1136                   ))
1137           || (REG_P (SUBREG_REG (out))
1138               && REGNO (SUBREG_REG (out)) < FIRST_PSEUDO_REGISTER
1139               && ((GET_MODE_SIZE (outmode) <= UNITS_PER_WORD
1140                    && (GET_MODE_SIZE (GET_MODE (SUBREG_REG (out)))
1141                        > UNITS_PER_WORD)
1142                    && ((GET_MODE_SIZE (GET_MODE (SUBREG_REG (out)))
1143                         / UNITS_PER_WORD)
1144                        != (int) hard_regno_nregs[REGNO (SUBREG_REG (out))]
1145                                                 [GET_MODE (SUBREG_REG (out))]))
1146                   || ! HARD_REGNO_MODE_OK (subreg_regno (out), outmode)))
1147           || (secondary_reload_class (0, rclass, outmode, out) != NO_REGS
1148               && (secondary_reload_class (0, rclass, GET_MODE (SUBREG_REG (out)),
1149                                           SUBREG_REG (out))
1150                   == NO_REGS))
1151 #ifdef CANNOT_CHANGE_MODE_CLASS
1152           || (REG_P (SUBREG_REG (out))
1153               && REGNO (SUBREG_REG (out)) < FIRST_PSEUDO_REGISTER
1154               && REG_CANNOT_CHANGE_MODE_P (REGNO (SUBREG_REG (out)),
1155                                            GET_MODE (SUBREG_REG (out)),
1156                                            outmode))
1157 #endif
1158           ))
1159     {
1160       out_subreg_loc = outloc;
1161       outloc = &SUBREG_REG (out);
1162       out = *outloc;
1163 #if ! defined (LOAD_EXTEND_OP) && ! defined (WORD_REGISTER_OPERATIONS)
1164       gcc_assert (!MEM_P (out)
1165                   || GET_MODE_SIZE (GET_MODE (out))
1166                      <= GET_MODE_SIZE (outmode));
1167 #endif
1168       outmode = GET_MODE (out);
1169     }
1170
1171   /* Similar issue for (SUBREG:M1 (REG:M2 ...) ...) for a hard register R where
1172      either M1 is not valid for R or M2 is wider than a word but we only
1173      need one word to store an M2-sized quantity in R.
1174
1175      However, we must reload the inner reg *as well as* the subreg in
1176      that case.  In this case, the inner reg is an in-out reload.  */
1177
1178   if (out != 0 && reload_inner_reg_of_subreg (out, outmode, 1))
1179     {
1180       /* This relies on the fact that emit_reload_insns outputs the
1181          instructions for output reloads of type RELOAD_OTHER in reverse
1182          order of the reloads.  Thus if the outer reload is also of type
1183          RELOAD_OTHER, we are guaranteed that this inner reload will be
1184          output after the outer reload.  */
1185       dont_remove_subreg = 1;
1186       push_reload (SUBREG_REG (out), SUBREG_REG (out), &SUBREG_REG (out),
1187                    &SUBREG_REG (out),
1188                    find_valid_class (outmode, GET_MODE (SUBREG_REG (out)),
1189                                      subreg_regno_offset (REGNO (SUBREG_REG (out)),
1190                                                           GET_MODE (SUBREG_REG (out)),
1191                                                           SUBREG_BYTE (out),
1192                                                           GET_MODE (out)),
1193                                      REGNO (SUBREG_REG (out))),
1194                    VOIDmode, VOIDmode, 0, 0,
1195                    opnum, RELOAD_OTHER);
1196     }
1197
1198   /* If IN appears in OUT, we can't share any input-only reload for IN.  */
1199   if (in != 0 && out != 0 && MEM_P (out)
1200       && (REG_P (in) || MEM_P (in) || GET_CODE (in) == PLUS)
1201       && reg_overlap_mentioned_for_reload_p (in, XEXP (out, 0)))
1202     dont_share = 1;
1203
1204   /* If IN is a SUBREG of a hard register, make a new REG.  This
1205      simplifies some of the cases below.  */
1206
1207   if (in != 0 && GET_CODE (in) == SUBREG && REG_P (SUBREG_REG (in))
1208       && REGNO (SUBREG_REG (in)) < FIRST_PSEUDO_REGISTER
1209       && ! dont_remove_subreg)
1210     in = gen_rtx_REG (GET_MODE (in), subreg_regno (in));
1211
1212   /* Similarly for OUT.  */
1213   if (out != 0 && GET_CODE (out) == SUBREG
1214       && REG_P (SUBREG_REG (out))
1215       && REGNO (SUBREG_REG (out)) < FIRST_PSEUDO_REGISTER
1216       && ! dont_remove_subreg)
1217     out = gen_rtx_REG (GET_MODE (out), subreg_regno (out));
1218
1219   /* Narrow down the class of register wanted if that is
1220      desirable on this machine for efficiency.  */
1221   {
1222     enum reg_class preferred_class = rclass;
1223
1224     if (in != 0)
1225       preferred_class = PREFERRED_RELOAD_CLASS (in, rclass);
1226
1227   /* Output reloads may need analogous treatment, different in detail.  */
1228 #ifdef PREFERRED_OUTPUT_RELOAD_CLASS
1229     if (out != 0)
1230       preferred_class = PREFERRED_OUTPUT_RELOAD_CLASS (out, preferred_class);
1231 #endif
1232
1233     /* Discard what the target said if we cannot do it.  */
1234     if (preferred_class != NO_REGS
1235         || (optional && type == RELOAD_FOR_OUTPUT))
1236       rclass = preferred_class;
1237   }
1238
1239   /* Make sure we use a class that can handle the actual pseudo
1240      inside any subreg.  For example, on the 386, QImode regs
1241      can appear within SImode subregs.  Although GENERAL_REGS
1242      can handle SImode, QImode needs a smaller class.  */
1243 #ifdef LIMIT_RELOAD_CLASS
1244   if (in_subreg_loc)
1245     rclass = LIMIT_RELOAD_CLASS (inmode, rclass);
1246   else if (in != 0 && GET_CODE (in) == SUBREG)
1247     rclass = LIMIT_RELOAD_CLASS (GET_MODE (SUBREG_REG (in)), rclass);
1248
1249   if (out_subreg_loc)
1250     rclass = LIMIT_RELOAD_CLASS (outmode, rclass);
1251   if (out != 0 && GET_CODE (out) == SUBREG)
1252     rclass = LIMIT_RELOAD_CLASS (GET_MODE (SUBREG_REG (out)), rclass);
1253 #endif
1254
1255   /* Verify that this class is at least possible for the mode that
1256      is specified.  */
1257   if (this_insn_is_asm)
1258     {
1259       enum machine_mode mode;
1260       if (GET_MODE_SIZE (inmode) > GET_MODE_SIZE (outmode))
1261         mode = inmode;
1262       else
1263         mode = outmode;
1264       if (mode == VOIDmode)
1265         {
1266           error_for_asm (this_insn, "cannot reload integer constant "
1267                          "operand in %<asm%>");
1268           mode = word_mode;
1269           if (in != 0)
1270             inmode = word_mode;
1271           if (out != 0)
1272             outmode = word_mode;
1273         }
1274       for (i = 0; i < FIRST_PSEUDO_REGISTER; i++)
1275         if (HARD_REGNO_MODE_OK (i, mode)
1276             && in_hard_reg_set_p (reg_class_contents[(int) rclass], mode, i))
1277           break;
1278       if (i == FIRST_PSEUDO_REGISTER)
1279         {
1280           error_for_asm (this_insn, "impossible register constraint "
1281                          "in %<asm%>");
1282           /* Avoid further trouble with this insn.  */
1283           PATTERN (this_insn) = gen_rtx_USE (VOIDmode, const0_rtx);
1284           /* We used to continue here setting class to ALL_REGS, but it triggers
1285              sanity check on i386 for:
1286              void foo(long double d)
1287              {
1288                asm("" :: "a" (d));
1289              }
1290              Returning zero here ought to be safe as we take care in
1291              find_reloads to not process the reloads when instruction was
1292              replaced by USE.  */
1293
1294           return 0;
1295         }
1296     }
1297
1298   /* Optional output reloads are always OK even if we have no register class,
1299      since the function of these reloads is only to have spill_reg_store etc.
1300      set, so that the storing insn can be deleted later.  */
1301   gcc_assert (rclass != NO_REGS
1302               || (optional != 0 && type == RELOAD_FOR_OUTPUT));
1303
1304   i = find_reusable_reload (&in, out, rclass, type, opnum, dont_share);
1305
1306   if (i == n_reloads)
1307     {
1308       /* See if we need a secondary reload register to move between CLASS
1309          and IN or CLASS and OUT.  Get the icode and push any required reloads
1310          needed for each of them if so.  */
1311
1312       if (in != 0)
1313         secondary_in_reload
1314           = push_secondary_reload (1, in, opnum, optional, rclass, inmode, type,
1315                                    &secondary_in_icode, NULL);
1316       if (out != 0 && GET_CODE (out) != SCRATCH)
1317         secondary_out_reload
1318           = push_secondary_reload (0, out, opnum, optional, rclass, outmode,
1319                                    type, &secondary_out_icode, NULL);
1320
1321       /* We found no existing reload suitable for re-use.
1322          So add an additional reload.  */
1323
1324 #ifdef SECONDARY_MEMORY_NEEDED
1325       /* If a memory location is needed for the copy, make one.  */
1326       if (in != 0
1327           && (REG_P (in)
1328               || (GET_CODE (in) == SUBREG && REG_P (SUBREG_REG (in))))
1329           && reg_or_subregno (in) < FIRST_PSEUDO_REGISTER
1330           && SECONDARY_MEMORY_NEEDED (REGNO_REG_CLASS (reg_or_subregno (in)),
1331                                       rclass, inmode))
1332         get_secondary_mem (in, inmode, opnum, type);
1333 #endif
1334
1335       i = n_reloads;
1336       rld[i].in = in;
1337       rld[i].out = out;
1338       rld[i].rclass = rclass;
1339       rld[i].inmode = inmode;
1340       rld[i].outmode = outmode;
1341       rld[i].reg_rtx = 0;
1342       rld[i].optional = optional;
1343       rld[i].inc = 0;
1344       rld[i].nocombine = 0;
1345       rld[i].in_reg = inloc ? *inloc : 0;
1346       rld[i].out_reg = outloc ? *outloc : 0;
1347       rld[i].opnum = opnum;
1348       rld[i].when_needed = type;
1349       rld[i].secondary_in_reload = secondary_in_reload;
1350       rld[i].secondary_out_reload = secondary_out_reload;
1351       rld[i].secondary_in_icode = secondary_in_icode;
1352       rld[i].secondary_out_icode = secondary_out_icode;
1353       rld[i].secondary_p = 0;
1354
1355       n_reloads++;
1356
1357 #ifdef SECONDARY_MEMORY_NEEDED
1358       if (out != 0
1359           && (REG_P (out)
1360               || (GET_CODE (out) == SUBREG && REG_P (SUBREG_REG (out))))
1361           && reg_or_subregno (out) < FIRST_PSEUDO_REGISTER
1362           && SECONDARY_MEMORY_NEEDED (rclass,
1363                                       REGNO_REG_CLASS (reg_or_subregno (out)),
1364                                       outmode))
1365         get_secondary_mem (out, outmode, opnum, type);
1366 #endif
1367     }
1368   else
1369     {
1370       /* We are reusing an existing reload,
1371          but we may have additional information for it.
1372          For example, we may now have both IN and OUT
1373          while the old one may have just one of them.  */
1374
1375       /* The modes can be different.  If they are, we want to reload in
1376          the larger mode, so that the value is valid for both modes.  */
1377       if (inmode != VOIDmode
1378           && GET_MODE_SIZE (inmode) > GET_MODE_SIZE (rld[i].inmode))
1379         rld[i].inmode = inmode;
1380       if (outmode != VOIDmode
1381           && GET_MODE_SIZE (outmode) > GET_MODE_SIZE (rld[i].outmode))
1382         rld[i].outmode = outmode;
1383       if (in != 0)
1384         {
1385           rtx in_reg = inloc ? *inloc : 0;
1386           /* If we merge reloads for two distinct rtl expressions that
1387              are identical in content, there might be duplicate address
1388              reloads.  Remove the extra set now, so that if we later find
1389              that we can inherit this reload, we can get rid of the
1390              address reloads altogether.
1391
1392              Do not do this if both reloads are optional since the result
1393              would be an optional reload which could potentially leave
1394              unresolved address replacements.
1395
1396              It is not sufficient to call transfer_replacements since
1397              choose_reload_regs will remove the replacements for address
1398              reloads of inherited reloads which results in the same
1399              problem.  */
1400           if (rld[i].in != in && rtx_equal_p (in, rld[i].in)
1401               && ! (rld[i].optional && optional))
1402             {
1403               /* We must keep the address reload with the lower operand
1404                  number alive.  */
1405               if (opnum > rld[i].opnum)
1406                 {
1407                   remove_address_replacements (in);
1408                   in = rld[i].in;
1409                   in_reg = rld[i].in_reg;
1410                 }
1411               else
1412                 remove_address_replacements (rld[i].in);
1413             }
1414           /* When emitting reloads we don't necessarily look at the in-
1415              and outmode, but also directly at the operands (in and out).
1416              So we can't simply overwrite them with whatever we have found
1417              for this (to-be-merged) reload, we have to "merge" that too.
1418              Reusing another reload already verified that we deal with the
1419              same operands, just possibly in different modes.  So we
1420              overwrite the operands only when the new mode is larger.
1421              See also PR33613.  */
1422           if (!rld[i].in
1423               || GET_MODE_SIZE (GET_MODE (in))
1424                    > GET_MODE_SIZE (GET_MODE (rld[i].in)))
1425             rld[i].in = in;
1426           if (!rld[i].in_reg
1427               || (in_reg
1428                   && GET_MODE_SIZE (GET_MODE (in_reg))
1429                      > GET_MODE_SIZE (GET_MODE (rld[i].in_reg))))
1430             rld[i].in_reg = in_reg;
1431         }
1432       if (out != 0)
1433         {
1434           if (!rld[i].out
1435               || (out
1436                   && GET_MODE_SIZE (GET_MODE (out))
1437                      > GET_MODE_SIZE (GET_MODE (rld[i].out))))
1438             rld[i].out = out;
1439           if (outloc
1440               && (!rld[i].out_reg
1441                   || GET_MODE_SIZE (GET_MODE (*outloc))
1442                      > GET_MODE_SIZE (GET_MODE (rld[i].out_reg))))
1443             rld[i].out_reg = *outloc;
1444         }
1445       if (reg_class_subset_p (rclass, rld[i].rclass))
1446         rld[i].rclass = rclass;
1447       rld[i].optional &= optional;
1448       if (MERGE_TO_OTHER (type, rld[i].when_needed,
1449                           opnum, rld[i].opnum))
1450         rld[i].when_needed = RELOAD_OTHER;
1451       rld[i].opnum = MIN (rld[i].opnum, opnum);
1452     }
1453
1454   /* If the ostensible rtx being reloaded differs from the rtx found
1455      in the location to substitute, this reload is not safe to combine
1456      because we cannot reliably tell whether it appears in the insn.  */
1457
1458   if (in != 0 && in != *inloc)
1459     rld[i].nocombine = 1;
1460
1461 #if 0
1462   /* This was replaced by changes in find_reloads_address_1 and the new
1463      function inc_for_reload, which go with a new meaning of reload_inc.  */
1464
1465   /* If this is an IN/OUT reload in an insn that sets the CC,
1466      it must be for an autoincrement.  It doesn't work to store
1467      the incremented value after the insn because that would clobber the CC.
1468      So we must do the increment of the value reloaded from,
1469      increment it, store it back, then decrement again.  */
1470   if (out != 0 && sets_cc0_p (PATTERN (this_insn)))
1471     {
1472       out = 0;
1473       rld[i].out = 0;
1474       rld[i].inc = find_inc_amount (PATTERN (this_insn), in);
1475       /* If we did not find a nonzero amount-to-increment-by,
1476          that contradicts the belief that IN is being incremented
1477          in an address in this insn.  */
1478       gcc_assert (rld[i].inc != 0);
1479     }
1480 #endif
1481
1482   /* If we will replace IN and OUT with the reload-reg,
1483      record where they are located so that substitution need
1484      not do a tree walk.  */
1485
1486   if (replace_reloads)
1487     {
1488       if (inloc != 0)
1489         {
1490           struct replacement *r = &replacements[n_replacements++];
1491           r->what = i;
1492           r->subreg_loc = in_subreg_loc;
1493           r->where = inloc;
1494           r->mode = inmode;
1495         }
1496       if (outloc != 0 && outloc != inloc)
1497         {
1498           struct replacement *r = &replacements[n_replacements++];
1499           r->what = i;
1500           r->where = outloc;
1501           r->subreg_loc = out_subreg_loc;
1502           r->mode = outmode;
1503         }
1504     }
1505
1506   /* If this reload is just being introduced and it has both
1507      an incoming quantity and an outgoing quantity that are
1508      supposed to be made to match, see if either one of the two
1509      can serve as the place to reload into.
1510
1511      If one of them is acceptable, set rld[i].reg_rtx
1512      to that one.  */
1513
1514   if (in != 0 && out != 0 && in != out && rld[i].reg_rtx == 0)
1515     {
1516       rld[i].reg_rtx = find_dummy_reload (in, out, inloc, outloc,
1517                                           inmode, outmode,
1518                                           rld[i].rclass, i,
1519                                           earlyclobber_operand_p (out));
1520
1521       /* If the outgoing register already contains the same value
1522          as the incoming one, we can dispense with loading it.
1523          The easiest way to tell the caller that is to give a phony
1524          value for the incoming operand (same as outgoing one).  */
1525       if (rld[i].reg_rtx == out
1526           && (REG_P (in) || CONSTANT_P (in))
1527           && 0 != find_equiv_reg (in, this_insn, NO_REGS, REGNO (out),
1528                                   static_reload_reg_p, i, inmode))
1529         rld[i].in = out;
1530     }
1531
1532   /* If this is an input reload and the operand contains a register that
1533      dies in this insn and is used nowhere else, see if it is the right class
1534      to be used for this reload.  Use it if so.  (This occurs most commonly
1535      in the case of paradoxical SUBREGs and in-out reloads).  We cannot do
1536      this if it is also an output reload that mentions the register unless
1537      the output is a SUBREG that clobbers an entire register.
1538
1539      Note that the operand might be one of the spill regs, if it is a
1540      pseudo reg and we are in a block where spilling has not taken place.
1541      But if there is no spilling in this block, that is OK.
1542      An explicitly used hard reg cannot be a spill reg.  */
1543
1544   if (rld[i].reg_rtx == 0 && in != 0 && hard_regs_live_known)
1545     {
1546       rtx note;
1547       int regno;
1548       enum machine_mode rel_mode = inmode;
1549
1550       if (out && GET_MODE_SIZE (outmode) > GET_MODE_SIZE (inmode))
1551         rel_mode = outmode;
1552
1553       for (note = REG_NOTES (this_insn); note; note = XEXP (note, 1))
1554         if (REG_NOTE_KIND (note) == REG_DEAD
1555             && REG_P (XEXP (note, 0))
1556             && (regno = REGNO (XEXP (note, 0))) < FIRST_PSEUDO_REGISTER
1557             && reg_mentioned_p (XEXP (note, 0), in)
1558             /* Check that a former pseudo is valid; see find_dummy_reload.  */
1559             && (ORIGINAL_REGNO (XEXP (note, 0)) < FIRST_PSEUDO_REGISTER
1560                 || (! bitmap_bit_p (DF_LR_OUT (ENTRY_BLOCK_PTR),
1561                                     ORIGINAL_REGNO (XEXP (note, 0)))
1562                     && hard_regno_nregs[regno][GET_MODE (XEXP (note, 0))] == 1))
1563             && ! refers_to_regno_for_reload_p (regno,
1564                                                end_hard_regno (rel_mode,
1565                                                                regno),
1566                                                PATTERN (this_insn), inloc)
1567             /* If this is also an output reload, IN cannot be used as
1568                the reload register if it is set in this insn unless IN
1569                is also OUT.  */
1570             && (out == 0 || in == out
1571                 || ! hard_reg_set_here_p (regno,
1572                                           end_hard_regno (rel_mode, regno),
1573                                           PATTERN (this_insn)))
1574             /* ??? Why is this code so different from the previous?
1575                Is there any simple coherent way to describe the two together?
1576                What's going on here.  */
1577             && (in != out
1578                 || (GET_CODE (in) == SUBREG
1579                     && (((GET_MODE_SIZE (GET_MODE (in)) + (UNITS_PER_WORD - 1))
1580                          / UNITS_PER_WORD)
1581                         == ((GET_MODE_SIZE (GET_MODE (SUBREG_REG (in)))
1582                              + (UNITS_PER_WORD - 1)) / UNITS_PER_WORD))))
1583             /* Make sure the operand fits in the reg that dies.  */
1584             && (GET_MODE_SIZE (rel_mode)
1585                 <= GET_MODE_SIZE (GET_MODE (XEXP (note, 0))))
1586             && HARD_REGNO_MODE_OK (regno, inmode)
1587             && HARD_REGNO_MODE_OK (regno, outmode))
1588           {
1589             unsigned int offs;
1590             unsigned int nregs = MAX (hard_regno_nregs[regno][inmode],
1591                                       hard_regno_nregs[regno][outmode]);
1592
1593             for (offs = 0; offs < nregs; offs++)
1594               if (fixed_regs[regno + offs]
1595                   || ! TEST_HARD_REG_BIT (reg_class_contents[(int) rclass],
1596                                           regno + offs))
1597                 break;
1598
1599             if (offs == nregs
1600                 && (! (refers_to_regno_for_reload_p
1601                        (regno, end_hard_regno (inmode, regno), in, (rtx *) 0))
1602                     || can_reload_into (in, regno, inmode)))
1603               {
1604                 rld[i].reg_rtx = gen_rtx_REG (rel_mode, regno);
1605                 break;
1606               }
1607           }
1608     }
1609
1610   if (out)
1611     output_reloadnum = i;
1612
1613   return i;
1614 }
1615
1616 /* Record an additional place we must replace a value
1617    for which we have already recorded a reload.
1618    RELOADNUM is the value returned by push_reload
1619    when the reload was recorded.
1620    This is used in insn patterns that use match_dup.  */
1621
1622 static void
1623 push_replacement (rtx *loc, int reloadnum, enum machine_mode mode)
1624 {
1625   if (replace_reloads)
1626     {
1627       struct replacement *r = &replacements[n_replacements++];
1628       r->what = reloadnum;
1629       r->where = loc;
1630       r->subreg_loc = 0;
1631       r->mode = mode;
1632     }
1633 }
1634
1635 /* Duplicate any replacement we have recorded to apply at
1636    location ORIG_LOC to also be performed at DUP_LOC.
1637    This is used in insn patterns that use match_dup.  */
1638
1639 static void
1640 dup_replacements (rtx *dup_loc, rtx *orig_loc)
1641 {
1642   int i, n = n_replacements;
1643
1644   for (i = 0; i < n; i++)
1645     {
1646       struct replacement *r = &replacements[i];
1647       if (r->where == orig_loc)
1648         push_replacement (dup_loc, r->what, r->mode);
1649     }
1650 }
1651 \f
1652 /* Transfer all replacements that used to be in reload FROM to be in
1653    reload TO.  */
1654
1655 void
1656 transfer_replacements (int to, int from)
1657 {
1658   int i;
1659
1660   for (i = 0; i < n_replacements; i++)
1661     if (replacements[i].what == from)
1662       replacements[i].what = to;
1663 }
1664 \f
1665 /* IN_RTX is the value loaded by a reload that we now decided to inherit,
1666    or a subpart of it.  If we have any replacements registered for IN_RTX,
1667    cancel the reloads that were supposed to load them.
1668    Return nonzero if we canceled any reloads.  */
1669 int
1670 remove_address_replacements (rtx in_rtx)
1671 {
1672   int i, j;
1673   char reload_flags[MAX_RELOADS];
1674   int something_changed = 0;
1675
1676   memset (reload_flags, 0, sizeof reload_flags);
1677   for (i = 0, j = 0; i < n_replacements; i++)
1678     {
1679       if (loc_mentioned_in_p (replacements[i].where, in_rtx))
1680         reload_flags[replacements[i].what] |= 1;
1681       else
1682         {
1683           replacements[j++] = replacements[i];
1684           reload_flags[replacements[i].what] |= 2;
1685         }
1686     }
1687   /* Note that the following store must be done before the recursive calls.  */
1688   n_replacements = j;
1689
1690   for (i = n_reloads - 1; i >= 0; i--)
1691     {
1692       if (reload_flags[i] == 1)
1693         {
1694           deallocate_reload_reg (i);
1695           remove_address_replacements (rld[i].in);
1696           rld[i].in = 0;
1697           something_changed = 1;
1698         }
1699     }
1700   return something_changed;
1701 }
1702 \f
1703 /* If there is only one output reload, and it is not for an earlyclobber
1704    operand, try to combine it with a (logically unrelated) input reload
1705    to reduce the number of reload registers needed.
1706
1707    This is safe if the input reload does not appear in
1708    the value being output-reloaded, because this implies
1709    it is not needed any more once the original insn completes.
1710
1711    If that doesn't work, see we can use any of the registers that
1712    die in this insn as a reload register.  We can if it is of the right
1713    class and does not appear in the value being output-reloaded.  */
1714
1715 static void
1716 combine_reloads (void)
1717 {
1718   int i, regno;
1719   int output_reload = -1;
1720   int secondary_out = -1;
1721   rtx note;
1722
1723   /* Find the output reload; return unless there is exactly one
1724      and that one is mandatory.  */
1725
1726   for (i = 0; i < n_reloads; i++)
1727     if (rld[i].out != 0)
1728       {
1729         if (output_reload >= 0)
1730           return;
1731         output_reload = i;
1732       }
1733
1734   if (output_reload < 0 || rld[output_reload].optional)
1735     return;
1736
1737   /* An input-output reload isn't combinable.  */
1738
1739   if (rld[output_reload].in != 0)
1740     return;
1741
1742   /* If this reload is for an earlyclobber operand, we can't do anything.  */
1743   if (earlyclobber_operand_p (rld[output_reload].out))
1744     return;
1745
1746   /* If there is a reload for part of the address of this operand, we would
1747      need to change it to RELOAD_FOR_OTHER_ADDRESS.  But that would extend
1748      its life to the point where doing this combine would not lower the
1749      number of spill registers needed.  */
1750   for (i = 0; i < n_reloads; i++)
1751     if ((rld[i].when_needed == RELOAD_FOR_OUTPUT_ADDRESS
1752          || rld[i].when_needed == RELOAD_FOR_OUTADDR_ADDRESS)
1753         && rld[i].opnum == rld[output_reload].opnum)
1754       return;
1755
1756   /* Check each input reload; can we combine it?  */
1757
1758   for (i = 0; i < n_reloads; i++)
1759     if (rld[i].in && ! rld[i].optional && ! rld[i].nocombine
1760         /* Life span of this reload must not extend past main insn.  */
1761         && rld[i].when_needed != RELOAD_FOR_OUTPUT_ADDRESS
1762         && rld[i].when_needed != RELOAD_FOR_OUTADDR_ADDRESS
1763         && rld[i].when_needed != RELOAD_OTHER
1764         && (CLASS_MAX_NREGS (rld[i].rclass, rld[i].inmode)
1765             == CLASS_MAX_NREGS (rld[output_reload].rclass,
1766                                 rld[output_reload].outmode))
1767         && rld[i].inc == 0
1768         && rld[i].reg_rtx == 0
1769 #ifdef SECONDARY_MEMORY_NEEDED
1770         /* Don't combine two reloads with different secondary
1771            memory locations.  */
1772         && (secondary_memlocs_elim[(int) rld[output_reload].outmode][rld[i].opnum] == 0
1773             || secondary_memlocs_elim[(int) rld[output_reload].outmode][rld[output_reload].opnum] == 0
1774             || rtx_equal_p (secondary_memlocs_elim[(int) rld[output_reload].outmode][rld[i].opnum],
1775                             secondary_memlocs_elim[(int) rld[output_reload].outmode][rld[output_reload].opnum]))
1776 #endif
1777         && (targetm.small_register_classes_for_mode_p (VOIDmode)
1778             ? (rld[i].rclass == rld[output_reload].rclass)
1779             : (reg_class_subset_p (rld[i].rclass,
1780                                    rld[output_reload].rclass)
1781                || reg_class_subset_p (rld[output_reload].rclass,
1782                                       rld[i].rclass)))
1783         && (MATCHES (rld[i].in, rld[output_reload].out)
1784             /* Args reversed because the first arg seems to be
1785                the one that we imagine being modified
1786                while the second is the one that might be affected.  */
1787             || (! reg_overlap_mentioned_for_reload_p (rld[output_reload].out,
1788                                                       rld[i].in)
1789                 /* However, if the input is a register that appears inside
1790                    the output, then we also can't share.
1791                    Imagine (set (mem (reg 69)) (plus (reg 69) ...)).
1792                    If the same reload reg is used for both reg 69 and the
1793                    result to be stored in memory, then that result
1794                    will clobber the address of the memory ref.  */
1795                 && ! (REG_P (rld[i].in)
1796                       && reg_overlap_mentioned_for_reload_p (rld[i].in,
1797                                                              rld[output_reload].out))))
1798         && ! reload_inner_reg_of_subreg (rld[i].in, rld[i].inmode,
1799                                          rld[i].when_needed != RELOAD_FOR_INPUT)
1800         && (reg_class_size[(int) rld[i].rclass]
1801             || targetm.small_register_classes_for_mode_p (VOIDmode))
1802         /* We will allow making things slightly worse by combining an
1803            input and an output, but no worse than that.  */
1804         && (rld[i].when_needed == RELOAD_FOR_INPUT
1805             || rld[i].when_needed == RELOAD_FOR_OUTPUT))
1806       {
1807         int j;
1808
1809         /* We have found a reload to combine with!  */
1810         rld[i].out = rld[output_reload].out;
1811         rld[i].out_reg = rld[output_reload].out_reg;
1812         rld[i].outmode = rld[output_reload].outmode;
1813         /* Mark the old output reload as inoperative.  */
1814         rld[output_reload].out = 0;
1815         /* The combined reload is needed for the entire insn.  */
1816         rld[i].when_needed = RELOAD_OTHER;
1817         /* If the output reload had a secondary reload, copy it.  */
1818         if (rld[output_reload].secondary_out_reload != -1)
1819           {
1820             rld[i].secondary_out_reload
1821               = rld[output_reload].secondary_out_reload;
1822             rld[i].secondary_out_icode
1823               = rld[output_reload].secondary_out_icode;
1824           }
1825
1826 #ifdef SECONDARY_MEMORY_NEEDED
1827         /* Copy any secondary MEM.  */
1828         if (secondary_memlocs_elim[(int) rld[output_reload].outmode][rld[output_reload].opnum] != 0)
1829           secondary_memlocs_elim[(int) rld[output_reload].outmode][rld[i].opnum]
1830             = secondary_memlocs_elim[(int) rld[output_reload].outmode][rld[output_reload].opnum];
1831 #endif
1832         /* If required, minimize the register class.  */
1833         if (reg_class_subset_p (rld[output_reload].rclass,
1834                                 rld[i].rclass))
1835           rld[i].rclass = rld[output_reload].rclass;
1836
1837         /* Transfer all replacements from the old reload to the combined.  */
1838         for (j = 0; j < n_replacements; j++)
1839           if (replacements[j].what == output_reload)
1840             replacements[j].what = i;
1841
1842         return;
1843       }
1844
1845   /* If this insn has only one operand that is modified or written (assumed
1846      to be the first),  it must be the one corresponding to this reload.  It
1847      is safe to use anything that dies in this insn for that output provided
1848      that it does not occur in the output (we already know it isn't an
1849      earlyclobber.  If this is an asm insn, give up.  */
1850
1851   if (INSN_CODE (this_insn) == -1)
1852     return;
1853
1854   for (i = 1; i < insn_data[INSN_CODE (this_insn)].n_operands; i++)
1855     if (insn_data[INSN_CODE (this_insn)].operand[i].constraint[0] == '='
1856         || insn_data[INSN_CODE (this_insn)].operand[i].constraint[0] == '+')
1857       return;
1858
1859   /* See if some hard register that dies in this insn and is not used in
1860      the output is the right class.  Only works if the register we pick
1861      up can fully hold our output reload.  */
1862   for (note = REG_NOTES (this_insn); note; note = XEXP (note, 1))
1863     if (REG_NOTE_KIND (note) == REG_DEAD
1864         && REG_P (XEXP (note, 0))
1865         && !reg_overlap_mentioned_for_reload_p (XEXP (note, 0),
1866                                                 rld[output_reload].out)
1867         && (regno = REGNO (XEXP (note, 0))) < FIRST_PSEUDO_REGISTER
1868         && HARD_REGNO_MODE_OK (regno, rld[output_reload].outmode)
1869         && TEST_HARD_REG_BIT (reg_class_contents[(int) rld[output_reload].rclass],
1870                               regno)
1871         && (hard_regno_nregs[regno][rld[output_reload].outmode]
1872             <= hard_regno_nregs[regno][GET_MODE (XEXP (note, 0))])
1873         /* Ensure that a secondary or tertiary reload for this output
1874            won't want this register.  */
1875         && ((secondary_out = rld[output_reload].secondary_out_reload) == -1
1876             || (!(TEST_HARD_REG_BIT
1877                   (reg_class_contents[(int) rld[secondary_out].rclass], regno))
1878                 && ((secondary_out = rld[secondary_out].secondary_out_reload) == -1
1879                     || !(TEST_HARD_REG_BIT
1880                          (reg_class_contents[(int) rld[secondary_out].rclass],
1881                           regno)))))
1882         && !fixed_regs[regno]
1883         /* Check that a former pseudo is valid; see find_dummy_reload.  */
1884         && (ORIGINAL_REGNO (XEXP (note, 0)) < FIRST_PSEUDO_REGISTER
1885             || (!bitmap_bit_p (DF_LR_OUT (ENTRY_BLOCK_PTR),
1886                                ORIGINAL_REGNO (XEXP (note, 0)))
1887                 && hard_regno_nregs[regno][GET_MODE (XEXP (note, 0))] == 1)))
1888       {
1889         rld[output_reload].reg_rtx
1890           = gen_rtx_REG (rld[output_reload].outmode, regno);
1891         return;
1892       }
1893 }
1894 \f
1895 /* Try to find a reload register for an in-out reload (expressions IN and OUT).
1896    See if one of IN and OUT is a register that may be used;
1897    this is desirable since a spill-register won't be needed.
1898    If so, return the register rtx that proves acceptable.
1899
1900    INLOC and OUTLOC are locations where IN and OUT appear in the insn.
1901    RCLASS is the register class required for the reload.
1902
1903    If FOR_REAL is >= 0, it is the number of the reload,
1904    and in some cases when it can be discovered that OUT doesn't need
1905    to be computed, clear out rld[FOR_REAL].out.
1906
1907    If FOR_REAL is -1, this should not be done, because this call
1908    is just to see if a register can be found, not to find and install it.
1909
1910    EARLYCLOBBER is nonzero if OUT is an earlyclobber operand.  This
1911    puts an additional constraint on being able to use IN for OUT since
1912    IN must not appear elsewhere in the insn (it is assumed that IN itself
1913    is safe from the earlyclobber).  */
1914
1915 static rtx
1916 find_dummy_reload (rtx real_in, rtx real_out, rtx *inloc, rtx *outloc,
1917                    enum machine_mode inmode, enum machine_mode outmode,
1918                    enum reg_class rclass, int for_real, int earlyclobber)
1919 {
1920   rtx in = real_in;
1921   rtx out = real_out;
1922   int in_offset = 0;
1923   int out_offset = 0;
1924   rtx value = 0;
1925
1926   /* If operands exceed a word, we can't use either of them
1927      unless they have the same size.  */
1928   if (GET_MODE_SIZE (outmode) != GET_MODE_SIZE (inmode)
1929       && (GET_MODE_SIZE (outmode) > UNITS_PER_WORD
1930           || GET_MODE_SIZE (inmode) > UNITS_PER_WORD))
1931     return 0;
1932
1933   /* Note that {in,out}_offset are needed only when 'in' or 'out'
1934      respectively refers to a hard register.  */
1935
1936   /* Find the inside of any subregs.  */
1937   while (GET_CODE (out) == SUBREG)
1938     {
1939       if (REG_P (SUBREG_REG (out))
1940           && REGNO (SUBREG_REG (out)) < FIRST_PSEUDO_REGISTER)
1941         out_offset += subreg_regno_offset (REGNO (SUBREG_REG (out)),
1942                                            GET_MODE (SUBREG_REG (out)),
1943                                            SUBREG_BYTE (out),
1944                                            GET_MODE (out));
1945       out = SUBREG_REG (out);
1946     }
1947   while (GET_CODE (in) == SUBREG)
1948     {
1949       if (REG_P (SUBREG_REG (in))
1950           && REGNO (SUBREG_REG (in)) < FIRST_PSEUDO_REGISTER)
1951         in_offset += subreg_regno_offset (REGNO (SUBREG_REG (in)),
1952                                           GET_MODE (SUBREG_REG (in)),
1953                                           SUBREG_BYTE (in),
1954                                           GET_MODE (in));
1955       in = SUBREG_REG (in);
1956     }
1957
1958   /* Narrow down the reg class, the same way push_reload will;
1959      otherwise we might find a dummy now, but push_reload won't.  */
1960   {
1961     enum reg_class preferred_class = PREFERRED_RELOAD_CLASS (in, rclass);
1962     if (preferred_class != NO_REGS)
1963       rclass = preferred_class;
1964   }
1965
1966   /* See if OUT will do.  */
1967   if (REG_P (out)
1968       && REGNO (out) < FIRST_PSEUDO_REGISTER)
1969     {
1970       unsigned int regno = REGNO (out) + out_offset;
1971       unsigned int nwords = hard_regno_nregs[regno][outmode];
1972       rtx saved_rtx;
1973
1974       /* When we consider whether the insn uses OUT,
1975          ignore references within IN.  They don't prevent us
1976          from copying IN into OUT, because those refs would
1977          move into the insn that reloads IN.
1978
1979          However, we only ignore IN in its role as this reload.
1980          If the insn uses IN elsewhere and it contains OUT,
1981          that counts.  We can't be sure it's the "same" operand
1982          so it might not go through this reload.  */
1983       saved_rtx = *inloc;
1984       *inloc = const0_rtx;
1985
1986       if (regno < FIRST_PSEUDO_REGISTER
1987           && HARD_REGNO_MODE_OK (regno, outmode)
1988           && ! refers_to_regno_for_reload_p (regno, regno + nwords,
1989                                              PATTERN (this_insn), outloc))
1990         {
1991           unsigned int i;
1992
1993           for (i = 0; i < nwords; i++)
1994             if (! TEST_HARD_REG_BIT (reg_class_contents[(int) rclass],
1995                                      regno + i))
1996               break;
1997
1998           if (i == nwords)
1999             {
2000               if (REG_P (real_out))
2001                 value = real_out;
2002               else
2003                 value = gen_rtx_REG (outmode, regno);
2004             }
2005         }
2006
2007       *inloc = saved_rtx;
2008     }
2009
2010   /* Consider using IN if OUT was not acceptable
2011      or if OUT dies in this insn (like the quotient in a divmod insn).
2012      We can't use IN unless it is dies in this insn,
2013      which means we must know accurately which hard regs are live.
2014      Also, the result can't go in IN if IN is used within OUT,
2015      or if OUT is an earlyclobber and IN appears elsewhere in the insn.  */
2016   if (hard_regs_live_known
2017       && REG_P (in)
2018       && REGNO (in) < FIRST_PSEUDO_REGISTER
2019       && (value == 0
2020           || find_reg_note (this_insn, REG_UNUSED, real_out))
2021       && find_reg_note (this_insn, REG_DEAD, real_in)
2022       && !fixed_regs[REGNO (in)]
2023       && HARD_REGNO_MODE_OK (REGNO (in),
2024                              /* The only case where out and real_out might
2025                                 have different modes is where real_out
2026                                 is a subreg, and in that case, out
2027                                 has a real mode.  */
2028                              (GET_MODE (out) != VOIDmode
2029                               ? GET_MODE (out) : outmode))
2030       && (ORIGINAL_REGNO (in) < FIRST_PSEUDO_REGISTER
2031           /* However only do this if we can be sure that this input
2032              operand doesn't correspond with an uninitialized pseudo.
2033              global can assign some hardreg to it that is the same as
2034              the one assigned to a different, also live pseudo (as it
2035              can ignore the conflict).  We must never introduce writes
2036              to such hardregs, as they would clobber the other live
2037              pseudo.  See PR 20973.  */
2038           || (!bitmap_bit_p (DF_LR_OUT (ENTRY_BLOCK_PTR),
2039                              ORIGINAL_REGNO (in))
2040               /* Similarly, only do this if we can be sure that the death
2041                  note is still valid.  global can assign some hardreg to
2042                  the pseudo referenced in the note and simultaneously a
2043                  subword of this hardreg to a different, also live pseudo,
2044                  because only another subword of the hardreg is actually
2045                  used in the insn.  This cannot happen if the pseudo has
2046                  been assigned exactly one hardreg.  See PR 33732.  */
2047               && hard_regno_nregs[REGNO (in)][GET_MODE (in)] == 1)))
2048     {
2049       unsigned int regno = REGNO (in) + in_offset;
2050       unsigned int nwords = hard_regno_nregs[regno][inmode];
2051
2052       if (! refers_to_regno_for_reload_p (regno, regno + nwords, out, (rtx*) 0)
2053           && ! hard_reg_set_here_p (regno, regno + nwords,
2054                                     PATTERN (this_insn))
2055           && (! earlyclobber
2056               || ! refers_to_regno_for_reload_p (regno, regno + nwords,
2057                                                  PATTERN (this_insn), inloc)))
2058         {
2059           unsigned int i;
2060
2061           for (i = 0; i < nwords; i++)
2062             if (! TEST_HARD_REG_BIT (reg_class_contents[(int) rclass],
2063                                      regno + i))
2064               break;
2065
2066           if (i == nwords)
2067             {
2068               /* If we were going to use OUT as the reload reg
2069                  and changed our mind, it means OUT is a dummy that
2070                  dies here.  So don't bother copying value to it.  */
2071               if (for_real >= 0 && value == real_out)
2072                 rld[for_real].out = 0;
2073               if (REG_P (real_in))
2074                 value = real_in;
2075               else
2076                 value = gen_rtx_REG (inmode, regno);
2077             }
2078         }
2079     }
2080
2081   return value;
2082 }
2083 \f
2084 /* This page contains subroutines used mainly for determining
2085    whether the IN or an OUT of a reload can serve as the
2086    reload register.  */
2087
2088 /* Return 1 if X is an operand of an insn that is being earlyclobbered.  */
2089
2090 int
2091 earlyclobber_operand_p (rtx x)
2092 {
2093   int i;
2094
2095   for (i = 0; i < n_earlyclobbers; i++)
2096     if (reload_earlyclobbers[i] == x)
2097       return 1;
2098
2099   return 0;
2100 }
2101
2102 /* Return 1 if expression X alters a hard reg in the range
2103    from BEG_REGNO (inclusive) to END_REGNO (exclusive),
2104    either explicitly or in the guise of a pseudo-reg allocated to REGNO.
2105    X should be the body of an instruction.  */
2106
2107 static int
2108 hard_reg_set_here_p (unsigned int beg_regno, unsigned int end_regno, rtx x)
2109 {
2110   if (GET_CODE (x) == SET || GET_CODE (x) == CLOBBER)
2111     {
2112       rtx op0 = SET_DEST (x);
2113
2114       while (GET_CODE (op0) == SUBREG)
2115         op0 = SUBREG_REG (op0);
2116       if (REG_P (op0))
2117         {
2118           unsigned int r = REGNO (op0);
2119
2120           /* See if this reg overlaps range under consideration.  */
2121           if (r < end_regno
2122               && end_hard_regno (GET_MODE (op0), r) > beg_regno)
2123             return 1;
2124         }
2125     }
2126   else if (GET_CODE (x) == PARALLEL)
2127     {
2128       int i = XVECLEN (x, 0) - 1;
2129
2130       for (; i >= 0; i--)
2131         if (hard_reg_set_here_p (beg_regno, end_regno, XVECEXP (x, 0, i)))
2132           return 1;
2133     }
2134
2135   return 0;
2136 }
2137
2138 /* Return 1 if ADDR is a valid memory address for mode MODE
2139    in address space AS, and check that each pseudo reg has the
2140    proper kind of hard reg.  */
2141
2142 int
2143 strict_memory_address_addr_space_p (enum machine_mode mode ATTRIBUTE_UNUSED,
2144                                     rtx addr, addr_space_t as)
2145 {
2146 #ifdef GO_IF_LEGITIMATE_ADDRESS
2147   gcc_assert (ADDR_SPACE_GENERIC_P (as));
2148   GO_IF_LEGITIMATE_ADDRESS (mode, addr, win);
2149   return 0;
2150
2151  win:
2152   return 1;
2153 #else
2154   return targetm.addr_space.legitimate_address_p (mode, addr, 1, as);
2155 #endif
2156 }
2157 \f
2158 /* Like rtx_equal_p except that it allows a REG and a SUBREG to match
2159    if they are the same hard reg, and has special hacks for
2160    autoincrement and autodecrement.
2161    This is specifically intended for find_reloads to use
2162    in determining whether two operands match.
2163    X is the operand whose number is the lower of the two.
2164
2165    The value is 2 if Y contains a pre-increment that matches
2166    a non-incrementing address in X.  */
2167
2168 /* ??? To be completely correct, we should arrange to pass
2169    for X the output operand and for Y the input operand.
2170    For now, we assume that the output operand has the lower number
2171    because that is natural in (SET output (... input ...)).  */
2172
2173 int
2174 operands_match_p (rtx x, rtx y)
2175 {
2176   int i;
2177   RTX_CODE code = GET_CODE (x);
2178   const char *fmt;
2179   int success_2;
2180
2181   if (x == y)
2182     return 1;
2183   if ((code == REG || (code == SUBREG && REG_P (SUBREG_REG (x))))
2184       && (REG_P (y) || (GET_CODE (y) == SUBREG
2185                                   && REG_P (SUBREG_REG (y)))))
2186     {
2187       int j;
2188
2189       if (code == SUBREG)
2190         {
2191           i = REGNO (SUBREG_REG (x));
2192           if (i >= FIRST_PSEUDO_REGISTER)
2193             goto slow;
2194           i += subreg_regno_offset (REGNO (SUBREG_REG (x)),
2195                                     GET_MODE (SUBREG_REG (x)),
2196                                     SUBREG_BYTE (x),
2197                                     GET_MODE (x));
2198         }
2199       else
2200         i = REGNO (x);
2201
2202       if (GET_CODE (y) == SUBREG)
2203         {
2204           j = REGNO (SUBREG_REG (y));
2205           if (j >= FIRST_PSEUDO_REGISTER)
2206             goto slow;
2207           j += subreg_regno_offset (REGNO (SUBREG_REG (y)),
2208                                     GET_MODE (SUBREG_REG (y)),
2209                                     SUBREG_BYTE (y),
2210                                     GET_MODE (y));
2211         }
2212       else
2213         j = REGNO (y);
2214
2215       /* On a WORDS_BIG_ENDIAN machine, point to the last register of a
2216          multiple hard register group of scalar integer registers, so that
2217          for example (reg:DI 0) and (reg:SI 1) will be considered the same
2218          register.  */
2219       if (WORDS_BIG_ENDIAN && GET_MODE_SIZE (GET_MODE (x)) > UNITS_PER_WORD
2220           && SCALAR_INT_MODE_P (GET_MODE (x))
2221           && i < FIRST_PSEUDO_REGISTER)
2222         i += hard_regno_nregs[i][GET_MODE (x)] - 1;
2223       if (WORDS_BIG_ENDIAN && GET_MODE_SIZE (GET_MODE (y)) > UNITS_PER_WORD
2224           && SCALAR_INT_MODE_P (GET_MODE (y))
2225           && j < FIRST_PSEUDO_REGISTER)
2226         j += hard_regno_nregs[j][GET_MODE (y)] - 1;
2227
2228       return i == j;
2229     }
2230   /* If two operands must match, because they are really a single
2231      operand of an assembler insn, then two postincrements are invalid
2232      because the assembler insn would increment only once.
2233      On the other hand, a postincrement matches ordinary indexing
2234      if the postincrement is the output operand.  */
2235   if (code == POST_DEC || code == POST_INC || code == POST_MODIFY)
2236     return operands_match_p (XEXP (x, 0), y);
2237   /* Two preincrements are invalid
2238      because the assembler insn would increment only once.
2239      On the other hand, a preincrement matches ordinary indexing
2240      if the preincrement is the input operand.
2241      In this case, return 2, since some callers need to do special
2242      things when this happens.  */
2243   if (GET_CODE (y) == PRE_DEC || GET_CODE (y) == PRE_INC
2244       || GET_CODE (y) == PRE_MODIFY)
2245     return operands_match_p (x, XEXP (y, 0)) ? 2 : 0;
2246
2247  slow:
2248
2249   /* Now we have disposed of all the cases in which different rtx codes
2250      can match.  */
2251   if (code != GET_CODE (y))
2252     return 0;
2253
2254   /* (MULT:SI x y) and (MULT:HI x y) are NOT equivalent.  */
2255   if (GET_MODE (x) != GET_MODE (y))
2256     return 0;
2257
2258   /* MEMs refering to different address space are not equivalent.  */
2259   if (code == MEM && MEM_ADDR_SPACE (x) != MEM_ADDR_SPACE (y))
2260     return 0;
2261
2262   switch (code)
2263     {
2264     case CONST_INT:
2265     case CONST_DOUBLE:
2266     case CONST_FIXED:
2267       return 0;
2268
2269     case LABEL_REF:
2270       return XEXP (x, 0) == XEXP (y, 0);
2271     case SYMBOL_REF:
2272       return XSTR (x, 0) == XSTR (y, 0);
2273
2274     default:
2275       break;
2276     }
2277
2278   /* Compare the elements.  If any pair of corresponding elements
2279      fail to match, return 0 for the whole things.  */
2280
2281   success_2 = 0;
2282   fmt = GET_RTX_FORMAT (code);
2283   for (i = GET_RTX_LENGTH (code) - 1; i >= 0; i--)
2284     {
2285       int val, j;
2286       switch (fmt[i])
2287         {
2288         case 'w':
2289           if (XWINT (x, i) != XWINT (y, i))
2290             return 0;
2291           break;
2292
2293         case 'i':
2294           if (XINT (x, i) != XINT (y, i))
2295             return 0;
2296           break;
2297
2298         case 'e':
2299           val = operands_match_p (XEXP (x, i), XEXP (y, i));
2300           if (val == 0)
2301             return 0;
2302           /* If any subexpression returns 2,
2303              we should return 2 if we are successful.  */
2304           if (val == 2)
2305             success_2 = 1;
2306           break;
2307
2308         case '0':
2309           break;
2310
2311         case 'E':
2312           if (XVECLEN (x, i) != XVECLEN (y, i))
2313             return 0;
2314           for (j = XVECLEN (x, i) - 1; j >= 0; --j)
2315             {
2316               val = operands_match_p (XVECEXP (x, i, j), XVECEXP (y, i, j));
2317               if (val == 0)
2318                 return 0;
2319               if (val == 2)
2320                 success_2 = 1;
2321             }
2322           break;
2323
2324           /* It is believed that rtx's at this level will never
2325              contain anything but integers and other rtx's,
2326              except for within LABEL_REFs and SYMBOL_REFs.  */
2327         default:
2328           gcc_unreachable ();
2329         }
2330     }
2331   return 1 + success_2;
2332 }
2333 \f
2334 /* Describe the range of registers or memory referenced by X.
2335    If X is a register, set REG_FLAG and put the first register
2336    number into START and the last plus one into END.
2337    If X is a memory reference, put a base address into BASE
2338    and a range of integer offsets into START and END.
2339    If X is pushing on the stack, we can assume it causes no trouble,
2340    so we set the SAFE field.  */
2341
2342 static struct decomposition
2343 decompose (rtx x)
2344 {
2345   struct decomposition val;
2346   int all_const = 0;
2347
2348   memset (&val, 0, sizeof (val));
2349
2350   switch (GET_CODE (x))
2351     {
2352     case MEM:
2353       {
2354         rtx base = NULL_RTX, offset = 0;
2355         rtx addr = XEXP (x, 0);
2356
2357         if (GET_CODE (addr) == PRE_DEC || GET_CODE (addr) == PRE_INC
2358             || GET_CODE (addr) == POST_DEC || GET_CODE (addr) == POST_INC)
2359           {
2360             val.base = XEXP (addr, 0);
2361             val.start = -GET_MODE_SIZE (GET_MODE (x));
2362             val.end = GET_MODE_SIZE (GET_MODE (x));
2363             val.safe = REGNO (val.base) == STACK_POINTER_REGNUM;
2364             return val;
2365           }
2366
2367         if (GET_CODE (addr) == PRE_MODIFY || GET_CODE (addr) == POST_MODIFY)
2368           {
2369             if (GET_CODE (XEXP (addr, 1)) == PLUS
2370                 && XEXP (addr, 0) == XEXP (XEXP (addr, 1), 0)
2371                 && CONSTANT_P (XEXP (XEXP (addr, 1), 1)))
2372               {
2373                 val.base  = XEXP (addr, 0);
2374                 val.start = -INTVAL (XEXP (XEXP (addr, 1), 1));
2375                 val.end   = INTVAL (XEXP (XEXP (addr, 1), 1));
2376                 val.safe  = REGNO (val.base) == STACK_POINTER_REGNUM;
2377                 return val;
2378               }
2379           }
2380
2381         if (GET_CODE (addr) == CONST)
2382           {
2383             addr = XEXP (addr, 0);
2384             all_const = 1;
2385           }
2386         if (GET_CODE (addr) == PLUS)
2387           {
2388             if (CONSTANT_P (XEXP (addr, 0)))
2389               {
2390                 base = XEXP (addr, 1);
2391                 offset = XEXP (addr, 0);
2392               }
2393             else if (CONSTANT_P (XEXP (addr, 1)))
2394               {
2395                 base = XEXP (addr, 0);
2396                 offset = XEXP (addr, 1);
2397               }
2398           }
2399
2400         if (offset == 0)
2401           {
2402             base = addr;
2403             offset = const0_rtx;
2404           }
2405         if (GET_CODE (offset) == CONST)
2406           offset = XEXP (offset, 0);
2407         if (GET_CODE (offset) == PLUS)
2408           {
2409             if (CONST_INT_P (XEXP (offset, 0)))
2410               {
2411                 base = gen_rtx_PLUS (GET_MODE (base), base, XEXP (offset, 1));
2412                 offset = XEXP (offset, 0);
2413               }
2414             else if (CONST_INT_P (XEXP (offset, 1)))
2415               {
2416                 base = gen_rtx_PLUS (GET_MODE (base), base, XEXP (offset, 0));
2417                 offset = XEXP (offset, 1);
2418               }
2419             else
2420               {
2421                 base = gen_rtx_PLUS (GET_MODE (base), base, offset);
2422                 offset = const0_rtx;
2423               }
2424           }
2425         else if (!CONST_INT_P (offset))
2426           {
2427             base = gen_rtx_PLUS (GET_MODE (base), base, offset);
2428             offset = const0_rtx;
2429           }
2430
2431         if (all_const && GET_CODE (base) == PLUS)
2432           base = gen_rtx_CONST (GET_MODE (base), base);
2433
2434         gcc_assert (CONST_INT_P (offset));
2435
2436         val.start = INTVAL (offset);
2437         val.end = val.start + GET_MODE_SIZE (GET_MODE (x));
2438         val.base = base;
2439       }
2440       break;
2441
2442     case REG:
2443       val.reg_flag = 1;
2444       val.start = true_regnum (x);
2445       if (val.start < 0 || val.start >= FIRST_PSEUDO_REGISTER)
2446         {
2447           /* A pseudo with no hard reg.  */
2448           val.start = REGNO (x);
2449           val.end = val.start + 1;
2450         }
2451       else
2452         /* A hard reg.  */
2453         val.end = end_hard_regno (GET_MODE (x), val.start);
2454       break;
2455
2456     case SUBREG:
2457       if (!REG_P (SUBREG_REG (x)))
2458         /* This could be more precise, but it's good enough.  */
2459         return decompose (SUBREG_REG (x));
2460       val.reg_flag = 1;
2461       val.start = true_regnum (x);
2462       if (val.start < 0 || val.start >= FIRST_PSEUDO_REGISTER)
2463         return decompose (SUBREG_REG (x));
2464       else
2465         /* A hard reg.  */
2466         val.end = val.start + subreg_nregs (x);
2467       break;
2468
2469     case SCRATCH:
2470       /* This hasn't been assigned yet, so it can't conflict yet.  */
2471       val.safe = 1;
2472       break;
2473
2474     default:
2475       gcc_assert (CONSTANT_P (x));
2476       val.safe = 1;
2477       break;
2478     }
2479   return val;
2480 }
2481
2482 /* Return 1 if altering Y will not modify the value of X.
2483    Y is also described by YDATA, which should be decompose (Y).  */
2484
2485 static int
2486 immune_p (rtx x, rtx y, struct decomposition ydata)
2487 {
2488   struct decomposition xdata;
2489
2490   if (ydata.reg_flag)
2491     return !refers_to_regno_for_reload_p (ydata.start, ydata.end, x, (rtx*) 0);
2492   if (ydata.safe)
2493     return 1;
2494
2495   gcc_assert (MEM_P (y));
2496   /* If Y is memory and X is not, Y can't affect X.  */
2497   if (!MEM_P (x))
2498     return 1;
2499
2500   xdata = decompose (x);
2501
2502   if (! rtx_equal_p (xdata.base, ydata.base))
2503     {
2504       /* If bases are distinct symbolic constants, there is no overlap.  */
2505       if (CONSTANT_P (xdata.base) && CONSTANT_P (ydata.base))
2506         return 1;
2507       /* Constants and stack slots never overlap.  */
2508       if (CONSTANT_P (xdata.base)
2509           && (ydata.base == frame_pointer_rtx
2510               || ydata.base == hard_frame_pointer_rtx
2511               || ydata.base == stack_pointer_rtx))
2512         return 1;
2513       if (CONSTANT_P (ydata.base)
2514           && (xdata.base == frame_pointer_rtx
2515               || xdata.base == hard_frame_pointer_rtx
2516               || xdata.base == stack_pointer_rtx))
2517         return 1;
2518       /* If either base is variable, we don't know anything.  */
2519       return 0;
2520     }
2521
2522   return (xdata.start >= ydata.end || ydata.start >= xdata.end);
2523 }
2524
2525 /* Similar, but calls decompose.  */
2526
2527 int
2528 safe_from_earlyclobber (rtx op, rtx clobber)
2529 {
2530   struct decomposition early_data;
2531
2532   early_data = decompose (clobber);
2533   return immune_p (op, clobber, early_data);
2534 }
2535 \f
2536 /* Main entry point of this file: search the body of INSN
2537    for values that need reloading and record them with push_reload.
2538    REPLACE nonzero means record also where the values occur
2539    so that subst_reloads can be used.
2540
2541    IND_LEVELS says how many levels of indirection are supported by this
2542    machine; a value of zero means that a memory reference is not a valid
2543    memory address.
2544
2545    LIVE_KNOWN says we have valid information about which hard
2546    regs are live at each point in the program; this is true when
2547    we are called from global_alloc but false when stupid register
2548    allocation has been done.
2549
2550    RELOAD_REG_P if nonzero is a vector indexed by hard reg number
2551    which is nonnegative if the reg has been commandeered for reloading into.
2552    It is copied into STATIC_RELOAD_REG_P and referenced from there
2553    by various subroutines.
2554
2555    Return TRUE if some operands need to be changed, because of swapping
2556    commutative operands, reg_equiv_address substitution, or whatever.  */
2557
2558 int
2559 find_reloads (rtx insn, int replace, int ind_levels, int live_known,
2560               short *reload_reg_p)
2561 {
2562   int insn_code_number;
2563   int i, j;
2564   int noperands;
2565   /* These start out as the constraints for the insn
2566      and they are chewed up as we consider alternatives.  */
2567   const char *constraints[MAX_RECOG_OPERANDS];
2568   /* These are the preferred classes for an operand, or NO_REGS if it isn't
2569      a register.  */
2570   enum reg_class preferred_class[MAX_RECOG_OPERANDS];
2571   char pref_or_nothing[MAX_RECOG_OPERANDS];
2572   /* Nonzero for a MEM operand whose entire address needs a reload.
2573      May be -1 to indicate the entire address may or may not need a reload.  */
2574   int address_reloaded[MAX_RECOG_OPERANDS];
2575   /* Nonzero for an address operand that needs to be completely reloaded.
2576      May be -1 to indicate the entire operand may or may not need a reload.  */
2577   int address_operand_reloaded[MAX_RECOG_OPERANDS];
2578   /* Value of enum reload_type to use for operand.  */
2579   enum reload_type operand_type[MAX_RECOG_OPERANDS];
2580   /* Value of enum reload_type to use within address of operand.  */
2581   enum reload_type address_type[MAX_RECOG_OPERANDS];
2582   /* Save the usage of each operand.  */
2583   enum reload_usage { RELOAD_READ, RELOAD_READ_WRITE, RELOAD_WRITE } modified[MAX_RECOG_OPERANDS];
2584   int no_input_reloads = 0, no_output_reloads = 0;
2585   int n_alternatives;
2586   enum reg_class this_alternative[MAX_RECOG_OPERANDS];
2587   char this_alternative_match_win[MAX_RECOG_OPERANDS];
2588   char this_alternative_win[MAX_RECOG_OPERANDS];
2589   char this_alternative_offmemok[MAX_RECOG_OPERANDS];
2590   char this_alternative_earlyclobber[MAX_RECOG_OPERANDS];
2591   int this_alternative_matches[MAX_RECOG_OPERANDS];
2592   int swapped;
2593   int goal_alternative[MAX_RECOG_OPERANDS];
2594   int this_alternative_number;
2595   int goal_alternative_number = 0;
2596   int operand_reloadnum[MAX_RECOG_OPERANDS];
2597   int goal_alternative_matches[MAX_RECOG_OPERANDS];
2598   int goal_alternative_matched[MAX_RECOG_OPERANDS];
2599   char goal_alternative_match_win[MAX_RECOG_OPERANDS];
2600   char goal_alternative_win[MAX_RECOG_OPERANDS];
2601   char goal_alternative_offmemok[MAX_RECOG_OPERANDS];
2602   char goal_alternative_earlyclobber[MAX_RECOG_OPERANDS];
2603   int goal_alternative_swapped;
2604   int best;
2605   int best_small_class_operands_num;
2606   int commutative;
2607   char operands_match[MAX_RECOG_OPERANDS][MAX_RECOG_OPERANDS];
2608   rtx substed_operand[MAX_RECOG_OPERANDS];
2609   rtx body = PATTERN (insn);
2610   rtx set = single_set (insn);
2611   int goal_earlyclobber = 0, this_earlyclobber;
2612   enum machine_mode operand_mode[MAX_RECOG_OPERANDS];
2613   int retval = 0;
2614
2615   this_insn = insn;
2616   n_reloads = 0;
2617   n_replacements = 0;
2618   n_earlyclobbers = 0;
2619   replace_reloads = replace;
2620   hard_regs_live_known = live_known;
2621   static_reload_reg_p = reload_reg_p;
2622
2623   /* JUMP_INSNs and CALL_INSNs are not allowed to have any output reloads;
2624      neither are insns that SET cc0.  Insns that use CC0 are not allowed
2625      to have any input reloads.  */
2626   if (JUMP_P (insn) || CALL_P (insn))
2627     no_output_reloads = 1;
2628
2629 #ifdef HAVE_cc0
2630   if (reg_referenced_p (cc0_rtx, PATTERN (insn)))
2631     no_input_reloads = 1;
2632   if (reg_set_p (cc0_rtx, PATTERN (insn)))
2633     no_output_reloads = 1;
2634 #endif
2635
2636 #ifdef SECONDARY_MEMORY_NEEDED
2637   /* The eliminated forms of any secondary memory locations are per-insn, so
2638      clear them out here.  */
2639
2640   if (secondary_memlocs_elim_used)
2641     {
2642       memset (secondary_memlocs_elim, 0,
2643               sizeof (secondary_memlocs_elim[0]) * secondary_memlocs_elim_used);
2644       secondary_memlocs_elim_used = 0;
2645     }
2646 #endif
2647
2648   /* Dispose quickly of (set (reg..) (reg..)) if both have hard regs and it
2649      is cheap to move between them.  If it is not, there may not be an insn
2650      to do the copy, so we may need a reload.  */
2651   if (GET_CODE (body) == SET
2652       && REG_P (SET_DEST (body))
2653       && REGNO (SET_DEST (body)) < FIRST_PSEUDO_REGISTER
2654       && REG_P (SET_SRC (body))
2655       && REGNO (SET_SRC (body)) < FIRST_PSEUDO_REGISTER
2656       && register_move_cost (GET_MODE (SET_SRC (body)),
2657                              REGNO_REG_CLASS (REGNO (SET_SRC (body))),
2658                              REGNO_REG_CLASS (REGNO (SET_DEST (body)))) == 2)
2659     return 0;
2660
2661   extract_insn (insn);
2662
2663   noperands = reload_n_operands = recog_data.n_operands;
2664   n_alternatives = recog_data.n_alternatives;
2665
2666   /* Just return "no reloads" if insn has no operands with constraints.  */
2667   if (noperands == 0 || n_alternatives == 0)
2668     return 0;
2669
2670   insn_code_number = INSN_CODE (insn);
2671   this_insn_is_asm = insn_code_number < 0;
2672
2673   memcpy (operand_mode, recog_data.operand_mode,
2674           noperands * sizeof (enum machine_mode));
2675   memcpy (constraints, recog_data.constraints,
2676           noperands * sizeof (const char *));
2677
2678   commutative = -1;
2679
2680   /* If we will need to know, later, whether some pair of operands
2681      are the same, we must compare them now and save the result.
2682      Reloading the base and index registers will clobber them
2683      and afterward they will fail to match.  */
2684
2685   for (i = 0; i < noperands; i++)
2686     {
2687       const char *p;
2688       int c;
2689       char *end;
2690
2691       substed_operand[i] = recog_data.operand[i];
2692       p = constraints[i];
2693
2694       modified[i] = RELOAD_READ;
2695
2696       /* Scan this operand's constraint to see if it is an output operand,
2697          an in-out operand, is commutative, or should match another.  */
2698
2699       while ((c = *p))
2700         {
2701           p += CONSTRAINT_LEN (c, p);
2702           switch (c)
2703             {
2704             case '=':
2705               modified[i] = RELOAD_WRITE;
2706               break;
2707             case '+':
2708               modified[i] = RELOAD_READ_WRITE;
2709               break;
2710             case '%':
2711               {
2712                 /* The last operand should not be marked commutative.  */
2713                 gcc_assert (i != noperands - 1);
2714
2715                 /* We currently only support one commutative pair of
2716                    operands.  Some existing asm code currently uses more
2717                    than one pair.  Previously, that would usually work,
2718                    but sometimes it would crash the compiler.  We
2719                    continue supporting that case as well as we can by
2720                    silently ignoring all but the first pair.  In the
2721                    future we may handle it correctly.  */
2722                 if (commutative < 0)
2723                   commutative = i;
2724                 else
2725                   gcc_assert (this_insn_is_asm);
2726               }
2727               break;
2728             /* Use of ISDIGIT is tempting here, but it may get expensive because
2729                of locale support we don't want.  */
2730             case '0': case '1': case '2': case '3': case '4':
2731             case '5': case '6': case '7': case '8': case '9':
2732               {
2733                 c = strtoul (p - 1, &end, 10);
2734                 p = end;
2735
2736                 operands_match[c][i]
2737                   = operands_match_p (recog_data.operand[c],
2738                                       recog_data.operand[i]);
2739
2740                 /* An operand may not match itself.  */
2741                 gcc_assert (c != i);
2742
2743                 /* If C can be commuted with C+1, and C might need to match I,
2744                    then C+1 might also need to match I.  */
2745                 if (commutative >= 0)
2746                   {
2747                     if (c == commutative || c == commutative + 1)
2748                       {
2749                         int other = c + (c == commutative ? 1 : -1);
2750                         operands_match[other][i]
2751                           = operands_match_p (recog_data.operand[other],
2752                                               recog_data.operand[i]);
2753                       }
2754                     if (i == commutative || i == commutative + 1)
2755                       {
2756                         int other = i + (i == commutative ? 1 : -1);
2757                         operands_match[c][other]
2758                           = operands_match_p (recog_data.operand[c],
2759                                               recog_data.operand[other]);
2760                       }
2761                     /* Note that C is supposed to be less than I.
2762                        No need to consider altering both C and I because in
2763                        that case we would alter one into the other.  */
2764                   }
2765               }
2766             }
2767         }
2768     }
2769
2770   /* Examine each operand that is a memory reference or memory address
2771      and reload parts of the addresses into index registers.
2772      Also here any references to pseudo regs that didn't get hard regs
2773      but are equivalent to constants get replaced in the insn itself
2774      with those constants.  Nobody will ever see them again.
2775
2776      Finally, set up the preferred classes of each operand.  */
2777
2778   for (i = 0; i < noperands; i++)
2779     {
2780       RTX_CODE code = GET_CODE (recog_data.operand[i]);
2781
2782       address_reloaded[i] = 0;
2783       address_operand_reloaded[i] = 0;
2784       operand_type[i] = (modified[i] == RELOAD_READ ? RELOAD_FOR_INPUT
2785                          : modified[i] == RELOAD_WRITE ? RELOAD_FOR_OUTPUT
2786                          : RELOAD_OTHER);
2787       address_type[i]
2788         = (modified[i] == RELOAD_READ ? RELOAD_FOR_INPUT_ADDRESS
2789            : modified[i] == RELOAD_WRITE ? RELOAD_FOR_OUTPUT_ADDRESS
2790            : RELOAD_OTHER);
2791
2792       if (*constraints[i] == 0)
2793         /* Ignore things like match_operator operands.  */
2794         ;
2795       else if (constraints[i][0] == 'p'
2796                || EXTRA_ADDRESS_CONSTRAINT (constraints[i][0], constraints[i]))
2797         {
2798           address_operand_reloaded[i]
2799             = find_reloads_address (recog_data.operand_mode[i], (rtx*) 0,
2800                                     recog_data.operand[i],
2801                                     recog_data.operand_loc[i],
2802                                     i, operand_type[i], ind_levels, insn);
2803
2804           /* If we now have a simple operand where we used to have a
2805              PLUS or MULT, re-recognize and try again.  */
2806           if ((OBJECT_P (*recog_data.operand_loc[i])
2807                || GET_CODE (*recog_data.operand_loc[i]) == SUBREG)
2808               && (GET_CODE (recog_data.operand[i]) == MULT
2809                   || GET_CODE (recog_data.operand[i]) == PLUS))
2810             {
2811               INSN_CODE (insn) = -1;
2812               retval = find_reloads (insn, replace, ind_levels, live_known,
2813                                      reload_reg_p);
2814               return retval;
2815             }
2816
2817           recog_data.operand[i] = *recog_data.operand_loc[i];
2818           substed_operand[i] = recog_data.operand[i];
2819
2820           /* Address operands are reloaded in their existing mode,
2821              no matter what is specified in the machine description.  */
2822           operand_mode[i] = GET_MODE (recog_data.operand[i]);
2823         }
2824       else if (code == MEM)
2825         {
2826           address_reloaded[i]
2827             = find_reloads_address (GET_MODE (recog_data.operand[i]),
2828                                     recog_data.operand_loc[i],
2829                                     XEXP (recog_data.operand[i], 0),
2830                                     &XEXP (recog_data.operand[i], 0),
2831                                     i, address_type[i], ind_levels, insn);
2832           recog_data.operand[i] = *recog_data.operand_loc[i];
2833           substed_operand[i] = recog_data.operand[i];
2834         }
2835       else if (code == SUBREG)
2836         {
2837           rtx reg = SUBREG_REG (recog_data.operand[i]);
2838           rtx op
2839             = find_reloads_toplev (recog_data.operand[i], i, address_type[i],
2840                                    ind_levels,
2841                                    set != 0
2842                                    && &SET_DEST (set) == recog_data.operand_loc[i],
2843                                    insn,
2844                                    &address_reloaded[i]);
2845
2846           /* If we made a MEM to load (a part of) the stackslot of a pseudo
2847              that didn't get a hard register, emit a USE with a REG_EQUAL
2848              note in front so that we might inherit a previous, possibly
2849              wider reload.  */
2850
2851           if (replace
2852               && MEM_P (op)
2853               && REG_P (reg)
2854               && (GET_MODE_SIZE (GET_MODE (reg))
2855                   >= GET_MODE_SIZE (GET_MODE (op)))
2856               && reg_equiv_constant[REGNO (reg)] == 0)
2857             set_unique_reg_note (emit_insn_before (gen_rtx_USE (VOIDmode, reg),
2858                                                    insn),
2859                                  REG_EQUAL, reg_equiv_memory_loc[REGNO (reg)]);
2860
2861           substed_operand[i] = recog_data.operand[i] = op;
2862         }
2863       else if (code == PLUS || GET_RTX_CLASS (code) == RTX_UNARY)
2864         /* We can get a PLUS as an "operand" as a result of register
2865            elimination.  See eliminate_regs and gen_reload.  We handle
2866            a unary operator by reloading the operand.  */
2867         substed_operand[i] = recog_data.operand[i]
2868           = find_reloads_toplev (recog_data.operand[i], i, address_type[i],
2869                                  ind_levels, 0, insn,
2870                                  &address_reloaded[i]);
2871       else if (code == REG)
2872         {
2873           /* This is equivalent to calling find_reloads_toplev.
2874              The code is duplicated for speed.
2875              When we find a pseudo always equivalent to a constant,
2876              we replace it by the constant.  We must be sure, however,
2877              that we don't try to replace it in the insn in which it
2878              is being set.  */
2879           int regno = REGNO (recog_data.operand[i]);
2880           if (reg_equiv_constant[regno] != 0
2881               && (set == 0 || &SET_DEST (set) != recog_data.operand_loc[i]))
2882             {
2883               /* Record the existing mode so that the check if constants are
2884                  allowed will work when operand_mode isn't specified.  */
2885
2886               if (operand_mode[i] == VOIDmode)
2887                 operand_mode[i] = GET_MODE (recog_data.operand[i]);
2888
2889               substed_operand[i] = recog_data.operand[i]
2890                 = reg_equiv_constant[regno];
2891             }
2892           if (reg_equiv_memory_loc[regno] != 0
2893               && (reg_equiv_address[regno] != 0 || num_not_at_initial_offset))
2894             /* We need not give a valid is_set_dest argument since the case
2895                of a constant equivalence was checked above.  */
2896             substed_operand[i] = recog_data.operand[i]
2897               = find_reloads_toplev (recog_data.operand[i], i, address_type[i],
2898                                      ind_levels, 0, insn,
2899                                      &address_reloaded[i]);
2900         }
2901       /* If the operand is still a register (we didn't replace it with an
2902          equivalent), get the preferred class to reload it into.  */
2903       code = GET_CODE (recog_data.operand[i]);
2904       preferred_class[i]
2905         = ((code == REG && REGNO (recog_data.operand[i])
2906             >= FIRST_PSEUDO_REGISTER)
2907            ? reg_preferred_class (REGNO (recog_data.operand[i]))
2908            : NO_REGS);
2909       pref_or_nothing[i]
2910         = (code == REG
2911            && REGNO (recog_data.operand[i]) >= FIRST_PSEUDO_REGISTER
2912            && reg_alternate_class (REGNO (recog_data.operand[i])) == NO_REGS);
2913     }
2914
2915   /* If this is simply a copy from operand 1 to operand 0, merge the
2916      preferred classes for the operands.  */
2917   if (set != 0 && noperands >= 2 && recog_data.operand[0] == SET_DEST (set)
2918       && recog_data.operand[1] == SET_SRC (set))
2919     {
2920       preferred_class[0] = preferred_class[1]
2921         = reg_class_subunion[(int) preferred_class[0]][(int) preferred_class[1]];
2922       pref_or_nothing[0] |= pref_or_nothing[1];
2923       pref_or_nothing[1] |= pref_or_nothing[0];
2924     }
2925
2926   /* Now see what we need for pseudo-regs that didn't get hard regs
2927      or got the wrong kind of hard reg.  For this, we must consider
2928      all the operands together against the register constraints.  */
2929
2930   best = MAX_RECOG_OPERANDS * 2 + 600;
2931   best_small_class_operands_num = 0;
2932
2933   swapped = 0;
2934   goal_alternative_swapped = 0;
2935  try_swapped:
2936
2937   /* The constraints are made of several alternatives.
2938      Each operand's constraint looks like foo,bar,... with commas
2939      separating the alternatives.  The first alternatives for all
2940      operands go together, the second alternatives go together, etc.
2941
2942      First loop over alternatives.  */
2943
2944   for (this_alternative_number = 0;
2945        this_alternative_number < n_alternatives;
2946        this_alternative_number++)
2947     {
2948       /* Loop over operands for one constraint alternative.  */
2949       /* LOSERS counts those that don't fit this alternative
2950          and would require loading.  */
2951       int losers = 0;
2952       /* BAD is set to 1 if it some operand can't fit this alternative
2953          even after reloading.  */
2954       int bad = 0;
2955       /* REJECT is a count of how undesirable this alternative says it is
2956          if any reloading is required.  If the alternative matches exactly
2957          then REJECT is ignored, but otherwise it gets this much
2958          counted against it in addition to the reloading needed.  Each
2959          ? counts three times here since we want the disparaging caused by
2960          a bad register class to only count 1/3 as much.  */
2961       int reject = 0;
2962
2963       if (!recog_data.alternative_enabled_p[this_alternative_number])
2964         {
2965           int i;
2966
2967           for (i = 0; i < recog_data.n_operands; i++)
2968             constraints[i] = skip_alternative (constraints[i]);
2969
2970           continue;
2971         }
2972
2973       this_earlyclobber = 0;
2974
2975       for (i = 0; i < noperands; i++)
2976         {
2977           const char *p = constraints[i];
2978           char *end;
2979           int len;
2980           int win = 0;
2981           int did_match = 0;
2982           /* 0 => this operand can be reloaded somehow for this alternative.  */
2983           int badop = 1;
2984           /* 0 => this operand can be reloaded if the alternative allows regs.  */
2985           int winreg = 0;
2986           int c;
2987           int m;
2988           rtx operand = recog_data.operand[i];
2989           int offset = 0;
2990           /* Nonzero means this is a MEM that must be reloaded into a reg
2991              regardless of what the constraint says.  */
2992           int force_reload = 0;
2993           int offmemok = 0;
2994           /* Nonzero if a constant forced into memory would be OK for this
2995              operand.  */
2996           int constmemok = 0;
2997           int earlyclobber = 0;
2998
2999           /* If the predicate accepts a unary operator, it means that
3000              we need to reload the operand, but do not do this for
3001              match_operator and friends.  */
3002           if (UNARY_P (operand) && *p != 0)
3003             operand = XEXP (operand, 0);
3004
3005           /* If the operand is a SUBREG, extract
3006              the REG or MEM (or maybe even a constant) within.
3007              (Constants can occur as a result of reg_equiv_constant.)  */
3008
3009           while (GET_CODE (operand) == SUBREG)
3010             {
3011               /* Offset only matters when operand is a REG and
3012                  it is a hard reg.  This is because it is passed
3013                  to reg_fits_class_p if it is a REG and all pseudos
3014                  return 0 from that function.  */
3015               if (REG_P (SUBREG_REG (operand))
3016                   && REGNO (SUBREG_REG (operand)) < FIRST_PSEUDO_REGISTER)
3017                 {
3018                   if (simplify_subreg_regno (REGNO (SUBREG_REG (operand)),
3019                                              GET_MODE (SUBREG_REG (operand)),
3020                                              SUBREG_BYTE (operand),
3021                                              GET_MODE (operand)) < 0)
3022                     force_reload = 1;
3023                   offset += subreg_regno_offset (REGNO (SUBREG_REG (operand)),
3024                                                  GET_MODE (SUBREG_REG (operand)),
3025                                                  SUBREG_BYTE (operand),
3026                                                  GET_MODE (operand));
3027                 }
3028               operand = SUBREG_REG (operand);
3029               /* Force reload if this is a constant or PLUS or if there may
3030                  be a problem accessing OPERAND in the outer mode.  */
3031               if (CONSTANT_P (operand)
3032                   || GET_CODE (operand) == PLUS
3033                   /* We must force a reload of paradoxical SUBREGs
3034                      of a MEM because the alignment of the inner value
3035                      may not be enough to do the outer reference.  On
3036                      big-endian machines, it may also reference outside
3037                      the object.
3038
3039                      On machines that extend byte operations and we have a
3040                      SUBREG where both the inner and outer modes are no wider
3041                      than a word and the inner mode is narrower, is integral,
3042                      and gets extended when loaded from memory, combine.c has
3043                      made assumptions about the behavior of the machine in such
3044                      register access.  If the data is, in fact, in memory we
3045                      must always load using the size assumed to be in the
3046                      register and let the insn do the different-sized
3047                      accesses.
3048
3049                      This is doubly true if WORD_REGISTER_OPERATIONS.  In
3050                      this case eliminate_regs has left non-paradoxical
3051                      subregs for push_reload to see.  Make sure it does
3052                      by forcing the reload.
3053
3054                      ??? When is it right at this stage to have a subreg
3055                      of a mem that is _not_ to be handled specially?  IMO
3056                      those should have been reduced to just a mem.  */
3057                   || ((MEM_P (operand)
3058                        || (REG_P (operand)
3059                            && REGNO (operand) >= FIRST_PSEUDO_REGISTER))
3060 #ifndef WORD_REGISTER_OPERATIONS
3061                       && (((GET_MODE_BITSIZE (GET_MODE (operand))
3062                             < BIGGEST_ALIGNMENT)
3063                            && (GET_MODE_SIZE (operand_mode[i])
3064                                > GET_MODE_SIZE (GET_MODE (operand))))
3065                           || BYTES_BIG_ENDIAN
3066 #ifdef LOAD_EXTEND_OP
3067                           || (GET_MODE_SIZE (operand_mode[i]) <= UNITS_PER_WORD
3068                               && (GET_MODE_SIZE (GET_MODE (operand))
3069                                   <= UNITS_PER_WORD)
3070                               && (GET_MODE_SIZE (operand_mode[i])
3071                                   > GET_MODE_SIZE (GET_MODE (operand)))
3072                               && INTEGRAL_MODE_P (GET_MODE (operand))
3073                               && LOAD_EXTEND_OP (GET_MODE (operand)) != UNKNOWN)
3074 #endif
3075                           )
3076 #endif
3077                       )
3078                   )
3079                 force_reload = 1;
3080             }
3081
3082           this_alternative[i] = NO_REGS;
3083           this_alternative_win[i] = 0;
3084           this_alternative_match_win[i] = 0;
3085           this_alternative_offmemok[i] = 0;
3086           this_alternative_earlyclobber[i] = 0;
3087           this_alternative_matches[i] = -1;
3088
3089           /* An empty constraint or empty alternative
3090              allows anything which matched the pattern.  */
3091           if (*p == 0 || *p == ',')
3092             win = 1, badop = 0;
3093
3094           /* Scan this alternative's specs for this operand;
3095              set WIN if the operand fits any letter in this alternative.
3096              Otherwise, clear BADOP if this operand could
3097              fit some letter after reloads,
3098              or set WINREG if this operand could fit after reloads
3099              provided the constraint allows some registers.  */
3100
3101           do
3102             switch ((c = *p, len = CONSTRAINT_LEN (c, p)), c)
3103               {
3104               case '\0':
3105                 len = 0;
3106                 break;
3107               case ',':
3108                 c = '\0';
3109                 break;
3110
3111               case '=':  case '+':  case '*':
3112                 break;
3113
3114               case '%':
3115                 /* We only support one commutative marker, the first
3116                    one.  We already set commutative above.  */
3117                 break;
3118
3119               case '?':
3120                 reject += 6;
3121                 break;
3122
3123               case '!':
3124                 reject = 600;
3125                 break;
3126
3127               case '#':
3128                 /* Ignore rest of this alternative as far as
3129                    reloading is concerned.  */
3130                 do
3131                   p++;
3132                 while (*p && *p != ',');
3133                 len = 0;
3134                 break;
3135
3136               case '0':  case '1':  case '2':  case '3':  case '4':
3137               case '5':  case '6':  case '7':  case '8':  case '9':
3138                 m = strtoul (p, &end, 10);
3139                 p = end;
3140                 len = 0;
3141
3142                 this_alternative_matches[i] = m;
3143                 /* We are supposed to match a previous operand.
3144                    If we do, we win if that one did.
3145                    If we do not, count both of the operands as losers.
3146                    (This is too conservative, since most of the time
3147                    only a single reload insn will be needed to make
3148                    the two operands win.  As a result, this alternative
3149                    may be rejected when it is actually desirable.)  */
3150                 if ((swapped && (m != commutative || i != commutative + 1))
3151                     /* If we are matching as if two operands were swapped,
3152                        also pretend that operands_match had been computed
3153                        with swapped.
3154                        But if I is the second of those and C is the first,
3155                        don't exchange them, because operands_match is valid
3156                        only on one side of its diagonal.  */
3157                     ? (operands_match
3158                        [(m == commutative || m == commutative + 1)
3159                        ? 2 * commutative + 1 - m : m]
3160                        [(i == commutative || i == commutative + 1)
3161                        ? 2 * commutative + 1 - i : i])
3162                     : operands_match[m][i])
3163                   {
3164                     /* If we are matching a non-offsettable address where an
3165                        offsettable address was expected, then we must reject
3166                        this combination, because we can't reload it.  */
3167                     if (this_alternative_offmemok[m]
3168                         && MEM_P (recog_data.operand[m])
3169                         && this_alternative[m] == NO_REGS
3170                         && ! this_alternative_win[m])
3171                       bad = 1;
3172
3173                     did_match = this_alternative_win[m];
3174                   }
3175                 else
3176                   {
3177                     /* Operands don't match.  */
3178                     rtx value;
3179                     int loc1, loc2;
3180                     /* Retroactively mark the operand we had to match
3181                        as a loser, if it wasn't already.  */
3182                     if (this_alternative_win[m])
3183                       losers++;
3184                     this_alternative_win[m] = 0;
3185                     if (this_alternative[m] == NO_REGS)
3186                       bad = 1;
3187                     /* But count the pair only once in the total badness of
3188                        this alternative, if the pair can be a dummy reload.
3189                        The pointers in operand_loc are not swapped; swap
3190                        them by hand if necessary.  */
3191                     if (swapped && i == commutative)
3192                       loc1 = commutative + 1;
3193                     else if (swapped && i == commutative + 1)
3194                       loc1 = commutative;
3195                     else
3196                       loc1 = i;
3197                     if (swapped && m == commutative)
3198                       loc2 = commutative + 1;
3199                     else if (swapped && m == commutative + 1)
3200                       loc2 = commutative;
3201                     else
3202                       loc2 = m;
3203                     value
3204                       = find_dummy_reload (recog_data.operand[i],
3205                                            recog_data.operand[m],
3206                                            recog_data.operand_loc[loc1],
3207                                            recog_data.operand_loc[loc2],
3208                                            operand_mode[i], operand_mode[m],
3209                                            this_alternative[m], -1,
3210                                            this_alternative_earlyclobber[m]);
3211
3212                     if (value != 0)
3213                       losers--;
3214                   }
3215                 /* This can be fixed with reloads if the operand
3216                    we are supposed to match can be fixed with reloads.  */
3217                 badop = 0;
3218                 this_alternative[i] = this_alternative[m];
3219
3220                 /* If we have to reload this operand and some previous
3221                    operand also had to match the same thing as this
3222                    operand, we don't know how to do that.  So reject this
3223                    alternative.  */
3224                 if (! did_match || force_reload)
3225                   for (j = 0; j < i; j++)
3226                     if (this_alternative_matches[j]
3227                         == this_alternative_matches[i])
3228                       badop = 1;
3229                 break;
3230
3231               case 'p':
3232                 /* All necessary reloads for an address_operand
3233                    were handled in find_reloads_address.  */
3234                 this_alternative[i] = base_reg_class (VOIDmode, ADDRESS,
3235                                                       SCRATCH);
3236                 win = 1;
3237                 badop = 0;
3238                 break;
3239
3240               case TARGET_MEM_CONSTRAINT:
3241                 if (force_reload)
3242                   break;
3243                 if (MEM_P (operand)
3244                     || (REG_P (operand)
3245                         && REGNO (operand) >= FIRST_PSEUDO_REGISTER
3246                         && reg_renumber[REGNO (operand)] < 0))
3247                   win = 1;
3248                 if (CONST_POOL_OK_P (operand))
3249                   badop = 0;
3250                 constmemok = 1;
3251                 break;
3252
3253               case '<':
3254                 if (MEM_P (operand)
3255                     && ! address_reloaded[i]
3256                     && (GET_CODE (XEXP (operand, 0)) == PRE_DEC
3257                         || GET_CODE (XEXP (operand, 0)) == POST_DEC))
3258                   win = 1;
3259                 break;
3260
3261               case '>':
3262                 if (MEM_P (operand)
3263                     && ! address_reloaded[i]
3264                     && (GET_CODE (XEXP (operand, 0)) == PRE_INC
3265                         || GET_CODE (XEXP (operand, 0)) == POST_INC))
3266                   win = 1;
3267                 break;
3268
3269                 /* Memory operand whose address is not offsettable.  */
3270               case 'V':
3271                 if (force_reload)
3272                   break;
3273                 if (MEM_P (operand)
3274                     && ! (ind_levels ? offsettable_memref_p (operand)
3275                           : offsettable_nonstrict_memref_p (operand))
3276                     /* Certain mem addresses will become offsettable
3277                        after they themselves are reloaded.  This is important;
3278                        we don't want our own handling of unoffsettables
3279                        to override the handling of reg_equiv_address.  */
3280                     && !(REG_P (XEXP (operand, 0))
3281                          && (ind_levels == 0
3282                              || reg_equiv_address[REGNO (XEXP (operand, 0))] != 0)))
3283                   win = 1;
3284                 break;
3285
3286                 /* Memory operand whose address is offsettable.  */
3287               case 'o':
3288                 if (force_reload)
3289                   break;
3290                 if ((MEM_P (operand)
3291                      /* If IND_LEVELS, find_reloads_address won't reload a
3292                         pseudo that didn't get a hard reg, so we have to
3293                         reject that case.  */
3294                      && ((ind_levels ? offsettable_memref_p (operand)
3295                           : offsettable_nonstrict_memref_p (operand))
3296                          /* A reloaded address is offsettable because it is now
3297                             just a simple register indirect.  */
3298                          || address_reloaded[i] == 1))
3299                     || (REG_P (operand)
3300                         && REGNO (operand) >= FIRST_PSEUDO_REGISTER
3301                         && reg_renumber[REGNO (operand)] < 0
3302                         /* If reg_equiv_address is nonzero, we will be
3303                            loading it into a register; hence it will be
3304                            offsettable, but we cannot say that reg_equiv_mem
3305                            is offsettable without checking.  */
3306                         && ((reg_equiv_mem[REGNO (operand)] != 0
3307                              && offsettable_memref_p (reg_equiv_mem[REGNO (operand)]))
3308                             || (reg_equiv_address[REGNO (operand)] != 0))))
3309                   win = 1;
3310                 if (CONST_POOL_OK_P (operand)
3311                     || MEM_P (operand))
3312                   badop = 0;
3313                 constmemok = 1;
3314                 offmemok = 1;
3315                 break;
3316
3317               case '&':
3318                 /* Output operand that is stored before the need for the
3319                    input operands (and their index registers) is over.  */
3320                 earlyclobber = 1, this_earlyclobber = 1;
3321                 break;
3322
3323               case 'E':
3324               case 'F':
3325                 if (GET_CODE (operand) == CONST_DOUBLE
3326                     || (GET_CODE (operand) == CONST_VECTOR
3327                         && (GET_MODE_CLASS (GET_MODE (operand))
3328                             == MODE_VECTOR_FLOAT)))
3329                   win = 1;
3330                 break;
3331
3332               case 'G':
3333               case 'H':
3334                 if (GET_CODE (operand) == CONST_DOUBLE
3335                     && CONST_DOUBLE_OK_FOR_CONSTRAINT_P (operand, c, p))
3336                   win = 1;
3337                 break;
3338
3339               case 's':
3340                 if (CONST_INT_P (operand)
3341                     || (GET_CODE (operand) == CONST_DOUBLE
3342                         && GET_MODE (operand) == VOIDmode))
3343                   break;
3344               case 'i':
3345                 if (CONSTANT_P (operand)
3346                     && (! flag_pic || LEGITIMATE_PIC_OPERAND_P (operand)))
3347                   win = 1;
3348                 break;
3349
3350               case 'n':
3351                 if (CONST_INT_P (operand)
3352                     || (GET_CODE (operand) == CONST_DOUBLE
3353                         && GET_MODE (operand) == VOIDmode))
3354                   win = 1;
3355                 break;
3356
3357               case 'I':
3358               case 'J':
3359               case 'K':
3360               case 'L':
3361               case 'M':
3362               case 'N':
3363               case 'O':
3364               case 'P':
3365                 if (CONST_INT_P (operand)
3366                     && CONST_OK_FOR_CONSTRAINT_P (INTVAL (operand), c, p))
3367                   win = 1;
3368                 break;
3369
3370               case 'X':
3371                 force_reload = 0;
3372                 win = 1;
3373                 break;
3374
3375               case 'g':
3376                 if (! force_reload
3377                     /* A PLUS is never a valid operand, but reload can make
3378                        it from a register when eliminating registers.  */
3379                     && GET_CODE (operand) != PLUS
3380                     /* A SCRATCH is not a valid operand.  */
3381                     && GET_CODE (operand) != SCRATCH
3382                     && (! CONSTANT_P (operand)
3383                         || ! flag_pic
3384                         || LEGITIMATE_PIC_OPERAND_P (operand))
3385                     && (GENERAL_REGS == ALL_REGS
3386                         || !REG_P (operand)
3387                         || (REGNO (operand) >= FIRST_PSEUDO_REGISTER
3388                             && reg_renumber[REGNO (operand)] < 0)))
3389                   win = 1;
3390                 /* Drop through into 'r' case.  */
3391
3392               case 'r':
3393                 this_alternative[i]
3394                   = reg_class_subunion[this_alternative[i]][(int) GENERAL_REGS];
3395                 goto reg;
3396
3397               default:
3398                 if (REG_CLASS_FROM_CONSTRAINT (c, p) == NO_REGS)
3399                   {
3400 #ifdef EXTRA_CONSTRAINT_STR
3401                     if (EXTRA_MEMORY_CONSTRAINT (c, p))
3402                       {
3403                         if (force_reload)
3404                           break;
3405                         if (EXTRA_CONSTRAINT_STR (operand, c, p))
3406                           win = 1;
3407                         /* If the address was already reloaded,
3408                            we win as well.  */
3409                         else if (MEM_P (operand)
3410                                  && address_reloaded[i] == 1)
3411                           win = 1;
3412                         /* Likewise if the address will be reloaded because
3413                            reg_equiv_address is nonzero.  For reg_equiv_mem
3414                            we have to check.  */
3415                         else if (REG_P (operand)
3416                                  && REGNO (operand) >= FIRST_PSEUDO_REGISTER
3417                                  && reg_renumber[REGNO (operand)] < 0
3418                                  && ((reg_equiv_mem[REGNO (operand)] != 0
3419                                       && EXTRA_CONSTRAINT_STR (reg_equiv_mem[REGNO (operand)], c, p))
3420                                      || (reg_equiv_address[REGNO (operand)] != 0)))
3421                           win = 1;
3422
3423                         /* If we didn't already win, we can reload
3424                            constants via force_const_mem, and other
3425                            MEMs by reloading the address like for 'o'.  */
3426                         if (CONST_POOL_OK_P (operand)
3427                             || MEM_P (operand))
3428                           badop = 0;
3429                         constmemok = 1;
3430                         offmemok = 1;
3431                         break;
3432                       }
3433                     if (EXTRA_ADDRESS_CONSTRAINT (c, p))
3434                       {
3435                         if (EXTRA_CONSTRAINT_STR (operand, c, p))
3436                           win = 1;
3437
3438                         /* If we didn't already win, we can reload
3439                            the address into a base register.  */
3440                         this_alternative[i] = base_reg_class (VOIDmode,
3441                                                               ADDRESS,
3442                                                               SCRATCH);
3443                         badop = 0;
3444                         break;
3445                       }
3446
3447                     if (EXTRA_CONSTRAINT_STR (operand, c, p))
3448                       win = 1;
3449 #endif
3450                     break;
3451                   }
3452
3453                 this_alternative[i]
3454                   = (reg_class_subunion
3455                      [this_alternative[i]]
3456                      [(int) REG_CLASS_FROM_CONSTRAINT (c, p)]);
3457               reg:
3458                 if (GET_MODE (operand) == BLKmode)
3459                   break;
3460                 winreg = 1;
3461                 if (REG_P (operand)
3462                     && reg_fits_class_p (operand, this_alternative[i],
3463                                          offset, GET_MODE (recog_data.operand[i])))
3464                   win = 1;
3465                 break;
3466               }
3467           while ((p += len), c);
3468
3469           constraints[i] = p;
3470
3471           /* If this operand could be handled with a reg,
3472              and some reg is allowed, then this operand can be handled.  */
3473           if (winreg && this_alternative[i] != NO_REGS)
3474             badop = 0;
3475
3476           /* Record which operands fit this alternative.  */
3477           this_alternative_earlyclobber[i] = earlyclobber;
3478           if (win && ! force_reload)
3479             this_alternative_win[i] = 1;
3480           else if (did_match && ! force_reload)
3481             this_alternative_match_win[i] = 1;
3482           else
3483             {
3484               int const_to_mem = 0;
3485
3486               this_alternative_offmemok[i] = offmemok;
3487               losers++;
3488               if (badop)
3489                 bad = 1;
3490               /* Alternative loses if it has no regs for a reg operand.  */
3491               if (REG_P (operand)
3492                   && this_alternative[i] == NO_REGS
3493                   && this_alternative_matches[i] < 0)
3494                 bad = 1;
3495
3496               /* If this is a constant that is reloaded into the desired
3497                  class by copying it to memory first, count that as another
3498                  reload.  This is consistent with other code and is
3499                  required to avoid choosing another alternative when
3500                  the constant is moved into memory by this function on
3501                  an early reload pass.  Note that the test here is
3502                  precisely the same as in the code below that calls
3503                  force_const_mem.  */
3504               if (CONST_POOL_OK_P (operand)
3505                   && ((PREFERRED_RELOAD_CLASS (operand, this_alternative[i])
3506                        == NO_REGS)
3507                       || no_input_reloads)
3508                   && operand_mode[i] != VOIDmode)
3509                 {
3510                   const_to_mem = 1;
3511                   if (this_alternative[i] != NO_REGS)
3512                     losers++;
3513                 }
3514
3515               /* Alternative loses if it requires a type of reload not
3516                  permitted for this insn.  We can always reload SCRATCH
3517                  and objects with a REG_UNUSED note.  */
3518               if (GET_CODE (operand) != SCRATCH
3519                        && modified[i] != RELOAD_READ && no_output_reloads
3520                        && ! find_reg_note (insn, REG_UNUSED, operand))
3521                 bad = 1;
3522               else if (modified[i] != RELOAD_WRITE && no_input_reloads
3523                        && ! const_to_mem)
3524                 bad = 1;
3525
3526               /* If we can't reload this value at all, reject this
3527                  alternative.  Note that we could also lose due to
3528                  LIMIT_RELOAD_CLASS, but we don't check that
3529                  here.  */
3530
3531               if (! CONSTANT_P (operand) && this_alternative[i] != NO_REGS)
3532                 {
3533                   if (PREFERRED_RELOAD_CLASS (operand, this_alternative[i])
3534                       == NO_REGS)
3535                     reject = 600;
3536
3537 #ifdef PREFERRED_OUTPUT_RELOAD_CLASS
3538                   if (operand_type[i] == RELOAD_FOR_OUTPUT
3539                       && (PREFERRED_OUTPUT_RELOAD_CLASS (operand,
3540                                                         this_alternative[i])
3541                           == NO_REGS))
3542                     reject = 600;
3543 #endif
3544                 }
3545
3546               /* We prefer to reload pseudos over reloading other things,
3547                  since such reloads may be able to be eliminated later.
3548                  If we are reloading a SCRATCH, we won't be generating any
3549                  insns, just using a register, so it is also preferred.
3550                  So bump REJECT in other cases.  Don't do this in the
3551                  case where we are forcing a constant into memory and
3552                  it will then win since we don't want to have a different
3553                  alternative match then.  */
3554               if (! (REG_P (operand)
3555                      && REGNO (operand) >= FIRST_PSEUDO_REGISTER)
3556                   && GET_CODE (operand) != SCRATCH
3557                   && ! (const_to_mem && constmemok))
3558                 reject += 2;
3559
3560               /* Input reloads can be inherited more often than output
3561                  reloads can be removed, so penalize output reloads.  */
3562               if (operand_type[i] != RELOAD_FOR_INPUT
3563                   && GET_CODE (operand) != SCRATCH)
3564                 reject++;
3565             }
3566
3567           /* If this operand is a pseudo register that didn't get a hard
3568              reg and this alternative accepts some register, see if the
3569              class that we want is a subset of the preferred class for this
3570              register.  If not, but it intersects that class, use the
3571              preferred class instead.  If it does not intersect the preferred
3572              class, show that usage of this alternative should be discouraged;
3573              it will be discouraged more still if the register is `preferred
3574              or nothing'.  We do this because it increases the chance of
3575              reusing our spill register in a later insn and avoiding a pair
3576              of memory stores and loads.
3577
3578              Don't bother with this if this alternative will accept this
3579              operand.
3580
3581              Don't do this for a multiword operand, since it is only a
3582              small win and has the risk of requiring more spill registers,
3583              which could cause a large loss.
3584
3585              Don't do this if the preferred class has only one register
3586              because we might otherwise exhaust the class.  */
3587
3588           if (! win && ! did_match
3589               && this_alternative[i] != NO_REGS
3590               && GET_MODE_SIZE (operand_mode[i]) <= UNITS_PER_WORD
3591               && reg_class_size [(int) preferred_class[i]] > 0
3592               && ! SMALL_REGISTER_CLASS_P (preferred_class[i]))
3593             {
3594               if (! reg_class_subset_p (this_alternative[i],
3595                                         preferred_class[i]))
3596                 {
3597                   /* Since we don't have a way of forming the intersection,
3598                      we just do something special if the preferred class
3599                      is a subset of the class we have; that's the most
3600                      common case anyway.  */
3601                   if (reg_class_subset_p (preferred_class[i],
3602                                           this_alternative[i]))
3603                     this_alternative[i] = preferred_class[i];
3604                   else
3605                     reject += (2 + 2 * pref_or_nothing[i]);
3606                 }
3607             }
3608         }
3609
3610       /* Now see if any output operands that are marked "earlyclobber"
3611          in this alternative conflict with any input operands
3612          or any memory addresses.  */
3613
3614       for (i = 0; i < noperands; i++)
3615         if (this_alternative_earlyclobber[i]
3616             && (this_alternative_win[i] || this_alternative_match_win[i]))
3617           {
3618             struct decomposition early_data;
3619
3620             early_data = decompose (recog_data.operand[i]);
3621
3622             gcc_assert (modified[i] != RELOAD_READ);
3623
3624             if (this_alternative[i] == NO_REGS)
3625               {
3626                 this_alternative_earlyclobber[i] = 0;
3627                 gcc_assert (this_insn_is_asm);
3628                 error_for_asm (this_insn,
3629                                "%<&%> constraint used with no register class");
3630               }
3631
3632             for (j = 0; j < noperands; j++)
3633               /* Is this an input operand or a memory ref?  */
3634               if ((MEM_P (recog_data.operand[j])
3635                    || modified[j] != RELOAD_WRITE)
3636                   && j != i
3637                   /* Ignore things like match_operator operands.  */
3638                   && !recog_data.is_operator[j]
3639                   /* Don't count an input operand that is constrained to match
3640                      the early clobber operand.  */
3641                   && ! (this_alternative_matches[j] == i
3642                         && rtx_equal_p (recog_data.operand[i],
3643                                         recog_data.operand[j]))
3644                   /* Is it altered by storing the earlyclobber operand?  */
3645                   && !immune_p (recog_data.operand[j], recog_data.operand[i],
3646                                 early_data))
3647                 {
3648                   /* If the output is in a non-empty few-regs class,
3649                      it's costly to reload it, so reload the input instead.  */
3650                   if (SMALL_REGISTER_CLASS_P (this_alternative[i])
3651                       && (REG_P (recog_data.operand[j])
3652                           || GET_CODE (recog_data.operand[j]) == SUBREG))
3653                     {
3654                       losers++;
3655                       this_alternative_win[j] = 0;
3656                       this_alternative_match_win[j] = 0;
3657                     }
3658                   else
3659                     break;
3660                 }
3661             /* If an earlyclobber operand conflicts with something,
3662                it must be reloaded, so request this and count the cost.  */
3663             if (j != noperands)
3664               {
3665                 losers++;
3666                 this_alternative_win[i] = 0;
3667                 this_alternative_match_win[j] = 0;
3668                 for (j = 0; j < noperands; j++)
3669                   if (this_alternative_matches[j] == i
3670                       && this_alternative_match_win[j])
3671                     {
3672                       this_alternative_win[j] = 0;
3673                       this_alternative_match_win[j] = 0;
3674                       losers++;
3675                     }
3676               }
3677           }
3678
3679       /* If one alternative accepts all the operands, no reload required,
3680          choose that alternative; don't consider the remaining ones.  */
3681       if (losers == 0)
3682         {
3683           /* Unswap these so that they are never swapped at `finish'.  */
3684           if (commutative >= 0)
3685             {
3686               recog_data.operand[commutative] = substed_operand[commutative];
3687               recog_data.operand[commutative + 1]
3688                 = substed_operand[commutative + 1];
3689             }
3690           for (i = 0; i < noperands; i++)
3691             {
3692               goal_alternative_win[i] = this_alternative_win[i];
3693               goal_alternative_match_win[i] = this_alternative_match_win[i];
3694               goal_alternative[i] = this_alternative[i];
3695               goal_alternative_offmemok[i] = this_alternative_offmemok[i];
3696               goal_alternative_matches[i] = this_alternative_matches[i];
3697               goal_alternative_earlyclobber[i]
3698                 = this_alternative_earlyclobber[i];
3699             }
3700           goal_alternative_number = this_alternative_number;
3701           goal_alternative_swapped = swapped;
3702           goal_earlyclobber = this_earlyclobber;
3703           goto finish;
3704         }
3705
3706       /* REJECT, set by the ! and ? constraint characters and when a register
3707          would be reloaded into a non-preferred class, discourages the use of
3708          this alternative for a reload goal.  REJECT is incremented by six
3709          for each ? and two for each non-preferred class.  */
3710       losers = losers * 6 + reject;
3711
3712       /* If this alternative can be made to work by reloading,
3713          and it needs less reloading than the others checked so far,
3714          record it as the chosen goal for reloading.  */
3715       if (! bad)
3716         {
3717           bool change_p = false;
3718           int small_class_operands_num = 0;
3719
3720           if (best >= losers)
3721             {
3722               for (i = 0; i < noperands; i++)
3723                 small_class_operands_num
3724                   += SMALL_REGISTER_CLASS_P (this_alternative[i]) ? 1 : 0;
3725               if (best > losers
3726                   || (best == losers
3727                       /* If the cost of the reloads is the same,
3728                          prefer alternative which requires minimal
3729                          number of small register classes for the
3730                          operands.  This improves chances of reloads
3731                          for insn requiring small register
3732                          classes.  */
3733                       && (small_class_operands_num
3734                           < best_small_class_operands_num)))
3735                 change_p = true;
3736             }
3737           if (change_p)
3738             {
3739               for (i = 0; i < noperands; i++)
3740                 {
3741                   goal_alternative[i] = this_alternative[i];
3742                   goal_alternative_win[i] = this_alternative_win[i];
3743                   goal_alternative_match_win[i]
3744                     = this_alternative_match_win[i];
3745                   goal_alternative_offmemok[i]
3746                     = this_alternative_offmemok[i];
3747                   goal_alternative_matches[i] = this_alternative_matches[i];
3748                   goal_alternative_earlyclobber[i]
3749                     = this_alternative_earlyclobber[i];
3750                 }
3751               goal_alternative_swapped = swapped;
3752               best = losers;
3753               best_small_class_operands_num = small_class_operands_num;
3754               goal_alternative_number = this_alternative_number;
3755               goal_earlyclobber = this_earlyclobber;
3756             }
3757         }
3758     }
3759
3760   /* If insn is commutative (it's safe to exchange a certain pair of operands)
3761      then we need to try each alternative twice,
3762      the second time matching those two operands
3763      as if we had exchanged them.
3764      To do this, really exchange them in operands.
3765
3766      If we have just tried the alternatives the second time,
3767      return operands to normal and drop through.  */
3768
3769   if (commutative >= 0)
3770     {
3771       swapped = !swapped;
3772       if (swapped)
3773         {
3774           enum reg_class tclass;
3775           int t;
3776
3777           recog_data.operand[commutative] = substed_operand[commutative + 1];
3778           recog_data.operand[commutative + 1] = substed_operand[commutative];
3779           /* Swap the duplicates too.  */
3780           for (i = 0; i < recog_data.n_dups; i++)
3781             if (recog_data.dup_num[i] == commutative
3782                 || recog_data.dup_num[i] == commutative + 1)
3783               *recog_data.dup_loc[i]
3784                  = recog_data.operand[(int) recog_data.dup_num[i]];
3785
3786           tclass = preferred_class[commutative];
3787           preferred_class[commutative] = preferred_class[commutative + 1];
3788           preferred_class[commutative + 1] = tclass;
3789
3790           t = pref_or_nothing[commutative];
3791           pref_or_nothing[commutative] = pref_or_nothing[commutative + 1];
3792           pref_or_nothing[commutative + 1] = t;
3793
3794           t = address_reloaded[commutative];
3795           address_reloaded[commutative] = address_reloaded[commutative + 1];
3796           address_reloaded[commutative + 1] = t;
3797
3798           memcpy (constraints, recog_data.constraints,
3799                   noperands * sizeof (const char *));
3800           goto try_swapped;
3801         }
3802       else
3803         {
3804           recog_data.operand[commutative] = substed_operand[commutative];
3805           recog_data.operand[commutative + 1]
3806             = substed_operand[commutative + 1];
3807           /* Unswap the duplicates too.  */
3808           for (i = 0; i < recog_data.n_dups; i++)
3809             if (recog_data.dup_num[i] == commutative
3810                 || recog_data.dup_num[i] == commutative + 1)
3811               *recog_data.dup_loc[i]
3812                  = recog_data.operand[(int) recog_data.dup_num[i]];
3813         }
3814     }
3815
3816   /* The operands don't meet the constraints.
3817      goal_alternative describes the alternative
3818      that we could reach by reloading the fewest operands.
3819      Reload so as to fit it.  */
3820
3821   if (best == MAX_RECOG_OPERANDS * 2 + 600)
3822     {
3823       /* No alternative works with reloads??  */
3824       if (insn_code_number >= 0)
3825         fatal_insn ("unable to generate reloads for:", insn);
3826       error_for_asm (insn, "inconsistent operand constraints in an %<asm%>");
3827       /* Avoid further trouble with this insn.  */
3828       PATTERN (insn) = gen_rtx_USE (VOIDmode, const0_rtx);
3829       n_reloads = 0;
3830       return 0;
3831     }
3832
3833   /* Jump to `finish' from above if all operands are valid already.
3834      In that case, goal_alternative_win is all 1.  */
3835  finish:
3836
3837   /* Right now, for any pair of operands I and J that are required to match,
3838      with I < J,
3839      goal_alternative_matches[J] is I.
3840      Set up goal_alternative_matched as the inverse function:
3841      goal_alternative_matched[I] = J.  */
3842
3843   for (i = 0; i < noperands; i++)
3844     goal_alternative_matched[i] = -1;
3845
3846   for (i = 0; i < noperands; i++)
3847     if (! goal_alternative_win[i]
3848         && goal_alternative_matches[i] >= 0)
3849       goal_alternative_matched[goal_alternative_matches[i]] = i;
3850
3851   for (i = 0; i < noperands; i++)
3852     goal_alternative_win[i] |= goal_alternative_match_win[i];
3853
3854   /* If the best alternative is with operands 1 and 2 swapped,
3855      consider them swapped before reporting the reloads.  Update the
3856      operand numbers of any reloads already pushed.  */
3857
3858   if (goal_alternative_swapped)
3859     {
3860       rtx tem;
3861
3862       tem = substed_operand[commutative];
3863       substed_operand[commutative] = substed_operand[commutative + 1];
3864       substed_operand[commutative + 1] = tem;
3865       tem = recog_data.operand[commutative];
3866       recog_data.operand[commutative] = recog_data.operand[commutative + 1];
3867       recog_data.operand[commutative + 1] = tem;
3868       tem = *recog_data.operand_loc[commutative];
3869       *recog_data.operand_loc[commutative]
3870         = *recog_data.operand_loc[commutative + 1];
3871       *recog_data.operand_loc[commutative + 1] = tem;
3872
3873       for (i = 0; i < n_reloads; i++)
3874         {
3875           if (rld[i].opnum == commutative)
3876             rld[i].opnum = commutative + 1;
3877           else if (rld[i].opnum == commutative + 1)
3878             rld[i].opnum = commutative;
3879         }
3880     }
3881
3882   for (i = 0; i < noperands; i++)
3883     {
3884       operand_reloadnum[i] = -1;
3885
3886       /* If this is an earlyclobber operand, we need to widen the scope.
3887          The reload must remain valid from the start of the insn being
3888          reloaded until after the operand is stored into its destination.
3889          We approximate this with RELOAD_OTHER even though we know that we
3890          do not conflict with RELOAD_FOR_INPUT_ADDRESS reloads.
3891
3892          One special case that is worth checking is when we have an
3893          output that is earlyclobber but isn't used past the insn (typically
3894          a SCRATCH).  In this case, we only need have the reload live
3895          through the insn itself, but not for any of our input or output
3896          reloads.
3897          But we must not accidentally narrow the scope of an existing
3898          RELOAD_OTHER reload - leave these alone.
3899
3900          In any case, anything needed to address this operand can remain
3901          however they were previously categorized.  */
3902
3903       if (goal_alternative_earlyclobber[i] && operand_type[i] != RELOAD_OTHER)
3904         operand_type[i]
3905           = (find_reg_note (insn, REG_UNUSED, recog_data.operand[i])
3906              ? RELOAD_FOR_INSN : RELOAD_OTHER);
3907     }
3908
3909   /* Any constants that aren't allowed and can't be reloaded
3910      into registers are here changed into memory references.  */
3911   for (i = 0; i < noperands; i++)
3912     if (! goal_alternative_win[i])
3913       {
3914         rtx op = recog_data.operand[i];
3915         rtx subreg = NULL_RTX;
3916         rtx plus = NULL_RTX;
3917         enum machine_mode mode = operand_mode[i];
3918
3919         /* Reloads of SUBREGs of CONSTANT RTXs are handled later in
3920            push_reload so we have to let them pass here.  */
3921         if (GET_CODE (op) == SUBREG)
3922           {
3923             subreg = op;
3924             op = SUBREG_REG (op);
3925             mode = GET_MODE (op);
3926           }
3927
3928         if (GET_CODE (op) == PLUS)
3929           {
3930             plus = op;
3931             op = XEXP (op, 1);
3932           }
3933
3934         if (CONST_POOL_OK_P (op)
3935             && ((PREFERRED_RELOAD_CLASS (op,
3936                                          (enum reg_class) goal_alternative[i])
3937                  == NO_REGS)
3938                 || no_input_reloads)
3939             && mode != VOIDmode)
3940           {
3941             int this_address_reloaded;
3942             rtx tem = force_const_mem (mode, op);
3943
3944             /* If we stripped a SUBREG or a PLUS above add it back.  */
3945             if (plus != NULL_RTX)
3946               tem = gen_rtx_PLUS (mode, XEXP (plus, 0), tem);
3947
3948             if (subreg != NULL_RTX)
3949               tem = gen_rtx_SUBREG (operand_mode[i], tem, SUBREG_BYTE (subreg));
3950
3951             this_address_reloaded = 0;
3952             substed_operand[i] = recog_data.operand[i]
3953               = find_reloads_toplev (tem, i, address_type[i], ind_levels,
3954                                      0, insn, &this_address_reloaded);
3955
3956             /* If the alternative accepts constant pool refs directly
3957                there will be no reload needed at all.  */
3958             if (plus == NULL_RTX
3959                 && subreg == NULL_RTX
3960                 && alternative_allows_const_pool_ref (this_address_reloaded == 0
3961                                                       ? substed_operand[i]
3962                                                       : NULL,
3963                                                       recog_data.constraints[i],
3964                                                       goal_alternative_number))
3965               goal_alternative_win[i] = 1;
3966           }
3967       }
3968
3969   /* Record the values of the earlyclobber operands for the caller.  */
3970   if (goal_earlyclobber)
3971     for (i = 0; i < noperands; i++)
3972       if (goal_alternative_earlyclobber[i])
3973         reload_earlyclobbers[n_earlyclobbers++] = recog_data.operand[i];
3974
3975   /* Now record reloads for all the operands that need them.  */
3976   for (i = 0; i < noperands; i++)
3977     if (! goal_alternative_win[i])
3978       {
3979         /* Operands that match previous ones have already been handled.  */
3980         if (goal_alternative_matches[i] >= 0)
3981           ;
3982         /* Handle an operand with a nonoffsettable address
3983            appearing where an offsettable address will do
3984            by reloading the address into a base register.
3985
3986            ??? We can also do this when the operand is a register and
3987            reg_equiv_mem is not offsettable, but this is a bit tricky,
3988            so we don't bother with it.  It may not be worth doing.  */
3989         else if (goal_alternative_matched[i] == -1
3990                  && goal_alternative_offmemok[i]
3991                  && MEM_P (recog_data.operand[i]))
3992           {
3993             /* If the address to be reloaded is a VOIDmode constant,
3994                use the default address mode as mode of the reload register,
3995                as would have been done by find_reloads_address.  */
3996             enum machine_mode address_mode;
3997             address_mode = GET_MODE (XEXP (recog_data.operand[i], 0));
3998             if (address_mode == VOIDmode)
3999               {
4000                 addr_space_t as = MEM_ADDR_SPACE (recog_data.operand[i]);
4001                 address_mode = targetm.addr_space.address_mode (as);
4002               }
4003
4004             operand_reloadnum[i]
4005               = push_reload (XEXP (recog_data.operand[i], 0), NULL_RTX,
4006                              &XEXP (recog_data.operand[i], 0), (rtx*) 0,
4007                              base_reg_class (VOIDmode, MEM, SCRATCH),
4008                              address_mode,
4009                              VOIDmode, 0, 0, i, RELOAD_FOR_INPUT);
4010             rld[operand_reloadnum[i]].inc
4011               = GET_MODE_SIZE (GET_MODE (recog_data.operand[i]));
4012
4013             /* If this operand is an output, we will have made any
4014                reloads for its address as RELOAD_FOR_OUTPUT_ADDRESS, but
4015                now we are treating part of the operand as an input, so
4016                we must change these to RELOAD_FOR_INPUT_ADDRESS.  */
4017
4018             if (modified[i] == RELOAD_WRITE)
4019               {
4020                 for (j = 0; j < n_reloads; j++)
4021                   {
4022                     if (rld[j].opnum == i)
4023                       {
4024                         if (rld[j].when_needed == RELOAD_FOR_OUTPUT_ADDRESS)
4025                           rld[j].when_needed = RELOAD_FOR_INPUT_ADDRESS;
4026                         else if (rld[j].when_needed
4027                                  == RELOAD_FOR_OUTADDR_ADDRESS)
4028                           rld[j].when_needed = RELOAD_FOR_INPADDR_ADDRESS;
4029                       }
4030                   }
4031               }
4032           }
4033         else if (goal_alternative_matched[i] == -1)
4034           {
4035             operand_reloadnum[i]
4036               = push_reload ((modified[i] != RELOAD_WRITE
4037                               ? recog_data.operand[i] : 0),
4038                              (modified[i] != RELOAD_READ
4039                               ? recog_data.operand[i] : 0),
4040                              (modified[i] != RELOAD_WRITE
4041                               ? recog_data.operand_loc[i] : 0),
4042                              (modified[i] != RELOAD_READ
4043                               ? recog_data.operand_loc[i] : 0),
4044                              (enum reg_class) goal_alternative[i],
4045                              (modified[i] == RELOAD_WRITE
4046                               ? VOIDmode : operand_mode[i]),
4047                              (modified[i] == RELOAD_READ
4048                               ? VOIDmode : operand_mode[i]),
4049                              (insn_code_number < 0 ? 0
4050                               : insn_data[insn_code_number].operand[i].strict_low),
4051                              0, i, operand_type[i]);
4052           }
4053         /* In a matching pair of operands, one must be input only
4054            and the other must be output only.
4055            Pass the input operand as IN and the other as OUT.  */
4056         else if (modified[i] == RELOAD_READ
4057                  && modified[goal_alternative_matched[i]] == RELOAD_WRITE)
4058           {
4059             operand_reloadnum[i]
4060               = push_reload (recog_data.operand[i],
4061                              recog_data.operand[goal_alternative_matched[i]],
4062                              recog_data.operand_loc[i],
4063                              recog_data.operand_loc[goal_alternative_matched[i]],
4064                              (enum reg_class) goal_alternative[i],
4065                              operand_mode[i],
4066                              operand_mode[goal_alternative_matched[i]],
4067                              0, 0, i, RELOAD_OTHER);
4068             operand_reloadnum[goal_alternative_matched[i]] = output_reloadnum;
4069           }
4070         else if (modified[i] == RELOAD_WRITE
4071                  && modified[goal_alternative_matched[i]] == RELOAD_READ)
4072           {
4073             operand_reloadnum[goal_alternative_matched[i]]
4074               = push_reload (recog_data.operand[goal_alternative_matched[i]],
4075                              recog_data.operand[i],
4076                              recog_data.operand_loc[goal_alternative_matched[i]],
4077                              recog_data.operand_loc[i],
4078                              (enum reg_class) goal_alternative[i],
4079                              operand_mode[goal_alternative_matched[i]],
4080                              operand_mode[i],
4081                              0, 0, i, RELOAD_OTHER);
4082             operand_reloadnum[i] = output_reloadnum;
4083           }
4084         else
4085           {
4086             gcc_assert (insn_code_number < 0);
4087             error_for_asm (insn, "inconsistent operand constraints "
4088                            "in an %<asm%>");
4089             /* Avoid further trouble with this insn.  */
4090             PATTERN (insn) = gen_rtx_USE (VOIDmode, const0_rtx);
4091             n_reloads = 0;
4092             return 0;
4093           }
4094       }
4095     else if (goal_alternative_matched[i] < 0
4096              && goal_alternative_matches[i] < 0
4097              && address_operand_reloaded[i] != 1
4098              && optimize)
4099       {
4100         /* For each non-matching operand that's a MEM or a pseudo-register
4101            that didn't get a hard register, make an optional reload.
4102            This may get done even if the insn needs no reloads otherwise.  */
4103
4104         rtx operand = recog_data.operand[i];
4105
4106         while (GET_CODE (operand) == SUBREG)
4107           operand = SUBREG_REG (operand);
4108         if ((MEM_P (operand)
4109              || (REG_P (operand)
4110                  && REGNO (operand) >= FIRST_PSEUDO_REGISTER))
4111             /* If this is only for an output, the optional reload would not
4112                actually cause us to use a register now, just note that
4113                something is stored here.  */
4114             && ((enum reg_class) goal_alternative[i] != NO_REGS
4115                 || modified[i] == RELOAD_WRITE)
4116             && ! no_input_reloads
4117             /* An optional output reload might allow to delete INSN later.
4118                We mustn't make in-out reloads on insns that are not permitted
4119                output reloads.
4120                If this is an asm, we can't delete it; we must not even call
4121                push_reload for an optional output reload in this case,
4122                because we can't be sure that the constraint allows a register,
4123                and push_reload verifies the constraints for asms.  */
4124             && (modified[i] == RELOAD_READ
4125                 || (! no_output_reloads && ! this_insn_is_asm)))
4126           operand_reloadnum[i]
4127             = push_reload ((modified[i] != RELOAD_WRITE
4128                             ? recog_data.operand[i] : 0),
4129                            (modified[i] != RELOAD_READ
4130                             ? recog_data.operand[i] : 0),
4131                            (modified[i] != RELOAD_WRITE
4132                             ? recog_data.operand_loc[i] : 0),
4133                            (modified[i] != RELOAD_READ
4134                             ? recog_data.operand_loc[i] : 0),
4135                            (enum reg_class) goal_alternative[i],
4136                            (modified[i] == RELOAD_WRITE
4137                             ? VOIDmode : operand_mode[i]),
4138                            (modified[i] == RELOAD_READ
4139                             ? VOIDmode : operand_mode[i]),
4140                            (insn_code_number < 0 ? 0
4141                             : insn_data[insn_code_number].operand[i].strict_low),
4142                            1, i, operand_type[i]);
4143         /* If a memory reference remains (either as a MEM or a pseudo that
4144            did not get a hard register), yet we can't make an optional
4145            reload, check if this is actually a pseudo register reference;
4146            we then need to emit a USE and/or a CLOBBER so that reload
4147            inheritance will do the right thing.  */
4148         else if (replace
4149                  && (MEM_P (operand)
4150                      || (REG_P (operand)
4151                          && REGNO (operand) >= FIRST_PSEUDO_REGISTER
4152                          && reg_renumber [REGNO (operand)] < 0)))
4153           {
4154             operand = *recog_data.operand_loc[i];
4155
4156             while (GET_CODE (operand) == SUBREG)
4157               operand = SUBREG_REG (operand);
4158             if (REG_P (operand))
4159               {
4160                 if (modified[i] != RELOAD_WRITE)
4161                   /* We mark the USE with QImode so that we recognize
4162                      it as one that can be safely deleted at the end
4163                      of reload.  */
4164                   PUT_MODE (emit_insn_before (gen_rtx_USE (VOIDmode, operand),
4165                                               insn), QImode);
4166                 if (modified[i] != RELOAD_READ)
4167                   emit_insn_after (gen_clobber (operand), insn);
4168               }
4169           }
4170       }
4171     else if (goal_alternative_matches[i] >= 0
4172              && goal_alternative_win[goal_alternative_matches[i]]
4173              && modified[i] == RELOAD_READ
4174              && modified[goal_alternative_matches[i]] == RELOAD_WRITE
4175              && ! no_input_reloads && ! no_output_reloads
4176              && optimize)
4177       {
4178         /* Similarly, make an optional reload for a pair of matching
4179            objects that are in MEM or a pseudo that didn't get a hard reg.  */
4180
4181         rtx operand = recog_data.operand[i];
4182
4183         while (GET_CODE (operand) == SUBREG)
4184           operand = SUBREG_REG (operand);
4185         if ((MEM_P (operand)
4186              || (REG_P (operand)
4187                  && REGNO (operand) >= FIRST_PSEUDO_REGISTER))
4188             && ((enum reg_class) goal_alternative[goal_alternative_matches[i]]
4189                 != NO_REGS))
4190           operand_reloadnum[i] = operand_reloadnum[goal_alternative_matches[i]]
4191             = push_reload (recog_data.operand[goal_alternative_matches[i]],
4192                            recog_data.operand[i],
4193                            recog_data.operand_loc[goal_alternative_matches[i]],
4194                            recog_data.operand_loc[i],
4195                            (enum reg_class) goal_alternative[goal_alternative_matches[i]],
4196                            operand_mode[goal_alternative_matches[i]],
4197                            operand_mode[i],
4198                            0, 1, goal_alternative_matches[i], RELOAD_OTHER);
4199       }
4200
4201   /* Perform whatever substitutions on the operands we are supposed
4202      to make due to commutativity or replacement of registers
4203      with equivalent constants or memory slots.  */
4204
4205   for (i = 0; i < noperands; i++)
4206     {
4207       /* We only do this on the last pass through reload, because it is
4208          possible for some data (like reg_equiv_address) to be changed during
4209          later passes.  Moreover, we lose the opportunity to get a useful
4210          reload_{in,out}_reg when we do these replacements.  */
4211
4212       if (replace)
4213         {
4214           rtx substitution = substed_operand[i];
4215
4216           *recog_data.operand_loc[i] = substitution;
4217
4218           /* If we're replacing an operand with a LABEL_REF, we need to
4219              make sure that there's a REG_LABEL_OPERAND note attached to
4220              this instruction.  */
4221           if (GET_CODE (substitution) == LABEL_REF
4222               && !find_reg_note (insn, REG_LABEL_OPERAND,
4223                                  XEXP (substitution, 0))
4224               /* For a JUMP_P, if it was a branch target it must have
4225                  already been recorded as such.  */
4226               && (!JUMP_P (insn)
4227                   || !label_is_jump_target_p (XEXP (substitution, 0),
4228                                               insn)))
4229             add_reg_note (insn, REG_LABEL_OPERAND, XEXP (substitution, 0));
4230         }
4231       else
4232         retval |= (substed_operand[i] != *recog_data.operand_loc[i]);
4233     }
4234
4235   /* If this insn pattern contains any MATCH_DUP's, make sure that
4236      they will be substituted if the operands they match are substituted.
4237      Also do now any substitutions we already did on the operands.
4238
4239      Don't do this if we aren't making replacements because we might be
4240      propagating things allocated by frame pointer elimination into places
4241      it doesn't expect.  */
4242
4243   if (insn_code_number >= 0 && replace)
4244     for (i = insn_data[insn_code_number].n_dups - 1; i >= 0; i--)
4245       {
4246         int opno = recog_data.dup_num[i];
4247         *recog_data.dup_loc[i] = *recog_data.operand_loc[opno];
4248         dup_replacements (recog_data.dup_loc[i], recog_data.operand_loc[opno]);
4249       }
4250
4251 #if 0
4252   /* This loses because reloading of prior insns can invalidate the equivalence
4253      (or at least find_equiv_reg isn't smart enough to find it any more),
4254      causing this insn to need more reload regs than it needed before.
4255      It may be too late to make the reload regs available.
4256      Now this optimization is done safely in choose_reload_regs.  */
4257
4258   /* For each reload of a reg into some other class of reg,
4259      search for an existing equivalent reg (same value now) in the right class.
4260      We can use it as long as we don't need to change its contents.  */
4261   for (i = 0; i < n_reloads; i++)
4262     if (rld[i].reg_rtx == 0
4263         && rld[i].in != 0
4264         && REG_P (rld[i].in)
4265         && rld[i].out == 0)
4266       {
4267         rld[i].reg_rtx
4268           = find_equiv_reg (rld[i].in, insn, rld[i].rclass, -1,
4269                             static_reload_reg_p, 0, rld[i].inmode);
4270         /* Prevent generation of insn to load the value
4271            because the one we found already has the value.  */
4272         if (rld[i].reg_rtx)
4273           rld[i].in = rld[i].reg_rtx;
4274       }
4275 #endif
4276
4277   /* If we detected error and replaced asm instruction by USE, forget about the
4278      reloads.  */
4279   if (GET_CODE (PATTERN (insn)) == USE
4280       && CONST_INT_P (XEXP (PATTERN (insn), 0)))
4281     n_reloads = 0;
4282
4283   /* Perhaps an output reload can be combined with another
4284      to reduce needs by one.  */
4285   if (!goal_earlyclobber)
4286     combine_reloads ();
4287
4288   /* If we have a pair of reloads for parts of an address, they are reloading
4289      the same object, the operands themselves were not reloaded, and they
4290      are for two operands that are supposed to match, merge the reloads and
4291      change the type of the surviving reload to RELOAD_FOR_OPERAND_ADDRESS.  */
4292
4293   for (i = 0; i < n_reloads; i++)
4294     {
4295       int k;
4296
4297       for (j = i + 1; j < n_reloads; j++)
4298         if ((rld[i].when_needed == RELOAD_FOR_INPUT_ADDRESS
4299              || rld[i].when_needed == RELOAD_FOR_OUTPUT_ADDRESS
4300              || rld[i].when_needed == RELOAD_FOR_INPADDR_ADDRESS
4301              || rld[i].when_needed == RELOAD_FOR_OUTADDR_ADDRESS)
4302             && (rld[j].when_needed == RELOAD_FOR_INPUT_ADDRESS
4303                 || rld[j].when_needed == RELOAD_FOR_OUTPUT_ADDRESS
4304                 || rld[j].when_needed == RELOAD_FOR_INPADDR_ADDRESS
4305                 || rld[j].when_needed == RELOAD_FOR_OUTADDR_ADDRESS)
4306             && rtx_equal_p (rld[i].in, rld[j].in)
4307             && (operand_reloadnum[rld[i].opnum] < 0
4308                 || rld[operand_reloadnum[rld[i].opnum]].optional)
4309             && (operand_reloadnum[rld[j].opnum] < 0
4310                 || rld[operand_reloadnum[rld[j].opnum]].optional)
4311             && (goal_alternative_matches[rld[i].opnum] == rld[j].opnum
4312                 || (goal_alternative_matches[rld[j].opnum]
4313                     == rld[i].opnum)))
4314           {
4315             for (k = 0; k < n_replacements; k++)
4316               if (replacements[k].what == j)
4317                 replacements[k].what = i;
4318
4319             if (rld[i].when_needed == RELOAD_FOR_INPADDR_ADDRESS
4320                 || rld[i].when_needed == RELOAD_FOR_OUTADDR_ADDRESS)
4321               rld[i].when_needed = RELOAD_FOR_OPADDR_ADDR;
4322             else
4323               rld[i].when_needed = RELOAD_FOR_OPERAND_ADDRESS;
4324             rld[j].in = 0;
4325           }
4326     }
4327
4328   /* Scan all the reloads and update their type.
4329      If a reload is for the address of an operand and we didn't reload
4330      that operand, change the type.  Similarly, change the operand number
4331      of a reload when two operands match.  If a reload is optional, treat it
4332      as though the operand isn't reloaded.
4333
4334      ??? This latter case is somewhat odd because if we do the optional
4335      reload, it means the object is hanging around.  Thus we need only
4336      do the address reload if the optional reload was NOT done.
4337
4338      Change secondary reloads to be the address type of their operand, not
4339      the normal type.
4340
4341      If an operand's reload is now RELOAD_OTHER, change any
4342      RELOAD_FOR_INPUT_ADDRESS reloads of that operand to
4343      RELOAD_FOR_OTHER_ADDRESS.  */
4344
4345   for (i = 0; i < n_reloads; i++)
4346     {
4347       if (rld[i].secondary_p
4348           && rld[i].when_needed == operand_type[rld[i].opnum])
4349         rld[i].when_needed = address_type[rld[i].opnum];
4350
4351       if ((rld[i].when_needed == RELOAD_FOR_INPUT_ADDRESS
4352            || rld[i].when_needed == RELOAD_FOR_OUTPUT_ADDRESS
4353            || rld[i].when_needed == RELOAD_FOR_INPADDR_ADDRESS
4354            || rld[i].when_needed == RELOAD_FOR_OUTADDR_ADDRESS)
4355           && (operand_reloadnum[rld[i].opnum] < 0
4356               || rld[operand_reloadnum[rld[i].opnum]].optional))
4357         {
4358           /* If we have a secondary reload to go along with this reload,
4359              change its type to RELOAD_FOR_OPADDR_ADDR.  */
4360
4361           if ((rld[i].when_needed == RELOAD_FOR_INPUT_ADDRESS
4362                || rld[i].when_needed == RELOAD_FOR_INPADDR_ADDRESS)
4363               && rld[i].secondary_in_reload != -1)
4364             {
4365               int secondary_in_reload = rld[i].secondary_in_reload;
4366
4367               rld[secondary_in_reload].when_needed = RELOAD_FOR_OPADDR_ADDR;
4368
4369               /* If there's a tertiary reload we have to change it also.  */
4370               if (secondary_in_reload > 0
4371                   && rld[secondary_in_reload].secondary_in_reload != -1)
4372                 rld[rld[secondary_in_reload].secondary_in_reload].when_needed
4373                   = RELOAD_FOR_OPADDR_ADDR;
4374             }
4375
4376           if ((rld[i].when_needed == RELOAD_FOR_OUTPUT_ADDRESS
4377                || rld[i].when_needed == RELOAD_FOR_OUTADDR_ADDRESS)
4378               && rld[i].secondary_out_reload != -1)
4379             {
4380               int secondary_out_reload = rld[i].secondary_out_reload;
4381
4382               rld[secondary_out_reload].when_needed = RELOAD_FOR_OPADDR_ADDR;
4383
4384               /* If there's a tertiary reload we have to change it also.  */
4385               if (secondary_out_reload
4386                   && rld[secondary_out_reload].secondary_out_reload != -1)
4387                 rld[rld[secondary_out_reload].secondary_out_reload].when_needed
4388                   = RELOAD_FOR_OPADDR_ADDR;
4389             }
4390
4391           if (rld[i].when_needed == RELOAD_FOR_INPADDR_ADDRESS
4392               || rld[i].when_needed == RELOAD_FOR_OUTADDR_ADDRESS)
4393             rld[i].when_needed = RELOAD_FOR_OPADDR_ADDR;
4394           else
4395             rld[i].when_needed = RELOAD_FOR_OPERAND_ADDRESS;
4396         }
4397
4398       if ((rld[i].when_needed == RELOAD_FOR_INPUT_ADDRESS
4399            || rld[i].when_needed == RELOAD_FOR_INPADDR_ADDRESS)
4400           && operand_reloadnum[rld[i].opnum] >= 0
4401           && (rld[operand_reloadnum[rld[i].opnum]].when_needed
4402               == RELOAD_OTHER))
4403         rld[i].when_needed = RELOAD_FOR_OTHER_ADDRESS;
4404
4405       if (goal_alternative_matches[rld[i].opnum] >= 0)
4406         rld[i].opnum = goal_alternative_matches[rld[i].opnum];
4407     }
4408
4409   /* Scan all the reloads, and check for RELOAD_FOR_OPERAND_ADDRESS reloads.
4410      If we have more than one, then convert all RELOAD_FOR_OPADDR_ADDR
4411      reloads to RELOAD_FOR_OPERAND_ADDRESS reloads.
4412
4413      choose_reload_regs assumes that RELOAD_FOR_OPADDR_ADDR reloads never
4414      conflict with RELOAD_FOR_OPERAND_ADDRESS reloads.  This is true for a
4415      single pair of RELOAD_FOR_OPADDR_ADDR/RELOAD_FOR_OPERAND_ADDRESS reloads.
4416      However, if there is more than one RELOAD_FOR_OPERAND_ADDRESS reload,
4417      then a RELOAD_FOR_OPADDR_ADDR reload conflicts with all
4418      RELOAD_FOR_OPERAND_ADDRESS reloads other than the one that uses it.
4419      This is complicated by the fact that a single operand can have more
4420      than one RELOAD_FOR_OPERAND_ADDRESS reload.  It is very difficult to fix
4421      choose_reload_regs without affecting code quality, and cases that
4422      actually fail are extremely rare, so it turns out to be better to fix
4423      the problem here by not generating cases that choose_reload_regs will
4424      fail for.  */
4425   /* There is a similar problem with RELOAD_FOR_INPUT_ADDRESS /
4426      RELOAD_FOR_OUTPUT_ADDRESS when there is more than one of a kind for
4427      a single operand.
4428      We can reduce the register pressure by exploiting that a
4429      RELOAD_FOR_X_ADDR_ADDR that precedes all RELOAD_FOR_X_ADDRESS reloads
4430      does not conflict with any of them, if it is only used for the first of
4431      the RELOAD_FOR_X_ADDRESS reloads.  */
4432   {
4433     int first_op_addr_num = -2;
4434     int first_inpaddr_num[MAX_RECOG_OPERANDS];
4435     int first_outpaddr_num[MAX_RECOG_OPERANDS];
4436     int need_change = 0;
4437     /* We use last_op_addr_reload and the contents of the above arrays
4438        first as flags - -2 means no instance encountered, -1 means exactly
4439        one instance encountered.
4440        If more than one instance has been encountered, we store the reload
4441        number of the first reload of the kind in question; reload numbers
4442        are known to be non-negative.  */
4443     for (i = 0; i < noperands; i++)
4444       first_inpaddr_num[i] = first_outpaddr_num[i] = -2;
4445     for (i = n_reloads - 1; i >= 0; i--)
4446       {
4447         switch (rld[i].when_needed)
4448           {
4449           case RELOAD_FOR_OPERAND_ADDRESS:
4450             if (++first_op_addr_num >= 0)
4451               {
4452                 first_op_addr_num = i;
4453                 need_change = 1;
4454               }
4455             break;
4456           case RELOAD_FOR_INPUT_ADDRESS:
4457             if (++first_inpaddr_num[rld[i].opnum] >= 0)
4458               {
4459                 first_inpaddr_num[rld[i].opnum] = i;
4460                 need_change = 1;
4461               }
4462             break;
4463           case RELOAD_FOR_OUTPUT_ADDRESS:
4464             if (++first_outpaddr_num[rld[i].opnum] >= 0)
4465               {
4466                 first_outpaddr_num[rld[i].opnum] = i;
4467                 need_change = 1;
4468               }
4469             break;
4470           default:
4471             break;
4472           }
4473       }
4474
4475     if (need_change)
4476       {
4477         for (i = 0; i < n_reloads; i++)
4478           {
4479             int first_num;
4480             enum reload_type type;
4481
4482             switch (rld[i].when_needed)
4483               {
4484               case RELOAD_FOR_OPADDR_ADDR:
4485                 first_num = first_op_addr_num;
4486                 type = RELOAD_FOR_OPERAND_ADDRESS;
4487                 break;
4488               case RELOAD_FOR_INPADDR_ADDRESS:
4489                 first_num = first_inpaddr_num[rld[i].opnum];
4490                 type = RELOAD_FOR_INPUT_ADDRESS;
4491                 break;
4492               case RELOAD_FOR_OUTADDR_ADDRESS:
4493                 first_num = first_outpaddr_num[rld[i].opnum];
4494                 type = RELOAD_FOR_OUTPUT_ADDRESS;
4495                 break;
4496               default:
4497                 continue;
4498               }
4499             if (first_num < 0)
4500               continue;
4501             else if (i > first_num)
4502               rld[i].when_needed = type;
4503             else
4504               {
4505                 /* Check if the only TYPE reload that uses reload I is
4506                    reload FIRST_NUM.  */
4507                 for (j = n_reloads - 1; j > first_num; j--)
4508                   {
4509                     if (rld[j].when_needed == type
4510                         && (rld[i].secondary_p
4511                             ? rld[j].secondary_in_reload == i
4512                             : reg_mentioned_p (rld[i].in, rld[j].in)))
4513                       {
4514                         rld[i].when_needed = type;
4515                         break;
4516                       }
4517                   }
4518               }
4519           }
4520       }
4521   }
4522
4523   /* See if we have any reloads that are now allowed to be merged
4524      because we've changed when the reload is needed to
4525      RELOAD_FOR_OPERAND_ADDRESS or RELOAD_FOR_OTHER_ADDRESS.  Only
4526      check for the most common cases.  */
4527
4528   for (i = 0; i < n_reloads; i++)
4529     if (rld[i].in != 0 && rld[i].out == 0
4530         && (rld[i].when_needed == RELOAD_FOR_OPERAND_ADDRESS
4531             || rld[i].when_needed == RELOAD_FOR_OPADDR_ADDR
4532             || rld[i].when_needed == RELOAD_FOR_OTHER_ADDRESS))
4533       for (j = 0; j < n_reloads; j++)
4534         if (i != j && rld[j].in != 0 && rld[j].out == 0
4535             && rld[j].when_needed == rld[i].when_needed
4536             && MATCHES (rld[i].in, rld[j].in)
4537             && rld[i].rclass == rld[j].rclass
4538             && !rld[i].nocombine && !rld[j].nocombine
4539             && rld[i].reg_rtx == rld[j].reg_rtx)
4540           {
4541             rld[i].opnum = MIN (rld[i].opnum, rld[j].opnum);
4542             transfer_replacements (i, j);
4543             rld[j].in = 0;
4544           }
4545
4546 #ifdef HAVE_cc0
4547   /* If we made any reloads for addresses, see if they violate a
4548      "no input reloads" requirement for this insn.  But loads that we
4549      do after the insn (such as for output addresses) are fine.  */
4550   if (no_input_reloads)
4551     for (i = 0; i < n_reloads; i++)
4552       gcc_assert (rld[i].in == 0
4553                   || rld[i].when_needed == RELOAD_FOR_OUTADDR_ADDRESS
4554                   || rld[i].when_needed == RELOAD_FOR_OUTPUT_ADDRESS);
4555 #endif
4556
4557   /* Compute reload_mode and reload_nregs.  */
4558   for (i = 0; i < n_reloads; i++)
4559     {
4560       rld[i].mode
4561         = (rld[i].inmode == VOIDmode
4562            || (GET_MODE_SIZE (rld[i].outmode)
4563                > GET_MODE_SIZE (rld[i].inmode)))
4564           ? rld[i].outmode : rld[i].inmode;
4565
4566       rld[i].nregs = CLASS_MAX_NREGS (rld[i].rclass, rld[i].mode);
4567     }
4568
4569   /* Special case a simple move with an input reload and a
4570      destination of a hard reg, if the hard reg is ok, use it.  */
4571   for (i = 0; i < n_reloads; i++)
4572     if (rld[i].when_needed == RELOAD_FOR_INPUT
4573         && GET_CODE (PATTERN (insn)) == SET
4574         && REG_P (SET_DEST (PATTERN (insn)))
4575         && (SET_SRC (PATTERN (insn)) == rld[i].in
4576             || SET_SRC (PATTERN (insn)) == rld[i].in_reg)
4577         && !elimination_target_reg_p (SET_DEST (PATTERN (insn))))
4578       {
4579         rtx dest = SET_DEST (PATTERN (insn));
4580         unsigned int regno = REGNO (dest);
4581
4582         if (regno < FIRST_PSEUDO_REGISTER
4583             && TEST_HARD_REG_BIT (reg_class_contents[rld[i].rclass], regno)
4584             && HARD_REGNO_MODE_OK (regno, rld[i].mode))
4585           {
4586             int nr = hard_regno_nregs[regno][rld[i].mode];
4587             int ok = 1, nri;
4588
4589             for (nri = 1; nri < nr; nri ++)
4590               if (! TEST_HARD_REG_BIT (reg_class_contents[rld[i].rclass], regno + nri))
4591                 ok = 0;
4592
4593             if (ok)
4594               rld[i].reg_rtx = dest;
4595           }
4596       }
4597
4598   return retval;
4599 }
4600
4601 /* Return true if alternative number ALTNUM in constraint-string
4602    CONSTRAINT is guaranteed to accept a reloaded constant-pool reference.
4603    MEM gives the reference if it didn't need any reloads, otherwise it
4604    is null.  */
4605
4606 static bool
4607 alternative_allows_const_pool_ref (rtx mem ATTRIBUTE_UNUSED,
4608                                    const char *constraint, int altnum)
4609 {
4610   int c;
4611
4612   /* Skip alternatives before the one requested.  */
4613   while (altnum > 0)
4614     {
4615       while (*constraint++ != ',');
4616       altnum--;
4617     }
4618   /* Scan the requested alternative for TARGET_MEM_CONSTRAINT or 'o'.
4619      If one of them is present, this alternative accepts the result of
4620      passing a constant-pool reference through find_reloads_toplev.
4621
4622      The same is true of extra memory constraints if the address
4623      was reloaded into a register.  However, the target may elect
4624      to disallow the original constant address, forcing it to be
4625      reloaded into a register instead.  */
4626   for (; (c = *constraint) && c != ',' && c != '#';
4627        constraint += CONSTRAINT_LEN (c, constraint))
4628     {
4629       if (c == TARGET_MEM_CONSTRAINT || c == 'o')
4630         return true;
4631 #ifdef EXTRA_CONSTRAINT_STR
4632       if (EXTRA_MEMORY_CONSTRAINT (c, constraint)
4633           && (mem == NULL || EXTRA_CONSTRAINT_STR (mem, c, constraint)))
4634         return true;
4635 #endif
4636     }
4637   return false;
4638 }
4639 \f
4640 /* Scan X for memory references and scan the addresses for reloading.
4641    Also checks for references to "constant" regs that we want to eliminate
4642    and replaces them with the values they stand for.
4643    We may alter X destructively if it contains a reference to such.
4644    If X is just a constant reg, we return the equivalent value
4645    instead of X.
4646
4647    IND_LEVELS says how many levels of indirect addressing this machine
4648    supports.
4649
4650    OPNUM and TYPE identify the purpose of the reload.
4651
4652    IS_SET_DEST is true if X is the destination of a SET, which is not
4653    appropriate to be replaced by a constant.
4654
4655    INSN, if nonzero, is the insn in which we do the reload.  It is used
4656    to determine if we may generate output reloads, and where to put USEs
4657    for pseudos that we have to replace with stack slots.
4658
4659    ADDRESS_RELOADED.  If nonzero, is a pointer to where we put the
4660    result of find_reloads_address.  */
4661
4662 static rtx
4663 find_reloads_toplev (rtx x, int opnum, enum reload_type type,
4664                      int ind_levels, int is_set_dest, rtx insn,
4665                      int *address_reloaded)
4666 {
4667   RTX_CODE code = GET_CODE (x);
4668
4669   const char *fmt = GET_RTX_FORMAT (code);
4670   int i;
4671   int copied;
4672
4673   if (code == REG)
4674     {
4675       /* This code is duplicated for speed in find_reloads.  */
4676       int regno = REGNO (x);
4677       if (reg_equiv_constant[regno] != 0 && !is_set_dest)
4678         x = reg_equiv_constant[regno];
4679 #if 0
4680       /*  This creates (subreg (mem...)) which would cause an unnecessary
4681           reload of the mem.  */
4682       else if (reg_equiv_mem[regno] != 0)
4683         x = reg_equiv_mem[regno];
4684 #endif
4685       else if (reg_equiv_memory_loc[regno]
4686                && (reg_equiv_address[regno] != 0 || num_not_at_initial_offset))
4687         {
4688           rtx mem = make_memloc (x, regno);
4689           if (reg_equiv_address[regno]
4690               || ! rtx_equal_p (mem, reg_equiv_mem[regno]))
4691             {
4692               /* If this is not a toplevel operand, find_reloads doesn't see
4693                  this substitution.  We have to emit a USE of the pseudo so
4694                  that delete_output_reload can see it.  */
4695               if (replace_reloads && recog_data.operand[opnum] != x)
4696                 /* We mark the USE with QImode so that we recognize it
4697                    as one that can be safely deleted at the end of
4698                    reload.  */
4699                 PUT_MODE (emit_insn_before (gen_rtx_USE (VOIDmode, x), insn),
4700                           QImode);
4701               x = mem;
4702               i = find_reloads_address (GET_MODE (x), &x, XEXP (x, 0), &XEXP (x, 0),
4703                                         opnum, type, ind_levels, insn);
4704               if (!rtx_equal_p (x, mem))
4705                 push_reg_equiv_alt_mem (regno, x);
4706               if (address_reloaded)
4707                 *address_reloaded = i;
4708             }
4709         }
4710       return x;
4711     }
4712   if (code == MEM)
4713     {
4714       rtx tem = x;
4715
4716       i = find_reloads_address (GET_MODE (x), &tem, XEXP (x, 0), &XEXP (x, 0),
4717                                 opnum, type, ind_levels, insn);
4718       if (address_reloaded)
4719         *address_reloaded = i;
4720
4721       return tem;
4722     }
4723
4724   if (code == SUBREG && REG_P (SUBREG_REG (x)))
4725     {
4726       /* Check for SUBREG containing a REG that's equivalent to a
4727          constant.  If the constant has a known value, truncate it
4728          right now.  Similarly if we are extracting a single-word of a
4729          multi-word constant.  If the constant is symbolic, allow it
4730          to be substituted normally.  push_reload will strip the
4731          subreg later.  The constant must not be VOIDmode, because we
4732          will lose the mode of the register (this should never happen
4733          because one of the cases above should handle it).  */
4734
4735       int regno = REGNO (SUBREG_REG (x));
4736       rtx tem;
4737
4738       if (regno >= FIRST_PSEUDO_REGISTER
4739           && reg_renumber[regno] < 0
4740           && reg_equiv_constant[regno] != 0)
4741         {
4742           tem =
4743             simplify_gen_subreg (GET_MODE (x), reg_equiv_constant[regno],
4744                                  GET_MODE (SUBREG_REG (x)), SUBREG_BYTE (x));
4745           gcc_assert (tem);
4746           if (CONSTANT_P (tem) && !LEGITIMATE_CONSTANT_P (tem))
4747             {
4748               tem = force_const_mem (GET_MODE (x), tem);
4749               i = find_reloads_address (GET_MODE (tem), &tem, XEXP (tem, 0),
4750                                         &XEXP (tem, 0), opnum, type,
4751                                         ind_levels, insn);
4752               if (address_reloaded)
4753                 *address_reloaded = i;
4754             }
4755           return tem;
4756         }
4757
4758       /* If the subreg contains a reg that will be converted to a mem,
4759          convert the subreg to a narrower memref now.
4760          Otherwise, we would get (subreg (mem ...) ...),
4761          which would force reload of the mem.
4762
4763          We also need to do this if there is an equivalent MEM that is
4764          not offsettable.  In that case, alter_subreg would produce an
4765          invalid address on big-endian machines.
4766
4767          For machines that extend byte loads, we must not reload using
4768          a wider mode if we have a paradoxical SUBREG.  find_reloads will
4769          force a reload in that case.  So we should not do anything here.  */
4770
4771       if (regno >= FIRST_PSEUDO_REGISTER
4772 #ifdef LOAD_EXTEND_OP
4773                && (GET_MODE_SIZE (GET_MODE (x))
4774                    <= GET_MODE_SIZE (GET_MODE (SUBREG_REG (x))))
4775 #endif
4776                && (reg_equiv_address[regno] != 0
4777                    || (reg_equiv_mem[regno] != 0
4778                        && (! strict_memory_address_addr_space_p
4779                                (GET_MODE (x), XEXP (reg_equiv_mem[regno], 0),
4780                                 MEM_ADDR_SPACE (reg_equiv_mem[regno]))
4781                            || ! offsettable_memref_p (reg_equiv_mem[regno])
4782                            || num_not_at_initial_offset))))
4783         x = find_reloads_subreg_address (x, 1, opnum, type, ind_levels,
4784                                          insn);
4785     }
4786
4787   for (copied = 0, i = GET_RTX_LENGTH (code) - 1; i >= 0; i--)
4788     {
4789       if (fmt[i] == 'e')
4790         {
4791           rtx new_part = find_reloads_toplev (XEXP (x, i), opnum, type,
4792                                               ind_levels, is_set_dest, insn,
4793                                               address_reloaded);
4794           /* If we have replaced a reg with it's equivalent memory loc -
4795              that can still be handled here e.g. if it's in a paradoxical
4796              subreg - we must make the change in a copy, rather than using
4797              a destructive change.  This way, find_reloads can still elect
4798              not to do the change.  */
4799           if (new_part != XEXP (x, i) && ! CONSTANT_P (new_part) && ! copied)
4800             {
4801               x = shallow_copy_rtx (x);
4802               copied = 1;
4803             }
4804           XEXP (x, i) = new_part;
4805         }
4806     }
4807   return x;
4808 }
4809
4810 /* Return a mem ref for the memory equivalent of reg REGNO.
4811    This mem ref is not shared with anything.  */
4812
4813 static rtx
4814 make_memloc (rtx ad, int regno)
4815 {
4816   /* We must rerun eliminate_regs, in case the elimination
4817      offsets have changed.  */
4818   rtx tem
4819     = XEXP (eliminate_regs (reg_equiv_memory_loc[regno], VOIDmode, NULL_RTX),
4820             0);
4821
4822   /* If TEM might contain a pseudo, we must copy it to avoid
4823      modifying it when we do the substitution for the reload.  */
4824   if (rtx_varies_p (tem, 0))
4825     tem = copy_rtx (tem);
4826
4827   tem = replace_equiv_address_nv (reg_equiv_memory_loc[regno], tem);
4828   tem = adjust_address_nv (tem, GET_MODE (ad), 0);
4829
4830   /* Copy the result if it's still the same as the equivalence, to avoid
4831      modifying it when we do the substitution for the reload.  */
4832   if (tem == reg_equiv_memory_loc[regno])
4833     tem = copy_rtx (tem);
4834   return tem;
4835 }
4836
4837 /* Returns true if AD could be turned into a valid memory reference
4838    to mode MODE in address space AS by reloading the part pointed to
4839    by PART into a register.  */
4840
4841 static int
4842 maybe_memory_address_addr_space_p (enum machine_mode mode, rtx ad,
4843                                    addr_space_t as, rtx *part)
4844 {
4845   int retv;
4846   rtx tem = *part;
4847   rtx reg = gen_rtx_REG (GET_MODE (tem), max_reg_num ());
4848
4849   *part = reg;
4850   retv = memory_address_addr_space_p (mode, ad, as);
4851   *part = tem;
4852
4853   return retv;
4854 }
4855
4856 /* Record all reloads needed for handling memory address AD
4857    which appears in *LOC in a memory reference to mode MODE
4858    which itself is found in location  *MEMREFLOC.
4859    Note that we take shortcuts assuming that no multi-reg machine mode
4860    occurs as part of an address.
4861
4862    OPNUM and TYPE specify the purpose of this reload.
4863
4864    IND_LEVELS says how many levels of indirect addressing this machine
4865    supports.
4866
4867    INSN, if nonzero, is the insn in which we do the reload.  It is used
4868    to determine if we may generate output reloads, and where to put USEs
4869    for pseudos that we have to replace with stack slots.
4870
4871    Value is one if this address is reloaded or replaced as a whole; it is
4872    zero if the top level of this address was not reloaded or replaced, and
4873    it is -1 if it may or may not have been reloaded or replaced.
4874
4875    Note that there is no verification that the address will be valid after
4876    this routine does its work.  Instead, we rely on the fact that the address
4877    was valid when reload started.  So we need only undo things that reload
4878    could have broken.  These are wrong register types, pseudos not allocated
4879    to a hard register, and frame pointer elimination.  */
4880
4881 static int
4882 find_reloads_address (enum machine_mode mode, rtx *memrefloc, rtx ad,
4883                       rtx *loc, int opnum, enum reload_type type,
4884                       int ind_levels, rtx insn)
4885 {
4886   addr_space_t as = memrefloc? MEM_ADDR_SPACE (*memrefloc)
4887                              : ADDR_SPACE_GENERIC;
4888   int regno;
4889   int removed_and = 0;
4890   int op_index;
4891   rtx tem;
4892
4893   /* If the address is a register, see if it is a legitimate address and
4894      reload if not.  We first handle the cases where we need not reload
4895      or where we must reload in a non-standard way.  */
4896
4897   if (REG_P (ad))
4898     {
4899       regno = REGNO (ad);
4900
4901       if (reg_equiv_constant[regno] != 0)
4902         {
4903           find_reloads_address_part (reg_equiv_constant[regno], loc,
4904                                      base_reg_class (mode, MEM, SCRATCH),
4905                                      GET_MODE (ad), opnum, type, ind_levels);
4906           return 1;
4907         }
4908
4909       tem = reg_equiv_memory_loc[regno];
4910       if (tem != 0)
4911         {
4912           if (reg_equiv_address[regno] != 0 || num_not_at_initial_offset)
4913             {
4914               tem = make_memloc (ad, regno);
4915               if (! strict_memory_address_addr_space_p (GET_MODE (tem),
4916                                                         XEXP (tem, 0),
4917                                                         MEM_ADDR_SPACE (tem)))
4918                 {
4919                   rtx orig = tem;
4920
4921                   find_reloads_address (GET_MODE (tem), &tem, XEXP (tem, 0),
4922                                         &XEXP (tem, 0), opnum,
4923                                         ADDR_TYPE (type), ind_levels, insn);
4924                   if (!rtx_equal_p (tem, orig))
4925                     push_reg_equiv_alt_mem (regno, tem);
4926                 }
4927               /* We can avoid a reload if the register's equivalent memory
4928                  expression is valid as an indirect memory address.
4929                  But not all addresses are valid in a mem used as an indirect
4930                  address: only reg or reg+constant.  */
4931
4932               if (ind_levels > 0
4933                   && strict_memory_address_addr_space_p (mode, tem, as)
4934                   && (REG_P (XEXP (tem, 0))
4935                       || (GET_CODE (XEXP (tem, 0)) == PLUS
4936                           && REG_P (XEXP (XEXP (tem, 0), 0))
4937                           && CONSTANT_P (XEXP (XEXP (tem, 0), 1)))))
4938                 {
4939                   /* TEM is not the same as what we'll be replacing the
4940                      pseudo with after reload, put a USE in front of INSN
4941                      in the final reload pass.  */
4942                   if (replace_reloads
4943                       && num_not_at_initial_offset
4944                       && ! rtx_equal_p (tem, reg_equiv_mem[regno]))
4945                     {
4946                       *loc = tem;
4947                       /* We mark the USE with QImode so that we
4948                          recognize it as one that can be safely
4949                          deleted at the end of reload.  */
4950                       PUT_MODE (emit_insn_before (gen_rtx_USE (VOIDmode, ad),
4951                                                   insn), QImode);
4952
4953                       /* This doesn't really count as replacing the address
4954                          as a whole, since it is still a memory access.  */
4955                     }
4956                   return 0;
4957                 }
4958               ad = tem;
4959             }
4960         }
4961
4962       /* The only remaining case where we can avoid a reload is if this is a
4963          hard register that is valid as a base register and which is not the
4964          subject of a CLOBBER in this insn.  */
4965
4966       else if (regno < FIRST_PSEUDO_REGISTER
4967                && regno_ok_for_base_p (regno, mode, MEM, SCRATCH)
4968                && ! regno_clobbered_p (regno, this_insn, mode, 0))
4969         return 0;
4970
4971       /* If we do not have one of the cases above, we must do the reload.  */
4972       push_reload (ad, NULL_RTX, loc, (rtx*) 0, base_reg_class (mode, MEM, SCRATCH),
4973                    GET_MODE (ad), VOIDmode, 0, 0, opnum, type);
4974       return 1;
4975     }
4976
4977   if (strict_memory_address_addr_space_p (mode, ad, as))
4978     {
4979       /* The address appears valid, so reloads are not needed.
4980          But the address may contain an eliminable register.
4981          This can happen because a machine with indirect addressing
4982          may consider a pseudo register by itself a valid address even when
4983          it has failed to get a hard reg.
4984          So do a tree-walk to find and eliminate all such regs.  */
4985
4986       /* But first quickly dispose of a common case.  */
4987       if (GET_CODE (ad) == PLUS
4988           && CONST_INT_P (XEXP (ad, 1))
4989           && REG_P (XEXP (ad, 0))
4990           && reg_equiv_constant[REGNO (XEXP (ad, 0))] == 0)
4991         return 0;
4992
4993       subst_reg_equivs_changed = 0;
4994       *loc = subst_reg_equivs (ad, insn);
4995
4996       if (! subst_reg_equivs_changed)
4997         return 0;
4998
4999       /* Check result for validity after substitution.  */
5000       if (strict_memory_address_addr_space_p (mode, ad, as))
5001         return 0;
5002     }
5003
5004 #ifdef LEGITIMIZE_RELOAD_ADDRESS
5005   do
5006     {
5007       if (memrefloc && ADDR_SPACE_GENERIC_P (as))
5008         {
5009           LEGITIMIZE_RELOAD_ADDRESS (ad, GET_MODE (*memrefloc), opnum, type,
5010                                      ind_levels, win);
5011         }
5012       break;
5013     win:
5014       *memrefloc = copy_rtx (*memrefloc);
5015       XEXP (*memrefloc, 0) = ad;
5016       move_replacements (&ad, &XEXP (*memrefloc, 0));
5017       return -1;
5018     }
5019   while (0);
5020 #endif
5021
5022   /* The address is not valid.  We have to figure out why.  First see if
5023      we have an outer AND and remove it if so.  Then analyze what's inside.  */
5024
5025   if (GET_CODE (ad) == AND)
5026     {
5027       removed_and = 1;
5028       loc = &XEXP (ad, 0);
5029       ad = *loc;
5030     }
5031
5032   /* One possibility for why the address is invalid is that it is itself
5033      a MEM.  This can happen when the frame pointer is being eliminated, a
5034      pseudo is not allocated to a hard register, and the offset between the
5035      frame and stack pointers is not its initial value.  In that case the
5036      pseudo will have been replaced by a MEM referring to the
5037      stack pointer.  */
5038   if (MEM_P (ad))
5039     {
5040       /* First ensure that the address in this MEM is valid.  Then, unless
5041          indirect addresses are valid, reload the MEM into a register.  */
5042       tem = ad;
5043       find_reloads_address (GET_MODE (ad), &tem, XEXP (ad, 0), &XEXP (ad, 0),
5044                             opnum, ADDR_TYPE (type),
5045                             ind_levels == 0 ? 0 : ind_levels - 1, insn);
5046
5047       /* If tem was changed, then we must create a new memory reference to
5048          hold it and store it back into memrefloc.  */
5049       if (tem != ad && memrefloc)
5050         {
5051           *memrefloc = copy_rtx (*memrefloc);
5052           copy_replacements (tem, XEXP (*memrefloc, 0));
5053           loc = &XEXP (*memrefloc, 0);
5054           if (removed_and)
5055             loc = &XEXP (*loc, 0);
5056         }
5057
5058       /* Check similar cases as for indirect addresses as above except
5059          that we can allow pseudos and a MEM since they should have been
5060          taken care of above.  */
5061
5062       if (ind_levels == 0
5063           || (GET_CODE (XEXP (tem, 0)) == SYMBOL_REF && ! indirect_symref_ok)
5064           || MEM_P (XEXP (tem, 0))
5065           || ! (REG_P (XEXP (tem, 0))
5066                 || (GET_CODE (XEXP (tem, 0)) == PLUS
5067                     && REG_P (XEXP (XEXP (tem, 0), 0))
5068                     && CONST_INT_P (XEXP (XEXP (tem, 0), 1)))))
5069         {
5070           /* Must use TEM here, not AD, since it is the one that will
5071              have any subexpressions reloaded, if needed.  */
5072           push_reload (tem, NULL_RTX, loc, (rtx*) 0,
5073                        base_reg_class (mode, MEM, SCRATCH), GET_MODE (tem),
5074                        VOIDmode, 0,
5075                        0, opnum, type);
5076           return ! removed_and;
5077         }
5078       else
5079         return 0;
5080     }
5081
5082   /* If we have address of a stack slot but it's not valid because the
5083      displacement is too large, compute the sum in a register.
5084      Handle all base registers here, not just fp/ap/sp, because on some
5085      targets (namely SH) we can also get too large displacements from
5086      big-endian corrections.  */
5087   else if (GET_CODE (ad) == PLUS
5088            && REG_P (XEXP (ad, 0))
5089            && REGNO (XEXP (ad, 0)) < FIRST_PSEUDO_REGISTER
5090            && CONST_INT_P (XEXP (ad, 1))
5091            && regno_ok_for_base_p (REGNO (XEXP (ad, 0)), mode, PLUS,
5092                                    CONST_INT))
5093
5094     {
5095       /* Unshare the MEM rtx so we can safely alter it.  */
5096       if (memrefloc)
5097         {
5098           *memrefloc = copy_rtx (*memrefloc);
5099           loc = &XEXP (*memrefloc, 0);
5100           if (removed_and)
5101             loc = &XEXP (*loc, 0);
5102         }
5103
5104       if (double_reg_address_ok)
5105         {
5106           /* Unshare the sum as well.  */
5107           *loc = ad = copy_rtx (ad);
5108
5109           /* Reload the displacement into an index reg.
5110              We assume the frame pointer or arg pointer is a base reg.  */
5111           find_reloads_address_part (XEXP (ad, 1), &XEXP (ad, 1),
5112                                      INDEX_REG_CLASS, GET_MODE (ad), opnum,
5113                                      type, ind_levels);
5114           return 0;
5115         }
5116       else
5117         {
5118           /* If the sum of two regs is not necessarily valid,
5119              reload the sum into a base reg.
5120              That will at least work.  */
5121           find_reloads_address_part (ad, loc,
5122                                      base_reg_class (mode, MEM, SCRATCH),
5123                                      GET_MODE (ad), opnum, type, ind_levels);
5124         }
5125       return ! removed_and;
5126     }
5127
5128   /* If we have an indexed stack slot, there are three possible reasons why
5129      it might be invalid: The index might need to be reloaded, the address
5130      might have been made by frame pointer elimination and hence have a
5131      constant out of range, or both reasons might apply.
5132
5133      We can easily check for an index needing reload, but even if that is the
5134      case, we might also have an invalid constant.  To avoid making the
5135      conservative assumption and requiring two reloads, we see if this address
5136      is valid when not interpreted strictly.  If it is, the only problem is
5137      that the index needs a reload and find_reloads_address_1 will take care
5138      of it.
5139
5140      Handle all base registers here, not just fp/ap/sp, because on some
5141      targets (namely SPARC) we can also get invalid addresses from preventive
5142      subreg big-endian corrections made by find_reloads_toplev.  We
5143      can also get expressions involving LO_SUM (rather than PLUS) from
5144      find_reloads_subreg_address.
5145
5146      If we decide to do something, it must be that `double_reg_address_ok'
5147      is true.  We generate a reload of the base register + constant and
5148      rework the sum so that the reload register will be added to the index.
5149      This is safe because we know the address isn't shared.
5150
5151      We check for the base register as both the first and second operand of
5152      the innermost PLUS and/or LO_SUM.  */
5153
5154   for (op_index = 0; op_index < 2; ++op_index)
5155     {
5156       rtx operand, addend;
5157       enum rtx_code inner_code;
5158
5159       if (GET_CODE (ad) != PLUS)
5160           continue;
5161
5162       inner_code = GET_CODE (XEXP (ad, 0));
5163       if (!(GET_CODE (ad) == PLUS
5164             && CONST_INT_P (XEXP (ad, 1))
5165             && (inner_code == PLUS || inner_code == LO_SUM)))
5166         continue;
5167
5168       operand = XEXP (XEXP (ad, 0), op_index);
5169       if (!REG_P (operand) || REGNO (operand) >= FIRST_PSEUDO_REGISTER)
5170         continue;
5171
5172       addend = XEXP (XEXP (ad, 0), 1 - op_index);
5173
5174       if ((regno_ok_for_base_p (REGNO (operand), mode, inner_code,
5175                                 GET_CODE (addend))
5176            || operand == frame_pointer_rtx
5177 #if FRAME_POINTER_REGNUM != HARD_FRAME_POINTER_REGNUM
5178            || operand == hard_frame_pointer_rtx
5179 #endif
5180 #if FRAME_POINTER_REGNUM != ARG_POINTER_REGNUM
5181            || operand == arg_pointer_rtx
5182 #endif
5183            || operand == stack_pointer_rtx)
5184           && ! maybe_memory_address_addr_space_p
5185                 (mode, ad, as, &XEXP (XEXP (ad, 0), 1 - op_index)))
5186         {
5187           rtx offset_reg;
5188           enum reg_class cls;
5189
5190           offset_reg = plus_constant (operand, INTVAL (XEXP (ad, 1)));
5191
5192           /* Form the adjusted address.  */
5193           if (GET_CODE (XEXP (ad, 0)) == PLUS)
5194             ad = gen_rtx_PLUS (GET_MODE (ad),
5195                                op_index == 0 ? offset_reg : addend,
5196                                op_index == 0 ? addend : offset_reg);
5197           else
5198             ad = gen_rtx_LO_SUM (GET_MODE (ad),
5199                                  op_index == 0 ? offset_reg : addend,
5200                                  op_index == 0 ? addend : offset_reg);
5201           *loc = ad;
5202
5203           cls = base_reg_class (mode, MEM, GET_CODE (addend));
5204           find_reloads_address_part (XEXP (ad, op_index),
5205                                      &XEXP (ad, op_index), cls,
5206                                      GET_MODE (ad), opnum, type, ind_levels);
5207           find_reloads_address_1 (mode,
5208                                   XEXP (ad, 1 - op_index), 1, GET_CODE (ad),
5209                                   GET_CODE (XEXP (ad, op_index)),
5210                                   &XEXP (ad, 1 - op_index), opnum,
5211                                   type, 0, insn);
5212
5213           return 0;
5214         }
5215     }
5216
5217   /* See if address becomes valid when an eliminable register
5218      in a sum is replaced.  */
5219
5220   tem = ad;
5221   if (GET_CODE (ad) == PLUS)
5222     tem = subst_indexed_address (ad);
5223   if (tem != ad && strict_memory_address_addr_space_p (mode, tem, as))
5224     {
5225       /* Ok, we win that way.  Replace any additional eliminable
5226          registers.  */
5227
5228       subst_reg_equivs_changed = 0;
5229       tem = subst_reg_equivs (tem, insn);
5230
5231       /* Make sure that didn't make the address invalid again.  */
5232
5233       if (! subst_reg_equivs_changed
5234           || strict_memory_address_addr_space_p (mode, tem, as))
5235         {
5236           *loc = tem;
5237           return 0;
5238         }
5239     }
5240
5241   /* If constants aren't valid addresses, reload the constant address
5242      into a register.  */
5243   if (CONSTANT_P (ad) && ! strict_memory_address_addr_space_p (mode, ad, as))
5244     {
5245       enum machine_mode address_mode = GET_MODE (ad);
5246       if (address_mode == VOIDmode)
5247         address_mode = targetm.addr_space.address_mode (as);
5248
5249       /* If AD is an address in the constant pool, the MEM rtx may be shared.
5250          Unshare it so we can safely alter it.  */
5251       if (memrefloc && GET_CODE (ad) == SYMBOL_REF
5252           && CONSTANT_POOL_ADDRESS_P (ad))
5253         {
5254           *memrefloc = copy_rtx (*memrefloc);
5255           loc = &XEXP (*memrefloc, 0);
5256           if (removed_and)
5257             loc = &XEXP (*loc, 0);
5258         }
5259
5260       find_reloads_address_part (ad, loc, base_reg_class (mode, MEM, SCRATCH),
5261                                  address_mode, opnum, type, ind_levels);
5262       return ! removed_and;
5263     }
5264
5265   return find_reloads_address_1 (mode, ad, 0, MEM, SCRATCH, loc, opnum, type,
5266                                  ind_levels, insn);
5267 }
5268 \f
5269 /* Find all pseudo regs appearing in AD
5270    that are eliminable in favor of equivalent values
5271    and do not have hard regs; replace them by their equivalents.
5272    INSN, if nonzero, is the insn in which we do the reload.  We put USEs in
5273    front of it for pseudos that we have to replace with stack slots.  */
5274
5275 static rtx
5276 subst_reg_equivs (rtx ad, rtx insn)
5277 {
5278   RTX_CODE code = GET_CODE (ad);
5279   int i;
5280   const char *fmt;
5281
5282   switch (code)
5283     {
5284     case HIGH:
5285     case CONST_INT:
5286     case CONST:
5287     case CONST_DOUBLE:
5288     case CONST_FIXED:
5289     case CONST_VECTOR:
5290     case SYMBOL_REF:
5291     case LABEL_REF:
5292     case PC:
5293     case CC0:
5294       return ad;
5295
5296     case REG:
5297       {
5298         int regno = REGNO (ad);
5299
5300         if (reg_equiv_constant[regno] != 0)
5301           {
5302             subst_reg_equivs_changed = 1;
5303             return reg_equiv_constant[regno];
5304           }
5305         if (reg_equiv_memory_loc[regno] && num_not_at_initial_offset)
5306           {
5307             rtx mem = make_memloc (ad, regno);
5308             if (! rtx_equal_p (mem, reg_equiv_mem[regno]))
5309               {
5310                 subst_reg_equivs_changed = 1;
5311                 /* We mark the USE with QImode so that we recognize it
5312                    as one that can be safely deleted at the end of
5313                    reload.  */
5314                 PUT_MODE (emit_insn_before (gen_rtx_USE (VOIDmode, ad), insn),
5315                           QImode);
5316                 return mem;
5317               }
5318           }
5319       }
5320       return ad;
5321
5322     case PLUS:
5323       /* Quickly dispose of a common case.  */
5324       if (XEXP (ad, 0) == frame_pointer_rtx
5325           && CONST_INT_P (XEXP (ad, 1)))
5326         return ad;
5327       break;
5328
5329     default:
5330       break;
5331     }
5332
5333   fmt = GET_RTX_FORMAT (code);
5334   for (i = GET_RTX_LENGTH (code) - 1; i >= 0; i--)
5335     if (fmt[i] == 'e')
5336       XEXP (ad, i) = subst_reg_equivs (XEXP (ad, i), insn);
5337   return ad;
5338 }
5339 \f
5340 /* Compute the sum of X and Y, making canonicalizations assumed in an
5341    address, namely: sum constant integers, surround the sum of two
5342    constants with a CONST, put the constant as the second operand, and
5343    group the constant on the outermost sum.
5344
5345    This routine assumes both inputs are already in canonical form.  */
5346
5347 rtx
5348 form_sum (enum machine_mode mode, rtx x, rtx y)
5349 {
5350   rtx tem;
5351
5352   gcc_assert (GET_MODE (x) == mode || GET_MODE (x) == VOIDmode);
5353   gcc_assert (GET_MODE (y) == mode || GET_MODE (y) == VOIDmode);
5354
5355   if (CONST_INT_P (x))
5356     return plus_constant (y, INTVAL (x));
5357   else if (CONST_INT_P (y))
5358     return plus_constant (x, INTVAL (y));
5359   else if (CONSTANT_P (x))
5360     tem = x, x = y, y = tem;
5361
5362   if (GET_CODE (x) == PLUS && CONSTANT_P (XEXP (x, 1)))
5363     return form_sum (mode, XEXP (x, 0), form_sum (mode, XEXP (x, 1), y));
5364
5365   /* Note that if the operands of Y are specified in the opposite
5366      order in the recursive calls below, infinite recursion will occur.  */
5367   if (GET_CODE (y) == PLUS && CONSTANT_P (XEXP (y, 1)))
5368     return form_sum (mode, form_sum (mode, x, XEXP (y, 0)), XEXP (y, 1));
5369
5370   /* If both constant, encapsulate sum.  Otherwise, just form sum.  A
5371      constant will have been placed second.  */
5372   if (CONSTANT_P (x) && CONSTANT_P (y))
5373     {
5374       if (GET_CODE (x) == CONST)
5375         x = XEXP (x, 0);
5376       if (GET_CODE (y) == CONST)
5377         y = XEXP (y, 0);
5378
5379       return gen_rtx_CONST (VOIDmode, gen_rtx_PLUS (mode, x, y));
5380     }
5381
5382   return gen_rtx_PLUS (mode, x, y);
5383 }
5384 \f
5385 /* If ADDR is a sum containing a pseudo register that should be
5386    replaced with a constant (from reg_equiv_constant),
5387    return the result of doing so, and also apply the associative
5388    law so that the result is more likely to be a valid address.
5389    (But it is not guaranteed to be one.)
5390
5391    Note that at most one register is replaced, even if more are
5392    replaceable.  Also, we try to put the result into a canonical form
5393    so it is more likely to be a valid address.
5394
5395    In all other cases, return ADDR.  */
5396
5397 static rtx
5398 subst_indexed_address (rtx addr)
5399 {
5400   rtx op0 = 0, op1 = 0, op2 = 0;
5401   rtx tem;
5402   int regno;
5403
5404   if (GET_CODE (addr) == PLUS)
5405     {
5406       /* Try to find a register to replace.  */
5407       op0 = XEXP (addr, 0), op1 = XEXP (addr, 1), op2 = 0;
5408       if (REG_P (op0)
5409           && (regno = REGNO (op0)) >= FIRST_PSEUDO_REGISTER
5410           && reg_renumber[regno] < 0
5411           && reg_equiv_constant[regno] != 0)
5412         op0 = reg_equiv_constant[regno];
5413       else if (REG_P (op1)
5414                && (regno = REGNO (op1)) >= FIRST_PSEUDO_REGISTER
5415                && reg_renumber[regno] < 0
5416                && reg_equiv_constant[regno] != 0)
5417         op1 = reg_equiv_constant[regno];
5418       else if (GET_CODE (op0) == PLUS
5419                && (tem = subst_indexed_address (op0)) != op0)
5420         op0 = tem;
5421       else if (GET_CODE (op1) == PLUS
5422                && (tem = subst_indexed_address (op1)) != op1)
5423         op1 = tem;
5424       else
5425         return addr;
5426
5427       /* Pick out up to three things to add.  */
5428       if (GET_CODE (op1) == PLUS)
5429         op2 = XEXP (op1, 1), op1 = XEXP (op1, 0);
5430       else if (GET_CODE (op0) == PLUS)
5431         op2 = op1, op1 = XEXP (op0, 1), op0 = XEXP (op0, 0);
5432
5433       /* Compute the sum.  */
5434       if (op2 != 0)
5435         op1 = form_sum (GET_MODE (addr), op1, op2);
5436       if (op1 != 0)
5437         op0 = form_sum (GET_MODE (addr), op0, op1);
5438
5439       return op0;
5440     }
5441   return addr;
5442 }
5443 \f
5444 /* Update the REG_INC notes for an insn.  It updates all REG_INC
5445    notes for the instruction which refer to REGNO the to refer
5446    to the reload number.
5447
5448    INSN is the insn for which any REG_INC notes need updating.
5449
5450    REGNO is the register number which has been reloaded.
5451
5452    RELOADNUM is the reload number.  */
5453
5454 static void
5455 update_auto_inc_notes (rtx insn ATTRIBUTE_UNUSED, int regno ATTRIBUTE_UNUSED,
5456                        int reloadnum ATTRIBUTE_UNUSED)
5457 {
5458 #ifdef AUTO_INC_DEC
5459   rtx link;
5460
5461   for (link = REG_NOTES (insn); link; link = XEXP (link, 1))
5462     if (REG_NOTE_KIND (link) == REG_INC
5463         && (int) REGNO (XEXP (link, 0)) == regno)
5464       push_replacement (&XEXP (link, 0), reloadnum, VOIDmode);
5465 #endif
5466 }
5467 \f
5468 /* Record the pseudo registers we must reload into hard registers in a
5469    subexpression of a would-be memory address, X referring to a value
5470    in mode MODE.  (This function is not called if the address we find
5471    is strictly valid.)
5472
5473    CONTEXT = 1 means we are considering regs as index regs,
5474    = 0 means we are considering them as base regs.
5475    OUTER_CODE is the code of the enclosing RTX, typically a MEM, a PLUS,
5476    or an autoinc code.
5477    If CONTEXT == 0 and OUTER_CODE is a PLUS or LO_SUM, then INDEX_CODE
5478    is the code of the index part of the address.  Otherwise, pass SCRATCH
5479    for this argument.
5480    OPNUM and TYPE specify the purpose of any reloads made.
5481
5482    IND_LEVELS says how many levels of indirect addressing are
5483    supported at this point in the address.
5484
5485    INSN, if nonzero, is the insn in which we do the reload.  It is used
5486    to determine if we may generate output reloads.
5487
5488    We return nonzero if X, as a whole, is reloaded or replaced.  */
5489
5490 /* Note that we take shortcuts assuming that no multi-reg machine mode
5491    occurs as part of an address.
5492    Also, this is not fully machine-customizable; it works for machines
5493    such as VAXen and 68000's and 32000's, but other possible machines
5494    could have addressing modes that this does not handle right.
5495    If you add push_reload calls here, you need to make sure gen_reload
5496    handles those cases gracefully.  */
5497
5498 static int
5499 find_reloads_address_1 (enum machine_mode mode, rtx x, int context,
5500                         enum rtx_code outer_code, enum rtx_code index_code,
5501                         rtx *loc, int opnum, enum reload_type type,
5502                         int ind_levels, rtx insn)
5503 {
5504 #define REG_OK_FOR_CONTEXT(CONTEXT, REGNO, MODE, OUTER, INDEX)          \
5505   ((CONTEXT) == 0                                                       \
5506    ? regno_ok_for_base_p (REGNO, MODE, OUTER, INDEX)                    \
5507    : REGNO_OK_FOR_INDEX_P (REGNO))
5508
5509   enum reg_class context_reg_class;
5510   RTX_CODE code = GET_CODE (x);
5511
5512   if (context == 1)
5513     context_reg_class = INDEX_REG_CLASS;
5514   else
5515     context_reg_class = base_reg_class (mode, outer_code, index_code);
5516
5517   switch (code)
5518     {
5519     case PLUS:
5520       {
5521         rtx orig_op0 = XEXP (x, 0);
5522         rtx orig_op1 = XEXP (x, 1);
5523         RTX_CODE code0 = GET_CODE (orig_op0);
5524         RTX_CODE code1 = GET_CODE (orig_op1);
5525         rtx op0 = orig_op0;
5526         rtx op1 = orig_op1;
5527
5528         if (GET_CODE (op0) == SUBREG)
5529           {
5530             op0 = SUBREG_REG (op0);
5531             code0 = GET_CODE (op0);
5532             if (code0 == REG && REGNO (op0) < FIRST_PSEUDO_REGISTER)
5533               op0 = gen_rtx_REG (word_mode,
5534                                  (REGNO (op0) +
5535                                   subreg_regno_offset (REGNO (SUBREG_REG (orig_op0)),
5536                                                        GET_MODE (SUBREG_REG (orig_op0)),
5537                                                        SUBREG_BYTE (orig_op0),
5538                                                        GET_MODE (orig_op0))));
5539           }
5540
5541         if (GET_CODE (op1) == SUBREG)
5542           {
5543             op1 = SUBREG_REG (op1);
5544             code1 = GET_CODE (op1);
5545             if (code1 == REG && REGNO (op1) < FIRST_PSEUDO_REGISTER)
5546               /* ??? Why is this given op1's mode and above for
5547                  ??? op0 SUBREGs we use word_mode?  */
5548               op1 = gen_rtx_REG (GET_MODE (op1),
5549                                  (REGNO (op1) +
5550                                   subreg_regno_offset (REGNO (SUBREG_REG (orig_op1)),
5551                                                        GET_MODE (SUBREG_REG (orig_op1)),
5552                                                        SUBREG_BYTE (orig_op1),
5553                                                        GET_MODE (orig_op1))));
5554           }
5555         /* Plus in the index register may be created only as a result of
5556            register rematerialization for expression like &localvar*4.  Reload it.
5557            It may be possible to combine the displacement on the outer level,
5558            but it is probably not worthwhile to do so.  */
5559         if (context == 1)
5560           {
5561             find_reloads_address (GET_MODE (x), loc, XEXP (x, 0), &XEXP (x, 0),
5562                                   opnum, ADDR_TYPE (type), ind_levels, insn);
5563             push_reload (*loc, NULL_RTX, loc, (rtx*) 0,
5564                          context_reg_class,
5565                          GET_MODE (x), VOIDmode, 0, 0, opnum, type);
5566             return 1;
5567           }
5568
5569         if (code0 == MULT || code0 == SIGN_EXTEND || code0 == TRUNCATE
5570             || code0 == ZERO_EXTEND || code1 == MEM)
5571           {
5572             find_reloads_address_1 (mode, orig_op0, 1, PLUS, SCRATCH,
5573                                     &XEXP (x, 0), opnum, type, ind_levels,
5574                                     insn);
5575             find_reloads_address_1 (mode, orig_op1, 0, PLUS, code0,
5576                                     &XEXP (x, 1), opnum, type, ind_levels,
5577                                     insn);
5578           }
5579
5580         else if (code1 == MULT || code1 == SIGN_EXTEND || code1 == TRUNCATE
5581                  || code1 == ZERO_EXTEND || code0 == MEM)
5582           {
5583             find_reloads_address_1 (mode, orig_op0, 0, PLUS, code1,
5584                                     &XEXP (x, 0), opnum, type, ind_levels,
5585                                     insn);
5586             find_reloads_address_1 (mode, orig_op1, 1, PLUS, SCRATCH,
5587                                     &XEXP (x, 1), opnum, type, ind_levels,
5588                                     insn);
5589           }
5590
5591         else if (code0 == CONST_INT || code0 == CONST
5592                  || code0 == SYMBOL_REF || code0 == LABEL_REF)
5593           find_reloads_address_1 (mode, orig_op1, 0, PLUS, code0,
5594                                   &XEXP (x, 1), opnum, type, ind_levels,
5595                                   insn);
5596
5597         else if (code1 == CONST_INT || code1 == CONST
5598                  || code1 == SYMBOL_REF || code1 == LABEL_REF)
5599           find_reloads_address_1 (mode, orig_op0, 0, PLUS, code1,
5600                                   &XEXP (x, 0), opnum, type, ind_levels,
5601                                   insn);
5602
5603         else if (code0 == REG && code1 == REG)
5604           {
5605             if (REGNO_OK_FOR_INDEX_P (REGNO (op1))
5606                 && regno_ok_for_base_p (REGNO (op0), mode, PLUS, REG))
5607               return 0;
5608             else if (REGNO_OK_FOR_INDEX_P (REGNO (op0))
5609                      && regno_ok_for_base_p (REGNO (op1), mode, PLUS, REG))
5610               return 0;
5611             else if (regno_ok_for_base_p (REGNO (op0), mode, PLUS, REG))
5612               find_reloads_address_1 (mode, orig_op1, 1, PLUS, SCRATCH,
5613                                       &XEXP (x, 1), opnum, type, ind_levels,
5614                                       insn);
5615             else if (REGNO_OK_FOR_INDEX_P (REGNO (op1)))
5616               find_reloads_address_1 (mode, orig_op0, 0, PLUS, REG,
5617                                       &XEXP (x, 0), opnum, type, ind_levels,
5618                                       insn);
5619             else if (regno_ok_for_base_p (REGNO (op1), mode, PLUS, REG))
5620               find_reloads_address_1 (mode, orig_op0, 1, PLUS, SCRATCH,
5621                                       &XEXP (x, 0), opnum, type, ind_levels,
5622                                       insn);
5623             else if (REGNO_OK_FOR_INDEX_P (REGNO (op0)))
5624               find_reloads_address_1 (mode, orig_op1, 0, PLUS, REG,
5625                                       &XEXP (x, 1), opnum, type, ind_levels,
5626                                       insn);
5627             else
5628               {
5629                 find_reloads_address_1 (mode, orig_op0, 0, PLUS, REG,
5630                                         &XEXP (x, 0), opnum, type, ind_levels,
5631                                         insn);
5632                 find_reloads_address_1 (mode, orig_op1, 1, PLUS, SCRATCH,
5633                                         &XEXP (x, 1), opnum, type, ind_levels,
5634                                         insn);
5635               }
5636           }
5637
5638         else if (code0 == REG)
5639           {
5640             find_reloads_address_1 (mode, orig_op0, 1, PLUS, SCRATCH,
5641                                     &XEXP (x, 0), opnum, type, ind_levels,
5642                                     insn);
5643             find_reloads_address_1 (mode, orig_op1, 0, PLUS, REG,
5644                                     &XEXP (x, 1), opnum, type, ind_levels,
5645                                     insn);
5646           }
5647
5648         else if (code1 == REG)
5649           {
5650             find_reloads_address_1 (mode, orig_op1, 1, PLUS, SCRATCH,
5651                                     &XEXP (x, 1), opnum, type, ind_levels,
5652                                     insn);
5653             find_reloads_address_1 (mode, orig_op0, 0, PLUS, REG,
5654                                     &XEXP (x, 0), opnum, type, ind_levels,
5655                                     insn);
5656           }
5657       }
5658
5659       return 0;
5660
5661     case POST_MODIFY:
5662     case PRE_MODIFY:
5663       {
5664         rtx op0 = XEXP (x, 0);
5665         rtx op1 = XEXP (x, 1);
5666         enum rtx_code index_code;
5667         int regno;
5668         int reloadnum;
5669
5670         if (GET_CODE (op1) != PLUS && GET_CODE (op1) != MINUS)
5671           return 0;
5672
5673         /* Currently, we only support {PRE,POST}_MODIFY constructs
5674            where a base register is {inc,dec}remented by the contents
5675            of another register or by a constant value.  Thus, these
5676            operands must match.  */
5677         gcc_assert (op0 == XEXP (op1, 0));
5678
5679         /* Require index register (or constant).  Let's just handle the
5680            register case in the meantime... If the target allows
5681            auto-modify by a constant then we could try replacing a pseudo
5682            register with its equivalent constant where applicable.
5683
5684            We also handle the case where the register was eliminated
5685            resulting in a PLUS subexpression.
5686
5687            If we later decide to reload the whole PRE_MODIFY or
5688            POST_MODIFY, inc_for_reload might clobber the reload register
5689            before reading the index.  The index register might therefore
5690            need to live longer than a TYPE reload normally would, so be
5691            conservative and class it as RELOAD_OTHER.  */
5692         if ((REG_P (XEXP (op1, 1))
5693              && !REGNO_OK_FOR_INDEX_P (REGNO (XEXP (op1, 1))))
5694             || GET_CODE (XEXP (op1, 1)) == PLUS)
5695           find_reloads_address_1 (mode, XEXP (op1, 1), 1, code, SCRATCH,
5696                                   &XEXP (op1, 1), opnum, RELOAD_OTHER,
5697                                   ind_levels, insn);
5698
5699         gcc_assert (REG_P (XEXP (op1, 0)));
5700
5701         regno = REGNO (XEXP (op1, 0));
5702         index_code = GET_CODE (XEXP (op1, 1));
5703
5704         /* A register that is incremented cannot be constant!  */
5705         gcc_assert (regno < FIRST_PSEUDO_REGISTER
5706                     || reg_equiv_constant[regno] == 0);
5707
5708         /* Handle a register that is equivalent to a memory location
5709             which cannot be addressed directly.  */
5710         if (reg_equiv_memory_loc[regno] != 0
5711             && (reg_equiv_address[regno] != 0
5712                 || num_not_at_initial_offset))
5713           {
5714             rtx tem = make_memloc (XEXP (x, 0), regno);
5715
5716             if (reg_equiv_address[regno]
5717                 || ! rtx_equal_p (tem, reg_equiv_mem[regno]))
5718               {
5719                 rtx orig = tem;
5720
5721                 /* First reload the memory location's address.
5722                     We can't use ADDR_TYPE (type) here, because we need to
5723                     write back the value after reading it, hence we actually
5724                     need two registers.  */
5725                 find_reloads_address (GET_MODE (tem), &tem, XEXP (tem, 0),
5726                                       &XEXP (tem, 0), opnum,
5727                                       RELOAD_OTHER,
5728                                       ind_levels, insn);
5729
5730                 if (!rtx_equal_p (tem, orig))
5731                   push_reg_equiv_alt_mem (regno, tem);
5732
5733                 /* Then reload the memory location into a base
5734                    register.  */
5735                 reloadnum = push_reload (tem, tem, &XEXP (x, 0),
5736                                          &XEXP (op1, 0),
5737                                          base_reg_class (mode, code,
5738                                                          index_code),
5739                                          GET_MODE (x), GET_MODE (x), 0,
5740                                          0, opnum, RELOAD_OTHER);
5741
5742                 update_auto_inc_notes (this_insn, regno, reloadnum);
5743                 return 0;
5744               }
5745           }
5746
5747         if (reg_renumber[regno] >= 0)
5748           regno = reg_renumber[regno];
5749
5750         /* We require a base register here...  */
5751         if (!regno_ok_for_base_p (regno, GET_MODE (x), code, index_code))
5752           {
5753             reloadnum = push_reload (XEXP (op1, 0), XEXP (x, 0),
5754                                      &XEXP (op1, 0), &XEXP (x, 0),
5755                                      base_reg_class (mode, code, index_code),
5756                                      GET_MODE (x), GET_MODE (x), 0, 0,
5757                                      opnum, RELOAD_OTHER);
5758
5759             update_auto_inc_notes (this_insn, regno, reloadnum);
5760             return 0;
5761           }
5762       }
5763       return 0;
5764
5765     case POST_INC:
5766     case POST_DEC:
5767     case PRE_INC:
5768     case PRE_DEC:
5769       if (REG_P (XEXP (x, 0)))
5770         {
5771           int regno = REGNO (XEXP (x, 0));
5772           int value = 0;
5773           rtx x_orig = x;
5774
5775           /* A register that is incremented cannot be constant!  */
5776           gcc_assert (regno < FIRST_PSEUDO_REGISTER
5777                       || reg_equiv_constant[regno] == 0);
5778
5779           /* Handle a register that is equivalent to a memory location
5780              which cannot be addressed directly.  */
5781           if (reg_equiv_memory_loc[regno] != 0
5782               && (reg_equiv_address[regno] != 0 || num_not_at_initial_offset))
5783             {
5784               rtx tem = make_memloc (XEXP (x, 0), regno);
5785               if (reg_equiv_address[regno]
5786                   || ! rtx_equal_p (tem, reg_equiv_mem[regno]))
5787                 {
5788                   rtx orig = tem;
5789
5790                   /* First reload the memory location's address.
5791                      We can't use ADDR_TYPE (type) here, because we need to
5792                      write back the value after reading it, hence we actually
5793                      need two registers.  */
5794                   find_reloads_address (GET_MODE (tem), &tem, XEXP (tem, 0),
5795                                         &XEXP (tem, 0), opnum, type,
5796                                         ind_levels, insn);
5797                   if (!rtx_equal_p (tem, orig))
5798                     push_reg_equiv_alt_mem (regno, tem);
5799                   /* Put this inside a new increment-expression.  */
5800                   x = gen_rtx_fmt_e (GET_CODE (x), GET_MODE (x), tem);
5801                   /* Proceed to reload that, as if it contained a register.  */
5802                 }
5803             }
5804
5805           /* If we have a hard register that is ok in this incdec context,
5806              don't make a reload.  If the register isn't nice enough for
5807              autoincdec, we can reload it.  But, if an autoincrement of a
5808              register that we here verified as playing nice, still outside
5809              isn't "valid", it must be that no autoincrement is "valid".
5810              If that is true and something made an autoincrement anyway,
5811              this must be a special context where one is allowed.
5812              (For example, a "push" instruction.)
5813              We can't improve this address, so leave it alone.  */
5814
5815           /* Otherwise, reload the autoincrement into a suitable hard reg
5816              and record how much to increment by.  */
5817
5818           if (reg_renumber[regno] >= 0)
5819             regno = reg_renumber[regno];
5820           if (regno >= FIRST_PSEUDO_REGISTER
5821               || !REG_OK_FOR_CONTEXT (context, regno, mode, code,
5822                                       index_code))
5823             {
5824               int reloadnum;
5825
5826               /* If we can output the register afterwards, do so, this
5827                  saves the extra update.
5828                  We can do so if we have an INSN - i.e. no JUMP_INSN nor
5829                  CALL_INSN - and it does not set CC0.
5830                  But don't do this if we cannot directly address the
5831                  memory location, since this will make it harder to
5832                  reuse address reloads, and increases register pressure.
5833                  Also don't do this if we can probably update x directly.  */
5834               rtx equiv = (MEM_P (XEXP (x, 0))
5835                            ? XEXP (x, 0)
5836                            : reg_equiv_mem[regno]);
5837               int icode = (int) optab_handler (add_optab, GET_MODE (x));
5838               if (insn && NONJUMP_INSN_P (insn) && equiv
5839                   && memory_operand (equiv, GET_MODE (equiv))
5840 #ifdef HAVE_cc0
5841                   && ! sets_cc0_p (PATTERN (insn))
5842 #endif
5843                   && ! (icode != CODE_FOR_nothing
5844                         && ((*insn_data[icode].operand[0].predicate)
5845                             (equiv, GET_MODE (x)))
5846                         && ((*insn_data[icode].operand[1].predicate)
5847                             (equiv, GET_MODE (x)))))
5848                 {
5849                   /* We use the original pseudo for loc, so that
5850                      emit_reload_insns() knows which pseudo this
5851                      reload refers to and updates the pseudo rtx, not
5852                      its equivalent memory location, as well as the
5853                      corresponding entry in reg_last_reload_reg.  */
5854                   loc = &XEXP (x_orig, 0);
5855                   x = XEXP (x, 0);
5856                   reloadnum
5857                     = push_reload (x, x, loc, loc,
5858                                    context_reg_class,
5859                                    GET_MODE (x), GET_MODE (x), 0, 0,
5860                                    opnum, RELOAD_OTHER);
5861                 }
5862               else
5863                 {
5864                   reloadnum
5865                     = push_reload (x, x, loc, (rtx*) 0,
5866                                    context_reg_class,
5867                                    GET_MODE (x), GET_MODE (x), 0, 0,
5868                                    opnum, type);
5869                   rld[reloadnum].inc
5870                     = find_inc_amount (PATTERN (this_insn), XEXP (x_orig, 0));
5871
5872                   value = 1;
5873                 }
5874
5875               update_auto_inc_notes (this_insn, REGNO (XEXP (x_orig, 0)),
5876                                      reloadnum);
5877             }
5878           return value;
5879         }
5880       return 0;
5881
5882     case TRUNCATE:
5883     case SIGN_EXTEND:
5884     case ZERO_EXTEND:
5885       /* Look for parts to reload in the inner expression and reload them
5886          too, in addition to this operation.  Reloading all inner parts in
5887          addition to this one shouldn't be necessary, but at this point,
5888          we don't know if we can possibly omit any part that *can* be
5889          reloaded.  Targets that are better off reloading just either part
5890          (or perhaps even a different part of an outer expression), should
5891          define LEGITIMIZE_RELOAD_ADDRESS.  */
5892       find_reloads_address_1 (GET_MODE (XEXP (x, 0)), XEXP (x, 0),
5893                               context, code, SCRATCH, &XEXP (x, 0), opnum,
5894                               type, ind_levels, insn);
5895       push_reload (x, NULL_RTX, loc, (rtx*) 0,
5896                    context_reg_class,
5897                    GET_MODE (x), VOIDmode, 0, 0, opnum, type);
5898       return 1;
5899
5900     case MEM:
5901       /* This is probably the result of a substitution, by eliminate_regs, of
5902          an equivalent address for a pseudo that was not allocated to a hard
5903          register.  Verify that the specified address is valid and reload it
5904          into a register.
5905
5906          Since we know we are going to reload this item, don't decrement for
5907          the indirection level.
5908
5909          Note that this is actually conservative:  it would be slightly more
5910          efficient to use the value of SPILL_INDIRECT_LEVELS from
5911          reload1.c here.  */
5912
5913       find_reloads_address (GET_MODE (x), loc, XEXP (x, 0), &XEXP (x, 0),
5914                             opnum, ADDR_TYPE (type), ind_levels, insn);
5915       push_reload (*loc, NULL_RTX, loc, (rtx*) 0,
5916                    context_reg_class,
5917                    GET_MODE (x), VOIDmode, 0, 0, opnum, type);
5918       return 1;
5919
5920     case REG:
5921       {
5922         int regno = REGNO (x);
5923
5924         if (reg_equiv_constant[regno] != 0)
5925           {
5926             find_reloads_address_part (reg_equiv_constant[regno], loc,
5927                                        context_reg_class,
5928                                        GET_MODE (x), opnum, type, ind_levels);
5929             return 1;
5930           }
5931
5932 #if 0 /* This might screw code in reload1.c to delete prior output-reload
5933          that feeds this insn.  */
5934         if (reg_equiv_mem[regno] != 0)
5935           {
5936             push_reload (reg_equiv_mem[regno], NULL_RTX, loc, (rtx*) 0,
5937                          context_reg_class,
5938                          GET_MODE (x), VOIDmode, 0, 0, opnum, type);
5939             return 1;
5940           }
5941 #endif
5942
5943         if (reg_equiv_memory_loc[regno]
5944             && (reg_equiv_address[regno] != 0 || num_not_at_initial_offset))
5945           {
5946             rtx tem = make_memloc (x, regno);
5947             if (reg_equiv_address[regno] != 0
5948                 || ! rtx_equal_p (tem, reg_equiv_mem[regno]))
5949               {
5950                 x = tem;
5951                 find_reloads_address (GET_MODE (x), &x, XEXP (x, 0),
5952                                       &XEXP (x, 0), opnum, ADDR_TYPE (type),
5953                                       ind_levels, insn);
5954                 if (!rtx_equal_p (x, tem))
5955                   push_reg_equiv_alt_mem (regno, x);
5956               }
5957           }
5958
5959         if (reg_renumber[regno] >= 0)
5960           regno = reg_renumber[regno];
5961
5962         if (regno >= FIRST_PSEUDO_REGISTER
5963             || !REG_OK_FOR_CONTEXT (context, regno, mode, outer_code,
5964                                     index_code))
5965           {
5966             push_reload (x, NULL_RTX, loc, (rtx*) 0,
5967                          context_reg_class,
5968                          GET_MODE (x), VOIDmode, 0, 0, opnum, type);
5969             return 1;
5970           }
5971
5972         /* If a register appearing in an address is the subject of a CLOBBER
5973            in this insn, reload it into some other register to be safe.
5974            The CLOBBER is supposed to make the register unavailable
5975            from before this insn to after it.  */
5976         if (regno_clobbered_p (regno, this_insn, GET_MODE (x), 0))
5977           {
5978             push_reload (x, NULL_RTX, loc, (rtx*) 0,
5979                          context_reg_class,
5980                          GET_MODE (x), VOIDmode, 0, 0, opnum, type);
5981             return 1;
5982           }
5983       }
5984       return 0;
5985
5986     case SUBREG:
5987       if (REG_P (SUBREG_REG (x)))
5988         {
5989           /* If this is a SUBREG of a hard register and the resulting register
5990              is of the wrong class, reload the whole SUBREG.  This avoids
5991              needless copies if SUBREG_REG is multi-word.  */
5992           if (REGNO (SUBREG_REG (x)) < FIRST_PSEUDO_REGISTER)
5993             {
5994               int regno ATTRIBUTE_UNUSED = subreg_regno (x);
5995
5996               if (!REG_OK_FOR_CONTEXT (context, regno, mode, outer_code,
5997                                        index_code))
5998                 {
5999                   push_reload (x, NULL_RTX, loc, (rtx*) 0,
6000                                context_reg_class,
6001                                GET_MODE (x), VOIDmode, 0, 0, opnum, type);
6002                   return 1;
6003                 }
6004             }
6005           /* If this is a SUBREG of a pseudo-register, and the pseudo-register
6006              is larger than the class size, then reload the whole SUBREG.  */
6007           else
6008             {
6009               enum reg_class rclass = context_reg_class;
6010               if ((unsigned) CLASS_MAX_NREGS (rclass, GET_MODE (SUBREG_REG (x)))
6011                   > reg_class_size[rclass])
6012                 {
6013                   x = find_reloads_subreg_address (x, 0, opnum,
6014                                                    ADDR_TYPE (type),
6015                                                    ind_levels, insn);
6016                   push_reload (x, NULL_RTX, loc, (rtx*) 0, rclass,
6017                                GET_MODE (x), VOIDmode, 0, 0, opnum, type);
6018                   return 1;
6019                 }
6020             }
6021         }
6022       break;
6023
6024     default:
6025       break;
6026     }
6027
6028   {
6029     const char *fmt = GET_RTX_FORMAT (code);
6030     int i;
6031
6032     for (i = GET_RTX_LENGTH (code) - 1; i >= 0; i--)
6033       {
6034         if (fmt[i] == 'e')
6035           /* Pass SCRATCH for INDEX_CODE, since CODE can never be a PLUS once
6036              we get here.  */
6037           find_reloads_address_1 (mode, XEXP (x, i), context, code, SCRATCH,
6038                                   &XEXP (x, i), opnum, type, ind_levels, insn);
6039       }
6040   }
6041
6042 #undef REG_OK_FOR_CONTEXT
6043   return 0;
6044 }
6045 \f
6046 /* X, which is found at *LOC, is a part of an address that needs to be
6047    reloaded into a register of class RCLASS.  If X is a constant, or if
6048    X is a PLUS that contains a constant, check that the constant is a
6049    legitimate operand and that we are supposed to be able to load
6050    it into the register.
6051
6052    If not, force the constant into memory and reload the MEM instead.
6053
6054    MODE is the mode to use, in case X is an integer constant.
6055
6056    OPNUM and TYPE describe the purpose of any reloads made.
6057
6058    IND_LEVELS says how many levels of indirect addressing this machine
6059    supports.  */
6060
6061 static void
6062 find_reloads_address_part (rtx x, rtx *loc, enum reg_class rclass,
6063                            enum machine_mode mode, int opnum,
6064                            enum reload_type type, int ind_levels)
6065 {
6066   if (CONSTANT_P (x)
6067       && (! LEGITIMATE_CONSTANT_P (x)
6068           || PREFERRED_RELOAD_CLASS (x, rclass) == NO_REGS))
6069     {
6070       x = force_const_mem (mode, x);
6071       find_reloads_address (mode, &x, XEXP (x, 0), &XEXP (x, 0),
6072                             opnum, type, ind_levels, 0);
6073     }
6074
6075   else if (GET_CODE (x) == PLUS
6076            && CONSTANT_P (XEXP (x, 1))
6077            && (! LEGITIMATE_CONSTANT_P (XEXP (x, 1))
6078                || PREFERRED_RELOAD_CLASS (XEXP (x, 1), rclass) == NO_REGS))
6079     {
6080       rtx tem;
6081
6082       tem = force_const_mem (GET_MODE (x), XEXP (x, 1));
6083       x = gen_rtx_PLUS (GET_MODE (x), XEXP (x, 0), tem);
6084       find_reloads_address (mode, &XEXP (x, 1), XEXP (tem, 0), &XEXP (tem, 0),
6085                             opnum, type, ind_levels, 0);
6086     }
6087
6088   push_reload (x, NULL_RTX, loc, (rtx*) 0, rclass,
6089                mode, VOIDmode, 0, 0, opnum, type);
6090 }
6091 \f
6092 /* X, a subreg of a pseudo, is a part of an address that needs to be
6093    reloaded.
6094
6095    If the pseudo is equivalent to a memory location that cannot be directly
6096    addressed, make the necessary address reloads.
6097
6098    If address reloads have been necessary, or if the address is changed
6099    by register elimination, return the rtx of the memory location;
6100    otherwise, return X.
6101
6102    If FORCE_REPLACE is nonzero, unconditionally replace the subreg with the
6103    memory location.
6104
6105    OPNUM and TYPE identify the purpose of the reload.
6106
6107    IND_LEVELS says how many levels of indirect addressing are
6108    supported at this point in the address.
6109
6110    INSN, if nonzero, is the insn in which we do the reload.  It is used
6111    to determine where to put USEs for pseudos that we have to replace with
6112    stack slots.  */
6113
6114 static rtx
6115 find_reloads_subreg_address (rtx x, int force_replace, int opnum,
6116                              enum reload_type type, int ind_levels, rtx insn)
6117 {
6118   int regno = REGNO (SUBREG_REG (x));
6119
6120   if (reg_equiv_memory_loc[regno])
6121     {
6122       /* If the address is not directly addressable, or if the address is not
6123          offsettable, then it must be replaced.  */
6124       if (! force_replace
6125           && (reg_equiv_address[regno]
6126               || ! offsettable_memref_p (reg_equiv_mem[regno])))
6127         force_replace = 1;
6128
6129       if (force_replace || num_not_at_initial_offset)
6130         {
6131           rtx tem = make_memloc (SUBREG_REG (x), regno);
6132
6133           /* If the address changes because of register elimination, then
6134              it must be replaced.  */
6135           if (force_replace
6136               || ! rtx_equal_p (tem, reg_equiv_mem[regno]))
6137             {
6138               unsigned outer_size = GET_MODE_SIZE (GET_MODE (x));
6139               unsigned inner_size = GET_MODE_SIZE (GET_MODE (SUBREG_REG (x)));
6140               int offset;
6141               rtx orig = tem;
6142               int reloaded;
6143
6144               /* For big-endian paradoxical subregs, SUBREG_BYTE does not
6145                  hold the correct (negative) byte offset.  */
6146               if (BYTES_BIG_ENDIAN && outer_size > inner_size)
6147                 offset = inner_size - outer_size;
6148               else
6149                 offset = SUBREG_BYTE (x);
6150
6151               XEXP (tem, 0) = plus_constant (XEXP (tem, 0), offset);
6152               PUT_MODE (tem, GET_MODE (x));
6153               if (MEM_OFFSET (tem))
6154                 set_mem_offset (tem, plus_constant (MEM_OFFSET (tem), offset));
6155               if (MEM_SIZE (tem)
6156                   && INTVAL (MEM_SIZE (tem)) != (HOST_WIDE_INT) outer_size)
6157                 set_mem_size (tem, GEN_INT (outer_size));
6158
6159               /* If this was a paradoxical subreg that we replaced, the
6160                  resulting memory must be sufficiently aligned to allow
6161                  us to widen the mode of the memory.  */
6162               if (outer_size > inner_size)
6163                 {
6164                   rtx base;
6165
6166                   base = XEXP (tem, 0);
6167                   if (GET_CODE (base) == PLUS)
6168                     {
6169                       if (CONST_INT_P (XEXP (base, 1))
6170                           && INTVAL (XEXP (base, 1)) % outer_size != 0)
6171                         return x;
6172                       base = XEXP (base, 0);
6173                     }
6174                   if (!REG_P (base)
6175                       || (REGNO_POINTER_ALIGN (REGNO (base))
6176                           < outer_size * BITS_PER_UNIT))
6177                     return x;
6178                 }
6179
6180               reloaded = find_reloads_address (GET_MODE (tem), &tem,
6181                                                XEXP (tem, 0), &XEXP (tem, 0),
6182                                                opnum, type, ind_levels, insn);
6183               /* ??? Do we need to handle nonzero offsets somehow?  */
6184               if (!offset && !rtx_equal_p (tem, orig))
6185                 push_reg_equiv_alt_mem (regno, tem);
6186
6187               /* For some processors an address may be valid in the
6188                  original mode but not in a smaller mode.  For
6189                  example, ARM accepts a scaled index register in
6190                  SImode but not in HImode.  Note that this is only
6191                  a problem if the address in reg_equiv_mem is already
6192                  invalid in the new mode; other cases would be fixed
6193                  by find_reloads_address as usual.
6194
6195                  ??? We attempt to handle such cases here by doing an
6196                  additional reload of the full address after the
6197                  usual processing by find_reloads_address.  Note that
6198                  this may not work in the general case, but it seems
6199                  to cover the cases where this situation currently
6200                  occurs.  A more general fix might be to reload the
6201                  *value* instead of the address, but this would not
6202                  be expected by the callers of this routine as-is.
6203
6204                  If find_reloads_address already completed replaced
6205                  the address, there is nothing further to do.  */
6206               if (reloaded == 0
6207                   && reg_equiv_mem[regno] != 0
6208                   && !strict_memory_address_addr_space_p
6209                         (GET_MODE (x), XEXP (reg_equiv_mem[regno], 0),
6210                          MEM_ADDR_SPACE (reg_equiv_mem[regno])))
6211                 push_reload (XEXP (tem, 0), NULL_RTX, &XEXP (tem, 0), (rtx*) 0,
6212                              base_reg_class (GET_MODE (tem), MEM, SCRATCH),
6213                              GET_MODE (XEXP (tem, 0)), VOIDmode, 0, 0,
6214                              opnum, type);
6215
6216               /* If this is not a toplevel operand, find_reloads doesn't see
6217                  this substitution.  We have to emit a USE of the pseudo so
6218                  that delete_output_reload can see it.  */
6219               if (replace_reloads && recog_data.operand[opnum] != x)
6220                 /* We mark the USE with QImode so that we recognize it
6221                    as one that can be safely deleted at the end of
6222                    reload.  */
6223                 PUT_MODE (emit_insn_before (gen_rtx_USE (VOIDmode,
6224                                                          SUBREG_REG (x)),
6225                                             insn), QImode);
6226               x = tem;
6227             }
6228         }
6229     }
6230   return x;
6231 }
6232 \f
6233 /* Substitute into the current INSN the registers into which we have reloaded
6234    the things that need reloading.  The array `replacements'
6235    contains the locations of all pointers that must be changed
6236    and says what to replace them with.
6237
6238    Return the rtx that X translates into; usually X, but modified.  */
6239
6240 void
6241 subst_reloads (rtx insn)
6242 {
6243   int i;
6244
6245   for (i = 0; i < n_replacements; i++)
6246     {
6247       struct replacement *r = &replacements[i];
6248       rtx reloadreg = rld[r->what].reg_rtx;
6249       if (reloadreg)
6250         {
6251 #ifdef DEBUG_RELOAD
6252           /* This checking takes a very long time on some platforms
6253              causing the gcc.c-torture/compile/limits-fnargs.c test
6254              to time out during testing.  See PR 31850.
6255
6256              Internal consistency test.  Check that we don't modify
6257              anything in the equivalence arrays.  Whenever something from
6258              those arrays needs to be reloaded, it must be unshared before
6259              being substituted into; the equivalence must not be modified.
6260              Otherwise, if the equivalence is used after that, it will
6261              have been modified, and the thing substituted (probably a
6262              register) is likely overwritten and not a usable equivalence.  */
6263           int check_regno;
6264
6265           for (check_regno = 0; check_regno < max_regno; check_regno++)
6266             {
6267 #define CHECK_MODF(ARRAY)                                               \
6268               gcc_assert (!ARRAY[check_regno]                           \
6269                           || !loc_mentioned_in_p (r->where,             \
6270                                                   ARRAY[check_regno]))
6271
6272               CHECK_MODF (reg_equiv_constant);
6273               CHECK_MODF (reg_equiv_memory_loc);
6274               CHECK_MODF (reg_equiv_address);
6275               CHECK_MODF (reg_equiv_mem);
6276 #undef CHECK_MODF
6277             }
6278 #endif /* DEBUG_RELOAD */
6279
6280           /* If we're replacing a LABEL_REF with a register, there must
6281              already be an indication (to e.g. flow) which label this
6282              register refers to.  */
6283           gcc_assert (GET_CODE (*r->where) != LABEL_REF
6284                       || !JUMP_P (insn)
6285                       || find_reg_note (insn,
6286                                         REG_LABEL_OPERAND,
6287                                         XEXP (*r->where, 0))
6288                       || label_is_jump_target_p (XEXP (*r->where, 0), insn));
6289
6290           /* Encapsulate RELOADREG so its machine mode matches what
6291              used to be there.  Note that gen_lowpart_common will
6292              do the wrong thing if RELOADREG is multi-word.  RELOADREG
6293              will always be a REG here.  */
6294           if (GET_MODE (reloadreg) != r->mode && r->mode != VOIDmode)
6295             reloadreg = reload_adjust_reg_for_mode (reloadreg, r->mode);
6296
6297           /* If we are putting this into a SUBREG and RELOADREG is a
6298              SUBREG, we would be making nested SUBREGs, so we have to fix
6299              this up.  Note that r->where == &SUBREG_REG (*r->subreg_loc).  */
6300
6301           if (r->subreg_loc != 0 && GET_CODE (reloadreg) == SUBREG)
6302             {
6303               if (GET_MODE (*r->subreg_loc)
6304                   == GET_MODE (SUBREG_REG (reloadreg)))
6305                 *r->subreg_loc = SUBREG_REG (reloadreg);
6306               else
6307                 {
6308                   int final_offset =
6309                     SUBREG_BYTE (*r->subreg_loc) + SUBREG_BYTE (reloadreg);
6310
6311                   /* When working with SUBREGs the rule is that the byte
6312                      offset must be a multiple of the SUBREG's mode.  */
6313                   final_offset = (final_offset /
6314                                   GET_MODE_SIZE (GET_MODE (*r->subreg_loc)));
6315                   final_offset = (final_offset *
6316                                   GET_MODE_SIZE (GET_MODE (*r->subreg_loc)));
6317
6318                   *r->where = SUBREG_REG (reloadreg);
6319                   SUBREG_BYTE (*r->subreg_loc) = final_offset;
6320                 }
6321             }
6322           else
6323             *r->where = reloadreg;
6324         }
6325       /* If reload got no reg and isn't optional, something's wrong.  */
6326       else
6327         gcc_assert (rld[r->what].optional);
6328     }
6329 }
6330 \f
6331 /* Make a copy of any replacements being done into X and move those
6332    copies to locations in Y, a copy of X.  */
6333
6334 void
6335 copy_replacements (rtx x, rtx y)
6336 {
6337   /* We can't support X being a SUBREG because we might then need to know its
6338      location if something inside it was replaced.  */
6339   gcc_assert (GET_CODE (x) != SUBREG);
6340
6341   copy_replacements_1 (&x, &y, n_replacements);
6342 }
6343
6344 static void
6345 copy_replacements_1 (rtx *px, rtx *py, int orig_replacements)
6346 {
6347   int i, j;
6348   rtx x, y;
6349   struct replacement *r;
6350   enum rtx_code code;
6351   const char *fmt;
6352
6353   for (j = 0; j < orig_replacements; j++)
6354     {
6355       if (replacements[j].subreg_loc == px)
6356         {
6357           r = &replacements[n_replacements++];
6358           r->where = replacements[j].where;
6359           r->subreg_loc = py;
6360           r->what = replacements[j].what;
6361           r->mode = replacements[j].mode;
6362         }
6363       else if (replacements[j].where == px)
6364         {
6365           r = &replacements[n_replacements++];
6366           r->where = py;
6367           r->subreg_loc = 0;
6368           r->what = replacements[j].what;
6369           r->mode = replacements[j].mode;
6370         }
6371     }
6372
6373   x = *px;
6374   y = *py;
6375   code = GET_CODE (x);
6376   fmt = GET_RTX_FORMAT (code);
6377
6378   for (i = GET_RTX_LENGTH (code) - 1; i >= 0; i--)
6379     {
6380       if (fmt[i] == 'e')
6381         copy_replacements_1 (&XEXP (x, i), &XEXP (y, i), orig_replacements);
6382       else if (fmt[i] == 'E')
6383         for (j = XVECLEN (x, i); --j >= 0; )
6384           copy_replacements_1 (&XVECEXP (x, i, j), &XVECEXP (y, i, j),
6385                                orig_replacements);
6386     }
6387 }
6388
6389 /* Change any replacements being done to *X to be done to *Y.  */
6390
6391 void
6392 move_replacements (rtx *x, rtx *y)
6393 {
6394   int i;
6395
6396   for (i = 0; i < n_replacements; i++)
6397     if (replacements[i].subreg_loc == x)
6398       replacements[i].subreg_loc = y;
6399     else if (replacements[i].where == x)
6400       {
6401         replacements[i].where = y;
6402         replacements[i].subreg_loc = 0;
6403       }
6404 }
6405 \f
6406 /* If LOC was scheduled to be replaced by something, return the replacement.
6407    Otherwise, return *LOC.  */
6408
6409 rtx
6410 find_replacement (rtx *loc)
6411 {
6412   struct replacement *r;
6413
6414   for (r = &replacements[0]; r < &replacements[n_replacements]; r++)
6415     {
6416       rtx reloadreg = rld[r->what].reg_rtx;
6417
6418       if (reloadreg && r->where == loc)
6419         {
6420           if (r->mode != VOIDmode && GET_MODE (reloadreg) != r->mode)
6421             reloadreg = gen_rtx_REG (r->mode, REGNO (reloadreg));
6422
6423           return reloadreg;
6424         }
6425       else if (reloadreg && r->subreg_loc == loc)
6426         {
6427           /* RELOADREG must be either a REG or a SUBREG.
6428
6429              ??? Is it actually still ever a SUBREG?  If so, why?  */
6430
6431           if (REG_P (reloadreg))
6432             return gen_rtx_REG (GET_MODE (*loc),
6433                                 (REGNO (reloadreg) +
6434                                  subreg_regno_offset (REGNO (SUBREG_REG (*loc)),
6435                                                       GET_MODE (SUBREG_REG (*loc)),
6436                                                       SUBREG_BYTE (*loc),
6437                                                       GET_MODE (*loc))));
6438           else if (GET_MODE (reloadreg) == GET_MODE (*loc))
6439             return reloadreg;
6440           else
6441             {
6442               int final_offset = SUBREG_BYTE (reloadreg) + SUBREG_BYTE (*loc);
6443
6444               /* When working with SUBREGs the rule is that the byte
6445                  offset must be a multiple of the SUBREG's mode.  */
6446               final_offset = (final_offset / GET_MODE_SIZE (GET_MODE (*loc)));
6447               final_offset = (final_offset * GET_MODE_SIZE (GET_MODE (*loc)));
6448               return gen_rtx_SUBREG (GET_MODE (*loc), SUBREG_REG (reloadreg),
6449                                      final_offset);
6450             }
6451         }
6452     }
6453
6454   /* If *LOC is a PLUS, MINUS, or MULT, see if a replacement is scheduled for
6455      what's inside and make a new rtl if so.  */
6456   if (GET_CODE (*loc) == PLUS || GET_CODE (*loc) == MINUS
6457       || GET_CODE (*loc) == MULT)
6458     {
6459       rtx x = find_replacement (&XEXP (*loc, 0));
6460       rtx y = find_replacement (&XEXP (*loc, 1));
6461
6462       if (x != XEXP (*loc, 0) || y != XEXP (*loc, 1))
6463         return gen_rtx_fmt_ee (GET_CODE (*loc), GET_MODE (*loc), x, y);
6464     }
6465
6466   return *loc;
6467 }
6468 \f
6469 /* Return nonzero if register in range [REGNO, ENDREGNO)
6470    appears either explicitly or implicitly in X
6471    other than being stored into (except for earlyclobber operands).
6472
6473    References contained within the substructure at LOC do not count.
6474    LOC may be zero, meaning don't ignore anything.
6475
6476    This is similar to refers_to_regno_p in rtlanal.c except that we
6477    look at equivalences for pseudos that didn't get hard registers.  */
6478
6479 static int
6480 refers_to_regno_for_reload_p (unsigned int regno, unsigned int endregno,
6481                               rtx x, rtx *loc)
6482 {
6483   int i;
6484   unsigned int r;
6485   RTX_CODE code;
6486   const char *fmt;
6487
6488   if (x == 0)
6489     return 0;
6490
6491  repeat:
6492   code = GET_CODE (x);
6493
6494   switch (code)
6495     {
6496     case REG:
6497       r = REGNO (x);
6498
6499       /* If this is a pseudo, a hard register must not have been allocated.
6500          X must therefore either be a constant or be in memory.  */
6501       if (r >= FIRST_PSEUDO_REGISTER)
6502         {
6503           if (reg_equiv_memory_loc[r])
6504             return refers_to_regno_for_reload_p (regno, endregno,
6505                                                  reg_equiv_memory_loc[r],
6506                                                  (rtx*) 0);
6507
6508           gcc_assert (reg_equiv_constant[r] || reg_equiv_invariant[r]);
6509           return 0;
6510         }
6511
6512       return (endregno > r
6513               && regno < r + (r < FIRST_PSEUDO_REGISTER
6514                               ? hard_regno_nregs[r][GET_MODE (x)]
6515                               : 1));
6516
6517     case SUBREG:
6518       /* If this is a SUBREG of a hard reg, we can see exactly which
6519          registers are being modified.  Otherwise, handle normally.  */
6520       if (REG_P (SUBREG_REG (x))
6521           && REGNO (SUBREG_REG (x)) < FIRST_PSEUDO_REGISTER)
6522         {
6523           unsigned int inner_regno = subreg_regno (x);
6524           unsigned int inner_endregno
6525             = inner_regno + (inner_regno < FIRST_PSEUDO_REGISTER
6526                              ? subreg_nregs (x) : 1);
6527
6528           return endregno > inner_regno && regno < inner_endregno;
6529         }
6530       break;
6531
6532     case CLOBBER:
6533     case SET:
6534       if (&SET_DEST (x) != loc
6535           /* Note setting a SUBREG counts as referring to the REG it is in for
6536              a pseudo but not for hard registers since we can
6537              treat each word individually.  */
6538           && ((GET_CODE (SET_DEST (x)) == SUBREG
6539                && loc != &SUBREG_REG (SET_DEST (x))
6540                && REG_P (SUBREG_REG (SET_DEST (x)))
6541                && REGNO (SUBREG_REG (SET_DEST (x))) >= FIRST_PSEUDO_REGISTER
6542                && refers_to_regno_for_reload_p (regno, endregno,
6543                                                 SUBREG_REG (SET_DEST (x)),
6544                                                 loc))
6545               /* If the output is an earlyclobber operand, this is
6546                  a conflict.  */
6547               || ((!REG_P (SET_DEST (x))
6548                    || earlyclobber_operand_p (SET_DEST (x)))
6549                   && refers_to_regno_for_reload_p (regno, endregno,
6550                                                    SET_DEST (x), loc))))
6551         return 1;
6552
6553       if (code == CLOBBER || loc == &SET_SRC (x))
6554         return 0;
6555       x = SET_SRC (x);
6556       goto repeat;
6557
6558     default:
6559       break;
6560     }
6561
6562   /* X does not match, so try its subexpressions.  */
6563
6564   fmt = GET_RTX_FORMAT (code);
6565   for (i = GET_RTX_LENGTH (code) - 1; i >= 0; i--)
6566     {
6567       if (fmt[i] == 'e' && loc != &XEXP (x, i))
6568         {
6569           if (i == 0)
6570             {
6571               x = XEXP (x, 0);
6572               goto repeat;
6573             }
6574           else
6575             if (refers_to_regno_for_reload_p (regno, endregno,
6576                                               XEXP (x, i), loc))
6577               return 1;
6578         }
6579       else if (fmt[i] == 'E')
6580         {
6581           int j;
6582           for (j = XVECLEN (x, i) - 1; j >= 0; j--)
6583             if (loc != &XVECEXP (x, i, j)
6584                 && refers_to_regno_for_reload_p (regno, endregno,
6585                                                  XVECEXP (x, i, j), loc))
6586               return 1;
6587         }
6588     }
6589   return 0;
6590 }
6591
6592 /* Nonzero if modifying X will affect IN.  If X is a register or a SUBREG,
6593    we check if any register number in X conflicts with the relevant register
6594    numbers.  If X is a constant, return 0.  If X is a MEM, return 1 iff IN
6595    contains a MEM (we don't bother checking for memory addresses that can't
6596    conflict because we expect this to be a rare case.
6597
6598    This function is similar to reg_overlap_mentioned_p in rtlanal.c except
6599    that we look at equivalences for pseudos that didn't get hard registers.  */
6600
6601 int
6602 reg_overlap_mentioned_for_reload_p (rtx x, rtx in)
6603 {
6604   int regno, endregno;
6605
6606   /* Overly conservative.  */
6607   if (GET_CODE (x) == STRICT_LOW_PART
6608       || GET_RTX_CLASS (GET_CODE (x)) == RTX_AUTOINC)
6609     x = XEXP (x, 0);
6610
6611   /* If either argument is a constant, then modifying X can not affect IN.  */
6612   if (CONSTANT_P (x) || CONSTANT_P (in))
6613     return 0;
6614   else if (GET_CODE (x) == SUBREG && MEM_P (SUBREG_REG (x)))
6615     return refers_to_mem_for_reload_p (in);
6616   else if (GET_CODE (x) == SUBREG)
6617     {
6618       regno = REGNO (SUBREG_REG (x));
6619       if (regno < FIRST_PSEUDO_REGISTER)
6620         regno += subreg_regno_offset (REGNO (SUBREG_REG (x)),
6621                                       GET_MODE (SUBREG_REG (x)),
6622                                       SUBREG_BYTE (x),
6623                                       GET_MODE (x));
6624       endregno = regno + (regno < FIRST_PSEUDO_REGISTER
6625                           ? subreg_nregs (x) : 1);
6626
6627       return refers_to_regno_for_reload_p (regno, endregno, in, (rtx*) 0);
6628     }
6629   else if (REG_P (x))
6630     {
6631       regno = REGNO (x);
6632
6633       /* If this is a pseudo, it must not have been assigned a hard register.
6634          Therefore, it must either be in memory or be a constant.  */
6635
6636       if (regno >= FIRST_PSEUDO_REGISTER)
6637         {
6638           if (reg_equiv_memory_loc[regno])
6639             return refers_to_mem_for_reload_p (in);
6640           gcc_assert (reg_equiv_constant[regno]);
6641           return 0;
6642         }
6643
6644       endregno = END_HARD_REGNO (x);
6645
6646       return refers_to_regno_for_reload_p (regno, endregno, in, (rtx*) 0);
6647     }
6648   else if (MEM_P (x))
6649     return refers_to_mem_for_reload_p (in);
6650   else if (GET_CODE (x) == SCRATCH || GET_CODE (x) == PC
6651            || GET_CODE (x) == CC0)
6652     return reg_mentioned_p (x, in);
6653   else
6654     {
6655       gcc_assert (GET_CODE (x) == PLUS);
6656
6657       /* We actually want to know if X is mentioned somewhere inside IN.
6658          We must not say that (plus (sp) (const_int 124)) is in
6659          (plus (sp) (const_int 64)), since that can lead to incorrect reload
6660          allocation when spuriously changing a RELOAD_FOR_OUTPUT_ADDRESS
6661          into a RELOAD_OTHER on behalf of another RELOAD_OTHER.  */
6662       while (MEM_P (in))
6663         in = XEXP (in, 0);
6664       if (REG_P (in))
6665         return 0;
6666       else if (GET_CODE (in) == PLUS)
6667         return (rtx_equal_p (x, in)
6668                 || reg_overlap_mentioned_for_reload_p (x, XEXP (in, 0))
6669                 || reg_overlap_mentioned_for_reload_p (x, XEXP (in, 1)));
6670       else return (reg_overlap_mentioned_for_reload_p (XEXP (x, 0), in)
6671                    || reg_overlap_mentioned_for_reload_p (XEXP (x, 1), in));
6672     }
6673
6674   gcc_unreachable ();
6675 }
6676
6677 /* Return nonzero if anything in X contains a MEM.  Look also for pseudo
6678    registers.  */
6679
6680 static int
6681 refers_to_mem_for_reload_p (rtx x)
6682 {
6683   const char *fmt;
6684   int i;
6685
6686   if (MEM_P (x))
6687     return 1;
6688
6689   if (REG_P (x))
6690     return (REGNO (x) >= FIRST_PSEUDO_REGISTER
6691             && reg_equiv_memory_loc[REGNO (x)]);
6692
6693   fmt = GET_RTX_FORMAT (GET_CODE (x));
6694   for (i = GET_RTX_LENGTH (GET_CODE (x)) - 1; i >= 0; i--)
6695     if (fmt[i] == 'e'
6696         && (MEM_P (XEXP (x, i))
6697             || refers_to_mem_for_reload_p (XEXP (x, i))))
6698       return 1;
6699
6700   return 0;
6701 }
6702 \f
6703 /* Check the insns before INSN to see if there is a suitable register
6704    containing the same value as GOAL.
6705    If OTHER is -1, look for a register in class RCLASS.
6706    Otherwise, just see if register number OTHER shares GOAL's value.
6707
6708    Return an rtx for the register found, or zero if none is found.
6709
6710    If RELOAD_REG_P is (short *)1,
6711    we reject any hard reg that appears in reload_reg_rtx
6712    because such a hard reg is also needed coming into this insn.
6713
6714    If RELOAD_REG_P is any other nonzero value,
6715    it is a vector indexed by hard reg number
6716    and we reject any hard reg whose element in the vector is nonnegative
6717    as well as any that appears in reload_reg_rtx.
6718
6719    If GOAL is zero, then GOALREG is a register number; we look
6720    for an equivalent for that register.
6721
6722    MODE is the machine mode of the value we want an equivalence for.
6723    If GOAL is nonzero and not VOIDmode, then it must have mode MODE.
6724
6725    This function is used by jump.c as well as in the reload pass.
6726
6727    If GOAL is the sum of the stack pointer and a constant, we treat it
6728    as if it were a constant except that sp is required to be unchanging.  */
6729
6730 rtx
6731 find_equiv_reg (rtx goal, rtx insn, enum reg_class rclass, int other,
6732                 short *reload_reg_p, int goalreg, enum machine_mode mode)
6733 {
6734   rtx p = insn;
6735   rtx goaltry, valtry, value, where;
6736   rtx pat;
6737   int regno = -1;
6738   int valueno;
6739   int goal_mem = 0;
6740   int goal_const = 0;
6741   int goal_mem_addr_varies = 0;
6742   int need_stable_sp = 0;
6743   int nregs;
6744   int valuenregs;
6745   int num = 0;
6746
6747   if (goal == 0)
6748     regno = goalreg;
6749   else if (REG_P (goal))
6750     regno = REGNO (goal);
6751   else if (MEM_P (goal))
6752     {
6753       enum rtx_code code = GET_CODE (XEXP (goal, 0));
6754       if (MEM_VOLATILE_P (goal))
6755         return 0;
6756       if (flag_float_store && SCALAR_FLOAT_MODE_P (GET_MODE (goal)))
6757         return 0;
6758       /* An address with side effects must be reexecuted.  */
6759       switch (code)
6760         {
6761         case POST_INC:
6762         case PRE_INC:
6763         case POST_DEC:
6764         case PRE_DEC:
6765         case POST_MODIFY:
6766         case PRE_MODIFY:
6767           return 0;
6768         default:
6769           break;
6770         }
6771       goal_mem = 1;
6772     }
6773   else if (CONSTANT_P (goal))
6774     goal_const = 1;
6775   else if (GET_CODE (goal) == PLUS
6776            && XEXP (goal, 0) == stack_pointer_rtx
6777            && CONSTANT_P (XEXP (goal, 1)))
6778     goal_const = need_stable_sp = 1;
6779   else if (GET_CODE (goal) == PLUS
6780            && XEXP (goal, 0) == frame_pointer_rtx
6781            && CONSTANT_P (XEXP (goal, 1)))
6782     goal_const = 1;
6783   else
6784     return 0;
6785
6786   num = 0;
6787   /* Scan insns back from INSN, looking for one that copies
6788      a value into or out of GOAL.
6789      Stop and give up if we reach a label.  */
6790
6791   while (1)
6792     {
6793       p = PREV_INSN (p);
6794       if (p && DEBUG_INSN_P (p))
6795         continue;
6796       num++;
6797       if (p == 0 || LABEL_P (p)
6798           || num > PARAM_VALUE (PARAM_MAX_RELOAD_SEARCH_INSNS))
6799         return 0;
6800
6801       if (NONJUMP_INSN_P (p)
6802           /* If we don't want spill regs ...  */
6803           && (! (reload_reg_p != 0
6804                  && reload_reg_p != (short *) (HOST_WIDE_INT) 1)
6805               /* ... then ignore insns introduced by reload; they aren't
6806                  useful and can cause results in reload_as_needed to be
6807                  different from what they were when calculating the need for
6808                  spills.  If we notice an input-reload insn here, we will
6809                  reject it below, but it might hide a usable equivalent.
6810                  That makes bad code.  It may even fail: perhaps no reg was
6811                  spilled for this insn because it was assumed we would find
6812                  that equivalent.  */
6813               || INSN_UID (p) < reload_first_uid))
6814         {
6815           rtx tem;
6816           pat = single_set (p);
6817
6818           /* First check for something that sets some reg equal to GOAL.  */
6819           if (pat != 0
6820               && ((regno >= 0
6821                    && true_regnum (SET_SRC (pat)) == regno
6822                    && (valueno = true_regnum (valtry = SET_DEST (pat))) >= 0)
6823                   ||
6824                   (regno >= 0
6825                    && true_regnum (SET_DEST (pat)) == regno
6826                    && (valueno = true_regnum (valtry = SET_SRC (pat))) >= 0)
6827                   ||
6828                   (goal_const && rtx_equal_p (SET_SRC (pat), goal)
6829                    /* When looking for stack pointer + const,
6830                       make sure we don't use a stack adjust.  */
6831                    && !reg_overlap_mentioned_for_reload_p (SET_DEST (pat), goal)
6832                    && (valueno = true_regnum (valtry = SET_DEST (pat))) >= 0)
6833                   || (goal_mem
6834                       && (valueno = true_regnum (valtry = SET_DEST (pat))) >= 0
6835                       && rtx_renumbered_equal_p (goal, SET_SRC (pat)))
6836                   || (goal_mem
6837                       && (valueno = true_regnum (valtry = SET_SRC (pat))) >= 0
6838                       && rtx_renumbered_equal_p (goal, SET_DEST (pat)))
6839                   /* If we are looking for a constant,
6840                      and something equivalent to that constant was copied
6841                      into a reg, we can use that reg.  */
6842                   || (goal_const && REG_NOTES (p) != 0
6843                       && (tem = find_reg_note (p, REG_EQUIV, NULL_RTX))
6844                       && ((rtx_equal_p (XEXP (tem, 0), goal)
6845                            && (valueno
6846                                = true_regnum (valtry = SET_DEST (pat))) >= 0)
6847                           || (REG_P (SET_DEST (pat))
6848                               && GET_CODE (XEXP (tem, 0)) == CONST_DOUBLE
6849                               && SCALAR_FLOAT_MODE_P (GET_MODE (XEXP (tem, 0)))
6850                               && CONST_INT_P (goal)
6851                               && 0 != (goaltry
6852                                        = operand_subword (XEXP (tem, 0), 0, 0,
6853                                                           VOIDmode))
6854                               && rtx_equal_p (goal, goaltry)
6855                               && (valtry
6856                                   = operand_subword (SET_DEST (pat), 0, 0,
6857                                                      VOIDmode))
6858                               && (valueno = true_regnum (valtry)) >= 0)))
6859                   || (goal_const && (tem = find_reg_note (p, REG_EQUIV,
6860                                                           NULL_RTX))
6861                       && REG_P (SET_DEST (pat))
6862                       && GET_CODE (XEXP (tem, 0)) == CONST_DOUBLE
6863                       && SCALAR_FLOAT_MODE_P (GET_MODE (XEXP (tem, 0)))
6864                       && CONST_INT_P (goal)
6865                       && 0 != (goaltry = operand_subword (XEXP (tem, 0), 1, 0,
6866                                                           VOIDmode))
6867                       && rtx_equal_p (goal, goaltry)
6868                       && (valtry
6869                           = operand_subword (SET_DEST (pat), 1, 0, VOIDmode))
6870                       && (valueno = true_regnum (valtry)) >= 0)))
6871             {
6872               if (other >= 0)
6873                 {
6874                   if (valueno != other)
6875                     continue;
6876                 }
6877               else if ((unsigned) valueno >= FIRST_PSEUDO_REGISTER)
6878                 continue;
6879               else if (!in_hard_reg_set_p (reg_class_contents[(int) rclass],
6880                                           mode, valueno))
6881                 continue;
6882               value = valtry;
6883               where = p;
6884               break;
6885             }
6886         }
6887     }
6888
6889   /* We found a previous insn copying GOAL into a suitable other reg VALUE
6890      (or copying VALUE into GOAL, if GOAL is also a register).
6891      Now verify that VALUE is really valid.  */
6892
6893   /* VALUENO is the register number of VALUE; a hard register.  */
6894
6895   /* Don't try to re-use something that is killed in this insn.  We want
6896      to be able to trust REG_UNUSED notes.  */
6897   if (REG_NOTES (where) != 0 && find_reg_note (where, REG_UNUSED, value))
6898     return 0;
6899
6900   /* If we propose to get the value from the stack pointer or if GOAL is
6901      a MEM based on the stack pointer, we need a stable SP.  */
6902   if (valueno == STACK_POINTER_REGNUM || regno == STACK_POINTER_REGNUM
6903       || (goal_mem && reg_overlap_mentioned_for_reload_p (stack_pointer_rtx,
6904                                                           goal)))
6905     need_stable_sp = 1;
6906
6907   /* Reject VALUE if the copy-insn moved the wrong sort of datum.  */
6908   if (GET_MODE (value) != mode)
6909     return 0;
6910
6911   /* Reject VALUE if it was loaded from GOAL
6912      and is also a register that appears in the address of GOAL.  */
6913
6914   if (goal_mem && value == SET_DEST (single_set (where))
6915       && refers_to_regno_for_reload_p (valueno, end_hard_regno (mode, valueno),
6916                                        goal, (rtx*) 0))
6917     return 0;
6918
6919   /* Reject registers that overlap GOAL.  */
6920
6921   if (regno >= 0 && regno < FIRST_PSEUDO_REGISTER)
6922     nregs = hard_regno_nregs[regno][mode];
6923   else
6924     nregs = 1;
6925   valuenregs = hard_regno_nregs[valueno][mode];
6926
6927   if (!goal_mem && !goal_const
6928       && regno + nregs > valueno && regno < valueno + valuenregs)
6929     return 0;
6930
6931   /* Reject VALUE if it is one of the regs reserved for reloads.
6932      Reload1 knows how to reuse them anyway, and it would get
6933      confused if we allocated one without its knowledge.
6934      (Now that insns introduced by reload are ignored above,
6935      this case shouldn't happen, but I'm not positive.)  */
6936
6937   if (reload_reg_p != 0 && reload_reg_p != (short *) (HOST_WIDE_INT) 1)
6938     {
6939       int i;
6940       for (i = 0; i < valuenregs; ++i)
6941         if (reload_reg_p[valueno + i] >= 0)
6942           return 0;
6943     }
6944
6945   /* Reject VALUE if it is a register being used for an input reload
6946      even if it is not one of those reserved.  */
6947
6948   if (reload_reg_p != 0)
6949     {
6950       int i;
6951       for (i = 0; i < n_reloads; i++)
6952         if (rld[i].reg_rtx != 0 && rld[i].in)
6953           {
6954             int regno1 = REGNO (rld[i].reg_rtx);
6955             int nregs1 = hard_regno_nregs[regno1]
6956                                          [GET_MODE (rld[i].reg_rtx)];
6957             if (regno1 < valueno + valuenregs
6958                 && regno1 + nregs1 > valueno)
6959               return 0;
6960           }
6961     }
6962
6963   if (goal_mem)
6964     /* We must treat frame pointer as varying here,
6965        since it can vary--in a nonlocal goto as generated by expand_goto.  */
6966     goal_mem_addr_varies = !CONSTANT_ADDRESS_P (XEXP (goal, 0));
6967
6968   /* Now verify that the values of GOAL and VALUE remain unaltered
6969      until INSN is reached.  */
6970
6971   p = insn;
6972   while (1)
6973     {
6974       p = PREV_INSN (p);
6975       if (p == where)
6976         return value;
6977
6978       /* Don't trust the conversion past a function call
6979          if either of the two is in a call-clobbered register, or memory.  */
6980       if (CALL_P (p))
6981         {
6982           int i;
6983
6984           if (goal_mem || need_stable_sp)
6985             return 0;
6986
6987           if (regno >= 0 && regno < FIRST_PSEUDO_REGISTER)
6988             for (i = 0; i < nregs; ++i)
6989               if (call_used_regs[regno + i]
6990                   || HARD_REGNO_CALL_PART_CLOBBERED (regno + i, mode))
6991                 return 0;
6992
6993           if (valueno >= 0 && valueno < FIRST_PSEUDO_REGISTER)
6994             for (i = 0; i < valuenregs; ++i)
6995               if (call_used_regs[valueno + i]
6996                   || HARD_REGNO_CALL_PART_CLOBBERED (valueno + i, mode))
6997                 return 0;
6998         }
6999
7000       if (INSN_P (p))
7001         {
7002           pat = PATTERN (p);
7003
7004           /* Watch out for unspec_volatile, and volatile asms.  */
7005           if (volatile_insn_p (pat))
7006             return 0;
7007
7008           /* If this insn P stores in either GOAL or VALUE, return 0.
7009              If GOAL is a memory ref and this insn writes memory, return 0.
7010              If GOAL is a memory ref and its address is not constant,
7011              and this insn P changes a register used in GOAL, return 0.  */
7012
7013           if (GET_CODE (pat) == COND_EXEC)
7014             pat = COND_EXEC_CODE (pat);
7015           if (GET_CODE (pat) == SET || GET_CODE (pat) == CLOBBER)
7016             {
7017               rtx dest = SET_DEST (pat);
7018               while (GET_CODE (dest) == SUBREG
7019                      || GET_CODE (dest) == ZERO_EXTRACT
7020                      || GET_CODE (dest) == STRICT_LOW_PART)
7021                 dest = XEXP (dest, 0);
7022               if (REG_P (dest))
7023                 {
7024                   int xregno = REGNO (dest);
7025                   int xnregs;
7026                   if (REGNO (dest) < FIRST_PSEUDO_REGISTER)
7027                     xnregs = hard_regno_nregs[xregno][GET_MODE (dest)];
7028                   else
7029                     xnregs = 1;
7030                   if (xregno < regno + nregs && xregno + xnregs > regno)
7031                     return 0;
7032                   if (xregno < valueno + valuenregs
7033                       && xregno + xnregs > valueno)
7034                     return 0;
7035                   if (goal_mem_addr_varies
7036                       && reg_overlap_mentioned_for_reload_p (dest, goal))
7037                     return 0;
7038                   if (xregno == STACK_POINTER_REGNUM && need_stable_sp)
7039                     return 0;
7040                 }
7041               else if (goal_mem && MEM_P (dest)
7042                        && ! push_operand (dest, GET_MODE (dest)))
7043                 return 0;
7044               else if (MEM_P (dest) && regno >= FIRST_PSEUDO_REGISTER
7045                        && reg_equiv_memory_loc[regno] != 0)
7046                 return 0;
7047               else if (need_stable_sp && push_operand (dest, GET_MODE (dest)))
7048                 return 0;
7049             }
7050           else if (GET_CODE (pat) == PARALLEL)
7051             {
7052               int i;
7053               for (i = XVECLEN (pat, 0) - 1; i >= 0; i--)
7054                 {
7055                   rtx v1 = XVECEXP (pat, 0, i);
7056                   if (GET_CODE (v1) == COND_EXEC)
7057                     v1 = COND_EXEC_CODE (v1);
7058                   if (GET_CODE (v1) == SET || GET_CODE (v1) == CLOBBER)
7059                     {
7060                       rtx dest = SET_DEST (v1);
7061                       while (GET_CODE (dest) == SUBREG
7062                              || GET_CODE (dest) == ZERO_EXTRACT
7063                              || GET_CODE (dest) == STRICT_LOW_PART)
7064                         dest = XEXP (dest, 0);
7065                       if (REG_P (dest))
7066                         {
7067                           int xregno = REGNO (dest);
7068                           int xnregs;
7069                           if (REGNO (dest) < FIRST_PSEUDO_REGISTER)
7070                             xnregs = hard_regno_nregs[xregno][GET_MODE (dest)];
7071                           else
7072                             xnregs = 1;
7073                           if (xregno < regno + nregs
7074                               && xregno + xnregs > regno)
7075                             return 0;
7076                           if (xregno < valueno + valuenregs
7077                               && xregno + xnregs > valueno)
7078                             return 0;
7079                           if (goal_mem_addr_varies
7080                               && reg_overlap_mentioned_for_reload_p (dest,
7081                                                                      goal))
7082                             return 0;
7083                           if (xregno == STACK_POINTER_REGNUM && need_stable_sp)
7084                             return 0;
7085                         }
7086                       else if (goal_mem && MEM_P (dest)
7087                                && ! push_operand (dest, GET_MODE (dest)))
7088                         return 0;
7089                       else if (MEM_P (dest) && regno >= FIRST_PSEUDO_REGISTER
7090                                && reg_equiv_memory_loc[regno] != 0)
7091                         return 0;
7092                       else if (need_stable_sp
7093                                && push_operand (dest, GET_MODE (dest)))
7094                         return 0;
7095                     }
7096                 }
7097             }
7098
7099           if (CALL_P (p) && CALL_INSN_FUNCTION_USAGE (p))
7100             {
7101               rtx link;
7102
7103               for (link = CALL_INSN_FUNCTION_USAGE (p); XEXP (link, 1) != 0;
7104                    link = XEXP (link, 1))
7105                 {
7106                   pat = XEXP (link, 0);
7107                   if (GET_CODE (pat) == CLOBBER)
7108                     {
7109                       rtx dest = SET_DEST (pat);
7110
7111                       if (REG_P (dest))
7112                         {
7113                           int xregno = REGNO (dest);
7114                           int xnregs
7115                             = hard_regno_nregs[xregno][GET_MODE (dest)];
7116
7117                           if (xregno < regno + nregs
7118                               && xregno + xnregs > regno)
7119                             return 0;
7120                           else if (xregno < valueno + valuenregs
7121                                    && xregno + xnregs > valueno)
7122                             return 0;
7123                           else if (goal_mem_addr_varies
7124                                    && reg_overlap_mentioned_for_reload_p (dest,
7125                                                                      goal))
7126                             return 0;
7127                         }
7128
7129                       else if (goal_mem && MEM_P (dest)
7130                                && ! push_operand (dest, GET_MODE (dest)))
7131                         return 0;
7132                       else if (need_stable_sp
7133                                && push_operand (dest, GET_MODE (dest)))
7134                         return 0;
7135                     }
7136                 }
7137             }
7138
7139 #ifdef AUTO_INC_DEC
7140           /* If this insn auto-increments or auto-decrements
7141              either regno or valueno, return 0 now.
7142              If GOAL is a memory ref and its address is not constant,
7143              and this insn P increments a register used in GOAL, return 0.  */
7144           {
7145             rtx link;
7146
7147             for (link = REG_NOTES (p); link; link = XEXP (link, 1))
7148               if (REG_NOTE_KIND (link) == REG_INC
7149                   && REG_P (XEXP (link, 0)))
7150                 {
7151                   int incno = REGNO (XEXP (link, 0));
7152                   if (incno < regno + nregs && incno >= regno)
7153                     return 0;
7154                   if (incno < valueno + valuenregs && incno >= valueno)
7155                     return 0;
7156                   if (goal_mem_addr_varies
7157                       && reg_overlap_mentioned_for_reload_p (XEXP (link, 0),
7158                                                              goal))
7159                     return 0;
7160                 }
7161           }
7162 #endif
7163         }
7164     }
7165 }
7166 \f
7167 /* Find a place where INCED appears in an increment or decrement operator
7168    within X, and return the amount INCED is incremented or decremented by.
7169    The value is always positive.  */
7170
7171 static int
7172 find_inc_amount (rtx x, rtx inced)
7173 {
7174   enum rtx_code code = GET_CODE (x);
7175   const char *fmt;
7176   int i;
7177
7178   if (code == MEM)
7179     {
7180       rtx addr = XEXP (x, 0);
7181       if ((GET_CODE (addr) == PRE_DEC
7182            || GET_CODE (addr) == POST_DEC
7183            || GET_CODE (addr) == PRE_INC
7184            || GET_CODE (addr) == POST_INC)
7185           && XEXP (addr, 0) == inced)
7186         return GET_MODE_SIZE (GET_MODE (x));
7187       else if ((GET_CODE (addr) == PRE_MODIFY
7188                 || GET_CODE (addr) == POST_MODIFY)
7189                && GET_CODE (XEXP (addr, 1)) == PLUS
7190                && XEXP (addr, 0) == XEXP (XEXP (addr, 1), 0)
7191                && XEXP (addr, 0) == inced
7192                && CONST_INT_P (XEXP (XEXP (addr, 1), 1)))
7193         {
7194           i = INTVAL (XEXP (XEXP (addr, 1), 1));
7195           return i < 0 ? -i : i;
7196         }
7197     }
7198
7199   fmt = GET_RTX_FORMAT (code);
7200   for (i = GET_RTX_LENGTH (code) - 1; i >= 0; i--)
7201     {
7202       if (fmt[i] == 'e')
7203         {
7204           int tem = find_inc_amount (XEXP (x, i), inced);
7205           if (tem != 0)
7206             return tem;
7207         }
7208       if (fmt[i] == 'E')
7209         {
7210           int j;
7211           for (j = XVECLEN (x, i) - 1; j >= 0; j--)
7212             {
7213               int tem = find_inc_amount (XVECEXP (x, i, j), inced);
7214               if (tem != 0)
7215                 return tem;
7216             }
7217         }
7218     }
7219
7220   return 0;
7221 }
7222 \f
7223 /* Return 1 if registers from REGNO to ENDREGNO are the subjects of a
7224    REG_INC note in insn INSN.  REGNO must refer to a hard register.  */
7225
7226 #ifdef AUTO_INC_DEC
7227 static int
7228 reg_inc_found_and_valid_p (unsigned int regno, unsigned int endregno,
7229                            rtx insn)
7230 {
7231   rtx link;
7232
7233   gcc_assert (insn);
7234
7235   if (! INSN_P (insn))
7236     return 0;
7237
7238   for (link = REG_NOTES (insn); link; link = XEXP (link, 1))
7239     if (REG_NOTE_KIND (link) == REG_INC)
7240       {
7241         unsigned int test = (int) REGNO (XEXP (link, 0));
7242         if (test >= regno && test < endregno)
7243           return 1;
7244       }
7245   return 0;
7246 }
7247 #else
7248
7249 #define reg_inc_found_and_valid_p(regno,endregno,insn) 0
7250
7251 #endif
7252
7253 /* Return 1 if register REGNO is the subject of a clobber in insn INSN.
7254    If SETS is 1, also consider SETs.  If SETS is 2, enable checking
7255    REG_INC.  REGNO must refer to a hard register.  */
7256
7257 int
7258 regno_clobbered_p (unsigned int regno, rtx insn, enum machine_mode mode,
7259                    int sets)
7260 {
7261   unsigned int nregs, endregno;
7262
7263   /* regno must be a hard register.  */
7264   gcc_assert (regno < FIRST_PSEUDO_REGISTER);
7265
7266   nregs = hard_regno_nregs[regno][mode];
7267   endregno = regno + nregs;
7268
7269   if ((GET_CODE (PATTERN (insn)) == CLOBBER
7270        || (sets == 1 && GET_CODE (PATTERN (insn)) == SET))
7271       && REG_P (XEXP (PATTERN (insn), 0)))
7272     {
7273       unsigned int test = REGNO (XEXP (PATTERN (insn), 0));
7274
7275       return test >= regno && test < endregno;
7276     }
7277
7278   if (sets == 2 && reg_inc_found_and_valid_p (regno, endregno, insn))
7279     return 1;
7280
7281   if (GET_CODE (PATTERN (insn)) == PARALLEL)
7282     {
7283       int i = XVECLEN (PATTERN (insn), 0) - 1;
7284
7285       for (; i >= 0; i--)
7286         {
7287           rtx elt = XVECEXP (PATTERN (insn), 0, i);
7288           if ((GET_CODE (elt) == CLOBBER
7289                || (sets == 1 && GET_CODE (PATTERN (insn)) == SET))
7290               && REG_P (XEXP (elt, 0)))
7291             {
7292               unsigned int test = REGNO (XEXP (elt, 0));
7293
7294               if (test >= regno && test < endregno)
7295                 return 1;
7296             }
7297           if (sets == 2
7298               && reg_inc_found_and_valid_p (regno, endregno, elt))
7299             return 1;
7300         }
7301     }
7302
7303   return 0;
7304 }
7305
7306 /* Find the low part, with mode MODE, of a hard regno RELOADREG.  */
7307 rtx
7308 reload_adjust_reg_for_mode (rtx reloadreg, enum machine_mode mode)
7309 {
7310   int regno;
7311
7312   if (GET_MODE (reloadreg) == mode)
7313     return reloadreg;
7314
7315   regno = REGNO (reloadreg);
7316
7317   if (WORDS_BIG_ENDIAN)
7318     regno += (int) hard_regno_nregs[regno][GET_MODE (reloadreg)]
7319       - (int) hard_regno_nregs[regno][mode];
7320
7321   return gen_rtx_REG (mode, regno);
7322 }
7323
7324 static const char *const reload_when_needed_name[] =
7325 {
7326   "RELOAD_FOR_INPUT",
7327   "RELOAD_FOR_OUTPUT",
7328   "RELOAD_FOR_INSN",
7329   "RELOAD_FOR_INPUT_ADDRESS",
7330   "RELOAD_FOR_INPADDR_ADDRESS",
7331   "RELOAD_FOR_OUTPUT_ADDRESS",
7332   "RELOAD_FOR_OUTADDR_ADDRESS",
7333   "RELOAD_FOR_OPERAND_ADDRESS",
7334   "RELOAD_FOR_OPADDR_ADDR",
7335   "RELOAD_OTHER",
7336   "RELOAD_FOR_OTHER_ADDRESS"
7337 };
7338
7339 /* These functions are used to print the variables set by 'find_reloads' */
7340
7341 DEBUG_FUNCTION void
7342 debug_reload_to_stream (FILE *f)
7343 {
7344   int r;
7345   const char *prefix;
7346
7347   if (! f)
7348     f = stderr;
7349   for (r = 0; r < n_reloads; r++)
7350     {
7351       fprintf (f, "Reload %d: ", r);
7352
7353       if (rld[r].in != 0)
7354         {
7355           fprintf (f, "reload_in (%s) = ",
7356                    GET_MODE_NAME (rld[r].inmode));
7357           print_inline_rtx (f, rld[r].in, 24);
7358           fprintf (f, "\n\t");
7359         }
7360
7361       if (rld[r].out != 0)
7362         {
7363           fprintf (f, "reload_out (%s) = ",
7364                    GET_MODE_NAME (rld[r].outmode));
7365           print_inline_rtx (f, rld[r].out, 24);
7366           fprintf (f, "\n\t");
7367         }
7368
7369       fprintf (f, "%s, ", reg_class_names[(int) rld[r].rclass]);
7370
7371       fprintf (f, "%s (opnum = %d)",
7372                reload_when_needed_name[(int) rld[r].when_needed],
7373                rld[r].opnum);
7374
7375       if (rld[r].optional)
7376         fprintf (f, ", optional");
7377
7378       if (rld[r].nongroup)
7379         fprintf (f, ", nongroup");
7380
7381       if (rld[r].inc != 0)
7382         fprintf (f, ", inc by %d", rld[r].inc);
7383
7384       if (rld[r].nocombine)
7385         fprintf (f, ", can't combine");
7386
7387       if (rld[r].secondary_p)
7388         fprintf (f, ", secondary_reload_p");
7389
7390       if (rld[r].in_reg != 0)
7391         {
7392           fprintf (f, "\n\treload_in_reg: ");
7393           print_inline_rtx (f, rld[r].in_reg, 24);
7394         }
7395
7396       if (rld[r].out_reg != 0)
7397         {
7398           fprintf (f, "\n\treload_out_reg: ");
7399           print_inline_rtx (f, rld[r].out_reg, 24);
7400         }
7401
7402       if (rld[r].reg_rtx != 0)
7403         {
7404           fprintf (f, "\n\treload_reg_rtx: ");
7405           print_inline_rtx (f, rld[r].reg_rtx, 24);
7406         }
7407
7408       prefix = "\n\t";
7409       if (rld[r].secondary_in_reload != -1)
7410         {
7411           fprintf (f, "%ssecondary_in_reload = %d",
7412                    prefix, rld[r].secondary_in_reload);
7413           prefix = ", ";
7414         }
7415
7416       if (rld[r].secondary_out_reload != -1)
7417         fprintf (f, "%ssecondary_out_reload = %d\n",
7418                  prefix, rld[r].secondary_out_reload);
7419
7420       prefix = "\n\t";
7421       if (rld[r].secondary_in_icode != CODE_FOR_nothing)
7422         {
7423           fprintf (f, "%ssecondary_in_icode = %s", prefix,
7424                    insn_data[rld[r].secondary_in_icode].name);
7425           prefix = ", ";
7426         }
7427
7428       if (rld[r].secondary_out_icode != CODE_FOR_nothing)
7429         fprintf (f, "%ssecondary_out_icode = %s", prefix,
7430                  insn_data[rld[r].secondary_out_icode].name);
7431
7432       fprintf (f, "\n");
7433     }
7434 }
7435
7436 DEBUG_FUNCTION void
7437 debug_reload (void)
7438 {
7439   debug_reload_to_stream (stderr);
7440 }