OSDN Git Service

Fixup whitespaces
[pf3gnuchains/gcc-fork.git] / gcc / reload.c
1 /* Search an insn for pseudo regs that must be in hard regs and are not.
2    Copyright (C) 1987, 1988, 1989, 1992, 1993, 1994, 1995, 1996, 1997, 1998,
3    1999, 2000, 2001, 2002, 2003, 2004, 2005, 2006  Free Software Foundation,
4    Inc.
5
6 This file is part of GCC.
7
8 GCC is free software; you can redistribute it and/or modify it under
9 the terms of the GNU General Public License as published by the Free
10 Software Foundation; either version 2, or (at your option) any later
11 version.
12
13 GCC is distributed in the hope that it will be useful, but WITHOUT ANY
14 WARRANTY; without even the implied warranty of MERCHANTABILITY or
15 FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License
16 for more details.
17
18 You should have received a copy of the GNU General Public License
19 along with GCC; see the file COPYING.  If not, write to the Free
20 Software Foundation, 51 Franklin Street, Fifth Floor, Boston, MA
21 02110-1301, USA.  */
22
23 /* This file contains subroutines used only from the file reload1.c.
24    It knows how to scan one insn for operands and values
25    that need to be copied into registers to make valid code.
26    It also finds other operands and values which are valid
27    but for which equivalent values in registers exist and
28    ought to be used instead.
29
30    Before processing the first insn of the function, call `init_reload'.
31    init_reload actually has to be called earlier anyway.
32
33    To scan an insn, call `find_reloads'.  This does two things:
34    1. sets up tables describing which values must be reloaded
35    for this insn, and what kind of hard regs they must be reloaded into;
36    2. optionally record the locations where those values appear in
37    the data, so they can be replaced properly later.
38    This is done only if the second arg to `find_reloads' is nonzero.
39
40    The third arg to `find_reloads' specifies the number of levels
41    of indirect addressing supported by the machine.  If it is zero,
42    indirect addressing is not valid.  If it is one, (MEM (REG n))
43    is valid even if (REG n) did not get a hard register; if it is two,
44    (MEM (MEM (REG n))) is also valid even if (REG n) did not get a
45    hard register, and similarly for higher values.
46
47    Then you must choose the hard regs to reload those pseudo regs into,
48    and generate appropriate load insns before this insn and perhaps
49    also store insns after this insn.  Set up the array `reload_reg_rtx'
50    to contain the REG rtx's for the registers you used.  In some
51    cases `find_reloads' will return a nonzero value in `reload_reg_rtx'
52    for certain reloads.  Then that tells you which register to use,
53    so you do not need to allocate one.  But you still do need to add extra
54    instructions to copy the value into and out of that register.
55
56    Finally you must call `subst_reloads' to substitute the reload reg rtx's
57    into the locations already recorded.
58
59 NOTE SIDE EFFECTS:
60
61    find_reloads can alter the operands of the instruction it is called on.
62
63    1. Two operands of any sort may be interchanged, if they are in a
64    commutative instruction.
65    This happens only if find_reloads thinks the instruction will compile
66    better that way.
67
68    2. Pseudo-registers that are equivalent to constants are replaced
69    with those constants if they are not in hard registers.
70
71 1 happens every time find_reloads is called.
72 2 happens only when REPLACE is 1, which is only when
73 actually doing the reloads, not when just counting them.
74
75 Using a reload register for several reloads in one insn:
76
77 When an insn has reloads, it is considered as having three parts:
78 the input reloads, the insn itself after reloading, and the output reloads.
79 Reloads of values used in memory addresses are often needed for only one part.
80
81 When this is so, reload_when_needed records which part needs the reload.
82 Two reloads for different parts of the insn can share the same reload
83 register.
84
85 When a reload is used for addresses in multiple parts, or when it is
86 an ordinary operand, it is classified as RELOAD_OTHER, and cannot share
87 a register with any other reload.  */
88
89 #define REG_OK_STRICT
90
91 #include "config.h"
92 #include "system.h"
93 #include "coretypes.h"
94 #include "tm.h"
95 #include "rtl.h"
96 #include "tm_p.h"
97 #include "insn-config.h"
98 #include "expr.h"
99 #include "optabs.h"
100 #include "recog.h"
101 #include "reload.h"
102 #include "regs.h"
103 #include "addresses.h"
104 #include "hard-reg-set.h"
105 #include "flags.h"
106 #include "real.h"
107 #include "output.h"
108 #include "function.h"
109 #include "toplev.h"
110 #include "params.h"
111 #include "target.h"
112
113 /* True if X is a constant that can be forced into the constant pool.  */
114 #define CONST_POOL_OK_P(X)                      \
115   (CONSTANT_P (X)                               \
116    && GET_CODE (X) != HIGH                      \
117    && !targetm.cannot_force_const_mem (X))
118
119 /* True if C is a non-empty register class that has too few registers
120    to be safely used as a reload target class.  */
121 #define SMALL_REGISTER_CLASS_P(C) \
122   (reg_class_size [(C)] == 1 \
123    || (reg_class_size [(C)] >= 1 && CLASS_LIKELY_SPILLED_P (C)))
124
125 \f
126 /* All reloads of the current insn are recorded here.  See reload.h for
127    comments.  */
128 int n_reloads;
129 struct reload rld[MAX_RELOADS];
130
131 /* All the "earlyclobber" operands of the current insn
132    are recorded here.  */
133 int n_earlyclobbers;
134 rtx reload_earlyclobbers[MAX_RECOG_OPERANDS];
135
136 int reload_n_operands;
137
138 /* Replacing reloads.
139
140    If `replace_reloads' is nonzero, then as each reload is recorded
141    an entry is made for it in the table `replacements'.
142    Then later `subst_reloads' can look through that table and
143    perform all the replacements needed.  */
144
145 /* Nonzero means record the places to replace.  */
146 static int replace_reloads;
147
148 /* Each replacement is recorded with a structure like this.  */
149 struct replacement
150 {
151   rtx *where;                   /* Location to store in */
152   rtx *subreg_loc;              /* Location of SUBREG if WHERE is inside
153                                    a SUBREG; 0 otherwise.  */
154   int what;                     /* which reload this is for */
155   enum machine_mode mode;       /* mode it must have */
156 };
157
158 static struct replacement replacements[MAX_RECOG_OPERANDS * ((MAX_REGS_PER_ADDRESS * 2) + 1)];
159
160 /* Number of replacements currently recorded.  */
161 static int n_replacements;
162
163 /* Used to track what is modified by an operand.  */
164 struct decomposition
165 {
166   int reg_flag;         /* Nonzero if referencing a register.  */
167   int safe;             /* Nonzero if this can't conflict with anything.  */
168   rtx base;             /* Base address for MEM.  */
169   HOST_WIDE_INT start;  /* Starting offset or register number.  */
170   HOST_WIDE_INT end;    /* Ending offset or register number.  */
171 };
172
173 #ifdef SECONDARY_MEMORY_NEEDED
174
175 /* Save MEMs needed to copy from one class of registers to another.  One MEM
176    is used per mode, but normally only one or two modes are ever used.
177
178    We keep two versions, before and after register elimination.  The one
179    after register elimination is record separately for each operand.  This
180    is done in case the address is not valid to be sure that we separately
181    reload each.  */
182
183 static rtx secondary_memlocs[NUM_MACHINE_MODES];
184 static rtx secondary_memlocs_elim[NUM_MACHINE_MODES][MAX_RECOG_OPERANDS];
185 static int secondary_memlocs_elim_used = 0;
186 #endif
187
188 /* The instruction we are doing reloads for;
189    so we can test whether a register dies in it.  */
190 static rtx this_insn;
191
192 /* Nonzero if this instruction is a user-specified asm with operands.  */
193 static int this_insn_is_asm;
194
195 /* If hard_regs_live_known is nonzero,
196    we can tell which hard regs are currently live,
197    at least enough to succeed in choosing dummy reloads.  */
198 static int hard_regs_live_known;
199
200 /* Indexed by hard reg number,
201    element is nonnegative if hard reg has been spilled.
202    This vector is passed to `find_reloads' as an argument
203    and is not changed here.  */
204 static short *static_reload_reg_p;
205
206 /* Set to 1 in subst_reg_equivs if it changes anything.  */
207 static int subst_reg_equivs_changed;
208
209 /* On return from push_reload, holds the reload-number for the OUT
210    operand, which can be different for that from the input operand.  */
211 static int output_reloadnum;
212
213   /* Compare two RTX's.  */
214 #define MATCHES(x, y) \
215  (x == y || (x != 0 && (REG_P (x)                               \
216                         ? REG_P (y) && REGNO (x) == REGNO (y)   \
217                         : rtx_equal_p (x, y) && ! side_effects_p (x))))
218
219   /* Indicates if two reloads purposes are for similar enough things that we
220      can merge their reloads.  */
221 #define MERGABLE_RELOADS(when1, when2, op1, op2) \
222   ((when1) == RELOAD_OTHER || (when2) == RELOAD_OTHER   \
223    || ((when1) == (when2) && (op1) == (op2))            \
224    || ((when1) == RELOAD_FOR_INPUT && (when2) == RELOAD_FOR_INPUT) \
225    || ((when1) == RELOAD_FOR_OPERAND_ADDRESS            \
226        && (when2) == RELOAD_FOR_OPERAND_ADDRESS)        \
227    || ((when1) == RELOAD_FOR_OTHER_ADDRESS              \
228        && (when2) == RELOAD_FOR_OTHER_ADDRESS))
229
230   /* Nonzero if these two reload purposes produce RELOAD_OTHER when merged.  */
231 #define MERGE_TO_OTHER(when1, when2, op1, op2) \
232   ((when1) != (when2)                                   \
233    || ! ((op1) == (op2)                                 \
234          || (when1) == RELOAD_FOR_INPUT                 \
235          || (when1) == RELOAD_FOR_OPERAND_ADDRESS       \
236          || (when1) == RELOAD_FOR_OTHER_ADDRESS))
237
238   /* If we are going to reload an address, compute the reload type to
239      use.  */
240 #define ADDR_TYPE(type)                                 \
241   ((type) == RELOAD_FOR_INPUT_ADDRESS                   \
242    ? RELOAD_FOR_INPADDR_ADDRESS                         \
243    : ((type) == RELOAD_FOR_OUTPUT_ADDRESS               \
244       ? RELOAD_FOR_OUTADDR_ADDRESS                      \
245       : (type)))
246
247 static int push_secondary_reload (int, rtx, int, int, enum reg_class,
248                                   enum machine_mode, enum reload_type,
249                                   enum insn_code *, secondary_reload_info *);
250 static enum reg_class find_valid_class (enum machine_mode, enum machine_mode,
251                                         int, unsigned int);
252 static int reload_inner_reg_of_subreg (rtx, enum machine_mode, int);
253 static void push_replacement (rtx *, int, enum machine_mode);
254 static void dup_replacements (rtx *, rtx *);
255 static void combine_reloads (void);
256 static int find_reusable_reload (rtx *, rtx, enum reg_class,
257                                  enum reload_type, int, int);
258 static rtx find_dummy_reload (rtx, rtx, rtx *, rtx *, enum machine_mode,
259                               enum machine_mode, enum reg_class, int, int);
260 static int hard_reg_set_here_p (unsigned int, unsigned int, rtx);
261 static struct decomposition decompose (rtx);
262 static int immune_p (rtx, rtx, struct decomposition);
263 static int alternative_allows_memconst (const char *, int);
264 static rtx find_reloads_toplev (rtx, int, enum reload_type, int, int, rtx,
265                                 int *);
266 static rtx make_memloc (rtx, int);
267 static int maybe_memory_address_p (enum machine_mode, rtx, rtx *);
268 static int find_reloads_address (enum machine_mode, rtx *, rtx, rtx *,
269                                  int, enum reload_type, int, rtx);
270 static rtx subst_reg_equivs (rtx, rtx);
271 static rtx subst_indexed_address (rtx);
272 static void update_auto_inc_notes (rtx, int, int);
273 static int find_reloads_address_1 (enum machine_mode, rtx, int,
274                                    enum rtx_code, enum rtx_code, rtx *,
275                                    int, enum reload_type,int, rtx);
276 static void find_reloads_address_part (rtx, rtx *, enum reg_class,
277                                        enum machine_mode, int,
278                                        enum reload_type, int);
279 static rtx find_reloads_subreg_address (rtx, int, int, enum reload_type,
280                                         int, rtx);
281 static void copy_replacements_1 (rtx *, rtx *, int);
282 static int find_inc_amount (rtx, rtx);
283 static int refers_to_mem_for_reload_p (rtx);
284 static int refers_to_regno_for_reload_p (unsigned int, unsigned int,
285                                          rtx, rtx *);
286 \f
287 /* Determine if any secondary reloads are needed for loading (if IN_P is
288    nonzero) or storing (if IN_P is zero) X to or from a reload register of
289    register class RELOAD_CLASS in mode RELOAD_MODE.  If secondary reloads
290    are needed, push them.
291
292    Return the reload number of the secondary reload we made, or -1 if
293    we didn't need one.  *PICODE is set to the insn_code to use if we do
294    need a secondary reload.  */
295
296 static int
297 push_secondary_reload (int in_p, rtx x, int opnum, int optional,
298                        enum reg_class reload_class,
299                        enum machine_mode reload_mode, enum reload_type type,
300                        enum insn_code *picode, secondary_reload_info *prev_sri)
301 {
302   enum reg_class class = NO_REGS;
303   enum reg_class scratch_class;
304   enum machine_mode mode = reload_mode;
305   enum insn_code icode = CODE_FOR_nothing;
306   enum insn_code t_icode = CODE_FOR_nothing;
307   enum reload_type secondary_type;
308   int s_reload, t_reload = -1;
309   const char *scratch_constraint;
310   char letter;
311   secondary_reload_info sri;
312
313   if (type == RELOAD_FOR_INPUT_ADDRESS
314       || type == RELOAD_FOR_OUTPUT_ADDRESS
315       || type == RELOAD_FOR_INPADDR_ADDRESS
316       || type == RELOAD_FOR_OUTADDR_ADDRESS)
317     secondary_type = type;
318   else
319     secondary_type = in_p ? RELOAD_FOR_INPUT_ADDRESS : RELOAD_FOR_OUTPUT_ADDRESS;
320
321   *picode = CODE_FOR_nothing;
322
323   /* If X is a paradoxical SUBREG, use the inner value to determine both the
324      mode and object being reloaded.  */
325   if (GET_CODE (x) == SUBREG
326       && (GET_MODE_SIZE (GET_MODE (x))
327           > GET_MODE_SIZE (GET_MODE (SUBREG_REG (x)))))
328     {
329       x = SUBREG_REG (x);
330       reload_mode = GET_MODE (x);
331     }
332
333   /* If X is a pseudo-register that has an equivalent MEM (actually, if it
334      is still a pseudo-register by now, it *must* have an equivalent MEM
335      but we don't want to assume that), use that equivalent when seeing if
336      a secondary reload is needed since whether or not a reload is needed
337      might be sensitive to the form of the MEM.  */
338
339   if (REG_P (x) && REGNO (x) >= FIRST_PSEUDO_REGISTER
340       && reg_equiv_mem[REGNO (x)] != 0)
341     x = reg_equiv_mem[REGNO (x)];
342
343   sri.icode = CODE_FOR_nothing;
344   sri.prev_sri = prev_sri;
345   class = targetm.secondary_reload (in_p, x, reload_class, reload_mode, &sri);
346   icode = sri.icode;
347
348   /* If we don't need any secondary registers, done.  */
349   if (class == NO_REGS && icode == CODE_FOR_nothing)
350     return -1;
351
352   if (class != NO_REGS)
353     t_reload = push_secondary_reload (in_p, x, opnum, optional, class,
354                                       reload_mode, type, &t_icode, &sri);
355
356   /* If we will be using an insn, the secondary reload is for a
357      scratch register.  */
358
359   if (icode != CODE_FOR_nothing)
360     {
361       /* If IN_P is nonzero, the reload register will be the output in
362          operand 0.  If IN_P is zero, the reload register will be the input
363          in operand 1.  Outputs should have an initial "=", which we must
364          skip.  */
365
366       /* ??? It would be useful to be able to handle only two, or more than
367          three, operands, but for now we can only handle the case of having
368          exactly three: output, input and one temp/scratch.  */
369       gcc_assert (insn_data[(int) icode].n_operands == 3);
370
371       /* ??? We currently have no way to represent a reload that needs
372          an icode to reload from an intermediate tertiary reload register.
373          We should probably have a new field in struct reload to tag a
374          chain of scratch operand reloads onto.   */
375       gcc_assert (class == NO_REGS);
376
377       scratch_constraint = insn_data[(int) icode].operand[2].constraint;
378       gcc_assert (*scratch_constraint == '=');
379       scratch_constraint++;
380       if (*scratch_constraint == '&')
381         scratch_constraint++;
382       letter = *scratch_constraint;
383       scratch_class = (letter == 'r' ? GENERAL_REGS
384                        : REG_CLASS_FROM_CONSTRAINT ((unsigned char) letter,
385                                                    scratch_constraint));
386
387       class = scratch_class;
388       mode = insn_data[(int) icode].operand[2].mode;
389     }
390
391   /* This case isn't valid, so fail.  Reload is allowed to use the same
392      register for RELOAD_FOR_INPUT_ADDRESS and RELOAD_FOR_INPUT reloads, but
393      in the case of a secondary register, we actually need two different
394      registers for correct code.  We fail here to prevent the possibility of
395      silently generating incorrect code later.
396
397      The convention is that secondary input reloads are valid only if the
398      secondary_class is different from class.  If you have such a case, you
399      can not use secondary reloads, you must work around the problem some
400      other way.
401
402      Allow this when a reload_in/out pattern is being used.  I.e. assume
403      that the generated code handles this case.  */
404
405   gcc_assert (!in_p || class != reload_class || icode != CODE_FOR_nothing
406               || t_icode != CODE_FOR_nothing);
407
408   /* See if we can reuse an existing secondary reload.  */
409   for (s_reload = 0; s_reload < n_reloads; s_reload++)
410     if (rld[s_reload].secondary_p
411         && (reg_class_subset_p (class, rld[s_reload].class)
412             || reg_class_subset_p (rld[s_reload].class, class))
413         && ((in_p && rld[s_reload].inmode == mode)
414             || (! in_p && rld[s_reload].outmode == mode))
415         && ((in_p && rld[s_reload].secondary_in_reload == t_reload)
416             || (! in_p && rld[s_reload].secondary_out_reload == t_reload))
417         && ((in_p && rld[s_reload].secondary_in_icode == t_icode)
418             || (! in_p && rld[s_reload].secondary_out_icode == t_icode))
419         && (SMALL_REGISTER_CLASS_P (class) || SMALL_REGISTER_CLASSES)
420         && MERGABLE_RELOADS (secondary_type, rld[s_reload].when_needed,
421                              opnum, rld[s_reload].opnum))
422       {
423         if (in_p)
424           rld[s_reload].inmode = mode;
425         if (! in_p)
426           rld[s_reload].outmode = mode;
427
428         if (reg_class_subset_p (class, rld[s_reload].class))
429           rld[s_reload].class = class;
430
431         rld[s_reload].opnum = MIN (rld[s_reload].opnum, opnum);
432         rld[s_reload].optional &= optional;
433         rld[s_reload].secondary_p = 1;
434         if (MERGE_TO_OTHER (secondary_type, rld[s_reload].when_needed,
435                             opnum, rld[s_reload].opnum))
436           rld[s_reload].when_needed = RELOAD_OTHER;
437       }
438
439   if (s_reload == n_reloads)
440     {
441 #ifdef SECONDARY_MEMORY_NEEDED
442       /* If we need a memory location to copy between the two reload regs,
443          set it up now.  Note that we do the input case before making
444          the reload and the output case after.  This is due to the
445          way reloads are output.  */
446
447       if (in_p && icode == CODE_FOR_nothing
448           && SECONDARY_MEMORY_NEEDED (class, reload_class, mode))
449         {
450           get_secondary_mem (x, reload_mode, opnum, type);
451
452           /* We may have just added new reloads.  Make sure we add
453              the new reload at the end.  */
454           s_reload = n_reloads;
455         }
456 #endif
457
458       /* We need to make a new secondary reload for this register class.  */
459       rld[s_reload].in = rld[s_reload].out = 0;
460       rld[s_reload].class = class;
461
462       rld[s_reload].inmode = in_p ? mode : VOIDmode;
463       rld[s_reload].outmode = ! in_p ? mode : VOIDmode;
464       rld[s_reload].reg_rtx = 0;
465       rld[s_reload].optional = optional;
466       rld[s_reload].inc = 0;
467       /* Maybe we could combine these, but it seems too tricky.  */
468       rld[s_reload].nocombine = 1;
469       rld[s_reload].in_reg = 0;
470       rld[s_reload].out_reg = 0;
471       rld[s_reload].opnum = opnum;
472       rld[s_reload].when_needed = secondary_type;
473       rld[s_reload].secondary_in_reload = in_p ? t_reload : -1;
474       rld[s_reload].secondary_out_reload = ! in_p ? t_reload : -1;
475       rld[s_reload].secondary_in_icode = in_p ? t_icode : CODE_FOR_nothing;
476       rld[s_reload].secondary_out_icode
477         = ! in_p ? t_icode : CODE_FOR_nothing;
478       rld[s_reload].secondary_p = 1;
479
480       n_reloads++;
481
482 #ifdef SECONDARY_MEMORY_NEEDED
483       if (! in_p && icode == CODE_FOR_nothing
484           && SECONDARY_MEMORY_NEEDED (reload_class, class, mode))
485         get_secondary_mem (x, mode, opnum, type);
486 #endif
487     }
488
489   *picode = icode;
490   return s_reload;
491 }
492
493 /* If a secondary reload is needed, return its class.  If both an intermediate
494    register and a scratch register is needed, we return the class of the
495    intermediate register.  */
496 enum reg_class
497 secondary_reload_class (bool in_p, enum reg_class class,
498                         enum machine_mode mode, rtx x)
499 {
500   enum insn_code icode;
501   secondary_reload_info sri;
502
503   sri.icode = CODE_FOR_nothing;
504   sri.prev_sri = NULL;
505   class = targetm.secondary_reload (in_p, x, class, mode, &sri);
506   icode = sri.icode;
507
508   /* If there are no secondary reloads at all, we return NO_REGS.
509      If an intermediate register is needed, we return its class.  */
510   if (icode == CODE_FOR_nothing || class != NO_REGS)
511     return class;
512
513   /* No intermediate register is needed, but we have a special reload
514      pattern, which we assume for now needs a scratch register.  */
515   return scratch_reload_class (icode);
516 }
517
518 /* ICODE is the insn_code of a reload pattern.  Check that it has exactly
519    three operands, verify that operand 2 is an output operand, and return
520    its register class.
521    ??? We'd like to be able to handle any pattern with at least 2 operands,
522    for zero or more scratch registers, but that needs more infrastructure.  */
523 enum reg_class
524 scratch_reload_class (enum insn_code icode)
525 {
526   const char *scratch_constraint;
527   char scratch_letter;
528   enum reg_class class;
529
530   gcc_assert (insn_data[(int) icode].n_operands == 3);
531   scratch_constraint = insn_data[(int) icode].operand[2].constraint;
532   gcc_assert (*scratch_constraint == '=');
533   scratch_constraint++;
534   if (*scratch_constraint == '&')
535     scratch_constraint++;
536   scratch_letter = *scratch_constraint;
537   if (scratch_letter == 'r')
538     return GENERAL_REGS;
539   class = REG_CLASS_FROM_CONSTRAINT ((unsigned char) scratch_letter,
540                                      scratch_constraint);
541   gcc_assert (class != NO_REGS);
542   return class;
543 }
544 \f
545 #ifdef SECONDARY_MEMORY_NEEDED
546
547 /* Return a memory location that will be used to copy X in mode MODE.
548    If we haven't already made a location for this mode in this insn,
549    call find_reloads_address on the location being returned.  */
550
551 rtx
552 get_secondary_mem (rtx x ATTRIBUTE_UNUSED, enum machine_mode mode,
553                    int opnum, enum reload_type type)
554 {
555   rtx loc;
556   int mem_valid;
557
558   /* By default, if MODE is narrower than a word, widen it to a word.
559      This is required because most machines that require these memory
560      locations do not support short load and stores from all registers
561      (e.g., FP registers).  */
562
563 #ifdef SECONDARY_MEMORY_NEEDED_MODE
564   mode = SECONDARY_MEMORY_NEEDED_MODE (mode);
565 #else
566   if (GET_MODE_BITSIZE (mode) < BITS_PER_WORD && INTEGRAL_MODE_P (mode))
567     mode = mode_for_size (BITS_PER_WORD, GET_MODE_CLASS (mode), 0);
568 #endif
569
570   /* If we already have made a MEM for this operand in MODE, return it.  */
571   if (secondary_memlocs_elim[(int) mode][opnum] != 0)
572     return secondary_memlocs_elim[(int) mode][opnum];
573
574   /* If this is the first time we've tried to get a MEM for this mode,
575      allocate a new one.  `something_changed' in reload will get set
576      by noticing that the frame size has changed.  */
577
578   if (secondary_memlocs[(int) mode] == 0)
579     {
580 #ifdef SECONDARY_MEMORY_NEEDED_RTX
581       secondary_memlocs[(int) mode] = SECONDARY_MEMORY_NEEDED_RTX (mode);
582 #else
583       secondary_memlocs[(int) mode]
584         = assign_stack_local (mode, GET_MODE_SIZE (mode), 0);
585 #endif
586     }
587
588   /* Get a version of the address doing any eliminations needed.  If that
589      didn't give us a new MEM, make a new one if it isn't valid.  */
590
591   loc = eliminate_regs (secondary_memlocs[(int) mode], VOIDmode, NULL_RTX);
592   mem_valid = strict_memory_address_p (mode, XEXP (loc, 0));
593
594   if (! mem_valid && loc == secondary_memlocs[(int) mode])
595     loc = copy_rtx (loc);
596
597   /* The only time the call below will do anything is if the stack
598      offset is too large.  In that case IND_LEVELS doesn't matter, so we
599      can just pass a zero.  Adjust the type to be the address of the
600      corresponding object.  If the address was valid, save the eliminated
601      address.  If it wasn't valid, we need to make a reload each time, so
602      don't save it.  */
603
604   if (! mem_valid)
605     {
606       type =  (type == RELOAD_FOR_INPUT ? RELOAD_FOR_INPUT_ADDRESS
607                : type == RELOAD_FOR_OUTPUT ? RELOAD_FOR_OUTPUT_ADDRESS
608                : RELOAD_OTHER);
609
610       find_reloads_address (mode, &loc, XEXP (loc, 0), &XEXP (loc, 0),
611                             opnum, type, 0, 0);
612     }
613
614   secondary_memlocs_elim[(int) mode][opnum] = loc;
615   if (secondary_memlocs_elim_used <= (int)mode)
616     secondary_memlocs_elim_used = (int)mode + 1;
617   return loc;
618 }
619
620 /* Clear any secondary memory locations we've made.  */
621
622 void
623 clear_secondary_mem (void)
624 {
625   memset (secondary_memlocs, 0, sizeof secondary_memlocs);
626 }
627 #endif /* SECONDARY_MEMORY_NEEDED */
628 \f
629
630 /* Find the largest class which has at least one register valid in
631    mode INNER, and which for every such register, that register number
632    plus N is also valid in OUTER (if in range) and is cheap to move
633    into REGNO.  Such a class must exist.  */
634
635 static enum reg_class
636 find_valid_class (enum machine_mode outer ATTRIBUTE_UNUSED,
637                   enum machine_mode inner ATTRIBUTE_UNUSED, int n,
638                   unsigned int dest_regno ATTRIBUTE_UNUSED)
639 {
640   int best_cost = -1;
641   int class;
642   int regno;
643   enum reg_class best_class = NO_REGS;
644   enum reg_class dest_class ATTRIBUTE_UNUSED = REGNO_REG_CLASS (dest_regno);
645   unsigned int best_size = 0;
646   int cost;
647
648   for (class = 1; class < N_REG_CLASSES; class++)
649     {
650       int bad = 0;
651       int good = 0;
652       for (regno = 0; regno < FIRST_PSEUDO_REGISTER - n && ! bad; regno++)
653         if (TEST_HARD_REG_BIT (reg_class_contents[class], regno))
654           {
655             if (HARD_REGNO_MODE_OK (regno, inner))
656               {
657                 good = 1;
658                 if (! TEST_HARD_REG_BIT (reg_class_contents[class], regno + n)
659                     || ! HARD_REGNO_MODE_OK (regno + n, outer))
660                   bad = 1;
661               }
662           }
663
664       if (bad || !good)
665         continue;
666       cost = REGISTER_MOVE_COST (outer, class, dest_class);
667
668       if ((reg_class_size[class] > best_size
669            && (best_cost < 0 || best_cost >= cost))
670           || best_cost > cost)
671         {
672           best_class = class;
673           best_size = reg_class_size[class];
674           best_cost = REGISTER_MOVE_COST (outer, class, dest_class);
675         }
676     }
677
678   gcc_assert (best_size != 0);
679
680   return best_class;
681 }
682 \f
683 /* Return the number of a previously made reload that can be combined with
684    a new one, or n_reloads if none of the existing reloads can be used.
685    OUT, CLASS, TYPE and OPNUM are the same arguments as passed to
686    push_reload, they determine the kind of the new reload that we try to
687    combine.  P_IN points to the corresponding value of IN, which can be
688    modified by this function.
689    DONT_SHARE is nonzero if we can't share any input-only reload for IN.  */
690
691 static int
692 find_reusable_reload (rtx *p_in, rtx out, enum reg_class class,
693                       enum reload_type type, int opnum, int dont_share)
694 {
695   rtx in = *p_in;
696   int i;
697   /* We can't merge two reloads if the output of either one is
698      earlyclobbered.  */
699
700   if (earlyclobber_operand_p (out))
701     return n_reloads;
702
703   /* We can use an existing reload if the class is right
704      and at least one of IN and OUT is a match
705      and the other is at worst neutral.
706      (A zero compared against anything is neutral.)
707
708      If SMALL_REGISTER_CLASSES, don't use existing reloads unless they are
709      for the same thing since that can cause us to need more reload registers
710      than we otherwise would.  */
711
712   for (i = 0; i < n_reloads; i++)
713     if ((reg_class_subset_p (class, rld[i].class)
714          || reg_class_subset_p (rld[i].class, class))
715         /* If the existing reload has a register, it must fit our class.  */
716         && (rld[i].reg_rtx == 0
717             || TEST_HARD_REG_BIT (reg_class_contents[(int) class],
718                                   true_regnum (rld[i].reg_rtx)))
719         && ((in != 0 && MATCHES (rld[i].in, in) && ! dont_share
720              && (out == 0 || rld[i].out == 0 || MATCHES (rld[i].out, out)))
721             || (out != 0 && MATCHES (rld[i].out, out)
722                 && (in == 0 || rld[i].in == 0 || MATCHES (rld[i].in, in))))
723         && (rld[i].out == 0 || ! earlyclobber_operand_p (rld[i].out))
724         && (SMALL_REGISTER_CLASS_P (class) || SMALL_REGISTER_CLASSES)
725         && MERGABLE_RELOADS (type, rld[i].when_needed, opnum, rld[i].opnum))
726       return i;
727
728   /* Reloading a plain reg for input can match a reload to postincrement
729      that reg, since the postincrement's value is the right value.
730      Likewise, it can match a preincrement reload, since we regard
731      the preincrementation as happening before any ref in this insn
732      to that register.  */
733   for (i = 0; i < n_reloads; i++)
734     if ((reg_class_subset_p (class, rld[i].class)
735          || reg_class_subset_p (rld[i].class, class))
736         /* If the existing reload has a register, it must fit our
737            class.  */
738         && (rld[i].reg_rtx == 0
739             || TEST_HARD_REG_BIT (reg_class_contents[(int) class],
740                                   true_regnum (rld[i].reg_rtx)))
741         && out == 0 && rld[i].out == 0 && rld[i].in != 0
742         && ((REG_P (in)
743              && GET_RTX_CLASS (GET_CODE (rld[i].in)) == RTX_AUTOINC
744              && MATCHES (XEXP (rld[i].in, 0), in))
745             || (REG_P (rld[i].in)
746                 && GET_RTX_CLASS (GET_CODE (in)) == RTX_AUTOINC
747                 && MATCHES (XEXP (in, 0), rld[i].in)))
748         && (rld[i].out == 0 || ! earlyclobber_operand_p (rld[i].out))
749         && (SMALL_REGISTER_CLASS_P (class) || SMALL_REGISTER_CLASSES)
750         && MERGABLE_RELOADS (type, rld[i].when_needed,
751                              opnum, rld[i].opnum))
752       {
753         /* Make sure reload_in ultimately has the increment,
754            not the plain register.  */
755         if (REG_P (in))
756           *p_in = rld[i].in;
757         return i;
758       }
759   return n_reloads;
760 }
761
762 /* Return nonzero if X is a SUBREG which will require reloading of its
763    SUBREG_REG expression.  */
764
765 static int
766 reload_inner_reg_of_subreg (rtx x, enum machine_mode mode, int output)
767 {
768   rtx inner;
769
770   /* Only SUBREGs are problematical.  */
771   if (GET_CODE (x) != SUBREG)
772     return 0;
773
774   inner = SUBREG_REG (x);
775
776   /* If INNER is a constant or PLUS, then INNER must be reloaded.  */
777   if (CONSTANT_P (inner) || GET_CODE (inner) == PLUS)
778     return 1;
779
780   /* If INNER is not a hard register, then INNER will not need to
781      be reloaded.  */
782   if (!REG_P (inner)
783       || REGNO (inner) >= FIRST_PSEUDO_REGISTER)
784     return 0;
785
786   /* If INNER is not ok for MODE, then INNER will need reloading.  */
787   if (! HARD_REGNO_MODE_OK (subreg_regno (x), mode))
788     return 1;
789
790   /* If the outer part is a word or smaller, INNER larger than a
791      word and the number of regs for INNER is not the same as the
792      number of words in INNER, then INNER will need reloading.  */
793   return (GET_MODE_SIZE (mode) <= UNITS_PER_WORD
794           && output
795           && GET_MODE_SIZE (GET_MODE (inner)) > UNITS_PER_WORD
796           && ((GET_MODE_SIZE (GET_MODE (inner)) / UNITS_PER_WORD)
797               != (int) hard_regno_nregs[REGNO (inner)][GET_MODE (inner)]));
798 }
799
800 /* Return nonzero if IN can be reloaded into REGNO with mode MODE without
801    requiring an extra reload register.  The caller has already found that
802    IN contains some reference to REGNO, so check that we can produce the
803    new value in a single step.  E.g. if we have
804    (set (reg r13) (plus (reg r13) (const int 1))), and there is an
805    instruction that adds one to a register, this should succeed.
806    However, if we have something like
807    (set (reg r13) (plus (reg r13) (const int 999))), and the constant 999
808    needs to be loaded into a register first, we need a separate reload
809    register.
810    Such PLUS reloads are generated by find_reload_address_part.
811    The out-of-range PLUS expressions are usually introduced in the instruction
812    patterns by register elimination and substituting pseudos without a home
813    by their function-invariant equivalences.  */
814 static int
815 can_reload_into (rtx in, int regno, enum machine_mode mode)
816 {
817   rtx dst, test_insn;
818   int r = 0;
819   struct recog_data save_recog_data;
820
821   /* For matching constraints, we often get notional input reloads where
822      we want to use the original register as the reload register.  I.e.
823      technically this is a non-optional input-output reload, but IN is
824      already a valid register, and has been chosen as the reload register.
825      Speed this up, since it trivially works.  */
826   if (REG_P (in))
827     return 1;
828
829   /* To test MEMs properly, we'd have to take into account all the reloads
830      that are already scheduled, which can become quite complicated.
831      And since we've already handled address reloads for this MEM, it
832      should always succeed anyway.  */
833   if (MEM_P (in))
834     return 1;
835
836   /* If we can make a simple SET insn that does the job, everything should
837      be fine.  */
838   dst =  gen_rtx_REG (mode, regno);
839   test_insn = make_insn_raw (gen_rtx_SET (VOIDmode, dst, in));
840   save_recog_data = recog_data;
841   if (recog_memoized (test_insn) >= 0)
842     {
843       extract_insn (test_insn);
844       r = constrain_operands (1);
845     }
846   recog_data = save_recog_data;
847   return r;
848 }
849
850 /* Record one reload that needs to be performed.
851    IN is an rtx saying where the data are to be found before this instruction.
852    OUT says where they must be stored after the instruction.
853    (IN is zero for data not read, and OUT is zero for data not written.)
854    INLOC and OUTLOC point to the places in the instructions where
855    IN and OUT were found.
856    If IN and OUT are both nonzero, it means the same register must be used
857    to reload both IN and OUT.
858
859    CLASS is a register class required for the reloaded data.
860    INMODE is the machine mode that the instruction requires
861    for the reg that replaces IN and OUTMODE is likewise for OUT.
862
863    If IN is zero, then OUT's location and mode should be passed as
864    INLOC and INMODE.
865
866    STRICT_LOW is the 1 if there is a containing STRICT_LOW_PART rtx.
867
868    OPTIONAL nonzero means this reload does not need to be performed:
869    it can be discarded if that is more convenient.
870
871    OPNUM and TYPE say what the purpose of this reload is.
872
873    The return value is the reload-number for this reload.
874
875    If both IN and OUT are nonzero, in some rare cases we might
876    want to make two separate reloads.  (Actually we never do this now.)
877    Therefore, the reload-number for OUT is stored in
878    output_reloadnum when we return; the return value applies to IN.
879    Usually (presently always), when IN and OUT are nonzero,
880    the two reload-numbers are equal, but the caller should be careful to
881    distinguish them.  */
882
883 int
884 push_reload (rtx in, rtx out, rtx *inloc, rtx *outloc,
885              enum reg_class class, enum machine_mode inmode,
886              enum machine_mode outmode, int strict_low, int optional,
887              int opnum, enum reload_type type)
888 {
889   int i;
890   int dont_share = 0;
891   int dont_remove_subreg = 0;
892   rtx *in_subreg_loc = 0, *out_subreg_loc = 0;
893   int secondary_in_reload = -1, secondary_out_reload = -1;
894   enum insn_code secondary_in_icode = CODE_FOR_nothing;
895   enum insn_code secondary_out_icode = CODE_FOR_nothing;
896
897   /* INMODE and/or OUTMODE could be VOIDmode if no mode
898      has been specified for the operand.  In that case,
899      use the operand's mode as the mode to reload.  */
900   if (inmode == VOIDmode && in != 0)
901     inmode = GET_MODE (in);
902   if (outmode == VOIDmode && out != 0)
903     outmode = GET_MODE (out);
904
905   /* If IN is a pseudo register everywhere-equivalent to a constant, and
906      it is not in a hard register, reload straight from the constant,
907      since we want to get rid of such pseudo registers.
908      Often this is done earlier, but not always in find_reloads_address.  */
909   if (in != 0 && REG_P (in))
910     {
911       int regno = REGNO (in);
912
913       if (regno >= FIRST_PSEUDO_REGISTER && reg_renumber[regno] < 0
914           && reg_equiv_constant[regno] != 0)
915         in = reg_equiv_constant[regno];
916     }
917
918   /* Likewise for OUT.  Of course, OUT will never be equivalent to
919      an actual constant, but it might be equivalent to a memory location
920      (in the case of a parameter).  */
921   if (out != 0 && REG_P (out))
922     {
923       int regno = REGNO (out);
924
925       if (regno >= FIRST_PSEUDO_REGISTER && reg_renumber[regno] < 0
926           && reg_equiv_constant[regno] != 0)
927         out = reg_equiv_constant[regno];
928     }
929
930   /* If we have a read-write operand with an address side-effect,
931      change either IN or OUT so the side-effect happens only once.  */
932   if (in != 0 && out != 0 && MEM_P (in) && rtx_equal_p (in, out))
933     switch (GET_CODE (XEXP (in, 0)))
934       {
935       case POST_INC: case POST_DEC:   case POST_MODIFY:
936         in = replace_equiv_address_nv (in, XEXP (XEXP (in, 0), 0));
937         break;
938
939       case PRE_INC: case PRE_DEC: case PRE_MODIFY:
940         out = replace_equiv_address_nv (out, XEXP (XEXP (out, 0), 0));
941         break;
942
943       default:
944         break;
945       }
946
947   /* If we are reloading a (SUBREG constant ...), really reload just the
948      inside expression in its own mode.  Similarly for (SUBREG (PLUS ...)).
949      If we have (SUBREG:M1 (MEM:M2 ...) ...) (or an inner REG that is still
950      a pseudo and hence will become a MEM) with M1 wider than M2 and the
951      register is a pseudo, also reload the inside expression.
952      For machines that extend byte loads, do this for any SUBREG of a pseudo
953      where both M1 and M2 are a word or smaller, M1 is wider than M2, and
954      M2 is an integral mode that gets extended when loaded.
955      Similar issue for (SUBREG:M1 (REG:M2 ...) ...) for a hard register R where
956      either M1 is not valid for R or M2 is wider than a word but we only
957      need one word to store an M2-sized quantity in R.
958      (However, if OUT is nonzero, we need to reload the reg *and*
959      the subreg, so do nothing here, and let following statement handle it.)
960
961      Note that the case of (SUBREG (CONST_INT...)...) is handled elsewhere;
962      we can't handle it here because CONST_INT does not indicate a mode.
963
964      Similarly, we must reload the inside expression if we have a
965      STRICT_LOW_PART (presumably, in == out in the cas).
966
967      Also reload the inner expression if it does not require a secondary
968      reload but the SUBREG does.
969
970      Finally, reload the inner expression if it is a register that is in
971      the class whose registers cannot be referenced in a different size
972      and M1 is not the same size as M2.  If subreg_lowpart_p is false, we
973      cannot reload just the inside since we might end up with the wrong
974      register class.  But if it is inside a STRICT_LOW_PART, we have
975      no choice, so we hope we do get the right register class there.  */
976
977   if (in != 0 && GET_CODE (in) == SUBREG
978       && (subreg_lowpart_p (in) || strict_low)
979 #ifdef CANNOT_CHANGE_MODE_CLASS
980       && !CANNOT_CHANGE_MODE_CLASS (GET_MODE (SUBREG_REG (in)), inmode, class)
981 #endif
982       && (CONSTANT_P (SUBREG_REG (in))
983           || GET_CODE (SUBREG_REG (in)) == PLUS
984           || strict_low
985           || (((REG_P (SUBREG_REG (in))
986                 && REGNO (SUBREG_REG (in)) >= FIRST_PSEUDO_REGISTER)
987                || MEM_P (SUBREG_REG (in)))
988               && ((GET_MODE_SIZE (inmode)
989                    > GET_MODE_SIZE (GET_MODE (SUBREG_REG (in))))
990 #ifdef LOAD_EXTEND_OP
991                   || (GET_MODE_SIZE (inmode) <= UNITS_PER_WORD
992                       && (GET_MODE_SIZE (GET_MODE (SUBREG_REG (in)))
993                           <= UNITS_PER_WORD)
994                       && (GET_MODE_SIZE (inmode)
995                           > GET_MODE_SIZE (GET_MODE (SUBREG_REG (in))))
996                       && INTEGRAL_MODE_P (GET_MODE (SUBREG_REG (in)))
997                       && LOAD_EXTEND_OP (GET_MODE (SUBREG_REG (in))) != UNKNOWN)
998 #endif
999 #ifdef WORD_REGISTER_OPERATIONS
1000                   || ((GET_MODE_SIZE (inmode)
1001                        < GET_MODE_SIZE (GET_MODE (SUBREG_REG (in))))
1002                       && ((GET_MODE_SIZE (inmode) - 1) / UNITS_PER_WORD ==
1003                           ((GET_MODE_SIZE (GET_MODE (SUBREG_REG (in))) - 1)
1004                            / UNITS_PER_WORD)))
1005 #endif
1006                   ))
1007           || (REG_P (SUBREG_REG (in))
1008               && REGNO (SUBREG_REG (in)) < FIRST_PSEUDO_REGISTER
1009               /* The case where out is nonzero
1010                  is handled differently in the following statement.  */
1011               && (out == 0 || subreg_lowpart_p (in))
1012               && ((GET_MODE_SIZE (inmode) <= UNITS_PER_WORD
1013                    && (GET_MODE_SIZE (GET_MODE (SUBREG_REG (in)))
1014                        > UNITS_PER_WORD)
1015                    && ((GET_MODE_SIZE (GET_MODE (SUBREG_REG (in)))
1016                         / UNITS_PER_WORD)
1017                        != (int) hard_regno_nregs[REGNO (SUBREG_REG (in))]
1018                                                 [GET_MODE (SUBREG_REG (in))]))
1019                   || ! HARD_REGNO_MODE_OK (subreg_regno (in), inmode)))
1020           || (secondary_reload_class (1, class, inmode, in) != NO_REGS
1021               && (secondary_reload_class (1, class, GET_MODE (SUBREG_REG (in)),
1022                                           SUBREG_REG (in))
1023                   == NO_REGS))
1024 #ifdef CANNOT_CHANGE_MODE_CLASS
1025           || (REG_P (SUBREG_REG (in))
1026               && REGNO (SUBREG_REG (in)) < FIRST_PSEUDO_REGISTER
1027               && REG_CANNOT_CHANGE_MODE_P
1028               (REGNO (SUBREG_REG (in)), GET_MODE (SUBREG_REG (in)), inmode))
1029 #endif
1030           ))
1031     {
1032       in_subreg_loc = inloc;
1033       inloc = &SUBREG_REG (in);
1034       in = *inloc;
1035 #if ! defined (LOAD_EXTEND_OP) && ! defined (WORD_REGISTER_OPERATIONS)
1036       if (MEM_P (in))
1037         /* This is supposed to happen only for paradoxical subregs made by
1038            combine.c.  (SUBREG (MEM)) isn't supposed to occur other ways.  */
1039         gcc_assert (GET_MODE_SIZE (GET_MODE (in)) <= GET_MODE_SIZE (inmode));
1040 #endif
1041       inmode = GET_MODE (in);
1042     }
1043
1044   /* Similar issue for (SUBREG:M1 (REG:M2 ...) ...) for a hard register R where
1045      either M1 is not valid for R or M2 is wider than a word but we only
1046      need one word to store an M2-sized quantity in R.
1047
1048      However, we must reload the inner reg *as well as* the subreg in
1049      that case.  */
1050
1051   /* Similar issue for (SUBREG constant ...) if it was not handled by the
1052      code above.  This can happen if SUBREG_BYTE != 0.  */
1053
1054   if (in != 0 && reload_inner_reg_of_subreg (in, inmode, 0))
1055     {
1056       enum reg_class in_class = class;
1057
1058       if (REG_P (SUBREG_REG (in)))
1059         in_class
1060           = find_valid_class (inmode, GET_MODE (SUBREG_REG (in)),
1061                               subreg_regno_offset (REGNO (SUBREG_REG (in)),
1062                                                    GET_MODE (SUBREG_REG (in)),
1063                                                    SUBREG_BYTE (in),
1064                                                    GET_MODE (in)),
1065                               REGNO (SUBREG_REG (in)));
1066
1067       /* This relies on the fact that emit_reload_insns outputs the
1068          instructions for input reloads of type RELOAD_OTHER in the same
1069          order as the reloads.  Thus if the outer reload is also of type
1070          RELOAD_OTHER, we are guaranteed that this inner reload will be
1071          output before the outer reload.  */
1072       push_reload (SUBREG_REG (in), NULL_RTX, &SUBREG_REG (in), (rtx *) 0,
1073                    in_class, VOIDmode, VOIDmode, 0, 0, opnum, type);
1074       dont_remove_subreg = 1;
1075     }
1076
1077   /* Similarly for paradoxical and problematical SUBREGs on the output.
1078      Note that there is no reason we need worry about the previous value
1079      of SUBREG_REG (out); even if wider than out,
1080      storing in a subreg is entitled to clobber it all
1081      (except in the case of STRICT_LOW_PART,
1082      and in that case the constraint should label it input-output.)  */
1083   if (out != 0 && GET_CODE (out) == SUBREG
1084       && (subreg_lowpart_p (out) || strict_low)
1085 #ifdef CANNOT_CHANGE_MODE_CLASS
1086       && !CANNOT_CHANGE_MODE_CLASS (GET_MODE (SUBREG_REG (out)), outmode, class)
1087 #endif
1088       && (CONSTANT_P (SUBREG_REG (out))
1089           || strict_low
1090           || (((REG_P (SUBREG_REG (out))
1091                 && REGNO (SUBREG_REG (out)) >= FIRST_PSEUDO_REGISTER)
1092                || MEM_P (SUBREG_REG (out)))
1093               && ((GET_MODE_SIZE (outmode)
1094                    > GET_MODE_SIZE (GET_MODE (SUBREG_REG (out))))
1095 #ifdef WORD_REGISTER_OPERATIONS
1096                   || ((GET_MODE_SIZE (outmode)
1097                        < GET_MODE_SIZE (GET_MODE (SUBREG_REG (out))))
1098                       && ((GET_MODE_SIZE (outmode) - 1) / UNITS_PER_WORD ==
1099                           ((GET_MODE_SIZE (GET_MODE (SUBREG_REG (out))) - 1)
1100                            / UNITS_PER_WORD)))
1101 #endif
1102                   ))
1103           || (REG_P (SUBREG_REG (out))
1104               && REGNO (SUBREG_REG (out)) < FIRST_PSEUDO_REGISTER
1105               && ((GET_MODE_SIZE (outmode) <= UNITS_PER_WORD
1106                    && (GET_MODE_SIZE (GET_MODE (SUBREG_REG (out)))
1107                        > UNITS_PER_WORD)
1108                    && ((GET_MODE_SIZE (GET_MODE (SUBREG_REG (out)))
1109                         / UNITS_PER_WORD)
1110                        != (int) hard_regno_nregs[REGNO (SUBREG_REG (out))]
1111                                                 [GET_MODE (SUBREG_REG (out))]))
1112                   || ! HARD_REGNO_MODE_OK (subreg_regno (out), outmode)))
1113           || (secondary_reload_class (0, class, outmode, out) != NO_REGS
1114               && (secondary_reload_class (0, class, GET_MODE (SUBREG_REG (out)),
1115                                           SUBREG_REG (out))
1116                   == NO_REGS))
1117 #ifdef CANNOT_CHANGE_MODE_CLASS
1118           || (REG_P (SUBREG_REG (out))
1119               && REGNO (SUBREG_REG (out)) < FIRST_PSEUDO_REGISTER
1120               && REG_CANNOT_CHANGE_MODE_P (REGNO (SUBREG_REG (out)),
1121                                            GET_MODE (SUBREG_REG (out)),
1122                                            outmode))
1123 #endif
1124           ))
1125     {
1126       out_subreg_loc = outloc;
1127       outloc = &SUBREG_REG (out);
1128       out = *outloc;
1129 #if ! defined (LOAD_EXTEND_OP) && ! defined (WORD_REGISTER_OPERATIONS)
1130       gcc_assert (!MEM_P (out)
1131                   || GET_MODE_SIZE (GET_MODE (out))
1132                      <= GET_MODE_SIZE (outmode));
1133 #endif
1134       outmode = GET_MODE (out);
1135     }
1136
1137   /* Similar issue for (SUBREG:M1 (REG:M2 ...) ...) for a hard register R where
1138      either M1 is not valid for R or M2 is wider than a word but we only
1139      need one word to store an M2-sized quantity in R.
1140
1141      However, we must reload the inner reg *as well as* the subreg in
1142      that case.  In this case, the inner reg is an in-out reload.  */
1143
1144   if (out != 0 && reload_inner_reg_of_subreg (out, outmode, 1))
1145     {
1146       /* This relies on the fact that emit_reload_insns outputs the
1147          instructions for output reloads of type RELOAD_OTHER in reverse
1148          order of the reloads.  Thus if the outer reload is also of type
1149          RELOAD_OTHER, we are guaranteed that this inner reload will be
1150          output after the outer reload.  */
1151       dont_remove_subreg = 1;
1152       push_reload (SUBREG_REG (out), SUBREG_REG (out), &SUBREG_REG (out),
1153                    &SUBREG_REG (out),
1154                    find_valid_class (outmode, GET_MODE (SUBREG_REG (out)),
1155                                      subreg_regno_offset (REGNO (SUBREG_REG (out)),
1156                                                           GET_MODE (SUBREG_REG (out)),
1157                                                           SUBREG_BYTE (out),
1158                                                           GET_MODE (out)),
1159                                      REGNO (SUBREG_REG (out))),
1160                    VOIDmode, VOIDmode, 0, 0,
1161                    opnum, RELOAD_OTHER);
1162     }
1163
1164   /* If IN appears in OUT, we can't share any input-only reload for IN.  */
1165   if (in != 0 && out != 0 && MEM_P (out)
1166       && (REG_P (in) || MEM_P (in))
1167       && reg_overlap_mentioned_for_reload_p (in, XEXP (out, 0)))
1168     dont_share = 1;
1169
1170   /* If IN is a SUBREG of a hard register, make a new REG.  This
1171      simplifies some of the cases below.  */
1172
1173   if (in != 0 && GET_CODE (in) == SUBREG && REG_P (SUBREG_REG (in))
1174       && REGNO (SUBREG_REG (in)) < FIRST_PSEUDO_REGISTER
1175       && ! dont_remove_subreg)
1176     in = gen_rtx_REG (GET_MODE (in), subreg_regno (in));
1177
1178   /* Similarly for OUT.  */
1179   if (out != 0 && GET_CODE (out) == SUBREG
1180       && REG_P (SUBREG_REG (out))
1181       && REGNO (SUBREG_REG (out)) < FIRST_PSEUDO_REGISTER
1182       && ! dont_remove_subreg)
1183     out = gen_rtx_REG (GET_MODE (out), subreg_regno (out));
1184
1185   /* Narrow down the class of register wanted if that is
1186      desirable on this machine for efficiency.  */
1187   {
1188     enum reg_class preferred_class = class;
1189
1190     if (in != 0)
1191       preferred_class = PREFERRED_RELOAD_CLASS (in, class);
1192
1193   /* Output reloads may need analogous treatment, different in detail.  */
1194 #ifdef PREFERRED_OUTPUT_RELOAD_CLASS
1195     if (out != 0)
1196       preferred_class = PREFERRED_OUTPUT_RELOAD_CLASS (out, preferred_class);
1197 #endif
1198
1199     /* Discard what the target said if we cannot do it.  */
1200     if (preferred_class != NO_REGS
1201         || (optional && type == RELOAD_FOR_OUTPUT))
1202       class = preferred_class;
1203   }
1204
1205   /* Make sure we use a class that can handle the actual pseudo
1206      inside any subreg.  For example, on the 386, QImode regs
1207      can appear within SImode subregs.  Although GENERAL_REGS
1208      can handle SImode, QImode needs a smaller class.  */
1209 #ifdef LIMIT_RELOAD_CLASS
1210   if (in_subreg_loc)
1211     class = LIMIT_RELOAD_CLASS (inmode, class);
1212   else if (in != 0 && GET_CODE (in) == SUBREG)
1213     class = LIMIT_RELOAD_CLASS (GET_MODE (SUBREG_REG (in)), class);
1214
1215   if (out_subreg_loc)
1216     class = LIMIT_RELOAD_CLASS (outmode, class);
1217   if (out != 0 && GET_CODE (out) == SUBREG)
1218     class = LIMIT_RELOAD_CLASS (GET_MODE (SUBREG_REG (out)), class);
1219 #endif
1220
1221   /* Verify that this class is at least possible for the mode that
1222      is specified.  */
1223   if (this_insn_is_asm)
1224     {
1225       enum machine_mode mode;
1226       if (GET_MODE_SIZE (inmode) > GET_MODE_SIZE (outmode))
1227         mode = inmode;
1228       else
1229         mode = outmode;
1230       if (mode == VOIDmode)
1231         {
1232           error_for_asm (this_insn, "cannot reload integer constant "
1233                          "operand in %<asm%>");
1234           mode = word_mode;
1235           if (in != 0)
1236             inmode = word_mode;
1237           if (out != 0)
1238             outmode = word_mode;
1239         }
1240       for (i = 0; i < FIRST_PSEUDO_REGISTER; i++)
1241         if (HARD_REGNO_MODE_OK (i, mode)
1242             && TEST_HARD_REG_BIT (reg_class_contents[(int) class], i))
1243           {
1244             int nregs = hard_regno_nregs[i][mode];
1245
1246             int j;
1247             for (j = 1; j < nregs; j++)
1248               if (! TEST_HARD_REG_BIT (reg_class_contents[(int) class], i + j))
1249                 break;
1250             if (j == nregs)
1251               break;
1252           }
1253       if (i == FIRST_PSEUDO_REGISTER)
1254         {
1255           error_for_asm (this_insn, "impossible register constraint "
1256                          "in %<asm%>");
1257           class = ALL_REGS;
1258         }
1259     }
1260
1261   /* Optional output reloads are always OK even if we have no register class,
1262      since the function of these reloads is only to have spill_reg_store etc.
1263      set, so that the storing insn can be deleted later.  */
1264   gcc_assert (class != NO_REGS
1265               || (optional != 0 && type == RELOAD_FOR_OUTPUT));
1266
1267   i = find_reusable_reload (&in, out, class, type, opnum, dont_share);
1268
1269   if (i == n_reloads)
1270     {
1271       /* See if we need a secondary reload register to move between CLASS
1272          and IN or CLASS and OUT.  Get the icode and push any required reloads
1273          needed for each of them if so.  */
1274
1275       if (in != 0)
1276         secondary_in_reload
1277           = push_secondary_reload (1, in, opnum, optional, class, inmode, type,
1278                                    &secondary_in_icode, NULL);
1279       if (out != 0 && GET_CODE (out) != SCRATCH)
1280         secondary_out_reload
1281           = push_secondary_reload (0, out, opnum, optional, class, outmode,
1282                                    type, &secondary_out_icode, NULL);
1283
1284       /* We found no existing reload suitable for re-use.
1285          So add an additional reload.  */
1286
1287 #ifdef SECONDARY_MEMORY_NEEDED
1288       /* If a memory location is needed for the copy, make one.  */
1289       if (in != 0 && (REG_P (in) || GET_CODE (in) == SUBREG)
1290           && reg_or_subregno (in) < FIRST_PSEUDO_REGISTER
1291           && SECONDARY_MEMORY_NEEDED (REGNO_REG_CLASS (reg_or_subregno (in)),
1292                                       class, inmode))
1293         get_secondary_mem (in, inmode, opnum, type);
1294 #endif
1295
1296       i = n_reloads;
1297       rld[i].in = in;
1298       rld[i].out = out;
1299       rld[i].class = class;
1300       rld[i].inmode = inmode;
1301       rld[i].outmode = outmode;
1302       rld[i].reg_rtx = 0;
1303       rld[i].optional = optional;
1304       rld[i].inc = 0;
1305       rld[i].nocombine = 0;
1306       rld[i].in_reg = inloc ? *inloc : 0;
1307       rld[i].out_reg = outloc ? *outloc : 0;
1308       rld[i].opnum = opnum;
1309       rld[i].when_needed = type;
1310       rld[i].secondary_in_reload = secondary_in_reload;
1311       rld[i].secondary_out_reload = secondary_out_reload;
1312       rld[i].secondary_in_icode = secondary_in_icode;
1313       rld[i].secondary_out_icode = secondary_out_icode;
1314       rld[i].secondary_p = 0;
1315
1316       n_reloads++;
1317
1318 #ifdef SECONDARY_MEMORY_NEEDED
1319       if (out != 0 && (REG_P (out) || GET_CODE (out) == SUBREG)
1320           && reg_or_subregno (out) < FIRST_PSEUDO_REGISTER
1321           && SECONDARY_MEMORY_NEEDED (class,
1322                                       REGNO_REG_CLASS (reg_or_subregno (out)),
1323                                       outmode))
1324         get_secondary_mem (out, outmode, opnum, type);
1325 #endif
1326     }
1327   else
1328     {
1329       /* We are reusing an existing reload,
1330          but we may have additional information for it.
1331          For example, we may now have both IN and OUT
1332          while the old one may have just one of them.  */
1333
1334       /* The modes can be different.  If they are, we want to reload in
1335          the larger mode, so that the value is valid for both modes.  */
1336       if (inmode != VOIDmode
1337           && GET_MODE_SIZE (inmode) > GET_MODE_SIZE (rld[i].inmode))
1338         rld[i].inmode = inmode;
1339       if (outmode != VOIDmode
1340           && GET_MODE_SIZE (outmode) > GET_MODE_SIZE (rld[i].outmode))
1341         rld[i].outmode = outmode;
1342       if (in != 0)
1343         {
1344           rtx in_reg = inloc ? *inloc : 0;
1345           /* If we merge reloads for two distinct rtl expressions that
1346              are identical in content, there might be duplicate address
1347              reloads.  Remove the extra set now, so that if we later find
1348              that we can inherit this reload, we can get rid of the
1349              address reloads altogether.
1350
1351              Do not do this if both reloads are optional since the result
1352              would be an optional reload which could potentially leave
1353              unresolved address replacements.
1354
1355              It is not sufficient to call transfer_replacements since
1356              choose_reload_regs will remove the replacements for address
1357              reloads of inherited reloads which results in the same
1358              problem.  */
1359           if (rld[i].in != in && rtx_equal_p (in, rld[i].in)
1360               && ! (rld[i].optional && optional))
1361             {
1362               /* We must keep the address reload with the lower operand
1363                  number alive.  */
1364               if (opnum > rld[i].opnum)
1365                 {
1366                   remove_address_replacements (in);
1367                   in = rld[i].in;
1368                   in_reg = rld[i].in_reg;
1369                 }
1370               else
1371                 remove_address_replacements (rld[i].in);
1372             }
1373           rld[i].in = in;
1374           rld[i].in_reg = in_reg;
1375         }
1376       if (out != 0)
1377         {
1378           rld[i].out = out;
1379           rld[i].out_reg = outloc ? *outloc : 0;
1380         }
1381       if (reg_class_subset_p (class, rld[i].class))
1382         rld[i].class = class;
1383       rld[i].optional &= optional;
1384       if (MERGE_TO_OTHER (type, rld[i].when_needed,
1385                           opnum, rld[i].opnum))
1386         rld[i].when_needed = RELOAD_OTHER;
1387       rld[i].opnum = MIN (rld[i].opnum, opnum);
1388     }
1389
1390   /* If the ostensible rtx being reloaded differs from the rtx found
1391      in the location to substitute, this reload is not safe to combine
1392      because we cannot reliably tell whether it appears in the insn.  */
1393
1394   if (in != 0 && in != *inloc)
1395     rld[i].nocombine = 1;
1396
1397 #if 0
1398   /* This was replaced by changes in find_reloads_address_1 and the new
1399      function inc_for_reload, which go with a new meaning of reload_inc.  */
1400
1401   /* If this is an IN/OUT reload in an insn that sets the CC,
1402      it must be for an autoincrement.  It doesn't work to store
1403      the incremented value after the insn because that would clobber the CC.
1404      So we must do the increment of the value reloaded from,
1405      increment it, store it back, then decrement again.  */
1406   if (out != 0 && sets_cc0_p (PATTERN (this_insn)))
1407     {
1408       out = 0;
1409       rld[i].out = 0;
1410       rld[i].inc = find_inc_amount (PATTERN (this_insn), in);
1411       /* If we did not find a nonzero amount-to-increment-by,
1412          that contradicts the belief that IN is being incremented
1413          in an address in this insn.  */
1414       gcc_assert (rld[i].inc != 0);
1415     }
1416 #endif
1417
1418   /* If we will replace IN and OUT with the reload-reg,
1419      record where they are located so that substitution need
1420      not do a tree walk.  */
1421
1422   if (replace_reloads)
1423     {
1424       if (inloc != 0)
1425         {
1426           struct replacement *r = &replacements[n_replacements++];
1427           r->what = i;
1428           r->subreg_loc = in_subreg_loc;
1429           r->where = inloc;
1430           r->mode = inmode;
1431         }
1432       if (outloc != 0 && outloc != inloc)
1433         {
1434           struct replacement *r = &replacements[n_replacements++];
1435           r->what = i;
1436           r->where = outloc;
1437           r->subreg_loc = out_subreg_loc;
1438           r->mode = outmode;
1439         }
1440     }
1441
1442   /* If this reload is just being introduced and it has both
1443      an incoming quantity and an outgoing quantity that are
1444      supposed to be made to match, see if either one of the two
1445      can serve as the place to reload into.
1446
1447      If one of them is acceptable, set rld[i].reg_rtx
1448      to that one.  */
1449
1450   if (in != 0 && out != 0 && in != out && rld[i].reg_rtx == 0)
1451     {
1452       rld[i].reg_rtx = find_dummy_reload (in, out, inloc, outloc,
1453                                           inmode, outmode,
1454                                           rld[i].class, i,
1455                                           earlyclobber_operand_p (out));
1456
1457       /* If the outgoing register already contains the same value
1458          as the incoming one, we can dispense with loading it.
1459          The easiest way to tell the caller that is to give a phony
1460          value for the incoming operand (same as outgoing one).  */
1461       if (rld[i].reg_rtx == out
1462           && (REG_P (in) || CONSTANT_P (in))
1463           && 0 != find_equiv_reg (in, this_insn, 0, REGNO (out),
1464                                   static_reload_reg_p, i, inmode))
1465         rld[i].in = out;
1466     }
1467
1468   /* If this is an input reload and the operand contains a register that
1469      dies in this insn and is used nowhere else, see if it is the right class
1470      to be used for this reload.  Use it if so.  (This occurs most commonly
1471      in the case of paradoxical SUBREGs and in-out reloads).  We cannot do
1472      this if it is also an output reload that mentions the register unless
1473      the output is a SUBREG that clobbers an entire register.
1474
1475      Note that the operand might be one of the spill regs, if it is a
1476      pseudo reg and we are in a block where spilling has not taken place.
1477      But if there is no spilling in this block, that is OK.
1478      An explicitly used hard reg cannot be a spill reg.  */
1479
1480   if (rld[i].reg_rtx == 0 && in != 0 && hard_regs_live_known)
1481     {
1482       rtx note;
1483       int regno;
1484       enum machine_mode rel_mode = inmode;
1485
1486       if (out && GET_MODE_SIZE (outmode) > GET_MODE_SIZE (inmode))
1487         rel_mode = outmode;
1488
1489       for (note = REG_NOTES (this_insn); note; note = XEXP (note, 1))
1490         if (REG_NOTE_KIND (note) == REG_DEAD
1491             && REG_P (XEXP (note, 0))
1492             && (regno = REGNO (XEXP (note, 0))) < FIRST_PSEUDO_REGISTER
1493             && reg_mentioned_p (XEXP (note, 0), in)
1494             /* Check that we don't use a hardreg for an uninitialized
1495                pseudo.  See also find_dummy_reload().  */
1496             && (ORIGINAL_REGNO (XEXP (note, 0)) < FIRST_PSEUDO_REGISTER
1497                 || ! bitmap_bit_p (ENTRY_BLOCK_PTR->il.rtl->global_live_at_end,
1498                                    ORIGINAL_REGNO (XEXP (note, 0))))
1499             && ! refers_to_regno_for_reload_p (regno,
1500                                                (regno
1501                                                 + hard_regno_nregs[regno]
1502                                                                   [rel_mode]),
1503                                                PATTERN (this_insn), inloc)
1504             /* If this is also an output reload, IN cannot be used as
1505                the reload register if it is set in this insn unless IN
1506                is also OUT.  */
1507             && (out == 0 || in == out
1508                 || ! hard_reg_set_here_p (regno,
1509                                           (regno
1510                                            + hard_regno_nregs[regno]
1511                                                              [rel_mode]),
1512                                           PATTERN (this_insn)))
1513             /* ??? Why is this code so different from the previous?
1514                Is there any simple coherent way to describe the two together?
1515                What's going on here.  */
1516             && (in != out
1517                 || (GET_CODE (in) == SUBREG
1518                     && (((GET_MODE_SIZE (GET_MODE (in)) + (UNITS_PER_WORD - 1))
1519                          / UNITS_PER_WORD)
1520                         == ((GET_MODE_SIZE (GET_MODE (SUBREG_REG (in)))
1521                              + (UNITS_PER_WORD - 1)) / UNITS_PER_WORD))))
1522             /* Make sure the operand fits in the reg that dies.  */
1523             && (GET_MODE_SIZE (rel_mode)
1524                 <= GET_MODE_SIZE (GET_MODE (XEXP (note, 0))))
1525             && HARD_REGNO_MODE_OK (regno, inmode)
1526             && HARD_REGNO_MODE_OK (regno, outmode))
1527           {
1528             unsigned int offs;
1529             unsigned int nregs = MAX (hard_regno_nregs[regno][inmode],
1530                                       hard_regno_nregs[regno][outmode]);
1531
1532             for (offs = 0; offs < nregs; offs++)
1533               if (fixed_regs[regno + offs]
1534                   || ! TEST_HARD_REG_BIT (reg_class_contents[(int) class],
1535                                           regno + offs))
1536                 break;
1537
1538             if (offs == nregs
1539                 && (! (refers_to_regno_for_reload_p
1540                        (regno, (regno + hard_regno_nregs[regno][inmode]),
1541                                 in, (rtx *)0))
1542                     || can_reload_into (in, regno, inmode)))
1543               {
1544                 rld[i].reg_rtx = gen_rtx_REG (rel_mode, regno);
1545                 break;
1546               }
1547           }
1548     }
1549
1550   if (out)
1551     output_reloadnum = i;
1552
1553   return i;
1554 }
1555
1556 /* Record an additional place we must replace a value
1557    for which we have already recorded a reload.
1558    RELOADNUM is the value returned by push_reload
1559    when the reload was recorded.
1560    This is used in insn patterns that use match_dup.  */
1561
1562 static void
1563 push_replacement (rtx *loc, int reloadnum, enum machine_mode mode)
1564 {
1565   if (replace_reloads)
1566     {
1567       struct replacement *r = &replacements[n_replacements++];
1568       r->what = reloadnum;
1569       r->where = loc;
1570       r->subreg_loc = 0;
1571       r->mode = mode;
1572     }
1573 }
1574
1575 /* Duplicate any replacement we have recorded to apply at
1576    location ORIG_LOC to also be performed at DUP_LOC.
1577    This is used in insn patterns that use match_dup.  */
1578
1579 static void
1580 dup_replacements (rtx *dup_loc, rtx *orig_loc)
1581 {
1582   int i, n = n_replacements;
1583
1584   for (i = 0; i < n; i++)
1585     {
1586       struct replacement *r = &replacements[i];
1587       if (r->where == orig_loc)
1588         push_replacement (dup_loc, r->what, r->mode);
1589     }
1590 }
1591 \f
1592 /* Transfer all replacements that used to be in reload FROM to be in
1593    reload TO.  */
1594
1595 void
1596 transfer_replacements (int to, int from)
1597 {
1598   int i;
1599
1600   for (i = 0; i < n_replacements; i++)
1601     if (replacements[i].what == from)
1602       replacements[i].what = to;
1603 }
1604 \f
1605 /* IN_RTX is the value loaded by a reload that we now decided to inherit,
1606    or a subpart of it.  If we have any replacements registered for IN_RTX,
1607    cancel the reloads that were supposed to load them.
1608    Return nonzero if we canceled any reloads.  */
1609 int
1610 remove_address_replacements (rtx in_rtx)
1611 {
1612   int i, j;
1613   char reload_flags[MAX_RELOADS];
1614   int something_changed = 0;
1615
1616   memset (reload_flags, 0, sizeof reload_flags);
1617   for (i = 0, j = 0; i < n_replacements; i++)
1618     {
1619       if (loc_mentioned_in_p (replacements[i].where, in_rtx))
1620         reload_flags[replacements[i].what] |= 1;
1621       else
1622         {
1623           replacements[j++] = replacements[i];
1624           reload_flags[replacements[i].what] |= 2;
1625         }
1626     }
1627   /* Note that the following store must be done before the recursive calls.  */
1628   n_replacements = j;
1629
1630   for (i = n_reloads - 1; i >= 0; i--)
1631     {
1632       if (reload_flags[i] == 1)
1633         {
1634           deallocate_reload_reg (i);
1635           remove_address_replacements (rld[i].in);
1636           rld[i].in = 0;
1637           something_changed = 1;
1638         }
1639     }
1640   return something_changed;
1641 }
1642 \f
1643 /* If there is only one output reload, and it is not for an earlyclobber
1644    operand, try to combine it with a (logically unrelated) input reload
1645    to reduce the number of reload registers needed.
1646
1647    This is safe if the input reload does not appear in
1648    the value being output-reloaded, because this implies
1649    it is not needed any more once the original insn completes.
1650
1651    If that doesn't work, see we can use any of the registers that
1652    die in this insn as a reload register.  We can if it is of the right
1653    class and does not appear in the value being output-reloaded.  */
1654
1655 static void
1656 combine_reloads (void)
1657 {
1658   int i;
1659   int output_reload = -1;
1660   int secondary_out = -1;
1661   rtx note;
1662
1663   /* Find the output reload; return unless there is exactly one
1664      and that one is mandatory.  */
1665
1666   for (i = 0; i < n_reloads; i++)
1667     if (rld[i].out != 0)
1668       {
1669         if (output_reload >= 0)
1670           return;
1671         output_reload = i;
1672       }
1673
1674   if (output_reload < 0 || rld[output_reload].optional)
1675     return;
1676
1677   /* An input-output reload isn't combinable.  */
1678
1679   if (rld[output_reload].in != 0)
1680     return;
1681
1682   /* If this reload is for an earlyclobber operand, we can't do anything.  */
1683   if (earlyclobber_operand_p (rld[output_reload].out))
1684     return;
1685
1686   /* If there is a reload for part of the address of this operand, we would
1687      need to chnage it to RELOAD_FOR_OTHER_ADDRESS.  But that would extend
1688      its life to the point where doing this combine would not lower the
1689      number of spill registers needed.  */
1690   for (i = 0; i < n_reloads; i++)
1691     if ((rld[i].when_needed == RELOAD_FOR_OUTPUT_ADDRESS
1692          || rld[i].when_needed == RELOAD_FOR_OUTADDR_ADDRESS)
1693         && rld[i].opnum == rld[output_reload].opnum)
1694       return;
1695
1696   /* Check each input reload; can we combine it?  */
1697
1698   for (i = 0; i < n_reloads; i++)
1699     if (rld[i].in && ! rld[i].optional && ! rld[i].nocombine
1700         /* Life span of this reload must not extend past main insn.  */
1701         && rld[i].when_needed != RELOAD_FOR_OUTPUT_ADDRESS
1702         && rld[i].when_needed != RELOAD_FOR_OUTADDR_ADDRESS
1703         && rld[i].when_needed != RELOAD_OTHER
1704         && (CLASS_MAX_NREGS (rld[i].class, rld[i].inmode)
1705             == CLASS_MAX_NREGS (rld[output_reload].class,
1706                                 rld[output_reload].outmode))
1707         && rld[i].inc == 0
1708         && rld[i].reg_rtx == 0
1709 #ifdef SECONDARY_MEMORY_NEEDED
1710         /* Don't combine two reloads with different secondary
1711            memory locations.  */
1712         && (secondary_memlocs_elim[(int) rld[output_reload].outmode][rld[i].opnum] == 0
1713             || secondary_memlocs_elim[(int) rld[output_reload].outmode][rld[output_reload].opnum] == 0
1714             || rtx_equal_p (secondary_memlocs_elim[(int) rld[output_reload].outmode][rld[i].opnum],
1715                             secondary_memlocs_elim[(int) rld[output_reload].outmode][rld[output_reload].opnum]))
1716 #endif
1717         && (SMALL_REGISTER_CLASSES
1718             ? (rld[i].class == rld[output_reload].class)
1719             : (reg_class_subset_p (rld[i].class,
1720                                    rld[output_reload].class)
1721                || reg_class_subset_p (rld[output_reload].class,
1722                                       rld[i].class)))
1723         && (MATCHES (rld[i].in, rld[output_reload].out)
1724             /* Args reversed because the first arg seems to be
1725                the one that we imagine being modified
1726                while the second is the one that might be affected.  */
1727             || (! reg_overlap_mentioned_for_reload_p (rld[output_reload].out,
1728                                                       rld[i].in)
1729                 /* However, if the input is a register that appears inside
1730                    the output, then we also can't share.
1731                    Imagine (set (mem (reg 69)) (plus (reg 69) ...)).
1732                    If the same reload reg is used for both reg 69 and the
1733                    result to be stored in memory, then that result
1734                    will clobber the address of the memory ref.  */
1735                 && ! (REG_P (rld[i].in)
1736                       && reg_overlap_mentioned_for_reload_p (rld[i].in,
1737                                                              rld[output_reload].out))))
1738         && ! reload_inner_reg_of_subreg (rld[i].in, rld[i].inmode,
1739                                          rld[i].when_needed != RELOAD_FOR_INPUT)
1740         && (reg_class_size[(int) rld[i].class]
1741             || SMALL_REGISTER_CLASSES)
1742         /* We will allow making things slightly worse by combining an
1743            input and an output, but no worse than that.  */
1744         && (rld[i].when_needed == RELOAD_FOR_INPUT
1745             || rld[i].when_needed == RELOAD_FOR_OUTPUT))
1746       {
1747         int j;
1748
1749         /* We have found a reload to combine with!  */
1750         rld[i].out = rld[output_reload].out;
1751         rld[i].out_reg = rld[output_reload].out_reg;
1752         rld[i].outmode = rld[output_reload].outmode;
1753         /* Mark the old output reload as inoperative.  */
1754         rld[output_reload].out = 0;
1755         /* The combined reload is needed for the entire insn.  */
1756         rld[i].when_needed = RELOAD_OTHER;
1757         /* If the output reload had a secondary reload, copy it.  */
1758         if (rld[output_reload].secondary_out_reload != -1)
1759           {
1760             rld[i].secondary_out_reload
1761               = rld[output_reload].secondary_out_reload;
1762             rld[i].secondary_out_icode
1763               = rld[output_reload].secondary_out_icode;
1764           }
1765
1766 #ifdef SECONDARY_MEMORY_NEEDED
1767         /* Copy any secondary MEM.  */
1768         if (secondary_memlocs_elim[(int) rld[output_reload].outmode][rld[output_reload].opnum] != 0)
1769           secondary_memlocs_elim[(int) rld[output_reload].outmode][rld[i].opnum]
1770             = secondary_memlocs_elim[(int) rld[output_reload].outmode][rld[output_reload].opnum];
1771 #endif
1772         /* If required, minimize the register class.  */
1773         if (reg_class_subset_p (rld[output_reload].class,
1774                                 rld[i].class))
1775           rld[i].class = rld[output_reload].class;
1776
1777         /* Transfer all replacements from the old reload to the combined.  */
1778         for (j = 0; j < n_replacements; j++)
1779           if (replacements[j].what == output_reload)
1780             replacements[j].what = i;
1781
1782         return;
1783       }
1784
1785   /* If this insn has only one operand that is modified or written (assumed
1786      to be the first),  it must be the one corresponding to this reload.  It
1787      is safe to use anything that dies in this insn for that output provided
1788      that it does not occur in the output (we already know it isn't an
1789      earlyclobber.  If this is an asm insn, give up.  */
1790
1791   if (INSN_CODE (this_insn) == -1)
1792     return;
1793
1794   for (i = 1; i < insn_data[INSN_CODE (this_insn)].n_operands; i++)
1795     if (insn_data[INSN_CODE (this_insn)].operand[i].constraint[0] == '='
1796         || insn_data[INSN_CODE (this_insn)].operand[i].constraint[0] == '+')
1797       return;
1798
1799   /* See if some hard register that dies in this insn and is not used in
1800      the output is the right class.  Only works if the register we pick
1801      up can fully hold our output reload.  */
1802   for (note = REG_NOTES (this_insn); note; note = XEXP (note, 1))
1803     if (REG_NOTE_KIND (note) == REG_DEAD
1804         && REG_P (XEXP (note, 0))
1805         && ! reg_overlap_mentioned_for_reload_p (XEXP (note, 0),
1806                                                  rld[output_reload].out)
1807         && REGNO (XEXP (note, 0)) < FIRST_PSEUDO_REGISTER
1808         && HARD_REGNO_MODE_OK (REGNO (XEXP (note, 0)), rld[output_reload].outmode)
1809         && TEST_HARD_REG_BIT (reg_class_contents[(int) rld[output_reload].class],
1810                               REGNO (XEXP (note, 0)))
1811         && (hard_regno_nregs[REGNO (XEXP (note, 0))][rld[output_reload].outmode]
1812             <= hard_regno_nregs[REGNO (XEXP (note, 0))][GET_MODE (XEXP (note, 0))])
1813         /* Ensure that a secondary or tertiary reload for this output
1814            won't want this register.  */
1815         && ((secondary_out = rld[output_reload].secondary_out_reload) == -1
1816             || (! (TEST_HARD_REG_BIT
1817                    (reg_class_contents[(int) rld[secondary_out].class],
1818                     REGNO (XEXP (note, 0))))
1819                 && ((secondary_out = rld[secondary_out].secondary_out_reload) == -1
1820                     ||  ! (TEST_HARD_REG_BIT
1821                            (reg_class_contents[(int) rld[secondary_out].class],
1822                             REGNO (XEXP (note, 0)))))))
1823         && ! fixed_regs[REGNO (XEXP (note, 0))])
1824       {
1825         rld[output_reload].reg_rtx
1826           = gen_rtx_REG (rld[output_reload].outmode,
1827                          REGNO (XEXP (note, 0)));
1828         return;
1829       }
1830 }
1831 \f
1832 /* Try to find a reload register for an in-out reload (expressions IN and OUT).
1833    See if one of IN and OUT is a register that may be used;
1834    this is desirable since a spill-register won't be needed.
1835    If so, return the register rtx that proves acceptable.
1836
1837    INLOC and OUTLOC are locations where IN and OUT appear in the insn.
1838    CLASS is the register class required for the reload.
1839
1840    If FOR_REAL is >= 0, it is the number of the reload,
1841    and in some cases when it can be discovered that OUT doesn't need
1842    to be computed, clear out rld[FOR_REAL].out.
1843
1844    If FOR_REAL is -1, this should not be done, because this call
1845    is just to see if a register can be found, not to find and install it.
1846
1847    EARLYCLOBBER is nonzero if OUT is an earlyclobber operand.  This
1848    puts an additional constraint on being able to use IN for OUT since
1849    IN must not appear elsewhere in the insn (it is assumed that IN itself
1850    is safe from the earlyclobber).  */
1851
1852 static rtx
1853 find_dummy_reload (rtx real_in, rtx real_out, rtx *inloc, rtx *outloc,
1854                    enum machine_mode inmode, enum machine_mode outmode,
1855                    enum reg_class class, int for_real, int earlyclobber)
1856 {
1857   rtx in = real_in;
1858   rtx out = real_out;
1859   int in_offset = 0;
1860   int out_offset = 0;
1861   rtx value = 0;
1862
1863   /* If operands exceed a word, we can't use either of them
1864      unless they have the same size.  */
1865   if (GET_MODE_SIZE (outmode) != GET_MODE_SIZE (inmode)
1866       && (GET_MODE_SIZE (outmode) > UNITS_PER_WORD
1867           || GET_MODE_SIZE (inmode) > UNITS_PER_WORD))
1868     return 0;
1869
1870   /* Note that {in,out}_offset are needed only when 'in' or 'out'
1871      respectively refers to a hard register.  */
1872
1873   /* Find the inside of any subregs.  */
1874   while (GET_CODE (out) == SUBREG)
1875     {
1876       if (REG_P (SUBREG_REG (out))
1877           && REGNO (SUBREG_REG (out)) < FIRST_PSEUDO_REGISTER)
1878         out_offset += subreg_regno_offset (REGNO (SUBREG_REG (out)),
1879                                            GET_MODE (SUBREG_REG (out)),
1880                                            SUBREG_BYTE (out),
1881                                            GET_MODE (out));
1882       out = SUBREG_REG (out);
1883     }
1884   while (GET_CODE (in) == SUBREG)
1885     {
1886       if (REG_P (SUBREG_REG (in))
1887           && REGNO (SUBREG_REG (in)) < FIRST_PSEUDO_REGISTER)
1888         in_offset += subreg_regno_offset (REGNO (SUBREG_REG (in)),
1889                                           GET_MODE (SUBREG_REG (in)),
1890                                           SUBREG_BYTE (in),
1891                                           GET_MODE (in));
1892       in = SUBREG_REG (in);
1893     }
1894
1895   /* Narrow down the reg class, the same way push_reload will;
1896      otherwise we might find a dummy now, but push_reload won't.  */
1897   {
1898     enum reg_class preferred_class = PREFERRED_RELOAD_CLASS (in, class);
1899     if (preferred_class != NO_REGS)
1900       class = preferred_class;
1901   }
1902
1903   /* See if OUT will do.  */
1904   if (REG_P (out)
1905       && REGNO (out) < FIRST_PSEUDO_REGISTER)
1906     {
1907       unsigned int regno = REGNO (out) + out_offset;
1908       unsigned int nwords = hard_regno_nregs[regno][outmode];
1909       rtx saved_rtx;
1910
1911       /* When we consider whether the insn uses OUT,
1912          ignore references within IN.  They don't prevent us
1913          from copying IN into OUT, because those refs would
1914          move into the insn that reloads IN.
1915
1916          However, we only ignore IN in its role as this reload.
1917          If the insn uses IN elsewhere and it contains OUT,
1918          that counts.  We can't be sure it's the "same" operand
1919          so it might not go through this reload.  */
1920       saved_rtx = *inloc;
1921       *inloc = const0_rtx;
1922
1923       if (regno < FIRST_PSEUDO_REGISTER
1924           && HARD_REGNO_MODE_OK (regno, outmode)
1925           && ! refers_to_regno_for_reload_p (regno, regno + nwords,
1926                                              PATTERN (this_insn), outloc))
1927         {
1928           unsigned int i;
1929
1930           for (i = 0; i < nwords; i++)
1931             if (! TEST_HARD_REG_BIT (reg_class_contents[(int) class],
1932                                      regno + i))
1933               break;
1934
1935           if (i == nwords)
1936             {
1937               if (REG_P (real_out))
1938                 value = real_out;
1939               else
1940                 value = gen_rtx_REG (outmode, regno);
1941             }
1942         }
1943
1944       *inloc = saved_rtx;
1945     }
1946
1947   /* Consider using IN if OUT was not acceptable
1948      or if OUT dies in this insn (like the quotient in a divmod insn).
1949      We can't use IN unless it is dies in this insn,
1950      which means we must know accurately which hard regs are live.
1951      Also, the result can't go in IN if IN is used within OUT,
1952      or if OUT is an earlyclobber and IN appears elsewhere in the insn.  */
1953   if (hard_regs_live_known
1954       && REG_P (in)
1955       && REGNO (in) < FIRST_PSEUDO_REGISTER
1956       && (value == 0
1957           || find_reg_note (this_insn, REG_UNUSED, real_out))
1958       && find_reg_note (this_insn, REG_DEAD, real_in)
1959       && !fixed_regs[REGNO (in)]
1960       && HARD_REGNO_MODE_OK (REGNO (in),
1961                              /* The only case where out and real_out might
1962                                 have different modes is where real_out
1963                                 is a subreg, and in that case, out
1964                                 has a real mode.  */
1965                              (GET_MODE (out) != VOIDmode
1966                               ? GET_MODE (out) : outmode))
1967         /* But only do all this if we can be sure, that this input
1968            operand doesn't correspond with an uninitialized pseudoreg.
1969            global can assign some hardreg to it, which is the same as
1970            a different pseudo also currently live (as it can ignore the
1971            conflict).  So we never must introduce writes to such hardregs,
1972            as they would clobber the other live pseudo using the same.
1973            See also PR20973.  */
1974       && (ORIGINAL_REGNO (in) < FIRST_PSEUDO_REGISTER
1975           || ! bitmap_bit_p (ENTRY_BLOCK_PTR->il.rtl->global_live_at_end,
1976                              ORIGINAL_REGNO (in))))
1977     {
1978       unsigned int regno = REGNO (in) + in_offset;
1979       unsigned int nwords = hard_regno_nregs[regno][inmode];
1980
1981       if (! refers_to_regno_for_reload_p (regno, regno + nwords, out, (rtx*) 0)
1982           && ! hard_reg_set_here_p (regno, regno + nwords,
1983                                     PATTERN (this_insn))
1984           && (! earlyclobber
1985               || ! refers_to_regno_for_reload_p (regno, regno + nwords,
1986                                                  PATTERN (this_insn), inloc)))
1987         {
1988           unsigned int i;
1989
1990           for (i = 0; i < nwords; i++)
1991             if (! TEST_HARD_REG_BIT (reg_class_contents[(int) class],
1992                                      regno + i))
1993               break;
1994
1995           if (i == nwords)
1996             {
1997               /* If we were going to use OUT as the reload reg
1998                  and changed our mind, it means OUT is a dummy that
1999                  dies here.  So don't bother copying value to it.  */
2000               if (for_real >= 0 && value == real_out)
2001                 rld[for_real].out = 0;
2002               if (REG_P (real_in))
2003                 value = real_in;
2004               else
2005                 value = gen_rtx_REG (inmode, regno);
2006             }
2007         }
2008     }
2009
2010   return value;
2011 }
2012 \f
2013 /* This page contains subroutines used mainly for determining
2014    whether the IN or an OUT of a reload can serve as the
2015    reload register.  */
2016
2017 /* Return 1 if X is an operand of an insn that is being earlyclobbered.  */
2018
2019 int
2020 earlyclobber_operand_p (rtx x)
2021 {
2022   int i;
2023
2024   for (i = 0; i < n_earlyclobbers; i++)
2025     if (reload_earlyclobbers[i] == x)
2026       return 1;
2027
2028   return 0;
2029 }
2030
2031 /* Return 1 if expression X alters a hard reg in the range
2032    from BEG_REGNO (inclusive) to END_REGNO (exclusive),
2033    either explicitly or in the guise of a pseudo-reg allocated to REGNO.
2034    X should be the body of an instruction.  */
2035
2036 static int
2037 hard_reg_set_here_p (unsigned int beg_regno, unsigned int end_regno, rtx x)
2038 {
2039   if (GET_CODE (x) == SET || GET_CODE (x) == CLOBBER)
2040     {
2041       rtx op0 = SET_DEST (x);
2042
2043       while (GET_CODE (op0) == SUBREG)
2044         op0 = SUBREG_REG (op0);
2045       if (REG_P (op0))
2046         {
2047           unsigned int r = REGNO (op0);
2048
2049           /* See if this reg overlaps range under consideration.  */
2050           if (r < end_regno
2051               && r + hard_regno_nregs[r][GET_MODE (op0)] > beg_regno)
2052             return 1;
2053         }
2054     }
2055   else if (GET_CODE (x) == PARALLEL)
2056     {
2057       int i = XVECLEN (x, 0) - 1;
2058
2059       for (; i >= 0; i--)
2060         if (hard_reg_set_here_p (beg_regno, end_regno, XVECEXP (x, 0, i)))
2061           return 1;
2062     }
2063
2064   return 0;
2065 }
2066
2067 /* Return 1 if ADDR is a valid memory address for mode MODE,
2068    and check that each pseudo reg has the proper kind of
2069    hard reg.  */
2070
2071 int
2072 strict_memory_address_p (enum machine_mode mode ATTRIBUTE_UNUSED, rtx addr)
2073 {
2074   GO_IF_LEGITIMATE_ADDRESS (mode, addr, win);
2075   return 0;
2076
2077  win:
2078   return 1;
2079 }
2080 \f
2081 /* Like rtx_equal_p except that it allows a REG and a SUBREG to match
2082    if they are the same hard reg, and has special hacks for
2083    autoincrement and autodecrement.
2084    This is specifically intended for find_reloads to use
2085    in determining whether two operands match.
2086    X is the operand whose number is the lower of the two.
2087
2088    The value is 2 if Y contains a pre-increment that matches
2089    a non-incrementing address in X.  */
2090
2091 /* ??? To be completely correct, we should arrange to pass
2092    for X the output operand and for Y the input operand.
2093    For now, we assume that the output operand has the lower number
2094    because that is natural in (SET output (... input ...)).  */
2095
2096 int
2097 operands_match_p (rtx x, rtx y)
2098 {
2099   int i;
2100   RTX_CODE code = GET_CODE (x);
2101   const char *fmt;
2102   int success_2;
2103
2104   if (x == y)
2105     return 1;
2106   if ((code == REG || (code == SUBREG && REG_P (SUBREG_REG (x))))
2107       && (REG_P (y) || (GET_CODE (y) == SUBREG
2108                                   && REG_P (SUBREG_REG (y)))))
2109     {
2110       int j;
2111
2112       if (code == SUBREG)
2113         {
2114           i = REGNO (SUBREG_REG (x));
2115           if (i >= FIRST_PSEUDO_REGISTER)
2116             goto slow;
2117           i += subreg_regno_offset (REGNO (SUBREG_REG (x)),
2118                                     GET_MODE (SUBREG_REG (x)),
2119                                     SUBREG_BYTE (x),
2120                                     GET_MODE (x));
2121         }
2122       else
2123         i = REGNO (x);
2124
2125       if (GET_CODE (y) == SUBREG)
2126         {
2127           j = REGNO (SUBREG_REG (y));
2128           if (j >= FIRST_PSEUDO_REGISTER)
2129             goto slow;
2130           j += subreg_regno_offset (REGNO (SUBREG_REG (y)),
2131                                     GET_MODE (SUBREG_REG (y)),
2132                                     SUBREG_BYTE (y),
2133                                     GET_MODE (y));
2134         }
2135       else
2136         j = REGNO (y);
2137
2138       /* On a WORDS_BIG_ENDIAN machine, point to the last register of a
2139          multiple hard register group of scalar integer registers, so that
2140          for example (reg:DI 0) and (reg:SI 1) will be considered the same
2141          register.  */
2142       if (WORDS_BIG_ENDIAN && GET_MODE_SIZE (GET_MODE (x)) > UNITS_PER_WORD
2143           && SCALAR_INT_MODE_P (GET_MODE (x))
2144           && i < FIRST_PSEUDO_REGISTER)
2145         i += hard_regno_nregs[i][GET_MODE (x)] - 1;
2146       if (WORDS_BIG_ENDIAN && GET_MODE_SIZE (GET_MODE (y)) > UNITS_PER_WORD
2147           && SCALAR_INT_MODE_P (GET_MODE (y))
2148           && j < FIRST_PSEUDO_REGISTER)
2149         j += hard_regno_nregs[j][GET_MODE (y)] - 1;
2150
2151       return i == j;
2152     }
2153   /* If two operands must match, because they are really a single
2154      operand of an assembler insn, then two postincrements are invalid
2155      because the assembler insn would increment only once.
2156      On the other hand, a postincrement matches ordinary indexing
2157      if the postincrement is the output operand.  */
2158   if (code == POST_DEC || code == POST_INC || code == POST_MODIFY)
2159     return operands_match_p (XEXP (x, 0), y);
2160   /* Two preincrements are invalid
2161      because the assembler insn would increment only once.
2162      On the other hand, a preincrement matches ordinary indexing
2163      if the preincrement is the input operand.
2164      In this case, return 2, since some callers need to do special
2165      things when this happens.  */
2166   if (GET_CODE (y) == PRE_DEC || GET_CODE (y) == PRE_INC
2167       || GET_CODE (y) == PRE_MODIFY)
2168     return operands_match_p (x, XEXP (y, 0)) ? 2 : 0;
2169
2170  slow:
2171
2172   /* Now we have disposed of all the cases in which different rtx codes
2173      can match.  */
2174   if (code != GET_CODE (y))
2175     return 0;
2176
2177   /* (MULT:SI x y) and (MULT:HI x y) are NOT equivalent.  */
2178   if (GET_MODE (x) != GET_MODE (y))
2179     return 0;
2180
2181   switch (code)
2182     {
2183     case CONST_INT:
2184     case CONST_DOUBLE:
2185       return 0;
2186
2187     case LABEL_REF:
2188       return XEXP (x, 0) == XEXP (y, 0);
2189     case SYMBOL_REF:
2190       return XSTR (x, 0) == XSTR (y, 0);
2191
2192     default:
2193       break;
2194     }
2195
2196   /* Compare the elements.  If any pair of corresponding elements
2197      fail to match, return 0 for the whole things.  */
2198
2199   success_2 = 0;
2200   fmt = GET_RTX_FORMAT (code);
2201   for (i = GET_RTX_LENGTH (code) - 1; i >= 0; i--)
2202     {
2203       int val, j;
2204       switch (fmt[i])
2205         {
2206         case 'w':
2207           if (XWINT (x, i) != XWINT (y, i))
2208             return 0;
2209           break;
2210
2211         case 'i':
2212           if (XINT (x, i) != XINT (y, i))
2213             return 0;
2214           break;
2215
2216         case 'e':
2217           val = operands_match_p (XEXP (x, i), XEXP (y, i));
2218           if (val == 0)
2219             return 0;
2220           /* If any subexpression returns 2,
2221              we should return 2 if we are successful.  */
2222           if (val == 2)
2223             success_2 = 1;
2224           break;
2225
2226         case '0':
2227           break;
2228
2229         case 'E':
2230           if (XVECLEN (x, i) != XVECLEN (y, i))
2231             return 0;
2232           for (j = XVECLEN (x, i) - 1; j >= 0; --j)
2233             {
2234               val = operands_match_p (XVECEXP (x, i, j), XVECEXP (y, i, j));
2235               if (val == 0)
2236                 return 0;
2237               if (val == 2)
2238                 success_2 = 1;
2239             }
2240           break;
2241
2242           /* It is believed that rtx's at this level will never
2243              contain anything but integers and other rtx's,
2244              except for within LABEL_REFs and SYMBOL_REFs.  */
2245         default:
2246           gcc_unreachable ();
2247         }
2248     }
2249   return 1 + success_2;
2250 }
2251 \f
2252 /* Describe the range of registers or memory referenced by X.
2253    If X is a register, set REG_FLAG and put the first register
2254    number into START and the last plus one into END.
2255    If X is a memory reference, put a base address into BASE
2256    and a range of integer offsets into START and END.
2257    If X is pushing on the stack, we can assume it causes no trouble,
2258    so we set the SAFE field.  */
2259
2260 static struct decomposition
2261 decompose (rtx x)
2262 {
2263   struct decomposition val;
2264   int all_const = 0;
2265
2266   memset (&val, 0, sizeof (val));
2267
2268   switch (GET_CODE (x))
2269     {
2270     case MEM:
2271       {
2272         rtx base = NULL_RTX, offset = 0;
2273         rtx addr = XEXP (x, 0);
2274         
2275         if (GET_CODE (addr) == PRE_DEC || GET_CODE (addr) == PRE_INC
2276             || GET_CODE (addr) == POST_DEC || GET_CODE (addr) == POST_INC)
2277           {
2278             val.base = XEXP (addr, 0);
2279             val.start = -GET_MODE_SIZE (GET_MODE (x));
2280             val.end = GET_MODE_SIZE (GET_MODE (x));
2281             val.safe = REGNO (val.base) == STACK_POINTER_REGNUM;
2282             return val;
2283           }
2284         
2285         if (GET_CODE (addr) == PRE_MODIFY || GET_CODE (addr) == POST_MODIFY)
2286           {
2287             if (GET_CODE (XEXP (addr, 1)) == PLUS
2288                 && XEXP (addr, 0) == XEXP (XEXP (addr, 1), 0)
2289                 && CONSTANT_P (XEXP (XEXP (addr, 1), 1)))
2290               {
2291                 val.base  = XEXP (addr, 0);
2292                 val.start = -INTVAL (XEXP (XEXP (addr, 1), 1));
2293                 val.end   = INTVAL (XEXP (XEXP (addr, 1), 1));
2294                 val.safe  = REGNO (val.base) == STACK_POINTER_REGNUM;
2295                 return val;
2296               }
2297           }
2298         
2299         if (GET_CODE (addr) == CONST)
2300           {
2301             addr = XEXP (addr, 0);
2302             all_const = 1;
2303           }
2304         if (GET_CODE (addr) == PLUS)
2305           {
2306             if (CONSTANT_P (XEXP (addr, 0)))
2307               {
2308                 base = XEXP (addr, 1);
2309                 offset = XEXP (addr, 0);
2310               }
2311             else if (CONSTANT_P (XEXP (addr, 1)))
2312               {
2313                 base = XEXP (addr, 0);
2314                 offset = XEXP (addr, 1);
2315               }
2316           }
2317         
2318         if (offset == 0)
2319           {
2320             base = addr;
2321             offset = const0_rtx;
2322           }
2323         if (GET_CODE (offset) == CONST)
2324           offset = XEXP (offset, 0);
2325         if (GET_CODE (offset) == PLUS)
2326           {
2327             if (GET_CODE (XEXP (offset, 0)) == CONST_INT)
2328               {
2329                 base = gen_rtx_PLUS (GET_MODE (base), base, XEXP (offset, 1));
2330                 offset = XEXP (offset, 0);
2331               }
2332             else if (GET_CODE (XEXP (offset, 1)) == CONST_INT)
2333               {
2334                 base = gen_rtx_PLUS (GET_MODE (base), base, XEXP (offset, 0));
2335                 offset = XEXP (offset, 1);
2336               }
2337             else
2338               {
2339                 base = gen_rtx_PLUS (GET_MODE (base), base, offset);
2340                 offset = const0_rtx;
2341               }
2342           }
2343         else if (GET_CODE (offset) != CONST_INT)
2344           {
2345             base = gen_rtx_PLUS (GET_MODE (base), base, offset);
2346             offset = const0_rtx;
2347           }
2348         
2349         if (all_const && GET_CODE (base) == PLUS)
2350           base = gen_rtx_CONST (GET_MODE (base), base);
2351         
2352         gcc_assert (GET_CODE (offset) == CONST_INT);
2353         
2354         val.start = INTVAL (offset);
2355         val.end = val.start + GET_MODE_SIZE (GET_MODE (x));
2356         val.base = base;
2357       }
2358       break;
2359       
2360     case REG:
2361       val.reg_flag = 1;
2362       val.start = true_regnum (x);
2363       if (val.start < 0 || val.start >= FIRST_PSEUDO_REGISTER)
2364         {
2365           /* A pseudo with no hard reg.  */
2366           val.start = REGNO (x);
2367           val.end = val.start + 1;
2368         }
2369       else
2370         /* A hard reg.  */
2371         val.end = val.start + hard_regno_nregs[val.start][GET_MODE (x)];
2372       break;
2373
2374     case SUBREG:
2375       if (!REG_P (SUBREG_REG (x)))
2376         /* This could be more precise, but it's good enough.  */
2377         return decompose (SUBREG_REG (x));
2378       val.reg_flag = 1;
2379       val.start = true_regnum (x);
2380       if (val.start < 0 || val.start >= FIRST_PSEUDO_REGISTER)
2381         return decompose (SUBREG_REG (x));
2382       else
2383         /* A hard reg.  */
2384         val.end = val.start + hard_regno_nregs[val.start][GET_MODE (x)];
2385       break;
2386
2387     case SCRATCH:
2388       /* This hasn't been assigned yet, so it can't conflict yet.  */
2389       val.safe = 1;
2390       break;
2391
2392     default:
2393       gcc_assert (CONSTANT_P (x));
2394       val.safe = 1;
2395       break;
2396     }
2397   return val;
2398 }
2399
2400 /* Return 1 if altering Y will not modify the value of X.
2401    Y is also described by YDATA, which should be decompose (Y).  */
2402
2403 static int
2404 immune_p (rtx x, rtx y, struct decomposition ydata)
2405 {
2406   struct decomposition xdata;
2407
2408   if (ydata.reg_flag)
2409     return !refers_to_regno_for_reload_p (ydata.start, ydata.end, x, (rtx*) 0);
2410   if (ydata.safe)
2411     return 1;
2412
2413   gcc_assert (MEM_P (y));
2414   /* If Y is memory and X is not, Y can't affect X.  */
2415   if (!MEM_P (x))
2416     return 1;
2417
2418   xdata = decompose (x);
2419
2420   if (! rtx_equal_p (xdata.base, ydata.base))
2421     {
2422       /* If bases are distinct symbolic constants, there is no overlap.  */
2423       if (CONSTANT_P (xdata.base) && CONSTANT_P (ydata.base))
2424         return 1;
2425       /* Constants and stack slots never overlap.  */
2426       if (CONSTANT_P (xdata.base)
2427           && (ydata.base == frame_pointer_rtx
2428               || ydata.base == hard_frame_pointer_rtx
2429               || ydata.base == stack_pointer_rtx))
2430         return 1;
2431       if (CONSTANT_P (ydata.base)
2432           && (xdata.base == frame_pointer_rtx
2433               || xdata.base == hard_frame_pointer_rtx
2434               || xdata.base == stack_pointer_rtx))
2435         return 1;
2436       /* If either base is variable, we don't know anything.  */
2437       return 0;
2438     }
2439
2440   return (xdata.start >= ydata.end || ydata.start >= xdata.end);
2441 }
2442
2443 /* Similar, but calls decompose.  */
2444
2445 int
2446 safe_from_earlyclobber (rtx op, rtx clobber)
2447 {
2448   struct decomposition early_data;
2449
2450   early_data = decompose (clobber);
2451   return immune_p (op, clobber, early_data);
2452 }
2453 \f
2454 /* Main entry point of this file: search the body of INSN
2455    for values that need reloading and record them with push_reload.
2456    REPLACE nonzero means record also where the values occur
2457    so that subst_reloads can be used.
2458
2459    IND_LEVELS says how many levels of indirection are supported by this
2460    machine; a value of zero means that a memory reference is not a valid
2461    memory address.
2462
2463    LIVE_KNOWN says we have valid information about which hard
2464    regs are live at each point in the program; this is true when
2465    we are called from global_alloc but false when stupid register
2466    allocation has been done.
2467
2468    RELOAD_REG_P if nonzero is a vector indexed by hard reg number
2469    which is nonnegative if the reg has been commandeered for reloading into.
2470    It is copied into STATIC_RELOAD_REG_P and referenced from there
2471    by various subroutines.
2472
2473    Return TRUE if some operands need to be changed, because of swapping
2474    commutative operands, reg_equiv_address substitution, or whatever.  */
2475
2476 int
2477 find_reloads (rtx insn, int replace, int ind_levels, int live_known,
2478               short *reload_reg_p)
2479 {
2480   int insn_code_number;
2481   int i, j;
2482   int noperands;
2483   /* These start out as the constraints for the insn
2484      and they are chewed up as we consider alternatives.  */
2485   char *constraints[MAX_RECOG_OPERANDS];
2486   /* These are the preferred classes for an operand, or NO_REGS if it isn't
2487      a register.  */
2488   enum reg_class preferred_class[MAX_RECOG_OPERANDS];
2489   char pref_or_nothing[MAX_RECOG_OPERANDS];
2490   /* Nonzero for a MEM operand whose entire address needs a reload. 
2491      May be -1 to indicate the entire address may or may not need a reload.  */
2492   int address_reloaded[MAX_RECOG_OPERANDS];
2493   /* Nonzero for an address operand that needs to be completely reloaded.
2494      May be -1 to indicate the entire operand may or may not need a reload.  */
2495   int address_operand_reloaded[MAX_RECOG_OPERANDS];
2496   /* Value of enum reload_type to use for operand.  */
2497   enum reload_type operand_type[MAX_RECOG_OPERANDS];
2498   /* Value of enum reload_type to use within address of operand.  */
2499   enum reload_type address_type[MAX_RECOG_OPERANDS];
2500   /* Save the usage of each operand.  */
2501   enum reload_usage { RELOAD_READ, RELOAD_READ_WRITE, RELOAD_WRITE } modified[MAX_RECOG_OPERANDS];
2502   int no_input_reloads = 0, no_output_reloads = 0;
2503   int n_alternatives;
2504   int this_alternative[MAX_RECOG_OPERANDS];
2505   char this_alternative_match_win[MAX_RECOG_OPERANDS];
2506   char this_alternative_win[MAX_RECOG_OPERANDS];
2507   char this_alternative_offmemok[MAX_RECOG_OPERANDS];
2508   char this_alternative_earlyclobber[MAX_RECOG_OPERANDS];
2509   int this_alternative_matches[MAX_RECOG_OPERANDS];
2510   int swapped;
2511   int goal_alternative[MAX_RECOG_OPERANDS];
2512   int this_alternative_number;
2513   int goal_alternative_number = 0;
2514   int operand_reloadnum[MAX_RECOG_OPERANDS];
2515   int goal_alternative_matches[MAX_RECOG_OPERANDS];
2516   int goal_alternative_matched[MAX_RECOG_OPERANDS];
2517   char goal_alternative_match_win[MAX_RECOG_OPERANDS];
2518   char goal_alternative_win[MAX_RECOG_OPERANDS];
2519   char goal_alternative_offmemok[MAX_RECOG_OPERANDS];
2520   char goal_alternative_earlyclobber[MAX_RECOG_OPERANDS];
2521   int goal_alternative_swapped;
2522   int best;
2523   int commutative;
2524   char operands_match[MAX_RECOG_OPERANDS][MAX_RECOG_OPERANDS];
2525   rtx substed_operand[MAX_RECOG_OPERANDS];
2526   rtx body = PATTERN (insn);
2527   rtx set = single_set (insn);
2528   int goal_earlyclobber = 0, this_earlyclobber;
2529   enum machine_mode operand_mode[MAX_RECOG_OPERANDS];
2530   int retval = 0;
2531
2532   this_insn = insn;
2533   n_reloads = 0;
2534   n_replacements = 0;
2535   n_earlyclobbers = 0;
2536   replace_reloads = replace;
2537   hard_regs_live_known = live_known;
2538   static_reload_reg_p = reload_reg_p;
2539
2540   /* JUMP_INSNs and CALL_INSNs are not allowed to have any output reloads;
2541      neither are insns that SET cc0.  Insns that use CC0 are not allowed
2542      to have any input reloads.  */
2543   if (JUMP_P (insn) || CALL_P (insn))
2544     no_output_reloads = 1;
2545
2546 #ifdef HAVE_cc0
2547   if (reg_referenced_p (cc0_rtx, PATTERN (insn)))
2548     no_input_reloads = 1;
2549   if (reg_set_p (cc0_rtx, PATTERN (insn)))
2550     no_output_reloads = 1;
2551 #endif
2552
2553 #ifdef SECONDARY_MEMORY_NEEDED
2554   /* The eliminated forms of any secondary memory locations are per-insn, so
2555      clear them out here.  */
2556
2557   if (secondary_memlocs_elim_used)
2558     {
2559       memset (secondary_memlocs_elim, 0,
2560               sizeof (secondary_memlocs_elim[0]) * secondary_memlocs_elim_used);
2561       secondary_memlocs_elim_used = 0;
2562     }
2563 #endif
2564
2565   /* Dispose quickly of (set (reg..) (reg..)) if both have hard regs and it
2566      is cheap to move between them.  If it is not, there may not be an insn
2567      to do the copy, so we may need a reload.  */
2568   if (GET_CODE (body) == SET
2569       && REG_P (SET_DEST (body))
2570       && REGNO (SET_DEST (body)) < FIRST_PSEUDO_REGISTER
2571       && REG_P (SET_SRC (body))
2572       && REGNO (SET_SRC (body)) < FIRST_PSEUDO_REGISTER
2573       && REGISTER_MOVE_COST (GET_MODE (SET_SRC (body)),
2574                              REGNO_REG_CLASS (REGNO (SET_SRC (body))),
2575                              REGNO_REG_CLASS (REGNO (SET_DEST (body)))) == 2)
2576     return 0;
2577
2578   extract_insn (insn);
2579
2580   noperands = reload_n_operands = recog_data.n_operands;
2581   n_alternatives = recog_data.n_alternatives;
2582
2583   /* Just return "no reloads" if insn has no operands with constraints.  */
2584   if (noperands == 0 || n_alternatives == 0)
2585     return 0;
2586
2587   insn_code_number = INSN_CODE (insn);
2588   this_insn_is_asm = insn_code_number < 0;
2589
2590   memcpy (operand_mode, recog_data.operand_mode,
2591           noperands * sizeof (enum machine_mode));
2592   memcpy (constraints, recog_data.constraints, noperands * sizeof (char *));
2593
2594   commutative = -1;
2595
2596   /* If we will need to know, later, whether some pair of operands
2597      are the same, we must compare them now and save the result.
2598      Reloading the base and index registers will clobber them
2599      and afterward they will fail to match.  */
2600
2601   for (i = 0; i < noperands; i++)
2602     {
2603       char *p;
2604       int c;
2605
2606       substed_operand[i] = recog_data.operand[i];
2607       p = constraints[i];
2608
2609       modified[i] = RELOAD_READ;
2610
2611       /* Scan this operand's constraint to see if it is an output operand,
2612          an in-out operand, is commutative, or should match another.  */
2613
2614       while ((c = *p))
2615         {
2616           p += CONSTRAINT_LEN (c, p);
2617           switch (c)
2618             {
2619             case '=':
2620               modified[i] = RELOAD_WRITE;
2621               break;
2622             case '+':
2623               modified[i] = RELOAD_READ_WRITE;
2624               break;
2625             case '%':
2626               {
2627                 /* The last operand should not be marked commutative.  */
2628                 gcc_assert (i != noperands - 1);
2629
2630                 /* We currently only support one commutative pair of
2631                    operands.  Some existing asm code currently uses more
2632                    than one pair.  Previously, that would usually work,
2633                    but sometimes it would crash the compiler.  We
2634                    continue supporting that case as well as we can by
2635                    silently ignoring all but the first pair.  In the
2636                    future we may handle it correctly.  */
2637                 if (commutative < 0)
2638                   commutative = i;
2639                 else
2640                   gcc_assert (this_insn_is_asm);
2641               }
2642               break;
2643             /* Use of ISDIGIT is tempting here, but it may get expensive because
2644                of locale support we don't want.  */
2645             case '0': case '1': case '2': case '3': case '4':
2646             case '5': case '6': case '7': case '8': case '9':
2647               {
2648                 c = strtoul (p - 1, &p, 10);
2649
2650                 operands_match[c][i]
2651                   = operands_match_p (recog_data.operand[c],
2652                                       recog_data.operand[i]);
2653
2654                 /* An operand may not match itself.  */
2655                 gcc_assert (c != i);
2656
2657                 /* If C can be commuted with C+1, and C might need to match I,
2658                    then C+1 might also need to match I.  */
2659                 if (commutative >= 0)
2660                   {
2661                     if (c == commutative || c == commutative + 1)
2662                       {
2663                         int other = c + (c == commutative ? 1 : -1);
2664                         operands_match[other][i]
2665                           = operands_match_p (recog_data.operand[other],
2666                                               recog_data.operand[i]);
2667                       }
2668                     if (i == commutative || i == commutative + 1)
2669                       {
2670                         int other = i + (i == commutative ? 1 : -1);
2671                         operands_match[c][other]
2672                           = operands_match_p (recog_data.operand[c],
2673                                               recog_data.operand[other]);
2674                       }
2675                     /* Note that C is supposed to be less than I.
2676                        No need to consider altering both C and I because in
2677                        that case we would alter one into the other.  */
2678                   }
2679               }
2680             }
2681         }
2682     }
2683
2684   /* Examine each operand that is a memory reference or memory address
2685      and reload parts of the addresses into index registers.
2686      Also here any references to pseudo regs that didn't get hard regs
2687      but are equivalent to constants get replaced in the insn itself
2688      with those constants.  Nobody will ever see them again.
2689
2690      Finally, set up the preferred classes of each operand.  */
2691
2692   for (i = 0; i < noperands; i++)
2693     {
2694       RTX_CODE code = GET_CODE (recog_data.operand[i]);
2695
2696       address_reloaded[i] = 0;
2697       address_operand_reloaded[i] = 0;
2698       operand_type[i] = (modified[i] == RELOAD_READ ? RELOAD_FOR_INPUT
2699                          : modified[i] == RELOAD_WRITE ? RELOAD_FOR_OUTPUT
2700                          : RELOAD_OTHER);
2701       address_type[i]
2702         = (modified[i] == RELOAD_READ ? RELOAD_FOR_INPUT_ADDRESS
2703            : modified[i] == RELOAD_WRITE ? RELOAD_FOR_OUTPUT_ADDRESS
2704            : RELOAD_OTHER);
2705
2706       if (*constraints[i] == 0)
2707         /* Ignore things like match_operator operands.  */
2708         ;
2709       else if (constraints[i][0] == 'p'
2710                || EXTRA_ADDRESS_CONSTRAINT (constraints[i][0], constraints[i]))
2711         {
2712           address_operand_reloaded[i]
2713             = find_reloads_address (recog_data.operand_mode[i], (rtx*) 0,
2714                                     recog_data.operand[i],
2715                                     recog_data.operand_loc[i],
2716                                     i, operand_type[i], ind_levels, insn);
2717
2718           /* If we now have a simple operand where we used to have a
2719              PLUS or MULT, re-recognize and try again.  */
2720           if ((OBJECT_P (*recog_data.operand_loc[i])
2721                || GET_CODE (*recog_data.operand_loc[i]) == SUBREG)
2722               && (GET_CODE (recog_data.operand[i]) == MULT
2723                   || GET_CODE (recog_data.operand[i]) == PLUS))
2724             {
2725               INSN_CODE (insn) = -1;
2726               retval = find_reloads (insn, replace, ind_levels, live_known,
2727                                      reload_reg_p);
2728               return retval;
2729             }
2730
2731           recog_data.operand[i] = *recog_data.operand_loc[i];
2732           substed_operand[i] = recog_data.operand[i];
2733
2734           /* Address operands are reloaded in their existing mode,
2735              no matter what is specified in the machine description.  */
2736           operand_mode[i] = GET_MODE (recog_data.operand[i]);
2737         }
2738       else if (code == MEM)
2739         {
2740           address_reloaded[i]
2741             = find_reloads_address (GET_MODE (recog_data.operand[i]),
2742                                     recog_data.operand_loc[i],
2743                                     XEXP (recog_data.operand[i], 0),
2744                                     &XEXP (recog_data.operand[i], 0),
2745                                     i, address_type[i], ind_levels, insn);
2746           recog_data.operand[i] = *recog_data.operand_loc[i];
2747           substed_operand[i] = recog_data.operand[i];
2748         }
2749       else if (code == SUBREG)
2750         {
2751           rtx reg = SUBREG_REG (recog_data.operand[i]);
2752           rtx op
2753             = find_reloads_toplev (recog_data.operand[i], i, address_type[i],
2754                                    ind_levels,
2755                                    set != 0
2756                                    && &SET_DEST (set) == recog_data.operand_loc[i],
2757                                    insn,
2758                                    &address_reloaded[i]);
2759
2760           /* If we made a MEM to load (a part of) the stackslot of a pseudo
2761              that didn't get a hard register, emit a USE with a REG_EQUAL
2762              note in front so that we might inherit a previous, possibly
2763              wider reload.  */
2764
2765           if (replace
2766               && MEM_P (op)
2767               && REG_P (reg)
2768               && (GET_MODE_SIZE (GET_MODE (reg))
2769                   >= GET_MODE_SIZE (GET_MODE (op))))
2770             set_unique_reg_note (emit_insn_before (gen_rtx_USE (VOIDmode, reg),
2771                                                    insn),
2772                                  REG_EQUAL, reg_equiv_memory_loc[REGNO (reg)]);
2773
2774           substed_operand[i] = recog_data.operand[i] = op;
2775         }
2776       else if (code == PLUS || GET_RTX_CLASS (code) == RTX_UNARY)
2777         /* We can get a PLUS as an "operand" as a result of register
2778            elimination.  See eliminate_regs and gen_reload.  We handle
2779            a unary operator by reloading the operand.  */
2780         substed_operand[i] = recog_data.operand[i]
2781           = find_reloads_toplev (recog_data.operand[i], i, address_type[i],
2782                                  ind_levels, 0, insn,
2783                                  &address_reloaded[i]);
2784       else if (code == REG)
2785         {
2786           /* This is equivalent to calling find_reloads_toplev.
2787              The code is duplicated for speed.
2788              When we find a pseudo always equivalent to a constant,
2789              we replace it by the constant.  We must be sure, however,
2790              that we don't try to replace it in the insn in which it
2791              is being set.  */
2792           int regno = REGNO (recog_data.operand[i]);
2793           if (reg_equiv_constant[regno] != 0
2794               && (set == 0 || &SET_DEST (set) != recog_data.operand_loc[i]))
2795             {
2796               /* Record the existing mode so that the check if constants are
2797                  allowed will work when operand_mode isn't specified.  */
2798
2799               if (operand_mode[i] == VOIDmode)
2800                 operand_mode[i] = GET_MODE (recog_data.operand[i]);
2801
2802               substed_operand[i] = recog_data.operand[i]
2803                 = reg_equiv_constant[regno];
2804             }
2805           if (reg_equiv_memory_loc[regno] != 0
2806               && (reg_equiv_address[regno] != 0 || num_not_at_initial_offset))
2807             /* We need not give a valid is_set_dest argument since the case
2808                of a constant equivalence was checked above.  */
2809             substed_operand[i] = recog_data.operand[i]
2810               = find_reloads_toplev (recog_data.operand[i], i, address_type[i],
2811                                      ind_levels, 0, insn,
2812                                      &address_reloaded[i]);
2813         }
2814       /* If the operand is still a register (we didn't replace it with an
2815          equivalent), get the preferred class to reload it into.  */
2816       code = GET_CODE (recog_data.operand[i]);
2817       preferred_class[i]
2818         = ((code == REG && REGNO (recog_data.operand[i])
2819             >= FIRST_PSEUDO_REGISTER)
2820            ? reg_preferred_class (REGNO (recog_data.operand[i]))
2821            : NO_REGS);
2822       pref_or_nothing[i]
2823         = (code == REG
2824            && REGNO (recog_data.operand[i]) >= FIRST_PSEUDO_REGISTER
2825            && reg_alternate_class (REGNO (recog_data.operand[i])) == NO_REGS);
2826     }
2827
2828   /* If this is simply a copy from operand 1 to operand 0, merge the
2829      preferred classes for the operands.  */
2830   if (set != 0 && noperands >= 2 && recog_data.operand[0] == SET_DEST (set)
2831       && recog_data.operand[1] == SET_SRC (set))
2832     {
2833       preferred_class[0] = preferred_class[1]
2834         = reg_class_subunion[(int) preferred_class[0]][(int) preferred_class[1]];
2835       pref_or_nothing[0] |= pref_or_nothing[1];
2836       pref_or_nothing[1] |= pref_or_nothing[0];
2837     }
2838
2839   /* Now see what we need for pseudo-regs that didn't get hard regs
2840      or got the wrong kind of hard reg.  For this, we must consider
2841      all the operands together against the register constraints.  */
2842
2843   best = MAX_RECOG_OPERANDS * 2 + 600;
2844
2845   swapped = 0;
2846   goal_alternative_swapped = 0;
2847  try_swapped:
2848
2849   /* The constraints are made of several alternatives.
2850      Each operand's constraint looks like foo,bar,... with commas
2851      separating the alternatives.  The first alternatives for all
2852      operands go together, the second alternatives go together, etc.
2853
2854      First loop over alternatives.  */
2855
2856   for (this_alternative_number = 0;
2857        this_alternative_number < n_alternatives;
2858        this_alternative_number++)
2859     {
2860       /* Loop over operands for one constraint alternative.  */
2861       /* LOSERS counts those that don't fit this alternative
2862          and would require loading.  */
2863       int losers = 0;
2864       /* BAD is set to 1 if it some operand can't fit this alternative
2865          even after reloading.  */
2866       int bad = 0;
2867       /* REJECT is a count of how undesirable this alternative says it is
2868          if any reloading is required.  If the alternative matches exactly
2869          then REJECT is ignored, but otherwise it gets this much
2870          counted against it in addition to the reloading needed.  Each
2871          ? counts three times here since we want the disparaging caused by
2872          a bad register class to only count 1/3 as much.  */
2873       int reject = 0;
2874
2875       this_earlyclobber = 0;
2876
2877       for (i = 0; i < noperands; i++)
2878         {
2879           char *p = constraints[i];
2880           char *end;
2881           int len;
2882           int win = 0;
2883           int did_match = 0;
2884           /* 0 => this operand can be reloaded somehow for this alternative.  */
2885           int badop = 1;
2886           /* 0 => this operand can be reloaded if the alternative allows regs.  */
2887           int winreg = 0;
2888           int c;
2889           int m;
2890           rtx operand = recog_data.operand[i];
2891           int offset = 0;
2892           /* Nonzero means this is a MEM that must be reloaded into a reg
2893              regardless of what the constraint says.  */
2894           int force_reload = 0;
2895           int offmemok = 0;
2896           /* Nonzero if a constant forced into memory would be OK for this
2897              operand.  */
2898           int constmemok = 0;
2899           int earlyclobber = 0;
2900
2901           /* If the predicate accepts a unary operator, it means that
2902              we need to reload the operand, but do not do this for
2903              match_operator and friends.  */
2904           if (UNARY_P (operand) && *p != 0)
2905             operand = XEXP (operand, 0);
2906
2907           /* If the operand is a SUBREG, extract
2908              the REG or MEM (or maybe even a constant) within.
2909              (Constants can occur as a result of reg_equiv_constant.)  */
2910
2911           while (GET_CODE (operand) == SUBREG)
2912             {
2913               /* Offset only matters when operand is a REG and
2914                  it is a hard reg.  This is because it is passed
2915                  to reg_fits_class_p if it is a REG and all pseudos
2916                  return 0 from that function.  */
2917               if (REG_P (SUBREG_REG (operand))
2918                   && REGNO (SUBREG_REG (operand)) < FIRST_PSEUDO_REGISTER)
2919                 {
2920                   if (!subreg_offset_representable_p
2921                         (REGNO (SUBREG_REG (operand)),
2922                          GET_MODE (SUBREG_REG (operand)),
2923                          SUBREG_BYTE (operand),
2924                          GET_MODE (operand)))
2925                      force_reload = 1;
2926                   offset += subreg_regno_offset (REGNO (SUBREG_REG (operand)),
2927                                                  GET_MODE (SUBREG_REG (operand)),
2928                                                  SUBREG_BYTE (operand),
2929                                                  GET_MODE (operand));
2930                 }
2931               operand = SUBREG_REG (operand);
2932               /* Force reload if this is a constant or PLUS or if there may
2933                  be a problem accessing OPERAND in the outer mode.  */
2934               if (CONSTANT_P (operand)
2935                   || GET_CODE (operand) == PLUS
2936                   /* We must force a reload of paradoxical SUBREGs
2937                      of a MEM because the alignment of the inner value
2938                      may not be enough to do the outer reference.  On
2939                      big-endian machines, it may also reference outside
2940                      the object.
2941
2942                      On machines that extend byte operations and we have a
2943                      SUBREG where both the inner and outer modes are no wider
2944                      than a word and the inner mode is narrower, is integral,
2945                      and gets extended when loaded from memory, combine.c has
2946                      made assumptions about the behavior of the machine in such
2947                      register access.  If the data is, in fact, in memory we
2948                      must always load using the size assumed to be in the
2949                      register and let the insn do the different-sized
2950                      accesses.
2951
2952                      This is doubly true if WORD_REGISTER_OPERATIONS.  In
2953                      this case eliminate_regs has left non-paradoxical
2954                      subregs for push_reload to see.  Make sure it does
2955                      by forcing the reload.
2956
2957                      ??? When is it right at this stage to have a subreg
2958                      of a mem that is _not_ to be handled specially?  IMO
2959                      those should have been reduced to just a mem.  */
2960                   || ((MEM_P (operand)
2961                        || (REG_P (operand)
2962                            && REGNO (operand) >= FIRST_PSEUDO_REGISTER))
2963 #ifndef WORD_REGISTER_OPERATIONS
2964                       && (((GET_MODE_BITSIZE (GET_MODE (operand))
2965                             < BIGGEST_ALIGNMENT)
2966                            && (GET_MODE_SIZE (operand_mode[i])
2967                                > GET_MODE_SIZE (GET_MODE (operand))))
2968                           || BYTES_BIG_ENDIAN
2969 #ifdef LOAD_EXTEND_OP
2970                           || (GET_MODE_SIZE (operand_mode[i]) <= UNITS_PER_WORD
2971                               && (GET_MODE_SIZE (GET_MODE (operand))
2972                                   <= UNITS_PER_WORD)
2973                               && (GET_MODE_SIZE (operand_mode[i])
2974                                   > GET_MODE_SIZE (GET_MODE (operand)))
2975                               && INTEGRAL_MODE_P (GET_MODE (operand))
2976                               && LOAD_EXTEND_OP (GET_MODE (operand)) != UNKNOWN)
2977 #endif
2978                           )
2979 #endif
2980                       )
2981                   )
2982                 force_reload = 1;
2983             }
2984
2985           this_alternative[i] = (int) NO_REGS;
2986           this_alternative_win[i] = 0;
2987           this_alternative_match_win[i] = 0;
2988           this_alternative_offmemok[i] = 0;
2989           this_alternative_earlyclobber[i] = 0;
2990           this_alternative_matches[i] = -1;
2991
2992           /* An empty constraint or empty alternative
2993              allows anything which matched the pattern.  */
2994           if (*p == 0 || *p == ',')
2995             win = 1, badop = 0;
2996
2997           /* Scan this alternative's specs for this operand;
2998              set WIN if the operand fits any letter in this alternative.
2999              Otherwise, clear BADOP if this operand could
3000              fit some letter after reloads,
3001              or set WINREG if this operand could fit after reloads
3002              provided the constraint allows some registers.  */
3003
3004           do
3005             switch ((c = *p, len = CONSTRAINT_LEN (c, p)), c)
3006               {
3007               case '\0':
3008                 len = 0;
3009                 break;
3010               case ',':
3011                 c = '\0';
3012                 break;
3013
3014               case '=':  case '+':  case '*':
3015                 break;
3016
3017               case '%':
3018                 /* We only support one commutative marker, the first
3019                    one.  We already set commutative above.  */
3020                 break;
3021
3022               case '?':
3023                 reject += 6;
3024                 break;
3025
3026               case '!':
3027                 reject = 600;
3028                 break;
3029
3030               case '#':
3031                 /* Ignore rest of this alternative as far as
3032                    reloading is concerned.  */
3033                 do
3034                   p++;
3035                 while (*p && *p != ',');
3036                 len = 0;
3037                 break;
3038
3039               case '0':  case '1':  case '2':  case '3':  case '4':
3040               case '5':  case '6':  case '7':  case '8':  case '9':
3041                 m = strtoul (p, &end, 10);
3042                 p = end;
3043                 len = 0;
3044
3045                 this_alternative_matches[i] = m;
3046                 /* We are supposed to match a previous operand.
3047                    If we do, we win if that one did.
3048                    If we do not, count both of the operands as losers.
3049                    (This is too conservative, since most of the time
3050                    only a single reload insn will be needed to make
3051                    the two operands win.  As a result, this alternative
3052                    may be rejected when it is actually desirable.)  */
3053                 if ((swapped && (m != commutative || i != commutative + 1))
3054                     /* If we are matching as if two operands were swapped,
3055                        also pretend that operands_match had been computed
3056                        with swapped.
3057                        But if I is the second of those and C is the first,
3058                        don't exchange them, because operands_match is valid
3059                        only on one side of its diagonal.  */
3060                     ? (operands_match
3061                        [(m == commutative || m == commutative + 1)
3062                        ? 2 * commutative + 1 - m : m]
3063                        [(i == commutative || i == commutative + 1)
3064                        ? 2 * commutative + 1 - i : i])
3065                     : operands_match[m][i])
3066                   {
3067                     /* If we are matching a non-offsettable address where an
3068                        offsettable address was expected, then we must reject
3069                        this combination, because we can't reload it.  */
3070                     if (this_alternative_offmemok[m]
3071                         && MEM_P (recog_data.operand[m])
3072                         && this_alternative[m] == (int) NO_REGS
3073                         && ! this_alternative_win[m])
3074                       bad = 1;
3075
3076                     did_match = this_alternative_win[m];
3077                   }
3078                 else
3079                   {
3080                     /* Operands don't match.  */
3081                     rtx value;
3082                     int loc1, loc2;
3083                     /* Retroactively mark the operand we had to match
3084                        as a loser, if it wasn't already.  */
3085                     if (this_alternative_win[m])
3086                       losers++;
3087                     this_alternative_win[m] = 0;
3088                     if (this_alternative[m] == (int) NO_REGS)
3089                       bad = 1;
3090                     /* But count the pair only once in the total badness of
3091                        this alternative, if the pair can be a dummy reload.
3092                        The pointers in operand_loc are not swapped; swap
3093                        them by hand if necessary.  */
3094                     if (swapped && i == commutative)
3095                       loc1 = commutative + 1;
3096                     else if (swapped && i == commutative + 1)
3097                       loc1 = commutative;
3098                     else
3099                       loc1 = i;
3100                     if (swapped && m == commutative)
3101                       loc2 = commutative + 1;
3102                     else if (swapped && m == commutative + 1)
3103                       loc2 = commutative;
3104                     else
3105                       loc2 = m;
3106                     value
3107                       = find_dummy_reload (recog_data.operand[i],
3108                                            recog_data.operand[m],
3109                                            recog_data.operand_loc[loc1],
3110                                            recog_data.operand_loc[loc2],
3111                                            operand_mode[i], operand_mode[m],
3112                                            this_alternative[m], -1,
3113                                            this_alternative_earlyclobber[m]);
3114
3115                     if (value != 0)
3116                       losers--;
3117                   }
3118                 /* This can be fixed with reloads if the operand
3119                    we are supposed to match can be fixed with reloads.  */
3120                 badop = 0;
3121                 this_alternative[i] = this_alternative[m];
3122
3123                 /* If we have to reload this operand and some previous
3124                    operand also had to match the same thing as this
3125                    operand, we don't know how to do that.  So reject this
3126                    alternative.  */
3127                 if (! did_match || force_reload)
3128                   for (j = 0; j < i; j++)
3129                     if (this_alternative_matches[j]
3130                         == this_alternative_matches[i])
3131                       badop = 1;
3132                 break;
3133
3134               case 'p':
3135                 /* All necessary reloads for an address_operand
3136                    were handled in find_reloads_address.  */
3137                 this_alternative[i]
3138                   = (int) base_reg_class (VOIDmode, ADDRESS, SCRATCH);
3139                 win = 1;
3140                 badop = 0;
3141                 break;
3142
3143               case 'm':
3144                 if (force_reload)
3145                   break;
3146                 if (MEM_P (operand)
3147                     || (REG_P (operand)
3148                         && REGNO (operand) >= FIRST_PSEUDO_REGISTER
3149                         && reg_renumber[REGNO (operand)] < 0))
3150                   win = 1;
3151                 if (CONST_POOL_OK_P (operand))
3152                   badop = 0;
3153                 constmemok = 1;
3154                 break;
3155
3156               case '<':
3157                 if (MEM_P (operand)
3158                     && ! address_reloaded[i]
3159                     && (GET_CODE (XEXP (operand, 0)) == PRE_DEC
3160                         || GET_CODE (XEXP (operand, 0)) == POST_DEC))
3161                   win = 1;
3162                 break;
3163
3164               case '>':
3165                 if (MEM_P (operand)
3166                     && ! address_reloaded[i]
3167                     && (GET_CODE (XEXP (operand, 0)) == PRE_INC
3168                         || GET_CODE (XEXP (operand, 0)) == POST_INC))
3169                   win = 1;
3170                 break;
3171
3172                 /* Memory operand whose address is not offsettable.  */
3173               case 'V':
3174                 if (force_reload)
3175                   break;
3176                 if (MEM_P (operand)
3177                     && ! (ind_levels ? offsettable_memref_p (operand)
3178                           : offsettable_nonstrict_memref_p (operand))
3179                     /* Certain mem addresses will become offsettable
3180                        after they themselves are reloaded.  This is important;
3181                        we don't want our own handling of unoffsettables
3182                        to override the handling of reg_equiv_address.  */
3183                     && !(REG_P (XEXP (operand, 0))
3184                          && (ind_levels == 0
3185                              || reg_equiv_address[REGNO (XEXP (operand, 0))] != 0)))
3186                   win = 1;
3187                 break;
3188
3189                 /* Memory operand whose address is offsettable.  */
3190               case 'o':
3191                 if (force_reload)
3192                   break;
3193                 if ((MEM_P (operand)
3194                      /* If IND_LEVELS, find_reloads_address won't reload a
3195                         pseudo that didn't get a hard reg, so we have to
3196                         reject that case.  */
3197                      && ((ind_levels ? offsettable_memref_p (operand)
3198                           : offsettable_nonstrict_memref_p (operand))
3199                          /* A reloaded address is offsettable because it is now
3200                             just a simple register indirect.  */
3201                          || address_reloaded[i] == 1))
3202                     || (REG_P (operand)
3203                         && REGNO (operand) >= FIRST_PSEUDO_REGISTER
3204                         && reg_renumber[REGNO (operand)] < 0
3205                         /* If reg_equiv_address is nonzero, we will be
3206                            loading it into a register; hence it will be
3207                            offsettable, but we cannot say that reg_equiv_mem
3208                            is offsettable without checking.  */
3209                         && ((reg_equiv_mem[REGNO (operand)] != 0
3210                              && offsettable_memref_p (reg_equiv_mem[REGNO (operand)]))
3211                             || (reg_equiv_address[REGNO (operand)] != 0))))
3212                   win = 1;
3213                 if (CONST_POOL_OK_P (operand)
3214                     || MEM_P (operand))
3215                   badop = 0;
3216                 constmemok = 1;
3217                 offmemok = 1;
3218                 break;
3219
3220               case '&':
3221                 /* Output operand that is stored before the need for the
3222                    input operands (and their index registers) is over.  */
3223                 earlyclobber = 1, this_earlyclobber = 1;
3224                 break;
3225
3226               case 'E':
3227               case 'F':
3228                 if (GET_CODE (operand) == CONST_DOUBLE
3229                     || (GET_CODE (operand) == CONST_VECTOR
3230                         && (GET_MODE_CLASS (GET_MODE (operand))
3231                             == MODE_VECTOR_FLOAT)))
3232                   win = 1;
3233                 break;
3234
3235               case 'G':
3236               case 'H':
3237                 if (GET_CODE (operand) == CONST_DOUBLE
3238                     && CONST_DOUBLE_OK_FOR_CONSTRAINT_P (operand, c, p))
3239                   win = 1;
3240                 break;
3241
3242               case 's':
3243                 if (GET_CODE (operand) == CONST_INT
3244                     || (GET_CODE (operand) == CONST_DOUBLE
3245                         && GET_MODE (operand) == VOIDmode))
3246                   break;
3247               case 'i':
3248                 if (CONSTANT_P (operand)
3249                     && (! flag_pic || LEGITIMATE_PIC_OPERAND_P (operand)))
3250                   win = 1;
3251                 break;
3252
3253               case 'n':
3254                 if (GET_CODE (operand) == CONST_INT
3255                     || (GET_CODE (operand) == CONST_DOUBLE
3256                         && GET_MODE (operand) == VOIDmode))
3257                   win = 1;
3258                 break;
3259
3260               case 'I':
3261               case 'J':
3262               case 'K':
3263               case 'L':
3264               case 'M':
3265               case 'N':
3266               case 'O':
3267               case 'P':
3268                 if (GET_CODE (operand) == CONST_INT
3269                     && CONST_OK_FOR_CONSTRAINT_P (INTVAL (operand), c, p))
3270                   win = 1;
3271                 break;
3272
3273               case 'X':
3274                 win = 1;
3275                 break;
3276
3277               case 'g':
3278                 if (! force_reload
3279                     /* A PLUS is never a valid operand, but reload can make
3280                        it from a register when eliminating registers.  */
3281                     && GET_CODE (operand) != PLUS
3282                     /* A SCRATCH is not a valid operand.  */
3283                     && GET_CODE (operand) != SCRATCH
3284                     && (! CONSTANT_P (operand)
3285                         || ! flag_pic
3286                         || LEGITIMATE_PIC_OPERAND_P (operand))
3287                     && (GENERAL_REGS == ALL_REGS
3288                         || !REG_P (operand)
3289                         || (REGNO (operand) >= FIRST_PSEUDO_REGISTER
3290                             && reg_renumber[REGNO (operand)] < 0)))
3291                   win = 1;
3292                 /* Drop through into 'r' case.  */
3293
3294               case 'r':
3295                 this_alternative[i]
3296                   = (int) reg_class_subunion[this_alternative[i]][(int) GENERAL_REGS];
3297                 goto reg;
3298
3299               default:
3300                 if (REG_CLASS_FROM_CONSTRAINT (c, p) == NO_REGS)
3301                   {
3302 #ifdef EXTRA_CONSTRAINT_STR
3303                     if (EXTRA_MEMORY_CONSTRAINT (c, p))
3304                       {
3305                         if (force_reload)
3306                           break;
3307                         if (EXTRA_CONSTRAINT_STR (operand, c, p))
3308                           win = 1;
3309                         /* If the address was already reloaded,
3310                            we win as well.  */
3311                         else if (MEM_P (operand)
3312                                  && address_reloaded[i] == 1)
3313                           win = 1;
3314                         /* Likewise if the address will be reloaded because
3315                            reg_equiv_address is nonzero.  For reg_equiv_mem
3316                            we have to check.  */
3317                         else if (REG_P (operand)
3318                                  && REGNO (operand) >= FIRST_PSEUDO_REGISTER
3319                                  && reg_renumber[REGNO (operand)] < 0
3320                                  && ((reg_equiv_mem[REGNO (operand)] != 0
3321                                       && EXTRA_CONSTRAINT_STR (reg_equiv_mem[REGNO (operand)], c, p))
3322                                      || (reg_equiv_address[REGNO (operand)] != 0)))
3323                           win = 1;
3324
3325                         /* If we didn't already win, we can reload
3326                            constants via force_const_mem, and other
3327                            MEMs by reloading the address like for 'o'.  */
3328                         if (CONST_POOL_OK_P (operand)
3329                             || MEM_P (operand))
3330                           badop = 0;
3331                         constmemok = 1;
3332                         offmemok = 1;
3333                         break;
3334                       }
3335                     if (EXTRA_ADDRESS_CONSTRAINT (c, p))
3336                       {
3337                         if (EXTRA_CONSTRAINT_STR (operand, c, p))
3338                           win = 1;
3339
3340                         /* If we didn't already win, we can reload
3341                            the address into a base register.  */
3342                         this_alternative[i]
3343                           = (int) base_reg_class (VOIDmode, ADDRESS, SCRATCH);
3344                         badop = 0;
3345                         break;
3346                       }
3347
3348                     if (EXTRA_CONSTRAINT_STR (operand, c, p))
3349                       win = 1;
3350 #endif
3351                     break;
3352                   }
3353
3354                 this_alternative[i]
3355                   = (int) (reg_class_subunion
3356                            [this_alternative[i]]
3357                            [(int) REG_CLASS_FROM_CONSTRAINT (c, p)]);
3358               reg:
3359                 if (GET_MODE (operand) == BLKmode)
3360                   break;
3361                 winreg = 1;
3362                 if (REG_P (operand)
3363                     && reg_fits_class_p (operand, this_alternative[i],
3364                                          offset, GET_MODE (recog_data.operand[i])))
3365                   win = 1;
3366                 break;
3367               }
3368           while ((p += len), c);
3369
3370           constraints[i] = p;
3371
3372           /* If this operand could be handled with a reg,
3373              and some reg is allowed, then this operand can be handled.  */
3374           if (winreg && this_alternative[i] != (int) NO_REGS)
3375             badop = 0;
3376
3377           /* Record which operands fit this alternative.  */
3378           this_alternative_earlyclobber[i] = earlyclobber;
3379           if (win && ! force_reload)
3380             this_alternative_win[i] = 1;
3381           else if (did_match && ! force_reload)
3382             this_alternative_match_win[i] = 1;
3383           else
3384             {
3385               int const_to_mem = 0;
3386
3387               this_alternative_offmemok[i] = offmemok;
3388               losers++;
3389               if (badop)
3390                 bad = 1;
3391               /* Alternative loses if it has no regs for a reg operand.  */
3392               if (REG_P (operand)
3393                   && this_alternative[i] == (int) NO_REGS
3394                   && this_alternative_matches[i] < 0)
3395                 bad = 1;
3396
3397               /* If this is a constant that is reloaded into the desired
3398                  class by copying it to memory first, count that as another
3399                  reload.  This is consistent with other code and is
3400                  required to avoid choosing another alternative when
3401                  the constant is moved into memory by this function on
3402                  an early reload pass.  Note that the test here is
3403                  precisely the same as in the code below that calls
3404                  force_const_mem.  */
3405               if (CONST_POOL_OK_P (operand)
3406                   && ((PREFERRED_RELOAD_CLASS (operand,
3407                                                (enum reg_class) this_alternative[i])
3408                        == NO_REGS)
3409                       || no_input_reloads)
3410                   && operand_mode[i] != VOIDmode)
3411                 {
3412                   const_to_mem = 1;
3413                   if (this_alternative[i] != (int) NO_REGS)
3414                     losers++;
3415                 }
3416
3417               /* Alternative loses if it requires a type of reload not
3418                  permitted for this insn.  We can always reload SCRATCH
3419                  and objects with a REG_UNUSED note.  */
3420               if (GET_CODE (operand) != SCRATCH
3421                        && modified[i] != RELOAD_READ && no_output_reloads
3422                        && ! find_reg_note (insn, REG_UNUSED, operand))
3423                 bad = 1;
3424               else if (modified[i] != RELOAD_WRITE && no_input_reloads
3425                        && ! const_to_mem)
3426                 bad = 1;
3427
3428               /* If we can't reload this value at all, reject this
3429                  alternative.  Note that we could also lose due to
3430                  LIMIT_RELOAD_CLASS, but we don't check that
3431                  here.  */
3432
3433               if (! CONSTANT_P (operand)
3434                   && (enum reg_class) this_alternative[i] != NO_REGS)
3435                 {
3436                   if (PREFERRED_RELOAD_CLASS
3437                         (operand, (enum reg_class) this_alternative[i])
3438                       == NO_REGS)
3439                     reject = 600;
3440
3441 #ifdef PREFERRED_OUTPUT_RELOAD_CLASS
3442                   if (operand_type[i] == RELOAD_FOR_OUTPUT
3443                       && PREFERRED_OUTPUT_RELOAD_CLASS
3444                            (operand, (enum reg_class) this_alternative[i])
3445                          == NO_REGS)
3446                     reject = 600;
3447 #endif
3448                 }
3449
3450               /* We prefer to reload pseudos over reloading other things,
3451                  since such reloads may be able to be eliminated later.
3452                  If we are reloading a SCRATCH, we won't be generating any
3453                  insns, just using a register, so it is also preferred.
3454                  So bump REJECT in other cases.  Don't do this in the
3455                  case where we are forcing a constant into memory and
3456                  it will then win since we don't want to have a different
3457                  alternative match then.  */
3458               if (! (REG_P (operand)
3459                      && REGNO (operand) >= FIRST_PSEUDO_REGISTER)
3460                   && GET_CODE (operand) != SCRATCH
3461                   && ! (const_to_mem && constmemok))
3462                 reject += 2;
3463
3464               /* Input reloads can be inherited more often than output
3465                  reloads can be removed, so penalize output reloads.  */
3466               if (operand_type[i] != RELOAD_FOR_INPUT
3467                   && GET_CODE (operand) != SCRATCH)
3468                 reject++;
3469             }
3470
3471           /* If this operand is a pseudo register that didn't get a hard
3472              reg and this alternative accepts some register, see if the
3473              class that we want is a subset of the preferred class for this
3474              register.  If not, but it intersects that class, use the
3475              preferred class instead.  If it does not intersect the preferred
3476              class, show that usage of this alternative should be discouraged;
3477              it will be discouraged more still if the register is `preferred
3478              or nothing'.  We do this because it increases the chance of
3479              reusing our spill register in a later insn and avoiding a pair
3480              of memory stores and loads.
3481
3482              Don't bother with this if this alternative will accept this
3483              operand.
3484
3485              Don't do this for a multiword operand, since it is only a
3486              small win and has the risk of requiring more spill registers,
3487              which could cause a large loss.
3488
3489              Don't do this if the preferred class has only one register
3490              because we might otherwise exhaust the class.  */
3491
3492           if (! win && ! did_match
3493               && this_alternative[i] != (int) NO_REGS
3494               && GET_MODE_SIZE (operand_mode[i]) <= UNITS_PER_WORD
3495               && reg_class_size [(int) preferred_class[i]] > 0
3496               && ! SMALL_REGISTER_CLASS_P (preferred_class[i]))
3497             {
3498               if (! reg_class_subset_p (this_alternative[i],
3499                                         preferred_class[i]))
3500                 {
3501                   /* Since we don't have a way of forming the intersection,
3502                      we just do something special if the preferred class
3503                      is a subset of the class we have; that's the most
3504                      common case anyway.  */
3505                   if (reg_class_subset_p (preferred_class[i],
3506                                           this_alternative[i]))
3507                     this_alternative[i] = (int) preferred_class[i];
3508                   else
3509                     reject += (2 + 2 * pref_or_nothing[i]);
3510                 }
3511             }
3512         }
3513
3514       /* Now see if any output operands that are marked "earlyclobber"
3515          in this alternative conflict with any input operands
3516          or any memory addresses.  */
3517
3518       for (i = 0; i < noperands; i++)
3519         if (this_alternative_earlyclobber[i]
3520             && (this_alternative_win[i] || this_alternative_match_win[i]))
3521           {
3522             struct decomposition early_data;
3523
3524             early_data = decompose (recog_data.operand[i]);
3525
3526             gcc_assert (modified[i] != RELOAD_READ);
3527
3528             if (this_alternative[i] == NO_REGS)
3529               {
3530                 this_alternative_earlyclobber[i] = 0;
3531                 gcc_assert (this_insn_is_asm);
3532                 error_for_asm (this_insn,
3533                                "%<&%> constraint used with no register class");
3534               }
3535
3536             for (j = 0; j < noperands; j++)
3537               /* Is this an input operand or a memory ref?  */
3538               if ((MEM_P (recog_data.operand[j])
3539                    || modified[j] != RELOAD_WRITE)
3540                   && j != i
3541                   /* Ignore things like match_operator operands.  */
3542                   && *recog_data.constraints[j] != 0
3543                   /* Don't count an input operand that is constrained to match
3544                      the early clobber operand.  */
3545                   && ! (this_alternative_matches[j] == i
3546                         && rtx_equal_p (recog_data.operand[i],
3547                                         recog_data.operand[j]))
3548                   /* Is it altered by storing the earlyclobber operand?  */
3549                   && !immune_p (recog_data.operand[j], recog_data.operand[i],
3550                                 early_data))
3551                 {
3552                   /* If the output is in a non-empty few-regs class,
3553                      it's costly to reload it, so reload the input instead.  */
3554                   if (SMALL_REGISTER_CLASS_P (this_alternative[i])
3555                       && (REG_P (recog_data.operand[j])
3556                           || GET_CODE (recog_data.operand[j]) == SUBREG))
3557                     {
3558                       losers++;
3559                       this_alternative_win[j] = 0;
3560                       this_alternative_match_win[j] = 0;
3561                     }
3562                   else
3563                     break;
3564                 }
3565             /* If an earlyclobber operand conflicts with something,
3566                it must be reloaded, so request this and count the cost.  */
3567             if (j != noperands)
3568               {
3569                 losers++;
3570                 this_alternative_win[i] = 0;
3571                 this_alternative_match_win[j] = 0;
3572                 for (j = 0; j < noperands; j++)
3573                   if (this_alternative_matches[j] == i
3574                       && this_alternative_match_win[j])
3575                     {
3576                       this_alternative_win[j] = 0;
3577                       this_alternative_match_win[j] = 0;
3578                       losers++;
3579                     }
3580               }
3581           }
3582
3583       /* If one alternative accepts all the operands, no reload required,
3584          choose that alternative; don't consider the remaining ones.  */
3585       if (losers == 0)
3586         {
3587           /* Unswap these so that they are never swapped at `finish'.  */
3588           if (commutative >= 0)
3589             {
3590               recog_data.operand[commutative] = substed_operand[commutative];
3591               recog_data.operand[commutative + 1]
3592                 = substed_operand[commutative + 1];
3593             }
3594           for (i = 0; i < noperands; i++)
3595             {
3596               goal_alternative_win[i] = this_alternative_win[i];
3597               goal_alternative_match_win[i] = this_alternative_match_win[i];
3598               goal_alternative[i] = this_alternative[i];
3599               goal_alternative_offmemok[i] = this_alternative_offmemok[i];
3600               goal_alternative_matches[i] = this_alternative_matches[i];
3601               goal_alternative_earlyclobber[i]
3602                 = this_alternative_earlyclobber[i];
3603             }
3604           goal_alternative_number = this_alternative_number;
3605           goal_alternative_swapped = swapped;
3606           goal_earlyclobber = this_earlyclobber;
3607           goto finish;
3608         }
3609
3610       /* REJECT, set by the ! and ? constraint characters and when a register
3611          would be reloaded into a non-preferred class, discourages the use of
3612          this alternative for a reload goal.  REJECT is incremented by six
3613          for each ? and two for each non-preferred class.  */
3614       losers = losers * 6 + reject;
3615
3616       /* If this alternative can be made to work by reloading,
3617          and it needs less reloading than the others checked so far,
3618          record it as the chosen goal for reloading.  */
3619       if (! bad && best > losers)
3620         {
3621           for (i = 0; i < noperands; i++)
3622             {
3623               goal_alternative[i] = this_alternative[i];
3624               goal_alternative_win[i] = this_alternative_win[i];
3625               goal_alternative_match_win[i] = this_alternative_match_win[i];
3626               goal_alternative_offmemok[i] = this_alternative_offmemok[i];
3627               goal_alternative_matches[i] = this_alternative_matches[i];
3628               goal_alternative_earlyclobber[i]
3629                 = this_alternative_earlyclobber[i];
3630             }
3631           goal_alternative_swapped = swapped;
3632           best = losers;
3633           goal_alternative_number = this_alternative_number;
3634           goal_earlyclobber = this_earlyclobber;
3635         }
3636     }
3637
3638   /* If insn is commutative (it's safe to exchange a certain pair of operands)
3639      then we need to try each alternative twice,
3640      the second time matching those two operands
3641      as if we had exchanged them.
3642      To do this, really exchange them in operands.
3643
3644      If we have just tried the alternatives the second time,
3645      return operands to normal and drop through.  */
3646
3647   if (commutative >= 0)
3648     {
3649       swapped = !swapped;
3650       if (swapped)
3651         {
3652           enum reg_class tclass;
3653           int t;
3654
3655           recog_data.operand[commutative] = substed_operand[commutative + 1];
3656           recog_data.operand[commutative + 1] = substed_operand[commutative];
3657           /* Swap the duplicates too.  */
3658           for (i = 0; i < recog_data.n_dups; i++)
3659             if (recog_data.dup_num[i] == commutative
3660                 || recog_data.dup_num[i] == commutative + 1)
3661               *recog_data.dup_loc[i]
3662                  = recog_data.operand[(int) recog_data.dup_num[i]];
3663
3664           tclass = preferred_class[commutative];
3665           preferred_class[commutative] = preferred_class[commutative + 1];
3666           preferred_class[commutative + 1] = tclass;
3667
3668           t = pref_or_nothing[commutative];
3669           pref_or_nothing[commutative] = pref_or_nothing[commutative + 1];
3670           pref_or_nothing[commutative + 1] = t;
3671
3672           t = address_reloaded[commutative];
3673           address_reloaded[commutative] = address_reloaded[commutative + 1];
3674           address_reloaded[commutative + 1] = t;
3675
3676           memcpy (constraints, recog_data.constraints,
3677                   noperands * sizeof (char *));
3678           goto try_swapped;
3679         }
3680       else
3681         {
3682           recog_data.operand[commutative] = substed_operand[commutative];
3683           recog_data.operand[commutative + 1]
3684             = substed_operand[commutative + 1];
3685           /* Unswap the duplicates too.  */
3686           for (i = 0; i < recog_data.n_dups; i++)
3687             if (recog_data.dup_num[i] == commutative
3688                 || recog_data.dup_num[i] == commutative + 1)
3689               *recog_data.dup_loc[i]
3690                  = recog_data.operand[(int) recog_data.dup_num[i]];
3691         }
3692     }
3693
3694   /* The operands don't meet the constraints.
3695      goal_alternative describes the alternative
3696      that we could reach by reloading the fewest operands.
3697      Reload so as to fit it.  */
3698
3699   if (best == MAX_RECOG_OPERANDS * 2 + 600)
3700     {
3701       /* No alternative works with reloads??  */
3702       if (insn_code_number >= 0)
3703         fatal_insn ("unable to generate reloads for:", insn);
3704       error_for_asm (insn, "inconsistent operand constraints in an %<asm%>");
3705       /* Avoid further trouble with this insn.  */
3706       PATTERN (insn) = gen_rtx_USE (VOIDmode, const0_rtx);
3707       n_reloads = 0;
3708       return 0;
3709     }
3710
3711   /* Jump to `finish' from above if all operands are valid already.
3712      In that case, goal_alternative_win is all 1.  */
3713  finish:
3714
3715   /* Right now, for any pair of operands I and J that are required to match,
3716      with I < J,
3717      goal_alternative_matches[J] is I.
3718      Set up goal_alternative_matched as the inverse function:
3719      goal_alternative_matched[I] = J.  */
3720
3721   for (i = 0; i < noperands; i++)
3722     goal_alternative_matched[i] = -1;
3723
3724   for (i = 0; i < noperands; i++)
3725     if (! goal_alternative_win[i]
3726         && goal_alternative_matches[i] >= 0)
3727       goal_alternative_matched[goal_alternative_matches[i]] = i;
3728
3729   for (i = 0; i < noperands; i++)
3730     goal_alternative_win[i] |= goal_alternative_match_win[i];
3731
3732   /* If the best alternative is with operands 1 and 2 swapped,
3733      consider them swapped before reporting the reloads.  Update the
3734      operand numbers of any reloads already pushed.  */
3735
3736   if (goal_alternative_swapped)
3737     {
3738       rtx tem;
3739
3740       tem = substed_operand[commutative];
3741       substed_operand[commutative] = substed_operand[commutative + 1];
3742       substed_operand[commutative + 1] = tem;
3743       tem = recog_data.operand[commutative];
3744       recog_data.operand[commutative] = recog_data.operand[commutative + 1];
3745       recog_data.operand[commutative + 1] = tem;
3746       tem = *recog_data.operand_loc[commutative];
3747       *recog_data.operand_loc[commutative]
3748         = *recog_data.operand_loc[commutative + 1];
3749       *recog_data.operand_loc[commutative + 1] = tem;
3750
3751       for (i = 0; i < n_reloads; i++)
3752         {
3753           if (rld[i].opnum == commutative)
3754             rld[i].opnum = commutative + 1;
3755           else if (rld[i].opnum == commutative + 1)
3756             rld[i].opnum = commutative;
3757         }
3758     }
3759
3760   for (i = 0; i < noperands; i++)
3761     {
3762       operand_reloadnum[i] = -1;
3763
3764       /* If this is an earlyclobber operand, we need to widen the scope.
3765          The reload must remain valid from the start of the insn being
3766          reloaded until after the operand is stored into its destination.
3767          We approximate this with RELOAD_OTHER even though we know that we
3768          do not conflict with RELOAD_FOR_INPUT_ADDRESS reloads.
3769
3770          One special case that is worth checking is when we have an
3771          output that is earlyclobber but isn't used past the insn (typically
3772          a SCRATCH).  In this case, we only need have the reload live
3773          through the insn itself, but not for any of our input or output
3774          reloads.
3775          But we must not accidentally narrow the scope of an existing
3776          RELOAD_OTHER reload - leave these alone.
3777
3778          In any case, anything needed to address this operand can remain
3779          however they were previously categorized.  */
3780
3781       if (goal_alternative_earlyclobber[i] && operand_type[i] != RELOAD_OTHER)
3782         operand_type[i]
3783           = (find_reg_note (insn, REG_UNUSED, recog_data.operand[i])
3784              ? RELOAD_FOR_INSN : RELOAD_OTHER);
3785     }
3786
3787   /* Any constants that aren't allowed and can't be reloaded
3788      into registers are here changed into memory references.  */
3789   for (i = 0; i < noperands; i++)
3790     if (! goal_alternative_win[i]
3791         && CONST_POOL_OK_P (recog_data.operand[i])
3792         && ((PREFERRED_RELOAD_CLASS (recog_data.operand[i],
3793                                      (enum reg_class) goal_alternative[i])
3794              == NO_REGS)
3795             || no_input_reloads)
3796         && operand_mode[i] != VOIDmode)
3797       {
3798         substed_operand[i] = recog_data.operand[i]
3799           = find_reloads_toplev (force_const_mem (operand_mode[i],
3800                                                   recog_data.operand[i]),
3801                                  i, address_type[i], ind_levels, 0, insn,
3802                                  NULL);
3803         if (alternative_allows_memconst (recog_data.constraints[i],
3804                                          goal_alternative_number))
3805           goal_alternative_win[i] = 1;
3806       }
3807
3808   /* Likewise any invalid constants appearing as operand of a PLUS
3809      that is to be reloaded.  */
3810   for (i = 0; i < noperands; i++)
3811     if (! goal_alternative_win[i]
3812         && GET_CODE (recog_data.operand[i]) == PLUS
3813         && CONST_POOL_OK_P (XEXP (recog_data.operand[i], 1))
3814         && (PREFERRED_RELOAD_CLASS (XEXP (recog_data.operand[i], 1),
3815                                     (enum reg_class) goal_alternative[i])
3816              == NO_REGS)
3817         && operand_mode[i] != VOIDmode)
3818       {
3819         rtx tem = force_const_mem (operand_mode[i],
3820                                    XEXP (recog_data.operand[i], 1));
3821         tem = gen_rtx_PLUS (operand_mode[i],
3822                             XEXP (recog_data.operand[i], 0), tem);
3823
3824         substed_operand[i] = recog_data.operand[i]
3825           = find_reloads_toplev (tem, i, address_type[i],
3826                                  ind_levels, 0, insn, NULL);
3827       }
3828
3829   /* Record the values of the earlyclobber operands for the caller.  */
3830   if (goal_earlyclobber)
3831     for (i = 0; i < noperands; i++)
3832       if (goal_alternative_earlyclobber[i])
3833         reload_earlyclobbers[n_earlyclobbers++] = recog_data.operand[i];
3834
3835   /* Now record reloads for all the operands that need them.  */
3836   for (i = 0; i < noperands; i++)
3837     if (! goal_alternative_win[i])
3838       {
3839         /* Operands that match previous ones have already been handled.  */
3840         if (goal_alternative_matches[i] >= 0)
3841           ;
3842         /* Handle an operand with a nonoffsettable address
3843            appearing where an offsettable address will do
3844            by reloading the address into a base register.
3845
3846            ??? We can also do this when the operand is a register and
3847            reg_equiv_mem is not offsettable, but this is a bit tricky,
3848            so we don't bother with it.  It may not be worth doing.  */
3849         else if (goal_alternative_matched[i] == -1
3850                  && goal_alternative_offmemok[i]
3851                  && MEM_P (recog_data.operand[i]))
3852           {
3853             operand_reloadnum[i]
3854               = push_reload (XEXP (recog_data.operand[i], 0), NULL_RTX,
3855                              &XEXP (recog_data.operand[i], 0), (rtx*) 0,
3856                              base_reg_class (VOIDmode, MEM, SCRATCH),
3857                              GET_MODE (XEXP (recog_data.operand[i], 0)),
3858                              VOIDmode, 0, 0, i, RELOAD_FOR_INPUT);
3859             rld[operand_reloadnum[i]].inc
3860               = GET_MODE_SIZE (GET_MODE (recog_data.operand[i]));
3861
3862             /* If this operand is an output, we will have made any
3863                reloads for its address as RELOAD_FOR_OUTPUT_ADDRESS, but
3864                now we are treating part of the operand as an input, so
3865                we must change these to RELOAD_FOR_INPUT_ADDRESS.  */
3866
3867             if (modified[i] == RELOAD_WRITE)
3868               {
3869                 for (j = 0; j < n_reloads; j++)
3870                   {
3871                     if (rld[j].opnum == i)
3872                       {
3873                         if (rld[j].when_needed == RELOAD_FOR_OUTPUT_ADDRESS)
3874                           rld[j].when_needed = RELOAD_FOR_INPUT_ADDRESS;
3875                         else if (rld[j].when_needed
3876                                  == RELOAD_FOR_OUTADDR_ADDRESS)
3877                           rld[j].when_needed = RELOAD_FOR_INPADDR_ADDRESS;
3878                       }
3879                   }
3880               }
3881           }
3882         else if (goal_alternative_matched[i] == -1)
3883           {
3884             operand_reloadnum[i]
3885               = push_reload ((modified[i] != RELOAD_WRITE
3886                               ? recog_data.operand[i] : 0),
3887                              (modified[i] != RELOAD_READ
3888                               ? recog_data.operand[i] : 0),
3889                              (modified[i] != RELOAD_WRITE
3890                               ? recog_data.operand_loc[i] : 0),
3891                              (modified[i] != RELOAD_READ
3892                               ? recog_data.operand_loc[i] : 0),
3893                              (enum reg_class) goal_alternative[i],
3894                              (modified[i] == RELOAD_WRITE
3895                               ? VOIDmode : operand_mode[i]),
3896                              (modified[i] == RELOAD_READ
3897                               ? VOIDmode : operand_mode[i]),
3898                              (insn_code_number < 0 ? 0
3899                               : insn_data[insn_code_number].operand[i].strict_low),
3900                              0, i, operand_type[i]);
3901           }
3902         /* In a matching pair of operands, one must be input only
3903            and the other must be output only.
3904            Pass the input operand as IN and the other as OUT.  */
3905         else if (modified[i] == RELOAD_READ
3906                  && modified[goal_alternative_matched[i]] == RELOAD_WRITE)
3907           {
3908             operand_reloadnum[i]
3909               = push_reload (recog_data.operand[i],
3910                              recog_data.operand[goal_alternative_matched[i]],
3911                              recog_data.operand_loc[i],
3912                              recog_data.operand_loc[goal_alternative_matched[i]],
3913                              (enum reg_class) goal_alternative[i],
3914                              operand_mode[i],
3915                              operand_mode[goal_alternative_matched[i]],
3916                              0, 0, i, RELOAD_OTHER);
3917             operand_reloadnum[goal_alternative_matched[i]] = output_reloadnum;
3918           }
3919         else if (modified[i] == RELOAD_WRITE
3920                  && modified[goal_alternative_matched[i]] == RELOAD_READ)
3921           {
3922             operand_reloadnum[goal_alternative_matched[i]]
3923               = push_reload (recog_data.operand[goal_alternative_matched[i]],
3924                              recog_data.operand[i],
3925                              recog_data.operand_loc[goal_alternative_matched[i]],
3926                              recog_data.operand_loc[i],
3927                              (enum reg_class) goal_alternative[i],
3928                              operand_mode[goal_alternative_matched[i]],
3929                              operand_mode[i],
3930                              0, 0, i, RELOAD_OTHER);
3931             operand_reloadnum[i] = output_reloadnum;
3932           }
3933         else
3934           {
3935             gcc_assert (insn_code_number < 0);
3936             error_for_asm (insn, "inconsistent operand constraints "
3937                            "in an %<asm%>");
3938             /* Avoid further trouble with this insn.  */
3939             PATTERN (insn) = gen_rtx_USE (VOIDmode, const0_rtx);
3940             n_reloads = 0;
3941             return 0;
3942           }
3943       }
3944     else if (goal_alternative_matched[i] < 0
3945              && goal_alternative_matches[i] < 0
3946              && address_operand_reloaded[i] != 1
3947              && optimize)
3948       {
3949         /* For each non-matching operand that's a MEM or a pseudo-register
3950            that didn't get a hard register, make an optional reload.
3951            This may get done even if the insn needs no reloads otherwise.  */
3952
3953         rtx operand = recog_data.operand[i];
3954
3955         while (GET_CODE (operand) == SUBREG)
3956           operand = SUBREG_REG (operand);
3957         if ((MEM_P (operand)
3958              || (REG_P (operand)
3959                  && REGNO (operand) >= FIRST_PSEUDO_REGISTER))
3960             /* If this is only for an output, the optional reload would not
3961                actually cause us to use a register now, just note that
3962                something is stored here.  */
3963             && ((enum reg_class) goal_alternative[i] != NO_REGS
3964                 || modified[i] == RELOAD_WRITE)
3965             && ! no_input_reloads
3966             /* An optional output reload might allow to delete INSN later.
3967                We mustn't make in-out reloads on insns that are not permitted
3968                output reloads.
3969                If this is an asm, we can't delete it; we must not even call
3970                push_reload for an optional output reload in this case,
3971                because we can't be sure that the constraint allows a register,
3972                and push_reload verifies the constraints for asms.  */
3973             && (modified[i] == RELOAD_READ
3974                 || (! no_output_reloads && ! this_insn_is_asm)))
3975           operand_reloadnum[i]
3976             = push_reload ((modified[i] != RELOAD_WRITE
3977                             ? recog_data.operand[i] : 0),
3978                            (modified[i] != RELOAD_READ
3979                             ? recog_data.operand[i] : 0),
3980                            (modified[i] != RELOAD_WRITE
3981                             ? recog_data.operand_loc[i] : 0),
3982                            (modified[i] != RELOAD_READ
3983                             ? recog_data.operand_loc[i] : 0),
3984                            (enum reg_class) goal_alternative[i],
3985                            (modified[i] == RELOAD_WRITE
3986                             ? VOIDmode : operand_mode[i]),
3987                            (modified[i] == RELOAD_READ
3988                             ? VOIDmode : operand_mode[i]),
3989                            (insn_code_number < 0 ? 0
3990                             : insn_data[insn_code_number].operand[i].strict_low),
3991                            1, i, operand_type[i]);
3992         /* If a memory reference remains (either as a MEM or a pseudo that
3993            did not get a hard register), yet we can't make an optional
3994            reload, check if this is actually a pseudo register reference;
3995            we then need to emit a USE and/or a CLOBBER so that reload
3996            inheritance will do the right thing.  */
3997         else if (replace
3998                  && (MEM_P (operand)
3999                      || (REG_P (operand)
4000                          && REGNO (operand) >= FIRST_PSEUDO_REGISTER
4001                          && reg_renumber [REGNO (operand)] < 0)))
4002           {
4003             operand = *recog_data.operand_loc[i];
4004
4005             while (GET_CODE (operand) == SUBREG)
4006               operand = SUBREG_REG (operand);
4007             if (REG_P (operand))
4008               {
4009                 if (modified[i] != RELOAD_WRITE)
4010                   /* We mark the USE with QImode so that we recognize
4011                      it as one that can be safely deleted at the end
4012                      of reload.  */
4013                   PUT_MODE (emit_insn_before (gen_rtx_USE (VOIDmode, operand),
4014                                               insn), QImode);
4015                 if (modified[i] != RELOAD_READ)
4016                   emit_insn_after (gen_rtx_CLOBBER (VOIDmode, operand), insn);
4017               }
4018           }
4019       }
4020     else if (goal_alternative_matches[i] >= 0
4021              && goal_alternative_win[goal_alternative_matches[i]]
4022              && modified[i] == RELOAD_READ
4023              && modified[goal_alternative_matches[i]] == RELOAD_WRITE
4024              && ! no_input_reloads && ! no_output_reloads
4025              && optimize)
4026       {
4027         /* Similarly, make an optional reload for a pair of matching
4028            objects that are in MEM or a pseudo that didn't get a hard reg.  */
4029
4030         rtx operand = recog_data.operand[i];
4031
4032         while (GET_CODE (operand) == SUBREG)
4033           operand = SUBREG_REG (operand);
4034         if ((MEM_P (operand)
4035              || (REG_P (operand)
4036                  && REGNO (operand) >= FIRST_PSEUDO_REGISTER))
4037             && ((enum reg_class) goal_alternative[goal_alternative_matches[i]]
4038                 != NO_REGS))
4039           operand_reloadnum[i] = operand_reloadnum[goal_alternative_matches[i]]
4040             = push_reload (recog_data.operand[goal_alternative_matches[i]],
4041                            recog_data.operand[i],
4042                            recog_data.operand_loc[goal_alternative_matches[i]],
4043                            recog_data.operand_loc[i],
4044                            (enum reg_class) goal_alternative[goal_alternative_matches[i]],
4045                            operand_mode[goal_alternative_matches[i]],
4046                            operand_mode[i],
4047                            0, 1, goal_alternative_matches[i], RELOAD_OTHER);
4048       }
4049
4050   /* Perform whatever substitutions on the operands we are supposed
4051      to make due to commutativity or replacement of registers
4052      with equivalent constants or memory slots.  */
4053
4054   for (i = 0; i < noperands; i++)
4055     {
4056       /* We only do this on the last pass through reload, because it is
4057          possible for some data (like reg_equiv_address) to be changed during
4058          later passes.  Moreover, we lose the opportunity to get a useful
4059          reload_{in,out}_reg when we do these replacements.  */
4060
4061       if (replace)
4062         {
4063           rtx substitution = substed_operand[i];
4064
4065           *recog_data.operand_loc[i] = substitution;
4066
4067           /* If we're replacing an operand with a LABEL_REF, we need
4068              to make sure that there's a REG_LABEL note attached to
4069              this instruction.  */
4070           if (!JUMP_P (insn)
4071               && GET_CODE (substitution) == LABEL_REF
4072               && !find_reg_note (insn, REG_LABEL, XEXP (substitution, 0)))
4073             REG_NOTES (insn) = gen_rtx_INSN_LIST (REG_LABEL,
4074                                                   XEXP (substitution, 0),
4075                                                   REG_NOTES (insn));
4076         }
4077       else
4078         retval |= (substed_operand[i] != *recog_data.operand_loc[i]);
4079     }
4080
4081   /* If this insn pattern contains any MATCH_DUP's, make sure that
4082      they will be substituted if the operands they match are substituted.
4083      Also do now any substitutions we already did on the operands.
4084
4085      Don't do this if we aren't making replacements because we might be
4086      propagating things allocated by frame pointer elimination into places
4087      it doesn't expect.  */
4088
4089   if (insn_code_number >= 0 && replace)
4090     for (i = insn_data[insn_code_number].n_dups - 1; i >= 0; i--)
4091       {
4092         int opno = recog_data.dup_num[i];
4093         *recog_data.dup_loc[i] = *recog_data.operand_loc[opno];
4094         dup_replacements (recog_data.dup_loc[i], recog_data.operand_loc[opno]);
4095       }
4096
4097 #if 0
4098   /* This loses because reloading of prior insns can invalidate the equivalence
4099      (or at least find_equiv_reg isn't smart enough to find it any more),
4100      causing this insn to need more reload regs than it needed before.
4101      It may be too late to make the reload regs available.
4102      Now this optimization is done safely in choose_reload_regs.  */
4103
4104   /* For each reload of a reg into some other class of reg,
4105      search for an existing equivalent reg (same value now) in the right class.
4106      We can use it as long as we don't need to change its contents.  */
4107   for (i = 0; i < n_reloads; i++)
4108     if (rld[i].reg_rtx == 0
4109         && rld[i].in != 0
4110         && REG_P (rld[i].in)
4111         && rld[i].out == 0)
4112       {
4113         rld[i].reg_rtx
4114           = find_equiv_reg (rld[i].in, insn, rld[i].class, -1,
4115                             static_reload_reg_p, 0, rld[i].inmode);
4116         /* Prevent generation of insn to load the value
4117            because the one we found already has the value.  */
4118         if (rld[i].reg_rtx)
4119           rld[i].in = rld[i].reg_rtx;
4120       }
4121 #endif
4122
4123   /* Perhaps an output reload can be combined with another
4124      to reduce needs by one.  */
4125   if (!goal_earlyclobber)
4126     combine_reloads ();
4127
4128   /* If we have a pair of reloads for parts of an address, they are reloading
4129      the same object, the operands themselves were not reloaded, and they
4130      are for two operands that are supposed to match, merge the reloads and
4131      change the type of the surviving reload to RELOAD_FOR_OPERAND_ADDRESS.  */
4132
4133   for (i = 0; i < n_reloads; i++)
4134     {
4135       int k;
4136
4137       for (j = i + 1; j < n_reloads; j++)
4138         if ((rld[i].when_needed == RELOAD_FOR_INPUT_ADDRESS
4139              || rld[i].when_needed == RELOAD_FOR_OUTPUT_ADDRESS
4140              || rld[i].when_needed == RELOAD_FOR_INPADDR_ADDRESS
4141              || rld[i].when_needed == RELOAD_FOR_OUTADDR_ADDRESS)
4142             && (rld[j].when_needed == RELOAD_FOR_INPUT_ADDRESS
4143                 || rld[j].when_needed == RELOAD_FOR_OUTPUT_ADDRESS
4144                 || rld[j].when_needed == RELOAD_FOR_INPADDR_ADDRESS
4145                 || rld[j].when_needed == RELOAD_FOR_OUTADDR_ADDRESS)
4146             && rtx_equal_p (rld[i].in, rld[j].in)
4147             && (operand_reloadnum[rld[i].opnum] < 0
4148                 || rld[operand_reloadnum[rld[i].opnum]].optional)
4149             && (operand_reloadnum[rld[j].opnum] < 0
4150                 || rld[operand_reloadnum[rld[j].opnum]].optional)
4151             && (goal_alternative_matches[rld[i].opnum] == rld[j].opnum
4152                 || (goal_alternative_matches[rld[j].opnum]
4153                     == rld[i].opnum)))
4154           {
4155             for (k = 0; k < n_replacements; k++)
4156               if (replacements[k].what == j)
4157                 replacements[k].what = i;
4158
4159             if (rld[i].when_needed == RELOAD_FOR_INPADDR_ADDRESS
4160                 || rld[i].when_needed == RELOAD_FOR_OUTADDR_ADDRESS)
4161               rld[i].when_needed = RELOAD_FOR_OPADDR_ADDR;
4162             else
4163               rld[i].when_needed = RELOAD_FOR_OPERAND_ADDRESS;
4164             rld[j].in = 0;
4165           }
4166     }
4167
4168   /* Scan all the reloads and update their type.
4169      If a reload is for the address of an operand and we didn't reload
4170      that operand, change the type.  Similarly, change the operand number
4171      of a reload when two operands match.  If a reload is optional, treat it
4172      as though the operand isn't reloaded.
4173
4174      ??? This latter case is somewhat odd because if we do the optional
4175      reload, it means the object is hanging around.  Thus we need only
4176      do the address reload if the optional reload was NOT done.
4177
4178      Change secondary reloads to be the address type of their operand, not
4179      the normal type.
4180
4181      If an operand's reload is now RELOAD_OTHER, change any
4182      RELOAD_FOR_INPUT_ADDRESS reloads of that operand to
4183      RELOAD_FOR_OTHER_ADDRESS.  */
4184
4185   for (i = 0; i < n_reloads; i++)
4186     {
4187       if (rld[i].secondary_p
4188           && rld[i].when_needed == operand_type[rld[i].opnum])
4189         rld[i].when_needed = address_type[rld[i].opnum];
4190
4191       if ((rld[i].when_needed == RELOAD_FOR_INPUT_ADDRESS
4192            || rld[i].when_needed == RELOAD_FOR_OUTPUT_ADDRESS
4193            || rld[i].when_needed == RELOAD_FOR_INPADDR_ADDRESS
4194            || rld[i].when_needed == RELOAD_FOR_OUTADDR_ADDRESS)
4195           && (operand_reloadnum[rld[i].opnum] < 0
4196               || rld[operand_reloadnum[rld[i].opnum]].optional))
4197         {
4198           /* If we have a secondary reload to go along with this reload,
4199              change its type to RELOAD_FOR_OPADDR_ADDR.  */
4200
4201           if ((rld[i].when_needed == RELOAD_FOR_INPUT_ADDRESS
4202                || rld[i].when_needed == RELOAD_FOR_INPADDR_ADDRESS)
4203               && rld[i].secondary_in_reload != -1)
4204             {
4205               int secondary_in_reload = rld[i].secondary_in_reload;
4206
4207               rld[secondary_in_reload].when_needed = RELOAD_FOR_OPADDR_ADDR;
4208
4209               /* If there's a tertiary reload we have to change it also.  */
4210               if (secondary_in_reload > 0
4211                   && rld[secondary_in_reload].secondary_in_reload != -1)
4212                 rld[rld[secondary_in_reload].secondary_in_reload].when_needed
4213                   = RELOAD_FOR_OPADDR_ADDR;
4214             }
4215
4216           if ((rld[i].when_needed == RELOAD_FOR_OUTPUT_ADDRESS
4217                || rld[i].when_needed == RELOAD_FOR_OUTADDR_ADDRESS)
4218               && rld[i].secondary_out_reload != -1)
4219             {
4220               int secondary_out_reload = rld[i].secondary_out_reload;
4221
4222               rld[secondary_out_reload].when_needed = RELOAD_FOR_OPADDR_ADDR;
4223
4224               /* If there's a tertiary reload we have to change it also.  */
4225               if (secondary_out_reload
4226                   && rld[secondary_out_reload].secondary_out_reload != -1)
4227                 rld[rld[secondary_out_reload].secondary_out_reload].when_needed
4228                   = RELOAD_FOR_OPADDR_ADDR;
4229             }
4230
4231           if (rld[i].when_needed == RELOAD_FOR_INPADDR_ADDRESS
4232               || rld[i].when_needed == RELOAD_FOR_OUTADDR_ADDRESS)
4233             rld[i].when_needed = RELOAD_FOR_OPADDR_ADDR;
4234           else
4235             rld[i].when_needed = RELOAD_FOR_OPERAND_ADDRESS;
4236         }
4237
4238       if ((rld[i].when_needed == RELOAD_FOR_INPUT_ADDRESS
4239            || rld[i].when_needed == RELOAD_FOR_INPADDR_ADDRESS)
4240           && operand_reloadnum[rld[i].opnum] >= 0
4241           && (rld[operand_reloadnum[rld[i].opnum]].when_needed
4242               == RELOAD_OTHER))
4243         rld[i].when_needed = RELOAD_FOR_OTHER_ADDRESS;
4244
4245       if (goal_alternative_matches[rld[i].opnum] >= 0)
4246         rld[i].opnum = goal_alternative_matches[rld[i].opnum];
4247     }
4248
4249   /* Scan all the reloads, and check for RELOAD_FOR_OPERAND_ADDRESS reloads.
4250      If we have more than one, then convert all RELOAD_FOR_OPADDR_ADDR
4251      reloads to RELOAD_FOR_OPERAND_ADDRESS reloads.
4252
4253      choose_reload_regs assumes that RELOAD_FOR_OPADDR_ADDR reloads never
4254      conflict with RELOAD_FOR_OPERAND_ADDRESS reloads.  This is true for a
4255      single pair of RELOAD_FOR_OPADDR_ADDR/RELOAD_FOR_OPERAND_ADDRESS reloads.
4256      However, if there is more than one RELOAD_FOR_OPERAND_ADDRESS reload,
4257      then a RELOAD_FOR_OPADDR_ADDR reload conflicts with all
4258      RELOAD_FOR_OPERAND_ADDRESS reloads other than the one that uses it.
4259      This is complicated by the fact that a single operand can have more
4260      than one RELOAD_FOR_OPERAND_ADDRESS reload.  It is very difficult to fix
4261      choose_reload_regs without affecting code quality, and cases that
4262      actually fail are extremely rare, so it turns out to be better to fix
4263      the problem here by not generating cases that choose_reload_regs will
4264      fail for.  */
4265   /* There is a similar problem with RELOAD_FOR_INPUT_ADDRESS /
4266      RELOAD_FOR_OUTPUT_ADDRESS when there is more than one of a kind for
4267      a single operand.
4268      We can reduce the register pressure by exploiting that a
4269      RELOAD_FOR_X_ADDR_ADDR that precedes all RELOAD_FOR_X_ADDRESS reloads
4270      does not conflict with any of them, if it is only used for the first of
4271      the RELOAD_FOR_X_ADDRESS reloads.  */
4272   {
4273     int first_op_addr_num = -2;
4274     int first_inpaddr_num[MAX_RECOG_OPERANDS];
4275     int first_outpaddr_num[MAX_RECOG_OPERANDS];
4276     int need_change = 0;
4277     /* We use last_op_addr_reload and the contents of the above arrays
4278        first as flags - -2 means no instance encountered, -1 means exactly
4279        one instance encountered.
4280        If more than one instance has been encountered, we store the reload
4281        number of the first reload of the kind in question; reload numbers
4282        are known to be non-negative.  */
4283     for (i = 0; i < noperands; i++)
4284       first_inpaddr_num[i] = first_outpaddr_num[i] = -2;
4285     for (i = n_reloads - 1; i >= 0; i--)
4286       {
4287         switch (rld[i].when_needed)
4288           {
4289           case RELOAD_FOR_OPERAND_ADDRESS:
4290             if (++first_op_addr_num >= 0)
4291               {
4292                 first_op_addr_num = i;
4293                 need_change = 1;
4294               }
4295             break;
4296           case RELOAD_FOR_INPUT_ADDRESS:
4297             if (++first_inpaddr_num[rld[i].opnum] >= 0)
4298               {
4299                 first_inpaddr_num[rld[i].opnum] = i;
4300                 need_change = 1;
4301               }
4302             break;
4303           case RELOAD_FOR_OUTPUT_ADDRESS:
4304             if (++first_outpaddr_num[rld[i].opnum] >= 0)
4305               {
4306                 first_outpaddr_num[rld[i].opnum] = i;
4307                 need_change = 1;
4308               }
4309             break;
4310           default:
4311             break;
4312           }
4313       }
4314
4315     if (need_change)
4316       {
4317         for (i = 0; i < n_reloads; i++)
4318           {
4319             int first_num;
4320             enum reload_type type;
4321
4322             switch (rld[i].when_needed)
4323               {
4324               case RELOAD_FOR_OPADDR_ADDR:
4325                 first_num = first_op_addr_num;
4326                 type = RELOAD_FOR_OPERAND_ADDRESS;
4327                 break;
4328               case RELOAD_FOR_INPADDR_ADDRESS:
4329                 first_num = first_inpaddr_num[rld[i].opnum];
4330                 type = RELOAD_FOR_INPUT_ADDRESS;
4331                 break;
4332               case RELOAD_FOR_OUTADDR_ADDRESS:
4333                 first_num = first_outpaddr_num[rld[i].opnum];
4334                 type = RELOAD_FOR_OUTPUT_ADDRESS;
4335                 break;
4336               default:
4337                 continue;
4338               }
4339             if (first_num < 0)
4340               continue;
4341             else if (i > first_num)
4342               rld[i].when_needed = type;
4343             else
4344               {
4345                 /* Check if the only TYPE reload that uses reload I is
4346                    reload FIRST_NUM.  */
4347                 for (j = n_reloads - 1; j > first_num; j--)
4348                   {
4349                     if (rld[j].when_needed == type
4350                         && (rld[i].secondary_p
4351                             ? rld[j].secondary_in_reload == i
4352                             : reg_mentioned_p (rld[i].in, rld[j].in)))
4353                       {
4354                         rld[i].when_needed = type;
4355                         break;
4356                       }
4357                   }
4358               }
4359           }
4360       }
4361   }
4362
4363   /* See if we have any reloads that are now allowed to be merged
4364      because we've changed when the reload is needed to
4365      RELOAD_FOR_OPERAND_ADDRESS or RELOAD_FOR_OTHER_ADDRESS.  Only
4366      check for the most common cases.  */
4367
4368   for (i = 0; i < n_reloads; i++)
4369     if (rld[i].in != 0 && rld[i].out == 0
4370         && (rld[i].when_needed == RELOAD_FOR_OPERAND_ADDRESS
4371             || rld[i].when_needed == RELOAD_FOR_OPADDR_ADDR
4372             || rld[i].when_needed == RELOAD_FOR_OTHER_ADDRESS))
4373       for (j = 0; j < n_reloads; j++)
4374         if (i != j && rld[j].in != 0 && rld[j].out == 0
4375             && rld[j].when_needed == rld[i].when_needed
4376             && MATCHES (rld[i].in, rld[j].in)
4377             && rld[i].class == rld[j].class
4378             && !rld[i].nocombine && !rld[j].nocombine
4379             && rld[i].reg_rtx == rld[j].reg_rtx)
4380           {
4381             rld[i].opnum = MIN (rld[i].opnum, rld[j].opnum);
4382             transfer_replacements (i, j);
4383             rld[j].in = 0;
4384           }
4385
4386 #ifdef HAVE_cc0
4387   /* If we made any reloads for addresses, see if they violate a
4388      "no input reloads" requirement for this insn.  But loads that we
4389      do after the insn (such as for output addresses) are fine.  */
4390   if (no_input_reloads)
4391     for (i = 0; i < n_reloads; i++)
4392       gcc_assert (rld[i].in == 0
4393                   || rld[i].when_needed == RELOAD_FOR_OUTADDR_ADDRESS
4394                   || rld[i].when_needed == RELOAD_FOR_OUTPUT_ADDRESS);
4395 #endif
4396
4397   /* Compute reload_mode and reload_nregs.  */
4398   for (i = 0; i < n_reloads; i++)
4399     {
4400       rld[i].mode
4401         = (rld[i].inmode == VOIDmode
4402            || (GET_MODE_SIZE (rld[i].outmode)
4403                > GET_MODE_SIZE (rld[i].inmode)))
4404           ? rld[i].outmode : rld[i].inmode;
4405
4406       rld[i].nregs = CLASS_MAX_NREGS (rld[i].class, rld[i].mode);
4407     }
4408
4409   /* Special case a simple move with an input reload and a
4410      destination of a hard reg, if the hard reg is ok, use it.  */
4411   for (i = 0; i < n_reloads; i++)
4412     if (rld[i].when_needed == RELOAD_FOR_INPUT
4413         && GET_CODE (PATTERN (insn)) == SET
4414         && REG_P (SET_DEST (PATTERN (insn)))
4415         && SET_SRC (PATTERN (insn)) == rld[i].in)
4416       {
4417         rtx dest = SET_DEST (PATTERN (insn));
4418         unsigned int regno = REGNO (dest);
4419
4420         if (regno < FIRST_PSEUDO_REGISTER
4421             && TEST_HARD_REG_BIT (reg_class_contents[rld[i].class], regno)
4422             && HARD_REGNO_MODE_OK (regno, rld[i].mode))
4423           {
4424             int nr = hard_regno_nregs[regno][rld[i].mode];
4425             int ok = 1, nri;
4426
4427             for (nri = 1; nri < nr; nri ++)
4428               if (! TEST_HARD_REG_BIT (reg_class_contents[rld[i].class], regno + nri))
4429                 ok = 0;
4430
4431             if (ok)
4432               rld[i].reg_rtx = dest;
4433           }
4434       }
4435
4436   return retval;
4437 }
4438
4439 /* Return 1 if alternative number ALTNUM in constraint-string CONSTRAINT
4440    accepts a memory operand with constant address.  */
4441
4442 static int
4443 alternative_allows_memconst (const char *constraint, int altnum)
4444 {
4445   int c;
4446   /* Skip alternatives before the one requested.  */
4447   while (altnum > 0)
4448     {
4449       while (*constraint++ != ',');
4450       altnum--;
4451     }
4452   /* Scan the requested alternative for 'm' or 'o'.
4453      If one of them is present, this alternative accepts memory constants.  */
4454   for (; (c = *constraint) && c != ',' && c != '#';
4455        constraint += CONSTRAINT_LEN (c, constraint))
4456     if (c == 'm' || c == 'o' || EXTRA_MEMORY_CONSTRAINT (c, constraint))
4457       return 1;
4458   return 0;
4459 }
4460 \f
4461 /* Scan X for memory references and scan the addresses for reloading.
4462    Also checks for references to "constant" regs that we want to eliminate
4463    and replaces them with the values they stand for.
4464    We may alter X destructively if it contains a reference to such.
4465    If X is just a constant reg, we return the equivalent value
4466    instead of X.
4467
4468    IND_LEVELS says how many levels of indirect addressing this machine
4469    supports.
4470
4471    OPNUM and TYPE identify the purpose of the reload.
4472
4473    IS_SET_DEST is true if X is the destination of a SET, which is not
4474    appropriate to be replaced by a constant.
4475
4476    INSN, if nonzero, is the insn in which we do the reload.  It is used
4477    to determine if we may generate output reloads, and where to put USEs
4478    for pseudos that we have to replace with stack slots.
4479
4480    ADDRESS_RELOADED.  If nonzero, is a pointer to where we put the
4481    result of find_reloads_address.  */
4482
4483 static rtx
4484 find_reloads_toplev (rtx x, int opnum, enum reload_type type,
4485                      int ind_levels, int is_set_dest, rtx insn,
4486                      int *address_reloaded)
4487 {
4488   RTX_CODE code = GET_CODE (x);
4489
4490   const char *fmt = GET_RTX_FORMAT (code);
4491   int i;
4492   int copied;
4493
4494   if (code == REG)
4495     {
4496       /* This code is duplicated for speed in find_reloads.  */
4497       int regno = REGNO (x);
4498       if (reg_equiv_constant[regno] != 0 && !is_set_dest)
4499         x = reg_equiv_constant[regno];
4500 #if 0
4501       /*  This creates (subreg (mem...)) which would cause an unnecessary
4502           reload of the mem.  */
4503       else if (reg_equiv_mem[regno] != 0)
4504         x = reg_equiv_mem[regno];
4505 #endif
4506       else if (reg_equiv_memory_loc[regno]
4507                && (reg_equiv_address[regno] != 0 || num_not_at_initial_offset))
4508         {
4509           rtx mem = make_memloc (x, regno);
4510           if (reg_equiv_address[regno]
4511               || ! rtx_equal_p (mem, reg_equiv_mem[regno]))
4512             {
4513               /* If this is not a toplevel operand, find_reloads doesn't see
4514                  this substitution.  We have to emit a USE of the pseudo so
4515                  that delete_output_reload can see it.  */
4516               if (replace_reloads && recog_data.operand[opnum] != x)
4517                 /* We mark the USE with QImode so that we recognize it
4518                    as one that can be safely deleted at the end of
4519                    reload.  */
4520                 PUT_MODE (emit_insn_before (gen_rtx_USE (VOIDmode, x), insn),
4521                           QImode);
4522               x = mem;
4523               i = find_reloads_address (GET_MODE (x), &x, XEXP (x, 0), &XEXP (x, 0),
4524                                         opnum, type, ind_levels, insn);
4525               if (address_reloaded)
4526                 *address_reloaded = i;
4527             }
4528         }
4529       return x;
4530     }
4531   if (code == MEM)
4532     {
4533       rtx tem = x;
4534
4535       i = find_reloads_address (GET_MODE (x), &tem, XEXP (x, 0), &XEXP (x, 0),
4536                                 opnum, type, ind_levels, insn);
4537       if (address_reloaded)
4538         *address_reloaded = i;
4539
4540       return tem;
4541     }
4542
4543   if (code == SUBREG && REG_P (SUBREG_REG (x)))
4544     {
4545       /* Check for SUBREG containing a REG that's equivalent to a
4546          constant.  If the constant has a known value, truncate it
4547          right now.  Similarly if we are extracting a single-word of a
4548          multi-word constant.  If the constant is symbolic, allow it
4549          to be substituted normally.  push_reload will strip the
4550          subreg later.  The constant must not be VOIDmode, because we
4551          will lose the mode of the register (this should never happen
4552          because one of the cases above should handle it).  */
4553
4554       int regno = REGNO (SUBREG_REG (x));
4555       rtx tem;
4556
4557       if (subreg_lowpart_p (x)
4558           && regno >= FIRST_PSEUDO_REGISTER && reg_renumber[regno] < 0
4559           && reg_equiv_constant[regno] != 0
4560           && (tem = gen_lowpart_common (GET_MODE (x),
4561                                         reg_equiv_constant[regno])) != 0)
4562         return tem;
4563
4564       if (regno >= FIRST_PSEUDO_REGISTER && reg_renumber[regno] < 0
4565           && reg_equiv_constant[regno] != 0)
4566         {
4567           tem =
4568             simplify_gen_subreg (GET_MODE (x), reg_equiv_constant[regno],
4569                                  GET_MODE (SUBREG_REG (x)), SUBREG_BYTE (x));
4570           gcc_assert (tem);
4571           return tem;
4572         }
4573
4574       /* If the subreg contains a reg that will be converted to a mem,
4575          convert the subreg to a narrower memref now.
4576          Otherwise, we would get (subreg (mem ...) ...),
4577          which would force reload of the mem.
4578
4579          We also need to do this if there is an equivalent MEM that is
4580          not offsettable.  In that case, alter_subreg would produce an
4581          invalid address on big-endian machines.
4582
4583          For machines that extend byte loads, we must not reload using
4584          a wider mode if we have a paradoxical SUBREG.  find_reloads will
4585          force a reload in that case.  So we should not do anything here.  */
4586
4587       else if (regno >= FIRST_PSEUDO_REGISTER
4588 #ifdef LOAD_EXTEND_OP
4589                && (GET_MODE_SIZE (GET_MODE (x))
4590                    <= GET_MODE_SIZE (GET_MODE (SUBREG_REG (x))))
4591 #endif
4592                && (reg_equiv_address[regno] != 0
4593                    || (reg_equiv_mem[regno] != 0
4594                        && (! strict_memory_address_p (GET_MODE (x),
4595                                                       XEXP (reg_equiv_mem[regno], 0))
4596                            || ! offsettable_memref_p (reg_equiv_mem[regno])
4597                            || num_not_at_initial_offset))))
4598         x = find_reloads_subreg_address (x, 1, opnum, type, ind_levels,
4599                                          insn);
4600     }
4601
4602   for (copied = 0, i = GET_RTX_LENGTH (code) - 1; i >= 0; i--)
4603     {
4604       if (fmt[i] == 'e')
4605         {
4606           rtx new_part = find_reloads_toplev (XEXP (x, i), opnum, type,
4607                                               ind_levels, is_set_dest, insn,
4608                                               address_reloaded);
4609           /* If we have replaced a reg with it's equivalent memory loc -
4610              that can still be handled here e.g. if it's in a paradoxical
4611              subreg - we must make the change in a copy, rather than using
4612              a destructive change.  This way, find_reloads can still elect
4613              not to do the change.  */
4614           if (new_part != XEXP (x, i) && ! CONSTANT_P (new_part) && ! copied)
4615             {
4616               x = shallow_copy_rtx (x);
4617               copied = 1;
4618             }
4619           XEXP (x, i) = new_part;
4620         }
4621     }
4622   return x;
4623 }
4624
4625 /* Return a mem ref for the memory equivalent of reg REGNO.
4626    This mem ref is not shared with anything.  */
4627
4628 static rtx
4629 make_memloc (rtx ad, int regno)
4630 {
4631   /* We must rerun eliminate_regs, in case the elimination
4632      offsets have changed.  */
4633   rtx tem
4634     = XEXP (eliminate_regs (reg_equiv_memory_loc[regno], 0, NULL_RTX), 0);
4635
4636   /* If TEM might contain a pseudo, we must copy it to avoid
4637      modifying it when we do the substitution for the reload.  */
4638   if (rtx_varies_p (tem, 0))
4639     tem = copy_rtx (tem);
4640
4641   tem = replace_equiv_address_nv (reg_equiv_memory_loc[regno], tem);
4642   tem = adjust_address_nv (tem, GET_MODE (ad), 0);
4643
4644   /* Copy the result if it's still the same as the equivalence, to avoid
4645      modifying it when we do the substitution for the reload.  */
4646   if (tem == reg_equiv_memory_loc[regno])
4647     tem = copy_rtx (tem);
4648   return tem;
4649 }
4650
4651 /* Returns true if AD could be turned into a valid memory reference
4652    to mode MODE by reloading the part pointed to by PART into a
4653    register.  */
4654
4655 static int
4656 maybe_memory_address_p (enum machine_mode mode, rtx ad, rtx *part)
4657 {
4658   int retv;
4659   rtx tem = *part;
4660   rtx reg = gen_rtx_REG (GET_MODE (tem), max_reg_num ());
4661
4662   *part = reg;
4663   retv = memory_address_p (mode, ad);
4664   *part = tem;
4665
4666   return retv;
4667 }
4668
4669 /* Record all reloads needed for handling memory address AD
4670    which appears in *LOC in a memory reference to mode MODE
4671    which itself is found in location  *MEMREFLOC.
4672    Note that we take shortcuts assuming that no multi-reg machine mode
4673    occurs as part of an address.
4674
4675    OPNUM and TYPE specify the purpose of this reload.
4676
4677    IND_LEVELS says how many levels of indirect addressing this machine
4678    supports.
4679
4680    INSN, if nonzero, is the insn in which we do the reload.  It is used
4681    to determine if we may generate output reloads, and where to put USEs
4682    for pseudos that we have to replace with stack slots.
4683
4684    Value is one if this address is reloaded or replaced as a whole; it is
4685    zero if the top level of this address was not reloaded or replaced, and
4686    it is -1 if it may or may not have been reloaded or replaced.
4687
4688    Note that there is no verification that the address will be valid after
4689    this routine does its work.  Instead, we rely on the fact that the address
4690    was valid when reload started.  So we need only undo things that reload
4691    could have broken.  These are wrong register types, pseudos not allocated
4692    to a hard register, and frame pointer elimination.  */
4693
4694 static int
4695 find_reloads_address (enum machine_mode mode, rtx *memrefloc, rtx ad,
4696                       rtx *loc, int opnum, enum reload_type type,
4697                       int ind_levels, rtx insn)
4698 {
4699   int regno;
4700   int removed_and = 0;
4701   int op_index;
4702   rtx tem;
4703
4704   /* If the address is a register, see if it is a legitimate address and
4705      reload if not.  We first handle the cases where we need not reload
4706      or where we must reload in a non-standard way.  */
4707
4708   if (REG_P (ad))
4709     {
4710       regno = REGNO (ad);
4711
4712       /* If the register is equivalent to an invariant expression, substitute
4713          the invariant, and eliminate any eliminable register references.  */
4714       tem = reg_equiv_constant[regno];
4715       if (tem != 0
4716           && (tem = eliminate_regs (tem, mode, insn))
4717           && strict_memory_address_p (mode, tem))
4718         {
4719           *loc = ad = tem;
4720           return 0;
4721         }
4722
4723       tem = reg_equiv_memory_loc[regno];
4724       if (tem != 0)
4725         {
4726           if (reg_equiv_address[regno] != 0 || num_not_at_initial_offset)
4727             {
4728               tem = make_memloc (ad, regno);
4729               if (! strict_memory_address_p (GET_MODE (tem), XEXP (tem, 0)))
4730                 {
4731                   find_reloads_address (GET_MODE (tem), &tem, XEXP (tem, 0),
4732                                         &XEXP (tem, 0), opnum,
4733                                         ADDR_TYPE (type), ind_levels, insn);
4734                 }
4735               /* We can avoid a reload if the register's equivalent memory
4736                  expression is valid as an indirect memory address.
4737                  But not all addresses are valid in a mem used as an indirect
4738                  address: only reg or reg+constant.  */
4739
4740               if (ind_levels > 0
4741                   && strict_memory_address_p (mode, tem)
4742                   && (REG_P (XEXP (tem, 0))
4743                       || (GET_CODE (XEXP (tem, 0)) == PLUS
4744                           && REG_P (XEXP (XEXP (tem, 0), 0))
4745                           && CONSTANT_P (XEXP (XEXP (tem, 0), 1)))))
4746                 {
4747                   /* TEM is not the same as what we'll be replacing the
4748                      pseudo with after reload, put a USE in front of INSN
4749                      in the final reload pass.  */
4750                   if (replace_reloads
4751                       && num_not_at_initial_offset
4752                       && ! rtx_equal_p (tem, reg_equiv_mem[regno]))
4753                     {
4754                       *loc = tem;
4755                       /* We mark the USE with QImode so that we
4756                          recognize it as one that can be safely
4757                          deleted at the end of reload.  */
4758                       PUT_MODE (emit_insn_before (gen_rtx_USE (VOIDmode, ad),
4759                                                   insn), QImode);
4760
4761                       /* This doesn't really count as replacing the address
4762                          as a whole, since it is still a memory access.  */
4763                     }
4764                   return 0;
4765                 }
4766               ad = tem;
4767             }
4768         }
4769
4770       /* The only remaining case where we can avoid a reload is if this is a
4771          hard register that is valid as a base register and which is not the
4772          subject of a CLOBBER in this insn.  */
4773
4774       else if (regno < FIRST_PSEUDO_REGISTER
4775                && regno_ok_for_base_p (regno, mode, MEM, SCRATCH)
4776                && ! regno_clobbered_p (regno, this_insn, mode, 0))
4777         return 0;
4778
4779       /* If we do not have one of the cases above, we must do the reload.  */
4780       push_reload (ad, NULL_RTX, loc, (rtx*) 0, base_reg_class (mode, MEM, SCRATCH),
4781                    GET_MODE (ad), VOIDmode, 0, 0, opnum, type);
4782       return 1;
4783     }
4784
4785   if (strict_memory_address_p (mode, ad))
4786     {
4787       /* The address appears valid, so reloads are not needed.
4788          But the address may contain an eliminable register.
4789          This can happen because a machine with indirect addressing
4790          may consider a pseudo register by itself a valid address even when
4791          it has failed to get a hard reg.
4792          So do a tree-walk to find and eliminate all such regs.  */
4793
4794       /* But first quickly dispose of a common case.  */
4795       if (GET_CODE (ad) == PLUS
4796           && GET_CODE (XEXP (ad, 1)) == CONST_INT
4797           && REG_P (XEXP (ad, 0))
4798           && reg_equiv_constant[REGNO (XEXP (ad, 0))] == 0)
4799         return 0;
4800
4801       subst_reg_equivs_changed = 0;
4802       *loc = subst_reg_equivs (ad, insn);
4803
4804       if (! subst_reg_equivs_changed)
4805         return 0;
4806
4807       /* Check result for validity after substitution.  */
4808       if (strict_memory_address_p (mode, ad))
4809         return 0;
4810     }
4811
4812 #ifdef LEGITIMIZE_RELOAD_ADDRESS
4813   do
4814     {
4815       if (memrefloc)
4816         {
4817           LEGITIMIZE_RELOAD_ADDRESS (ad, GET_MODE (*memrefloc), opnum, type,
4818                                      ind_levels, win);
4819         }
4820       break;
4821     win:
4822       *memrefloc = copy_rtx (*memrefloc);
4823       XEXP (*memrefloc, 0) = ad;
4824       move_replacements (&ad, &XEXP (*memrefloc, 0));
4825       return -1;
4826     }
4827   while (0);
4828 #endif
4829
4830   /* The address is not valid.  We have to figure out why.  First see if
4831      we have an outer AND and remove it if so.  Then analyze what's inside.  */
4832
4833   if (GET_CODE (ad) == AND)
4834     {
4835       removed_and = 1;
4836       loc = &XEXP (ad, 0);
4837       ad = *loc;
4838     }
4839
4840   /* One possibility for why the address is invalid is that it is itself
4841      a MEM.  This can happen when the frame pointer is being eliminated, a
4842      pseudo is not allocated to a hard register, and the offset between the
4843      frame and stack pointers is not its initial value.  In that case the
4844      pseudo will have been replaced by a MEM referring to the
4845      stack pointer.  */
4846   if (MEM_P (ad))
4847     {
4848       /* First ensure that the address in this MEM is valid.  Then, unless
4849          indirect addresses are valid, reload the MEM into a register.  */
4850       tem = ad;
4851       find_reloads_address (GET_MODE (ad), &tem, XEXP (ad, 0), &XEXP (ad, 0),
4852                             opnum, ADDR_TYPE (type),
4853                             ind_levels == 0 ? 0 : ind_levels - 1, insn);
4854
4855       /* If tem was changed, then we must create a new memory reference to
4856          hold it and store it back into memrefloc.  */
4857       if (tem != ad && memrefloc)
4858         {
4859           *memrefloc = copy_rtx (*memrefloc);
4860           copy_replacements (tem, XEXP (*memrefloc, 0));
4861           loc = &XEXP (*memrefloc, 0);
4862           if (removed_and)
4863             loc = &XEXP (*loc, 0);
4864         }
4865
4866       /* Check similar cases as for indirect addresses as above except
4867          that we can allow pseudos and a MEM since they should have been
4868          taken care of above.  */
4869
4870       if (ind_levels == 0
4871           || (GET_CODE (XEXP (tem, 0)) == SYMBOL_REF && ! indirect_symref_ok)
4872           || MEM_P (XEXP (tem, 0))
4873           || ! (REG_P (XEXP (tem, 0))
4874                 || (GET_CODE (XEXP (tem, 0)) == PLUS
4875                     && REG_P (XEXP (XEXP (tem, 0), 0))
4876                     && GET_CODE (XEXP (XEXP (tem, 0), 1)) == CONST_INT)))
4877         {
4878           /* Must use TEM here, not AD, since it is the one that will
4879              have any subexpressions reloaded, if needed.  */
4880           push_reload (tem, NULL_RTX, loc, (rtx*) 0,
4881                        base_reg_class (mode, MEM, SCRATCH), GET_MODE (tem),
4882                        VOIDmode, 0,
4883                        0, opnum, type);
4884           return ! removed_and;
4885         }
4886       else
4887         return 0;
4888     }
4889
4890   /* If we have address of a stack slot but it's not valid because the
4891      displacement is too large, compute the sum in a register.
4892      Handle all base registers here, not just fp/ap/sp, because on some
4893      targets (namely SH) we can also get too large displacements from
4894      big-endian corrections.  */
4895   else if (GET_CODE (ad) == PLUS
4896            && REG_P (XEXP (ad, 0))
4897            && REGNO (XEXP (ad, 0)) < FIRST_PSEUDO_REGISTER
4898            && GET_CODE (XEXP (ad, 1)) == CONST_INT
4899            && regno_ok_for_base_p (REGNO (XEXP (ad, 0)), mode, PLUS,
4900                                    CONST_INT))
4901
4902     {
4903       /* Unshare the MEM rtx so we can safely alter it.  */
4904       if (memrefloc)
4905         {
4906           *memrefloc = copy_rtx (*memrefloc);
4907           loc = &XEXP (*memrefloc, 0);
4908           if (removed_and)
4909             loc = &XEXP (*loc, 0);
4910         }
4911
4912       if (double_reg_address_ok)
4913         {
4914           /* Unshare the sum as well.  */
4915           *loc = ad = copy_rtx (ad);
4916
4917           /* Reload the displacement into an index reg.
4918              We assume the frame pointer or arg pointer is a base reg.  */
4919           find_reloads_address_part (XEXP (ad, 1), &XEXP (ad, 1),
4920                                      INDEX_REG_CLASS, GET_MODE (ad), opnum,
4921                                      type, ind_levels);
4922           return 0;
4923         }
4924       else
4925         {
4926           /* If the sum of two regs is not necessarily valid,
4927              reload the sum into a base reg.
4928              That will at least work.  */
4929           find_reloads_address_part (ad, loc,
4930                                      base_reg_class (mode, MEM, SCRATCH),
4931                                      Pmode, opnum, type, ind_levels);
4932         }
4933       return ! removed_and;
4934     }
4935
4936   /* If we have an indexed stack slot, there are three possible reasons why
4937      it might be invalid: The index might need to be reloaded, the address
4938      might have been made by frame pointer elimination and hence have a
4939      constant out of range, or both reasons might apply.
4940
4941      We can easily check for an index needing reload, but even if that is the
4942      case, we might also have an invalid constant.  To avoid making the
4943      conservative assumption and requiring two reloads, we see if this address
4944      is valid when not interpreted strictly.  If it is, the only problem is
4945      that the index needs a reload and find_reloads_address_1 will take care
4946      of it.
4947
4948      Handle all base registers here, not just fp/ap/sp, because on some
4949      targets (namely SPARC) we can also get invalid addresses from preventive
4950      subreg big-endian corrections made by find_reloads_toplev.  We
4951      can also get expressions involving LO_SUM (rather than PLUS) from
4952      find_reloads_subreg_address.
4953
4954      If we decide to do something, it must be that `double_reg_address_ok'
4955      is true.  We generate a reload of the base register + constant and
4956      rework the sum so that the reload register will be added to the index.
4957      This is safe because we know the address isn't shared.
4958
4959      We check for the base register as both the first and second operand of
4960      the innermost PLUS and/or LO_SUM.  */
4961
4962   for (op_index = 0; op_index < 2; ++op_index)
4963     {
4964       rtx operand, addend;
4965       enum rtx_code inner_code;
4966
4967       if (GET_CODE (ad) != PLUS)
4968           continue;
4969
4970       inner_code = GET_CODE (XEXP (ad, 0));
4971       if (!(GET_CODE (ad) == PLUS 
4972             && GET_CODE (XEXP (ad, 1)) == CONST_INT
4973             && (inner_code == PLUS || inner_code == LO_SUM)))
4974         continue;
4975
4976       operand = XEXP (XEXP (ad, 0), op_index);
4977       if (!REG_P (operand) || REGNO (operand) >= FIRST_PSEUDO_REGISTER)
4978         continue;
4979
4980       addend = XEXP (XEXP (ad, 0), 1 - op_index);
4981
4982       if ((regno_ok_for_base_p (REGNO (operand), mode, inner_code,
4983                                 GET_CODE (addend))
4984            || operand == frame_pointer_rtx
4985 #if FRAME_POINTER_REGNUM != HARD_FRAME_POINTER_REGNUM
4986            || operand == hard_frame_pointer_rtx
4987 #endif
4988 #if FRAME_POINTER_REGNUM != ARG_POINTER_REGNUM
4989            || operand == arg_pointer_rtx
4990 #endif
4991            || operand == stack_pointer_rtx)
4992           && ! maybe_memory_address_p (mode, ad, 
4993                                        &XEXP (XEXP (ad, 0), 1 - op_index)))
4994         {
4995           rtx offset_reg;
4996           enum reg_class cls;
4997
4998           offset_reg = plus_constant (operand, INTVAL (XEXP (ad, 1)));
4999
5000           /* Form the adjusted address.  */
5001           if (GET_CODE (XEXP (ad, 0)) == PLUS)
5002             ad = gen_rtx_PLUS (GET_MODE (ad), 
5003                                op_index == 0 ? offset_reg : addend, 
5004                                op_index == 0 ? addend : offset_reg);
5005           else
5006             ad = gen_rtx_LO_SUM (GET_MODE (ad), 
5007                                  op_index == 0 ? offset_reg : addend, 
5008                                  op_index == 0 ? addend : offset_reg);
5009           *loc = ad;
5010
5011           cls = base_reg_class (mode, MEM, GET_CODE (addend));
5012           find_reloads_address_part (XEXP (ad, op_index), 
5013                                      &XEXP (ad, op_index), cls,
5014                                      GET_MODE (ad), opnum, type, ind_levels);
5015           find_reloads_address_1 (mode,
5016                                   XEXP (ad, 1 - op_index), 1, GET_CODE (ad),
5017                                   GET_CODE (XEXP (ad, op_index)),
5018                                   &XEXP (ad, 1 - op_index), opnum,
5019                                   type, 0, insn);
5020
5021           return 0;
5022         }
5023     }
5024
5025   /* See if address becomes valid when an eliminable register
5026      in a sum is replaced.  */
5027
5028   tem = ad;
5029   if (GET_CODE (ad) == PLUS)
5030     tem = subst_indexed_address (ad);
5031   if (tem != ad && strict_memory_address_p (mode, tem))
5032     {
5033       /* Ok, we win that way.  Replace any additional eliminable
5034          registers.  */
5035
5036       subst_reg_equivs_changed = 0;
5037       tem = subst_reg_equivs (tem, insn);
5038
5039       /* Make sure that didn't make the address invalid again.  */
5040
5041       if (! subst_reg_equivs_changed || strict_memory_address_p (mode, tem))
5042         {
5043           *loc = tem;
5044           return 0;
5045         }
5046     }
5047
5048   /* If constants aren't valid addresses, reload the constant address
5049      into a register.  */
5050   if (CONSTANT_P (ad) && ! strict_memory_address_p (mode, ad))
5051     {
5052       /* If AD is an address in the constant pool, the MEM rtx may be shared.
5053          Unshare it so we can safely alter it.  */
5054       if (memrefloc && GET_CODE (ad) == SYMBOL_REF
5055           && CONSTANT_POOL_ADDRESS_P (ad))
5056         {
5057           *memrefloc = copy_rtx (*memrefloc);
5058           loc = &XEXP (*memrefloc, 0);
5059           if (removed_and)
5060             loc = &XEXP (*loc, 0);
5061         }
5062
5063       find_reloads_address_part (ad, loc, base_reg_class (mode, MEM, SCRATCH),
5064                                  Pmode, opnum, type, ind_levels);
5065       return ! removed_and;
5066     }
5067
5068   return find_reloads_address_1 (mode, ad, 0, MEM, SCRATCH, loc, opnum, type,
5069                                  ind_levels, insn);
5070 }
5071 \f
5072 /* Find all pseudo regs appearing in AD
5073    that are eliminable in favor of equivalent values
5074    and do not have hard regs; replace them by their equivalents.
5075    INSN, if nonzero, is the insn in which we do the reload.  We put USEs in
5076    front of it for pseudos that we have to replace with stack slots.  */
5077
5078 static rtx
5079 subst_reg_equivs (rtx ad, rtx insn)
5080 {
5081   RTX_CODE code = GET_CODE (ad);
5082   int i;
5083   const char *fmt;
5084
5085   switch (code)
5086     {
5087     case HIGH:
5088     case CONST_INT:
5089     case CONST:
5090     case CONST_DOUBLE:
5091     case CONST_VECTOR:
5092     case SYMBOL_REF:
5093     case LABEL_REF:
5094     case PC:
5095     case CC0:
5096       return ad;
5097
5098     case REG:
5099       {
5100         int regno = REGNO (ad);
5101
5102         if (reg_equiv_constant[regno] != 0)
5103           {
5104             subst_reg_equivs_changed = 1;
5105             return reg_equiv_constant[regno];
5106           }
5107         if (reg_equiv_memory_loc[regno] && num_not_at_initial_offset)
5108           {
5109             rtx mem = make_memloc (ad, regno);
5110             if (! rtx_equal_p (mem, reg_equiv_mem[regno]))
5111               {
5112                 subst_reg_equivs_changed = 1;
5113                 /* We mark the USE with QImode so that we recognize it
5114                    as one that can be safely deleted at the end of
5115                    reload.  */
5116                 PUT_MODE (emit_insn_before (gen_rtx_USE (VOIDmode, ad), insn),
5117                           QImode);
5118                 return mem;
5119               }
5120           }
5121       }
5122       return ad;
5123
5124     case PLUS:
5125       /* Quickly dispose of a common case.  */
5126       if (XEXP (ad, 0) == frame_pointer_rtx
5127           && GET_CODE (XEXP (ad, 1)) == CONST_INT)
5128         return ad;
5129       break;
5130
5131     default:
5132       break;
5133     }
5134
5135   fmt = GET_RTX_FORMAT (code);
5136   for (i = GET_RTX_LENGTH (code) - 1; i >= 0; i--)
5137     if (fmt[i] == 'e')
5138       XEXP (ad, i) = subst_reg_equivs (XEXP (ad, i), insn);
5139   return ad;
5140 }
5141 \f
5142 /* Compute the sum of X and Y, making canonicalizations assumed in an
5143    address, namely: sum constant integers, surround the sum of two
5144    constants with a CONST, put the constant as the second operand, and
5145    group the constant on the outermost sum.
5146
5147    This routine assumes both inputs are already in canonical form.  */
5148
5149 rtx
5150 form_sum (rtx x, rtx y)
5151 {
5152   rtx tem;
5153   enum machine_mode mode = GET_MODE (x);
5154
5155   if (mode == VOIDmode)
5156     mode = GET_MODE (y);
5157
5158   if (mode == VOIDmode)
5159     mode = Pmode;
5160
5161   if (GET_CODE (x) == CONST_INT)
5162     return plus_constant (y, INTVAL (x));
5163   else if (GET_CODE (y) == CONST_INT)
5164     return plus_constant (x, INTVAL (y));
5165   else if (CONSTANT_P (x))
5166     tem = x, x = y, y = tem;
5167
5168   if (GET_CODE (x) == PLUS && CONSTANT_P (XEXP (x, 1)))
5169     return form_sum (XEXP (x, 0), form_sum (XEXP (x, 1), y));
5170
5171   /* Note that if the operands of Y are specified in the opposite
5172      order in the recursive calls below, infinite recursion will occur.  */
5173   if (GET_CODE (y) == PLUS && CONSTANT_P (XEXP (y, 1)))
5174     return form_sum (form_sum (x, XEXP (y, 0)), XEXP (y, 1));
5175
5176   /* If both constant, encapsulate sum.  Otherwise, just form sum.  A
5177      constant will have been placed second.  */
5178   if (CONSTANT_P (x) && CONSTANT_P (y))
5179     {
5180       if (GET_CODE (x) == CONST)
5181         x = XEXP (x, 0);
5182       if (GET_CODE (y) == CONST)
5183         y = XEXP (y, 0);
5184
5185       return gen_rtx_CONST (VOIDmode, gen_rtx_PLUS (mode, x, y));
5186     }
5187
5188   return gen_rtx_PLUS (mode, x, y);
5189 }
5190 \f
5191 /* If ADDR is a sum containing a pseudo register that should be
5192    replaced with a constant (from reg_equiv_constant),
5193    return the result of doing so, and also apply the associative
5194    law so that the result is more likely to be a valid address.
5195    (But it is not guaranteed to be one.)
5196
5197    Note that at most one register is replaced, even if more are
5198    replaceable.  Also, we try to put the result into a canonical form
5199    so it is more likely to be a valid address.
5200
5201    In all other cases, return ADDR.  */
5202
5203 static rtx
5204 subst_indexed_address (rtx addr)
5205 {
5206   rtx op0 = 0, op1 = 0, op2 = 0;
5207   rtx tem;
5208   int regno;
5209
5210   if (GET_CODE (addr) == PLUS)
5211     {
5212       /* Try to find a register to replace.  */
5213       op0 = XEXP (addr, 0), op1 = XEXP (addr, 1), op2 = 0;
5214       if (REG_P (op0)
5215           && (regno = REGNO (op0)) >= FIRST_PSEUDO_REGISTER
5216           && reg_renumber[regno] < 0
5217           && reg_equiv_constant[regno] != 0)
5218         op0 = reg_equiv_constant[regno];
5219       else if (REG_P (op1)
5220                && (regno = REGNO (op1)) >= FIRST_PSEUDO_REGISTER
5221                && reg_renumber[regno] < 0
5222                && reg_equiv_constant[regno] != 0)
5223         op1 = reg_equiv_constant[regno];
5224       else if (GET_CODE (op0) == PLUS
5225                && (tem = subst_indexed_address (op0)) != op0)
5226         op0 = tem;
5227       else if (GET_CODE (op1) == PLUS
5228                && (tem = subst_indexed_address (op1)) != op1)
5229         op1 = tem;
5230       else
5231         return addr;
5232
5233       /* Pick out up to three things to add.  */
5234       if (GET_CODE (op1) == PLUS)
5235         op2 = XEXP (op1, 1), op1 = XEXP (op1, 0);
5236       else if (GET_CODE (op0) == PLUS)
5237         op2 = op1, op1 = XEXP (op0, 1), op0 = XEXP (op0, 0);
5238
5239       /* Compute the sum.  */
5240       if (op2 != 0)
5241         op1 = form_sum (op1, op2);
5242       if (op1 != 0)
5243         op0 = form_sum (op0, op1);
5244
5245       return op0;
5246     }
5247   return addr;
5248 }
5249 \f
5250 /* Update the REG_INC notes for an insn.  It updates all REG_INC
5251    notes for the instruction which refer to REGNO the to refer
5252    to the reload number.
5253
5254    INSN is the insn for which any REG_INC notes need updating.
5255
5256    REGNO is the register number which has been reloaded.
5257
5258    RELOADNUM is the reload number.  */
5259
5260 static void
5261 update_auto_inc_notes (rtx insn ATTRIBUTE_UNUSED, int regno ATTRIBUTE_UNUSED,
5262                        int reloadnum ATTRIBUTE_UNUSED)
5263 {
5264 #ifdef AUTO_INC_DEC
5265   rtx link;
5266
5267   for (link = REG_NOTES (insn); link; link = XEXP (link, 1))
5268     if (REG_NOTE_KIND (link) == REG_INC
5269         && (int) REGNO (XEXP (link, 0)) == regno)
5270       push_replacement (&XEXP (link, 0), reloadnum, VOIDmode);
5271 #endif
5272 }
5273 \f
5274 /* Record the pseudo registers we must reload into hard registers in a
5275    subexpression of a would-be memory address, X referring to a value
5276    in mode MODE.  (This function is not called if the address we find
5277    is strictly valid.)
5278
5279    CONTEXT = 1 means we are considering regs as index regs,
5280    = 0 means we are considering them as base regs.
5281    OUTER_CODE is the code of the enclosing RTX, typically a MEM, a PLUS,
5282    or an autoinc code.
5283    If CONTEXT == 0 and OUTER_CODE is a PLUS or LO_SUM, then INDEX_CODE
5284    is the code of the index part of the address.  Otherwise, pass SCRATCH
5285    for this argument.
5286    OPNUM and TYPE specify the purpose of any reloads made.
5287
5288    IND_LEVELS says how many levels of indirect addressing are
5289    supported at this point in the address.
5290
5291    INSN, if nonzero, is the insn in which we do the reload.  It is used
5292    to determine if we may generate output reloads.
5293
5294    We return nonzero if X, as a whole, is reloaded or replaced.  */
5295
5296 /* Note that we take shortcuts assuming that no multi-reg machine mode
5297    occurs as part of an address.
5298    Also, this is not fully machine-customizable; it works for machines
5299    such as VAXen and 68000's and 32000's, but other possible machines
5300    could have addressing modes that this does not handle right.
5301    If you add push_reload calls here, you need to make sure gen_reload
5302    handles those cases gracefully.  */
5303
5304 static int
5305 find_reloads_address_1 (enum machine_mode mode, rtx x, int context,
5306                         enum rtx_code outer_code, enum rtx_code index_code,
5307                         rtx *loc, int opnum, enum reload_type type,
5308                         int ind_levels, rtx insn)
5309 {
5310 #define REG_OK_FOR_CONTEXT(CONTEXT, REGNO, MODE, OUTER, INDEX)          \
5311   ((CONTEXT) == 0                                                       \
5312    ? regno_ok_for_base_p (REGNO, MODE, OUTER, INDEX)                    \
5313    : REGNO_OK_FOR_INDEX_P (REGNO))                                      
5314
5315   enum reg_class context_reg_class;
5316   RTX_CODE code = GET_CODE (x);
5317
5318   if (context == 1)
5319     context_reg_class = INDEX_REG_CLASS;
5320   else
5321     context_reg_class = base_reg_class (mode, outer_code, index_code);
5322
5323   switch (code)
5324     {
5325     case PLUS:
5326       {
5327         rtx orig_op0 = XEXP (x, 0);
5328         rtx orig_op1 = XEXP (x, 1);
5329         RTX_CODE code0 = GET_CODE (orig_op0);
5330         RTX_CODE code1 = GET_CODE (orig_op1);
5331         rtx op0 = orig_op0;
5332         rtx op1 = orig_op1;
5333
5334         if (GET_CODE (op0) == SUBREG)
5335           {
5336             op0 = SUBREG_REG (op0);
5337             code0 = GET_CODE (op0);
5338             if (code0 == REG && REGNO (op0) < FIRST_PSEUDO_REGISTER)
5339               op0 = gen_rtx_REG (word_mode,
5340                                  (REGNO (op0) +
5341                                   subreg_regno_offset (REGNO (SUBREG_REG (orig_op0)),
5342                                                        GET_MODE (SUBREG_REG (orig_op0)),
5343                                                        SUBREG_BYTE (orig_op0),
5344                                                        GET_MODE (orig_op0))));
5345           }
5346
5347         if (GET_CODE (op1) == SUBREG)
5348           {
5349             op1 = SUBREG_REG (op1);
5350             code1 = GET_CODE (op1);
5351             if (code1 == REG && REGNO (op1) < FIRST_PSEUDO_REGISTER)
5352               /* ??? Why is this given op1's mode and above for
5353                  ??? op0 SUBREGs we use word_mode?  */
5354               op1 = gen_rtx_REG (GET_MODE (op1),
5355                                  (REGNO (op1) +
5356                                   subreg_regno_offset (REGNO (SUBREG_REG (orig_op1)),
5357                                                        GET_MODE (SUBREG_REG (orig_op1)),
5358                                                        SUBREG_BYTE (orig_op1),
5359                                                        GET_MODE (orig_op1))));
5360           }
5361         /* Plus in the index register may be created only as a result of
5362            register remateralization for expression like &localvar*4.  Reload it.
5363            It may be possible to combine the displacement on the outer level,
5364            but it is probably not worthwhile to do so.  */
5365         if (context == 1)
5366           {
5367             find_reloads_address (GET_MODE (x), loc, XEXP (x, 0), &XEXP (x, 0),
5368                                   opnum, ADDR_TYPE (type), ind_levels, insn);
5369             push_reload (*loc, NULL_RTX, loc, (rtx*) 0,
5370                          context_reg_class,
5371                          GET_MODE (x), VOIDmode, 0, 0, opnum, type);
5372             return 1;
5373           }
5374
5375         if (code0 == MULT || code0 == SIGN_EXTEND || code0 == TRUNCATE
5376             || code0 == ZERO_EXTEND || code1 == MEM)
5377           {
5378             find_reloads_address_1 (mode, orig_op0, 1, PLUS, SCRATCH,
5379                                     &XEXP (x, 0), opnum, type, ind_levels,
5380                                     insn);
5381             find_reloads_address_1 (mode, orig_op1, 0, PLUS, code0,
5382                                     &XEXP (x, 1), opnum, type, ind_levels,
5383                                     insn);
5384           }
5385
5386         else if (code1 == MULT || code1 == SIGN_EXTEND || code1 == TRUNCATE
5387                  || code1 == ZERO_EXTEND || code0 == MEM)
5388           {
5389             find_reloads_address_1 (mode, orig_op0, 0, PLUS, code1,
5390                                     &XEXP (x, 0), opnum, type, ind_levels,
5391                                     insn);
5392             find_reloads_address_1 (mode, orig_op1, 1, PLUS, SCRATCH,
5393                                     &XEXP (x, 1), opnum, type, ind_levels,
5394                                     insn);
5395           }
5396
5397         else if (code0 == CONST_INT || code0 == CONST
5398                  || code0 == SYMBOL_REF || code0 == LABEL_REF)
5399           find_reloads_address_1 (mode, orig_op1, 0, PLUS, code0,
5400                                   &XEXP (x, 1), opnum, type, ind_levels,
5401                                   insn);
5402
5403         else if (code1 == CONST_INT || code1 == CONST
5404                  || code1 == SYMBOL_REF || code1 == LABEL_REF)
5405           find_reloads_address_1 (mode, orig_op0, 0, PLUS, code1,
5406                                   &XEXP (x, 0), opnum, type, ind_levels,
5407                                   insn);
5408
5409         else if (code0 == REG && code1 == REG)
5410           {
5411             if (REGNO_OK_FOR_INDEX_P (REGNO (op0))
5412                 && regno_ok_for_base_p (REGNO (op1), mode, PLUS, REG))
5413               return 0;
5414             else if (REGNO_OK_FOR_INDEX_P (REGNO (op1))
5415                      && regno_ok_for_base_p (REGNO (op0), mode, PLUS, REG))
5416               return 0;
5417             else if (regno_ok_for_base_p (REGNO (op1), mode, PLUS, REG))
5418               find_reloads_address_1 (mode, orig_op0, 1, PLUS, SCRATCH,
5419                                       &XEXP (x, 0), opnum, type, ind_levels,
5420                                       insn);
5421             else if (regno_ok_for_base_p (REGNO (op0), mode, PLUS, REG))
5422               find_reloads_address_1 (mode, orig_op1, 1, PLUS, SCRATCH,
5423                                       &XEXP (x, 1), opnum, type, ind_levels,
5424                                       insn);
5425             else if (REGNO_OK_FOR_INDEX_P (REGNO (op1)))
5426               find_reloads_address_1 (mode, orig_op0, 0, PLUS, REG,
5427                                       &XEXP (x, 0), opnum, type, ind_levels,
5428                                       insn);
5429             else if (REGNO_OK_FOR_INDEX_P (REGNO (op0)))
5430               find_reloads_address_1 (mode, orig_op1, 0, PLUS, REG,
5431                                       &XEXP (x, 1), opnum, type, ind_levels,
5432                                       insn);
5433             else
5434               {
5435                 find_reloads_address_1 (mode, orig_op0, 1, PLUS, SCRATCH,
5436                                         &XEXP (x, 0), opnum, type, ind_levels,
5437                                         insn);
5438                 find_reloads_address_1 (mode, orig_op1, 0, PLUS, REG,
5439                                         &XEXP (x, 1), opnum, type, ind_levels,
5440                                         insn);
5441               }
5442           }
5443
5444         else if (code0 == REG)
5445           {
5446             find_reloads_address_1 (mode, orig_op0, 1, PLUS, SCRATCH,
5447                                     &XEXP (x, 0), opnum, type, ind_levels,
5448                                     insn);
5449             find_reloads_address_1 (mode, orig_op1, 0, PLUS, REG,
5450                                     &XEXP (x, 1), opnum, type, ind_levels,
5451                                     insn);
5452           }
5453
5454         else if (code1 == REG)
5455           {
5456             find_reloads_address_1 (mode, orig_op1, 1, PLUS, SCRATCH,
5457                                     &XEXP (x, 1), opnum, type, ind_levels,
5458                                     insn);
5459             find_reloads_address_1 (mode, orig_op0, 0, PLUS, REG,
5460                                     &XEXP (x, 0), opnum, type, ind_levels,
5461                                     insn);
5462           }
5463       }
5464
5465       return 0;
5466
5467     case POST_MODIFY:
5468     case PRE_MODIFY:
5469       {
5470         rtx op0 = XEXP (x, 0);
5471         rtx op1 = XEXP (x, 1);
5472         enum rtx_code index_code;
5473         int regno;
5474         int reloadnum;
5475
5476         if (GET_CODE (op1) != PLUS && GET_CODE (op1) != MINUS)
5477           return 0;
5478
5479         /* Currently, we only support {PRE,POST}_MODIFY constructs
5480            where a base register is {inc,dec}remented by the contents
5481            of another register or by a constant value.  Thus, these
5482            operands must match.  */
5483         gcc_assert (op0 == XEXP (op1, 0));
5484
5485         /* Require index register (or constant).  Let's just handle the
5486            register case in the meantime... If the target allows
5487            auto-modify by a constant then we could try replacing a pseudo
5488            register with its equivalent constant where applicable.  */
5489         if (REG_P (XEXP (op1, 1)))
5490           if (!REGNO_OK_FOR_INDEX_P (REGNO (XEXP (op1, 1))))
5491             find_reloads_address_1 (mode, XEXP (op1, 1), 1, code, SCRATCH,
5492                                     &XEXP (op1, 1), opnum, type, ind_levels,
5493                                     insn);
5494
5495         gcc_assert (REG_P (XEXP (op1, 0)));
5496
5497         regno = REGNO (XEXP (op1, 0));
5498         index_code = GET_CODE (XEXP (op1, 1));
5499
5500         /* A register that is incremented cannot be constant!  */
5501         gcc_assert (regno < FIRST_PSEUDO_REGISTER
5502                     || reg_equiv_constant[regno] == 0);
5503
5504         /* Handle a register that is equivalent to a memory location
5505             which cannot be addressed directly.  */
5506         if (reg_equiv_memory_loc[regno] != 0
5507             && (reg_equiv_address[regno] != 0
5508                 || num_not_at_initial_offset))
5509           {
5510             rtx tem = make_memloc (XEXP (x, 0), regno);
5511
5512             if (reg_equiv_address[regno]
5513                 || ! rtx_equal_p (tem, reg_equiv_mem[regno]))
5514               {
5515                 /* First reload the memory location's address.
5516                     We can't use ADDR_TYPE (type) here, because we need to
5517                     write back the value after reading it, hence we actually
5518                     need two registers.  */
5519                 find_reloads_address (GET_MODE (tem), &tem, XEXP (tem, 0),
5520                                       &XEXP (tem, 0), opnum,
5521                                       RELOAD_OTHER,
5522                                       ind_levels, insn);
5523
5524                 /* Then reload the memory location into a base
5525                    register.  */
5526                 reloadnum = push_reload (tem, tem, &XEXP (x, 0),
5527                                          &XEXP (op1, 0),
5528                                          base_reg_class (mode, code,
5529                                                          index_code),
5530                                          GET_MODE (x), GET_MODE (x), 0,
5531                                          0, opnum, RELOAD_OTHER);
5532
5533                 update_auto_inc_notes (this_insn, regno, reloadnum);
5534                 return 0;
5535               }
5536           }
5537
5538         if (reg_renumber[regno] >= 0)
5539           regno = reg_renumber[regno];
5540
5541         /* We require a base register here...  */
5542         if (!regno_ok_for_base_p (regno, GET_MODE (x), code, index_code))
5543           {
5544             reloadnum = push_reload (XEXP (op1, 0), XEXP (x, 0),
5545                                      &XEXP (op1, 0), &XEXP (x, 0),
5546                                      base_reg_class (mode, code, index_code),
5547                                      GET_MODE (x), GET_MODE (x), 0, 0,
5548                                      opnum, RELOAD_OTHER);
5549
5550             update_auto_inc_notes (this_insn, regno, reloadnum);
5551             return 0;
5552           }
5553       }
5554       return 0;
5555
5556     case POST_INC:
5557     case POST_DEC:
5558     case PRE_INC:
5559     case PRE_DEC:
5560       if (REG_P (XEXP (x, 0)))
5561         {
5562           int regno = REGNO (XEXP (x, 0));
5563           int value = 0;
5564           rtx x_orig = x;
5565
5566           /* A register that is incremented cannot be constant!  */
5567           gcc_assert (regno < FIRST_PSEUDO_REGISTER
5568                       || reg_equiv_constant[regno] == 0);
5569
5570           /* Handle a register that is equivalent to a memory location
5571              which cannot be addressed directly.  */
5572           if (reg_equiv_memory_loc[regno] != 0
5573               && (reg_equiv_address[regno] != 0 || num_not_at_initial_offset))
5574             {
5575               rtx tem = make_memloc (XEXP (x, 0), regno);
5576               if (reg_equiv_address[regno]
5577                   || ! rtx_equal_p (tem, reg_equiv_mem[regno]))
5578                 {
5579                   /* First reload the memory location's address.
5580                      We can't use ADDR_TYPE (type) here, because we need to
5581                      write back the value after reading it, hence we actually
5582                      need two registers.  */
5583                   find_reloads_address (GET_MODE (tem), &tem, XEXP (tem, 0),
5584                                         &XEXP (tem, 0), opnum, type,
5585                                         ind_levels, insn);
5586                   /* Put this inside a new increment-expression.  */
5587                   x = gen_rtx_fmt_e (GET_CODE (x), GET_MODE (x), tem);
5588                   /* Proceed to reload that, as if it contained a register.  */
5589                 }
5590             }
5591
5592           /* If we have a hard register that is ok as an index,
5593              don't make a reload.  If an autoincrement of a nice register
5594              isn't "valid", it must be that no autoincrement is "valid".
5595              If that is true and something made an autoincrement anyway,
5596              this must be a special context where one is allowed.
5597              (For example, a "push" instruction.)
5598              We can't improve this address, so leave it alone.  */
5599
5600           /* Otherwise, reload the autoincrement into a suitable hard reg
5601              and record how much to increment by.  */
5602
5603           if (reg_renumber[regno] >= 0)
5604             regno = reg_renumber[regno];
5605           if (regno >= FIRST_PSEUDO_REGISTER
5606               || !REG_OK_FOR_CONTEXT (context, regno, mode, outer_code,
5607                                       index_code))
5608             {
5609               int reloadnum;
5610
5611               /* If we can output the register afterwards, do so, this
5612                  saves the extra update.
5613                  We can do so if we have an INSN - i.e. no JUMP_INSN nor
5614                  CALL_INSN - and it does not set CC0.
5615                  But don't do this if we cannot directly address the
5616                  memory location, since this will make it harder to
5617                  reuse address reloads, and increases register pressure.
5618                  Also don't do this if we can probably update x directly.  */
5619               rtx equiv = (MEM_P (XEXP (x, 0))
5620                            ? XEXP (x, 0)
5621                            : reg_equiv_mem[regno]);
5622               int icode = (int) add_optab->handlers[(int) Pmode].insn_code;
5623               if (insn && NONJUMP_INSN_P (insn) && equiv
5624                   && memory_operand (equiv, GET_MODE (equiv))
5625 #ifdef HAVE_cc0
5626                   && ! sets_cc0_p (PATTERN (insn))
5627 #endif
5628                   && ! (icode != CODE_FOR_nothing
5629                         && ((*insn_data[icode].operand[0].predicate)
5630                             (equiv, Pmode))
5631                         && ((*insn_data[icode].operand[1].predicate)
5632                             (equiv, Pmode))))
5633                 {
5634                   /* We use the original pseudo for loc, so that
5635                      emit_reload_insns() knows which pseudo this
5636                      reload refers to and updates the pseudo rtx, not
5637                      its equivalent memory location, as well as the
5638                      corresponding entry in reg_last_reload_reg.  */
5639                   loc = &XEXP (x_orig, 0);
5640                   x = XEXP (x, 0);
5641                   reloadnum
5642                     = push_reload (x, x, loc, loc,
5643                                    context_reg_class,
5644                                    GET_MODE (x), GET_MODE (x), 0, 0,
5645                                    opnum, RELOAD_OTHER);
5646                 }
5647               else
5648                 {
5649                   reloadnum
5650                     = push_reload (x, NULL_RTX, loc, (rtx*) 0,
5651                                    context_reg_class,
5652                                    GET_MODE (x), GET_MODE (x), 0, 0,
5653                                    opnum, type);
5654                   rld[reloadnum].inc
5655                     = find_inc_amount (PATTERN (this_insn), XEXP (x_orig, 0));
5656
5657                   value = 1;
5658                 }
5659
5660               update_auto_inc_notes (this_insn, REGNO (XEXP (x_orig, 0)),
5661                                      reloadnum);
5662             }
5663           return value;
5664         }
5665
5666       else if (MEM_P (XEXP (x, 0)))
5667         {
5668           /* This is probably the result of a substitution, by eliminate_regs,
5669              of an equivalent address for a pseudo that was not allocated to a
5670              hard register.  Verify that the specified address is valid and
5671              reload it into a register.  */
5672           /* Variable `tem' might or might not be used in FIND_REG_INC_NOTE.  */
5673           rtx tem ATTRIBUTE_UNUSED = XEXP (x, 0);
5674           rtx link;
5675           int reloadnum;
5676
5677           /* Since we know we are going to reload this item, don't decrement
5678              for the indirection level.
5679
5680              Note that this is actually conservative:  it would be slightly
5681              more efficient to use the value of SPILL_INDIRECT_LEVELS from
5682              reload1.c here.  */
5683           /* We can't use ADDR_TYPE (type) here, because we need to
5684              write back the value after reading it, hence we actually
5685              need two registers.  */
5686           find_reloads_address (GET_MODE (x), &XEXP (x, 0),
5687                                 XEXP (XEXP (x, 0), 0), &XEXP (XEXP (x, 0), 0),
5688                                 opnum, type, ind_levels, insn);
5689
5690           reloadnum = push_reload (x, NULL_RTX, loc, (rtx*) 0,
5691                                    context_reg_class,
5692                                    GET_MODE (x), VOIDmode, 0, 0, opnum, type);
5693           rld[reloadnum].inc
5694             = find_inc_amount (PATTERN (this_insn), XEXP (x, 0));
5695
5696           link = FIND_REG_INC_NOTE (this_insn, tem);
5697           if (link != 0)
5698             push_replacement (&XEXP (link, 0), reloadnum, VOIDmode);
5699
5700           return 1;
5701         }
5702       return 0;
5703
5704     case TRUNCATE:
5705     case SIGN_EXTEND:
5706     case ZERO_EXTEND:
5707       /* Look for parts to reload in the inner expression and reload them
5708          too, in addition to this operation.  Reloading all inner parts in
5709          addition to this one shouldn't be necessary, but at this point,
5710          we don't know if we can possibly omit any part that *can* be
5711          reloaded.  Targets that are better off reloading just either part
5712          (or perhaps even a different part of an outer expression), should
5713          define LEGITIMIZE_RELOAD_ADDRESS.  */
5714       find_reloads_address_1 (GET_MODE (XEXP (x, 0)), XEXP (x, 0),
5715                               context, code, SCRATCH, &XEXP (x, 0), opnum,
5716                               type, ind_levels, insn);
5717       push_reload (x, NULL_RTX, loc, (rtx*) 0,
5718                    context_reg_class,
5719                    GET_MODE (x), VOIDmode, 0, 0, opnum, type);
5720       return 1;
5721
5722     case MEM:
5723       /* This is probably the result of a substitution, by eliminate_regs, of
5724          an equivalent address for a pseudo that was not allocated to a hard
5725          register.  Verify that the specified address is valid and reload it
5726          into a register.
5727
5728          Since we know we are going to reload this item, don't decrement for
5729          the indirection level.
5730
5731          Note that this is actually conservative:  it would be slightly more
5732          efficient to use the value of SPILL_INDIRECT_LEVELS from
5733          reload1.c here.  */
5734
5735       find_reloads_address (GET_MODE (x), loc, XEXP (x, 0), &XEXP (x, 0),
5736                             opnum, ADDR_TYPE (type), ind_levels, insn);
5737       push_reload (*loc, NULL_RTX, loc, (rtx*) 0,
5738                    context_reg_class,
5739                    GET_MODE (x), VOIDmode, 0, 0, opnum, type);
5740       return 1;
5741
5742     case REG:
5743       {
5744         int regno = REGNO (x);
5745
5746         if (reg_equiv_constant[regno] != 0)
5747           {
5748             find_reloads_address_part (reg_equiv_constant[regno], loc,
5749                                        context_reg_class,
5750                                        GET_MODE (x), opnum, type, ind_levels);
5751             return 1;
5752           }
5753
5754 #if 0 /* This might screw code in reload1.c to delete prior output-reload
5755          that feeds this insn.  */
5756         if (reg_equiv_mem[regno] != 0)
5757           {
5758             push_reload (reg_equiv_mem[regno], NULL_RTX, loc, (rtx*) 0,
5759                          context_reg_class,
5760                          GET_MODE (x), VOIDmode, 0, 0, opnum, type);
5761             return 1;
5762           }
5763 #endif
5764
5765         if (reg_equiv_memory_loc[regno]
5766             && (reg_equiv_address[regno] != 0 || num_not_at_initial_offset))
5767           {
5768             rtx tem = make_memloc (x, regno);
5769             if (reg_equiv_address[regno] != 0
5770                 || ! rtx_equal_p (tem, reg_equiv_mem[regno]))
5771               {
5772                 x = tem;
5773                 find_reloads_address (GET_MODE (x), &x, XEXP (x, 0),
5774                                       &XEXP (x, 0), opnum, ADDR_TYPE (type),
5775                                       ind_levels, insn);
5776               }
5777           }
5778
5779         if (reg_renumber[regno] >= 0)
5780           regno = reg_renumber[regno];
5781
5782         if (regno >= FIRST_PSEUDO_REGISTER
5783             || !REG_OK_FOR_CONTEXT (context, regno, mode, outer_code,
5784                                     index_code))
5785           {
5786             push_reload (x, NULL_RTX, loc, (rtx*) 0,
5787                          context_reg_class,
5788                          GET_MODE (x), VOIDmode, 0, 0, opnum, type);
5789             return 1;
5790           }
5791
5792         /* If a register appearing in an address is the subject of a CLOBBER
5793            in this insn, reload it into some other register to be safe.
5794            The CLOBBER is supposed to make the register unavailable
5795            from before this insn to after it.  */
5796         if (regno_clobbered_p (regno, this_insn, GET_MODE (x), 0))
5797           {
5798             push_reload (x, NULL_RTX, loc, (rtx*) 0,
5799                          context_reg_class,
5800                          GET_MODE (x), VOIDmode, 0, 0, opnum, type);
5801             return 1;
5802           }
5803       }
5804       return 0;
5805
5806     case SUBREG:
5807       if (REG_P (SUBREG_REG (x)))
5808         {
5809           /* If this is a SUBREG of a hard register and the resulting register
5810              is of the wrong class, reload the whole SUBREG.  This avoids
5811              needless copies if SUBREG_REG is multi-word.  */
5812           if (REGNO (SUBREG_REG (x)) < FIRST_PSEUDO_REGISTER)
5813             {
5814               int regno ATTRIBUTE_UNUSED = subreg_regno (x);
5815
5816               if (!REG_OK_FOR_CONTEXT (context, regno, mode, outer_code,
5817                                        index_code))
5818                 {
5819                   push_reload (x, NULL_RTX, loc, (rtx*) 0,
5820                                context_reg_class,
5821                                GET_MODE (x), VOIDmode, 0, 0, opnum, type);
5822                   return 1;
5823                 }
5824             }
5825           /* If this is a SUBREG of a pseudo-register, and the pseudo-register
5826              is larger than the class size, then reload the whole SUBREG.  */
5827           else
5828             {
5829               enum reg_class class = context_reg_class;
5830               if ((unsigned) CLASS_MAX_NREGS (class, GET_MODE (SUBREG_REG (x)))
5831                   > reg_class_size[class])
5832                 {
5833                   x = find_reloads_subreg_address (x, 0, opnum, 
5834                                                    ADDR_TYPE (type),
5835                                                    ind_levels, insn);
5836                   push_reload (x, NULL_RTX, loc, (rtx*) 0, class,
5837                                GET_MODE (x), VOIDmode, 0, 0, opnum, type);
5838                   return 1;
5839                 }
5840             }
5841         }
5842       break;
5843
5844     default:
5845       break;
5846     }
5847
5848   {
5849     const char *fmt = GET_RTX_FORMAT (code);
5850     int i;
5851
5852     for (i = GET_RTX_LENGTH (code) - 1; i >= 0; i--)
5853       {
5854         if (fmt[i] == 'e')
5855           /* Pass SCRATCH for INDEX_CODE, since CODE can never be a PLUS once
5856              we get here.  */
5857           find_reloads_address_1 (mode, XEXP (x, i), context, code, SCRATCH,
5858                                   &XEXP (x, i), opnum, type, ind_levels, insn);
5859       }
5860   }
5861
5862 #undef REG_OK_FOR_CONTEXT
5863   return 0;
5864 }
5865 \f
5866 /* X, which is found at *LOC, is a part of an address that needs to be
5867    reloaded into a register of class CLASS.  If X is a constant, or if
5868    X is a PLUS that contains a constant, check that the constant is a
5869    legitimate operand and that we are supposed to be able to load
5870    it into the register.
5871
5872    If not, force the constant into memory and reload the MEM instead.
5873
5874    MODE is the mode to use, in case X is an integer constant.
5875
5876    OPNUM and TYPE describe the purpose of any reloads made.
5877
5878    IND_LEVELS says how many levels of indirect addressing this machine
5879    supports.  */
5880
5881 static void
5882 find_reloads_address_part (rtx x, rtx *loc, enum reg_class class,
5883                            enum machine_mode mode, int opnum,
5884                            enum reload_type type, int ind_levels)
5885 {
5886   if (CONSTANT_P (x)
5887       && (! LEGITIMATE_CONSTANT_P (x)
5888           || PREFERRED_RELOAD_CLASS (x, class) == NO_REGS))
5889     {
5890       rtx tem;
5891
5892       tem = x = force_const_mem (mode, x);
5893       find_reloads_address (mode, &tem, XEXP (tem, 0), &XEXP (tem, 0),
5894                             opnum, type, ind_levels, 0);
5895     }
5896
5897   else if (GET_CODE (x) == PLUS
5898            && CONSTANT_P (XEXP (x, 1))
5899            && (! LEGITIMATE_CONSTANT_P (XEXP (x, 1))
5900                || PREFERRED_RELOAD_CLASS (XEXP (x, 1), class) == NO_REGS))
5901     {
5902       rtx tem;
5903
5904       tem = force_const_mem (GET_MODE (x), XEXP (x, 1));
5905       x = gen_rtx_PLUS (GET_MODE (x), XEXP (x, 0), tem);
5906       find_reloads_address (mode, &tem, XEXP (tem, 0), &XEXP (tem, 0),
5907                             opnum, type, ind_levels, 0);
5908     }
5909
5910   push_reload (x, NULL_RTX, loc, (rtx*) 0, class,
5911                mode, VOIDmode, 0, 0, opnum, type);
5912 }
5913 \f
5914 /* X, a subreg of a pseudo, is a part of an address that needs to be
5915    reloaded.
5916
5917    If the pseudo is equivalent to a memory location that cannot be directly
5918    addressed, make the necessary address reloads.
5919
5920    If address reloads have been necessary, or if the address is changed
5921    by register elimination, return the rtx of the memory location;
5922    otherwise, return X.
5923
5924    If FORCE_REPLACE is nonzero, unconditionally replace the subreg with the
5925    memory location.
5926
5927    OPNUM and TYPE identify the purpose of the reload.
5928
5929    IND_LEVELS says how many levels of indirect addressing are
5930    supported at this point in the address.
5931
5932    INSN, if nonzero, is the insn in which we do the reload.  It is used
5933    to determine where to put USEs for pseudos that we have to replace with
5934    stack slots.  */
5935
5936 static rtx
5937 find_reloads_subreg_address (rtx x, int force_replace, int opnum,
5938                              enum reload_type type, int ind_levels, rtx insn)
5939 {
5940   int regno = REGNO (SUBREG_REG (x));
5941
5942   if (reg_equiv_memory_loc[regno])
5943     {
5944       /* If the address is not directly addressable, or if the address is not
5945          offsettable, then it must be replaced.  */
5946       if (! force_replace
5947           && (reg_equiv_address[regno]
5948               || ! offsettable_memref_p (reg_equiv_mem[regno])))
5949         force_replace = 1;
5950
5951       if (force_replace || num_not_at_initial_offset)
5952         {
5953           rtx tem = make_memloc (SUBREG_REG (x), regno);
5954
5955           /* If the address changes because of register elimination, then
5956              it must be replaced.  */
5957           if (force_replace
5958               || ! rtx_equal_p (tem, reg_equiv_mem[regno]))
5959             {
5960               unsigned outer_size = GET_MODE_SIZE (GET_MODE (x));
5961               unsigned inner_size = GET_MODE_SIZE (GET_MODE (SUBREG_REG (x)));
5962               int offset;
5963
5964               /* For big-endian paradoxical subregs, SUBREG_BYTE does not
5965                  hold the correct (negative) byte offset.  */
5966               if (BYTES_BIG_ENDIAN && outer_size > inner_size)
5967                 offset = inner_size - outer_size;
5968               else
5969                 offset = SUBREG_BYTE (x);
5970
5971               XEXP (tem, 0) = plus_constant (XEXP (tem, 0), offset);
5972               PUT_MODE (tem, GET_MODE (x));
5973
5974               /* If this was a paradoxical subreg that we replaced, the
5975                  resulting memory must be sufficiently aligned to allow
5976                  us to widen the mode of the memory.  */
5977               if (outer_size > inner_size)
5978                 {
5979                   rtx base;
5980
5981                   base = XEXP (tem, 0);
5982                   if (GET_CODE (base) == PLUS)
5983                     {
5984                       if (GET_CODE (XEXP (base, 1)) == CONST_INT
5985                           && INTVAL (XEXP (base, 1)) % outer_size != 0)
5986                         return x;
5987                       base = XEXP (base, 0);
5988                     }
5989                   if (!REG_P (base)
5990                       || (REGNO_POINTER_ALIGN (REGNO (base))
5991                           < outer_size * BITS_PER_UNIT))
5992                     return x;
5993                 }
5994
5995               find_reloads_address (GET_MODE (tem), &tem, XEXP (tem, 0),
5996                                     &XEXP (tem, 0), opnum, type,
5997                                     ind_levels, insn);
5998
5999               /* If this is not a toplevel operand, find_reloads doesn't see
6000                  this substitution.  We have to emit a USE of the pseudo so
6001                  that delete_output_reload can see it.  */
6002               if (replace_reloads && recog_data.operand[opnum] != x)
6003                 /* We mark the USE with QImode so that we recognize it
6004                    as one that can be safely deleted at the end of
6005                    reload.  */
6006                 PUT_MODE (emit_insn_before (gen_rtx_USE (VOIDmode,
6007                                                          SUBREG_REG (x)),
6008                                             insn), QImode);
6009               x = tem;
6010             }
6011         }
6012     }
6013   return x;
6014 }
6015 \f
6016 /* Substitute into the current INSN the registers into which we have reloaded
6017    the things that need reloading.  The array `replacements'
6018    contains the locations of all pointers that must be changed
6019    and says what to replace them with.
6020
6021    Return the rtx that X translates into; usually X, but modified.  */
6022
6023 void
6024 subst_reloads (rtx insn)
6025 {
6026   int i;
6027
6028   for (i = 0; i < n_replacements; i++)
6029     {
6030       struct replacement *r = &replacements[i];
6031       rtx reloadreg = rld[r->what].reg_rtx;
6032       if (reloadreg)
6033         {
6034 #ifdef ENABLE_CHECKING
6035           /* Internal consistency test.  Check that we don't modify
6036              anything in the equivalence arrays.  Whenever something from
6037              those arrays needs to be reloaded, it must be unshared before
6038              being substituted into; the equivalence must not be modified.
6039              Otherwise, if the equivalence is used after that, it will
6040              have been modified, and the thing substituted (probably a
6041              register) is likely overwritten and not a usable equivalence.  */
6042           int check_regno;
6043
6044           for (check_regno = 0; check_regno < max_regno; check_regno++)
6045             {
6046 #define CHECK_MODF(ARRAY)                                               \
6047               gcc_assert (!ARRAY[check_regno]                           \
6048                           || !loc_mentioned_in_p (r->where,             \
6049                                                   ARRAY[check_regno]))
6050
6051               CHECK_MODF (reg_equiv_constant);
6052               CHECK_MODF (reg_equiv_memory_loc);
6053               CHECK_MODF (reg_equiv_address);
6054               CHECK_MODF (reg_equiv_mem);
6055 #undef CHECK_MODF
6056             }
6057 #endif /* ENABLE_CHECKING */
6058
6059           /* If we're replacing a LABEL_REF with a register, add a
6060              REG_LABEL note to indicate to flow which label this
6061              register refers to.  */
6062           if (GET_CODE (*r->where) == LABEL_REF
6063               && JUMP_P (insn))
6064             {
6065               REG_NOTES (insn) = gen_rtx_INSN_LIST (REG_LABEL,
6066                                                     XEXP (*r->where, 0),
6067                                                     REG_NOTES (insn));
6068               JUMP_LABEL (insn) = XEXP (*r->where, 0);
6069            }
6070
6071           /* Encapsulate RELOADREG so its machine mode matches what
6072              used to be there.  Note that gen_lowpart_common will
6073              do the wrong thing if RELOADREG is multi-word.  RELOADREG
6074              will always be a REG here.  */
6075           if (GET_MODE (reloadreg) != r->mode && r->mode != VOIDmode)
6076             reloadreg = reload_adjust_reg_for_mode (reloadreg, r->mode);
6077
6078           /* If we are putting this into a SUBREG and RELOADREG is a
6079              SUBREG, we would be making nested SUBREGs, so we have to fix
6080              this up.  Note that r->where == &SUBREG_REG (*r->subreg_loc).  */
6081
6082           if (r->subreg_loc != 0 && GET_CODE (reloadreg) == SUBREG)
6083             {
6084               if (GET_MODE (*r->subreg_loc)
6085                   == GET_MODE (SUBREG_REG (reloadreg)))
6086                 *r->subreg_loc = SUBREG_REG (reloadreg);
6087               else
6088                 {
6089                   int final_offset =
6090                     SUBREG_BYTE (*r->subreg_loc) + SUBREG_BYTE (reloadreg);
6091
6092                   /* When working with SUBREGs the rule is that the byte
6093                      offset must be a multiple of the SUBREG's mode.  */
6094                   final_offset = (final_offset /
6095                                   GET_MODE_SIZE (GET_MODE (*r->subreg_loc)));
6096                   final_offset = (final_offset *
6097                                   GET_MODE_SIZE (GET_MODE (*r->subreg_loc)));
6098
6099                   *r->where = SUBREG_REG (reloadreg);
6100                   SUBREG_BYTE (*r->subreg_loc) = final_offset;
6101                 }
6102             }
6103           else
6104             *r->where = reloadreg;
6105         }
6106       /* If reload got no reg and isn't optional, something's wrong.  */
6107       else
6108         gcc_assert (rld[r->what].optional);
6109     }
6110 }
6111 \f
6112 /* Make a copy of any replacements being done into X and move those
6113    copies to locations in Y, a copy of X.  */
6114
6115 void
6116 copy_replacements (rtx x, rtx y)
6117 {
6118   /* We can't support X being a SUBREG because we might then need to know its
6119      location if something inside it was replaced.  */
6120   gcc_assert (GET_CODE (x) != SUBREG);
6121
6122   copy_replacements_1 (&x, &y, n_replacements);
6123 }
6124
6125 static void
6126 copy_replacements_1 (rtx *px, rtx *py, int orig_replacements)
6127 {
6128   int i, j;
6129   rtx x, y;
6130   struct replacement *r;
6131   enum rtx_code code;
6132   const char *fmt;
6133
6134   for (j = 0; j < orig_replacements; j++)
6135     {
6136       if (replacements[j].subreg_loc == px)
6137         {
6138           r = &replacements[n_replacements++];
6139           r->where = replacements[j].where;
6140           r->subreg_loc = py;
6141           r->what = replacements[j].what;
6142           r->mode = replacements[j].mode;
6143         }
6144       else if (replacements[j].where == px)
6145         {
6146           r = &replacements[n_replacements++];
6147           r->where = py;
6148           r->subreg_loc = 0;
6149           r->what = replacements[j].what;
6150           r->mode = replacements[j].mode;
6151         }
6152     }
6153
6154   x = *px;
6155   y = *py;
6156   code = GET_CODE (x);
6157   fmt = GET_RTX_FORMAT (code);
6158
6159   for (i = GET_RTX_LENGTH (code) - 1; i >= 0; i--)
6160     {
6161       if (fmt[i] == 'e')
6162         copy_replacements_1 (&XEXP (x, i), &XEXP (y, i), orig_replacements);
6163       else if (fmt[i] == 'E')
6164         for (j = XVECLEN (x, i); --j >= 0; )
6165           copy_replacements_1 (&XVECEXP (x, i, j), &XVECEXP (y, i, j),
6166                                orig_replacements);
6167     }
6168 }
6169
6170 /* Change any replacements being done to *X to be done to *Y.  */
6171
6172 void
6173 move_replacements (rtx *x, rtx *y)
6174 {
6175   int i;
6176
6177   for (i = 0; i < n_replacements; i++)
6178     if (replacements[i].subreg_loc == x)
6179       replacements[i].subreg_loc = y;
6180     else if (replacements[i].where == x)
6181       {
6182         replacements[i].where = y;
6183         replacements[i].subreg_loc = 0;
6184       }
6185 }
6186 \f
6187 /* If LOC was scheduled to be replaced by something, return the replacement.
6188    Otherwise, return *LOC.  */
6189
6190 rtx
6191 find_replacement (rtx *loc)
6192 {
6193   struct replacement *r;
6194
6195   for (r = &replacements[0]; r < &replacements[n_replacements]; r++)
6196     {
6197       rtx reloadreg = rld[r->what].reg_rtx;
6198
6199       if (reloadreg && r->where == loc)
6200         {
6201           if (r->mode != VOIDmode && GET_MODE (reloadreg) != r->mode)
6202             reloadreg = gen_rtx_REG (r->mode, REGNO (reloadreg));
6203
6204           return reloadreg;
6205         }
6206       else if (reloadreg && r->subreg_loc == loc)
6207         {
6208           /* RELOADREG must be either a REG or a SUBREG.
6209
6210              ??? Is it actually still ever a SUBREG?  If so, why?  */
6211
6212           if (REG_P (reloadreg))
6213             return gen_rtx_REG (GET_MODE (*loc),
6214                                 (REGNO (reloadreg) +
6215                                  subreg_regno_offset (REGNO (SUBREG_REG (*loc)),
6216                                                       GET_MODE (SUBREG_REG (*loc)),
6217                                                       SUBREG_BYTE (*loc),
6218                                                       GET_MODE (*loc))));
6219           else if (GET_MODE (reloadreg) == GET_MODE (*loc))
6220             return reloadreg;
6221           else
6222             {
6223               int final_offset = SUBREG_BYTE (reloadreg) + SUBREG_BYTE (*loc);
6224
6225               /* When working with SUBREGs the rule is that the byte
6226                  offset must be a multiple of the SUBREG's mode.  */
6227               final_offset = (final_offset / GET_MODE_SIZE (GET_MODE (*loc)));
6228               final_offset = (final_offset * GET_MODE_SIZE (GET_MODE (*loc)));
6229               return gen_rtx_SUBREG (GET_MODE (*loc), SUBREG_REG (reloadreg),
6230                                      final_offset);
6231             }
6232         }
6233     }
6234
6235   /* If *LOC is a PLUS, MINUS, or MULT, see if a replacement is scheduled for
6236      what's inside and make a new rtl if so.  */
6237   if (GET_CODE (*loc) == PLUS || GET_CODE (*loc) == MINUS
6238       || GET_CODE (*loc) == MULT)
6239     {
6240       rtx x = find_replacement (&XEXP (*loc, 0));
6241       rtx y = find_replacement (&XEXP (*loc, 1));
6242
6243       if (x != XEXP (*loc, 0) || y != XEXP (*loc, 1))
6244         return gen_rtx_fmt_ee (GET_CODE (*loc), GET_MODE (*loc), x, y);
6245     }
6246
6247   return *loc;
6248 }
6249 \f
6250 /* Return nonzero if register in range [REGNO, ENDREGNO)
6251    appears either explicitly or implicitly in X
6252    other than being stored into (except for earlyclobber operands).
6253
6254    References contained within the substructure at LOC do not count.
6255    LOC may be zero, meaning don't ignore anything.
6256
6257    This is similar to refers_to_regno_p in rtlanal.c except that we
6258    look at equivalences for pseudos that didn't get hard registers.  */
6259
6260 static int
6261 refers_to_regno_for_reload_p (unsigned int regno, unsigned int endregno,
6262                               rtx x, rtx *loc)
6263 {
6264   int i;
6265   unsigned int r;
6266   RTX_CODE code;
6267   const char *fmt;
6268
6269   if (x == 0)
6270     return 0;
6271
6272  repeat:
6273   code = GET_CODE (x);
6274
6275   switch (code)
6276     {
6277     case REG:
6278       r = REGNO (x);
6279
6280       /* If this is a pseudo, a hard register must not have been allocated.
6281          X must therefore either be a constant or be in memory.  */
6282       if (r >= FIRST_PSEUDO_REGISTER)
6283         {
6284           if (reg_equiv_memory_loc[r])
6285             return refers_to_regno_for_reload_p (regno, endregno,
6286                                                  reg_equiv_memory_loc[r],
6287                                                  (rtx*) 0);
6288
6289           gcc_assert (reg_equiv_constant[r] || reg_equiv_invariant[r]);
6290           return 0;
6291         }
6292
6293       return (endregno > r
6294               && regno < r + (r < FIRST_PSEUDO_REGISTER
6295                               ? hard_regno_nregs[r][GET_MODE (x)]
6296                               : 1));
6297
6298     case SUBREG:
6299       /* If this is a SUBREG of a hard reg, we can see exactly which
6300          registers are being modified.  Otherwise, handle normally.  */
6301       if (REG_P (SUBREG_REG (x))
6302           && REGNO (SUBREG_REG (x)) < FIRST_PSEUDO_REGISTER)
6303         {
6304           unsigned int inner_regno = subreg_regno (x);
6305           unsigned int inner_endregno
6306             = inner_regno + (inner_regno < FIRST_PSEUDO_REGISTER
6307                              ? hard_regno_nregs[inner_regno][GET_MODE (x)] : 1);
6308
6309           return endregno > inner_regno && regno < inner_endregno;
6310         }
6311       break;
6312
6313     case CLOBBER:
6314     case SET:
6315       if (&SET_DEST (x) != loc
6316           /* Note setting a SUBREG counts as referring to the REG it is in for
6317              a pseudo but not for hard registers since we can
6318              treat each word individually.  */
6319           && ((GET_CODE (SET_DEST (x)) == SUBREG
6320                && loc != &SUBREG_REG (SET_DEST (x))
6321                && REG_P (SUBREG_REG (SET_DEST (x)))
6322                && REGNO (SUBREG_REG (SET_DEST (x))) >= FIRST_PSEUDO_REGISTER
6323                && refers_to_regno_for_reload_p (regno, endregno,
6324                                                 SUBREG_REG (SET_DEST (x)),
6325                                                 loc))
6326               /* If the output is an earlyclobber operand, this is
6327                  a conflict.  */
6328               || ((!REG_P (SET_DEST (x))
6329                    || earlyclobber_operand_p (SET_DEST (x)))
6330                   && refers_to_regno_for_reload_p (regno, endregno,
6331                                                    SET_DEST (x), loc))))
6332         return 1;
6333
6334       if (code == CLOBBER || loc == &SET_SRC (x))
6335         return 0;
6336       x = SET_SRC (x);
6337       goto repeat;
6338
6339     default:
6340       break;
6341     }
6342
6343   /* X does not match, so try its subexpressions.  */
6344
6345   fmt = GET_RTX_FORMAT (code);
6346   for (i = GET_RTX_LENGTH (code) - 1; i >= 0; i--)
6347     {
6348       if (fmt[i] == 'e' && loc != &XEXP (x, i))
6349         {
6350           if (i == 0)
6351             {
6352               x = XEXP (x, 0);
6353               goto repeat;
6354             }
6355           else
6356             if (refers_to_regno_for_reload_p (regno, endregno,
6357                                               XEXP (x, i), loc))
6358               return 1;
6359         }
6360       else if (fmt[i] == 'E')
6361         {
6362           int j;
6363           for (j = XVECLEN (x, i) - 1; j >= 0; j--)
6364             if (loc != &XVECEXP (x, i, j)
6365                 && refers_to_regno_for_reload_p (regno, endregno,
6366                                                  XVECEXP (x, i, j), loc))
6367               return 1;
6368         }
6369     }
6370   return 0;
6371 }
6372
6373 /* Nonzero if modifying X will affect IN.  If X is a register or a SUBREG,
6374    we check if any register number in X conflicts with the relevant register
6375    numbers.  If X is a constant, return 0.  If X is a MEM, return 1 iff IN
6376    contains a MEM (we don't bother checking for memory addresses that can't
6377    conflict because we expect this to be a rare case.
6378
6379    This function is similar to reg_overlap_mentioned_p in rtlanal.c except
6380    that we look at equivalences for pseudos that didn't get hard registers.  */
6381
6382 int
6383 reg_overlap_mentioned_for_reload_p (rtx x, rtx in)
6384 {
6385   int regno, endregno;
6386
6387   /* Overly conservative.  */
6388   if (GET_CODE (x) == STRICT_LOW_PART
6389       || GET_RTX_CLASS (GET_CODE (x)) == RTX_AUTOINC)
6390     x = XEXP (x, 0);
6391
6392   /* If either argument is a constant, then modifying X can not affect IN.  */
6393   if (CONSTANT_P (x) || CONSTANT_P (in))
6394     return 0;
6395   else if (GET_CODE (x) == SUBREG && GET_CODE (SUBREG_REG (x)) == MEM)
6396     return refers_to_mem_for_reload_p (in);
6397   else if (GET_CODE (x) == SUBREG)
6398     {
6399       regno = REGNO (SUBREG_REG (x));
6400       if (regno < FIRST_PSEUDO_REGISTER)
6401         regno += subreg_regno_offset (REGNO (SUBREG_REG (x)),
6402                                       GET_MODE (SUBREG_REG (x)),
6403                                       SUBREG_BYTE (x),
6404                                       GET_MODE (x));
6405     }
6406   else if (REG_P (x))
6407     {
6408       regno = REGNO (x);
6409
6410       /* If this is a pseudo, it must not have been assigned a hard register.
6411          Therefore, it must either be in memory or be a constant.  */
6412
6413       if (regno >= FIRST_PSEUDO_REGISTER)
6414         {
6415           if (reg_equiv_memory_loc[regno])
6416             return refers_to_mem_for_reload_p (in);
6417           gcc_assert (reg_equiv_constant[regno]);
6418           return 0;
6419         }
6420     }
6421   else if (MEM_P (x))
6422     return refers_to_mem_for_reload_p (in);
6423   else if (GET_CODE (x) == SCRATCH || GET_CODE (x) == PC
6424            || GET_CODE (x) == CC0)
6425     return reg_mentioned_p (x, in);
6426   else 
6427     {
6428       gcc_assert (GET_CODE (x) == PLUS);
6429
6430       /* We actually want to know if X is mentioned somewhere inside IN.
6431          We must not say that (plus (sp) (const_int 124)) is in
6432          (plus (sp) (const_int 64)), since that can lead to incorrect reload
6433          allocation when spuriously changing a RELOAD_FOR_OUTPUT_ADDRESS
6434          into a RELOAD_OTHER on behalf of another RELOAD_OTHER.  */
6435       while (MEM_P (in))
6436         in = XEXP (in, 0);
6437       if (REG_P (in))
6438         return 0;
6439       else if (GET_CODE (in) == PLUS)
6440         return (reg_overlap_mentioned_for_reload_p (x, XEXP (in, 0))
6441                 || reg_overlap_mentioned_for_reload_p (x, XEXP (in, 1)));
6442       else return (reg_overlap_mentioned_for_reload_p (XEXP (x, 0), in)
6443                    || reg_overlap_mentioned_for_reload_p (XEXP (x, 1), in));
6444     }
6445
6446   endregno = regno + (regno < FIRST_PSEUDO_REGISTER
6447                       ? hard_regno_nregs[regno][GET_MODE (x)] : 1);
6448
6449   return refers_to_regno_for_reload_p (regno, endregno, in, (rtx*) 0);
6450 }
6451
6452 /* Return nonzero if anything in X contains a MEM.  Look also for pseudo
6453    registers.  */
6454
6455 static int
6456 refers_to_mem_for_reload_p (rtx x)
6457 {
6458   const char *fmt;
6459   int i;
6460
6461   if (MEM_P (x))
6462     return 1;
6463
6464   if (REG_P (x))
6465     return (REGNO (x) >= FIRST_PSEUDO_REGISTER
6466             && reg_equiv_memory_loc[REGNO (x)]);
6467
6468   fmt = GET_RTX_FORMAT (GET_CODE (x));
6469   for (i = GET_RTX_LENGTH (GET_CODE (x)) - 1; i >= 0; i--)
6470     if (fmt[i] == 'e'
6471         && (MEM_P (XEXP (x, i))
6472             || refers_to_mem_for_reload_p (XEXP (x, i))))
6473       return 1;
6474
6475   return 0;
6476 }
6477 \f
6478 /* Check the insns before INSN to see if there is a suitable register
6479    containing the same value as GOAL.
6480    If OTHER is -1, look for a register in class CLASS.
6481    Otherwise, just see if register number OTHER shares GOAL's value.
6482
6483    Return an rtx for the register found, or zero if none is found.
6484
6485    If RELOAD_REG_P is (short *)1,
6486    we reject any hard reg that appears in reload_reg_rtx
6487    because such a hard reg is also needed coming into this insn.
6488
6489    If RELOAD_REG_P is any other nonzero value,
6490    it is a vector indexed by hard reg number
6491    and we reject any hard reg whose element in the vector is nonnegative
6492    as well as any that appears in reload_reg_rtx.
6493
6494    If GOAL is zero, then GOALREG is a register number; we look
6495    for an equivalent for that register.
6496
6497    MODE is the machine mode of the value we want an equivalence for.
6498    If GOAL is nonzero and not VOIDmode, then it must have mode MODE.
6499
6500    This function is used by jump.c as well as in the reload pass.
6501
6502    If GOAL is the sum of the stack pointer and a constant, we treat it
6503    as if it were a constant except that sp is required to be unchanging.  */
6504
6505 rtx
6506 find_equiv_reg (rtx goal, rtx insn, enum reg_class class, int other,
6507                 short *reload_reg_p, int goalreg, enum machine_mode mode)
6508 {
6509   rtx p = insn;
6510   rtx goaltry, valtry, value, where;
6511   rtx pat;
6512   int regno = -1;
6513   int valueno;
6514   int goal_mem = 0;
6515   int goal_const = 0;
6516   int goal_mem_addr_varies = 0;
6517   int need_stable_sp = 0;
6518   int nregs;
6519   int valuenregs;
6520   int num = 0;
6521
6522   if (goal == 0)
6523     regno = goalreg;
6524   else if (REG_P (goal))
6525     regno = REGNO (goal);
6526   else if (MEM_P (goal))
6527     {
6528       enum rtx_code code = GET_CODE (XEXP (goal, 0));
6529       if (MEM_VOLATILE_P (goal))
6530         return 0;
6531       if (flag_float_store && SCALAR_FLOAT_MODE_P (GET_MODE (goal)))
6532         return 0;
6533       /* An address with side effects must be reexecuted.  */
6534       switch (code)
6535         {
6536         case POST_INC:
6537         case PRE_INC:
6538         case POST_DEC:
6539         case PRE_DEC:
6540         case POST_MODIFY:
6541         case PRE_MODIFY:
6542           return 0;
6543         default:
6544           break;
6545         }
6546       goal_mem = 1;
6547     }
6548   else if (CONSTANT_P (goal))
6549     goal_const = 1;
6550   else if (GET_CODE (goal) == PLUS
6551            && XEXP (goal, 0) == stack_pointer_rtx
6552            && CONSTANT_P (XEXP (goal, 1)))
6553     goal_const = need_stable_sp = 1;
6554   else if (GET_CODE (goal) == PLUS
6555            && XEXP (goal, 0) == frame_pointer_rtx
6556            && CONSTANT_P (XEXP (goal, 1)))
6557     goal_const = 1;
6558   else
6559     return 0;
6560
6561   num = 0;
6562   /* Scan insns back from INSN, looking for one that copies
6563      a value into or out of GOAL.
6564      Stop and give up if we reach a label.  */
6565
6566   while (1)
6567     {
6568       p = PREV_INSN (p);
6569       num++;
6570       if (p == 0 || LABEL_P (p)
6571           || num > PARAM_VALUE (PARAM_MAX_RELOAD_SEARCH_INSNS))
6572         return 0;
6573
6574       if (NONJUMP_INSN_P (p)
6575           /* If we don't want spill regs ...  */
6576           && (! (reload_reg_p != 0
6577                  && reload_reg_p != (short *) (HOST_WIDE_INT) 1)
6578               /* ... then ignore insns introduced by reload; they aren't
6579                  useful and can cause results in reload_as_needed to be
6580                  different from what they were when calculating the need for
6581                  spills.  If we notice an input-reload insn here, we will
6582                  reject it below, but it might hide a usable equivalent.
6583                  That makes bad code.  It may even fail: perhaps no reg was
6584                  spilled for this insn because it was assumed we would find
6585                  that equivalent.  */
6586               || INSN_UID (p) < reload_first_uid))
6587         {
6588           rtx tem;
6589           pat = single_set (p);
6590
6591           /* First check for something that sets some reg equal to GOAL.  */
6592           if (pat != 0
6593               && ((regno >= 0
6594                    && true_regnum (SET_SRC (pat)) == regno
6595                    && (valueno = true_regnum (valtry = SET_DEST (pat))) >= 0)
6596                   ||
6597                   (regno >= 0
6598                    && true_regnum (SET_DEST (pat)) == regno
6599                    && (valueno = true_regnum (valtry = SET_SRC (pat))) >= 0)
6600                   ||
6601                   (goal_const && rtx_equal_p (SET_SRC (pat), goal)
6602                    /* When looking for stack pointer + const,
6603                       make sure we don't use a stack adjust.  */
6604                    && !reg_overlap_mentioned_for_reload_p (SET_DEST (pat), goal)
6605                    && (valueno = true_regnum (valtry = SET_DEST (pat))) >= 0)
6606                   || (goal_mem
6607                       && (valueno = true_regnum (valtry = SET_DEST (pat))) >= 0
6608                       && rtx_renumbered_equal_p (goal, SET_SRC (pat)))
6609                   || (goal_mem
6610                       && (valueno = true_regnum (valtry = SET_SRC (pat))) >= 0
6611                       && rtx_renumbered_equal_p (goal, SET_DEST (pat)))
6612                   /* If we are looking for a constant,
6613                      and something equivalent to that constant was copied
6614                      into a reg, we can use that reg.  */
6615                   || (goal_const && REG_NOTES (p) != 0
6616                       && (tem = find_reg_note (p, REG_EQUIV, NULL_RTX))
6617                       && ((rtx_equal_p (XEXP (tem, 0), goal)
6618                            && (valueno
6619                                = true_regnum (valtry = SET_DEST (pat))) >= 0)
6620                           || (REG_P (SET_DEST (pat))
6621                               && GET_CODE (XEXP (tem, 0)) == CONST_DOUBLE
6622                               && SCALAR_FLOAT_MODE_P (GET_MODE (XEXP (tem, 0)))
6623                               && GET_CODE (goal) == CONST_INT
6624                               && 0 != (goaltry
6625                                        = operand_subword (XEXP (tem, 0), 0, 0,
6626                                                           VOIDmode))
6627                               && rtx_equal_p (goal, goaltry)
6628                               && (valtry
6629                                   = operand_subword (SET_DEST (pat), 0, 0,
6630                                                      VOIDmode))
6631                               && (valueno = true_regnum (valtry)) >= 0)))
6632                   || (goal_const && (tem = find_reg_note (p, REG_EQUIV,
6633                                                           NULL_RTX))
6634                       && REG_P (SET_DEST (pat))
6635                       && GET_CODE (XEXP (tem, 0)) == CONST_DOUBLE
6636                       && SCALAR_FLOAT_MODE_P (GET_MODE (XEXP (tem, 0)))
6637                       && GET_CODE (goal) == CONST_INT
6638                       && 0 != (goaltry = operand_subword (XEXP (tem, 0), 1, 0,
6639                                                           VOIDmode))
6640                       && rtx_equal_p (goal, goaltry)
6641                       && (valtry
6642                           = operand_subword (SET_DEST (pat), 1, 0, VOIDmode))
6643                       && (valueno = true_regnum (valtry)) >= 0)))
6644             {
6645               if (other >= 0)
6646                 {
6647                   if (valueno != other)
6648                     continue;
6649                 }
6650               else if ((unsigned) valueno >= FIRST_PSEUDO_REGISTER)
6651                 continue;
6652               else
6653                 {
6654                   int i;
6655
6656                   for (i = hard_regno_nregs[valueno][mode] - 1; i >= 0; i--)
6657                     if (! TEST_HARD_REG_BIT (reg_class_contents[(int) class],
6658                                              valueno + i))
6659                       break;
6660                   if (i >= 0)
6661                     continue;
6662                 }
6663               value = valtry;
6664               where = p;
6665               break;
6666             }
6667         }
6668     }
6669
6670   /* We found a previous insn copying GOAL into a suitable other reg VALUE
6671      (or copying VALUE into GOAL, if GOAL is also a register).
6672      Now verify that VALUE is really valid.  */
6673
6674   /* VALUENO is the register number of VALUE; a hard register.  */
6675
6676   /* Don't try to re-use something that is killed in this insn.  We want
6677      to be able to trust REG_UNUSED notes.  */
6678   if (REG_NOTES (where) != 0 && find_reg_note (where, REG_UNUSED, value))
6679     return 0;
6680
6681   /* If we propose to get the value from the stack pointer or if GOAL is
6682      a MEM based on the stack pointer, we need a stable SP.  */
6683   if (valueno == STACK_POINTER_REGNUM || regno == STACK_POINTER_REGNUM
6684       || (goal_mem && reg_overlap_mentioned_for_reload_p (stack_pointer_rtx,
6685                                                           goal)))
6686     need_stable_sp = 1;
6687
6688   /* Reject VALUE if the copy-insn moved the wrong sort of datum.  */
6689   if (GET_MODE (value) != mode)
6690     return 0;
6691
6692   /* Reject VALUE if it was loaded from GOAL
6693      and is also a register that appears in the address of GOAL.  */
6694
6695   if (goal_mem && value == SET_DEST (single_set (where))
6696       && refers_to_regno_for_reload_p (valueno,
6697                                        (valueno
6698                                         + hard_regno_nregs[valueno][mode]),
6699                                        goal, (rtx*) 0))
6700     return 0;
6701
6702   /* Reject registers that overlap GOAL.  */
6703
6704   if (regno >= 0 && regno < FIRST_PSEUDO_REGISTER)
6705     nregs = hard_regno_nregs[regno][mode];
6706   else
6707     nregs = 1;
6708   valuenregs = hard_regno_nregs[valueno][mode];
6709
6710   if (!goal_mem && !goal_const
6711       && regno + nregs > valueno && regno < valueno + valuenregs)
6712     return 0;
6713
6714   /* Reject VALUE if it is one of the regs reserved for reloads.
6715      Reload1 knows how to reuse them anyway, and it would get
6716      confused if we allocated one without its knowledge.
6717      (Now that insns introduced by reload are ignored above,
6718      this case shouldn't happen, but I'm not positive.)  */
6719
6720   if (reload_reg_p != 0 && reload_reg_p != (short *) (HOST_WIDE_INT) 1)
6721     {
6722       int i;
6723       for (i = 0; i < valuenregs; ++i)
6724         if (reload_reg_p[valueno + i] >= 0)
6725           return 0;
6726     }
6727
6728   /* Reject VALUE if it is a register being used for an input reload
6729      even if it is not one of those reserved.  */
6730
6731   if (reload_reg_p != 0)
6732     {
6733       int i;
6734       for (i = 0; i < n_reloads; i++)
6735         if (rld[i].reg_rtx != 0 && rld[i].in)
6736           {
6737             int regno1 = REGNO (rld[i].reg_rtx);
6738             int nregs1 = hard_regno_nregs[regno1]
6739                                          [GET_MODE (rld[i].reg_rtx)];
6740             if (regno1 < valueno + valuenregs
6741                 && regno1 + nregs1 > valueno)
6742               return 0;
6743           }
6744     }
6745
6746   if (goal_mem)
6747     /* We must treat frame pointer as varying here,
6748        since it can vary--in a nonlocal goto as generated by expand_goto.  */
6749     goal_mem_addr_varies = !CONSTANT_ADDRESS_P (XEXP (goal, 0));
6750
6751   /* Now verify that the values of GOAL and VALUE remain unaltered
6752      until INSN is reached.  */
6753
6754   p = insn;
6755   while (1)
6756     {
6757       p = PREV_INSN (p);
6758       if (p == where)
6759         return value;
6760
6761       /* Don't trust the conversion past a function call
6762          if either of the two is in a call-clobbered register, or memory.  */
6763       if (CALL_P (p))
6764         {
6765           int i;
6766
6767           if (goal_mem || need_stable_sp)
6768             return 0;
6769
6770           if (regno >= 0 && regno < FIRST_PSEUDO_REGISTER)
6771             for (i = 0; i < nregs; ++i)
6772               if (call_used_regs[regno + i]
6773                   || HARD_REGNO_CALL_PART_CLOBBERED (regno + i, mode))
6774                 return 0;
6775
6776           if (valueno >= 0 && valueno < FIRST_PSEUDO_REGISTER)
6777             for (i = 0; i < valuenregs; ++i)
6778               if (call_used_regs[valueno + i]
6779                   || HARD_REGNO_CALL_PART_CLOBBERED (valueno + i, mode))
6780                 return 0;
6781         }
6782
6783       if (INSN_P (p))
6784         {
6785           pat = PATTERN (p);
6786
6787           /* Watch out for unspec_volatile, and volatile asms.  */
6788           if (volatile_insn_p (pat))
6789             return 0;
6790
6791           /* If this insn P stores in either GOAL or VALUE, return 0.
6792              If GOAL is a memory ref and this insn writes memory, return 0.
6793              If GOAL is a memory ref and its address is not constant,
6794              and this insn P changes a register used in GOAL, return 0.  */
6795
6796           if (GET_CODE (pat) == COND_EXEC)
6797             pat = COND_EXEC_CODE (pat);
6798           if (GET_CODE (pat) == SET || GET_CODE (pat) == CLOBBER)
6799             {
6800               rtx dest = SET_DEST (pat);
6801               while (GET_CODE (dest) == SUBREG
6802                      || GET_CODE (dest) == ZERO_EXTRACT
6803                      || GET_CODE (dest) == STRICT_LOW_PART)
6804                 dest = XEXP (dest, 0);
6805               if (REG_P (dest))
6806                 {
6807                   int xregno = REGNO (dest);
6808                   int xnregs;
6809                   if (REGNO (dest) < FIRST_PSEUDO_REGISTER)
6810                     xnregs = hard_regno_nregs[xregno][GET_MODE (dest)];
6811                   else
6812                     xnregs = 1;
6813                   if (xregno < regno + nregs && xregno + xnregs > regno)
6814                     return 0;
6815                   if (xregno < valueno + valuenregs
6816                       && xregno + xnregs > valueno)
6817                     return 0;
6818                   if (goal_mem_addr_varies
6819                       && reg_overlap_mentioned_for_reload_p (dest, goal))
6820                     return 0;
6821                   if (xregno == STACK_POINTER_REGNUM && need_stable_sp)
6822                     return 0;
6823                 }
6824               else if (goal_mem && MEM_P (dest)
6825                        && ! push_operand (dest, GET_MODE (dest)))
6826                 return 0;
6827               else if (MEM_P (dest) && regno >= FIRST_PSEUDO_REGISTER
6828                        && reg_equiv_memory_loc[regno] != 0)
6829                 return 0;
6830               else if (need_stable_sp && push_operand (dest, GET_MODE (dest)))
6831                 return 0;
6832             }
6833           else if (GET_CODE (pat) == PARALLEL)
6834             {
6835               int i;
6836               for (i = XVECLEN (pat, 0) - 1; i >= 0; i--)
6837                 {
6838                   rtx v1 = XVECEXP (pat, 0, i);
6839                   if (GET_CODE (v1) == COND_EXEC)
6840                     v1 = COND_EXEC_CODE (v1);
6841                   if (GET_CODE (v1) == SET || GET_CODE (v1) == CLOBBER)
6842                     {
6843                       rtx dest = SET_DEST (v1);
6844                       while (GET_CODE (dest) == SUBREG
6845                              || GET_CODE (dest) == ZERO_EXTRACT
6846                              || GET_CODE (dest) == STRICT_LOW_PART)
6847                         dest = XEXP (dest, 0);
6848                       if (REG_P (dest))
6849                         {
6850                           int xregno = REGNO (dest);
6851                           int xnregs;
6852                           if (REGNO (dest) < FIRST_PSEUDO_REGISTER)
6853                             xnregs = hard_regno_nregs[xregno][GET_MODE (dest)];
6854                           else
6855                             xnregs = 1;
6856                           if (xregno < regno + nregs
6857                               && xregno + xnregs > regno)
6858                             return 0;
6859                           if (xregno < valueno + valuenregs
6860                               && xregno + xnregs > valueno)
6861                             return 0;
6862                           if (goal_mem_addr_varies
6863                               && reg_overlap_mentioned_for_reload_p (dest,
6864                                                                      goal))
6865                             return 0;
6866                           if (xregno == STACK_POINTER_REGNUM && need_stable_sp)
6867                             return 0;
6868                         }
6869                       else if (goal_mem && MEM_P (dest)
6870                                && ! push_operand (dest, GET_MODE (dest)))
6871                         return 0;
6872                       else if (MEM_P (dest) && regno >= FIRST_PSEUDO_REGISTER
6873                                && reg_equiv_memory_loc[regno] != 0)
6874                         return 0;
6875                       else if (need_stable_sp
6876                                && push_operand (dest, GET_MODE (dest)))
6877                         return 0;
6878                     }
6879                 }
6880             }
6881
6882           if (CALL_P (p) && CALL_INSN_FUNCTION_USAGE (p))
6883             {
6884               rtx link;
6885
6886               for (link = CALL_INSN_FUNCTION_USAGE (p); XEXP (link, 1) != 0;
6887                    link = XEXP (link, 1))
6888                 {
6889                   pat = XEXP (link, 0);
6890                   if (GET_CODE (pat) == CLOBBER)
6891                     {
6892                       rtx dest = SET_DEST (pat);
6893
6894                       if (REG_P (dest))
6895                         {
6896                           int xregno = REGNO (dest);
6897                           int xnregs
6898                             = hard_regno_nregs[xregno][GET_MODE (dest)];
6899
6900                           if (xregno < regno + nregs
6901                               && xregno + xnregs > regno)
6902                             return 0;
6903                           else if (xregno < valueno + valuenregs
6904                                    && xregno + xnregs > valueno)
6905                             return 0;
6906                           else if (goal_mem_addr_varies
6907                                    && reg_overlap_mentioned_for_reload_p (dest,
6908                                                                      goal))
6909                             return 0;
6910                         }
6911
6912                       else if (goal_mem && MEM_P (dest)
6913                                && ! push_operand (dest, GET_MODE (dest)))
6914                         return 0;
6915                       else if (need_stable_sp
6916                                && push_operand (dest, GET_MODE (dest)))
6917                         return 0;
6918                     }
6919                 }
6920             }
6921
6922 #ifdef AUTO_INC_DEC
6923           /* If this insn auto-increments or auto-decrements
6924              either regno or valueno, return 0 now.
6925              If GOAL is a memory ref and its address is not constant,
6926              and this insn P increments a register used in GOAL, return 0.  */
6927           {
6928             rtx link;
6929
6930             for (link = REG_NOTES (p); link; link = XEXP (link, 1))
6931               if (REG_NOTE_KIND (link) == REG_INC
6932                   && REG_P (XEXP (link, 0)))
6933                 {
6934                   int incno = REGNO (XEXP (link, 0));
6935                   if (incno < regno + nregs && incno >= regno)
6936                     return 0;
6937                   if (incno < valueno + valuenregs && incno >= valueno)
6938                     return 0;
6939                   if (goal_mem_addr_varies
6940                       && reg_overlap_mentioned_for_reload_p (XEXP (link, 0),
6941                                                              goal))
6942                     return 0;
6943                 }
6944           }
6945 #endif
6946         }
6947     }
6948 }
6949 \f
6950 /* Find a place where INCED appears in an increment or decrement operator
6951    within X, and return the amount INCED is incremented or decremented by.
6952    The value is always positive.  */
6953
6954 static int
6955 find_inc_amount (rtx x, rtx inced)
6956 {
6957   enum rtx_code code = GET_CODE (x);
6958   const char *fmt;
6959   int i;
6960
6961   if (code == MEM)
6962     {
6963       rtx addr = XEXP (x, 0);
6964       if ((GET_CODE (addr) == PRE_DEC
6965            || GET_CODE (addr) == POST_DEC
6966            || GET_CODE (addr) == PRE_INC
6967            || GET_CODE (addr) == POST_INC)
6968           && XEXP (addr, 0) == inced)
6969         return GET_MODE_SIZE (GET_MODE (x));
6970       else if ((GET_CODE (addr) == PRE_MODIFY
6971                 || GET_CODE (addr) == POST_MODIFY)
6972                && GET_CODE (XEXP (addr, 1)) == PLUS
6973                && XEXP (addr, 0) == XEXP (XEXP (addr, 1), 0)
6974                && XEXP (addr, 0) == inced
6975                && GET_CODE (XEXP (XEXP (addr, 1), 1)) == CONST_INT)
6976         {
6977           i = INTVAL (XEXP (XEXP (addr, 1), 1));
6978           return i < 0 ? -i : i;
6979         }
6980     }
6981
6982   fmt = GET_RTX_FORMAT (code);
6983   for (i = GET_RTX_LENGTH (code) - 1; i >= 0; i--)
6984     {
6985       if (fmt[i] == 'e')
6986         {
6987           int tem = find_inc_amount (XEXP (x, i), inced);
6988           if (tem != 0)
6989             return tem;
6990         }
6991       if (fmt[i] == 'E')
6992         {
6993           int j;
6994           for (j = XVECLEN (x, i) - 1; j >= 0; j--)
6995             {
6996               int tem = find_inc_amount (XVECEXP (x, i, j), inced);
6997               if (tem != 0)
6998                 return tem;
6999             }
7000         }
7001     }
7002
7003   return 0;
7004 }
7005 \f
7006 /* Return 1 if registers from REGNO to ENDREGNO are the subjects of a
7007    REG_INC note in insn INSN.  REGNO must refer to a hard register.  */
7008
7009 #ifdef AUTO_INC_DEC
7010 static int 
7011 reg_inc_found_and_valid_p (unsigned int regno, unsigned int endregno,
7012                            rtx insn)
7013 {
7014   rtx link;
7015
7016   gcc_assert (insn);
7017
7018   if (! INSN_P (insn))
7019     return 0;
7020     
7021   for (link = REG_NOTES (insn); link; link = XEXP (link, 1))
7022     if (REG_NOTE_KIND (link) == REG_INC)
7023       {
7024         unsigned int test = (int) REGNO (XEXP (link, 0));
7025         if (test >= regno && test < endregno)
7026           return 1; 
7027       }
7028   return 0;
7029 }
7030 #else
7031
7032 #define reg_inc_found_and_valid_p(regno,endregno,insn) 0
7033
7034 #endif 
7035
7036 /* Return 1 if register REGNO is the subject of a clobber in insn INSN.
7037    If SETS is 1, also consider SETs.  If SETS is 2, enable checking
7038    REG_INC.  REGNO must refer to a hard register.  */
7039
7040 int
7041 regno_clobbered_p (unsigned int regno, rtx insn, enum machine_mode mode,
7042                    int sets)
7043 {
7044   unsigned int nregs, endregno;
7045
7046   /* regno must be a hard register.  */
7047   gcc_assert (regno < FIRST_PSEUDO_REGISTER);
7048
7049   nregs = hard_regno_nregs[regno][mode];
7050   endregno = regno + nregs;
7051
7052   if ((GET_CODE (PATTERN (insn)) == CLOBBER
7053        || (sets == 1 && GET_CODE (PATTERN (insn)) == SET))
7054       && REG_P (XEXP (PATTERN (insn), 0)))
7055     {
7056       unsigned int test = REGNO (XEXP (PATTERN (insn), 0));
7057
7058       return test >= regno && test < endregno;
7059     }
7060
7061   if (sets == 2 && reg_inc_found_and_valid_p (regno, endregno, insn))
7062     return 1; 
7063   
7064   if (GET_CODE (PATTERN (insn)) == PARALLEL)
7065     {
7066       int i = XVECLEN (PATTERN (insn), 0) - 1;
7067
7068       for (; i >= 0; i--)
7069         {
7070           rtx elt = XVECEXP (PATTERN (insn), 0, i);
7071           if ((GET_CODE (elt) == CLOBBER
7072                || (sets == 1 && GET_CODE (PATTERN (insn)) == SET))
7073               && REG_P (XEXP (elt, 0)))
7074             {
7075               unsigned int test = REGNO (XEXP (elt, 0));
7076
7077               if (test >= regno && test < endregno)
7078                 return 1;
7079             }
7080           if (sets == 2
7081               && reg_inc_found_and_valid_p (regno, endregno, elt))
7082             return 1; 
7083         }
7084     }
7085
7086   return 0;
7087 }
7088
7089 /* Find the low part, with mode MODE, of a hard regno RELOADREG.  */
7090 rtx
7091 reload_adjust_reg_for_mode (rtx reloadreg, enum machine_mode mode)
7092 {
7093   int regno;
7094
7095   if (GET_MODE (reloadreg) == mode)
7096     return reloadreg;
7097
7098   regno = REGNO (reloadreg);
7099
7100   if (WORDS_BIG_ENDIAN)
7101     regno += (int) hard_regno_nregs[regno][GET_MODE (reloadreg)]
7102       - (int) hard_regno_nregs[regno][mode];
7103
7104   return gen_rtx_REG (mode, regno);
7105 }
7106
7107 static const char *const reload_when_needed_name[] =
7108 {
7109   "RELOAD_FOR_INPUT",
7110   "RELOAD_FOR_OUTPUT",
7111   "RELOAD_FOR_INSN",
7112   "RELOAD_FOR_INPUT_ADDRESS",
7113   "RELOAD_FOR_INPADDR_ADDRESS",
7114   "RELOAD_FOR_OUTPUT_ADDRESS",
7115   "RELOAD_FOR_OUTADDR_ADDRESS",
7116   "RELOAD_FOR_OPERAND_ADDRESS",
7117   "RELOAD_FOR_OPADDR_ADDR",
7118   "RELOAD_OTHER",
7119   "RELOAD_FOR_OTHER_ADDRESS"
7120 };
7121
7122 /* These functions are used to print the variables set by 'find_reloads' */
7123
7124 void
7125 debug_reload_to_stream (FILE *f)
7126 {
7127   int r;
7128   const char *prefix;
7129
7130   if (! f)
7131     f = stderr;
7132   for (r = 0; r < n_reloads; r++)
7133     {
7134       fprintf (f, "Reload %d: ", r);
7135
7136       if (rld[r].in != 0)
7137         {
7138           fprintf (f, "reload_in (%s) = ",
7139                    GET_MODE_NAME (rld[r].inmode));
7140           print_inline_rtx (f, rld[r].in, 24);
7141           fprintf (f, "\n\t");
7142         }
7143
7144       if (rld[r].out != 0)
7145         {
7146           fprintf (f, "reload_out (%s) = ",
7147                    GET_MODE_NAME (rld[r].outmode));
7148           print_inline_rtx (f, rld[r].out, 24);
7149           fprintf (f, "\n\t");
7150         }
7151
7152       fprintf (f, "%s, ", reg_class_names[(int) rld[r].class]);
7153
7154       fprintf (f, "%s (opnum = %d)",
7155                reload_when_needed_name[(int) rld[r].when_needed],
7156                rld[r].opnum);
7157
7158       if (rld[r].optional)
7159         fprintf (f, ", optional");
7160
7161       if (rld[r].nongroup)
7162         fprintf (f, ", nongroup");
7163
7164       if (rld[r].inc != 0)
7165         fprintf (f, ", inc by %d", rld[r].inc);
7166
7167       if (rld[r].nocombine)
7168         fprintf (f, ", can't combine");
7169
7170       if (rld[r].secondary_p)
7171         fprintf (f, ", secondary_reload_p");
7172
7173       if (rld[r].in_reg != 0)
7174         {
7175           fprintf (f, "\n\treload_in_reg: ");
7176           print_inline_rtx (f, rld[r].in_reg, 24);
7177         }
7178
7179       if (rld[r].out_reg != 0)
7180         {
7181           fprintf (f, "\n\treload_out_reg: ");
7182           print_inline_rtx (f, rld[r].out_reg, 24);
7183         }
7184
7185       if (rld[r].reg_rtx != 0)
7186         {
7187           fprintf (f, "\n\treload_reg_rtx: ");
7188           print_inline_rtx (f, rld[r].reg_rtx, 24);
7189         }
7190
7191       prefix = "\n\t";
7192       if (rld[r].secondary_in_reload != -1)
7193         {
7194           fprintf (f, "%ssecondary_in_reload = %d",
7195                    prefix, rld[r].secondary_in_reload);
7196           prefix = ", ";
7197         }
7198
7199       if (rld[r].secondary_out_reload != -1)
7200         fprintf (f, "%ssecondary_out_reload = %d\n",
7201                  prefix, rld[r].secondary_out_reload);
7202
7203       prefix = "\n\t";
7204       if (rld[r].secondary_in_icode != CODE_FOR_nothing)
7205         {
7206           fprintf (f, "%ssecondary_in_icode = %s", prefix,
7207                    insn_data[rld[r].secondary_in_icode].name);
7208           prefix = ", ";
7209         }
7210
7211       if (rld[r].secondary_out_icode != CODE_FOR_nothing)
7212         fprintf (f, "%ssecondary_out_icode = %s", prefix,
7213                  insn_data[rld[r].secondary_out_icode].name);
7214
7215       fprintf (f, "\n");
7216     }
7217 }
7218
7219 void
7220 debug_reload (void)
7221 {
7222   debug_reload_to_stream (stderr);
7223 }