OSDN Git Service

2011-05-27 Tobias Burnus <burnus@net-b.de>
[pf3gnuchains/gcc-fork.git] / gcc / reginfo.c
1 /* Compute different info about registers.
2    Copyright (C) 1987, 1988, 1991, 1992, 1993, 1994, 1995, 1996
3    1997, 1998, 1999, 2000, 2001, 2002, 2003, 2004, 2005, 2006, 2007, 2008,
4    2009, 2010  Free Software Foundation, Inc.
5
6 This file is part of GCC.
7
8 GCC is free software; you can redistribute it and/or modify it under
9 the terms of the GNU General Public License as published by the Free
10 Software Foundation; either version 3, or (at your option) any later
11 version.
12
13 GCC is distributed in the hope that it will be useful, but WITHOUT ANY
14 WARRANTY; without even the implied warranty of MERCHANTABILITY or
15 FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License
16 for more details.
17
18 You should have received a copy of the GNU General Public License
19 along with GCC; see the file COPYING3.  If not see
20 <http://www.gnu.org/licenses/>.  */
21
22
23 /* This file contains regscan pass of the compiler and passes for
24    dealing with info about modes of pseudo-registers inside
25    subregisters.  It also defines some tables of information about the
26    hardware registers, function init_reg_sets to initialize the
27    tables, and other auxiliary functions to deal with info about
28    registers and their classes.  */
29
30 #include "config.h"
31 #include "system.h"
32 #include "coretypes.h"
33 #include "tm.h"
34 #include "hard-reg-set.h"
35 #include "rtl.h"
36 #include "expr.h"
37 #include "tm_p.h"
38 #include "flags.h"
39 #include "basic-block.h"
40 #include "regs.h"
41 #include "addresses.h"
42 #include "function.h"
43 #include "insn-config.h"
44 #include "recog.h"
45 #include "reload.h"
46 #include "diagnostic-core.h"
47 #include "output.h"
48 #include "timevar.h"
49 #include "hashtab.h"
50 #include "target.h"
51 #include "tree-pass.h"
52 #include "df.h"
53 #include "ira.h"
54
55 /* Maximum register number used in this function, plus one.  */
56
57 int max_regno;
58
59 \f
60 struct target_hard_regs default_target_hard_regs;
61 struct target_regs default_target_regs;
62 #if SWITCHABLE_TARGET
63 struct target_hard_regs *this_target_hard_regs = &default_target_hard_regs;
64 struct target_regs *this_target_regs = &default_target_regs;
65 #endif
66
67 /* Data for initializing fixed_regs.  */
68 static const char initial_fixed_regs[] = FIXED_REGISTERS;
69
70 /* Data for initializing call_used_regs.  */
71 static const char initial_call_used_regs[] = CALL_USED_REGISTERS;
72
73 #ifdef CALL_REALLY_USED_REGISTERS
74 /* Data for initializing call_really_used_regs.  */
75 static const char initial_call_really_used_regs[] = CALL_REALLY_USED_REGISTERS;
76 #endif
77
78 #ifdef CALL_REALLY_USED_REGISTERS
79 #define CALL_REALLY_USED_REGNO_P(X)  call_really_used_regs[X]
80 #else
81 #define CALL_REALLY_USED_REGNO_P(X)  call_used_regs[X]
82 #endif
83
84 /* Indexed by hard register number, contains 1 for registers
85    that are being used for global register decls.
86    These must be exempt from ordinary flow analysis
87    and are also considered fixed.  */
88 char global_regs[FIRST_PSEUDO_REGISTER];
89
90 /* Same information as REGS_INVALIDATED_BY_CALL but in regset form to be used
91    in dataflow more conveniently.  */
92 regset regs_invalidated_by_call_regset;
93
94 /* The bitmap_obstack is used to hold some static variables that
95    should not be reset after each function is compiled.  */
96 static bitmap_obstack persistent_obstack;
97
98 /* Used to initialize reg_alloc_order.  */
99 #ifdef REG_ALLOC_ORDER
100 static int initial_reg_alloc_order[FIRST_PSEUDO_REGISTER] = REG_ALLOC_ORDER;
101 #endif
102
103 /* The same information, but as an array of unsigned ints.  We copy from
104    these unsigned ints to the table above.  We do this so the tm.h files
105    do not have to be aware of the wordsize for machines with <= 64 regs.
106    Note that we hard-code 32 here, not HOST_BITS_PER_INT.  */
107 #define N_REG_INTS  \
108   ((FIRST_PSEUDO_REGISTER + (32 - 1)) / 32)
109
110 static const unsigned int_reg_class_contents[N_REG_CLASSES][N_REG_INTS]
111   = REG_CLASS_CONTENTS;
112
113 /* Array containing all of the register names.  */
114 static const char *const initial_reg_names[] = REGISTER_NAMES;
115
116 /* Array containing all of the register class names.  */
117 const char * reg_class_names[] = REG_CLASS_NAMES;
118
119 #define last_mode_for_init_move_cost \
120   (this_target_regs->x_last_mode_for_init_move_cost)
121
122 /* No more global register variables may be declared; true once
123    reginfo has been initialized.  */
124 static int no_global_reg_vars = 0;
125
126 /* Given a register bitmap, turn on the bits in a HARD_REG_SET that
127    correspond to the hard registers, if any, set in that map.  This
128    could be done far more efficiently by having all sorts of special-cases
129    with moving single words, but probably isn't worth the trouble.  */
130 void
131 reg_set_to_hard_reg_set (HARD_REG_SET *to, const_bitmap from)
132 {
133   unsigned i;
134   bitmap_iterator bi;
135
136   EXECUTE_IF_SET_IN_BITMAP (from, 0, i, bi)
137     {
138       if (i >= FIRST_PSEUDO_REGISTER)
139         return;
140       SET_HARD_REG_BIT (*to, i);
141     }
142 }
143
144 /* Function called only once per target_globals to initialize the
145    target_hard_regs structure.  Once this is done, various switches
146    may override.  */
147 void
148 init_reg_sets (void)
149 {
150   int i, j;
151
152   /* First copy the register information from the initial int form into
153      the regsets.  */
154
155   for (i = 0; i < N_REG_CLASSES; i++)
156     {
157       CLEAR_HARD_REG_SET (reg_class_contents[i]);
158
159       /* Note that we hard-code 32 here, not HOST_BITS_PER_INT.  */
160       for (j = 0; j < FIRST_PSEUDO_REGISTER; j++)
161         if (int_reg_class_contents[i][j / 32]
162             & ((unsigned) 1 << (j % 32)))
163           SET_HARD_REG_BIT (reg_class_contents[i], j);
164     }
165
166   /* Sanity check: make sure the target macros FIXED_REGISTERS and
167      CALL_USED_REGISTERS had the right number of initializers.  */
168   gcc_assert (sizeof fixed_regs == sizeof initial_fixed_regs);
169   gcc_assert (sizeof call_used_regs == sizeof initial_call_used_regs);
170 #ifdef CALL_REALLY_USED_REGISTERS
171   gcc_assert (sizeof call_really_used_regs
172               == sizeof initial_call_really_used_regs);
173 #endif
174 #ifdef REG_ALLOC_ORDER
175   gcc_assert (sizeof reg_alloc_order == sizeof initial_reg_alloc_order);
176 #endif
177   gcc_assert (sizeof reg_names == sizeof initial_reg_names);
178
179   memcpy (fixed_regs, initial_fixed_regs, sizeof fixed_regs);
180   memcpy (call_used_regs, initial_call_used_regs, sizeof call_used_regs);
181 #ifdef CALL_REALLY_USED_REGISTERS
182   memcpy (call_really_used_regs, initial_call_really_used_regs,
183           sizeof call_really_used_regs);
184 #endif
185 #ifdef REG_ALLOC_ORDER
186   memcpy (reg_alloc_order, initial_reg_alloc_order, sizeof reg_alloc_order);
187 #endif
188   memcpy (reg_names, initial_reg_names, sizeof reg_names);
189 }
190
191 /* Initialize may_move_cost and friends for mode M.  */
192 void
193 init_move_cost (enum machine_mode m)
194 {
195   static unsigned short last_move_cost[N_REG_CLASSES][N_REG_CLASSES];
196   bool all_match = true;
197   unsigned int i, j;
198
199   gcc_assert (have_regs_of_mode[m]);
200   for (i = 0; i < N_REG_CLASSES; i++)
201     if (contains_reg_of_mode[i][m])
202       for (j = 0; j < N_REG_CLASSES; j++)
203         {
204           int cost;
205           if (!contains_reg_of_mode[j][m])
206             cost = 65535;
207           else
208             {
209               cost = register_move_cost (m, (enum reg_class) i,
210                                          (enum reg_class) j);
211               gcc_assert (cost < 65535);
212             }
213           all_match &= (last_move_cost[i][j] == cost);
214           last_move_cost[i][j] = cost;
215         }
216   if (all_match && last_mode_for_init_move_cost != -1)
217     {
218       move_cost[m] = move_cost[last_mode_for_init_move_cost];
219       may_move_in_cost[m] = may_move_in_cost[last_mode_for_init_move_cost];
220       may_move_out_cost[m] = may_move_out_cost[last_mode_for_init_move_cost];
221       return;
222     }
223   last_mode_for_init_move_cost = m;
224   move_cost[m] = (move_table *)xmalloc (sizeof (move_table)
225                                         * N_REG_CLASSES);
226   may_move_in_cost[m] = (move_table *)xmalloc (sizeof (move_table)
227                                                * N_REG_CLASSES);
228   may_move_out_cost[m] = (move_table *)xmalloc (sizeof (move_table)
229                                                 * N_REG_CLASSES);
230   for (i = 0; i < N_REG_CLASSES; i++)
231     if (contains_reg_of_mode[i][m])
232       for (j = 0; j < N_REG_CLASSES; j++)
233         {
234           int cost;
235           enum reg_class *p1, *p2;
236
237           if (last_move_cost[i][j] == 65535)
238             {
239               move_cost[m][i][j] = 65535;
240               may_move_in_cost[m][i][j] = 65535;
241               may_move_out_cost[m][i][j] = 65535;
242             }
243           else
244             {
245               cost = last_move_cost[i][j];
246
247               for (p2 = &reg_class_subclasses[j][0];
248                    *p2 != LIM_REG_CLASSES; p2++)
249                 if (*p2 != i && contains_reg_of_mode[*p2][m])
250                   cost = MAX (cost, move_cost[m][i][*p2]);
251
252               for (p1 = &reg_class_subclasses[i][0];
253                    *p1 != LIM_REG_CLASSES; p1++)
254                 if (*p1 != j && contains_reg_of_mode[*p1][m])
255                   cost = MAX (cost, move_cost[m][*p1][j]);
256
257               gcc_assert (cost <= 65535);
258               move_cost[m][i][j] = cost;
259
260               if (reg_class_subset_p ((enum reg_class) i, (enum reg_class) j))
261                 may_move_in_cost[m][i][j] = 0;
262               else
263                 may_move_in_cost[m][i][j] = cost;
264
265               if (reg_class_subset_p ((enum reg_class) j, (enum reg_class) i))
266                 may_move_out_cost[m][i][j] = 0;
267               else
268                 may_move_out_cost[m][i][j] = cost;
269             }
270         }
271     else
272       for (j = 0; j < N_REG_CLASSES; j++)
273         {
274           move_cost[m][i][j] = 65535;
275           may_move_in_cost[m][i][j] = 65535;
276           may_move_out_cost[m][i][j] = 65535;
277         }
278 }
279
280 /* We need to save copies of some of the register information which
281    can be munged by command-line switches so we can restore it during
282    subsequent back-end reinitialization.  */
283 static char saved_fixed_regs[FIRST_PSEUDO_REGISTER];
284 static char saved_call_used_regs[FIRST_PSEUDO_REGISTER];
285 #ifdef CALL_REALLY_USED_REGISTERS
286 static char saved_call_really_used_regs[FIRST_PSEUDO_REGISTER];
287 #endif
288 static const char *saved_reg_names[FIRST_PSEUDO_REGISTER];
289
290 /* Save the register information.  */
291 void
292 save_register_info (void)
293 {
294   /* Sanity check:  make sure the target macros FIXED_REGISTERS and
295      CALL_USED_REGISTERS had the right number of initializers.  */
296   gcc_assert (sizeof fixed_regs == sizeof saved_fixed_regs);
297   gcc_assert (sizeof call_used_regs == sizeof saved_call_used_regs);
298   memcpy (saved_fixed_regs, fixed_regs, sizeof fixed_regs);
299   memcpy (saved_call_used_regs, call_used_regs, sizeof call_used_regs);
300
301   /* Likewise for call_really_used_regs.  */
302 #ifdef CALL_REALLY_USED_REGISTERS
303   gcc_assert (sizeof call_really_used_regs
304               == sizeof saved_call_really_used_regs);
305   memcpy (saved_call_really_used_regs, call_really_used_regs,
306           sizeof call_really_used_regs);
307 #endif
308
309   /* And similarly for reg_names.  */
310   gcc_assert (sizeof reg_names == sizeof saved_reg_names);
311   memcpy (saved_reg_names, reg_names, sizeof reg_names);
312 }
313
314 /* Restore the register information.  */
315 static void
316 restore_register_info (void)
317 {
318   memcpy (fixed_regs, saved_fixed_regs, sizeof fixed_regs);
319   memcpy (call_used_regs, saved_call_used_regs, sizeof call_used_regs);
320
321 #ifdef CALL_REALLY_USED_REGISTERS
322   memcpy (call_really_used_regs, saved_call_really_used_regs,
323           sizeof call_really_used_regs);
324 #endif
325
326   memcpy (reg_names, saved_reg_names, sizeof reg_names);
327 }
328
329 /* After switches have been processed, which perhaps alter
330    `fixed_regs' and `call_used_regs', convert them to HARD_REG_SETs.  */
331 static void
332 init_reg_sets_1 (void)
333 {
334   unsigned int i, j;
335   unsigned int /* enum machine_mode */ m;
336
337   restore_register_info ();
338
339 #ifdef REG_ALLOC_ORDER
340   for (i = 0; i < FIRST_PSEUDO_REGISTER; i++)
341     inv_reg_alloc_order[reg_alloc_order[i]] = i;
342 #endif
343
344   /* Let the target tweak things if necessary.  */
345
346   targetm.conditional_register_usage ();
347
348   /* Compute number of hard regs in each class.  */
349
350   memset (reg_class_size, 0, sizeof reg_class_size);
351   for (i = 0; i < N_REG_CLASSES; i++)
352     {
353       bool any_nonfixed = false;
354       for (j = 0; j < FIRST_PSEUDO_REGISTER; j++)       
355         if (TEST_HARD_REG_BIT (reg_class_contents[i], j))
356           {
357             reg_class_size[i]++;
358             if (!fixed_regs[j])
359               any_nonfixed = true;
360           }
361       class_only_fixed_regs[i] = !any_nonfixed;
362     }
363
364   /* Initialize the table of subunions.
365      reg_class_subunion[I][J] gets the largest-numbered reg-class
366      that is contained in the union of classes I and J.  */
367
368   memset (reg_class_subunion, 0, sizeof reg_class_subunion);
369   for (i = 0; i < N_REG_CLASSES; i++)
370     {
371       for (j = 0; j < N_REG_CLASSES; j++)
372         {
373           HARD_REG_SET c;
374           int k;
375
376           COPY_HARD_REG_SET (c, reg_class_contents[i]);
377           IOR_HARD_REG_SET (c, reg_class_contents[j]);
378           for (k = 0; k < N_REG_CLASSES; k++)
379             if (hard_reg_set_subset_p (reg_class_contents[k], c)
380                 && !hard_reg_set_subset_p (reg_class_contents[k],
381                                           reg_class_contents
382                                           [(int) reg_class_subunion[i][j]]))
383               reg_class_subunion[i][j] = (enum reg_class) k;
384         }
385     }
386
387   /* Initialize the table of superunions.
388      reg_class_superunion[I][J] gets the smallest-numbered reg-class
389      containing the union of classes I and J.  */
390
391   memset (reg_class_superunion, 0, sizeof reg_class_superunion);
392   for (i = 0; i < N_REG_CLASSES; i++)
393     {
394       for (j = 0; j < N_REG_CLASSES; j++)
395         {
396           HARD_REG_SET c;
397           int k;
398
399           COPY_HARD_REG_SET (c, reg_class_contents[i]);
400           IOR_HARD_REG_SET (c, reg_class_contents[j]);
401           for (k = 0; k < N_REG_CLASSES; k++)
402             if (hard_reg_set_subset_p (c, reg_class_contents[k]))
403               break;
404
405           reg_class_superunion[i][j] = (enum reg_class) k;
406         }
407     }
408
409   /* Initialize the tables of subclasses and superclasses of each reg class.
410      First clear the whole table, then add the elements as they are found.  */
411
412   for (i = 0; i < N_REG_CLASSES; i++)
413     {
414       for (j = 0; j < N_REG_CLASSES; j++)
415         reg_class_subclasses[i][j] = LIM_REG_CLASSES;
416     }
417
418   for (i = 0; i < N_REG_CLASSES; i++)
419     {
420       if (i == (int) NO_REGS)
421         continue;
422
423       for (j = i + 1; j < N_REG_CLASSES; j++)
424         if (hard_reg_set_subset_p (reg_class_contents[i],
425                                   reg_class_contents[j]))
426           {
427             /* Reg class I is a subclass of J.
428                Add J to the table of superclasses of I.  */
429             enum reg_class *p;
430
431             /* Add I to the table of superclasses of J.  */
432             p = &reg_class_subclasses[j][0];
433             while (*p != LIM_REG_CLASSES) p++;
434             *p = (enum reg_class) i;
435           }
436     }
437
438   /* Initialize "constant" tables.  */
439
440   CLEAR_HARD_REG_SET (fixed_reg_set);
441   CLEAR_HARD_REG_SET (call_used_reg_set);
442   CLEAR_HARD_REG_SET (call_fixed_reg_set);
443   CLEAR_HARD_REG_SET (regs_invalidated_by_call);
444   if (!regs_invalidated_by_call_regset)
445     {
446       bitmap_obstack_initialize (&persistent_obstack);
447       regs_invalidated_by_call_regset = ALLOC_REG_SET (&persistent_obstack);
448     }
449   else
450     CLEAR_REG_SET (regs_invalidated_by_call_regset);
451
452   for (i = 0; i < FIRST_PSEUDO_REGISTER; i++)
453     {
454       /* call_used_regs must include fixed_regs.  */
455       gcc_assert (!fixed_regs[i] || call_used_regs[i]);
456 #ifdef CALL_REALLY_USED_REGISTERS
457       /* call_used_regs must include call_really_used_regs.  */
458       gcc_assert (!call_really_used_regs[i] || call_used_regs[i]);
459 #endif
460
461       if (fixed_regs[i])
462         SET_HARD_REG_BIT (fixed_reg_set, i);
463
464       if (call_used_regs[i])
465         SET_HARD_REG_BIT (call_used_reg_set, i);
466
467       /* There are a couple of fixed registers that we know are safe to
468          exclude from being clobbered by calls:
469
470          The frame pointer is always preserved across calls.  The arg
471          pointer is if it is fixed.  The stack pointer usually is,
472          unless TARGET_RETURN_POPS_ARGS, in which case an explicit
473          CLOBBER will be present.  If we are generating PIC code, the
474          PIC offset table register is preserved across calls, though the
475          target can override that.  */
476
477       if (i == STACK_POINTER_REGNUM)
478         ;
479       else if (global_regs[i])
480         {
481           SET_HARD_REG_BIT (regs_invalidated_by_call, i);
482           SET_REGNO_REG_SET (regs_invalidated_by_call_regset, i);
483         }
484       else if (i == FRAME_POINTER_REGNUM)
485         ;
486 #if !HARD_FRAME_POINTER_IS_FRAME_POINTER
487       else if (i == HARD_FRAME_POINTER_REGNUM)
488         ;
489 #endif
490 #if ARG_POINTER_REGNUM != FRAME_POINTER_REGNUM
491       else if (i == ARG_POINTER_REGNUM && fixed_regs[i])
492         ;
493 #endif
494       else if (!PIC_OFFSET_TABLE_REG_CALL_CLOBBERED
495                && i == (unsigned) PIC_OFFSET_TABLE_REGNUM && fixed_regs[i])
496         ;
497       else if (CALL_REALLY_USED_REGNO_P (i))
498         {
499           SET_HARD_REG_BIT (regs_invalidated_by_call, i);
500           SET_REGNO_REG_SET (regs_invalidated_by_call_regset, i);
501         }
502     }
503
504   COPY_HARD_REG_SET(call_fixed_reg_set, fixed_reg_set);
505
506   /* Preserve global registers if called more than once.  */
507   for (i = 0; i < FIRST_PSEUDO_REGISTER; i++)
508     {
509       if (global_regs[i])
510         {
511           fixed_regs[i] = call_used_regs[i] = 1;
512           SET_HARD_REG_BIT (fixed_reg_set, i);
513           SET_HARD_REG_BIT (call_used_reg_set, i);
514           SET_HARD_REG_BIT (call_fixed_reg_set, i);
515         }
516     }
517
518   memset (have_regs_of_mode, 0, sizeof (have_regs_of_mode));
519   memset (contains_reg_of_mode, 0, sizeof (contains_reg_of_mode));
520   for (m = 0; m < (unsigned int) MAX_MACHINE_MODE; m++)
521     {
522       HARD_REG_SET ok_regs;
523       CLEAR_HARD_REG_SET (ok_regs);
524       for (j = 0; j < FIRST_PSEUDO_REGISTER; j++)
525         if (!fixed_regs [j] && HARD_REGNO_MODE_OK (j, (enum machine_mode) m))
526           SET_HARD_REG_BIT (ok_regs, j);
527
528       for (i = 0; i < N_REG_CLASSES; i++)
529         if (((unsigned) CLASS_MAX_NREGS ((enum reg_class) i,
530                                          (enum machine_mode) m)
531              <= reg_class_size[i])
532             && hard_reg_set_intersect_p (ok_regs, reg_class_contents[i]))
533           {
534              contains_reg_of_mode [i][m] = 1;
535              have_regs_of_mode [m] = 1;
536           }
537      }
538
539   /* Reset move_cost and friends, making sure we only free shared
540      table entries once.  */
541   for (i = 0; i < MAX_MACHINE_MODE; i++)
542     if (move_cost[i])
543       {
544         for (j = 0; j < i && move_cost[i] != move_cost[j]; j++)
545           ;
546         if (i == j)
547           {
548             free (move_cost[i]);
549             free (may_move_in_cost[i]);
550             free (may_move_out_cost[i]);
551           }
552       }
553   memset (move_cost, 0, sizeof move_cost);
554   memset (may_move_in_cost, 0, sizeof may_move_in_cost);
555   memset (may_move_out_cost, 0, sizeof may_move_out_cost);
556   last_mode_for_init_move_cost = -1;
557 }
558
559 /* Compute the table of register modes.
560    These values are used to record death information for individual registers
561    (as opposed to a multi-register mode).
562    This function might be invoked more than once, if the target has support
563    for changing register usage conventions on a per-function basis.
564 */
565 void
566 init_reg_modes_target (void)
567 {
568   int i, j;
569
570   for (i = 0; i < FIRST_PSEUDO_REGISTER; i++)
571     for (j = 0; j < MAX_MACHINE_MODE; j++)
572       hard_regno_nregs[i][j] = HARD_REGNO_NREGS(i, (enum machine_mode)j);
573
574   for (i = 0; i < FIRST_PSEUDO_REGISTER; i++)
575     {
576       reg_raw_mode[i] = choose_hard_reg_mode (i, 1, false);
577
578       /* If we couldn't find a valid mode, just use the previous mode.
579          ??? One situation in which we need to do this is on the mips where
580          HARD_REGNO_NREGS (fpreg, [SD]Fmode) returns 2.  Ideally we'd like
581          to use DF mode for the even registers and VOIDmode for the odd
582          (for the cpu models where the odd ones are inaccessible).  */
583       if (reg_raw_mode[i] == VOIDmode)
584         reg_raw_mode[i] = i == 0 ? word_mode : reg_raw_mode[i-1];
585     }
586 }
587
588 /* Finish initializing the register sets and initialize the register modes.
589    This function might be invoked more than once, if the target has support
590    for changing register usage conventions on a per-function basis.
591 */
592 void
593 init_regs (void)
594 {
595   /* This finishes what was started by init_reg_sets, but couldn't be done
596      until after register usage was specified.  */
597   init_reg_sets_1 ();
598 }
599
600 /* The same as previous function plus initializing IRA.  */
601 void
602 reinit_regs (void)
603 {
604   init_regs ();
605   /* caller_save needs to be re-initialized.  */
606   caller_save_initialized_p = false;
607   ira_init ();
608 }
609
610 /* Initialize some fake stack-frame MEM references for use in
611    memory_move_secondary_cost.  */
612 void
613 init_fake_stack_mems (void)
614 {
615   int i;
616
617   for (i = 0; i < MAX_MACHINE_MODE; i++)
618     top_of_stack[i] = gen_rtx_MEM ((enum machine_mode) i, stack_pointer_rtx);
619 }
620
621
622 /* Compute cost of moving data from a register of class FROM to one of
623    TO, using MODE.  */
624
625 int
626 register_move_cost (enum machine_mode mode, reg_class_t from, reg_class_t to)
627 {
628   return targetm.register_move_cost (mode, from, to);
629 }
630
631 /* Compute cost of moving registers to/from memory.  */
632
633 int
634 memory_move_cost (enum machine_mode mode, reg_class_t rclass, bool in)
635 {
636   return targetm.memory_move_cost (mode, rclass, in);
637 }
638
639 /* Compute extra cost of moving registers to/from memory due to reloads.
640    Only needed if secondary reloads are required for memory moves.  */
641 int
642 memory_move_secondary_cost (enum machine_mode mode, reg_class_t rclass,
643                             bool in)
644 {
645   reg_class_t altclass;
646   int partial_cost = 0;
647   /* We need a memory reference to feed to SECONDARY... macros.  */
648   /* mem may be unused even if the SECONDARY_ macros are defined.  */
649   rtx mem ATTRIBUTE_UNUSED = top_of_stack[(int) mode];
650
651   altclass = secondary_reload_class (in ? 1 : 0, rclass, mode, mem);
652
653   if (altclass == NO_REGS)
654     return 0;
655
656   if (in)
657     partial_cost = register_move_cost (mode, altclass, rclass);
658   else
659     partial_cost = register_move_cost (mode, rclass, altclass);
660
661   if (rclass == altclass)
662     /* This isn't simply a copy-to-temporary situation.  Can't guess
663        what it is, so TARGET_MEMORY_MOVE_COST really ought not to be
664        calling here in that case.
665
666        I'm tempted to put in an assert here, but returning this will
667        probably only give poor estimates, which is what we would've
668        had before this code anyways.  */
669     return partial_cost;
670
671   /* Check if the secondary reload register will also need a
672      secondary reload.  */
673   return memory_move_secondary_cost (mode, altclass, in) + partial_cost;
674 }
675
676 /* Return a machine mode that is legitimate for hard reg REGNO and large
677    enough to save nregs.  If we can't find one, return VOIDmode.
678    If CALL_SAVED is true, only consider modes that are call saved.  */
679 enum machine_mode
680 choose_hard_reg_mode (unsigned int regno ATTRIBUTE_UNUSED,
681                       unsigned int nregs, bool call_saved)
682 {
683   unsigned int /* enum machine_mode */ m;
684   enum machine_mode found_mode = VOIDmode, mode;
685
686   /* We first look for the largest integer mode that can be validly
687      held in REGNO.  If none, we look for the largest floating-point mode.
688      If we still didn't find a valid mode, try CCmode.  */
689
690   for (mode = GET_CLASS_NARROWEST_MODE (MODE_INT);
691        mode != VOIDmode;
692        mode = GET_MODE_WIDER_MODE (mode))
693     if ((unsigned) hard_regno_nregs[regno][mode] == nregs
694         && HARD_REGNO_MODE_OK (regno, mode)
695         && (! call_saved || ! HARD_REGNO_CALL_PART_CLOBBERED (regno, mode)))
696       found_mode = mode;
697
698   if (found_mode != VOIDmode)
699     return found_mode;
700
701   for (mode = GET_CLASS_NARROWEST_MODE (MODE_FLOAT);
702        mode != VOIDmode;
703        mode = GET_MODE_WIDER_MODE (mode))
704     if ((unsigned) hard_regno_nregs[regno][mode] == nregs
705         && HARD_REGNO_MODE_OK (regno, mode)
706         && (! call_saved || ! HARD_REGNO_CALL_PART_CLOBBERED (regno, mode)))
707       found_mode = mode;
708
709   if (found_mode != VOIDmode)
710     return found_mode;
711
712   for (mode = GET_CLASS_NARROWEST_MODE (MODE_VECTOR_FLOAT);
713        mode != VOIDmode;
714        mode = GET_MODE_WIDER_MODE (mode))
715     if ((unsigned) hard_regno_nregs[regno][mode] == nregs
716         && HARD_REGNO_MODE_OK (regno, mode)
717         && (! call_saved || ! HARD_REGNO_CALL_PART_CLOBBERED (regno, mode)))
718       found_mode = mode;
719
720   if (found_mode != VOIDmode)
721     return found_mode;
722
723   for (mode = GET_CLASS_NARROWEST_MODE (MODE_VECTOR_INT);
724        mode != VOIDmode;
725        mode = GET_MODE_WIDER_MODE (mode))
726     if ((unsigned) hard_regno_nregs[regno][mode] == nregs
727         && HARD_REGNO_MODE_OK (regno, mode)
728         && (! call_saved || ! HARD_REGNO_CALL_PART_CLOBBERED (regno, mode)))
729       found_mode = mode;
730
731   if (found_mode != VOIDmode)
732     return found_mode;
733
734   /* Iterate over all of the CCmodes.  */
735   for (m = (unsigned int) CCmode; m < (unsigned int) NUM_MACHINE_MODES; ++m)
736     {
737       mode = (enum machine_mode) m;
738       if ((unsigned) hard_regno_nregs[regno][mode] == nregs
739           && HARD_REGNO_MODE_OK (regno, mode)
740           && (! call_saved || ! HARD_REGNO_CALL_PART_CLOBBERED (regno, mode)))
741         return mode;
742     }
743
744   /* We can't find a mode valid for this register.  */
745   return VOIDmode;
746 }
747
748 /* Specify the usage characteristics of the register named NAME.
749    It should be a fixed register if FIXED and a
750    call-used register if CALL_USED.  */
751 void
752 fix_register (const char *name, int fixed, int call_used)
753 {
754   int i;
755   int reg, nregs;
756
757   /* Decode the name and update the primary form of
758      the register info.  */
759
760   if ((reg = decode_reg_name_and_count (name, &nregs)) >= 0)
761     {
762       gcc_assert (nregs >= 1);
763       for (i = reg; i < reg + nregs; i++)
764         {
765           if ((i == STACK_POINTER_REGNUM
766 #ifdef HARD_FRAME_POINTER_REGNUM
767                || i == HARD_FRAME_POINTER_REGNUM
768 #else
769                || i == FRAME_POINTER_REGNUM
770 #endif
771                )
772               && (fixed == 0 || call_used == 0))
773             {
774               switch (fixed)
775                 {
776                 case 0:
777                   switch (call_used)
778                     {
779                     case 0:
780                       error ("can%'t use %qs as a call-saved register", name);
781                       break;
782
783                     case 1:
784                       error ("can%'t use %qs as a call-used register", name);
785                       break;
786
787                     default:
788                       gcc_unreachable ();
789                     }
790                   break;
791
792                 case 1:
793                   switch (call_used)
794                     {
795                     case 1:
796                       error ("can%'t use %qs as a fixed register", name);
797                       break;
798
799                     case 0:
800                     default:
801                       gcc_unreachable ();
802                     }
803                   break;
804
805                 default:
806                   gcc_unreachable ();
807                 }
808             }
809           else
810             {
811               fixed_regs[i] = fixed;
812               call_used_regs[i] = call_used;
813 #ifdef CALL_REALLY_USED_REGISTERS
814               if (fixed == 0)
815                 call_really_used_regs[i] = call_used;
816 #endif
817             }
818         }
819     }
820   else
821     {
822       warning (0, "unknown register name: %s", name);
823     }
824 }
825
826 /* Mark register number I as global.  */
827 void
828 globalize_reg (int i)
829 {
830 #ifdef STACK_REGS
831   if (IN_RANGE (i, FIRST_STACK_REG, LAST_STACK_REG))
832     {
833       error ("stack register used for global register variable");
834       return;
835     }
836 #endif
837
838   if (fixed_regs[i] == 0 && no_global_reg_vars)
839     error ("global register variable follows a function definition");
840
841   if (global_regs[i])
842     {
843       warning (0, "register used for two global register variables");
844       return;
845     }
846
847   if (call_used_regs[i] && ! fixed_regs[i])
848     warning (0, "call-clobbered register used for global register variable");
849
850   global_regs[i] = 1;
851
852   /* If we're globalizing the frame pointer, we need to set the
853      appropriate regs_invalidated_by_call bit, even if it's already
854      set in fixed_regs.  */
855   if (i != STACK_POINTER_REGNUM)
856     {
857       SET_HARD_REG_BIT (regs_invalidated_by_call, i);
858       SET_REGNO_REG_SET (regs_invalidated_by_call_regset, i);
859     }
860
861   /* If already fixed, nothing else to do.  */
862   if (fixed_regs[i])
863     return;
864
865   fixed_regs[i] = call_used_regs[i] = 1;
866 #ifdef CALL_REALLY_USED_REGISTERS
867   call_really_used_regs[i] = 1;
868 #endif
869
870   SET_HARD_REG_BIT (fixed_reg_set, i);
871   SET_HARD_REG_BIT (call_used_reg_set, i);
872   SET_HARD_REG_BIT (call_fixed_reg_set, i);
873
874   reinit_regs ();
875 }
876 \f
877
878 /* Structure used to record preferences of given pseudo.  */
879 struct reg_pref
880 {
881   /* (enum reg_class) prefclass is the preferred class.  May be
882      NO_REGS if no class is better than memory.  */
883   char prefclass;
884
885   /* altclass is a register class that we should use for allocating
886      pseudo if no register in the preferred class is available.
887      If no register in this class is available, memory is preferred.
888
889      It might appear to be more general to have a bitmask of classes here,
890      but since it is recommended that there be a class corresponding to the
891      union of most major pair of classes, that generality is not required.  */
892   char altclass;
893
894   /* allocnoclass is a register class that IRA uses for allocating
895      the pseudo.  */
896   char allocnoclass;
897 };
898
899 /* Record preferences of each pseudo.  This is available after RA is
900    run.  */
901 static struct reg_pref *reg_pref;
902
903 /* Current size of reg_info.  */
904 static int reg_info_size;
905
906 /* Return the reg_class in which pseudo reg number REGNO is best allocated.
907    This function is sometimes called before the info has been computed.
908    When that happens, just return GENERAL_REGS, which is innocuous.  */
909 enum reg_class
910 reg_preferred_class (int regno)
911 {
912   if (reg_pref == 0)
913     return GENERAL_REGS;
914
915   return (enum reg_class) reg_pref[regno].prefclass;
916 }
917
918 enum reg_class
919 reg_alternate_class (int regno)
920 {
921   if (reg_pref == 0)
922     return ALL_REGS;
923
924   return (enum reg_class) reg_pref[regno].altclass;
925 }
926
927 /* Return the reg_class which is used by IRA for its allocation.  */
928 enum reg_class
929 reg_allocno_class (int regno)
930 {
931   if (reg_pref == 0)
932     return NO_REGS;
933
934   return (enum reg_class) reg_pref[regno].allocnoclass;
935 }
936
937 \f
938
939 /* Allocate space for reg info.  */
940 static void
941 allocate_reg_info (void)
942 {
943   reg_info_size = max_reg_num ();
944   gcc_assert (! reg_pref && ! reg_renumber);
945   reg_renumber = XNEWVEC (short, reg_info_size);
946   reg_pref = XCNEWVEC (struct reg_pref, reg_info_size);
947   memset (reg_renumber, -1, reg_info_size * sizeof (short));
948 }
949
950
951 /* Resize reg info. The new elements will be uninitialized.  Return
952    TRUE if new elements (for new pseudos) were added.  */
953 bool
954 resize_reg_info (void)
955 {
956   int old;
957
958   if (reg_pref == NULL)
959     {
960       allocate_reg_info ();
961       return true;
962     }
963   if (reg_info_size == max_reg_num ())
964     return false;
965   old = reg_info_size;
966   reg_info_size = max_reg_num ();
967   gcc_assert (reg_pref && reg_renumber);
968   reg_renumber = XRESIZEVEC (short, reg_renumber, reg_info_size);
969   reg_pref = XRESIZEVEC (struct reg_pref, reg_pref, reg_info_size);
970   memset (reg_pref + old, -1,
971           (reg_info_size - old) * sizeof (struct reg_pref));
972   memset (reg_renumber + old, -1, (reg_info_size - old) * sizeof (short));
973   return true;
974 }
975
976
977 /* Free up the space allocated by allocate_reg_info.  */
978 void
979 free_reg_info (void)
980 {
981   if (reg_pref)
982     {
983       free (reg_pref);
984       reg_pref = NULL;
985     }
986
987   if (reg_renumber)
988     {
989       free (reg_renumber);
990       reg_renumber = NULL;
991     }
992 }
993
994 /* Initialize some global data for this pass.  */
995 static unsigned int
996 reginfo_init (void)
997 {
998   if (df)
999     df_compute_regs_ever_live (true);
1000
1001   /* This prevents dump_flow_info from losing if called
1002      before reginfo is run.  */
1003   reg_pref = NULL;
1004   /* No more global register variables may be declared.  */
1005   no_global_reg_vars = 1;
1006   return 1;
1007 }
1008
1009 struct rtl_opt_pass pass_reginfo_init =
1010 {
1011  {
1012   RTL_PASS,
1013   "reginfo",                            /* name */
1014   NULL,                                 /* gate */
1015   reginfo_init,                         /* execute */
1016   NULL,                                 /* sub */
1017   NULL,                                 /* next */
1018   0,                                    /* static_pass_number */
1019   TV_NONE,                              /* tv_id */
1020   0,                                    /* properties_required */
1021   0,                                    /* properties_provided */
1022   0,                                    /* properties_destroyed */
1023   0,                                    /* todo_flags_start */
1024   0                                     /* todo_flags_finish */
1025  }
1026 };
1027
1028 \f
1029
1030 /* Set up preferred, alternate, and cover classes for REGNO as
1031    PREFCLASS, ALTCLASS, and ALLOCNOCLASS.  */
1032 void
1033 setup_reg_classes (int regno,
1034                    enum reg_class prefclass, enum reg_class altclass,
1035                    enum reg_class allocnoclass)
1036 {
1037   if (reg_pref == NULL)
1038     return;
1039   gcc_assert (reg_info_size == max_reg_num ());
1040   reg_pref[regno].prefclass = prefclass;
1041   reg_pref[regno].altclass = altclass;
1042   reg_pref[regno].allocnoclass = allocnoclass;
1043 }
1044
1045 \f
1046 /* This is the `regscan' pass of the compiler, run just before cse and
1047    again just before loop.  It finds the first and last use of each
1048    pseudo-register.  */
1049
1050 static void reg_scan_mark_refs (rtx, rtx);
1051
1052 void
1053 reg_scan (rtx f, unsigned int nregs ATTRIBUTE_UNUSED)
1054 {
1055   rtx insn;
1056
1057   timevar_push (TV_REG_SCAN);
1058
1059   for (insn = f; insn; insn = NEXT_INSN (insn))
1060     if (INSN_P (insn))
1061       {
1062         reg_scan_mark_refs (PATTERN (insn), insn);
1063         if (REG_NOTES (insn))
1064           reg_scan_mark_refs (REG_NOTES (insn), insn);
1065       }
1066
1067   timevar_pop (TV_REG_SCAN);
1068 }
1069
1070
1071 /* X is the expression to scan.  INSN is the insn it appears in.
1072    NOTE_FLAG is nonzero if X is from INSN's notes rather than its body.
1073    We should only record information for REGs with numbers
1074    greater than or equal to MIN_REGNO.  */
1075 static void
1076 reg_scan_mark_refs (rtx x, rtx insn)
1077 {
1078   enum rtx_code code;
1079   rtx dest;
1080   rtx note;
1081
1082   if (!x)
1083     return;
1084   code = GET_CODE (x);
1085   switch (code)
1086     {
1087     case CONST:
1088     case CONST_INT:
1089     case CONST_DOUBLE:
1090     case CONST_FIXED:
1091     case CONST_VECTOR:
1092     case CC0:
1093     case PC:
1094     case SYMBOL_REF:
1095     case LABEL_REF:
1096     case ADDR_VEC:
1097     case ADDR_DIFF_VEC:
1098     case REG:
1099       return;
1100
1101     case EXPR_LIST:
1102       if (XEXP (x, 0))
1103         reg_scan_mark_refs (XEXP (x, 0), insn);
1104       if (XEXP (x, 1))
1105         reg_scan_mark_refs (XEXP (x, 1), insn);
1106       break;
1107
1108     case INSN_LIST:
1109       if (XEXP (x, 1))
1110         reg_scan_mark_refs (XEXP (x, 1), insn);
1111       break;
1112
1113     case CLOBBER:
1114       if (MEM_P (XEXP (x, 0)))
1115         reg_scan_mark_refs (XEXP (XEXP (x, 0), 0), insn);
1116       break;
1117
1118     case SET:
1119       /* Count a set of the destination if it is a register.  */
1120       for (dest = SET_DEST (x);
1121            GET_CODE (dest) == SUBREG || GET_CODE (dest) == STRICT_LOW_PART
1122            || GET_CODE (dest) == ZERO_EXTEND;
1123            dest = XEXP (dest, 0))
1124         ;
1125
1126       /* If this is setting a pseudo from another pseudo or the sum of a
1127          pseudo and a constant integer and the other pseudo is known to be
1128          a pointer, set the destination to be a pointer as well.
1129
1130          Likewise if it is setting the destination from an address or from a
1131          value equivalent to an address or to the sum of an address and
1132          something else.
1133
1134          But don't do any of this if the pseudo corresponds to a user
1135          variable since it should have already been set as a pointer based
1136          on the type.  */
1137
1138       if (REG_P (SET_DEST (x))
1139           && REGNO (SET_DEST (x)) >= FIRST_PSEUDO_REGISTER
1140           /* If the destination pseudo is set more than once, then other
1141              sets might not be to a pointer value (consider access to a
1142              union in two threads of control in the presence of global
1143              optimizations).  So only set REG_POINTER on the destination
1144              pseudo if this is the only set of that pseudo.  */
1145           && DF_REG_DEF_COUNT (REGNO (SET_DEST (x))) == 1
1146           && ! REG_USERVAR_P (SET_DEST (x))
1147           && ! REG_POINTER (SET_DEST (x))
1148           && ((REG_P (SET_SRC (x))
1149                && REG_POINTER (SET_SRC (x)))
1150               || ((GET_CODE (SET_SRC (x)) == PLUS
1151                    || GET_CODE (SET_SRC (x)) == LO_SUM)
1152                   && CONST_INT_P (XEXP (SET_SRC (x), 1))
1153                   && REG_P (XEXP (SET_SRC (x), 0))
1154                   && REG_POINTER (XEXP (SET_SRC (x), 0)))
1155               || GET_CODE (SET_SRC (x)) == CONST
1156               || GET_CODE (SET_SRC (x)) == SYMBOL_REF
1157               || GET_CODE (SET_SRC (x)) == LABEL_REF
1158               || (GET_CODE (SET_SRC (x)) == HIGH
1159                   && (GET_CODE (XEXP (SET_SRC (x), 0)) == CONST
1160                       || GET_CODE (XEXP (SET_SRC (x), 0)) == SYMBOL_REF
1161                       || GET_CODE (XEXP (SET_SRC (x), 0)) == LABEL_REF))
1162               || ((GET_CODE (SET_SRC (x)) == PLUS
1163                    || GET_CODE (SET_SRC (x)) == LO_SUM)
1164                   && (GET_CODE (XEXP (SET_SRC (x), 1)) == CONST
1165                       || GET_CODE (XEXP (SET_SRC (x), 1)) == SYMBOL_REF
1166                       || GET_CODE (XEXP (SET_SRC (x), 1)) == LABEL_REF))
1167               || ((note = find_reg_note (insn, REG_EQUAL, 0)) != 0
1168                   && (GET_CODE (XEXP (note, 0)) == CONST
1169                       || GET_CODE (XEXP (note, 0)) == SYMBOL_REF
1170                       || GET_CODE (XEXP (note, 0)) == LABEL_REF))))
1171         REG_POINTER (SET_DEST (x)) = 1;
1172
1173       /* If this is setting a register from a register or from a simple
1174          conversion of a register, propagate REG_EXPR.  */
1175       if (REG_P (dest) && !REG_ATTRS (dest))
1176         {
1177           rtx src = SET_SRC (x);
1178
1179           while (GET_CODE (src) == SIGN_EXTEND
1180                  || GET_CODE (src) == ZERO_EXTEND
1181                  || GET_CODE (src) == TRUNCATE
1182                  || (GET_CODE (src) == SUBREG && subreg_lowpart_p (src)))
1183             src = XEXP (src, 0);
1184
1185           set_reg_attrs_from_value (dest, src);
1186         }
1187
1188       /* ... fall through ...  */
1189
1190     default:
1191       {
1192         const char *fmt = GET_RTX_FORMAT (code);
1193         int i;
1194         for (i = GET_RTX_LENGTH (code) - 1; i >= 0; i--)
1195           {
1196             if (fmt[i] == 'e')
1197               reg_scan_mark_refs (XEXP (x, i), insn);
1198             else if (fmt[i] == 'E' && XVEC (x, i) != 0)
1199               {
1200                 int j;
1201                 for (j = XVECLEN (x, i) - 1; j >= 0; j--)
1202                   reg_scan_mark_refs (XVECEXP (x, i, j), insn);
1203               }
1204           }
1205       }
1206     }
1207 }
1208 \f
1209
1210 /* Return nonzero if C1 is a subset of C2, i.e., if every register in C1
1211    is also in C2.  */
1212 int
1213 reg_class_subset_p (reg_class_t c1, reg_class_t c2)
1214 {
1215   return (c1 == c2
1216           || c2 == ALL_REGS
1217           || hard_reg_set_subset_p (reg_class_contents[(int) c1],
1218                                    reg_class_contents[(int) c2]));
1219 }
1220
1221 /* Return nonzero if there is a register that is in both C1 and C2.  */
1222 int
1223 reg_classes_intersect_p (reg_class_t c1, reg_class_t c2)
1224 {
1225   return (c1 == c2
1226           || c1 == ALL_REGS
1227           || c2 == ALL_REGS
1228           || hard_reg_set_intersect_p (reg_class_contents[(int) c1],
1229                                       reg_class_contents[(int) c2]));
1230 }
1231
1232 \f
1233
1234 /* Passes for keeping and updating info about modes of registers
1235    inside subregisters.  */
1236
1237 #ifdef CANNOT_CHANGE_MODE_CLASS
1238
1239 static bitmap invalid_mode_changes;
1240
1241 static void
1242 record_subregs_of_mode (rtx subreg, bitmap subregs_of_mode)
1243 {
1244   enum machine_mode mode;
1245   unsigned int regno;
1246
1247   if (!REG_P (SUBREG_REG (subreg)))
1248     return;
1249
1250   regno = REGNO (SUBREG_REG (subreg));
1251   mode = GET_MODE (subreg);
1252
1253   if (regno < FIRST_PSEUDO_REGISTER)
1254     return;
1255
1256   if (bitmap_set_bit (subregs_of_mode,
1257                       regno * NUM_MACHINE_MODES + (unsigned int) mode))
1258     {
1259       unsigned int rclass;
1260       for (rclass = 0; rclass < N_REG_CLASSES; rclass++)
1261         if (!bitmap_bit_p (invalid_mode_changes,
1262                            regno * N_REG_CLASSES + rclass)
1263             && CANNOT_CHANGE_MODE_CLASS (PSEUDO_REGNO_MODE (regno),
1264                                          mode, (enum reg_class) rclass))
1265           bitmap_set_bit (invalid_mode_changes,
1266                           regno * N_REG_CLASSES + rclass);
1267     }
1268 }
1269
1270 /* Call record_subregs_of_mode for all the subregs in X.  */
1271 static void
1272 find_subregs_of_mode (rtx x, bitmap subregs_of_mode)
1273 {
1274   enum rtx_code code = GET_CODE (x);
1275   const char * const fmt = GET_RTX_FORMAT (code);
1276   int i;
1277
1278   if (code == SUBREG)
1279     record_subregs_of_mode (x, subregs_of_mode);
1280
1281   /* Time for some deep diving.  */
1282   for (i = GET_RTX_LENGTH (code) - 1; i >= 0; i--)
1283     {
1284       if (fmt[i] == 'e')
1285         find_subregs_of_mode (XEXP (x, i), subregs_of_mode);
1286       else if (fmt[i] == 'E')
1287         {
1288           int j;
1289           for (j = XVECLEN (x, i) - 1; j >= 0; j--)
1290             find_subregs_of_mode (XVECEXP (x, i, j), subregs_of_mode);
1291         }
1292     }
1293 }
1294
1295 void
1296 init_subregs_of_mode (void)
1297 {
1298   basic_block bb;
1299   rtx insn;
1300   bitmap_obstack srom_obstack;
1301   bitmap subregs_of_mode;
1302
1303   gcc_assert (invalid_mode_changes == NULL);
1304   invalid_mode_changes = BITMAP_ALLOC (NULL);
1305   bitmap_obstack_initialize (&srom_obstack);
1306   subregs_of_mode = BITMAP_ALLOC (&srom_obstack);
1307
1308   FOR_EACH_BB (bb)
1309     FOR_BB_INSNS (bb, insn)
1310       if (NONDEBUG_INSN_P (insn))
1311         find_subregs_of_mode (PATTERN (insn), subregs_of_mode);
1312
1313   BITMAP_FREE (subregs_of_mode);
1314   bitmap_obstack_release (&srom_obstack);
1315 }
1316
1317 /* Return 1 if REGNO has had an invalid mode change in CLASS from FROM
1318    mode.  */
1319 bool
1320 invalid_mode_change_p (unsigned int regno,
1321                        enum reg_class rclass)
1322 {
1323   return bitmap_bit_p (invalid_mode_changes,
1324                        regno * N_REG_CLASSES + (unsigned) rclass);
1325 }
1326
1327 void
1328 finish_subregs_of_mode (void)
1329 {
1330   BITMAP_FREE (invalid_mode_changes);
1331 }
1332 #else
1333 void
1334 init_subregs_of_mode (void)
1335 {
1336 }
1337 void
1338 finish_subregs_of_mode (void)
1339 {
1340 }
1341
1342 #endif /* CANNOT_CHANGE_MODE_CLASS */