OSDN Git Service

2011-09-02 Robert Dewar <dewar@adacore.com>
[pf3gnuchains/gcc-fork.git] / gcc / final.c
1 /* Convert RTL to assembler code and output it, for GNU compiler.
2    Copyright (C) 1987, 1988, 1989, 1992, 1993, 1994, 1995, 1996, 1997,
3    1998, 1999, 2000, 2001, 2002, 2003, 2004, 2005, 2006, 2007, 2008, 2009,
4    2010, 2011
5    Free Software Foundation, Inc.
6
7 This file is part of GCC.
8
9 GCC is free software; you can redistribute it and/or modify it under
10 the terms of the GNU General Public License as published by the Free
11 Software Foundation; either version 3, or (at your option) any later
12 version.
13
14 GCC is distributed in the hope that it will be useful, but WITHOUT ANY
15 WARRANTY; without even the implied warranty of MERCHANTABILITY or
16 FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License
17 for more details.
18
19 You should have received a copy of the GNU General Public License
20 along with GCC; see the file COPYING3.  If not see
21 <http://www.gnu.org/licenses/>.  */
22
23 /* This is the final pass of the compiler.
24    It looks at the rtl code for a function and outputs assembler code.
25
26    Call `final_start_function' to output the assembler code for function entry,
27    `final' to output assembler code for some RTL code,
28    `final_end_function' to output assembler code for function exit.
29    If a function is compiled in several pieces, each piece is
30    output separately with `final'.
31
32    Some optimizations are also done at this level.
33    Move instructions that were made unnecessary by good register allocation
34    are detected and omitted from the output.  (Though most of these
35    are removed by the last jump pass.)
36
37    Instructions to set the condition codes are omitted when it can be
38    seen that the condition codes already had the desired values.
39
40    In some cases it is sufficient if the inherited condition codes
41    have related values, but this may require the following insn
42    (the one that tests the condition codes) to be modified.
43
44    The code for the function prologue and epilogue are generated
45    directly in assembler by the target functions function_prologue and
46    function_epilogue.  Those instructions never exist as rtl.  */
47
48 #include "config.h"
49 #include "system.h"
50 #include "coretypes.h"
51 #include "tm.h"
52
53 #include "tree.h"
54 #include "rtl.h"
55 #include "tm_p.h"
56 #include "regs.h"
57 #include "insn-config.h"
58 #include "insn-attr.h"
59 #include "recog.h"
60 #include "conditions.h"
61 #include "flags.h"
62 #include "hard-reg-set.h"
63 #include "output.h"
64 #include "except.h"
65 #include "function.h"
66 #include "rtl-error.h"
67 #include "toplev.h" /* exact_log2, floor_log2 */
68 #include "reload.h"
69 #include "intl.h"
70 #include "basic-block.h"
71 #include "target.h"
72 #include "targhooks.h"
73 #include "debug.h"
74 #include "expr.h"
75 #include "cfglayout.h"
76 #include "tree-pass.h"
77 #include "tree-flow.h"
78 #include "timevar.h"
79 #include "cgraph.h"
80 #include "coverage.h"
81 #include "df.h"
82 #include "vecprim.h"
83 #include "ggc.h"
84 #include "cfgloop.h"
85 #include "params.h"
86 #include "tree-pretty-print.h"
87
88 #ifdef XCOFF_DEBUGGING_INFO
89 #include "xcoffout.h"           /* Needed for external data
90                                    declarations for e.g. AIX 4.x.  */
91 #endif
92
93 #include "dwarf2out.h"
94
95 #ifdef DBX_DEBUGGING_INFO
96 #include "dbxout.h"
97 #endif
98
99 #ifdef SDB_DEBUGGING_INFO
100 #include "sdbout.h"
101 #endif
102
103 /* Most ports that aren't using cc0 don't need to define CC_STATUS_INIT.
104    So define a null default for it to save conditionalization later.  */
105 #ifndef CC_STATUS_INIT
106 #define CC_STATUS_INIT
107 #endif
108
109 /* Is the given character a logical line separator for the assembler?  */
110 #ifndef IS_ASM_LOGICAL_LINE_SEPARATOR
111 #define IS_ASM_LOGICAL_LINE_SEPARATOR(C, STR) ((C) == ';')
112 #endif
113
114 #ifndef JUMP_TABLES_IN_TEXT_SECTION
115 #define JUMP_TABLES_IN_TEXT_SECTION 0
116 #endif
117
118 /* Bitflags used by final_scan_insn.  */
119 #define SEEN_BB         1
120 #define SEEN_NOTE       2
121 #define SEEN_EMITTED    4
122
123 /* Last insn processed by final_scan_insn.  */
124 static rtx debug_insn;
125 rtx current_output_insn;
126
127 /* Line number of last NOTE.  */
128 static int last_linenum;
129
130 /* Last discriminator written to assembly.  */
131 static int last_discriminator;
132
133 /* Discriminator of current block.  */
134 static int discriminator;
135
136 /* Highest line number in current block.  */
137 static int high_block_linenum;
138
139 /* Likewise for function.  */
140 static int high_function_linenum;
141
142 /* Filename of last NOTE.  */
143 static const char *last_filename;
144
145 /* Override filename and line number.  */
146 static const char *override_filename;
147 static int override_linenum;
148
149 /* Whether to force emission of a line note before the next insn.  */
150 static bool force_source_line = false;
151
152 extern const int length_unit_log; /* This is defined in insn-attrtab.c.  */
153
154 /* Nonzero while outputting an `asm' with operands.
155    This means that inconsistencies are the user's fault, so don't die.
156    The precise value is the insn being output, to pass to error_for_asm.  */
157 rtx this_is_asm_operands;
158
159 /* Number of operands of this insn, for an `asm' with operands.  */
160 static unsigned int insn_noperands;
161
162 /* Compare optimization flag.  */
163
164 static rtx last_ignored_compare = 0;
165
166 /* Assign a unique number to each insn that is output.
167    This can be used to generate unique local labels.  */
168
169 static int insn_counter = 0;
170
171 #ifdef HAVE_cc0
172 /* This variable contains machine-dependent flags (defined in tm.h)
173    set and examined by output routines
174    that describe how to interpret the condition codes properly.  */
175
176 CC_STATUS cc_status;
177
178 /* During output of an insn, this contains a copy of cc_status
179    from before the insn.  */
180
181 CC_STATUS cc_prev_status;
182 #endif
183
184 /* Number of unmatched NOTE_INSN_BLOCK_BEG notes we have seen.  */
185
186 static int block_depth;
187
188 /* Nonzero if have enabled APP processing of our assembler output.  */
189
190 static int app_on;
191
192 /* If we are outputting an insn sequence, this contains the sequence rtx.
193    Zero otherwise.  */
194
195 rtx final_sequence;
196
197 #ifdef ASSEMBLER_DIALECT
198
199 /* Number of the assembler dialect to use, starting at 0.  */
200 static int dialect_number;
201 #endif
202
203 /* Nonnull if the insn currently being emitted was a COND_EXEC pattern.  */
204 rtx current_insn_predicate;
205
206 /* True if printing into -fdump-final-insns= dump.  */   
207 bool final_insns_dump_p;
208
209 #ifdef HAVE_ATTR_length
210 static int asm_insn_count (rtx);
211 #endif
212 static void profile_function (FILE *);
213 static void profile_after_prologue (FILE *);
214 static bool notice_source_line (rtx, bool *);
215 static rtx walk_alter_subreg (rtx *, bool *);
216 static void output_asm_name (void);
217 static void output_alternate_entry_point (FILE *, rtx);
218 static tree get_mem_expr_from_op (rtx, int *);
219 static void output_asm_operand_names (rtx *, int *, int);
220 #ifdef LEAF_REGISTERS
221 static void leaf_renumber_regs (rtx);
222 #endif
223 #ifdef HAVE_cc0
224 static int alter_cond (rtx);
225 #endif
226 #ifndef ADDR_VEC_ALIGN
227 static int final_addr_vec_align (rtx);
228 #endif
229 #ifdef HAVE_ATTR_length
230 static int align_fuzz (rtx, rtx, int, unsigned);
231 #endif
232 \f
233 /* Initialize data in final at the beginning of a compilation.  */
234
235 void
236 init_final (const char *filename ATTRIBUTE_UNUSED)
237 {
238   app_on = 0;
239   final_sequence = 0;
240
241 #ifdef ASSEMBLER_DIALECT
242   dialect_number = ASSEMBLER_DIALECT;
243 #endif
244 }
245
246 /* Default target function prologue and epilogue assembler output.
247
248    If not overridden for epilogue code, then the function body itself
249    contains return instructions wherever needed.  */
250 void
251 default_function_pro_epilogue (FILE *file ATTRIBUTE_UNUSED,
252                                HOST_WIDE_INT size ATTRIBUTE_UNUSED)
253 {
254 }
255
256 void
257 default_function_switched_text_sections (FILE *file ATTRIBUTE_UNUSED,
258                                          tree decl ATTRIBUTE_UNUSED,
259                                          bool new_is_cold ATTRIBUTE_UNUSED)
260 {
261 }
262
263 /* Default target hook that outputs nothing to a stream.  */
264 void
265 no_asm_to_stream (FILE *file ATTRIBUTE_UNUSED)
266 {
267 }
268
269 /* Enable APP processing of subsequent output.
270    Used before the output from an `asm' statement.  */
271
272 void
273 app_enable (void)
274 {
275   if (! app_on)
276     {
277       fputs (ASM_APP_ON, asm_out_file);
278       app_on = 1;
279     }
280 }
281
282 /* Disable APP processing of subsequent output.
283    Called from varasm.c before most kinds of output.  */
284
285 void
286 app_disable (void)
287 {
288   if (app_on)
289     {
290       fputs (ASM_APP_OFF, asm_out_file);
291       app_on = 0;
292     }
293 }
294 \f
295 /* Return the number of slots filled in the current
296    delayed branch sequence (we don't count the insn needing the
297    delay slot).   Zero if not in a delayed branch sequence.  */
298
299 #ifdef DELAY_SLOTS
300 int
301 dbr_sequence_length (void)
302 {
303   if (final_sequence != 0)
304     return XVECLEN (final_sequence, 0) - 1;
305   else
306     return 0;
307 }
308 #endif
309 \f
310 /* The next two pages contain routines used to compute the length of an insn
311    and to shorten branches.  */
312
313 /* Arrays for insn lengths, and addresses.  The latter is referenced by
314    `insn_current_length'.  */
315
316 static int *insn_lengths;
317
318 VEC(int,heap) *insn_addresses_;
319
320 /* Max uid for which the above arrays are valid.  */
321 static int insn_lengths_max_uid;
322
323 /* Address of insn being processed.  Used by `insn_current_length'.  */
324 int insn_current_address;
325
326 /* Address of insn being processed in previous iteration.  */
327 int insn_last_address;
328
329 /* known invariant alignment of insn being processed.  */
330 int insn_current_align;
331
332 /* After shorten_branches, for any insn, uid_align[INSN_UID (insn)]
333    gives the next following alignment insn that increases the known
334    alignment, or NULL_RTX if there is no such insn.
335    For any alignment obtained this way, we can again index uid_align with
336    its uid to obtain the next following align that in turn increases the
337    alignment, till we reach NULL_RTX; the sequence obtained this way
338    for each insn we'll call the alignment chain of this insn in the following
339    comments.  */
340
341 struct label_alignment
342 {
343   short alignment;
344   short max_skip;
345 };
346
347 static rtx *uid_align;
348 static int *uid_shuid;
349 static struct label_alignment *label_align;
350
351 /* Indicate that branch shortening hasn't yet been done.  */
352
353 void
354 init_insn_lengths (void)
355 {
356   if (uid_shuid)
357     {
358       free (uid_shuid);
359       uid_shuid = 0;
360     }
361   if (insn_lengths)
362     {
363       free (insn_lengths);
364       insn_lengths = 0;
365       insn_lengths_max_uid = 0;
366     }
367 #ifdef HAVE_ATTR_length
368   INSN_ADDRESSES_FREE ();
369 #endif
370   if (uid_align)
371     {
372       free (uid_align);
373       uid_align = 0;
374     }
375 }
376
377 /* Obtain the current length of an insn.  If branch shortening has been done,
378    get its actual length.  Otherwise, use FALLBACK_FN to calculate the
379    length.  */
380 static inline int
381 get_attr_length_1 (rtx insn ATTRIBUTE_UNUSED,
382                    int (*fallback_fn) (rtx) ATTRIBUTE_UNUSED)
383 {
384 #ifdef HAVE_ATTR_length
385   rtx body;
386   int i;
387   int length = 0;
388
389   if (insn_lengths_max_uid > INSN_UID (insn))
390     return insn_lengths[INSN_UID (insn)];
391   else
392     switch (GET_CODE (insn))
393       {
394       case NOTE:
395       case BARRIER:
396       case CODE_LABEL:
397       case DEBUG_INSN:
398         return 0;
399
400       case CALL_INSN:
401         length = fallback_fn (insn);
402         break;
403
404       case JUMP_INSN:
405         body = PATTERN (insn);
406         if (GET_CODE (body) == ADDR_VEC || GET_CODE (body) == ADDR_DIFF_VEC)
407           {
408             /* Alignment is machine-dependent and should be handled by
409                ADDR_VEC_ALIGN.  */
410           }
411         else
412           length = fallback_fn (insn);
413         break;
414
415       case INSN:
416         body = PATTERN (insn);
417         if (GET_CODE (body) == USE || GET_CODE (body) == CLOBBER)
418           return 0;
419
420         else if (GET_CODE (body) == ASM_INPUT || asm_noperands (body) >= 0)
421           length = asm_insn_count (body) * fallback_fn (insn);
422         else if (GET_CODE (body) == SEQUENCE)
423           for (i = 0; i < XVECLEN (body, 0); i++)
424             length += get_attr_length_1 (XVECEXP (body, 0, i), fallback_fn);
425         else
426           length = fallback_fn (insn);
427         break;
428
429       default:
430         break;
431       }
432
433 #ifdef ADJUST_INSN_LENGTH
434   ADJUST_INSN_LENGTH (insn, length);
435 #endif
436   return length;
437 #else /* not HAVE_ATTR_length */
438   return 0;
439 #define insn_default_length 0
440 #define insn_min_length 0
441 #endif /* not HAVE_ATTR_length */
442 }
443
444 /* Obtain the current length of an insn.  If branch shortening has been done,
445    get its actual length.  Otherwise, get its maximum length.  */
446 int
447 get_attr_length (rtx insn)
448 {
449   return get_attr_length_1 (insn, insn_default_length);
450 }
451
452 /* Obtain the current length of an insn.  If branch shortening has been done,
453    get its actual length.  Otherwise, get its minimum length.  */
454 int
455 get_attr_min_length (rtx insn)
456 {
457   return get_attr_length_1 (insn, insn_min_length);
458 }
459 \f
460 /* Code to handle alignment inside shorten_branches.  */
461
462 /* Here is an explanation how the algorithm in align_fuzz can give
463    proper results:
464
465    Call a sequence of instructions beginning with alignment point X
466    and continuing until the next alignment point `block X'.  When `X'
467    is used in an expression, it means the alignment value of the
468    alignment point.
469
470    Call the distance between the start of the first insn of block X, and
471    the end of the last insn of block X `IX', for the `inner size of X'.
472    This is clearly the sum of the instruction lengths.
473
474    Likewise with the next alignment-delimited block following X, which we
475    shall call block Y.
476
477    Call the distance between the start of the first insn of block X, and
478    the start of the first insn of block Y `OX', for the `outer size of X'.
479
480    The estimated padding is then OX - IX.
481
482    OX can be safely estimated as
483
484            if (X >= Y)
485                    OX = round_up(IX, Y)
486            else
487                    OX = round_up(IX, X) + Y - X
488
489    Clearly est(IX) >= real(IX), because that only depends on the
490    instruction lengths, and those being overestimated is a given.
491
492    Clearly round_up(foo, Z) >= round_up(bar, Z) if foo >= bar, so
493    we needn't worry about that when thinking about OX.
494
495    When X >= Y, the alignment provided by Y adds no uncertainty factor
496    for branch ranges starting before X, so we can just round what we have.
497    But when X < Y, we don't know anything about the, so to speak,
498    `middle bits', so we have to assume the worst when aligning up from an
499    address mod X to one mod Y, which is Y - X.  */
500
501 #ifndef LABEL_ALIGN
502 #define LABEL_ALIGN(LABEL) align_labels_log
503 #endif
504
505 #ifndef LOOP_ALIGN
506 #define LOOP_ALIGN(LABEL) align_loops_log
507 #endif
508
509 #ifndef LABEL_ALIGN_AFTER_BARRIER
510 #define LABEL_ALIGN_AFTER_BARRIER(LABEL) 0
511 #endif
512
513 #ifndef JUMP_ALIGN
514 #define JUMP_ALIGN(LABEL) align_jumps_log
515 #endif
516
517 int
518 default_label_align_after_barrier_max_skip (rtx insn ATTRIBUTE_UNUSED)
519 {
520   return 0;
521 }
522
523 int
524 default_loop_align_max_skip (rtx insn ATTRIBUTE_UNUSED)
525 {
526   return align_loops_max_skip;
527 }
528
529 int
530 default_label_align_max_skip (rtx insn ATTRIBUTE_UNUSED)
531 {
532   return align_labels_max_skip;
533 }
534
535 int
536 default_jump_align_max_skip (rtx insn ATTRIBUTE_UNUSED)
537 {
538   return align_jumps_max_skip;
539 }
540
541 #ifndef ADDR_VEC_ALIGN
542 static int
543 final_addr_vec_align (rtx addr_vec)
544 {
545   int align = GET_MODE_SIZE (GET_MODE (PATTERN (addr_vec)));
546
547   if (align > BIGGEST_ALIGNMENT / BITS_PER_UNIT)
548     align = BIGGEST_ALIGNMENT / BITS_PER_UNIT;
549   return exact_log2 (align);
550
551 }
552
553 #define ADDR_VEC_ALIGN(ADDR_VEC) final_addr_vec_align (ADDR_VEC)
554 #endif
555
556 #ifndef INSN_LENGTH_ALIGNMENT
557 #define INSN_LENGTH_ALIGNMENT(INSN) length_unit_log
558 #endif
559
560 #define INSN_SHUID(INSN) (uid_shuid[INSN_UID (INSN)])
561
562 static int min_labelno, max_labelno;
563
564 #define LABEL_TO_ALIGNMENT(LABEL) \
565   (label_align[CODE_LABEL_NUMBER (LABEL) - min_labelno].alignment)
566
567 #define LABEL_TO_MAX_SKIP(LABEL) \
568   (label_align[CODE_LABEL_NUMBER (LABEL) - min_labelno].max_skip)
569
570 /* For the benefit of port specific code do this also as a function.  */
571
572 int
573 label_to_alignment (rtx label)
574 {
575   if (CODE_LABEL_NUMBER (label) <= max_labelno)
576     return LABEL_TO_ALIGNMENT (label);
577   return 0;
578 }
579
580 int
581 label_to_max_skip (rtx label)
582 {
583   if (CODE_LABEL_NUMBER (label) <= max_labelno)
584     return LABEL_TO_MAX_SKIP (label);
585   return 0;
586 }
587
588 #ifdef HAVE_ATTR_length
589 /* The differences in addresses
590    between a branch and its target might grow or shrink depending on
591    the alignment the start insn of the range (the branch for a forward
592    branch or the label for a backward branch) starts out on; if these
593    differences are used naively, they can even oscillate infinitely.
594    We therefore want to compute a 'worst case' address difference that
595    is independent of the alignment the start insn of the range end
596    up on, and that is at least as large as the actual difference.
597    The function align_fuzz calculates the amount we have to add to the
598    naively computed difference, by traversing the part of the alignment
599    chain of the start insn of the range that is in front of the end insn
600    of the range, and considering for each alignment the maximum amount
601    that it might contribute to a size increase.
602
603    For casesi tables, we also want to know worst case minimum amounts of
604    address difference, in case a machine description wants to introduce
605    some common offset that is added to all offsets in a table.
606    For this purpose, align_fuzz with a growth argument of 0 computes the
607    appropriate adjustment.  */
608
609 /* Compute the maximum delta by which the difference of the addresses of
610    START and END might grow / shrink due to a different address for start
611    which changes the size of alignment insns between START and END.
612    KNOWN_ALIGN_LOG is the alignment known for START.
613    GROWTH should be ~0 if the objective is to compute potential code size
614    increase, and 0 if the objective is to compute potential shrink.
615    The return value is undefined for any other value of GROWTH.  */
616
617 static int
618 align_fuzz (rtx start, rtx end, int known_align_log, unsigned int growth)
619 {
620   int uid = INSN_UID (start);
621   rtx align_label;
622   int known_align = 1 << known_align_log;
623   int end_shuid = INSN_SHUID (end);
624   int fuzz = 0;
625
626   for (align_label = uid_align[uid]; align_label; align_label = uid_align[uid])
627     {
628       int align_addr, new_align;
629
630       uid = INSN_UID (align_label);
631       align_addr = INSN_ADDRESSES (uid) - insn_lengths[uid];
632       if (uid_shuid[uid] > end_shuid)
633         break;
634       known_align_log = LABEL_TO_ALIGNMENT (align_label);
635       new_align = 1 << known_align_log;
636       if (new_align < known_align)
637         continue;
638       fuzz += (-align_addr ^ growth) & (new_align - known_align);
639       known_align = new_align;
640     }
641   return fuzz;
642 }
643
644 /* Compute a worst-case reference address of a branch so that it
645    can be safely used in the presence of aligned labels.  Since the
646    size of the branch itself is unknown, the size of the branch is
647    not included in the range.  I.e. for a forward branch, the reference
648    address is the end address of the branch as known from the previous
649    branch shortening pass, minus a value to account for possible size
650    increase due to alignment.  For a backward branch, it is the start
651    address of the branch as known from the current pass, plus a value
652    to account for possible size increase due to alignment.
653    NB.: Therefore, the maximum offset allowed for backward branches needs
654    to exclude the branch size.  */
655
656 int
657 insn_current_reference_address (rtx branch)
658 {
659   rtx dest, seq;
660   int seq_uid;
661
662   if (! INSN_ADDRESSES_SET_P ())
663     return 0;
664
665   seq = NEXT_INSN (PREV_INSN (branch));
666   seq_uid = INSN_UID (seq);
667   if (!JUMP_P (branch))
668     /* This can happen for example on the PA; the objective is to know the
669        offset to address something in front of the start of the function.
670        Thus, we can treat it like a backward branch.
671        We assume here that FUNCTION_BOUNDARY / BITS_PER_UNIT is larger than
672        any alignment we'd encounter, so we skip the call to align_fuzz.  */
673     return insn_current_address;
674   dest = JUMP_LABEL (branch);
675
676   /* BRANCH has no proper alignment chain set, so use SEQ.
677      BRANCH also has no INSN_SHUID.  */
678   if (INSN_SHUID (seq) < INSN_SHUID (dest))
679     {
680       /* Forward branch.  */
681       return (insn_last_address + insn_lengths[seq_uid]
682               - align_fuzz (seq, dest, length_unit_log, ~0));
683     }
684   else
685     {
686       /* Backward branch.  */
687       return (insn_current_address
688               + align_fuzz (dest, seq, length_unit_log, ~0));
689     }
690 }
691 #endif /* HAVE_ATTR_length */
692 \f
693 /* Compute branch alignments based on frequency information in the
694    CFG.  */
695
696 unsigned int
697 compute_alignments (void)
698 {
699   int log, max_skip, max_log;
700   basic_block bb;
701   int freq_max = 0;
702   int freq_threshold = 0;
703
704   if (label_align)
705     {
706       free (label_align);
707       label_align = 0;
708     }
709
710   max_labelno = max_label_num ();
711   min_labelno = get_first_label_num ();
712   label_align = XCNEWVEC (struct label_alignment, max_labelno - min_labelno + 1);
713
714   /* If not optimizing or optimizing for size, don't assign any alignments.  */
715   if (! optimize || optimize_function_for_size_p (cfun))
716     return 0;
717
718   if (dump_file)
719     {
720       dump_flow_info (dump_file, TDF_DETAILS);
721       flow_loops_dump (dump_file, NULL, 1);
722     }
723   loop_optimizer_init (AVOID_CFG_MODIFICATIONS);
724   FOR_EACH_BB (bb)
725     if (bb->frequency > freq_max)
726       freq_max = bb->frequency;
727   freq_threshold = freq_max / PARAM_VALUE (PARAM_ALIGN_THRESHOLD);
728
729   if (dump_file)
730     fprintf(dump_file, "freq_max: %i\n",freq_max);
731   FOR_EACH_BB (bb)
732     {
733       rtx label = BB_HEAD (bb);
734       int fallthru_frequency = 0, branch_frequency = 0, has_fallthru = 0;
735       edge e;
736       edge_iterator ei;
737
738       if (!LABEL_P (label)
739           || optimize_bb_for_size_p (bb))
740         {
741           if (dump_file)
742             fprintf(dump_file, "BB %4i freq %4i loop %2i loop_depth %2i skipped.\n",
743                     bb->index, bb->frequency, bb->loop_father->num, bb->loop_depth);
744           continue;
745         }
746       max_log = LABEL_ALIGN (label);
747       max_skip = targetm.asm_out.label_align_max_skip (label);
748
749       FOR_EACH_EDGE (e, ei, bb->preds)
750         {
751           if (e->flags & EDGE_FALLTHRU)
752             has_fallthru = 1, fallthru_frequency += EDGE_FREQUENCY (e);
753           else
754             branch_frequency += EDGE_FREQUENCY (e);
755         }
756       if (dump_file)
757         {
758           fprintf(dump_file, "BB %4i freq %4i loop %2i loop_depth %2i fall %4i branch %4i",
759                   bb->index, bb->frequency, bb->loop_father->num,
760                   bb->loop_depth,
761                   fallthru_frequency, branch_frequency);
762           if (!bb->loop_father->inner && bb->loop_father->num)
763             fprintf (dump_file, " inner_loop");
764           if (bb->loop_father->header == bb)
765             fprintf (dump_file, " loop_header");
766           fprintf (dump_file, "\n");
767         }
768
769       /* There are two purposes to align block with no fallthru incoming edge:
770          1) to avoid fetch stalls when branch destination is near cache boundary
771          2) to improve cache efficiency in case the previous block is not executed
772             (so it does not need to be in the cache).
773
774          We to catch first case, we align frequently executed blocks.
775          To catch the second, we align blocks that are executed more frequently
776          than the predecessor and the predecessor is likely to not be executed
777          when function is called.  */
778
779       if (!has_fallthru
780           && (branch_frequency > freq_threshold
781               || (bb->frequency > bb->prev_bb->frequency * 10
782                   && (bb->prev_bb->frequency
783                       <= ENTRY_BLOCK_PTR->frequency / 2))))
784         {
785           log = JUMP_ALIGN (label);
786           if (dump_file)
787             fprintf(dump_file, "  jump alignment added.\n");
788           if (max_log < log)
789             {
790               max_log = log;
791               max_skip = targetm.asm_out.jump_align_max_skip (label);
792             }
793         }
794       /* In case block is frequent and reached mostly by non-fallthru edge,
795          align it.  It is most likely a first block of loop.  */
796       if (has_fallthru
797           && optimize_bb_for_speed_p (bb)
798           && branch_frequency + fallthru_frequency > freq_threshold
799           && (branch_frequency
800               > fallthru_frequency * PARAM_VALUE (PARAM_ALIGN_LOOP_ITERATIONS)))
801         {
802           log = LOOP_ALIGN (label);
803           if (dump_file)
804             fprintf(dump_file, "  internal loop alignment added.\n");
805           if (max_log < log)
806             {
807               max_log = log;
808               max_skip = targetm.asm_out.loop_align_max_skip (label);
809             }
810         }
811       LABEL_TO_ALIGNMENT (label) = max_log;
812       LABEL_TO_MAX_SKIP (label) = max_skip;
813     }
814
815   loop_optimizer_finalize ();
816   free_dominance_info (CDI_DOMINATORS);
817   return 0;
818 }
819
820 struct rtl_opt_pass pass_compute_alignments =
821 {
822  {
823   RTL_PASS,
824   "alignments",                         /* name */
825   NULL,                                 /* gate */
826   compute_alignments,                   /* execute */
827   NULL,                                 /* sub */
828   NULL,                                 /* next */
829   0,                                    /* static_pass_number */
830   TV_NONE,                              /* tv_id */
831   0,                                    /* properties_required */
832   0,                                    /* properties_provided */
833   0,                                    /* properties_destroyed */
834   0,                                    /* todo_flags_start */
835   TODO_verify_rtl_sharing
836   | TODO_ggc_collect                    /* todo_flags_finish */
837  }
838 };
839
840 \f
841 /* Make a pass over all insns and compute their actual lengths by shortening
842    any branches of variable length if possible.  */
843
844 /* shorten_branches might be called multiple times:  for example, the SH
845    port splits out-of-range conditional branches in MACHINE_DEPENDENT_REORG.
846    In order to do this, it needs proper length information, which it obtains
847    by calling shorten_branches.  This cannot be collapsed with
848    shorten_branches itself into a single pass unless we also want to integrate
849    reorg.c, since the branch splitting exposes new instructions with delay
850    slots.  */
851
852 void
853 shorten_branches (rtx first ATTRIBUTE_UNUSED)
854 {
855   rtx insn;
856   int max_uid;
857   int i;
858   int max_log;
859   int max_skip;
860 #ifdef HAVE_ATTR_length
861 #define MAX_CODE_ALIGN 16
862   rtx seq;
863   int something_changed = 1;
864   char *varying_length;
865   rtx body;
866   int uid;
867   rtx align_tab[MAX_CODE_ALIGN];
868
869 #endif
870
871   /* Compute maximum UID and allocate label_align / uid_shuid.  */
872   max_uid = get_max_uid ();
873
874   /* Free uid_shuid before reallocating it.  */
875   free (uid_shuid);
876
877   uid_shuid = XNEWVEC (int, max_uid);
878
879   if (max_labelno != max_label_num ())
880     {
881       int old = max_labelno;
882       int n_labels;
883       int n_old_labels;
884
885       max_labelno = max_label_num ();
886
887       n_labels = max_labelno - min_labelno + 1;
888       n_old_labels = old - min_labelno + 1;
889
890       label_align = XRESIZEVEC (struct label_alignment, label_align, n_labels);
891
892       /* Range of labels grows monotonically in the function.  Failing here
893          means that the initialization of array got lost.  */
894       gcc_assert (n_old_labels <= n_labels);
895
896       memset (label_align + n_old_labels, 0,
897               (n_labels - n_old_labels) * sizeof (struct label_alignment));
898     }
899
900   /* Initialize label_align and set up uid_shuid to be strictly
901      monotonically rising with insn order.  */
902   /* We use max_log here to keep track of the maximum alignment we want to
903      impose on the next CODE_LABEL (or the current one if we are processing
904      the CODE_LABEL itself).  */
905
906   max_log = 0;
907   max_skip = 0;
908
909   for (insn = get_insns (), i = 1; insn; insn = NEXT_INSN (insn))
910     {
911       int log;
912
913       INSN_SHUID (insn) = i++;
914       if (INSN_P (insn))
915         continue;
916
917       if (LABEL_P (insn))
918         {
919           rtx next;
920           bool next_is_jumptable;
921
922           /* Merge in alignments computed by compute_alignments.  */
923           log = LABEL_TO_ALIGNMENT (insn);
924           if (max_log < log)
925             {
926               max_log = log;
927               max_skip = LABEL_TO_MAX_SKIP (insn);
928             }
929
930           next = next_nonnote_insn (insn);
931           next_is_jumptable = next && JUMP_TABLE_DATA_P (next);
932           if (!next_is_jumptable)
933             {
934               log = LABEL_ALIGN (insn);
935               if (max_log < log)
936                 {
937                   max_log = log;
938                   max_skip = targetm.asm_out.label_align_max_skip (insn);
939                 }
940             }
941           /* ADDR_VECs only take room if read-only data goes into the text
942              section.  */
943           if ((JUMP_TABLES_IN_TEXT_SECTION
944                || readonly_data_section == text_section)
945               && next_is_jumptable)
946             {
947               log = ADDR_VEC_ALIGN (next);
948               if (max_log < log)
949                 {
950                   max_log = log;
951                   max_skip = targetm.asm_out.label_align_max_skip (insn);
952                 }
953             }
954           LABEL_TO_ALIGNMENT (insn) = max_log;
955           LABEL_TO_MAX_SKIP (insn) = max_skip;
956           max_log = 0;
957           max_skip = 0;
958         }
959       else if (BARRIER_P (insn))
960         {
961           rtx label;
962
963           for (label = insn; label && ! INSN_P (label);
964                label = NEXT_INSN (label))
965             if (LABEL_P (label))
966               {
967                 log = LABEL_ALIGN_AFTER_BARRIER (insn);
968                 if (max_log < log)
969                   {
970                     max_log = log;
971                     max_skip = targetm.asm_out.label_align_after_barrier_max_skip (label);
972                   }
973                 break;
974               }
975         }
976     }
977 #ifdef HAVE_ATTR_length
978
979   /* Allocate the rest of the arrays.  */
980   insn_lengths = XNEWVEC (int, max_uid);
981   insn_lengths_max_uid = max_uid;
982   /* Syntax errors can lead to labels being outside of the main insn stream.
983      Initialize insn_addresses, so that we get reproducible results.  */
984   INSN_ADDRESSES_ALLOC (max_uid);
985
986   varying_length = XCNEWVEC (char, max_uid);
987
988   /* Initialize uid_align.  We scan instructions
989      from end to start, and keep in align_tab[n] the last seen insn
990      that does an alignment of at least n+1, i.e. the successor
991      in the alignment chain for an insn that does / has a known
992      alignment of n.  */
993   uid_align = XCNEWVEC (rtx, max_uid);
994
995   for (i = MAX_CODE_ALIGN; --i >= 0;)
996     align_tab[i] = NULL_RTX;
997   seq = get_last_insn ();
998   for (; seq; seq = PREV_INSN (seq))
999     {
1000       int uid = INSN_UID (seq);
1001       int log;
1002       log = (LABEL_P (seq) ? LABEL_TO_ALIGNMENT (seq) : 0);
1003       uid_align[uid] = align_tab[0];
1004       if (log)
1005         {
1006           /* Found an alignment label.  */
1007           uid_align[uid] = align_tab[log];
1008           for (i = log - 1; i >= 0; i--)
1009             align_tab[i] = seq;
1010         }
1011     }
1012 #ifdef CASE_VECTOR_SHORTEN_MODE
1013   if (optimize)
1014     {
1015       /* Look for ADDR_DIFF_VECs, and initialize their minimum and maximum
1016          label fields.  */
1017
1018       int min_shuid = INSN_SHUID (get_insns ()) - 1;
1019       int max_shuid = INSN_SHUID (get_last_insn ()) + 1;
1020       int rel;
1021
1022       for (insn = first; insn != 0; insn = NEXT_INSN (insn))
1023         {
1024           rtx min_lab = NULL_RTX, max_lab = NULL_RTX, pat;
1025           int len, i, min, max, insn_shuid;
1026           int min_align;
1027           addr_diff_vec_flags flags;
1028
1029           if (!JUMP_P (insn)
1030               || GET_CODE (PATTERN (insn)) != ADDR_DIFF_VEC)
1031             continue;
1032           pat = PATTERN (insn);
1033           len = XVECLEN (pat, 1);
1034           gcc_assert (len > 0);
1035           min_align = MAX_CODE_ALIGN;
1036           for (min = max_shuid, max = min_shuid, i = len - 1; i >= 0; i--)
1037             {
1038               rtx lab = XEXP (XVECEXP (pat, 1, i), 0);
1039               int shuid = INSN_SHUID (lab);
1040               if (shuid < min)
1041                 {
1042                   min = shuid;
1043                   min_lab = lab;
1044                 }
1045               if (shuid > max)
1046                 {
1047                   max = shuid;
1048                   max_lab = lab;
1049                 }
1050               if (min_align > LABEL_TO_ALIGNMENT (lab))
1051                 min_align = LABEL_TO_ALIGNMENT (lab);
1052             }
1053           XEXP (pat, 2) = gen_rtx_LABEL_REF (Pmode, min_lab);
1054           XEXP (pat, 3) = gen_rtx_LABEL_REF (Pmode, max_lab);
1055           insn_shuid = INSN_SHUID (insn);
1056           rel = INSN_SHUID (XEXP (XEXP (pat, 0), 0));
1057           memset (&flags, 0, sizeof (flags));
1058           flags.min_align = min_align;
1059           flags.base_after_vec = rel > insn_shuid;
1060           flags.min_after_vec  = min > insn_shuid;
1061           flags.max_after_vec  = max > insn_shuid;
1062           flags.min_after_base = min > rel;
1063           flags.max_after_base = max > rel;
1064           ADDR_DIFF_VEC_FLAGS (pat) = flags;
1065         }
1066     }
1067 #endif /* CASE_VECTOR_SHORTEN_MODE */
1068
1069   /* Compute initial lengths, addresses, and varying flags for each insn.  */
1070   for (insn_current_address = 0, insn = first;
1071        insn != 0;
1072        insn_current_address += insn_lengths[uid], insn = NEXT_INSN (insn))
1073     {
1074       uid = INSN_UID (insn);
1075
1076       insn_lengths[uid] = 0;
1077
1078       if (LABEL_P (insn))
1079         {
1080           int log = LABEL_TO_ALIGNMENT (insn);
1081           if (log)
1082             {
1083               int align = 1 << log;
1084               int new_address = (insn_current_address + align - 1) & -align;
1085               insn_lengths[uid] = new_address - insn_current_address;
1086             }
1087         }
1088
1089       INSN_ADDRESSES (uid) = insn_current_address + insn_lengths[uid];
1090
1091       if (NOTE_P (insn) || BARRIER_P (insn)
1092           || LABEL_P (insn) || DEBUG_INSN_P(insn))
1093         continue;
1094       if (INSN_DELETED_P (insn))
1095         continue;
1096
1097       body = PATTERN (insn);
1098       if (GET_CODE (body) == ADDR_VEC || GET_CODE (body) == ADDR_DIFF_VEC)
1099         {
1100           /* This only takes room if read-only data goes into the text
1101              section.  */
1102           if (JUMP_TABLES_IN_TEXT_SECTION
1103               || readonly_data_section == text_section)
1104             insn_lengths[uid] = (XVECLEN (body,
1105                                           GET_CODE (body) == ADDR_DIFF_VEC)
1106                                  * GET_MODE_SIZE (GET_MODE (body)));
1107           /* Alignment is handled by ADDR_VEC_ALIGN.  */
1108         }
1109       else if (GET_CODE (body) == ASM_INPUT || asm_noperands (body) >= 0)
1110         insn_lengths[uid] = asm_insn_count (body) * insn_default_length (insn);
1111       else if (GET_CODE (body) == SEQUENCE)
1112         {
1113           int i;
1114           int const_delay_slots;
1115 #ifdef DELAY_SLOTS
1116           const_delay_slots = const_num_delay_slots (XVECEXP (body, 0, 0));
1117 #else
1118           const_delay_slots = 0;
1119 #endif
1120           /* Inside a delay slot sequence, we do not do any branch shortening
1121              if the shortening could change the number of delay slots
1122              of the branch.  */
1123           for (i = 0; i < XVECLEN (body, 0); i++)
1124             {
1125               rtx inner_insn = XVECEXP (body, 0, i);
1126               int inner_uid = INSN_UID (inner_insn);
1127               int inner_length;
1128
1129               if (GET_CODE (body) == ASM_INPUT
1130                   || asm_noperands (PATTERN (XVECEXP (body, 0, i))) >= 0)
1131                 inner_length = (asm_insn_count (PATTERN (inner_insn))
1132                                 * insn_default_length (inner_insn));
1133               else
1134                 inner_length = insn_default_length (inner_insn);
1135
1136               insn_lengths[inner_uid] = inner_length;
1137               if (const_delay_slots)
1138                 {
1139                   if ((varying_length[inner_uid]
1140                        = insn_variable_length_p (inner_insn)) != 0)
1141                     varying_length[uid] = 1;
1142                   INSN_ADDRESSES (inner_uid) = (insn_current_address
1143                                                 + insn_lengths[uid]);
1144                 }
1145               else
1146                 varying_length[inner_uid] = 0;
1147               insn_lengths[uid] += inner_length;
1148             }
1149         }
1150       else if (GET_CODE (body) != USE && GET_CODE (body) != CLOBBER)
1151         {
1152           insn_lengths[uid] = insn_default_length (insn);
1153           varying_length[uid] = insn_variable_length_p (insn);
1154         }
1155
1156       /* If needed, do any adjustment.  */
1157 #ifdef ADJUST_INSN_LENGTH
1158       ADJUST_INSN_LENGTH (insn, insn_lengths[uid]);
1159       if (insn_lengths[uid] < 0)
1160         fatal_insn ("negative insn length", insn);
1161 #endif
1162     }
1163
1164   /* Now loop over all the insns finding varying length insns.  For each,
1165      get the current insn length.  If it has changed, reflect the change.
1166      When nothing changes for a full pass, we are done.  */
1167
1168   while (something_changed)
1169     {
1170       something_changed = 0;
1171       insn_current_align = MAX_CODE_ALIGN - 1;
1172       for (insn_current_address = 0, insn = first;
1173            insn != 0;
1174            insn = NEXT_INSN (insn))
1175         {
1176           int new_length;
1177 #ifdef ADJUST_INSN_LENGTH
1178           int tmp_length;
1179 #endif
1180           int length_align;
1181
1182           uid = INSN_UID (insn);
1183
1184           if (LABEL_P (insn))
1185             {
1186               int log = LABEL_TO_ALIGNMENT (insn);
1187               if (log > insn_current_align)
1188                 {
1189                   int align = 1 << log;
1190                   int new_address= (insn_current_address + align - 1) & -align;
1191                   insn_lengths[uid] = new_address - insn_current_address;
1192                   insn_current_align = log;
1193                   insn_current_address = new_address;
1194                 }
1195               else
1196                 insn_lengths[uid] = 0;
1197               INSN_ADDRESSES (uid) = insn_current_address;
1198               continue;
1199             }
1200
1201           length_align = INSN_LENGTH_ALIGNMENT (insn);
1202           if (length_align < insn_current_align)
1203             insn_current_align = length_align;
1204
1205           insn_last_address = INSN_ADDRESSES (uid);
1206           INSN_ADDRESSES (uid) = insn_current_address;
1207
1208 #ifdef CASE_VECTOR_SHORTEN_MODE
1209           if (optimize && JUMP_P (insn)
1210               && GET_CODE (PATTERN (insn)) == ADDR_DIFF_VEC)
1211             {
1212               rtx body = PATTERN (insn);
1213               int old_length = insn_lengths[uid];
1214               rtx rel_lab = XEXP (XEXP (body, 0), 0);
1215               rtx min_lab = XEXP (XEXP (body, 2), 0);
1216               rtx max_lab = XEXP (XEXP (body, 3), 0);
1217               int rel_addr = INSN_ADDRESSES (INSN_UID (rel_lab));
1218               int min_addr = INSN_ADDRESSES (INSN_UID (min_lab));
1219               int max_addr = INSN_ADDRESSES (INSN_UID (max_lab));
1220               rtx prev;
1221               int rel_align = 0;
1222               addr_diff_vec_flags flags;
1223
1224               /* Avoid automatic aggregate initialization.  */
1225               flags = ADDR_DIFF_VEC_FLAGS (body);
1226
1227               /* Try to find a known alignment for rel_lab.  */
1228               for (prev = rel_lab;
1229                    prev
1230                    && ! insn_lengths[INSN_UID (prev)]
1231                    && ! (varying_length[INSN_UID (prev)] & 1);
1232                    prev = PREV_INSN (prev))
1233                 if (varying_length[INSN_UID (prev)] & 2)
1234                   {
1235                     rel_align = LABEL_TO_ALIGNMENT (prev);
1236                     break;
1237                   }
1238
1239               /* See the comment on addr_diff_vec_flags in rtl.h for the
1240                  meaning of the flags values.  base: REL_LAB   vec: INSN  */
1241               /* Anything after INSN has still addresses from the last
1242                  pass; adjust these so that they reflect our current
1243                  estimate for this pass.  */
1244               if (flags.base_after_vec)
1245                 rel_addr += insn_current_address - insn_last_address;
1246               if (flags.min_after_vec)
1247                 min_addr += insn_current_address - insn_last_address;
1248               if (flags.max_after_vec)
1249                 max_addr += insn_current_address - insn_last_address;
1250               /* We want to know the worst case, i.e. lowest possible value
1251                  for the offset of MIN_LAB.  If MIN_LAB is after REL_LAB,
1252                  its offset is positive, and we have to be wary of code shrink;
1253                  otherwise, it is negative, and we have to be vary of code
1254                  size increase.  */
1255               if (flags.min_after_base)
1256                 {
1257                   /* If INSN is between REL_LAB and MIN_LAB, the size
1258                      changes we are about to make can change the alignment
1259                      within the observed offset, therefore we have to break
1260                      it up into two parts that are independent.  */
1261                   if (! flags.base_after_vec && flags.min_after_vec)
1262                     {
1263                       min_addr -= align_fuzz (rel_lab, insn, rel_align, 0);
1264                       min_addr -= align_fuzz (insn, min_lab, 0, 0);
1265                     }
1266                   else
1267                     min_addr -= align_fuzz (rel_lab, min_lab, rel_align, 0);
1268                 }
1269               else
1270                 {
1271                   if (flags.base_after_vec && ! flags.min_after_vec)
1272                     {
1273                       min_addr -= align_fuzz (min_lab, insn, 0, ~0);
1274                       min_addr -= align_fuzz (insn, rel_lab, 0, ~0);
1275                     }
1276                   else
1277                     min_addr -= align_fuzz (min_lab, rel_lab, 0, ~0);
1278                 }
1279               /* Likewise, determine the highest lowest possible value
1280                  for the offset of MAX_LAB.  */
1281               if (flags.max_after_base)
1282                 {
1283                   if (! flags.base_after_vec && flags.max_after_vec)
1284                     {
1285                       max_addr += align_fuzz (rel_lab, insn, rel_align, ~0);
1286                       max_addr += align_fuzz (insn, max_lab, 0, ~0);
1287                     }
1288                   else
1289                     max_addr += align_fuzz (rel_lab, max_lab, rel_align, ~0);
1290                 }
1291               else
1292                 {
1293                   if (flags.base_after_vec && ! flags.max_after_vec)
1294                     {
1295                       max_addr += align_fuzz (max_lab, insn, 0, 0);
1296                       max_addr += align_fuzz (insn, rel_lab, 0, 0);
1297                     }
1298                   else
1299                     max_addr += align_fuzz (max_lab, rel_lab, 0, 0);
1300                 }
1301               PUT_MODE (body, CASE_VECTOR_SHORTEN_MODE (min_addr - rel_addr,
1302                                                         max_addr - rel_addr,
1303                                                         body));
1304               if (JUMP_TABLES_IN_TEXT_SECTION
1305                   || readonly_data_section == text_section)
1306                 {
1307                   insn_lengths[uid]
1308                     = (XVECLEN (body, 1) * GET_MODE_SIZE (GET_MODE (body)));
1309                   insn_current_address += insn_lengths[uid];
1310                   if (insn_lengths[uid] != old_length)
1311                     something_changed = 1;
1312                 }
1313
1314               continue;
1315             }
1316 #endif /* CASE_VECTOR_SHORTEN_MODE */
1317
1318           if (! (varying_length[uid]))
1319             {
1320               if (NONJUMP_INSN_P (insn)
1321                   && GET_CODE (PATTERN (insn)) == SEQUENCE)
1322                 {
1323                   int i;
1324
1325                   body = PATTERN (insn);
1326                   for (i = 0; i < XVECLEN (body, 0); i++)
1327                     {
1328                       rtx inner_insn = XVECEXP (body, 0, i);
1329                       int inner_uid = INSN_UID (inner_insn);
1330
1331                       INSN_ADDRESSES (inner_uid) = insn_current_address;
1332
1333                       insn_current_address += insn_lengths[inner_uid];
1334                     }
1335                 }
1336               else
1337                 insn_current_address += insn_lengths[uid];
1338
1339               continue;
1340             }
1341
1342           if (NONJUMP_INSN_P (insn) && GET_CODE (PATTERN (insn)) == SEQUENCE)
1343             {
1344               int i;
1345
1346               body = PATTERN (insn);
1347               new_length = 0;
1348               for (i = 0; i < XVECLEN (body, 0); i++)
1349                 {
1350                   rtx inner_insn = XVECEXP (body, 0, i);
1351                   int inner_uid = INSN_UID (inner_insn);
1352                   int inner_length;
1353
1354                   INSN_ADDRESSES (inner_uid) = insn_current_address;
1355
1356                   /* insn_current_length returns 0 for insns with a
1357                      non-varying length.  */
1358                   if (! varying_length[inner_uid])
1359                     inner_length = insn_lengths[inner_uid];
1360                   else
1361                     inner_length = insn_current_length (inner_insn);
1362
1363                   if (inner_length != insn_lengths[inner_uid])
1364                     {
1365                       insn_lengths[inner_uid] = inner_length;
1366                       something_changed = 1;
1367                     }
1368                   insn_current_address += insn_lengths[inner_uid];
1369                   new_length += inner_length;
1370                 }
1371             }
1372           else
1373             {
1374               new_length = insn_current_length (insn);
1375               insn_current_address += new_length;
1376             }
1377
1378 #ifdef ADJUST_INSN_LENGTH
1379           /* If needed, do any adjustment.  */
1380           tmp_length = new_length;
1381           ADJUST_INSN_LENGTH (insn, new_length);
1382           insn_current_address += (new_length - tmp_length);
1383 #endif
1384
1385           if (new_length != insn_lengths[uid])
1386             {
1387               insn_lengths[uid] = new_length;
1388               something_changed = 1;
1389             }
1390         }
1391       /* For a non-optimizing compile, do only a single pass.  */
1392       if (!optimize)
1393         break;
1394     }
1395
1396   free (varying_length);
1397
1398 #endif /* HAVE_ATTR_length */
1399 }
1400
1401 #ifdef HAVE_ATTR_length
1402 /* Given the body of an INSN known to be generated by an ASM statement, return
1403    the number of machine instructions likely to be generated for this insn.
1404    This is used to compute its length.  */
1405
1406 static int
1407 asm_insn_count (rtx body)
1408 {
1409   const char *templ;
1410
1411   if (GET_CODE (body) == ASM_INPUT)
1412     templ = XSTR (body, 0);
1413   else
1414     templ = decode_asm_operands (body, NULL, NULL, NULL, NULL, NULL);
1415
1416   return asm_str_count (templ);
1417 }
1418 #endif
1419
1420 /* Return the number of machine instructions likely to be generated for the
1421    inline-asm template. */
1422 int
1423 asm_str_count (const char *templ)
1424 {
1425   int count = 1;
1426
1427   if (!*templ)
1428     return 0;
1429
1430   for (; *templ; templ++)
1431     if (IS_ASM_LOGICAL_LINE_SEPARATOR (*templ, templ)
1432         || *templ == '\n')
1433       count++;
1434
1435   return count;
1436 }
1437 \f
1438 /* ??? This is probably the wrong place for these.  */
1439 /* Structure recording the mapping from source file and directory
1440    names at compile time to those to be embedded in debug
1441    information.  */
1442 typedef struct debug_prefix_map
1443 {
1444   const char *old_prefix;
1445   const char *new_prefix;
1446   size_t old_len;
1447   size_t new_len;
1448   struct debug_prefix_map *next;
1449 } debug_prefix_map;
1450
1451 /* Linked list of such structures.  */
1452 debug_prefix_map *debug_prefix_maps;
1453
1454
1455 /* Record a debug file prefix mapping.  ARG is the argument to
1456    -fdebug-prefix-map and must be of the form OLD=NEW.  */
1457
1458 void
1459 add_debug_prefix_map (const char *arg)
1460 {
1461   debug_prefix_map *map;
1462   const char *p;
1463
1464   p = strchr (arg, '=');
1465   if (!p)
1466     {
1467       error ("invalid argument %qs to -fdebug-prefix-map", arg);
1468       return;
1469     }
1470   map = XNEW (debug_prefix_map);
1471   map->old_prefix = xstrndup (arg, p - arg);
1472   map->old_len = p - arg;
1473   p++;
1474   map->new_prefix = xstrdup (p);
1475   map->new_len = strlen (p);
1476   map->next = debug_prefix_maps;
1477   debug_prefix_maps = map;
1478 }
1479
1480 /* Perform user-specified mapping of debug filename prefixes.  Return
1481    the new name corresponding to FILENAME.  */
1482
1483 const char *
1484 remap_debug_filename (const char *filename)
1485 {
1486   debug_prefix_map *map;
1487   char *s;
1488   const char *name;
1489   size_t name_len;
1490
1491   for (map = debug_prefix_maps; map; map = map->next)
1492     if (filename_ncmp (filename, map->old_prefix, map->old_len) == 0)
1493       break;
1494   if (!map)
1495     return filename;
1496   name = filename + map->old_len;
1497   name_len = strlen (name) + 1;
1498   s = (char *) alloca (name_len + map->new_len);
1499   memcpy (s, map->new_prefix, map->new_len);
1500   memcpy (s + map->new_len, name, name_len);
1501   return ggc_strdup (s);
1502 }
1503 \f
1504 /* Return true if DWARF2 debug info can be emitted for DECL.  */
1505
1506 static bool
1507 dwarf2_debug_info_emitted_p (tree decl)
1508 {
1509   if (write_symbols != DWARF2_DEBUG && write_symbols != VMS_AND_DWARF2_DEBUG)
1510     return false;
1511
1512   if (DECL_IGNORED_P (decl))
1513     return false;
1514
1515   return true;
1516 }
1517
1518 /* Output assembler code for the start of a function,
1519    and initialize some of the variables in this file
1520    for the new function.  The label for the function and associated
1521    assembler pseudo-ops have already been output in `assemble_start_function'.
1522
1523    FIRST is the first insn of the rtl for the function being compiled.
1524    FILE is the file to write assembler code to.
1525    OPTIMIZE_P is nonzero if we should eliminate redundant
1526      test and compare insns.  */
1527
1528 void
1529 final_start_function (rtx first ATTRIBUTE_UNUSED, FILE *file,
1530                       int optimize_p ATTRIBUTE_UNUSED)
1531 {
1532   block_depth = 0;
1533
1534   this_is_asm_operands = 0;
1535
1536   last_filename = locator_file (prologue_locator);
1537   last_linenum = locator_line (prologue_locator);
1538   last_discriminator = discriminator = 0;
1539
1540   high_block_linenum = high_function_linenum = last_linenum;
1541
1542   if (!DECL_IGNORED_P (current_function_decl))
1543     debug_hooks->begin_prologue (last_linenum, last_filename);
1544
1545   if (!dwarf2_debug_info_emitted_p (current_function_decl))
1546     dwarf2out_begin_prologue (0, NULL);
1547
1548 #ifdef LEAF_REG_REMAP
1549   if (current_function_uses_only_leaf_regs)
1550     leaf_renumber_regs (first);
1551 #endif
1552
1553   /* The Sun386i and perhaps other machines don't work right
1554      if the profiling code comes after the prologue.  */
1555   if (targetm.profile_before_prologue () && crtl->profile)
1556     profile_function (file);
1557
1558   /* If debugging, assign block numbers to all of the blocks in this
1559      function.  */
1560   if (write_symbols)
1561     {
1562       reemit_insn_block_notes ();
1563       number_blocks (current_function_decl);
1564       /* We never actually put out begin/end notes for the top-level
1565          block in the function.  But, conceptually, that block is
1566          always needed.  */
1567       TREE_ASM_WRITTEN (DECL_INITIAL (current_function_decl)) = 1;
1568     }
1569
1570   if (warn_frame_larger_than
1571     && get_frame_size () > frame_larger_than_size)
1572   {
1573       /* Issue a warning */
1574       warning (OPT_Wframe_larger_than_,
1575                "the frame size of %wd bytes is larger than %wd bytes",
1576                get_frame_size (), frame_larger_than_size);
1577   }
1578
1579   /* First output the function prologue: code to set up the stack frame.  */
1580   targetm.asm_out.function_prologue (file, get_frame_size ());
1581
1582   /* If the machine represents the prologue as RTL, the profiling code must
1583      be emitted when NOTE_INSN_PROLOGUE_END is scanned.  */
1584 #ifdef HAVE_prologue
1585   if (! HAVE_prologue)
1586 #endif
1587     profile_after_prologue (file);
1588 }
1589
1590 static void
1591 profile_after_prologue (FILE *file ATTRIBUTE_UNUSED)
1592 {
1593   if (!targetm.profile_before_prologue () && crtl->profile)
1594     profile_function (file);
1595 }
1596
1597 static void
1598 profile_function (FILE *file ATTRIBUTE_UNUSED)
1599 {
1600 #ifndef NO_PROFILE_COUNTERS
1601 # define NO_PROFILE_COUNTERS    0
1602 #endif
1603 #ifdef ASM_OUTPUT_REG_PUSH
1604   rtx sval = NULL, chain = NULL;
1605
1606   if (cfun->returns_struct)
1607     sval = targetm.calls.struct_value_rtx (TREE_TYPE (current_function_decl),
1608                                            true);
1609   if (cfun->static_chain_decl)
1610     chain = targetm.calls.static_chain (current_function_decl, true);
1611 #endif /* ASM_OUTPUT_REG_PUSH */
1612
1613   if (! NO_PROFILE_COUNTERS)
1614     {
1615       int align = MIN (BIGGEST_ALIGNMENT, LONG_TYPE_SIZE);
1616       switch_to_section (data_section);
1617       ASM_OUTPUT_ALIGN (file, floor_log2 (align / BITS_PER_UNIT));
1618       targetm.asm_out.internal_label (file, "LP", current_function_funcdef_no);
1619       assemble_integer (const0_rtx, LONG_TYPE_SIZE / BITS_PER_UNIT, align, 1);
1620     }
1621
1622   switch_to_section (current_function_section ());
1623
1624 #ifdef ASM_OUTPUT_REG_PUSH
1625   if (sval && REG_P (sval))
1626     ASM_OUTPUT_REG_PUSH (file, REGNO (sval));
1627   if (chain && REG_P (chain))
1628     ASM_OUTPUT_REG_PUSH (file, REGNO (chain));
1629 #endif
1630
1631   FUNCTION_PROFILER (file, current_function_funcdef_no);
1632
1633 #ifdef ASM_OUTPUT_REG_PUSH
1634   if (chain && REG_P (chain))
1635     ASM_OUTPUT_REG_POP (file, REGNO (chain));
1636   if (sval && REG_P (sval))
1637     ASM_OUTPUT_REG_POP (file, REGNO (sval));
1638 #endif
1639 }
1640
1641 /* Output assembler code for the end of a function.
1642    For clarity, args are same as those of `final_start_function'
1643    even though not all of them are needed.  */
1644
1645 void
1646 final_end_function (void)
1647 {
1648   app_disable ();
1649
1650   if (!DECL_IGNORED_P (current_function_decl))
1651     debug_hooks->end_function (high_function_linenum);
1652
1653   /* Finally, output the function epilogue:
1654      code to restore the stack frame and return to the caller.  */
1655   targetm.asm_out.function_epilogue (asm_out_file, get_frame_size ());
1656
1657   /* And debug output.  */
1658   if (!DECL_IGNORED_P (current_function_decl))
1659     debug_hooks->end_epilogue (last_linenum, last_filename);
1660
1661   if (!dwarf2_debug_info_emitted_p (current_function_decl)
1662       && dwarf2out_do_frame ())
1663     dwarf2out_end_epilogue (last_linenum, last_filename);
1664 }
1665 \f
1666
1667 /* Dumper helper for basic block information. FILE is the assembly
1668    output file, and INSN is the instruction being emitted.  */
1669
1670 static void
1671 dump_basic_block_info (FILE *file, rtx insn, basic_block *start_to_bb,
1672                        basic_block *end_to_bb, int bb_map_size, int *bb_seqn)
1673 {
1674   basic_block bb;
1675
1676   if (!flag_debug_asm)
1677     return;
1678
1679   if (INSN_UID (insn) < bb_map_size
1680       && (bb = start_to_bb[INSN_UID (insn)]) != NULL)
1681     {
1682       edge e;
1683       edge_iterator ei;
1684
1685       fprintf (file, "%s BLOCK %d", ASM_COMMENT_START, bb->index);
1686       if (bb->frequency)
1687         fprintf (file, " freq:%d", bb->frequency);
1688       if (bb->count)
1689         fprintf (file, " count:" HOST_WIDEST_INT_PRINT_DEC,
1690                  bb->count);
1691       fprintf (file, " seq:%d", (*bb_seqn)++);
1692       fprintf (file, "\n%s PRED:", ASM_COMMENT_START);
1693       FOR_EACH_EDGE (e, ei, bb->preds)
1694         {
1695           dump_edge_info (file, e, 0);
1696         }
1697       fprintf (file, "\n");
1698     }
1699   if (INSN_UID (insn) < bb_map_size
1700       && (bb = end_to_bb[INSN_UID (insn)]) != NULL)
1701     {
1702       edge e;
1703       edge_iterator ei;
1704
1705       fprintf (asm_out_file, "%s SUCC:", ASM_COMMENT_START);
1706       FOR_EACH_EDGE (e, ei, bb->succs)
1707        {
1708          dump_edge_info (asm_out_file, e, 1);
1709        }
1710       fprintf (file, "\n");
1711     }
1712 }
1713
1714 /* Output assembler code for some insns: all or part of a function.
1715    For description of args, see `final_start_function', above.  */
1716
1717 void
1718 final (rtx first, FILE *file, int optimize_p)
1719 {
1720   rtx insn, next;
1721   int max_uid = 0;
1722   int seen = 0;
1723
1724   /* Used for -dA dump.  */
1725   basic_block *start_to_bb = NULL;
1726   basic_block *end_to_bb = NULL;
1727   int bb_map_size = 0;
1728   int bb_seqn = 0;
1729
1730   last_ignored_compare = 0;
1731
1732   for (insn = first; insn; insn = NEXT_INSN (insn))
1733     {
1734       if (INSN_UID (insn) > max_uid)       /* Find largest UID.  */
1735         max_uid = INSN_UID (insn);
1736 #ifdef HAVE_cc0
1737       /* If CC tracking across branches is enabled, record the insn which
1738          jumps to each branch only reached from one place.  */
1739       if (optimize_p && JUMP_P (insn))
1740         {
1741           rtx lab = JUMP_LABEL (insn);
1742           if (lab && LABEL_NUSES (lab) == 1)
1743             {
1744               LABEL_REFS (lab) = insn;
1745             }
1746         }
1747 #endif
1748     }
1749
1750   init_recog ();
1751
1752   CC_STATUS_INIT;
1753
1754   if (flag_debug_asm)
1755     {
1756       basic_block bb;
1757
1758       bb_map_size = get_max_uid () + 1;
1759       start_to_bb = XCNEWVEC (basic_block, bb_map_size);
1760       end_to_bb = XCNEWVEC (basic_block, bb_map_size);
1761
1762       FOR_EACH_BB_REVERSE (bb)
1763         {
1764           start_to_bb[INSN_UID (BB_HEAD (bb))] = bb;
1765           end_to_bb[INSN_UID (BB_END (bb))] = bb;
1766         }
1767     }
1768
1769   /* Output the insns.  */
1770   for (insn = first; insn;)
1771     {
1772 #ifdef HAVE_ATTR_length
1773       if ((unsigned) INSN_UID (insn) >= INSN_ADDRESSES_SIZE ())
1774         {
1775           /* This can be triggered by bugs elsewhere in the compiler if
1776              new insns are created after init_insn_lengths is called.  */
1777           gcc_assert (NOTE_P (insn));
1778           insn_current_address = -1;
1779         }
1780       else
1781         insn_current_address = INSN_ADDRESSES (INSN_UID (insn));
1782 #endif /* HAVE_ATTR_length */
1783
1784       dump_basic_block_info (file, insn, start_to_bb, end_to_bb,
1785                              bb_map_size, &bb_seqn);
1786       insn = final_scan_insn (insn, file, optimize_p, 0, &seen);
1787     }
1788
1789   if (flag_debug_asm)
1790     {
1791       free (start_to_bb);
1792       free (end_to_bb);
1793     }
1794
1795   /* Remove CFI notes, to avoid compare-debug failures.  */
1796   for (insn = first; insn; insn = next)
1797     {
1798       next = NEXT_INSN (insn);
1799       if (NOTE_P (insn)
1800           && (NOTE_KIND (insn) == NOTE_INSN_CFI
1801               || NOTE_KIND (insn) == NOTE_INSN_CFI_LABEL))
1802         delete_insn (insn);
1803     }
1804 }
1805 \f
1806 const char *
1807 get_insn_template (int code, rtx insn)
1808 {
1809   switch (insn_data[code].output_format)
1810     {
1811     case INSN_OUTPUT_FORMAT_SINGLE:
1812       return insn_data[code].output.single;
1813     case INSN_OUTPUT_FORMAT_MULTI:
1814       return insn_data[code].output.multi[which_alternative];
1815     case INSN_OUTPUT_FORMAT_FUNCTION:
1816       gcc_assert (insn);
1817       return (*insn_data[code].output.function) (recog_data.operand, insn);
1818
1819     default:
1820       gcc_unreachable ();
1821     }
1822 }
1823
1824 /* Emit the appropriate declaration for an alternate-entry-point
1825    symbol represented by INSN, to FILE.  INSN is a CODE_LABEL with
1826    LABEL_KIND != LABEL_NORMAL.
1827
1828    The case fall-through in this function is intentional.  */
1829 static void
1830 output_alternate_entry_point (FILE *file, rtx insn)
1831 {
1832   const char *name = LABEL_NAME (insn);
1833
1834   switch (LABEL_KIND (insn))
1835     {
1836     case LABEL_WEAK_ENTRY:
1837 #ifdef ASM_WEAKEN_LABEL
1838       ASM_WEAKEN_LABEL (file, name);
1839 #endif
1840     case LABEL_GLOBAL_ENTRY:
1841       targetm.asm_out.globalize_label (file, name);
1842     case LABEL_STATIC_ENTRY:
1843 #ifdef ASM_OUTPUT_TYPE_DIRECTIVE
1844       ASM_OUTPUT_TYPE_DIRECTIVE (file, name, "function");
1845 #endif
1846       ASM_OUTPUT_LABEL (file, name);
1847       break;
1848
1849     case LABEL_NORMAL:
1850     default:
1851       gcc_unreachable ();
1852     }
1853 }
1854
1855 /* Given a CALL_INSN, find and return the nested CALL. */
1856 static rtx
1857 call_from_call_insn (rtx insn)
1858 {
1859   rtx x;
1860   gcc_assert (CALL_P (insn));
1861   x = PATTERN (insn);
1862
1863   while (GET_CODE (x) != CALL)
1864     {
1865       switch (GET_CODE (x))
1866         {
1867         default:
1868           gcc_unreachable ();
1869         case COND_EXEC:
1870           x = COND_EXEC_CODE (x);
1871           break;
1872         case PARALLEL:
1873           x = XVECEXP (x, 0, 0);
1874           break;
1875         case SET:
1876           x = XEXP (x, 1);
1877           break;
1878         }
1879     }
1880   return x;
1881 }
1882
1883 /* The final scan for one insn, INSN.
1884    Args are same as in `final', except that INSN
1885    is the insn being scanned.
1886    Value returned is the next insn to be scanned.
1887
1888    NOPEEPHOLES is the flag to disallow peephole processing (currently
1889    used for within delayed branch sequence output).
1890
1891    SEEN is used to track the end of the prologue, for emitting
1892    debug information.  We force the emission of a line note after
1893    both NOTE_INSN_PROLOGUE_END and NOTE_INSN_FUNCTION_BEG, or
1894    at the beginning of the second basic block, whichever comes
1895    first.  */
1896
1897 rtx
1898 final_scan_insn (rtx insn, FILE *file, int optimize_p ATTRIBUTE_UNUSED,
1899                  int nopeepholes ATTRIBUTE_UNUSED, int *seen)
1900 {
1901 #ifdef HAVE_cc0
1902   rtx set;
1903 #endif
1904   rtx next;
1905
1906   insn_counter++;
1907
1908   /* Ignore deleted insns.  These can occur when we split insns (due to a
1909      template of "#") while not optimizing.  */
1910   if (INSN_DELETED_P (insn))
1911     return NEXT_INSN (insn);
1912
1913   switch (GET_CODE (insn))
1914     {
1915     case NOTE:
1916       switch (NOTE_KIND (insn))
1917         {
1918         case NOTE_INSN_DELETED:
1919           break;
1920
1921         case NOTE_INSN_SWITCH_TEXT_SECTIONS:
1922           in_cold_section_p = !in_cold_section_p;
1923
1924           if (dwarf2out_do_frame ())
1925             dwarf2out_switch_text_section ();
1926           else if (!DECL_IGNORED_P (current_function_decl))
1927             debug_hooks->switch_text_section ();
1928
1929           switch_to_section (current_function_section ());
1930           targetm.asm_out.function_switched_text_sections (asm_out_file,
1931                                                            current_function_decl,
1932                                                            in_cold_section_p);
1933           break;
1934
1935         case NOTE_INSN_BASIC_BLOCK:
1936           if (targetm.asm_out.unwind_emit)
1937             targetm.asm_out.unwind_emit (asm_out_file, insn);
1938
1939           if ((*seen & (SEEN_EMITTED | SEEN_BB)) == SEEN_BB)
1940             {
1941               *seen |= SEEN_EMITTED;
1942               force_source_line = true;
1943             }
1944           else
1945             *seen |= SEEN_BB;
1946
1947           discriminator = NOTE_BASIC_BLOCK (insn)->discriminator;
1948
1949           break;
1950
1951         case NOTE_INSN_EH_REGION_BEG:
1952           ASM_OUTPUT_DEBUG_LABEL (asm_out_file, "LEHB",
1953                                   NOTE_EH_HANDLER (insn));
1954           break;
1955
1956         case NOTE_INSN_EH_REGION_END:
1957           ASM_OUTPUT_DEBUG_LABEL (asm_out_file, "LEHE",
1958                                   NOTE_EH_HANDLER (insn));
1959           break;
1960
1961         case NOTE_INSN_PROLOGUE_END:
1962           targetm.asm_out.function_end_prologue (file);
1963           profile_after_prologue (file);
1964
1965           if ((*seen & (SEEN_EMITTED | SEEN_NOTE)) == SEEN_NOTE)
1966             {
1967               *seen |= SEEN_EMITTED;
1968               force_source_line = true;
1969             }
1970           else
1971             *seen |= SEEN_NOTE;
1972
1973           break;
1974
1975         case NOTE_INSN_EPILOGUE_BEG:
1976           (*debug_hooks->begin_epilogue) (last_linenum, last_filename);
1977           targetm.asm_out.function_begin_epilogue (file);
1978           break;
1979
1980         case NOTE_INSN_CFI:
1981           dwarf2out_emit_cfi (NOTE_CFI (insn));
1982           break;
1983
1984         case NOTE_INSN_CFI_LABEL:
1985           ASM_OUTPUT_DEBUG_LABEL (asm_out_file, "LCFI",
1986                                   NOTE_LABEL_NUMBER (insn));
1987           break;
1988
1989         case NOTE_INSN_FUNCTION_BEG:
1990           app_disable ();
1991           if (!DECL_IGNORED_P (current_function_decl))
1992             debug_hooks->end_prologue (last_linenum, last_filename);
1993
1994           if ((*seen & (SEEN_EMITTED | SEEN_NOTE)) == SEEN_NOTE)
1995             {
1996               *seen |= SEEN_EMITTED;
1997               force_source_line = true;
1998             }
1999           else
2000             *seen |= SEEN_NOTE;
2001
2002           break;
2003
2004         case NOTE_INSN_BLOCK_BEG:
2005           if (debug_info_level == DINFO_LEVEL_NORMAL
2006               || debug_info_level == DINFO_LEVEL_VERBOSE
2007               || write_symbols == DWARF2_DEBUG
2008               || write_symbols == VMS_AND_DWARF2_DEBUG
2009               || write_symbols == VMS_DEBUG)
2010             {
2011               int n = BLOCK_NUMBER (NOTE_BLOCK (insn));
2012
2013               app_disable ();
2014               ++block_depth;
2015               high_block_linenum = last_linenum;
2016
2017               /* Output debugging info about the symbol-block beginning.  */
2018               if (!DECL_IGNORED_P (current_function_decl))
2019                 debug_hooks->begin_block (last_linenum, n);
2020
2021               /* Mark this block as output.  */
2022               TREE_ASM_WRITTEN (NOTE_BLOCK (insn)) = 1;
2023             }
2024           if (write_symbols == DBX_DEBUG
2025               || write_symbols == SDB_DEBUG)
2026             {
2027               location_t *locus_ptr
2028                 = block_nonartificial_location (NOTE_BLOCK (insn));
2029
2030               if (locus_ptr != NULL)
2031                 {
2032                   override_filename = LOCATION_FILE (*locus_ptr);
2033                   override_linenum = LOCATION_LINE (*locus_ptr);
2034                 }
2035             }
2036           break;
2037
2038         case NOTE_INSN_BLOCK_END:
2039           if (debug_info_level == DINFO_LEVEL_NORMAL
2040               || debug_info_level == DINFO_LEVEL_VERBOSE
2041               || write_symbols == DWARF2_DEBUG
2042               || write_symbols == VMS_AND_DWARF2_DEBUG
2043               || write_symbols == VMS_DEBUG)
2044             {
2045               int n = BLOCK_NUMBER (NOTE_BLOCK (insn));
2046
2047               app_disable ();
2048
2049               /* End of a symbol-block.  */
2050               --block_depth;
2051               gcc_assert (block_depth >= 0);
2052
2053               if (!DECL_IGNORED_P (current_function_decl))
2054                 debug_hooks->end_block (high_block_linenum, n);
2055             }
2056           if (write_symbols == DBX_DEBUG
2057               || write_symbols == SDB_DEBUG)
2058             {
2059               tree outer_block = BLOCK_SUPERCONTEXT (NOTE_BLOCK (insn));
2060               location_t *locus_ptr
2061                 = block_nonartificial_location (outer_block);
2062
2063               if (locus_ptr != NULL)
2064                 {
2065                   override_filename = LOCATION_FILE (*locus_ptr);
2066                   override_linenum = LOCATION_LINE (*locus_ptr);
2067                 }
2068               else
2069                 {
2070                   override_filename = NULL;
2071                   override_linenum = 0;
2072                 }
2073             }
2074           break;
2075
2076         case NOTE_INSN_DELETED_LABEL:
2077           /* Emit the label.  We may have deleted the CODE_LABEL because
2078              the label could be proved to be unreachable, though still
2079              referenced (in the form of having its address taken.  */
2080           ASM_OUTPUT_DEBUG_LABEL (file, "L", CODE_LABEL_NUMBER (insn));
2081           break;
2082
2083         case NOTE_INSN_VAR_LOCATION:
2084         case NOTE_INSN_CALL_ARG_LOCATION:
2085           if (!DECL_IGNORED_P (current_function_decl))
2086             debug_hooks->var_location (insn);
2087           break;
2088
2089         default:
2090           gcc_unreachable ();
2091           break;
2092         }
2093       break;
2094
2095     case BARRIER:
2096       break;
2097
2098     case CODE_LABEL:
2099       /* The target port might emit labels in the output function for
2100          some insn, e.g. sh.c output_branchy_insn.  */
2101       if (CODE_LABEL_NUMBER (insn) <= max_labelno)
2102         {
2103           int align = LABEL_TO_ALIGNMENT (insn);
2104 #ifdef ASM_OUTPUT_MAX_SKIP_ALIGN
2105           int max_skip = LABEL_TO_MAX_SKIP (insn);
2106 #endif
2107
2108           if (align && NEXT_INSN (insn))
2109             {
2110 #ifdef ASM_OUTPUT_MAX_SKIP_ALIGN
2111               ASM_OUTPUT_MAX_SKIP_ALIGN (file, align, max_skip);
2112 #else
2113 #ifdef ASM_OUTPUT_ALIGN_WITH_NOP
2114               ASM_OUTPUT_ALIGN_WITH_NOP (file, align);
2115 #else
2116               ASM_OUTPUT_ALIGN (file, align);
2117 #endif
2118 #endif
2119             }
2120         }
2121       CC_STATUS_INIT;
2122
2123       if (!DECL_IGNORED_P (current_function_decl) && LABEL_NAME (insn))
2124         debug_hooks->label (insn);
2125
2126       app_disable ();
2127
2128       next = next_nonnote_insn (insn);
2129       /* If this label is followed by a jump-table, make sure we put
2130          the label in the read-only section.  Also possibly write the
2131          label and jump table together.  */
2132       if (next != 0 && JUMP_TABLE_DATA_P (next))
2133         {
2134 #if defined(ASM_OUTPUT_ADDR_VEC) || defined(ASM_OUTPUT_ADDR_DIFF_VEC)
2135           /* In this case, the case vector is being moved by the
2136              target, so don't output the label at all.  Leave that
2137              to the back end macros.  */
2138 #else
2139           if (! JUMP_TABLES_IN_TEXT_SECTION)
2140             {
2141               int log_align;
2142
2143               switch_to_section (targetm.asm_out.function_rodata_section
2144                                  (current_function_decl));
2145
2146 #ifdef ADDR_VEC_ALIGN
2147               log_align = ADDR_VEC_ALIGN (next);
2148 #else
2149               log_align = exact_log2 (BIGGEST_ALIGNMENT / BITS_PER_UNIT);
2150 #endif
2151               ASM_OUTPUT_ALIGN (file, log_align);
2152             }
2153           else
2154             switch_to_section (current_function_section ());
2155
2156 #ifdef ASM_OUTPUT_CASE_LABEL
2157           ASM_OUTPUT_CASE_LABEL (file, "L", CODE_LABEL_NUMBER (insn),
2158                                  next);
2159 #else
2160           targetm.asm_out.internal_label (file, "L", CODE_LABEL_NUMBER (insn));
2161 #endif
2162 #endif
2163           break;
2164         }
2165       if (LABEL_ALT_ENTRY_P (insn))
2166         output_alternate_entry_point (file, insn);
2167       else
2168         targetm.asm_out.internal_label (file, "L", CODE_LABEL_NUMBER (insn));
2169       break;
2170
2171     default:
2172       {
2173         rtx body = PATTERN (insn);
2174         int insn_code_number;
2175         const char *templ;
2176         bool is_stmt;
2177
2178         /* Reset this early so it is correct for ASM statements.  */
2179         current_insn_predicate = NULL_RTX;
2180
2181         /* An INSN, JUMP_INSN or CALL_INSN.
2182            First check for special kinds that recog doesn't recognize.  */
2183
2184         if (GET_CODE (body) == USE /* These are just declarations.  */
2185             || GET_CODE (body) == CLOBBER)
2186           break;
2187
2188 #ifdef HAVE_cc0
2189         {
2190           /* If there is a REG_CC_SETTER note on this insn, it means that
2191              the setting of the condition code was done in the delay slot
2192              of the insn that branched here.  So recover the cc status
2193              from the insn that set it.  */
2194
2195           rtx note = find_reg_note (insn, REG_CC_SETTER, NULL_RTX);
2196           if (note)
2197             {
2198               NOTICE_UPDATE_CC (PATTERN (XEXP (note, 0)), XEXP (note, 0));
2199               cc_prev_status = cc_status;
2200             }
2201         }
2202 #endif
2203
2204         /* Detect insns that are really jump-tables
2205            and output them as such.  */
2206
2207         if (GET_CODE (body) == ADDR_VEC || GET_CODE (body) == ADDR_DIFF_VEC)
2208           {
2209 #if !(defined(ASM_OUTPUT_ADDR_VEC) || defined(ASM_OUTPUT_ADDR_DIFF_VEC))
2210             int vlen, idx;
2211 #endif
2212
2213             if (! JUMP_TABLES_IN_TEXT_SECTION)
2214               switch_to_section (targetm.asm_out.function_rodata_section
2215                                  (current_function_decl));
2216             else
2217               switch_to_section (current_function_section ());
2218
2219             app_disable ();
2220
2221 #if defined(ASM_OUTPUT_ADDR_VEC) || defined(ASM_OUTPUT_ADDR_DIFF_VEC)
2222             if (GET_CODE (body) == ADDR_VEC)
2223               {
2224 #ifdef ASM_OUTPUT_ADDR_VEC
2225                 ASM_OUTPUT_ADDR_VEC (PREV_INSN (insn), body);
2226 #else
2227                 gcc_unreachable ();
2228 #endif
2229               }
2230             else
2231               {
2232 #ifdef ASM_OUTPUT_ADDR_DIFF_VEC
2233                 ASM_OUTPUT_ADDR_DIFF_VEC (PREV_INSN (insn), body);
2234 #else
2235                 gcc_unreachable ();
2236 #endif
2237               }
2238 #else
2239             vlen = XVECLEN (body, GET_CODE (body) == ADDR_DIFF_VEC);
2240             for (idx = 0; idx < vlen; idx++)
2241               {
2242                 if (GET_CODE (body) == ADDR_VEC)
2243                   {
2244 #ifdef ASM_OUTPUT_ADDR_VEC_ELT
2245                     ASM_OUTPUT_ADDR_VEC_ELT
2246                       (file, CODE_LABEL_NUMBER (XEXP (XVECEXP (body, 0, idx), 0)));
2247 #else
2248                     gcc_unreachable ();
2249 #endif
2250                   }
2251                 else
2252                   {
2253 #ifdef ASM_OUTPUT_ADDR_DIFF_ELT
2254                     ASM_OUTPUT_ADDR_DIFF_ELT
2255                       (file,
2256                        body,
2257                        CODE_LABEL_NUMBER (XEXP (XVECEXP (body, 1, idx), 0)),
2258                        CODE_LABEL_NUMBER (XEXP (XEXP (body, 0), 0)));
2259 #else
2260                     gcc_unreachable ();
2261 #endif
2262                   }
2263               }
2264 #ifdef ASM_OUTPUT_CASE_END
2265             ASM_OUTPUT_CASE_END (file,
2266                                  CODE_LABEL_NUMBER (PREV_INSN (insn)),
2267                                  insn);
2268 #endif
2269 #endif
2270
2271             switch_to_section (current_function_section ());
2272
2273             break;
2274           }
2275         /* Output this line note if it is the first or the last line
2276            note in a row.  */
2277         if (!DECL_IGNORED_P (current_function_decl)
2278             && notice_source_line (insn, &is_stmt))
2279           (*debug_hooks->source_line) (last_linenum, last_filename,
2280                                        last_discriminator, is_stmt);
2281
2282         if (GET_CODE (body) == ASM_INPUT)
2283           {
2284             const char *string = XSTR (body, 0);
2285
2286             /* There's no telling what that did to the condition codes.  */
2287             CC_STATUS_INIT;
2288
2289             if (string[0])
2290               {
2291                 expanded_location loc;
2292
2293                 app_enable ();
2294                 loc = expand_location (ASM_INPUT_SOURCE_LOCATION (body));
2295                 if (*loc.file && loc.line)
2296                   fprintf (asm_out_file, "%s %i \"%s\" 1\n",
2297                            ASM_COMMENT_START, loc.line, loc.file);
2298                 fprintf (asm_out_file, "\t%s\n", string);
2299 #if HAVE_AS_LINE_ZERO
2300                 if (*loc.file && loc.line)
2301                   fprintf (asm_out_file, "%s 0 \"\" 2\n", ASM_COMMENT_START);
2302 #endif
2303               }
2304             break;
2305           }
2306
2307         /* Detect `asm' construct with operands.  */
2308         if (asm_noperands (body) >= 0)
2309           {
2310             unsigned int noperands = asm_noperands (body);
2311             rtx *ops = XALLOCAVEC (rtx, noperands);
2312             const char *string;
2313             location_t loc;
2314             expanded_location expanded;
2315
2316             /* There's no telling what that did to the condition codes.  */
2317             CC_STATUS_INIT;
2318
2319             /* Get out the operand values.  */
2320             string = decode_asm_operands (body, ops, NULL, NULL, NULL, &loc);
2321             /* Inhibit dying on what would otherwise be compiler bugs.  */
2322             insn_noperands = noperands;
2323             this_is_asm_operands = insn;
2324             expanded = expand_location (loc);
2325
2326 #ifdef FINAL_PRESCAN_INSN
2327             FINAL_PRESCAN_INSN (insn, ops, insn_noperands);
2328 #endif
2329
2330             /* Output the insn using them.  */
2331             if (string[0])
2332               {
2333                 app_enable ();
2334                 if (expanded.file && expanded.line)
2335                   fprintf (asm_out_file, "%s %i \"%s\" 1\n",
2336                            ASM_COMMENT_START, expanded.line, expanded.file);
2337                 output_asm_insn (string, ops);
2338 #if HAVE_AS_LINE_ZERO
2339                 if (expanded.file && expanded.line)
2340                   fprintf (asm_out_file, "%s 0 \"\" 2\n", ASM_COMMENT_START);
2341 #endif
2342               }
2343
2344             if (targetm.asm_out.final_postscan_insn)
2345               targetm.asm_out.final_postscan_insn (file, insn, ops,
2346                                                    insn_noperands);
2347
2348             this_is_asm_operands = 0;
2349             break;
2350           }
2351
2352         app_disable ();
2353
2354         if (GET_CODE (body) == SEQUENCE)
2355           {
2356             /* A delayed-branch sequence */
2357             int i;
2358
2359             final_sequence = body;
2360
2361             /* The first insn in this SEQUENCE might be a JUMP_INSN that will
2362                force the restoration of a comparison that was previously
2363                thought unnecessary.  If that happens, cancel this sequence
2364                and cause that insn to be restored.  */
2365
2366             next = final_scan_insn (XVECEXP (body, 0, 0), file, 0, 1, seen);
2367             if (next != XVECEXP (body, 0, 1))
2368               {
2369                 final_sequence = 0;
2370                 return next;
2371               }
2372
2373             for (i = 1; i < XVECLEN (body, 0); i++)
2374               {
2375                 rtx insn = XVECEXP (body, 0, i);
2376                 rtx next = NEXT_INSN (insn);
2377                 /* We loop in case any instruction in a delay slot gets
2378                    split.  */
2379                 do
2380                   insn = final_scan_insn (insn, file, 0, 1, seen);
2381                 while (insn != next);
2382               }
2383 #ifdef DBR_OUTPUT_SEQEND
2384             DBR_OUTPUT_SEQEND (file);
2385 #endif
2386             final_sequence = 0;
2387
2388             /* If the insn requiring the delay slot was a CALL_INSN, the
2389                insns in the delay slot are actually executed before the
2390                called function.  Hence we don't preserve any CC-setting
2391                actions in these insns and the CC must be marked as being
2392                clobbered by the function.  */
2393             if (CALL_P (XVECEXP (body, 0, 0)))
2394               {
2395                 CC_STATUS_INIT;
2396               }
2397             break;
2398           }
2399
2400         /* We have a real machine instruction as rtl.  */
2401
2402         body = PATTERN (insn);
2403
2404 #ifdef HAVE_cc0
2405         set = single_set (insn);
2406
2407         /* Check for redundant test and compare instructions
2408            (when the condition codes are already set up as desired).
2409            This is done only when optimizing; if not optimizing,
2410            it should be possible for the user to alter a variable
2411            with the debugger in between statements
2412            and the next statement should reexamine the variable
2413            to compute the condition codes.  */
2414
2415         if (optimize_p)
2416           {
2417             if (set
2418                 && GET_CODE (SET_DEST (set)) == CC0
2419                 && insn != last_ignored_compare)
2420               {
2421                 rtx src1, src2;
2422                 if (GET_CODE (SET_SRC (set)) == SUBREG)
2423                   SET_SRC (set) = alter_subreg (&SET_SRC (set));
2424
2425                 src1 = SET_SRC (set);
2426                 src2 = NULL_RTX;
2427                 if (GET_CODE (SET_SRC (set)) == COMPARE)
2428                   {
2429                     if (GET_CODE (XEXP (SET_SRC (set), 0)) == SUBREG)
2430                       XEXP (SET_SRC (set), 0)
2431                         = alter_subreg (&XEXP (SET_SRC (set), 0));
2432                     if (GET_CODE (XEXP (SET_SRC (set), 1)) == SUBREG)
2433                       XEXP (SET_SRC (set), 1)
2434                         = alter_subreg (&XEXP (SET_SRC (set), 1));
2435                     if (XEXP (SET_SRC (set), 1)
2436                         == CONST0_RTX (GET_MODE (XEXP (SET_SRC (set), 0))))
2437                       src2 = XEXP (SET_SRC (set), 0);
2438                   }
2439                 if ((cc_status.value1 != 0
2440                      && rtx_equal_p (src1, cc_status.value1))
2441                     || (cc_status.value2 != 0
2442                         && rtx_equal_p (src1, cc_status.value2))
2443                     || (src2 != 0 && cc_status.value1 != 0
2444                         && rtx_equal_p (src2, cc_status.value1))
2445                     || (src2 != 0 && cc_status.value2 != 0
2446                         && rtx_equal_p (src2, cc_status.value2)))
2447                   {
2448                     /* Don't delete insn if it has an addressing side-effect.  */
2449                     if (! FIND_REG_INC_NOTE (insn, NULL_RTX)
2450                         /* or if anything in it is volatile.  */
2451                         && ! volatile_refs_p (PATTERN (insn)))
2452                       {
2453                         /* We don't really delete the insn; just ignore it.  */
2454                         last_ignored_compare = insn;
2455                         break;
2456                       }
2457                   }
2458               }
2459           }
2460
2461         /* If this is a conditional branch, maybe modify it
2462            if the cc's are in a nonstandard state
2463            so that it accomplishes the same thing that it would
2464            do straightforwardly if the cc's were set up normally.  */
2465
2466         if (cc_status.flags != 0
2467             && JUMP_P (insn)
2468             && GET_CODE (body) == SET
2469             && SET_DEST (body) == pc_rtx
2470             && GET_CODE (SET_SRC (body)) == IF_THEN_ELSE
2471             && COMPARISON_P (XEXP (SET_SRC (body), 0))
2472             && XEXP (XEXP (SET_SRC (body), 0), 0) == cc0_rtx)
2473           {
2474             /* This function may alter the contents of its argument
2475                and clear some of the cc_status.flags bits.
2476                It may also return 1 meaning condition now always true
2477                or -1 meaning condition now always false
2478                or 2 meaning condition nontrivial but altered.  */
2479             int result = alter_cond (XEXP (SET_SRC (body), 0));
2480             /* If condition now has fixed value, replace the IF_THEN_ELSE
2481                with its then-operand or its else-operand.  */
2482             if (result == 1)
2483               SET_SRC (body) = XEXP (SET_SRC (body), 1);
2484             if (result == -1)
2485               SET_SRC (body) = XEXP (SET_SRC (body), 2);
2486
2487             /* The jump is now either unconditional or a no-op.
2488                If it has become a no-op, don't try to output it.
2489                (It would not be recognized.)  */
2490             if (SET_SRC (body) == pc_rtx)
2491               {
2492                 delete_insn (insn);
2493                 break;
2494               }
2495             else if (ANY_RETURN_P (SET_SRC (body)))
2496               /* Replace (set (pc) (return)) with (return).  */
2497               PATTERN (insn) = body = SET_SRC (body);
2498
2499             /* Rerecognize the instruction if it has changed.  */
2500             if (result != 0)
2501               INSN_CODE (insn) = -1;
2502           }
2503
2504         /* If this is a conditional trap, maybe modify it if the cc's
2505            are in a nonstandard state so that it accomplishes the same
2506            thing that it would do straightforwardly if the cc's were
2507            set up normally.  */
2508         if (cc_status.flags != 0
2509             && NONJUMP_INSN_P (insn)
2510             && GET_CODE (body) == TRAP_IF
2511             && COMPARISON_P (TRAP_CONDITION (body))
2512             && XEXP (TRAP_CONDITION (body), 0) == cc0_rtx)
2513           {
2514             /* This function may alter the contents of its argument
2515                and clear some of the cc_status.flags bits.
2516                It may also return 1 meaning condition now always true
2517                or -1 meaning condition now always false
2518                or 2 meaning condition nontrivial but altered.  */
2519             int result = alter_cond (TRAP_CONDITION (body));
2520
2521             /* If TRAP_CONDITION has become always false, delete the
2522                instruction.  */
2523             if (result == -1)
2524               {
2525                 delete_insn (insn);
2526                 break;
2527               }
2528
2529             /* If TRAP_CONDITION has become always true, replace
2530                TRAP_CONDITION with const_true_rtx.  */
2531             if (result == 1)
2532               TRAP_CONDITION (body) = const_true_rtx;
2533
2534             /* Rerecognize the instruction if it has changed.  */
2535             if (result != 0)
2536               INSN_CODE (insn) = -1;
2537           }
2538
2539         /* Make same adjustments to instructions that examine the
2540            condition codes without jumping and instructions that
2541            handle conditional moves (if this machine has either one).  */
2542
2543         if (cc_status.flags != 0
2544             && set != 0)
2545           {
2546             rtx cond_rtx, then_rtx, else_rtx;
2547
2548             if (!JUMP_P (insn)
2549                 && GET_CODE (SET_SRC (set)) == IF_THEN_ELSE)
2550               {
2551                 cond_rtx = XEXP (SET_SRC (set), 0);
2552                 then_rtx = XEXP (SET_SRC (set), 1);
2553                 else_rtx = XEXP (SET_SRC (set), 2);
2554               }
2555             else
2556               {
2557                 cond_rtx = SET_SRC (set);
2558                 then_rtx = const_true_rtx;
2559                 else_rtx = const0_rtx;
2560               }
2561
2562             switch (GET_CODE (cond_rtx))
2563               {
2564               case GTU:
2565               case GT:
2566               case LTU:
2567               case LT:
2568               case GEU:
2569               case GE:
2570               case LEU:
2571               case LE:
2572               case EQ:
2573               case NE:
2574                 {
2575                   int result;
2576                   if (XEXP (cond_rtx, 0) != cc0_rtx)
2577                     break;
2578                   result = alter_cond (cond_rtx);
2579                   if (result == 1)
2580                     validate_change (insn, &SET_SRC (set), then_rtx, 0);
2581                   else if (result == -1)
2582                     validate_change (insn, &SET_SRC (set), else_rtx, 0);
2583                   else if (result == 2)
2584                     INSN_CODE (insn) = -1;
2585                   if (SET_DEST (set) == SET_SRC (set))
2586                     delete_insn (insn);
2587                 }
2588                 break;
2589
2590               default:
2591                 break;
2592               }
2593           }
2594
2595 #endif
2596
2597 #ifdef HAVE_peephole
2598         /* Do machine-specific peephole optimizations if desired.  */
2599
2600         if (optimize_p && !flag_no_peephole && !nopeepholes)
2601           {
2602             rtx next = peephole (insn);
2603             /* When peepholing, if there were notes within the peephole,
2604                emit them before the peephole.  */
2605             if (next != 0 && next != NEXT_INSN (insn))
2606               {
2607                 rtx note, prev = PREV_INSN (insn);
2608
2609                 for (note = NEXT_INSN (insn); note != next;
2610                      note = NEXT_INSN (note))
2611                   final_scan_insn (note, file, optimize_p, nopeepholes, seen);
2612
2613                 /* Put the notes in the proper position for a later
2614                    rescan.  For example, the SH target can do this
2615                    when generating a far jump in a delayed branch
2616                    sequence.  */
2617                 note = NEXT_INSN (insn);
2618                 PREV_INSN (note) = prev;
2619                 NEXT_INSN (prev) = note;
2620                 NEXT_INSN (PREV_INSN (next)) = insn;
2621                 PREV_INSN (insn) = PREV_INSN (next);
2622                 NEXT_INSN (insn) = next;
2623                 PREV_INSN (next) = insn;
2624               }
2625
2626             /* PEEPHOLE might have changed this.  */
2627             body = PATTERN (insn);
2628           }
2629 #endif
2630
2631         /* Try to recognize the instruction.
2632            If successful, verify that the operands satisfy the
2633            constraints for the instruction.  Crash if they don't,
2634            since `reload' should have changed them so that they do.  */
2635
2636         insn_code_number = recog_memoized (insn);
2637         cleanup_subreg_operands (insn);
2638
2639         /* Dump the insn in the assembly for debugging.  */
2640         if (flag_dump_rtl_in_asm)
2641           {
2642             print_rtx_head = ASM_COMMENT_START;
2643             print_rtl_single (asm_out_file, insn);
2644             print_rtx_head = "";
2645           }
2646
2647         if (! constrain_operands_cached (1))
2648           fatal_insn_not_found (insn);
2649
2650         /* Some target machines need to prescan each insn before
2651            it is output.  */
2652
2653 #ifdef FINAL_PRESCAN_INSN
2654         FINAL_PRESCAN_INSN (insn, recog_data.operand, recog_data.n_operands);
2655 #endif
2656
2657         if (targetm.have_conditional_execution ()
2658             && GET_CODE (PATTERN (insn)) == COND_EXEC)
2659           current_insn_predicate = COND_EXEC_TEST (PATTERN (insn));
2660
2661 #ifdef HAVE_cc0
2662         cc_prev_status = cc_status;
2663
2664         /* Update `cc_status' for this instruction.
2665            The instruction's output routine may change it further.
2666            If the output routine for a jump insn needs to depend
2667            on the cc status, it should look at cc_prev_status.  */
2668
2669         NOTICE_UPDATE_CC (body, insn);
2670 #endif
2671
2672         current_output_insn = debug_insn = insn;
2673
2674         /* Find the proper template for this insn.  */
2675         templ = get_insn_template (insn_code_number, insn);
2676
2677         /* If the C code returns 0, it means that it is a jump insn
2678            which follows a deleted test insn, and that test insn
2679            needs to be reinserted.  */
2680         if (templ == 0)
2681           {
2682             rtx prev;
2683
2684             gcc_assert (prev_nonnote_insn (insn) == last_ignored_compare);
2685
2686             /* We have already processed the notes between the setter and
2687                the user.  Make sure we don't process them again, this is
2688                particularly important if one of the notes is a block
2689                scope note or an EH note.  */
2690             for (prev = insn;
2691                  prev != last_ignored_compare;
2692                  prev = PREV_INSN (prev))
2693               {
2694                 if (NOTE_P (prev))
2695                   delete_insn (prev);   /* Use delete_note.  */
2696               }
2697
2698             return prev;
2699           }
2700
2701         /* If the template is the string "#", it means that this insn must
2702            be split.  */
2703         if (templ[0] == '#' && templ[1] == '\0')
2704           {
2705             rtx new_rtx = try_split (body, insn, 0);
2706
2707             /* If we didn't split the insn, go away.  */
2708             if (new_rtx == insn && PATTERN (new_rtx) == body)
2709               fatal_insn ("could not split insn", insn);
2710
2711 #ifdef HAVE_ATTR_length
2712             /* This instruction should have been split in shorten_branches,
2713                to ensure that we would have valid length info for the
2714                splitees.  */
2715             gcc_unreachable ();
2716 #endif
2717
2718             return new_rtx;
2719           }
2720
2721         /* ??? This will put the directives in the wrong place if
2722            get_insn_template outputs assembly directly.  However calling it
2723            before get_insn_template breaks if the insns is split.  */
2724         if (targetm.asm_out.unwind_emit_before_insn
2725             && targetm.asm_out.unwind_emit)
2726           targetm.asm_out.unwind_emit (asm_out_file, insn);
2727
2728         if (CALL_P (insn))
2729           {
2730             rtx x = call_from_call_insn (insn);
2731             x = XEXP (x, 0);
2732             if (x && MEM_P (x) && GET_CODE (XEXP (x, 0)) == SYMBOL_REF)
2733               {
2734                 tree t;
2735                 x = XEXP (x, 0);
2736                 t = SYMBOL_REF_DECL (x);
2737                 if (t)
2738                   assemble_external (t);
2739               }
2740             if (!DECL_IGNORED_P (current_function_decl))
2741               debug_hooks->var_location (insn);
2742           }
2743
2744         /* Output assembler code from the template.  */
2745         output_asm_insn (templ, recog_data.operand);
2746
2747         /* Some target machines need to postscan each insn after
2748            it is output.  */
2749         if (targetm.asm_out.final_postscan_insn)
2750           targetm.asm_out.final_postscan_insn (file, insn, recog_data.operand,
2751                                                recog_data.n_operands);
2752
2753         if (!targetm.asm_out.unwind_emit_before_insn
2754             && targetm.asm_out.unwind_emit)
2755           targetm.asm_out.unwind_emit (asm_out_file, insn);
2756
2757         current_output_insn = debug_insn = 0;
2758       }
2759     }
2760   return NEXT_INSN (insn);
2761 }
2762 \f
2763 /* Return whether a source line note needs to be emitted before INSN.
2764    Sets IS_STMT to TRUE if the line should be marked as a possible
2765    breakpoint location.  */
2766
2767 static bool
2768 notice_source_line (rtx insn, bool *is_stmt)
2769 {
2770   const char *filename;
2771   int linenum;
2772
2773   if (override_filename)
2774     {
2775       filename = override_filename;
2776       linenum = override_linenum;
2777     }
2778   else
2779     {
2780       filename = insn_file (insn);
2781       linenum = insn_line (insn);
2782     }
2783
2784   if (filename == NULL)
2785     return false;
2786
2787   if (force_source_line
2788       || filename != last_filename
2789       || last_linenum != linenum)
2790     {
2791       force_source_line = false;
2792       last_filename = filename;
2793       last_linenum = linenum;
2794       last_discriminator = discriminator;
2795       *is_stmt = true;
2796       high_block_linenum = MAX (last_linenum, high_block_linenum);
2797       high_function_linenum = MAX (last_linenum, high_function_linenum);
2798       return true;
2799     }
2800
2801   if (SUPPORTS_DISCRIMINATOR && last_discriminator != discriminator)
2802     {
2803       /* If the discriminator changed, but the line number did not,
2804          output the line table entry with is_stmt false so the
2805          debugger does not treat this as a breakpoint location.  */
2806       last_discriminator = discriminator;
2807       *is_stmt = false;
2808       return true;
2809     }
2810
2811   return false;
2812 }
2813 \f
2814 /* For each operand in INSN, simplify (subreg (reg)) so that it refers
2815    directly to the desired hard register.  */
2816
2817 void
2818 cleanup_subreg_operands (rtx insn)
2819 {
2820   int i;
2821   bool changed = false;
2822   extract_insn_cached (insn);
2823   for (i = 0; i < recog_data.n_operands; i++)
2824     {
2825       /* The following test cannot use recog_data.operand when testing
2826          for a SUBREG: the underlying object might have been changed
2827          already if we are inside a match_operator expression that
2828          matches the else clause.  Instead we test the underlying
2829          expression directly.  */
2830       if (GET_CODE (*recog_data.operand_loc[i]) == SUBREG)
2831         {
2832           recog_data.operand[i] = alter_subreg (recog_data.operand_loc[i]);
2833           changed = true;
2834         }
2835       else if (GET_CODE (recog_data.operand[i]) == PLUS
2836                || GET_CODE (recog_data.operand[i]) == MULT
2837                || MEM_P (recog_data.operand[i]))
2838         recog_data.operand[i] = walk_alter_subreg (recog_data.operand_loc[i], &changed);
2839     }
2840
2841   for (i = 0; i < recog_data.n_dups; i++)
2842     {
2843       if (GET_CODE (*recog_data.dup_loc[i]) == SUBREG)
2844         {
2845           *recog_data.dup_loc[i] = alter_subreg (recog_data.dup_loc[i]);
2846           changed = true;
2847         }
2848       else if (GET_CODE (*recog_data.dup_loc[i]) == PLUS
2849                || GET_CODE (*recog_data.dup_loc[i]) == MULT
2850                || MEM_P (*recog_data.dup_loc[i]))
2851         *recog_data.dup_loc[i] = walk_alter_subreg (recog_data.dup_loc[i], &changed);
2852     }
2853   if (changed)
2854     df_insn_rescan (insn);
2855 }
2856
2857 /* If X is a SUBREG, replace it with a REG or a MEM,
2858    based on the thing it is a subreg of.  */
2859
2860 rtx
2861 alter_subreg (rtx *xp)
2862 {
2863   rtx x = *xp;
2864   rtx y = SUBREG_REG (x);
2865
2866   /* simplify_subreg does not remove subreg from volatile references.
2867      We are required to.  */
2868   if (MEM_P (y))
2869     {
2870       int offset = SUBREG_BYTE (x);
2871
2872       /* For paradoxical subregs on big-endian machines, SUBREG_BYTE
2873          contains 0 instead of the proper offset.  See simplify_subreg.  */
2874       if (offset == 0
2875           && GET_MODE_SIZE (GET_MODE (y)) < GET_MODE_SIZE (GET_MODE (x)))
2876         {
2877           int difference = GET_MODE_SIZE (GET_MODE (y))
2878                            - GET_MODE_SIZE (GET_MODE (x));
2879           if (WORDS_BIG_ENDIAN)
2880             offset += (difference / UNITS_PER_WORD) * UNITS_PER_WORD;
2881           if (BYTES_BIG_ENDIAN)
2882             offset += difference % UNITS_PER_WORD;
2883         }
2884
2885       *xp = adjust_address (y, GET_MODE (x), offset);
2886     }
2887   else
2888     {
2889       rtx new_rtx = simplify_subreg (GET_MODE (x), y, GET_MODE (y),
2890                                  SUBREG_BYTE (x));
2891
2892       if (new_rtx != 0)
2893         *xp = new_rtx;
2894       else if (REG_P (y))
2895         {
2896           /* Simplify_subreg can't handle some REG cases, but we have to.  */
2897           unsigned int regno;
2898           HOST_WIDE_INT offset;
2899
2900           regno = subreg_regno (x);
2901           if (subreg_lowpart_p (x))
2902             offset = byte_lowpart_offset (GET_MODE (x), GET_MODE (y));
2903           else
2904             offset = SUBREG_BYTE (x);
2905           *xp = gen_rtx_REG_offset (y, GET_MODE (x), regno, offset);
2906         }
2907     }
2908
2909   return *xp;
2910 }
2911
2912 /* Do alter_subreg on all the SUBREGs contained in X.  */
2913
2914 static rtx
2915 walk_alter_subreg (rtx *xp, bool *changed)
2916 {
2917   rtx x = *xp;
2918   switch (GET_CODE (x))
2919     {
2920     case PLUS:
2921     case MULT:
2922     case AND:
2923       XEXP (x, 0) = walk_alter_subreg (&XEXP (x, 0), changed);
2924       XEXP (x, 1) = walk_alter_subreg (&XEXP (x, 1), changed);
2925       break;
2926
2927     case MEM:
2928     case ZERO_EXTEND:
2929       XEXP (x, 0) = walk_alter_subreg (&XEXP (x, 0), changed);
2930       break;
2931
2932     case SUBREG:
2933       *changed = true;
2934       return alter_subreg (xp);
2935
2936     default:
2937       break;
2938     }
2939
2940   return *xp;
2941 }
2942 \f
2943 #ifdef HAVE_cc0
2944
2945 /* Given BODY, the body of a jump instruction, alter the jump condition
2946    as required by the bits that are set in cc_status.flags.
2947    Not all of the bits there can be handled at this level in all cases.
2948
2949    The value is normally 0.
2950    1 means that the condition has become always true.
2951    -1 means that the condition has become always false.
2952    2 means that COND has been altered.  */
2953
2954 static int
2955 alter_cond (rtx cond)
2956 {
2957   int value = 0;
2958
2959   if (cc_status.flags & CC_REVERSED)
2960     {
2961       value = 2;
2962       PUT_CODE (cond, swap_condition (GET_CODE (cond)));
2963     }
2964
2965   if (cc_status.flags & CC_INVERTED)
2966     {
2967       value = 2;
2968       PUT_CODE (cond, reverse_condition (GET_CODE (cond)));
2969     }
2970
2971   if (cc_status.flags & CC_NOT_POSITIVE)
2972     switch (GET_CODE (cond))
2973       {
2974       case LE:
2975       case LEU:
2976       case GEU:
2977         /* Jump becomes unconditional.  */
2978         return 1;
2979
2980       case GT:
2981       case GTU:
2982       case LTU:
2983         /* Jump becomes no-op.  */
2984         return -1;
2985
2986       case GE:
2987         PUT_CODE (cond, EQ);
2988         value = 2;
2989         break;
2990
2991       case LT:
2992         PUT_CODE (cond, NE);
2993         value = 2;
2994         break;
2995
2996       default:
2997         break;
2998       }
2999
3000   if (cc_status.flags & CC_NOT_NEGATIVE)
3001     switch (GET_CODE (cond))
3002       {
3003       case GE:
3004       case GEU:
3005         /* Jump becomes unconditional.  */
3006         return 1;
3007
3008       case LT:
3009       case LTU:
3010         /* Jump becomes no-op.  */
3011         return -1;
3012
3013       case LE:
3014       case LEU:
3015         PUT_CODE (cond, EQ);
3016         value = 2;
3017         break;
3018
3019       case GT:
3020       case GTU:
3021         PUT_CODE (cond, NE);
3022         value = 2;
3023         break;
3024
3025       default:
3026         break;
3027       }
3028
3029   if (cc_status.flags & CC_NO_OVERFLOW)
3030     switch (GET_CODE (cond))
3031       {
3032       case GEU:
3033         /* Jump becomes unconditional.  */
3034         return 1;
3035
3036       case LEU:
3037         PUT_CODE (cond, EQ);
3038         value = 2;
3039         break;
3040
3041       case GTU:
3042         PUT_CODE (cond, NE);
3043         value = 2;
3044         break;
3045
3046       case LTU:
3047         /* Jump becomes no-op.  */
3048         return -1;
3049
3050       default:
3051         break;
3052       }
3053
3054   if (cc_status.flags & (CC_Z_IN_NOT_N | CC_Z_IN_N))
3055     switch (GET_CODE (cond))
3056       {
3057       default:
3058         gcc_unreachable ();
3059
3060       case NE:
3061         PUT_CODE (cond, cc_status.flags & CC_Z_IN_N ? GE : LT);
3062         value = 2;
3063         break;
3064
3065       case EQ:
3066         PUT_CODE (cond, cc_status.flags & CC_Z_IN_N ? LT : GE);
3067         value = 2;
3068         break;
3069       }
3070
3071   if (cc_status.flags & CC_NOT_SIGNED)
3072     /* The flags are valid if signed condition operators are converted
3073        to unsigned.  */
3074     switch (GET_CODE (cond))
3075       {
3076       case LE:
3077         PUT_CODE (cond, LEU);
3078         value = 2;
3079         break;
3080
3081       case LT:
3082         PUT_CODE (cond, LTU);
3083         value = 2;
3084         break;
3085
3086       case GT:
3087         PUT_CODE (cond, GTU);
3088         value = 2;
3089         break;
3090
3091       case GE:
3092         PUT_CODE (cond, GEU);
3093         value = 2;
3094         break;
3095
3096       default:
3097         break;
3098       }
3099
3100   return value;
3101 }
3102 #endif
3103 \f
3104 /* Report inconsistency between the assembler template and the operands.
3105    In an `asm', it's the user's fault; otherwise, the compiler's fault.  */
3106
3107 void
3108 output_operand_lossage (const char *cmsgid, ...)
3109 {
3110   char *fmt_string;
3111   char *new_message;
3112   const char *pfx_str;
3113   va_list ap;
3114
3115   va_start (ap, cmsgid);
3116
3117   pfx_str = this_is_asm_operands ? _("invalid 'asm': ") : "output_operand: ";
3118   asprintf (&fmt_string, "%s%s", pfx_str, _(cmsgid));
3119   vasprintf (&new_message, fmt_string, ap);
3120
3121   if (this_is_asm_operands)
3122     error_for_asm (this_is_asm_operands, "%s", new_message);
3123   else
3124     internal_error ("%s", new_message);
3125
3126   free (fmt_string);
3127   free (new_message);
3128   va_end (ap);
3129 }
3130 \f
3131 /* Output of assembler code from a template, and its subroutines.  */
3132
3133 /* Annotate the assembly with a comment describing the pattern and
3134    alternative used.  */
3135
3136 static void
3137 output_asm_name (void)
3138 {
3139   if (debug_insn)
3140     {
3141       int num = INSN_CODE (debug_insn);
3142       fprintf (asm_out_file, "\t%s %d\t%s",
3143                ASM_COMMENT_START, INSN_UID (debug_insn),
3144                insn_data[num].name);
3145       if (insn_data[num].n_alternatives > 1)
3146         fprintf (asm_out_file, "/%d", which_alternative + 1);
3147 #ifdef HAVE_ATTR_length
3148       fprintf (asm_out_file, "\t[length = %d]",
3149                get_attr_length (debug_insn));
3150 #endif
3151       /* Clear this so only the first assembler insn
3152          of any rtl insn will get the special comment for -dp.  */
3153       debug_insn = 0;
3154     }
3155 }
3156
3157 /* If OP is a REG or MEM and we can find a MEM_EXPR corresponding to it
3158    or its address, return that expr .  Set *PADDRESSP to 1 if the expr
3159    corresponds to the address of the object and 0 if to the object.  */
3160
3161 static tree
3162 get_mem_expr_from_op (rtx op, int *paddressp)
3163 {
3164   tree expr;
3165   int inner_addressp;
3166
3167   *paddressp = 0;
3168
3169   if (REG_P (op))
3170     return REG_EXPR (op);
3171   else if (!MEM_P (op))
3172     return 0;
3173
3174   if (MEM_EXPR (op) != 0)
3175     return MEM_EXPR (op);
3176
3177   /* Otherwise we have an address, so indicate it and look at the address.  */
3178   *paddressp = 1;
3179   op = XEXP (op, 0);
3180
3181   /* First check if we have a decl for the address, then look at the right side
3182      if it is a PLUS.  Otherwise, strip off arithmetic and keep looking.
3183      But don't allow the address to itself be indirect.  */
3184   if ((expr = get_mem_expr_from_op (op, &inner_addressp)) && ! inner_addressp)
3185     return expr;
3186   else if (GET_CODE (op) == PLUS
3187            && (expr = get_mem_expr_from_op (XEXP (op, 1), &inner_addressp)))
3188     return expr;
3189
3190   while (UNARY_P (op)
3191          || GET_RTX_CLASS (GET_CODE (op)) == RTX_BIN_ARITH)
3192     op = XEXP (op, 0);
3193
3194   expr = get_mem_expr_from_op (op, &inner_addressp);
3195   return inner_addressp ? 0 : expr;
3196 }
3197
3198 /* Output operand names for assembler instructions.  OPERANDS is the
3199    operand vector, OPORDER is the order to write the operands, and NOPS
3200    is the number of operands to write.  */
3201
3202 static void
3203 output_asm_operand_names (rtx *operands, int *oporder, int nops)
3204 {
3205   int wrote = 0;
3206   int i;
3207
3208   for (i = 0; i < nops; i++)
3209     {
3210       int addressp;
3211       rtx op = operands[oporder[i]];
3212       tree expr = get_mem_expr_from_op (op, &addressp);
3213
3214       fprintf (asm_out_file, "%c%s",
3215                wrote ? ',' : '\t', wrote ? "" : ASM_COMMENT_START);
3216       wrote = 1;
3217       if (expr)
3218         {
3219           fprintf (asm_out_file, "%s",
3220                    addressp ? "*" : "");
3221           print_mem_expr (asm_out_file, expr);
3222           wrote = 1;
3223         }
3224       else if (REG_P (op) && ORIGINAL_REGNO (op)
3225                && ORIGINAL_REGNO (op) != REGNO (op))
3226         fprintf (asm_out_file, " tmp%i", ORIGINAL_REGNO (op));
3227     }
3228 }
3229
3230 /* Output text from TEMPLATE to the assembler output file,
3231    obeying %-directions to substitute operands taken from
3232    the vector OPERANDS.
3233
3234    %N (for N a digit) means print operand N in usual manner.
3235    %lN means require operand N to be a CODE_LABEL or LABEL_REF
3236       and print the label name with no punctuation.
3237    %cN means require operand N to be a constant
3238       and print the constant expression with no punctuation.
3239    %aN means expect operand N to be a memory address
3240       (not a memory reference!) and print a reference
3241       to that address.
3242    %nN means expect operand N to be a constant
3243       and print a constant expression for minus the value
3244       of the operand, with no other punctuation.  */
3245
3246 void
3247 output_asm_insn (const char *templ, rtx *operands)
3248 {
3249   const char *p;
3250   int c;
3251 #ifdef ASSEMBLER_DIALECT
3252   int dialect = 0;
3253 #endif
3254   int oporder[MAX_RECOG_OPERANDS];
3255   char opoutput[MAX_RECOG_OPERANDS];
3256   int ops = 0;
3257
3258   /* An insn may return a null string template
3259      in a case where no assembler code is needed.  */
3260   if (*templ == 0)
3261     return;
3262
3263   memset (opoutput, 0, sizeof opoutput);
3264   p = templ;
3265   putc ('\t', asm_out_file);
3266
3267 #ifdef ASM_OUTPUT_OPCODE
3268   ASM_OUTPUT_OPCODE (asm_out_file, p);
3269 #endif
3270
3271   while ((c = *p++))
3272     switch (c)
3273       {
3274       case '\n':
3275         if (flag_verbose_asm)
3276           output_asm_operand_names (operands, oporder, ops);
3277         if (flag_print_asm_name)
3278           output_asm_name ();
3279
3280         ops = 0;
3281         memset (opoutput, 0, sizeof opoutput);
3282
3283         putc (c, asm_out_file);
3284 #ifdef ASM_OUTPUT_OPCODE
3285         while ((c = *p) == '\t')
3286           {
3287             putc (c, asm_out_file);
3288             p++;
3289           }
3290         ASM_OUTPUT_OPCODE (asm_out_file, p);
3291 #endif
3292         break;
3293
3294 #ifdef ASSEMBLER_DIALECT
3295       case '{':
3296         {
3297           int i;
3298
3299           if (dialect)
3300             output_operand_lossage ("nested assembly dialect alternatives");
3301           else
3302             dialect = 1;
3303
3304           /* If we want the first dialect, do nothing.  Otherwise, skip
3305              DIALECT_NUMBER of strings ending with '|'.  */
3306           for (i = 0; i < dialect_number; i++)
3307             {
3308               while (*p && *p != '}' && *p++ != '|')
3309                 ;
3310               if (*p == '}')
3311                 break;
3312               if (*p == '|')
3313                 p++;
3314             }
3315
3316           if (*p == '\0')
3317             output_operand_lossage ("unterminated assembly dialect alternative");
3318         }
3319         break;
3320
3321       case '|':
3322         if (dialect)
3323           {
3324             /* Skip to close brace.  */
3325             do
3326               {
3327                 if (*p == '\0')
3328                   {
3329                     output_operand_lossage ("unterminated assembly dialect alternative");
3330                     break;
3331                   }
3332               }
3333             while (*p++ != '}');
3334             dialect = 0;
3335           }
3336         else
3337           putc (c, asm_out_file);
3338         break;
3339
3340       case '}':
3341         if (! dialect)
3342           putc (c, asm_out_file);
3343         dialect = 0;
3344         break;
3345 #endif
3346
3347       case '%':
3348         /* %% outputs a single %.  */
3349         if (*p == '%')
3350           {
3351             p++;
3352             putc (c, asm_out_file);
3353           }
3354         /* %= outputs a number which is unique to each insn in the entire
3355            compilation.  This is useful for making local labels that are
3356            referred to more than once in a given insn.  */
3357         else if (*p == '=')
3358           {
3359             p++;
3360             fprintf (asm_out_file, "%d", insn_counter);
3361           }
3362         /* % followed by a letter and some digits
3363            outputs an operand in a special way depending on the letter.
3364            Letters `acln' are implemented directly.
3365            Other letters are passed to `output_operand' so that
3366            the TARGET_PRINT_OPERAND hook can define them.  */
3367         else if (ISALPHA (*p))
3368           {
3369             int letter = *p++;
3370             unsigned long opnum;
3371             char *endptr;
3372
3373             opnum = strtoul (p, &endptr, 10);
3374
3375             if (endptr == p)
3376               output_operand_lossage ("operand number missing "
3377                                       "after %%-letter");
3378             else if (this_is_asm_operands && opnum >= insn_noperands)
3379               output_operand_lossage ("operand number out of range");
3380             else if (letter == 'l')
3381               output_asm_label (operands[opnum]);
3382             else if (letter == 'a')
3383               output_address (operands[opnum]);
3384             else if (letter == 'c')
3385               {
3386                 if (CONSTANT_ADDRESS_P (operands[opnum]))
3387                   output_addr_const (asm_out_file, operands[opnum]);
3388                 else
3389                   output_operand (operands[opnum], 'c');
3390               }
3391             else if (letter == 'n')
3392               {
3393                 if (CONST_INT_P (operands[opnum]))
3394                   fprintf (asm_out_file, HOST_WIDE_INT_PRINT_DEC,
3395                            - INTVAL (operands[opnum]));
3396                 else
3397                   {
3398                     putc ('-', asm_out_file);
3399                     output_addr_const (asm_out_file, operands[opnum]);
3400                   }
3401               }
3402             else
3403               output_operand (operands[opnum], letter);
3404
3405             if (!opoutput[opnum])
3406               oporder[ops++] = opnum;
3407             opoutput[opnum] = 1;
3408
3409             p = endptr;
3410             c = *p;
3411           }
3412         /* % followed by a digit outputs an operand the default way.  */
3413         else if (ISDIGIT (*p))
3414           {
3415             unsigned long opnum;
3416             char *endptr;
3417
3418             opnum = strtoul (p, &endptr, 10);
3419             if (this_is_asm_operands && opnum >= insn_noperands)
3420               output_operand_lossage ("operand number out of range");
3421             else
3422               output_operand (operands[opnum], 0);
3423
3424             if (!opoutput[opnum])
3425               oporder[ops++] = opnum;
3426             opoutput[opnum] = 1;
3427
3428             p = endptr;
3429             c = *p;
3430           }
3431         /* % followed by punctuation: output something for that
3432            punctuation character alone, with no operand.  The
3433            TARGET_PRINT_OPERAND hook decides what is actually done.  */
3434         else if (targetm.asm_out.print_operand_punct_valid_p ((unsigned char) *p))
3435           output_operand (NULL_RTX, *p++);
3436         else
3437           output_operand_lossage ("invalid %%-code");
3438         break;
3439
3440       default:
3441         putc (c, asm_out_file);
3442       }
3443
3444   /* Write out the variable names for operands, if we know them.  */
3445   if (flag_verbose_asm)
3446     output_asm_operand_names (operands, oporder, ops);
3447   if (flag_print_asm_name)
3448     output_asm_name ();
3449
3450   putc ('\n', asm_out_file);
3451 }
3452 \f
3453 /* Output a LABEL_REF, or a bare CODE_LABEL, as an assembler symbol.  */
3454
3455 void
3456 output_asm_label (rtx x)
3457 {
3458   char buf[256];
3459
3460   if (GET_CODE (x) == LABEL_REF)
3461     x = XEXP (x, 0);
3462   if (LABEL_P (x)
3463       || (NOTE_P (x)
3464           && NOTE_KIND (x) == NOTE_INSN_DELETED_LABEL))
3465     ASM_GENERATE_INTERNAL_LABEL (buf, "L", CODE_LABEL_NUMBER (x));
3466   else
3467     output_operand_lossage ("'%%l' operand isn't a label");
3468
3469   assemble_name (asm_out_file, buf);
3470 }
3471
3472 /* Helper rtx-iteration-function for mark_symbol_refs_as_used and
3473    output_operand.  Marks SYMBOL_REFs as referenced through use of
3474    assemble_external.  */
3475
3476 static int
3477 mark_symbol_ref_as_used (rtx *xp, void *dummy ATTRIBUTE_UNUSED)
3478 {
3479   rtx x = *xp;
3480
3481   /* If we have a used symbol, we may have to emit assembly
3482      annotations corresponding to whether the symbol is external, weak
3483      or has non-default visibility.  */
3484   if (GET_CODE (x) == SYMBOL_REF)
3485     {
3486       tree t;
3487
3488       t = SYMBOL_REF_DECL (x);
3489       if (t)
3490         assemble_external (t);
3491
3492       return -1;
3493     }
3494
3495   return 0;
3496 }
3497
3498 /* Marks SYMBOL_REFs in x as referenced through use of assemble_external.  */
3499
3500 void
3501 mark_symbol_refs_as_used (rtx x)
3502 {
3503   for_each_rtx (&x, mark_symbol_ref_as_used, NULL);
3504 }
3505
3506 /* Print operand X using machine-dependent assembler syntax.
3507    CODE is a non-digit that preceded the operand-number in the % spec,
3508    such as 'z' if the spec was `%z3'.  CODE is 0 if there was no char
3509    between the % and the digits.
3510    When CODE is a non-letter, X is 0.
3511
3512    The meanings of the letters are machine-dependent and controlled
3513    by TARGET_PRINT_OPERAND.  */
3514
3515 void
3516 output_operand (rtx x, int code ATTRIBUTE_UNUSED)
3517 {
3518   if (x && GET_CODE (x) == SUBREG)
3519     x = alter_subreg (&x);
3520
3521   /* X must not be a pseudo reg.  */
3522   gcc_assert (!x || !REG_P (x) || REGNO (x) < FIRST_PSEUDO_REGISTER);
3523
3524   targetm.asm_out.print_operand (asm_out_file, x, code);
3525
3526   if (x == NULL_RTX)
3527     return;
3528
3529   for_each_rtx (&x, mark_symbol_ref_as_used, NULL);
3530 }
3531
3532 /* Print a memory reference operand for address X using
3533    machine-dependent assembler syntax.  */
3534
3535 void
3536 output_address (rtx x)
3537 {
3538   bool changed = false;
3539   walk_alter_subreg (&x, &changed);
3540   targetm.asm_out.print_operand_address (asm_out_file, x);
3541 }
3542 \f
3543 /* Print an integer constant expression in assembler syntax.
3544    Addition and subtraction are the only arithmetic
3545    that may appear in these expressions.  */
3546
3547 void
3548 output_addr_const (FILE *file, rtx x)
3549 {
3550   char buf[256];
3551
3552  restart:
3553   switch (GET_CODE (x))
3554     {
3555     case PC:
3556       putc ('.', file);
3557       break;
3558
3559     case SYMBOL_REF:
3560       if (SYMBOL_REF_DECL (x))
3561         assemble_external (SYMBOL_REF_DECL (x));
3562 #ifdef ASM_OUTPUT_SYMBOL_REF
3563       ASM_OUTPUT_SYMBOL_REF (file, x);
3564 #else
3565       assemble_name (file, XSTR (x, 0));
3566 #endif
3567       break;
3568
3569     case LABEL_REF:
3570       x = XEXP (x, 0);
3571       /* Fall through.  */
3572     case CODE_LABEL:
3573       ASM_GENERATE_INTERNAL_LABEL (buf, "L", CODE_LABEL_NUMBER (x));
3574 #ifdef ASM_OUTPUT_LABEL_REF
3575       ASM_OUTPUT_LABEL_REF (file, buf);
3576 #else
3577       assemble_name (file, buf);
3578 #endif
3579       break;
3580
3581     case CONST_INT:
3582       fprintf (file, HOST_WIDE_INT_PRINT_DEC, INTVAL (x));
3583       break;
3584
3585     case CONST:
3586       /* This used to output parentheses around the expression,
3587          but that does not work on the 386 (either ATT or BSD assembler).  */
3588       output_addr_const (file, XEXP (x, 0));
3589       break;
3590
3591     case CONST_DOUBLE:
3592       if (GET_MODE (x) == VOIDmode)
3593         {
3594           /* We can use %d if the number is one word and positive.  */
3595           if (CONST_DOUBLE_HIGH (x))
3596             fprintf (file, HOST_WIDE_INT_PRINT_DOUBLE_HEX,
3597                      (unsigned HOST_WIDE_INT) CONST_DOUBLE_HIGH (x),
3598                      (unsigned HOST_WIDE_INT) CONST_DOUBLE_LOW (x));
3599           else if (CONST_DOUBLE_LOW (x) < 0)
3600             fprintf (file, HOST_WIDE_INT_PRINT_HEX,
3601                      (unsigned HOST_WIDE_INT) CONST_DOUBLE_LOW (x));
3602           else
3603             fprintf (file, HOST_WIDE_INT_PRINT_DEC, CONST_DOUBLE_LOW (x));
3604         }
3605       else
3606         /* We can't handle floating point constants;
3607            PRINT_OPERAND must handle them.  */
3608         output_operand_lossage ("floating constant misused");
3609       break;
3610
3611     case CONST_FIXED:
3612       fprintf (file, HOST_WIDE_INT_PRINT_DEC, CONST_FIXED_VALUE_LOW (x));
3613       break;
3614
3615     case PLUS:
3616       /* Some assemblers need integer constants to appear last (eg masm).  */
3617       if (CONST_INT_P (XEXP (x, 0)))
3618         {
3619           output_addr_const (file, XEXP (x, 1));
3620           if (INTVAL (XEXP (x, 0)) >= 0)
3621             fprintf (file, "+");
3622           output_addr_const (file, XEXP (x, 0));
3623         }
3624       else
3625         {
3626           output_addr_const (file, XEXP (x, 0));
3627           if (!CONST_INT_P (XEXP (x, 1))
3628               || INTVAL (XEXP (x, 1)) >= 0)
3629             fprintf (file, "+");
3630           output_addr_const (file, XEXP (x, 1));
3631         }
3632       break;
3633
3634     case MINUS:
3635       /* Avoid outputting things like x-x or x+5-x,
3636          since some assemblers can't handle that.  */
3637       x = simplify_subtraction (x);
3638       if (GET_CODE (x) != MINUS)
3639         goto restart;
3640
3641       output_addr_const (file, XEXP (x, 0));
3642       fprintf (file, "-");
3643       if ((CONST_INT_P (XEXP (x, 1)) && INTVAL (XEXP (x, 1)) >= 0)
3644           || GET_CODE (XEXP (x, 1)) == PC
3645           || GET_CODE (XEXP (x, 1)) == SYMBOL_REF)
3646         output_addr_const (file, XEXP (x, 1));
3647       else
3648         {
3649           fputs (targetm.asm_out.open_paren, file);
3650           output_addr_const (file, XEXP (x, 1));
3651           fputs (targetm.asm_out.close_paren, file);
3652         }
3653       break;
3654
3655     case ZERO_EXTEND:
3656     case SIGN_EXTEND:
3657     case SUBREG:
3658     case TRUNCATE:
3659       output_addr_const (file, XEXP (x, 0));
3660       break;
3661
3662     default:
3663       if (targetm.asm_out.output_addr_const_extra (file, x))
3664         break;
3665
3666       output_operand_lossage ("invalid expression as operand");
3667     }
3668 }
3669 \f
3670 /* Output a quoted string.  */
3671
3672 void
3673 output_quoted_string (FILE *asm_file, const char *string)
3674 {
3675 #ifdef OUTPUT_QUOTED_STRING
3676   OUTPUT_QUOTED_STRING (asm_file, string);
3677 #else
3678   char c;
3679
3680   putc ('\"', asm_file);
3681   while ((c = *string++) != 0)
3682     {
3683       if (ISPRINT (c))
3684         {
3685           if (c == '\"' || c == '\\')
3686             putc ('\\', asm_file);
3687           putc (c, asm_file);
3688         }
3689       else
3690         fprintf (asm_file, "\\%03o", (unsigned char) c);
3691     }
3692   putc ('\"', asm_file);
3693 #endif
3694 }
3695 \f
3696 /* A poor man's fprintf, with the added features of %I, %R, %L, and %U.
3697    %R prints the value of REGISTER_PREFIX.
3698    %L prints the value of LOCAL_LABEL_PREFIX.
3699    %U prints the value of USER_LABEL_PREFIX.
3700    %I prints the value of IMMEDIATE_PREFIX.
3701    %O runs ASM_OUTPUT_OPCODE to transform what follows in the string.
3702    Also supported are %d, %i, %u, %x, %X, %o, %c, %s and %%.
3703
3704    We handle alternate assembler dialects here, just like output_asm_insn.  */
3705
3706 void
3707 asm_fprintf (FILE *file, const char *p, ...)
3708 {
3709   char buf[10];
3710   char *q, c;
3711   va_list argptr;
3712
3713   va_start (argptr, p);
3714
3715   buf[0] = '%';
3716
3717   while ((c = *p++))
3718     switch (c)
3719       {
3720 #ifdef ASSEMBLER_DIALECT
3721       case '{':
3722         {
3723           int i;
3724
3725           /* If we want the first dialect, do nothing.  Otherwise, skip
3726              DIALECT_NUMBER of strings ending with '|'.  */
3727           for (i = 0; i < dialect_number; i++)
3728             {
3729               while (*p && *p++ != '|')
3730                 ;
3731
3732               if (*p == '|')
3733                 p++;
3734             }
3735         }
3736         break;
3737
3738       case '|':
3739         /* Skip to close brace.  */
3740         while (*p && *p++ != '}')
3741           ;
3742         break;
3743
3744       case '}':
3745         break;
3746 #endif
3747
3748       case '%':
3749         c = *p++;
3750         q = &buf[1];
3751         while (strchr ("-+ #0", c))
3752           {
3753             *q++ = c;
3754             c = *p++;
3755           }
3756         while (ISDIGIT (c) || c == '.')
3757           {
3758             *q++ = c;
3759             c = *p++;
3760           }
3761         switch (c)
3762           {
3763           case '%':
3764             putc ('%', file);
3765             break;
3766
3767           case 'd':  case 'i':  case 'u':
3768           case 'x':  case 'X':  case 'o':
3769           case 'c':
3770             *q++ = c;
3771             *q = 0;
3772             fprintf (file, buf, va_arg (argptr, int));
3773             break;
3774
3775           case 'w':
3776             /* This is a prefix to the 'd', 'i', 'u', 'x', 'X', and
3777                'o' cases, but we do not check for those cases.  It
3778                means that the value is a HOST_WIDE_INT, which may be
3779                either `long' or `long long'.  */
3780             memcpy (q, HOST_WIDE_INT_PRINT, strlen (HOST_WIDE_INT_PRINT));
3781             q += strlen (HOST_WIDE_INT_PRINT);
3782             *q++ = *p++;
3783             *q = 0;
3784             fprintf (file, buf, va_arg (argptr, HOST_WIDE_INT));
3785             break;
3786
3787           case 'l':
3788             *q++ = c;
3789 #ifdef HAVE_LONG_LONG
3790             if (*p == 'l')
3791               {
3792                 *q++ = *p++;
3793                 *q++ = *p++;
3794                 *q = 0;
3795                 fprintf (file, buf, va_arg (argptr, long long));
3796               }
3797             else
3798 #endif
3799               {
3800                 *q++ = *p++;
3801                 *q = 0;
3802                 fprintf (file, buf, va_arg (argptr, long));
3803               }
3804
3805             break;
3806
3807           case 's':
3808             *q++ = c;
3809             *q = 0;
3810             fprintf (file, buf, va_arg (argptr, char *));
3811             break;
3812
3813           case 'O':
3814 #ifdef ASM_OUTPUT_OPCODE
3815             ASM_OUTPUT_OPCODE (asm_out_file, p);
3816 #endif
3817             break;
3818
3819           case 'R':
3820 #ifdef REGISTER_PREFIX
3821             fprintf (file, "%s", REGISTER_PREFIX);
3822 #endif
3823             break;
3824
3825           case 'I':
3826 #ifdef IMMEDIATE_PREFIX
3827             fprintf (file, "%s", IMMEDIATE_PREFIX);
3828 #endif
3829             break;
3830
3831           case 'L':
3832 #ifdef LOCAL_LABEL_PREFIX
3833             fprintf (file, "%s", LOCAL_LABEL_PREFIX);
3834 #endif
3835             break;
3836
3837           case 'U':
3838             fputs (user_label_prefix, file);
3839             break;
3840
3841 #ifdef ASM_FPRINTF_EXTENSIONS
3842             /* Uppercase letters are reserved for general use by asm_fprintf
3843                and so are not available to target specific code.  In order to
3844                prevent the ASM_FPRINTF_EXTENSIONS macro from using them then,
3845                they are defined here.  As they get turned into real extensions
3846                to asm_fprintf they should be removed from this list.  */
3847           case 'A': case 'B': case 'C': case 'D': case 'E':
3848           case 'F': case 'G': case 'H': case 'J': case 'K':
3849           case 'M': case 'N': case 'P': case 'Q': case 'S':
3850           case 'T': case 'V': case 'W': case 'Y': case 'Z':
3851             break;
3852
3853           ASM_FPRINTF_EXTENSIONS (file, argptr, p)
3854 #endif
3855           default:
3856             gcc_unreachable ();
3857           }
3858         break;
3859
3860       default:
3861         putc (c, file);
3862       }
3863   va_end (argptr);
3864 }
3865 \f
3866 /* Split up a CONST_DOUBLE or integer constant rtx
3867    into two rtx's for single words,
3868    storing in *FIRST the word that comes first in memory in the target
3869    and in *SECOND the other.  */
3870
3871 void
3872 split_double (rtx value, rtx *first, rtx *second)
3873 {
3874   if (CONST_INT_P (value))
3875     {
3876       if (HOST_BITS_PER_WIDE_INT >= (2 * BITS_PER_WORD))
3877         {
3878           /* In this case the CONST_INT holds both target words.
3879              Extract the bits from it into two word-sized pieces.
3880              Sign extend each half to HOST_WIDE_INT.  */
3881           unsigned HOST_WIDE_INT low, high;
3882           unsigned HOST_WIDE_INT mask, sign_bit, sign_extend;
3883           unsigned bits_per_word = BITS_PER_WORD;
3884
3885           /* Set sign_bit to the most significant bit of a word.  */
3886           sign_bit = 1;
3887           sign_bit <<= bits_per_word - 1;
3888
3889           /* Set mask so that all bits of the word are set.  We could
3890              have used 1 << BITS_PER_WORD instead of basing the
3891              calculation on sign_bit.  However, on machines where
3892              HOST_BITS_PER_WIDE_INT == BITS_PER_WORD, it could cause a
3893              compiler warning, even though the code would never be
3894              executed.  */
3895           mask = sign_bit << 1;
3896           mask--;
3897
3898           /* Set sign_extend as any remaining bits.  */
3899           sign_extend = ~mask;
3900
3901           /* Pick the lower word and sign-extend it.  */
3902           low = INTVAL (value);
3903           low &= mask;
3904           if (low & sign_bit)
3905             low |= sign_extend;
3906
3907           /* Pick the higher word, shifted to the least significant
3908              bits, and sign-extend it.  */
3909           high = INTVAL (value);
3910           high >>= bits_per_word - 1;
3911           high >>= 1;
3912           high &= mask;
3913           if (high & sign_bit)
3914             high |= sign_extend;
3915
3916           /* Store the words in the target machine order.  */
3917           if (WORDS_BIG_ENDIAN)
3918             {
3919               *first = GEN_INT (high);
3920               *second = GEN_INT (low);
3921             }
3922           else
3923             {
3924               *first = GEN_INT (low);
3925               *second = GEN_INT (high);
3926             }
3927         }
3928       else
3929         {
3930           /* The rule for using CONST_INT for a wider mode
3931              is that we regard the value as signed.
3932              So sign-extend it.  */
3933           rtx high = (INTVAL (value) < 0 ? constm1_rtx : const0_rtx);
3934           if (WORDS_BIG_ENDIAN)
3935             {
3936               *first = high;
3937               *second = value;
3938             }
3939           else
3940             {
3941               *first = value;
3942               *second = high;
3943             }
3944         }
3945     }
3946   else if (GET_CODE (value) != CONST_DOUBLE)
3947     {
3948       if (WORDS_BIG_ENDIAN)
3949         {
3950           *first = const0_rtx;
3951           *second = value;
3952         }
3953       else
3954         {
3955           *first = value;
3956           *second = const0_rtx;
3957         }
3958     }
3959   else if (GET_MODE (value) == VOIDmode
3960            /* This is the old way we did CONST_DOUBLE integers.  */
3961            || GET_MODE_CLASS (GET_MODE (value)) == MODE_INT)
3962     {
3963       /* In an integer, the words are defined as most and least significant.
3964          So order them by the target's convention.  */
3965       if (WORDS_BIG_ENDIAN)
3966         {
3967           *first = GEN_INT (CONST_DOUBLE_HIGH (value));
3968           *second = GEN_INT (CONST_DOUBLE_LOW (value));
3969         }
3970       else
3971         {
3972           *first = GEN_INT (CONST_DOUBLE_LOW (value));
3973           *second = GEN_INT (CONST_DOUBLE_HIGH (value));
3974         }
3975     }
3976   else
3977     {
3978       REAL_VALUE_TYPE r;
3979       long l[2];
3980       REAL_VALUE_FROM_CONST_DOUBLE (r, value);
3981
3982       /* Note, this converts the REAL_VALUE_TYPE to the target's
3983          format, splits up the floating point double and outputs
3984          exactly 32 bits of it into each of l[0] and l[1] --
3985          not necessarily BITS_PER_WORD bits.  */
3986       REAL_VALUE_TO_TARGET_DOUBLE (r, l);
3987
3988       /* If 32 bits is an entire word for the target, but not for the host,
3989          then sign-extend on the host so that the number will look the same
3990          way on the host that it would on the target.  See for instance
3991          simplify_unary_operation.  The #if is needed to avoid compiler
3992          warnings.  */
3993
3994 #if HOST_BITS_PER_LONG > 32
3995       if (BITS_PER_WORD < HOST_BITS_PER_LONG && BITS_PER_WORD == 32)
3996         {
3997           if (l[0] & ((long) 1 << 31))
3998             l[0] |= ((long) (-1) << 32);
3999           if (l[1] & ((long) 1 << 31))
4000             l[1] |= ((long) (-1) << 32);
4001         }
4002 #endif
4003
4004       *first = GEN_INT (l[0]);
4005       *second = GEN_INT (l[1]);
4006     }
4007 }
4008 \f
4009 /* Return nonzero if this function has no function calls.  */
4010
4011 int
4012 leaf_function_p (void)
4013 {
4014   rtx insn;
4015   rtx link;
4016
4017   if (crtl->profile || profile_arc_flag)
4018     return 0;
4019
4020   for (insn = get_insns (); insn; insn = NEXT_INSN (insn))
4021     {
4022       if (CALL_P (insn)
4023           && ! SIBLING_CALL_P (insn))
4024         return 0;
4025       if (NONJUMP_INSN_P (insn)
4026           && GET_CODE (PATTERN (insn)) == SEQUENCE
4027           && CALL_P (XVECEXP (PATTERN (insn), 0, 0))
4028           && ! SIBLING_CALL_P (XVECEXP (PATTERN (insn), 0, 0)))
4029         return 0;
4030     }
4031   for (link = crtl->epilogue_delay_list;
4032        link;
4033        link = XEXP (link, 1))
4034     {
4035       insn = XEXP (link, 0);
4036
4037       if (CALL_P (insn)
4038           && ! SIBLING_CALL_P (insn))
4039         return 0;
4040       if (NONJUMP_INSN_P (insn)
4041           && GET_CODE (PATTERN (insn)) == SEQUENCE
4042           && CALL_P (XVECEXP (PATTERN (insn), 0, 0))
4043           && ! SIBLING_CALL_P (XVECEXP (PATTERN (insn), 0, 0)))
4044         return 0;
4045     }
4046
4047   return 1;
4048 }
4049
4050 /* Return 1 if branch is a forward branch.
4051    Uses insn_shuid array, so it works only in the final pass.  May be used by
4052    output templates to customary add branch prediction hints.
4053  */
4054 int
4055 final_forward_branch_p (rtx insn)
4056 {
4057   int insn_id, label_id;
4058
4059   gcc_assert (uid_shuid);
4060   insn_id = INSN_SHUID (insn);
4061   label_id = INSN_SHUID (JUMP_LABEL (insn));
4062   /* We've hit some insns that does not have id information available.  */
4063   gcc_assert (insn_id && label_id);
4064   return insn_id < label_id;
4065 }
4066
4067 /* On some machines, a function with no call insns
4068    can run faster if it doesn't create its own register window.
4069    When output, the leaf function should use only the "output"
4070    registers.  Ordinarily, the function would be compiled to use
4071    the "input" registers to find its arguments; it is a candidate
4072    for leaf treatment if it uses only the "input" registers.
4073    Leaf function treatment means renumbering so the function
4074    uses the "output" registers instead.  */
4075
4076 #ifdef LEAF_REGISTERS
4077
4078 /* Return 1 if this function uses only the registers that can be
4079    safely renumbered.  */
4080
4081 int
4082 only_leaf_regs_used (void)
4083 {
4084   int i;
4085   const char *const permitted_reg_in_leaf_functions = LEAF_REGISTERS;
4086
4087   for (i = 0; i < FIRST_PSEUDO_REGISTER; i++)
4088     if ((df_regs_ever_live_p (i) || global_regs[i])
4089         && ! permitted_reg_in_leaf_functions[i])
4090       return 0;
4091
4092   if (crtl->uses_pic_offset_table
4093       && pic_offset_table_rtx != 0
4094       && REG_P (pic_offset_table_rtx)
4095       && ! permitted_reg_in_leaf_functions[REGNO (pic_offset_table_rtx)])
4096     return 0;
4097
4098   return 1;
4099 }
4100
4101 /* Scan all instructions and renumber all registers into those
4102    available in leaf functions.  */
4103
4104 static void
4105 leaf_renumber_regs (rtx first)
4106 {
4107   rtx insn;
4108
4109   /* Renumber only the actual patterns.
4110      The reg-notes can contain frame pointer refs,
4111      and renumbering them could crash, and should not be needed.  */
4112   for (insn = first; insn; insn = NEXT_INSN (insn))
4113     if (INSN_P (insn))
4114       leaf_renumber_regs_insn (PATTERN (insn));
4115   for (insn = crtl->epilogue_delay_list;
4116        insn;
4117        insn = XEXP (insn, 1))
4118     if (INSN_P (XEXP (insn, 0)))
4119       leaf_renumber_regs_insn (PATTERN (XEXP (insn, 0)));
4120 }
4121
4122 /* Scan IN_RTX and its subexpressions, and renumber all regs into those
4123    available in leaf functions.  */
4124
4125 void
4126 leaf_renumber_regs_insn (rtx in_rtx)
4127 {
4128   int i, j;
4129   const char *format_ptr;
4130
4131   if (in_rtx == 0)
4132     return;
4133
4134   /* Renumber all input-registers into output-registers.
4135      renumbered_regs would be 1 for an output-register;
4136      they  */
4137
4138   if (REG_P (in_rtx))
4139     {
4140       int newreg;
4141
4142       /* Don't renumber the same reg twice.  */
4143       if (in_rtx->used)
4144         return;
4145
4146       newreg = REGNO (in_rtx);
4147       /* Don't try to renumber pseudo regs.  It is possible for a pseudo reg
4148          to reach here as part of a REG_NOTE.  */
4149       if (newreg >= FIRST_PSEUDO_REGISTER)
4150         {
4151           in_rtx->used = 1;
4152           return;
4153         }
4154       newreg = LEAF_REG_REMAP (newreg);
4155       gcc_assert (newreg >= 0);
4156       df_set_regs_ever_live (REGNO (in_rtx), false);
4157       df_set_regs_ever_live (newreg, true);
4158       SET_REGNO (in_rtx, newreg);
4159       in_rtx->used = 1;
4160     }
4161
4162   if (INSN_P (in_rtx))
4163     {
4164       /* Inside a SEQUENCE, we find insns.
4165          Renumber just the patterns of these insns,
4166          just as we do for the top-level insns.  */
4167       leaf_renumber_regs_insn (PATTERN (in_rtx));
4168       return;
4169     }
4170
4171   format_ptr = GET_RTX_FORMAT (GET_CODE (in_rtx));
4172
4173   for (i = 0; i < GET_RTX_LENGTH (GET_CODE (in_rtx)); i++)
4174     switch (*format_ptr++)
4175       {
4176       case 'e':
4177         leaf_renumber_regs_insn (XEXP (in_rtx, i));
4178         break;
4179
4180       case 'E':
4181         if (NULL != XVEC (in_rtx, i))
4182           {
4183             for (j = 0; j < XVECLEN (in_rtx, i); j++)
4184               leaf_renumber_regs_insn (XVECEXP (in_rtx, i, j));
4185           }
4186         break;
4187
4188       case 'S':
4189       case 's':
4190       case '0':
4191       case 'i':
4192       case 'w':
4193       case 'n':
4194       case 'u':
4195         break;
4196
4197       default:
4198         gcc_unreachable ();
4199       }
4200 }
4201 #endif
4202 \f
4203 /* Turn the RTL into assembly.  */
4204 static unsigned int
4205 rest_of_handle_final (void)
4206 {
4207   rtx x;
4208   const char *fnname;
4209
4210   /* Get the function's name, as described by its RTL.  This may be
4211      different from the DECL_NAME name used in the source file.  */
4212
4213   x = DECL_RTL (current_function_decl);
4214   gcc_assert (MEM_P (x));
4215   x = XEXP (x, 0);
4216   gcc_assert (GET_CODE (x) == SYMBOL_REF);
4217   fnname = XSTR (x, 0);
4218
4219   assemble_start_function (current_function_decl, fnname);
4220   final_start_function (get_insns (), asm_out_file, optimize);
4221   final (get_insns (), asm_out_file, optimize);
4222   final_end_function ();
4223
4224   /* The IA-64 ".handlerdata" directive must be issued before the ".endp"
4225      directive that closes the procedure descriptor.  Similarly, for x64 SEH.
4226      Otherwise it's not strictly necessary, but it doesn't hurt either.  */
4227   output_function_exception_table (fnname);
4228
4229   assemble_end_function (current_function_decl, fnname);
4230
4231   user_defined_section_attribute = false;
4232
4233   /* Free up reg info memory.  */
4234   free_reg_info ();
4235
4236   if (! quiet_flag)
4237     fflush (asm_out_file);
4238
4239   /* Write DBX symbols if requested.  */
4240
4241   /* Note that for those inline functions where we don't initially
4242      know for certain that we will be generating an out-of-line copy,
4243      the first invocation of this routine (rest_of_compilation) will
4244      skip over this code by doing a `goto exit_rest_of_compilation;'.
4245      Later on, wrapup_global_declarations will (indirectly) call
4246      rest_of_compilation again for those inline functions that need
4247      to have out-of-line copies generated.  During that call, we
4248      *will* be routed past here.  */
4249
4250   timevar_push (TV_SYMOUT);
4251   if (!DECL_IGNORED_P (current_function_decl))
4252     debug_hooks->function_decl (current_function_decl);
4253   timevar_pop (TV_SYMOUT);
4254
4255   /* Release the blocks that are linked to DECL_INITIAL() to free the memory.  */
4256   DECL_INITIAL (current_function_decl) = error_mark_node;
4257
4258   if (DECL_STATIC_CONSTRUCTOR (current_function_decl)
4259       && targetm.have_ctors_dtors)
4260     targetm.asm_out.constructor (XEXP (DECL_RTL (current_function_decl), 0),
4261                                  decl_init_priority_lookup
4262                                    (current_function_decl));
4263   if (DECL_STATIC_DESTRUCTOR (current_function_decl)
4264       && targetm.have_ctors_dtors)
4265     targetm.asm_out.destructor (XEXP (DECL_RTL (current_function_decl), 0),
4266                                 decl_fini_priority_lookup
4267                                   (current_function_decl));
4268   return 0;
4269 }
4270
4271 struct rtl_opt_pass pass_final =
4272 {
4273  {
4274   RTL_PASS,
4275   "final",                              /* name */
4276   NULL,                                 /* gate */
4277   rest_of_handle_final,                 /* execute */
4278   NULL,                                 /* sub */
4279   NULL,                                 /* next */
4280   0,                                    /* static_pass_number */
4281   TV_FINAL,                             /* tv_id */
4282   0,                                    /* properties_required */
4283   0,                                    /* properties_provided */
4284   0,                                    /* properties_destroyed */
4285   0,                                    /* todo_flags_start */
4286   TODO_ggc_collect                      /* todo_flags_finish */
4287  }
4288 };
4289
4290
4291 static unsigned int
4292 rest_of_handle_shorten_branches (void)
4293 {
4294   /* Shorten branches.  */
4295   shorten_branches (get_insns ());
4296   return 0;
4297 }
4298
4299 struct rtl_opt_pass pass_shorten_branches =
4300 {
4301  {
4302   RTL_PASS,
4303   "shorten",                            /* name */
4304   NULL,                                 /* gate */
4305   rest_of_handle_shorten_branches,      /* execute */
4306   NULL,                                 /* sub */
4307   NULL,                                 /* next */
4308   0,                                    /* static_pass_number */
4309   TV_FINAL,                             /* tv_id */
4310   0,                                    /* properties_required */
4311   0,                                    /* properties_provided */
4312   0,                                    /* properties_destroyed */
4313   0,                                    /* todo_flags_start */
4314   0                                     /* todo_flags_finish */
4315  }
4316 };
4317
4318
4319 static unsigned int
4320 rest_of_clean_state (void)
4321 {
4322   rtx insn, next;
4323   FILE *final_output = NULL;
4324   int save_unnumbered = flag_dump_unnumbered;
4325   int save_noaddr = flag_dump_noaddr;
4326
4327   if (flag_dump_final_insns)
4328     {
4329       final_output = fopen (flag_dump_final_insns, "a");
4330       if (!final_output)
4331         {
4332           error ("could not open final insn dump file %qs: %m",
4333                  flag_dump_final_insns);
4334           flag_dump_final_insns = NULL;
4335         }
4336       else
4337         {
4338           flag_dump_noaddr = flag_dump_unnumbered = 1;
4339           if (flag_compare_debug_opt || flag_compare_debug)
4340             dump_flags |= TDF_NOUID;
4341           dump_function_header (final_output, current_function_decl,
4342                                 dump_flags);
4343           final_insns_dump_p = true;
4344
4345           for (insn = get_insns (); insn; insn = NEXT_INSN (insn))
4346             if (LABEL_P (insn))
4347               INSN_UID (insn) = CODE_LABEL_NUMBER (insn);
4348             else
4349               {
4350                 if (NOTE_P (insn))
4351                   set_block_for_insn (insn, NULL);
4352                 INSN_UID (insn) = 0;
4353               }
4354         }
4355     }
4356
4357   /* It is very important to decompose the RTL instruction chain here:
4358      debug information keeps pointing into CODE_LABEL insns inside the function
4359      body.  If these remain pointing to the other insns, we end up preserving
4360      whole RTL chain and attached detailed debug info in memory.  */
4361   for (insn = get_insns (); insn; insn = next)
4362     {
4363       next = NEXT_INSN (insn);
4364       NEXT_INSN (insn) = NULL;
4365       PREV_INSN (insn) = NULL;
4366
4367       if (final_output
4368           && (!NOTE_P (insn) ||
4369               (NOTE_KIND (insn) != NOTE_INSN_VAR_LOCATION
4370                && NOTE_KIND (insn) != NOTE_INSN_CALL_ARG_LOCATION
4371                && NOTE_KIND (insn) != NOTE_INSN_BLOCK_BEG
4372                && NOTE_KIND (insn) != NOTE_INSN_BLOCK_END)))
4373         print_rtl_single (final_output, insn);
4374     }
4375
4376   if (final_output)
4377     {
4378       flag_dump_noaddr = save_noaddr;
4379       flag_dump_unnumbered = save_unnumbered;
4380       final_insns_dump_p = false;
4381
4382       if (fclose (final_output))
4383         {
4384           error ("could not close final insn dump file %qs: %m",
4385                  flag_dump_final_insns);
4386           flag_dump_final_insns = NULL;
4387         }
4388     }
4389
4390   /* In case the function was not output,
4391      don't leave any temporary anonymous types
4392      queued up for sdb output.  */
4393 #ifdef SDB_DEBUGGING_INFO
4394   if (write_symbols == SDB_DEBUG)
4395     sdbout_types (NULL_TREE);
4396 #endif
4397
4398   flag_rerun_cse_after_global_opts = 0;
4399   reload_completed = 0;
4400   epilogue_completed = 0;
4401 #ifdef STACK_REGS
4402   regstack_completed = 0;
4403 #endif
4404
4405   /* Clear out the insn_length contents now that they are no
4406      longer valid.  */
4407   init_insn_lengths ();
4408
4409   /* Show no temporary slots allocated.  */
4410   init_temp_slots ();
4411
4412   free_bb_for_insn ();
4413
4414   delete_tree_ssa ();
4415
4416   /* We can reduce stack alignment on call site only when we are sure that
4417      the function body just produced will be actually used in the final
4418      executable.  */
4419   if (decl_binds_to_current_def_p (current_function_decl))
4420     {
4421       unsigned int pref = crtl->preferred_stack_boundary;
4422       if (crtl->stack_alignment_needed > crtl->preferred_stack_boundary)
4423         pref = crtl->stack_alignment_needed;
4424       cgraph_rtl_info (current_function_decl)->preferred_incoming_stack_boundary
4425         = pref;
4426     }
4427
4428   /* Make sure volatile mem refs aren't considered valid operands for
4429      arithmetic insns.  We must call this here if this is a nested inline
4430      function, since the above code leaves us in the init_recog state,
4431      and the function context push/pop code does not save/restore volatile_ok.
4432
4433      ??? Maybe it isn't necessary for expand_start_function to call this
4434      anymore if we do it here?  */
4435
4436   init_recog_no_volatile ();
4437
4438   /* We're done with this function.  Free up memory if we can.  */
4439   free_after_parsing (cfun);
4440   free_after_compilation (cfun);
4441   return 0;
4442 }
4443
4444 struct rtl_opt_pass pass_clean_state =
4445 {
4446  {
4447   RTL_PASS,
4448   "*clean_state",                       /* name */
4449   NULL,                                 /* gate */
4450   rest_of_clean_state,                  /* execute */
4451   NULL,                                 /* sub */
4452   NULL,                                 /* next */
4453   0,                                    /* static_pass_number */
4454   TV_FINAL,                             /* tv_id */
4455   0,                                    /* properties_required */
4456   0,                                    /* properties_provided */
4457   PROP_rtl,                             /* properties_destroyed */
4458   0,                                    /* todo_flags_start */
4459   0                                     /* todo_flags_finish */
4460  }
4461 };