OSDN Git Service

* emit-rtl.c (mark_used_flags): New function.
[pf3gnuchains/gcc-fork.git] / gcc / emit-rtl.c
1 /* Emit RTL for the GCC expander.
2    Copyright (C) 1987, 1988, 1992, 1993, 1994, 1995, 1996, 1997, 1998,
3    1999, 2000, 2001, 2002, 2003, 2004, 2005, 2006, 2007, 2008, 2009,
4    2010
5    Free Software Foundation, Inc.
6
7 This file is part of GCC.
8
9 GCC is free software; you can redistribute it and/or modify it under
10 the terms of the GNU General Public License as published by the Free
11 Software Foundation; either version 3, or (at your option) any later
12 version.
13
14 GCC is distributed in the hope that it will be useful, but WITHOUT ANY
15 WARRANTY; without even the implied warranty of MERCHANTABILITY or
16 FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License
17 for more details.
18
19 You should have received a copy of the GNU General Public License
20 along with GCC; see the file COPYING3.  If not see
21 <http://www.gnu.org/licenses/>.  */
22
23
24 /* Middle-to-low level generation of rtx code and insns.
25
26    This file contains support functions for creating rtl expressions
27    and manipulating them in the doubly-linked chain of insns.
28
29    The patterns of the insns are created by machine-dependent
30    routines in insn-emit.c, which is generated automatically from
31    the machine description.  These routines make the individual rtx's
32    of the pattern with `gen_rtx_fmt_ee' and others in genrtl.[ch],
33    which are automatically generated from rtl.def; what is machine
34    dependent is the kind of rtx's they make and what arguments they
35    use.  */
36
37 #include "config.h"
38 #include "system.h"
39 #include "coretypes.h"
40 #include "tm.h"
41 #include "diagnostic-core.h"
42 #include "toplev.h"
43 #include "rtl.h"
44 #include "tree.h"
45 #include "tm_p.h"
46 #include "flags.h"
47 #include "function.h"
48 #include "expr.h"
49 #include "regs.h"
50 #include "hard-reg-set.h"
51 #include "hashtab.h"
52 #include "insn-config.h"
53 #include "recog.h"
54 #include "bitmap.h"
55 #include "basic-block.h"
56 #include "ggc.h"
57 #include "debug.h"
58 #include "langhooks.h"
59 #include "tree-pass.h"
60 #include "df.h"
61 #include "params.h"
62 #include "target.h"
63
64 struct target_rtl default_target_rtl;
65 #if SWITCHABLE_TARGET
66 struct target_rtl *this_target_rtl = &default_target_rtl;
67 #endif
68
69 #define initial_regno_reg_rtx (this_target_rtl->x_initial_regno_reg_rtx)
70
71 /* Commonly used modes.  */
72
73 enum machine_mode byte_mode;    /* Mode whose width is BITS_PER_UNIT.  */
74 enum machine_mode word_mode;    /* Mode whose width is BITS_PER_WORD.  */
75 enum machine_mode double_mode;  /* Mode whose width is DOUBLE_TYPE_SIZE.  */
76 enum machine_mode ptr_mode;     /* Mode whose width is POINTER_SIZE.  */
77
78 /* Datastructures maintained for currently processed function in RTL form.  */
79
80 struct rtl_data x_rtl;
81
82 /* Indexed by pseudo register number, gives the rtx for that pseudo.
83    Allocated in parallel with regno_pointer_align.
84    FIXME: We could put it into emit_status struct, but gengtype is not able to deal
85    with length attribute nested in top level structures.  */
86
87 rtx * regno_reg_rtx;
88
89 /* This is *not* reset after each function.  It gives each CODE_LABEL
90    in the entire compilation a unique label number.  */
91
92 static GTY(()) int label_num = 1;
93
94 /* We record floating-point CONST_DOUBLEs in each floating-point mode for
95    the values of 0, 1, and 2.  For the integer entries and VOIDmode, we
96    record a copy of const[012]_rtx.  */
97
98 rtx const_tiny_rtx[3][(int) MAX_MACHINE_MODE];
99
100 rtx const_true_rtx;
101
102 REAL_VALUE_TYPE dconst0;
103 REAL_VALUE_TYPE dconst1;
104 REAL_VALUE_TYPE dconst2;
105 REAL_VALUE_TYPE dconstm1;
106 REAL_VALUE_TYPE dconsthalf;
107
108 /* Record fixed-point constant 0 and 1.  */
109 FIXED_VALUE_TYPE fconst0[MAX_FCONST0];
110 FIXED_VALUE_TYPE fconst1[MAX_FCONST1];
111
112 /* We make one copy of (const_int C) where C is in
113    [- MAX_SAVED_CONST_INT, MAX_SAVED_CONST_INT]
114    to save space during the compilation and simplify comparisons of
115    integers.  */
116
117 rtx const_int_rtx[MAX_SAVED_CONST_INT * 2 + 1];
118
119 /* A hash table storing CONST_INTs whose absolute value is greater
120    than MAX_SAVED_CONST_INT.  */
121
122 static GTY ((if_marked ("ggc_marked_p"), param_is (struct rtx_def)))
123      htab_t const_int_htab;
124
125 /* A hash table storing memory attribute structures.  */
126 static GTY ((if_marked ("ggc_marked_p"), param_is (struct mem_attrs)))
127      htab_t mem_attrs_htab;
128
129 /* A hash table storing register attribute structures.  */
130 static GTY ((if_marked ("ggc_marked_p"), param_is (struct reg_attrs)))
131      htab_t reg_attrs_htab;
132
133 /* A hash table storing all CONST_DOUBLEs.  */
134 static GTY ((if_marked ("ggc_marked_p"), param_is (struct rtx_def)))
135      htab_t const_double_htab;
136
137 /* A hash table storing all CONST_FIXEDs.  */
138 static GTY ((if_marked ("ggc_marked_p"), param_is (struct rtx_def)))
139      htab_t const_fixed_htab;
140
141 #define cur_insn_uid (crtl->emit.x_cur_insn_uid)
142 #define cur_debug_insn_uid (crtl->emit.x_cur_debug_insn_uid)
143 #define last_location (crtl->emit.x_last_location)
144 #define first_label_num (crtl->emit.x_first_label_num)
145
146 static rtx make_call_insn_raw (rtx);
147 static rtx change_address_1 (rtx, enum machine_mode, rtx, int);
148 static void set_used_decls (tree);
149 static void mark_label_nuses (rtx);
150 static hashval_t const_int_htab_hash (const void *);
151 static int const_int_htab_eq (const void *, const void *);
152 static hashval_t const_double_htab_hash (const void *);
153 static int const_double_htab_eq (const void *, const void *);
154 static rtx lookup_const_double (rtx);
155 static hashval_t const_fixed_htab_hash (const void *);
156 static int const_fixed_htab_eq (const void *, const void *);
157 static rtx lookup_const_fixed (rtx);
158 static hashval_t mem_attrs_htab_hash (const void *);
159 static int mem_attrs_htab_eq (const void *, const void *);
160 static mem_attrs *get_mem_attrs (alias_set_type, tree, rtx, rtx, unsigned int,
161                                  addr_space_t, enum machine_mode);
162 static hashval_t reg_attrs_htab_hash (const void *);
163 static int reg_attrs_htab_eq (const void *, const void *);
164 static reg_attrs *get_reg_attrs (tree, int);
165 static rtx gen_const_vector (enum machine_mode, int);
166 static void copy_rtx_if_shared_1 (rtx *orig);
167
168 /* Probability of the conditional branch currently proceeded by try_split.
169    Set to -1 otherwise.  */
170 int split_branch_probability = -1;
171 \f
172 /* Returns a hash code for X (which is a really a CONST_INT).  */
173
174 static hashval_t
175 const_int_htab_hash (const void *x)
176 {
177   return (hashval_t) INTVAL ((const_rtx) x);
178 }
179
180 /* Returns nonzero if the value represented by X (which is really a
181    CONST_INT) is the same as that given by Y (which is really a
182    HOST_WIDE_INT *).  */
183
184 static int
185 const_int_htab_eq (const void *x, const void *y)
186 {
187   return (INTVAL ((const_rtx) x) == *((const HOST_WIDE_INT *) y));
188 }
189
190 /* Returns a hash code for X (which is really a CONST_DOUBLE).  */
191 static hashval_t
192 const_double_htab_hash (const void *x)
193 {
194   const_rtx const value = (const_rtx) x;
195   hashval_t h;
196
197   if (GET_MODE (value) == VOIDmode)
198     h = CONST_DOUBLE_LOW (value) ^ CONST_DOUBLE_HIGH (value);
199   else
200     {
201       h = real_hash (CONST_DOUBLE_REAL_VALUE (value));
202       /* MODE is used in the comparison, so it should be in the hash.  */
203       h ^= GET_MODE (value);
204     }
205   return h;
206 }
207
208 /* Returns nonzero if the value represented by X (really a ...)
209    is the same as that represented by Y (really a ...) */
210 static int
211 const_double_htab_eq (const void *x, const void *y)
212 {
213   const_rtx const a = (const_rtx)x, b = (const_rtx)y;
214
215   if (GET_MODE (a) != GET_MODE (b))
216     return 0;
217   if (GET_MODE (a) == VOIDmode)
218     return (CONST_DOUBLE_LOW (a) == CONST_DOUBLE_LOW (b)
219             && CONST_DOUBLE_HIGH (a) == CONST_DOUBLE_HIGH (b));
220   else
221     return real_identical (CONST_DOUBLE_REAL_VALUE (a),
222                            CONST_DOUBLE_REAL_VALUE (b));
223 }
224
225 /* Returns a hash code for X (which is really a CONST_FIXED).  */
226
227 static hashval_t
228 const_fixed_htab_hash (const void *x)
229 {
230   const_rtx const value = (const_rtx) x;
231   hashval_t h;
232
233   h = fixed_hash (CONST_FIXED_VALUE (value));
234   /* MODE is used in the comparison, so it should be in the hash.  */
235   h ^= GET_MODE (value);
236   return h;
237 }
238
239 /* Returns nonzero if the value represented by X (really a ...)
240    is the same as that represented by Y (really a ...).  */
241
242 static int
243 const_fixed_htab_eq (const void *x, const void *y)
244 {
245   const_rtx const a = (const_rtx) x, b = (const_rtx) y;
246
247   if (GET_MODE (a) != GET_MODE (b))
248     return 0;
249   return fixed_identical (CONST_FIXED_VALUE (a), CONST_FIXED_VALUE (b));
250 }
251
252 /* Returns a hash code for X (which is a really a mem_attrs *).  */
253
254 static hashval_t
255 mem_attrs_htab_hash (const void *x)
256 {
257   const mem_attrs *const p = (const mem_attrs *) x;
258
259   return (p->alias ^ (p->align * 1000)
260           ^ (p->addrspace * 4000)
261           ^ ((p->offset ? INTVAL (p->offset) : 0) * 50000)
262           ^ ((p->size ? INTVAL (p->size) : 0) * 2500000)
263           ^ (size_t) iterative_hash_expr (p->expr, 0));
264 }
265
266 /* Returns nonzero if the value represented by X (which is really a
267    mem_attrs *) is the same as that given by Y (which is also really a
268    mem_attrs *).  */
269
270 static int
271 mem_attrs_htab_eq (const void *x, const void *y)
272 {
273   const mem_attrs *const p = (const mem_attrs *) x;
274   const mem_attrs *const q = (const mem_attrs *) y;
275
276   return (p->alias == q->alias && p->offset == q->offset
277           && p->size == q->size && p->align == q->align
278           && p->addrspace == q->addrspace
279           && (p->expr == q->expr
280               || (p->expr != NULL_TREE && q->expr != NULL_TREE
281                   && operand_equal_p (p->expr, q->expr, 0))));
282 }
283
284 /* Allocate a new mem_attrs structure and insert it into the hash table if
285    one identical to it is not already in the table.  We are doing this for
286    MEM of mode MODE.  */
287
288 static mem_attrs *
289 get_mem_attrs (alias_set_type alias, tree expr, rtx offset, rtx size,
290                unsigned int align, addr_space_t addrspace, enum machine_mode mode)
291 {
292   mem_attrs attrs;
293   void **slot;
294
295   /* If everything is the default, we can just return zero.
296      This must match what the corresponding MEM_* macros return when the
297      field is not present.  */
298   if (alias == 0 && expr == 0 && offset == 0 && addrspace == 0
299       && (size == 0
300           || (mode != BLKmode && GET_MODE_SIZE (mode) == INTVAL (size)))
301       && (STRICT_ALIGNMENT && mode != BLKmode
302           ? align == GET_MODE_ALIGNMENT (mode) : align == BITS_PER_UNIT))
303     return 0;
304
305   attrs.alias = alias;
306   attrs.expr = expr;
307   attrs.offset = offset;
308   attrs.size = size;
309   attrs.align = align;
310   attrs.addrspace = addrspace;
311
312   slot = htab_find_slot (mem_attrs_htab, &attrs, INSERT);
313   if (*slot == 0)
314     {
315       *slot = ggc_alloc_mem_attrs ();
316       memcpy (*slot, &attrs, sizeof (mem_attrs));
317     }
318
319   return (mem_attrs *) *slot;
320 }
321
322 /* Returns a hash code for X (which is a really a reg_attrs *).  */
323
324 static hashval_t
325 reg_attrs_htab_hash (const void *x)
326 {
327   const reg_attrs *const p = (const reg_attrs *) x;
328
329   return ((p->offset * 1000) ^ (long) p->decl);
330 }
331
332 /* Returns nonzero if the value represented by X (which is really a
333    reg_attrs *) is the same as that given by Y (which is also really a
334    reg_attrs *).  */
335
336 static int
337 reg_attrs_htab_eq (const void *x, const void *y)
338 {
339   const reg_attrs *const p = (const reg_attrs *) x;
340   const reg_attrs *const q = (const reg_attrs *) y;
341
342   return (p->decl == q->decl && p->offset == q->offset);
343 }
344 /* Allocate a new reg_attrs structure and insert it into the hash table if
345    one identical to it is not already in the table.  We are doing this for
346    MEM of mode MODE.  */
347
348 static reg_attrs *
349 get_reg_attrs (tree decl, int offset)
350 {
351   reg_attrs attrs;
352   void **slot;
353
354   /* If everything is the default, we can just return zero.  */
355   if (decl == 0 && offset == 0)
356     return 0;
357
358   attrs.decl = decl;
359   attrs.offset = offset;
360
361   slot = htab_find_slot (reg_attrs_htab, &attrs, INSERT);
362   if (*slot == 0)
363     {
364       *slot = ggc_alloc_reg_attrs ();
365       memcpy (*slot, &attrs, sizeof (reg_attrs));
366     }
367
368   return (reg_attrs *) *slot;
369 }
370
371
372 #if !HAVE_blockage
373 /* Generate an empty ASM_INPUT, which is used to block attempts to schedule
374    across this insn. */
375
376 rtx
377 gen_blockage (void)
378 {
379   rtx x = gen_rtx_ASM_INPUT (VOIDmode, "");
380   MEM_VOLATILE_P (x) = true;
381   return x;
382 }
383 #endif
384
385
386 /* Generate a new REG rtx.  Make sure ORIGINAL_REGNO is set properly, and
387    don't attempt to share with the various global pieces of rtl (such as
388    frame_pointer_rtx).  */
389
390 rtx
391 gen_raw_REG (enum machine_mode mode, int regno)
392 {
393   rtx x = gen_rtx_raw_REG (mode, regno);
394   ORIGINAL_REGNO (x) = regno;
395   return x;
396 }
397
398 /* There are some RTL codes that require special attention; the generation
399    functions do the raw handling.  If you add to this list, modify
400    special_rtx in gengenrtl.c as well.  */
401
402 rtx
403 gen_rtx_CONST_INT (enum machine_mode mode ATTRIBUTE_UNUSED, HOST_WIDE_INT arg)
404 {
405   void **slot;
406
407   if (arg >= - MAX_SAVED_CONST_INT && arg <= MAX_SAVED_CONST_INT)
408     return const_int_rtx[arg + MAX_SAVED_CONST_INT];
409
410 #if STORE_FLAG_VALUE != 1 && STORE_FLAG_VALUE != -1
411   if (const_true_rtx && arg == STORE_FLAG_VALUE)
412     return const_true_rtx;
413 #endif
414
415   /* Look up the CONST_INT in the hash table.  */
416   slot = htab_find_slot_with_hash (const_int_htab, &arg,
417                                    (hashval_t) arg, INSERT);
418   if (*slot == 0)
419     *slot = gen_rtx_raw_CONST_INT (VOIDmode, arg);
420
421   return (rtx) *slot;
422 }
423
424 rtx
425 gen_int_mode (HOST_WIDE_INT c, enum machine_mode mode)
426 {
427   return GEN_INT (trunc_int_for_mode (c, mode));
428 }
429
430 /* CONST_DOUBLEs might be created from pairs of integers, or from
431    REAL_VALUE_TYPEs.  Also, their length is known only at run time,
432    so we cannot use gen_rtx_raw_CONST_DOUBLE.  */
433
434 /* Determine whether REAL, a CONST_DOUBLE, already exists in the
435    hash table.  If so, return its counterpart; otherwise add it
436    to the hash table and return it.  */
437 static rtx
438 lookup_const_double (rtx real)
439 {
440   void **slot = htab_find_slot (const_double_htab, real, INSERT);
441   if (*slot == 0)
442     *slot = real;
443
444   return (rtx) *slot;
445 }
446
447 /* Return a CONST_DOUBLE rtx for a floating-point value specified by
448    VALUE in mode MODE.  */
449 rtx
450 const_double_from_real_value (REAL_VALUE_TYPE value, enum machine_mode mode)
451 {
452   rtx real = rtx_alloc (CONST_DOUBLE);
453   PUT_MODE (real, mode);
454
455   real->u.rv = value;
456
457   return lookup_const_double (real);
458 }
459
460 /* Determine whether FIXED, a CONST_FIXED, already exists in the
461    hash table.  If so, return its counterpart; otherwise add it
462    to the hash table and return it.  */
463
464 static rtx
465 lookup_const_fixed (rtx fixed)
466 {
467   void **slot = htab_find_slot (const_fixed_htab, fixed, INSERT);
468   if (*slot == 0)
469     *slot = fixed;
470
471   return (rtx) *slot;
472 }
473
474 /* Return a CONST_FIXED rtx for a fixed-point value specified by
475    VALUE in mode MODE.  */
476
477 rtx
478 const_fixed_from_fixed_value (FIXED_VALUE_TYPE value, enum machine_mode mode)
479 {
480   rtx fixed = rtx_alloc (CONST_FIXED);
481   PUT_MODE (fixed, mode);
482
483   fixed->u.fv = value;
484
485   return lookup_const_fixed (fixed);
486 }
487
488 /* Constructs double_int from rtx CST.  */
489
490 double_int
491 rtx_to_double_int (const_rtx cst)
492 {
493   double_int r;
494
495   if (CONST_INT_P (cst))
496       r = shwi_to_double_int (INTVAL (cst));
497   else if (CONST_DOUBLE_P (cst) && GET_MODE (cst) == VOIDmode)
498     {
499       r.low = CONST_DOUBLE_LOW (cst);
500       r.high = CONST_DOUBLE_HIGH (cst);
501     }
502   else
503     gcc_unreachable ();
504   
505   return r;
506 }
507
508
509 /* Return a CONST_DOUBLE or CONST_INT for a value specified as
510    a double_int.  */
511
512 rtx
513 immed_double_int_const (double_int i, enum machine_mode mode)
514 {
515   return immed_double_const (i.low, i.high, mode);
516 }
517
518 /* Return a CONST_DOUBLE or CONST_INT for a value specified as a pair
519    of ints: I0 is the low-order word and I1 is the high-order word.
520    Do not use this routine for non-integer modes; convert to
521    REAL_VALUE_TYPE and use CONST_DOUBLE_FROM_REAL_VALUE.  */
522
523 rtx
524 immed_double_const (HOST_WIDE_INT i0, HOST_WIDE_INT i1, enum machine_mode mode)
525 {
526   rtx value;
527   unsigned int i;
528
529   /* There are the following cases (note that there are no modes with
530      HOST_BITS_PER_WIDE_INT < GET_MODE_BITSIZE (mode) < 2 * HOST_BITS_PER_WIDE_INT):
531
532      1) If GET_MODE_BITSIZE (mode) <= HOST_BITS_PER_WIDE_INT, then we use
533         gen_int_mode.
534      2) GET_MODE_BITSIZE (mode) == 2 * HOST_BITS_PER_WIDE_INT, but the value of
535         the integer fits into HOST_WIDE_INT anyway (i.e., i1 consists only
536         from copies of the sign bit, and sign of i0 and i1 are the same),  then
537         we return a CONST_INT for i0.
538      3) Otherwise, we create a CONST_DOUBLE for i0 and i1.  */
539   if (mode != VOIDmode)
540     {
541       gcc_assert (GET_MODE_CLASS (mode) == MODE_INT
542                   || GET_MODE_CLASS (mode) == MODE_PARTIAL_INT
543                   /* We can get a 0 for an error mark.  */
544                   || GET_MODE_CLASS (mode) == MODE_VECTOR_INT
545                   || GET_MODE_CLASS (mode) == MODE_VECTOR_FLOAT);
546
547       if (GET_MODE_BITSIZE (mode) <= HOST_BITS_PER_WIDE_INT)
548         return gen_int_mode (i0, mode);
549
550       gcc_assert (GET_MODE_BITSIZE (mode) == 2 * HOST_BITS_PER_WIDE_INT);
551     }
552
553   /* If this integer fits in one word, return a CONST_INT.  */
554   if ((i1 == 0 && i0 >= 0) || (i1 == ~0 && i0 < 0))
555     return GEN_INT (i0);
556
557   /* We use VOIDmode for integers.  */
558   value = rtx_alloc (CONST_DOUBLE);
559   PUT_MODE (value, VOIDmode);
560
561   CONST_DOUBLE_LOW (value) = i0;
562   CONST_DOUBLE_HIGH (value) = i1;
563
564   for (i = 2; i < (sizeof CONST_DOUBLE_FORMAT - 1); i++)
565     XWINT (value, i) = 0;
566
567   return lookup_const_double (value);
568 }
569
570 rtx
571 gen_rtx_REG (enum machine_mode mode, unsigned int regno)
572 {
573   /* In case the MD file explicitly references the frame pointer, have
574      all such references point to the same frame pointer.  This is
575      used during frame pointer elimination to distinguish the explicit
576      references to these registers from pseudos that happened to be
577      assigned to them.
578
579      If we have eliminated the frame pointer or arg pointer, we will
580      be using it as a normal register, for example as a spill
581      register.  In such cases, we might be accessing it in a mode that
582      is not Pmode and therefore cannot use the pre-allocated rtx.
583
584      Also don't do this when we are making new REGs in reload, since
585      we don't want to get confused with the real pointers.  */
586
587   if (mode == Pmode && !reload_in_progress)
588     {
589       if (regno == FRAME_POINTER_REGNUM
590           && (!reload_completed || frame_pointer_needed))
591         return frame_pointer_rtx;
592 #if !HARD_FRAME_POINTER_IS_FRAME_POINTER
593       if (regno == HARD_FRAME_POINTER_REGNUM
594           && (!reload_completed || frame_pointer_needed))
595         return hard_frame_pointer_rtx;
596 #endif
597 #if FRAME_POINTER_REGNUM != ARG_POINTER_REGNUM && !HARD_FRAME_POINTER_IS_ARG_POINTER
598       if (regno == ARG_POINTER_REGNUM)
599         return arg_pointer_rtx;
600 #endif
601 #ifdef RETURN_ADDRESS_POINTER_REGNUM
602       if (regno == RETURN_ADDRESS_POINTER_REGNUM)
603         return return_address_pointer_rtx;
604 #endif
605       if (regno == (unsigned) PIC_OFFSET_TABLE_REGNUM
606           && fixed_regs[PIC_OFFSET_TABLE_REGNUM])
607         return pic_offset_table_rtx;
608       if (regno == STACK_POINTER_REGNUM)
609         return stack_pointer_rtx;
610     }
611
612 #if 0
613   /* If the per-function register table has been set up, try to re-use
614      an existing entry in that table to avoid useless generation of RTL.
615
616      This code is disabled for now until we can fix the various backends
617      which depend on having non-shared hard registers in some cases.   Long
618      term we want to re-enable this code as it can significantly cut down
619      on the amount of useless RTL that gets generated.
620
621      We'll also need to fix some code that runs after reload that wants to
622      set ORIGINAL_REGNO.  */
623
624   if (cfun
625       && cfun->emit
626       && regno_reg_rtx
627       && regno < FIRST_PSEUDO_REGISTER
628       && reg_raw_mode[regno] == mode)
629     return regno_reg_rtx[regno];
630 #endif
631
632   return gen_raw_REG (mode, regno);
633 }
634
635 rtx
636 gen_rtx_MEM (enum machine_mode mode, rtx addr)
637 {
638   rtx rt = gen_rtx_raw_MEM (mode, addr);
639
640   /* This field is not cleared by the mere allocation of the rtx, so
641      we clear it here.  */
642   MEM_ATTRS (rt) = 0;
643
644   return rt;
645 }
646
647 /* Generate a memory referring to non-trapping constant memory.  */
648
649 rtx
650 gen_const_mem (enum machine_mode mode, rtx addr)
651 {
652   rtx mem = gen_rtx_MEM (mode, addr);
653   MEM_READONLY_P (mem) = 1;
654   MEM_NOTRAP_P (mem) = 1;
655   return mem;
656 }
657
658 /* Generate a MEM referring to fixed portions of the frame, e.g., register
659    save areas.  */
660
661 rtx
662 gen_frame_mem (enum machine_mode mode, rtx addr)
663 {
664   rtx mem = gen_rtx_MEM (mode, addr);
665   MEM_NOTRAP_P (mem) = 1;
666   set_mem_alias_set (mem, get_frame_alias_set ());
667   return mem;
668 }
669
670 /* Generate a MEM referring to a temporary use of the stack, not part
671     of the fixed stack frame.  For example, something which is pushed
672     by a target splitter.  */
673 rtx
674 gen_tmp_stack_mem (enum machine_mode mode, rtx addr)
675 {
676   rtx mem = gen_rtx_MEM (mode, addr);
677   MEM_NOTRAP_P (mem) = 1;
678   if (!cfun->calls_alloca)
679     set_mem_alias_set (mem, get_frame_alias_set ());
680   return mem;
681 }
682
683 /* We want to create (subreg:OMODE (obj:IMODE) OFFSET).  Return true if
684    this construct would be valid, and false otherwise.  */
685
686 bool
687 validate_subreg (enum machine_mode omode, enum machine_mode imode,
688                  const_rtx reg, unsigned int offset)
689 {
690   unsigned int isize = GET_MODE_SIZE (imode);
691   unsigned int osize = GET_MODE_SIZE (omode);
692
693   /* All subregs must be aligned.  */
694   if (offset % osize != 0)
695     return false;
696
697   /* The subreg offset cannot be outside the inner object.  */
698   if (offset >= isize)
699     return false;
700
701   /* ??? This should not be here.  Temporarily continue to allow word_mode
702      subregs of anything.  The most common offender is (subreg:SI (reg:DF)).
703      Generally, backends are doing something sketchy but it'll take time to
704      fix them all.  */
705   if (omode == word_mode)
706     ;
707   /* ??? Similarly, e.g. with (subreg:DF (reg:TI)).  Though store_bit_field
708      is the culprit here, and not the backends.  */
709   else if (osize >= UNITS_PER_WORD && isize >= osize)
710     ;
711   /* Allow component subregs of complex and vector.  Though given the below
712      extraction rules, it's not always clear what that means.  */
713   else if ((COMPLEX_MODE_P (imode) || VECTOR_MODE_P (imode))
714            && GET_MODE_INNER (imode) == omode)
715     ;
716   /* ??? x86 sse code makes heavy use of *paradoxical* vector subregs,
717      i.e. (subreg:V4SF (reg:SF) 0).  This surely isn't the cleanest way to
718      represent this.  It's questionable if this ought to be represented at
719      all -- why can't this all be hidden in post-reload splitters that make
720      arbitrarily mode changes to the registers themselves.  */
721   else if (VECTOR_MODE_P (omode) && GET_MODE_INNER (omode) == imode)
722     ;
723   /* Subregs involving floating point modes are not allowed to
724      change size.  Therefore (subreg:DI (reg:DF) 0) is fine, but
725      (subreg:SI (reg:DF) 0) isn't.  */
726   else if (FLOAT_MODE_P (imode) || FLOAT_MODE_P (omode))
727     {
728       if (isize != osize)
729         return false;
730     }
731
732   /* Paradoxical subregs must have offset zero.  */
733   if (osize > isize)
734     return offset == 0;
735
736   /* This is a normal subreg.  Verify that the offset is representable.  */
737
738   /* For hard registers, we already have most of these rules collected in
739      subreg_offset_representable_p.  */
740   if (reg && REG_P (reg) && HARD_REGISTER_P (reg))
741     {
742       unsigned int regno = REGNO (reg);
743
744 #ifdef CANNOT_CHANGE_MODE_CLASS
745       if ((COMPLEX_MODE_P (imode) || VECTOR_MODE_P (imode))
746           && GET_MODE_INNER (imode) == omode)
747         ;
748       else if (REG_CANNOT_CHANGE_MODE_P (regno, imode, omode))
749         return false;
750 #endif
751
752       return subreg_offset_representable_p (regno, imode, offset, omode);
753     }
754
755   /* For pseudo registers, we want most of the same checks.  Namely:
756      If the register no larger than a word, the subreg must be lowpart.
757      If the register is larger than a word, the subreg must be the lowpart
758      of a subword.  A subreg does *not* perform arbitrary bit extraction.
759      Given that we've already checked mode/offset alignment, we only have
760      to check subword subregs here.  */
761   if (osize < UNITS_PER_WORD)
762     {
763       enum machine_mode wmode = isize > UNITS_PER_WORD ? word_mode : imode;
764       unsigned int low_off = subreg_lowpart_offset (omode, wmode);
765       if (offset % UNITS_PER_WORD != low_off)
766         return false;
767     }
768   return true;
769 }
770
771 rtx
772 gen_rtx_SUBREG (enum machine_mode mode, rtx reg, int offset)
773 {
774   gcc_assert (validate_subreg (mode, GET_MODE (reg), reg, offset));
775   return gen_rtx_raw_SUBREG (mode, reg, offset);
776 }
777
778 /* Generate a SUBREG representing the least-significant part of REG if MODE
779    is smaller than mode of REG, otherwise paradoxical SUBREG.  */
780
781 rtx
782 gen_lowpart_SUBREG (enum machine_mode mode, rtx reg)
783 {
784   enum machine_mode inmode;
785
786   inmode = GET_MODE (reg);
787   if (inmode == VOIDmode)
788     inmode = mode;
789   return gen_rtx_SUBREG (mode, reg,
790                          subreg_lowpart_offset (mode, inmode));
791 }
792 \f
793
794 /* Create an rtvec and stores within it the RTXen passed in the arguments.  */
795
796 rtvec
797 gen_rtvec (int n, ...)
798 {
799   int i;
800   rtvec rt_val;
801   va_list p;
802
803   va_start (p, n);
804
805   /* Don't allocate an empty rtvec...  */
806   if (n == 0)
807     return NULL_RTVEC;
808
809   rt_val = rtvec_alloc (n);
810
811   for (i = 0; i < n; i++)
812     rt_val->elem[i] = va_arg (p, rtx);
813
814   va_end (p);
815   return rt_val;
816 }
817
818 rtvec
819 gen_rtvec_v (int n, rtx *argp)
820 {
821   int i;
822   rtvec rt_val;
823
824   /* Don't allocate an empty rtvec...  */
825   if (n == 0)
826     return NULL_RTVEC;
827
828   rt_val = rtvec_alloc (n);
829
830   for (i = 0; i < n; i++)
831     rt_val->elem[i] = *argp++;
832
833   return rt_val;
834 }
835 \f
836 /* Return the number of bytes between the start of an OUTER_MODE
837    in-memory value and the start of an INNER_MODE in-memory value,
838    given that the former is a lowpart of the latter.  It may be a
839    paradoxical lowpart, in which case the offset will be negative
840    on big-endian targets.  */
841
842 int
843 byte_lowpart_offset (enum machine_mode outer_mode,
844                      enum machine_mode inner_mode)
845 {
846   if (GET_MODE_SIZE (outer_mode) < GET_MODE_SIZE (inner_mode))
847     return subreg_lowpart_offset (outer_mode, inner_mode);
848   else
849     return -subreg_lowpart_offset (inner_mode, outer_mode);
850 }
851 \f
852 /* Generate a REG rtx for a new pseudo register of mode MODE.
853    This pseudo is assigned the next sequential register number.  */
854
855 rtx
856 gen_reg_rtx (enum machine_mode mode)
857 {
858   rtx val;
859   unsigned int align = GET_MODE_ALIGNMENT (mode);
860
861   gcc_assert (can_create_pseudo_p ());
862
863   /* If a virtual register with bigger mode alignment is generated,
864      increase stack alignment estimation because it might be spilled
865      to stack later.  */
866   if (SUPPORTS_STACK_ALIGNMENT
867       && crtl->stack_alignment_estimated < align
868       && !crtl->stack_realign_processed)
869     {
870       unsigned int min_align = MINIMUM_ALIGNMENT (NULL, mode, align);
871       if (crtl->stack_alignment_estimated < min_align)
872         crtl->stack_alignment_estimated = min_align;
873     }
874
875   if (generating_concat_p
876       && (GET_MODE_CLASS (mode) == MODE_COMPLEX_FLOAT
877           || GET_MODE_CLASS (mode) == MODE_COMPLEX_INT))
878     {
879       /* For complex modes, don't make a single pseudo.
880          Instead, make a CONCAT of two pseudos.
881          This allows noncontiguous allocation of the real and imaginary parts,
882          which makes much better code.  Besides, allocating DCmode
883          pseudos overstrains reload on some machines like the 386.  */
884       rtx realpart, imagpart;
885       enum machine_mode partmode = GET_MODE_INNER (mode);
886
887       realpart = gen_reg_rtx (partmode);
888       imagpart = gen_reg_rtx (partmode);
889       return gen_rtx_CONCAT (mode, realpart, imagpart);
890     }
891
892   /* Make sure regno_pointer_align, and regno_reg_rtx are large
893      enough to have an element for this pseudo reg number.  */
894
895   if (reg_rtx_no == crtl->emit.regno_pointer_align_length)
896     {
897       int old_size = crtl->emit.regno_pointer_align_length;
898       char *tmp;
899       rtx *new1;
900
901       tmp = XRESIZEVEC (char, crtl->emit.regno_pointer_align, old_size * 2);
902       memset (tmp + old_size, 0, old_size);
903       crtl->emit.regno_pointer_align = (unsigned char *) tmp;
904
905       new1 = GGC_RESIZEVEC (rtx, regno_reg_rtx, old_size * 2);
906       memset (new1 + old_size, 0, old_size * sizeof (rtx));
907       regno_reg_rtx = new1;
908
909       crtl->emit.regno_pointer_align_length = old_size * 2;
910     }
911
912   val = gen_raw_REG (mode, reg_rtx_no);
913   regno_reg_rtx[reg_rtx_no++] = val;
914   return val;
915 }
916
917 /* Update NEW with the same attributes as REG, but with OFFSET added
918    to the REG_OFFSET.  */
919
920 static void
921 update_reg_offset (rtx new_rtx, rtx reg, int offset)
922 {
923   REG_ATTRS (new_rtx) = get_reg_attrs (REG_EXPR (reg),
924                                    REG_OFFSET (reg) + offset);
925 }
926
927 /* Generate a register with same attributes as REG, but with OFFSET
928    added to the REG_OFFSET.  */
929
930 rtx
931 gen_rtx_REG_offset (rtx reg, enum machine_mode mode, unsigned int regno,
932                     int offset)
933 {
934   rtx new_rtx = gen_rtx_REG (mode, regno);
935
936   update_reg_offset (new_rtx, reg, offset);
937   return new_rtx;
938 }
939
940 /* Generate a new pseudo-register with the same attributes as REG, but
941    with OFFSET added to the REG_OFFSET.  */
942
943 rtx
944 gen_reg_rtx_offset (rtx reg, enum machine_mode mode, int offset)
945 {
946   rtx new_rtx = gen_reg_rtx (mode);
947
948   update_reg_offset (new_rtx, reg, offset);
949   return new_rtx;
950 }
951
952 /* Adjust REG in-place so that it has mode MODE.  It is assumed that the
953    new register is a (possibly paradoxical) lowpart of the old one.  */
954
955 void
956 adjust_reg_mode (rtx reg, enum machine_mode mode)
957 {
958   update_reg_offset (reg, reg, byte_lowpart_offset (mode, GET_MODE (reg)));
959   PUT_MODE (reg, mode);
960 }
961
962 /* Copy REG's attributes from X, if X has any attributes.  If REG and X
963    have different modes, REG is a (possibly paradoxical) lowpart of X.  */
964
965 void
966 set_reg_attrs_from_value (rtx reg, rtx x)
967 {
968   int offset;
969
970   /* Hard registers can be reused for multiple purposes within the same
971      function, so setting REG_ATTRS, REG_POINTER and REG_POINTER_ALIGN
972      on them is wrong.  */
973   if (HARD_REGISTER_P (reg))
974     return;
975
976   offset = byte_lowpart_offset (GET_MODE (reg), GET_MODE (x));
977   if (MEM_P (x))
978     {
979       if (MEM_OFFSET (x) && CONST_INT_P (MEM_OFFSET (x)))
980         REG_ATTRS (reg)
981           = get_reg_attrs (MEM_EXPR (x), INTVAL (MEM_OFFSET (x)) + offset);
982       if (MEM_POINTER (x))
983         mark_reg_pointer (reg, 0);
984     }
985   else if (REG_P (x))
986     {
987       if (REG_ATTRS (x))
988         update_reg_offset (reg, x, offset);
989       if (REG_POINTER (x))
990         mark_reg_pointer (reg, REGNO_POINTER_ALIGN (REGNO (x)));
991     }
992 }
993
994 /* Generate a REG rtx for a new pseudo register, copying the mode
995    and attributes from X.  */
996
997 rtx
998 gen_reg_rtx_and_attrs (rtx x)
999 {
1000   rtx reg = gen_reg_rtx (GET_MODE (x));
1001   set_reg_attrs_from_value (reg, x);
1002   return reg;
1003 }
1004
1005 /* Set the register attributes for registers contained in PARM_RTX.
1006    Use needed values from memory attributes of MEM.  */
1007
1008 void
1009 set_reg_attrs_for_parm (rtx parm_rtx, rtx mem)
1010 {
1011   if (REG_P (parm_rtx))
1012     set_reg_attrs_from_value (parm_rtx, mem);
1013   else if (GET_CODE (parm_rtx) == PARALLEL)
1014     {
1015       /* Check for a NULL entry in the first slot, used to indicate that the
1016          parameter goes both on the stack and in registers.  */
1017       int i = XEXP (XVECEXP (parm_rtx, 0, 0), 0) ? 0 : 1;
1018       for (; i < XVECLEN (parm_rtx, 0); i++)
1019         {
1020           rtx x = XVECEXP (parm_rtx, 0, i);
1021           if (REG_P (XEXP (x, 0)))
1022             REG_ATTRS (XEXP (x, 0))
1023               = get_reg_attrs (MEM_EXPR (mem),
1024                                INTVAL (XEXP (x, 1)));
1025         }
1026     }
1027 }
1028
1029 /* Set the REG_ATTRS for registers in value X, given that X represents
1030    decl T.  */
1031
1032 void
1033 set_reg_attrs_for_decl_rtl (tree t, rtx x)
1034 {
1035   if (GET_CODE (x) == SUBREG)
1036     {
1037       gcc_assert (subreg_lowpart_p (x));
1038       x = SUBREG_REG (x);
1039     }
1040   if (REG_P (x))
1041     REG_ATTRS (x)
1042       = get_reg_attrs (t, byte_lowpart_offset (GET_MODE (x),
1043                                                DECL_MODE (t)));
1044   if (GET_CODE (x) == CONCAT)
1045     {
1046       if (REG_P (XEXP (x, 0)))
1047         REG_ATTRS (XEXP (x, 0)) = get_reg_attrs (t, 0);
1048       if (REG_P (XEXP (x, 1)))
1049         REG_ATTRS (XEXP (x, 1))
1050           = get_reg_attrs (t, GET_MODE_UNIT_SIZE (GET_MODE (XEXP (x, 0))));
1051     }
1052   if (GET_CODE (x) == PARALLEL)
1053     {
1054       int i, start;
1055
1056       /* Check for a NULL entry, used to indicate that the parameter goes
1057          both on the stack and in registers.  */
1058       if (XEXP (XVECEXP (x, 0, 0), 0))
1059         start = 0;
1060       else
1061         start = 1;
1062
1063       for (i = start; i < XVECLEN (x, 0); i++)
1064         {
1065           rtx y = XVECEXP (x, 0, i);
1066           if (REG_P (XEXP (y, 0)))
1067             REG_ATTRS (XEXP (y, 0)) = get_reg_attrs (t, INTVAL (XEXP (y, 1)));
1068         }
1069     }
1070 }
1071
1072 /* Assign the RTX X to declaration T.  */
1073
1074 void
1075 set_decl_rtl (tree t, rtx x)
1076 {
1077   DECL_WRTL_CHECK (t)->decl_with_rtl.rtl = x;
1078   if (x)
1079     set_reg_attrs_for_decl_rtl (t, x);
1080 }
1081
1082 /* Assign the RTX X to parameter declaration T.  BY_REFERENCE_P is true
1083    if the ABI requires the parameter to be passed by reference.  */
1084
1085 void
1086 set_decl_incoming_rtl (tree t, rtx x, bool by_reference_p)
1087 {
1088   DECL_INCOMING_RTL (t) = x;
1089   if (x && !by_reference_p)
1090     set_reg_attrs_for_decl_rtl (t, x);
1091 }
1092
1093 /* Identify REG (which may be a CONCAT) as a user register.  */
1094
1095 void
1096 mark_user_reg (rtx reg)
1097 {
1098   if (GET_CODE (reg) == CONCAT)
1099     {
1100       REG_USERVAR_P (XEXP (reg, 0)) = 1;
1101       REG_USERVAR_P (XEXP (reg, 1)) = 1;
1102     }
1103   else
1104     {
1105       gcc_assert (REG_P (reg));
1106       REG_USERVAR_P (reg) = 1;
1107     }
1108 }
1109
1110 /* Identify REG as a probable pointer register and show its alignment
1111    as ALIGN, if nonzero.  */
1112
1113 void
1114 mark_reg_pointer (rtx reg, int align)
1115 {
1116   if (! REG_POINTER (reg))
1117     {
1118       REG_POINTER (reg) = 1;
1119
1120       if (align)
1121         REGNO_POINTER_ALIGN (REGNO (reg)) = align;
1122     }
1123   else if (align && align < REGNO_POINTER_ALIGN (REGNO (reg)))
1124     /* We can no-longer be sure just how aligned this pointer is.  */
1125     REGNO_POINTER_ALIGN (REGNO (reg)) = align;
1126 }
1127
1128 /* Return 1 plus largest pseudo reg number used in the current function.  */
1129
1130 int
1131 max_reg_num (void)
1132 {
1133   return reg_rtx_no;
1134 }
1135
1136 /* Return 1 + the largest label number used so far in the current function.  */
1137
1138 int
1139 max_label_num (void)
1140 {
1141   return label_num;
1142 }
1143
1144 /* Return first label number used in this function (if any were used).  */
1145
1146 int
1147 get_first_label_num (void)
1148 {
1149   return first_label_num;
1150 }
1151
1152 /* If the rtx for label was created during the expansion of a nested
1153    function, then first_label_num won't include this label number.
1154    Fix this now so that array indices work later.  */
1155
1156 void
1157 maybe_set_first_label_num (rtx x)
1158 {
1159   if (CODE_LABEL_NUMBER (x) < first_label_num)
1160     first_label_num = CODE_LABEL_NUMBER (x);
1161 }
1162 \f
1163 /* Return a value representing some low-order bits of X, where the number
1164    of low-order bits is given by MODE.  Note that no conversion is done
1165    between floating-point and fixed-point values, rather, the bit
1166    representation is returned.
1167
1168    This function handles the cases in common between gen_lowpart, below,
1169    and two variants in cse.c and combine.c.  These are the cases that can
1170    be safely handled at all points in the compilation.
1171
1172    If this is not a case we can handle, return 0.  */
1173
1174 rtx
1175 gen_lowpart_common (enum machine_mode mode, rtx x)
1176 {
1177   int msize = GET_MODE_SIZE (mode);
1178   int xsize;
1179   int offset = 0;
1180   enum machine_mode innermode;
1181
1182   /* Unfortunately, this routine doesn't take a parameter for the mode of X,
1183      so we have to make one up.  Yuk.  */
1184   innermode = GET_MODE (x);
1185   if (CONST_INT_P (x)
1186       && msize * BITS_PER_UNIT <= HOST_BITS_PER_WIDE_INT)
1187     innermode = mode_for_size (HOST_BITS_PER_WIDE_INT, MODE_INT, 0);
1188   else if (innermode == VOIDmode)
1189     innermode = mode_for_size (HOST_BITS_PER_WIDE_INT * 2, MODE_INT, 0);
1190
1191   xsize = GET_MODE_SIZE (innermode);
1192
1193   gcc_assert (innermode != VOIDmode && innermode != BLKmode);
1194
1195   if (innermode == mode)
1196     return x;
1197
1198   /* MODE must occupy no more words than the mode of X.  */
1199   if ((msize + (UNITS_PER_WORD - 1)) / UNITS_PER_WORD
1200       > ((xsize + (UNITS_PER_WORD - 1)) / UNITS_PER_WORD))
1201     return 0;
1202
1203   /* Don't allow generating paradoxical FLOAT_MODE subregs.  */
1204   if (SCALAR_FLOAT_MODE_P (mode) && msize > xsize)
1205     return 0;
1206
1207   offset = subreg_lowpart_offset (mode, innermode);
1208
1209   if ((GET_CODE (x) == ZERO_EXTEND || GET_CODE (x) == SIGN_EXTEND)
1210       && (GET_MODE_CLASS (mode) == MODE_INT
1211           || GET_MODE_CLASS (mode) == MODE_PARTIAL_INT))
1212     {
1213       /* If we are getting the low-order part of something that has been
1214          sign- or zero-extended, we can either just use the object being
1215          extended or make a narrower extension.  If we want an even smaller
1216          piece than the size of the object being extended, call ourselves
1217          recursively.
1218
1219          This case is used mostly by combine and cse.  */
1220
1221       if (GET_MODE (XEXP (x, 0)) == mode)
1222         return XEXP (x, 0);
1223       else if (msize < GET_MODE_SIZE (GET_MODE (XEXP (x, 0))))
1224         return gen_lowpart_common (mode, XEXP (x, 0));
1225       else if (msize < xsize)
1226         return gen_rtx_fmt_e (GET_CODE (x), mode, XEXP (x, 0));
1227     }
1228   else if (GET_CODE (x) == SUBREG || REG_P (x)
1229            || GET_CODE (x) == CONCAT || GET_CODE (x) == CONST_VECTOR
1230            || GET_CODE (x) == CONST_DOUBLE || CONST_INT_P (x))
1231     return simplify_gen_subreg (mode, x, innermode, offset);
1232
1233   /* Otherwise, we can't do this.  */
1234   return 0;
1235 }
1236 \f
1237 rtx
1238 gen_highpart (enum machine_mode mode, rtx x)
1239 {
1240   unsigned int msize = GET_MODE_SIZE (mode);
1241   rtx result;
1242
1243   /* This case loses if X is a subreg.  To catch bugs early,
1244      complain if an invalid MODE is used even in other cases.  */
1245   gcc_assert (msize <= UNITS_PER_WORD
1246               || msize == (unsigned int) GET_MODE_UNIT_SIZE (GET_MODE (x)));
1247
1248   result = simplify_gen_subreg (mode, x, GET_MODE (x),
1249                                 subreg_highpart_offset (mode, GET_MODE (x)));
1250   gcc_assert (result);
1251
1252   /* simplify_gen_subreg is not guaranteed to return a valid operand for
1253      the target if we have a MEM.  gen_highpart must return a valid operand,
1254      emitting code if necessary to do so.  */
1255   if (MEM_P (result))
1256     {
1257       result = validize_mem (result);
1258       gcc_assert (result);
1259     }
1260
1261   return result;
1262 }
1263
1264 /* Like gen_highpart, but accept mode of EXP operand in case EXP can
1265    be VOIDmode constant.  */
1266 rtx
1267 gen_highpart_mode (enum machine_mode outermode, enum machine_mode innermode, rtx exp)
1268 {
1269   if (GET_MODE (exp) != VOIDmode)
1270     {
1271       gcc_assert (GET_MODE (exp) == innermode);
1272       return gen_highpart (outermode, exp);
1273     }
1274   return simplify_gen_subreg (outermode, exp, innermode,
1275                               subreg_highpart_offset (outermode, innermode));
1276 }
1277
1278 /* Return the SUBREG_BYTE for an OUTERMODE lowpart of an INNERMODE value.  */
1279
1280 unsigned int
1281 subreg_lowpart_offset (enum machine_mode outermode, enum machine_mode innermode)
1282 {
1283   unsigned int offset = 0;
1284   int difference = (GET_MODE_SIZE (innermode) - GET_MODE_SIZE (outermode));
1285
1286   if (difference > 0)
1287     {
1288       if (WORDS_BIG_ENDIAN)
1289         offset += (difference / UNITS_PER_WORD) * UNITS_PER_WORD;
1290       if (BYTES_BIG_ENDIAN)
1291         offset += difference % UNITS_PER_WORD;
1292     }
1293
1294   return offset;
1295 }
1296
1297 /* Return offset in bytes to get OUTERMODE high part
1298    of the value in mode INNERMODE stored in memory in target format.  */
1299 unsigned int
1300 subreg_highpart_offset (enum machine_mode outermode, enum machine_mode innermode)
1301 {
1302   unsigned int offset = 0;
1303   int difference = (GET_MODE_SIZE (innermode) - GET_MODE_SIZE (outermode));
1304
1305   gcc_assert (GET_MODE_SIZE (innermode) >= GET_MODE_SIZE (outermode));
1306
1307   if (difference > 0)
1308     {
1309       if (! WORDS_BIG_ENDIAN)
1310         offset += (difference / UNITS_PER_WORD) * UNITS_PER_WORD;
1311       if (! BYTES_BIG_ENDIAN)
1312         offset += difference % UNITS_PER_WORD;
1313     }
1314
1315   return offset;
1316 }
1317
1318 /* Return 1 iff X, assumed to be a SUBREG,
1319    refers to the least significant part of its containing reg.
1320    If X is not a SUBREG, always return 1 (it is its own low part!).  */
1321
1322 int
1323 subreg_lowpart_p (const_rtx x)
1324 {
1325   if (GET_CODE (x) != SUBREG)
1326     return 1;
1327   else if (GET_MODE (SUBREG_REG (x)) == VOIDmode)
1328     return 0;
1329
1330   return (subreg_lowpart_offset (GET_MODE (x), GET_MODE (SUBREG_REG (x)))
1331           == SUBREG_BYTE (x));
1332 }
1333 \f
1334 /* Return subword OFFSET of operand OP.
1335    The word number, OFFSET, is interpreted as the word number starting
1336    at the low-order address.  OFFSET 0 is the low-order word if not
1337    WORDS_BIG_ENDIAN, otherwise it is the high-order word.
1338
1339    If we cannot extract the required word, we return zero.  Otherwise,
1340    an rtx corresponding to the requested word will be returned.
1341
1342    VALIDATE_ADDRESS is nonzero if the address should be validated.  Before
1343    reload has completed, a valid address will always be returned.  After
1344    reload, if a valid address cannot be returned, we return zero.
1345
1346    If VALIDATE_ADDRESS is zero, we simply form the required address; validating
1347    it is the responsibility of the caller.
1348
1349    MODE is the mode of OP in case it is a CONST_INT.
1350
1351    ??? This is still rather broken for some cases.  The problem for the
1352    moment is that all callers of this thing provide no 'goal mode' to
1353    tell us to work with.  This exists because all callers were written
1354    in a word based SUBREG world.
1355    Now use of this function can be deprecated by simplify_subreg in most
1356    cases.
1357  */
1358
1359 rtx
1360 operand_subword (rtx op, unsigned int offset, int validate_address, enum machine_mode mode)
1361 {
1362   if (mode == VOIDmode)
1363     mode = GET_MODE (op);
1364
1365   gcc_assert (mode != VOIDmode);
1366
1367   /* If OP is narrower than a word, fail.  */
1368   if (mode != BLKmode
1369       && (GET_MODE_SIZE (mode) < UNITS_PER_WORD))
1370     return 0;
1371
1372   /* If we want a word outside OP, return zero.  */
1373   if (mode != BLKmode
1374       && (offset + 1) * UNITS_PER_WORD > GET_MODE_SIZE (mode))
1375     return const0_rtx;
1376
1377   /* Form a new MEM at the requested address.  */
1378   if (MEM_P (op))
1379     {
1380       rtx new_rtx = adjust_address_nv (op, word_mode, offset * UNITS_PER_WORD);
1381
1382       if (! validate_address)
1383         return new_rtx;
1384
1385       else if (reload_completed)
1386         {
1387           if (! strict_memory_address_addr_space_p (word_mode,
1388                                                     XEXP (new_rtx, 0),
1389                                                     MEM_ADDR_SPACE (op)))
1390             return 0;
1391         }
1392       else
1393         return replace_equiv_address (new_rtx, XEXP (new_rtx, 0));
1394     }
1395
1396   /* Rest can be handled by simplify_subreg.  */
1397   return simplify_gen_subreg (word_mode, op, mode, (offset * UNITS_PER_WORD));
1398 }
1399
1400 /* Similar to `operand_subword', but never return 0.  If we can't
1401    extract the required subword, put OP into a register and try again.
1402    The second attempt must succeed.  We always validate the address in
1403    this case.
1404
1405    MODE is the mode of OP, in case it is CONST_INT.  */
1406
1407 rtx
1408 operand_subword_force (rtx op, unsigned int offset, enum machine_mode mode)
1409 {
1410   rtx result = operand_subword (op, offset, 1, mode);
1411
1412   if (result)
1413     return result;
1414
1415   if (mode != BLKmode && mode != VOIDmode)
1416     {
1417       /* If this is a register which can not be accessed by words, copy it
1418          to a pseudo register.  */
1419       if (REG_P (op))
1420         op = copy_to_reg (op);
1421       else
1422         op = force_reg (mode, op);
1423     }
1424
1425   result = operand_subword (op, offset, 1, mode);
1426   gcc_assert (result);
1427
1428   return result;
1429 }
1430 \f
1431 /* Returns 1 if both MEM_EXPR can be considered equal
1432    and 0 otherwise.  */
1433
1434 int
1435 mem_expr_equal_p (const_tree expr1, const_tree expr2)
1436 {
1437   if (expr1 == expr2)
1438     return 1;
1439
1440   if (! expr1 || ! expr2)
1441     return 0;
1442
1443   if (TREE_CODE (expr1) != TREE_CODE (expr2))
1444     return 0;
1445
1446   return operand_equal_p (expr1, expr2, 0);
1447 }
1448
1449 /* Return OFFSET if XEXP (MEM, 0) - OFFSET is known to be ALIGN
1450    bits aligned for 0 <= OFFSET < ALIGN / BITS_PER_UNIT, or
1451    -1 if not known.  */
1452
1453 int
1454 get_mem_align_offset (rtx mem, unsigned int align)
1455 {
1456   tree expr;
1457   unsigned HOST_WIDE_INT offset;
1458
1459   /* This function can't use
1460      if (!MEM_EXPR (mem) || !MEM_OFFSET (mem)
1461          || !CONST_INT_P (MEM_OFFSET (mem))
1462          || (MAX (MEM_ALIGN (mem),
1463                   get_object_alignment (MEM_EXPR (mem), align))
1464              < align))
1465        return -1;
1466      else
1467        return (- INTVAL (MEM_OFFSET (mem))) & (align / BITS_PER_UNIT - 1);
1468      for two reasons:
1469      - COMPONENT_REFs in MEM_EXPR can have NULL first operand,
1470        for <variable>.  get_inner_reference doesn't handle it and
1471        even if it did, the alignment in that case needs to be determined
1472        from DECL_FIELD_CONTEXT's TYPE_ALIGN.
1473      - it would do suboptimal job for COMPONENT_REFs, even if MEM_EXPR
1474        isn't sufficiently aligned, the object it is in might be.  */
1475   gcc_assert (MEM_P (mem));
1476   expr = MEM_EXPR (mem);
1477   if (expr == NULL_TREE
1478       || MEM_OFFSET (mem) == NULL_RTX
1479       || !CONST_INT_P (MEM_OFFSET (mem)))
1480     return -1;
1481
1482   offset = INTVAL (MEM_OFFSET (mem));
1483   if (DECL_P (expr))
1484     {
1485       if (DECL_ALIGN (expr) < align)
1486         return -1;
1487     }
1488   else if (INDIRECT_REF_P (expr))
1489     {
1490       if (TYPE_ALIGN (TREE_TYPE (expr)) < (unsigned int) align)
1491         return -1;
1492     }
1493   else if (TREE_CODE (expr) == COMPONENT_REF)
1494     {
1495       while (1)
1496         {
1497           tree inner = TREE_OPERAND (expr, 0);
1498           tree field = TREE_OPERAND (expr, 1);
1499           tree byte_offset = component_ref_field_offset (expr);
1500           tree bit_offset = DECL_FIELD_BIT_OFFSET (field);
1501
1502           if (!byte_offset
1503               || !host_integerp (byte_offset, 1)
1504               || !host_integerp (bit_offset, 1))
1505             return -1;
1506
1507           offset += tree_low_cst (byte_offset, 1);
1508           offset += tree_low_cst (bit_offset, 1) / BITS_PER_UNIT;
1509
1510           if (inner == NULL_TREE)
1511             {
1512               if (TYPE_ALIGN (DECL_FIELD_CONTEXT (field))
1513                   < (unsigned int) align)
1514                 return -1;
1515               break;
1516             }
1517           else if (DECL_P (inner))
1518             {
1519               if (DECL_ALIGN (inner) < align)
1520                 return -1;
1521               break;
1522             }
1523           else if (TREE_CODE (inner) != COMPONENT_REF)
1524             return -1;
1525           expr = inner;
1526         }
1527     }
1528   else
1529     return -1;
1530
1531   return offset & ((align / BITS_PER_UNIT) - 1);
1532 }
1533
1534 /* Given REF (a MEM) and T, either the type of X or the expression
1535    corresponding to REF, set the memory attributes.  OBJECTP is nonzero
1536    if we are making a new object of this type.  BITPOS is nonzero if
1537    there is an offset outstanding on T that will be applied later.  */
1538
1539 void
1540 set_mem_attributes_minus_bitpos (rtx ref, tree t, int objectp,
1541                                  HOST_WIDE_INT bitpos)
1542 {
1543   alias_set_type alias = MEM_ALIAS_SET (ref);
1544   tree expr = MEM_EXPR (ref);
1545   rtx offset = MEM_OFFSET (ref);
1546   rtx size = MEM_SIZE (ref);
1547   unsigned int align = MEM_ALIGN (ref);
1548   HOST_WIDE_INT apply_bitpos = 0;
1549   tree type;
1550
1551   /* It can happen that type_for_mode was given a mode for which there
1552      is no language-level type.  In which case it returns NULL, which
1553      we can see here.  */
1554   if (t == NULL_TREE)
1555     return;
1556
1557   type = TYPE_P (t) ? t : TREE_TYPE (t);
1558   if (type == error_mark_node)
1559     return;
1560
1561   /* If we have already set DECL_RTL = ref, get_alias_set will get the
1562      wrong answer, as it assumes that DECL_RTL already has the right alias
1563      info.  Callers should not set DECL_RTL until after the call to
1564      set_mem_attributes.  */
1565   gcc_assert (!DECL_P (t) || ref != DECL_RTL_IF_SET (t));
1566
1567   /* Get the alias set from the expression or type (perhaps using a
1568      front-end routine) and use it.  */
1569   alias = get_alias_set (t);
1570
1571   MEM_VOLATILE_P (ref) |= TYPE_VOLATILE (type);
1572   MEM_IN_STRUCT_P (ref)
1573     = AGGREGATE_TYPE_P (type) || TREE_CODE (type) == COMPLEX_TYPE;
1574   MEM_POINTER (ref) = POINTER_TYPE_P (type);
1575
1576   /* If we are making an object of this type, or if this is a DECL, we know
1577      that it is a scalar if the type is not an aggregate.  */
1578   if ((objectp || DECL_P (t))
1579       && ! AGGREGATE_TYPE_P (type)
1580       && TREE_CODE (type) != COMPLEX_TYPE)
1581     MEM_SCALAR_P (ref) = 1;
1582
1583   /* We can set the alignment from the type if we are making an object,
1584      this is an INDIRECT_REF, or if TYPE_ALIGN_OK.  */
1585   if (objectp || TREE_CODE (t) == INDIRECT_REF || TYPE_ALIGN_OK (type))
1586     align = MAX (align, TYPE_ALIGN (type));
1587
1588   else if (TREE_CODE (t) == MEM_REF)
1589     {
1590       tree op0 = TREE_OPERAND (t, 0);
1591       if (TREE_CODE (op0) == ADDR_EXPR
1592           && (DECL_P (TREE_OPERAND (op0, 0))
1593               || CONSTANT_CLASS_P (TREE_OPERAND (op0, 0))))
1594         {
1595           if (DECL_P (TREE_OPERAND (op0, 0)))
1596             align = DECL_ALIGN (TREE_OPERAND (op0, 0));
1597           else if (CONSTANT_CLASS_P (TREE_OPERAND (op0, 0)))
1598             {
1599               align = TYPE_ALIGN (TREE_TYPE (TREE_OPERAND (op0, 0)));
1600 #ifdef CONSTANT_ALIGNMENT
1601               align = CONSTANT_ALIGNMENT (TREE_OPERAND (op0, 0), align);
1602 #endif
1603             }
1604           if (TREE_INT_CST_LOW (TREE_OPERAND (t, 1)) != 0)
1605             {
1606               unsigned HOST_WIDE_INT ioff
1607                 = TREE_INT_CST_LOW (TREE_OPERAND (t, 1));
1608               unsigned HOST_WIDE_INT aoff = (ioff & -ioff) * BITS_PER_UNIT;
1609               align = MIN (aoff, align);
1610             }
1611         }
1612       else
1613         /* ??? This isn't fully correct, we can't set the alignment from the
1614            type in all cases.  */
1615         align = MAX (align, TYPE_ALIGN (type));
1616     }
1617
1618   else if (TREE_CODE (t) == TARGET_MEM_REF)
1619     /* ??? This isn't fully correct, we can't set the alignment from the
1620        type in all cases.  */
1621     align = MAX (align, TYPE_ALIGN (type));
1622
1623   /* If the size is known, we can set that.  */
1624   if (TYPE_SIZE_UNIT (type) && host_integerp (TYPE_SIZE_UNIT (type), 1))
1625     size = GEN_INT (tree_low_cst (TYPE_SIZE_UNIT (type), 1));
1626
1627   /* If T is not a type, we may be able to deduce some more information about
1628      the expression.  */
1629   if (! TYPE_P (t))
1630     {
1631       tree base;
1632       bool align_computed = false;
1633
1634       if (TREE_THIS_VOLATILE (t))
1635         MEM_VOLATILE_P (ref) = 1;
1636
1637       /* Now remove any conversions: they don't change what the underlying
1638          object is.  Likewise for SAVE_EXPR.  */
1639       while (CONVERT_EXPR_P (t)
1640              || TREE_CODE (t) == VIEW_CONVERT_EXPR
1641              || TREE_CODE (t) == SAVE_EXPR)
1642         t = TREE_OPERAND (t, 0);
1643
1644       /* We may look through structure-like accesses for the purposes of
1645          examining TREE_THIS_NOTRAP, but not array-like accesses.  */
1646       base = t;
1647       while (TREE_CODE (base) == COMPONENT_REF
1648              || TREE_CODE (base) == REALPART_EXPR
1649              || TREE_CODE (base) == IMAGPART_EXPR
1650              || TREE_CODE (base) == BIT_FIELD_REF)
1651         base = TREE_OPERAND (base, 0);
1652
1653       if (TREE_CODE (base) == MEM_REF
1654           && TREE_CODE (TREE_OPERAND (base, 0)) == ADDR_EXPR)
1655         base = TREE_OPERAND (TREE_OPERAND (base, 0), 0);
1656       if (DECL_P (base))
1657         {
1658           if (CODE_CONTAINS_STRUCT (TREE_CODE (base), TS_DECL_WITH_VIS))
1659             MEM_NOTRAP_P (ref) = !DECL_WEAK (base);
1660           else
1661             MEM_NOTRAP_P (ref) = 1;
1662         }
1663       else if (TREE_CODE (base) == INDIRECT_REF
1664                || TREE_CODE (base) == MEM_REF
1665                || TREE_CODE (base) == TARGET_MEM_REF
1666                || TREE_CODE (base) == ARRAY_REF
1667                || TREE_CODE (base) == ARRAY_RANGE_REF)
1668         MEM_NOTRAP_P (ref) = TREE_THIS_NOTRAP (base);
1669
1670       base = get_base_address (base);
1671       if (base && DECL_P (base)
1672           && TREE_READONLY (base)
1673           && (TREE_STATIC (base) || DECL_EXTERNAL (base)))
1674         MEM_READONLY_P (ref) = 1;
1675
1676       /* If this expression uses it's parent's alias set, mark it such
1677          that we won't change it.  */
1678       if (component_uses_parent_alias_set (t))
1679         MEM_KEEP_ALIAS_SET_P (ref) = 1;
1680
1681       /* If this is a decl, set the attributes of the MEM from it.  */
1682       if (DECL_P (t))
1683         {
1684           expr = t;
1685           offset = const0_rtx;
1686           apply_bitpos = bitpos;
1687           size = (DECL_SIZE_UNIT (t)
1688                   && host_integerp (DECL_SIZE_UNIT (t), 1)
1689                   ? GEN_INT (tree_low_cst (DECL_SIZE_UNIT (t), 1)) : 0);
1690           align = DECL_ALIGN (t);
1691           align_computed = true;
1692         }
1693
1694       /* If this is a constant, we know the alignment.  */
1695       else if (CONSTANT_CLASS_P (t))
1696         {
1697           align = TYPE_ALIGN (type);
1698 #ifdef CONSTANT_ALIGNMENT
1699           align = CONSTANT_ALIGNMENT (t, align);
1700 #endif
1701           align_computed = true;
1702         }
1703
1704       /* If this is a field reference and not a bit-field, record it.  */
1705       /* ??? There is some information that can be gleaned from bit-fields,
1706          such as the word offset in the structure that might be modified.
1707          But skip it for now.  */
1708       else if (TREE_CODE (t) == COMPONENT_REF
1709                && ! DECL_BIT_FIELD (TREE_OPERAND (t, 1)))
1710         {
1711           expr = t;
1712           offset = const0_rtx;
1713           apply_bitpos = bitpos;
1714           /* ??? Any reason the field size would be different than
1715              the size we got from the type?  */
1716         }
1717
1718       /* If this is an array reference, look for an outer field reference.  */
1719       else if (TREE_CODE (t) == ARRAY_REF)
1720         {
1721           tree off_tree = size_zero_node;
1722           /* We can't modify t, because we use it at the end of the
1723              function.  */
1724           tree t2 = t;
1725
1726           do
1727             {
1728               tree index = TREE_OPERAND (t2, 1);
1729               tree low_bound = array_ref_low_bound (t2);
1730               tree unit_size = array_ref_element_size (t2);
1731
1732               /* We assume all arrays have sizes that are a multiple of a byte.
1733                  First subtract the lower bound, if any, in the type of the
1734                  index, then convert to sizetype and multiply by the size of
1735                  the array element.  */
1736               if (! integer_zerop (low_bound))
1737                 index = fold_build2 (MINUS_EXPR, TREE_TYPE (index),
1738                                      index, low_bound);
1739
1740               off_tree = size_binop (PLUS_EXPR,
1741                                      size_binop (MULT_EXPR,
1742                                                  fold_convert (sizetype,
1743                                                                index),
1744                                                  unit_size),
1745                                      off_tree);
1746               t2 = TREE_OPERAND (t2, 0);
1747             }
1748           while (TREE_CODE (t2) == ARRAY_REF);
1749
1750           if (DECL_P (t2))
1751             {
1752               expr = t2;
1753               offset = NULL;
1754               if (host_integerp (off_tree, 1))
1755                 {
1756                   HOST_WIDE_INT ioff = tree_low_cst (off_tree, 1);
1757                   HOST_WIDE_INT aoff = (ioff & -ioff) * BITS_PER_UNIT;
1758                   align = DECL_ALIGN (t2);
1759                   if (aoff && (unsigned HOST_WIDE_INT) aoff < align)
1760                     align = aoff;
1761                   align_computed = true;
1762                   offset = GEN_INT (ioff);
1763                   apply_bitpos = bitpos;
1764                 }
1765             }
1766           else if (TREE_CODE (t2) == COMPONENT_REF)
1767             {
1768               expr = t2;
1769               offset = NULL;
1770               if (host_integerp (off_tree, 1))
1771                 {
1772                   offset = GEN_INT (tree_low_cst (off_tree, 1));
1773                   apply_bitpos = bitpos;
1774                 }
1775               /* ??? Any reason the field size would be different than
1776                  the size we got from the type?  */
1777             }
1778
1779           /* If this is an indirect reference, record it.  */
1780           else if (TREE_CODE (t) == MEM_REF)
1781             {
1782               expr = t;
1783               offset = const0_rtx;
1784               apply_bitpos = bitpos;
1785             }
1786         }
1787
1788       /* If this is an indirect reference, record it.  */
1789       else if (TREE_CODE (t) == MEM_REF 
1790                || TREE_CODE (t) == TARGET_MEM_REF)
1791         {
1792           expr = t;
1793           offset = const0_rtx;
1794           apply_bitpos = bitpos;
1795         }
1796
1797       if (!align_computed && !INDIRECT_REF_P (t))
1798         {
1799           unsigned int obj_align = get_object_alignment (t, BIGGEST_ALIGNMENT);
1800           align = MAX (align, obj_align);
1801         }
1802     }
1803
1804   /* If we modified OFFSET based on T, then subtract the outstanding
1805      bit position offset.  Similarly, increase the size of the accessed
1806      object to contain the negative offset.  */
1807   if (apply_bitpos)
1808     {
1809       offset = plus_constant (offset, -(apply_bitpos / BITS_PER_UNIT));
1810       if (size)
1811         size = plus_constant (size, apply_bitpos / BITS_PER_UNIT);
1812     }
1813
1814   /* Now set the attributes we computed above.  */
1815   MEM_ATTRS (ref)
1816     = get_mem_attrs (alias, expr, offset, size, align,
1817                      TYPE_ADDR_SPACE (type), GET_MODE (ref));
1818
1819   /* If this is already known to be a scalar or aggregate, we are done.  */
1820   if (MEM_IN_STRUCT_P (ref) || MEM_SCALAR_P (ref))
1821     return;
1822
1823   /* If it is a reference into an aggregate, this is part of an aggregate.
1824      Otherwise we don't know.  */
1825   else if (TREE_CODE (t) == COMPONENT_REF || TREE_CODE (t) == ARRAY_REF
1826            || TREE_CODE (t) == ARRAY_RANGE_REF
1827            || TREE_CODE (t) == BIT_FIELD_REF)
1828     MEM_IN_STRUCT_P (ref) = 1;
1829 }
1830
1831 void
1832 set_mem_attributes (rtx ref, tree t, int objectp)
1833 {
1834   set_mem_attributes_minus_bitpos (ref, t, objectp, 0);
1835 }
1836
1837 /* Set the alias set of MEM to SET.  */
1838
1839 void
1840 set_mem_alias_set (rtx mem, alias_set_type set)
1841 {
1842   /* If the new and old alias sets don't conflict, something is wrong.  */
1843   gcc_checking_assert (alias_sets_conflict_p (set, MEM_ALIAS_SET (mem)));
1844
1845   MEM_ATTRS (mem) = get_mem_attrs (set, MEM_EXPR (mem), MEM_OFFSET (mem),
1846                                    MEM_SIZE (mem), MEM_ALIGN (mem),
1847                                    MEM_ADDR_SPACE (mem), GET_MODE (mem));
1848 }
1849
1850 /* Set the address space of MEM to ADDRSPACE (target-defined).  */
1851
1852 void
1853 set_mem_addr_space (rtx mem, addr_space_t addrspace)
1854 {
1855   MEM_ATTRS (mem) = get_mem_attrs (MEM_ALIAS_SET (mem), MEM_EXPR (mem),
1856                                    MEM_OFFSET (mem), MEM_SIZE (mem),
1857                                    MEM_ALIGN (mem), addrspace, GET_MODE (mem));
1858 }
1859
1860 /* Set the alignment of MEM to ALIGN bits.  */
1861
1862 void
1863 set_mem_align (rtx mem, unsigned int align)
1864 {
1865   MEM_ATTRS (mem) = get_mem_attrs (MEM_ALIAS_SET (mem), MEM_EXPR (mem),
1866                                    MEM_OFFSET (mem), MEM_SIZE (mem), align,
1867                                    MEM_ADDR_SPACE (mem), GET_MODE (mem));
1868 }
1869
1870 /* Set the expr for MEM to EXPR.  */
1871
1872 void
1873 set_mem_expr (rtx mem, tree expr)
1874 {
1875   MEM_ATTRS (mem)
1876     = get_mem_attrs (MEM_ALIAS_SET (mem), expr, MEM_OFFSET (mem),
1877                      MEM_SIZE (mem), MEM_ALIGN (mem),
1878                      MEM_ADDR_SPACE (mem), GET_MODE (mem));
1879 }
1880
1881 /* Set the offset of MEM to OFFSET.  */
1882
1883 void
1884 set_mem_offset (rtx mem, rtx offset)
1885 {
1886   MEM_ATTRS (mem) = get_mem_attrs (MEM_ALIAS_SET (mem), MEM_EXPR (mem),
1887                                    offset, MEM_SIZE (mem), MEM_ALIGN (mem),
1888                                    MEM_ADDR_SPACE (mem), GET_MODE (mem));
1889 }
1890
1891 /* Set the size of MEM to SIZE.  */
1892
1893 void
1894 set_mem_size (rtx mem, rtx size)
1895 {
1896   MEM_ATTRS (mem) = get_mem_attrs (MEM_ALIAS_SET (mem), MEM_EXPR (mem),
1897                                    MEM_OFFSET (mem), size, MEM_ALIGN (mem),
1898                                    MEM_ADDR_SPACE (mem), GET_MODE (mem));
1899 }
1900 \f
1901 /* Return a memory reference like MEMREF, but with its mode changed to MODE
1902    and its address changed to ADDR.  (VOIDmode means don't change the mode.
1903    NULL for ADDR means don't change the address.)  VALIDATE is nonzero if the
1904    returned memory location is required to be valid.  The memory
1905    attributes are not changed.  */
1906
1907 static rtx
1908 change_address_1 (rtx memref, enum machine_mode mode, rtx addr, int validate)
1909 {
1910   addr_space_t as;
1911   rtx new_rtx;
1912
1913   gcc_assert (MEM_P (memref));
1914   as = MEM_ADDR_SPACE (memref);
1915   if (mode == VOIDmode)
1916     mode = GET_MODE (memref);
1917   if (addr == 0)
1918     addr = XEXP (memref, 0);
1919   if (mode == GET_MODE (memref) && addr == XEXP (memref, 0)
1920       && (!validate || memory_address_addr_space_p (mode, addr, as)))
1921     return memref;
1922
1923   if (validate)
1924     {
1925       if (reload_in_progress || reload_completed)
1926         gcc_assert (memory_address_addr_space_p (mode, addr, as));
1927       else
1928         addr = memory_address_addr_space (mode, addr, as);
1929     }
1930
1931   if (rtx_equal_p (addr, XEXP (memref, 0)) && mode == GET_MODE (memref))
1932     return memref;
1933
1934   new_rtx = gen_rtx_MEM (mode, addr);
1935   MEM_COPY_ATTRIBUTES (new_rtx, memref);
1936   return new_rtx;
1937 }
1938
1939 /* Like change_address_1 with VALIDATE nonzero, but we are not saying in what
1940    way we are changing MEMREF, so we only preserve the alias set.  */
1941
1942 rtx
1943 change_address (rtx memref, enum machine_mode mode, rtx addr)
1944 {
1945   rtx new_rtx = change_address_1 (memref, mode, addr, 1), size;
1946   enum machine_mode mmode = GET_MODE (new_rtx);
1947   unsigned int align;
1948
1949   size = mmode == BLKmode ? 0 : GEN_INT (GET_MODE_SIZE (mmode));
1950   align = mmode == BLKmode ? BITS_PER_UNIT : GET_MODE_ALIGNMENT (mmode);
1951
1952   /* If there are no changes, just return the original memory reference.  */
1953   if (new_rtx == memref)
1954     {
1955       if (MEM_ATTRS (memref) == 0
1956           || (MEM_EXPR (memref) == NULL
1957               && MEM_OFFSET (memref) == NULL
1958               && MEM_SIZE (memref) == size
1959               && MEM_ALIGN (memref) == align))
1960         return new_rtx;
1961
1962       new_rtx = gen_rtx_MEM (mmode, XEXP (memref, 0));
1963       MEM_COPY_ATTRIBUTES (new_rtx, memref);
1964     }
1965
1966   MEM_ATTRS (new_rtx)
1967     = get_mem_attrs (MEM_ALIAS_SET (memref), 0, 0, size, align,
1968                      MEM_ADDR_SPACE (memref), mmode);
1969
1970   return new_rtx;
1971 }
1972
1973 /* Return a memory reference like MEMREF, but with its mode changed
1974    to MODE and its address offset by OFFSET bytes.  If VALIDATE is
1975    nonzero, the memory address is forced to be valid.
1976    If ADJUST is zero, OFFSET is only used to update MEM_ATTRS
1977    and caller is responsible for adjusting MEMREF base register.  */
1978
1979 rtx
1980 adjust_address_1 (rtx memref, enum machine_mode mode, HOST_WIDE_INT offset,
1981                   int validate, int adjust)
1982 {
1983   rtx addr = XEXP (memref, 0);
1984   rtx new_rtx;
1985   rtx memoffset = MEM_OFFSET (memref);
1986   rtx size = 0;
1987   unsigned int memalign = MEM_ALIGN (memref);
1988   addr_space_t as = MEM_ADDR_SPACE (memref);
1989   enum machine_mode address_mode = targetm.addr_space.address_mode (as);
1990   int pbits;
1991
1992   /* If there are no changes, just return the original memory reference.  */
1993   if (mode == GET_MODE (memref) && !offset
1994       && (!validate || memory_address_addr_space_p (mode, addr, as)))
1995     return memref;
1996
1997   /* ??? Prefer to create garbage instead of creating shared rtl.
1998      This may happen even if offset is nonzero -- consider
1999      (plus (plus reg reg) const_int) -- so do this always.  */
2000   addr = copy_rtx (addr);
2001
2002   /* Convert a possibly large offset to a signed value within the
2003      range of the target address space.  */
2004   pbits = GET_MODE_BITSIZE (address_mode);
2005   if (HOST_BITS_PER_WIDE_INT > pbits)
2006     {
2007       int shift = HOST_BITS_PER_WIDE_INT - pbits;
2008       offset = (((HOST_WIDE_INT) ((unsigned HOST_WIDE_INT) offset << shift))
2009                 >> shift);
2010     }
2011
2012   if (adjust)
2013     {
2014       /* If MEMREF is a LO_SUM and the offset is within the alignment of the
2015          object, we can merge it into the LO_SUM.  */
2016       if (GET_MODE (memref) != BLKmode && GET_CODE (addr) == LO_SUM
2017           && offset >= 0
2018           && (unsigned HOST_WIDE_INT) offset
2019               < GET_MODE_ALIGNMENT (GET_MODE (memref)) / BITS_PER_UNIT)
2020         addr = gen_rtx_LO_SUM (address_mode, XEXP (addr, 0),
2021                                plus_constant (XEXP (addr, 1), offset));
2022       else
2023         addr = plus_constant (addr, offset);
2024     }
2025
2026   new_rtx = change_address_1 (memref, mode, addr, validate);
2027
2028   /* If the address is a REG, change_address_1 rightfully returns memref,
2029      but this would destroy memref's MEM_ATTRS.  */
2030   if (new_rtx == memref && offset != 0)
2031     new_rtx = copy_rtx (new_rtx);
2032
2033   /* Compute the new values of the memory attributes due to this adjustment.
2034      We add the offsets and update the alignment.  */
2035   if (memoffset)
2036     memoffset = GEN_INT (offset + INTVAL (memoffset));
2037
2038   /* Compute the new alignment by taking the MIN of the alignment and the
2039      lowest-order set bit in OFFSET, but don't change the alignment if OFFSET
2040      if zero.  */
2041   if (offset != 0)
2042     memalign
2043       = MIN (memalign,
2044              (unsigned HOST_WIDE_INT) (offset & -offset) * BITS_PER_UNIT);
2045
2046   /* We can compute the size in a number of ways.  */
2047   if (GET_MODE (new_rtx) != BLKmode)
2048     size = GEN_INT (GET_MODE_SIZE (GET_MODE (new_rtx)));
2049   else if (MEM_SIZE (memref))
2050     size = plus_constant (MEM_SIZE (memref), -offset);
2051
2052   MEM_ATTRS (new_rtx) = get_mem_attrs (MEM_ALIAS_SET (memref), MEM_EXPR (memref),
2053                                        memoffset, size, memalign, as,
2054                                        GET_MODE (new_rtx));
2055
2056   /* At some point, we should validate that this offset is within the object,
2057      if all the appropriate values are known.  */
2058   return new_rtx;
2059 }
2060
2061 /* Return a memory reference like MEMREF, but with its mode changed
2062    to MODE and its address changed to ADDR, which is assumed to be
2063    MEMREF offset by OFFSET bytes.  If VALIDATE is
2064    nonzero, the memory address is forced to be valid.  */
2065
2066 rtx
2067 adjust_automodify_address_1 (rtx memref, enum machine_mode mode, rtx addr,
2068                              HOST_WIDE_INT offset, int validate)
2069 {
2070   memref = change_address_1 (memref, VOIDmode, addr, validate);
2071   return adjust_address_1 (memref, mode, offset, validate, 0);
2072 }
2073
2074 /* Return a memory reference like MEMREF, but whose address is changed by
2075    adding OFFSET, an RTX, to it.  POW2 is the highest power of two factor
2076    known to be in OFFSET (possibly 1).  */
2077
2078 rtx
2079 offset_address (rtx memref, rtx offset, unsigned HOST_WIDE_INT pow2)
2080 {
2081   rtx new_rtx, addr = XEXP (memref, 0);
2082   addr_space_t as = MEM_ADDR_SPACE (memref);
2083   enum machine_mode address_mode = targetm.addr_space.address_mode (as);
2084
2085   new_rtx = simplify_gen_binary (PLUS, address_mode, addr, offset);
2086
2087   /* At this point we don't know _why_ the address is invalid.  It
2088      could have secondary memory references, multiplies or anything.
2089
2090      However, if we did go and rearrange things, we can wind up not
2091      being able to recognize the magic around pic_offset_table_rtx.
2092      This stuff is fragile, and is yet another example of why it is
2093      bad to expose PIC machinery too early.  */
2094   if (! memory_address_addr_space_p (GET_MODE (memref), new_rtx, as)
2095       && GET_CODE (addr) == PLUS
2096       && XEXP (addr, 0) == pic_offset_table_rtx)
2097     {
2098       addr = force_reg (GET_MODE (addr), addr);
2099       new_rtx = simplify_gen_binary (PLUS, address_mode, addr, offset);
2100     }
2101
2102   update_temp_slot_address (XEXP (memref, 0), new_rtx);
2103   new_rtx = change_address_1 (memref, VOIDmode, new_rtx, 1);
2104
2105   /* If there are no changes, just return the original memory reference.  */
2106   if (new_rtx == memref)
2107     return new_rtx;
2108
2109   /* Update the alignment to reflect the offset.  Reset the offset, which
2110      we don't know.  */
2111   MEM_ATTRS (new_rtx)
2112     = get_mem_attrs (MEM_ALIAS_SET (memref), MEM_EXPR (memref), 0, 0,
2113                      MIN (MEM_ALIGN (memref), pow2 * BITS_PER_UNIT),
2114                      as, GET_MODE (new_rtx));
2115   return new_rtx;
2116 }
2117
2118 /* Return a memory reference like MEMREF, but with its address changed to
2119    ADDR.  The caller is asserting that the actual piece of memory pointed
2120    to is the same, just the form of the address is being changed, such as
2121    by putting something into a register.  */
2122
2123 rtx
2124 replace_equiv_address (rtx memref, rtx addr)
2125 {
2126   /* change_address_1 copies the memory attribute structure without change
2127      and that's exactly what we want here.  */
2128   update_temp_slot_address (XEXP (memref, 0), addr);
2129   return change_address_1 (memref, VOIDmode, addr, 1);
2130 }
2131
2132 /* Likewise, but the reference is not required to be valid.  */
2133
2134 rtx
2135 replace_equiv_address_nv (rtx memref, rtx addr)
2136 {
2137   return change_address_1 (memref, VOIDmode, addr, 0);
2138 }
2139
2140 /* Return a memory reference like MEMREF, but with its mode widened to
2141    MODE and offset by OFFSET.  This would be used by targets that e.g.
2142    cannot issue QImode memory operations and have to use SImode memory
2143    operations plus masking logic.  */
2144
2145 rtx
2146 widen_memory_access (rtx memref, enum machine_mode mode, HOST_WIDE_INT offset)
2147 {
2148   rtx new_rtx = adjust_address_1 (memref, mode, offset, 1, 1);
2149   tree expr = MEM_EXPR (new_rtx);
2150   rtx memoffset = MEM_OFFSET (new_rtx);
2151   unsigned int size = GET_MODE_SIZE (mode);
2152
2153   /* If there are no changes, just return the original memory reference.  */
2154   if (new_rtx == memref)
2155     return new_rtx;
2156
2157   /* If we don't know what offset we were at within the expression, then
2158      we can't know if we've overstepped the bounds.  */
2159   if (! memoffset)
2160     expr = NULL_TREE;
2161
2162   while (expr)
2163     {
2164       if (TREE_CODE (expr) == COMPONENT_REF)
2165         {
2166           tree field = TREE_OPERAND (expr, 1);
2167           tree offset = component_ref_field_offset (expr);
2168
2169           if (! DECL_SIZE_UNIT (field))
2170             {
2171               expr = NULL_TREE;
2172               break;
2173             }
2174
2175           /* Is the field at least as large as the access?  If so, ok,
2176              otherwise strip back to the containing structure.  */
2177           if (TREE_CODE (DECL_SIZE_UNIT (field)) == INTEGER_CST
2178               && compare_tree_int (DECL_SIZE_UNIT (field), size) >= 0
2179               && INTVAL (memoffset) >= 0)
2180             break;
2181
2182           if (! host_integerp (offset, 1))
2183             {
2184               expr = NULL_TREE;
2185               break;
2186             }
2187
2188           expr = TREE_OPERAND (expr, 0);
2189           memoffset
2190             = (GEN_INT (INTVAL (memoffset)
2191                         + tree_low_cst (offset, 1)
2192                         + (tree_low_cst (DECL_FIELD_BIT_OFFSET (field), 1)
2193                            / BITS_PER_UNIT)));
2194         }
2195       /* Similarly for the decl.  */
2196       else if (DECL_P (expr)
2197                && DECL_SIZE_UNIT (expr)
2198                && TREE_CODE (DECL_SIZE_UNIT (expr)) == INTEGER_CST
2199                && compare_tree_int (DECL_SIZE_UNIT (expr), size) >= 0
2200                && (! memoffset || INTVAL (memoffset) >= 0))
2201         break;
2202       else
2203         {
2204           /* The widened memory access overflows the expression, which means
2205              that it could alias another expression.  Zap it.  */
2206           expr = NULL_TREE;
2207           break;
2208         }
2209     }
2210
2211   if (! expr)
2212     memoffset = NULL_RTX;
2213
2214   /* The widened memory may alias other stuff, so zap the alias set.  */
2215   /* ??? Maybe use get_alias_set on any remaining expression.  */
2216
2217   MEM_ATTRS (new_rtx) = get_mem_attrs (0, expr, memoffset, GEN_INT (size),
2218                                        MEM_ALIGN (new_rtx),
2219                                        MEM_ADDR_SPACE (new_rtx), mode);
2220
2221   return new_rtx;
2222 }
2223 \f
2224 /* A fake decl that is used as the MEM_EXPR of spill slots.  */
2225 static GTY(()) tree spill_slot_decl;
2226
2227 tree
2228 get_spill_slot_decl (bool force_build_p)
2229 {
2230   tree d = spill_slot_decl;
2231   rtx rd;
2232
2233   if (d || !force_build_p)
2234     return d;
2235
2236   d = build_decl (DECL_SOURCE_LOCATION (current_function_decl),
2237                   VAR_DECL, get_identifier ("%sfp"), void_type_node);
2238   DECL_ARTIFICIAL (d) = 1;
2239   DECL_IGNORED_P (d) = 1;
2240   TREE_USED (d) = 1;
2241   spill_slot_decl = d;
2242
2243   rd = gen_rtx_MEM (BLKmode, frame_pointer_rtx);
2244   MEM_NOTRAP_P (rd) = 1;
2245   MEM_ATTRS (rd) = get_mem_attrs (new_alias_set (), d, const0_rtx,
2246                                   NULL_RTX, 0, ADDR_SPACE_GENERIC, BLKmode);
2247   SET_DECL_RTL (d, rd);
2248
2249   return d;
2250 }
2251
2252 /* Given MEM, a result from assign_stack_local, fill in the memory
2253    attributes as appropriate for a register allocator spill slot.
2254    These slots are not aliasable by other memory.  We arrange for
2255    them all to use a single MEM_EXPR, so that the aliasing code can
2256    work properly in the case of shared spill slots.  */
2257
2258 void
2259 set_mem_attrs_for_spill (rtx mem)
2260 {
2261   alias_set_type alias;
2262   rtx addr, offset;
2263   tree expr;
2264
2265   expr = get_spill_slot_decl (true);
2266   alias = MEM_ALIAS_SET (DECL_RTL (expr));
2267
2268   /* We expect the incoming memory to be of the form:
2269         (mem:MODE (plus (reg sfp) (const_int offset)))
2270      with perhaps the plus missing for offset = 0.  */
2271   addr = XEXP (mem, 0);
2272   offset = const0_rtx;
2273   if (GET_CODE (addr) == PLUS
2274       && CONST_INT_P (XEXP (addr, 1)))
2275     offset = XEXP (addr, 1);
2276
2277   MEM_ATTRS (mem) = get_mem_attrs (alias, expr, offset,
2278                                    MEM_SIZE (mem), MEM_ALIGN (mem),
2279                                    ADDR_SPACE_GENERIC, GET_MODE (mem));
2280   MEM_NOTRAP_P (mem) = 1;
2281 }
2282 \f
2283 /* Return a newly created CODE_LABEL rtx with a unique label number.  */
2284
2285 rtx
2286 gen_label_rtx (void)
2287 {
2288   return gen_rtx_CODE_LABEL (VOIDmode, 0, NULL_RTX, NULL_RTX,
2289                              NULL, label_num++, NULL);
2290 }
2291 \f
2292 /* For procedure integration.  */
2293
2294 /* Install new pointers to the first and last insns in the chain.
2295    Also, set cur_insn_uid to one higher than the last in use.
2296    Used for an inline-procedure after copying the insn chain.  */
2297
2298 void
2299 set_new_first_and_last_insn (rtx first, rtx last)
2300 {
2301   rtx insn;
2302
2303   set_first_insn (first);
2304   set_last_insn (last);
2305   cur_insn_uid = 0;
2306
2307   if (MIN_NONDEBUG_INSN_UID || MAY_HAVE_DEBUG_INSNS)
2308     {
2309       int debug_count = 0;
2310
2311       cur_insn_uid = MIN_NONDEBUG_INSN_UID - 1;
2312       cur_debug_insn_uid = 0;
2313
2314       for (insn = first; insn; insn = NEXT_INSN (insn))
2315         if (INSN_UID (insn) < MIN_NONDEBUG_INSN_UID)
2316           cur_debug_insn_uid = MAX (cur_debug_insn_uid, INSN_UID (insn));
2317         else
2318           {
2319             cur_insn_uid = MAX (cur_insn_uid, INSN_UID (insn));
2320             if (DEBUG_INSN_P (insn))
2321               debug_count++;
2322           }
2323
2324       if (debug_count)
2325         cur_debug_insn_uid = MIN_NONDEBUG_INSN_UID + debug_count;
2326       else
2327         cur_debug_insn_uid++;
2328     }
2329   else
2330     for (insn = first; insn; insn = NEXT_INSN (insn))
2331       cur_insn_uid = MAX (cur_insn_uid, INSN_UID (insn));
2332
2333   cur_insn_uid++;
2334 }
2335 \f
2336 /* Go through all the RTL insn bodies and copy any invalid shared
2337    structure.  This routine should only be called once.  */
2338
2339 static void
2340 unshare_all_rtl_1 (rtx insn)
2341 {
2342   /* Unshare just about everything else.  */
2343   unshare_all_rtl_in_chain (insn);
2344
2345   /* Make sure the addresses of stack slots found outside the insn chain
2346      (such as, in DECL_RTL of a variable) are not shared
2347      with the insn chain.
2348
2349      This special care is necessary when the stack slot MEM does not
2350      actually appear in the insn chain.  If it does appear, its address
2351      is unshared from all else at that point.  */
2352   stack_slot_list = copy_rtx_if_shared (stack_slot_list);
2353 }
2354
2355 /* Go through all the RTL insn bodies and copy any invalid shared
2356    structure, again.  This is a fairly expensive thing to do so it
2357    should be done sparingly.  */
2358
2359 void
2360 unshare_all_rtl_again (rtx insn)
2361 {
2362   rtx p;
2363   tree decl;
2364
2365   for (p = insn; p; p = NEXT_INSN (p))
2366     if (INSN_P (p))
2367       {
2368         reset_used_flags (PATTERN (p));
2369         reset_used_flags (REG_NOTES (p));
2370       }
2371
2372   /* Make sure that virtual stack slots are not shared.  */
2373   set_used_decls (DECL_INITIAL (cfun->decl));
2374
2375   /* Make sure that virtual parameters are not shared.  */
2376   for (decl = DECL_ARGUMENTS (cfun->decl); decl; decl = DECL_CHAIN (decl))
2377     set_used_flags (DECL_RTL (decl));
2378
2379   reset_used_flags (stack_slot_list);
2380
2381   unshare_all_rtl_1 (insn);
2382 }
2383
2384 unsigned int
2385 unshare_all_rtl (void)
2386 {
2387   unshare_all_rtl_1 (get_insns ());
2388   return 0;
2389 }
2390
2391 struct rtl_opt_pass pass_unshare_all_rtl =
2392 {
2393  {
2394   RTL_PASS,
2395   "unshare",                            /* name */
2396   NULL,                                 /* gate */
2397   unshare_all_rtl,                      /* execute */
2398   NULL,                                 /* sub */
2399   NULL,                                 /* next */
2400   0,                                    /* static_pass_number */
2401   TV_NONE,                              /* tv_id */
2402   0,                                    /* properties_required */
2403   0,                                    /* properties_provided */
2404   0,                                    /* properties_destroyed */
2405   0,                                    /* todo_flags_start */
2406   TODO_dump_func | TODO_verify_rtl_sharing /* todo_flags_finish */
2407  }
2408 };
2409
2410
2411 /* Check that ORIG is not marked when it should not be and mark ORIG as in use,
2412    Recursively does the same for subexpressions.  */
2413
2414 static void
2415 verify_rtx_sharing (rtx orig, rtx insn)
2416 {
2417   rtx x = orig;
2418   int i;
2419   enum rtx_code code;
2420   const char *format_ptr;
2421
2422   if (x == 0)
2423     return;
2424
2425   code = GET_CODE (x);
2426
2427   /* These types may be freely shared.  */
2428
2429   switch (code)
2430     {
2431     case REG:
2432     case DEBUG_EXPR:
2433     case VALUE:
2434     case CONST_INT:
2435     case CONST_DOUBLE:
2436     case CONST_FIXED:
2437     case CONST_VECTOR:
2438     case SYMBOL_REF:
2439     case LABEL_REF:
2440     case CODE_LABEL:
2441     case PC:
2442     case CC0:
2443     case SCRATCH:
2444       return;
2445       /* SCRATCH must be shared because they represent distinct values.  */
2446     case CLOBBER:
2447       if (REG_P (XEXP (x, 0)) && REGNO (XEXP (x, 0)) < FIRST_PSEUDO_REGISTER)
2448         return;
2449       break;
2450
2451     case CONST:
2452       if (shared_const_p (orig))
2453         return;
2454       break;
2455
2456     case MEM:
2457       /* A MEM is allowed to be shared if its address is constant.  */
2458       if (CONSTANT_ADDRESS_P (XEXP (x, 0))
2459           || reload_completed || reload_in_progress)
2460         return;
2461
2462       break;
2463
2464     default:
2465       break;
2466     }
2467
2468   /* This rtx may not be shared.  If it has already been seen,
2469      replace it with a copy of itself.  */
2470 #ifdef ENABLE_CHECKING
2471   if (RTX_FLAG (x, used))
2472     {
2473       error ("invalid rtl sharing found in the insn");
2474       debug_rtx (insn);
2475       error ("shared rtx");
2476       debug_rtx (x);
2477       internal_error ("internal consistency failure");
2478     }
2479 #endif
2480   gcc_assert (!RTX_FLAG (x, used));
2481
2482   RTX_FLAG (x, used) = 1;
2483
2484   /* Now scan the subexpressions recursively.  */
2485
2486   format_ptr = GET_RTX_FORMAT (code);
2487
2488   for (i = 0; i < GET_RTX_LENGTH (code); i++)
2489     {
2490       switch (*format_ptr++)
2491         {
2492         case 'e':
2493           verify_rtx_sharing (XEXP (x, i), insn);
2494           break;
2495
2496         case 'E':
2497           if (XVEC (x, i) != NULL)
2498             {
2499               int j;
2500               int len = XVECLEN (x, i);
2501
2502               for (j = 0; j < len; j++)
2503                 {
2504                   /* We allow sharing of ASM_OPERANDS inside single
2505                      instruction.  */
2506                   if (j && GET_CODE (XVECEXP (x, i, j)) == SET
2507                       && (GET_CODE (SET_SRC (XVECEXP (x, i, j)))
2508                           == ASM_OPERANDS))
2509                     verify_rtx_sharing (SET_DEST (XVECEXP (x, i, j)), insn);
2510                   else
2511                     verify_rtx_sharing (XVECEXP (x, i, j), insn);
2512                 }
2513             }
2514           break;
2515         }
2516     }
2517   return;
2518 }
2519
2520 /* Go through all the RTL insn bodies and check that there is no unexpected
2521    sharing in between the subexpressions.  */
2522
2523 DEBUG_FUNCTION void
2524 verify_rtl_sharing (void)
2525 {
2526   rtx p;
2527
2528   for (p = get_insns (); p; p = NEXT_INSN (p))
2529     if (INSN_P (p))
2530       {
2531         reset_used_flags (PATTERN (p));
2532         reset_used_flags (REG_NOTES (p));
2533         if (GET_CODE (PATTERN (p)) == SEQUENCE)
2534           {
2535             int i;
2536             rtx q, sequence = PATTERN (p);
2537
2538             for (i = 0; i < XVECLEN (sequence, 0); i++)
2539               {
2540                 q = XVECEXP (sequence, 0, i);
2541                 gcc_assert (INSN_P (q));
2542                 reset_used_flags (PATTERN (q));
2543                 reset_used_flags (REG_NOTES (q));
2544               }
2545           }
2546       }
2547
2548   for (p = get_insns (); p; p = NEXT_INSN (p))
2549     if (INSN_P (p))
2550       {
2551         verify_rtx_sharing (PATTERN (p), p);
2552         verify_rtx_sharing (REG_NOTES (p), p);
2553       }
2554 }
2555
2556 /* Go through all the RTL insn bodies and copy any invalid shared structure.
2557    Assumes the mark bits are cleared at entry.  */
2558
2559 void
2560 unshare_all_rtl_in_chain (rtx insn)
2561 {
2562   for (; insn; insn = NEXT_INSN (insn))
2563     if (INSN_P (insn))
2564       {
2565         PATTERN (insn) = copy_rtx_if_shared (PATTERN (insn));
2566         REG_NOTES (insn) = copy_rtx_if_shared (REG_NOTES (insn));
2567       }
2568 }
2569
2570 /* Go through all virtual stack slots of a function and mark them as
2571    shared.  We never replace the DECL_RTLs themselves with a copy,
2572    but expressions mentioned into a DECL_RTL cannot be shared with
2573    expressions in the instruction stream.
2574
2575    Note that reload may convert pseudo registers into memories in-place.
2576    Pseudo registers are always shared, but MEMs never are.  Thus if we
2577    reset the used flags on MEMs in the instruction stream, we must set
2578    them again on MEMs that appear in DECL_RTLs.  */
2579
2580 static void
2581 set_used_decls (tree blk)
2582 {
2583   tree t;
2584
2585   /* Mark decls.  */
2586   for (t = BLOCK_VARS (blk); t; t = DECL_CHAIN (t))
2587     if (DECL_RTL_SET_P (t))
2588       set_used_flags (DECL_RTL (t));
2589
2590   /* Now process sub-blocks.  */
2591   for (t = BLOCK_SUBBLOCKS (blk); t; t = BLOCK_CHAIN (t))
2592     set_used_decls (t);
2593 }
2594
2595 /* Mark ORIG as in use, and return a copy of it if it was already in use.
2596    Recursively does the same for subexpressions.  Uses
2597    copy_rtx_if_shared_1 to reduce stack space.  */
2598
2599 rtx
2600 copy_rtx_if_shared (rtx orig)
2601 {
2602   copy_rtx_if_shared_1 (&orig);
2603   return orig;
2604 }
2605
2606 /* Mark *ORIG1 as in use, and set it to a copy of it if it was already in
2607    use.  Recursively does the same for subexpressions.  */
2608
2609 static void
2610 copy_rtx_if_shared_1 (rtx *orig1)
2611 {
2612   rtx x;
2613   int i;
2614   enum rtx_code code;
2615   rtx *last_ptr;
2616   const char *format_ptr;
2617   int copied = 0;
2618   int length;
2619
2620   /* Repeat is used to turn tail-recursion into iteration.  */
2621 repeat:
2622   x = *orig1;
2623
2624   if (x == 0)
2625     return;
2626
2627   code = GET_CODE (x);
2628
2629   /* These types may be freely shared.  */
2630
2631   switch (code)
2632     {
2633     case REG:
2634     case DEBUG_EXPR:
2635     case VALUE:
2636     case CONST_INT:
2637     case CONST_DOUBLE:
2638     case CONST_FIXED:
2639     case CONST_VECTOR:
2640     case SYMBOL_REF:
2641     case LABEL_REF:
2642     case CODE_LABEL:
2643     case PC:
2644     case CC0:
2645     case SCRATCH:
2646       /* SCRATCH must be shared because they represent distinct values.  */
2647       return;
2648     case CLOBBER:
2649       if (REG_P (XEXP (x, 0)) && REGNO (XEXP (x, 0)) < FIRST_PSEUDO_REGISTER)
2650         return;
2651       break;
2652
2653     case CONST:
2654       if (shared_const_p (x))
2655         return;
2656       break;
2657
2658     case DEBUG_INSN:
2659     case INSN:
2660     case JUMP_INSN:
2661     case CALL_INSN:
2662     case NOTE:
2663     case BARRIER:
2664       /* The chain of insns is not being copied.  */
2665       return;
2666
2667     default:
2668       break;
2669     }
2670
2671   /* This rtx may not be shared.  If it has already been seen,
2672      replace it with a copy of itself.  */
2673
2674   if (RTX_FLAG (x, used))
2675     {
2676       x = shallow_copy_rtx (x);
2677       copied = 1;
2678     }
2679   RTX_FLAG (x, used) = 1;
2680
2681   /* Now scan the subexpressions recursively.
2682      We can store any replaced subexpressions directly into X
2683      since we know X is not shared!  Any vectors in X
2684      must be copied if X was copied.  */
2685
2686   format_ptr = GET_RTX_FORMAT (code);
2687   length = GET_RTX_LENGTH (code);
2688   last_ptr = NULL;
2689
2690   for (i = 0; i < length; i++)
2691     {
2692       switch (*format_ptr++)
2693         {
2694         case 'e':
2695           if (last_ptr)
2696             copy_rtx_if_shared_1 (last_ptr);
2697           last_ptr = &XEXP (x, i);
2698           break;
2699
2700         case 'E':
2701           if (XVEC (x, i) != NULL)
2702             {
2703               int j;
2704               int len = XVECLEN (x, i);
2705
2706               /* Copy the vector iff I copied the rtx and the length
2707                  is nonzero.  */
2708               if (copied && len > 0)
2709                 XVEC (x, i) = gen_rtvec_v (len, XVEC (x, i)->elem);
2710
2711               /* Call recursively on all inside the vector.  */
2712               for (j = 0; j < len; j++)
2713                 {
2714                   if (last_ptr)
2715                     copy_rtx_if_shared_1 (last_ptr);
2716                   last_ptr = &XVECEXP (x, i, j);
2717                 }
2718             }
2719           break;
2720         }
2721     }
2722   *orig1 = x;
2723   if (last_ptr)
2724     {
2725       orig1 = last_ptr;
2726       goto repeat;
2727     }
2728   return;
2729 }
2730
2731 /* Set the USED bit in X and its non-shareable subparts to FLAG.  */
2732
2733 static void
2734 mark_used_flags (rtx x, int flag)
2735 {
2736   int i, j;
2737   enum rtx_code code;
2738   const char *format_ptr;
2739   int length;
2740
2741   /* Repeat is used to turn tail-recursion into iteration.  */
2742 repeat:
2743   if (x == 0)
2744     return;
2745
2746   code = GET_CODE (x);
2747
2748   /* These types may be freely shared so we needn't do any resetting
2749      for them.  */
2750
2751   switch (code)
2752     {
2753     case REG:
2754     case DEBUG_EXPR:
2755     case VALUE:
2756     case CONST_INT:
2757     case CONST_DOUBLE:
2758     case CONST_FIXED:
2759     case CONST_VECTOR:
2760     case SYMBOL_REF:
2761     case CODE_LABEL:
2762     case PC:
2763     case CC0:
2764       return;
2765
2766     case DEBUG_INSN:
2767     case INSN:
2768     case JUMP_INSN:
2769     case CALL_INSN:
2770     case NOTE:
2771     case LABEL_REF:
2772     case BARRIER:
2773       /* The chain of insns is not being copied.  */
2774       return;
2775
2776     default:
2777       break;
2778     }
2779
2780   RTX_FLAG (x, used) = flag;
2781
2782   format_ptr = GET_RTX_FORMAT (code);
2783   length = GET_RTX_LENGTH (code);
2784
2785   for (i = 0; i < length; i++)
2786     {
2787       switch (*format_ptr++)
2788         {
2789         case 'e':
2790           if (i == length-1)
2791             {
2792               x = XEXP (x, i);
2793               goto repeat;
2794             }
2795           mark_used_flags (XEXP (x, i), flag);
2796           break;
2797
2798         case 'E':
2799           for (j = 0; j < XVECLEN (x, i); j++)
2800             mark_used_flags (XVECEXP (x, i, j), flag);
2801           break;
2802         }
2803     }
2804 }
2805
2806 /* Clear all the USED bits in X to allow copy_rtx_if_shared to be used
2807    to look for shared sub-parts.  */
2808
2809 void
2810 reset_used_flags (rtx x)
2811 {
2812   mark_used_flags (x, 0);
2813 }
2814
2815 /* Set all the USED bits in X to allow copy_rtx_if_shared to be used
2816    to look for shared sub-parts.  */
2817
2818 void
2819 set_used_flags (rtx x)
2820 {
2821   mark_used_flags (x, 1);
2822 }
2823 \f
2824 /* Copy X if necessary so that it won't be altered by changes in OTHER.
2825    Return X or the rtx for the pseudo reg the value of X was copied into.
2826    OTHER must be valid as a SET_DEST.  */
2827
2828 rtx
2829 make_safe_from (rtx x, rtx other)
2830 {
2831   while (1)
2832     switch (GET_CODE (other))
2833       {
2834       case SUBREG:
2835         other = SUBREG_REG (other);
2836         break;
2837       case STRICT_LOW_PART:
2838       case SIGN_EXTEND:
2839       case ZERO_EXTEND:
2840         other = XEXP (other, 0);
2841         break;
2842       default:
2843         goto done;
2844       }
2845  done:
2846   if ((MEM_P (other)
2847        && ! CONSTANT_P (x)
2848        && !REG_P (x)
2849        && GET_CODE (x) != SUBREG)
2850       || (REG_P (other)
2851           && (REGNO (other) < FIRST_PSEUDO_REGISTER
2852               || reg_mentioned_p (other, x))))
2853     {
2854       rtx temp = gen_reg_rtx (GET_MODE (x));
2855       emit_move_insn (temp, x);
2856       return temp;
2857     }
2858   return x;
2859 }
2860 \f
2861 /* Emission of insns (adding them to the doubly-linked list).  */
2862
2863 /* Return the last insn emitted, even if it is in a sequence now pushed.  */
2864
2865 rtx
2866 get_last_insn_anywhere (void)
2867 {
2868   struct sequence_stack *stack;
2869   if (get_last_insn ())
2870     return get_last_insn ();
2871   for (stack = seq_stack; stack; stack = stack->next)
2872     if (stack->last != 0)
2873       return stack->last;
2874   return 0;
2875 }
2876
2877 /* Return the first nonnote insn emitted in current sequence or current
2878    function.  This routine looks inside SEQUENCEs.  */
2879
2880 rtx
2881 get_first_nonnote_insn (void)
2882 {
2883   rtx insn = get_insns ();
2884
2885   if (insn)
2886     {
2887       if (NOTE_P (insn))
2888         for (insn = next_insn (insn);
2889              insn && NOTE_P (insn);
2890              insn = next_insn (insn))
2891           continue;
2892       else
2893         {
2894           if (NONJUMP_INSN_P (insn)
2895               && GET_CODE (PATTERN (insn)) == SEQUENCE)
2896             insn = XVECEXP (PATTERN (insn), 0, 0);
2897         }
2898     }
2899
2900   return insn;
2901 }
2902
2903 /* Return the last nonnote insn emitted in current sequence or current
2904    function.  This routine looks inside SEQUENCEs.  */
2905
2906 rtx
2907 get_last_nonnote_insn (void)
2908 {
2909   rtx insn = get_last_insn ();
2910
2911   if (insn)
2912     {
2913       if (NOTE_P (insn))
2914         for (insn = previous_insn (insn);
2915              insn && NOTE_P (insn);
2916              insn = previous_insn (insn))
2917           continue;
2918       else
2919         {
2920           if (NONJUMP_INSN_P (insn)
2921               && GET_CODE (PATTERN (insn)) == SEQUENCE)
2922             insn = XVECEXP (PATTERN (insn), 0,
2923                             XVECLEN (PATTERN (insn), 0) - 1);
2924         }
2925     }
2926
2927   return insn;
2928 }
2929
2930 /* Return the number of actual (non-debug) insns emitted in this
2931    function.  */
2932
2933 int
2934 get_max_insn_count (void)
2935 {
2936   int n = cur_insn_uid;
2937
2938   /* The table size must be stable across -g, to avoid codegen
2939      differences due to debug insns, and not be affected by
2940      -fmin-insn-uid, to avoid excessive table size and to simplify
2941      debugging of -fcompare-debug failures.  */
2942   if (cur_debug_insn_uid > MIN_NONDEBUG_INSN_UID)
2943     n -= cur_debug_insn_uid;
2944   else
2945     n -= MIN_NONDEBUG_INSN_UID;
2946
2947   return n;
2948 }
2949
2950 \f
2951 /* Return the next insn.  If it is a SEQUENCE, return the first insn
2952    of the sequence.  */
2953
2954 rtx
2955 next_insn (rtx insn)
2956 {
2957   if (insn)
2958     {
2959       insn = NEXT_INSN (insn);
2960       if (insn && NONJUMP_INSN_P (insn)
2961           && GET_CODE (PATTERN (insn)) == SEQUENCE)
2962         insn = XVECEXP (PATTERN (insn), 0, 0);
2963     }
2964
2965   return insn;
2966 }
2967
2968 /* Return the previous insn.  If it is a SEQUENCE, return the last insn
2969    of the sequence.  */
2970
2971 rtx
2972 previous_insn (rtx insn)
2973 {
2974   if (insn)
2975     {
2976       insn = PREV_INSN (insn);
2977       if (insn && NONJUMP_INSN_P (insn)
2978           && GET_CODE (PATTERN (insn)) == SEQUENCE)
2979         insn = XVECEXP (PATTERN (insn), 0, XVECLEN (PATTERN (insn), 0) - 1);
2980     }
2981
2982   return insn;
2983 }
2984
2985 /* Return the next insn after INSN that is not a NOTE.  This routine does not
2986    look inside SEQUENCEs.  */
2987
2988 rtx
2989 next_nonnote_insn (rtx insn)
2990 {
2991   while (insn)
2992     {
2993       insn = NEXT_INSN (insn);
2994       if (insn == 0 || !NOTE_P (insn))
2995         break;
2996     }
2997
2998   return insn;
2999 }
3000
3001 /* Return the next insn after INSN that is not a NOTE, but stop the
3002    search before we enter another basic block.  This routine does not
3003    look inside SEQUENCEs.  */
3004
3005 rtx
3006 next_nonnote_insn_bb (rtx insn)
3007 {
3008   while (insn)
3009     {
3010       insn = NEXT_INSN (insn);
3011       if (insn == 0 || !NOTE_P (insn))
3012         break;
3013       if (NOTE_INSN_BASIC_BLOCK_P (insn))
3014         return NULL_RTX;
3015     }
3016
3017   return insn;
3018 }
3019
3020 /* Return the previous insn before INSN that is not a NOTE.  This routine does
3021    not look inside SEQUENCEs.  */
3022
3023 rtx
3024 prev_nonnote_insn (rtx insn)
3025 {
3026   while (insn)
3027     {
3028       insn = PREV_INSN (insn);
3029       if (insn == 0 || !NOTE_P (insn))
3030         break;
3031     }
3032
3033   return insn;
3034 }
3035
3036 /* Return the previous insn before INSN that is not a NOTE, but stop
3037    the search before we enter another basic block.  This routine does
3038    not look inside SEQUENCEs.  */
3039
3040 rtx
3041 prev_nonnote_insn_bb (rtx insn)
3042 {
3043   while (insn)
3044     {
3045       insn = PREV_INSN (insn);
3046       if (insn == 0 || !NOTE_P (insn))
3047         break;
3048       if (NOTE_INSN_BASIC_BLOCK_P (insn))
3049         return NULL_RTX;
3050     }
3051
3052   return insn;
3053 }
3054
3055 /* Return the next insn after INSN that is not a DEBUG_INSN.  This
3056    routine does not look inside SEQUENCEs.  */
3057
3058 rtx
3059 next_nondebug_insn (rtx insn)
3060 {
3061   while (insn)
3062     {
3063       insn = NEXT_INSN (insn);
3064       if (insn == 0 || !DEBUG_INSN_P (insn))
3065         break;
3066     }
3067
3068   return insn;
3069 }
3070
3071 /* Return the previous insn before INSN that is not a DEBUG_INSN.
3072    This routine does not look inside SEQUENCEs.  */
3073
3074 rtx
3075 prev_nondebug_insn (rtx insn)
3076 {
3077   while (insn)
3078     {
3079       insn = PREV_INSN (insn);
3080       if (insn == 0 || !DEBUG_INSN_P (insn))
3081         break;
3082     }
3083
3084   return insn;
3085 }
3086
3087 /* Return the next insn after INSN that is not a NOTE nor DEBUG_INSN.
3088    This routine does not look inside SEQUENCEs.  */
3089
3090 rtx
3091 next_nonnote_nondebug_insn (rtx insn)
3092 {
3093   while (insn)
3094     {
3095       insn = NEXT_INSN (insn);
3096       if (insn == 0 || (!NOTE_P (insn) && !DEBUG_INSN_P (insn)))
3097         break;
3098     }
3099
3100   return insn;
3101 }
3102
3103 /* Return the previous insn before INSN that is not a NOTE nor DEBUG_INSN.
3104    This routine does not look inside SEQUENCEs.  */
3105
3106 rtx
3107 prev_nonnote_nondebug_insn (rtx insn)
3108 {
3109   while (insn)
3110     {
3111       insn = PREV_INSN (insn);
3112       if (insn == 0 || (!NOTE_P (insn) && !DEBUG_INSN_P (insn)))
3113         break;
3114     }
3115
3116   return insn;
3117 }
3118
3119 /* Return the next INSN, CALL_INSN or JUMP_INSN after INSN;
3120    or 0, if there is none.  This routine does not look inside
3121    SEQUENCEs.  */
3122
3123 rtx
3124 next_real_insn (rtx insn)
3125 {
3126   while (insn)
3127     {
3128       insn = NEXT_INSN (insn);
3129       if (insn == 0 || INSN_P (insn))
3130         break;
3131     }
3132
3133   return insn;
3134 }
3135
3136 /* Return the last INSN, CALL_INSN or JUMP_INSN before INSN;
3137    or 0, if there is none.  This routine does not look inside
3138    SEQUENCEs.  */
3139
3140 rtx
3141 prev_real_insn (rtx insn)
3142 {
3143   while (insn)
3144     {
3145       insn = PREV_INSN (insn);
3146       if (insn == 0 || INSN_P (insn))
3147         break;
3148     }
3149
3150   return insn;
3151 }
3152
3153 /* Return the last CALL_INSN in the current list, or 0 if there is none.
3154    This routine does not look inside SEQUENCEs.  */
3155
3156 rtx
3157 last_call_insn (void)
3158 {
3159   rtx insn;
3160
3161   for (insn = get_last_insn ();
3162        insn && !CALL_P (insn);
3163        insn = PREV_INSN (insn))
3164     ;
3165
3166   return insn;
3167 }
3168
3169 /* Find the next insn after INSN that really does something.  This routine
3170    does not look inside SEQUENCEs.  After reload this also skips over
3171    standalone USE and CLOBBER insn.  */
3172
3173 int
3174 active_insn_p (const_rtx insn)
3175 {
3176   return (CALL_P (insn) || JUMP_P (insn)
3177           || (NONJUMP_INSN_P (insn)
3178               && (! reload_completed
3179                   || (GET_CODE (PATTERN (insn)) != USE
3180                       && GET_CODE (PATTERN (insn)) != CLOBBER))));
3181 }
3182
3183 rtx
3184 next_active_insn (rtx insn)
3185 {
3186   while (insn)
3187     {
3188       insn = NEXT_INSN (insn);
3189       if (insn == 0 || active_insn_p (insn))
3190         break;
3191     }
3192
3193   return insn;
3194 }
3195
3196 /* Find the last insn before INSN that really does something.  This routine
3197    does not look inside SEQUENCEs.  After reload this also skips over
3198    standalone USE and CLOBBER insn.  */
3199
3200 rtx
3201 prev_active_insn (rtx insn)
3202 {
3203   while (insn)
3204     {
3205       insn = PREV_INSN (insn);
3206       if (insn == 0 || active_insn_p (insn))
3207         break;
3208     }
3209
3210   return insn;
3211 }
3212
3213 /* Return the next CODE_LABEL after the insn INSN, or 0 if there is none.  */
3214
3215 rtx
3216 next_label (rtx insn)
3217 {
3218   while (insn)
3219     {
3220       insn = NEXT_INSN (insn);
3221       if (insn == 0 || LABEL_P (insn))
3222         break;
3223     }
3224
3225   return insn;
3226 }
3227
3228 /* Return the last CODE_LABEL before the insn INSN, or 0 if there is none.  */
3229
3230 rtx
3231 prev_label (rtx insn)
3232 {
3233   while (insn)
3234     {
3235       insn = PREV_INSN (insn);
3236       if (insn == 0 || LABEL_P (insn))
3237         break;
3238     }
3239
3240   return insn;
3241 }
3242
3243 /* Return the last label to mark the same position as LABEL.  Return null
3244    if LABEL itself is null.  */
3245
3246 rtx
3247 skip_consecutive_labels (rtx label)
3248 {
3249   rtx insn;
3250
3251   for (insn = label; insn != 0 && !INSN_P (insn); insn = NEXT_INSN (insn))
3252     if (LABEL_P (insn))
3253       label = insn;
3254
3255   return label;
3256 }
3257 \f
3258 #ifdef HAVE_cc0
3259 /* INSN uses CC0 and is being moved into a delay slot.  Set up REG_CC_SETTER
3260    and REG_CC_USER notes so we can find it.  */
3261
3262 void
3263 link_cc0_insns (rtx insn)
3264 {
3265   rtx user = next_nonnote_insn (insn);
3266
3267   if (NONJUMP_INSN_P (user) && GET_CODE (PATTERN (user)) == SEQUENCE)
3268     user = XVECEXP (PATTERN (user), 0, 0);
3269
3270   add_reg_note (user, REG_CC_SETTER, insn);
3271   add_reg_note (insn, REG_CC_USER, user);
3272 }
3273
3274 /* Return the next insn that uses CC0 after INSN, which is assumed to
3275    set it.  This is the inverse of prev_cc0_setter (i.e., prev_cc0_setter
3276    applied to the result of this function should yield INSN).
3277
3278    Normally, this is simply the next insn.  However, if a REG_CC_USER note
3279    is present, it contains the insn that uses CC0.
3280
3281    Return 0 if we can't find the insn.  */
3282
3283 rtx
3284 next_cc0_user (rtx insn)
3285 {
3286   rtx note = find_reg_note (insn, REG_CC_USER, NULL_RTX);
3287
3288   if (note)
3289     return XEXP (note, 0);
3290
3291   insn = next_nonnote_insn (insn);
3292   if (insn && NONJUMP_INSN_P (insn) && GET_CODE (PATTERN (insn)) == SEQUENCE)
3293     insn = XVECEXP (PATTERN (insn), 0, 0);
3294
3295   if (insn && INSN_P (insn) && reg_mentioned_p (cc0_rtx, PATTERN (insn)))
3296     return insn;
3297
3298   return 0;
3299 }
3300
3301 /* Find the insn that set CC0 for INSN.  Unless INSN has a REG_CC_SETTER
3302    note, it is the previous insn.  */
3303
3304 rtx
3305 prev_cc0_setter (rtx insn)
3306 {
3307   rtx note = find_reg_note (insn, REG_CC_SETTER, NULL_RTX);
3308
3309   if (note)
3310     return XEXP (note, 0);
3311
3312   insn = prev_nonnote_insn (insn);
3313   gcc_assert (sets_cc0_p (PATTERN (insn)));
3314
3315   return insn;
3316 }
3317 #endif
3318
3319 #ifdef AUTO_INC_DEC
3320 /* Find a RTX_AUTOINC class rtx which matches DATA.  */
3321
3322 static int
3323 find_auto_inc (rtx *xp, void *data)
3324 {
3325   rtx x = *xp;
3326   rtx reg = (rtx) data;
3327
3328   if (GET_RTX_CLASS (GET_CODE (x)) != RTX_AUTOINC)
3329     return 0;
3330
3331   switch (GET_CODE (x))
3332     {
3333       case PRE_DEC:
3334       case PRE_INC:
3335       case POST_DEC:
3336       case POST_INC:
3337       case PRE_MODIFY:
3338       case POST_MODIFY:
3339         if (rtx_equal_p (reg, XEXP (x, 0)))
3340           return 1;
3341         break;
3342
3343       default:
3344         gcc_unreachable ();
3345     }
3346   return -1;
3347 }
3348 #endif
3349
3350 /* Increment the label uses for all labels present in rtx.  */
3351
3352 static void
3353 mark_label_nuses (rtx x)
3354 {
3355   enum rtx_code code;
3356   int i, j;
3357   const char *fmt;
3358
3359   code = GET_CODE (x);
3360   if (code == LABEL_REF && LABEL_P (XEXP (x, 0)))
3361     LABEL_NUSES (XEXP (x, 0))++;
3362
3363   fmt = GET_RTX_FORMAT (code);
3364   for (i = GET_RTX_LENGTH (code) - 1; i >= 0; i--)
3365     {
3366       if (fmt[i] == 'e')
3367         mark_label_nuses (XEXP (x, i));
3368       else if (fmt[i] == 'E')
3369         for (j = XVECLEN (x, i) - 1; j >= 0; j--)
3370           mark_label_nuses (XVECEXP (x, i, j));
3371     }
3372 }
3373
3374 \f
3375 /* Try splitting insns that can be split for better scheduling.
3376    PAT is the pattern which might split.
3377    TRIAL is the insn providing PAT.
3378    LAST is nonzero if we should return the last insn of the sequence produced.
3379
3380    If this routine succeeds in splitting, it returns the first or last
3381    replacement insn depending on the value of LAST.  Otherwise, it
3382    returns TRIAL.  If the insn to be returned can be split, it will be.  */
3383
3384 rtx
3385 try_split (rtx pat, rtx trial, int last)
3386 {
3387   rtx before = PREV_INSN (trial);
3388   rtx after = NEXT_INSN (trial);
3389   int has_barrier = 0;
3390   rtx note, seq, tem;
3391   int probability;
3392   rtx insn_last, insn;
3393   int njumps = 0;
3394
3395   /* We're not good at redistributing frame information.  */
3396   if (RTX_FRAME_RELATED_P (trial))
3397     return trial;
3398
3399   if (any_condjump_p (trial)
3400       && (note = find_reg_note (trial, REG_BR_PROB, 0)))
3401     split_branch_probability = INTVAL (XEXP (note, 0));
3402   probability = split_branch_probability;
3403
3404   seq = split_insns (pat, trial);
3405
3406   split_branch_probability = -1;
3407
3408   /* If we are splitting a JUMP_INSN, it might be followed by a BARRIER.
3409      We may need to handle this specially.  */
3410   if (after && BARRIER_P (after))
3411     {
3412       has_barrier = 1;
3413       after = NEXT_INSN (after);
3414     }
3415
3416   if (!seq)
3417     return trial;
3418
3419   /* Avoid infinite loop if any insn of the result matches
3420      the original pattern.  */
3421   insn_last = seq;
3422   while (1)
3423     {
3424       if (INSN_P (insn_last)
3425           && rtx_equal_p (PATTERN (insn_last), pat))
3426         return trial;
3427       if (!NEXT_INSN (insn_last))
3428         break;
3429       insn_last = NEXT_INSN (insn_last);
3430     }
3431
3432   /* We will be adding the new sequence to the function.  The splitters
3433      may have introduced invalid RTL sharing, so unshare the sequence now.  */
3434   unshare_all_rtl_in_chain (seq);
3435
3436   /* Mark labels.  */
3437   for (insn = insn_last; insn ; insn = PREV_INSN (insn))
3438     {
3439       if (JUMP_P (insn))
3440         {
3441           mark_jump_label (PATTERN (insn), insn, 0);
3442           njumps++;
3443           if (probability != -1
3444               && any_condjump_p (insn)
3445               && !find_reg_note (insn, REG_BR_PROB, 0))
3446             {
3447               /* We can preserve the REG_BR_PROB notes only if exactly
3448                  one jump is created, otherwise the machine description
3449                  is responsible for this step using
3450                  split_branch_probability variable.  */
3451               gcc_assert (njumps == 1);
3452               add_reg_note (insn, REG_BR_PROB, GEN_INT (probability));
3453             }
3454         }
3455     }
3456
3457   /* If we are splitting a CALL_INSN, look for the CALL_INSN
3458      in SEQ and copy our CALL_INSN_FUNCTION_USAGE to it.  */
3459   if (CALL_P (trial))
3460     {
3461       for (insn = insn_last; insn ; insn = PREV_INSN (insn))
3462         if (CALL_P (insn))
3463           {
3464             rtx *p = &CALL_INSN_FUNCTION_USAGE (insn);
3465             while (*p)
3466               p = &XEXP (*p, 1);
3467             *p = CALL_INSN_FUNCTION_USAGE (trial);
3468             SIBLING_CALL_P (insn) = SIBLING_CALL_P (trial);
3469
3470             /* Update the debug information for the CALL_INSN.  */
3471             if (flag_enable_icf_debug)
3472               (*debug_hooks->copy_call_info) (trial, insn);
3473           }
3474     }
3475
3476   /* Copy notes, particularly those related to the CFG.  */
3477   for (note = REG_NOTES (trial); note; note = XEXP (note, 1))
3478     {
3479       switch (REG_NOTE_KIND (note))
3480         {
3481         case REG_EH_REGION:
3482           copy_reg_eh_region_note_backward (note, insn_last, NULL);
3483           break;
3484
3485         case REG_NORETURN:
3486         case REG_SETJMP:
3487           for (insn = insn_last; insn != NULL_RTX; insn = PREV_INSN (insn))
3488             {
3489               if (CALL_P (insn))
3490                 add_reg_note (insn, REG_NOTE_KIND (note), XEXP (note, 0));
3491             }
3492           break;
3493
3494         case REG_NON_LOCAL_GOTO:
3495           for (insn = insn_last; insn != NULL_RTX; insn = PREV_INSN (insn))
3496             {
3497               if (JUMP_P (insn))
3498                 add_reg_note (insn, REG_NOTE_KIND (note), XEXP (note, 0));
3499             }
3500           break;
3501
3502 #ifdef AUTO_INC_DEC
3503         case REG_INC:
3504           for (insn = insn_last; insn != NULL_RTX; insn = PREV_INSN (insn))
3505             {
3506               rtx reg = XEXP (note, 0);
3507               if (!FIND_REG_INC_NOTE (insn, reg)
3508                   && for_each_rtx (&PATTERN (insn), find_auto_inc, reg) > 0)
3509                 add_reg_note (insn, REG_INC, reg);
3510             }
3511           break;
3512 #endif
3513
3514         default:
3515           break;
3516         }
3517     }
3518
3519   /* If there are LABELS inside the split insns increment the
3520      usage count so we don't delete the label.  */
3521   if (INSN_P (trial))
3522     {
3523       insn = insn_last;
3524       while (insn != NULL_RTX)
3525         {
3526           /* JUMP_P insns have already been "marked" above.  */
3527           if (NONJUMP_INSN_P (insn))
3528             mark_label_nuses (PATTERN (insn));
3529
3530           insn = PREV_INSN (insn);
3531         }
3532     }
3533
3534   tem = emit_insn_after_setloc (seq, trial, INSN_LOCATOR (trial));
3535
3536   delete_insn (trial);
3537   if (has_barrier)
3538     emit_barrier_after (tem);
3539
3540   /* Recursively call try_split for each new insn created; by the
3541      time control returns here that insn will be fully split, so
3542      set LAST and continue from the insn after the one returned.
3543      We can't use next_active_insn here since AFTER may be a note.
3544      Ignore deleted insns, which can be occur if not optimizing.  */
3545   for (tem = NEXT_INSN (before); tem != after; tem = NEXT_INSN (tem))
3546     if (! INSN_DELETED_P (tem) && INSN_P (tem))
3547       tem = try_split (PATTERN (tem), tem, 1);
3548
3549   /* Return either the first or the last insn, depending on which was
3550      requested.  */
3551   return last
3552     ? (after ? PREV_INSN (after) : get_last_insn ())
3553     : NEXT_INSN (before);
3554 }
3555 \f
3556 /* Make and return an INSN rtx, initializing all its slots.
3557    Store PATTERN in the pattern slots.  */
3558
3559 rtx
3560 make_insn_raw (rtx pattern)
3561 {
3562   rtx insn;
3563
3564   insn = rtx_alloc (INSN);
3565
3566   INSN_UID (insn) = cur_insn_uid++;
3567   PATTERN (insn) = pattern;
3568   INSN_CODE (insn) = -1;
3569   REG_NOTES (insn) = NULL;
3570   INSN_LOCATOR (insn) = curr_insn_locator ();
3571   BLOCK_FOR_INSN (insn) = NULL;
3572
3573 #ifdef ENABLE_RTL_CHECKING
3574   if (insn
3575       && INSN_P (insn)
3576       && (returnjump_p (insn)
3577           || (GET_CODE (insn) == SET
3578               && SET_DEST (insn) == pc_rtx)))
3579     {
3580       warning (0, "ICE: emit_insn used where emit_jump_insn needed:\n");
3581       debug_rtx (insn);
3582     }
3583 #endif
3584
3585   return insn;
3586 }
3587
3588 /* Like `make_insn_raw' but make a DEBUG_INSN instead of an insn.  */
3589
3590 rtx
3591 make_debug_insn_raw (rtx pattern)
3592 {
3593   rtx insn;
3594
3595   insn = rtx_alloc (DEBUG_INSN);
3596   INSN_UID (insn) = cur_debug_insn_uid++;
3597   if (cur_debug_insn_uid > MIN_NONDEBUG_INSN_UID)
3598     INSN_UID (insn) = cur_insn_uid++;
3599
3600   PATTERN (insn) = pattern;
3601   INSN_CODE (insn) = -1;
3602   REG_NOTES (insn) = NULL;
3603   INSN_LOCATOR (insn) = curr_insn_locator ();
3604   BLOCK_FOR_INSN (insn) = NULL;
3605
3606   return insn;
3607 }
3608
3609 /* Like `make_insn_raw' but make a JUMP_INSN instead of an insn.  */
3610
3611 rtx
3612 make_jump_insn_raw (rtx pattern)
3613 {
3614   rtx insn;
3615
3616   insn = rtx_alloc (JUMP_INSN);
3617   INSN_UID (insn) = cur_insn_uid++;
3618
3619   PATTERN (insn) = pattern;
3620   INSN_CODE (insn) = -1;
3621   REG_NOTES (insn) = NULL;
3622   JUMP_LABEL (insn) = NULL;
3623   INSN_LOCATOR (insn) = curr_insn_locator ();
3624   BLOCK_FOR_INSN (insn) = NULL;
3625
3626   return insn;
3627 }
3628
3629 /* Like `make_insn_raw' but make a CALL_INSN instead of an insn.  */
3630
3631 static rtx
3632 make_call_insn_raw (rtx pattern)
3633 {
3634   rtx insn;
3635
3636   insn = rtx_alloc (CALL_INSN);
3637   INSN_UID (insn) = cur_insn_uid++;
3638
3639   PATTERN (insn) = pattern;
3640   INSN_CODE (insn) = -1;
3641   REG_NOTES (insn) = NULL;
3642   CALL_INSN_FUNCTION_USAGE (insn) = NULL;
3643   INSN_LOCATOR (insn) = curr_insn_locator ();
3644   BLOCK_FOR_INSN (insn) = NULL;
3645
3646   return insn;
3647 }
3648 \f
3649 /* Add INSN to the end of the doubly-linked list.
3650    INSN may be an INSN, JUMP_INSN, CALL_INSN, CODE_LABEL, BARRIER or NOTE.  */
3651
3652 void
3653 add_insn (rtx insn)
3654 {
3655   PREV_INSN (insn) = get_last_insn();
3656   NEXT_INSN (insn) = 0;
3657
3658   if (NULL != get_last_insn())
3659     NEXT_INSN (get_last_insn ()) = insn;
3660
3661   if (NULL == get_insns ())
3662     set_first_insn (insn);
3663
3664   set_last_insn (insn);
3665 }
3666
3667 /* Add INSN into the doubly-linked list after insn AFTER.  This and
3668    the next should be the only functions called to insert an insn once
3669    delay slots have been filled since only they know how to update a
3670    SEQUENCE.  */
3671
3672 void
3673 add_insn_after (rtx insn, rtx after, basic_block bb)
3674 {
3675   rtx next = NEXT_INSN (after);
3676
3677   gcc_assert (!optimize || !INSN_DELETED_P (after));
3678
3679   NEXT_INSN (insn) = next;
3680   PREV_INSN (insn) = after;
3681
3682   if (next)
3683     {
3684       PREV_INSN (next) = insn;
3685       if (NONJUMP_INSN_P (next) && GET_CODE (PATTERN (next)) == SEQUENCE)
3686         PREV_INSN (XVECEXP (PATTERN (next), 0, 0)) = insn;
3687     }
3688   else if (get_last_insn () == after)
3689     set_last_insn (insn);
3690   else
3691     {
3692       struct sequence_stack *stack = seq_stack;
3693       /* Scan all pending sequences too.  */
3694       for (; stack; stack = stack->next)
3695         if (after == stack->last)
3696           {
3697             stack->last = insn;
3698             break;
3699           }
3700
3701       gcc_assert (stack);
3702     }
3703
3704   if (!BARRIER_P (after)
3705       && !BARRIER_P (insn)
3706       && (bb = BLOCK_FOR_INSN (after)))
3707     {
3708       set_block_for_insn (insn, bb);
3709       if (INSN_P (insn))
3710         df_insn_rescan (insn);
3711       /* Should not happen as first in the BB is always
3712          either NOTE or LABEL.  */
3713       if (BB_END (bb) == after
3714           /* Avoid clobbering of structure when creating new BB.  */
3715           && !BARRIER_P (insn)
3716           && !NOTE_INSN_BASIC_BLOCK_P (insn))
3717         BB_END (bb) = insn;
3718     }
3719
3720   NEXT_INSN (after) = insn;
3721   if (NONJUMP_INSN_P (after) && GET_CODE (PATTERN (after)) == SEQUENCE)
3722     {
3723       rtx sequence = PATTERN (after);
3724       NEXT_INSN (XVECEXP (sequence, 0, XVECLEN (sequence, 0) - 1)) = insn;
3725     }
3726 }
3727
3728 /* Add INSN into the doubly-linked list before insn BEFORE.  This and
3729    the previous should be the only functions called to insert an insn
3730    once delay slots have been filled since only they know how to
3731    update a SEQUENCE.  If BB is NULL, an attempt is made to infer the
3732    bb from before.  */
3733
3734 void
3735 add_insn_before (rtx insn, rtx before, basic_block bb)
3736 {
3737   rtx prev = PREV_INSN (before);
3738
3739   gcc_assert (!optimize || !INSN_DELETED_P (before));
3740
3741   PREV_INSN (insn) = prev;
3742   NEXT_INSN (insn) = before;
3743
3744   if (prev)
3745     {
3746       NEXT_INSN (prev) = insn;
3747       if (NONJUMP_INSN_P (prev) && GET_CODE (PATTERN (prev)) == SEQUENCE)
3748         {
3749           rtx sequence = PATTERN (prev);
3750           NEXT_INSN (XVECEXP (sequence, 0, XVECLEN (sequence, 0) - 1)) = insn;
3751         }
3752     }
3753   else if (get_insns () == before)
3754     set_first_insn (insn);
3755   else
3756     {
3757       struct sequence_stack *stack = seq_stack;
3758       /* Scan all pending sequences too.  */
3759       for (; stack; stack = stack->next)
3760         if (before == stack->first)
3761           {
3762             stack->first = insn;
3763             break;
3764           }
3765
3766       gcc_assert (stack);
3767     }
3768
3769   if (!bb
3770       && !BARRIER_P (before)
3771       && !BARRIER_P (insn))
3772     bb = BLOCK_FOR_INSN (before);
3773
3774   if (bb)
3775     {
3776       set_block_for_insn (insn, bb);
3777       if (INSN_P (insn))
3778         df_insn_rescan (insn);
3779       /* Should not happen as first in the BB is always either NOTE or
3780          LABEL.  */
3781       gcc_assert (BB_HEAD (bb) != insn
3782                   /* Avoid clobbering of structure when creating new BB.  */
3783                   || BARRIER_P (insn)
3784                   || NOTE_INSN_BASIC_BLOCK_P (insn));
3785     }
3786
3787   PREV_INSN (before) = insn;
3788   if (NONJUMP_INSN_P (before) && GET_CODE (PATTERN (before)) == SEQUENCE)
3789     PREV_INSN (XVECEXP (PATTERN (before), 0, 0)) = insn;
3790 }
3791
3792
3793 /* Replace insn with an deleted instruction note.  */
3794
3795 void
3796 set_insn_deleted (rtx insn)
3797 {
3798   df_insn_delete (BLOCK_FOR_INSN (insn), INSN_UID (insn));
3799   PUT_CODE (insn, NOTE);
3800   NOTE_KIND (insn) = NOTE_INSN_DELETED;
3801 }
3802
3803
3804 /* Remove an insn from its doubly-linked list.  This function knows how
3805    to handle sequences.  */
3806 void
3807 remove_insn (rtx insn)
3808 {
3809   rtx next = NEXT_INSN (insn);
3810   rtx prev = PREV_INSN (insn);
3811   basic_block bb;
3812
3813   /* Later in the code, the block will be marked dirty.  */
3814   df_insn_delete (NULL, INSN_UID (insn));
3815
3816   if (prev)
3817     {
3818       NEXT_INSN (prev) = next;
3819       if (NONJUMP_INSN_P (prev) && GET_CODE (PATTERN (prev)) == SEQUENCE)
3820         {
3821           rtx sequence = PATTERN (prev);
3822           NEXT_INSN (XVECEXP (sequence, 0, XVECLEN (sequence, 0) - 1)) = next;
3823         }
3824     }
3825   else if (get_insns () == insn)
3826     {
3827       if (next)
3828         PREV_INSN (next) = NULL;
3829       set_first_insn (next);
3830     }
3831   else
3832     {
3833       struct sequence_stack *stack = seq_stack;
3834       /* Scan all pending sequences too.  */
3835       for (; stack; stack = stack->next)
3836         if (insn == stack->first)
3837           {
3838             stack->first = next;
3839             break;
3840           }
3841
3842       gcc_assert (stack);
3843     }
3844
3845   if (next)
3846     {
3847       PREV_INSN (next) = prev;
3848       if (NONJUMP_INSN_P (next) && GET_CODE (PATTERN (next)) == SEQUENCE)
3849         PREV_INSN (XVECEXP (PATTERN (next), 0, 0)) = prev;
3850     }
3851   else if (get_last_insn () == insn)
3852     set_last_insn (prev);
3853   else
3854     {
3855       struct sequence_stack *stack = seq_stack;
3856       /* Scan all pending sequences too.  */
3857       for (; stack; stack = stack->next)
3858         if (insn == stack->last)
3859           {
3860             stack->last = prev;
3861             break;
3862           }
3863
3864       gcc_assert (stack);
3865     }
3866   if (!BARRIER_P (insn)
3867       && (bb = BLOCK_FOR_INSN (insn)))
3868     {
3869       if (INSN_P (insn))
3870         df_set_bb_dirty (bb);
3871       if (BB_HEAD (bb) == insn)
3872         {
3873           /* Never ever delete the basic block note without deleting whole
3874              basic block.  */
3875           gcc_assert (!NOTE_P (insn));
3876           BB_HEAD (bb) = next;
3877         }
3878       if (BB_END (bb) == insn)
3879         BB_END (bb) = prev;
3880     }
3881 }
3882
3883 /* Append CALL_FUSAGE to the CALL_INSN_FUNCTION_USAGE for CALL_INSN.  */
3884
3885 void
3886 add_function_usage_to (rtx call_insn, rtx call_fusage)
3887 {
3888   gcc_assert (call_insn && CALL_P (call_insn));
3889
3890   /* Put the register usage information on the CALL.  If there is already
3891      some usage information, put ours at the end.  */
3892   if (CALL_INSN_FUNCTION_USAGE (call_insn))
3893     {
3894       rtx link;
3895
3896       for (link = CALL_INSN_FUNCTION_USAGE (call_insn); XEXP (link, 1) != 0;
3897            link = XEXP (link, 1))
3898         ;
3899
3900       XEXP (link, 1) = call_fusage;
3901     }
3902   else
3903     CALL_INSN_FUNCTION_USAGE (call_insn) = call_fusage;
3904 }
3905
3906 /* Delete all insns made since FROM.
3907    FROM becomes the new last instruction.  */
3908
3909 void
3910 delete_insns_since (rtx from)
3911 {
3912   if (from == 0)
3913     set_first_insn (0);
3914   else
3915     NEXT_INSN (from) = 0;
3916   set_last_insn (from);
3917 }
3918
3919 /* This function is deprecated, please use sequences instead.
3920
3921    Move a consecutive bunch of insns to a different place in the chain.
3922    The insns to be moved are those between FROM and TO.
3923    They are moved to a new position after the insn AFTER.
3924    AFTER must not be FROM or TO or any insn in between.
3925
3926    This function does not know about SEQUENCEs and hence should not be
3927    called after delay-slot filling has been done.  */
3928
3929 void
3930 reorder_insns_nobb (rtx from, rtx to, rtx after)
3931 {
3932 #ifdef ENABLE_CHECKING
3933   rtx x;
3934   for (x = from; x != to; x = NEXT_INSN (x))
3935     gcc_assert (after != x);
3936   gcc_assert (after != to);
3937 #endif
3938
3939   /* Splice this bunch out of where it is now.  */
3940   if (PREV_INSN (from))
3941     NEXT_INSN (PREV_INSN (from)) = NEXT_INSN (to);
3942   if (NEXT_INSN (to))
3943     PREV_INSN (NEXT_INSN (to)) = PREV_INSN (from);
3944   if (get_last_insn () == to)
3945     set_last_insn (PREV_INSN (from));
3946   if (get_insns () == from)
3947     set_first_insn (NEXT_INSN (to));
3948
3949   /* Make the new neighbors point to it and it to them.  */
3950   if (NEXT_INSN (after))
3951     PREV_INSN (NEXT_INSN (after)) = to;
3952
3953   NEXT_INSN (to) = NEXT_INSN (after);
3954   PREV_INSN (from) = after;
3955   NEXT_INSN (after) = from;
3956   if (after == get_last_insn())
3957     set_last_insn (to);
3958 }
3959
3960 /* Same as function above, but take care to update BB boundaries.  */
3961 void
3962 reorder_insns (rtx from, rtx to, rtx after)
3963 {
3964   rtx prev = PREV_INSN (from);
3965   basic_block bb, bb2;
3966
3967   reorder_insns_nobb (from, to, after);
3968
3969   if (!BARRIER_P (after)
3970       && (bb = BLOCK_FOR_INSN (after)))
3971     {
3972       rtx x;
3973       df_set_bb_dirty (bb);
3974
3975       if (!BARRIER_P (from)
3976           && (bb2 = BLOCK_FOR_INSN (from)))
3977         {
3978           if (BB_END (bb2) == to)
3979             BB_END (bb2) = prev;
3980           df_set_bb_dirty (bb2);
3981         }
3982
3983       if (BB_END (bb) == after)
3984         BB_END (bb) = to;
3985
3986       for (x = from; x != NEXT_INSN (to); x = NEXT_INSN (x))
3987         if (!BARRIER_P (x))
3988           df_insn_change_bb (x, bb);
3989     }
3990 }
3991
3992 \f
3993 /* Emit insn(s) of given code and pattern
3994    at a specified place within the doubly-linked list.
3995
3996    All of the emit_foo global entry points accept an object
3997    X which is either an insn list or a PATTERN of a single
3998    instruction.
3999
4000    There are thus a few canonical ways to generate code and
4001    emit it at a specific place in the instruction stream.  For
4002    example, consider the instruction named SPOT and the fact that
4003    we would like to emit some instructions before SPOT.  We might
4004    do it like this:
4005
4006         start_sequence ();
4007         ... emit the new instructions ...
4008         insns_head = get_insns ();
4009         end_sequence ();
4010
4011         emit_insn_before (insns_head, SPOT);
4012
4013    It used to be common to generate SEQUENCE rtl instead, but that
4014    is a relic of the past which no longer occurs.  The reason is that
4015    SEQUENCE rtl results in much fragmented RTL memory since the SEQUENCE
4016    generated would almost certainly die right after it was created.  */
4017
4018 /* Make X be output before the instruction BEFORE.  */
4019
4020 rtx
4021 emit_insn_before_noloc (rtx x, rtx before, basic_block bb)
4022 {
4023   rtx last = before;
4024   rtx insn;
4025
4026   gcc_assert (before);
4027
4028   if (x == NULL_RTX)
4029     return last;
4030
4031   switch (GET_CODE (x))
4032     {
4033     case DEBUG_INSN:
4034     case INSN:
4035     case JUMP_INSN:
4036     case CALL_INSN:
4037     case CODE_LABEL:
4038     case BARRIER:
4039     case NOTE:
4040       insn = x;
4041       while (insn)
4042         {
4043           rtx next = NEXT_INSN (insn);
4044           add_insn_before (insn, before, bb);
4045           last = insn;
4046           insn = next;
4047         }
4048       break;
4049
4050 #ifdef ENABLE_RTL_CHECKING
4051     case SEQUENCE:
4052       gcc_unreachable ();
4053       break;
4054 #endif
4055
4056     default:
4057       last = make_insn_raw (x);
4058       add_insn_before (last, before, bb);
4059       break;
4060     }
4061
4062   return last;
4063 }
4064
4065 /* Make an instruction with body X and code JUMP_INSN
4066    and output it before the instruction BEFORE.  */
4067
4068 rtx
4069 emit_jump_insn_before_noloc (rtx x, rtx before)
4070 {
4071   rtx insn, last = NULL_RTX;
4072
4073   gcc_assert (before);
4074
4075   switch (GET_CODE (x))
4076     {
4077     case DEBUG_INSN:
4078     case INSN:
4079     case JUMP_INSN:
4080     case CALL_INSN:
4081     case CODE_LABEL:
4082     case BARRIER:
4083     case NOTE:
4084       insn = x;
4085       while (insn)
4086         {
4087           rtx next = NEXT_INSN (insn);
4088           add_insn_before (insn, before, NULL);
4089           last = insn;
4090           insn = next;
4091         }
4092       break;
4093
4094 #ifdef ENABLE_RTL_CHECKING
4095     case SEQUENCE:
4096       gcc_unreachable ();
4097       break;
4098 #endif
4099
4100     default:
4101       last = make_jump_insn_raw (x);
4102       add_insn_before (last, before, NULL);
4103       break;
4104     }
4105
4106   return last;
4107 }
4108
4109 /* Make an instruction with body X and code CALL_INSN
4110    and output it before the instruction BEFORE.  */
4111
4112 rtx
4113 emit_call_insn_before_noloc (rtx x, rtx before)
4114 {
4115   rtx last = NULL_RTX, insn;
4116
4117   gcc_assert (before);
4118
4119   switch (GET_CODE (x))
4120     {
4121     case DEBUG_INSN:
4122     case INSN:
4123     case JUMP_INSN:
4124     case CALL_INSN:
4125     case CODE_LABEL:
4126     case BARRIER:
4127     case NOTE:
4128       insn = x;
4129       while (insn)
4130         {
4131           rtx next = NEXT_INSN (insn);
4132           add_insn_before (insn, before, NULL);
4133           last = insn;
4134           insn = next;
4135         }
4136       break;
4137
4138 #ifdef ENABLE_RTL_CHECKING
4139     case SEQUENCE:
4140       gcc_unreachable ();
4141       break;
4142 #endif
4143
4144     default:
4145       last = make_call_insn_raw (x);
4146       add_insn_before (last, before, NULL);
4147       break;
4148     }
4149
4150   return last;
4151 }
4152
4153 /* Make an instruction with body X and code DEBUG_INSN
4154    and output it before the instruction BEFORE.  */
4155
4156 rtx
4157 emit_debug_insn_before_noloc (rtx x, rtx before)
4158 {
4159   rtx last = NULL_RTX, insn;
4160
4161   gcc_assert (before);
4162
4163   switch (GET_CODE (x))
4164     {
4165     case DEBUG_INSN:
4166     case INSN:
4167     case JUMP_INSN:
4168     case CALL_INSN:
4169     case CODE_LABEL:
4170     case BARRIER:
4171     case NOTE:
4172       insn = x;
4173       while (insn)
4174         {
4175           rtx next = NEXT_INSN (insn);
4176           add_insn_before (insn, before, NULL);
4177           last = insn;
4178           insn = next;
4179         }
4180       break;
4181
4182 #ifdef ENABLE_RTL_CHECKING
4183     case SEQUENCE:
4184       gcc_unreachable ();
4185       break;
4186 #endif
4187
4188     default:
4189       last = make_debug_insn_raw (x);
4190       add_insn_before (last, before, NULL);
4191       break;
4192     }
4193
4194   return last;
4195 }
4196
4197 /* Make an insn of code BARRIER
4198    and output it before the insn BEFORE.  */
4199
4200 rtx
4201 emit_barrier_before (rtx before)
4202 {
4203   rtx insn = rtx_alloc (BARRIER);
4204
4205   INSN_UID (insn) = cur_insn_uid++;
4206
4207   add_insn_before (insn, before, NULL);
4208   return insn;
4209 }
4210
4211 /* Emit the label LABEL before the insn BEFORE.  */
4212
4213 rtx
4214 emit_label_before (rtx label, rtx before)
4215 {
4216   /* This can be called twice for the same label as a result of the
4217      confusion that follows a syntax error!  So make it harmless.  */
4218   if (INSN_UID (label) == 0)
4219     {
4220       INSN_UID (label) = cur_insn_uid++;
4221       add_insn_before (label, before, NULL);
4222     }
4223
4224   return label;
4225 }
4226
4227 /* Emit a note of subtype SUBTYPE before the insn BEFORE.  */
4228
4229 rtx
4230 emit_note_before (enum insn_note subtype, rtx before)
4231 {
4232   rtx note = rtx_alloc (NOTE);
4233   INSN_UID (note) = cur_insn_uid++;
4234   NOTE_KIND (note) = subtype;
4235   BLOCK_FOR_INSN (note) = NULL;
4236   memset (&NOTE_DATA (note), 0, sizeof (NOTE_DATA (note)));
4237
4238   add_insn_before (note, before, NULL);
4239   return note;
4240 }
4241 \f
4242 /* Helper for emit_insn_after, handles lists of instructions
4243    efficiently.  */
4244
4245 static rtx
4246 emit_insn_after_1 (rtx first, rtx after, basic_block bb)
4247 {
4248   rtx last;
4249   rtx after_after;
4250   if (!bb && !BARRIER_P (after))
4251     bb = BLOCK_FOR_INSN (after);
4252
4253   if (bb)
4254     {
4255       df_set_bb_dirty (bb);
4256       for (last = first; NEXT_INSN (last); last = NEXT_INSN (last))
4257         if (!BARRIER_P (last))
4258           {
4259             set_block_for_insn (last, bb);
4260             df_insn_rescan (last);
4261           }
4262       if (!BARRIER_P (last))
4263         {
4264           set_block_for_insn (last, bb);
4265           df_insn_rescan (last);
4266         }
4267       if (BB_END (bb) == after)
4268         BB_END (bb) = last;
4269     }
4270   else
4271     for (last = first; NEXT_INSN (last); last = NEXT_INSN (last))
4272       continue;
4273
4274   after_after = NEXT_INSN (after);
4275
4276   NEXT_INSN (after) = first;
4277   PREV_INSN (first) = after;
4278   NEXT_INSN (last) = after_after;
4279   if (after_after)
4280     PREV_INSN (after_after) = last;
4281
4282   if (after == get_last_insn())
4283     set_last_insn (last);
4284
4285   return last;
4286 }
4287
4288 /* Make X be output after the insn AFTER and set the BB of insn.  If
4289    BB is NULL, an attempt is made to infer the BB from AFTER.  */
4290
4291 rtx
4292 emit_insn_after_noloc (rtx x, rtx after, basic_block bb)
4293 {
4294   rtx last = after;
4295
4296   gcc_assert (after);
4297
4298   if (x == NULL_RTX)
4299     return last;
4300
4301   switch (GET_CODE (x))
4302     {
4303     case DEBUG_INSN:
4304     case INSN:
4305     case JUMP_INSN:
4306     case CALL_INSN:
4307     case CODE_LABEL:
4308     case BARRIER:
4309     case NOTE:
4310       last = emit_insn_after_1 (x, after, bb);
4311       break;
4312
4313 #ifdef ENABLE_RTL_CHECKING
4314     case SEQUENCE:
4315       gcc_unreachable ();
4316       break;
4317 #endif
4318
4319     default:
4320       last = make_insn_raw (x);
4321       add_insn_after (last, after, bb);
4322       break;
4323     }
4324
4325   return last;
4326 }
4327
4328
4329 /* Make an insn of code JUMP_INSN with body X
4330    and output it after the insn AFTER.  */
4331
4332 rtx
4333 emit_jump_insn_after_noloc (rtx x, rtx after)
4334 {
4335   rtx last;
4336
4337   gcc_assert (after);
4338
4339   switch (GET_CODE (x))
4340     {
4341     case DEBUG_INSN:
4342     case INSN:
4343     case JUMP_INSN:
4344     case CALL_INSN:
4345     case CODE_LABEL:
4346     case BARRIER:
4347     case NOTE:
4348       last = emit_insn_after_1 (x, after, NULL);
4349       break;
4350
4351 #ifdef ENABLE_RTL_CHECKING
4352     case SEQUENCE:
4353       gcc_unreachable ();
4354       break;
4355 #endif
4356
4357     default:
4358       last = make_jump_insn_raw (x);
4359       add_insn_after (last, after, NULL);
4360       break;
4361     }
4362
4363   return last;
4364 }
4365
4366 /* Make an instruction with body X and code CALL_INSN
4367    and output it after the instruction AFTER.  */
4368
4369 rtx
4370 emit_call_insn_after_noloc (rtx x, rtx after)
4371 {
4372   rtx last;
4373
4374   gcc_assert (after);
4375
4376   switch (GET_CODE (x))
4377     {
4378     case DEBUG_INSN:
4379     case INSN:
4380     case JUMP_INSN:
4381     case CALL_INSN:
4382     case CODE_LABEL:
4383     case BARRIER:
4384     case NOTE:
4385       last = emit_insn_after_1 (x, after, NULL);
4386       break;
4387
4388 #ifdef ENABLE_RTL_CHECKING
4389     case SEQUENCE:
4390       gcc_unreachable ();
4391       break;
4392 #endif
4393
4394     default:
4395       last = make_call_insn_raw (x);
4396       add_insn_after (last, after, NULL);
4397       break;
4398     }
4399
4400   return last;
4401 }
4402
4403 /* Make an instruction with body X and code CALL_INSN
4404    and output it after the instruction AFTER.  */
4405
4406 rtx
4407 emit_debug_insn_after_noloc (rtx x, rtx after)
4408 {
4409   rtx last;
4410
4411   gcc_assert (after);
4412
4413   switch (GET_CODE (x))
4414     {
4415     case DEBUG_INSN:
4416     case INSN:
4417     case JUMP_INSN:
4418     case CALL_INSN:
4419     case CODE_LABEL:
4420     case BARRIER:
4421     case NOTE:
4422       last = emit_insn_after_1 (x, after, NULL);
4423       break;
4424
4425 #ifdef ENABLE_RTL_CHECKING
4426     case SEQUENCE:
4427       gcc_unreachable ();
4428       break;
4429 #endif
4430
4431     default:
4432       last = make_debug_insn_raw (x);
4433       add_insn_after (last, after, NULL);
4434       break;
4435     }
4436
4437   return last;
4438 }
4439
4440 /* Make an insn of code BARRIER
4441    and output it after the insn AFTER.  */
4442
4443 rtx
4444 emit_barrier_after (rtx after)
4445 {
4446   rtx insn = rtx_alloc (BARRIER);
4447
4448   INSN_UID (insn) = cur_insn_uid++;
4449
4450   add_insn_after (insn, after, NULL);
4451   return insn;
4452 }
4453
4454 /* Emit the label LABEL after the insn AFTER.  */
4455
4456 rtx
4457 emit_label_after (rtx label, rtx after)
4458 {
4459   /* This can be called twice for the same label
4460      as a result of the confusion that follows a syntax error!
4461      So make it harmless.  */
4462   if (INSN_UID (label) == 0)
4463     {
4464       INSN_UID (label) = cur_insn_uid++;
4465       add_insn_after (label, after, NULL);
4466     }
4467
4468   return label;
4469 }
4470
4471 /* Emit a note of subtype SUBTYPE after the insn AFTER.  */
4472
4473 rtx
4474 emit_note_after (enum insn_note subtype, rtx after)
4475 {
4476   rtx note = rtx_alloc (NOTE);
4477   INSN_UID (note) = cur_insn_uid++;
4478   NOTE_KIND (note) = subtype;
4479   BLOCK_FOR_INSN (note) = NULL;
4480   memset (&NOTE_DATA (note), 0, sizeof (NOTE_DATA (note)));
4481   add_insn_after (note, after, NULL);
4482   return note;
4483 }
4484 \f
4485 /* Like emit_insn_after_noloc, but set INSN_LOCATOR according to SCOPE.  */
4486 rtx
4487 emit_insn_after_setloc (rtx pattern, rtx after, int loc)
4488 {
4489   rtx last = emit_insn_after_noloc (pattern, after, NULL);
4490
4491   if (pattern == NULL_RTX || !loc)
4492     return last;
4493
4494   after = NEXT_INSN (after);
4495   while (1)
4496     {
4497       if (active_insn_p (after) && !INSN_LOCATOR (after))
4498         INSN_LOCATOR (after) = loc;
4499       if (after == last)
4500         break;
4501       after = NEXT_INSN (after);
4502     }
4503   return last;
4504 }
4505
4506 /* Like emit_insn_after_noloc, but set INSN_LOCATOR according to AFTER.  */
4507 rtx
4508 emit_insn_after (rtx pattern, rtx after)
4509 {
4510   rtx prev = after;
4511
4512   while (DEBUG_INSN_P (prev))
4513     prev = PREV_INSN (prev);
4514
4515   if (INSN_P (prev))
4516     return emit_insn_after_setloc (pattern, after, INSN_LOCATOR (prev));
4517   else
4518     return emit_insn_after_noloc (pattern, after, NULL);
4519 }
4520
4521 /* Like emit_jump_insn_after_noloc, but set INSN_LOCATOR according to SCOPE.  */
4522 rtx
4523 emit_jump_insn_after_setloc (rtx pattern, rtx after, int loc)
4524 {
4525   rtx last = emit_jump_insn_after_noloc (pattern, after);
4526
4527   if (pattern == NULL_RTX || !loc)
4528     return last;
4529
4530   after = NEXT_INSN (after);
4531   while (1)
4532     {
4533       if (active_insn_p (after) && !INSN_LOCATOR (after))
4534         INSN_LOCATOR (after) = loc;
4535       if (after == last)
4536         break;
4537       after = NEXT_INSN (after);
4538     }
4539   return last;
4540 }
4541
4542 /* Like emit_jump_insn_after_noloc, but set INSN_LOCATOR according to AFTER.  */
4543 rtx
4544 emit_jump_insn_after (rtx pattern, rtx after)
4545 {
4546   rtx prev = after;
4547
4548   while (DEBUG_INSN_P (prev))
4549     prev = PREV_INSN (prev);
4550
4551   if (INSN_P (prev))
4552     return emit_jump_insn_after_setloc (pattern, after, INSN_LOCATOR (prev));
4553   else
4554     return emit_jump_insn_after_noloc (pattern, after);
4555 }
4556
4557 /* Like emit_call_insn_after_noloc, but set INSN_LOCATOR according to SCOPE.  */
4558 rtx
4559 emit_call_insn_after_setloc (rtx pattern, rtx after, int loc)
4560 {
4561   rtx last = emit_call_insn_after_noloc (pattern, after);
4562
4563   if (pattern == NULL_RTX || !loc)
4564     return last;
4565
4566   after = NEXT_INSN (after);
4567   while (1)
4568     {
4569       if (active_insn_p (after) && !INSN_LOCATOR (after))
4570         INSN_LOCATOR (after) = loc;
4571       if (after == last)
4572         break;
4573       after = NEXT_INSN (after);
4574     }
4575   return last;
4576 }
4577
4578 /* Like emit_call_insn_after_noloc, but set INSN_LOCATOR according to AFTER.  */
4579 rtx
4580 emit_call_insn_after (rtx pattern, rtx after)
4581 {
4582   rtx prev = after;
4583
4584   while (DEBUG_INSN_P (prev))
4585     prev = PREV_INSN (prev);
4586
4587   if (INSN_P (prev))
4588     return emit_call_insn_after_setloc (pattern, after, INSN_LOCATOR (prev));
4589   else
4590     return emit_call_insn_after_noloc (pattern, after);
4591 }
4592
4593 /* Like emit_debug_insn_after_noloc, but set INSN_LOCATOR according to SCOPE.  */
4594 rtx
4595 emit_debug_insn_after_setloc (rtx pattern, rtx after, int loc)
4596 {
4597   rtx last = emit_debug_insn_after_noloc (pattern, after);
4598
4599   if (pattern == NULL_RTX || !loc)
4600     return last;
4601
4602   after = NEXT_INSN (after);
4603   while (1)
4604     {
4605       if (active_insn_p (after) && !INSN_LOCATOR (after))
4606         INSN_LOCATOR (after) = loc;
4607       if (after == last)
4608         break;
4609       after = NEXT_INSN (after);
4610     }
4611   return last;
4612 }
4613
4614 /* Like emit_debug_insn_after_noloc, but set INSN_LOCATOR according to AFTER.  */
4615 rtx
4616 emit_debug_insn_after (rtx pattern, rtx after)
4617 {
4618   if (INSN_P (after))
4619     return emit_debug_insn_after_setloc (pattern, after, INSN_LOCATOR (after));
4620   else
4621     return emit_debug_insn_after_noloc (pattern, after);
4622 }
4623
4624 /* Like emit_insn_before_noloc, but set INSN_LOCATOR according to SCOPE.  */
4625 rtx
4626 emit_insn_before_setloc (rtx pattern, rtx before, int loc)
4627 {
4628   rtx first = PREV_INSN (before);
4629   rtx last = emit_insn_before_noloc (pattern, before, NULL);
4630
4631   if (pattern == NULL_RTX || !loc)
4632     return last;
4633
4634   if (!first)
4635     first = get_insns ();
4636   else
4637     first = NEXT_INSN (first);
4638   while (1)
4639     {
4640       if (active_insn_p (first) && !INSN_LOCATOR (first))
4641         INSN_LOCATOR (first) = loc;
4642       if (first == last)
4643         break;
4644       first = NEXT_INSN (first);
4645     }
4646   return last;
4647 }
4648
4649 /* Like emit_insn_before_noloc, but set INSN_LOCATOR according to BEFORE.  */
4650 rtx
4651 emit_insn_before (rtx pattern, rtx before)
4652 {
4653   rtx next = before;
4654
4655   while (DEBUG_INSN_P (next))
4656     next = PREV_INSN (next);
4657
4658   if (INSN_P (next))
4659     return emit_insn_before_setloc (pattern, before, INSN_LOCATOR (next));
4660   else
4661     return emit_insn_before_noloc (pattern, before, NULL);
4662 }
4663
4664 /* like emit_insn_before_noloc, but set insn_locator according to scope.  */
4665 rtx
4666 emit_jump_insn_before_setloc (rtx pattern, rtx before, int loc)
4667 {
4668   rtx first = PREV_INSN (before);
4669   rtx last = emit_jump_insn_before_noloc (pattern, before);
4670
4671   if (pattern == NULL_RTX)
4672     return last;
4673
4674   first = NEXT_INSN (first);
4675   while (1)
4676     {
4677       if (active_insn_p (first) && !INSN_LOCATOR (first))
4678         INSN_LOCATOR (first) = loc;
4679       if (first == last)
4680         break;
4681       first = NEXT_INSN (first);
4682     }
4683   return last;
4684 }
4685
4686 /* Like emit_jump_insn_before_noloc, but set INSN_LOCATOR according to BEFORE.  */
4687 rtx
4688 emit_jump_insn_before (rtx pattern, rtx before)
4689 {
4690   rtx next = before;
4691
4692   while (DEBUG_INSN_P (next))
4693     next = PREV_INSN (next);
4694
4695   if (INSN_P (next))
4696     return emit_jump_insn_before_setloc (pattern, before, INSN_LOCATOR (next));
4697   else
4698     return emit_jump_insn_before_noloc (pattern, before);
4699 }
4700
4701 /* like emit_insn_before_noloc, but set insn_locator according to scope.  */
4702 rtx
4703 emit_call_insn_before_setloc (rtx pattern, rtx before, int loc)
4704 {
4705   rtx first = PREV_INSN (before);
4706   rtx last = emit_call_insn_before_noloc (pattern, before);
4707
4708   if (pattern == NULL_RTX)
4709     return last;
4710
4711   first = NEXT_INSN (first);
4712   while (1)
4713     {
4714       if (active_insn_p (first) && !INSN_LOCATOR (first))
4715         INSN_LOCATOR (first) = loc;
4716       if (first == last)
4717         break;
4718       first = NEXT_INSN (first);
4719     }
4720   return last;
4721 }
4722
4723 /* like emit_call_insn_before_noloc,
4724    but set insn_locator according to before.  */
4725 rtx
4726 emit_call_insn_before (rtx pattern, rtx before)
4727 {
4728   rtx next = before;
4729
4730   while (DEBUG_INSN_P (next))
4731     next = PREV_INSN (next);
4732
4733   if (INSN_P (next))
4734     return emit_call_insn_before_setloc (pattern, before, INSN_LOCATOR (next));
4735   else
4736     return emit_call_insn_before_noloc (pattern, before);
4737 }
4738
4739 /* like emit_insn_before_noloc, but set insn_locator according to scope.  */
4740 rtx
4741 emit_debug_insn_before_setloc (rtx pattern, rtx before, int loc)
4742 {
4743   rtx first = PREV_INSN (before);
4744   rtx last = emit_debug_insn_before_noloc (pattern, before);
4745
4746   if (pattern == NULL_RTX)
4747     return last;
4748
4749   first = NEXT_INSN (first);
4750   while (1)
4751     {
4752       if (active_insn_p (first) && !INSN_LOCATOR (first))
4753         INSN_LOCATOR (first) = loc;
4754       if (first == last)
4755         break;
4756       first = NEXT_INSN (first);
4757     }
4758   return last;
4759 }
4760
4761 /* like emit_debug_insn_before_noloc,
4762    but set insn_locator according to before.  */
4763 rtx
4764 emit_debug_insn_before (rtx pattern, rtx before)
4765 {
4766   if (INSN_P (before))
4767     return emit_debug_insn_before_setloc (pattern, before, INSN_LOCATOR (before));
4768   else
4769     return emit_debug_insn_before_noloc (pattern, before);
4770 }
4771 \f
4772 /* Take X and emit it at the end of the doubly-linked
4773    INSN list.
4774
4775    Returns the last insn emitted.  */
4776
4777 rtx
4778 emit_insn (rtx x)
4779 {
4780   rtx last = get_last_insn();
4781   rtx insn;
4782
4783   if (x == NULL_RTX)
4784     return last;
4785
4786   switch (GET_CODE (x))
4787     {
4788     case DEBUG_INSN:
4789     case INSN:
4790     case JUMP_INSN:
4791     case CALL_INSN:
4792     case CODE_LABEL:
4793     case BARRIER:
4794     case NOTE:
4795       insn = x;
4796       while (insn)
4797         {
4798           rtx next = NEXT_INSN (insn);
4799           add_insn (insn);
4800           last = insn;
4801           insn = next;
4802         }
4803       break;
4804
4805 #ifdef ENABLE_RTL_CHECKING
4806     case SEQUENCE:
4807       gcc_unreachable ();
4808       break;
4809 #endif
4810
4811     default:
4812       last = make_insn_raw (x);
4813       add_insn (last);
4814       break;
4815     }
4816
4817   return last;
4818 }
4819
4820 /* Make an insn of code DEBUG_INSN with pattern X
4821    and add it to the end of the doubly-linked list.  */
4822
4823 rtx
4824 emit_debug_insn (rtx x)
4825 {
4826   rtx last = get_last_insn();
4827   rtx insn;
4828
4829   if (x == NULL_RTX)
4830     return last;
4831
4832   switch (GET_CODE (x))
4833     {
4834     case DEBUG_INSN:
4835     case INSN:
4836     case JUMP_INSN:
4837     case CALL_INSN:
4838     case CODE_LABEL:
4839     case BARRIER:
4840     case NOTE:
4841       insn = x;
4842       while (insn)
4843         {
4844           rtx next = NEXT_INSN (insn);
4845           add_insn (insn);
4846           last = insn;
4847           insn = next;
4848         }
4849       break;
4850
4851 #ifdef ENABLE_RTL_CHECKING
4852     case SEQUENCE:
4853       gcc_unreachable ();
4854       break;
4855 #endif
4856
4857     default:
4858       last = make_debug_insn_raw (x);
4859       add_insn (last);
4860       break;
4861     }
4862
4863   return last;
4864 }
4865
4866 /* Make an insn of code JUMP_INSN with pattern X
4867    and add it to the end of the doubly-linked list.  */
4868
4869 rtx
4870 emit_jump_insn (rtx x)
4871 {
4872   rtx last = NULL_RTX, insn;
4873
4874   switch (GET_CODE (x))
4875     {
4876     case DEBUG_INSN:
4877     case INSN:
4878     case JUMP_INSN:
4879     case CALL_INSN:
4880     case CODE_LABEL:
4881     case BARRIER:
4882     case NOTE:
4883       insn = x;
4884       while (insn)
4885         {
4886           rtx next = NEXT_INSN (insn);
4887           add_insn (insn);
4888           last = insn;
4889           insn = next;
4890         }
4891       break;
4892
4893 #ifdef ENABLE_RTL_CHECKING
4894     case SEQUENCE:
4895       gcc_unreachable ();
4896       break;
4897 #endif
4898
4899     default:
4900       last = make_jump_insn_raw (x);
4901       add_insn (last);
4902       break;
4903     }
4904
4905   return last;
4906 }
4907
4908 /* Make an insn of code CALL_INSN with pattern X
4909    and add it to the end of the doubly-linked list.  */
4910
4911 rtx
4912 emit_call_insn (rtx x)
4913 {
4914   rtx insn;
4915
4916   switch (GET_CODE (x))
4917     {
4918     case DEBUG_INSN:
4919     case INSN:
4920     case JUMP_INSN:
4921     case CALL_INSN:
4922     case CODE_LABEL:
4923     case BARRIER:
4924     case NOTE:
4925       insn = emit_insn (x);
4926       break;
4927
4928 #ifdef ENABLE_RTL_CHECKING
4929     case SEQUENCE:
4930       gcc_unreachable ();
4931       break;
4932 #endif
4933
4934     default:
4935       insn = make_call_insn_raw (x);
4936       add_insn (insn);
4937       break;
4938     }
4939
4940   return insn;
4941 }
4942
4943 /* Add the label LABEL to the end of the doubly-linked list.  */
4944
4945 rtx
4946 emit_label (rtx label)
4947 {
4948   /* This can be called twice for the same label
4949      as a result of the confusion that follows a syntax error!
4950      So make it harmless.  */
4951   if (INSN_UID (label) == 0)
4952     {
4953       INSN_UID (label) = cur_insn_uid++;
4954       add_insn (label);
4955     }
4956   return label;
4957 }
4958
4959 /* Make an insn of code BARRIER
4960    and add it to the end of the doubly-linked list.  */
4961
4962 rtx
4963 emit_barrier (void)
4964 {
4965   rtx barrier = rtx_alloc (BARRIER);
4966   INSN_UID (barrier) = cur_insn_uid++;
4967   add_insn (barrier);
4968   return barrier;
4969 }
4970
4971 /* Emit a copy of note ORIG.  */
4972
4973 rtx
4974 emit_note_copy (rtx orig)
4975 {
4976   rtx note;
4977
4978   note = rtx_alloc (NOTE);
4979
4980   INSN_UID (note) = cur_insn_uid++;
4981   NOTE_DATA (note) = NOTE_DATA (orig);
4982   NOTE_KIND (note) = NOTE_KIND (orig);
4983   BLOCK_FOR_INSN (note) = NULL;
4984   add_insn (note);
4985
4986   return note;
4987 }
4988
4989 /* Make an insn of code NOTE or type NOTE_NO
4990    and add it to the end of the doubly-linked list.  */
4991
4992 rtx
4993 emit_note (enum insn_note kind)
4994 {
4995   rtx note;
4996
4997   note = rtx_alloc (NOTE);
4998   INSN_UID (note) = cur_insn_uid++;
4999   NOTE_KIND (note) = kind;
5000   memset (&NOTE_DATA (note), 0, sizeof (NOTE_DATA (note)));
5001   BLOCK_FOR_INSN (note) = NULL;
5002   add_insn (note);
5003   return note;
5004 }
5005
5006 /* Emit a clobber of lvalue X.  */
5007
5008 rtx
5009 emit_clobber (rtx x)
5010 {
5011   /* CONCATs should not appear in the insn stream.  */
5012   if (GET_CODE (x) == CONCAT)
5013     {
5014       emit_clobber (XEXP (x, 0));
5015       return emit_clobber (XEXP (x, 1));
5016     }
5017   return emit_insn (gen_rtx_CLOBBER (VOIDmode, x));
5018 }
5019
5020 /* Return a sequence of insns to clobber lvalue X.  */
5021
5022 rtx
5023 gen_clobber (rtx x)
5024 {
5025   rtx seq;
5026
5027   start_sequence ();
5028   emit_clobber (x);
5029   seq = get_insns ();
5030   end_sequence ();
5031   return seq;
5032 }
5033
5034 /* Emit a use of rvalue X.  */
5035
5036 rtx
5037 emit_use (rtx x)
5038 {
5039   /* CONCATs should not appear in the insn stream.  */
5040   if (GET_CODE (x) == CONCAT)
5041     {
5042       emit_use (XEXP (x, 0));
5043       return emit_use (XEXP (x, 1));
5044     }
5045   return emit_insn (gen_rtx_USE (VOIDmode, x));
5046 }
5047
5048 /* Return a sequence of insns to use rvalue X.  */
5049
5050 rtx
5051 gen_use (rtx x)
5052 {
5053   rtx seq;
5054
5055   start_sequence ();
5056   emit_use (x);
5057   seq = get_insns ();
5058   end_sequence ();
5059   return seq;
5060 }
5061
5062 /* Cause next statement to emit a line note even if the line number
5063    has not changed.  */
5064
5065 void
5066 force_next_line_note (void)
5067 {
5068   last_location = -1;
5069 }
5070
5071 /* Place a note of KIND on insn INSN with DATUM as the datum. If a
5072    note of this type already exists, remove it first.  */
5073
5074 rtx
5075 set_unique_reg_note (rtx insn, enum reg_note kind, rtx datum)
5076 {
5077   rtx note = find_reg_note (insn, kind, NULL_RTX);
5078
5079   switch (kind)
5080     {
5081     case REG_EQUAL:
5082     case REG_EQUIV:
5083       /* Don't add REG_EQUAL/REG_EQUIV notes if the insn
5084          has multiple sets (some callers assume single_set
5085          means the insn only has one set, when in fact it
5086          means the insn only has one * useful * set).  */
5087       if (GET_CODE (PATTERN (insn)) == PARALLEL && multiple_sets (insn))
5088         {
5089           gcc_assert (!note);
5090           return NULL_RTX;
5091         }
5092
5093       /* Don't add ASM_OPERAND REG_EQUAL/REG_EQUIV notes.
5094          It serves no useful purpose and breaks eliminate_regs.  */
5095       if (GET_CODE (datum) == ASM_OPERANDS)
5096         return NULL_RTX;
5097
5098       if (note)
5099         {
5100           XEXP (note, 0) = datum;
5101           df_notes_rescan (insn);
5102           return note;
5103         }
5104       break;
5105
5106     default:
5107       if (note)
5108         {
5109           XEXP (note, 0) = datum;
5110           return note;
5111         }
5112       break;
5113     }
5114
5115   add_reg_note (insn, kind, datum);
5116
5117   switch (kind)
5118     {
5119     case REG_EQUAL:
5120     case REG_EQUIV:
5121       df_notes_rescan (insn);
5122       break;
5123     default:
5124       break;
5125     }
5126
5127   return REG_NOTES (insn);
5128 }
5129 \f
5130 /* Return an indication of which type of insn should have X as a body.
5131    The value is CODE_LABEL, INSN, CALL_INSN or JUMP_INSN.  */
5132
5133 static enum rtx_code
5134 classify_insn (rtx x)
5135 {
5136   if (LABEL_P (x))
5137     return CODE_LABEL;
5138   if (GET_CODE (x) == CALL)
5139     return CALL_INSN;
5140   if (GET_CODE (x) == RETURN)
5141     return JUMP_INSN;
5142   if (GET_CODE (x) == SET)
5143     {
5144       if (SET_DEST (x) == pc_rtx)
5145         return JUMP_INSN;
5146       else if (GET_CODE (SET_SRC (x)) == CALL)
5147         return CALL_INSN;
5148       else
5149         return INSN;
5150     }
5151   if (GET_CODE (x) == PARALLEL)
5152     {
5153       int j;
5154       for (j = XVECLEN (x, 0) - 1; j >= 0; j--)
5155         if (GET_CODE (XVECEXP (x, 0, j)) == CALL)
5156           return CALL_INSN;
5157         else if (GET_CODE (XVECEXP (x, 0, j)) == SET
5158                  && SET_DEST (XVECEXP (x, 0, j)) == pc_rtx)
5159           return JUMP_INSN;
5160         else if (GET_CODE (XVECEXP (x, 0, j)) == SET
5161                  && GET_CODE (SET_SRC (XVECEXP (x, 0, j))) == CALL)
5162           return CALL_INSN;
5163     }
5164   return INSN;
5165 }
5166
5167 /* Emit the rtl pattern X as an appropriate kind of insn.
5168    If X is a label, it is simply added into the insn chain.  */
5169
5170 rtx
5171 emit (rtx x)
5172 {
5173   enum rtx_code code = classify_insn (x);
5174
5175   switch (code)
5176     {
5177     case CODE_LABEL:
5178       return emit_label (x);
5179     case INSN:
5180       return emit_insn (x);
5181     case  JUMP_INSN:
5182       {
5183         rtx insn = emit_jump_insn (x);
5184         if (any_uncondjump_p (insn) || GET_CODE (x) == RETURN)
5185           return emit_barrier ();
5186         return insn;
5187       }
5188     case CALL_INSN:
5189       return emit_call_insn (x);
5190     case DEBUG_INSN:
5191       return emit_debug_insn (x);
5192     default:
5193       gcc_unreachable ();
5194     }
5195 }
5196 \f
5197 /* Space for free sequence stack entries.  */
5198 static GTY ((deletable)) struct sequence_stack *free_sequence_stack;
5199
5200 /* Begin emitting insns to a sequence.  If this sequence will contain
5201    something that might cause the compiler to pop arguments to function
5202    calls (because those pops have previously been deferred; see
5203    INHIBIT_DEFER_POP for more details), use do_pending_stack_adjust
5204    before calling this function.  That will ensure that the deferred
5205    pops are not accidentally emitted in the middle of this sequence.  */
5206
5207 void
5208 start_sequence (void)
5209 {
5210   struct sequence_stack *tem;
5211
5212   if (free_sequence_stack != NULL)
5213     {
5214       tem = free_sequence_stack;
5215       free_sequence_stack = tem->next;
5216     }
5217   else
5218     tem = ggc_alloc_sequence_stack ();
5219
5220   tem->next = seq_stack;
5221   tem->first = get_insns ();
5222   tem->last = get_last_insn ();
5223
5224   seq_stack = tem;
5225
5226   set_first_insn (0);
5227   set_last_insn (0);
5228 }
5229
5230 /* Set up the insn chain starting with FIRST as the current sequence,
5231    saving the previously current one.  See the documentation for
5232    start_sequence for more information about how to use this function.  */
5233
5234 void
5235 push_to_sequence (rtx first)
5236 {
5237   rtx last;
5238
5239   start_sequence ();
5240
5241   for (last = first; last && NEXT_INSN (last); last = NEXT_INSN (last));
5242
5243   set_first_insn (first);
5244   set_last_insn (last);
5245 }
5246
5247 /* Like push_to_sequence, but take the last insn as an argument to avoid
5248    looping through the list.  */
5249
5250 void
5251 push_to_sequence2 (rtx first, rtx last)
5252 {
5253   start_sequence ();
5254
5255   set_first_insn (first);
5256   set_last_insn (last);
5257 }
5258
5259 /* Set up the outer-level insn chain
5260    as the current sequence, saving the previously current one.  */
5261
5262 void
5263 push_topmost_sequence (void)
5264 {
5265   struct sequence_stack *stack, *top = NULL;
5266
5267   start_sequence ();
5268
5269   for (stack = seq_stack; stack; stack = stack->next)
5270     top = stack;
5271
5272   set_first_insn (top->first);
5273   set_last_insn (top->last);
5274 }
5275
5276 /* After emitting to the outer-level insn chain, update the outer-level
5277    insn chain, and restore the previous saved state.  */
5278
5279 void
5280 pop_topmost_sequence (void)
5281 {
5282   struct sequence_stack *stack, *top = NULL;
5283
5284   for (stack = seq_stack; stack; stack = stack->next)
5285     top = stack;
5286
5287   top->first = get_insns ();
5288   top->last = get_last_insn ();
5289
5290   end_sequence ();
5291 }
5292
5293 /* After emitting to a sequence, restore previous saved state.
5294
5295    To get the contents of the sequence just made, you must call
5296    `get_insns' *before* calling here.
5297
5298    If the compiler might have deferred popping arguments while
5299    generating this sequence, and this sequence will not be immediately
5300    inserted into the instruction stream, use do_pending_stack_adjust
5301    before calling get_insns.  That will ensure that the deferred
5302    pops are inserted into this sequence, and not into some random
5303    location in the instruction stream.  See INHIBIT_DEFER_POP for more
5304    information about deferred popping of arguments.  */
5305
5306 void
5307 end_sequence (void)
5308 {
5309   struct sequence_stack *tem = seq_stack;
5310
5311   set_first_insn (tem->first);
5312   set_last_insn (tem->last);
5313   seq_stack = tem->next;
5314
5315   memset (tem, 0, sizeof (*tem));
5316   tem->next = free_sequence_stack;
5317   free_sequence_stack = tem;
5318 }
5319
5320 /* Return 1 if currently emitting into a sequence.  */
5321
5322 int
5323 in_sequence_p (void)
5324 {
5325   return seq_stack != 0;
5326 }
5327 \f
5328 /* Put the various virtual registers into REGNO_REG_RTX.  */
5329
5330 static void
5331 init_virtual_regs (void)
5332 {
5333   regno_reg_rtx[VIRTUAL_INCOMING_ARGS_REGNUM] = virtual_incoming_args_rtx;
5334   regno_reg_rtx[VIRTUAL_STACK_VARS_REGNUM] = virtual_stack_vars_rtx;
5335   regno_reg_rtx[VIRTUAL_STACK_DYNAMIC_REGNUM] = virtual_stack_dynamic_rtx;
5336   regno_reg_rtx[VIRTUAL_OUTGOING_ARGS_REGNUM] = virtual_outgoing_args_rtx;
5337   regno_reg_rtx[VIRTUAL_CFA_REGNUM] = virtual_cfa_rtx;
5338   regno_reg_rtx[VIRTUAL_PREFERRED_STACK_BOUNDARY_REGNUM]
5339     = virtual_preferred_stack_boundary_rtx;
5340 }
5341
5342 \f
5343 /* Used by copy_insn_1 to avoid copying SCRATCHes more than once.  */
5344 static rtx copy_insn_scratch_in[MAX_RECOG_OPERANDS];
5345 static rtx copy_insn_scratch_out[MAX_RECOG_OPERANDS];
5346 static int copy_insn_n_scratches;
5347
5348 /* When an insn is being copied by copy_insn_1, this is nonzero if we have
5349    copied an ASM_OPERANDS.
5350    In that case, it is the original input-operand vector.  */
5351 static rtvec orig_asm_operands_vector;
5352
5353 /* When an insn is being copied by copy_insn_1, this is nonzero if we have
5354    copied an ASM_OPERANDS.
5355    In that case, it is the copied input-operand vector.  */
5356 static rtvec copy_asm_operands_vector;
5357
5358 /* Likewise for the constraints vector.  */
5359 static rtvec orig_asm_constraints_vector;
5360 static rtvec copy_asm_constraints_vector;
5361
5362 /* Recursively create a new copy of an rtx for copy_insn.
5363    This function differs from copy_rtx in that it handles SCRATCHes and
5364    ASM_OPERANDs properly.
5365    Normally, this function is not used directly; use copy_insn as front end.
5366    However, you could first copy an insn pattern with copy_insn and then use
5367    this function afterwards to properly copy any REG_NOTEs containing
5368    SCRATCHes.  */
5369
5370 rtx
5371 copy_insn_1 (rtx orig)
5372 {
5373   rtx copy;
5374   int i, j;
5375   RTX_CODE code;
5376   const char *format_ptr;
5377
5378   if (orig == NULL)
5379     return NULL;
5380
5381   code = GET_CODE (orig);
5382
5383   switch (code)
5384     {
5385     case REG:
5386     case CONST_INT:
5387     case CONST_DOUBLE:
5388     case CONST_FIXED:
5389     case CONST_VECTOR:
5390     case SYMBOL_REF:
5391     case CODE_LABEL:
5392     case PC:
5393     case CC0:
5394       return orig;
5395     case CLOBBER:
5396       if (REG_P (XEXP (orig, 0)) && REGNO (XEXP (orig, 0)) < FIRST_PSEUDO_REGISTER)
5397         return orig;
5398       break;
5399
5400     case SCRATCH:
5401       for (i = 0; i < copy_insn_n_scratches; i++)
5402         if (copy_insn_scratch_in[i] == orig)
5403           return copy_insn_scratch_out[i];
5404       break;
5405
5406     case CONST:
5407       if (shared_const_p (orig))
5408         return orig;
5409       break;
5410
5411       /* A MEM with a constant address is not sharable.  The problem is that
5412          the constant address may need to be reloaded.  If the mem is shared,
5413          then reloading one copy of this mem will cause all copies to appear
5414          to have been reloaded.  */
5415
5416     default:
5417       break;
5418     }
5419
5420   /* Copy the various flags, fields, and other information.  We assume
5421      that all fields need copying, and then clear the fields that should
5422      not be copied.  That is the sensible default behavior, and forces
5423      us to explicitly document why we are *not* copying a flag.  */
5424   copy = shallow_copy_rtx (orig);
5425
5426   /* We do not copy the USED flag, which is used as a mark bit during
5427      walks over the RTL.  */
5428   RTX_FLAG (copy, used) = 0;
5429
5430   /* We do not copy JUMP, CALL, or FRAME_RELATED for INSNs.  */
5431   if (INSN_P (orig))
5432     {
5433       RTX_FLAG (copy, jump) = 0;
5434       RTX_FLAG (copy, call) = 0;
5435       RTX_FLAG (copy, frame_related) = 0;
5436     }
5437
5438   format_ptr = GET_RTX_FORMAT (GET_CODE (copy));
5439
5440   for (i = 0; i < GET_RTX_LENGTH (GET_CODE (copy)); i++)
5441     switch (*format_ptr++)
5442       {
5443       case 'e':
5444         if (XEXP (orig, i) != NULL)
5445           XEXP (copy, i) = copy_insn_1 (XEXP (orig, i));
5446         break;
5447
5448       case 'E':
5449       case 'V':
5450         if (XVEC (orig, i) == orig_asm_constraints_vector)
5451           XVEC (copy, i) = copy_asm_constraints_vector;
5452         else if (XVEC (orig, i) == orig_asm_operands_vector)
5453           XVEC (copy, i) = copy_asm_operands_vector;
5454         else if (XVEC (orig, i) != NULL)
5455           {
5456             XVEC (copy, i) = rtvec_alloc (XVECLEN (orig, i));
5457             for (j = 0; j < XVECLEN (copy, i); j++)
5458               XVECEXP (copy, i, j) = copy_insn_1 (XVECEXP (orig, i, j));
5459           }
5460         break;
5461
5462       case 't':
5463       case 'w':
5464       case 'i':
5465       case 's':
5466       case 'S':
5467       case 'u':
5468       case '0':
5469         /* These are left unchanged.  */
5470         break;
5471
5472       default:
5473         gcc_unreachable ();
5474       }
5475
5476   if (code == SCRATCH)
5477     {
5478       i = copy_insn_n_scratches++;
5479       gcc_assert (i < MAX_RECOG_OPERANDS);
5480       copy_insn_scratch_in[i] = orig;
5481       copy_insn_scratch_out[i] = copy;
5482     }
5483   else if (code == ASM_OPERANDS)
5484     {
5485       orig_asm_operands_vector = ASM_OPERANDS_INPUT_VEC (orig);
5486       copy_asm_operands_vector = ASM_OPERANDS_INPUT_VEC (copy);
5487       orig_asm_constraints_vector = ASM_OPERANDS_INPUT_CONSTRAINT_VEC (orig);
5488       copy_asm_constraints_vector = ASM_OPERANDS_INPUT_CONSTRAINT_VEC (copy);
5489     }
5490
5491   return copy;
5492 }
5493
5494 /* Create a new copy of an rtx.
5495    This function differs from copy_rtx in that it handles SCRATCHes and
5496    ASM_OPERANDs properly.
5497    INSN doesn't really have to be a full INSN; it could be just the
5498    pattern.  */
5499 rtx
5500 copy_insn (rtx insn)
5501 {
5502   copy_insn_n_scratches = 0;
5503   orig_asm_operands_vector = 0;
5504   orig_asm_constraints_vector = 0;
5505   copy_asm_operands_vector = 0;
5506   copy_asm_constraints_vector = 0;
5507   return copy_insn_1 (insn);
5508 }
5509
5510 /* Initialize data structures and variables in this file
5511    before generating rtl for each function.  */
5512
5513 void
5514 init_emit (void)
5515 {
5516   set_first_insn (NULL);
5517   set_last_insn (NULL);
5518   if (MIN_NONDEBUG_INSN_UID)
5519     cur_insn_uid = MIN_NONDEBUG_INSN_UID;
5520   else
5521     cur_insn_uid = 1;
5522   cur_debug_insn_uid = 1;
5523   reg_rtx_no = LAST_VIRTUAL_REGISTER + 1;
5524   last_location = UNKNOWN_LOCATION;
5525   first_label_num = label_num;
5526   seq_stack = NULL;
5527
5528   /* Init the tables that describe all the pseudo regs.  */
5529
5530   crtl->emit.regno_pointer_align_length = LAST_VIRTUAL_REGISTER + 101;
5531
5532   crtl->emit.regno_pointer_align
5533     = XCNEWVEC (unsigned char, crtl->emit.regno_pointer_align_length);
5534
5535   regno_reg_rtx = ggc_alloc_vec_rtx (crtl->emit.regno_pointer_align_length);
5536
5537   /* Put copies of all the hard registers into regno_reg_rtx.  */
5538   memcpy (regno_reg_rtx,
5539           initial_regno_reg_rtx,
5540           FIRST_PSEUDO_REGISTER * sizeof (rtx));
5541
5542   /* Put copies of all the virtual register rtx into regno_reg_rtx.  */
5543   init_virtual_regs ();
5544
5545   /* Indicate that the virtual registers and stack locations are
5546      all pointers.  */
5547   REG_POINTER (stack_pointer_rtx) = 1;
5548   REG_POINTER (frame_pointer_rtx) = 1;
5549   REG_POINTER (hard_frame_pointer_rtx) = 1;
5550   REG_POINTER (arg_pointer_rtx) = 1;
5551
5552   REG_POINTER (virtual_incoming_args_rtx) = 1;
5553   REG_POINTER (virtual_stack_vars_rtx) = 1;
5554   REG_POINTER (virtual_stack_dynamic_rtx) = 1;
5555   REG_POINTER (virtual_outgoing_args_rtx) = 1;
5556   REG_POINTER (virtual_cfa_rtx) = 1;
5557
5558 #ifdef STACK_BOUNDARY
5559   REGNO_POINTER_ALIGN (STACK_POINTER_REGNUM) = STACK_BOUNDARY;
5560   REGNO_POINTER_ALIGN (FRAME_POINTER_REGNUM) = STACK_BOUNDARY;
5561   REGNO_POINTER_ALIGN (HARD_FRAME_POINTER_REGNUM) = STACK_BOUNDARY;
5562   REGNO_POINTER_ALIGN (ARG_POINTER_REGNUM) = STACK_BOUNDARY;
5563
5564   REGNO_POINTER_ALIGN (VIRTUAL_INCOMING_ARGS_REGNUM) = STACK_BOUNDARY;
5565   REGNO_POINTER_ALIGN (VIRTUAL_STACK_VARS_REGNUM) = STACK_BOUNDARY;
5566   REGNO_POINTER_ALIGN (VIRTUAL_STACK_DYNAMIC_REGNUM) = STACK_BOUNDARY;
5567   REGNO_POINTER_ALIGN (VIRTUAL_OUTGOING_ARGS_REGNUM) = STACK_BOUNDARY;
5568   REGNO_POINTER_ALIGN (VIRTUAL_CFA_REGNUM) = BITS_PER_WORD;
5569 #endif
5570
5571 #ifdef INIT_EXPANDERS
5572   INIT_EXPANDERS;
5573 #endif
5574 }
5575
5576 /* Generate a vector constant for mode MODE and constant value CONSTANT.  */
5577
5578 static rtx
5579 gen_const_vector (enum machine_mode mode, int constant)
5580 {
5581   rtx tem;
5582   rtvec v;
5583   int units, i;
5584   enum machine_mode inner;
5585
5586   units = GET_MODE_NUNITS (mode);
5587   inner = GET_MODE_INNER (mode);
5588
5589   gcc_assert (!DECIMAL_FLOAT_MODE_P (inner));
5590
5591   v = rtvec_alloc (units);
5592
5593   /* We need to call this function after we set the scalar const_tiny_rtx
5594      entries.  */
5595   gcc_assert (const_tiny_rtx[constant][(int) inner]);
5596
5597   for (i = 0; i < units; ++i)
5598     RTVEC_ELT (v, i) = const_tiny_rtx[constant][(int) inner];
5599
5600   tem = gen_rtx_raw_CONST_VECTOR (mode, v);
5601   return tem;
5602 }
5603
5604 /* Generate a vector like gen_rtx_raw_CONST_VEC, but use the zero vector when
5605    all elements are zero, and the one vector when all elements are one.  */
5606 rtx
5607 gen_rtx_CONST_VECTOR (enum machine_mode mode, rtvec v)
5608 {
5609   enum machine_mode inner = GET_MODE_INNER (mode);
5610   int nunits = GET_MODE_NUNITS (mode);
5611   rtx x;
5612   int i;
5613
5614   /* Check to see if all of the elements have the same value.  */
5615   x = RTVEC_ELT (v, nunits - 1);
5616   for (i = nunits - 2; i >= 0; i--)
5617     if (RTVEC_ELT (v, i) != x)
5618       break;
5619
5620   /* If the values are all the same, check to see if we can use one of the
5621      standard constant vectors.  */
5622   if (i == -1)
5623     {
5624       if (x == CONST0_RTX (inner))
5625         return CONST0_RTX (mode);
5626       else if (x == CONST1_RTX (inner))
5627         return CONST1_RTX (mode);
5628     }
5629
5630   return gen_rtx_raw_CONST_VECTOR (mode, v);
5631 }
5632
5633 /* Initialise global register information required by all functions.  */
5634
5635 void
5636 init_emit_regs (void)
5637 {
5638   int i;
5639
5640   /* Reset register attributes */
5641   htab_empty (reg_attrs_htab);
5642
5643   /* We need reg_raw_mode, so initialize the modes now.  */
5644   init_reg_modes_target ();
5645
5646   /* Assign register numbers to the globally defined register rtx.  */
5647   pc_rtx = gen_rtx_PC (VOIDmode);
5648   cc0_rtx = gen_rtx_CC0 (VOIDmode);
5649   stack_pointer_rtx = gen_raw_REG (Pmode, STACK_POINTER_REGNUM);
5650   frame_pointer_rtx = gen_raw_REG (Pmode, FRAME_POINTER_REGNUM);
5651   hard_frame_pointer_rtx = gen_raw_REG (Pmode, HARD_FRAME_POINTER_REGNUM);
5652   arg_pointer_rtx = gen_raw_REG (Pmode, ARG_POINTER_REGNUM);
5653   virtual_incoming_args_rtx =
5654     gen_raw_REG (Pmode, VIRTUAL_INCOMING_ARGS_REGNUM);
5655   virtual_stack_vars_rtx =
5656     gen_raw_REG (Pmode, VIRTUAL_STACK_VARS_REGNUM);
5657   virtual_stack_dynamic_rtx =
5658     gen_raw_REG (Pmode, VIRTUAL_STACK_DYNAMIC_REGNUM);
5659   virtual_outgoing_args_rtx =
5660     gen_raw_REG (Pmode, VIRTUAL_OUTGOING_ARGS_REGNUM);
5661   virtual_cfa_rtx = gen_raw_REG (Pmode, VIRTUAL_CFA_REGNUM);
5662   virtual_preferred_stack_boundary_rtx =
5663     gen_raw_REG (Pmode, VIRTUAL_PREFERRED_STACK_BOUNDARY_REGNUM);
5664
5665   /* Initialize RTL for commonly used hard registers.  These are
5666      copied into regno_reg_rtx as we begin to compile each function.  */
5667   for (i = 0; i < FIRST_PSEUDO_REGISTER; i++)
5668     initial_regno_reg_rtx[i] = gen_raw_REG (reg_raw_mode[i], i);
5669
5670 #ifdef RETURN_ADDRESS_POINTER_REGNUM
5671   return_address_pointer_rtx
5672     = gen_raw_REG (Pmode, RETURN_ADDRESS_POINTER_REGNUM);
5673 #endif
5674
5675   if ((unsigned) PIC_OFFSET_TABLE_REGNUM != INVALID_REGNUM)
5676     pic_offset_table_rtx = gen_raw_REG (Pmode, PIC_OFFSET_TABLE_REGNUM);
5677   else
5678     pic_offset_table_rtx = NULL_RTX;
5679 }
5680
5681 /* Create some permanent unique rtl objects shared between all functions.  */
5682
5683 void
5684 init_emit_once (void)
5685 {
5686   int i;
5687   enum machine_mode mode;
5688   enum machine_mode double_mode;
5689
5690   /* Initialize the CONST_INT, CONST_DOUBLE, CONST_FIXED, and memory attribute
5691      hash tables.  */
5692   const_int_htab = htab_create_ggc (37, const_int_htab_hash,
5693                                     const_int_htab_eq, NULL);
5694
5695   const_double_htab = htab_create_ggc (37, const_double_htab_hash,
5696                                        const_double_htab_eq, NULL);
5697
5698   const_fixed_htab = htab_create_ggc (37, const_fixed_htab_hash,
5699                                       const_fixed_htab_eq, NULL);
5700
5701   mem_attrs_htab = htab_create_ggc (37, mem_attrs_htab_hash,
5702                                     mem_attrs_htab_eq, NULL);
5703   reg_attrs_htab = htab_create_ggc (37, reg_attrs_htab_hash,
5704                                     reg_attrs_htab_eq, NULL);
5705
5706   /* Compute the word and byte modes.  */
5707
5708   byte_mode = VOIDmode;
5709   word_mode = VOIDmode;
5710   double_mode = VOIDmode;
5711
5712   for (mode = GET_CLASS_NARROWEST_MODE (MODE_INT);
5713        mode != VOIDmode;
5714        mode = GET_MODE_WIDER_MODE (mode))
5715     {
5716       if (GET_MODE_BITSIZE (mode) == BITS_PER_UNIT
5717           && byte_mode == VOIDmode)
5718         byte_mode = mode;
5719
5720       if (GET_MODE_BITSIZE (mode) == BITS_PER_WORD
5721           && word_mode == VOIDmode)
5722         word_mode = mode;
5723     }
5724
5725   for (mode = GET_CLASS_NARROWEST_MODE (MODE_FLOAT);
5726        mode != VOIDmode;
5727        mode = GET_MODE_WIDER_MODE (mode))
5728     {
5729       if (GET_MODE_BITSIZE (mode) == DOUBLE_TYPE_SIZE
5730           && double_mode == VOIDmode)
5731         double_mode = mode;
5732     }
5733
5734   ptr_mode = mode_for_size (POINTER_SIZE, GET_MODE_CLASS (Pmode), 0);
5735
5736 #ifdef INIT_EXPANDERS
5737   /* This is to initialize {init|mark|free}_machine_status before the first
5738      call to push_function_context_to.  This is needed by the Chill front
5739      end which calls push_function_context_to before the first call to
5740      init_function_start.  */
5741   INIT_EXPANDERS;
5742 #endif
5743
5744   /* Create the unique rtx's for certain rtx codes and operand values.  */
5745
5746   /* Don't use gen_rtx_CONST_INT here since gen_rtx_CONST_INT in this case
5747      tries to use these variables.  */
5748   for (i = - MAX_SAVED_CONST_INT; i <= MAX_SAVED_CONST_INT; i++)
5749     const_int_rtx[i + MAX_SAVED_CONST_INT] =
5750       gen_rtx_raw_CONST_INT (VOIDmode, (HOST_WIDE_INT) i);
5751
5752   if (STORE_FLAG_VALUE >= - MAX_SAVED_CONST_INT
5753       && STORE_FLAG_VALUE <= MAX_SAVED_CONST_INT)
5754     const_true_rtx = const_int_rtx[STORE_FLAG_VALUE + MAX_SAVED_CONST_INT];
5755   else
5756     const_true_rtx = gen_rtx_CONST_INT (VOIDmode, STORE_FLAG_VALUE);
5757
5758   REAL_VALUE_FROM_INT (dconst0,   0,  0, double_mode);
5759   REAL_VALUE_FROM_INT (dconst1,   1,  0, double_mode);
5760   REAL_VALUE_FROM_INT (dconst2,   2,  0, double_mode);
5761
5762   dconstm1 = dconst1;
5763   dconstm1.sign = 1;
5764
5765   dconsthalf = dconst1;
5766   SET_REAL_EXP (&dconsthalf, REAL_EXP (&dconsthalf) - 1);
5767
5768   for (i = 0; i < (int) ARRAY_SIZE (const_tiny_rtx); i++)
5769     {
5770       const REAL_VALUE_TYPE *const r =
5771         (i == 0 ? &dconst0 : i == 1 ? &dconst1 : &dconst2);
5772
5773       for (mode = GET_CLASS_NARROWEST_MODE (MODE_FLOAT);
5774            mode != VOIDmode;
5775            mode = GET_MODE_WIDER_MODE (mode))
5776         const_tiny_rtx[i][(int) mode] =
5777           CONST_DOUBLE_FROM_REAL_VALUE (*r, mode);
5778
5779       for (mode = GET_CLASS_NARROWEST_MODE (MODE_DECIMAL_FLOAT);
5780            mode != VOIDmode;
5781            mode = GET_MODE_WIDER_MODE (mode))
5782         const_tiny_rtx[i][(int) mode] =
5783           CONST_DOUBLE_FROM_REAL_VALUE (*r, mode);
5784
5785       const_tiny_rtx[i][(int) VOIDmode] = GEN_INT (i);
5786
5787       for (mode = GET_CLASS_NARROWEST_MODE (MODE_INT);
5788            mode != VOIDmode;
5789            mode = GET_MODE_WIDER_MODE (mode))
5790         const_tiny_rtx[i][(int) mode] = GEN_INT (i);
5791
5792       for (mode = GET_CLASS_NARROWEST_MODE (MODE_PARTIAL_INT);
5793            mode != VOIDmode;
5794            mode = GET_MODE_WIDER_MODE (mode))
5795         const_tiny_rtx[i][(int) mode] = GEN_INT (i);
5796     }
5797
5798   for (mode = GET_CLASS_NARROWEST_MODE (MODE_COMPLEX_INT);
5799        mode != VOIDmode;
5800        mode = GET_MODE_WIDER_MODE (mode))
5801     {
5802       rtx inner = const_tiny_rtx[0][(int)GET_MODE_INNER (mode)];
5803       const_tiny_rtx[0][(int) mode] = gen_rtx_CONCAT (mode, inner, inner);
5804     }
5805
5806   for (mode = GET_CLASS_NARROWEST_MODE (MODE_COMPLEX_FLOAT);
5807        mode != VOIDmode;
5808        mode = GET_MODE_WIDER_MODE (mode))
5809     {
5810       rtx inner = const_tiny_rtx[0][(int)GET_MODE_INNER (mode)];
5811       const_tiny_rtx[0][(int) mode] = gen_rtx_CONCAT (mode, inner, inner);
5812     }
5813
5814   for (mode = GET_CLASS_NARROWEST_MODE (MODE_VECTOR_INT);
5815        mode != VOIDmode;
5816        mode = GET_MODE_WIDER_MODE (mode))
5817     {
5818       const_tiny_rtx[0][(int) mode] = gen_const_vector (mode, 0);
5819       const_tiny_rtx[1][(int) mode] = gen_const_vector (mode, 1);
5820     }
5821
5822   for (mode = GET_CLASS_NARROWEST_MODE (MODE_VECTOR_FLOAT);
5823        mode != VOIDmode;
5824        mode = GET_MODE_WIDER_MODE (mode))
5825     {
5826       const_tiny_rtx[0][(int) mode] = gen_const_vector (mode, 0);
5827       const_tiny_rtx[1][(int) mode] = gen_const_vector (mode, 1);
5828     }
5829
5830   for (mode = GET_CLASS_NARROWEST_MODE (MODE_FRACT);
5831        mode != VOIDmode;
5832        mode = GET_MODE_WIDER_MODE (mode))
5833     {
5834       FCONST0(mode).data.high = 0;
5835       FCONST0(mode).data.low = 0;
5836       FCONST0(mode).mode = mode;
5837       const_tiny_rtx[0][(int) mode] = CONST_FIXED_FROM_FIXED_VALUE (
5838                                       FCONST0 (mode), mode);
5839     }
5840
5841   for (mode = GET_CLASS_NARROWEST_MODE (MODE_UFRACT);
5842        mode != VOIDmode;
5843        mode = GET_MODE_WIDER_MODE (mode))
5844     {
5845       FCONST0(mode).data.high = 0;
5846       FCONST0(mode).data.low = 0;
5847       FCONST0(mode).mode = mode;
5848       const_tiny_rtx[0][(int) mode] = CONST_FIXED_FROM_FIXED_VALUE (
5849                                       FCONST0 (mode), mode);
5850     }
5851
5852   for (mode = GET_CLASS_NARROWEST_MODE (MODE_ACCUM);
5853        mode != VOIDmode;
5854        mode = GET_MODE_WIDER_MODE (mode))
5855     {
5856       FCONST0(mode).data.high = 0;
5857       FCONST0(mode).data.low = 0;
5858       FCONST0(mode).mode = mode;
5859       const_tiny_rtx[0][(int) mode] = CONST_FIXED_FROM_FIXED_VALUE (
5860                                       FCONST0 (mode), mode);
5861
5862       /* We store the value 1.  */
5863       FCONST1(mode).data.high = 0;
5864       FCONST1(mode).data.low = 0;
5865       FCONST1(mode).mode = mode;
5866       lshift_double (1, 0, GET_MODE_FBIT (mode),
5867                      2 * HOST_BITS_PER_WIDE_INT,
5868                      &FCONST1(mode).data.low,
5869                      &FCONST1(mode).data.high,
5870                      SIGNED_FIXED_POINT_MODE_P (mode));
5871       const_tiny_rtx[1][(int) mode] = CONST_FIXED_FROM_FIXED_VALUE (
5872                                       FCONST1 (mode), mode);
5873     }
5874
5875   for (mode = GET_CLASS_NARROWEST_MODE (MODE_UACCUM);
5876        mode != VOIDmode;
5877        mode = GET_MODE_WIDER_MODE (mode))
5878     {
5879       FCONST0(mode).data.high = 0;
5880       FCONST0(mode).data.low = 0;
5881       FCONST0(mode).mode = mode;
5882       const_tiny_rtx[0][(int) mode] = CONST_FIXED_FROM_FIXED_VALUE (
5883                                       FCONST0 (mode), mode);
5884
5885       /* We store the value 1.  */
5886       FCONST1(mode).data.high = 0;
5887       FCONST1(mode).data.low = 0;
5888       FCONST1(mode).mode = mode;
5889       lshift_double (1, 0, GET_MODE_FBIT (mode),
5890                      2 * HOST_BITS_PER_WIDE_INT,
5891                      &FCONST1(mode).data.low,
5892                      &FCONST1(mode).data.high,
5893                      SIGNED_FIXED_POINT_MODE_P (mode));
5894       const_tiny_rtx[1][(int) mode] = CONST_FIXED_FROM_FIXED_VALUE (
5895                                       FCONST1 (mode), mode);
5896     }
5897
5898   for (mode = GET_CLASS_NARROWEST_MODE (MODE_VECTOR_FRACT);
5899        mode != VOIDmode;
5900        mode = GET_MODE_WIDER_MODE (mode))
5901     {
5902       const_tiny_rtx[0][(int) mode] = gen_const_vector (mode, 0);
5903     }
5904
5905   for (mode = GET_CLASS_NARROWEST_MODE (MODE_VECTOR_UFRACT);
5906        mode != VOIDmode;
5907        mode = GET_MODE_WIDER_MODE (mode))
5908     {
5909       const_tiny_rtx[0][(int) mode] = gen_const_vector (mode, 0);
5910     }
5911
5912   for (mode = GET_CLASS_NARROWEST_MODE (MODE_VECTOR_ACCUM);
5913        mode != VOIDmode;
5914        mode = GET_MODE_WIDER_MODE (mode))
5915     {
5916       const_tiny_rtx[0][(int) mode] = gen_const_vector (mode, 0);
5917       const_tiny_rtx[1][(int) mode] = gen_const_vector (mode, 1);
5918     }
5919
5920   for (mode = GET_CLASS_NARROWEST_MODE (MODE_VECTOR_UACCUM);
5921        mode != VOIDmode;
5922        mode = GET_MODE_WIDER_MODE (mode))
5923     {
5924       const_tiny_rtx[0][(int) mode] = gen_const_vector (mode, 0);
5925       const_tiny_rtx[1][(int) mode] = gen_const_vector (mode, 1);
5926     }
5927
5928   for (i = (int) CCmode; i < (int) MAX_MACHINE_MODE; ++i)
5929     if (GET_MODE_CLASS ((enum machine_mode) i) == MODE_CC)
5930       const_tiny_rtx[0][i] = const0_rtx;
5931
5932   const_tiny_rtx[0][(int) BImode] = const0_rtx;
5933   if (STORE_FLAG_VALUE == 1)
5934     const_tiny_rtx[1][(int) BImode] = const1_rtx;
5935 }
5936 \f
5937 /* Produce exact duplicate of insn INSN after AFTER.
5938    Care updating of libcall regions if present.  */
5939
5940 rtx
5941 emit_copy_of_insn_after (rtx insn, rtx after)
5942 {
5943   rtx new_rtx, link;
5944
5945   switch (GET_CODE (insn))
5946     {
5947     case INSN:
5948       new_rtx = emit_insn_after (copy_insn (PATTERN (insn)), after);
5949       break;
5950
5951     case JUMP_INSN:
5952       new_rtx = emit_jump_insn_after (copy_insn (PATTERN (insn)), after);
5953       break;
5954
5955     case DEBUG_INSN:
5956       new_rtx = emit_debug_insn_after (copy_insn (PATTERN (insn)), after);
5957       break;
5958
5959     case CALL_INSN:
5960       new_rtx = emit_call_insn_after (copy_insn (PATTERN (insn)), after);
5961       if (CALL_INSN_FUNCTION_USAGE (insn))
5962         CALL_INSN_FUNCTION_USAGE (new_rtx)
5963           = copy_insn (CALL_INSN_FUNCTION_USAGE (insn));
5964       SIBLING_CALL_P (new_rtx) = SIBLING_CALL_P (insn);
5965       RTL_CONST_CALL_P (new_rtx) = RTL_CONST_CALL_P (insn);
5966       RTL_PURE_CALL_P (new_rtx) = RTL_PURE_CALL_P (insn);
5967       RTL_LOOPING_CONST_OR_PURE_CALL_P (new_rtx)
5968         = RTL_LOOPING_CONST_OR_PURE_CALL_P (insn);
5969       break;
5970
5971     default:
5972       gcc_unreachable ();
5973     }
5974
5975   /* Update LABEL_NUSES.  */
5976   mark_jump_label (PATTERN (new_rtx), new_rtx, 0);
5977
5978   INSN_LOCATOR (new_rtx) = INSN_LOCATOR (insn);
5979
5980   /* If the old insn is frame related, then so is the new one.  This is
5981      primarily needed for IA-64 unwind info which marks epilogue insns,
5982      which may be duplicated by the basic block reordering code.  */
5983   RTX_FRAME_RELATED_P (new_rtx) = RTX_FRAME_RELATED_P (insn);
5984
5985   /* Copy all REG_NOTES except REG_LABEL_OPERAND since mark_jump_label
5986      will make them.  REG_LABEL_TARGETs are created there too, but are
5987      supposed to be sticky, so we copy them.  */
5988   for (link = REG_NOTES (insn); link; link = XEXP (link, 1))
5989     if (REG_NOTE_KIND (link) != REG_LABEL_OPERAND)
5990       {
5991         if (GET_CODE (link) == EXPR_LIST)
5992           add_reg_note (new_rtx, REG_NOTE_KIND (link),
5993                         copy_insn_1 (XEXP (link, 0)));
5994         else
5995           add_reg_note (new_rtx, REG_NOTE_KIND (link), XEXP (link, 0));
5996       }
5997
5998   INSN_CODE (new_rtx) = INSN_CODE (insn);
5999   return new_rtx;
6000 }
6001
6002 static GTY((deletable)) rtx hard_reg_clobbers [NUM_MACHINE_MODES][FIRST_PSEUDO_REGISTER];
6003 rtx
6004 gen_hard_reg_clobber (enum machine_mode mode, unsigned int regno)
6005 {
6006   if (hard_reg_clobbers[mode][regno])
6007     return hard_reg_clobbers[mode][regno];
6008   else
6009     return (hard_reg_clobbers[mode][regno] =
6010             gen_rtx_CLOBBER (VOIDmode, gen_rtx_REG (mode, regno)));
6011 }
6012
6013 #include "gt-emit-rtl.h"