OSDN Git Service

ae3ab5f070eaa067afc8f13e8cb3717735283029
[pf3gnuchains/gcc-fork.git] / gcc / emit-rtl.c
1 /* Emit RTL for the GNU C-Compiler expander.
2    Copyright (C) 1987, 1988, 1992, 1993, 1994, 1995, 1996, 1997, 1998,
3    1999, 2000, 2001, 2002 Free Software Foundation, Inc.
4
5 This file is part of GCC.
6
7 GCC is free software; you can redistribute it and/or modify it under
8 the terms of the GNU General Public License as published by the Free
9 Software Foundation; either version 2, or (at your option) any later
10 version.
11
12 GCC is distributed in the hope that it will be useful, but WITHOUT ANY
13 WARRANTY; without even the implied warranty of MERCHANTABILITY or
14 FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License
15 for more details.
16
17 You should have received a copy of the GNU General Public License
18 along with GCC; see the file COPYING.  If not, write to the Free
19 Software Foundation, 59 Temple Place - Suite 330, Boston, MA
20 02111-1307, USA.  */
21
22
23 /* Middle-to-low level generation of rtx code and insns.
24
25    This file contains the functions `gen_rtx', `gen_reg_rtx'
26    and `gen_label_rtx' that are the usual ways of creating rtl
27    expressions for most purposes.
28
29    It also has the functions for creating insns and linking
30    them in the doubly-linked chain.
31
32    The patterns of the insns are created by machine-dependent
33    routines in insn-emit.c, which is generated automatically from
34    the machine description.  These routines use `gen_rtx' to make
35    the individual rtx's of the pattern; what is machine dependent
36    is the kind of rtx's they make and what arguments they use.  */
37
38 #include "config.h"
39 #include "system.h"
40 #include "toplev.h"
41 #include "rtl.h"
42 #include "tree.h"
43 #include "tm_p.h"
44 #include "flags.h"
45 #include "function.h"
46 #include "expr.h"
47 #include "regs.h"
48 #include "hard-reg-set.h"
49 #include "hashtab.h"
50 #include "insn-config.h"
51 #include "recog.h"
52 #include "real.h"
53 #include "obstack.h"
54 #include "bitmap.h"
55 #include "basic-block.h"
56 #include "ggc.h"
57 #include "debug.h"
58 #include "langhooks.h"
59
60 /* Commonly used modes.  */
61
62 enum machine_mode byte_mode;    /* Mode whose width is BITS_PER_UNIT.  */
63 enum machine_mode word_mode;    /* Mode whose width is BITS_PER_WORD.  */
64 enum machine_mode double_mode;  /* Mode whose width is DOUBLE_TYPE_SIZE.  */
65 enum machine_mode ptr_mode;     /* Mode whose width is POINTER_SIZE.  */
66
67
68 /* This is *not* reset after each function.  It gives each CODE_LABEL
69    in the entire compilation a unique label number.  */
70
71 static int label_num = 1;
72
73 /* Highest label number in current function.
74    Zero means use the value of label_num instead.
75    This is nonzero only when belatedly compiling an inline function.  */
76
77 static int last_label_num;
78
79 /* Value label_num had when set_new_first_and_last_label_number was called.
80    If label_num has not changed since then, last_label_num is valid.  */
81
82 static int base_label_num;
83
84 /* Nonzero means do not generate NOTEs for source line numbers.  */
85
86 static int no_line_numbers;
87
88 /* Commonly used rtx's, so that we only need space for one copy.
89    These are initialized once for the entire compilation.
90    All of these except perhaps the floating-point CONST_DOUBLEs
91    are unique; no other rtx-object will be equal to any of these.  */
92
93 rtx global_rtl[GR_MAX];
94
95 /* We record floating-point CONST_DOUBLEs in each floating-point mode for
96    the values of 0, 1, and 2.  For the integer entries and VOIDmode, we
97    record a copy of const[012]_rtx.  */
98
99 rtx const_tiny_rtx[3][(int) MAX_MACHINE_MODE];
100
101 rtx const_true_rtx;
102
103 REAL_VALUE_TYPE dconst0;
104 REAL_VALUE_TYPE dconst1;
105 REAL_VALUE_TYPE dconst2;
106 REAL_VALUE_TYPE dconstm1;
107
108 /* All references to the following fixed hard registers go through
109    these unique rtl objects.  On machines where the frame-pointer and
110    arg-pointer are the same register, they use the same unique object.
111
112    After register allocation, other rtl objects which used to be pseudo-regs
113    may be clobbered to refer to the frame-pointer register.
114    But references that were originally to the frame-pointer can be
115    distinguished from the others because they contain frame_pointer_rtx.
116
117    When to use frame_pointer_rtx and hard_frame_pointer_rtx is a little
118    tricky: until register elimination has taken place hard_frame_pointer_rtx
119    should be used if it is being set, and frame_pointer_rtx otherwise.  After
120    register elimination hard_frame_pointer_rtx should always be used.
121    On machines where the two registers are same (most) then these are the
122    same.
123
124    In an inline procedure, the stack and frame pointer rtxs may not be
125    used for anything else.  */
126 rtx struct_value_rtx;           /* (REG:Pmode STRUCT_VALUE_REGNUM) */
127 rtx struct_value_incoming_rtx;  /* (REG:Pmode STRUCT_VALUE_INCOMING_REGNUM) */
128 rtx static_chain_rtx;           /* (REG:Pmode STATIC_CHAIN_REGNUM) */
129 rtx static_chain_incoming_rtx;  /* (REG:Pmode STATIC_CHAIN_INCOMING_REGNUM) */
130 rtx pic_offset_table_rtx;       /* (REG:Pmode PIC_OFFSET_TABLE_REGNUM) */
131
132 /* This is used to implement __builtin_return_address for some machines.
133    See for instance the MIPS port.  */
134 rtx return_address_pointer_rtx; /* (REG:Pmode RETURN_ADDRESS_POINTER_REGNUM) */
135
136 /* We make one copy of (const_int C) where C is in
137    [- MAX_SAVED_CONST_INT, MAX_SAVED_CONST_INT]
138    to save space during the compilation and simplify comparisons of
139    integers.  */
140
141 rtx const_int_rtx[MAX_SAVED_CONST_INT * 2 + 1];
142
143 /* A hash table storing CONST_INTs whose absolute value is greater
144    than MAX_SAVED_CONST_INT.  */
145
146 static htab_t const_int_htab;
147
148 /* A hash table storing memory attribute structures.  */
149 static htab_t mem_attrs_htab;
150
151 /* start_sequence and gen_sequence can make a lot of rtx expressions which are
152    shortly thrown away.  We use two mechanisms to prevent this waste:
153
154    For sizes up to 5 elements, we keep a SEQUENCE and its associated
155    rtvec for use by gen_sequence.  One entry for each size is
156    sufficient because most cases are calls to gen_sequence followed by
157    immediately emitting the SEQUENCE.  Reuse is safe since emitting a
158    sequence is destructive on the insn in it anyway and hence can't be
159    redone.
160
161    We do not bother to save this cached data over nested function calls.
162    Instead, we just reinitialize them.  */
163
164 #define SEQUENCE_RESULT_SIZE 5
165
166 static rtx sequence_result[SEQUENCE_RESULT_SIZE];
167
168 /* During RTL generation, we also keep a list of free INSN rtl codes.  */
169 static rtx free_insn;
170
171 #define first_insn (cfun->emit->x_first_insn)
172 #define last_insn (cfun->emit->x_last_insn)
173 #define cur_insn_uid (cfun->emit->x_cur_insn_uid)
174 #define last_linenum (cfun->emit->x_last_linenum)
175 #define last_filename (cfun->emit->x_last_filename)
176 #define first_label_num (cfun->emit->x_first_label_num)
177
178 static rtx make_jump_insn_raw           PARAMS ((rtx));
179 static rtx make_call_insn_raw           PARAMS ((rtx));
180 static rtx find_line_note               PARAMS ((rtx));
181 static void mark_sequence_stack         PARAMS ((struct sequence_stack *));
182 static rtx change_address_1             PARAMS ((rtx, enum machine_mode, rtx,
183                                                  int));
184 static void unshare_all_rtl_1           PARAMS ((rtx));
185 static void unshare_all_decls           PARAMS ((tree));
186 static void reset_used_decls            PARAMS ((tree));
187 static void mark_label_nuses            PARAMS ((rtx));
188 static hashval_t const_int_htab_hash    PARAMS ((const void *));
189 static int const_int_htab_eq            PARAMS ((const void *,
190                                                  const void *));
191 static hashval_t mem_attrs_htab_hash    PARAMS ((const void *));
192 static int mem_attrs_htab_eq            PARAMS ((const void *,
193                                                  const void *));
194 static void mem_attrs_mark              PARAMS ((const void *));
195 static mem_attrs *get_mem_attrs         PARAMS ((HOST_WIDE_INT, tree, rtx,
196                                                  rtx, unsigned int,
197                                                  enum machine_mode));
198 static tree component_ref_for_mem_expr  PARAMS ((tree));
199 static rtx gen_const_vector_0           PARAMS ((enum machine_mode));
200
201 /* Probability of the conditional branch currently proceeded by try_split.
202    Set to -1 otherwise.  */
203 int split_branch_probability = -1;
204 \f
205 /* Returns a hash code for X (which is a really a CONST_INT).  */
206
207 static hashval_t
208 const_int_htab_hash (x)
209      const void *x;
210 {
211   return (hashval_t) INTVAL ((const struct rtx_def *) x);
212 }
213
214 /* Returns non-zero if the value represented by X (which is really a
215    CONST_INT) is the same as that given by Y (which is really a
216    HOST_WIDE_INT *).  */
217
218 static int
219 const_int_htab_eq (x, y)
220      const void *x;
221      const void *y;
222 {
223   return (INTVAL ((const struct rtx_def *) x) == *((const HOST_WIDE_INT *) y));
224 }
225
226 /* Returns a hash code for X (which is a really a mem_attrs *).  */
227
228 static hashval_t
229 mem_attrs_htab_hash (x)
230      const void *x;
231 {
232   mem_attrs *p = (mem_attrs *) x;
233
234   return (p->alias ^ (p->align * 1000)
235           ^ ((p->offset ? INTVAL (p->offset) : 0) * 50000)
236           ^ ((p->size ? INTVAL (p->size) : 0) * 2500000)
237           ^ (size_t) p->expr);
238 }
239
240 /* Returns non-zero if the value represented by X (which is really a
241    mem_attrs *) is the same as that given by Y (which is also really a
242    mem_attrs *).  */
243
244 static int
245 mem_attrs_htab_eq (x, y)
246      const void *x;
247      const void *y;
248 {
249   mem_attrs *p = (mem_attrs *) x;
250   mem_attrs *q = (mem_attrs *) y;
251
252   return (p->alias == q->alias && p->expr == q->expr && p->offset == q->offset
253           && p->size == q->size && p->align == q->align);
254 }
255
256 /* This routine is called when we determine that we need a mem_attrs entry.
257    It marks the associated decl and RTL as being used, if present.  */
258
259 static void
260 mem_attrs_mark (x)
261      const void *x;
262 {
263   mem_attrs *p = (mem_attrs *) x;
264
265   if (p->expr)
266     ggc_mark_tree (p->expr);
267
268   if (p->offset)
269     ggc_mark_rtx (p->offset);
270
271   if (p->size)
272     ggc_mark_rtx (p->size);
273 }
274
275 /* Allocate a new mem_attrs structure and insert it into the hash table if
276    one identical to it is not already in the table.  We are doing this for
277    MEM of mode MODE.  */
278
279 static mem_attrs *
280 get_mem_attrs (alias, expr, offset, size, align, mode)
281      HOST_WIDE_INT alias;
282      tree expr;
283      rtx offset;
284      rtx size;
285      unsigned int align;
286      enum machine_mode mode;
287 {
288   mem_attrs attrs;
289   void **slot;
290
291   /* If everything is the default, we can just return zero.  */
292   if (alias == 0 && expr == 0 && offset == 0
293       && (size == 0
294           || (mode != BLKmode && GET_MODE_SIZE (mode) == INTVAL (size)))
295       && (align == BITS_PER_UNIT
296           || (STRICT_ALIGNMENT
297               && mode != BLKmode && align == GET_MODE_ALIGNMENT (mode))))
298     return 0;
299
300   attrs.alias = alias;
301   attrs.expr = expr;
302   attrs.offset = offset;
303   attrs.size = size;
304   attrs.align = align;
305
306   slot = htab_find_slot (mem_attrs_htab, &attrs, INSERT);
307   if (*slot == 0)
308     {
309       *slot = ggc_alloc (sizeof (mem_attrs));
310       memcpy (*slot, &attrs, sizeof (mem_attrs));
311     }
312
313   return *slot;
314 }
315
316 /* Generate a new REG rtx.  Make sure ORIGINAL_REGNO is set properly, and
317    don't attempt to share with the various global pieces of rtl (such as
318    frame_pointer_rtx).  */
319
320 rtx
321 gen_raw_REG (mode, regno)
322      enum machine_mode mode;
323      int regno;
324 {
325   rtx x = gen_rtx_raw_REG (mode, regno);
326   ORIGINAL_REGNO (x) = regno;
327   return x;
328 }
329
330 /* There are some RTL codes that require special attention; the generation
331    functions do the raw handling.  If you add to this list, modify
332    special_rtx in gengenrtl.c as well.  */
333
334 rtx
335 gen_rtx_CONST_INT (mode, arg)
336      enum machine_mode mode ATTRIBUTE_UNUSED;
337      HOST_WIDE_INT arg;
338 {
339   void **slot;
340
341   if (arg >= - MAX_SAVED_CONST_INT && arg <= MAX_SAVED_CONST_INT)
342     return const_int_rtx[arg + MAX_SAVED_CONST_INT];
343
344 #if STORE_FLAG_VALUE != 1 && STORE_FLAG_VALUE != -1
345   if (const_true_rtx && arg == STORE_FLAG_VALUE)
346     return const_true_rtx;
347 #endif
348
349   /* Look up the CONST_INT in the hash table.  */
350   slot = htab_find_slot_with_hash (const_int_htab, &arg,
351                                    (hashval_t) arg, INSERT);
352   if (*slot == 0)
353     *slot = gen_rtx_raw_CONST_INT (VOIDmode, arg);
354
355   return (rtx) *slot;
356 }
357
358 /* CONST_DOUBLEs needs special handling because their length is known
359    only at run-time.  */
360
361 rtx
362 gen_rtx_CONST_DOUBLE (mode, arg0, arg1)
363      enum machine_mode mode;
364      HOST_WIDE_INT arg0, arg1;
365 {
366   rtx r = rtx_alloc (CONST_DOUBLE);
367   int i;
368
369   PUT_MODE (r, mode);
370   X0EXP (r, 0) = NULL_RTX;
371   XWINT (r, 1) = arg0;
372   XWINT (r, 2) = arg1;
373
374   for (i = GET_RTX_LENGTH (CONST_DOUBLE) - 1; i > 2; --i)
375     XWINT (r, i) = 0;
376
377   return r;
378 }
379
380 rtx
381 gen_rtx_REG (mode, regno)
382      enum machine_mode mode;
383      int regno;
384 {
385   /* In case the MD file explicitly references the frame pointer, have
386      all such references point to the same frame pointer.  This is
387      used during frame pointer elimination to distinguish the explicit
388      references to these registers from pseudos that happened to be
389      assigned to them.
390
391      If we have eliminated the frame pointer or arg pointer, we will
392      be using it as a normal register, for example as a spill
393      register.  In such cases, we might be accessing it in a mode that
394      is not Pmode and therefore cannot use the pre-allocated rtx.
395
396      Also don't do this when we are making new REGs in reload, since
397      we don't want to get confused with the real pointers.  */
398
399   if (mode == Pmode && !reload_in_progress)
400     {
401       if (regno == FRAME_POINTER_REGNUM)
402         return frame_pointer_rtx;
403 #if FRAME_POINTER_REGNUM != HARD_FRAME_POINTER_REGNUM
404       if (regno == HARD_FRAME_POINTER_REGNUM)
405         return hard_frame_pointer_rtx;
406 #endif
407 #if FRAME_POINTER_REGNUM != ARG_POINTER_REGNUM && HARD_FRAME_POINTER_REGNUM != ARG_POINTER_REGNUM
408       if (regno == ARG_POINTER_REGNUM)
409         return arg_pointer_rtx;
410 #endif
411 #ifdef RETURN_ADDRESS_POINTER_REGNUM
412       if (regno == RETURN_ADDRESS_POINTER_REGNUM)
413         return return_address_pointer_rtx;
414 #endif
415       if (regno == PIC_OFFSET_TABLE_REGNUM
416           && fixed_regs[PIC_OFFSET_TABLE_REGNUM])
417         return pic_offset_table_rtx;
418       if (regno == STACK_POINTER_REGNUM)
419         return stack_pointer_rtx;
420     }
421
422   return gen_raw_REG (mode, regno);
423 }
424
425 rtx
426 gen_rtx_MEM (mode, addr)
427      enum machine_mode mode;
428      rtx addr;
429 {
430   rtx rt = gen_rtx_raw_MEM (mode, addr);
431
432   /* This field is not cleared by the mere allocation of the rtx, so
433      we clear it here.  */
434   MEM_ATTRS (rt) = 0;
435
436   return rt;
437 }
438
439 rtx
440 gen_rtx_SUBREG (mode, reg, offset)
441      enum machine_mode mode;
442      rtx reg;
443      int offset;
444 {
445   /* This is the most common failure type.
446      Catch it early so we can see who does it.  */
447   if ((offset % GET_MODE_SIZE (mode)) != 0)
448     abort ();
449
450   /* This check isn't usable right now because combine will
451      throw arbitrary crap like a CALL into a SUBREG in
452      gen_lowpart_for_combine so we must just eat it.  */
453 #if 0
454   /* Check for this too.  */
455   if (offset >= GET_MODE_SIZE (GET_MODE (reg)))
456     abort ();
457 #endif
458   return gen_rtx_fmt_ei (SUBREG, mode, reg, offset);
459 }
460
461 /* Generate a SUBREG representing the least-significant part of REG if MODE
462    is smaller than mode of REG, otherwise paradoxical SUBREG.  */
463
464 rtx
465 gen_lowpart_SUBREG (mode, reg)
466      enum machine_mode mode;
467      rtx reg;
468 {
469   enum machine_mode inmode;
470
471   inmode = GET_MODE (reg);
472   if (inmode == VOIDmode)
473     inmode = mode;
474   return gen_rtx_SUBREG (mode, reg,
475                          subreg_lowpart_offset (mode, inmode));
476 }
477 \f
478 /* rtx gen_rtx (code, mode, [element1, ..., elementn])
479 **
480 **          This routine generates an RTX of the size specified by
481 **      <code>, which is an RTX code.   The RTX structure is initialized
482 **      from the arguments <element1> through <elementn>, which are
483 **      interpreted according to the specific RTX type's format.   The
484 **      special machine mode associated with the rtx (if any) is specified
485 **      in <mode>.
486 **
487 **          gen_rtx can be invoked in a way which resembles the lisp-like
488 **      rtx it will generate.   For example, the following rtx structure:
489 **
490 **            (plus:QI (mem:QI (reg:SI 1))
491 **                     (mem:QI (plusw:SI (reg:SI 2) (reg:SI 3))))
492 **
493 **              ...would be generated by the following C code:
494 **
495 **              gen_rtx (PLUS, QImode,
496 **                  gen_rtx (MEM, QImode,
497 **                      gen_rtx (REG, SImode, 1)),
498 **                  gen_rtx (MEM, QImode,
499 **                      gen_rtx (PLUS, SImode,
500 **                          gen_rtx (REG, SImode, 2),
501 **                          gen_rtx (REG, SImode, 3)))),
502 */
503
504 /*VARARGS2*/
505 rtx
506 gen_rtx VPARAMS ((enum rtx_code code, enum machine_mode mode, ...))
507 {
508   int i;                /* Array indices...                     */
509   const char *fmt;      /* Current rtx's format...              */
510   rtx rt_val;           /* RTX to return to caller...           */
511
512   VA_OPEN (p, mode);
513   VA_FIXEDARG (p, enum rtx_code, code);
514   VA_FIXEDARG (p, enum machine_mode, mode);
515
516   switch (code)
517     {
518     case CONST_INT:
519       rt_val = gen_rtx_CONST_INT (mode, va_arg (p, HOST_WIDE_INT));
520       break;
521
522     case CONST_DOUBLE:
523       {
524         HOST_WIDE_INT arg0 = va_arg (p, HOST_WIDE_INT);
525         HOST_WIDE_INT arg1 = va_arg (p, HOST_WIDE_INT);
526
527         rt_val = gen_rtx_CONST_DOUBLE (mode, arg0, arg1);
528       }
529       break;
530
531     case REG:
532       rt_val = gen_rtx_REG (mode, va_arg (p, int));
533       break;
534
535     case MEM:
536       rt_val = gen_rtx_MEM (mode, va_arg (p, rtx));
537       break;
538
539     default:
540       rt_val = rtx_alloc (code);        /* Allocate the storage space.  */
541       rt_val->mode = mode;              /* Store the machine mode...  */
542
543       fmt = GET_RTX_FORMAT (code);      /* Find the right format...  */
544       for (i = 0; i < GET_RTX_LENGTH (code); i++)
545         {
546           switch (*fmt++)
547             {
548             case '0':           /* Unused field.  */
549               break;
550
551             case 'i':           /* An integer?  */
552               XINT (rt_val, i) = va_arg (p, int);
553               break;
554
555             case 'w':           /* A wide integer? */
556               XWINT (rt_val, i) = va_arg (p, HOST_WIDE_INT);
557               break;
558
559             case 's':           /* A string?  */
560               XSTR (rt_val, i) = va_arg (p, char *);
561               break;
562
563             case 'e':           /* An expression?  */
564             case 'u':           /* An insn?  Same except when printing.  */
565               XEXP (rt_val, i) = va_arg (p, rtx);
566               break;
567
568             case 'E':           /* An RTX vector?  */
569               XVEC (rt_val, i) = va_arg (p, rtvec);
570               break;
571
572             case 'b':           /* A bitmap? */
573               XBITMAP (rt_val, i) = va_arg (p, bitmap);
574               break;
575
576             case 't':           /* A tree? */
577               XTREE (rt_val, i) = va_arg (p, tree);
578               break;
579
580             default:
581               abort ();
582             }
583         }
584       break;
585     }
586
587   VA_CLOSE (p);
588   return rt_val;
589 }
590
591 /* gen_rtvec (n, [rt1, ..., rtn])
592 **
593 **          This routine creates an rtvec and stores within it the
594 **      pointers to rtx's which are its arguments.
595 */
596
597 /*VARARGS1*/
598 rtvec
599 gen_rtvec VPARAMS ((int n, ...))
600 {
601   int i, save_n;
602   rtx *vector;
603
604   VA_OPEN (p, n);
605   VA_FIXEDARG (p, int, n);
606
607   if (n == 0)
608     return NULL_RTVEC;          /* Don't allocate an empty rtvec...     */
609
610   vector = (rtx *) alloca (n * sizeof (rtx));
611
612   for (i = 0; i < n; i++)
613     vector[i] = va_arg (p, rtx);
614
615   /* The definition of VA_* in K&R C causes `n' to go out of scope.  */
616   save_n = n;
617   VA_CLOSE (p);
618
619   return gen_rtvec_v (save_n, vector);
620 }
621
622 rtvec
623 gen_rtvec_v (n, argp)
624      int n;
625      rtx *argp;
626 {
627   int i;
628   rtvec rt_val;
629
630   if (n == 0)
631     return NULL_RTVEC;          /* Don't allocate an empty rtvec...     */
632
633   rt_val = rtvec_alloc (n);     /* Allocate an rtvec...                 */
634
635   for (i = 0; i < n; i++)
636     rt_val->elem[i] = *argp++;
637
638   return rt_val;
639 }
640 \f
641 /* Generate a REG rtx for a new pseudo register of mode MODE.
642    This pseudo is assigned the next sequential register number.  */
643
644 rtx
645 gen_reg_rtx (mode)
646      enum machine_mode mode;
647 {
648   struct function *f = cfun;
649   rtx val;
650
651   /* Don't let anything called after initial flow analysis create new
652      registers.  */
653   if (no_new_pseudos)
654     abort ();
655
656   if (generating_concat_p
657       && (GET_MODE_CLASS (mode) == MODE_COMPLEX_FLOAT
658           || GET_MODE_CLASS (mode) == MODE_COMPLEX_INT))
659     {
660       /* For complex modes, don't make a single pseudo.
661          Instead, make a CONCAT of two pseudos.
662          This allows noncontiguous allocation of the real and imaginary parts,
663          which makes much better code.  Besides, allocating DCmode
664          pseudos overstrains reload on some machines like the 386.  */
665       rtx realpart, imagpart;
666       int size = GET_MODE_UNIT_SIZE (mode);
667       enum machine_mode partmode
668         = mode_for_size (size * BITS_PER_UNIT,
669                          (GET_MODE_CLASS (mode) == MODE_COMPLEX_FLOAT
670                           ? MODE_FLOAT : MODE_INT),
671                          0);
672
673       realpart = gen_reg_rtx (partmode);
674       imagpart = gen_reg_rtx (partmode);
675       return gen_rtx_CONCAT (mode, realpart, imagpart);
676     }
677
678   /* Make sure regno_pointer_align, regno_decl, and regno_reg_rtx are large
679      enough to have an element for this pseudo reg number.  */
680
681   if (reg_rtx_no == f->emit->regno_pointer_align_length)
682     {
683       int old_size = f->emit->regno_pointer_align_length;
684       char *new;
685       rtx *new1;
686       tree *new2;
687
688       new = xrealloc (f->emit->regno_pointer_align, old_size * 2);
689       memset (new + old_size, 0, old_size);
690       f->emit->regno_pointer_align = (unsigned char *) new;
691
692       new1 = (rtx *) xrealloc (f->emit->x_regno_reg_rtx,
693                                old_size * 2 * sizeof (rtx));
694       memset (new1 + old_size, 0, old_size * sizeof (rtx));
695       regno_reg_rtx = new1;
696
697       new2 = (tree *) xrealloc (f->emit->regno_decl,
698                                 old_size * 2 * sizeof (tree));
699       memset (new2 + old_size, 0, old_size * sizeof (tree));
700       f->emit->regno_decl = new2;
701
702       f->emit->regno_pointer_align_length = old_size * 2;
703     }
704
705   val = gen_raw_REG (mode, reg_rtx_no);
706   regno_reg_rtx[reg_rtx_no++] = val;
707   return val;
708 }
709
710 /* Identify REG (which may be a CONCAT) as a user register.  */
711
712 void
713 mark_user_reg (reg)
714      rtx reg;
715 {
716   if (GET_CODE (reg) == CONCAT)
717     {
718       REG_USERVAR_P (XEXP (reg, 0)) = 1;
719       REG_USERVAR_P (XEXP (reg, 1)) = 1;
720     }
721   else if (GET_CODE (reg) == REG)
722     REG_USERVAR_P (reg) = 1;
723   else
724     abort ();
725 }
726
727 /* Identify REG as a probable pointer register and show its alignment
728    as ALIGN, if nonzero.  */
729
730 void
731 mark_reg_pointer (reg, align)
732      rtx reg;
733      int align;
734 {
735   if (! REG_POINTER (reg))
736     {
737       REG_POINTER (reg) = 1;
738
739       if (align)
740         REGNO_POINTER_ALIGN (REGNO (reg)) = align;
741     }
742   else if (align && align < REGNO_POINTER_ALIGN (REGNO (reg)))
743     /* We can no-longer be sure just how aligned this pointer is */
744     REGNO_POINTER_ALIGN (REGNO (reg)) = align;
745 }
746
747 /* Return 1 plus largest pseudo reg number used in the current function.  */
748
749 int
750 max_reg_num ()
751 {
752   return reg_rtx_no;
753 }
754
755 /* Return 1 + the largest label number used so far in the current function.  */
756
757 int
758 max_label_num ()
759 {
760   if (last_label_num && label_num == base_label_num)
761     return last_label_num;
762   return label_num;
763 }
764
765 /* Return first label number used in this function (if any were used).  */
766
767 int
768 get_first_label_num ()
769 {
770   return first_label_num;
771 }
772 \f
773 /* Return the final regno of X, which is a SUBREG of a hard
774    register.  */
775 int
776 subreg_hard_regno (x, check_mode)
777      rtx x;
778      int check_mode;
779 {
780   enum machine_mode mode = GET_MODE (x);
781   unsigned int byte_offset, base_regno, final_regno;
782   rtx reg = SUBREG_REG (x);
783
784   /* This is where we attempt to catch illegal subregs
785      created by the compiler.  */
786   if (GET_CODE (x) != SUBREG
787       || GET_CODE (reg) != REG)
788     abort ();
789   base_regno = REGNO (reg);
790   if (base_regno >= FIRST_PSEUDO_REGISTER)
791     abort ();
792   if (check_mode && ! HARD_REGNO_MODE_OK (base_regno, GET_MODE (reg)))
793     abort ();
794
795   /* Catch non-congruent offsets too.  */
796   byte_offset = SUBREG_BYTE (x);
797   if ((byte_offset % GET_MODE_SIZE (mode)) != 0)
798     abort ();
799
800   final_regno = subreg_regno (x);
801
802   return final_regno;
803 }
804
805 /* Return a value representing some low-order bits of X, where the number
806    of low-order bits is given by MODE.  Note that no conversion is done
807    between floating-point and fixed-point values, rather, the bit
808    representation is returned.
809
810    This function handles the cases in common between gen_lowpart, below,
811    and two variants in cse.c and combine.c.  These are the cases that can
812    be safely handled at all points in the compilation.
813
814    If this is not a case we can handle, return 0.  */
815
816 rtx
817 gen_lowpart_common (mode, x)
818      enum machine_mode mode;
819      rtx x;
820 {
821   int msize = GET_MODE_SIZE (mode);
822   int xsize = GET_MODE_SIZE (GET_MODE (x));
823   int offset = 0;
824
825   if (GET_MODE (x) == mode)
826     return x;
827
828   /* MODE must occupy no more words than the mode of X.  */
829   if (GET_MODE (x) != VOIDmode
830       && ((msize + (UNITS_PER_WORD - 1)) / UNITS_PER_WORD
831           > ((xsize + (UNITS_PER_WORD - 1)) / UNITS_PER_WORD)))
832     return 0;
833
834   offset = subreg_lowpart_offset (mode, GET_MODE (x));
835
836   if ((GET_CODE (x) == ZERO_EXTEND || GET_CODE (x) == SIGN_EXTEND)
837       && (GET_MODE_CLASS (mode) == MODE_INT
838           || GET_MODE_CLASS (mode) == MODE_PARTIAL_INT))
839     {
840       /* If we are getting the low-order part of something that has been
841          sign- or zero-extended, we can either just use the object being
842          extended or make a narrower extension.  If we want an even smaller
843          piece than the size of the object being extended, call ourselves
844          recursively.
845
846          This case is used mostly by combine and cse.  */
847
848       if (GET_MODE (XEXP (x, 0)) == mode)
849         return XEXP (x, 0);
850       else if (GET_MODE_SIZE (mode) < GET_MODE_SIZE (GET_MODE (XEXP (x, 0))))
851         return gen_lowpart_common (mode, XEXP (x, 0));
852       else if (GET_MODE_SIZE (mode) < GET_MODE_SIZE (GET_MODE (x)))
853         return gen_rtx_fmt_e (GET_CODE (x), mode, XEXP (x, 0));
854     }
855   else if (GET_CODE (x) == SUBREG || GET_CODE (x) == REG
856            || GET_CODE (x) == CONCAT)
857     return simplify_gen_subreg (mode, x, GET_MODE (x), offset);
858   /* If X is a CONST_INT or a CONST_DOUBLE, extract the appropriate bits
859      from the low-order part of the constant.  */
860   else if ((GET_MODE_CLASS (mode) == MODE_INT
861             || GET_MODE_CLASS (mode) == MODE_PARTIAL_INT)
862            && GET_MODE (x) == VOIDmode
863            && (GET_CODE (x) == CONST_INT || GET_CODE (x) == CONST_DOUBLE))
864     {
865       /* If MODE is twice the host word size, X is already the desired
866          representation.  Otherwise, if MODE is wider than a word, we can't
867          do this.  If MODE is exactly a word, return just one CONST_INT.  */
868
869       if (GET_MODE_BITSIZE (mode) >= 2 * HOST_BITS_PER_WIDE_INT)
870         return x;
871       else if (GET_MODE_BITSIZE (mode) > HOST_BITS_PER_WIDE_INT)
872         return 0;
873       else if (GET_MODE_BITSIZE (mode) == HOST_BITS_PER_WIDE_INT)
874         return (GET_CODE (x) == CONST_INT ? x
875                 : GEN_INT (CONST_DOUBLE_LOW (x)));
876       else
877         {
878           /* MODE must be narrower than HOST_BITS_PER_WIDE_INT.  */
879           HOST_WIDE_INT val = (GET_CODE (x) == CONST_INT ? INTVAL (x)
880                                : CONST_DOUBLE_LOW (x));
881
882           /* Sign extend to HOST_WIDE_INT.  */
883           val = trunc_int_for_mode (val, mode);
884
885           return (GET_CODE (x) == CONST_INT && INTVAL (x) == val ? x
886                   : GEN_INT (val));
887         }
888     }
889
890   /* The floating-point emulator can handle all conversions between
891      FP and integer operands.  This simplifies reload because it
892      doesn't have to deal with constructs like (subreg:DI
893      (const_double:SF ...)) or (subreg:DF (const_int ...)).  */
894   /* Single-precision floats are always 32-bits and double-precision
895      floats are always 64-bits.  */
896
897   else if (GET_MODE_CLASS (mode) == MODE_FLOAT
898            && GET_MODE_BITSIZE (mode) == 32
899            && GET_CODE (x) == CONST_INT)
900   {
901       REAL_VALUE_TYPE r;
902       HOST_WIDE_INT i;
903
904       i = INTVAL (x);
905       r = REAL_VALUE_FROM_TARGET_SINGLE (i);
906       return CONST_DOUBLE_FROM_REAL_VALUE (r, mode);
907   }
908   else if (GET_MODE_CLASS (mode) == MODE_FLOAT
909            && GET_MODE_BITSIZE (mode) == 64
910            && (GET_CODE (x) == CONST_INT || GET_CODE (x) == CONST_DOUBLE)
911            && GET_MODE (x) == VOIDmode)
912     {
913       REAL_VALUE_TYPE r;
914       HOST_WIDE_INT i[2];
915       HOST_WIDE_INT low, high;
916
917       if (GET_CODE (x) == CONST_INT)
918         {
919           low = INTVAL (x);
920           high = low >> (HOST_BITS_PER_WIDE_INT - 1);
921         }
922       else
923         {
924           low = CONST_DOUBLE_LOW (x);
925           high = CONST_DOUBLE_HIGH (x);
926         }
927
928 #if HOST_BITS_PER_WIDE_INT == 32
929       /* REAL_VALUE_TARGET_DOUBLE takes the addressing order of the
930          target machine.  */
931       if (WORDS_BIG_ENDIAN)
932         i[0] = high, i[1] = low;
933       else
934         i[0] = low, i[1] = high;
935 #else
936       i[0] = low;
937 #endif
938
939       r = REAL_VALUE_FROM_TARGET_DOUBLE (i);
940       return CONST_DOUBLE_FROM_REAL_VALUE (r, mode);
941     }
942   else if ((GET_MODE_CLASS (mode) == MODE_INT
943             || GET_MODE_CLASS (mode) == MODE_PARTIAL_INT)
944            && GET_CODE (x) == CONST_DOUBLE
945            && GET_MODE_CLASS (GET_MODE (x)) == MODE_FLOAT)
946     {
947       REAL_VALUE_TYPE r;
948       long i[4];  /* Only the low 32 bits of each 'long' are used.  */
949       int endian = WORDS_BIG_ENDIAN ? 1 : 0;
950
951       /* Convert 'r' into an array of four 32-bit words in target word
952          order.  */
953       REAL_VALUE_FROM_CONST_DOUBLE (r, x);
954       switch (GET_MODE_BITSIZE (GET_MODE (x)))
955         {
956         case 32:
957           REAL_VALUE_TO_TARGET_SINGLE (r, i[3 * endian]);
958           i[1] = 0;
959           i[2] = 0;
960           i[3 - 3 * endian] = 0;
961           break;
962         case 64:
963           REAL_VALUE_TO_TARGET_DOUBLE (r, i + 2 * endian);
964           i[2 - 2 * endian] = 0;
965           i[3 - 2 * endian] = 0;
966           break;
967         case 96:
968           REAL_VALUE_TO_TARGET_LONG_DOUBLE (r, i + endian);
969           i[3 - 3 * endian] = 0;
970           break;
971         case 128:
972           REAL_VALUE_TO_TARGET_LONG_DOUBLE (r, i);
973           break;
974         default:
975           abort ();
976         }
977       /* Now, pack the 32-bit elements of the array into a CONST_DOUBLE
978          and return it.  */
979 #if HOST_BITS_PER_WIDE_INT == 32
980       return immed_double_const (i[3 * endian], i[1 + endian], mode);
981 #else
982       if (HOST_BITS_PER_WIDE_INT != 64)
983         abort ();
984
985       return immed_double_const ((((unsigned long) i[3 * endian])
986                                   | ((HOST_WIDE_INT) i[1 + endian] << 32)),
987                                  (((unsigned long) i[2 - endian])
988                                   | ((HOST_WIDE_INT) i[3 - 3 * endian] << 32)),
989                                  mode);
990 #endif
991     }
992
993   /* Otherwise, we can't do this.  */
994   return 0;
995 }
996 \f
997 /* Return the real part (which has mode MODE) of a complex value X.
998    This always comes at the low address in memory.  */
999
1000 rtx
1001 gen_realpart (mode, x)
1002      enum machine_mode mode;
1003      rtx x;
1004 {
1005   if (WORDS_BIG_ENDIAN
1006       && GET_MODE_BITSIZE (mode) < BITS_PER_WORD
1007       && REG_P (x)
1008       && REGNO (x) < FIRST_PSEUDO_REGISTER)
1009     internal_error
1010       ("can't access real part of complex value in hard register");
1011   else if (WORDS_BIG_ENDIAN)
1012     return gen_highpart (mode, x);
1013   else
1014     return gen_lowpart (mode, x);
1015 }
1016
1017 /* Return the imaginary part (which has mode MODE) of a complex value X.
1018    This always comes at the high address in memory.  */
1019
1020 rtx
1021 gen_imagpart (mode, x)
1022      enum machine_mode mode;
1023      rtx x;
1024 {
1025   if (WORDS_BIG_ENDIAN)
1026     return gen_lowpart (mode, x);
1027   else if (! WORDS_BIG_ENDIAN
1028            && GET_MODE_BITSIZE (mode) < BITS_PER_WORD
1029            && REG_P (x)
1030            && REGNO (x) < FIRST_PSEUDO_REGISTER)
1031     internal_error
1032       ("can't access imaginary part of complex value in hard register");
1033   else
1034     return gen_highpart (mode, x);
1035 }
1036
1037 /* Return 1 iff X, assumed to be a SUBREG,
1038    refers to the real part of the complex value in its containing reg.
1039    Complex values are always stored with the real part in the first word,
1040    regardless of WORDS_BIG_ENDIAN.  */
1041
1042 int
1043 subreg_realpart_p (x)
1044      rtx x;
1045 {
1046   if (GET_CODE (x) != SUBREG)
1047     abort ();
1048
1049   return ((unsigned int) SUBREG_BYTE (x)
1050           < GET_MODE_UNIT_SIZE (GET_MODE (SUBREG_REG (x))));
1051 }
1052 \f
1053 /* Assuming that X is an rtx (e.g., MEM, REG or SUBREG) for a value,
1054    return an rtx (MEM, SUBREG, or CONST_INT) that refers to the
1055    least-significant part of X.
1056    MODE specifies how big a part of X to return;
1057    it usually should not be larger than a word.
1058    If X is a MEM whose address is a QUEUED, the value may be so also.  */
1059
1060 rtx
1061 gen_lowpart (mode, x)
1062      enum machine_mode mode;
1063      rtx x;
1064 {
1065   rtx result = gen_lowpart_common (mode, x);
1066
1067   if (result)
1068     return result;
1069   else if (GET_CODE (x) == REG)
1070     {
1071       /* Must be a hard reg that's not valid in MODE.  */
1072       result = gen_lowpart_common (mode, copy_to_reg (x));
1073       if (result == 0)
1074         abort ();
1075       return result;
1076     }
1077   else if (GET_CODE (x) == MEM)
1078     {
1079       /* The only additional case we can do is MEM.  */
1080       int offset = 0;
1081       if (WORDS_BIG_ENDIAN)
1082         offset = (MAX (GET_MODE_SIZE (GET_MODE (x)), UNITS_PER_WORD)
1083                   - MAX (GET_MODE_SIZE (mode), UNITS_PER_WORD));
1084
1085       if (BYTES_BIG_ENDIAN)
1086         /* Adjust the address so that the address-after-the-data
1087            is unchanged.  */
1088         offset -= (MIN (UNITS_PER_WORD, GET_MODE_SIZE (mode))
1089                    - MIN (UNITS_PER_WORD, GET_MODE_SIZE (GET_MODE (x))));
1090
1091       return adjust_address (x, mode, offset);
1092     }
1093   else if (GET_CODE (x) == ADDRESSOF)
1094     return gen_lowpart (mode, force_reg (GET_MODE (x), x));
1095   else
1096     abort ();
1097 }
1098
1099 /* Like `gen_lowpart', but refer to the most significant part.
1100    This is used to access the imaginary part of a complex number.  */
1101
1102 rtx
1103 gen_highpart (mode, x)
1104      enum machine_mode mode;
1105      rtx x;
1106 {
1107   unsigned int msize = GET_MODE_SIZE (mode);
1108   rtx result;
1109
1110   /* This case loses if X is a subreg.  To catch bugs early,
1111      complain if an invalid MODE is used even in other cases.  */
1112   if (msize > UNITS_PER_WORD
1113       && msize != GET_MODE_UNIT_SIZE (GET_MODE (x)))
1114     abort ();
1115
1116   result = simplify_gen_subreg (mode, x, GET_MODE (x),
1117                                 subreg_highpart_offset (mode, GET_MODE (x)));
1118
1119   /* simplify_gen_subreg is not guaranteed to return a valid operand for
1120      the target if we have a MEM.  gen_highpart must return a valid operand,
1121      emitting code if necessary to do so.  */
1122   if (result != NULL_RTX && GET_CODE (result) == MEM)
1123     result = validize_mem (result);
1124
1125   if (!result)
1126     abort ();
1127   return result;
1128 }
1129
1130 /* Like gen_highpart_mode, but accept mode of EXP operand in case EXP can
1131    be VOIDmode constant.  */
1132 rtx
1133 gen_highpart_mode (outermode, innermode, exp)
1134     enum machine_mode outermode, innermode;
1135     rtx exp;
1136 {
1137   if (GET_MODE (exp) != VOIDmode)
1138     {
1139       if (GET_MODE (exp) != innermode)
1140         abort ();
1141       return gen_highpart (outermode, exp);
1142     }
1143   return simplify_gen_subreg (outermode, exp, innermode,
1144                               subreg_highpart_offset (outermode, innermode));
1145 }
1146 /* Return offset in bytes to get OUTERMODE low part
1147    of the value in mode INNERMODE stored in memory in target format.  */
1148
1149 unsigned int
1150 subreg_lowpart_offset (outermode, innermode)
1151      enum machine_mode outermode, innermode;
1152 {
1153   unsigned int offset = 0;
1154   int difference = (GET_MODE_SIZE (innermode) - GET_MODE_SIZE (outermode));
1155
1156   if (difference > 0)
1157     {
1158       if (WORDS_BIG_ENDIAN)
1159         offset += (difference / UNITS_PER_WORD) * UNITS_PER_WORD;
1160       if (BYTES_BIG_ENDIAN)
1161         offset += difference % UNITS_PER_WORD;
1162     }
1163
1164   return offset;
1165 }
1166
1167 /* Return offset in bytes to get OUTERMODE high part
1168    of the value in mode INNERMODE stored in memory in target format.  */
1169 unsigned int
1170 subreg_highpart_offset (outermode, innermode)
1171      enum machine_mode outermode, innermode;
1172 {
1173   unsigned int offset = 0;
1174   int difference = (GET_MODE_SIZE (innermode) - GET_MODE_SIZE (outermode));
1175
1176   if (GET_MODE_SIZE (innermode) < GET_MODE_SIZE (outermode))
1177      abort ();
1178
1179   if (difference > 0)
1180     {
1181       if (! WORDS_BIG_ENDIAN)
1182         offset += (difference / UNITS_PER_WORD) * UNITS_PER_WORD;
1183       if (! BYTES_BIG_ENDIAN)
1184         offset += difference % UNITS_PER_WORD;
1185     }
1186
1187   return offset;
1188 }
1189
1190 /* Return 1 iff X, assumed to be a SUBREG,
1191    refers to the least significant part of its containing reg.
1192    If X is not a SUBREG, always return 1 (it is its own low part!).  */
1193
1194 int
1195 subreg_lowpart_p (x)
1196      rtx x;
1197 {
1198   if (GET_CODE (x) != SUBREG)
1199     return 1;
1200   else if (GET_MODE (SUBREG_REG (x)) == VOIDmode)
1201     return 0;
1202
1203   return (subreg_lowpart_offset (GET_MODE (x), GET_MODE (SUBREG_REG (x)))
1204           == SUBREG_BYTE (x));
1205 }
1206 \f
1207
1208 /* Helper routine for all the constant cases of operand_subword.
1209    Some places invoke this directly.  */
1210
1211 rtx
1212 constant_subword (op, offset, mode)
1213      rtx op;
1214      int offset;
1215      enum machine_mode mode;
1216 {
1217   int size_ratio = HOST_BITS_PER_WIDE_INT / BITS_PER_WORD;
1218   HOST_WIDE_INT val;
1219
1220   /* If OP is already an integer word, return it.  */
1221   if (GET_MODE_CLASS (mode) == MODE_INT
1222       && GET_MODE_SIZE (mode) == UNITS_PER_WORD)
1223     return op;
1224
1225   /* The output is some bits, the width of the target machine's word.
1226      A wider-word host can surely hold them in a CONST_INT. A narrower-word
1227      host can't.  */
1228   if (HOST_BITS_PER_WIDE_INT >= BITS_PER_WORD
1229       && GET_MODE_CLASS (mode) == MODE_FLOAT
1230       && GET_MODE_BITSIZE (mode) == 64
1231       && GET_CODE (op) == CONST_DOUBLE)
1232     {
1233       long k[2];
1234       REAL_VALUE_TYPE rv;
1235
1236       REAL_VALUE_FROM_CONST_DOUBLE (rv, op);
1237       REAL_VALUE_TO_TARGET_DOUBLE (rv, k);
1238
1239       /* We handle 32-bit and >= 64-bit words here.  Note that the order in
1240          which the words are written depends on the word endianness.
1241          ??? This is a potential portability problem and should
1242          be fixed at some point.
1243
1244          We must exercise caution with the sign bit.  By definition there
1245          are 32 significant bits in K; there may be more in a HOST_WIDE_INT.
1246          Consider a host with a 32-bit long and a 64-bit HOST_WIDE_INT.
1247          So we explicitly mask and sign-extend as necessary.  */
1248       if (BITS_PER_WORD == 32)
1249         {
1250           val = k[offset];
1251           val = ((val & 0xffffffff) ^ 0x80000000) - 0x80000000;
1252           return GEN_INT (val);
1253         }
1254 #if HOST_BITS_PER_WIDE_INT >= 64
1255       else if (BITS_PER_WORD >= 64 && offset == 0)
1256         {
1257           val = k[! WORDS_BIG_ENDIAN];
1258           val = (((val & 0xffffffff) ^ 0x80000000) - 0x80000000) << 32;
1259           val |= (HOST_WIDE_INT) k[WORDS_BIG_ENDIAN] & 0xffffffff;
1260           return GEN_INT (val);
1261         }
1262 #endif
1263       else if (BITS_PER_WORD == 16)
1264         {
1265           val = k[offset >> 1];
1266           if ((offset & 1) == ! WORDS_BIG_ENDIAN)
1267             val >>= 16;
1268           val = ((val & 0xffff) ^ 0x8000) - 0x8000;
1269           return GEN_INT (val);
1270         }
1271       else
1272         abort ();
1273     }
1274   else if (HOST_BITS_PER_WIDE_INT >= BITS_PER_WORD
1275            && GET_MODE_CLASS (mode) == MODE_FLOAT
1276            && GET_MODE_BITSIZE (mode) > 64
1277            && GET_CODE (op) == CONST_DOUBLE)
1278     {
1279       long k[4];
1280       REAL_VALUE_TYPE rv;
1281
1282       REAL_VALUE_FROM_CONST_DOUBLE (rv, op);
1283       REAL_VALUE_TO_TARGET_LONG_DOUBLE (rv, k);
1284
1285       if (BITS_PER_WORD == 32)
1286         {
1287           val = k[offset];
1288           val = ((val & 0xffffffff) ^ 0x80000000) - 0x80000000;
1289           return GEN_INT (val);
1290         }
1291 #if HOST_BITS_PER_WIDE_INT >= 64
1292       else if (BITS_PER_WORD >= 64 && offset <= 1)
1293         {
1294           val = k[offset * 2 + ! WORDS_BIG_ENDIAN];
1295           val = (((val & 0xffffffff) ^ 0x80000000) - 0x80000000) << 32;
1296           val |= (HOST_WIDE_INT) k[offset * 2 + WORDS_BIG_ENDIAN] & 0xffffffff;
1297           return GEN_INT (val);
1298         }
1299 #endif
1300       else
1301         abort ();
1302     }
1303
1304   /* Single word float is a little harder, since single- and double-word
1305      values often do not have the same high-order bits.  We have already
1306      verified that we want the only defined word of the single-word value.  */
1307   if (GET_MODE_CLASS (mode) == MODE_FLOAT
1308       && GET_MODE_BITSIZE (mode) == 32
1309       && GET_CODE (op) == CONST_DOUBLE)
1310     {
1311       long l;
1312       REAL_VALUE_TYPE rv;
1313
1314       REAL_VALUE_FROM_CONST_DOUBLE (rv, op);
1315       REAL_VALUE_TO_TARGET_SINGLE (rv, l);
1316
1317       /* Sign extend from known 32-bit value to HOST_WIDE_INT.  */
1318       val = l;
1319       val = ((val & 0xffffffff) ^ 0x80000000) - 0x80000000;
1320
1321       if (BITS_PER_WORD == 16)
1322         {
1323           if ((offset & 1) == ! WORDS_BIG_ENDIAN)
1324             val >>= 16;
1325           val = ((val & 0xffff) ^ 0x8000) - 0x8000;
1326         }
1327
1328       return GEN_INT (val);
1329     }
1330
1331   /* The only remaining cases that we can handle are integers.
1332      Convert to proper endianness now since these cases need it.
1333      At this point, offset == 0 means the low-order word.
1334
1335      We do not want to handle the case when BITS_PER_WORD <= HOST_BITS_PER_INT
1336      in general.  However, if OP is (const_int 0), we can just return
1337      it for any word.  */
1338
1339   if (op == const0_rtx)
1340     return op;
1341
1342   if (GET_MODE_CLASS (mode) != MODE_INT
1343       || (GET_CODE (op) != CONST_INT && GET_CODE (op) != CONST_DOUBLE)
1344       || BITS_PER_WORD > HOST_BITS_PER_WIDE_INT)
1345     return 0;
1346
1347   if (WORDS_BIG_ENDIAN)
1348     offset = GET_MODE_SIZE (mode) / UNITS_PER_WORD - 1 - offset;
1349
1350   /* Find out which word on the host machine this value is in and get
1351      it from the constant.  */
1352   val = (offset / size_ratio == 0
1353          ? (GET_CODE (op) == CONST_INT ? INTVAL (op) : CONST_DOUBLE_LOW (op))
1354          : (GET_CODE (op) == CONST_INT
1355             ? (INTVAL (op) < 0 ? ~0 : 0) : CONST_DOUBLE_HIGH (op)));
1356
1357   /* Get the value we want into the low bits of val.  */
1358   if (BITS_PER_WORD < HOST_BITS_PER_WIDE_INT)
1359     val = ((val >> ((offset % size_ratio) * BITS_PER_WORD)));
1360
1361   val = trunc_int_for_mode (val, word_mode);
1362
1363   return GEN_INT (val);
1364 }
1365
1366 /* Return subword OFFSET of operand OP.
1367    The word number, OFFSET, is interpreted as the word number starting
1368    at the low-order address.  OFFSET 0 is the low-order word if not
1369    WORDS_BIG_ENDIAN, otherwise it is the high-order word.
1370
1371    If we cannot extract the required word, we return zero.  Otherwise,
1372    an rtx corresponding to the requested word will be returned.
1373
1374    VALIDATE_ADDRESS is nonzero if the address should be validated.  Before
1375    reload has completed, a valid address will always be returned.  After
1376    reload, if a valid address cannot be returned, we return zero.
1377
1378    If VALIDATE_ADDRESS is zero, we simply form the required address; validating
1379    it is the responsibility of the caller.
1380
1381    MODE is the mode of OP in case it is a CONST_INT.
1382
1383    ??? This is still rather broken for some cases.  The problem for the
1384    moment is that all callers of this thing provide no 'goal mode' to
1385    tell us to work with.  This exists because all callers were written
1386    in a word based SUBREG world.
1387    Now use of this function can be deprecated by simplify_subreg in most
1388    cases.
1389  */
1390
1391 rtx
1392 operand_subword (op, offset, validate_address, mode)
1393      rtx op;
1394      unsigned int offset;
1395      int validate_address;
1396      enum machine_mode mode;
1397 {
1398   if (mode == VOIDmode)
1399     mode = GET_MODE (op);
1400
1401   if (mode == VOIDmode)
1402     abort ();
1403
1404   /* If OP is narrower than a word, fail.  */
1405   if (mode != BLKmode
1406       && (GET_MODE_SIZE (mode) < UNITS_PER_WORD))
1407     return 0;
1408
1409   /* If we want a word outside OP, return zero.  */
1410   if (mode != BLKmode
1411       && (offset + 1) * UNITS_PER_WORD > GET_MODE_SIZE (mode))
1412     return const0_rtx;
1413
1414   /* Form a new MEM at the requested address.  */
1415   if (GET_CODE (op) == MEM)
1416     {
1417       rtx new = adjust_address_nv (op, word_mode, offset * UNITS_PER_WORD);
1418
1419       if (! validate_address)
1420         return new;
1421
1422       else if (reload_completed)
1423         {
1424           if (! strict_memory_address_p (word_mode, XEXP (new, 0)))
1425             return 0;
1426         }
1427       else
1428         return replace_equiv_address (new, XEXP (new, 0));
1429     }
1430
1431   /* Rest can be handled by simplify_subreg.  */
1432   return simplify_gen_subreg (word_mode, op, mode, (offset * UNITS_PER_WORD));
1433 }
1434
1435 /* Similar to `operand_subword', but never return 0.  If we can't extract
1436    the required subword, put OP into a register and try again.  If that fails,
1437    abort.  We always validate the address in this case.
1438
1439    MODE is the mode of OP, in case it is CONST_INT.  */
1440
1441 rtx
1442 operand_subword_force (op, offset, mode)
1443      rtx op;
1444      unsigned int offset;
1445      enum machine_mode mode;
1446 {
1447   rtx result = operand_subword (op, offset, 1, mode);
1448
1449   if (result)
1450     return result;
1451
1452   if (mode != BLKmode && mode != VOIDmode)
1453     {
1454       /* If this is a register which can not be accessed by words, copy it
1455          to a pseudo register.  */
1456       if (GET_CODE (op) == REG)
1457         op = copy_to_reg (op);
1458       else
1459         op = force_reg (mode, op);
1460     }
1461
1462   result = operand_subword (op, offset, 1, mode);
1463   if (result == 0)
1464     abort ();
1465
1466   return result;
1467 }
1468 \f
1469 /* Given a compare instruction, swap the operands.
1470    A test instruction is changed into a compare of 0 against the operand.  */
1471
1472 void
1473 reverse_comparison (insn)
1474      rtx insn;
1475 {
1476   rtx body = PATTERN (insn);
1477   rtx comp;
1478
1479   if (GET_CODE (body) == SET)
1480     comp = SET_SRC (body);
1481   else
1482     comp = SET_SRC (XVECEXP (body, 0, 0));
1483
1484   if (GET_CODE (comp) == COMPARE)
1485     {
1486       rtx op0 = XEXP (comp, 0);
1487       rtx op1 = XEXP (comp, 1);
1488       XEXP (comp, 0) = op1;
1489       XEXP (comp, 1) = op0;
1490     }
1491   else
1492     {
1493       rtx new = gen_rtx_COMPARE (VOIDmode,
1494                                  CONST0_RTX (GET_MODE (comp)), comp);
1495       if (GET_CODE (body) == SET)
1496         SET_SRC (body) = new;
1497       else
1498         SET_SRC (XVECEXP (body, 0, 0)) = new;
1499     }
1500 }
1501 \f
1502 /* Within a MEM_EXPR, we care about either (1) a component ref of a decl,
1503    or (2) a component ref of something variable.  Represent the later with
1504    a NULL expression.  */
1505
1506 static tree
1507 component_ref_for_mem_expr (ref)
1508      tree ref;
1509 {
1510   tree inner = TREE_OPERAND (ref, 0);
1511
1512   if (TREE_CODE (inner) == COMPONENT_REF)
1513     inner = component_ref_for_mem_expr (inner);
1514   else
1515     {
1516       tree placeholder_ptr = 0;
1517
1518       /* Now remove any conversions: they don't change what the underlying
1519          object is.  Likewise for SAVE_EXPR.  Also handle PLACEHOLDER_EXPR.  */
1520       while (TREE_CODE (inner) == NOP_EXPR || TREE_CODE (inner) == CONVERT_EXPR
1521              || TREE_CODE (inner) == NON_LVALUE_EXPR
1522              || TREE_CODE (inner) == VIEW_CONVERT_EXPR
1523              || TREE_CODE (inner) == SAVE_EXPR
1524              || TREE_CODE (inner) == PLACEHOLDER_EXPR)
1525           if (TREE_CODE (inner) == PLACEHOLDER_EXPR)
1526             inner = find_placeholder (inner, &placeholder_ptr);
1527           else
1528             inner = TREE_OPERAND (inner, 0);
1529
1530       if (! DECL_P (inner))
1531         inner = NULL_TREE;
1532     }
1533
1534   if (inner == TREE_OPERAND (ref, 0))
1535     return ref;
1536   else
1537     return build (COMPONENT_REF, TREE_TYPE (ref), inner,
1538                   TREE_OPERAND (ref, 1));
1539 }
1540
1541 /* Given REF, a MEM, and T, either the type of X or the expression
1542    corresponding to REF, set the memory attributes.  OBJECTP is nonzero
1543    if we are making a new object of this type.  */
1544
1545 void
1546 set_mem_attributes (ref, t, objectp)
1547      rtx ref;
1548      tree t;
1549      int objectp;
1550 {
1551   HOST_WIDE_INT alias = MEM_ALIAS_SET (ref);
1552   tree expr = MEM_EXPR (ref);
1553   rtx offset = MEM_OFFSET (ref);
1554   rtx size = MEM_SIZE (ref);
1555   unsigned int align = MEM_ALIGN (ref);
1556   tree type;
1557
1558   /* It can happen that type_for_mode was given a mode for which there
1559      is no language-level type.  In which case it returns NULL, which
1560      we can see here.  */
1561   if (t == NULL_TREE)
1562     return;
1563
1564   type = TYPE_P (t) ? t : TREE_TYPE (t);
1565
1566   /* If we have already set DECL_RTL = ref, get_alias_set will get the
1567      wrong answer, as it assumes that DECL_RTL already has the right alias
1568      info.  Callers should not set DECL_RTL until after the call to
1569      set_mem_attributes.  */
1570   if (DECL_P (t) && ref == DECL_RTL_IF_SET (t))
1571     abort ();
1572
1573   /* Get the alias set from the expression or type (perhaps using a
1574      front-end routine) and use it.  */
1575   alias = get_alias_set (t);
1576
1577   MEM_VOLATILE_P (ref) = TYPE_VOLATILE (type);
1578   MEM_IN_STRUCT_P (ref) = AGGREGATE_TYPE_P (type);
1579   RTX_UNCHANGING_P (ref)
1580     |= ((lang_hooks.honor_readonly
1581          && (TYPE_READONLY (type) || TREE_READONLY (t)))
1582         || (! TYPE_P (t) && TREE_CONSTANT (t)));
1583
1584   /* If we are making an object of this type, or if this is a DECL, we know
1585      that it is a scalar if the type is not an aggregate.  */
1586   if ((objectp || DECL_P (t)) && ! AGGREGATE_TYPE_P (type))
1587     MEM_SCALAR_P (ref) = 1;
1588
1589   /* We can set the alignment from the type if we are making an object,
1590      this is an INDIRECT_REF, or if TYPE_ALIGN_OK.  */
1591   if (objectp || TREE_CODE (t) == INDIRECT_REF || TYPE_ALIGN_OK (type))
1592     align = MAX (align, TYPE_ALIGN (type));
1593
1594   /* If the size is known, we can set that.  */
1595   if (TYPE_SIZE_UNIT (type) && host_integerp (TYPE_SIZE_UNIT (type), 1))
1596     size = GEN_INT (tree_low_cst (TYPE_SIZE_UNIT (type), 1));
1597
1598   /* If T is not a type, we may be able to deduce some more information about
1599      the expression.  */
1600   if (! TYPE_P (t))
1601     {
1602       maybe_set_unchanging (ref, t);
1603       if (TREE_THIS_VOLATILE (t))
1604         MEM_VOLATILE_P (ref) = 1;
1605
1606       /* Now remove any conversions: they don't change what the underlying
1607          object is.  Likewise for SAVE_EXPR.  */
1608       while (TREE_CODE (t) == NOP_EXPR || TREE_CODE (t) == CONVERT_EXPR
1609              || TREE_CODE (t) == NON_LVALUE_EXPR
1610              || TREE_CODE (t) == VIEW_CONVERT_EXPR
1611              || TREE_CODE (t) == SAVE_EXPR)
1612         t = TREE_OPERAND (t, 0);
1613
1614       /* If this expression can't be addressed (e.g., it contains a reference
1615          to a non-addressable field), show we don't change its alias set.  */
1616       if (! can_address_p (t))
1617         MEM_KEEP_ALIAS_SET_P (ref) = 1;
1618
1619       /* If this is a decl, set the attributes of the MEM from it.  */
1620       if (DECL_P (t))
1621         {
1622           expr = t;
1623           offset = const0_rtx;
1624           size = (DECL_SIZE_UNIT (t)
1625                   && host_integerp (DECL_SIZE_UNIT (t), 1)
1626                   ? GEN_INT (tree_low_cst (DECL_SIZE_UNIT (t), 1)) : 0);
1627           align =  DECL_ALIGN (t);
1628         }
1629
1630       /* If this is a constant, we know the alignment.  */
1631       else if (TREE_CODE_CLASS (TREE_CODE (t)) == 'c')
1632         {
1633           align = TYPE_ALIGN (type);
1634 #ifdef CONSTANT_ALIGNMENT
1635           align = CONSTANT_ALIGNMENT (t, align);
1636 #endif
1637         }
1638
1639       /* If this is a field reference and not a bit-field, record it.  */
1640       /* ??? There is some information that can be gleened from bit-fields,
1641          such as the word offset in the structure that might be modified.
1642          But skip it for now.  */
1643       else if (TREE_CODE (t) == COMPONENT_REF
1644                && ! DECL_BIT_FIELD (TREE_OPERAND (t, 1)))
1645         {
1646           expr = component_ref_for_mem_expr (t);
1647           offset = const0_rtx;
1648           /* ??? Any reason the field size would be different than
1649              the size we got from the type?  */
1650         }
1651
1652       /* If this is an array reference, look for an outer field reference.  */
1653       else if (TREE_CODE (t) == ARRAY_REF)
1654         {
1655           tree off_tree = size_zero_node;
1656
1657           do
1658             {
1659               off_tree
1660                 = fold (build (PLUS_EXPR, sizetype,
1661                                fold (build (MULT_EXPR, sizetype,
1662                                             TREE_OPERAND (t, 1),
1663                                             TYPE_SIZE_UNIT (TREE_TYPE (t)))),
1664                                off_tree));
1665               t = TREE_OPERAND (t, 0);
1666             }
1667           while (TREE_CODE (t) == ARRAY_REF);
1668
1669           if (TREE_CODE (t) == COMPONENT_REF)
1670             {
1671               expr = component_ref_for_mem_expr (t);
1672               if (host_integerp (off_tree, 1))
1673                 offset = GEN_INT (tree_low_cst (off_tree, 1));
1674               /* ??? Any reason the field size would be different than
1675                  the size we got from the type?  */
1676             }
1677         }
1678     }
1679
1680   /* Now set the attributes we computed above.  */
1681   MEM_ATTRS (ref)
1682     = get_mem_attrs (alias, expr, offset, size, align, GET_MODE (ref));
1683
1684   /* If this is already known to be a scalar or aggregate, we are done.  */
1685   if (MEM_IN_STRUCT_P (ref) || MEM_SCALAR_P (ref))
1686     return;
1687
1688   /* If it is a reference into an aggregate, this is part of an aggregate.
1689      Otherwise we don't know.  */
1690   else if (TREE_CODE (t) == COMPONENT_REF || TREE_CODE (t) == ARRAY_REF
1691            || TREE_CODE (t) == ARRAY_RANGE_REF
1692            || TREE_CODE (t) == BIT_FIELD_REF)
1693     MEM_IN_STRUCT_P (ref) = 1;
1694 }
1695
1696 /* Set the alias set of MEM to SET.  */
1697
1698 void
1699 set_mem_alias_set (mem, set)
1700      rtx mem;
1701      HOST_WIDE_INT set;
1702 {
1703 #ifdef ENABLE_CHECKING  
1704   /* If the new and old alias sets don't conflict, something is wrong.  */
1705   if (!alias_sets_conflict_p (set, MEM_ALIAS_SET (mem)))
1706     abort ();
1707 #endif
1708
1709   MEM_ATTRS (mem) = get_mem_attrs (set, MEM_EXPR (mem), MEM_OFFSET (mem),
1710                                    MEM_SIZE (mem), MEM_ALIGN (mem),
1711                                    GET_MODE (mem));
1712 }
1713
1714 /* Set the alignment of MEM to ALIGN bits.  */
1715
1716 void
1717 set_mem_align (mem, align)
1718      rtx mem;
1719      unsigned int align;
1720 {
1721   MEM_ATTRS (mem) = get_mem_attrs (MEM_ALIAS_SET (mem), MEM_EXPR (mem),
1722                                    MEM_OFFSET (mem), MEM_SIZE (mem), align,
1723                                    GET_MODE (mem));
1724 }
1725
1726 /* Set the expr for MEM to EXPR.  */
1727
1728 void
1729 set_mem_expr (mem, expr)
1730      rtx mem;
1731      tree expr;
1732 {
1733   MEM_ATTRS (mem)
1734     = get_mem_attrs (MEM_ALIAS_SET (mem), expr, MEM_OFFSET (mem),
1735                      MEM_SIZE (mem), MEM_ALIGN (mem), GET_MODE (mem));
1736 }
1737
1738 /* Set the offset of MEM to OFFSET.  */
1739
1740 void
1741 set_mem_offset (mem, offset)
1742      rtx mem, offset;
1743 {
1744   MEM_ATTRS (mem) = get_mem_attrs (MEM_ALIAS_SET (mem), MEM_EXPR (mem),
1745                                    offset, MEM_SIZE (mem), MEM_ALIGN (mem),
1746                                    GET_MODE (mem));
1747 }
1748 \f
1749 /* Return a memory reference like MEMREF, but with its mode changed to MODE
1750    and its address changed to ADDR.  (VOIDmode means don't change the mode.
1751    NULL for ADDR means don't change the address.)  VALIDATE is nonzero if the
1752    returned memory location is required to be valid.  The memory
1753    attributes are not changed.  */
1754
1755 static rtx
1756 change_address_1 (memref, mode, addr, validate)
1757      rtx memref;
1758      enum machine_mode mode;
1759      rtx addr;
1760      int validate;
1761 {
1762   rtx new;
1763
1764   if (GET_CODE (memref) != MEM)
1765     abort ();
1766   if (mode == VOIDmode)
1767     mode = GET_MODE (memref);
1768   if (addr == 0)
1769     addr = XEXP (memref, 0);
1770
1771   if (validate)
1772     {
1773       if (reload_in_progress || reload_completed)
1774         {
1775           if (! memory_address_p (mode, addr))
1776             abort ();
1777         }
1778       else
1779         addr = memory_address (mode, addr);
1780     }
1781
1782   if (rtx_equal_p (addr, XEXP (memref, 0)) && mode == GET_MODE (memref))
1783     return memref;
1784
1785   new = gen_rtx_MEM (mode, addr);
1786   MEM_COPY_ATTRIBUTES (new, memref);
1787   return new;
1788 }
1789
1790 /* Like change_address_1 with VALIDATE nonzero, but we are not saying in what
1791    way we are changing MEMREF, so we only preserve the alias set.  */
1792
1793 rtx
1794 change_address (memref, mode, addr)
1795      rtx memref;
1796      enum machine_mode mode;
1797      rtx addr;
1798 {
1799   rtx new = change_address_1 (memref, mode, addr, 1);
1800   enum machine_mode mmode = GET_MODE (new);
1801
1802   MEM_ATTRS (new)
1803     = get_mem_attrs (MEM_ALIAS_SET (memref), 0, 0,
1804                      mmode == BLKmode ? 0 : GEN_INT (GET_MODE_SIZE (mmode)),
1805                      (mmode == BLKmode ? BITS_PER_UNIT
1806                       : GET_MODE_ALIGNMENT (mmode)),
1807                      mmode);
1808
1809   return new;
1810 }
1811
1812 /* Return a memory reference like MEMREF, but with its mode changed
1813    to MODE and its address offset by OFFSET bytes.  If VALIDATE is
1814    nonzero, the memory address is forced to be valid.
1815    If ADJUST is zero, OFFSET is only used to update MEM_ATTRS
1816    and caller is responsible for adjusting MEMREF base register.  */
1817
1818 rtx
1819 adjust_address_1 (memref, mode, offset, validate, adjust)
1820      rtx memref;
1821      enum machine_mode mode;
1822      HOST_WIDE_INT offset;
1823      int validate, adjust;
1824 {
1825   rtx addr = XEXP (memref, 0);
1826   rtx new;
1827   rtx memoffset = MEM_OFFSET (memref);
1828   rtx size = 0;
1829   unsigned int memalign = MEM_ALIGN (memref);
1830
1831   /* ??? Prefer to create garbage instead of creating shared rtl.
1832      This may happen even if offset is non-zero -- consider
1833      (plus (plus reg reg) const_int) -- so do this always.  */
1834   addr = copy_rtx (addr);
1835
1836   if (adjust)
1837     {
1838       /* If MEMREF is a LO_SUM and the offset is within the alignment of the
1839          object, we can merge it into the LO_SUM.  */
1840       if (GET_MODE (memref) != BLKmode && GET_CODE (addr) == LO_SUM
1841           && offset >= 0
1842           && (unsigned HOST_WIDE_INT) offset
1843               < GET_MODE_ALIGNMENT (GET_MODE (memref)) / BITS_PER_UNIT)
1844         addr = gen_rtx_LO_SUM (Pmode, XEXP (addr, 0),
1845                                plus_constant (XEXP (addr, 1), offset));
1846       else
1847         addr = plus_constant (addr, offset);
1848     }
1849
1850   new = change_address_1 (memref, mode, addr, validate);
1851
1852   /* Compute the new values of the memory attributes due to this adjustment.
1853      We add the offsets and update the alignment.  */
1854   if (memoffset)
1855     memoffset = GEN_INT (offset + INTVAL (memoffset));
1856
1857   /* Compute the new alignment by taking the MIN of the alignment and the
1858      lowest-order set bit in OFFSET, but don't change the alignment if OFFSET
1859      if zero.  */
1860   if (offset != 0)
1861     memalign = MIN (memalign,
1862                     (unsigned int) (offset & -offset) * BITS_PER_UNIT);
1863
1864   /* We can compute the size in a number of ways.  */
1865   if (GET_MODE (new) != BLKmode)
1866     size = GEN_INT (GET_MODE_SIZE (GET_MODE (new)));
1867   else if (MEM_SIZE (memref))
1868     size = plus_constant (MEM_SIZE (memref), -offset);
1869
1870   MEM_ATTRS (new) = get_mem_attrs (MEM_ALIAS_SET (memref), MEM_EXPR (memref),
1871                                    memoffset, size, memalign, GET_MODE (new));
1872
1873   /* At some point, we should validate that this offset is within the object,
1874      if all the appropriate values are known.  */
1875   return new;
1876 }
1877
1878 /* Return a memory reference like MEMREF, but with its mode changed
1879    to MODE and its address changed to ADDR, which is assumed to be
1880    MEMREF offseted by OFFSET bytes.  If VALIDATE is
1881    nonzero, the memory address is forced to be valid.  */
1882
1883 rtx
1884 adjust_automodify_address_1 (memref, mode, addr, offset, validate)
1885      rtx memref;
1886      enum machine_mode mode;
1887      rtx addr;
1888      HOST_WIDE_INT offset;
1889      int validate;
1890 {
1891   memref = change_address_1 (memref, VOIDmode, addr, validate);
1892   return adjust_address_1 (memref, mode, offset, validate, 0);
1893 }
1894
1895 /* Return a memory reference like MEMREF, but whose address is changed by
1896    adding OFFSET, an RTX, to it.  POW2 is the highest power of two factor
1897    known to be in OFFSET (possibly 1).  */
1898
1899 rtx
1900 offset_address (memref, offset, pow2)
1901      rtx memref;
1902      rtx offset;
1903      HOST_WIDE_INT pow2;
1904 {
1905   rtx new, addr = XEXP (memref, 0);
1906
1907   new = simplify_gen_binary (PLUS, Pmode, addr, offset);
1908
1909   /* At this point we don't know _why_ the address is invalid.  It 
1910      could have secondary memory refereces, multiplies or anything.
1911
1912      However, if we did go and rearrange things, we can wind up not
1913      being able to recognize the magic around pic_offset_table_rtx.
1914      This stuff is fragile, and is yet another example of why it is
1915      bad to expose PIC machinery too early.  */
1916   if (! memory_address_p (GET_MODE (memref), new)
1917       && GET_CODE (addr) == PLUS
1918       && XEXP (addr, 0) == pic_offset_table_rtx)
1919     {
1920       addr = force_reg (GET_MODE (addr), addr);
1921       new = simplify_gen_binary (PLUS, Pmode, addr, offset);
1922     }
1923
1924   update_temp_slot_address (XEXP (memref, 0), new);
1925   new = change_address_1 (memref, VOIDmode, new, 1);
1926
1927   /* Update the alignment to reflect the offset.  Reset the offset, which
1928      we don't know.  */
1929   MEM_ATTRS (new)
1930     = get_mem_attrs (MEM_ALIAS_SET (memref), MEM_EXPR (memref), 0, 0,
1931                      MIN (MEM_ALIGN (memref),
1932                           (unsigned int) pow2 * BITS_PER_UNIT),
1933                      GET_MODE (new));
1934   return new;
1935 }
1936   
1937 /* Return a memory reference like MEMREF, but with its address changed to
1938    ADDR.  The caller is asserting that the actual piece of memory pointed
1939    to is the same, just the form of the address is being changed, such as
1940    by putting something into a register.  */
1941
1942 rtx
1943 replace_equiv_address (memref, addr)
1944      rtx memref;
1945      rtx addr;
1946 {
1947   /* change_address_1 copies the memory attribute structure without change
1948      and that's exactly what we want here.  */
1949   update_temp_slot_address (XEXP (memref, 0), addr);
1950   return change_address_1 (memref, VOIDmode, addr, 1);
1951 }
1952
1953 /* Likewise, but the reference is not required to be valid.  */
1954
1955 rtx
1956 replace_equiv_address_nv (memref, addr)
1957      rtx memref;
1958      rtx addr;
1959 {
1960   return change_address_1 (memref, VOIDmode, addr, 0);
1961 }
1962
1963 /* Return a memory reference like MEMREF, but with its mode widened to
1964    MODE and offset by OFFSET.  This would be used by targets that e.g.
1965    cannot issue QImode memory operations and have to use SImode memory
1966    operations plus masking logic.  */
1967
1968 rtx
1969 widen_memory_access (memref, mode, offset)
1970      rtx memref;
1971      enum machine_mode mode;
1972      HOST_WIDE_INT offset;
1973 {
1974   rtx new = adjust_address_1 (memref, mode, offset, 1, 1);
1975   tree expr = MEM_EXPR (new);
1976   rtx memoffset = MEM_OFFSET (new);
1977   unsigned int size = GET_MODE_SIZE (mode);
1978
1979   /* If we don't know what offset we were at within the expression, then
1980      we can't know if we've overstepped the bounds.  */
1981   if (! memoffset && offset != 0)
1982     expr = NULL_TREE;
1983
1984   while (expr)
1985     {
1986       if (TREE_CODE (expr) == COMPONENT_REF)
1987         {
1988           tree field = TREE_OPERAND (expr, 1);
1989
1990           if (! DECL_SIZE_UNIT (field))
1991             {
1992               expr = NULL_TREE;
1993               break;
1994             }
1995
1996           /* Is the field at least as large as the access?  If so, ok,
1997              otherwise strip back to the containing structure.  */
1998           if (TREE_CODE (DECL_SIZE_UNIT (field)) == INTEGER_CST
1999               && compare_tree_int (DECL_SIZE_UNIT (field), size) >= 0
2000               && INTVAL (memoffset) >= 0)
2001             break;
2002
2003           if (! host_integerp (DECL_FIELD_OFFSET (field), 1))
2004             {
2005               expr = NULL_TREE;
2006               break;
2007             }
2008
2009           expr = TREE_OPERAND (expr, 0);
2010           memoffset = (GEN_INT (INTVAL (memoffset)
2011                        + tree_low_cst (DECL_FIELD_OFFSET (field), 1)
2012                        + (tree_low_cst (DECL_FIELD_BIT_OFFSET (field), 1)
2013                           / BITS_PER_UNIT)));
2014         }
2015       /* Similarly for the decl.  */
2016       else if (DECL_P (expr)
2017                && DECL_SIZE_UNIT (expr)
2018                && compare_tree_int (DECL_SIZE_UNIT (expr), size) >= 0
2019                && (! memoffset || INTVAL (memoffset) >= 0))
2020         break;
2021       else
2022         {
2023           /* The widened memory access overflows the expression, which means
2024              that it could alias another expression.  Zap it.  */
2025           expr = NULL_TREE;
2026           break;
2027         }
2028     }
2029
2030   if (! expr)
2031     memoffset = NULL_RTX;
2032
2033   /* The widened memory may alias other stuff, so zap the alias set.  */
2034   /* ??? Maybe use get_alias_set on any remaining expression.  */
2035
2036   MEM_ATTRS (new) = get_mem_attrs (0, expr, memoffset, GEN_INT (size),
2037                                    MEM_ALIGN (new), mode);
2038
2039   return new;
2040 }
2041 \f
2042 /* Return a newly created CODE_LABEL rtx with a unique label number.  */
2043
2044 rtx
2045 gen_label_rtx ()
2046 {
2047   rtx label;
2048
2049   label = gen_rtx_CODE_LABEL (VOIDmode, 0, NULL_RTX,
2050                               NULL_RTX, label_num++, NULL, NULL);
2051
2052   LABEL_NUSES (label) = 0;
2053   LABEL_ALTERNATE_NAME (label) = NULL;
2054   return label;
2055 }
2056 \f
2057 /* For procedure integration.  */
2058
2059 /* Install new pointers to the first and last insns in the chain.
2060    Also, set cur_insn_uid to one higher than the last in use.
2061    Used for an inline-procedure after copying the insn chain.  */
2062
2063 void
2064 set_new_first_and_last_insn (first, last)
2065      rtx first, last;
2066 {
2067   rtx insn;
2068
2069   first_insn = first;
2070   last_insn = last;
2071   cur_insn_uid = 0;
2072
2073   for (insn = first; insn; insn = NEXT_INSN (insn))
2074     cur_insn_uid = MAX (cur_insn_uid, INSN_UID (insn));
2075
2076   cur_insn_uid++;
2077 }
2078
2079 /* Set the range of label numbers found in the current function.
2080    This is used when belatedly compiling an inline function.  */
2081
2082 void
2083 set_new_first_and_last_label_num (first, last)
2084      int first, last;
2085 {
2086   base_label_num = label_num;
2087   first_label_num = first;
2088   last_label_num = last;
2089 }
2090
2091 /* Set the last label number found in the current function.
2092    This is used when belatedly compiling an inline function.  */
2093
2094 void
2095 set_new_last_label_num (last)
2096      int last;
2097 {
2098   base_label_num = label_num;
2099   last_label_num = last;
2100 }
2101 \f
2102 /* Restore all variables describing the current status from the structure *P.
2103    This is used after a nested function.  */
2104
2105 void
2106 restore_emit_status (p)
2107      struct function *p ATTRIBUTE_UNUSED;
2108 {
2109   last_label_num = 0;
2110   clear_emit_caches ();
2111 }
2112
2113 /* Clear out all parts of the state in F that can safely be discarded
2114    after the function has been compiled, to let garbage collection
2115    reclaim the memory.  */
2116
2117 void
2118 free_emit_status (f)
2119      struct function *f;
2120 {
2121   free (f->emit->x_regno_reg_rtx);
2122   free (f->emit->regno_pointer_align);
2123   free (f->emit->regno_decl);
2124   free (f->emit);
2125   f->emit = NULL;
2126 }
2127 \f
2128 /* Go through all the RTL insn bodies and copy any invalid shared
2129    structure.  This routine should only be called once.  */
2130
2131 void
2132 unshare_all_rtl (fndecl, insn)
2133      tree fndecl;
2134      rtx insn;
2135 {
2136   tree decl;
2137
2138   /* Make sure that virtual parameters are not shared.  */
2139   for (decl = DECL_ARGUMENTS (fndecl); decl; decl = TREE_CHAIN (decl))
2140     SET_DECL_RTL (decl, copy_rtx_if_shared (DECL_RTL (decl)));
2141
2142   /* Make sure that virtual stack slots are not shared.  */
2143   unshare_all_decls (DECL_INITIAL (fndecl));
2144
2145   /* Unshare just about everything else.  */
2146   unshare_all_rtl_1 (insn);
2147
2148   /* Make sure the addresses of stack slots found outside the insn chain
2149      (such as, in DECL_RTL of a variable) are not shared
2150      with the insn chain.
2151
2152      This special care is necessary when the stack slot MEM does not
2153      actually appear in the insn chain.  If it does appear, its address
2154      is unshared from all else at that point.  */
2155   stack_slot_list = copy_rtx_if_shared (stack_slot_list);
2156 }
2157
2158 /* Go through all the RTL insn bodies and copy any invalid shared
2159    structure, again.  This is a fairly expensive thing to do so it
2160    should be done sparingly.  */
2161
2162 void
2163 unshare_all_rtl_again (insn)
2164      rtx insn;
2165 {
2166   rtx p;
2167   tree decl;
2168
2169   for (p = insn; p; p = NEXT_INSN (p))
2170     if (INSN_P (p))
2171       {
2172         reset_used_flags (PATTERN (p));
2173         reset_used_flags (REG_NOTES (p));
2174         reset_used_flags (LOG_LINKS (p));
2175       }
2176
2177   /* Make sure that virtual stack slots are not shared.  */
2178   reset_used_decls (DECL_INITIAL (cfun->decl));
2179
2180   /* Make sure that virtual parameters are not shared.  */
2181   for (decl = DECL_ARGUMENTS (cfun->decl); decl; decl = TREE_CHAIN (decl))
2182     reset_used_flags (DECL_RTL (decl));
2183
2184   reset_used_flags (stack_slot_list);
2185
2186   unshare_all_rtl (cfun->decl, insn);
2187 }
2188
2189 /* Go through all the RTL insn bodies and copy any invalid shared structure.
2190    Assumes the mark bits are cleared at entry.  */
2191
2192 static void
2193 unshare_all_rtl_1 (insn)
2194      rtx insn;
2195 {
2196   for (; insn; insn = NEXT_INSN (insn))
2197     if (INSN_P (insn))
2198       {
2199         PATTERN (insn) = copy_rtx_if_shared (PATTERN (insn));
2200         REG_NOTES (insn) = copy_rtx_if_shared (REG_NOTES (insn));
2201         LOG_LINKS (insn) = copy_rtx_if_shared (LOG_LINKS (insn));
2202       }
2203 }
2204
2205 /* Go through all virtual stack slots of a function and copy any
2206    shared structure.  */
2207 static void
2208 unshare_all_decls (blk)
2209      tree blk;
2210 {
2211   tree t;
2212
2213   /* Copy shared decls.  */
2214   for (t = BLOCK_VARS (blk); t; t = TREE_CHAIN (t))
2215     if (DECL_RTL_SET_P (t))
2216       SET_DECL_RTL (t, copy_rtx_if_shared (DECL_RTL (t)));
2217
2218   /* Now process sub-blocks.  */
2219   for (t = BLOCK_SUBBLOCKS (blk); t; t = TREE_CHAIN (t))
2220     unshare_all_decls (t);
2221 }
2222
2223 /* Go through all virtual stack slots of a function and mark them as
2224    not shared.  */
2225 static void
2226 reset_used_decls (blk)
2227      tree blk;
2228 {
2229   tree t;
2230
2231   /* Mark decls.  */
2232   for (t = BLOCK_VARS (blk); t; t = TREE_CHAIN (t))
2233     if (DECL_RTL_SET_P (t))
2234       reset_used_flags (DECL_RTL (t));
2235
2236   /* Now process sub-blocks.  */
2237   for (t = BLOCK_SUBBLOCKS (blk); t; t = TREE_CHAIN (t))
2238     reset_used_decls (t);
2239 }
2240
2241 /* Mark ORIG as in use, and return a copy of it if it was already in use.
2242    Recursively does the same for subexpressions.  */
2243
2244 rtx
2245 copy_rtx_if_shared (orig)
2246      rtx orig;
2247 {
2248   rtx x = orig;
2249   int i;
2250   enum rtx_code code;
2251   const char *format_ptr;
2252   int copied = 0;
2253
2254   if (x == 0)
2255     return 0;
2256
2257   code = GET_CODE (x);
2258
2259   /* These types may be freely shared.  */
2260
2261   switch (code)
2262     {
2263     case REG:
2264     case QUEUED:
2265     case CONST_INT:
2266     case CONST_DOUBLE:
2267     case CONST_VECTOR:
2268     case SYMBOL_REF:
2269     case CODE_LABEL:
2270     case PC:
2271     case CC0:
2272     case SCRATCH:
2273       /* SCRATCH must be shared because they represent distinct values.  */
2274       return x;
2275
2276     case CONST:
2277       /* CONST can be shared if it contains a SYMBOL_REF.  If it contains
2278          a LABEL_REF, it isn't sharable.  */
2279       if (GET_CODE (XEXP (x, 0)) == PLUS
2280           && GET_CODE (XEXP (XEXP (x, 0), 0)) == SYMBOL_REF
2281           && GET_CODE (XEXP (XEXP (x, 0), 1)) == CONST_INT)
2282         return x;
2283       break;
2284
2285     case INSN:
2286     case JUMP_INSN:
2287     case CALL_INSN:
2288     case NOTE:
2289     case BARRIER:
2290       /* The chain of insns is not being copied.  */
2291       return x;
2292
2293     case MEM:
2294       /* A MEM is allowed to be shared if its address is constant.
2295
2296          We used to allow sharing of MEMs which referenced
2297          virtual_stack_vars_rtx or virtual_incoming_args_rtx, but
2298          that can lose.  instantiate_virtual_regs will not unshare
2299          the MEMs, and combine may change the structure of the address
2300          because it looks safe and profitable in one context, but
2301          in some other context it creates unrecognizable RTL.  */
2302       if (CONSTANT_ADDRESS_P (XEXP (x, 0)))
2303         return x;
2304
2305       break;
2306
2307     default:
2308       break;
2309     }
2310
2311   /* This rtx may not be shared.  If it has already been seen,
2312      replace it with a copy of itself.  */
2313
2314   if (x->used)
2315     {
2316       rtx copy;
2317
2318       copy = rtx_alloc (code);
2319       memcpy (copy, x,
2320              (sizeof (*copy) - sizeof (copy->fld)
2321               + sizeof (copy->fld[0]) * GET_RTX_LENGTH (code)));
2322       x = copy;
2323       copied = 1;
2324     }
2325   x->used = 1;
2326
2327   /* Now scan the subexpressions recursively.
2328      We can store any replaced subexpressions directly into X
2329      since we know X is not shared!  Any vectors in X
2330      must be copied if X was copied.  */
2331
2332   format_ptr = GET_RTX_FORMAT (code);
2333
2334   for (i = 0; i < GET_RTX_LENGTH (code); i++)
2335     {
2336       switch (*format_ptr++)
2337         {
2338         case 'e':
2339           XEXP (x, i) = copy_rtx_if_shared (XEXP (x, i));
2340           break;
2341
2342         case 'E':
2343           if (XVEC (x, i) != NULL)
2344             {
2345               int j;
2346               int len = XVECLEN (x, i);
2347
2348               if (copied && len > 0)
2349                 XVEC (x, i) = gen_rtvec_v (len, XVEC (x, i)->elem);
2350               for (j = 0; j < len; j++)
2351                 XVECEXP (x, i, j) = copy_rtx_if_shared (XVECEXP (x, i, j));
2352             }
2353           break;
2354         }
2355     }
2356   return x;
2357 }
2358
2359 /* Clear all the USED bits in X to allow copy_rtx_if_shared to be used
2360    to look for shared sub-parts.  */
2361
2362 void
2363 reset_used_flags (x)
2364      rtx x;
2365 {
2366   int i, j;
2367   enum rtx_code code;
2368   const char *format_ptr;
2369
2370   if (x == 0)
2371     return;
2372
2373   code = GET_CODE (x);
2374
2375   /* These types may be freely shared so we needn't do any resetting
2376      for them.  */
2377
2378   switch (code)
2379     {
2380     case REG:
2381     case QUEUED:
2382     case CONST_INT:
2383     case CONST_DOUBLE:
2384     case CONST_VECTOR:
2385     case SYMBOL_REF:
2386     case CODE_LABEL:
2387     case PC:
2388     case CC0:
2389       return;
2390
2391     case INSN:
2392     case JUMP_INSN:
2393     case CALL_INSN:
2394     case NOTE:
2395     case LABEL_REF:
2396     case BARRIER:
2397       /* The chain of insns is not being copied.  */
2398       return;
2399
2400     default:
2401       break;
2402     }
2403
2404   x->used = 0;
2405
2406   format_ptr = GET_RTX_FORMAT (code);
2407   for (i = 0; i < GET_RTX_LENGTH (code); i++)
2408     {
2409       switch (*format_ptr++)
2410         {
2411         case 'e':
2412           reset_used_flags (XEXP (x, i));
2413           break;
2414
2415         case 'E':
2416           for (j = 0; j < XVECLEN (x, i); j++)
2417             reset_used_flags (XVECEXP (x, i, j));
2418           break;
2419         }
2420     }
2421 }
2422 \f
2423 /* Copy X if necessary so that it won't be altered by changes in OTHER.
2424    Return X or the rtx for the pseudo reg the value of X was copied into.
2425    OTHER must be valid as a SET_DEST.  */
2426
2427 rtx
2428 make_safe_from (x, other)
2429      rtx x, other;
2430 {
2431   while (1)
2432     switch (GET_CODE (other))
2433       {
2434       case SUBREG:
2435         other = SUBREG_REG (other);
2436         break;
2437       case STRICT_LOW_PART:
2438       case SIGN_EXTEND:
2439       case ZERO_EXTEND:
2440         other = XEXP (other, 0);
2441         break;
2442       default:
2443         goto done;
2444       }
2445  done:
2446   if ((GET_CODE (other) == MEM
2447        && ! CONSTANT_P (x)
2448        && GET_CODE (x) != REG
2449        && GET_CODE (x) != SUBREG)
2450       || (GET_CODE (other) == REG
2451           && (REGNO (other) < FIRST_PSEUDO_REGISTER
2452               || reg_mentioned_p (other, x))))
2453     {
2454       rtx temp = gen_reg_rtx (GET_MODE (x));
2455       emit_move_insn (temp, x);
2456       return temp;
2457     }
2458   return x;
2459 }
2460 \f
2461 /* Emission of insns (adding them to the doubly-linked list).  */
2462
2463 /* Return the first insn of the current sequence or current function.  */
2464
2465 rtx
2466 get_insns ()
2467 {
2468   return first_insn;
2469 }
2470
2471 /* Return the last insn emitted in current sequence or current function.  */
2472
2473 rtx
2474 get_last_insn ()
2475 {
2476   return last_insn;
2477 }
2478
2479 /* Specify a new insn as the last in the chain.  */
2480
2481 void
2482 set_last_insn (insn)
2483      rtx insn;
2484 {
2485   if (NEXT_INSN (insn) != 0)
2486     abort ();
2487   last_insn = insn;
2488 }
2489
2490 /* Return the last insn emitted, even if it is in a sequence now pushed.  */
2491
2492 rtx
2493 get_last_insn_anywhere ()
2494 {
2495   struct sequence_stack *stack;
2496   if (last_insn)
2497     return last_insn;
2498   for (stack = seq_stack; stack; stack = stack->next)
2499     if (stack->last != 0)
2500       return stack->last;
2501   return 0;
2502 }
2503
2504 /* Return a number larger than any instruction's uid in this function.  */
2505
2506 int
2507 get_max_uid ()
2508 {
2509   return cur_insn_uid;
2510 }
2511
2512 /* Renumber instructions so that no instruction UIDs are wasted.  */
2513
2514 void
2515 renumber_insns (stream)
2516      FILE *stream;
2517 {
2518   rtx insn;
2519
2520   /* If we're not supposed to renumber instructions, don't.  */
2521   if (!flag_renumber_insns)
2522     return;
2523
2524   /* If there aren't that many instructions, then it's not really
2525      worth renumbering them.  */
2526   if (flag_renumber_insns == 1 && get_max_uid () < 25000)
2527     return;
2528
2529   cur_insn_uid = 1;
2530
2531   for (insn = get_insns (); insn; insn = NEXT_INSN (insn))
2532     {
2533       if (stream)
2534         fprintf (stream, "Renumbering insn %d to %d\n",
2535                  INSN_UID (insn), cur_insn_uid);
2536       INSN_UID (insn) = cur_insn_uid++;
2537     }
2538 }
2539 \f
2540 /* Return the next insn.  If it is a SEQUENCE, return the first insn
2541    of the sequence.  */
2542
2543 rtx
2544 next_insn (insn)
2545      rtx insn;
2546 {
2547   if (insn)
2548     {
2549       insn = NEXT_INSN (insn);
2550       if (insn && GET_CODE (insn) == INSN
2551           && GET_CODE (PATTERN (insn)) == SEQUENCE)
2552         insn = XVECEXP (PATTERN (insn), 0, 0);
2553     }
2554
2555   return insn;
2556 }
2557
2558 /* Return the previous insn.  If it is a SEQUENCE, return the last insn
2559    of the sequence.  */
2560
2561 rtx
2562 previous_insn (insn)
2563      rtx insn;
2564 {
2565   if (insn)
2566     {
2567       insn = PREV_INSN (insn);
2568       if (insn && GET_CODE (insn) == INSN
2569           && GET_CODE (PATTERN (insn)) == SEQUENCE)
2570         insn = XVECEXP (PATTERN (insn), 0, XVECLEN (PATTERN (insn), 0) - 1);
2571     }
2572
2573   return insn;
2574 }
2575
2576 /* Return the next insn after INSN that is not a NOTE.  This routine does not
2577    look inside SEQUENCEs.  */
2578
2579 rtx
2580 next_nonnote_insn (insn)
2581      rtx insn;
2582 {
2583   while (insn)
2584     {
2585       insn = NEXT_INSN (insn);
2586       if (insn == 0 || GET_CODE (insn) != NOTE)
2587         break;
2588     }
2589
2590   return insn;
2591 }
2592
2593 /* Return the previous insn before INSN that is not a NOTE.  This routine does
2594    not look inside SEQUENCEs.  */
2595
2596 rtx
2597 prev_nonnote_insn (insn)
2598      rtx insn;
2599 {
2600   while (insn)
2601     {
2602       insn = PREV_INSN (insn);
2603       if (insn == 0 || GET_CODE (insn) != NOTE)
2604         break;
2605     }
2606
2607   return insn;
2608 }
2609
2610 /* Return the next INSN, CALL_INSN or JUMP_INSN after INSN;
2611    or 0, if there is none.  This routine does not look inside
2612    SEQUENCEs.  */
2613
2614 rtx
2615 next_real_insn (insn)
2616      rtx insn;
2617 {
2618   while (insn)
2619     {
2620       insn = NEXT_INSN (insn);
2621       if (insn == 0 || GET_CODE (insn) == INSN
2622           || GET_CODE (insn) == CALL_INSN || GET_CODE (insn) == JUMP_INSN)
2623         break;
2624     }
2625
2626   return insn;
2627 }
2628
2629 /* Return the last INSN, CALL_INSN or JUMP_INSN before INSN;
2630    or 0, if there is none.  This routine does not look inside
2631    SEQUENCEs.  */
2632
2633 rtx
2634 prev_real_insn (insn)
2635      rtx insn;
2636 {
2637   while (insn)
2638     {
2639       insn = PREV_INSN (insn);
2640       if (insn == 0 || GET_CODE (insn) == INSN || GET_CODE (insn) == CALL_INSN
2641           || GET_CODE (insn) == JUMP_INSN)
2642         break;
2643     }
2644
2645   return insn;
2646 }
2647
2648 /* Find the next insn after INSN that really does something.  This routine
2649    does not look inside SEQUENCEs.  Until reload has completed, this is the
2650    same as next_real_insn.  */
2651
2652 int
2653 active_insn_p (insn)
2654      rtx insn;
2655 {
2656   return (GET_CODE (insn) == CALL_INSN || GET_CODE (insn) == JUMP_INSN
2657           || (GET_CODE (insn) == INSN
2658               && (! reload_completed
2659                   || (GET_CODE (PATTERN (insn)) != USE
2660                       && GET_CODE (PATTERN (insn)) != CLOBBER))));
2661 }
2662
2663 rtx
2664 next_active_insn (insn)
2665      rtx insn;
2666 {
2667   while (insn)
2668     {
2669       insn = NEXT_INSN (insn);
2670       if (insn == 0 || active_insn_p (insn))
2671         break;
2672     }
2673
2674   return insn;
2675 }
2676
2677 /* Find the last insn before INSN that really does something.  This routine
2678    does not look inside SEQUENCEs.  Until reload has completed, this is the
2679    same as prev_real_insn.  */
2680
2681 rtx
2682 prev_active_insn (insn)
2683      rtx insn;
2684 {
2685   while (insn)
2686     {
2687       insn = PREV_INSN (insn);
2688       if (insn == 0 || active_insn_p (insn))
2689         break;
2690     }
2691
2692   return insn;
2693 }
2694
2695 /* Return the next CODE_LABEL after the insn INSN, or 0 if there is none.  */
2696
2697 rtx
2698 next_label (insn)
2699      rtx insn;
2700 {
2701   while (insn)
2702     {
2703       insn = NEXT_INSN (insn);
2704       if (insn == 0 || GET_CODE (insn) == CODE_LABEL)
2705         break;
2706     }
2707
2708   return insn;
2709 }
2710
2711 /* Return the last CODE_LABEL before the insn INSN, or 0 if there is none.  */
2712
2713 rtx
2714 prev_label (insn)
2715      rtx insn;
2716 {
2717   while (insn)
2718     {
2719       insn = PREV_INSN (insn);
2720       if (insn == 0 || GET_CODE (insn) == CODE_LABEL)
2721         break;
2722     }
2723
2724   return insn;
2725 }
2726 \f
2727 #ifdef HAVE_cc0
2728 /* INSN uses CC0 and is being moved into a delay slot.  Set up REG_CC_SETTER
2729    and REG_CC_USER notes so we can find it.  */
2730
2731 void
2732 link_cc0_insns (insn)
2733      rtx insn;
2734 {
2735   rtx user = next_nonnote_insn (insn);
2736
2737   if (GET_CODE (user) == INSN && GET_CODE (PATTERN (user)) == SEQUENCE)
2738     user = XVECEXP (PATTERN (user), 0, 0);
2739
2740   REG_NOTES (user) = gen_rtx_INSN_LIST (REG_CC_SETTER, insn,
2741                                         REG_NOTES (user));
2742   REG_NOTES (insn) = gen_rtx_INSN_LIST (REG_CC_USER, user, REG_NOTES (insn));
2743 }
2744
2745 /* Return the next insn that uses CC0 after INSN, which is assumed to
2746    set it.  This is the inverse of prev_cc0_setter (i.e., prev_cc0_setter
2747    applied to the result of this function should yield INSN).
2748
2749    Normally, this is simply the next insn.  However, if a REG_CC_USER note
2750    is present, it contains the insn that uses CC0.
2751
2752    Return 0 if we can't find the insn.  */
2753
2754 rtx
2755 next_cc0_user (insn)
2756      rtx insn;
2757 {
2758   rtx note = find_reg_note (insn, REG_CC_USER, NULL_RTX);
2759
2760   if (note)
2761     return XEXP (note, 0);
2762
2763   insn = next_nonnote_insn (insn);
2764   if (insn && GET_CODE (insn) == INSN && GET_CODE (PATTERN (insn)) == SEQUENCE)
2765     insn = XVECEXP (PATTERN (insn), 0, 0);
2766
2767   if (insn && INSN_P (insn) && reg_mentioned_p (cc0_rtx, PATTERN (insn)))
2768     return insn;
2769
2770   return 0;
2771 }
2772
2773 /* Find the insn that set CC0 for INSN.  Unless INSN has a REG_CC_SETTER
2774    note, it is the previous insn.  */
2775
2776 rtx
2777 prev_cc0_setter (insn)
2778      rtx insn;
2779 {
2780   rtx note = find_reg_note (insn, REG_CC_SETTER, NULL_RTX);
2781
2782   if (note)
2783     return XEXP (note, 0);
2784
2785   insn = prev_nonnote_insn (insn);
2786   if (! sets_cc0_p (PATTERN (insn)))
2787     abort ();
2788
2789   return insn;
2790 }
2791 #endif
2792
2793 /* Increment the label uses for all labels present in rtx.  */
2794
2795 static void
2796 mark_label_nuses(x)
2797     rtx x;
2798 {
2799   enum rtx_code code;
2800   int i, j;
2801   const char *fmt;
2802
2803   code = GET_CODE (x);
2804   if (code == LABEL_REF)
2805     LABEL_NUSES (XEXP (x, 0))++;
2806
2807   fmt = GET_RTX_FORMAT (code);
2808   for (i = GET_RTX_LENGTH (code) - 1; i >= 0; i--)
2809     {
2810       if (fmt[i] == 'e')
2811         mark_label_nuses (XEXP (x, i));
2812       else if (fmt[i] == 'E')
2813         for (j = XVECLEN (x, i) - 1; j >= 0; j--)
2814           mark_label_nuses (XVECEXP (x, i, j));
2815     }
2816 }
2817
2818 \f
2819 /* Try splitting insns that can be split for better scheduling.
2820    PAT is the pattern which might split.
2821    TRIAL is the insn providing PAT.
2822    LAST is non-zero if we should return the last insn of the sequence produced.
2823
2824    If this routine succeeds in splitting, it returns the first or last
2825    replacement insn depending on the value of LAST.  Otherwise, it
2826    returns TRIAL.  If the insn to be returned can be split, it will be.  */
2827
2828 rtx
2829 try_split (pat, trial, last)
2830      rtx pat, trial;
2831      int last;
2832 {
2833   rtx before = PREV_INSN (trial);
2834   rtx after = NEXT_INSN (trial);
2835   int has_barrier = 0;
2836   rtx tem;
2837   rtx note, seq;
2838   int probability;
2839
2840   if (any_condjump_p (trial)
2841       && (note = find_reg_note (trial, REG_BR_PROB, 0)))
2842     split_branch_probability = INTVAL (XEXP (note, 0));
2843   probability = split_branch_probability;
2844
2845   seq = split_insns (pat, trial);
2846
2847   split_branch_probability = -1;
2848
2849   /* If we are splitting a JUMP_INSN, it might be followed by a BARRIER.
2850      We may need to handle this specially.  */
2851   if (after && GET_CODE (after) == BARRIER)
2852     {
2853       has_barrier = 1;
2854       after = NEXT_INSN (after);
2855     }
2856
2857   if (seq)
2858     {
2859       /* SEQ can either be a SEQUENCE or the pattern of a single insn.
2860          The latter case will normally arise only when being done so that
2861          it, in turn, will be split (SFmode on the 29k is an example).  */
2862       if (GET_CODE (seq) == SEQUENCE)
2863         {
2864           int i, njumps = 0;
2865
2866           /* Avoid infinite loop if any insn of the result matches
2867              the original pattern.  */
2868           for (i = 0; i < XVECLEN (seq, 0); i++)
2869             if (GET_CODE (XVECEXP (seq, 0, i)) == INSN
2870                 && rtx_equal_p (PATTERN (XVECEXP (seq, 0, i)), pat))
2871               return trial;
2872
2873           /* Mark labels.  */
2874           for (i = XVECLEN (seq, 0) - 1; i >= 0; i--)
2875             if (GET_CODE (XVECEXP (seq, 0, i)) == JUMP_INSN)
2876               {
2877                 rtx insn = XVECEXP (seq, 0, i);
2878                 mark_jump_label (PATTERN (insn),
2879                                  XVECEXP (seq, 0, i), 0);
2880                 njumps++;
2881                 if (probability != -1
2882                     && any_condjump_p (insn)
2883                     && !find_reg_note (insn, REG_BR_PROB, 0))
2884                   {
2885                     /* We can preserve the REG_BR_PROB notes only if exactly
2886                        one jump is created, otherwise the machine description
2887                        is responsible for this step using
2888                        split_branch_probability variable.  */
2889                     if (njumps != 1)
2890                       abort ();
2891                     REG_NOTES (insn)
2892                       = gen_rtx_EXPR_LIST (REG_BR_PROB,
2893                                            GEN_INT (probability),
2894                                            REG_NOTES (insn));
2895                   }
2896               }
2897
2898           /* If we are splitting a CALL_INSN, look for the CALL_INSN
2899              in SEQ and copy our CALL_INSN_FUNCTION_USAGE to it.  */
2900           if (GET_CODE (trial) == CALL_INSN)
2901             for (i = XVECLEN (seq, 0) - 1; i >= 0; i--)
2902               if (GET_CODE (XVECEXP (seq, 0, i)) == CALL_INSN)
2903                 CALL_INSN_FUNCTION_USAGE (XVECEXP (seq, 0, i))
2904                   = CALL_INSN_FUNCTION_USAGE (trial);
2905
2906           /* Copy notes, particularly those related to the CFG.  */
2907           for (note = REG_NOTES (trial); note ; note = XEXP (note, 1))
2908             {
2909               switch (REG_NOTE_KIND (note))
2910                 {
2911                 case REG_EH_REGION:
2912                   for (i = XVECLEN (seq, 0) - 1; i >= 0; i--)
2913                     {
2914                       rtx insn = XVECEXP (seq, 0, i);
2915                       if (GET_CODE (insn) == CALL_INSN
2916                           || (flag_non_call_exceptions
2917                               && may_trap_p (PATTERN (insn))))
2918                         REG_NOTES (insn)
2919                           = gen_rtx_EXPR_LIST (REG_EH_REGION,
2920                                                XEXP (note, 0),
2921                                                REG_NOTES (insn));
2922                     }
2923                   break;
2924
2925                 case REG_NORETURN:
2926                 case REG_SETJMP:
2927                 case REG_ALWAYS_RETURN:
2928                   for (i = XVECLEN (seq, 0) - 1; i >= 0; i--)
2929                     {
2930                       rtx insn = XVECEXP (seq, 0, i);
2931                       if (GET_CODE (insn) == CALL_INSN)
2932                         REG_NOTES (insn)
2933                           = gen_rtx_EXPR_LIST (REG_NOTE_KIND (note),
2934                                                XEXP (note, 0),
2935                                                REG_NOTES (insn));
2936                     }
2937                   break;
2938
2939                 case REG_NON_LOCAL_GOTO:
2940                   for (i = XVECLEN (seq, 0) - 1; i >= 0; i--)
2941                     {
2942                       rtx insn = XVECEXP (seq, 0, i);
2943                       if (GET_CODE (insn) == JUMP_INSN)
2944                         REG_NOTES (insn)
2945                           = gen_rtx_EXPR_LIST (REG_NOTE_KIND (note),
2946                                                XEXP (note, 0),
2947                                                REG_NOTES (insn));
2948                     }
2949                   break;
2950
2951                 default:
2952                   break;
2953                 }
2954             }
2955
2956           /* If there are LABELS inside the split insns increment the
2957              usage count so we don't delete the label.  */
2958           if (GET_CODE (trial) == INSN)
2959             for (i = XVECLEN (seq, 0) - 1; i >= 0; i--)
2960               if (GET_CODE (XVECEXP (seq, 0, i)) == INSN)
2961                 mark_label_nuses (PATTERN (XVECEXP (seq, 0, i)));
2962
2963           tem = emit_insn_after (seq, trial);
2964
2965           delete_related_insns (trial);
2966           if (has_barrier)
2967             emit_barrier_after (tem);
2968
2969           /* Recursively call try_split for each new insn created; by the
2970              time control returns here that insn will be fully split, so
2971              set LAST and continue from the insn after the one returned.
2972              We can't use next_active_insn here since AFTER may be a note.
2973              Ignore deleted insns, which can be occur if not optimizing.  */
2974           for (tem = NEXT_INSN (before); tem != after; tem = NEXT_INSN (tem))
2975             if (! INSN_DELETED_P (tem) && INSN_P (tem))
2976               tem = try_split (PATTERN (tem), tem, 1);
2977         }
2978       /* Avoid infinite loop if the result matches the original pattern.  */
2979       else if (rtx_equal_p (seq, pat))
2980         return trial;
2981       else
2982         {
2983           PATTERN (trial) = seq;
2984           INSN_CODE (trial) = -1;
2985           try_split (seq, trial, last);
2986         }
2987
2988       /* Return either the first or the last insn, depending on which was
2989          requested.  */
2990       return last
2991                 ? (after ? PREV_INSN (after) : last_insn)
2992                 : NEXT_INSN (before);
2993     }
2994
2995   return trial;
2996 }
2997 \f
2998 /* Make and return an INSN rtx, initializing all its slots.
2999    Store PATTERN in the pattern slots.  */
3000
3001 rtx
3002 make_insn_raw (pattern)
3003      rtx pattern;
3004 {
3005   rtx insn;
3006
3007   insn = rtx_alloc (INSN);
3008
3009   INSN_UID (insn) = cur_insn_uid++;
3010   PATTERN (insn) = pattern;
3011   INSN_CODE (insn) = -1;
3012   LOG_LINKS (insn) = NULL;
3013   REG_NOTES (insn) = NULL;
3014
3015 #ifdef ENABLE_RTL_CHECKING
3016   if (insn
3017       && INSN_P (insn)
3018       && (returnjump_p (insn)
3019           || (GET_CODE (insn) == SET
3020               && SET_DEST (insn) == pc_rtx)))
3021     {
3022       warning ("ICE: emit_insn used where emit_jump_insn needed:\n");
3023       debug_rtx (insn);
3024     }
3025 #endif
3026
3027   return insn;
3028 }
3029
3030 /* Like `make_insn' but make a JUMP_INSN instead of an insn.  */
3031
3032 static rtx
3033 make_jump_insn_raw (pattern)
3034      rtx pattern;
3035 {
3036   rtx insn;
3037
3038   insn = rtx_alloc (JUMP_INSN);
3039   INSN_UID (insn) = cur_insn_uid++;
3040
3041   PATTERN (insn) = pattern;
3042   INSN_CODE (insn) = -1;
3043   LOG_LINKS (insn) = NULL;
3044   REG_NOTES (insn) = NULL;
3045   JUMP_LABEL (insn) = NULL;
3046
3047   return insn;
3048 }
3049
3050 /* Like `make_insn' but make a CALL_INSN instead of an insn.  */
3051
3052 static rtx
3053 make_call_insn_raw (pattern)
3054      rtx pattern;
3055 {
3056   rtx insn;
3057
3058   insn = rtx_alloc (CALL_INSN);
3059   INSN_UID (insn) = cur_insn_uid++;
3060
3061   PATTERN (insn) = pattern;
3062   INSN_CODE (insn) = -1;
3063   LOG_LINKS (insn) = NULL;
3064   REG_NOTES (insn) = NULL;
3065   CALL_INSN_FUNCTION_USAGE (insn) = NULL;
3066
3067   return insn;
3068 }
3069 \f
3070 /* Add INSN to the end of the doubly-linked list.
3071    INSN may be an INSN, JUMP_INSN, CALL_INSN, CODE_LABEL, BARRIER or NOTE.  */
3072
3073 void
3074 add_insn (insn)
3075      rtx insn;
3076 {
3077   PREV_INSN (insn) = last_insn;
3078   NEXT_INSN (insn) = 0;
3079
3080   if (NULL != last_insn)
3081     NEXT_INSN (last_insn) = insn;
3082
3083   if (NULL == first_insn)
3084     first_insn = insn;
3085
3086   last_insn = insn;
3087 }
3088
3089 /* Add INSN into the doubly-linked list after insn AFTER.  This and
3090    the next should be the only functions called to insert an insn once
3091    delay slots have been filled since only they know how to update a
3092    SEQUENCE.  */
3093
3094 void
3095 add_insn_after (insn, after)
3096      rtx insn, after;
3097 {
3098   rtx next = NEXT_INSN (after);
3099   basic_block bb;
3100
3101   if (optimize && INSN_DELETED_P (after))
3102     abort ();
3103
3104   NEXT_INSN (insn) = next;
3105   PREV_INSN (insn) = after;
3106
3107   if (next)
3108     {
3109       PREV_INSN (next) = insn;
3110       if (GET_CODE (next) == INSN && GET_CODE (PATTERN (next)) == SEQUENCE)
3111         PREV_INSN (XVECEXP (PATTERN (next), 0, 0)) = insn;
3112     }
3113   else if (last_insn == after)
3114     last_insn = insn;
3115   else
3116     {
3117       struct sequence_stack *stack = seq_stack;
3118       /* Scan all pending sequences too.  */
3119       for (; stack; stack = stack->next)
3120         if (after == stack->last)
3121           {
3122             stack->last = insn;
3123             break;
3124           }
3125
3126       if (stack == 0)
3127         abort ();
3128     }
3129
3130   if (basic_block_for_insn
3131       && (unsigned int)INSN_UID (after) < basic_block_for_insn->num_elements
3132       && (bb = BLOCK_FOR_INSN (after)))
3133     {
3134       set_block_for_insn (insn, bb);
3135       if (INSN_P (insn))
3136         bb->flags |= BB_DIRTY;
3137       /* Should not happen as first in the BB is always
3138          either NOTE or LABEL.  */
3139       if (bb->end == after
3140           /* Avoid clobbering of structure when creating new BB.  */
3141           && GET_CODE (insn) != BARRIER
3142           && (GET_CODE (insn) != NOTE
3143               || NOTE_LINE_NUMBER (insn) != NOTE_INSN_BASIC_BLOCK))
3144         bb->end = insn;
3145     }
3146
3147   NEXT_INSN (after) = insn;
3148   if (GET_CODE (after) == INSN && GET_CODE (PATTERN (after)) == SEQUENCE)
3149     {
3150       rtx sequence = PATTERN (after);
3151       NEXT_INSN (XVECEXP (sequence, 0, XVECLEN (sequence, 0) - 1)) = insn;
3152     }
3153 }
3154
3155 /* Add INSN into the doubly-linked list before insn BEFORE.  This and
3156    the previous should be the only functions called to insert an insn once
3157    delay slots have been filled since only they know how to update a
3158    SEQUENCE.  */
3159
3160 void
3161 add_insn_before (insn, before)
3162      rtx insn, before;
3163 {
3164   rtx prev = PREV_INSN (before);
3165   basic_block bb;
3166
3167   if (optimize && INSN_DELETED_P (before))
3168     abort ();
3169
3170   PREV_INSN (insn) = prev;
3171   NEXT_INSN (insn) = before;
3172
3173   if (prev)
3174     {
3175       NEXT_INSN (prev) = insn;
3176       if (GET_CODE (prev) == INSN && GET_CODE (PATTERN (prev)) == SEQUENCE)
3177         {
3178           rtx sequence = PATTERN (prev);
3179           NEXT_INSN (XVECEXP (sequence, 0, XVECLEN (sequence, 0) - 1)) = insn;
3180         }
3181     }
3182   else if (first_insn == before)
3183     first_insn = insn;
3184   else
3185     {
3186       struct sequence_stack *stack = seq_stack;
3187       /* Scan all pending sequences too.  */
3188       for (; stack; stack = stack->next)
3189         if (before == stack->first)
3190           {
3191             stack->first = insn;
3192             break;
3193           }
3194
3195       if (stack == 0)
3196         abort ();
3197     }
3198
3199   if (basic_block_for_insn
3200       && (unsigned int)INSN_UID (before) < basic_block_for_insn->num_elements
3201       && (bb = BLOCK_FOR_INSN (before)))
3202     {
3203       set_block_for_insn (insn, bb);
3204       if (INSN_P (insn))
3205         bb->flags |= BB_DIRTY;
3206       /* Should not happen as first in the BB is always
3207          either NOTE or LABEl.  */
3208       if (bb->head == insn
3209           /* Avoid clobbering of structure when creating new BB.  */
3210           && GET_CODE (insn) != BARRIER
3211           && (GET_CODE (insn) != NOTE
3212               || NOTE_LINE_NUMBER (insn) != NOTE_INSN_BASIC_BLOCK))
3213         abort ();
3214     }
3215
3216   PREV_INSN (before) = insn;
3217   if (GET_CODE (before) == INSN && GET_CODE (PATTERN (before)) == SEQUENCE)
3218     PREV_INSN (XVECEXP (PATTERN (before), 0, 0)) = insn;
3219 }
3220
3221 /* Remove an insn from its doubly-linked list.  This function knows how
3222    to handle sequences.  */
3223 void
3224 remove_insn (insn)
3225      rtx insn;
3226 {
3227   rtx next = NEXT_INSN (insn);
3228   rtx prev = PREV_INSN (insn);
3229   basic_block bb;
3230
3231   if (prev)
3232     {
3233       NEXT_INSN (prev) = next;
3234       if (GET_CODE (prev) == INSN && GET_CODE (PATTERN (prev)) == SEQUENCE)
3235         {
3236           rtx sequence = PATTERN (prev);
3237           NEXT_INSN (XVECEXP (sequence, 0, XVECLEN (sequence, 0) - 1)) = next;
3238         }
3239     }
3240   else if (first_insn == insn)
3241     first_insn = next;
3242   else
3243     {
3244       struct sequence_stack *stack = seq_stack;
3245       /* Scan all pending sequences too.  */
3246       for (; stack; stack = stack->next)
3247         if (insn == stack->first)
3248           {
3249             stack->first = next;
3250             break;
3251           }
3252
3253       if (stack == 0)
3254         abort ();
3255     }
3256
3257   if (next)
3258     {
3259       PREV_INSN (next) = prev;
3260       if (GET_CODE (next) == INSN && GET_CODE (PATTERN (next)) == SEQUENCE)
3261         PREV_INSN (XVECEXP (PATTERN (next), 0, 0)) = prev;
3262     }
3263   else if (last_insn == insn)
3264     last_insn = prev;
3265   else
3266     {
3267       struct sequence_stack *stack = seq_stack;
3268       /* Scan all pending sequences too.  */
3269       for (; stack; stack = stack->next)
3270         if (insn == stack->last)
3271           {
3272             stack->last = prev;
3273             break;
3274           }
3275
3276       if (stack == 0)
3277         abort ();
3278     }
3279   if (basic_block_for_insn
3280       && (unsigned int)INSN_UID (insn) < basic_block_for_insn->num_elements
3281       && (bb = BLOCK_FOR_INSN (insn)))
3282     {
3283       if (INSN_P (insn))
3284         bb->flags |= BB_DIRTY;
3285       if (bb->head == insn)
3286         {
3287           /* Never ever delete the basic block note without deleting whole basic
3288              block.  */
3289           if (GET_CODE (insn) == NOTE)
3290             abort ();
3291           bb->head = next;
3292         }
3293       if (bb->end == insn)
3294         bb->end = prev;
3295     }
3296 }
3297
3298 /* Delete all insns made since FROM.
3299    FROM becomes the new last instruction.  */
3300
3301 void
3302 delete_insns_since (from)
3303      rtx from;
3304 {
3305   if (from == 0)
3306     first_insn = 0;
3307   else
3308     NEXT_INSN (from) = 0;
3309   last_insn = from;
3310 }
3311
3312 /* This function is deprecated, please use sequences instead.
3313
3314    Move a consecutive bunch of insns to a different place in the chain.
3315    The insns to be moved are those between FROM and TO.
3316    They are moved to a new position after the insn AFTER.
3317    AFTER must not be FROM or TO or any insn in between.
3318
3319    This function does not know about SEQUENCEs and hence should not be
3320    called after delay-slot filling has been done.  */
3321
3322 void
3323 reorder_insns_nobb (from, to, after)
3324      rtx from, to, after;
3325 {
3326   /* Splice this bunch out of where it is now.  */
3327   if (PREV_INSN (from))
3328     NEXT_INSN (PREV_INSN (from)) = NEXT_INSN (to);
3329   if (NEXT_INSN (to))
3330     PREV_INSN (NEXT_INSN (to)) = PREV_INSN (from);
3331   if (last_insn == to)
3332     last_insn = PREV_INSN (from);
3333   if (first_insn == from)
3334     first_insn = NEXT_INSN (to);
3335
3336   /* Make the new neighbors point to it and it to them.  */
3337   if (NEXT_INSN (after))
3338     PREV_INSN (NEXT_INSN (after)) = to;
3339
3340   NEXT_INSN (to) = NEXT_INSN (after);
3341   PREV_INSN (from) = after;
3342   NEXT_INSN (after) = from;
3343   if (after == last_insn)
3344     last_insn = to;
3345 }
3346
3347 /* Same as function above, but take care to update BB boundaries.  */
3348 void
3349 reorder_insns (from, to, after)
3350      rtx from, to, after;
3351 {
3352   rtx prev = PREV_INSN (from);
3353   basic_block bb, bb2;
3354
3355   reorder_insns_nobb (from, to, after);
3356
3357   if (basic_block_for_insn
3358       && (unsigned int)INSN_UID (after) < basic_block_for_insn->num_elements
3359       && (bb = BLOCK_FOR_INSN (after)))
3360     {
3361       rtx x;
3362       bb->flags |= BB_DIRTY;
3363  
3364       if (basic_block_for_insn
3365           && (unsigned int)INSN_UID (from) < basic_block_for_insn->num_elements
3366           && (bb2 = BLOCK_FOR_INSN (from)))
3367         {
3368           if (bb2->end == to)
3369             bb2->end = prev;
3370           bb2->flags |= BB_DIRTY;
3371         }
3372
3373       if (bb->end == after)
3374         bb->end = to;
3375
3376       for (x = from; x != NEXT_INSN (to); x = NEXT_INSN (x))
3377         set_block_for_insn (x, bb);
3378     }
3379 }
3380
3381 /* Return the line note insn preceding INSN.  */
3382
3383 static rtx
3384 find_line_note (insn)
3385      rtx insn;
3386 {
3387   if (no_line_numbers)
3388     return 0;
3389
3390   for (; insn; insn = PREV_INSN (insn))
3391     if (GET_CODE (insn) == NOTE
3392         && NOTE_LINE_NUMBER (insn) >= 0)
3393       break;
3394
3395   return insn;
3396 }
3397
3398 /* Like reorder_insns, but inserts line notes to preserve the line numbers
3399    of the moved insns when debugging.  This may insert a note between AFTER
3400    and FROM, and another one after TO.  */
3401
3402 void
3403 reorder_insns_with_line_notes (from, to, after)
3404      rtx from, to, after;
3405 {
3406   rtx from_line = find_line_note (from);
3407   rtx after_line = find_line_note (after);
3408
3409   reorder_insns (from, to, after);
3410
3411   if (from_line == after_line)
3412     return;
3413
3414   if (from_line)
3415     emit_line_note_after (NOTE_SOURCE_FILE (from_line),
3416                           NOTE_LINE_NUMBER (from_line),
3417                           after);
3418   if (after_line)
3419     emit_line_note_after (NOTE_SOURCE_FILE (after_line),
3420                           NOTE_LINE_NUMBER (after_line),
3421                           to);
3422 }
3423
3424 /* Remove unnecessary notes from the instruction stream.  */
3425
3426 void
3427 remove_unnecessary_notes ()
3428 {
3429   rtx block_stack = NULL_RTX;
3430   rtx eh_stack = NULL_RTX;
3431   rtx insn;
3432   rtx next;
3433   rtx tmp;
3434
3435   /* We must not remove the first instruction in the function because
3436      the compiler depends on the first instruction being a note.  */
3437   for (insn = NEXT_INSN (get_insns ()); insn; insn = next)
3438     {
3439       /* Remember what's next.  */
3440       next = NEXT_INSN (insn);
3441
3442       /* We're only interested in notes.  */
3443       if (GET_CODE (insn) != NOTE)
3444         continue;
3445
3446       switch (NOTE_LINE_NUMBER (insn))
3447         {
3448         case NOTE_INSN_DELETED:
3449         case NOTE_INSN_LOOP_END_TOP_COND:
3450           remove_insn (insn);
3451           break;
3452
3453         case NOTE_INSN_EH_REGION_BEG:
3454           eh_stack = alloc_INSN_LIST (insn, eh_stack);
3455           break;
3456
3457         case NOTE_INSN_EH_REGION_END:
3458           /* Too many end notes.  */
3459           if (eh_stack == NULL_RTX)
3460             abort ();
3461           /* Mismatched nesting.  */
3462           if (NOTE_EH_HANDLER (XEXP (eh_stack, 0)) != NOTE_EH_HANDLER (insn))
3463             abort ();
3464           tmp = eh_stack;
3465           eh_stack = XEXP (eh_stack, 1);
3466           free_INSN_LIST_node (tmp);
3467           break;
3468
3469         case NOTE_INSN_BLOCK_BEG:
3470           /* By now, all notes indicating lexical blocks should have
3471              NOTE_BLOCK filled in.  */
3472           if (NOTE_BLOCK (insn) == NULL_TREE)
3473             abort ();
3474           block_stack = alloc_INSN_LIST (insn, block_stack);
3475           break;
3476
3477         case NOTE_INSN_BLOCK_END:
3478           /* Too many end notes.  */
3479           if (block_stack == NULL_RTX)
3480             abort ();
3481           /* Mismatched nesting.  */
3482           if (NOTE_BLOCK (XEXP (block_stack, 0)) != NOTE_BLOCK (insn))
3483             abort ();
3484           tmp = block_stack;
3485           block_stack = XEXP (block_stack, 1);
3486           free_INSN_LIST_node (tmp);
3487
3488           /* Scan back to see if there are any non-note instructions
3489              between INSN and the beginning of this block.  If not,
3490              then there is no PC range in the generated code that will
3491              actually be in this block, so there's no point in
3492              remembering the existence of the block.  */
3493           for (tmp = PREV_INSN (insn); tmp ; tmp = PREV_INSN (tmp))
3494             {
3495               /* This block contains a real instruction.  Note that we
3496                  don't include labels; if the only thing in the block
3497                  is a label, then there are still no PC values that
3498                  lie within the block.  */
3499               if (INSN_P (tmp))
3500                 break;
3501
3502               /* We're only interested in NOTEs.  */
3503               if (GET_CODE (tmp) != NOTE)
3504                 continue;
3505
3506               if (NOTE_LINE_NUMBER (tmp) == NOTE_INSN_BLOCK_BEG)
3507                 {
3508                   /* We just verified that this BLOCK matches us with
3509                      the block_stack check above.  Never delete the
3510                      BLOCK for the outermost scope of the function; we
3511                      can refer to names from that scope even if the
3512                      block notes are messed up.  */
3513                   if (! is_body_block (NOTE_BLOCK (insn))
3514                       && (*debug_hooks->ignore_block) (NOTE_BLOCK (insn)))
3515                     {
3516                       remove_insn (tmp);
3517                       remove_insn (insn);
3518                     }
3519                   break;
3520                 }
3521               else if (NOTE_LINE_NUMBER (tmp) == NOTE_INSN_BLOCK_END)
3522                 /* There's a nested block.  We need to leave the
3523                    current block in place since otherwise the debugger
3524                    wouldn't be able to show symbols from our block in
3525                    the nested block.  */
3526                 break;
3527             }
3528         }
3529     }
3530
3531   /* Too many begin notes.  */
3532   if (block_stack || eh_stack)
3533     abort ();
3534 }
3535
3536 \f
3537 /* Emit an insn of given code and pattern
3538    at a specified place within the doubly-linked list.  */
3539
3540 /* Make an instruction with body PATTERN
3541    and output it before the instruction BEFORE.  */
3542
3543 rtx
3544 emit_insn_before (pattern, before)
3545      rtx pattern, before;
3546 {
3547   rtx insn = before;
3548
3549   if (GET_CODE (pattern) == SEQUENCE)
3550     {
3551       int i;
3552
3553       for (i = 0; i < XVECLEN (pattern, 0); i++)
3554         {
3555           insn = XVECEXP (pattern, 0, i);
3556           add_insn_before (insn, before);
3557         }
3558     }
3559   else
3560     {
3561       insn = make_insn_raw (pattern);
3562       add_insn_before (insn, before);
3563     }
3564
3565   return insn;
3566 }
3567
3568 /* Make an instruction with body PATTERN and code JUMP_INSN
3569    and output it before the instruction BEFORE.  */
3570
3571 rtx
3572 emit_jump_insn_before (pattern, before)
3573      rtx pattern, before;
3574 {
3575   rtx insn;
3576
3577   if (GET_CODE (pattern) == SEQUENCE)
3578     insn = emit_insn_before (pattern, before);
3579   else
3580     {
3581       insn = make_jump_insn_raw (pattern);
3582       add_insn_before (insn, before);
3583     }
3584
3585   return insn;
3586 }
3587
3588 /* Make an instruction with body PATTERN and code CALL_INSN
3589    and output it before the instruction BEFORE.  */
3590
3591 rtx
3592 emit_call_insn_before (pattern, before)
3593      rtx pattern, before;
3594 {
3595   rtx insn;
3596
3597   if (GET_CODE (pattern) == SEQUENCE)
3598     insn = emit_insn_before (pattern, before);
3599   else
3600     {
3601       insn = make_call_insn_raw (pattern);
3602       add_insn_before (insn, before);
3603       PUT_CODE (insn, CALL_INSN);
3604     }
3605
3606   return insn;
3607 }
3608
3609 /* Make an insn of code BARRIER
3610    and output it before the insn BEFORE.  */
3611
3612 rtx
3613 emit_barrier_before (before)
3614      rtx before;
3615 {
3616   rtx insn = rtx_alloc (BARRIER);
3617
3618   INSN_UID (insn) = cur_insn_uid++;
3619
3620   add_insn_before (insn, before);
3621   return insn;
3622 }
3623
3624 /* Emit the label LABEL before the insn BEFORE.  */
3625
3626 rtx
3627 emit_label_before (label, before)
3628      rtx label, before;
3629 {
3630   /* This can be called twice for the same label as a result of the
3631      confusion that follows a syntax error!  So make it harmless.  */
3632   if (INSN_UID (label) == 0)
3633     {
3634       INSN_UID (label) = cur_insn_uid++;
3635       add_insn_before (label, before);
3636     }
3637
3638   return label;
3639 }
3640
3641 /* Emit a note of subtype SUBTYPE before the insn BEFORE.  */
3642
3643 rtx
3644 emit_note_before (subtype, before)
3645      int subtype;
3646      rtx before;
3647 {
3648   rtx note = rtx_alloc (NOTE);
3649   INSN_UID (note) = cur_insn_uid++;
3650   NOTE_SOURCE_FILE (note) = 0;
3651   NOTE_LINE_NUMBER (note) = subtype;
3652
3653   add_insn_before (note, before);
3654   return note;
3655 }
3656 \f
3657 /* Make an insn of code INSN with body PATTERN
3658    and output it after the insn AFTER.  */
3659
3660 rtx
3661 emit_insn_after (pattern, after)
3662      rtx pattern, after;
3663 {
3664   rtx insn = after;
3665
3666   if (GET_CODE (pattern) == SEQUENCE)
3667     {
3668       int i;
3669
3670       for (i = 0; i < XVECLEN (pattern, 0); i++)
3671         {
3672           insn = XVECEXP (pattern, 0, i);
3673           add_insn_after (insn, after);
3674           after = insn;
3675         }
3676     }
3677   else
3678     {
3679       insn = make_insn_raw (pattern);
3680       add_insn_after (insn, after);
3681     }
3682
3683   return insn;
3684 }
3685
3686 /* Similar to emit_insn_after, except that line notes are to be inserted so
3687    as to act as if this insn were at FROM.  */
3688
3689 void
3690 emit_insn_after_with_line_notes (pattern, after, from)
3691      rtx pattern, after, from;
3692 {
3693   rtx from_line = find_line_note (from);
3694   rtx after_line = find_line_note (after);
3695   rtx insn = emit_insn_after (pattern, after);
3696
3697   if (from_line)
3698     emit_line_note_after (NOTE_SOURCE_FILE (from_line),
3699                           NOTE_LINE_NUMBER (from_line),
3700                           after);
3701
3702   if (after_line)
3703     emit_line_note_after (NOTE_SOURCE_FILE (after_line),
3704                           NOTE_LINE_NUMBER (after_line),
3705                           insn);
3706 }
3707
3708 /* Make an insn of code JUMP_INSN with body PATTERN
3709    and output it after the insn AFTER.  */
3710
3711 rtx
3712 emit_jump_insn_after (pattern, after)
3713      rtx pattern, after;
3714 {
3715   rtx insn;
3716
3717   if (GET_CODE (pattern) == SEQUENCE)
3718     insn = emit_insn_after (pattern, after);
3719   else
3720     {
3721       insn = make_jump_insn_raw (pattern);
3722       add_insn_after (insn, after);
3723     }
3724
3725   return insn;
3726 }
3727
3728 /* Make an insn of code BARRIER
3729    and output it after the insn AFTER.  */
3730
3731 rtx
3732 emit_barrier_after (after)
3733      rtx after;
3734 {
3735   rtx insn = rtx_alloc (BARRIER);
3736
3737   INSN_UID (insn) = cur_insn_uid++;
3738
3739   add_insn_after (insn, after);
3740   return insn;
3741 }
3742
3743 /* Emit the label LABEL after the insn AFTER.  */
3744
3745 rtx
3746 emit_label_after (label, after)
3747      rtx label, after;
3748 {
3749   /* This can be called twice for the same label
3750      as a result of the confusion that follows a syntax error!
3751      So make it harmless.  */
3752   if (INSN_UID (label) == 0)
3753     {
3754       INSN_UID (label) = cur_insn_uid++;
3755       add_insn_after (label, after);
3756     }
3757
3758   return label;
3759 }
3760
3761 /* Emit a note of subtype SUBTYPE after the insn AFTER.  */
3762
3763 rtx
3764 emit_note_after (subtype, after)
3765      int subtype;
3766      rtx after;
3767 {
3768   rtx note = rtx_alloc (NOTE);
3769   INSN_UID (note) = cur_insn_uid++;
3770   NOTE_SOURCE_FILE (note) = 0;
3771   NOTE_LINE_NUMBER (note) = subtype;
3772   add_insn_after (note, after);
3773   return note;
3774 }
3775
3776 /* Emit a line note for FILE and LINE after the insn AFTER.  */
3777
3778 rtx
3779 emit_line_note_after (file, line, after)
3780      const char *file;
3781      int line;
3782      rtx after;
3783 {
3784   rtx note;
3785
3786   if (no_line_numbers && line > 0)
3787     {
3788       cur_insn_uid++;
3789       return 0;
3790     }
3791
3792   note  = rtx_alloc (NOTE);
3793   INSN_UID (note) = cur_insn_uid++;
3794   NOTE_SOURCE_FILE (note) = file;
3795   NOTE_LINE_NUMBER (note) = line;
3796   add_insn_after (note, after);
3797   return note;
3798 }
3799 \f
3800 /* Make an insn of code INSN with pattern PATTERN
3801    and add it to the end of the doubly-linked list.
3802    If PATTERN is a SEQUENCE, take the elements of it
3803    and emit an insn for each element.
3804
3805    Returns the last insn emitted.  */
3806
3807 rtx
3808 emit_insn (pattern)
3809      rtx pattern;
3810 {
3811   rtx insn = last_insn;
3812
3813   if (GET_CODE (pattern) == SEQUENCE)
3814     {
3815       int i;
3816
3817       for (i = 0; i < XVECLEN (pattern, 0); i++)
3818         {
3819           insn = XVECEXP (pattern, 0, i);
3820           add_insn (insn);
3821         }
3822     }
3823   else
3824     {
3825       insn = make_insn_raw (pattern);
3826       add_insn (insn);
3827     }
3828
3829   return insn;
3830 }
3831
3832 /* Emit the insns in a chain starting with INSN.
3833    Return the last insn emitted.  */
3834
3835 rtx
3836 emit_insns (insn)
3837      rtx insn;
3838 {
3839   rtx last = 0;
3840
3841   while (insn)
3842     {
3843       rtx next = NEXT_INSN (insn);
3844       add_insn (insn);
3845       last = insn;
3846       insn = next;
3847     }
3848
3849   return last;
3850 }
3851
3852 /* Emit the insns in a chain starting with INSN and place them in front of
3853    the insn BEFORE.  Return the last insn emitted.  */
3854
3855 rtx
3856 emit_insns_before (insn, before)
3857      rtx insn;
3858      rtx before;
3859 {
3860   rtx last = 0;
3861
3862   while (insn)
3863     {
3864       rtx next = NEXT_INSN (insn);
3865       add_insn_before (insn, before);
3866       last = insn;
3867       insn = next;
3868     }
3869
3870   return last;
3871 }
3872
3873 /* Emit the insns in a chain starting with FIRST and place them in back of
3874    the insn AFTER.  Return the last insn emitted.  */
3875
3876 rtx
3877 emit_insns_after (first, after)
3878      rtx first;
3879      rtx after;
3880 {
3881   rtx last;
3882   rtx after_after;
3883   basic_block bb;
3884
3885   if (!after)
3886     abort ();
3887
3888   if (!first)
3889     return after;
3890
3891   if (basic_block_for_insn
3892       && (unsigned int)INSN_UID (after) < basic_block_for_insn->num_elements
3893       && (bb = BLOCK_FOR_INSN (after)))
3894     {
3895       bb->flags |= BB_DIRTY;
3896       for (last = first; NEXT_INSN (last); last = NEXT_INSN (last))
3897         set_block_for_insn (last, bb);
3898       set_block_for_insn (last, bb);
3899       if (bb->end == after)
3900         bb->end = last;
3901     }
3902   else
3903     for (last = first; NEXT_INSN (last); last = NEXT_INSN (last))
3904       continue;
3905
3906   after_after = NEXT_INSN (after);
3907
3908   NEXT_INSN (after) = first;
3909   PREV_INSN (first) = after;
3910   NEXT_INSN (last) = after_after;
3911   if (after_after)
3912     PREV_INSN (after_after) = last;
3913
3914   if (after == last_insn)
3915     last_insn = last;
3916   return last;
3917 }
3918
3919 /* Make an insn of code JUMP_INSN with pattern PATTERN
3920    and add it to the end of the doubly-linked list.  */
3921
3922 rtx
3923 emit_jump_insn (pattern)
3924      rtx pattern;
3925 {
3926   if (GET_CODE (pattern) == SEQUENCE)
3927     return emit_insn (pattern);
3928   else
3929     {
3930       rtx insn = make_jump_insn_raw (pattern);
3931       add_insn (insn);
3932       return insn;
3933     }
3934 }
3935
3936 /* Make an insn of code CALL_INSN with pattern PATTERN
3937    and add it to the end of the doubly-linked list.  */
3938
3939 rtx
3940 emit_call_insn (pattern)
3941      rtx pattern;
3942 {
3943   if (GET_CODE (pattern) == SEQUENCE)
3944     return emit_insn (pattern);
3945   else
3946     {
3947       rtx insn = make_call_insn_raw (pattern);
3948       add_insn (insn);
3949       PUT_CODE (insn, CALL_INSN);
3950       return insn;
3951     }
3952 }
3953
3954 /* Add the label LABEL to the end of the doubly-linked list.  */
3955
3956 rtx
3957 emit_label (label)
3958      rtx label;
3959 {
3960   /* This can be called twice for the same label
3961      as a result of the confusion that follows a syntax error!
3962      So make it harmless.  */
3963   if (INSN_UID (label) == 0)
3964     {
3965       INSN_UID (label) = cur_insn_uid++;
3966       add_insn (label);
3967     }
3968   return label;
3969 }
3970
3971 /* Make an insn of code BARRIER
3972    and add it to the end of the doubly-linked list.  */
3973
3974 rtx
3975 emit_barrier ()
3976 {
3977   rtx barrier = rtx_alloc (BARRIER);
3978   INSN_UID (barrier) = cur_insn_uid++;
3979   add_insn (barrier);
3980   return barrier;
3981 }
3982
3983 /* Make an insn of code NOTE
3984    with data-fields specified by FILE and LINE
3985    and add it to the end of the doubly-linked list,
3986    but only if line-numbers are desired for debugging info.  */
3987
3988 rtx
3989 emit_line_note (file, line)
3990      const char *file;
3991      int line;
3992 {
3993   set_file_and_line_for_stmt (file, line);
3994
3995 #if 0
3996   if (no_line_numbers)
3997     return 0;
3998 #endif
3999
4000   return emit_note (file, line);
4001 }
4002
4003 /* Make an insn of code NOTE
4004    with data-fields specified by FILE and LINE
4005    and add it to the end of the doubly-linked list.
4006    If it is a line-number NOTE, omit it if it matches the previous one.  */
4007
4008 rtx
4009 emit_note (file, line)
4010      const char *file;
4011      int line;
4012 {
4013   rtx note;
4014
4015   if (line > 0)
4016     {
4017       if (file && last_filename && !strcmp (file, last_filename)
4018           && line == last_linenum)
4019         return 0;
4020       last_filename = file;
4021       last_linenum = line;
4022     }
4023
4024   if (no_line_numbers && line > 0)
4025     {
4026       cur_insn_uid++;
4027       return 0;
4028     }
4029
4030   note = rtx_alloc (NOTE);
4031   INSN_UID (note) = cur_insn_uid++;
4032   NOTE_SOURCE_FILE (note) = file;
4033   NOTE_LINE_NUMBER (note) = line;
4034   add_insn (note);
4035   return note;
4036 }
4037
4038 /* Emit a NOTE, and don't omit it even if LINE is the previous note.  */
4039
4040 rtx
4041 emit_line_note_force (file, line)
4042      const char *file;
4043      int line;
4044 {
4045   last_linenum = -1;
4046   return emit_line_note (file, line);
4047 }
4048
4049 /* Cause next statement to emit a line note even if the line number
4050    has not changed.  This is used at the beginning of a function.  */
4051
4052 void
4053 force_next_line_note ()
4054 {
4055   last_linenum = -1;
4056 }
4057
4058 /* Place a note of KIND on insn INSN with DATUM as the datum. If a
4059    note of this type already exists, remove it first.  */
4060
4061 rtx
4062 set_unique_reg_note (insn, kind, datum)
4063      rtx insn;
4064      enum reg_note kind;
4065      rtx datum;
4066 {
4067   rtx note = find_reg_note (insn, kind, NULL_RTX);
4068
4069   switch (kind)
4070     {
4071     case REG_EQUAL:
4072     case REG_EQUIV:
4073       /* Don't add REG_EQUAL/REG_EQUIV notes if the insn
4074          has multiple sets (some callers assume single_set
4075          means the insn only has one set, when in fact it
4076          means the insn only has one * useful * set).  */
4077       if (GET_CODE (PATTERN (insn)) == PARALLEL && multiple_sets (insn))
4078         {
4079           if (note)
4080             abort ();
4081           return NULL_RTX;
4082         }
4083
4084       /* Don't add ASM_OPERAND REG_EQUAL/REG_EQUIV notes.
4085          It serves no useful purpose and breaks eliminate_regs.  */
4086       if (GET_CODE (datum) == ASM_OPERANDS)
4087         return NULL_RTX;
4088       break;
4089
4090     default:
4091       break;
4092     }
4093
4094   if (note)
4095     {
4096       XEXP (note, 0) = datum;
4097       return note;
4098     }
4099
4100   REG_NOTES (insn) = gen_rtx_EXPR_LIST (kind, datum, REG_NOTES (insn));
4101   return REG_NOTES (insn);
4102 }
4103 \f
4104 /* Return an indication of which type of insn should have X as a body.
4105    The value is CODE_LABEL, INSN, CALL_INSN or JUMP_INSN.  */
4106
4107 enum rtx_code
4108 classify_insn (x)
4109      rtx x;
4110 {
4111   if (GET_CODE (x) == CODE_LABEL)
4112     return CODE_LABEL;
4113   if (GET_CODE (x) == CALL)
4114     return CALL_INSN;
4115   if (GET_CODE (x) == RETURN)
4116     return JUMP_INSN;
4117   if (GET_CODE (x) == SET)
4118     {
4119       if (SET_DEST (x) == pc_rtx)
4120         return JUMP_INSN;
4121       else if (GET_CODE (SET_SRC (x)) == CALL)
4122         return CALL_INSN;
4123       else
4124         return INSN;
4125     }
4126   if (GET_CODE (x) == PARALLEL)
4127     {
4128       int j;
4129       for (j = XVECLEN (x, 0) - 1; j >= 0; j--)
4130         if (GET_CODE (XVECEXP (x, 0, j)) == CALL)
4131           return CALL_INSN;
4132         else if (GET_CODE (XVECEXP (x, 0, j)) == SET
4133                  && SET_DEST (XVECEXP (x, 0, j)) == pc_rtx)
4134           return JUMP_INSN;
4135         else if (GET_CODE (XVECEXP (x, 0, j)) == SET
4136                  && GET_CODE (SET_SRC (XVECEXP (x, 0, j))) == CALL)
4137           return CALL_INSN;
4138     }
4139   return INSN;
4140 }
4141
4142 /* Emit the rtl pattern X as an appropriate kind of insn.
4143    If X is a label, it is simply added into the insn chain.  */
4144
4145 rtx
4146 emit (x)
4147      rtx x;
4148 {
4149   enum rtx_code code = classify_insn (x);
4150
4151   if (code == CODE_LABEL)
4152     return emit_label (x);
4153   else if (code == INSN)
4154     return emit_insn (x);
4155   else if (code == JUMP_INSN)
4156     {
4157       rtx insn = emit_jump_insn (x);
4158       if (any_uncondjump_p (insn) || GET_CODE (x) == RETURN)
4159         return emit_barrier ();
4160       return insn;
4161     }
4162   else if (code == CALL_INSN)
4163     return emit_call_insn (x);
4164   else
4165     abort ();
4166 }
4167 \f
4168 /* Begin emitting insns to a sequence which can be packaged in an
4169    RTL_EXPR.  If this sequence will contain something that might cause
4170    the compiler to pop arguments to function calls (because those
4171    pops have previously been deferred; see INHIBIT_DEFER_POP for more
4172    details), use do_pending_stack_adjust before calling this function.
4173    That will ensure that the deferred pops are not accidentally
4174    emitted in the middle of this sequence.  */
4175
4176 void
4177 start_sequence ()
4178 {
4179   struct sequence_stack *tem;
4180
4181   tem = (struct sequence_stack *) xmalloc (sizeof (struct sequence_stack));
4182
4183   tem->next = seq_stack;
4184   tem->first = first_insn;
4185   tem->last = last_insn;
4186   tem->sequence_rtl_expr = seq_rtl_expr;
4187
4188   seq_stack = tem;
4189
4190   first_insn = 0;
4191   last_insn = 0;
4192 }
4193
4194 /* Similarly, but indicate that this sequence will be placed in T, an
4195    RTL_EXPR.  See the documentation for start_sequence for more
4196    information about how to use this function.  */
4197
4198 void
4199 start_sequence_for_rtl_expr (t)
4200      tree t;
4201 {
4202   start_sequence ();
4203
4204   seq_rtl_expr = t;
4205 }
4206
4207 /* Set up the insn chain starting with FIRST as the current sequence,
4208    saving the previously current one.  See the documentation for
4209    start_sequence for more information about how to use this function.  */
4210
4211 void
4212 push_to_sequence (first)
4213      rtx first;
4214 {
4215   rtx last;
4216
4217   start_sequence ();
4218
4219   for (last = first; last && NEXT_INSN (last); last = NEXT_INSN (last));
4220
4221   first_insn = first;
4222   last_insn = last;
4223 }
4224
4225 /* Set up the insn chain from a chain stort in FIRST to LAST.  */
4226
4227 void
4228 push_to_full_sequence (first, last)
4229      rtx first, last;
4230 {
4231   start_sequence ();
4232   first_insn = first;
4233   last_insn = last;
4234   /* We really should have the end of the insn chain here.  */
4235   if (last && NEXT_INSN (last))
4236     abort ();
4237 }
4238
4239 /* Set up the outer-level insn chain
4240    as the current sequence, saving the previously current one.  */
4241
4242 void
4243 push_topmost_sequence ()
4244 {
4245   struct sequence_stack *stack, *top = NULL;
4246
4247   start_sequence ();
4248
4249   for (stack = seq_stack; stack; stack = stack->next)
4250     top = stack;
4251
4252   first_insn = top->first;
4253   last_insn = top->last;
4254   seq_rtl_expr = top->sequence_rtl_expr;
4255 }
4256
4257 /* After emitting to the outer-level insn chain, update the outer-level
4258    insn chain, and restore the previous saved state.  */
4259
4260 void
4261 pop_topmost_sequence ()
4262 {
4263   struct sequence_stack *stack, *top = NULL;
4264
4265   for (stack = seq_stack; stack; stack = stack->next)
4266     top = stack;
4267
4268   top->first = first_insn;
4269   top->last = last_insn;
4270   /* ??? Why don't we save seq_rtl_expr here?  */
4271
4272   end_sequence ();
4273 }
4274
4275 /* After emitting to a sequence, restore previous saved state.
4276
4277    To get the contents of the sequence just made, you must call
4278    `gen_sequence' *before* calling here.
4279
4280    If the compiler might have deferred popping arguments while
4281    generating this sequence, and this sequence will not be immediately
4282    inserted into the instruction stream, use do_pending_stack_adjust
4283    before calling gen_sequence.  That will ensure that the deferred
4284    pops are inserted into this sequence, and not into some random
4285    location in the instruction stream.  See INHIBIT_DEFER_POP for more
4286    information about deferred popping of arguments.  */
4287
4288 void
4289 end_sequence ()
4290 {
4291   struct sequence_stack *tem = seq_stack;
4292
4293   first_insn = tem->first;
4294   last_insn = tem->last;
4295   seq_rtl_expr = tem->sequence_rtl_expr;
4296   seq_stack = tem->next;
4297
4298   free (tem);
4299 }
4300
4301 /* This works like end_sequence, but records the old sequence in FIRST
4302    and LAST.  */
4303
4304 void
4305 end_full_sequence (first, last)
4306      rtx *first, *last;
4307 {
4308   *first = first_insn;
4309   *last = last_insn;
4310   end_sequence();
4311 }
4312
4313 /* Return 1 if currently emitting into a sequence.  */
4314
4315 int
4316 in_sequence_p ()
4317 {
4318   return seq_stack != 0;
4319 }
4320
4321 /* Generate a SEQUENCE rtx containing the insns already emitted
4322    to the current sequence.
4323
4324    This is how the gen_... function from a DEFINE_EXPAND
4325    constructs the SEQUENCE that it returns.  */
4326
4327 rtx
4328 gen_sequence ()
4329 {
4330   rtx result;
4331   rtx tem;
4332   int i;
4333   int len;
4334
4335   /* Count the insns in the chain.  */
4336   len = 0;
4337   for (tem = first_insn; tem; tem = NEXT_INSN (tem))
4338     len++;
4339
4340   /* If only one insn, return it rather than a SEQUENCE.
4341      (Now that we cache SEQUENCE expressions, it isn't worth special-casing
4342      the case of an empty list.)
4343      We only return the pattern of an insn if its code is INSN and it
4344      has no notes.  This ensures that no information gets lost.  */
4345   if (len == 1
4346       && ! RTX_FRAME_RELATED_P (first_insn)
4347       && GET_CODE (first_insn) == INSN
4348       /* Don't throw away any reg notes.  */
4349       && REG_NOTES (first_insn) == 0)
4350     return PATTERN (first_insn);
4351
4352   result = gen_rtx_SEQUENCE (VOIDmode, rtvec_alloc (len));
4353
4354   for (i = 0, tem = first_insn; tem; tem = NEXT_INSN (tem), i++)
4355     XVECEXP (result, 0, i) = tem;
4356
4357   return result;
4358 }
4359 \f
4360 /* Put the various virtual registers into REGNO_REG_RTX.  */
4361
4362 void
4363 init_virtual_regs (es)
4364      struct emit_status *es;
4365 {
4366   rtx *ptr = es->x_regno_reg_rtx;
4367   ptr[VIRTUAL_INCOMING_ARGS_REGNUM] = virtual_incoming_args_rtx;
4368   ptr[VIRTUAL_STACK_VARS_REGNUM] = virtual_stack_vars_rtx;
4369   ptr[VIRTUAL_STACK_DYNAMIC_REGNUM] = virtual_stack_dynamic_rtx;
4370   ptr[VIRTUAL_OUTGOING_ARGS_REGNUM] = virtual_outgoing_args_rtx;
4371   ptr[VIRTUAL_CFA_REGNUM] = virtual_cfa_rtx;
4372 }
4373
4374 void
4375 clear_emit_caches ()
4376 {
4377   int i;
4378
4379   /* Clear the start_sequence/gen_sequence cache.  */
4380   for (i = 0; i < SEQUENCE_RESULT_SIZE; i++)
4381     sequence_result[i] = 0;
4382   free_insn = 0;
4383 }
4384 \f
4385 /* Used by copy_insn_1 to avoid copying SCRATCHes more than once.  */
4386 static rtx copy_insn_scratch_in[MAX_RECOG_OPERANDS];
4387 static rtx copy_insn_scratch_out[MAX_RECOG_OPERANDS];
4388 static int copy_insn_n_scratches;
4389
4390 /* When an insn is being copied by copy_insn_1, this is nonzero if we have
4391    copied an ASM_OPERANDS.
4392    In that case, it is the original input-operand vector.  */
4393 static rtvec orig_asm_operands_vector;
4394
4395 /* When an insn is being copied by copy_insn_1, this is nonzero if we have
4396    copied an ASM_OPERANDS.
4397    In that case, it is the copied input-operand vector.  */
4398 static rtvec copy_asm_operands_vector;
4399
4400 /* Likewise for the constraints vector.  */
4401 static rtvec orig_asm_constraints_vector;
4402 static rtvec copy_asm_constraints_vector;
4403
4404 /* Recursively create a new copy of an rtx for copy_insn.
4405    This function differs from copy_rtx in that it handles SCRATCHes and
4406    ASM_OPERANDs properly.
4407    Normally, this function is not used directly; use copy_insn as front end.
4408    However, you could first copy an insn pattern with copy_insn and then use
4409    this function afterwards to properly copy any REG_NOTEs containing
4410    SCRATCHes.  */
4411
4412 rtx
4413 copy_insn_1 (orig)
4414      rtx orig;
4415 {
4416   rtx copy;
4417   int i, j;
4418   RTX_CODE code;
4419   const char *format_ptr;
4420
4421   code = GET_CODE (orig);
4422
4423   switch (code)
4424     {
4425     case REG:
4426     case QUEUED:
4427     case CONST_INT:
4428     case CONST_DOUBLE:
4429     case CONST_VECTOR:
4430     case SYMBOL_REF:
4431     case CODE_LABEL:
4432     case PC:
4433     case CC0:
4434     case ADDRESSOF:
4435       return orig;
4436
4437     case SCRATCH:
4438       for (i = 0; i < copy_insn_n_scratches; i++)
4439         if (copy_insn_scratch_in[i] == orig)
4440           return copy_insn_scratch_out[i];
4441       break;
4442
4443     case CONST:
4444       /* CONST can be shared if it contains a SYMBOL_REF.  If it contains
4445          a LABEL_REF, it isn't sharable.  */
4446       if (GET_CODE (XEXP (orig, 0)) == PLUS
4447           && GET_CODE (XEXP (XEXP (orig, 0), 0)) == SYMBOL_REF
4448           && GET_CODE (XEXP (XEXP (orig, 0), 1)) == CONST_INT)
4449         return orig;
4450       break;
4451
4452       /* A MEM with a constant address is not sharable.  The problem is that
4453          the constant address may need to be reloaded.  If the mem is shared,
4454          then reloading one copy of this mem will cause all copies to appear
4455          to have been reloaded.  */
4456
4457     default:
4458       break;
4459     }
4460
4461   copy = rtx_alloc (code);
4462
4463   /* Copy the various flags, and other information.  We assume that
4464      all fields need copying, and then clear the fields that should
4465      not be copied.  That is the sensible default behavior, and forces
4466      us to explicitly document why we are *not* copying a flag.  */
4467   memcpy (copy, orig, sizeof (struct rtx_def) - sizeof (rtunion));
4468
4469   /* We do not copy the USED flag, which is used as a mark bit during
4470      walks over the RTL.  */
4471   copy->used = 0;
4472
4473   /* We do not copy JUMP, CALL, or FRAME_RELATED for INSNs.  */
4474   if (GET_RTX_CLASS (code) == 'i')
4475     {
4476       copy->jump = 0;
4477       copy->call = 0;
4478       copy->frame_related = 0;
4479     }
4480
4481   format_ptr = GET_RTX_FORMAT (GET_CODE (copy));
4482
4483   for (i = 0; i < GET_RTX_LENGTH (GET_CODE (copy)); i++)
4484     {
4485       copy->fld[i] = orig->fld[i];
4486       switch (*format_ptr++)
4487         {
4488         case 'e':
4489           if (XEXP (orig, i) != NULL)
4490             XEXP (copy, i) = copy_insn_1 (XEXP (orig, i));
4491           break;
4492
4493         case 'E':
4494         case 'V':
4495           if (XVEC (orig, i) == orig_asm_constraints_vector)
4496             XVEC (copy, i) = copy_asm_constraints_vector;
4497           else if (XVEC (orig, i) == orig_asm_operands_vector)
4498             XVEC (copy, i) = copy_asm_operands_vector;
4499           else if (XVEC (orig, i) != NULL)
4500             {
4501               XVEC (copy, i) = rtvec_alloc (XVECLEN (orig, i));
4502               for (j = 0; j < XVECLEN (copy, i); j++)
4503                 XVECEXP (copy, i, j) = copy_insn_1 (XVECEXP (orig, i, j));
4504             }
4505           break;
4506
4507         case 't':
4508         case 'w':
4509         case 'i':
4510         case 's':
4511         case 'S':
4512         case 'u':
4513         case '0':
4514           /* These are left unchanged.  */
4515           break;
4516
4517         default:
4518           abort ();
4519         }
4520     }
4521
4522   if (code == SCRATCH)
4523     {
4524       i = copy_insn_n_scratches++;
4525       if (i >= MAX_RECOG_OPERANDS)
4526         abort ();
4527       copy_insn_scratch_in[i] = orig;
4528       copy_insn_scratch_out[i] = copy;
4529     }
4530   else if (code == ASM_OPERANDS)
4531     {
4532       orig_asm_operands_vector = ASM_OPERANDS_INPUT_VEC (orig);
4533       copy_asm_operands_vector = ASM_OPERANDS_INPUT_VEC (copy);
4534       orig_asm_constraints_vector = ASM_OPERANDS_INPUT_CONSTRAINT_VEC (orig);
4535       copy_asm_constraints_vector = ASM_OPERANDS_INPUT_CONSTRAINT_VEC (copy);
4536     }
4537
4538   return copy;
4539 }
4540
4541 /* Create a new copy of an rtx.
4542    This function differs from copy_rtx in that it handles SCRATCHes and
4543    ASM_OPERANDs properly.
4544    INSN doesn't really have to be a full INSN; it could be just the
4545    pattern.  */
4546 rtx
4547 copy_insn (insn)
4548      rtx insn;
4549 {
4550   copy_insn_n_scratches = 0;
4551   orig_asm_operands_vector = 0;
4552   orig_asm_constraints_vector = 0;
4553   copy_asm_operands_vector = 0;
4554   copy_asm_constraints_vector = 0;
4555   return copy_insn_1 (insn);
4556 }
4557
4558 /* Initialize data structures and variables in this file
4559    before generating rtl for each function.  */
4560
4561 void
4562 init_emit ()
4563 {
4564   struct function *f = cfun;
4565
4566   f->emit = (struct emit_status *) xmalloc (sizeof (struct emit_status));
4567   first_insn = NULL;
4568   last_insn = NULL;
4569   seq_rtl_expr = NULL;
4570   cur_insn_uid = 1;
4571   reg_rtx_no = LAST_VIRTUAL_REGISTER + 1;
4572   last_linenum = 0;
4573   last_filename = 0;
4574   first_label_num = label_num;
4575   last_label_num = 0;
4576   seq_stack = NULL;
4577
4578   clear_emit_caches ();
4579
4580   /* Init the tables that describe all the pseudo regs.  */
4581
4582   f->emit->regno_pointer_align_length = LAST_VIRTUAL_REGISTER + 101;
4583
4584   f->emit->regno_pointer_align
4585     = (unsigned char *) xcalloc (f->emit->regno_pointer_align_length,
4586                                  sizeof (unsigned char));
4587
4588   regno_reg_rtx
4589     = (rtx *) xcalloc (f->emit->regno_pointer_align_length, sizeof (rtx));
4590
4591   f->emit->regno_decl
4592     = (tree *) xcalloc (f->emit->regno_pointer_align_length, sizeof (tree));
4593
4594   /* Put copies of all the virtual register rtx into regno_reg_rtx.  */
4595   init_virtual_regs (f->emit);
4596
4597   /* Indicate that the virtual registers and stack locations are
4598      all pointers.  */
4599   REG_POINTER (stack_pointer_rtx) = 1;
4600   REG_POINTER (frame_pointer_rtx) = 1;
4601   REG_POINTER (hard_frame_pointer_rtx) = 1;
4602   REG_POINTER (arg_pointer_rtx) = 1;
4603
4604   REG_POINTER (virtual_incoming_args_rtx) = 1;
4605   REG_POINTER (virtual_stack_vars_rtx) = 1;
4606   REG_POINTER (virtual_stack_dynamic_rtx) = 1;
4607   REG_POINTER (virtual_outgoing_args_rtx) = 1;
4608   REG_POINTER (virtual_cfa_rtx) = 1;
4609
4610 #ifdef STACK_BOUNDARY
4611   REGNO_POINTER_ALIGN (STACK_POINTER_REGNUM) = STACK_BOUNDARY;
4612   REGNO_POINTER_ALIGN (FRAME_POINTER_REGNUM) = STACK_BOUNDARY;
4613   REGNO_POINTER_ALIGN (HARD_FRAME_POINTER_REGNUM) = STACK_BOUNDARY;
4614   REGNO_POINTER_ALIGN (ARG_POINTER_REGNUM) = STACK_BOUNDARY;
4615
4616   REGNO_POINTER_ALIGN (VIRTUAL_INCOMING_ARGS_REGNUM) = STACK_BOUNDARY;
4617   REGNO_POINTER_ALIGN (VIRTUAL_STACK_VARS_REGNUM) = STACK_BOUNDARY;
4618   REGNO_POINTER_ALIGN (VIRTUAL_STACK_DYNAMIC_REGNUM) = STACK_BOUNDARY;
4619   REGNO_POINTER_ALIGN (VIRTUAL_OUTGOING_ARGS_REGNUM) = STACK_BOUNDARY;
4620   REGNO_POINTER_ALIGN (VIRTUAL_CFA_REGNUM) = BITS_PER_WORD;
4621 #endif
4622
4623 #ifdef INIT_EXPANDERS
4624   INIT_EXPANDERS;
4625 #endif
4626 }
4627
4628 /* Mark SS for GC.  */
4629
4630 static void
4631 mark_sequence_stack (ss)
4632      struct sequence_stack *ss;
4633 {
4634   while (ss)
4635     {
4636       ggc_mark_rtx (ss->first);
4637       ggc_mark_tree (ss->sequence_rtl_expr);
4638       ss = ss->next;
4639     }
4640 }
4641
4642 /* Mark ES for GC.  */
4643
4644 void
4645 mark_emit_status (es)
4646      struct emit_status *es;
4647 {
4648   rtx *r;
4649   tree *t;
4650   int i;
4651
4652   if (es == 0)
4653     return;
4654
4655   for (i = es->regno_pointer_align_length, r = es->x_regno_reg_rtx,
4656        t = es->regno_decl;
4657        i > 0; --i, ++r, ++t)
4658     {
4659       ggc_mark_rtx (*r);
4660       ggc_mark_tree (*t);
4661     }
4662
4663   mark_sequence_stack (es->sequence_stack);
4664   ggc_mark_tree (es->sequence_rtl_expr);
4665   ggc_mark_rtx (es->x_first_insn);
4666 }
4667
4668 /* Generate the constant 0.  */
4669
4670 static rtx
4671 gen_const_vector_0 (mode)
4672      enum machine_mode mode;
4673 {
4674   rtx tem;
4675   rtvec v;
4676   int units, i;
4677   enum machine_mode inner;
4678
4679   units = GET_MODE_NUNITS (mode);
4680   inner = GET_MODE_INNER (mode);
4681
4682   v = rtvec_alloc (units);
4683
4684   /* We need to call this function after we to set CONST0_RTX first.  */
4685   if (!CONST0_RTX (inner))
4686     abort ();
4687
4688   for (i = 0; i < units; ++i)
4689     RTVEC_ELT (v, i) = CONST0_RTX (inner);
4690
4691   tem = gen_rtx_CONST_VECTOR (mode, v);
4692   return tem;
4693 }
4694
4695 /* Create some permanent unique rtl objects shared between all functions.
4696    LINE_NUMBERS is nonzero if line numbers are to be generated.  */
4697
4698 void
4699 init_emit_once (line_numbers)
4700      int line_numbers;
4701 {
4702   int i;
4703   enum machine_mode mode;
4704   enum machine_mode double_mode;
4705
4706   /* Initialize the CONST_INT and memory attribute hash tables.  */
4707   const_int_htab = htab_create (37, const_int_htab_hash,
4708                                 const_int_htab_eq, NULL);
4709   ggc_add_deletable_htab (const_int_htab, 0, 0);
4710
4711   mem_attrs_htab = htab_create (37, mem_attrs_htab_hash,
4712                                 mem_attrs_htab_eq, NULL);
4713   ggc_add_deletable_htab (mem_attrs_htab, 0, mem_attrs_mark);
4714
4715   no_line_numbers = ! line_numbers;
4716
4717   /* Compute the word and byte modes.  */
4718
4719   byte_mode = VOIDmode;
4720   word_mode = VOIDmode;
4721   double_mode = VOIDmode;
4722
4723   for (mode = GET_CLASS_NARROWEST_MODE (MODE_INT); mode != VOIDmode;
4724        mode = GET_MODE_WIDER_MODE (mode))
4725     {
4726       if (GET_MODE_BITSIZE (mode) == BITS_PER_UNIT
4727           && byte_mode == VOIDmode)
4728         byte_mode = mode;
4729
4730       if (GET_MODE_BITSIZE (mode) == BITS_PER_WORD
4731           && word_mode == VOIDmode)
4732         word_mode = mode;
4733     }
4734
4735   for (mode = GET_CLASS_NARROWEST_MODE (MODE_FLOAT); mode != VOIDmode;
4736        mode = GET_MODE_WIDER_MODE (mode))
4737     {
4738       if (GET_MODE_BITSIZE (mode) == DOUBLE_TYPE_SIZE
4739           && double_mode == VOIDmode)
4740         double_mode = mode;
4741     }
4742
4743   ptr_mode = mode_for_size (POINTER_SIZE, GET_MODE_CLASS (Pmode), 0);
4744
4745   /* Assign register numbers to the globally defined register rtx.
4746      This must be done at runtime because the register number field
4747      is in a union and some compilers can't initialize unions.  */
4748
4749   pc_rtx = gen_rtx (PC, VOIDmode);
4750   cc0_rtx = gen_rtx (CC0, VOIDmode);
4751   stack_pointer_rtx = gen_raw_REG (Pmode, STACK_POINTER_REGNUM);
4752   frame_pointer_rtx = gen_raw_REG (Pmode, FRAME_POINTER_REGNUM);
4753   if (hard_frame_pointer_rtx == 0)
4754     hard_frame_pointer_rtx = gen_raw_REG (Pmode,
4755                                           HARD_FRAME_POINTER_REGNUM);
4756   if (arg_pointer_rtx == 0)
4757     arg_pointer_rtx = gen_raw_REG (Pmode, ARG_POINTER_REGNUM);
4758   virtual_incoming_args_rtx =
4759     gen_raw_REG (Pmode, VIRTUAL_INCOMING_ARGS_REGNUM);
4760   virtual_stack_vars_rtx =
4761     gen_raw_REG (Pmode, VIRTUAL_STACK_VARS_REGNUM);
4762   virtual_stack_dynamic_rtx =
4763     gen_raw_REG (Pmode, VIRTUAL_STACK_DYNAMIC_REGNUM);
4764   virtual_outgoing_args_rtx =
4765     gen_raw_REG (Pmode, VIRTUAL_OUTGOING_ARGS_REGNUM);
4766   virtual_cfa_rtx = gen_raw_REG (Pmode, VIRTUAL_CFA_REGNUM);
4767
4768   /* These rtx must be roots if GC is enabled.  */
4769   ggc_add_rtx_root (global_rtl, GR_MAX);
4770
4771 #ifdef INIT_EXPANDERS
4772   /* This is to initialize {init|mark|free}_machine_status before the first
4773      call to push_function_context_to.  This is needed by the Chill front
4774      end which calls push_function_context_to before the first call to
4775      init_function_start.  */
4776   INIT_EXPANDERS;
4777 #endif
4778
4779   /* Create the unique rtx's for certain rtx codes and operand values.  */
4780
4781   /* Don't use gen_rtx here since gen_rtx in this case
4782      tries to use these variables.  */
4783   for (i = - MAX_SAVED_CONST_INT; i <= MAX_SAVED_CONST_INT; i++)
4784     const_int_rtx[i + MAX_SAVED_CONST_INT] =
4785       gen_rtx_raw_CONST_INT (VOIDmode, i);
4786   ggc_add_rtx_root (const_int_rtx, 2 * MAX_SAVED_CONST_INT + 1);
4787
4788   if (STORE_FLAG_VALUE >= - MAX_SAVED_CONST_INT
4789       && STORE_FLAG_VALUE <= MAX_SAVED_CONST_INT)
4790     const_true_rtx = const_int_rtx[STORE_FLAG_VALUE + MAX_SAVED_CONST_INT];
4791   else
4792     const_true_rtx = gen_rtx_CONST_INT (VOIDmode, STORE_FLAG_VALUE);
4793
4794   dconst0 = REAL_VALUE_ATOF ("0", double_mode);
4795   dconst1 = REAL_VALUE_ATOF ("1", double_mode);
4796   dconst2 = REAL_VALUE_ATOF ("2", double_mode);
4797   dconstm1 = REAL_VALUE_ATOF ("-1", double_mode);
4798
4799   for (i = 0; i <= 2; i++)
4800     {
4801       for (mode = GET_CLASS_NARROWEST_MODE (MODE_FLOAT); mode != VOIDmode;
4802            mode = GET_MODE_WIDER_MODE (mode))
4803         {
4804           rtx tem = rtx_alloc (CONST_DOUBLE);
4805           union real_extract u;
4806
4807           /* Zero any holes in a structure.  */
4808           memset ((char *) &u, 0, sizeof u);
4809           u.d = i == 0 ? dconst0 : i == 1 ? dconst1 : dconst2;
4810
4811           /* Avoid trailing garbage in the rtx.  */
4812           if (sizeof (u) < sizeof (HOST_WIDE_INT))
4813             CONST_DOUBLE_LOW (tem) = 0;
4814           if (sizeof (u) < 2 * sizeof (HOST_WIDE_INT))
4815             CONST_DOUBLE_HIGH (tem) = 0;
4816
4817           memcpy (&CONST_DOUBLE_LOW (tem), &u, sizeof u);
4818           CONST_DOUBLE_CHAIN (tem) = NULL_RTX;
4819           PUT_MODE (tem, mode);
4820
4821           const_tiny_rtx[i][(int) mode] = tem;
4822         }
4823
4824       const_tiny_rtx[i][(int) VOIDmode] = GEN_INT (i);
4825
4826       for (mode = GET_CLASS_NARROWEST_MODE (MODE_INT); mode != VOIDmode;
4827            mode = GET_MODE_WIDER_MODE (mode))
4828         const_tiny_rtx[i][(int) mode] = GEN_INT (i);
4829
4830       for (mode = GET_CLASS_NARROWEST_MODE (MODE_PARTIAL_INT);
4831            mode != VOIDmode;
4832            mode = GET_MODE_WIDER_MODE (mode))
4833         const_tiny_rtx[i][(int) mode] = GEN_INT (i);
4834     }
4835
4836   for (mode = GET_CLASS_NARROWEST_MODE (MODE_VECTOR_INT);
4837        mode != VOIDmode;
4838        mode = GET_MODE_WIDER_MODE (mode))
4839     const_tiny_rtx[0][(int) mode] = gen_const_vector_0 (mode);
4840
4841   for (mode = GET_CLASS_NARROWEST_MODE (MODE_VECTOR_FLOAT);
4842        mode != VOIDmode;
4843        mode = GET_MODE_WIDER_MODE (mode))
4844     const_tiny_rtx[0][(int) mode] = gen_const_vector_0 (mode);
4845
4846   for (i = (int) CCmode; i < (int) MAX_MACHINE_MODE; ++i)
4847     if (GET_MODE_CLASS ((enum machine_mode) i) == MODE_CC)
4848       const_tiny_rtx[0][i] = const0_rtx;
4849
4850   const_tiny_rtx[0][(int) BImode] = const0_rtx;
4851   if (STORE_FLAG_VALUE == 1)
4852     const_tiny_rtx[1][(int) BImode] = const1_rtx;
4853
4854   /* For bounded pointers, `&const_tiny_rtx[0][0]' is not the same as
4855      `(rtx *) const_tiny_rtx'.  The former has bounds that only cover
4856      `const_tiny_rtx[0]', whereas the latter has bounds that cover all.  */
4857   ggc_add_rtx_root ((rtx *) const_tiny_rtx, sizeof const_tiny_rtx / sizeof (rtx));
4858   ggc_add_rtx_root (&const_true_rtx, 1);
4859
4860 #ifdef RETURN_ADDRESS_POINTER_REGNUM
4861   return_address_pointer_rtx
4862     = gen_raw_REG (Pmode, RETURN_ADDRESS_POINTER_REGNUM);
4863 #endif
4864
4865 #ifdef STRUCT_VALUE
4866   struct_value_rtx = STRUCT_VALUE;
4867 #else
4868   struct_value_rtx = gen_rtx_REG (Pmode, STRUCT_VALUE_REGNUM);
4869 #endif
4870
4871 #ifdef STRUCT_VALUE_INCOMING
4872   struct_value_incoming_rtx = STRUCT_VALUE_INCOMING;
4873 #else
4874 #ifdef STRUCT_VALUE_INCOMING_REGNUM
4875   struct_value_incoming_rtx
4876     = gen_rtx_REG (Pmode, STRUCT_VALUE_INCOMING_REGNUM);
4877 #else
4878   struct_value_incoming_rtx = struct_value_rtx;
4879 #endif
4880 #endif
4881
4882 #ifdef STATIC_CHAIN_REGNUM
4883   static_chain_rtx = gen_rtx_REG (Pmode, STATIC_CHAIN_REGNUM);
4884
4885 #ifdef STATIC_CHAIN_INCOMING_REGNUM
4886   if (STATIC_CHAIN_INCOMING_REGNUM != STATIC_CHAIN_REGNUM)
4887     static_chain_incoming_rtx
4888       = gen_rtx_REG (Pmode, STATIC_CHAIN_INCOMING_REGNUM);
4889   else
4890 #endif
4891     static_chain_incoming_rtx = static_chain_rtx;
4892 #endif
4893
4894 #ifdef STATIC_CHAIN
4895   static_chain_rtx = STATIC_CHAIN;
4896
4897 #ifdef STATIC_CHAIN_INCOMING
4898   static_chain_incoming_rtx = STATIC_CHAIN_INCOMING;
4899 #else
4900   static_chain_incoming_rtx = static_chain_rtx;
4901 #endif
4902 #endif
4903
4904   if (PIC_OFFSET_TABLE_REGNUM != INVALID_REGNUM)
4905     pic_offset_table_rtx = gen_raw_REG (Pmode, PIC_OFFSET_TABLE_REGNUM);
4906
4907   ggc_add_rtx_root (&pic_offset_table_rtx, 1);
4908   ggc_add_rtx_root (&struct_value_rtx, 1);
4909   ggc_add_rtx_root (&struct_value_incoming_rtx, 1);
4910   ggc_add_rtx_root (&static_chain_rtx, 1);
4911   ggc_add_rtx_root (&static_chain_incoming_rtx, 1);
4912   ggc_add_rtx_root (&return_address_pointer_rtx, 1);
4913 }
4914 \f
4915 /* Query and clear/ restore no_line_numbers.  This is used by the
4916    switch / case handling in stmt.c to give proper line numbers in
4917    warnings about unreachable code.  */
4918
4919 int
4920 force_line_numbers ()
4921 {
4922   int old = no_line_numbers;
4923
4924   no_line_numbers = 0;
4925   if (old)
4926     force_next_line_note ();
4927   return old;
4928 }
4929
4930 void
4931 restore_line_number_status (old_value)
4932      int old_value;
4933 {
4934   no_line_numbers = old_value;
4935 }