OSDN Git Service

* defaults.h (FRAME_GROWS_DOWNWARD): Define to 0 if not defined.
[pf3gnuchains/gcc-fork.git] / gcc / config / sparc / sparc.h
1 /* Definitions of target machine for GNU compiler, for Sun SPARC.
2    Copyright (C) 1987, 1988, 1989, 1992, 1994, 1995, 1996, 1997, 1998, 1999
3    2000, 2001, 2002, 2003, 2004, 2005 Free Software Foundation, Inc.
4    Contributed by Michael Tiemann (tiemann@cygnus.com).
5    64-bit SPARC-V9 support by Michael Tiemann, Jim Wilson, and Doug Evans,
6    at Cygnus Support.
7
8 This file is part of GCC.
9
10 GCC is free software; you can redistribute it and/or modify
11 it under the terms of the GNU General Public License as published by
12 the Free Software Foundation; either version 2, or (at your option)
13 any later version.
14
15 GCC is distributed in the hope that it will be useful,
16 but WITHOUT ANY WARRANTY; without even the implied warranty of
17 MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
18 GNU General Public License for more details.
19
20 You should have received a copy of the GNU General Public License
21 along with GCC; see the file COPYING.  If not, write to
22 the Free Software Foundation, 51 Franklin Street, Fifth Floor,
23 Boston, MA 02110-1301, USA.  */
24
25 /* Note that some other tm.h files include this one and then override
26    whatever definitions are necessary.  */
27
28 /* Define the specific costs for a given cpu */
29
30 struct processor_costs {
31   /* Integer load */
32   const int int_load;
33
34   /* Integer signed load */
35   const int int_sload;
36
37   /* Integer zeroed load */
38   const int int_zload;
39
40   /* Float load */
41   const int float_load;
42
43   /* fmov, fneg, fabs */
44   const int float_move;
45
46   /* fadd, fsub */
47   const int float_plusminus;
48
49   /* fcmp */
50   const int float_cmp;
51
52   /* fmov, fmovr */
53   const int float_cmove;
54
55   /* fmul */
56   const int float_mul;
57
58   /* fdivs */
59   const int float_div_sf;
60
61   /* fdivd */
62   const int float_div_df;
63
64   /* fsqrts */
65   const int float_sqrt_sf;
66
67   /* fsqrtd */
68   const int float_sqrt_df;
69
70   /* umul/smul */
71   const int int_mul;
72
73   /* mulX */
74   const int int_mulX;
75
76   /* integer multiply cost for each bit set past the most
77      significant 3, so the formula for multiply cost becomes:
78
79         if (rs1 < 0)
80           highest_bit = highest_clear_bit(rs1);
81         else
82           highest_bit = highest_set_bit(rs1);
83         if (highest_bit < 3)
84           highest_bit = 3;
85         cost = int_mul{,X} + ((highest_bit - 3) / int_mul_bit_factor);
86
87      A value of zero indicates that the multiply costs is fixed,
88      and not variable.  */
89   const int int_mul_bit_factor;
90
91   /* udiv/sdiv */
92   const int int_div;
93
94   /* divX */
95   const int int_divX;
96
97   /* movcc, movr */
98   const int int_cmove;
99
100   /* penalty for shifts, due to scheduling rules etc. */
101   const int shift_penalty;
102 };
103
104 extern const struct processor_costs *sparc_costs;
105
106 /* Target CPU builtins.  FIXME: Defining sparc is for the benefit of
107    Solaris only; otherwise just define __sparc__.  Sadly the headers
108    are such a mess there is no Solaris-specific header.  */
109 #define TARGET_CPU_CPP_BUILTINS()               \
110   do                                            \
111     {                                           \
112         builtin_define_std ("sparc");           \
113         if (TARGET_64BIT)                       \
114           {                                     \
115             builtin_assert ("cpu=sparc64");     \
116             builtin_assert ("machine=sparc64"); \
117           }                                     \
118         else                                    \
119           {                                     \
120             builtin_assert ("cpu=sparc");       \
121             builtin_assert ("machine=sparc");   \
122           }                                     \
123     }                                           \
124   while (0)
125
126 /* Specify this in a cover file to provide bi-architecture (32/64) support.  */
127 /* #define SPARC_BI_ARCH */
128
129 /* Macro used later in this file to determine default architecture.  */
130 #define DEFAULT_ARCH32_P ((TARGET_DEFAULT & MASK_64BIT) == 0)
131
132 /* TARGET_ARCH{32,64} are the main macros to decide which of the two
133    architectures to compile for.  We allow targets to choose compile time or
134    runtime selection.  */
135 #ifdef IN_LIBGCC2
136 #if defined(__sparcv9) || defined(__arch64__)
137 #define TARGET_ARCH32 0
138 #else
139 #define TARGET_ARCH32 1
140 #endif /* sparc64 */
141 #else
142 #ifdef SPARC_BI_ARCH
143 #define TARGET_ARCH32 (! TARGET_64BIT)
144 #else
145 #define TARGET_ARCH32 (DEFAULT_ARCH32_P)
146 #endif /* SPARC_BI_ARCH */
147 #endif /* IN_LIBGCC2 */
148 #define TARGET_ARCH64 (! TARGET_ARCH32)
149
150 /* Code model selection in 64-bit environment.
151
152    The machine mode used for addresses is 32-bit wide:
153
154    TARGET_CM_32:     32-bit address space.
155                      It is the code model used when generating 32-bit code.
156
157    The machine mode used for addresses is 64-bit wide:
158
159    TARGET_CM_MEDLOW: 32-bit address space.
160                      The executable must be in the low 32 bits of memory.
161                      This avoids generating %uhi and %ulo terms.  Programs
162                      can be statically or dynamically linked.
163
164    TARGET_CM_MEDMID: 44-bit address space.
165                      The executable must be in the low 44 bits of memory,
166                      and the %[hml]44 terms are used.  The text and data
167                      segments have a maximum size of 2GB (31-bit span).
168                      The maximum offset from any instruction to the label
169                      _GLOBAL_OFFSET_TABLE_ is 2GB (31-bit span).
170
171    TARGET_CM_MEDANY: 64-bit address space.
172                      The text and data segments have a maximum size of 2GB
173                      (31-bit span) and may be located anywhere in memory.
174                      The maximum offset from any instruction to the label
175                      _GLOBAL_OFFSET_TABLE_ is 2GB (31-bit span).
176
177    TARGET_CM_EMBMEDANY: 64-bit address space.
178                      The text and data segments have a maximum size of 2GB
179                      (31-bit span) and may be located anywhere in memory.
180                      The global register %g4 contains the start address of
181                      the data segment.  Programs are statically linked and
182                      PIC is not supported.
183
184    Different code models are not supported in 32-bit environment.  */
185
186 enum cmodel {
187   CM_32,
188   CM_MEDLOW,
189   CM_MEDMID,
190   CM_MEDANY,
191   CM_EMBMEDANY
192 };
193
194 /* One of CM_FOO.  */
195 extern enum cmodel sparc_cmodel;
196
197 /* V9 code model selection.  */
198 #define TARGET_CM_MEDLOW    (sparc_cmodel == CM_MEDLOW)
199 #define TARGET_CM_MEDMID    (sparc_cmodel == CM_MEDMID)
200 #define TARGET_CM_MEDANY    (sparc_cmodel == CM_MEDANY)
201 #define TARGET_CM_EMBMEDANY (sparc_cmodel == CM_EMBMEDANY)
202
203 #define SPARC_DEFAULT_CMODEL CM_32
204
205 /* The SPARC-V9 architecture defines a relaxed memory ordering model (RMO)
206    which requires the following macro to be true if enabled.  Prior to V9,
207    there are no instructions to even talk about memory synchronization.
208    Note that the UltraSPARC III processors don't implement RMO, unlike the
209    UltraSPARC II processors.
210
211    Default to false; for example, Solaris never enables RMO, only ever uses
212    total memory ordering (TMO).  */
213 #define SPARC_RELAXED_ORDERING false
214
215 /* Do not use the .note.GNU-stack convention by default.  */
216 #define NEED_INDICATE_EXEC_STACK 0
217
218 /* This is call-clobbered in the normal ABI, but is reserved in the
219    home grown (aka upward compatible) embedded ABI.  */
220 #define EMBMEDANY_BASE_REG "%g4"
221 \f
222 /* Values of TARGET_CPU_DEFAULT, set via -D in the Makefile,
223    and specified by the user via --with-cpu=foo.
224    This specifies the cpu implementation, not the architecture size.  */
225 /* Note that TARGET_CPU_v9 is assumed to start the list of 64-bit
226    capable cpu's.  */
227 #define TARGET_CPU_sparc        0
228 #define TARGET_CPU_v7           0       /* alias for previous */
229 #define TARGET_CPU_sparclet     1
230 #define TARGET_CPU_sparclite    2
231 #define TARGET_CPU_v8           3       /* generic v8 implementation */
232 #define TARGET_CPU_supersparc   4
233 #define TARGET_CPU_hypersparc   5
234 #define TARGET_CPU_sparc86x     6
235 #define TARGET_CPU_sparclite86x 6
236 #define TARGET_CPU_v9           7       /* generic v9 implementation */
237 #define TARGET_CPU_sparcv9      7       /* alias */
238 #define TARGET_CPU_sparc64      7       /* alias */
239 #define TARGET_CPU_ultrasparc   8
240 #define TARGET_CPU_ultrasparc3  9
241
242 #if TARGET_CPU_DEFAULT == TARGET_CPU_v9 \
243  || TARGET_CPU_DEFAULT == TARGET_CPU_ultrasparc \
244  || TARGET_CPU_DEFAULT == TARGET_CPU_ultrasparc3
245
246 #define CPP_CPU32_DEFAULT_SPEC ""
247 #define ASM_CPU32_DEFAULT_SPEC ""
248
249 #if TARGET_CPU_DEFAULT == TARGET_CPU_v9
250 /* ??? What does Sun's CC pass?  */
251 #define CPP_CPU64_DEFAULT_SPEC "-D__sparc_v9__"
252 /* ??? It's not clear how other assemblers will handle this, so by default
253    use GAS.  Sun's Solaris assembler recognizes -xarch=v8plus, but this case
254    is handled in sol2.h.  */
255 #define ASM_CPU64_DEFAULT_SPEC "-Av9"
256 #endif
257 #if TARGET_CPU_DEFAULT == TARGET_CPU_ultrasparc
258 #define CPP_CPU64_DEFAULT_SPEC "-D__sparc_v9__"
259 #define ASM_CPU64_DEFAULT_SPEC "-Av9a"
260 #endif
261 #if TARGET_CPU_DEFAULT == TARGET_CPU_ultrasparc3
262 #define CPP_CPU64_DEFAULT_SPEC "-D__sparc_v9__"
263 #define ASM_CPU64_DEFAULT_SPEC "-Av9b"
264 #endif
265
266 #else
267
268 #define CPP_CPU64_DEFAULT_SPEC ""
269 #define ASM_CPU64_DEFAULT_SPEC ""
270
271 #if TARGET_CPU_DEFAULT == TARGET_CPU_sparc \
272  || TARGET_CPU_DEFAULT == TARGET_CPU_v8
273 #define CPP_CPU32_DEFAULT_SPEC ""
274 #define ASM_CPU32_DEFAULT_SPEC ""
275 #endif
276
277 #if TARGET_CPU_DEFAULT == TARGET_CPU_sparclet
278 #define CPP_CPU32_DEFAULT_SPEC "-D__sparclet__"
279 #define ASM_CPU32_DEFAULT_SPEC "-Asparclet"
280 #endif
281
282 #if TARGET_CPU_DEFAULT == TARGET_CPU_sparclite
283 #define CPP_CPU32_DEFAULT_SPEC "-D__sparclite__"
284 #define ASM_CPU32_DEFAULT_SPEC "-Asparclite"
285 #endif
286
287 #if TARGET_CPU_DEFAULT == TARGET_CPU_supersparc
288 #define CPP_CPU32_DEFAULT_SPEC "-D__supersparc__ -D__sparc_v8__"
289 #define ASM_CPU32_DEFAULT_SPEC ""
290 #endif
291
292 #if TARGET_CPU_DEFAULT == TARGET_CPU_hypersparc
293 #define CPP_CPU32_DEFAULT_SPEC "-D__hypersparc__ -D__sparc_v8__"
294 #define ASM_CPU32_DEFAULT_SPEC ""
295 #endif
296
297 #if TARGET_CPU_DEFAULT == TARGET_CPU_sparclite86x
298 #define CPP_CPU32_DEFAULT_SPEC "-D__sparclite86x__"
299 #define ASM_CPU32_DEFAULT_SPEC "-Asparclite"
300 #endif
301
302 #endif
303
304 #if !defined(CPP_CPU32_DEFAULT_SPEC) || !defined(CPP_CPU64_DEFAULT_SPEC)
305  #error Unrecognized value in TARGET_CPU_DEFAULT.
306 #endif
307
308 #ifdef SPARC_BI_ARCH
309
310 #define CPP_CPU_DEFAULT_SPEC \
311 (DEFAULT_ARCH32_P ? "\
312 %{m64:" CPP_CPU64_DEFAULT_SPEC "} \
313 %{!m64:" CPP_CPU32_DEFAULT_SPEC "} \
314 " : "\
315 %{m32:" CPP_CPU32_DEFAULT_SPEC "} \
316 %{!m32:" CPP_CPU64_DEFAULT_SPEC "} \
317 ")
318 #define ASM_CPU_DEFAULT_SPEC \
319 (DEFAULT_ARCH32_P ? "\
320 %{m64:" ASM_CPU64_DEFAULT_SPEC "} \
321 %{!m64:" ASM_CPU32_DEFAULT_SPEC "} \
322 " : "\
323 %{m32:" ASM_CPU32_DEFAULT_SPEC "} \
324 %{!m32:" ASM_CPU64_DEFAULT_SPEC "} \
325 ")
326
327 #else /* !SPARC_BI_ARCH */
328
329 #define CPP_CPU_DEFAULT_SPEC (DEFAULT_ARCH32_P ? CPP_CPU32_DEFAULT_SPEC : CPP_CPU64_DEFAULT_SPEC)
330 #define ASM_CPU_DEFAULT_SPEC (DEFAULT_ARCH32_P ? ASM_CPU32_DEFAULT_SPEC : ASM_CPU64_DEFAULT_SPEC)
331
332 #endif /* !SPARC_BI_ARCH */
333
334 /* Define macros to distinguish architectures.  */
335
336 /* Common CPP definitions used by CPP_SPEC amongst the various targets
337    for handling -mcpu=xxx switches.  */
338 #define CPP_CPU_SPEC "\
339 %{msoft-float:-D_SOFT_FLOAT} \
340 %{mcypress:} \
341 %{msparclite:-D__sparclite__} \
342 %{mf930:-D__sparclite__} %{mf934:-D__sparclite__} \
343 %{mv8:-D__sparc_v8__} \
344 %{msupersparc:-D__supersparc__ -D__sparc_v8__} \
345 %{mcpu=sparclet:-D__sparclet__} %{mcpu=tsc701:-D__sparclet__} \
346 %{mcpu=sparclite:-D__sparclite__} \
347 %{mcpu=f930:-D__sparclite__} %{mcpu=f934:-D__sparclite__} \
348 %{mcpu=v8:-D__sparc_v8__} \
349 %{mcpu=supersparc:-D__supersparc__ -D__sparc_v8__} \
350 %{mcpu=hypersparc:-D__hypersparc__ -D__sparc_v8__} \
351 %{mcpu=sparclite86x:-D__sparclite86x__} \
352 %{mcpu=v9:-D__sparc_v9__} \
353 %{mcpu=ultrasparc:-D__sparc_v9__} \
354 %{mcpu=ultrasparc3:-D__sparc_v9__} \
355 %{!mcpu*:%{!mcypress:%{!msparclite:%{!mf930:%{!mf934:%{!mv8:%{!msupersparc:%(cpp_cpu_default)}}}}}}} \
356 "
357 #define CPP_ARCH32_SPEC ""
358 #define CPP_ARCH64_SPEC "-D__arch64__"
359
360 #define CPP_ARCH_DEFAULT_SPEC \
361 (DEFAULT_ARCH32_P ? CPP_ARCH32_SPEC : CPP_ARCH64_SPEC)
362
363 #define CPP_ARCH_SPEC "\
364 %{m32:%(cpp_arch32)} \
365 %{m64:%(cpp_arch64)} \
366 %{!m32:%{!m64:%(cpp_arch_default)}} \
367 "
368
369 /* Macros to distinguish endianness.  */
370 #define CPP_ENDIAN_SPEC "\
371 %{mlittle-endian:-D__LITTLE_ENDIAN__} \
372 %{mlittle-endian-data:-D__LITTLE_ENDIAN_DATA__}"
373
374 /* Macros to distinguish the particular subtarget.  */
375 #define CPP_SUBTARGET_SPEC ""
376
377 #define CPP_SPEC "%(cpp_cpu) %(cpp_arch) %(cpp_endian) %(cpp_subtarget)"
378
379 /* Prevent error on `-sun4' and `-target sun4' options.  */
380 /* This used to translate -dalign to -malign, but that is no good
381    because it can't turn off the usual meaning of making debugging dumps.  */
382 /* Translate old style -m<cpu> into new style -mcpu=<cpu>.
383    ??? Delete support for -m<cpu> for 2.9.  */
384
385 #define CC1_SPEC "\
386 %{sun4:} %{target:} \
387 %{mcypress:-mcpu=cypress} \
388 %{msparclite:-mcpu=sparclite} %{mf930:-mcpu=f930} %{mf934:-mcpu=f934} \
389 %{mv8:-mcpu=v8} %{msupersparc:-mcpu=supersparc} \
390 "
391
392 /* Override in target specific files.  */
393 #define ASM_CPU_SPEC "\
394 %{mcpu=sparclet:-Asparclet} %{mcpu=tsc701:-Asparclet} \
395 %{msparclite:-Asparclite} \
396 %{mf930:-Asparclite} %{mf934:-Asparclite} \
397 %{mcpu=sparclite:-Asparclite} \
398 %{mcpu=sparclite86x:-Asparclite} \
399 %{mcpu=f930:-Asparclite} %{mcpu=f934:-Asparclite} \
400 %{mv8plus:-Av8plus} \
401 %{mcpu=v9:-Av9} \
402 %{mcpu=ultrasparc:%{!mv8plus:-Av9a}} \
403 %{mcpu=ultrasparc3:%{!mv8plus:-Av9b}} \
404 %{!mcpu*:%{!mcypress:%{!msparclite:%{!mf930:%{!mf934:%{!mv8:%{!msupersparc:%(asm_cpu_default)}}}}}}} \
405 "
406
407 /* Word size selection, among other things.
408    This is what GAS uses.  Add %(asm_arch) to ASM_SPEC to enable.  */
409
410 #define ASM_ARCH32_SPEC "-32"
411 #ifdef HAVE_AS_REGISTER_PSEUDO_OP
412 #define ASM_ARCH64_SPEC "-64 -no-undeclared-regs"
413 #else
414 #define ASM_ARCH64_SPEC "-64"
415 #endif
416 #define ASM_ARCH_DEFAULT_SPEC \
417 (DEFAULT_ARCH32_P ? ASM_ARCH32_SPEC : ASM_ARCH64_SPEC)
418
419 #define ASM_ARCH_SPEC "\
420 %{m32:%(asm_arch32)} \
421 %{m64:%(asm_arch64)} \
422 %{!m32:%{!m64:%(asm_arch_default)}} \
423 "
424
425 #ifdef HAVE_AS_RELAX_OPTION
426 #define ASM_RELAX_SPEC "%{!mno-relax:-relax}"
427 #else
428 #define ASM_RELAX_SPEC ""
429 #endif
430
431 /* Special flags to the Sun-4 assembler when using pipe for input.  */
432
433 #define ASM_SPEC "\
434 %{R} %{!pg:%{!p:%{fpic|fPIC|fpie|fPIE:-k}}} %{keep-local-as-symbols:-L} \
435 %(asm_cpu) %(asm_relax)"
436
437 #define AS_NEEDS_DASH_FOR_PIPED_INPUT
438
439 /* This macro defines names of additional specifications to put in the specs
440    that can be used in various specifications like CC1_SPEC.  Its definition
441    is an initializer with a subgrouping for each command option.
442
443    Each subgrouping contains a string constant, that defines the
444    specification name, and a string constant that used by the GCC driver
445    program.
446
447    Do not define this macro if it does not need to do anything.  */
448
449 #define EXTRA_SPECS \
450   { "cpp_cpu",          CPP_CPU_SPEC },         \
451   { "cpp_cpu_default",  CPP_CPU_DEFAULT_SPEC }, \
452   { "cpp_arch32",       CPP_ARCH32_SPEC },      \
453   { "cpp_arch64",       CPP_ARCH64_SPEC },      \
454   { "cpp_arch_default", CPP_ARCH_DEFAULT_SPEC },\
455   { "cpp_arch",         CPP_ARCH_SPEC },        \
456   { "cpp_endian",       CPP_ENDIAN_SPEC },      \
457   { "cpp_subtarget",    CPP_SUBTARGET_SPEC },   \
458   { "asm_cpu",          ASM_CPU_SPEC },         \
459   { "asm_cpu_default",  ASM_CPU_DEFAULT_SPEC }, \
460   { "asm_arch32",       ASM_ARCH32_SPEC },      \
461   { "asm_arch64",       ASM_ARCH64_SPEC },      \
462   { "asm_relax",        ASM_RELAX_SPEC },       \
463   { "asm_arch_default", ASM_ARCH_DEFAULT_SPEC },\
464   { "asm_arch",         ASM_ARCH_SPEC },        \
465   SUBTARGET_EXTRA_SPECS
466
467 #define SUBTARGET_EXTRA_SPECS
468
469 /* Because libgcc can generate references back to libc (via .umul etc.) we have
470    to list libc again after the second libgcc.  */
471 #define LINK_GCC_C_SEQUENCE_SPEC "%G %L %G %L"
472
473 \f
474 #define PTRDIFF_TYPE (TARGET_ARCH64 ? "long int" : "int")
475 #define SIZE_TYPE (TARGET_ARCH64 ? "long unsigned int" : "unsigned int")
476
477 /* ??? This should be 32 bits for v9 but what can we do?  */
478 #define WCHAR_TYPE "short unsigned int"
479 #define WCHAR_TYPE_SIZE 16
480
481 /* Show we can debug even without a frame pointer.  */
482 #define CAN_DEBUG_WITHOUT_FP
483
484 /* Option handling.  */
485
486 #define OVERRIDE_OPTIONS  sparc_override_options ()
487 \f
488 /* Mask of all CPU selection flags.  */
489 #define MASK_ISA \
490 (MASK_V8 + MASK_SPARCLITE + MASK_SPARCLET + MASK_V9 + MASK_DEPRECATED_V8_INSNS)
491
492 /* TARGET_HARD_MUL: Use hardware multiply instructions but not %y.
493    TARGET_HARD_MUL32: Use hardware multiply instructions with rd %y
494    to get high 32 bits.  False in V8+ or V9 because multiply stores
495    a 64 bit result in a register.  */
496
497 #define TARGET_HARD_MUL32                               \
498   ((TARGET_V8 || TARGET_SPARCLITE                       \
499     || TARGET_SPARCLET || TARGET_DEPRECATED_V8_INSNS)   \
500    && ! TARGET_V8PLUS && TARGET_ARCH32)
501
502 #define TARGET_HARD_MUL                                 \
503   (TARGET_V8 || TARGET_SPARCLITE || TARGET_SPARCLET     \
504    || TARGET_DEPRECATED_V8_INSNS || TARGET_V8PLUS)
505
506 /* MASK_APP_REGS must always be the default because that's what
507    FIXED_REGISTERS is set to and -ffixed- is processed before
508    CONDITIONAL_REGISTER_USAGE is called (where we process -mno-app-regs).  */
509 #define TARGET_DEFAULT (MASK_APP_REGS + MASK_FPU)
510
511 /* Processor type.
512    These must match the values for the cpu attribute in sparc.md.  */
513 enum processor_type {
514   PROCESSOR_V7,
515   PROCESSOR_CYPRESS,
516   PROCESSOR_V8,
517   PROCESSOR_SUPERSPARC,
518   PROCESSOR_SPARCLITE,
519   PROCESSOR_F930,
520   PROCESSOR_F934,
521   PROCESSOR_HYPERSPARC,
522   PROCESSOR_SPARCLITE86X,
523   PROCESSOR_SPARCLET,
524   PROCESSOR_TSC701,
525   PROCESSOR_V9,
526   PROCESSOR_ULTRASPARC,
527   PROCESSOR_ULTRASPARC3
528 };
529
530 /* This is set from -m{cpu,tune}=xxx.  */
531 extern enum processor_type sparc_cpu;
532
533 /* Recast the cpu class to be the cpu attribute.
534    Every file includes us, but not every file includes insn-attr.h.  */
535 #define sparc_cpu_attr ((enum attr_cpu) sparc_cpu)
536
537 /* Support for a compile-time default CPU, et cetera.  The rules are:
538    --with-cpu is ignored if -mcpu is specified.
539    --with-tune is ignored if -mtune is specified.
540    --with-float is ignored if -mhard-float, -msoft-float, -mfpu, or -mno-fpu
541      are specified.  */
542 #define OPTION_DEFAULT_SPECS \
543   {"cpu", "%{!mcpu=*:-mcpu=%(VALUE)}" }, \
544   {"tune", "%{!mtune=*:-mtune=%(VALUE)}" }, \
545   {"float", "%{!msoft-float:%{!mhard-float:%{!fpu:%{!no-fpu:-m%(VALUE)-float}}}}" }
546
547 /* sparc_select[0] is reserved for the default cpu.  */
548 struct sparc_cpu_select
549 {
550   const char *string;
551   const char *const name;
552   const int set_tune_p;
553   const int set_arch_p;
554 };
555
556 extern struct sparc_cpu_select sparc_select[];
557 \f
558 /* target machine storage layout */
559
560 /* Define this if most significant bit is lowest numbered
561    in instructions that operate on numbered bit-fields.  */
562 #define BITS_BIG_ENDIAN 1
563
564 /* Define this if most significant byte of a word is the lowest numbered.  */
565 #define BYTES_BIG_ENDIAN 1
566
567 /* Define this if most significant word of a multiword number is the lowest
568    numbered.  */
569 #define WORDS_BIG_ENDIAN 1
570
571 /* Define this to set the endianness to use in libgcc2.c, which can
572    not depend on target_flags.  */
573 #if defined (__LITTLE_ENDIAN__) || defined(__LITTLE_ENDIAN_DATA__)
574 #define LIBGCC2_WORDS_BIG_ENDIAN 0
575 #else
576 #define LIBGCC2_WORDS_BIG_ENDIAN 1
577 #endif
578
579 #define MAX_BITS_PER_WORD       64
580
581 /* Width of a word, in units (bytes).  */
582 #define UNITS_PER_WORD          (TARGET_ARCH64 ? 8 : 4)
583 #ifdef IN_LIBGCC2
584 #define MIN_UNITS_PER_WORD      UNITS_PER_WORD
585 #else
586 #define MIN_UNITS_PER_WORD      4
587 #endif
588
589 #define UNITS_PER_SIMD_WORD     (TARGET_VIS ? 8 : UNITS_PER_WORD)
590
591 /* Now define the sizes of the C data types.  */
592
593 #define SHORT_TYPE_SIZE         16
594 #define INT_TYPE_SIZE           32
595 #define LONG_TYPE_SIZE          (TARGET_ARCH64 ? 64 : 32)
596 #define LONG_LONG_TYPE_SIZE     64
597 #define FLOAT_TYPE_SIZE         32
598 #define DOUBLE_TYPE_SIZE        64
599 /* LONG_DOUBLE_TYPE_SIZE is defined per OS even though the
600    SPARC ABI says that it is 128-bit wide.  */
601 /* #define LONG_DOUBLE_TYPE_SIZE        128 */
602
603 /* Width in bits of a pointer.
604    See also the macro `Pmode' defined below.  */
605 #define POINTER_SIZE (TARGET_PTR64 ? 64 : 32)
606
607 /* If we have to extend pointers (only when TARGET_ARCH64 and not
608    TARGET_PTR64), we want to do it unsigned.   This macro does nothing
609    if ptr_mode and Pmode are the same.  */
610 #define POINTERS_EXTEND_UNSIGNED 1
611
612 /* For TARGET_ARCH64 we need this, as we don't have instructions
613    for arithmetic operations which do zero/sign extension at the same time,
614    so without this we end up with a srl/sra after every assignment to an
615    user variable,  which means very very bad code.  */
616 #define PROMOTE_FUNCTION_MODE(MODE, UNSIGNEDP, TYPE) \
617 if (TARGET_ARCH64                               \
618     && GET_MODE_CLASS (MODE) == MODE_INT        \
619     && GET_MODE_SIZE (MODE) < UNITS_PER_WORD)   \
620   (MODE) = word_mode;
621
622 /* Allocation boundary (in *bits*) for storing arguments in argument list.  */
623 #define PARM_BOUNDARY (TARGET_ARCH64 ? 64 : 32)
624
625 /* Boundary (in *bits*) on which stack pointer should be aligned.  */
626 /* FIXME, this is wrong when TARGET_ARCH64 and TARGET_STACK_BIAS, because
627    then sp+2047 is 128-bit aligned so sp is really only byte-aligned.  */
628 #define STACK_BOUNDARY (TARGET_ARCH64 ? 128 : 64)
629 /* Temporary hack until the FIXME above is fixed.  This macro is used
630    only in pad_to_arg_alignment in function.c; see the comment there
631    for details about what it does.  */
632 #define SPARC_STACK_BOUNDARY_HACK (TARGET_ARCH64 && TARGET_STACK_BIAS)
633
634 /* ALIGN FRAMES on double word boundaries */
635
636 #define SPARC_STACK_ALIGN(LOC) \
637   (TARGET_ARCH64 ? (((LOC)+15) & ~15) : (((LOC)+7) & ~7))
638
639 /* Allocation boundary (in *bits*) for the code of a function.  */
640 #define FUNCTION_BOUNDARY 32
641
642 /* Alignment of field after `int : 0' in a structure.  */
643 #define EMPTY_FIELD_BOUNDARY (TARGET_ARCH64 ? 64 : 32)
644
645 /* Every structure's size must be a multiple of this.  */
646 #define STRUCTURE_SIZE_BOUNDARY 8
647
648 /* A bit-field declared as `int' forces `int' alignment for the struct.  */
649 #define PCC_BITFIELD_TYPE_MATTERS 1
650
651 /* No data type wants to be aligned rounder than this.  */
652 #define BIGGEST_ALIGNMENT (TARGET_ARCH64 ? 128 : 64)
653
654 /* The best alignment to use in cases where we have a choice.  */
655 #define FASTEST_ALIGNMENT 64
656
657 /* Define this macro as an expression for the alignment of a structure
658    (given by STRUCT as a tree node) if the alignment computed in the
659    usual way is COMPUTED and the alignment explicitly specified was
660    SPECIFIED.
661
662    The default is to use SPECIFIED if it is larger; otherwise, use
663    the smaller of COMPUTED and `BIGGEST_ALIGNMENT' */
664 #define ROUND_TYPE_ALIGN(STRUCT, COMPUTED, SPECIFIED)   \
665  (TARGET_FASTER_STRUCTS ?                               \
666   ((TREE_CODE (STRUCT) == RECORD_TYPE                   \
667     || TREE_CODE (STRUCT) == UNION_TYPE                 \
668     || TREE_CODE (STRUCT) == QUAL_UNION_TYPE)           \
669    && TYPE_FIELDS (STRUCT) != 0                         \
670      ? MAX (MAX ((COMPUTED), (SPECIFIED)), BIGGEST_ALIGNMENT) \
671      : MAX ((COMPUTED), (SPECIFIED)))                   \
672    :  MAX ((COMPUTED), (SPECIFIED)))
673
674 /* Make strings word-aligned so strcpy from constants will be faster.  */
675 #define CONSTANT_ALIGNMENT(EXP, ALIGN)  \
676   ((TREE_CODE (EXP) == STRING_CST       \
677     && (ALIGN) < FASTEST_ALIGNMENT)     \
678    ? FASTEST_ALIGNMENT : (ALIGN))
679
680 /* Make arrays of chars word-aligned for the same reasons.  */
681 #define DATA_ALIGNMENT(TYPE, ALIGN)             \
682   (TREE_CODE (TYPE) == ARRAY_TYPE               \
683    && TYPE_MODE (TREE_TYPE (TYPE)) == QImode    \
684    && (ALIGN) < FASTEST_ALIGNMENT ? FASTEST_ALIGNMENT : (ALIGN))
685
686 /* Set this nonzero if move instructions will actually fail to work
687    when given unaligned data.  */
688 #define STRICT_ALIGNMENT 1
689
690 /* Things that must be doubleword aligned cannot go in the text section,
691    because the linker fails to align the text section enough!
692    Put them in the data section.  This macro is only used in this file.  */
693 #define MAX_TEXT_ALIGN 32
694 \f
695 /* Standard register usage.  */
696
697 /* Number of actual hardware registers.
698    The hardware registers are assigned numbers for the compiler
699    from 0 to just below FIRST_PSEUDO_REGISTER.
700    All registers that the compiler knows about must be given numbers,
701    even those that are not normally considered general registers.
702
703    SPARC has 32 integer registers and 32 floating point registers.
704    64 bit SPARC has 32 additional fp regs, but the odd numbered ones are not
705    accessible.  We still account for them to simplify register computations
706    (e.g.: in CLASS_MAX_NREGS).  There are also 4 fp condition code registers, so
707    32+32+32+4 == 100.
708    Register 100 is used as the integer condition code register.
709    Register 101 is used as the soft frame pointer register.  */
710
711 #define FIRST_PSEUDO_REGISTER 102
712
713 #define SPARC_FIRST_FP_REG     32
714 /* Additional V9 fp regs.  */
715 #define SPARC_FIRST_V9_FP_REG  64
716 #define SPARC_LAST_V9_FP_REG   95
717 /* V9 %fcc[0123].  V8 uses (figuratively) %fcc0.  */
718 #define SPARC_FIRST_V9_FCC_REG 96
719 #define SPARC_LAST_V9_FCC_REG  99
720 /* V8 fcc reg.  */
721 #define SPARC_FCC_REG 96
722 /* Integer CC reg.  We don't distinguish %icc from %xcc.  */
723 #define SPARC_ICC_REG 100
724
725 /* Nonzero if REGNO is an fp reg.  */
726 #define SPARC_FP_REG_P(REGNO) \
727 ((REGNO) >= SPARC_FIRST_FP_REG && (REGNO) <= SPARC_LAST_V9_FP_REG)
728
729 /* Argument passing regs.  */
730 #define SPARC_OUTGOING_INT_ARG_FIRST 8
731 #define SPARC_INCOMING_INT_ARG_FIRST 24
732 #define SPARC_FP_ARG_FIRST           32
733
734 /* 1 for registers that have pervasive standard uses
735    and are not available for the register allocator.
736
737    On non-v9 systems:
738    g1 is free to use as temporary.
739    g2-g4 are reserved for applications.  Gcc normally uses them as
740    temporaries, but this can be disabled via the -mno-app-regs option.
741    g5 through g7 are reserved for the operating system.
742
743    On v9 systems:
744    g1,g5 are free to use as temporaries, and are free to use between calls
745    if the call is to an external function via the PLT.
746    g4 is free to use as a temporary in the non-embedded case.
747    g4 is reserved in the embedded case.
748    g2-g3 are reserved for applications.  Gcc normally uses them as
749    temporaries, but this can be disabled via the -mno-app-regs option.
750    g6-g7 are reserved for the operating system (or application in
751    embedded case).
752    ??? Register 1 is used as a temporary by the 64 bit sethi pattern, so must
753    currently be a fixed register until this pattern is rewritten.
754    Register 1 is also used when restoring call-preserved registers in large
755    stack frames.
756
757    Registers fixed in arch32 and not arch64 (or vice-versa) are marked in
758    CONDITIONAL_REGISTER_USAGE in order to properly handle -ffixed-.
759 */
760
761 #define FIXED_REGISTERS  \
762  {1, 0, 2, 2, 2, 2, 1, 1,       \
763   0, 0, 0, 0, 0, 0, 1, 0,       \
764   0, 0, 0, 0, 0, 0, 0, 0,       \
765   0, 0, 0, 0, 0, 0, 1, 1,       \
766                                 \
767   0, 0, 0, 0, 0, 0, 0, 0,       \
768   0, 0, 0, 0, 0, 0, 0, 0,       \
769   0, 0, 0, 0, 0, 0, 0, 0,       \
770   0, 0, 0, 0, 0, 0, 0, 0,       \
771                                 \
772   0, 0, 0, 0, 0, 0, 0, 0,       \
773   0, 0, 0, 0, 0, 0, 0, 0,       \
774   0, 0, 0, 0, 0, 0, 0, 0,       \
775   0, 0, 0, 0, 0, 0, 0, 0,       \
776                                 \
777   0, 0, 0, 0, 0, 1}
778
779 /* 1 for registers not available across function calls.
780    These must include the FIXED_REGISTERS and also any
781    registers that can be used without being saved.
782    The latter must include the registers where values are returned
783    and the register where structure-value addresses are passed.
784    Aside from that, you can include as many other registers as you like.  */
785
786 #define CALL_USED_REGISTERS  \
787  {1, 1, 1, 1, 1, 1, 1, 1,       \
788   1, 1, 1, 1, 1, 1, 1, 1,       \
789   0, 0, 0, 0, 0, 0, 0, 0,       \
790   0, 0, 0, 0, 0, 0, 1, 1,       \
791                                 \
792   1, 1, 1, 1, 1, 1, 1, 1,       \
793   1, 1, 1, 1, 1, 1, 1, 1,       \
794   1, 1, 1, 1, 1, 1, 1, 1,       \
795   1, 1, 1, 1, 1, 1, 1, 1,       \
796                                 \
797   1, 1, 1, 1, 1, 1, 1, 1,       \
798   1, 1, 1, 1, 1, 1, 1, 1,       \
799   1, 1, 1, 1, 1, 1, 1, 1,       \
800   1, 1, 1, 1, 1, 1, 1, 1,       \
801                                 \
802   1, 1, 1, 1, 1, 1}
803
804 /* If !TARGET_FPU, then make the fp registers and fp cc regs fixed so that
805    they won't be allocated.  */
806
807 #define CONDITIONAL_REGISTER_USAGE                              \
808 do                                                              \
809   {                                                             \
810     if (PIC_OFFSET_TABLE_REGNUM != INVALID_REGNUM)              \
811       {                                                         \
812         fixed_regs[PIC_OFFSET_TABLE_REGNUM] = 1;                \
813         call_used_regs[PIC_OFFSET_TABLE_REGNUM] = 1;            \
814       }                                                         \
815     /* If the user has passed -f{fixed,call-{used,saved}}-g5 */ \
816     /* then honor it.  */                                       \
817     if (TARGET_ARCH32 && fixed_regs[5])                         \
818       fixed_regs[5] = 1;                                        \
819     else if (TARGET_ARCH64 && fixed_regs[5] == 2)               \
820       fixed_regs[5] = 0;                                        \
821     if (! TARGET_V9)                                            \
822       {                                                         \
823         int regno;                                              \
824         for (regno = SPARC_FIRST_V9_FP_REG;                     \
825              regno <= SPARC_LAST_V9_FP_REG;                     \
826              regno++)                                           \
827           fixed_regs[regno] = 1;                                \
828         /* %fcc0 is used by v8 and v9.  */                      \
829         for (regno = SPARC_FIRST_V9_FCC_REG + 1;                \
830              regno <= SPARC_LAST_V9_FCC_REG;                    \
831              regno++)                                           \
832           fixed_regs[regno] = 1;                                \
833       }                                                         \
834     if (! TARGET_FPU)                                           \
835       {                                                         \
836         int regno;                                              \
837         for (regno = 32; regno < SPARC_LAST_V9_FCC_REG; regno++) \
838           fixed_regs[regno] = 1;                                \
839       }                                                         \
840     /* If the user has passed -f{fixed,call-{used,saved}}-g2 */ \
841     /* then honor it.  Likewise with g3 and g4.  */             \
842     if (fixed_regs[2] == 2)                                     \
843       fixed_regs[2] = ! TARGET_APP_REGS;                        \
844     if (fixed_regs[3] == 2)                                     \
845       fixed_regs[3] = ! TARGET_APP_REGS;                        \
846     if (TARGET_ARCH32 && fixed_regs[4] == 2)                    \
847       fixed_regs[4] = ! TARGET_APP_REGS;                        \
848     else if (TARGET_CM_EMBMEDANY)                               \
849       fixed_regs[4] = 1;                                        \
850     else if (fixed_regs[4] == 2)                                \
851       fixed_regs[4] = 0;                                        \
852   }                                                             \
853 while (0)
854
855 /* Return number of consecutive hard regs needed starting at reg REGNO
856    to hold something of mode MODE.
857    This is ordinarily the length in words of a value of mode MODE
858    but can be less for certain modes in special long registers.
859
860    On SPARC, ordinary registers hold 32 bits worth;
861    this means both integer and floating point registers.
862    On v9, integer regs hold 64 bits worth; floating point regs hold
863    32 bits worth (this includes the new fp regs as even the odd ones are
864    included in the hard register count).  */
865
866 #define HARD_REGNO_NREGS(REGNO, MODE) \
867   (TARGET_ARCH64                                                        \
868    ? ((REGNO) < 32 || (REGNO) == FRAME_POINTER_REGNUM                   \
869       ? (GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD    \
870       : (GET_MODE_SIZE (MODE) + 3) / 4)                                 \
871    : ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD))
872
873 /* Due to the ARCH64 discrepancy above we must override this next
874    macro too.  */
875 #define REGMODE_NATURAL_SIZE(MODE) \
876   ((TARGET_ARCH64 && FLOAT_MODE_P (MODE)) ? 4 : UNITS_PER_WORD)
877
878 /* Value is 1 if hard register REGNO can hold a value of machine-mode MODE.
879    See sparc.c for how we initialize this.  */
880 extern const int *hard_regno_mode_classes;
881 extern int sparc_mode_class[];
882
883 /* ??? Because of the funny way we pass parameters we should allow certain
884    ??? types of float/complex values to be in integer registers during
885    ??? RTL generation.  This only matters on arch32.  */
886 #define HARD_REGNO_MODE_OK(REGNO, MODE) \
887   ((hard_regno_mode_classes[REGNO] & sparc_mode_class[MODE]) != 0)
888
889 /* Value is 1 if it is a good idea to tie two pseudo registers
890    when one has mode MODE1 and one has mode MODE2.
891    If HARD_REGNO_MODE_OK could produce different values for MODE1 and MODE2,
892    for any hard reg, then this must be 0 for correct output.
893
894    For V9: SFmode can't be combined with other float modes, because they can't
895    be allocated to the %d registers.  Also, DFmode won't fit in odd %f
896    registers, but SFmode will.  */
897 #define MODES_TIEABLE_P(MODE1, MODE2) \
898   ((MODE1) == (MODE2)                                           \
899    || (GET_MODE_CLASS (MODE1) == GET_MODE_CLASS (MODE2)         \
900        && (! TARGET_V9                                          \
901            || (GET_MODE_CLASS (MODE1) != MODE_FLOAT             \
902                || (MODE1 != SFmode && MODE2 != SFmode)))))
903
904 /* Specify the registers used for certain standard purposes.
905    The values of these macros are register numbers.  */
906
907 /* Register to use for pushing function arguments.  */
908 #define STACK_POINTER_REGNUM 14
909
910 /* The stack bias (amount by which the hardware register is offset by).  */
911 #define SPARC_STACK_BIAS ((TARGET_ARCH64 && TARGET_STACK_BIAS) ? 2047 : 0)
912
913 /* Actual top-of-stack address is 92/176 greater than the contents of the
914    stack pointer register for !v9/v9.  That is:
915    - !v9: 64 bytes for the in and local registers, 4 bytes for structure return
916      address, and 6*4 bytes for the 6 register parameters.
917    - v9: 128 bytes for the in and local registers + 6*8 bytes for the integer
918      parameter regs.  */
919 #define STACK_POINTER_OFFSET (FIRST_PARM_OFFSET(0) + SPARC_STACK_BIAS)
920
921 /* Base register for access to local variables of the function.  */
922 #define HARD_FRAME_POINTER_REGNUM 30
923
924 /* The soft frame pointer does not have the stack bias applied.  */
925 #define FRAME_POINTER_REGNUM 101
926
927 /* Given the stack bias, the stack pointer isn't actually aligned.  */
928 #define INIT_EXPANDERS                                                   \
929   do {                                                                   \
930     if (cfun && cfun->emit->regno_pointer_align && SPARC_STACK_BIAS)     \
931       {                                                                  \
932         REGNO_POINTER_ALIGN (STACK_POINTER_REGNUM) = BITS_PER_UNIT;      \
933         REGNO_POINTER_ALIGN (HARD_FRAME_POINTER_REGNUM) = BITS_PER_UNIT; \
934       }                                                                  \
935   } while (0)
936
937 /* Value should be nonzero if functions must have frame pointers.
938    Zero means the frame pointer need not be set up (and parms
939    may be accessed via the stack pointer) in functions that seem suitable.
940    Used in flow.c, global.c, ra.c and reload1.c.  */
941 #define FRAME_POINTER_REQUIRED  \
942   (! (leaf_function_p () && only_leaf_regs_used ()))
943
944 /* Base register for access to arguments of the function.  */
945 #define ARG_POINTER_REGNUM FRAME_POINTER_REGNUM
946
947 /* Register in which static-chain is passed to a function.  This must
948    not be a register used by the prologue.  */
949 #define STATIC_CHAIN_REGNUM (TARGET_ARCH64 ? 5 : 2)
950
951 /* Register which holds offset table for position-independent
952    data references.  */
953
954 #define PIC_OFFSET_TABLE_REGNUM (flag_pic ? 23 : INVALID_REGNUM)
955
956 /* Pick a default value we can notice from override_options:
957    !v9: Default is on.
958    v9: Default is off.  */
959
960 #define DEFAULT_PCC_STRUCT_RETURN -1
961
962 /* Functions which return large structures get the address
963    to place the wanted value at offset 64 from the frame.
964    Must reserve 64 bytes for the in and local registers.
965    v9: Functions which return large structures get the address to place the
966    wanted value from an invisible first argument.  */
967 #define STRUCT_VALUE_OFFSET 64
968 \f
969 /* Define the classes of registers for register constraints in the
970    machine description.  Also define ranges of constants.
971
972    One of the classes must always be named ALL_REGS and include all hard regs.
973    If there is more than one class, another class must be named NO_REGS
974    and contain no registers.
975
976    The name GENERAL_REGS must be the name of a class (or an alias for
977    another name such as ALL_REGS).  This is the class of registers
978    that is allowed by "g" or "r" in a register constraint.
979    Also, registers outside this class are allocated only when
980    instructions express preferences for them.
981
982    The classes must be numbered in nondecreasing order; that is,
983    a larger-numbered class must never be contained completely
984    in a smaller-numbered class.
985
986    For any two classes, it is very desirable that there be another
987    class that represents their union.  */
988
989 /* The SPARC has various kinds of registers: general, floating point,
990    and condition codes [well, it has others as well, but none that we
991    care directly about].
992
993    For v9 we must distinguish between the upper and lower floating point
994    registers because the upper ones can't hold SFmode values.
995    HARD_REGNO_MODE_OK won't help here because reload assumes that register(s)
996    satisfying a group need for a class will also satisfy a single need for
997    that class.  EXTRA_FP_REGS is a bit of a misnomer as it covers all 64 fp
998    regs.
999
1000    It is important that one class contains all the general and all the standard
1001    fp regs.  Otherwise find_reg() won't properly allocate int regs for moves,
1002    because reg_class_record() will bias the selection in favor of fp regs,
1003    because reg_class_subunion[GENERAL_REGS][FP_REGS] will yield FP_REGS,
1004    because FP_REGS > GENERAL_REGS.
1005
1006    It is also important that one class contain all the general and all
1007    the fp regs.  Otherwise when spilling a DFmode reg, it may be from
1008    EXTRA_FP_REGS but find_reloads() may use class
1009    GENERAL_OR_FP_REGS. This will cause allocate_reload_reg() to die
1010    because the compiler thinks it doesn't have a spill reg when in
1011    fact it does.
1012
1013    v9 also has 4 floating point condition code registers.  Since we don't
1014    have a class that is the union of FPCC_REGS with either of the others,
1015    it is important that it appear first.  Otherwise the compiler will die
1016    trying to compile _fixunsdfsi because fix_truncdfsi2 won't match its
1017    constraints.
1018
1019    It is important that SPARC_ICC_REG have class NO_REGS.  Otherwise combine
1020    may try to use it to hold an SImode value.  See register_operand.
1021    ??? Should %fcc[0123] be handled similarly?
1022 */
1023
1024 enum reg_class { NO_REGS, FPCC_REGS, I64_REGS, GENERAL_REGS, FP_REGS,
1025                  EXTRA_FP_REGS, GENERAL_OR_FP_REGS, GENERAL_OR_EXTRA_FP_REGS,
1026                  ALL_REGS, LIM_REG_CLASSES };
1027
1028 #define N_REG_CLASSES (int) LIM_REG_CLASSES
1029
1030 /* Give names of register classes as strings for dump file.  */
1031
1032 #define REG_CLASS_NAMES \
1033   { "NO_REGS", "FPCC_REGS", "I64_REGS", "GENERAL_REGS", "FP_REGS",      \
1034      "EXTRA_FP_REGS", "GENERAL_OR_FP_REGS", "GENERAL_OR_EXTRA_FP_REGS", \
1035      "ALL_REGS" }
1036
1037 /* Define which registers fit in which classes.
1038    This is an initializer for a vector of HARD_REG_SET
1039    of length N_REG_CLASSES.  */
1040
1041 #define REG_CLASS_CONTENTS                              \
1042   {{0, 0, 0, 0},        /* NO_REGS */                   \
1043    {0, 0, 0, 0xf},      /* FPCC_REGS */                 \
1044    {0xffff, 0, 0, 0},   /* I64_REGS */                  \
1045    {-1, 0, 0, 0x20},    /* GENERAL_REGS */              \
1046    {0, -1, 0, 0},       /* FP_REGS */                   \
1047    {0, -1, -1, 0},      /* EXTRA_FP_REGS */             \
1048    {-1, -1, 0, 0x20},   /* GENERAL_OR_FP_REGS */        \
1049    {-1, -1, -1, 0x20},  /* GENERAL_OR_EXTRA_FP_REGS */  \
1050    {-1, -1, -1, 0x3f}}  /* ALL_REGS */
1051
1052 /* Defines invalid mode changes.  Borrowed from pa64-regs.h.
1053
1054    SImode loads to floating-point registers are not zero-extended.
1055    The definition for LOAD_EXTEND_OP specifies that integer loads
1056    narrower than BITS_PER_WORD will be zero-extended.  As a result,
1057    we inhibit changes from SImode unless they are to a mode that is
1058    identical in size.  */
1059
1060 #define CANNOT_CHANGE_MODE_CLASS(FROM, TO, CLASS)               \
1061   (TARGET_ARCH64                                                \
1062    && (FROM) == SImode                                          \
1063    && GET_MODE_SIZE (FROM) != GET_MODE_SIZE (TO)                \
1064    ? reg_classes_intersect_p (CLASS, FP_REGS) : 0)
1065
1066 /* The same information, inverted:
1067    Return the class number of the smallest class containing
1068    reg number REGNO.  This could be a conditional expression
1069    or could index an array.  */
1070
1071 extern enum reg_class sparc_regno_reg_class[FIRST_PSEUDO_REGISTER];
1072
1073 #define REGNO_REG_CLASS(REGNO) sparc_regno_reg_class[(REGNO)]
1074
1075 /* This is the order in which to allocate registers normally.
1076
1077    We put %f0-%f7 last among the float registers, so as to make it more
1078    likely that a pseudo-register which dies in the float return register
1079    area will get allocated to the float return register, thus saving a move
1080    instruction at the end of the function.
1081
1082    Similarly for integer return value registers.
1083
1084    We know in this case that we will not end up with a leaf function.
1085
1086    The register allocator is given the global and out registers first
1087    because these registers are call clobbered and thus less useful to
1088    global register allocation.
1089
1090    Next we list the local and in registers.  They are not call clobbered
1091    and thus very useful for global register allocation.  We list the input
1092    registers before the locals so that it is more likely the incoming
1093    arguments received in those registers can just stay there and not be
1094    reloaded.  */
1095
1096 #define REG_ALLOC_ORDER \
1097 { 1, 2, 3, 4, 5, 6, 7,                  /* %g1-%g7 */   \
1098   13, 12, 11, 10, 9, 8,                 /* %o5-%o0 */   \
1099   15,                                   /* %o7 */       \
1100   16, 17, 18, 19, 20, 21, 22, 23,       /* %l0-%l7 */   \
1101   29, 28, 27, 26, 25, 24, 31,           /* %i5-%i0,%i7 */\
1102   40, 41, 42, 43, 44, 45, 46, 47,       /* %f8-%f15 */  \
1103   48, 49, 50, 51, 52, 53, 54, 55,       /* %f16-%f23 */ \
1104   56, 57, 58, 59, 60, 61, 62, 63,       /* %f24-%f31 */ \
1105   64, 65, 66, 67, 68, 69, 70, 71,       /* %f32-%f39 */ \
1106   72, 73, 74, 75, 76, 77, 78, 79,       /* %f40-%f47 */ \
1107   80, 81, 82, 83, 84, 85, 86, 87,       /* %f48-%f55 */ \
1108   88, 89, 90, 91, 92, 93, 94, 95,       /* %f56-%f63 */ \
1109   39, 38, 37, 36, 35, 34, 33, 32,       /* %f7-%f0 */   \
1110   96, 97, 98, 99,                       /* %fcc0-3 */   \
1111   100, 0, 14, 30, 101}                  /* %icc, %g0, %o6, %i6, %sfp */
1112
1113 /* This is the order in which to allocate registers for
1114    leaf functions.  If all registers can fit in the global and
1115    output registers, then we have the possibility of having a leaf
1116    function.
1117
1118    The macro actually mentioned the input registers first,
1119    because they get renumbered into the output registers once
1120    we know really do have a leaf function.
1121
1122    To be more precise, this register allocation order is used
1123    when %o7 is found to not be clobbered right before register
1124    allocation.  Normally, the reason %o7 would be clobbered is
1125    due to a call which could not be transformed into a sibling
1126    call.
1127
1128    As a consequence, it is possible to use the leaf register
1129    allocation order and not end up with a leaf function.  We will
1130    not get suboptimal register allocation in that case because by
1131    definition of being potentially leaf, there were no function
1132    calls.  Therefore, allocation order within the local register
1133    window is not critical like it is when we do have function calls.  */
1134
1135 #define REG_LEAF_ALLOC_ORDER \
1136 { 1, 2, 3, 4, 5, 6, 7,                  /* %g1-%g7 */   \
1137   29, 28, 27, 26, 25, 24,               /* %i5-%i0 */   \
1138   15,                                   /* %o7 */       \
1139   13, 12, 11, 10, 9, 8,                 /* %o5-%o0 */   \
1140   16, 17, 18, 19, 20, 21, 22, 23,       /* %l0-%l7 */   \
1141   40, 41, 42, 43, 44, 45, 46, 47,       /* %f8-%f15 */  \
1142   48, 49, 50, 51, 52, 53, 54, 55,       /* %f16-%f23 */ \
1143   56, 57, 58, 59, 60, 61, 62, 63,       /* %f24-%f31 */ \
1144   64, 65, 66, 67, 68, 69, 70, 71,       /* %f32-%f39 */ \
1145   72, 73, 74, 75, 76, 77, 78, 79,       /* %f40-%f47 */ \
1146   80, 81, 82, 83, 84, 85, 86, 87,       /* %f48-%f55 */ \
1147   88, 89, 90, 91, 92, 93, 94, 95,       /* %f56-%f63 */ \
1148   39, 38, 37, 36, 35, 34, 33, 32,       /* %f7-%f0 */   \
1149   96, 97, 98, 99,                       /* %fcc0-3 */   \
1150   100, 0, 14, 30, 31, 101}              /* %icc, %g0, %o6, %i6, %i7, %sfp */
1151
1152 #define ORDER_REGS_FOR_LOCAL_ALLOC order_regs_for_local_alloc ()
1153
1154 extern char sparc_leaf_regs[];
1155 #define LEAF_REGISTERS sparc_leaf_regs
1156
1157 extern char leaf_reg_remap[];
1158 #define LEAF_REG_REMAP(REGNO) (leaf_reg_remap[REGNO])
1159
1160 /* The class value for index registers, and the one for base regs.  */
1161 #define INDEX_REG_CLASS GENERAL_REGS
1162 #define BASE_REG_CLASS GENERAL_REGS
1163
1164 /* Local macro to handle the two v9 classes of FP regs.  */
1165 #define FP_REG_CLASS_P(CLASS) ((CLASS) == FP_REGS || (CLASS) == EXTRA_FP_REGS)
1166
1167 /* Get reg_class from a letter such as appears in the machine description.
1168    In the not-v9 case, coerce v9's 'e' class to 'f', so we can use 'e' in the
1169    .md file for v8 and v9.
1170    'd' and 'b' are used for single and double precision VIS operations,
1171    if TARGET_VIS.
1172    'h' is used for V8+ 64 bit global and out registers.  */
1173
1174 #define REG_CLASS_FROM_LETTER(C)                \
1175 (TARGET_V9                                      \
1176  ? ((C) == 'f' ? FP_REGS                        \
1177     : (C) == 'e' ? EXTRA_FP_REGS                \
1178     : (C) == 'c' ? FPCC_REGS                    \
1179     : ((C) == 'd' && TARGET_VIS) ? FP_REGS\
1180     : ((C) == 'b' && TARGET_VIS) ? EXTRA_FP_REGS\
1181     : ((C) == 'h' && TARGET_V8PLUS) ? I64_REGS\
1182     : NO_REGS)                                  \
1183  : ((C) == 'f' ? FP_REGS                        \
1184     : (C) == 'e' ? FP_REGS                      \
1185     : (C) == 'c' ? FPCC_REGS                    \
1186     : NO_REGS))
1187
1188 /* The letters I, J, K, L, M, N, O, P in a register constraint string
1189    can be used to stand for particular ranges of CONST_INTs.
1190    This macro defines what the ranges are.
1191    C is the letter, and VALUE is a constant value.
1192    Return 1 if VALUE is in the range specified by C.
1193
1194    `I' is used for the range of constants an insn can actually contain.
1195    `J' is used for the range which is just zero (since that is R0).
1196    `K' is used for constants which can be loaded with a single sethi insn.
1197    `L' is used for the range of constants supported by the movcc insns.
1198    `M' is used for the range of constants supported by the movrcc insns.
1199    `N' is like K, but for constants wider than 32 bits.
1200    `O' is used for the range which is just 4096.
1201    `P' is free.  */
1202
1203 /* Predicates for 10-bit, 11-bit and 13-bit signed constants.  */
1204 #define SPARC_SIMM10_P(X) ((unsigned HOST_WIDE_INT) (X) + 0x200 < 0x400)
1205 #define SPARC_SIMM11_P(X) ((unsigned HOST_WIDE_INT) (X) + 0x400 < 0x800)
1206 #define SPARC_SIMM13_P(X) ((unsigned HOST_WIDE_INT) (X) + 0x1000 < 0x2000)
1207
1208 /* 10- and 11-bit immediates are only used for a few specific insns.
1209    SMALL_INT is used throughout the port so we continue to use it.  */
1210 #define SMALL_INT(X) (SPARC_SIMM13_P (INTVAL (X)))
1211
1212 /* Predicate for constants that can be loaded with a sethi instruction.
1213    This is the general, 64-bit aware, bitwise version that ensures that
1214    only constants whose representation fits in the mask
1215
1216      0x00000000fffffc00
1217
1218    are accepted.  It will reject, for example, negative SImode constants
1219    on 64-bit hosts, so correct handling is to mask the value beforehand
1220    according to the mode of the instruction.  */
1221 #define SPARC_SETHI_P(X) \
1222   (((unsigned HOST_WIDE_INT) (X) \
1223     & ((unsigned HOST_WIDE_INT) 0x3ff - GET_MODE_MASK (SImode) - 1)) == 0)
1224
1225 /* Version of the above predicate for SImode constants and below.  */
1226 #define SPARC_SETHI32_P(X) \
1227   (SPARC_SETHI_P ((unsigned HOST_WIDE_INT) (X) & GET_MODE_MASK (SImode)))
1228
1229 #define CONST_OK_FOR_LETTER_P(VALUE, C)  \
1230   ((C) == 'I' ? SPARC_SIMM13_P (VALUE)                  \
1231    : (C) == 'J' ? (VALUE) == 0                          \
1232    : (C) == 'K' ? SPARC_SETHI32_P (VALUE)               \
1233    : (C) == 'L' ? SPARC_SIMM11_P (VALUE)                \
1234    : (C) == 'M' ? SPARC_SIMM10_P (VALUE)                \
1235    : (C) == 'N' ? SPARC_SETHI_P (VALUE)                 \
1236    : (C) == 'O' ? (VALUE) == 4096                       \
1237    : 0)
1238
1239 /* Similar, but for CONST_DOUBLEs, and defining letters G and H.
1240    Here VALUE is the CONST_DOUBLE rtx itself.  */
1241
1242 #define CONST_DOUBLE_OK_FOR_LETTER_P(VALUE, C)  \
1243   ((C) == 'G' ? const_zero_operand (VALUE, GET_MODE (VALUE))    \
1244    : (C) == 'H' ? arith_double_operand (VALUE, DImode)          \
1245    : 0)
1246
1247 /* Given an rtx X being reloaded into a reg required to be
1248    in class CLASS, return the class of reg to actually use.
1249    In general this is just CLASS; but on some machines
1250    in some cases it is preferable to use a more restrictive class.  */
1251 /* - We can't load constants into FP registers.
1252    - We can't load FP constants into integer registers when soft-float,
1253      because there is no soft-float pattern with a r/F constraint.
1254    - We can't load FP constants into integer registers for TFmode unless
1255      it is 0.0L, because there is no movtf pattern with a r/F constraint.
1256    - Try and reload integer constants (symbolic or otherwise) back into
1257      registers directly, rather than having them dumped to memory.  */
1258
1259 #define PREFERRED_RELOAD_CLASS(X,CLASS)                 \
1260   (CONSTANT_P (X)                                       \
1261    ? ((FP_REG_CLASS_P (CLASS)                           \
1262        || (CLASS) == GENERAL_OR_FP_REGS                 \
1263        || (CLASS) == GENERAL_OR_EXTRA_FP_REGS           \
1264        || (GET_MODE_CLASS (GET_MODE (X)) == MODE_FLOAT  \
1265            && ! TARGET_FPU)                             \
1266        || (GET_MODE (X) == TFmode                       \
1267            && ! const_zero_operand (X, TFmode)))        \
1268       ? NO_REGS                                         \
1269       : (!FP_REG_CLASS_P (CLASS)                        \
1270          && GET_MODE_CLASS (GET_MODE (X)) == MODE_INT)  \
1271       ? GENERAL_REGS                                    \
1272       : (CLASS))                                        \
1273    : (CLASS))
1274
1275 /* Return the register class of a scratch register needed to load IN into
1276    a register of class CLASS in MODE.
1277
1278    We need a temporary when loading/storing a HImode/QImode value
1279    between memory and the FPU registers.  This can happen when combine puts
1280    a paradoxical subreg in a float/fix conversion insn.
1281
1282    We need a temporary when loading/storing a DFmode value between
1283    unaligned memory and the upper FPU registers.  */
1284
1285 #define SECONDARY_INPUT_RELOAD_CLASS(CLASS, MODE, IN)           \
1286   ((FP_REG_CLASS_P (CLASS)                                      \
1287     && ((MODE) == HImode || (MODE) == QImode)                   \
1288     && (GET_CODE (IN) == MEM                                    \
1289         || ((GET_CODE (IN) == REG || GET_CODE (IN) == SUBREG)   \
1290             && true_regnum (IN) == -1)))                        \
1291    ? GENERAL_REGS                                               \
1292    : ((CLASS) == EXTRA_FP_REGS && (MODE) == DFmode              \
1293       && GET_CODE (IN) == MEM && TARGET_ARCH32                  \
1294       && ! mem_min_alignment ((IN), 8))                         \
1295      ? FP_REGS                                                  \
1296      : (((TARGET_CM_MEDANY                                      \
1297           && symbolic_operand ((IN), (MODE)))                   \
1298          || (TARGET_CM_EMBMEDANY                                \
1299              && text_segment_operand ((IN), (MODE))))           \
1300         && !flag_pic)                                           \
1301        ? GENERAL_REGS                                           \
1302        : NO_REGS)
1303
1304 #define SECONDARY_OUTPUT_RELOAD_CLASS(CLASS, MODE, IN)          \
1305   ((FP_REG_CLASS_P (CLASS)                                      \
1306      && ((MODE) == HImode || (MODE) == QImode)                  \
1307      && (GET_CODE (IN) == MEM                                   \
1308          || ((GET_CODE (IN) == REG || GET_CODE (IN) == SUBREG)  \
1309              && true_regnum (IN) == -1)))                       \
1310    ? GENERAL_REGS                                               \
1311    : ((CLASS) == EXTRA_FP_REGS && (MODE) == DFmode              \
1312       && GET_CODE (IN) == MEM && TARGET_ARCH32                  \
1313       && ! mem_min_alignment ((IN), 8))                         \
1314      ? FP_REGS                                                  \
1315      : (((TARGET_CM_MEDANY                                      \
1316           && symbolic_operand ((IN), (MODE)))                   \
1317          || (TARGET_CM_EMBMEDANY                                \
1318              && text_segment_operand ((IN), (MODE))))           \
1319         && !flag_pic)                                           \
1320        ? GENERAL_REGS                                           \
1321        : NO_REGS)
1322
1323 /* On SPARC it is not possible to directly move data between
1324    GENERAL_REGS and FP_REGS.  */
1325 #define SECONDARY_MEMORY_NEEDED(CLASS1, CLASS2, MODE) \
1326   (FP_REG_CLASS_P (CLASS1) != FP_REG_CLASS_P (CLASS2))
1327
1328 /* Return the stack location to use for secondary memory needed reloads.
1329    We want to use the reserved location just below the frame pointer.
1330    However, we must ensure that there is a frame, so use assign_stack_local
1331    if the frame size is zero.  */
1332 #define SECONDARY_MEMORY_NEEDED_RTX(MODE) \
1333   (get_frame_size () == 0                                               \
1334    ? assign_stack_local (MODE, GET_MODE_SIZE (MODE), 0)                 \
1335    : gen_rtx_MEM (MODE, plus_constant (frame_pointer_rtx,               \
1336                                        STARTING_FRAME_OFFSET)))
1337
1338 /* Get_secondary_mem widens its argument to BITS_PER_WORD which loses on v9
1339    because the movsi and movsf patterns don't handle r/f moves.
1340    For v8 we copy the default definition.  */
1341 #define SECONDARY_MEMORY_NEEDED_MODE(MODE) \
1342   (TARGET_ARCH64                                                \
1343    ? (GET_MODE_BITSIZE (MODE) < 32                              \
1344       ? mode_for_size (32, GET_MODE_CLASS (MODE), 0)            \
1345       : MODE)                                                   \
1346    : (GET_MODE_BITSIZE (MODE) < BITS_PER_WORD                   \
1347       ? mode_for_size (BITS_PER_WORD, GET_MODE_CLASS (MODE), 0) \
1348       : MODE))
1349
1350 /* Return the maximum number of consecutive registers
1351    needed to represent mode MODE in a register of class CLASS.  */
1352 /* On SPARC, this is the size of MODE in words.  */
1353 #define CLASS_MAX_NREGS(CLASS, MODE)    \
1354   (FP_REG_CLASS_P (CLASS) ? (GET_MODE_SIZE (MODE) + 3) / 4 \
1355    : (GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD)
1356 \f
1357 /* Stack layout; function entry, exit and calling.  */
1358
1359 /* Define this if pushing a word on the stack
1360    makes the stack pointer a smaller address.  */
1361 #define STACK_GROWS_DOWNWARD
1362
1363 /* Define this to non-zero if the nominal address of the stack frame
1364    is at the high-address end of the local variables;
1365    that is, each additional local variable allocated
1366    goes at a more negative offset in the frame.  */
1367 #define FRAME_GROWS_DOWNWARD 1
1368
1369 /* Offset within stack frame to start allocating local variables at.
1370    If FRAME_GROWS_DOWNWARD, this is the offset to the END of the
1371    first local allocated.  Otherwise, it is the offset to the BEGINNING
1372    of the first local allocated.  */
1373 /* This allows space for one TFmode floating point value, which is used
1374    by SECONDARY_MEMORY_NEEDED_RTX.  */
1375 #define STARTING_FRAME_OFFSET \
1376   (TARGET_ARCH64 ? -16 \
1377    : (-SPARC_STACK_ALIGN (LONG_DOUBLE_TYPE_SIZE / BITS_PER_UNIT)))
1378
1379 /* Offset of first parameter from the argument pointer register value.
1380    !v9: This is 64 for the ins and locals, plus 4 for the struct-return reg
1381    even if this function isn't going to use it.
1382    v9: This is 128 for the ins and locals.  */
1383 #define FIRST_PARM_OFFSET(FNDECL) \
1384   (TARGET_ARCH64 ? 16 * UNITS_PER_WORD : STRUCT_VALUE_OFFSET + UNITS_PER_WORD)
1385
1386 /* Offset from the argument pointer register value to the CFA.
1387    This is different from FIRST_PARM_OFFSET because the register window
1388    comes between the CFA and the arguments.  */
1389 #define ARG_POINTER_CFA_OFFSET(FNDECL)  0
1390
1391 /* When a parameter is passed in a register, stack space is still
1392    allocated for it.
1393    !v9: All 6 possible integer registers have backing store allocated.
1394    v9: Only space for the arguments passed is allocated.  */
1395 /* ??? Ideally, we'd use zero here (as the minimum), but zero has special
1396    meaning to the backend.  Further, we need to be able to detect if a
1397    varargs/unprototyped function is called, as they may want to spill more
1398    registers than we've provided space.  Ugly, ugly.  So for now we retain
1399    all 6 slots even for v9.  */
1400 #define REG_PARM_STACK_SPACE(DECL) (6 * UNITS_PER_WORD)
1401
1402 /* Definitions for register elimination.  */
1403
1404 #define ELIMINABLE_REGS \
1405   {{ FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM}, \
1406    { FRAME_POINTER_REGNUM, HARD_FRAME_POINTER_REGNUM} }
1407
1408 /* The way this is structured, we can't eliminate SFP in favor of SP
1409    if the frame pointer is required: we want to use the SFP->HFP elimination
1410    in that case.  But the test in update_eliminables doesn't know we are
1411    assuming below that we only do the former elimination.  */
1412 #define CAN_ELIMINATE(FROM, TO) \
1413   ((TO) == HARD_FRAME_POINTER_REGNUM || !FRAME_POINTER_REQUIRED)
1414
1415 /* We always pretend that this is a leaf function because if it's not,
1416    there's no point in trying to eliminate the frame pointer.  If it
1417    is a leaf function, we guessed right!  */
1418 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET)                    \
1419   do {                                                                  \
1420     if ((TO) == STACK_POINTER_REGNUM)                                   \
1421       (OFFSET) = sparc_compute_frame_size (get_frame_size (), 1);       \
1422     else                                                                \
1423       (OFFSET) = 0;                                                     \
1424     (OFFSET) += SPARC_STACK_BIAS;                                       \
1425   } while (0)
1426
1427 /* Keep the stack pointer constant throughout the function.
1428    This is both an optimization and a necessity: longjmp
1429    doesn't behave itself when the stack pointer moves within
1430    the function!  */
1431 #define ACCUMULATE_OUTGOING_ARGS 1
1432
1433 /* Value is the number of bytes of arguments automatically
1434    popped when returning from a subroutine call.
1435    FUNDECL is the declaration node of the function (as a tree),
1436    FUNTYPE is the data type of the function (as a tree),
1437    or for a library call it is an identifier node for the subroutine name.
1438    SIZE is the number of bytes of arguments passed on the stack.  */
1439
1440 #define RETURN_POPS_ARGS(FUNDECL,FUNTYPE,SIZE) 0
1441
1442 /* Define this macro if the target machine has "register windows".  This
1443    C expression returns the register number as seen by the called function
1444    corresponding to register number OUT as seen by the calling function.
1445    Return OUT if register number OUT is not an outbound register.  */
1446
1447 #define INCOMING_REGNO(OUT) \
1448  (((OUT) < 8 || (OUT) > 15) ? (OUT) : (OUT) + 16)
1449
1450 /* Define this macro if the target machine has "register windows".  This
1451    C expression returns the register number as seen by the calling function
1452    corresponding to register number IN as seen by the called function.
1453    Return IN if register number IN is not an inbound register.  */
1454
1455 #define OUTGOING_REGNO(IN) \
1456  (((IN) < 24 || (IN) > 31) ? (IN) : (IN) - 16)
1457
1458 /* Define this macro if the target machine has register windows.  This
1459    C expression returns true if the register is call-saved but is in the
1460    register window.  */
1461
1462 #define LOCAL_REGNO(REGNO) \
1463   ((REGNO) >= 16 && (REGNO) <= 31)
1464
1465 /* Define how to find the value returned by a function.
1466    VALTYPE is the data type of the value (as a tree).
1467    If the precise function being called is known, FUNC is its FUNCTION_DECL;
1468    otherwise, FUNC is 0.  */
1469
1470 /* On SPARC the value is found in the first "output" register.  */
1471
1472 #define FUNCTION_VALUE(VALTYPE, FUNC) \
1473   function_value ((VALTYPE), TYPE_MODE (VALTYPE), 1)
1474
1475 /* But the called function leaves it in the first "input" register.  */
1476
1477 #define FUNCTION_OUTGOING_VALUE(VALTYPE, FUNC) \
1478   function_value ((VALTYPE), TYPE_MODE (VALTYPE), 0)
1479
1480 /* Define how to find the value returned by a library function
1481    assuming the value has mode MODE.  */
1482
1483 #define LIBCALL_VALUE(MODE) \
1484   function_value (NULL_TREE, (MODE), 1)
1485
1486 /* 1 if N is a possible register number for a function value
1487    as seen by the caller.
1488    On SPARC, the first "output" reg is used for integer values,
1489    and the first floating point register is used for floating point values.  */
1490
1491 #define FUNCTION_VALUE_REGNO_P(N) ((N) == 8 || (N) == 32)
1492
1493 /* Define the size of space to allocate for the return value of an
1494    untyped_call.  */
1495
1496 #define APPLY_RESULT_SIZE (TARGET_ARCH64 ? 24 : 16)
1497
1498 /* 1 if N is a possible register number for function argument passing.
1499    On SPARC, these are the "output" registers.  v9 also uses %f0-%f31.  */
1500
1501 #define FUNCTION_ARG_REGNO_P(N) \
1502 (TARGET_ARCH64 \
1503  ? (((N) >= 8 && (N) <= 13) || ((N) >= 32 && (N) <= 63)) \
1504  : ((N) >= 8 && (N) <= 13))
1505 \f
1506 /* Define a data type for recording info about an argument list
1507    during the scan of that argument list.  This data type should
1508    hold all necessary information about the function itself
1509    and about the args processed so far, enough to enable macros
1510    such as FUNCTION_ARG to determine where the next arg should go.
1511
1512    On SPARC (!v9), this is a single integer, which is a number of words
1513    of arguments scanned so far (including the invisible argument,
1514    if any, which holds the structure-value-address).
1515    Thus 7 or more means all following args should go on the stack.
1516
1517    For v9, we also need to know whether a prototype is present.  */
1518
1519 struct sparc_args {
1520   int words;       /* number of words passed so far */
1521   int prototype_p; /* nonzero if a prototype is present */
1522   int libcall_p;   /* nonzero if a library call */
1523 };
1524 #define CUMULATIVE_ARGS struct sparc_args
1525
1526 /* Initialize a variable CUM of type CUMULATIVE_ARGS
1527    for a call to a function whose data type is FNTYPE.
1528    For a library call, FNTYPE is 0.  */
1529
1530 #define INIT_CUMULATIVE_ARGS(CUM, FNTYPE, LIBNAME, FNDECL, N_NAMED_ARGS) \
1531 init_cumulative_args (& (CUM), (FNTYPE), (LIBNAME), (FNDECL));
1532
1533 /* Update the data in CUM to advance over an argument
1534    of mode MODE and data type TYPE.
1535    TYPE is null for libcalls where that information may not be available.  */
1536
1537 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED) \
1538 function_arg_advance (& (CUM), (MODE), (TYPE), (NAMED))
1539
1540 /* Determine where to put an argument to a function.
1541    Value is zero to push the argument on the stack,
1542    or a hard register in which to store the argument.
1543
1544    MODE is the argument's machine mode.
1545    TYPE is the data type of the argument (as a tree).
1546     This is null for libcalls where that information may
1547     not be available.
1548    CUM is a variable of type CUMULATIVE_ARGS which gives info about
1549     the preceding args and about the function being called.
1550    NAMED is nonzero if this argument is a named parameter
1551     (otherwise it is an extra parameter matching an ellipsis).  */
1552
1553 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED) \
1554 function_arg (& (CUM), (MODE), (TYPE), (NAMED), 0)
1555
1556 /* Define where a function finds its arguments.
1557    This is different from FUNCTION_ARG because of register windows.  */
1558
1559 #define FUNCTION_INCOMING_ARG(CUM, MODE, TYPE, NAMED) \
1560 function_arg (& (CUM), (MODE), (TYPE), (NAMED), 1)
1561
1562 /* If defined, a C expression which determines whether, and in which direction,
1563    to pad out an argument with extra space.  The value should be of type
1564    `enum direction': either `upward' to pad above the argument,
1565    `downward' to pad below, or `none' to inhibit padding.  */
1566
1567 #define FUNCTION_ARG_PADDING(MODE, TYPE) \
1568 function_arg_padding ((MODE), (TYPE))
1569
1570 /* If defined, a C expression that gives the alignment boundary, in bits,
1571    of an argument with the specified mode and type.  If it is not defined,
1572    PARM_BOUNDARY is used for all arguments.
1573    For sparc64, objects requiring 16 byte alignment are passed that way.  */
1574
1575 #define FUNCTION_ARG_BOUNDARY(MODE, TYPE) \
1576 ((TARGET_ARCH64                                 \
1577   && (GET_MODE_ALIGNMENT (MODE) == 128          \
1578       || ((TYPE) && TYPE_ALIGN (TYPE) == 128))) \
1579  ? 128 : PARM_BOUNDARY)
1580 \f
1581 /* Define the information needed to generate branch and scc insns.  This is
1582    stored from the compare operation.  Note that we can't use "rtx" here
1583    since it hasn't been defined!  */
1584
1585 extern GTY(()) rtx sparc_compare_op0;
1586 extern GTY(()) rtx sparc_compare_op1;
1587
1588 \f
1589 /* Generate the special assembly code needed to tell the assembler whatever
1590    it might need to know about the return value of a function.
1591
1592    For SPARC assemblers, we need to output a .proc pseudo-op which conveys
1593    information to the assembler relating to peephole optimization (done in
1594    the assembler).  */
1595
1596 #define ASM_DECLARE_RESULT(FILE, RESULT) \
1597   fprintf ((FILE), "\t.proc\t0%lo\n", sparc_type_code (TREE_TYPE (RESULT)))
1598
1599 /* Output the special assembly code needed to tell the assembler some
1600    register is used as global register variable.
1601
1602    SPARC 64bit psABI declares registers %g2 and %g3 as application
1603    registers and %g6 and %g7 as OS registers.  Any object using them
1604    should declare (for %g2/%g3 has to, for %g6/%g7 can) that it uses them
1605    and how they are used (scratch or some global variable).
1606    Linker will then refuse to link together objects which use those
1607    registers incompatibly.
1608
1609    Unless the registers are used for scratch, two different global
1610    registers cannot be declared to the same name, so in the unlikely
1611    case of a global register variable occupying more than one register
1612    we prefix the second and following registers with .gnu.part1. etc.  */
1613
1614 extern GTY(()) char sparc_hard_reg_printed[8];
1615
1616 #ifdef HAVE_AS_REGISTER_PSEUDO_OP
1617 #define ASM_DECLARE_REGISTER_GLOBAL(FILE, DECL, REGNO, NAME)            \
1618 do {                                                                    \
1619   if (TARGET_ARCH64)                                                    \
1620     {                                                                   \
1621       int end = HARD_REGNO_NREGS ((REGNO), DECL_MODE (decl)) + (REGNO); \
1622       int reg;                                                          \
1623       for (reg = (REGNO); reg < 8 && reg < end; reg++)                  \
1624         if ((reg & ~1) == 2 || (reg & ~1) == 6)                         \
1625           {                                                             \
1626             if (reg == (REGNO))                                         \
1627               fprintf ((FILE), "\t.register\t%%g%d, %s\n", reg, (NAME)); \
1628             else                                                        \
1629               fprintf ((FILE), "\t.register\t%%g%d, .gnu.part%d.%s\n",  \
1630                        reg, reg - (REGNO), (NAME));                     \
1631             sparc_hard_reg_printed[reg] = 1;                            \
1632           }                                                             \
1633     }                                                                   \
1634 } while (0)
1635 #endif
1636
1637 \f
1638 /* Emit rtl for profiling.  */
1639 #define PROFILE_HOOK(LABEL)   sparc_profile_hook (LABEL)
1640
1641 /* All the work done in PROFILE_HOOK, but still required.  */
1642 #define FUNCTION_PROFILER(FILE, LABELNO) do { } while (0)
1643
1644 /* Set the name of the mcount function for the system.  */
1645 #define MCOUNT_FUNCTION "*mcount"
1646 \f
1647 /* EXIT_IGNORE_STACK should be nonzero if, when returning from a function,
1648    the stack pointer does not matter.  The value is tested only in
1649    functions that have frame pointers.
1650    No definition is equivalent to always zero.  */
1651
1652 #define EXIT_IGNORE_STACK       \
1653  (get_frame_size () != 0        \
1654   || current_function_calls_alloca || current_function_outgoing_args_size)
1655
1656 /* Define registers used by the epilogue and return instruction.  */
1657 #define EPILOGUE_USES(REGNO) ((REGNO) == 31 \
1658   || (current_function_calls_eh_return && (REGNO) == 1))
1659 \f
1660 /* Length in units of the trampoline for entering a nested function.  */
1661
1662 #define TRAMPOLINE_SIZE (TARGET_ARCH64 ? 32 : 16)
1663
1664 #define TRAMPOLINE_ALIGNMENT 128 /* 16 bytes */
1665
1666 /* Emit RTL insns to initialize the variable parts of a trampoline.
1667    FNADDR is an RTX for the address of the function's pure code.
1668    CXT is an RTX for the static chain value for the function.  */
1669
1670 #define INITIALIZE_TRAMPOLINE(TRAMP, FNADDR, CXT) \
1671     if (TARGET_ARCH64)                                          \
1672       sparc64_initialize_trampoline (TRAMP, FNADDR, CXT);       \
1673     else                                                        \
1674       sparc_initialize_trampoline (TRAMP, FNADDR, CXT)
1675 \f
1676 /* Implement `va_start' for varargs and stdarg.  */
1677 #define EXPAND_BUILTIN_VA_START(valist, nextarg) \
1678   sparc_va_start (valist, nextarg)
1679
1680 /* Generate RTL to flush the register windows so as to make arbitrary frames
1681    available.  */
1682 #define SETUP_FRAME_ADDRESSES()         \
1683   emit_insn (gen_flush_register_windows ())
1684
1685 /* Given an rtx for the address of a frame,
1686    return an rtx for the address of the word in the frame
1687    that holds the dynamic chain--the previous frame's address.  */
1688 #define DYNAMIC_CHAIN_ADDRESS(frame)    \
1689   plus_constant (frame, 14 * UNITS_PER_WORD + SPARC_STACK_BIAS)
1690
1691 /* The return address isn't on the stack, it is in a register, so we can't
1692    access it from the current frame pointer.  We can access it from the
1693    previous frame pointer though by reading a value from the register window
1694    save area.  */
1695 #define RETURN_ADDR_IN_PREVIOUS_FRAME
1696
1697 /* This is the offset of the return address to the true next instruction to be
1698    executed for the current function.  */
1699 #define RETURN_ADDR_OFFSET \
1700   (8 + 4 * (! TARGET_ARCH64 && current_function_returns_struct))
1701
1702 /* The current return address is in %i7.  The return address of anything
1703    farther back is in the register window save area at [%fp+60].  */
1704 /* ??? This ignores the fact that the actual return address is +8 for normal
1705    returns, and +12 for structure returns.  */
1706 #define RETURN_ADDR_RTX(count, frame)           \
1707   ((count == -1)                                \
1708    ? gen_rtx_REG (Pmode, 31)                    \
1709    : gen_rtx_MEM (Pmode,                        \
1710                   memory_address (Pmode, plus_constant (frame, \
1711                                                         15 * UNITS_PER_WORD \
1712                                                         + SPARC_STACK_BIAS))))
1713
1714 /* Before the prologue, the return address is %o7 + 8.  OK, sometimes it's
1715    +12, but always using +8 is close enough for frame unwind purposes.
1716    Actually, just using %o7 is close enough for unwinding, but %o7+8
1717    is something you can return to.  */
1718 #define INCOMING_RETURN_ADDR_RTX \
1719   plus_constant (gen_rtx_REG (word_mode, 15), 8)
1720 #define DWARF_FRAME_RETURN_COLUMN       DWARF_FRAME_REGNUM (15)
1721
1722 /* The offset from the incoming value of %sp to the top of the stack frame
1723    for the current function.  On sparc64, we have to account for the stack
1724    bias if present.  */
1725 #define INCOMING_FRAME_SP_OFFSET SPARC_STACK_BIAS
1726
1727 /* Describe how we implement __builtin_eh_return.  */
1728 #define EH_RETURN_DATA_REGNO(N) ((N) < 4 ? (N) + 24 : INVALID_REGNUM)
1729 #define EH_RETURN_STACKADJ_RTX  gen_rtx_REG (Pmode, 1)  /* %g1 */
1730 #define EH_RETURN_HANDLER_RTX   gen_rtx_REG (Pmode, 31) /* %i7 */
1731
1732 /* Select a format to encode pointers in exception handling data.  CODE
1733    is 0 for data, 1 for code labels, 2 for function pointers.  GLOBAL is
1734    true if the symbol may be affected by dynamic relocations.
1735
1736    If assembler and linker properly support .uaword %r_disp32(foo),
1737    then use PC relative 32-bit relocations instead of absolute relocs
1738    for shared libraries.  On sparc64, use pc relative 32-bit relocs even
1739    for binaries, to save memory.
1740
1741    binutils 2.12 would emit a R_SPARC_DISP32 dynamic relocation if the
1742    symbol %r_disp32() is against was not local, but .hidden.  In that
1743    case, we have to use DW_EH_PE_absptr for pic personality.  */
1744 #ifdef HAVE_AS_SPARC_UA_PCREL
1745 #ifdef HAVE_AS_SPARC_UA_PCREL_HIDDEN
1746 #define ASM_PREFERRED_EH_DATA_FORMAT(CODE,GLOBAL)                       \
1747   (flag_pic                                                             \
1748    ? (GLOBAL ? DW_EH_PE_indirect : 0) | DW_EH_PE_pcrel | DW_EH_PE_sdata4\
1749    : ((TARGET_ARCH64 && ! GLOBAL)                                       \
1750       ? (DW_EH_PE_pcrel | DW_EH_PE_sdata4)                              \
1751       : DW_EH_PE_absptr))
1752 #else
1753 #define ASM_PREFERRED_EH_DATA_FORMAT(CODE,GLOBAL)                       \
1754   (flag_pic                                                             \
1755    ? (GLOBAL ? DW_EH_PE_absptr : (DW_EH_PE_pcrel | DW_EH_PE_sdata4))    \
1756    : ((TARGET_ARCH64 && ! GLOBAL)                                       \
1757       ? (DW_EH_PE_pcrel | DW_EH_PE_sdata4)                              \
1758       : DW_EH_PE_absptr))
1759 #endif
1760
1761 /* Emit a PC-relative relocation.  */
1762 #define ASM_OUTPUT_DWARF_PCREL(FILE, SIZE, LABEL)       \
1763   do {                                                  \
1764     fputs (integer_asm_op (SIZE, FALSE), FILE);         \
1765     fprintf (FILE, "%%r_disp%d(", SIZE * 8);            \
1766     assemble_name (FILE, LABEL);                        \
1767     fputc (')', FILE);                                  \
1768   } while (0)
1769 #endif
1770 \f
1771 /* Addressing modes, and classification of registers for them.  */
1772
1773 /* Macros to check register numbers against specific register classes.  */
1774
1775 /* These assume that REGNO is a hard or pseudo reg number.
1776    They give nonzero only if REGNO is a hard reg of the suitable class
1777    or a pseudo reg currently allocated to a suitable hard reg.
1778    Since they use reg_renumber, they are safe only once reg_renumber
1779    has been allocated, which happens in local-alloc.c.  */
1780
1781 #define REGNO_OK_FOR_INDEX_P(REGNO) \
1782 ((REGNO) < 32 || (unsigned) reg_renumber[REGNO] < (unsigned)32  \
1783  || (REGNO) == FRAME_POINTER_REGNUM                             \
1784  || reg_renumber[REGNO] == FRAME_POINTER_REGNUM)
1785
1786 #define REGNO_OK_FOR_BASE_P(REGNO)  REGNO_OK_FOR_INDEX_P (REGNO)
1787
1788 #define REGNO_OK_FOR_FP_P(REGNO) \
1789   (((unsigned) (REGNO) - 32 < (TARGET_V9 ? (unsigned)64 : (unsigned)32)) \
1790    || ((unsigned) reg_renumber[REGNO] - 32 < (TARGET_V9 ? (unsigned)64 : (unsigned)32)))
1791 #define REGNO_OK_FOR_CCFP_P(REGNO) \
1792  (TARGET_V9 \
1793   && (((unsigned) (REGNO) - 96 < (unsigned)4) \
1794       || ((unsigned) reg_renumber[REGNO] - 96 < (unsigned)4)))
1795
1796 /* Now macros that check whether X is a register and also,
1797    strictly, whether it is in a specified class.
1798
1799    These macros are specific to the SPARC, and may be used only
1800    in code for printing assembler insns and in conditions for
1801    define_optimization.  */
1802
1803 /* 1 if X is an fp register.  */
1804
1805 #define FP_REG_P(X) (REG_P (X) && REGNO_OK_FOR_FP_P (REGNO (X)))
1806
1807 /* Is X, a REG, an in or global register?  i.e. is regno 0..7 or 24..31 */
1808 #define IN_OR_GLOBAL_P(X) (REGNO (X) < 8 || (REGNO (X) >= 24 && REGNO (X) <= 31))
1809 \f
1810 /* Maximum number of registers that can appear in a valid memory address.  */
1811
1812 #define MAX_REGS_PER_ADDRESS 2
1813
1814 /* Recognize any constant value that is a valid address.
1815    When PIC, we do not accept an address that would require a scratch reg
1816    to load into a register.  */
1817
1818 #define CONSTANT_ADDRESS_P(X) constant_address_p (X)
1819
1820 /* Define this, so that when PIC, reload won't try to reload invalid
1821    addresses which require two reload registers.  */
1822
1823 #define LEGITIMATE_PIC_OPERAND_P(X) legitimate_pic_operand_p (X)
1824
1825 /* Nonzero if the constant value X is a legitimate general operand.
1826    Anything can be made to work except floating point constants.
1827    If TARGET_VIS, 0.0 can be made to work as well.  */
1828
1829 #define LEGITIMATE_CONSTANT_P(X) legitimate_constant_p (X)
1830
1831 /* The macros REG_OK_FOR..._P assume that the arg is a REG rtx
1832    and check its validity for a certain class.
1833    We have two alternate definitions for each of them.
1834    The usual definition accepts all pseudo regs; the other rejects
1835    them unless they have been allocated suitable hard regs.
1836    The symbol REG_OK_STRICT causes the latter definition to be used.
1837
1838    Most source files want to accept pseudo regs in the hope that
1839    they will get allocated to the class that the insn wants them to be in.
1840    Source files for reload pass need to be strict.
1841    After reload, it makes no difference, since pseudo regs have
1842    been eliminated by then.  */
1843
1844 /* Optional extra constraints for this machine.
1845
1846    'Q' handles floating point constants which can be moved into
1847        an integer register with a single sethi instruction.
1848
1849    'R' handles floating point constants which can be moved into
1850        an integer register with a single mov instruction.
1851
1852    'S' handles floating point constants which can be moved into
1853        an integer register using a high/lo_sum sequence.
1854
1855    'T' handles memory addresses where the alignment is known to
1856        be at least 8 bytes.
1857
1858    `U' handles all pseudo registers or a hard even numbered
1859        integer register, needed for ldd/std instructions.
1860
1861    'W' handles the memory operand when moving operands in/out
1862        of 'e' constraint floating point registers.
1863
1864    'Y' handles the zero vector constant.  */
1865
1866 #ifndef REG_OK_STRICT
1867
1868 /* Nonzero if X is a hard reg that can be used as an index
1869    or if it is a pseudo reg.  */
1870 #define REG_OK_FOR_INDEX_P(X) \
1871   (REGNO (X) < 32                               \
1872    || REGNO (X) == FRAME_POINTER_REGNUM         \
1873    || REGNO (X) >= FIRST_PSEUDO_REGISTER)
1874
1875 /* Nonzero if X is a hard reg that can be used as a base reg
1876    or if it is a pseudo reg.  */
1877 #define REG_OK_FOR_BASE_P(X)  REG_OK_FOR_INDEX_P (X)
1878
1879 /* 'T', 'U' are for aligned memory loads which aren't needed for arch64.
1880    'W' is like 'T' but is assumed true on arch64.
1881
1882    Remember to accept pseudo-registers for memory constraints if reload is
1883    in progress.  */
1884
1885 #define EXTRA_CONSTRAINT(OP, C) \
1886         sparc_extra_constraint_check(OP, C, 0)
1887
1888 #else
1889
1890 /* Nonzero if X is a hard reg that can be used as an index.  */
1891 #define REG_OK_FOR_INDEX_P(X) REGNO_OK_FOR_INDEX_P (REGNO (X))
1892 /* Nonzero if X is a hard reg that can be used as a base reg.  */
1893 #define REG_OK_FOR_BASE_P(X) REGNO_OK_FOR_BASE_P (REGNO (X))
1894
1895 #define EXTRA_CONSTRAINT(OP, C) \
1896         sparc_extra_constraint_check(OP, C, 1)
1897
1898 #endif
1899 \f
1900 /* Should gcc use [%reg+%lo(xx)+offset] addresses?  */
1901
1902 #ifdef HAVE_AS_OFFSETABLE_LO10
1903 #define USE_AS_OFFSETABLE_LO10 1
1904 #else
1905 #define USE_AS_OFFSETABLE_LO10 0
1906 #endif
1907 \f
1908 /* GO_IF_LEGITIMATE_ADDRESS recognizes an RTL expression
1909    that is a valid memory address for an instruction.
1910    The MODE argument is the machine mode for the MEM expression
1911    that wants to use this address.
1912
1913    On SPARC, the actual legitimate addresses must be REG+REG or REG+SMALLINT
1914    ordinarily.  This changes a bit when generating PIC.
1915
1916    If you change this, execute "rm explow.o recog.o reload.o".  */
1917
1918 #define SYMBOLIC_CONST(X) symbolic_operand (X, VOIDmode)
1919
1920 #define RTX_OK_FOR_BASE_P(X)                                            \
1921   ((GET_CODE (X) == REG && REG_OK_FOR_BASE_P (X))                       \
1922   || (GET_CODE (X) == SUBREG                                            \
1923       && GET_CODE (SUBREG_REG (X)) == REG                               \
1924       && REG_OK_FOR_BASE_P (SUBREG_REG (X))))
1925
1926 #define RTX_OK_FOR_INDEX_P(X)                                           \
1927   ((GET_CODE (X) == REG && REG_OK_FOR_INDEX_P (X))                      \
1928   || (GET_CODE (X) == SUBREG                                            \
1929       && GET_CODE (SUBREG_REG (X)) == REG                               \
1930       && REG_OK_FOR_INDEX_P (SUBREG_REG (X))))
1931
1932 #define RTX_OK_FOR_OFFSET_P(X)                                          \
1933   (GET_CODE (X) == CONST_INT && INTVAL (X) >= -0x1000 && INTVAL (X) < 0x1000 - 8)
1934
1935 #define RTX_OK_FOR_OLO10_P(X)                                           \
1936   (GET_CODE (X) == CONST_INT && INTVAL (X) >= -0x1000 && INTVAL (X) < 0xc00 - 8)
1937
1938 #ifdef REG_OK_STRICT
1939 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, ADDR)         \
1940 {                                                       \
1941   if (legitimate_address_p (MODE, X, 1))                \
1942     goto ADDR;                                          \
1943 }
1944 #else
1945 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, ADDR)         \
1946 {                                                       \
1947   if (legitimate_address_p (MODE, X, 0))                \
1948     goto ADDR;                                          \
1949 }
1950 #endif
1951
1952 /* Go to LABEL if ADDR (a legitimate address expression)
1953    has an effect that depends on the machine mode it is used for.
1954
1955    In PIC mode,
1956
1957       (mem:HI [%l7+a])
1958
1959    is not equivalent to
1960    
1961       (mem:QI [%l7+a]) (mem:QI [%l7+a+1])
1962
1963    because [%l7+a+1] is interpreted as the address of (a+1).  */
1964
1965 #define GO_IF_MODE_DEPENDENT_ADDRESS(ADDR, LABEL)       \
1966 {                                                       \
1967   if (flag_pic == 1)                                    \
1968     {                                                   \
1969       if (GET_CODE (ADDR) == PLUS)                      \
1970         {                                               \
1971           rtx op0 = XEXP (ADDR, 0);                     \
1972           rtx op1 = XEXP (ADDR, 1);                     \
1973           if (op0 == pic_offset_table_rtx               \
1974               && SYMBOLIC_CONST (op1))                  \
1975             goto LABEL;                                 \
1976         }                                               \
1977     }                                                   \
1978 }
1979 \f
1980 /* Try machine-dependent ways of modifying an illegitimate address
1981    to be legitimate.  If we find one, return the new, valid address.
1982    This macro is used in only one place: `memory_address' in explow.c.
1983
1984    OLDX is the address as it was before break_out_memory_refs was called.
1985    In some cases it is useful to look at this to decide what needs to be done.
1986
1987    MODE and WIN are passed so that this macro can use
1988    GO_IF_LEGITIMATE_ADDRESS.
1989
1990    It is always safe for this macro to do nothing.  It exists to recognize
1991    opportunities to optimize the output.  */
1992
1993 /* On SPARC, change REG+N into REG+REG, and REG+(X*Y) into REG+REG.  */
1994 #define LEGITIMIZE_ADDRESS(X,OLDX,MODE,WIN)     \
1995 {                                               \
1996   (X) = legitimize_address (X, OLDX, MODE);     \
1997   if (memory_address_p (MODE, X))               \
1998     goto WIN;                                   \
1999 }
2000
2001 /* Try a machine-dependent way of reloading an illegitimate address
2002    operand.  If we find one, push the reload and jump to WIN.  This
2003    macro is used in only one place: `find_reloads_address' in reload.c.
2004
2005    For SPARC 32, we wish to handle addresses by splitting them into
2006    HIGH+LO_SUM pairs, retaining the LO_SUM in the memory reference.
2007    This cuts the number of extra insns by one.
2008
2009    Do nothing when generating PIC code and the address is a
2010    symbolic operand or requires a scratch register.  */
2011
2012 #define LEGITIMIZE_RELOAD_ADDRESS(X,MODE,OPNUM,TYPE,IND_LEVELS,WIN)     \
2013 do {                                                                    \
2014   /* Decompose SImode constants into hi+lo_sum.  We do have to          \
2015      rerecognize what we produce, so be careful.  */                    \
2016   if (CONSTANT_P (X)                                                    \
2017       && (MODE != TFmode || TARGET_ARCH64)                              \
2018       && GET_MODE (X) == SImode                                         \
2019       && GET_CODE (X) != LO_SUM && GET_CODE (X) != HIGH                 \
2020       && ! (flag_pic                                                    \
2021             && (symbolic_operand (X, Pmode)                             \
2022                 || pic_address_needs_scratch (X)))                      \
2023       && sparc_cmodel <= CM_MEDLOW)                                     \
2024     {                                                                   \
2025       X = gen_rtx_LO_SUM (GET_MODE (X),                                 \
2026                           gen_rtx_HIGH (GET_MODE (X), X), X);           \
2027       push_reload (XEXP (X, 0), NULL_RTX, &XEXP (X, 0), NULL,           \
2028                    BASE_REG_CLASS, GET_MODE (X), VOIDmode, 0, 0,        \
2029                    OPNUM, TYPE);                                        \
2030       goto WIN;                                                         \
2031     }                                                                   \
2032   /* ??? 64-bit reloads.  */                                            \
2033 } while (0)
2034 \f
2035 /* Specify the machine mode that this machine uses
2036    for the index in the tablejump instruction.  */
2037 /* If we ever implement any of the full models (such as CM_FULLANY),
2038    this has to be DImode in that case */
2039 #ifdef HAVE_GAS_SUBSECTION_ORDERING
2040 #define CASE_VECTOR_MODE \
2041 (! TARGET_PTR64 ? SImode : flag_pic ? SImode : TARGET_CM_MEDLOW ? SImode : DImode)
2042 #else
2043 /* If assembler does not have working .subsection -1, we use DImode for pic, as otherwise
2044    we have to sign extend which slows things down.  */
2045 #define CASE_VECTOR_MODE \
2046 (! TARGET_PTR64 ? SImode : flag_pic ? DImode : TARGET_CM_MEDLOW ? SImode : DImode)
2047 #endif
2048
2049 /* Define this as 1 if `char' should by default be signed; else as 0.  */
2050 #define DEFAULT_SIGNED_CHAR 1
2051
2052 /* Max number of bytes we can move from memory to memory
2053    in one reasonably fast instruction.  */
2054 #define MOVE_MAX 8
2055
2056 /* If a memory-to-memory move would take MOVE_RATIO or more simple
2057    move-instruction pairs, we will do a movmem or libcall instead.  */
2058
2059 #define MOVE_RATIO (optimize_size ? 3 : 8)
2060
2061 /* Define if operations between registers always perform the operation
2062    on the full register even if a narrower mode is specified.  */
2063 #define WORD_REGISTER_OPERATIONS
2064
2065 /* Define if loading in MODE, an integral mode narrower than BITS_PER_WORD
2066    will either zero-extend or sign-extend.  The value of this macro should
2067    be the code that says which one of the two operations is implicitly
2068    done, UNKNOWN if none.  */
2069 #define LOAD_EXTEND_OP(MODE) ZERO_EXTEND
2070
2071 /* Nonzero if access to memory by bytes is slow and undesirable.
2072    For RISC chips, it means that access to memory by bytes is no
2073    better than access by words when possible, so grab a whole word
2074    and maybe make use of that.  */
2075 #define SLOW_BYTE_ACCESS 1
2076
2077 /* Define this to be nonzero if shift instructions ignore all but the low-order
2078    few bits.  */
2079 #define SHIFT_COUNT_TRUNCATED 1
2080
2081 /* Value is 1 if truncating an integer of INPREC bits to OUTPREC bits
2082    is done just by pretending it is already truncated.  */
2083 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC) 1
2084
2085 /* Specify the machine mode used for addresses.  */
2086 #define Pmode (TARGET_ARCH64 ? DImode : SImode)
2087
2088 /* Given a comparison code (EQ, NE, etc.) and the first operand of a COMPARE,
2089    return the mode to be used for the comparison.  For floating-point,
2090    CCFP[E]mode is used.  CC_NOOVmode should be used when the first operand
2091    is a PLUS, MINUS, NEG, or ASHIFT.  CCmode should be used when no special
2092    processing is needed.  */
2093 #define SELECT_CC_MODE(OP,X,Y)  select_cc_mode ((OP), (X), (Y))
2094
2095 /* Return nonzero if MODE implies a floating point inequality can be
2096    reversed.  For SPARC this is always true because we have a full
2097    compliment of ordered and unordered comparisons, but until generic
2098    code knows how to reverse it correctly we keep the old definition.  */
2099 #define REVERSIBLE_CC_MODE(MODE) ((MODE) != CCFPEmode && (MODE) != CCFPmode)
2100
2101 /* A function address in a call instruction for indexing purposes.  */
2102 #define FUNCTION_MODE Pmode
2103
2104 /* Define this if addresses of constant functions
2105    shouldn't be put through pseudo regs where they can be cse'd.
2106    Desirable on machines where ordinary constants are expensive
2107    but a CALL with constant address is cheap.  */
2108 #define NO_FUNCTION_CSE
2109
2110 /* alloca should avoid clobbering the old register save area.  */
2111 #define SETJMP_VIA_SAVE_AREA
2112
2113 /* The _Q_* comparison libcalls return booleans.  */
2114 #define FLOAT_LIB_COMPARE_RETURNS_BOOL(MODE, COMPARISON) ((MODE) == TFmode)
2115
2116 /* Assume by default that the _Qp_* 64-bit libcalls are implemented such
2117    that the inputs are fully consumed before the output memory is clobbered.  */
2118
2119 #define TARGET_BUGGY_QP_LIB     0
2120
2121 /* Assume by default that we do not have the Solaris-specific conversion
2122    routines nor 64-bit integer multiply and divide routines.  */
2123
2124 #define SUN_CONVERSION_LIBFUNCS         0
2125 #define DITF_CONVERSION_LIBFUNCS        0
2126 #define SUN_INTEGER_MULTIPLY_64         0
2127
2128 /* Compute extra cost of moving data between one register class
2129    and another.  */
2130 #define GENERAL_OR_I64(C) ((C) == GENERAL_REGS || (C) == I64_REGS)
2131 #define REGISTER_MOVE_COST(MODE, CLASS1, CLASS2)                \
2132   (((FP_REG_CLASS_P (CLASS1) && GENERAL_OR_I64 (CLASS2)) \
2133     || (GENERAL_OR_I64 (CLASS1) && FP_REG_CLASS_P (CLASS2)) \
2134     || (CLASS1) == FPCC_REGS || (CLASS2) == FPCC_REGS)          \
2135    ? ((sparc_cpu == PROCESSOR_ULTRASPARC \
2136        || sparc_cpu == PROCESSOR_ULTRASPARC3) ? 12 : 6) : 2)
2137
2138 /* Provide the cost of a branch.  For pre-v9 processors we use
2139    a value of 3 to take into account the potential annulling of
2140    the delay slot (which ends up being a bubble in the pipeline slot)
2141    plus a cycle to take into consideration the instruction cache
2142    effects.
2143
2144    On v9 and later, which have branch prediction facilities, we set
2145    it to the depth of the pipeline as that is the cost of a
2146    mispredicted branch.  */
2147
2148 #define BRANCH_COST \
2149         ((sparc_cpu == PROCESSOR_V9 \
2150           || sparc_cpu == PROCESSOR_ULTRASPARC) \
2151          ? 7 \
2152          : (sparc_cpu == PROCESSOR_ULTRASPARC3 \
2153             ? 9 : 3))
2154
2155 #define PREFETCH_BLOCK \
2156         ((sparc_cpu == PROCESSOR_ULTRASPARC \
2157           || sparc_cpu == PROCESSOR_ULTRASPARC3) \
2158          ? 64 : 32)
2159
2160 #define SIMULTANEOUS_PREFETCHES \
2161         ((sparc_cpu == PROCESSOR_ULTRASPARC) \
2162          ? 2 \
2163          : (sparc_cpu == PROCESSOR_ULTRASPARC3 \
2164             ? 8 : 3))
2165 \f
2166 /* Control the assembler format that we output.  */
2167
2168 /* A C string constant describing how to begin a comment in the target
2169    assembler language.  The compiler assumes that the comment will end at
2170    the end of the line.  */
2171
2172 #define ASM_COMMENT_START "!"
2173
2174 /* Output to assembler file text saying following lines
2175    may contain character constants, extra white space, comments, etc.  */
2176
2177 #define ASM_APP_ON ""
2178
2179 /* Output to assembler file text saying following lines
2180    no longer contain unusual constructs.  */
2181
2182 #define ASM_APP_OFF ""
2183
2184 /* How to refer to registers in assembler output.
2185    This sequence is indexed by compiler's hard-register-number (see above).  */
2186
2187 #define REGISTER_NAMES \
2188 {"%g0", "%g1", "%g2", "%g3", "%g4", "%g5", "%g6", "%g7",                \
2189  "%o0", "%o1", "%o2", "%o3", "%o4", "%o5", "%sp", "%o7",                \
2190  "%l0", "%l1", "%l2", "%l3", "%l4", "%l5", "%l6", "%l7",                \
2191  "%i0", "%i1", "%i2", "%i3", "%i4", "%i5", "%fp", "%i7",                \
2192  "%f0", "%f1", "%f2", "%f3", "%f4", "%f5", "%f6", "%f7",                \
2193  "%f8", "%f9", "%f10", "%f11", "%f12", "%f13", "%f14", "%f15",          \
2194  "%f16", "%f17", "%f18", "%f19", "%f20", "%f21", "%f22", "%f23",        \
2195  "%f24", "%f25", "%f26", "%f27", "%f28", "%f29", "%f30", "%f31",        \
2196  "%f32", "%f33", "%f34", "%f35", "%f36", "%f37", "%f38", "%f39",        \
2197  "%f40", "%f41", "%f42", "%f43", "%f44", "%f45", "%f46", "%f47",        \
2198  "%f48", "%f49", "%f50", "%f51", "%f52", "%f53", "%f54", "%f55",        \
2199  "%f56", "%f57", "%f58", "%f59", "%f60", "%f61", "%f62", "%f63",        \
2200  "%fcc0", "%fcc1", "%fcc2", "%fcc3", "%icc", "%sfp" }
2201
2202 /* Define additional names for use in asm clobbers and asm declarations.  */
2203
2204 #define ADDITIONAL_REGISTER_NAMES \
2205 {{"ccr", SPARC_ICC_REG}, {"cc", SPARC_ICC_REG}}
2206
2207 /* On Sun 4, this limit is 2048.  We use 1000 to be safe, since the length
2208    can run past this up to a continuation point.  Once we used 1500, but
2209    a single entry in C++ can run more than 500 bytes, due to the length of
2210    mangled symbol names.  dbxout.c should really be fixed to do
2211    continuations when they are actually needed instead of trying to
2212    guess...  */
2213 #define DBX_CONTIN_LENGTH 1000
2214
2215 /* This is how to output a command to make the user-level label named NAME
2216    defined for reference from other files.  */
2217
2218 /* Globalizing directive for a label.  */
2219 #define GLOBAL_ASM_OP "\t.global "
2220
2221 /* The prefix to add to user-visible assembler symbols.  */
2222
2223 #define USER_LABEL_PREFIX "_"
2224
2225 /* This is how to store into the string LABEL
2226    the symbol_ref name of an internal numbered label where
2227    PREFIX is the class of label and NUM is the number within the class.
2228    This is suitable for output with `assemble_name'.  */
2229
2230 #define ASM_GENERATE_INTERNAL_LABEL(LABEL,PREFIX,NUM)   \
2231   sprintf ((LABEL), "*%s%ld", (PREFIX), (long)(NUM))
2232
2233 /* This is how we hook in and defer the case-vector until the end of
2234    the function.  */
2235 #define ASM_OUTPUT_ADDR_VEC(LAB,VEC) \
2236   sparc_defer_case_vector ((LAB),(VEC), 0)
2237
2238 #define ASM_OUTPUT_ADDR_DIFF_VEC(LAB,VEC) \
2239   sparc_defer_case_vector ((LAB),(VEC), 1)
2240
2241 /* This is how to output an element of a case-vector that is absolute.  */
2242
2243 #define ASM_OUTPUT_ADDR_VEC_ELT(FILE, VALUE)  \
2244 do {                                                                    \
2245   char label[30];                                                       \
2246   ASM_GENERATE_INTERNAL_LABEL (label, "L", VALUE);                      \
2247   if (CASE_VECTOR_MODE == SImode)                                       \
2248     fprintf (FILE, "\t.word\t");                                        \
2249   else                                                                  \
2250     fprintf (FILE, "\t.xword\t");                                       \
2251   assemble_name (FILE, label);                                          \
2252   fputc ('\n', FILE);                                                   \
2253 } while (0)
2254
2255 /* This is how to output an element of a case-vector that is relative.
2256    (SPARC uses such vectors only when generating PIC.)  */
2257
2258 #define ASM_OUTPUT_ADDR_DIFF_ELT(FILE, BODY, VALUE, REL)                \
2259 do {                                                                    \
2260   char label[30];                                                       \
2261   ASM_GENERATE_INTERNAL_LABEL (label, "L", (VALUE));                    \
2262   if (CASE_VECTOR_MODE == SImode)                                       \
2263     fprintf (FILE, "\t.word\t");                                        \
2264   else                                                                  \
2265     fprintf (FILE, "\t.xword\t");                                       \
2266   assemble_name (FILE, label);                                          \
2267   ASM_GENERATE_INTERNAL_LABEL (label, "L", (REL));                      \
2268   fputc ('-', FILE);                                                    \
2269   assemble_name (FILE, label);                                          \
2270   fputc ('\n', FILE);                                                   \
2271 } while (0)
2272
2273 /* This is what to output before and after case-vector (both
2274    relative and absolute).  If .subsection -1 works, we put case-vectors
2275    at the beginning of the current section.  */
2276
2277 #ifdef HAVE_GAS_SUBSECTION_ORDERING
2278
2279 #define ASM_OUTPUT_ADDR_VEC_START(FILE)                                 \
2280   fprintf(FILE, "\t.subsection\t-1\n")
2281
2282 #define ASM_OUTPUT_ADDR_VEC_END(FILE)                                   \
2283   fprintf(FILE, "\t.previous\n")
2284
2285 #endif
2286
2287 /* This is how to output an assembler line
2288    that says to advance the location counter
2289    to a multiple of 2**LOG bytes.  */
2290
2291 #define ASM_OUTPUT_ALIGN(FILE,LOG)      \
2292   if ((LOG) != 0)                       \
2293     fprintf (FILE, "\t.align %d\n", (1<<(LOG)))
2294
2295 /* This is how to output an assembler line that says to advance
2296    the location counter to a multiple of 2**LOG bytes using the
2297    "nop" instruction as padding.  */
2298 #define ASM_OUTPUT_ALIGN_WITH_NOP(FILE,LOG)   \
2299   if ((LOG) != 0)                             \
2300     fprintf (FILE, "\t.align %d,0x1000000\n", (1<<(LOG)))
2301
2302 #define ASM_OUTPUT_SKIP(FILE,SIZE)  \
2303   fprintf (FILE, "\t.skip "HOST_WIDE_INT_PRINT_UNSIGNED"\n", (SIZE))
2304
2305 /* This says how to output an assembler line
2306    to define a global common symbol.  */
2307
2308 #define ASM_OUTPUT_COMMON(FILE, NAME, SIZE, ROUNDED)  \
2309 ( fputs ("\t.common ", (FILE)),         \
2310   assemble_name ((FILE), (NAME)),               \
2311   fprintf ((FILE), ","HOST_WIDE_INT_PRINT_UNSIGNED",\"bss\"\n", (SIZE)))
2312
2313 /* This says how to output an assembler line to define a local common
2314    symbol.  */
2315
2316 #define ASM_OUTPUT_ALIGNED_LOCAL(FILE, NAME, SIZE, ALIGNED)             \
2317 ( fputs ("\t.reserve ", (FILE)),                                        \
2318   assemble_name ((FILE), (NAME)),                                       \
2319   fprintf ((FILE), ","HOST_WIDE_INT_PRINT_UNSIGNED",\"bss\",%u\n",      \
2320            (SIZE), ((ALIGNED) / BITS_PER_UNIT)))
2321
2322 /* A C statement (sans semicolon) to output to the stdio stream
2323    FILE the assembler definition of uninitialized global DECL named
2324    NAME whose size is SIZE bytes and alignment is ALIGN bytes.
2325    Try to use asm_output_aligned_bss to implement this macro.  */
2326
2327 #define ASM_OUTPUT_ALIGNED_BSS(FILE, DECL, NAME, SIZE, ALIGN)   \
2328   do {                                                          \
2329     ASM_OUTPUT_ALIGNED_LOCAL (FILE, NAME, SIZE, ALIGN);         \
2330   } while (0)
2331
2332 #define IDENT_ASM_OP "\t.ident\t"
2333
2334 /* Output #ident as a .ident.  */
2335
2336 #define ASM_OUTPUT_IDENT(FILE, NAME) \
2337   fprintf (FILE, "%s\"%s\"\n", IDENT_ASM_OP, NAME);
2338
2339 /* Prettify the assembly.  */
2340
2341 extern int sparc_indent_opcode;
2342
2343 #define ASM_OUTPUT_OPCODE(FILE, PTR)    \
2344   do {                                  \
2345     if (sparc_indent_opcode)            \
2346       {                                 \
2347         putc (' ', FILE);               \
2348         sparc_indent_opcode = 0;        \
2349       }                                 \
2350   } while (0)
2351
2352 #define SPARC_SYMBOL_REF_TLS_P(RTX) \
2353   (GET_CODE (RTX) == SYMBOL_REF && SYMBOL_REF_TLS_MODEL (RTX) != 0)
2354
2355 #define PRINT_OPERAND_PUNCT_VALID_P(CHAR) \
2356   ((CHAR) == '#' || (CHAR) == '*' || (CHAR) == '('              \
2357    || (CHAR) == ')' || (CHAR) == '_' || (CHAR) == '&')
2358
2359 /* Print operand X (an rtx) in assembler syntax to file FILE.
2360    CODE is a letter or dot (`z' in `%z0') or 0 if no letter was specified.
2361    For `%' followed by punctuation, CODE is the punctuation and X is null.  */
2362
2363 #define PRINT_OPERAND(FILE, X, CODE) print_operand (FILE, X, CODE)
2364
2365 /* Print a memory address as an operand to reference that memory location.  */
2366
2367 #define PRINT_OPERAND_ADDRESS(FILE, ADDR)  \
2368 { register rtx base, index = 0;                                 \
2369   int offset = 0;                                               \
2370   register rtx addr = ADDR;                                     \
2371   if (GET_CODE (addr) == REG)                                   \
2372     fputs (reg_names[REGNO (addr)], FILE);                      \
2373   else if (GET_CODE (addr) == PLUS)                             \
2374     {                                                           \
2375       if (GET_CODE (XEXP (addr, 0)) == CONST_INT)               \
2376         offset = INTVAL (XEXP (addr, 0)), base = XEXP (addr, 1);\
2377       else if (GET_CODE (XEXP (addr, 1)) == CONST_INT)          \
2378         offset = INTVAL (XEXP (addr, 1)), base = XEXP (addr, 0);\
2379       else                                                      \
2380         base = XEXP (addr, 0), index = XEXP (addr, 1);          \
2381       if (GET_CODE (base) == LO_SUM)                            \
2382         {                                                       \
2383           gcc_assert (USE_AS_OFFSETABLE_LO10                    \
2384                       && TARGET_ARCH64                          \
2385                       && ! TARGET_CM_MEDMID);                   \
2386           output_operand (XEXP (base, 0), 0);                   \
2387           fputs ("+%lo(", FILE);                                \
2388           output_address (XEXP (base, 1));                      \
2389           fprintf (FILE, ")+%d", offset);                       \
2390         }                                                       \
2391       else                                                      \
2392         {                                                       \
2393           fputs (reg_names[REGNO (base)], FILE);                \
2394           if (index == 0)                                       \
2395             fprintf (FILE, "%+d", offset);                      \
2396           else if (GET_CODE (index) == REG)                     \
2397             fprintf (FILE, "+%s", reg_names[REGNO (index)]);    \
2398           else if (GET_CODE (index) == SYMBOL_REF               \
2399                    || GET_CODE (index) == CONST)                \
2400             fputc ('+', FILE), output_addr_const (FILE, index); \
2401           else gcc_unreachable ();                              \
2402         }                                                       \
2403     }                                                           \
2404   else if (GET_CODE (addr) == MINUS                             \
2405            && GET_CODE (XEXP (addr, 1)) == LABEL_REF)           \
2406     {                                                           \
2407       output_addr_const (FILE, XEXP (addr, 0));                 \
2408       fputs ("-(", FILE);                                       \
2409       output_addr_const (FILE, XEXP (addr, 1));                 \
2410       fputs ("-.)", FILE);                                      \
2411     }                                                           \
2412   else if (GET_CODE (addr) == LO_SUM)                           \
2413     {                                                           \
2414       output_operand (XEXP (addr, 0), 0);                       \
2415       if (TARGET_CM_MEDMID)                                     \
2416         fputs ("+%l44(", FILE);                                 \
2417       else                                                      \
2418         fputs ("+%lo(", FILE);                                  \
2419       output_address (XEXP (addr, 1));                          \
2420       fputc (')', FILE);                                        \
2421     }                                                           \
2422   else if (flag_pic && GET_CODE (addr) == CONST                 \
2423            && GET_CODE (XEXP (addr, 0)) == MINUS                \
2424            && GET_CODE (XEXP (XEXP (addr, 0), 1)) == CONST      \
2425            && GET_CODE (XEXP (XEXP (XEXP (addr, 0), 1), 0)) == MINUS    \
2426            && XEXP (XEXP (XEXP (XEXP (addr, 0), 1), 0), 1) == pc_rtx)   \
2427     {                                                           \
2428       addr = XEXP (addr, 0);                                    \
2429       output_addr_const (FILE, XEXP (addr, 0));                 \
2430       /* Group the args of the second CONST in parenthesis.  */ \
2431       fputs ("-(", FILE);                                       \
2432       /* Skip past the second CONST--it does nothing for us.  */\
2433       output_addr_const (FILE, XEXP (XEXP (addr, 1), 0));       \
2434       /* Close the parenthesis.  */                             \
2435       fputc (')', FILE);                                        \
2436     }                                                           \
2437   else                                                          \
2438     {                                                           \
2439       output_addr_const (FILE, addr);                           \
2440     }                                                           \
2441 }
2442
2443 /* TLS support defaulting to original Sun flavor.  GNU extensions
2444    must be activated in separate configuration files.  */
2445 #ifdef HAVE_AS_TLS
2446 #define TARGET_TLS 1
2447 #else
2448 #define TARGET_TLS 0
2449 #endif
2450
2451 #define TARGET_SUN_TLS TARGET_TLS
2452 #define TARGET_GNU_TLS 0
2453
2454 /* The number of Pmode words for the setjmp buffer.  */
2455 #define JMP_BUF_SIZE 12