OSDN Git Service

2003-06-01 Aldy Hernandez <aldyh@redhat.com>
[pf3gnuchains/gcc-fork.git] / gcc / config / rs6000 / rs6000.h
1 /* Definitions of target machine for GNU compiler, for IBM RS/6000.
2    Copyright (C) 1992, 1993, 1994, 1995, 1996, 1997, 1998, 1999,
3    2000, 2001, 2002, 2003 Free Software Foundation, Inc.
4    Contributed by Richard Kenner (kenner@vlsi1.ultra.nyu.edu)
5
6    This file is part of GCC.
7
8    GCC is free software; you can redistribute it and/or modify it
9    under the terms of the GNU General Public License as published
10    by the Free Software Foundation; either version 2, or (at your
11    option) any later version.
12
13    GCC is distributed in the hope that it will be useful, but WITHOUT
14    ANY WARRANTY; without even the implied warranty of MERCHANTABILITY
15    or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public
16    License for more details.
17
18    You should have received a copy of the GNU General Public License
19    along with GCC; see the file COPYING.  If not, write to the
20    Free Software Foundation, 59 Temple Place - Suite 330, Boston,
21    MA 02111-1307, USA.  */
22
23 /* Note that some other tm.h files include this one and then override
24    many of the definitions.  */
25
26 /* Definitions for the object file format.  These are set at
27    compile-time.  */
28
29 #define OBJECT_XCOFF 1
30 #define OBJECT_ELF 2
31 #define OBJECT_PEF 3
32 #define OBJECT_MACHO 4
33
34 #define TARGET_ELF (TARGET_OBJECT_FORMAT == OBJECT_ELF)
35 #define TARGET_XCOFF (TARGET_OBJECT_FORMAT == OBJECT_XCOFF)
36 #define TARGET_MACOS (TARGET_OBJECT_FORMAT == OBJECT_PEF)
37 #define TARGET_MACHO (TARGET_OBJECT_FORMAT == OBJECT_MACHO)
38
39 #ifndef TARGET_AIX
40 #define TARGET_AIX 0
41 #endif
42
43 /* Default string to use for cpu if not specified.  */
44 #ifndef TARGET_CPU_DEFAULT
45 #define TARGET_CPU_DEFAULT ((char *)0)
46 #endif
47
48 /* Common ASM definitions used by ASM_SPEC among the various targets
49    for handling -mcpu=xxx switches.  */
50 #define ASM_CPU_SPEC \
51 "%{!mcpu*: \
52   %{mpower: %{!mpower2: -mpwr}} \
53   %{mpower2: -mpwrx} \
54   %{mpowerpc*: -mppc} \
55   %{mno-power: %{!mpowerpc*: -mcom}} \
56   %{!mno-power: %{!mpower2: %(asm_default)}}} \
57 %{mcpu=common: -mcom} \
58 %{mcpu=power: -mpwr} \
59 %{mcpu=power2: -mpwrx} \
60 %{mcpu=power3: -m604} \
61 %{mcpu=power4: -mpower4} \
62 %{mcpu=powerpc: -mppc} \
63 %{mcpu=rios: -mpwr} \
64 %{mcpu=rios1: -mpwr} \
65 %{mcpu=rios2: -mpwrx} \
66 %{mcpu=rsc: -mpwr} \
67 %{mcpu=rsc1: -mpwr} \
68 %{mcpu=401: -mppc} \
69 %{mcpu=403: -m403} \
70 %{mcpu=405: -m405} \
71 %{mcpu=405fp: -m405} \
72 %{mcpu=440: -m440} \
73 %{mcpu=440fp: -m440} \
74 %{mcpu=505: -mppc} \
75 %{mcpu=601: -m601} \
76 %{mcpu=602: -mppc} \
77 %{mcpu=603: -mppc} \
78 %{mcpu=603e: -mppc} \
79 %{mcpu=ec603e: -mppc} \
80 %{mcpu=604: -mppc} \
81 %{mcpu=604e: -mppc} \
82 %{mcpu=620: -mppc} \
83 %{mcpu=630: -m604} \
84 %{mcpu=740: -mppc} \
85 %{mcpu=7400: -mppc} \
86 %{mcpu=7450: -mppc} \
87 %{mcpu=750: -mppc} \
88 %{mcpu=801: -mppc} \
89 %{mcpu=821: -mppc} \
90 %{mcpu=823: -mppc} \
91 %{mcpu=860: -mppc} \
92 %{mcpu=8540: -me500} \
93 %{maltivec: -maltivec}"
94
95 #define CPP_DEFAULT_SPEC ""
96
97 #define ASM_DEFAULT_SPEC ""
98
99 /* This macro defines names of additional specifications to put in the specs
100    that can be used in various specifications like CC1_SPEC.  Its definition
101    is an initializer with a subgrouping for each command option.
102
103    Each subgrouping contains a string constant, that defines the
104    specification name, and a string constant that used by the GCC driver
105    program.
106
107    Do not define this macro if it does not need to do anything.  */
108
109 #define SUBTARGET_EXTRA_SPECS
110
111 #define EXTRA_SPECS                                                     \
112   { "cpp_default",              CPP_DEFAULT_SPEC },                     \
113   { "asm_cpu",                  ASM_CPU_SPEC },                         \
114   { "asm_default",              ASM_DEFAULT_SPEC },                     \
115   SUBTARGET_EXTRA_SPECS
116
117 /* Architecture type.  */
118
119 extern int target_flags;
120
121 /* Use POWER architecture instructions and MQ register.  */
122 #define MASK_POWER              0x00000001
123
124 /* Use POWER2 extensions to POWER architecture.  */
125 #define MASK_POWER2             0x00000002
126
127 /* Use PowerPC architecture instructions.  */
128 #define MASK_POWERPC            0x00000004
129
130 /* Use PowerPC General Purpose group optional instructions, e.g. fsqrt.  */
131 #define MASK_PPC_GPOPT          0x00000008
132
133 /* Use PowerPC Graphics group optional instructions, e.g. fsel.  */
134 #define MASK_PPC_GFXOPT         0x00000010
135
136 /* Use PowerPC-64 architecture instructions.  */
137 #define MASK_POWERPC64          0x00000020
138
139 /* Use revised mnemonic names defined for PowerPC architecture.  */
140 #define MASK_NEW_MNEMONICS      0x00000040
141
142 /* Disable placing fp constants in the TOC; can be turned on when the
143    TOC overflows.  */
144 #define MASK_NO_FP_IN_TOC       0x00000080
145
146 /* Disable placing symbol+offset constants in the TOC; can be turned on when
147    the TOC overflows.  */
148 #define MASK_NO_SUM_IN_TOC      0x00000100
149
150 /* Output only one TOC entry per module.  Normally linking fails if
151    there are more than 16K unique variables/constants in an executable.  With
152    this option, linking fails only if there are more than 16K modules, or
153    if there are more than 16K unique variables/constant in a single module.
154
155    This is at the cost of having 2 extra loads and one extra store per
156    function, and one less allocable register.  */
157 #define MASK_MINIMAL_TOC        0x00000200
158
159 /* Nonzero for the 64bit model: longs and pointers are 64 bits.  */
160 #define MASK_64BIT              0x00000400
161
162 /* Disable use of FPRs.  */
163 #define MASK_SOFT_FLOAT         0x00000800
164
165 /* Enable load/store multiple, even on PowerPC */
166 #define MASK_MULTIPLE           0x00001000
167
168 /* Use string instructions for block moves */
169 #define MASK_STRING             0x00002000
170
171 /* Disable update form of load/store */
172 #define MASK_NO_UPDATE          0x00004000
173
174 /* Disable fused multiply/add operations */
175 #define MASK_NO_FUSED_MADD      0x00008000
176
177 /* Nonzero if we need to schedule the prolog and epilog.  */
178 #define MASK_SCHED_PROLOG       0x00010000
179
180 /* Use AltiVec instructions.  */
181 #define MASK_ALTIVEC            0x00020000
182
183 /* Return small structures in memory (as the AIX ABI requires).  */
184 #define MASK_AIX_STRUCT_RET     0x00040000
185
186 /* The only remaining free bits are 0x00780000. sysv4.h uses
187    0x00800000 -> 0x40000000, and 0x80000000 is not available
188    because target_flags is signed.  */
189
190 #define TARGET_POWER            (target_flags & MASK_POWER)
191 #define TARGET_POWER2           (target_flags & MASK_POWER2)
192 #define TARGET_POWERPC          (target_flags & MASK_POWERPC)
193 #define TARGET_PPC_GPOPT        (target_flags & MASK_PPC_GPOPT)
194 #define TARGET_PPC_GFXOPT       (target_flags & MASK_PPC_GFXOPT)
195 #define TARGET_NEW_MNEMONICS    (target_flags & MASK_NEW_MNEMONICS)
196 #define TARGET_NO_FP_IN_TOC     (target_flags & MASK_NO_FP_IN_TOC)
197 #define TARGET_NO_SUM_IN_TOC    (target_flags & MASK_NO_SUM_IN_TOC)
198 #define TARGET_MINIMAL_TOC      (target_flags & MASK_MINIMAL_TOC)
199 #define TARGET_64BIT            (target_flags & MASK_64BIT)
200 #define TARGET_SOFT_FLOAT       (target_flags & MASK_SOFT_FLOAT)
201 #define TARGET_MULTIPLE         (target_flags & MASK_MULTIPLE)
202 #define TARGET_STRING           (target_flags & MASK_STRING)
203 #define TARGET_NO_UPDATE        (target_flags & MASK_NO_UPDATE)
204 #define TARGET_NO_FUSED_MADD    (target_flags & MASK_NO_FUSED_MADD)
205 #define TARGET_SCHED_PROLOG     (target_flags & MASK_SCHED_PROLOG)
206 #define TARGET_ALTIVEC          (target_flags & MASK_ALTIVEC)
207 #define TARGET_AIX_STRUCT_RET   (target_flags & MASK_AIX_STRUCT_RET)
208
209 #define TARGET_32BIT            (! TARGET_64BIT)
210 #define TARGET_HARD_FLOAT       (! TARGET_SOFT_FLOAT)
211 #define TARGET_UPDATE           (! TARGET_NO_UPDATE)
212 #define TARGET_FUSED_MADD       (! TARGET_NO_FUSED_MADD)
213
214 #ifndef HAVE_AS_TLS
215 #define HAVE_AS_TLS 0
216 #endif
217
218 #ifdef IN_LIBGCC2
219 /* For libgcc2 we make sure this is a compile time constant */
220 #if defined (__64BIT__) || defined (__powerpc64__)
221 #define TARGET_POWERPC64        1
222 #else
223 #define TARGET_POWERPC64        0
224 #endif
225 #else
226 #define TARGET_POWERPC64        (target_flags & MASK_POWERPC64)
227 #endif
228
229 #define TARGET_XL_CALL 0
230
231 /* Run-time compilation parameters selecting different hardware subsets.
232
233    Macro to define tables used to set the flags.
234    This is a list in braces of pairs in braces,
235    each pair being { "NAME", VALUE }
236    where VALUE is the bits to set or minus the bits to clear.
237    An empty string NAME is used to identify the default VALUE.  */
238
239 #define TARGET_SWITCHES                                                 \
240  {{"power",             MASK_POWER  | MASK_MULTIPLE | MASK_STRING,      \
241                         N_("Use POWER instruction set")},               \
242   {"power2",            (MASK_POWER | MASK_MULTIPLE | MASK_STRING       \
243                          | MASK_POWER2),                                \
244                         N_("Use POWER2 instruction set")},              \
245   {"no-power2",         - MASK_POWER2,                                  \
246                         N_("Do not use POWER2 instruction set")},       \
247   {"no-power",          - (MASK_POWER | MASK_POWER2 | MASK_MULTIPLE     \
248                            | MASK_STRING),                              \
249                         N_("Do not use POWER instruction set")},        \
250   {"powerpc",           MASK_POWERPC,                                   \
251                         N_("Use PowerPC instruction set")},             \
252   {"no-powerpc",        - (MASK_POWERPC | MASK_PPC_GPOPT                \
253                            | MASK_PPC_GFXOPT | MASK_POWERPC64),         \
254                         N_("Do not use PowerPC instruction set")},      \
255   {"powerpc-gpopt",     MASK_POWERPC | MASK_PPC_GPOPT,                  \
256                         N_("Use PowerPC General Purpose group optional instructions")},\
257   {"no-powerpc-gpopt",  - MASK_PPC_GPOPT,                               \
258                         N_("Don't use PowerPC General Purpose group optional instructions")},\
259   {"powerpc-gfxopt",    MASK_POWERPC | MASK_PPC_GFXOPT,                 \
260                         N_("Use PowerPC Graphics group optional instructions")},\
261   {"no-powerpc-gfxopt", - MASK_PPC_GFXOPT,                              \
262                         N_("Don't use PowerPC Graphics group optional instructions")},\
263   {"powerpc64",         MASK_POWERPC64,                                 \
264                         N_("Use PowerPC-64 instruction set")},          \
265   {"no-powerpc64",      - MASK_POWERPC64,                               \
266                         N_("Don't use PowerPC-64 instruction set")},    \
267   {"altivec",           MASK_ALTIVEC ,                                  \
268                         N_("Use AltiVec instructions")},                \
269   {"no-altivec",        - MASK_ALTIVEC ,                                        \
270                         N_("Don't use AltiVec instructions")},  \
271   {"new-mnemonics",     MASK_NEW_MNEMONICS,                             \
272                         N_("Use new mnemonics for PowerPC architecture")},\
273   {"old-mnemonics",     -MASK_NEW_MNEMONICS,                            \
274                         N_("Use old mnemonics for PowerPC architecture")},\
275   {"full-toc",          - (MASK_NO_FP_IN_TOC | MASK_NO_SUM_IN_TOC       \
276                            | MASK_MINIMAL_TOC),                         \
277                         N_("Put everything in the regular TOC")},       \
278   {"fp-in-toc",         - MASK_NO_FP_IN_TOC,                            \
279                         N_("Place floating point constants in TOC")},   \
280   {"no-fp-in-toc",      MASK_NO_FP_IN_TOC,                              \
281                         N_("Don't place floating point constants in TOC")},\
282   {"sum-in-toc",        - MASK_NO_SUM_IN_TOC,                           \
283                         N_("Place symbol+offset constants in TOC")},    \
284   {"no-sum-in-toc",     MASK_NO_SUM_IN_TOC,                             \
285                         N_("Don't place symbol+offset constants in TOC")},\
286   {"minimal-toc",       MASK_MINIMAL_TOC,                               \
287                         "Use only one TOC entry per procedure"},        \
288   {"minimal-toc",       - (MASK_NO_FP_IN_TOC | MASK_NO_SUM_IN_TOC),     \
289                         ""},                                            \
290   {"no-minimal-toc",    - MASK_MINIMAL_TOC,                             \
291                         N_("Place variable addresses in the regular TOC")},\
292   {"hard-float",        - MASK_SOFT_FLOAT,                              \
293                         N_("Use hardware fp")},                         \
294   {"soft-float",        MASK_SOFT_FLOAT,                                \
295                         N_("Do not use hardware fp")},                  \
296   {"multiple",          MASK_MULTIPLE,                                  \
297                         N_("Generate load/store multiple instructions")},       \
298   {"no-multiple",       - MASK_MULTIPLE,                                \
299                         N_("Do not generate load/store multiple instructions")},\
300   {"string",            MASK_STRING,                                    \
301                         N_("Generate string instructions for block moves")},\
302   {"no-string",         - MASK_STRING,                                  \
303                         N_("Do not generate string instructions for block moves")},\
304   {"update",            - MASK_NO_UPDATE,                               \
305                         N_("Generate load/store with update instructions")},\
306   {"no-update",         MASK_NO_UPDATE,                                 \
307                         N_("Do not generate load/store with update instructions")},\
308   {"fused-madd",        - MASK_NO_FUSED_MADD,                           \
309                         N_("Generate fused multiply/add instructions")},\
310   {"no-fused-madd",     MASK_NO_FUSED_MADD,                             \
311                         N_("Don't generate fused multiply/add instructions")},\
312   {"sched-prolog",      MASK_SCHED_PROLOG,                              \
313                         ""},                                            \
314   {"no-sched-prolog",   -MASK_SCHED_PROLOG,                             \
315                         N_("Don't schedule the start and end of the procedure")},\
316   {"sched-epilog",      MASK_SCHED_PROLOG,                              \
317                         ""},                                            \
318   {"no-sched-epilog",   -MASK_SCHED_PROLOG,                             \
319                         ""},                                            \
320   {"aix-struct-return", MASK_AIX_STRUCT_RET,                            \
321                         N_("Return all structures in memory (AIX default)")},\
322   {"svr4-struct-return", - MASK_AIX_STRUCT_RET,                         \
323                         N_("Return small structures in registers (SVR4 default)")},\
324   {"no-aix-struct-return", - MASK_AIX_STRUCT_RET,                       \
325                         ""},\
326   {"no-svr4-struct-return", MASK_AIX_STRUCT_RET,                        \
327                         ""},\
328   SUBTARGET_SWITCHES                                                    \
329   {"",                  TARGET_DEFAULT | MASK_SCHED_PROLOG,             \
330                         ""}}
331
332 #define TARGET_DEFAULT (MASK_POWER | MASK_MULTIPLE | MASK_STRING)
333
334 /* This is meant to be redefined in the host dependent files */
335 #define SUBTARGET_SWITCHES
336
337 /* Processor type.  Order must match cpu attribute in MD file.  */
338 enum processor_type
339  {
340    PROCESSOR_RIOS1,
341    PROCESSOR_RIOS2,
342    PROCESSOR_RS64A,
343    PROCESSOR_MPCCORE,
344    PROCESSOR_PPC403,
345    PROCESSOR_PPC405,
346    PROCESSOR_PPC440,
347    PROCESSOR_PPC601,
348    PROCESSOR_PPC603,
349    PROCESSOR_PPC604,
350    PROCESSOR_PPC604e,
351    PROCESSOR_PPC620,
352    PROCESSOR_PPC630,
353    PROCESSOR_PPC750,
354    PROCESSOR_PPC7400,
355    PROCESSOR_PPC7450,
356    PROCESSOR_PPC8540,
357    PROCESSOR_POWER4
358 };
359
360 extern enum processor_type rs6000_cpu;
361
362 /* Recast the processor type to the cpu attribute.  */
363 #define rs6000_cpu_attr ((enum attr_cpu)rs6000_cpu)
364
365 /* Define generic processor types based upon current deployment.  */
366 #define PROCESSOR_COMMON    PROCESSOR_PPC601
367 #define PROCESSOR_POWER     PROCESSOR_RIOS1
368 #define PROCESSOR_POWERPC   PROCESSOR_PPC604
369 #define PROCESSOR_POWERPC64 PROCESSOR_RS64A
370
371 /* Define the default processor.  This is overridden by other tm.h files.  */
372 #define PROCESSOR_DEFAULT   PROCESSOR_RIOS1
373 #define PROCESSOR_DEFAULT64 PROCESSOR_RS64A
374
375 /* Specify the dialect of assembler to use.  New mnemonics is dialect one
376    and the old mnemonics are dialect zero.  */
377 #define ASSEMBLER_DIALECT (TARGET_NEW_MNEMONICS ? 1 : 0)
378
379 /* This is meant to be overridden in target specific files.  */
380 #define SUBTARGET_OPTIONS
381
382 #define TARGET_OPTIONS                                                  \
383 {                                                                       \
384    {"cpu=",  &rs6000_select[1].string,                                  \
385     N_("Use features of and schedule code for given CPU"), 0},          \
386    {"tune=", &rs6000_select[2].string,                                  \
387     N_("Schedule code for given CPU"), 0},                              \
388    {"debug=", &rs6000_debug_name, N_("Enable debug output"), 0},        \
389    {"traceback=", &rs6000_traceback_name,                               \
390     N_("Select full, part, or no traceback table"), 0},                 \
391    {"abi=", &rs6000_abi_string, N_("Specify ABI to use"), 0},           \
392    {"long-double-", &rs6000_long_double_size_string,                    \
393     N_("Specify size of long double (64 or 128 bits)"), 0},             \
394    {"isel=", &rs6000_isel_string,                                       \
395     N_("Specify yes/no if isel instructions should be generated"), 0},  \
396    {"spe=", &rs6000_spe_string,                                         \
397     N_("Specify yes/no if SPE SIMD instructions should be generated"), 0},\
398    {"float-gprs=", &rs6000_float_gprs_string,                           \
399     N_("Specify yes/no if using floating point in the GPRs"), 0},       \
400    {"vrsave=", &rs6000_altivec_vrsave_string,                           \
401     N_("Specify yes/no if VRSAVE instructions should be generated for AltiVec"), 0}, \
402    {"longcall", &rs6000_longcall_switch,                                \
403     N_("Avoid all range limits on call instructions"), 0},              \
404    {"no-longcall", &rs6000_longcall_switch, "", 0},                     \
405    {"align-", &rs6000_alignment_string,                                 \
406     N_("Specify alignment of structure fields default/natural"), 0},    \
407    SUBTARGET_OPTIONS                                                    \
408 }
409
410 /* rs6000_select[0] is reserved for the default cpu defined via --with-cpu */
411 struct rs6000_cpu_select
412 {
413   const char *string;
414   const char *name;
415   int set_tune_p;
416   int set_arch_p;
417 };
418
419 extern struct rs6000_cpu_select rs6000_select[];
420
421 /* Debug support */
422 extern const char *rs6000_debug_name;   /* Name for -mdebug-xxxx option */
423 extern const char *rs6000_abi_string;   /* for -mabi={sysv,darwin,eabi,aix,altivec} */
424 extern int rs6000_debug_stack;          /* debug stack applications */
425 extern int rs6000_debug_arg;            /* debug argument handling */
426
427 #define TARGET_DEBUG_STACK      rs6000_debug_stack
428 #define TARGET_DEBUG_ARG        rs6000_debug_arg
429
430 extern const char *rs6000_traceback_name; /* Type of traceback table.  */
431
432 /* These are separate from target_flags because we've run out of bits
433    there.  */
434 extern const char *rs6000_long_double_size_string;
435 extern int rs6000_long_double_type_size;
436 extern int rs6000_altivec_abi;
437 extern int rs6000_spe_abi;
438 extern int rs6000_isel;
439 extern int rs6000_spe;
440 extern int rs6000_float_gprs;
441 extern const char *rs6000_float_gprs_string;
442 extern const char *rs6000_isel_string;
443 extern const char *rs6000_spe_string;
444 extern const char *rs6000_altivec_vrsave_string;
445 extern int rs6000_altivec_vrsave;
446 extern const char *rs6000_longcall_switch;
447 extern int rs6000_default_long_calls;
448 extern const char* rs6000_alignment_string;
449 extern int rs6000_alignment_flags;
450
451 /* Alignment options for fields in structures for sub-targets following
452    AIX-like ABI.
453    ALIGN_POWER word-aligns FP doubles (default AIX ABI).
454    ALIGN_NATURAL doubleword-aligns FP doubles (align to object size).
455
456    Override the macro definitions when compiling libobjc to avoid undefined
457    reference to rs6000_alignment_flags due to library's use of GCC alignment
458    macros which use the macros below.  */
459    
460 #ifndef IN_TARGET_LIBS
461 #define MASK_ALIGN_POWER   0x00000000
462 #define MASK_ALIGN_NATURAL 0x00000001
463 #define TARGET_ALIGN_NATURAL (rs6000_alignment_flags & MASK_ALIGN_NATURAL)
464 #else
465 #define TARGET_ALIGN_NATURAL 0
466 #endif
467
468 #define TARGET_LONG_DOUBLE_128 (rs6000_long_double_type_size == 128)
469 #define TARGET_ALTIVEC_ABI rs6000_altivec_abi
470 #define TARGET_ALTIVEC_VRSAVE rs6000_altivec_vrsave
471
472 #define TARGET_SPE_ABI 0
473 #define TARGET_SPE 0
474 #define TARGET_E500 0
475 #define TARGET_ISEL 0
476 #define TARGET_FPRS 1
477
478 /* Sometimes certain combinations of command options do not make sense
479    on a particular target machine.  You can define a macro
480    `OVERRIDE_OPTIONS' to take account of this.  This macro, if
481    defined, is executed once just after all the command options have
482    been parsed.
483
484    Don't use this macro to turn on various extra optimizations for
485    `-O'.  That is what `OPTIMIZATION_OPTIONS' is for.
486
487    On the RS/6000 this is used to define the target cpu type.  */
488
489 #define OVERRIDE_OPTIONS rs6000_override_options (TARGET_CPU_DEFAULT)
490
491 /* Define this to change the optimizations performed by default.  */
492 #define OPTIMIZATION_OPTIONS(LEVEL,SIZE) optimization_options(LEVEL,SIZE)
493
494 /* Show we can debug even without a frame pointer.  */
495 #define CAN_DEBUG_WITHOUT_FP
496
497 /* Target pragma.  */
498 #define REGISTER_TARGET_PRAGMAS() do {                          \
499   c_register_pragma (0, "longcall", rs6000_pragma_longcall);    \
500 } while (0)
501
502 /* Target #defines.  */
503 #define TARGET_CPU_CPP_BUILTINS() \
504   rs6000_cpu_cpp_builtins (pfile)
505
506 /* This is used by rs6000_cpu_cpp_builtins to indicate the byte order
507    we're compiling for.  Some configurations may need to override it.  */
508 #define RS6000_CPU_CPP_ENDIAN_BUILTINS()        \
509   do                                            \
510     {                                           \
511       if (BYTES_BIG_ENDIAN)                     \
512         {                                       \
513           builtin_define ("__BIG_ENDIAN__");    \
514           builtin_define ("_BIG_ENDIAN");       \
515           builtin_assert ("machine=bigendian"); \
516         }                                       \
517       else                                      \
518         {                                       \
519           builtin_define ("__LITTLE_ENDIAN__"); \
520           builtin_define ("_LITTLE_ENDIAN");    \
521           builtin_assert ("machine=littleendian"); \
522         }                                       \
523     }                                           \
524   while (0)
525 \f
526 /* Target machine storage layout.  */
527
528 /* Define this macro if it is advisable to hold scalars in registers
529    in a wider mode than that declared by the program.  In such cases,
530    the value is constrained to be within the bounds of the declared
531    type, but kept valid in the wider mode.  The signedness of the
532    extension may differ from that of the type.  */
533
534 #define PROMOTE_MODE(MODE,UNSIGNEDP,TYPE)       \
535   if (GET_MODE_CLASS (MODE) == MODE_INT         \
536       && GET_MODE_SIZE (MODE) < UNITS_PER_WORD) \
537     (MODE) = word_mode;
538
539 /* Define this if function arguments should also be promoted using the above
540    procedure.  */
541
542 #define PROMOTE_FUNCTION_ARGS
543
544 /* Likewise, if the function return value is promoted.  */
545
546 #define PROMOTE_FUNCTION_RETURN
547
548 /* Define this if most significant bit is lowest numbered
549    in instructions that operate on numbered bit-fields.  */
550 /* That is true on RS/6000.  */
551 #define BITS_BIG_ENDIAN 1
552
553 /* Define this if most significant byte of a word is the lowest numbered.  */
554 /* That is true on RS/6000.  */
555 #define BYTES_BIG_ENDIAN 1
556
557 /* Define this if most significant word of a multiword number is lowest
558    numbered.
559
560    For RS/6000 we can decide arbitrarily since there are no machine
561    instructions for them.  Might as well be consistent with bits and bytes.  */
562 #define WORDS_BIG_ENDIAN 1
563
564 #define MAX_BITS_PER_WORD 64
565
566 /* Width of a word, in units (bytes).  */
567 #define UNITS_PER_WORD (! TARGET_POWERPC64 ? 4 : 8)
568 #ifdef IN_LIBGCC2
569 #define MIN_UNITS_PER_WORD UNITS_PER_WORD
570 #else
571 #define MIN_UNITS_PER_WORD 4
572 #endif
573 #define UNITS_PER_FP_WORD 8
574 #define UNITS_PER_ALTIVEC_WORD 16
575 #define UNITS_PER_SPE_WORD 8
576
577 /* Type used for ptrdiff_t, as a string used in a declaration.  */
578 #define PTRDIFF_TYPE "int"
579
580 /* Type used for size_t, as a string used in a declaration.  */
581 #define SIZE_TYPE "long unsigned int"
582
583 /* Type used for wchar_t, as a string used in a declaration.  */
584 #define WCHAR_TYPE "short unsigned int"
585
586 /* Width of wchar_t in bits.  */
587 #define WCHAR_TYPE_SIZE 16
588
589 /* A C expression for the size in bits of the type `short' on the
590    target machine.  If you don't define this, the default is half a
591    word.  (If this would be less than one storage unit, it is
592    rounded up to one unit.)  */
593 #define SHORT_TYPE_SIZE 16
594
595 /* A C expression for the size in bits of the type `int' on the
596    target machine.  If you don't define this, the default is one
597    word.  */
598 #define INT_TYPE_SIZE 32
599
600 /* A C expression for the size in bits of the type `long' on the
601    target machine.  If you don't define this, the default is one
602    word.  */
603 #define LONG_TYPE_SIZE (TARGET_32BIT ? 32 : 64)
604 #define MAX_LONG_TYPE_SIZE 64
605
606 /* A C expression for the size in bits of the type `long long' on the
607    target machine.  If you don't define this, the default is two
608    words.  */
609 #define LONG_LONG_TYPE_SIZE 64
610
611 /* A C expression for the size in bits of the type `float' on the
612    target machine.  If you don't define this, the default is one
613    word.  */
614 #define FLOAT_TYPE_SIZE 32
615
616 /* A C expression for the size in bits of the type `double' on the
617    target machine.  If you don't define this, the default is two
618    words.  */
619 #define DOUBLE_TYPE_SIZE 64
620
621 /* A C expression for the size in bits of the type `long double' on
622    the target machine.  If you don't define this, the default is two
623    words.  */
624 #define LONG_DOUBLE_TYPE_SIZE rs6000_long_double_type_size
625
626 /* Constant which presents upper bound of the above value.  */
627 #define MAX_LONG_DOUBLE_TYPE_SIZE 128
628
629 /* Define this to set long double type size to use in libgcc2.c, which can
630    not depend on target_flags.  */
631 #ifdef __LONG_DOUBLE_128__
632 #define LIBGCC2_LONG_DOUBLE_TYPE_SIZE 128
633 #else
634 #define LIBGCC2_LONG_DOUBLE_TYPE_SIZE 64
635 #endif
636
637 /* Work around rs6000_long_double_type_size dependency in ada/targtyps.c.  */
638 #define WIDEST_HARDWARE_FP_SIZE 64
639
640 /* Width in bits of a pointer.
641    See also the macro `Pmode' defined below.  */
642 #define POINTER_SIZE (TARGET_32BIT ? 32 : 64)
643
644 /* Allocation boundary (in *bits*) for storing arguments in argument list.  */
645 #define PARM_BOUNDARY (TARGET_32BIT ? 32 : 64)
646
647 /* Boundary (in *bits*) on which stack pointer should be aligned.  */
648 #define STACK_BOUNDARY ((TARGET_32BIT && !TARGET_ALTIVEC_ABI) ? 64 : 128)
649
650 /* Allocation boundary (in *bits*) for the code of a function.  */
651 #define FUNCTION_BOUNDARY 32
652
653 /* No data type wants to be aligned rounder than this.  */
654 #define BIGGEST_ALIGNMENT 128
655
656 /* A C expression to compute the alignment for a variables in the
657    local store.  TYPE is the data type, and ALIGN is the alignment
658    that the object would ordinarily have.  */
659 #define LOCAL_ALIGNMENT(TYPE, ALIGN)                            \
660   ((TARGET_ALTIVEC && TREE_CODE (TYPE) == VECTOR_TYPE) ? 128 :  \
661     (TARGET_SPE && TREE_CODE (TYPE) == VECTOR_TYPE) ? 64 : ALIGN)
662
663 /* Alignment of field after `int : 0' in a structure.  */
664 #define EMPTY_FIELD_BOUNDARY 32
665
666 /* Every structure's size must be a multiple of this.  */
667 #define STRUCTURE_SIZE_BOUNDARY 8
668
669 /* Return 1 if a structure or array containing FIELD should be
670    accessed using `BLKMODE'.
671
672    For the SPE, simd types are V2SI, and gcc can be tempted to put the
673    entire thing in a DI and use subregs to access the internals.
674    store_bit_field() will force (subreg:DI (reg:V2SI x))'s to the
675    back-end.  Because a single GPR can hold a V2SI, but not a DI, the
676    best thing to do is set structs to BLKmode and avoid Severe Tire
677    Damage.  */
678 #define MEMBER_TYPE_FORCES_BLK(FIELD, MODE) \
679   (TARGET_SPE && TREE_CODE (TREE_TYPE (FIELD)) == VECTOR_TYPE)
680
681 /* A bit-field declared as `int' forces `int' alignment for the struct.  */
682 #define PCC_BITFIELD_TYPE_MATTERS 1
683
684 /* Make strings word-aligned so strcpy from constants will be faster.
685    Make vector constants quadword aligned.  */
686 #define CONSTANT_ALIGNMENT(EXP, ALIGN)                           \
687   (TREE_CODE (EXP) == STRING_CST                                 \
688    && (ALIGN) < BITS_PER_WORD                                    \
689    ? BITS_PER_WORD                                               \
690    : (ALIGN))
691
692 /* Make arrays of chars word-aligned for the same reasons.
693    Align vectors to 128 bits.  */
694 #define DATA_ALIGNMENT(TYPE, ALIGN)             \
695   (TREE_CODE (TYPE) == VECTOR_TYPE ? (TARGET_SPE_ABI ? 64 : 128)        \
696    : TREE_CODE (TYPE) == ARRAY_TYPE             \
697    && TYPE_MODE (TREE_TYPE (TYPE)) == QImode    \
698    && (ALIGN) < BITS_PER_WORD ? BITS_PER_WORD : (ALIGN))
699
700 /* Nonzero if move instructions will actually fail to work
701    when given unaligned data.  */
702 #define STRICT_ALIGNMENT 0
703
704 /* Define this macro to be the value 1 if unaligned accesses have a cost
705    many times greater than aligned accesses, for example if they are
706    emulated in a trap handler.  */
707 #define SLOW_UNALIGNED_ACCESS(MODE, ALIGN)                              \
708   (STRICT_ALIGNMENT                                                     \
709    || (((MODE) == SFmode || (MODE) == DFmode || (MODE) == TFmode        \
710         || (MODE) == DImode)                                            \
711        && (ALIGN) < 32))
712 \f
713 /* Standard register usage.  */
714
715 /* Number of actual hardware registers.
716    The hardware registers are assigned numbers for the compiler
717    from 0 to just below FIRST_PSEUDO_REGISTER.
718    All registers that the compiler knows about must be given numbers,
719    even those that are not normally considered general registers.
720
721    RS/6000 has 32 fixed-point registers, 32 floating-point registers,
722    an MQ register, a count register, a link register, and 8 condition
723    register fields, which we view here as separate registers.  AltiVec
724    adds 32 vector registers and a VRsave register.
725
726    In addition, the difference between the frame and argument pointers is
727    a function of the number of registers saved, so we need to have a
728    register for AP that will later be eliminated in favor of SP or FP.
729    This is a normal register, but it is fixed.
730
731    We also create a pseudo register for float/int conversions, that will
732    really represent the memory location used.  It is represented here as
733    a register, in order to work around problems in allocating stack storage
734    in inline functions.  */
735
736 #define FIRST_PSEUDO_REGISTER 113
737
738 /* This must be included for pre gcc 3.0 glibc compatibility.  */
739 #define PRE_GCC3_DWARF_FRAME_REGISTERS 77
740
741 /* Add 32 dwarf columns for synthetic SPE registers.  The SPE
742    synthetic registers are 113 through 145.  */
743 #define DWARF_FRAME_REGISTERS (FIRST_PSEUDO_REGISTER + 32)
744
745 /* The SPE has an additional 32 synthetic registers starting at 1200.
746    We must map them here to sane values in the unwinder to avoid a
747    huge hole in the unwind tables.
748
749    FIXME: the AltiVec ABI has AltiVec registers being 1124-1155, and
750    the VRSAVE SPR (SPR256) assigned to register 356.  When AltiVec EH
751    is verified to be working, this macro should be changed
752    accordingly.  */
753 #define DWARF_REG_TO_UNWIND_COLUMN(r) ((r) > 1200 ? ((r) - 1200 + 113) : (r))
754
755 /* 1 for registers that have pervasive standard uses
756    and are not available for the register allocator.
757
758    On RS/6000, r1 is used for the stack.  On Darwin, r2 is available
759    as a local register; for all other OS's r2 is the TOC pointer.
760
761    cr5 is not supposed to be used.
762
763    On System V implementations, r13 is fixed and not available for use.  */
764
765 #define FIXED_REGISTERS  \
766   {0, 1, FIXED_R2, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, FIXED_R13, 0, 0, \
767    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
768    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
769    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
770    0, 0, 0, 1, 0, 0, 0, 0, 0, 1, 0, 0, 1,          \
771    /* AltiVec registers.  */                       \
772    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
773    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
774    1, 1                                            \
775    , 1, 1                                          \
776 }
777
778 /* 1 for registers not available across function calls.
779    These must include the FIXED_REGISTERS and also any
780    registers that can be used without being saved.
781    The latter must include the registers where values are returned
782    and the register where structure-value addresses are passed.
783    Aside from that, you can include as many other registers as you like.  */
784
785 #define CALL_USED_REGISTERS  \
786   {1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, FIXED_R13, 0, 0, \
787    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
788    1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 0, 0, \
789    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
790    1, 1, 1, 1, 1, 1, 0, 0, 0, 1, 1, 1, 1,          \
791    /* AltiVec registers.  */                       \
792    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
793    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
794    1, 1                                            \
795    , 1, 1                                          \
796 }
797
798 /* Like `CALL_USED_REGISTERS' except this macro doesn't require that
799    the entire set of `FIXED_REGISTERS' be included.
800    (`CALL_USED_REGISTERS' must be a superset of `FIXED_REGISTERS').
801    This macro is optional.  If not specified, it defaults to the value
802    of `CALL_USED_REGISTERS'.  */
803                        
804 #define CALL_REALLY_USED_REGISTERS  \
805   {1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, FIXED_R13, 0, 0, \
806    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
807    1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 0, 0, \
808    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
809    1, 1, 1, 1, 1, 1, 0, 0, 0, 1, 1, 1, 1,          \
810    /* AltiVec registers.  */                       \
811    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
812    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
813    0, 0                                            \
814    , 0, 0                                          \
815 }
816
817 #define MQ_REGNO     64
818 #define CR0_REGNO    68
819 #define CR1_REGNO    69
820 #define CR2_REGNO    70
821 #define CR3_REGNO    71
822 #define CR4_REGNO    72
823 #define MAX_CR_REGNO 75
824 #define XER_REGNO    76
825 #define FIRST_ALTIVEC_REGNO     77
826 #define LAST_ALTIVEC_REGNO      108
827 #define TOTAL_ALTIVEC_REGS      (LAST_ALTIVEC_REGNO - FIRST_ALTIVEC_REGNO + 1)
828 #define VRSAVE_REGNO            109
829 #define VSCR_REGNO              110
830 #define SPE_ACC_REGNO           111
831 #define SPEFSCR_REGNO           112
832
833 /* List the order in which to allocate registers.  Each register must be
834    listed once, even those in FIXED_REGISTERS.
835
836    We allocate in the following order:
837         fp0             (not saved or used for anything)
838         fp13 - fp2      (not saved; incoming fp arg registers)
839         fp1             (not saved; return value)
840         fp31 - fp14     (saved; order given to save least number)
841         cr7, cr6        (not saved or special)
842         cr1             (not saved, but used for FP operations)
843         cr0             (not saved, but used for arithmetic operations)
844         cr4, cr3, cr2   (saved)
845         r0              (not saved; cannot be base reg)
846         r9              (not saved; best for TImode)
847         r11, r10, r8-r4 (not saved; highest used first to make less conflict)
848         r3              (not saved; return value register)
849         r31 - r13       (saved; order given to save least number)
850         r12             (not saved; if used for DImode or DFmode would use r13)
851         mq              (not saved; best to use it if we can)
852         ctr             (not saved; when we have the choice ctr is better)
853         lr              (saved)
854         cr5, r1, r2, ap, xer, vrsave, vscr (fixed)
855         spe_acc, spefscr (fixed)
856
857         AltiVec registers:
858         v0 - v1         (not saved or used for anything)
859         v13 - v3        (not saved; incoming vector arg registers)
860         v2              (not saved; incoming vector arg reg; return value)
861         v19 - v14       (not saved or used for anything)
862         v31 - v20       (saved; order given to save least number)
863 */
864                                                 
865 #if FIXED_R2 == 1
866 #define MAYBE_R2_AVAILABLE
867 #define MAYBE_R2_FIXED 2,
868 #else
869 #define MAYBE_R2_AVAILABLE 2,
870 #define MAYBE_R2_FIXED
871 #endif
872
873 #define REG_ALLOC_ORDER                                 \
874   {32,                                                  \
875    45, 44, 43, 42, 41, 40, 39, 38, 37, 36, 35, 34,      \
876    33,                                                  \
877    63, 62, 61, 60, 59, 58, 57, 56, 55, 54, 53, 52, 51,  \
878    50, 49, 48, 47, 46,                                  \
879    75, 74, 69, 68, 72, 71, 70,                          \
880    0, MAYBE_R2_AVAILABLE                                \
881    9, 11, 10, 8, 7, 6, 5, 4,                            \
882    3,                                                   \
883    31, 30, 29, 28, 27, 26, 25, 24, 23, 22, 21, 20, 19,  \
884    18, 17, 16, 15, 14, 13, 12,                          \
885    64, 66, 65,                                          \
886    73, 1, MAYBE_R2_FIXED 67, 76,                        \
887    /* AltiVec registers.  */                            \
888    77, 78,                                              \
889    90, 89, 88, 87, 86, 85, 84, 83, 82, 81, 80,          \
890    79,                                                  \
891    96, 95, 94, 93, 92, 91,                              \
892    108, 107, 106, 105, 104, 103, 102, 101, 100, 99, 98, \
893    97, 109, 110                                         \
894    , 111, 112                                              \
895 }
896
897 /* True if register is floating-point.  */
898 #define FP_REGNO_P(N) ((N) >= 32 && (N) <= 63)
899
900 /* True if register is a condition register.  */
901 #define CR_REGNO_P(N) ((N) >= 68 && (N) <= 75)
902
903 /* True if register is a condition register, but not cr0.  */
904 #define CR_REGNO_NOT_CR0_P(N) ((N) >= 69 && (N) <= 75)
905
906 /* True if register is an integer register.  */
907 #define INT_REGNO_P(N) ((N) <= 31 || (N) == ARG_POINTER_REGNUM)
908
909 /* SPE SIMD registers are just the GPRs.  */
910 #define SPE_SIMD_REGNO_P(N) ((N) <= 31)
911
912 /* True if register is the XER register.  */
913 #define XER_REGNO_P(N) ((N) == XER_REGNO)
914
915 /* True if register is an AltiVec register.  */
916 #define ALTIVEC_REGNO_P(N) ((N) >= FIRST_ALTIVEC_REGNO && (N) <= LAST_ALTIVEC_REGNO)
917
918 /* Return number of consecutive hard regs needed starting at reg REGNO
919    to hold something of mode MODE.
920    This is ordinarily the length in words of a value of mode MODE
921    but can be less for certain modes in special long registers.
922
923    For the SPE, GPRs are 64 bits but only 32 bits are visible in
924    scalar instructions.  The upper 32 bits are only available to the
925    SIMD instructions.
926
927    POWER and PowerPC GPRs hold 32 bits worth;
928    PowerPC64 GPRs and FPRs point register holds 64 bits worth.  */
929
930 #define HARD_REGNO_NREGS(REGNO, MODE)                                   \
931   (FP_REGNO_P (REGNO)                                                   \
932    ? ((GET_MODE_SIZE (MODE) + UNITS_PER_FP_WORD - 1) / UNITS_PER_FP_WORD) \
933    : (SPE_SIMD_REGNO_P (REGNO) && TARGET_SPE && SPE_VECTOR_MODE (MODE))   \
934    ? ((GET_MODE_SIZE (MODE) + UNITS_PER_SPE_WORD - 1) / UNITS_PER_SPE_WORD) \
935    : ALTIVEC_REGNO_P (REGNO)                                            \
936    ? ((GET_MODE_SIZE (MODE) + UNITS_PER_ALTIVEC_WORD - 1) / UNITS_PER_ALTIVEC_WORD) \
937    : ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD))
938
939 #define ALTIVEC_VECTOR_MODE(MODE)       \
940          ((MODE) == V16QImode           \
941           || (MODE) == V8HImode         \
942           || (MODE) == V4SFmode         \
943           || (MODE) == V4SImode)
944
945 #define SPE_VECTOR_MODE(MODE)           \
946         ((MODE) == V4HImode             \
947          || (MODE) == V2SFmode          \
948          || (MODE) == V1DImode          \
949          || (MODE) == V2SImode)
950
951 /* Define this macro to be nonzero if the port is prepared to handle
952    insns involving vector mode MODE.  At the very least, it must have
953    move patterns for this mode.  */
954
955 #define VECTOR_MODE_SUPPORTED_P(MODE)                   \
956         ((TARGET_SPE && SPE_VECTOR_MODE (MODE))         \
957          || (TARGET_ALTIVEC && ALTIVEC_VECTOR_MODE (MODE)))
958
959 /* Value is 1 if hard register REGNO can hold a value of machine-mode MODE.
960    For POWER and PowerPC, the GPRs can hold any mode, but values bigger
961    than one register cannot go past R31.  The float
962    registers only can hold floating modes and DImode, and CR register only
963    can hold CC modes.  We cannot put TImode anywhere except general
964    register and it must be able to fit within the register set.  */
965
966 #define HARD_REGNO_MODE_OK(REGNO, MODE)                                 \
967   (INT_REGNO_P (REGNO) ?                                                \
968      INT_REGNO_P (REGNO + HARD_REGNO_NREGS (REGNO, MODE) - 1)           \
969    : FP_REGNO_P (REGNO) ?                                               \
970      (GET_MODE_CLASS (MODE) == MODE_FLOAT                               \
971       || (GET_MODE_CLASS (MODE) == MODE_INT                             \
972           && GET_MODE_SIZE (MODE) == UNITS_PER_FP_WORD))                \
973    : ALTIVEC_REGNO_P (REGNO) ? ALTIVEC_VECTOR_MODE (MODE)               \
974    : SPE_SIMD_REGNO_P (REGNO) && TARGET_SPE && SPE_VECTOR_MODE (MODE) ? 1 \
975    : CR_REGNO_P (REGNO) ? GET_MODE_CLASS (MODE) == MODE_CC              \
976    : XER_REGNO_P (REGNO) ? (MODE) == PSImode                            \
977    : GET_MODE_SIZE (MODE) <= UNITS_PER_WORD)
978
979 /* Value is 1 if it is a good idea to tie two pseudo registers
980    when one has mode MODE1 and one has mode MODE2.
981    If HARD_REGNO_MODE_OK could produce different values for MODE1 and MODE2,
982    for any hard reg, then this must be 0 for correct output.  */
983 #define MODES_TIEABLE_P(MODE1, MODE2) \
984   (GET_MODE_CLASS (MODE1) == MODE_FLOAT         \
985    ? GET_MODE_CLASS (MODE2) == MODE_FLOAT       \
986    : GET_MODE_CLASS (MODE2) == MODE_FLOAT       \
987    ? GET_MODE_CLASS (MODE1) == MODE_FLOAT       \
988    : GET_MODE_CLASS (MODE1) == MODE_CC          \
989    ? GET_MODE_CLASS (MODE2) == MODE_CC          \
990    : GET_MODE_CLASS (MODE2) == MODE_CC          \
991    ? GET_MODE_CLASS (MODE1) == MODE_CC          \
992    : ALTIVEC_VECTOR_MODE (MODE1)                \
993    ? ALTIVEC_VECTOR_MODE (MODE2)                \
994    : ALTIVEC_VECTOR_MODE (MODE2)                \
995    ? ALTIVEC_VECTOR_MODE (MODE1)                \
996    : 1)
997
998 /* Post-reload, we can't use any new AltiVec registers, as we already
999    emitted the vrsave mask.  */
1000
1001 #define HARD_REGNO_RENAME_OK(SRC, DST) \
1002   (! ALTIVEC_REGNO_P (DST) || regs_ever_live[DST])
1003
1004 /* A C expression returning the cost of moving data from a register of class
1005    CLASS1 to one of CLASS2.  */
1006
1007 #define REGISTER_MOVE_COST rs6000_register_move_cost
1008
1009 /* A C expressions returning the cost of moving data of MODE from a register to
1010    or from memory.  */
1011
1012 #define MEMORY_MOVE_COST rs6000_memory_move_cost
1013
1014 /* Specify the cost of a branch insn; roughly the number of extra insns that
1015    should be added to avoid a branch.
1016
1017    Set this to 3 on the RS/6000 since that is roughly the average cost of an
1018    unscheduled conditional branch.  */
1019
1020 #define BRANCH_COST 3
1021
1022 /* Override BRANCH_COST heuristic which empirically produces worse
1023    performance for fold_range_test().  */
1024
1025 #define RANGE_TEST_NON_SHORT_CIRCUIT 0
1026
1027 /* A fixed register used at prologue and epilogue generation to fix
1028    addressing modes.  The SPE needs heavy addressing fixes at the last
1029    minute, and it's best to save a register for it.
1030
1031    AltiVec also needs fixes, but we've gotten around using r11, which
1032    is actually wrong because when use_backchain_to_restore_sp is true,
1033    we end up clobbering r11.
1034
1035    The AltiVec case needs to be fixed.  Dunno if we should break ABI
1036    compatibility and reserve a register for it as well..  */
1037
1038 #define FIXED_SCRATCH (TARGET_SPE ? 14 : 11)
1039
1040 /* Define this macro to change register usage conditional on target flags.
1041    Set MQ register fixed (already call_used) if not POWER architecture
1042    (RIOS1, RIOS2, RSC, and PPC601) so that it will not be allocated.
1043    64-bit AIX reserves GPR13 for thread-private data.
1044    Conditionally disable FPRs.  */
1045
1046 #define CONDITIONAL_REGISTER_USAGE                                      \
1047 {                                                                       \
1048   int i;                                                                \
1049   if (! TARGET_POWER)                                                   \
1050     fixed_regs[64] = 1;                                                 \
1051   if (TARGET_64BIT)                                                     \
1052     fixed_regs[13] = call_used_regs[13]                                 \
1053       = call_really_used_regs[13] = 1;                                  \
1054   if (TARGET_SOFT_FLOAT || !TARGET_FPRS)                                \
1055     for (i = 32; i < 64; i++)                                           \
1056       fixed_regs[i] = call_used_regs[i]                                 \
1057         = call_really_used_regs[i] = 1;                                 \
1058   if (DEFAULT_ABI == ABI_V4                                             \
1059       && PIC_OFFSET_TABLE_REGNUM != INVALID_REGNUM                      \
1060       && flag_pic == 2)                                                 \
1061     fixed_regs[RS6000_PIC_OFFSET_TABLE_REGNUM] = 1;                     \
1062   if (DEFAULT_ABI == ABI_V4                                             \
1063       && PIC_OFFSET_TABLE_REGNUM != INVALID_REGNUM                      \
1064       && flag_pic == 1)                                                 \
1065     fixed_regs[RS6000_PIC_OFFSET_TABLE_REGNUM]                          \
1066       = call_used_regs[RS6000_PIC_OFFSET_TABLE_REGNUM]                  \
1067       = call_really_used_regs[RS6000_PIC_OFFSET_TABLE_REGNUM] = 1;      \
1068   if (DEFAULT_ABI == ABI_DARWIN                                         \
1069       && PIC_OFFSET_TABLE_REGNUM != INVALID_REGNUM)                     \
1070     global_regs[RS6000_PIC_OFFSET_TABLE_REGNUM]                         \
1071       = fixed_regs[RS6000_PIC_OFFSET_TABLE_REGNUM]                      \
1072       = call_used_regs[RS6000_PIC_OFFSET_TABLE_REGNUM]                  \
1073       = call_really_used_regs[RS6000_PIC_OFFSET_TABLE_REGNUM] = 1;      \
1074   if (TARGET_ALTIVEC)                                                   \
1075     global_regs[VSCR_REGNO] = 1;                                        \
1076   if (TARGET_SPE)                                                       \
1077     {                                                                   \
1078       global_regs[SPEFSCR_REGNO] = 1;                                   \
1079       fixed_regs[FIXED_SCRATCH]                                         \
1080         = call_used_regs[FIXED_SCRATCH]                                 \
1081         = call_really_used_regs[FIXED_SCRATCH] = 1;                     \
1082     }                                                                   \
1083   if (! TARGET_ALTIVEC)                                                 \
1084     {                                                                   \
1085       for (i = FIRST_ALTIVEC_REGNO; i <= LAST_ALTIVEC_REGNO; ++i)       \
1086         fixed_regs[i] = call_used_regs[i] = call_really_used_regs[i] = 1; \
1087       call_really_used_regs[VRSAVE_REGNO] = 1;                          \
1088     }                                                                   \
1089   if (TARGET_ALTIVEC_ABI)                                               \
1090     for (i = FIRST_ALTIVEC_REGNO; i < FIRST_ALTIVEC_REGNO + 20; ++i)    \
1091       call_used_regs[i] = call_really_used_regs[i] = 1;                 \
1092 }
1093
1094 /* Specify the registers used for certain standard purposes.
1095    The values of these macros are register numbers.  */
1096
1097 /* RS/6000 pc isn't overloaded on a register that the compiler knows about.  */
1098 /* #define PC_REGNUM  */
1099
1100 /* Register to use for pushing function arguments.  */
1101 #define STACK_POINTER_REGNUM 1
1102
1103 /* Base register for access to local variables of the function.  */
1104 #define FRAME_POINTER_REGNUM 31
1105
1106 /* Value should be nonzero if functions must have frame pointers.
1107    Zero means the frame pointer need not be set up (and parms
1108    may be accessed via the stack pointer) in functions that seem suitable.
1109    This is computed in `reload', in reload1.c.  */
1110 #define FRAME_POINTER_REQUIRED 0
1111
1112 /* Base register for access to arguments of the function.  */
1113 #define ARG_POINTER_REGNUM 67
1114
1115 /* Place to put static chain when calling a function that requires it.  */
1116 #define STATIC_CHAIN_REGNUM 11
1117
1118 /* Link register number.  */
1119 #define LINK_REGISTER_REGNUM 65
1120
1121 /* Count register number.  */
1122 #define COUNT_REGISTER_REGNUM 66
1123
1124 /* Place that structure value return address is placed.
1125
1126    On the RS/6000, it is passed as an extra parameter.  */
1127 #define STRUCT_VALUE 0
1128 \f
1129 /* Define the classes of registers for register constraints in the
1130    machine description.  Also define ranges of constants.
1131
1132    One of the classes must always be named ALL_REGS and include all hard regs.
1133    If there is more than one class, another class must be named NO_REGS
1134    and contain no registers.
1135
1136    The name GENERAL_REGS must be the name of a class (or an alias for
1137    another name such as ALL_REGS).  This is the class of registers
1138    that is allowed by "g" or "r" in a register constraint.
1139    Also, registers outside this class are allocated only when
1140    instructions express preferences for them.
1141
1142    The classes must be numbered in nondecreasing order; that is,
1143    a larger-numbered class must never be contained completely
1144    in a smaller-numbered class.
1145
1146    For any two classes, it is very desirable that there be another
1147    class that represents their union.  */
1148
1149 /* The RS/6000 has three types of registers, fixed-point, floating-point,
1150    and condition registers, plus three special registers, MQ, CTR, and the
1151    link register.  AltiVec adds a vector register class.
1152
1153    However, r0 is special in that it cannot be used as a base register.
1154    So make a class for registers valid as base registers.
1155
1156    Also, cr0 is the only condition code register that can be used in
1157    arithmetic insns, so make a separate class for it.  */
1158
1159 enum reg_class
1160 {
1161   NO_REGS,
1162   BASE_REGS,
1163   GENERAL_REGS,
1164   FLOAT_REGS,
1165   ALTIVEC_REGS,
1166   VRSAVE_REGS,
1167   VSCR_REGS,
1168   SPE_ACC_REGS,
1169   SPEFSCR_REGS,
1170   NON_SPECIAL_REGS,
1171   MQ_REGS,
1172   LINK_REGS,
1173   CTR_REGS,
1174   LINK_OR_CTR_REGS,
1175   SPECIAL_REGS,
1176   SPEC_OR_GEN_REGS,
1177   CR0_REGS,
1178   CR_REGS,
1179   NON_FLOAT_REGS,
1180   XER_REGS,
1181   ALL_REGS,
1182   LIM_REG_CLASSES
1183 };
1184
1185 #define N_REG_CLASSES (int) LIM_REG_CLASSES
1186
1187 /* Give names of register classes as strings for dump file.  */
1188
1189 #define REG_CLASS_NAMES                                                 \
1190 {                                                                       \
1191   "NO_REGS",                                                            \
1192   "BASE_REGS",                                                          \
1193   "GENERAL_REGS",                                                       \
1194   "FLOAT_REGS",                                                         \
1195   "ALTIVEC_REGS",                                                       \
1196   "VRSAVE_REGS",                                                        \
1197   "VSCR_REGS",                                                          \
1198   "SPE_ACC_REGS",                                                       \
1199   "SPEFSCR_REGS",                                                       \
1200   "NON_SPECIAL_REGS",                                                   \
1201   "MQ_REGS",                                                            \
1202   "LINK_REGS",                                                          \
1203   "CTR_REGS",                                                           \
1204   "LINK_OR_CTR_REGS",                                                   \
1205   "SPECIAL_REGS",                                                       \
1206   "SPEC_OR_GEN_REGS",                                                   \
1207   "CR0_REGS",                                                           \
1208   "CR_REGS",                                                            \
1209   "NON_FLOAT_REGS",                                                     \
1210   "XER_REGS",                                                           \
1211   "ALL_REGS"                                                            \
1212 }
1213
1214 /* Define which registers fit in which classes.
1215    This is an initializer for a vector of HARD_REG_SET
1216    of length N_REG_CLASSES.  */
1217
1218 #define REG_CLASS_CONTENTS                                                   \
1219 {                                                                            \
1220   { 0x00000000, 0x00000000, 0x00000000, 0x00000000 }, /* NO_REGS */          \
1221   { 0xfffffffe, 0x00000000, 0x00000008, 0x00000000 }, /* BASE_REGS */        \
1222   { 0xffffffff, 0x00000000, 0x00000008, 0x00000000 }, /* GENERAL_REGS */     \
1223   { 0x00000000, 0xffffffff, 0x00000000, 0x00000000 }, /* FLOAT_REGS */       \
1224   { 0x00000000, 0x00000000, 0xffffe000, 0x00001fff }, /* ALTIVEC_REGS */     \
1225   { 0x00000000, 0x00000000, 0x00000000, 0x00002000 }, /* VRSAVE_REGS */      \
1226   { 0x00000000, 0x00000000, 0x00000000, 0x00004000 }, /* VSCR_REGS */        \
1227   { 0x00000000, 0x00000000, 0x00000000, 0x00008000 }, /* SPE_ACC_REGS */     \
1228   { 0x00000000, 0x00000000, 0x00000000, 0x00010000 }, /* SPEFSCR_REGS */     \
1229   { 0xffffffff, 0xffffffff, 0x00000008, 0x00000000 }, /* NON_SPECIAL_REGS */ \
1230   { 0x00000000, 0x00000000, 0x00000001, 0x00000000 }, /* MQ_REGS */          \
1231   { 0x00000000, 0x00000000, 0x00000002, 0x00000000 }, /* LINK_REGS */        \
1232   { 0x00000000, 0x00000000, 0x00000004, 0x00000000 }, /* CTR_REGS */         \
1233   { 0x00000000, 0x00000000, 0x00000006, 0x00000000 }, /* LINK_OR_CTR_REGS */ \
1234   { 0x00000000, 0x00000000, 0x00000007, 0x00002000 }, /* SPECIAL_REGS */     \
1235   { 0xffffffff, 0x00000000, 0x0000000f, 0x00000000 }, /* SPEC_OR_GEN_REGS */ \
1236   { 0x00000000, 0x00000000, 0x00000010, 0x00000000 }, /* CR0_REGS */         \
1237   { 0x00000000, 0x00000000, 0x00000ff0, 0x00000000 }, /* CR_REGS */          \
1238   { 0xffffffff, 0x00000000, 0x0000efff, 0x00000000 }, /* NON_FLOAT_REGS */   \
1239   { 0x00000000, 0x00000000, 0x00001000, 0x00000000 }, /* XER_REGS */         \
1240   { 0xffffffff, 0xffffffff, 0xffffffff, 0x00003fff }  /* ALL_REGS */         \
1241 }
1242
1243 /* The same information, inverted:
1244    Return the class number of the smallest class containing
1245    reg number REGNO.  This could be a conditional expression
1246    or could index an array.  */
1247
1248 #define REGNO_REG_CLASS(REGNO)                  \
1249  ((REGNO) == 0 ? GENERAL_REGS                   \
1250   : (REGNO) < 32 ? BASE_REGS                    \
1251   : FP_REGNO_P (REGNO) ? FLOAT_REGS             \
1252   : ALTIVEC_REGNO_P (REGNO) ? ALTIVEC_REGS      \
1253   : (REGNO) == CR0_REGNO ? CR0_REGS             \
1254   : CR_REGNO_P (REGNO) ? CR_REGS                \
1255   : (REGNO) == MQ_REGNO ? MQ_REGS               \
1256   : (REGNO) == LINK_REGISTER_REGNUM ? LINK_REGS \
1257   : (REGNO) == COUNT_REGISTER_REGNUM ? CTR_REGS \
1258   : (REGNO) == ARG_POINTER_REGNUM ? BASE_REGS   \
1259   : (REGNO) == XER_REGNO ? XER_REGS             \
1260   : (REGNO) == VRSAVE_REGNO ? VRSAVE_REGS       \
1261   : (REGNO) == VSCR_REGNO ? VRSAVE_REGS \
1262   : (REGNO) == SPE_ACC_REGNO ? SPE_ACC_REGS     \
1263   : (REGNO) == SPEFSCR_REGNO ? SPEFSCR_REGS     \
1264   : NO_REGS)
1265
1266 /* The class value for index registers, and the one for base regs.  */
1267 #define INDEX_REG_CLASS GENERAL_REGS
1268 #define BASE_REG_CLASS BASE_REGS
1269
1270 /* Get reg_class from a letter such as appears in the machine description.  */
1271
1272 #define REG_CLASS_FROM_LETTER(C) \
1273   ((C) == 'f' ? FLOAT_REGS      \
1274    : (C) == 'b' ? BASE_REGS     \
1275    : (C) == 'h' ? SPECIAL_REGS  \
1276    : (C) == 'q' ? MQ_REGS       \
1277    : (C) == 'c' ? CTR_REGS      \
1278    : (C) == 'l' ? LINK_REGS     \
1279    : (C) == 'v' ? ALTIVEC_REGS  \
1280    : (C) == 'x' ? CR0_REGS      \
1281    : (C) == 'y' ? CR_REGS       \
1282    : (C) == 'z' ? XER_REGS      \
1283    : NO_REGS)
1284
1285 /* The letters I, J, K, L, M, N, and P in a register constraint string
1286    can be used to stand for particular ranges of immediate operands.
1287    This macro defines what the ranges are.
1288    C is the letter, and VALUE is a constant value.
1289    Return 1 if VALUE is in the range specified by C.
1290
1291    `I' is a signed 16-bit constant
1292    `J' is a constant with only the high-order 16 bits nonzero
1293    `K' is a constant with only the low-order 16 bits nonzero
1294    `L' is a signed 16-bit constant shifted left 16 bits
1295    `M' is a constant that is greater than 31
1296    `N' is a positive constant that is an exact power of two
1297    `O' is the constant zero
1298    `P' is a constant whose negation is a signed 16-bit constant */
1299
1300 #define CONST_OK_FOR_LETTER_P(VALUE, C)                                 \
1301    ( (C) == 'I' ? (unsigned HOST_WIDE_INT) ((VALUE) + 0x8000) < 0x10000 \
1302    : (C) == 'J' ? ((VALUE) & (~ (unsigned HOST_WIDE_INT) 0xffff0000)) == 0 \
1303    : (C) == 'K' ? ((VALUE) & (~ (HOST_WIDE_INT) 0xffff)) == 0           \
1304    : (C) == 'L' ? (((VALUE) & 0xffff) == 0                              \
1305                    && ((VALUE) >> 31 == -1 || (VALUE) >> 31 == 0))      \
1306    : (C) == 'M' ? (VALUE) > 31                                          \
1307    : (C) == 'N' ? (VALUE) > 0 && exact_log2 (VALUE) >= 0                \
1308    : (C) == 'O' ? (VALUE) == 0                                          \
1309    : (C) == 'P' ? (unsigned HOST_WIDE_INT) ((- (VALUE)) + 0x8000) < 0x10000 \
1310    : 0)
1311
1312 /* Similar, but for floating constants, and defining letters G and H.
1313    Here VALUE is the CONST_DOUBLE rtx itself.
1314
1315    We flag for special constants when we can copy the constant into
1316    a general register in two insns for DF/DI and one insn for SF.
1317
1318    'H' is used for DI/DF constants that take 3 insns.  */
1319
1320 #define CONST_DOUBLE_OK_FOR_LETTER_P(VALUE, C)                          \
1321   (  (C) == 'G' ? (num_insns_constant (VALUE, GET_MODE (VALUE))         \
1322                    == ((GET_MODE (VALUE) == SFmode) ? 1 : 2))           \
1323    : (C) == 'H' ? (num_insns_constant (VALUE, GET_MODE (VALUE)) == 3)   \
1324    : 0)
1325
1326 /* Optional extra constraints for this machine.
1327
1328    'Q' means that is a memory operand that is just an offset from a reg.
1329    'R' is for AIX TOC entries.
1330    'S' is a constant that can be placed into a 64-bit mask operand
1331    'T' is a constant that can be placed into a 32-bit mask operand
1332    'U' is for V.4 small data references.
1333    'W' is a vector constant that can be easily generated (no mem refs).
1334    't' is for AND masks that can be performed by two rldic{l,r} insns.  */
1335
1336 #define EXTRA_CONSTRAINT(OP, C)                                         \
1337   ((C) == 'Q' ? GET_CODE (OP) == MEM && GET_CODE (XEXP (OP, 0)) == REG  \
1338    : (C) == 'R' ? legitimate_constant_pool_address_p (OP)               \
1339    : (C) == 'S' ? mask64_operand (OP, DImode)                           \
1340    : (C) == 'T' ? mask_operand (OP, SImode)                             \
1341    : (C) == 'U' ? (DEFAULT_ABI == ABI_V4                                \
1342                    && small_data_operand (OP, GET_MODE (OP)))           \
1343    : (C) == 't' ? (mask64_2_operand (OP, DImode)                        \
1344                    && (fixed_regs[CR0_REGNO]                            \
1345                        || !logical_operand (OP, DImode))                \
1346                    && !mask64_operand (OP, DImode))                     \
1347    : (C) == 'W' ? (easy_vector_constant (OP, GET_MODE (OP)))            \
1348    : 0)
1349
1350 /* Given an rtx X being reloaded into a reg required to be
1351    in class CLASS, return the class of reg to actually use.
1352    In general this is just CLASS; but on some machines
1353    in some cases it is preferable to use a more restrictive class.
1354
1355    On the RS/6000, we have to return NO_REGS when we want to reload a
1356    floating-point CONST_DOUBLE to force it to be copied to memory.  
1357
1358    We also don't want to reload integer values into floating-point
1359    registers if we can at all help it.  In fact, this can
1360    cause reload to abort, if it tries to generate a reload of CTR
1361    into a FP register and discovers it doesn't have the memory location
1362    required.
1363
1364    ??? Would it be a good idea to have reload do the converse, that is
1365    try to reload floating modes into FP registers if possible?
1366  */
1367
1368 #define PREFERRED_RELOAD_CLASS(X,CLASS)                 \
1369   (((GET_CODE (X) == CONST_DOUBLE                       \
1370      && GET_MODE_CLASS (GET_MODE (X)) == MODE_FLOAT)    \
1371     ? NO_REGS                                           \
1372     : (GET_MODE_CLASS (GET_MODE (X)) == MODE_INT        \
1373        && (CLASS) == NON_SPECIAL_REGS)                  \
1374     ? GENERAL_REGS                                      \
1375     : (CLASS)))
1376
1377 /* Return the register class of a scratch register needed to copy IN into
1378    or out of a register in CLASS in MODE.  If it can be done directly,
1379    NO_REGS is returned.  */
1380
1381 #define SECONDARY_RELOAD_CLASS(CLASS,MODE,IN) \
1382   secondary_reload_class (CLASS, MODE, IN)
1383
1384 /* If we are copying between FP or AltiVec registers and anything
1385    else, we need a memory location.  */
1386
1387 #define SECONDARY_MEMORY_NEEDED(CLASS1,CLASS2,MODE)             \
1388  ((CLASS1) != (CLASS2) && ((CLASS1) == FLOAT_REGS               \
1389                            || (CLASS2) == FLOAT_REGS            \
1390                            || (CLASS1) == ALTIVEC_REGS          \
1391                            || (CLASS2) == ALTIVEC_REGS))
1392
1393 /* Return the maximum number of consecutive registers
1394    needed to represent mode MODE in a register of class CLASS.
1395
1396    On RS/6000, this is the size of MODE in words,
1397    except in the FP regs, where a single reg is enough for two words.  */
1398 #define CLASS_MAX_NREGS(CLASS, MODE)                                    \
1399  (((CLASS) == FLOAT_REGS)                                               \
1400   ? ((GET_MODE_SIZE (MODE) + UNITS_PER_FP_WORD - 1) / UNITS_PER_FP_WORD) \
1401   : ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD))
1402
1403
1404 /* Return a class of registers that cannot change FROM mode to TO mode.  */
1405
1406 #define CANNOT_CHANGE_MODE_CLASS(FROM, TO, CLASS)                       \
1407   (GET_MODE_SIZE (FROM) != GET_MODE_SIZE (TO)                           \
1408    ? reg_classes_intersect_p (FLOAT_REGS, CLASS)                        \
1409    : (TARGET_SPE && (SPE_VECTOR_MODE (FROM) + SPE_VECTOR_MODE (TO)) == 1) \
1410    ? reg_classes_intersect_p (GENERAL_REGS, CLASS)                      \
1411    : 0)
1412
1413 /* Stack layout; function entry, exit and calling.  */
1414
1415 /* Enumeration to give which calling sequence to use.  */
1416 enum rs6000_abi {
1417   ABI_NONE,
1418   ABI_AIX,                      /* IBM's AIX */
1419   ABI_V4,                       /* System V.4/eabi */
1420   ABI_DARWIN                    /* Apple's Darwin (OS X kernel) */
1421 };
1422
1423 extern enum rs6000_abi rs6000_current_abi;      /* available for use by subtarget */
1424
1425 /* Structure used to define the rs6000 stack */
1426 typedef struct rs6000_stack {
1427   int first_gp_reg_save;        /* first callee saved GP register used */
1428   int first_fp_reg_save;        /* first callee saved FP register used */
1429   int first_altivec_reg_save;   /* first callee saved AltiVec register used */
1430   int lr_save_p;                /* true if the link reg needs to be saved */
1431   int cr_save_p;                /* true if the CR reg needs to be saved */
1432   unsigned int vrsave_mask;     /* mask of vec registers to save */
1433   int toc_save_p;               /* true if the TOC needs to be saved */
1434   int push_p;                   /* true if we need to allocate stack space */
1435   int calls_p;                  /* true if the function makes any calls */
1436   enum rs6000_abi abi;          /* which ABI to use */
1437   int gp_save_offset;           /* offset to save GP regs from initial SP */
1438   int fp_save_offset;           /* offset to save FP regs from initial SP */
1439   int altivec_save_offset;      /* offset to save AltiVec regs from initial SP */
1440   int lr_save_offset;           /* offset to save LR from initial SP */
1441   int cr_save_offset;           /* offset to save CR from initial SP */
1442   int vrsave_save_offset;       /* offset to save VRSAVE from initial SP */
1443   int spe_gp_save_offset;       /* offset to save spe 64-bit gprs  */
1444   int toc_save_offset;          /* offset to save the TOC pointer */
1445   int varargs_save_offset;      /* offset to save the varargs registers */
1446   int ehrd_offset;              /* offset to EH return data */
1447   int reg_size;                 /* register size (4 or 8) */
1448   int varargs_size;             /* size to hold V.4 args passed in regs */
1449   int vars_size;                /* variable save area size */
1450   int parm_size;                /* outgoing parameter size */
1451   int save_size;                /* save area size */
1452   int fixed_size;               /* fixed size of stack frame */
1453   int gp_size;                  /* size of saved GP registers */
1454   int fp_size;                  /* size of saved FP registers */
1455   int altivec_size;             /* size of saved AltiVec registers */
1456   int cr_size;                  /* size to hold CR if not in save_size */
1457   int lr_size;                  /* size to hold LR if not in save_size */
1458   int vrsave_size;              /* size to hold VRSAVE if not in save_size */
1459   int altivec_padding_size;     /* size of altivec alignment padding if
1460                                    not in save_size */
1461   int spe_gp_size;              /* size of 64-bit GPR save size for SPE */
1462   int spe_padding_size;
1463   int toc_size;                 /* size to hold TOC if not in save_size */
1464   int total_size;               /* total bytes allocated for stack */
1465   int spe_64bit_regs_used;
1466 } rs6000_stack_t;
1467
1468 /* Define this if pushing a word on the stack
1469    makes the stack pointer a smaller address.  */
1470 #define STACK_GROWS_DOWNWARD
1471
1472 /* Define this if the nominal address of the stack frame
1473    is at the high-address end of the local variables;
1474    that is, each additional local variable allocated
1475    goes at a more negative offset in the frame.
1476
1477    On the RS/6000, we grow upwards, from the area after the outgoing
1478    arguments.  */
1479 /* #define FRAME_GROWS_DOWNWARD */
1480
1481 /* Size of the outgoing register save area */
1482 #define RS6000_REG_SAVE ((DEFAULT_ABI == ABI_AIX                        \
1483                           || DEFAULT_ABI == ABI_DARWIN)                 \
1484                          ? (TARGET_64BIT ? 64 : 32)                     \
1485                          : 0)
1486
1487 /* Size of the fixed area on the stack */
1488 #define RS6000_SAVE_AREA \
1489   (((DEFAULT_ABI == ABI_AIX || DEFAULT_ABI == ABI_DARWIN) ? 24 : 8)     \
1490    << (TARGET_64BIT ? 1 : 0))
1491
1492 /* MEM representing address to save the TOC register */
1493 #define RS6000_SAVE_TOC gen_rtx_MEM (Pmode, \
1494                                      plus_constant (stack_pointer_rtx, \
1495                                                     (TARGET_32BIT ? 20 : 40)))
1496
1497 /* Size of the V.4 varargs area if needed */
1498 #define RS6000_VARARGS_AREA 0
1499
1500 /* Align an address */
1501 #define RS6000_ALIGN(n,a) (((n) + (a) - 1) & ~((a) - 1))
1502
1503 /* Size of V.4 varargs area in bytes */
1504 #define RS6000_VARARGS_SIZE \
1505   ((GP_ARG_NUM_REG * (TARGET_32BIT ? 4 : 8)) + (FP_ARG_NUM_REG * 8) + 8)
1506
1507 /* Offset within stack frame to start allocating local variables at.
1508    If FRAME_GROWS_DOWNWARD, this is the offset to the END of the
1509    first local allocated.  Otherwise, it is the offset to the BEGINNING
1510    of the first local allocated.
1511
1512    On the RS/6000, the frame pointer is the same as the stack pointer,
1513    except for dynamic allocations.  So we start after the fixed area and
1514    outgoing parameter area.  */
1515
1516 #define STARTING_FRAME_OFFSET                                           \
1517   (RS6000_ALIGN (current_function_outgoing_args_size,                   \
1518                  TARGET_ALTIVEC ? 16 : 8)                               \
1519    + RS6000_VARARGS_AREA                                                \
1520    + RS6000_SAVE_AREA)
1521
1522 /* Offset from the stack pointer register to an item dynamically
1523    allocated on the stack, e.g., by `alloca'.
1524
1525    The default value for this macro is `STACK_POINTER_OFFSET' plus the
1526    length of the outgoing arguments.  The default is correct for most
1527    machines.  See `function.c' for details.  */
1528 #define STACK_DYNAMIC_OFFSET(FUNDECL)                                   \
1529   (RS6000_ALIGN (current_function_outgoing_args_size,                   \
1530                  TARGET_ALTIVEC ? 16 : 8)                               \
1531    + (STACK_POINTER_OFFSET))
1532
1533 /* If we generate an insn to push BYTES bytes,
1534    this says how many the stack pointer really advances by.
1535    On RS/6000, don't define this because there are no push insns.  */
1536 /*  #define PUSH_ROUNDING(BYTES) */
1537
1538 /* Offset of first parameter from the argument pointer register value.
1539    On the RS/6000, we define the argument pointer to the start of the fixed
1540    area.  */
1541 #define FIRST_PARM_OFFSET(FNDECL) RS6000_SAVE_AREA
1542
1543 /* Offset from the argument pointer register value to the top of
1544    stack.  This is different from FIRST_PARM_OFFSET because of the
1545    register save area.  */
1546 #define ARG_POINTER_CFA_OFFSET(FNDECL) 0
1547
1548 /* Define this if stack space is still allocated for a parameter passed
1549    in a register.  The value is the number of bytes allocated to this
1550    area.  */
1551 #define REG_PARM_STACK_SPACE(FNDECL)    RS6000_REG_SAVE
1552
1553 /* Define this if the above stack space is to be considered part of the
1554    space allocated by the caller.  */
1555 #define OUTGOING_REG_PARM_STACK_SPACE
1556
1557 /* This is the difference between the logical top of stack and the actual sp.
1558
1559    For the RS/6000, sp points past the fixed area.  */
1560 #define STACK_POINTER_OFFSET RS6000_SAVE_AREA
1561
1562 /* Define this if the maximum size of all the outgoing args is to be
1563    accumulated and pushed during the prologue.  The amount can be
1564    found in the variable current_function_outgoing_args_size.  */
1565 #define ACCUMULATE_OUTGOING_ARGS 1
1566
1567 /* Value is the number of bytes of arguments automatically
1568    popped when returning from a subroutine call.
1569    FUNDECL is the declaration node of the function (as a tree),
1570    FUNTYPE is the data type of the function (as a tree),
1571    or for a library call it is an identifier node for the subroutine name.
1572    SIZE is the number of bytes of arguments passed on the stack.  */
1573
1574 #define RETURN_POPS_ARGS(FUNDECL,FUNTYPE,SIZE) 0
1575
1576 /* Define how to find the value returned by a function.
1577    VALTYPE is the data type of the value (as a tree).
1578    If the precise function being called is known, FUNC is its FUNCTION_DECL;
1579    otherwise, FUNC is 0.  */
1580
1581 #define FUNCTION_VALUE(VALTYPE, FUNC) rs6000_function_value ((VALTYPE), (FUNC))
1582
1583 /* Define how to find the value returned by a library function
1584    assuming the value has mode MODE.  */
1585
1586 #define LIBCALL_VALUE(MODE)                                             \
1587   gen_rtx_REG (MODE, ALTIVEC_VECTOR_MODE (MODE) ? ALTIVEC_ARG_RETURN    \
1588                      : GET_MODE_CLASS (MODE) == MODE_FLOAT              \
1589                      && TARGET_HARD_FLOAT && TARGET_FPRS                \
1590                      ? FP_ARG_RETURN : GP_ARG_RETURN)
1591
1592 /* The AIX ABI for the RS/6000 specifies that all structures are
1593    returned in memory.  The Darwin ABI does the same.  The SVR4 ABI
1594    specifies that structures <= 8 bytes are returned in r3/r4, but a
1595    draft put them in memory, and GCC used to implement the draft
1596    instead of the final standard.  Therefore, TARGET_AIX_STRUCT_RET
1597    controls this instead of DEFAULT_ABI; V.4 targets needing backward
1598    compatibility can change DRAFT_V4_STRUCT_RET to override the
1599    default, and -m switches get the final word.  See
1600    rs6000_override_options for more details.
1601
1602    The PPC32 SVR4 ABI uses IEEE double extended for long double, if 128-bit
1603    long double support is enabled.  These values are returned in memory.
1604
1605    int_size_in_bytes returns -1 for variable size objects, which go in
1606    memory always.  The cast to unsigned makes -1 > 8.  */
1607
1608 #define RETURN_IN_MEMORY(TYPE) \
1609   ((AGGREGATE_TYPE_P (TYPE)                                             \
1610     && (TARGET_AIX_STRUCT_RET                                           \
1611         || (unsigned HOST_WIDE_INT) int_size_in_bytes (TYPE) > 8))      \
1612    || (DEFAULT_ABI == ABI_V4 && TYPE_MODE (TYPE) == TFmode))
1613
1614 /* DRAFT_V4_STRUCT_RET defaults off.  */
1615 #define DRAFT_V4_STRUCT_RET 0
1616
1617 /* Let RETURN_IN_MEMORY control what happens.  */
1618 #define DEFAULT_PCC_STRUCT_RETURN 0
1619
1620 /* Mode of stack savearea.
1621    FUNCTION is VOIDmode because calling convention maintains SP.
1622    BLOCK needs Pmode for SP.
1623    NONLOCAL needs twice Pmode to maintain both backchain and SP.  */
1624 #define STACK_SAVEAREA_MODE(LEVEL)      \
1625   (LEVEL == SAVE_FUNCTION ? VOIDmode    \
1626   : LEVEL == SAVE_NONLOCAL ? (TARGET_32BIT ? DImode : TImode) : Pmode)
1627
1628 /* Minimum and maximum general purpose registers used to hold arguments.  */
1629 #define GP_ARG_MIN_REG 3
1630 #define GP_ARG_MAX_REG 10
1631 #define GP_ARG_NUM_REG (GP_ARG_MAX_REG - GP_ARG_MIN_REG + 1)
1632
1633 /* Minimum and maximum floating point registers used to hold arguments.  */
1634 #define FP_ARG_MIN_REG 33
1635 #define FP_ARG_AIX_MAX_REG 45
1636 #define FP_ARG_V4_MAX_REG  40
1637 #define FP_ARG_MAX_REG ((DEFAULT_ABI == ABI_AIX                         \
1638                          || DEFAULT_ABI == ABI_DARWIN)                  \
1639                         ? FP_ARG_AIX_MAX_REG : FP_ARG_V4_MAX_REG)
1640 #define FP_ARG_NUM_REG (FP_ARG_MAX_REG - FP_ARG_MIN_REG + 1)
1641
1642 /* Minimum and maximum AltiVec registers used to hold arguments.  */
1643 #define ALTIVEC_ARG_MIN_REG (FIRST_ALTIVEC_REGNO + 2)
1644 #define ALTIVEC_ARG_MAX_REG (ALTIVEC_ARG_MIN_REG + 11)
1645 #define ALTIVEC_ARG_NUM_REG (ALTIVEC_ARG_MAX_REG - ALTIVEC_ARG_MIN_REG + 1)
1646
1647 /* Return registers */
1648 #define GP_ARG_RETURN GP_ARG_MIN_REG
1649 #define FP_ARG_RETURN FP_ARG_MIN_REG
1650 #define ALTIVEC_ARG_RETURN (FIRST_ALTIVEC_REGNO + 2)
1651
1652 /* Flags for the call/call_value rtl operations set up by function_arg */
1653 #define CALL_NORMAL             0x00000000      /* no special processing */
1654 /* Bits in 0x00000001 are unused.  */
1655 #define CALL_V4_CLEAR_FP_ARGS   0x00000002      /* V.4, no FP args passed */
1656 #define CALL_V4_SET_FP_ARGS     0x00000004      /* V.4, FP args were passed */
1657 #define CALL_LONG               0x00000008      /* always call indirect */
1658
1659 /* 1 if N is a possible register number for a function value
1660    as seen by the caller.
1661
1662    On RS/6000, this is r3, fp1, and v2 (for AltiVec).  */
1663 #define FUNCTION_VALUE_REGNO_P(N)                                       \
1664   ((N) == GP_ARG_RETURN                                                 \
1665    || ((N) == FP_ARG_RETURN && TARGET_HARD_FLOAT)                       \
1666    || ((N) == ALTIVEC_ARG_RETURN && TARGET_ALTIVEC))
1667
1668 /* 1 if N is a possible register number for function argument passing.
1669    On RS/6000, these are r3-r10 and fp1-fp13.
1670    On AltiVec, v2 - v13 are used for passing vectors.  */
1671 #define FUNCTION_ARG_REGNO_P(N)                                         \
1672   ((unsigned) (N) - GP_ARG_MIN_REG < GP_ARG_NUM_REG                     \
1673    || ((unsigned) (N) - ALTIVEC_ARG_MIN_REG < ALTIVEC_ARG_NUM_REG       \
1674        && TARGET_ALTIVEC)                                               \
1675    || ((unsigned) (N) - FP_ARG_MIN_REG < FP_ARG_NUM_REG                 \
1676        && TARGET_HARD_FLOAT))
1677 \f
1678 /* A C structure for machine-specific, per-function data.
1679    This is added to the cfun structure.  */
1680 typedef struct machine_function GTY(())
1681 {
1682   /* Whether a System V.4 varargs area was created.  */
1683   int sysv_varargs_p;
1684   /* Flags if __builtin_return_address (n) with n >= 1 was used.  */
1685   int ra_needs_full_frame;
1686   /* Some local-dynamic symbol.  */
1687   const char *some_ld_name;
1688   /* Whether the instruction chain has been scanned already.  */
1689   int insn_chain_scanned_p;
1690 } machine_function;
1691
1692 /* Define a data type for recording info about an argument list
1693    during the scan of that argument list.  This data type should
1694    hold all necessary information about the function itself
1695    and about the args processed so far, enough to enable macros
1696    such as FUNCTION_ARG to determine where the next arg should go.
1697
1698    On the RS/6000, this is a structure.  The first element is the number of
1699    total argument words, the second is used to store the next
1700    floating-point register number, and the third says how many more args we
1701    have prototype types for.
1702
1703    For ABI_V4, we treat these slightly differently -- `sysv_gregno' is
1704    the next available GP register, `fregno' is the next available FP
1705    register, and `words' is the number of words used on the stack.
1706
1707    The varargs/stdarg support requires that this structure's size
1708    be a multiple of sizeof(int).  */
1709
1710 typedef struct rs6000_args
1711 {
1712   int words;                    /* # words used for passing GP registers */
1713   int fregno;                   /* next available FP register */
1714   int vregno;                   /* next available AltiVec register */
1715   int nargs_prototype;          /* # args left in the current prototype */
1716   int orig_nargs;               /* Original value of nargs_prototype */
1717   int prototype;                /* Whether a prototype was defined */
1718   int call_cookie;              /* Do special things for this call */
1719   int sysv_gregno;              /* next available GP register */
1720 } CUMULATIVE_ARGS;
1721
1722 /* Define intermediate macro to compute the size (in registers) of an argument
1723    for the RS/6000.  */
1724
1725 #define RS6000_ARG_SIZE(MODE, TYPE)                                     \
1726 ((MODE) != BLKmode                                                      \
1727  ? (GET_MODE_SIZE (MODE) + (UNITS_PER_WORD - 1)) / UNITS_PER_WORD       \
1728  : (int_size_in_bytes (TYPE) + (UNITS_PER_WORD - 1)) / UNITS_PER_WORD)
1729
1730 /* Initialize a variable CUM of type CUMULATIVE_ARGS
1731    for a call to a function whose data type is FNTYPE.
1732    For a library call, FNTYPE is 0.  */
1733
1734 #define INIT_CUMULATIVE_ARGS(CUM,FNTYPE,LIBNAME,INDIRECT) \
1735   init_cumulative_args (&CUM, FNTYPE, LIBNAME, FALSE)
1736
1737 /* Similar, but when scanning the definition of a procedure.  We always
1738    set NARGS_PROTOTYPE large so we never return an EXPR_LIST.  */
1739
1740 #define INIT_CUMULATIVE_INCOMING_ARGS(CUM,FNTYPE,LIBNAME) \
1741   init_cumulative_args (&CUM, FNTYPE, LIBNAME, TRUE)
1742
1743 /* Update the data in CUM to advance over an argument
1744    of mode MODE and data type TYPE.
1745    (TYPE is null for libcalls where that information may not be available.)  */
1746
1747 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED)    \
1748   function_arg_advance (&CUM, MODE, TYPE, NAMED)
1749
1750 /* Nonzero if we can use a floating-point register to pass this arg.  */
1751 #define USE_FP_FOR_ARG_P(CUM,MODE,TYPE) \
1752   (GET_MODE_CLASS (MODE) == MODE_FLOAT  \
1753    && (CUM).fregno <= FP_ARG_MAX_REG    \
1754    && TARGET_HARD_FLOAT && TARGET_FPRS)
1755
1756 /* Nonzero if we can use an AltiVec register to pass this arg.  */
1757 #define USE_ALTIVEC_FOR_ARG_P(CUM,MODE,TYPE)    \
1758   (ALTIVEC_VECTOR_MODE (MODE)                   \
1759    && (CUM).vregno <= ALTIVEC_ARG_MAX_REG       \
1760    && TARGET_ALTIVEC_ABI)
1761
1762 /* Determine where to put an argument to a function.
1763    Value is zero to push the argument on the stack,
1764    or a hard register in which to store the argument.
1765
1766    MODE is the argument's machine mode.
1767    TYPE is the data type of the argument (as a tree).
1768     This is null for libcalls where that information may
1769     not be available.
1770    CUM is a variable of type CUMULATIVE_ARGS which gives info about
1771     the preceding args and about the function being called.
1772    NAMED is nonzero if this argument is a named parameter
1773     (otherwise it is an extra parameter matching an ellipsis).
1774
1775    On RS/6000 the first eight words of non-FP are normally in registers
1776    and the rest are pushed.  The first 13 FP args are in registers.
1777
1778    If this is floating-point and no prototype is specified, we use
1779    both an FP and integer register (or possibly FP reg and stack).  Library
1780    functions (when TYPE is zero) always have the proper types for args,
1781    so we can pass the FP value just in one register.  emit_library_function
1782    doesn't support EXPR_LIST anyway.  */
1783
1784 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED) \
1785   function_arg (&CUM, MODE, TYPE, NAMED)
1786
1787 /* For an arg passed partly in registers and partly in memory,
1788    this is the number of registers used.
1789    For args passed entirely in registers or entirely in memory, zero.  */
1790
1791 #define FUNCTION_ARG_PARTIAL_NREGS(CUM, MODE, TYPE, NAMED) \
1792   function_arg_partial_nregs (&CUM, MODE, TYPE, NAMED)
1793
1794 /* A C expression that indicates when an argument must be passed by
1795    reference.  If nonzero for an argument, a copy of that argument is
1796    made in memory and a pointer to the argument is passed instead of
1797    the argument itself.  The pointer is passed in whatever way is
1798    appropriate for passing a pointer to that type.  */
1799
1800 #define FUNCTION_ARG_PASS_BY_REFERENCE(CUM, MODE, TYPE, NAMED) \
1801   function_arg_pass_by_reference(&CUM, MODE, TYPE, NAMED)
1802
1803 /* If defined, a C expression which determines whether, and in which
1804    direction, to pad out an argument with extra space.  The value
1805    should be of type `enum direction': either `upward' to pad above
1806    the argument, `downward' to pad below, or `none' to inhibit
1807    padding.  */
1808
1809 #define FUNCTION_ARG_PADDING(MODE, TYPE) function_arg_padding (MODE, TYPE)
1810
1811 /* If defined, a C expression that gives the alignment boundary, in bits,
1812    of an argument with the specified mode and type.  If it is not defined,
1813    PARM_BOUNDARY is used for all arguments.  */
1814
1815 #define FUNCTION_ARG_BOUNDARY(MODE, TYPE) \
1816   function_arg_boundary (MODE, TYPE)
1817
1818 /* Perform any needed actions needed for a function that is receiving a
1819    variable number of arguments.
1820
1821    CUM is as above.
1822
1823    MODE and TYPE are the mode and type of the current parameter.
1824
1825    PRETEND_SIZE is a variable that should be set to the amount of stack
1826    that must be pushed by the prolog to pretend that our caller pushed
1827    it.
1828
1829    Normally, this macro will push all remaining incoming registers on the
1830    stack and set PRETEND_SIZE to the length of the registers pushed.  */
1831
1832 #define SETUP_INCOMING_VARARGS(CUM,MODE,TYPE,PRETEND_SIZE,NO_RTL) \
1833   setup_incoming_varargs (&CUM, MODE, TYPE, &PRETEND_SIZE, NO_RTL)
1834
1835 /* Define the `__builtin_va_list' type for the ABI.  */
1836 #define BUILD_VA_LIST_TYPE(VALIST) \
1837   (VALIST) = rs6000_build_va_list ()
1838
1839 /* Implement `va_start' for varargs and stdarg.  */
1840 #define EXPAND_BUILTIN_VA_START(valist, nextarg) \
1841   rs6000_va_start (valist, nextarg)
1842
1843 /* Implement `va_arg'.  */
1844 #define EXPAND_BUILTIN_VA_ARG(valist, type) \
1845   rs6000_va_arg (valist, type)
1846
1847 /* For AIX, the rule is that structures are passed left-aligned in
1848    their stack slot.  However, GCC does not presently do this:
1849    structures which are the same size as integer types are passed
1850    right-aligned, as if they were in fact integers.  This only
1851    matters for structures of size 1 or 2, or 4 when TARGET_64BIT.
1852    ABI_V4 does not use std_expand_builtin_va_arg.  */
1853 #define PAD_VARARGS_DOWN (TYPE_MODE (type) != BLKmode)
1854
1855 /* Define this macro to be a nonzero value if the location where a function
1856    argument is passed depends on whether or not it is a named argument.  */
1857 #define STRICT_ARGUMENT_NAMING 1
1858
1859 /* Output assembler code to FILE to increment profiler label # LABELNO
1860    for profiling a function entry.  */
1861
1862 #define FUNCTION_PROFILER(FILE, LABELNO)        \
1863   output_function_profiler ((FILE), (LABELNO));
1864
1865 /* EXIT_IGNORE_STACK should be nonzero if, when returning from a function,
1866    the stack pointer does not matter. No definition is equivalent to
1867    always zero.
1868
1869    On the RS/6000, this is nonzero because we can restore the stack from
1870    its backpointer, which we maintain.  */
1871 #define EXIT_IGNORE_STACK       1
1872
1873 /* Define this macro as a C expression that is nonzero for registers
1874    that are used by the epilogue or the return' pattern.  The stack
1875    and frame pointer registers are already be assumed to be used as
1876    needed.  */
1877
1878 #define EPILOGUE_USES(REGNO)                                    \
1879   ((reload_completed && (REGNO) == LINK_REGISTER_REGNUM)        \
1880    || (TARGET_ALTIVEC && (REGNO) == VRSAVE_REGNO)               \
1881    || (current_function_calls_eh_return                         \
1882        && TARGET_AIX                                            \
1883        && (REGNO) == 2))
1884
1885 \f
1886 /* TRAMPOLINE_TEMPLATE deleted */
1887
1888 /* Length in units of the trampoline for entering a nested function.  */
1889
1890 #define TRAMPOLINE_SIZE rs6000_trampoline_size ()
1891
1892 /* Emit RTL insns to initialize the variable parts of a trampoline.
1893    FNADDR is an RTX for the address of the function's pure code.
1894    CXT is an RTX for the static chain value for the function.  */
1895
1896 #define INITIALIZE_TRAMPOLINE(ADDR, FNADDR, CXT)                \
1897   rs6000_initialize_trampoline (ADDR, FNADDR, CXT)
1898 \f
1899 /* Definitions for __builtin_return_address and __builtin_frame_address.
1900    __builtin_return_address (0) should give link register (65), enable
1901    this.  */
1902 /* This should be uncommented, so that the link register is used, but
1903    currently this would result in unmatched insns and spilling fixed
1904    registers so we'll leave it for another day.  When these problems are
1905    taken care of one additional fetch will be necessary in RETURN_ADDR_RTX.
1906    (mrs) */
1907 /* #define RETURN_ADDR_IN_PREVIOUS_FRAME */
1908
1909 /* Number of bytes into the frame return addresses can be found.  See
1910    rs6000_stack_info in rs6000.c for more information on how the different
1911    abi's store the return address.  */
1912 #define RETURN_ADDRESS_OFFSET                                           \
1913  ((DEFAULT_ABI == ABI_AIX                                               \
1914    || DEFAULT_ABI == ABI_DARWIN)        ? (TARGET_32BIT ? 8 : 16) :     \
1915   (DEFAULT_ABI == ABI_V4)               ? 4 :                           \
1916   (internal_error ("RETURN_ADDRESS_OFFSET not supported"), 0))
1917
1918 /* The current return address is in link register (65).  The return address
1919    of anything farther back is accessed normally at an offset of 8 from the
1920    frame pointer.  */
1921 #define RETURN_ADDR_RTX(COUNT, FRAME)                 \
1922   (rs6000_return_addr (COUNT, FRAME))
1923
1924 \f
1925 /* Definitions for register eliminations.
1926
1927    We have two registers that can be eliminated on the RS/6000.  First, the
1928    frame pointer register can often be eliminated in favor of the stack
1929    pointer register.  Secondly, the argument pointer register can always be
1930    eliminated; it is replaced with either the stack or frame pointer.
1931
1932    In addition, we use the elimination mechanism to see if r30 is needed
1933    Initially we assume that it isn't.  If it is, we spill it.  This is done
1934    by making it an eliminable register.  We replace it with itself so that
1935    if it isn't needed, then existing uses won't be modified.  */
1936
1937 /* This is an array of structures.  Each structure initializes one pair
1938    of eliminable registers.  The "from" register number is given first,
1939    followed by "to".  Eliminations of the same "from" register are listed
1940    in order of preference.  */
1941 #define ELIMINABLE_REGS                         \
1942 {{ FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM}, \
1943  { ARG_POINTER_REGNUM, STACK_POINTER_REGNUM},   \
1944  { ARG_POINTER_REGNUM, FRAME_POINTER_REGNUM},   \
1945  { RS6000_PIC_OFFSET_TABLE_REGNUM, RS6000_PIC_OFFSET_TABLE_REGNUM } }
1946
1947 /* Given FROM and TO register numbers, say whether this elimination is allowed.
1948    Frame pointer elimination is automatically handled.
1949
1950    For the RS/6000, if frame pointer elimination is being done, we would like
1951    to convert ap into fp, not sp.
1952
1953    We need r30 if -mminimal-toc was specified, and there are constant pool
1954    references.  */
1955
1956 #define CAN_ELIMINATE(FROM, TO)                                         \
1957  ((FROM) == ARG_POINTER_REGNUM && (TO) == STACK_POINTER_REGNUM          \
1958   ? ! frame_pointer_needed                                              \
1959   : (FROM) == RS6000_PIC_OFFSET_TABLE_REGNUM                            \
1960   ? ! TARGET_MINIMAL_TOC || TARGET_NO_TOC || get_pool_size () == 0      \
1961   : 1)
1962
1963 /* Define the offset between two registers, one to be eliminated, and the other
1964    its replacement, at the start of a routine.  */
1965 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET)                    \
1966 {                                                                       \
1967   rs6000_stack_t *info = rs6000_stack_info ();                          \
1968                                                                         \
1969  if ((FROM) == FRAME_POINTER_REGNUM && (TO) == STACK_POINTER_REGNUM)    \
1970    (OFFSET) = (info->push_p) ? 0 : - info->total_size;                  \
1971  else if ((FROM) == ARG_POINTER_REGNUM && (TO) == FRAME_POINTER_REGNUM) \
1972    (OFFSET) = info->total_size;                                         \
1973  else if ((FROM) == ARG_POINTER_REGNUM && (TO) == STACK_POINTER_REGNUM) \
1974    (OFFSET) = (info->push_p) ? info->total_size : 0;                    \
1975   else if ((FROM) == RS6000_PIC_OFFSET_TABLE_REGNUM)                    \
1976     (OFFSET) = 0;                                                       \
1977   else                                                                  \
1978     abort ();                                                           \
1979 }
1980 \f
1981 /* Addressing modes, and classification of registers for them.  */
1982
1983 #define HAVE_PRE_DECREMENT 1
1984 #define HAVE_PRE_INCREMENT 1
1985
1986 /* Macros to check register numbers against specific register classes.  */
1987
1988 /* These assume that REGNO is a hard or pseudo reg number.
1989    They give nonzero only if REGNO is a hard reg of the suitable class
1990    or a pseudo reg currently allocated to a suitable hard reg.
1991    Since they use reg_renumber, they are safe only once reg_renumber
1992    has been allocated, which happens in local-alloc.c.  */
1993
1994 #define REGNO_OK_FOR_INDEX_P(REGNO)                             \
1995 ((REGNO) < FIRST_PSEUDO_REGISTER                                \
1996  ? (REGNO) <= 31 || (REGNO) == 67                               \
1997  : (reg_renumber[REGNO] >= 0                                    \
1998     && (reg_renumber[REGNO] <= 31 || reg_renumber[REGNO] == 67)))
1999
2000 #define REGNO_OK_FOR_BASE_P(REGNO)                              \
2001 ((REGNO) < FIRST_PSEUDO_REGISTER                                \
2002  ? ((REGNO) > 0 && (REGNO) <= 31) || (REGNO) == 67              \
2003  : (reg_renumber[REGNO] > 0                                     \
2004     && (reg_renumber[REGNO] <= 31 || reg_renumber[REGNO] == 67)))
2005 \f
2006 /* Maximum number of registers that can appear in a valid memory address.  */
2007
2008 #define MAX_REGS_PER_ADDRESS 2
2009
2010 /* Recognize any constant value that is a valid address.  */
2011
2012 #define CONSTANT_ADDRESS_P(X)   \
2013   (GET_CODE (X) == LABEL_REF || GET_CODE (X) == SYMBOL_REF              \
2014    || GET_CODE (X) == CONST_INT || GET_CODE (X) == CONST                \
2015    || GET_CODE (X) == HIGH)
2016
2017 /* Nonzero if the constant value X is a legitimate general operand.
2018    It is given that X satisfies CONSTANT_P or is a CONST_DOUBLE.
2019
2020    On the RS/6000, all integer constants are acceptable, most won't be valid
2021    for particular insns, though.  Only easy FP constants are
2022    acceptable.  */
2023
2024 #define LEGITIMATE_CONSTANT_P(X)                                \
2025   ((GET_CODE (X) != CONST_DOUBLE || GET_MODE (X) == VOIDmode    \
2026     || (TARGET_POWERPC64 && GET_MODE (X) == DImode)             \
2027     || easy_fp_constant (X, GET_MODE (X)))                      \
2028    && !rs6000_tls_referenced_p (X))
2029
2030 /* The macros REG_OK_FOR..._P assume that the arg is a REG rtx
2031    and check its validity for a certain class.
2032    We have two alternate definitions for each of them.
2033    The usual definition accepts all pseudo regs; the other rejects
2034    them unless they have been allocated suitable hard regs.
2035    The symbol REG_OK_STRICT causes the latter definition to be used.
2036
2037    Most source files want to accept pseudo regs in the hope that
2038    they will get allocated to the class that the insn wants them to be in.
2039    Source files for reload pass need to be strict.
2040    After reload, it makes no difference, since pseudo regs have
2041    been eliminated by then.  */
2042
2043 #ifdef REG_OK_STRICT
2044 # define REG_OK_STRICT_FLAG 1
2045 #else
2046 # define REG_OK_STRICT_FLAG 0
2047 #endif
2048
2049 /* Nonzero if X is a hard reg that can be used as an index
2050    or if it is a pseudo reg in the non-strict case.  */
2051 #define INT_REG_OK_FOR_INDEX_P(X, STRICT)                       \
2052   ((! (STRICT)                                                  \
2053     && (REGNO (X) <= 31                                         \
2054         || REGNO (X) == ARG_POINTER_REGNUM                      \
2055         || REGNO (X) >= FIRST_PSEUDO_REGISTER))                 \
2056    || ((STRICT) && REGNO_OK_FOR_INDEX_P (REGNO (X))))
2057
2058 /* Nonzero if X is a hard reg that can be used as a base reg
2059    or if it is a pseudo reg in the non-strict case.  */
2060 #define INT_REG_OK_FOR_BASE_P(X, STRICT)                        \
2061   (REGNO (X) > 0 && INT_REG_OK_FOR_INDEX_P (X, (STRICT)))
2062
2063 #define REG_OK_FOR_INDEX_P(X) INT_REG_OK_FOR_INDEX_P (X, REG_OK_STRICT_FLAG)
2064 #define REG_OK_FOR_BASE_P(X)  INT_REG_OK_FOR_BASE_P (X, REG_OK_STRICT_FLAG)
2065 \f
2066 /* GO_IF_LEGITIMATE_ADDRESS recognizes an RTL expression
2067    that is a valid memory address for an instruction.
2068    The MODE argument is the machine mode for the MEM expression
2069    that wants to use this address.
2070
2071    On the RS/6000, there are four valid address: a SYMBOL_REF that
2072    refers to a constant pool entry of an address (or the sum of it
2073    plus a constant), a short (16-bit signed) constant plus a register,
2074    the sum of two registers, or a register indirect, possibly with an
2075    auto-increment.  For DFmode and DImode with a constant plus register,
2076    we must ensure that both words are addressable or PowerPC64 with offset
2077    word aligned.
2078
2079    For modes spanning multiple registers (DFmode in 32-bit GPRs,
2080    32-bit DImode, TImode), indexed addressing cannot be used because
2081    adjacent memory cells are accessed by adding word-sized offsets
2082    during assembly output.  */
2083
2084 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, ADDR)                 \
2085 { if (rs6000_legitimate_address (MODE, X, REG_OK_STRICT_FLAG))  \
2086     goto ADDR;                                                  \
2087 }
2088 \f
2089 /* Try machine-dependent ways of modifying an illegitimate address
2090    to be legitimate.  If we find one, return the new, valid address.
2091    This macro is used in only one place: `memory_address' in explow.c.
2092
2093    OLDX is the address as it was before break_out_memory_refs was called.
2094    In some cases it is useful to look at this to decide what needs to be done.
2095
2096    MODE and WIN are passed so that this macro can use
2097    GO_IF_LEGITIMATE_ADDRESS.
2098
2099    It is always safe for this macro to do nothing.  It exists to recognize
2100    opportunities to optimize the output.
2101
2102    On RS/6000, first check for the sum of a register with a constant
2103    integer that is out of range.  If so, generate code to add the
2104    constant with the low-order 16 bits masked to the register and force
2105    this result into another register (this can be done with `cau').
2106    Then generate an address of REG+(CONST&0xffff), allowing for the
2107    possibility of bit 16 being a one.
2108
2109    Then check for the sum of a register and something not constant, try to
2110    load the other things into a register and return the sum.  */
2111
2112 #define LEGITIMIZE_ADDRESS(X,OLDX,MODE,WIN)                     \
2113 {  rtx result = rs6000_legitimize_address (X, OLDX, MODE);      \
2114    if (result != NULL_RTX)                                      \
2115      {                                                          \
2116        (X) = result;                                            \
2117        goto WIN;                                                \
2118      }                                                          \
2119 }
2120
2121 /* Try a machine-dependent way of reloading an illegitimate address
2122    operand.  If we find one, push the reload and jump to WIN.  This
2123    macro is used in only one place: `find_reloads_address' in reload.c.
2124
2125    Implemented on rs6000 by rs6000_legitimize_reload_address.  
2126    Note that (X) is evaluated twice; this is safe in current usage.  */
2127    
2128 #define LEGITIMIZE_RELOAD_ADDRESS(X,MODE,OPNUM,TYPE,IND_LEVELS,WIN)          \
2129 do {                                                                         \
2130   int win;                                                                   \
2131   (X) = rs6000_legitimize_reload_address ((X), (MODE), (OPNUM),              \
2132                         (int)(TYPE), (IND_LEVELS), &win);                    \
2133   if ( win )                                                                 \
2134     goto WIN;                                                                \
2135 } while (0)
2136
2137 /* Go to LABEL if ADDR (a legitimate address expression)
2138    has an effect that depends on the machine mode it is used for.  */
2139
2140 #define GO_IF_MODE_DEPENDENT_ADDRESS(ADDR,LABEL)                \
2141 do {                                                            \
2142   if (rs6000_mode_dependent_address (ADDR))                     \
2143     goto LABEL;                                                 \
2144 } while (0)
2145 \f
2146 /* The register number of the register used to address a table of
2147    static data addresses in memory.  In some cases this register is
2148    defined by a processor's "application binary interface" (ABI).
2149    When this macro is defined, RTL is generated for this register
2150    once, as with the stack pointer and frame pointer registers.  If
2151    this macro is not defined, it is up to the machine-dependent files
2152    to allocate such a register (if necessary).  */
2153
2154 #define RS6000_PIC_OFFSET_TABLE_REGNUM 30
2155 #define PIC_OFFSET_TABLE_REGNUM (flag_pic ? RS6000_PIC_OFFSET_TABLE_REGNUM : INVALID_REGNUM)
2156
2157 #define TOC_REGISTER (TARGET_MINIMAL_TOC ? RS6000_PIC_OFFSET_TABLE_REGNUM : 2)
2158
2159 /* Define this macro if the register defined by
2160    `PIC_OFFSET_TABLE_REGNUM' is clobbered by calls.  Do not define
2161    this macro if `PIC_OFFSET_TABLE_REGNUM' is not defined.  */
2162
2163 /* #define PIC_OFFSET_TABLE_REG_CALL_CLOBBERED */
2164
2165 /* By generating position-independent code, when two different
2166    programs (A and B) share a common library (libC.a), the text of
2167    the library can be shared whether or not the library is linked at
2168    the same address for both programs.  In some of these
2169    environments, position-independent code requires not only the use
2170    of different addressing modes, but also special code to enable the
2171    use of these addressing modes.
2172
2173    The `FINALIZE_PIC' macro serves as a hook to emit these special
2174    codes once the function is being compiled into assembly code, but
2175    not before.  (It is not done before, because in the case of
2176    compiling an inline function, it would lead to multiple PIC
2177    prologues being included in functions which used inline functions
2178    and were compiled to assembly language.)  */
2179
2180 /* #define FINALIZE_PIC */
2181
2182 /* A C expression that is nonzero if X is a legitimate immediate
2183    operand on the target machine when generating position independent
2184    code.  You can assume that X satisfies `CONSTANT_P', so you need
2185    not check this.  You can also assume FLAG_PIC is true, so you need
2186    not check it either.  You need not define this macro if all
2187    constants (including `SYMBOL_REF') can be immediate operands when
2188    generating position independent code.  */
2189
2190 /* #define LEGITIMATE_PIC_OPERAND_P (X) */
2191 \f
2192 /* Define this if some processing needs to be done immediately before
2193    emitting code for an insn.  */
2194
2195 /* #define FINAL_PRESCAN_INSN(INSN,OPERANDS,NOPERANDS) */
2196
2197 /* Specify the machine mode that this machine uses
2198    for the index in the tablejump instruction.  */
2199 #define CASE_VECTOR_MODE SImode
2200
2201 /* Define as C expression which evaluates to nonzero if the tablejump
2202    instruction expects the table to contain offsets from the address of the
2203    table.
2204    Do not define this if the table should contain absolute addresses.  */
2205 #define CASE_VECTOR_PC_RELATIVE 1
2206
2207 /* Define this as 1 if `char' should by default be signed; else as 0.  */
2208 #define DEFAULT_SIGNED_CHAR 0
2209
2210 /* This flag, if defined, says the same insns that convert to a signed fixnum
2211    also convert validly to an unsigned one.  */
2212
2213 /* #define FIXUNS_TRUNC_LIKE_FIX_TRUNC */
2214
2215 /* Max number of bytes we can move from memory to memory
2216    in one reasonably fast instruction.  */
2217 #define MOVE_MAX (! TARGET_POWERPC64 ? 4 : 8)
2218 #define MAX_MOVE_MAX 8
2219
2220 /* Nonzero if access to memory by bytes is no faster than for words.
2221    Also nonzero if doing byte operations (specifically shifts) in registers
2222    is undesirable.  */
2223 #define SLOW_BYTE_ACCESS 1
2224
2225 /* Define if operations between registers always perform the operation
2226    on the full register even if a narrower mode is specified.  */
2227 #define WORD_REGISTER_OPERATIONS
2228
2229 /* Define if loading in MODE, an integral mode narrower than BITS_PER_WORD
2230    will either zero-extend or sign-extend.  The value of this macro should
2231    be the code that says which one of the two operations is implicitly
2232    done, NIL if none.  */
2233 #define LOAD_EXTEND_OP(MODE) ZERO_EXTEND
2234
2235 /* Define if loading short immediate values into registers sign extends.  */
2236 #define SHORT_IMMEDIATES_SIGN_EXTEND
2237 \f
2238 /* Value is 1 if truncating an integer of INPREC bits to OUTPREC bits
2239    is done just by pretending it is already truncated.  */
2240 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC) 1
2241
2242 /* The cntlzw and cntlzd instructions return 32 and 64 for input of zero.  */
2243 #define CLZ_DEFINED_VALUE_AT_ZERO(MODE, VALUE) \
2244   ((VALUE) = ((MODE) == SImode ? 32 : 64))
2245
2246 /* The CTZ patterns return -1 for input of zero.  */
2247 #define CTZ_DEFINED_VALUE_AT_ZERO(MODE, VALUE) ((VALUE) = -1)
2248
2249 /* Specify the machine mode that pointers have.
2250    After generation of rtl, the compiler makes no further distinction
2251    between pointers and any other objects of this machine mode.  */
2252 #define Pmode (TARGET_32BIT ? SImode : DImode)
2253
2254 /* Mode of a function address in a call instruction (for indexing purposes).
2255    Doesn't matter on RS/6000.  */
2256 #define FUNCTION_MODE SImode
2257
2258 /* Define this if addresses of constant functions
2259    shouldn't be put through pseudo regs where they can be cse'd.
2260    Desirable on machines where ordinary constants are expensive
2261    but a CALL with constant address is cheap.  */
2262 #define NO_FUNCTION_CSE
2263
2264 /* Define this to be nonzero if shift instructions ignore all but the low-order
2265    few bits.
2266
2267    The sle and sre instructions which allow SHIFT_COUNT_TRUNCATED
2268    have been dropped from the PowerPC architecture.  */
2269
2270 #define SHIFT_COUNT_TRUNCATED (TARGET_POWER ? 1 : 0)
2271
2272 /* Adjust the length of an INSN.  LENGTH is the currently-computed length and
2273    should be adjusted to reflect any required changes.  This macro is used when
2274    there is some systematic length adjustment required that would be difficult
2275    to express in the length attribute.  */
2276
2277 /* #define ADJUST_INSN_LENGTH(X,LENGTH) */
2278
2279 /* Given a comparison code (EQ, NE, etc.) and the first operand of a
2280    COMPARE, return the mode to be used for the comparison.  For
2281    floating-point, CCFPmode should be used.  CCUNSmode should be used
2282    for unsigned comparisons.  CCEQmode should be used when we are
2283    doing an inequality comparison on the result of a
2284    comparison.  CCmode should be used in all other cases.  */
2285
2286 #define SELECT_CC_MODE(OP,X,Y) \
2287   (GET_MODE_CLASS (GET_MODE (X)) == MODE_FLOAT ? CCFPmode       \
2288    : (OP) == GTU || (OP) == LTU || (OP) == GEU || (OP) == LEU ? CCUNSmode \
2289    : (((OP) == EQ || (OP) == NE) && GET_RTX_CLASS (GET_CODE (X)) == '<'   \
2290       ? CCEQmode : CCmode))
2291
2292 /* Can the condition code MODE be safely reversed?  This is safe in
2293    all cases on this port, because at present it doesn't use the
2294    trapping FP comparisons (fcmpo).  */
2295 #define REVERSIBLE_CC_MODE(MODE) 1
2296
2297 /* Given a condition code and a mode, return the inverse condition.  */
2298 #define REVERSE_CONDITION(CODE, MODE) rs6000_reverse_condition (MODE, CODE)
2299
2300 /* Define the information needed to generate branch and scc insns.  This is
2301    stored from the compare operation.  */
2302
2303 extern GTY(()) rtx rs6000_compare_op0;
2304 extern GTY(()) rtx rs6000_compare_op1;
2305 extern int rs6000_compare_fp_p;
2306 \f
2307 /* Control the assembler format that we output.  */
2308
2309 /* A C string constant describing how to begin a comment in the target
2310    assembler language.  The compiler assumes that the comment will end at
2311    the end of the line.  */
2312 #define ASM_COMMENT_START " #"
2313
2314 /* Implicit library calls should use memcpy, not bcopy, etc.  */
2315
2316 #define TARGET_MEM_FUNCTIONS
2317
2318 /* Flag to say the TOC is initialized */
2319 extern int toc_initialized;
2320
2321 /* Macro to output a special constant pool entry.  Go to WIN if we output
2322    it.  Otherwise, it is written the usual way.
2323
2324    On the RS/6000, toc entries are handled this way.  */
2325
2326 #define ASM_OUTPUT_SPECIAL_POOL_ENTRY(FILE, X, MODE, ALIGN, LABELNO, WIN) \
2327 { if (ASM_OUTPUT_SPECIAL_POOL_ENTRY_P (X, MODE))                          \
2328     {                                                                     \
2329       output_toc (FILE, X, LABELNO, MODE);                                \
2330       goto WIN;                                                           \
2331     }                                                                     \
2332 }
2333
2334 #ifdef HAVE_GAS_WEAK
2335 #define RS6000_WEAK 1
2336 #else
2337 #define RS6000_WEAK 0
2338 #endif
2339
2340 #if RS6000_WEAK
2341 /* Used in lieu of ASM_WEAKEN_LABEL.  */
2342 #define ASM_WEAKEN_DECL(FILE, DECL, NAME, VAL)                          \
2343   do                                                                    \
2344     {                                                                   \
2345       fputs ("\t.weak\t", (FILE));                                      \
2346       RS6000_OUTPUT_BASENAME ((FILE), (NAME));                  \
2347       if ((DECL) && TREE_CODE (DECL) == FUNCTION_DECL                   \
2348           && DEFAULT_ABI == ABI_AIX)                                    \
2349         {                                                               \
2350           if (TARGET_XCOFF)                                             \
2351             fputs ("[DS]", (FILE));                                     \
2352           fputs ("\n\t.weak\t.", (FILE));                               \
2353           RS6000_OUTPUT_BASENAME ((FILE), (NAME));                      \
2354         }                                                               \
2355       fputc ('\n', (FILE));                                             \
2356       if (VAL)                                                          \
2357         {                                                               \
2358           ASM_OUTPUT_DEF ((FILE), (NAME), (VAL));                       \
2359           if ((DECL) && TREE_CODE (DECL) == FUNCTION_DECL               \
2360               && DEFAULT_ABI == ABI_AIX)                                \
2361             {                                                           \
2362               fputs ("\t.set\t.", (FILE));                              \
2363               RS6000_OUTPUT_BASENAME ((FILE), (NAME));                  \
2364               fputs (",.", (FILE));                                     \
2365               RS6000_OUTPUT_BASENAME ((FILE), (VAL));                   \
2366               fputc ('\n', (FILE));                                     \
2367             }                                                           \
2368         }                                                               \
2369     }                                                                   \
2370   while (0)
2371 #endif
2372
2373 /* This implements the `alias' attribute.  */
2374 #undef  ASM_OUTPUT_DEF_FROM_DECLS
2375 #define ASM_OUTPUT_DEF_FROM_DECLS(FILE, DECL, TARGET)                   \
2376   do                                                                    \
2377     {                                                                   \
2378       const char *alias = XSTR (XEXP (DECL_RTL (DECL), 0), 0);          \
2379       const char *name = IDENTIFIER_POINTER (TARGET);                   \
2380       if (TREE_CODE (DECL) == FUNCTION_DECL                             \
2381           && DEFAULT_ABI == ABI_AIX)                                    \
2382         {                                                               \
2383           if (TREE_PUBLIC (DECL))                                       \
2384             {                                                           \
2385               if (!RS6000_WEAK || !DECL_WEAK (DECL))                    \
2386                 {                                                       \
2387                   fputs ("\t.globl\t.", FILE);                          \
2388                   RS6000_OUTPUT_BASENAME (FILE, alias);                 \
2389                   putc ('\n', FILE);                                    \
2390                 }                                                       \
2391             }                                                           \
2392           else if (TARGET_XCOFF)                                        \
2393             {                                                           \
2394               fputs ("\t.lglobl\t.", FILE);                             \
2395               RS6000_OUTPUT_BASENAME (FILE, alias);                     \
2396               putc ('\n', FILE);                                        \
2397             }                                                           \
2398           fputs ("\t.set\t.", FILE);                                    \
2399           RS6000_OUTPUT_BASENAME (FILE, alias);                         \
2400           fputs (",.", FILE);                                           \
2401           RS6000_OUTPUT_BASENAME (FILE, name);                          \
2402           fputc ('\n', FILE);                                           \
2403         }                                                               \
2404       ASM_OUTPUT_DEF (FILE, alias, name);                               \
2405     }                                                                   \
2406    while (0)
2407
2408 /* Output to assembler file text saying following lines
2409    may contain character constants, extra white space, comments, etc.  */
2410
2411 #define ASM_APP_ON ""
2412
2413 /* Output to assembler file text saying following lines
2414    no longer contain unusual constructs.  */
2415
2416 #define ASM_APP_OFF ""
2417
2418 /* How to refer to registers in assembler output.
2419    This sequence is indexed by compiler's hard-register-number (see above).  */
2420
2421 extern char rs6000_reg_names[][8];      /* register names (0 vs. %r0).  */
2422
2423 #define REGISTER_NAMES                                                  \
2424 {                                                                       \
2425   &rs6000_reg_names[ 0][0],     /* r0   */                              \
2426   &rs6000_reg_names[ 1][0],     /* r1   */                              \
2427   &rs6000_reg_names[ 2][0],     /* r2   */                              \
2428   &rs6000_reg_names[ 3][0],     /* r3   */                              \
2429   &rs6000_reg_names[ 4][0],     /* r4   */                              \
2430   &rs6000_reg_names[ 5][0],     /* r5   */                              \
2431   &rs6000_reg_names[ 6][0],     /* r6   */                              \
2432   &rs6000_reg_names[ 7][0],     /* r7   */                              \
2433   &rs6000_reg_names[ 8][0],     /* r8   */                              \
2434   &rs6000_reg_names[ 9][0],     /* r9   */                              \
2435   &rs6000_reg_names[10][0],     /* r10  */                              \
2436   &rs6000_reg_names[11][0],     /* r11  */                              \
2437   &rs6000_reg_names[12][0],     /* r12  */                              \
2438   &rs6000_reg_names[13][0],     /* r13  */                              \
2439   &rs6000_reg_names[14][0],     /* r14  */                              \
2440   &rs6000_reg_names[15][0],     /* r15  */                              \
2441   &rs6000_reg_names[16][0],     /* r16  */                              \
2442   &rs6000_reg_names[17][0],     /* r17  */                              \
2443   &rs6000_reg_names[18][0],     /* r18  */                              \
2444   &rs6000_reg_names[19][0],     /* r19  */                              \
2445   &rs6000_reg_names[20][0],     /* r20  */                              \
2446   &rs6000_reg_names[21][0],     /* r21  */                              \
2447   &rs6000_reg_names[22][0],     /* r22  */                              \
2448   &rs6000_reg_names[23][0],     /* r23  */                              \
2449   &rs6000_reg_names[24][0],     /* r24  */                              \
2450   &rs6000_reg_names[25][0],     /* r25  */                              \
2451   &rs6000_reg_names[26][0],     /* r26  */                              \
2452   &rs6000_reg_names[27][0],     /* r27  */                              \
2453   &rs6000_reg_names[28][0],     /* r28  */                              \
2454   &rs6000_reg_names[29][0],     /* r29  */                              \
2455   &rs6000_reg_names[30][0],     /* r30  */                              \
2456   &rs6000_reg_names[31][0],     /* r31  */                              \
2457                                                                         \
2458   &rs6000_reg_names[32][0],     /* fr0  */                              \
2459   &rs6000_reg_names[33][0],     /* fr1  */                              \
2460   &rs6000_reg_names[34][0],     /* fr2  */                              \
2461   &rs6000_reg_names[35][0],     /* fr3  */                              \
2462   &rs6000_reg_names[36][0],     /* fr4  */                              \
2463   &rs6000_reg_names[37][0],     /* fr5  */                              \
2464   &rs6000_reg_names[38][0],     /* fr6  */                              \
2465   &rs6000_reg_names[39][0],     /* fr7  */                              \
2466   &rs6000_reg_names[40][0],     /* fr8  */                              \
2467   &rs6000_reg_names[41][0],     /* fr9  */                              \
2468   &rs6000_reg_names[42][0],     /* fr10 */                              \
2469   &rs6000_reg_names[43][0],     /* fr11 */                              \
2470   &rs6000_reg_names[44][0],     /* fr12 */                              \
2471   &rs6000_reg_names[45][0],     /* fr13 */                              \
2472   &rs6000_reg_names[46][0],     /* fr14 */                              \
2473   &rs6000_reg_names[47][0],     /* fr15 */                              \
2474   &rs6000_reg_names[48][0],     /* fr16 */                              \
2475   &rs6000_reg_names[49][0],     /* fr17 */                              \
2476   &rs6000_reg_names[50][0],     /* fr18 */                              \
2477   &rs6000_reg_names[51][0],     /* fr19 */                              \
2478   &rs6000_reg_names[52][0],     /* fr20 */                              \
2479   &rs6000_reg_names[53][0],     /* fr21 */                              \
2480   &rs6000_reg_names[54][0],     /* fr22 */                              \
2481   &rs6000_reg_names[55][0],     /* fr23 */                              \
2482   &rs6000_reg_names[56][0],     /* fr24 */                              \
2483   &rs6000_reg_names[57][0],     /* fr25 */                              \
2484   &rs6000_reg_names[58][0],     /* fr26 */                              \
2485   &rs6000_reg_names[59][0],     /* fr27 */                              \
2486   &rs6000_reg_names[60][0],     /* fr28 */                              \
2487   &rs6000_reg_names[61][0],     /* fr29 */                              \
2488   &rs6000_reg_names[62][0],     /* fr30 */                              \
2489   &rs6000_reg_names[63][0],     /* fr31 */                              \
2490                                                                         \
2491   &rs6000_reg_names[64][0],     /* mq   */                              \
2492   &rs6000_reg_names[65][0],     /* lr   */                              \
2493   &rs6000_reg_names[66][0],     /* ctr  */                              \
2494   &rs6000_reg_names[67][0],     /* ap   */                              \
2495                                                                         \
2496   &rs6000_reg_names[68][0],     /* cr0  */                              \
2497   &rs6000_reg_names[69][0],     /* cr1  */                              \
2498   &rs6000_reg_names[70][0],     /* cr2  */                              \
2499   &rs6000_reg_names[71][0],     /* cr3  */                              \
2500   &rs6000_reg_names[72][0],     /* cr4  */                              \
2501   &rs6000_reg_names[73][0],     /* cr5  */                              \
2502   &rs6000_reg_names[74][0],     /* cr6  */                              \
2503   &rs6000_reg_names[75][0],     /* cr7  */                              \
2504                                                                         \
2505   &rs6000_reg_names[76][0],     /* xer  */                              \
2506                                                                         \
2507   &rs6000_reg_names[77][0],     /* v0  */                               \
2508   &rs6000_reg_names[78][0],     /* v1  */                               \
2509   &rs6000_reg_names[79][0],     /* v2  */                               \
2510   &rs6000_reg_names[80][0],     /* v3  */                               \
2511   &rs6000_reg_names[81][0],     /* v4  */                               \
2512   &rs6000_reg_names[82][0],     /* v5  */                               \
2513   &rs6000_reg_names[83][0],     /* v6  */                               \
2514   &rs6000_reg_names[84][0],     /* v7  */                               \
2515   &rs6000_reg_names[85][0],     /* v8  */                               \
2516   &rs6000_reg_names[86][0],     /* v9  */                               \
2517   &rs6000_reg_names[87][0],     /* v10  */                              \
2518   &rs6000_reg_names[88][0],     /* v11  */                              \
2519   &rs6000_reg_names[89][0],     /* v12  */                              \
2520   &rs6000_reg_names[90][0],     /* v13  */                              \
2521   &rs6000_reg_names[91][0],     /* v14  */                              \
2522   &rs6000_reg_names[92][0],     /* v15  */                              \
2523   &rs6000_reg_names[93][0],     /* v16  */                              \
2524   &rs6000_reg_names[94][0],     /* v17  */                              \
2525   &rs6000_reg_names[95][0],     /* v18  */                              \
2526   &rs6000_reg_names[96][0],     /* v19  */                              \
2527   &rs6000_reg_names[97][0],     /* v20  */                              \
2528   &rs6000_reg_names[98][0],     /* v21  */                              \
2529   &rs6000_reg_names[99][0],     /* v22  */                              \
2530   &rs6000_reg_names[100][0],    /* v23  */                              \
2531   &rs6000_reg_names[101][0],    /* v24  */                              \
2532   &rs6000_reg_names[102][0],    /* v25  */                              \
2533   &rs6000_reg_names[103][0],    /* v26  */                              \
2534   &rs6000_reg_names[104][0],    /* v27  */                              \
2535   &rs6000_reg_names[105][0],    /* v28  */                              \
2536   &rs6000_reg_names[106][0],    /* v29  */                              \
2537   &rs6000_reg_names[107][0],    /* v30  */                              \
2538   &rs6000_reg_names[108][0],    /* v31  */                              \
2539   &rs6000_reg_names[109][0],    /* vrsave  */                           \
2540   &rs6000_reg_names[110][0],    /* vscr  */                             \
2541   &rs6000_reg_names[111][0],    /* spe_acc */                           \
2542   &rs6000_reg_names[112][0],    /* spefscr */                           \
2543 }
2544
2545 /* print-rtl can't handle the above REGISTER_NAMES, so define the
2546    following for it.  Switch to use the alternate names since
2547    they are more mnemonic.  */
2548
2549 #define DEBUG_REGISTER_NAMES                                            \
2550 {                                                                       \
2551      "r0",  "r1",  "r2",  "r3",  "r4",  "r5",  "r6",  "r7",             \
2552      "r8",  "r9", "r10", "r11", "r12", "r13", "r14", "r15",             \
2553     "r16", "r17", "r18", "r19", "r20", "r21", "r22", "r23",             \
2554     "r24", "r25", "r26", "r27", "r28", "r29", "r30", "r31",             \
2555      "f0",  "f1",  "f2",  "f3",  "f4",  "f5",  "f6",  "f7",             \
2556      "f8",  "f9", "f10", "f11", "f12", "f13", "f14", "f15",             \
2557     "f16", "f17", "f18", "f19", "f20", "f21", "f22", "f23",             \
2558     "f24", "f25", "f26", "f27", "f28", "f29", "f30", "f31",             \
2559      "mq",  "lr", "ctr",  "ap",                                         \
2560     "cr0", "cr1", "cr2", "cr3", "cr4", "cr5", "cr6", "cr7",             \
2561     "xer",                                                              \
2562      "v0",  "v1",  "v2",  "v3",  "v4",  "v5",  "v6",  "v7",             \
2563      "v8",  "v9", "v10", "v11", "v12", "v13", "v14", "v15",             \
2564     "v16", "v17", "v18", "v19", "v20", "v21", "v22", "v23",             \
2565     "v24", "v25", "v26", "v27", "v28", "v29", "v30", "v31",             \
2566     "vrsave", "vscr",                                                   \
2567     "spe_acc", "spefscr"                                                \
2568 }
2569
2570 /* Table of additional register names to use in user input.  */
2571
2572 #define ADDITIONAL_REGISTER_NAMES \
2573  {{"r0",    0}, {"r1",    1}, {"r2",    2}, {"r3",    3},       \
2574   {"r4",    4}, {"r5",    5}, {"r6",    6}, {"r7",    7},       \
2575   {"r8",    8}, {"r9",    9}, {"r10",  10}, {"r11",  11},       \
2576   {"r12",  12}, {"r13",  13}, {"r14",  14}, {"r15",  15},       \
2577   {"r16",  16}, {"r17",  17}, {"r18",  18}, {"r19",  19},       \
2578   {"r20",  20}, {"r21",  21}, {"r22",  22}, {"r23",  23},       \
2579   {"r24",  24}, {"r25",  25}, {"r26",  26}, {"r27",  27},       \
2580   {"r28",  28}, {"r29",  29}, {"r30",  30}, {"r31",  31},       \
2581   {"fr0",  32}, {"fr1",  33}, {"fr2",  34}, {"fr3",  35},       \
2582   {"fr4",  36}, {"fr5",  37}, {"fr6",  38}, {"fr7",  39},       \
2583   {"fr8",  40}, {"fr9",  41}, {"fr10", 42}, {"fr11", 43},       \
2584   {"fr12", 44}, {"fr13", 45}, {"fr14", 46}, {"fr15", 47},       \
2585   {"fr16", 48}, {"fr17", 49}, {"fr18", 50}, {"fr19", 51},       \
2586   {"fr20", 52}, {"fr21", 53}, {"fr22", 54}, {"fr23", 55},       \
2587   {"fr24", 56}, {"fr25", 57}, {"fr26", 58}, {"fr27", 59},       \
2588   {"fr28", 60}, {"fr29", 61}, {"fr30", 62}, {"fr31", 63},       \
2589   {"v0",   77}, {"v1",   78}, {"v2",   79}, {"v3",   80},       \
2590   {"v4",   81}, {"v5",   82}, {"v6",   83}, {"v7",   84},       \
2591   {"v8",   85}, {"v9",   86}, {"v10",  87}, {"v11",  88},       \
2592   {"v12",  89}, {"v13",  90}, {"v14",  91}, {"v15",  92},       \
2593   {"v16",  93}, {"v17",  94}, {"v18",  95}, {"v19",  96},       \
2594   {"v20",  97}, {"v21",  98}, {"v22",  99}, {"v23",  100},      \
2595   {"v24",  101},{"v25",  102},{"v26",  103},{"v27",  104},      \
2596   {"v28",  105},{"v29",  106},{"v30",  107},{"v31",  108},      \
2597   {"vrsave", 109}, {"vscr", 110},                               \
2598   {"spe_acc", 111}, {"spefscr", 112},                           \
2599   /* no additional names for: mq, lr, ctr, ap */                \
2600   {"cr0",  68}, {"cr1",  69}, {"cr2",  70}, {"cr3",  71},       \
2601   {"cr4",  72}, {"cr5",  73}, {"cr6",  74}, {"cr7",  75},       \
2602   {"cc",   68}, {"sp",    1}, {"toc",   2} }
2603
2604 /* Text to write out after a CALL that may be replaced by glue code by
2605    the loader.  This depends on the AIX version.  */
2606 #define RS6000_CALL_GLUE "cror 31,31,31"
2607
2608 /* This is how to output an element of a case-vector that is relative.  */
2609
2610 #define ASM_OUTPUT_ADDR_DIFF_ELT(FILE, BODY, VALUE, REL) \
2611   do { char buf[100];                                   \
2612        fputs ("\t.long ", FILE);                        \
2613        ASM_GENERATE_INTERNAL_LABEL (buf, "L", VALUE);   \
2614        assemble_name (FILE, buf);                       \
2615        putc ('-', FILE);                                \
2616        ASM_GENERATE_INTERNAL_LABEL (buf, "L", REL);     \
2617        assemble_name (FILE, buf);                       \
2618        putc ('\n', FILE);                               \
2619      } while (0)
2620
2621 /* This is how to output an assembler line
2622    that says to advance the location counter
2623    to a multiple of 2**LOG bytes.  */
2624
2625 #define ASM_OUTPUT_ALIGN(FILE,LOG)      \
2626   if ((LOG) != 0)                       \
2627     fprintf (FILE, "\t.align %d\n", (LOG))
2628
2629 /* Pick up the return address upon entry to a procedure. Used for
2630    dwarf2 unwind information.  This also enables the table driven
2631    mechanism.  */
2632
2633 #define INCOMING_RETURN_ADDR_RTX   gen_rtx_REG (Pmode, LINK_REGISTER_REGNUM)
2634 #define DWARF_FRAME_RETURN_COLUMN  DWARF_FRAME_REGNUM (LINK_REGISTER_REGNUM)
2635
2636 /* Describe how we implement __builtin_eh_return.  */
2637 #define EH_RETURN_DATA_REGNO(N) ((N) < 4 ? (N) + 3 : INVALID_REGNUM)
2638 #define EH_RETURN_STACKADJ_RTX  gen_rtx_REG (Pmode, 10)
2639
2640 /* Print operand X (an rtx) in assembler syntax to file FILE.
2641    CODE is a letter or dot (`z' in `%z0') or 0 if no letter was specified.
2642    For `%' followed by punctuation, CODE is the punctuation and X is null.  */
2643
2644 #define PRINT_OPERAND(FILE, X, CODE)  print_operand (FILE, X, CODE)
2645
2646 /* Define which CODE values are valid.  */
2647
2648 #define PRINT_OPERAND_PUNCT_VALID_P(CODE)  \
2649   ((CODE) == '.' || (CODE) == '&')
2650
2651 /* Print a memory address as an operand to reference that memory location.  */
2652
2653 #define PRINT_OPERAND_ADDRESS(FILE, ADDR) print_operand_address (FILE, ADDR)
2654
2655 /* Define the codes that are matched by predicates in rs6000.c.  */
2656
2657 #define PREDICATE_CODES                                                    \
2658   {"any_operand", {CONST_INT, CONST_DOUBLE, CONST, SYMBOL_REF,             \
2659                    LABEL_REF, SUBREG, REG, MEM, PARALLEL}},                \
2660   {"zero_constant", {CONST_INT, CONST_DOUBLE, CONST, SYMBOL_REF,           \
2661                     LABEL_REF, SUBREG, REG, MEM}},                         \
2662   {"short_cint_operand", {CONST_INT}},                                     \
2663   {"u_short_cint_operand", {CONST_INT}},                                   \
2664   {"non_short_cint_operand", {CONST_INT}},                                 \
2665   {"exact_log2_cint_operand", {CONST_INT}},                                \
2666   {"gpc_reg_operand", {SUBREG, REG}},                                      \
2667   {"cc_reg_operand", {SUBREG, REG}},                                       \
2668   {"cc_reg_not_cr0_operand", {SUBREG, REG}},                               \
2669   {"reg_or_short_operand", {SUBREG, REG, CONST_INT}},                      \
2670   {"reg_or_neg_short_operand", {SUBREG, REG, CONST_INT}},                  \
2671   {"reg_or_aligned_short_operand", {SUBREG, REG, CONST_INT}},              \
2672   {"reg_or_u_short_operand", {SUBREG, REG, CONST_INT}},                    \
2673   {"reg_or_cint_operand", {SUBREG, REG, CONST_INT}},                       \
2674   {"reg_or_arith_cint_operand", {SUBREG, REG, CONST_INT}},                 \
2675   {"reg_or_add_cint64_operand", {SUBREG, REG, CONST_INT}},                 \
2676   {"reg_or_sub_cint64_operand", {SUBREG, REG, CONST_INT}},                 \
2677   {"reg_or_logical_cint_operand", {SUBREG, REG, CONST_INT, CONST_DOUBLE}}, \
2678   {"got_operand", {SYMBOL_REF, CONST, LABEL_REF}},                         \
2679   {"got_no_const_operand", {SYMBOL_REF, LABEL_REF}},                       \
2680   {"rs6000_tls_symbol_ref", {SYMBOL_REF}},                                 \
2681   {"easy_fp_constant", {CONST_DOUBLE}},                                    \
2682   {"easy_vector_constant", {CONST_VECTOR}},                                \
2683   {"easy_vector_constant_add_self", {CONST_VECTOR}},                       \
2684   {"zero_fp_constant", {CONST_DOUBLE}},                                    \
2685   {"reg_or_mem_operand", {SUBREG, MEM, REG}},                              \
2686   {"lwa_operand", {SUBREG, MEM, REG}},                                     \
2687   {"volatile_mem_operand", {MEM}},                                         \
2688   {"offsettable_mem_operand", {MEM}},                                      \
2689   {"mem_or_easy_const_operand", {SUBREG, MEM, CONST_DOUBLE}},              \
2690   {"add_operand", {SUBREG, REG, CONST_INT}},                               \
2691   {"non_add_cint_operand", {CONST_INT}},                                   \
2692   {"and_operand", {SUBREG, REG, CONST_INT}},                               \
2693   {"and64_operand", {SUBREG, REG, CONST_INT, CONST_DOUBLE}},               \
2694   {"and64_2_operand", {SUBREG, REG, CONST_INT}},                           \
2695   {"logical_operand", {SUBREG, REG, CONST_INT, CONST_DOUBLE}},             \
2696   {"non_logical_cint_operand", {CONST_INT, CONST_DOUBLE}},                 \
2697   {"mask_operand", {CONST_INT}},                                           \
2698   {"mask_operand_wrap", {CONST_INT}},                                      \
2699   {"mask64_operand", {CONST_INT}},                                         \
2700   {"mask64_2_operand", {CONST_INT}},                                       \
2701   {"count_register_operand", {REG}},                                       \
2702   {"xer_operand", {REG}},                                                  \
2703   {"symbol_ref_operand", {SYMBOL_REF}},                                    \
2704   {"rs6000_tls_symbol_ref", {SYMBOL_REF}},                                 \
2705   {"call_operand", {SYMBOL_REF, REG}},                                     \
2706   {"current_file_function_operand", {SYMBOL_REF}},                         \
2707   {"input_operand", {SUBREG, MEM, REG, CONST_INT,                          \
2708                      CONST_DOUBLE, SYMBOL_REF}},                           \
2709   {"load_multiple_operation", {PARALLEL}},                                 \
2710   {"store_multiple_operation", {PARALLEL}},                                \
2711   {"vrsave_operation", {PARALLEL}},                                        \
2712   {"branch_comparison_operator", {EQ, NE, LE, LT, GE,                      \
2713                                   GT, LEU, LTU, GEU, GTU,                  \
2714                                   UNORDERED, ORDERED,                      \
2715                                   UNGE, UNLE }},                           \
2716   {"branch_positive_comparison_operator", {EQ, LT, GT, LTU, GTU,           \
2717                                            UNORDERED }},                   \
2718   {"scc_comparison_operator", {EQ, NE, LE, LT, GE,                         \
2719                                GT, LEU, LTU, GEU, GTU,                     \
2720                                UNORDERED, ORDERED,                         \
2721                                UNGE, UNLE }},                              \
2722   {"trap_comparison_operator", {EQ, NE, LE, LT, GE,                        \
2723                                 GT, LEU, LTU, GEU, GTU}},                  \
2724   {"boolean_operator", {AND, IOR, XOR}},                                   \
2725   {"boolean_or_operator", {IOR, XOR}},                                     \
2726   {"altivec_register_operand", {REG}},                                     \
2727   {"min_max_operator", {SMIN, SMAX, UMIN, UMAX}},
2728
2729 /* uncomment for disabling the corresponding default options */
2730 /* #define  MACHINE_no_sched_interblock */
2731 /* #define  MACHINE_no_sched_speculative */
2732 /* #define  MACHINE_no_sched_speculative_load */
2733
2734 /* General flags.  */
2735 extern int flag_pic;
2736 extern int optimize;
2737 extern int flag_expensive_optimizations;
2738 extern int frame_pointer_needed;
2739
2740 enum rs6000_builtins
2741 {
2742   /* AltiVec builtins.  */
2743   ALTIVEC_BUILTIN_ST_INTERNAL_4si,
2744   ALTIVEC_BUILTIN_LD_INTERNAL_4si,
2745   ALTIVEC_BUILTIN_ST_INTERNAL_8hi,
2746   ALTIVEC_BUILTIN_LD_INTERNAL_8hi,
2747   ALTIVEC_BUILTIN_ST_INTERNAL_16qi,
2748   ALTIVEC_BUILTIN_LD_INTERNAL_16qi,
2749   ALTIVEC_BUILTIN_ST_INTERNAL_4sf,
2750   ALTIVEC_BUILTIN_LD_INTERNAL_4sf,
2751   ALTIVEC_BUILTIN_VADDUBM,
2752   ALTIVEC_BUILTIN_VADDUHM,
2753   ALTIVEC_BUILTIN_VADDUWM,
2754   ALTIVEC_BUILTIN_VADDFP,
2755   ALTIVEC_BUILTIN_VADDCUW,
2756   ALTIVEC_BUILTIN_VADDUBS,
2757   ALTIVEC_BUILTIN_VADDSBS,
2758   ALTIVEC_BUILTIN_VADDUHS,
2759   ALTIVEC_BUILTIN_VADDSHS,
2760   ALTIVEC_BUILTIN_VADDUWS,
2761   ALTIVEC_BUILTIN_VADDSWS,
2762   ALTIVEC_BUILTIN_VAND,
2763   ALTIVEC_BUILTIN_VANDC,
2764   ALTIVEC_BUILTIN_VAVGUB,
2765   ALTIVEC_BUILTIN_VAVGSB,
2766   ALTIVEC_BUILTIN_VAVGUH,
2767   ALTIVEC_BUILTIN_VAVGSH,
2768   ALTIVEC_BUILTIN_VAVGUW,
2769   ALTIVEC_BUILTIN_VAVGSW,
2770   ALTIVEC_BUILTIN_VCFUX,
2771   ALTIVEC_BUILTIN_VCFSX,
2772   ALTIVEC_BUILTIN_VCTSXS,
2773   ALTIVEC_BUILTIN_VCTUXS,
2774   ALTIVEC_BUILTIN_VCMPBFP,
2775   ALTIVEC_BUILTIN_VCMPEQUB,
2776   ALTIVEC_BUILTIN_VCMPEQUH,
2777   ALTIVEC_BUILTIN_VCMPEQUW,
2778   ALTIVEC_BUILTIN_VCMPEQFP,
2779   ALTIVEC_BUILTIN_VCMPGEFP,
2780   ALTIVEC_BUILTIN_VCMPGTUB,
2781   ALTIVEC_BUILTIN_VCMPGTSB,
2782   ALTIVEC_BUILTIN_VCMPGTUH,
2783   ALTIVEC_BUILTIN_VCMPGTSH,
2784   ALTIVEC_BUILTIN_VCMPGTUW,
2785   ALTIVEC_BUILTIN_VCMPGTSW,
2786   ALTIVEC_BUILTIN_VCMPGTFP,
2787   ALTIVEC_BUILTIN_VEXPTEFP,
2788   ALTIVEC_BUILTIN_VLOGEFP,
2789   ALTIVEC_BUILTIN_VMADDFP,
2790   ALTIVEC_BUILTIN_VMAXUB,
2791   ALTIVEC_BUILTIN_VMAXSB,
2792   ALTIVEC_BUILTIN_VMAXUH,
2793   ALTIVEC_BUILTIN_VMAXSH,
2794   ALTIVEC_BUILTIN_VMAXUW,
2795   ALTIVEC_BUILTIN_VMAXSW,
2796   ALTIVEC_BUILTIN_VMAXFP,
2797   ALTIVEC_BUILTIN_VMHADDSHS,
2798   ALTIVEC_BUILTIN_VMHRADDSHS,
2799   ALTIVEC_BUILTIN_VMLADDUHM,
2800   ALTIVEC_BUILTIN_VMRGHB,
2801   ALTIVEC_BUILTIN_VMRGHH,
2802   ALTIVEC_BUILTIN_VMRGHW,
2803   ALTIVEC_BUILTIN_VMRGLB,
2804   ALTIVEC_BUILTIN_VMRGLH,
2805   ALTIVEC_BUILTIN_VMRGLW,
2806   ALTIVEC_BUILTIN_VMSUMUBM,
2807   ALTIVEC_BUILTIN_VMSUMMBM,
2808   ALTIVEC_BUILTIN_VMSUMUHM,
2809   ALTIVEC_BUILTIN_VMSUMSHM,
2810   ALTIVEC_BUILTIN_VMSUMUHS,
2811   ALTIVEC_BUILTIN_VMSUMSHS,
2812   ALTIVEC_BUILTIN_VMINUB,
2813   ALTIVEC_BUILTIN_VMINSB,
2814   ALTIVEC_BUILTIN_VMINUH,
2815   ALTIVEC_BUILTIN_VMINSH,
2816   ALTIVEC_BUILTIN_VMINUW,
2817   ALTIVEC_BUILTIN_VMINSW,
2818   ALTIVEC_BUILTIN_VMINFP,
2819   ALTIVEC_BUILTIN_VMULEUB,
2820   ALTIVEC_BUILTIN_VMULESB,
2821   ALTIVEC_BUILTIN_VMULEUH,
2822   ALTIVEC_BUILTIN_VMULESH,
2823   ALTIVEC_BUILTIN_VMULOUB,
2824   ALTIVEC_BUILTIN_VMULOSB,
2825   ALTIVEC_BUILTIN_VMULOUH,
2826   ALTIVEC_BUILTIN_VMULOSH,
2827   ALTIVEC_BUILTIN_VNMSUBFP,
2828   ALTIVEC_BUILTIN_VNOR,
2829   ALTIVEC_BUILTIN_VOR,
2830   ALTIVEC_BUILTIN_VSEL_4SI,
2831   ALTIVEC_BUILTIN_VSEL_4SF,
2832   ALTIVEC_BUILTIN_VSEL_8HI,
2833   ALTIVEC_BUILTIN_VSEL_16QI,
2834   ALTIVEC_BUILTIN_VPERM_4SI,
2835   ALTIVEC_BUILTIN_VPERM_4SF,
2836   ALTIVEC_BUILTIN_VPERM_8HI,
2837   ALTIVEC_BUILTIN_VPERM_16QI,
2838   ALTIVEC_BUILTIN_VPKUHUM,
2839   ALTIVEC_BUILTIN_VPKUWUM,
2840   ALTIVEC_BUILTIN_VPKPX,
2841   ALTIVEC_BUILTIN_VPKUHSS,
2842   ALTIVEC_BUILTIN_VPKSHSS,
2843   ALTIVEC_BUILTIN_VPKUWSS,
2844   ALTIVEC_BUILTIN_VPKSWSS,
2845   ALTIVEC_BUILTIN_VPKUHUS,
2846   ALTIVEC_BUILTIN_VPKSHUS,
2847   ALTIVEC_BUILTIN_VPKUWUS,
2848   ALTIVEC_BUILTIN_VPKSWUS,
2849   ALTIVEC_BUILTIN_VREFP,
2850   ALTIVEC_BUILTIN_VRFIM,
2851   ALTIVEC_BUILTIN_VRFIN,
2852   ALTIVEC_BUILTIN_VRFIP,
2853   ALTIVEC_BUILTIN_VRFIZ,
2854   ALTIVEC_BUILTIN_VRLB,
2855   ALTIVEC_BUILTIN_VRLH,
2856   ALTIVEC_BUILTIN_VRLW,
2857   ALTIVEC_BUILTIN_VRSQRTEFP,
2858   ALTIVEC_BUILTIN_VSLB,
2859   ALTIVEC_BUILTIN_VSLH,
2860   ALTIVEC_BUILTIN_VSLW,
2861   ALTIVEC_BUILTIN_VSL,
2862   ALTIVEC_BUILTIN_VSLO,
2863   ALTIVEC_BUILTIN_VSPLTB,
2864   ALTIVEC_BUILTIN_VSPLTH,
2865   ALTIVEC_BUILTIN_VSPLTW,
2866   ALTIVEC_BUILTIN_VSPLTISB,
2867   ALTIVEC_BUILTIN_VSPLTISH,
2868   ALTIVEC_BUILTIN_VSPLTISW,
2869   ALTIVEC_BUILTIN_VSRB,
2870   ALTIVEC_BUILTIN_VSRH,
2871   ALTIVEC_BUILTIN_VSRW,
2872   ALTIVEC_BUILTIN_VSRAB,
2873   ALTIVEC_BUILTIN_VSRAH,
2874   ALTIVEC_BUILTIN_VSRAW,
2875   ALTIVEC_BUILTIN_VSR,
2876   ALTIVEC_BUILTIN_VSRO,
2877   ALTIVEC_BUILTIN_VSUBUBM,
2878   ALTIVEC_BUILTIN_VSUBUHM,
2879   ALTIVEC_BUILTIN_VSUBUWM,
2880   ALTIVEC_BUILTIN_VSUBFP,
2881   ALTIVEC_BUILTIN_VSUBCUW,
2882   ALTIVEC_BUILTIN_VSUBUBS,
2883   ALTIVEC_BUILTIN_VSUBSBS,
2884   ALTIVEC_BUILTIN_VSUBUHS,
2885   ALTIVEC_BUILTIN_VSUBSHS,
2886   ALTIVEC_BUILTIN_VSUBUWS,
2887   ALTIVEC_BUILTIN_VSUBSWS,
2888   ALTIVEC_BUILTIN_VSUM4UBS,
2889   ALTIVEC_BUILTIN_VSUM4SBS,
2890   ALTIVEC_BUILTIN_VSUM4SHS,
2891   ALTIVEC_BUILTIN_VSUM2SWS,
2892   ALTIVEC_BUILTIN_VSUMSWS,
2893   ALTIVEC_BUILTIN_VXOR,
2894   ALTIVEC_BUILTIN_VSLDOI_16QI,
2895   ALTIVEC_BUILTIN_VSLDOI_8HI,
2896   ALTIVEC_BUILTIN_VSLDOI_4SI,
2897   ALTIVEC_BUILTIN_VSLDOI_4SF,
2898   ALTIVEC_BUILTIN_VUPKHSB,
2899   ALTIVEC_BUILTIN_VUPKHPX,
2900   ALTIVEC_BUILTIN_VUPKHSH,
2901   ALTIVEC_BUILTIN_VUPKLSB,
2902   ALTIVEC_BUILTIN_VUPKLPX,
2903   ALTIVEC_BUILTIN_VUPKLSH,
2904   ALTIVEC_BUILTIN_MTVSCR,
2905   ALTIVEC_BUILTIN_MFVSCR,
2906   ALTIVEC_BUILTIN_DSSALL,
2907   ALTIVEC_BUILTIN_DSS,
2908   ALTIVEC_BUILTIN_LVSL,
2909   ALTIVEC_BUILTIN_LVSR,
2910   ALTIVEC_BUILTIN_DSTT,
2911   ALTIVEC_BUILTIN_DSTST,
2912   ALTIVEC_BUILTIN_DSTSTT,
2913   ALTIVEC_BUILTIN_DST,
2914   ALTIVEC_BUILTIN_LVEBX,
2915   ALTIVEC_BUILTIN_LVEHX,
2916   ALTIVEC_BUILTIN_LVEWX,
2917   ALTIVEC_BUILTIN_LVXL,
2918   ALTIVEC_BUILTIN_LVX,
2919   ALTIVEC_BUILTIN_STVX,
2920   ALTIVEC_BUILTIN_STVEBX,
2921   ALTIVEC_BUILTIN_STVEHX,
2922   ALTIVEC_BUILTIN_STVEWX,
2923   ALTIVEC_BUILTIN_STVXL,
2924   ALTIVEC_BUILTIN_VCMPBFP_P,
2925   ALTIVEC_BUILTIN_VCMPEQFP_P,
2926   ALTIVEC_BUILTIN_VCMPEQUB_P,
2927   ALTIVEC_BUILTIN_VCMPEQUH_P,
2928   ALTIVEC_BUILTIN_VCMPEQUW_P,
2929   ALTIVEC_BUILTIN_VCMPGEFP_P,
2930   ALTIVEC_BUILTIN_VCMPGTFP_P,
2931   ALTIVEC_BUILTIN_VCMPGTSB_P,
2932   ALTIVEC_BUILTIN_VCMPGTSH_P,
2933   ALTIVEC_BUILTIN_VCMPGTSW_P,
2934   ALTIVEC_BUILTIN_VCMPGTUB_P,
2935   ALTIVEC_BUILTIN_VCMPGTUH_P,
2936   ALTIVEC_BUILTIN_VCMPGTUW_P,
2937   ALTIVEC_BUILTIN_ABSS_V4SI,
2938   ALTIVEC_BUILTIN_ABSS_V8HI,
2939   ALTIVEC_BUILTIN_ABSS_V16QI,
2940   ALTIVEC_BUILTIN_ABS_V4SI,
2941   ALTIVEC_BUILTIN_ABS_V4SF,
2942   ALTIVEC_BUILTIN_ABS_V8HI,
2943   ALTIVEC_BUILTIN_ABS_V16QI
2944   /* SPE builtins.  */
2945   , SPE_BUILTIN_EVADDW,
2946   SPE_BUILTIN_EVAND,
2947   SPE_BUILTIN_EVANDC,
2948   SPE_BUILTIN_EVDIVWS,
2949   SPE_BUILTIN_EVDIVWU,
2950   SPE_BUILTIN_EVEQV,
2951   SPE_BUILTIN_EVFSADD,
2952   SPE_BUILTIN_EVFSDIV,
2953   SPE_BUILTIN_EVFSMUL,
2954   SPE_BUILTIN_EVFSSUB,
2955   SPE_BUILTIN_EVLDDX,
2956   SPE_BUILTIN_EVLDHX,
2957   SPE_BUILTIN_EVLDWX,
2958   SPE_BUILTIN_EVLHHESPLATX,
2959   SPE_BUILTIN_EVLHHOSSPLATX,
2960   SPE_BUILTIN_EVLHHOUSPLATX,
2961   SPE_BUILTIN_EVLWHEX,
2962   SPE_BUILTIN_EVLWHOSX,
2963   SPE_BUILTIN_EVLWHOUX,
2964   SPE_BUILTIN_EVLWHSPLATX,
2965   SPE_BUILTIN_EVLWWSPLATX,
2966   SPE_BUILTIN_EVMERGEHI,
2967   SPE_BUILTIN_EVMERGEHILO,
2968   SPE_BUILTIN_EVMERGELO,
2969   SPE_BUILTIN_EVMERGELOHI,
2970   SPE_BUILTIN_EVMHEGSMFAA,
2971   SPE_BUILTIN_EVMHEGSMFAN,
2972   SPE_BUILTIN_EVMHEGSMIAA,
2973   SPE_BUILTIN_EVMHEGSMIAN,
2974   SPE_BUILTIN_EVMHEGUMIAA,
2975   SPE_BUILTIN_EVMHEGUMIAN,
2976   SPE_BUILTIN_EVMHESMF,
2977   SPE_BUILTIN_EVMHESMFA,
2978   SPE_BUILTIN_EVMHESMFAAW,
2979   SPE_BUILTIN_EVMHESMFANW,
2980   SPE_BUILTIN_EVMHESMI,
2981   SPE_BUILTIN_EVMHESMIA,
2982   SPE_BUILTIN_EVMHESMIAAW,
2983   SPE_BUILTIN_EVMHESMIANW,
2984   SPE_BUILTIN_EVMHESSF,
2985   SPE_BUILTIN_EVMHESSFA,
2986   SPE_BUILTIN_EVMHESSFAAW,
2987   SPE_BUILTIN_EVMHESSFANW,
2988   SPE_BUILTIN_EVMHESSIAAW,
2989   SPE_BUILTIN_EVMHESSIANW,
2990   SPE_BUILTIN_EVMHEUMI,
2991   SPE_BUILTIN_EVMHEUMIA,
2992   SPE_BUILTIN_EVMHEUMIAAW,
2993   SPE_BUILTIN_EVMHEUMIANW,
2994   SPE_BUILTIN_EVMHEUSIAAW,
2995   SPE_BUILTIN_EVMHEUSIANW,
2996   SPE_BUILTIN_EVMHOGSMFAA,
2997   SPE_BUILTIN_EVMHOGSMFAN,
2998   SPE_BUILTIN_EVMHOGSMIAA,
2999   SPE_BUILTIN_EVMHOGSMIAN,
3000   SPE_BUILTIN_EVMHOGUMIAA,
3001   SPE_BUILTIN_EVMHOGUMIAN,
3002   SPE_BUILTIN_EVMHOSMF,
3003   SPE_BUILTIN_EVMHOSMFA,
3004   SPE_BUILTIN_EVMHOSMFAAW,
3005   SPE_BUILTIN_EVMHOSMFANW,
3006   SPE_BUILTIN_EVMHOSMI,
3007   SPE_BUILTIN_EVMHOSMIA,
3008   SPE_BUILTIN_EVMHOSMIAAW,
3009   SPE_BUILTIN_EVMHOSMIANW,
3010   SPE_BUILTIN_EVMHOSSF,
3011   SPE_BUILTIN_EVMHOSSFA,
3012   SPE_BUILTIN_EVMHOSSFAAW,
3013   SPE_BUILTIN_EVMHOSSFANW,
3014   SPE_BUILTIN_EVMHOSSIAAW,
3015   SPE_BUILTIN_EVMHOSSIANW,
3016   SPE_BUILTIN_EVMHOUMI,
3017   SPE_BUILTIN_EVMHOUMIA,
3018   SPE_BUILTIN_EVMHOUMIAAW,
3019   SPE_BUILTIN_EVMHOUMIANW,
3020   SPE_BUILTIN_EVMHOUSIAAW,
3021   SPE_BUILTIN_EVMHOUSIANW,
3022   SPE_BUILTIN_EVMWHSMF,
3023   SPE_BUILTIN_EVMWHSMFA,
3024   SPE_BUILTIN_EVMWHSMI,
3025   SPE_BUILTIN_EVMWHSMIA,
3026   SPE_BUILTIN_EVMWHSSF,
3027   SPE_BUILTIN_EVMWHSSFA,
3028   SPE_BUILTIN_EVMWHUMI,
3029   SPE_BUILTIN_EVMWHUMIA,
3030   SPE_BUILTIN_EVMWLSMIAAW,
3031   SPE_BUILTIN_EVMWLSMIANW,
3032   SPE_BUILTIN_EVMWLSSIAAW,
3033   SPE_BUILTIN_EVMWLSSIANW,
3034   SPE_BUILTIN_EVMWLUMI,
3035   SPE_BUILTIN_EVMWLUMIA,
3036   SPE_BUILTIN_EVMWLUMIAAW,
3037   SPE_BUILTIN_EVMWLUMIANW,
3038   SPE_BUILTIN_EVMWLUSIAAW,
3039   SPE_BUILTIN_EVMWLUSIANW,
3040   SPE_BUILTIN_EVMWSMF,
3041   SPE_BUILTIN_EVMWSMFA,
3042   SPE_BUILTIN_EVMWSMFAA,
3043   SPE_BUILTIN_EVMWSMFAN,
3044   SPE_BUILTIN_EVMWSMI,
3045   SPE_BUILTIN_EVMWSMIA,
3046   SPE_BUILTIN_EVMWSMIAA,
3047   SPE_BUILTIN_EVMWSMIAN,
3048   SPE_BUILTIN_EVMWHSSFAA,
3049   SPE_BUILTIN_EVMWSSF,
3050   SPE_BUILTIN_EVMWSSFA,
3051   SPE_BUILTIN_EVMWSSFAA,
3052   SPE_BUILTIN_EVMWSSFAN,
3053   SPE_BUILTIN_EVMWUMI,
3054   SPE_BUILTIN_EVMWUMIA,
3055   SPE_BUILTIN_EVMWUMIAA,
3056   SPE_BUILTIN_EVMWUMIAN,
3057   SPE_BUILTIN_EVNAND,
3058   SPE_BUILTIN_EVNOR,
3059   SPE_BUILTIN_EVOR,
3060   SPE_BUILTIN_EVORC,
3061   SPE_BUILTIN_EVRLW,
3062   SPE_BUILTIN_EVSLW,
3063   SPE_BUILTIN_EVSRWS,
3064   SPE_BUILTIN_EVSRWU,
3065   SPE_BUILTIN_EVSTDDX,
3066   SPE_BUILTIN_EVSTDHX,
3067   SPE_BUILTIN_EVSTDWX,
3068   SPE_BUILTIN_EVSTWHEX,
3069   SPE_BUILTIN_EVSTWHOX,
3070   SPE_BUILTIN_EVSTWWEX,
3071   SPE_BUILTIN_EVSTWWOX,
3072   SPE_BUILTIN_EVSUBFW,
3073   SPE_BUILTIN_EVXOR,
3074   SPE_BUILTIN_EVABS,
3075   SPE_BUILTIN_EVADDSMIAAW,
3076   SPE_BUILTIN_EVADDSSIAAW,
3077   SPE_BUILTIN_EVADDUMIAAW,
3078   SPE_BUILTIN_EVADDUSIAAW,
3079   SPE_BUILTIN_EVCNTLSW,
3080   SPE_BUILTIN_EVCNTLZW,
3081   SPE_BUILTIN_EVEXTSB,
3082   SPE_BUILTIN_EVEXTSH,
3083   SPE_BUILTIN_EVFSABS,
3084   SPE_BUILTIN_EVFSCFSF,
3085   SPE_BUILTIN_EVFSCFSI,
3086   SPE_BUILTIN_EVFSCFUF,
3087   SPE_BUILTIN_EVFSCFUI,
3088   SPE_BUILTIN_EVFSCTSF,
3089   SPE_BUILTIN_EVFSCTSI,
3090   SPE_BUILTIN_EVFSCTSIZ,
3091   SPE_BUILTIN_EVFSCTUF,
3092   SPE_BUILTIN_EVFSCTUI,
3093   SPE_BUILTIN_EVFSCTUIZ,
3094   SPE_BUILTIN_EVFSNABS,
3095   SPE_BUILTIN_EVFSNEG,
3096   SPE_BUILTIN_EVMRA,
3097   SPE_BUILTIN_EVNEG,
3098   SPE_BUILTIN_EVRNDW,
3099   SPE_BUILTIN_EVSUBFSMIAAW,
3100   SPE_BUILTIN_EVSUBFSSIAAW,
3101   SPE_BUILTIN_EVSUBFUMIAAW,
3102   SPE_BUILTIN_EVSUBFUSIAAW,
3103   SPE_BUILTIN_EVADDIW,
3104   SPE_BUILTIN_EVLDD,
3105   SPE_BUILTIN_EVLDH,
3106   SPE_BUILTIN_EVLDW,
3107   SPE_BUILTIN_EVLHHESPLAT,
3108   SPE_BUILTIN_EVLHHOSSPLAT,
3109   SPE_BUILTIN_EVLHHOUSPLAT,
3110   SPE_BUILTIN_EVLWHE,
3111   SPE_BUILTIN_EVLWHOS,
3112   SPE_BUILTIN_EVLWHOU,
3113   SPE_BUILTIN_EVLWHSPLAT,
3114   SPE_BUILTIN_EVLWWSPLAT,
3115   SPE_BUILTIN_EVRLWI,
3116   SPE_BUILTIN_EVSLWI,
3117   SPE_BUILTIN_EVSRWIS,
3118   SPE_BUILTIN_EVSRWIU,
3119   SPE_BUILTIN_EVSTDD,
3120   SPE_BUILTIN_EVSTDH,
3121   SPE_BUILTIN_EVSTDW,
3122   SPE_BUILTIN_EVSTWHE,
3123   SPE_BUILTIN_EVSTWHO,
3124   SPE_BUILTIN_EVSTWWE,
3125   SPE_BUILTIN_EVSTWWO,
3126   SPE_BUILTIN_EVSUBIFW,
3127
3128   /* Compares.  */
3129   SPE_BUILTIN_EVCMPEQ,
3130   SPE_BUILTIN_EVCMPGTS,
3131   SPE_BUILTIN_EVCMPGTU,
3132   SPE_BUILTIN_EVCMPLTS,
3133   SPE_BUILTIN_EVCMPLTU,
3134   SPE_BUILTIN_EVFSCMPEQ,
3135   SPE_BUILTIN_EVFSCMPGT,
3136   SPE_BUILTIN_EVFSCMPLT,
3137   SPE_BUILTIN_EVFSTSTEQ,
3138   SPE_BUILTIN_EVFSTSTGT,
3139   SPE_BUILTIN_EVFSTSTLT,
3140
3141   /* EVSEL compares.  */
3142   SPE_BUILTIN_EVSEL_CMPEQ,
3143   SPE_BUILTIN_EVSEL_CMPGTS,
3144   SPE_BUILTIN_EVSEL_CMPGTU,
3145   SPE_BUILTIN_EVSEL_CMPLTS,
3146   SPE_BUILTIN_EVSEL_CMPLTU,
3147   SPE_BUILTIN_EVSEL_FSCMPEQ,
3148   SPE_BUILTIN_EVSEL_FSCMPGT,
3149   SPE_BUILTIN_EVSEL_FSCMPLT,
3150   SPE_BUILTIN_EVSEL_FSTSTEQ,
3151   SPE_BUILTIN_EVSEL_FSTSTGT,
3152   SPE_BUILTIN_EVSEL_FSTSTLT,
3153
3154   SPE_BUILTIN_EVSPLATFI,
3155   SPE_BUILTIN_EVSPLATI,
3156   SPE_BUILTIN_EVMWHSSMAA,
3157   SPE_BUILTIN_EVMWHSMFAA,
3158   SPE_BUILTIN_EVMWHSMIAA,
3159   SPE_BUILTIN_EVMWHUSIAA,
3160   SPE_BUILTIN_EVMWHUMIAA,
3161   SPE_BUILTIN_EVMWHSSFAN,
3162   SPE_BUILTIN_EVMWHSSIAN,
3163   SPE_BUILTIN_EVMWHSMFAN,
3164   SPE_BUILTIN_EVMWHSMIAN,
3165   SPE_BUILTIN_EVMWHUSIAN,
3166   SPE_BUILTIN_EVMWHUMIAN,
3167   SPE_BUILTIN_EVMWHGSSFAA,
3168   SPE_BUILTIN_EVMWHGSMFAA,
3169   SPE_BUILTIN_EVMWHGSMIAA,
3170   SPE_BUILTIN_EVMWHGUMIAA,
3171   SPE_BUILTIN_EVMWHGSSFAN,
3172   SPE_BUILTIN_EVMWHGSMFAN,
3173   SPE_BUILTIN_EVMWHGSMIAN,
3174   SPE_BUILTIN_EVMWHGUMIAN,
3175   SPE_BUILTIN_MTSPEFSCR,
3176   SPE_BUILTIN_MFSPEFSCR,
3177   SPE_BUILTIN_BRINC
3178 };