OSDN Git Service

* expr.c (move_block_from_reg): Remove "size" parm. Localize vars.
[pf3gnuchains/gcc-fork.git] / gcc / config / pa / pa.h
1 /* Definitions of target machine for GNU compiler, for the HP Spectrum.
2    Copyright (C) 1992, 1993, 1994, 1995, 1996, 1997, 1998, 1999, 2000,
3    2001, 2002, 2003 Free Software Foundation, Inc.
4    Contributed by Michael Tiemann (tiemann@cygnus.com) of Cygnus Support
5    and Tim Moore (moore@defmacro.cs.utah.edu) of the Center for
6    Software Science at the University of Utah.
7
8 This file is part of GNU CC.
9
10 GNU CC is free software; you can redistribute it and/or modify
11 it under the terms of the GNU General Public License as published by
12 the Free Software Foundation; either version 2, or (at your option)
13 any later version.
14
15 GNU CC is distributed in the hope that it will be useful,
16 but WITHOUT ANY WARRANTY; without even the implied warranty of
17 MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
18 GNU General Public License for more details.
19
20 You should have received a copy of the GNU General Public License
21 along with GNU CC; see the file COPYING.  If not, write to
22 the Free Software Foundation, 59 Temple Place - Suite 330,
23 Boston, MA 02111-1307, USA.  */
24
25 enum cmp_type                           /* comparison type */
26 {
27   CMP_SI,                               /* compare integers */
28   CMP_SF,                               /* compare single precision floats */
29   CMP_DF,                               /* compare double precision floats */
30   CMP_MAX                               /* max comparison type */
31 };
32
33 /* For long call handling.  */
34 extern unsigned long total_code_bytes;
35
36 /* Which processor to schedule for.  */
37
38 enum processor_type
39 {
40   PROCESSOR_700,
41   PROCESSOR_7100,
42   PROCESSOR_7100LC,
43   PROCESSOR_7200,
44   PROCESSOR_7300,
45   PROCESSOR_8000
46 };
47
48 /* For -mschedule= option.  */
49 extern const char *pa_cpu_string;
50 extern enum processor_type pa_cpu;
51
52 #define pa_cpu_attr ((enum attr_cpu)pa_cpu)
53
54 /* Which architecture to generate code for.  */
55
56 enum architecture_type
57 {
58   ARCHITECTURE_10,
59   ARCHITECTURE_11,
60   ARCHITECTURE_20
61 };
62
63 struct rtx_def;
64
65 /* For -march= option.  */
66 extern const char *pa_arch_string;
67 extern enum architecture_type pa_arch;
68
69 /* Print subsidiary information on the compiler version in use.  */
70
71 #define TARGET_VERSION fputs (" (hppa)", stderr);
72
73 /* Run-time compilation parameters selecting different hardware subsets.  */
74
75 extern int target_flags;
76
77 /* compile code for HP-PA 1.1 ("Snake").  */
78
79 #define MASK_PA_11 1
80
81 /* Disable all FP registers (they all become fixed).  This may be necessary
82    for compiling kernels which perform lazy context switching of FP regs.
83    Note if you use this option and try to perform floating point operations
84    the compiler will abort!  */
85
86 #define MASK_DISABLE_FPREGS 2
87 #define TARGET_DISABLE_FPREGS (target_flags & MASK_DISABLE_FPREGS)
88
89 /* Generate code which assumes that all space register are equivalent.
90    Triggers aggressive unscaled index addressing and faster
91    builtin_return_address.  */
92 #define MASK_NO_SPACE_REGS 4
93 #define TARGET_NO_SPACE_REGS (target_flags & MASK_NO_SPACE_REGS)
94
95 /* Allow unconditional jumps in the delay slots of call instructions.  */
96 #define MASK_JUMP_IN_DELAY 8
97 #define TARGET_JUMP_IN_DELAY (target_flags & MASK_JUMP_IN_DELAY)
98
99 /* Disable indexed addressing modes.  */
100 #define MASK_DISABLE_INDEXING 32
101 #define TARGET_DISABLE_INDEXING (target_flags & MASK_DISABLE_INDEXING)
102
103 /* Emit code which follows the new portable runtime calling conventions
104    HP wants everyone to use for ELF objects.  If at all possible you want
105    to avoid this since it's a performance loss for non-prototyped code.
106
107    Note TARGET_PORTABLE_RUNTIME also forces all calls to use inline
108    long-call stubs which is quite expensive.  */
109 #define MASK_PORTABLE_RUNTIME 64
110 #define TARGET_PORTABLE_RUNTIME (target_flags & MASK_PORTABLE_RUNTIME)
111
112 /* Emit directives only understood by GAS.  This allows parameter
113    relocations to work for static functions.  There is no way
114    to make them work the HP assembler at this time.  */
115 #define MASK_GAS 128
116 #define TARGET_GAS (target_flags & MASK_GAS)
117
118 /* Emit code for processors which do not have an FPU.  */
119 #define MASK_SOFT_FLOAT 256
120 #define TARGET_SOFT_FLOAT (target_flags & MASK_SOFT_FLOAT)
121
122 /* Use 3-insn load/store sequences for access to large data segments
123    in shared libraries on hpux10.  */
124 #define MASK_LONG_LOAD_STORE 512
125 #define TARGET_LONG_LOAD_STORE (target_flags & MASK_LONG_LOAD_STORE)
126
127 /* Use a faster sequence for indirect calls.  This assumes that calls
128    through function pointers will never cross a space boundary, and
129    that the executable is not dynamically linked.  Such assumptions
130    are generally safe for building kernels and statically linked
131    executables.  Code compiled with this option will fail miserably if
132    the executable is dynamically linked or uses nested functions!  */
133 #define MASK_FAST_INDIRECT_CALLS 1024
134 #define TARGET_FAST_INDIRECT_CALLS (target_flags & MASK_FAST_INDIRECT_CALLS)
135
136 /* Generate code with big switch statements to avoid out of range branches
137    occurring within the switch table.  */
138 #define MASK_BIG_SWITCH 2048
139 #define TARGET_BIG_SWITCH (target_flags & MASK_BIG_SWITCH)
140
141 /* Generate code for the HPPA 2.0 architecture.  TARGET_PA_11 should also be
142    true when this is true.  */
143 #define MASK_PA_20 4096
144
145 /* Generate cpp defines for server I/O.  */
146 #define MASK_SIO 8192
147 #define TARGET_SIO (target_flags & MASK_SIO)
148
149 /* Assume GNU linker by default.  */
150 #define MASK_GNU_LD 16384
151 #ifndef TARGET_GNU_LD
152 #define TARGET_GNU_LD (target_flags & MASK_GNU_LD)
153 #endif
154
155 /* Force generation of long calls.  */
156 #define MASK_LONG_CALLS 32768
157 #ifndef TARGET_LONG_CALLS
158 #define TARGET_LONG_CALLS (target_flags & MASK_LONG_CALLS)
159 #endif
160
161 #ifndef TARGET_PA_10
162 #define TARGET_PA_10 (target_flags & (MASK_PA_11 | MASK_PA_20) == 0)
163 #endif
164
165 #ifndef TARGET_PA_11
166 #define TARGET_PA_11 (target_flags & MASK_PA_11)
167 #endif
168
169 #ifndef TARGET_PA_20
170 #define TARGET_PA_20 (target_flags & MASK_PA_20)
171 #endif
172
173 /* Generate code for the HPPA 2.0 architecture in 64bit mode.  */
174 #ifndef TARGET_64BIT
175 #define TARGET_64BIT 0
176 #endif
177
178 /* Generate code for ELF32 ABI.  */
179 #ifndef TARGET_ELF32
180 #define TARGET_ELF32 0
181 #endif
182
183 /* Generate code for SOM 32bit ABI.  */
184 #ifndef TARGET_SOM
185 #define TARGET_SOM 0
186 #endif
187
188 /* The following three defines are potential target switches.  The current
189    defines are optimal given the current capabilities of GAS and GNU ld.  */
190
191 /* Define to a C expression evaluating to true to use long absolute calls.
192    Currently, only the HP assembler and SOM linker support long absolute
193    calls.  They are used only in non-pic code.  */
194 #define TARGET_LONG_ABS_CALL (TARGET_SOM && !TARGET_GAS)
195
196 /* Define to a C expression evaluating to true to use long pic symbol
197    difference calls.  This is a call variant similar to the long pic
198    pc-relative call.  Long pic symbol difference calls are only used with
199    the HP SOM linker.  Currently, only the HP assembler supports these
200    calls.  GAS doesn't allow an arbritrary difference of two symbols.  */
201 #define TARGET_LONG_PIC_SDIFF_CALL (!TARGET_GAS)
202
203 /* Define to a C expression evaluating to true to use long pic
204    pc-relative calls.  Long pic pc-relative calls are only used with
205    GAS.  Currently, they are usable for calls within a module but
206    not for external calls.  */
207 #define TARGET_LONG_PIC_PCREL_CALL 0
208
209 /* Define to a C expression evaluating to true to use SOM secondary
210    definition symbols for weak support.  Linker support for secondary
211    definition symbols is buggy prior to HP-UX 11.X.  */
212 #define TARGET_SOM_SDEF 0
213
214 /* Define to a C expression evaluating to true to save the entry value
215    of SP in the current frame marker.  This is normally unnecessary.
216    However, the HP-UX unwind library looks at the SAVE_SP callinfo flag.
217    HP compilers don't use this flag but it is supported by the assembler.
218    We set this flag to indicate that register %r3 has been saved at the
219    start of the frame.  Thus, when the HP unwind library is used, we
220    need to generate additional code to save SP into the frame marker.  */
221 #define TARGET_HPUX_UNWIND_LIBRARY 0
222
223 /* Macro to define tables used to set the flags.  This is a
224    list in braces of target switches with each switch being
225    { "NAME", VALUE, "HELP_STRING" }.  VALUE is the bits to set,
226    or minus the bits to clear.  An empty string NAME is used to
227    identify the default VALUE.  Do not mark empty strings for
228    translation.  */
229
230 #define TARGET_SWITCHES \
231   {{ "snake",                    MASK_PA_11,                            \
232      N_("Generate PA1.1 code") },                                       \
233    { "nosnake",                 -(MASK_PA_11 | MASK_PA_20),             \
234      N_("Generate PA1.0 code") },                                       \
235    { "pa-risc-1-0",             -(MASK_PA_11 | MASK_PA_20),             \
236      N_("Generate PA1.0 code") },                                       \
237    { "pa-risc-1-1",              MASK_PA_11,                            \
238      N_("Generate PA1.1 code") },                                       \
239    { "pa-risc-2-0",              MASK_PA_20,                            \
240      N_("Generate PA2.0 code (requires binutils 2.10 or later)") },     \
241    { "disable-fpregs",           MASK_DISABLE_FPREGS,                   \
242      N_("Disable FP regs") },                                           \
243    { "no-disable-fpregs",       -MASK_DISABLE_FPREGS,                   \
244      N_("Do not disable FP regs") },                                    \
245    { "no-space-regs",            MASK_NO_SPACE_REGS,                    \
246      N_("Disable space regs") },                                        \
247    { "space-regs",              -MASK_NO_SPACE_REGS,                    \
248      N_("Do not disable space regs") },                                 \
249    { "jump-in-delay",            MASK_JUMP_IN_DELAY,                    \
250      N_("Put jumps in call delay slots") },                             \
251    { "no-jump-in-delay",        -MASK_JUMP_IN_DELAY,                    \
252      N_("Do not put jumps in call delay slots") },                      \
253    { "disable-indexing",         MASK_DISABLE_INDEXING,                 \
254      N_("Disable indexed addressing") },                                \
255    { "no-disable-indexing",     -MASK_DISABLE_INDEXING,                 \
256      N_("Do not disable indexed addressing") },                         \
257    { "portable-runtime",         MASK_PORTABLE_RUNTIME,                 \
258      N_("Use portable calling conventions") },                          \
259    { "no-portable-runtime",     -MASK_PORTABLE_RUNTIME,                 \
260      N_("Do not use portable calling conventions") },                   \
261    { "gas",                      MASK_GAS,                              \
262      N_("Assume code will be assembled by GAS") },                      \
263    { "no-gas",                  -MASK_GAS,                              \
264      N_("Do not assume code will be assembled by GAS") },               \
265    { "soft-float",               MASK_SOFT_FLOAT,                       \
266      N_("Use software floating point") },                               \
267    { "no-soft-float",           -MASK_SOFT_FLOAT,                       \
268      N_("Do not use software floating point") },                        \
269    { "long-load-store",          MASK_LONG_LOAD_STORE,                  \
270      N_("Emit long load/store sequences") },                            \
271    { "no-long-load-store",      -MASK_LONG_LOAD_STORE,                  \
272      N_("Do not emit long load/store sequences") },                     \
273    { "fast-indirect-calls",      MASK_FAST_INDIRECT_CALLS,              \
274      N_("Generate fast indirect calls") },                              \
275    { "no-fast-indirect-calls",  -MASK_FAST_INDIRECT_CALLS,              \
276      N_("Do not generate fast indirect calls") },                       \
277    { "big-switch",               MASK_BIG_SWITCH,                       \
278      N_("Generate code for huge switch statements") },                  \
279    { "no-big-switch",           -MASK_BIG_SWITCH,                       \
280      N_("Do not generate code for huge switch statements") },           \
281    { "long-calls",               MASK_LONG_CALLS,                       \
282      N_("Always generate long calls") },                                \
283    { "no-long-calls",           -MASK_LONG_CALLS,                       \
284      N_("Generate long calls only when needed") },                      \
285    { "linker-opt",               0,                                     \
286      N_("Enable linker optimizations") },                               \
287    SUBTARGET_SWITCHES                                                   \
288    { "",                         TARGET_DEFAULT | TARGET_CPU_DEFAULT,   \
289      NULL }}
290
291 #ifndef TARGET_DEFAULT
292 #define TARGET_DEFAULT (MASK_GAS | MASK_JUMP_IN_DELAY)
293 #endif
294
295 #ifndef TARGET_CPU_DEFAULT
296 #define TARGET_CPU_DEFAULT 0
297 #endif
298
299 #ifndef SUBTARGET_SWITCHES
300 #define SUBTARGET_SWITCHES
301 #endif
302
303 #ifndef TARGET_SCHED_DEFAULT
304 #define TARGET_SCHED_DEFAULT "8000"
305 #endif
306
307 #define TARGET_OPTIONS                                                  \
308 {                                                                       \
309   { "schedule=",                &pa_cpu_string,                         \
310     N_("Specify CPU for scheduling purposes"), 0},                      \
311   { "arch=",                    &pa_arch_string,                        \
312     N_("Specify architecture for code generation.  Values are 1.0, 1.1, and 2.0.  2.0 requires gas snapshot 19990413 or later."), 0}\
313 }
314
315 /* Specify the dialect of assembler to use.  New mnemonics is dialect one
316    and the old mnemonics are dialect zero.  */
317 #define ASSEMBLER_DIALECT (TARGET_PA_20 ? 1 : 0)
318
319 #define OVERRIDE_OPTIONS override_options ()
320
321 /* stabs-in-som is nearly identical to stabs-in-elf.  To avoid useless
322    code duplication we simply include this file and override as needed.  */
323 #include "dbxelf.h"
324
325 /* We do not have to be compatible with dbx, so we enable gdb extensions
326    by default.  */
327 #define DEFAULT_GDB_EXTENSIONS 1
328
329 /* This used to be zero (no max length), but big enums and such can
330    cause huge strings which killed gas.
331
332    We also have to avoid lossage in dbxout.c -- it does not compute the
333    string size accurately, so we are real conservative here.  */
334 #undef DBX_CONTIN_LENGTH
335 #define DBX_CONTIN_LENGTH 3000
336
337 /* Only labels should ever begin in column zero.  */
338 #define ASM_STABS_OP "\t.stabs\t"
339 #define ASM_STABN_OP "\t.stabn\t"
340
341 /* GDB always assumes the current function's frame begins at the value
342    of the stack pointer upon entry to the current function.  Accessing
343    local variables and parameters passed on the stack is done using the
344    base of the frame + an offset provided by GCC.
345
346    For functions which have frame pointers this method works fine;
347    the (frame pointer) == (stack pointer at function entry) and GCC provides
348    an offset relative to the frame pointer.
349
350    This loses for functions without a frame pointer; GCC provides an offset
351    which is relative to the stack pointer after adjusting for the function's
352    frame size.  GDB would prefer the offset to be relative to the value of
353    the stack pointer at the function's entry.  Yuk!  */
354 #define DEBUGGER_AUTO_OFFSET(X) \
355   ((GET_CODE (X) == PLUS ? INTVAL (XEXP (X, 1)) : 0) \
356     + (frame_pointer_needed ? 0 : compute_frame_size (get_frame_size (), 0)))
357
358 #define DEBUGGER_ARG_OFFSET(OFFSET, X) \
359   ((GET_CODE (X) == PLUS ? OFFSET : 0) \
360     + (frame_pointer_needed ? 0 : compute_frame_size (get_frame_size (), 0)))
361
362 #define TARGET_CPU_CPP_BUILTINS()                               \
363 do {                                                            \
364      builtin_assert("cpu=hppa");                                \
365      builtin_assert("machine=hppa");                            \
366      builtin_define("__hppa");                                  \
367      builtin_define("__hppa__");                                \
368      if (TARGET_PA_20)                                          \
369        builtin_define("_PA_RISC2_0");                           \
370      else if (TARGET_PA_11)                                     \
371        builtin_define("_PA_RISC1_1");                           \
372      else                                                       \
373        builtin_define("_PA_RISC1_0");                           \
374 } while (0)
375
376 /* An old set of OS defines for various BSD-like systems.  */
377 #define TARGET_OS_CPP_BUILTINS()                                \
378   do                                                            \
379     {                                                           \
380         builtin_define_std ("REVARGV");                         \
381         builtin_define_std ("hp800");                           \
382         builtin_define_std ("hp9000");                          \
383         builtin_define_std ("hp9k8");                           \
384         if (c_language != clk_cplusplus                         \
385             && !flag_iso)                                       \
386           builtin_define ("hppa");                              \
387         builtin_define_std ("spectrum");                        \
388         builtin_define_std ("unix");                            \
389         builtin_assert ("system=bsd");                          \
390         builtin_assert ("system=unix");                         \
391     }                                                           \
392   while (0)
393
394 #define CC1_SPEC "%{pg:} %{p:}"
395
396 #define LINK_SPEC "%{mlinker-opt:-O} %{!shared:-u main} %{shared:-b}"
397
398 /* We don't want -lg.  */
399 #ifndef LIB_SPEC
400 #define LIB_SPEC "%{!p:%{!pg:-lc}}%{p:-lc_p}%{pg:-lc_p}"
401 #endif
402
403 /* This macro defines command-line switches that modify the default
404    target name.
405
406    The definition is be an initializer for an array of structures.  Each
407    array element has have three elements: the switch name, one of the
408    enumeration codes ADD or DELETE to indicate whether the string should be
409    inserted or deleted, and the string to be inserted or deleted.  */
410 #define MODIFY_TARGET_NAME {{"-32", DELETE, "64"}, {"-64", ADD, "64"}}
411
412 /* Make gcc agree with <machine/ansi.h> */
413
414 #define SIZE_TYPE "unsigned int"
415 #define PTRDIFF_TYPE "int"
416 #define WCHAR_TYPE "unsigned int"
417 #define WCHAR_TYPE_SIZE 32
418
419 /* Show we can debug even without a frame pointer.  */
420 #define CAN_DEBUG_WITHOUT_FP
421
422 /* Machine dependent reorg pass.  */
423 #define MACHINE_DEPENDENT_REORG(X) pa_reorg(X)
424
425 \f
426 /* target machine storage layout */
427
428 /* Define this macro if it is advisable to hold scalars in registers
429    in a wider mode than that declared by the program.  In such cases, 
430    the value is constrained to be within the bounds of the declared
431    type, but kept valid in the wider mode.  The signedness of the
432    extension may differ from that of the type.  */
433
434 #define PROMOTE_MODE(MODE,UNSIGNEDP,TYPE)  \
435   if (GET_MODE_CLASS (MODE) == MODE_INT \
436       && GET_MODE_SIZE (MODE) < UNITS_PER_WORD)         \
437     (MODE) = word_mode;
438
439 /* Define this if most significant bit is lowest numbered
440    in instructions that operate on numbered bit-fields.  */
441 #define BITS_BIG_ENDIAN 1
442
443 /* Define this if most significant byte of a word is the lowest numbered.  */
444 /* That is true on the HP-PA.  */
445 #define BYTES_BIG_ENDIAN 1
446
447 /* Define this if most significant word of a multiword number is lowest
448    numbered.  */
449 #define WORDS_BIG_ENDIAN 1
450
451 #define MAX_BITS_PER_WORD 64
452 #define MAX_LONG_TYPE_SIZE 32
453
454 /* Width of a word, in units (bytes).  */
455 #define UNITS_PER_WORD (TARGET_64BIT ? 8 : 4)
456 #define MIN_UNITS_PER_WORD 4
457
458 /* Allocation boundary (in *bits*) for storing arguments in argument list.  */
459 #define PARM_BOUNDARY BITS_PER_WORD
460
461 /* Largest alignment required for any stack parameter, in bits.
462    Don't define this if it is equal to PARM_BOUNDARY */
463 #define MAX_PARM_BOUNDARY BIGGEST_ALIGNMENT
464
465 /* Boundary (in *bits*) on which stack pointer is always aligned;
466    certain optimizations in combine depend on this.
467
468    The HP-UX runtime documents mandate 64-byte and 16-byte alignment for
469    the stack on the 32 and 64-bit ports, respectively.  However, we
470    are only guaranteed that the stack is aligned to BIGGEST_ALIGNMENT
471    in main.  Thus, we treat the former as the preferred alignment.  */
472 #define STACK_BOUNDARY BIGGEST_ALIGNMENT
473 #define PREFERRED_STACK_BOUNDARY (TARGET_64BIT ? 128 : 512)
474
475 /* Allocation boundary (in *bits*) for the code of a function.  */
476 #define FUNCTION_BOUNDARY BITS_PER_WORD
477
478 /* Alignment of field after `int : 0' in a structure.  */
479 #define EMPTY_FIELD_BOUNDARY 32
480
481 /* Every structure's size must be a multiple of this.  */
482 #define STRUCTURE_SIZE_BOUNDARY 8
483
484 /* A bit-field declared as `int' forces `int' alignment for the struct.  */
485 #define PCC_BITFIELD_TYPE_MATTERS 1
486
487 /* No data type wants to be aligned rounder than this.  */
488 #define BIGGEST_ALIGNMENT (2 * BITS_PER_WORD)
489
490 /* Get around hp-ux assembler bug, and make strcpy of constants fast.  */
491 #define CONSTANT_ALIGNMENT(CODE, TYPEALIGN) \
492   ((TYPEALIGN) < 32 ? 32 : (TYPEALIGN))
493
494 /* Make arrays of chars word-aligned for the same reasons.  */
495 #define DATA_ALIGNMENT(TYPE, ALIGN)             \
496   (TREE_CODE (TYPE) == ARRAY_TYPE               \
497    && TYPE_MODE (TREE_TYPE (TYPE)) == QImode    \
498    && (ALIGN) < BITS_PER_WORD ? BITS_PER_WORD : (ALIGN))
499
500 /* Set this nonzero if move instructions will actually fail to work
501    when given unaligned data.  */
502 #define STRICT_ALIGNMENT 1
503
504 /* Generate calls to memcpy, memcmp and memset.  */
505 #define TARGET_MEM_FUNCTIONS
506
507 /* Value is 1 if it is a good idea to tie two pseudo registers
508    when one has mode MODE1 and one has mode MODE2.
509    If HARD_REGNO_MODE_OK could produce different values for MODE1 and MODE2,
510    for any hard reg, then this must be 0 for correct output.  */
511 #define MODES_TIEABLE_P(MODE1, MODE2) \
512   (GET_MODE_CLASS (MODE1) == GET_MODE_CLASS (MODE2))
513
514 /* Specify the registers used for certain standard purposes.
515    The values of these macros are register numbers.  */
516
517 /* The HP-PA pc isn't overloaded on a register that the compiler knows about.  */
518 /* #define PC_REGNUM  */
519
520 /* Register to use for pushing function arguments.  */
521 #define STACK_POINTER_REGNUM 30
522
523 /* Base register for access to local variables of the function.  */
524 #define FRAME_POINTER_REGNUM 3
525
526 /* Value should be nonzero if functions must have frame pointers.  */
527 #define FRAME_POINTER_REQUIRED \
528   (current_function_calls_alloca)
529
530 /* C statement to store the difference between the frame pointer
531    and the stack pointer values immediately after the function prologue.
532
533    Note, we always pretend that this is a leaf function because if
534    it's not, there's no point in trying to eliminate the
535    frame pointer.  If it is a leaf function, we guessed right!  */
536 #define INITIAL_FRAME_POINTER_OFFSET(VAR) \
537   do {(VAR) = - compute_frame_size (get_frame_size (), 0);} while (0)
538
539 /* Base register for access to arguments of the function.  */
540 #define ARG_POINTER_REGNUM 3
541
542 /* Register in which static-chain is passed to a function.  */
543 #define STATIC_CHAIN_REGNUM 29
544
545 /* Register which holds offset table for position-independent
546    data references.  */
547
548 #define PIC_OFFSET_TABLE_REGNUM (TARGET_64BIT ? 27 : 19)
549 #define PIC_OFFSET_TABLE_REG_CALL_CLOBBERED 1
550
551 /* Function to return the rtx used to save the pic offset table register
552    across function calls.  */
553 extern struct rtx_def *hppa_pic_save_rtx PARAMS ((void));
554
555 #define DEFAULT_PCC_STRUCT_RETURN 0
556
557 /* SOM ABI says that objects larger than 64 bits are returned in memory.
558    PA64 ABI says that objects larger than 128 bits are returned in memory.
559    Note, int_size_in_bytes can return -1 if the size of the object is
560    variable or larger than the maximum value that can be expressed as
561    a HOST_WIDE_INT.   It can also return zero for an empty type.  The
562    simplest way to handle variable and empty types is to pass them in
563    memory.  This avoids problems in defining the boundaries of argument
564    slots, allocating registers, etc.  */
565 #define RETURN_IN_MEMORY(TYPE)  \
566   (int_size_in_bytes (TYPE) > (TARGET_64BIT ? 16 : 8)   \
567    || int_size_in_bytes (TYPE) <= 0)
568
569 /* Register in which address to store a structure value
570    is passed to a function.  */
571 #define STRUCT_VALUE_REGNUM 28
572
573 /* Describe how we implement __builtin_eh_return.  */
574 #define EH_RETURN_DATA_REGNO(N) \
575   ((N) < 3 ? (N) + 20 : (N) == 3 ? 31 : INVALID_REGNUM)
576 #define EH_RETURN_STACKADJ_RTX  gen_rtx_REG (Pmode, 29)
577 #define EH_RETURN_HANDLER_RTX \
578   gen_rtx_MEM (word_mode,                                               \
579                gen_rtx_PLUS (word_mode, frame_pointer_rtx,              \
580                              TARGET_64BIT ? GEN_INT (-16) : GEN_INT (-20)))
581                                 
582
583 /* Offset from the argument pointer register value to the top of
584    stack.  This is different from FIRST_PARM_OFFSET because of the
585    frame marker.  */
586 #define ARG_POINTER_CFA_OFFSET(FNDECL) 0
587 \f
588 /* The letters I, J, K, L and M in a register constraint string
589    can be used to stand for particular ranges of immediate operands.
590    This macro defines what the ranges are.
591    C is the letter, and VALUE is a constant value.
592    Return 1 if VALUE is in the range specified by C.
593
594    `I' is used for the 11 bit constants.
595    `J' is used for the 14 bit constants.
596    `K' is used for values that can be moved with a zdepi insn.
597    `L' is used for the 5 bit constants.
598    `M' is used for 0.
599    `N' is used for values with the least significant 11 bits equal to zero
600                           and when sign extended from 32 to 64 bits the
601                           value does not change.
602    `O' is used for numbers n such that n+1 is a power of 2.
603    */
604
605 #define CONST_OK_FOR_LETTER_P(VALUE, C)  \
606   ((C) == 'I' ? VAL_11_BITS_P (VALUE)                                   \
607    : (C) == 'J' ? VAL_14_BITS_P (VALUE)                                 \
608    : (C) == 'K' ? zdepi_cint_p (VALUE)                                  \
609    : (C) == 'L' ? VAL_5_BITS_P (VALUE)                                  \
610    : (C) == 'M' ? (VALUE) == 0                                          \
611    : (C) == 'N' ? (((VALUE) & (((HOST_WIDE_INT) -1 << 31) | 0x7ff)) == 0 \
612                    || (((VALUE) & (((HOST_WIDE_INT) -1 << 31) | 0x7ff)) \
613                        == (HOST_WIDE_INT) -1 << 31))                    \
614    : (C) == 'O' ? (((VALUE) & ((VALUE) + 1)) == 0)                      \
615    : (C) == 'P' ? and_mask_p (VALUE)                                    \
616    : 0)
617
618 /* Similar, but for floating or large integer constants, and defining letters
619    G and H.   Here VALUE is the CONST_DOUBLE rtx itself.
620
621    For PA, `G' is the floating-point constant zero.  `H' is undefined.  */
622
623 #define CONST_DOUBLE_OK_FOR_LETTER_P(VALUE, C)                          \
624   ((C) == 'G' ? (GET_MODE_CLASS (GET_MODE (VALUE)) == MODE_FLOAT        \
625                  && (VALUE) == CONST0_RTX (GET_MODE (VALUE)))           \
626    : 0)
627
628 /* The class value for index registers, and the one for base regs.  */
629 #define INDEX_REG_CLASS GENERAL_REGS
630 #define BASE_REG_CLASS GENERAL_REGS
631
632 #define FP_REG_CLASS_P(CLASS) \
633   ((CLASS) == FP_REGS || (CLASS) == FPUPPER_REGS)
634
635 /* True if register is floating-point.  */
636 #define FP_REGNO_P(N) ((N) >= FP_REG_FIRST && (N) <= FP_REG_LAST)
637
638 /* Given an rtx X being reloaded into a reg required to be
639    in class CLASS, return the class of reg to actually use.
640    In general this is just CLASS; but on some machines
641    in some cases it is preferable to use a more restrictive class.  */
642 #define PREFERRED_RELOAD_CLASS(X,CLASS) (CLASS)
643
644 /* Return the register class of a scratch register needed to copy IN into
645    or out of a register in CLASS in MODE.  If it can be done directly
646    NO_REGS is returned. 
647
648   Avoid doing any work for the common case calls.  */
649
650 #define SECONDARY_RELOAD_CLASS(CLASS,MODE,IN) \
651   ((CLASS == BASE_REG_CLASS && GET_CODE (IN) == REG             \
652     && REGNO (IN) < FIRST_PSEUDO_REGISTER)                      \
653    ? NO_REGS : secondary_reload_class (CLASS, MODE, IN))
654
655 /* On the PA it is not possible to directly move data between
656    GENERAL_REGS and FP_REGS.  */
657 #define SECONDARY_MEMORY_NEEDED(CLASS1, CLASS2, MODE)  \
658   (FP_REG_CLASS_P (CLASS1) != FP_REG_CLASS_P (CLASS2))
659
660 /* Return the stack location to use for secondary memory needed reloads.  */
661 #define SECONDARY_MEMORY_NEEDED_RTX(MODE) \
662   gen_rtx_MEM (MODE, gen_rtx_PLUS (Pmode, stack_pointer_rtx, GEN_INT (-16)))
663
664 \f
665 /* Stack layout; function entry, exit and calling.  */
666
667 /* Define this if pushing a word on the stack
668    makes the stack pointer a smaller address.  */
669 /* #define STACK_GROWS_DOWNWARD */
670
671 /* Believe it or not.  */
672 #define ARGS_GROW_DOWNWARD
673
674 /* Define this if the nominal address of the stack frame
675    is at the high-address end of the local variables;
676    that is, each additional local variable allocated
677    goes at a more negative offset in the frame.  */
678 /* #define FRAME_GROWS_DOWNWARD */
679
680 /* Offset within stack frame to start allocating local variables at.
681    If FRAME_GROWS_DOWNWARD, this is the offset to the END of the
682    first local allocated.  Otherwise, it is the offset to the BEGINNING
683    of the first local allocated.
684
685    On the 32-bit ports, we reserve one slot for the previous frame
686    pointer and one fill slot.  The fill slot is for compatibility
687    with HP compiled programs.  On the 64-bit ports, we reserve one
688    slot for the previous frame pointer.  */
689 #define STARTING_FRAME_OFFSET 8
690
691 /* Define STACK_ALIGNMENT_NEEDED to zero to disable final alignment
692    of the stack.  The default is to align it to STACK_BOUNDARY.  */
693 #define STACK_ALIGNMENT_NEEDED 0
694
695 /* If we generate an insn to push BYTES bytes,
696    this says how many the stack pointer really advances by.
697    On the HP-PA, don't define this because there are no push insns.  */
698 /*  #define PUSH_ROUNDING(BYTES) */
699
700 /* Offset of first parameter from the argument pointer register value.
701    This value will be negated because the arguments grow down.
702    Also note that on STACK_GROWS_UPWARD machines (such as this one)
703    this is the distance from the frame pointer to the end of the first
704    argument, not it's beginning.  To get the real offset of the first
705    argument, the size of the argument must be added.  */
706
707 #define FIRST_PARM_OFFSET(FNDECL) (TARGET_64BIT ? -64 : -32)
708
709 /* When a parameter is passed in a register, stack space is still
710    allocated for it.  */
711 #define REG_PARM_STACK_SPACE(DECL) (TARGET_64BIT ? 64 : 16)
712
713 /* Define this if the above stack space is to be considered part of the
714    space allocated by the caller.  */
715 #define OUTGOING_REG_PARM_STACK_SPACE
716
717 /* Keep the stack pointer constant throughout the function.
718    This is both an optimization and a necessity: longjmp
719    doesn't behave itself when the stack pointer moves within
720    the function!  */
721 #define ACCUMULATE_OUTGOING_ARGS 1
722
723 /* The weird HPPA calling conventions require a minimum of 48 bytes on
724    the stack: 16 bytes for register saves, and 32 bytes for magic.
725    This is the difference between the logical top of stack and the
726    actual sp.
727
728    On the 64-bit port, the HP C compiler allocates a 48-byte frame
729    marker, although the runtime documentation only describes a 16
730    byte marker.  For compatibility, we allocate 48 bytes.  */
731 #define STACK_POINTER_OFFSET \
732   (TARGET_64BIT ? -(current_function_outgoing_args_size + 48): -32)
733
734 #define STACK_DYNAMIC_OFFSET(FNDECL)    \
735   (TARGET_64BIT                         \
736    ? (STACK_POINTER_OFFSET)             \
737    : ((STACK_POINTER_OFFSET) - current_function_outgoing_args_size))
738
739 /* Value is 1 if returning from a function call automatically
740    pops the arguments described by the number-of-args field in the call.
741    FUNDECL is the declaration node of the function (as a tree),
742    FUNTYPE is the data type of the function (as a tree),
743    or for a library call it is an identifier node for the subroutine name.  */
744
745 #define RETURN_POPS_ARGS(FUNDECL,FUNTYPE,SIZE) 0
746
747 /* Define how to find the value returned by a function.
748    VALTYPE is the data type of the value (as a tree).
749    If the precise function being called is known, FUNC is its FUNCTION_DECL;
750    otherwise, FUNC is 0.  */
751
752 #define FUNCTION_VALUE(VALTYPE, FUNC) function_value (VALTYPE, FUNC)
753
754 /* Define how to find the value returned by a library function
755    assuming the value has mode MODE.  */
756
757 #define LIBCALL_VALUE(MODE)     \
758   gen_rtx_REG (MODE,                                                    \
759                (! TARGET_SOFT_FLOAT                                     \
760                 && ((MODE) == SFmode || (MODE) == DFmode) ? 32 : 28))
761
762 /* 1 if N is a possible register number for a function value
763    as seen by the caller.  */
764
765 #define FUNCTION_VALUE_REGNO_P(N) \
766   ((N) == 28 || (! TARGET_SOFT_FLOAT && (N) == 32))
767
768 \f
769 /* Define a data type for recording info about an argument list
770    during the scan of that argument list.  This data type should
771    hold all necessary information about the function itself
772    and about the args processed so far, enough to enable macros
773    such as FUNCTION_ARG to determine where the next arg should go.
774
775    On the HP-PA, the WORDS field holds the number of words
776    of arguments scanned so far (including the invisible argument,
777    if any, which holds the structure-value-address).  Thus, 4 or
778    more means all following args should go on the stack.
779    
780    The INCOMING field tracks whether this is an "incoming" or
781    "outgoing" argument.
782    
783    The INDIRECT field indicates whether this is is an indirect
784    call or not.
785    
786    The NARGS_PROTOTYPE field indicates that an argument does not
787    have a prototype when it less than or equal to 0.  */
788
789 struct hppa_args {int words, nargs_prototype, incoming, indirect; };
790
791 #define CUMULATIVE_ARGS struct hppa_args
792
793 /* Initialize a variable CUM of type CUMULATIVE_ARGS
794    for a call to a function whose data type is FNTYPE.
795    For a library call, FNTYPE is 0.  */
796
797 #define INIT_CUMULATIVE_ARGS(CUM,FNTYPE,LIBNAME,FNDECL) \
798   (CUM).words = 0,                                                      \
799   (CUM).incoming = 0,                                                   \
800   (CUM).indirect = (FNTYPE) && !(FNDECL),                               \
801   (CUM).nargs_prototype = (FNTYPE && TYPE_ARG_TYPES (FNTYPE)            \
802                            ? (list_length (TYPE_ARG_TYPES (FNTYPE)) - 1 \
803                               + (TYPE_MODE (TREE_TYPE (FNTYPE)) == BLKmode \
804                                  || RETURN_IN_MEMORY (TREE_TYPE (FNTYPE)))) \
805                            : 0)
806
807
808
809 /* Similar, but when scanning the definition of a procedure.  We always
810    set NARGS_PROTOTYPE large so we never return a PARALLEL.  */
811
812 #define INIT_CUMULATIVE_INCOMING_ARGS(CUM,FNTYPE,IGNORE) \
813   (CUM).words = 0,                              \
814   (CUM).incoming = 1,                           \
815   (CUM).indirect = 0,                           \
816   (CUM).nargs_prototype = 1000
817
818 /* Figure out the size in words of the function argument.  The size
819    returned by this macro should always be greater than zero because
820    we pass variable and zero sized objects by reference.  */
821
822 #define FUNCTION_ARG_SIZE(MODE, TYPE)   \
823   ((((MODE) != BLKmode \
824      ? (HOST_WIDE_INT) GET_MODE_SIZE (MODE) \
825      : int_size_in_bytes (TYPE)) + UNITS_PER_WORD - 1) / UNITS_PER_WORD)
826
827 /* Update the data in CUM to advance over an argument
828    of mode MODE and data type TYPE.
829    (TYPE is null for libcalls where that information may not be available.)  */
830
831 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED)                    \
832 { (CUM).nargs_prototype--;                                              \
833   (CUM).words += FUNCTION_ARG_SIZE(MODE, TYPE)                          \
834     + (((CUM).words & 01) && (TYPE) != 0                                \
835         && FUNCTION_ARG_SIZE(MODE, TYPE) > 1);                          \
836 }
837
838 /* Determine where to put an argument to a function.
839    Value is zero to push the argument on the stack,
840    or a hard register in which to store the argument.
841
842    MODE is the argument's machine mode.
843    TYPE is the data type of the argument (as a tree).
844     This is null for libcalls where that information may
845     not be available.
846    CUM is a variable of type CUMULATIVE_ARGS which gives info about
847     the preceding args and about the function being called.
848    NAMED is nonzero if this argument is a named parameter
849     (otherwise it is an extra parameter matching an ellipsis).
850
851    On the HP-PA the first four words of args are normally in registers
852    and the rest are pushed.  But any arg that won't entirely fit in regs
853    is pushed.
854
855    Arguments passed in registers are either 1 or 2 words long.
856
857    The caller must make a distinction between calls to explicitly named
858    functions and calls through pointers to functions -- the conventions
859    are different!  Calls through pointers to functions only use general
860    registers for the first four argument words.
861
862    Of course all this is different for the portable runtime model
863    HP wants everyone to use for ELF.  Ugh.  Here's a quick description
864    of how it's supposed to work.
865
866    1) callee side remains unchanged.  It expects integer args to be
867    in the integer registers, float args in the float registers and
868    unnamed args in integer registers.
869
870    2) caller side now depends on if the function being called has
871    a prototype in scope (rather than if it's being called indirectly).
872
873       2a) If there is a prototype in scope, then arguments are passed
874       according to their type (ints in integer registers, floats in float
875       registers, unnamed args in integer registers.
876
877       2b) If there is no prototype in scope, then floating point arguments
878       are passed in both integer and float registers.  egad.
879
880   FYI: The portable parameter passing conventions are almost exactly like
881   the standard parameter passing conventions on the RS6000.  That's why
882   you'll see lots of similar code in rs6000.h.  */
883
884 #define FUNCTION_ARG_PADDING(MODE, TYPE) function_arg_padding ((MODE), (TYPE))
885
886 /* Do not expect to understand this without reading it several times.  I'm
887    tempted to try and simply it, but I worry about breaking something.  */
888
889 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED) \
890   function_arg (&CUM, MODE, TYPE, NAMED)
891
892 /* Nonzero if we do not know how to pass TYPE solely in registers.  */
893 #define MUST_PASS_IN_STACK(MODE,TYPE) \
894   ((TYPE) != 0                                                  \
895    && (TREE_CODE (TYPE_SIZE (TYPE)) != INTEGER_CST              \
896        || TREE_ADDRESSABLE (TYPE)))
897
898 /* For an arg passed partly in registers and partly in memory,
899    this is the number of registers used.
900    For args passed entirely in registers or entirely in memory, zero.  */
901
902 /* For PA32 there are never split arguments. PA64, on the other hand, can
903    pass arguments partially in registers and partially in memory.  */
904 #define FUNCTION_ARG_PARTIAL_NREGS(CUM, MODE, TYPE, NAMED) \
905   (TARGET_64BIT ? function_arg_partial_nregs (&CUM, MODE, TYPE, NAMED) : 0)
906
907 /* If defined, a C expression that gives the alignment boundary, in
908    bits, of an argument with the specified mode and type.  If it is
909    not defined,  `PARM_BOUNDARY' is used for all arguments.  */
910
911 /* Arguments larger than one word are double word aligned.  */
912
913 #define FUNCTION_ARG_BOUNDARY(MODE, TYPE)                               \
914   (((TYPE)                                                              \
915     ? (integer_zerop (TYPE_SIZE (TYPE))                                 \
916        || !TREE_CONSTANT (TYPE_SIZE (TYPE))                             \
917        || int_size_in_bytes (TYPE) <= UNITS_PER_WORD)                   \
918     : GET_MODE_SIZE(MODE) <= UNITS_PER_WORD)                            \
919    ? PARM_BOUNDARY : MAX_PARM_BOUNDARY)
920
921 /* In the 32-bit runtime, arguments larger than eight bytes are passed
922    by invisible reference.  As a GCC extension, we also pass anything
923    with a zero or variable size by reference.
924
925    The 64-bit runtime does not describe passing any types by invisible
926    reference.  The internals of GCC can't currently handle passing
927    empty structures, and zero or variable length arrays when they are
928    not passed entirely on the stack or by reference.  Thus, as a GCC
929    extension, we pass these types by reference.  The HP compiler doesn't
930    support these types, so hopefully there shouldn't be any compatibility
931    issues.  This may have to be revisited when HP releases a C99 compiler
932    or updates the ABI.  */
933 #define FUNCTION_ARG_PASS_BY_REFERENCE(CUM, MODE, TYPE, NAMED)          \
934   (TARGET_64BIT                                                         \
935    ? ((TYPE) && int_size_in_bytes (TYPE) <= 0)                          \
936    : (((TYPE) && (int_size_in_bytes (TYPE) > 8                          \
937                   || int_size_in_bytes (TYPE) <= 0))                    \
938       || ((MODE) && GET_MODE_SIZE (MODE) > 8)))
939  
940 #define FUNCTION_ARG_CALLEE_COPIES(CUM, MODE, TYPE, NAMED)              \
941   FUNCTION_ARG_PASS_BY_REFERENCE (CUM, MODE, TYPE, NAMED)
942
943 \f
944 extern GTY(()) rtx hppa_compare_op0;
945 extern GTY(()) rtx hppa_compare_op1;
946 extern enum cmp_type hppa_branch_type;
947
948 /* On HPPA, we emit profiling code as rtl via PROFILE_HOOK rather than
949    as assembly via FUNCTION_PROFILER.  Just output a local label.
950    We can't use the function label because the GAS SOM target can't
951    handle the difference of a global symbol and a local symbol.  */
952
953 #ifndef FUNC_BEGIN_PROLOG_LABEL
954 #define FUNC_BEGIN_PROLOG_LABEL        "LFBP"
955 #endif
956
957 #define FUNCTION_PROFILER(FILE, LABEL) \
958   (*targetm.asm_out.internal_label) (FILE, FUNC_BEGIN_PROLOG_LABEL, LABEL)
959
960 #define PROFILE_HOOK(label_no) hppa_profile_hook (label_no)
961 void hppa_profile_hook PARAMS ((int label_no));
962
963 /* The profile counter if emitted must come before the prologue.  */
964 #define PROFILE_BEFORE_PROLOGUE 1
965
966 /* EXIT_IGNORE_STACK should be nonzero if, when returning from a function,
967    the stack pointer does not matter.  The value is tested only in
968    functions that have frame pointers.
969    No definition is equivalent to always zero.  */
970
971 extern int may_call_alloca;
972
973 #define EXIT_IGNORE_STACK       \
974  (get_frame_size () != 0        \
975   || current_function_calls_alloca || current_function_outgoing_args_size)
976
977 /* Output assembler code for a block containing the constant parts
978    of a trampoline, leaving space for the variable parts.\
979
980    The trampoline sets the static chain pointer to STATIC_CHAIN_REGNUM
981    and then branches to the specified routine.
982
983    This code template is copied from text segment to stack location
984    and then patched with INITIALIZE_TRAMPOLINE to contain
985    valid values, and then entered as a subroutine.
986
987    It is best to keep this as small as possible to avoid having to
988    flush multiple lines in the cache.  */
989
990 #define TRAMPOLINE_TEMPLATE(FILE)                                       \
991   {                                                                     \
992     if (! TARGET_64BIT)                                                 \
993       {                                                                 \
994         fputs ("\tldw   36(%r22),%r21\n", FILE);                        \
995         fputs ("\tbb,>=,n       %r21,30,.+16\n", FILE);                 \
996         if (ASSEMBLER_DIALECT == 0)                                     \
997           fputs ("\tdepi        0,31,2,%r21\n", FILE);                  \
998         else                                                            \
999           fputs ("\tdepwi       0,31,2,%r21\n", FILE);                  \
1000         fputs ("\tldw   4(%r21),%r19\n", FILE);                         \
1001         fputs ("\tldw   0(%r21),%r21\n", FILE);                         \
1002         fputs ("\tldsid (%r21),%r1\n", FILE);                           \
1003         fputs ("\tmtsp  %r1,%sr0\n", FILE);                             \
1004         fputs ("\tbe    0(%sr0,%r21)\n", FILE);                         \
1005         fputs ("\tldw   40(%r22),%r29\n", FILE);                        \
1006         fputs ("\t.word 0\n", FILE);                                    \
1007         fputs ("\t.word 0\n", FILE);                                    \
1008         fputs ("\t.word 0\n", FILE);                                    \
1009         fputs ("\t.word 0\n", FILE);                                    \
1010       }                                                                 \
1011     else                                                                \
1012       {                                                                 \
1013         fputs ("\t.dword 0\n", FILE);                                   \
1014         fputs ("\t.dword 0\n", FILE);                                   \
1015         fputs ("\t.dword 0\n", FILE);                                   \
1016         fputs ("\t.dword 0\n", FILE);                                   \
1017         fputs ("\tmfia  %r31\n", FILE);                                 \
1018         fputs ("\tldd   24(%r31),%r1\n", FILE);                         \
1019         fputs ("\tldd   24(%r1),%r27\n", FILE);                         \
1020         fputs ("\tldd   16(%r1),%r1\n", FILE);                          \
1021         fputs ("\tbve   (%r1)\n", FILE);                                \
1022         fputs ("\tldd   32(%r31),%r31\n", FILE);                        \
1023         fputs ("\t.dword 0  ; fptr\n", FILE);                           \
1024         fputs ("\t.dword 0  ; static link\n", FILE);                    \
1025       }                                                                 \
1026   }
1027
1028 /* Length in units of the trampoline for entering a nested function.
1029
1030    Flush the cache entries corresponding to the first and last addresses
1031    of the trampoline.  This is necessary as the trampoline may cross two
1032    cache lines.
1033
1034    If the code part of the trampoline ever grows to > 32 bytes, then it
1035    will become necessary to hack on the cacheflush pattern in pa.md.  */
1036
1037 #define TRAMPOLINE_SIZE (TARGET_64BIT ? 72 : 52)
1038
1039 /* Emit RTL insns to initialize the variable parts of a trampoline.
1040    FNADDR is an RTX for the address of the function's pure code.
1041    CXT is an RTX for the static chain value for the function.
1042
1043    Move the function address to the trampoline template at offset 36.
1044    Move the static chain value to trampoline template at offset 40.
1045    Move the trampoline address to trampoline template at offset 44.
1046    Move r19 to trampoline template at offset 48.  The latter two
1047    words create a plabel for the indirect call to the trampoline.  */
1048
1049 #define INITIALIZE_TRAMPOLINE(TRAMP, FNADDR, CXT)                       \
1050 {                                                                       \
1051   if (! TARGET_64BIT)                                                   \
1052     {                                                                   \
1053       rtx start_addr, end_addr;                                         \
1054                                                                         \
1055       start_addr = memory_address (Pmode, plus_constant ((TRAMP), 36)); \
1056       emit_move_insn (gen_rtx_MEM (Pmode, start_addr), (FNADDR));       \
1057       start_addr = memory_address (Pmode, plus_constant ((TRAMP), 40)); \
1058       emit_move_insn (gen_rtx_MEM (Pmode, start_addr), (CXT));          \
1059       start_addr = memory_address (Pmode, plus_constant ((TRAMP), 44)); \
1060       emit_move_insn (gen_rtx_MEM (Pmode, start_addr), (TRAMP));        \
1061       start_addr = memory_address (Pmode, plus_constant ((TRAMP), 48)); \
1062       emit_move_insn (gen_rtx_MEM (Pmode, start_addr),                  \
1063                       gen_rtx_REG (Pmode, 19));                         \
1064       /* fdc and fic only use registers for the address to flush,       \
1065          they do not accept integer displacements.  */                  \
1066       start_addr = force_reg (Pmode, (TRAMP));                          \
1067       end_addr = force_reg (Pmode, plus_constant ((TRAMP), 32));        \
1068       emit_insn (gen_dcacheflush (start_addr, end_addr));               \
1069       end_addr = force_reg (Pmode, plus_constant (start_addr, 32));     \
1070       emit_insn (gen_icacheflush (start_addr, end_addr, start_addr,     \
1071                                   gen_reg_rtx (Pmode), gen_reg_rtx (Pmode)));\
1072     }                                                                   \
1073   else                                                                  \
1074     {                                                                   \
1075       rtx start_addr, end_addr;                                         \
1076                                                                         \
1077       start_addr = memory_address (Pmode, plus_constant ((TRAMP), 56)); \
1078       emit_move_insn (gen_rtx_MEM (Pmode, start_addr), (FNADDR));       \
1079       start_addr = memory_address (Pmode, plus_constant ((TRAMP), 64)); \
1080       emit_move_insn (gen_rtx_MEM (Pmode, start_addr), (CXT));          \
1081       /* Create a fat pointer for the trampoline.  */                   \
1082       end_addr = force_reg (Pmode, plus_constant ((TRAMP), 32));        \
1083       start_addr = memory_address (Pmode, plus_constant ((TRAMP), 16)); \
1084       emit_move_insn (gen_rtx_MEM (Pmode, start_addr), end_addr);       \
1085       end_addr = gen_rtx_REG (Pmode, 27);                               \
1086       start_addr = memory_address (Pmode, plus_constant ((TRAMP), 24)); \
1087       emit_move_insn (gen_rtx_MEM (Pmode, start_addr), end_addr);       \
1088       /* fdc and fic only use registers for the address to flush,       \
1089          they do not accept integer displacements.  */                  \
1090       start_addr = force_reg (Pmode, (TRAMP));                          \
1091       end_addr = force_reg (Pmode, plus_constant ((TRAMP), 32));        \
1092       emit_insn (gen_dcacheflush (start_addr, end_addr));               \
1093       end_addr = force_reg (Pmode, plus_constant (start_addr, 32));     \
1094       emit_insn (gen_icacheflush (start_addr, end_addr, start_addr,     \
1095                                   gen_reg_rtx (Pmode), gen_reg_rtx (Pmode)));\
1096     }                                                                   \
1097 }
1098
1099 /* Perform any machine-specific adjustment in the address of the trampoline.
1100    ADDR contains the address that was passed to INITIALIZE_TRAMPOLINE.
1101    Adjust the trampoline address to point to the plabel at offset 44.  */
1102    
1103 #define TRAMPOLINE_ADJUST_ADDRESS(ADDR) \
1104   if (!TARGET_64BIT) (ADDR) = memory_address (Pmode, plus_constant ((ADDR), 46))
1105
1106 /* Emit code for a call to builtin_saveregs.  We must emit USE insns which
1107    reference the 4 integer arg registers and 4 fp arg registers.
1108    Ordinarily they are not call used registers, but they are for
1109    _builtin_saveregs, so we must make this explicit.  */
1110
1111 #define EXPAND_BUILTIN_SAVEREGS() hppa_builtin_saveregs ()
1112
1113 /* Implement `va_start' for varargs and stdarg.  */
1114
1115 #define EXPAND_BUILTIN_VA_START(valist, nextarg) \
1116   hppa_va_start (valist, nextarg)
1117
1118 /* Implement `va_arg'.  */
1119
1120 #define EXPAND_BUILTIN_VA_ARG(valist, type) \
1121   hppa_va_arg (valist, type)
1122 \f
1123 /* Addressing modes, and classification of registers for them. 
1124
1125    Using autoincrement addressing modes on PA8000 class machines is
1126    not profitable.  */
1127
1128 #define HAVE_POST_INCREMENT (pa_cpu < PROCESSOR_8000)
1129 #define HAVE_POST_DECREMENT (pa_cpu < PROCESSOR_8000)
1130
1131 #define HAVE_PRE_DECREMENT (pa_cpu < PROCESSOR_8000)
1132 #define HAVE_PRE_INCREMENT (pa_cpu < PROCESSOR_8000)
1133
1134 /* Macros to check register numbers against specific register classes.  */
1135
1136 /* These assume that REGNO is a hard or pseudo reg number.
1137    They give nonzero only if REGNO is a hard reg of the suitable class
1138    or a pseudo reg currently allocated to a suitable hard reg.
1139    Since they use reg_renumber, they are safe only once reg_renumber
1140    has been allocated, which happens in local-alloc.c.  */
1141
1142 #define REGNO_OK_FOR_INDEX_P(REGNO) \
1143   ((REGNO) && ((REGNO) < 32 || (unsigned) reg_renumber[REGNO] < 32))
1144 #define REGNO_OK_FOR_BASE_P(REGNO)  \
1145   ((REGNO) && ((REGNO) < 32 || (unsigned) reg_renumber[REGNO] < 32))
1146 #define REGNO_OK_FOR_FP_P(REGNO) \
1147   (FP_REGNO_P (REGNO) || FP_REGNO_P (reg_renumber[REGNO]))
1148
1149 /* Now macros that check whether X is a register and also,
1150    strictly, whether it is in a specified class.
1151
1152    These macros are specific to the HP-PA, and may be used only
1153    in code for printing assembler insns and in conditions for
1154    define_optimization.  */
1155
1156 /* 1 if X is an fp register.  */
1157
1158 #define FP_REG_P(X) (REG_P (X) && REGNO_OK_FOR_FP_P (REGNO (X)))
1159 \f
1160 /* Maximum number of registers that can appear in a valid memory address.  */
1161
1162 #define MAX_REGS_PER_ADDRESS 2
1163
1164 /* Recognize any constant value that is a valid address except
1165    for symbolic addresses.  We get better CSE by rejecting them
1166    here and allowing hppa_legitimize_address to break them up.  We
1167    use most of the constants accepted by CONSTANT_P, except CONST_DOUBLE.  */
1168
1169 #define CONSTANT_ADDRESS_P(X) \
1170   ((GET_CODE (X) == LABEL_REF || GET_CODE (X) == SYMBOL_REF             \
1171    || GET_CODE (X) == CONST_INT || GET_CODE (X) == CONST                \
1172    || GET_CODE (X) == HIGH)                                             \
1173    && (reload_in_progress || reload_completed || ! symbolic_expression_p (X)))
1174
1175 /* Include all constant integers and constant doubles, but not
1176    floating-point, except for floating-point zero.
1177
1178    Reject LABEL_REFs if we're not using gas or the new HP assembler. 
1179
1180    ?!? For now also reject CONST_DOUBLES in 64bit mode.  This will need
1181    further work.  */
1182 #ifndef NEW_HP_ASSEMBLER
1183 #define NEW_HP_ASSEMBLER 0
1184 #endif
1185 #define LEGITIMATE_CONSTANT_P(X)                                \
1186   ((GET_MODE_CLASS (GET_MODE (X)) != MODE_FLOAT                 \
1187     || (X) == CONST0_RTX (GET_MODE (X)))                        \
1188    && (NEW_HP_ASSEMBLER || TARGET_GAS || GET_CODE (X) != LABEL_REF)     \
1189    && !(TARGET_64BIT && GET_CODE (X) == CONST_DOUBLE)           \
1190    && !(TARGET_64BIT && GET_CODE (X) == CONST_INT               \
1191         && !(HOST_BITS_PER_WIDE_INT <= 32                       \
1192              || (INTVAL (X) >= (HOST_WIDE_INT) -32 << 31        \
1193                  && INTVAL (X) < (HOST_WIDE_INT) 32 << 31)      \
1194              || cint_ok_for_move (INTVAL (X))))                 \
1195    && !function_label_operand (X, VOIDmode))
1196
1197 /* Subroutine for EXTRA_CONSTRAINT.
1198
1199    Return 1 iff OP is a pseudo which did not get a hard register and
1200    we are running the reload pass.  */
1201
1202 #define IS_RELOADING_PSEUDO_P(OP) \
1203   ((reload_in_progress                                  \
1204     && GET_CODE (OP) == REG                             \
1205     && REGNO (OP) >= FIRST_PSEUDO_REGISTER              \
1206     && reg_renumber [REGNO (OP)] < 0))
1207
1208 /* Optional extra constraints for this machine. Borrowed from sparc.h.
1209
1210    For the HPPA, `Q' means that this is a memory operand but not a
1211    symbolic memory operand.  Note that an unassigned pseudo register
1212    is such a memory operand.  Needed because reload will generate
1213    these things in insns and then not re-recognize the insns, causing
1214    constrain_operands to fail.
1215
1216    `R' is used for scaled indexed addresses.
1217
1218    `S' is the constant 31.
1219
1220    `T' is for fp loads and stores.  */
1221 #define EXTRA_CONSTRAINT(OP, C)                         \
1222   ((C) == 'Q' ?                                         \
1223    (IS_RELOADING_PSEUDO_P (OP)                          \
1224     || (GET_CODE (OP) == MEM                            \
1225         && (memory_address_p (GET_MODE (OP), XEXP (OP, 0))\
1226             || reload_in_progress)                      \
1227         && ! symbolic_memory_operand (OP, VOIDmode)     \
1228         && !(GET_CODE (XEXP (OP, 0)) == PLUS            \
1229              && (GET_CODE (XEXP (XEXP (OP, 0), 0)) == MULT\
1230                  || GET_CODE (XEXP (XEXP (OP, 0), 1)) == MULT))))\
1231    : ((C) == 'R' ?                                      \
1232      (GET_CODE (OP) == MEM                              \
1233       && GET_CODE (XEXP (OP, 0)) == PLUS                \
1234       && (GET_CODE (XEXP (XEXP (OP, 0), 0)) == MULT     \
1235           || GET_CODE (XEXP (XEXP (OP, 0), 1)) == MULT) \
1236       && (move_operand (OP, GET_MODE (OP))              \
1237           || memory_address_p (GET_MODE (OP), XEXP (OP, 0))\
1238           || reload_in_progress))                       \
1239    : ((C) == 'T' ?                                      \
1240       (GET_CODE (OP) == MEM                             \
1241        /* Using DFmode forces only short displacements  \
1242           to be recognized as valid in reg+d addresses. \
1243           However, this is not necessary for PA2.0 since\
1244           it has long FP loads/stores.                  \
1245                                                         \
1246           FIXME: the ELF32 linker clobbers the LSB of   \
1247           the FP register number in {fldw,fstw} insns.  \
1248           Thus, we only allow long FP loads/stores on   \
1249           TARGET_64BIT.  */                             \
1250        && memory_address_p ((TARGET_PA_20               \
1251                              && !TARGET_ELF32           \
1252                              ? GET_MODE (OP)            \
1253                              : DFmode),                 \
1254                             XEXP (OP, 0))               \
1255        && !(GET_CODE (XEXP (OP, 0)) == LO_SUM           \
1256             && GET_CODE (XEXP (XEXP (OP, 0), 0)) == REG \
1257             && REG_OK_FOR_BASE_P (XEXP (XEXP (OP, 0), 0))\
1258             && GET_CODE (XEXP (XEXP (OP, 0), 1)) == UNSPEC\
1259             && GET_MODE (XEXP (OP, 0)) == Pmode)        \
1260        && !(GET_CODE (XEXP (OP, 0)) == PLUS             \
1261             && (GET_CODE (XEXP (XEXP (OP, 0), 0)) == MULT\
1262                 || GET_CODE (XEXP (XEXP (OP, 0), 1)) == MULT)))\
1263    : ((C) == 'U' ?                                      \
1264       (GET_CODE (OP) == CONST_INT && INTVAL (OP) == 63) \
1265    : ((C) == 'A' ?                                      \
1266       (GET_CODE (OP) == MEM                             \
1267        && GET_CODE (XEXP (OP, 0)) == LO_SUM             \
1268        && GET_CODE (XEXP (XEXP (OP, 0), 0)) == REG      \
1269        && REG_OK_FOR_BASE_P (XEXP (XEXP (OP, 0), 0))    \
1270        && GET_CODE (XEXP (XEXP (OP, 0), 1)) == UNSPEC           \
1271        && GET_MODE (XEXP (OP, 0)) == Pmode)                     \
1272    : ((C) == 'S' ?                                      \
1273       (GET_CODE (OP) == CONST_INT && INTVAL (OP) == 31) : 0))))))
1274         
1275
1276 /* The macros REG_OK_FOR..._P assume that the arg is a REG rtx
1277    and check its validity for a certain class.
1278    We have two alternate definitions for each of them.
1279    The usual definition accepts all pseudo regs; the other rejects
1280    them unless they have been allocated suitable hard regs.
1281    The symbol REG_OK_STRICT causes the latter definition to be used.
1282
1283    Most source files want to accept pseudo regs in the hope that
1284    they will get allocated to the class that the insn wants them to be in.
1285    Source files for reload pass need to be strict.
1286    After reload, it makes no difference, since pseudo regs have
1287    been eliminated by then.  */
1288
1289 #ifndef REG_OK_STRICT
1290
1291 /* Nonzero if X is a hard reg that can be used as an index
1292    or if it is a pseudo reg.  */
1293 #define REG_OK_FOR_INDEX_P(X) \
1294 (REGNO (X) && (REGNO (X) < 32 || REGNO (X) >= FIRST_PSEUDO_REGISTER))
1295 /* Nonzero if X is a hard reg that can be used as a base reg
1296    or if it is a pseudo reg.  */
1297 #define REG_OK_FOR_BASE_P(X) \
1298 (REGNO (X) && (REGNO (X) < 32 || REGNO (X) >= FIRST_PSEUDO_REGISTER))
1299
1300 #else
1301
1302 /* Nonzero if X is a hard reg that can be used as an index.  */
1303 #define REG_OK_FOR_INDEX_P(X) REGNO_OK_FOR_INDEX_P (REGNO (X))
1304 /* Nonzero if X is a hard reg that can be used as a base reg.  */
1305 #define REG_OK_FOR_BASE_P(X) REGNO_OK_FOR_BASE_P (REGNO (X))
1306
1307 #endif
1308 \f
1309 /* GO_IF_LEGITIMATE_ADDRESS recognizes an RTL expression
1310    that is a valid memory address for an instruction.
1311    The MODE argument is the machine mode for the MEM expression
1312    that wants to use this address.
1313
1314    On the HP-PA, the actual legitimate addresses must be
1315    REG+REG, REG+(REG*SCALE) or REG+SMALLINT.
1316    But we can treat a SYMBOL_REF as legitimate if it is part of this
1317    function's constant-pool, because such addresses can actually
1318    be output as REG+SMALLINT. 
1319
1320    Note we only allow 5 bit immediates for access to a constant address;
1321    doing so avoids losing for loading/storing a FP register at an address
1322    which will not fit in 5 bits.  */
1323
1324 #define VAL_5_BITS_P(X) ((unsigned HOST_WIDE_INT)(X) + 0x10 < 0x20)
1325 #define INT_5_BITS(X) VAL_5_BITS_P (INTVAL (X))
1326
1327 #define VAL_U5_BITS_P(X) ((unsigned HOST_WIDE_INT)(X) < 0x20)
1328 #define INT_U5_BITS(X) VAL_U5_BITS_P (INTVAL (X))
1329
1330 #define VAL_11_BITS_P(X) ((unsigned HOST_WIDE_INT)(X) + 0x400 < 0x800)
1331 #define INT_11_BITS(X) VAL_11_BITS_P (INTVAL (X))
1332
1333 #define VAL_14_BITS_P(X) ((unsigned HOST_WIDE_INT)(X) + 0x2000 < 0x4000)
1334 #define INT_14_BITS(X) VAL_14_BITS_P (INTVAL (X))
1335
1336 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, ADDR)  \
1337 {                                                       \
1338   if ((REG_P (X) && REG_OK_FOR_BASE_P (X))              \
1339       || ((GET_CODE (X) == PRE_DEC || GET_CODE (X) == POST_DEC          \
1340            || GET_CODE (X) == PRE_INC || GET_CODE (X) == POST_INC)      \
1341           && REG_P (XEXP (X, 0))                        \
1342           && REG_OK_FOR_BASE_P (XEXP (X, 0))))          \
1343     goto ADDR;                                          \
1344   else if (GET_CODE (X) == PLUS)                        \
1345     {                                                   \
1346       rtx base = 0, index = 0;                          \
1347       if (REG_P (XEXP (X, 0))                           \
1348           && REG_OK_FOR_BASE_P (XEXP (X, 0)))           \
1349         base = XEXP (X, 0), index = XEXP (X, 1);        \
1350       else if (REG_P (XEXP (X, 1))                      \
1351                && REG_OK_FOR_BASE_P (XEXP (X, 1)))      \
1352         base = XEXP (X, 1), index = XEXP (X, 0);        \
1353       if (base != 0)                                    \
1354         if (GET_CODE (index) == CONST_INT               \
1355             && ((INT_14_BITS (index)                    \
1356                  && (TARGET_SOFT_FLOAT                  \
1357                      || (TARGET_PA_20                   \
1358                          && ((MODE == SFmode            \
1359                               && (INTVAL (index) % 4) == 0)\
1360                              || (MODE == DFmode         \
1361                                  && (INTVAL (index) % 8) == 0)))\
1362                      || ((MODE) != SFmode && (MODE) != DFmode))) \
1363                 || INT_5_BITS (index)))                 \
1364           goto ADDR;                                    \
1365       if (! TARGET_SOFT_FLOAT                           \
1366           && ! TARGET_DISABLE_INDEXING                  \
1367           && base                                       \
1368           && ((MODE) == SFmode || (MODE) == DFmode)     \
1369           && GET_CODE (index) == MULT                   \
1370           && GET_CODE (XEXP (index, 0)) == REG          \
1371           && REG_OK_FOR_BASE_P (XEXP (index, 0))        \
1372           && GET_CODE (XEXP (index, 1)) == CONST_INT    \
1373           && INTVAL (XEXP (index, 1)) == ((MODE) == SFmode ? 4 : 8))\
1374         goto ADDR;                                      \
1375     }                                                   \
1376   else if (GET_CODE (X) == LO_SUM                       \
1377            && GET_CODE (XEXP (X, 0)) == REG             \
1378            && REG_OK_FOR_BASE_P (XEXP (X, 0))           \
1379            && CONSTANT_P (XEXP (X, 1))                  \
1380            && (TARGET_SOFT_FLOAT                        \
1381                /* We can allow symbolic LO_SUM addresses\
1382                   for PA2.0.  */                        \
1383                || (TARGET_PA_20                         \
1384                    && !TARGET_ELF32                     \
1385                    && GET_CODE (XEXP (X, 1)) != CONST_INT)\
1386                || ((MODE) != SFmode                     \
1387                    && (MODE) != DFmode)))               \
1388     goto ADDR;                                          \
1389   else if (GET_CODE (X) == LO_SUM                       \
1390            && GET_CODE (XEXP (X, 0)) == SUBREG          \
1391            && GET_CODE (SUBREG_REG (XEXP (X, 0))) == REG\
1392            && REG_OK_FOR_BASE_P (SUBREG_REG (XEXP (X, 0)))\
1393            && CONSTANT_P (XEXP (X, 1))                  \
1394            && (TARGET_SOFT_FLOAT                        \
1395                /* We can allow symbolic LO_SUM addresses\
1396                   for PA2.0.  */                        \
1397                || (TARGET_PA_20                         \
1398                    && !TARGET_ELF32                     \
1399                    && GET_CODE (XEXP (X, 1)) != CONST_INT)\
1400                || ((MODE) != SFmode                     \
1401                    && (MODE) != DFmode)))               \
1402     goto ADDR;                                          \
1403   else if (GET_CODE (X) == LABEL_REF                    \
1404            || (GET_CODE (X) == CONST_INT                \
1405                && INT_5_BITS (X)))                      \
1406     goto ADDR;                                          \
1407   /* Needed for -fPIC */                                \
1408   else if (GET_CODE (X) == LO_SUM                       \
1409            && GET_CODE (XEXP (X, 0)) == REG             \
1410            && REG_OK_FOR_BASE_P (XEXP (X, 0))           \
1411            && GET_CODE (XEXP (X, 1)) == UNSPEC          \
1412            && (TARGET_SOFT_FLOAT                        \
1413                || (TARGET_PA_20 && !TARGET_ELF32)       \
1414                || ((MODE) != SFmode                     \
1415                    && (MODE) != DFmode)))               \
1416     goto ADDR;                                          \
1417 }
1418
1419 /* Look for machine dependent ways to make the invalid address AD a
1420    valid address.
1421
1422    For the PA, transform:
1423
1424         memory(X + <large int>)
1425
1426    into:
1427
1428         if (<large int> & mask) >= 16
1429           Y = (<large int> & ~mask) + mask + 1  Round up.
1430         else
1431           Y = (<large int> & ~mask)             Round down.
1432         Z = X + Y
1433         memory (Z + (<large int> - Y));
1434
1435    This makes reload inheritance and reload_cse work better since Z
1436    can be reused.
1437
1438    There may be more opportunities to improve code with this hook.  */
1439 #define LEGITIMIZE_RELOAD_ADDRESS(AD, MODE, OPNUM, TYPE, IND, WIN)      \
1440 do {                                                                    \
1441   int offset, newoffset, mask;                                          \
1442   rtx new, temp = NULL_RTX;                                             \
1443                                                                         \
1444   mask = (GET_MODE_CLASS (MODE) == MODE_FLOAT                           \
1445           ? (TARGET_PA_20 && !TARGET_ELF32 ? 0x3fff : 0x1f) : 0x3fff);  \
1446                                                                         \
1447   if (optimize                                                          \
1448       && GET_CODE (AD) == PLUS)                                         \
1449     temp = simplify_binary_operation (PLUS, Pmode,                      \
1450                                       XEXP (AD, 0), XEXP (AD, 1));      \
1451                                                                         \
1452   new = temp ? temp : AD;                                               \
1453                                                                         \
1454   if (optimize                                                          \
1455       && GET_CODE (new) == PLUS                                         \
1456       && GET_CODE (XEXP (new, 0)) == REG                                \
1457       && GET_CODE (XEXP (new, 1)) == CONST_INT)                         \
1458     {                                                                   \
1459       offset = INTVAL (XEXP ((new), 1));                                \
1460                                                                         \
1461       /* Choose rounding direction.  Round up if we are >= halfway.  */ \
1462       if ((offset & mask) >= ((mask + 1) / 2))                          \
1463         newoffset = (offset & ~mask) + mask + 1;                        \
1464       else                                                              \
1465         newoffset = offset & ~mask;                                     \
1466                                                                         \
1467       if (newoffset != 0                                                \
1468           && VAL_14_BITS_P (newoffset))                                 \
1469         {                                                               \
1470                                                                         \
1471           temp = gen_rtx_PLUS (Pmode, XEXP (new, 0),                    \
1472                                GEN_INT (newoffset));                    \
1473           AD = gen_rtx_PLUS (Pmode, temp, GEN_INT (offset - newoffset));\
1474           push_reload (XEXP (AD, 0), 0, &XEXP (AD, 0), 0,               \
1475                              BASE_REG_CLASS, Pmode, VOIDmode, 0, 0,     \
1476                              (OPNUM), (TYPE));                          \
1477           goto WIN;                                                     \
1478         }                                                               \
1479     }                                                                   \
1480 } while (0)
1481
1482
1483
1484 \f
1485 /* Try machine-dependent ways of modifying an illegitimate address
1486    to be legitimate.  If we find one, return the new, valid address.
1487    This macro is used in only one place: `memory_address' in explow.c.
1488
1489    OLDX is the address as it was before break_out_memory_refs was called.
1490    In some cases it is useful to look at this to decide what needs to be done.
1491
1492    MODE and WIN are passed so that this macro can use
1493    GO_IF_LEGITIMATE_ADDRESS.
1494
1495    It is always safe for this macro to do nothing.  It exists to recognize
1496    opportunities to optimize the output.  */
1497
1498 #define LEGITIMIZE_ADDRESS(X, OLDX, MODE, WIN)  \
1499 { rtx orig_x = (X);                             \
1500   (X) = hppa_legitimize_address (X, OLDX, MODE);        \
1501   if ((X) != orig_x && memory_address_p (MODE, X)) \
1502     goto WIN; }
1503
1504 /* Go to LABEL if ADDR (a legitimate address expression)
1505    has an effect that depends on the machine mode it is used for.  */
1506
1507 #define GO_IF_MODE_DEPENDENT_ADDRESS(ADDR,LABEL)        \
1508   if (GET_CODE (ADDR) == PRE_DEC        \
1509       || GET_CODE (ADDR) == POST_DEC    \
1510       || GET_CODE (ADDR) == PRE_INC     \
1511       || GET_CODE (ADDR) == POST_INC)   \
1512     goto LABEL
1513 \f
1514 #define TARGET_ASM_SELECT_SECTION  pa_select_section
1515    
1516 /* Define this macro if references to a symbol must be treated
1517    differently depending on something about the variable or
1518    function named by the symbol (such as what section it is in).
1519
1520    The macro definition, if any, is executed immediately after the
1521    rtl for DECL or other node is created.
1522    The value of the rtl will be a `mem' whose address is a
1523    `symbol_ref'.
1524
1525    The usual thing for this macro to do is to a flag in the
1526    `symbol_ref' (such as `SYMBOL_REF_FLAG') or to store a modified
1527    name string in the `symbol_ref' (if one bit is not enough
1528    information).
1529
1530    On the HP-PA we use this to indicate if a symbol is in text or
1531    data space.  Also, function labels need special treatment.  */
1532
1533 #define TEXT_SPACE_P(DECL)\
1534   (TREE_CODE (DECL) == FUNCTION_DECL                                    \
1535    || (TREE_CODE (DECL) == VAR_DECL                                     \
1536        && TREE_READONLY (DECL) && ! TREE_SIDE_EFFECTS (DECL)            \
1537        && (! DECL_INITIAL (DECL) || ! reloc_needed (DECL_INITIAL (DECL))) \
1538        && !flag_pic)                                                    \
1539    || (TREE_CODE_CLASS (TREE_CODE (DECL)) == 'c'                        \
1540        && !(TREE_CODE (DECL) == STRING_CST && flag_writable_strings)))
1541
1542 #define FUNCTION_NAME_P(NAME)  (*(NAME) == '@')
1543
1544 /* Specify the machine mode that this machine uses
1545    for the index in the tablejump instruction.  */
1546 #define CASE_VECTOR_MODE (TARGET_BIG_SWITCH ? TImode : DImode)
1547
1548 /* Jump tables must be 32 bit aligned, no matter the size of the element.  */
1549 #define ADDR_VEC_ALIGN(ADDR_VEC) 2
1550
1551 /* Define this as 1 if `char' should by default be signed; else as 0.  */
1552 #define DEFAULT_SIGNED_CHAR 1
1553
1554 /* Max number of bytes we can move from memory to memory
1555    in one reasonably fast instruction.  */
1556 #define MOVE_MAX 8
1557
1558 /* Higher than the default as we prefer to use simple move insns
1559    (better scheduling and delay slot filling) and because our
1560    built-in block move is really a 2X unrolled loop. 
1561
1562    Believe it or not, this has to be big enough to allow for copying all
1563    arguments passed in registers to avoid infinite recursion during argument
1564    setup for a function call.  Why?  Consider how we copy the stack slots
1565    reserved for parameters when they may be trashed by a call.  */
1566 #define MOVE_RATIO (TARGET_64BIT ? 8 : 4)
1567
1568 /* Define if operations between registers always perform the operation
1569    on the full register even if a narrower mode is specified.  */
1570 #define WORD_REGISTER_OPERATIONS
1571
1572 /* Define if loading in MODE, an integral mode narrower than BITS_PER_WORD
1573    will either zero-extend or sign-extend.  The value of this macro should
1574    be the code that says which one of the two operations is implicitly
1575    done, NIL if none.  */
1576 #define LOAD_EXTEND_OP(MODE) ZERO_EXTEND
1577
1578 /* Nonzero if access to memory by bytes is slow and undesirable.  */
1579 #define SLOW_BYTE_ACCESS 1
1580
1581 /* Value is 1 if truncating an integer of INPREC bits to OUTPREC bits
1582    is done just by pretending it is already truncated.  */
1583 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC) 1
1584
1585 /* We assume that the store-condition-codes instructions store 0 for false
1586    and some other value for true.  This is the value stored for true.  */
1587
1588 #define STORE_FLAG_VALUE 1
1589
1590 /* When a prototype says `char' or `short', really pass an `int'.  */
1591 #define PROMOTE_PROTOTYPES 1
1592 #define PROMOTE_FUNCTION_RETURN 1
1593
1594 /* Specify the machine mode that pointers have.
1595    After generation of rtl, the compiler makes no further distinction
1596    between pointers and any other objects of this machine mode.  */
1597 #define Pmode word_mode
1598
1599 /* Given a comparison code (EQ, NE, etc.) and the first operand of a COMPARE,
1600    return the mode to be used for the comparison.  For floating-point, CCFPmode
1601    should be used.  CC_NOOVmode should be used when the first operand is a
1602    PLUS, MINUS, or NEG.  CCmode should be used when no special processing is
1603    needed.  */
1604 #define SELECT_CC_MODE(OP,X,Y) \
1605   (GET_MODE_CLASS (GET_MODE (X)) == MODE_FLOAT ? CCFPmode : CCmode)    \
1606
1607 /* A function address in a call instruction
1608    is a byte address (for indexing purposes)
1609    so give the MEM rtx a byte's mode.  */
1610 #define FUNCTION_MODE SImode
1611
1612 /* Define this if addresses of constant functions
1613    shouldn't be put through pseudo regs where they can be cse'd.
1614    Desirable on machines where ordinary constants are expensive
1615    but a CALL with constant address is cheap.  */
1616 #define NO_FUNCTION_CSE
1617
1618 /* Define this to be nonzero if shift instructions ignore all but the low-order
1619    few bits.  */
1620 #define SHIFT_COUNT_TRUNCATED 1
1621
1622 /* Compute extra cost of moving data between one register class
1623    and another.
1624
1625    Make moves from SAR so expensive they should never happen.  We used to
1626    have 0xffff here, but that generates overflow in rare cases.
1627
1628    Copies involving a FP register and a non-FP register are relatively
1629    expensive because they must go through memory.
1630
1631    Other copies are reasonably cheap.  */
1632 #define REGISTER_MOVE_COST(MODE, CLASS1, CLASS2) \
1633  (CLASS1 == SHIFT_REGS ? 0x100                                  \
1634   : FP_REG_CLASS_P (CLASS1) && ! FP_REG_CLASS_P (CLASS2) ? 16   \
1635   : FP_REG_CLASS_P (CLASS2) && ! FP_REG_CLASS_P (CLASS1) ? 16   \
1636   : 2)
1637
1638 /* Adjust the cost of branches.  */
1639 #define BRANCH_COST (pa_cpu == PROCESSOR_8000 ? 2 : 1)
1640
1641 /* Handling the special cases is going to get too complicated for a macro,
1642    just call `pa_adjust_insn_length' to do the real work.  */
1643 #define ADJUST_INSN_LENGTH(INSN, LENGTH)        \
1644   LENGTH += pa_adjust_insn_length (INSN, LENGTH);
1645
1646 /* Millicode insns are actually function calls with some special
1647    constraints on arguments and register usage.
1648
1649    Millicode calls always expect their arguments in the integer argument
1650    registers, and always return their result in %r29 (ret1).  They
1651    are expected to clobber their arguments, %r1, %r29, and the return
1652    pointer which is %r31 on 32-bit and %r2 on 64-bit, and nothing else.
1653
1654    This macro tells reorg that the references to arguments and
1655    millicode calls do not appear to happen until after the millicode call.
1656    This allows reorg to put insns which set the argument registers into the
1657    delay slot of the millicode call -- thus they act more like traditional
1658    CALL_INSNs.
1659
1660    Note we can not consider side effects of the insn to be delayed because
1661    the branch and link insn will clobber the return pointer.  If we happened
1662    to use the return pointer in the delay slot of the call, then we lose.
1663
1664    get_attr_type will try to recognize the given insn, so make sure to
1665    filter out things it will not accept -- SEQUENCE, USE and CLOBBER insns
1666    in particular.  */
1667 #define INSN_REFERENCES_ARE_DELAYED(X) (insn_refs_are_delayed (X))
1668
1669 \f
1670 /* Control the assembler format that we output.  */
1671
1672 /* Output to assembler file text saying following lines
1673    may contain character constants, extra white space, comments, etc.  */
1674
1675 #define ASM_APP_ON ""
1676
1677 /* Output to assembler file text saying following lines
1678    no longer contain unusual constructs.  */
1679
1680 #define ASM_APP_OFF ""
1681
1682 /* Output deferred plabels at the end of the file.  */
1683
1684 #define ASM_FILE_END(FILE) output_deferred_plabels (FILE)
1685
1686 /* This is how to output the definition of a user-level label named NAME,
1687    such as the label on a static function or variable NAME.  */
1688
1689 #define ASM_OUTPUT_LABEL(FILE, NAME)    \
1690   do { assemble_name (FILE, NAME);      \
1691        fputc ('\n', FILE); } while (0)
1692
1693 /* This is how to output a reference to a user-level label named NAME.
1694    `assemble_name' uses this.  */
1695
1696 #define ASM_OUTPUT_LABELREF(FILE,NAME)  \
1697   do {                                  \
1698     const char *xname = (NAME);         \
1699     if (FUNCTION_NAME_P (NAME))         \
1700       xname += 1;                       \
1701     if (xname[0] == '*')                \
1702       xname += 1;                       \
1703     else                                \
1704       fputs (user_label_prefix, FILE);  \
1705     fputs (xname, FILE);                \
1706   } while (0)
1707
1708 /* This is how to store into the string LABEL
1709    the symbol_ref name of an internal numbered label where
1710    PREFIX is the class of label and NUM is the number within the class.
1711    This is suitable for output with `assemble_name'.  */
1712
1713 #define ASM_GENERATE_INTERNAL_LABEL(LABEL,PREFIX,NUM)   \
1714   sprintf (LABEL, "*%c$%s%04ld", (PREFIX)[0], (PREFIX) + 1, (long)(NUM))
1715
1716 #define TARGET_ASM_GLOBALIZE_LABEL pa_globalize_label
1717
1718 #define ASM_OUTPUT_ASCII(FILE, P, SIZE)  \
1719   output_ascii ((FILE), (P), (SIZE))
1720
1721 /* This is how to output an element of a case-vector that is absolute.
1722    Note that this method makes filling these branch delay slots
1723    impossible.  */
1724
1725 #define ASM_OUTPUT_ADDR_VEC_ELT(FILE, VALUE)  \
1726   if (TARGET_BIG_SWITCH)                                        \
1727     fprintf (FILE, "\tstw %%r1,-16(%%r30)\n\tldil LR'L$%04d,%%r1\n\tbe RR'L$%04d(%%sr4,%%r1)\n\tldw -16(%%r30),%%r1\n", VALUE, VALUE);          \
1728   else                                                          \
1729     fprintf (FILE, "\tb L$%04d\n\tnop\n", VALUE)
1730
1731 /* Jump tables are executable code and live in the TEXT section on the PA.  */
1732 #define JUMP_TABLES_IN_TEXT_SECTION 1
1733
1734 /* This is how to output an element of a case-vector that is relative.
1735    This must be defined correctly as it is used when generating PIC code.
1736
1737    I believe it safe to use the same definition as ASM_OUTPUT_ADDR_VEC_ELT
1738    on the PA since ASM_OUTPUT_ADDR_VEC_ELT uses pc-relative jump instructions
1739    rather than a table of absolute addresses.  */
1740
1741 #define ASM_OUTPUT_ADDR_DIFF_ELT(FILE, BODY, VALUE, REL)  \
1742   if (TARGET_BIG_SWITCH)                                        \
1743     fprintf (FILE, "\tstw %%r1,-16(%%r30)\n\tldw T'L$%04d(%%r19),%%r1\n\tbv %%r0(%%r1)\n\tldw -16(%%r30),%%r1\n", VALUE);                               \
1744   else                                                          \
1745     fprintf (FILE, "\tb L$%04d\n\tnop\n", VALUE)
1746
1747 /* This is how to output an assembler line
1748    that says to advance the location counter
1749    to a multiple of 2**LOG bytes.  */
1750
1751 #define ASM_OUTPUT_ALIGN(FILE,LOG)      \
1752     fprintf (FILE, "\t.align %d\n", (1<<(LOG)))
1753
1754 #define ASM_OUTPUT_SKIP(FILE,SIZE)  \
1755   fprintf (FILE, "\t.blockz %d\n", (SIZE))
1756
1757 /* This says how to output an assembler line to define a global common symbol
1758    with size SIZE (in bytes) and alignment ALIGN (in bits).  */
1759
1760 #define ASM_OUTPUT_ALIGNED_COMMON(FILE, NAME, SIZE, ALIGNED)            \
1761 { bss_section ();                                                       \
1762   assemble_name ((FILE), (NAME));                                       \
1763   fputs ("\t.comm ", (FILE));                                           \
1764   fprintf ((FILE), "%d\n", MAX ((SIZE), ((ALIGNED) / BITS_PER_UNIT)));}
1765
1766 /* This says how to output an assembler line to define a local common symbol
1767    with size SIZE (in bytes) and alignment ALIGN (in bits).  */
1768
1769 #define ASM_OUTPUT_ALIGNED_LOCAL(FILE, NAME, SIZE, ALIGNED)             \
1770 { bss_section ();                                                       \
1771   fprintf ((FILE), "\t.align %d\n", ((ALIGNED) / BITS_PER_UNIT));       \
1772   assemble_name ((FILE), (NAME));                               \
1773   fprintf ((FILE), "\n\t.block %d\n", (SIZE));}
1774   
1775 #define ASM_PN_FORMAT "%s___%lu"
1776
1777 /* All HP assemblers use "!" to separate logical lines.  */
1778 #define IS_ASM_LOGICAL_LINE_SEPARATOR(C) ((C) == '!')
1779
1780 #define PRINT_OPERAND_PUNCT_VALID_P(CHAR) \
1781   ((CHAR) == '@' || (CHAR) == '#' || (CHAR) == '*' || (CHAR) == '^')
1782
1783 /* Print operand X (an rtx) in assembler syntax to file FILE.
1784    CODE is a letter or dot (`z' in `%z0') or 0 if no letter was specified.
1785    For `%' followed by punctuation, CODE is the punctuation and X is null.
1786
1787    On the HP-PA, the CODE can be `r', meaning this is a register-only operand
1788    and an immediate zero should be represented as `r0'.
1789
1790    Several % codes are defined:
1791    O an operation
1792    C compare conditions
1793    N extract conditions
1794    M modifier to handle preincrement addressing for memory refs.
1795    F modifier to handle preincrement addressing for fp memory refs */
1796
1797 #define PRINT_OPERAND(FILE, X, CODE) print_operand (FILE, X, CODE)
1798
1799 \f
1800 /* Print a memory address as an operand to reference that memory location.  */
1801
1802 #define PRINT_OPERAND_ADDRESS(FILE, ADDR)  \
1803 { register rtx addr = ADDR;                                             \
1804   register rtx base;                                                    \
1805   int offset;                                                           \
1806   switch (GET_CODE (addr))                                              \
1807     {                                                                   \
1808     case REG:                                                           \
1809       fprintf (FILE, "0(%s)", reg_names [REGNO (addr)]);                \
1810       break;                                                            \
1811     case PLUS:                                                          \
1812       if (GET_CODE (XEXP (addr, 0)) == CONST_INT)                       \
1813         offset = INTVAL (XEXP (addr, 0)), base = XEXP (addr, 1);        \
1814       else if (GET_CODE (XEXP (addr, 1)) == CONST_INT)                  \
1815         offset = INTVAL (XEXP (addr, 1)), base = XEXP (addr, 0);        \
1816       else                                                              \
1817         abort ();                                                       \
1818       fprintf (FILE, "%d(%s)", offset, reg_names [REGNO (base)]);       \
1819       break;                                                            \
1820     case LO_SUM:                                                        \
1821       if (!symbolic_operand (XEXP (addr, 1), VOIDmode))                 \
1822         fputs ("R'", FILE);                                             \
1823       else if (flag_pic == 0)                                           \
1824         fputs ("RR'", FILE);                                            \
1825       else                                                              \
1826         fputs ("RT'", FILE);                                            \
1827       output_global_address (FILE, XEXP (addr, 1), 0);                  \
1828       fputs ("(", FILE);                                                \
1829       output_operand (XEXP (addr, 0), 0);                               \
1830       fputs (")", FILE);                                                \
1831       break;                                                            \
1832     case CONST_INT:                                                     \
1833       fprintf (FILE, HOST_WIDE_INT_PRINT_DEC, INTVAL (addr));           \
1834       fprintf (FILE, "(%%r0)");                                         \
1835       break;                                                            \
1836     default:                                                            \
1837       output_addr_const (FILE, addr);                                   \
1838     }}
1839
1840 \f
1841 /* Find the return address associated with the frame given by
1842    FRAMEADDR.  */
1843 #define RETURN_ADDR_RTX(COUNT, FRAMEADDR)                                \
1844   (return_addr_rtx (COUNT, FRAMEADDR))
1845
1846 /* Used to mask out junk bits from the return address, such as
1847    processor state, interrupt status, condition codes and the like.  */
1848 #define MASK_RETURN_ADDR                                                \
1849   /* The privilege level is in the two low order bits, mask em out      \
1850      of the return address.  */                                         \
1851   (GEN_INT (-4))
1852
1853 /* The number of Pmode words for the setjmp buffer.  */
1854 #define JMP_BUF_SIZE 50
1855
1856 #define PREDICATE_CODES                                                 \
1857   {"reg_or_0_operand", {SUBREG, REG, CONST_INT}},                       \
1858   {"call_operand_address", {LABEL_REF, SYMBOL_REF, CONST_INT,           \
1859                             CONST_DOUBLE, CONST, HIGH, CONSTANT_P_RTX}}, \
1860   {"symbolic_operand", {SYMBOL_REF, LABEL_REF, CONST}},                 \
1861   {"symbolic_memory_operand", {SUBREG, MEM}},                           \
1862   {"reg_before_reload_operand", {REG, MEM}},                            \
1863   {"reg_or_nonsymb_mem_operand", {SUBREG, REG, MEM}},                   \
1864   {"reg_or_0_or_nonsymb_mem_operand", {SUBREG, REG, MEM, CONST_INT,     \
1865                                        CONST_DOUBLE}},                  \
1866   {"move_operand", {SUBREG, REG, CONSTANT_P_RTX, CONST_INT, MEM}},      \
1867   {"reg_or_cint_move_operand", {SUBREG, REG, CONST_INT}},               \
1868   {"pic_label_operand", {LABEL_REF, CONST}},                            \
1869   {"fp_reg_operand", {REG}},                                            \
1870   {"arith_operand", {SUBREG, REG, CONST_INT}},                          \
1871   {"arith11_operand", {SUBREG, REG, CONST_INT}},                        \
1872   {"pre_cint_operand", {CONST_INT}},                                    \
1873   {"post_cint_operand", {CONST_INT}},                                   \
1874   {"arith_double_operand", {SUBREG, REG, CONST_DOUBLE}},                \
1875   {"ireg_or_int5_operand", {CONST_INT, REG}},                           \
1876   {"int5_operand", {CONST_INT}},                                        \
1877   {"uint5_operand", {CONST_INT}},                                       \
1878   {"int11_operand", {CONST_INT}},                                       \
1879   {"uint32_operand", {CONST_INT,                                        \
1880    HOST_BITS_PER_WIDE_INT > 32 ? 0 : CONST_DOUBLE}},                    \
1881   {"arith5_operand", {SUBREG, REG, CONST_INT}},                         \
1882   {"and_operand", {SUBREG, REG, CONST_INT}},                            \
1883   {"ior_operand", {CONST_INT}},                                         \
1884   {"lhs_lshift_cint_operand", {CONST_INT}},                             \
1885   {"lhs_lshift_operand", {SUBREG, REG, CONST_INT}},                     \
1886   {"arith32_operand", {SUBREG, REG, CONST_INT}},                        \
1887   {"pc_or_label_operand", {PC, LABEL_REF}},                             \
1888   {"plus_xor_ior_operator", {PLUS, XOR, IOR}},                          \
1889   {"shadd_operand", {CONST_INT}},                                       \
1890   {"basereg_operand", {REG}},                                           \
1891   {"div_operand", {REG, CONST_INT}},                                    \
1892   {"ireg_operand", {REG}},                                              \
1893   {"cmpib_comparison_operator", {EQ, NE, LT, LE, LEU,                   \
1894    GT, GTU, GE}},                                                       \
1895   {"movb_comparison_operator", {EQ, NE, LT, GE}},
1896
1897 /* We need a libcall to canonicalize function pointers on TARGET_ELF32.  */
1898 #define CANONICALIZE_FUNCPTR_FOR_COMPARE_LIBCALL \
1899   "__canonicalize_funcptr_for_compare"