OSDN Git Service

* a29k.h, alpha.h, arc.h, arm.h, avr.h, clipper.h, convex.h,
[pf3gnuchains/gcc-fork.git] / gcc / config / mn10300 / mn10300.h
1 /* Definitions of target machine for GNU compiler.
2    Matsushita MN10300 series
3    Copyright (C) 1996, 1997, 1998, 1999, 2000, 2001, 2002
4    Free Software Foundation, Inc.
5    Contributed by Jeff Law (law@cygnus.com).
6
7 This file is part of GNU CC.
8
9 GNU CC is free software; you can redistribute it and/or modify
10 it under the terms of the GNU General Public License as published by
11 the Free Software Foundation; either version 2, or (at your option)
12 any later version.
13
14 GNU CC is distributed in the hope that it will be useful,
15 but WITHOUT ANY WARRANTY; without even the implied warranty of
16 MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
17 GNU General Public License for more details.
18
19 You should have received a copy of the GNU General Public License
20 along with GNU CC; see the file COPYING.  If not, write to
21 the Free Software Foundation, 59 Temple Place - Suite 330,
22 Boston, MA 02111-1307, USA.  */
23
24
25 #undef ASM_SPEC
26 #undef ASM_FINAL_SPEC
27 #undef LIB_SPEC
28 #undef ENDFILE_SPEC
29 #undef LINK_SPEC
30 #define LINK_SPEC "%{mrelax:--relax}"
31 #undef STARTFILE_SPEC
32 #define STARTFILE_SPEC "%{!mno-crt0:%{!shared:%{pg:gcrt0%O%s}%{!pg:%{p:mcrt0%O%s}%{!p:crt0%O%s}}}}"
33
34 /* Names to predefine in the preprocessor for this target machine.  */
35
36 #define CPP_PREDEFINES "-D__mn10300__ -D__MN10300__"
37
38 #define CPP_SPEC "%{mam33:-D__AM33__}"
39
40 /* Run-time compilation parameters selecting different hardware subsets.  */
41
42 extern int target_flags;
43
44 /* Macros used in the machine description to test the flags.  */
45
46 /* Macro to define tables used to set the flags.
47    This is a list in braces of pairs in braces,
48    each pair being { "NAME", VALUE }
49    where VALUE is the bits to set or minus the bits to clear.
50    An empty string NAME is used to identify the default VALUE.  */
51
52 /* Generate code to work around mul/mulq bugs on the mn10300.  */
53 #define TARGET_MULT_BUG                 (target_flags & 0x1)
54
55 /* Generate code for the AM33 processor.  */
56 #define TARGET_AM33                     (target_flags & 0x2)
57
58 #define TARGET_SWITCHES  \
59   {{ "mult-bug",        0x1,  N_("Work around hardware multiply bug")}, \
60    { "no-mult-bug",     -0x1, N_("Do not work around hardware multiply bug")},\
61    { "am33",            0x2,  N_("Target the AM33 processor")}, \
62    { "am33",            -(0x1), ""},\
63    { "no-am33",         -0x2, ""},      \
64    { "no-crt0",         0,    N_("No default crt0.o") }, \
65    { "relax",           0,    N_("Enable linker relaxations") }, \
66    { "", TARGET_DEFAULT, NULL}}
67
68 #ifndef TARGET_DEFAULT
69 #define TARGET_DEFAULT 0x1
70 #endif
71
72 /* Print subsidiary information on the compiler version in use.  */
73
74 #define TARGET_VERSION fprintf (stderr, " (MN10300)");
75
76 \f
77 /* Target machine storage layout */
78
79 /* Define this if most significant bit is lowest numbered
80    in instructions that operate on numbered bit-fields.
81    This is not true on the Matsushita MN1003.  */
82 #define BITS_BIG_ENDIAN 0
83
84 /* Define this if most significant byte of a word is the lowest numbered.  */
85 /* This is not true on the Matsushita MN10300.  */
86 #define BYTES_BIG_ENDIAN 0
87
88 /* Define this if most significant word of a multiword number is lowest
89    numbered.
90    This is not true on the Matsushita MN10300.  */
91 #define WORDS_BIG_ENDIAN 0
92
93 /* Width in bits of a "word", which is the contents of a machine register.
94    Note that this is not necessarily the width of data type `int';
95    if using 16-bit ints on a 68000, this would still be 32.
96    But on a machine with 16-bit registers, this would be 16.  */
97 #define BITS_PER_WORD           32
98
99 /* Width of a word, in units (bytes).  */
100 #define UNITS_PER_WORD          4
101
102 /* Width in bits of a pointer.
103    See also the macro `Pmode' defined below.  */
104 #define POINTER_SIZE            32
105
106 /* Allocation boundary (in *bits*) for storing arguments in argument list.  */
107 #define PARM_BOUNDARY           32
108
109 /* The stack goes in 32 bit lumps.  */
110 #define STACK_BOUNDARY          32
111
112 /* Allocation boundary (in *bits*) for the code of a function.
113    8 is the minimum boundary; it's unclear if bigger alignments
114    would improve performance.  */
115 #define FUNCTION_BOUNDARY 8
116
117 /* No data type wants to be aligned rounder than this.   */
118 #define BIGGEST_ALIGNMENT       32
119
120 /* Alignment of field after `int : 0' in a structure.  */
121 #define EMPTY_FIELD_BOUNDARY 32
122
123 /* Define this if move instructions will actually fail to work
124    when given unaligned data.  */
125 #define STRICT_ALIGNMENT 1
126
127 /* Define this as 1 if `char' should by default be signed; else as 0.  */
128 #define DEFAULT_SIGNED_CHAR 0
129 \f
130 /* Standard register usage.  */
131
132 /* Number of actual hardware registers.
133    The hardware registers are assigned numbers for the compiler
134    from 0 to just below FIRST_PSEUDO_REGISTER.
135
136    All registers that the compiler knows about must be given numbers,
137    even those that are not normally considered general registers.  */
138
139 #define FIRST_PSEUDO_REGISTER 18
140
141 /* Specify machine-specific register numbers.  */
142 #define FIRST_DATA_REGNUM 0
143 #define LAST_DATA_REGNUM 3
144 #define FIRST_ADDRESS_REGNUM 4
145 #define LAST_ADDRESS_REGNUM 8
146 #define FIRST_EXTENDED_REGNUM 10
147 #define LAST_EXTENDED_REGNUM 17
148
149 /* Specify the registers used for certain standard purposes.
150    The values of these macros are register numbers.  */
151
152 /* Register to use for pushing function arguments.  */
153 #define STACK_POINTER_REGNUM (LAST_ADDRESS_REGNUM+1)
154
155 /* Base register for access to local variables of the function.  */
156 #define FRAME_POINTER_REGNUM (LAST_ADDRESS_REGNUM-1)
157
158 /* Base register for access to arguments of the function.  This
159    is a fake register and will be eliminated into either the frame
160    pointer or stack pointer.  */
161 #define ARG_POINTER_REGNUM LAST_ADDRESS_REGNUM
162
163 /* Register in which static-chain is passed to a function.  */
164 #define STATIC_CHAIN_REGNUM (FIRST_ADDRESS_REGNUM+1)
165
166 /* 1 for registers that have pervasive standard uses
167    and are not available for the register allocator.  */
168
169 #define FIXED_REGISTERS \
170   { 0, 0, 0, 0, 0, 0, 0, 0, 1, 1, 0, 0, 0, 0, 0, 0, 0, 0}
171
172 /* 1 for registers not available across function calls.
173    These must include the FIXED_REGISTERS and also any
174    registers that can be used without being saved.
175    The latter must include the registers where values are returned
176    and the register where structure-value addresses are passed.
177    Aside from that, you can include as many other registers as you
178    like.  */
179
180 #define CALL_USED_REGISTERS \
181   { 1, 1, 0, 0, 1, 1, 0, 0, 1, 1, 1, 1, 1, 1, 0, 0, 0, 0}
182
183 #define REG_ALLOC_ORDER \
184   { 0, 1, 4, 5, 2, 3, 6, 7, 10, 11, 12, 13, 14, 15, 16, 17, 8, 9}
185
186 #define CONDITIONAL_REGISTER_USAGE \
187 {                                               \
188   unsigned int i;                               \
189                                                 \
190   if (!TARGET_AM33)                             \
191     {                                           \
192       for (i = FIRST_EXTENDED_REGNUM;           \
193            i <= LAST_EXTENDED_REGNUM; i++)      \
194         fixed_regs[i] = call_used_regs[i] = 1;  \
195     }                                           \
196 }
197
198 /* Return number of consecutive hard regs needed starting at reg REGNO
199    to hold something of mode MODE.
200
201    This is ordinarily the length in words of a value of mode MODE
202    but can be less for certain modes in special long registers.  */
203
204 #define HARD_REGNO_NREGS(REGNO, MODE)   \
205   ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD)
206
207 /* Value is 1 if hard register REGNO can hold a value of machine-mode
208    MODE.  */
209
210 #define HARD_REGNO_MODE_OK(REGNO, MODE) \
211  ((REGNO_REG_CLASS (REGNO) == DATA_REGS \
212    || (TARGET_AM33 && REGNO_REG_CLASS (REGNO) == ADDRESS_REGS) \
213    || REGNO_REG_CLASS (REGNO) == EXTENDED_REGS) \
214   ? ((REGNO) & 1) == 0 || GET_MODE_SIZE (MODE) <= 4     \
215   : ((REGNO) & 1) == 0 || GET_MODE_SIZE (MODE) == 4)
216
217 /* Value is 1 if it is a good idea to tie two pseudo registers
218    when one has mode MODE1 and one has mode MODE2.
219    If HARD_REGNO_MODE_OK could produce different values for MODE1 and MODE2,
220    for any hard reg, then this must be 0 for correct output.  */
221 #define MODES_TIEABLE_P(MODE1, MODE2) \
222   (TARGET_AM33  \
223    || MODE1 == MODE2 \
224    || (GET_MODE_SIZE (MODE1) <= 4 && GET_MODE_SIZE (MODE2) <= 4))
225
226 /* 4 data, and effectively 3 address registers is small as far as I'm
227    concerned.  */
228 #define SMALL_REGISTER_CLASSES 1
229 \f
230 /* Define the classes of registers for register constraints in the
231    machine description.  Also define ranges of constants.
232
233    One of the classes must always be named ALL_REGS and include all hard regs.
234    If there is more than one class, another class must be named NO_REGS
235    and contain no registers.
236
237    The name GENERAL_REGS must be the name of a class (or an alias for
238    another name such as ALL_REGS).  This is the class of registers
239    that is allowed by "g" or "r" in a register constraint.
240    Also, registers outside this class are allocated only when
241    instructions express preferences for them.
242
243    The classes must be numbered in nondecreasing order; that is,
244    a larger-numbered class must never be contained completely
245    in a smaller-numbered class.
246
247    For any two classes, it is very desirable that there be another
248    class that represents their union.  */
249    
250 enum reg_class {
251   NO_REGS, DATA_REGS, ADDRESS_REGS, SP_REGS,
252   DATA_OR_ADDRESS_REGS, SP_OR_ADDRESS_REGS, 
253   EXTENDED_REGS, DATA_OR_EXTENDED_REGS, ADDRESS_OR_EXTENDED_REGS,
254   SP_OR_EXTENDED_REGS, SP_OR_ADDRESS_OR_EXTENDED_REGS, 
255   GENERAL_REGS, ALL_REGS, LIM_REG_CLASSES
256 };
257
258 #define N_REG_CLASSES (int) LIM_REG_CLASSES
259
260 /* Give names of register classes as strings for dump file.   */
261
262 #define REG_CLASS_NAMES \
263 { "NO_REGS", "DATA_REGS", "ADDRESS_REGS", \
264   "SP_REGS", "DATA_OR_ADDRESS_REGS", "SP_OR_ADDRESS_REGS", \
265   "EXTENDED_REGS", \
266   "DATA_OR_EXTENDED_REGS", "ADDRESS_OR_EXTENDED_REGS", \
267   "SP_OR_EXTENDED_REGS", "SP_OR_ADDRESS_OR_EXTENDED_REGS", \
268   "GENERAL_REGS", "ALL_REGS", "LIM_REGS" }
269
270 /* Define which registers fit in which classes.
271    This is an initializer for a vector of HARD_REG_SET
272    of length N_REG_CLASSES.  */
273
274 #define REG_CLASS_CONTENTS                      \
275 {      {0},             /* No regs      */      \
276    {0x0000f},           /* DATA_REGS */         \
277    {0x001f0},           /* ADDRESS_REGS */      \
278    {0x00200},           /* SP_REGS */           \
279    {0x001ff},           /* DATA_OR_ADDRESS_REGS */\
280    {0x003f0},           /* SP_OR_ADDRESS_REGS */\
281    {0x3fc00},           /* EXTENDED_REGS */     \
282    {0x3fc0f},           /* DATA_OR_EXTENDED_REGS */     \
283    {0x3fdf0},           /* ADDRESS_OR_EXTENDED_REGS */  \
284    {0x3fe00},           /* SP_OR_EXTENDED_REGS */       \
285    {0x3fff0},           /* SP_OR_ADDRESS_OR_EXTENDED_REGS */    \
286    {0x3fdff},           /* GENERAL_REGS */      \
287    {0x3ffff},           /* ALL_REGS     */      \
288 }
289
290 /* The same information, inverted:
291    Return the class number of the smallest class containing
292    reg number REGNO.  This could be a conditional expression
293    or could index an array.  */
294
295 #define REGNO_REG_CLASS(REGNO) \
296   ((REGNO) <= LAST_DATA_REGNUM ? DATA_REGS : \
297    (REGNO) <= LAST_ADDRESS_REGNUM ? ADDRESS_REGS : \
298    (REGNO) == STACK_POINTER_REGNUM ? SP_REGS : \
299    (REGNO) <= LAST_EXTENDED_REGNUM ? EXTENDED_REGS : \
300    NO_REGS)
301
302 /* The class value for index registers, and the one for base regs.  */
303 #define INDEX_REG_CLASS DATA_OR_EXTENDED_REGS
304 #define BASE_REG_CLASS  SP_OR_ADDRESS_REGS
305
306 /* Get reg_class from a letter such as appears in the machine description.  */
307
308 #define REG_CLASS_FROM_LETTER(C) \
309   ((C) == 'd' ? DATA_REGS : \
310    (C) == 'a' ? ADDRESS_REGS : \
311    (C) == 'y' ? SP_REGS : \
312    ! TARGET_AM33 ? NO_REGS : \
313    (C) == 'x' ? EXTENDED_REGS : \
314    NO_REGS)
315
316 /* Macros to check register numbers against specific register classes.  */
317
318 /* The macros REG_OK_FOR..._P assume that the arg is a REG rtx
319    and check its validity for a certain class.
320    We have two alternate definitions for each of them.
321    The usual definition accepts all pseudo regs; the other rejects
322    them unless they have been allocated suitable hard regs.
323    The symbol REG_OK_STRICT causes the latter definition to be used.
324
325    Most source files want to accept pseudo regs in the hope that
326    they will get allocated to the class that the insn wants them to be in.
327    Source files for reload pass need to be strict.
328    After reload, it makes no difference, since pseudo regs have
329    been eliminated by then.  */
330
331 /* These assume that REGNO is a hard or pseudo reg number.
332    They give nonzero only if REGNO is a hard reg of the suitable class
333    or a pseudo reg currently allocated to a suitable hard reg.
334    Since they use reg_renumber, they are safe only once reg_renumber
335    has been allocated, which happens in local-alloc.c.  */
336
337 #ifndef REG_OK_STRICT
338 # define REGNO_IN_RANGE_P(regno,min,max) \
339   (IN_RANGE ((regno), (min), (max)) || (regno) >= FIRST_PSEUDO_REGISTER)
340 #else
341 # define REGNO_IN_RANGE_P(regno,min,max) \
342   (IN_RANGE ((regno), (min), (max)) \
343    || (reg_renumber \
344        && reg_renumber[(regno)] >= (min) && reg_renumber[(regno)] <= (max)))
345 #endif
346
347 #define REGNO_DATA_P(regno) \
348   REGNO_IN_RANGE_P ((regno), FIRST_DATA_REGNUM, LAST_DATA_REGNUM)
349 #define REGNO_ADDRESS_P(regno) \
350   REGNO_IN_RANGE_P ((regno), FIRST_ADDRESS_REGNUM, LAST_ADDRESS_REGNUM)
351 #define REGNO_SP_P(regno) \
352   REGNO_IN_RANGE_P ((regno), STACK_POINTER_REGNUM, STACK_POINTER_REGNUM)
353 #define REGNO_EXTENDED_P(regno) \
354   REGNO_IN_RANGE_P ((regno), FIRST_EXTENDED_REGNUM, LAST_EXTENDED_REGNUM)
355 #define REGNO_AM33_P(regno) \
356   (REGNO_DATA_P ((regno)) || REGNO_ADDRESS_P ((regno)) \
357    || REGNO_EXTENDED_P ((regno)))
358
359 #define REGNO_OK_FOR_BASE_P(regno) \
360   (REGNO_SP_P ((regno)) \
361    || REGNO_ADDRESS_P ((regno)) || REGNO_EXTENDED_P ((regno)))
362 #define REG_OK_FOR_BASE_P(X) REGNO_OK_FOR_BASE_P (REGNO (X))
363
364 #define REGNO_OK_FOR_BIT_BASE_P(regno) \
365   (REGNO_SP_P ((regno)) || REGNO_ADDRESS_P ((regno)))
366 #define REG_OK_FOR_BIT_BASE_P(X) REGNO_OK_FOR_BIT_BASE_P (REGNO (X))
367
368 #define REGNO_OK_FOR_INDEX_P(regno) \
369   (REGNO_DATA_P ((regno)) || REGNO_EXTENDED_P ((regno)))
370 #define REG_OK_FOR_INDEX_P(X) REGNO_OK_FOR_INDEX_P (REGNO (X))
371
372 /* Given an rtx X being reloaded into a reg required to be
373    in class CLASS, return the class of reg to actually use.
374    In general this is just CLASS; but on some machines
375    in some cases it is preferable to use a more restrictive class.  */
376
377 #define PREFERRED_RELOAD_CLASS(X,CLASS)                         \
378   ((X) == stack_pointer_rtx && (CLASS) != SP_REGS               \
379    ? ADDRESS_OR_EXTENDED_REGS                                   \
380    : (GET_CODE (X) == MEM                                       \
381       || (GET_CODE (X) == REG                                   \
382           && REGNO (X) >= FIRST_PSEUDO_REGISTER)                \
383       || (GET_CODE (X) == SUBREG                                \
384           && GET_CODE (SUBREG_REG (X)) == REG                   \
385           && REGNO (SUBREG_REG (X)) >= FIRST_PSEUDO_REGISTER)   \
386       ? LIMIT_RELOAD_CLASS (GET_MODE (X), CLASS)                \
387       : (CLASS)))
388
389 #define PREFERRED_OUTPUT_RELOAD_CLASS(X,CLASS) \
390   (X == stack_pointer_rtx && CLASS != SP_REGS \
391    ? ADDRESS_OR_EXTENDED_REGS : CLASS)
392
393 #define LIMIT_RELOAD_CLASS(MODE, CLASS) \
394   (!TARGET_AM33 && (MODE == QImode || MODE == HImode) ? DATA_REGS : CLASS)
395
396 #define SECONDARY_RELOAD_CLASS(CLASS,MODE,IN) \
397   secondary_reload_class(CLASS,MODE,IN)
398
399 /* Return the maximum number of consecutive registers
400    needed to represent mode MODE in a register of class CLASS.  */
401
402 #define CLASS_MAX_NREGS(CLASS, MODE)    \
403   ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD)
404
405 /* The letters I, J, K, L, M, N, O, P in a register constraint string
406    can be used to stand for particular ranges of immediate operands.
407    This macro defines what the ranges are.
408    C is the letter, and VALUE is a constant value.
409    Return 1 if VALUE is in the range specified by C.  */
410
411 #define INT_8_BITS(VALUE) ((unsigned) (VALUE) + 0x80 < 0x100)
412 #define INT_16_BITS(VALUE) ((unsigned) (VALUE) + 0x8000 < 0x10000)
413
414 #define CONST_OK_FOR_I(VALUE) ((VALUE) == 0)
415 #define CONST_OK_FOR_J(VALUE) ((VALUE) == 1)
416 #define CONST_OK_FOR_K(VALUE) ((VALUE) == 2)
417 #define CONST_OK_FOR_L(VALUE) ((VALUE) == 4)
418 #define CONST_OK_FOR_M(VALUE) ((VALUE) == 3)
419 #define CONST_OK_FOR_N(VALUE) ((VALUE) == 255 || (VALUE) == 65535)
420
421 #define CONST_OK_FOR_LETTER_P(VALUE, C) \
422   ((C) == 'I' ? CONST_OK_FOR_I (VALUE) : \
423    (C) == 'J' ? CONST_OK_FOR_J (VALUE) : \
424    (C) == 'K' ? CONST_OK_FOR_K (VALUE) : \
425    (C) == 'L' ? CONST_OK_FOR_L (VALUE) : \
426    (C) == 'M' ? CONST_OK_FOR_M (VALUE) : \
427    (C) == 'N' ? CONST_OK_FOR_N (VALUE) : 0)
428
429
430 /* Similar, but for floating constants, and defining letters G and H.
431    Here VALUE is the CONST_DOUBLE rtx itself. 
432      
433   `G' is a floating-point zero.  */
434
435 #define CONST_DOUBLE_OK_FOR_LETTER_P(VALUE, C) \
436   ((C) == 'G' ? (GET_MODE_CLASS (GET_MODE (VALUE)) == MODE_FLOAT        \
437                  && (VALUE) == CONST0_RTX (GET_MODE (VALUE))) : 0)
438
439 \f
440 /* Stack layout; function entry, exit and calling.  */
441
442 /* Define this if pushing a word on the stack
443    makes the stack pointer a smaller address.  */
444
445 #define STACK_GROWS_DOWNWARD
446
447 /* Define this if the nominal address of the stack frame
448    is at the high-address end of the local variables;
449    that is, each additional local variable allocated
450    goes at a more negative offset in the frame.  */
451
452 #define FRAME_GROWS_DOWNWARD
453
454 /* Offset within stack frame to start allocating local variables at.
455    If FRAME_GROWS_DOWNWARD, this is the offset to the END of the
456    first local allocated.  Otherwise, it is the offset to the BEGINNING
457    of the first local allocated.  */
458
459 #define STARTING_FRAME_OFFSET 0
460
461 /* Offset of first parameter from the argument pointer register value.  */
462 /* Is equal to the size of the saved fp + pc, even if an fp isn't
463    saved since the value is used before we know.  */
464
465 #define FIRST_PARM_OFFSET(FNDECL) 4
466
467 #define ELIMINABLE_REGS                         \
468 {{ ARG_POINTER_REGNUM, STACK_POINTER_REGNUM},   \
469  { ARG_POINTER_REGNUM, FRAME_POINTER_REGNUM},   \
470  { FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM}}
471
472 #define CAN_ELIMINATE(FROM, TO) 1
473
474 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET) \
475   OFFSET = initial_offset (FROM, TO)
476
477 /* We can debug without frame pointers on the mn10300, so eliminate
478    them whenever possible.  */
479 #define FRAME_POINTER_REQUIRED 0
480 #define CAN_DEBUG_WITHOUT_FP
481
482 /* A guess for the MN10300.  */
483 #define PROMOTE_PROTOTYPES 1
484
485 /* Value is the number of bytes of arguments automatically
486    popped when returning from a subroutine call.
487    FUNDECL is the declaration node of the function (as a tree),
488    FUNTYPE is the data type of the function (as a tree),
489    or for a library call it is an identifier node for the subroutine name.
490    SIZE is the number of bytes of arguments passed on the stack.  */
491
492 #define RETURN_POPS_ARGS(FUNDECL,FUNTYPE,SIZE) 0
493
494 /* We use d0/d1 for passing parameters, so allocate 8 bytes of space
495    for a register flushback area.  */
496 #define REG_PARM_STACK_SPACE(DECL) 8
497 #define OUTGOING_REG_PARM_STACK_SPACE
498 #define ACCUMULATE_OUTGOING_ARGS 1
499
500 /* So we can allocate space for return pointers once for the function
501    instead of around every call.  */
502 #define STACK_POINTER_OFFSET 4
503
504 /* 1 if N is a possible register number for function argument passing.
505    On the MN10300, no registers are used in this way.  */
506
507 #define FUNCTION_ARG_REGNO_P(N) ((N) <= 1)
508
509 \f
510 /* Define a data type for recording info about an argument list
511    during the scan of that argument list.  This data type should
512    hold all necessary information about the function itself
513    and about the args processed so far, enough to enable macros
514    such as FUNCTION_ARG to determine where the next arg should go.
515
516    On the MN10300, this is a single integer, which is a number of bytes
517    of arguments scanned so far.  */
518
519 #define CUMULATIVE_ARGS struct cum_arg
520 struct cum_arg {int nbytes; };
521
522 /* Initialize a variable CUM of type CUMULATIVE_ARGS
523    for a call to a function whose data type is FNTYPE.
524    For a library call, FNTYPE is 0.
525
526    On the MN10300, the offset starts at 0.  */
527
528 #define INIT_CUMULATIVE_ARGS(CUM,FNTYPE,LIBNAME,INDIRECT)       \
529  ((CUM).nbytes = 0)
530
531 /* Update the data in CUM to advance over an argument
532    of mode MODE and data type TYPE.
533    (TYPE is null for libcalls where that information may not be available.)  */
534
535 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED)    \
536  ((CUM).nbytes += ((MODE) != BLKmode                    \
537                    ? (GET_MODE_SIZE (MODE) + 3) & ~3    \
538                    : (int_size_in_bytes (TYPE) + 3) & ~3))
539
540 /* Define where to put the arguments to a function.
541    Value is zero to push the argument on the stack,
542    or a hard register in which to store the argument.
543
544    MODE is the argument's machine mode.
545    TYPE is the data type of the argument (as a tree).
546     This is null for libcalls where that information may
547     not be available.
548    CUM is a variable of type CUMULATIVE_ARGS which gives info about
549     the preceding args and about the function being called.
550    NAMED is nonzero if this argument is a named parameter
551     (otherwise it is an extra parameter matching an ellipsis).  */
552
553 /* On the MN10300 all args are pushed.  */   
554
555 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED) \
556   function_arg (&CUM, MODE, TYPE, NAMED)
557
558 #define FUNCTION_ARG_PARTIAL_NREGS(CUM, MODE, TYPE, NAMED) \
559   function_arg_partial_nregs (&CUM, MODE, TYPE, NAMED)
560 \f
561 #define FUNCTION_ARG_PASS_BY_REFERENCE(CUM, MODE, TYPE, NAMED)          \
562   ((TYPE) && int_size_in_bytes (TYPE) > 8)
563  
564 #define FUNCTION_ARG_CALLEE_COPIES(CUM, MODE, TYPE, NAMED) \
565   ((TYPE) && int_size_in_bytes (TYPE) > 8)
566
567 /* Define how to find the value returned by a function.
568    VALTYPE is the data type of the value (as a tree).
569    If the precise function being called is known, FUNC is its FUNCTION_DECL;
570    otherwise, FUNC is 0.   */
571
572 #define FUNCTION_VALUE(VALTYPE, FUNC) \
573   gen_rtx_REG (TYPE_MODE (VALTYPE), POINTER_TYPE_P (VALTYPE) \
574                ? FIRST_ADDRESS_REGNUM : FIRST_DATA_REGNUM)
575
576 /* Define how to find the value returned by a library function
577    assuming the value has mode MODE.  */
578
579 #define LIBCALL_VALUE(MODE) gen_rtx_REG (MODE, FIRST_DATA_REGNUM)
580
581 /* 1 if N is a possible register number for a function value.  */
582
583 #define FUNCTION_VALUE_REGNO_P(N) \
584   ((N) == FIRST_DATA_REGNUM || (N) == FIRST_ADDRESS_REGNUM)
585
586 /* Return values > 8 bytes in length in memory.  */
587 #define DEFAULT_PCC_STRUCT_RETURN 0
588 #define RETURN_IN_MEMORY(TYPE)  \
589   (int_size_in_bytes (TYPE) > 8 || TYPE_MODE (TYPE) == BLKmode)
590
591 /* Register in which address to store a structure value
592    is passed to a function.  On the MN10300 it's passed as
593    the first parameter.  */
594
595 #define STRUCT_VALUE FIRST_DATA_REGNUM
596
597 /* EXIT_IGNORE_STACK should be nonzero if, when returning from a function,
598    the stack pointer does not matter.  The value is tested only in
599    functions that have frame pointers.
600    No definition is equivalent to always zero.  */
601
602 #define EXIT_IGNORE_STACK 1
603
604 /* Output assembler code to FILE to increment profiler label # LABELNO
605    for profiling a function entry.  */
606
607 #define FUNCTION_PROFILER(FILE, LABELNO) ;
608
609 #define TRAMPOLINE_TEMPLATE(FILE)                       \
610   do {                                                  \
611     fprintf (FILE, "\tadd -4,sp\n");                    \
612     fprintf (FILE, "\t.long 0x0004fffa\n");             \
613     fprintf (FILE, "\tmov (0,sp),a0\n");                \
614     fprintf (FILE, "\tadd 4,sp\n");                     \
615     fprintf (FILE, "\tmov (13,a0),a1\n");               \
616     fprintf (FILE, "\tmov (17,a0),a0\n");               \
617     fprintf (FILE, "\tjmp (a0)\n");                     \
618     fprintf (FILE, "\t.long 0\n");                      \
619     fprintf (FILE, "\t.long 0\n");                      \
620   } while (0)
621
622 /* Length in units of the trampoline for entering a nested function.  */
623
624 #define TRAMPOLINE_SIZE 0x1b
625
626 #define TRAMPOLINE_ALIGNMENT 32
627
628 /* Emit RTL insns to initialize the variable parts of a trampoline.
629    FNADDR is an RTX for the address of the function's pure code.
630    CXT is an RTX for the static chain value for the function.  */
631
632 #define INITIALIZE_TRAMPOLINE(TRAMP, FNADDR, CXT)                       \
633 {                                                                       \
634   emit_move_insn (gen_rtx_MEM (SImode, plus_constant ((TRAMP), 0x14)),  \
635                  (CXT));                                                \
636   emit_move_insn (gen_rtx_MEM (SImode, plus_constant ((TRAMP), 0x18)),  \
637                  (FNADDR));                                             \
638 }
639 /* A C expression whose value is RTL representing the value of the return
640    address for the frame COUNT steps up from the current frame.
641
642    On the mn10300, the return address is not at a constant location
643    due to the frame layout.  Luckily, it is at a constant offset from
644    the argument pointer, so we define RETURN_ADDR_RTX to return a
645    MEM using arg_pointer_rtx.  Reload will replace arg_pointer_rtx
646    with a reference to the stack/frame pointer + an appropriate offset.  */
647
648 #define RETURN_ADDR_RTX(COUNT, FRAME)   \
649   ((COUNT == 0)                         \
650    ? gen_rtx_MEM (Pmode, arg_pointer_rtx) \
651    : (rtx) 0)
652
653 /* Emit code for a call to builtin_saveregs.  We must emit USE insns which
654    reference the 2 integer arg registers.
655    Ordinarily they are not call used registers, but they are for
656    _builtin_saveregs, so we must make this explicit.  */
657
658 #define EXPAND_BUILTIN_SAVEREGS() mn10300_builtin_saveregs ()
659
660 /* Implement `va_start' for varargs and stdarg.  */
661 #define EXPAND_BUILTIN_VA_START(stdarg, valist, nextarg) \
662   mn10300_va_start (stdarg, valist, nextarg)
663
664 /* Implement `va_arg'.  */
665 #define EXPAND_BUILTIN_VA_ARG(valist, type) \
666   mn10300_va_arg (valist, type)
667
668 /* Addressing modes, and classification of registers for them.  */
669
670 \f
671 /* 1 if X is an rtx for a constant that is a valid address.  */
672
673 #define CONSTANT_ADDRESS_P(X)   CONSTANT_P (X)
674
675 /* Extra constraints.  */
676  
677 #define OK_FOR_R(OP) \
678    (GET_CODE (OP) == MEM                                        \
679     && GET_MODE (OP) == QImode                                  \
680     && (CONSTANT_ADDRESS_P (XEXP (OP, 0))                       \
681         || (GET_CODE (XEXP (OP, 0)) == REG                      \
682             && REG_OK_FOR_BIT_BASE_P (XEXP (OP, 0))             \
683             && XEXP (OP, 0) != stack_pointer_rtx)               \
684         || (GET_CODE (XEXP (OP, 0)) == PLUS                     \
685             && GET_CODE (XEXP (XEXP (OP, 0), 0)) == REG         \
686             && REG_OK_FOR_BIT_BASE_P (XEXP (XEXP (OP, 0), 0))   \
687             && XEXP (XEXP (OP, 0), 0) != stack_pointer_rtx      \
688             && GET_CODE (XEXP (XEXP (OP, 0), 1)) == CONST_INT   \
689             && INT_8_BITS (INTVAL (XEXP (XEXP (OP, 0), 1))))))
690          
691 #define EXTRA_CONSTRAINT(OP, C) \
692  ((C) == 'R' ? OK_FOR_R (OP) \
693   : (C) == 'S' ? GET_CODE (OP) == SYMBOL_REF \
694   : 0)
695
696 /* Maximum number of registers that can appear in a valid memory address.  */
697
698 #define MAX_REGS_PER_ADDRESS 2
699
700 \f
701 #define HAVE_POST_INCREMENT (TARGET_AM33)
702
703 /* GO_IF_LEGITIMATE_ADDRESS recognizes an RTL expression
704    that is a valid memory address for an instruction.
705    The MODE argument is the machine mode for the MEM expression
706    that wants to use this address.
707
708    The other macros defined here are used only in GO_IF_LEGITIMATE_ADDRESS,
709    except for CONSTANT_ADDRESS_P which is actually
710    machine-independent.
711
712    On the mn10300, the value in the address register must be
713    in the same memory space/segment as the effective address.
714
715    This is problematical for reload since it does not understand
716    that base+index != index+base in a memory reference.
717
718    Note it is still possible to use reg+reg addressing modes,
719    it's just much more difficult.  For a discussion of a possible
720    workaround and solution, see the comments in pa.c before the
721    function record_unscaled_index_insn_codes.  */
722
723 /* Accept either REG or SUBREG where a register is valid.  */
724   
725 #define RTX_OK_FOR_BASE_P(X)                                    \
726   ((REG_P (X) && REG_OK_FOR_BASE_P (X))                         \
727    || (GET_CODE (X) == SUBREG && REG_P (SUBREG_REG (X))         \
728        && REG_OK_FOR_BASE_P (SUBREG_REG (X))))
729
730 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, ADDR)         \
731 {                                                       \
732   if (CONSTANT_ADDRESS_P (X))                           \
733     goto ADDR;                                          \
734   if (RTX_OK_FOR_BASE_P (X))                            \
735     goto ADDR;                                          \
736   if (TARGET_AM33                                       \
737       && GET_CODE (X) == POST_INC                       \
738       && RTX_OK_FOR_BASE_P (XEXP (X, 0))                \
739       && (MODE == SImode || MODE == SFmode || MODE == HImode))\
740     goto ADDR;                                          \
741   if (GET_CODE (X) == PLUS)                             \
742     {                                                   \
743       rtx base = 0, index = 0;                          \
744       if (REG_P (XEXP (X, 0))                           \
745           && REG_OK_FOR_BASE_P (XEXP (X, 0)))           \
746         base = XEXP (X, 0), index = XEXP (X, 1);        \
747       if (REG_P (XEXP (X, 1))                           \
748           && REG_OK_FOR_BASE_P (XEXP (X, 1)))           \
749         base = XEXP (X, 1), index = XEXP (X, 0);        \
750       if (base != 0 && index != 0)                      \
751         {                                               \
752           if (GET_CODE (index) == CONST_INT)            \
753             goto ADDR;                                  \
754         }                                               \
755     }                                                   \
756 }
757
758 \f
759 /* Try machine-dependent ways of modifying an illegitimate address
760    to be legitimate.  If we find one, return the new, valid address.
761    This macro is used in only one place: `memory_address' in explow.c.
762
763    OLDX is the address as it was before break_out_memory_refs was called.
764    In some cases it is useful to look at this to decide what needs to be done.
765
766    MODE and WIN are passed so that this macro can use
767    GO_IF_LEGITIMATE_ADDRESS.
768
769    It is always safe for this macro to do nothing.  It exists to recognize
770    opportunities to optimize the output.   */
771
772 #define LEGITIMIZE_ADDRESS(X, OLDX, MODE, WIN)  \
773 { rtx orig_x = (X);                             \
774   (X) = legitimize_address (X, OLDX, MODE);     \
775   if ((X) != orig_x && memory_address_p (MODE, X)) \
776     goto WIN; }
777
778 /* Go to LABEL if ADDR (a legitimate address expression)
779    has an effect that depends on the machine mode it is used for.  */
780
781 #define GO_IF_MODE_DEPENDENT_ADDRESS(ADDR,LABEL)        \
782   if (GET_CODE (ADDR) == POST_INC) \
783     goto LABEL
784
785 /* Nonzero if the constant value X is a legitimate general operand.
786    It is given that X satisfies CONSTANT_P or is a CONST_DOUBLE.  */
787
788 #define LEGITIMATE_CONSTANT_P(X) 1
789
790 \f
791 /* Tell final.c how to eliminate redundant test instructions.  */
792
793 /* Here we define machine-dependent flags and fields in cc_status
794    (see `conditions.h').  No extra ones are needed for the VAX.  */
795
796 /* Store in cc_status the expressions
797    that the condition codes will describe
798    after execution of an instruction whose pattern is EXP.
799    Do not alter them if the instruction would not alter the cc's.  */
800
801 #define CC_OVERFLOW_UNUSABLE 0x200
802 #define CC_NO_CARRY CC_NO_OVERFLOW
803 #define NOTICE_UPDATE_CC(EXP, INSN) notice_update_cc(EXP, INSN)
804
805 /* Compute the cost of computing a constant rtl expression RTX
806    whose rtx-code is CODE.  The body of this macro is a portion
807    of a switch statement.  If the code is computed here,
808    return it with a return statement.  Otherwise, break from the switch.  */
809
810 #define CONST_COSTS(RTX,CODE,OUTER_CODE) \
811   case CONST_INT:                                                       \
812     /* Zeros are extremely cheap.  */                                   \
813     if (INTVAL (RTX) == 0 && OUTER_CODE == SET)                         \
814       return 0;                                                         \
815     /* If it fits in 8 bits, then it's still relatively cheap.  */      \
816     if (INT_8_BITS (INTVAL (RTX)))                                      \
817       return 1;                                                         \
818     /* This is the "base" cost, includes constants where either the     \
819        upper or lower 16bits are all zeros.  */                         \
820     if (INT_16_BITS (INTVAL (RTX))                                      \
821         || (INTVAL (RTX) & 0xffff) == 0                                 \
822         || (INTVAL (RTX) & 0xffff0000) == 0)                            \
823       return 2;                                                         \
824     return 4;                                                           \
825   /* These are more costly than a CONST_INT, but we can relax them,     \
826      so they're less costly than a CONST_DOUBLE.  */                    \
827   case CONST:                                                           \
828   case LABEL_REF:                                                       \
829   case SYMBOL_REF:                                                      \
830     return 6;                                                           \
831   /* We don't optimize CONST_DOUBLEs well nor do we relax them well,    \
832      so their cost is very high.  */                                    \
833   case CONST_DOUBLE:                                                    \
834     return 8;
835
836 #define REGISTER_MOVE_COST(MODE, CLASS1, CLASS2) \
837   ((CLASS1 == CLASS2 && (CLASS1 == ADDRESS_REGS || CLASS1 == DATA_REGS)) ? 2 :\
838    ((CLASS1 == ADDRESS_REGS || CLASS1 == DATA_REGS) && \
839     (CLASS2 == ADDRESS_REGS || CLASS2 == DATA_REGS)) ? 4 : \
840    (CLASS1 == SP_REGS && CLASS2 == ADDRESS_REGS) ? 2 : \
841    (CLASS1 == ADDRESS_REGS && CLASS2 == SP_REGS) ? 4 : \
842    ! TARGET_AM33 ? 6 : \
843    (CLASS1 == SP_REGS || CLASS2 == SP_REGS) ? 6 : \
844    (CLASS1 == CLASS2 && CLASS1 == EXTENDED_REGS) ? 6 : \
845    (CLASS1 == EXTENDED_REGS || CLASS2 == EXTENDED_REGS) ? 4 : \
846    4)
847
848 #define ADDRESS_COST(X) mn10300_address_cost((X), 0)
849
850 /* A crude cut at RTX_COSTS for the MN10300.  */
851
852 /* Provide the costs of a rtl expression.  This is in the body of a
853    switch on CODE.  */
854 #define RTX_COSTS(RTX,CODE,OUTER_CODE) \
855   case UMOD:            \
856   case UDIV:            \
857   case MOD:             \
858   case DIV:             \
859     return 8;           \
860   case MULT:            \
861     return 8;
862
863 /* Nonzero if access to memory by bytes or half words is no faster
864    than accessing full words.  */
865 #define SLOW_BYTE_ACCESS 1
866
867 /* Dispatch tables on the mn10300 are extremely expensive in terms of code
868    and readonly data size.  So we crank up the case threshold value to
869    encourage a series of if/else comparisons to implement many small switch
870    statements.  In theory, this value could be increased much more if we
871    were solely optimizing for space, but we keep it "reasonable" to avoid
872    serious code efficiency lossage.  */
873 #define CASE_VALUES_THRESHOLD 6
874
875 #define NO_FUNCTION_CSE
876
877 /* According expr.c, a value of around 6 should minimize code size, and
878    for the MN10300 series, that's our primary concern.  */
879 #define MOVE_RATIO 6
880
881 #define TEXT_SECTION_ASM_OP "\t.section .text"
882 #define DATA_SECTION_ASM_OP "\t.section .data"
883 #define BSS_SECTION_ASM_OP "\t.section .bss"
884
885 /* Output at beginning/end of assembler file.  */
886 #undef ASM_FILE_START
887 #define ASM_FILE_START(FILE) asm_file_start(FILE)
888
889 #define ASM_COMMENT_START "#"
890
891 /* Output to assembler file text saying following lines
892    may contain character constants, extra white space, comments, etc.  */
893
894 #define ASM_APP_ON "#APP\n"
895
896 /* Output to assembler file text saying following lines
897    no longer contain unusual constructs.  */
898
899 #define ASM_APP_OFF "#NO_APP\n"
900
901 /* This says how to output the assembler to define a global
902    uninitialized but not common symbol.
903    Try to use asm_output_bss to implement this macro.  */
904
905 #define ASM_OUTPUT_ALIGNED_BSS(FILE, DECL, NAME, SIZE, ALIGN) \
906   asm_output_aligned_bss ((FILE), (DECL), (NAME), (SIZE), (ALIGN))
907
908 /* This is how to output the definition of a user-level label named NAME,
909    such as the label on a static function or variable NAME.  */
910
911 #define ASM_OUTPUT_LABEL(FILE, NAME)    \
912   do { assemble_name (FILE, NAME); fputs (":\n", FILE); } while (0)
913
914 /* This is how to output a command to make the user-level label named NAME
915    defined for reference from other files.  */
916
917 #define ASM_GLOBALIZE_LABEL(FILE, NAME) \
918   do { fputs ("\t.global ", FILE); assemble_name (FILE, NAME); fputs ("\n", FILE);} while (0)
919
920 /* This is how to output a reference to a user-level label named NAME.
921    `assemble_name' uses this.  */
922
923 #undef ASM_OUTPUT_LABELREF
924 #define ASM_OUTPUT_LABELREF(FILE, NAME)           \
925   do {                                            \
926   const char* real_name;                          \
927   STRIP_NAME_ENCODING (real_name, (NAME));        \
928   fprintf (FILE, "_%s", real_name);               \
929   } while (0)           
930
931 /* Store in OUTPUT a string (made with alloca) containing
932    an assembler-name for a local static variable named NAME.
933    LABELNO is an integer which is different for each call.  */
934
935 #define ASM_FORMAT_PRIVATE_NAME(OUTPUT, NAME, LABELNO)  \
936 ( (OUTPUT) = (char *) alloca (strlen ((NAME)) + 10),    \
937   sprintf ((OUTPUT), "%s___%d", (NAME), (LABELNO)))
938
939 /* This is how we tell the assembler that two symbols have the same value.  */
940
941 #define ASM_OUTPUT_DEF(FILE,NAME1,NAME2) \
942   do { assemble_name(FILE, NAME1);       \
943        fputs(" = ", FILE);               \
944        assemble_name(FILE, NAME2);       \
945        fputc('\n', FILE); } while (0)
946
947
948 /* How to refer to registers in assembler output.
949    This sequence is indexed by compiler's hard-register-number (see above).  */
950
951 #define REGISTER_NAMES \
952 { "d0", "d1", "d2", "d3", "a0", "a1", "a2", "a3", "ap", "sp", \
953   "r0", "r1", "r2", "r3", "r4", "r5", "r6", "r7" \
954 }
955
956 #define ADDITIONAL_REGISTER_NAMES \
957 { {"r8",  4}, {"r9",  5}, {"r10", 6}, {"r11", 7}, \
958   {"r12", 0}, {"r13", 1}, {"r14", 2}, {"r15", 3}, \
959   {"e0", 10}, {"e1", 11}, {"e2", 12}, {"e3", 13}, \
960   {"e4", 14}, {"e5", 15}, {"e6", 16}, {"e7", 17} \
961 }
962
963 /* Print an instruction operand X on file FILE.
964    look in mn10300.c for details */
965
966 #define PRINT_OPERAND(FILE, X, CODE)  print_operand(FILE,X,CODE)
967
968 /* Print a memory operand whose address is X, on file FILE.
969    This uses a function in output-vax.c.  */
970
971 #define PRINT_OPERAND_ADDRESS(FILE, ADDR) print_operand_address (FILE, ADDR)
972
973 #define ASM_OUTPUT_REG_PUSH(FILE,REGNO)
974 #define ASM_OUTPUT_REG_POP(FILE,REGNO)
975
976 /* This is how to output an element of a case-vector that is absolute.  */
977
978 #define ASM_OUTPUT_ADDR_VEC_ELT(FILE, VALUE) \
979   asm_fprintf (FILE, "\t%s .L%d\n", ".long", VALUE)
980
981 /* This is how to output an element of a case-vector that is relative.  */
982
983 #define ASM_OUTPUT_ADDR_DIFF_ELT(FILE, BODY, VALUE, REL) \
984   fprintf (FILE, "\t%s .L%d-.L%d\n", ".long", VALUE, REL)
985
986 #define ASM_OUTPUT_ALIGN(FILE,LOG)      \
987   if ((LOG) != 0)                       \
988     fprintf (FILE, "\t.align %d\n", (LOG))
989
990 /* We don't have to worry about dbx compatibility for the mn10300.  */
991 #define DEFAULT_GDB_EXTENSIONS 1
992
993 /* Use dwarf2 debugging info by default.  */
994 #undef PREFERRED_DEBUGGING_TYPE
995 #define PREFERRED_DEBUGGING_TYPE DWARF2_DEBUG
996
997 #define DWARF2_ASM_LINE_DEBUG_INFO 1
998
999 /* GDB always assumes the current function's frame begins at the value
1000    of the stack pointer upon entry to the current function.  Accessing
1001    local variables and parameters passed on the stack is done using the
1002    base of the frame + an offset provided by GCC.
1003
1004    For functions which have frame pointers this method works fine;
1005    the (frame pointer) == (stack pointer at function entry) and GCC provides
1006    an offset relative to the frame pointer.
1007
1008    This loses for functions without a frame pointer; GCC provides an offset
1009    which is relative to the stack pointer after adjusting for the function's
1010    frame size.  GDB would prefer the offset to be relative to the value of
1011    the stack pointer at the function's entry.  Yuk!  */
1012 #define DEBUGGER_AUTO_OFFSET(X) \
1013   ((GET_CODE (X) == PLUS ? INTVAL (XEXP (X, 1)) : 0) \
1014     + (frame_pointer_needed \
1015        ? 0 : -initial_offset (FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM)))
1016
1017 #define DEBUGGER_ARG_OFFSET(OFFSET, X) \
1018   ((GET_CODE (X) == PLUS ? OFFSET : 0) \
1019     + (frame_pointer_needed \
1020        ? 0 : -initial_offset (ARG_POINTER_REGNUM, STACK_POINTER_REGNUM)))
1021
1022 /* Define to use software floating point emulator for REAL_ARITHMETIC and
1023    decimal <-> binary conversion. */
1024 #define REAL_ARITHMETIC
1025
1026 /* Specify the machine mode that this machine uses
1027    for the index in the tablejump instruction.  */
1028 #define CASE_VECTOR_MODE Pmode
1029
1030 /* Define if operations between registers always perform the operation
1031    on the full register even if a narrower mode is specified.  */
1032 #define WORD_REGISTER_OPERATIONS
1033
1034 #define LOAD_EXTEND_OP(MODE) ZERO_EXTEND
1035
1036 /* This flag, if defined, says the same insns that convert to a signed fixnum
1037    also convert validly to an unsigned one.  */
1038 #define FIXUNS_TRUNC_LIKE_FIX_TRUNC
1039
1040 /* Max number of bytes we can move from memory to memory
1041    in one reasonably fast instruction.  */
1042 #define MOVE_MAX        4
1043
1044 /* Define if shifts truncate the shift count
1045    which implies one can omit a sign-extension or zero-extension
1046    of a shift count.  */
1047 #define SHIFT_COUNT_TRUNCATED 1
1048
1049 /* Value is 1 if truncating an integer of INPREC bits to OUTPREC bits
1050    is done just by pretending it is already truncated.  */
1051 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC) 1
1052
1053 /* Specify the machine mode that pointers have.
1054    After generation of rtl, the compiler makes no further distinction
1055    between pointers and any other objects of this machine mode.  */
1056 #define Pmode SImode
1057
1058 /* A function address in a call instruction
1059    is a byte address (for indexing purposes)
1060    so give the MEM rtx a byte's mode.  */
1061 #define FUNCTION_MODE QImode
1062
1063 /* The assembler op to get a word.  */
1064
1065 #define FILE_ASM_OP "\t.file\n"
1066