OSDN Git Service

* mips.c (epilogue_reg_mentioned_p): Delete unused function.
[pf3gnuchains/gcc-fork.git] / gcc / config / mips / mips.h
1 /* Definitions of target machine for GNU compiler.  MIPS version.
2    Copyright (C) 1989, 90-6, 1997 Free Software Foundation, Inc.
3    Contributed by A. Lichnewsky (lich@inria.inria.fr).
4    Changed by Michael Meissner  (meissner@osf.org).
5    64 bit r4000 support by Ian Lance Taylor (ian@cygnus.com) and
6    Brendan Eich (brendan@microunity.com).
7
8 This file is part of GNU CC.
9
10 GNU CC is free software; you can redistribute it and/or modify
11 it under the terms of the GNU General Public License as published by
12 the Free Software Foundation; either version 2, or (at your option)
13 any later version.
14
15 GNU CC is distributed in the hope that it will be useful,
16 but WITHOUT ANY WARRANTY; without even the implied warranty of
17 MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
18 GNU General Public License for more details.
19
20 You should have received a copy of the GNU General Public License
21 along with GNU CC; see the file COPYING.  If not, write to
22 the Free Software Foundation, 59 Temple Place - Suite 330,
23 Boston, MA 02111-1307, USA.  */
24
25
26 /* Standard GCC variables that we reference.  */
27
28 extern char    *asm_file_name;
29 extern char     call_used_regs[];
30 extern int      current_function_calls_alloca;
31 extern int      flag_omit_frame_pointer;
32 extern int      frame_pointer_needed;
33 extern char    *language_string;
34 extern int      may_call_alloca;
35 extern int      optimize;
36 extern char   **save_argv;
37 extern int      target_flags;
38 extern char    *version_string;
39
40 /* MIPS external variables defined in mips.c.  */
41
42 /* comparison type */
43 enum cmp_type {
44   CMP_SI,                               /* compare four byte integers */
45   CMP_DI,                               /* compare eight byte integers */
46   CMP_SF,                               /* compare single precision floats */
47   CMP_DF,                               /* compare double precision floats */
48   CMP_MAX                               /* max comparison type */
49 };
50
51 /* types of delay slot */
52 enum delay_type {
53   DELAY_NONE,                           /* no delay slot */
54   DELAY_LOAD,                           /* load from memory delay */
55   DELAY_HILO,                           /* move from/to hi/lo registers */
56   DELAY_FCMP                            /* delay after doing c.<xx>.{d,s} */
57 };
58
59 /* Which processor to schedule for.  Since there is no difference between
60    a R2000 and R3000 in terms of the scheduler, we collapse them into
61    just an R3000.  The elements of the enumeration must match exactly
62    the cpu attribute in the mips.md machine description.  */
63
64 enum processor_type {
65   PROCESSOR_DEFAULT,
66   PROCESSOR_R3000,
67   PROCESSOR_R6000,
68   PROCESSOR_R4000,
69   PROCESSOR_R4100,
70   PROCESSOR_R4300,
71   PROCESSOR_R4600,
72   PROCESSOR_R4650,
73   PROCESSOR_R5000,
74   PROCESSOR_R8000
75 };
76
77 /* Recast the cpu class to be the cpu attribute.  */
78 #define mips_cpu_attr ((enum attr_cpu)mips_cpu)
79
80 /* Which ABI to use.  This is only used by the Irix 6 port currently.  */
81
82 enum mips_abi_type {
83   ABI_32,
84   ABI_N32,
85   ABI_64,
86   ABI_EABI
87 };
88
89 #ifndef MIPS_ABI_DEFAULT
90 /* We define this away so that there is no extra runtime cost if the target
91    doesn't support multiple ABIs.  */
92 #define mips_abi ABI_32
93 #else
94 extern enum mips_abi_type mips_abi;
95 #endif
96
97 /* Whether to emit abicalls code sequences or not.  */
98
99 enum mips_abicalls_type {
100   MIPS_ABICALLS_NO,
101   MIPS_ABICALLS_YES
102 };
103
104 /* Recast the abicalls class to be the abicalls attribute.  */
105 #define mips_abicalls_attr ((enum attr_abicalls)mips_abicalls)
106
107 /* Which type of block move to do (whether or not the last store is
108    split out so it can fill a branch delay slot).  */
109
110 enum block_move_type {
111   BLOCK_MOVE_NORMAL,                    /* generate complete block move */
112   BLOCK_MOVE_NOT_LAST,                  /* generate all but last store */
113   BLOCK_MOVE_LAST                       /* generate just the last store */
114 };
115
116 extern char mips_reg_names[][8];        /* register names (a0 vs. $4). */
117 extern char mips_print_operand_punct[]; /* print_operand punctuation chars */
118 extern char *current_function_file;     /* filename current function is in */
119 extern int num_source_filenames;        /* current .file # */
120 extern int inside_function;             /* != 0 if inside of a function */
121 extern int ignore_line_number;          /* != 0 if we are to ignore next .loc */
122 extern int file_in_function_warning;    /* warning given about .file in func */
123 extern int sdb_label_count;             /* block start/end next label # */
124 extern int sdb_begin_function_line;     /* Starting Line of current function */
125 extern int mips_section_threshold;      /* # bytes of data/sdata cutoff */
126 extern int g_switch_value;              /* value of the -G xx switch */
127 extern int g_switch_set;                /* whether -G xx was passed.  */
128 extern int sym_lineno;                  /* sgi next label # for each stmt */
129 extern int set_noreorder;               /* # of nested .set noreorder's  */
130 extern int set_nomacro;                 /* # of nested .set nomacro's  */
131 extern int set_noat;                    /* # of nested .set noat's  */
132 extern int set_volatile;                /* # of nested .set volatile's  */
133 extern int mips_branch_likely;          /* emit 'l' after br (branch likely) */
134 extern int mips_dbx_regno[];            /* Map register # to debug register # */
135 extern struct rtx_def *branch_cmp[2];   /* operands for compare */
136 extern enum cmp_type branch_type;       /* what type of branch to use */
137 extern enum processor_type mips_cpu;    /* which cpu are we scheduling for */
138 extern enum mips_abicalls_type mips_abicalls;/* for svr4 abi pic calls */
139 extern int mips_isa;                    /* architectural level */
140 extern char *mips_cpu_string;           /* for -mcpu=<xxx> */
141 extern char *mips_isa_string;           /* for -mips{1,2,3,4} */
142 extern char *mips_abi_string;           /* for -misa={32,n32,64} */
143 extern int mips_split_addresses;        /* perform high/lo_sum support */
144 extern int dslots_load_total;           /* total # load related delay slots */
145 extern int dslots_load_filled;          /* # filled load delay slots */
146 extern int dslots_jump_total;           /* total # jump related delay slots */
147 extern int dslots_jump_filled;          /* # filled jump delay slots */
148 extern int dslots_number_nops;          /* # of nops needed by previous insn */
149 extern int num_refs[3];                 /* # 1/2/3 word references */
150 extern struct rtx_def *mips_load_reg;   /* register to check for load delay */
151 extern struct rtx_def *mips_load_reg2;  /* 2nd reg to check for load delay */
152 extern struct rtx_def *mips_load_reg3;  /* 3rd reg to check for load delay */
153 extern struct rtx_def *mips_load_reg4;  /* 4th reg to check for load delay */
154 extern struct rtx_def *embedded_pic_fnaddr_rtx; /* function address */
155
156 /* Functions within mips.c that we reference.  */
157
158 extern void             abort_with_insn ();
159 extern int              arith32_operand ();
160 extern int              arith_operand ();
161 extern int              cmp_op ();
162 extern long             compute_frame_size ();
163 extern int              epilogue_reg_mentioned_p ();
164 extern void             expand_block_move ();
165 extern int              equality_op ();
166 extern void             final_prescan_insn ();
167 extern struct rtx_def * function_arg ();
168 extern void             function_arg_advance ();
169 extern int              function_arg_partial_nregs ();
170 extern int              function_arg_pass_by_reference ();
171 extern void             function_epilogue ();
172 extern void             function_prologue ();
173 extern void             gen_conditional_branch ();
174 extern void             gen_conditional_move ();
175 extern struct rtx_def * gen_int_relational ();
176 extern void             init_cumulative_args ();
177 extern int              large_int ();
178 extern int              mips_address_cost ();
179 extern void             mips_asm_file_end ();
180 extern void             mips_asm_file_start ();
181 extern int              mips_const_double_ok ();
182 extern void             mips_count_memory_refs ();
183 extern int              mips_debugger_offset ();
184 extern void             mips_declare_object ();
185 extern int              mips_epilogue_delay_slots ();
186 extern void             mips_expand_epilogue ();
187 extern void             mips_expand_prologue ();
188 extern int              mips_check_split ();
189 extern char            *mips_fill_delay_slot ();
190 extern char            *mips_move_1word ();
191 extern char            *mips_move_2words ();
192 extern void             mips_output_double ();
193 extern int              mips_output_external ();
194 extern void             mips_output_float ();
195 extern void             mips_output_filename ();
196 extern void             mips_output_lineno ();
197 extern char            *output_block_move ();
198 extern void             override_options ();
199 extern int              pc_or_label_operand ();
200 extern void             print_operand_address ();
201 extern void             print_operand ();
202 extern void             print_options ();
203 extern int              reg_or_0_operand ();
204 extern int              simple_epilogue_p ();
205 extern int              simple_memory_operand ();
206 extern int              small_int ();
207 extern void             trace();
208 extern int              uns_arith_operand ();
209 extern struct rtx_def * embedded_pic_offset ();
210
211 /* Recognition functions that return if a condition is true.  */
212 extern int              address_operand ();
213 extern int              const_double_operand ();
214 extern int              const_int_operand ();
215 extern int              general_operand ();
216 extern int              immediate_operand ();
217 extern int              memory_address_p ();
218 extern int              memory_operand ();
219 extern int              nonimmediate_operand ();
220 extern int              nonmemory_operand ();
221 extern int              register_operand ();
222 extern int              scratch_operand ();
223 extern int              move_operand ();
224 extern int              movdi_operand ();
225 extern int              se_register_operand ();
226 extern int              se_reg_or_0_operand ();
227 extern int              se_uns_arith_operand ();
228 extern int              se_arith_operand ();
229 extern int              se_nonmemory_operand ();
230 extern int              se_nonimmediate_operand ();
231
232 /* Functions to change what output section we are using.  */
233 extern void             data_section ();
234 extern void             rdata_section ();
235 extern void             readonly_data_section ();
236 extern void             sdata_section ();
237 extern void             text_section ();
238
239 /* Stubs for half-pic support if not OSF/1 reference platform.  */
240
241 #ifndef HALF_PIC_P
242 #define HALF_PIC_P() 0
243 #define HALF_PIC_NUMBER_PTRS 0
244 #define HALF_PIC_NUMBER_REFS 0
245 #define HALF_PIC_ENCODE(DECL)
246 #define HALF_PIC_DECLARE(NAME)
247 #define HALF_PIC_INIT() error ("half-pic init called on systems that don't support it.")
248 #define HALF_PIC_ADDRESS_P(X) 0
249 #define HALF_PIC_PTR(X) X
250 #define HALF_PIC_FINISH(STREAM)
251 #endif
252
253 \f
254 /* Run-time compilation parameters selecting different hardware subsets.  */
255
256 /* Macros used in the machine description to test the flags.  */
257
258                                         /* Bits for real switches */
259 #define MASK_INT64      0x00000001      /* ints are 64 bits */
260 #define MASK_LONG64     0x00000002      /* longs and pointers are 64 bits */
261 #define MASK_SPLIT_ADDR 0x00000004      /* Address splitting is enabled.  */
262 #define MASK_GPOPT      0x00000008      /* Optimize for global pointer */
263 #define MASK_GAS        0x00000010      /* Gas used instead of MIPS as */
264 #define MASK_NAME_REGS  0x00000020      /* Use MIPS s/w reg name convention */
265 #define MASK_STATS      0x00000040      /* print statistics to stderr */
266 #define MASK_MEMCPY     0x00000080      /* call memcpy instead of inline code*/
267 #define MASK_SOFT_FLOAT 0x00000100      /* software floating point */
268 #define MASK_FLOAT64    0x00000200      /* fp registers are 64 bits */
269 #define MASK_ABICALLS   0x00000400      /* emit .abicalls/.cprestore/.cpload */
270 #define MASK_HALF_PIC   0x00000800      /* Emit OSF-style pic refs to externs*/
271 #define MASK_LONG_CALLS 0x00001000      /* Always call through a register */
272 #define MASK_64BIT      0x00002000      /* Use 64 bit GP registers and insns */
273 #define MASK_EMBEDDED_PIC 0x00004000    /* Generate embedded PIC code */
274 #define MASK_EMBEDDED_DATA 0x00008000   /* Reduce RAM usage, not fast code */
275 #define MASK_BIG_ENDIAN 0x00010000      /* Generate big endian code */
276 #define MASK_SINGLE_FLOAT 0x00020000    /* Only single precision FPU.  */
277 #define MASK_MAD        0x00040000      /* Generate mad/madu as on 4650.  */
278 #define MASK_4300_MUL_FIX 0x00080000    /* Work-around early Vr4300 CPU bug */
279
280                                         /* Dummy switches used only in spec's*/
281 #define MASK_MIPS_TFILE 0x00000000      /* flag for mips-tfile usage */
282
283                                         /* Debug switches, not documented */
284 #define MASK_DEBUG      0x40000000      /* Eliminate version # in .s file */
285 #define MASK_DEBUG_A    0x20000000      /* don't allow <label>($reg) addrs */
286 #define MASK_DEBUG_B    0x10000000      /* GO_IF_LEGITIMATE_ADDRESS debug */
287 #define MASK_DEBUG_C    0x08000000      /* don't expand seq, etc. */
288 #define MASK_DEBUG_D    0x04000000      /* don't do define_split's */
289 #define MASK_DEBUG_E    0x02000000      /* function_arg debug */
290 #define MASK_DEBUG_F    0x01000000      /* don't try to suppress load nop's */
291 #define MASK_DEBUG_G    0x00800000      /* don't support 64 bit arithmetic */
292 #define MASK_DEBUG_H    0x00400000      /* allow ints in FP registers */
293 #define MASK_DEBUG_I    0x00200000      /* unused */
294 #define MASK_DEBUG_J    0x00100000      /* unused */
295
296                                         /* r4000 64 bit sizes */
297 #define TARGET_INT64            (target_flags & MASK_INT64)
298 #define TARGET_LONG64           (target_flags & MASK_LONG64)
299 #define TARGET_FLOAT64          (target_flags & MASK_FLOAT64)
300 #define TARGET_64BIT            (target_flags & MASK_64BIT)
301
302                                         /* Mips vs. GNU linker */
303 #define TARGET_SPLIT_ADDRESSES  (target_flags & MASK_SPLIT_ADDR)
304
305                                         /* Mips vs. GNU assembler */
306 #define TARGET_GAS              (target_flags & MASK_GAS)
307 #define TARGET_UNIX_ASM         (!TARGET_GAS)
308 #define TARGET_MIPS_AS          TARGET_UNIX_ASM
309
310                                         /* Debug Mode */
311 #define TARGET_DEBUG_MODE       (target_flags & MASK_DEBUG)
312 #define TARGET_DEBUG_A_MODE     (target_flags & MASK_DEBUG_A)
313 #define TARGET_DEBUG_B_MODE     (target_flags & MASK_DEBUG_B)
314 #define TARGET_DEBUG_C_MODE     (target_flags & MASK_DEBUG_C)
315 #define TARGET_DEBUG_D_MODE     (target_flags & MASK_DEBUG_D)
316 #define TARGET_DEBUG_E_MODE     (target_flags & MASK_DEBUG_E)
317 #define TARGET_DEBUG_F_MODE     (target_flags & MASK_DEBUG_F)
318 #define TARGET_DEBUG_G_MODE     (target_flags & MASK_DEBUG_G)
319 #define TARGET_DEBUG_H_MODE     (target_flags & MASK_DEBUG_H)
320 #define TARGET_DEBUG_I_MODE     (target_flags & MASK_DEBUG_I)
321 #define TARGET_DEBUG_J_MODE     (target_flags & MASK_DEBUG_J)
322
323                                         /* Reg. Naming in .s ($21 vs. $a0) */
324 #define TARGET_NAME_REGS        (target_flags & MASK_NAME_REGS)
325
326                                         /* Optimize for Sdata/Sbss */
327 #define TARGET_GP_OPT           (target_flags & MASK_GPOPT)
328
329                                         /* print program statistics */
330 #define TARGET_STATS            (target_flags & MASK_STATS)
331
332                                         /* call memcpy instead of inline code */
333 #define TARGET_MEMCPY           (target_flags & MASK_MEMCPY)
334
335                                         /* .abicalls, etc from Pyramid V.4 */
336 #define TARGET_ABICALLS         (target_flags & MASK_ABICALLS)
337
338                                         /* OSF pic references to externs */
339 #define TARGET_HALF_PIC         (target_flags & MASK_HALF_PIC)
340
341                                         /* software floating point */
342 #define TARGET_SOFT_FLOAT       (target_flags & MASK_SOFT_FLOAT)
343 #define TARGET_HARD_FLOAT       (! TARGET_SOFT_FLOAT)
344
345                                         /* always call through a register */
346 #define TARGET_LONG_CALLS       (target_flags & MASK_LONG_CALLS)
347
348                                         /* generate embedded PIC code;
349                                            requires gas.  */
350 #define TARGET_EMBEDDED_PIC     (target_flags & MASK_EMBEDDED_PIC)
351
352                                         /* for embedded systems, optimize for
353                                            reduced RAM space instead of for
354                                            fastest code.  */
355 #define TARGET_EMBEDDED_DATA    (target_flags & MASK_EMBEDDED_DATA)
356
357                                         /* generate big endian code.  */
358 #define TARGET_BIG_ENDIAN       (target_flags & MASK_BIG_ENDIAN)
359
360 #define TARGET_SINGLE_FLOAT     (target_flags & MASK_SINGLE_FLOAT)
361 #define TARGET_DOUBLE_FLOAT     (! TARGET_SINGLE_FLOAT)
362
363 #define TARGET_MAD              (target_flags & MASK_MAD)
364
365 #define TARGET_4300_MUL_FIX     (target_flags & MASK_4300_MUL_FIX)
366
367 /* This is true if we must enable the assembly language file switching
368    code.  */
369
370 #define TARGET_FILE_SWITCHING   (TARGET_GP_OPT && ! TARGET_GAS)
371
372 /* We must disable the function end stabs when doing the file switching trick,
373    because the Lscope stabs end up in the wrong place, making it impossible
374    to debug the resulting code.  */
375 #define NO_DBX_FUNCTION_END TARGET_FILE_SWITCHING
376
377 /* Macro to define tables used to set the flags.
378    This is a list in braces of pairs in braces,
379    each pair being { "NAME", VALUE }
380    where VALUE is the bits to set or minus the bits to clear.
381    An empty string NAME is used to identify the default VALUE.  */
382
383 #define TARGET_SWITCHES                                                 \
384 {                                                                       \
385   {"int64",               MASK_INT64 | MASK_LONG64},                    \
386   {"long64",              MASK_LONG64},                                 \
387   {"split-addresses",     MASK_SPLIT_ADDR},                             \
388   {"no-split-addresses", -MASK_SPLIT_ADDR},                             \
389   {"mips-as",            -MASK_GAS},                                    \
390   {"gas",                 MASK_GAS},                                    \
391   {"rnames",              MASK_NAME_REGS},                              \
392   {"no-rnames",          -MASK_NAME_REGS},                              \
393   {"gpOPT",               MASK_GPOPT},                                  \
394   {"gpopt",               MASK_GPOPT},                                  \
395   {"no-gpOPT",           -MASK_GPOPT},                                  \
396   {"no-gpopt",           -MASK_GPOPT},                                  \
397   {"stats",               MASK_STATS},                                  \
398   {"no-stats",           -MASK_STATS},                                  \
399   {"memcpy",              MASK_MEMCPY},                                 \
400   {"no-memcpy",          -MASK_MEMCPY},                                 \
401   {"mips-tfile",          MASK_MIPS_TFILE},                             \
402   {"no-mips-tfile",      -MASK_MIPS_TFILE},                             \
403   {"soft-float",          MASK_SOFT_FLOAT},                             \
404   {"hard-float",         -MASK_SOFT_FLOAT},                             \
405   {"fp64",                MASK_FLOAT64},                                \
406   {"fp32",               -MASK_FLOAT64},                                \
407   {"gp64",                MASK_64BIT},                                  \
408   {"gp32",               -MASK_64BIT},                                  \
409   {"abicalls",            MASK_ABICALLS},                               \
410   {"no-abicalls",        -MASK_ABICALLS},                               \
411   {"half-pic",            MASK_HALF_PIC},                               \
412   {"no-half-pic",        -MASK_HALF_PIC},                               \
413   {"long-calls",          MASK_LONG_CALLS},                             \
414   {"no-long-calls",      -MASK_LONG_CALLS},                             \
415   {"embedded-pic",        MASK_EMBEDDED_PIC},                           \
416   {"no-embedded-pic",    -MASK_EMBEDDED_PIC},                           \
417   {"embedded-data",       MASK_EMBEDDED_DATA},                          \
418   {"no-embedded-data",   -MASK_EMBEDDED_DATA},                          \
419   {"eb",                  MASK_BIG_ENDIAN},                             \
420   {"el",                 -MASK_BIG_ENDIAN},                             \
421   {"single-float",        MASK_SINGLE_FLOAT},                           \
422   {"double-float",       -MASK_SINGLE_FLOAT},                           \
423   {"mad",                 MASK_MAD},                                    \
424   {"no-mad",             -MASK_MAD},                                    \
425   {"fix4300",             MASK_4300_MUL_FIX},                           \
426   {"no-fix4300",         -MASK_4300_MUL_FIX},                           \
427   {"4650",                MASK_MAD | MASK_SINGLE_FLOAT},                \
428   {"debug",               MASK_DEBUG},                                  \
429   {"debuga",              MASK_DEBUG_A},                                \
430   {"debugb",              MASK_DEBUG_B},                                \
431   {"debugc",              MASK_DEBUG_C},                                \
432   {"debugd",              MASK_DEBUG_D},                                \
433   {"debuge",              MASK_DEBUG_E},                                \
434   {"debugf",              MASK_DEBUG_F},                                \
435   {"debugg",              MASK_DEBUG_G},                                \
436   {"debugh",              MASK_DEBUG_H},                                \
437   {"debugi",              MASK_DEBUG_I},                                \
438   {"debugj",              MASK_DEBUG_J},                                \
439   {"",                    (TARGET_DEFAULT                               \
440                            | TARGET_CPU_DEFAULT                         \
441                            | TARGET_ENDIAN_DEFAULT)}                    \
442 }
443
444 /* Default target_flags if no switches are specified  */
445
446 #ifndef TARGET_DEFAULT
447 #define TARGET_DEFAULT 0
448 #endif
449
450 #ifndef TARGET_CPU_DEFAULT
451 #define TARGET_CPU_DEFAULT 0
452 #endif
453
454 #ifndef TARGET_ENDIAN_DEFAULT
455 #ifndef DECSTATION
456 #define TARGET_ENDIAN_DEFAULT MASK_BIG_ENDIAN
457 #else
458 #define TARGET_ENDIAN_DEFAULT 0
459 #endif
460 #endif
461
462 #ifndef MULTILIB_DEFAULTS
463 #if TARGET_ENDIAN_DEFAULT == 0
464 #define MULTILIB_DEFAULTS { "EL", "mips1" }
465 #else
466 #define MULTILIB_DEFAULTS { "EB", "mips1" }
467 #endif
468 #endif
469
470 /* We must pass -EL to the linker by default for little endian embedded
471    targets using linker scripts with a OUTPUT_FORMAT line.  Otherwise, the
472    linker will default to using big-endian output files.  The OUTPUT_FORMAT
473    line must be in the linker script, otherwise -EB/-EL will not work.  */
474
475 #ifndef LINKER_ENDIAN_SPEC
476 #if TARGET_ENDIAN_DEFAULT == 0
477 #define LINKER_ENDIAN_SPEC "%{!EB:%{!meb:-EL}}"
478 #else
479 #define LINKER_ENDIAN_SPEC ""
480 #endif
481 #endif
482
483 /* This macro is similar to `TARGET_SWITCHES' but defines names of
484    command options that have values.  Its definition is an
485    initializer with a subgrouping for each command option.
486
487    Each subgrouping contains a string constant, that defines the
488    fixed part of the option name, and the address of a variable. 
489    The variable, type `char *', is set to the variable part of the
490    given option if the fixed part matches.  The actual option name
491    is made by appending `-m' to the specified name.
492
493    Here is an example which defines `-mshort-data-NUMBER'.  If the
494    given option is `-mshort-data-512', the variable `m88k_short_data'
495    will be set to the string `"512"'.
496
497         extern char *m88k_short_data;
498         #define TARGET_OPTIONS { { "short-data-", &m88k_short_data } }  */
499
500 #define TARGET_OPTIONS                                                  \
501 {                                                                       \
502   SUBTARGET_TARGET_OPTIONS                                              \
503   { "cpu=",     &mips_cpu_string        },                              \
504   { "ips",      &mips_isa_string        }                               \
505 }
506
507 /* This is meant to be redefined in the host dependent files.  */
508 #define SUBTARGET_TARGET_OPTIONS
509
510 /* Macros to decide whether certain features are available or not,
511    depending on the instruction set architecture level.  */
512
513 #define BRANCH_LIKELY_P()       (mips_isa >= 2)
514 #define HAVE_SQRT_P()           (mips_isa >= 2)
515
516 /* CC1_SPEC causes -mips3 and -mips4 to set -mfp64 and -mgp64; -mips1 or
517    -mips2 sets -mfp32 and -mgp32.  This can be overridden by an explicit
518    -mfp32, -mfp64, -mgp32 or -mgp64.  -mfp64 sets MASK_FLOAT64 in
519    target_flags, and -mgp64 sets MASK_64BIT.
520
521    Setting MASK_64BIT in target_flags will cause gcc to assume that
522    registers are 64 bits wide.  int, long and void * will be 32 bit;
523    this may be changed with -mint64 or -mlong64.
524
525    The gen* programs link code that refers to MASK_64BIT.  They don't
526    actually use the information in target_flags; they just refer to
527    it.  */
528 \f
529 /* Switch  Recognition by gcc.c.  Add -G xx support */
530
531 #ifdef SWITCH_TAKES_ARG
532 #undef SWITCH_TAKES_ARG
533 #endif
534
535 #define SWITCH_TAKES_ARG(CHAR)                                          \
536   (DEFAULT_SWITCH_TAKES_ARG (CHAR) || (CHAR) == 'G')
537
538 /* Sometimes certain combinations of command options do not make sense
539    on a particular target machine.  You can define a macro
540    `OVERRIDE_OPTIONS' to take account of this.  This macro, if
541    defined, is executed once just after all the command options have
542    been parsed.
543
544    On the MIPS, it is used to handle -G.  We also use it to set up all
545    of the tables referenced in the other macros.  */
546
547 #define OVERRIDE_OPTIONS override_options ()
548
549 /* Zero or more C statements that may conditionally modify two
550    variables `fixed_regs' and `call_used_regs' (both of type `char
551    []') after they have been initialized from the two preceding
552    macros.
553
554    This is necessary in case the fixed or call-clobbered registers
555    depend on target flags.
556
557    You need not define this macro if it has no work to do.
558
559    If the usage of an entire class of registers depends on the target
560    flags, you may indicate this to GCC by using this macro to modify
561    `fixed_regs' and `call_used_regs' to 1 for each of the registers in
562    the classes which should not be used by GCC.  Also define the macro
563    `REG_CLASS_FROM_LETTER' to return `NO_REGS' if it is called with a
564    letter for a class that shouldn't be used.
565
566    (However, if this class is not included in `GENERAL_REGS' and all
567    of the insn patterns whose constraints permit this class are
568    controlled by target switches, then GCC will automatically avoid
569    using these registers when the target switches are opposed to
570    them.)  */
571
572 #define CONDITIONAL_REGISTER_USAGE                                      \
573 do                                                                      \
574   {                                                                     \
575     if (!TARGET_HARD_FLOAT)                                             \
576       {                                                                 \
577         int regno;                                                      \
578                                                                         \
579         for (regno = FP_REG_FIRST; regno <= FP_REG_LAST; regno++)       \
580           fixed_regs[regno] = call_used_regs[regno] = 1;                \
581         for (regno = ST_REG_FIRST; regno <= ST_REG_LAST; regno++)       \
582           fixed_regs[regno] = call_used_regs[regno] = 1;                \
583       }                                                                 \
584     else if (mips_isa < 4)                                              \
585       {                                                                 \
586         int regno;                                                      \
587                                                                         \
588         /* We only have a single condition code register.  We           \
589            implement this by hiding all the condition code registers,   \
590            and generating RTL that refers directly to ST_REG_FIRST.  */ \
591         for (regno = ST_REG_FIRST; regno <= ST_REG_LAST; regno++)       \
592           fixed_regs[regno] = call_used_regs[regno] = 1;                \
593       }                                                                 \
594     SUBTARGET_CONDITIONAL_REGISTER_USAGE                                \
595   }                                                                     \
596 while (0)
597
598 /* This is meant to be redefined in the host dependent files.  */
599 #define SUBTARGET_CONDITIONAL_REGISTER_USAGE
600
601 /* Show we can debug even without a frame pointer.  */
602 #define CAN_DEBUG_WITHOUT_FP
603 \f
604 /* Complain about missing specs and predefines that should be defined in each
605    of the target tm files to override the defaults.  This is mostly a place-
606    holder until I can get each of the files updated [mm].  */
607
608 #if defined(OSF_OS) \
609     || defined(DECSTATION) \
610     || defined(SGI_TARGET) \
611     || defined(MIPS_NEWS) \
612     || defined(MIPS_SYSV) \
613     || defined(MIPS_SVR4) \
614     || defined(MIPS_BSD43)
615
616 #ifndef CPP_PREDEFINES
617         #error "Define CPP_PREDEFINES in the appropriate tm.h file"
618 #endif
619
620 #ifndef LIB_SPEC
621         #error "Define LIB_SPEC in the appropriate tm.h file"
622 #endif
623
624 #ifndef STARTFILE_SPEC
625         #error "Define STARTFILE_SPEC in the appropriate tm.h file"
626 #endif
627
628 #ifndef MACHINE_TYPE
629         #error "Define MACHINE_TYPE in the appropriate tm.h file"
630 #endif
631 #endif
632
633 /* Tell collect what flags to pass to nm.  */
634 #ifndef NM_FLAGS
635 #define NM_FLAGS "-Bp"
636 #endif
637
638 \f
639 /* Names to predefine in the preprocessor for this target machine.  */
640
641 #ifndef CPP_PREDEFINES
642 #define CPP_PREDEFINES "-Dmips -Dunix -Dhost_mips -DMIPSEB -DR3000 -DSYSTYPE_BSD43 \
643 -D_mips -D_unix -D_host_mips -D_MIPSEB -D_R3000 -D_SYSTYPE_BSD43 \
644 -Asystem(unix) -Asystem(bsd) -Acpu(mips) -Amachine(mips)"
645 #endif
646
647 /* Assembler specs.  */
648
649 /* MIPS_AS_ASM_SPEC is passed when using the MIPS assembler rather
650    than gas.  */
651
652 #define MIPS_AS_ASM_SPEC "\
653 %{!.s:-nocpp} %{.s: %{cpp} %{nocpp}} \
654 %{pipe: %e-pipe is not supported.} \
655 %{K} %(subtarget_mips_as_asm_spec)"
656
657 /* SUBTARGET_MIPS_AS_ASM_SPEC is passed when using the MIPS assembler
658    rather than gas.  It may be overridden by subtargets.  */
659
660 #ifndef SUBTARGET_MIPS_AS_ASM_SPEC
661 #define SUBTARGET_MIPS_AS_ASM_SPEC "%{v}"
662 #endif
663
664 /* GAS_ASM_SPEC is passed when using gas, rather than the MIPS
665    assembler.  */
666
667 #define GAS_ASM_SPEC "%{mcpu=*} %{m4650} %{mmad:-m4650} %{v}"
668
669 /* TARGET_ASM_SPEC is used to select either MIPS_AS_ASM_SPEC or
670    GAS_ASM_SPEC as the default, depending upon the value of
671    TARGET_DEFAULT.  */
672
673 #if ((TARGET_CPU_DEFAULT | TARGET_DEFAULT) & MASK_GAS) != 0
674 /* GAS */
675
676 #define TARGET_ASM_SPEC "\
677 %{mmips-as: %(mips_as_asm_spec)} \
678 %{!mmips-as: %(gas_asm_spec)}"
679
680 #else /* not GAS */
681
682 #define TARGET_ASM_SPEC "\
683 %{!mgas: %(mips_as_asm_spec)} \
684 %{mgas: %(gas_asm_spec)}"
685
686 #endif /* not GAS */
687
688 /* SUBTARGET_ASM_OPTIMIZING_SPEC handles passing optimization options
689    to the assembler.  It may be overridden by subtargets.  */
690 #ifndef SUBTARGET_ASM_OPTIMIZING_SPEC
691 #define SUBTARGET_ASM_OPTIMIZING_SPEC "\
692 %{noasmopt:-O0} \
693 %{!noasmopt:%{O:-O2} %{O1:-O2} %{O2:-O2} %{O3:-O3}}"
694 #endif
695
696 /* SUBTARGET_ASM_DEBUGGING_SPEC handles passing debugging options to
697    the assembler.  It may be overridden by subtargets.  */
698 #ifndef SUBTARGET_ASM_DEBUGGING_SPEC
699 #define SUBTARGET_ASM_DEBUGGING_SPEC "\
700 %{g} %{g0} %{g1} %{g2} %{g3} \
701 %{ggdb:-g} %{ggdb0:-g0} %{ggdb1:-g1} %{ggdb2:-g2} %{ggdb3:-g3} \
702 %{gstabs:-g} %{gstabs0:-g0} %{gstabs1:-g1} %{gstabs2:-g2} %{gstabs3:-g3} \
703 %{gstabs+:-g} %{gstabs+0:-g0} %{gstabs+1:-g1} %{gstabs+2:-g2} %{gstabs+3:-g3} \
704 %{gcoff:-g} %{gcoff0:-g0} %{gcoff1:-g1} %{gcoff2:-g2} %{gcoff3:-g3}"
705 #endif
706
707 /* SUBTARGET_ASM_SPEC is always passed to the assembler.  It may be
708    overridden by subtargets.  */
709
710 #ifndef SUBTARGET_ASM_SPEC
711 #define SUBTARGET_ASM_SPEC ""
712 #endif
713
714 /* ASM_SPEC is the set of arguments to pass to the assembler.  */
715
716 #define ASM_SPEC "\
717 %{G*} %{EB} %{EL} %{mips1} %{mips2} %{mips3} %{mips4} \
718 %(subtarget_asm_optimizing_spec) \
719 %(subtarget_asm_debugging_spec) \
720 %{membedded-pic} \
721 %{mabi=32:-32}%{mabi=o32:-32}%{mabi=n32:-n32}%{mabi=64:-64}%{mabi=n64:-64} \
722 %(target_asm_spec) \
723 %(subtarget_asm_spec)"
724
725 /* Specify to run a post-processor, mips-tfile after the assembler
726    has run to stuff the mips debug information into the object file.
727    This is needed because the $#!%^ MIPS assembler provides no way
728    of specifying such information in the assembly file.  If we are
729    cross compiling, disable mips-tfile unless the user specifies
730    -mmips-tfile.  */
731
732 #ifndef ASM_FINAL_SPEC
733 #if ((TARGET_CPU_DEFAULT | TARGET_DEFAULT) & MASK_GAS) != 0
734 /* GAS */
735 #define ASM_FINAL_SPEC "\
736 %{mmips-as: %{!mno-mips-tfile: \
737         \n mips-tfile %{v*: -v} \
738                 %{K: -I %b.o~} \
739                 %{!K: %{save-temps: -I %b.o~}} \
740                 %{c:%W{o*}%{!o*:-o %b.o}}%{!c:-o %U.o} \
741                 %{.s:%i} %{!.s:%g.s}}}"
742
743 #else
744 /* not GAS */
745 #define ASM_FINAL_SPEC "\
746 %{!mgas: %{!mno-mips-tfile: \
747         \n mips-tfile %{v*: -v} \
748                 %{K: -I %b.o~} \
749                 %{!K: %{save-temps: -I %b.o~}} \
750                 %{c:%W{o*}%{!o*:-o %b.o}}%{!c:-o %U.o} \
751                 %{.s:%i} %{!.s:%g.s}}}"
752
753 #endif
754 #endif  /* ASM_FINAL_SPEC */
755
756 /* Redefinition of libraries used.  Mips doesn't support normal
757    UNIX style profiling via calling _mcount.  It does offer
758    profiling that samples the PC, so do what we can... */
759
760 #ifndef LIB_SPEC
761 #define LIB_SPEC "%{pg:-lprof1} %{p:-lprof1} -lc"
762 #endif
763
764 /* Extra switches sometimes passed to the linker.  */
765 /* ??? The bestGnum will never be passed to the linker, because the gcc driver
766   will interpret it as a -b option.  */
767
768 #ifndef LINK_SPEC
769 #define LINK_SPEC "\
770 %{G*} %{EB} %{EL} %{mips1} %{mips2} %{mips3} %{mips4} \
771 %{bestGnum} %{shared} %{non_shared} \
772 %(linker_endian_spec)"
773 #endif  /* LINK_SPEC defined */
774
775 /* Specs for the compiler proper */
776
777 /* SUBTARGET_CC1_SPEC is passed to the compiler proper.  It may be
778    overridden by subtargets.  */
779 #ifndef SUBTARGET_CC1_SPEC
780 #define SUBTARGET_CC1_SPEC ""
781 #endif
782
783 /* CC1_SPEC is the set of arguments to pass to the compiler proper.  */
784
785 #ifndef CC1_SPEC
786 #define CC1_SPEC "\
787 %{gline:%{!g:%{!g0:%{!g1:%{!g2: -g1}}}}} \
788 %{mips1:-mfp32 -mgp32} %{mips2:-mfp32 -mgp32}\
789 %{mips3:%{!msingle-float:%{!m4650:-mfp64}} -mgp64} \
790 %{mips4:%{!msingle-float:%{!m4650:-mfp64}} -mgp64} \
791 %{mfp64:%{msingle-float:%emay not use both -mfp64 and -msingle-float}} \
792 %{mfp64:%{m4650:%emay not use both -mfp64 and -m4650}} \
793 %{m4650:-mcpu=r4650} \
794 %{G*} %{EB:-meb} %{EL:-mel} %{EB:%{EL:%emay not use both -EB and -EL}} \
795 %{pic-none:   -mno-half-pic} \
796 %{pic-lib:    -mhalf-pic} \
797 %{pic-extern: -mhalf-pic} \
798 %{pic-calls:  -mhalf-pic} \
799 %{save-temps: } \
800 %(subtarget_cc1_spec) "
801 #endif
802
803 /* Preprocessor specs.  */
804
805 /* SUBTARGET_CPP_SIZE_SPEC defines SIZE_TYPE and PTRDIFF_TYPE.  It may
806    be overridden by subtargets.  */
807
808 #ifndef SUBTARGET_CPP_SIZE_SPEC
809 #define SUBTARGET_CPP_SIZE_SPEC "\
810 %{mlong64:-D__SIZE_TYPE__=long\\ unsigned\\ int -D__PTRDIFF_TYPE__=long\\ int} \
811 %{!mlong64:-D__SIZE_TYPE__=unsigned\\ int -D__PTRDIFF_TYPE__=int}"
812 #endif
813
814 /* SUBTARGET_CPP_SPEC is passed to the preprocessor.  It may be
815    overridden by subtargets.  */
816 #ifndef SUBTARGET_CPP_SPEC
817 #define SUBTARGET_CPP_SPEC ""
818 #endif
819
820 /* CPP_SPEC is the set of arguments to pass to the preprocessor.  */
821
822 #ifndef CPP_SPEC
823 #define CPP_SPEC "\
824 %{.cc:  -D__LANGUAGE_C_PLUS_PLUS -D_LANGUAGE_C_PLUS_PLUS} \
825 %{.cxx: -D__LANGUAGE_C_PLUS_PLUS -D_LANGUAGE_C_PLUS_PLUS} \
826 %{.C:   -D__LANGUAGE_C_PLUS_PLUS -D_LANGUAGE_C_PLUS_PLUS} \
827 %{.m:   -D__LANGUAGE_OBJECTIVE_C -D_LANGUAGE_OBJECTIVE_C -D__LANGUAGE_C -D_LANGUAGE_C} \
828 %{.S:   -D__LANGUAGE_ASSEMBLY -D_LANGUAGE_ASSEMBLY %{!ansi:-DLANGUAGE_ASSEMBLY}} \
829 %{.s:   -D__LANGUAGE_ASSEMBLY -D_LANGUAGE_ASSEMBLY %{!ansi:-DLANGUAGE_ASSEMBLY}} \
830 %{!.S: %{!.s: %{!.cc: %{!.cxx: %{!.C: %{!.m: -D__LANGUAGE_C -D_LANGUAGE_C %{!ansi:-DLANGUAGE_C}}}}}}} \
831 %(subtarget_cpp_size_spec) \
832 %{mips3:-U__mips -D__mips=3 -D__mips64} \
833 %{mips4:-U__mips -D__mips=4 -D__mips64} \
834 %{mgp32:-U__mips64} %{mgp64:-D__mips64} \
835 %{msingle-float:%{!msoft-float:-D__mips_single_float}} \
836 %{m4650:%{!msoft-float:-D__mips_single_float}} \
837 %{msoft-float:-D__mips_soft_float} \
838 %{mabi=eabi:-D__mips_eabi} \
839 %{EB:-UMIPSEL -U_MIPSEL -U__MIPSEL -U__MIPSEL__ -D_MIPSEB -D__MIPSEB -D__MIPSEB__ %{!ansi:-DMIPSEB}} \
840 %{EL:-UMIPSEB -U_MIPSEB -U__MIPSEB -U__MIPSEB__ -D_MIPSEL -D__MIPSEL -D__MIPSEL__ %{!ansi:-DMIPSEL}} \
841 %(subtarget_cpp_spec) "
842 #endif
843
844 /* This macro defines names of additional specifications to put in the specs
845    that can be used in various specifications like CC1_SPEC.  Its definition
846    is an initializer with a subgrouping for each command option.
847
848    Each subgrouping contains a string constant, that defines the
849    specification name, and a string constant that used by the GNU CC driver
850    program.
851
852    Do not define this macro if it does not need to do anything.  */
853
854 #define EXTRA_SPECS                                                     \
855   { "subtarget_cc1_spec", SUBTARGET_CC1_SPEC },                         \
856   { "subtarget_cpp_spec", SUBTARGET_CPP_SPEC },                         \
857   { "subtarget_cpp_size_spec", SUBTARGET_CPP_SIZE_SPEC },               \
858   { "mips_as_asm_spec", MIPS_AS_ASM_SPEC },                             \
859   { "gas_asm_spec", GAS_ASM_SPEC },                                     \
860   { "target_asm_spec", TARGET_ASM_SPEC },                               \
861   { "subtarget_mips_as_asm_spec", SUBTARGET_MIPS_AS_ASM_SPEC },         \
862   { "subtarget_asm_optimizing_spec", SUBTARGET_ASM_OPTIMIZING_SPEC },   \
863   { "subtarget_asm_debugging_spec", SUBTARGET_ASM_DEBUGGING_SPEC },     \
864   { "subtarget_asm_spec", SUBTARGET_ASM_SPEC },                         \
865   { "linker_endian_spec", LINKER_ENDIAN_SPEC },                         \
866   SUBTARGET_EXTRA_SPECS
867
868 #ifndef SUBTARGET_EXTRA_SPECS
869 #define SUBTARGET_EXTRA_SPECS
870 #endif
871
872 /* If defined, this macro is an additional prefix to try after
873    `STANDARD_EXEC_PREFIX'.  */
874
875 #ifndef MD_EXEC_PREFIX
876 #define MD_EXEC_PREFIX "/usr/lib/cmplrs/cc/"
877 #endif
878
879 #ifndef MD_STARTFILE_PREFIX
880 #define MD_STARTFILE_PREFIX "/usr/lib/cmplrs/cc/"
881 #endif
882
883 \f
884 /* Print subsidiary information on the compiler version in use.  */
885
886 #define MIPS_VERSION "[AL 1.1, MM 40]"
887
888 #ifndef MACHINE_TYPE
889 #define MACHINE_TYPE "BSD Mips"
890 #endif
891
892 #ifndef TARGET_VERSION_INTERNAL
893 #define TARGET_VERSION_INTERNAL(STREAM)                                 \
894   fprintf (STREAM, " %s %s", MIPS_VERSION, MACHINE_TYPE)
895 #endif
896
897 #ifndef TARGET_VERSION
898 #define TARGET_VERSION TARGET_VERSION_INTERNAL (stderr)
899 #endif
900
901 \f
902 #define SDB_DEBUGGING_INFO              /* generate info for mips-tfile */
903 #define DBX_DEBUGGING_INFO              /* generate stabs (OSF/rose) */
904 #define MIPS_DEBUGGING_INFO             /* MIPS specific debugging info */
905
906 #ifndef PREFERRED_DEBUGGING_TYPE        /* assume SDB_DEBUGGING_INFO */
907 #define PREFERRED_DEBUGGING_TYPE ((!strncmp (str, "ggdb", 4)) ? DBX_DEBUG : SDB_DEBUG)
908 #endif
909
910 /* By default, turn on GDB extensions.  */
911 #define DEFAULT_GDB_EXTENSIONS 1
912
913 /* If we are passing smuggling stabs through the MIPS ECOFF object
914    format, put a comment in front of the .stab<x> operation so
915    that the MIPS assembler does not choke.  The mips-tfile program
916    will correctly put the stab into the object file.  */
917
918 #define ASM_STABS_OP    ((TARGET_GAS) ? ".stabs" : " #.stabs")
919 #define ASM_STABN_OP    ((TARGET_GAS) ? ".stabn" : " #.stabn")
920 #define ASM_STABD_OP    ((TARGET_GAS) ? ".stabd" : " #.stabd")
921
922 /* Local compiler-generated symbols must have a prefix that the assembler
923    understands.   By default, this is $, although some targets (e.g.,
924    NetBSD-ELF) need to override this. */
925
926 #ifndef LOCAL_LABEL_PREFIX
927 #define LOCAL_LABEL_PREFIX      "$"
928 #endif
929
930 /* By default on the mips, external symbols do not have an underscore
931    prepended, but some targets (e.g., NetBSD) require this. */
932
933 #ifndef USER_LABEL_PREFIX
934 #define USER_LABEL_PREFIX       ""
935 #endif
936
937 /* Forward references to tags are allowed.  */
938 #define SDB_ALLOW_FORWARD_REFERENCES
939
940 /* Unknown tags are also allowed.  */
941 #define SDB_ALLOW_UNKNOWN_REFERENCES
942
943 /* On Sun 4, this limit is 2048.  We use 1500 to be safe,
944    since the length can run past this up to a continuation point.  */
945 #define DBX_CONTIN_LENGTH 1500
946
947 /* How to renumber registers for dbx and gdb. */
948 #define DBX_REGISTER_NUMBER(REGNO) mips_dbx_regno[ (REGNO) ]
949
950 /* The mapping from gcc register number to DWARF 2 CFA column number.
951    This mapping does not allow for tracking DBX register 0, since column 0
952    is used for the frame address, but since register 0 is fixed this is
953    not really a problem.  */
954 #define DWARF_FRAME_REGNUM(REG)                         \
955   (REG == GP_REG_FIRST + 31 ? DWARF_FRAME_RETURN_COLUMN \
956    : DBX_REGISTER_NUMBER (REG))
957
958 /* The DWARF 2 CFA column which tracks the return address.  */
959 #define DWARF_FRAME_RETURN_COLUMN (FP_REG_LAST + 1)
960
961 /* Before the prologue, RA lives in r31.  */
962 #define INCOMING_RETURN_ADDR_RTX  gen_rtx (REG, VOIDmode, GP_REG_FIRST + 31)
963
964 /* Overrides for the COFF debug format.  */
965 #define PUT_SDB_SCL(a)                                  \
966 do {                                                    \
967   extern FILE *asm_out_text_file;                       \
968   fprintf (asm_out_text_file, "\t.scl\t%d;", (a));      \
969 } while (0)
970
971 #define PUT_SDB_INT_VAL(a)                              \
972 do {                                                    \
973   extern FILE *asm_out_text_file;                       \
974   fprintf (asm_out_text_file, "\t.val\t%d;", (a));      \
975 } while (0)
976
977 #define PUT_SDB_VAL(a)                                  \
978 do {                                                    \
979   extern FILE *asm_out_text_file;                       \
980   fputs ("\t.val\t", asm_out_text_file);                \
981   output_addr_const (asm_out_text_file, (a));           \
982   fputc (';', asm_out_text_file);                       \
983 } while (0)
984
985 #define PUT_SDB_DEF(a)                                  \
986 do {                                                    \
987   extern FILE *asm_out_text_file;                       \
988   fprintf (asm_out_text_file, "\t%s.def\t",             \
989            (TARGET_GAS) ? "" : "#");                    \
990   ASM_OUTPUT_LABELREF (asm_out_text_file, a);           \
991   fputc (';', asm_out_text_file);                       \
992 } while (0)
993
994 #define PUT_SDB_PLAIN_DEF(a)                            \
995 do {                                                    \
996   extern FILE *asm_out_text_file;                       \
997   fprintf (asm_out_text_file, "\t%s.def\t.%s;",         \
998            (TARGET_GAS) ? "" : "#", (a));               \
999 } while (0)
1000
1001 #define PUT_SDB_ENDEF                                   \
1002 do {                                                    \
1003   extern FILE *asm_out_text_file;                       \
1004   fprintf (asm_out_text_file, "\t.endef\n");            \
1005 } while (0)
1006
1007 #define PUT_SDB_TYPE(a)                                 \
1008 do {                                                    \
1009   extern FILE *asm_out_text_file;                       \
1010   fprintf (asm_out_text_file, "\t.type\t0x%x;", (a));   \
1011 } while (0)
1012
1013 #define PUT_SDB_SIZE(a)                                 \
1014 do {                                                    \
1015   extern FILE *asm_out_text_file;                       \
1016   fprintf (asm_out_text_file, "\t.size\t%d;", (a));     \
1017 } while (0)
1018
1019 #define PUT_SDB_DIM(a)                                  \
1020 do {                                                    \
1021   extern FILE *asm_out_text_file;                       \
1022   fprintf (asm_out_text_file, "\t.dim\t%d;", (a));      \
1023 } while (0)
1024
1025 #ifndef PUT_SDB_START_DIM
1026 #define PUT_SDB_START_DIM                               \
1027 do {                                                    \
1028   extern FILE *asm_out_text_file;                       \
1029   fprintf (asm_out_text_file, "\t.dim\t");              \
1030 } while (0)
1031 #endif
1032
1033 #ifndef PUT_SDB_NEXT_DIM
1034 #define PUT_SDB_NEXT_DIM(a)                             \
1035 do {                                                    \
1036   extern FILE *asm_out_text_file;                       \
1037   fprintf (asm_out_text_file, "%d,", a);                \
1038 } while (0)
1039 #endif
1040
1041 #ifndef PUT_SDB_LAST_DIM
1042 #define PUT_SDB_LAST_DIM(a)                             \
1043 do {                                                    \
1044   extern FILE *asm_out_text_file;                       \
1045   fprintf (asm_out_text_file, "%d;", a);                \
1046 } while (0)
1047 #endif
1048
1049 #define PUT_SDB_TAG(a)                                  \
1050 do {                                                    \
1051   extern FILE *asm_out_text_file;                       \
1052   fprintf (asm_out_text_file, "\t.tag\t");              \
1053   ASM_OUTPUT_LABELREF (asm_out_text_file, a);           \
1054   fputc (';', asm_out_text_file);                       \
1055 } while (0)
1056
1057 /* For block start and end, we create labels, so that
1058    later we can figure out where the correct offset is.
1059    The normal .ent/.end serve well enough for functions,
1060    so those are just commented out.  */
1061
1062 #define PUT_SDB_BLOCK_START(LINE)                       \
1063 do {                                                    \
1064   extern FILE *asm_out_text_file;                       \
1065   fprintf (asm_out_text_file,                           \
1066            "%sLb%d:\n\t%s.begin\t%sLb%d\t%d\n",         \
1067            LOCAL_LABEL_PREFIX,                          \
1068            sdb_label_count,                             \
1069            (TARGET_GAS) ? "" : "#",                     \
1070            LOCAL_LABEL_PREFIX,                          \
1071            sdb_label_count,                             \
1072            (LINE));                                     \
1073   sdb_label_count++;                                    \
1074 } while (0)
1075
1076 #define PUT_SDB_BLOCK_END(LINE)                         \
1077 do {                                                    \
1078   extern FILE *asm_out_text_file;                       \
1079   fprintf (asm_out_text_file,                           \
1080            "%sLe%d:\n\t%s.bend\t%sLe%d\t%d\n",          \
1081            LOCAL_LABEL_PREFIX,                          \
1082            sdb_label_count,                             \
1083            (TARGET_GAS) ? "" : "#",                     \
1084            LOCAL_LABEL_PREFIX,                          \
1085            sdb_label_count,                             \
1086            (LINE));                                     \
1087   sdb_label_count++;                                    \
1088 } while (0)
1089
1090 #define PUT_SDB_FUNCTION_START(LINE)
1091
1092 #define PUT_SDB_FUNCTION_END(LINE)            \
1093 do {                                                  \
1094   extern FILE *asm_out_text_file;             \
1095   ASM_OUTPUT_SOURCE_LINE (asm_out_text_file, LINE + sdb_begin_function_line); \
1096 } while (0)
1097
1098 #define PUT_SDB_EPILOGUE_END(NAME)
1099
1100 #define PUT_SDB_SRC_FILE(FILENAME) \
1101 do {                                                    \
1102   extern FILE *asm_out_text_file;                       \
1103   output_file_directive (asm_out_text_file, (FILENAME)); \
1104 } while (0)
1105
1106 #define SDB_GENERATE_FAKE(BUFFER, NUMBER) \
1107   sprintf ((BUFFER), ".%dfake", (NUMBER));
1108
1109 /* Correct the offset of automatic variables and arguments.  Note that
1110    the MIPS debug format wants all automatic variables and arguments
1111    to be in terms of the virtual frame pointer (stack pointer before
1112    any adjustment in the function), while the MIPS 3.0 linker wants
1113    the frame pointer to be the stack pointer after the initial
1114    adjustment.  */
1115
1116 #define DEBUGGER_AUTO_OFFSET(X)         mips_debugger_offset (X, 0)
1117 #define DEBUGGER_ARG_OFFSET(OFFSET, X)  mips_debugger_offset (X, OFFSET)
1118
1119
1120 /* Tell collect that the object format is ECOFF */
1121 #ifndef OBJECT_FORMAT_ROSE
1122 #define OBJECT_FORMAT_COFF      /* Object file looks like COFF */
1123 #define EXTENDED_COFF           /* ECOFF, not normal coff */
1124 #endif
1125
1126 #if 0 /* These definitions normally have no effect because
1127          MIPS systems define USE_COLLECT2, so
1128          assemble_constructor does nothing anyway.  */
1129
1130 /* Don't use the default definitions, because we don't have gld.
1131    Also, we don't want stabs when generating ECOFF output.
1132    Instead we depend on collect to handle these.  */
1133
1134 #define ASM_OUTPUT_CONSTRUCTOR(file, name)
1135 #define ASM_OUTPUT_DESTRUCTOR(file, name)
1136
1137 #endif /* 0 */
1138 \f
1139 /* Target machine storage layout */
1140
1141 /* Define in order to support both big and little endian float formats
1142    in the same gcc binary.  */
1143 #define REAL_ARITHMETIC
1144
1145 /* Define this if most significant bit is lowest numbered
1146    in instructions that operate on numbered bit-fields.
1147 */
1148 #define BITS_BIG_ENDIAN 0
1149
1150 /* Define this if most significant byte of a word is the lowest numbered. */
1151 #define BYTES_BIG_ENDIAN (TARGET_BIG_ENDIAN != 0)
1152
1153 /* Define this if most significant word of a multiword number is the lowest. */
1154 #define WORDS_BIG_ENDIAN (TARGET_BIG_ENDIAN != 0)
1155
1156 /* Define this to set the endianness to use in libgcc2.c, which can
1157    not depend on target_flags.  */
1158 #if !defined(MIPSEL) && !defined(__MIPSEL__)
1159 #define LIBGCC2_WORDS_BIG_ENDIAN 1
1160 #else
1161 #define LIBGCC2_WORDS_BIG_ENDIAN 0
1162 #endif
1163
1164 /* Number of bits in an addressable storage unit */
1165 #define BITS_PER_UNIT 8
1166
1167 /* Width in bits of a "word", which is the contents of a machine register.
1168    Note that this is not necessarily the width of data type `int';
1169    if using 16-bit ints on a 68000, this would still be 32.
1170    But on a machine with 16-bit registers, this would be 16.  */
1171 #define BITS_PER_WORD (TARGET_64BIT ? 64 : 32)
1172 #define MAX_BITS_PER_WORD 64
1173
1174 /* Width of a word, in units (bytes).  */
1175 #define UNITS_PER_WORD (TARGET_64BIT ? 8 : 4)
1176 #define MIN_UNITS_PER_WORD 4
1177
1178 /* For MIPS, width of a floating point register.  */
1179 #define UNITS_PER_FPREG (TARGET_FLOAT64 ? 8 : 4)
1180
1181 /* A C expression for the size in bits of the type `int' on the
1182    target machine.  If you don't define this, the default is one
1183    word.  */
1184 #define INT_TYPE_SIZE (TARGET_INT64 ? 64 : 32)
1185 #define MAX_INT_TYPE_SIZE 64
1186
1187 /* Tell the preprocessor the maximum size of wchar_t.  */
1188 #ifndef MAX_WCHAR_TYPE_SIZE
1189 #ifndef WCHAR_TYPE_SIZE
1190 #define MAX_WCHAR_TYPE_SIZE MAX_INT_TYPE_SIZE
1191 #endif
1192 #endif
1193
1194 /* A C expression for the size in bits of the type `short' on the
1195    target machine.  If you don't define this, the default is half a
1196    word.  (If this would be less than one storage unit, it is
1197    rounded up to one unit.)  */
1198 #define SHORT_TYPE_SIZE 16
1199
1200 /* A C expression for the size in bits of the type `long' on the
1201    target machine.  If you don't define this, the default is one
1202    word.  */
1203 #define LONG_TYPE_SIZE (TARGET_LONG64 ? 64 : 32)
1204 #define MAX_LONG_TYPE_SIZE 64
1205
1206 /* A C expression for the size in bits of the type `long long' on the
1207    target machine.  If you don't define this, the default is two
1208    words.  */
1209 #define LONG_LONG_TYPE_SIZE 64
1210
1211 /* A C expression for the size in bits of the type `char' on the
1212    target machine.  If you don't define this, the default is one
1213    quarter of a word.  (If this would be less than one storage unit,
1214    it is rounded up to one unit.)  */
1215 #define CHAR_TYPE_SIZE BITS_PER_UNIT
1216
1217 /* A C expression for the size in bits of the type `float' on the
1218    target machine.  If you don't define this, the default is one
1219    word.  */
1220 #define FLOAT_TYPE_SIZE 32
1221
1222 /* A C expression for the size in bits of the type `double' on the
1223    target machine.  If you don't define this, the default is two
1224    words.  */
1225 #define DOUBLE_TYPE_SIZE 64
1226
1227 /* A C expression for the size in bits of the type `long double' on
1228    the target machine.  If you don't define this, the default is two
1229    words.  */
1230 #define LONG_DOUBLE_TYPE_SIZE 64
1231
1232 /* Width in bits of a pointer.
1233    See also the macro `Pmode' defined below.  */
1234 #define POINTER_SIZE (TARGET_LONG64 ? 64 : 32)
1235
1236 /* Allocation boundary (in *bits*) for storing pointers in memory.  */
1237 #define POINTER_BOUNDARY (TARGET_LONG64 ? 64 : 32)
1238
1239 /* Allocation boundary (in *bits*) for storing arguments in argument list.  */
1240 #define PARM_BOUNDARY (TARGET_64BIT ? 64 : 32)
1241
1242 /* Allocation boundary (in *bits*) for the code of a function.  */
1243 #define FUNCTION_BOUNDARY 32
1244
1245 /* Alignment of field after `int : 0' in a structure.  */
1246 #define EMPTY_FIELD_BOUNDARY 32
1247
1248 /* Every structure's size must be a multiple of this.  */
1249 /* 8 is observed right on a DECstation and on riscos 4.02.  */
1250 #define STRUCTURE_SIZE_BOUNDARY 8
1251
1252 /* There is no point aligning anything to a rounder boundary than this.  */
1253 #define BIGGEST_ALIGNMENT 64
1254
1255 /* Set this nonzero if move instructions will actually fail to work
1256    when given unaligned data.  */
1257 #define STRICT_ALIGNMENT 1
1258
1259 /* Define this if you wish to imitate the way many other C compilers
1260    handle alignment of bitfields and the structures that contain
1261    them.
1262
1263    The behavior is that the type written for a bitfield (`int',
1264    `short', or other integer type) imposes an alignment for the
1265    entire structure, as if the structure really did contain an
1266    ordinary field of that type.  In addition, the bitfield is placed
1267    within the structure so that it would fit within such a field,
1268    not crossing a boundary for it.
1269
1270    Thus, on most machines, a bitfield whose type is written as `int'
1271    would not cross a four-byte boundary, and would force four-byte
1272    alignment for the whole structure.  (The alignment used may not
1273    be four bytes; it is controlled by the other alignment
1274    parameters.)
1275
1276    If the macro is defined, its definition should be a C expression;
1277    a nonzero value for the expression enables this behavior.  */
1278
1279 #define PCC_BITFIELD_TYPE_MATTERS 1
1280
1281 /* If defined, a C expression to compute the alignment given to a
1282    constant that is being placed in memory.  CONSTANT is the constant
1283    and ALIGN is the alignment that the object would ordinarily have.
1284    The value of this macro is used instead of that alignment to align
1285    the object.
1286
1287    If this macro is not defined, then ALIGN is used.
1288
1289    The typical use of this macro is to increase alignment for string
1290    constants to be word aligned so that `strcpy' calls that copy
1291    constants can be done inline.  */
1292
1293 #define CONSTANT_ALIGNMENT(EXP, ALIGN)                                  \
1294   ((TREE_CODE (EXP) == STRING_CST  || TREE_CODE (EXP) == CONSTRUCTOR)   \
1295    && (ALIGN) < BITS_PER_WORD                                           \
1296         ? BITS_PER_WORD                                                 \
1297         : (ALIGN))
1298
1299 /* If defined, a C expression to compute the alignment for a static
1300    variable.  TYPE is the data type, and ALIGN is the alignment that
1301    the object would ordinarily have.  The value of this macro is used
1302    instead of that alignment to align the object.
1303
1304    If this macro is not defined, then ALIGN is used.
1305
1306    One use of this macro is to increase alignment of medium-size
1307    data to make it all fit in fewer cache lines.  Another is to
1308    cause character arrays to be word-aligned so that `strcpy' calls
1309    that copy constants to character arrays can be done inline.  */
1310
1311 #undef DATA_ALIGNMENT
1312 #define DATA_ALIGNMENT(TYPE, ALIGN)                                     \
1313   ((((ALIGN) < BITS_PER_WORD)                                           \
1314     && (TREE_CODE (TYPE) == ARRAY_TYPE                                  \
1315         || TREE_CODE (TYPE) == UNION_TYPE                               \
1316         || TREE_CODE (TYPE) == RECORD_TYPE)) ? BITS_PER_WORD : (ALIGN))
1317
1318 /* Define this macro if an argument declared as `char' or `short' in a
1319    prototype should actually be passed as an `int'.  In addition to
1320    avoiding errors in certain cases of mismatch, it also makes for
1321    better code on certain machines. */
1322
1323 #define PROMOTE_PROTOTYPES
1324
1325 /* Define if operations between registers always perform the operation
1326    on the full register even if a narrower mode is specified.  */
1327 #define WORD_REGISTER_OPERATIONS
1328
1329 /* Define if loading in MODE, an integral mode narrower than BITS_PER_WORD
1330    will either zero-extend or sign-extend.  The value of this macro should
1331    be the code that says which one of the two operations is implicitly
1332    done, NIL if none.  */
1333 #define LOAD_EXTEND_OP(MODE) ZERO_EXTEND
1334 \f
1335 /* Standard register usage.  */
1336
1337 /* Number of actual hardware registers.
1338    The hardware registers are assigned numbers for the compiler
1339    from 0 to just below FIRST_PSEUDO_REGISTER.
1340    All registers that the compiler knows about must be given numbers,
1341    even those that are not normally considered general registers.
1342
1343    On the Mips, we have 32 integer registers, 32 floating point
1344    registers, 8 condition code registers, and the special registers
1345    hi, lo, hilo, and rap.  The 8 condition code registers are only
1346    used if mips_isa >= 4.  The hilo register is only used in 64 bit
1347    mode.  It represents a 64 bit value stored as two 32 bit values in
1348    the hi and lo registers; this is the result of the mult
1349    instruction.  rap is a pointer to the stack where the return
1350    address reg ($31) was stored.  This is needed for C++ exception
1351    handling.  */
1352
1353 #define FIRST_PSEUDO_REGISTER 76
1354
1355 /* 1 for registers that have pervasive standard uses
1356    and are not available for the register allocator.
1357
1358    On the MIPS, see conventions, page D-2  */
1359
1360 #define FIXED_REGISTERS                                                 \
1361 {                                                                       \
1362   1, 1, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,                       \
1363   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 1, 1, 1, 1, 0, 1,                       \
1364   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,                       \
1365   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,                       \
1366   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 1                                    \
1367 }
1368
1369
1370 /* 1 for registers not available across function calls.
1371    These must include the FIXED_REGISTERS and also any
1372    registers that can be used without being saved.
1373    The latter must include the registers where values are returned
1374    and the register where structure-value addresses are passed.
1375    Aside from that, you can include as many other registers as you like.  */
1376
1377 #define CALL_USED_REGISTERS                                             \
1378 {                                                                       \
1379   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,                       \
1380   0, 0, 0, 0, 0, 0, 0, 0, 1, 1, 1, 1, 1, 1, 0, 1,                       \
1381   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,                       \
1382   1, 1, 1, 1, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,                       \
1383   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1                                    \
1384 }
1385
1386
1387 /* Internal macros to classify a register number as to whether it's a
1388    general purpose register, a floating point register, a
1389    multiply/divide register, or a status register.  */
1390
1391 #define GP_REG_FIRST 0
1392 #define GP_REG_LAST  31
1393 #define GP_REG_NUM   (GP_REG_LAST - GP_REG_FIRST + 1)
1394 #define GP_DBX_FIRST 0
1395
1396 #define FP_REG_FIRST 32
1397 #define FP_REG_LAST  63
1398 #define FP_REG_NUM   (FP_REG_LAST - FP_REG_FIRST + 1)
1399 #define FP_DBX_FIRST ((write_symbols == DBX_DEBUG) ? 38 : 32)
1400
1401 #define MD_REG_FIRST 64
1402 #define MD_REG_LAST  66
1403 #define MD_REG_NUM   (MD_REG_LAST - MD_REG_FIRST + 1)
1404
1405 #define ST_REG_FIRST 67
1406 #define ST_REG_LAST  74
1407 #define ST_REG_NUM   (ST_REG_LAST - ST_REG_FIRST + 1)
1408
1409 #define RAP_REG_NUM   75
1410
1411 #define AT_REGNUM       (GP_REG_FIRST + 1)
1412 #define HI_REGNUM       (MD_REG_FIRST + 0)
1413 #define LO_REGNUM       (MD_REG_FIRST + 1)
1414 #define HILO_REGNUM     (MD_REG_FIRST + 2)
1415
1416 /* FPSW_REGNUM is the single condition code used if mips_isa < 4.  If
1417    mips_isa >= 4, it should not be used, and an arbitrary ST_REG
1418    should be used instead.  */
1419 #define FPSW_REGNUM     ST_REG_FIRST
1420
1421 #define GP_REG_P(REGNO) ((unsigned) ((REGNO) - GP_REG_FIRST) < GP_REG_NUM)
1422 #define FP_REG_P(REGNO) ((unsigned) ((REGNO) - FP_REG_FIRST) < FP_REG_NUM)
1423 #define MD_REG_P(REGNO) ((unsigned) ((REGNO) - MD_REG_FIRST) < MD_REG_NUM)
1424 #define ST_REG_P(REGNO) ((unsigned) ((REGNO) - ST_REG_FIRST) < ST_REG_NUM)
1425
1426 /* Return number of consecutive hard regs needed starting at reg REGNO
1427    to hold something of mode MODE.
1428    This is ordinarily the length in words of a value of mode MODE
1429    but can be less for certain modes in special long registers.
1430
1431    On the MIPS, all general registers are one word long.  Except on
1432    the R4000 with the FR bit set, the floating point uses register
1433    pairs, with the second register not being allocatable.  */
1434
1435 #define HARD_REGNO_NREGS(REGNO, MODE)                                   \
1436   (! FP_REG_P (REGNO)                                                   \
1437         ? ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD) \
1438         : ((GET_MODE_SIZE (MODE) + UNITS_PER_FPREG - 1) / UNITS_PER_FPREG))
1439
1440 /* Value is 1 if hard register REGNO can hold a value of machine-mode
1441    MODE.  In 32 bit mode, require that DImode and DFmode be in even
1442    registers.  For DImode, this makes some of the insns easier to
1443    write, since you don't have to worry about a DImode value in
1444    registers 3 & 4, producing a result in 4 & 5.
1445
1446    To make the code simpler HARD_REGNO_MODE_OK now just references an
1447    array built in override_options.  Because machmodes.h is not yet
1448    included before this file is processed, the MODE bound can't be
1449    expressed here.  */
1450
1451 extern char mips_hard_regno_mode_ok[][FIRST_PSEUDO_REGISTER];
1452
1453 #define HARD_REGNO_MODE_OK(REGNO, MODE)                                 \
1454   mips_hard_regno_mode_ok[ (int)(MODE) ][ (REGNO) ]
1455
1456 /* Value is 1 if it is a good idea to tie two pseudo registers
1457    when one has mode MODE1 and one has mode MODE2.
1458    If HARD_REGNO_MODE_OK could produce different values for MODE1 and MODE2,
1459    for any hard reg, then this must be 0 for correct output.  */
1460 #define MODES_TIEABLE_P(MODE1, MODE2)                                   \
1461   ((GET_MODE_CLASS (MODE1) == MODE_FLOAT ||                             \
1462     GET_MODE_CLASS (MODE1) == MODE_COMPLEX_FLOAT)                       \
1463    == (GET_MODE_CLASS (MODE2) == MODE_FLOAT ||                          \
1464        GET_MODE_CLASS (MODE2) == MODE_COMPLEX_FLOAT))
1465
1466 /* MIPS pc is not overloaded on a register.     */
1467 /* #define PC_REGNUM xx                         */
1468
1469 /* Register to use for pushing function arguments.  */
1470 #define STACK_POINTER_REGNUM (GP_REG_FIRST + 29)
1471
1472 /* Offset from the stack pointer to the first available location.  Use
1473    the default value zero.  */
1474 /* #define STACK_POINTER_OFFSET 0 */
1475
1476 /* Base register for access to local variables of the function.  */
1477 #define FRAME_POINTER_REGNUM (GP_REG_FIRST + 30)
1478
1479 /* Value should be nonzero if functions must have frame pointers.
1480    Zero means the frame pointer need not be set up (and parms
1481    may be accessed via the stack pointer) in functions that seem suitable.
1482    This is computed in `reload', in reload1.c.  */
1483 #define FRAME_POINTER_REQUIRED (current_function_calls_alloca)
1484
1485 /* Base register for access to arguments of the function.  */
1486 #define ARG_POINTER_REGNUM GP_REG_FIRST
1487
1488 /* Fake register that holds the address on the stack of the
1489    current function's return address.  */
1490 #define RETURN_ADDRESS_POINTER_REGNUM RAP_REG_NUM
1491
1492 /* Register in which static-chain is passed to a function.  */
1493 #define STATIC_CHAIN_REGNUM (GP_REG_FIRST + 2)
1494
1495 /* If the structure value address is passed in a register, then
1496    `STRUCT_VALUE_REGNUM' should be the number of that register.  */
1497 /* #define STRUCT_VALUE_REGNUM (GP_REG_FIRST + 4) */
1498
1499 /* If the structure value address is not passed in a register, define
1500    `STRUCT_VALUE' as an expression returning an RTX for the place
1501    where the address is passed.  If it returns 0, the address is
1502    passed as an "invisible" first argument.  */
1503 #define STRUCT_VALUE 0
1504
1505 /* Mips registers used in prologue/epilogue code when the stack frame
1506    is larger than 32K bytes.  These registers must come from the
1507    scratch register set, and not used for passing and returning
1508    arguments and any other information used in the calling sequence
1509    (such as pic).  Must start at 12, since t0/t3 are parameter passing
1510    registers in the 64 bit ABI.  */
1511
1512 #define MIPS_TEMP1_REGNUM (GP_REG_FIRST + 12)
1513 #define MIPS_TEMP2_REGNUM (GP_REG_FIRST + 13)
1514
1515 /* Define this macro if it is as good or better to call a constant
1516    function address than to call an address kept in a register.  */
1517 #define NO_FUNCTION_CSE 1
1518
1519 /* Define this macro if it is as good or better for a function to
1520    call itself with an explicit address than to call an address
1521    kept in a register.  */
1522 #define NO_RECURSIVE_FUNCTION_CSE 1
1523
1524 /* The register number of the register used to address a table of
1525    static data addresses in memory.  In some cases this register is
1526    defined by a processor's "application binary interface" (ABI). 
1527    When this macro is defined, RTL is generated for this register
1528    once, as with the stack pointer and frame pointer registers.  If
1529    this macro is not defined, it is up to the machine-dependent
1530    files to allocate such a register (if necessary).  */
1531 #define PIC_OFFSET_TABLE_REGNUM (GP_REG_FIRST + 28)
1532
1533 #define PIC_FUNCTION_ADDR_REGNUM (GP_REG_FIRST + 25)
1534
1535 /* Initialize embedded_pic_fnaddr_rtx before RTL generation for
1536    each function.  We used to do this in FINALIZE_PIC, but FINALIZE_PIC
1537    isn't always called for static inline functions.  */
1538 #define INIT_EXPANDERS embedded_pic_fnaddr_rtx = NULL;
1539 \f
1540 /* Define the classes of registers for register constraints in the
1541    machine description.  Also define ranges of constants.
1542
1543    One of the classes must always be named ALL_REGS and include all hard regs.
1544    If there is more than one class, another class must be named NO_REGS
1545    and contain no registers.
1546
1547    The name GENERAL_REGS must be the name of a class (or an alias for
1548    another name such as ALL_REGS).  This is the class of registers
1549    that is allowed by "g" or "r" in a register constraint.
1550    Also, registers outside this class are allocated only when
1551    instructions express preferences for them.
1552
1553    The classes must be numbered in nondecreasing order; that is,
1554    a larger-numbered class must never be contained completely
1555    in a smaller-numbered class.
1556
1557    For any two classes, it is very desirable that there be another
1558    class that represents their union.  */
1559
1560 enum reg_class
1561 {
1562   NO_REGS,                      /* no registers in set */
1563   GR_REGS,                      /* integer registers */
1564   FP_REGS,                      /* floating point registers */
1565   HI_REG,                       /* hi register */
1566   LO_REG,                       /* lo register */
1567   HILO_REG,                     /* hilo register pair for 64 bit mode mult */
1568   MD_REGS,                      /* multiply/divide registers (hi/lo) */
1569   ST_REGS,                      /* status registers (fp status) */
1570   ALL_REGS,                     /* all registers */
1571   LIM_REG_CLASSES               /* max value + 1 */
1572 };
1573
1574 #define N_REG_CLASSES (int) LIM_REG_CLASSES
1575
1576 #define GENERAL_REGS GR_REGS
1577
1578 /* An initializer containing the names of the register classes as C
1579    string constants.  These names are used in writing some of the
1580    debugging dumps.  */
1581
1582 #define REG_CLASS_NAMES                                                 \
1583 {                                                                       \
1584   "NO_REGS",                                                            \
1585   "GR_REGS",                                                            \
1586   "FP_REGS",                                                            \
1587   "HI_REG",                                                             \
1588   "LO_REG",                                                             \
1589   "HILO_REG",                                                           \
1590   "MD_REGS",                                                            \
1591   "ST_REGS",                                                            \
1592   "ALL_REGS"                                                            \
1593 }
1594
1595 /* An initializer containing the contents of the register classes,
1596    as integers which are bit masks.  The Nth integer specifies the
1597    contents of class N.  The way the integer MASK is interpreted is
1598    that register R is in the class if `MASK & (1 << R)' is 1.
1599
1600    When the machine has more than 32 registers, an integer does not
1601    suffice.  Then the integers are replaced by sub-initializers,
1602    braced groupings containing several integers.  Each
1603    sub-initializer must be suitable as an initializer for the type
1604    `HARD_REG_SET' which is defined in `hard-reg-set.h'.  */
1605
1606 #define REG_CLASS_CONTENTS                                              \
1607 {                                                                       \
1608   { 0x00000000, 0x00000000, 0x00000000 },       /* no registers */      \
1609   { 0xffffffff, 0x00000000, 0x00000000 },       /* integer registers */ \
1610   { 0x00000000, 0xffffffff, 0x00000000 },       /* floating registers*/ \
1611   { 0x00000000, 0x00000000, 0x00000001 },       /* hi register */       \
1612   { 0x00000000, 0x00000000, 0x00000002 },       /* lo register */       \
1613   { 0x00000000, 0x00000000, 0x00000004 },       /* hilo register */     \
1614   { 0x00000000, 0x00000000, 0x00000003 },       /* mul/div registers */ \
1615   { 0x00000000, 0x00000000, 0x000007f8 },       /* status registers */  \
1616   { 0xffffffff, 0xffffffff, 0x000007ff }        /* all registers */     \
1617 }
1618
1619
1620 /* A C expression whose value is a register class containing hard
1621    register REGNO.  In general there is more that one such class;
1622    choose a class which is "minimal", meaning that no smaller class
1623    also contains the register.  */
1624
1625 extern enum reg_class mips_regno_to_class[];
1626
1627 #define REGNO_REG_CLASS(REGNO) mips_regno_to_class[ (REGNO) ]
1628
1629 /* A macro whose definition is the name of the class to which a
1630    valid base register must belong.  A base register is one used in
1631    an address which is the register value plus a displacement.  */
1632
1633 #define BASE_REG_CLASS  GR_REGS
1634
1635 /* A macro whose definition is the name of the class to which a
1636    valid index register must belong.  An index register is one used
1637    in an address where its value is either multiplied by a scale
1638    factor or added to another register (as well as added to a
1639    displacement).  */
1640
1641 #define INDEX_REG_CLASS NO_REGS
1642
1643
1644 /* REGISTER AND CONSTANT CLASSES */
1645
1646 /* Get reg_class from a letter such as appears in the machine
1647    description.
1648
1649    DEFINED REGISTER CLASSES:
1650
1651    'd'  General (aka integer) registers
1652    'f'  Floating point registers
1653    'h'  Hi register
1654    'l'  Lo register
1655    'x'  Multiply/divide registers
1656    'a'  HILO_REG
1657    'z'  FP Status register
1658    'b'  All registers */
1659
1660 extern enum reg_class mips_char_to_class[];
1661
1662 #define REG_CLASS_FROM_LETTER(C) mips_char_to_class[ (C) ]
1663
1664 /* The letters I, J, K, L, M, N, O, and P in a register constraint
1665    string can be used to stand for particular ranges of immediate
1666    operands.  This macro defines what the ranges are.  C is the
1667    letter, and VALUE is a constant value.  Return 1 if VALUE is
1668    in the range specified by C.  */
1669
1670 /* For MIPS:
1671
1672    `I'  is used for the range of constants an arithmetic insn can
1673         actually contain (16 bits signed integers).
1674
1675    `J'  is used for the range which is just zero (ie, $r0).
1676
1677    `K'  is used for the range of constants a logical insn can actually
1678         contain (16 bit zero-extended integers).
1679
1680    `L'  is used for the range of constants that be loaded with lui
1681         (ie, the bottom 16 bits are zero).
1682
1683    `M'  is used for the range of constants that take two words to load
1684         (ie, not matched by `I', `K', and `L').
1685
1686    `N'  is used for negative 16 bit constants.
1687
1688    `O'  is an exact power of 2 (not yet used in the md file).
1689
1690    `P'  is used for positive 16 bit constants.  */
1691
1692 #define SMALL_INT(X) ((unsigned HOST_WIDE_INT) (INTVAL (X) + 0x8000) < 0x10000)
1693 #define SMALL_INT_UNSIGNED(X) ((unsigned HOST_WIDE_INT) (INTVAL (X)) < 0x10000)
1694
1695 #define CONST_OK_FOR_LETTER_P(VALUE, C)                                 \
1696   ((C) == 'I' ? ((unsigned HOST_WIDE_INT) ((VALUE) + 0x8000) < 0x10000) \
1697    : (C) == 'J' ? ((VALUE) == 0)                                        \
1698    : (C) == 'K' ? ((unsigned HOST_WIDE_INT) (VALUE) < 0x10000)          \
1699    : (C) == 'L' ? (((VALUE) & 0x0000ffff) == 0                          \
1700                    && (((VALUE) & ~2147483647) == 0                     \
1701                        || ((VALUE) & ~2147483647) == ~2147483647))      \
1702    : (C) == 'M' ? ((((VALUE) & ~0x0000ffff) != 0)                       \
1703                    && (((VALUE) & ~0x0000ffff) != ~0x0000ffff)          \
1704                    && (((VALUE) & 0x0000ffff) != 0                      \
1705                        || (((VALUE) & ~2147483647) != 0                 \
1706                            && ((VALUE) & ~2147483647) != ~2147483647))) \
1707    : (C) == 'N' ? (((VALUE) & ~0x0000ffff) == ~0x0000ffff)              \
1708    : (C) == 'O' ? (exact_log2 (VALUE) >= 0)                             \
1709    : (C) == 'P' ? ((VALUE) != 0 && (((VALUE) & ~0x0000ffff) == 0))      \
1710    : 0)
1711
1712 /* Similar, but for floating constants, and defining letters G and H.
1713    Here VALUE is the CONST_DOUBLE rtx itself.  */
1714
1715 /* For Mips
1716
1717   'G'   : Floating point 0 */
1718
1719 #define CONST_DOUBLE_OK_FOR_LETTER_P(VALUE, C)                          \
1720   ((C) == 'G'                                                           \
1721    && (VALUE) == CONST0_RTX (GET_MODE (VALUE)))
1722
1723 /* Letters in the range `Q' through `U' may be defined in a
1724    machine-dependent fashion to stand for arbitrary operand types. 
1725    The machine description macro `EXTRA_CONSTRAINT' is passed the
1726    operand as its first argument and the constraint letter as its
1727    second operand.
1728
1729    `Q'  is for memory references which take more than 1 instruction.
1730    `R'  is for memory references which take 1 word for the instruction.
1731    `S'  is for references to extern items which are PIC for OSF/rose.  */
1732
1733 #define EXTRA_CONSTRAINT(OP,CODE)                                       \
1734   ((GET_CODE (OP) != MEM) ? FALSE                                       \
1735    : ((CODE) == 'Q')      ? !simple_memory_operand (OP, GET_MODE (OP))  \
1736    : ((CODE) == 'R')      ? simple_memory_operand (OP, GET_MODE (OP))   \
1737    : ((CODE) == 'S')      ? (HALF_PIC_P () && CONSTANT_P (OP)           \
1738                              && HALF_PIC_ADDRESS_P (OP))                \
1739    : FALSE)
1740
1741 /* Given an rtx X being reloaded into a reg required to be
1742    in class CLASS, return the class of reg to actually use.
1743    In general this is just CLASS; but on some machines
1744    in some cases it is preferable to use a more restrictive class.  */
1745
1746 #define PREFERRED_RELOAD_CLASS(X,CLASS)                                 \
1747   ((CLASS) != ALL_REGS                                                  \
1748    ? (CLASS)                                                            \
1749    : ((GET_MODE_CLASS (GET_MODE (X)) == MODE_FLOAT                      \
1750        || GET_MODE_CLASS (GET_MODE (X)) == MODE_COMPLEX_FLOAT)          \
1751       ? (TARGET_SOFT_FLOAT ? GR_REGS : FP_REGS)                         \
1752       : ((GET_MODE_CLASS (GET_MODE (X)) == MODE_INT                     \
1753           || GET_MODE (X) == VOIDmode)                                  \
1754          ? GR_REGS                                                      \
1755          : (CLASS))))
1756
1757 /* Certain machines have the property that some registers cannot be
1758    copied to some other registers without using memory.  Define this
1759    macro on those machines to be a C expression that is non-zero if
1760    objects of mode MODE in registers of CLASS1 can only be copied to
1761    registers of class CLASS2 by storing a register of CLASS1 into
1762    memory and loading that memory location into a register of CLASS2.
1763
1764    Do not define this macro if its value would always be zero.  */
1765
1766 #define SECONDARY_MEMORY_NEEDED(CLASS1, CLASS2, MODE)                   \
1767   ((!TARGET_DEBUG_H_MODE                                                \
1768     && GET_MODE_CLASS (MODE) == MODE_INT                                \
1769     && ((CLASS1 == FP_REGS && CLASS2 == GR_REGS)                        \
1770         || (CLASS1 == GR_REGS && CLASS2 == FP_REGS)))                   \
1771    || (TARGET_FLOAT64 && !TARGET_64BIT && (MODE) == DFmode              \
1772        && ((CLASS1 == GR_REGS && CLASS2 == FP_REGS)                     \
1773            || (CLASS2 == GR_REGS && CLASS1 == FP_REGS))))
1774
1775 /* The HI and LO registers can only be reloaded via the general
1776    registers.  Condition code registers can only be loaded to the
1777    general registers, and from the floating point registers.  */
1778
1779 #define SECONDARY_INPUT_RELOAD_CLASS(CLASS, MODE, X)                    \
1780   mips_secondary_reload_class (CLASS, MODE, X, 1)
1781 #define SECONDARY_OUTPUT_RELOAD_CLASS(CLASS, MODE, X)                   \
1782   mips_secondary_reload_class (CLASS, MODE, X, 0)
1783
1784 /* Not declared above, with the other functions, because enum
1785    reg_class is not declared yet.  */
1786 extern enum reg_class   mips_secondary_reload_class ();
1787
1788 /* Return the maximum number of consecutive registers
1789    needed to represent mode MODE in a register of class CLASS.  */
1790
1791 #define CLASS_UNITS(mode, size)                                         \
1792   ((GET_MODE_SIZE (mode) + (size) - 1) / (size))
1793
1794 #define CLASS_MAX_NREGS(CLASS, MODE)                                    \
1795   ((CLASS) == FP_REGS                                                   \
1796    ? (TARGET_FLOAT64                                                    \
1797       ? CLASS_UNITS (MODE, 8)                                           \
1798       : 2 * CLASS_UNITS (MODE, 8))                                      \
1799    : CLASS_UNITS (MODE, UNITS_PER_WORD))
1800
1801 /* If defined, this is a C expression whose value should be
1802    nonzero if the insn INSN has the effect of mysteriously
1803    clobbering the contents of hard register number REGNO.  By
1804    "mysterious" we mean that the insn's RTL expression doesn't
1805    describe such an effect.
1806
1807    If this macro is not defined, it means that no insn clobbers
1808    registers mysteriously.  This is the usual situation; all else
1809    being equal, it is best for the RTL expression to show all the
1810    activity.  */
1811
1812 /* #define INSN_CLOBBERS_REGNO_P(INSN, REGNO) */
1813
1814 \f
1815 /* Stack layout; function entry, exit and calling.  */
1816
1817 /* Define this if pushing a word on the stack
1818    makes the stack pointer a smaller address.  */
1819 #define STACK_GROWS_DOWNWARD
1820
1821 /* Define this if the nominal address of the stack frame
1822    is at the high-address end of the local variables;
1823    that is, each additional local variable allocated
1824    goes at a more negative offset in the frame.  */
1825 /* #define FRAME_GROWS_DOWNWARD */
1826
1827 /* Offset within stack frame to start allocating local variables at.
1828    If FRAME_GROWS_DOWNWARD, this is the offset to the END of the
1829    first local allocated.  Otherwise, it is the offset to the BEGINNING
1830    of the first local allocated.  */
1831 #define STARTING_FRAME_OFFSET                                           \
1832   (current_function_outgoing_args_size                                  \
1833    + (TARGET_ABICALLS ? MIPS_STACK_ALIGN (UNITS_PER_WORD) : 0))
1834
1835 /* Offset from the stack pointer register to an item dynamically
1836    allocated on the stack, e.g., by `alloca'.
1837
1838    The default value for this macro is `STACK_POINTER_OFFSET' plus the
1839    length of the outgoing arguments.  The default is correct for most
1840    machines.  See `function.c' for details.
1841
1842    The MIPS ABI states that functions which dynamically allocate the
1843    stack must not have 0 for STACK_DYNAMIC_OFFSET, since it looks like
1844    we are trying to create a second frame pointer to the function, so
1845    allocate some stack space to make it happy.
1846
1847    However, the linker currently complains about linking any code that
1848    dynamically allocates stack space, and there seems to be a bug in
1849    STACK_DYNAMIC_OFFSET, so don't define this right now.  */
1850
1851 #if 0
1852 #define STACK_DYNAMIC_OFFSET(FUNDECL)                                   \
1853   ((current_function_outgoing_args_size == 0 && current_function_calls_alloca) \
1854         ? 4*UNITS_PER_WORD                                              \
1855         : current_function_outgoing_args_size)
1856 #endif
1857
1858 /* The return address for the current frame is in r31 is this is a leaf
1859    function.  Otherwise, it is on the stack.  It is at a variable offset
1860    from sp/fp/ap, so we define a fake hard register rap which is a
1861    poiner to the return address on the stack.  This always gets eliminated
1862    during reload to be either the frame pointer or the stack pointer plus
1863    an offset.  */
1864
1865 /* ??? This definition fails for leaf functions.  There is currently no
1866    general solution for this problem.  */
1867
1868 /* ??? There appears to be no way to get the return address of any previous
1869    frame except by disassembling instructions in the prologue/epilogue.
1870    So currently we support only the current frame.  */
1871
1872 #define RETURN_ADDR_RTX(count, frame)                   \
1873   ((count == 0)                                         \
1874    ? gen_rtx (MEM, Pmode, gen_rtx (REG, Pmode, RETURN_ADDRESS_POINTER_REGNUM))\
1875    : (rtx) 0)
1876
1877 /* Structure to be filled in by compute_frame_size with register
1878    save masks, and offsets for the current function.  */
1879
1880 struct mips_frame_info
1881 {
1882   long total_size;              /* # bytes that the entire frame takes up */
1883   long var_size;                /* # bytes that variables take up */
1884   long args_size;               /* # bytes that outgoing arguments take up */
1885   long extra_size;              /* # bytes of extra gunk */
1886   int  gp_reg_size;             /* # bytes needed to store gp regs */
1887   int  fp_reg_size;             /* # bytes needed to store fp regs */
1888   long mask;                    /* mask of saved gp registers */
1889   long fmask;                   /* mask of saved fp registers */
1890   long gp_save_offset;          /* offset from vfp to store gp registers */
1891   long fp_save_offset;          /* offset from vfp to store fp registers */
1892   long gp_sp_offset;            /* offset from new sp to store gp registers */
1893   long fp_sp_offset;            /* offset from new sp to store fp registers */
1894   int  initialized;             /* != 0 if frame size already calculated */
1895   int  num_gp;                  /* number of gp registers saved */
1896   int  num_fp;                  /* number of fp registers saved */
1897 };
1898
1899 extern struct mips_frame_info current_frame_info;
1900
1901 /* If defined, this macro specifies a table of register pairs used to
1902    eliminate unneeded registers that point into the stack frame.  If
1903    it is not defined, the only elimination attempted by the compiler
1904    is to replace references to the frame pointer with references to
1905    the stack pointer.
1906
1907    The definition of this macro is a list of structure
1908    initializations, each of which specifies an original and
1909    replacement register.
1910
1911    On some machines, the position of the argument pointer is not
1912    known until the compilation is completed.  In such a case, a
1913    separate hard register must be used for the argument pointer. 
1914    This register can be eliminated by replacing it with either the
1915    frame pointer or the argument pointer, depending on whether or not
1916    the frame pointer has been eliminated.
1917
1918    In this case, you might specify:
1919         #define ELIMINABLE_REGS  \
1920         {{ARG_POINTER_REGNUM, STACK_POINTER_REGNUM}, \
1921          {ARG_POINTER_REGNUM, FRAME_POINTER_REGNUM}, \
1922          {FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM}}
1923
1924    Note that the elimination of the argument pointer with the stack
1925    pointer is specified first since that is the preferred elimination.  */
1926
1927 #define ELIMINABLE_REGS                                                 \
1928 {{ ARG_POINTER_REGNUM,   STACK_POINTER_REGNUM},                         \
1929  { ARG_POINTER_REGNUM,   FRAME_POINTER_REGNUM},                         \
1930  { RETURN_ADDRESS_POINTER_REGNUM, STACK_POINTER_REGNUM},                \
1931  { RETURN_ADDRESS_POINTER_REGNUM, FRAME_POINTER_REGNUM},                \
1932  { FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM}}
1933
1934 /* A C expression that returns non-zero if the compiler is allowed to
1935    try to replace register number FROM-REG with register number
1936    TO-REG.  This macro need only be defined if `ELIMINABLE_REGS' is
1937    defined, and will usually be the constant 1, since most of the
1938    cases preventing register elimination are things that the compiler
1939    already knows about.  */
1940
1941 #define CAN_ELIMINATE(FROM, TO)                                         \
1942   (!frame_pointer_needed                                                \
1943    || ((FROM) == ARG_POINTER_REGNUM && (TO) == FRAME_POINTER_REGNUM)    \
1944    || ((FROM) == RETURN_ADDRESS_POINTER_REGNUM                          \
1945        && (TO) == FRAME_POINTER_REGNUM))
1946
1947 /* This macro is similar to `INITIAL_FRAME_POINTER_OFFSET'.  It
1948    specifies the initial difference between the specified pair of
1949    registers.  This macro must be defined if `ELIMINABLE_REGS' is
1950    defined.  */
1951
1952 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET)                     \
1953 {  compute_frame_size (get_frame_size ());                               \
1954   if ((FROM) == FRAME_POINTER_REGNUM && (TO) == STACK_POINTER_REGNUM)    \
1955     (OFFSET) = 0;                                                        \
1956   else if ((FROM) == ARG_POINTER_REGNUM                                  \
1957             && ((TO) == FRAME_POINTER_REGNUM                             \
1958                 || (TO) == STACK_POINTER_REGNUM))                        \
1959     (OFFSET) = (current_frame_info.total_size                            \
1960                 - ((mips_abi != ABI_32 && mips_abi != ABI_EABI)          \
1961                    ? current_function_pretend_args_size                  \
1962                    : 0));                                                \
1963   else if ((FROM) == RETURN_ADDRESS_POINTER_REGNUM                       \
1964            && ((TO) == FRAME_POINTER_REGNUM                              \
1965                || (TO) == STACK_POINTER_REGNUM))                         \
1966     (OFFSET) = current_frame_info.gp_sp_offset                           \
1967                + ((UNITS_PER_WORD - (POINTER_SIZE / BITS_PER_UNIT))      \
1968                   * (BYTES_BIG_ENDIAN != 0));                            \
1969   else                                                                   \
1970     abort ();                                                            \
1971 }
1972
1973 /* If we generate an insn to push BYTES bytes,
1974    this says how many the stack pointer really advances by.
1975    On the vax, sp@- in a byte insn really pushes a word.  */
1976
1977 /* #define PUSH_ROUNDING(BYTES) 0 */
1978
1979 /* If defined, the maximum amount of space required for outgoing
1980    arguments will be computed and placed into the variable
1981    `current_function_outgoing_args_size'.  No space will be pushed
1982    onto the stack for each call; instead, the function prologue
1983    should increase the stack frame size by this amount.
1984
1985    It is not proper to define both `PUSH_ROUNDING' and
1986    `ACCUMULATE_OUTGOING_ARGS'.  */
1987 #define ACCUMULATE_OUTGOING_ARGS
1988
1989 /* Offset from the argument pointer register to the first argument's
1990    address.  On some machines it may depend on the data type of the
1991    function.
1992
1993    If `ARGS_GROW_DOWNWARD', this is the offset to the location above
1994    the first argument's address.
1995
1996    On the MIPS, we must skip the first argument position if we are
1997    returning a structure or a union, to account for its address being
1998    passed in $4.  However, at the current time, this produces a compiler
1999    that can't bootstrap, so comment it out for now.  */
2000
2001 #if 0
2002 #define FIRST_PARM_OFFSET(FNDECL)                                       \
2003   (FNDECL != 0                                                          \
2004    && TREE_TYPE (FNDECL) != 0                                           \
2005    && TREE_TYPE (TREE_TYPE (FNDECL)) != 0                               \
2006    && (TREE_CODE (TREE_TYPE (TREE_TYPE (FNDECL))) == RECORD_TYPE        \
2007        || TREE_CODE (TREE_TYPE (TREE_TYPE (FNDECL))) == UNION_TYPE)     \
2008                 ? UNITS_PER_WORD                                        \
2009                 : 0)
2010 #else
2011 #define FIRST_PARM_OFFSET(FNDECL) 0
2012 #endif
2013
2014 /* When a parameter is passed in a register, stack space is still
2015    allocated for it.  For the MIPS, stack space must be allocated, cf
2016    Asm Lang Prog Guide page 7-8.
2017
2018    BEWARE that some space is also allocated for non existing arguments
2019    in register. In case an argument list is of form GF used registers
2020    are a0 (a2,a3), but we should push over a1...  */
2021
2022 #define REG_PARM_STACK_SPACE(FNDECL)    \
2023   ((MAX_ARGS_IN_REGISTERS*UNITS_PER_WORD) - FIRST_PARM_OFFSET (FNDECL))
2024
2025 /* Define this if it is the responsibility of the caller to
2026    allocate the area reserved for arguments passed in registers. 
2027    If `ACCUMULATE_OUTGOING_ARGS' is also defined, the only effect
2028    of this macro is to determine whether the space is included in 
2029    `current_function_outgoing_args_size'.  */
2030 #define OUTGOING_REG_PARM_STACK_SPACE
2031
2032 /* Align stack frames on 64 bits (Double Word ).  */
2033 #define STACK_BOUNDARY 64
2034
2035 /* Make sure 4 words are always allocated on the stack.  */
2036
2037 #ifndef STACK_ARGS_ADJUST
2038 #define STACK_ARGS_ADJUST(SIZE)                                         \
2039 {                                                                       \
2040   if (SIZE.constant < 4 * UNITS_PER_WORD)                               \
2041     SIZE.constant = 4 * UNITS_PER_WORD;                                 \
2042 }
2043 #endif
2044
2045 \f
2046 /* A C expression that should indicate the number of bytes of its
2047    own arguments that a function function pops on returning, or 0
2048    if the function pops no arguments and the caller must therefore
2049    pop them all after the function returns.
2050
2051    FUNDECL is the declaration node of the function (as a tree).
2052
2053    FUNTYPE is a C variable whose value is a tree node that
2054    describes the function in question.  Normally it is a node of
2055    type `FUNCTION_TYPE' that describes the data type of the function.
2056    From this it is possible to obtain the data types of the value
2057    and arguments (if known).
2058
2059    When a call to a library function is being considered, FUNTYPE
2060    will contain an identifier node for the library function.  Thus,
2061    if you need to distinguish among various library functions, you
2062    can do so by their names.  Note that "library function" in this
2063    context means a function used to perform arithmetic, whose name
2064    is known specially in the compiler and was not mentioned in the
2065    C code being compiled.
2066
2067    STACK-SIZE is the number of bytes of arguments passed on the
2068    stack.  If a variable number of bytes is passed, it is zero, and
2069    argument popping will always be the responsibility of the
2070    calling function.  */
2071
2072 #define RETURN_POPS_ARGS(FUNDECL,FUNTYPE,SIZE) 0
2073
2074
2075 /* Symbolic macros for the registers used to return integer and floating
2076    point values.  */
2077
2078 #define GP_RETURN (GP_REG_FIRST + 2)
2079 #define FP_RETURN ((TARGET_SOFT_FLOAT) ? GP_RETURN : (FP_REG_FIRST + 0))
2080
2081 /* Symbolic macros for the first/last argument registers.  */
2082
2083 #define GP_ARG_FIRST (GP_REG_FIRST + 4)
2084 #define GP_ARG_LAST  (GP_REG_FIRST + 7)
2085 #define FP_ARG_FIRST (FP_REG_FIRST + 12)
2086 #define FP_ARG_LAST  (FP_REG_FIRST + 15)
2087
2088 #define MAX_ARGS_IN_REGISTERS   4
2089
2090 /* Define how to find the value returned by a library function
2091    assuming the value has mode MODE.  */
2092
2093 #define LIBCALL_VALUE(MODE)                                             \
2094   gen_rtx (REG, MODE,                                                   \
2095            ((GET_MODE_CLASS (MODE) == MODE_FLOAT                        \
2096              && (! TARGET_SINGLE_FLOAT                                  \
2097                  || GET_MODE_SIZE (MODE) <= 4))                         \
2098             ? FP_RETURN                                                 \
2099             : GP_RETURN))
2100
2101 /* Define how to find the value returned by a function.
2102    VALTYPE is the data type of the value (as a tree).
2103    If the precise function being called is known, FUNC is its FUNCTION_DECL;
2104    otherwise, FUNC is 0.  */
2105
2106 #define FUNCTION_VALUE(VALTYPE, FUNC) LIBCALL_VALUE (TYPE_MODE (VALTYPE))
2107
2108
2109 /* 1 if N is a possible register number for a function value.
2110    On the MIPS, R2 R3 and F0 F2 are the only register thus used.
2111    Currently, R2 and F0 are only implemented  here (C has no complex type)  */
2112
2113 #define FUNCTION_VALUE_REGNO_P(N) ((N) == GP_RETURN || (N) == FP_RETURN)
2114
2115 /* 1 if N is a possible register number for function argument passing.
2116    We have no FP argument registers when soft-float.  When FP registers
2117    are 32 bits, we can't directly reference the odd numbered ones.  */
2118
2119 #define FUNCTION_ARG_REGNO_P(N)                                 \
2120   (((N) >= GP_ARG_FIRST && (N) <= GP_ARG_LAST)                  \
2121    || (! TARGET_SOFT_FLOAT                                      \
2122        && ((N) >= FP_ARG_FIRST && (N) <= FP_ARG_LAST)           \
2123        && (TARGET_FLOAT64 || (0 == (N) % 2))))
2124
2125 /* A C expression which can inhibit the returning of certain function
2126    values in registers, based on the type of value.  A nonzero value says
2127    to return the function value in memory, just as large structures are
2128    always returned.  Here TYPE will be a C expression of type
2129    `tree', representing the data type of the value.
2130
2131    Note that values of mode `BLKmode' must be explicitly
2132    handled by this macro.  Also, the option `-fpcc-struct-return'
2133    takes effect regardless of this macro.  On most systems, it is
2134    possible to leave the macro undefined; this causes a default
2135    definition to be used, whose value is the constant 1 for BLKmode
2136    values, and 0 otherwise.
2137
2138    GCC normally converts 1 byte structures into chars, 2 byte
2139    structs into shorts, and 4 byte structs into ints, and returns
2140    them this way.  Defining the following macro overrides this,
2141    to give us MIPS cc compatibility.  */
2142
2143 #define RETURN_IN_MEMORY(TYPE)  \
2144   (TYPE_MODE (TYPE) == BLKmode)
2145 \f
2146 /* A code distinguishing the floating point format of the target
2147    machine.  There are three defined values: IEEE_FLOAT_FORMAT,
2148    VAX_FLOAT_FORMAT, and UNKNOWN_FLOAT_FORMAT.  */
2149
2150 #define TARGET_FLOAT_FORMAT IEEE_FLOAT_FORMAT
2151
2152 \f
2153 /* Define a data type for recording info about an argument list
2154    during the scan of that argument list.  This data type should
2155    hold all necessary information about the function itself
2156    and about the args processed so far, enough to enable macros
2157    such as FUNCTION_ARG to determine where the next arg should go.
2158 */
2159
2160 typedef struct mips_args {
2161   int gp_reg_found;             /* whether a gp register was found yet */
2162   int arg_number;               /* argument number */
2163   int arg_words;                /* # total words the arguments take */
2164   int fp_arg_words;             /* # words for FP args (MIPS_EABI only) */
2165   int last_arg_fp;              /* nonzero if last arg was FP (EABI only) */
2166   int num_adjusts;              /* number of adjustments made */
2167                                 /* Adjustments made to args pass in regs.  */
2168                                 /* ??? The size is doubled to work around a 
2169                                    bug in the code that sets the adjustments
2170                                    in function_arg.  */
2171   struct rtx_def *adjust[MAX_ARGS_IN_REGISTERS*2];
2172 } CUMULATIVE_ARGS;
2173
2174 /* Initialize a variable CUM of type CUMULATIVE_ARGS
2175    for a call to a function whose data type is FNTYPE.
2176    For a library call, FNTYPE is 0.
2177
2178 */
2179
2180 #define INIT_CUMULATIVE_ARGS(CUM,FNTYPE,LIBNAME,INDIRECT)               \
2181   init_cumulative_args (&CUM, FNTYPE, LIBNAME)                          \
2182
2183 /* Update the data in CUM to advance over an argument
2184    of mode MODE and data type TYPE.
2185    (TYPE is null for libcalls where that information may not be available.)  */
2186
2187 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED)                    \
2188   function_arg_advance (&CUM, MODE, TYPE, NAMED)
2189
2190 /* Determine where to put an argument to a function.
2191    Value is zero to push the argument on the stack,
2192    or a hard register in which to store the argument.
2193
2194    MODE is the argument's machine mode.
2195    TYPE is the data type of the argument (as a tree).
2196     This is null for libcalls where that information may
2197     not be available.
2198    CUM is a variable of type CUMULATIVE_ARGS which gives info about
2199     the preceding args and about the function being called.
2200    NAMED is nonzero if this argument is a named parameter
2201     (otherwise it is an extra parameter matching an ellipsis).  */
2202
2203 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED) \
2204   function_arg( &CUM, MODE, TYPE, NAMED)
2205
2206 /* For an arg passed partly in registers and partly in memory,
2207    this is the number of registers used.
2208    For args passed entirely in registers or entirely in memory, zero. */
2209
2210 #define FUNCTION_ARG_PARTIAL_NREGS(CUM, MODE, TYPE, NAMED) \
2211   function_arg_partial_nregs (&CUM, MODE, TYPE, NAMED)
2212
2213 /* If defined, a C expression that gives the alignment boundary, in
2214    bits, of an argument with the specified mode and type.  If it is
2215    not defined,  `PARM_BOUNDARY' is used for all arguments.  */
2216
2217 #define FUNCTION_ARG_BOUNDARY(MODE, TYPE)                               \
2218   (((TYPE) != 0)                                                        \
2219         ? ((TYPE_ALIGN(TYPE) <= PARM_BOUNDARY)                          \
2220                 ? PARM_BOUNDARY                                         \
2221                 : TYPE_ALIGN(TYPE))                                     \
2222         : ((GET_MODE_ALIGNMENT(MODE) <= PARM_BOUNDARY)                  \
2223                 ? PARM_BOUNDARY                                         \
2224                 : GET_MODE_ALIGNMENT(MODE)))
2225
2226 \f
2227 /* This macro generates the assembly code for function entry.
2228    FILE is a stdio stream to output the code to.
2229    SIZE is an int: how many units of temporary storage to allocate.
2230    Refer to the array `regs_ever_live' to determine which registers
2231    to save; `regs_ever_live[I]' is nonzero if register number I
2232    is ever used in the function.  This macro is responsible for
2233    knowing which registers should not be saved even if used.  */
2234
2235 #define FUNCTION_PROLOGUE(FILE, SIZE) function_prologue(FILE, SIZE)
2236
2237 /* This macro generates the assembly code for function exit,
2238    on machines that need it.  If FUNCTION_EPILOGUE is not defined
2239    then individual return instructions are generated for each
2240    return statement.  Args are same as for FUNCTION_PROLOGUE.  */
2241
2242 #define FUNCTION_EPILOGUE(FILE, SIZE) function_epilogue(FILE, SIZE)
2243
2244 /* Tell prologue and epilogue if register REGNO should be saved / restored.  */
2245
2246 #define MUST_SAVE_REGISTER(regno) \
2247  ((regs_ever_live[regno] && !call_used_regs[regno])             \
2248   || (regno == FRAME_POINTER_REGNUM && frame_pointer_needed)    \
2249   || (regno == (GP_REG_FIRST + 31) && regs_ever_live[GP_REG_FIRST + 31]))
2250
2251 /* ALIGN FRAMES on double word boundaries */
2252
2253 #define MIPS_STACK_ALIGN(LOC) (((LOC)+7) & ~7)
2254
2255 \f
2256 /* Output assembler code to FILE to increment profiler label # LABELNO
2257    for profiling a function entry.  */
2258
2259 #define FUNCTION_PROFILER(FILE, LABELNO)                                \
2260 {                                                                       \
2261   fprintf (FILE, "\t.set\tnoreorder\n");                                \
2262   fprintf (FILE, "\t.set\tnoat\n");                                     \
2263   fprintf (FILE, "\tmove\t%s,%s\t\t# save current return address\n",    \
2264            reg_names[GP_REG_FIRST + 1], reg_names[GP_REG_FIRST + 31]);  \
2265   fprintf (FILE, "\tjal\t_mcount\n");                                   \
2266   fprintf (FILE,                                                        \
2267            "\t%s\t%s,%s,%d\t\t# _mcount pops 2 words from  stack\n",    \
2268            TARGET_64BIT ? "dsubu" : "subu",                             \
2269            reg_names[STACK_POINTER_REGNUM],                             \
2270            reg_names[STACK_POINTER_REGNUM],                             \
2271            TARGET_LONG64 ? 16 : 8);                                     \
2272   fprintf (FILE, "\t.set\treorder\n");                                  \
2273   fprintf (FILE, "\t.set\tat\n");                                       \
2274 }
2275
2276 /* Define this macro if the code for function profiling should come
2277    before the function prologue.  Normally, the profiling code comes
2278    after.  */
2279
2280 /* #define PROFILE_BEFORE_PROLOGUE */
2281
2282 /* EXIT_IGNORE_STACK should be nonzero if, when returning from a function,
2283    the stack pointer does not matter.  The value is tested only in
2284    functions that have frame pointers.
2285    No definition is equivalent to always zero.  */
2286
2287 #define EXIT_IGNORE_STACK 1
2288
2289 \f
2290 /* A C statement to output, on the stream FILE, assembler code for a
2291    block of data that contains the constant parts of a trampoline. 
2292    This code should not include a label--the label is taken care of
2293    automatically.  */
2294
2295 #define TRAMPOLINE_TEMPLATE(STREAM)                                      \
2296 {                                                                        \
2297   fprintf (STREAM, "\t.word\t0x03e00821\t\t# move   $1,$31\n");         \
2298   fprintf (STREAM, "\t.word\t0x04110001\t\t# bgezal $0,.+8\n");         \
2299   fprintf (STREAM, "\t.word\t0x00000000\t\t# nop\n");                   \
2300   if (TARGET_LONG64)                                                    \
2301     {                                                                   \
2302       fprintf (STREAM, "\t.word\t0xdfe30014\t\t# ld     $3,20($31)\n"); \
2303       fprintf (STREAM, "\t.word\t0xdfe2001c\t\t# ld     $2,28($31)\n"); \
2304     }                                                                   \
2305   else                                                                  \
2306     {                                                                   \
2307       fprintf (STREAM, "\t.word\t0x8fe30014\t\t# lw     $3,20($31)\n"); \
2308       fprintf (STREAM, "\t.word\t0x8fe20018\t\t# lw     $2,24($31)\n"); \
2309     }                                                                   \
2310   fprintf (STREAM, "\t.word\t0x0060c821\t\t# move   $25,$3 (abicalls)\n"); \
2311   fprintf (STREAM, "\t.word\t0x00600008\t\t# jr     $3\n");             \
2312   fprintf (STREAM, "\t.word\t0x0020f821\t\t# move   $31,$1\n");         \
2313   if (TARGET_LONG64)                                                    \
2314     {                                                                   \
2315       fprintf (STREAM, "\t.dword\t0x00000000\t\t# <function address>\n"); \
2316       fprintf (STREAM, "\t.dword\t0x00000000\t\t# <static chain value>\n"); \
2317     }                                                                   \
2318   else                                                                  \
2319     {                                                                   \
2320       fprintf (STREAM, "\t.word\t0x00000000\t\t# <function address>\n"); \
2321       fprintf (STREAM, "\t.word\t0x00000000\t\t# <static chain value>\n"); \
2322     }                                                                   \
2323 }
2324
2325 /* A C expression for the size in bytes of the trampoline, as an
2326    integer.  */
2327
2328 #define TRAMPOLINE_SIZE (32 + (TARGET_LONG64 ? 16 : 8))
2329
2330 /* Alignment required for trampolines, in bits.  */
2331
2332 #define TRAMPOLINE_ALIGNMENT (TARGET_LONG64 ? 64 : 32)
2333
2334 /* A C statement to initialize the variable parts of a trampoline. 
2335    ADDR is an RTX for the address of the trampoline; FNADDR is an
2336    RTX for the address of the nested function; STATIC_CHAIN is an
2337    RTX for the static chain value that should be passed to the
2338    function when it is called.  */
2339
2340 #define INITIALIZE_TRAMPOLINE(ADDR, FUNC, CHAIN)                            \
2341 {                                                                           \
2342   rtx addr = ADDR;                                                          \
2343   if (TARGET_LONG64)                                                        \
2344     {                                                                       \
2345       emit_move_insn (gen_rtx (MEM, DImode, plus_constant (addr, 32)), FUNC); \
2346       emit_move_insn (gen_rtx (MEM, DImode, plus_constant (addr, 40)), CHAIN);\
2347     }                                                                       \
2348   else                                                                      \
2349     {                                                                       \
2350       emit_move_insn (gen_rtx (MEM, SImode, plus_constant (addr, 32)), FUNC); \
2351       emit_move_insn (gen_rtx (MEM, SImode, plus_constant (addr, 36)), CHAIN);\
2352     }                                                                       \
2353                                                                             \
2354   /* Flush both caches.  We need to flush the data cache in case            \
2355      the system has a write-back cache.  */                                 \
2356   /* ??? Should check the return value for errors.  */                      \
2357   emit_library_call (gen_rtx (SYMBOL_REF, Pmode, "_flush_cache"),           \
2358                      0, VOIDmode, 3, addr, Pmode,                           \
2359                      GEN_INT (TRAMPOLINE_SIZE), TYPE_MODE (integer_type_node),\
2360                      GEN_INT (3), TYPE_MODE (integer_type_node));           \
2361 }
2362 \f
2363 /* Addressing modes, and classification of registers for them.  */
2364
2365 /* #define HAVE_POST_INCREMENT */
2366 /* #define HAVE_POST_DECREMENT */
2367
2368 /* #define HAVE_PRE_DECREMENT */
2369 /* #define HAVE_PRE_INCREMENT */
2370
2371 /* These assume that REGNO is a hard or pseudo reg number.
2372    They give nonzero only if REGNO is a hard reg of the suitable class
2373    or a pseudo reg currently allocated to a suitable hard reg.
2374    These definitions are NOT overridden anywhere.  */
2375
2376 #define GP_REG_OR_PSEUDO_STRICT_P(regno) \
2377   GP_REG_P((regno < FIRST_PSEUDO_REGISTER) ? regno : reg_renumber[regno])
2378
2379 #define GP_REG_OR_PSEUDO_NONSTRICT_P(regno) \
2380   (((regno) >= FIRST_PSEUDO_REGISTER) || (GP_REG_P (regno)))
2381
2382 #define REGNO_OK_FOR_INDEX_P(regno)     0
2383 #define REGNO_OK_FOR_BASE_P(regno)      GP_REG_OR_PSEUDO_STRICT_P (regno)
2384
2385 /* The macros REG_OK_FOR..._P assume that the arg is a REG rtx
2386    and check its validity for a certain class.
2387    We have two alternate definitions for each of them.
2388    The usual definition accepts all pseudo regs; the other rejects them all.
2389    The symbol REG_OK_STRICT causes the latter definition to be used.
2390
2391    Most source files want to accept pseudo regs in the hope that
2392    they will get allocated to the class that the insn wants them to be in.
2393    Some source files that are used after register allocation
2394    need to be strict.  */
2395
2396 #ifndef REG_OK_STRICT
2397
2398 #define REG_OK_STRICT_P 0
2399 #define REG_OK_FOR_INDEX_P(X) 0
2400 #define REG_OK_FOR_BASE_P(X)  GP_REG_OR_PSEUDO_NONSTRICT_P (REGNO (X))
2401
2402 #else
2403
2404 #define REG_OK_STRICT_P 1
2405 #define REG_OK_FOR_INDEX_P(X) 0
2406 #define REG_OK_FOR_BASE_P(X)  REGNO_OK_FOR_BASE_P  (REGNO (X))
2407
2408 #endif
2409
2410 \f
2411 /* Maximum number of registers that can appear in a valid memory address.  */
2412
2413 #define MAX_REGS_PER_ADDRESS 1
2414
2415 /* A C compound statement with a conditional `goto LABEL;' executed
2416    if X (an RTX) is a legitimate memory address on the target
2417    machine for a memory operand of mode MODE.
2418
2419    It usually pays to define several simpler macros to serve as
2420    subroutines for this one.  Otherwise it may be too complicated
2421    to understand.
2422
2423    This macro must exist in two variants: a strict variant and a
2424    non-strict one.  The strict variant is used in the reload pass. 
2425    It must be defined so that any pseudo-register that has not been
2426    allocated a hard register is considered a memory reference.  In
2427    contexts where some kind of register is required, a
2428    pseudo-register with no hard register must be rejected.
2429
2430    The non-strict variant is used in other passes.  It must be
2431    defined to accept all pseudo-registers in every context where
2432    some kind of register is required.
2433
2434    Compiler source files that want to use the strict variant of
2435    this macro define the macro `REG_OK_STRICT'.  You should use an
2436    `#ifdef REG_OK_STRICT' conditional to define the strict variant
2437    in that case and the non-strict variant otherwise.
2438
2439    Typically among the subroutines used to define
2440    `GO_IF_LEGITIMATE_ADDRESS' are subroutines to check for
2441    acceptable registers for various purposes (one for base
2442    registers, one for index registers, and so on).  Then only these
2443    subroutine macros need have two variants; the higher levels of
2444    macros may be the same whether strict or not.
2445
2446    Normally, constant addresses which are the sum of a `symbol_ref'
2447    and an integer are stored inside a `const' RTX to mark them as
2448    constant.  Therefore, there is no need to recognize such sums
2449    specifically as legitimate addresses.  Normally you would simply
2450    recognize any `const' as legitimate.
2451
2452    Usually `PRINT_OPERAND_ADDRESS' is not prepared to handle
2453    constant sums that are not marked with  `const'.  It assumes
2454    that a naked `plus' indicates indexing.  If so, then you *must*
2455    reject such naked constant sums as illegitimate addresses, so
2456    that none of them will be given to `PRINT_OPERAND_ADDRESS'.
2457
2458    On some machines, whether a symbolic address is legitimate
2459    depends on the section that the address refers to.  On these
2460    machines, define the macro `ENCODE_SECTION_INFO' to store the
2461    information into the `symbol_ref', and then check for it here. 
2462    When you see a `const', you will have to look inside it to find
2463    the `symbol_ref' in order to determine the section.  */
2464
2465 #if 1
2466 #define GO_PRINTF(x)    trace(x)
2467 #define GO_PRINTF2(x,y) trace(x,y)
2468 #define GO_DEBUG_RTX(x) debug_rtx(x)
2469
2470 #else
2471 #define GO_PRINTF(x)
2472 #define GO_PRINTF2(x,y)
2473 #define GO_DEBUG_RTX(x)
2474 #endif
2475
2476 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, ADDR)                         \
2477 {                                                                       \
2478   register rtx xinsn = (X);                                             \
2479                                                                         \
2480   if (TARGET_DEBUG_B_MODE)                                              \
2481     {                                                                   \
2482       GO_PRINTF2 ("\n========== GO_IF_LEGITIMATE_ADDRESS, %sstrict\n",  \
2483                   (REG_OK_STRICT_P) ? "" : "not ");                     \
2484       GO_DEBUG_RTX (xinsn);                                             \
2485     }                                                                   \
2486                                                                         \
2487   if (GET_CODE (xinsn) == REG && REG_OK_FOR_BASE_P (xinsn))             \
2488     goto ADDR;                                                          \
2489                                                                         \
2490   if (CONSTANT_ADDRESS_P (xinsn)                                        \
2491       && ! (mips_split_addresses && mips_check_split (xinsn, MODE)))    \
2492     goto ADDR;                                                          \
2493                                                                         \
2494   if (GET_CODE (xinsn) == LO_SUM && mips_split_addresses)               \
2495     {                                                                   \
2496       register rtx xlow0 = XEXP (xinsn, 0);                             \
2497       register rtx xlow1 = XEXP (xinsn, 1);                             \
2498                                                                         \
2499       if (GET_CODE (xlow0) == REG && REG_OK_FOR_BASE_P (xlow0)          \
2500           && mips_check_split (xlow1, MODE))                            \
2501         goto ADDR;                                                      \
2502     }                                                                   \
2503                                                                         \
2504   if (GET_CODE (xinsn) == PLUS)                                         \
2505     {                                                                   \
2506       register rtx xplus0 = XEXP (xinsn, 0);                            \
2507       register rtx xplus1 = XEXP (xinsn, 1);                            \
2508       register enum rtx_code code0 = GET_CODE (xplus0);                 \
2509       register enum rtx_code code1 = GET_CODE (xplus1);                 \
2510                                                                         \
2511       if (code0 != REG && code1 == REG)                                 \
2512         {                                                               \
2513           xplus0 = XEXP (xinsn, 1);                                     \
2514           xplus1 = XEXP (xinsn, 0);                                     \
2515           code0 = GET_CODE (xplus0);                                    \
2516           code1 = GET_CODE (xplus1);                                    \
2517         }                                                               \
2518                                                                         \
2519       if (code0 == REG && REG_OK_FOR_BASE_P (xplus0))                   \
2520         {                                                               \
2521           if (code1 == CONST_INT                                        \
2522               && INTVAL (xplus1) >= -32768                              \
2523               && INTVAL (xplus1) + GET_MODE_SIZE (MODE) - 1 <= 32767)   \
2524             goto ADDR;                                                  \
2525                                                                         \
2526           /* For some code sequences, you actually get better code by   \
2527              pretending that the MIPS supports an address mode of a     \
2528              constant address + a register, even though the real        \
2529              machine doesn't support it.  This is because the           \
2530              assembler can use $r1 to load just the high 16 bits, add   \
2531              in the register, and fold the low 16 bits into the memory  \
2532              reference, whereas the compiler generates a 4 instruction  \
2533              sequence.  On the other hand, CSE is not as effective.     \
2534              It would be a win to generate the lui directly, but the    \
2535              MIPS assembler does not have syntax to generate the        \
2536              appropriate relocation.  */                                \
2537                                                                         \
2538           /* Also accept CONST_INT addresses here, so no else.  */      \
2539           /* Reject combining an embedded PIC text segment reference    \
2540              with a register.  That requires an additional              \
2541              instruction.  */                                           \
2542           /* ??? Reject combining an address with a register for the MIPS  \
2543              64 bit ABI, because the SGI assembler can not handle this.  */ \
2544           if (!TARGET_DEBUG_A_MODE                                      \
2545               && (mips_abi == ABI_32 || mips_abi == ABI_EABI)           \
2546               && CONSTANT_ADDRESS_P (xplus1)                            \
2547               && ! mips_split_addresses                                 \
2548               && (!TARGET_EMBEDDED_PIC                                  \
2549                   || code1 != CONST                                     \
2550                   || GET_CODE (XEXP (xplus1, 0)) != MINUS))             \
2551             goto ADDR;                                                  \
2552         }                                                               \
2553     }                                                                   \
2554                                                                         \
2555   if (TARGET_DEBUG_B_MODE)                                              \
2556     GO_PRINTF ("Not a legitimate address\n");                           \
2557 }
2558
2559
2560 /* A C expression that is 1 if the RTX X is a constant which is a
2561    valid address.  This is defined to be the same as `CONSTANT_P (X)',
2562    but rejecting CONST_DOUBLE.  */
2563 /* When pic, we must reject addresses of the form symbol+large int.
2564    This is because an instruction `sw $4,s+70000' needs to be converted
2565    by the assembler to `lw $at,s($gp);sw $4,70000($at)'.  Normally the
2566    assembler would use $at as a temp to load in the large offset.  In this
2567    case $at is already in use.  We convert such problem addresses to
2568    `la $5,s;sw $4,70000($5)' via LEGITIMIZE_ADDRESS.  */
2569 /* ??? SGI Irix 6 assembler fails for CONST address, so reject them.  */
2570 #define CONSTANT_ADDRESS_P(X)                                           \
2571   ((GET_CODE (X) == LABEL_REF || GET_CODE (X) == SYMBOL_REF             \
2572     || GET_CODE (X) == CONST_INT || GET_CODE (X) == HIGH                \
2573     || (GET_CODE (X) == CONST                                           \
2574         && ! (flag_pic && pic_address_needs_scratch (X))                \
2575         && (mips_abi == ABI_32 || mips_abi == ABI_EABI)))               \
2576    && (!HALF_PIC_P () || !HALF_PIC_ADDRESS_P (X)))
2577
2578 /* Define this, so that when PIC, reload won't try to reload invalid
2579    addresses which require two reload registers.  */
2580
2581 #define LEGITIMATE_PIC_OPERAND_P(X)  (! pic_address_needs_scratch (X))
2582
2583 /* Nonzero if the constant value X is a legitimate general operand.
2584    It is given that X satisfies CONSTANT_P or is a CONST_DOUBLE.
2585
2586    At present, GAS doesn't understand li.[sd], so don't allow it
2587    to be generated at present.  Also, the MIPS assembler does not
2588    grok li.d Infinity.  */
2589
2590 /* ??? SGI Irix 6 assembler fails for CONST address, so reject them.  */
2591 #define LEGITIMATE_CONSTANT_P(X)                                        \
2592   ((GET_CODE (X) != CONST_DOUBLE                                        \
2593     || mips_const_double_ok (X, GET_MODE (X)))                          \
2594    && ! (GET_CODE (X) == CONST                                          \
2595          && mips_abi != ABI_32 && mips_abi != ABI_EABI))
2596
2597 /* A C compound statement that attempts to replace X with a valid
2598    memory address for an operand of mode MODE.  WIN will be a C
2599    statement label elsewhere in the code; the macro definition may
2600    use
2601
2602           GO_IF_LEGITIMATE_ADDRESS (MODE, X, WIN);
2603
2604    to avoid further processing if the address has become legitimate.
2605
2606    X will always be the result of a call to `break_out_memory_refs',
2607    and OLDX will be the operand that was given to that function to
2608    produce X.
2609
2610    The code generated by this macro should not alter the
2611    substructure of X.  If it transforms X into a more legitimate
2612    form, it should assign X (which will always be a C variable) a
2613    new value.
2614
2615    It is not necessary for this macro to come up with a legitimate
2616    address.  The compiler has standard ways of doing so in all
2617    cases.  In fact, it is safe for this macro to do nothing.  But
2618    often a machine-dependent strategy can generate better code.
2619
2620    For the MIPS, transform:
2621
2622         memory(X + <large int>)
2623
2624    into:
2625
2626         Y = <large int> & ~0x7fff;
2627         Z = X + Y
2628         memory (Z + (<large int> & 0x7fff));
2629
2630    This is for CSE to find several similar references, and only use one Z.
2631
2632    When PIC, convert addresses of the form memory (symbol+large int) to
2633    memory (reg+large int).  */
2634    
2635
2636 #define LEGITIMIZE_ADDRESS(X,OLDX,MODE,WIN)                             \
2637 {                                                                       \
2638   register rtx xinsn = (X);                                             \
2639                                                                         \
2640   if (TARGET_DEBUG_B_MODE)                                              \
2641     {                                                                   \
2642       GO_PRINTF ("\n========== LEGITIMIZE_ADDRESS\n");                  \
2643       GO_DEBUG_RTX (xinsn);                                             \
2644     }                                                                   \
2645                                                                         \
2646   if (mips_split_addresses && mips_check_split (X, MODE))               \
2647     {                                                                   \
2648       /* ??? Is this ever executed?  */                                 \
2649       X = gen_rtx (LO_SUM, Pmode,                                       \
2650                    copy_to_mode_reg (Pmode, gen_rtx (HIGH, Pmode, X)), X); \
2651       goto WIN;                                                         \
2652     }                                                                   \
2653                                                                         \
2654   if (GET_CODE (xinsn) == CONST                                         \
2655       && ((flag_pic && pic_address_needs_scratch (xinsn))               \
2656           /* ??? SGI's Irix 6 assembler can't handle CONST.  */         \
2657           || (mips_abi != ABI_32 && mips_abi != ABI_EABI)))             \
2658     {                                                                   \
2659       rtx ptr_reg = gen_reg_rtx (Pmode);                                \
2660       rtx constant = XEXP (XEXP (xinsn, 0), 1);                         \
2661                                                                         \
2662       emit_move_insn (ptr_reg, XEXP (XEXP (xinsn, 0), 0));              \
2663                                                                         \
2664       X = gen_rtx (PLUS, Pmode, ptr_reg, constant);                     \
2665       if (SMALL_INT (constant))                                         \
2666         goto WIN;                                                       \
2667       /* Otherwise we fall through so the code below will fix the       \
2668          constant.  */                                                  \
2669       xinsn = X;                                                        \
2670     }                                                                   \
2671                                                                         \
2672   if (GET_CODE (xinsn) == PLUS)                                         \
2673     {                                                                   \
2674       register rtx xplus0 = XEXP (xinsn, 0);                            \
2675       register rtx xplus1 = XEXP (xinsn, 1);                            \
2676       register enum rtx_code code0 = GET_CODE (xplus0);                 \
2677       register enum rtx_code code1 = GET_CODE (xplus1);                 \
2678                                                                         \
2679       if (code0 != REG && code1 == REG)                                 \
2680         {                                                               \
2681           xplus0 = XEXP (xinsn, 1);                                     \
2682           xplus1 = XEXP (xinsn, 0);                                     \
2683           code0 = GET_CODE (xplus0);                                    \
2684           code1 = GET_CODE (xplus1);                                    \
2685         }                                                               \
2686                                                                         \
2687       if (code0 == REG && REG_OK_FOR_BASE_P (xplus0)                    \
2688           && code1 == CONST_INT && !SMALL_INT (xplus1))                 \
2689         {                                                               \
2690           rtx int_reg = gen_reg_rtx (Pmode);                            \
2691           rtx ptr_reg = gen_reg_rtx (Pmode);                            \
2692                                                                         \
2693           emit_move_insn (int_reg,                                      \
2694                           GEN_INT (INTVAL (xplus1) & ~ 0x7fff));        \
2695                                                                         \
2696           emit_insn (gen_rtx (SET, VOIDmode,                            \
2697                               ptr_reg,                                  \
2698                               gen_rtx (PLUS, Pmode, xplus0, int_reg))); \
2699                                                                         \
2700           X = gen_rtx (PLUS, Pmode, ptr_reg,                            \
2701                        GEN_INT (INTVAL (xplus1) & 0x7fff));             \
2702           goto WIN;                                                     \
2703         }                                                               \
2704     }                                                                   \
2705                                                                         \
2706   if (TARGET_DEBUG_B_MODE)                                              \
2707     GO_PRINTF ("LEGITIMIZE_ADDRESS could not fix.\n");                  \
2708 }
2709
2710
2711 /* A C statement or compound statement with a conditional `goto
2712    LABEL;' executed if memory address X (an RTX) can have different
2713    meanings depending on the machine mode of the memory reference it
2714    is used for.
2715
2716    Autoincrement and autodecrement addresses typically have
2717    mode-dependent effects because the amount of the increment or
2718    decrement is the size of the operand being addressed.  Some
2719    machines have other mode-dependent addresses.  Many RISC machines
2720    have no mode-dependent addresses.
2721
2722    You may assume that ADDR is a valid address for the machine.  */
2723
2724 #define GO_IF_MODE_DEPENDENT_ADDRESS(ADDR,LABEL) {}
2725
2726
2727 /* Define this macro if references to a symbol must be treated
2728    differently depending on something about the variable or
2729    function named by the symbol (such as what section it is in).
2730
2731    The macro definition, if any, is executed immediately after the
2732    rtl for DECL has been created and stored in `DECL_RTL (DECL)'. 
2733    The value of the rtl will be a `mem' whose address is a
2734    `symbol_ref'.
2735
2736    The usual thing for this macro to do is to a flag in the
2737    `symbol_ref' (such as `SYMBOL_REF_FLAG') or to store a modified
2738    name string in the `symbol_ref' (if one bit is not enough
2739    information).
2740
2741    The best way to modify the name string is by adding text to the
2742    beginning, with suitable punctuation to prevent any ambiguity. 
2743    Allocate the new name in `saveable_obstack'.  You will have to
2744    modify `ASM_OUTPUT_LABELREF' to remove and decode the added text
2745    and output the name accordingly.
2746
2747    You can also check the information stored in the `symbol_ref' in
2748    the definition of `GO_IF_LEGITIMATE_ADDRESS' or
2749    `PRINT_OPERAND_ADDRESS'. */
2750
2751 #define ENCODE_SECTION_INFO(DECL)                                       \
2752 do                                                                      \
2753   {                                                                     \
2754     if (TARGET_EMBEDDED_PIC)                                            \
2755       {                                                                 \
2756         if (TREE_CODE (DECL) == VAR_DECL)                               \
2757           SYMBOL_REF_FLAG (XEXP (DECL_RTL (DECL), 0)) = 1;              \
2758         else if (TREE_CODE (DECL) == FUNCTION_DECL)                     \
2759           SYMBOL_REF_FLAG (XEXP (DECL_RTL (DECL), 0)) = 0;              \
2760         else if (TREE_CODE (DECL) == STRING_CST                         \
2761                  && ! flag_writable_strings)                            \
2762           SYMBOL_REF_FLAG (XEXP (TREE_CST_RTL (DECL), 0)) = 0;          \
2763         else                                                            \
2764           SYMBOL_REF_FLAG (XEXP (TREE_CST_RTL (DECL), 0)) = 1;          \
2765       }                                                                 \
2766                                                                         \
2767     else if (TARGET_GP_OPT && TREE_CODE (DECL) == VAR_DECL)             \
2768       {                                                                 \
2769         int size = int_size_in_bytes (TREE_TYPE (DECL));                \
2770                                                                         \
2771         if (size > 0 && size <= mips_section_threshold)                 \
2772           SYMBOL_REF_FLAG (XEXP (DECL_RTL (DECL), 0)) = 1;              \
2773       }                                                                 \
2774                                                                         \
2775     else if (HALF_PIC_P ())                                             \
2776       HALF_PIC_ENCODE (DECL);                                           \
2777   }                                                                     \
2778 while (0)
2779
2780 \f
2781 /* Specify the machine mode that this machine uses
2782    for the index in the tablejump instruction.  */
2783 #define CASE_VECTOR_MODE (TARGET_LONG64 ? DImode : SImode)
2784
2785 /* Define this if the tablejump instruction expects the table
2786    to contain offsets from the address of the table.
2787    Do not define this if the table should contain absolute addresses.  */
2788 /* #define CASE_VECTOR_PC_RELATIVE */
2789
2790 /* Specify the tree operation to be used to convert reals to integers.  */
2791 #define IMPLICIT_FIX_EXPR FIX_ROUND_EXPR
2792
2793 /* This is the kind of divide that is easiest to do in the general case.  */
2794 #define EASY_DIV_EXPR TRUNC_DIV_EXPR
2795
2796 /* Define this as 1 if `char' should by default be signed; else as 0.  */
2797 #ifndef DEFAULT_SIGNED_CHAR
2798 #define DEFAULT_SIGNED_CHAR 1
2799 #endif
2800
2801 /* Max number of bytes we can move from memory to memory
2802    in one reasonably fast instruction.  */
2803 #define MOVE_MAX (TARGET_64BIT ? 8 : 4)
2804 #define MAX_MOVE_MAX 8
2805
2806 /* Define this macro as a C expression which is nonzero if
2807    accessing less than a word of memory (i.e. a `char' or a
2808    `short') is no faster than accessing a word of memory, i.e., if
2809    such access require more than one instruction or if there is no
2810    difference in cost between byte and (aligned) word loads.
2811
2812    On RISC machines, it tends to generate better code to define
2813    this as 1, since it avoids making a QI or HI mode register.  */
2814 #define SLOW_BYTE_ACCESS 1
2815
2816 /* We assume that the store-condition-codes instructions store 0 for false
2817    and some other value for true.  This is the value stored for true.  */
2818
2819 #define STORE_FLAG_VALUE 1
2820
2821 /* Define this if zero-extension is slow (more than one real instruction).  */
2822 #define SLOW_ZERO_EXTEND
2823
2824 /* Define this to be nonzero if shift instructions ignore all but the low-order
2825    few bits. */
2826 #define SHIFT_COUNT_TRUNCATED 1
2827
2828 /* Value is 1 if truncating an integer of INPREC bits to OUTPREC bits
2829    is done just by pretending it is already truncated.  */
2830 /* In 64 bit mode, 32 bit instructions require that register values be properly
2831    sign-extended to 64 bits.  As a result, a truncate is not a no-op if it
2832    converts a value >32 bits to a value <32 bits.  */
2833 /* ??? This results in inefficient code for 64 bit to 32 conversions.
2834    Something needs to be done about this.  Perhaps not use any 32 bit
2835    instructions?  Perhaps use PROMOTE_MODE?  */
2836 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC) \
2837   (TARGET_64BIT ? ((INPREC) <= 32 || (OUTPREC) > 32) : 1)
2838
2839 /* Specify the machine mode that pointers have.
2840    After generation of rtl, the compiler makes no further distinction
2841    between pointers and any other objects of this machine mode.  */
2842
2843 #define Pmode (TARGET_LONG64 ? DImode : SImode)
2844
2845 /* A function address in a call instruction
2846    is a word address (for indexing purposes)
2847    so give the MEM rtx a words's mode.  */
2848
2849 #define FUNCTION_MODE (TARGET_LONG64 ? DImode : SImode)
2850
2851 /* Define TARGET_MEM_FUNCTIONS if we want to use calls to memcpy and
2852    memset, instead of the BSD functions bcopy and bzero.  */
2853
2854 #if defined(MIPS_SYSV) || defined(OSF_OS)
2855 #define TARGET_MEM_FUNCTIONS
2856 #endif
2857
2858 \f
2859 /* A part of a C `switch' statement that describes the relative
2860    costs of constant RTL expressions.  It must contain `case'
2861    labels for expression codes `const_int', `const', `symbol_ref',
2862    `label_ref' and `const_double'.  Each case must ultimately reach
2863    a `return' statement to return the relative cost of the use of
2864    that kind of constant value in an expression.  The cost may
2865    depend on the precise value of the constant, which is available
2866    for examination in X.
2867
2868    CODE is the expression code--redundant, since it can be obtained
2869    with `GET_CODE (X)'.  */
2870
2871 #define CONST_COSTS(X,CODE,OUTER_CODE)                                  \
2872   case CONST_INT:                                                       \
2873     /* Always return 0, since we don't have different sized             \
2874        instructions, hence different costs according to Richard         \
2875        Kenner */                                                        \
2876     return 0;                                                           \
2877                                                                         \
2878   case LABEL_REF:                                                       \
2879     return COSTS_N_INSNS (2);                                           \
2880                                                                         \
2881   case CONST:                                                           \
2882     {                                                                   \
2883       rtx offset = const0_rtx;                                          \
2884       rtx symref = eliminate_constant_term (XEXP (X, 0), &offset);      \
2885                                                                         \
2886       if (GET_CODE (symref) == LABEL_REF)                               \
2887         return COSTS_N_INSNS (2);                                       \
2888                                                                         \
2889       if (GET_CODE (symref) != SYMBOL_REF)                              \
2890         return COSTS_N_INSNS (4);                                       \
2891                                                                         \
2892       /* let's be paranoid.... */                                       \
2893       if (INTVAL (offset) < -32768 || INTVAL (offset) > 32767)          \
2894         return COSTS_N_INSNS (2);                                       \
2895                                                                         \
2896       return COSTS_N_INSNS (SYMBOL_REF_FLAG (symref) ? 1 : 2);          \
2897     }                                                                   \
2898                                                                         \
2899   case SYMBOL_REF:                                                      \
2900     return COSTS_N_INSNS (SYMBOL_REF_FLAG (X) ? 1 : 2);                 \
2901                                                                         \
2902   case CONST_DOUBLE:                                                    \
2903     {                                                                   \
2904       rtx high, low;                                                    \
2905       split_double (X, &high, &low);                                    \
2906       return COSTS_N_INSNS ((high == CONST0_RTX (GET_MODE (high))       \
2907                              || low == CONST0_RTX (GET_MODE (low)))     \
2908                             ? 2 : 4);                                   \
2909     }
2910
2911 /* Like `CONST_COSTS' but applies to nonconstant RTL expressions.
2912    This can be used, for example, to indicate how costly a multiply
2913    instruction is.  In writing this macro, you can use the construct
2914    `COSTS_N_INSNS (N)' to specify a cost equal to N fast instructions.
2915
2916    This macro is optional; do not define it if the default cost
2917    assumptions are adequate for the target machine.
2918
2919    If -mdebugd is used, change the multiply cost to 2, so multiply by
2920    a constant isn't converted to a series of shifts.  This helps
2921    strength reduction, and also makes it easier to identify what the
2922    compiler is doing.  */
2923
2924 /* ??? Fix this to be right for the R8000.  */
2925 #define RTX_COSTS(X,CODE,OUTER_CODE)                                    \
2926   case MEM:                                                             \
2927     {                                                                   \
2928       int num_words = (GET_MODE_SIZE (GET_MODE (X)) > UNITS_PER_WORD) ? 2 : 1; \
2929       if (simple_memory_operand (X, GET_MODE (X)))                      \
2930         return COSTS_N_INSNS (num_words);                               \
2931                                                                         \
2932       return COSTS_N_INSNS (2*num_words);                               \
2933     }                                                                   \
2934                                                                         \
2935   case FFS:                                                             \
2936     return COSTS_N_INSNS (6);                                           \
2937                                                                         \
2938   case NOT:                                                             \
2939     return COSTS_N_INSNS ((GET_MODE (X) == DImode && !TARGET_64BIT) ? 2 : 1); \
2940                                                                         \
2941   case AND:                                                             \
2942   case IOR:                                                             \
2943   case XOR:                                                             \
2944     if (GET_MODE (X) == DImode && !TARGET_64BIT)                        \
2945       return COSTS_N_INSNS (2);                                         \
2946                                                                         \
2947     return COSTS_N_INSNS (1);                                           \
2948                                                                         \
2949   case ASHIFT:                                                          \
2950   case ASHIFTRT:                                                        \
2951   case LSHIFTRT:                                                        \
2952     if (GET_MODE (X) == DImode && !TARGET_64BIT)                        \
2953       return COSTS_N_INSNS ((GET_CODE (XEXP (X, 1)) == CONST_INT) ? 4 : 12); \
2954                                                                         \
2955     return COSTS_N_INSNS (1);                                           \
2956                                                                         \
2957   case ABS:                                                             \
2958     {                                                                   \
2959       enum machine_mode xmode = GET_MODE (X);                           \
2960       if (xmode == SFmode || xmode == DFmode)                           \
2961         return COSTS_N_INSNS (1);                                       \
2962                                                                         \
2963       return COSTS_N_INSNS (4);                                         \
2964     }                                                                   \
2965                                                                         \
2966   case PLUS:                                                            \
2967   case MINUS:                                                           \
2968     {                                                                   \
2969       enum machine_mode xmode = GET_MODE (X);                           \
2970       if (xmode == SFmode || xmode == DFmode)                           \
2971         {                                                               \
2972           if (mips_cpu == PROCESSOR_R3000)                              \
2973             return COSTS_N_INSNS (2);                                   \
2974           else if (mips_cpu == PROCESSOR_R6000)                         \
2975             return COSTS_N_INSNS (3);                                   \
2976           else                                                          \
2977             return COSTS_N_INSNS (6);                                   \
2978         }                                                               \
2979                                                                         \
2980       if (xmode == DImode && !TARGET_64BIT)                             \
2981         return COSTS_N_INSNS (4);                                       \
2982                                                                         \
2983       return COSTS_N_INSNS (1);                                         \
2984     }                                                                   \
2985                                                                         \
2986   case NEG:                                                             \
2987     return COSTS_N_INSNS ((GET_MODE (X) == DImode && !TARGET_64BIT) ? 4 : 1); \
2988                                                                         \
2989   case MULT:                                                            \
2990     {                                                                   \
2991       enum machine_mode xmode = GET_MODE (X);                           \
2992       if (xmode == SFmode)                                              \
2993         {                                                               \
2994           if (mips_cpu == PROCESSOR_R3000                               \
2995               || mips_cpu == PROCESSOR_R5000)                           \
2996             return COSTS_N_INSNS (4);                                   \
2997           else if (mips_cpu == PROCESSOR_R6000)                         \
2998             return COSTS_N_INSNS (5);                                   \
2999           else                                                          \
3000             return COSTS_N_INSNS (7);                                   \
3001         }                                                               \
3002                                                                         \
3003       if (xmode == DFmode)                                              \
3004         {                                                               \
3005           if (mips_cpu == PROCESSOR_R3000                               \
3006               || mips_cpu == PROCESSOR_R5000)                           \
3007             return COSTS_N_INSNS (5);                                   \
3008           else if (mips_cpu == PROCESSOR_R6000)                         \
3009             return COSTS_N_INSNS (6);                                   \
3010           else                                                          \
3011             return COSTS_N_INSNS (8);                                   \
3012         }                                                               \
3013                                                                         \
3014       if (mips_cpu == PROCESSOR_R3000)                                  \
3015         return COSTS_N_INSNS (12);                                      \
3016       else if (mips_cpu == PROCESSOR_R6000)                             \
3017         return COSTS_N_INSNS (17);                                      \
3018       else if (mips_cpu == PROCESSOR_R5000)                             \
3019         return COSTS_N_INSNS (5);                                       \
3020       else                                                              \
3021         return COSTS_N_INSNS (10);                                      \
3022     }                                                                   \
3023                                                                         \
3024   case DIV:                                                             \
3025   case MOD:                                                             \
3026     {                                                                   \
3027       enum machine_mode xmode = GET_MODE (X);                           \
3028       if (xmode == SFmode)                                              \
3029         {                                                               \
3030           if (mips_cpu == PROCESSOR_R3000)                              \
3031             return COSTS_N_INSNS (12);                                  \
3032           else if (mips_cpu == PROCESSOR_R6000)                         \
3033             return COSTS_N_INSNS (15);                                  \
3034           else                                                          \
3035             return COSTS_N_INSNS (23);                                  \
3036         }                                                               \
3037                                                                         \
3038       if (xmode == DFmode)                                              \
3039         {                                                               \
3040           if (mips_cpu == PROCESSOR_R3000)                              \
3041             return COSTS_N_INSNS (19);                                  \
3042           else if (mips_cpu == PROCESSOR_R6000)                         \
3043             return COSTS_N_INSNS (16);                                  \
3044           else                                                          \
3045             return COSTS_N_INSNS (36);                                  \
3046         }                                                               \
3047     }                                                                   \
3048     /* fall through */                                                  \
3049                                                                         \
3050   case UDIV:                                                            \
3051   case UMOD:                                                            \
3052     if (mips_cpu == PROCESSOR_R3000)                                    \
3053       return COSTS_N_INSNS (35);                                        \
3054     else if (mips_cpu == PROCESSOR_R6000)                               \
3055       return COSTS_N_INSNS (38);                                        \
3056     else if (mips_cpu == PROCESSOR_R5000)                               \
3057       return COSTS_N_INSNS (36);                                        \
3058     else                                                                \
3059       return COSTS_N_INSNS (69);                                        \
3060                                                                         \
3061   case SIGN_EXTEND:                                                     \
3062     /* A sign extend from SImode to DImode in 64 bit mode is often      \
3063        zero instructions, because the result can often be used          \
3064        directly by another instruction; we'll call it one.  */          \
3065     if (TARGET_64BIT && GET_MODE (X) == DImode                          \
3066         && GET_MODE (XEXP (X, 0)) == SImode)                            \
3067       return COSTS_N_INSNS (1);                                         \
3068     else                                                                \
3069       return COSTS_N_INSNS (2);                                         \
3070                                                                         \
3071   case ZERO_EXTEND:                                                     \
3072     if (TARGET_64BIT && GET_MODE (X) == DImode                          \
3073         && GET_MODE (XEXP (X, 0)) == SImode)                            \
3074       return COSTS_N_INSNS (2);                                         \
3075     else                                                                \
3076       return COSTS_N_INSNS (1);
3077
3078 /* An expression giving the cost of an addressing mode that
3079    contains ADDRESS.  If not defined, the cost is computed from the
3080    form of the ADDRESS expression and the `CONST_COSTS' values.
3081
3082    For most CISC machines, the default cost is a good approximation
3083    of the true cost of the addressing mode.  However, on RISC
3084    machines, all instructions normally have the same length and
3085    execution time.  Hence all addresses will have equal costs.
3086
3087    In cases where more than one form of an address is known, the
3088    form with the lowest cost will be used.  If multiple forms have
3089    the same, lowest, cost, the one that is the most complex will be
3090    used.
3091
3092    For example, suppose an address that is equal to the sum of a
3093    register and a constant is used twice in the same basic block. 
3094    When this macro is not defined, the address will be computed in
3095    a register and memory references will be indirect through that
3096    register.  On machines where the cost of the addressing mode
3097    containing the sum is no higher than that of a simple indirect
3098    reference, this will produce an additional instruction and
3099    possibly require an additional register.  Proper specification
3100    of this macro eliminates this overhead for such machines.
3101
3102    Similar use of this macro is made in strength reduction of loops.
3103
3104    ADDRESS need not be valid as an address.  In such a case, the
3105    cost is not relevant and can be any value; invalid addresses
3106    need not be assigned a different cost.
3107
3108    On machines where an address involving more than one register is
3109    as cheap as an address computation involving only one register,
3110    defining `ADDRESS_COST' to reflect this can cause two registers
3111    to be live over a region of code where only one would have been
3112    if `ADDRESS_COST' were not defined in that manner.  This effect
3113    should be considered in the definition of this macro. 
3114    Equivalent costs should probably only be given to addresses with
3115    different numbers of registers on machines with lots of registers.
3116
3117    This macro will normally either not be defined or be defined as
3118    a constant. */
3119
3120 #define ADDRESS_COST(ADDR) (REG_P (ADDR) ? 1 : mips_address_cost (ADDR))
3121
3122 /* A C expression for the cost of moving data from a register in
3123    class FROM to one in class TO.  The classes are expressed using
3124    the enumeration values such as `GENERAL_REGS'.  A value of 2 is
3125    the default; other values are interpreted relative to that.
3126
3127    It is not required that the cost always equal 2 when FROM is the
3128    same as TO; on some machines it is expensive to move between
3129    registers if they are not general registers.
3130
3131    If reload sees an insn consisting of a single `set' between two
3132    hard registers, and if `REGISTER_MOVE_COST' applied to their
3133    classes returns a value of 2, reload does not check to ensure
3134    that the constraints of the insn are met.  Setting a cost of
3135    other than 2 will allow reload to verify that the constraints are
3136    met.  You should do this if the `movM' pattern's constraints do
3137    not allow such copying.  */
3138
3139 #define REGISTER_MOVE_COST(FROM, TO)    \
3140   ((FROM) == GR_REGS && (TO) == GR_REGS ? 2                             \
3141    : (FROM) == FP_REGS && (TO) == FP_REGS ? 2                           \
3142    : (FROM) == GR_REGS && (TO) == FP_REGS ? 4                           \
3143    : (FROM) == FP_REGS && (TO) == GR_REGS ? 4                           \
3144    : (((FROM) == HI_REG || (FROM) == LO_REG                             \
3145        || (FROM) == MD_REGS || (FROM) == HILO_REG)                      \
3146       && (TO) == GR_REGS) ? 6                                           \
3147    : (((TO) == HI_REG || (TO) == LO_REG                                 \
3148        || (TO) == MD_REGS || (FROM) == HILO_REG)                        \
3149       && (FROM) == GR_REGS) ? 6                                         \
3150    : (FROM) == ST_REGS && (TO) == GR_REGS ? 4                           \
3151    : (FROM) == FP_REGS && (TO) == ST_REGS ? 8                           \
3152    : 12)
3153
3154 /* ??? Fix this to be right for the R8000.  */
3155 #define MEMORY_MOVE_COST(MODE) \
3156   ((mips_cpu == PROCESSOR_R4000 || mips_cpu == PROCESSOR_R6000) ? 6 : 4)
3157
3158 /* A C expression for the cost of a branch instruction.  A value of
3159    1 is the default; other values are interpreted relative to that.  */
3160
3161 /* ??? Fix this to be right for the R8000.  */
3162 #define BRANCH_COST \
3163   ((mips_cpu == PROCESSOR_R4000 || mips_cpu == PROCESSOR_R6000) ? 2 : 1)
3164
3165 /* A C statement (sans semicolon) to update the integer variable COST
3166    based on the relationship between INSN that is dependent on
3167    DEP_INSN through the dependence LINK.  The default is to make no
3168    adjustment to COST.  On the MIPS, ignore the cost of anti- and
3169    output-dependencies.  */
3170
3171 #define ADJUST_COST(INSN,LINK,DEP_INSN,COST)                            \
3172   if (REG_NOTE_KIND (LINK) != 0)                                        \
3173     (COST) = 0; /* Anti or output dependence.  */
3174 \f
3175 /* Optionally define this if you have added predicates to
3176    `MACHINE.c'.  This macro is called within an initializer of an
3177    array of structures.  The first field in the structure is the
3178    name of a predicate and the second field is an array of rtl
3179    codes.  For each predicate, list all rtl codes that can be in
3180    expressions matched by the predicate.  The list should have a
3181    trailing comma.  Here is an example of two entries in the list
3182    for a typical RISC machine:
3183
3184    #define PREDICATE_CODES \
3185      {"gen_reg_rtx_operand", {SUBREG, REG}},  \
3186      {"reg_or_short_cint_operand", {SUBREG, REG, CONST_INT}},
3187
3188    Defining this macro does not affect the generated code (however,
3189    incorrect definitions that omit an rtl code that may be matched
3190    by the predicate can cause the compiler to malfunction). 
3191    Instead, it allows the table built by `genrecog' to be more
3192    compact and efficient, thus speeding up the compiler.  The most
3193    important predicates to include in the list specified by this
3194    macro are thoses used in the most insn patterns.  */
3195
3196 #define PREDICATE_CODES                                                 \
3197   {"uns_arith_operand",         { REG, CONST_INT, SUBREG }},            \
3198   {"arith_operand",             { REG, CONST_INT, SUBREG }},            \
3199   {"arith32_operand",           { REG, CONST_INT, SUBREG }},            \
3200   {"reg_or_0_operand",          { REG, CONST_INT, SUBREG }},            \
3201   {"small_int",                 { CONST_INT }},                         \
3202   {"large_int",                 { CONST_INT }},                         \
3203   {"mips_const_double_ok",      { CONST_DOUBLE }},                      \
3204   {"const_float_1_operand",     { CONST_DOUBLE }},                      \
3205   {"simple_memory_operand",     { MEM, SUBREG }},                       \
3206   {"equality_op",               { EQ, NE }},                            \
3207   {"cmp_op",                    { EQ, NE, GT, GE, GTU, GEU, LT, LE,     \
3208                                   LTU, LEU }},                          \
3209   {"pc_or_label_operand",       { PC, LABEL_REF }},                     \
3210   {"call_insn_operand",         { CONST_INT, CONST, SYMBOL_REF, REG}},  \
3211   {"move_operand",              { CONST_INT, CONST_DOUBLE, CONST,       \
3212                                   SYMBOL_REF, LABEL_REF, SUBREG,        \
3213                                   REG, MEM}},                           \
3214   {"movdi_operand",             { CONST_INT, CONST_DOUBLE, CONST,       \
3215                                   SYMBOL_REF, LABEL_REF, SUBREG, REG,   \
3216                                   MEM, SIGN_EXTEND }},                  \
3217   {"se_register_operand",       { SUBREG, REG, SIGN_EXTEND }},          \
3218   {"se_reg_or_0_operand",       { REG, CONST_INT, SUBREG,               \
3219                                   SIGN_EXTEND }},                       \
3220   {"se_uns_arith_operand",      { REG, CONST_INT, SUBREG,               \
3221                                   SIGN_EXTEND }},                       \
3222   {"se_arith_operand",          { REG, CONST_INT, SUBREG,               \
3223                                   SIGN_EXTEND }},                       \
3224   {"se_nonmemory_operand",      { CONST_INT, CONST_DOUBLE, CONST,       \
3225                                   SYMBOL_REF, LABEL_REF, SUBREG,        \
3226                                   REG, SIGN_EXTEND }},                  \
3227   {"se_nonimmediate_operand",   { SUBREG, REG, MEM, SIGN_EXTEND }},
3228
3229 \f
3230 /* If defined, a C statement to be executed just prior to the
3231    output of assembler code for INSN, to modify the extracted
3232    operands so they will be output differently.
3233
3234    Here the argument OPVEC is the vector containing the operands
3235    extracted from INSN, and NOPERANDS is the number of elements of
3236    the vector which contain meaningful data for this insn.  The
3237    contents of this vector are what will be used to convert the
3238    insn template into assembler code, so you can change the
3239    assembler output by changing the contents of the vector.
3240
3241    We use it to check if the current insn needs a nop in front of it
3242    because of load delays, and also to update the delay slot
3243    statistics.  */
3244
3245 #define FINAL_PRESCAN_INSN(INSN, OPVEC, NOPERANDS)                      \
3246   final_prescan_insn (INSN, OPVEC, NOPERANDS)
3247
3248 \f
3249 /* Control the assembler format that we output.  */
3250
3251 /* Output at beginning of assembler file.
3252    If we are optimizing to use the global pointer, create a temporary
3253    file to hold all of the text stuff, and write it out to the end.
3254    This is needed because the MIPS assembler is evidently one pass,
3255    and if it hasn't seen the relevant .comm/.lcomm/.extern/.sdata
3256    declaration when the code is processed, it generates a two
3257    instruction sequence.  */
3258
3259 #define ASM_FILE_START(STREAM) mips_asm_file_start (STREAM)
3260
3261 /* Output to assembler file text saying following lines
3262    may contain character constants, extra white space, comments, etc.  */
3263
3264 #define ASM_APP_ON " #APP\n"
3265
3266 /* Output to assembler file text saying following lines
3267    no longer contain unusual constructs.  */
3268
3269 #define ASM_APP_OFF " #NO_APP\n"
3270
3271 /* How to refer to registers in assembler output.
3272    This sequence is indexed by compiler's hard-register-number (see above).
3273
3274    In order to support the two different conventions for register names,
3275    we use the name of a table set up in mips.c, which is overwritten
3276    if -mrnames is used.  */
3277
3278 #define REGISTER_NAMES                                                  \
3279 {                                                                       \
3280   &mips_reg_names[ 0][0],                                               \
3281   &mips_reg_names[ 1][0],                                               \
3282   &mips_reg_names[ 2][0],                                               \
3283   &mips_reg_names[ 3][0],                                               \
3284   &mips_reg_names[ 4][0],                                               \
3285   &mips_reg_names[ 5][0],                                               \
3286   &mips_reg_names[ 6][0],                                               \
3287   &mips_reg_names[ 7][0],                                               \
3288   &mips_reg_names[ 8][0],                                               \
3289   &mips_reg_names[ 9][0],                                               \
3290   &mips_reg_names[10][0],                                               \
3291   &mips_reg_names[11][0],                                               \
3292   &mips_reg_names[12][0],                                               \
3293   &mips_reg_names[13][0],                                               \
3294   &mips_reg_names[14][0],                                               \
3295   &mips_reg_names[15][0],                                               \
3296   &mips_reg_names[16][0],                                               \
3297   &mips_reg_names[17][0],                                               \
3298   &mips_reg_names[18][0],                                               \
3299   &mips_reg_names[19][0],                                               \
3300   &mips_reg_names[20][0],                                               \
3301   &mips_reg_names[21][0],                                               \
3302   &mips_reg_names[22][0],                                               \
3303   &mips_reg_names[23][0],                                               \
3304   &mips_reg_names[24][0],                                               \
3305   &mips_reg_names[25][0],                                               \
3306   &mips_reg_names[26][0],                                               \
3307   &mips_reg_names[27][0],                                               \
3308   &mips_reg_names[28][0],                                               \
3309   &mips_reg_names[29][0],                                               \
3310   &mips_reg_names[30][0],                                               \
3311   &mips_reg_names[31][0],                                               \
3312   &mips_reg_names[32][0],                                               \
3313   &mips_reg_names[33][0],                                               \
3314   &mips_reg_names[34][0],                                               \
3315   &mips_reg_names[35][0],                                               \
3316   &mips_reg_names[36][0],                                               \
3317   &mips_reg_names[37][0],                                               \
3318   &mips_reg_names[38][0],                                               \
3319   &mips_reg_names[39][0],                                               \
3320   &mips_reg_names[40][0],                                               \
3321   &mips_reg_names[41][0],                                               \
3322   &mips_reg_names[42][0],                                               \
3323   &mips_reg_names[43][0],                                               \
3324   &mips_reg_names[44][0],                                               \
3325   &mips_reg_names[45][0],                                               \
3326   &mips_reg_names[46][0],                                               \
3327   &mips_reg_names[47][0],                                               \
3328   &mips_reg_names[48][0],                                               \
3329   &mips_reg_names[49][0],                                               \
3330   &mips_reg_names[50][0],                                               \
3331   &mips_reg_names[51][0],                                               \
3332   &mips_reg_names[52][0],                                               \
3333   &mips_reg_names[53][0],                                               \
3334   &mips_reg_names[54][0],                                               \
3335   &mips_reg_names[55][0],                                               \
3336   &mips_reg_names[56][0],                                               \
3337   &mips_reg_names[57][0],                                               \
3338   &mips_reg_names[58][0],                                               \
3339   &mips_reg_names[59][0],                                               \
3340   &mips_reg_names[60][0],                                               \
3341   &mips_reg_names[61][0],                                               \
3342   &mips_reg_names[62][0],                                               \
3343   &mips_reg_names[63][0],                                               \
3344   &mips_reg_names[64][0],                                               \
3345   &mips_reg_names[65][0],                                               \
3346   &mips_reg_names[66][0],                                               \
3347   &mips_reg_names[67][0],                                               \
3348   &mips_reg_names[68][0],                                               \
3349   &mips_reg_names[69][0],                                               \
3350   &mips_reg_names[70][0],                                               \
3351   &mips_reg_names[71][0],                                               \
3352   &mips_reg_names[72][0],                                               \
3353   &mips_reg_names[73][0],                                               \
3354   &mips_reg_names[74][0],                                               \
3355   &mips_reg_names[75][0],                                               \
3356 }
3357
3358 /* print-rtl.c can't use REGISTER_NAMES, since it depends on mips.c.
3359    So define this for it.  */
3360 #define DEBUG_REGISTER_NAMES                                            \
3361 {                                                                       \
3362   "$0",   "at",   "v0",   "v1",   "a0",   "a1",   "a2",   "a3",         \
3363   "t0",   "t1",   "t2",   "t3",   "t4",   "t5",   "t6",   "t7",         \
3364   "s0",   "s1",   "s2",   "s3",   "s4",   "s5",   "s6",   "s7",         \
3365   "t8",   "t9",   "k0",   "k1",   "gp",   "sp",   "$fp",   "ra",        \
3366   "$f0",  "$f1",  "$f2",  "$f3",  "$f4",  "$f5",  "$f6",  "$f7",        \
3367   "$f8",  "$f9",  "$f10", "$f11", "$f12", "$f13", "$f14", "$f15",       \
3368   "$f16", "$f17", "$f18", "$f19", "$f20", "$f21", "$f22", "$f23",       \
3369   "$f24", "$f25", "$f26", "$f27", "$f28", "$f29", "$f30", "$f31",       \
3370   "hi",   "lo",   "accum","$fcc0","$fcc1","$fcc2","$fcc3","$fcc4",      \
3371   "$fcc5","$fcc6","$fcc7","$rap"                                        \
3372 }
3373
3374 /* If defined, a C initializer for an array of structures
3375    containing a name and a register number.  This macro defines
3376    additional names for hard registers, thus allowing the `asm'
3377    option in declarations to refer to registers using alternate
3378    names.
3379
3380    We define both names for the integer registers here.  */
3381
3382 #define ADDITIONAL_REGISTER_NAMES                                       \
3383 {                                                                       \
3384   { "$0",        0 + GP_REG_FIRST },                                    \
3385   { "$1",        1 + GP_REG_FIRST },                                    \
3386   { "$2",        2 + GP_REG_FIRST },                                    \
3387   { "$3",        3 + GP_REG_FIRST },                                    \
3388   { "$4",        4 + GP_REG_FIRST },                                    \
3389   { "$5",        5 + GP_REG_FIRST },                                    \
3390   { "$6",        6 + GP_REG_FIRST },                                    \
3391   { "$7",        7 + GP_REG_FIRST },                                    \
3392   { "$8",        8 + GP_REG_FIRST },                                    \
3393   { "$9",        9 + GP_REG_FIRST },                                    \
3394   { "$10",      10 + GP_REG_FIRST },                                    \
3395   { "$11",      11 + GP_REG_FIRST },                                    \
3396   { "$12",      12 + GP_REG_FIRST },                                    \
3397   { "$13",      13 + GP_REG_FIRST },                                    \
3398   { "$14",      14 + GP_REG_FIRST },                                    \
3399   { "$15",      15 + GP_REG_FIRST },                                    \
3400   { "$16",      16 + GP_REG_FIRST },                                    \
3401   { "$17",      17 + GP_REG_FIRST },                                    \
3402   { "$18",      18 + GP_REG_FIRST },                                    \
3403   { "$19",      19 + GP_REG_FIRST },                                    \
3404   { "$20",      20 + GP_REG_FIRST },                                    \
3405   { "$21",      21 + GP_REG_FIRST },                                    \
3406   { "$22",      22 + GP_REG_FIRST },                                    \
3407   { "$23",      23 + GP_REG_FIRST },                                    \
3408   { "$24",      24 + GP_REG_FIRST },                                    \
3409   { "$25",      25 + GP_REG_FIRST },                                    \
3410   { "$26",      26 + GP_REG_FIRST },                                    \
3411   { "$27",      27 + GP_REG_FIRST },                                    \
3412   { "$28",      28 + GP_REG_FIRST },                                    \
3413   { "$29",      29 + GP_REG_FIRST },                                    \
3414   { "$30",      30 + GP_REG_FIRST },                                    \
3415   { "$31",      31 + GP_REG_FIRST },                                    \
3416   { "$sp",      29 + GP_REG_FIRST },                                    \
3417   { "$fp",      30 + GP_REG_FIRST },                                    \
3418   { "at",        1 + GP_REG_FIRST },                                    \
3419   { "v0",        2 + GP_REG_FIRST },                                    \
3420   { "v1",        3 + GP_REG_FIRST },                                    \
3421   { "a0",        4 + GP_REG_FIRST },                                    \
3422   { "a1",        5 + GP_REG_FIRST },                                    \
3423   { "a2",        6 + GP_REG_FIRST },                                    \
3424   { "a3",        7 + GP_REG_FIRST },                                    \
3425   { "t0",        8 + GP_REG_FIRST },                                    \
3426   { "t1",        9 + GP_REG_FIRST },                                    \
3427   { "t2",       10 + GP_REG_FIRST },                                    \
3428   { "t3",       11 + GP_REG_FIRST },                                    \
3429   { "t4",       12 + GP_REG_FIRST },                                    \
3430   { "t5",       13 + GP_REG_FIRST },                                    \
3431   { "t6",       14 + GP_REG_FIRST },                                    \
3432   { "t7",       15 + GP_REG_FIRST },                                    \
3433   { "s0",       16 + GP_REG_FIRST },                                    \
3434   { "s1",       17 + GP_REG_FIRST },                                    \
3435   { "s2",       18 + GP_REG_FIRST },                                    \
3436   { "s3",       19 + GP_REG_FIRST },                                    \
3437   { "s4",       20 + GP_REG_FIRST },                                    \
3438   { "s5",       21 + GP_REG_FIRST },                                    \
3439   { "s6",       22 + GP_REG_FIRST },                                    \
3440   { "s7",       23 + GP_REG_FIRST },                                    \
3441   { "t8",       24 + GP_REG_FIRST },                                    \
3442   { "t9",       25 + GP_REG_FIRST },                                    \
3443   { "k0",       26 + GP_REG_FIRST },                                    \
3444   { "k1",       27 + GP_REG_FIRST },                                    \
3445   { "gp",       28 + GP_REG_FIRST },                                    \
3446   { "sp",       29 + GP_REG_FIRST },                                    \
3447   { "fp",       30 + GP_REG_FIRST },                                    \
3448   { "ra",       31 + GP_REG_FIRST },                                    \
3449   { "$sp",      29 + GP_REG_FIRST },                                    \
3450   { "$fp",      30 + GP_REG_FIRST }                                     \
3451 }
3452
3453 /* Define results of standard character escape sequences.  */
3454 #define TARGET_BELL     007
3455 #define TARGET_BS       010
3456 #define TARGET_TAB      011
3457 #define TARGET_NEWLINE  012
3458 #define TARGET_VT       013
3459 #define TARGET_FF       014
3460 #define TARGET_CR       015
3461
3462 /* A C compound statement to output to stdio stream STREAM the
3463    assembler syntax for an instruction operand X.  X is an RTL
3464    expression.
3465
3466    CODE is a value that can be used to specify one of several ways
3467    of printing the operand.  It is used when identical operands
3468    must be printed differently depending on the context.  CODE
3469    comes from the `%' specification that was used to request
3470    printing of the operand.  If the specification was just `%DIGIT'
3471    then CODE is 0; if the specification was `%LTR DIGIT' then CODE
3472    is the ASCII code for LTR.
3473
3474    If X is a register, this macro should print the register's name.
3475    The names can be found in an array `reg_names' whose type is
3476    `char *[]'.  `reg_names' is initialized from `REGISTER_NAMES'.
3477
3478    When the machine description has a specification `%PUNCT' (a `%'
3479    followed by a punctuation character), this macro is called with
3480    a null pointer for X and the punctuation character for CODE.
3481
3482    See mips.c for the MIPS specific codes.  */
3483
3484 #define PRINT_OPERAND(FILE, X, CODE) print_operand (FILE, X, CODE)
3485
3486 /* A C expression which evaluates to true if CODE is a valid
3487    punctuation character for use in the `PRINT_OPERAND' macro.  If
3488    `PRINT_OPERAND_PUNCT_VALID_P' is not defined, it means that no
3489    punctuation characters (except for the standard one, `%') are
3490    used in this way.  */
3491
3492 #define PRINT_OPERAND_PUNCT_VALID_P(CODE) mips_print_operand_punct[CODE]
3493
3494 /* A C compound statement to output to stdio stream STREAM the
3495    assembler syntax for an instruction operand that is a memory
3496    reference whose address is ADDR.  ADDR is an RTL expression.
3497
3498    On some machines, the syntax for a symbolic address depends on
3499    the section that the address refers to.  On these machines,
3500    define the macro `ENCODE_SECTION_INFO' to store the information
3501    into the `symbol_ref', and then check for it here.  */
3502
3503 #define PRINT_OPERAND_ADDRESS(FILE, ADDR) print_operand_address (FILE, ADDR)
3504
3505
3506 /* A C statement, to be executed after all slot-filler instructions
3507    have been output.  If necessary, call `dbr_sequence_length' to
3508    determine the number of slots filled in a sequence (zero if not
3509    currently outputting a sequence), to decide how many no-ops to
3510    output, or whatever.
3511
3512    Don't define this macro if it has nothing to do, but it is
3513    helpful in reading assembly output if the extent of the delay
3514    sequence is made explicit (e.g. with white space).
3515
3516    Note that output routines for instructions with delay slots must
3517    be prepared to deal with not being output as part of a sequence
3518    (i.e.  when the scheduling pass is not run, or when no slot
3519    fillers could be found.)  The variable `final_sequence' is null
3520    when not processing a sequence, otherwise it contains the
3521    `sequence' rtx being output.  */
3522
3523 #define DBR_OUTPUT_SEQEND(STREAM)                                       \
3524 do                                                                      \
3525   {                                                                     \
3526     if (set_nomacro > 0 && --set_nomacro == 0)                          \
3527       fputs ("\t.set\tmacro\n", STREAM);                                \
3528                                                                         \
3529     if (set_noreorder > 0 && --set_noreorder == 0)                      \
3530       fputs ("\t.set\treorder\n", STREAM);                              \
3531                                                                         \
3532     dslots_jump_filled++;                                               \
3533     fputs ("\n", STREAM);                                               \
3534   }                                                                     \
3535 while (0)
3536
3537
3538 /* How to tell the debugger about changes of source files.  Note, the
3539    mips ECOFF format cannot deal with changes of files inside of
3540    functions, which means the output of parser generators like bison
3541    is generally not debuggable without using the -l switch.  Lose,
3542    lose, lose.  Silicon graphics seems to want all .file's hardwired
3543    to 1.  */
3544
3545 #ifndef SET_FILE_NUMBER
3546 #define SET_FILE_NUMBER() ++num_source_filenames
3547 #endif
3548
3549 #define ASM_OUTPUT_SOURCE_FILENAME(STREAM, NAME)                        \
3550   mips_output_filename (STREAM, NAME)
3551
3552 /* This is defined so that it can be overridden in iris6.h.  */
3553 #define ASM_OUTPUT_FILENAME(STREAM, NUM_SOURCE_FILENAMES, NAME) \
3554 do                                                              \
3555   {                                                             \
3556     fprintf (STREAM, "\t.file\t%d ", NUM_SOURCE_FILENAMES);     \
3557     output_quoted_string (STREAM, NAME);                        \
3558     fputs ("\n", STREAM);                                       \
3559   }                                                             \
3560 while (0)
3561
3562 /* This is how to output a note the debugger telling it the line number
3563    to which the following sequence of instructions corresponds.
3564    Silicon graphics puts a label after each .loc.  */
3565
3566 #ifndef LABEL_AFTER_LOC
3567 #define LABEL_AFTER_LOC(STREAM)
3568 #endif
3569
3570 #define ASM_OUTPUT_SOURCE_LINE(STREAM, LINE)                            \
3571   mips_output_lineno (STREAM, LINE)
3572
3573 /* The MIPS implementation uses some labels for it's own purpose.  The
3574    following lists what labels are created, and are all formed by the
3575    pattern $L[a-z].*.  The machine independent portion of GCC creates
3576    labels matching:  $L[A-Z][0-9]+ and $L[0-9]+.
3577
3578         LM[0-9]+        Silicon Graphics/ECOFF stabs label before each stmt.
3579         $Lb[0-9]+       Begin blocks for MIPS debug support
3580         $Lc[0-9]+       Label for use in s<xx> operation.
3581         $Le[0-9]+       End blocks for MIPS debug support
3582         $Lp\..+         Half-pic labels. */
3583
3584 /* This is how to output the definition of a user-level label named NAME,
3585    such as the label on a static function or variable NAME.
3586
3587    If we are optimizing the gp, remember that this label has been put
3588    out, so we know not to emit an .extern for it in mips_asm_file_end.
3589    We use one of the common bits in the IDENTIFIER tree node for this,
3590    since those bits seem to be unused, and we don't have any method
3591    of getting the decl nodes from the name.  */
3592
3593 #define ASM_OUTPUT_LABEL(STREAM,NAME)                                   \
3594 do {                                                                    \
3595   assemble_name (STREAM, NAME);                                         \
3596   fputs (":\n", STREAM);                                                \
3597 } while (0)
3598
3599
3600 /* A C statement (sans semicolon) to output to the stdio stream
3601    STREAM any text necessary for declaring the name NAME of an
3602    initialized variable which is being defined.  This macro must
3603    output the label definition (perhaps using `ASM_OUTPUT_LABEL'). 
3604    The argument DECL is the `VAR_DECL' tree node representing the
3605    variable.
3606
3607    If this macro is not defined, then the variable name is defined
3608    in the usual manner as a label (by means of `ASM_OUTPUT_LABEL').  */
3609
3610 #define ASM_DECLARE_OBJECT_NAME(STREAM, NAME, DECL)                     \
3611 do                                                                      \
3612  {                                                                      \
3613    mips_declare_object (STREAM, NAME, "", ":\n", 0);                    \
3614    HALF_PIC_DECLARE (NAME);                                             \
3615  }                                                                      \
3616 while (0)
3617
3618
3619 /* This is how to output a command to make the user-level label named NAME
3620    defined for reference from other files.  */
3621
3622 #define ASM_GLOBALIZE_LABEL(STREAM,NAME)                                \
3623   do {                                                                  \
3624     fputs ("\t.globl\t", STREAM);                                       \
3625     assemble_name (STREAM, NAME);                                       \
3626     fputs ("\n", STREAM);                                               \
3627   } while (0)
3628
3629 /* This says how to define a global common symbol.  */
3630
3631 #define ASM_OUTPUT_COMMON(STREAM, NAME, SIZE, ROUNDED)                  \
3632   mips_declare_object (STREAM, NAME, "\n\t.comm\t", ",%u\n", (SIZE))
3633
3634 /* This says how to define a local common symbol (ie, not visible to
3635    linker).  */
3636
3637 #define ASM_OUTPUT_LOCAL(STREAM, NAME, SIZE, ROUNDED)                   \
3638   mips_declare_object (STREAM, NAME, "\n\t.lcomm\t", ",%u\n", (SIZE))
3639
3640
3641 /* This says how to output an external.  It would be possible not to
3642    output anything and let undefined symbol become external. However
3643    the assembler uses length information on externals to allocate in
3644    data/sdata bss/sbss, thereby saving exec time.  */
3645
3646 #define ASM_OUTPUT_EXTERNAL(STREAM,DECL,NAME) \
3647   mips_output_external(STREAM,DECL,NAME)
3648
3649 /* This says what to print at the end of the assembly file */
3650 #define ASM_FILE_END(STREAM) mips_asm_file_end(STREAM)
3651
3652
3653 /* This is how to declare a function name.  The actual work of
3654    emitting the label is moved to function_prologue, so that we can
3655    get the line number correctly emitted before the .ent directive,
3656    and after any .file directives.
3657
3658    Also, switch files if we are optimizing the global pointer.  */
3659
3660 #define ASM_DECLARE_FUNCTION_NAME(STREAM,NAME,DECL)                     \
3661 {                                                                       \
3662   extern FILE *asm_out_text_file;                                       \
3663   if (TARGET_GP_OPT)                                                    \
3664     {                                                                   \
3665       STREAM = asm_out_text_file;                                       \
3666       /* ??? text_section gets called too soon.  If the previous        \
3667          function is in a special section and we're not, we have        \
3668          to switch back to the text section.  We can't call             \
3669          text_section again as gcc thinks we're already there.  */      \
3670       /* ??? See varasm.c.  There are other things that get output      \
3671          too early, like alignment (before we've switched STREAM).  */  \
3672       if (DECL_SECTION_NAME (DECL) == NULL_TREE)                        \
3673         fprintf (STREAM, "%s\n", TEXT_SECTION_ASM_OP);                  \
3674     }                                                                   \
3675                                                                         \
3676   HALF_PIC_DECLARE (NAME);                                              \
3677 }
3678
3679 /* This is how to output an internal numbered label where
3680    PREFIX is the class of label and NUM is the number within the class.  */
3681
3682 #define ASM_OUTPUT_INTERNAL_LABEL(STREAM,PREFIX,NUM)                    \
3683   fprintf (STREAM, "%s%s%d:\n", LOCAL_LABEL_PREFIX, PREFIX, NUM)
3684
3685 /* This is how to store into the string LABEL
3686    the symbol_ref name of an internal numbered label where
3687    PREFIX is the class of label and NUM is the number within the class.
3688    This is suitable for output with `assemble_name'.  */
3689
3690 #define ASM_GENERATE_INTERNAL_LABEL(LABEL,PREFIX,NUM)                   \
3691   sprintf (LABEL, "*%s%s%d", LOCAL_LABEL_PREFIX, PREFIX, NUM)
3692
3693 /* This is how to output an assembler line defining a `double' constant.  */
3694
3695 #define ASM_OUTPUT_DOUBLE(STREAM,VALUE)                                 \
3696   mips_output_double (STREAM, VALUE)
3697
3698
3699 /* This is how to output an assembler line defining a `float' constant.  */
3700
3701 #define ASM_OUTPUT_FLOAT(STREAM,VALUE)                                  \
3702   mips_output_float (STREAM, VALUE)
3703
3704
3705 /* This is how to output an assembler line defining an `int' constant.  */
3706
3707 #define ASM_OUTPUT_INT(STREAM,VALUE)                                    \
3708 do {                                                                    \
3709   fprintf (STREAM, "\t.word\t");                                        \
3710   output_addr_const (STREAM, (VALUE));                                  \
3711   fprintf (STREAM, "\n");                                               \
3712 } while (0)
3713
3714 /* Likewise for 64 bit, `char' and `short' constants.  */
3715
3716 #define ASM_OUTPUT_DOUBLE_INT(STREAM,VALUE)                             \
3717 do {                                                                    \
3718   if (TARGET_64BIT)                                                     \
3719     {                                                                   \
3720       fprintf (STREAM, "\t.dword\t");                                   \
3721       if (HOST_BITS_PER_WIDE_INT < 64 || GET_CODE (VALUE) != CONST_INT) \
3722         /* We can't use 'X' for negative numbers, because then we won't \
3723            get the right value for the upper 32 bits.  */               \
3724         output_addr_const (STREAM, VALUE);                              \
3725       else                                                              \
3726         /* We must use 'X', because otherwise LONG_MIN will print as    \
3727            a number that the Irix 6 assembler won't accept.  */         \
3728         print_operand (STREAM, VALUE, 'X');                             \
3729       fprintf (STREAM, "\n");                                           \
3730     }                                                                   \
3731   else                                                                  \
3732     {                                                                   \
3733       assemble_integer (operand_subword ((VALUE), 0, 0, DImode),        \
3734                         UNITS_PER_WORD, 1);                             \
3735       assemble_integer (operand_subword ((VALUE), 1, 0, DImode),        \
3736                         UNITS_PER_WORD, 1);                             \
3737     }                                                                   \
3738 } while (0)
3739
3740 #define ASM_OUTPUT_SHORT(STREAM,VALUE)                                  \
3741 {                                                                       \
3742   fprintf (STREAM, "\t.half\t");                                        \
3743   output_addr_const (STREAM, (VALUE));                                  \
3744   fprintf (STREAM, "\n");                                               \
3745 }
3746
3747 #define ASM_OUTPUT_CHAR(STREAM,VALUE)                                   \
3748 {                                                                       \
3749   fprintf (STREAM, "\t.byte\t");                                        \
3750   output_addr_const (STREAM, (VALUE));                                  \
3751   fprintf (STREAM, "\n");                                               \
3752 }
3753
3754 /* This is how to output an assembler line for a numeric constant byte.  */
3755
3756 #define ASM_OUTPUT_BYTE(STREAM,VALUE)                                   \
3757   fprintf (STREAM, "\t.byte\t0x%x\n", (VALUE))
3758
3759 /* This is how to output an element of a case-vector that is absolute.  */
3760
3761 #define ASM_OUTPUT_ADDR_VEC_ELT(STREAM, VALUE)                          \
3762   fprintf (STREAM, "\t%s\t%sL%d\n",                                     \
3763            TARGET_LONG64 ? ".dword" : ".word",                          \
3764            LOCAL_LABEL_PREFIX,                                          \
3765            VALUE)
3766
3767 /* This is how to output an element of a case-vector that is relative.
3768    This is used for pc-relative code (e.g. when TARGET_ABICALLS or
3769    TARGET_EMBEDDED_PIC).  */
3770
3771 #define ASM_OUTPUT_ADDR_DIFF_ELT(STREAM, VALUE, REL)                    \
3772 do {                                                                    \
3773   if (TARGET_EMBEDDED_PIC)                                              \
3774     fprintf (STREAM, "\t%s\t%sL%d-%sLS%d\n",                            \
3775              TARGET_LONG64 ? ".dword" : ".word",                        \
3776              LOCAL_LABEL_PREFIX, VALUE, LOCAL_LABEL_PREFIX, REL);       \
3777   else if (mips_abi == ABI_32)                                          \
3778     fprintf (STREAM, "\t%s\t%sL%d\n",                                   \
3779              TARGET_LONG64 ? ".gpdword" : ".gpword",                    \
3780              LOCAL_LABEL_PREFIX, VALUE);                                \
3781   else                                                                  \
3782     fprintf (STREAM, "\t%s\t%sL%d\n",                                   \
3783              TARGET_LONG64 ? ".dword" : ".word",                        \
3784              LOCAL_LABEL_PREFIX, VALUE);                                \
3785 } while (0)
3786
3787 /* When generating embedded PIC code we want to put the jump table in
3788    the .text section.  In all other cases, we want to put the jump
3789    table in the .rdata section.  Unfortunately, we can't use
3790    JUMP_TABLES_IN_TEXT_SECTION, because it is not conditional.
3791    Instead, we use ASM_OUTPUT_CASE_LABEL to switch back to the .text
3792    section if appropriate.  */
3793 #define ASM_OUTPUT_CASE_LABEL(FILE, PREFIX, NUM, INSN)                  \
3794 do {                                                                    \
3795   if (TARGET_EMBEDDED_PIC)                                              \
3796     text_section ();                                                    \
3797   ASM_OUTPUT_INTERNAL_LABEL (FILE, PREFIX, NUM);                        \
3798 } while (0)
3799
3800 /* This is how to output an assembler line
3801    that says to advance the location counter
3802    to a multiple of 2**LOG bytes.  */
3803
3804 #define ASM_OUTPUT_ALIGN(STREAM,LOG)                                    \
3805 {                                                                       \
3806   int mask = (1 << (LOG)) - 1;                                          \
3807   fprintf (STREAM, "\t.align\t%d\n", (LOG));                            \
3808 }
3809
3810 /* This is how to output an assembler line to to advance the location
3811    counter by SIZE bytes.  */
3812
3813 #define ASM_OUTPUT_SKIP(STREAM,SIZE)                                    \
3814   fprintf (STREAM, "\t.space\t%u\n", (SIZE))
3815
3816 /* This is how to output a string.  */
3817 #define ASM_OUTPUT_ASCII(STREAM, STRING, LEN)                           \
3818 do {                                                                    \
3819   register int i, c, len = (LEN), cur_pos = 17;                         \
3820   register unsigned char *string = (unsigned char *)(STRING);           \
3821   fprintf ((STREAM), "\t.ascii\t\"");                                   \
3822   for (i = 0; i < len; i++)                                             \
3823     {                                                                   \
3824       register int c = string[i];                                       \
3825                                                                         \
3826       switch (c)                                                        \
3827         {                                                               \
3828         case '\"':                                                      \
3829         case '\\':                                                      \
3830           putc ('\\', (STREAM));                                        \
3831           putc (c, (STREAM));                                           \
3832           cur_pos += 2;                                                 \
3833           break;                                                        \
3834                                                                         \
3835         case TARGET_NEWLINE:                                            \
3836           fputs ("\\n", (STREAM));                                      \
3837           if (i+1 < len                                                 \
3838               && (((c = string[i+1]) >= '\040' && c <= '~')             \
3839                   || c == TARGET_TAB))                                  \
3840             cur_pos = 32767;            /* break right here */          \
3841           else                                                          \
3842             cur_pos += 2;                                               \
3843           break;                                                        \
3844                                                                         \
3845         case TARGET_TAB:                                                \
3846           fputs ("\\t", (STREAM));                                      \
3847           cur_pos += 2;                                                 \
3848           break;                                                        \
3849                                                                         \
3850         case TARGET_FF:                                                 \
3851           fputs ("\\f", (STREAM));                                      \
3852           cur_pos += 2;                                                 \
3853           break;                                                        \
3854                                                                         \
3855         case TARGET_BS:                                                 \
3856           fputs ("\\b", (STREAM));                                      \
3857           cur_pos += 2;                                                 \
3858           break;                                                        \
3859                                                                         \
3860         case TARGET_CR:                                                 \
3861           fputs ("\\r", (STREAM));                                      \
3862           cur_pos += 2;                                                 \
3863           break;                                                        \
3864                                                                         \
3865         default:                                                        \
3866           if (c >= ' ' && c < 0177)                                     \
3867             {                                                           \
3868               putc (c, (STREAM));                                       \
3869               cur_pos++;                                                \
3870             }                                                           \
3871           else                                                          \
3872             {                                                           \
3873               fprintf ((STREAM), "\\%03o", c);                          \
3874               cur_pos += 4;                                             \
3875             }                                                           \
3876         }                                                               \
3877                                                                         \
3878       if (cur_pos > 72 && i+1 < len)                                    \
3879         {                                                               \
3880           cur_pos = 17;                                                 \
3881           fprintf ((STREAM), "\"\n\t.ascii\t\"");                       \
3882         }                                                               \
3883     }                                                                   \
3884   fprintf ((STREAM), "\"\n");                                           \
3885 } while (0)
3886
3887 /* Handle certain cpp directives used in header files on sysV.  */
3888 #define SCCS_DIRECTIVE
3889
3890 /* Output #ident as a in the read-only data section.  */
3891 #define ASM_OUTPUT_IDENT(FILE, STRING)                                  \
3892 {                                                                       \
3893   char *p = STRING;                                                     \
3894   int size = strlen (p) + 1;                                            \
3895   rdata_section ();                                                     \
3896   assemble_string (p, size);                                            \
3897 }
3898 \f
3899 /* Default to -G 8 */
3900 #ifndef MIPS_DEFAULT_GVALUE
3901 #define MIPS_DEFAULT_GVALUE 8
3902 #endif
3903
3904 /* Define the strings to put out for each section in the object file.  */
3905 #define TEXT_SECTION_ASM_OP     "\t.text"       /* instructions */
3906 #define DATA_SECTION_ASM_OP     "\t.data"       /* large data */
3907 #define SDATA_SECTION_ASM_OP    "\t.sdata"      /* small data */
3908 #define RDATA_SECTION_ASM_OP    "\t.rdata"      /* read-only data */
3909 #define READONLY_DATA_SECTION   rdata_section
3910 #define SMALL_DATA_SECTION      sdata_section
3911
3912 /* What other sections we support other than the normal .data/.text.  */
3913
3914 #define EXTRA_SECTIONS in_sdata, in_rdata
3915
3916 /* Define the additional functions to select our additional sections.  */
3917
3918 /* on the MIPS it is not a good idea to put constants in the text
3919    section, since this defeats the sdata/data mechanism. This is
3920    especially true when -O is used. In this case an effort is made to
3921    address with faster (gp) register relative addressing, which can
3922    only get at sdata and sbss items (there is no stext !!)  However,
3923    if the constant is too large for sdata, and it's readonly, it
3924    will go into the .rdata section. */
3925
3926 #define EXTRA_SECTION_FUNCTIONS                                         \
3927 void                                                                    \
3928 sdata_section ()                                                        \
3929 {                                                                       \
3930   if (in_section != in_sdata)                                           \
3931     {                                                                   \
3932       fprintf (asm_out_file, "%s\n", SDATA_SECTION_ASM_OP);             \
3933       in_section = in_sdata;                                            \
3934     }                                                                   \
3935 }                                                                       \
3936                                                                         \
3937 void                                                                    \
3938 rdata_section ()                                                        \
3939 {                                                                       \
3940   if (in_section != in_rdata)                                           \
3941     {                                                                   \
3942       fprintf (asm_out_file, "%s\n", RDATA_SECTION_ASM_OP);             \
3943       in_section = in_rdata;                                            \
3944     }                                                                   \
3945 }
3946
3947 /* Given a decl node or constant node, choose the section to output it in
3948    and select that section.  */
3949
3950 #define SELECT_RTX_SECTION(MODE,RTX)    mips_select_rtx_section (MODE, RTX)
3951
3952 #define SELECT_SECTION(DECL, RELOC)     mips_select_section (DECL, RELOC)
3953
3954 \f
3955 /* Store in OUTPUT a string (made with alloca) containing
3956    an assembler-name for a local static variable named NAME.
3957    LABELNO is an integer which is different for each call.  */
3958
3959 #define ASM_FORMAT_PRIVATE_NAME(OUTPUT, NAME, LABELNO)                  \
3960 ( (OUTPUT) = (char *) alloca (strlen ((NAME)) + 10),                    \
3961   sprintf ((OUTPUT), "%s.%d", (NAME), (LABELNO)))
3962
3963 #define ASM_OUTPUT_REG_PUSH(STREAM,REGNO)                               \
3964 do                                                                      \
3965   {                                                                     \
3966     fprintf (STREAM, "\t%s\t%s,%s,8\n\t%s\t%s,0(%s)\n",                 \
3967              TARGET_64BIT ? "dsubu" : "subu",                           \
3968              reg_names[STACK_POINTER_REGNUM],                           \
3969              reg_names[STACK_POINTER_REGNUM],                           \
3970              TARGET_64BIT ? "sd" : "sw",                                \
3971              reg_names[REGNO],                                          \
3972              reg_names[STACK_POINTER_REGNUM]);                          \
3973   }                                                                     \
3974 while (0)
3975
3976 #define ASM_OUTPUT_REG_POP(STREAM,REGNO)                                \
3977 do                                                                      \
3978   {                                                                     \
3979     if (! set_noreorder)                                                \
3980       fprintf (STREAM, "\t.set\tnoreorder\n");                          \
3981                                                                         \
3982     dslots_load_total++;                                                \
3983     dslots_load_filled++;                                               \
3984     fprintf (STREAM, "\t%s\t%s,0(%s)\n\t%s\t%s,%s,8\n",                 \
3985              TARGET_64BIT ? "ld" : "lw",                                \
3986              reg_names[REGNO],                                          \
3987              reg_names[STACK_POINTER_REGNUM],                           \
3988              TARGET_64BIT ? "daddu" : "addu",                           \
3989              reg_names[STACK_POINTER_REGNUM],                           \
3990              reg_names[STACK_POINTER_REGNUM]);                          \
3991                                                                         \
3992     if (! set_noreorder)                                                \
3993       fprintf (STREAM, "\t.set\treorder\n");                            \
3994   }                                                                     \
3995 while (0)
3996
3997 /* Define the parentheses used to group arithmetic operations
3998    in assembler code.  */
3999
4000 #define ASM_OPEN_PAREN "("
4001 #define ASM_CLOSE_PAREN ")"
4002
4003 /* How to start an assembler comment.
4004    The leading space is important (the mips native assembler requires it).  */
4005 #ifndef ASM_COMMENT_START
4006 #define ASM_COMMENT_START " #"
4007 #endif
4008 \f
4009
4010 /* Macros for mips-tfile.c to encapsulate stabs in ECOFF, and for
4011    and mips-tdump.c to print them out.
4012
4013    These must match the corresponding definitions in gdb/mipsread.c.
4014    Unfortunately, gcc and gdb do not currently share any directories. */
4015
4016 #define CODE_MASK 0x8F300
4017 #define MIPS_IS_STAB(sym) (((sym)->index & 0xFFF00) == CODE_MASK)
4018 #define MIPS_MARK_STAB(code) ((code)+CODE_MASK)
4019 #define MIPS_UNMARK_STAB(code) ((code)-CODE_MASK)
4020
4021 \f
4022 /* Default definitions for size_t and ptrdiff_t.  */
4023
4024 #ifndef SIZE_TYPE
4025 #define NO_BUILTIN_SIZE_TYPE
4026 #define SIZE_TYPE (TARGET_LONG64 ? "long unsigned int" : "unsigned int")
4027 #endif
4028
4029 #ifndef PTRDIFF_TYPE
4030 #define NO_BUILTIN_PTRDIFF_TYPE
4031 #define PTRDIFF_TYPE (TARGET_LONG64 ? "long int" : "int")
4032 #endif
4033
4034 /* See mips_expand_prologue's use of loadgp for when this should be
4035    true.  */
4036
4037 #define DONT_ACCESS_GBLS_AFTER_EPILOGUE (TARGET_ABICALLS && mips_abi != ABI_32)