OSDN Git Service

* system.h: Poison NO_RECURSIVE_FUNCTION_CSE.
[pf3gnuchains/gcc-fork.git] / gcc / config / m68k / m68k.h
1 /* Definitions of target machine for GCC for Motorola 680x0/ColdFire.
2    Copyright (C) 1987, 1988, 1993, 1994, 1995, 1996, 1997, 1998, 1999,
3    2000, 2001, 2002, 2003, 2004 Free Software Foundation, Inc.
4
5 This file is part of GCC.
6
7 GCC is free software; you can redistribute it and/or modify
8 it under the terms of the GNU General Public License as published by
9 the Free Software Foundation; either version 2, or (at your option)
10 any later version.
11
12 GCC is distributed in the hope that it will be useful,
13 but WITHOUT ANY WARRANTY; without even the implied warranty of
14 MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
15 GNU General Public License for more details.
16
17 You should have received a copy of the GNU General Public License
18 along with GCC; see the file COPYING.  If not, write to
19 the Free Software Foundation, 59 Temple Place - Suite 330,
20 Boston, MA 02111-1307, USA.  */
21
22 /* We need to have MOTOROLA always defined (either 0 or 1) because we use
23    if-statements and ?: on it.  This way we have compile-time error checking
24    for both the MOTOROLA and MIT code paths.  We do rely on the host compiler
25    to optimize away all constant tests.  */
26 #ifdef MOTOROLA
27 # undef MOTOROLA
28 # define MOTOROLA 1  /* Use the Motorola assembly syntax.  */
29 # define TARGET_VERSION fprintf (stderr, " (68k, Motorola syntax)")
30 #else
31 # define TARGET_VERSION fprintf (stderr, " (68k, MIT syntax)")
32 # define MOTOROLA 0  /* Use the MIT assembly syntax.  */
33 #endif
34
35 /* Note that some other tm.h files include this one and then override
36    many of the definitions that relate to assembler syntax.  */
37
38 /* Target CPU builtins.  */
39 #define TARGET_CPU_CPP_BUILTINS()               \
40   do                                            \
41     {                                           \
42       builtin_define ("__m68k__");              \
43       builtin_define_std ("mc68000");           \
44       if (TARGET_68040_ONLY)                    \
45         {                                       \
46           if (TARGET_68060)                     \
47             builtin_define_std ("mc68060");     \
48           else                                  \
49             builtin_define_std ("mc68040");     \
50         }                                       \
51       else if (TARGET_68060) /* -m68020-60 */   \
52         {                                       \
53           builtin_define_std ("mc68060");       \
54           builtin_define_std ("mc68040");       \
55           builtin_define_std ("mc68030");       \
56           builtin_define_std ("mc68020");       \
57         }                                       \
58       else if (TARGET_68040) /* -m68020-40 */   \
59         {                                       \
60           builtin_define_std ("mc68040");       \
61           builtin_define_std ("mc68030");       \
62           builtin_define_std ("mc68020");       \
63         }                                       \
64       else if (TARGET_68030)                    \
65         builtin_define_std ("mc68030");         \
66       else if (TARGET_68020)                    \
67         builtin_define_std ("mc68020");         \
68       if (TARGET_68881)                         \
69         builtin_define ("__HAVE_68881__");      \
70       if (TARGET_CPU32)                         \
71         {                                       \
72           builtin_define_std ("mc68332");       \
73           builtin_define_std ("mcpu32");        \
74         }                                       \
75       if (TARGET_COLDFIRE)                      \
76         builtin_define ("__mcoldfire__");       \
77       if (TARGET_5200)                          \
78         builtin_define ("__mcf5200__");         \
79       if (TARGET_528x)                          \
80         {                                       \
81           builtin_define ("__mcf528x__");       \
82           builtin_define ("__mcf5200__");       \
83         }                                       \
84       if (TARGET_CFV3)                          \
85         {                                       \
86           builtin_define ("__mcf5300__");       \
87           builtin_define ("__mcf5307__");       \
88         }                                       \
89       if (TARGET_CFV4)                          \
90         {                                       \
91           builtin_define ("__mcf5400__");       \
92           builtin_define ("__mcf5407__");       \
93         }                                       \
94       if (TARGET_CF_HWDIV)                      \
95         builtin_define ("__mcfhwdiv__");        \
96       if (flag_pic)                             \
97         {                                       \
98           builtin_define ("__pic__");           \
99           if (flag_pic > 1)                     \
100             builtin_define ("__PIC__");         \
101         }                                       \
102       builtin_assert ("cpu=m68k");              \
103       builtin_assert ("machine=m68k");          \
104     }                                           \
105   while (0)
106
107 /* Classify the groups of pseudo-ops used to assemble QI, HI and SI
108    quantities.  */
109 #define INT_OP_STANDARD 0       /* .byte, .short, .long */
110 #define INT_OP_DOT_WORD 1       /* .byte, .word, .long */
111 #define INT_OP_NO_DOT   2       /* byte, short, long */
112 #define INT_OP_DC       3       /* dc.b, dc.w, dc.l */
113
114 /* Set the default */
115 #define INT_OP_GROUP INT_OP_DOT_WORD
116
117 /* Run-time compilation parameters selecting different hardware subsets.  */
118
119 extern int target_flags;
120
121 /* Macros used in the machine description to test the flags.  */
122
123 /* Compile for a 68020 (not a 68000 or 68010).  */
124 #define MASK_68020      (1<<0)
125 #define TARGET_68020 (target_flags & MASK_68020)
126
127 /* Compile for a 68030.  This does not really make a difference in GCC,
128    it just enables the __mc68030__ predefine.  */
129 #define MASK_68030      (1<<1)
130 #define TARGET_68030 (target_flags & MASK_68030)
131
132 /* Optimize for 68040, but still allow execution on 68020
133    (-m68020-40 or -m68040).
134    The 68040 will execute all 68030 and 68881/2 instructions, but some
135    of them must be emulated in software by the OS.  When TARGET_68040 is
136    turned on, these instructions won't be used.  This code will still
137    run on a 68030 and 68881/2.  */
138 #define MASK_68040      (1<<2)  
139 #define TARGET_68040 (target_flags & MASK_68040)
140
141 /* Use the 68040-only fp instructions (-m68040 or -m68060).  */
142 #define MASK_68040_ONLY (1<<3)
143 #define TARGET_68040_ONLY (target_flags & MASK_68040_ONLY)
144
145 /* Optimize for 68060, but still allow execution on 68020
146    (-m68020-60 or -m68060).
147    The 68060 will execute all 68030 and 68881/2 instructions, but some
148    of them must be emulated in software by the OS.  When TARGET_68060 is
149    turned on, these instructions won't be used.  This code will still
150    run on a 68030 and 68881/2.  */
151 #define MASK_68060      (1<<4)
152 #define TARGET_68060 (target_flags & MASK_68060)
153
154 /* Compile for mcf5200 */
155 #define MASK_5200       (1<<5)
156 #define TARGET_5200 (target_flags & MASK_5200)
157
158 /* Build for ColdFire v3 */
159 #define MASK_CFV3       (1<<6)
160 #define TARGET_CFV3     (target_flags & MASK_CFV3)
161
162 /* Build for ColdFire v4 */
163 #define MASK_CFV4       (1<<7)
164 #define TARGET_CFV4     (target_flags & MASK_CFV4)
165
166 /* Compile for ColdFire 528x */
167 #define MASK_528x       (1<<8)
168 #define TARGET_528x     (target_flags & MASK_528x)
169
170 /* Divide support for ColdFire */
171 #define MASK_CF_HWDIV   (1<<9)
172 #define TARGET_CF_HWDIV (target_flags & MASK_CF_HWDIV)
173
174 /* Compile 68881 insns for floating point (not library calls).  */
175 #define MASK_68881      (1<<10)
176 #define TARGET_68881    (target_flags & MASK_68881)
177
178 /* Compile using 68020 bit-field insns.  */
179 #define MASK_BITFIELD   (1<<11)
180 #define TARGET_BITFIELD (target_flags & MASK_BITFIELD)
181
182 /* Compile with 16-bit `int'.  */
183 #define MASK_SHORT      (1<<12)
184 #define TARGET_SHORT    (target_flags & MASK_SHORT)
185
186 /* Align ints to a word boundary.  This breaks compatibility with the 
187    published ABI's for structures containing ints, but produces faster
188    code on cpus with 32-bit busses (020, 030, 040, 060, CPU32+, ColdFire).
189    It's required for ColdFire cpus without a misalignment module.  */
190 #define MASK_ALIGN_INT  (1<<13)
191 #define TARGET_ALIGN_INT (target_flags & MASK_ALIGN_INT)
192
193 /* Use PC-relative addressing modes (without using a global offset table).
194    The m68000 supports 16-bit PC-relative addressing.
195    The m68020 supports 32-bit PC-relative addressing
196    (using outer displacements).
197
198    Under this model, all SYMBOL_REFs (and CONSTs) and LABEL_REFs are
199    treated as all containing an implicit PC-relative component, and hence
200    cannot be used directly as addresses for memory writes.  See the comments
201    in m68k.c for more information.  */
202 #define MASK_PCREL      (1<<14)
203 #define TARGET_PCREL    (target_flags & MASK_PCREL)
204
205 /* Relax strict alignment.  */
206 #define MASK_NO_STRICT_ALIGNMENT (1<<15)
207 #define TARGET_STRICT_ALIGNMENT  (~target_flags & MASK_NO_STRICT_ALIGNMENT)
208
209 /* Compile using rtd insn calling sequence.
210    This will not work unless you use prototypes at least
211    for all functions that can take varying numbers of args.  */
212 #define MASK_RTD        (1<<16)
213 #define TARGET_RTD      (target_flags & MASK_RTD)
214
215 /* Support A5 relative data separate from text.
216  * This option implies -fPIC, however it inhibits the generation of the
217  * A5 save/restore in functions and the loading of a5 with a got pointer.
218  */
219 #define MASK_SEP_DATA   (1<<17)
220 #define TARGET_SEP_DATA (target_flags & MASK_SEP_DATA)
221
222 /* Compile using library ID based shared libraries.
223  * Set a specific ID using the -mshared-library-id=xxx option.
224  */
225 #define MASK_ID_SHARED_LIBRARY  (1<<18)
226 #define TARGET_ID_SHARED_LIBRARY        (target_flags & MASK_ID_SHARED_LIBRARY)
227
228 /* Compile for a CPU32.  A 68020 without bitfields is a good
229    heuristic for a CPU32.  */
230 #define TARGET_CPU32    (TARGET_68020 && !TARGET_BITFIELD)
231
232 /* Is the target a ColdFire?  */
233 #define MASK_COLDFIRE   (MASK_5200|MASK_528x|MASK_CFV3|MASK_CFV4)
234 #define TARGET_COLDFIRE (target_flags & MASK_COLDFIRE)
235
236 /* Which bits can be set by specifying a ColdFire */
237 #define MASK_ALL_CF_BITS        (MASK_COLDFIRE|MASK_CF_HWDIV)
238
239 /* Macro to define tables used to set the flags.
240    This is a list in braces of pairs in braces,
241    each pair being { "NAME", VALUE }
242    where VALUE is the bits to set or minus the bits to clear.
243    An empty string NAME is used to identify the default VALUE.  */
244
245 #define TARGET_SWITCHES                                                 \
246   { { "68020", - (MASK_ALL_CF_BITS|MASK_68060|MASK_68040|MASK_68040_ONLY),      \
247       N_("Generate code for a 68020") },                                \
248     { "c68020", - (MASK_ALL_CF_BITS|MASK_68060|MASK_68040|MASK_68040_ONLY),     \
249       N_("Generate code for a 68020") },                                \
250     { "68020", (MASK_68020|MASK_BITFIELD), "" },                        \
251     { "c68020", (MASK_68020|MASK_BITFIELD), "" },                       \
252     { "68000", - (MASK_ALL_CF_BITS|MASK_68060|MASK_68040|MASK_68040_ONLY        \
253                 |MASK_68020|MASK_BITFIELD|MASK_68881),                  \
254       N_("Generate code for a 68000") },                                \
255     { "c68000", - (MASK_ALL_CF_BITS|MASK_68060|MASK_68040|MASK_68040_ONLY       \
256                 |MASK_68020|MASK_BITFIELD|MASK_68881),                  \
257       N_("Generate code for a 68000") },                                \
258     { "bitfield", MASK_BITFIELD,                                        \
259       N_("Use the bit-field instructions") },                           \
260     { "nobitfield", - MASK_BITFIELD,                                    \
261       N_("Do not use the bit-field instructions") },                    \
262     { "short", MASK_SHORT,                                              \
263       N_("Consider type `int' to be 16 bits wide") },                   \
264     { "noshort", - MASK_SHORT,                                          \
265       N_("Consider type `int' to be 32 bits wide") },                   \
266     { "68881", MASK_68881, "" },                                        \
267     { "soft-float", - (MASK_68040_ONLY|MASK_68881),                     \
268       N_("Generate code with library calls for floating point") },      \
269     { "68020-40", -(MASK_ALL_CF_BITS|MASK_68060|MASK_68040_ONLY),       \
270       N_("Generate code for a 68040, without any new instructions") },  \
271     { "68020-40", (MASK_BITFIELD|MASK_68881|MASK_68020|MASK_68040), ""},\
272     { "68020-60", -(MASK_ALL_CF_BITS|MASK_68040_ONLY),                  \
273       N_("Generate code for a 68060, without any new instructions") },  \
274     { "68020-60", (MASK_BITFIELD|MASK_68881|MASK_68020|MASK_68040       \
275                    |MASK_68060), "" },                                  \
276     { "68030", - (MASK_ALL_CF_BITS|MASK_68060|MASK_68040|MASK_68040_ONLY),      \
277       N_("Generate code for a 68030") },                                \
278     { "68030", (MASK_68020|MASK_68030|MASK_BITFIELD), "" },             \
279     { "68040", - (MASK_ALL_CF_BITS|MASK_68060),                         \
280       N_("Generate code for a 68040") },                                \
281     { "68040", (MASK_68020|MASK_68881|MASK_BITFIELD                     \
282                 |MASK_68040_ONLY|MASK_68040), "" },                     \
283     { "68060", - (MASK_ALL_CF_BITS|MASK_68040),                         \
284       N_("Generate code for a 68060") },                                \
285     { "68060", (MASK_68020|MASK_68881|MASK_BITFIELD                     \
286                 |MASK_68040_ONLY|MASK_68060), "" },                     \
287     { "5200", - (MASK_ALL_CF_BITS|MASK_68060|MASK_68040|MASK_68040_ONLY|MASK_68020      \
288                 |MASK_BITFIELD|MASK_68881),                             \
289       N_("Generate code for a 520X") },                                 \
290     { "5200", (MASK_5200), "" },                                        \
291     { "5206e", - (MASK_ALL_CF_BITS|MASK_68060|MASK_68040|MASK_68040_ONLY|MASK_68020     \
292                 |MASK_BITFIELD|MASK_68881),                             \
293       N_("Generate code for a 5206e") },                                \
294     { "5206e", (MASK_5200|MASK_CF_HWDIV), "" },                         \
295     { "528x", - (MASK_ALL_CF_BITS|MASK_68060|MASK_68040|MASK_68040_ONLY|MASK_68020      \
296                 |MASK_BITFIELD|MASK_68881),                             \
297       N_("Generate code for a 528x") },                                 \
298     { "528x", (MASK_528x|MASK_CF_HWDIV), "" },                          \
299     { "5307", - (MASK_ALL_CF_BITS|MASK_68060|MASK_68040|MASK_68040_ONLY|MASK_68020      \
300                 |MASK_BITFIELD|MASK_68881),                             \
301       N_("Generate code for a 5307") },                                 \
302     { "5307", (MASK_CFV3|MASK_CF_HWDIV), "" },                          \
303     { "5407", - (MASK_ALL_CF_BITS|MASK_68060|MASK_68040|MASK_68040_ONLY|MASK_68020      \
304                 |MASK_BITFIELD|MASK_68881),                             \
305       N_("Generate code for a 5407") },                                 \
306     { "5407", (MASK_CFV4|MASK_CF_HWDIV), "" },                          \
307     { "68851", 0,                                                       \
308       N_("Generate code for a 68851") },                                \
309     { "no-68851", 0,                                                    \
310       N_("Do no generate code for a 68851") },                          \
311     { "68302", - (MASK_ALL_CF_BITS|MASK_68060|MASK_68040|MASK_68040_ONLY        \
312                   |MASK_68020|MASK_BITFIELD|MASK_68881),                \
313       N_("Generate code for a 68302") },                                \
314     { "68332", - (MASK_ALL_CF_BITS|MASK_68060|MASK_68040|MASK_68040_ONLY        \
315                   |MASK_BITFIELD|MASK_68881),                           \
316       N_("Generate code for a 68332") },                                \
317     { "68332", MASK_68020, "" },                                        \
318     { "cpu32", - (MASK_ALL_CF_BITS|MASK_68060|MASK_68040|MASK_68040_ONLY        \
319                   |MASK_BITFIELD|MASK_68881),                           \
320       N_("Generate code for a cpu32") },                                \
321     { "cpu32", MASK_68020, "" },                                        \
322     { "align-int", MASK_ALIGN_INT,                                      \
323       N_("Align variables on a 32-bit boundary") },                     \
324     { "no-align-int", -MASK_ALIGN_INT,                                  \
325       N_("Align variables on a 16-bit boundary") },                     \
326     { "sep-data", MASK_SEP_DATA,                                        \
327       N_("Enable separate data segment") },                             \
328     { "no-sep-data", -MASK_SEP_DATA,                                    \
329       N_("Disable separate data segment") },                            \
330     { "id-shared-library", MASK_ID_SHARED_LIBRARY,                      \
331       N_("Enable ID based shared library") },                           \
332     { "no-id-shared-library", -MASK_ID_SHARED_LIBRARY,                  \
333       N_("Disable ID based shared library") },                          \
334     { "pcrel", MASK_PCREL,                                              \
335       N_("Generate pc-relative code") },                                \
336     { "strict-align", -MASK_NO_STRICT_ALIGNMENT,                        \
337       N_("Do not use unaligned memory references") },                   \
338     { "no-strict-align", MASK_NO_STRICT_ALIGNMENT,                      \
339       N_("Use unaligned memory references") },                          \
340     { "rtd", MASK_RTD,                                                  \
341       N_("Use different calling convention using 'rtd'") },             \
342     { "nortd", - MASK_RTD,                                              \
343       N_("Use normal calling convention") },                            \
344     SUBTARGET_SWITCHES                                                  \
345     { "", TARGET_DEFAULT, "" }}
346 /* TARGET_DEFAULT is defined in m68k-none.h, netbsd.h, etc.  */
347
348 /* This macro is similar to `TARGET_SWITCHES' but defines names of
349    command options that have values.  Its definition is an
350    initializer with a subgrouping for each command option.
351
352    Each subgrouping contains a string constant, that defines the
353    fixed part of the option name, and the address of a variable.  The
354    variable, type `char *', is set to the variable part of the given
355    option if the fixed part matches.  The actual option name is made
356    by appending `-m' to the specified name.  */
357 #define TARGET_OPTIONS                                                  \
358 { { "align-loops=",     &m68k_align_loops_string,                       \
359     N_("Loop code aligned to this power of 2"), 0},                     \
360   { "align-jumps=",     &m68k_align_jumps_string,                       \
361     N_("Jump targets are aligned to this power of 2"), 0},              \
362   { "align-functions=", &m68k_align_funcs_string,                       \
363     N_("Function starts are aligned to this power of 2"), 0},           \
364   { "shared-library-id=",       &m68k_library_id_string,                \
365     N_("ID of shared library to build"), 0},                            \
366   SUBTARGET_OPTIONS                                                     \
367 }
368
369 /* Sometimes certain combinations of command options do not make
370    sense on a particular target machine.  You can define a macro
371    `OVERRIDE_OPTIONS' to take account of this.  This macro, if
372    defined, is executed once just after all the command options have
373    been parsed.
374
375    Don't use this macro to turn on various extra optimizations for
376    `-O'.  That is what `OPTIMIZATION_OPTIONS' is for.  */
377
378 #define OVERRIDE_OPTIONS   override_options()
379
380 /* These are meant to be redefined in the host dependent files */
381 #define SUBTARGET_SWITCHES
382 #define SUBTARGET_OPTIONS
383 #define SUBTARGET_OVERRIDE_OPTIONS
384 \f
385 /* target machine storage layout */
386
387 /* Define for XFmode extended real floating point support.  */
388 #define LONG_DOUBLE_TYPE_SIZE 96
389
390 /* Set the value of FLT_EVAL_METHOD in float.h.  When using 68040 fp
391    instructions, we get proper intermediate rounding, otherwise we 
392    get extended precision results.  */
393 #define TARGET_FLT_EVAL_METHOD (TARGET_68040_ONLY ? 0 : 2)
394
395 /* Define this if most significant bit is lowest numbered
396    in instructions that operate on numbered bit-fields.
397    This is true for 68020 insns such as bfins and bfexts.
398    We make it true always by avoiding using the single-bit insns
399    except in special cases with constant bit numbers.  */
400 #define BITS_BIG_ENDIAN 1
401
402 /* Define this if most significant byte of a word is the lowest numbered.  */
403 /* That is true on the 68000.  */
404 #define BYTES_BIG_ENDIAN 1
405
406 /* Define this if most significant word of a multiword number is the lowest
407    numbered.  */
408 /* For 68000 we can decide arbitrarily
409    since there are no machine instructions for them.
410    So let's be consistent.  */
411 #define WORDS_BIG_ENDIAN 1
412
413 /* Width of a word, in units (bytes).  */
414 #define UNITS_PER_WORD 4
415
416 /* Allocation boundary (in *bits*) for storing arguments in argument list.  */
417 #define PARM_BOUNDARY (TARGET_SHORT ? 16 : 32)
418
419 /* Boundary (in *bits*) on which stack pointer should be aligned.  */
420 #define STACK_BOUNDARY 16
421
422 /* Allocation boundary (in *bits*) for the code of a function.  */
423 #define FUNCTION_BOUNDARY (1 << (m68k_align_funcs + 3))
424
425 /* Alignment of field after `int : 0' in a structure.  */
426 #define EMPTY_FIELD_BOUNDARY 16
427
428 /* No data type wants to be aligned rounder than this. 
429    Most published ABIs say that ints should be aligned on 16 bit
430    boundaries, but cpus with 32-bit busses get better performance
431    aligned on 32-bit boundaries.  ColdFires without a misalignment
432    module require 32-bit alignment.  */
433 #define BIGGEST_ALIGNMENT (TARGET_ALIGN_INT ? 32 : 16)
434
435 /* Set this nonzero if move instructions will actually fail to work
436    when given unaligned data.  */
437 #define STRICT_ALIGNMENT (TARGET_STRICT_ALIGNMENT)
438
439 /* Maximum power of 2 that code can be aligned to.  */
440 #define MAX_CODE_ALIGN  2                       /* 4 byte alignment */
441
442 /* Maximum number of library ids we permit */
443 #define MAX_LIBRARY_ID 255
444
445 /* Align loop starts for optimal branching.  */
446 #define LOOP_ALIGN(LABEL) (m68k_align_loops)
447
448 /* This is how to align an instruction for optimal branching.  */
449 #define LABEL_ALIGN_AFTER_BARRIER(LABEL) (m68k_align_jumps)
450
451 /* Define number of bits in most basic integer type.
452    (If undefined, default is BITS_PER_WORD).  */
453
454 #define INT_TYPE_SIZE (TARGET_SHORT ? 16 : 32)
455
456 /* Define these to avoid dependence on meaning of `int'.  */
457  
458 #define WCHAR_TYPE "long int"
459 #define WCHAR_TYPE_SIZE 32
460 \f
461 /* Standard register usage.  */
462
463 /* Number of actual hardware registers.
464    The hardware registers are assigned numbers for the compiler
465    from 0 to just below FIRST_PSEUDO_REGISTER.
466    All registers that the compiler knows about must be given numbers,
467    even those that are not normally considered general registers.
468    For the 68000, we give the data registers numbers 0-7,
469    the address registers numbers 010-017,
470    and the 68881 floating point registers numbers 020-027.  */
471 #define FIRST_PSEUDO_REGISTER 25
472
473 /* This defines the register which is used to hold the offset table for PIC.  */
474 #define PIC_OFFSET_TABLE_REGNUM (flag_pic ? 13 : INVALID_REGNUM)
475
476 /* 1 for registers that have pervasive standard uses
477    and are not available for the register allocator.
478    On the 68000, only the stack pointer is such.  */
479
480 #define FIXED_REGISTERS        \
481  {/* Data registers.  */       \
482   0, 0, 0, 0, 0, 0, 0, 0,      \
483                                \
484   /* Address registers.  */    \
485   0, 0, 0, 0, 0, 0, 0, 1,      \
486                                \
487   /* Floating point registers  \
488      (if available).  */       \
489   0, 0, 0, 0, 0, 0, 0, 0,      \
490                                \
491   /* Arg pointer.  */          \
492   1 }
493
494 /* 1 for registers not available across function calls.
495    These must include the FIXED_REGISTERS and also any
496    registers that can be used without being saved.
497    The latter must include the registers where values are returned
498    and the register where structure-value addresses are passed.
499    Aside from that, you can include as many other registers as you like.  */
500 #define CALL_USED_REGISTERS \
501  {1, 1, 0, 0, 0, 0, 0, 0,   \
502   1, 1, 0, 0, 0, 0, 0, 1,   \
503   1, 1, 0, 0, 0, 0, 0, 0, 1 }
504
505 #define REG_ALLOC_ORDER         \
506 { /* d0/d1/a0/a1 */             \
507   0, 1, 8, 9,                   \
508   /* d2-d7 */                   \
509   2, 3, 4, 5, 6, 7,             \
510   /* a2-a7/arg */               \
511   10, 11, 12, 13, 14, 15, 24,   \
512   /* fp0-fp7 */                 \
513   16, 17, 18, 19, 20, 21, 22, 23\
514 }
515
516
517 /* Make sure everything's fine if we *don't* have a given processor.
518    This assumes that putting a register in fixed_regs will keep the
519    compiler's mitts completely off it.  We don't bother to zero it out
520    of register classes.  */
521
522 #define CONDITIONAL_REGISTER_USAGE                              \
523 {                                                               \
524   int i;                                                        \
525   HARD_REG_SET x;                                               \
526   if (! TARGET_68881)                                           \
527     {                                                           \
528       COPY_HARD_REG_SET (x, reg_class_contents[(int)FP_REGS]);  \
529       for (i = 0; i < FIRST_PSEUDO_REGISTER; i++ )              \
530        if (TEST_HARD_REG_BIT (x, i))                            \
531         fixed_regs[i] = call_used_regs[i] = 1;                  \
532     }                                                           \
533   if (PIC_OFFSET_TABLE_REGNUM != INVALID_REGNUM)                \
534     fixed_regs[PIC_OFFSET_TABLE_REGNUM]                         \
535       = call_used_regs[PIC_OFFSET_TABLE_REGNUM] = 1;            \
536 }
537
538 /* Return number of consecutive hard regs needed starting at reg REGNO
539    to hold something of mode MODE.
540    This is ordinarily the length in words of a value of mode MODE
541    but can be less for certain modes in special long registers.
542
543    On the 68000, ordinary registers hold 32 bits worth;
544    for the 68881 registers, a single register is always enough for
545    anything that can be stored in them at all.  */
546 #define HARD_REGNO_NREGS(REGNO, MODE)   \
547   ((REGNO) >= 16 ? GET_MODE_NUNITS (MODE)       \
548    : ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD))
549
550 /* Value is 1 if hard register REGNO can hold a value of machine-mode MODE.
551    On the 68000, the cpu registers can hold any mode but the 68881 registers
552    can hold only SFmode or DFmode.  */
553
554 #define HARD_REGNO_MODE_OK(REGNO, MODE) \
555   (((REGNO) < 16                                        \
556     && !((REGNO) < 8 && (REGNO) + GET_MODE_SIZE (MODE) / 4 > 8))        \
557    || ((REGNO) >= 16 && (REGNO) < 24                                    \
558        && (GET_MODE_CLASS (MODE) == MODE_FLOAT          \
559            || GET_MODE_CLASS (MODE) == MODE_COMPLEX_FLOAT)              \
560        && GET_MODE_UNIT_SIZE (MODE) <= 12))
561
562
563 /* Value is 1 if it is a good idea to tie two pseudo registers
564    when one has mode MODE1 and one has mode MODE2.
565    If HARD_REGNO_MODE_OK could produce different values for MODE1 and MODE2,
566    for any hard reg, then this must be 0 for correct output.  */
567 #define MODES_TIEABLE_P(MODE1, MODE2)                   \
568   (! TARGET_68881                                       \
569    || ((GET_MODE_CLASS (MODE1) == MODE_FLOAT            \
570         || GET_MODE_CLASS (MODE1) == MODE_COMPLEX_FLOAT)        \
571        == (GET_MODE_CLASS (MODE2) == MODE_FLOAT         \
572            || GET_MODE_CLASS (MODE2) == MODE_COMPLEX_FLOAT)))
573
574 /* Specify the registers used for certain standard purposes.
575    The values of these macros are register numbers.  */
576
577 /* m68000 pc isn't overloaded on a register.  */
578 /* #define PC_REGNUM  */
579
580 /* Register to use for pushing function arguments.  */
581 #define STACK_POINTER_REGNUM 15
582
583 /* Base register for access to local variables of the function.  */
584 #define FRAME_POINTER_REGNUM 14
585
586 /* Value should be nonzero if functions must have frame pointers.
587    Zero means the frame pointer need not be set up (and parms
588    may be accessed via the stack pointer) in functions that seem suitable.
589    This is computed in `reload', in reload1.c.  */
590 #define FRAME_POINTER_REQUIRED 0
591
592 /* Base register for access to arguments of the function.
593  * This isn't a hardware register. It will be eliminated to the
594  * stack pointer or frame pointer.
595  */
596 #define ARG_POINTER_REGNUM 24
597
598 /* Register in which static-chain is passed to a function.  */
599 #define STATIC_CHAIN_REGNUM 8
600
601 /* Register in which address to store a structure value
602    is passed to a function.  */
603 #define M68K_STRUCT_VALUE_REGNUM 9
604 \f
605 /* Define the classes of registers for register constraints in the
606    machine description.  Also define ranges of constants.
607
608    One of the classes must always be named ALL_REGS and include all hard regs.
609    If there is more than one class, another class must be named NO_REGS
610    and contain no registers.
611
612    The name GENERAL_REGS must be the name of a class (or an alias for
613    another name such as ALL_REGS).  This is the class of registers
614    that is allowed by "g" or "r" in a register constraint.
615    Also, registers outside this class are allocated only when
616    instructions express preferences for them.
617
618    The classes must be numbered in nondecreasing order; that is,
619    a larger-numbered class must never be contained completely
620    in a smaller-numbered class.
621
622    For any two classes, it is very desirable that there be another
623    class that represents their union.  */
624
625 /* The 68000 has three kinds of registers, so eight classes would be
626    a complete set.  One of them is not needed.  */
627
628 enum reg_class {
629   NO_REGS, DATA_REGS,
630   ADDR_REGS, FP_REGS,
631   GENERAL_REGS, DATA_OR_FP_REGS,
632   ADDR_OR_FP_REGS, ALL_REGS,
633   LIM_REG_CLASSES };
634
635 #define N_REG_CLASSES (int) LIM_REG_CLASSES
636
637 /* Give names of register classes as strings for dump file.  */
638
639 #define REG_CLASS_NAMES \
640  { "NO_REGS", "DATA_REGS",              \
641    "ADDR_REGS", "FP_REGS",              \
642    "GENERAL_REGS", "DATA_OR_FP_REGS",   \
643    "ADDR_OR_FP_REGS", "ALL_REGS" }
644
645 /* Define which registers fit in which classes.
646    This is an initializer for a vector of HARD_REG_SET
647    of length N_REG_CLASSES.  */
648
649 #define REG_CLASS_CONTENTS \
650 {                                       \
651   {0x00000000},  /* NO_REGS */          \
652   {0x000000ff},  /* DATA_REGS */        \
653   {0x0100ff00},  /* ADDR_REGS */        \
654   {0x00ff0000},  /* FP_REGS */          \
655   {0x0100ffff},  /* GENERAL_REGS */     \
656   {0x00ff00ff},  /* DATA_OR_FP_REGS */  \
657   {0x01ffff00},  /* ADDR_OR_FP_REGS */  \
658   {0x01ffffff},  /* ALL_REGS */         \
659 }
660
661 /* The same information, inverted:
662    Return the class number of the smallest class containing
663    reg number REGNO.  This could be a conditional expression
664    or could index an array.  */
665
666 extern enum reg_class regno_reg_class[];
667 #define REGNO_REG_CLASS(REGNO) (regno_reg_class[(REGNO)])
668
669 /* The class value for index registers, and the one for base regs.  */
670
671 #define INDEX_REG_CLASS GENERAL_REGS
672 #define BASE_REG_CLASS ADDR_REGS
673
674 /* Get reg_class from a letter such as appears in the machine description.
675    We do a trick here to modify the effective constraints on the
676    machine description; we zorch the constraint letters that aren't
677    appropriate for a specific target.  This allows us to guarantee
678    that a specific kind of register will not be used for a given target
679    without fiddling with the register classes above.  */
680
681 #define REG_CLASS_FROM_LETTER(C) \
682   ((C) == 'a' ? ADDR_REGS :                     \
683    ((C) == 'd' ? DATA_REGS :                    \
684     ((C) == 'f' ? (TARGET_68881 ? FP_REGS :     \
685                    NO_REGS) :                   \
686      NO_REGS)))
687
688 /* The letters I, J, K, L and M in a register constraint string
689    can be used to stand for particular ranges of immediate operands.
690    This macro defines what the ranges are.
691    C is the letter, and VALUE is a constant value.
692    Return 1 if VALUE is in the range specified by C.
693
694    For the 68000, `I' is used for the range 1 to 8
695    allowed as immediate shift counts and in addq.
696    `J' is used for the range of signed numbers that fit in 16 bits.
697    `K' is for numbers that moveq can't handle.
698    `L' is for range -8 to -1, range of values that can be added with subq.
699    `M' is for numbers that moveq+notb can't handle.
700    'N' is for range 24 to 31, rotatert:SI 8 to 1 expressed as rotate.
701    'O' is for 16 (for rotate using swap).
702    'P' is for range 8 to 15, rotatert:HI 8 to 1 expressed as rotate.  */
703
704 #define CONST_OK_FOR_LETTER_P(VALUE, C) \
705   ((C) == 'I' ? (VALUE) > 0 && (VALUE) <= 8 : \
706    (C) == 'J' ? (VALUE) >= -0x8000 && (VALUE) <= 0x7FFF : \
707    (C) == 'K' ? (VALUE) < -0x80 || (VALUE) >= 0x80 : \
708    (C) == 'L' ? (VALUE) < 0 && (VALUE) >= -8 : \
709    (C) == 'M' ? (VALUE) < -0x100 || (VALUE) >= 0x100 : \
710    (C) == 'N' ? (VALUE) >= 24 && (VALUE) <= 31 : \
711    (C) == 'O' ? (VALUE) == 16 : \
712    (C) == 'P' ? (VALUE) >= 8 && (VALUE) <= 15 : 0)
713
714 /*
715  * A small bit of explanation:
716  * "G" defines all of the floating constants that are *NOT* 68881
717  * constants.  this is so 68881 constants get reloaded and the
718  * fpmovecr is used.
719  */
720 #define CONST_DOUBLE_OK_FOR_LETTER_P(VALUE, C)  \
721   ((C) == 'G' ? ! (TARGET_68881 && standard_68881_constant_p (VALUE)) : 0 )
722
723 /* A C expression that defines the optional machine-dependent constraint
724    letters that can be used to segregate specific types of operands,  
725    usually memory references, for the target machine.  It should return 1 if
726    VALUE corresponds to the operand type represented by the constraint letter
727    C.  If C is not defined as an extra constraint, the value returned should 
728    be 0 regardless of VALUE.  */
729
730 /* Letters in the range `Q' through `U' may be defined in a
731    machine-dependent fashion to stand for arbitrary operand types. 
732    The machine description macro `EXTRA_CONSTRAINT' is passed the
733    operand as its first argument and the constraint letter as its
734    second operand.
735
736    `Q' means address register indirect addressing mode.
737    `S' is for operands that satisfy 'm' when -mpcrel is in effect.
738    `T' is for operands that satisfy 's' when -mpcrel is not in effect.  */
739
740 #define EXTRA_CONSTRAINT(OP,CODE)                       \
741   (((CODE) == 'S')                                      \
742    ? (TARGET_PCREL                                      \
743       && GET_CODE (OP) == MEM                           \
744       && (GET_CODE (XEXP (OP, 0)) == SYMBOL_REF         \
745           || GET_CODE (XEXP (OP, 0)) == LABEL_REF       \
746           || GET_CODE (XEXP (OP, 0)) == CONST))         \
747    :                                                    \
748   (((CODE) == 'T')                                      \
749    ? ( !TARGET_PCREL                                    \
750       && (GET_CODE (OP) == SYMBOL_REF                   \
751           || GET_CODE (OP) == LABEL_REF                 \
752           || GET_CODE (OP) == CONST))                   \
753    :                                                    \
754   (((CODE) == 'Q')                                      \
755    ? (GET_CODE (OP) == MEM                              \
756       && GET_CODE (XEXP (OP, 0)) == REG)                \
757    :                                                    \
758    0)))
759
760 /* Given an rtx X being reloaded into a reg required to be
761    in class CLASS, return the class of reg to actually use.
762    In general this is just CLASS; but on some machines
763    in some cases it is preferable to use a more restrictive class.
764    On the 68000 series, use a data reg if possible when the
765    value is a constant in the range where moveq could be used
766    and we ensure that QImodes are reloaded into data regs.  */
767
768 #define PREFERRED_RELOAD_CLASS(X,CLASS)  \
769   ((GET_CODE (X) == CONST_INT                   \
770     && (unsigned) (INTVAL (X) + 0x80) < 0x100   \
771     && (CLASS) != ADDR_REGS)                    \
772    ? DATA_REGS                                  \
773    : (GET_MODE (X) == QImode && (CLASS) != ADDR_REGS) \
774    ? DATA_REGS                                  \
775    : (GET_CODE (X) == CONST_DOUBLE                                      \
776       && GET_MODE_CLASS (GET_MODE (X)) == MODE_FLOAT)                   \
777    ? (TARGET_68881 && (CLASS == FP_REGS || CLASS == DATA_OR_FP_REGS)    \
778       ? FP_REGS : NO_REGS)                                              \
779    : (TARGET_PCREL                              \
780       && (GET_CODE (X) == SYMBOL_REF || GET_CODE (X) == CONST \
781           || GET_CODE (X) == LABEL_REF))        \
782    ? ADDR_REGS                                  \
783    : (CLASS))
784
785 /* Force QImode output reloads from subregs to be allocated to data regs,
786    since QImode stores from address regs are not supported.  We make the
787    assumption that if the class is not ADDR_REGS, then it must be a superset
788    of DATA_REGS.  */
789
790 #define LIMIT_RELOAD_CLASS(MODE, CLASS) \
791   (((MODE) == QImode && (CLASS) != ADDR_REGS)   \
792    ? DATA_REGS                                  \
793    : (CLASS))
794
795 /* Return the maximum number of consecutive registers
796    needed to represent mode MODE in a register of class CLASS.  */
797 /* On the 68000, this is the size of MODE in words,
798    except in the FP regs, where a single reg is always enough.  */
799 #define CLASS_MAX_NREGS(CLASS, MODE)    \
800  ((CLASS) == FP_REGS ? 1 \
801   : ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD))
802
803 /* Moves between fp regs and other regs are two insns.  */
804 #define REGISTER_MOVE_COST(MODE, CLASS1, CLASS2)        \
805   (((CLASS1) == FP_REGS && (CLASS2) != FP_REGS)         \
806     || ((CLASS2) == FP_REGS && (CLASS1) != FP_REGS)     \
807     ? 4 : 2)
808 \f
809 /* Stack layout; function entry, exit and calling.  */
810
811 /* Define this if pushing a word on the stack
812    makes the stack pointer a smaller address.  */
813 #define STACK_GROWS_DOWNWARD
814
815 /* Define this if the nominal address of the stack frame
816    is at the high-address end of the local variables;
817    that is, each additional local variable allocated
818    goes at a more negative offset in the frame.  */
819 #define FRAME_GROWS_DOWNWARD
820
821 /* Offset within stack frame to start allocating local variables at.
822    If FRAME_GROWS_DOWNWARD, this is the offset to the END of the
823    first local allocated.  Otherwise, it is the offset to the BEGINNING
824    of the first local allocated.  */
825 #define STARTING_FRAME_OFFSET 0
826
827 /* If we generate an insn to push BYTES bytes,
828    this says how many the stack pointer really advances by.
829    On the 68000, sp@- in a byte insn really pushes a word.
830    On the 5200 (ColdFire), sp@- in a byte insn pushes just a byte.  */
831 #define PUSH_ROUNDING(BYTES) (TARGET_COLDFIRE ? BYTES : ((BYTES) + 1) & ~1)
832
833 /* We want to avoid trying to push bytes.  */
834 #define MOVE_BY_PIECES_P(SIZE, ALIGN) \
835   (move_by_pieces_ninsns (SIZE, ALIGN) < MOVE_RATIO \
836     && (((SIZE) >=16 && (ALIGN) >= 16) || (TARGET_COLDFIRE)))
837
838 /* Offset of first parameter from the argument pointer register value.  */
839 #define FIRST_PARM_OFFSET(FNDECL) 8
840
841 /* Value is the number of byte of arguments automatically
842    popped when returning from a subroutine call.
843    FUNDECL is the declaration node of the function (as a tree),
844    FUNTYPE is the data type of the function (as a tree),
845    or for a library call it is an identifier node for the subroutine name.
846    SIZE is the number of bytes of arguments passed on the stack.
847
848    On the 68000, the RTS insn cannot pop anything.
849    On the 68010, the RTD insn may be used to pop them if the number
850      of args is fixed, but if the number is variable then the caller
851      must pop them all.  RTD can't be used for library calls now
852      because the library is compiled with the Unix compiler.
853    Use of RTD is a selectable option, since it is incompatible with
854    standard Unix calling sequences.  If the option is not selected,
855    the caller must always pop the args.  */
856
857 #define RETURN_POPS_ARGS(FUNDECL,FUNTYPE,SIZE)   \
858   ((TARGET_RTD && (!(FUNDECL) || TREE_CODE (FUNDECL) != IDENTIFIER_NODE)        \
859     && (TYPE_ARG_TYPES (FUNTYPE) == 0                           \
860         || (TREE_VALUE (tree_last (TYPE_ARG_TYPES (FUNTYPE)))   \
861             == void_type_node)))                                \
862    ? (SIZE) : 0)
863
864 /* Define how to find the value returned by a function.
865    VALTYPE is the data type of the value (as a tree).
866    If the precise function being called is known, FUNC is its FUNCTION_DECL;
867    otherwise, FUNC is 0.  */
868
869 /* On the 68000 the return value is in D0 regardless.  */
870
871 #define FUNCTION_VALUE(VALTYPE, FUNC)  \
872   gen_rtx_REG (TYPE_MODE (VALTYPE), 0)
873
874 /* Define how to find the value returned by a library function
875    assuming the value has mode MODE.  */
876
877 /* On the 68000 the return value is in D0 regardless.  */
878
879 #define LIBCALL_VALUE(MODE)  gen_rtx_REG (MODE, 0)
880
881 /* 1 if N is a possible register number for a function value.
882    On the 68000, d0 is the only register thus used.  */
883
884 #define FUNCTION_VALUE_REGNO_P(N) ((N) == 0)
885
886 /* Define this to be true when FUNCTION_VALUE_REGNO_P is true for
887    more than one register.  */
888
889 #define NEEDS_UNTYPED_CALL 0
890
891 /* Define this if PCC uses the nonreentrant convention for returning
892    structure and union values.  */
893
894 #define PCC_STATIC_STRUCT_RETURN
895
896 /* 1 if N is a possible register number for function argument passing.
897    On the 68000, no registers are used in this way.  */
898
899 #define FUNCTION_ARG_REGNO_P(N) 0
900 \f
901 /* Define a data type for recording info about an argument list
902    during the scan of that argument list.  This data type should
903    hold all necessary information about the function itself
904    and about the args processed so far, enough to enable macros
905    such as FUNCTION_ARG to determine where the next arg should go.
906
907    On the m68k, this is a single integer, which is a number of bytes
908    of arguments scanned so far.  */
909
910 #define CUMULATIVE_ARGS int
911
912 /* Initialize a variable CUM of type CUMULATIVE_ARGS
913    for a call to a function whose data type is FNTYPE.
914    For a library call, FNTYPE is 0.
915
916    On the m68k, the offset starts at 0.  */
917
918 #define INIT_CUMULATIVE_ARGS(CUM, FNTYPE, LIBNAME, INDIRECT, N_NAMED_ARGS) \
919  ((CUM) = 0)
920
921 /* Update the data in CUM to advance over an argument
922    of mode MODE and data type TYPE.
923    (TYPE is null for libcalls where that information may not be available.)  */
924
925 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED)    \
926  ((CUM) += ((MODE) != BLKmode                   \
927             ? (GET_MODE_SIZE (MODE) + 3) & ~3   \
928             : (int_size_in_bytes (TYPE) + 3) & ~3))
929
930 /* Define where to put the arguments to a function.
931    Value is zero to push the argument on the stack,
932    or a hard register in which to store the argument.
933
934    MODE is the argument's machine mode.
935    TYPE is the data type of the argument (as a tree).
936     This is null for libcalls where that information may
937     not be available.
938    CUM is a variable of type CUMULATIVE_ARGS which gives info about
939     the preceding args and about the function being called.
940    NAMED is nonzero if this argument is a named parameter
941     (otherwise it is an extra parameter matching an ellipsis).
942
943    On the m68k all args are always pushed.  */
944
945 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED) 0
946
947 /* For an arg passed partly in registers and partly in memory,
948    this is the number of registers used.
949    For args passed entirely in registers or entirely in memory, zero.  */
950
951 #define FUNCTION_ARG_PARTIAL_NREGS(CUM, MODE, TYPE, NAMED) 0
952
953 /* Output assembler code to FILE to increment profiler label # LABELNO
954    for profiling a function entry.  */
955
956 #define FUNCTION_PROFILER(FILE, LABELNO)  \
957   asm_fprintf (FILE, "\tlea %LLP%d,%Ra0\n\tjsr mcount\n", (LABELNO))
958
959 /* EXIT_IGNORE_STACK should be nonzero if, when returning from a function,
960    the stack pointer does not matter.  The value is tested only in
961    functions that have frame pointers.
962    No definition is equivalent to always zero.  */
963
964 #define EXIT_IGNORE_STACK 1
965
966 /* This is a hook for other tm files to change.  */
967 /* #define FUNCTION_EXTRA_EPILOGUE(FILE, SIZE) */
968
969 /* Determine if the epilogue should be output as RTL.
970    You should override this if you define FUNCTION_EXTRA_EPILOGUE.  */
971 #define USE_RETURN_INSN use_return_insn ()
972
973 /* Output assembler code for a block containing the constant parts
974    of a trampoline, leaving space for the variable parts.  */
975
976 /* On the 68k, the trampoline looks like this:
977      movl #STATIC,a0
978      jmp  FUNCTION
979
980    WARNING: Targets that may run on 68040+ cpus must arrange for
981    the instruction cache to be flushed.  Previous incarnations of
982    the m68k trampoline code attempted to get around this by either
983    using an out-of-line transfer function or pc-relative data, but
984    the fact remains that the code to jump to the transfer function
985    or the code to load the pc-relative data needs to be flushed
986    just as much as the "variable" portion of the trampoline.  
987    Recognizing that a cache flush is going to be required anyway,
988    dispense with such notions and build a smaller trampoline.  */
989
990 /* Since more instructions are required to move a template into
991    place than to create it on the spot, don't use a template.  */
992
993 /* Length in units of the trampoline for entering a nested function.  */
994
995 #define TRAMPOLINE_SIZE 12
996
997 /* Alignment required for a trampoline in bits.  */
998
999 #define TRAMPOLINE_ALIGNMENT 16
1000
1001 /* Targets redefine this to invoke code to either flush the cache,
1002    or enable stack execution (or both).  */
1003
1004 #ifndef FINALIZE_TRAMPOLINE
1005 #define FINALIZE_TRAMPOLINE(TRAMP)
1006 #endif
1007
1008 /* Emit RTL insns to initialize the variable parts of a trampoline.
1009    FNADDR is an RTX for the address of the function's pure code.
1010    CXT is an RTX for the static chain value for the function.
1011
1012    We generate a two-instructions program at address TRAMP :
1013         movea.l &CXT,%a0
1014         jmp FNADDR                                      */
1015
1016 #define INITIALIZE_TRAMPOLINE(TRAMP, FNADDR, CXT)                       \
1017 {                                                                       \
1018   emit_move_insn (gen_rtx_MEM (HImode, TRAMP), GEN_INT(0x207C));        \
1019   emit_move_insn (gen_rtx_MEM (SImode, plus_constant (TRAMP, 2)), CXT); \
1020   emit_move_insn (gen_rtx_MEM (HImode, plus_constant (TRAMP, 6)),       \
1021                   GEN_INT(0x4EF9));                                     \
1022   emit_move_insn (gen_rtx_MEM (SImode, plus_constant (TRAMP, 8)), FNADDR); \
1023   FINALIZE_TRAMPOLINE(TRAMP);                                           \
1024 }
1025
1026 /* This is the library routine that is used
1027    to transfer control from the trampoline
1028    to the actual nested function.
1029    It is defined for backward compatibility,
1030    for linking with object code that used the old
1031    trampoline definition.  */
1032
1033 /* A colon is used with no explicit operands
1034    to cause the template string to be scanned for %-constructs.  */
1035 /* The function name __transfer_from_trampoline is not actually used.
1036    The function definition just permits use of "asm with operands"
1037    (though the operand list is empty).  */
1038 #define TRANSFER_FROM_TRAMPOLINE                                \
1039 void                                                            \
1040 __transfer_from_trampoline ()                                   \
1041 {                                                               \
1042   register char *a0 asm ("%a0");                                \
1043   asm (GLOBAL_ASM_OP "___trampoline");                          \
1044   asm ("___trampoline:");                                       \
1045   asm volatile ("move%.l %0,%@" : : "m" (a0[22]));              \
1046   asm volatile ("move%.l %1,%0" : "=a" (a0) : "m" (a0[18]));    \
1047   asm ("rts":);                                                 \
1048 }
1049 \f
1050 /* Definitions for register eliminations.
1051
1052    This is an array of structures.  Each structure initializes one pair
1053    of eliminable registers.  The "from" register number is given first,
1054    followed by "to".  Eliminations of the same "from" register are listed
1055    in order of preference.
1056
1057    There are two registers that can always be eliminated on the m68k.
1058    The frame pointer and the arg pointer can be replaced by either the
1059    hard frame pointer or to the stack pointer, depending upon the
1060    circumstances.  The hard frame pointer is not used before reload and
1061    so it is not eligible for elimination.  */
1062
1063 #define ELIMINABLE_REGS                                 \
1064 {{ ARG_POINTER_REGNUM, STACK_POINTER_REGNUM },          \
1065  { ARG_POINTER_REGNUM, FRAME_POINTER_REGNUM },  \
1066  { FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM }}
1067
1068 /* Given FROM and TO register numbers, say whether this elimination is
1069    allowed.  Frame pointer elimination is automatically handled.
1070
1071    All other eliminations are valid.  */
1072
1073 #define CAN_ELIMINATE(FROM, TO) \
1074   ((TO) == STACK_POINTER_REGNUM ? ! frame_pointer_needed : 1)
1075
1076 /* Define the offset between two registers, one to be eliminated, and the other
1077    its replacement, at the start of a routine.  */
1078
1079 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET)                    \
1080   (OFFSET) = m68k_initial_elimination_offset(FROM, TO)
1081 \f
1082 /* Addressing modes, and classification of registers for them.  */
1083
1084 #define HAVE_POST_INCREMENT 1
1085
1086 #define HAVE_PRE_DECREMENT 1
1087
1088 /* Macros to check register numbers against specific register classes.  */
1089
1090 /* These assume that REGNO is a hard or pseudo reg number.
1091    They give nonzero only if REGNO is a hard reg of the suitable class
1092    or a pseudo reg currently allocated to a suitable hard reg.
1093    Since they use reg_renumber, they are safe only once reg_renumber
1094    has been allocated, which happens in local-alloc.c.  */
1095
1096 #define REGNO_OK_FOR_INDEX_P(REGNO) \
1097 ((REGNO) < 16 || (unsigned) reg_renumber[REGNO] < 16)
1098 #define REGNO_OK_FOR_BASE_P(REGNO) \
1099 (((REGNO) ^ 010) < 8 || (unsigned) (reg_renumber[REGNO] ^ 010) < 8)
1100 #define REGNO_OK_FOR_DATA_P(REGNO) \
1101 ((REGNO) < 8 || (unsigned) reg_renumber[REGNO] < 8)
1102 #define REGNO_OK_FOR_FP_P(REGNO) \
1103 (((REGNO) ^ 020) < 8 || (unsigned) (reg_renumber[REGNO] ^ 020) < 8)
1104
1105 /* Now macros that check whether X is a register and also,
1106    strictly, whether it is in a specified class.
1107
1108    These macros are specific to the 68000, and may be used only
1109    in code for printing assembler insns and in conditions for
1110    define_optimization.  */
1111
1112 /* 1 if X is a data register.  */
1113
1114 #define DATA_REG_P(X) (REG_P (X) && REGNO_OK_FOR_DATA_P (REGNO (X)))
1115
1116 /* 1 if X is an fp register.  */
1117
1118 #define FP_REG_P(X) (REG_P (X) && REGNO_OK_FOR_FP_P (REGNO (X)))
1119
1120 /* 1 if X is an address register  */
1121
1122 #define ADDRESS_REG_P(X) (REG_P (X) && REGNO_OK_FOR_BASE_P (REGNO (X)))
1123 \f
1124 /* Maximum number of registers that can appear in a valid memory address.  */
1125
1126 #define MAX_REGS_PER_ADDRESS 2
1127
1128 /* Recognize any constant value that is a valid address.  */
1129
1130 #define CONSTANT_ADDRESS_P(X)   \
1131   (GET_CODE (X) == LABEL_REF || GET_CODE (X) == SYMBOL_REF              \
1132    || GET_CODE (X) == CONST_INT || GET_CODE (X) == CONST                \
1133    || GET_CODE (X) == HIGH)
1134
1135 /* Nonzero if the constant value X is a legitimate general operand.
1136    It is given that X satisfies CONSTANT_P or is a CONST_DOUBLE.  */
1137
1138 #define LEGITIMATE_CONSTANT_P(X) (GET_MODE (X) != XFmode)
1139
1140 /* Nonzero if the constant value X is a legitimate general operand
1141    when generating PIC code.  It is given that flag_pic is on and 
1142    that X satisfies CONSTANT_P or is a CONST_DOUBLE.
1143
1144    PCREL_GENERAL_OPERAND_OK makes reload accept addresses that are
1145    accepted by insn predicates, but which would otherwise fail the
1146    `general_operand' test.  */
1147
1148 #ifndef REG_OK_STRICT
1149 #define PCREL_GENERAL_OPERAND_OK 0
1150 #else
1151 #define PCREL_GENERAL_OPERAND_OK (TARGET_PCREL)
1152 #endif
1153
1154 #define LEGITIMATE_PIC_OPERAND_P(X)     \
1155   (! symbolic_operand (X, VOIDmode)                             \
1156    || (GET_CODE (X) == SYMBOL_REF && SYMBOL_REF_FLAG (X))       \
1157    || PCREL_GENERAL_OPERAND_OK)
1158
1159 /* The macros REG_OK_FOR..._P assume that the arg is a REG rtx
1160    and check its validity for a certain class.
1161    We have two alternate definitions for each of them.
1162    The usual definition accepts all pseudo regs; the other rejects
1163    them unless they have been allocated suitable hard regs.
1164    The symbol REG_OK_STRICT causes the latter definition to be used.
1165
1166    Most source files want to accept pseudo regs in the hope that
1167    they will get allocated to the class that the insn wants them to be in.
1168    Source files for reload pass need to be strict.
1169    After reload, it makes no difference, since pseudo regs have
1170    been eliminated by then.  */
1171
1172 #ifndef REG_OK_STRICT
1173
1174 /* Nonzero if X is a hard reg that can be used as an index
1175    or if it is a pseudo reg.  */
1176 #define REG_OK_FOR_INDEX_P(X) ((REGNO (X) ^ 020) >= 8)
1177 /* Nonzero if X is a hard reg that can be used as a base reg
1178    or if it is a pseudo reg.  */
1179 #define REG_OK_FOR_BASE_P(X) ((REGNO (X) & ~027) != 0)
1180
1181 #else
1182
1183 /* Nonzero if X is a hard reg that can be used as an index.  */
1184 #define REG_OK_FOR_INDEX_P(X) REGNO_OK_FOR_INDEX_P (REGNO (X))
1185 /* Nonzero if X is a hard reg that can be used as a base reg.  */
1186 #define REG_OK_FOR_BASE_P(X) REGNO_OK_FOR_BASE_P (REGNO (X))
1187
1188 #endif
1189 \f
1190 /* GO_IF_LEGITIMATE_ADDRESS recognizes an RTL expression
1191    that is a valid memory address for an instruction.
1192    The MODE argument is the machine mode for the MEM expression
1193    that wants to use this address.
1194
1195    When generating PIC, an address involving a SYMBOL_REF is legitimate
1196    if and only if it is the sum of pic_offset_table_rtx and the SYMBOL_REF.
1197    We use LEGITIMATE_PIC_OPERAND_P to throw out the illegitimate addresses,
1198    and we explicitly check for the sum of pic_offset_table_rtx and a SYMBOL_REF.
1199
1200    Likewise for a LABEL_REF when generating PIC.
1201
1202    The other macros defined here are used only in GO_IF_LEGITIMATE_ADDRESS.  */
1203
1204 /* Allow SUBREG everywhere we allow REG.  This results in better code.  It
1205    also makes function inlining work when inline functions are called with
1206    arguments that are SUBREGs.  */
1207
1208 #define LEGITIMATE_BASE_REG_P(X)   \
1209   ((GET_CODE (X) == REG && REG_OK_FOR_BASE_P (X))       \
1210    || (GET_CODE (X) == SUBREG                           \
1211        && GET_CODE (SUBREG_REG (X)) == REG              \
1212        && REG_OK_FOR_BASE_P (SUBREG_REG (X))))
1213
1214 #define INDIRECTABLE_1_ADDRESS_P(X)  \
1215   ((CONSTANT_ADDRESS_P (X) && (!flag_pic || LEGITIMATE_PIC_OPERAND_P (X))) \
1216    || LEGITIMATE_BASE_REG_P (X)                                         \
1217    || ((GET_CODE (X) == PRE_DEC || GET_CODE (X) == POST_INC)            \
1218        && LEGITIMATE_BASE_REG_P (XEXP (X, 0)))                          \
1219    || (GET_CODE (X) == PLUS                                             \
1220        && LEGITIMATE_BASE_REG_P (XEXP (X, 0))                           \
1221        && GET_CODE (XEXP (X, 1)) == CONST_INT                           \
1222        && (TARGET_68020                                                 \
1223            || ((unsigned) INTVAL (XEXP (X, 1)) + 0x8000) < 0x10000))    \
1224    || (GET_CODE (X) == PLUS && XEXP (X, 0) == pic_offset_table_rtx      \
1225        && flag_pic && GET_CODE (XEXP (X, 1)) == SYMBOL_REF)             \
1226    || (GET_CODE (X) == PLUS && XEXP (X, 0) == pic_offset_table_rtx      \
1227        && flag_pic && GET_CODE (XEXP (X, 1)) == LABEL_REF))
1228
1229 #define GO_IF_NONINDEXED_ADDRESS(X, ADDR)  \
1230 { if (INDIRECTABLE_1_ADDRESS_P (X)) goto ADDR; }
1231
1232 /* Only labels on dispatch tables are valid for indexing from.  */
1233 #define GO_IF_INDEXABLE_BASE(X, ADDR)                           \
1234 { rtx temp;                                                     \
1235   if (GET_CODE (X) == LABEL_REF                                 \
1236       && (temp = next_nonnote_insn (XEXP (X, 0))) != 0          \
1237       && GET_CODE (temp) == JUMP_INSN                           \
1238       && (GET_CODE (PATTERN (temp)) == ADDR_VEC                 \
1239           || GET_CODE (PATTERN (temp)) == ADDR_DIFF_VEC))       \
1240     goto ADDR;                                                  \
1241   if (LEGITIMATE_BASE_REG_P (X)) goto ADDR; }
1242
1243 #define GO_IF_INDEXING(X, ADDR) \
1244 { if (GET_CODE (X) == PLUS && LEGITIMATE_INDEX_P (XEXP (X, 0)))         \
1245     { GO_IF_INDEXABLE_BASE (XEXP (X, 1), ADDR); }                       \
1246   if (GET_CODE (X) == PLUS && LEGITIMATE_INDEX_P (XEXP (X, 1)))         \
1247     { GO_IF_INDEXABLE_BASE (XEXP (X, 0), ADDR); } }
1248
1249 #define GO_IF_INDEXED_ADDRESS(X, ADDR)   \
1250 { GO_IF_INDEXING (X, ADDR);                                             \
1251   if (GET_CODE (X) == PLUS)                                             \
1252     { if (GET_CODE (XEXP (X, 1)) == CONST_INT                           \
1253           && (TARGET_68020 || (unsigned) INTVAL (XEXP (X, 1)) + 0x80 < 0x100))          \
1254         { rtx go_temp = XEXP (X, 0); GO_IF_INDEXING (go_temp, ADDR); }  \
1255       if (GET_CODE (XEXP (X, 0)) == CONST_INT                           \
1256           && (TARGET_68020 || (unsigned) INTVAL (XEXP (X, 0)) + 0x80 < 0x100))          \
1257         { rtx go_temp = XEXP (X, 1); GO_IF_INDEXING (go_temp, ADDR); } } }
1258
1259 /* ColdFire/5200 does not allow HImode index registers.  */
1260 #define LEGITIMATE_INDEX_REG_P(X)   \
1261   ((GET_CODE (X) == REG && REG_OK_FOR_INDEX_P (X))      \
1262    || (! TARGET_COLDFIRE                                        \
1263        && GET_CODE (X) == SIGN_EXTEND                   \
1264        && GET_CODE (XEXP (X, 0)) == REG                 \
1265        && GET_MODE (XEXP (X, 0)) == HImode              \
1266        && REG_OK_FOR_INDEX_P (XEXP (X, 0)))             \
1267    || (GET_CODE (X) == SUBREG                           \
1268        && GET_CODE (SUBREG_REG (X)) == REG              \
1269        && REG_OK_FOR_INDEX_P (SUBREG_REG (X))))
1270
1271 #define LEGITIMATE_INDEX_P(X)   \
1272    (LEGITIMATE_INDEX_REG_P (X)                          \
1273     || ((TARGET_68020 || TARGET_COLDFIRE) && GET_CODE (X) == MULT \
1274         && LEGITIMATE_INDEX_REG_P (XEXP (X, 0))         \
1275         && GET_CODE (XEXP (X, 1)) == CONST_INT          \
1276         && (INTVAL (XEXP (X, 1)) == 2                   \
1277             || INTVAL (XEXP (X, 1)) == 4                \
1278             || (INTVAL (XEXP (X, 1)) == 8 && !TARGET_COLDFIRE))))
1279
1280 /* If pic, we accept INDEX+LABEL, which is what do_tablejump makes.  */
1281 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, ADDR)                         \
1282 { GO_IF_NONINDEXED_ADDRESS (X, ADDR);                                   \
1283   GO_IF_INDEXED_ADDRESS (X, ADDR);                                      \
1284   if (flag_pic && MODE == CASE_VECTOR_MODE && GET_CODE (X) == PLUS      \
1285       && LEGITIMATE_INDEX_P (XEXP (X, 0))                               \
1286       && GET_CODE (XEXP (X, 1)) == LABEL_REF)                           \
1287     goto ADDR; }
1288
1289 /* Don't call memory_address_noforce for the address to fetch
1290    the switch offset.  This address is ok as it stands (see above),
1291    but memory_address_noforce would alter it.  */
1292 #define PIC_CASE_VECTOR_ADDRESS(index) index
1293 \f
1294 /* Try machine-dependent ways of modifying an illegitimate address
1295    to be legitimate.  If we find one, return the new, valid address.
1296    This macro is used in only one place: `memory_address' in explow.c.
1297
1298    OLDX is the address as it was before break_out_memory_refs was called.
1299    In some cases it is useful to look at this to decide what needs to be done.
1300
1301    MODE and WIN are passed so that this macro can use
1302    GO_IF_LEGITIMATE_ADDRESS.
1303
1304    It is always safe for this macro to do nothing.  It exists to recognize
1305    opportunities to optimize the output.
1306
1307    For the 68000, we handle X+REG by loading X into a register R and
1308    using R+REG.  R will go in an address reg and indexing will be used.
1309    However, if REG is a broken-out memory address or multiplication,
1310    nothing needs to be done because REG can certainly go in an address reg.  */
1311
1312 #define COPY_ONCE(Y) if (!copied) { Y = copy_rtx (Y); copied = ch = 1; }
1313 #define LEGITIMIZE_ADDRESS(X,OLDX,MODE,WIN)   \
1314 { register int ch = (X) != (OLDX);                                      \
1315   if (GET_CODE (X) == PLUS)                                             \
1316     { int copied = 0;                                                   \
1317       if (GET_CODE (XEXP (X, 0)) == MULT)                               \
1318         { COPY_ONCE (X); XEXP (X, 0) = force_operand (XEXP (X, 0), 0);} \
1319       if (GET_CODE (XEXP (X, 1)) == MULT)                               \
1320         { COPY_ONCE (X); XEXP (X, 1) = force_operand (XEXP (X, 1), 0);} \
1321       if (ch && GET_CODE (XEXP (X, 1)) == REG                           \
1322           && GET_CODE (XEXP (X, 0)) == REG)                             \
1323         goto WIN;                                                       \
1324       if (ch) { GO_IF_LEGITIMATE_ADDRESS (MODE, X, WIN); }              \
1325       if (GET_CODE (XEXP (X, 0)) == REG                                 \
1326                || (GET_CODE (XEXP (X, 0)) == SIGN_EXTEND                \
1327                    && GET_CODE (XEXP (XEXP (X, 0), 0)) == REG           \
1328                    && GET_MODE (XEXP (XEXP (X, 0), 0)) == HImode))      \
1329         { register rtx temp = gen_reg_rtx (Pmode);                      \
1330           register rtx val = force_operand (XEXP (X, 1), 0);            \
1331           emit_move_insn (temp, val);                                   \
1332           COPY_ONCE (X);                                                \
1333           XEXP (X, 1) = temp;                                           \
1334           goto WIN; }                                                   \
1335       else if (GET_CODE (XEXP (X, 1)) == REG                            \
1336                || (GET_CODE (XEXP (X, 1)) == SIGN_EXTEND                \
1337                    && GET_CODE (XEXP (XEXP (X, 1), 0)) == REG           \
1338                    && GET_MODE (XEXP (XEXP (X, 1), 0)) == HImode))      \
1339         { register rtx temp = gen_reg_rtx (Pmode);                      \
1340           register rtx val = force_operand (XEXP (X, 0), 0);            \
1341           emit_move_insn (temp, val);                                   \
1342           COPY_ONCE (X);                                                \
1343           XEXP (X, 0) = temp;                                           \
1344           goto WIN; }}}
1345
1346 /* Go to LABEL if ADDR (a legitimate address expression)
1347    has an effect that depends on the machine mode it is used for.
1348    On the 68000, only predecrement and postincrement address depend thus
1349    (the amount of decrement or increment being the length of the operand).  */
1350
1351 #define GO_IF_MODE_DEPENDENT_ADDRESS(ADDR,LABEL)        \
1352  if (GET_CODE (ADDR) == POST_INC || GET_CODE (ADDR) == PRE_DEC) goto LABEL
1353 \f
1354 /* Specify the machine mode that this machine uses
1355    for the index in the tablejump instruction.  */
1356 #define CASE_VECTOR_MODE HImode
1357
1358 /* Define as C expression which evaluates to nonzero if the tablejump
1359    instruction expects the table to contain offsets from the address of the
1360    table.
1361    Do not define this if the table should contain absolute addresses.  */
1362 #define CASE_VECTOR_PC_RELATIVE 1
1363
1364 /* Define this as 1 if `char' should by default be signed; else as 0.  */
1365 #define DEFAULT_SIGNED_CHAR 1
1366
1367 /* Max number of bytes we can move from memory to memory
1368    in one reasonably fast instruction.  */
1369 #define MOVE_MAX 4
1370
1371 /* Nonzero if access to memory by bytes is slow and undesirable.  */
1372 #define SLOW_BYTE_ACCESS 0
1373
1374 /* Value is 1 if truncating an integer of INPREC bits to OUTPREC bits
1375    is done just by pretending it is already truncated.  */
1376 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC) 1
1377
1378 /* We assume that the store-condition-codes instructions store 0 for false
1379    and some other value for true.  This is the value stored for true.  */
1380
1381 #define STORE_FLAG_VALUE (-1)
1382
1383 /* Specify the machine mode that pointers have.
1384    After generation of rtl, the compiler makes no further distinction
1385    between pointers and any other objects of this machine mode.  */
1386 #define Pmode SImode
1387
1388 /* A function address in a call instruction
1389    is a byte address (for indexing purposes)
1390    so give the MEM rtx a byte's mode.  */
1391 #define FUNCTION_MODE QImode
1392
1393 \f
1394 /* Tell final.c how to eliminate redundant test instructions.  */
1395
1396 /* Here we define machine-dependent flags and fields in cc_status
1397    (see `conditions.h').  */
1398
1399 /* Set if the cc value is actually in the 68881, so a floating point
1400    conditional branch must be output.  */
1401 #define CC_IN_68881 04000
1402
1403 /* Store in cc_status the expressions that the condition codes will
1404    describe after execution of an instruction whose pattern is EXP.
1405    Do not alter them if the instruction would not alter the cc's.  */
1406
1407 /* On the 68000, all the insns to store in an address register fail to
1408    set the cc's.  However, in some cases these instructions can make it
1409    possibly invalid to use the saved cc's.  In those cases we clear out
1410    some or all of the saved cc's so they won't be used.  */
1411
1412 #define NOTICE_UPDATE_CC(EXP,INSN) notice_update_cc (EXP, INSN)
1413
1414 #define OUTPUT_JUMP(NORMAL, FLOAT, NO_OV)  \
1415 do { if (cc_prev_status.flags & CC_IN_68881)                    \
1416     return FLOAT;                                               \
1417   if (cc_prev_status.flags & CC_NO_OVERFLOW)                    \
1418     return NO_OV;                                               \
1419   return NORMAL; } while (0)
1420 \f
1421 /* Control the assembler format that we output.  */
1422
1423 /* Output to assembler file text saying following lines
1424    may contain character constants, extra white space, comments, etc.  */
1425
1426 #define ASM_APP_ON "#APP\n"
1427
1428 /* Output to assembler file text saying following lines
1429    no longer contain unusual constructs.  */
1430
1431 #define ASM_APP_OFF "#NO_APP\n"
1432
1433 /* Output before read-only data.  */
1434
1435 #define TEXT_SECTION_ASM_OP "\t.text"
1436
1437 /* Output before writable data.  */
1438
1439 #define DATA_SECTION_ASM_OP "\t.data"
1440
1441 #define GLOBAL_ASM_OP "\t.globl\t"
1442
1443 /* Here are four prefixes that are used by asm_fprintf to
1444    facilitate customization for alternate assembler syntaxes.
1445    Machines with no likelihood of an alternate syntax need not
1446    define these and need not use asm_fprintf.  */
1447
1448 /* The prefix for register names.  Note that REGISTER_NAMES
1449    is supposed to include this prefix.  */
1450
1451 #define REGISTER_PREFIX ""
1452
1453 /* The prefix for local labels.  You should be able to define this as
1454    an empty string, or any arbitrary string (such as ".", ".L%", etc)
1455    without having to make any other changes to account for the specific
1456    definition.  Note it is a string literal, not interpreted by printf
1457    and friends.  */
1458
1459 #define LOCAL_LABEL_PREFIX ""
1460
1461 /* The prefix to add to user-visible assembler symbols.  */
1462
1463 #define USER_LABEL_PREFIX "_"
1464
1465 /* The prefix for immediate operands.  */
1466
1467 #define IMMEDIATE_PREFIX "#"
1468
1469 /* How to refer to registers in assembler output.
1470    This sequence is indexed by compiler's hard-register-number (see above).  */
1471
1472 #define REGISTER_NAMES \
1473 {REGISTER_PREFIX"d0", REGISTER_PREFIX"d1", REGISTER_PREFIX"d2", \
1474  REGISTER_PREFIX"d3", REGISTER_PREFIX"d4", REGISTER_PREFIX"d5", \
1475  REGISTER_PREFIX"d6", REGISTER_PREFIX"d7",                      \
1476  REGISTER_PREFIX"a0", REGISTER_PREFIX"a1", REGISTER_PREFIX"a2", \
1477  REGISTER_PREFIX"a3", REGISTER_PREFIX"a4", REGISTER_PREFIX"a5", \
1478  REGISTER_PREFIX"a6", REGISTER_PREFIX"sp",                      \
1479  REGISTER_PREFIX"fp0", REGISTER_PREFIX"fp1", REGISTER_PREFIX"fp2", \
1480  REGISTER_PREFIX"fp3", REGISTER_PREFIX"fp4", REGISTER_PREFIX"fp5", \
1481  REGISTER_PREFIX"fp6", REGISTER_PREFIX"fp7", REGISTER_PREFIX"argptr" }
1482
1483 #define M68K_FP_REG_NAME REGISTER_PREFIX"fp"
1484
1485 /* Return a register name by index, handling %fp nicely.
1486    We don't replace %fp for targets that don't map it to %a6
1487    since it may confuse GAS.  */
1488 #define M68K_REGNAME(r) ( \
1489   ((FRAME_POINTER_REGNUM == 14) \
1490     && ((r) == FRAME_POINTER_REGNUM) \
1491     && frame_pointer_needed) ? \
1492     M68K_FP_REG_NAME : reg_names[(r)])
1493
1494 /* How to renumber registers for dbx and gdb.
1495    On the Sun-3, the floating point registers have numbers
1496    18 to 25, not 16 to 23 as they do in the compiler.  */
1497
1498 #define DBX_REGISTER_NUMBER(REGNO) ((REGNO) < 16 ? (REGNO) : (REGNO) + 2)
1499
1500 /* Before the prologue, RA is at 0(%sp).  */
1501 #define INCOMING_RETURN_ADDR_RTX \
1502   gen_rtx_MEM (VOIDmode, gen_rtx_REG (VOIDmode, STACK_POINTER_REGNUM))
1503
1504 /* We must not use the DBX register numbers for the DWARF 2 CFA column
1505    numbers because that maps to numbers beyond FIRST_PSEUDO_REGISTER.
1506    Instead use the identity mapping.  */
1507 #define DWARF_FRAME_REGNUM(REG) REG
1508
1509 /* Before the prologue, the top of the frame is at 4(%sp).  */
1510 #define INCOMING_FRAME_SP_OFFSET 4
1511
1512 /* Describe how we implement __builtin_eh_return.  */
1513 #define EH_RETURN_DATA_REGNO(N) \
1514   ((N) < 2 ? (N) : INVALID_REGNUM)
1515 #define EH_RETURN_STACKADJ_RTX  gen_rtx_REG (Pmode, 8)
1516 #define EH_RETURN_HANDLER_RTX                                       \
1517   gen_rtx_MEM (Pmode,                                               \
1518                gen_rtx_PLUS (Pmode, arg_pointer_rtx,                \
1519                              plus_constant (EH_RETURN_STACKADJ_RTX, \
1520                                             UNITS_PER_WORD)))
1521
1522 /* Select a format to encode pointers in exception handling data.  CODE
1523    is 0 for data, 1 for code labels, 2 for function pointers.  GLOBAL is
1524    true if the symbol may be affected by dynamic relocations.  */
1525 #define ASM_PREFERRED_EH_DATA_FORMAT(CODE, GLOBAL)                         \
1526   (flag_pic                                                                \
1527    ? ((GLOBAL) ? DW_EH_PE_indirect : 0) | DW_EH_PE_pcrel | DW_EH_PE_sdata4 \
1528    : DW_EH_PE_absptr)
1529
1530 /* This is how to output a reference to a user-level label named NAME.
1531    `assemble_name' uses this.  */
1532
1533 #define ASM_OUTPUT_LABELREF(FILE,NAME)  \
1534   asm_fprintf (FILE, "%U%s", NAME)
1535
1536 /* This is how to store into the string LABEL
1537    the symbol_ref name of an internal numbered label where
1538    PREFIX is the class of label and NUM is the number within the class.
1539    This is suitable for output with `assemble_name'.  */
1540
1541 #define ASM_GENERATE_INTERNAL_LABEL(LABEL,PREFIX,NUM)   \
1542   sprintf (LABEL, "*%s%s%ld", LOCAL_LABEL_PREFIX, PREFIX, (long)(NUM))
1543
1544 /* This is how to output an insn to push a register on the stack.
1545    It need not be very fast code.  */
1546
1547 #define ASM_OUTPUT_REG_PUSH(FILE,REGNO)  \
1548   asm_fprintf (FILE, "\tmovel %s,%Rsp@-\n", reg_names[REGNO])
1549
1550 /* This is how to output an insn to pop a register from the stack.
1551    It need not be very fast code.  */
1552
1553 #define ASM_OUTPUT_REG_POP(FILE,REGNO)  \
1554   asm_fprintf (FILE, "\tmovel %Rsp@+,%s\n", reg_names[REGNO])
1555
1556 /* This is how to output an element of a case-vector that is absolute.
1557    (The 68000 does not use such vectors,
1558    but we must define this macro anyway.)  */
1559
1560 #define ASM_OUTPUT_ADDR_VEC_ELT(FILE, VALUE)  \
1561   asm_fprintf (FILE, "\t.long %LL%d\n", VALUE)
1562
1563 /* This is how to output an element of a case-vector that is relative.  */
1564
1565 #define ASM_OUTPUT_ADDR_DIFF_ELT(FILE, BODY, VALUE, REL)  \
1566   asm_fprintf (FILE, "\t.word %LL%d-%LL%d\n", VALUE, REL)
1567
1568 /* This is how to output an assembler line
1569    that says to advance the location counter
1570    to a multiple of 2**LOG bytes.  */
1571
1572 /* We don't have a way to align to more than a two-byte boundary, so do the
1573    best we can and don't complain.  */
1574 #define ASM_OUTPUT_ALIGN(FILE,LOG)      \
1575   if ((LOG) >= 1)                       \
1576     fprintf (FILE, "\t.even\n");
1577
1578 #define ASM_OUTPUT_SKIP(FILE,SIZE)  \
1579   fprintf (FILE, "\t.skip %u\n", (int)(SIZE))
1580
1581 /* This says how to output an assembler line
1582    to define a global common symbol.  */
1583
1584 #define ASM_OUTPUT_COMMON(FILE, NAME, SIZE, ROUNDED)  \
1585 ( fputs (".comm ", (FILE)),                     \
1586   assemble_name ((FILE), (NAME)),               \
1587   fprintf ((FILE), ",%u\n", (int)(ROUNDED)))
1588
1589 /* This says how to output an assembler line
1590    to define a local common symbol.  */
1591
1592 #define ASM_OUTPUT_LOCAL(FILE, NAME, SIZE, ROUNDED)  \
1593 ( fputs (".lcomm ", (FILE)),                    \
1594   assemble_name ((FILE), (NAME)),               \
1595   fprintf ((FILE), ",%u\n", (int)(ROUNDED)))
1596
1597 /* Output a float value (represented as a C double) as an immediate operand.
1598    This macro is a 68k-specific macro.  */
1599
1600 #define ASM_OUTPUT_FLOAT_OPERAND(CODE,FILE,VALUE)               \
1601  do {                                                           \
1602       if (CODE == 'f')                                          \
1603         {                                                       \
1604           char dstr[30];                                        \
1605           real_to_decimal (dstr, &(VALUE), sizeof (dstr), 9, 0); \
1606           asm_fprintf ((FILE), "%I0r%s", dstr);                 \
1607         }                                                       \
1608       else                                                      \
1609         {                                                       \
1610           long l;                                               \
1611           REAL_VALUE_TO_TARGET_SINGLE (VALUE, l);               \
1612           asm_fprintf ((FILE), "%I0x%lx", l);                   \
1613         }                                                       \
1614      } while (0)
1615
1616 /* Output a double value (represented as a C double) as an immediate operand.
1617    This macro is a 68k-specific macro.  */
1618 #define ASM_OUTPUT_DOUBLE_OPERAND(FILE,VALUE)                           \
1619  do { char dstr[30];                                                    \
1620       real_to_decimal (dstr, &(VALUE), sizeof (dstr), 0, 1);            \
1621       asm_fprintf (FILE, "%I0r%s", dstr);                               \
1622     } while (0)
1623
1624 /* Note, long double immediate operands are not actually
1625    generated by m68k.md.  */
1626 #define ASM_OUTPUT_LONG_DOUBLE_OPERAND(FILE,VALUE)                      \
1627  do { char dstr[30];                                                    \
1628       real_to_decimal (dstr, &(VALUE), sizeof (dstr), 0, 1);            \
1629       asm_fprintf (FILE, "%I0r%s", dstr);                               \
1630     } while (0)
1631
1632 /* Print operand X (an rtx) in assembler syntax to file FILE.
1633    CODE is a letter or dot (`z' in `%z0') or 0 if no letter was specified.
1634    For `%' followed by punctuation, CODE is the punctuation and X is null.
1635
1636    On the 68000, we use several CODE characters:
1637    '.' for dot needed in Motorola-style opcode names.
1638    '-' for an operand pushing on the stack:
1639        sp@-, -(sp) or -(%sp) depending on the style of syntax.
1640    '+' for an operand pushing on the stack:
1641        sp@+, (sp)+ or (%sp)+ depending on the style of syntax.
1642    '@' for a reference to the top word on the stack:
1643        sp@, (sp) or (%sp) depending on the style of syntax.
1644    '#' for an immediate operand prefix (# in MIT and Motorola syntax
1645        but & in SGS syntax).
1646    '!' for the fpcr register (used in some float-to-fixed conversions).
1647    '$' for the letter `s' in an op code, but only on the 68040.
1648    '&' for the letter `d' in an op code, but only on the 68040.
1649    '/' for register prefix needed by longlong.h.
1650
1651    'b' for byte insn (no effect, on the Sun; this is for the ISI).
1652    'd' to force memory addressing to be absolute, not relative.
1653    'f' for float insn (print a CONST_DOUBLE as a float rather than in hex)
1654    'o' for operands to go directly to output_operand_address (bypassing
1655        print_operand_address--used only for SYMBOL_REFs under TARGET_PCREL)
1656    'x' for float insn (print a CONST_DOUBLE as a float rather than in hex),
1657        or print pair of registers as rx:ry.  */
1658
1659 #define PRINT_OPERAND_PUNCT_VALID_P(CODE)                               \
1660   ((CODE) == '.' || (CODE) == '#' || (CODE) == '-'                      \
1661    || (CODE) == '+' || (CODE) == '@' || (CODE) == '!'                   \
1662    || (CODE) == '$' || (CODE) == '&' || (CODE) == '/')
1663
1664 /* A C compound statement to output to stdio stream STREAM the
1665    assembler syntax for an instruction operand X.  X is an RTL
1666    expression.
1667
1668    CODE is a value that can be used to specify one of several ways
1669    of printing the operand.  It is used when identical operands
1670    must be printed differently depending on the context.  CODE
1671    comes from the `%' specification that was used to request
1672    printing of the operand.  If the specification was just `%DIGIT'
1673    then CODE is 0; if the specification was `%LTR DIGIT' then CODE
1674    is the ASCII code for LTR.
1675
1676    If X is a register, this macro should print the register's name.
1677    The names can be found in an array `reg_names' whose type is
1678    `char *[]'.  `reg_names' is initialized from `REGISTER_NAMES'.
1679
1680    When the machine description has a specification `%PUNCT' (a `%'
1681    followed by a punctuation character), this macro is called with
1682    a null pointer for X and the punctuation character for CODE.
1683
1684    See m68k.c for the m68k specific codes.  */
1685
1686 #define PRINT_OPERAND(FILE, X, CODE) print_operand (FILE, X, CODE)
1687
1688 /* A C compound statement to output to stdio stream STREAM the
1689    assembler syntax for an instruction operand that is a memory
1690    reference whose address is ADDR.  ADDR is an RTL expression.  */
1691
1692 #define PRINT_OPERAND_ADDRESS(FILE, ADDR) print_operand_address (FILE, ADDR)
1693
1694 /* Variables in m68k.c */
1695 extern const char *m68k_align_loops_string;
1696 extern const char *m68k_align_jumps_string;
1697 extern const char *m68k_align_funcs_string;
1698 extern const char *m68k_library_id_string;
1699 extern int m68k_align_loops;
1700 extern int m68k_align_jumps;
1701 extern int m68k_align_funcs;
1702 extern int m68k_last_compare_had_fp_operands;
1703
1704 \f
1705 /* Define the codes that are matched by predicates in m68k.c.  */
1706
1707 #define PREDICATE_CODES                                                 \
1708   {"general_src_operand", {CONST_INT, CONST_DOUBLE, CONST, SYMBOL_REF,  \
1709                            LABEL_REF, SUBREG, REG, MEM}},               \
1710   {"nonimmediate_src_operand", {SUBREG, REG, MEM}},                     \
1711   {"memory_src_operand", {SUBREG, MEM}},                                \
1712   {"not_sp_operand", {SUBREG, REG, MEM}},                               \
1713   {"pcrel_address", {SYMBOL_REF, LABEL_REF, CONST}},                    \
1714   {"const_uint32_operand", {CONST_INT, CONST_DOUBLE}},                  \
1715   {"const_sint32_operand", {CONST_INT}},                                \
1716   {"valid_dbcc_comparison_p", {EQ, NE, GTU, LTU, GEU, LEU,              \
1717                                GT, LT, GE, LE}},                        \
1718   {"extend_operator", {SIGN_EXTEND, ZERO_EXTEND}},
1719 \f
1720 /*
1721 Local variables:
1722 version-control: t
1723 End:
1724 */