OSDN Git Service

9d7843d7b94733363dd9a903e5201d83c56bb1f4
[pf3gnuchains/gcc-fork.git] / gcc / config / m68k / m68k.h
1 /* Definitions of target machine for GCC for Motorola 680x0/ColdFire.
2    Copyright (C) 1987, 1988, 1993, 1994, 1995, 1996, 1997, 1998, 1999,
3    2000, 2001, 2002, 2003, 2004, 2005, 2006 Free Software Foundation, Inc.
4
5 This file is part of GCC.
6
7 GCC is free software; you can redistribute it and/or modify
8 it under the terms of the GNU General Public License as published by
9 the Free Software Foundation; either version 2, or (at your option)
10 any later version.
11
12 GCC is distributed in the hope that it will be useful,
13 but WITHOUT ANY WARRANTY; without even the implied warranty of
14 MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
15 GNU General Public License for more details.
16
17 You should have received a copy of the GNU General Public License
18 along with GCC; see the file COPYING.  If not, write to
19 the Free Software Foundation, 51 Franklin Street, Fifth Floor,
20 Boston, MA 02110-1301, USA.  */
21
22 /* We need to have MOTOROLA always defined (either 0 or 1) because we use
23    if-statements and ?: on it.  This way we have compile-time error checking
24    for both the MOTOROLA and MIT code paths.  We do rely on the host compiler
25    to optimize away all constant tests.  */
26 #if MOTOROLA  /* Use the Motorola assembly syntax.  */
27 # define TARGET_VERSION fprintf (stderr, " (68k, Motorola syntax)")
28 #else
29 # define MOTOROLA 0  /* Use the MIT assembly syntax.  */
30 # define TARGET_VERSION fprintf (stderr, " (68k, MIT syntax)")
31 #endif
32
33 /* Handle --with-cpu default option from configure script.  */
34 #define OPTION_DEFAULT_SPECS                                            \
35   { "cpu",   "%{!mc68000:%{!m68000:%{!m68302:%{!m68010:%{!mc68020:%{!m68020:\
36 %{!m68030:%{!m68040:%{!m68020-40:%{!m68020-60:%{!m68060:%{!mcpu32:\
37 %{!m68332:%{!m5200:%{!m5206e:%{!m528x:%{!m5307:%{!m5407:%{!mcfv4e:\
38 %{!mcpu=*:%{!march=*:-%(VALUE)}}}}}}}}}}}}}}}}}}}}}" },
39
40 /* Pass flags to gas indicating which type of processor we have.  This
41    can be simplified when we can rely on the assembler supporting .cpu
42    and .arch directives.  */
43
44 #define ASM_CPU_SPEC "\
45 %{m68851}%{mno-68851} %{m68881}%{mno-68881} %{msoft-float:-mno-float} \
46 %{m68000}%{m68302}%{mc68000}%{m68010}%{m68020}%{mc68020}%{m68030}\
47 %{m68040}%{m68020-40:-m68040}%{m68020-60:-m68040}\
48 %{m68060}%{mcpu32}%{m68332}%{m5200}%{m5206e}%{m528x}%{m5307}%{m5407}%{mcfv4e}\
49 %{mcpu=*:-mcpu=%*}%{march=*:-march=%*}\
50 "
51
52 #define ASM_SPEC "%(asm_cpu_spec)"
53
54 #define EXTRA_SPECS                                     \
55   { "asm_cpu_spec", ASM_CPU_SPEC },                     \
56   SUBTARGET_EXTRA_SPECS
57
58 #define SUBTARGET_EXTRA_SPECS
59
60 /* Note that some other tm.h files include this one and then override
61    many of the definitions that relate to assembler syntax.  */
62
63 #define TARGET_CPU_CPP_BUILTINS()                                       \
64   do                                                                    \
65     {                                                                   \
66       builtin_define ("__m68k__");                                      \
67       builtin_define_std ("mc68000");                                   \
68       /* The other mc680x0 macros have traditionally been derived       \
69          from the tuning setting.  For example, -m68020-60 defines      \
70          m68060, even though it generates pure 68020 code.  */          \
71       switch (m68k_tune)                                                \
72         {                                                               \
73         case u68010:                                                    \
74           builtin_define_std ("mc68010");                               \
75           break;                                                        \
76                                                                         \
77         case u68020:                                                    \
78           builtin_define_std ("mc68020");                               \
79           break;                                                        \
80                                                                         \
81         case u68030:                                                    \
82           builtin_define_std ("mc68030");                               \
83           break;                                                        \
84                                                                         \
85         case u68040:                                                    \
86           builtin_define_std ("mc68040");                               \
87           break;                                                        \
88                                                                         \
89         case u68060:                                                    \
90           builtin_define_std ("mc68060");                               \
91           break;                                                        \
92                                                                         \
93         case u68020_60:                                                 \
94           builtin_define_std ("mc68060");                               \
95           /* Fall through.  */                                          \
96         case u68020_40:                                                 \
97           builtin_define_std ("mc68040");                               \
98           builtin_define_std ("mc68030");                               \
99           builtin_define_std ("mc68020");                               \
100           break;                                                        \
101                                                                         \
102         case ucpu32:                                                    \
103           builtin_define_std ("mc68332");                               \
104           builtin_define_std ("mcpu32");                                \
105           builtin_define_std ("mc68020");                               \
106           break;                                                        \
107                                                                         \
108         case ucfv2:                                                     \
109           builtin_define ("__mcfv2__");                                 \
110           break;                                                        \
111                                                                         \
112         case ucfv3:                                                     \
113           builtin_define ("__mcfv3__");                                 \
114           break;                                                        \
115                                                                         \
116         case ucfv4:                                                     \
117           builtin_define ("__mcfv4__");                                 \
118           break;                                                        \
119                                                                         \
120         case ucfv4e:                                                    \
121           builtin_define ("__mcfv4e__");                                \
122           break;                                                        \
123                                                                         \
124         case ucfv5:                                                     \
125           builtin_define ("__mcfv5__");                                 \
126           break;                                                        \
127                                                                         \
128         default:                                                        \
129           break;                                                        \
130         }                                                               \
131                                                                         \
132       if (TARGET_68881)                                                 \
133         builtin_define ("__HAVE_68881__");                              \
134                                                                         \
135       if (TARGET_COLDFIRE)                                              \
136         {                                                               \
137           const char *tmp;                                              \
138                                                                         \
139           tmp = m68k_cpp_cpu_ident ("cf");                              \
140           if (tmp)                                                      \
141             builtin_define (tmp);                                       \
142           tmp = m68k_cpp_cpu_family ("cf");                             \
143           if (tmp)                                                      \
144             builtin_define (tmp);                                       \
145           builtin_define ("__mcoldfire__");                             \
146                                                                         \
147           if (TARGET_ISAC)                                              \
148             builtin_define ("__mcfisac__");                             \
149           else if (TARGET_ISAB)                                         \
150             {                                                           \
151               builtin_define ("__mcfisab__");                           \
152               /* ISA_B: Legacy 5407 defines.  */                        \
153               builtin_define ("__mcf5400__");                           \
154               builtin_define ("__mcf5407__");                           \
155             }                                                           \
156           else if (TARGET_ISAAPLUS)                                     \
157             {                                                           \
158               builtin_define ("__mcfisaaplus__");                       \
159               /* ISA_A+: legacy defines.  */                            \
160               builtin_define ("__mcf528x__");                           \
161               builtin_define ("__mcf5200__");                           \
162             }                                                           \
163           else                                                          \
164             {                                                           \
165               builtin_define ("__mcfisaa__");                           \
166               /* ISA_A: legacy defines.  */                             \
167               switch (m68k_tune)                                        \
168                 {                                                       \
169                 case ucfv2:                                             \
170                   builtin_define ("__mcf5200__");                       \
171                   break;                                                \
172                                                                         \
173                 case ucfv3:                                             \
174                   builtin_define ("__mcf5307__");                       \
175                   builtin_define ("__mcf5300__");                       \
176                   break;                                                \
177                                                                         \
178                 default:                                                \
179                   break;                                                \
180                 }                                                       \
181             }                                                           \
182         }                                                               \
183                                                                         \
184       if (TARGET_COLDFIRE_FPU)                                          \
185         builtin_define ("__mcffpu__");                                  \
186                                                                         \
187       if (TARGET_CF_HWDIV)                                              \
188         builtin_define ("__mcfhwdiv__");                                \
189                                                                         \
190       builtin_assert ("cpu=m68k");                                      \
191       builtin_assert ("machine=m68k");                                  \
192     }                                                                   \
193   while (0)
194
195 /* Classify the groups of pseudo-ops used to assemble QI, HI and SI
196    quantities.  */
197 #define INT_OP_STANDARD 0       /* .byte, .short, .long */
198 #define INT_OP_DOT_WORD 1       /* .byte, .word, .long */
199 #define INT_OP_NO_DOT   2       /* byte, short, long */
200 #define INT_OP_DC       3       /* dc.b, dc.w, dc.l */
201
202 /* Set the default.  */
203 #define INT_OP_GROUP INT_OP_DOT_WORD
204
205 /* Bit values used by m68k-devices.def to identify processor capabilities.  */
206 #define FL_BITFIELD  (1 << 0)    /* Support bitfield instructions.  */
207 #define FL_68881     (1 << 1)    /* (Default) support for 68881/2.  */
208 #define FL_COLDFIRE  (1 << 2)    /* ColdFire processor.  */
209 #define FL_CF_HWDIV  (1 << 3)    /* ColdFire hardware divide supported.  */
210 #define FL_CF_MAC    (1 << 4)    /* ColdFire MAC unit supported.  */
211 #define FL_CF_EMAC   (1 << 5)    /* ColdFire eMAC unit supported.  */
212 #define FL_CF_EMAC_B (1 << 6)    /* ColdFire eMAC-B unit supported.  */
213 #define FL_CF_USP    (1 << 7)    /* ColdFire User Stack Pointer supported.  */
214 #define FL_CF_FPU    (1 << 8)    /* ColdFire FPU supported.  */
215 #define FL_ISA_68000 (1 << 9)
216 #define FL_ISA_68010 (1 << 10)
217 #define FL_ISA_68020 (1 << 11)
218 #define FL_ISA_68040 (1 << 12)
219 #define FL_ISA_A     (1 << 13)
220 #define FL_ISA_APLUS (1 << 14)
221 #define FL_ISA_B     (1 << 15)
222 #define FL_ISA_C     (1 << 16)
223 #define FL_MMU       0   /* Used by multilib machinery.  */
224
225 #define TARGET_68010            ((m68k_cpu_flags & FL_ISA_68010) != 0)
226 #define TARGET_68020            ((m68k_cpu_flags & FL_ISA_68020) != 0)
227 #define TARGET_68040            ((m68k_cpu_flags & FL_ISA_68040) != 0)
228 #define TARGET_COLDFIRE         ((m68k_cpu_flags & FL_COLDFIRE) != 0)
229 #define TARGET_COLDFIRE_FPU     (m68k_fpu == FPUTYPE_COLDFIRE)
230 #define TARGET_68881            (m68k_fpu == FPUTYPE_68881)
231
232 /* Size (in bytes) of FPU registers.  */
233 #define TARGET_FP_REG_SIZE      (TARGET_COLDFIRE ? 8 : 12)
234
235 #define TARGET_ISAAPLUS         ((m68k_cpu_flags & FL_ISA_APLUS) != 0)
236 #define TARGET_ISAB             ((m68k_cpu_flags & FL_ISA_B) != 0)
237 #define TARGET_ISAC             ((m68k_cpu_flags & FL_ISA_C) != 0)
238
239 #define TUNE_68000      (m68k_tune == u68000)
240 #define TUNE_68010      (m68k_tune == u68010)
241 #define TUNE_68000_10   (TUNE_68000 || TUNE_68010)
242 #define TUNE_68030      (m68k_tune == u68030 \
243                          || m68k_tune == u68020_40 \
244                          || m68k_tune == u68020_60)
245 #define TUNE_68040      (m68k_tune == u68040 \
246                          || m68k_tune == u68020_40 \
247                          || m68k_tune == u68020_60)
248 #define TUNE_68060      (m68k_tune == u68060 || m68k_tune == u68020_60)
249 #define TUNE_68040_60   (TUNE_68040 || TUNE_68060)
250 #define TUNE_CPU32      (m68k_tune == ucpu32)
251 #define TUNE_CFV2       (m68k_tune == ucfv2)
252
253 #define OVERRIDE_OPTIONS   override_options()
254
255 /* These are meant to be redefined in the host dependent files */
256 #define SUBTARGET_OVERRIDE_OPTIONS
257 \f
258 /* target machine storage layout */
259
260 /* "long double" is the same as "double" on ColdFire targets.  */
261
262 #define LONG_DOUBLE_TYPE_SIZE (TARGET_COLDFIRE ? 64 : 80)
263
264 /* We need to know the size of long double at compile-time in libgcc2.  */
265
266 #ifdef __mcoldfire__
267 #define LIBGCC2_LONG_DOUBLE_TYPE_SIZE 64
268 #else
269 #define LIBGCC2_LONG_DOUBLE_TYPE_SIZE 80
270 #endif
271
272 /* Set the value of FLT_EVAL_METHOD in float.h.  When using 68040 fp
273    instructions, we get proper intermediate rounding, otherwise we
274    get extended precision results.  */
275 #define TARGET_FLT_EVAL_METHOD ((TARGET_68040 || ! TARGET_68881) ? 0 : 2)
276
277 #define BITS_BIG_ENDIAN 1
278 #define BYTES_BIG_ENDIAN 1
279 #define WORDS_BIG_ENDIAN 1
280
281 #define UNITS_PER_WORD 4
282
283 #define PARM_BOUNDARY (TARGET_SHORT ? 16 : 32)
284 #define STACK_BOUNDARY 16
285 #define FUNCTION_BOUNDARY 16
286 #define EMPTY_FIELD_BOUNDARY 16
287 /* ColdFire strongly prefers a 32-bit aligned stack.  */
288 #define PREFERRED_STACK_BOUNDARY (TARGET_COLDFIRE ? 32 : 16)
289
290 /* No data type wants to be aligned rounder than this.
291    Most published ABIs say that ints should be aligned on 16-bit
292    boundaries, but CPUs with 32-bit busses get better performance
293    aligned on 32-bit boundaries.  ColdFires without a misalignment
294    module require 32-bit alignment.  */
295 #define BIGGEST_ALIGNMENT (TARGET_ALIGN_INT ? 32 : 16)
296
297 #define STRICT_ALIGNMENT (TARGET_STRICT_ALIGNMENT)
298
299 #define INT_TYPE_SIZE (TARGET_SHORT ? 16 : 32)
300
301 /* Define these to avoid dependence on meaning of `int'.  */
302 #define WCHAR_TYPE "long int"
303 #define WCHAR_TYPE_SIZE 32
304
305 /* Maximum number of library IDs we permit with -mid-shared-library.  */
306 #define MAX_LIBRARY_ID 255
307
308 \f
309 /* Standard register usage.  */
310
311 /* For the m68k, we give the data registers numbers 0-7,
312    the address registers numbers 010-017 (8-15),
313    and the 68881 floating point registers numbers 020-027 (16-23).
314    We also have a fake `arg-pointer' register 030 (24) used for
315    register elimination.  */
316 #define FIRST_PSEUDO_REGISTER 25
317
318 /* All m68k targets (except AmigaOS) use %a5 as the PIC register  */
319 #define PIC_OFFSET_TABLE_REGNUM (flag_pic ? 13 : INVALID_REGNUM)
320
321 /* 1 for registers that have pervasive standard uses
322    and are not available for the register allocator.
323    On the m68k, only the stack pointer is such.
324    Our fake arg-pointer is obviously fixed as well.  */
325 #define FIXED_REGISTERS        \
326  {/* Data registers.  */       \
327   0, 0, 0, 0, 0, 0, 0, 0,      \
328                                \
329   /* Address registers.  */    \
330   0, 0, 0, 0, 0, 0, 0, 1,      \
331                                \
332   /* Floating point registers  \
333      (if available).  */       \
334   0, 0, 0, 0, 0, 0, 0, 0,      \
335                                \
336   /* Arg pointer.  */          \
337   1 }
338
339 /* 1 for registers not available across function calls.
340    These must include the FIXED_REGISTERS and also any
341    registers that can be used without being saved.
342    The latter must include the registers where values are returned
343    and the register where structure-value addresses are passed.
344    Aside from that, you can include as many other registers as you like.  */
345 #define CALL_USED_REGISTERS     \
346  {/* Data registers.  */        \
347   1, 1, 0, 0, 0, 0, 0, 0,       \
348                                 \
349   /* Address registers.  */     \
350   1, 1, 0, 0, 0, 0, 0, 1,       \
351                                 \
352   /* Floating point registers   \
353      (if available).  */        \
354   1, 1, 0, 0, 0, 0, 0, 0,       \
355                                 \
356   /* Arg pointer.  */           \
357   1 }
358
359 #define REG_ALLOC_ORDER         \
360 { /* d0/d1/a0/a1 */             \
361   0, 1, 8, 9,                   \
362   /* d2-d7 */                   \
363   2, 3, 4, 5, 6, 7,             \
364   /* a2-a7/arg */               \
365   10, 11, 12, 13, 14, 15, 24,   \
366   /* fp0-fp7 */                 \
367   16, 17, 18, 19, 20, 21, 22, 23\
368 }
369
370
371 /* Make sure everything's fine if we *don't* have a given processor.
372    This assumes that putting a register in fixed_regs will keep the
373    compiler's mitts completely off it.  We don't bother to zero it out
374    of register classes.  */
375 #define CONDITIONAL_REGISTER_USAGE                              \
376 {                                                               \
377   int i;                                                        \
378   HARD_REG_SET x;                                               \
379   if (!TARGET_HARD_FLOAT)                                       \
380     {                                                           \
381       COPY_HARD_REG_SET (x, reg_class_contents[(int)FP_REGS]);  \
382       for (i = 0; i < FIRST_PSEUDO_REGISTER; i++)               \
383         if (TEST_HARD_REG_BIT (x, i))                           \
384           fixed_regs[i] = call_used_regs[i] = 1;                \
385     }                                                           \
386   if (PIC_OFFSET_TABLE_REGNUM != INVALID_REGNUM)                \
387     fixed_regs[PIC_OFFSET_TABLE_REGNUM]                         \
388       = call_used_regs[PIC_OFFSET_TABLE_REGNUM] = 1;            \
389 }
390
391 /* On the m68k, ordinary registers hold 32 bits worth;
392    for the 68881 registers, a single register is always enough for
393    anything that can be stored in them at all.  */
394 #define HARD_REGNO_NREGS(REGNO, MODE)   \
395   ((REGNO) >= 16 ? GET_MODE_NUNITS (MODE)       \
396    : ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD))
397
398 /* A C expression that is nonzero if hard register NEW_REG can be
399    considered for use as a rename register for OLD_REG register.  */
400
401 #define HARD_REGNO_RENAME_OK(OLD_REG, NEW_REG) \
402   m68k_hard_regno_rename_ok (OLD_REG, NEW_REG)
403
404 #define HARD_REGNO_MODE_OK(REGNO, MODE) \
405   m68k_regno_mode_ok ((REGNO), (MODE))
406
407 #define SECONDARY_RELOAD_CLASS(CLASS, MODE, X) \
408   m68k_secondary_reload_class (CLASS, MODE, X)
409
410 #define MODES_TIEABLE_P(MODE1, MODE2)                   \
411   (! TARGET_HARD_FLOAT                                  \
412    || ((GET_MODE_CLASS (MODE1) == MODE_FLOAT            \
413         || GET_MODE_CLASS (MODE1) == MODE_COMPLEX_FLOAT)        \
414        == (GET_MODE_CLASS (MODE2) == MODE_FLOAT         \
415            || GET_MODE_CLASS (MODE2) == MODE_COMPLEX_FLOAT)))
416
417 /* Specify the registers used for certain standard purposes.
418    The values of these macros are register numbers.  */
419
420 #define STACK_POINTER_REGNUM 15
421
422 /* Most m68k targets use %a6 as a frame pointer.  The AmigaOS
423    ABI uses %a6 for shared library calls, therefore the frame
424    pointer is shifted to %a5 on this target.  */
425 #define FRAME_POINTER_REGNUM 14
426
427 #define FRAME_POINTER_REQUIRED 0
428
429 /* Base register for access to arguments of the function.
430  * This isn't a hardware register. It will be eliminated to the
431  * stack pointer or frame pointer.
432  */
433 #define ARG_POINTER_REGNUM 24
434
435 #define STATIC_CHAIN_REGNUM 8
436 #define M68K_STATIC_CHAIN_REG_NAME REGISTER_PREFIX "a0"
437
438 /* Register in which address to store a structure value
439    is passed to a function.  */
440 #define M68K_STRUCT_VALUE_REGNUM 9
441
442 \f
443
444 /* The m68k has three kinds of registers, so eight classes would be
445    a complete set.  One of them is not needed.  */
446 enum reg_class {
447   NO_REGS, DATA_REGS,
448   ADDR_REGS, FP_REGS,
449   GENERAL_REGS, DATA_OR_FP_REGS,
450   ADDR_OR_FP_REGS, ALL_REGS,
451   LIM_REG_CLASSES };
452
453 #define N_REG_CLASSES (int) LIM_REG_CLASSES
454
455 #define REG_CLASS_NAMES \
456  { "NO_REGS", "DATA_REGS",              \
457    "ADDR_REGS", "FP_REGS",              \
458    "GENERAL_REGS", "DATA_OR_FP_REGS",   \
459    "ADDR_OR_FP_REGS", "ALL_REGS" }
460
461 #define REG_CLASS_CONTENTS \
462 {                                       \
463   {0x00000000},  /* NO_REGS */          \
464   {0x000000ff},  /* DATA_REGS */        \
465   {0x0100ff00},  /* ADDR_REGS */        \
466   {0x00ff0000},  /* FP_REGS */          \
467   {0x0100ffff},  /* GENERAL_REGS */     \
468   {0x00ff00ff},  /* DATA_OR_FP_REGS */  \
469   {0x01ffff00},  /* ADDR_OR_FP_REGS */  \
470   {0x01ffffff},  /* ALL_REGS */         \
471 }
472
473 extern enum reg_class regno_reg_class[];
474 #define REGNO_REG_CLASS(REGNO) (regno_reg_class[(REGNO)])
475 #define INDEX_REG_CLASS GENERAL_REGS
476 #define BASE_REG_CLASS ADDR_REGS
477
478 /* We do a trick here to modify the effective constraints on the
479    machine description; we zorch the constraint letters that aren't
480    appropriate for a specific target.  This allows us to guarantee
481    that a specific kind of register will not be used for a given target
482    without fiddling with the register classes above.  */
483 #define REG_CLASS_FROM_LETTER(C) \
484   ((C) == 'a' ? ADDR_REGS :                     \
485    ((C) == 'd' ? DATA_REGS :                    \
486     ((C) == 'f' ? (TARGET_HARD_FLOAT ?          \
487                    FP_REGS : NO_REGS) :         \
488      NO_REGS)))
489
490 /* For the m68k, `I' is used for the range 1 to 8
491    allowed as immediate shift counts and in addq.
492    `J' is used for the range of signed numbers that fit in 16 bits.
493    `K' is for numbers that moveq can't handle.
494    `L' is for range -8 to -1, range of values that can be added with subq.
495    `M' is for numbers that moveq+notb can't handle.
496    'N' is for range 24 to 31, rotatert:SI 8 to 1 expressed as rotate.
497    'O' is for 16 (for rotate using swap).
498    'P' is for range 8 to 15, rotatert:HI 8 to 1 expressed as rotate.
499    'R' is for numbers that mov3q can handle.  */
500 #define CONST_OK_FOR_LETTER_P(VALUE, C) \
501   ((C) == 'I' ? (VALUE) > 0 && (VALUE) <= 8 : \
502    (C) == 'J' ? (VALUE) >= -0x8000 && (VALUE) <= 0x7FFF : \
503    (C) == 'K' ? (VALUE) < -0x80 || (VALUE) >= 0x80 : \
504    (C) == 'L' ? (VALUE) < 0 && (VALUE) >= -8 : \
505    (C) == 'M' ? (VALUE) < -0x100 || (VALUE) >= 0x100 : \
506    (C) == 'N' ? (VALUE) >= 24 && (VALUE) <= 31 : \
507    (C) == 'O' ? (VALUE) == 16 : \
508    (C) == 'P' ? (VALUE) >= 8 && (VALUE) <= 15 : \
509    (C) == 'R' ? valid_mov3q_const (VALUE) : 0)
510
511 /* "G" defines all of the floating constants that are *NOT* 68881
512    constants.  This is so 68881 constants get reloaded and the
513    fpmovecr is used.  */
514 #define CONST_DOUBLE_OK_FOR_LETTER_P(VALUE, C)  \
515   ((C) == 'G' ? ! (TARGET_68881 && standard_68881_constant_p (VALUE)) : 0 )
516
517 /* `Q' means address register indirect addressing mode.
518    `S' is for operands that satisfy 'm' when -mpcrel is in effect.
519    `T' is for operands that satisfy 's' when -mpcrel is not in effect.
520    `U' is for register offset addressing.
521    `W' is for const_call_operands.  */
522 #define EXTRA_CONSTRAINT(OP,CODE)                       \
523   ((CODE) == 'S'                                        \
524    ? (TARGET_PCREL                                      \
525       && GET_CODE (OP) == MEM                           \
526       && (GET_CODE (XEXP (OP, 0)) == SYMBOL_REF         \
527           || GET_CODE (XEXP (OP, 0)) == LABEL_REF       \
528           || GET_CODE (XEXP (OP, 0)) == CONST))         \
529    :                                                    \
530    (CODE) == 'T'                                        \
531    ? (!flag_pic                                         \
532       && (GET_CODE (OP) == SYMBOL_REF                   \
533           || GET_CODE (OP) == LABEL_REF                 \
534           || GET_CODE (OP) == CONST))                   \
535    :                                                    \
536    (CODE) == 'Q'                                        \
537    ? m68k_matches_q_p (OP)                              \
538    :                                                    \
539    (CODE) == 'U'                                        \
540    ? m68k_matches_u_p (OP)                              \
541    :                                                    \
542    (CODE) == 'W'                                        \
543    ? const_call_operand (OP, VOIDmode)                  \
544    : 0)
545
546 #define PREFERRED_RELOAD_CLASS(X,CLASS) \
547   m68k_preferred_reload_class (X, CLASS)
548
549 /* On the m68k, this is the size of MODE in words,
550    except in the FP regs, where a single reg is always enough.  */
551 #define CLASS_MAX_NREGS(CLASS, MODE)    \
552  ((CLASS) == FP_REGS ? 1 \
553   : ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD))
554
555 /* Moves between fp regs and other regs are two insns.  */
556 #define REGISTER_MOVE_COST(MODE, CLASS1, CLASS2)        \
557   ((((CLASS1) == FP_REGS) != ((CLASS2) == FP_REGS)) ? 4 : 2)
558 \f
559 /* Stack layout; function entry, exit and calling.  */
560
561 #define STACK_GROWS_DOWNWARD 1
562 #define FRAME_GROWS_DOWNWARD 1
563 #define STARTING_FRAME_OFFSET 0
564
565 /* On the 680x0, sp@- in a byte insn really pushes a word.
566    On the ColdFire, sp@- in a byte insn pushes just a byte.  */
567 #define PUSH_ROUNDING(BYTES) (TARGET_COLDFIRE ? BYTES : ((BYTES) + 1) & ~1)
568
569 #define FIRST_PARM_OFFSET(FNDECL) 8
570
571 /* On the 68000, the RTS insn cannot pop anything.
572    On the 68010, the RTD insn may be used to pop them if the number
573      of args is fixed, but if the number is variable then the caller
574      must pop them all.  RTD can't be used for library calls now
575      because the library is compiled with the Unix compiler.
576    Use of RTD is a selectable option, since it is incompatible with
577    standard Unix calling sequences.  If the option is not selected,
578    the caller must always pop the args.  */
579 #define RETURN_POPS_ARGS(FUNDECL,FUNTYPE,SIZE)   \
580   ((TARGET_RTD && (!(FUNDECL) || TREE_CODE (FUNDECL) != IDENTIFIER_NODE)        \
581     && (TYPE_ARG_TYPES (FUNTYPE) == 0                           \
582         || (TREE_VALUE (tree_last (TYPE_ARG_TYPES (FUNTYPE)))   \
583             == void_type_node)))                                \
584    ? (SIZE) : 0)
585
586 /* On the m68k the return value defaults to D0.  */
587 #define FUNCTION_VALUE(VALTYPE, FUNC)  \
588   gen_rtx_REG (TYPE_MODE (VALTYPE), 0)
589
590 /* On the m68k the return value defaults to D0.  */
591 #define LIBCALL_VALUE(MODE)  gen_rtx_REG (MODE, 0)
592
593 /* On the m68k, D0 is usually the only register used.  */
594 #define FUNCTION_VALUE_REGNO_P(N) ((N) == 0)
595
596 /* Define this to be true when FUNCTION_VALUE_REGNO_P is true for
597    more than one register.
598    XXX This macro is m68k specific and used only for m68kemb.h.  */
599 #define NEEDS_UNTYPED_CALL 0
600
601 /* On the m68k, all arguments are usually pushed on the stack.  */
602 #define FUNCTION_ARG_REGNO_P(N) 0
603 \f
604 /* On the m68k, this is a single integer, which is a number of bytes
605    of arguments scanned so far.  */
606 #define CUMULATIVE_ARGS int
607
608 /* On the m68k, the offset starts at 0.  */
609 #define INIT_CUMULATIVE_ARGS(CUM, FNTYPE, LIBNAME, INDIRECT, N_NAMED_ARGS) \
610  ((CUM) = 0)
611
612 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED)    \
613  ((CUM) += ((MODE) != BLKmode                   \
614             ? (GET_MODE_SIZE (MODE) + 3) & ~3   \
615             : (int_size_in_bytes (TYPE) + 3) & ~3))
616
617 /* On the m68k all args are always pushed.  */
618 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED) 0
619
620 #define FUNCTION_PROFILER(FILE, LABELNO)  \
621   asm_fprintf (FILE, "\tlea %LLP%d,%Ra0\n\tjsr mcount\n", (LABELNO))
622
623 #define EXIT_IGNORE_STACK 1
624
625 /* Output assembler code for a block containing the constant parts
626    of a trampoline, leaving space for the variable parts.
627
628    On the m68k, the trampoline looks like this:
629      movl #STATIC,a0
630      jmp  FUNCTION
631
632    WARNING: Targets that may run on 68040+ cpus must arrange for
633    the instruction cache to be flushed.  Previous incarnations of
634    the m68k trampoline code attempted to get around this by either
635    using an out-of-line transfer function or pc-relative data, but
636    the fact remains that the code to jump to the transfer function
637    or the code to load the pc-relative data needs to be flushed
638    just as much as the "variable" portion of the trampoline.
639    Recognizing that a cache flush is going to be required anyway,
640    dispense with such notions and build a smaller trampoline.
641
642    Since more instructions are required to move a template into
643    place than to create it on the spot, don't use a template.  */
644
645 #define TRAMPOLINE_SIZE 12
646 #define TRAMPOLINE_ALIGNMENT 16
647
648 /* Targets redefine this to invoke code to either flush the cache,
649    or enable stack execution (or both).  */
650 #ifndef FINALIZE_TRAMPOLINE
651 #define FINALIZE_TRAMPOLINE(TRAMP)
652 #endif
653
654 /* We generate a two-instructions program at address TRAMP :
655         movea.l &CXT,%a0
656         jmp FNADDR  */
657 #define INITIALIZE_TRAMPOLINE(TRAMP, FNADDR, CXT)                       \
658 {                                                                       \
659   emit_move_insn (gen_rtx_MEM (HImode, TRAMP),                          \
660                   GEN_INT(0x207C + ((STATIC_CHAIN_REGNUM-8) << 9)));    \
661   emit_move_insn (gen_rtx_MEM (SImode, plus_constant (TRAMP, 2)), CXT); \
662   emit_move_insn (gen_rtx_MEM (HImode, plus_constant (TRAMP, 6)),       \
663                   GEN_INT(0x4EF9));                                     \
664   emit_move_insn (gen_rtx_MEM (SImode, plus_constant (TRAMP, 8)), FNADDR); \
665   FINALIZE_TRAMPOLINE(TRAMP);                                           \
666 }
667
668 /* This is the library routine that is used to transfer control from the
669    trampoline to the actual nested function.  It is defined for backward
670    compatibility, for linking with object code that used the old trampoline
671    definition.
672
673    A colon is used with no explicit operands to cause the template string
674    to be scanned for %-constructs.
675
676    The function name __transfer_from_trampoline is not actually used.
677    The function definition just permits use of "asm with operands"
678    (though the operand list is empty).  */
679 #define TRANSFER_FROM_TRAMPOLINE                                \
680 void                                                            \
681 __transfer_from_trampoline ()                                   \
682 {                                                               \
683   register char *a0 asm (M68K_STATIC_CHAIN_REG_NAME);           \
684   asm (GLOBAL_ASM_OP "___trampoline");                          \
685   asm ("___trampoline:");                                       \
686   asm volatile ("move%.l %0,%@" : : "m" (a0[22]));              \
687   asm volatile ("move%.l %1,%0" : "=a" (a0) : "m" (a0[18]));    \
688   asm ("rts":);                                                 \
689 }
690 \f
691 /* There are two registers that can always be eliminated on the m68k.
692    The frame pointer and the arg pointer can be replaced by either the
693    hard frame pointer or to the stack pointer, depending upon the
694    circumstances.  The hard frame pointer is not used before reload and
695    so it is not eligible for elimination.  */
696 #define ELIMINABLE_REGS                                 \
697 {{ ARG_POINTER_REGNUM, STACK_POINTER_REGNUM },          \
698  { ARG_POINTER_REGNUM, FRAME_POINTER_REGNUM },          \
699  { FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM }}
700
701 #define CAN_ELIMINATE(FROM, TO) \
702   ((TO) == STACK_POINTER_REGNUM ? ! frame_pointer_needed : 1)
703
704 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET)                    \
705   (OFFSET) = m68k_initial_elimination_offset(FROM, TO)
706 \f
707 /* Addressing modes, and classification of registers for them.  */
708
709 #define HAVE_POST_INCREMENT 1
710 #define HAVE_PRE_DECREMENT 1
711
712 /* Macros to check register numbers against specific register classes.  */
713
714 /* True for data registers, D0 through D7.  */
715 #define DATA_REGNO_P(REGNO) ((unsigned int) (REGNO) < 8)
716
717 /* True for address registers, A0 through A7.  */
718 #define ADDRESS_REGNO_P(REGNO) (((unsigned int) (REGNO) - 8) < 8)
719
720 /* True for integer registers, D0 through D7 and A0 through A7.  */
721 #define INT_REGNO_P(REGNO) ((unsigned int) (REGNO) < 16)
722
723 /* True for floating point registers, FP0 through FP7.  */
724 #define FP_REGNO_P(REGNO) (((unsigned int) (REGNO) - 16) < 8)
725
726 #define REGNO_OK_FOR_INDEX_P(REGNO)                     \
727   (INT_REGNO_P (REGNO)                                  \
728    || INT_REGNO_P (reg_renumber[REGNO]))
729
730 #define REGNO_OK_FOR_BASE_P(REGNO)                      \
731   (ADDRESS_REGNO_P (REGNO)                              \
732    || ADDRESS_REGNO_P (reg_renumber[REGNO]))
733
734 #define REGNO_OK_FOR_DATA_P(REGNO)                      \
735   (DATA_REGNO_P (REGNO)                                 \
736    || DATA_REGNO_P (reg_renumber[REGNO]))
737
738 #define REGNO_OK_FOR_FP_P(REGNO)                        \
739   (FP_REGNO_P (REGNO)                                   \
740    || FP_REGNO_P (reg_renumber[REGNO]))
741
742 /* Now macros that check whether X is a register and also,
743    strictly, whether it is in a specified class.
744
745    These macros are specific to the m68k, and may be used only
746    in code for printing assembler insns and in conditions for
747    define_optimization.  */
748
749 /* 1 if X is a data register.  */
750 #define DATA_REG_P(X) (REG_P (X) && REGNO_OK_FOR_DATA_P (REGNO (X)))
751
752 /* 1 if X is an fp register.  */
753 #define FP_REG_P(X) (REG_P (X) && REGNO_OK_FOR_FP_P (REGNO (X)))
754
755 /* 1 if X is an address register  */
756 #define ADDRESS_REG_P(X) (REG_P (X) && REGNO_OK_FOR_BASE_P (REGNO (X)))
757 \f
758 /* True if SYMBOL + OFFSET constants must refer to something within
759    SYMBOL's section.  */
760 #ifndef M68K_OFFSETS_MUST_BE_WITHIN_SECTIONS_P
761 #define M68K_OFFSETS_MUST_BE_WITHIN_SECTIONS_P 0
762 #endif
763
764 #define MAX_REGS_PER_ADDRESS 2
765
766 #define CONSTANT_ADDRESS_P(X)                                           \
767   ((GET_CODE (X) == LABEL_REF || GET_CODE (X) == SYMBOL_REF             \
768     || GET_CODE (X) == CONST_INT || GET_CODE (X) == CONST               \
769     || GET_CODE (X) == HIGH)                                            \
770    && LEGITIMATE_CONSTANT_P (X))
771
772 /* Nonzero if the constant value X is a legitimate general operand.
773    It is given that X satisfies CONSTANT_P or is a CONST_DOUBLE.  */
774 #define LEGITIMATE_CONSTANT_P(X)                                \
775   (GET_MODE (X) != XFmode                                       \
776    && !m68k_illegitimate_symbolic_constant_p (X))
777
778 #ifndef REG_OK_STRICT
779 #define REG_STRICT_P 0
780 #else
781 #define REG_STRICT_P 1
782 #endif
783
784 #define LEGITIMATE_PIC_OPERAND_P(X)                             \
785   (!symbolic_operand (X, VOIDmode)                              \
786    || (TARGET_PCREL && REG_STRICT_P))
787
788 #define REG_OK_FOR_BASE_P(X) \
789   m68k_legitimate_base_reg_p (X, REG_STRICT_P)
790
791 #define REG_OK_FOR_INDEX_P(X) \
792   m68k_legitimate_index_reg_p (X, REG_STRICT_P)
793
794 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, ADDR)                         \
795   do                                                                    \
796     {                                                                   \
797       if (m68k_legitimate_address_p (MODE, X, REG_STRICT_P))            \
798         goto ADDR;                                                      \
799     }                                                                   \
800   while (0)
801
802 /* Don't call memory_address_noforce for the address to fetch
803    the switch offset.  This address is ok as it stands,
804    but memory_address_noforce would alter it.  */
805 #define PIC_CASE_VECTOR_ADDRESS(index) index
806 \f
807 /* For the 68000, we handle X+REG by loading X into a register R and
808    using R+REG.  R will go in an address reg and indexing will be used.
809    However, if REG is a broken-out memory address or multiplication,
810    nothing needs to be done because REG can certainly go in an address reg.  */
811 #define COPY_ONCE(Y) if (!copied) { Y = copy_rtx (Y); copied = ch = 1; }
812 #define LEGITIMIZE_ADDRESS(X,OLDX,MODE,WIN)   \
813 { register int ch = (X) != (OLDX);                                      \
814   if (GET_CODE (X) == PLUS)                                             \
815     { int copied = 0;                                                   \
816       if (GET_CODE (XEXP (X, 0)) == MULT)                               \
817         { COPY_ONCE (X); XEXP (X, 0) = force_operand (XEXP (X, 0), 0);} \
818       if (GET_CODE (XEXP (X, 1)) == MULT)                               \
819         { COPY_ONCE (X); XEXP (X, 1) = force_operand (XEXP (X, 1), 0);} \
820       if (ch && GET_CODE (XEXP (X, 1)) == REG                           \
821           && GET_CODE (XEXP (X, 0)) == REG)                             \
822         { if (TARGET_COLDFIRE_FPU                                       \
823               && GET_MODE_CLASS (MODE) == MODE_FLOAT)                   \
824             { COPY_ONCE (X); X = force_operand (X, 0);}                 \
825           goto WIN; }                                                   \
826       if (ch) { GO_IF_LEGITIMATE_ADDRESS (MODE, X, WIN); }              \
827       if (GET_CODE (XEXP (X, 0)) == REG                                 \
828                || (GET_CODE (XEXP (X, 0)) == SIGN_EXTEND                \
829                    && GET_CODE (XEXP (XEXP (X, 0), 0)) == REG           \
830                    && GET_MODE (XEXP (XEXP (X, 0), 0)) == HImode))      \
831         { register rtx temp = gen_reg_rtx (Pmode);                      \
832           register rtx val = force_operand (XEXP (X, 1), 0);            \
833           emit_move_insn (temp, val);                                   \
834           COPY_ONCE (X);                                                \
835           XEXP (X, 1) = temp;                                           \
836           if (TARGET_COLDFIRE_FPU && GET_MODE_CLASS (MODE) == MODE_FLOAT \
837               && GET_CODE (XEXP (X, 0)) == REG)                         \
838             X = force_operand (X, 0);                                   \
839           goto WIN; }                                                   \
840       else if (GET_CODE (XEXP (X, 1)) == REG                            \
841                || (GET_CODE (XEXP (X, 1)) == SIGN_EXTEND                \
842                    && GET_CODE (XEXP (XEXP (X, 1), 0)) == REG           \
843                    && GET_MODE (XEXP (XEXP (X, 1), 0)) == HImode))      \
844         { register rtx temp = gen_reg_rtx (Pmode);                      \
845           register rtx val = force_operand (XEXP (X, 0), 0);            \
846           emit_move_insn (temp, val);                                   \
847           COPY_ONCE (X);                                                \
848           XEXP (X, 0) = temp;                                           \
849           if (TARGET_COLDFIRE_FPU && GET_MODE_CLASS (MODE) == MODE_FLOAT \
850               && GET_CODE (XEXP (X, 1)) == REG)                         \
851             X = force_operand (X, 0);                                   \
852           goto WIN; }}}
853
854 /* On the 68000, only predecrement and postincrement address depend thus
855    (the amount of decrement or increment being the length of the operand).
856    These are now treated generically in recog.c.  */
857 #define GO_IF_MODE_DEPENDENT_ADDRESS(ADDR,LABEL)
858 \f
859 #define CASE_VECTOR_MODE HImode
860 #define CASE_VECTOR_PC_RELATIVE 1
861
862 #define DEFAULT_SIGNED_CHAR 1
863 #define MOVE_MAX 4
864 #define SLOW_BYTE_ACCESS 0
865
866 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC) 1
867
868 /* The ColdFire FF1 instruction returns 32 for zero. */
869 #define CLZ_DEFINED_VALUE_AT_ZERO(MODE, VALUE) ((VALUE) = 32, 1)
870
871 #define STORE_FLAG_VALUE (-1)
872
873 #define Pmode SImode
874 #define FUNCTION_MODE QImode
875
876 \f
877 /* Tell final.c how to eliminate redundant test instructions.  */
878
879 /* Here we define machine-dependent flags and fields in cc_status
880    (see `conditions.h').  */
881
882 /* Set if the cc value is actually in the 68881, so a floating point
883    conditional branch must be output.  */
884 #define CC_IN_68881 04000
885
886 /* On the 68000, all the insns to store in an address register fail to
887    set the cc's.  However, in some cases these instructions can make it
888    possibly invalid to use the saved cc's.  In those cases we clear out
889    some or all of the saved cc's so they won't be used.  */
890 #define NOTICE_UPDATE_CC(EXP,INSN) notice_update_cc (EXP, INSN)
891
892 #define OUTPUT_JUMP(NORMAL, FLOAT, NO_OV)  \
893 do { if (cc_prev_status.flags & CC_IN_68881)                    \
894     return FLOAT;                                               \
895   if (cc_prev_status.flags & CC_NO_OVERFLOW)                    \
896     return NO_OV;                                               \
897   return NORMAL; } while (0)
898 \f
899 /* Control the assembler format that we output.  */
900
901 #define ASM_APP_ON "#APP\n"
902 #define ASM_APP_OFF "#NO_APP\n"
903 #define TEXT_SECTION_ASM_OP "\t.text"
904 #define DATA_SECTION_ASM_OP "\t.data"
905 #define GLOBAL_ASM_OP "\t.globl\t"
906 #define REGISTER_PREFIX ""
907 #define LOCAL_LABEL_PREFIX ""
908 #define USER_LABEL_PREFIX "_"
909 #define IMMEDIATE_PREFIX "#"
910
911 #define REGISTER_NAMES \
912 {REGISTER_PREFIX"d0", REGISTER_PREFIX"d1", REGISTER_PREFIX"d2", \
913  REGISTER_PREFIX"d3", REGISTER_PREFIX"d4", REGISTER_PREFIX"d5", \
914  REGISTER_PREFIX"d6", REGISTER_PREFIX"d7",                      \
915  REGISTER_PREFIX"a0", REGISTER_PREFIX"a1", REGISTER_PREFIX"a2", \
916  REGISTER_PREFIX"a3", REGISTER_PREFIX"a4", REGISTER_PREFIX"a5", \
917  REGISTER_PREFIX"a6", REGISTER_PREFIX"sp",                      \
918  REGISTER_PREFIX"fp0", REGISTER_PREFIX"fp1", REGISTER_PREFIX"fp2", \
919  REGISTER_PREFIX"fp3", REGISTER_PREFIX"fp4", REGISTER_PREFIX"fp5", \
920  REGISTER_PREFIX"fp6", REGISTER_PREFIX"fp7", REGISTER_PREFIX"argptr" }
921
922 #define M68K_FP_REG_NAME REGISTER_PREFIX"fp"
923
924 /* Return a register name by index, handling %fp nicely.
925    We don't replace %fp for targets that don't map it to %a6
926    since it may confuse GAS.  */
927 #define M68K_REGNAME(r) ( \
928   ((FRAME_POINTER_REGNUM == 14) \
929     && ((r) == FRAME_POINTER_REGNUM) \
930     && frame_pointer_needed) ? \
931     M68K_FP_REG_NAME : reg_names[(r)])
932
933 /* On the Sun-3, the floating point registers have numbers
934    18 to 25, not 16 to 23 as they do in the compiler.  */
935 #define DBX_REGISTER_NUMBER(REGNO) ((REGNO) < 16 ? (REGNO) : (REGNO) + 2)
936
937 /* Before the prologue, RA is at 0(%sp).  */
938 #define INCOMING_RETURN_ADDR_RTX \
939   gen_rtx_MEM (VOIDmode, gen_rtx_REG (VOIDmode, STACK_POINTER_REGNUM))
940
941 /* After the prologue, RA is at 4(AP) in the current frame.  */
942 #define RETURN_ADDR_RTX(COUNT, FRAME)                                      \
943   ((COUNT) == 0                                                            \
944    ? gen_rtx_MEM (Pmode, plus_constant (arg_pointer_rtx, UNITS_PER_WORD)) \
945    : gen_rtx_MEM (Pmode, plus_constant (FRAME, UNITS_PER_WORD)))
946
947 /* We must not use the DBX register numbers for the DWARF 2 CFA column
948    numbers because that maps to numbers beyond FIRST_PSEUDO_REGISTER.
949    Instead use the identity mapping.  */
950 #define DWARF_FRAME_REGNUM(REG) \
951   (INT_REGNO_P (REG) || FP_REGNO_P (REG) ? (REG) : INVALID_REGNUM)
952
953 /* The return column was originally 24, but gcc used 25 for a while too.
954    Define both registers 24 and 25 as Pmode ones and use 24 in our own
955    unwind information.  */
956 #define DWARF_FRAME_REGISTERS 25
957 #define DWARF_FRAME_RETURN_COLUMN 24
958 #define DWARF_ALT_FRAME_RETURN_COLUMN 25
959
960 /* Before the prologue, the top of the frame is at 4(%sp).  */
961 #define INCOMING_FRAME_SP_OFFSET 4
962
963 /* All registers are live on exit from an interrupt routine.  */
964 #define EPILOGUE_USES(REGNO) \
965   (reload_completed && m68k_interrupt_function_p (current_function_decl))
966
967 /* Describe how we implement __builtin_eh_return.  */
968 #define EH_RETURN_DATA_REGNO(N) \
969   ((N) < 2 ? (N) : INVALID_REGNUM)
970 #define EH_RETURN_STACKADJ_RTX  gen_rtx_REG (Pmode, A0_REG)
971 #define EH_RETURN_HANDLER_RTX                                       \
972   gen_rtx_MEM (Pmode,                                               \
973                gen_rtx_PLUS (Pmode, arg_pointer_rtx,                \
974                              plus_constant (EH_RETURN_STACKADJ_RTX, \
975                                             UNITS_PER_WORD)))
976
977 /* Select a format to encode pointers in exception handling data.  CODE
978    is 0 for data, 1 for code labels, 2 for function pointers.  GLOBAL is
979    true if the symbol may be affected by dynamic relocations.
980
981    TARGET_ID_SHARED_LIBRARY and TARGET_SEP_DATA are designed to support
982    a read-only text segment without imposing a fixed gap between the
983    text and data segments.  As a result, the text segment cannot refer
984    to anything in the data segment, even in PC-relative form.  Because
985    .eh_frame refers to both code and data, it follows that .eh_frame
986    must be in the data segment itself, and that the offset between
987    .eh_frame and code will not be a link-time constant.
988
989    In theory, we could create a read-only .eh_frame by using DW_EH_PE_pcrel
990    | DW_EH_PE_indirect for all code references.  However, gcc currently
991    handles indirect references using a per-TU constant pool.  This means
992    that if a function and its eh_frame are removed by the linker, the
993    eh_frame's indirect references to the removed function will not be
994    removed, leading to an unresolved symbol error.
995
996    It isn't clear that any -msep-data or -mid-shared-library target
997    would benefit from a read-only .eh_frame anyway.  In particular,
998    no known target that supports these options has a feature like
999    PT_GNU_RELRO.  Without any such feature to motivate them, indirect
1000    references would be unnecessary bloat, so we simply use an absolute
1001    pointer for code and global references.  We still use pc-relative
1002    references to data, as this avoids a relocation.  */
1003 #define ASM_PREFERRED_EH_DATA_FORMAT(CODE, GLOBAL)                         \
1004   (flag_pic                                                                \
1005    && !((TARGET_ID_SHARED_LIBRARY || TARGET_SEP_DATA)                      \
1006         && ((GLOBAL) || (CODE)))                                           \
1007    ? ((GLOBAL) ? DW_EH_PE_indirect : 0) | DW_EH_PE_pcrel | DW_EH_PE_sdata4 \
1008    : DW_EH_PE_absptr)
1009
1010 #define ASM_OUTPUT_LABELREF(FILE,NAME)  \
1011   asm_fprintf (FILE, "%U%s", NAME)
1012
1013 #define ASM_GENERATE_INTERNAL_LABEL(LABEL,PREFIX,NUM)   \
1014   sprintf (LABEL, "*%s%s%ld", LOCAL_LABEL_PREFIX, PREFIX, (long)(NUM))
1015
1016 #define ASM_OUTPUT_REG_PUSH(FILE,REGNO)                 \
1017   asm_fprintf (FILE, (MOTOROLA                          \
1018                       ? "\tmove.l %s,-(%Rsp)\n"         \
1019                       : "\tmovel %s,%Rsp@-\n"),         \
1020                reg_names[REGNO])
1021
1022 #define ASM_OUTPUT_REG_POP(FILE,REGNO)                  \
1023   asm_fprintf (FILE, (MOTOROLA                          \
1024                       ? "\tmove.l (%Rsp)+,%s\n"         \
1025                       : "\tmovel %Rsp@+,%s\n"),         \
1026                reg_names[REGNO])
1027
1028 /* The m68k does not use absolute case-vectors, but we must define this macro
1029    anyway.  */
1030 #define ASM_OUTPUT_ADDR_VEC_ELT(FILE, VALUE)  \
1031   asm_fprintf (FILE, "\t.long %LL%d\n", VALUE)
1032
1033 #define ASM_OUTPUT_ADDR_DIFF_ELT(FILE, BODY, VALUE, REL)  \
1034   asm_fprintf (FILE, "\t.word %LL%d-%LL%d\n", VALUE, REL)
1035
1036 /* We don't have a way to align to more than a two-byte boundary, so do the
1037    best we can and don't complain.  */
1038 #define ASM_OUTPUT_ALIGN(FILE,LOG)      \
1039   if ((LOG) >= 1)                       \
1040     fprintf (FILE, "\t.even\n");
1041
1042 #define ASM_OUTPUT_SKIP(FILE,SIZE)  \
1043   fprintf (FILE, "\t.skip %u\n", (int)(SIZE))
1044
1045 #define ASM_OUTPUT_COMMON(FILE, NAME, SIZE, ROUNDED)  \
1046 ( fputs (".comm ", (FILE)),                     \
1047   assemble_name ((FILE), (NAME)),               \
1048   fprintf ((FILE), ",%u\n", (int)(ROUNDED)))
1049
1050 #define ASM_OUTPUT_LOCAL(FILE, NAME, SIZE, ROUNDED)  \
1051 ( fputs (".lcomm ", (FILE)),                    \
1052   assemble_name ((FILE), (NAME)),               \
1053   fprintf ((FILE), ",%u\n", (int)(ROUNDED)))
1054
1055 /* Output a float value (represented as a C double) as an immediate operand.
1056    This macro is m68k-specific.  */
1057 #define ASM_OUTPUT_FLOAT_OPERAND(CODE,FILE,VALUE)               \
1058  do {                                                           \
1059       if (CODE == 'f')                                          \
1060         {                                                       \
1061           char dstr[30];                                        \
1062           real_to_decimal (dstr, &(VALUE), sizeof (dstr), 9, 0); \
1063           asm_fprintf ((FILE), "%I0r%s", dstr);                 \
1064         }                                                       \
1065       else                                                      \
1066         {                                                       \
1067           long l;                                               \
1068           REAL_VALUE_TO_TARGET_SINGLE (VALUE, l);               \
1069           asm_fprintf ((FILE), "%I0x%lx", l);                   \
1070         }                                                       \
1071      } while (0)
1072
1073 /* Output a double value (represented as a C double) as an immediate operand.
1074    This macro is m68k-specific.  */
1075 #define ASM_OUTPUT_DOUBLE_OPERAND(FILE,VALUE)                           \
1076  do { char dstr[30];                                                    \
1077       real_to_decimal (dstr, &(VALUE), sizeof (dstr), 0, 1);            \
1078       asm_fprintf (FILE, "%I0r%s", dstr);                               \
1079     } while (0)
1080
1081 /* Note, long double immediate operands are not actually
1082    generated by m68k.md.  */
1083 #define ASM_OUTPUT_LONG_DOUBLE_OPERAND(FILE,VALUE)                      \
1084  do { char dstr[30];                                                    \
1085       real_to_decimal (dstr, &(VALUE), sizeof (dstr), 0, 1);            \
1086       asm_fprintf (FILE, "%I0r%s", dstr);                               \
1087     } while (0)
1088
1089 /* On the 68000, we use several CODE characters:
1090    '.' for dot needed in Motorola-style opcode names.
1091    '-' for an operand pushing on the stack:
1092        sp@-, -(sp) or -(%sp) depending on the style of syntax.
1093    '+' for an operand pushing on the stack:
1094        sp@+, (sp)+ or (%sp)+ depending on the style of syntax.
1095    '@' for a reference to the top word on the stack:
1096        sp@, (sp) or (%sp) depending on the style of syntax.
1097    '#' for an immediate operand prefix (# in MIT and Motorola syntax
1098        but & in SGS syntax).
1099    '!' for the fpcr register (used in some float-to-fixed conversions).
1100    '$' for the letter `s' in an op code, but only on the 68040.
1101    '&' for the letter `d' in an op code, but only on the 68040.
1102    '/' for register prefix needed by longlong.h.
1103    '?' for m68k_library_id_string
1104
1105    'b' for byte insn (no effect, on the Sun; this is for the ISI).
1106    'd' to force memory addressing to be absolute, not relative.
1107    'f' for float insn (print a CONST_DOUBLE as a float rather than in hex)
1108    'x' for float insn (print a CONST_DOUBLE as a float rather than in hex),
1109        or print pair of registers as rx:ry.  */
1110
1111 #define PRINT_OPERAND_PUNCT_VALID_P(CODE)                               \
1112   ((CODE) == '.' || (CODE) == '#' || (CODE) == '-'                      \
1113    || (CODE) == '+' || (CODE) == '@' || (CODE) == '!'                   \
1114    || (CODE) == '$' || (CODE) == '&' || (CODE) == '/' || (CODE) == '?')
1115
1116
1117 /* See m68k.c for the m68k specific codes.  */
1118 #define PRINT_OPERAND(FILE, X, CODE) print_operand (FILE, X, CODE)
1119
1120 #define PRINT_OPERAND_ADDRESS(FILE, ADDR) print_operand_address (FILE, ADDR)
1121
1122 /* Values used in the MICROARCH argument to M68K_DEVICE.  */
1123 enum uarch_type
1124 {
1125   u68000,
1126   u68010,
1127   u68020,
1128   u68020_40,
1129   u68020_60,
1130   u68030,
1131   u68040,
1132   u68060,
1133   ucpu32,
1134   ucfv2,
1135   ucfv3,
1136   ucfv4,
1137   ucfv4e,
1138   ucfv5,
1139   unk_arch
1140 };
1141
1142 /* An enumeration of all supported target devices.  */
1143 enum target_device
1144 {
1145 #define M68K_DEVICE(NAME,ENUM_VALUE,FAMILY,MULTILIB,MICROARCH,ISA,FLAGS) \
1146   ENUM_VALUE,
1147 #include "m68k-devices.def"
1148 #undef M68K_DEVICE
1149   unk_device
1150 };
1151
1152 enum fpu_type
1153 {
1154   FPUTYPE_NONE,
1155   FPUTYPE_68881,
1156   FPUTYPE_COLDFIRE
1157 };
1158
1159 /* Variables in m68k.c; see there for details.  */
1160 extern const char *m68k_library_id_string;
1161 extern int m68k_last_compare_had_fp_operands;
1162 extern enum target_device m68k_cpu;
1163 extern enum uarch_type m68k_tune;
1164 extern enum fpu_type m68k_fpu;
1165 extern unsigned int m68k_cpu_flags;
1166 extern const char *m68k_symbolic_call;
1167 extern const char *m68k_symbolic_jump;