OSDN Git Service

* i386.h (ix86_tune_indices): Add X86_USE_VECTOR_CONVERTS.
[pf3gnuchains/gcc-fork.git] / gcc / config / i386 / i386.h
1 /* Definitions of target machine for GCC for IA-32.
2    Copyright (C) 1988, 1992, 1994, 1995, 1996, 1997, 1998, 1999, 2000,
3    2001, 2002, 2003, 2004, 2005, 2006, 2007
4    Free Software Foundation, Inc.
5
6 This file is part of GCC.
7
8 GCC is free software; you can redistribute it and/or modify
9 it under the terms of the GNU General Public License as published by
10 the Free Software Foundation; either version 3, or (at your option)
11 any later version.
12
13 GCC is distributed in the hope that it will be useful,
14 but WITHOUT ANY WARRANTY; without even the implied warranty of
15 MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16 GNU General Public License for more details.
17
18 You should have received a copy of the GNU General Public License
19 along with GCC; see the file COPYING3.  If not see
20 <http://www.gnu.org/licenses/>.  */
21
22 /* The purpose of this file is to define the characteristics of the i386,
23    independent of assembler syntax or operating system.
24
25    Three other files build on this one to describe a specific assembler syntax:
26    bsd386.h, att386.h, and sun386.h.
27
28    The actual tm.h file for a particular system should include
29    this file, and then the file for the appropriate assembler syntax.
30
31    Many macros that specify assembler syntax are omitted entirely from
32    this file because they really belong in the files for particular
33    assemblers.  These include RP, IP, LPREFIX, PUT_OP_SIZE, USE_STAR,
34    ADDR_BEG, ADDR_END, PRINT_IREG, PRINT_SCALE, PRINT_B_I_S, and many
35    that start with ASM_ or end in ASM_OP.  */
36
37 /* Redefines for option macros.  */
38
39 #define TARGET_64BIT    OPTION_ISA_64BIT
40 #define TARGET_MMX      OPTION_ISA_MMX
41 #define TARGET_3DNOW    OPTION_ISA_3DNOW
42 #define TARGET_3DNOW_A  OPTION_ISA_3DNOW_A
43 #define TARGET_SSE      OPTION_ISA_SSE
44 #define TARGET_SSE2     OPTION_ISA_SSE2
45 #define TARGET_SSE3     OPTION_ISA_SSE3
46 #define TARGET_SSSE3    OPTION_ISA_SSSE3
47 #define TARGET_SSE4_1   OPTION_ISA_SSE4_1
48 #define TARGET_SSE4_2   OPTION_ISA_SSE4_2
49 #define TARGET_SSE4A    OPTION_ISA_SSE4A
50
51 #include "config/vxworks-dummy.h"
52
53 /* Algorithm to expand string function with.  */
54 enum stringop_alg
55 {
56    no_stringop,
57    libcall,
58    rep_prefix_1_byte,
59    rep_prefix_4_byte,
60    rep_prefix_8_byte,
61    loop_1_byte,
62    loop,
63    unrolled_loop
64 };
65
66 #define NAX_STRINGOP_ALGS 4
67
68 /* Specify what algorithm to use for stringops on known size.
69    When size is unknown, the UNKNOWN_SIZE alg is used.  When size is
70    known at compile time or estimated via feedback, the SIZE array
71    is walked in order until MAX is greater then the estimate (or -1
72    means infinity).  Corresponding ALG is used then.  
73    For example initializer:
74     {{256, loop}, {-1, rep_prefix_4_byte}}              
75    will use loop for blocks smaller or equal to 256 bytes, rep prefix will
76    be used otherwise.  */
77 struct stringop_algs
78 {
79   const enum stringop_alg unknown_size;
80   const struct stringop_strategy {
81     const int max;
82     const enum stringop_alg alg;
83   } size [NAX_STRINGOP_ALGS];
84 };
85
86 /* Define the specific costs for a given cpu */
87
88 struct processor_costs {
89   const int add;                /* cost of an add instruction */
90   const int lea;                /* cost of a lea instruction */
91   const int shift_var;          /* variable shift costs */
92   const int shift_const;        /* constant shift costs */
93   const int mult_init[5];       /* cost of starting a multiply
94                                    in QImode, HImode, SImode, DImode, TImode*/
95   const int mult_bit;           /* cost of multiply per each bit set */
96   const int divide[5];          /* cost of a divide/mod
97                                    in QImode, HImode, SImode, DImode, TImode*/
98   int movsx;                    /* The cost of movsx operation.  */
99   int movzx;                    /* The cost of movzx operation.  */
100   const int large_insn;         /* insns larger than this cost more */
101   const int move_ratio;         /* The threshold of number of scalar
102                                    memory-to-memory move insns.  */
103   const int movzbl_load;        /* cost of loading using movzbl */
104   const int int_load[3];        /* cost of loading integer registers
105                                    in QImode, HImode and SImode relative
106                                    to reg-reg move (2).  */
107   const int int_store[3];       /* cost of storing integer register
108                                    in QImode, HImode and SImode */
109   const int fp_move;            /* cost of reg,reg fld/fst */
110   const int fp_load[3];         /* cost of loading FP register
111                                    in SFmode, DFmode and XFmode */
112   const int fp_store[3];        /* cost of storing FP register
113                                    in SFmode, DFmode and XFmode */
114   const int mmx_move;           /* cost of moving MMX register.  */
115   const int mmx_load[2];        /* cost of loading MMX register
116                                    in SImode and DImode */
117   const int mmx_store[2];       /* cost of storing MMX register
118                                    in SImode and DImode */
119   const int sse_move;           /* cost of moving SSE register.  */
120   const int sse_load[3];        /* cost of loading SSE register
121                                    in SImode, DImode and TImode*/
122   const int sse_store[3];       /* cost of storing SSE register
123                                    in SImode, DImode and TImode*/
124   const int mmxsse_to_integer;  /* cost of moving mmxsse register to
125                                    integer and vice versa.  */
126   const int l1_cache_size;      /* size of l1 cache, in kilobytes.  */
127   const int l2_cache_size;      /* size of l2 cache, in kilobytes.  */
128   const int prefetch_block;     /* bytes moved to cache for prefetch.  */
129   const int simultaneous_prefetches; /* number of parallel prefetch
130                                    operations.  */
131   const int branch_cost;        /* Default value for BRANCH_COST.  */
132   const int fadd;               /* cost of FADD and FSUB instructions.  */
133   const int fmul;               /* cost of FMUL instruction.  */
134   const int fdiv;               /* cost of FDIV instruction.  */
135   const int fabs;               /* cost of FABS instruction.  */
136   const int fchs;               /* cost of FCHS instruction.  */
137   const int fsqrt;              /* cost of FSQRT instruction.  */
138                                 /* Specify what algorithm
139                                    to use for stringops on unknown size.  */
140   struct stringop_algs memcpy[2], memset[2];
141 };
142
143 extern const struct processor_costs *ix86_cost;
144
145 /* Macros used in the machine description to test the flags.  */
146
147 /* configure can arrange to make this 2, to force a 486.  */
148
149 #ifndef TARGET_CPU_DEFAULT
150 #define TARGET_CPU_DEFAULT TARGET_CPU_DEFAULT_generic
151 #endif
152
153 #ifndef TARGET_FPMATH_DEFAULT
154 #define TARGET_FPMATH_DEFAULT \
155   (TARGET_64BIT && TARGET_SSE ? FPMATH_SSE : FPMATH_387)
156 #endif
157
158 #define TARGET_FLOAT_RETURNS_IN_80387 TARGET_FLOAT_RETURNS
159
160 /* 64bit Sledgehammer mode.  For libgcc2 we make sure this is a
161    compile-time constant.  */
162 #ifdef IN_LIBGCC2
163 #undef TARGET_64BIT
164 #ifdef __x86_64__
165 #define TARGET_64BIT 1
166 #else
167 #define TARGET_64BIT 0
168 #endif
169 #else
170 #ifndef TARGET_BI_ARCH
171 #undef TARGET_64BIT
172 #if TARGET_64BIT_DEFAULT
173 #define TARGET_64BIT 1
174 #else
175 #define TARGET_64BIT 0
176 #endif
177 #endif
178 #endif
179
180 #define HAS_LONG_COND_BRANCH 1
181 #define HAS_LONG_UNCOND_BRANCH 1
182
183 #define TARGET_386 (ix86_tune == PROCESSOR_I386)
184 #define TARGET_486 (ix86_tune == PROCESSOR_I486)
185 #define TARGET_PENTIUM (ix86_tune == PROCESSOR_PENTIUM)
186 #define TARGET_PENTIUMPRO (ix86_tune == PROCESSOR_PENTIUMPRO)
187 #define TARGET_GEODE (ix86_tune == PROCESSOR_GEODE)
188 #define TARGET_K6 (ix86_tune == PROCESSOR_K6)
189 #define TARGET_ATHLON (ix86_tune == PROCESSOR_ATHLON)
190 #define TARGET_PENTIUM4 (ix86_tune == PROCESSOR_PENTIUM4)
191 #define TARGET_K8 (ix86_tune == PROCESSOR_K8)
192 #define TARGET_ATHLON_K8 (TARGET_K8 || TARGET_ATHLON)
193 #define TARGET_NOCONA (ix86_tune == PROCESSOR_NOCONA)
194 #define TARGET_CORE2 (ix86_tune == PROCESSOR_CORE2)
195 #define TARGET_GENERIC32 (ix86_tune == PROCESSOR_GENERIC32)
196 #define TARGET_GENERIC64 (ix86_tune == PROCESSOR_GENERIC64)
197 #define TARGET_GENERIC (TARGET_GENERIC32 || TARGET_GENERIC64)
198 #define TARGET_AMDFAM10 (ix86_tune == PROCESSOR_AMDFAM10)
199
200 /* Feature tests against the various tunings.  */
201 enum ix86_tune_indices {
202   X86_TUNE_USE_LEAVE,
203   X86_TUNE_PUSH_MEMORY,
204   X86_TUNE_ZERO_EXTEND_WITH_AND,
205   X86_TUNE_USE_BIT_TEST,
206   X86_TUNE_UNROLL_STRLEN,
207   X86_TUNE_DEEP_BRANCH_PREDICTION,
208   X86_TUNE_BRANCH_PREDICTION_HINTS,
209   X86_TUNE_DOUBLE_WITH_ADD,
210   X86_TUNE_USE_SAHF,
211   X86_TUNE_MOVX,
212   X86_TUNE_PARTIAL_REG_STALL,
213   X86_TUNE_PARTIAL_FLAG_REG_STALL,
214   X86_TUNE_USE_HIMODE_FIOP,
215   X86_TUNE_USE_SIMODE_FIOP,
216   X86_TUNE_USE_MOV0,
217   X86_TUNE_USE_CLTD,
218   X86_TUNE_USE_XCHGB,
219   X86_TUNE_SPLIT_LONG_MOVES,
220   X86_TUNE_READ_MODIFY_WRITE,
221   X86_TUNE_READ_MODIFY,
222   X86_TUNE_PROMOTE_QIMODE,
223   X86_TUNE_FAST_PREFIX,
224   X86_TUNE_SINGLE_STRINGOP,
225   X86_TUNE_QIMODE_MATH,
226   X86_TUNE_HIMODE_MATH,
227   X86_TUNE_PROMOTE_QI_REGS,
228   X86_TUNE_PROMOTE_HI_REGS,
229   X86_TUNE_ADD_ESP_4,
230   X86_TUNE_ADD_ESP_8,
231   X86_TUNE_SUB_ESP_4,
232   X86_TUNE_SUB_ESP_8,
233   X86_TUNE_INTEGER_DFMODE_MOVES,
234   X86_TUNE_PARTIAL_REG_DEPENDENCY,
235   X86_TUNE_SSE_PARTIAL_REG_DEPENDENCY,
236   X86_TUNE_SSE_UNALIGNED_MOVE_OPTIMAL,
237   X86_TUNE_SSE_SPLIT_REGS,
238   X86_TUNE_SSE_TYPELESS_STORES,
239   X86_TUNE_SSE_LOAD0_BY_PXOR,
240   X86_TUNE_MEMORY_MISMATCH_STALL,
241   X86_TUNE_PROLOGUE_USING_MOVE,
242   X86_TUNE_EPILOGUE_USING_MOVE,
243   X86_TUNE_SHIFT1,
244   X86_TUNE_USE_FFREEP,
245   X86_TUNE_INTER_UNIT_MOVES,
246   X86_TUNE_FOUR_JUMP_LIMIT,
247   X86_TUNE_SCHEDULE,
248   X86_TUNE_USE_BT,
249   X86_TUNE_USE_INCDEC,
250   X86_TUNE_PAD_RETURNS,
251   X86_TUNE_EXT_80387_CONSTANTS,
252   X86_TUNE_SHORTEN_X87_SSE,
253   X86_TUNE_AVOID_VECTOR_DECODE,
254   X86_TUNE_PROMOTE_HIMODE_IMUL,
255   X86_TUNE_SLOW_IMUL_IMM32_MEM,
256   X86_TUNE_SLOW_IMUL_IMM8,
257   X86_TUNE_MOVE_M1_VIA_OR,
258   X86_TUNE_NOT_UNPAIRABLE,
259   X86_TUNE_NOT_VECTORMODE,
260   X86_USE_VECTOR_CONVERTS,
261
262   X86_TUNE_LAST
263 };
264
265 extern unsigned int ix86_tune_features[X86_TUNE_LAST];
266
267 #define TARGET_USE_LEAVE        ix86_tune_features[X86_TUNE_USE_LEAVE]
268 #define TARGET_PUSH_MEMORY      ix86_tune_features[X86_TUNE_PUSH_MEMORY]
269 #define TARGET_ZERO_EXTEND_WITH_AND \
270         ix86_tune_features[X86_TUNE_ZERO_EXTEND_WITH_AND]
271 #define TARGET_USE_BIT_TEST     ix86_tune_features[X86_TUNE_USE_BIT_TEST]
272 #define TARGET_UNROLL_STRLEN    ix86_tune_features[X86_TUNE_UNROLL_STRLEN]
273 #define TARGET_DEEP_BRANCH_PREDICTION \
274         ix86_tune_features[X86_TUNE_DEEP_BRANCH_PREDICTION]
275 #define TARGET_BRANCH_PREDICTION_HINTS \
276         ix86_tune_features[X86_TUNE_BRANCH_PREDICTION_HINTS]
277 #define TARGET_DOUBLE_WITH_ADD  ix86_tune_features[X86_TUNE_DOUBLE_WITH_ADD]
278 #define TARGET_USE_SAHF         ix86_tune_features[X86_TUNE_USE_SAHF]
279 #define TARGET_MOVX             ix86_tune_features[X86_TUNE_MOVX]
280 #define TARGET_PARTIAL_REG_STALL ix86_tune_features[X86_TUNE_PARTIAL_REG_STALL]
281 #define TARGET_PARTIAL_FLAG_REG_STALL \
282         ix86_tune_features[X86_TUNE_PARTIAL_FLAG_REG_STALL]
283 #define TARGET_USE_HIMODE_FIOP  ix86_tune_features[X86_TUNE_USE_HIMODE_FIOP]
284 #define TARGET_USE_SIMODE_FIOP  ix86_tune_features[X86_TUNE_USE_SIMODE_FIOP]
285 #define TARGET_USE_MOV0         ix86_tune_features[X86_TUNE_USE_MOV0]
286 #define TARGET_USE_CLTD         ix86_tune_features[X86_TUNE_USE_CLTD]
287 #define TARGET_USE_XCHGB        ix86_tune_features[X86_TUNE_USE_XCHGB]
288 #define TARGET_SPLIT_LONG_MOVES ix86_tune_features[X86_TUNE_SPLIT_LONG_MOVES]
289 #define TARGET_READ_MODIFY_WRITE ix86_tune_features[X86_TUNE_READ_MODIFY_WRITE]
290 #define TARGET_READ_MODIFY      ix86_tune_features[X86_TUNE_READ_MODIFY]
291 #define TARGET_PROMOTE_QImode   ix86_tune_features[X86_TUNE_PROMOTE_QIMODE]
292 #define TARGET_FAST_PREFIX      ix86_tune_features[X86_TUNE_FAST_PREFIX]
293 #define TARGET_SINGLE_STRINGOP  ix86_tune_features[X86_TUNE_SINGLE_STRINGOP]
294 #define TARGET_QIMODE_MATH      ix86_tune_features[X86_TUNE_QIMODE_MATH]
295 #define TARGET_HIMODE_MATH      ix86_tune_features[X86_TUNE_HIMODE_MATH]
296 #define TARGET_PROMOTE_QI_REGS  ix86_tune_features[X86_TUNE_PROMOTE_QI_REGS]
297 #define TARGET_PROMOTE_HI_REGS  ix86_tune_features[X86_TUNE_PROMOTE_HI_REGS]
298 #define TARGET_ADD_ESP_4        ix86_tune_features[X86_TUNE_ADD_ESP_4]
299 #define TARGET_ADD_ESP_8        ix86_tune_features[X86_TUNE_ADD_ESP_8]
300 #define TARGET_SUB_ESP_4        ix86_tune_features[X86_TUNE_SUB_ESP_4]
301 #define TARGET_SUB_ESP_8        ix86_tune_features[X86_TUNE_SUB_ESP_8]
302 #define TARGET_INTEGER_DFMODE_MOVES \
303         ix86_tune_features[X86_TUNE_INTEGER_DFMODE_MOVES]
304 #define TARGET_PARTIAL_REG_DEPENDENCY \
305         ix86_tune_features[X86_TUNE_PARTIAL_REG_DEPENDENCY]
306 #define TARGET_SSE_PARTIAL_REG_DEPENDENCY \
307         ix86_tune_features[X86_TUNE_SSE_PARTIAL_REG_DEPENDENCY]
308 #define TARGET_SSE_UNALIGNED_MOVE_OPTIMAL \
309         ix86_tune_features[X86_TUNE_SSE_UNALIGNED_MOVE_OPTIMAL]
310 #define TARGET_SSE_SPLIT_REGS   ix86_tune_features[X86_TUNE_SSE_SPLIT_REGS]
311 #define TARGET_SSE_TYPELESS_STORES \
312         ix86_tune_features[X86_TUNE_SSE_TYPELESS_STORES]
313 #define TARGET_SSE_LOAD0_BY_PXOR ix86_tune_features[X86_TUNE_SSE_LOAD0_BY_PXOR]
314 #define TARGET_MEMORY_MISMATCH_STALL \
315         ix86_tune_features[X86_TUNE_MEMORY_MISMATCH_STALL]
316 #define TARGET_PROLOGUE_USING_MOVE \
317         ix86_tune_features[X86_TUNE_PROLOGUE_USING_MOVE]
318 #define TARGET_EPILOGUE_USING_MOVE \
319         ix86_tune_features[X86_TUNE_EPILOGUE_USING_MOVE]
320 #define TARGET_SHIFT1           ix86_tune_features[X86_TUNE_SHIFT1]
321 #define TARGET_USE_FFREEP       ix86_tune_features[X86_TUNE_USE_FFREEP]
322 #define TARGET_INTER_UNIT_MOVES ix86_tune_features[X86_TUNE_INTER_UNIT_MOVES]
323 #define TARGET_FOUR_JUMP_LIMIT  ix86_tune_features[X86_TUNE_FOUR_JUMP_LIMIT]
324 #define TARGET_SCHEDULE         ix86_tune_features[X86_TUNE_SCHEDULE]
325 #define TARGET_USE_BT           ix86_tune_features[X86_TUNE_USE_BT]
326 #define TARGET_USE_INCDEC       ix86_tune_features[X86_TUNE_USE_INCDEC]
327 #define TARGET_PAD_RETURNS      ix86_tune_features[X86_TUNE_PAD_RETURNS]
328 #define TARGET_EXT_80387_CONSTANTS \
329         ix86_tune_features[X86_TUNE_EXT_80387_CONSTANTS]
330 #define TARGET_SHORTEN_X87_SSE  ix86_tune_features[X86_TUNE_SHORTEN_X87_SSE]
331 #define TARGET_AVOID_VECTOR_DECODE \
332         ix86_tune_features[X86_TUNE_AVOID_VECTOR_DECODE]
333 #define TARGET_TUNE_PROMOTE_HIMODE_IMUL \
334         ix86_tune_features[X86_TUNE_PROMOTE_HIMODE_IMUL]
335 #define TARGET_SLOW_IMUL_IMM32_MEM \
336         ix86_tune_features[X86_TUNE_SLOW_IMUL_IMM32_MEM]
337 #define TARGET_SLOW_IMUL_IMM8   ix86_tune_features[X86_TUNE_SLOW_IMUL_IMM8]
338 #define TARGET_MOVE_M1_VIA_OR   ix86_tune_features[X86_TUNE_MOVE_M1_VIA_OR]
339 #define TARGET_NOT_UNPAIRABLE   ix86_tune_features[X86_TUNE_NOT_UNPAIRABLE]
340 #define TARGET_NOT_VECTORMODE   ix86_tune_features[X86_TUNE_NOT_VECTORMODE]
341 #define TARGET_USE_VECTOR_CONVERTS ix86_tune_features[X86_USE_VECTOR_CONVERTS]
342
343 /* Feature tests against the various architecture variations.  */
344 enum ix86_arch_indices {
345   X86_ARCH_CMOVE,               /* || TARGET_SSE */
346   X86_ARCH_CMPXCHG,
347   X86_ARCH_CMPXCHG8B,
348   X86_ARCH_XADD,
349   X86_ARCH_BSWAP,
350
351   X86_ARCH_LAST
352 };
353   
354 extern unsigned int ix86_arch_features[X86_ARCH_LAST];
355
356 #define TARGET_CMOVE            ix86_arch_features[X86_ARCH_CMOVE]
357 #define TARGET_CMPXCHG          ix86_arch_features[X86_ARCH_CMPXCHG]
358 #define TARGET_CMPXCHG8B        ix86_arch_features[X86_ARCH_CMPXCHG8B]
359 #define TARGET_XADD             ix86_arch_features[X86_ARCH_XADD]
360 #define TARGET_BSWAP            ix86_arch_features[X86_ARCH_BSWAP]
361
362 #define TARGET_FISTTP           (TARGET_SSE3 && TARGET_80387)
363
364 extern int x86_prefetch_sse;
365
366 #define TARGET_ABM              x86_abm
367 #define TARGET_CMPXCHG16B       x86_cmpxchg16b
368 #define TARGET_POPCNT           x86_popcnt
369 #define TARGET_PREFETCH_SSE     x86_prefetch_sse
370 #define TARGET_SAHF             x86_sahf
371 #define TARGET_RECIP            x86_recip
372
373 #define ASSEMBLER_DIALECT       (ix86_asm_dialect)
374
375 #define TARGET_SSE_MATH         ((ix86_fpmath & FPMATH_SSE) != 0)
376 #define TARGET_MIX_SSE_I387 \
377  ((ix86_fpmath & (FPMATH_SSE | FPMATH_387)) == (FPMATH_SSE | FPMATH_387))
378
379 #define TARGET_GNU_TLS          (ix86_tls_dialect == TLS_DIALECT_GNU)
380 #define TARGET_GNU2_TLS         (ix86_tls_dialect == TLS_DIALECT_GNU2)
381 #define TARGET_ANY_GNU_TLS      (TARGET_GNU_TLS || TARGET_GNU2_TLS)
382 #define TARGET_SUN_TLS          (ix86_tls_dialect == TLS_DIALECT_SUN)
383
384 extern int ix86_isa_flags;
385
386 #ifndef TARGET_64BIT_DEFAULT
387 #define TARGET_64BIT_DEFAULT 0
388 #endif
389 #ifndef TARGET_TLS_DIRECT_SEG_REFS_DEFAULT
390 #define TARGET_TLS_DIRECT_SEG_REFS_DEFAULT 0
391 #endif
392
393 /* Fence to use after loop using storent.  */
394
395 extern tree x86_mfence;
396 #define FENCE_FOLLOWING_MOVNT x86_mfence
397
398 /* Once GDB has been enhanced to deal with functions without frame
399    pointers, we can change this to allow for elimination of
400    the frame pointer in leaf functions.  */
401 #define TARGET_DEFAULT 0
402
403 /* Extra bits to force.  */
404 #define TARGET_SUBTARGET_DEFAULT 0
405 #define TARGET_SUBTARGET_ISA_DEFAULT 0
406
407 /* Extra bits to force on w/ 32-bit mode.  */
408 #define TARGET_SUBTARGET32_DEFAULT 0
409 #define TARGET_SUBTARGET32_ISA_DEFAULT 0
410
411 /* Extra bits to force on w/ 64-bit mode.  */
412 #define TARGET_SUBTARGET64_DEFAULT 0
413 #define TARGET_SUBTARGET64_ISA_DEFAULT 0
414
415 /* This is not really a target flag, but is done this way so that
416    it's analogous to similar code for Mach-O on PowerPC.  darwin.h
417    redefines this to 1.  */
418 #define TARGET_MACHO 0
419
420 /* Likewise, for the Windows 64-bit ABI.  */
421 #define TARGET_64BIT_MS_ABI 0
422
423 /* Subtargets may reset this to 1 in order to enable 96-bit long double
424    with the rounding mode forced to 53 bits.  */
425 #define TARGET_96_ROUND_53_LONG_DOUBLE 0
426
427 /* Sometimes certain combinations of command options do not make
428    sense on a particular target machine.  You can define a macro
429    `OVERRIDE_OPTIONS' to take account of this.  This macro, if
430    defined, is executed once just after all the command options have
431    been parsed.
432
433    Don't use this macro to turn on various extra optimizations for
434    `-O'.  That is what `OPTIMIZATION_OPTIONS' is for.  */
435
436 #define OVERRIDE_OPTIONS override_options ()
437
438 /* Define this to change the optimizations performed by default.  */
439 #define OPTIMIZATION_OPTIONS(LEVEL, SIZE) \
440   optimization_options ((LEVEL), (SIZE))
441
442 /* -march=native handling only makes sense with compiler running on
443    an x86 or x86_64 chip.  If changing this condition, also change
444    the condition in driver-i386.c.  */
445 #if defined(__i386__) || defined(__x86_64__)
446 /* In driver-i386.c.  */
447 extern const char *host_detect_local_cpu (int argc, const char **argv);
448 #define EXTRA_SPEC_FUNCTIONS \
449   { "local_cpu_detect", host_detect_local_cpu },
450 #define HAVE_LOCAL_CPU_DETECT
451 #endif
452
453 /* Support for configure-time defaults of some command line options.
454    The order here is important so that -march doesn't squash the
455    tune or cpu values.  */
456 #define OPTION_DEFAULT_SPECS \
457   {"tune", "%{!mtune=*:%{!mcpu=*:%{!march=*:-mtune=%(VALUE)}}}" }, \
458   {"cpu", "%{!mtune=*:%{!mcpu=*:%{!march=*:-mtune=%(VALUE)}}}" }, \
459   {"arch", "%{!march=*:-march=%(VALUE)}"}
460
461 /* Specs for the compiler proper */
462
463 #ifndef CC1_CPU_SPEC
464 #define CC1_CPU_SPEC_1 "\
465 %{mcpu=*:-mtune=%* \
466 %n`-mcpu=' is deprecated. Use `-mtune=' or '-march=' instead.\n} \
467 %<mcpu=* \
468 %{mintel-syntax:-masm=intel \
469 %n`-mintel-syntax' is deprecated. Use `-masm=intel' instead.\n} \
470 %{mno-intel-syntax:-masm=att \
471 %n`-mno-intel-syntax' is deprecated. Use `-masm=att' instead.\n}"
472
473 #ifndef HAVE_LOCAL_CPU_DETECT
474 #define CC1_CPU_SPEC CC1_CPU_SPEC_1
475 #else
476 #define CC1_CPU_SPEC CC1_CPU_SPEC_1 \
477 "%{march=native:%<march=native %:local_cpu_detect(arch) \
478   %{!mtune=*:%<mtune=native %:local_cpu_detect(tune)}} \
479 %{mtune=native:%<mtune=native %:local_cpu_detect(tune)}"
480 #endif
481 #endif
482 \f
483 /* Target CPU builtins.  */
484 #define TARGET_CPU_CPP_BUILTINS()                               \
485   do                                                            \
486     {                                                           \
487       size_t arch_len = strlen (ix86_arch_string);              \
488       size_t tune_len = strlen (ix86_tune_string);              \
489       int last_arch_char = ix86_arch_string[arch_len - 1];      \
490       int last_tune_char = ix86_tune_string[tune_len - 1];      \
491                                                                 \
492       if (TARGET_64BIT)                                         \
493         {                                                       \
494           builtin_assert ("cpu=x86_64");                        \
495           builtin_assert ("machine=x86_64");                    \
496           builtin_define ("__amd64");                           \
497           builtin_define ("__amd64__");                         \
498           builtin_define ("__x86_64");                          \
499           builtin_define ("__x86_64__");                        \
500         }                                                       \
501       else                                                      \
502         {                                                       \
503           builtin_assert ("cpu=i386");                          \
504           builtin_assert ("machine=i386");                      \
505           builtin_define_std ("i386");                          \
506         }                                                       \
507                                                                 \
508       /* Built-ins based on -mtune= (or -march= if no           \
509          -mtune= given).  */                                    \
510       if (TARGET_386)                                           \
511         builtin_define ("__tune_i386__");                       \
512       else if (TARGET_486)                                      \
513         builtin_define ("__tune_i486__");                       \
514       else if (TARGET_PENTIUM)                                  \
515         {                                                       \
516           builtin_define ("__tune_i586__");                     \
517           builtin_define ("__tune_pentium__");                  \
518           if (last_tune_char == 'x')                            \
519             builtin_define ("__tune_pentium_mmx__");            \
520         }                                                       \
521       else if (TARGET_PENTIUMPRO)                               \
522         {                                                       \
523           builtin_define ("__tune_i686__");                     \
524           builtin_define ("__tune_pentiumpro__");               \
525           switch (last_tune_char)                               \
526             {                                                   \
527             case '3':                                           \
528               builtin_define ("__tune_pentium3__");             \
529               /* FALLTHRU */                                    \
530             case '2':                                           \
531               builtin_define ("__tune_pentium2__");             \
532               break;                                            \
533             }                                                   \
534         }                                                       \
535       else if (TARGET_GEODE)                                    \
536         {                                                       \
537           builtin_define ("__tune_geode__");                    \
538         }                                                       \
539       else if (TARGET_K6)                                       \
540         {                                                       \
541           builtin_define ("__tune_k6__");                       \
542           if (last_tune_char == '2')                            \
543             builtin_define ("__tune_k6_2__");                   \
544           else if (last_tune_char == '3')                       \
545             builtin_define ("__tune_k6_3__");                   \
546         }                                                       \
547       else if (TARGET_ATHLON)                                   \
548         {                                                       \
549           builtin_define ("__tune_athlon__");                   \
550           /* Only plain "athlon" lacks SSE.  */                 \
551           if (last_tune_char != 'n')                            \
552             builtin_define ("__tune_athlon_sse__");             \
553         }                                                       \
554       else if (TARGET_K8)                                       \
555         builtin_define ("__tune_k8__");                         \
556       else if (TARGET_AMDFAM10)                                 \
557         builtin_define ("__tune_amdfam10__");                   \
558       else if (TARGET_PENTIUM4)                                 \
559         builtin_define ("__tune_pentium4__");                   \
560       else if (TARGET_NOCONA)                                   \
561         builtin_define ("__tune_nocona__");                     \
562       else if (TARGET_CORE2)                                    \
563         builtin_define ("__tune_core2__");                      \
564                                                                 \
565       if (TARGET_MMX)                                           \
566         builtin_define ("__MMX__");                             \
567       if (TARGET_3DNOW)                                         \
568         builtin_define ("__3dNOW__");                           \
569       if (TARGET_3DNOW_A)                                       \
570         builtin_define ("__3dNOW_A__");                         \
571       if (TARGET_SSE)                                           \
572         builtin_define ("__SSE__");                             \
573       if (TARGET_SSE2)                                          \
574         builtin_define ("__SSE2__");                            \
575       if (TARGET_SSE3)                                          \
576         builtin_define ("__SSE3__");                            \
577       if (TARGET_SSSE3)                                         \
578         builtin_define ("__SSSE3__");                           \
579       if (TARGET_SSE4_1)                                        \
580         builtin_define ("__SSE4_1__");                          \
581       if (TARGET_SSE4_2)                                        \
582         builtin_define ("__SSE4_2__");                          \
583       if (TARGET_SSE4A)                                         \
584         builtin_define ("__SSE4A__");                           \
585       if (TARGET_SSE_MATH && TARGET_SSE)                        \
586         builtin_define ("__SSE_MATH__");                        \
587       if (TARGET_SSE_MATH && TARGET_SSE2)                       \
588         builtin_define ("__SSE2_MATH__");                       \
589                                                                 \
590       /* Built-ins based on -march=.  */                        \
591       if (ix86_arch == PROCESSOR_I486)                          \
592         {                                                       \
593           builtin_define ("__i486");                            \
594           builtin_define ("__i486__");                          \
595         }                                                       \
596       else if (ix86_arch == PROCESSOR_PENTIUM)                  \
597         {                                                       \
598           builtin_define ("__i586");                            \
599           builtin_define ("__i586__");                          \
600           builtin_define ("__pentium");                         \
601           builtin_define ("__pentium__");                       \
602           if (last_arch_char == 'x')                            \
603             builtin_define ("__pentium_mmx__");                 \
604         }                                                       \
605       else if (ix86_arch == PROCESSOR_PENTIUMPRO)               \
606         {                                                       \
607           builtin_define ("__i686");                            \
608           builtin_define ("__i686__");                          \
609           builtin_define ("__pentiumpro");                      \
610           builtin_define ("__pentiumpro__");                    \
611         }                                                       \
612       else if (ix86_arch == PROCESSOR_GEODE)                    \
613         {                                                       \
614           builtin_define ("__geode");                           \
615           builtin_define ("__geode__");                         \
616         }                                                       \
617       else if (ix86_arch == PROCESSOR_K6)                       \
618         {                                                       \
619                                                                 \
620           builtin_define ("__k6");                              \
621           builtin_define ("__k6__");                            \
622           if (last_arch_char == '2')                            \
623             builtin_define ("__k6_2__");                        \
624           else if (last_arch_char == '3')                       \
625             builtin_define ("__k6_3__");                        \
626         }                                                       \
627       else if (ix86_arch == PROCESSOR_ATHLON)                   \
628         {                                                       \
629           builtin_define ("__athlon");                          \
630           builtin_define ("__athlon__");                        \
631           /* Only plain "athlon" lacks SSE.  */                 \
632           if (last_arch_char != 'n')                            \
633             builtin_define ("__athlon_sse__");                  \
634         }                                                       \
635       else if (ix86_arch == PROCESSOR_K8)                       \
636         {                                                       \
637           builtin_define ("__k8");                              \
638           builtin_define ("__k8__");                            \
639         }                                                       \
640       else if (ix86_arch == PROCESSOR_AMDFAM10)                 \
641         {                                                       \
642           builtin_define ("__amdfam10");                        \
643           builtin_define ("__amdfam10__");                      \
644         }                                                       \
645       else if (ix86_arch == PROCESSOR_PENTIUM4)                 \
646         {                                                       \
647           builtin_define ("__pentium4");                        \
648           builtin_define ("__pentium4__");                      \
649         }                                                       \
650       else if (ix86_arch == PROCESSOR_NOCONA)                   \
651         {                                                       \
652           builtin_define ("__nocona");                          \
653           builtin_define ("__nocona__");                        \
654         }                                                       \
655       else if (ix86_arch == PROCESSOR_CORE2)                    \
656         {                                                       \
657           builtin_define ("__core2");                           \
658           builtin_define ("__core2__");                         \
659         }                                                       \
660     }                                                           \
661   while (0)
662
663 #define TARGET_CPU_DEFAULT_i386 0
664 #define TARGET_CPU_DEFAULT_i486 1
665 #define TARGET_CPU_DEFAULT_pentium 2
666 #define TARGET_CPU_DEFAULT_pentium_mmx 3
667 #define TARGET_CPU_DEFAULT_pentiumpro 4
668 #define TARGET_CPU_DEFAULT_pentium2 5
669 #define TARGET_CPU_DEFAULT_pentium3 6
670 #define TARGET_CPU_DEFAULT_pentium4 7
671 #define TARGET_CPU_DEFAULT_geode 8
672 #define TARGET_CPU_DEFAULT_k6 9
673 #define TARGET_CPU_DEFAULT_k6_2 10
674 #define TARGET_CPU_DEFAULT_k6_3 11
675 #define TARGET_CPU_DEFAULT_athlon 12
676 #define TARGET_CPU_DEFAULT_athlon_sse 13
677 #define TARGET_CPU_DEFAULT_k8 14
678 #define TARGET_CPU_DEFAULT_pentium_m 15
679 #define TARGET_CPU_DEFAULT_prescott 16
680 #define TARGET_CPU_DEFAULT_nocona 17
681 #define TARGET_CPU_DEFAULT_core2 18
682 #define TARGET_CPU_DEFAULT_generic 19
683 #define TARGET_CPU_DEFAULT_amdfam10 20
684
685 #define TARGET_CPU_DEFAULT_NAMES {"i386", "i486", "pentium", "pentium-mmx",\
686                                   "pentiumpro", "pentium2", "pentium3", \
687                                   "pentium4", "geode", "k6", "k6-2", "k6-3", \
688                                   "athlon", "athlon-4", "k8", \
689                                   "pentium-m", "prescott", "nocona", \
690                                   "core2", "generic", "amdfam10"}
691
692 #ifndef CC1_SPEC
693 #define CC1_SPEC "%(cc1_cpu) "
694 #endif
695
696 /* This macro defines names of additional specifications to put in the
697    specs that can be used in various specifications like CC1_SPEC.  Its
698    definition is an initializer with a subgrouping for each command option.
699
700    Each subgrouping contains a string constant, that defines the
701    specification name, and a string constant that used by the GCC driver
702    program.
703
704    Do not define this macro if it does not need to do anything.  */
705
706 #ifndef SUBTARGET_EXTRA_SPECS
707 #define SUBTARGET_EXTRA_SPECS
708 #endif
709
710 #define EXTRA_SPECS                                                     \
711   { "cc1_cpu",  CC1_CPU_SPEC },                                         \
712   SUBTARGET_EXTRA_SPECS
713 \f
714 /* target machine storage layout */
715
716 #define LONG_DOUBLE_TYPE_SIZE 80
717
718 /* Set the value of FLT_EVAL_METHOD in float.h.  When using only the
719    FPU, assume that the fpcw is set to extended precision; when using
720    only SSE, rounding is correct; when using both SSE and the FPU,
721    the rounding precision is indeterminate, since either may be chosen
722    apparently at random.  */
723 #define TARGET_FLT_EVAL_METHOD \
724   (TARGET_MIX_SSE_I387 ? -1 : TARGET_SSE_MATH ? 0 : 2)
725
726 #define SHORT_TYPE_SIZE 16
727 #define INT_TYPE_SIZE 32
728 #define FLOAT_TYPE_SIZE 32
729 #define LONG_TYPE_SIZE BITS_PER_WORD
730 #define DOUBLE_TYPE_SIZE 64
731 #define LONG_LONG_TYPE_SIZE 64
732
733 #if defined (TARGET_BI_ARCH) || TARGET_64BIT_DEFAULT
734 #define MAX_BITS_PER_WORD 64
735 #else
736 #define MAX_BITS_PER_WORD 32
737 #endif
738
739 /* Define this if most significant byte of a word is the lowest numbered.  */
740 /* That is true on the 80386.  */
741
742 #define BITS_BIG_ENDIAN 0
743
744 /* Define this if most significant byte of a word is the lowest numbered.  */
745 /* That is not true on the 80386.  */
746 #define BYTES_BIG_ENDIAN 0
747
748 /* Define this if most significant word of a multiword number is the lowest
749    numbered.  */
750 /* Not true for 80386 */
751 #define WORDS_BIG_ENDIAN 0
752
753 /* Width of a word, in units (bytes).  */
754 #define UNITS_PER_WORD (TARGET_64BIT ? 8 : 4)
755 #ifdef IN_LIBGCC2
756 #define MIN_UNITS_PER_WORD      (TARGET_64BIT ? 8 : 4)
757 #else
758 #define MIN_UNITS_PER_WORD      4
759 #endif
760
761 /* Allocation boundary (in *bits*) for storing arguments in argument list.  */
762 #define PARM_BOUNDARY BITS_PER_WORD
763
764 /* Boundary (in *bits*) on which stack pointer should be aligned.  */
765 #define STACK_BOUNDARY BITS_PER_WORD
766
767 /* Boundary (in *bits*) on which the stack pointer prefers to be
768    aligned; the compiler cannot rely on having this alignment.  */
769 #define PREFERRED_STACK_BOUNDARY ix86_preferred_stack_boundary
770
771 /* As of July 2001, many runtimes do not align the stack properly when
772    entering main.  This causes expand_main_function to forcibly align
773    the stack, which results in aligned frames for functions called from
774    main, though it does nothing for the alignment of main itself.  */
775 #define FORCE_PREFERRED_STACK_BOUNDARY_IN_MAIN \
776   (ix86_preferred_stack_boundary > STACK_BOUNDARY && !TARGET_64BIT)
777
778 /* Target OS keeps a vector-aligned (128-bit, 16-byte) stack.  This is
779    mandatory for the 64-bit ABI, and may or may not be true for other
780    operating systems.  */
781 #define TARGET_KEEPS_VECTOR_ALIGNED_STACK TARGET_64BIT
782
783 /* Minimum allocation boundary for the code of a function.  */
784 #define FUNCTION_BOUNDARY 8
785
786 /* C++ stores the virtual bit in the lowest bit of function pointers.  */
787 #define TARGET_PTRMEMFUNC_VBIT_LOCATION ptrmemfunc_vbit_in_pfn
788
789 /* Alignment of field after `int : 0' in a structure.  */
790
791 #define EMPTY_FIELD_BOUNDARY BITS_PER_WORD
792
793 /* Minimum size in bits of the largest boundary to which any
794    and all fundamental data types supported by the hardware
795    might need to be aligned. No data type wants to be aligned
796    rounder than this.
797
798    Pentium+ prefers DFmode values to be aligned to 64 bit boundary
799    and Pentium Pro XFmode values at 128 bit boundaries.  */
800
801 #define BIGGEST_ALIGNMENT 128
802
803 /* Decide whether a variable of mode MODE should be 128 bit aligned.  */
804 #define ALIGN_MODE_128(MODE) \
805  ((MODE) == XFmode || SSE_REG_MODE_P (MODE))
806
807 /* The published ABIs say that doubles should be aligned on word
808    boundaries, so lower the alignment for structure fields unless
809    -malign-double is set.  */
810
811 /* ??? Blah -- this macro is used directly by libobjc.  Since it
812    supports no vector modes, cut out the complexity and fall back
813    on BIGGEST_FIELD_ALIGNMENT.  */
814 #ifdef IN_TARGET_LIBS
815 #ifdef __x86_64__
816 #define BIGGEST_FIELD_ALIGNMENT 128
817 #else
818 #define BIGGEST_FIELD_ALIGNMENT 32
819 #endif
820 #else
821 #define ADJUST_FIELD_ALIGN(FIELD, COMPUTED) \
822    x86_field_alignment (FIELD, COMPUTED)
823 #endif
824
825 /* If defined, a C expression to compute the alignment given to a
826    constant that is being placed in memory.  EXP is the constant
827    and ALIGN is the alignment that the object would ordinarily have.
828    The value of this macro is used instead of that alignment to align
829    the object.
830
831    If this macro is not defined, then ALIGN is used.
832
833    The typical use of this macro is to increase alignment for string
834    constants to be word aligned so that `strcpy' calls that copy
835    constants can be done inline.  */
836
837 #define CONSTANT_ALIGNMENT(EXP, ALIGN) ix86_constant_alignment ((EXP), (ALIGN))
838
839 /* If defined, a C expression to compute the alignment for a static
840    variable.  TYPE is the data type, and ALIGN is the alignment that
841    the object would ordinarily have.  The value of this macro is used
842    instead of that alignment to align the object.
843
844    If this macro is not defined, then ALIGN is used.
845
846    One use of this macro is to increase alignment of medium-size
847    data to make it all fit in fewer cache lines.  Another is to
848    cause character arrays to be word-aligned so that `strcpy' calls
849    that copy constants to character arrays can be done inline.  */
850
851 #define DATA_ALIGNMENT(TYPE, ALIGN) ix86_data_alignment ((TYPE), (ALIGN))
852
853 /* If defined, a C expression to compute the alignment for a local
854    variable.  TYPE is the data type, and ALIGN is the alignment that
855    the object would ordinarily have.  The value of this macro is used
856    instead of that alignment to align the object.
857
858    If this macro is not defined, then ALIGN is used.
859
860    One use of this macro is to increase alignment of medium-size
861    data to make it all fit in fewer cache lines.  */
862
863 #define LOCAL_ALIGNMENT(TYPE, ALIGN) ix86_local_alignment ((TYPE), (ALIGN))
864
865 /* If defined, a C expression that gives the alignment boundary, in
866    bits, of an argument with the specified mode and type.  If it is
867    not defined, `PARM_BOUNDARY' is used for all arguments.  */
868
869 #define FUNCTION_ARG_BOUNDARY(MODE, TYPE) \
870   ix86_function_arg_boundary ((MODE), (TYPE))
871
872 /* Set this nonzero if move instructions will actually fail to work
873    when given unaligned data.  */
874 #define STRICT_ALIGNMENT 0
875
876 /* If bit field type is int, don't let it cross an int,
877    and give entire struct the alignment of an int.  */
878 /* Required on the 386 since it doesn't have bit-field insns.  */
879 #define PCC_BITFIELD_TYPE_MATTERS 1
880 \f
881 /* Standard register usage.  */
882
883 /* This processor has special stack-like registers.  See reg-stack.c
884    for details.  */
885
886 #define STACK_REGS
887 #define IS_STACK_MODE(MODE)                                     \
888   (((MODE) == SFmode && (!TARGET_SSE || !TARGET_SSE_MATH))      \
889    || ((MODE) == DFmode && (!TARGET_SSE2 || !TARGET_SSE_MATH))  \
890    || (MODE) == XFmode)
891
892 /* Number of actual hardware registers.
893    The hardware registers are assigned numbers for the compiler
894    from 0 to just below FIRST_PSEUDO_REGISTER.
895    All registers that the compiler knows about must be given numbers,
896    even those that are not normally considered general registers.
897
898    In the 80386 we give the 8 general purpose registers the numbers 0-7.
899    We number the floating point registers 8-15.
900    Note that registers 0-7 can be accessed as a  short or int,
901    while only 0-3 may be used with byte `mov' instructions.
902
903    Reg 16 does not correspond to any hardware register, but instead
904    appears in the RTL as an argument pointer prior to reload, and is
905    eliminated during reloading in favor of either the stack or frame
906    pointer.  */
907
908 #define FIRST_PSEUDO_REGISTER 53
909
910 /* Number of hardware registers that go into the DWARF-2 unwind info.
911    If not defined, equals FIRST_PSEUDO_REGISTER.  */
912
913 #define DWARF_FRAME_REGISTERS 17
914
915 /* 1 for registers that have pervasive standard uses
916    and are not available for the register allocator.
917    On the 80386, the stack pointer is such, as is the arg pointer.
918
919    The value is zero if the register is not fixed on either 32 or
920    64 bit targets, one if the register if fixed on both 32 and 64
921    bit targets, two if it is only fixed on 32bit targets and three
922    if its only fixed on 64bit targets.
923    Proper values are computed in the CONDITIONAL_REGISTER_USAGE.
924  */
925 #define FIXED_REGISTERS                                         \
926 /*ax,dx,cx,bx,si,di,bp,sp,st,st1,st2,st3,st4,st5,st6,st7*/      \
927 {  0, 0, 0, 0, 0, 0, 0, 1, 0,  0,  0,  0,  0,  0,  0,  0,       \
928 /*arg,flags,fpsr,fpcr,frame*/                                   \
929     1,    1,   1,   1,    1,                                    \
930 /*xmm0,xmm1,xmm2,xmm3,xmm4,xmm5,xmm6,xmm7*/                     \
931      0,   0,   0,   0,   0,   0,   0,   0,                      \
932 /*mmx0,mmx1,mmx2,mmx3,mmx4,mmx5,mmx6,mmx7*/                     \
933      0,   0,   0,   0,   0,   0,   0,   0,                      \
934 /*  r8,  r9, r10, r11, r12, r13, r14, r15*/                     \
935      2,   2,   2,   2,   2,   2,   2,   2,                      \
936 /*xmm8,xmm9,xmm10,xmm11,xmm12,xmm13,xmm14,xmm15*/               \
937      2,   2,    2,    2,    2,    2,    2,    2}
938
939
940 /* 1 for registers not available across function calls.
941    These must include the FIXED_REGISTERS and also any
942    registers that can be used without being saved.
943    The latter must include the registers where values are returned
944    and the register where structure-value addresses are passed.
945    Aside from that, you can include as many other registers as you like.
946
947    The value is zero if the register is not call used on either 32 or
948    64 bit targets, one if the register if call used on both 32 and 64
949    bit targets, two if it is only call used on 32bit targets and three
950    if its only call used on 64bit targets.
951    Proper values are computed in the CONDITIONAL_REGISTER_USAGE.
952 */
953 #define CALL_USED_REGISTERS                                     \
954 /*ax,dx,cx,bx,si,di,bp,sp,st,st1,st2,st3,st4,st5,st6,st7*/      \
955 {  1, 1, 1, 0, 3, 3, 0, 1, 1,  1,  1,  1,  1,  1,  1,  1,       \
956 /*arg,flags,fpsr,fpcr,frame*/                                   \
957     1,   1,    1,   1,    1,                                    \
958 /*xmm0,xmm1,xmm2,xmm3,xmm4,xmm5,xmm6,xmm7*/                     \
959      1,   1,   1,   1,   1,   1,   1,   1,                      \
960 /*mmx0,mmx1,mmx2,mmx3,mmx4,mmx5,mmx6,mmx7*/                     \
961      1,   1,   1,   1,   1,   1,   1,   1,                      \
962 /*  r8,  r9, r10, r11, r12, r13, r14, r15*/                     \
963      1,   1,   1,   1,   2,   2,   2,   2,                      \
964 /*xmm8,xmm9,xmm10,xmm11,xmm12,xmm13,xmm14,xmm15*/               \
965      1,   1,    1,    1,    1,    1,    1,    1}                \
966
967 /* Order in which to allocate registers.  Each register must be
968    listed once, even those in FIXED_REGISTERS.  List frame pointer
969    late and fixed registers last.  Note that, in general, we prefer
970    registers listed in CALL_USED_REGISTERS, keeping the others
971    available for storage of persistent values.
972
973    The ORDER_REGS_FOR_LOCAL_ALLOC actually overwrite the order,
974    so this is just empty initializer for array.  */
975
976 #define REG_ALLOC_ORDER                                         \
977 {  0, 1, 2, 3, 4, 5, 6, 7, 8, 9, 10, 11, 12, 13, 14, 15, 16, 17,\
978    18, 19, 20, 21, 22, 23, 24, 25, 26, 27, 28, 29, 30, 31, 32,  \
979    33, 34, 35, 36, 37, 38, 39, 40, 41, 42, 43, 44, 45, 46, 47,  \
980    48, 49, 50, 51, 52 }
981
982 /* ORDER_REGS_FOR_LOCAL_ALLOC is a macro which permits reg_alloc_order
983    to be rearranged based on a particular function.  When using sse math,
984    we want to allocate SSE before x87 registers and vice versa.  */
985
986 #define ORDER_REGS_FOR_LOCAL_ALLOC x86_order_regs_for_local_alloc ()
987
988
989 /* Macro to conditionally modify fixed_regs/call_used_regs.  */
990 #define CONDITIONAL_REGISTER_USAGE                                      \
991 do {                                                                    \
992     int i;                                                              \
993     unsigned int j;                                                     \
994     for (i = 0; i < FIRST_PSEUDO_REGISTER; i++)                         \
995       {                                                                 \
996         if (fixed_regs[i] > 1)                                          \
997           fixed_regs[i] = (fixed_regs[i] == (TARGET_64BIT ? 3 : 2));    \
998         if (call_used_regs[i] > 1)                                      \
999           call_used_regs[i] = (call_used_regs[i]                        \
1000                                == (TARGET_64BIT ? 3 : 2));              \
1001       }                                                                 \
1002     j = PIC_OFFSET_TABLE_REGNUM;                                        \
1003     if (j != INVALID_REGNUM)                                            \
1004       {                                                                 \
1005         fixed_regs[j] = 1;                                              \
1006         call_used_regs[j] = 1;                                          \
1007       }                                                                 \
1008     if (! TARGET_MMX)                                                   \
1009       {                                                                 \
1010         int i;                                                          \
1011         for (i = 0; i < FIRST_PSEUDO_REGISTER; i++)                     \
1012           if (TEST_HARD_REG_BIT (reg_class_contents[(int)MMX_REGS], i)) \
1013             fixed_regs[i] = call_used_regs[i] = 1, reg_names[i] = "";   \
1014       }                                                                 \
1015     if (! TARGET_SSE)                                                   \
1016       {                                                                 \
1017         int i;                                                          \
1018         for (i = 0; i < FIRST_PSEUDO_REGISTER; i++)                     \
1019           if (TEST_HARD_REG_BIT (reg_class_contents[(int)SSE_REGS], i)) \
1020             fixed_regs[i] = call_used_regs[i] = 1, reg_names[i] = "";   \
1021       }                                                                 \
1022     if (! TARGET_80387 && ! TARGET_FLOAT_RETURNS_IN_80387)              \
1023       {                                                                 \
1024         int i;                                                          \
1025         HARD_REG_SET x;                                                 \
1026         COPY_HARD_REG_SET (x, reg_class_contents[(int)FLOAT_REGS]);     \
1027         for (i = 0; i < FIRST_PSEUDO_REGISTER; i++)                     \
1028           if (TEST_HARD_REG_BIT (x, i))                                 \
1029             fixed_regs[i] = call_used_regs[i] = 1, reg_names[i] = "";   \
1030       }                                                                 \
1031     if (! TARGET_64BIT)                                                 \
1032       {                                                                 \
1033         int i;                                                          \
1034         for (i = FIRST_REX_INT_REG; i <= LAST_REX_INT_REG; i++)         \
1035           reg_names[i] = "";                                            \
1036         for (i = FIRST_REX_SSE_REG; i <= LAST_REX_SSE_REG; i++)         \
1037           reg_names[i] = "";                                            \
1038       }                                                                 \
1039     if (TARGET_64BIT_MS_ABI)                                            \
1040       {                                                                 \
1041         call_used_regs[4 /*RSI*/] = 0;                                  \
1042         call_used_regs[5 /*RDI*/] = 0;                                  \
1043       }                                                                 \
1044   } while (0)
1045
1046 /* Return number of consecutive hard regs needed starting at reg REGNO
1047    to hold something of mode MODE.
1048    This is ordinarily the length in words of a value of mode MODE
1049    but can be less for certain modes in special long registers.
1050
1051    Actually there are no two word move instructions for consecutive
1052    registers.  And only registers 0-3 may have mov byte instructions
1053    applied to them.
1054    */
1055
1056 #define HARD_REGNO_NREGS(REGNO, MODE)   \
1057   (FP_REGNO_P (REGNO) || SSE_REGNO_P (REGNO) || MMX_REGNO_P (REGNO)     \
1058    ? (COMPLEX_MODE_P (MODE) ? 2 : 1)                                    \
1059    : ((MODE) == XFmode                                                  \
1060       ? (TARGET_64BIT ? 2 : 3)                                          \
1061       : (MODE) == XCmode                                                \
1062       ? (TARGET_64BIT ? 4 : 6)                                          \
1063       : ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD)))
1064
1065 #define HARD_REGNO_NREGS_HAS_PADDING(REGNO, MODE)                       \
1066   ((TARGET_128BIT_LONG_DOUBLE && !TARGET_64BIT)                         \
1067    ? (FP_REGNO_P (REGNO) || SSE_REGNO_P (REGNO) || MMX_REGNO_P (REGNO)  \
1068       ? 0                                                               \
1069       : ((MODE) == XFmode || (MODE) == XCmode))                         \
1070    : 0)
1071
1072 #define HARD_REGNO_NREGS_WITH_PADDING(REGNO, MODE) ((MODE) == XFmode ? 4 : 8)
1073
1074 #define VALID_SSE2_REG_MODE(MODE) \
1075     ((MODE) == V16QImode || (MODE) == V8HImode || (MODE) == V2DFmode    \
1076      || (MODE) == V2DImode || (MODE) == DFmode)
1077
1078 #define VALID_SSE_REG_MODE(MODE)                                        \
1079     ((MODE) == TImode || (MODE) == V4SFmode || (MODE) == V4SImode       \
1080      || (MODE) == SFmode || (MODE) == TFmode)
1081
1082 #define VALID_MMX_REG_MODE_3DNOW(MODE) \
1083     ((MODE) == V2SFmode || (MODE) == SFmode)
1084
1085 #define VALID_MMX_REG_MODE(MODE)                                        \
1086     ((MODE) == DImode || (MODE) == V8QImode || (MODE) == V4HImode       \
1087      || (MODE) == V2SImode || (MODE) == SImode)
1088
1089 /* ??? No autovectorization into MMX or 3DNOW until we can reliably
1090    place emms and femms instructions.  */
1091 #define UNITS_PER_SIMD_WORD (TARGET_SSE ? 16 : UNITS_PER_WORD)
1092
1093 #define VALID_DFP_MODE_P(MODE)                                          \
1094     ((MODE) == SDmode || (MODE) == DDmode || (MODE) == TDmode)
1095
1096 #define VALID_FP_MODE_P(MODE)                                           \
1097     ((MODE) == SFmode || (MODE) == DFmode || (MODE) == XFmode           \
1098      || (MODE) == SCmode || (MODE) == DCmode || (MODE) == XCmode)       \
1099
1100 #define VALID_INT_MODE_P(MODE)                                          \
1101     ((MODE) == QImode || (MODE) == HImode || (MODE) == SImode           \
1102      || (MODE) == DImode                                                \
1103      || (MODE) == CQImode || (MODE) == CHImode || (MODE) == CSImode     \
1104      || (MODE) == CDImode                                               \
1105      || (TARGET_64BIT && ((MODE) == TImode || (MODE) == CTImode         \
1106          || (MODE) == TFmode || (MODE) == TCmode)))
1107
1108 /* Return true for modes passed in SSE registers.  */
1109 #define SSE_REG_MODE_P(MODE) \
1110  ((MODE) == TImode || (MODE) == V16QImode || (MODE) == TFmode           \
1111    || (MODE) == V8HImode || (MODE) == V2DFmode || (MODE) == V2DImode    \
1112    || (MODE) == V4SFmode || (MODE) == V4SImode)
1113
1114 /* Value is 1 if hard register REGNO can hold a value of machine-mode MODE.  */
1115
1116 #define HARD_REGNO_MODE_OK(REGNO, MODE) \
1117    ix86_hard_regno_mode_ok ((REGNO), (MODE))
1118
1119 /* Value is 1 if it is a good idea to tie two pseudo registers
1120    when one has mode MODE1 and one has mode MODE2.
1121    If HARD_REGNO_MODE_OK could produce different values for MODE1 and MODE2,
1122    for any hard reg, then this must be 0 for correct output.  */
1123
1124 #define MODES_TIEABLE_P(MODE1, MODE2)  ix86_modes_tieable_p (MODE1, MODE2)
1125
1126 /* It is possible to write patterns to move flags; but until someone
1127    does it,  */
1128 #define AVOID_CCMODE_COPIES
1129
1130 /* Specify the modes required to caller save a given hard regno.
1131    We do this on i386 to prevent flags from being saved at all.
1132
1133    Kill any attempts to combine saving of modes.  */
1134
1135 #define HARD_REGNO_CALLER_SAVE_MODE(REGNO, NREGS, MODE)                 \
1136   (CC_REGNO_P (REGNO) ? VOIDmode                                        \
1137    : (MODE) == VOIDmode && (NREGS) != 1 ? VOIDmode                      \
1138    : (MODE) == VOIDmode ? choose_hard_reg_mode ((REGNO), (NREGS), false)\
1139    : (MODE) == HImode && !TARGET_PARTIAL_REG_STALL ? SImode             \
1140    : (MODE) == QImode && (REGNO) >= 4 && !TARGET_64BIT ? SImode         \
1141    : (MODE))
1142 /* Specify the registers used for certain standard purposes.
1143    The values of these macros are register numbers.  */
1144
1145 /* on the 386 the pc register is %eip, and is not usable as a general
1146    register.  The ordinary mov instructions won't work */
1147 /* #define PC_REGNUM  */
1148
1149 /* Register to use for pushing function arguments.  */
1150 #define STACK_POINTER_REGNUM 7
1151
1152 /* Base register for access to local variables of the function.  */
1153 #define HARD_FRAME_POINTER_REGNUM 6
1154
1155 /* Base register for access to local variables of the function.  */
1156 #define FRAME_POINTER_REGNUM 20
1157
1158 /* First floating point reg */
1159 #define FIRST_FLOAT_REG 8
1160
1161 /* First & last stack-like regs */
1162 #define FIRST_STACK_REG FIRST_FLOAT_REG
1163 #define LAST_STACK_REG (FIRST_FLOAT_REG + 7)
1164
1165 #define FIRST_SSE_REG (FRAME_POINTER_REGNUM + 1)
1166 #define LAST_SSE_REG  (FIRST_SSE_REG + 7)
1167
1168 #define FIRST_MMX_REG  (LAST_SSE_REG + 1)
1169 #define LAST_MMX_REG   (FIRST_MMX_REG + 7)
1170
1171 #define FIRST_REX_INT_REG  (LAST_MMX_REG + 1)
1172 #define LAST_REX_INT_REG   (FIRST_REX_INT_REG + 7)
1173
1174 #define FIRST_REX_SSE_REG  (LAST_REX_INT_REG + 1)
1175 #define LAST_REX_SSE_REG   (FIRST_REX_SSE_REG + 7)
1176
1177 /* Value should be nonzero if functions must have frame pointers.
1178    Zero means the frame pointer need not be set up (and parms
1179    may be accessed via the stack pointer) in functions that seem suitable.
1180    This is computed in `reload', in reload1.c.  */
1181 #define FRAME_POINTER_REQUIRED  ix86_frame_pointer_required ()
1182
1183 /* Override this in other tm.h files to cope with various OS lossage
1184    requiring a frame pointer.  */
1185 #ifndef SUBTARGET_FRAME_POINTER_REQUIRED
1186 #define SUBTARGET_FRAME_POINTER_REQUIRED 0
1187 #endif
1188
1189 /* Make sure we can access arbitrary call frames.  */
1190 #define SETUP_FRAME_ADDRESSES()  ix86_setup_frame_addresses ()
1191
1192 /* Base register for access to arguments of the function.  */
1193 #define ARG_POINTER_REGNUM 16
1194
1195 /* Register in which static-chain is passed to a function.
1196    We do use ECX as static chain register for 32 bit ABI.  On the
1197    64bit ABI, ECX is an argument register, so we use R10 instead.  */
1198 #define STATIC_CHAIN_REGNUM (TARGET_64BIT ? FIRST_REX_INT_REG + 10 - 8 : 2)
1199
1200 /* Register to hold the addressing base for position independent
1201    code access to data items.  We don't use PIC pointer for 64bit
1202    mode.  Define the regnum to dummy value to prevent gcc from
1203    pessimizing code dealing with EBX.
1204
1205    To avoid clobbering a call-saved register unnecessarily, we renumber
1206    the pic register when possible.  The change is visible after the
1207    prologue has been emitted.  */
1208
1209 #define REAL_PIC_OFFSET_TABLE_REGNUM  3
1210
1211 #define PIC_OFFSET_TABLE_REGNUM                         \
1212   ((TARGET_64BIT && ix86_cmodel == CM_SMALL_PIC)        \
1213    || !flag_pic ? INVALID_REGNUM                        \
1214    : reload_completed ? REGNO (pic_offset_table_rtx)    \
1215    : REAL_PIC_OFFSET_TABLE_REGNUM)
1216
1217 #define GOT_SYMBOL_NAME "_GLOBAL_OFFSET_TABLE_"
1218
1219 /* A C expression which can inhibit the returning of certain function
1220    values in registers, based on the type of value.  A nonzero value
1221    says to return the function value in memory, just as large
1222    structures are always returned.  Here TYPE will be a C expression
1223    of type `tree', representing the data type of the value.
1224
1225    Note that values of mode `BLKmode' must be explicitly handled by
1226    this macro.  Also, the option `-fpcc-struct-return' takes effect
1227    regardless of this macro.  On most systems, it is possible to
1228    leave the macro undefined; this causes a default definition to be
1229    used, whose value is the constant 1 for `BLKmode' values, and 0
1230    otherwise.
1231
1232    Do not use this macro to indicate that structures and unions
1233    should always be returned in memory.  You should instead use
1234    `DEFAULT_PCC_STRUCT_RETURN' to indicate this.  */
1235
1236 #define RETURN_IN_MEMORY(TYPE) \
1237   ix86_return_in_memory (TYPE)
1238
1239 /* This is overridden by <cygwin.h>.  */
1240 #define MS_AGGREGATE_RETURN 0
1241
1242 /* This is overridden by <netware.h>.  */
1243 #define KEEP_AGGREGATE_RETURN_POINTER 0
1244 \f
1245 /* Define the classes of registers for register constraints in the
1246    machine description.  Also define ranges of constants.
1247
1248    One of the classes must always be named ALL_REGS and include all hard regs.
1249    If there is more than one class, another class must be named NO_REGS
1250    and contain no registers.
1251
1252    The name GENERAL_REGS must be the name of a class (or an alias for
1253    another name such as ALL_REGS).  This is the class of registers
1254    that is allowed by "g" or "r" in a register constraint.
1255    Also, registers outside this class are allocated only when
1256    instructions express preferences for them.
1257
1258    The classes must be numbered in nondecreasing order; that is,
1259    a larger-numbered class must never be contained completely
1260    in a smaller-numbered class.
1261
1262    For any two classes, it is very desirable that there be another
1263    class that represents their union.
1264
1265    It might seem that class BREG is unnecessary, since no useful 386
1266    opcode needs reg %ebx.  But some systems pass args to the OS in ebx,
1267    and the "b" register constraint is useful in asms for syscalls.
1268
1269    The flags, fpsr and fpcr registers are in no class.  */
1270
1271 enum reg_class
1272 {
1273   NO_REGS,
1274   AREG, DREG, CREG, BREG, SIREG, DIREG,
1275   AD_REGS,                      /* %eax/%edx for DImode */
1276   Q_REGS,                       /* %eax %ebx %ecx %edx */
1277   NON_Q_REGS,                   /* %esi %edi %ebp %esp */
1278   INDEX_REGS,                   /* %eax %ebx %ecx %edx %esi %edi %ebp */
1279   LEGACY_REGS,                  /* %eax %ebx %ecx %edx %esi %edi %ebp %esp */
1280   GENERAL_REGS,                 /* %eax %ebx %ecx %edx %esi %edi %ebp %esp %r8 - %r15*/
1281   FP_TOP_REG, FP_SECOND_REG,    /* %st(0) %st(1) */
1282   FLOAT_REGS,
1283   SSE_FIRST_REG,
1284   SSE_REGS,
1285   MMX_REGS,
1286   FP_TOP_SSE_REGS,
1287   FP_SECOND_SSE_REGS,
1288   FLOAT_SSE_REGS,
1289   FLOAT_INT_REGS,
1290   INT_SSE_REGS,
1291   FLOAT_INT_SSE_REGS,
1292   ALL_REGS, LIM_REG_CLASSES
1293 };
1294
1295 #define N_REG_CLASSES ((int) LIM_REG_CLASSES)
1296
1297 #define INTEGER_CLASS_P(CLASS) \
1298   reg_class_subset_p ((CLASS), GENERAL_REGS)
1299 #define FLOAT_CLASS_P(CLASS) \
1300   reg_class_subset_p ((CLASS), FLOAT_REGS)
1301 #define SSE_CLASS_P(CLASS) \
1302   reg_class_subset_p ((CLASS), SSE_REGS)
1303 #define MMX_CLASS_P(CLASS) \
1304   ((CLASS) == MMX_REGS)
1305 #define MAYBE_INTEGER_CLASS_P(CLASS) \
1306   reg_classes_intersect_p ((CLASS), GENERAL_REGS)
1307 #define MAYBE_FLOAT_CLASS_P(CLASS) \
1308   reg_classes_intersect_p ((CLASS), FLOAT_REGS)
1309 #define MAYBE_SSE_CLASS_P(CLASS) \
1310   reg_classes_intersect_p (SSE_REGS, (CLASS))
1311 #define MAYBE_MMX_CLASS_P(CLASS) \
1312   reg_classes_intersect_p (MMX_REGS, (CLASS))
1313
1314 #define Q_CLASS_P(CLASS) \
1315   reg_class_subset_p ((CLASS), Q_REGS)
1316
1317 /* Give names of register classes as strings for dump file.  */
1318
1319 #define REG_CLASS_NAMES \
1320 {  "NO_REGS",                           \
1321    "AREG", "DREG", "CREG", "BREG",      \
1322    "SIREG", "DIREG",                    \
1323    "AD_REGS",                           \
1324    "Q_REGS", "NON_Q_REGS",              \
1325    "INDEX_REGS",                        \
1326    "LEGACY_REGS",                       \
1327    "GENERAL_REGS",                      \
1328    "FP_TOP_REG", "FP_SECOND_REG",       \
1329    "FLOAT_REGS",                        \
1330    "SSE_FIRST_REG",                     \
1331    "SSE_REGS",                          \
1332    "MMX_REGS",                          \
1333    "FP_TOP_SSE_REGS",                   \
1334    "FP_SECOND_SSE_REGS",                \
1335    "FLOAT_SSE_REGS",                    \
1336    "FLOAT_INT_REGS",                    \
1337    "INT_SSE_REGS",                      \
1338    "FLOAT_INT_SSE_REGS",                \
1339    "ALL_REGS" }
1340
1341 /* Define which registers fit in which classes.
1342    This is an initializer for a vector of HARD_REG_SET
1343    of length N_REG_CLASSES.  */
1344
1345 #define REG_CLASS_CONTENTS                                              \
1346 {     { 0x00,     0x0 },                                                \
1347       { 0x01,     0x0 }, { 0x02, 0x0 }, /* AREG, DREG */                \
1348       { 0x04,     0x0 }, { 0x08, 0x0 }, /* CREG, BREG */                \
1349       { 0x10,     0x0 }, { 0x20, 0x0 }, /* SIREG, DIREG */              \
1350       { 0x03,     0x0 },                /* AD_REGS */                   \
1351       { 0x0f,     0x0 },                /* Q_REGS */                    \
1352   { 0x1100f0,  0x1fe0 },                /* NON_Q_REGS */                \
1353       { 0x7f,  0x1fe0 },                /* INDEX_REGS */                \
1354   { 0x1100ff,     0x0 },                /* LEGACY_REGS */               \
1355   { 0x1100ff,  0x1fe0 },                /* GENERAL_REGS */              \
1356      { 0x100,     0x0 }, { 0x0200, 0x0 },/* FP_TOP_REG, FP_SECOND_REG */\
1357     { 0xff00,     0x0 },                /* FLOAT_REGS */                \
1358   { 0x200000,     0x0 },                /* SSE_FIRST_REG */             \
1359 { 0x1fe00000,0x1fe000 },                /* SSE_REGS */                  \
1360 { 0xe0000000,    0x1f },                /* MMX_REGS */                  \
1361 { 0x1fe00100,0x1fe000 },                /* FP_TOP_SSE_REG */            \
1362 { 0x1fe00200,0x1fe000 },                /* FP_SECOND_SSE_REG */         \
1363 { 0x1fe0ff00,0x3fe000 },                /* FLOAT_SSE_REGS */            \
1364    { 0x1ffff,  0x1fe0 },                /* FLOAT_INT_REGS */            \
1365 { 0x1fe100ff,0x1fffe0 },                /* INT_SSE_REGS */              \
1366 { 0x1fe1ffff,0x1fffe0 },                /* FLOAT_INT_SSE_REGS */        \
1367 { 0xffffffff,0x1fffff }                                                 \
1368 }
1369
1370 /* The same information, inverted:
1371    Return the class number of the smallest class containing
1372    reg number REGNO.  This could be a conditional expression
1373    or could index an array.  */
1374
1375 #define REGNO_REG_CLASS(REGNO) (regclass_map[REGNO])
1376
1377 /* When defined, the compiler allows registers explicitly used in the
1378    rtl to be used as spill registers but prevents the compiler from
1379    extending the lifetime of these registers.  */
1380
1381 #define SMALL_REGISTER_CLASSES 1
1382
1383 #define QI_REG_P(X) (REG_P (X) && REGNO (X) < 4)
1384
1385 #define GENERAL_REGNO_P(N) \
1386   ((N) <= STACK_POINTER_REGNUM || REX_INT_REGNO_P (N))
1387
1388 #define GENERAL_REG_P(X) \
1389   (REG_P (X) && GENERAL_REGNO_P (REGNO (X)))
1390
1391 #define ANY_QI_REG_P(X) (TARGET_64BIT ? GENERAL_REG_P(X) : QI_REG_P (X))
1392
1393 #define REX_INT_REGNO_P(N) \
1394   IN_RANGE ((N), FIRST_REX_INT_REG, LAST_REX_INT_REG)
1395 #define REX_INT_REG_P(X) (REG_P (X) && REX_INT_REGNO_P (REGNO (X)))
1396
1397 #define FP_REG_P(X) (REG_P (X) && FP_REGNO_P (REGNO (X)))
1398 #define FP_REGNO_P(N) IN_RANGE ((N), FIRST_STACK_REG, LAST_STACK_REG)
1399 #define ANY_FP_REG_P(X) (REG_P (X) && ANY_FP_REGNO_P (REGNO (X)))
1400 #define ANY_FP_REGNO_P(N) (FP_REGNO_P (N) || SSE_REGNO_P (N))
1401
1402 #define X87_FLOAT_MODE_P(MODE)  \
1403   (TARGET_80387 && ((MODE) == SFmode || (MODE) == DFmode || (MODE) == XFmode))
1404
1405 #define SSE_REG_P(N) (REG_P (N) && SSE_REGNO_P (REGNO (N)))
1406 #define SSE_REGNO_P(N)                                          \
1407   (IN_RANGE ((N), FIRST_SSE_REG, LAST_SSE_REG)                  \
1408    || REX_SSE_REGNO_P (N))
1409
1410 #define REX_SSE_REGNO_P(N) \
1411   IN_RANGE ((N), FIRST_REX_SSE_REG, LAST_REX_SSE_REG)
1412
1413 #define SSE_REGNO(N) \
1414   ((N) < 8 ? FIRST_SSE_REG + (N) : FIRST_REX_SSE_REG + (N) - 8)
1415
1416 #define SSE_FLOAT_MODE_P(MODE) \
1417   ((TARGET_SSE && (MODE) == SFmode) || (TARGET_SSE2 && (MODE) == DFmode))
1418
1419 #define MMX_REG_P(XOP) (REG_P (XOP) && MMX_REGNO_P (REGNO (XOP)))
1420 #define MMX_REGNO_P(N) IN_RANGE ((N), FIRST_MMX_REG, LAST_MMX_REG)
1421
1422 #define STACK_REG_P(XOP) (REG_P (XOP) && STACK_REGNO_P (REGNO (XOP)))
1423 #define STACK_REGNO_P(N) IN_RANGE ((N), FIRST_STACK_REG, LAST_STACK_REG)
1424
1425 #define STACK_TOP_P(XOP) (REG_P (XOP) && REGNO (XOP) == FIRST_STACK_REG)
1426
1427 #define CC_REG_P(X) (REG_P (X) && CC_REGNO_P (REGNO (X)))
1428 #define CC_REGNO_P(X) ((X) == FLAGS_REG || (X) == FPSR_REG)
1429
1430 /* The class value for index registers, and the one for base regs.  */
1431
1432 #define INDEX_REG_CLASS INDEX_REGS
1433 #define BASE_REG_CLASS GENERAL_REGS
1434
1435 /* Place additional restrictions on the register class to use when it
1436    is necessary to be able to hold a value of mode MODE in a reload
1437    register for which class CLASS would ordinarily be used.  */
1438
1439 #define LIMIT_RELOAD_CLASS(MODE, CLASS)                         \
1440   ((MODE) == QImode && !TARGET_64BIT                            \
1441    && ((CLASS) == ALL_REGS || (CLASS) == GENERAL_REGS           \
1442        || (CLASS) == LEGACY_REGS || (CLASS) == INDEX_REGS)      \
1443    ? Q_REGS : (CLASS))
1444
1445 /* Given an rtx X being reloaded into a reg required to be
1446    in class CLASS, return the class of reg to actually use.
1447    In general this is just CLASS; but on some machines
1448    in some cases it is preferable to use a more restrictive class.
1449    On the 80386 series, we prevent floating constants from being
1450    reloaded into floating registers (since no move-insn can do that)
1451    and we ensure that QImodes aren't reloaded into the esi or edi reg.  */
1452
1453 /* Put float CONST_DOUBLE in the constant pool instead of fp regs.
1454    QImode must go into class Q_REGS.
1455    Narrow ALL_REGS to GENERAL_REGS.  This supports allowing movsf and
1456    movdf to do mem-to-mem moves through integer regs.  */
1457
1458 #define PREFERRED_RELOAD_CLASS(X, CLASS) \
1459    ix86_preferred_reload_class ((X), (CLASS))
1460
1461 /* Discourage putting floating-point values in SSE registers unless
1462    SSE math is being used, and likewise for the 387 registers.  */
1463
1464 #define PREFERRED_OUTPUT_RELOAD_CLASS(X, CLASS) \
1465    ix86_preferred_output_reload_class ((X), (CLASS))
1466
1467 /* If we are copying between general and FP registers, we need a memory
1468    location. The same is true for SSE and MMX registers.  */
1469 #define SECONDARY_MEMORY_NEEDED(CLASS1, CLASS2, MODE) \
1470   ix86_secondary_memory_needed ((CLASS1), (CLASS2), (MODE), 1)
1471
1472 /* QImode spills from non-QI registers need a scratch.  This does not
1473    happen often -- the only example so far requires an uninitialized
1474    pseudo.  */
1475
1476 #define SECONDARY_OUTPUT_RELOAD_CLASS(CLASS, MODE, OUT)                 \
1477   (((CLASS) == GENERAL_REGS || (CLASS) == LEGACY_REGS                   \
1478     || (CLASS) == INDEX_REGS) && !TARGET_64BIT && (MODE) == QImode      \
1479    ? Q_REGS : NO_REGS)
1480
1481 /* Return the maximum number of consecutive registers
1482    needed to represent mode MODE in a register of class CLASS.  */
1483 /* On the 80386, this is the size of MODE in words,
1484    except in the FP regs, where a single reg is always enough.  */
1485 #define CLASS_MAX_NREGS(CLASS, MODE)                                    \
1486  (!MAYBE_INTEGER_CLASS_P (CLASS)                                        \
1487   ? (COMPLEX_MODE_P (MODE) ? 2 : 1)                                     \
1488   : (((((MODE) == XFmode ? 12 : GET_MODE_SIZE (MODE)))                  \
1489       + UNITS_PER_WORD - 1) / UNITS_PER_WORD))
1490
1491 /* A C expression whose value is nonzero if pseudos that have been
1492    assigned to registers of class CLASS would likely be spilled
1493    because registers of CLASS are needed for spill registers.
1494
1495    The default value of this macro returns 1 if CLASS has exactly one
1496    register and zero otherwise.  On most machines, this default
1497    should be used.  Only define this macro to some other expression
1498    if pseudo allocated by `local-alloc.c' end up in memory because
1499    their hard registers were needed for spill registers.  If this
1500    macro returns nonzero for those classes, those pseudos will only
1501    be allocated by `global.c', which knows how to reallocate the
1502    pseudo to another register.  If there would not be another
1503    register available for reallocation, you should not change the
1504    definition of this macro since the only effect of such a
1505    definition would be to slow down register allocation.  */
1506
1507 #define CLASS_LIKELY_SPILLED_P(CLASS)                                   \
1508   (((CLASS) == AREG)                                                    \
1509    || ((CLASS) == DREG)                                                 \
1510    || ((CLASS) == CREG)                                                 \
1511    || ((CLASS) == BREG)                                                 \
1512    || ((CLASS) == AD_REGS)                                              \
1513    || ((CLASS) == SIREG)                                                \
1514    || ((CLASS) == DIREG)                                                \
1515    || ((CLASS) == FP_TOP_REG)                                           \
1516    || ((CLASS) == FP_SECOND_REG))
1517
1518 /* Return a class of registers that cannot change FROM mode to TO mode.  */
1519
1520 #define CANNOT_CHANGE_MODE_CLASS(FROM, TO, CLASS) \
1521   ix86_cannot_change_mode_class (FROM, TO, CLASS)
1522 \f
1523 /* Stack layout; function entry, exit and calling.  */
1524
1525 /* Define this if pushing a word on the stack
1526    makes the stack pointer a smaller address.  */
1527 #define STACK_GROWS_DOWNWARD
1528
1529 /* Define this to nonzero if the nominal address of the stack frame
1530    is at the high-address end of the local variables;
1531    that is, each additional local variable allocated
1532    goes at a more negative offset in the frame.  */
1533 #define FRAME_GROWS_DOWNWARD 1
1534
1535 /* Offset within stack frame to start allocating local variables at.
1536    If FRAME_GROWS_DOWNWARD, this is the offset to the END of the
1537    first local allocated.  Otherwise, it is the offset to the BEGINNING
1538    of the first local allocated.  */
1539 #define STARTING_FRAME_OFFSET 0
1540
1541 /* If we generate an insn to push BYTES bytes,
1542    this says how many the stack pointer really advances by.
1543    On 386, we have pushw instruction that decrements by exactly 2 no
1544    matter what the position was, there is no pushb.
1545    But as CIE data alignment factor on this arch is -4, we need to make
1546    sure all stack pointer adjustments are in multiple of 4.
1547
1548    For 64bit ABI we round up to 8 bytes.
1549  */
1550
1551 #define PUSH_ROUNDING(BYTES) \
1552   (TARGET_64BIT              \
1553    ? (((BYTES) + 7) & (-8))  \
1554    : (((BYTES) + 3) & (-4)))
1555
1556 /* If defined, the maximum amount of space required for outgoing arguments will
1557    be computed and placed into the variable
1558    `current_function_outgoing_args_size'.  No space will be pushed onto the
1559    stack for each call; instead, the function prologue should increase the stack
1560    frame size by this amount.  */
1561
1562 #define ACCUMULATE_OUTGOING_ARGS TARGET_ACCUMULATE_OUTGOING_ARGS
1563
1564 /* If defined, a C expression whose value is nonzero when we want to use PUSH
1565    instructions to pass outgoing arguments.  */
1566
1567 #define PUSH_ARGS (TARGET_PUSH_ARGS && !ACCUMULATE_OUTGOING_ARGS)
1568
1569 /* We want the stack and args grow in opposite directions, even if
1570    PUSH_ARGS is 0.  */
1571 #define PUSH_ARGS_REVERSED 1
1572
1573 /* Offset of first parameter from the argument pointer register value.  */
1574 #define FIRST_PARM_OFFSET(FNDECL) 0
1575
1576 /* Define this macro if functions should assume that stack space has been
1577    allocated for arguments even when their values are passed in registers.
1578
1579    The value of this macro is the size, in bytes, of the area reserved for
1580    arguments passed in registers for the function represented by FNDECL.
1581
1582    This space can be allocated by the caller, or be a part of the
1583    machine-dependent stack frame: `OUTGOING_REG_PARM_STACK_SPACE' says
1584    which.  */
1585 #define REG_PARM_STACK_SPACE(FNDECL) 0
1586
1587 /* Value is the number of bytes of arguments automatically
1588    popped when returning from a subroutine call.
1589    FUNDECL is the declaration node of the function (as a tree),
1590    FUNTYPE is the data type of the function (as a tree),
1591    or for a library call it is an identifier node for the subroutine name.
1592    SIZE is the number of bytes of arguments passed on the stack.
1593
1594    On the 80386, the RTD insn may be used to pop them if the number
1595      of args is fixed, but if the number is variable then the caller
1596      must pop them all.  RTD can't be used for library calls now
1597      because the library is compiled with the Unix compiler.
1598    Use of RTD is a selectable option, since it is incompatible with
1599    standard Unix calling sequences.  If the option is not selected,
1600    the caller must always pop the args.
1601
1602    The attribute stdcall is equivalent to RTD on a per module basis.  */
1603
1604 #define RETURN_POPS_ARGS(FUNDECL, FUNTYPE, SIZE) \
1605   ix86_return_pops_args ((FUNDECL), (FUNTYPE), (SIZE))
1606
1607 #define FUNCTION_VALUE_REGNO_P(N) \
1608   ix86_function_value_regno_p (N)
1609
1610 /* Define how to find the value returned by a library function
1611    assuming the value has mode MODE.  */
1612
1613 #define LIBCALL_VALUE(MODE) \
1614   ix86_libcall_value (MODE)
1615
1616 /* Define the size of the result block used for communication between
1617    untyped_call and untyped_return.  The block contains a DImode value
1618    followed by the block used by fnsave and frstor.  */
1619
1620 #define APPLY_RESULT_SIZE (8+108)
1621
1622 /* 1 if N is a possible register number for function argument passing.  */
1623 #define FUNCTION_ARG_REGNO_P(N) ix86_function_arg_regno_p (N)
1624
1625 /* Define a data type for recording info about an argument list
1626    during the scan of that argument list.  This data type should
1627    hold all necessary information about the function itself
1628    and about the args processed so far, enough to enable macros
1629    such as FUNCTION_ARG to determine where the next arg should go.  */
1630
1631 typedef struct ix86_args {
1632   int words;                    /* # words passed so far */
1633   int nregs;                    /* # registers available for passing */
1634   int regno;                    /* next available register number */
1635   int fastcall;                 /* fastcall calling convention is used */
1636   int sse_words;                /* # sse words passed so far */
1637   int sse_nregs;                /* # sse registers available for passing */
1638   int warn_sse;                 /* True when we want to warn about SSE ABI.  */
1639   int warn_mmx;                 /* True when we want to warn about MMX ABI.  */
1640   int sse_regno;                /* next available sse register number */
1641   int mmx_words;                /* # mmx words passed so far */
1642   int mmx_nregs;                /* # mmx registers available for passing */
1643   int mmx_regno;                /* next available mmx register number */
1644   int maybe_vaarg;              /* true for calls to possibly vardic fncts.  */
1645   int float_in_sse;             /* 1 if in 32-bit mode SFmode (2 for DFmode) should
1646                                    be passed in SSE registers.  Otherwise 0.  */
1647 } CUMULATIVE_ARGS;
1648
1649 /* Initialize a variable CUM of type CUMULATIVE_ARGS
1650    for a call to a function whose data type is FNTYPE.
1651    For a library call, FNTYPE is 0.  */
1652
1653 #define INIT_CUMULATIVE_ARGS(CUM, FNTYPE, LIBNAME, FNDECL, N_NAMED_ARGS) \
1654   init_cumulative_args (&(CUM), (FNTYPE), (LIBNAME), (FNDECL))
1655
1656 /* Update the data in CUM to advance over an argument
1657    of mode MODE and data type TYPE.
1658    (TYPE is null for libcalls where that information may not be available.)  */
1659
1660 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED) \
1661   function_arg_advance (&(CUM), (MODE), (TYPE), (NAMED))
1662
1663 /* Define where to put the arguments to a function.
1664    Value is zero to push the argument on the stack,
1665    or a hard register in which to store the argument.
1666
1667    MODE is the argument's machine mode.
1668    TYPE is the data type of the argument (as a tree).
1669     This is null for libcalls where that information may
1670     not be available.
1671    CUM is a variable of type CUMULATIVE_ARGS which gives info about
1672     the preceding args and about the function being called.
1673    NAMED is nonzero if this argument is a named parameter
1674     (otherwise it is an extra parameter matching an ellipsis).  */
1675
1676 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED) \
1677   function_arg (&(CUM), (MODE), (TYPE), (NAMED))
1678
1679 /* Implement `va_start' for varargs and stdarg.  */
1680 #define EXPAND_BUILTIN_VA_START(VALIST, NEXTARG) \
1681   ix86_va_start (VALIST, NEXTARG)
1682
1683 #define TARGET_ASM_FILE_END ix86_file_end
1684 #define NEED_INDICATE_EXEC_STACK 0
1685
1686 /* Output assembler code to FILE to increment profiler label # LABELNO
1687    for profiling a function entry.  */
1688
1689 #define FUNCTION_PROFILER(FILE, LABELNO) x86_function_profiler (FILE, LABELNO)
1690
1691 #define MCOUNT_NAME "_mcount"
1692
1693 #define PROFILE_COUNT_REGISTER "edx"
1694
1695 /* EXIT_IGNORE_STACK should be nonzero if, when returning from a function,
1696    the stack pointer does not matter.  The value is tested only in
1697    functions that have frame pointers.
1698    No definition is equivalent to always zero.  */
1699 /* Note on the 386 it might be more efficient not to define this since
1700    we have to restore it ourselves from the frame pointer, in order to
1701    use pop */
1702
1703 #define EXIT_IGNORE_STACK 1
1704
1705 /* Output assembler code for a block containing the constant parts
1706    of a trampoline, leaving space for the variable parts.  */
1707
1708 /* On the 386, the trampoline contains two instructions:
1709      mov #STATIC,ecx
1710      jmp FUNCTION
1711    The trampoline is generated entirely at runtime.  The operand of JMP
1712    is the address of FUNCTION relative to the instruction following the
1713    JMP (which is 5 bytes long).  */
1714
1715 /* Length in units of the trampoline for entering a nested function.  */
1716
1717 #define TRAMPOLINE_SIZE (TARGET_64BIT ? 23 : 10)
1718
1719 /* Emit RTL insns to initialize the variable parts of a trampoline.
1720    FNADDR is an RTX for the address of the function's pure code.
1721    CXT is an RTX for the static chain value for the function.  */
1722
1723 #define INITIALIZE_TRAMPOLINE(TRAMP, FNADDR, CXT) \
1724   x86_initialize_trampoline ((TRAMP), (FNADDR), (CXT))
1725 \f
1726 /* Definitions for register eliminations.
1727
1728    This is an array of structures.  Each structure initializes one pair
1729    of eliminable registers.  The "from" register number is given first,
1730    followed by "to".  Eliminations of the same "from" register are listed
1731    in order of preference.
1732
1733    There are two registers that can always be eliminated on the i386.
1734    The frame pointer and the arg pointer can be replaced by either the
1735    hard frame pointer or to the stack pointer, depending upon the
1736    circumstances.  The hard frame pointer is not used before reload and
1737    so it is not eligible for elimination.  */
1738
1739 #define ELIMINABLE_REGS                                 \
1740 {{ ARG_POINTER_REGNUM, STACK_POINTER_REGNUM},           \
1741  { ARG_POINTER_REGNUM, HARD_FRAME_POINTER_REGNUM},      \
1742  { FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM},         \
1743  { FRAME_POINTER_REGNUM, HARD_FRAME_POINTER_REGNUM}}    \
1744
1745 /* Given FROM and TO register numbers, say whether this elimination is
1746    allowed.  Frame pointer elimination is automatically handled.
1747
1748    All other eliminations are valid.  */
1749
1750 #define CAN_ELIMINATE(FROM, TO) \
1751   ((TO) == STACK_POINTER_REGNUM ? ! frame_pointer_needed : 1)
1752
1753 /* Define the offset between two registers, one to be eliminated, and the other
1754    its replacement, at the start of a routine.  */
1755
1756 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET) \
1757   ((OFFSET) = ix86_initial_elimination_offset ((FROM), (TO)))
1758 \f
1759 /* Addressing modes, and classification of registers for them.  */
1760
1761 /* Macros to check register numbers against specific register classes.  */
1762
1763 /* These assume that REGNO is a hard or pseudo reg number.
1764    They give nonzero only if REGNO is a hard reg of the suitable class
1765    or a pseudo reg currently allocated to a suitable hard reg.
1766    Since they use reg_renumber, they are safe only once reg_renumber
1767    has been allocated, which happens in local-alloc.c.  */
1768
1769 #define REGNO_OK_FOR_INDEX_P(REGNO)                                     \
1770   ((REGNO) < STACK_POINTER_REGNUM                                       \
1771    || REX_INT_REGNO_P (REGNO)                                           \
1772    || (unsigned) reg_renumber[(REGNO)] < STACK_POINTER_REGNUM           \
1773    || REX_INT_REGNO_P ((unsigned) reg_renumber[(REGNO)]))
1774
1775 #define REGNO_OK_FOR_BASE_P(REGNO)                                      \
1776   (GENERAL_REGNO_P (REGNO)                                              \
1777    || (REGNO) == ARG_POINTER_REGNUM                                     \
1778    || (REGNO) == FRAME_POINTER_REGNUM                                   \
1779    || GENERAL_REGNO_P ((unsigned) reg_renumber[(REGNO)]))
1780
1781 /* The macros REG_OK_FOR..._P assume that the arg is a REG rtx
1782    and check its validity for a certain class.
1783    We have two alternate definitions for each of them.
1784    The usual definition accepts all pseudo regs; the other rejects
1785    them unless they have been allocated suitable hard regs.
1786    The symbol REG_OK_STRICT causes the latter definition to be used.
1787
1788    Most source files want to accept pseudo regs in the hope that
1789    they will get allocated to the class that the insn wants them to be in.
1790    Source files for reload pass need to be strict.
1791    After reload, it makes no difference, since pseudo regs have
1792    been eliminated by then.  */
1793
1794
1795 /* Non strict versions, pseudos are ok.  */
1796 #define REG_OK_FOR_INDEX_NONSTRICT_P(X)                                 \
1797   (REGNO (X) < STACK_POINTER_REGNUM                                     \
1798    || REX_INT_REGNO_P (REGNO (X))                                       \
1799    || REGNO (X) >= FIRST_PSEUDO_REGISTER)
1800
1801 #define REG_OK_FOR_BASE_NONSTRICT_P(X)                                  \
1802   (GENERAL_REGNO_P (REGNO (X))                                          \
1803    || REGNO (X) == ARG_POINTER_REGNUM                                   \
1804    || REGNO (X) == FRAME_POINTER_REGNUM                                 \
1805    || REGNO (X) >= FIRST_PSEUDO_REGISTER)
1806
1807 /* Strict versions, hard registers only */
1808 #define REG_OK_FOR_INDEX_STRICT_P(X) REGNO_OK_FOR_INDEX_P (REGNO (X))
1809 #define REG_OK_FOR_BASE_STRICT_P(X)  REGNO_OK_FOR_BASE_P (REGNO (X))
1810
1811 #ifndef REG_OK_STRICT
1812 #define REG_OK_FOR_INDEX_P(X)  REG_OK_FOR_INDEX_NONSTRICT_P (X)
1813 #define REG_OK_FOR_BASE_P(X)   REG_OK_FOR_BASE_NONSTRICT_P (X)
1814
1815 #else
1816 #define REG_OK_FOR_INDEX_P(X)  REG_OK_FOR_INDEX_STRICT_P (X)
1817 #define REG_OK_FOR_BASE_P(X)   REG_OK_FOR_BASE_STRICT_P (X)
1818 #endif
1819
1820 /* GO_IF_LEGITIMATE_ADDRESS recognizes an RTL expression
1821    that is a valid memory address for an instruction.
1822    The MODE argument is the machine mode for the MEM expression
1823    that wants to use this address.
1824
1825    The other macros defined here are used only in GO_IF_LEGITIMATE_ADDRESS,
1826    except for CONSTANT_ADDRESS_P which is usually machine-independent.
1827
1828    See legitimize_pic_address in i386.c for details as to what
1829    constitutes a legitimate address when -fpic is used.  */
1830
1831 #define MAX_REGS_PER_ADDRESS 2
1832
1833 #define CONSTANT_ADDRESS_P(X)  constant_address_p (X)
1834
1835 /* Nonzero if the constant value X is a legitimate general operand.
1836    It is given that X satisfies CONSTANT_P or is a CONST_DOUBLE.  */
1837
1838 #define LEGITIMATE_CONSTANT_P(X)  legitimate_constant_p (X)
1839
1840 #ifdef REG_OK_STRICT
1841 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, ADDR)                         \
1842 do {                                                                    \
1843   if (legitimate_address_p ((MODE), (X), 1))                            \
1844     goto ADDR;                                                          \
1845 } while (0)
1846
1847 #else
1848 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, ADDR)                         \
1849 do {                                                                    \
1850   if (legitimate_address_p ((MODE), (X), 0))                            \
1851     goto ADDR;                                                          \
1852 } while (0)
1853
1854 #endif
1855
1856 /* If defined, a C expression to determine the base term of address X.
1857    This macro is used in only one place: `find_base_term' in alias.c.
1858
1859    It is always safe for this macro to not be defined.  It exists so
1860    that alias analysis can understand machine-dependent addresses.
1861
1862    The typical use of this macro is to handle addresses containing
1863    a label_ref or symbol_ref within an UNSPEC.  */
1864
1865 #define FIND_BASE_TERM(X) ix86_find_base_term (X)
1866
1867 /* Try machine-dependent ways of modifying an illegitimate address
1868    to be legitimate.  If we find one, return the new, valid address.
1869    This macro is used in only one place: `memory_address' in explow.c.
1870
1871    OLDX is the address as it was before break_out_memory_refs was called.
1872    In some cases it is useful to look at this to decide what needs to be done.
1873
1874    MODE and WIN are passed so that this macro can use
1875    GO_IF_LEGITIMATE_ADDRESS.
1876
1877    It is always safe for this macro to do nothing.  It exists to recognize
1878    opportunities to optimize the output.
1879
1880    For the 80386, we handle X+REG by loading X into a register R and
1881    using R+REG.  R will go in a general reg and indexing will be used.
1882    However, if REG is a broken-out memory address or multiplication,
1883    nothing needs to be done because REG can certainly go in a general reg.
1884
1885    When -fpic is used, special handling is needed for symbolic references.
1886    See comments by legitimize_pic_address in i386.c for details.  */
1887
1888 #define LEGITIMIZE_ADDRESS(X, OLDX, MODE, WIN)                          \
1889 do {                                                                    \
1890   (X) = legitimize_address ((X), (OLDX), (MODE));                       \
1891   if (memory_address_p ((MODE), (X)))                                   \
1892     goto WIN;                                                           \
1893 } while (0)
1894
1895 /* Nonzero if the constant value X is a legitimate general operand
1896    when generating PIC code.  It is given that flag_pic is on and
1897    that X satisfies CONSTANT_P or is a CONST_DOUBLE.  */
1898
1899 #define LEGITIMATE_PIC_OPERAND_P(X) legitimate_pic_operand_p (X)
1900
1901 #define SYMBOLIC_CONST(X)       \
1902   (GET_CODE (X) == SYMBOL_REF                                           \
1903    || GET_CODE (X) == LABEL_REF                                         \
1904    || (GET_CODE (X) == CONST && symbolic_reference_mentioned_p (X)))
1905
1906 /* Go to LABEL if ADDR (a legitimate address expression)
1907    has an effect that depends on the machine mode it is used for.
1908    On the 80386, only postdecrement and postincrement address depend thus
1909    (the amount of decrement or increment being the length of the operand).
1910    These are now caught in recog.c.  */
1911 #define GO_IF_MODE_DEPENDENT_ADDRESS(ADDR, LABEL)
1912 \f
1913 /* Max number of args passed in registers.  If this is more than 3, we will
1914    have problems with ebx (register #4), since it is a caller save register and
1915    is also used as the pic register in ELF.  So for now, don't allow more than
1916    3 registers to be passed in registers.  */
1917
1918 #define REGPARM_MAX (TARGET_64BIT ? 6 : 3)
1919
1920 #define SSE_REGPARM_MAX (TARGET_64BIT ? 8 : (TARGET_SSE ? 3 : 0))
1921
1922 #define MMX_REGPARM_MAX (TARGET_64BIT ? 0 : (TARGET_MMX ? 3 : 0))
1923
1924 \f
1925 /* Specify the machine mode that this machine uses
1926    for the index in the tablejump instruction.  */
1927 #define CASE_VECTOR_MODE \
1928  (!TARGET_64BIT || (flag_pic && ix86_cmodel != CM_LARGE_PIC) ? SImode : DImode)
1929
1930 /* Define this as 1 if `char' should by default be signed; else as 0.  */
1931 #define DEFAULT_SIGNED_CHAR 1
1932
1933 /* Max number of bytes we can move from memory to memory
1934    in one reasonably fast instruction.  */
1935 #define MOVE_MAX 16
1936
1937 /* MOVE_MAX_PIECES is the number of bytes at a time which we can
1938    move efficiently, as opposed to  MOVE_MAX which is the maximum
1939    number of bytes we can move with a single instruction.  */
1940 #define MOVE_MAX_PIECES (TARGET_64BIT ? 8 : 4)
1941
1942 /* If a memory-to-memory move would take MOVE_RATIO or more simple
1943    move-instruction pairs, we will do a movmem or libcall instead.
1944    Increasing the value will always make code faster, but eventually
1945    incurs high cost in increased code size.
1946
1947    If you don't define this, a reasonable default is used.  */
1948
1949 #define MOVE_RATIO (optimize_size ? 3 : ix86_cost->move_ratio)
1950
1951 /* If a clear memory operation would take CLEAR_RATIO or more simple
1952    move-instruction sequences, we will do a clrmem or libcall instead.  */
1953
1954 #define CLEAR_RATIO (optimize_size ? 2 \
1955                      : ix86_cost->move_ratio > 6 ? 6 : ix86_cost->move_ratio)
1956
1957 /* Define if shifts truncate the shift count
1958    which implies one can omit a sign-extension or zero-extension
1959    of a shift count.  */
1960 /* On i386, shifts do truncate the count.  But bit opcodes don't.  */
1961
1962 /* #define SHIFT_COUNT_TRUNCATED */
1963
1964 /* Value is 1 if truncating an integer of INPREC bits to OUTPREC bits
1965    is done just by pretending it is already truncated.  */
1966 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC) 1
1967
1968 /* A macro to update M and UNSIGNEDP when an object whose type is
1969    TYPE and which has the specified mode and signedness is to be
1970    stored in a register.  This macro is only called when TYPE is a
1971    scalar type.
1972
1973    On i386 it is sometimes useful to promote HImode and QImode
1974    quantities to SImode.  The choice depends on target type.  */
1975
1976 #define PROMOTE_MODE(MODE, UNSIGNEDP, TYPE)             \
1977 do {                                                    \
1978   if (((MODE) == HImode && TARGET_PROMOTE_HI_REGS)      \
1979       || ((MODE) == QImode && TARGET_PROMOTE_QI_REGS))  \
1980     (MODE) = SImode;                                    \
1981 } while (0)
1982
1983 /* Specify the machine mode that pointers have.
1984    After generation of rtl, the compiler makes no further distinction
1985    between pointers and any other objects of this machine mode.  */
1986 #define Pmode (TARGET_64BIT ? DImode : SImode)
1987
1988 /* A function address in a call instruction
1989    is a byte address (for indexing purposes)
1990    so give the MEM rtx a byte's mode.  */
1991 #define FUNCTION_MODE QImode
1992 \f
1993 /* A C expression for the cost of moving data from a register in class FROM to
1994    one in class TO.  The classes are expressed using the enumeration values
1995    such as `GENERAL_REGS'.  A value of 2 is the default; other values are
1996    interpreted relative to that.
1997
1998    It is not required that the cost always equal 2 when FROM is the same as TO;
1999    on some machines it is expensive to move between registers if they are not
2000    general registers.  */
2001
2002 #define REGISTER_MOVE_COST(MODE, CLASS1, CLASS2) \
2003    ix86_register_move_cost ((MODE), (CLASS1), (CLASS2))
2004
2005 /* A C expression for the cost of moving data of mode M between a
2006    register and memory.  A value of 2 is the default; this cost is
2007    relative to those in `REGISTER_MOVE_COST'.
2008
2009    If moving between registers and memory is more expensive than
2010    between two registers, you should define this macro to express the
2011    relative cost.  */
2012
2013 #define MEMORY_MOVE_COST(MODE, CLASS, IN)       \
2014   ix86_memory_move_cost ((MODE), (CLASS), (IN))
2015
2016 /* A C expression for the cost of a branch instruction.  A value of 1
2017    is the default; other values are interpreted relative to that.  */
2018
2019 #define BRANCH_COST ix86_branch_cost
2020
2021 /* Define this macro as a C expression which is nonzero if accessing
2022    less than a word of memory (i.e. a `char' or a `short') is no
2023    faster than accessing a word of memory, i.e., if such access
2024    require more than one instruction or if there is no difference in
2025    cost between byte and (aligned) word loads.
2026
2027    When this macro is not defined, the compiler will access a field by
2028    finding the smallest containing object; when it is defined, a
2029    fullword load will be used if alignment permits.  Unless bytes
2030    accesses are faster than word accesses, using word accesses is
2031    preferable since it may eliminate subsequent memory access if
2032    subsequent accesses occur to other fields in the same word of the
2033    structure, but to different bytes.  */
2034
2035 #define SLOW_BYTE_ACCESS 0
2036
2037 /* Nonzero if access to memory by shorts is slow and undesirable.  */
2038 #define SLOW_SHORT_ACCESS 0
2039
2040 /* Define this macro to be the value 1 if unaligned accesses have a
2041    cost many times greater than aligned accesses, for example if they
2042    are emulated in a trap handler.
2043
2044    When this macro is nonzero, the compiler will act as if
2045    `STRICT_ALIGNMENT' were nonzero when generating code for block
2046    moves.  This can cause significantly more instructions to be
2047    produced.  Therefore, do not set this macro nonzero if unaligned
2048    accesses only add a cycle or two to the time for a memory access.
2049
2050    If the value of this macro is always zero, it need not be defined.  */
2051
2052 /* #define SLOW_UNALIGNED_ACCESS(MODE, ALIGN) 0 */
2053
2054 /* Define this macro if it is as good or better to call a constant
2055    function address than to call an address kept in a register.
2056
2057    Desirable on the 386 because a CALL with a constant address is
2058    faster than one with a register address.  */
2059
2060 #define NO_FUNCTION_CSE
2061 \f
2062 /* Given a comparison code (EQ, NE, etc.) and the first operand of a COMPARE,
2063    return the mode to be used for the comparison.
2064
2065    For floating-point equality comparisons, CCFPEQmode should be used.
2066    VOIDmode should be used in all other cases.
2067
2068    For integer comparisons against zero, reduce to CCNOmode or CCZmode if
2069    possible, to allow for more combinations.  */
2070
2071 #define SELECT_CC_MODE(OP, X, Y) ix86_cc_mode ((OP), (X), (Y))
2072
2073 /* Canonicalize overflow checks to save on the insn patterns. We change
2074    "a + b < b" into "a + b < a" and "a + b >= b" into "a + b >= a".  */
2075 #define CANONICALIZE_COMPARISON(code, op0, op1) \
2076 {                                               \
2077   if ((code == LTU || code == GEU)              \
2078       && GET_CODE (op0) == PLUS                 \
2079       && rtx_equal_p (op1, XEXP (op0, 1)))      \
2080     op1 = XEXP (op0, 0);                        \
2081 }
2082
2083 /* Return nonzero if MODE implies a floating point inequality can be
2084    reversed.  */
2085
2086 #define REVERSIBLE_CC_MODE(MODE) 1
2087
2088 /* A C expression whose value is reversed condition code of the CODE for
2089    comparison done in CC_MODE mode.  */
2090 #define REVERSE_CONDITION(CODE, MODE) ix86_reverse_condition ((CODE), (MODE))
2091
2092 \f
2093 /* Control the assembler format that we output, to the extent
2094    this does not vary between assemblers.  */
2095
2096 /* How to refer to registers in assembler output.
2097    This sequence is indexed by compiler's hard-register-number (see above).  */
2098
2099 /* In order to refer to the first 8 regs as 32-bit regs, prefix an "e".
2100    For non floating point regs, the following are the HImode names.
2101
2102    For float regs, the stack top is sometimes referred to as "%st(0)"
2103    instead of just "%st".  PRINT_OPERAND handles this with the "y" code.  */
2104
2105 #define HI_REGISTER_NAMES                                               \
2106 {"ax","dx","cx","bx","si","di","bp","sp",                               \
2107  "st","st(1)","st(2)","st(3)","st(4)","st(5)","st(6)","st(7)",          \
2108  "argp", "flags", "fpsr", "fpcr", "frame",                              \
2109  "xmm0","xmm1","xmm2","xmm3","xmm4","xmm5","xmm6","xmm7",               \
2110  "mm0", "mm1", "mm2", "mm3", "mm4", "mm5", "mm6", "mm7",                \
2111  "r8", "r9", "r10", "r11", "r12", "r13", "r14", "r15",                  \
2112  "xmm8", "xmm9", "xmm10", "xmm11", "xmm12", "xmm13", "xmm14", "xmm15"}
2113
2114 #define REGISTER_NAMES HI_REGISTER_NAMES
2115
2116 /* Table of additional register names to use in user input.  */
2117
2118 #define ADDITIONAL_REGISTER_NAMES \
2119 { { "eax", 0 }, { "edx", 1 }, { "ecx", 2 }, { "ebx", 3 },       \
2120   { "esi", 4 }, { "edi", 5 }, { "ebp", 6 }, { "esp", 7 },       \
2121   { "rax", 0 }, { "rdx", 1 }, { "rcx", 2 }, { "rbx", 3 },       \
2122   { "rsi", 4 }, { "rdi", 5 }, { "rbp", 6 }, { "rsp", 7 },       \
2123   { "al", 0 }, { "dl", 1 }, { "cl", 2 }, { "bl", 3 },           \
2124   { "ah", 0 }, { "dh", 1 }, { "ch", 2 }, { "bh", 3 } }
2125
2126 /* Note we are omitting these since currently I don't know how
2127 to get gcc to use these, since they want the same but different
2128 number as al, and ax.
2129 */
2130
2131 #define QI_REGISTER_NAMES \
2132 {"al", "dl", "cl", "bl", "sil", "dil", "bpl", "spl",}
2133
2134 /* These parallel the array above, and can be used to access bits 8:15
2135    of regs 0 through 3.  */
2136
2137 #define QI_HIGH_REGISTER_NAMES \
2138 {"ah", "dh", "ch", "bh", }
2139
2140 /* How to renumber registers for dbx and gdb.  */
2141
2142 #define DBX_REGISTER_NUMBER(N) \
2143   (TARGET_64BIT ? dbx64_register_map[(N)] : dbx_register_map[(N)])
2144
2145 extern int const dbx_register_map[FIRST_PSEUDO_REGISTER];
2146 extern int const dbx64_register_map[FIRST_PSEUDO_REGISTER];
2147 extern int const svr4_dbx_register_map[FIRST_PSEUDO_REGISTER];
2148
2149 /* Before the prologue, RA is at 0(%esp).  */
2150 #define INCOMING_RETURN_ADDR_RTX \
2151   gen_rtx_MEM (VOIDmode, gen_rtx_REG (VOIDmode, STACK_POINTER_REGNUM))
2152
2153 /* After the prologue, RA is at -4(AP) in the current frame.  */
2154 #define RETURN_ADDR_RTX(COUNT, FRAME)                                      \
2155   ((COUNT) == 0                                                            \
2156    ? gen_rtx_MEM (Pmode, plus_constant (arg_pointer_rtx, -UNITS_PER_WORD)) \
2157    : gen_rtx_MEM (Pmode, plus_constant (FRAME, UNITS_PER_WORD)))
2158
2159 /* PC is dbx register 8; let's use that column for RA.  */
2160 #define DWARF_FRAME_RETURN_COLUMN       (TARGET_64BIT ? 16 : 8)
2161
2162 /* Before the prologue, the top of the frame is at 4(%esp).  */
2163 #define INCOMING_FRAME_SP_OFFSET UNITS_PER_WORD
2164
2165 /* Describe how we implement __builtin_eh_return.  */
2166 #define EH_RETURN_DATA_REGNO(N) ((N) < 2 ? (N) : INVALID_REGNUM)
2167 #define EH_RETURN_STACKADJ_RTX  gen_rtx_REG (Pmode, 2)
2168
2169
2170 /* Select a format to encode pointers in exception handling data.  CODE
2171    is 0 for data, 1 for code labels, 2 for function pointers.  GLOBAL is
2172    true if the symbol may be affected by dynamic relocations.
2173
2174    ??? All x86 object file formats are capable of representing this.
2175    After all, the relocation needed is the same as for the call insn.
2176    Whether or not a particular assembler allows us to enter such, I
2177    guess we'll have to see.  */
2178 #define ASM_PREFERRED_EH_DATA_FORMAT(CODE, GLOBAL)                      \
2179   asm_preferred_eh_data_format ((CODE), (GLOBAL))
2180
2181 /* This is how to output an insn to push a register on the stack.
2182    It need not be very fast code.  */
2183
2184 #define ASM_OUTPUT_REG_PUSH(FILE, REGNO)  \
2185 do {                                                                    \
2186   if (TARGET_64BIT)                                                     \
2187     asm_fprintf ((FILE), "\tpush{q}\t%%r%s\n",                          \
2188                  reg_names[(REGNO)] + (REX_INT_REGNO_P (REGNO) != 0));  \
2189   else                                                                  \
2190     asm_fprintf ((FILE), "\tpush{l}\t%%e%s\n", reg_names[(REGNO)]);     \
2191 } while (0)
2192
2193 /* This is how to output an insn to pop a register from the stack.
2194    It need not be very fast code.  */
2195
2196 #define ASM_OUTPUT_REG_POP(FILE, REGNO)  \
2197 do {                                                                    \
2198   if (TARGET_64BIT)                                                     \
2199     asm_fprintf ((FILE), "\tpop{q}\t%%r%s\n",                           \
2200                  reg_names[(REGNO)] + (REX_INT_REGNO_P (REGNO) != 0));  \
2201   else                                                                  \
2202     asm_fprintf ((FILE), "\tpop{l}\t%%e%s\n", reg_names[(REGNO)]);      \
2203 } while (0)
2204
2205 /* This is how to output an element of a case-vector that is absolute.  */
2206
2207 #define ASM_OUTPUT_ADDR_VEC_ELT(FILE, VALUE)  \
2208   ix86_output_addr_vec_elt ((FILE), (VALUE))
2209
2210 /* This is how to output an element of a case-vector that is relative.  */
2211
2212 #define ASM_OUTPUT_ADDR_DIFF_ELT(FILE, BODY, VALUE, REL) \
2213   ix86_output_addr_diff_elt ((FILE), (VALUE), (REL))
2214
2215 /* Under some conditions we need jump tables in the text section,
2216    because the assembler cannot handle label differences between
2217    sections.  This is the case for x86_64 on Mach-O for example.  */
2218
2219 #define JUMP_TABLES_IN_TEXT_SECTION \
2220   (flag_pic && ((TARGET_MACHO && TARGET_64BIT) \
2221    || (!TARGET_64BIT && !HAVE_AS_GOTOFF_IN_DATA)))
2222
2223 /* Switch to init or fini section via SECTION_OP, emit a call to FUNC,
2224    and switch back.  For x86 we do this only to save a few bytes that
2225    would otherwise be unused in the text section.  */
2226 #define CRT_CALL_STATIC_FUNCTION(SECTION_OP, FUNC)      \
2227    asm (SECTION_OP "\n\t"                               \
2228         "call " USER_LABEL_PREFIX #FUNC "\n"            \
2229         TEXT_SECTION_ASM_OP);
2230 \f
2231 /* Print operand X (an rtx) in assembler syntax to file FILE.
2232    CODE is a letter or dot (`z' in `%z0') or 0 if no letter was specified.
2233    Effect of various CODE letters is described in i386.c near
2234    print_operand function.  */
2235
2236 #define PRINT_OPERAND_PUNCT_VALID_P(CODE) \
2237   ((CODE) == '*' || (CODE) == '+' || (CODE) == '&' || (CODE) == ';')
2238
2239 #define PRINT_OPERAND(FILE, X, CODE)  \
2240   print_operand ((FILE), (X), (CODE))
2241
2242 #define PRINT_OPERAND_ADDRESS(FILE, ADDR)  \
2243   print_operand_address ((FILE), (ADDR))
2244
2245 #define OUTPUT_ADDR_CONST_EXTRA(FILE, X, FAIL)  \
2246 do {                                            \
2247   if (! output_addr_const_extra (FILE, (X)))    \
2248     goto FAIL;                                  \
2249 } while (0);
2250 \f
2251 /* Which processor to schedule for. The cpu attribute defines a list that
2252    mirrors this list, so changes to i386.md must be made at the same time.  */
2253
2254 enum processor_type
2255 {
2256   PROCESSOR_I386,                       /* 80386 */
2257   PROCESSOR_I486,                       /* 80486DX, 80486SX, 80486DX[24] */
2258   PROCESSOR_PENTIUM,
2259   PROCESSOR_PENTIUMPRO,
2260   PROCESSOR_GEODE,
2261   PROCESSOR_K6,
2262   PROCESSOR_ATHLON,
2263   PROCESSOR_PENTIUM4,
2264   PROCESSOR_K8,
2265   PROCESSOR_NOCONA,
2266   PROCESSOR_CORE2,
2267   PROCESSOR_GENERIC32,
2268   PROCESSOR_GENERIC64,
2269   PROCESSOR_AMDFAM10,
2270   PROCESSOR_max
2271 };
2272
2273 extern enum processor_type ix86_tune;
2274 extern enum processor_type ix86_arch;
2275
2276 enum fpmath_unit
2277 {
2278   FPMATH_387 = 1,
2279   FPMATH_SSE = 2
2280 };
2281
2282 extern enum fpmath_unit ix86_fpmath;
2283
2284 enum tls_dialect
2285 {
2286   TLS_DIALECT_GNU,
2287   TLS_DIALECT_GNU2,
2288   TLS_DIALECT_SUN
2289 };
2290
2291 extern enum tls_dialect ix86_tls_dialect;
2292
2293 enum cmodel {
2294   CM_32,        /* The traditional 32-bit ABI.  */
2295   CM_SMALL,     /* Assumes all code and data fits in the low 31 bits.  */
2296   CM_KERNEL,    /* Assumes all code and data fits in the high 31 bits.  */
2297   CM_MEDIUM,    /* Assumes code fits in the low 31 bits; data unlimited.  */
2298   CM_LARGE,     /* No assumptions.  */
2299   CM_SMALL_PIC, /* Assumes code+data+got/plt fits in a 31 bit region.  */
2300   CM_MEDIUM_PIC,/* Assumes code+got/plt fits in a 31 bit region.  */
2301   CM_LARGE_PIC  /* No assumptions.  */
2302 };
2303
2304 extern enum cmodel ix86_cmodel;
2305
2306 /* Size of the RED_ZONE area.  */
2307 #define RED_ZONE_SIZE 128
2308 /* Reserved area of the red zone for temporaries.  */
2309 #define RED_ZONE_RESERVE 8
2310
2311 enum asm_dialect {
2312   ASM_ATT,
2313   ASM_INTEL
2314 };
2315
2316 extern enum asm_dialect ix86_asm_dialect;
2317 extern unsigned int ix86_preferred_stack_boundary;
2318 extern int ix86_branch_cost, ix86_section_threshold;
2319
2320 /* Smallest class containing REGNO.  */
2321 extern enum reg_class const regclass_map[FIRST_PSEUDO_REGISTER];
2322
2323 extern rtx ix86_compare_op0;    /* operand 0 for comparisons */
2324 extern rtx ix86_compare_op1;    /* operand 1 for comparisons */
2325 extern rtx ix86_compare_emitted;
2326 \f
2327 /* To properly truncate FP values into integers, we need to set i387 control
2328    word.  We can't emit proper mode switching code before reload, as spills
2329    generated by reload may truncate values incorrectly, but we still can avoid
2330    redundant computation of new control word by the mode switching pass.
2331    The fldcw instructions are still emitted redundantly, but this is probably
2332    not going to be noticeable problem, as most CPUs do have fast path for
2333    the sequence.
2334
2335    The machinery is to emit simple truncation instructions and split them
2336    before reload to instructions having USEs of two memory locations that
2337    are filled by this code to old and new control word.
2338
2339    Post-reload pass may be later used to eliminate the redundant fildcw if
2340    needed.  */
2341
2342 enum ix86_entity
2343 {
2344   I387_TRUNC = 0,
2345   I387_FLOOR,
2346   I387_CEIL,
2347   I387_MASK_PM,
2348   MAX_386_ENTITIES
2349 };
2350
2351 enum ix86_stack_slot
2352 {
2353   SLOT_VIRTUAL = 0,
2354   SLOT_TEMP,
2355   SLOT_CW_STORED,
2356   SLOT_CW_TRUNC,
2357   SLOT_CW_FLOOR,
2358   SLOT_CW_CEIL,
2359   SLOT_CW_MASK_PM,
2360   MAX_386_STACK_LOCALS
2361 };
2362
2363 /* Define this macro if the port needs extra instructions inserted
2364    for mode switching in an optimizing compilation.  */
2365
2366 #define OPTIMIZE_MODE_SWITCHING(ENTITY) \
2367    ix86_optimize_mode_switching[(ENTITY)]
2368
2369 /* If you define `OPTIMIZE_MODE_SWITCHING', you have to define this as
2370    initializer for an array of integers.  Each initializer element N
2371    refers to an entity that needs mode switching, and specifies the
2372    number of different modes that might need to be set for this
2373    entity.  The position of the initializer in the initializer -
2374    starting counting at zero - determines the integer that is used to
2375    refer to the mode-switched entity in question.  */
2376
2377 #define NUM_MODES_FOR_MODE_SWITCHING \
2378    { I387_CW_ANY, I387_CW_ANY, I387_CW_ANY, I387_CW_ANY }
2379
2380 /* ENTITY is an integer specifying a mode-switched entity.  If
2381    `OPTIMIZE_MODE_SWITCHING' is defined, you must define this macro to
2382    return an integer value not larger than the corresponding element
2383    in `NUM_MODES_FOR_MODE_SWITCHING', to denote the mode that ENTITY
2384    must be switched into prior to the execution of INSN. */
2385
2386 #define MODE_NEEDED(ENTITY, I) ix86_mode_needed ((ENTITY), (I))
2387
2388 /* This macro specifies the order in which modes for ENTITY are
2389    processed.  0 is the highest priority.  */
2390
2391 #define MODE_PRIORITY_TO_MODE(ENTITY, N) (N)
2392
2393 /* Generate one or more insns to set ENTITY to MODE.  HARD_REG_LIVE
2394    is the set of hard registers live at the point where the insn(s)
2395    are to be inserted.  */
2396
2397 #define EMIT_MODE_SET(ENTITY, MODE, HARD_REGS_LIVE)                     \
2398   ((MODE) != I387_CW_ANY && (MODE) != I387_CW_UNINITIALIZED             \
2399    ? emit_i387_cw_initialization (MODE), 0                              \
2400    : 0)
2401
2402 \f
2403 /* Avoid renaming of stack registers, as doing so in combination with
2404    scheduling just increases amount of live registers at time and in
2405    the turn amount of fxch instructions needed.
2406
2407    ??? Maybe Pentium chips benefits from renaming, someone can try....  */
2408
2409 #define HARD_REGNO_RENAME_OK(SRC, TARGET)  \
2410   (! IN_RANGE ((SRC), FIRST_STACK_REG, LAST_STACK_REG))
2411
2412 \f
2413 #define FASTCALL_PREFIX '@'
2414 \f
2415 struct machine_function GTY(())
2416 {
2417   struct stack_local_entry *stack_locals;
2418   const char *some_ld_name;
2419   rtx force_align_arg_pointer;
2420   int save_varrargs_registers;
2421   int accesses_prev_frame;
2422   int optimize_mode_switching[MAX_386_ENTITIES];
2423   /* Set by ix86_compute_frame_layout and used by prologue/epilogue expander to
2424      determine the style used.  */
2425   int use_fast_prologue_epilogue;
2426   /* Number of saved registers USE_FAST_PROLOGUE_EPILOGUE has been computed
2427      for.  */
2428   int use_fast_prologue_epilogue_nregs;
2429   /* If true, the current function needs the default PIC register, not
2430      an alternate register (on x86) and must not use the red zone (on
2431      x86_64), even if it's a leaf function.  We don't want the
2432      function to be regarded as non-leaf because TLS calls need not
2433      affect register allocation.  This flag is set when a TLS call
2434      instruction is expanded within a function, and never reset, even
2435      if all such instructions are optimized away.  Use the
2436      ix86_current_function_calls_tls_descriptor macro for a better
2437      approximation.  */
2438   int tls_descriptor_call_expanded_p;
2439 };
2440
2441 #define ix86_stack_locals (cfun->machine->stack_locals)
2442 #define ix86_save_varrargs_registers (cfun->machine->save_varrargs_registers)
2443 #define ix86_optimize_mode_switching (cfun->machine->optimize_mode_switching)
2444 #define ix86_tls_descriptor_calls_expanded_in_cfun \
2445   (cfun->machine->tls_descriptor_call_expanded_p)
2446 /* Since tls_descriptor_call_expanded is not cleared, even if all TLS
2447    calls are optimized away, we try to detect cases in which it was
2448    optimized away.  Since such instructions (use (reg REG_SP)), we can
2449    verify whether there's any such instruction live by testing that
2450    REG_SP is live.  */
2451 #define ix86_current_function_calls_tls_descriptor \
2452   (ix86_tls_descriptor_calls_expanded_in_cfun && df_regs_ever_live_p (SP_REG))
2453
2454 /* Control behavior of x86_file_start.  */
2455 #define X86_FILE_START_VERSION_DIRECTIVE false
2456 #define X86_FILE_START_FLTUSED false
2457
2458 /* Flag to mark data that is in the large address area.  */
2459 #define SYMBOL_FLAG_FAR_ADDR            (SYMBOL_FLAG_MACH_DEP << 0)
2460 #define SYMBOL_REF_FAR_ADDR_P(X)        \
2461         ((SYMBOL_REF_FLAGS (X) & SYMBOL_FLAG_FAR_ADDR) != 0)
2462
2463 /* Flags to mark dllimport/dllexport.  Used by PE ports, but handy to
2464    have defined always, to avoid ifdefing.  */
2465 #define SYMBOL_FLAG_DLLIMPORT           (SYMBOL_FLAG_MACH_DEP << 1)
2466 #define SYMBOL_REF_DLLIMPORT_P(X) \
2467         ((SYMBOL_REF_FLAGS (X) & SYMBOL_FLAG_DLLIMPORT) != 0)
2468
2469 #define SYMBOL_FLAG_DLLEXPORT           (SYMBOL_FLAG_MACH_DEP << 2)
2470 #define SYMBOL_REF_DLLEXPORT_P(X) \
2471         ((SYMBOL_REF_FLAGS (X) & SYMBOL_FLAG_DLLEXPORT) != 0)
2472
2473 /*
2474 Local variables:
2475 version-control: t
2476 End:
2477 */