OSDN Git Service

2004-02-23 Kelley Cook <kcook@gcc.gnu.org>
[pf3gnuchains/gcc-fork.git] / gcc / config / i386 / i386.h
1 /* Definitions of target machine for GCC for IA-32.
2    Copyright (C) 1988, 1992, 1994, 1995, 1996, 1997, 1998, 1999, 2000,
3    2001, 2002, 2003, 2004 Free Software Foundation, Inc.
4
5 This file is part of GCC.
6
7 GCC is free software; you can redistribute it and/or modify
8 it under the terms of the GNU General Public License as published by
9 the Free Software Foundation; either version 2, or (at your option)
10 any later version.
11
12 GCC is distributed in the hope that it will be useful,
13 but WITHOUT ANY WARRANTY; without even the implied warranty of
14 MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
15 GNU General Public License for more details.
16
17 You should have received a copy of the GNU General Public License
18 along with GCC; see the file COPYING.  If not, write to
19 the Free Software Foundation, 59 Temple Place - Suite 330,
20 Boston, MA 02111-1307, USA.  */
21
22 /* The purpose of this file is to define the characteristics of the i386,
23    independent of assembler syntax or operating system.
24
25    Three other files build on this one to describe a specific assembler syntax:
26    bsd386.h, att386.h, and sun386.h.
27
28    The actual tm.h file for a particular system should include
29    this file, and then the file for the appropriate assembler syntax.
30
31    Many macros that specify assembler syntax are omitted entirely from
32    this file because they really belong in the files for particular
33    assemblers.  These include RP, IP, LPREFIX, PUT_OP_SIZE, USE_STAR,
34    ADDR_BEG, ADDR_END, PRINT_IREG, PRINT_SCALE, PRINT_B_I_S, and many
35    that start with ASM_ or end in ASM_OP.  */
36
37 /* Define the specific costs for a given cpu */
38
39 struct processor_costs {
40   const int add;                /* cost of an add instruction */
41   const int lea;                /* cost of a lea instruction */
42   const int shift_var;          /* variable shift costs */
43   const int shift_const;        /* constant shift costs */
44   const int mult_init[5];       /* cost of starting a multiply 
45                                    in QImode, HImode, SImode, DImode, TImode*/
46   const int mult_bit;           /* cost of multiply per each bit set */
47   const int divide[5];          /* cost of a divide/mod 
48                                    in QImode, HImode, SImode, DImode, TImode*/
49   int movsx;                    /* The cost of movsx operation.  */
50   int movzx;                    /* The cost of movzx operation.  */
51   const int large_insn;         /* insns larger than this cost more */
52   const int move_ratio;         /* The threshold of number of scalar
53                                    memory-to-memory move insns.  */
54   const int movzbl_load;        /* cost of loading using movzbl */
55   const int int_load[3];        /* cost of loading integer registers
56                                    in QImode, HImode and SImode relative
57                                    to reg-reg move (2).  */
58   const int int_store[3];       /* cost of storing integer register
59                                    in QImode, HImode and SImode */
60   const int fp_move;            /* cost of reg,reg fld/fst */
61   const int fp_load[3];         /* cost of loading FP register
62                                    in SFmode, DFmode and XFmode */
63   const int fp_store[3];        /* cost of storing FP register
64                                    in SFmode, DFmode and XFmode */
65   const int mmx_move;           /* cost of moving MMX register.  */
66   const int mmx_load[2];        /* cost of loading MMX register
67                                    in SImode and DImode */
68   const int mmx_store[2];       /* cost of storing MMX register
69                                    in SImode and DImode */
70   const int sse_move;           /* cost of moving SSE register.  */
71   const int sse_load[3];        /* cost of loading SSE register
72                                    in SImode, DImode and TImode*/
73   const int sse_store[3];       /* cost of storing SSE register
74                                    in SImode, DImode and TImode*/
75   const int mmxsse_to_integer;  /* cost of moving mmxsse register to
76                                    integer and vice versa.  */
77   const int prefetch_block;     /* bytes moved to cache for prefetch.  */
78   const int simultaneous_prefetches; /* number of parallel prefetch
79                                    operations.  */
80   const int branch_cost;        /* Default value for BRANCH_COST.  */
81   const int fadd;               /* cost of FADD and FSUB instructions.  */
82   const int fmul;               /* cost of FMUL instruction.  */
83   const int fdiv;               /* cost of FDIV instruction.  */
84   const int fabs;               /* cost of FABS instruction.  */
85   const int fchs;               /* cost of FCHS instruction.  */
86   const int fsqrt;              /* cost of FSQRT instruction.  */
87 };
88
89 extern const struct processor_costs *ix86_cost;
90
91 /* Run-time compilation parameters selecting different hardware subsets.  */
92
93 extern int target_flags;
94
95 /* Macros used in the machine description to test the flags.  */
96
97 /* configure can arrange to make this 2, to force a 486.  */
98
99 #ifndef TARGET_CPU_DEFAULT
100 #ifdef TARGET_64BIT_DEFAULT
101 #define TARGET_CPU_DEFAULT TARGET_CPU_DEFAULT_k8
102 #else
103 #define TARGET_CPU_DEFAULT 0
104 #endif
105 #endif
106
107 /* Masks for the -m switches */
108 #define MASK_80387              0x00000001      /* Hardware floating point */
109 #define MASK_RTD                0x00000002      /* Use ret that pops args */
110 #define MASK_ALIGN_DOUBLE       0x00000004      /* align doubles to 2 word boundary */
111 #define MASK_SVR3_SHLIB         0x00000008      /* Uninit locals into bss */
112 #define MASK_IEEE_FP            0x00000010      /* IEEE fp comparisons */
113 #define MASK_FLOAT_RETURNS      0x00000020      /* Return float in st(0) */
114 #define MASK_NO_FANCY_MATH_387  0x00000040      /* Disable sin, cos, sqrt */
115 #define MASK_OMIT_LEAF_FRAME_POINTER 0x080      /* omit leaf frame pointers */
116 #define MASK_STACK_PROBE        0x00000100      /* Enable stack probing */
117 #define MASK_NO_ALIGN_STROPS    0x00000200      /* Enable aligning of string ops.  */
118 #define MASK_INLINE_ALL_STROPS  0x00000400      /* Inline stringops in all cases */
119 #define MASK_NO_PUSH_ARGS       0x00000800      /* Use push instructions */
120 #define MASK_ACCUMULATE_OUTGOING_ARGS 0x00001000/* Accumulate outgoing args */
121 #define MASK_MMX                0x00002000      /* Support MMX regs/builtins */
122 #define MASK_SSE                0x00004000      /* Support SSE regs/builtins */
123 #define MASK_SSE2               0x00008000      /* Support SSE2 regs/builtins */
124 #define MASK_SSE3               0x00010000      /* Support SSE3 regs/builtins */
125 #define MASK_3DNOW              0x00020000      /* Support 3Dnow builtins */
126 #define MASK_3DNOW_A            0x00040000      /* Support Athlon 3Dnow builtins */
127 #define MASK_128BIT_LONG_DOUBLE 0x00080000      /* long double size is 128bit */
128 #define MASK_64BIT              0x00100000      /* Produce 64bit code */
129 #define MASK_MS_BITFIELD_LAYOUT 0x00200000      /* Use native (MS) bitfield layout */
130 #define MASK_TLS_DIRECT_SEG_REFS 0x00400000     /* Avoid adding %gs:0  */
131
132 /* Unused:                      0x03e0000       */
133
134 /* ... overlap with subtarget options starts by 0x04000000.  */
135 #define MASK_NO_RED_ZONE        0x04000000      /* Do not use red zone */
136
137 /* Use the floating point instructions */
138 #define TARGET_80387 (target_flags & MASK_80387)
139
140 /* Compile using ret insn that pops args.
141    This will not work unless you use prototypes at least
142    for all functions that can take varying numbers of args.  */
143 #define TARGET_RTD (target_flags & MASK_RTD)
144
145 /* Align doubles to a two word boundary.  This breaks compatibility with
146    the published ABI's for structures containing doubles, but produces
147    faster code on the pentium.  */
148 #define TARGET_ALIGN_DOUBLE (target_flags & MASK_ALIGN_DOUBLE)
149
150 /* Use push instructions to save outgoing args.  */
151 #define TARGET_PUSH_ARGS (!(target_flags & MASK_NO_PUSH_ARGS))
152
153 /* Accumulate stack adjustments to prologue/epilogue.  */
154 #define TARGET_ACCUMULATE_OUTGOING_ARGS \
155  (target_flags & MASK_ACCUMULATE_OUTGOING_ARGS)
156
157 /* Put uninitialized locals into bss, not data.
158    Meaningful only on svr3.  */
159 #define TARGET_SVR3_SHLIB (target_flags & MASK_SVR3_SHLIB)
160
161 /* Use IEEE floating point comparisons.  These handle correctly the cases
162    where the result of a comparison is unordered.  Normally SIGFPE is
163    generated in such cases, in which case this isn't needed.  */
164 #define TARGET_IEEE_FP (target_flags & MASK_IEEE_FP)
165
166 /* Functions that return a floating point value may return that value
167    in the 387 FPU or in 386 integer registers.  If set, this flag causes
168    the 387 to be used, which is compatible with most calling conventions.  */
169 #define TARGET_FLOAT_RETURNS_IN_80387 (target_flags & MASK_FLOAT_RETURNS)
170
171 /* Long double is 128bit instead of 96bit, even when only 80bits are used.
172    This mode wastes cache, but avoid misaligned data accesses and simplifies
173    address calculations.  */
174 #define TARGET_128BIT_LONG_DOUBLE (target_flags & MASK_128BIT_LONG_DOUBLE)
175
176 /* Disable generation of FP sin, cos and sqrt operations for 387.
177    This is because FreeBSD lacks these in the math-emulator-code */
178 #define TARGET_NO_FANCY_MATH_387 (target_flags & MASK_NO_FANCY_MATH_387)
179
180 /* Don't create frame pointers for leaf functions */
181 #define TARGET_OMIT_LEAF_FRAME_POINTER \
182   (target_flags & MASK_OMIT_LEAF_FRAME_POINTER)
183
184 /* Debug GO_IF_LEGITIMATE_ADDRESS */
185 #define TARGET_DEBUG_ADDR (ix86_debug_addr_string != 0)
186
187 /* Debug FUNCTION_ARG macros */
188 #define TARGET_DEBUG_ARG (ix86_debug_arg_string != 0)
189
190 /* 64bit Sledgehammer mode.  For libgcc2 we make sure this is a
191    compile-time constant.  */
192 #ifdef IN_LIBGCC2
193 #ifdef __x86_64__
194 #define TARGET_64BIT 1
195 #else
196 #define TARGET_64BIT 0
197 #endif
198 #else
199 #ifdef TARGET_BI_ARCH
200 #define TARGET_64BIT (target_flags & MASK_64BIT)
201 #else
202 #if TARGET_64BIT_DEFAULT
203 #define TARGET_64BIT 1
204 #else
205 #define TARGET_64BIT 0
206 #endif
207 #endif
208 #endif
209
210 /* Avoid adding %gs:0 in TLS references; use %gs:address directly.  */
211 #define TARGET_TLS_DIRECT_SEG_REFS (target_flags & MASK_TLS_DIRECT_SEG_REFS)
212
213 #define TARGET_386 (ix86_tune == PROCESSOR_I386)
214 #define TARGET_486 (ix86_tune == PROCESSOR_I486)
215 #define TARGET_PENTIUM (ix86_tune == PROCESSOR_PENTIUM)
216 #define TARGET_PENTIUMPRO (ix86_tune == PROCESSOR_PENTIUMPRO)
217 #define TARGET_K6 (ix86_tune == PROCESSOR_K6)
218 #define TARGET_ATHLON (ix86_tune == PROCESSOR_ATHLON)
219 #define TARGET_PENTIUM4 (ix86_tune == PROCESSOR_PENTIUM4)
220 #define TARGET_K8 (ix86_tune == PROCESSOR_K8)
221 #define TARGET_ATHLON_K8 (TARGET_K8 || TARGET_ATHLON)
222
223 #define TUNEMASK (1 << ix86_tune)
224 extern const int x86_use_leave, x86_push_memory, x86_zero_extend_with_and;
225 extern const int x86_use_bit_test, x86_cmove, x86_deep_branch;
226 extern const int x86_branch_hints, x86_unroll_strlen;
227 extern const int x86_double_with_add, x86_partial_reg_stall, x86_movx;
228 extern const int x86_use_loop, x86_use_fiop, x86_use_mov0;
229 extern const int x86_use_cltd, x86_read_modify_write;
230 extern const int x86_read_modify, x86_split_long_moves;
231 extern const int x86_promote_QImode, x86_single_stringop, x86_fast_prefix;
232 extern const int x86_himode_math, x86_qimode_math, x86_promote_qi_regs;
233 extern const int x86_promote_hi_regs, x86_integer_DFmode_moves;
234 extern const int x86_add_esp_4, x86_add_esp_8, x86_sub_esp_4, x86_sub_esp_8;
235 extern const int x86_partial_reg_dependency, x86_memory_mismatch_stall;
236 extern const int x86_accumulate_outgoing_args, x86_prologue_using_move;
237 extern const int x86_epilogue_using_move, x86_decompose_lea;
238 extern const int x86_arch_always_fancy_math_387, x86_shift1;
239 extern const int x86_sse_partial_reg_dependency, x86_sse_partial_regs;
240 extern const int x86_sse_typeless_stores, x86_sse_load0_by_pxor;
241 extern const int x86_use_ffreep, x86_sse_partial_regs_for_cvtsd2ss;
242 extern const int x86_inter_unit_moves;
243 extern int x86_prefetch_sse;
244
245 #define TARGET_USE_LEAVE (x86_use_leave & TUNEMASK)
246 #define TARGET_PUSH_MEMORY (x86_push_memory & TUNEMASK)
247 #define TARGET_ZERO_EXTEND_WITH_AND (x86_zero_extend_with_and & TUNEMASK)
248 #define TARGET_USE_BIT_TEST (x86_use_bit_test & TUNEMASK)
249 #define TARGET_UNROLL_STRLEN (x86_unroll_strlen & TUNEMASK)
250 /* For sane SSE instruction set generation we need fcomi instruction.  It is
251    safe to enable all CMOVE instructions.  */
252 #define TARGET_CMOVE ((x86_cmove & (1 << ix86_arch)) || TARGET_SSE)
253 #define TARGET_DEEP_BRANCH_PREDICTION (x86_deep_branch & TUNEMASK)
254 #define TARGET_BRANCH_PREDICTION_HINTS (x86_branch_hints & TUNEMASK)
255 #define TARGET_DOUBLE_WITH_ADD (x86_double_with_add & TUNEMASK)
256 #define TARGET_USE_SAHF ((x86_use_sahf & TUNEMASK) && !TARGET_64BIT)
257 #define TARGET_MOVX (x86_movx & TUNEMASK)
258 #define TARGET_PARTIAL_REG_STALL (x86_partial_reg_stall & TUNEMASK)
259 #define TARGET_USE_LOOP (x86_use_loop & TUNEMASK)
260 #define TARGET_USE_FIOP (x86_use_fiop & TUNEMASK)
261 #define TARGET_USE_MOV0 (x86_use_mov0 & TUNEMASK)
262 #define TARGET_USE_CLTD (x86_use_cltd & TUNEMASK)
263 #define TARGET_SPLIT_LONG_MOVES (x86_split_long_moves & TUNEMASK)
264 #define TARGET_READ_MODIFY_WRITE (x86_read_modify_write & TUNEMASK)
265 #define TARGET_READ_MODIFY (x86_read_modify & TUNEMASK)
266 #define TARGET_PROMOTE_QImode (x86_promote_QImode & TUNEMASK)
267 #define TARGET_FAST_PREFIX (x86_fast_prefix & TUNEMASK)
268 #define TARGET_SINGLE_STRINGOP (x86_single_stringop & TUNEMASK)
269 #define TARGET_QIMODE_MATH (x86_qimode_math & TUNEMASK)
270 #define TARGET_HIMODE_MATH (x86_himode_math & TUNEMASK)
271 #define TARGET_PROMOTE_QI_REGS (x86_promote_qi_regs & TUNEMASK)
272 #define TARGET_PROMOTE_HI_REGS (x86_promote_hi_regs & TUNEMASK)
273 #define TARGET_ADD_ESP_4 (x86_add_esp_4 & TUNEMASK)
274 #define TARGET_ADD_ESP_8 (x86_add_esp_8 & TUNEMASK)
275 #define TARGET_SUB_ESP_4 (x86_sub_esp_4 & TUNEMASK)
276 #define TARGET_SUB_ESP_8 (x86_sub_esp_8 & TUNEMASK)
277 #define TARGET_INTEGER_DFMODE_MOVES (x86_integer_DFmode_moves & TUNEMASK)
278 #define TARGET_PARTIAL_REG_DEPENDENCY (x86_partial_reg_dependency & TUNEMASK)
279 #define TARGET_SSE_PARTIAL_REG_DEPENDENCY \
280                                       (x86_sse_partial_reg_dependency & TUNEMASK)
281 #define TARGET_SSE_PARTIAL_REGS (x86_sse_partial_regs & TUNEMASK)
282 #define TARGET_SSE_PARTIAL_REGS_FOR_CVTSD2SS \
283                                 (x86_sse_partial_regs_for_cvtsd2ss & TUNEMASK)
284 #define TARGET_SSE_TYPELESS_STORES (x86_sse_typeless_stores & TUNEMASK)
285 #define TARGET_SSE_TYPELESS_LOAD0 (x86_sse_typeless_load0 & TUNEMASK)
286 #define TARGET_SSE_LOAD0_BY_PXOR (x86_sse_load0_by_pxor & TUNEMASK)
287 #define TARGET_MEMORY_MISMATCH_STALL (x86_memory_mismatch_stall & TUNEMASK)
288 #define TARGET_PROLOGUE_USING_MOVE (x86_prologue_using_move & TUNEMASK)
289 #define TARGET_EPILOGUE_USING_MOVE (x86_epilogue_using_move & TUNEMASK)
290 #define TARGET_DECOMPOSE_LEA (x86_decompose_lea & TUNEMASK)
291 #define TARGET_PREFETCH_SSE (x86_prefetch_sse)
292 #define TARGET_SHIFT1 (x86_shift1 & TUNEMASK)
293 #define TARGET_USE_FFREEP (x86_use_ffreep & TUNEMASK)
294 #define TARGET_REP_MOVL_OPTIMAL (x86_rep_movl_optimal & TUNEMASK)
295 #define TARGET_INTER_UNIT_MOVES (x86_inter_unit_moves & TUNEMASK)
296 #define TARGET_FOUR_JUMP_LIMIT (x86_four_jump_limit & TUNEMASK)
297
298 #define TARGET_STACK_PROBE (target_flags & MASK_STACK_PROBE)
299
300 #define TARGET_ALIGN_STRINGOPS (!(target_flags & MASK_NO_ALIGN_STROPS))
301 #define TARGET_INLINE_ALL_STRINGOPS (target_flags & MASK_INLINE_ALL_STROPS)
302
303 #define ASSEMBLER_DIALECT (ix86_asm_dialect)
304
305 #define TARGET_SSE ((target_flags & MASK_SSE) != 0)
306 #define TARGET_SSE2 ((target_flags & MASK_SSE2) != 0)
307 #define TARGET_SSE3 ((target_flags & MASK_SSE3) != 0)
308 #define TARGET_SSE_MATH ((ix86_fpmath & FPMATH_SSE) != 0)
309 #define TARGET_MIX_SSE_I387 ((ix86_fpmath & FPMATH_SSE) \
310                              && (ix86_fpmath & FPMATH_387))
311 #define TARGET_MMX ((target_flags & MASK_MMX) != 0)
312 #define TARGET_3DNOW ((target_flags & MASK_3DNOW) != 0)
313 #define TARGET_3DNOW_A ((target_flags & MASK_3DNOW_A) != 0)
314
315 #define TARGET_RED_ZONE (!(target_flags & MASK_NO_RED_ZONE))
316
317 #define TARGET_USE_MS_BITFIELD_LAYOUT  (target_flags & MASK_MS_BITFIELD_LAYOUT)
318
319 #define TARGET_GNU_TLS (ix86_tls_dialect == TLS_DIALECT_GNU)
320 #define TARGET_SUN_TLS (ix86_tls_dialect == TLS_DIALECT_SUN)
321
322 /* WARNING: Do not mark empty strings for translation, as calling
323             gettext on an empty string does NOT return an empty
324             string.  */
325
326
327 #define TARGET_SWITCHES                                                       \
328 { { "80387",                     MASK_80387, N_("Use hardware fp") },         \
329   { "no-80387",                 -MASK_80387, N_("Do not use hardware fp") },  \
330   { "hard-float",                MASK_80387, N_("Use hardware fp") },         \
331   { "soft-float",               -MASK_80387, N_("Do not use hardware fp") },  \
332   { "no-soft-float",             MASK_80387, N_("Use hardware fp") },         \
333   { "386",                       0, "" /*Deprecated.*/},                      \
334   { "486",                       0, "" /*Deprecated.*/},                      \
335   { "pentium",                   0, "" /*Deprecated.*/},                      \
336   { "pentiumpro",                0, "" /*Deprecated.*/},                      \
337   { "intel-syntax",              0, "" /*Deprecated.*/},                      \
338   { "no-intel-syntax",           0, "" /*Deprecated.*/},                      \
339   { "rtd",                       MASK_RTD,                                    \
340     N_("Alternate calling convention") },                                     \
341   { "no-rtd",                   -MASK_RTD,                                    \
342     N_("Use normal calling convention") },                                    \
343   { "align-double",              MASK_ALIGN_DOUBLE,                           \
344     N_("Align some doubles on dword boundary") },                             \
345   { "no-align-double",          -MASK_ALIGN_DOUBLE,                           \
346     N_("Align doubles on word boundary") },                                   \
347   { "svr3-shlib",                MASK_SVR3_SHLIB,                             \
348     N_("Uninitialized locals in .bss")  },                                    \
349   { "no-svr3-shlib",            -MASK_SVR3_SHLIB,                             \
350     N_("Uninitialized locals in .data") },                                    \
351   { "ieee-fp",                   MASK_IEEE_FP,                                \
352     N_("Use IEEE math for fp comparisons") },                                 \
353   { "no-ieee-fp",               -MASK_IEEE_FP,                                \
354     N_("Do not use IEEE math for fp comparisons") },                          \
355   { "fp-ret-in-387",             MASK_FLOAT_RETURNS,                          \
356     N_("Return values of functions in FPU registers") },                      \
357   { "no-fp-ret-in-387",         -MASK_FLOAT_RETURNS ,                         \
358     N_("Do not return values of functions in FPU registers")},                \
359   { "no-fancy-math-387",         MASK_NO_FANCY_MATH_387,                      \
360     N_("Do not generate sin, cos, sqrt for FPU") },                           \
361   { "fancy-math-387",           -MASK_NO_FANCY_MATH_387,                      \
362      N_("Generate sin, cos, sqrt for FPU")},                                  \
363   { "omit-leaf-frame-pointer",   MASK_OMIT_LEAF_FRAME_POINTER,                \
364     N_("Omit the frame pointer in leaf functions") },                         \
365   { "no-omit-leaf-frame-pointer",-MASK_OMIT_LEAF_FRAME_POINTER, "" },         \
366   { "stack-arg-probe",           MASK_STACK_PROBE,                            \
367     N_("Enable stack probing") },                                             \
368   { "no-stack-arg-probe",       -MASK_STACK_PROBE, "" },                      \
369   { "windows",                  0, 0 /* undocumented */ },                    \
370   { "dll",                      0,  0 /* undocumented */ },                   \
371   { "align-stringops",          -MASK_NO_ALIGN_STROPS,                        \
372     N_("Align destination of the string operations") },                       \
373   { "no-align-stringops",        MASK_NO_ALIGN_STROPS,                        \
374     N_("Do not align destination of the string operations") },                \
375   { "inline-all-stringops",      MASK_INLINE_ALL_STROPS,                      \
376     N_("Inline all known string operations") },                               \
377   { "no-inline-all-stringops",  -MASK_INLINE_ALL_STROPS,                      \
378     N_("Do not inline all known string operations") },                        \
379   { "push-args",                -MASK_NO_PUSH_ARGS,                           \
380     N_("Use push instructions to save outgoing arguments") },                 \
381   { "no-push-args",             MASK_NO_PUSH_ARGS,                            \
382     N_("Do not use push instructions to save outgoing arguments") },          \
383   { "accumulate-outgoing-args", MASK_ACCUMULATE_OUTGOING_ARGS,                \
384     N_("Use push instructions to save outgoing arguments") },                 \
385   { "no-accumulate-outgoing-args",-MASK_ACCUMULATE_OUTGOING_ARGS,             \
386     N_("Do not use push instructions to save outgoing arguments") },          \
387   { "mmx",                       MASK_MMX,                                    \
388     N_("Support MMX built-in functions") },                                   \
389   { "no-mmx",                    -MASK_MMX,                                   \
390     N_("Do not support MMX built-in functions") },                            \
391   { "3dnow",                     MASK_3DNOW,                                  \
392     N_("Support 3DNow! built-in functions") },                                \
393   { "no-3dnow",                  -MASK_3DNOW,                                 \
394     N_("Do not support 3DNow! built-in functions") },                         \
395   { "sse",                       MASK_SSE,                                    \
396     N_("Support MMX and SSE built-in functions and code generation") },       \
397   { "no-sse",                    -MASK_SSE,                                   \
398     N_("Do not support MMX and SSE built-in functions and code generation") },\
399   { "sse2",                      MASK_SSE2,                                   \
400     N_("Support MMX, SSE and SSE2 built-in functions and code generation") }, \
401   { "no-sse2",                   -MASK_SSE2,                                  \
402     N_("Do not support MMX, SSE and SSE2 built-in functions and code generation") },    \
403   { "sse3",                      MASK_SSE3,                                   \
404     N_("Support MMX, SSE, SSE2 and SSE3 built-in functions and code generation") },\
405   { "no-sse3",                   -MASK_SSE3,                                  \
406     N_("Do not support MMX, SSE, SSE2 and SSE3 built-in functions and code generation") },\
407   { "128bit-long-double",        MASK_128BIT_LONG_DOUBLE,                     \
408     N_("sizeof(long double) is 16") },                                        \
409   { "96bit-long-double",        -MASK_128BIT_LONG_DOUBLE,                     \
410     N_("sizeof(long double) is 12") },                                        \
411   { "64",                       MASK_64BIT,                                   \
412     N_("Generate 64bit x86-64 code") },                                       \
413   { "32",                       -MASK_64BIT,                                  \
414     N_("Generate 32bit i386 code") },                                         \
415   { "ms-bitfields",             MASK_MS_BITFIELD_LAYOUT,                      \
416     N_("Use native (MS) bitfield layout") },                                  \
417   { "no-ms-bitfields",          -MASK_MS_BITFIELD_LAYOUT,                     \
418     N_("Use gcc default bitfield layout") },                                  \
419   { "red-zone",                 -MASK_NO_RED_ZONE,                            \
420     N_("Use red-zone in the x86-64 code") },                                  \
421   { "no-red-zone",              MASK_NO_RED_ZONE,                             \
422     N_("Do not use red-zone in the x86-64 code") },                           \
423   { "tls-direct-seg-refs",      MASK_TLS_DIRECT_SEG_REFS,                     \
424     N_("Use direct references against %gs when accessing tls data") },        \
425   { "no-tls-direct-seg-refs",   -MASK_TLS_DIRECT_SEG_REFS,                    \
426     N_("Do not use direct references against %gs when accessing tls data") }, \
427   SUBTARGET_SWITCHES                                                          \
428   { "",                                                                       \
429     TARGET_DEFAULT | TARGET_64BIT_DEFAULT | TARGET_SUBTARGET_DEFAULT          \
430     | TARGET_TLS_DIRECT_SEG_REFS_DEFAULT, 0 }}
431
432 #ifndef TARGET_64BIT_DEFAULT
433 #define TARGET_64BIT_DEFAULT 0
434 #endif
435 #ifndef TARGET_TLS_DIRECT_SEG_REFS_DEFAULT
436 #define TARGET_TLS_DIRECT_SEG_REFS_DEFAULT 0
437 #endif
438
439 /* Once GDB has been enhanced to deal with functions without frame
440    pointers, we can change this to allow for elimination of
441    the frame pointer in leaf functions.  */
442 #define TARGET_DEFAULT 0
443
444 /* This is not really a target flag, but is done this way so that
445    it's analogous to similar code for Mach-O on PowerPC.  darwin.h
446    redefines this to 1.  */
447 #define TARGET_MACHO 0
448
449 /* This macro is similar to `TARGET_SWITCHES' but defines names of
450    command options that have values.  Its definition is an
451    initializer with a subgrouping for each command option.
452
453    Each subgrouping contains a string constant, that defines the
454    fixed part of the option name, and the address of a variable.  The
455    variable, type `char *', is set to the variable part of the given
456    option if the fixed part matches.  The actual option name is made
457    by appending `-m' to the specified name.  */
458 #define TARGET_OPTIONS                                          \
459 { { "tune=",            &ix86_tune_string,                      \
460     N_("Schedule code for given CPU"), 0},                      \
461   { "fpmath=",          &ix86_fpmath_string,                    \
462     N_("Generate floating point mathematics using given instruction set"), 0},\
463   { "arch=",            &ix86_arch_string,                      \
464     N_("Generate code for given CPU"), 0},                      \
465   { "regparm=",         &ix86_regparm_string,                   \
466     N_("Number of registers used to pass integer arguments"), 0},\
467   { "align-loops=",     &ix86_align_loops_string,               \
468     N_("Loop code aligned to this power of 2"), 0},             \
469   { "align-jumps=",     &ix86_align_jumps_string,               \
470     N_("Jump targets are aligned to this power of 2"), 0},      \
471   { "align-functions=", &ix86_align_funcs_string,               \
472     N_("Function starts are aligned to this power of 2"), 0},   \
473   { "preferred-stack-boundary=",                                \
474     &ix86_preferred_stack_boundary_string,                      \
475     N_("Attempt to keep stack aligned to this power of 2"), 0}, \
476   { "branch-cost=",     &ix86_branch_cost_string,               \
477     N_("Branches are this expensive (1-5, arbitrary units)"), 0},\
478   { "cmodel=", &ix86_cmodel_string,                             \
479     N_("Use given x86-64 code model"), 0},                      \
480   { "debug-arg", &ix86_debug_arg_string,                        \
481     "" /* Undocumented.  */, 0},                                \
482   { "debug-addr", &ix86_debug_addr_string,                      \
483     "" /* Undocumented.  */, 0},                                \
484   { "asm=", &ix86_asm_string,                                   \
485     N_("Use given assembler dialect"), 0},                      \
486   { "tls-dialect=", &ix86_tls_dialect_string,                   \
487     N_("Use given thread-local storage dialect"), 0},           \
488   SUBTARGET_OPTIONS                                             \
489 }
490
491 /* Sometimes certain combinations of command options do not make
492    sense on a particular target machine.  You can define a macro
493    `OVERRIDE_OPTIONS' to take account of this.  This macro, if
494    defined, is executed once just after all the command options have
495    been parsed.
496
497    Don't use this macro to turn on various extra optimizations for
498    `-O'.  That is what `OPTIMIZATION_OPTIONS' is for.  */
499
500 #define OVERRIDE_OPTIONS override_options ()
501
502 /* These are meant to be redefined in the host dependent files */
503 #define SUBTARGET_SWITCHES
504 #define SUBTARGET_OPTIONS
505
506 /* Define this to change the optimizations performed by default.  */
507 #define OPTIMIZATION_OPTIONS(LEVEL, SIZE) \
508   optimization_options ((LEVEL), (SIZE))
509
510 /* Support for configure-time defaults of some command line options.  */
511 #define OPTION_DEFAULT_SPECS \
512   {"arch", "%{!march=*:-march=%(VALUE)}"}, \
513   {"tune", "%{!mtune=*:%{!mcpu=*:%{!march=*:-mtune=%(VALUE)}}}" }, \
514   {"cpu", "%{!mtune=*:%{!mcpu=*:%{!march=*:-mtune=%(VALUE)}}}" }
515
516 /* Specs for the compiler proper */
517
518 #ifndef CC1_CPU_SPEC
519 #define CC1_CPU_SPEC "\
520 %{!mtune*: \
521 %{m386:mtune=i386 \
522 %n`-m386' is deprecated. Use `-march=i386' or `-mtune=i386' instead.\n} \
523 %{m486:-mtune=i486 \
524 %n`-m486' is deprecated. Use `-march=i486' or `-mtune=i486' instead.\n} \
525 %{mpentium:-mtune=pentium \
526 %n`-mpentium' is deprecated. Use `-march=pentium' or `-mtune=pentium' instead.\n} \
527 %{mpentiumpro:-mtune=pentiumpro \
528 %n`-mpentiumpro' is deprecated. Use `-march=pentiumpro' or `-mtune=pentiumpro' instead.\n} \
529 %{mcpu=*:-mtune=%* \
530 %n`-mcpu=' is deprecated. Use `-mtune=' or '-march=' instead.\n}} \
531 %<mcpu=* \
532 %{mintel-syntax:-masm=intel \
533 %n`-mintel-syntax' is deprecated. Use `-masm=intel' instead.\n} \
534 %{mno-intel-syntax:-masm=att \
535 %n`-mno-intel-syntax' is deprecated. Use `-masm=att' instead.\n}"
536 #endif
537 \f
538 /* Target CPU builtins.  */
539 #define TARGET_CPU_CPP_BUILTINS()                               \
540   do                                                            \
541     {                                                           \
542       size_t arch_len = strlen (ix86_arch_string);              \
543       size_t tune_len = strlen (ix86_tune_string);              \
544       int last_arch_char = ix86_arch_string[arch_len - 1];      \
545       int last_tune_char = ix86_tune_string[tune_len - 1];              \
546                                                                 \
547       if (TARGET_64BIT)                                         \
548         {                                                       \
549           builtin_assert ("cpu=x86_64");                        \
550           builtin_assert ("machine=x86_64");                    \
551           builtin_define ("__amd64");                           \
552           builtin_define ("__amd64__");                         \
553           builtin_define ("__x86_64");                          \
554           builtin_define ("__x86_64__");                        \
555         }                                                       \
556       else                                                      \
557         {                                                       \
558           builtin_assert ("cpu=i386");                          \
559           builtin_assert ("machine=i386");                      \
560           builtin_define_std ("i386");                          \
561         }                                                       \
562                                                                 \
563       /* Built-ins based on -mtune= (or -march= if no           \
564          -mtune= given).  */                                    \
565       if (TARGET_386)                                           \
566         builtin_define ("__tune_i386__");                       \
567       else if (TARGET_486)                                      \
568         builtin_define ("__tune_i486__");                       \
569       else if (TARGET_PENTIUM)                                  \
570         {                                                       \
571           builtin_define ("__tune_i586__");                     \
572           builtin_define ("__tune_pentium__");                  \
573           if (last_tune_char == 'x')                            \
574             builtin_define ("__tune_pentium_mmx__");            \
575         }                                                       \
576       else if (TARGET_PENTIUMPRO)                               \
577         {                                                       \
578           builtin_define ("__tune_i686__");                     \
579           builtin_define ("__tune_pentiumpro__");               \
580           switch (last_tune_char)                               \
581             {                                                   \
582             case '3':                                           \
583               builtin_define ("__tune_pentium3__");             \
584               /* FALLTHRU */                                    \
585             case '2':                                           \
586               builtin_define ("__tune_pentium2__");             \
587               break;                                            \
588             }                                                   \
589         }                                                       \
590       else if (TARGET_K6)                                       \
591         {                                                       \
592           builtin_define ("__tune_k6__");                       \
593           if (last_tune_char == '2')                            \
594             builtin_define ("__tune_k6_2__");                   \
595           else if (last_tune_char == '3')                       \
596             builtin_define ("__tune_k6_3__");                   \
597         }                                                       \
598       else if (TARGET_ATHLON)                                   \
599         {                                                       \
600           builtin_define ("__tune_athlon__");                   \
601           /* Only plain "athlon" lacks SSE.  */                 \
602           if (last_tune_char != 'n')                            \
603             builtin_define ("__tune_athlon_sse__");             \
604         }                                                       \
605       else if (TARGET_K8)                                       \
606         builtin_define ("__tune_k8__");                         \
607       else if (TARGET_PENTIUM4)                                 \
608         builtin_define ("__tune_pentium4__");                   \
609                                                                 \
610       if (TARGET_MMX)                                           \
611         builtin_define ("__MMX__");                             \
612       if (TARGET_3DNOW)                                         \
613         builtin_define ("__3dNOW__");                           \
614       if (TARGET_3DNOW_A)                                       \
615         builtin_define ("__3dNOW_A__");                         \
616       if (TARGET_SSE)                                           \
617         builtin_define ("__SSE__");                             \
618       if (TARGET_SSE2)                                          \
619         builtin_define ("__SSE2__");                            \
620       if (TARGET_SSE3)                                          \
621         builtin_define ("__SSE3__");                            \
622       if (TARGET_SSE_MATH && TARGET_SSE)                        \
623         builtin_define ("__SSE_MATH__");                        \
624       if (TARGET_SSE_MATH && TARGET_SSE2)                       \
625         builtin_define ("__SSE2_MATH__");                       \
626                                                                 \
627       /* Built-ins based on -march=.  */                        \
628       if (ix86_arch == PROCESSOR_I486)                          \
629         {                                                       \
630           builtin_define ("__i486");                            \
631           builtin_define ("__i486__");                          \
632         }                                                       \
633       else if (ix86_arch == PROCESSOR_PENTIUM)                  \
634         {                                                       \
635           builtin_define ("__i586");                            \
636           builtin_define ("__i586__");                          \
637           builtin_define ("__pentium");                         \
638           builtin_define ("__pentium__");                       \
639           if (last_arch_char == 'x')                            \
640             builtin_define ("__pentium_mmx__");                 \
641         }                                                       \
642       else if (ix86_arch == PROCESSOR_PENTIUMPRO)               \
643         {                                                       \
644           builtin_define ("__i686");                            \
645           builtin_define ("__i686__");                          \
646           builtin_define ("__pentiumpro");                      \
647           builtin_define ("__pentiumpro__");                    \
648         }                                                       \
649       else if (ix86_arch == PROCESSOR_K6)                       \
650         {                                                       \
651                                                                 \
652           builtin_define ("__k6");                              \
653           builtin_define ("__k6__");                            \
654           if (last_arch_char == '2')                            \
655             builtin_define ("__k6_2__");                        \
656           else if (last_arch_char == '3')                       \
657             builtin_define ("__k6_3__");                        \
658         }                                                       \
659       else if (ix86_arch == PROCESSOR_ATHLON)                   \
660         {                                                       \
661           builtin_define ("__athlon");                          \
662           builtin_define ("__athlon__");                        \
663           /* Only plain "athlon" lacks SSE.  */                 \
664           if (last_arch_char != 'n')                            \
665             builtin_define ("__athlon_sse__");                  \
666         }                                                       \
667       else if (ix86_arch == PROCESSOR_K8)                       \
668         {                                                       \
669           builtin_define ("__k8");                              \
670           builtin_define ("__k8__");                            \
671         }                                                       \
672       else if (ix86_arch == PROCESSOR_PENTIUM4)                 \
673         {                                                       \
674           builtin_define ("__pentium4");                        \
675           builtin_define ("__pentium4__");                      \
676         }                                                       \
677     }                                                           \
678   while (0)
679
680 #define TARGET_CPU_DEFAULT_i386 0
681 #define TARGET_CPU_DEFAULT_i486 1
682 #define TARGET_CPU_DEFAULT_pentium 2
683 #define TARGET_CPU_DEFAULT_pentium_mmx 3
684 #define TARGET_CPU_DEFAULT_pentiumpro 4
685 #define TARGET_CPU_DEFAULT_pentium2 5
686 #define TARGET_CPU_DEFAULT_pentium3 6
687 #define TARGET_CPU_DEFAULT_pentium4 7
688 #define TARGET_CPU_DEFAULT_k6 8
689 #define TARGET_CPU_DEFAULT_k6_2 9
690 #define TARGET_CPU_DEFAULT_k6_3 10
691 #define TARGET_CPU_DEFAULT_athlon 11
692 #define TARGET_CPU_DEFAULT_athlon_sse 12
693 #define TARGET_CPU_DEFAULT_k8 13
694
695 #define TARGET_CPU_DEFAULT_NAMES {"i386", "i486", "pentium", "pentium-mmx",\
696                                   "pentiumpro", "pentium2", "pentium3", \
697                                   "pentium4", "k6", "k6-2", "k6-3",\
698                                   "athlon", "athlon-4", "k8"}
699
700 #ifndef CC1_SPEC
701 #define CC1_SPEC "%(cc1_cpu) "
702 #endif
703
704 /* This macro defines names of additional specifications to put in the
705    specs that can be used in various specifications like CC1_SPEC.  Its
706    definition is an initializer with a subgrouping for each command option.
707
708    Each subgrouping contains a string constant, that defines the
709    specification name, and a string constant that used by the GCC driver
710    program.
711
712    Do not define this macro if it does not need to do anything.  */
713
714 #ifndef SUBTARGET_EXTRA_SPECS
715 #define SUBTARGET_EXTRA_SPECS
716 #endif
717
718 #define EXTRA_SPECS                                                     \
719   { "cc1_cpu",  CC1_CPU_SPEC },                                         \
720   SUBTARGET_EXTRA_SPECS
721 \f
722 /* target machine storage layout */
723
724 #define LONG_DOUBLE_TYPE_SIZE 96
725
726 /* Set the value of FLT_EVAL_METHOD in float.h.  When using only the
727    FPU, assume that the fpcw is set to extended precision; when using
728    only SSE, rounding is correct; when using both SSE and the FPU,
729    the rounding precision is indeterminate, since either may be chosen
730    apparently at random.  */
731 #define TARGET_FLT_EVAL_METHOD \
732   (TARGET_MIX_SSE_I387 ? -1 : TARGET_SSE_MATH ? 0 : 2)
733
734 #define SHORT_TYPE_SIZE 16
735 #define INT_TYPE_SIZE 32
736 #define FLOAT_TYPE_SIZE 32
737 #define LONG_TYPE_SIZE BITS_PER_WORD
738 #define DOUBLE_TYPE_SIZE 64
739 #define LONG_LONG_TYPE_SIZE 64
740
741 #if defined (TARGET_BI_ARCH) || TARGET_64BIT_DEFAULT
742 #define MAX_BITS_PER_WORD 64
743 #else
744 #define MAX_BITS_PER_WORD 32
745 #endif
746
747 /* Define this if most significant byte of a word is the lowest numbered.  */
748 /* That is true on the 80386.  */
749
750 #define BITS_BIG_ENDIAN 0
751
752 /* Define this if most significant byte of a word is the lowest numbered.  */
753 /* That is not true on the 80386.  */
754 #define BYTES_BIG_ENDIAN 0
755
756 /* Define this if most significant word of a multiword number is the lowest
757    numbered.  */
758 /* Not true for 80386 */
759 #define WORDS_BIG_ENDIAN 0
760
761 /* Width of a word, in units (bytes).  */
762 #define UNITS_PER_WORD (TARGET_64BIT ? 8 : 4)
763 #ifdef IN_LIBGCC2
764 #define MIN_UNITS_PER_WORD      (TARGET_64BIT ? 8 : 4)
765 #else
766 #define MIN_UNITS_PER_WORD      4
767 #endif
768
769 /* Allocation boundary (in *bits*) for storing arguments in argument list.  */
770 #define PARM_BOUNDARY BITS_PER_WORD
771
772 /* Boundary (in *bits*) on which stack pointer should be aligned.  */
773 #define STACK_BOUNDARY BITS_PER_WORD
774
775 /* Boundary (in *bits*) on which the stack pointer prefers to be
776    aligned; the compiler cannot rely on having this alignment.  */
777 #define PREFERRED_STACK_BOUNDARY ix86_preferred_stack_boundary
778
779 /* As of July 2001, many runtimes to not align the stack properly when
780    entering main.  This causes expand_main_function to forcibly align
781    the stack, which results in aligned frames for functions called from
782    main, though it does nothing for the alignment of main itself.  */
783 #define FORCE_PREFERRED_STACK_BOUNDARY_IN_MAIN \
784   (ix86_preferred_stack_boundary > STACK_BOUNDARY && !TARGET_64BIT)
785
786 /* Minimum allocation boundary for the code of a function.  */
787 #define FUNCTION_BOUNDARY 8
788
789 /* C++ stores the virtual bit in the lowest bit of function pointers.  */
790 #define TARGET_PTRMEMFUNC_VBIT_LOCATION ptrmemfunc_vbit_in_pfn
791
792 /* Alignment of field after `int : 0' in a structure.  */
793
794 #define EMPTY_FIELD_BOUNDARY BITS_PER_WORD
795
796 /* Minimum size in bits of the largest boundary to which any
797    and all fundamental data types supported by the hardware
798    might need to be aligned. No data type wants to be aligned
799    rounder than this.
800
801    Pentium+ prefers DFmode values to be aligned to 64 bit boundary
802    and Pentium Pro XFmode values at 128 bit boundaries.  */
803
804 #define BIGGEST_ALIGNMENT 128
805
806 /* Decide whether a variable of mode MODE should be 128 bit aligned.  */
807 #define ALIGN_MODE_128(MODE) \
808  ((MODE) == XFmode || (MODE) == TFmode || SSE_REG_MODE_P (MODE))
809
810 /* The published ABIs say that doubles should be aligned on word
811    boundaries, so lower the alignment for structure fields unless
812    -malign-double is set.  */
813
814 /* ??? Blah -- this macro is used directly by libobjc.  Since it
815    supports no vector modes, cut out the complexity and fall back
816    on BIGGEST_FIELD_ALIGNMENT.  */
817 #ifdef IN_TARGET_LIBS
818 #ifdef __x86_64__
819 #define BIGGEST_FIELD_ALIGNMENT 128
820 #else
821 #define BIGGEST_FIELD_ALIGNMENT 32
822 #endif
823 #else
824 #define ADJUST_FIELD_ALIGN(FIELD, COMPUTED) \
825    x86_field_alignment (FIELD, COMPUTED)
826 #endif
827
828 /* If defined, a C expression to compute the alignment given to a
829    constant that is being placed in memory.  EXP is the constant
830    and ALIGN is the alignment that the object would ordinarily have.
831    The value of this macro is used instead of that alignment to align
832    the object.
833
834    If this macro is not defined, then ALIGN is used.
835
836    The typical use of this macro is to increase alignment for string
837    constants to be word aligned so that `strcpy' calls that copy
838    constants can be done inline.  */
839
840 #define CONSTANT_ALIGNMENT(EXP, ALIGN) ix86_constant_alignment ((EXP), (ALIGN))
841
842 /* If defined, a C expression to compute the alignment for a static
843    variable.  TYPE is the data type, and ALIGN is the alignment that
844    the object would ordinarily have.  The value of this macro is used
845    instead of that alignment to align the object.
846
847    If this macro is not defined, then ALIGN is used.
848
849    One use of this macro is to increase alignment of medium-size
850    data to make it all fit in fewer cache lines.  Another is to
851    cause character arrays to be word-aligned so that `strcpy' calls
852    that copy constants to character arrays can be done inline.  */
853
854 #define DATA_ALIGNMENT(TYPE, ALIGN) ix86_data_alignment ((TYPE), (ALIGN))
855
856 /* If defined, a C expression to compute the alignment for a local
857    variable.  TYPE is the data type, and ALIGN is the alignment that
858    the object would ordinarily have.  The value of this macro is used
859    instead of that alignment to align the object.
860
861    If this macro is not defined, then ALIGN is used.
862
863    One use of this macro is to increase alignment of medium-size
864    data to make it all fit in fewer cache lines.  */
865
866 #define LOCAL_ALIGNMENT(TYPE, ALIGN) ix86_local_alignment ((TYPE), (ALIGN))
867
868 /* If defined, a C expression that gives the alignment boundary, in
869    bits, of an argument with the specified mode and type.  If it is
870    not defined, `PARM_BOUNDARY' is used for all arguments.  */
871
872 #define FUNCTION_ARG_BOUNDARY(MODE, TYPE) \
873   ix86_function_arg_boundary ((MODE), (TYPE))
874
875 /* Set this nonzero if move instructions will actually fail to work
876    when given unaligned data.  */
877 #define STRICT_ALIGNMENT 0
878
879 /* If bit field type is int, don't let it cross an int,
880    and give entire struct the alignment of an int.  */
881 /* Required on the 386 since it doesn't have bit-field insns.  */
882 #define PCC_BITFIELD_TYPE_MATTERS 1
883 \f
884 /* Standard register usage.  */
885
886 /* This processor has special stack-like registers.  See reg-stack.c
887    for details.  */
888
889 #define STACK_REGS
890 #define IS_STACK_MODE(MODE)                                     \
891   ((MODE) == DFmode || (MODE) == SFmode || (MODE) == XFmode)    \
892
893 /* Number of actual hardware registers.
894    The hardware registers are assigned numbers for the compiler
895    from 0 to just below FIRST_PSEUDO_REGISTER.
896    All registers that the compiler knows about must be given numbers,
897    even those that are not normally considered general registers.
898
899    In the 80386 we give the 8 general purpose registers the numbers 0-7.
900    We number the floating point registers 8-15.
901    Note that registers 0-7 can be accessed as a  short or int,
902    while only 0-3 may be used with byte `mov' instructions.
903
904    Reg 16 does not correspond to any hardware register, but instead
905    appears in the RTL as an argument pointer prior to reload, and is
906    eliminated during reloading in favor of either the stack or frame
907    pointer.  */
908
909 #define FIRST_PSEUDO_REGISTER 53
910
911 /* Number of hardware registers that go into the DWARF-2 unwind info.
912    If not defined, equals FIRST_PSEUDO_REGISTER.  */
913
914 #define DWARF_FRAME_REGISTERS 17
915
916 /* 1 for registers that have pervasive standard uses
917    and are not available for the register allocator.
918    On the 80386, the stack pointer is such, as is the arg pointer.
919
920    The value is a mask - bit 1 is set for fixed registers
921    for 32bit target, while 2 is set for fixed registers for 64bit.
922    Proper value is computed in the CONDITIONAL_REGISTER_USAGE.
923  */
924 #define FIXED_REGISTERS                                         \
925 /*ax,dx,cx,bx,si,di,bp,sp,st,st1,st2,st3,st4,st5,st6,st7*/      \
926 {  0, 0, 0, 0, 0, 0, 0, 3, 0,  0,  0,  0,  0,  0,  0,  0,       \
927 /*arg,flags,fpsr,dir,frame*/                                    \
928     3,    3,   3,  3,    3,                                     \
929 /*xmm0,xmm1,xmm2,xmm3,xmm4,xmm5,xmm6,xmm7*/                     \
930      0,   0,   0,   0,   0,   0,   0,   0,                      \
931 /*mmx0,mmx1,mmx2,mmx3,mmx4,mmx5,mmx6,mmx7*/                     \
932      0,   0,   0,   0,   0,   0,   0,   0,                      \
933 /*  r8,  r9, r10, r11, r12, r13, r14, r15*/                     \
934      1,   1,   1,   1,   1,   1,   1,   1,                      \
935 /*xmm8,xmm9,xmm10,xmm11,xmm12,xmm13,xmm14,xmm15*/               \
936      1,   1,    1,    1,    1,    1,    1,    1}
937
938
939 /* 1 for registers not available across function calls.
940    These must include the FIXED_REGISTERS and also any
941    registers that can be used without being saved.
942    The latter must include the registers where values are returned
943    and the register where structure-value addresses are passed.
944    Aside from that, you can include as many other registers as you like.
945
946    The value is a mask - bit 1 is set for call used
947    for 32bit target, while 2 is set for call used for 64bit.
948    Proper value is computed in the CONDITIONAL_REGISTER_USAGE.
949 */
950 #define CALL_USED_REGISTERS                                     \
951 /*ax,dx,cx,bx,si,di,bp,sp,st,st1,st2,st3,st4,st5,st6,st7*/      \
952 {  3, 3, 3, 0, 2, 2, 0, 3, 3,  3,  3,  3,  3,  3,  3,  3,       \
953 /*arg,flags,fpsr,dir,frame*/                                    \
954      3,   3,   3,  3,    3,                                     \
955 /*xmm0,xmm1,xmm2,xmm3,xmm4,xmm5,xmm6,xmm7*/                     \
956      3,   3,   3,   3,   3,  3,    3,   3,                      \
957 /*mmx0,mmx1,mmx2,mmx3,mmx4,mmx5,mmx6,mmx7*/                     \
958      3,   3,   3,   3,   3,   3,   3,   3,                      \
959 /*  r8,  r9, r10, r11, r12, r13, r14, r15*/                     \
960      3,   3,   3,   3,   1,   1,   1,   1,                      \
961 /*xmm8,xmm9,xmm10,xmm11,xmm12,xmm13,xmm14,xmm15*/               \
962      3,   3,    3,    3,    3,    3,    3,    3}                \
963
964 /* Order in which to allocate registers.  Each register must be
965    listed once, even those in FIXED_REGISTERS.  List frame pointer
966    late and fixed registers last.  Note that, in general, we prefer
967    registers listed in CALL_USED_REGISTERS, keeping the others
968    available for storage of persistent values.
969
970    The ORDER_REGS_FOR_LOCAL_ALLOC actually overwrite the order,
971    so this is just empty initializer for array.  */
972
973 #define REG_ALLOC_ORDER                                         \
974 {  0, 1, 2, 3, 4, 5, 6, 7, 8, 9, 10, 11, 12, 13, 14, 15, 16, 17,\
975    18, 19, 20, 21, 22, 23, 24, 25, 26, 27, 28, 29, 30, 31, 32,  \
976    33, 34, 35, 36, 37, 38, 39, 40, 41, 42, 43, 44, 45, 46, 47,  \
977    48, 49, 50, 51, 52 }
978
979 /* ORDER_REGS_FOR_LOCAL_ALLOC is a macro which permits reg_alloc_order
980    to be rearranged based on a particular function.  When using sse math,
981    we want to allocate SSE before x87 registers and vice vera.  */
982
983 #define ORDER_REGS_FOR_LOCAL_ALLOC x86_order_regs_for_local_alloc ()
984
985
986 /* Macro to conditionally modify fixed_regs/call_used_regs.  */
987 #define CONDITIONAL_REGISTER_USAGE                                      \
988 do {                                                                    \
989     int i;                                                              \
990     for (i = 0; i < FIRST_PSEUDO_REGISTER; i++)                         \
991       {                                                                 \
992         fixed_regs[i] = (fixed_regs[i] & (TARGET_64BIT ? 2 : 1)) != 0;  \
993         call_used_regs[i] = (call_used_regs[i]                          \
994                              & (TARGET_64BIT ? 2 : 1)) != 0;            \
995       }                                                                 \
996     if (PIC_OFFSET_TABLE_REGNUM != INVALID_REGNUM)                      \
997       {                                                                 \
998         fixed_regs[PIC_OFFSET_TABLE_REGNUM] = 1;                        \
999         call_used_regs[PIC_OFFSET_TABLE_REGNUM] = 1;                    \
1000       }                                                                 \
1001     if (! TARGET_MMX)                                                   \
1002       {                                                                 \
1003         int i;                                                          \
1004         for (i = 0; i < FIRST_PSEUDO_REGISTER; i++)                     \
1005           if (TEST_HARD_REG_BIT (reg_class_contents[(int)MMX_REGS], i)) \
1006             fixed_regs[i] = call_used_regs[i] = 1;                      \
1007       }                                                                 \
1008     if (! TARGET_SSE)                                                   \
1009       {                                                                 \
1010         int i;                                                          \
1011         for (i = 0; i < FIRST_PSEUDO_REGISTER; i++)                     \
1012           if (TEST_HARD_REG_BIT (reg_class_contents[(int)SSE_REGS], i)) \
1013             fixed_regs[i] = call_used_regs[i] = 1;                      \
1014       }                                                                 \
1015     if (! TARGET_80387 && ! TARGET_FLOAT_RETURNS_IN_80387)              \
1016       {                                                                 \
1017         int i;                                                          \
1018         HARD_REG_SET x;                                                 \
1019         COPY_HARD_REG_SET (x, reg_class_contents[(int)FLOAT_REGS]);     \
1020         for (i = 0; i < FIRST_PSEUDO_REGISTER; i++)                     \
1021           if (TEST_HARD_REG_BIT (x, i))                                 \
1022             fixed_regs[i] = call_used_regs[i] = 1;                      \
1023       }                                                                 \
1024   } while (0)
1025
1026 /* Return number of consecutive hard regs needed starting at reg REGNO
1027    to hold something of mode MODE.
1028    This is ordinarily the length in words of a value of mode MODE
1029    but can be less for certain modes in special long registers.
1030
1031    Actually there are no two word move instructions for consecutive
1032    registers.  And only registers 0-3 may have mov byte instructions
1033    applied to them.
1034    */
1035
1036 #define HARD_REGNO_NREGS(REGNO, MODE)   \
1037   (FP_REGNO_P (REGNO) || SSE_REGNO_P (REGNO) || MMX_REGNO_P (REGNO)     \
1038    ? (COMPLEX_MODE_P (MODE) ? 2 : 1)                                    \
1039    : ((MODE) == XFmode                                                  \
1040       ? (TARGET_64BIT ? 2 : 3)                                          \
1041       : (MODE) == XCmode                                                \
1042       ? (TARGET_64BIT ? 4 : 6)                                          \
1043       : ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD)))
1044
1045 #define VALID_SSE2_REG_MODE(MODE) \
1046     ((MODE) == V16QImode || (MODE) == V8HImode || (MODE) == V2DFmode    \
1047      || (MODE) == V2DImode)
1048
1049 #define VALID_SSE_REG_MODE(MODE)                                        \
1050     ((MODE) == TImode || (MODE) == V4SFmode || (MODE) == V4SImode       \
1051      || (MODE) == SFmode || (MODE) == TFmode                            \
1052      /* Always accept SSE2 modes so that xmmintrin.h compiles.  */      \
1053      || VALID_SSE2_REG_MODE (MODE)                                      \
1054      || (TARGET_SSE2 && ((MODE) == DFmode || VALID_MMX_REG_MODE (MODE))))
1055
1056 #define VALID_MMX_REG_MODE_3DNOW(MODE) \
1057     ((MODE) == V2SFmode || (MODE) == SFmode)
1058
1059 #define VALID_MMX_REG_MODE(MODE)                                        \
1060     ((MODE) == DImode || (MODE) == V8QImode || (MODE) == V4HImode       \
1061      || (MODE) == V2SImode || (MODE) == SImode)
1062
1063 #define VECTOR_MODE_SUPPORTED_P(MODE)                                   \
1064     (VALID_SSE_REG_MODE (MODE) && TARGET_SSE ? 1                        \
1065      : VALID_MMX_REG_MODE (MODE) && TARGET_MMX ? 1                      \
1066      : VALID_MMX_REG_MODE_3DNOW (MODE) && TARGET_3DNOW ? 1 : 0)
1067
1068 #define VALID_FP_MODE_P(MODE)                                           \
1069     ((MODE) == SFmode || (MODE) == DFmode || (MODE) == XFmode           \
1070      || (MODE) == SCmode || (MODE) == DCmode || (MODE) == XCmode)       \
1071
1072 #define VALID_INT_MODE_P(MODE)                                          \
1073     ((MODE) == QImode || (MODE) == HImode || (MODE) == SImode           \
1074      || (MODE) == DImode                                                \
1075      || (MODE) == CQImode || (MODE) == CHImode || (MODE) == CSImode     \
1076      || (MODE) == CDImode                                               \
1077      || (TARGET_64BIT && ((MODE) == TImode || (MODE) == CTImode         \
1078          || (MODE) == TFmode || (MODE) == TCmode)))
1079
1080 /* Return true for modes passed in SSE registers.  */
1081 #define SSE_REG_MODE_P(MODE) \
1082  ((MODE) == TImode || (MODE) == V16QImode || (MODE) == TFmode           \
1083    || (MODE) == V8HImode || (MODE) == V2DFmode || (MODE) == V2DImode    \
1084    || (MODE) == V4SFmode || (MODE) == V4SImode)
1085
1086 /* Return true for modes passed in MMX registers.  */
1087 #define MMX_REG_MODE_P(MODE) \
1088  ((MODE) == V8QImode || (MODE) == V4HImode || (MODE) == V2SImode        \
1089    || (MODE) == V2SFmode)
1090
1091 /* Value is 1 if hard register REGNO can hold a value of machine-mode MODE.  */
1092
1093 #define HARD_REGNO_MODE_OK(REGNO, MODE) \
1094    ix86_hard_regno_mode_ok ((REGNO), (MODE))
1095
1096 /* Value is 1 if it is a good idea to tie two pseudo registers
1097    when one has mode MODE1 and one has mode MODE2.
1098    If HARD_REGNO_MODE_OK could produce different values for MODE1 and MODE2,
1099    for any hard reg, then this must be 0 for correct output.  */
1100
1101 #define MODES_TIEABLE_P(MODE1, MODE2)                           \
1102   ((MODE1) == (MODE2)                                           \
1103    || (((MODE1) == HImode || (MODE1) == SImode                  \
1104         || ((MODE1) == QImode                                   \
1105             && (TARGET_64BIT || !TARGET_PARTIAL_REG_STALL))     \
1106         || ((MODE1) == DImode && TARGET_64BIT))                 \
1107        && ((MODE2) == HImode || (MODE2) == SImode               \
1108            || ((MODE2) == QImode                                \
1109                && (TARGET_64BIT || !TARGET_PARTIAL_REG_STALL))  \
1110            || ((MODE2) == DImode && TARGET_64BIT))))
1111
1112 /* It is possible to write patterns to move flags; but until someone
1113    does it,  */
1114 #define AVOID_CCMODE_COPIES
1115
1116 /* Specify the modes required to caller save a given hard regno.
1117    We do this on i386 to prevent flags from being saved at all.
1118
1119    Kill any attempts to combine saving of modes.  */
1120
1121 #define HARD_REGNO_CALLER_SAVE_MODE(REGNO, NREGS, MODE)                 \
1122   (CC_REGNO_P (REGNO) ? VOIDmode                                        \
1123    : (MODE) == VOIDmode && (NREGS) != 1 ? VOIDmode                      \
1124    : (MODE) == VOIDmode ? choose_hard_reg_mode ((REGNO), (NREGS), false)\
1125    : (MODE) == HImode && !TARGET_PARTIAL_REG_STALL ? SImode             \
1126    : (MODE) == QImode && (REGNO) >= 4 && !TARGET_64BIT ? SImode         \
1127    : (MODE))
1128 /* Specify the registers used for certain standard purposes.
1129    The values of these macros are register numbers.  */
1130
1131 /* on the 386 the pc register is %eip, and is not usable as a general
1132    register.  The ordinary mov instructions won't work */
1133 /* #define PC_REGNUM  */
1134
1135 /* Register to use for pushing function arguments.  */
1136 #define STACK_POINTER_REGNUM 7
1137
1138 /* Base register for access to local variables of the function.  */
1139 #define HARD_FRAME_POINTER_REGNUM 6
1140
1141 /* Base register for access to local variables of the function.  */
1142 #define FRAME_POINTER_REGNUM 20
1143
1144 /* First floating point reg */
1145 #define FIRST_FLOAT_REG 8
1146
1147 /* First & last stack-like regs */
1148 #define FIRST_STACK_REG FIRST_FLOAT_REG
1149 #define LAST_STACK_REG (FIRST_FLOAT_REG + 7)
1150
1151 #define FLAGS_REG 17
1152 #define FPSR_REG 18
1153 #define DIRFLAG_REG 19
1154
1155 #define FIRST_SSE_REG (FRAME_POINTER_REGNUM + 1)
1156 #define LAST_SSE_REG  (FIRST_SSE_REG + 7)
1157
1158 #define FIRST_MMX_REG  (LAST_SSE_REG + 1)
1159 #define LAST_MMX_REG   (FIRST_MMX_REG + 7)
1160
1161 #define FIRST_REX_INT_REG  (LAST_MMX_REG + 1)
1162 #define LAST_REX_INT_REG   (FIRST_REX_INT_REG + 7)
1163
1164 #define FIRST_REX_SSE_REG  (LAST_REX_INT_REG + 1)
1165 #define LAST_REX_SSE_REG   (FIRST_REX_SSE_REG + 7)
1166
1167 /* Value should be nonzero if functions must have frame pointers.
1168    Zero means the frame pointer need not be set up (and parms
1169    may be accessed via the stack pointer) in functions that seem suitable.
1170    This is computed in `reload', in reload1.c.  */
1171 #define FRAME_POINTER_REQUIRED  ix86_frame_pointer_required ()
1172
1173 /* Override this in other tm.h files to cope with various OS losage
1174    requiring a frame pointer.  */
1175 #ifndef SUBTARGET_FRAME_POINTER_REQUIRED
1176 #define SUBTARGET_FRAME_POINTER_REQUIRED 0
1177 #endif
1178
1179 /* Make sure we can access arbitrary call frames.  */
1180 #define SETUP_FRAME_ADDRESSES()  ix86_setup_frame_addresses ()
1181
1182 /* Base register for access to arguments of the function.  */
1183 #define ARG_POINTER_REGNUM 16
1184
1185 /* Register in which static-chain is passed to a function.
1186    We do use ECX as static chain register for 32 bit ABI.  On the
1187    64bit ABI, ECX is an argument register, so we use R10 instead.  */
1188 #define STATIC_CHAIN_REGNUM (TARGET_64BIT ? FIRST_REX_INT_REG + 10 - 8 : 2)
1189
1190 /* Register to hold the addressing base for position independent
1191    code access to data items.  We don't use PIC pointer for 64bit
1192    mode.  Define the regnum to dummy value to prevent gcc from
1193    pessimizing code dealing with EBX.
1194
1195    To avoid clobbering a call-saved register unnecessarily, we renumber
1196    the pic register when possible.  The change is visible after the
1197    prologue has been emitted.  */
1198
1199 #define REAL_PIC_OFFSET_TABLE_REGNUM  3
1200
1201 #define PIC_OFFSET_TABLE_REGNUM                         \
1202   (TARGET_64BIT || !flag_pic ? INVALID_REGNUM           \
1203    : reload_completed ? REGNO (pic_offset_table_rtx)    \
1204    : REAL_PIC_OFFSET_TABLE_REGNUM)
1205
1206 #define GOT_SYMBOL_NAME "_GLOBAL_OFFSET_TABLE_"
1207
1208 /* A C expression which can inhibit the returning of certain function
1209    values in registers, based on the type of value.  A nonzero value
1210    says to return the function value in memory, just as large
1211    structures are always returned.  Here TYPE will be a C expression
1212    of type `tree', representing the data type of the value.
1213
1214    Note that values of mode `BLKmode' must be explicitly handled by
1215    this macro.  Also, the option `-fpcc-struct-return' takes effect
1216    regardless of this macro.  On most systems, it is possible to
1217    leave the macro undefined; this causes a default definition to be
1218    used, whose value is the constant 1 for `BLKmode' values, and 0
1219    otherwise.
1220
1221    Do not use this macro to indicate that structures and unions
1222    should always be returned in memory.  You should instead use
1223    `DEFAULT_PCC_STRUCT_RETURN' to indicate this.  */
1224
1225 #define RETURN_IN_MEMORY(TYPE) \
1226   ix86_return_in_memory (TYPE)
1227
1228 /* This is overridden by <cygwin.h>.  */
1229 #define MS_AGGREGATE_RETURN 0
1230
1231 \f
1232 /* Define the classes of registers for register constraints in the
1233    machine description.  Also define ranges of constants.
1234
1235    One of the classes must always be named ALL_REGS and include all hard regs.
1236    If there is more than one class, another class must be named NO_REGS
1237    and contain no registers.
1238
1239    The name GENERAL_REGS must be the name of a class (or an alias for
1240    another name such as ALL_REGS).  This is the class of registers
1241    that is allowed by "g" or "r" in a register constraint.
1242    Also, registers outside this class are allocated only when
1243    instructions express preferences for them.
1244
1245    The classes must be numbered in nondecreasing order; that is,
1246    a larger-numbered class must never be contained completely
1247    in a smaller-numbered class.
1248
1249    For any two classes, it is very desirable that there be another
1250    class that represents their union.
1251
1252    It might seem that class BREG is unnecessary, since no useful 386
1253    opcode needs reg %ebx.  But some systems pass args to the OS in ebx,
1254    and the "b" register constraint is useful in asms for syscalls.
1255
1256    The flags and fpsr registers are in no class.  */
1257
1258 enum reg_class
1259 {
1260   NO_REGS,
1261   AREG, DREG, CREG, BREG, SIREG, DIREG,
1262   AD_REGS,                      /* %eax/%edx for DImode */
1263   Q_REGS,                       /* %eax %ebx %ecx %edx */
1264   NON_Q_REGS,                   /* %esi %edi %ebp %esp */
1265   INDEX_REGS,                   /* %eax %ebx %ecx %edx %esi %edi %ebp */
1266   LEGACY_REGS,                  /* %eax %ebx %ecx %edx %esi %edi %ebp %esp */
1267   GENERAL_REGS,                 /* %eax %ebx %ecx %edx %esi %edi %ebp %esp %r8 - %r15*/
1268   FP_TOP_REG, FP_SECOND_REG,    /* %st(0) %st(1) */
1269   FLOAT_REGS,
1270   SSE_REGS,
1271   MMX_REGS,
1272   FP_TOP_SSE_REGS,
1273   FP_SECOND_SSE_REGS,
1274   FLOAT_SSE_REGS,
1275   FLOAT_INT_REGS,
1276   INT_SSE_REGS,
1277   FLOAT_INT_SSE_REGS,
1278   ALL_REGS, LIM_REG_CLASSES
1279 };
1280
1281 #define N_REG_CLASSES ((int) LIM_REG_CLASSES)
1282
1283 #define INTEGER_CLASS_P(CLASS) \
1284   reg_class_subset_p ((CLASS), GENERAL_REGS)
1285 #define FLOAT_CLASS_P(CLASS) \
1286   reg_class_subset_p ((CLASS), FLOAT_REGS)
1287 #define SSE_CLASS_P(CLASS) \
1288   reg_class_subset_p ((CLASS), SSE_REGS)
1289 #define MMX_CLASS_P(CLASS) \
1290   reg_class_subset_p ((CLASS), MMX_REGS)
1291 #define MAYBE_INTEGER_CLASS_P(CLASS) \
1292   reg_classes_intersect_p ((CLASS), GENERAL_REGS)
1293 #define MAYBE_FLOAT_CLASS_P(CLASS) \
1294   reg_classes_intersect_p ((CLASS), FLOAT_REGS)
1295 #define MAYBE_SSE_CLASS_P(CLASS) \
1296   reg_classes_intersect_p (SSE_REGS, (CLASS))
1297 #define MAYBE_MMX_CLASS_P(CLASS) \
1298   reg_classes_intersect_p (MMX_REGS, (CLASS))
1299
1300 #define Q_CLASS_P(CLASS) \
1301   reg_class_subset_p ((CLASS), Q_REGS)
1302
1303 /* Give names of register classes as strings for dump file.  */
1304
1305 #define REG_CLASS_NAMES \
1306 {  "NO_REGS",                           \
1307    "AREG", "DREG", "CREG", "BREG",      \
1308    "SIREG", "DIREG",                    \
1309    "AD_REGS",                           \
1310    "Q_REGS", "NON_Q_REGS",              \
1311    "INDEX_REGS",                        \
1312    "LEGACY_REGS",                       \
1313    "GENERAL_REGS",                      \
1314    "FP_TOP_REG", "FP_SECOND_REG",       \
1315    "FLOAT_REGS",                        \
1316    "SSE_REGS",                          \
1317    "MMX_REGS",                          \
1318    "FP_TOP_SSE_REGS",                   \
1319    "FP_SECOND_SSE_REGS",                \
1320    "FLOAT_SSE_REGS",                    \
1321    "FLOAT_INT_REGS",                    \
1322    "INT_SSE_REGS",                      \
1323    "FLOAT_INT_SSE_REGS",                \
1324    "ALL_REGS" }
1325
1326 /* Define which registers fit in which classes.
1327    This is an initializer for a vector of HARD_REG_SET
1328    of length N_REG_CLASSES.  */
1329
1330 #define REG_CLASS_CONTENTS                                              \
1331 {     { 0x00,     0x0 },                                                \
1332       { 0x01,     0x0 }, { 0x02, 0x0 }, /* AREG, DREG */                \
1333       { 0x04,     0x0 }, { 0x08, 0x0 }, /* CREG, BREG */                \
1334       { 0x10,     0x0 }, { 0x20, 0x0 }, /* SIREG, DIREG */              \
1335       { 0x03,     0x0 },                /* AD_REGS */                   \
1336       { 0x0f,     0x0 },                /* Q_REGS */                    \
1337   { 0x1100f0,  0x1fe0 },                /* NON_Q_REGS */                \
1338       { 0x7f,  0x1fe0 },                /* INDEX_REGS */                \
1339   { 0x1100ff,  0x0 },                   /* LEGACY_REGS */               \
1340   { 0x1100ff,  0x1fe0 },                /* GENERAL_REGS */              \
1341      { 0x100,     0x0 }, { 0x0200, 0x0 },/* FP_TOP_REG, FP_SECOND_REG */\
1342     { 0xff00,     0x0 },                /* FLOAT_REGS */                \
1343 { 0x1fe00000,0x1fe000 },                /* SSE_REGS */                  \
1344 { 0xe0000000,    0x1f },                /* MMX_REGS */                  \
1345 { 0x1fe00100,0x1fe000 },                /* FP_TOP_SSE_REG */            \
1346 { 0x1fe00200,0x1fe000 },                /* FP_SECOND_SSE_REG */         \
1347 { 0x1fe0ff00,0x1fe000 },                /* FLOAT_SSE_REGS */            \
1348    { 0x1ffff,  0x1fe0 },                /* FLOAT_INT_REGS */            \
1349 { 0x1fe100ff,0x1fffe0 },                /* INT_SSE_REGS */              \
1350 { 0x1fe1ffff,0x1fffe0 },                /* FLOAT_INT_SSE_REGS */        \
1351 { 0xffffffff,0x1fffff }                                                 \
1352 }
1353
1354 /* The same information, inverted:
1355    Return the class number of the smallest class containing
1356    reg number REGNO.  This could be a conditional expression
1357    or could index an array.  */
1358
1359 #define REGNO_REG_CLASS(REGNO) (regclass_map[REGNO])
1360
1361 /* When defined, the compiler allows registers explicitly used in the
1362    rtl to be used as spill registers but prevents the compiler from
1363    extending the lifetime of these registers.  */
1364
1365 #define SMALL_REGISTER_CLASSES 1
1366
1367 #define QI_REG_P(X) \
1368   (REG_P (X) && REGNO (X) < 4)
1369
1370 #define GENERAL_REGNO_P(N) \
1371   ((N) < 8 || REX_INT_REGNO_P (N))
1372
1373 #define GENERAL_REG_P(X) \
1374   (REG_P (X) && GENERAL_REGNO_P (REGNO (X)))
1375
1376 #define ANY_QI_REG_P(X) (TARGET_64BIT ? GENERAL_REG_P(X) : QI_REG_P (X))
1377
1378 #define NON_QI_REG_P(X) \
1379   (REG_P (X) && REGNO (X) >= 4 && REGNO (X) < FIRST_PSEUDO_REGISTER)
1380
1381 #define REX_INT_REGNO_P(N) ((N) >= FIRST_REX_INT_REG && (N) <= LAST_REX_INT_REG)
1382 #define REX_INT_REG_P(X) (REG_P (X) && REX_INT_REGNO_P (REGNO (X)))
1383
1384 #define FP_REG_P(X) (REG_P (X) && FP_REGNO_P (REGNO (X)))
1385 #define FP_REGNO_P(N) ((N) >= FIRST_STACK_REG && (N) <= LAST_STACK_REG)
1386 #define ANY_FP_REG_P(X) (REG_P (X) && ANY_FP_REGNO_P (REGNO (X)))
1387 #define ANY_FP_REGNO_P(N) (FP_REGNO_P (N) || SSE_REGNO_P (N))
1388
1389 #define SSE_REGNO_P(N) \
1390   (((N) >= FIRST_SSE_REG && (N) <= LAST_SSE_REG) \
1391    || ((N) >= FIRST_REX_SSE_REG && (N) <= LAST_REX_SSE_REG))
1392
1393 #define REX_SSE_REGNO_P(N) \
1394    ((N) >= FIRST_REX_SSE_REG && (N) <= LAST_REX_SSE_REG)
1395
1396 #define SSE_REGNO(N) \
1397   ((N) < 8 ? FIRST_SSE_REG + (N) : FIRST_REX_SSE_REG + (N) - 8)
1398 #define SSE_REG_P(N) (REG_P (N) && SSE_REGNO_P (REGNO (N)))
1399
1400 #define SSE_FLOAT_MODE_P(MODE) \
1401   ((TARGET_SSE && (MODE) == SFmode) || (TARGET_SSE2 && (MODE) == DFmode))
1402
1403 #define MMX_REGNO_P(N) ((N) >= FIRST_MMX_REG && (N) <= LAST_MMX_REG)
1404 #define MMX_REG_P(XOP) (REG_P (XOP) && MMX_REGNO_P (REGNO (XOP)))
1405
1406 #define STACK_REG_P(XOP)                \
1407   (REG_P (XOP) &&                       \
1408    REGNO (XOP) >= FIRST_STACK_REG &&    \
1409    REGNO (XOP) <= LAST_STACK_REG)
1410
1411 #define NON_STACK_REG_P(XOP) (REG_P (XOP) && ! STACK_REG_P (XOP))
1412
1413 #define STACK_TOP_P(XOP) (REG_P (XOP) && REGNO (XOP) == FIRST_STACK_REG)
1414
1415 #define CC_REG_P(X) (REG_P (X) && CC_REGNO_P (REGNO (X)))
1416 #define CC_REGNO_P(X) ((X) == FLAGS_REG || (X) == FPSR_REG)
1417
1418 /* The class value for index registers, and the one for base regs.  */
1419
1420 #define INDEX_REG_CLASS INDEX_REGS
1421 #define BASE_REG_CLASS GENERAL_REGS
1422
1423 /* Get reg_class from a letter such as appears in the machine description.  */
1424
1425 #define REG_CLASS_FROM_LETTER(C)        \
1426   ((C) == 'r' ? GENERAL_REGS :                                  \
1427    (C) == 'R' ? LEGACY_REGS :                                   \
1428    (C) == 'q' ? TARGET_64BIT ? GENERAL_REGS : Q_REGS :          \
1429    (C) == 'Q' ? Q_REGS :                                        \
1430    (C) == 'f' ? (TARGET_80387 || TARGET_FLOAT_RETURNS_IN_80387  \
1431                  ? FLOAT_REGS                                   \
1432                  : NO_REGS) :                                   \
1433    (C) == 't' ? (TARGET_80387 || TARGET_FLOAT_RETURNS_IN_80387  \
1434                  ? FP_TOP_REG                                   \
1435                  : NO_REGS) :                                   \
1436    (C) == 'u' ? (TARGET_80387 || TARGET_FLOAT_RETURNS_IN_80387  \
1437                  ? FP_SECOND_REG                                \
1438                  : NO_REGS) :                                   \
1439    (C) == 'a' ? AREG :                                          \
1440    (C) == 'b' ? BREG :                                          \
1441    (C) == 'c' ? CREG :                                          \
1442    (C) == 'd' ? DREG :                                          \
1443    (C) == 'x' ? TARGET_SSE ? SSE_REGS : NO_REGS :               \
1444    (C) == 'Y' ? TARGET_SSE2? SSE_REGS : NO_REGS :               \
1445    (C) == 'y' ? TARGET_MMX ? MMX_REGS : NO_REGS :               \
1446    (C) == 'A' ? AD_REGS :                                       \
1447    (C) == 'D' ? DIREG :                                         \
1448    (C) == 'S' ? SIREG : NO_REGS)
1449
1450 /* The letters I, J, K, L and M in a register constraint string
1451    can be used to stand for particular ranges of immediate operands.
1452    This macro defines what the ranges are.
1453    C is the letter, and VALUE is a constant value.
1454    Return 1 if VALUE is in the range specified by C.
1455
1456    I is for non-DImode shifts.
1457    J is for DImode shifts.
1458    K is for signed imm8 operands.
1459    L is for andsi as zero-extending move.
1460    M is for shifts that can be executed by the "lea" opcode.
1461    N is for immediate operands for out/in instructions (0-255)
1462    */
1463
1464 #define CONST_OK_FOR_LETTER_P(VALUE, C)                         \
1465   ((C) == 'I' ? (VALUE) >= 0 && (VALUE) <= 31                   \
1466    : (C) == 'J' ? (VALUE) >= 0 && (VALUE) <= 63                 \
1467    : (C) == 'K' ? (VALUE) >= -128 && (VALUE) <= 127             \
1468    : (C) == 'L' ? (VALUE) == 0xff || (VALUE) == 0xffff          \
1469    : (C) == 'M' ? (VALUE) >= 0 && (VALUE) <= 3                  \
1470    : (C) == 'N' ? (VALUE) >= 0 && (VALUE) <= 255                \
1471    : 0)
1472
1473 /* Similar, but for floating constants, and defining letters G and H.
1474    Here VALUE is the CONST_DOUBLE rtx itself.  We allow constants even if
1475    TARGET_387 isn't set, because the stack register converter may need to
1476    load 0.0 into the function value register.  */
1477
1478 #define CONST_DOUBLE_OK_FOR_LETTER_P(VALUE, C)  \
1479   ((C) == 'G' ? standard_80387_constant_p (VALUE) \
1480    : 0)
1481
1482 /* A C expression that defines the optional machine-dependent
1483    constraint letters that can be used to segregate specific types of
1484    operands, usually memory references, for the target machine.  Any
1485    letter that is not elsewhere defined and not matched by
1486    `REG_CLASS_FROM_LETTER' may be used.  Normally this macro will not
1487    be defined.
1488
1489    If it is required for a particular target machine, it should
1490    return 1 if VALUE corresponds to the operand type represented by
1491    the constraint letter C.  If C is not defined as an extra
1492    constraint, the value returned should be 0 regardless of VALUE.  */
1493
1494 #define EXTRA_CONSTRAINT(VALUE, D)                              \
1495   ((D) == 'e' ? x86_64_sign_extended_value (VALUE)              \
1496    : (D) == 'Z' ? x86_64_zero_extended_value (VALUE)            \
1497    : (D) == 'C' ? standard_sse_constant_p (VALUE)               \
1498    : 0)
1499
1500 /* Place additional restrictions on the register class to use when it
1501    is necessary to be able to hold a value of mode MODE in a reload
1502    register for which class CLASS would ordinarily be used.  */
1503
1504 #define LIMIT_RELOAD_CLASS(MODE, CLASS)                         \
1505   ((MODE) == QImode && !TARGET_64BIT                            \
1506    && ((CLASS) == ALL_REGS || (CLASS) == GENERAL_REGS           \
1507        || (CLASS) == LEGACY_REGS || (CLASS) == INDEX_REGS)      \
1508    ? Q_REGS : (CLASS))
1509
1510 /* Given an rtx X being reloaded into a reg required to be
1511    in class CLASS, return the class of reg to actually use.
1512    In general this is just CLASS; but on some machines
1513    in some cases it is preferable to use a more restrictive class.
1514    On the 80386 series, we prevent floating constants from being
1515    reloaded into floating registers (since no move-insn can do that)
1516    and we ensure that QImodes aren't reloaded into the esi or edi reg.  */
1517
1518 /* Put float CONST_DOUBLE in the constant pool instead of fp regs.
1519    QImode must go into class Q_REGS.
1520    Narrow ALL_REGS to GENERAL_REGS.  This supports allowing movsf and
1521    movdf to do mem-to-mem moves through integer regs.  */
1522
1523 #define PREFERRED_RELOAD_CLASS(X, CLASS) \
1524    ix86_preferred_reload_class ((X), (CLASS))
1525
1526 /* If we are copying between general and FP registers, we need a memory
1527    location. The same is true for SSE and MMX registers.  */
1528 #define SECONDARY_MEMORY_NEEDED(CLASS1, CLASS2, MODE) \
1529   ix86_secondary_memory_needed ((CLASS1), (CLASS2), (MODE), 1)
1530
1531 /* QImode spills from non-QI registers need a scratch.  This does not
1532    happen often -- the only example so far requires an uninitialized
1533    pseudo.  */
1534
1535 #define SECONDARY_OUTPUT_RELOAD_CLASS(CLASS, MODE, OUT)                 \
1536   (((CLASS) == GENERAL_REGS || (CLASS) == LEGACY_REGS                   \
1537     || (CLASS) == INDEX_REGS) && !TARGET_64BIT && (MODE) == QImode      \
1538    ? Q_REGS : NO_REGS)
1539
1540 /* Return the maximum number of consecutive registers
1541    needed to represent mode MODE in a register of class CLASS.  */
1542 /* On the 80386, this is the size of MODE in words,
1543    except in the FP regs, where a single reg is always enough.  */
1544 #define CLASS_MAX_NREGS(CLASS, MODE)                                    \
1545  (!MAYBE_INTEGER_CLASS_P (CLASS)                                        \
1546   ? (COMPLEX_MODE_P (MODE) ? 2 : 1)                                     \
1547   : (((((MODE) == XFmode ? 12 : GET_MODE_SIZE (MODE)))                  \
1548       + UNITS_PER_WORD - 1) / UNITS_PER_WORD))
1549
1550 /* A C expression whose value is nonzero if pseudos that have been
1551    assigned to registers of class CLASS would likely be spilled
1552    because registers of CLASS are needed for spill registers.
1553
1554    The default value of this macro returns 1 if CLASS has exactly one
1555    register and zero otherwise.  On most machines, this default
1556    should be used.  Only define this macro to some other expression
1557    if pseudo allocated by `local-alloc.c' end up in memory because
1558    their hard registers were needed for spill registers.  If this
1559    macro returns nonzero for those classes, those pseudos will only
1560    be allocated by `global.c', which knows how to reallocate the
1561    pseudo to another register.  If there would not be another
1562    register available for reallocation, you should not change the
1563    definition of this macro since the only effect of such a
1564    definition would be to slow down register allocation.  */
1565
1566 #define CLASS_LIKELY_SPILLED_P(CLASS)                                   \
1567   (((CLASS) == AREG)                                                    \
1568    || ((CLASS) == DREG)                                                 \
1569    || ((CLASS) == CREG)                                                 \
1570    || ((CLASS) == BREG)                                                 \
1571    || ((CLASS) == AD_REGS)                                              \
1572    || ((CLASS) == SIREG)                                                \
1573    || ((CLASS) == DIREG)                                                \
1574    || ((CLASS) == FP_TOP_REG)                                           \
1575    || ((CLASS) == FP_SECOND_REG))
1576
1577 /* Return a class of registers that cannot change FROM mode to TO mode.
1578   
1579    x87 registers can't do subreg as all values are reformated to extended
1580    precision.  XMM registers does not support with nonzero offsets equal
1581    to 4, 8 and 12 otherwise valid for integer registers. Since we can't
1582    determine these, prohibit all nonparadoxical subregs changing size.  */
1583
1584 #define CANNOT_CHANGE_MODE_CLASS(FROM, TO, CLASS)       \
1585   (GET_MODE_SIZE (TO) < GET_MODE_SIZE (FROM)            \
1586    ? reg_classes_intersect_p (FLOAT_SSE_REGS, (CLASS))  \
1587      || MAYBE_MMX_CLASS_P (CLASS)                       \
1588    : GET_MODE_SIZE (FROM) != GET_MODE_SIZE (TO)         \
1589    ? reg_classes_intersect_p (FLOAT_REGS, (CLASS)) : 0)
1590
1591 /* A C statement that adds to CLOBBERS any hard regs the port wishes
1592    to automatically clobber for all asms.
1593
1594    We do this in the new i386 backend to maintain source compatibility
1595    with the old cc0-based compiler.  */
1596
1597 #define MD_ASM_CLOBBERS(CLOBBERS)                                       \
1598   do {                                                                  \
1599     (CLOBBERS) = tree_cons (NULL_TREE, build_string (5, "flags"),       \
1600                             (CLOBBERS));                                \
1601     (CLOBBERS) = tree_cons (NULL_TREE, build_string (4, "fpsr"),        \
1602                             (CLOBBERS));                                \
1603     (CLOBBERS) = tree_cons (NULL_TREE, build_string (7, "dirflag"),     \
1604                             (CLOBBERS));                                \
1605   } while (0)
1606 \f
1607 /* Stack layout; function entry, exit and calling.  */
1608
1609 /* Define this if pushing a word on the stack
1610    makes the stack pointer a smaller address.  */
1611 #define STACK_GROWS_DOWNWARD
1612
1613 /* Define this if the nominal address of the stack frame
1614    is at the high-address end of the local variables;
1615    that is, each additional local variable allocated
1616    goes at a more negative offset in the frame.  */
1617 #define FRAME_GROWS_DOWNWARD
1618
1619 /* Offset within stack frame to start allocating local variables at.
1620    If FRAME_GROWS_DOWNWARD, this is the offset to the END of the
1621    first local allocated.  Otherwise, it is the offset to the BEGINNING
1622    of the first local allocated.  */
1623 #define STARTING_FRAME_OFFSET 0
1624
1625 /* If we generate an insn to push BYTES bytes,
1626    this says how many the stack pointer really advances by.
1627    On 386 pushw decrements by exactly 2 no matter what the position was.
1628    On the 386 there is no pushb; we use pushw instead, and this
1629    has the effect of rounding up to 2.
1630
1631    For 64bit ABI we round up to 8 bytes.
1632  */
1633
1634 #define PUSH_ROUNDING(BYTES) \
1635   (TARGET_64BIT              \
1636    ? (((BYTES) + 7) & (-8))  \
1637    : (((BYTES) + 1) & (-2)))
1638
1639 /* If defined, the maximum amount of space required for outgoing arguments will
1640    be computed and placed into the variable
1641    `current_function_outgoing_args_size'.  No space will be pushed onto the
1642    stack for each call; instead, the function prologue should increase the stack
1643    frame size by this amount.  */
1644
1645 #define ACCUMULATE_OUTGOING_ARGS TARGET_ACCUMULATE_OUTGOING_ARGS
1646
1647 /* If defined, a C expression whose value is nonzero when we want to use PUSH
1648    instructions to pass outgoing arguments.  */
1649
1650 #define PUSH_ARGS (TARGET_PUSH_ARGS && !ACCUMULATE_OUTGOING_ARGS)
1651
1652 /* We want the stack and args grow in opposite directions, even if
1653    PUSH_ARGS is 0.  */
1654 #define PUSH_ARGS_REVERSED 1
1655
1656 /* Offset of first parameter from the argument pointer register value.  */
1657 #define FIRST_PARM_OFFSET(FNDECL) 0
1658
1659 /* Define this macro if functions should assume that stack space has been
1660    allocated for arguments even when their values are passed in registers.
1661
1662    The value of this macro is the size, in bytes, of the area reserved for
1663    arguments passed in registers for the function represented by FNDECL.
1664
1665    This space can be allocated by the caller, or be a part of the
1666    machine-dependent stack frame: `OUTGOING_REG_PARM_STACK_SPACE' says
1667    which.  */
1668 #define REG_PARM_STACK_SPACE(FNDECL) 0
1669
1670 /* Define as a C expression that evaluates to nonzero if we do not know how
1671    to pass TYPE solely in registers.  The file expr.h defines a
1672    definition that is usually appropriate, refer to expr.h for additional
1673    documentation. If `REG_PARM_STACK_SPACE' is defined, the argument will be
1674    computed in the stack and then loaded into a register.  */
1675 #define MUST_PASS_IN_STACK(MODE, TYPE)  ix86_must_pass_in_stack ((MODE), (TYPE))
1676
1677 /* Value is the number of bytes of arguments automatically
1678    popped when returning from a subroutine call.
1679    FUNDECL is the declaration node of the function (as a tree),
1680    FUNTYPE is the data type of the function (as a tree),
1681    or for a library call it is an identifier node for the subroutine name.
1682    SIZE is the number of bytes of arguments passed on the stack.
1683
1684    On the 80386, the RTD insn may be used to pop them if the number
1685      of args is fixed, but if the number is variable then the caller
1686      must pop them all.  RTD can't be used for library calls now
1687      because the library is compiled with the Unix compiler.
1688    Use of RTD is a selectable option, since it is incompatible with
1689    standard Unix calling sequences.  If the option is not selected,
1690    the caller must always pop the args.
1691
1692    The attribute stdcall is equivalent to RTD on a per module basis.  */
1693
1694 #define RETURN_POPS_ARGS(FUNDECL, FUNTYPE, SIZE) \
1695   ix86_return_pops_args ((FUNDECL), (FUNTYPE), (SIZE))
1696
1697 /* Define how to find the value returned by a function.
1698    VALTYPE is the data type of the value (as a tree).
1699    If the precise function being called is known, FUNC is its FUNCTION_DECL;
1700    otherwise, FUNC is 0.  */
1701 #define FUNCTION_VALUE(VALTYPE, FUNC)  \
1702    ix86_function_value (VALTYPE)
1703
1704 #define FUNCTION_VALUE_REGNO_P(N) \
1705   ix86_function_value_regno_p (N)
1706
1707 /* Define how to find the value returned by a library function
1708    assuming the value has mode MODE.  */
1709
1710 #define LIBCALL_VALUE(MODE) \
1711   ix86_libcall_value (MODE)
1712
1713 /* Define the size of the result block used for communication between
1714    untyped_call and untyped_return.  The block contains a DImode value
1715    followed by the block used by fnsave and frstor.  */
1716
1717 #define APPLY_RESULT_SIZE (8+108)
1718
1719 /* 1 if N is a possible register number for function argument passing.  */
1720 #define FUNCTION_ARG_REGNO_P(N) ix86_function_arg_regno_p (N)
1721
1722 /* Define a data type for recording info about an argument list
1723    during the scan of that argument list.  This data type should
1724    hold all necessary information about the function itself
1725    and about the args processed so far, enough to enable macros
1726    such as FUNCTION_ARG to determine where the next arg should go.  */
1727
1728 typedef struct ix86_args {
1729   int words;                    /* # words passed so far */
1730   int nregs;                    /* # registers available for passing */
1731   int regno;                    /* next available register number */
1732   int fastcall;         /* fastcall calling convention is used */
1733   int sse_words;                /* # sse words passed so far */
1734   int sse_nregs;                /* # sse registers available for passing */
1735   int warn_sse;                 /* True when we want to warn about SSE ABI.  */
1736   int warn_mmx;                 /* True when we want to warn about MMX ABI.  */
1737   int sse_regno;                /* next available sse register number */
1738   int mmx_words;                /* # mmx words passed so far */
1739   int mmx_nregs;                /* # mmx registers available for passing */
1740   int mmx_regno;                /* next available mmx register number */
1741   int maybe_vaarg;              /* true for calls to possibly vardic fncts.  */
1742 } CUMULATIVE_ARGS;
1743
1744 /* Initialize a variable CUM of type CUMULATIVE_ARGS
1745    for a call to a function whose data type is FNTYPE.
1746    For a library call, FNTYPE is 0.  */
1747
1748 #define INIT_CUMULATIVE_ARGS(CUM, FNTYPE, LIBNAME, FNDECL, N_NAMED_ARGS) \
1749   init_cumulative_args (&(CUM), (FNTYPE), (LIBNAME), (FNDECL))
1750
1751 /* Update the data in CUM to advance over an argument
1752    of mode MODE and data type TYPE.
1753    (TYPE is null for libcalls where that information may not be available.)  */
1754
1755 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED) \
1756   function_arg_advance (&(CUM), (MODE), (TYPE), (NAMED))
1757
1758 /* Define where to put the arguments to a function.
1759    Value is zero to push the argument on the stack,
1760    or a hard register in which to store the argument.
1761
1762    MODE is the argument's machine mode.
1763    TYPE is the data type of the argument (as a tree).
1764     This is null for libcalls where that information may
1765     not be available.
1766    CUM is a variable of type CUMULATIVE_ARGS which gives info about
1767     the preceding args and about the function being called.
1768    NAMED is nonzero if this argument is a named parameter
1769     (otherwise it is an extra parameter matching an ellipsis).  */
1770
1771 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED) \
1772   function_arg (&(CUM), (MODE), (TYPE), (NAMED))
1773
1774 /* For an arg passed partly in registers and partly in memory,
1775    this is the number of registers used.
1776    For args passed entirely in registers or entirely in memory, zero.  */
1777
1778 #define FUNCTION_ARG_PARTIAL_NREGS(CUM, MODE, TYPE, NAMED) 0
1779
1780 /* A C expression that indicates when an argument must be passed by
1781    reference.  If nonzero for an argument, a copy of that argument is
1782    made in memory and a pointer to the argument is passed instead of
1783    the argument itself.  The pointer is passed in whatever way is
1784    appropriate for passing a pointer to that type.  */
1785  
1786 #define FUNCTION_ARG_PASS_BY_REFERENCE(CUM, MODE, TYPE, NAMED) \
1787   function_arg_pass_by_reference(&CUM, MODE, TYPE, NAMED)
1788  
1789 /* Implement `va_start' for varargs and stdarg.  */
1790 #define EXPAND_BUILTIN_VA_START(VALIST, NEXTARG) \
1791   ix86_va_start (VALIST, NEXTARG)
1792
1793 /* Implement `va_arg'.  */
1794 #define EXPAND_BUILTIN_VA_ARG(VALIST, TYPE) \
1795   ix86_va_arg ((VALIST), (TYPE))
1796
1797 #define TARGET_ASM_FILE_END ix86_file_end
1798 #define NEED_INDICATE_EXEC_STACK 0
1799
1800 /* Output assembler code to FILE to increment profiler label # LABELNO
1801    for profiling a function entry.  */
1802
1803 #define FUNCTION_PROFILER(FILE, LABELNO) x86_function_profiler (FILE, LABELNO)
1804
1805 #define MCOUNT_NAME "_mcount"
1806
1807 #define PROFILE_COUNT_REGISTER "edx"
1808
1809 /* EXIT_IGNORE_STACK should be nonzero if, when returning from a function,
1810    the stack pointer does not matter.  The value is tested only in
1811    functions that have frame pointers.
1812    No definition is equivalent to always zero.  */
1813 /* Note on the 386 it might be more efficient not to define this since
1814    we have to restore it ourselves from the frame pointer, in order to
1815    use pop */
1816
1817 #define EXIT_IGNORE_STACK 1
1818
1819 /* Output assembler code for a block containing the constant parts
1820    of a trampoline, leaving space for the variable parts.  */
1821
1822 /* On the 386, the trampoline contains two instructions:
1823      mov #STATIC,ecx
1824      jmp FUNCTION
1825    The trampoline is generated entirely at runtime.  The operand of JMP
1826    is the address of FUNCTION relative to the instruction following the
1827    JMP (which is 5 bytes long).  */
1828
1829 /* Length in units of the trampoline for entering a nested function.  */
1830
1831 #define TRAMPOLINE_SIZE (TARGET_64BIT ? 23 : 10)
1832
1833 /* Emit RTL insns to initialize the variable parts of a trampoline.
1834    FNADDR is an RTX for the address of the function's pure code.
1835    CXT is an RTX for the static chain value for the function.  */
1836
1837 #define INITIALIZE_TRAMPOLINE(TRAMP, FNADDR, CXT) \
1838   x86_initialize_trampoline ((TRAMP), (FNADDR), (CXT))
1839 \f
1840 /* Definitions for register eliminations.
1841
1842    This is an array of structures.  Each structure initializes one pair
1843    of eliminable registers.  The "from" register number is given first,
1844    followed by "to".  Eliminations of the same "from" register are listed
1845    in order of preference.
1846
1847    There are two registers that can always be eliminated on the i386.
1848    The frame pointer and the arg pointer can be replaced by either the
1849    hard frame pointer or to the stack pointer, depending upon the
1850    circumstances.  The hard frame pointer is not used before reload and
1851    so it is not eligible for elimination.  */
1852
1853 #define ELIMINABLE_REGS                                 \
1854 {{ ARG_POINTER_REGNUM, STACK_POINTER_REGNUM},           \
1855  { ARG_POINTER_REGNUM, HARD_FRAME_POINTER_REGNUM},      \
1856  { FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM},         \
1857  { FRAME_POINTER_REGNUM, HARD_FRAME_POINTER_REGNUM}}    \
1858
1859 /* Given FROM and TO register numbers, say whether this elimination is
1860    allowed.  Frame pointer elimination is automatically handled.
1861
1862    All other eliminations are valid.  */
1863
1864 #define CAN_ELIMINATE(FROM, TO) \
1865   ((TO) == STACK_POINTER_REGNUM ? ! frame_pointer_needed : 1)
1866
1867 /* Define the offset between two registers, one to be eliminated, and the other
1868    its replacement, at the start of a routine.  */
1869
1870 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET) \
1871   ((OFFSET) = ix86_initial_elimination_offset ((FROM), (TO)))
1872 \f
1873 /* Addressing modes, and classification of registers for them.  */
1874
1875 /* Macros to check register numbers against specific register classes.  */
1876
1877 /* These assume that REGNO is a hard or pseudo reg number.
1878    They give nonzero only if REGNO is a hard reg of the suitable class
1879    or a pseudo reg currently allocated to a suitable hard reg.
1880    Since they use reg_renumber, they are safe only once reg_renumber
1881    has been allocated, which happens in local-alloc.c.  */
1882
1883 #define REGNO_OK_FOR_INDEX_P(REGNO)                                     \
1884   ((REGNO) < STACK_POINTER_REGNUM                                       \
1885    || (REGNO >= FIRST_REX_INT_REG                                       \
1886        && (REGNO) <= LAST_REX_INT_REG)                                  \
1887    || ((unsigned) reg_renumber[(REGNO)] >= FIRST_REX_INT_REG            \
1888        && (unsigned) reg_renumber[(REGNO)] <= LAST_REX_INT_REG)         \
1889    || (unsigned) reg_renumber[(REGNO)] < STACK_POINTER_REGNUM)
1890
1891 #define REGNO_OK_FOR_BASE_P(REGNO)                                      \
1892   ((REGNO) <= STACK_POINTER_REGNUM                                      \
1893    || (REGNO) == ARG_POINTER_REGNUM                                     \
1894    || (REGNO) == FRAME_POINTER_REGNUM                                   \
1895    || (REGNO >= FIRST_REX_INT_REG                                       \
1896        && (REGNO) <= LAST_REX_INT_REG)                                  \
1897    || ((unsigned) reg_renumber[(REGNO)] >= FIRST_REX_INT_REG            \
1898        && (unsigned) reg_renumber[(REGNO)] <= LAST_REX_INT_REG)         \
1899    || (unsigned) reg_renumber[(REGNO)] <= STACK_POINTER_REGNUM)
1900
1901 #define REGNO_OK_FOR_SIREG_P(REGNO) \
1902   ((REGNO) == 4 || reg_renumber[(REGNO)] == 4)
1903 #define REGNO_OK_FOR_DIREG_P(REGNO) \
1904   ((REGNO) == 5 || reg_renumber[(REGNO)] == 5)
1905
1906 /* The macros REG_OK_FOR..._P assume that the arg is a REG rtx
1907    and check its validity for a certain class.
1908    We have two alternate definitions for each of them.
1909    The usual definition accepts all pseudo regs; the other rejects
1910    them unless they have been allocated suitable hard regs.
1911    The symbol REG_OK_STRICT causes the latter definition to be used.
1912
1913    Most source files want to accept pseudo regs in the hope that
1914    they will get allocated to the class that the insn wants them to be in.
1915    Source files for reload pass need to be strict.
1916    After reload, it makes no difference, since pseudo regs have
1917    been eliminated by then.  */
1918
1919
1920 /* Non strict versions, pseudos are ok.  */
1921 #define REG_OK_FOR_INDEX_NONSTRICT_P(X)                                 \
1922   (REGNO (X) < STACK_POINTER_REGNUM                                     \
1923    || (REGNO (X) >= FIRST_REX_INT_REG                                   \
1924        && REGNO (X) <= LAST_REX_INT_REG)                                \
1925    || REGNO (X) >= FIRST_PSEUDO_REGISTER)
1926
1927 #define REG_OK_FOR_BASE_NONSTRICT_P(X)                                  \
1928   (REGNO (X) <= STACK_POINTER_REGNUM                                    \
1929    || REGNO (X) == ARG_POINTER_REGNUM                                   \
1930    || REGNO (X) == FRAME_POINTER_REGNUM                                 \
1931    || (REGNO (X) >= FIRST_REX_INT_REG                                   \
1932        && REGNO (X) <= LAST_REX_INT_REG)                                \
1933    || REGNO (X) >= FIRST_PSEUDO_REGISTER)
1934
1935 /* Strict versions, hard registers only */
1936 #define REG_OK_FOR_INDEX_STRICT_P(X) REGNO_OK_FOR_INDEX_P (REGNO (X))
1937 #define REG_OK_FOR_BASE_STRICT_P(X)  REGNO_OK_FOR_BASE_P (REGNO (X))
1938
1939 #ifndef REG_OK_STRICT
1940 #define REG_OK_FOR_INDEX_P(X)  REG_OK_FOR_INDEX_NONSTRICT_P (X)
1941 #define REG_OK_FOR_BASE_P(X)   REG_OK_FOR_BASE_NONSTRICT_P (X)
1942
1943 #else
1944 #define REG_OK_FOR_INDEX_P(X)  REG_OK_FOR_INDEX_STRICT_P (X)
1945 #define REG_OK_FOR_BASE_P(X)   REG_OK_FOR_BASE_STRICT_P (X)
1946 #endif
1947
1948 /* GO_IF_LEGITIMATE_ADDRESS recognizes an RTL expression
1949    that is a valid memory address for an instruction.
1950    The MODE argument is the machine mode for the MEM expression
1951    that wants to use this address.
1952
1953    The other macros defined here are used only in GO_IF_LEGITIMATE_ADDRESS,
1954    except for CONSTANT_ADDRESS_P which is usually machine-independent.
1955
1956    See legitimize_pic_address in i386.c for details as to what
1957    constitutes a legitimate address when -fpic is used.  */
1958
1959 #define MAX_REGS_PER_ADDRESS 2
1960
1961 #define CONSTANT_ADDRESS_P(X)  constant_address_p (X)
1962
1963 /* Nonzero if the constant value X is a legitimate general operand.
1964    It is given that X satisfies CONSTANT_P or is a CONST_DOUBLE.  */
1965
1966 #define LEGITIMATE_CONSTANT_P(X)  legitimate_constant_p (X)
1967
1968 #ifdef REG_OK_STRICT
1969 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, ADDR)                         \
1970 do {                                                                    \
1971   if (legitimate_address_p ((MODE), (X), 1))                            \
1972     goto ADDR;                                                          \
1973 } while (0)
1974
1975 #else
1976 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, ADDR)                         \
1977 do {                                                                    \
1978   if (legitimate_address_p ((MODE), (X), 0))                            \
1979     goto ADDR;                                                          \
1980 } while (0)
1981
1982 #endif
1983
1984 /* If defined, a C expression to determine the base term of address X.
1985    This macro is used in only one place: `find_base_term' in alias.c.
1986
1987    It is always safe for this macro to not be defined.  It exists so
1988    that alias analysis can understand machine-dependent addresses.
1989
1990    The typical use of this macro is to handle addresses containing
1991    a label_ref or symbol_ref within an UNSPEC.  */
1992
1993 #define FIND_BASE_TERM(X) ix86_find_base_term (X)
1994
1995 /* Try machine-dependent ways of modifying an illegitimate address
1996    to be legitimate.  If we find one, return the new, valid address.
1997    This macro is used in only one place: `memory_address' in explow.c.
1998
1999    OLDX is the address as it was before break_out_memory_refs was called.
2000    In some cases it is useful to look at this to decide what needs to be done.
2001
2002    MODE and WIN are passed so that this macro can use
2003    GO_IF_LEGITIMATE_ADDRESS.
2004
2005    It is always safe for this macro to do nothing.  It exists to recognize
2006    opportunities to optimize the output.
2007
2008    For the 80386, we handle X+REG by loading X into a register R and
2009    using R+REG.  R will go in a general reg and indexing will be used.
2010    However, if REG is a broken-out memory address or multiplication,
2011    nothing needs to be done because REG can certainly go in a general reg.
2012
2013    When -fpic is used, special handling is needed for symbolic references.
2014    See comments by legitimize_pic_address in i386.c for details.  */
2015
2016 #define LEGITIMIZE_ADDRESS(X, OLDX, MODE, WIN)                          \
2017 do {                                                                    \
2018   (X) = legitimize_address ((X), (OLDX), (MODE));                       \
2019   if (memory_address_p ((MODE), (X)))                                   \
2020     goto WIN;                                                           \
2021 } while (0)
2022
2023 #define REWRITE_ADDRESS(X) rewrite_address (X)
2024
2025 /* Nonzero if the constant value X is a legitimate general operand
2026    when generating PIC code.  It is given that flag_pic is on and
2027    that X satisfies CONSTANT_P or is a CONST_DOUBLE.  */
2028
2029 #define LEGITIMATE_PIC_OPERAND_P(X) legitimate_pic_operand_p (X)
2030
2031 #define SYMBOLIC_CONST(X)       \
2032   (GET_CODE (X) == SYMBOL_REF                                           \
2033    || GET_CODE (X) == LABEL_REF                                         \
2034    || (GET_CODE (X) == CONST && symbolic_reference_mentioned_p (X)))
2035
2036 /* Go to LABEL if ADDR (a legitimate address expression)
2037    has an effect that depends on the machine mode it is used for.
2038    On the 80386, only postdecrement and postincrement address depend thus
2039    (the amount of decrement or increment being the length of the operand).  */
2040 #define GO_IF_MODE_DEPENDENT_ADDRESS(ADDR, LABEL)       \
2041 do {                                                    \
2042  if (GET_CODE (ADDR) == POST_INC                        \
2043      || GET_CODE (ADDR) == POST_DEC)                    \
2044    goto LABEL;                                          \
2045 } while (0)
2046 \f
2047 /* Codes for all the SSE/MMX builtins.  */
2048 enum ix86_builtins
2049 {
2050   IX86_BUILTIN_ADDPS,
2051   IX86_BUILTIN_ADDSS,
2052   IX86_BUILTIN_DIVPS,
2053   IX86_BUILTIN_DIVSS,
2054   IX86_BUILTIN_MULPS,
2055   IX86_BUILTIN_MULSS,
2056   IX86_BUILTIN_SUBPS,
2057   IX86_BUILTIN_SUBSS,
2058
2059   IX86_BUILTIN_CMPEQPS,
2060   IX86_BUILTIN_CMPLTPS,
2061   IX86_BUILTIN_CMPLEPS,
2062   IX86_BUILTIN_CMPGTPS,
2063   IX86_BUILTIN_CMPGEPS,
2064   IX86_BUILTIN_CMPNEQPS,
2065   IX86_BUILTIN_CMPNLTPS,
2066   IX86_BUILTIN_CMPNLEPS,
2067   IX86_BUILTIN_CMPNGTPS,
2068   IX86_BUILTIN_CMPNGEPS,
2069   IX86_BUILTIN_CMPORDPS,
2070   IX86_BUILTIN_CMPUNORDPS,
2071   IX86_BUILTIN_CMPNEPS,
2072   IX86_BUILTIN_CMPEQSS,
2073   IX86_BUILTIN_CMPLTSS,
2074   IX86_BUILTIN_CMPLESS,
2075   IX86_BUILTIN_CMPNEQSS,
2076   IX86_BUILTIN_CMPNLTSS,
2077   IX86_BUILTIN_CMPNLESS,
2078   IX86_BUILTIN_CMPORDSS,
2079   IX86_BUILTIN_CMPUNORDSS,
2080   IX86_BUILTIN_CMPNESS,
2081
2082   IX86_BUILTIN_COMIEQSS,
2083   IX86_BUILTIN_COMILTSS,
2084   IX86_BUILTIN_COMILESS,
2085   IX86_BUILTIN_COMIGTSS,
2086   IX86_BUILTIN_COMIGESS,
2087   IX86_BUILTIN_COMINEQSS,
2088   IX86_BUILTIN_UCOMIEQSS,
2089   IX86_BUILTIN_UCOMILTSS,
2090   IX86_BUILTIN_UCOMILESS,
2091   IX86_BUILTIN_UCOMIGTSS,
2092   IX86_BUILTIN_UCOMIGESS,
2093   IX86_BUILTIN_UCOMINEQSS,
2094
2095   IX86_BUILTIN_CVTPI2PS,
2096   IX86_BUILTIN_CVTPS2PI,
2097   IX86_BUILTIN_CVTSI2SS,
2098   IX86_BUILTIN_CVTSI642SS,
2099   IX86_BUILTIN_CVTSS2SI,
2100   IX86_BUILTIN_CVTSS2SI64,
2101   IX86_BUILTIN_CVTTPS2PI,
2102   IX86_BUILTIN_CVTTSS2SI,
2103   IX86_BUILTIN_CVTTSS2SI64,
2104
2105   IX86_BUILTIN_MAXPS,
2106   IX86_BUILTIN_MAXSS,
2107   IX86_BUILTIN_MINPS,
2108   IX86_BUILTIN_MINSS,
2109
2110   IX86_BUILTIN_LOADAPS,
2111   IX86_BUILTIN_LOADUPS,
2112   IX86_BUILTIN_STOREAPS,
2113   IX86_BUILTIN_STOREUPS,
2114   IX86_BUILTIN_LOADSS,
2115   IX86_BUILTIN_STORESS,
2116   IX86_BUILTIN_MOVSS,
2117
2118   IX86_BUILTIN_MOVHLPS,
2119   IX86_BUILTIN_MOVLHPS,
2120   IX86_BUILTIN_LOADHPS,
2121   IX86_BUILTIN_LOADLPS,
2122   IX86_BUILTIN_STOREHPS,
2123   IX86_BUILTIN_STORELPS,
2124
2125   IX86_BUILTIN_MASKMOVQ,
2126   IX86_BUILTIN_MOVMSKPS,
2127   IX86_BUILTIN_PMOVMSKB,
2128
2129   IX86_BUILTIN_MOVNTPS,
2130   IX86_BUILTIN_MOVNTQ,
2131
2132   IX86_BUILTIN_LOADDQA,
2133   IX86_BUILTIN_LOADDQU,
2134   IX86_BUILTIN_STOREDQA,
2135   IX86_BUILTIN_STOREDQU,
2136   IX86_BUILTIN_MOVQ,
2137   IX86_BUILTIN_LOADD,
2138   IX86_BUILTIN_STORED,
2139
2140   IX86_BUILTIN_CLRTI,
2141
2142   IX86_BUILTIN_PACKSSWB,
2143   IX86_BUILTIN_PACKSSDW,
2144   IX86_BUILTIN_PACKUSWB,
2145
2146   IX86_BUILTIN_PADDB,
2147   IX86_BUILTIN_PADDW,
2148   IX86_BUILTIN_PADDD,
2149   IX86_BUILTIN_PADDQ,
2150   IX86_BUILTIN_PADDSB,
2151   IX86_BUILTIN_PADDSW,
2152   IX86_BUILTIN_PADDUSB,
2153   IX86_BUILTIN_PADDUSW,
2154   IX86_BUILTIN_PSUBB,
2155   IX86_BUILTIN_PSUBW,
2156   IX86_BUILTIN_PSUBD,
2157   IX86_BUILTIN_PSUBQ,
2158   IX86_BUILTIN_PSUBSB,
2159   IX86_BUILTIN_PSUBSW,
2160   IX86_BUILTIN_PSUBUSB,
2161   IX86_BUILTIN_PSUBUSW,
2162
2163   IX86_BUILTIN_PAND,
2164   IX86_BUILTIN_PANDN,
2165   IX86_BUILTIN_POR,
2166   IX86_BUILTIN_PXOR,
2167
2168   IX86_BUILTIN_PAVGB,
2169   IX86_BUILTIN_PAVGW,
2170
2171   IX86_BUILTIN_PCMPEQB,
2172   IX86_BUILTIN_PCMPEQW,
2173   IX86_BUILTIN_PCMPEQD,
2174   IX86_BUILTIN_PCMPGTB,
2175   IX86_BUILTIN_PCMPGTW,
2176   IX86_BUILTIN_PCMPGTD,
2177
2178   IX86_BUILTIN_PEXTRW,
2179   IX86_BUILTIN_PINSRW,
2180
2181   IX86_BUILTIN_PMADDWD,
2182
2183   IX86_BUILTIN_PMAXSW,
2184   IX86_BUILTIN_PMAXUB,
2185   IX86_BUILTIN_PMINSW,
2186   IX86_BUILTIN_PMINUB,
2187
2188   IX86_BUILTIN_PMULHUW,
2189   IX86_BUILTIN_PMULHW,
2190   IX86_BUILTIN_PMULLW,
2191
2192   IX86_BUILTIN_PSADBW,
2193   IX86_BUILTIN_PSHUFW,
2194
2195   IX86_BUILTIN_PSLLW,
2196   IX86_BUILTIN_PSLLD,
2197   IX86_BUILTIN_PSLLQ,
2198   IX86_BUILTIN_PSRAW,
2199   IX86_BUILTIN_PSRAD,
2200   IX86_BUILTIN_PSRLW,
2201   IX86_BUILTIN_PSRLD,
2202   IX86_BUILTIN_PSRLQ,
2203   IX86_BUILTIN_PSLLWI,
2204   IX86_BUILTIN_PSLLDI,
2205   IX86_BUILTIN_PSLLQI,
2206   IX86_BUILTIN_PSRAWI,
2207   IX86_BUILTIN_PSRADI,
2208   IX86_BUILTIN_PSRLWI,
2209   IX86_BUILTIN_PSRLDI,
2210   IX86_BUILTIN_PSRLQI,
2211
2212   IX86_BUILTIN_PUNPCKHBW,
2213   IX86_BUILTIN_PUNPCKHWD,
2214   IX86_BUILTIN_PUNPCKHDQ,
2215   IX86_BUILTIN_PUNPCKLBW,
2216   IX86_BUILTIN_PUNPCKLWD,
2217   IX86_BUILTIN_PUNPCKLDQ,
2218
2219   IX86_BUILTIN_SHUFPS,
2220
2221   IX86_BUILTIN_RCPPS,
2222   IX86_BUILTIN_RCPSS,
2223   IX86_BUILTIN_RSQRTPS,
2224   IX86_BUILTIN_RSQRTSS,
2225   IX86_BUILTIN_SQRTPS,
2226   IX86_BUILTIN_SQRTSS,
2227
2228   IX86_BUILTIN_UNPCKHPS,
2229   IX86_BUILTIN_UNPCKLPS,
2230
2231   IX86_BUILTIN_ANDPS,
2232   IX86_BUILTIN_ANDNPS,
2233   IX86_BUILTIN_ORPS,
2234   IX86_BUILTIN_XORPS,
2235
2236   IX86_BUILTIN_EMMS,
2237   IX86_BUILTIN_LDMXCSR,
2238   IX86_BUILTIN_STMXCSR,
2239   IX86_BUILTIN_SFENCE,
2240
2241   /* 3DNow! Original */
2242   IX86_BUILTIN_FEMMS,
2243   IX86_BUILTIN_PAVGUSB,
2244   IX86_BUILTIN_PF2ID,
2245   IX86_BUILTIN_PFACC,
2246   IX86_BUILTIN_PFADD,
2247   IX86_BUILTIN_PFCMPEQ,
2248   IX86_BUILTIN_PFCMPGE,
2249   IX86_BUILTIN_PFCMPGT,
2250   IX86_BUILTIN_PFMAX,
2251   IX86_BUILTIN_PFMIN,
2252   IX86_BUILTIN_PFMUL,
2253   IX86_BUILTIN_PFRCP,
2254   IX86_BUILTIN_PFRCPIT1,
2255   IX86_BUILTIN_PFRCPIT2,
2256   IX86_BUILTIN_PFRSQIT1,
2257   IX86_BUILTIN_PFRSQRT,
2258   IX86_BUILTIN_PFSUB,
2259   IX86_BUILTIN_PFSUBR,
2260   IX86_BUILTIN_PI2FD,
2261   IX86_BUILTIN_PMULHRW,
2262
2263   /* 3DNow! Athlon Extensions */
2264   IX86_BUILTIN_PF2IW,
2265   IX86_BUILTIN_PFNACC,
2266   IX86_BUILTIN_PFPNACC,
2267   IX86_BUILTIN_PI2FW,
2268   IX86_BUILTIN_PSWAPDSI,
2269   IX86_BUILTIN_PSWAPDSF,
2270
2271   IX86_BUILTIN_SSE_ZERO,
2272   IX86_BUILTIN_MMX_ZERO,
2273
2274   /* SSE2 */
2275   IX86_BUILTIN_ADDPD,
2276   IX86_BUILTIN_ADDSD,
2277   IX86_BUILTIN_DIVPD,
2278   IX86_BUILTIN_DIVSD,
2279   IX86_BUILTIN_MULPD,
2280   IX86_BUILTIN_MULSD,
2281   IX86_BUILTIN_SUBPD,
2282   IX86_BUILTIN_SUBSD,
2283
2284   IX86_BUILTIN_CMPEQPD,
2285   IX86_BUILTIN_CMPLTPD,
2286   IX86_BUILTIN_CMPLEPD,
2287   IX86_BUILTIN_CMPGTPD,
2288   IX86_BUILTIN_CMPGEPD,
2289   IX86_BUILTIN_CMPNEQPD,
2290   IX86_BUILTIN_CMPNLTPD,
2291   IX86_BUILTIN_CMPNLEPD,
2292   IX86_BUILTIN_CMPNGTPD,
2293   IX86_BUILTIN_CMPNGEPD,
2294   IX86_BUILTIN_CMPORDPD,
2295   IX86_BUILTIN_CMPUNORDPD,
2296   IX86_BUILTIN_CMPNEPD,
2297   IX86_BUILTIN_CMPEQSD,
2298   IX86_BUILTIN_CMPLTSD,
2299   IX86_BUILTIN_CMPLESD,
2300   IX86_BUILTIN_CMPNEQSD,
2301   IX86_BUILTIN_CMPNLTSD,
2302   IX86_BUILTIN_CMPNLESD,
2303   IX86_BUILTIN_CMPORDSD,
2304   IX86_BUILTIN_CMPUNORDSD,
2305   IX86_BUILTIN_CMPNESD,
2306
2307   IX86_BUILTIN_COMIEQSD,
2308   IX86_BUILTIN_COMILTSD,
2309   IX86_BUILTIN_COMILESD,
2310   IX86_BUILTIN_COMIGTSD,
2311   IX86_BUILTIN_COMIGESD,
2312   IX86_BUILTIN_COMINEQSD,
2313   IX86_BUILTIN_UCOMIEQSD,
2314   IX86_BUILTIN_UCOMILTSD,
2315   IX86_BUILTIN_UCOMILESD,
2316   IX86_BUILTIN_UCOMIGTSD,
2317   IX86_BUILTIN_UCOMIGESD,
2318   IX86_BUILTIN_UCOMINEQSD,
2319
2320   IX86_BUILTIN_MAXPD,
2321   IX86_BUILTIN_MAXSD,
2322   IX86_BUILTIN_MINPD,
2323   IX86_BUILTIN_MINSD,
2324
2325   IX86_BUILTIN_ANDPD,
2326   IX86_BUILTIN_ANDNPD,
2327   IX86_BUILTIN_ORPD,
2328   IX86_BUILTIN_XORPD,
2329
2330   IX86_BUILTIN_SQRTPD,
2331   IX86_BUILTIN_SQRTSD,
2332
2333   IX86_BUILTIN_UNPCKHPD,
2334   IX86_BUILTIN_UNPCKLPD,
2335
2336   IX86_BUILTIN_SHUFPD,
2337
2338   IX86_BUILTIN_LOADAPD,
2339   IX86_BUILTIN_LOADUPD,
2340   IX86_BUILTIN_STOREAPD,
2341   IX86_BUILTIN_STOREUPD,
2342   IX86_BUILTIN_LOADSD,
2343   IX86_BUILTIN_STORESD,
2344   IX86_BUILTIN_MOVSD,
2345
2346   IX86_BUILTIN_LOADHPD,
2347   IX86_BUILTIN_LOADLPD,
2348   IX86_BUILTIN_STOREHPD,
2349   IX86_BUILTIN_STORELPD,
2350
2351   IX86_BUILTIN_CVTDQ2PD,
2352   IX86_BUILTIN_CVTDQ2PS,
2353
2354   IX86_BUILTIN_CVTPD2DQ,
2355   IX86_BUILTIN_CVTPD2PI,
2356   IX86_BUILTIN_CVTPD2PS,
2357   IX86_BUILTIN_CVTTPD2DQ,
2358   IX86_BUILTIN_CVTTPD2PI,
2359
2360   IX86_BUILTIN_CVTPI2PD,
2361   IX86_BUILTIN_CVTSI2SD,
2362   IX86_BUILTIN_CVTSI642SD,
2363
2364   IX86_BUILTIN_CVTSD2SI,
2365   IX86_BUILTIN_CVTSD2SI64,
2366   IX86_BUILTIN_CVTSD2SS,
2367   IX86_BUILTIN_CVTSS2SD,
2368   IX86_BUILTIN_CVTTSD2SI,
2369   IX86_BUILTIN_CVTTSD2SI64,
2370
2371   IX86_BUILTIN_CVTPS2DQ,
2372   IX86_BUILTIN_CVTPS2PD,
2373   IX86_BUILTIN_CVTTPS2DQ,
2374
2375   IX86_BUILTIN_MOVNTI,
2376   IX86_BUILTIN_MOVNTPD,
2377   IX86_BUILTIN_MOVNTDQ,
2378
2379   IX86_BUILTIN_SETPD1,
2380   IX86_BUILTIN_SETPD,
2381   IX86_BUILTIN_CLRPD,
2382   IX86_BUILTIN_SETRPD,
2383   IX86_BUILTIN_LOADPD1,
2384   IX86_BUILTIN_LOADRPD,
2385   IX86_BUILTIN_STOREPD1,
2386   IX86_BUILTIN_STORERPD,
2387
2388   /* SSE2 MMX */
2389   IX86_BUILTIN_MASKMOVDQU,
2390   IX86_BUILTIN_MOVMSKPD,
2391   IX86_BUILTIN_PMOVMSKB128,
2392   IX86_BUILTIN_MOVQ2DQ,
2393   IX86_BUILTIN_MOVDQ2Q,
2394
2395   IX86_BUILTIN_PACKSSWB128,
2396   IX86_BUILTIN_PACKSSDW128,
2397   IX86_BUILTIN_PACKUSWB128,
2398
2399   IX86_BUILTIN_PADDB128,
2400   IX86_BUILTIN_PADDW128,
2401   IX86_BUILTIN_PADDD128,
2402   IX86_BUILTIN_PADDQ128,
2403   IX86_BUILTIN_PADDSB128,
2404   IX86_BUILTIN_PADDSW128,
2405   IX86_BUILTIN_PADDUSB128,
2406   IX86_BUILTIN_PADDUSW128,
2407   IX86_BUILTIN_PSUBB128,
2408   IX86_BUILTIN_PSUBW128,
2409   IX86_BUILTIN_PSUBD128,
2410   IX86_BUILTIN_PSUBQ128,
2411   IX86_BUILTIN_PSUBSB128,
2412   IX86_BUILTIN_PSUBSW128,
2413   IX86_BUILTIN_PSUBUSB128,
2414   IX86_BUILTIN_PSUBUSW128,
2415
2416   IX86_BUILTIN_PAND128,
2417   IX86_BUILTIN_PANDN128,
2418   IX86_BUILTIN_POR128,
2419   IX86_BUILTIN_PXOR128,
2420
2421   IX86_BUILTIN_PAVGB128,
2422   IX86_BUILTIN_PAVGW128,
2423
2424   IX86_BUILTIN_PCMPEQB128,
2425   IX86_BUILTIN_PCMPEQW128,
2426   IX86_BUILTIN_PCMPEQD128,
2427   IX86_BUILTIN_PCMPGTB128,
2428   IX86_BUILTIN_PCMPGTW128,
2429   IX86_BUILTIN_PCMPGTD128,
2430
2431   IX86_BUILTIN_PEXTRW128,
2432   IX86_BUILTIN_PINSRW128,
2433
2434   IX86_BUILTIN_PMADDWD128,
2435
2436   IX86_BUILTIN_PMAXSW128,
2437   IX86_BUILTIN_PMAXUB128,
2438   IX86_BUILTIN_PMINSW128,
2439   IX86_BUILTIN_PMINUB128,
2440
2441   IX86_BUILTIN_PMULUDQ,
2442   IX86_BUILTIN_PMULUDQ128,
2443   IX86_BUILTIN_PMULHUW128,
2444   IX86_BUILTIN_PMULHW128,
2445   IX86_BUILTIN_PMULLW128,
2446
2447   IX86_BUILTIN_PSADBW128,
2448   IX86_BUILTIN_PSHUFHW,
2449   IX86_BUILTIN_PSHUFLW,
2450   IX86_BUILTIN_PSHUFD,
2451
2452   IX86_BUILTIN_PSLLW128,
2453   IX86_BUILTIN_PSLLD128,
2454   IX86_BUILTIN_PSLLQ128,
2455   IX86_BUILTIN_PSRAW128,
2456   IX86_BUILTIN_PSRAD128,
2457   IX86_BUILTIN_PSRLW128,
2458   IX86_BUILTIN_PSRLD128,
2459   IX86_BUILTIN_PSRLQ128,
2460   IX86_BUILTIN_PSLLDQI128,
2461   IX86_BUILTIN_PSLLWI128,
2462   IX86_BUILTIN_PSLLDI128,
2463   IX86_BUILTIN_PSLLQI128,
2464   IX86_BUILTIN_PSRAWI128,
2465   IX86_BUILTIN_PSRADI128,
2466   IX86_BUILTIN_PSRLDQI128,
2467   IX86_BUILTIN_PSRLWI128,
2468   IX86_BUILTIN_PSRLDI128,
2469   IX86_BUILTIN_PSRLQI128,
2470
2471   IX86_BUILTIN_PUNPCKHBW128,
2472   IX86_BUILTIN_PUNPCKHWD128,
2473   IX86_BUILTIN_PUNPCKHDQ128,
2474   IX86_BUILTIN_PUNPCKHQDQ128,
2475   IX86_BUILTIN_PUNPCKLBW128,
2476   IX86_BUILTIN_PUNPCKLWD128,
2477   IX86_BUILTIN_PUNPCKLDQ128,
2478   IX86_BUILTIN_PUNPCKLQDQ128,
2479
2480   IX86_BUILTIN_CLFLUSH,
2481   IX86_BUILTIN_MFENCE,
2482   IX86_BUILTIN_LFENCE,
2483
2484   /* Prescott New Instructions.  */
2485   IX86_BUILTIN_ADDSUBPS,
2486   IX86_BUILTIN_HADDPS,
2487   IX86_BUILTIN_HSUBPS,
2488   IX86_BUILTIN_MOVSHDUP,
2489   IX86_BUILTIN_MOVSLDUP,
2490   IX86_BUILTIN_ADDSUBPD,
2491   IX86_BUILTIN_HADDPD,
2492   IX86_BUILTIN_HSUBPD,
2493   IX86_BUILTIN_LOADDDUP,
2494   IX86_BUILTIN_MOVDDUP,
2495   IX86_BUILTIN_LDDQU,
2496
2497   IX86_BUILTIN_MONITOR,
2498   IX86_BUILTIN_MWAIT,
2499
2500   IX86_BUILTIN_MAX
2501 };
2502 \f
2503 /* Max number of args passed in registers.  If this is more than 3, we will
2504    have problems with ebx (register #4), since it is a caller save register and
2505    is also used as the pic register in ELF.  So for now, don't allow more than
2506    3 registers to be passed in registers.  */
2507
2508 #define REGPARM_MAX (TARGET_64BIT ? 6 : 3)
2509
2510 #define SSE_REGPARM_MAX (TARGET_64BIT ? 8 : (TARGET_SSE ? 3 : 0))
2511
2512 #define MMX_REGPARM_MAX (TARGET_64BIT ? 0 : (TARGET_MMX ? 3 : 0))
2513
2514 \f
2515 /* Specify the machine mode that this machine uses
2516    for the index in the tablejump instruction.  */
2517 #define CASE_VECTOR_MODE (!TARGET_64BIT || flag_pic ? SImode : DImode)
2518
2519 /* Define this as 1 if `char' should by default be signed; else as 0.  */
2520 #define DEFAULT_SIGNED_CHAR 1
2521
2522 /* Number of bytes moved into a data cache for a single prefetch operation.  */
2523 #define PREFETCH_BLOCK ix86_cost->prefetch_block
2524
2525 /* Number of prefetch operations that can be done in parallel.  */
2526 #define SIMULTANEOUS_PREFETCHES ix86_cost->simultaneous_prefetches
2527
2528 /* Max number of bytes we can move from memory to memory
2529    in one reasonably fast instruction.  */
2530 #define MOVE_MAX 16
2531
2532 /* MOVE_MAX_PIECES is the number of bytes at a time which we can
2533    move efficiently, as opposed to  MOVE_MAX which is the maximum
2534    number of bytes we can move with a single instruction.  */
2535 #define MOVE_MAX_PIECES (TARGET_64BIT ? 8 : 4)
2536
2537 /* If a memory-to-memory move would take MOVE_RATIO or more simple
2538    move-instruction pairs, we will do a movstr or libcall instead.
2539    Increasing the value will always make code faster, but eventually
2540    incurs high cost in increased code size.
2541
2542    If you don't define this, a reasonable default is used.  */
2543
2544 #define MOVE_RATIO (optimize_size ? 3 : ix86_cost->move_ratio)
2545
2546 /* Define if shifts truncate the shift count
2547    which implies one can omit a sign-extension or zero-extension
2548    of a shift count.  */
2549 /* On i386, shifts do truncate the count.  But bit opcodes don't.  */
2550
2551 /* #define SHIFT_COUNT_TRUNCATED */
2552
2553 /* Value is 1 if truncating an integer of INPREC bits to OUTPREC bits
2554    is done just by pretending it is already truncated.  */
2555 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC) 1
2556
2557 /* A macro to update M and UNSIGNEDP when an object whose type is
2558    TYPE and which has the specified mode and signedness is to be
2559    stored in a register.  This macro is only called when TYPE is a
2560    scalar type.
2561
2562    On i386 it is sometimes useful to promote HImode and QImode
2563    quantities to SImode.  The choice depends on target type.  */
2564
2565 #define PROMOTE_MODE(MODE, UNSIGNEDP, TYPE)             \
2566 do {                                                    \
2567   if (((MODE) == HImode && TARGET_PROMOTE_HI_REGS)      \
2568       || ((MODE) == QImode && TARGET_PROMOTE_QI_REGS))  \
2569     (MODE) = SImode;                                    \
2570 } while (0)
2571
2572 /* Specify the machine mode that pointers have.
2573    After generation of rtl, the compiler makes no further distinction
2574    between pointers and any other objects of this machine mode.  */
2575 #define Pmode (TARGET_64BIT ? DImode : SImode)
2576
2577 /* A function address in a call instruction
2578    is a byte address (for indexing purposes)
2579    so give the MEM rtx a byte's mode.  */
2580 #define FUNCTION_MODE QImode
2581 \f
2582 /* A C expression for the cost of moving data from a register in class FROM to
2583    one in class TO.  The classes are expressed using the enumeration values
2584    such as `GENERAL_REGS'.  A value of 2 is the default; other values are
2585    interpreted relative to that.
2586
2587    It is not required that the cost always equal 2 when FROM is the same as TO;
2588    on some machines it is expensive to move between registers if they are not
2589    general registers.  */
2590
2591 #define REGISTER_MOVE_COST(MODE, CLASS1, CLASS2) \
2592    ix86_register_move_cost ((MODE), (CLASS1), (CLASS2))
2593
2594 /* A C expression for the cost of moving data of mode M between a
2595    register and memory.  A value of 2 is the default; this cost is
2596    relative to those in `REGISTER_MOVE_COST'.
2597
2598    If moving between registers and memory is more expensive than
2599    between two registers, you should define this macro to express the
2600    relative cost.  */
2601
2602 #define MEMORY_MOVE_COST(MODE, CLASS, IN)       \
2603   ix86_memory_move_cost ((MODE), (CLASS), (IN))
2604
2605 /* A C expression for the cost of a branch instruction.  A value of 1
2606    is the default; other values are interpreted relative to that.  */
2607
2608 #define BRANCH_COST ix86_branch_cost
2609
2610 /* Define this macro as a C expression which is nonzero if accessing
2611    less than a word of memory (i.e. a `char' or a `short') is no
2612    faster than accessing a word of memory, i.e., if such access
2613    require more than one instruction or if there is no difference in
2614    cost between byte and (aligned) word loads.
2615
2616    When this macro is not defined, the compiler will access a field by
2617    finding the smallest containing object; when it is defined, a
2618    fullword load will be used if alignment permits.  Unless bytes
2619    accesses are faster than word accesses, using word accesses is
2620    preferable since it may eliminate subsequent memory access if
2621    subsequent accesses occur to other fields in the same word of the
2622    structure, but to different bytes.  */
2623
2624 #define SLOW_BYTE_ACCESS 0
2625
2626 /* Nonzero if access to memory by shorts is slow and undesirable.  */
2627 #define SLOW_SHORT_ACCESS 0
2628
2629 /* Define this macro to be the value 1 if unaligned accesses have a
2630    cost many times greater than aligned accesses, for example if they
2631    are emulated in a trap handler.
2632
2633    When this macro is nonzero, the compiler will act as if
2634    `STRICT_ALIGNMENT' were nonzero when generating code for block
2635    moves.  This can cause significantly more instructions to be
2636    produced.  Therefore, do not set this macro nonzero if unaligned
2637    accesses only add a cycle or two to the time for a memory access.
2638
2639    If the value of this macro is always zero, it need not be defined.  */
2640
2641 /* #define SLOW_UNALIGNED_ACCESS(MODE, ALIGN) 0 */
2642
2643 /* Define this macro if it is as good or better to call a constant
2644    function address than to call an address kept in a register.
2645
2646    Desirable on the 386 because a CALL with a constant address is
2647    faster than one with a register address.  */
2648
2649 #define NO_FUNCTION_CSE
2650
2651 /* Define this macro if it is as good or better for a function to call
2652    itself with an explicit address than to call an address kept in a
2653    register.  */
2654
2655 #define NO_RECURSIVE_FUNCTION_CSE
2656 \f
2657 /* Given a comparison code (EQ, NE, etc.) and the first operand of a COMPARE,
2658    return the mode to be used for the comparison.
2659
2660    For floating-point equality comparisons, CCFPEQmode should be used.
2661    VOIDmode should be used in all other cases.
2662
2663    For integer comparisons against zero, reduce to CCNOmode or CCZmode if
2664    possible, to allow for more combinations.  */
2665
2666 #define SELECT_CC_MODE(OP, X, Y) ix86_cc_mode ((OP), (X), (Y))
2667
2668 /* Return nonzero if MODE implies a floating point inequality can be
2669    reversed.  */
2670
2671 #define REVERSIBLE_CC_MODE(MODE) 1
2672
2673 /* A C expression whose value is reversed condition code of the CODE for
2674    comparison done in CC_MODE mode.  */
2675 #define REVERSE_CONDITION(CODE, MODE) \
2676   ((MODE) != CCFPmode && (MODE) != CCFPUmode ? reverse_condition (CODE) \
2677    : reverse_condition_maybe_unordered (CODE))
2678
2679 \f
2680 /* Control the assembler format that we output, to the extent
2681    this does not vary between assemblers.  */
2682
2683 /* How to refer to registers in assembler output.
2684    This sequence is indexed by compiler's hard-register-number (see above).  */
2685
2686 /* In order to refer to the first 8 regs as 32 bit regs prefix an "e"
2687    For non floating point regs, the following are the HImode names.
2688
2689    For float regs, the stack top is sometimes referred to as "%st(0)"
2690    instead of just "%st".  PRINT_OPERAND handles this with the "y" code.  */
2691
2692 #define HI_REGISTER_NAMES                                               \
2693 {"ax","dx","cx","bx","si","di","bp","sp",                               \
2694  "st","st(1)","st(2)","st(3)","st(4)","st(5)","st(6)","st(7)",          \
2695  "argp", "flags", "fpsr", "dirflag", "frame",                           \
2696  "xmm0","xmm1","xmm2","xmm3","xmm4","xmm5","xmm6","xmm7",               \
2697  "mm0", "mm1", "mm2", "mm3", "mm4", "mm5", "mm6", "mm7" ,               \
2698  "r8", "r9", "r10", "r11", "r12", "r13", "r14", "r15",                  \
2699  "xmm8", "xmm9", "xmm10", "xmm11", "xmm12", "xmm13", "xmm14", "xmm15"}
2700
2701 #define REGISTER_NAMES HI_REGISTER_NAMES
2702
2703 /* Table of additional register names to use in user input.  */
2704
2705 #define ADDITIONAL_REGISTER_NAMES \
2706 { { "eax", 0 }, { "edx", 1 }, { "ecx", 2 }, { "ebx", 3 },       \
2707   { "esi", 4 }, { "edi", 5 }, { "ebp", 6 }, { "esp", 7 },       \
2708   { "rax", 0 }, { "rdx", 1 }, { "rcx", 2 }, { "rbx", 3 },       \
2709   { "rsi", 4 }, { "rdi", 5 }, { "rbp", 6 }, { "rsp", 7 },       \
2710   { "al", 0 }, { "dl", 1 }, { "cl", 2 }, { "bl", 3 },           \
2711   { "ah", 0 }, { "dh", 1 }, { "ch", 2 }, { "bh", 3 },           \
2712   { "mm0", 8},  { "mm1", 9},  { "mm2", 10}, { "mm3", 11},       \
2713   { "mm4", 12}, { "mm5", 13}, { "mm6", 14}, { "mm7", 15} }
2714
2715 /* Note we are omitting these since currently I don't know how
2716 to get gcc to use these, since they want the same but different
2717 number as al, and ax.
2718 */
2719
2720 #define QI_REGISTER_NAMES \
2721 {"al", "dl", "cl", "bl", "sil", "dil", "bpl", "spl",}
2722
2723 /* These parallel the array above, and can be used to access bits 8:15
2724    of regs 0 through 3.  */
2725
2726 #define QI_HIGH_REGISTER_NAMES \
2727 {"ah", "dh", "ch", "bh", }
2728
2729 /* How to renumber registers for dbx and gdb.  */
2730
2731 #define DBX_REGISTER_NUMBER(N) \
2732   (TARGET_64BIT ? dbx64_register_map[(N)] : dbx_register_map[(N)])
2733
2734 extern int const dbx_register_map[FIRST_PSEUDO_REGISTER];
2735 extern int const dbx64_register_map[FIRST_PSEUDO_REGISTER];
2736 extern int const svr4_dbx_register_map[FIRST_PSEUDO_REGISTER];
2737
2738 /* Before the prologue, RA is at 0(%esp).  */
2739 #define INCOMING_RETURN_ADDR_RTX \
2740   gen_rtx_MEM (VOIDmode, gen_rtx_REG (VOIDmode, STACK_POINTER_REGNUM))
2741
2742 /* After the prologue, RA is at -4(AP) in the current frame.  */
2743 #define RETURN_ADDR_RTX(COUNT, FRAME)                                      \
2744   ((COUNT) == 0                                                            \
2745    ? gen_rtx_MEM (Pmode, plus_constant (arg_pointer_rtx, -UNITS_PER_WORD)) \
2746    : gen_rtx_MEM (Pmode, plus_constant (FRAME, UNITS_PER_WORD)))
2747
2748 /* PC is dbx register 8; let's use that column for RA.  */
2749 #define DWARF_FRAME_RETURN_COLUMN       (TARGET_64BIT ? 16 : 8)
2750
2751 /* Before the prologue, the top of the frame is at 4(%esp).  */
2752 #define INCOMING_FRAME_SP_OFFSET UNITS_PER_WORD
2753
2754 /* Describe how we implement __builtin_eh_return.  */
2755 #define EH_RETURN_DATA_REGNO(N) ((N) < 2 ? (N) : INVALID_REGNUM)
2756 #define EH_RETURN_STACKADJ_RTX  gen_rtx_REG (Pmode, 2)
2757
2758
2759 /* Select a format to encode pointers in exception handling data.  CODE
2760    is 0 for data, 1 for code labels, 2 for function pointers.  GLOBAL is
2761    true if the symbol may be affected by dynamic relocations.
2762
2763    ??? All x86 object file formats are capable of representing this.
2764    After all, the relocation needed is the same as for the call insn.
2765    Whether or not a particular assembler allows us to enter such, I
2766    guess we'll have to see.  */
2767 #define ASM_PREFERRED_EH_DATA_FORMAT(CODE, GLOBAL)                      \
2768   (flag_pic                                                             \
2769     ? ((GLOBAL) ? DW_EH_PE_indirect : 0) | DW_EH_PE_pcrel | DW_EH_PE_sdata4\
2770    : DW_EH_PE_absptr)
2771
2772 /* This is how to output an insn to push a register on the stack.
2773    It need not be very fast code.  */
2774
2775 #define ASM_OUTPUT_REG_PUSH(FILE, REGNO)  \
2776 do {                                                                    \
2777   if (TARGET_64BIT)                                                     \
2778     asm_fprintf ((FILE), "\tpush{q}\t%%r%s\n",                          \
2779                  reg_names[(REGNO)] + (REX_INT_REGNO_P (REGNO) != 0));  \
2780   else                                                                  \
2781     asm_fprintf ((FILE), "\tpush{l}\t%%e%s\n", reg_names[(REGNO)]);     \
2782 } while (0)
2783
2784 /* This is how to output an insn to pop a register from the stack.
2785    It need not be very fast code.  */
2786
2787 #define ASM_OUTPUT_REG_POP(FILE, REGNO)  \
2788 do {                                                                    \
2789   if (TARGET_64BIT)                                                     \
2790     asm_fprintf ((FILE), "\tpop{q}\t%%r%s\n",                           \
2791                  reg_names[(REGNO)] + (REX_INT_REGNO_P (REGNO) != 0));  \
2792   else                                                                  \
2793     asm_fprintf ((FILE), "\tpop{l}\t%%e%s\n", reg_names[(REGNO)]);      \
2794 } while (0)
2795
2796 /* This is how to output an element of a case-vector that is absolute.  */
2797
2798 #define ASM_OUTPUT_ADDR_VEC_ELT(FILE, VALUE)  \
2799   ix86_output_addr_vec_elt ((FILE), (VALUE))
2800
2801 /* This is how to output an element of a case-vector that is relative.  */
2802
2803 #define ASM_OUTPUT_ADDR_DIFF_ELT(FILE, BODY, VALUE, REL) \
2804   ix86_output_addr_diff_elt ((FILE), (VALUE), (REL))
2805
2806 /* Under some conditions we need jump tables in the text section, because
2807    the assembler cannot handle label differences between sections.  */
2808
2809 #define JUMP_TABLES_IN_TEXT_SECTION \
2810   (!TARGET_64BIT && flag_pic && !HAVE_AS_GOTOFF_IN_DATA)
2811
2812 /* A C statement that outputs an address constant appropriate to
2813    for DWARF debugging.  */
2814
2815 #define ASM_OUTPUT_DWARF_ADDR_CONST(FILE, X) \
2816   i386_dwarf_output_addr_const ((FILE), (X))
2817
2818 /* Emit a dtp-relative reference to a TLS variable.  */
2819
2820 #ifdef HAVE_AS_TLS
2821 #define ASM_OUTPUT_DWARF_DTPREL(FILE, SIZE, X) \
2822   i386_output_dwarf_dtprel (FILE, SIZE, X)
2823 #endif
2824
2825 /* Switch to init or fini section via SECTION_OP, emit a call to FUNC,
2826    and switch back.  For x86 we do this only to save a few bytes that
2827    would otherwise be unused in the text section.  */
2828 #define CRT_CALL_STATIC_FUNCTION(SECTION_OP, FUNC)      \
2829    asm (SECTION_OP "\n\t"                               \
2830         "call " USER_LABEL_PREFIX #FUNC "\n"            \
2831         TEXT_SECTION_ASM_OP);
2832 \f
2833 /* Print operand X (an rtx) in assembler syntax to file FILE.
2834    CODE is a letter or dot (`z' in `%z0') or 0 if no letter was specified.
2835    Effect of various CODE letters is described in i386.c near
2836    print_operand function.  */
2837
2838 #define PRINT_OPERAND_PUNCT_VALID_P(CODE) \
2839   ((CODE) == '*' || (CODE) == '+' || (CODE) == '&')
2840
2841 #define PRINT_OPERAND(FILE, X, CODE)  \
2842   print_operand ((FILE), (X), (CODE))
2843
2844 #define PRINT_OPERAND_ADDRESS(FILE, ADDR)  \
2845   print_operand_address ((FILE), (ADDR))
2846
2847 #define OUTPUT_ADDR_CONST_EXTRA(FILE, X, FAIL)  \
2848 do {                                            \
2849   if (! output_addr_const_extra (FILE, (X)))    \
2850     goto FAIL;                                  \
2851 } while (0);
2852
2853 /* a letter which is not needed by the normal asm syntax, which
2854    we can use for operand syntax in the extended asm */
2855
2856 #define ASM_OPERAND_LETTER '#'
2857 #define RET return ""
2858 #define AT_SP(MODE) (gen_rtx_MEM ((MODE), stack_pointer_rtx))
2859 \f
2860 /* Define the codes that are matched by predicates in i386.c.  */
2861
2862 #define PREDICATE_CODES                                                 \
2863   {"x86_64_immediate_operand", {CONST_INT, SUBREG, REG,                 \
2864                                 SYMBOL_REF, LABEL_REF, CONST}},         \
2865   {"x86_64_nonmemory_operand", {CONST_INT, SUBREG, REG,                 \
2866                                 SYMBOL_REF, LABEL_REF, CONST}},         \
2867   {"x86_64_movabs_operand", {CONST_INT, SUBREG, REG,                    \
2868                                 SYMBOL_REF, LABEL_REF, CONST}},         \
2869   {"x86_64_szext_nonmemory_operand", {CONST_INT, SUBREG, REG,           \
2870                                      SYMBOL_REF, LABEL_REF, CONST}},    \
2871   {"x86_64_general_operand", {CONST_INT, SUBREG, REG, MEM,              \
2872                               SYMBOL_REF, LABEL_REF, CONST}},           \
2873   {"x86_64_szext_general_operand", {CONST_INT, SUBREG, REG, MEM,        \
2874                                    SYMBOL_REF, LABEL_REF, CONST}},      \
2875   {"x86_64_zext_immediate_operand", {CONST_INT, CONST_DOUBLE, CONST,    \
2876                                        SYMBOL_REF, LABEL_REF}},         \
2877   {"shiftdi_operand", {SUBREG, REG, MEM}},                              \
2878   {"const_int_1_31_operand", {CONST_INT}},                              \
2879   {"symbolic_operand", {SYMBOL_REF, LABEL_REF, CONST}},                 \
2880   {"aligned_operand", {CONST_INT, CONST_DOUBLE, CONST, SYMBOL_REF,      \
2881                        LABEL_REF, SUBREG, REG, MEM}},                   \
2882   {"pic_symbolic_operand", {CONST}},                                    \
2883   {"call_insn_operand", {REG, SUBREG, MEM, SYMBOL_REF}},                \
2884   {"sibcall_insn_operand", {REG, SUBREG, SYMBOL_REF}},                  \
2885   {"constant_call_address_operand", {SYMBOL_REF, CONST}},               \
2886   {"const0_operand", {CONST_INT, CONST_DOUBLE}},                        \
2887   {"const1_operand", {CONST_INT}},                                      \
2888   {"const248_operand", {CONST_INT}},                                    \
2889   {"const_0_to_3_operand", {CONST_INT}},                                \
2890   {"const_0_to_7_operand", {CONST_INT}},                                \
2891   {"const_0_to_15_operand", {CONST_INT}},                               \
2892   {"const_0_to_255_operand", {CONST_INT}},                              \
2893   {"incdec_operand", {CONST_INT}},                                      \
2894   {"mmx_reg_operand", {REG}},                                           \
2895   {"reg_no_sp_operand", {SUBREG, REG}},                                 \
2896   {"general_no_elim_operand", {CONST_INT, CONST_DOUBLE, CONST,          \
2897                         SYMBOL_REF, LABEL_REF, SUBREG, REG, MEM}},      \
2898   {"nonmemory_no_elim_operand", {CONST_INT, REG, SUBREG}},              \
2899   {"index_register_operand", {SUBREG, REG}},                            \
2900   {"flags_reg_operand", {REG}},                                         \
2901   {"q_regs_operand", {SUBREG, REG}},                                    \
2902   {"non_q_regs_operand", {SUBREG, REG}},                                \
2903   {"fcmov_comparison_operator", {EQ, NE, LTU, GTU, LEU, GEU, UNORDERED, \
2904                                  ORDERED, LT, UNLT, GT, UNGT, LE, UNLE, \
2905                                  GE, UNGE, LTGT, UNEQ}},                \
2906   {"sse_comparison_operator", {EQ, LT, LE, UNORDERED, NE, UNGE, UNGT,   \
2907                                ORDERED, UNEQ, UNLT, UNLE, LTGT, GE, GT  \
2908                                }},                                      \
2909   {"ix86_comparison_operator", {EQ, NE, LE, LT, GE, GT, LEU, LTU, GEU,  \
2910                                GTU, UNORDERED, ORDERED, UNLE, UNLT,     \
2911                                UNGE, UNGT, LTGT, UNEQ }},               \
2912   {"ix86_carry_flag_operator", {LTU, LT, UNLT, GT, UNGT, LE, UNLE,      \
2913                                  GE, UNGE, LTGT, UNEQ}},                \
2914   {"cmp_fp_expander_operand", {CONST_DOUBLE, SUBREG, REG, MEM}},        \
2915   {"ext_register_operand", {SUBREG, REG}},                              \
2916   {"binary_fp_operator", {PLUS, MINUS, MULT, DIV}},                     \
2917   {"mult_operator", {MULT}},                                            \
2918   {"div_operator", {DIV}},                                              \
2919   {"arith_or_logical_operator", {PLUS, MULT, AND, IOR, XOR, SMIN, SMAX, \
2920                                  UMIN, UMAX, COMPARE, MINUS, DIV, MOD,  \
2921                                  UDIV, UMOD, ASHIFT, ROTATE, ASHIFTRT,  \
2922                                  LSHIFTRT, ROTATERT}},                  \
2923   {"promotable_binary_operator", {PLUS, MULT, AND, IOR, XOR, ASHIFT}},  \
2924   {"memory_displacement_operand", {MEM}},                               \
2925   {"cmpsi_operand", {CONST_INT, CONST_DOUBLE, CONST, SYMBOL_REF,        \
2926                      LABEL_REF, SUBREG, REG, MEM, AND}},                \
2927   {"long_memory_operand", {MEM}},                                       \
2928   {"tls_symbolic_operand", {SYMBOL_REF}},                               \
2929   {"global_dynamic_symbolic_operand", {SYMBOL_REF}},                    \
2930   {"local_dynamic_symbolic_operand", {SYMBOL_REF}},                     \
2931   {"initial_exec_symbolic_operand", {SYMBOL_REF}},                      \
2932   {"local_exec_symbolic_operand", {SYMBOL_REF}},                        \
2933   {"any_fp_register_operand", {REG}},                                   \
2934   {"register_and_not_any_fp_reg_operand", {REG}},                       \
2935   {"fp_register_operand", {REG}},                                       \
2936   {"register_and_not_fp_reg_operand", {REG}},                           \
2937   {"zero_extended_scalar_load_operand", {MEM}},                         \
2938   {"vector_move_operand", {CONST_VECTOR, SUBREG, REG, MEM}},            \
2939   {"no_seg_address_operand", {CONST_INT, CONST_DOUBLE, CONST, SYMBOL_REF, \
2940                               LABEL_REF, SUBREG, REG, MEM, PLUS, MULT}},
2941
2942 /* A list of predicates that do special things with modes, and so
2943    should not elicit warnings for VOIDmode match_operand.  */
2944
2945 #define SPECIAL_MODE_PREDICATES \
2946   "ext_register_operand",
2947 \f
2948 /* Which processor to schedule for. The cpu attribute defines a list that
2949    mirrors this list, so changes to i386.md must be made at the same time.  */
2950
2951 enum processor_type
2952 {
2953   PROCESSOR_I386,                       /* 80386 */
2954   PROCESSOR_I486,                       /* 80486DX, 80486SX, 80486DX[24] */
2955   PROCESSOR_PENTIUM,
2956   PROCESSOR_PENTIUMPRO,
2957   PROCESSOR_K6,
2958   PROCESSOR_ATHLON,
2959   PROCESSOR_PENTIUM4,
2960   PROCESSOR_K8,
2961   PROCESSOR_max
2962 };
2963
2964 extern enum processor_type ix86_tune;
2965 extern const char *ix86_tune_string;
2966
2967 extern enum processor_type ix86_arch;
2968 extern const char *ix86_arch_string;
2969
2970 enum fpmath_unit
2971 {
2972   FPMATH_387 = 1,
2973   FPMATH_SSE = 2
2974 };
2975
2976 extern enum fpmath_unit ix86_fpmath;
2977 extern const char *ix86_fpmath_string;
2978
2979 enum tls_dialect
2980 {
2981   TLS_DIALECT_GNU,
2982   TLS_DIALECT_SUN
2983 };
2984
2985 extern enum tls_dialect ix86_tls_dialect;
2986 extern const char *ix86_tls_dialect_string;
2987
2988 enum cmodel {
2989   CM_32,        /* The traditional 32-bit ABI.  */
2990   CM_SMALL,     /* Assumes all code and data fits in the low 31 bits.  */
2991   CM_KERNEL,    /* Assumes all code and data fits in the high 31 bits.  */
2992   CM_MEDIUM,    /* Assumes code fits in the low 31 bits; data unlimited.  */
2993   CM_LARGE,     /* No assumptions.  */
2994   CM_SMALL_PIC  /* Assumes code+data+got/plt fits in a 31 bit region.  */
2995 };
2996
2997 extern enum cmodel ix86_cmodel;
2998 extern const char *ix86_cmodel_string;
2999
3000 /* Size of the RED_ZONE area.  */
3001 #define RED_ZONE_SIZE 128
3002 /* Reserved area of the red zone for temporaries.  */
3003 #define RED_ZONE_RESERVE 8
3004
3005 enum asm_dialect {
3006   ASM_ATT,
3007   ASM_INTEL
3008 };
3009
3010 extern const char *ix86_asm_string;
3011 extern enum asm_dialect ix86_asm_dialect;
3012
3013 extern int ix86_regparm;
3014 extern const char *ix86_regparm_string;
3015
3016 extern int ix86_preferred_stack_boundary;
3017 extern const char *ix86_preferred_stack_boundary_string;
3018
3019 extern int ix86_branch_cost;
3020 extern const char *ix86_branch_cost_string;
3021
3022 extern const char *ix86_debug_arg_string;
3023 extern const char *ix86_debug_addr_string;
3024
3025 /* Obsoleted by -f options.  Remove before 3.2 ships.  */
3026 extern const char *ix86_align_loops_string;
3027 extern const char *ix86_align_jumps_string;
3028 extern const char *ix86_align_funcs_string;
3029
3030 /* Smallest class containing REGNO.  */
3031 extern enum reg_class const regclass_map[FIRST_PSEUDO_REGISTER];
3032
3033 extern rtx ix86_compare_op0;    /* operand 0 for comparisons */
3034 extern rtx ix86_compare_op1;    /* operand 1 for comparisons */
3035 \f
3036 /* To properly truncate FP values into integers, we need to set i387 control
3037    word.  We can't emit proper mode switching code before reload, as spills
3038    generated by reload may truncate values incorrectly, but we still can avoid
3039    redundant computation of new control word by the mode switching pass.
3040    The fldcw instructions are still emitted redundantly, but this is probably
3041    not going to be noticeable problem, as most CPUs do have fast path for
3042    the sequence.
3043
3044    The machinery is to emit simple truncation instructions and split them
3045    before reload to instructions having USEs of two memory locations that
3046    are filled by this code to old and new control word.
3047
3048    Post-reload pass may be later used to eliminate the redundant fildcw if
3049    needed.  */
3050
3051 enum fp_cw_mode {FP_CW_STORED, FP_CW_UNINITIALIZED, FP_CW_ANY};
3052
3053 /* Define this macro if the port needs extra instructions inserted
3054    for mode switching in an optimizing compilation.  */
3055
3056 #define OPTIMIZE_MODE_SWITCHING(ENTITY) ix86_optimize_mode_switching
3057
3058 /* If you define `OPTIMIZE_MODE_SWITCHING', you have to define this as
3059    initializer for an array of integers.  Each initializer element N
3060    refers to an entity that needs mode switching, and specifies the
3061    number of different modes that might need to be set for this
3062    entity.  The position of the initializer in the initializer -
3063    starting counting at zero - determines the integer that is used to
3064    refer to the mode-switched entity in question.  */
3065
3066 #define NUM_MODES_FOR_MODE_SWITCHING { FP_CW_ANY }
3067
3068 /* ENTITY is an integer specifying a mode-switched entity.  If
3069    `OPTIMIZE_MODE_SWITCHING' is defined, you must define this macro to
3070    return an integer value not larger than the corresponding element
3071    in `NUM_MODES_FOR_MODE_SWITCHING', to denote the mode that ENTITY
3072    must be switched into prior to the execution of INSN.  */
3073
3074 #define MODE_NEEDED(ENTITY, I)                                          \
3075   (GET_CODE (I) == CALL_INSN                                            \
3076    || (GET_CODE (I) == INSN && (asm_noperands (PATTERN (I)) >= 0        \
3077                                 || GET_CODE (PATTERN (I)) == ASM_INPUT))\
3078    ? FP_CW_UNINITIALIZED                                                \
3079    : recog_memoized (I) < 0 || get_attr_type (I) != TYPE_FISTP          \
3080    ? FP_CW_ANY                                                          \
3081    : FP_CW_STORED)
3082
3083 /* This macro specifies the order in which modes for ENTITY are
3084    processed.  0 is the highest priority.  */
3085
3086 #define MODE_PRIORITY_TO_MODE(ENTITY, N) (N)
3087
3088 /* Generate one or more insns to set ENTITY to MODE.  HARD_REG_LIVE
3089    is the set of hard registers live at the point where the insn(s)
3090    are to be inserted.  */
3091
3092 #define EMIT_MODE_SET(ENTITY, MODE, HARD_REGS_LIVE)                     \
3093   ((MODE) == FP_CW_STORED                                               \
3094    ? emit_i387_cw_initialization (assign_386_stack_local (HImode, 1),   \
3095                                   assign_386_stack_local (HImode, 2)), 0\
3096    : 0)
3097 \f
3098 /* Avoid renaming of stack registers, as doing so in combination with
3099    scheduling just increases amount of live registers at time and in
3100    the turn amount of fxch instructions needed.
3101
3102    ??? Maybe Pentium chips benefits from renaming, someone can try....  */
3103
3104 #define HARD_REGNO_RENAME_OK(SRC, TARGET)  \
3105    ((SRC) < FIRST_STACK_REG || (SRC) > LAST_STACK_REG)
3106
3107 \f
3108 #define DLL_IMPORT_EXPORT_PREFIX '#'
3109
3110 #define FASTCALL_PREFIX '@'
3111 \f
3112 struct machine_function GTY(())
3113 {
3114   struct stack_local_entry *stack_locals;
3115   const char *some_ld_name;
3116   int save_varrargs_registers;
3117   int accesses_prev_frame;
3118   int optimize_mode_switching;
3119   /* Set by ix86_compute_frame_layout and used by prologue/epilogue expander to
3120      determine the style used.  */
3121   int use_fast_prologue_epilogue;
3122   /* Number of saved registers USE_FAST_PROLOGUE_EPILOGUE has been computed
3123      for.  */
3124   int use_fast_prologue_epilogue_nregs;
3125 };
3126
3127 #define ix86_stack_locals (cfun->machine->stack_locals)
3128 #define ix86_save_varrargs_registers (cfun->machine->save_varrargs_registers)
3129 #define ix86_optimize_mode_switching (cfun->machine->optimize_mode_switching)
3130
3131 /* Control behavior of x86_file_start.  */
3132 #define X86_FILE_START_VERSION_DIRECTIVE false
3133 #define X86_FILE_START_FLTUSED false
3134
3135 /*
3136 Local variables:
3137 version-control: t
3138 End:
3139 */