OSDN Git Service

* Remove unintended commits.
[pf3gnuchains/gcc-fork.git] / gcc / config / i386 / i386.h
1 /* Definitions of target machine for GCC for IA-32.
2    Copyright (C) 1988, 1992, 1994, 1995, 1996, 1997, 1998, 1999, 2000,
3    2001, 2002, 2003, 2004, 2005, 2006, 2007
4    Free Software Foundation, Inc.
5
6 This file is part of GCC.
7
8 GCC is free software; you can redistribute it and/or modify
9 it under the terms of the GNU General Public License as published by
10 the Free Software Foundation; either version 3, or (at your option)
11 any later version.
12
13 GCC is distributed in the hope that it will be useful,
14 but WITHOUT ANY WARRANTY; without even the implied warranty of
15 MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16 GNU General Public License for more details.
17
18 You should have received a copy of the GNU General Public License
19 along with GCC; see the file COPYING3.  If not see
20 <http://www.gnu.org/licenses/>.  */
21
22 /* The purpose of this file is to define the characteristics of the i386,
23    independent of assembler syntax or operating system.
24
25    Three other files build on this one to describe a specific assembler syntax:
26    bsd386.h, att386.h, and sun386.h.
27
28    The actual tm.h file for a particular system should include
29    this file, and then the file for the appropriate assembler syntax.
30
31    Many macros that specify assembler syntax are omitted entirely from
32    this file because they really belong in the files for particular
33    assemblers.  These include RP, IP, LPREFIX, PUT_OP_SIZE, USE_STAR,
34    ADDR_BEG, ADDR_END, PRINT_IREG, PRINT_SCALE, PRINT_B_I_S, and many
35    that start with ASM_ or end in ASM_OP.  */
36
37 /* Redefines for option macros.  */
38
39 #define TARGET_64BIT    OPTION_ISA_64BIT
40 #define TARGET_MMX      OPTION_ISA_MMX
41 #define TARGET_3DNOW    OPTION_ISA_3DNOW
42 #define TARGET_3DNOW_A  OPTION_ISA_3DNOW_A
43 #define TARGET_SSE      OPTION_ISA_SSE
44 #define TARGET_SSE2     OPTION_ISA_SSE2
45 #define TARGET_SSE3     OPTION_ISA_SSE3
46 #define TARGET_SSSE3    OPTION_ISA_SSSE3
47 #define TARGET_SSE4_1   OPTION_ISA_SSE4_1
48 #define TARGET_SSE4_2   OPTION_ISA_SSE4_2
49 #define TARGET_AVX      OPTION_ISA_AVX
50 #define TARGET_FMA      OPTION_ISA_FMA
51 #define TARGET_SSE4A    OPTION_ISA_SSE4A
52 #define TARGET_SSE5     OPTION_ISA_SSE5
53 #define TARGET_ROUND    OPTION_ISA_ROUND
54 #define TARGET_ABM      OPTION_ISA_ABM
55 #define TARGET_POPCNT   OPTION_ISA_POPCNT
56 #define TARGET_SAHF     OPTION_ISA_SAHF
57 #define TARGET_AES      OPTION_ISA_AES
58 #define TARGET_PCLMUL   OPTION_ISA_PCLMUL
59 #define TARGET_CMPXCHG16B OPTION_ISA_CX16
60
61
62 /* SSE5 and SSE4.1 define the same round instructions */
63 #define OPTION_MASK_ISA_ROUND   (OPTION_MASK_ISA_SSE4_1 | OPTION_MASK_ISA_SSE5)
64 #define OPTION_ISA_ROUND        ((ix86_isa_flags & OPTION_MASK_ISA_ROUND) != 0)
65
66 #include "config/vxworks-dummy.h"
67
68 /* Algorithm to expand string function with.  */
69 enum stringop_alg
70 {
71    no_stringop,
72    libcall,
73    rep_prefix_1_byte,
74    rep_prefix_4_byte,
75    rep_prefix_8_byte,
76    loop_1_byte,
77    loop,
78    unrolled_loop
79 };
80
81 #define NAX_STRINGOP_ALGS 4
82
83 /* Specify what algorithm to use for stringops on known size.
84    When size is unknown, the UNKNOWN_SIZE alg is used.  When size is
85    known at compile time or estimated via feedback, the SIZE array
86    is walked in order until MAX is greater then the estimate (or -1
87    means infinity).  Corresponding ALG is used then.
88    For example initializer:
89     {{256, loop}, {-1, rep_prefix_4_byte}}
90    will use loop for blocks smaller or equal to 256 bytes, rep prefix will
91    be used otherwise.  */
92 struct stringop_algs
93 {
94   const enum stringop_alg unknown_size;
95   const struct stringop_strategy {
96     const int max;
97     const enum stringop_alg alg;
98   } size [NAX_STRINGOP_ALGS];
99 };
100
101 /* Define the specific costs for a given cpu */
102
103 struct processor_costs {
104   const int add;                /* cost of an add instruction */
105   const int lea;                /* cost of a lea instruction */
106   const int shift_var;          /* variable shift costs */
107   const int shift_const;        /* constant shift costs */
108   const int mult_init[5];       /* cost of starting a multiply
109                                    in QImode, HImode, SImode, DImode, TImode*/
110   const int mult_bit;           /* cost of multiply per each bit set */
111   const int divide[5];          /* cost of a divide/mod
112                                    in QImode, HImode, SImode, DImode, TImode*/
113   int movsx;                    /* The cost of movsx operation.  */
114   int movzx;                    /* The cost of movzx operation.  */
115   const int large_insn;         /* insns larger than this cost more */
116   const int move_ratio;         /* The threshold of number of scalar
117                                    memory-to-memory move insns.  */
118   const int movzbl_load;        /* cost of loading using movzbl */
119   const int int_load[3];        /* cost of loading integer registers
120                                    in QImode, HImode and SImode relative
121                                    to reg-reg move (2).  */
122   const int int_store[3];       /* cost of storing integer register
123                                    in QImode, HImode and SImode */
124   const int fp_move;            /* cost of reg,reg fld/fst */
125   const int fp_load[3];         /* cost of loading FP register
126                                    in SFmode, DFmode and XFmode */
127   const int fp_store[3];        /* cost of storing FP register
128                                    in SFmode, DFmode and XFmode */
129   const int mmx_move;           /* cost of moving MMX register.  */
130   const int mmx_load[2];        /* cost of loading MMX register
131                                    in SImode and DImode */
132   const int mmx_store[2];       /* cost of storing MMX register
133                                    in SImode and DImode */
134   const int sse_move;           /* cost of moving SSE register.  */
135   const int sse_load[3];        /* cost of loading SSE register
136                                    in SImode, DImode and TImode*/
137   const int sse_store[3];       /* cost of storing SSE register
138                                    in SImode, DImode and TImode*/
139   const int mmxsse_to_integer;  /* cost of moving mmxsse register to
140                                    integer and vice versa.  */
141   const int l1_cache_size;      /* size of l1 cache, in kilobytes.  */
142   const int l2_cache_size;      /* size of l2 cache, in kilobytes.  */
143   const int prefetch_block;     /* bytes moved to cache for prefetch.  */
144   const int simultaneous_prefetches; /* number of parallel prefetch
145                                    operations.  */
146   const int branch_cost;        /* Default value for BRANCH_COST.  */
147   const int fadd;               /* cost of FADD and FSUB instructions.  */
148   const int fmul;               /* cost of FMUL instruction.  */
149   const int fdiv;               /* cost of FDIV instruction.  */
150   const int fabs;               /* cost of FABS instruction.  */
151   const int fchs;               /* cost of FCHS instruction.  */
152   const int fsqrt;              /* cost of FSQRT instruction.  */
153                                 /* Specify what algorithm
154                                    to use for stringops on unknown size.  */
155   struct stringop_algs memcpy[2], memset[2];
156   const int scalar_stmt_cost;   /* Cost of any scalar operation, excluding
157                                    load and store.  */
158   const int scalar_load_cost;   /* Cost of scalar load.  */
159   const int scalar_store_cost;  /* Cost of scalar store.  */
160   const int vec_stmt_cost;      /* Cost of any vector operation, excluding
161                                    load, store, vector-to-scalar and
162                                    scalar-to-vector operation.  */
163   const int vec_to_scalar_cost;    /* Cost of vect-to-scalar operation.  */
164   const int scalar_to_vec_cost;    /* Cost of scalar-to-vector operation.  */
165   const int vec_align_load_cost;   /* Cost of aligned vector load.  */
166   const int vec_unalign_load_cost; /* Cost of unaligned vector load.  */
167   const int vec_store_cost;        /* Cost of vector store.  */
168   const int cond_taken_branch_cost;    /* Cost of taken branch for vectorizer
169                                           cost model.  */
170   const int cond_not_taken_branch_cost;/* Cost of not taken branch for
171                                           vectorizer cost model.  */
172 };
173
174 extern const struct processor_costs *ix86_cost;
175 extern const struct processor_costs ix86_size_cost;
176
177 #define ix86_cur_cost() \
178   (optimize_insn_for_size_p () ? &ix86_size_cost: ix86_cost)
179
180 /* Macros used in the machine description to test the flags.  */
181
182 /* configure can arrange to make this 2, to force a 486.  */
183
184 #ifndef TARGET_CPU_DEFAULT
185 #define TARGET_CPU_DEFAULT TARGET_CPU_DEFAULT_generic
186 #endif
187
188 #ifndef TARGET_FPMATH_DEFAULT
189 #define TARGET_FPMATH_DEFAULT \
190   (TARGET_64BIT && TARGET_SSE ? FPMATH_SSE : FPMATH_387)
191 #endif
192
193 #define TARGET_FLOAT_RETURNS_IN_80387 TARGET_FLOAT_RETURNS
194
195 /* 64bit Sledgehammer mode.  For libgcc2 we make sure this is a
196    compile-time constant.  */
197 #ifdef IN_LIBGCC2
198 #undef TARGET_64BIT
199 #ifdef __x86_64__
200 #define TARGET_64BIT 1
201 #else
202 #define TARGET_64BIT 0
203 #endif
204 #else
205 #ifndef TARGET_BI_ARCH
206 #undef TARGET_64BIT
207 #if TARGET_64BIT_DEFAULT
208 #define TARGET_64BIT 1
209 #else
210 #define TARGET_64BIT 0
211 #endif
212 #endif
213 #endif
214
215 #define HAS_LONG_COND_BRANCH 1
216 #define HAS_LONG_UNCOND_BRANCH 1
217
218 #define TARGET_386 (ix86_tune == PROCESSOR_I386)
219 #define TARGET_486 (ix86_tune == PROCESSOR_I486)
220 #define TARGET_PENTIUM (ix86_tune == PROCESSOR_PENTIUM)
221 #define TARGET_PENTIUMPRO (ix86_tune == PROCESSOR_PENTIUMPRO)
222 #define TARGET_GEODE (ix86_tune == PROCESSOR_GEODE)
223 #define TARGET_K6 (ix86_tune == PROCESSOR_K6)
224 #define TARGET_ATHLON (ix86_tune == PROCESSOR_ATHLON)
225 #define TARGET_PENTIUM4 (ix86_tune == PROCESSOR_PENTIUM4)
226 #define TARGET_K8 (ix86_tune == PROCESSOR_K8)
227 #define TARGET_ATHLON_K8 (TARGET_K8 || TARGET_ATHLON)
228 #define TARGET_NOCONA (ix86_tune == PROCESSOR_NOCONA)
229 #define TARGET_CORE2 (ix86_tune == PROCESSOR_CORE2)
230 #define TARGET_GENERIC32 (ix86_tune == PROCESSOR_GENERIC32)
231 #define TARGET_GENERIC64 (ix86_tune == PROCESSOR_GENERIC64)
232 #define TARGET_GENERIC (TARGET_GENERIC32 || TARGET_GENERIC64)
233 #define TARGET_AMDFAM10 (ix86_tune == PROCESSOR_AMDFAM10)
234
235 /* Feature tests against the various tunings.  */
236 enum ix86_tune_indices {
237   X86_TUNE_USE_LEAVE,
238   X86_TUNE_PUSH_MEMORY,
239   X86_TUNE_ZERO_EXTEND_WITH_AND,
240   X86_TUNE_UNROLL_STRLEN,
241   X86_TUNE_DEEP_BRANCH_PREDICTION,
242   X86_TUNE_BRANCH_PREDICTION_HINTS,
243   X86_TUNE_DOUBLE_WITH_ADD,
244   X86_TUNE_USE_SAHF,
245   X86_TUNE_MOVX,
246   X86_TUNE_PARTIAL_REG_STALL,
247   X86_TUNE_PARTIAL_FLAG_REG_STALL,
248   X86_TUNE_USE_HIMODE_FIOP,
249   X86_TUNE_USE_SIMODE_FIOP,
250   X86_TUNE_USE_MOV0,
251   X86_TUNE_USE_CLTD,
252   X86_TUNE_USE_XCHGB,
253   X86_TUNE_SPLIT_LONG_MOVES,
254   X86_TUNE_READ_MODIFY_WRITE,
255   X86_TUNE_READ_MODIFY,
256   X86_TUNE_PROMOTE_QIMODE,
257   X86_TUNE_FAST_PREFIX,
258   X86_TUNE_SINGLE_STRINGOP,
259   X86_TUNE_QIMODE_MATH,
260   X86_TUNE_HIMODE_MATH,
261   X86_TUNE_PROMOTE_QI_REGS,
262   X86_TUNE_PROMOTE_HI_REGS,
263   X86_TUNE_ADD_ESP_4,
264   X86_TUNE_ADD_ESP_8,
265   X86_TUNE_SUB_ESP_4,
266   X86_TUNE_SUB_ESP_8,
267   X86_TUNE_INTEGER_DFMODE_MOVES,
268   X86_TUNE_PARTIAL_REG_DEPENDENCY,
269   X86_TUNE_SSE_PARTIAL_REG_DEPENDENCY,
270   X86_TUNE_SSE_UNALIGNED_MOVE_OPTIMAL,
271   X86_TUNE_SSE_SPLIT_REGS,
272   X86_TUNE_SSE_TYPELESS_STORES,
273   X86_TUNE_SSE_LOAD0_BY_PXOR,
274   X86_TUNE_MEMORY_MISMATCH_STALL,
275   X86_TUNE_PROLOGUE_USING_MOVE,
276   X86_TUNE_EPILOGUE_USING_MOVE,
277   X86_TUNE_SHIFT1,
278   X86_TUNE_USE_FFREEP,
279   X86_TUNE_INTER_UNIT_MOVES,
280   X86_TUNE_INTER_UNIT_CONVERSIONS,
281   X86_TUNE_FOUR_JUMP_LIMIT,
282   X86_TUNE_SCHEDULE,
283   X86_TUNE_USE_BT,
284   X86_TUNE_USE_INCDEC,
285   X86_TUNE_PAD_RETURNS,
286   X86_TUNE_EXT_80387_CONSTANTS,
287   X86_TUNE_SHORTEN_X87_SSE,
288   X86_TUNE_AVOID_VECTOR_DECODE,
289   X86_TUNE_PROMOTE_HIMODE_IMUL,
290   X86_TUNE_SLOW_IMUL_IMM32_MEM,
291   X86_TUNE_SLOW_IMUL_IMM8,
292   X86_TUNE_MOVE_M1_VIA_OR,
293   X86_TUNE_NOT_UNPAIRABLE,
294   X86_TUNE_NOT_VECTORMODE,
295   X86_TUNE_USE_VECTOR_FP_CONVERTS,
296   X86_TUNE_USE_VECTOR_CONVERTS,
297   X86_TUNE_FUSE_CMP_AND_BRANCH,
298
299   X86_TUNE_LAST
300 };
301
302 extern unsigned char ix86_tune_features[X86_TUNE_LAST];
303
304 #define TARGET_USE_LEAVE        ix86_tune_features[X86_TUNE_USE_LEAVE]
305 #define TARGET_PUSH_MEMORY      ix86_tune_features[X86_TUNE_PUSH_MEMORY]
306 #define TARGET_ZERO_EXTEND_WITH_AND \
307         ix86_tune_features[X86_TUNE_ZERO_EXTEND_WITH_AND]
308 #define TARGET_UNROLL_STRLEN    ix86_tune_features[X86_TUNE_UNROLL_STRLEN]
309 #define TARGET_DEEP_BRANCH_PREDICTION \
310         ix86_tune_features[X86_TUNE_DEEP_BRANCH_PREDICTION]
311 #define TARGET_BRANCH_PREDICTION_HINTS \
312         ix86_tune_features[X86_TUNE_BRANCH_PREDICTION_HINTS]
313 #define TARGET_DOUBLE_WITH_ADD  ix86_tune_features[X86_TUNE_DOUBLE_WITH_ADD]
314 #define TARGET_USE_SAHF         ix86_tune_features[X86_TUNE_USE_SAHF]
315 #define TARGET_MOVX             ix86_tune_features[X86_TUNE_MOVX]
316 #define TARGET_PARTIAL_REG_STALL ix86_tune_features[X86_TUNE_PARTIAL_REG_STALL]
317 #define TARGET_PARTIAL_FLAG_REG_STALL \
318         ix86_tune_features[X86_TUNE_PARTIAL_FLAG_REG_STALL]
319 #define TARGET_USE_HIMODE_FIOP  ix86_tune_features[X86_TUNE_USE_HIMODE_FIOP]
320 #define TARGET_USE_SIMODE_FIOP  ix86_tune_features[X86_TUNE_USE_SIMODE_FIOP]
321 #define TARGET_USE_MOV0         ix86_tune_features[X86_TUNE_USE_MOV0]
322 #define TARGET_USE_CLTD         ix86_tune_features[X86_TUNE_USE_CLTD]
323 #define TARGET_USE_XCHGB        ix86_tune_features[X86_TUNE_USE_XCHGB]
324 #define TARGET_SPLIT_LONG_MOVES ix86_tune_features[X86_TUNE_SPLIT_LONG_MOVES]
325 #define TARGET_READ_MODIFY_WRITE ix86_tune_features[X86_TUNE_READ_MODIFY_WRITE]
326 #define TARGET_READ_MODIFY      ix86_tune_features[X86_TUNE_READ_MODIFY]
327 #define TARGET_PROMOTE_QImode   ix86_tune_features[X86_TUNE_PROMOTE_QIMODE]
328 #define TARGET_FAST_PREFIX      ix86_tune_features[X86_TUNE_FAST_PREFIX]
329 #define TARGET_SINGLE_STRINGOP  ix86_tune_features[X86_TUNE_SINGLE_STRINGOP]
330 #define TARGET_QIMODE_MATH      ix86_tune_features[X86_TUNE_QIMODE_MATH]
331 #define TARGET_HIMODE_MATH      ix86_tune_features[X86_TUNE_HIMODE_MATH]
332 #define TARGET_PROMOTE_QI_REGS  ix86_tune_features[X86_TUNE_PROMOTE_QI_REGS]
333 #define TARGET_PROMOTE_HI_REGS  ix86_tune_features[X86_TUNE_PROMOTE_HI_REGS]
334 #define TARGET_ADD_ESP_4        ix86_tune_features[X86_TUNE_ADD_ESP_4]
335 #define TARGET_ADD_ESP_8        ix86_tune_features[X86_TUNE_ADD_ESP_8]
336 #define TARGET_SUB_ESP_4        ix86_tune_features[X86_TUNE_SUB_ESP_4]
337 #define TARGET_SUB_ESP_8        ix86_tune_features[X86_TUNE_SUB_ESP_8]
338 #define TARGET_INTEGER_DFMODE_MOVES \
339         ix86_tune_features[X86_TUNE_INTEGER_DFMODE_MOVES]
340 #define TARGET_PARTIAL_REG_DEPENDENCY \
341         ix86_tune_features[X86_TUNE_PARTIAL_REG_DEPENDENCY]
342 #define TARGET_SSE_PARTIAL_REG_DEPENDENCY \
343         ix86_tune_features[X86_TUNE_SSE_PARTIAL_REG_DEPENDENCY]
344 #define TARGET_SSE_UNALIGNED_MOVE_OPTIMAL \
345         ix86_tune_features[X86_TUNE_SSE_UNALIGNED_MOVE_OPTIMAL]
346 #define TARGET_SSE_SPLIT_REGS   ix86_tune_features[X86_TUNE_SSE_SPLIT_REGS]
347 #define TARGET_SSE_TYPELESS_STORES \
348         ix86_tune_features[X86_TUNE_SSE_TYPELESS_STORES]
349 #define TARGET_SSE_LOAD0_BY_PXOR ix86_tune_features[X86_TUNE_SSE_LOAD0_BY_PXOR]
350 #define TARGET_MEMORY_MISMATCH_STALL \
351         ix86_tune_features[X86_TUNE_MEMORY_MISMATCH_STALL]
352 #define TARGET_PROLOGUE_USING_MOVE \
353         ix86_tune_features[X86_TUNE_PROLOGUE_USING_MOVE]
354 #define TARGET_EPILOGUE_USING_MOVE \
355         ix86_tune_features[X86_TUNE_EPILOGUE_USING_MOVE]
356 #define TARGET_SHIFT1           ix86_tune_features[X86_TUNE_SHIFT1]
357 #define TARGET_USE_FFREEP       ix86_tune_features[X86_TUNE_USE_FFREEP]
358 #define TARGET_INTER_UNIT_MOVES ix86_tune_features[X86_TUNE_INTER_UNIT_MOVES]
359 #define TARGET_INTER_UNIT_CONVERSIONS\
360         ix86_tune_features[X86_TUNE_INTER_UNIT_CONVERSIONS]
361 #define TARGET_FOUR_JUMP_LIMIT  ix86_tune_features[X86_TUNE_FOUR_JUMP_LIMIT]
362 #define TARGET_SCHEDULE         ix86_tune_features[X86_TUNE_SCHEDULE]
363 #define TARGET_USE_BT           ix86_tune_features[X86_TUNE_USE_BT]
364 #define TARGET_USE_INCDEC       ix86_tune_features[X86_TUNE_USE_INCDEC]
365 #define TARGET_PAD_RETURNS      ix86_tune_features[X86_TUNE_PAD_RETURNS]
366 #define TARGET_EXT_80387_CONSTANTS \
367         ix86_tune_features[X86_TUNE_EXT_80387_CONSTANTS]
368 #define TARGET_SHORTEN_X87_SSE  ix86_tune_features[X86_TUNE_SHORTEN_X87_SSE]
369 #define TARGET_AVOID_VECTOR_DECODE \
370         ix86_tune_features[X86_TUNE_AVOID_VECTOR_DECODE]
371 #define TARGET_TUNE_PROMOTE_HIMODE_IMUL \
372         ix86_tune_features[X86_TUNE_PROMOTE_HIMODE_IMUL]
373 #define TARGET_SLOW_IMUL_IMM32_MEM \
374         ix86_tune_features[X86_TUNE_SLOW_IMUL_IMM32_MEM]
375 #define TARGET_SLOW_IMUL_IMM8   ix86_tune_features[X86_TUNE_SLOW_IMUL_IMM8]
376 #define TARGET_MOVE_M1_VIA_OR   ix86_tune_features[X86_TUNE_MOVE_M1_VIA_OR]
377 #define TARGET_NOT_UNPAIRABLE   ix86_tune_features[X86_TUNE_NOT_UNPAIRABLE]
378 #define TARGET_NOT_VECTORMODE   ix86_tune_features[X86_TUNE_NOT_VECTORMODE]
379 #define TARGET_USE_VECTOR_FP_CONVERTS \
380         ix86_tune_features[X86_TUNE_USE_VECTOR_FP_CONVERTS]
381 #define TARGET_USE_VECTOR_CONVERTS \
382         ix86_tune_features[X86_TUNE_USE_VECTOR_CONVERTS]
383 #define TARGET_FUSE_CMP_AND_BRANCH \
384         ix86_tune_features[X86_TUNE_FUSE_CMP_AND_BRANCH]
385
386 /* Feature tests against the various architecture variations.  */
387 enum ix86_arch_indices {
388   X86_ARCH_CMOVE,               /* || TARGET_SSE */
389   X86_ARCH_CMPXCHG,
390   X86_ARCH_CMPXCHG8B,
391   X86_ARCH_XADD,
392   X86_ARCH_BSWAP,
393
394   X86_ARCH_LAST
395 };
396
397 extern unsigned char ix86_arch_features[X86_ARCH_LAST];
398
399 #define TARGET_CMOVE            ix86_arch_features[X86_ARCH_CMOVE]
400 #define TARGET_CMPXCHG          ix86_arch_features[X86_ARCH_CMPXCHG]
401 #define TARGET_CMPXCHG8B        ix86_arch_features[X86_ARCH_CMPXCHG8B]
402 #define TARGET_XADD             ix86_arch_features[X86_ARCH_XADD]
403 #define TARGET_BSWAP            ix86_arch_features[X86_ARCH_BSWAP]
404
405 #define TARGET_FISTTP           (TARGET_SSE3 && TARGET_80387)
406
407 extern int x86_prefetch_sse;
408
409 #define TARGET_PREFETCH_SSE     x86_prefetch_sse
410
411 #define ASSEMBLER_DIALECT       (ix86_asm_dialect)
412
413 #define TARGET_SSE_MATH         ((ix86_fpmath & FPMATH_SSE) != 0)
414 #define TARGET_MIX_SSE_I387 \
415  ((ix86_fpmath & (FPMATH_SSE | FPMATH_387)) == (FPMATH_SSE | FPMATH_387))
416
417 #define TARGET_GNU_TLS          (ix86_tls_dialect == TLS_DIALECT_GNU)
418 #define TARGET_GNU2_TLS         (ix86_tls_dialect == TLS_DIALECT_GNU2)
419 #define TARGET_ANY_GNU_TLS      (TARGET_GNU_TLS || TARGET_GNU2_TLS)
420 #define TARGET_SUN_TLS          (ix86_tls_dialect == TLS_DIALECT_SUN)
421
422 extern int ix86_isa_flags;
423
424 #ifndef TARGET_64BIT_DEFAULT
425 #define TARGET_64BIT_DEFAULT 0
426 #endif
427 #ifndef TARGET_TLS_DIRECT_SEG_REFS_DEFAULT
428 #define TARGET_TLS_DIRECT_SEG_REFS_DEFAULT 0
429 #endif
430
431 /* Fence to use after loop using storent.  */
432
433 extern tree x86_mfence;
434 #define FENCE_FOLLOWING_MOVNT x86_mfence
435
436 /* Once GDB has been enhanced to deal with functions without frame
437    pointers, we can change this to allow for elimination of
438    the frame pointer in leaf functions.  */
439 #define TARGET_DEFAULT 0
440
441 /* Extra bits to force.  */
442 #define TARGET_SUBTARGET_DEFAULT 0
443 #define TARGET_SUBTARGET_ISA_DEFAULT 0
444
445 /* Extra bits to force on w/ 32-bit mode.  */
446 #define TARGET_SUBTARGET32_DEFAULT 0
447 #define TARGET_SUBTARGET32_ISA_DEFAULT 0
448
449 /* Extra bits to force on w/ 64-bit mode.  */
450 #define TARGET_SUBTARGET64_DEFAULT 0
451 #define TARGET_SUBTARGET64_ISA_DEFAULT 0
452
453 /* This is not really a target flag, but is done this way so that
454    it's analogous to similar code for Mach-O on PowerPC.  darwin.h
455    redefines this to 1.  */
456 #define TARGET_MACHO 0
457
458 /* Likewise, for the Windows 64-bit ABI.  */
459 #define TARGET_64BIT_MS_ABI (TARGET_64BIT && ix86_cfun_abi () == MS_ABI)
460
461 /* Available call abi.  */
462 enum calling_abi
463 {
464   SYSV_ABI = 0,
465   MS_ABI = 1
466 };
467
468 /* The default abi form used by target.  */
469 #define DEFAULT_ABI SYSV_ABI
470
471 /* Subtargets may reset this to 1 in order to enable 96-bit long double
472    with the rounding mode forced to 53 bits.  */
473 #define TARGET_96_ROUND_53_LONG_DOUBLE 0
474
475 /* Sometimes certain combinations of command options do not make
476    sense on a particular target machine.  You can define a macro
477    `OVERRIDE_OPTIONS' to take account of this.  This macro, if
478    defined, is executed once just after all the command options have
479    been parsed.
480
481    Don't use this macro to turn on various extra optimizations for
482    `-O'.  That is what `OPTIMIZATION_OPTIONS' is for.  */
483
484 #define OVERRIDE_OPTIONS override_options (true)
485
486 /* Define this to change the optimizations performed by default.  */
487 #define OPTIMIZATION_OPTIONS(LEVEL, SIZE) \
488   optimization_options ((LEVEL), (SIZE))
489
490 /* -march=native handling only makes sense with compiler running on
491    an x86 or x86_64 chip.  If changing this condition, also change
492    the condition in driver-i386.c.  */
493 #if defined(__i386__) || defined(__x86_64__)
494 /* In driver-i386.c.  */
495 extern const char *host_detect_local_cpu (int argc, const char **argv);
496 #define EXTRA_SPEC_FUNCTIONS \
497   { "local_cpu_detect", host_detect_local_cpu },
498 #define HAVE_LOCAL_CPU_DETECT
499 #endif
500
501 #if TARGET_64BIT_DEFAULT
502 #define OPT_ARCH64 "!m32"
503 #define OPT_ARCH32 "m32"
504 #else
505 #define OPT_ARCH64 "m64"
506 #define OPT_ARCH32 "!m64"
507 #endif
508
509 /* Support for configure-time defaults of some command line options.
510    The order here is important so that -march doesn't squash the
511    tune or cpu values.  */
512 #define OPTION_DEFAULT_SPECS                                       \
513   {"tune", "%{!mtune=*:%{!mcpu=*:%{!march=*:-mtune=%(VALUE)}}}" }, \
514   {"tune_32", "%{" OPT_ARCH32 ":%{!mtune=*:%{!mcpu=*:%{!march=*:-mtune=%(VALUE)}}}}" }, \
515   {"tune_64", "%{" OPT_ARCH64 ":%{!mtune=*:%{!mcpu=*:%{!march=*:-mtune=%(VALUE)}}}}" }, \
516   {"cpu", "%{!mtune=*:%{!mcpu=*:%{!march=*:-mtune=%(VALUE)}}}" },  \
517   {"cpu_32", "%{" OPT_ARCH32 ":%{!mtune=*:%{!mcpu=*:%{!march=*:-mtune=%(VALUE)}}}}" }, \
518   {"cpu_64", "%{" OPT_ARCH64 ":%{!mtune=*:%{!mcpu=*:%{!march=*:-mtune=%(VALUE)}}}}" }, \
519   {"arch", "%{!march=*:-march=%(VALUE)}"},                         \
520   {"arch_32", "%{" OPT_ARCH32 ":%{!march=*:-march=%(VALUE)}}"},    \
521   {"arch_64", "%{" OPT_ARCH64 ":%{!march=*:-march=%(VALUE)}}"},
522
523 /* Specs for the compiler proper */
524
525 #ifndef CC1_CPU_SPEC
526 #define CC1_CPU_SPEC_1 "\
527 %{mcpu=*:-mtune=%* \
528 %n`-mcpu=' is deprecated. Use `-mtune=' or '-march=' instead.\n} \
529 %<mcpu=* \
530 %{mintel-syntax:-masm=intel \
531 %n`-mintel-syntax' is deprecated. Use `-masm=intel' instead.\n} \
532 %{mno-intel-syntax:-masm=att \
533 %n`-mno-intel-syntax' is deprecated. Use `-masm=att' instead.\n}"
534
535 #ifndef HAVE_LOCAL_CPU_DETECT
536 #define CC1_CPU_SPEC CC1_CPU_SPEC_1
537 #else
538 #define CC1_CPU_SPEC CC1_CPU_SPEC_1 \
539 "%{march=native:%<march=native %:local_cpu_detect(arch) \
540   %{!mtune=*:%<mtune=native %:local_cpu_detect(tune)}} \
541 %{mtune=native:%<mtune=native %:local_cpu_detect(tune)}"
542 #endif
543 #endif
544 \f
545 /* Target CPU builtins.  */
546 #define TARGET_CPU_CPP_BUILTINS() ix86_target_macros ()
547
548 /* Target Pragmas.  */
549 #define REGISTER_TARGET_PRAGMAS() ix86_register_pragmas ()
550
551 enum target_cpu_default
552 {
553   TARGET_CPU_DEFAULT_generic = 0,
554
555   TARGET_CPU_DEFAULT_i386,
556   TARGET_CPU_DEFAULT_i486,
557   TARGET_CPU_DEFAULT_pentium,
558   TARGET_CPU_DEFAULT_pentium_mmx,
559   TARGET_CPU_DEFAULT_pentiumpro,
560   TARGET_CPU_DEFAULT_pentium2,
561   TARGET_CPU_DEFAULT_pentium3,
562   TARGET_CPU_DEFAULT_pentium4,
563   TARGET_CPU_DEFAULT_pentium_m,
564   TARGET_CPU_DEFAULT_prescott,
565   TARGET_CPU_DEFAULT_nocona,
566   TARGET_CPU_DEFAULT_core2,
567
568   TARGET_CPU_DEFAULT_geode,
569   TARGET_CPU_DEFAULT_k6,
570   TARGET_CPU_DEFAULT_k6_2,
571   TARGET_CPU_DEFAULT_k6_3,
572   TARGET_CPU_DEFAULT_athlon,
573   TARGET_CPU_DEFAULT_athlon_sse,
574   TARGET_CPU_DEFAULT_k8,
575   TARGET_CPU_DEFAULT_amdfam10,
576
577   TARGET_CPU_DEFAULT_max
578 };
579
580 #ifndef CC1_SPEC
581 #define CC1_SPEC "%(cc1_cpu) "
582 #endif
583
584 /* This macro defines names of additional specifications to put in the
585    specs that can be used in various specifications like CC1_SPEC.  Its
586    definition is an initializer with a subgrouping for each command option.
587
588    Each subgrouping contains a string constant, that defines the
589    specification name, and a string constant that used by the GCC driver
590    program.
591
592    Do not define this macro if it does not need to do anything.  */
593
594 #ifndef SUBTARGET_EXTRA_SPECS
595 #define SUBTARGET_EXTRA_SPECS
596 #endif
597
598 #define EXTRA_SPECS                                                     \
599   { "cc1_cpu",  CC1_CPU_SPEC },                                         \
600   SUBTARGET_EXTRA_SPECS
601 \f
602
603 /* Set the value of FLT_EVAL_METHOD in float.h.  When using only the
604    FPU, assume that the fpcw is set to extended precision; when using
605    only SSE, rounding is correct; when using both SSE and the FPU,
606    the rounding precision is indeterminate, since either may be chosen
607    apparently at random.  */
608 #define TARGET_FLT_EVAL_METHOD \
609   (TARGET_MIX_SSE_I387 ? -1 : TARGET_SSE_MATH ? 0 : 2)
610
611 /* target machine storage layout */
612
613 #define SHORT_TYPE_SIZE 16
614 #define INT_TYPE_SIZE 32
615 #define FLOAT_TYPE_SIZE 32
616 #define LONG_TYPE_SIZE BITS_PER_WORD
617 #define DOUBLE_TYPE_SIZE 64
618 #define LONG_LONG_TYPE_SIZE 64
619 #define LONG_DOUBLE_TYPE_SIZE 80
620
621 #define WIDEST_HARDWARE_FP_SIZE LONG_DOUBLE_TYPE_SIZE
622
623 #if defined (TARGET_BI_ARCH) || TARGET_64BIT_DEFAULT
624 #define MAX_BITS_PER_WORD 64
625 #else
626 #define MAX_BITS_PER_WORD 32
627 #endif
628
629 /* Define this if most significant byte of a word is the lowest numbered.  */
630 /* That is true on the 80386.  */
631
632 #define BITS_BIG_ENDIAN 0
633
634 /* Define this if most significant byte of a word is the lowest numbered.  */
635 /* That is not true on the 80386.  */
636 #define BYTES_BIG_ENDIAN 0
637
638 /* Define this if most significant word of a multiword number is the lowest
639    numbered.  */
640 /* Not true for 80386 */
641 #define WORDS_BIG_ENDIAN 0
642
643 /* Width of a word, in units (bytes).  */
644 #define UNITS_PER_WORD          (TARGET_64BIT ? 8 : 4)
645 #ifdef IN_LIBGCC2
646 #define MIN_UNITS_PER_WORD      (TARGET_64BIT ? 8 : 4)
647 #else
648 #define MIN_UNITS_PER_WORD      4
649 #endif
650
651 /* Allocation boundary (in *bits*) for storing arguments in argument list.  */
652 #define PARM_BOUNDARY BITS_PER_WORD
653
654 /* Boundary (in *bits*) on which stack pointer should be aligned.  */
655 #define STACK_BOUNDARY \
656  (TARGET_64BIT && DEFAULT_ABI == MS_ABI ? 128 : BITS_PER_WORD)
657
658 /* Stack boundary of the main function guaranteed by OS.  */
659 #define MAIN_STACK_BOUNDARY (TARGET_64BIT ? 128 : 32)
660
661 /* Minimum stack boundary.  */
662 #define MIN_STACK_BOUNDARY (TARGET_64BIT ? 128 : 32)
663
664 /* Boundary (in *bits*) on which the stack pointer prefers to be
665    aligned; the compiler cannot rely on having this alignment.  */
666 #define PREFERRED_STACK_BOUNDARY ix86_preferred_stack_boundary
667
668 /* It should be MIN_STACK_BOUNDARY.  But we set it to 128 bits for
669    both 32bit and 64bit, to support codes that need 128 bit stack
670    alignment for SSE instructions, but can't realign the stack.  */
671 #define PREFERRED_STACK_BOUNDARY_DEFAULT 128
672
673 /* 1 if -mstackrealign should be turned on by default.  It will
674    generate an alternate prologue and epilogue that realigns the
675    runtime stack if nessary.  This supports mixing codes that keep a
676    4-byte aligned stack, as specified by i386 psABI, with codes that
677    need a 16-byte aligned stack, as required by SSE instructions.  If
678    STACK_REALIGN_DEFAULT is 1 and PREFERRED_STACK_BOUNDARY_DEFAULT is
679    128, stacks for all functions may be realigned.  */
680 #define STACK_REALIGN_DEFAULT 0
681
682 /* Boundary (in *bits*) on which the incoming stack is aligned.  */
683 #define INCOMING_STACK_BOUNDARY ix86_incoming_stack_boundary
684
685 /* Target OS keeps a vector-aligned (128-bit, 16-byte) stack.  This is
686    mandatory for the 64-bit ABI, and may or may not be true for other
687    operating systems.  */
688 #define TARGET_KEEPS_VECTOR_ALIGNED_STACK TARGET_64BIT
689
690 /* Minimum allocation boundary for the code of a function.  */
691 #define FUNCTION_BOUNDARY 8
692
693 /* C++ stores the virtual bit in the lowest bit of function pointers.  */
694 #define TARGET_PTRMEMFUNC_VBIT_LOCATION ptrmemfunc_vbit_in_pfn
695
696 /* Alignment of field after `int : 0' in a structure.  */
697
698 #define EMPTY_FIELD_BOUNDARY BITS_PER_WORD
699
700 /* Minimum size in bits of the largest boundary to which any
701    and all fundamental data types supported by the hardware
702    might need to be aligned. No data type wants to be aligned
703    rounder than this.
704
705    Pentium+ prefers DFmode values to be aligned to 64 bit boundary
706    and Pentium Pro XFmode values at 128 bit boundaries.  */
707
708 #define BIGGEST_ALIGNMENT (TARGET_AVX ? 256: 128)
709
710 /* Maximum stack alignment.  */
711 #define MAX_STACK_ALIGNMENT MAX_OFILE_ALIGNMENT
712
713 /* Decide whether a variable of mode MODE should be 128 bit aligned.  */
714 #define ALIGN_MODE_128(MODE) \
715  ((MODE) == XFmode || SSE_REG_MODE_P (MODE))
716
717 /* The published ABIs say that doubles should be aligned on word
718    boundaries, so lower the alignment for structure fields unless
719    -malign-double is set.  */
720
721 /* ??? Blah -- this macro is used directly by libobjc.  Since it
722    supports no vector modes, cut out the complexity and fall back
723    on BIGGEST_FIELD_ALIGNMENT.  */
724 #ifdef IN_TARGET_LIBS
725 #ifdef __x86_64__
726 #define BIGGEST_FIELD_ALIGNMENT 128
727 #else
728 #define BIGGEST_FIELD_ALIGNMENT 32
729 #endif
730 #else
731 #define ADJUST_FIELD_ALIGN(FIELD, COMPUTED) \
732    x86_field_alignment (FIELD, COMPUTED)
733 #endif
734
735 /* If defined, a C expression to compute the alignment given to a
736    constant that is being placed in memory.  EXP is the constant
737    and ALIGN is the alignment that the object would ordinarily have.
738    The value of this macro is used instead of that alignment to align
739    the object.
740
741    If this macro is not defined, then ALIGN is used.
742
743    The typical use of this macro is to increase alignment for string
744    constants to be word aligned so that `strcpy' calls that copy
745    constants can be done inline.  */
746
747 #define CONSTANT_ALIGNMENT(EXP, ALIGN) ix86_constant_alignment ((EXP), (ALIGN))
748
749 /* If defined, a C expression to compute the alignment for a static
750    variable.  TYPE is the data type, and ALIGN is the alignment that
751    the object would ordinarily have.  The value of this macro is used
752    instead of that alignment to align the object.
753
754    If this macro is not defined, then ALIGN is used.
755
756    One use of this macro is to increase alignment of medium-size
757    data to make it all fit in fewer cache lines.  Another is to
758    cause character arrays to be word-aligned so that `strcpy' calls
759    that copy constants to character arrays can be done inline.  */
760
761 #define DATA_ALIGNMENT(TYPE, ALIGN) ix86_data_alignment ((TYPE), (ALIGN))
762
763 /* If defined, a C expression to compute the alignment for a local
764    variable.  TYPE is the data type, and ALIGN is the alignment that
765    the object would ordinarily have.  The value of this macro is used
766    instead of that alignment to align the object.
767
768    If this macro is not defined, then ALIGN is used.
769
770    One use of this macro is to increase alignment of medium-size
771    data to make it all fit in fewer cache lines.  */
772
773 #define LOCAL_ALIGNMENT(TYPE, ALIGN) \
774   ix86_local_alignment ((TYPE), VOIDmode, (ALIGN))
775
776 /* If defined, a C expression to compute the alignment for stack slot.
777    TYPE is the data type, MODE is the widest mode available, and ALIGN
778    is the alignment that the slot would ordinarily have.  The value of
779    this macro is used instead of that alignment to align the slot.
780
781    If this macro is not defined, then ALIGN is used when TYPE is NULL,
782    Otherwise, LOCAL_ALIGNMENT will be used.
783
784    One use of this macro is to set alignment of stack slot to the
785    maximum alignment of all possible modes which the slot may have.  */
786
787 #define STACK_SLOT_ALIGNMENT(TYPE, MODE, ALIGN) \
788   ix86_local_alignment ((TYPE), (MODE), (ALIGN))
789
790 /* If defined, a C expression that gives the alignment boundary, in
791    bits, of an argument with the specified mode and type.  If it is
792    not defined, `PARM_BOUNDARY' is used for all arguments.  */
793
794 #define FUNCTION_ARG_BOUNDARY(MODE, TYPE) \
795   ix86_function_arg_boundary ((MODE), (TYPE))
796
797 /* Set this nonzero if move instructions will actually fail to work
798    when given unaligned data.  */
799 #define STRICT_ALIGNMENT 0
800
801 /* If bit field type is int, don't let it cross an int,
802    and give entire struct the alignment of an int.  */
803 /* Required on the 386 since it doesn't have bit-field insns.  */
804 #define PCC_BITFIELD_TYPE_MATTERS 1
805 \f
806 /* Standard register usage.  */
807
808 /* This processor has special stack-like registers.  See reg-stack.c
809    for details.  */
810
811 #define STACK_REGS
812
813 #define IS_STACK_MODE(MODE)                                     \
814   (((MODE) == SFmode && (!TARGET_SSE || !TARGET_SSE_MATH))      \
815    || ((MODE) == DFmode && (!TARGET_SSE2 || !TARGET_SSE_MATH))  \
816    || (MODE) == XFmode)
817
818 /* Number of actual hardware registers.
819    The hardware registers are assigned numbers for the compiler
820    from 0 to just below FIRST_PSEUDO_REGISTER.
821    All registers that the compiler knows about must be given numbers,
822    even those that are not normally considered general registers.
823
824    In the 80386 we give the 8 general purpose registers the numbers 0-7.
825    We number the floating point registers 8-15.
826    Note that registers 0-7 can be accessed as a  short or int,
827    while only 0-3 may be used with byte `mov' instructions.
828
829    Reg 16 does not correspond to any hardware register, but instead
830    appears in the RTL as an argument pointer prior to reload, and is
831    eliminated during reloading in favor of either the stack or frame
832    pointer.  */
833
834 #define FIRST_PSEUDO_REGISTER 53
835
836 /* Number of hardware registers that go into the DWARF-2 unwind info.
837    If not defined, equals FIRST_PSEUDO_REGISTER.  */
838
839 #define DWARF_FRAME_REGISTERS 17
840
841 /* 1 for registers that have pervasive standard uses
842    and are not available for the register allocator.
843    On the 80386, the stack pointer is such, as is the arg pointer.
844
845    The value is zero if the register is not fixed on either 32 or
846    64 bit targets, one if the register if fixed on both 32 and 64
847    bit targets, two if it is only fixed on 32bit targets and three
848    if its only fixed on 64bit targets.
849    Proper values are computed in the CONDITIONAL_REGISTER_USAGE.
850  */
851 #define FIXED_REGISTERS                                         \
852 /*ax,dx,cx,bx,si,di,bp,sp,st,st1,st2,st3,st4,st5,st6,st7*/      \
853 {  0, 0, 0, 0, 0, 0, 0, 1, 0,  0,  0,  0,  0,  0,  0,  0,       \
854 /*arg,flags,fpsr,fpcr,frame*/                                   \
855     1,    1,   1,   1,    1,                                    \
856 /*xmm0,xmm1,xmm2,xmm3,xmm4,xmm5,xmm6,xmm7*/                     \
857      0,   0,   0,   0,   0,   0,   0,   0,                      \
858 /*mmx0,mmx1,mmx2,mmx3,mmx4,mmx5,mmx6,mmx7*/                     \
859      0,   0,   0,   0,   0,   0,   0,   0,                      \
860 /*  r8,  r9, r10, r11, r12, r13, r14, r15*/                     \
861      2,   2,   2,   2,   2,   2,   2,   2,                      \
862 /*xmm8,xmm9,xmm10,xmm11,xmm12,xmm13,xmm14,xmm15*/               \
863      2,   2,    2,    2,    2,    2,    2,    2 }
864
865
866 /* 1 for registers not available across function calls.
867    These must include the FIXED_REGISTERS and also any
868    registers that can be used without being saved.
869    The latter must include the registers where values are returned
870    and the register where structure-value addresses are passed.
871    Aside from that, you can include as many other registers as you like.
872
873    The value is zero if the register is not call used on either 32 or
874    64 bit targets, one if the register if call used on both 32 and 64
875    bit targets, two if it is only call used on 32bit targets and three
876    if its only call used on 64bit targets.
877    Proper values are computed in the CONDITIONAL_REGISTER_USAGE.
878 */
879 #define CALL_USED_REGISTERS                                     \
880 /*ax,dx,cx,bx,si,di,bp,sp,st,st1,st2,st3,st4,st5,st6,st7*/      \
881 {  1, 1, 1, 0, 3, 3, 0, 1, 1,  1,  1,  1,  1,  1,  1,  1,       \
882 /*arg,flags,fpsr,fpcr,frame*/                                   \
883     1,   1,    1,   1,    1,                                    \
884 /*xmm0,xmm1,xmm2,xmm3,xmm4,xmm5,xmm6,xmm7*/                     \
885      1,   1,   1,   1,   1,   1,   1,   1,                      \
886 /*mmx0,mmx1,mmx2,mmx3,mmx4,mmx5,mmx6,mmx7*/                     \
887      1,   1,   1,   1,   1,   1,   1,   1,                      \
888 /*  r8,  r9, r10, r11, r12, r13, r14, r15*/                     \
889      1,   1,   1,   1,   2,   2,   2,   2,                      \
890 /*xmm8,xmm9,xmm10,xmm11,xmm12,xmm13,xmm14,xmm15*/               \
891      1,   1,    1,    1,    1,    1,    1,    1 }
892
893 /* Order in which to allocate registers.  Each register must be
894    listed once, even those in FIXED_REGISTERS.  List frame pointer
895    late and fixed registers last.  Note that, in general, we prefer
896    registers listed in CALL_USED_REGISTERS, keeping the others
897    available for storage of persistent values.
898
899    The ORDER_REGS_FOR_LOCAL_ALLOC actually overwrite the order,
900    so this is just empty initializer for array.  */
901
902 #define REG_ALLOC_ORDER                                         \
903 {  0, 1, 2, 3, 4, 5, 6, 7, 8, 9, 10, 11, 12, 13, 14, 15, 16, 17,\
904    18, 19, 20, 21, 22, 23, 24, 25, 26, 27, 28, 29, 30, 31, 32,  \
905    33, 34, 35, 36, 37, 38, 39, 40, 41, 42, 43, 44, 45, 46, 47,  \
906    48, 49, 50, 51, 52 }
907
908 /* ORDER_REGS_FOR_LOCAL_ALLOC is a macro which permits reg_alloc_order
909    to be rearranged based on a particular function.  When using sse math,
910    we want to allocate SSE before x87 registers and vice versa.  */
911
912 #define ORDER_REGS_FOR_LOCAL_ALLOC x86_order_regs_for_local_alloc ()
913
914
915 #define OVERRIDE_ABI_FORMAT(FNDECL) ix86_call_abi_override (FNDECL)
916
917 /* Macro to conditionally modify fixed_regs/call_used_regs.  */
918 #define CONDITIONAL_REGISTER_USAGE                                      \
919 do {                                                                    \
920     int i;                                                              \
921     unsigned int j;                                                     \
922     for (i = 0; i < FIRST_PSEUDO_REGISTER; i++)                         \
923       {                                                                 \
924         if (fixed_regs[i] > 1)                                          \
925           fixed_regs[i] = (fixed_regs[i] == (TARGET_64BIT ? 3 : 2));    \
926         if (call_used_regs[i] > 1)                                      \
927           call_used_regs[i] = (call_used_regs[i]                        \
928                                == (TARGET_64BIT ? 3 : 2));              \
929       }                                                                 \
930     j = PIC_OFFSET_TABLE_REGNUM;                                        \
931     if (j != INVALID_REGNUM)                                            \
932       {                                                                 \
933         fixed_regs[j] = 1;                                              \
934         call_used_regs[j] = 1;                                          \
935       }                                                                 \
936     if (! TARGET_MMX)                                                   \
937       {                                                                 \
938         int i;                                                          \
939         for (i = 0; i < FIRST_PSEUDO_REGISTER; i++)                     \
940           if (TEST_HARD_REG_BIT (reg_class_contents[(int)MMX_REGS], i)) \
941             fixed_regs[i] = call_used_regs[i] = 1, reg_names[i] = "";   \
942       }                                                                 \
943     if (! TARGET_SSE)                                                   \
944       {                                                                 \
945         int i;                                                          \
946         for (i = 0; i < FIRST_PSEUDO_REGISTER; i++)                     \
947           if (TEST_HARD_REG_BIT (reg_class_contents[(int)SSE_REGS], i)) \
948             fixed_regs[i] = call_used_regs[i] = 1, reg_names[i] = "";   \
949       }                                                                 \
950     if (! TARGET_80387 && ! TARGET_FLOAT_RETURNS_IN_80387)              \
951       {                                                                 \
952         int i;                                                          \
953         HARD_REG_SET x;                                                 \
954         COPY_HARD_REG_SET (x, reg_class_contents[(int)FLOAT_REGS]);     \
955         for (i = 0; i < FIRST_PSEUDO_REGISTER; i++)                     \
956           if (TEST_HARD_REG_BIT (x, i))                                 \
957             fixed_regs[i] = call_used_regs[i] = 1, reg_names[i] = "";   \
958       }                                                                 \
959     if (! TARGET_64BIT)                                                 \
960       {                                                                 \
961         int i;                                                          \
962         for (i = FIRST_REX_INT_REG; i <= LAST_REX_INT_REG; i++)         \
963           reg_names[i] = "";                                            \
964         for (i = FIRST_REX_SSE_REG; i <= LAST_REX_SSE_REG; i++)         \
965           reg_names[i] = "";                                            \
966       }                                                                 \
967     if (TARGET_64BIT && DEFAULT_ABI == MS_ABI)                          \
968       {                                                                 \
969         call_used_regs[4 /*RSI*/] = 0;                                  \
970         call_used_regs[5 /*RDI*/] = 0;                                  \
971       }                                                                 \
972   } while (0)
973
974 /* Return number of consecutive hard regs needed starting at reg REGNO
975    to hold something of mode MODE.
976    This is ordinarily the length in words of a value of mode MODE
977    but can be less for certain modes in special long registers.
978
979    Actually there are no two word move instructions for consecutive
980    registers.  And only registers 0-3 may have mov byte instructions
981    applied to them.
982    */
983
984 #define HARD_REGNO_NREGS(REGNO, MODE)                                   \
985   (FP_REGNO_P (REGNO) || SSE_REGNO_P (REGNO) || MMX_REGNO_P (REGNO)     \
986    ? (COMPLEX_MODE_P (MODE) ? 2 : 1)                                    \
987    : ((MODE) == XFmode                                                  \
988       ? (TARGET_64BIT ? 2 : 3)                                          \
989       : (MODE) == XCmode                                                \
990       ? (TARGET_64BIT ? 4 : 6)                                          \
991       : ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD)))
992
993 #define HARD_REGNO_NREGS_HAS_PADDING(REGNO, MODE)                       \
994   ((TARGET_128BIT_LONG_DOUBLE && !TARGET_64BIT)                         \
995    ? (FP_REGNO_P (REGNO) || SSE_REGNO_P (REGNO) || MMX_REGNO_P (REGNO)  \
996       ? 0                                                               \
997       : ((MODE) == XFmode || (MODE) == XCmode))                         \
998    : 0)
999
1000 #define HARD_REGNO_NREGS_WITH_PADDING(REGNO, MODE) ((MODE) == XFmode ? 4 : 8)
1001
1002 #define VALID_AVX256_REG_MODE(MODE)                                     \
1003   ((MODE) == V32QImode || (MODE) == V16HImode || (MODE) == V8SImode     \
1004    || (MODE) == V4DImode || (MODE) == V8SFmode || (MODE) == V4DFmode)
1005
1006 #define VALID_SSE2_REG_MODE(MODE)                                       \
1007   ((MODE) == V16QImode || (MODE) == V8HImode || (MODE) == V2DFmode      \
1008    || (MODE) == V2DImode || (MODE) == DFmode)
1009
1010 #define VALID_SSE_REG_MODE(MODE)                                        \
1011   ((MODE) == TImode || (MODE) == V4SFmode || (MODE) == V4SImode         \
1012    || (MODE) == SFmode || (MODE) == TFmode)
1013
1014 #define VALID_MMX_REG_MODE_3DNOW(MODE) \
1015   ((MODE) == V2SFmode || (MODE) == SFmode)
1016
1017 #define VALID_MMX_REG_MODE(MODE)                                        \
1018   ((MODE == V1DImode) || (MODE) == DImode                               \
1019    || (MODE) == V2SImode || (MODE) == SImode                            \
1020    || (MODE) == V4HImode || (MODE) == V8QImode)
1021
1022 /* ??? No autovectorization into MMX or 3DNOW until we can reliably
1023    place emms and femms instructions.
1024    FIXME: AVX has 32byte floating point vector operations and 16byte
1025    integer vector operations.  But vectorizer doesn't support
1026    different sizes for integer and floating point vectors.  We limit
1027    vector size to 16byte.  */
1028 #define UNITS_PER_SIMD_WORD(MODE)                                       \
1029   (TARGET_AVX ? (((MODE) == DFmode || (MODE) == SFmode) ? 16 : 16)      \
1030               : (TARGET_SSE ? 16 : UNITS_PER_WORD))
1031
1032 #define VALID_DFP_MODE_P(MODE) \
1033   ((MODE) == SDmode || (MODE) == DDmode || (MODE) == TDmode)
1034
1035 #define VALID_FP_MODE_P(MODE)                                           \
1036   ((MODE) == SFmode || (MODE) == DFmode || (MODE) == XFmode             \
1037    || (MODE) == SCmode || (MODE) == DCmode || (MODE) == XCmode)         \
1038
1039 #define VALID_INT_MODE_P(MODE)                                          \
1040   ((MODE) == QImode || (MODE) == HImode || (MODE) == SImode             \
1041    || (MODE) == DImode                                                  \
1042    || (MODE) == CQImode || (MODE) == CHImode || (MODE) == CSImode       \
1043    || (MODE) == CDImode                                                 \
1044    || (TARGET_64BIT && ((MODE) == TImode || (MODE) == CTImode           \
1045                         || (MODE) == TFmode || (MODE) == TCmode)))
1046
1047 /* Return true for modes passed in SSE registers.  */
1048 #define SSE_REG_MODE_P(MODE)                                            \
1049   ((MODE) == TImode || (MODE) == V16QImode || (MODE) == TFmode          \
1050    || (MODE) == V8HImode || (MODE) == V2DFmode || (MODE) == V2DImode    \
1051    || (MODE) == V4SFmode || (MODE) == V4SImode || (MODE) == V32QImode   \
1052    || (MODE) == V16HImode || (MODE) == V8SImode || (MODE) == V4DImode   \
1053    || (MODE) == V8SFmode || (MODE) == V4DFmode)
1054
1055 /* Value is 1 if hard register REGNO can hold a value of machine-mode MODE.  */
1056
1057 #define HARD_REGNO_MODE_OK(REGNO, MODE) \
1058    ix86_hard_regno_mode_ok ((REGNO), (MODE))
1059
1060 /* Value is 1 if it is a good idea to tie two pseudo registers
1061    when one has mode MODE1 and one has mode MODE2.
1062    If HARD_REGNO_MODE_OK could produce different values for MODE1 and MODE2,
1063    for any hard reg, then this must be 0 for correct output.  */
1064
1065 #define MODES_TIEABLE_P(MODE1, MODE2)  ix86_modes_tieable_p (MODE1, MODE2)
1066
1067 /* It is possible to write patterns to move flags; but until someone
1068    does it,  */
1069 #define AVOID_CCMODE_COPIES
1070
1071 /* Specify the modes required to caller save a given hard regno.
1072    We do this on i386 to prevent flags from being saved at all.
1073
1074    Kill any attempts to combine saving of modes.  */
1075
1076 #define HARD_REGNO_CALLER_SAVE_MODE(REGNO, NREGS, MODE)                 \
1077   (CC_REGNO_P (REGNO) ? VOIDmode                                        \
1078    : (MODE) == VOIDmode && (NREGS) != 1 ? VOIDmode                      \
1079    : (MODE) == VOIDmode ? choose_hard_reg_mode ((REGNO), (NREGS), false) \
1080    : (MODE) == HImode && !TARGET_PARTIAL_REG_STALL ? SImode             \
1081    : (MODE) == QImode && (REGNO) >= 4 && !TARGET_64BIT ? SImode         \
1082    : (MODE))
1083
1084 /* Specify the registers used for certain standard purposes.
1085    The values of these macros are register numbers.  */
1086
1087 /* on the 386 the pc register is %eip, and is not usable as a general
1088    register.  The ordinary mov instructions won't work */
1089 /* #define PC_REGNUM  */
1090
1091 /* Register to use for pushing function arguments.  */
1092 #define STACK_POINTER_REGNUM 7
1093
1094 /* Base register for access to local variables of the function.  */
1095 #define HARD_FRAME_POINTER_REGNUM 6
1096
1097 /* Base register for access to local variables of the function.  */
1098 #define FRAME_POINTER_REGNUM 20
1099
1100 /* First floating point reg */
1101 #define FIRST_FLOAT_REG 8
1102
1103 /* First & last stack-like regs */
1104 #define FIRST_STACK_REG FIRST_FLOAT_REG
1105 #define LAST_STACK_REG (FIRST_FLOAT_REG + 7)
1106
1107 #define FIRST_SSE_REG (FRAME_POINTER_REGNUM + 1)
1108 #define LAST_SSE_REG  (FIRST_SSE_REG + 7)
1109
1110 #define FIRST_MMX_REG  (LAST_SSE_REG + 1)
1111 #define LAST_MMX_REG   (FIRST_MMX_REG + 7)
1112
1113 #define FIRST_REX_INT_REG  (LAST_MMX_REG + 1)
1114 #define LAST_REX_INT_REG   (FIRST_REX_INT_REG + 7)
1115
1116 #define FIRST_REX_SSE_REG  (LAST_REX_INT_REG + 1)
1117 #define LAST_REX_SSE_REG   (FIRST_REX_SSE_REG + 7)
1118
1119 /* Value should be nonzero if functions must have frame pointers.
1120    Zero means the frame pointer need not be set up (and parms
1121    may be accessed via the stack pointer) in functions that seem suitable.
1122    This is computed in `reload', in reload1.c.  */
1123 #define FRAME_POINTER_REQUIRED  ix86_frame_pointer_required ()
1124
1125 /* Override this in other tm.h files to cope with various OS lossage
1126    requiring a frame pointer.  */
1127 #ifndef SUBTARGET_FRAME_POINTER_REQUIRED
1128 #define SUBTARGET_FRAME_POINTER_REQUIRED 0
1129 #endif
1130
1131 /* Make sure we can access arbitrary call frames.  */
1132 #define SETUP_FRAME_ADDRESSES()  ix86_setup_frame_addresses ()
1133
1134 /* Base register for access to arguments of the function.  */
1135 #define ARG_POINTER_REGNUM 16
1136
1137 /* Register in which static-chain is passed to a function.
1138    We do use ECX as static chain register for 32 bit ABI.  On the
1139    64bit ABI, ECX is an argument register, so we use R10 instead.  */
1140 #define STATIC_CHAIN_REGNUM (TARGET_64BIT ? R10_REG : CX_REG)
1141
1142 /* Register to hold the addressing base for position independent
1143    code access to data items.  We don't use PIC pointer for 64bit
1144    mode.  Define the regnum to dummy value to prevent gcc from
1145    pessimizing code dealing with EBX.
1146
1147    To avoid clobbering a call-saved register unnecessarily, we renumber
1148    the pic register when possible.  The change is visible after the
1149    prologue has been emitted.  */
1150
1151 #define REAL_PIC_OFFSET_TABLE_REGNUM  BX_REG
1152
1153 #define PIC_OFFSET_TABLE_REGNUM                         \
1154   ((TARGET_64BIT && ix86_cmodel == CM_SMALL_PIC)        \
1155    || !flag_pic ? INVALID_REGNUM                        \
1156    : reload_completed ? REGNO (pic_offset_table_rtx)    \
1157    : REAL_PIC_OFFSET_TABLE_REGNUM)
1158
1159 #define GOT_SYMBOL_NAME "_GLOBAL_OFFSET_TABLE_"
1160
1161 /* This is overridden by <cygwin.h>.  */
1162 #define MS_AGGREGATE_RETURN 0
1163
1164 /* This is overridden by <netware.h>.  */
1165 #define KEEP_AGGREGATE_RETURN_POINTER 0
1166 \f
1167 /* Define the classes of registers for register constraints in the
1168    machine description.  Also define ranges of constants.
1169
1170    One of the classes must always be named ALL_REGS and include all hard regs.
1171    If there is more than one class, another class must be named NO_REGS
1172    and contain no registers.
1173
1174    The name GENERAL_REGS must be the name of a class (or an alias for
1175    another name such as ALL_REGS).  This is the class of registers
1176    that is allowed by "g" or "r" in a register constraint.
1177    Also, registers outside this class are allocated only when
1178    instructions express preferences for them.
1179
1180    The classes must be numbered in nondecreasing order; that is,
1181    a larger-numbered class must never be contained completely
1182    in a smaller-numbered class.
1183
1184    For any two classes, it is very desirable that there be another
1185    class that represents their union.
1186
1187    It might seem that class BREG is unnecessary, since no useful 386
1188    opcode needs reg %ebx.  But some systems pass args to the OS in ebx,
1189    and the "b" register constraint is useful in asms for syscalls.
1190
1191    The flags, fpsr and fpcr registers are in no class.  */
1192
1193 enum reg_class
1194 {
1195   NO_REGS,
1196   AREG, DREG, CREG, BREG, SIREG, DIREG,
1197   AD_REGS,                      /* %eax/%edx for DImode */
1198   Q_REGS,                       /* %eax %ebx %ecx %edx */
1199   NON_Q_REGS,                   /* %esi %edi %ebp %esp */
1200   INDEX_REGS,                   /* %eax %ebx %ecx %edx %esi %edi %ebp */
1201   LEGACY_REGS,                  /* %eax %ebx %ecx %edx %esi %edi %ebp %esp */
1202   GENERAL_REGS,                 /* %eax %ebx %ecx %edx %esi %edi %ebp %esp %r8 - %r15*/
1203   FP_TOP_REG, FP_SECOND_REG,    /* %st(0) %st(1) */
1204   FLOAT_REGS,
1205   SSE_FIRST_REG,
1206   SSE_REGS,
1207   MMX_REGS,
1208   FP_TOP_SSE_REGS,
1209   FP_SECOND_SSE_REGS,
1210   FLOAT_SSE_REGS,
1211   FLOAT_INT_REGS,
1212   INT_SSE_REGS,
1213   FLOAT_INT_SSE_REGS,
1214   ALL_REGS, LIM_REG_CLASSES
1215 };
1216
1217 #define N_REG_CLASSES ((int) LIM_REG_CLASSES)
1218
1219 #define INTEGER_CLASS_P(CLASS) \
1220   reg_class_subset_p ((CLASS), GENERAL_REGS)
1221 #define FLOAT_CLASS_P(CLASS) \
1222   reg_class_subset_p ((CLASS), FLOAT_REGS)
1223 #define SSE_CLASS_P(CLASS) \
1224   reg_class_subset_p ((CLASS), SSE_REGS)
1225 #define MMX_CLASS_P(CLASS) \
1226   ((CLASS) == MMX_REGS)
1227 #define MAYBE_INTEGER_CLASS_P(CLASS) \
1228   reg_classes_intersect_p ((CLASS), GENERAL_REGS)
1229 #define MAYBE_FLOAT_CLASS_P(CLASS) \
1230   reg_classes_intersect_p ((CLASS), FLOAT_REGS)
1231 #define MAYBE_SSE_CLASS_P(CLASS) \
1232   reg_classes_intersect_p (SSE_REGS, (CLASS))
1233 #define MAYBE_MMX_CLASS_P(CLASS) \
1234   reg_classes_intersect_p (MMX_REGS, (CLASS))
1235
1236 #define Q_CLASS_P(CLASS) \
1237   reg_class_subset_p ((CLASS), Q_REGS)
1238
1239 /* Give names of register classes as strings for dump file.  */
1240
1241 #define REG_CLASS_NAMES \
1242 {  "NO_REGS",                           \
1243    "AREG", "DREG", "CREG", "BREG",      \
1244    "SIREG", "DIREG",                    \
1245    "AD_REGS",                           \
1246    "Q_REGS", "NON_Q_REGS",              \
1247    "INDEX_REGS",                        \
1248    "LEGACY_REGS",                       \
1249    "GENERAL_REGS",                      \
1250    "FP_TOP_REG", "FP_SECOND_REG",       \
1251    "FLOAT_REGS",                        \
1252    "SSE_FIRST_REG",                     \
1253    "SSE_REGS",                          \
1254    "MMX_REGS",                          \
1255    "FP_TOP_SSE_REGS",                   \
1256    "FP_SECOND_SSE_REGS",                \
1257    "FLOAT_SSE_REGS",                    \
1258    "FLOAT_INT_REGS",                    \
1259    "INT_SSE_REGS",                      \
1260    "FLOAT_INT_SSE_REGS",                \
1261    "ALL_REGS" }
1262
1263 /* Define which registers fit in which classes.
1264    This is an initializer for a vector of HARD_REG_SET
1265    of length N_REG_CLASSES.  */
1266
1267 #define REG_CLASS_CONTENTS                                              \
1268 {     { 0x00,     0x0 },                                                \
1269       { 0x01,     0x0 }, { 0x02, 0x0 }, /* AREG, DREG */                \
1270       { 0x04,     0x0 }, { 0x08, 0x0 }, /* CREG, BREG */                \
1271       { 0x10,     0x0 }, { 0x20, 0x0 }, /* SIREG, DIREG */              \
1272       { 0x03,     0x0 },                /* AD_REGS */                   \
1273       { 0x0f,     0x0 },                /* Q_REGS */                    \
1274   { 0x1100f0,  0x1fe0 },                /* NON_Q_REGS */                \
1275       { 0x7f,  0x1fe0 },                /* INDEX_REGS */                \
1276   { 0x1100ff,     0x0 },                /* LEGACY_REGS */               \
1277   { 0x1100ff,  0x1fe0 },                /* GENERAL_REGS */              \
1278      { 0x100,     0x0 }, { 0x0200, 0x0 },/* FP_TOP_REG, FP_SECOND_REG */\
1279     { 0xff00,     0x0 },                /* FLOAT_REGS */                \
1280   { 0x200000,     0x0 },                /* SSE_FIRST_REG */             \
1281 { 0x1fe00000,0x1fe000 },                /* SSE_REGS */                  \
1282 { 0xe0000000,    0x1f },                /* MMX_REGS */                  \
1283 { 0x1fe00100,0x1fe000 },                /* FP_TOP_SSE_REG */            \
1284 { 0x1fe00200,0x1fe000 },                /* FP_SECOND_SSE_REG */         \
1285 { 0x1fe0ff00,0x3fe000 },                /* FLOAT_SSE_REGS */            \
1286    { 0x1ffff,  0x1fe0 },                /* FLOAT_INT_REGS */            \
1287 { 0x1fe100ff,0x1fffe0 },                /* INT_SSE_REGS */              \
1288 { 0x1fe1ffff,0x1fffe0 },                /* FLOAT_INT_SSE_REGS */        \
1289 { 0xffffffff,0x1fffff }                                                 \
1290 }
1291
1292 /* The following macro defines cover classes for Integrated Register
1293    Allocator.  Cover classes is a set of non-intersected register
1294    classes covering all hard registers used for register allocation
1295    purpose.  Any move between two registers of a cover class should be
1296    cheaper than load or store of the registers.  The macro value is
1297    array of register classes with LIM_REG_CLASSES used as the end
1298    marker.  */
1299
1300 #define IRA_COVER_CLASSES                                                    \
1301 {                                                                            \
1302   GENERAL_REGS, FLOAT_REGS, MMX_REGS, SSE_REGS, LIM_REG_CLASSES              \
1303 }
1304
1305 /* The same information, inverted:
1306    Return the class number of the smallest class containing
1307    reg number REGNO.  This could be a conditional expression
1308    or could index an array.  */
1309
1310 #define REGNO_REG_CLASS(REGNO) (regclass_map[REGNO])
1311
1312 /* When defined, the compiler allows registers explicitly used in the
1313    rtl to be used as spill registers but prevents the compiler from
1314    extending the lifetime of these registers.  */
1315
1316 #define SMALL_REGISTER_CLASSES 1
1317
1318 #define QI_REG_P(X) (REG_P (X) && REGNO (X) < 4)
1319
1320 #define GENERAL_REGNO_P(N) \
1321   ((N) <= STACK_POINTER_REGNUM || REX_INT_REGNO_P (N))
1322
1323 #define GENERAL_REG_P(X) \
1324   (REG_P (X) && GENERAL_REGNO_P (REGNO (X)))
1325
1326 #define ANY_QI_REG_P(X) (TARGET_64BIT ? GENERAL_REG_P(X) : QI_REG_P (X))
1327
1328 #define REX_INT_REGNO_P(N) \
1329   IN_RANGE ((N), FIRST_REX_INT_REG, LAST_REX_INT_REG)
1330 #define REX_INT_REG_P(X) (REG_P (X) && REX_INT_REGNO_P (REGNO (X)))
1331
1332 #define FP_REG_P(X) (REG_P (X) && FP_REGNO_P (REGNO (X)))
1333 #define FP_REGNO_P(N) IN_RANGE ((N), FIRST_STACK_REG, LAST_STACK_REG)
1334 #define ANY_FP_REG_P(X) (REG_P (X) && ANY_FP_REGNO_P (REGNO (X)))
1335 #define ANY_FP_REGNO_P(N) (FP_REGNO_P (N) || SSE_REGNO_P (N))
1336
1337 #define X87_FLOAT_MODE_P(MODE)  \
1338   (TARGET_80387 && ((MODE) == SFmode || (MODE) == DFmode || (MODE) == XFmode))
1339
1340 #define SSE_REG_P(N) (REG_P (N) && SSE_REGNO_P (REGNO (N)))
1341 #define SSE_REGNO_P(N)                                          \
1342   (IN_RANGE ((N), FIRST_SSE_REG, LAST_SSE_REG)                  \
1343    || REX_SSE_REGNO_P (N))
1344
1345 #define REX_SSE_REGNO_P(N) \
1346   IN_RANGE ((N), FIRST_REX_SSE_REG, LAST_REX_SSE_REG)
1347
1348 #define SSE_REGNO(N) \
1349   ((N) < 8 ? FIRST_SSE_REG + (N) : FIRST_REX_SSE_REG + (N) - 8)
1350
1351 #define SSE_FLOAT_MODE_P(MODE) \
1352   ((TARGET_SSE && (MODE) == SFmode) || (TARGET_SSE2 && (MODE) == DFmode))
1353
1354 #define SSE_VEC_FLOAT_MODE_P(MODE) \
1355   ((TARGET_SSE && (MODE) == V4SFmode) || (TARGET_SSE2 && (MODE) == V2DFmode))
1356
1357 #define AVX_FLOAT_MODE_P(MODE) \
1358   (TARGET_AVX && ((MODE) == SFmode || (MODE) == DFmode))
1359
1360 #define AVX128_VEC_FLOAT_MODE_P(MODE) \
1361   (TARGET_AVX && ((MODE) == V4SFmode || (MODE) == V2DFmode))
1362
1363 #define AVX256_VEC_FLOAT_MODE_P(MODE) \
1364   (TARGET_AVX && ((MODE) == V8SFmode || (MODE) == V4DFmode))
1365
1366 #define AVX_VEC_FLOAT_MODE_P(MODE) \
1367   (TARGET_AVX && ((MODE) == V4SFmode || (MODE) == V2DFmode \
1368                   || (MODE) == V8SFmode || (MODE) == V4DFmode))
1369
1370 #define MMX_REG_P(XOP) (REG_P (XOP) && MMX_REGNO_P (REGNO (XOP)))
1371 #define MMX_REGNO_P(N) IN_RANGE ((N), FIRST_MMX_REG, LAST_MMX_REG)
1372
1373 #define STACK_REG_P(XOP) (REG_P (XOP) && STACK_REGNO_P (REGNO (XOP)))
1374 #define STACK_REGNO_P(N) IN_RANGE ((N), FIRST_STACK_REG, LAST_STACK_REG)
1375
1376 #define STACK_TOP_P(XOP) (REG_P (XOP) && REGNO (XOP) == FIRST_STACK_REG)
1377
1378 #define CC_REG_P(X) (REG_P (X) && CC_REGNO_P (REGNO (X)))
1379 #define CC_REGNO_P(X) ((X) == FLAGS_REG || (X) == FPSR_REG)
1380
1381 /* The class value for index registers, and the one for base regs.  */
1382
1383 #define INDEX_REG_CLASS INDEX_REGS
1384 #define BASE_REG_CLASS GENERAL_REGS
1385
1386 /* Place additional restrictions on the register class to use when it
1387    is necessary to be able to hold a value of mode MODE in a reload
1388    register for which class CLASS would ordinarily be used.  */
1389
1390 #define LIMIT_RELOAD_CLASS(MODE, CLASS)                         \
1391   ((MODE) == QImode && !TARGET_64BIT                            \
1392    && ((CLASS) == ALL_REGS || (CLASS) == GENERAL_REGS           \
1393        || (CLASS) == LEGACY_REGS || (CLASS) == INDEX_REGS)      \
1394    ? Q_REGS : (CLASS))
1395
1396 /* Given an rtx X being reloaded into a reg required to be
1397    in class CLASS, return the class of reg to actually use.
1398    In general this is just CLASS; but on some machines
1399    in some cases it is preferable to use a more restrictive class.
1400    On the 80386 series, we prevent floating constants from being
1401    reloaded into floating registers (since no move-insn can do that)
1402    and we ensure that QImodes aren't reloaded into the esi or edi reg.  */
1403
1404 /* Put float CONST_DOUBLE in the constant pool instead of fp regs.
1405    QImode must go into class Q_REGS.
1406    Narrow ALL_REGS to GENERAL_REGS.  This supports allowing movsf and
1407    movdf to do mem-to-mem moves through integer regs.  */
1408
1409 #define PREFERRED_RELOAD_CLASS(X, CLASS) \
1410    ix86_preferred_reload_class ((X), (CLASS))
1411
1412 /* Discourage putting floating-point values in SSE registers unless
1413    SSE math is being used, and likewise for the 387 registers.  */
1414
1415 #define PREFERRED_OUTPUT_RELOAD_CLASS(X, CLASS) \
1416    ix86_preferred_output_reload_class ((X), (CLASS))
1417
1418 /* If we are copying between general and FP registers, we need a memory
1419    location. The same is true for SSE and MMX registers.  */
1420 #define SECONDARY_MEMORY_NEEDED(CLASS1, CLASS2, MODE) \
1421   ix86_secondary_memory_needed ((CLASS1), (CLASS2), (MODE), 1)
1422
1423 /* Get_secondary_mem widens integral modes to BITS_PER_WORD.
1424    There is no need to emit full 64 bit move on 64 bit targets
1425    for integral modes that can be moved using 32 bit move.  */
1426 #define SECONDARY_MEMORY_NEEDED_MODE(MODE)                      \
1427   (GET_MODE_BITSIZE (MODE) < 32 && INTEGRAL_MODE_P (MODE)       \
1428    ? mode_for_size (32, GET_MODE_CLASS (MODE), 0)               \
1429    : MODE)
1430
1431 /* Return the maximum number of consecutive registers
1432    needed to represent mode MODE in a register of class CLASS.  */
1433 /* On the 80386, this is the size of MODE in words,
1434    except in the FP regs, where a single reg is always enough.  */
1435 #define CLASS_MAX_NREGS(CLASS, MODE)                                    \
1436  (!MAYBE_INTEGER_CLASS_P (CLASS)                                        \
1437   ? (COMPLEX_MODE_P (MODE) ? 2 : 1)                                     \
1438   : (((((MODE) == XFmode ? 12 : GET_MODE_SIZE (MODE)))                  \
1439       + UNITS_PER_WORD - 1) / UNITS_PER_WORD))
1440
1441 /* A C expression whose value is nonzero if pseudos that have been
1442    assigned to registers of class CLASS would likely be spilled
1443    because registers of CLASS are needed for spill registers.
1444
1445    The default value of this macro returns 1 if CLASS has exactly one
1446    register and zero otherwise.  On most machines, this default
1447    should be used.  Only define this macro to some other expression
1448    if pseudo allocated by `local-alloc.c' end up in memory because
1449    their hard registers were needed for spill registers.  If this
1450    macro returns nonzero for those classes, those pseudos will only
1451    be allocated by `global.c', which knows how to reallocate the
1452    pseudo to another register.  If there would not be another
1453    register available for reallocation, you should not change the
1454    definition of this macro since the only effect of such a
1455    definition would be to slow down register allocation.  */
1456
1457 #define CLASS_LIKELY_SPILLED_P(CLASS)                                   \
1458   (((CLASS) == AREG)                                                    \
1459    || ((CLASS) == DREG)                                                 \
1460    || ((CLASS) == CREG)                                                 \
1461    || ((CLASS) == BREG)                                                 \
1462    || ((CLASS) == AD_REGS)                                              \
1463    || ((CLASS) == SIREG)                                                \
1464    || ((CLASS) == DIREG)                                                \
1465    || ((CLASS) == FP_TOP_REG)                                           \
1466    || ((CLASS) == FP_SECOND_REG))
1467
1468 /* Return a class of registers that cannot change FROM mode to TO mode.  */
1469
1470 #define CANNOT_CHANGE_MODE_CLASS(FROM, TO, CLASS) \
1471   ix86_cannot_change_mode_class (FROM, TO, CLASS)
1472 \f
1473 /* Stack layout; function entry, exit and calling.  */
1474
1475 /* Define this if pushing a word on the stack
1476    makes the stack pointer a smaller address.  */
1477 #define STACK_GROWS_DOWNWARD
1478
1479 /* Define this to nonzero if the nominal address of the stack frame
1480    is at the high-address end of the local variables;
1481    that is, each additional local variable allocated
1482    goes at a more negative offset in the frame.  */
1483 #define FRAME_GROWS_DOWNWARD 1
1484
1485 /* Offset within stack frame to start allocating local variables at.
1486    If FRAME_GROWS_DOWNWARD, this is the offset to the END of the
1487    first local allocated.  Otherwise, it is the offset to the BEGINNING
1488    of the first local allocated.  */
1489 #define STARTING_FRAME_OFFSET 0
1490
1491 /* If we generate an insn to push BYTES bytes,
1492    this says how many the stack pointer really advances by.
1493    On 386, we have pushw instruction that decrements by exactly 2 no
1494    matter what the position was, there is no pushb.
1495    But as CIE data alignment factor on this arch is -4, we need to make
1496    sure all stack pointer adjustments are in multiple of 4.
1497
1498    For 64bit ABI we round up to 8 bytes.
1499  */
1500
1501 #define PUSH_ROUNDING(BYTES) \
1502   (TARGET_64BIT              \
1503    ? (((BYTES) + 7) & (-8))  \
1504    : (((BYTES) + 3) & (-4)))
1505
1506 /* If defined, the maximum amount of space required for outgoing arguments will
1507    be computed and placed into the variable
1508    `crtl->outgoing_args_size'.  No space will be pushed onto the
1509    stack for each call; instead, the function prologue should increase the stack
1510    frame size by this amount.  */
1511
1512 #define ACCUMULATE_OUTGOING_ARGS TARGET_ACCUMULATE_OUTGOING_ARGS
1513
1514 /* If defined, a C expression whose value is nonzero when we want to use PUSH
1515    instructions to pass outgoing arguments.  */
1516
1517 #define PUSH_ARGS (TARGET_PUSH_ARGS && !ACCUMULATE_OUTGOING_ARGS)
1518
1519 /* We want the stack and args grow in opposite directions, even if
1520    PUSH_ARGS is 0.  */
1521 #define PUSH_ARGS_REVERSED 1
1522
1523 /* Offset of first parameter from the argument pointer register value.  */
1524 #define FIRST_PARM_OFFSET(FNDECL) 0
1525
1526 /* Define this macro if functions should assume that stack space has been
1527    allocated for arguments even when their values are passed in registers.
1528
1529    The value of this macro is the size, in bytes, of the area reserved for
1530    arguments passed in registers for the function represented by FNDECL.
1531
1532    This space can be allocated by the caller, or be a part of the
1533    machine-dependent stack frame: `OUTGOING_REG_PARM_STACK_SPACE' says
1534    which.  */
1535 #define REG_PARM_STACK_SPACE(FNDECL) ix86_reg_parm_stack_space (FNDECL)
1536
1537 #define OUTGOING_REG_PARM_STACK_SPACE(FNTYPE) \
1538   (ix86_function_type_abi (FNTYPE) == MS_ABI)
1539
1540 /* Value is the number of bytes of arguments automatically
1541    popped when returning from a subroutine call.
1542    FUNDECL is the declaration node of the function (as a tree),
1543    FUNTYPE is the data type of the function (as a tree),
1544    or for a library call it is an identifier node for the subroutine name.
1545    SIZE is the number of bytes of arguments passed on the stack.
1546
1547    On the 80386, the RTD insn may be used to pop them if the number
1548      of args is fixed, but if the number is variable then the caller
1549      must pop them all.  RTD can't be used for library calls now
1550      because the library is compiled with the Unix compiler.
1551    Use of RTD is a selectable option, since it is incompatible with
1552    standard Unix calling sequences.  If the option is not selected,
1553    the caller must always pop the args.
1554
1555    The attribute stdcall is equivalent to RTD on a per module basis.  */
1556
1557 #define RETURN_POPS_ARGS(FUNDECL, FUNTYPE, SIZE) \
1558   ix86_return_pops_args ((FUNDECL), (FUNTYPE), (SIZE))
1559
1560 #define FUNCTION_VALUE_REGNO_P(N) ix86_function_value_regno_p (N)
1561
1562 /* Define how to find the value returned by a library function
1563    assuming the value has mode MODE.  */
1564
1565 #define LIBCALL_VALUE(MODE) ix86_libcall_value (MODE)
1566
1567 /* Define the size of the result block used for communication between
1568    untyped_call and untyped_return.  The block contains a DImode value
1569    followed by the block used by fnsave and frstor.  */
1570
1571 #define APPLY_RESULT_SIZE (8+108)
1572
1573 /* 1 if N is a possible register number for function argument passing.  */
1574 #define FUNCTION_ARG_REGNO_P(N) ix86_function_arg_regno_p (N)
1575
1576 /* Define a data type for recording info about an argument list
1577    during the scan of that argument list.  This data type should
1578    hold all necessary information about the function itself
1579    and about the args processed so far, enough to enable macros
1580    such as FUNCTION_ARG to determine where the next arg should go.  */
1581
1582 typedef struct ix86_args {
1583   int words;                    /* # words passed so far */
1584   int nregs;                    /* # registers available for passing */
1585   int regno;                    /* next available register number */
1586   int fastcall;                 /* fastcall calling convention is used */
1587   int sse_words;                /* # sse words passed so far */
1588   int sse_nregs;                /* # sse registers available for passing */
1589   int warn_avx;                 /* True when we want to warn about AVX ABI.  */
1590   int warn_sse;                 /* True when we want to warn about SSE ABI.  */
1591   int warn_mmx;                 /* True when we want to warn about MMX ABI.  */
1592   int sse_regno;                /* next available sse register number */
1593   int mmx_words;                /* # mmx words passed so far */
1594   int mmx_nregs;                /* # mmx registers available for passing */
1595   int mmx_regno;                /* next available mmx register number */
1596   int maybe_vaarg;              /* true for calls to possibly vardic fncts.  */
1597   int float_in_sse;             /* 1 if in 32-bit mode SFmode (2 for DFmode) should
1598                                    be passed in SSE registers.  Otherwise 0.  */
1599   int call_abi;                 /* Set to SYSV_ABI for sysv abi. Otherwise
1600                                    MS_ABI for ms abi.  */
1601 } CUMULATIVE_ARGS;
1602
1603 /* Initialize a variable CUM of type CUMULATIVE_ARGS
1604    for a call to a function whose data type is FNTYPE.
1605    For a library call, FNTYPE is 0.  */
1606
1607 #define INIT_CUMULATIVE_ARGS(CUM, FNTYPE, LIBNAME, FNDECL, N_NAMED_ARGS) \
1608   init_cumulative_args (&(CUM), (FNTYPE), (LIBNAME), (FNDECL))
1609
1610 /* Update the data in CUM to advance over an argument
1611    of mode MODE and data type TYPE.
1612    (TYPE is null for libcalls where that information may not be available.)  */
1613
1614 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED) \
1615   function_arg_advance (&(CUM), (MODE), (TYPE), (NAMED))
1616
1617 /* Define where to put the arguments to a function.
1618    Value is zero to push the argument on the stack,
1619    or a hard register in which to store the argument.
1620
1621    MODE is the argument's machine mode.
1622    TYPE is the data type of the argument (as a tree).
1623     This is null for libcalls where that information may
1624     not be available.
1625    CUM is a variable of type CUMULATIVE_ARGS which gives info about
1626     the preceding args and about the function being called.
1627    NAMED is nonzero if this argument is a named parameter
1628     (otherwise it is an extra parameter matching an ellipsis).  */
1629
1630 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED) \
1631   function_arg (&(CUM), (MODE), (TYPE), (NAMED))
1632
1633 #define TARGET_ASM_FILE_END ix86_file_end
1634 #define NEED_INDICATE_EXEC_STACK 0
1635
1636 /* Output assembler code to FILE to increment profiler label # LABELNO
1637    for profiling a function entry.  */
1638
1639 #define FUNCTION_PROFILER(FILE, LABELNO) x86_function_profiler (FILE, LABELNO)
1640
1641 #define MCOUNT_NAME "_mcount"
1642
1643 #define PROFILE_COUNT_REGISTER "edx"
1644
1645 /* EXIT_IGNORE_STACK should be nonzero if, when returning from a function,
1646    the stack pointer does not matter.  The value is tested only in
1647    functions that have frame pointers.
1648    No definition is equivalent to always zero.  */
1649 /* Note on the 386 it might be more efficient not to define this since
1650    we have to restore it ourselves from the frame pointer, in order to
1651    use pop */
1652
1653 #define EXIT_IGNORE_STACK 1
1654
1655 /* Output assembler code for a block containing the constant parts
1656    of a trampoline, leaving space for the variable parts.  */
1657
1658 /* On the 386, the trampoline contains two instructions:
1659      mov #STATIC,ecx
1660      jmp FUNCTION
1661    The trampoline is generated entirely at runtime.  The operand of JMP
1662    is the address of FUNCTION relative to the instruction following the
1663    JMP (which is 5 bytes long).  */
1664
1665 /* Length in units of the trampoline for entering a nested function.  */
1666
1667 #define TRAMPOLINE_SIZE (TARGET_64BIT ? 23 : 10)
1668
1669 /* Emit RTL insns to initialize the variable parts of a trampoline.
1670    FNADDR is an RTX for the address of the function's pure code.
1671    CXT is an RTX for the static chain value for the function.  */
1672
1673 #define INITIALIZE_TRAMPOLINE(TRAMP, FNADDR, CXT) \
1674   x86_initialize_trampoline ((TRAMP), (FNADDR), (CXT))
1675 \f
1676 /* Definitions for register eliminations.
1677
1678    This is an array of structures.  Each structure initializes one pair
1679    of eliminable registers.  The "from" register number is given first,
1680    followed by "to".  Eliminations of the same "from" register are listed
1681    in order of preference.
1682
1683    There are two registers that can always be eliminated on the i386.
1684    The frame pointer and the arg pointer can be replaced by either the
1685    hard frame pointer or to the stack pointer, depending upon the
1686    circumstances.  The hard frame pointer is not used before reload and
1687    so it is not eligible for elimination.  */
1688
1689 #define ELIMINABLE_REGS                                 \
1690 {{ ARG_POINTER_REGNUM, STACK_POINTER_REGNUM},           \
1691  { ARG_POINTER_REGNUM, HARD_FRAME_POINTER_REGNUM},      \
1692  { FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM},         \
1693  { FRAME_POINTER_REGNUM, HARD_FRAME_POINTER_REGNUM}}    \
1694
1695 /* Given FROM and TO register numbers, say whether this elimination is
1696    allowed.   */
1697
1698 #define CAN_ELIMINATE(FROM, TO) ix86_can_eliminate ((FROM), (TO))
1699
1700 /* Define the offset between two registers, one to be eliminated, and the other
1701    its replacement, at the start of a routine.  */
1702
1703 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET) \
1704   ((OFFSET) = ix86_initial_elimination_offset ((FROM), (TO)))
1705 \f
1706 /* Addressing modes, and classification of registers for them.  */
1707
1708 /* Macros to check register numbers against specific register classes.  */
1709
1710 /* These assume that REGNO is a hard or pseudo reg number.
1711    They give nonzero only if REGNO is a hard reg of the suitable class
1712    or a pseudo reg currently allocated to a suitable hard reg.
1713    Since they use reg_renumber, they are safe only once reg_renumber
1714    has been allocated, which happens in local-alloc.c.  */
1715
1716 #define REGNO_OK_FOR_INDEX_P(REGNO)                                     \
1717   ((REGNO) < STACK_POINTER_REGNUM                                       \
1718    || REX_INT_REGNO_P (REGNO)                                           \
1719    || (unsigned) reg_renumber[(REGNO)] < STACK_POINTER_REGNUM           \
1720    || REX_INT_REGNO_P ((unsigned) reg_renumber[(REGNO)]))
1721
1722 #define REGNO_OK_FOR_BASE_P(REGNO)                                      \
1723   (GENERAL_REGNO_P (REGNO)                                              \
1724    || (REGNO) == ARG_POINTER_REGNUM                                     \
1725    || (REGNO) == FRAME_POINTER_REGNUM                                   \
1726    || GENERAL_REGNO_P ((unsigned) reg_renumber[(REGNO)]))
1727
1728 /* The macros REG_OK_FOR..._P assume that the arg is a REG rtx
1729    and check its validity for a certain class.
1730    We have two alternate definitions for each of them.
1731    The usual definition accepts all pseudo regs; the other rejects
1732    them unless they have been allocated suitable hard regs.
1733    The symbol REG_OK_STRICT causes the latter definition to be used.
1734
1735    Most source files want to accept pseudo regs in the hope that
1736    they will get allocated to the class that the insn wants them to be in.
1737    Source files for reload pass need to be strict.
1738    After reload, it makes no difference, since pseudo regs have
1739    been eliminated by then.  */
1740
1741
1742 /* Non strict versions, pseudos are ok.  */
1743 #define REG_OK_FOR_INDEX_NONSTRICT_P(X)                                 \
1744   (REGNO (X) < STACK_POINTER_REGNUM                                     \
1745    || REX_INT_REGNO_P (REGNO (X))                                       \
1746    || REGNO (X) >= FIRST_PSEUDO_REGISTER)
1747
1748 #define REG_OK_FOR_BASE_NONSTRICT_P(X)                                  \
1749   (GENERAL_REGNO_P (REGNO (X))                                          \
1750    || REGNO (X) == ARG_POINTER_REGNUM                                   \
1751    || REGNO (X) == FRAME_POINTER_REGNUM                                 \
1752    || REGNO (X) >= FIRST_PSEUDO_REGISTER)
1753
1754 /* Strict versions, hard registers only */
1755 #define REG_OK_FOR_INDEX_STRICT_P(X) REGNO_OK_FOR_INDEX_P (REGNO (X))
1756 #define REG_OK_FOR_BASE_STRICT_P(X)  REGNO_OK_FOR_BASE_P (REGNO (X))
1757
1758 #ifndef REG_OK_STRICT
1759 #define REG_OK_FOR_INDEX_P(X)  REG_OK_FOR_INDEX_NONSTRICT_P (X)
1760 #define REG_OK_FOR_BASE_P(X)   REG_OK_FOR_BASE_NONSTRICT_P (X)
1761
1762 #else
1763 #define REG_OK_FOR_INDEX_P(X)  REG_OK_FOR_INDEX_STRICT_P (X)
1764 #define REG_OK_FOR_BASE_P(X)   REG_OK_FOR_BASE_STRICT_P (X)
1765 #endif
1766
1767 /* GO_IF_LEGITIMATE_ADDRESS recognizes an RTL expression
1768    that is a valid memory address for an instruction.
1769    The MODE argument is the machine mode for the MEM expression
1770    that wants to use this address.
1771
1772    The other macros defined here are used only in GO_IF_LEGITIMATE_ADDRESS,
1773    except for CONSTANT_ADDRESS_P which is usually machine-independent.
1774
1775    See legitimize_pic_address in i386.c for details as to what
1776    constitutes a legitimate address when -fpic is used.  */
1777
1778 #define MAX_REGS_PER_ADDRESS 2
1779
1780 #define CONSTANT_ADDRESS_P(X)  constant_address_p (X)
1781
1782 /* Nonzero if the constant value X is a legitimate general operand.
1783    It is given that X satisfies CONSTANT_P or is a CONST_DOUBLE.  */
1784
1785 #define LEGITIMATE_CONSTANT_P(X)  legitimate_constant_p (X)
1786
1787 #ifdef REG_OK_STRICT
1788 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, ADDR)                         \
1789 do {                                                                    \
1790   if (legitimate_address_p ((MODE), (X), 1))                            \
1791     goto ADDR;                                                          \
1792 } while (0)
1793
1794 #else
1795 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, ADDR)                         \
1796 do {                                                                    \
1797   if (legitimate_address_p ((MODE), (X), 0))                            \
1798     goto ADDR;                                                          \
1799 } while (0)
1800
1801 #endif
1802
1803 /* If defined, a C expression to determine the base term of address X.
1804    This macro is used in only one place: `find_base_term' in alias.c.
1805
1806    It is always safe for this macro to not be defined.  It exists so
1807    that alias analysis can understand machine-dependent addresses.
1808
1809    The typical use of this macro is to handle addresses containing
1810    a label_ref or symbol_ref within an UNSPEC.  */
1811
1812 #define FIND_BASE_TERM(X) ix86_find_base_term (X)
1813
1814 /* Try machine-dependent ways of modifying an illegitimate address
1815    to be legitimate.  If we find one, return the new, valid address.
1816    This macro is used in only one place: `memory_address' in explow.c.
1817
1818    OLDX is the address as it was before break_out_memory_refs was called.
1819    In some cases it is useful to look at this to decide what needs to be done.
1820
1821    MODE and WIN are passed so that this macro can use
1822    GO_IF_LEGITIMATE_ADDRESS.
1823
1824    It is always safe for this macro to do nothing.  It exists to recognize
1825    opportunities to optimize the output.
1826
1827    For the 80386, we handle X+REG by loading X into a register R and
1828    using R+REG.  R will go in a general reg and indexing will be used.
1829    However, if REG is a broken-out memory address or multiplication,
1830    nothing needs to be done because REG can certainly go in a general reg.
1831
1832    When -fpic is used, special handling is needed for symbolic references.
1833    See comments by legitimize_pic_address in i386.c for details.  */
1834
1835 #define LEGITIMIZE_ADDRESS(X, OLDX, MODE, WIN)                          \
1836 do {                                                                    \
1837   (X) = legitimize_address ((X), (OLDX), (MODE));                       \
1838   if (memory_address_p ((MODE), (X)))                                   \
1839     goto WIN;                                                           \
1840 } while (0)
1841
1842 /* Nonzero if the constant value X is a legitimate general operand
1843    when generating PIC code.  It is given that flag_pic is on and
1844    that X satisfies CONSTANT_P or is a CONST_DOUBLE.  */
1845
1846 #define LEGITIMATE_PIC_OPERAND_P(X) legitimate_pic_operand_p (X)
1847
1848 #define SYMBOLIC_CONST(X)       \
1849   (GET_CODE (X) == SYMBOL_REF                                           \
1850    || GET_CODE (X) == LABEL_REF                                         \
1851    || (GET_CODE (X) == CONST && symbolic_reference_mentioned_p (X)))
1852
1853 /* Go to LABEL if ADDR (a legitimate address expression)
1854    has an effect that depends on the machine mode it is used for.
1855    On the 80386, only postdecrement and postincrement address depend thus
1856    (the amount of decrement or increment being the length of the operand).
1857    These are now caught in recog.c.  */
1858 #define GO_IF_MODE_DEPENDENT_ADDRESS(ADDR, LABEL)
1859 \f
1860 /* Max number of args passed in registers.  If this is more than 3, we will
1861    have problems with ebx (register #4), since it is a caller save register and
1862    is also used as the pic register in ELF.  So for now, don't allow more than
1863    3 registers to be passed in registers.  */
1864
1865 /* Abi specific values for REGPARM_MAX and SSE_REGPARM_MAX */
1866 #define X86_64_REGPARM_MAX 6
1867 #define X64_REGPARM_MAX 4
1868 #define X86_32_REGPARM_MAX 3
1869
1870 #define X86_64_SSE_REGPARM_MAX 8
1871 #define X64_SSE_REGPARM_MAX 4
1872 #define X86_32_SSE_REGPARM_MAX (TARGET_SSE ? 3 : 0)
1873
1874 #define REGPARM_MAX                                                     \
1875   (TARGET_64BIT ? (TARGET_64BIT_MS_ABI ? X64_REGPARM_MAX                \
1876                    : X86_64_REGPARM_MAX)                                \
1877    : X86_32_REGPARM_MAX)
1878
1879 #define SSE_REGPARM_MAX                                                 \
1880   (TARGET_64BIT ? (TARGET_64BIT_MS_ABI ? X64_SSE_REGPARM_MAX            \
1881                    : X86_64_SSE_REGPARM_MAX)                            \
1882    : X86_32_SSE_REGPARM_MAX)
1883
1884 #define MMX_REGPARM_MAX (TARGET_64BIT ? 0 : (TARGET_MMX ? 3 : 0))
1885
1886 \f
1887 /* Specify the machine mode that this machine uses
1888    for the index in the tablejump instruction.  */
1889 #define CASE_VECTOR_MODE \
1890  (!TARGET_64BIT || (flag_pic && ix86_cmodel != CM_LARGE_PIC) ? SImode : DImode)
1891
1892 /* Define this as 1 if `char' should by default be signed; else as 0.  */
1893 #define DEFAULT_SIGNED_CHAR 1
1894
1895 /* Max number of bytes we can move from memory to memory
1896    in one reasonably fast instruction.  */
1897 #define MOVE_MAX 16
1898
1899 /* MOVE_MAX_PIECES is the number of bytes at a time which we can
1900    move efficiently, as opposed to  MOVE_MAX which is the maximum
1901    number of bytes we can move with a single instruction.  */
1902 #define MOVE_MAX_PIECES (TARGET_64BIT ? 8 : 4)
1903
1904 /* If a memory-to-memory move would take MOVE_RATIO or more simple
1905    move-instruction pairs, we will do a movmem or libcall instead.
1906    Increasing the value will always make code faster, but eventually
1907    incurs high cost in increased code size.
1908
1909    If you don't define this, a reasonable default is used.  */
1910
1911 #define MOVE_RATIO(speed) ((speed) ? ix86_cost->move_ratio : 3)
1912
1913 /* If a clear memory operation would take CLEAR_RATIO or more simple
1914    move-instruction sequences, we will do a clrmem or libcall instead.  */
1915
1916 #define CLEAR_RATIO(speed) ((speed) ? MIN (6, ix86_cost->move_ratio) : 2)
1917
1918 /* Define if shifts truncate the shift count
1919    which implies one can omit a sign-extension or zero-extension
1920    of a shift count.  */
1921 /* On i386, shifts do truncate the count.  But bit opcodes don't.  */
1922
1923 /* #define SHIFT_COUNT_TRUNCATED */
1924
1925 /* Value is 1 if truncating an integer of INPREC bits to OUTPREC bits
1926    is done just by pretending it is already truncated.  */
1927 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC) 1
1928
1929 /* A macro to update M and UNSIGNEDP when an object whose type is
1930    TYPE and which has the specified mode and signedness is to be
1931    stored in a register.  This macro is only called when TYPE is a
1932    scalar type.
1933
1934    On i386 it is sometimes useful to promote HImode and QImode
1935    quantities to SImode.  The choice depends on target type.  */
1936
1937 #define PROMOTE_MODE(MODE, UNSIGNEDP, TYPE)             \
1938 do {                                                    \
1939   if (((MODE) == HImode && TARGET_PROMOTE_HI_REGS)      \
1940       || ((MODE) == QImode && TARGET_PROMOTE_QI_REGS))  \
1941     (MODE) = SImode;                                    \
1942 } while (0)
1943
1944 /* Specify the machine mode that pointers have.
1945    After generation of rtl, the compiler makes no further distinction
1946    between pointers and any other objects of this machine mode.  */
1947 #define Pmode (TARGET_64BIT ? DImode : SImode)
1948
1949 /* A function address in a call instruction
1950    is a byte address (for indexing purposes)
1951    so give the MEM rtx a byte's mode.  */
1952 #define FUNCTION_MODE QImode
1953 \f
1954 /* A C expression for the cost of moving data from a register in class FROM to
1955    one in class TO.  The classes are expressed using the enumeration values
1956    such as `GENERAL_REGS'.  A value of 2 is the default; other values are
1957    interpreted relative to that.
1958
1959    It is not required that the cost always equal 2 when FROM is the same as TO;
1960    on some machines it is expensive to move between registers if they are not
1961    general registers.  */
1962
1963 #define REGISTER_MOVE_COST(MODE, CLASS1, CLASS2) \
1964    ix86_register_move_cost ((MODE), (CLASS1), (CLASS2))
1965
1966 /* A C expression for the cost of moving data of mode M between a
1967    register and memory.  A value of 2 is the default; this cost is
1968    relative to those in `REGISTER_MOVE_COST'.
1969
1970    If moving between registers and memory is more expensive than
1971    between two registers, you should define this macro to express the
1972    relative cost.  */
1973
1974 #define MEMORY_MOVE_COST(MODE, CLASS, IN)       \
1975   ix86_memory_move_cost ((MODE), (CLASS), (IN))
1976
1977 /* A C expression for the cost of a branch instruction.  A value of 1
1978    is the default; other values are interpreted relative to that.  */
1979
1980 #define BRANCH_COST(speed_p, predictable_p) \
1981   (!(speed_p) ? 2 : (predictable_p) ? 0 : ix86_branch_cost)
1982
1983 /* Define this macro as a C expression which is nonzero if accessing
1984    less than a word of memory (i.e. a `char' or a `short') is no
1985    faster than accessing a word of memory, i.e., if such access
1986    require more than one instruction or if there is no difference in
1987    cost between byte and (aligned) word loads.
1988
1989    When this macro is not defined, the compiler will access a field by
1990    finding the smallest containing object; when it is defined, a
1991    fullword load will be used if alignment permits.  Unless bytes
1992    accesses are faster than word accesses, using word accesses is
1993    preferable since it may eliminate subsequent memory access if
1994    subsequent accesses occur to other fields in the same word of the
1995    structure, but to different bytes.  */
1996
1997 #define SLOW_BYTE_ACCESS 0
1998
1999 /* Nonzero if access to memory by shorts is slow and undesirable.  */
2000 #define SLOW_SHORT_ACCESS 0
2001
2002 /* Define this macro to be the value 1 if unaligned accesses have a
2003    cost many times greater than aligned accesses, for example if they
2004    are emulated in a trap handler.
2005
2006    When this macro is nonzero, the compiler will act as if
2007    `STRICT_ALIGNMENT' were nonzero when generating code for block
2008    moves.  This can cause significantly more instructions to be
2009    produced.  Therefore, do not set this macro nonzero if unaligned
2010    accesses only add a cycle or two to the time for a memory access.
2011
2012    If the value of this macro is always zero, it need not be defined.  */
2013
2014 /* #define SLOW_UNALIGNED_ACCESS(MODE, ALIGN) 0 */
2015
2016 /* Define this macro if it is as good or better to call a constant
2017    function address than to call an address kept in a register.
2018
2019    Desirable on the 386 because a CALL with a constant address is
2020    faster than one with a register address.  */
2021
2022 #define NO_FUNCTION_CSE
2023 \f
2024 /* Given a comparison code (EQ, NE, etc.) and the first operand of a COMPARE,
2025    return the mode to be used for the comparison.
2026
2027    For floating-point equality comparisons, CCFPEQmode should be used.
2028    VOIDmode should be used in all other cases.
2029
2030    For integer comparisons against zero, reduce to CCNOmode or CCZmode if
2031    possible, to allow for more combinations.  */
2032
2033 #define SELECT_CC_MODE(OP, X, Y) ix86_cc_mode ((OP), (X), (Y))
2034
2035 /* Return nonzero if MODE implies a floating point inequality can be
2036    reversed.  */
2037
2038 #define REVERSIBLE_CC_MODE(MODE) 1
2039
2040 /* A C expression whose value is reversed condition code of the CODE for
2041    comparison done in CC_MODE mode.  */
2042 #define REVERSE_CONDITION(CODE, MODE) ix86_reverse_condition ((CODE), (MODE))
2043
2044 \f
2045 /* Control the assembler format that we output, to the extent
2046    this does not vary between assemblers.  */
2047
2048 /* How to refer to registers in assembler output.
2049    This sequence is indexed by compiler's hard-register-number (see above).  */
2050
2051 /* In order to refer to the first 8 regs as 32-bit regs, prefix an "e".
2052    For non floating point regs, the following are the HImode names.
2053
2054    For float regs, the stack top is sometimes referred to as "%st(0)"
2055    instead of just "%st".  PRINT_OPERAND handles this with the "y" code.  */
2056
2057 #define HI_REGISTER_NAMES                                               \
2058 {"ax","dx","cx","bx","si","di","bp","sp",                               \
2059  "st","st(1)","st(2)","st(3)","st(4)","st(5)","st(6)","st(7)",          \
2060  "argp", "flags", "fpsr", "fpcr", "frame",                              \
2061  "xmm0","xmm1","xmm2","xmm3","xmm4","xmm5","xmm6","xmm7",               \
2062  "mm0", "mm1", "mm2", "mm3", "mm4", "mm5", "mm6", "mm7",                \
2063  "r8", "r9", "r10", "r11", "r12", "r13", "r14", "r15",                  \
2064  "xmm8", "xmm9", "xmm10", "xmm11", "xmm12", "xmm13", "xmm14", "xmm15"}
2065
2066 #define REGISTER_NAMES HI_REGISTER_NAMES
2067
2068 /* Table of additional register names to use in user input.  */
2069
2070 #define ADDITIONAL_REGISTER_NAMES \
2071 { { "eax", 0 }, { "edx", 1 }, { "ecx", 2 }, { "ebx", 3 },       \
2072   { "esi", 4 }, { "edi", 5 }, { "ebp", 6 }, { "esp", 7 },       \
2073   { "rax", 0 }, { "rdx", 1 }, { "rcx", 2 }, { "rbx", 3 },       \
2074   { "rsi", 4 }, { "rdi", 5 }, { "rbp", 6 }, { "rsp", 7 },       \
2075   { "al", 0 }, { "dl", 1 }, { "cl", 2 }, { "bl", 3 },           \
2076   { "ah", 0 }, { "dh", 1 }, { "ch", 2 }, { "bh", 3 } }
2077
2078 /* Note we are omitting these since currently I don't know how
2079 to get gcc to use these, since they want the same but different
2080 number as al, and ax.
2081 */
2082
2083 #define QI_REGISTER_NAMES \
2084 {"al", "dl", "cl", "bl", "sil", "dil", "bpl", "spl",}
2085
2086 /* These parallel the array above, and can be used to access bits 8:15
2087    of regs 0 through 3.  */
2088
2089 #define QI_HIGH_REGISTER_NAMES \
2090 {"ah", "dh", "ch", "bh", }
2091
2092 /* How to renumber registers for dbx and gdb.  */
2093
2094 #define DBX_REGISTER_NUMBER(N) \
2095   (TARGET_64BIT ? dbx64_register_map[(N)] : dbx_register_map[(N)])
2096
2097 extern int const dbx_register_map[FIRST_PSEUDO_REGISTER];
2098 extern int const dbx64_register_map[FIRST_PSEUDO_REGISTER];
2099 extern int const svr4_dbx_register_map[FIRST_PSEUDO_REGISTER];
2100
2101 /* Before the prologue, RA is at 0(%esp).  */
2102 #define INCOMING_RETURN_ADDR_RTX \
2103   gen_rtx_MEM (VOIDmode, gen_rtx_REG (VOIDmode, STACK_POINTER_REGNUM))
2104
2105 /* After the prologue, RA is at -4(AP) in the current frame.  */
2106 #define RETURN_ADDR_RTX(COUNT, FRAME)                                      \
2107   ((COUNT) == 0                                                            \
2108    ? gen_rtx_MEM (Pmode, plus_constant (arg_pointer_rtx, -UNITS_PER_WORD)) \
2109    : gen_rtx_MEM (Pmode, plus_constant (FRAME, UNITS_PER_WORD)))
2110
2111 /* PC is dbx register 8; let's use that column for RA.  */
2112 #define DWARF_FRAME_RETURN_COLUMN       (TARGET_64BIT ? 16 : 8)
2113
2114 /* Before the prologue, the top of the frame is at 4(%esp).  */
2115 #define INCOMING_FRAME_SP_OFFSET UNITS_PER_WORD
2116
2117 /* Describe how we implement __builtin_eh_return.  */
2118 #define EH_RETURN_DATA_REGNO(N) ((N) < 2 ? (N) : INVALID_REGNUM)
2119 #define EH_RETURN_STACKADJ_RTX  gen_rtx_REG (Pmode, 2)
2120
2121
2122 /* Select a format to encode pointers in exception handling data.  CODE
2123    is 0 for data, 1 for code labels, 2 for function pointers.  GLOBAL is
2124    true if the symbol may be affected by dynamic relocations.
2125
2126    ??? All x86 object file formats are capable of representing this.
2127    After all, the relocation needed is the same as for the call insn.
2128    Whether or not a particular assembler allows us to enter such, I
2129    guess we'll have to see.  */
2130 #define ASM_PREFERRED_EH_DATA_FORMAT(CODE, GLOBAL)                      \
2131   asm_preferred_eh_data_format ((CODE), (GLOBAL))
2132
2133 /* This is how to output an insn to push a register on the stack.
2134    It need not be very fast code.  */
2135
2136 #define ASM_OUTPUT_REG_PUSH(FILE, REGNO)  \
2137 do {                                                                    \
2138   if (TARGET_64BIT)                                                     \
2139     asm_fprintf ((FILE), "\tpush{q}\t%%r%s\n",                          \
2140                  reg_names[(REGNO)] + (REX_INT_REGNO_P (REGNO) != 0));  \
2141   else                                                                  \
2142     asm_fprintf ((FILE), "\tpush{l}\t%%e%s\n", reg_names[(REGNO)]);     \
2143 } while (0)
2144
2145 /* This is how to output an insn to pop a register from the stack.
2146    It need not be very fast code.  */
2147
2148 #define ASM_OUTPUT_REG_POP(FILE, REGNO)  \
2149 do {                                                                    \
2150   if (TARGET_64BIT)                                                     \
2151     asm_fprintf ((FILE), "\tpop{q}\t%%r%s\n",                           \
2152                  reg_names[(REGNO)] + (REX_INT_REGNO_P (REGNO) != 0));  \
2153   else                                                                  \
2154     asm_fprintf ((FILE), "\tpop{l}\t%%e%s\n", reg_names[(REGNO)]);      \
2155 } while (0)
2156
2157 /* This is how to output an element of a case-vector that is absolute.  */
2158
2159 #define ASM_OUTPUT_ADDR_VEC_ELT(FILE, VALUE)  \
2160   ix86_output_addr_vec_elt ((FILE), (VALUE))
2161
2162 /* This is how to output an element of a case-vector that is relative.  */
2163
2164 #define ASM_OUTPUT_ADDR_DIFF_ELT(FILE, BODY, VALUE, REL) \
2165   ix86_output_addr_diff_elt ((FILE), (VALUE), (REL))
2166
2167 /* When we see %v, we will print the 'v' prefix if TARGET_AVX is
2168    true.  */
2169
2170 #define ASM_OUTPUT_AVX_PREFIX(STREAM, PTR)      \
2171 {                                               \
2172   if ((PTR)[0] == '%' && (PTR)[1] == 'v')       \
2173     {                                           \
2174       if (TARGET_AVX)                           \
2175         (PTR) += 1;                             \
2176       else                                      \
2177         (PTR) += 2;                             \
2178     }                                           \
2179 }
2180
2181 /* A C statement or statements which output an assembler instruction
2182    opcode to the stdio stream STREAM.  The macro-operand PTR is a
2183    variable of type `char *' which points to the opcode name in
2184    its "internal" form--the form that is written in the machine
2185    description.  */
2186
2187 #define ASM_OUTPUT_OPCODE(STREAM, PTR) \
2188   ASM_OUTPUT_AVX_PREFIX ((STREAM), (PTR))
2189
2190 /* Under some conditions we need jump tables in the text section,
2191    because the assembler cannot handle label differences between
2192    sections.  This is the case for x86_64 on Mach-O for example.  */
2193
2194 #define JUMP_TABLES_IN_TEXT_SECTION \
2195   (flag_pic && ((TARGET_MACHO && TARGET_64BIT) \
2196    || (!TARGET_64BIT && !HAVE_AS_GOTOFF_IN_DATA)))
2197
2198 /* Switch to init or fini section via SECTION_OP, emit a call to FUNC,
2199    and switch back.  For x86 we do this only to save a few bytes that
2200    would otherwise be unused in the text section.  */
2201 #define CRT_CALL_STATIC_FUNCTION(SECTION_OP, FUNC)      \
2202    asm (SECTION_OP "\n\t"                               \
2203         "call " USER_LABEL_PREFIX #FUNC "\n"            \
2204         TEXT_SECTION_ASM_OP);
2205 \f
2206 /* Print operand X (an rtx) in assembler syntax to file FILE.
2207    CODE is a letter or dot (`z' in `%z0') or 0 if no letter was specified.
2208    Effect of various CODE letters is described in i386.c near
2209    print_operand function.  */
2210
2211 #define PRINT_OPERAND_PUNCT_VALID_P(CODE) \
2212   ((CODE) == '*' || (CODE) == '+' || (CODE) == '&' || (CODE) == ';')
2213
2214 #define PRINT_OPERAND(FILE, X, CODE)  \
2215   print_operand ((FILE), (X), (CODE))
2216
2217 #define PRINT_OPERAND_ADDRESS(FILE, ADDR)  \
2218   print_operand_address ((FILE), (ADDR))
2219
2220 #define OUTPUT_ADDR_CONST_EXTRA(FILE, X, FAIL)  \
2221 do {                                            \
2222   if (! output_addr_const_extra (FILE, (X)))    \
2223     goto FAIL;                                  \
2224 } while (0);
2225 \f
2226 /* Which processor to schedule for. The cpu attribute defines a list that
2227    mirrors this list, so changes to i386.md must be made at the same time.  */
2228
2229 enum processor_type
2230 {
2231   PROCESSOR_I386 = 0,                   /* 80386 */
2232   PROCESSOR_I486,                       /* 80486DX, 80486SX, 80486DX[24] */
2233   PROCESSOR_PENTIUM,
2234   PROCESSOR_PENTIUMPRO,
2235   PROCESSOR_GEODE,
2236   PROCESSOR_K6,
2237   PROCESSOR_ATHLON,
2238   PROCESSOR_PENTIUM4,
2239   PROCESSOR_K8,
2240   PROCESSOR_NOCONA,
2241   PROCESSOR_CORE2,
2242   PROCESSOR_GENERIC32,
2243   PROCESSOR_GENERIC64,
2244   PROCESSOR_AMDFAM10,
2245   PROCESSOR_max
2246 };
2247
2248 extern enum processor_type ix86_tune;
2249 extern enum processor_type ix86_arch;
2250
2251 enum fpmath_unit
2252 {
2253   FPMATH_387 = 1,
2254   FPMATH_SSE = 2
2255 };
2256
2257 extern enum fpmath_unit ix86_fpmath;
2258
2259 enum tls_dialect
2260 {
2261   TLS_DIALECT_GNU,
2262   TLS_DIALECT_GNU2,
2263   TLS_DIALECT_SUN
2264 };
2265
2266 extern enum tls_dialect ix86_tls_dialect;
2267
2268 enum cmodel {
2269   CM_32,        /* The traditional 32-bit ABI.  */
2270   CM_SMALL,     /* Assumes all code and data fits in the low 31 bits.  */
2271   CM_KERNEL,    /* Assumes all code and data fits in the high 31 bits.  */
2272   CM_MEDIUM,    /* Assumes code fits in the low 31 bits; data unlimited.  */
2273   CM_LARGE,     /* No assumptions.  */
2274   CM_SMALL_PIC, /* Assumes code+data+got/plt fits in a 31 bit region.  */
2275   CM_MEDIUM_PIC,/* Assumes code+got/plt fits in a 31 bit region.  */
2276   CM_LARGE_PIC  /* No assumptions.  */
2277 };
2278
2279 extern enum cmodel ix86_cmodel;
2280
2281 /* Size of the RED_ZONE area.  */
2282 #define RED_ZONE_SIZE 128
2283 /* Reserved area of the red zone for temporaries.  */
2284 #define RED_ZONE_RESERVE 8
2285
2286 enum asm_dialect {
2287   ASM_ATT,
2288   ASM_INTEL
2289 };
2290
2291 extern enum asm_dialect ix86_asm_dialect;
2292 extern unsigned int ix86_preferred_stack_boundary;
2293 extern unsigned int ix86_incoming_stack_boundary;
2294 extern int ix86_branch_cost, ix86_section_threshold;
2295
2296 /* Smallest class containing REGNO.  */
2297 extern enum reg_class const regclass_map[FIRST_PSEUDO_REGISTER];
2298
2299 extern rtx ix86_compare_op0;    /* operand 0 for comparisons */
2300 extern rtx ix86_compare_op1;    /* operand 1 for comparisons */
2301 extern rtx ix86_compare_emitted;
2302 \f
2303 /* To properly truncate FP values into integers, we need to set i387 control
2304    word.  We can't emit proper mode switching code before reload, as spills
2305    generated by reload may truncate values incorrectly, but we still can avoid
2306    redundant computation of new control word by the mode switching pass.
2307    The fldcw instructions are still emitted redundantly, but this is probably
2308    not going to be noticeable problem, as most CPUs do have fast path for
2309    the sequence.
2310
2311    The machinery is to emit simple truncation instructions and split them
2312    before reload to instructions having USEs of two memory locations that
2313    are filled by this code to old and new control word.
2314
2315    Post-reload pass may be later used to eliminate the redundant fildcw if
2316    needed.  */
2317
2318 enum ix86_entity
2319 {
2320   I387_TRUNC = 0,
2321   I387_FLOOR,
2322   I387_CEIL,
2323   I387_MASK_PM,
2324   MAX_386_ENTITIES
2325 };
2326
2327 enum ix86_stack_slot
2328 {
2329   SLOT_VIRTUAL = 0,
2330   SLOT_TEMP,
2331   SLOT_CW_STORED,
2332   SLOT_CW_TRUNC,
2333   SLOT_CW_FLOOR,
2334   SLOT_CW_CEIL,
2335   SLOT_CW_MASK_PM,
2336   MAX_386_STACK_LOCALS
2337 };
2338
2339 /* Define this macro if the port needs extra instructions inserted
2340    for mode switching in an optimizing compilation.  */
2341
2342 #define OPTIMIZE_MODE_SWITCHING(ENTITY) \
2343    ix86_optimize_mode_switching[(ENTITY)]
2344
2345 /* If you define `OPTIMIZE_MODE_SWITCHING', you have to define this as
2346    initializer for an array of integers.  Each initializer element N
2347    refers to an entity that needs mode switching, and specifies the
2348    number of different modes that might need to be set for this
2349    entity.  The position of the initializer in the initializer -
2350    starting counting at zero - determines the integer that is used to
2351    refer to the mode-switched entity in question.  */
2352
2353 #define NUM_MODES_FOR_MODE_SWITCHING \
2354    { I387_CW_ANY, I387_CW_ANY, I387_CW_ANY, I387_CW_ANY }
2355
2356 /* ENTITY is an integer specifying a mode-switched entity.  If
2357    `OPTIMIZE_MODE_SWITCHING' is defined, you must define this macro to
2358    return an integer value not larger than the corresponding element
2359    in `NUM_MODES_FOR_MODE_SWITCHING', to denote the mode that ENTITY
2360    must be switched into prior to the execution of INSN. */
2361
2362 #define MODE_NEEDED(ENTITY, I) ix86_mode_needed ((ENTITY), (I))
2363
2364 /* This macro specifies the order in which modes for ENTITY are
2365    processed.  0 is the highest priority.  */
2366
2367 #define MODE_PRIORITY_TO_MODE(ENTITY, N) (N)
2368
2369 /* Generate one or more insns to set ENTITY to MODE.  HARD_REG_LIVE
2370    is the set of hard registers live at the point where the insn(s)
2371    are to be inserted.  */
2372
2373 #define EMIT_MODE_SET(ENTITY, MODE, HARD_REGS_LIVE)                     \
2374   ((MODE) != I387_CW_ANY && (MODE) != I387_CW_UNINITIALIZED             \
2375    ? emit_i387_cw_initialization (MODE), 0                              \
2376    : 0)
2377
2378 \f
2379 /* Avoid renaming of stack registers, as doing so in combination with
2380    scheduling just increases amount of live registers at time and in
2381    the turn amount of fxch instructions needed.
2382
2383    ??? Maybe Pentium chips benefits from renaming, someone can try....  */
2384
2385 #define HARD_REGNO_RENAME_OK(SRC, TARGET)  \
2386   (! IN_RANGE ((SRC), FIRST_STACK_REG, LAST_STACK_REG))
2387
2388 \f
2389 #define FASTCALL_PREFIX '@'
2390 \f
2391 struct machine_function GTY(())
2392 {
2393   struct stack_local_entry *stack_locals;
2394   const char *some_ld_name;
2395   int varargs_gpr_size;
2396   int varargs_fpr_size;
2397   int accesses_prev_frame;
2398   int optimize_mode_switching[MAX_386_ENTITIES];
2399   int needs_cld;
2400   /* Set by ix86_compute_frame_layout and used by prologue/epilogue
2401      expander to determine the style used.  */
2402   int use_fast_prologue_epilogue;
2403   /* Number of saved registers USE_FAST_PROLOGUE_EPILOGUE has been computed
2404      for.  */
2405   int use_fast_prologue_epilogue_nregs;
2406   /* If true, the current function needs the default PIC register, not
2407      an alternate register (on x86) and must not use the red zone (on
2408      x86_64), even if it's a leaf function.  We don't want the
2409      function to be regarded as non-leaf because TLS calls need not
2410      affect register allocation.  This flag is set when a TLS call
2411      instruction is expanded within a function, and never reset, even
2412      if all such instructions are optimized away.  Use the
2413      ix86_current_function_calls_tls_descriptor macro for a better
2414      approximation.  */
2415   int tls_descriptor_call_expanded_p;
2416   /* This value is used for amd64 targets and specifies the current abi
2417      to be used. MS_ABI means ms abi. Otherwise SYSV_ABI means sysv abi.  */
2418   int call_abi;
2419 };
2420
2421 #define ix86_stack_locals (cfun->machine->stack_locals)
2422 #define ix86_varargs_gpr_size (cfun->machine->varargs_gpr_size)
2423 #define ix86_varargs_fpr_size (cfun->machine->varargs_fpr_size)
2424 #define ix86_optimize_mode_switching (cfun->machine->optimize_mode_switching)
2425 #define ix86_current_function_needs_cld (cfun->machine->needs_cld)
2426 #define ix86_tls_descriptor_calls_expanded_in_cfun \
2427   (cfun->machine->tls_descriptor_call_expanded_p)
2428 /* Since tls_descriptor_call_expanded is not cleared, even if all TLS
2429    calls are optimized away, we try to detect cases in which it was
2430    optimized away.  Since such instructions (use (reg REG_SP)), we can
2431    verify whether there's any such instruction live by testing that
2432    REG_SP is live.  */
2433 #define ix86_current_function_calls_tls_descriptor \
2434   (ix86_tls_descriptor_calls_expanded_in_cfun && df_regs_ever_live_p (SP_REG))
2435
2436 /* Control behavior of x86_file_start.  */
2437 #define X86_FILE_START_VERSION_DIRECTIVE false
2438 #define X86_FILE_START_FLTUSED false
2439
2440 /* Flag to mark data that is in the large address area.  */
2441 #define SYMBOL_FLAG_FAR_ADDR            (SYMBOL_FLAG_MACH_DEP << 0)
2442 #define SYMBOL_REF_FAR_ADDR_P(X)        \
2443         ((SYMBOL_REF_FLAGS (X) & SYMBOL_FLAG_FAR_ADDR) != 0)
2444
2445 /* Flags to mark dllimport/dllexport.  Used by PE ports, but handy to
2446    have defined always, to avoid ifdefing.  */
2447 #define SYMBOL_FLAG_DLLIMPORT           (SYMBOL_FLAG_MACH_DEP << 1)
2448 #define SYMBOL_REF_DLLIMPORT_P(X) \
2449         ((SYMBOL_REF_FLAGS (X) & SYMBOL_FLAG_DLLIMPORT) != 0)
2450
2451 #define SYMBOL_FLAG_DLLEXPORT           (SYMBOL_FLAG_MACH_DEP << 2)
2452 #define SYMBOL_REF_DLLEXPORT_P(X) \
2453         ((SYMBOL_REF_FLAGS (X) & SYMBOL_FLAG_DLLEXPORT) != 0)
2454
2455 /* Model costs for vectorizer.  */
2456
2457 /* Cost of conditional branch.  */
2458 #undef TARG_COND_BRANCH_COST
2459 #define TARG_COND_BRANCH_COST           ix86_cost->branch_cost
2460
2461 /* Enum through the target specific extra va_list types.
2462    Please, do not iterate the base va_list type name.  */
2463 #define TARGET_ENUM_VA_LIST(IDX, PNAME, PTYPE) \
2464   (TARGET_64BIT ? ix86_enum_va_list (IDX, PNAME, PTYPE) : 0)
2465
2466 /* Cost of any scalar operation, excluding load and store.  */
2467 #undef TARG_SCALAR_STMT_COST
2468 #define TARG_SCALAR_STMT_COST           ix86_cost->scalar_stmt_cost
2469
2470 /* Cost of scalar load.  */
2471 #undef TARG_SCALAR_LOAD_COST
2472 #define TARG_SCALAR_LOAD_COST           ix86_cost->scalar_load_cost
2473
2474 /* Cost of scalar store.  */
2475 #undef TARG_SCALAR_STORE_COST
2476 #define TARG_SCALAR_STORE_COST          ix86_cost->scalar_store_cost
2477
2478 /* Cost of any vector operation, excluding load, store or vector to scalar
2479    operation.  */
2480 #undef TARG_VEC_STMT_COST
2481 #define TARG_VEC_STMT_COST              ix86_cost->vec_stmt_cost
2482
2483 /* Cost of vector to scalar operation.  */
2484 #undef TARG_VEC_TO_SCALAR_COST
2485 #define TARG_VEC_TO_SCALAR_COST         ix86_cost->vec_to_scalar_cost
2486
2487 /* Cost of scalar to vector operation.  */
2488 #undef TARG_SCALAR_TO_VEC_COST
2489 #define TARG_SCALAR_TO_VEC_COST         ix86_cost->scalar_to_vec_cost
2490
2491 /* Cost of aligned vector load.  */
2492 #undef TARG_VEC_LOAD_COST
2493 #define TARG_VEC_LOAD_COST              ix86_cost->vec_align_load_cost
2494
2495 /* Cost of misaligned vector load.  */
2496 #undef TARG_VEC_UNALIGNED_LOAD_COST
2497 #define TARG_VEC_UNALIGNED_LOAD_COST    ix86_cost->vec_unalign_load_cost
2498
2499 /* Cost of vector store.  */
2500 #undef TARG_VEC_STORE_COST
2501 #define TARG_VEC_STORE_COST             ix86_cost->vec_store_cost
2502
2503 /* Cost of conditional taken branch for vectorizer cost model.  */
2504 #undef TARG_COND_TAKEN_BRANCH_COST
2505 #define TARG_COND_TAKEN_BRANCH_COST     ix86_cost->cond_taken_branch_cost
2506
2507 /* Cost of conditional not taken branch for vectorizer cost model.  */
2508 #undef TARG_COND_NOT_TAKEN_BRANCH_COST
2509 #define TARG_COND_NOT_TAKEN_BRANCH_COST ix86_cost->cond_not_taken_branch_cost
2510
2511 /*
2512 Local variables:
2513 version-control: t
2514 End:
2515 */