OSDN Git Service

1b735cb07205622f8760a843310012641cfb20c7
[pf3gnuchains/gcc-fork.git] / gcc / config / i386 / i386.h
1 /* Definitions of target machine for GCC for IA-32.
2    Copyright (C) 1988, 1992, 1994, 1995, 1996, 1997, 1998, 1999, 2000,
3    2001, 2002, 2003, 2004, 2005, 2006, 2007, 2008, 2009, 2010
4    Free Software Foundation, Inc.
5
6 This file is part of GCC.
7
8 GCC is free software; you can redistribute it and/or modify
9 it under the terms of the GNU General Public License as published by
10 the Free Software Foundation; either version 3, or (at your option)
11 any later version.
12
13 GCC is distributed in the hope that it will be useful,
14 but WITHOUT ANY WARRANTY; without even the implied warranty of
15 MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16 GNU General Public License for more details.
17
18 Under Section 7 of GPL version 3, you are granted additional
19 permissions described in the GCC Runtime Library Exception, version
20 3.1, as published by the Free Software Foundation.
21
22 You should have received a copy of the GNU General Public License and
23 a copy of the GCC Runtime Library Exception along with this program;
24 see the files COPYING3 and COPYING.RUNTIME respectively.  If not, see
25 <http://www.gnu.org/licenses/>.  */
26
27 /* The purpose of this file is to define the characteristics of the i386,
28    independent of assembler syntax or operating system.
29
30    Three other files build on this one to describe a specific assembler syntax:
31    bsd386.h, att386.h, and sun386.h.
32
33    The actual tm.h file for a particular system should include
34    this file, and then the file for the appropriate assembler syntax.
35
36    Many macros that specify assembler syntax are omitted entirely from
37    this file because they really belong in the files for particular
38    assemblers.  These include RP, IP, LPREFIX, PUT_OP_SIZE, USE_STAR,
39    ADDR_BEG, ADDR_END, PRINT_IREG, PRINT_SCALE, PRINT_B_I_S, and many
40    that start with ASM_ or end in ASM_OP.  */
41
42 /* Redefines for option macros.  */
43
44 #define TARGET_64BIT    OPTION_ISA_64BIT
45 #define TARGET_MMX      OPTION_ISA_MMX
46 #define TARGET_3DNOW    OPTION_ISA_3DNOW
47 #define TARGET_3DNOW_A  OPTION_ISA_3DNOW_A
48 #define TARGET_SSE      OPTION_ISA_SSE
49 #define TARGET_SSE2     OPTION_ISA_SSE2
50 #define TARGET_SSE3     OPTION_ISA_SSE3
51 #define TARGET_SSSE3    OPTION_ISA_SSSE3
52 #define TARGET_SSE4_1   OPTION_ISA_SSE4_1
53 #define TARGET_SSE4_2   OPTION_ISA_SSE4_2
54 #define TARGET_AVX      OPTION_ISA_AVX
55 #define TARGET_FMA      OPTION_ISA_FMA
56 #define TARGET_SSE4A    OPTION_ISA_SSE4A
57 #define TARGET_FMA4     OPTION_ISA_FMA4
58 #define TARGET_XOP      OPTION_ISA_XOP
59 #define TARGET_LWP      OPTION_ISA_LWP
60 #define TARGET_ROUND    OPTION_ISA_ROUND
61 #define TARGET_ABM      OPTION_ISA_ABM
62 #define TARGET_POPCNT   OPTION_ISA_POPCNT
63 #define TARGET_SAHF     OPTION_ISA_SAHF
64 #define TARGET_MOVBE    OPTION_ISA_MOVBE
65 #define TARGET_CRC32    OPTION_ISA_CRC32
66 #define TARGET_AES      OPTION_ISA_AES
67 #define TARGET_PCLMUL   OPTION_ISA_PCLMUL
68 #define TARGET_CMPXCHG16B OPTION_ISA_CX16
69 #define TARGET_FSGSBASE OPTION_ISA_FSGSBASE
70 #define TARGET_RDRND    OPTION_ISA_RDRND
71 #define TARGET_F16C     OPTION_ISA_F16C
72
73
74 /* SSE4.1 defines round instructions */
75 #define OPTION_MASK_ISA_ROUND   OPTION_MASK_ISA_SSE4_1
76 #define OPTION_ISA_ROUND        ((ix86_isa_flags & OPTION_MASK_ISA_ROUND) != 0)
77
78 #include "config/vxworks-dummy.h"
79
80 /* Algorithm to expand string function with.  */
81 enum stringop_alg
82 {
83    no_stringop,
84    libcall,
85    rep_prefix_1_byte,
86    rep_prefix_4_byte,
87    rep_prefix_8_byte,
88    loop_1_byte,
89    loop,
90    unrolled_loop
91 };
92
93 #define NAX_STRINGOP_ALGS 4
94
95 /* Specify what algorithm to use for stringops on known size.
96    When size is unknown, the UNKNOWN_SIZE alg is used.  When size is
97    known at compile time or estimated via feedback, the SIZE array
98    is walked in order until MAX is greater then the estimate (or -1
99    means infinity).  Corresponding ALG is used then.
100    For example initializer:
101     {{256, loop}, {-1, rep_prefix_4_byte}}
102    will use loop for blocks smaller or equal to 256 bytes, rep prefix will
103    be used otherwise.  */
104 struct stringop_algs
105 {
106   const enum stringop_alg unknown_size;
107   const struct stringop_strategy {
108     const int max;
109     const enum stringop_alg alg;
110   } size [NAX_STRINGOP_ALGS];
111 };
112
113 /* Define the specific costs for a given cpu */
114
115 struct processor_costs {
116   const int add;                /* cost of an add instruction */
117   const int lea;                /* cost of a lea instruction */
118   const int shift_var;          /* variable shift costs */
119   const int shift_const;        /* constant shift costs */
120   const int mult_init[5];       /* cost of starting a multiply
121                                    in QImode, HImode, SImode, DImode, TImode*/
122   const int mult_bit;           /* cost of multiply per each bit set */
123   const int divide[5];          /* cost of a divide/mod
124                                    in QImode, HImode, SImode, DImode, TImode*/
125   int movsx;                    /* The cost of movsx operation.  */
126   int movzx;                    /* The cost of movzx operation.  */
127   const int large_insn;         /* insns larger than this cost more */
128   const int move_ratio;         /* The threshold of number of scalar
129                                    memory-to-memory move insns.  */
130   const int movzbl_load;        /* cost of loading using movzbl */
131   const int int_load[3];        /* cost of loading integer registers
132                                    in QImode, HImode and SImode relative
133                                    to reg-reg move (2).  */
134   const int int_store[3];       /* cost of storing integer register
135                                    in QImode, HImode and SImode */
136   const int fp_move;            /* cost of reg,reg fld/fst */
137   const int fp_load[3];         /* cost of loading FP register
138                                    in SFmode, DFmode and XFmode */
139   const int fp_store[3];        /* cost of storing FP register
140                                    in SFmode, DFmode and XFmode */
141   const int mmx_move;           /* cost of moving MMX register.  */
142   const int mmx_load[2];        /* cost of loading MMX register
143                                    in SImode and DImode */
144   const int mmx_store[2];       /* cost of storing MMX register
145                                    in SImode and DImode */
146   const int sse_move;           /* cost of moving SSE register.  */
147   const int sse_load[3];        /* cost of loading SSE register
148                                    in SImode, DImode and TImode*/
149   const int sse_store[3];       /* cost of storing SSE register
150                                    in SImode, DImode and TImode*/
151   const int mmxsse_to_integer;  /* cost of moving mmxsse register to
152                                    integer and vice versa.  */
153   const int l1_cache_size;      /* size of l1 cache, in kilobytes.  */
154   const int l2_cache_size;      /* size of l2 cache, in kilobytes.  */
155   const int prefetch_block;     /* bytes moved to cache for prefetch.  */
156   const int simultaneous_prefetches; /* number of parallel prefetch
157                                    operations.  */
158   const int branch_cost;        /* Default value for BRANCH_COST.  */
159   const int fadd;               /* cost of FADD and FSUB instructions.  */
160   const int fmul;               /* cost of FMUL instruction.  */
161   const int fdiv;               /* cost of FDIV instruction.  */
162   const int fabs;               /* cost of FABS instruction.  */
163   const int fchs;               /* cost of FCHS instruction.  */
164   const int fsqrt;              /* cost of FSQRT instruction.  */
165                                 /* Specify what algorithm
166                                    to use for stringops on unknown size.  */
167   struct stringop_algs memcpy[2], memset[2];
168   const int scalar_stmt_cost;   /* Cost of any scalar operation, excluding
169                                    load and store.  */
170   const int scalar_load_cost;   /* Cost of scalar load.  */
171   const int scalar_store_cost;  /* Cost of scalar store.  */
172   const int vec_stmt_cost;      /* Cost of any vector operation, excluding
173                                    load, store, vector-to-scalar and
174                                    scalar-to-vector operation.  */
175   const int vec_to_scalar_cost;    /* Cost of vect-to-scalar operation.  */
176   const int scalar_to_vec_cost;    /* Cost of scalar-to-vector operation.  */
177   const int vec_align_load_cost;   /* Cost of aligned vector load.  */
178   const int vec_unalign_load_cost; /* Cost of unaligned vector load.  */
179   const int vec_store_cost;        /* Cost of vector store.  */
180   const int cond_taken_branch_cost;    /* Cost of taken branch for vectorizer
181                                           cost model.  */
182   const int cond_not_taken_branch_cost;/* Cost of not taken branch for
183                                           vectorizer cost model.  */
184 };
185
186 extern const struct processor_costs *ix86_cost;
187 extern const struct processor_costs ix86_size_cost;
188
189 #define ix86_cur_cost() \
190   (optimize_insn_for_size_p () ? &ix86_size_cost: ix86_cost)
191
192 /* Macros used in the machine description to test the flags.  */
193
194 /* configure can arrange to make this 2, to force a 486.  */
195
196 #ifndef TARGET_CPU_DEFAULT
197 #define TARGET_CPU_DEFAULT TARGET_CPU_DEFAULT_generic
198 #endif
199
200 #ifndef TARGET_FPMATH_DEFAULT
201 #define TARGET_FPMATH_DEFAULT \
202   (TARGET_64BIT && TARGET_SSE ? FPMATH_SSE : FPMATH_387)
203 #endif
204
205 #define TARGET_FLOAT_RETURNS_IN_80387 TARGET_FLOAT_RETURNS
206
207 /* 64bit Sledgehammer mode.  For libgcc2 we make sure this is a
208    compile-time constant.  */
209 #ifdef IN_LIBGCC2
210 #undef TARGET_64BIT
211 #ifdef __x86_64__
212 #define TARGET_64BIT 1
213 #else
214 #define TARGET_64BIT 0
215 #endif
216 #else
217 #ifndef TARGET_BI_ARCH
218 #undef TARGET_64BIT
219 #if TARGET_64BIT_DEFAULT
220 #define TARGET_64BIT 1
221 #else
222 #define TARGET_64BIT 0
223 #endif
224 #endif
225 #endif
226
227 #define HAS_LONG_COND_BRANCH 1
228 #define HAS_LONG_UNCOND_BRANCH 1
229
230 #define TARGET_386 (ix86_tune == PROCESSOR_I386)
231 #define TARGET_486 (ix86_tune == PROCESSOR_I486)
232 #define TARGET_PENTIUM (ix86_tune == PROCESSOR_PENTIUM)
233 #define TARGET_PENTIUMPRO (ix86_tune == PROCESSOR_PENTIUMPRO)
234 #define TARGET_GEODE (ix86_tune == PROCESSOR_GEODE)
235 #define TARGET_K6 (ix86_tune == PROCESSOR_K6)
236 #define TARGET_ATHLON (ix86_tune == PROCESSOR_ATHLON)
237 #define TARGET_PENTIUM4 (ix86_tune == PROCESSOR_PENTIUM4)
238 #define TARGET_K8 (ix86_tune == PROCESSOR_K8)
239 #define TARGET_ATHLON_K8 (TARGET_K8 || TARGET_ATHLON)
240 #define TARGET_NOCONA (ix86_tune == PROCESSOR_NOCONA)
241 #define TARGET_CORE2 (ix86_tune == PROCESSOR_CORE2)
242 #define TARGET_GENERIC32 (ix86_tune == PROCESSOR_GENERIC32)
243 #define TARGET_GENERIC64 (ix86_tune == PROCESSOR_GENERIC64)
244 #define TARGET_GENERIC (TARGET_GENERIC32 || TARGET_GENERIC64)
245 #define TARGET_AMDFAM10 (ix86_tune == PROCESSOR_AMDFAM10)
246 #define TARGET_BDVER1 (ix86_tune == PROCESSOR_BDVER1)
247 #define TARGET_ATOM (ix86_tune == PROCESSOR_ATOM)
248
249 /* Feature tests against the various tunings.  */
250 enum ix86_tune_indices {
251   X86_TUNE_USE_LEAVE,
252   X86_TUNE_PUSH_MEMORY,
253   X86_TUNE_ZERO_EXTEND_WITH_AND,
254   X86_TUNE_UNROLL_STRLEN,
255   X86_TUNE_DEEP_BRANCH_PREDICTION,
256   X86_TUNE_BRANCH_PREDICTION_HINTS,
257   X86_TUNE_DOUBLE_WITH_ADD,
258   X86_TUNE_USE_SAHF,
259   X86_TUNE_MOVX,
260   X86_TUNE_PARTIAL_REG_STALL,
261   X86_TUNE_PARTIAL_FLAG_REG_STALL,
262   X86_TUNE_USE_HIMODE_FIOP,
263   X86_TUNE_USE_SIMODE_FIOP,
264   X86_TUNE_USE_MOV0,
265   X86_TUNE_USE_CLTD,
266   X86_TUNE_USE_XCHGB,
267   X86_TUNE_SPLIT_LONG_MOVES,
268   X86_TUNE_READ_MODIFY_WRITE,
269   X86_TUNE_READ_MODIFY,
270   X86_TUNE_PROMOTE_QIMODE,
271   X86_TUNE_FAST_PREFIX,
272   X86_TUNE_SINGLE_STRINGOP,
273   X86_TUNE_QIMODE_MATH,
274   X86_TUNE_HIMODE_MATH,
275   X86_TUNE_PROMOTE_QI_REGS,
276   X86_TUNE_PROMOTE_HI_REGS,
277   X86_TUNE_SINGLE_POP,
278   X86_TUNE_DOUBLE_POP,
279   X86_TUNE_SINGLE_PUSH,
280   X86_TUNE_DOUBLE_PUSH,
281   X86_TUNE_INTEGER_DFMODE_MOVES,
282   X86_TUNE_PARTIAL_REG_DEPENDENCY,
283   X86_TUNE_SSE_PARTIAL_REG_DEPENDENCY,
284   X86_TUNE_SSE_UNALIGNED_LOAD_OPTIMAL,
285   X86_TUNE_SSE_UNALIGNED_STORE_OPTIMAL,
286   X86_TUNE_SSE_PACKED_SINGLE_INSN_OPTIMAL,
287   X86_TUNE_SSE_SPLIT_REGS,
288   X86_TUNE_SSE_TYPELESS_STORES,
289   X86_TUNE_SSE_LOAD0_BY_PXOR,
290   X86_TUNE_MEMORY_MISMATCH_STALL,
291   X86_TUNE_PROLOGUE_USING_MOVE,
292   X86_TUNE_EPILOGUE_USING_MOVE,
293   X86_TUNE_SHIFT1,
294   X86_TUNE_USE_FFREEP,
295   X86_TUNE_INTER_UNIT_MOVES,
296   X86_TUNE_INTER_UNIT_CONVERSIONS,
297   X86_TUNE_FOUR_JUMP_LIMIT,
298   X86_TUNE_SCHEDULE,
299   X86_TUNE_USE_BT,
300   X86_TUNE_USE_INCDEC,
301   X86_TUNE_PAD_RETURNS,
302   X86_TUNE_EXT_80387_CONSTANTS,
303   X86_TUNE_SHORTEN_X87_SSE,
304   X86_TUNE_AVOID_VECTOR_DECODE,
305   X86_TUNE_PROMOTE_HIMODE_IMUL,
306   X86_TUNE_SLOW_IMUL_IMM32_MEM,
307   X86_TUNE_SLOW_IMUL_IMM8,
308   X86_TUNE_MOVE_M1_VIA_OR,
309   X86_TUNE_NOT_UNPAIRABLE,
310   X86_TUNE_NOT_VECTORMODE,
311   X86_TUNE_USE_VECTOR_FP_CONVERTS,
312   X86_TUNE_USE_VECTOR_CONVERTS,
313   X86_TUNE_FUSE_CMP_AND_BRANCH,
314   X86_TUNE_OPT_AGU,
315   X86_TUNE_VECTORIZE_DOUBLE,
316
317   X86_TUNE_LAST
318 };
319
320 extern unsigned char ix86_tune_features[X86_TUNE_LAST];
321
322 #define TARGET_USE_LEAVE        ix86_tune_features[X86_TUNE_USE_LEAVE]
323 #define TARGET_PUSH_MEMORY      ix86_tune_features[X86_TUNE_PUSH_MEMORY]
324 #define TARGET_ZERO_EXTEND_WITH_AND \
325         ix86_tune_features[X86_TUNE_ZERO_EXTEND_WITH_AND]
326 #define TARGET_UNROLL_STRLEN    ix86_tune_features[X86_TUNE_UNROLL_STRLEN]
327 #define TARGET_DEEP_BRANCH_PREDICTION \
328         ix86_tune_features[X86_TUNE_DEEP_BRANCH_PREDICTION]
329 #define TARGET_BRANCH_PREDICTION_HINTS \
330         ix86_tune_features[X86_TUNE_BRANCH_PREDICTION_HINTS]
331 #define TARGET_DOUBLE_WITH_ADD  ix86_tune_features[X86_TUNE_DOUBLE_WITH_ADD]
332 #define TARGET_USE_SAHF         ix86_tune_features[X86_TUNE_USE_SAHF]
333 #define TARGET_MOVX             ix86_tune_features[X86_TUNE_MOVX]
334 #define TARGET_PARTIAL_REG_STALL ix86_tune_features[X86_TUNE_PARTIAL_REG_STALL]
335 #define TARGET_PARTIAL_FLAG_REG_STALL \
336         ix86_tune_features[X86_TUNE_PARTIAL_FLAG_REG_STALL]
337 #define TARGET_USE_HIMODE_FIOP  ix86_tune_features[X86_TUNE_USE_HIMODE_FIOP]
338 #define TARGET_USE_SIMODE_FIOP  ix86_tune_features[X86_TUNE_USE_SIMODE_FIOP]
339 #define TARGET_USE_MOV0         ix86_tune_features[X86_TUNE_USE_MOV0]
340 #define TARGET_USE_CLTD         ix86_tune_features[X86_TUNE_USE_CLTD]
341 #define TARGET_USE_XCHGB        ix86_tune_features[X86_TUNE_USE_XCHGB]
342 #define TARGET_SPLIT_LONG_MOVES ix86_tune_features[X86_TUNE_SPLIT_LONG_MOVES]
343 #define TARGET_READ_MODIFY_WRITE ix86_tune_features[X86_TUNE_READ_MODIFY_WRITE]
344 #define TARGET_READ_MODIFY      ix86_tune_features[X86_TUNE_READ_MODIFY]
345 #define TARGET_PROMOTE_QImode   ix86_tune_features[X86_TUNE_PROMOTE_QIMODE]
346 #define TARGET_FAST_PREFIX      ix86_tune_features[X86_TUNE_FAST_PREFIX]
347 #define TARGET_SINGLE_STRINGOP  ix86_tune_features[X86_TUNE_SINGLE_STRINGOP]
348 #define TARGET_QIMODE_MATH      ix86_tune_features[X86_TUNE_QIMODE_MATH]
349 #define TARGET_HIMODE_MATH      ix86_tune_features[X86_TUNE_HIMODE_MATH]
350 #define TARGET_PROMOTE_QI_REGS  ix86_tune_features[X86_TUNE_PROMOTE_QI_REGS]
351 #define TARGET_PROMOTE_HI_REGS  ix86_tune_features[X86_TUNE_PROMOTE_HI_REGS]
352 #define TARGET_SINGLE_POP       ix86_tune_features[X86_TUNE_SINGLE_POP]
353 #define TARGET_DOUBLE_POP       ix86_tune_features[X86_TUNE_DOUBLE_POP]
354 #define TARGET_SINGLE_PUSH      ix86_tune_features[X86_TUNE_SINGLE_PUSH]
355 #define TARGET_DOUBLE_PUSH      ix86_tune_features[X86_TUNE_DOUBLE_PUSH]
356 #define TARGET_INTEGER_DFMODE_MOVES \
357         ix86_tune_features[X86_TUNE_INTEGER_DFMODE_MOVES]
358 #define TARGET_PARTIAL_REG_DEPENDENCY \
359         ix86_tune_features[X86_TUNE_PARTIAL_REG_DEPENDENCY]
360 #define TARGET_SSE_PARTIAL_REG_DEPENDENCY \
361         ix86_tune_features[X86_TUNE_SSE_PARTIAL_REG_DEPENDENCY]
362 #define TARGET_SSE_UNALIGNED_LOAD_OPTIMAL \
363         ix86_tune_features[X86_TUNE_SSE_UNALIGNED_LOAD_OPTIMAL]
364 #define TARGET_SSE_UNALIGNED_STORE_OPTIMAL \
365         ix86_tune_features[X86_TUNE_SSE_UNALIGNED_STORE_OPTIMAL]
366 #define TARGET_SSE_PACKED_SINGLE_INSN_OPTIMAL \
367         ix86_tune_features[X86_TUNE_SSE_PACKED_SINGLE_INSN_OPTIMAL]
368 #define TARGET_SSE_SPLIT_REGS   ix86_tune_features[X86_TUNE_SSE_SPLIT_REGS]
369 #define TARGET_SSE_TYPELESS_STORES \
370         ix86_tune_features[X86_TUNE_SSE_TYPELESS_STORES]
371 #define TARGET_SSE_LOAD0_BY_PXOR ix86_tune_features[X86_TUNE_SSE_LOAD0_BY_PXOR]
372 #define TARGET_MEMORY_MISMATCH_STALL \
373         ix86_tune_features[X86_TUNE_MEMORY_MISMATCH_STALL]
374 #define TARGET_PROLOGUE_USING_MOVE \
375         ix86_tune_features[X86_TUNE_PROLOGUE_USING_MOVE]
376 #define TARGET_EPILOGUE_USING_MOVE \
377         ix86_tune_features[X86_TUNE_EPILOGUE_USING_MOVE]
378 #define TARGET_SHIFT1           ix86_tune_features[X86_TUNE_SHIFT1]
379 #define TARGET_USE_FFREEP       ix86_tune_features[X86_TUNE_USE_FFREEP]
380 #define TARGET_INTER_UNIT_MOVES ix86_tune_features[X86_TUNE_INTER_UNIT_MOVES]
381 #define TARGET_INTER_UNIT_CONVERSIONS\
382         ix86_tune_features[X86_TUNE_INTER_UNIT_CONVERSIONS]
383 #define TARGET_FOUR_JUMP_LIMIT  ix86_tune_features[X86_TUNE_FOUR_JUMP_LIMIT]
384 #define TARGET_SCHEDULE         ix86_tune_features[X86_TUNE_SCHEDULE]
385 #define TARGET_USE_BT           ix86_tune_features[X86_TUNE_USE_BT]
386 #define TARGET_USE_INCDEC       ix86_tune_features[X86_TUNE_USE_INCDEC]
387 #define TARGET_PAD_RETURNS      ix86_tune_features[X86_TUNE_PAD_RETURNS]
388 #define TARGET_EXT_80387_CONSTANTS \
389         ix86_tune_features[X86_TUNE_EXT_80387_CONSTANTS]
390 #define TARGET_SHORTEN_X87_SSE  ix86_tune_features[X86_TUNE_SHORTEN_X87_SSE]
391 #define TARGET_AVOID_VECTOR_DECODE \
392         ix86_tune_features[X86_TUNE_AVOID_VECTOR_DECODE]
393 #define TARGET_TUNE_PROMOTE_HIMODE_IMUL \
394         ix86_tune_features[X86_TUNE_PROMOTE_HIMODE_IMUL]
395 #define TARGET_SLOW_IMUL_IMM32_MEM \
396         ix86_tune_features[X86_TUNE_SLOW_IMUL_IMM32_MEM]
397 #define TARGET_SLOW_IMUL_IMM8   ix86_tune_features[X86_TUNE_SLOW_IMUL_IMM8]
398 #define TARGET_MOVE_M1_VIA_OR   ix86_tune_features[X86_TUNE_MOVE_M1_VIA_OR]
399 #define TARGET_NOT_UNPAIRABLE   ix86_tune_features[X86_TUNE_NOT_UNPAIRABLE]
400 #define TARGET_NOT_VECTORMODE   ix86_tune_features[X86_TUNE_NOT_VECTORMODE]
401 #define TARGET_USE_VECTOR_FP_CONVERTS \
402         ix86_tune_features[X86_TUNE_USE_VECTOR_FP_CONVERTS]
403 #define TARGET_USE_VECTOR_CONVERTS \
404         ix86_tune_features[X86_TUNE_USE_VECTOR_CONVERTS]
405 #define TARGET_FUSE_CMP_AND_BRANCH \
406         ix86_tune_features[X86_TUNE_FUSE_CMP_AND_BRANCH]
407 #define TARGET_OPT_AGU ix86_tune_features[X86_TUNE_OPT_AGU]
408 #define TARGET_VECTORIZE_DOUBLE \
409         ix86_tune_features[X86_TUNE_VECTORIZE_DOUBLE]
410
411 /* Feature tests against the various architecture variations.  */
412 enum ix86_arch_indices {
413   X86_ARCH_CMOVE,               /* || TARGET_SSE */
414   X86_ARCH_CMPXCHG,
415   X86_ARCH_CMPXCHG8B,
416   X86_ARCH_XADD,
417   X86_ARCH_BSWAP,
418
419   X86_ARCH_LAST
420 };
421
422 extern unsigned char ix86_arch_features[X86_ARCH_LAST];
423
424 #define TARGET_CMOVE            ix86_arch_features[X86_ARCH_CMOVE]
425 #define TARGET_CMPXCHG          ix86_arch_features[X86_ARCH_CMPXCHG]
426 #define TARGET_CMPXCHG8B        ix86_arch_features[X86_ARCH_CMPXCHG8B]
427 #define TARGET_XADD             ix86_arch_features[X86_ARCH_XADD]
428 #define TARGET_BSWAP            ix86_arch_features[X86_ARCH_BSWAP]
429
430 #define TARGET_FISTTP           (TARGET_SSE3 && TARGET_80387)
431
432 extern int x86_prefetch_sse;
433
434 #define TARGET_PREFETCH_SSE     x86_prefetch_sse
435
436 #define ASSEMBLER_DIALECT       (ix86_asm_dialect)
437
438 #define TARGET_SSE_MATH         ((ix86_fpmath & FPMATH_SSE) != 0)
439 #define TARGET_MIX_SSE_I387 \
440  ((ix86_fpmath & (FPMATH_SSE | FPMATH_387)) == (FPMATH_SSE | FPMATH_387))
441
442 #define TARGET_GNU_TLS          (ix86_tls_dialect == TLS_DIALECT_GNU)
443 #define TARGET_GNU2_TLS         (ix86_tls_dialect == TLS_DIALECT_GNU2)
444 #define TARGET_ANY_GNU_TLS      (TARGET_GNU_TLS || TARGET_GNU2_TLS)
445 #define TARGET_SUN_TLS          0
446
447 extern int ix86_isa_flags;
448
449 #ifndef TARGET_64BIT_DEFAULT
450 #define TARGET_64BIT_DEFAULT 0
451 #endif
452 #ifndef TARGET_TLS_DIRECT_SEG_REFS_DEFAULT
453 #define TARGET_TLS_DIRECT_SEG_REFS_DEFAULT 0
454 #endif
455
456 /* Fence to use after loop using storent.  */
457
458 extern tree x86_mfence;
459 #define FENCE_FOLLOWING_MOVNT x86_mfence
460
461 /* Once GDB has been enhanced to deal with functions without frame
462    pointers, we can change this to allow for elimination of
463    the frame pointer in leaf functions.  */
464 #define TARGET_DEFAULT 0
465
466 /* Extra bits to force.  */
467 #define TARGET_SUBTARGET_DEFAULT 0
468 #define TARGET_SUBTARGET_ISA_DEFAULT 0
469
470 /* Extra bits to force on w/ 32-bit mode.  */
471 #define TARGET_SUBTARGET32_DEFAULT 0
472 #define TARGET_SUBTARGET32_ISA_DEFAULT 0
473
474 /* Extra bits to force on w/ 64-bit mode.  */
475 #define TARGET_SUBTARGET64_DEFAULT 0
476 #define TARGET_SUBTARGET64_ISA_DEFAULT 0
477
478 /* This is not really a target flag, but is done this way so that
479    it's analogous to similar code for Mach-O on PowerPC.  darwin.h
480    redefines this to 1.  */
481 #define TARGET_MACHO 0
482
483 /* Branch island 'stubs' are emitted for earlier versions of darwin.
484    This provides a default (over-ridden in darwin.h.)  */
485 #ifndef TARGET_MACHO_BRANCH_ISLANDS
486 #define TARGET_MACHO_BRANCH_ISLANDS 0
487 #endif
488
489 /* For the Windows 64-bit ABI.  */
490 #define TARGET_64BIT_MS_ABI (TARGET_64BIT && ix86_cfun_abi () == MS_ABI)
491
492 /* Available call abi.  */
493 enum calling_abi
494 {
495   SYSV_ABI = 0,
496   MS_ABI = 1
497 };
498
499 /* The abi used by target.  */
500 extern enum calling_abi ix86_abi;
501
502 /* The default abi used by target.  */
503 #define DEFAULT_ABI SYSV_ABI
504
505 /* Subtargets may reset this to 1 in order to enable 96-bit long double
506    with the rounding mode forced to 53 bits.  */
507 #define TARGET_96_ROUND_53_LONG_DOUBLE 0
508
509 /* Sometimes certain combinations of command options do not make
510    sense on a particular target machine.  You can define a macro
511    `OVERRIDE_OPTIONS' to take account of this.  This macro, if
512    defined, is executed once just after all the command options have
513    been parsed.
514
515    Don't use this macro to turn on various extra optimizations for
516    `-O'.  That is what `OPTIMIZATION_OPTIONS' is for.  */
517
518 #define OVERRIDE_OPTIONS override_options (true)
519
520 /* Define this to change the optimizations performed by default.  */
521 #define OPTIMIZATION_OPTIONS(LEVEL, SIZE) \
522   optimization_options ((LEVEL), (SIZE))
523
524 /* -march=native handling only makes sense with compiler running on
525    an x86 or x86_64 chip.  If changing this condition, also change
526    the condition in driver-i386.c.  */
527 #if defined(__i386__) || defined(__x86_64__)
528 /* In driver-i386.c.  */
529 extern const char *host_detect_local_cpu (int argc, const char **argv);
530 #define EXTRA_SPEC_FUNCTIONS \
531   { "local_cpu_detect", host_detect_local_cpu },
532 #define HAVE_LOCAL_CPU_DETECT
533 #endif
534
535 #if TARGET_64BIT_DEFAULT
536 #define OPT_ARCH64 "!m32"
537 #define OPT_ARCH32 "m32"
538 #else
539 #define OPT_ARCH64 "m64"
540 #define OPT_ARCH32 "!m64"
541 #endif
542
543 /* Support for configure-time defaults of some command line options.
544    The order here is important so that -march doesn't squash the
545    tune or cpu values.  */
546 #define OPTION_DEFAULT_SPECS                                       \
547   {"tune", "%{!mtune=*:%{!mcpu=*:%{!march=*:-mtune=%(VALUE)}}}" }, \
548   {"tune_32", "%{" OPT_ARCH32 ":%{!mtune=*:%{!mcpu=*:%{!march=*:-mtune=%(VALUE)}}}}" }, \
549   {"tune_64", "%{" OPT_ARCH64 ":%{!mtune=*:%{!mcpu=*:%{!march=*:-mtune=%(VALUE)}}}}" }, \
550   {"cpu", "%{!mtune=*:%{!mcpu=*:%{!march=*:-mtune=%(VALUE)}}}" },  \
551   {"cpu_32", "%{" OPT_ARCH32 ":%{!mtune=*:%{!mcpu=*:%{!march=*:-mtune=%(VALUE)}}}}" }, \
552   {"cpu_64", "%{" OPT_ARCH64 ":%{!mtune=*:%{!mcpu=*:%{!march=*:-mtune=%(VALUE)}}}}" }, \
553   {"arch", "%{!march=*:-march=%(VALUE)}"},                         \
554   {"arch_32", "%{" OPT_ARCH32 ":%{!march=*:-march=%(VALUE)}}"},    \
555   {"arch_64", "%{" OPT_ARCH64 ":%{!march=*:-march=%(VALUE)}}"},
556
557 /* Specs for the compiler proper */
558
559 #ifndef CC1_CPU_SPEC
560 #define CC1_CPU_SPEC_1 "\
561 %{msse5:-mavx \
562 %n'-msse5' was removed.\n}"
563
564 #ifndef HAVE_LOCAL_CPU_DETECT
565 #define CC1_CPU_SPEC CC1_CPU_SPEC_1
566 #else
567 #define CC1_CPU_SPEC CC1_CPU_SPEC_1 \
568 "%{march=native:%<march=native %:local_cpu_detect(arch) \
569   %{!mtune=*:%<mtune=native %:local_cpu_detect(tune)}} \
570 %{mtune=native:%<mtune=native %:local_cpu_detect(tune)}"
571 #endif
572 #endif
573 \f
574 /* Target CPU builtins.  */
575 #define TARGET_CPU_CPP_BUILTINS() ix86_target_macros ()
576
577 /* Target Pragmas.  */
578 #define REGISTER_TARGET_PRAGMAS() ix86_register_pragmas ()
579
580 enum target_cpu_default
581 {
582   TARGET_CPU_DEFAULT_generic = 0,
583
584   TARGET_CPU_DEFAULT_i386,
585   TARGET_CPU_DEFAULT_i486,
586   TARGET_CPU_DEFAULT_pentium,
587   TARGET_CPU_DEFAULT_pentium_mmx,
588   TARGET_CPU_DEFAULT_pentiumpro,
589   TARGET_CPU_DEFAULT_pentium2,
590   TARGET_CPU_DEFAULT_pentium3,
591   TARGET_CPU_DEFAULT_pentium4,
592   TARGET_CPU_DEFAULT_pentium_m,
593   TARGET_CPU_DEFAULT_prescott,
594   TARGET_CPU_DEFAULT_nocona,
595   TARGET_CPU_DEFAULT_core2,
596   TARGET_CPU_DEFAULT_atom,
597
598   TARGET_CPU_DEFAULT_geode,
599   TARGET_CPU_DEFAULT_k6,
600   TARGET_CPU_DEFAULT_k6_2,
601   TARGET_CPU_DEFAULT_k6_3,
602   TARGET_CPU_DEFAULT_athlon,
603   TARGET_CPU_DEFAULT_athlon_sse,
604   TARGET_CPU_DEFAULT_k8,
605   TARGET_CPU_DEFAULT_amdfam10,
606   TARGET_CPU_DEFAULT_bdver1,
607
608   TARGET_CPU_DEFAULT_max
609 };
610
611 #ifndef CC1_SPEC
612 #define CC1_SPEC "%(cc1_cpu) "
613 #endif
614
615 /* This macro defines names of additional specifications to put in the
616    specs that can be used in various specifications like CC1_SPEC.  Its
617    definition is an initializer with a subgrouping for each command option.
618
619    Each subgrouping contains a string constant, that defines the
620    specification name, and a string constant that used by the GCC driver
621    program.
622
623    Do not define this macro if it does not need to do anything.  */
624
625 #ifndef SUBTARGET_EXTRA_SPECS
626 #define SUBTARGET_EXTRA_SPECS
627 #endif
628
629 #define EXTRA_SPECS                                                     \
630   { "cc1_cpu",  CC1_CPU_SPEC },                                         \
631   SUBTARGET_EXTRA_SPECS
632 \f
633
634 /* Set the value of FLT_EVAL_METHOD in float.h.  When using only the
635    FPU, assume that the fpcw is set to extended precision; when using
636    only SSE, rounding is correct; when using both SSE and the FPU,
637    the rounding precision is indeterminate, since either may be chosen
638    apparently at random.  */
639 #define TARGET_FLT_EVAL_METHOD \
640   (TARGET_MIX_SSE_I387 ? -1 : TARGET_SSE_MATH ? 0 : 2)
641
642 /* Whether to allow x87 floating-point arithmetic on MODE (one of
643    SFmode, DFmode and XFmode) in the current excess precision
644    configuration.  */
645 #define X87_ENABLE_ARITH(MODE) \
646   (flag_excess_precision == EXCESS_PRECISION_FAST || (MODE) == XFmode)
647
648 /* Likewise, whether to allow direct conversions from integer mode
649    IMODE (HImode, SImode or DImode) to MODE.  */
650 #define X87_ENABLE_FLOAT(MODE, IMODE)                   \
651   (flag_excess_precision == EXCESS_PRECISION_FAST       \
652    || (MODE) == XFmode                                  \
653    || ((MODE) == DFmode && (IMODE) == SImode)           \
654    || (IMODE) == HImode)
655
656 /* target machine storage layout */
657
658 #define SHORT_TYPE_SIZE 16
659 #define INT_TYPE_SIZE 32
660 #define LONG_LONG_TYPE_SIZE 64
661 #define FLOAT_TYPE_SIZE 32
662 #define DOUBLE_TYPE_SIZE 64
663 #define LONG_DOUBLE_TYPE_SIZE 80
664
665 #define WIDEST_HARDWARE_FP_SIZE LONG_DOUBLE_TYPE_SIZE
666
667 #if defined (TARGET_BI_ARCH) || TARGET_64BIT_DEFAULT
668 #define MAX_BITS_PER_WORD 64
669 #else
670 #define MAX_BITS_PER_WORD 32
671 #endif
672
673 /* Define this if most significant byte of a word is the lowest numbered.  */
674 /* That is true on the 80386.  */
675
676 #define BITS_BIG_ENDIAN 0
677
678 /* Define this if most significant byte of a word is the lowest numbered.  */
679 /* That is not true on the 80386.  */
680 #define BYTES_BIG_ENDIAN 0
681
682 /* Define this if most significant word of a multiword number is the lowest
683    numbered.  */
684 /* Not true for 80386 */
685 #define WORDS_BIG_ENDIAN 0
686
687 /* Width of a word, in units (bytes).  */
688 #define UNITS_PER_WORD          (TARGET_64BIT ? 8 : 4)
689 #ifdef IN_LIBGCC2
690 #define MIN_UNITS_PER_WORD      (TARGET_64BIT ? 8 : 4)
691 #else
692 #define MIN_UNITS_PER_WORD      4
693 #endif
694
695 /* Allocation boundary (in *bits*) for storing arguments in argument list.  */
696 #define PARM_BOUNDARY BITS_PER_WORD
697
698 /* Boundary (in *bits*) on which stack pointer should be aligned.  */
699 #define STACK_BOUNDARY \
700  (TARGET_64BIT && ix86_abi == MS_ABI ? 128 : BITS_PER_WORD)
701
702 /* Stack boundary of the main function guaranteed by OS.  */
703 #define MAIN_STACK_BOUNDARY (TARGET_64BIT ? 128 : 32)
704
705 /* Minimum stack boundary.  */
706 #define MIN_STACK_BOUNDARY (TARGET_64BIT ? 128 : 32)
707
708 /* Boundary (in *bits*) on which the stack pointer prefers to be
709    aligned; the compiler cannot rely on having this alignment.  */
710 #define PREFERRED_STACK_BOUNDARY ix86_preferred_stack_boundary
711
712 /* It should be MIN_STACK_BOUNDARY.  But we set it to 128 bits for
713    both 32bit and 64bit, to support codes that need 128 bit stack
714    alignment for SSE instructions, but can't realign the stack.  */
715 #define PREFERRED_STACK_BOUNDARY_DEFAULT 128
716
717 /* 1 if -mstackrealign should be turned on by default.  It will
718    generate an alternate prologue and epilogue that realigns the
719    runtime stack if nessary.  This supports mixing codes that keep a
720    4-byte aligned stack, as specified by i386 psABI, with codes that
721    need a 16-byte aligned stack, as required by SSE instructions.  */
722 #define STACK_REALIGN_DEFAULT 0
723
724 /* Boundary (in *bits*) on which the incoming stack is aligned.  */
725 #define INCOMING_STACK_BOUNDARY ix86_incoming_stack_boundary
726
727 /* Target OS keeps a vector-aligned (128-bit, 16-byte) stack.  This is
728    mandatory for the 64-bit ABI, and may or may not be true for other
729    operating systems.  */
730 #define TARGET_KEEPS_VECTOR_ALIGNED_STACK TARGET_64BIT
731
732 /* Minimum allocation boundary for the code of a function.  */
733 #define FUNCTION_BOUNDARY 8
734
735 /* C++ stores the virtual bit in the lowest bit of function pointers.  */
736 #define TARGET_PTRMEMFUNC_VBIT_LOCATION ptrmemfunc_vbit_in_pfn
737
738 /* Minimum size in bits of the largest boundary to which any
739    and all fundamental data types supported by the hardware
740    might need to be aligned. No data type wants to be aligned
741    rounder than this.
742
743    Pentium+ prefers DFmode values to be aligned to 64 bit boundary
744    and Pentium Pro XFmode values at 128 bit boundaries.  */
745
746 #define BIGGEST_ALIGNMENT (TARGET_AVX ? 256 : 128)
747
748 /* Maximum stack alignment.  */
749 #define MAX_STACK_ALIGNMENT MAX_OFILE_ALIGNMENT
750
751 /* Alignment value for attribute ((aligned)).  It is a constant since
752    it is the part of the ABI.  We shouldn't change it with -mavx.  */
753 #define ATTRIBUTE_ALIGNED_VALUE 128
754
755 /* Decide whether a variable of mode MODE should be 128 bit aligned.  */
756 #define ALIGN_MODE_128(MODE) \
757  ((MODE) == XFmode || SSE_REG_MODE_P (MODE))
758
759 /* The published ABIs say that doubles should be aligned on word
760    boundaries, so lower the alignment for structure fields unless
761    -malign-double is set.  */
762
763 /* ??? Blah -- this macro is used directly by libobjc.  Since it
764    supports no vector modes, cut out the complexity and fall back
765    on BIGGEST_FIELD_ALIGNMENT.  */
766 #ifdef IN_TARGET_LIBS
767 #ifdef __x86_64__
768 #define BIGGEST_FIELD_ALIGNMENT 128
769 #else
770 #define BIGGEST_FIELD_ALIGNMENT 32
771 #endif
772 #else
773 #define ADJUST_FIELD_ALIGN(FIELD, COMPUTED) \
774    x86_field_alignment (FIELD, COMPUTED)
775 #endif
776
777 /* If defined, a C expression to compute the alignment given to a
778    constant that is being placed in memory.  EXP is the constant
779    and ALIGN is the alignment that the object would ordinarily have.
780    The value of this macro is used instead of that alignment to align
781    the object.
782
783    If this macro is not defined, then ALIGN is used.
784
785    The typical use of this macro is to increase alignment for string
786    constants to be word aligned so that `strcpy' calls that copy
787    constants can be done inline.  */
788
789 #define CONSTANT_ALIGNMENT(EXP, ALIGN) ix86_constant_alignment ((EXP), (ALIGN))
790
791 /* If defined, a C expression to compute the alignment for a static
792    variable.  TYPE is the data type, and ALIGN is the alignment that
793    the object would ordinarily have.  The value of this macro is used
794    instead of that alignment to align the object.
795
796    If this macro is not defined, then ALIGN is used.
797
798    One use of this macro is to increase alignment of medium-size
799    data to make it all fit in fewer cache lines.  Another is to
800    cause character arrays to be word-aligned so that `strcpy' calls
801    that copy constants to character arrays can be done inline.  */
802
803 #define DATA_ALIGNMENT(TYPE, ALIGN) ix86_data_alignment ((TYPE), (ALIGN))
804
805 /* If defined, a C expression to compute the alignment for a local
806    variable.  TYPE is the data type, and ALIGN is the alignment that
807    the object would ordinarily have.  The value of this macro is used
808    instead of that alignment to align the object.
809
810    If this macro is not defined, then ALIGN is used.
811
812    One use of this macro is to increase alignment of medium-size
813    data to make it all fit in fewer cache lines.  */
814
815 #define LOCAL_ALIGNMENT(TYPE, ALIGN) \
816   ix86_local_alignment ((TYPE), VOIDmode, (ALIGN))
817
818 /* If defined, a C expression to compute the alignment for stack slot.
819    TYPE is the data type, MODE is the widest mode available, and ALIGN
820    is the alignment that the slot would ordinarily have.  The value of
821    this macro is used instead of that alignment to align the slot.
822
823    If this macro is not defined, then ALIGN is used when TYPE is NULL,
824    Otherwise, LOCAL_ALIGNMENT will be used.
825
826    One use of this macro is to set alignment of stack slot to the
827    maximum alignment of all possible modes which the slot may have.  */
828
829 #define STACK_SLOT_ALIGNMENT(TYPE, MODE, ALIGN) \
830   ix86_local_alignment ((TYPE), (MODE), (ALIGN))
831
832 /* If defined, a C expression to compute the alignment for a local
833    variable DECL.
834
835    If this macro is not defined, then
836    LOCAL_ALIGNMENT (TREE_TYPE (DECL), DECL_ALIGN (DECL)) will be used.
837
838    One use of this macro is to increase alignment of medium-size
839    data to make it all fit in fewer cache lines.  */
840
841 #define LOCAL_DECL_ALIGNMENT(DECL) \
842   ix86_local_alignment ((DECL), VOIDmode, DECL_ALIGN (DECL))
843
844 /* If defined, a C expression to compute the minimum required alignment
845    for dynamic stack realignment purposes for EXP (a TYPE or DECL),
846    MODE, assuming normal alignment ALIGN.
847
848    If this macro is not defined, then (ALIGN) will be used.  */
849
850 #define MINIMUM_ALIGNMENT(EXP, MODE, ALIGN) \
851   ix86_minimum_alignment (EXP, MODE, ALIGN)
852
853
854 /* If defined, a C expression that gives the alignment boundary, in
855    bits, of an argument with the specified mode and type.  If it is
856    not defined, `PARM_BOUNDARY' is used for all arguments.  */
857
858 #define FUNCTION_ARG_BOUNDARY(MODE, TYPE) \
859   ix86_function_arg_boundary ((MODE), (TYPE))
860
861 /* Set this nonzero if move instructions will actually fail to work
862    when given unaligned data.  */
863 #define STRICT_ALIGNMENT 0
864
865 /* If bit field type is int, don't let it cross an int,
866    and give entire struct the alignment of an int.  */
867 /* Required on the 386 since it doesn't have bit-field insns.  */
868 #define PCC_BITFIELD_TYPE_MATTERS 1
869 \f
870 /* Standard register usage.  */
871
872 /* This processor has special stack-like registers.  See reg-stack.c
873    for details.  */
874
875 #define STACK_REGS
876
877 #define IS_STACK_MODE(MODE)                                     \
878   (((MODE) == SFmode && (!TARGET_SSE || !TARGET_SSE_MATH))      \
879    || ((MODE) == DFmode && (!TARGET_SSE2 || !TARGET_SSE_MATH))  \
880    || (MODE) == XFmode)
881
882 /* Cover class containing the stack registers.  */
883 #define STACK_REG_COVER_CLASS FLOAT_REGS
884
885 /* Number of actual hardware registers.
886    The hardware registers are assigned numbers for the compiler
887    from 0 to just below FIRST_PSEUDO_REGISTER.
888    All registers that the compiler knows about must be given numbers,
889    even those that are not normally considered general registers.
890
891    In the 80386 we give the 8 general purpose registers the numbers 0-7.
892    We number the floating point registers 8-15.
893    Note that registers 0-7 can be accessed as a  short or int,
894    while only 0-3 may be used with byte `mov' instructions.
895
896    Reg 16 does not correspond to any hardware register, but instead
897    appears in the RTL as an argument pointer prior to reload, and is
898    eliminated during reloading in favor of either the stack or frame
899    pointer.  */
900
901 #define FIRST_PSEUDO_REGISTER 53
902
903 /* Number of hardware registers that go into the DWARF-2 unwind info.
904    If not defined, equals FIRST_PSEUDO_REGISTER.  */
905
906 #define DWARF_FRAME_REGISTERS 17
907
908 /* 1 for registers that have pervasive standard uses
909    and are not available for the register allocator.
910    On the 80386, the stack pointer is such, as is the arg pointer.
911
912    The value is zero if the register is not fixed on either 32 or
913    64 bit targets, one if the register if fixed on both 32 and 64
914    bit targets, two if it is only fixed on 32bit targets and three
915    if its only fixed on 64bit targets.
916    Proper values are computed in the CONDITIONAL_REGISTER_USAGE.
917  */
918 #define FIXED_REGISTERS                                         \
919 /*ax,dx,cx,bx,si,di,bp,sp,st,st1,st2,st3,st4,st5,st6,st7*/      \
920 {  0, 0, 0, 0, 0, 0, 0, 1, 0,  0,  0,  0,  0,  0,  0,  0,       \
921 /*arg,flags,fpsr,fpcr,frame*/                                   \
922     1,    1,   1,   1,    1,                                    \
923 /*xmm0,xmm1,xmm2,xmm3,xmm4,xmm5,xmm6,xmm7*/                     \
924      0,   0,   0,   0,   0,   0,   0,   0,                      \
925 /* mm0, mm1, mm2, mm3, mm4, mm5, mm6, mm7*/                     \
926      0,   0,   0,   0,   0,   0,   0,   0,                      \
927 /*  r8,  r9, r10, r11, r12, r13, r14, r15*/                     \
928      2,   2,   2,   2,   2,   2,   2,   2,                      \
929 /*xmm8,xmm9,xmm10,xmm11,xmm12,xmm13,xmm14,xmm15*/               \
930      2,   2,    2,    2,    2,    2,    2,    2 }
931
932
933 /* 1 for registers not available across function calls.
934    These must include the FIXED_REGISTERS and also any
935    registers that can be used without being saved.
936    The latter must include the registers where values are returned
937    and the register where structure-value addresses are passed.
938    Aside from that, you can include as many other registers as you like.
939
940    The value is zero if the register is not call used on either 32 or
941    64 bit targets, one if the register if call used on both 32 and 64
942    bit targets, two if it is only call used on 32bit targets and three
943    if its only call used on 64bit targets.
944    Proper values are computed in the CONDITIONAL_REGISTER_USAGE.
945 */
946 #define CALL_USED_REGISTERS                                     \
947 /*ax,dx,cx,bx,si,di,bp,sp,st,st1,st2,st3,st4,st5,st6,st7*/      \
948 {  1, 1, 1, 0, 3, 3, 0, 1, 1,  1,  1,  1,  1,  1,  1,  1,       \
949 /*arg,flags,fpsr,fpcr,frame*/                                   \
950     1,   1,    1,   1,    1,                                    \
951 /*xmm0,xmm1,xmm2,xmm3,xmm4,xmm5,xmm6,xmm7*/                     \
952      1,   1,   1,   1,   1,   1,   1,   1,                      \
953 /* mm0, mm1, mm2, mm3, mm4, mm5, mm6, mm7*/                     \
954      1,   1,   1,   1,   1,   1,   1,   1,                      \
955 /*  r8,  r9, r10, r11, r12, r13, r14, r15*/                     \
956      1,   1,   1,   1,   2,   2,   2,   2,                      \
957 /*xmm8,xmm9,xmm10,xmm11,xmm12,xmm13,xmm14,xmm15*/               \
958      1,   1,    1,    1,    1,    1,    1,    1 }
959
960 /* Order in which to allocate registers.  Each register must be
961    listed once, even those in FIXED_REGISTERS.  List frame pointer
962    late and fixed registers last.  Note that, in general, we prefer
963    registers listed in CALL_USED_REGISTERS, keeping the others
964    available for storage of persistent values.
965
966    The ADJUST_REG_ALLOC_ORDER actually overwrite the order,
967    so this is just empty initializer for array.  */
968
969 #define REG_ALLOC_ORDER                                         \
970 {  0, 1, 2, 3, 4, 5, 6, 7, 8, 9, 10, 11, 12, 13, 14, 15, 16, 17,\
971    18, 19, 20, 21, 22, 23, 24, 25, 26, 27, 28, 29, 30, 31, 32,  \
972    33, 34, 35, 36, 37, 38, 39, 40, 41, 42, 43, 44, 45, 46, 47,  \
973    48, 49, 50, 51, 52 }
974
975 /* ADJUST_REG_ALLOC_ORDER is a macro which permits reg_alloc_order
976    to be rearranged based on a particular function.  When using sse math,
977    we want to allocate SSE before x87 registers and vice versa.  */
978
979 #define ADJUST_REG_ALLOC_ORDER x86_order_regs_for_local_alloc ()
980
981
982 #define OVERRIDE_ABI_FORMAT(FNDECL) ix86_call_abi_override (FNDECL)
983
984 /* Macro to conditionally modify fixed_regs/call_used_regs.  */
985 #define CONDITIONAL_REGISTER_USAGE  ix86_conditional_register_usage ()
986
987 /* Return number of consecutive hard regs needed starting at reg REGNO
988    to hold something of mode MODE.
989    This is ordinarily the length in words of a value of mode MODE
990    but can be less for certain modes in special long registers.
991
992    Actually there are no two word move instructions for consecutive
993    registers.  And only registers 0-3 may have mov byte instructions
994    applied to them.
995    */
996
997 #define HARD_REGNO_NREGS(REGNO, MODE)                                   \
998   (FP_REGNO_P (REGNO) || SSE_REGNO_P (REGNO) || MMX_REGNO_P (REGNO)     \
999    ? (COMPLEX_MODE_P (MODE) ? 2 : 1)                                    \
1000    : ((MODE) == XFmode                                                  \
1001       ? (TARGET_64BIT ? 2 : 3)                                          \
1002       : (MODE) == XCmode                                                \
1003       ? (TARGET_64BIT ? 4 : 6)                                          \
1004       : ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD)))
1005
1006 #define HARD_REGNO_NREGS_HAS_PADDING(REGNO, MODE)                       \
1007   ((TARGET_128BIT_LONG_DOUBLE && !TARGET_64BIT)                         \
1008    ? (FP_REGNO_P (REGNO) || SSE_REGNO_P (REGNO) || MMX_REGNO_P (REGNO)  \
1009       ? 0                                                               \
1010       : ((MODE) == XFmode || (MODE) == XCmode))                         \
1011    : 0)
1012
1013 #define HARD_REGNO_NREGS_WITH_PADDING(REGNO, MODE) ((MODE) == XFmode ? 4 : 8)
1014
1015 #define VALID_AVX256_REG_MODE(MODE)                                     \
1016   ((MODE) == V32QImode || (MODE) == V16HImode || (MODE) == V8SImode     \
1017    || (MODE) == V4DImode || (MODE) == V8SFmode || (MODE) == V4DFmode)
1018
1019 #define VALID_SSE2_REG_MODE(MODE)                                       \
1020   ((MODE) == V16QImode || (MODE) == V8HImode || (MODE) == V2DFmode      \
1021    || (MODE) == V2DImode || (MODE) == DFmode)
1022
1023 #define VALID_SSE_REG_MODE(MODE)                                        \
1024   ((MODE) == V1TImode || (MODE) == TImode                               \
1025    || (MODE) == V4SFmode || (MODE) == V4SImode                          \
1026    || (MODE) == SFmode || (MODE) == TFmode)
1027
1028 #define VALID_MMX_REG_MODE_3DNOW(MODE) \
1029   ((MODE) == V2SFmode || (MODE) == SFmode)
1030
1031 #define VALID_MMX_REG_MODE(MODE)                                        \
1032   ((MODE == V1DImode) || (MODE) == DImode                               \
1033    || (MODE) == V2SImode || (MODE) == SImode                            \
1034    || (MODE) == V4HImode || (MODE) == V8QImode)
1035
1036 #define VALID_DFP_MODE_P(MODE) \
1037   ((MODE) == SDmode || (MODE) == DDmode || (MODE) == TDmode)
1038
1039 #define VALID_FP_MODE_P(MODE)                                           \
1040   ((MODE) == SFmode || (MODE) == DFmode || (MODE) == XFmode             \
1041    || (MODE) == SCmode || (MODE) == DCmode || (MODE) == XCmode)         \
1042
1043 #define VALID_INT_MODE_P(MODE)                                          \
1044   ((MODE) == QImode || (MODE) == HImode || (MODE) == SImode             \
1045    || (MODE) == DImode                                                  \
1046    || (MODE) == CQImode || (MODE) == CHImode || (MODE) == CSImode       \
1047    || (MODE) == CDImode                                                 \
1048    || (TARGET_64BIT && ((MODE) == TImode || (MODE) == CTImode           \
1049                         || (MODE) == TFmode || (MODE) == TCmode)))
1050
1051 /* Return true for modes passed in SSE registers.  */
1052 #define SSE_REG_MODE_P(MODE)                                            \
1053   ((MODE) == V1TImode || (MODE) == TImode || (MODE) == V16QImode        \
1054    || (MODE) == TFmode || (MODE) == V8HImode || (MODE) == V2DFmode      \
1055    || (MODE) == V2DImode || (MODE) == V4SFmode || (MODE) == V4SImode    \
1056    || (MODE) == V32QImode || (MODE) == V16HImode || (MODE) == V8SImode  \
1057    || (MODE) == V4DImode || (MODE) == V8SFmode || (MODE) == V4DFmode)
1058
1059 /* Value is 1 if hard register REGNO can hold a value of machine-mode MODE.  */
1060
1061 #define HARD_REGNO_MODE_OK(REGNO, MODE) \
1062    ix86_hard_regno_mode_ok ((REGNO), (MODE))
1063
1064 /* Value is 1 if it is a good idea to tie two pseudo registers
1065    when one has mode MODE1 and one has mode MODE2.
1066    If HARD_REGNO_MODE_OK could produce different values for MODE1 and MODE2,
1067    for any hard reg, then this must be 0 for correct output.  */
1068
1069 #define MODES_TIEABLE_P(MODE1, MODE2)  ix86_modes_tieable_p (MODE1, MODE2)
1070
1071 /* It is possible to write patterns to move flags; but until someone
1072    does it,  */
1073 #define AVOID_CCMODE_COPIES
1074
1075 /* Specify the modes required to caller save a given hard regno.
1076    We do this on i386 to prevent flags from being saved at all.
1077
1078    Kill any attempts to combine saving of modes.  */
1079
1080 #define HARD_REGNO_CALLER_SAVE_MODE(REGNO, NREGS, MODE)                 \
1081   (CC_REGNO_P (REGNO) ? VOIDmode                                        \
1082    : (MODE) == VOIDmode && (NREGS) != 1 ? VOIDmode                      \
1083    : (MODE) == VOIDmode ? choose_hard_reg_mode ((REGNO), (NREGS), false) \
1084    : (MODE) == HImode && !TARGET_PARTIAL_REG_STALL ? SImode             \
1085    : (MODE) == QImode && (REGNO) > BX_REG && !TARGET_64BIT ? SImode     \
1086    : (MODE))
1087
1088 /* The only ABI that saves SSE registers across calls is Win64 (thus no
1089    need to check the current ABI here), and with AVX enabled Win64 only
1090    guarantees that the low 16 bytes are saved.  */
1091 #define HARD_REGNO_CALL_PART_CLOBBERED(REGNO, MODE)             \
1092   (SSE_REGNO_P (REGNO) && GET_MODE_SIZE (MODE) > 16)
1093
1094 /* Specify the registers used for certain standard purposes.
1095    The values of these macros are register numbers.  */
1096
1097 /* on the 386 the pc register is %eip, and is not usable as a general
1098    register.  The ordinary mov instructions won't work */
1099 /* #define PC_REGNUM  */
1100
1101 /* Register to use for pushing function arguments.  */
1102 #define STACK_POINTER_REGNUM 7
1103
1104 /* Base register for access to local variables of the function.  */
1105 #define HARD_FRAME_POINTER_REGNUM 6
1106
1107 /* Base register for access to local variables of the function.  */
1108 #define FRAME_POINTER_REGNUM 20
1109
1110 /* First floating point reg */
1111 #define FIRST_FLOAT_REG 8
1112
1113 /* First & last stack-like regs */
1114 #define FIRST_STACK_REG FIRST_FLOAT_REG
1115 #define LAST_STACK_REG (FIRST_FLOAT_REG + 7)
1116
1117 #define FIRST_SSE_REG (FRAME_POINTER_REGNUM + 1)
1118 #define LAST_SSE_REG  (FIRST_SSE_REG + 7)
1119
1120 #define FIRST_MMX_REG  (LAST_SSE_REG + 1)
1121 #define LAST_MMX_REG   (FIRST_MMX_REG + 7)
1122
1123 #define FIRST_REX_INT_REG  (LAST_MMX_REG + 1)
1124 #define LAST_REX_INT_REG   (FIRST_REX_INT_REG + 7)
1125
1126 #define FIRST_REX_SSE_REG  (LAST_REX_INT_REG + 1)
1127 #define LAST_REX_SSE_REG   (FIRST_REX_SSE_REG + 7)
1128
1129 /* Override this in other tm.h files to cope with various OS lossage
1130    requiring a frame pointer.  */
1131 #ifndef SUBTARGET_FRAME_POINTER_REQUIRED
1132 #define SUBTARGET_FRAME_POINTER_REQUIRED 0
1133 #endif
1134
1135 /* Make sure we can access arbitrary call frames.  */
1136 #define SETUP_FRAME_ADDRESSES()  ix86_setup_frame_addresses ()
1137
1138 /* Base register for access to arguments of the function.  */
1139 #define ARG_POINTER_REGNUM 16
1140
1141 /* Register to hold the addressing base for position independent
1142    code access to data items.  We don't use PIC pointer for 64bit
1143    mode.  Define the regnum to dummy value to prevent gcc from
1144    pessimizing code dealing with EBX.
1145
1146    To avoid clobbering a call-saved register unnecessarily, we renumber
1147    the pic register when possible.  The change is visible after the
1148    prologue has been emitted.  */
1149
1150 #define REAL_PIC_OFFSET_TABLE_REGNUM  BX_REG
1151
1152 #define PIC_OFFSET_TABLE_REGNUM                         \
1153   ((TARGET_64BIT && ix86_cmodel == CM_SMALL_PIC)        \
1154    || !flag_pic ? INVALID_REGNUM                        \
1155    : reload_completed ? REGNO (pic_offset_table_rtx)    \
1156    : REAL_PIC_OFFSET_TABLE_REGNUM)
1157
1158 #define GOT_SYMBOL_NAME "_GLOBAL_OFFSET_TABLE_"
1159
1160 /* This is overridden by <cygwin.h>.  */
1161 #define MS_AGGREGATE_RETURN 0
1162
1163 /* This is overridden by <netware.h>.  */
1164 #define KEEP_AGGREGATE_RETURN_POINTER 0
1165 \f
1166 /* Define the classes of registers for register constraints in the
1167    machine description.  Also define ranges of constants.
1168
1169    One of the classes must always be named ALL_REGS and include all hard regs.
1170    If there is more than one class, another class must be named NO_REGS
1171    and contain no registers.
1172
1173    The name GENERAL_REGS must be the name of a class (or an alias for
1174    another name such as ALL_REGS).  This is the class of registers
1175    that is allowed by "g" or "r" in a register constraint.
1176    Also, registers outside this class are allocated only when
1177    instructions express preferences for them.
1178
1179    The classes must be numbered in nondecreasing order; that is,
1180    a larger-numbered class must never be contained completely
1181    in a smaller-numbered class.
1182
1183    For any two classes, it is very desirable that there be another
1184    class that represents their union.
1185
1186    It might seem that class BREG is unnecessary, since no useful 386
1187    opcode needs reg %ebx.  But some systems pass args to the OS in ebx,
1188    and the "b" register constraint is useful in asms for syscalls.
1189
1190    The flags, fpsr and fpcr registers are in no class.  */
1191
1192 enum reg_class
1193 {
1194   NO_REGS,
1195   AREG, DREG, CREG, BREG, SIREG, DIREG,
1196   AD_REGS,                      /* %eax/%edx for DImode */
1197   CLOBBERED_REGS,               /* call-clobbered integers */
1198   Q_REGS,                       /* %eax %ebx %ecx %edx */
1199   NON_Q_REGS,                   /* %esi %edi %ebp %esp */
1200   INDEX_REGS,                   /* %eax %ebx %ecx %edx %esi %edi %ebp */
1201   LEGACY_REGS,                  /* %eax %ebx %ecx %edx %esi %edi %ebp %esp */
1202   GENERAL_REGS,                 /* %eax %ebx %ecx %edx %esi %edi %ebp %esp %r8 - %r15*/
1203   FP_TOP_REG, FP_SECOND_REG,    /* %st(0) %st(1) */
1204   FLOAT_REGS,
1205   SSE_FIRST_REG,
1206   SSE_REGS,
1207   MMX_REGS,
1208   FP_TOP_SSE_REGS,
1209   FP_SECOND_SSE_REGS,
1210   FLOAT_SSE_REGS,
1211   FLOAT_INT_REGS,
1212   INT_SSE_REGS,
1213   FLOAT_INT_SSE_REGS,
1214   ALL_REGS, LIM_REG_CLASSES
1215 };
1216
1217 #define N_REG_CLASSES ((int) LIM_REG_CLASSES)
1218
1219 #define INTEGER_CLASS_P(CLASS) \
1220   reg_class_subset_p ((CLASS), GENERAL_REGS)
1221 #define FLOAT_CLASS_P(CLASS) \
1222   reg_class_subset_p ((CLASS), FLOAT_REGS)
1223 #define SSE_CLASS_P(CLASS) \
1224   reg_class_subset_p ((CLASS), SSE_REGS)
1225 #define MMX_CLASS_P(CLASS) \
1226   ((CLASS) == MMX_REGS)
1227 #define MAYBE_INTEGER_CLASS_P(CLASS) \
1228   reg_classes_intersect_p ((CLASS), GENERAL_REGS)
1229 #define MAYBE_FLOAT_CLASS_P(CLASS) \
1230   reg_classes_intersect_p ((CLASS), FLOAT_REGS)
1231 #define MAYBE_SSE_CLASS_P(CLASS) \
1232   reg_classes_intersect_p (SSE_REGS, (CLASS))
1233 #define MAYBE_MMX_CLASS_P(CLASS) \
1234   reg_classes_intersect_p (MMX_REGS, (CLASS))
1235
1236 #define Q_CLASS_P(CLASS) \
1237   reg_class_subset_p ((CLASS), Q_REGS)
1238
1239 /* Give names of register classes as strings for dump file.  */
1240
1241 #define REG_CLASS_NAMES \
1242 {  "NO_REGS",                           \
1243    "AREG", "DREG", "CREG", "BREG",      \
1244    "SIREG", "DIREG",                    \
1245    "AD_REGS",                           \
1246    "CLOBBERED_REGS",                    \
1247    "Q_REGS", "NON_Q_REGS",              \
1248    "INDEX_REGS",                        \
1249    "LEGACY_REGS",                       \
1250    "GENERAL_REGS",                      \
1251    "FP_TOP_REG", "FP_SECOND_REG",       \
1252    "FLOAT_REGS",                        \
1253    "SSE_FIRST_REG",                     \
1254    "SSE_REGS",                          \
1255    "MMX_REGS",                          \
1256    "FP_TOP_SSE_REGS",                   \
1257    "FP_SECOND_SSE_REGS",                \
1258    "FLOAT_SSE_REGS",                    \
1259    "FLOAT_INT_REGS",                    \
1260    "INT_SSE_REGS",                      \
1261    "FLOAT_INT_SSE_REGS",                \
1262    "ALL_REGS" }
1263
1264 /* Define which registers fit in which classes.  This is an initializer
1265    for a vector of HARD_REG_SET of length N_REG_CLASSES.
1266
1267    Note that the default setting of CLOBBERED_REGS is for 32-bit; this
1268    is adjusted by CONDITIONAL_REGISTER_USAGE for the 64-bit ABI in effect.  */
1269
1270 #define REG_CLASS_CONTENTS                                              \
1271 {     { 0x00,     0x0 },                                                \
1272       { 0x01,     0x0 }, { 0x02, 0x0 }, /* AREG, DREG */                \
1273       { 0x04,     0x0 }, { 0x08, 0x0 }, /* CREG, BREG */                \
1274       { 0x10,     0x0 }, { 0x20, 0x0 }, /* SIREG, DIREG */              \
1275       { 0x03,     0x0 },                /* AD_REGS */                   \
1276       { 0x07,     0x0 },                /* CLOBBERED_REGS */            \
1277       { 0x0f,     0x0 },                /* Q_REGS */                    \
1278   { 0x1100f0,  0x1fe0 },                /* NON_Q_REGS */                \
1279       { 0x7f,  0x1fe0 },                /* INDEX_REGS */                \
1280   { 0x1100ff,     0x0 },                /* LEGACY_REGS */               \
1281   { 0x1100ff,  0x1fe0 },                /* GENERAL_REGS */              \
1282      { 0x100,     0x0 }, { 0x0200, 0x0 },/* FP_TOP_REG, FP_SECOND_REG */\
1283     { 0xff00,     0x0 },                /* FLOAT_REGS */                \
1284   { 0x200000,     0x0 },                /* SSE_FIRST_REG */             \
1285 { 0x1fe00000,0x1fe000 },                /* SSE_REGS */                  \
1286 { 0xe0000000,    0x1f },                /* MMX_REGS */                  \
1287 { 0x1fe00100,0x1fe000 },                /* FP_TOP_SSE_REG */            \
1288 { 0x1fe00200,0x1fe000 },                /* FP_SECOND_SSE_REG */         \
1289 { 0x1fe0ff00,0x3fe000 },                /* FLOAT_SSE_REGS */            \
1290    { 0x1ffff,  0x1fe0 },                /* FLOAT_INT_REGS */            \
1291 { 0x1fe100ff,0x1fffe0 },                /* INT_SSE_REGS */              \
1292 { 0x1fe1ffff,0x1fffe0 },                /* FLOAT_INT_SSE_REGS */        \
1293 { 0xffffffff,0x1fffff }                                                 \
1294 }
1295
1296 /* The same information, inverted:
1297    Return the class number of the smallest class containing
1298    reg number REGNO.  This could be a conditional expression
1299    or could index an array.  */
1300
1301 #define REGNO_REG_CLASS(REGNO) (regclass_map[REGNO])
1302
1303 /* When this hook returns true for MODE, the compiler allows
1304    registers explicitly used in the rtl to be used as spill registers
1305    but prevents the compiler from extending the lifetime of these
1306    registers.  */
1307 #define TARGET_SMALL_REGISTER_CLASSES_FOR_MODE_P hook_bool_mode_true
1308
1309 #define QI_REG_P(X) (REG_P (X) && REGNO (X) <= BX_REG)
1310
1311 #define GENERAL_REGNO_P(N) \
1312   ((N) <= STACK_POINTER_REGNUM || REX_INT_REGNO_P (N))
1313
1314 #define GENERAL_REG_P(X) \
1315   (REG_P (X) && GENERAL_REGNO_P (REGNO (X)))
1316
1317 #define ANY_QI_REG_P(X) (TARGET_64BIT ? GENERAL_REG_P(X) : QI_REG_P (X))
1318
1319 #define REX_INT_REGNO_P(N) \
1320   IN_RANGE ((N), FIRST_REX_INT_REG, LAST_REX_INT_REG)
1321 #define REX_INT_REG_P(X) (REG_P (X) && REX_INT_REGNO_P (REGNO (X)))
1322
1323 #define FP_REG_P(X) (REG_P (X) && FP_REGNO_P (REGNO (X)))
1324 #define FP_REGNO_P(N) IN_RANGE ((N), FIRST_STACK_REG, LAST_STACK_REG)
1325 #define ANY_FP_REG_P(X) (REG_P (X) && ANY_FP_REGNO_P (REGNO (X)))
1326 #define ANY_FP_REGNO_P(N) (FP_REGNO_P (N) || SSE_REGNO_P (N))
1327
1328 #define X87_FLOAT_MODE_P(MODE)  \
1329   (TARGET_80387 && ((MODE) == SFmode || (MODE) == DFmode || (MODE) == XFmode))
1330
1331 #define SSE_REG_P(N) (REG_P (N) && SSE_REGNO_P (REGNO (N)))
1332 #define SSE_REGNO_P(N)                                          \
1333   (IN_RANGE ((N), FIRST_SSE_REG, LAST_SSE_REG)                  \
1334    || REX_SSE_REGNO_P (N))
1335
1336 #define REX_SSE_REGNO_P(N) \
1337   IN_RANGE ((N), FIRST_REX_SSE_REG, LAST_REX_SSE_REG)
1338
1339 #define SSE_REGNO(N) \
1340   ((N) < 8 ? FIRST_SSE_REG + (N) : FIRST_REX_SSE_REG + (N) - 8)
1341
1342 #define SSE_FLOAT_MODE_P(MODE) \
1343   ((TARGET_SSE && (MODE) == SFmode) || (TARGET_SSE2 && (MODE) == DFmode))
1344
1345 #define SSE_VEC_FLOAT_MODE_P(MODE) \
1346   ((TARGET_SSE && (MODE) == V4SFmode) || (TARGET_SSE2 && (MODE) == V2DFmode))
1347
1348 #define AVX_FLOAT_MODE_P(MODE) \
1349   (TARGET_AVX && ((MODE) == SFmode || (MODE) == DFmode))
1350
1351 #define AVX128_VEC_FLOAT_MODE_P(MODE) \
1352   (TARGET_AVX && ((MODE) == V4SFmode || (MODE) == V2DFmode))
1353
1354 #define AVX256_VEC_FLOAT_MODE_P(MODE) \
1355   (TARGET_AVX && ((MODE) == V8SFmode || (MODE) == V4DFmode))
1356
1357 #define AVX_VEC_FLOAT_MODE_P(MODE) \
1358   (TARGET_AVX && ((MODE) == V4SFmode || (MODE) == V2DFmode \
1359                   || (MODE) == V8SFmode || (MODE) == V4DFmode))
1360
1361 #define FMA4_VEC_FLOAT_MODE_P(MODE) \
1362   (TARGET_FMA4 && ((MODE) == V4SFmode || (MODE) == V2DFmode \
1363                   || (MODE) == V8SFmode || (MODE) == V4DFmode))
1364
1365 #define MMX_REG_P(XOP) (REG_P (XOP) && MMX_REGNO_P (REGNO (XOP)))
1366 #define MMX_REGNO_P(N) IN_RANGE ((N), FIRST_MMX_REG, LAST_MMX_REG)
1367
1368 #define STACK_REG_P(XOP) (REG_P (XOP) && STACK_REGNO_P (REGNO (XOP)))
1369 #define STACK_REGNO_P(N) IN_RANGE ((N), FIRST_STACK_REG, LAST_STACK_REG)
1370
1371 #define STACK_TOP_P(XOP) (REG_P (XOP) && REGNO (XOP) == FIRST_STACK_REG)
1372
1373 #define CC_REG_P(X) (REG_P (X) && CC_REGNO_P (REGNO (X)))
1374 #define CC_REGNO_P(X) ((X) == FLAGS_REG || (X) == FPSR_REG)
1375
1376 /* The class value for index registers, and the one for base regs.  */
1377
1378 #define INDEX_REG_CLASS INDEX_REGS
1379 #define BASE_REG_CLASS GENERAL_REGS
1380
1381 /* Place additional restrictions on the register class to use when it
1382    is necessary to be able to hold a value of mode MODE in a reload
1383    register for which class CLASS would ordinarily be used.  */
1384
1385 #define LIMIT_RELOAD_CLASS(MODE, CLASS)                         \
1386   ((MODE) == QImode && !TARGET_64BIT                            \
1387    && ((CLASS) == ALL_REGS || (CLASS) == GENERAL_REGS           \
1388        || (CLASS) == LEGACY_REGS || (CLASS) == INDEX_REGS)      \
1389    ? Q_REGS : (CLASS))
1390
1391 /* Given an rtx X being reloaded into a reg required to be
1392    in class CLASS, return the class of reg to actually use.
1393    In general this is just CLASS; but on some machines
1394    in some cases it is preferable to use a more restrictive class.
1395    On the 80386 series, we prevent floating constants from being
1396    reloaded into floating registers (since no move-insn can do that)
1397    and we ensure that QImodes aren't reloaded into the esi or edi reg.  */
1398
1399 /* Put float CONST_DOUBLE in the constant pool instead of fp regs.
1400    QImode must go into class Q_REGS.
1401    Narrow ALL_REGS to GENERAL_REGS.  This supports allowing movsf and
1402    movdf to do mem-to-mem moves through integer regs.  */
1403
1404 #define PREFERRED_RELOAD_CLASS(X, CLASS) \
1405    ix86_preferred_reload_class ((X), (CLASS))
1406
1407 /* Discourage putting floating-point values in SSE registers unless
1408    SSE math is being used, and likewise for the 387 registers.  */
1409
1410 #define PREFERRED_OUTPUT_RELOAD_CLASS(X, CLASS) \
1411    ix86_preferred_output_reload_class ((X), (CLASS))
1412
1413 /* If we are copying between general and FP registers, we need a memory
1414    location. The same is true for SSE and MMX registers.  */
1415 #define SECONDARY_MEMORY_NEEDED(CLASS1, CLASS2, MODE) \
1416   ix86_secondary_memory_needed ((CLASS1), (CLASS2), (MODE), 1)
1417
1418 /* Get_secondary_mem widens integral modes to BITS_PER_WORD.
1419    There is no need to emit full 64 bit move on 64 bit targets
1420    for integral modes that can be moved using 32 bit move.  */
1421 #define SECONDARY_MEMORY_NEEDED_MODE(MODE)                      \
1422   (GET_MODE_BITSIZE (MODE) < 32 && INTEGRAL_MODE_P (MODE)       \
1423    ? mode_for_size (32, GET_MODE_CLASS (MODE), 0)               \
1424    : MODE)
1425
1426 /* Return the maximum number of consecutive registers
1427    needed to represent mode MODE in a register of class CLASS.  */
1428 /* On the 80386, this is the size of MODE in words,
1429    except in the FP regs, where a single reg is always enough.  */
1430 #define CLASS_MAX_NREGS(CLASS, MODE)                                    \
1431  (!MAYBE_INTEGER_CLASS_P (CLASS)                                        \
1432   ? (COMPLEX_MODE_P (MODE) ? 2 : 1)                                     \
1433   : (((((MODE) == XFmode ? 12 : GET_MODE_SIZE (MODE)))                  \
1434       + UNITS_PER_WORD - 1) / UNITS_PER_WORD))
1435
1436 /* Return a class of registers that cannot change FROM mode to TO mode.  */
1437
1438 #define CANNOT_CHANGE_MODE_CLASS(FROM, TO, CLASS) \
1439   ix86_cannot_change_mode_class (FROM, TO, CLASS)
1440 \f
1441 /* Stack layout; function entry, exit and calling.  */
1442
1443 /* Define this if pushing a word on the stack
1444    makes the stack pointer a smaller address.  */
1445 #define STACK_GROWS_DOWNWARD
1446
1447 /* Define this to nonzero if the nominal address of the stack frame
1448    is at the high-address end of the local variables;
1449    that is, each additional local variable allocated
1450    goes at a more negative offset in the frame.  */
1451 #define FRAME_GROWS_DOWNWARD 1
1452
1453 /* Offset within stack frame to start allocating local variables at.
1454    If FRAME_GROWS_DOWNWARD, this is the offset to the END of the
1455    first local allocated.  Otherwise, it is the offset to the BEGINNING
1456    of the first local allocated.  */
1457 #define STARTING_FRAME_OFFSET 0
1458
1459 /* If we generate an insn to push BYTES bytes, this says how many the stack
1460    pointer really advances by.  On 386, we have pushw instruction that
1461    decrements by exactly 2 no matter what the position was, there is no pushb.
1462
1463    But as CIE data alignment factor on this arch is -4 for 32bit targets
1464    and -8 for 64bit targets, we need to make sure all stack pointer adjustments
1465    are in multiple of 4 for 32bit targets and 8 for 64bit targets.  */
1466
1467 #define PUSH_ROUNDING(BYTES) \
1468   (((BYTES) + UNITS_PER_WORD - 1) & -UNITS_PER_WORD)
1469
1470 /* If defined, the maximum amount of space required for outgoing arguments
1471    will be computed and placed into the variable `crtl->outgoing_args_size'.
1472    No space will be pushed onto the stack for each call; instead, the
1473    function prologue should increase the stack frame size by this amount.  
1474    
1475    MS ABI seem to require 16 byte alignment everywhere except for function
1476    prologue and apilogue.  This is not possible without
1477    ACCUMULATE_OUTGOING_ARGS.  */
1478
1479 #define ACCUMULATE_OUTGOING_ARGS \
1480   (TARGET_ACCUMULATE_OUTGOING_ARGS || ix86_cfun_abi () == MS_ABI)
1481
1482 /* If defined, a C expression whose value is nonzero when we want to use PUSH
1483    instructions to pass outgoing arguments.  */
1484
1485 #define PUSH_ARGS (TARGET_PUSH_ARGS && !ACCUMULATE_OUTGOING_ARGS)
1486
1487 /* We want the stack and args grow in opposite directions, even if
1488    PUSH_ARGS is 0.  */
1489 #define PUSH_ARGS_REVERSED 1
1490
1491 /* Offset of first parameter from the argument pointer register value.  */
1492 #define FIRST_PARM_OFFSET(FNDECL) 0
1493
1494 /* Define this macro if functions should assume that stack space has been
1495    allocated for arguments even when their values are passed in registers.
1496
1497    The value of this macro is the size, in bytes, of the area reserved for
1498    arguments passed in registers for the function represented by FNDECL.
1499
1500    This space can be allocated by the caller, or be a part of the
1501    machine-dependent stack frame: `OUTGOING_REG_PARM_STACK_SPACE' says
1502    which.  */
1503 #define REG_PARM_STACK_SPACE(FNDECL) ix86_reg_parm_stack_space (FNDECL)
1504
1505 #define OUTGOING_REG_PARM_STACK_SPACE(FNTYPE) \
1506   (ix86_function_type_abi (FNTYPE) == MS_ABI)
1507
1508 /* Define how to find the value returned by a library function
1509    assuming the value has mode MODE.  */
1510
1511 #define LIBCALL_VALUE(MODE) ix86_libcall_value (MODE)
1512
1513 /* Define the size of the result block used for communication between
1514    untyped_call and untyped_return.  The block contains a DImode value
1515    followed by the block used by fnsave and frstor.  */
1516
1517 #define APPLY_RESULT_SIZE (8+108)
1518
1519 /* 1 if N is a possible register number for function argument passing.  */
1520 #define FUNCTION_ARG_REGNO_P(N) ix86_function_arg_regno_p (N)
1521
1522 /* Define a data type for recording info about an argument list
1523    during the scan of that argument list.  This data type should
1524    hold all necessary information about the function itself
1525    and about the args processed so far, enough to enable macros
1526    such as FUNCTION_ARG to determine where the next arg should go.  */
1527
1528 typedef struct ix86_args {
1529   int words;                    /* # words passed so far */
1530   int nregs;                    /* # registers available for passing */
1531   int regno;                    /* next available register number */
1532   int fastcall;                 /* fastcall or thiscall calling convention
1533                                    is used */
1534   int sse_words;                /* # sse words passed so far */
1535   int sse_nregs;                /* # sse registers available for passing */
1536   int warn_avx;                 /* True when we want to warn about AVX ABI.  */
1537   int warn_sse;                 /* True when we want to warn about SSE ABI.  */
1538   int warn_mmx;                 /* True when we want to warn about MMX ABI.  */
1539   int sse_regno;                /* next available sse register number */
1540   int mmx_words;                /* # mmx words passed so far */
1541   int mmx_nregs;                /* # mmx registers available for passing */
1542   int mmx_regno;                /* next available mmx register number */
1543   int maybe_vaarg;              /* true for calls to possibly vardic fncts.  */
1544   int float_in_sse;             /* Set to 1 or 2 for 32bit targets if
1545                                    SFmode/DFmode arguments should be passed
1546                                    in SSE registers.  Otherwise 0.  */
1547   enum calling_abi call_abi;    /* Set to SYSV_ABI for sysv abi. Otherwise
1548                                    MS_ABI for ms abi.  */
1549 } CUMULATIVE_ARGS;
1550
1551 /* Initialize a variable CUM of type CUMULATIVE_ARGS
1552    for a call to a function whose data type is FNTYPE.
1553    For a library call, FNTYPE is 0.  */
1554
1555 #define INIT_CUMULATIVE_ARGS(CUM, FNTYPE, LIBNAME, FNDECL, N_NAMED_ARGS) \
1556   init_cumulative_args (&(CUM), (FNTYPE), (LIBNAME), (FNDECL))
1557
1558 /* Output assembler code to FILE to increment profiler label # LABELNO
1559    for profiling a function entry.  */
1560
1561 #define FUNCTION_PROFILER(FILE, LABELNO) x86_function_profiler (FILE, LABELNO)
1562
1563 #define MCOUNT_NAME "_mcount"
1564
1565 #define MCOUNT_NAME_BEFORE_PROLOGUE "__fentry__"
1566
1567 #define PROFILE_COUNT_REGISTER "edx"
1568
1569 /* EXIT_IGNORE_STACK should be nonzero if, when returning from a function,
1570    the stack pointer does not matter.  The value is tested only in
1571    functions that have frame pointers.
1572    No definition is equivalent to always zero.  */
1573 /* Note on the 386 it might be more efficient not to define this since
1574    we have to restore it ourselves from the frame pointer, in order to
1575    use pop */
1576
1577 #define EXIT_IGNORE_STACK 1
1578
1579 /* Output assembler code for a block containing the constant parts
1580    of a trampoline, leaving space for the variable parts.  */
1581
1582 /* On the 386, the trampoline contains two instructions:
1583      mov #STATIC,ecx
1584      jmp FUNCTION
1585    The trampoline is generated entirely at runtime.  The operand of JMP
1586    is the address of FUNCTION relative to the instruction following the
1587    JMP (which is 5 bytes long).  */
1588
1589 /* Length in units of the trampoline for entering a nested function.  */
1590
1591 #define TRAMPOLINE_SIZE (TARGET_64BIT ? 24 : 10)
1592 \f
1593 /* Definitions for register eliminations.
1594
1595    This is an array of structures.  Each structure initializes one pair
1596    of eliminable registers.  The "from" register number is given first,
1597    followed by "to".  Eliminations of the same "from" register are listed
1598    in order of preference.
1599
1600    There are two registers that can always be eliminated on the i386.
1601    The frame pointer and the arg pointer can be replaced by either the
1602    hard frame pointer or to the stack pointer, depending upon the
1603    circumstances.  The hard frame pointer is not used before reload and
1604    so it is not eligible for elimination.  */
1605
1606 #define ELIMINABLE_REGS                                 \
1607 {{ ARG_POINTER_REGNUM, STACK_POINTER_REGNUM},           \
1608  { ARG_POINTER_REGNUM, HARD_FRAME_POINTER_REGNUM},      \
1609  { FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM},         \
1610  { FRAME_POINTER_REGNUM, HARD_FRAME_POINTER_REGNUM}}    \
1611
1612 /* Define the offset between two registers, one to be eliminated, and the other
1613    its replacement, at the start of a routine.  */
1614
1615 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET) \
1616   ((OFFSET) = ix86_initial_elimination_offset ((FROM), (TO)))
1617 \f
1618 /* Addressing modes, and classification of registers for them.  */
1619
1620 /* Macros to check register numbers against specific register classes.  */
1621
1622 /* These assume that REGNO is a hard or pseudo reg number.
1623    They give nonzero only if REGNO is a hard reg of the suitable class
1624    or a pseudo reg currently allocated to a suitable hard reg.
1625    Since they use reg_renumber, they are safe only once reg_renumber
1626    has been allocated, which happens in local-alloc.c.  */
1627
1628 #define REGNO_OK_FOR_INDEX_P(REGNO)                                     \
1629   ((REGNO) < STACK_POINTER_REGNUM                                       \
1630    || REX_INT_REGNO_P (REGNO)                                           \
1631    || (unsigned) reg_renumber[(REGNO)] < STACK_POINTER_REGNUM           \
1632    || REX_INT_REGNO_P ((unsigned) reg_renumber[(REGNO)]))
1633
1634 #define REGNO_OK_FOR_BASE_P(REGNO)                                      \
1635   (GENERAL_REGNO_P (REGNO)                                              \
1636    || (REGNO) == ARG_POINTER_REGNUM                                     \
1637    || (REGNO) == FRAME_POINTER_REGNUM                                   \
1638    || GENERAL_REGNO_P ((unsigned) reg_renumber[(REGNO)]))
1639
1640 /* The macros REG_OK_FOR..._P assume that the arg is a REG rtx
1641    and check its validity for a certain class.
1642    We have two alternate definitions for each of them.
1643    The usual definition accepts all pseudo regs; the other rejects
1644    them unless they have been allocated suitable hard regs.
1645    The symbol REG_OK_STRICT causes the latter definition to be used.
1646
1647    Most source files want to accept pseudo regs in the hope that
1648    they will get allocated to the class that the insn wants them to be in.
1649    Source files for reload pass need to be strict.
1650    After reload, it makes no difference, since pseudo regs have
1651    been eliminated by then.  */
1652
1653
1654 /* Non strict versions, pseudos are ok.  */
1655 #define REG_OK_FOR_INDEX_NONSTRICT_P(X)                                 \
1656   (REGNO (X) < STACK_POINTER_REGNUM                                     \
1657    || REX_INT_REGNO_P (REGNO (X))                                       \
1658    || REGNO (X) >= FIRST_PSEUDO_REGISTER)
1659
1660 #define REG_OK_FOR_BASE_NONSTRICT_P(X)                                  \
1661   (GENERAL_REGNO_P (REGNO (X))                                          \
1662    || REGNO (X) == ARG_POINTER_REGNUM                                   \
1663    || REGNO (X) == FRAME_POINTER_REGNUM                                 \
1664    || REGNO (X) >= FIRST_PSEUDO_REGISTER)
1665
1666 /* Strict versions, hard registers only */
1667 #define REG_OK_FOR_INDEX_STRICT_P(X) REGNO_OK_FOR_INDEX_P (REGNO (X))
1668 #define REG_OK_FOR_BASE_STRICT_P(X)  REGNO_OK_FOR_BASE_P (REGNO (X))
1669
1670 #ifndef REG_OK_STRICT
1671 #define REG_OK_FOR_INDEX_P(X)  REG_OK_FOR_INDEX_NONSTRICT_P (X)
1672 #define REG_OK_FOR_BASE_P(X)   REG_OK_FOR_BASE_NONSTRICT_P (X)
1673
1674 #else
1675 #define REG_OK_FOR_INDEX_P(X)  REG_OK_FOR_INDEX_STRICT_P (X)
1676 #define REG_OK_FOR_BASE_P(X)   REG_OK_FOR_BASE_STRICT_P (X)
1677 #endif
1678
1679 /* TARGET_LEGITIMATE_ADDRESS_P recognizes an RTL expression
1680    that is a valid memory address for an instruction.
1681    The MODE argument is the machine mode for the MEM expression
1682    that wants to use this address.
1683
1684    The other macros defined here are used only in TARGET_LEGITIMATE_ADDRESS_P,
1685    except for CONSTANT_ADDRESS_P which is usually machine-independent.
1686
1687    See legitimize_pic_address in i386.c for details as to what
1688    constitutes a legitimate address when -fpic is used.  */
1689
1690 #define MAX_REGS_PER_ADDRESS 2
1691
1692 #define CONSTANT_ADDRESS_P(X)  constant_address_p (X)
1693
1694 /* Nonzero if the constant value X is a legitimate general operand.
1695    It is given that X satisfies CONSTANT_P or is a CONST_DOUBLE.  */
1696
1697 #define LEGITIMATE_CONSTANT_P(X)  legitimate_constant_p (X)
1698
1699 /* If defined, a C expression to determine the base term of address X.
1700    This macro is used in only one place: `find_base_term' in alias.c.
1701
1702    It is always safe for this macro to not be defined.  It exists so
1703    that alias analysis can understand machine-dependent addresses.
1704
1705    The typical use of this macro is to handle addresses containing
1706    a label_ref or symbol_ref within an UNSPEC.  */
1707
1708 #define FIND_BASE_TERM(X) ix86_find_base_term (X)
1709
1710 /* Nonzero if the constant value X is a legitimate general operand
1711    when generating PIC code.  It is given that flag_pic is on and
1712    that X satisfies CONSTANT_P or is a CONST_DOUBLE.  */
1713
1714 #define LEGITIMATE_PIC_OPERAND_P(X) legitimate_pic_operand_p (X)
1715
1716 #define SYMBOLIC_CONST(X)       \
1717   (GET_CODE (X) == SYMBOL_REF                                           \
1718    || GET_CODE (X) == LABEL_REF                                         \
1719    || (GET_CODE (X) == CONST && symbolic_reference_mentioned_p (X)))
1720 \f
1721 /* Max number of args passed in registers.  If this is more than 3, we will
1722    have problems with ebx (register #4), since it is a caller save register and
1723    is also used as the pic register in ELF.  So for now, don't allow more than
1724    3 registers to be passed in registers.  */
1725
1726 /* Abi specific values for REGPARM_MAX and SSE_REGPARM_MAX */
1727 #define X86_64_REGPARM_MAX 6
1728 #define X86_64_MS_REGPARM_MAX 4
1729
1730 #define X86_32_REGPARM_MAX 3
1731
1732 #define REGPARM_MAX                                                     \
1733   (TARGET_64BIT                                                         \
1734    ? (TARGET_64BIT_MS_ABI                                               \
1735       ? X86_64_MS_REGPARM_MAX                                           \
1736       : X86_64_REGPARM_MAX)                                             \
1737    : X86_32_REGPARM_MAX)
1738
1739 #define X86_64_SSE_REGPARM_MAX 8
1740 #define X86_64_MS_SSE_REGPARM_MAX 4
1741
1742 #define X86_32_SSE_REGPARM_MAX (TARGET_SSE ? (TARGET_MACHO ? 4 : 3) : 0)
1743
1744 #define SSE_REGPARM_MAX                                                 \
1745   (TARGET_64BIT                                                         \
1746    ? (TARGET_64BIT_MS_ABI                                               \
1747       ? X86_64_MS_SSE_REGPARM_MAX                                       \
1748       : X86_64_SSE_REGPARM_MAX)                                         \
1749    : X86_32_SSE_REGPARM_MAX)
1750
1751 #define MMX_REGPARM_MAX (TARGET_64BIT ? 0 : (TARGET_MMX ? 3 : 0))
1752 \f
1753 /* Specify the machine mode that this machine uses
1754    for the index in the tablejump instruction.  */
1755 #define CASE_VECTOR_MODE \
1756  (!TARGET_64BIT || (flag_pic && ix86_cmodel != CM_LARGE_PIC) ? SImode : DImode)
1757
1758 /* Define this as 1 if `char' should by default be signed; else as 0.  */
1759 #define DEFAULT_SIGNED_CHAR 1
1760
1761 /* Max number of bytes we can move from memory to memory
1762    in one reasonably fast instruction.  */
1763 #define MOVE_MAX 16
1764
1765 /* MOVE_MAX_PIECES is the number of bytes at a time which we can
1766    move efficiently, as opposed to  MOVE_MAX which is the maximum
1767    number of bytes we can move with a single instruction.  */
1768 #define MOVE_MAX_PIECES (TARGET_64BIT ? 8 : 4)
1769
1770 /* If a memory-to-memory move would take MOVE_RATIO or more simple
1771    move-instruction pairs, we will do a movmem or libcall instead.
1772    Increasing the value will always make code faster, but eventually
1773    incurs high cost in increased code size.
1774
1775    If you don't define this, a reasonable default is used.  */
1776
1777 #define MOVE_RATIO(speed) ((speed) ? ix86_cost->move_ratio : 3)
1778
1779 /* If a clear memory operation would take CLEAR_RATIO or more simple
1780    move-instruction sequences, we will do a clrmem or libcall instead.  */
1781
1782 #define CLEAR_RATIO(speed) ((speed) ? MIN (6, ix86_cost->move_ratio) : 2)
1783
1784 /* Define if shifts truncate the shift count which implies one can
1785    omit a sign-extension or zero-extension of a shift count.
1786
1787    On i386, shifts do truncate the count.  But bit test instructions
1788    take the modulo of the bit offset operand.  */
1789
1790 /* #define SHIFT_COUNT_TRUNCATED */
1791
1792 /* Value is 1 if truncating an integer of INPREC bits to OUTPREC bits
1793    is done just by pretending it is already truncated.  */
1794 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC) 1
1795
1796 /* A macro to update M and UNSIGNEDP when an object whose type is
1797    TYPE and which has the specified mode and signedness is to be
1798    stored in a register.  This macro is only called when TYPE is a
1799    scalar type.
1800
1801    On i386 it is sometimes useful to promote HImode and QImode
1802    quantities to SImode.  The choice depends on target type.  */
1803
1804 #define PROMOTE_MODE(MODE, UNSIGNEDP, TYPE)             \
1805 do {                                                    \
1806   if (((MODE) == HImode && TARGET_PROMOTE_HI_REGS)      \
1807       || ((MODE) == QImode && TARGET_PROMOTE_QI_REGS))  \
1808     (MODE) = SImode;                                    \
1809 } while (0)
1810
1811 /* Specify the machine mode that pointers have.
1812    After generation of rtl, the compiler makes no further distinction
1813    between pointers and any other objects of this machine mode.  */
1814 #define Pmode (TARGET_64BIT ? DImode : SImode)
1815
1816 /* A function address in a call instruction
1817    is a byte address (for indexing purposes)
1818    so give the MEM rtx a byte's mode.  */
1819 #define FUNCTION_MODE QImode
1820 \f
1821
1822 /* A C expression for the cost of a branch instruction.  A value of 1
1823    is the default; other values are interpreted relative to that.  */
1824
1825 #define BRANCH_COST(speed_p, predictable_p) \
1826   (!(speed_p) ? 2 : (predictable_p) ? 0 : ix86_branch_cost)
1827
1828 /* Define this macro as a C expression which is nonzero if accessing
1829    less than a word of memory (i.e. a `char' or a `short') is no
1830    faster than accessing a word of memory, i.e., if such access
1831    require more than one instruction or if there is no difference in
1832    cost between byte and (aligned) word loads.
1833
1834    When this macro is not defined, the compiler will access a field by
1835    finding the smallest containing object; when it is defined, a
1836    fullword load will be used if alignment permits.  Unless bytes
1837    accesses are faster than word accesses, using word accesses is
1838    preferable since it may eliminate subsequent memory access if
1839    subsequent accesses occur to other fields in the same word of the
1840    structure, but to different bytes.  */
1841
1842 #define SLOW_BYTE_ACCESS 0
1843
1844 /* Nonzero if access to memory by shorts is slow and undesirable.  */
1845 #define SLOW_SHORT_ACCESS 0
1846
1847 /* Define this macro to be the value 1 if unaligned accesses have a
1848    cost many times greater than aligned accesses, for example if they
1849    are emulated in a trap handler.
1850
1851    When this macro is nonzero, the compiler will act as if
1852    `STRICT_ALIGNMENT' were nonzero when generating code for block
1853    moves.  This can cause significantly more instructions to be
1854    produced.  Therefore, do not set this macro nonzero if unaligned
1855    accesses only add a cycle or two to the time for a memory access.
1856
1857    If the value of this macro is always zero, it need not be defined.  */
1858
1859 /* #define SLOW_UNALIGNED_ACCESS(MODE, ALIGN) 0 */
1860
1861 /* Define this macro if it is as good or better to call a constant
1862    function address than to call an address kept in a register.
1863
1864    Desirable on the 386 because a CALL with a constant address is
1865    faster than one with a register address.  */
1866
1867 #define NO_FUNCTION_CSE
1868 \f
1869 /* Given a comparison code (EQ, NE, etc.) and the first operand of a COMPARE,
1870    return the mode to be used for the comparison.
1871
1872    For floating-point equality comparisons, CCFPEQmode should be used.
1873    VOIDmode should be used in all other cases.
1874
1875    For integer comparisons against zero, reduce to CCNOmode or CCZmode if
1876    possible, to allow for more combinations.  */
1877
1878 #define SELECT_CC_MODE(OP, X, Y) ix86_cc_mode ((OP), (X), (Y))
1879
1880 /* Return nonzero if MODE implies a floating point inequality can be
1881    reversed.  */
1882
1883 #define REVERSIBLE_CC_MODE(MODE) 1
1884
1885 /* A C expression whose value is reversed condition code of the CODE for
1886    comparison done in CC_MODE mode.  */
1887 #define REVERSE_CONDITION(CODE, MODE) ix86_reverse_condition ((CODE), (MODE))
1888
1889 \f
1890 /* Control the assembler format that we output, to the extent
1891    this does not vary between assemblers.  */
1892
1893 /* How to refer to registers in assembler output.
1894    This sequence is indexed by compiler's hard-register-number (see above).  */
1895
1896 /* In order to refer to the first 8 regs as 32-bit regs, prefix an "e".
1897    For non floating point regs, the following are the HImode names.
1898
1899    For float regs, the stack top is sometimes referred to as "%st(0)"
1900    instead of just "%st".  TARGET_PRINT_OPERAND handles this with the
1901    "y" code.  */
1902
1903 #define HI_REGISTER_NAMES                                               \
1904 {"ax","dx","cx","bx","si","di","bp","sp",                               \
1905  "st","st(1)","st(2)","st(3)","st(4)","st(5)","st(6)","st(7)",          \
1906  "argp", "flags", "fpsr", "fpcr", "frame",                              \
1907  "xmm0","xmm1","xmm2","xmm3","xmm4","xmm5","xmm6","xmm7",               \
1908  "mm0", "mm1", "mm2", "mm3", "mm4", "mm5", "mm6", "mm7",                \
1909  "r8", "r9", "r10", "r11", "r12", "r13", "r14", "r15",                  \
1910  "xmm8", "xmm9", "xmm10", "xmm11", "xmm12", "xmm13", "xmm14", "xmm15"}
1911
1912 #define REGISTER_NAMES HI_REGISTER_NAMES
1913
1914 /* Table of additional register names to use in user input.  */
1915
1916 #define ADDITIONAL_REGISTER_NAMES \
1917 { { "eax", 0 }, { "edx", 1 }, { "ecx", 2 }, { "ebx", 3 },       \
1918   { "esi", 4 }, { "edi", 5 }, { "ebp", 6 }, { "esp", 7 },       \
1919   { "rax", 0 }, { "rdx", 1 }, { "rcx", 2 }, { "rbx", 3 },       \
1920   { "rsi", 4 }, { "rdi", 5 }, { "rbp", 6 }, { "rsp", 7 },       \
1921   { "al", 0 }, { "dl", 1 }, { "cl", 2 }, { "bl", 3 },           \
1922   { "ah", 0 }, { "dh", 1 }, { "ch", 2 }, { "bh", 3 } }
1923
1924 /* Note we are omitting these since currently I don't know how
1925 to get gcc to use these, since they want the same but different
1926 number as al, and ax.
1927 */
1928
1929 #define QI_REGISTER_NAMES \
1930 {"al", "dl", "cl", "bl", "sil", "dil", "bpl", "spl",}
1931
1932 /* These parallel the array above, and can be used to access bits 8:15
1933    of regs 0 through 3.  */
1934
1935 #define QI_HIGH_REGISTER_NAMES \
1936 {"ah", "dh", "ch", "bh", }
1937
1938 /* How to renumber registers for dbx and gdb.  */
1939
1940 #define DBX_REGISTER_NUMBER(N) \
1941   (TARGET_64BIT ? dbx64_register_map[(N)] : dbx_register_map[(N)])
1942
1943 extern int const dbx_register_map[FIRST_PSEUDO_REGISTER];
1944 extern int const dbx64_register_map[FIRST_PSEUDO_REGISTER];
1945 extern int const svr4_dbx_register_map[FIRST_PSEUDO_REGISTER];
1946
1947 /* Before the prologue, RA is at 0(%esp).  */
1948 #define INCOMING_RETURN_ADDR_RTX \
1949   gen_rtx_MEM (VOIDmode, gen_rtx_REG (VOIDmode, STACK_POINTER_REGNUM))
1950
1951 /* After the prologue, RA is at -4(AP) in the current frame.  */
1952 #define RETURN_ADDR_RTX(COUNT, FRAME)                                      \
1953   ((COUNT) == 0                                                            \
1954    ? gen_rtx_MEM (Pmode, plus_constant (arg_pointer_rtx, -UNITS_PER_WORD)) \
1955    : gen_rtx_MEM (Pmode, plus_constant (FRAME, UNITS_PER_WORD)))
1956
1957 /* PC is dbx register 8; let's use that column for RA.  */
1958 #define DWARF_FRAME_RETURN_COLUMN       (TARGET_64BIT ? 16 : 8)
1959
1960 /* Before the prologue, the top of the frame is at 4(%esp).  */
1961 #define INCOMING_FRAME_SP_OFFSET UNITS_PER_WORD
1962
1963 /* Describe how we implement __builtin_eh_return.  */
1964 #define EH_RETURN_DATA_REGNO(N) ((N) <= DX_REG ? (N) : INVALID_REGNUM)
1965 #define EH_RETURN_STACKADJ_RTX  gen_rtx_REG (Pmode, CX_REG)
1966
1967
1968 /* Select a format to encode pointers in exception handling data.  CODE
1969    is 0 for data, 1 for code labels, 2 for function pointers.  GLOBAL is
1970    true if the symbol may be affected by dynamic relocations.
1971
1972    ??? All x86 object file formats are capable of representing this.
1973    After all, the relocation needed is the same as for the call insn.
1974    Whether or not a particular assembler allows us to enter such, I
1975    guess we'll have to see.  */
1976 #define ASM_PREFERRED_EH_DATA_FORMAT(CODE, GLOBAL)                      \
1977   asm_preferred_eh_data_format ((CODE), (GLOBAL))
1978
1979 /* This is how to output an insn to push a register on the stack.
1980    It need not be very fast code.  */
1981
1982 #define ASM_OUTPUT_REG_PUSH(FILE, REGNO)  \
1983 do {                                                                    \
1984   if (TARGET_64BIT)                                                     \
1985     asm_fprintf ((FILE), "\tpush{q}\t%%r%s\n",                          \
1986                  reg_names[(REGNO)] + (REX_INT_REGNO_P (REGNO) != 0));  \
1987   else                                                                  \
1988     asm_fprintf ((FILE), "\tpush{l}\t%%e%s\n", reg_names[(REGNO)]);     \
1989 } while (0)
1990
1991 /* This is how to output an insn to pop a register from the stack.
1992    It need not be very fast code.  */
1993
1994 #define ASM_OUTPUT_REG_POP(FILE, REGNO)  \
1995 do {                                                                    \
1996   if (TARGET_64BIT)                                                     \
1997     asm_fprintf ((FILE), "\tpop{q}\t%%r%s\n",                           \
1998                  reg_names[(REGNO)] + (REX_INT_REGNO_P (REGNO) != 0));  \
1999   else                                                                  \
2000     asm_fprintf ((FILE), "\tpop{l}\t%%e%s\n", reg_names[(REGNO)]);      \
2001 } while (0)
2002
2003 /* This is how to output an element of a case-vector that is absolute.  */
2004
2005 #define ASM_OUTPUT_ADDR_VEC_ELT(FILE, VALUE)  \
2006   ix86_output_addr_vec_elt ((FILE), (VALUE))
2007
2008 /* This is how to output an element of a case-vector that is relative.  */
2009
2010 #define ASM_OUTPUT_ADDR_DIFF_ELT(FILE, BODY, VALUE, REL) \
2011   ix86_output_addr_diff_elt ((FILE), (VALUE), (REL))
2012
2013 /* When we see %v, we will print the 'v' prefix if TARGET_AVX is
2014    true.  */
2015
2016 #define ASM_OUTPUT_AVX_PREFIX(STREAM, PTR)      \
2017 {                                               \
2018   if ((PTR)[0] == '%' && (PTR)[1] == 'v')       \
2019     {                                           \
2020       if (TARGET_AVX)                           \
2021         (PTR) += 1;                             \
2022       else                                      \
2023         (PTR) += 2;                             \
2024     }                                           \
2025 }
2026
2027 /* A C statement or statements which output an assembler instruction
2028    opcode to the stdio stream STREAM.  The macro-operand PTR is a
2029    variable of type `char *' which points to the opcode name in
2030    its "internal" form--the form that is written in the machine
2031    description.  */
2032
2033 #define ASM_OUTPUT_OPCODE(STREAM, PTR) \
2034   ASM_OUTPUT_AVX_PREFIX ((STREAM), (PTR))
2035
2036 /* A C statement to output to the stdio stream FILE an assembler
2037    command to pad the location counter to a multiple of 1<<LOG
2038    bytes if it is within MAX_SKIP bytes.  */
2039
2040 #ifdef HAVE_GAS_MAX_SKIP_P2ALIGN
2041 #undef  ASM_OUTPUT_MAX_SKIP_PAD
2042 #define ASM_OUTPUT_MAX_SKIP_PAD(FILE, LOG, MAX_SKIP)                    \
2043   if ((LOG) != 0)                                                       \
2044     {                                                                   \
2045       if ((MAX_SKIP) == 0)                                              \
2046         fprintf ((FILE), "\t.p2align %d\n", (LOG));                     \
2047       else                                                              \
2048         fprintf ((FILE), "\t.p2align %d,,%d\n", (LOG), (MAX_SKIP));     \
2049     }
2050 #endif
2051
2052 /* Write the extra assembler code needed to declare a function
2053    properly.  */
2054
2055 #undef ASM_OUTPUT_FUNCTION_LABEL
2056 #define ASM_OUTPUT_FUNCTION_LABEL(FILE, NAME, DECL) \
2057   ix86_asm_output_function_label (FILE, NAME, DECL)
2058
2059 /* Under some conditions we need jump tables in the text section,
2060    because the assembler cannot handle label differences between
2061    sections.  This is the case for x86_64 on Mach-O for example.  */
2062
2063 #define JUMP_TABLES_IN_TEXT_SECTION \
2064   (flag_pic && ((TARGET_MACHO && TARGET_64BIT) \
2065    || (!TARGET_64BIT && !HAVE_AS_GOTOFF_IN_DATA)))
2066
2067 /* Switch to init or fini section via SECTION_OP, emit a call to FUNC,
2068    and switch back.  For x86 we do this only to save a few bytes that
2069    would otherwise be unused in the text section.  */
2070 #define CRT_MKSTR2(VAL) #VAL
2071 #define CRT_MKSTR(x) CRT_MKSTR2(x)
2072
2073 #define CRT_CALL_STATIC_FUNCTION(SECTION_OP, FUNC)              \
2074    asm (SECTION_OP "\n\t"                                       \
2075         "call " CRT_MKSTR(__USER_LABEL_PREFIX__) #FUNC "\n"     \
2076         TEXT_SECTION_ASM_OP);
2077 \f
2078 /* Which processor to schedule for. The cpu attribute defines a list that
2079    mirrors this list, so changes to i386.md must be made at the same time.  */
2080
2081 enum processor_type
2082 {
2083   PROCESSOR_I386 = 0,                   /* 80386 */
2084   PROCESSOR_I486,                       /* 80486DX, 80486SX, 80486DX[24] */
2085   PROCESSOR_PENTIUM,
2086   PROCESSOR_PENTIUMPRO,
2087   PROCESSOR_GEODE,
2088   PROCESSOR_K6,
2089   PROCESSOR_ATHLON,
2090   PROCESSOR_PENTIUM4,
2091   PROCESSOR_K8,
2092   PROCESSOR_NOCONA,
2093   PROCESSOR_CORE2,
2094   PROCESSOR_GENERIC32,
2095   PROCESSOR_GENERIC64,
2096   PROCESSOR_AMDFAM10,
2097   PROCESSOR_BDVER1,
2098   PROCESSOR_ATOM,
2099   PROCESSOR_max
2100 };
2101
2102 extern enum processor_type ix86_tune;
2103 extern enum processor_type ix86_arch;
2104
2105 enum fpmath_unit
2106 {
2107   FPMATH_387 = 1,
2108   FPMATH_SSE = 2
2109 };
2110
2111 extern enum fpmath_unit ix86_fpmath;
2112
2113 enum tls_dialect
2114 {
2115   TLS_DIALECT_GNU,
2116   TLS_DIALECT_GNU2,
2117   TLS_DIALECT_SUN
2118 };
2119
2120 extern enum tls_dialect ix86_tls_dialect;
2121
2122 enum cmodel {
2123   CM_32,        /* The traditional 32-bit ABI.  */
2124   CM_SMALL,     /* Assumes all code and data fits in the low 31 bits.  */
2125   CM_KERNEL,    /* Assumes all code and data fits in the high 31 bits.  */
2126   CM_MEDIUM,    /* Assumes code fits in the low 31 bits; data unlimited.  */
2127   CM_LARGE,     /* No assumptions.  */
2128   CM_SMALL_PIC, /* Assumes code+data+got/plt fits in a 31 bit region.  */
2129   CM_MEDIUM_PIC,/* Assumes code+got/plt fits in a 31 bit region.  */
2130   CM_LARGE_PIC  /* No assumptions.  */
2131 };
2132
2133 extern enum cmodel ix86_cmodel;
2134
2135 /* Size of the RED_ZONE area.  */
2136 #define RED_ZONE_SIZE 128
2137 /* Reserved area of the red zone for temporaries.  */
2138 #define RED_ZONE_RESERVE 8
2139
2140 enum asm_dialect {
2141   ASM_ATT,
2142   ASM_INTEL
2143 };
2144
2145 extern enum asm_dialect ix86_asm_dialect;
2146 extern unsigned int ix86_preferred_stack_boundary;
2147 extern unsigned int ix86_incoming_stack_boundary;
2148 extern int ix86_branch_cost, ix86_section_threshold;
2149
2150 /* Smallest class containing REGNO.  */
2151 extern enum reg_class const regclass_map[FIRST_PSEUDO_REGISTER];
2152
2153 enum ix86_fpcmp_strategy {
2154   IX86_FPCMP_SAHF,
2155   IX86_FPCMP_COMI,
2156   IX86_FPCMP_ARITH
2157 };
2158 \f
2159 /* To properly truncate FP values into integers, we need to set i387 control
2160    word.  We can't emit proper mode switching code before reload, as spills
2161    generated by reload may truncate values incorrectly, but we still can avoid
2162    redundant computation of new control word by the mode switching pass.
2163    The fldcw instructions are still emitted redundantly, but this is probably
2164    not going to be noticeable problem, as most CPUs do have fast path for
2165    the sequence.
2166
2167    The machinery is to emit simple truncation instructions and split them
2168    before reload to instructions having USEs of two memory locations that
2169    are filled by this code to old and new control word.
2170
2171    Post-reload pass may be later used to eliminate the redundant fildcw if
2172    needed.  */
2173
2174 enum ix86_entity
2175 {
2176   I387_TRUNC = 0,
2177   I387_FLOOR,
2178   I387_CEIL,
2179   I387_MASK_PM,
2180   MAX_386_ENTITIES
2181 };
2182
2183 enum ix86_stack_slot
2184 {
2185   SLOT_VIRTUAL = 0,
2186   SLOT_TEMP,
2187   SLOT_CW_STORED,
2188   SLOT_CW_TRUNC,
2189   SLOT_CW_FLOOR,
2190   SLOT_CW_CEIL,
2191   SLOT_CW_MASK_PM,
2192   MAX_386_STACK_LOCALS
2193 };
2194
2195 /* Define this macro if the port needs extra instructions inserted
2196    for mode switching in an optimizing compilation.  */
2197
2198 #define OPTIMIZE_MODE_SWITCHING(ENTITY) \
2199    ix86_optimize_mode_switching[(ENTITY)]
2200
2201 /* If you define `OPTIMIZE_MODE_SWITCHING', you have to define this as
2202    initializer for an array of integers.  Each initializer element N
2203    refers to an entity that needs mode switching, and specifies the
2204    number of different modes that might need to be set for this
2205    entity.  The position of the initializer in the initializer -
2206    starting counting at zero - determines the integer that is used to
2207    refer to the mode-switched entity in question.  */
2208
2209 #define NUM_MODES_FOR_MODE_SWITCHING \
2210    { I387_CW_ANY, I387_CW_ANY, I387_CW_ANY, I387_CW_ANY }
2211
2212 /* ENTITY is an integer specifying a mode-switched entity.  If
2213    `OPTIMIZE_MODE_SWITCHING' is defined, you must define this macro to
2214    return an integer value not larger than the corresponding element
2215    in `NUM_MODES_FOR_MODE_SWITCHING', to denote the mode that ENTITY
2216    must be switched into prior to the execution of INSN. */
2217
2218 #define MODE_NEEDED(ENTITY, I) ix86_mode_needed ((ENTITY), (I))
2219
2220 /* This macro specifies the order in which modes for ENTITY are
2221    processed.  0 is the highest priority.  */
2222
2223 #define MODE_PRIORITY_TO_MODE(ENTITY, N) (N)
2224
2225 /* Generate one or more insns to set ENTITY to MODE.  HARD_REG_LIVE
2226    is the set of hard registers live at the point where the insn(s)
2227    are to be inserted.  */
2228
2229 #define EMIT_MODE_SET(ENTITY, MODE, HARD_REGS_LIVE)                     \
2230   ((MODE) != I387_CW_ANY && (MODE) != I387_CW_UNINITIALIZED             \
2231    ? emit_i387_cw_initialization (MODE), 0                              \
2232    : 0)
2233
2234 \f
2235 /* Avoid renaming of stack registers, as doing so in combination with
2236    scheduling just increases amount of live registers at time and in
2237    the turn amount of fxch instructions needed.
2238
2239    ??? Maybe Pentium chips benefits from renaming, someone can try....  */
2240
2241 #define HARD_REGNO_RENAME_OK(SRC, TARGET)  \
2242   (! IN_RANGE ((SRC), FIRST_STACK_REG, LAST_STACK_REG))
2243
2244 \f
2245 #define FASTCALL_PREFIX '@'
2246 \f
2247 /* Machine specific frame tracking during prologue/epilogue generation.  */
2248
2249 #ifndef USED_FOR_TARGET
2250 struct GTY(()) machine_frame_state
2251 {
2252   /* This pair tracks the currently active CFA as reg+offset.  When reg
2253      is drap_reg, we don't bother trying to record here the real CFA when
2254      it might really be a DW_CFA_def_cfa_expression.  */
2255   rtx cfa_reg;
2256   HOST_WIDE_INT cfa_offset;
2257
2258   /* The current offset (canonically from the CFA) of ESP and EBP.
2259      When stack frame re-alignment is active, these may not be relative
2260      to the CFA.  However, in all cases they are relative to the offsets
2261      of the saved registers stored in ix86_frame.  */
2262   HOST_WIDE_INT sp_offset;
2263   HOST_WIDE_INT fp_offset;
2264
2265   /* The size of the red-zone that may be assumed for the purposes of
2266      eliding register restore notes in the epilogue.  This may be zero
2267      if no red-zone is in effect, or may be reduced from the real
2268      red-zone value by a maximum runtime stack re-alignment value.  */
2269   int red_zone_offset;
2270
2271   /* Indicate whether each of ESP, EBP or DRAP currently holds a valid
2272      value within the frame.  If false then the offset above should be
2273      ignored.  Note that DRAP, if valid, *always* points to the CFA and
2274      thus has an offset of zero.  */
2275   BOOL_BITFIELD sp_valid : 1;
2276   BOOL_BITFIELD fp_valid : 1;
2277   BOOL_BITFIELD drap_valid : 1;
2278
2279   /* Indicate whether the local stack frame has been re-aligned.  When
2280      set, the SP/FP offsets above are relative to the aligned frame
2281      and not the CFA.  */
2282   BOOL_BITFIELD realigned : 1;
2283 };
2284
2285 struct GTY(()) machine_function {
2286   struct stack_local_entry *stack_locals;
2287   const char *some_ld_name;
2288   int varargs_gpr_size;
2289   int varargs_fpr_size;
2290   int optimize_mode_switching[MAX_386_ENTITIES];
2291
2292   /* Number of saved registers USE_FAST_PROLOGUE_EPILOGUE
2293      has been computed for.  */
2294   int use_fast_prologue_epilogue_nregs;
2295
2296   /* This value is used for amd64 targets and specifies the current abi
2297      to be used. MS_ABI means ms abi. Otherwise SYSV_ABI means sysv abi.  */
2298   ENUM_BITFIELD(calling_abi) call_abi : 8;
2299
2300   /* Nonzero if the function accesses a previous frame.  */
2301   BOOL_BITFIELD accesses_prev_frame : 1;
2302
2303   /* Nonzero if the function requires a CLD in the prologue.  */
2304   BOOL_BITFIELD needs_cld : 1;
2305
2306   /* Set by ix86_compute_frame_layout and used by prologue/epilogue
2307      expander to determine the style used.  */
2308   BOOL_BITFIELD use_fast_prologue_epilogue : 1;
2309
2310   /* If true, the current function needs the default PIC register, not
2311      an alternate register (on x86) and must not use the red zone (on
2312      x86_64), even if it's a leaf function.  We don't want the
2313      function to be regarded as non-leaf because TLS calls need not
2314      affect register allocation.  This flag is set when a TLS call
2315      instruction is expanded within a function, and never reset, even
2316      if all such instructions are optimized away.  Use the
2317      ix86_current_function_calls_tls_descriptor macro for a better
2318      approximation.  */
2319   BOOL_BITFIELD tls_descriptor_call_expanded_p : 1;
2320
2321   /* If true, the current function has a STATIC_CHAIN is placed on the
2322      stack below the return address.  */
2323   BOOL_BITFIELD static_chain_on_stack : 1;
2324
2325   /* During prologue/epilogue generation, the current frame state.
2326      Otherwise, the frame state at the end of the prologue.  */
2327   struct machine_frame_state fs;
2328 };
2329 #endif
2330
2331 #define ix86_stack_locals (cfun->machine->stack_locals)
2332 #define ix86_varargs_gpr_size (cfun->machine->varargs_gpr_size)
2333 #define ix86_varargs_fpr_size (cfun->machine->varargs_fpr_size)
2334 #define ix86_optimize_mode_switching (cfun->machine->optimize_mode_switching)
2335 #define ix86_current_function_needs_cld (cfun->machine->needs_cld)
2336 #define ix86_tls_descriptor_calls_expanded_in_cfun \
2337   (cfun->machine->tls_descriptor_call_expanded_p)
2338 /* Since tls_descriptor_call_expanded is not cleared, even if all TLS
2339    calls are optimized away, we try to detect cases in which it was
2340    optimized away.  Since such instructions (use (reg REG_SP)), we can
2341    verify whether there's any such instruction live by testing that
2342    REG_SP is live.  */
2343 #define ix86_current_function_calls_tls_descriptor \
2344   (ix86_tls_descriptor_calls_expanded_in_cfun && df_regs_ever_live_p (SP_REG))
2345 #define ix86_static_chain_on_stack (cfun->machine->static_chain_on_stack)
2346
2347 /* Control behavior of x86_file_start.  */
2348 #define X86_FILE_START_VERSION_DIRECTIVE false
2349 #define X86_FILE_START_FLTUSED false
2350
2351 /* Flag to mark data that is in the large address area.  */
2352 #define SYMBOL_FLAG_FAR_ADDR            (SYMBOL_FLAG_MACH_DEP << 0)
2353 #define SYMBOL_REF_FAR_ADDR_P(X)        \
2354         ((SYMBOL_REF_FLAGS (X) & SYMBOL_FLAG_FAR_ADDR) != 0)
2355
2356 /* Flags to mark dllimport/dllexport.  Used by PE ports, but handy to
2357    have defined always, to avoid ifdefing.  */
2358 #define SYMBOL_FLAG_DLLIMPORT           (SYMBOL_FLAG_MACH_DEP << 1)
2359 #define SYMBOL_REF_DLLIMPORT_P(X) \
2360         ((SYMBOL_REF_FLAGS (X) & SYMBOL_FLAG_DLLIMPORT) != 0)
2361
2362 #define SYMBOL_FLAG_DLLEXPORT           (SYMBOL_FLAG_MACH_DEP << 2)
2363 #define SYMBOL_REF_DLLEXPORT_P(X) \
2364         ((SYMBOL_REF_FLAGS (X) & SYMBOL_FLAG_DLLEXPORT) != 0)
2365
2366 extern void debug_ready_dispatch (void);
2367 extern void debug_dispatch_window (int);
2368
2369 /*
2370 Local variables:
2371 version-control: t
2372 End:
2373 */