OSDN Git Service

2004-08-12 Andrew Pinski <pinskia@physics.uc.edu>
[pf3gnuchains/gcc-fork.git] / gcc / config / c4x / c4x-modes.def
1 /* Definitions of target machine for GNU compiler.  TMS320C[34]x
2    Copyright (C) 2002 Free Software Foundation, Inc.
3
4    Contributed by Michael Hayes (m.hayes@elec.canterbury.ac.nz)
5               and Herman Ten Brugge (Haj.Ten.Brugge@net.HCC.nl).
6
7    This file is part of GCC.
8
9    GCC is free software; you can redistribute it and/or modify
10    it under the terms of the GNU General Public License as published by
11    the Free Software Foundation; either version 2, or (at your option)
12    any later version.
13
14    GCC is distributed in the hope that it will be useful,
15    but WITHOUT ANY WARRANTY; without even the implied warranty of
16    MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
17    GNU General Public License for more details.
18
19    You should have received a copy of the GNU General Public License
20    along with GCC; see the file COPYING.  If not, write to
21    the Free Software Foundation, 59 Temple Place - Suite 330,
22    Boston, MA 02111-1307, USA.  */
23
24 /* C4x wants 1- and 2-word float modes, in its own peculiar format.
25    FIXME: Give this port a way to get rid of SFmode, DFmode, and all
26    the other modes it doesn't use.  */
27 FLOAT_MODE (QF, 1, c4x_single_format);
28 FLOAT_MODE (HF, 2, c4x_extended_format);
29 RESET_FLOAT_FORMAT (SF, 0);  /* not used */
30 RESET_FLOAT_FORMAT (DF, 0);  /* not used */
31
32 /* Add any extra modes needed to represent the condition code.
33
34    On the C4x, we have a "no-overflow" mode which is used when an ADD,
35    SUB, NEG, or MPY insn is used to set the condition code.  This is
36    to prevent the combiner from optimizing away a following CMP of the
37    result with zero when a signed conditional branch or load insn
38    follows.
39
40    The problem is a subtle one and deals with the manner in which the
41    negative condition (N) flag is used on the C4x.  This flag does not
42    reflect the status of the actual result but of the ideal result had
43    no overflow occurred (when considering signed operands).
44
45    For example, 0x7fffffff + 1 => 0x80000000 Z=0 V=1 N=0 C=0.  Here
46    the flags reflect the untruncated result, not the actual result.
47    While the actual result is less than zero, the N flag is not set
48    since the ideal result of the addition without truncation would
49    have been positive.
50    
51    Note that the while the N flag is handled differently to most other
52    architectures, the use of it is self consistent and is not the
53    cause of the problem.
54
55    Logical operations set the N flag to the MSB of the result so if
56    the result is negative, N is 1.  However, integer and floating
57    point operations set the N flag to be the MSB of the result
58    exclusive ored with the overflow (V) flag.  Thus if an overflow
59    occurs and the result does not have the MSB set (i.e., the result
60    looks like a positive number), the N flag is set.  Conversely, if
61    an overflow occurs and the MSB of the result is set, N is set to 0.
62    Thus the N flag represents the sign of the result if it could have
63    been stored without overflow but does not represent the apparent
64    sign of the result.  Note that most architectures set the N flag to
65    be the MSB of the result.
66
67    The C4x approach to setting the N flag simplifies signed
68    conditional branches and loads which only have to test the state of
69    the N flag, whereas most architectures have to look at both the N
70    and V flags.  The disadvantage is that there is no flag giving the
71    status of the sign bit of the operation.  However, there are no
72    conditional load or branch instructions that make use of this
73    feature (e.g., BMI---branch minus) instruction.  Note that BN and
74    BLT are identical in the C4x.
75    
76    To handle the problem where the N flag is set differently whenever
77    there is an overflow we use a different CC mode, CC_NOOVmode which
78    says that the CC reflects the comparison of the result against zero
79    if no overflow occurred.
80
81    For example, 
82
83    [(set (reg:CC_NOOV 21)
84          (compare:CC_NOOV (minus:QI (match_operand:QI 1 "src_operand" "")
85                                     (match_operand:QI 2 "src_operand" ""))
86                           (const_int 0)))
87     (set (match_operand:QI 0 "ext_reg_operand" "")
88          (minus:QI (match_dup 1)
89                    (match_dup 2)))]
90
91    Note that there is no problem for insns that don't return a result
92    like CMP, since the CC reflects the effect of operation.
93
94    An example of a potential problem is when GCC
95    converts   (LTU (MINUS (0x80000000) (0x7fffffff) (0x80000000)))
96    to         (LEU (MINUS (0x80000000) (0x7fffffff) (0x7fffffff)))
97    to         (GE  (MINUS (0x80000000) (0x7fffffff) (0x00000000)))
98
99    Now (MINUS (0x80000000) (0x7fffffff)) returns 0x00000001 but the
100    C4x sets the N flag since the result without overflow would have
101    been 0xffffffff when treating the operands as signed integers.
102    Thus (GE (MINUS (0x80000000) (0x7fffffff) (0x00000000))) sets the N
103    flag but (GE (0x00000001)) does not set the N flag.
104
105    The upshot is that we cannot use signed branch and conditional
106    load instructions after an add, subtract, neg, abs or multiply.
107    We must emit a compare insn to check the result against 0.  */
108
109 CC_MODE (CC_NOOV);