OSDN Git Service

[Schematic][v2.0] For v2.00. Some of circuit is changed(see diff).
[openi2cradio/OpenI2CRadio.git] / gSCH / OpenI2CRadio-v1.00-p9.sch
1 v 20121123 2
2 C 40000 40000 0 0 0 title-B.sym
3 C 41800 46100 1 0 0 input-1.sym
4 {
5 T 41800 46400 5 10 0 0 0 0 1
6 device=INPUT
7 T 41100 46100 5 10 1 1 0 0 1
8 net=RFSEL2
9 }
10 C 41800 45800 1 0 0 input-1.sym
11 {
12 T 41800 46100 5 10 0 0 0 0 1
13 device=INPUT
14 T 41100 45800 5 10 1 1 0 0 1
15 net=RFSEL1
16 }
17 C 50200 47400 1 0 0 output-1.sym
18 {
19 T 50300 47700 5 10 0 0 0 0 1
20 device=OUTPUT
21 T 51100 47400 5 10 1 1 0 0 1
22 net=MW_EN
23 }
24 C 50200 45800 1 0 0 output-1.sym
25 {
26 T 50300 46100 5 10 0 0 0 0 1
27 device=OUTPUT
28 T 51100 45800 5 10 1 1 0 0 1
29 net=SW_EN
30 }
31 G 55500 40607 1400 493 0 0 0
32 /home/whatisthis/Bunsho/001_回路図/OpenI2CRadio/by-sa.png
33 T 50000 40700 9 10 1 0 0 0 1
34 Open I2C Radio
35 T 51600 40700 9 10 1 0 0 0 1
36 AMP Selector
37 T 50000 40400 9 10 1 0 0 0 1
38 OpenI2CRadio-v1.00-p9.sch
39 T 51500 40100 9 10 1 0 0 0 1
40 9
41 T 53900 40400 9 10 1 0 0 0 1
42 2.00
43 T 53900 40000 9 10 1 0 0 0 2
44 K.Ohta
45   <whatisthis.sowhat@gmail.com>
46 T 55900 40400 9 10 1 0 0 0 1
47 Sep 04,2013
48 T 51000 40100 9 10 1 0 0 0 1
49 9
50 T 49000 49100 9 10 1 0 0 0 1
51 ※1
52 T 47800 41500 9 10 1 0 0 0 1
53 ※1 2013-07-24
54 C 44500 44100 1 0 0 74139-1.sym
55 {
56 T 44800 47050 5 10 0 0 0 0 1
57 device=74139
58 T 45300 47300 5 10 1 1 0 6 1
59 refdes=U901
60 T 44800 47250 5 10 0 0 0 0 1
61 footprint=DIP16
62 T 44800 47100 5 10 1 1 0 0 1
63 model=74HC139
64 }
65 N 44500 46200 42600 46200 4
66 N 44500 45900 42600 45900 4
67 N 44500 46500 44200 46500 4
68 N 44200 46500 44200 43800 4
69 N 44500 44900 44200 44900 4
70 N 44500 44600 44200 44600 4
71 C 43900 46700 1 90 0 resistor-1.sym
72 {
73 T 43500 47000 5 10 0 0 90 0 1
74 device=RESISTOR
75 T 43600 47300 5 10 1 1 180 0 1
76 refdes=R901
77 T 43200 47000 5 10 1 1 0 0 1
78 value=10K
79 }
80 N 44500 45200 43800 45200 4
81 N 43800 45200 43800 46700 4
82 C 44100 43500 1 0 0 gnd-2.sym
83 C 48000 47000 1 0 0 7407-1.sym
84 {
85 T 48600 47900 5 10 0 0 0 0 1
86 device=7407
87 T 48000 48100 5 10 1 1 0 0 1
88 refdes=U902
89 T 48600 49700 5 10 0 0 0 0 1
90 footprint=DIP14
91 T 48000 47900 5 10 1 1 0 0 1
92 model=1/6 74HC07
93 }
94 N 48000 47500 47800 47500 4
95 N 47800 47500 47800 46200 4
96 N 47800 46200 46500 46200 4
97 N 46500 45900 48000 45900 4
98 N 49100 47500 50200 47500 4
99 N 50200 45900 49100 45900 4
100 C 48000 45400 1 0 0 7407-1.sym
101 {
102 T 48600 46300 5 10 0 0 0 0 1
103 device=7407
104 T 48600 48100 5 10 0 0 0 0 1
105 footprint=DIP14
106 T 48000 46500 5 10 1 1 0 0 1
107 refdes=U902
108 T 48000 46300 5 10 1 1 0 0 1
109 model=1/6 74HC07
110 T 48000 45400 5 10 0 0 0 0 1
111 slot=2
112 }
113 C 48000 44000 1 0 0 7407-1.sym
114 {
115 T 48600 44900 5 10 0 0 0 0 1
116 device=7407
117 T 48600 46700 5 10 0 0 0 0 1
118 footprint=DIP14
119 T 48000 45100 5 10 1 1 0 0 1
120 refdes=U902
121 T 48000 44900 5 10 1 1 0 0 1
122 model=1/6 74HC07
123 T 48000 44000 5 10 0 0 0 0 1
124 slot=3
125 }
126 N 46500 45600 47500 45600 4
127 N 47500 45600 47500 44500 4
128 N 47500 44500 48000 44500 4
129 C 50200 44400 1 0 0 output-1.sym
130 {
131 T 50300 44700 5 10 0 0 0 0 1
132 device=OUTPUT
133 T 51100 44400 5 10 1 1 0 0 1
134 net=FM_EN
135 }
136 N 49100 44500 50200 44500 4
137 C 54200 47000 1 0 0 7407-1.sym
138 {
139 T 54800 47900 5 10 0 0 0 0 1
140 device=7407
141 T 54800 49700 5 10 0 0 0 0 1
142 footprint=DIP14
143 T 54200 48100 5 10 1 1 0 0 1
144 refdes=U902
145 T 54200 47900 5 10 1 1 0 0 1
146 model=1/6 74HC07
147 T 54200 47000 5 10 0 0 0 0 1
148 slot=4
149 }
150 C 54200 45600 1 0 0 7407-1.sym
151 {
152 T 54800 46500 5 10 0 0 0 0 1
153 device=7407
154 T 54800 48300 5 10 0 0 0 0 1
155 footprint=DIP14
156 T 54300 46700 5 10 1 1 0 0 1
157 refdes=U902
158 T 54300 46500 5 10 1 1 0 0 1
159 model=1/6 74HC07
160 T 54200 45600 5 10 0 0 0 0 1
161 slot=5
162 }
163 C 54200 44200 1 0 0 7407-1.sym
164 {
165 T 54800 45100 5 10 0 0 0 0 1
166 device=7407
167 T 54800 46900 5 10 0 0 0 0 1
168 footprint=DIP14
169 T 54300 45300 5 10 1 1 0 0 1
170 refdes=U902
171 T 54300 45100 5 10 1 1 0 0 1
172 model=1/6 74HC07
173 T 54200 44200 5 10 0 0 0 0 1
174 slot=6
175 }
176 N 54200 43800 54200 47500 4
177 C 54100 43500 1 0 0 gnd-2.sym
178 C 41800 47900 1 0 0 input-1.sym
179 {
180 T 41800 48200 5 10 0 0 0 0 1
181 device=INPUT
182 T 40800 47900 5 10 1 1 0 0 1
183 net=VCC_RAW
184 }
185 N 42600 48000 45000 48000 4
186 {
187 T 44500 48100 5 10 1 1 0 0 1
188 net=VCC:16
189 T 44500 48300 5 10 1 1 0 0 1
190 refdes=U901
191 }
192 N 43800 48000 43800 47600 4
193 N 44200 44100 42000 44100 4
194 {
195 T 41300 44100 5 10 1 1 0 0 1
196 net=GND:8
197 T 41300 44300 5 10 1 1 0 0 1
198 refdes=U901
199 }
200 C 43100 46700 1 90 0 capacitor-1.sym
201 {
202 T 42400 46900 5 10 0 0 90 0 1
203 device=CAPACITOR
204 T 42600 47400 5 10 1 1 180 0 1
205 refdes=C901
206 T 42200 46900 5 10 0 0 90 0 1
207 symversion=0.1
208 T 42200 47100 5 10 1 1 0 0 1
209 value=0.1u
210 }
211 N 42900 48000 42900 47600 4
212 N 42900 46700 42900 44100 4
213 C 53900 47100 1 90 0 capacitor-1.sym
214 {
215 T 53200 47300 5 10 0 0 90 0 1
216 device=CAPACITOR
217 T 53500 47800 5 10 1 1 180 0 1
218 refdes=C902
219 T 53000 47300 5 10 0 0 90 0 1
220 symversion=0.1
221 T 53100 47400 5 10 1 1 0 0 1
222 value=0.1u
223 }
224 T 44500 48100 8 10 0 1 0 0 1
225 refdes=U901
226 T 41300 44100 8 10 0 1 0 0 1
227 refdes=U901
228 N 52900 44100 54200 44100 4
229 {
230 T 52700 44300 5 10 1 1 0 0 1
231 net=GND:7
232 T 52800 44500 5 10 1 1 0 0 1
233 refdes=U902
234 }
235 N 53700 48000 53700 49000 4
236 N 42900 49000 55300 49000 4
237 {
238 T 54500 49100 5 10 1 1 0 0 1
239 net=VCC:14
240 T 54400 49300 5 10 1 1 0 0 1
241 refdes=U902
242 }
243 N 42900 49000 42900 48000 4
244 N 53700 47100 53700 44100 4
245 T 48700 48300 9 10 1 0 0 0 1
246 ※2
247 T 48800 46600 9 10 1 0 0 0 1
248 ※2
249 T 48800 45100 9 10 1 0 0 0 1
250 ※2
251 T 49000 49300 9 10 1 0 0 0 1
252 ※2
253 T 47800 41300 9 10 1 0 0 0 1
254 ※2 2013-09-04