OSDN Git Service

mips3264 support
authorechristo <echristo>
Fri, 31 Aug 2001 21:21:54 +0000 (21:21 +0000)
committerechristo <echristo>
Fri, 31 Aug 2001 21:21:54 +0000 (21:21 +0000)
include/elf/ChangeLog
include/elf/mips.h
include/opcode/ChangeLog
include/opcode/mips.h

index eab67fe..e13e562 100644 (file)
@@ -1,3 +1,7 @@
+2001-08-30  Eric Christopher  <echristo@redhat.com>
+
+       * mips.h: Remove E_MIPS_MACH_MIPS32_4K.
+
 2001-08-29  Jeff Law <law@redhat.com>
 
        * h8.h (EF_H8_MACH): New mask for encoded machine type.
@@ -14,7 +18,7 @@ Tue Aug 26 23:32:34 2001  J"orn Rennecke <amylaar@redhat.com>
 
 2001-06-30  Daniel Berlin  <dan@cgsoftware.com>
 
-       * dwarf2.h: Remerge with gcc version, 
+       * dwarf2.h: Remerge with gcc version,
        including all new DWARF 2.1 extensions.
 
 2001-06-29  James Cownie <jcownie@etnus.com>
@@ -59,7 +63,7 @@ Tue Aug 26 23:32:34 2001  J"orn Rennecke <amylaar@redhat.com>
 2001-04-20  Johan Rydberg  <jrydberg@opencores.org>
 
        * openrisc.h: New file.
-       * common.h (EM_OPENRISC): New constant. 
+       * common.h (EM_OPENRISC): New constant.
 
 2001-04-23  Bo Thorsen  <bo@suse.de>
 
index 6ad8d5b..3b6fe99 100644 (file)
@@ -172,12 +172,10 @@ END_RELOC_NUMBERS (R_MIPS_maxext)
    the rest are open. */
 
 #define E_MIPS_MACH_3900       0x00810000
-
 #define E_MIPS_MACH_4010       0x00820000
 #define E_MIPS_MACH_4100       0x00830000
 #define E_MIPS_MACH_4650       0x00850000
 #define E_MIPS_MACH_4111       0x00880000
-#define E_MIPS_MACH_MIPS32_4K  0x00890000
 #define E_MIPS_MACH_SB1         0x008a0000
 \f
 /* Processor specific section indices.  These sections do not actually
index 37e2299..a40dff4 100644 (file)
@@ -1,3 +1,7 @@
+2001-08-31  Eric Christopher  <echristo@redhat.com>
+
+       * mips.h: Remove CPU_MIPS32_4K.
+
 2001-08-27  Torbjorn Granlund  <tege@swox.com>
 
        * ppc.h (PPC_OPERAND_DS): Define.
index 349d266..901c677 100644 (file)
@@ -361,7 +361,6 @@ struct mips_opcode
 #define CPU_R12000     12000
 #define CPU_MIPS16     16
 #define CPU_MIPS32     32
-#define CPU_MIPS32_4K  3204113         /* 32, 04, octal 'K'.  */
 #define CPU_MIPS5       5
 #define CPU_MIPS64      64
 #define CPU_SB1         12310201        /* octal 'SB', 01.  */