OSDN Git Service

9982b6c8980cf87d591b5af9961829d6a5a3b30c
[pf3gnuchains/gcc-fork.git] / gcc / rtl.def
1 /* This file contains the definitions and documentation for the
2    Register Transfer Expressions (rtx's) that make up the
3    Register Transfer Language (rtl) used in the Back End of the GNU compiler.
4    Copyright (C) 1987, 88, 92, 94, 95, 1997 Free Software Foundation, Inc.
5
6 This file is part of GNU CC.
7
8 GNU CC is free software; you can redistribute it and/or modify
9 it under the terms of the GNU General Public License as published by
10 the Free Software Foundation; either version 2, or (at your option)
11 any later version.
12
13 GNU CC is distributed in the hope that it will be useful,
14 but WITHOUT ANY WARRANTY; without even the implied warranty of
15 MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16 GNU General Public License for more details.
17
18 You should have received a copy of the GNU General Public License
19 along with GNU CC; see the file COPYING.  If not, write to
20 the Free Software Foundation, 59 Temple Place - Suite 330,
21 Boston, MA 02111-1307, USA.  */
22
23
24 /* Expression definitions and descriptions for all targets are in this file.
25    Some will not be used for some targets.
26
27    The fields in the cpp macro call "DEF_RTL_EXPR()"
28    are used to create declarations in the C source of the compiler.
29
30    The fields are:
31
32    1.  The internal name of the rtx used in the C source.
33    It is a tag in the enumeration "enum rtx_code" defined in "rtl.h".
34    By convention these are in UPPER_CASE.
35
36    2.  The name of the rtx in the external ASCII format read by
37    read_rtx(), and printed by print_rtx().
38    These names are stored in rtx_name[].
39    By convention these are the internal (field 1) names in lower_case.
40
41    3.  The print format, and type of each rtx->fld[] (field) in this rtx.
42    These formats are stored in rtx_format[].
43    The meaning of the formats is documented in front of this array in rtl.c
44    
45    4.  The class of the rtx.  These are stored in rtx_class and are accessed
46    via the GET_RTX_CLASS macro.  They are defined as follows:
47
48      "o" an rtx code that can be used to represent an object (e.g, REG, MEM)
49      "<" an rtx code for a comparison (e.g, EQ, NE, LT)
50      "1" an rtx code for a unary arithmetic expression (e.g, NEG, NOT)
51      "c" an rtx code for a commutative binary operation (e.g,, PLUS, MULT)
52      "3" an rtx code for a non-bitfield three input operation (IF_THEN_ELSE)
53      "2" an rtx code for a non-commutative binary operation (e.g., MINUS, DIV)
54      "b" an rtx code for a bit-field operation (ZERO_EXTRACT, SIGN_EXTRACT)
55      "i" an rtx code for a machine insn (INSN, JUMP_INSN, CALL_INSN)
56      "m" an rtx code for something that matches in insns (e.g, MATCH_DUP)
57      "x" everything else
58      
59    */
60
61 /* ---------------------------------------------------------------------
62    Expressions (and "meta" expressions) used for structuring the
63    rtl representation of a program.
64    --------------------------------------------------------------------- */
65
66 /* an expression code name unknown to the reader */
67 DEF_RTL_EXPR(UNKNOWN, "UnKnown", "*", 'x')
68
69 /* (NIL) is used by rtl reader and printer to represent a null pointer.  */
70
71 DEF_RTL_EXPR(NIL, "nil", "*", 'x')
72
73 /* ---------------------------------------------------------------------
74    Expressions used in constructing lists.
75    --------------------------------------------------------------------- */
76
77 /* a linked list of expressions */
78 DEF_RTL_EXPR(EXPR_LIST, "expr_list", "ee", 'x')
79
80 /* a linked list of instructions.
81    The insns are represented in print by their uids.  */
82 DEF_RTL_EXPR(INSN_LIST, "insn_list", "ue", 'x')
83
84 /* ----------------------------------------------------------------------
85    Expression types for machine descriptions.
86    These do not appear in actual rtl code in the compiler.
87    ---------------------------------------------------------------------- */
88
89 /* Appears only in machine descriptions.
90    Means use the function named by the second arg (the string)
91    as a predicate; if matched, store the structure that was matched
92    in the operand table at index specified by the first arg (the integer).
93    If the second arg is the null string, the structure is just stored.
94
95    A third string argument indicates to the register allocator restrictions
96    on where the operand can be allocated.
97
98    If the target needs no restriction on any instruction this field should
99    be the null string.
100
101    The string is prepended by:
102    '=' to indicate the operand is only written to.
103    '+' to indicate the operand is both read and written to.
104
105    Each character in the string represents an allocable class for an operand.
106    'g' indicates the operand can be any valid class.
107    'i' indicates the operand can be immediate (in the instruction) data.
108    'r' indicates the operand can be in a register.
109    'm' indicates the operand can be in memory.
110    'o' a subset of the 'm' class.  Those memory addressing modes that
111        can be offset at compile time (have a constant added to them).
112
113    Other characters indicate target dependent operand classes and
114    are described in each target's machine description.
115
116    For instructions with more than one operand, sets of classes can be
117    separated by a comma to indicate the appropriate multi-operand constraints.
118    There must be a 1 to 1 correspondence between these sets of classes in
119    all operands for an instruction.
120    */
121 DEF_RTL_EXPR(MATCH_OPERAND, "match_operand", "iss", 'm')
122
123 /* Appears only in machine descriptions.
124    Means match a SCRATCH or a register.  When used to generate rtl, a
125    SCRATCH is generated.  As for MATCH_OPERAND, the mode specifies
126    the desired mode and the first argument is the operand number.
127    The second argument is the constraint.  */
128 DEF_RTL_EXPR(MATCH_SCRATCH, "match_scratch", "is", 'm')
129
130 /* Appears only in machine descriptions.
131    Means match only something equal to what is stored in the operand table
132    at the index specified by the argument.  */
133 DEF_RTL_EXPR(MATCH_DUP, "match_dup", "i", 'm')
134
135 /* Appears only in machine descriptions.
136    Means apply a predicate, AND match recursively the operands of the rtx.
137    Operand 0 is the operand-number, as in match_operand.
138    Operand 1 is a predicate to apply (as a string, a function name).
139    Operand 2 is a vector of expressions, each of which must match
140    one subexpression of the rtx this construct is matching.  */
141 DEF_RTL_EXPR(MATCH_OPERATOR, "match_operator", "isE", 'm')
142
143 /* Appears only in machine descriptions.
144    Means to match a PARALLEL of arbitrary length.  The predicate is applied
145    to the PARALLEL and the initial expressions in the PARALLEL are matched.
146    Operand 0 is the operand-number, as in match_operand.
147    Operand 1 is a predicate to apply to the PARALLEL.
148    Operand 2 is a vector of expressions, each of which must match the 
149    corresponding element in the PARALLEL.  */
150 DEF_RTL_EXPR(MATCH_PARALLEL, "match_parallel", "isE", 'm')
151
152 /* Appears only in machine descriptions.
153    Means match only something equal to what is stored in the operand table
154    at the index specified by the argument.  For MATCH_OPERATOR.  */
155 DEF_RTL_EXPR(MATCH_OP_DUP, "match_op_dup", "iE", 'm')
156
157 /* Appears only in machine descriptions.
158    Means match only something equal to what is stored in the operand table
159    at the index specified by the argument.  For MATCH_PARALLEL.  */
160 DEF_RTL_EXPR(MATCH_PAR_DUP, "match_par_dup", "iE", 'm')
161
162 /* Appears only in machine descriptions.
163    Should be used only in attribute tests.
164    The predicate in operand 0 is applied to the whole insn being checked.  */
165 DEF_RTL_EXPR(MATCH_INSN, "match_insn", "s", 'm')
166
167 /* Appears only in machine descriptions.
168    Defines the pattern for one kind of instruction.
169    Operand:
170    0: names this instruction.
171       If the name is the null string, the instruction is in the
172       machine description just to be recognized, and will never be emitted by
173       the tree to rtl expander.
174    1: is the pattern.
175    2: is a string which is a C expression
176       giving an additional condition for recognizing this pattern.
177       A null string means no extra condition.
178    3: is the action to execute if this pattern is matched.
179       If this assembler code template starts with a * then it is a fragment of
180       C code to run to decide on a template to use.  Otherwise, it is the
181       template to use.
182    4: optionally, a vector of attributes for this insn.
183      */
184 DEF_RTL_EXPR(DEFINE_INSN, "define_insn", "sEssV", 'x')
185
186 /* Definition of a peephole optimization.
187    1st operand: vector of insn patterns to match
188    2nd operand: C expression that must be true
189    3rd operand: template or C code to produce assembler output.
190    4: optionally, a vector of attributes for this insn.
191      */
192 DEF_RTL_EXPR(DEFINE_PEEPHOLE, "define_peephole", "EssV", 'x')
193
194 /* Definition of a split operation.
195    1st operand: insn pattern to match
196    2nd operand: C expression that must be true
197    3rd operand: vector of insn patterns to place into a SEQUENCE
198    4th operand: optionally, some C code to execute before generating the
199         insns.  This might, for example, create some RTX's and store them in
200         elements of `recog_operand' for use by the vector of insn-patterns.
201         (`operands' is an alias here for `recog_operand').   */
202 DEF_RTL_EXPR(DEFINE_SPLIT, "define_split", "EsES", 'x')
203
204 /* Definition of a combiner pattern.
205    Operands not defined yet.  */
206 DEF_RTL_EXPR(DEFINE_COMBINE, "define_combine", "Ess", 'x')
207
208 /* Define how to generate multiple insns for a standard insn name.
209    1st operand: the insn name.
210    2nd operand: vector of insn-patterns.
211         Use match_operand to substitute an element of `recog_operand'.
212    3rd operand: C expression that must be true for this to be available.
213         This may not test any operands.
214    4th operand: Extra C code to execute before generating the insns.
215         This might, for example, create some RTX's and store them in
216         elements of `recog_operand' for use by the vector of insn-patterns.
217         (`operands' is an alias here for `recog_operand').  */
218 DEF_RTL_EXPR(DEFINE_EXPAND, "define_expand", "sEss", 'x')
219    
220 /* Define a requirement for delay slots.
221    1st operand: Condition involving insn attributes that, if true,
222                 indicates that the insn requires the number of delay slots
223                 shown.
224    2nd operand: Vector whose length is the three times the number of delay
225                 slots required.
226                 Each entry gives three conditions, each involving attributes.
227                 The first must be true for an insn to occupy that delay slot
228                 location.  The second is true for all insns that can be
229                 annulled if the branch is true and the third is true for all
230                 insns that can be annulled if the branch is false. 
231
232    Multiple DEFINE_DELAYs may be present.  They indicate differing
233    requirements for delay slots.  */
234 DEF_RTL_EXPR(DEFINE_DELAY, "define_delay", "eE", 'x')
235
236 /* Define a set of insns that requires a function unit.  This means that
237    these insns produce their result after a delay and that there may be
238    restrictions on the number of insns of this type that can be scheduled
239    simultaneously.
240
241    More than one DEFINE_FUNCTION_UNIT can be specified for a function unit.
242    Each gives a set of operations and associated delays.  The first three
243    operands must be the same for each operation for the same function unit.
244
245    All delays are specified in cycles.
246
247    1st operand: Name of function unit (mostly for documentation)
248    2nd operand: Number of identical function units in CPU
249    3rd operand: Total number of simultaneous insns that can execute on this
250                 function unit; 0 if unlimited.
251    4th operand: Condition involving insn attribute, that, if true, specifies
252                 those insns that this expression applies to.
253    5th operand: Constant delay after which insn result will be
254                 available.
255    6th operand: Delay until next insn can be scheduled on the function unit
256                 executing this operation.  The meaning depends on whether or
257                 not the next operand is supplied.
258    7th operand: If this operand is not specified, the 6th operand gives the
259                 number of cycles after the instruction matching the 4th
260                 operand begins using the function unit until a subsequent
261                 insn can begin.  A value of zero should be used for a
262                 unit with no issue constraints.  If only one operation can
263                 be executed a time and the unit is busy for the entire time,
264                 the 3rd operand should be specified as 1, the 6th operand
265                 should be specified as 0, and the 7th operand should not
266                 be specified.
267
268                 If this operand is specified, it is a list of attribute
269                 expressions.  If an insn for which any of these expressions
270                 is true is currently executing on the function unit, the
271                 issue delay will be given by the 6th operand.  Otherwise,
272                 the insn can be immediately scheduled (subject to the limit
273                 on the number of simultaneous operations executing on the
274                 unit.)  */
275 DEF_RTL_EXPR(DEFINE_FUNCTION_UNIT, "define_function_unit", "siieiiV", 'x')
276
277 /* Define attribute computation for `asm' instructions.  */
278 DEF_RTL_EXPR(DEFINE_ASM_ATTRIBUTES, "define_asm_attributes", "V", 'x' )
279
280 /* SEQUENCE appears in the result of a `gen_...' function
281    for a DEFINE_EXPAND that wants to make several insns.
282    Its elements are the bodies of the insns that should be made.
283    `emit_insn' takes the SEQUENCE apart and makes separate insns.  */
284 DEF_RTL_EXPR(SEQUENCE, "sequence", "E", 'x')
285
286 /* Refers to the address of its argument.
287    This appears only in machine descriptions, indicating that
288    any expression that would be acceptable as the operand of MEM
289    should be matched.  */
290 DEF_RTL_EXPR(ADDRESS, "address", "e", 'm')
291
292 /* ----------------------------------------------------------------------
293    Expressions used for insn attributes.  These also do not appear in
294    actual rtl code in the compiler.
295    ---------------------------------------------------------------------- */
296
297 /* Definition of an insn attribute.
298    1st operand: name of the attribute
299    2nd operand: comma-separated list of possible attribute values
300    3rd operand: expression for the default value of the attribute. */
301 DEF_RTL_EXPR(DEFINE_ATTR, "define_attr", "sse", 'x')
302
303 /* Marker for the name of an attribute. */
304 DEF_RTL_EXPR(ATTR, "attr", "s", 'x')
305
306 /* For use in the last (optional) operand of DEFINE_INSN or DEFINE_PEEPHOLE and
307    in DEFINE_ASM_INSN to specify an attribute to assign to insns matching that
308    pattern.
309
310    (set_attr "name" "value") is equivalent to
311    (set (attr "name") (const_string "value"))  */
312 DEF_RTL_EXPR(SET_ATTR, "set_attr", "ss", 'x')
313
314 /* In the last operand of DEFINE_INSN and DEFINE_PEEPHOLE, this can be used to
315    specify that attribute values are to be assigned according to the
316    alternative matched.
317
318    The following three expressions are equivalent:
319
320    (set (attr "att") (cond [(eq_attrq "alternative" "1") (const_string "a1")
321                             (eq_attrq "alternative" "2") (const_string "a2")]
322                            (const_string "a3")))
323    (set_attr_alternative "att" [(const_string "a1") (const_string "a2")
324                                  (const_string "a3")])
325    (set_attr "att" "a1,a2,a3")
326  */
327 DEF_RTL_EXPR(SET_ATTR_ALTERNATIVE, "set_attr_alternative", "sE", 'x')
328
329 /* A conditional expression true if the value of the specified attribute of
330    the current insn equals the specified value.  The first operand is the
331    attribute name and the second is the comparison value.  */
332 DEF_RTL_EXPR(EQ_ATTR, "eq_attr", "ss", 'x')
333
334 /* A conditional expression which is true if the specified flag is
335    true for the insn being scheduled in reorg.
336
337    genattr.c defines the following flags which can be tested by
338    (attr_flag "foo") expressions in eligible_for_delay.
339
340    forward, backward, very_likely, likely, very_unlikely, and unlikely.  */
341
342 DEF_RTL_EXPR (ATTR_FLAG, "attr_flag", "s", 'x')
343
344 /* ----------------------------------------------------------------------
345    Expression types used for things in the instruction chain.
346
347    All formats must start with "iuu" to handle the chain.
348    Each insn expression holds an rtl instruction and its semantics
349    during back-end processing.
350    See macros's in "rtl.h" for the meaning of each rtx->fld[].
351
352    ---------------------------------------------------------------------- */
353
354 /* An instruction that cannot jump.  */
355 DEF_RTL_EXPR(INSN, "insn", "iuueiee", 'i')
356
357 /* An instruction that can possibly jump.
358    Fields ( rtx->fld[] ) have exact same meaning as INSN's.  */
359 DEF_RTL_EXPR(JUMP_INSN, "jump_insn", "iuueiee0", 'i')
360
361 /* An instruction that can possibly call a subroutine
362    but which will not change which instruction comes next
363    in the current function.
364    Field ( rtx->fld[7] ) is CALL_INSN_FUNCTION_USAGE.
365    All other fields ( rtx->fld[] ) have exact same meaning as INSN's.  */
366 DEF_RTL_EXPR(CALL_INSN, "call_insn", "iuueieee", 'i')
367
368 /* A marker that indicates that control will not flow through.  */
369 DEF_RTL_EXPR(BARRIER, "barrier", "iuu", 'x')
370
371 /* Holds a label that is followed by instructions.
372    Operand:
373    3: is a number that is unique in the entire compilation.
374    4: is the user-given name of the label, if any.
375    5: is used in jump.c for the use-count of the label.
376    6: is used in flow.c to point to the chain of label_ref's to this label.  */
377 DEF_RTL_EXPR(CODE_LABEL, "code_label", "iuuis00", 'x')
378      
379 /* Say where in the code a source line starts, for symbol table's sake.
380    Contains a filename and a line number.  Line numbers <= 0 are special:
381    0 is used in a dummy placed at the front of every function
382       just so there will never be a need to delete the first insn;
383    -1 indicates a dummy; insns to be deleted by flow analysis and combining
384       are really changed to NOTEs with a number of -1.
385    -2 means beginning of a name binding contour; output N_LBRAC.
386    -3 means end of a contour; output N_RBRAC.  */
387 DEF_RTL_EXPR(NOTE, "note", "iuusn", 'x')
388
389 /* INLINE_HEADER is use by inline function machinery.  The information
390    it contains helps to build the mapping function between the rtx's of
391    the function to be inlined and the current function being expanded.  */
392
393 DEF_RTL_EXPR(INLINE_HEADER, "inline_header", "iuuuiiiiiieeiiEeEssE", 'x')
394
395 /* ----------------------------------------------------------------------
396    Top level constituents of INSN, JUMP_INSN and CALL_INSN.
397    ---------------------------------------------------------------------- */
398    
399 /* Several operations to be done in parallel.  */
400 DEF_RTL_EXPR(PARALLEL, "parallel", "E", 'x')
401
402 /* A string that is passed through to the assembler as input.
403      One can obviously pass comments through by using the
404      assembler comment syntax.
405      These occur in an insn all by themselves as the PATTERN.
406      They also appear inside an ASM_OPERANDS
407      as a convenient way to hold a string.  */
408 DEF_RTL_EXPR(ASM_INPUT, "asm_input", "s", 'x')
409
410 /* An assembler instruction with operands.
411    1st operand is the instruction template.
412    2nd operand is the constraint for the output.
413    3rd operand is the number of the output this expression refers to.
414      When an insn stores more than one value, a separate ASM_OPERANDS
415      is made for each output; this integer distinguishes them.
416    4th is a vector of values of input operands.
417    5th is a vector of modes and constraints for the input operands.
418      Each element is an ASM_INPUT containing a constraint string
419      and whose mode indicates the mode of the input operand.
420    6th is the name of the containing source file.
421    7th is the source line number.  */
422 DEF_RTL_EXPR(ASM_OPERANDS, "asm_operands", "ssiEEsi", 'x')
423
424 /* A machine-specific operation.
425    1st operand is a vector of operands being used by the operation so that
426      any needed reloads can be done.
427    2nd operand is a unique value saying which of a number of machine-specific
428      operations is to be performed.
429    (Note that the vector must be the first operand because of the way that
430    genrecog.c record positions within an insn.)
431    This can occur all by itself in a PATTERN, as a component of a PARALLEL,
432    or inside an expression.  */
433 DEF_RTL_EXPR(UNSPEC, "unspec", "Ei", 'x')
434
435 /* Similar, but a volatile operation and one which may trap.  */
436 DEF_RTL_EXPR(UNSPEC_VOLATILE, "unspec_volatile", "Ei", 'x')
437
438 /* Vector of addresses, stored as full words.  */
439 /* Each element is a LABEL_REF to a CODE_LABEL whose address we want.  */
440 DEF_RTL_EXPR(ADDR_VEC, "addr_vec", "E", 'x')
441
442 /* Vector of address differences X0 - BASE, X1 - BASE, ...
443    First operand is BASE; the vector contains the X's.
444    The machine mode of this rtx says how much space to leave
445    for each difference.  */
446 DEF_RTL_EXPR(ADDR_DIFF_VEC, "addr_diff_vec", "eE", 'x')
447
448 /* ----------------------------------------------------------------------
449    At the top level of an instruction (perhaps under PARALLEL).
450    ---------------------------------------------------------------------- */
451
452 /* Assignment.
453    Operand 1 is the location (REG, MEM, PC, CC0 or whatever) assigned to.
454    Operand 2 is the value stored there.
455    ALL assignment must use SET.
456    Instructions that do multiple assignments must use multiple SET,
457    under PARALLEL.  */
458 DEF_RTL_EXPR(SET, "set", "ee", 'x')
459
460 /* Indicate something is used in a way that we don't want to explain.
461    For example, subroutine calls will use the register
462    in which the static chain is passed.  */
463 DEF_RTL_EXPR(USE, "use", "e", 'x')
464
465 /* Indicate something is clobbered in a way that we don't want to explain.
466    For example, subroutine calls will clobber some physical registers
467    (the ones that are by convention not saved).  */
468 DEF_RTL_EXPR(CLOBBER, "clobber", "e", 'x')
469
470 /* Call a subroutine.
471    Operand 1 is the address to call.
472    Operand 2 is the number of arguments.  */
473
474 DEF_RTL_EXPR(CALL, "call", "ee", 'x')
475
476 /* Return from a subroutine.  */
477
478 DEF_RTL_EXPR(RETURN, "return", "", 'x')
479
480 /* Conditional trap.
481    Operand 1 is the condition.
482    Operand 2 is the trap code.
483    For an unconditional trap, make the condition (const_int 1).  */
484 DEF_RTL_EXPR(TRAP_IF, "trap_if", "ei", 'x')
485
486 /* ----------------------------------------------------------------------
487    Primitive values for use in expressions.
488    ---------------------------------------------------------------------- */
489
490 /* numeric integer constant */
491 DEF_RTL_EXPR(CONST_INT, "const_int", "w", 'o')
492
493 /* numeric double constant.
494    Operand 0 is the MEM that stores this constant in memory,
495    or various other things (see comments at immed_double_const in varasm.c).
496    Operand 1 is a chain of all CONST_DOUBLEs in use in the current function.
497    Remaining operands hold the actual value.
498    The number of operands may be more than 2 if cross-compiling;
499    see init_rtl.  */
500 DEF_RTL_EXPR(CONST_DOUBLE, "const_double", "e0ww", 'o')
501
502 /* String constant.  Used only for attributes right now.  */
503 DEF_RTL_EXPR(CONST_STRING, "const_string", "s", 'o')
504
505 /* This is used to encapsulate an expression whose value is constant
506    (such as the sum of a SYMBOL_REF and a CONST_INT) so that it will be
507    recognized as a constant operand rather than by arithmetic instructions.  */
508
509 DEF_RTL_EXPR(CONST, "const", "e", 'o')
510
511 /* program counter.  Ordinary jumps are represented
512    by a SET whose first operand is (PC).  */
513 DEF_RTL_EXPR(PC, "pc", "", 'o')
514
515 /* A register.  The "operand" is the register number, accessed
516    with the REGNO macro.  If this number is less than FIRST_PSEUDO_REGISTER
517    than a hardware register is being referred to.  */
518 DEF_RTL_EXPR(REG, "reg", "i", 'o')
519
520 /* A scratch register.  This represents a register used only within a
521    single insn.  It will be turned into a REG during register allocation
522    or reload unless the constraint indicates that the register won't be
523    needed, in which case it can remain a SCRATCH.  This code is
524    marked as having one operand so it can be turned into a REG.  */
525 DEF_RTL_EXPR(SCRATCH, "scratch", "0", 'o')
526
527 /* One word of a multi-word value.
528    The first operand is the complete value; the second says which word.
529    The WORDS_BIG_ENDIAN flag controls whether word number 0
530    (as numbered in a SUBREG) is the most or least significant word.
531
532    This is also used to refer to a value in a different machine mode.
533    For example, it can be used to refer to a SImode value as if it were
534    Qimode, or vice versa.  Then the word number is always 0.  */
535 DEF_RTL_EXPR(SUBREG, "subreg", "ei", 'x')
536
537 /* This one-argument rtx is used for move instructions
538    that are guaranteed to alter only the low part of a destination.
539    Thus, (SET (SUBREG:HI (REG...)) (MEM:HI ...))
540    has an unspecified effect on the high part of REG,
541    but (SET (STRICT_LOW_PART (SUBREG:HI (REG...))) (MEM:HI ...))
542    is guaranteed to alter only the bits of REG that are in HImode.
543
544    The actual instruction used is probably the same in both cases,
545    but the register constraints may be tighter when STRICT_LOW_PART
546    is in use.  */
547
548 DEF_RTL_EXPR(STRICT_LOW_PART, "strict_low_part", "e", 'x')
549
550 /* (CONCAT a b) represents the virtual concatenation of a and b
551    to make a value that has as many bits as a and b put together.
552    This is used for complex values.  Normally it appears only
553    in DECL_RTLs and during RTL generation, but not in the insn chain.  */
554 DEF_RTL_EXPR(CONCAT, "concat", "ee", 'o')
555
556 /* A memory location; operand is the address.
557    Can be nested inside a VOLATILE.  */
558 DEF_RTL_EXPR(MEM, "mem", "e", 'o')
559
560 /* Reference to an assembler label in the code for this function.
561    The operand is a CODE_LABEL found in the insn chain.
562    The unprinted fields 1 and 2 are used in flow.c for the
563    LABEL_NEXTREF and CONTAINING_INSN.  */
564 DEF_RTL_EXPR(LABEL_REF, "label_ref", "u00", 'o')
565
566 /* Reference to a named label: the string that is the first operand,
567    with `_' added implicitly in front.
568    Exception: if the first character explicitly given is `*',
569    to give it to the assembler, remove the `*' and do not add `_'.  */
570 DEF_RTL_EXPR(SYMBOL_REF, "symbol_ref", "s", 'o')
571
572 /* The condition code register is represented, in our imagination,
573    as a register holding a value that can be compared to zero.
574    In fact, the machine has already compared them and recorded the
575    results; but instructions that look at the condition code
576    pretend to be looking at the entire value and comparing it.  */
577 DEF_RTL_EXPR(CC0, "cc0", "", 'o')
578
579 /* Reference to the address of a register.  Removed by purge_addressof after
580    CSE has elided as many as possible.
581    1st operand: the register we may need the address of.
582    2nd operand: the original pseudo regno we were generated for.
583    3rd operand: the decl for the object in the register, for
584      put_reg_in_stack.  */
585
586 DEF_RTL_EXPR(ADDRESSOF, "addressof", "ei0", 'o')
587
588 /* =====================================================================
589    A QUEUED expression really points to a member of the queue of instructions
590    to be output later for postincrement/postdecrement.
591    QUEUED expressions never become part of instructions.
592    When a QUEUED expression would be put into an instruction,
593    instead either the incremented variable or a copy of its previous
594    value is used.
595    
596    Operands are:
597    0. the variable to be incremented (a REG rtx).
598    1. the incrementing instruction, or 0 if it hasn't been output yet.
599    2. A REG rtx for a copy of the old value of the variable, or 0 if none yet.
600    3. the body to use for the incrementing instruction
601    4. the next QUEUED expression in the queue.
602    ====================================================================== */
603
604 DEF_RTL_EXPR(QUEUED, "queued", "eeeee", 'x')
605
606 /* ----------------------------------------------------------------------
607    Expressions for operators in an rtl pattern
608    ---------------------------------------------------------------------- */
609
610 /* if_then_else.  This is used in representing ordinary
611    conditional jump instructions.
612      Operand:
613      0:  condition
614      1:  then expr
615      2:  else expr */
616 DEF_RTL_EXPR(IF_THEN_ELSE, "if_then_else", "eee", '3')
617
618 /* General conditional. The first operand is a vector composed of pairs of
619    expressions.  The first element of each pair is evaluated, in turn.
620    The value of the conditional is the second expression of the first pair
621    whose first expression evaluates non-zero.  If none of the expressions is
622    true, the second operand will be used as the value of the conditional.
623
624    This should be replaced with use of IF_THEN_ELSE.  */
625 DEF_RTL_EXPR(COND, "cond", "Ee", 'x')
626
627 /* Comparison, produces a condition code result.  */
628 DEF_RTL_EXPR(COMPARE, "compare", "ee", '2')
629
630 /* plus */
631 DEF_RTL_EXPR(PLUS, "plus", "ee", 'c')
632
633 /* Operand 0 minus operand 1.  */
634 DEF_RTL_EXPR(MINUS, "minus", "ee", '2')
635
636 /* Minus operand 0.  */
637 DEF_RTL_EXPR(NEG, "neg", "e", '1')
638
639 DEF_RTL_EXPR(MULT, "mult", "ee", 'c')
640
641 /* Operand 0 divided by operand 1.  */
642 DEF_RTL_EXPR(DIV, "div", "ee", '2')
643 /* Remainder of operand 0 divided by operand 1.  */
644 DEF_RTL_EXPR(MOD, "mod", "ee", '2')
645
646 /* Unsigned divide and remainder.  */
647 DEF_RTL_EXPR(UDIV, "udiv", "ee", '2')
648 DEF_RTL_EXPR(UMOD, "umod", "ee", '2')
649
650 /* Bitwise operations.  */
651 DEF_RTL_EXPR(AND, "and", "ee", 'c')
652
653 DEF_RTL_EXPR(IOR, "ior", "ee", 'c')
654
655 DEF_RTL_EXPR(XOR, "xor", "ee", 'c')
656
657 DEF_RTL_EXPR(NOT, "not", "e", '1')
658
659 /* Operand:
660      0:  value to be shifted.
661      1:  number of bits.  */
662 DEF_RTL_EXPR(ASHIFT, "ashift", "ee", '2')
663 DEF_RTL_EXPR(ROTATE, "rotate", "ee", '2')
664
665 /* Right shift operations, for machines where these are not the same
666    as left shifting with a negative argument.  */
667
668 DEF_RTL_EXPR(ASHIFTRT, "ashiftrt", "ee", '2')
669 DEF_RTL_EXPR(LSHIFTRT, "lshiftrt", "ee", '2')
670 DEF_RTL_EXPR(ROTATERT, "rotatert", "ee", '2')
671
672 /* Minimum and maximum values of two operands.  We need both signed and
673    unsigned forms.  (We cannot use MIN for SMIN because it conflicts
674    with a macro of the same name.) */
675
676 DEF_RTL_EXPR(SMIN, "smin", "ee", 'c')
677 DEF_RTL_EXPR(SMAX, "smax", "ee", 'c')
678 DEF_RTL_EXPR(UMIN, "umin", "ee", 'c')
679 DEF_RTL_EXPR(UMAX, "umax", "ee", 'c')
680
681 /* These unary operations are used to represent incrementation
682    and decrementation as they occur in memory addresses.
683    The amount of increment or decrement are not represented
684    because they can be understood from the machine-mode of the
685    containing MEM.  These operations exist in only two cases:
686    1. pushes onto the stack.
687    2. created automatically by the life_analysis pass in flow.c.  */
688 DEF_RTL_EXPR(PRE_DEC, "pre_dec", "e", 'x')
689 DEF_RTL_EXPR(PRE_INC, "pre_inc", "e", 'x')
690 DEF_RTL_EXPR(POST_DEC, "post_dec", "e", 'x')
691 DEF_RTL_EXPR(POST_INC, "post_inc", "e", 'x')
692
693 /* Comparison operations.  The ordered comparisons exist in two
694    flavors, signed and unsigned.  */
695 DEF_RTL_EXPR(NE, "ne", "ee", '<')
696 DEF_RTL_EXPR(EQ, "eq", "ee", '<')
697 DEF_RTL_EXPR(GE, "ge", "ee", '<')
698 DEF_RTL_EXPR(GT, "gt", "ee", '<')
699 DEF_RTL_EXPR(LE, "le", "ee", '<')
700 DEF_RTL_EXPR(LT, "lt", "ee", '<')
701 DEF_RTL_EXPR(GEU, "geu", "ee", '<')
702 DEF_RTL_EXPR(GTU, "gtu", "ee", '<')
703 DEF_RTL_EXPR(LEU, "leu", "ee", '<')
704 DEF_RTL_EXPR(LTU, "ltu", "ee", '<')
705
706 /* Represents the result of sign-extending the sole operand.
707    The machine modes of the operand and of the SIGN_EXTEND expression
708    determine how much sign-extension is going on.  */
709 DEF_RTL_EXPR(SIGN_EXTEND, "sign_extend", "e", '1')
710
711 /* Similar for zero-extension (such as unsigned short to int).  */
712 DEF_RTL_EXPR(ZERO_EXTEND, "zero_extend", "e", '1')
713
714 /* Similar but here the operand has a wider mode.  */
715 DEF_RTL_EXPR(TRUNCATE, "truncate", "e", '1')
716
717 /* Similar for extending floating-point values (such as SFmode to DFmode).  */
718 DEF_RTL_EXPR(FLOAT_EXTEND, "float_extend", "e", '1')
719 DEF_RTL_EXPR(FLOAT_TRUNCATE, "float_truncate", "e", '1')
720
721 /* Conversion of fixed point operand to floating point value.  */
722 DEF_RTL_EXPR(FLOAT, "float", "e", '1')
723
724 /* With fixed-point machine mode:
725    Conversion of floating point operand to fixed point value.
726    Value is defined only when the operand's value is an integer.
727    With floating-point machine mode (and operand with same mode):
728    Operand is rounded toward zero to produce an integer value
729    represented in floating point.  */
730 DEF_RTL_EXPR(FIX, "fix", "e", '1')
731
732 /* Conversion of unsigned fixed point operand to floating point value.  */
733 DEF_RTL_EXPR(UNSIGNED_FLOAT, "unsigned_float", "e", '1')
734
735 /* With fixed-point machine mode:
736    Conversion of floating point operand to *unsigned* fixed point value.
737    Value is defined only when the operand's value is an integer.  */
738 DEF_RTL_EXPR(UNSIGNED_FIX, "unsigned_fix", "e", '1')
739
740 /* Absolute value */
741 DEF_RTL_EXPR(ABS, "abs", "e", '1')
742
743 /* Square root */
744 DEF_RTL_EXPR(SQRT, "sqrt", "e", '1')
745
746 /* Find first bit that is set.
747    Value is 1 + number of trailing zeros in the arg.,
748    or 0 if arg is 0.  */
749 DEF_RTL_EXPR(FFS, "ffs", "e", '1')
750
751 /* Reference to a signed bit-field of specified size and position.
752    Operand 0 is the memory unit (usually SImode or QImode) which
753    contains the field's first bit.  Operand 1 is the width, in bits.
754    Operand 2 is the number of bits in the memory unit before the
755    first bit of this field.
756    If BITS_BIG_ENDIAN is defined, the first bit is the msb and
757    operand 2 counts from the msb of the memory unit.
758    Otherwise, the first bit is the lsb and operand 2 counts from
759    the lsb of the memory unit.  */
760 DEF_RTL_EXPR(SIGN_EXTRACT, "sign_extract", "eee", 'b')
761
762 /* Similar for unsigned bit-field.  */
763 DEF_RTL_EXPR(ZERO_EXTRACT, "zero_extract", "eee", 'b')
764
765 /* For RISC machines.  These save memory when splitting insns.  */
766
767 /* HIGH are the high-order bits of a constant expression.  */
768 DEF_RTL_EXPR(HIGH, "high", "e", 'o')
769
770 /* LO_SUM is the sum of a register and the low-order bits
771    of a constant expression.  */
772 DEF_RTL_EXPR(LO_SUM, "lo_sum", "ee", 'o')
773
774 /*
775 Local variables:
776 mode:c
777 End:
778 */