OSDN Git Service

gcc:
[pf3gnuchains/gcc-fork.git] / gcc / reload.c
1 /* Search an insn for pseudo regs that must be in hard regs and are not.
2    Copyright (C) 1987, 1988, 1989, 1992, 1993, 1994, 1995, 1996, 1997, 1998,
3    1999, 2000, 2001, 2002 Free Software Foundation, Inc.
4
5 This file is part of GCC.
6
7 GCC is free software; you can redistribute it and/or modify it under
8 the terms of the GNU General Public License as published by the Free
9 Software Foundation; either version 2, or (at your option) any later
10 version.
11
12 GCC is distributed in the hope that it will be useful, but WITHOUT ANY
13 WARRANTY; without even the implied warranty of MERCHANTABILITY or
14 FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License
15 for more details.
16
17 You should have received a copy of the GNU General Public License
18 along with GCC; see the file COPYING.  If not, write to the Free
19 Software Foundation, 59 Temple Place - Suite 330, Boston, MA
20 02111-1307, USA.  */
21
22 /* This file contains subroutines used only from the file reload1.c.
23    It knows how to scan one insn for operands and values
24    that need to be copied into registers to make valid code.
25    It also finds other operands and values which are valid
26    but for which equivalent values in registers exist and
27    ought to be used instead.
28
29    Before processing the first insn of the function, call `init_reload'.
30
31    To scan an insn, call `find_reloads'.  This does two things:
32    1. sets up tables describing which values must be reloaded
33    for this insn, and what kind of hard regs they must be reloaded into;
34    2. optionally record the locations where those values appear in
35    the data, so they can be replaced properly later.
36    This is done only if the second arg to `find_reloads' is nonzero.
37
38    The third arg to `find_reloads' specifies the number of levels
39    of indirect addressing supported by the machine.  If it is zero,
40    indirect addressing is not valid.  If it is one, (MEM (REG n))
41    is valid even if (REG n) did not get a hard register; if it is two,
42    (MEM (MEM (REG n))) is also valid even if (REG n) did not get a
43    hard register, and similarly for higher values.
44
45    Then you must choose the hard regs to reload those pseudo regs into,
46    and generate appropriate load insns before this insn and perhaps
47    also store insns after this insn.  Set up the array `reload_reg_rtx'
48    to contain the REG rtx's for the registers you used.  In some
49    cases `find_reloads' will return a nonzero value in `reload_reg_rtx'
50    for certain reloads.  Then that tells you which register to use,
51    so you do not need to allocate one.  But you still do need to add extra
52    instructions to copy the value into and out of that register.
53
54    Finally you must call `subst_reloads' to substitute the reload reg rtx's
55    into the locations already recorded.
56
57 NOTE SIDE EFFECTS:
58
59    find_reloads can alter the operands of the instruction it is called on.
60
61    1. Two operands of any sort may be interchanged, if they are in a
62    commutative instruction.
63    This happens only if find_reloads thinks the instruction will compile
64    better that way.
65
66    2. Pseudo-registers that are equivalent to constants are replaced
67    with those constants if they are not in hard registers.
68
69 1 happens every time find_reloads is called.
70 2 happens only when REPLACE is 1, which is only when
71 actually doing the reloads, not when just counting them.
72
73 Using a reload register for several reloads in one insn:
74
75 When an insn has reloads, it is considered as having three parts:
76 the input reloads, the insn itself after reloading, and the output reloads.
77 Reloads of values used in memory addresses are often needed for only one part.
78
79 When this is so, reload_when_needed records which part needs the reload.
80 Two reloads for different parts of the insn can share the same reload
81 register.
82
83 When a reload is used for addresses in multiple parts, or when it is
84 an ordinary operand, it is classified as RELOAD_OTHER, and cannot share
85 a register with any other reload.  */
86
87 #define REG_OK_STRICT
88
89 #include "config.h"
90 #include "system.h"
91 #include "rtl.h"
92 #include "tm_p.h"
93 #include "insn-config.h"
94 #include "expr.h"
95 #include "optabs.h"
96 #include "recog.h"
97 #include "reload.h"
98 #include "regs.h"
99 #include "hard-reg-set.h"
100 #include "flags.h"
101 #include "real.h"
102 #include "output.h"
103 #include "function.h"
104 #include "toplev.h"
105
106 #ifndef REGISTER_MOVE_COST
107 #define REGISTER_MOVE_COST(m, x, y) 2
108 #endif
109
110 #ifndef REGNO_MODE_OK_FOR_BASE_P
111 #define REGNO_MODE_OK_FOR_BASE_P(REGNO, MODE) REGNO_OK_FOR_BASE_P (REGNO)
112 #endif
113
114 #ifndef REG_MODE_OK_FOR_BASE_P
115 #define REG_MODE_OK_FOR_BASE_P(REGNO, MODE) REG_OK_FOR_BASE_P (REGNO)
116 #endif
117 \f
118 /* All reloads of the current insn are recorded here.  See reload.h for
119    comments.  */
120 int n_reloads;
121 struct reload rld[MAX_RELOADS];
122
123 /* All the "earlyclobber" operands of the current insn
124    are recorded here.  */
125 int n_earlyclobbers;
126 rtx reload_earlyclobbers[MAX_RECOG_OPERANDS];
127
128 int reload_n_operands;
129
130 /* Replacing reloads.
131
132    If `replace_reloads' is nonzero, then as each reload is recorded
133    an entry is made for it in the table `replacements'.
134    Then later `subst_reloads' can look through that table and
135    perform all the replacements needed.  */
136
137 /* Nonzero means record the places to replace.  */
138 static int replace_reloads;
139
140 /* Each replacement is recorded with a structure like this.  */
141 struct replacement
142 {
143   rtx *where;                   /* Location to store in */
144   rtx *subreg_loc;              /* Location of SUBREG if WHERE is inside
145                                    a SUBREG; 0 otherwise.  */
146   int what;                     /* which reload this is for */
147   enum machine_mode mode;       /* mode it must have */
148 };
149
150 static struct replacement replacements[MAX_RECOG_OPERANDS * ((MAX_REGS_PER_ADDRESS * 2) + 1)];
151
152 /* Number of replacements currently recorded.  */
153 static int n_replacements;
154
155 /* Used to track what is modified by an operand.  */
156 struct decomposition
157 {
158   int reg_flag;         /* Nonzero if referencing a register.  */
159   int safe;             /* Nonzero if this can't conflict with anything.  */
160   rtx base;             /* Base address for MEM.  */
161   HOST_WIDE_INT start;  /* Starting offset or register number.  */
162   HOST_WIDE_INT end;    /* Ending offset or register number.  */
163 };
164
165 #ifdef SECONDARY_MEMORY_NEEDED
166
167 /* Save MEMs needed to copy from one class of registers to another.  One MEM
168    is used per mode, but normally only one or two modes are ever used.
169
170    We keep two versions, before and after register elimination.  The one
171    after register elimination is record separately for each operand.  This
172    is done in case the address is not valid to be sure that we separately
173    reload each.  */
174
175 static rtx secondary_memlocs[NUM_MACHINE_MODES];
176 static rtx secondary_memlocs_elim[NUM_MACHINE_MODES][MAX_RECOG_OPERANDS];
177 #endif
178
179 /* The instruction we are doing reloads for;
180    so we can test whether a register dies in it.  */
181 static rtx this_insn;
182
183 /* Nonzero if this instruction is a user-specified asm with operands.  */
184 static int this_insn_is_asm;
185
186 /* If hard_regs_live_known is nonzero,
187    we can tell which hard regs are currently live,
188    at least enough to succeed in choosing dummy reloads.  */
189 static int hard_regs_live_known;
190
191 /* Indexed by hard reg number,
192    element is nonnegative if hard reg has been spilled.
193    This vector is passed to `find_reloads' as an argument
194    and is not changed here.  */
195 static short *static_reload_reg_p;
196
197 /* Set to 1 in subst_reg_equivs if it changes anything.  */
198 static int subst_reg_equivs_changed;
199
200 /* On return from push_reload, holds the reload-number for the OUT
201    operand, which can be different for that from the input operand.  */
202 static int output_reloadnum;
203
204   /* Compare two RTX's.  */
205 #define MATCHES(x, y) \
206  (x == y || (x != 0 && (GET_CODE (x) == REG                             \
207                         ? GET_CODE (y) == REG && REGNO (x) == REGNO (y) \
208                         : rtx_equal_p (x, y) && ! side_effects_p (x))))
209
210   /* Indicates if two reloads purposes are for similar enough things that we
211      can merge their reloads.  */
212 #define MERGABLE_RELOADS(when1, when2, op1, op2) \
213   ((when1) == RELOAD_OTHER || (when2) == RELOAD_OTHER   \
214    || ((when1) == (when2) && (op1) == (op2))            \
215    || ((when1) == RELOAD_FOR_INPUT && (when2) == RELOAD_FOR_INPUT) \
216    || ((when1) == RELOAD_FOR_OPERAND_ADDRESS            \
217        && (when2) == RELOAD_FOR_OPERAND_ADDRESS)        \
218    || ((when1) == RELOAD_FOR_OTHER_ADDRESS              \
219        && (when2) == RELOAD_FOR_OTHER_ADDRESS))
220
221   /* Nonzero if these two reload purposes produce RELOAD_OTHER when merged.  */
222 #define MERGE_TO_OTHER(when1, when2, op1, op2) \
223   ((when1) != (when2)                                   \
224    || ! ((op1) == (op2)                                 \
225          || (when1) == RELOAD_FOR_INPUT                 \
226          || (when1) == RELOAD_FOR_OPERAND_ADDRESS       \
227          || (when1) == RELOAD_FOR_OTHER_ADDRESS))
228
229   /* If we are going to reload an address, compute the reload type to
230      use.  */
231 #define ADDR_TYPE(type)                                 \
232   ((type) == RELOAD_FOR_INPUT_ADDRESS                   \
233    ? RELOAD_FOR_INPADDR_ADDRESS                         \
234    : ((type) == RELOAD_FOR_OUTPUT_ADDRESS               \
235       ? RELOAD_FOR_OUTADDR_ADDRESS                      \
236       : (type)))
237
238 #ifdef HAVE_SECONDARY_RELOADS
239 static int push_secondary_reload PARAMS ((int, rtx, int, int, enum reg_class,
240                                         enum machine_mode, enum reload_type,
241                                         enum insn_code *));
242 #endif
243 static enum reg_class find_valid_class PARAMS ((enum machine_mode, int,
244                                                 unsigned int));
245 static int reload_inner_reg_of_subreg PARAMS ((rtx, enum machine_mode));
246 static void push_replacement    PARAMS ((rtx *, int, enum machine_mode));
247 static void combine_reloads     PARAMS ((void));
248 static int find_reusable_reload PARAMS ((rtx *, rtx, enum reg_class,
249                                        enum reload_type, int, int));
250 static rtx find_dummy_reload    PARAMS ((rtx, rtx, rtx *, rtx *,
251                                        enum machine_mode, enum machine_mode,
252                                        enum reg_class, int, int));
253 static int hard_reg_set_here_p  PARAMS ((unsigned int, unsigned int, rtx));
254 static struct decomposition decompose PARAMS ((rtx));
255 static int immune_p             PARAMS ((rtx, rtx, struct decomposition));
256 static int alternative_allows_memconst PARAMS ((const char *, int));
257 static rtx find_reloads_toplev  PARAMS ((rtx, int, enum reload_type, int,
258                                          int, rtx, int *));
259 static rtx make_memloc          PARAMS ((rtx, int));
260 static int find_reloads_address PARAMS ((enum machine_mode, rtx *, rtx, rtx *,
261                                        int, enum reload_type, int, rtx));
262 static rtx subst_reg_equivs     PARAMS ((rtx, rtx));
263 static rtx subst_indexed_address PARAMS ((rtx));
264 static void update_auto_inc_notes PARAMS ((rtx, int, int));
265 static int find_reloads_address_1 PARAMS ((enum machine_mode, rtx, int, rtx *,
266                                          int, enum reload_type,int, rtx));
267 static void find_reloads_address_part PARAMS ((rtx, rtx *, enum reg_class,
268                                              enum machine_mode, int,
269                                              enum reload_type, int));
270 static rtx find_reloads_subreg_address PARAMS ((rtx, int, int,
271                                                 enum reload_type, int, rtx));
272 static void copy_replacements_1 PARAMS ((rtx *, rtx *, int));
273 static int find_inc_amount      PARAMS ((rtx, rtx));
274 \f
275 #ifdef HAVE_SECONDARY_RELOADS
276
277 /* Determine if any secondary reloads are needed for loading (if IN_P is
278    non-zero) or storing (if IN_P is zero) X to or from a reload register of
279    register class RELOAD_CLASS in mode RELOAD_MODE.  If secondary reloads
280    are needed, push them.
281
282    Return the reload number of the secondary reload we made, or -1 if
283    we didn't need one.  *PICODE is set to the insn_code to use if we do
284    need a secondary reload.  */
285
286 static int
287 push_secondary_reload (in_p, x, opnum, optional, reload_class, reload_mode,
288                        type, picode)
289      int in_p;
290      rtx x;
291      int opnum;
292      int optional;
293      enum reg_class reload_class;
294      enum machine_mode reload_mode;
295      enum reload_type type;
296      enum insn_code *picode;
297 {
298   enum reg_class class = NO_REGS;
299   enum machine_mode mode = reload_mode;
300   enum insn_code icode = CODE_FOR_nothing;
301   enum reg_class t_class = NO_REGS;
302   enum machine_mode t_mode = VOIDmode;
303   enum insn_code t_icode = CODE_FOR_nothing;
304   enum reload_type secondary_type;
305   int s_reload, t_reload = -1;
306
307   if (type == RELOAD_FOR_INPUT_ADDRESS
308       || type == RELOAD_FOR_OUTPUT_ADDRESS
309       || type == RELOAD_FOR_INPADDR_ADDRESS
310       || type == RELOAD_FOR_OUTADDR_ADDRESS)
311     secondary_type = type;
312   else
313     secondary_type = in_p ? RELOAD_FOR_INPUT_ADDRESS : RELOAD_FOR_OUTPUT_ADDRESS;
314
315   *picode = CODE_FOR_nothing;
316
317   /* If X is a paradoxical SUBREG, use the inner value to determine both the
318      mode and object being reloaded.  */
319   if (GET_CODE (x) == SUBREG
320       && (GET_MODE_SIZE (GET_MODE (x))
321           > GET_MODE_SIZE (GET_MODE (SUBREG_REG (x)))))
322     {
323       x = SUBREG_REG (x);
324       reload_mode = GET_MODE (x);
325     }
326
327   /* If X is a pseudo-register that has an equivalent MEM (actually, if it
328      is still a pseudo-register by now, it *must* have an equivalent MEM
329      but we don't want to assume that), use that equivalent when seeing if
330      a secondary reload is needed since whether or not a reload is needed
331      might be sensitive to the form of the MEM.  */
332
333   if (GET_CODE (x) == REG && REGNO (x) >= FIRST_PSEUDO_REGISTER
334       && reg_equiv_mem[REGNO (x)] != 0)
335     x = reg_equiv_mem[REGNO (x)];
336
337 #ifdef SECONDARY_INPUT_RELOAD_CLASS
338   if (in_p)
339     class = SECONDARY_INPUT_RELOAD_CLASS (reload_class, reload_mode, x);
340 #endif
341
342 #ifdef SECONDARY_OUTPUT_RELOAD_CLASS
343   if (! in_p)
344     class = SECONDARY_OUTPUT_RELOAD_CLASS (reload_class, reload_mode, x);
345 #endif
346
347   /* If we don't need any secondary registers, done.  */
348   if (class == NO_REGS)
349     return -1;
350
351   /* Get a possible insn to use.  If the predicate doesn't accept X, don't
352      use the insn.  */
353
354   icode = (in_p ? reload_in_optab[(int) reload_mode]
355            : reload_out_optab[(int) reload_mode]);
356
357   if (icode != CODE_FOR_nothing
358       && insn_data[(int) icode].operand[in_p].predicate
359       && (! (insn_data[(int) icode].operand[in_p].predicate) (x, reload_mode)))
360     icode = CODE_FOR_nothing;
361
362   /* If we will be using an insn, see if it can directly handle the reload
363      register we will be using.  If it can, the secondary reload is for a
364      scratch register.  If it can't, we will use the secondary reload for
365      an intermediate register and require a tertiary reload for the scratch
366      register.  */
367
368   if (icode != CODE_FOR_nothing)
369     {
370       /* If IN_P is non-zero, the reload register will be the output in
371          operand 0.  If IN_P is zero, the reload register will be the input
372          in operand 1.  Outputs should have an initial "=", which we must
373          skip.  */
374
375       enum reg_class insn_class;
376
377       if (insn_data[(int) icode].operand[!in_p].constraint[0] == 0)
378         insn_class = ALL_REGS;
379       else
380         {
381           char insn_letter
382             = insn_data[(int) icode].operand[!in_p].constraint[in_p];
383           insn_class
384             = (insn_letter == 'r' ? GENERAL_REGS
385                : REG_CLASS_FROM_LETTER ((unsigned char) insn_letter));
386
387           if (insn_class == NO_REGS)
388             abort ();
389           if (in_p
390               && insn_data[(int) icode].operand[!in_p].constraint[0] != '=')
391             abort ();
392         }
393
394       /* The scratch register's constraint must start with "=&".  */
395       if (insn_data[(int) icode].operand[2].constraint[0] != '='
396           || insn_data[(int) icode].operand[2].constraint[1] != '&')
397         abort ();
398
399       if (reg_class_subset_p (reload_class, insn_class))
400         mode = insn_data[(int) icode].operand[2].mode;
401       else
402         {
403           char t_letter = insn_data[(int) icode].operand[2].constraint[2];
404           class = insn_class;
405           t_mode = insn_data[(int) icode].operand[2].mode;
406           t_class = (t_letter == 'r' ? GENERAL_REGS
407                      : REG_CLASS_FROM_LETTER ((unsigned char) t_letter));
408           t_icode = icode;
409           icode = CODE_FOR_nothing;
410         }
411     }
412
413   /* This case isn't valid, so fail.  Reload is allowed to use the same
414      register for RELOAD_FOR_INPUT_ADDRESS and RELOAD_FOR_INPUT reloads, but
415      in the case of a secondary register, we actually need two different
416      registers for correct code.  We fail here to prevent the possibility of
417      silently generating incorrect code later.
418
419      The convention is that secondary input reloads are valid only if the
420      secondary_class is different from class.  If you have such a case, you
421      can not use secondary reloads, you must work around the problem some
422      other way.
423
424      Allow this when a reload_in/out pattern is being used.  I.e. assume
425      that the generated code handles this case.  */
426
427   if (in_p && class == reload_class && icode == CODE_FOR_nothing
428       && t_icode == CODE_FOR_nothing)
429     abort ();
430
431   /* If we need a tertiary reload, see if we have one we can reuse or else
432      make a new one.  */
433
434   if (t_class != NO_REGS)
435     {
436       for (t_reload = 0; t_reload < n_reloads; t_reload++)
437         if (rld[t_reload].secondary_p
438             && (reg_class_subset_p (t_class, rld[t_reload].class)
439                 || reg_class_subset_p (rld[t_reload].class, t_class))
440             && ((in_p && rld[t_reload].inmode == t_mode)
441                 || (! in_p && rld[t_reload].outmode == t_mode))
442             && ((in_p && (rld[t_reload].secondary_in_icode
443                           == CODE_FOR_nothing))
444                 || (! in_p &&(rld[t_reload].secondary_out_icode
445                               == CODE_FOR_nothing)))
446             && (reg_class_size[(int) t_class] == 1 || SMALL_REGISTER_CLASSES)
447             && MERGABLE_RELOADS (secondary_type,
448                                  rld[t_reload].when_needed,
449                                  opnum, rld[t_reload].opnum))
450           {
451             if (in_p)
452               rld[t_reload].inmode = t_mode;
453             if (! in_p)
454               rld[t_reload].outmode = t_mode;
455
456             if (reg_class_subset_p (t_class, rld[t_reload].class))
457               rld[t_reload].class = t_class;
458
459             rld[t_reload].opnum = MIN (rld[t_reload].opnum, opnum);
460             rld[t_reload].optional &= optional;
461             rld[t_reload].secondary_p = 1;
462             if (MERGE_TO_OTHER (secondary_type, rld[t_reload].when_needed,
463                                 opnum, rld[t_reload].opnum))
464               rld[t_reload].when_needed = RELOAD_OTHER;
465           }
466
467       if (t_reload == n_reloads)
468         {
469           /* We need to make a new tertiary reload for this register class.  */
470           rld[t_reload].in = rld[t_reload].out = 0;
471           rld[t_reload].class = t_class;
472           rld[t_reload].inmode = in_p ? t_mode : VOIDmode;
473           rld[t_reload].outmode = ! in_p ? t_mode : VOIDmode;
474           rld[t_reload].reg_rtx = 0;
475           rld[t_reload].optional = optional;
476           rld[t_reload].inc = 0;
477           /* Maybe we could combine these, but it seems too tricky.  */
478           rld[t_reload].nocombine = 1;
479           rld[t_reload].in_reg = 0;
480           rld[t_reload].out_reg = 0;
481           rld[t_reload].opnum = opnum;
482           rld[t_reload].when_needed = secondary_type;
483           rld[t_reload].secondary_in_reload = -1;
484           rld[t_reload].secondary_out_reload = -1;
485           rld[t_reload].secondary_in_icode = CODE_FOR_nothing;
486           rld[t_reload].secondary_out_icode = CODE_FOR_nothing;
487           rld[t_reload].secondary_p = 1;
488
489           n_reloads++;
490         }
491     }
492
493   /* See if we can reuse an existing secondary reload.  */
494   for (s_reload = 0; s_reload < n_reloads; s_reload++)
495     if (rld[s_reload].secondary_p
496         && (reg_class_subset_p (class, rld[s_reload].class)
497             || reg_class_subset_p (rld[s_reload].class, class))
498         && ((in_p && rld[s_reload].inmode == mode)
499             || (! in_p && rld[s_reload].outmode == mode))
500         && ((in_p && rld[s_reload].secondary_in_reload == t_reload)
501             || (! in_p && rld[s_reload].secondary_out_reload == t_reload))
502         && ((in_p && rld[s_reload].secondary_in_icode == t_icode)
503             || (! in_p && rld[s_reload].secondary_out_icode == t_icode))
504         && (reg_class_size[(int) class] == 1 || SMALL_REGISTER_CLASSES)
505         && MERGABLE_RELOADS (secondary_type, rld[s_reload].when_needed,
506                              opnum, rld[s_reload].opnum))
507       {
508         if (in_p)
509           rld[s_reload].inmode = mode;
510         if (! in_p)
511           rld[s_reload].outmode = mode;
512
513         if (reg_class_subset_p (class, rld[s_reload].class))
514           rld[s_reload].class = class;
515
516         rld[s_reload].opnum = MIN (rld[s_reload].opnum, opnum);
517         rld[s_reload].optional &= optional;
518         rld[s_reload].secondary_p = 1;
519         if (MERGE_TO_OTHER (secondary_type, rld[s_reload].when_needed,
520                             opnum, rld[s_reload].opnum))
521           rld[s_reload].when_needed = RELOAD_OTHER;
522       }
523
524   if (s_reload == n_reloads)
525     {
526 #ifdef SECONDARY_MEMORY_NEEDED
527       /* If we need a memory location to copy between the two reload regs,
528          set it up now.  Note that we do the input case before making
529          the reload and the output case after.  This is due to the
530          way reloads are output.  */
531
532       if (in_p && icode == CODE_FOR_nothing
533           && SECONDARY_MEMORY_NEEDED (class, reload_class, mode))
534         {
535           get_secondary_mem (x, reload_mode, opnum, type);
536
537           /* We may have just added new reloads.  Make sure we add
538              the new reload at the end.  */
539           s_reload = n_reloads;
540         }
541 #endif
542
543       /* We need to make a new secondary reload for this register class.  */
544       rld[s_reload].in = rld[s_reload].out = 0;
545       rld[s_reload].class = class;
546
547       rld[s_reload].inmode = in_p ? mode : VOIDmode;
548       rld[s_reload].outmode = ! in_p ? mode : VOIDmode;
549       rld[s_reload].reg_rtx = 0;
550       rld[s_reload].optional = optional;
551       rld[s_reload].inc = 0;
552       /* Maybe we could combine these, but it seems too tricky.  */
553       rld[s_reload].nocombine = 1;
554       rld[s_reload].in_reg = 0;
555       rld[s_reload].out_reg = 0;
556       rld[s_reload].opnum = opnum;
557       rld[s_reload].when_needed = secondary_type;
558       rld[s_reload].secondary_in_reload = in_p ? t_reload : -1;
559       rld[s_reload].secondary_out_reload = ! in_p ? t_reload : -1;
560       rld[s_reload].secondary_in_icode = in_p ? t_icode : CODE_FOR_nothing;
561       rld[s_reload].secondary_out_icode
562         = ! in_p ? t_icode : CODE_FOR_nothing;
563       rld[s_reload].secondary_p = 1;
564
565       n_reloads++;
566
567 #ifdef SECONDARY_MEMORY_NEEDED
568       if (! in_p && icode == CODE_FOR_nothing
569           && SECONDARY_MEMORY_NEEDED (reload_class, class, mode))
570         get_secondary_mem (x, mode, opnum, type);
571 #endif
572     }
573
574   *picode = icode;
575   return s_reload;
576 }
577 #endif /* HAVE_SECONDARY_RELOADS */
578 \f
579 #ifdef SECONDARY_MEMORY_NEEDED
580
581 /* Return a memory location that will be used to copy X in mode MODE.
582    If we haven't already made a location for this mode in this insn,
583    call find_reloads_address on the location being returned.  */
584
585 rtx
586 get_secondary_mem (x, mode, opnum, type)
587      rtx x ATTRIBUTE_UNUSED;
588      enum machine_mode mode;
589      int opnum;
590      enum reload_type type;
591 {
592   rtx loc;
593   int mem_valid;
594
595   /* By default, if MODE is narrower than a word, widen it to a word.
596      This is required because most machines that require these memory
597      locations do not support short load and stores from all registers
598      (e.g., FP registers).  */
599
600 #ifdef SECONDARY_MEMORY_NEEDED_MODE
601   mode = SECONDARY_MEMORY_NEEDED_MODE (mode);
602 #else
603   if (GET_MODE_BITSIZE (mode) < BITS_PER_WORD && INTEGRAL_MODE_P (mode))
604     mode = mode_for_size (BITS_PER_WORD, GET_MODE_CLASS (mode), 0);
605 #endif
606
607   /* If we already have made a MEM for this operand in MODE, return it.  */
608   if (secondary_memlocs_elim[(int) mode][opnum] != 0)
609     return secondary_memlocs_elim[(int) mode][opnum];
610
611   /* If this is the first time we've tried to get a MEM for this mode,
612      allocate a new one.  `something_changed' in reload will get set
613      by noticing that the frame size has changed.  */
614
615   if (secondary_memlocs[(int) mode] == 0)
616     {
617 #ifdef SECONDARY_MEMORY_NEEDED_RTX
618       secondary_memlocs[(int) mode] = SECONDARY_MEMORY_NEEDED_RTX (mode);
619 #else
620       secondary_memlocs[(int) mode]
621         = assign_stack_local (mode, GET_MODE_SIZE (mode), 0);
622 #endif
623     }
624
625   /* Get a version of the address doing any eliminations needed.  If that
626      didn't give us a new MEM, make a new one if it isn't valid.  */
627
628   loc = eliminate_regs (secondary_memlocs[(int) mode], VOIDmode, NULL_RTX);
629   mem_valid = strict_memory_address_p (mode, XEXP (loc, 0));
630
631   if (! mem_valid && loc == secondary_memlocs[(int) mode])
632     loc = copy_rtx (loc);
633
634   /* The only time the call below will do anything is if the stack
635      offset is too large.  In that case IND_LEVELS doesn't matter, so we
636      can just pass a zero.  Adjust the type to be the address of the
637      corresponding object.  If the address was valid, save the eliminated
638      address.  If it wasn't valid, we need to make a reload each time, so
639      don't save it.  */
640
641   if (! mem_valid)
642     {
643       type =  (type == RELOAD_FOR_INPUT ? RELOAD_FOR_INPUT_ADDRESS
644                : type == RELOAD_FOR_OUTPUT ? RELOAD_FOR_OUTPUT_ADDRESS
645                : RELOAD_OTHER);
646
647       find_reloads_address (mode, &loc, XEXP (loc, 0), &XEXP (loc, 0),
648                             opnum, type, 0, 0);
649     }
650
651   secondary_memlocs_elim[(int) mode][opnum] = loc;
652   return loc;
653 }
654
655 /* Clear any secondary memory locations we've made.  */
656
657 void
658 clear_secondary_mem ()
659 {
660   memset ((char *) secondary_memlocs, 0, sizeof secondary_memlocs);
661 }
662 #endif /* SECONDARY_MEMORY_NEEDED */
663 \f
664 /* Find the largest class for which every register number plus N is valid in
665    M1 (if in range) and is cheap to move into REGNO.
666    Abort if no such class exists.  */
667
668 static enum reg_class
669 find_valid_class (m1, n, dest_regno)
670      enum machine_mode m1 ATTRIBUTE_UNUSED;
671      int n;
672      unsigned int dest_regno;
673 {
674   int best_cost = -1;
675   int class;
676   int regno;
677   enum reg_class best_class = NO_REGS;
678   enum reg_class dest_class = REGNO_REG_CLASS (dest_regno);
679   unsigned int best_size = 0;
680   int cost;
681
682   for (class = 1; class < N_REG_CLASSES; class++)
683     {
684       int bad = 0;
685       for (regno = 0; regno < FIRST_PSEUDO_REGISTER && ! bad; regno++)
686         if (TEST_HARD_REG_BIT (reg_class_contents[class], regno)
687             && TEST_HARD_REG_BIT (reg_class_contents[class], regno + n)
688             && ! HARD_REGNO_MODE_OK (regno + n, m1))
689           bad = 1;
690
691       if (bad)
692         continue;
693       cost = REGISTER_MOVE_COST (m1, class, dest_class);
694
695       if ((reg_class_size[class] > best_size
696            && (best_cost < 0 || best_cost >= cost))
697           || best_cost > cost)
698         {
699           best_class = class;
700           best_size = reg_class_size[class];
701           best_cost = REGISTER_MOVE_COST (m1, class, dest_class);
702         }
703     }
704
705   if (best_size == 0)
706     abort ();
707
708   return best_class;
709 }
710 \f
711 /* Return the number of a previously made reload that can be combined with
712    a new one, or n_reloads if none of the existing reloads can be used.
713    OUT, CLASS, TYPE and OPNUM are the same arguments as passed to
714    push_reload, they determine the kind of the new reload that we try to
715    combine.  P_IN points to the corresponding value of IN, which can be
716    modified by this function.
717    DONT_SHARE is nonzero if we can't share any input-only reload for IN.  */
718
719 static int
720 find_reusable_reload (p_in, out, class, type, opnum, dont_share)
721      rtx *p_in, out;
722      enum reg_class class;
723      enum reload_type type;
724      int opnum, dont_share;
725 {
726   rtx in = *p_in;
727   int i;
728   /* We can't merge two reloads if the output of either one is
729      earlyclobbered.  */
730
731   if (earlyclobber_operand_p (out))
732     return n_reloads;
733
734   /* We can use an existing reload if the class is right
735      and at least one of IN and OUT is a match
736      and the other is at worst neutral.
737      (A zero compared against anything is neutral.)
738
739      If SMALL_REGISTER_CLASSES, don't use existing reloads unless they are
740      for the same thing since that can cause us to need more reload registers
741      than we otherwise would.  */
742
743   for (i = 0; i < n_reloads; i++)
744     if ((reg_class_subset_p (class, rld[i].class)
745          || reg_class_subset_p (rld[i].class, class))
746         /* If the existing reload has a register, it must fit our class.  */
747         && (rld[i].reg_rtx == 0
748             || TEST_HARD_REG_BIT (reg_class_contents[(int) class],
749                                   true_regnum (rld[i].reg_rtx)))
750         && ((in != 0 && MATCHES (rld[i].in, in) && ! dont_share
751              && (out == 0 || rld[i].out == 0 || MATCHES (rld[i].out, out)))
752             || (out != 0 && MATCHES (rld[i].out, out)
753                 && (in == 0 || rld[i].in == 0 || MATCHES (rld[i].in, in))))
754         && (rld[i].out == 0 || ! earlyclobber_operand_p (rld[i].out))
755         && (reg_class_size[(int) class] == 1 || SMALL_REGISTER_CLASSES)
756         && MERGABLE_RELOADS (type, rld[i].when_needed, opnum, rld[i].opnum))
757       return i;
758
759   /* Reloading a plain reg for input can match a reload to postincrement
760      that reg, since the postincrement's value is the right value.
761      Likewise, it can match a preincrement reload, since we regard
762      the preincrementation as happening before any ref in this insn
763      to that register.  */
764   for (i = 0; i < n_reloads; i++)
765     if ((reg_class_subset_p (class, rld[i].class)
766          || reg_class_subset_p (rld[i].class, class))
767         /* If the existing reload has a register, it must fit our
768            class.  */
769         && (rld[i].reg_rtx == 0
770             || TEST_HARD_REG_BIT (reg_class_contents[(int) class],
771                                   true_regnum (rld[i].reg_rtx)))
772         && out == 0 && rld[i].out == 0 && rld[i].in != 0
773         && ((GET_CODE (in) == REG
774              && GET_RTX_CLASS (GET_CODE (rld[i].in)) == 'a'
775              && MATCHES (XEXP (rld[i].in, 0), in))
776             || (GET_CODE (rld[i].in) == REG
777                 && GET_RTX_CLASS (GET_CODE (in)) == 'a'
778                 && MATCHES (XEXP (in, 0), rld[i].in)))
779         && (rld[i].out == 0 || ! earlyclobber_operand_p (rld[i].out))
780         && (reg_class_size[(int) class] == 1 || SMALL_REGISTER_CLASSES)
781         && MERGABLE_RELOADS (type, rld[i].when_needed,
782                              opnum, rld[i].opnum))
783       {
784         /* Make sure reload_in ultimately has the increment,
785            not the plain register.  */
786         if (GET_CODE (in) == REG)
787           *p_in = rld[i].in;
788         return i;
789       }
790   return n_reloads;
791 }
792
793 /* Return nonzero if X is a SUBREG which will require reloading of its
794    SUBREG_REG expression.  */
795
796 static int
797 reload_inner_reg_of_subreg (x, mode)
798      rtx x;
799      enum machine_mode mode;
800 {
801   rtx inner;
802
803   /* Only SUBREGs are problematical.  */
804   if (GET_CODE (x) != SUBREG)
805     return 0;
806
807   inner = SUBREG_REG (x);
808
809   /* If INNER is a constant or PLUS, then INNER must be reloaded.  */
810   if (CONSTANT_P (inner) || GET_CODE (inner) == PLUS)
811     return 1;
812
813   /* If INNER is not a hard register, then INNER will not need to
814      be reloaded.  */
815   if (GET_CODE (inner) != REG
816       || REGNO (inner) >= FIRST_PSEUDO_REGISTER)
817     return 0;
818
819   /* If INNER is not ok for MODE, then INNER will need reloading.  */
820   if (! HARD_REGNO_MODE_OK (subreg_regno (x), mode))
821     return 1;
822
823   /* If the outer part is a word or smaller, INNER larger than a
824      word and the number of regs for INNER is not the same as the
825      number of words in INNER, then INNER will need reloading.  */
826   return (GET_MODE_SIZE (mode) <= UNITS_PER_WORD
827           && GET_MODE_SIZE (GET_MODE (inner)) > UNITS_PER_WORD
828           && ((GET_MODE_SIZE (GET_MODE (inner)) / UNITS_PER_WORD)
829               != HARD_REGNO_NREGS (REGNO (inner), GET_MODE (inner))));
830 }
831
832 /* Record one reload that needs to be performed.
833    IN is an rtx saying where the data are to be found before this instruction.
834    OUT says where they must be stored after the instruction.
835    (IN is zero for data not read, and OUT is zero for data not written.)
836    INLOC and OUTLOC point to the places in the instructions where
837    IN and OUT were found.
838    If IN and OUT are both non-zero, it means the same register must be used
839    to reload both IN and OUT.
840
841    CLASS is a register class required for the reloaded data.
842    INMODE is the machine mode that the instruction requires
843    for the reg that replaces IN and OUTMODE is likewise for OUT.
844
845    If IN is zero, then OUT's location and mode should be passed as
846    INLOC and INMODE.
847
848    STRICT_LOW is the 1 if there is a containing STRICT_LOW_PART rtx.
849
850    OPTIONAL nonzero means this reload does not need to be performed:
851    it can be discarded if that is more convenient.
852
853    OPNUM and TYPE say what the purpose of this reload is.
854
855    The return value is the reload-number for this reload.
856
857    If both IN and OUT are nonzero, in some rare cases we might
858    want to make two separate reloads.  (Actually we never do this now.)
859    Therefore, the reload-number for OUT is stored in
860    output_reloadnum when we return; the return value applies to IN.
861    Usually (presently always), when IN and OUT are nonzero,
862    the two reload-numbers are equal, but the caller should be careful to
863    distinguish them.  */
864
865 int
866 push_reload (in, out, inloc, outloc, class,
867              inmode, outmode, strict_low, optional, opnum, type)
868      rtx in, out;
869      rtx *inloc, *outloc;
870      enum reg_class class;
871      enum machine_mode inmode, outmode;
872      int strict_low;
873      int optional;
874      int opnum;
875      enum reload_type type;
876 {
877   int i;
878   int dont_share = 0;
879   int dont_remove_subreg = 0;
880   rtx *in_subreg_loc = 0, *out_subreg_loc = 0;
881   int secondary_in_reload = -1, secondary_out_reload = -1;
882   enum insn_code secondary_in_icode = CODE_FOR_nothing;
883   enum insn_code secondary_out_icode = CODE_FOR_nothing;
884
885   /* INMODE and/or OUTMODE could be VOIDmode if no mode
886      has been specified for the operand.  In that case,
887      use the operand's mode as the mode to reload.  */
888   if (inmode == VOIDmode && in != 0)
889     inmode = GET_MODE (in);
890   if (outmode == VOIDmode && out != 0)
891     outmode = GET_MODE (out);
892
893   /* If IN is a pseudo register everywhere-equivalent to a constant, and
894      it is not in a hard register, reload straight from the constant,
895      since we want to get rid of such pseudo registers.
896      Often this is done earlier, but not always in find_reloads_address.  */
897   if (in != 0 && GET_CODE (in) == REG)
898     {
899       int regno = REGNO (in);
900
901       if (regno >= FIRST_PSEUDO_REGISTER && reg_renumber[regno] < 0
902           && reg_equiv_constant[regno] != 0)
903         in = reg_equiv_constant[regno];
904     }
905
906   /* Likewise for OUT.  Of course, OUT will never be equivalent to
907      an actual constant, but it might be equivalent to a memory location
908      (in the case of a parameter).  */
909   if (out != 0 && GET_CODE (out) == REG)
910     {
911       int regno = REGNO (out);
912
913       if (regno >= FIRST_PSEUDO_REGISTER && reg_renumber[regno] < 0
914           && reg_equiv_constant[regno] != 0)
915         out = reg_equiv_constant[regno];
916     }
917
918   /* If we have a read-write operand with an address side-effect,
919      change either IN or OUT so the side-effect happens only once.  */
920   if (in != 0 && out != 0 && GET_CODE (in) == MEM && rtx_equal_p (in, out))
921     switch (GET_CODE (XEXP (in, 0)))
922       {
923       case POST_INC: case POST_DEC:   case POST_MODIFY:
924         in = replace_equiv_address_nv (in, XEXP (XEXP (in, 0), 0));
925         break;
926
927       case PRE_INC: case PRE_DEC: case PRE_MODIFY:
928         out = replace_equiv_address_nv (out, XEXP (XEXP (out, 0), 0));
929         break;
930
931       default:
932         break;
933       }
934
935   /* If we are reloading a (SUBREG constant ...), really reload just the
936      inside expression in its own mode.  Similarly for (SUBREG (PLUS ...)).
937      If we have (SUBREG:M1 (MEM:M2 ...) ...) (or an inner REG that is still
938      a pseudo and hence will become a MEM) with M1 wider than M2 and the
939      register is a pseudo, also reload the inside expression.
940      For machines that extend byte loads, do this for any SUBREG of a pseudo
941      where both M1 and M2 are a word or smaller, M1 is wider than M2, and
942      M2 is an integral mode that gets extended when loaded.
943      Similar issue for (SUBREG:M1 (REG:M2 ...) ...) for a hard register R where
944      either M1 is not valid for R or M2 is wider than a word but we only
945      need one word to store an M2-sized quantity in R.
946      (However, if OUT is nonzero, we need to reload the reg *and*
947      the subreg, so do nothing here, and let following statement handle it.)
948
949      Note that the case of (SUBREG (CONST_INT...)...) is handled elsewhere;
950      we can't handle it here because CONST_INT does not indicate a mode.
951
952      Similarly, we must reload the inside expression if we have a
953      STRICT_LOW_PART (presumably, in == out in the cas).
954
955      Also reload the inner expression if it does not require a secondary
956      reload but the SUBREG does.
957
958      Finally, reload the inner expression if it is a register that is in
959      the class whose registers cannot be referenced in a different size
960      and M1 is not the same size as M2.  If subreg_lowpart_p is false, we
961      cannot reload just the inside since we might end up with the wrong
962      register class.  But if it is inside a STRICT_LOW_PART, we have
963      no choice, so we hope we do get the right register class there.  */
964
965   if (in != 0 && GET_CODE (in) == SUBREG
966       && (subreg_lowpart_p (in) || strict_low)
967 #ifdef CLASS_CANNOT_CHANGE_MODE
968       && (class != CLASS_CANNOT_CHANGE_MODE
969           || ! CLASS_CANNOT_CHANGE_MODE_P (GET_MODE (SUBREG_REG (in)), inmode))
970 #endif
971       && (CONSTANT_P (SUBREG_REG (in))
972           || GET_CODE (SUBREG_REG (in)) == PLUS
973           || strict_low
974           || (((GET_CODE (SUBREG_REG (in)) == REG
975                 && REGNO (SUBREG_REG (in)) >= FIRST_PSEUDO_REGISTER)
976                || GET_CODE (SUBREG_REG (in)) == MEM)
977               && ((GET_MODE_SIZE (inmode)
978                    > GET_MODE_SIZE (GET_MODE (SUBREG_REG (in))))
979 #ifdef LOAD_EXTEND_OP
980                   || (GET_MODE_SIZE (inmode) <= UNITS_PER_WORD
981                       && (GET_MODE_SIZE (GET_MODE (SUBREG_REG (in)))
982                           <= UNITS_PER_WORD)
983                       && (GET_MODE_SIZE (inmode)
984                           > GET_MODE_SIZE (GET_MODE (SUBREG_REG (in))))
985                       && INTEGRAL_MODE_P (GET_MODE (SUBREG_REG (in)))
986                       && LOAD_EXTEND_OP (GET_MODE (SUBREG_REG (in))) != NIL)
987 #endif
988 #ifdef WORD_REGISTER_OPERATIONS
989                   || ((GET_MODE_SIZE (inmode)
990                        < GET_MODE_SIZE (GET_MODE (SUBREG_REG (in))))
991                       && ((GET_MODE_SIZE (inmode) - 1) / UNITS_PER_WORD ==
992                           ((GET_MODE_SIZE (GET_MODE (SUBREG_REG (in))) - 1)
993                            / UNITS_PER_WORD)))
994 #endif
995                   ))
996           || (GET_CODE (SUBREG_REG (in)) == REG
997               && REGNO (SUBREG_REG (in)) < FIRST_PSEUDO_REGISTER
998               /* The case where out is nonzero
999                  is handled differently in the following statement.  */
1000               && (out == 0 || subreg_lowpart_p (in))
1001               && ((GET_MODE_SIZE (inmode) <= UNITS_PER_WORD
1002                    && (GET_MODE_SIZE (GET_MODE (SUBREG_REG (in)))
1003                        > UNITS_PER_WORD)
1004                    && ((GET_MODE_SIZE (GET_MODE (SUBREG_REG (in)))
1005                         / UNITS_PER_WORD)
1006                        != HARD_REGNO_NREGS (REGNO (SUBREG_REG (in)),
1007                                             GET_MODE (SUBREG_REG (in)))))
1008                   || ! HARD_REGNO_MODE_OK (subreg_regno (in), inmode)))
1009 #ifdef SECONDARY_INPUT_RELOAD_CLASS
1010           || (SECONDARY_INPUT_RELOAD_CLASS (class, inmode, in) != NO_REGS
1011               && (SECONDARY_INPUT_RELOAD_CLASS (class,
1012                                                 GET_MODE (SUBREG_REG (in)),
1013                                                 SUBREG_REG (in))
1014                   == NO_REGS))
1015 #endif
1016 #ifdef CLASS_CANNOT_CHANGE_MODE
1017           || (GET_CODE (SUBREG_REG (in)) == REG
1018               && REGNO (SUBREG_REG (in)) < FIRST_PSEUDO_REGISTER
1019               && (TEST_HARD_REG_BIT
1020                   (reg_class_contents[(int) CLASS_CANNOT_CHANGE_MODE],
1021                    REGNO (SUBREG_REG (in))))
1022               && CLASS_CANNOT_CHANGE_MODE_P (GET_MODE (SUBREG_REG (in)),
1023                                              inmode))
1024 #endif
1025           ))
1026     {
1027       in_subreg_loc = inloc;
1028       inloc = &SUBREG_REG (in);
1029       in = *inloc;
1030 #if ! defined (LOAD_EXTEND_OP) && ! defined (WORD_REGISTER_OPERATIONS)
1031       if (GET_CODE (in) == MEM)
1032         /* This is supposed to happen only for paradoxical subregs made by
1033            combine.c.  (SUBREG (MEM)) isn't supposed to occur other ways.  */
1034         if (GET_MODE_SIZE (GET_MODE (in)) > GET_MODE_SIZE (inmode))
1035           abort ();
1036 #endif
1037       inmode = GET_MODE (in);
1038     }
1039
1040   /* Similar issue for (SUBREG:M1 (REG:M2 ...) ...) for a hard register R where
1041      either M1 is not valid for R or M2 is wider than a word but we only
1042      need one word to store an M2-sized quantity in R.
1043
1044      However, we must reload the inner reg *as well as* the subreg in
1045      that case.  */
1046
1047   /* Similar issue for (SUBREG constant ...) if it was not handled by the
1048      code above.  This can happen if SUBREG_BYTE != 0.  */
1049
1050   if (in != 0 && reload_inner_reg_of_subreg (in, inmode))
1051     {
1052       enum reg_class in_class = class;
1053
1054       if (GET_CODE (SUBREG_REG (in)) == REG)
1055         in_class
1056           = find_valid_class (inmode,
1057                               subreg_regno_offset (REGNO (SUBREG_REG (in)),
1058                                                    GET_MODE (SUBREG_REG (in)),
1059                                                    SUBREG_BYTE (in),
1060                                                    GET_MODE (in)),
1061                               REGNO (SUBREG_REG (in)));
1062
1063       /* This relies on the fact that emit_reload_insns outputs the
1064          instructions for input reloads of type RELOAD_OTHER in the same
1065          order as the reloads.  Thus if the outer reload is also of type
1066          RELOAD_OTHER, we are guaranteed that this inner reload will be
1067          output before the outer reload.  */
1068       push_reload (SUBREG_REG (in), NULL_RTX, &SUBREG_REG (in), (rtx *) 0,
1069                    in_class, VOIDmode, VOIDmode, 0, 0, opnum, type);
1070       dont_remove_subreg = 1;
1071     }
1072
1073   /* Similarly for paradoxical and problematical SUBREGs on the output.
1074      Note that there is no reason we need worry about the previous value
1075      of SUBREG_REG (out); even if wider than out,
1076      storing in a subreg is entitled to clobber it all
1077      (except in the case of STRICT_LOW_PART,
1078      and in that case the constraint should label it input-output.)  */
1079   if (out != 0 && GET_CODE (out) == SUBREG
1080       && (subreg_lowpart_p (out) || strict_low)
1081 #ifdef CLASS_CANNOT_CHANGE_MODE
1082       && (class != CLASS_CANNOT_CHANGE_MODE
1083           || ! CLASS_CANNOT_CHANGE_MODE_P (GET_MODE (SUBREG_REG (out)),
1084                                            outmode))
1085 #endif
1086       && (CONSTANT_P (SUBREG_REG (out))
1087           || strict_low
1088           || (((GET_CODE (SUBREG_REG (out)) == REG
1089                 && REGNO (SUBREG_REG (out)) >= FIRST_PSEUDO_REGISTER)
1090                || GET_CODE (SUBREG_REG (out)) == MEM)
1091               && ((GET_MODE_SIZE (outmode)
1092                    > GET_MODE_SIZE (GET_MODE (SUBREG_REG (out))))
1093 #ifdef WORD_REGISTER_OPERATIONS
1094                   || ((GET_MODE_SIZE (outmode)
1095                        < GET_MODE_SIZE (GET_MODE (SUBREG_REG (out))))
1096                       && ((GET_MODE_SIZE (outmode) - 1) / UNITS_PER_WORD ==
1097                           ((GET_MODE_SIZE (GET_MODE (SUBREG_REG (out))) - 1)
1098                            / UNITS_PER_WORD)))
1099 #endif
1100                   ))
1101           || (GET_CODE (SUBREG_REG (out)) == REG
1102               && REGNO (SUBREG_REG (out)) < FIRST_PSEUDO_REGISTER
1103               && ((GET_MODE_SIZE (outmode) <= UNITS_PER_WORD
1104                    && (GET_MODE_SIZE (GET_MODE (SUBREG_REG (out)))
1105                        > UNITS_PER_WORD)
1106                    && ((GET_MODE_SIZE (GET_MODE (SUBREG_REG (out)))
1107                         / UNITS_PER_WORD)
1108                        != HARD_REGNO_NREGS (REGNO (SUBREG_REG (out)),
1109                                             GET_MODE (SUBREG_REG (out)))))
1110                   || ! HARD_REGNO_MODE_OK (subreg_regno (out), outmode)))
1111 #ifdef SECONDARY_OUTPUT_RELOAD_CLASS
1112           || (SECONDARY_OUTPUT_RELOAD_CLASS (class, outmode, out) != NO_REGS
1113               && (SECONDARY_OUTPUT_RELOAD_CLASS (class,
1114                                                  GET_MODE (SUBREG_REG (out)),
1115                                                  SUBREG_REG (out))
1116                   == NO_REGS))
1117 #endif
1118 #ifdef CLASS_CANNOT_CHANGE_MODE
1119           || (GET_CODE (SUBREG_REG (out)) == REG
1120               && REGNO (SUBREG_REG (out)) < FIRST_PSEUDO_REGISTER
1121               && (TEST_HARD_REG_BIT
1122                   (reg_class_contents[(int) CLASS_CANNOT_CHANGE_MODE],
1123                    REGNO (SUBREG_REG (out))))
1124               && CLASS_CANNOT_CHANGE_MODE_P (GET_MODE (SUBREG_REG (out)),
1125                                              outmode))
1126 #endif
1127           ))
1128     {
1129       out_subreg_loc = outloc;
1130       outloc = &SUBREG_REG (out);
1131       out = *outloc;
1132 #if ! defined (LOAD_EXTEND_OP) && ! defined (WORD_REGISTER_OPERATIONS)
1133       if (GET_CODE (out) == MEM
1134           && GET_MODE_SIZE (GET_MODE (out)) > GET_MODE_SIZE (outmode))
1135         abort ();
1136 #endif
1137       outmode = GET_MODE (out);
1138     }
1139
1140   /* Similar issue for (SUBREG:M1 (REG:M2 ...) ...) for a hard register R where
1141      either M1 is not valid for R or M2 is wider than a word but we only
1142      need one word to store an M2-sized quantity in R.
1143
1144      However, we must reload the inner reg *as well as* the subreg in
1145      that case.  In this case, the inner reg is an in-out reload.  */
1146
1147   if (out != 0 && reload_inner_reg_of_subreg (out, outmode))
1148     {
1149       /* This relies on the fact that emit_reload_insns outputs the
1150          instructions for output reloads of type RELOAD_OTHER in reverse
1151          order of the reloads.  Thus if the outer reload is also of type
1152          RELOAD_OTHER, we are guaranteed that this inner reload will be
1153          output after the outer reload.  */
1154       dont_remove_subreg = 1;
1155       push_reload (SUBREG_REG (out), SUBREG_REG (out), &SUBREG_REG (out),
1156                    &SUBREG_REG (out),
1157                    find_valid_class (outmode,
1158                                      subreg_regno_offset (REGNO (SUBREG_REG (out)),
1159                                                           GET_MODE (SUBREG_REG (out)),
1160                                                           SUBREG_BYTE (out),
1161                                                           GET_MODE (out)),
1162                                      REGNO (SUBREG_REG (out))),
1163                    VOIDmode, VOIDmode, 0, 0,
1164                    opnum, RELOAD_OTHER);
1165     }
1166
1167   /* If IN appears in OUT, we can't share any input-only reload for IN.  */
1168   if (in != 0 && out != 0 && GET_CODE (out) == MEM
1169       && (GET_CODE (in) == REG || GET_CODE (in) == MEM)
1170       && reg_overlap_mentioned_for_reload_p (in, XEXP (out, 0)))
1171     dont_share = 1;
1172
1173   /* If IN is a SUBREG of a hard register, make a new REG.  This
1174      simplifies some of the cases below.  */
1175
1176   if (in != 0 && GET_CODE (in) == SUBREG && GET_CODE (SUBREG_REG (in)) == REG
1177       && REGNO (SUBREG_REG (in)) < FIRST_PSEUDO_REGISTER
1178       && ! dont_remove_subreg)
1179     in = gen_rtx_REG (GET_MODE (in), subreg_regno (in));
1180
1181   /* Similarly for OUT.  */
1182   if (out != 0 && GET_CODE (out) == SUBREG
1183       && GET_CODE (SUBREG_REG (out)) == REG
1184       && REGNO (SUBREG_REG (out)) < FIRST_PSEUDO_REGISTER
1185       && ! dont_remove_subreg)
1186     out = gen_rtx_REG (GET_MODE (out), subreg_regno (out));
1187
1188   /* Narrow down the class of register wanted if that is
1189      desirable on this machine for efficiency.  */
1190   if (in != 0)
1191     class = PREFERRED_RELOAD_CLASS (in, class);
1192
1193   /* Output reloads may need analogous treatment, different in detail.  */
1194 #ifdef PREFERRED_OUTPUT_RELOAD_CLASS
1195   if (out != 0)
1196     class = PREFERRED_OUTPUT_RELOAD_CLASS (out, class);
1197 #endif
1198
1199   /* Make sure we use a class that can handle the actual pseudo
1200      inside any subreg.  For example, on the 386, QImode regs
1201      can appear within SImode subregs.  Although GENERAL_REGS
1202      can handle SImode, QImode needs a smaller class.  */
1203 #ifdef LIMIT_RELOAD_CLASS
1204   if (in_subreg_loc)
1205     class = LIMIT_RELOAD_CLASS (inmode, class);
1206   else if (in != 0 && GET_CODE (in) == SUBREG)
1207     class = LIMIT_RELOAD_CLASS (GET_MODE (SUBREG_REG (in)), class);
1208
1209   if (out_subreg_loc)
1210     class = LIMIT_RELOAD_CLASS (outmode, class);
1211   if (out != 0 && GET_CODE (out) == SUBREG)
1212     class = LIMIT_RELOAD_CLASS (GET_MODE (SUBREG_REG (out)), class);
1213 #endif
1214
1215   /* Verify that this class is at least possible for the mode that
1216      is specified.  */
1217   if (this_insn_is_asm)
1218     {
1219       enum machine_mode mode;
1220       if (GET_MODE_SIZE (inmode) > GET_MODE_SIZE (outmode))
1221         mode = inmode;
1222       else
1223         mode = outmode;
1224       if (mode == VOIDmode)
1225         {
1226           error_for_asm (this_insn, "cannot reload integer constant operand in `asm'");
1227           mode = word_mode;
1228           if (in != 0)
1229             inmode = word_mode;
1230           if (out != 0)
1231             outmode = word_mode;
1232         }
1233       for (i = 0; i < FIRST_PSEUDO_REGISTER; i++)
1234         if (HARD_REGNO_MODE_OK (i, mode)
1235             && TEST_HARD_REG_BIT (reg_class_contents[(int) class], i))
1236           {
1237             int nregs = HARD_REGNO_NREGS (i, mode);
1238
1239             int j;
1240             for (j = 1; j < nregs; j++)
1241               if (! TEST_HARD_REG_BIT (reg_class_contents[(int) class], i + j))
1242                 break;
1243             if (j == nregs)
1244               break;
1245           }
1246       if (i == FIRST_PSEUDO_REGISTER)
1247         {
1248           error_for_asm (this_insn, "impossible register constraint in `asm'");
1249           class = ALL_REGS;
1250         }
1251     }
1252
1253   /* Optional output reloads are always OK even if we have no register class,
1254      since the function of these reloads is only to have spill_reg_store etc.
1255      set, so that the storing insn can be deleted later.  */
1256   if (class == NO_REGS
1257       && (optional == 0 || type != RELOAD_FOR_OUTPUT))
1258     abort ();
1259
1260   i = find_reusable_reload (&in, out, class, type, opnum, dont_share);
1261
1262   if (i == n_reloads)
1263     {
1264       /* See if we need a secondary reload register to move between CLASS
1265          and IN or CLASS and OUT.  Get the icode and push any required reloads
1266          needed for each of them if so.  */
1267
1268 #ifdef SECONDARY_INPUT_RELOAD_CLASS
1269       if (in != 0)
1270         secondary_in_reload
1271           = push_secondary_reload (1, in, opnum, optional, class, inmode, type,
1272                                    &secondary_in_icode);
1273 #endif
1274
1275 #ifdef SECONDARY_OUTPUT_RELOAD_CLASS
1276       if (out != 0 && GET_CODE (out) != SCRATCH)
1277         secondary_out_reload
1278           = push_secondary_reload (0, out, opnum, optional, class, outmode,
1279                                    type, &secondary_out_icode);
1280 #endif
1281
1282       /* We found no existing reload suitable for re-use.
1283          So add an additional reload.  */
1284
1285 #ifdef SECONDARY_MEMORY_NEEDED
1286       /* If a memory location is needed for the copy, make one.  */
1287       if (in != 0 && GET_CODE (in) == REG
1288           && REGNO (in) < FIRST_PSEUDO_REGISTER
1289           && SECONDARY_MEMORY_NEEDED (REGNO_REG_CLASS (REGNO (in)),
1290                                       class, inmode))
1291         get_secondary_mem (in, inmode, opnum, type);
1292 #endif
1293
1294       i = n_reloads;
1295       rld[i].in = in;
1296       rld[i].out = out;
1297       rld[i].class = class;
1298       rld[i].inmode = inmode;
1299       rld[i].outmode = outmode;
1300       rld[i].reg_rtx = 0;
1301       rld[i].optional = optional;
1302       rld[i].inc = 0;
1303       rld[i].nocombine = 0;
1304       rld[i].in_reg = inloc ? *inloc : 0;
1305       rld[i].out_reg = outloc ? *outloc : 0;
1306       rld[i].opnum = opnum;
1307       rld[i].when_needed = type;
1308       rld[i].secondary_in_reload = secondary_in_reload;
1309       rld[i].secondary_out_reload = secondary_out_reload;
1310       rld[i].secondary_in_icode = secondary_in_icode;
1311       rld[i].secondary_out_icode = secondary_out_icode;
1312       rld[i].secondary_p = 0;
1313
1314       n_reloads++;
1315
1316 #ifdef SECONDARY_MEMORY_NEEDED
1317       if (out != 0 && GET_CODE (out) == REG
1318           && REGNO (out) < FIRST_PSEUDO_REGISTER
1319           && SECONDARY_MEMORY_NEEDED (class, REGNO_REG_CLASS (REGNO (out)),
1320                                       outmode))
1321         get_secondary_mem (out, outmode, opnum, type);
1322 #endif
1323     }
1324   else
1325     {
1326       /* We are reusing an existing reload,
1327          but we may have additional information for it.
1328          For example, we may now have both IN and OUT
1329          while the old one may have just one of them.  */
1330
1331       /* The modes can be different.  If they are, we want to reload in
1332          the larger mode, so that the value is valid for both modes.  */
1333       if (inmode != VOIDmode
1334           && GET_MODE_SIZE (inmode) > GET_MODE_SIZE (rld[i].inmode))
1335         rld[i].inmode = inmode;
1336       if (outmode != VOIDmode
1337           && GET_MODE_SIZE (outmode) > GET_MODE_SIZE (rld[i].outmode))
1338         rld[i].outmode = outmode;
1339       if (in != 0)
1340         {
1341           rtx in_reg = inloc ? *inloc : 0;
1342           /* If we merge reloads for two distinct rtl expressions that
1343              are identical in content, there might be duplicate address
1344              reloads.  Remove the extra set now, so that if we later find
1345              that we can inherit this reload, we can get rid of the
1346              address reloads altogether.
1347
1348              Do not do this if both reloads are optional since the result
1349              would be an optional reload which could potentially leave
1350              unresolved address replacements.
1351
1352              It is not sufficient to call transfer_replacements since
1353              choose_reload_regs will remove the replacements for address
1354              reloads of inherited reloads which results in the same
1355              problem.  */
1356           if (rld[i].in != in && rtx_equal_p (in, rld[i].in)
1357               && ! (rld[i].optional && optional))
1358             {
1359               /* We must keep the address reload with the lower operand
1360                  number alive.  */
1361               if (opnum > rld[i].opnum)
1362                 {
1363                   remove_address_replacements (in);
1364                   in = rld[i].in;
1365                   in_reg = rld[i].in_reg;
1366                 }
1367               else
1368                 remove_address_replacements (rld[i].in);
1369             }
1370           rld[i].in = in;
1371           rld[i].in_reg = in_reg;
1372         }
1373       if (out != 0)
1374         {
1375           rld[i].out = out;
1376           rld[i].out_reg = outloc ? *outloc : 0;
1377         }
1378       if (reg_class_subset_p (class, rld[i].class))
1379         rld[i].class = class;
1380       rld[i].optional &= optional;
1381       if (MERGE_TO_OTHER (type, rld[i].when_needed,
1382                           opnum, rld[i].opnum))
1383         rld[i].when_needed = RELOAD_OTHER;
1384       rld[i].opnum = MIN (rld[i].opnum, opnum);
1385     }
1386
1387   /* If the ostensible rtx being reloaded differs from the rtx found
1388      in the location to substitute, this reload is not safe to combine
1389      because we cannot reliably tell whether it appears in the insn.  */
1390
1391   if (in != 0 && in != *inloc)
1392     rld[i].nocombine = 1;
1393
1394 #if 0
1395   /* This was replaced by changes in find_reloads_address_1 and the new
1396      function inc_for_reload, which go with a new meaning of reload_inc.  */
1397
1398   /* If this is an IN/OUT reload in an insn that sets the CC,
1399      it must be for an autoincrement.  It doesn't work to store
1400      the incremented value after the insn because that would clobber the CC.
1401      So we must do the increment of the value reloaded from,
1402      increment it, store it back, then decrement again.  */
1403   if (out != 0 && sets_cc0_p (PATTERN (this_insn)))
1404     {
1405       out = 0;
1406       rld[i].out = 0;
1407       rld[i].inc = find_inc_amount (PATTERN (this_insn), in);
1408       /* If we did not find a nonzero amount-to-increment-by,
1409          that contradicts the belief that IN is being incremented
1410          in an address in this insn.  */
1411       if (rld[i].inc == 0)
1412         abort ();
1413     }
1414 #endif
1415
1416   /* If we will replace IN and OUT with the reload-reg,
1417      record where they are located so that substitution need
1418      not do a tree walk.  */
1419
1420   if (replace_reloads)
1421     {
1422       if (inloc != 0)
1423         {
1424           struct replacement *r = &replacements[n_replacements++];
1425           r->what = i;
1426           r->subreg_loc = in_subreg_loc;
1427           r->where = inloc;
1428           r->mode = inmode;
1429         }
1430       if (outloc != 0 && outloc != inloc)
1431         {
1432           struct replacement *r = &replacements[n_replacements++];
1433           r->what = i;
1434           r->where = outloc;
1435           r->subreg_loc = out_subreg_loc;
1436           r->mode = outmode;
1437         }
1438     }
1439
1440   /* If this reload is just being introduced and it has both
1441      an incoming quantity and an outgoing quantity that are
1442      supposed to be made to match, see if either one of the two
1443      can serve as the place to reload into.
1444
1445      If one of them is acceptable, set rld[i].reg_rtx
1446      to that one.  */
1447
1448   if (in != 0 && out != 0 && in != out && rld[i].reg_rtx == 0)
1449     {
1450       rld[i].reg_rtx = find_dummy_reload (in, out, inloc, outloc,
1451                                           inmode, outmode,
1452                                           rld[i].class, i,
1453                                           earlyclobber_operand_p (out));
1454
1455       /* If the outgoing register already contains the same value
1456          as the incoming one, we can dispense with loading it.
1457          The easiest way to tell the caller that is to give a phony
1458          value for the incoming operand (same as outgoing one).  */
1459       if (rld[i].reg_rtx == out
1460           && (GET_CODE (in) == REG || CONSTANT_P (in))
1461           && 0 != find_equiv_reg (in, this_insn, 0, REGNO (out),
1462                                   static_reload_reg_p, i, inmode))
1463         rld[i].in = out;
1464     }
1465
1466   /* If this is an input reload and the operand contains a register that
1467      dies in this insn and is used nowhere else, see if it is the right class
1468      to be used for this reload.  Use it if so.  (This occurs most commonly
1469      in the case of paradoxical SUBREGs and in-out reloads).  We cannot do
1470      this if it is also an output reload that mentions the register unless
1471      the output is a SUBREG that clobbers an entire register.
1472
1473      Note that the operand might be one of the spill regs, if it is a
1474      pseudo reg and we are in a block where spilling has not taken place.
1475      But if there is no spilling in this block, that is OK.
1476      An explicitly used hard reg cannot be a spill reg.  */
1477
1478   if (rld[i].reg_rtx == 0 && in != 0)
1479     {
1480       rtx note;
1481       int regno;
1482       enum machine_mode rel_mode = inmode;
1483
1484       if (out && GET_MODE_SIZE (outmode) > GET_MODE_SIZE (inmode))
1485         rel_mode = outmode;
1486
1487       for (note = REG_NOTES (this_insn); note; note = XEXP (note, 1))
1488         if (REG_NOTE_KIND (note) == REG_DEAD
1489             && GET_CODE (XEXP (note, 0)) == REG
1490             && (regno = REGNO (XEXP (note, 0))) < FIRST_PSEUDO_REGISTER
1491             && reg_mentioned_p (XEXP (note, 0), in)
1492             && ! refers_to_regno_for_reload_p (regno,
1493                                                (regno
1494                                                 + HARD_REGNO_NREGS (regno,
1495                                                                     rel_mode)),
1496                                                PATTERN (this_insn), inloc)
1497             /* If this is also an output reload, IN cannot be used as
1498                the reload register if it is set in this insn unless IN
1499                is also OUT.  */
1500             && (out == 0 || in == out
1501                 || ! hard_reg_set_here_p (regno,
1502                                           (regno
1503                                            + HARD_REGNO_NREGS (regno,
1504                                                                rel_mode)),
1505                                           PATTERN (this_insn)))
1506             /* ??? Why is this code so different from the previous?
1507                Is there any simple coherent way to describe the two together?
1508                What's going on here.  */
1509             && (in != out
1510                 || (GET_CODE (in) == SUBREG
1511                     && (((GET_MODE_SIZE (GET_MODE (in)) + (UNITS_PER_WORD - 1))
1512                          / UNITS_PER_WORD)
1513                         == ((GET_MODE_SIZE (GET_MODE (SUBREG_REG (in)))
1514                              + (UNITS_PER_WORD - 1)) / UNITS_PER_WORD))))
1515             /* Make sure the operand fits in the reg that dies.  */
1516             && (GET_MODE_SIZE (rel_mode)
1517                 <= GET_MODE_SIZE (GET_MODE (XEXP (note, 0))))
1518             && HARD_REGNO_MODE_OK (regno, inmode)
1519             && HARD_REGNO_MODE_OK (regno, outmode))
1520           {
1521             unsigned int offs;
1522             unsigned int nregs = MAX (HARD_REGNO_NREGS (regno, inmode),
1523                                       HARD_REGNO_NREGS (regno, outmode));
1524
1525             for (offs = 0; offs < nregs; offs++)
1526               if (fixed_regs[regno + offs]
1527                   || ! TEST_HARD_REG_BIT (reg_class_contents[(int) class],
1528                                           regno + offs))
1529                 break;
1530
1531             if (offs == nregs)
1532               {
1533                 rld[i].reg_rtx = gen_rtx_REG (rel_mode, regno);
1534                 break;
1535               }
1536           }
1537     }
1538
1539   if (out)
1540     output_reloadnum = i;
1541
1542   return i;
1543 }
1544
1545 /* Record an additional place we must replace a value
1546    for which we have already recorded a reload.
1547    RELOADNUM is the value returned by push_reload
1548    when the reload was recorded.
1549    This is used in insn patterns that use match_dup.  */
1550
1551 static void
1552 push_replacement (loc, reloadnum, mode)
1553      rtx *loc;
1554      int reloadnum;
1555      enum machine_mode mode;
1556 {
1557   if (replace_reloads)
1558     {
1559       struct replacement *r = &replacements[n_replacements++];
1560       r->what = reloadnum;
1561       r->where = loc;
1562       r->subreg_loc = 0;
1563       r->mode = mode;
1564     }
1565 }
1566 \f
1567 /* Transfer all replacements that used to be in reload FROM to be in
1568    reload TO.  */
1569
1570 void
1571 transfer_replacements (to, from)
1572      int to, from;
1573 {
1574   int i;
1575
1576   for (i = 0; i < n_replacements; i++)
1577     if (replacements[i].what == from)
1578       replacements[i].what = to;
1579 }
1580 \f
1581 /* IN_RTX is the value loaded by a reload that we now decided to inherit,
1582    or a subpart of it.  If we have any replacements registered for IN_RTX,
1583    cancel the reloads that were supposed to load them.
1584    Return non-zero if we canceled any reloads.  */
1585 int
1586 remove_address_replacements (in_rtx)
1587      rtx in_rtx;
1588 {
1589   int i, j;
1590   char reload_flags[MAX_RELOADS];
1591   int something_changed = 0;
1592
1593   memset (reload_flags, 0, sizeof reload_flags);
1594   for (i = 0, j = 0; i < n_replacements; i++)
1595     {
1596       if (loc_mentioned_in_p (replacements[i].where, in_rtx))
1597         reload_flags[replacements[i].what] |= 1;
1598       else
1599         {
1600           replacements[j++] = replacements[i];
1601           reload_flags[replacements[i].what] |= 2;
1602         }
1603     }
1604   /* Note that the following store must be done before the recursive calls.  */
1605   n_replacements = j;
1606
1607   for (i = n_reloads - 1; i >= 0; i--)
1608     {
1609       if (reload_flags[i] == 1)
1610         {
1611           deallocate_reload_reg (i);
1612           remove_address_replacements (rld[i].in);
1613           rld[i].in = 0;
1614           something_changed = 1;
1615         }
1616     }
1617   return something_changed;
1618 }
1619 \f
1620 /* If there is only one output reload, and it is not for an earlyclobber
1621    operand, try to combine it with a (logically unrelated) input reload
1622    to reduce the number of reload registers needed.
1623
1624    This is safe if the input reload does not appear in
1625    the value being output-reloaded, because this implies
1626    it is not needed any more once the original insn completes.
1627
1628    If that doesn't work, see we can use any of the registers that
1629    die in this insn as a reload register.  We can if it is of the right
1630    class and does not appear in the value being output-reloaded.  */
1631
1632 static void
1633 combine_reloads ()
1634 {
1635   int i;
1636   int output_reload = -1;
1637   int secondary_out = -1;
1638   rtx note;
1639
1640   /* Find the output reload; return unless there is exactly one
1641      and that one is mandatory.  */
1642
1643   for (i = 0; i < n_reloads; i++)
1644     if (rld[i].out != 0)
1645       {
1646         if (output_reload >= 0)
1647           return;
1648         output_reload = i;
1649       }
1650
1651   if (output_reload < 0 || rld[output_reload].optional)
1652     return;
1653
1654   /* An input-output reload isn't combinable.  */
1655
1656   if (rld[output_reload].in != 0)
1657     return;
1658
1659   /* If this reload is for an earlyclobber operand, we can't do anything.  */
1660   if (earlyclobber_operand_p (rld[output_reload].out))
1661     return;
1662
1663   /* If there is a reload for part of the address of this operand, we would
1664      need to chnage it to RELOAD_FOR_OTHER_ADDRESS.  But that would extend
1665      its life to the point where doing this combine would not lower the
1666      number of spill registers needed.  */
1667   for (i = 0; i < n_reloads; i++)
1668     if ((rld[i].when_needed == RELOAD_FOR_OUTPUT_ADDRESS
1669          || rld[i].when_needed == RELOAD_FOR_OUTADDR_ADDRESS)
1670         && rld[i].opnum == rld[output_reload].opnum)
1671       return;
1672
1673   /* Check each input reload; can we combine it?  */
1674
1675   for (i = 0; i < n_reloads; i++)
1676     if (rld[i].in && ! rld[i].optional && ! rld[i].nocombine
1677         /* Life span of this reload must not extend past main insn.  */
1678         && rld[i].when_needed != RELOAD_FOR_OUTPUT_ADDRESS
1679         && rld[i].when_needed != RELOAD_FOR_OUTADDR_ADDRESS
1680         && rld[i].when_needed != RELOAD_OTHER
1681         && (CLASS_MAX_NREGS (rld[i].class, rld[i].inmode)
1682             == CLASS_MAX_NREGS (rld[output_reload].class,
1683                                 rld[output_reload].outmode))
1684         && rld[i].inc == 0
1685         && rld[i].reg_rtx == 0
1686 #ifdef SECONDARY_MEMORY_NEEDED
1687         /* Don't combine two reloads with different secondary
1688            memory locations.  */
1689         && (secondary_memlocs_elim[(int) rld[output_reload].outmode][rld[i].opnum] == 0
1690             || secondary_memlocs_elim[(int) rld[output_reload].outmode][rld[output_reload].opnum] == 0
1691             || rtx_equal_p (secondary_memlocs_elim[(int) rld[output_reload].outmode][rld[i].opnum],
1692                             secondary_memlocs_elim[(int) rld[output_reload].outmode][rld[output_reload].opnum]))
1693 #endif
1694         && (SMALL_REGISTER_CLASSES
1695             ? (rld[i].class == rld[output_reload].class)
1696             : (reg_class_subset_p (rld[i].class,
1697                                    rld[output_reload].class)
1698                || reg_class_subset_p (rld[output_reload].class,
1699                                       rld[i].class)))
1700         && (MATCHES (rld[i].in, rld[output_reload].out)
1701             /* Args reversed because the first arg seems to be
1702                the one that we imagine being modified
1703                while the second is the one that might be affected.  */
1704             || (! reg_overlap_mentioned_for_reload_p (rld[output_reload].out,
1705                                                       rld[i].in)
1706                 /* However, if the input is a register that appears inside
1707                    the output, then we also can't share.
1708                    Imagine (set (mem (reg 69)) (plus (reg 69) ...)).
1709                    If the same reload reg is used for both reg 69 and the
1710                    result to be stored in memory, then that result
1711                    will clobber the address of the memory ref.  */
1712                 && ! (GET_CODE (rld[i].in) == REG
1713                       && reg_overlap_mentioned_for_reload_p (rld[i].in,
1714                                                              rld[output_reload].out))))
1715         && ! reload_inner_reg_of_subreg (rld[i].in, rld[i].inmode)
1716         && (reg_class_size[(int) rld[i].class]
1717             || SMALL_REGISTER_CLASSES)
1718         /* We will allow making things slightly worse by combining an
1719            input and an output, but no worse than that.  */
1720         && (rld[i].when_needed == RELOAD_FOR_INPUT
1721             || rld[i].when_needed == RELOAD_FOR_OUTPUT))
1722       {
1723         int j;
1724
1725         /* We have found a reload to combine with!  */
1726         rld[i].out = rld[output_reload].out;
1727         rld[i].out_reg = rld[output_reload].out_reg;
1728         rld[i].outmode = rld[output_reload].outmode;
1729         /* Mark the old output reload as inoperative.  */
1730         rld[output_reload].out = 0;
1731         /* The combined reload is needed for the entire insn.  */
1732         rld[i].when_needed = RELOAD_OTHER;
1733         /* If the output reload had a secondary reload, copy it.  */
1734         if (rld[output_reload].secondary_out_reload != -1)
1735           {
1736             rld[i].secondary_out_reload
1737               = rld[output_reload].secondary_out_reload;
1738             rld[i].secondary_out_icode
1739               = rld[output_reload].secondary_out_icode;
1740           }
1741
1742 #ifdef SECONDARY_MEMORY_NEEDED
1743         /* Copy any secondary MEM.  */
1744         if (secondary_memlocs_elim[(int) rld[output_reload].outmode][rld[output_reload].opnum] != 0)
1745           secondary_memlocs_elim[(int) rld[output_reload].outmode][rld[i].opnum]
1746             = secondary_memlocs_elim[(int) rld[output_reload].outmode][rld[output_reload].opnum];
1747 #endif
1748         /* If required, minimize the register class.  */
1749         if (reg_class_subset_p (rld[output_reload].class,
1750                                 rld[i].class))
1751           rld[i].class = rld[output_reload].class;
1752
1753         /* Transfer all replacements from the old reload to the combined.  */
1754         for (j = 0; j < n_replacements; j++)
1755           if (replacements[j].what == output_reload)
1756             replacements[j].what = i;
1757
1758         return;
1759       }
1760
1761   /* If this insn has only one operand that is modified or written (assumed
1762      to be the first),  it must be the one corresponding to this reload.  It
1763      is safe to use anything that dies in this insn for that output provided
1764      that it does not occur in the output (we already know it isn't an
1765      earlyclobber.  If this is an asm insn, give up.  */
1766
1767   if (INSN_CODE (this_insn) == -1)
1768     return;
1769
1770   for (i = 1; i < insn_data[INSN_CODE (this_insn)].n_operands; i++)
1771     if (insn_data[INSN_CODE (this_insn)].operand[i].constraint[0] == '='
1772         || insn_data[INSN_CODE (this_insn)].operand[i].constraint[0] == '+')
1773       return;
1774
1775   /* See if some hard register that dies in this insn and is not used in
1776      the output is the right class.  Only works if the register we pick
1777      up can fully hold our output reload.  */
1778   for (note = REG_NOTES (this_insn); note; note = XEXP (note, 1))
1779     if (REG_NOTE_KIND (note) == REG_DEAD
1780         && GET_CODE (XEXP (note, 0)) == REG
1781         && ! reg_overlap_mentioned_for_reload_p (XEXP (note, 0),
1782                                                  rld[output_reload].out)
1783         && REGNO (XEXP (note, 0)) < FIRST_PSEUDO_REGISTER
1784         && HARD_REGNO_MODE_OK (REGNO (XEXP (note, 0)), rld[output_reload].outmode)
1785         && TEST_HARD_REG_BIT (reg_class_contents[(int) rld[output_reload].class],
1786                               REGNO (XEXP (note, 0)))
1787         && (HARD_REGNO_NREGS (REGNO (XEXP (note, 0)), rld[output_reload].outmode)
1788             <= HARD_REGNO_NREGS (REGNO (XEXP (note, 0)), GET_MODE (XEXP (note, 0))))
1789         /* Ensure that a secondary or tertiary reload for this output
1790            won't want this register.  */
1791         && ((secondary_out = rld[output_reload].secondary_out_reload) == -1
1792             || (! (TEST_HARD_REG_BIT
1793                    (reg_class_contents[(int) rld[secondary_out].class],
1794                     REGNO (XEXP (note, 0))))
1795                 && ((secondary_out = rld[secondary_out].secondary_out_reload) == -1
1796                     ||  ! (TEST_HARD_REG_BIT
1797                            (reg_class_contents[(int) rld[secondary_out].class],
1798                             REGNO (XEXP (note, 0)))))))
1799         && ! fixed_regs[REGNO (XEXP (note, 0))])
1800       {
1801         rld[output_reload].reg_rtx
1802           = gen_rtx_REG (rld[output_reload].outmode,
1803                          REGNO (XEXP (note, 0)));
1804         return;
1805       }
1806 }
1807 \f
1808 /* Try to find a reload register for an in-out reload (expressions IN and OUT).
1809    See if one of IN and OUT is a register that may be used;
1810    this is desirable since a spill-register won't be needed.
1811    If so, return the register rtx that proves acceptable.
1812
1813    INLOC and OUTLOC are locations where IN and OUT appear in the insn.
1814    CLASS is the register class required for the reload.
1815
1816    If FOR_REAL is >= 0, it is the number of the reload,
1817    and in some cases when it can be discovered that OUT doesn't need
1818    to be computed, clear out rld[FOR_REAL].out.
1819
1820    If FOR_REAL is -1, this should not be done, because this call
1821    is just to see if a register can be found, not to find and install it.
1822
1823    EARLYCLOBBER is non-zero if OUT is an earlyclobber operand.  This
1824    puts an additional constraint on being able to use IN for OUT since
1825    IN must not appear elsewhere in the insn (it is assumed that IN itself
1826    is safe from the earlyclobber).  */
1827
1828 static rtx
1829 find_dummy_reload (real_in, real_out, inloc, outloc,
1830                    inmode, outmode, class, for_real, earlyclobber)
1831      rtx real_in, real_out;
1832      rtx *inloc, *outloc;
1833      enum machine_mode inmode, outmode;
1834      enum reg_class class;
1835      int for_real;
1836      int earlyclobber;
1837 {
1838   rtx in = real_in;
1839   rtx out = real_out;
1840   int in_offset = 0;
1841   int out_offset = 0;
1842   rtx value = 0;
1843
1844   /* If operands exceed a word, we can't use either of them
1845      unless they have the same size.  */
1846   if (GET_MODE_SIZE (outmode) != GET_MODE_SIZE (inmode)
1847       && (GET_MODE_SIZE (outmode) > UNITS_PER_WORD
1848           || GET_MODE_SIZE (inmode) > UNITS_PER_WORD))
1849     return 0;
1850
1851   /* Note that {in,out}_offset are needed only when 'in' or 'out'
1852      respectively refers to a hard register.  */
1853
1854   /* Find the inside of any subregs.  */
1855   while (GET_CODE (out) == SUBREG)
1856     {
1857       if (GET_CODE (SUBREG_REG (out)) == REG
1858           && REGNO (SUBREG_REG (out)) < FIRST_PSEUDO_REGISTER)
1859         out_offset += subreg_regno_offset (REGNO (SUBREG_REG (out)),
1860                                            GET_MODE (SUBREG_REG (out)),
1861                                            SUBREG_BYTE (out),
1862                                            GET_MODE (out));
1863       out = SUBREG_REG (out);
1864     }
1865   while (GET_CODE (in) == SUBREG)
1866     {
1867       if (GET_CODE (SUBREG_REG (in)) == REG
1868           && REGNO (SUBREG_REG (in)) < FIRST_PSEUDO_REGISTER)
1869         in_offset += subreg_regno_offset (REGNO (SUBREG_REG (in)),
1870                                           GET_MODE (SUBREG_REG (in)),
1871                                           SUBREG_BYTE (in),
1872                                           GET_MODE (in));
1873       in = SUBREG_REG (in);
1874     }
1875
1876   /* Narrow down the reg class, the same way push_reload will;
1877      otherwise we might find a dummy now, but push_reload won't.  */
1878   class = PREFERRED_RELOAD_CLASS (in, class);
1879
1880   /* See if OUT will do.  */
1881   if (GET_CODE (out) == REG
1882       && REGNO (out) < FIRST_PSEUDO_REGISTER)
1883     {
1884       unsigned int regno = REGNO (out) + out_offset;
1885       unsigned int nwords = HARD_REGNO_NREGS (regno, outmode);
1886       rtx saved_rtx;
1887
1888       /* When we consider whether the insn uses OUT,
1889          ignore references within IN.  They don't prevent us
1890          from copying IN into OUT, because those refs would
1891          move into the insn that reloads IN.
1892
1893          However, we only ignore IN in its role as this reload.
1894          If the insn uses IN elsewhere and it contains OUT,
1895          that counts.  We can't be sure it's the "same" operand
1896          so it might not go through this reload.  */
1897       saved_rtx = *inloc;
1898       *inloc = const0_rtx;
1899
1900       if (regno < FIRST_PSEUDO_REGISTER
1901           && HARD_REGNO_MODE_OK (regno, outmode)
1902           && ! refers_to_regno_for_reload_p (regno, regno + nwords,
1903                                              PATTERN (this_insn), outloc))
1904         {
1905           unsigned int i;
1906
1907           for (i = 0; i < nwords; i++)
1908             if (! TEST_HARD_REG_BIT (reg_class_contents[(int) class],
1909                                      regno + i))
1910               break;
1911
1912           if (i == nwords)
1913             {
1914               if (GET_CODE (real_out) == REG)
1915                 value = real_out;
1916               else
1917                 value = gen_rtx_REG (outmode, regno);
1918             }
1919         }
1920
1921       *inloc = saved_rtx;
1922     }
1923
1924   /* Consider using IN if OUT was not acceptable
1925      or if OUT dies in this insn (like the quotient in a divmod insn).
1926      We can't use IN unless it is dies in this insn,
1927      which means we must know accurately which hard regs are live.
1928      Also, the result can't go in IN if IN is used within OUT,
1929      or if OUT is an earlyclobber and IN appears elsewhere in the insn.  */
1930   if (hard_regs_live_known
1931       && GET_CODE (in) == REG
1932       && REGNO (in) < FIRST_PSEUDO_REGISTER
1933       && (value == 0
1934           || find_reg_note (this_insn, REG_UNUSED, real_out))
1935       && find_reg_note (this_insn, REG_DEAD, real_in)
1936       && !fixed_regs[REGNO (in)]
1937       && HARD_REGNO_MODE_OK (REGNO (in),
1938                              /* The only case where out and real_out might
1939                                 have different modes is where real_out
1940                                 is a subreg, and in that case, out
1941                                 has a real mode.  */
1942                              (GET_MODE (out) != VOIDmode
1943                               ? GET_MODE (out) : outmode)))
1944     {
1945       unsigned int regno = REGNO (in) + in_offset;
1946       unsigned int nwords = HARD_REGNO_NREGS (regno, inmode);
1947
1948       if (! refers_to_regno_for_reload_p (regno, regno + nwords, out, (rtx*) 0)
1949           && ! hard_reg_set_here_p (regno, regno + nwords,
1950                                     PATTERN (this_insn))
1951           && (! earlyclobber
1952               || ! refers_to_regno_for_reload_p (regno, regno + nwords,
1953                                                  PATTERN (this_insn), inloc)))
1954         {
1955           unsigned int i;
1956
1957           for (i = 0; i < nwords; i++)
1958             if (! TEST_HARD_REG_BIT (reg_class_contents[(int) class],
1959                                      regno + i))
1960               break;
1961
1962           if (i == nwords)
1963             {
1964               /* If we were going to use OUT as the reload reg
1965                  and changed our mind, it means OUT is a dummy that
1966                  dies here.  So don't bother copying value to it.  */
1967               if (for_real >= 0 && value == real_out)
1968                 rld[for_real].out = 0;
1969               if (GET_CODE (real_in) == REG)
1970                 value = real_in;
1971               else
1972                 value = gen_rtx_REG (inmode, regno);
1973             }
1974         }
1975     }
1976
1977   return value;
1978 }
1979 \f
1980 /* This page contains subroutines used mainly for determining
1981    whether the IN or an OUT of a reload can serve as the
1982    reload register.  */
1983
1984 /* Return 1 if X is an operand of an insn that is being earlyclobbered.  */
1985
1986 int
1987 earlyclobber_operand_p (x)
1988      rtx x;
1989 {
1990   int i;
1991
1992   for (i = 0; i < n_earlyclobbers; i++)
1993     if (reload_earlyclobbers[i] == x)
1994       return 1;
1995
1996   return 0;
1997 }
1998
1999 /* Return 1 if expression X alters a hard reg in the range
2000    from BEG_REGNO (inclusive) to END_REGNO (exclusive),
2001    either explicitly or in the guise of a pseudo-reg allocated to REGNO.
2002    X should be the body of an instruction.  */
2003
2004 static int
2005 hard_reg_set_here_p (beg_regno, end_regno, x)
2006      unsigned int beg_regno, end_regno;
2007      rtx x;
2008 {
2009   if (GET_CODE (x) == SET || GET_CODE (x) == CLOBBER)
2010     {
2011       rtx op0 = SET_DEST (x);
2012
2013       while (GET_CODE (op0) == SUBREG)
2014         op0 = SUBREG_REG (op0);
2015       if (GET_CODE (op0) == REG)
2016         {
2017           unsigned int r = REGNO (op0);
2018
2019           /* See if this reg overlaps range under consideration.  */
2020           if (r < end_regno
2021               && r + HARD_REGNO_NREGS (r, GET_MODE (op0)) > beg_regno)
2022             return 1;
2023         }
2024     }
2025   else if (GET_CODE (x) == PARALLEL)
2026     {
2027       int i = XVECLEN (x, 0) - 1;
2028
2029       for (; i >= 0; i--)
2030         if (hard_reg_set_here_p (beg_regno, end_regno, XVECEXP (x, 0, i)))
2031           return 1;
2032     }
2033
2034   return 0;
2035 }
2036
2037 /* Return 1 if ADDR is a valid memory address for mode MODE,
2038    and check that each pseudo reg has the proper kind of
2039    hard reg.  */
2040
2041 int
2042 strict_memory_address_p (mode, addr)
2043      enum machine_mode mode ATTRIBUTE_UNUSED;
2044      rtx addr;
2045 {
2046   GO_IF_LEGITIMATE_ADDRESS (mode, addr, win);
2047   return 0;
2048
2049  win:
2050   return 1;
2051 }
2052 \f
2053 /* Like rtx_equal_p except that it allows a REG and a SUBREG to match
2054    if they are the same hard reg, and has special hacks for
2055    autoincrement and autodecrement.
2056    This is specifically intended for find_reloads to use
2057    in determining whether two operands match.
2058    X is the operand whose number is the lower of the two.
2059
2060    The value is 2 if Y contains a pre-increment that matches
2061    a non-incrementing address in X.  */
2062
2063 /* ??? To be completely correct, we should arrange to pass
2064    for X the output operand and for Y the input operand.
2065    For now, we assume that the output operand has the lower number
2066    because that is natural in (SET output (... input ...)).  */
2067
2068 int
2069 operands_match_p (x, y)
2070      rtx x, y;
2071 {
2072   int i;
2073   RTX_CODE code = GET_CODE (x);
2074   const char *fmt;
2075   int success_2;
2076
2077   if (x == y)
2078     return 1;
2079   if ((code == REG || (code == SUBREG && GET_CODE (SUBREG_REG (x)) == REG))
2080       && (GET_CODE (y) == REG || (GET_CODE (y) == SUBREG
2081                                   && GET_CODE (SUBREG_REG (y)) == REG)))
2082     {
2083       int j;
2084
2085       if (code == SUBREG)
2086         {
2087           i = REGNO (SUBREG_REG (x));
2088           if (i >= FIRST_PSEUDO_REGISTER)
2089             goto slow;
2090           i += subreg_regno_offset (REGNO (SUBREG_REG (x)),
2091                                     GET_MODE (SUBREG_REG (x)),
2092                                     SUBREG_BYTE (x),
2093                                     GET_MODE (x));
2094         }
2095       else
2096         i = REGNO (x);
2097
2098       if (GET_CODE (y) == SUBREG)
2099         {
2100           j = REGNO (SUBREG_REG (y));
2101           if (j >= FIRST_PSEUDO_REGISTER)
2102             goto slow;
2103           j += subreg_regno_offset (REGNO (SUBREG_REG (y)),
2104                                     GET_MODE (SUBREG_REG (y)),
2105                                     SUBREG_BYTE (y),
2106                                     GET_MODE (y));
2107         }
2108       else
2109         j = REGNO (y);
2110
2111       /* On a WORDS_BIG_ENDIAN machine, point to the last register of a
2112          multiple hard register group, so that for example (reg:DI 0) and
2113          (reg:SI 1) will be considered the same register.  */
2114       if (WORDS_BIG_ENDIAN && GET_MODE_SIZE (GET_MODE (x)) > UNITS_PER_WORD
2115           && i < FIRST_PSEUDO_REGISTER)
2116         i += (GET_MODE_SIZE (GET_MODE (x)) / UNITS_PER_WORD) - 1;
2117       if (WORDS_BIG_ENDIAN && GET_MODE_SIZE (GET_MODE (y)) > UNITS_PER_WORD
2118           && j < FIRST_PSEUDO_REGISTER)
2119         j += (GET_MODE_SIZE (GET_MODE (y)) / UNITS_PER_WORD) - 1;
2120
2121       return i == j;
2122     }
2123   /* If two operands must match, because they are really a single
2124      operand of an assembler insn, then two postincrements are invalid
2125      because the assembler insn would increment only once.
2126      On the other hand, an postincrement matches ordinary indexing
2127      if the postincrement is the output operand.  */
2128   if (code == POST_DEC || code == POST_INC || code == POST_MODIFY)
2129     return operands_match_p (XEXP (x, 0), y);
2130   /* Two preincrements are invalid
2131      because the assembler insn would increment only once.
2132      On the other hand, an preincrement matches ordinary indexing
2133      if the preincrement is the input operand.
2134      In this case, return 2, since some callers need to do special
2135      things when this happens.  */
2136   if (GET_CODE (y) == PRE_DEC || GET_CODE (y) == PRE_INC
2137       || GET_CODE (y) == PRE_MODIFY)
2138     return operands_match_p (x, XEXP (y, 0)) ? 2 : 0;
2139
2140  slow:
2141
2142   /* Now we have disposed of all the cases
2143      in which different rtx codes can match.  */
2144   if (code != GET_CODE (y))
2145     return 0;
2146   if (code == LABEL_REF)
2147     return XEXP (x, 0) == XEXP (y, 0);
2148   if (code == SYMBOL_REF)
2149     return XSTR (x, 0) == XSTR (y, 0);
2150
2151   /* (MULT:SI x y) and (MULT:HI x y) are NOT equivalent.  */
2152
2153   if (GET_MODE (x) != GET_MODE (y))
2154     return 0;
2155
2156   /* Compare the elements.  If any pair of corresponding elements
2157      fail to match, return 0 for the whole things.  */
2158
2159   success_2 = 0;
2160   fmt = GET_RTX_FORMAT (code);
2161   for (i = GET_RTX_LENGTH (code) - 1; i >= 0; i--)
2162     {
2163       int val, j;
2164       switch (fmt[i])
2165         {
2166         case 'w':
2167           if (XWINT (x, i) != XWINT (y, i))
2168             return 0;
2169           break;
2170
2171         case 'i':
2172           if (XINT (x, i) != XINT (y, i))
2173             return 0;
2174           break;
2175
2176         case 'e':
2177           val = operands_match_p (XEXP (x, i), XEXP (y, i));
2178           if (val == 0)
2179             return 0;
2180           /* If any subexpression returns 2,
2181              we should return 2 if we are successful.  */
2182           if (val == 2)
2183             success_2 = 1;
2184           break;
2185
2186         case '0':
2187           break;
2188
2189         case 'E':
2190           if (XVECLEN (x, i) != XVECLEN (y, i))
2191             return 0;
2192           for (j = XVECLEN (x, i) - 1; j >= 0; --j)
2193             {
2194               val = operands_match_p (XVECEXP (x, i, j), XVECEXP (y, i, j));
2195               if (val == 0)
2196                 return 0;
2197               if (val == 2)
2198                 success_2 = 1;
2199             }
2200           break;
2201
2202           /* It is believed that rtx's at this level will never
2203              contain anything but integers and other rtx's,
2204              except for within LABEL_REFs and SYMBOL_REFs.  */
2205         default:
2206           abort ();
2207         }
2208     }
2209   return 1 + success_2;
2210 }
2211 \f
2212 /* Describe the range of registers or memory referenced by X.
2213    If X is a register, set REG_FLAG and put the first register
2214    number into START and the last plus one into END.
2215    If X is a memory reference, put a base address into BASE
2216    and a range of integer offsets into START and END.
2217    If X is pushing on the stack, we can assume it causes no trouble,
2218    so we set the SAFE field.  */
2219
2220 static struct decomposition
2221 decompose (x)
2222      rtx x;
2223 {
2224   struct decomposition val;
2225   int all_const = 0;
2226
2227   val.reg_flag = 0;
2228   val.safe = 0;
2229   val.base = 0;
2230   if (GET_CODE (x) == MEM)
2231     {
2232       rtx base = NULL_RTX, offset = 0;
2233       rtx addr = XEXP (x, 0);
2234
2235       if (GET_CODE (addr) == PRE_DEC || GET_CODE (addr) == PRE_INC
2236           || GET_CODE (addr) == POST_DEC || GET_CODE (addr) == POST_INC)
2237         {
2238           val.base = XEXP (addr, 0);
2239           val.start = -GET_MODE_SIZE (GET_MODE (x));
2240           val.end = GET_MODE_SIZE (GET_MODE (x));
2241           val.safe = REGNO (val.base) == STACK_POINTER_REGNUM;
2242           return val;
2243         }
2244
2245       if (GET_CODE (addr) == PRE_MODIFY || GET_CODE (addr) == POST_MODIFY)
2246         {
2247           if (GET_CODE (XEXP (addr, 1)) == PLUS
2248               && XEXP (addr, 0) == XEXP (XEXP (addr, 1), 0)
2249               && CONSTANT_P (XEXP (XEXP (addr, 1), 1)))
2250             {
2251               val.base  = XEXP (addr, 0);
2252               val.start = -INTVAL (XEXP (XEXP (addr, 1), 1));
2253               val.end   = INTVAL (XEXP (XEXP (addr, 1), 1));
2254               val.safe  = REGNO (val.base) == STACK_POINTER_REGNUM;
2255               return val;
2256             }
2257         }
2258
2259       if (GET_CODE (addr) == CONST)
2260         {
2261           addr = XEXP (addr, 0);
2262           all_const = 1;
2263         }
2264       if (GET_CODE (addr) == PLUS)
2265         {
2266           if (CONSTANT_P (XEXP (addr, 0)))
2267             {
2268               base = XEXP (addr, 1);
2269               offset = XEXP (addr, 0);
2270             }
2271           else if (CONSTANT_P (XEXP (addr, 1)))
2272             {
2273               base = XEXP (addr, 0);
2274               offset = XEXP (addr, 1);
2275             }
2276         }
2277
2278       if (offset == 0)
2279         {
2280           base = addr;
2281           offset = const0_rtx;
2282         }
2283       if (GET_CODE (offset) == CONST)
2284         offset = XEXP (offset, 0);
2285       if (GET_CODE (offset) == PLUS)
2286         {
2287           if (GET_CODE (XEXP (offset, 0)) == CONST_INT)
2288             {
2289               base = gen_rtx_PLUS (GET_MODE (base), base, XEXP (offset, 1));
2290               offset = XEXP (offset, 0);
2291             }
2292           else if (GET_CODE (XEXP (offset, 1)) == CONST_INT)
2293             {
2294               base = gen_rtx_PLUS (GET_MODE (base), base, XEXP (offset, 0));
2295               offset = XEXP (offset, 1);
2296             }
2297           else
2298             {
2299               base = gen_rtx_PLUS (GET_MODE (base), base, offset);
2300               offset = const0_rtx;
2301             }
2302         }
2303       else if (GET_CODE (offset) != CONST_INT)
2304         {
2305           base = gen_rtx_PLUS (GET_MODE (base), base, offset);
2306           offset = const0_rtx;
2307         }
2308
2309       if (all_const && GET_CODE (base) == PLUS)
2310         base = gen_rtx_CONST (GET_MODE (base), base);
2311
2312       if (GET_CODE (offset) != CONST_INT)
2313         abort ();
2314
2315       val.start = INTVAL (offset);
2316       val.end = val.start + GET_MODE_SIZE (GET_MODE (x));
2317       val.base = base;
2318       return val;
2319     }
2320   else if (GET_CODE (x) == REG)
2321     {
2322       val.reg_flag = 1;
2323       val.start = true_regnum (x);
2324       if (val.start < 0)
2325         {
2326           /* A pseudo with no hard reg.  */
2327           val.start = REGNO (x);
2328           val.end = val.start + 1;
2329         }
2330       else
2331         /* A hard reg.  */
2332         val.end = val.start + HARD_REGNO_NREGS (val.start, GET_MODE (x));
2333     }
2334   else if (GET_CODE (x) == SUBREG)
2335     {
2336       if (GET_CODE (SUBREG_REG (x)) != REG)
2337         /* This could be more precise, but it's good enough.  */
2338         return decompose (SUBREG_REG (x));
2339       val.reg_flag = 1;
2340       val.start = true_regnum (x);
2341       if (val.start < 0)
2342         return decompose (SUBREG_REG (x));
2343       else
2344         /* A hard reg.  */
2345         val.end = val.start + HARD_REGNO_NREGS (val.start, GET_MODE (x));
2346     }
2347   else if (CONSTANT_P (x)
2348            /* This hasn't been assigned yet, so it can't conflict yet.  */
2349            || GET_CODE (x) == SCRATCH)
2350     val.safe = 1;
2351   else
2352     abort ();
2353   return val;
2354 }
2355
2356 /* Return 1 if altering Y will not modify the value of X.
2357    Y is also described by YDATA, which should be decompose (Y).  */
2358
2359 static int
2360 immune_p (x, y, ydata)
2361      rtx x, y;
2362      struct decomposition ydata;
2363 {
2364   struct decomposition xdata;
2365
2366   if (ydata.reg_flag)
2367     return !refers_to_regno_for_reload_p (ydata.start, ydata.end, x, (rtx*) 0);
2368   if (ydata.safe)
2369     return 1;
2370
2371   if (GET_CODE (y) != MEM)
2372     abort ();
2373   /* If Y is memory and X is not, Y can't affect X.  */
2374   if (GET_CODE (x) != MEM)
2375     return 1;
2376
2377   xdata = decompose (x);
2378
2379   if (! rtx_equal_p (xdata.base, ydata.base))
2380     {
2381       /* If bases are distinct symbolic constants, there is no overlap.  */
2382       if (CONSTANT_P (xdata.base) && CONSTANT_P (ydata.base))
2383         return 1;
2384       /* Constants and stack slots never overlap.  */
2385       if (CONSTANT_P (xdata.base)
2386           && (ydata.base == frame_pointer_rtx
2387               || ydata.base == hard_frame_pointer_rtx
2388               || ydata.base == stack_pointer_rtx))
2389         return 1;
2390       if (CONSTANT_P (ydata.base)
2391           && (xdata.base == frame_pointer_rtx
2392               || xdata.base == hard_frame_pointer_rtx
2393               || xdata.base == stack_pointer_rtx))
2394         return 1;
2395       /* If either base is variable, we don't know anything.  */
2396       return 0;
2397     }
2398
2399   return (xdata.start >= ydata.end || ydata.start >= xdata.end);
2400 }
2401
2402 /* Similar, but calls decompose.  */
2403
2404 int
2405 safe_from_earlyclobber (op, clobber)
2406      rtx op, clobber;
2407 {
2408   struct decomposition early_data;
2409
2410   early_data = decompose (clobber);
2411   return immune_p (op, clobber, early_data);
2412 }
2413 \f
2414 /* Main entry point of this file: search the body of INSN
2415    for values that need reloading and record them with push_reload.
2416    REPLACE nonzero means record also where the values occur
2417    so that subst_reloads can be used.
2418
2419    IND_LEVELS says how many levels of indirection are supported by this
2420    machine; a value of zero means that a memory reference is not a valid
2421    memory address.
2422
2423    LIVE_KNOWN says we have valid information about which hard
2424    regs are live at each point in the program; this is true when
2425    we are called from global_alloc but false when stupid register
2426    allocation has been done.
2427
2428    RELOAD_REG_P if nonzero is a vector indexed by hard reg number
2429    which is nonnegative if the reg has been commandeered for reloading into.
2430    It is copied into STATIC_RELOAD_REG_P and referenced from there
2431    by various subroutines.
2432
2433    Return TRUE if some operands need to be changed, because of swapping
2434    commutative operands, reg_equiv_address substitution, or whatever.  */
2435
2436 int
2437 find_reloads (insn, replace, ind_levels, live_known, reload_reg_p)
2438      rtx insn;
2439      int replace, ind_levels;
2440      int live_known;
2441      short *reload_reg_p;
2442 {
2443   int insn_code_number;
2444   int i, j;
2445   int noperands;
2446   /* These start out as the constraints for the insn
2447      and they are chewed up as we consider alternatives.  */
2448   char *constraints[MAX_RECOG_OPERANDS];
2449   /* These are the preferred classes for an operand, or NO_REGS if it isn't
2450      a register.  */
2451   enum reg_class preferred_class[MAX_RECOG_OPERANDS];
2452   char pref_or_nothing[MAX_RECOG_OPERANDS];
2453   /* Nonzero for a MEM operand whose entire address needs a reload.  */
2454   int address_reloaded[MAX_RECOG_OPERANDS];
2455   /* Value of enum reload_type to use for operand.  */
2456   enum reload_type operand_type[MAX_RECOG_OPERANDS];
2457   /* Value of enum reload_type to use within address of operand.  */
2458   enum reload_type address_type[MAX_RECOG_OPERANDS];
2459   /* Save the usage of each operand.  */
2460   enum reload_usage { RELOAD_READ, RELOAD_READ_WRITE, RELOAD_WRITE } modified[MAX_RECOG_OPERANDS];
2461   int no_input_reloads = 0, no_output_reloads = 0;
2462   int n_alternatives;
2463   int this_alternative[MAX_RECOG_OPERANDS];
2464   char this_alternative_match_win[MAX_RECOG_OPERANDS];
2465   char this_alternative_win[MAX_RECOG_OPERANDS];
2466   char this_alternative_offmemok[MAX_RECOG_OPERANDS];
2467   char this_alternative_earlyclobber[MAX_RECOG_OPERANDS];
2468   int this_alternative_matches[MAX_RECOG_OPERANDS];
2469   int swapped;
2470   int goal_alternative[MAX_RECOG_OPERANDS];
2471   int this_alternative_number;
2472   int goal_alternative_number = 0;
2473   int operand_reloadnum[MAX_RECOG_OPERANDS];
2474   int goal_alternative_matches[MAX_RECOG_OPERANDS];
2475   int goal_alternative_matched[MAX_RECOG_OPERANDS];
2476   char goal_alternative_match_win[MAX_RECOG_OPERANDS];
2477   char goal_alternative_win[MAX_RECOG_OPERANDS];
2478   char goal_alternative_offmemok[MAX_RECOG_OPERANDS];
2479   char goal_alternative_earlyclobber[MAX_RECOG_OPERANDS];
2480   int goal_alternative_swapped;
2481   int best;
2482   int commutative;
2483   char operands_match[MAX_RECOG_OPERANDS][MAX_RECOG_OPERANDS];
2484   rtx substed_operand[MAX_RECOG_OPERANDS];
2485   rtx body = PATTERN (insn);
2486   rtx set = single_set (insn);
2487   int goal_earlyclobber = 0, this_earlyclobber;
2488   enum machine_mode operand_mode[MAX_RECOG_OPERANDS];
2489   int retval = 0;
2490
2491   this_insn = insn;
2492   n_reloads = 0;
2493   n_replacements = 0;
2494   n_earlyclobbers = 0;
2495   replace_reloads = replace;
2496   hard_regs_live_known = live_known;
2497   static_reload_reg_p = reload_reg_p;
2498
2499   /* JUMP_INSNs and CALL_INSNs are not allowed to have any output reloads;
2500      neither are insns that SET cc0.  Insns that use CC0 are not allowed
2501      to have any input reloads.  */
2502   if (GET_CODE (insn) == JUMP_INSN || GET_CODE (insn) == CALL_INSN)
2503     no_output_reloads = 1;
2504
2505 #ifdef HAVE_cc0
2506   if (reg_referenced_p (cc0_rtx, PATTERN (insn)))
2507     no_input_reloads = 1;
2508   if (reg_set_p (cc0_rtx, PATTERN (insn)))
2509     no_output_reloads = 1;
2510 #endif
2511
2512 #ifdef SECONDARY_MEMORY_NEEDED
2513   /* The eliminated forms of any secondary memory locations are per-insn, so
2514      clear them out here.  */
2515
2516   memset ((char *) secondary_memlocs_elim, 0, sizeof secondary_memlocs_elim);
2517 #endif
2518
2519   /* Dispose quickly of (set (reg..) (reg..)) if both have hard regs and it
2520      is cheap to move between them.  If it is not, there may not be an insn
2521      to do the copy, so we may need a reload.  */
2522   if (GET_CODE (body) == SET
2523       && GET_CODE (SET_DEST (body)) == REG
2524       && REGNO (SET_DEST (body)) < FIRST_PSEUDO_REGISTER
2525       && GET_CODE (SET_SRC (body)) == REG
2526       && REGNO (SET_SRC (body)) < FIRST_PSEUDO_REGISTER
2527       && REGISTER_MOVE_COST (GET_MODE (SET_SRC (body)),
2528                              REGNO_REG_CLASS (REGNO (SET_SRC (body))),
2529                              REGNO_REG_CLASS (REGNO (SET_DEST (body)))) == 2)
2530     return 0;
2531
2532   extract_insn (insn);
2533
2534   noperands = reload_n_operands = recog_data.n_operands;
2535   n_alternatives = recog_data.n_alternatives;
2536
2537   /* Just return "no reloads" if insn has no operands with constraints.  */
2538   if (noperands == 0 || n_alternatives == 0)
2539     return 0;
2540
2541   insn_code_number = INSN_CODE (insn);
2542   this_insn_is_asm = insn_code_number < 0;
2543
2544   memcpy (operand_mode, recog_data.operand_mode,
2545           noperands * sizeof (enum machine_mode));
2546   memcpy (constraints, recog_data.constraints, noperands * sizeof (char *));
2547
2548   commutative = -1;
2549
2550   /* If we will need to know, later, whether some pair of operands
2551      are the same, we must compare them now and save the result.
2552      Reloading the base and index registers will clobber them
2553      and afterward they will fail to match.  */
2554
2555   for (i = 0; i < noperands; i++)
2556     {
2557       char *p;
2558       int c;
2559
2560       substed_operand[i] = recog_data.operand[i];
2561       p = constraints[i];
2562
2563       modified[i] = RELOAD_READ;
2564
2565       /* Scan this operand's constraint to see if it is an output operand,
2566          an in-out operand, is commutative, or should match another.  */
2567
2568       while ((c = *p++))
2569         {
2570           if (c == '=')
2571             modified[i] = RELOAD_WRITE;
2572           else if (c == '+')
2573             modified[i] = RELOAD_READ_WRITE;
2574           else if (c == '%')
2575             {
2576               /* The last operand should not be marked commutative.  */
2577               if (i == noperands - 1)
2578                 abort ();
2579
2580               commutative = i;
2581             }
2582           else if (ISDIGIT (c))
2583             {
2584               c = strtoul (p - 1, &p, 10);
2585
2586               operands_match[c][i]
2587                 = operands_match_p (recog_data.operand[c],
2588                                     recog_data.operand[i]);
2589
2590               /* An operand may not match itself.  */
2591               if (c == i)
2592                 abort ();
2593
2594               /* If C can be commuted with C+1, and C might need to match I,
2595                  then C+1 might also need to match I.  */
2596               if (commutative >= 0)
2597                 {
2598                   if (c == commutative || c == commutative + 1)
2599                     {
2600                       int other = c + (c == commutative ? 1 : -1);
2601                       operands_match[other][i]
2602                         = operands_match_p (recog_data.operand[other],
2603                                             recog_data.operand[i]);
2604                     }
2605                   if (i == commutative || i == commutative + 1)
2606                     {
2607                       int other = i + (i == commutative ? 1 : -1);
2608                       operands_match[c][other]
2609                         = operands_match_p (recog_data.operand[c],
2610                                             recog_data.operand[other]);
2611                     }
2612                   /* Note that C is supposed to be less than I.
2613                      No need to consider altering both C and I because in
2614                      that case we would alter one into the other.  */
2615                 }
2616             }
2617         }
2618     }
2619
2620   /* Examine each operand that is a memory reference or memory address
2621      and reload parts of the addresses into index registers.
2622      Also here any references to pseudo regs that didn't get hard regs
2623      but are equivalent to constants get replaced in the insn itself
2624      with those constants.  Nobody will ever see them again.
2625
2626      Finally, set up the preferred classes of each operand.  */
2627
2628   for (i = 0; i < noperands; i++)
2629     {
2630       RTX_CODE code = GET_CODE (recog_data.operand[i]);
2631
2632       address_reloaded[i] = 0;
2633       operand_type[i] = (modified[i] == RELOAD_READ ? RELOAD_FOR_INPUT
2634                          : modified[i] == RELOAD_WRITE ? RELOAD_FOR_OUTPUT
2635                          : RELOAD_OTHER);
2636       address_type[i]
2637         = (modified[i] == RELOAD_READ ? RELOAD_FOR_INPUT_ADDRESS
2638            : modified[i] == RELOAD_WRITE ? RELOAD_FOR_OUTPUT_ADDRESS
2639            : RELOAD_OTHER);
2640
2641       if (*constraints[i] == 0)
2642         /* Ignore things like match_operator operands.  */
2643         ;
2644       else if (constraints[i][0] == 'p')
2645         {
2646           find_reloads_address (VOIDmode, (rtx*) 0,
2647                                 recog_data.operand[i],
2648                                 recog_data.operand_loc[i],
2649                                 i, operand_type[i], ind_levels, insn);
2650
2651           /* If we now have a simple operand where we used to have a
2652              PLUS or MULT, re-recognize and try again.  */
2653           if ((GET_RTX_CLASS (GET_CODE (*recog_data.operand_loc[i])) == 'o'
2654                || GET_CODE (*recog_data.operand_loc[i]) == SUBREG)
2655               && (GET_CODE (recog_data.operand[i]) == MULT
2656                   || GET_CODE (recog_data.operand[i]) == PLUS))
2657             {
2658               INSN_CODE (insn) = -1;
2659               retval = find_reloads (insn, replace, ind_levels, live_known,
2660                                      reload_reg_p);
2661               return retval;
2662             }
2663
2664           recog_data.operand[i] = *recog_data.operand_loc[i];
2665           substed_operand[i] = recog_data.operand[i];
2666         }
2667       else if (code == MEM)
2668         {
2669           address_reloaded[i]
2670             = find_reloads_address (GET_MODE (recog_data.operand[i]),
2671                                     recog_data.operand_loc[i],
2672                                     XEXP (recog_data.operand[i], 0),
2673                                     &XEXP (recog_data.operand[i], 0),
2674                                     i, address_type[i], ind_levels, insn);
2675           recog_data.operand[i] = *recog_data.operand_loc[i];
2676           substed_operand[i] = recog_data.operand[i];
2677         }
2678       else if (code == SUBREG)
2679         {
2680           rtx reg = SUBREG_REG (recog_data.operand[i]);
2681           rtx op
2682             = find_reloads_toplev (recog_data.operand[i], i, address_type[i],
2683                                    ind_levels,
2684                                    set != 0
2685                                    && &SET_DEST (set) == recog_data.operand_loc[i],
2686                                    insn,
2687                                    &address_reloaded[i]);
2688
2689           /* If we made a MEM to load (a part of) the stackslot of a pseudo
2690              that didn't get a hard register, emit a USE with a REG_EQUAL
2691              note in front so that we might inherit a previous, possibly
2692              wider reload.  */
2693
2694           if (replace
2695               && GET_CODE (op) == MEM
2696               && GET_CODE (reg) == REG
2697               && (GET_MODE_SIZE (GET_MODE (reg))
2698                   >= GET_MODE_SIZE (GET_MODE (op))))
2699             set_unique_reg_note (emit_insn_before (gen_rtx_USE (VOIDmode, reg),
2700                                                    insn),
2701                                  REG_EQUAL, reg_equiv_memory_loc[REGNO (reg)]);
2702
2703           substed_operand[i] = recog_data.operand[i] = op;
2704         }
2705       else if (code == PLUS || GET_RTX_CLASS (code) == '1')
2706         /* We can get a PLUS as an "operand" as a result of register
2707            elimination.  See eliminate_regs and gen_reload.  We handle
2708            a unary operator by reloading the operand.  */
2709         substed_operand[i] = recog_data.operand[i]
2710           = find_reloads_toplev (recog_data.operand[i], i, address_type[i],
2711                                  ind_levels, 0, insn,
2712                                  &address_reloaded[i]);
2713       else if (code == REG)
2714         {
2715           /* This is equivalent to calling find_reloads_toplev.
2716              The code is duplicated for speed.
2717              When we find a pseudo always equivalent to a constant,
2718              we replace it by the constant.  We must be sure, however,
2719              that we don't try to replace it in the insn in which it
2720              is being set.  */
2721           int regno = REGNO (recog_data.operand[i]);
2722           if (reg_equiv_constant[regno] != 0
2723               && (set == 0 || &SET_DEST (set) != recog_data.operand_loc[i]))
2724             {
2725               /* Record the existing mode so that the check if constants are
2726                  allowed will work when operand_mode isn't specified.  */
2727
2728               if (operand_mode[i] == VOIDmode)
2729                 operand_mode[i] = GET_MODE (recog_data.operand[i]);
2730
2731               substed_operand[i] = recog_data.operand[i]
2732                 = reg_equiv_constant[regno];
2733             }
2734           if (reg_equiv_memory_loc[regno] != 0
2735               && (reg_equiv_address[regno] != 0 || num_not_at_initial_offset))
2736             /* We need not give a valid is_set_dest argument since the case
2737                of a constant equivalence was checked above.  */
2738             substed_operand[i] = recog_data.operand[i]
2739               = find_reloads_toplev (recog_data.operand[i], i, address_type[i],
2740                                      ind_levels, 0, insn,
2741                                      &address_reloaded[i]);
2742         }
2743       /* If the operand is still a register (we didn't replace it with an
2744          equivalent), get the preferred class to reload it into.  */
2745       code = GET_CODE (recog_data.operand[i]);
2746       preferred_class[i]
2747         = ((code == REG && REGNO (recog_data.operand[i])
2748             >= FIRST_PSEUDO_REGISTER)
2749            ? reg_preferred_class (REGNO (recog_data.operand[i]))
2750            : NO_REGS);
2751       pref_or_nothing[i]
2752         = (code == REG
2753            && REGNO (recog_data.operand[i]) >= FIRST_PSEUDO_REGISTER
2754            && reg_alternate_class (REGNO (recog_data.operand[i])) == NO_REGS);
2755     }
2756
2757   /* If this is simply a copy from operand 1 to operand 0, merge the
2758      preferred classes for the operands.  */
2759   if (set != 0 && noperands >= 2 && recog_data.operand[0] == SET_DEST (set)
2760       && recog_data.operand[1] == SET_SRC (set))
2761     {
2762       preferred_class[0] = preferred_class[1]
2763         = reg_class_subunion[(int) preferred_class[0]][(int) preferred_class[1]];
2764       pref_or_nothing[0] |= pref_or_nothing[1];
2765       pref_or_nothing[1] |= pref_or_nothing[0];
2766     }
2767
2768   /* Now see what we need for pseudo-regs that didn't get hard regs
2769      or got the wrong kind of hard reg.  For this, we must consider
2770      all the operands together against the register constraints.  */
2771
2772   best = MAX_RECOG_OPERANDS * 2 + 600;
2773
2774   swapped = 0;
2775   goal_alternative_swapped = 0;
2776  try_swapped:
2777
2778   /* The constraints are made of several alternatives.
2779      Each operand's constraint looks like foo,bar,... with commas
2780      separating the alternatives.  The first alternatives for all
2781      operands go together, the second alternatives go together, etc.
2782
2783      First loop over alternatives.  */
2784
2785   for (this_alternative_number = 0;
2786        this_alternative_number < n_alternatives;
2787        this_alternative_number++)
2788     {
2789       /* Loop over operands for one constraint alternative.  */
2790       /* LOSERS counts those that don't fit this alternative
2791          and would require loading.  */
2792       int losers = 0;
2793       /* BAD is set to 1 if it some operand can't fit this alternative
2794          even after reloading.  */
2795       int bad = 0;
2796       /* REJECT is a count of how undesirable this alternative says it is
2797          if any reloading is required.  If the alternative matches exactly
2798          then REJECT is ignored, but otherwise it gets this much
2799          counted against it in addition to the reloading needed.  Each
2800          ? counts three times here since we want the disparaging caused by
2801          a bad register class to only count 1/3 as much.  */
2802       int reject = 0;
2803
2804       this_earlyclobber = 0;
2805
2806       for (i = 0; i < noperands; i++)
2807         {
2808           char *p = constraints[i];
2809           int win = 0;
2810           int did_match = 0;
2811           /* 0 => this operand can be reloaded somehow for this alternative.  */
2812           int badop = 1;
2813           /* 0 => this operand can be reloaded if the alternative allows regs.  */
2814           int winreg = 0;
2815           int c;
2816           rtx operand = recog_data.operand[i];
2817           int offset = 0;
2818           /* Nonzero means this is a MEM that must be reloaded into a reg
2819              regardless of what the constraint says.  */
2820           int force_reload = 0;
2821           int offmemok = 0;
2822           /* Nonzero if a constant forced into memory would be OK for this
2823              operand.  */
2824           int constmemok = 0;
2825           int earlyclobber = 0;
2826
2827           /* If the predicate accepts a unary operator, it means that
2828              we need to reload the operand, but do not do this for
2829              match_operator and friends.  */
2830           if (GET_RTX_CLASS (GET_CODE (operand)) == '1' && *p != 0)
2831             operand = XEXP (operand, 0);
2832
2833           /* If the operand is a SUBREG, extract
2834              the REG or MEM (or maybe even a constant) within.
2835              (Constants can occur as a result of reg_equiv_constant.)  */
2836
2837           while (GET_CODE (operand) == SUBREG)
2838             {
2839               /* Offset only matters when operand is a REG and
2840                  it is a hard reg.  This is because it is passed
2841                  to reg_fits_class_p if it is a REG and all pseudos
2842                  return 0 from that function.  */
2843               if (GET_CODE (SUBREG_REG (operand)) == REG
2844                   && REGNO (SUBREG_REG (operand)) < FIRST_PSEUDO_REGISTER)
2845                 {
2846                   offset += subreg_regno_offset (REGNO (SUBREG_REG (operand)),
2847                                                  GET_MODE (SUBREG_REG (operand)),
2848                                                  SUBREG_BYTE (operand),
2849                                                  GET_MODE (operand));
2850                 }
2851               operand = SUBREG_REG (operand);
2852               /* Force reload if this is a constant or PLUS or if there may
2853                  be a problem accessing OPERAND in the outer mode.  */
2854               if (CONSTANT_P (operand)
2855                   || GET_CODE (operand) == PLUS
2856                   /* We must force a reload of paradoxical SUBREGs
2857                      of a MEM because the alignment of the inner value
2858                      may not be enough to do the outer reference.  On
2859                      big-endian machines, it may also reference outside
2860                      the object.
2861
2862                      On machines that extend byte operations and we have a
2863                      SUBREG where both the inner and outer modes are no wider
2864                      than a word and the inner mode is narrower, is integral,
2865                      and gets extended when loaded from memory, combine.c has
2866                      made assumptions about the behavior of the machine in such
2867                      register access.  If the data is, in fact, in memory we
2868                      must always load using the size assumed to be in the
2869                      register and let the insn do the different-sized
2870                      accesses.
2871
2872                      This is doubly true if WORD_REGISTER_OPERATIONS.  In
2873                      this case eliminate_regs has left non-paradoxical
2874                      subregs for push_reloads to see.  Make sure it does
2875                      by forcing the reload.
2876
2877                      ??? When is it right at this stage to have a subreg
2878                      of a mem that is _not_ to be handled specialy?  IMO
2879                      those should have been reduced to just a mem.  */
2880                   || ((GET_CODE (operand) == MEM
2881                        || (GET_CODE (operand)== REG
2882                            && REGNO (operand) >= FIRST_PSEUDO_REGISTER))
2883 #ifndef WORD_REGISTER_OPERATIONS
2884                       && (((GET_MODE_BITSIZE (GET_MODE (operand))
2885                             < BIGGEST_ALIGNMENT)
2886                            && (GET_MODE_SIZE (operand_mode[i])
2887                                > GET_MODE_SIZE (GET_MODE (operand))))
2888                           || (GET_CODE (operand) == MEM && BYTES_BIG_ENDIAN)
2889 #ifdef LOAD_EXTEND_OP
2890                           || (GET_MODE_SIZE (operand_mode[i]) <= UNITS_PER_WORD
2891                               && (GET_MODE_SIZE (GET_MODE (operand))
2892                                   <= UNITS_PER_WORD)
2893                               && (GET_MODE_SIZE (operand_mode[i])
2894                                   > GET_MODE_SIZE (GET_MODE (operand)))
2895                               && INTEGRAL_MODE_P (GET_MODE (operand))
2896                               && LOAD_EXTEND_OP (GET_MODE (operand)) != NIL)
2897 #endif
2898                           )
2899 #endif
2900                       )
2901                   /* This following hunk of code should no longer be
2902                      needed at all with SUBREG_BYTE.  If you need this
2903                      code back, please explain to me why so I can
2904                      fix the real problem.  -DaveM */
2905 #if 0
2906                   /* Subreg of a hard reg which can't handle the subreg's mode
2907                      or which would handle that mode in the wrong number of
2908                      registers for subregging to work.  */
2909                   || (GET_CODE (operand) == REG
2910                       && REGNO (operand) < FIRST_PSEUDO_REGISTER
2911                       && ((GET_MODE_SIZE (operand_mode[i]) <= UNITS_PER_WORD
2912                            && (GET_MODE_SIZE (GET_MODE (operand))
2913                                > UNITS_PER_WORD)
2914                            && ((GET_MODE_SIZE (GET_MODE (operand))
2915                                 / UNITS_PER_WORD)
2916                                != HARD_REGNO_NREGS (REGNO (operand),
2917                                                     GET_MODE (operand))))
2918                           || ! HARD_REGNO_MODE_OK (REGNO (operand) + offset,
2919                                                    operand_mode[i])))
2920 #endif
2921                   )
2922                 force_reload = 1;
2923             }
2924
2925           this_alternative[i] = (int) NO_REGS;
2926           this_alternative_win[i] = 0;
2927           this_alternative_match_win[i] = 0;
2928           this_alternative_offmemok[i] = 0;
2929           this_alternative_earlyclobber[i] = 0;
2930           this_alternative_matches[i] = -1;
2931
2932           /* An empty constraint or empty alternative
2933              allows anything which matched the pattern.  */
2934           if (*p == 0 || *p == ',')
2935             win = 1, badop = 0;
2936
2937           /* Scan this alternative's specs for this operand;
2938              set WIN if the operand fits any letter in this alternative.
2939              Otherwise, clear BADOP if this operand could
2940              fit some letter after reloads,
2941              or set WINREG if this operand could fit after reloads
2942              provided the constraint allows some registers.  */
2943
2944           while (*p && (c = *p++) != ',')
2945             switch (c)
2946               {
2947               case '=':  case '+':  case '*':
2948                 break;
2949
2950               case '%':
2951                 /* The last operand should not be marked commutative.  */
2952                 if (i != noperands - 1)
2953                   commutative = i;
2954                 break;
2955
2956               case '?':
2957                 reject += 6;
2958                 break;
2959
2960               case '!':
2961                 reject = 600;
2962                 break;
2963
2964               case '#':
2965                 /* Ignore rest of this alternative as far as
2966                    reloading is concerned.  */
2967                 while (*p && *p != ',')
2968                   p++;
2969                 break;
2970
2971               case '0':  case '1':  case '2':  case '3':  case '4':
2972               case '5':  case '6':  case '7':  case '8':  case '9':
2973                 c = strtoul (p - 1, &p, 10);
2974
2975                 this_alternative_matches[i] = c;
2976                 /* We are supposed to match a previous operand.
2977                    If we do, we win if that one did.
2978                    If we do not, count both of the operands as losers.
2979                    (This is too conservative, since most of the time
2980                    only a single reload insn will be needed to make
2981                    the two operands win.  As a result, this alternative
2982                    may be rejected when it is actually desirable.)  */
2983                 if ((swapped && (c != commutative || i != commutative + 1))
2984                     /* If we are matching as if two operands were swapped,
2985                        also pretend that operands_match had been computed
2986                        with swapped.
2987                        But if I is the second of those and C is the first,
2988                        don't exchange them, because operands_match is valid
2989                        only on one side of its diagonal.  */
2990                     ? (operands_match
2991                        [(c == commutative || c == commutative + 1)
2992                        ? 2 * commutative + 1 - c : c]
2993                        [(i == commutative || i == commutative + 1)
2994                        ? 2 * commutative + 1 - i : i])
2995                     : operands_match[c][i])
2996                   {
2997                     /* If we are matching a non-offsettable address where an
2998                        offsettable address was expected, then we must reject
2999                        this combination, because we can't reload it.  */
3000                     if (this_alternative_offmemok[c]
3001                         && GET_CODE (recog_data.operand[c]) == MEM
3002                         && this_alternative[c] == (int) NO_REGS
3003                         && ! this_alternative_win[c])
3004                       bad = 1;
3005
3006                     did_match = this_alternative_win[c];
3007                   }
3008                 else
3009                   {
3010                     /* Operands don't match.  */
3011                     rtx value;
3012                     /* Retroactively mark the operand we had to match
3013                        as a loser, if it wasn't already.  */
3014                     if (this_alternative_win[c])
3015                       losers++;
3016                     this_alternative_win[c] = 0;
3017                     if (this_alternative[c] == (int) NO_REGS)
3018                       bad = 1;
3019                     /* But count the pair only once in the total badness of
3020                        this alternative, if the pair can be a dummy reload.  */
3021                     value
3022                       = find_dummy_reload (recog_data.operand[i],
3023                                            recog_data.operand[c],
3024                                            recog_data.operand_loc[i],
3025                                            recog_data.operand_loc[c],
3026                                            operand_mode[i], operand_mode[c],
3027                                            this_alternative[c], -1,
3028                                            this_alternative_earlyclobber[c]);
3029
3030                     if (value != 0)
3031                       losers--;
3032                   }
3033                 /* This can be fixed with reloads if the operand
3034                    we are supposed to match can be fixed with reloads.  */
3035                 badop = 0;
3036                 this_alternative[i] = this_alternative[c];
3037
3038                 /* If we have to reload this operand and some previous
3039                    operand also had to match the same thing as this
3040                    operand, we don't know how to do that.  So reject this
3041                    alternative.  */
3042                 if (! did_match || force_reload)
3043                   for (j = 0; j < i; j++)
3044                     if (this_alternative_matches[j]
3045                         == this_alternative_matches[i])
3046                       badop = 1;
3047                 break;
3048
3049               case 'p':
3050                 /* All necessary reloads for an address_operand
3051                    were handled in find_reloads_address.  */
3052                 this_alternative[i] = (int) MODE_BASE_REG_CLASS (VOIDmode);
3053                 win = 1;
3054                 badop = 0;
3055                 break;
3056
3057               case 'm':
3058                 if (force_reload)
3059                   break;
3060                 if (GET_CODE (operand) == MEM
3061                     || (GET_CODE (operand) == REG
3062                         && REGNO (operand) >= FIRST_PSEUDO_REGISTER
3063                         && reg_renumber[REGNO (operand)] < 0))
3064                   win = 1;
3065                 if (CONSTANT_P (operand)
3066                     /* force_const_mem does not accept HIGH.  */
3067                     && GET_CODE (operand) != HIGH)
3068                   badop = 0;
3069                 constmemok = 1;
3070                 break;
3071
3072               case '<':
3073                 if (GET_CODE (operand) == MEM
3074                     && ! address_reloaded[i]
3075                     && (GET_CODE (XEXP (operand, 0)) == PRE_DEC
3076                         || GET_CODE (XEXP (operand, 0)) == POST_DEC))
3077                   win = 1;
3078                 break;
3079
3080               case '>':
3081                 if (GET_CODE (operand) == MEM
3082                     && ! address_reloaded[i]
3083                     && (GET_CODE (XEXP (operand, 0)) == PRE_INC
3084                         || GET_CODE (XEXP (operand, 0)) == POST_INC))
3085                   win = 1;
3086                 break;
3087
3088                 /* Memory operand whose address is not offsettable.  */
3089               case 'V':
3090                 if (force_reload)
3091                   break;
3092                 if (GET_CODE (operand) == MEM
3093                     && ! (ind_levels ? offsettable_memref_p (operand)
3094                           : offsettable_nonstrict_memref_p (operand))
3095                     /* Certain mem addresses will become offsettable
3096                        after they themselves are reloaded.  This is important;
3097                        we don't want our own handling of unoffsettables
3098                        to override the handling of reg_equiv_address.  */
3099                     && !(GET_CODE (XEXP (operand, 0)) == REG
3100                          && (ind_levels == 0
3101                              || reg_equiv_address[REGNO (XEXP (operand, 0))] != 0)))
3102                   win = 1;
3103                 break;
3104
3105                 /* Memory operand whose address is offsettable.  */
3106               case 'o':
3107                 if (force_reload)
3108                   break;
3109                 if ((GET_CODE (operand) == MEM
3110                      /* If IND_LEVELS, find_reloads_address won't reload a
3111                         pseudo that didn't get a hard reg, so we have to
3112                         reject that case.  */
3113                      && ((ind_levels ? offsettable_memref_p (operand)
3114                           : offsettable_nonstrict_memref_p (operand))
3115                          /* A reloaded address is offsettable because it is now
3116                             just a simple register indirect.  */
3117                          || address_reloaded[i]))
3118                     || (GET_CODE (operand) == REG
3119                         && REGNO (operand) >= FIRST_PSEUDO_REGISTER
3120                         && reg_renumber[REGNO (operand)] < 0
3121                         /* If reg_equiv_address is nonzero, we will be
3122                            loading it into a register; hence it will be
3123                            offsettable, but we cannot say that reg_equiv_mem
3124                            is offsettable without checking.  */
3125                         && ((reg_equiv_mem[REGNO (operand)] != 0
3126                              && offsettable_memref_p (reg_equiv_mem[REGNO (operand)]))
3127                             || (reg_equiv_address[REGNO (operand)] != 0))))
3128                   win = 1;
3129                 /* force_const_mem does not accept HIGH.  */
3130                 if ((CONSTANT_P (operand) && GET_CODE (operand) != HIGH)
3131                     || GET_CODE (operand) == MEM)
3132                   badop = 0;
3133                 constmemok = 1;
3134                 offmemok = 1;
3135                 break;
3136
3137               case '&':
3138                 /* Output operand that is stored before the need for the
3139                    input operands (and their index registers) is over.  */
3140                 earlyclobber = 1, this_earlyclobber = 1;
3141                 break;
3142
3143               case 'E':
3144               case 'F':
3145                 if (GET_CODE (operand) == CONST_DOUBLE)
3146                   win = 1;
3147                 break;
3148
3149               case 'G':
3150               case 'H':
3151                 if (GET_CODE (operand) == CONST_DOUBLE
3152                     && CONST_DOUBLE_OK_FOR_LETTER_P (operand, c))
3153                   win = 1;
3154                 break;
3155
3156               case 's':
3157                 if (GET_CODE (operand) == CONST_INT
3158                     || (GET_CODE (operand) == CONST_DOUBLE
3159                         && GET_MODE (operand) == VOIDmode))
3160                   break;
3161               case 'i':
3162                 if (CONSTANT_P (operand)
3163 #ifdef LEGITIMATE_PIC_OPERAND_P
3164                     && (! flag_pic || LEGITIMATE_PIC_OPERAND_P (operand))
3165 #endif
3166                     )
3167                   win = 1;
3168                 break;
3169
3170               case 'n':
3171                 if (GET_CODE (operand) == CONST_INT
3172                     || (GET_CODE (operand) == CONST_DOUBLE
3173                         && GET_MODE (operand) == VOIDmode))
3174                   win = 1;
3175                 break;
3176
3177               case 'I':
3178               case 'J':
3179               case 'K':
3180               case 'L':
3181               case 'M':
3182               case 'N':
3183               case 'O':
3184               case 'P':
3185                 if (GET_CODE (operand) == CONST_INT
3186                     && CONST_OK_FOR_LETTER_P (INTVAL (operand), c))
3187                   win = 1;
3188                 break;
3189
3190               case 'X':
3191                 win = 1;
3192                 break;
3193
3194               case 'g':
3195                 if (! force_reload
3196                     /* A PLUS is never a valid operand, but reload can make
3197                        it from a register when eliminating registers.  */
3198                     && GET_CODE (operand) != PLUS
3199                     /* A SCRATCH is not a valid operand.  */
3200                     && GET_CODE (operand) != SCRATCH
3201 #ifdef LEGITIMATE_PIC_OPERAND_P
3202                     && (! CONSTANT_P (operand)
3203                         || ! flag_pic
3204                         || LEGITIMATE_PIC_OPERAND_P (operand))
3205 #endif
3206                     && (GENERAL_REGS == ALL_REGS
3207                         || GET_CODE (operand) != REG
3208                         || (REGNO (operand) >= FIRST_PSEUDO_REGISTER
3209                             && reg_renumber[REGNO (operand)] < 0)))
3210                   win = 1;
3211                 /* Drop through into 'r' case.  */
3212
3213               case 'r':
3214                 this_alternative[i]
3215                   = (int) reg_class_subunion[this_alternative[i]][(int) GENERAL_REGS];
3216                 goto reg;
3217
3218               default:
3219                 if (REG_CLASS_FROM_LETTER (c) == NO_REGS)
3220                   {
3221 #ifdef EXTRA_CONSTRAINT
3222                     if (EXTRA_CONSTRAINT (operand, c))
3223                       win = 1;
3224 #endif
3225                     break;
3226                   }
3227
3228                 this_alternative[i]
3229                   = (int) reg_class_subunion[this_alternative[i]][(int) REG_CLASS_FROM_LETTER (c)];
3230               reg:
3231                 if (GET_MODE (operand) == BLKmode)
3232                   break;
3233                 winreg = 1;
3234                 if (GET_CODE (operand) == REG
3235                     && reg_fits_class_p (operand, this_alternative[i],
3236                                          offset, GET_MODE (recog_data.operand[i])))
3237                   win = 1;
3238                 break;
3239               }
3240
3241           constraints[i] = p;
3242
3243           /* If this operand could be handled with a reg,
3244              and some reg is allowed, then this operand can be handled.  */
3245           if (winreg && this_alternative[i] != (int) NO_REGS)
3246             badop = 0;
3247
3248           /* Record which operands fit this alternative.  */
3249           this_alternative_earlyclobber[i] = earlyclobber;
3250           if (win && ! force_reload)
3251             this_alternative_win[i] = 1;
3252           else if (did_match && ! force_reload)
3253             this_alternative_match_win[i] = 1;
3254           else
3255             {
3256               int const_to_mem = 0;
3257
3258               this_alternative_offmemok[i] = offmemok;
3259               losers++;
3260               if (badop)
3261                 bad = 1;
3262               /* Alternative loses if it has no regs for a reg operand.  */
3263               if (GET_CODE (operand) == REG
3264                   && this_alternative[i] == (int) NO_REGS
3265                   && this_alternative_matches[i] < 0)
3266                 bad = 1;
3267
3268               /* If this is a constant that is reloaded into the desired
3269                  class by copying it to memory first, count that as another
3270                  reload.  This is consistent with other code and is
3271                  required to avoid choosing another alternative when
3272                  the constant is moved into memory by this function on
3273                  an early reload pass.  Note that the test here is
3274                  precisely the same as in the code below that calls
3275                  force_const_mem.  */
3276               if (CONSTANT_P (operand)
3277                   /* force_const_mem does not accept HIGH.  */
3278                   && GET_CODE (operand) != HIGH
3279                   && ((PREFERRED_RELOAD_CLASS (operand,
3280                                                (enum reg_class) this_alternative[i])
3281                        == NO_REGS)
3282                       || no_input_reloads)
3283                   && operand_mode[i] != VOIDmode)
3284                 {
3285                   const_to_mem = 1;
3286                   if (this_alternative[i] != (int) NO_REGS)
3287                     losers++;
3288                 }
3289
3290               /* If we can't reload this value at all, reject this
3291                  alternative.  Note that we could also lose due to
3292                  LIMIT_RELOAD_RELOAD_CLASS, but we don't check that
3293                  here.  */
3294
3295               if (! CONSTANT_P (operand)
3296                   && (enum reg_class) this_alternative[i] != NO_REGS
3297                   && (PREFERRED_RELOAD_CLASS (operand,
3298                                               (enum reg_class) this_alternative[i])
3299                       == NO_REGS))
3300                 bad = 1;
3301
3302               /* Alternative loses if it requires a type of reload not
3303                  permitted for this insn.  We can always reload SCRATCH
3304                  and objects with a REG_UNUSED note.  */
3305               else if (GET_CODE (operand) != SCRATCH
3306                        && modified[i] != RELOAD_READ && no_output_reloads
3307                        && ! find_reg_note (insn, REG_UNUSED, operand))
3308                 bad = 1;
3309               else if (modified[i] != RELOAD_WRITE && no_input_reloads
3310                        && ! const_to_mem)
3311                 bad = 1;
3312
3313               /* We prefer to reload pseudos over reloading other things,
3314                  since such reloads may be able to be eliminated later.
3315                  If we are reloading a SCRATCH, we won't be generating any
3316                  insns, just using a register, so it is also preferred.
3317                  So bump REJECT in other cases.  Don't do this in the
3318                  case where we are forcing a constant into memory and
3319                  it will then win since we don't want to have a different
3320                  alternative match then.  */
3321               if (! (GET_CODE (operand) == REG
3322                      && REGNO (operand) >= FIRST_PSEUDO_REGISTER)
3323                   && GET_CODE (operand) != SCRATCH
3324                   && ! (const_to_mem && constmemok))
3325                 reject += 2;
3326
3327               /* Input reloads can be inherited more often than output
3328                  reloads can be removed, so penalize output reloads.  */
3329               if (operand_type[i] != RELOAD_FOR_INPUT
3330                   && GET_CODE (operand) != SCRATCH)
3331                 reject++;
3332             }
3333
3334           /* If this operand is a pseudo register that didn't get a hard
3335              reg and this alternative accepts some register, see if the
3336              class that we want is a subset of the preferred class for this
3337              register.  If not, but it intersects that class, use the
3338              preferred class instead.  If it does not intersect the preferred
3339              class, show that usage of this alternative should be discouraged;
3340              it will be discouraged more still if the register is `preferred
3341              or nothing'.  We do this because it increases the chance of
3342              reusing our spill register in a later insn and avoiding a pair
3343              of memory stores and loads.
3344
3345              Don't bother with this if this alternative will accept this
3346              operand.
3347
3348              Don't do this for a multiword operand, since it is only a
3349              small win and has the risk of requiring more spill registers,
3350              which could cause a large loss.
3351
3352              Don't do this if the preferred class has only one register
3353              because we might otherwise exhaust the class.  */
3354
3355           if (! win && ! did_match
3356               && this_alternative[i] != (int) NO_REGS
3357               && GET_MODE_SIZE (operand_mode[i]) <= UNITS_PER_WORD
3358               && reg_class_size[(int) preferred_class[i]] > 1)
3359             {
3360               if (! reg_class_subset_p (this_alternative[i],
3361                                         preferred_class[i]))
3362                 {
3363                   /* Since we don't have a way of forming the intersection,
3364                      we just do something special if the preferred class
3365                      is a subset of the class we have; that's the most
3366                      common case anyway.  */
3367                   if (reg_class_subset_p (preferred_class[i],
3368                                           this_alternative[i]))
3369                     this_alternative[i] = (int) preferred_class[i];
3370                   else
3371                     reject += (2 + 2 * pref_or_nothing[i]);
3372                 }
3373             }
3374         }
3375
3376       /* Now see if any output operands that are marked "earlyclobber"
3377          in this alternative conflict with any input operands
3378          or any memory addresses.  */
3379
3380       for (i = 0; i < noperands; i++)
3381         if (this_alternative_earlyclobber[i]
3382             && (this_alternative_win[i] || this_alternative_match_win[i]))
3383           {
3384             struct decomposition early_data;
3385
3386             early_data = decompose (recog_data.operand[i]);
3387
3388             if (modified[i] == RELOAD_READ)
3389               abort ();
3390
3391             if (this_alternative[i] == NO_REGS)
3392               {
3393                 this_alternative_earlyclobber[i] = 0;
3394                 if (this_insn_is_asm)
3395                   error_for_asm (this_insn,
3396                                  "`&' constraint used with no register class");
3397                 else
3398                   abort ();
3399               }
3400
3401             for (j = 0; j < noperands; j++)
3402               /* Is this an input operand or a memory ref?  */
3403               if ((GET_CODE (recog_data.operand[j]) == MEM
3404                    || modified[j] != RELOAD_WRITE)
3405                   && j != i
3406                   /* Ignore things like match_operator operands.  */
3407                   && *recog_data.constraints[j] != 0
3408                   /* Don't count an input operand that is constrained to match
3409                      the early clobber operand.  */
3410                   && ! (this_alternative_matches[j] == i
3411                         && rtx_equal_p (recog_data.operand[i],
3412                                         recog_data.operand[j]))
3413                   /* Is it altered by storing the earlyclobber operand?  */
3414                   && !immune_p (recog_data.operand[j], recog_data.operand[i],
3415                                 early_data))
3416                 {
3417                   /* If the output is in a single-reg class,
3418                      it's costly to reload it, so reload the input instead.  */
3419                   if (reg_class_size[this_alternative[i]] == 1
3420                       && (GET_CODE (recog_data.operand[j]) == REG
3421                           || GET_CODE (recog_data.operand[j]) == SUBREG))
3422                     {
3423                       losers++;
3424                       this_alternative_win[j] = 0;
3425                       this_alternative_match_win[j] = 0;
3426                     }
3427                   else
3428                     break;
3429                 }
3430             /* If an earlyclobber operand conflicts with something,
3431                it must be reloaded, so request this and count the cost.  */
3432             if (j != noperands)
3433               {
3434                 losers++;
3435                 this_alternative_win[i] = 0;
3436                 this_alternative_match_win[j] = 0;
3437                 for (j = 0; j < noperands; j++)
3438                   if (this_alternative_matches[j] == i
3439                       && this_alternative_match_win[j])
3440                     {
3441                       this_alternative_win[j] = 0;
3442                       this_alternative_match_win[j] = 0;
3443                       losers++;
3444                     }
3445               }
3446           }
3447
3448       /* If one alternative accepts all the operands, no reload required,
3449          choose that alternative; don't consider the remaining ones.  */
3450       if (losers == 0)
3451         {
3452           /* Unswap these so that they are never swapped at `finish'.  */
3453           if (commutative >= 0)
3454             {
3455               recog_data.operand[commutative] = substed_operand[commutative];
3456               recog_data.operand[commutative + 1]
3457                 = substed_operand[commutative + 1];
3458             }
3459           for (i = 0; i < noperands; i++)
3460             {
3461               goal_alternative_win[i] = this_alternative_win[i];
3462               goal_alternative_match_win[i] = this_alternative_match_win[i];
3463               goal_alternative[i] = this_alternative[i];
3464               goal_alternative_offmemok[i] = this_alternative_offmemok[i];
3465               goal_alternative_matches[i] = this_alternative_matches[i];
3466               goal_alternative_earlyclobber[i]
3467                 = this_alternative_earlyclobber[i];
3468             }
3469           goal_alternative_number = this_alternative_number;
3470           goal_alternative_swapped = swapped;
3471           goal_earlyclobber = this_earlyclobber;
3472           goto finish;
3473         }
3474
3475       /* REJECT, set by the ! and ? constraint characters and when a register
3476          would be reloaded into a non-preferred class, discourages the use of
3477          this alternative for a reload goal.  REJECT is incremented by six
3478          for each ? and two for each non-preferred class.  */
3479       losers = losers * 6 + reject;
3480
3481       /* If this alternative can be made to work by reloading,
3482          and it needs less reloading than the others checked so far,
3483          record it as the chosen goal for reloading.  */
3484       if (! bad && best > losers)
3485         {
3486           for (i = 0; i < noperands; i++)
3487             {
3488               goal_alternative[i] = this_alternative[i];
3489               goal_alternative_win[i] = this_alternative_win[i];
3490               goal_alternative_match_win[i] = this_alternative_match_win[i];
3491               goal_alternative_offmemok[i] = this_alternative_offmemok[i];
3492               goal_alternative_matches[i] = this_alternative_matches[i];
3493               goal_alternative_earlyclobber[i]
3494                 = this_alternative_earlyclobber[i];
3495             }
3496           goal_alternative_swapped = swapped;
3497           best = losers;
3498           goal_alternative_number = this_alternative_number;
3499           goal_earlyclobber = this_earlyclobber;
3500         }
3501     }
3502
3503   /* If insn is commutative (it's safe to exchange a certain pair of operands)
3504      then we need to try each alternative twice,
3505      the second time matching those two operands
3506      as if we had exchanged them.
3507      To do this, really exchange them in operands.
3508
3509      If we have just tried the alternatives the second time,
3510      return operands to normal and drop through.  */
3511
3512   if (commutative >= 0)
3513     {
3514       swapped = !swapped;
3515       if (swapped)
3516         {
3517           enum reg_class tclass;
3518           int t;
3519
3520           recog_data.operand[commutative] = substed_operand[commutative + 1];
3521           recog_data.operand[commutative + 1] = substed_operand[commutative];
3522           /* Swap the duplicates too.  */
3523           for (i = 0; i < recog_data.n_dups; i++)
3524             if (recog_data.dup_num[i] == commutative
3525                 || recog_data.dup_num[i] == commutative + 1)
3526               *recog_data.dup_loc[i]
3527                  = recog_data.operand[(int) recog_data.dup_num[i]];
3528
3529           tclass = preferred_class[commutative];
3530           preferred_class[commutative] = preferred_class[commutative + 1];
3531           preferred_class[commutative + 1] = tclass;
3532
3533           t = pref_or_nothing[commutative];
3534           pref_or_nothing[commutative] = pref_or_nothing[commutative + 1];
3535           pref_or_nothing[commutative + 1] = t;
3536
3537           memcpy (constraints, recog_data.constraints,
3538                   noperands * sizeof (char *));
3539           goto try_swapped;
3540         }
3541       else
3542         {
3543           recog_data.operand[commutative] = substed_operand[commutative];
3544           recog_data.operand[commutative + 1]
3545             = substed_operand[commutative + 1];
3546           /* Unswap the duplicates too.  */
3547           for (i = 0; i < recog_data.n_dups; i++)
3548             if (recog_data.dup_num[i] == commutative
3549                 || recog_data.dup_num[i] == commutative + 1)
3550               *recog_data.dup_loc[i]
3551                  = recog_data.operand[(int) recog_data.dup_num[i]];
3552         }
3553     }
3554
3555   /* The operands don't meet the constraints.
3556      goal_alternative describes the alternative
3557      that we could reach by reloading the fewest operands.
3558      Reload so as to fit it.  */
3559
3560   if (best == MAX_RECOG_OPERANDS * 2 + 600)
3561     {
3562       /* No alternative works with reloads??  */
3563       if (insn_code_number >= 0)
3564         fatal_insn ("unable to generate reloads for:", insn);
3565       error_for_asm (insn, "inconsistent operand constraints in an `asm'");
3566       /* Avoid further trouble with this insn.  */
3567       PATTERN (insn) = gen_rtx_USE (VOIDmode, const0_rtx);
3568       n_reloads = 0;
3569       return 0;
3570     }
3571
3572   /* Jump to `finish' from above if all operands are valid already.
3573      In that case, goal_alternative_win is all 1.  */
3574  finish:
3575
3576   /* Right now, for any pair of operands I and J that are required to match,
3577      with I < J,
3578      goal_alternative_matches[J] is I.
3579      Set up goal_alternative_matched as the inverse function:
3580      goal_alternative_matched[I] = J.  */
3581
3582   for (i = 0; i < noperands; i++)
3583     goal_alternative_matched[i] = -1;
3584
3585   for (i = 0; i < noperands; i++)
3586     if (! goal_alternative_win[i]
3587         && goal_alternative_matches[i] >= 0)
3588       goal_alternative_matched[goal_alternative_matches[i]] = i;
3589
3590   for (i = 0; i < noperands; i++)
3591     goal_alternative_win[i] |= goal_alternative_match_win[i];
3592
3593   /* If the best alternative is with operands 1 and 2 swapped,
3594      consider them swapped before reporting the reloads.  Update the
3595      operand numbers of any reloads already pushed.  */
3596
3597   if (goal_alternative_swapped)
3598     {
3599       rtx tem;
3600
3601       tem = substed_operand[commutative];
3602       substed_operand[commutative] = substed_operand[commutative + 1];
3603       substed_operand[commutative + 1] = tem;
3604       tem = recog_data.operand[commutative];
3605       recog_data.operand[commutative] = recog_data.operand[commutative + 1];
3606       recog_data.operand[commutative + 1] = tem;
3607       tem = *recog_data.operand_loc[commutative];
3608       *recog_data.operand_loc[commutative]
3609         = *recog_data.operand_loc[commutative + 1];
3610       *recog_data.operand_loc[commutative + 1] = tem;
3611
3612       for (i = 0; i < n_reloads; i++)
3613         {
3614           if (rld[i].opnum == commutative)
3615             rld[i].opnum = commutative + 1;
3616           else if (rld[i].opnum == commutative + 1)
3617             rld[i].opnum = commutative;
3618         }
3619     }
3620
3621   for (i = 0; i < noperands; i++)
3622     {
3623       operand_reloadnum[i] = -1;
3624
3625       /* If this is an earlyclobber operand, we need to widen the scope.
3626          The reload must remain valid from the start of the insn being
3627          reloaded until after the operand is stored into its destination.
3628          We approximate this with RELOAD_OTHER even though we know that we
3629          do not conflict with RELOAD_FOR_INPUT_ADDRESS reloads.
3630
3631          One special case that is worth checking is when we have an
3632          output that is earlyclobber but isn't used past the insn (typically
3633          a SCRATCH).  In this case, we only need have the reload live
3634          through the insn itself, but not for any of our input or output
3635          reloads.
3636          But we must not accidentally narrow the scope of an existing
3637          RELOAD_OTHER reload - leave these alone.
3638
3639          In any case, anything needed to address this operand can remain
3640          however they were previously categorized.  */
3641
3642       if (goal_alternative_earlyclobber[i] && operand_type[i] != RELOAD_OTHER)
3643         operand_type[i]
3644           = (find_reg_note (insn, REG_UNUSED, recog_data.operand[i])
3645              ? RELOAD_FOR_INSN : RELOAD_OTHER);
3646     }
3647
3648   /* Any constants that aren't allowed and can't be reloaded
3649      into registers are here changed into memory references.  */
3650   for (i = 0; i < noperands; i++)
3651     if (! goal_alternative_win[i]
3652         && CONSTANT_P (recog_data.operand[i])
3653         /* force_const_mem does not accept HIGH.  */
3654         && GET_CODE (recog_data.operand[i]) != HIGH
3655         && ((PREFERRED_RELOAD_CLASS (recog_data.operand[i],
3656                                      (enum reg_class) goal_alternative[i])
3657              == NO_REGS)
3658             || no_input_reloads)
3659         && operand_mode[i] != VOIDmode)
3660       {
3661         substed_operand[i] = recog_data.operand[i]
3662           = find_reloads_toplev (force_const_mem (operand_mode[i],
3663                                                   recog_data.operand[i]),
3664                                  i, address_type[i], ind_levels, 0, insn,
3665                                  NULL);
3666         if (alternative_allows_memconst (recog_data.constraints[i],
3667                                          goal_alternative_number))
3668           goal_alternative_win[i] = 1;
3669       }
3670
3671   /* Record the values of the earlyclobber operands for the caller.  */
3672   if (goal_earlyclobber)
3673     for (i = 0; i < noperands; i++)
3674       if (goal_alternative_earlyclobber[i])
3675         reload_earlyclobbers[n_earlyclobbers++] = recog_data.operand[i];
3676
3677   /* Now record reloads for all the operands that need them.  */
3678   for (i = 0; i < noperands; i++)
3679     if (! goal_alternative_win[i])
3680       {
3681         /* Operands that match previous ones have already been handled.  */
3682         if (goal_alternative_matches[i] >= 0)
3683           ;
3684         /* Handle an operand with a nonoffsettable address
3685            appearing where an offsettable address will do
3686            by reloading the address into a base register.
3687
3688            ??? We can also do this when the operand is a register and
3689            reg_equiv_mem is not offsettable, but this is a bit tricky,
3690            so we don't bother with it.  It may not be worth doing.  */
3691         else if (goal_alternative_matched[i] == -1
3692                  && goal_alternative_offmemok[i]
3693                  && GET_CODE (recog_data.operand[i]) == MEM)
3694           {
3695             operand_reloadnum[i]
3696               = push_reload (XEXP (recog_data.operand[i], 0), NULL_RTX,
3697                              &XEXP (recog_data.operand[i], 0), (rtx*) 0,
3698                              MODE_BASE_REG_CLASS (VOIDmode),
3699                              GET_MODE (XEXP (recog_data.operand[i], 0)),
3700                              VOIDmode, 0, 0, i, RELOAD_FOR_INPUT);
3701             rld[operand_reloadnum[i]].inc
3702               = GET_MODE_SIZE (GET_MODE (recog_data.operand[i]));
3703
3704             /* If this operand is an output, we will have made any
3705                reloads for its address as RELOAD_FOR_OUTPUT_ADDRESS, but
3706                now we are treating part of the operand as an input, so
3707                we must change these to RELOAD_FOR_INPUT_ADDRESS.  */
3708
3709             if (modified[i] == RELOAD_WRITE)
3710               {
3711                 for (j = 0; j < n_reloads; j++)
3712                   {
3713                     if (rld[j].opnum == i)
3714                       {
3715                         if (rld[j].when_needed == RELOAD_FOR_OUTPUT_ADDRESS)
3716                           rld[j].when_needed = RELOAD_FOR_INPUT_ADDRESS;
3717                         else if (rld[j].when_needed
3718                                  == RELOAD_FOR_OUTADDR_ADDRESS)
3719                           rld[j].when_needed = RELOAD_FOR_INPADDR_ADDRESS;
3720                       }
3721                   }
3722               }
3723           }
3724         else if (goal_alternative_matched[i] == -1)
3725           {
3726             operand_reloadnum[i]
3727               = push_reload ((modified[i] != RELOAD_WRITE
3728                               ? recog_data.operand[i] : 0),
3729                              (modified[i] != RELOAD_READ
3730                               ? recog_data.operand[i] : 0),
3731                              (modified[i] != RELOAD_WRITE
3732                               ? recog_data.operand_loc[i] : 0),
3733                              (modified[i] != RELOAD_READ
3734                               ? recog_data.operand_loc[i] : 0),
3735                              (enum reg_class) goal_alternative[i],
3736                              (modified[i] == RELOAD_WRITE
3737                               ? VOIDmode : operand_mode[i]),
3738                              (modified[i] == RELOAD_READ
3739                               ? VOIDmode : operand_mode[i]),
3740                              (insn_code_number < 0 ? 0
3741                               : insn_data[insn_code_number].operand[i].strict_low),
3742                              0, i, operand_type[i]);
3743           }
3744         /* In a matching pair of operands, one must be input only
3745            and the other must be output only.
3746            Pass the input operand as IN and the other as OUT.  */
3747         else if (modified[i] == RELOAD_READ
3748                  && modified[goal_alternative_matched[i]] == RELOAD_WRITE)
3749           {
3750             operand_reloadnum[i]
3751               = push_reload (recog_data.operand[i],
3752                              recog_data.operand[goal_alternative_matched[i]],
3753                              recog_data.operand_loc[i],
3754                              recog_data.operand_loc[goal_alternative_matched[i]],
3755                              (enum reg_class) goal_alternative[i],
3756                              operand_mode[i],
3757                              operand_mode[goal_alternative_matched[i]],
3758                              0, 0, i, RELOAD_OTHER);
3759             operand_reloadnum[goal_alternative_matched[i]] = output_reloadnum;
3760           }
3761         else if (modified[i] == RELOAD_WRITE
3762                  && modified[goal_alternative_matched[i]] == RELOAD_READ)
3763           {
3764             operand_reloadnum[goal_alternative_matched[i]]
3765               = push_reload (recog_data.operand[goal_alternative_matched[i]],
3766                              recog_data.operand[i],
3767                              recog_data.operand_loc[goal_alternative_matched[i]],
3768                              recog_data.operand_loc[i],
3769                              (enum reg_class) goal_alternative[i],
3770                              operand_mode[goal_alternative_matched[i]],
3771                              operand_mode[i],
3772                              0, 0, i, RELOAD_OTHER);
3773             operand_reloadnum[i] = output_reloadnum;
3774           }
3775         else if (insn_code_number >= 0)
3776           abort ();
3777         else
3778           {
3779             error_for_asm (insn, "inconsistent operand constraints in an `asm'");
3780             /* Avoid further trouble with this insn.  */
3781             PATTERN (insn) = gen_rtx_USE (VOIDmode, const0_rtx);
3782             n_reloads = 0;
3783             return 0;
3784           }
3785       }
3786     else if (goal_alternative_matched[i] < 0
3787              && goal_alternative_matches[i] < 0
3788              && optimize)
3789       {
3790         /* For each non-matching operand that's a MEM or a pseudo-register
3791            that didn't get a hard register, make an optional reload.
3792            This may get done even if the insn needs no reloads otherwise.  */
3793
3794         rtx operand = recog_data.operand[i];
3795
3796         while (GET_CODE (operand) == SUBREG)
3797           operand = SUBREG_REG (operand);
3798         if ((GET_CODE (operand) == MEM
3799              || (GET_CODE (operand) == REG
3800                  && REGNO (operand) >= FIRST_PSEUDO_REGISTER))
3801             /* If this is only for an output, the optional reload would not
3802                actually cause us to use a register now, just note that
3803                something is stored here.  */
3804             && ((enum reg_class) goal_alternative[i] != NO_REGS
3805                 || modified[i] == RELOAD_WRITE)
3806             && ! no_input_reloads
3807             /* An optional output reload might allow to delete INSN later.
3808                We mustn't make in-out reloads on insns that are not permitted
3809                output reloads.
3810                If this is an asm, we can't delete it; we must not even call
3811                push_reload for an optional output reload in this case,
3812                because we can't be sure that the constraint allows a register,
3813                and push_reload verifies the constraints for asms.  */
3814             && (modified[i] == RELOAD_READ
3815                 || (! no_output_reloads && ! this_insn_is_asm)))
3816           operand_reloadnum[i]
3817             = push_reload ((modified[i] != RELOAD_WRITE
3818                             ? recog_data.operand[i] : 0),
3819                            (modified[i] != RELOAD_READ
3820                             ? recog_data.operand[i] : 0),
3821                            (modified[i] != RELOAD_WRITE
3822                             ? recog_data.operand_loc[i] : 0),
3823                            (modified[i] != RELOAD_READ
3824                             ? recog_data.operand_loc[i] : 0),
3825                            (enum reg_class) goal_alternative[i],
3826                            (modified[i] == RELOAD_WRITE
3827                             ? VOIDmode : operand_mode[i]),
3828                            (modified[i] == RELOAD_READ
3829                             ? VOIDmode : operand_mode[i]),
3830                            (insn_code_number < 0 ? 0
3831                             : insn_data[insn_code_number].operand[i].strict_low),
3832                            1, i, operand_type[i]);
3833         /* If a memory reference remains (either as a MEM or a pseudo that
3834            did not get a hard register), yet we can't make an optional
3835            reload, check if this is actually a pseudo register reference;
3836            we then need to emit a USE and/or a CLOBBER so that reload
3837            inheritance will do the right thing.  */
3838         else if (replace
3839                  && (GET_CODE (operand) == MEM
3840                      || (GET_CODE (operand) == REG
3841                          && REGNO (operand) >= FIRST_PSEUDO_REGISTER
3842                          && reg_renumber [REGNO (operand)] < 0)))
3843           {
3844             operand = *recog_data.operand_loc[i];
3845
3846             while (GET_CODE (operand) == SUBREG)
3847               operand = SUBREG_REG (operand);
3848             if (GET_CODE (operand) == REG)
3849               {
3850                 if (modified[i] != RELOAD_WRITE)
3851                   /* We mark the USE with QImode so that we recognize
3852                      it as one that can be safely deleted at the end
3853                      of reload.  */
3854                   PUT_MODE (emit_insn_before (gen_rtx_USE (VOIDmode, operand),
3855                                               insn), QImode);
3856                 if (modified[i] != RELOAD_READ)
3857                   emit_insn_after (gen_rtx_CLOBBER (VOIDmode, operand), insn);
3858               }
3859           }
3860       }
3861     else if (goal_alternative_matches[i] >= 0
3862              && goal_alternative_win[goal_alternative_matches[i]]
3863              && modified[i] == RELOAD_READ
3864              && modified[goal_alternative_matches[i]] == RELOAD_WRITE
3865              && ! no_input_reloads && ! no_output_reloads
3866              && optimize)
3867       {
3868         /* Similarly, make an optional reload for a pair of matching
3869            objects that are in MEM or a pseudo that didn't get a hard reg.  */
3870
3871         rtx operand = recog_data.operand[i];
3872
3873         while (GET_CODE (operand) == SUBREG)
3874           operand = SUBREG_REG (operand);
3875         if ((GET_CODE (operand) == MEM
3876              || (GET_CODE (operand) == REG
3877                  && REGNO (operand) >= FIRST_PSEUDO_REGISTER))
3878             && ((enum reg_class) goal_alternative[goal_alternative_matches[i]]
3879                 != NO_REGS))
3880           operand_reloadnum[i] = operand_reloadnum[goal_alternative_matches[i]]
3881             = push_reload (recog_data.operand[goal_alternative_matches[i]],
3882                            recog_data.operand[i],
3883                            recog_data.operand_loc[goal_alternative_matches[i]],
3884                            recog_data.operand_loc[i],
3885                            (enum reg_class) goal_alternative[goal_alternative_matches[i]],
3886                            operand_mode[goal_alternative_matches[i]],
3887                            operand_mode[i],
3888                            0, 1, goal_alternative_matches[i], RELOAD_OTHER);
3889       }
3890
3891   /* Perform whatever substitutions on the operands we are supposed
3892      to make due to commutativity or replacement of registers
3893      with equivalent constants or memory slots.  */
3894
3895   for (i = 0; i < noperands; i++)
3896     {
3897       /* We only do this on the last pass through reload, because it is
3898          possible for some data (like reg_equiv_address) to be changed during
3899          later passes.  Moreover, we loose the opportunity to get a useful
3900          reload_{in,out}_reg when we do these replacements.  */
3901
3902       if (replace)
3903         {
3904           rtx substitution = substed_operand[i];
3905
3906           *recog_data.operand_loc[i] = substitution;
3907
3908           /* If we're replacing an operand with a LABEL_REF, we need
3909              to make sure that there's a REG_LABEL note attached to
3910              this instruction.  */
3911           if (GET_CODE (insn) != JUMP_INSN
3912               && GET_CODE (substitution) == LABEL_REF
3913               && !find_reg_note (insn, REG_LABEL, XEXP (substitution, 0)))
3914             REG_NOTES (insn) = gen_rtx_INSN_LIST (REG_LABEL,
3915                                                   XEXP (substitution, 0),
3916                                                   REG_NOTES (insn));
3917         }
3918       else
3919         retval |= (substed_operand[i] != *recog_data.operand_loc[i]);
3920     }
3921
3922   /* If this insn pattern contains any MATCH_DUP's, make sure that
3923      they will be substituted if the operands they match are substituted.
3924      Also do now any substitutions we already did on the operands.
3925
3926      Don't do this if we aren't making replacements because we might be
3927      propagating things allocated by frame pointer elimination into places
3928      it doesn't expect.  */
3929
3930   if (insn_code_number >= 0 && replace)
3931     for (i = insn_data[insn_code_number].n_dups - 1; i >= 0; i--)
3932       {
3933         int opno = recog_data.dup_num[i];
3934         *recog_data.dup_loc[i] = *recog_data.operand_loc[opno];
3935         if (operand_reloadnum[opno] >= 0)
3936           push_replacement (recog_data.dup_loc[i], operand_reloadnum[opno],
3937                             insn_data[insn_code_number].operand[opno].mode);
3938       }
3939
3940 #if 0
3941   /* This loses because reloading of prior insns can invalidate the equivalence
3942      (or at least find_equiv_reg isn't smart enough to find it any more),
3943      causing this insn to need more reload regs than it needed before.
3944      It may be too late to make the reload regs available.
3945      Now this optimization is done safely in choose_reload_regs.  */
3946
3947   /* For each reload of a reg into some other class of reg,
3948      search for an existing equivalent reg (same value now) in the right class.
3949      We can use it as long as we don't need to change its contents.  */
3950   for (i = 0; i < n_reloads; i++)
3951     if (rld[i].reg_rtx == 0
3952         && rld[i].in != 0
3953         && GET_CODE (rld[i].in) == REG
3954         && rld[i].out == 0)
3955       {
3956         rld[i].reg_rtx
3957           = find_equiv_reg (rld[i].in, insn, rld[i].class, -1,
3958                             static_reload_reg_p, 0, rld[i].inmode);
3959         /* Prevent generation of insn to load the value
3960            because the one we found already has the value.  */
3961         if (rld[i].reg_rtx)
3962           rld[i].in = rld[i].reg_rtx;
3963       }
3964 #endif
3965
3966   /* Perhaps an output reload can be combined with another
3967      to reduce needs by one.  */
3968   if (!goal_earlyclobber)
3969     combine_reloads ();
3970
3971   /* If we have a pair of reloads for parts of an address, they are reloading
3972      the same object, the operands themselves were not reloaded, and they
3973      are for two operands that are supposed to match, merge the reloads and
3974      change the type of the surviving reload to RELOAD_FOR_OPERAND_ADDRESS.  */
3975
3976   for (i = 0; i < n_reloads; i++)
3977     {
3978       int k;
3979
3980       for (j = i + 1; j < n_reloads; j++)
3981         if ((rld[i].when_needed == RELOAD_FOR_INPUT_ADDRESS
3982              || rld[i].when_needed == RELOAD_FOR_OUTPUT_ADDRESS
3983              || rld[i].when_needed == RELOAD_FOR_INPADDR_ADDRESS
3984              || rld[i].when_needed == RELOAD_FOR_OUTADDR_ADDRESS)
3985             && (rld[j].when_needed == RELOAD_FOR_INPUT_ADDRESS
3986                 || rld[j].when_needed == RELOAD_FOR_OUTPUT_ADDRESS
3987                 || rld[j].when_needed == RELOAD_FOR_INPADDR_ADDRESS
3988                 || rld[j].when_needed == RELOAD_FOR_OUTADDR_ADDRESS)
3989             && rtx_equal_p (rld[i].in, rld[j].in)
3990             && (operand_reloadnum[rld[i].opnum] < 0
3991                 || rld[operand_reloadnum[rld[i].opnum]].optional)
3992             && (operand_reloadnum[rld[j].opnum] < 0
3993                 || rld[operand_reloadnum[rld[j].opnum]].optional)
3994             && (goal_alternative_matches[rld[i].opnum] == rld[j].opnum
3995                 || (goal_alternative_matches[rld[j].opnum]
3996                     == rld[i].opnum)))
3997           {
3998             for (k = 0; k < n_replacements; k++)
3999               if (replacements[k].what == j)
4000                 replacements[k].what = i;
4001
4002             if (rld[i].when_needed == RELOAD_FOR_INPADDR_ADDRESS
4003                 || rld[i].when_needed == RELOAD_FOR_OUTADDR_ADDRESS)
4004               rld[i].when_needed = RELOAD_FOR_OPADDR_ADDR;
4005             else
4006               rld[i].when_needed = RELOAD_FOR_OPERAND_ADDRESS;
4007             rld[j].in = 0;
4008           }
4009     }
4010
4011   /* Scan all the reloads and update their type.
4012      If a reload is for the address of an operand and we didn't reload
4013      that operand, change the type.  Similarly, change the operand number
4014      of a reload when two operands match.  If a reload is optional, treat it
4015      as though the operand isn't reloaded.
4016
4017      ??? This latter case is somewhat odd because if we do the optional
4018      reload, it means the object is hanging around.  Thus we need only
4019      do the address reload if the optional reload was NOT done.
4020
4021      Change secondary reloads to be the address type of their operand, not
4022      the normal type.
4023
4024      If an operand's reload is now RELOAD_OTHER, change any
4025      RELOAD_FOR_INPUT_ADDRESS reloads of that operand to
4026      RELOAD_FOR_OTHER_ADDRESS.  */
4027
4028   for (i = 0; i < n_reloads; i++)
4029     {
4030       if (rld[i].secondary_p
4031           && rld[i].when_needed == operand_type[rld[i].opnum])
4032         rld[i].when_needed = address_type[rld[i].opnum];
4033
4034       if ((rld[i].when_needed == RELOAD_FOR_INPUT_ADDRESS
4035            || rld[i].when_needed == RELOAD_FOR_OUTPUT_ADDRESS
4036            || rld[i].when_needed == RELOAD_FOR_INPADDR_ADDRESS
4037            || rld[i].when_needed == RELOAD_FOR_OUTADDR_ADDRESS)
4038           && (operand_reloadnum[rld[i].opnum] < 0
4039               || rld[operand_reloadnum[rld[i].opnum]].optional))
4040         {
4041           /* If we have a secondary reload to go along with this reload,
4042              change its type to RELOAD_FOR_OPADDR_ADDR.  */
4043
4044           if ((rld[i].when_needed == RELOAD_FOR_INPUT_ADDRESS
4045                || rld[i].when_needed == RELOAD_FOR_INPADDR_ADDRESS)
4046               && rld[i].secondary_in_reload != -1)
4047             {
4048               int secondary_in_reload = rld[i].secondary_in_reload;
4049
4050               rld[secondary_in_reload].when_needed = RELOAD_FOR_OPADDR_ADDR;
4051
4052               /* If there's a tertiary reload we have to change it also.  */
4053               if (secondary_in_reload > 0
4054                   && rld[secondary_in_reload].secondary_in_reload != -1)
4055                 rld[rld[secondary_in_reload].secondary_in_reload].when_needed
4056                   = RELOAD_FOR_OPADDR_ADDR;
4057             }
4058
4059           if ((rld[i].when_needed == RELOAD_FOR_OUTPUT_ADDRESS
4060                || rld[i].when_needed == RELOAD_FOR_OUTADDR_ADDRESS)
4061               && rld[i].secondary_out_reload != -1)
4062             {
4063               int secondary_out_reload = rld[i].secondary_out_reload;
4064
4065               rld[secondary_out_reload].when_needed = RELOAD_FOR_OPADDR_ADDR;
4066
4067               /* If there's a tertiary reload we have to change it also.  */
4068               if (secondary_out_reload
4069                   && rld[secondary_out_reload].secondary_out_reload != -1)
4070                 rld[rld[secondary_out_reload].secondary_out_reload].when_needed
4071                   = RELOAD_FOR_OPADDR_ADDR;
4072             }
4073
4074           if (rld[i].when_needed == RELOAD_FOR_INPADDR_ADDRESS
4075               || rld[i].when_needed == RELOAD_FOR_OUTADDR_ADDRESS)
4076             rld[i].when_needed = RELOAD_FOR_OPADDR_ADDR;
4077           else
4078             rld[i].when_needed = RELOAD_FOR_OPERAND_ADDRESS;
4079         }
4080
4081       if ((rld[i].when_needed == RELOAD_FOR_INPUT_ADDRESS
4082            || rld[i].when_needed == RELOAD_FOR_INPADDR_ADDRESS)
4083           && operand_reloadnum[rld[i].opnum] >= 0
4084           && (rld[operand_reloadnum[rld[i].opnum]].when_needed
4085               == RELOAD_OTHER))
4086         rld[i].when_needed = RELOAD_FOR_OTHER_ADDRESS;
4087
4088       if (goal_alternative_matches[rld[i].opnum] >= 0)
4089         rld[i].opnum = goal_alternative_matches[rld[i].opnum];
4090     }
4091
4092   /* Scan all the reloads, and check for RELOAD_FOR_OPERAND_ADDRESS reloads.
4093      If we have more than one, then convert all RELOAD_FOR_OPADDR_ADDR
4094      reloads to RELOAD_FOR_OPERAND_ADDRESS reloads.
4095
4096      choose_reload_regs assumes that RELOAD_FOR_OPADDR_ADDR reloads never
4097      conflict with RELOAD_FOR_OPERAND_ADDRESS reloads.  This is true for a
4098      single pair of RELOAD_FOR_OPADDR_ADDR/RELOAD_FOR_OPERAND_ADDRESS reloads.
4099      However, if there is more than one RELOAD_FOR_OPERAND_ADDRESS reload,
4100      then a RELOAD_FOR_OPADDR_ADDR reload conflicts with all
4101      RELOAD_FOR_OPERAND_ADDRESS reloads other than the one that uses it.
4102      This is complicated by the fact that a single operand can have more
4103      than one RELOAD_FOR_OPERAND_ADDRESS reload.  It is very difficult to fix
4104      choose_reload_regs without affecting code quality, and cases that
4105      actually fail are extremely rare, so it turns out to be better to fix
4106      the problem here by not generating cases that choose_reload_regs will
4107      fail for.  */
4108   /* There is a similar problem with RELOAD_FOR_INPUT_ADDRESS /
4109      RELOAD_FOR_OUTPUT_ADDRESS when there is more than one of a kind for
4110      a single operand.
4111      We can reduce the register pressure by exploiting that a
4112      RELOAD_FOR_X_ADDR_ADDR that precedes all RELOAD_FOR_X_ADDRESS reloads
4113      does not conflict with any of them, if it is only used for the first of
4114      the RELOAD_FOR_X_ADDRESS reloads.  */
4115   {
4116     int first_op_addr_num = -2;
4117     int first_inpaddr_num[MAX_RECOG_OPERANDS];
4118     int first_outpaddr_num[MAX_RECOG_OPERANDS];
4119     int need_change = 0;
4120     /* We use last_op_addr_reload and the contents of the above arrays
4121        first as flags - -2 means no instance encountered, -1 means exactly
4122        one instance encountered.
4123        If more than one instance has been encountered, we store the reload
4124        number of the first reload of the kind in question; reload numbers
4125        are known to be non-negative.  */
4126     for (i = 0; i < noperands; i++)
4127       first_inpaddr_num[i] = first_outpaddr_num[i] = -2;
4128     for (i = n_reloads - 1; i >= 0; i--)
4129       {
4130         switch (rld[i].when_needed)
4131           {
4132           case RELOAD_FOR_OPERAND_ADDRESS:
4133             if (++first_op_addr_num >= 0)
4134               {
4135                 first_op_addr_num = i;
4136                 need_change = 1;
4137               }
4138             break;
4139           case RELOAD_FOR_INPUT_ADDRESS:
4140             if (++first_inpaddr_num[rld[i].opnum] >= 0)
4141               {
4142                 first_inpaddr_num[rld[i].opnum] = i;
4143                 need_change = 1;
4144               }
4145             break;
4146           case RELOAD_FOR_OUTPUT_ADDRESS:
4147             if (++first_outpaddr_num[rld[i].opnum] >= 0)
4148               {
4149                 first_outpaddr_num[rld[i].opnum] = i;
4150                 need_change = 1;
4151               }
4152             break;
4153           default:
4154             break;
4155           }
4156       }
4157
4158     if (need_change)
4159       {
4160         for (i = 0; i < n_reloads; i++)
4161           {
4162             int first_num;
4163             enum reload_type type;
4164
4165             switch (rld[i].when_needed)
4166               {
4167               case RELOAD_FOR_OPADDR_ADDR:
4168                 first_num = first_op_addr_num;
4169                 type = RELOAD_FOR_OPERAND_ADDRESS;
4170                 break;
4171               case RELOAD_FOR_INPADDR_ADDRESS:
4172                 first_num = first_inpaddr_num[rld[i].opnum];
4173                 type = RELOAD_FOR_INPUT_ADDRESS;
4174                 break;
4175               case RELOAD_FOR_OUTADDR_ADDRESS:
4176                 first_num = first_outpaddr_num[rld[i].opnum];
4177                 type = RELOAD_FOR_OUTPUT_ADDRESS;
4178                 break;
4179               default:
4180                 continue;
4181               }
4182             if (first_num < 0)
4183               continue;
4184             else if (i > first_num)
4185               rld[i].when_needed = type;
4186             else
4187               {
4188                 /* Check if the only TYPE reload that uses reload I is
4189                    reload FIRST_NUM.  */
4190                 for (j = n_reloads - 1; j > first_num; j--)
4191                   {
4192                     if (rld[j].when_needed == type
4193                         && (rld[i].secondary_p
4194                             ? rld[j].secondary_in_reload == i
4195                             : reg_mentioned_p (rld[i].in, rld[j].in)))
4196                       {
4197                         rld[i].when_needed = type;
4198                         break;
4199                       }
4200                   }
4201               }
4202           }
4203       }
4204   }
4205
4206   /* See if we have any reloads that are now allowed to be merged
4207      because we've changed when the reload is needed to
4208      RELOAD_FOR_OPERAND_ADDRESS or RELOAD_FOR_OTHER_ADDRESS.  Only
4209      check for the most common cases.  */
4210
4211   for (i = 0; i < n_reloads; i++)
4212     if (rld[i].in != 0 && rld[i].out == 0
4213         && (rld[i].when_needed == RELOAD_FOR_OPERAND_ADDRESS
4214             || rld[i].when_needed == RELOAD_FOR_OPADDR_ADDR
4215             || rld[i].when_needed == RELOAD_FOR_OTHER_ADDRESS))
4216       for (j = 0; j < n_reloads; j++)
4217         if (i != j && rld[j].in != 0 && rld[j].out == 0
4218             && rld[j].when_needed == rld[i].when_needed
4219             && MATCHES (rld[i].in, rld[j].in)
4220             && rld[i].class == rld[j].class
4221             && !rld[i].nocombine && !rld[j].nocombine
4222             && rld[i].reg_rtx == rld[j].reg_rtx)
4223           {
4224             rld[i].opnum = MIN (rld[i].opnum, rld[j].opnum);
4225             transfer_replacements (i, j);
4226             rld[j].in = 0;
4227           }
4228
4229 #ifdef HAVE_cc0
4230   /* If we made any reloads for addresses, see if they violate a
4231      "no input reloads" requirement for this insn.  But loads that we
4232      do after the insn (such as for output addresses) are fine.  */
4233   if (no_input_reloads)
4234     for (i = 0; i < n_reloads; i++)
4235       if (rld[i].in != 0
4236           && rld[i].when_needed != RELOAD_FOR_OUTADDR_ADDRESS
4237           && rld[i].when_needed != RELOAD_FOR_OUTPUT_ADDRESS)
4238         abort ();
4239 #endif
4240
4241   /* Compute reload_mode and reload_nregs.  */
4242   for (i = 0; i < n_reloads; i++)
4243     {
4244       rld[i].mode
4245         = (rld[i].inmode == VOIDmode
4246            || (GET_MODE_SIZE (rld[i].outmode)
4247                > GET_MODE_SIZE (rld[i].inmode)))
4248           ? rld[i].outmode : rld[i].inmode;
4249
4250       rld[i].nregs = CLASS_MAX_NREGS (rld[i].class, rld[i].mode);
4251     }
4252
4253   /* Special case a simple move with an input reload and a
4254      destination of a hard reg, if the hard reg is ok, use it.  */
4255   for (i = 0; i < n_reloads; i++)
4256     if (rld[i].when_needed == RELOAD_FOR_INPUT
4257         && GET_CODE (PATTERN (insn)) == SET
4258         && GET_CODE (SET_DEST (PATTERN (insn))) == REG
4259         && SET_SRC (PATTERN (insn)) == rld[i].in)
4260       {
4261         rtx dest = SET_DEST (PATTERN (insn));
4262         unsigned int regno = REGNO (dest);
4263
4264         if (regno < FIRST_PSEUDO_REGISTER
4265             && TEST_HARD_REG_BIT (reg_class_contents[rld[i].class], regno)
4266             && HARD_REGNO_MODE_OK (regno, rld[i].mode))
4267           rld[i].reg_rtx = dest;
4268       }
4269
4270   return retval;
4271 }
4272
4273 /* Return 1 if alternative number ALTNUM in constraint-string CONSTRAINT
4274    accepts a memory operand with constant address.  */
4275
4276 static int
4277 alternative_allows_memconst (constraint, altnum)
4278      const char *constraint;
4279      int altnum;
4280 {
4281   int c;
4282   /* Skip alternatives before the one requested.  */
4283   while (altnum > 0)
4284     {
4285       while (*constraint++ != ',');
4286       altnum--;
4287     }
4288   /* Scan the requested alternative for 'm' or 'o'.
4289      If one of them is present, this alternative accepts memory constants.  */
4290   while ((c = *constraint++) && c != ',' && c != '#')
4291     if (c == 'm' || c == 'o')
4292       return 1;
4293   return 0;
4294 }
4295 \f
4296 /* Scan X for memory references and scan the addresses for reloading.
4297    Also checks for references to "constant" regs that we want to eliminate
4298    and replaces them with the values they stand for.
4299    We may alter X destructively if it contains a reference to such.
4300    If X is just a constant reg, we return the equivalent value
4301    instead of X.
4302
4303    IND_LEVELS says how many levels of indirect addressing this machine
4304    supports.
4305
4306    OPNUM and TYPE identify the purpose of the reload.
4307
4308    IS_SET_DEST is true if X is the destination of a SET, which is not
4309    appropriate to be replaced by a constant.
4310
4311    INSN, if nonzero, is the insn in which we do the reload.  It is used
4312    to determine if we may generate output reloads, and where to put USEs
4313    for pseudos that we have to replace with stack slots.
4314
4315    ADDRESS_RELOADED.  If nonzero, is a pointer to where we put the
4316    result of find_reloads_address.  */
4317
4318 static rtx
4319 find_reloads_toplev (x, opnum, type, ind_levels, is_set_dest, insn,
4320                      address_reloaded)
4321      rtx x;
4322      int opnum;
4323      enum reload_type type;
4324      int ind_levels;
4325      int is_set_dest;
4326      rtx insn;
4327      int *address_reloaded;
4328 {
4329   RTX_CODE code = GET_CODE (x);
4330
4331   const char *fmt = GET_RTX_FORMAT (code);
4332   int i;
4333   int copied;
4334
4335   if (code == REG)
4336     {
4337       /* This code is duplicated for speed in find_reloads.  */
4338       int regno = REGNO (x);
4339       if (reg_equiv_constant[regno] != 0 && !is_set_dest)
4340         x = reg_equiv_constant[regno];
4341 #if 0
4342       /*  This creates (subreg (mem...)) which would cause an unnecessary
4343           reload of the mem.  */
4344       else if (reg_equiv_mem[regno] != 0)
4345         x = reg_equiv_mem[regno];
4346 #endif
4347       else if (reg_equiv_memory_loc[regno]
4348                && (reg_equiv_address[regno] != 0 || num_not_at_initial_offset))
4349         {
4350           rtx mem = make_memloc (x, regno);
4351           if (reg_equiv_address[regno]
4352               || ! rtx_equal_p (mem, reg_equiv_mem[regno]))
4353             {
4354               /* If this is not a toplevel operand, find_reloads doesn't see
4355                  this substitution.  We have to emit a USE of the pseudo so
4356                  that delete_output_reload can see it.  */
4357               if (replace_reloads && recog_data.operand[opnum] != x)
4358                 /* We mark the USE with QImode so that we recognize it
4359                    as one that can be safely deleted at the end of
4360                    reload.  */
4361                 PUT_MODE (emit_insn_before (gen_rtx_USE (VOIDmode, x), insn),
4362                           QImode);
4363               x = mem;
4364               i = find_reloads_address (GET_MODE (x), &x, XEXP (x, 0), &XEXP (x, 0),
4365                                         opnum, type, ind_levels, insn);
4366               if (address_reloaded)
4367                 *address_reloaded = i;
4368             }
4369         }
4370       return x;
4371     }
4372   if (code == MEM)
4373     {
4374       rtx tem = x;
4375
4376       i = find_reloads_address (GET_MODE (x), &tem, XEXP (x, 0), &XEXP (x, 0),
4377                                 opnum, type, ind_levels, insn);
4378       if (address_reloaded)
4379         *address_reloaded = i;
4380
4381       return tem;
4382     }
4383
4384   if (code == SUBREG && GET_CODE (SUBREG_REG (x)) == REG)
4385     {
4386       /* Check for SUBREG containing a REG that's equivalent to a constant.
4387          If the constant has a known value, truncate it right now.
4388          Similarly if we are extracting a single-word of a multi-word
4389          constant.  If the constant is symbolic, allow it to be substituted
4390          normally.  push_reload will strip the subreg later.  If the
4391          constant is VOIDmode, abort because we will lose the mode of
4392          the register (this should never happen because one of the cases
4393          above should handle it).  */
4394
4395       int regno = REGNO (SUBREG_REG (x));
4396       rtx tem;
4397
4398       if (subreg_lowpart_p (x)
4399           && regno >= FIRST_PSEUDO_REGISTER && reg_renumber[regno] < 0
4400           && reg_equiv_constant[regno] != 0
4401           && (tem = gen_lowpart_common (GET_MODE (x),
4402                                         reg_equiv_constant[regno])) != 0)
4403         return tem;
4404
4405       if (GET_MODE_BITSIZE (GET_MODE (x)) == BITS_PER_WORD
4406           && regno >= FIRST_PSEUDO_REGISTER && reg_renumber[regno] < 0
4407           && reg_equiv_constant[regno] != 0)
4408         {
4409           tem =
4410             simplify_gen_subreg (GET_MODE (x), reg_equiv_constant[regno],
4411                                  GET_MODE (SUBREG_REG (x)), SUBREG_BYTE (x));
4412           if (!tem)
4413             abort ();
4414           return tem;
4415         }
4416
4417       /* If the subreg contains a reg that will be converted to a mem,
4418          convert the subreg to a narrower memref now.
4419          Otherwise, we would get (subreg (mem ...) ...),
4420          which would force reload of the mem.
4421
4422          We also need to do this if there is an equivalent MEM that is
4423          not offsettable.  In that case, alter_subreg would produce an
4424          invalid address on big-endian machines.
4425
4426          For machines that extend byte loads, we must not reload using
4427          a wider mode if we have a paradoxical SUBREG.  find_reloads will
4428          force a reload in that case.  So we should not do anything here.  */
4429
4430       else if (regno >= FIRST_PSEUDO_REGISTER
4431 #ifdef LOAD_EXTEND_OP
4432                && (GET_MODE_SIZE (GET_MODE (x))
4433                    <= GET_MODE_SIZE (GET_MODE (SUBREG_REG (x))))
4434 #endif
4435                && (reg_equiv_address[regno] != 0
4436                    || (reg_equiv_mem[regno] != 0
4437                        && (! strict_memory_address_p (GET_MODE (x),
4438                                                       XEXP (reg_equiv_mem[regno], 0))
4439                            || ! offsettable_memref_p (reg_equiv_mem[regno])
4440                            || num_not_at_initial_offset))))
4441         x = find_reloads_subreg_address (x, 1, opnum, type, ind_levels,
4442                                          insn);
4443     }
4444
4445   for (copied = 0, i = GET_RTX_LENGTH (code) - 1; i >= 0; i--)
4446     {
4447       if (fmt[i] == 'e')
4448         {
4449           rtx new_part = find_reloads_toplev (XEXP (x, i), opnum, type,
4450                                               ind_levels, is_set_dest, insn,
4451                                               address_reloaded);
4452           /* If we have replaced a reg with it's equivalent memory loc -
4453              that can still be handled here e.g. if it's in a paradoxical
4454              subreg - we must make the change in a copy, rather than using
4455              a destructive change.  This way, find_reloads can still elect
4456              not to do the change.  */
4457           if (new_part != XEXP (x, i) && ! CONSTANT_P (new_part) && ! copied)
4458             {
4459               x = shallow_copy_rtx (x);
4460               copied = 1;
4461             }
4462           XEXP (x, i) = new_part;
4463         }
4464     }
4465   return x;
4466 }
4467
4468 /* Return a mem ref for the memory equivalent of reg REGNO.
4469    This mem ref is not shared with anything.  */
4470
4471 static rtx
4472 make_memloc (ad, regno)
4473      rtx ad;
4474      int regno;
4475 {
4476   /* We must rerun eliminate_regs, in case the elimination
4477      offsets have changed.  */
4478   rtx tem
4479     = XEXP (eliminate_regs (reg_equiv_memory_loc[regno], 0, NULL_RTX), 0);
4480
4481   /* If TEM might contain a pseudo, we must copy it to avoid
4482      modifying it when we do the substitution for the reload.  */
4483   if (rtx_varies_p (tem, 0))
4484     tem = copy_rtx (tem);
4485
4486   tem = replace_equiv_address_nv (reg_equiv_memory_loc[regno], tem);
4487   tem = adjust_address_nv (tem, GET_MODE (ad), 0);
4488
4489   /* Copy the result if it's still the same as the equivalence, to avoid
4490      modifying it when we do the substitution for the reload.  */
4491   if (tem == reg_equiv_memory_loc[regno])
4492     tem = copy_rtx (tem);
4493   return tem;
4494 }
4495
4496 /* Record all reloads needed for handling memory address AD
4497    which appears in *LOC in a memory reference to mode MODE
4498    which itself is found in location  *MEMREFLOC.
4499    Note that we take shortcuts assuming that no multi-reg machine mode
4500    occurs as part of an address.
4501
4502    OPNUM and TYPE specify the purpose of this reload.
4503
4504    IND_LEVELS says how many levels of indirect addressing this machine
4505    supports.
4506
4507    INSN, if nonzero, is the insn in which we do the reload.  It is used
4508    to determine if we may generate output reloads, and where to put USEs
4509    for pseudos that we have to replace with stack slots.
4510
4511    Value is nonzero if this address is reloaded or replaced as a whole.
4512    This is interesting to the caller if the address is an autoincrement.
4513
4514    Note that there is no verification that the address will be valid after
4515    this routine does its work.  Instead, we rely on the fact that the address
4516    was valid when reload started.  So we need only undo things that reload
4517    could have broken.  These are wrong register types, pseudos not allocated
4518    to a hard register, and frame pointer elimination.  */
4519
4520 static int
4521 find_reloads_address (mode, memrefloc, ad, loc, opnum, type, ind_levels, insn)
4522      enum machine_mode mode;
4523      rtx *memrefloc;
4524      rtx ad;
4525      rtx *loc;
4526      int opnum;
4527      enum reload_type type;
4528      int ind_levels;
4529      rtx insn;
4530 {
4531   int regno;
4532   int removed_and = 0;
4533   rtx tem;
4534
4535   /* If the address is a register, see if it is a legitimate address and
4536      reload if not.  We first handle the cases where we need not reload
4537      or where we must reload in a non-standard way.  */
4538
4539   if (GET_CODE (ad) == REG)
4540     {
4541       regno = REGNO (ad);
4542
4543       /* If the register is equivalent to an invariant expression, substitute
4544          the invariant, and eliminate any eliminable register references.  */
4545       tem = reg_equiv_constant[regno];
4546       if (tem != 0
4547           && (tem = eliminate_regs (tem, mode, insn))
4548           && strict_memory_address_p (mode, tem))
4549         {
4550           *loc = ad = tem;
4551           return 0;
4552         }
4553
4554       tem = reg_equiv_memory_loc[regno];
4555       if (tem != 0)
4556         {
4557           if (reg_equiv_address[regno] != 0 || num_not_at_initial_offset)
4558             {
4559               tem = make_memloc (ad, regno);
4560               if (! strict_memory_address_p (GET_MODE (tem), XEXP (tem, 0)))
4561                 {
4562                   find_reloads_address (GET_MODE (tem), &tem, XEXP (tem, 0),
4563                                         &XEXP (tem, 0), opnum,
4564                                         ADDR_TYPE (type), ind_levels, insn);
4565                 }
4566               /* We can avoid a reload if the register's equivalent memory
4567                  expression is valid as an indirect memory address.
4568                  But not all addresses are valid in a mem used as an indirect
4569                  address: only reg or reg+constant.  */
4570
4571               if (ind_levels > 0
4572                   && strict_memory_address_p (mode, tem)
4573                   && (GET_CODE (XEXP (tem, 0)) == REG
4574                       || (GET_CODE (XEXP (tem, 0)) == PLUS
4575                           && GET_CODE (XEXP (XEXP (tem, 0), 0)) == REG
4576                           && CONSTANT_P (XEXP (XEXP (tem, 0), 1)))))
4577                 {
4578                   /* TEM is not the same as what we'll be replacing the
4579                      pseudo with after reload, put a USE in front of INSN
4580                      in the final reload pass.  */
4581                   if (replace_reloads
4582                       && num_not_at_initial_offset
4583                       && ! rtx_equal_p (tem, reg_equiv_mem[regno]))
4584                     {
4585                       *loc = tem;
4586                       /* We mark the USE with QImode so that we
4587                          recognize it as one that can be safely
4588                          deleted at the end of reload.  */
4589                       PUT_MODE (emit_insn_before (gen_rtx_USE (VOIDmode, ad),
4590                                                   insn), QImode);
4591
4592                       /* This doesn't really count as replacing the address
4593                          as a whole, since it is still a memory access.  */
4594                     }
4595                   return 0;
4596                 }
4597               ad = tem;
4598             }
4599         }
4600
4601       /* The only remaining case where we can avoid a reload is if this is a
4602          hard register that is valid as a base register and which is not the
4603          subject of a CLOBBER in this insn.  */
4604
4605       else if (regno < FIRST_PSEUDO_REGISTER
4606                && REGNO_MODE_OK_FOR_BASE_P (regno, mode)
4607                && ! regno_clobbered_p (regno, this_insn, mode, 0))
4608         return 0;
4609
4610       /* If we do not have one of the cases above, we must do the reload.  */
4611       push_reload (ad, NULL_RTX, loc, (rtx*) 0, MODE_BASE_REG_CLASS (mode),
4612                    GET_MODE (ad), VOIDmode, 0, 0, opnum, type);
4613       return 1;
4614     }
4615
4616   if (strict_memory_address_p (mode, ad))
4617     {
4618       /* The address appears valid, so reloads are not needed.
4619          But the address may contain an eliminable register.
4620          This can happen because a machine with indirect addressing
4621          may consider a pseudo register by itself a valid address even when
4622          it has failed to get a hard reg.
4623          So do a tree-walk to find and eliminate all such regs.  */
4624
4625       /* But first quickly dispose of a common case.  */
4626       if (GET_CODE (ad) == PLUS
4627           && GET_CODE (XEXP (ad, 1)) == CONST_INT
4628           && GET_CODE (XEXP (ad, 0)) == REG
4629           && reg_equiv_constant[REGNO (XEXP (ad, 0))] == 0)
4630         return 0;
4631
4632       subst_reg_equivs_changed = 0;
4633       *loc = subst_reg_equivs (ad, insn);
4634
4635       if (! subst_reg_equivs_changed)
4636         return 0;
4637
4638       /* Check result for validity after substitution.  */
4639       if (strict_memory_address_p (mode, ad))
4640         return 0;
4641     }
4642
4643 #ifdef LEGITIMIZE_RELOAD_ADDRESS
4644   do
4645     {
4646       if (memrefloc)
4647         {
4648           LEGITIMIZE_RELOAD_ADDRESS (ad, GET_MODE (*memrefloc), opnum, type,
4649                                      ind_levels, win);
4650         }
4651       break;
4652     win:
4653       *memrefloc = copy_rtx (*memrefloc);
4654       XEXP (*memrefloc, 0) = ad;
4655       move_replacements (&ad, &XEXP (*memrefloc, 0));
4656       return 1;
4657     }
4658   while (0);
4659 #endif
4660
4661   /* The address is not valid.  We have to figure out why.  First see if
4662      we have an outer AND and remove it if so.  Then analyze what's inside.  */
4663
4664   if (GET_CODE (ad) == AND)
4665     {
4666       removed_and = 1;
4667       loc = &XEXP (ad, 0);
4668       ad = *loc;
4669     }
4670
4671   /* One possibility for why the address is invalid is that it is itself
4672      a MEM.  This can happen when the frame pointer is being eliminated, a
4673      pseudo is not allocated to a hard register, and the offset between the
4674      frame and stack pointers is not its initial value.  In that case the
4675      pseudo will have been replaced by a MEM referring to the
4676      stack pointer.  */
4677   if (GET_CODE (ad) == MEM)
4678     {
4679       /* First ensure that the address in this MEM is valid.  Then, unless
4680          indirect addresses are valid, reload the MEM into a register.  */
4681       tem = ad;
4682       find_reloads_address (GET_MODE (ad), &tem, XEXP (ad, 0), &XEXP (ad, 0),
4683                             opnum, ADDR_TYPE (type),
4684                             ind_levels == 0 ? 0 : ind_levels - 1, insn);
4685
4686       /* If tem was changed, then we must create a new memory reference to
4687          hold it and store it back into memrefloc.  */
4688       if (tem != ad && memrefloc)
4689         {
4690           *memrefloc = copy_rtx (*memrefloc);
4691           copy_replacements (tem, XEXP (*memrefloc, 0));
4692           loc = &XEXP (*memrefloc, 0);
4693           if (removed_and)
4694             loc = &XEXP (*loc, 0);
4695         }
4696
4697       /* Check similar cases as for indirect addresses as above except
4698          that we can allow pseudos and a MEM since they should have been
4699          taken care of above.  */
4700
4701       if (ind_levels == 0
4702           || (GET_CODE (XEXP (tem, 0)) == SYMBOL_REF && ! indirect_symref_ok)
4703           || GET_CODE (XEXP (tem, 0)) == MEM
4704           || ! (GET_CODE (XEXP (tem, 0)) == REG
4705                 || (GET_CODE (XEXP (tem, 0)) == PLUS
4706                     && GET_CODE (XEXP (XEXP (tem, 0), 0)) == REG
4707                     && GET_CODE (XEXP (XEXP (tem, 0), 1)) == CONST_INT)))
4708         {
4709           /* Must use TEM here, not AD, since it is the one that will
4710              have any subexpressions reloaded, if needed.  */
4711           push_reload (tem, NULL_RTX, loc, (rtx*) 0,
4712                        MODE_BASE_REG_CLASS (mode), GET_MODE (tem),
4713                        VOIDmode, 0,
4714                        0, opnum, type);
4715           return ! removed_and;
4716         }
4717       else
4718         return 0;
4719     }
4720
4721   /* If we have address of a stack slot but it's not valid because the
4722      displacement is too large, compute the sum in a register.
4723      Handle all base registers here, not just fp/ap/sp, because on some
4724      targets (namely SH) we can also get too large displacements from
4725      big-endian corrections.  */
4726   else if (GET_CODE (ad) == PLUS
4727            && GET_CODE (XEXP (ad, 0)) == REG
4728            && REGNO (XEXP (ad, 0)) < FIRST_PSEUDO_REGISTER
4729            && REG_MODE_OK_FOR_BASE_P (XEXP (ad, 0), mode)
4730            && GET_CODE (XEXP (ad, 1)) == CONST_INT)
4731     {
4732       /* Unshare the MEM rtx so we can safely alter it.  */
4733       if (memrefloc)
4734         {
4735           *memrefloc = copy_rtx (*memrefloc);
4736           loc = &XEXP (*memrefloc, 0);
4737           if (removed_and)
4738             loc = &XEXP (*loc, 0);
4739         }
4740
4741       if (double_reg_address_ok)
4742         {
4743           /* Unshare the sum as well.  */
4744           *loc = ad = copy_rtx (ad);
4745
4746           /* Reload the displacement into an index reg.
4747              We assume the frame pointer or arg pointer is a base reg.  */
4748           find_reloads_address_part (XEXP (ad, 1), &XEXP (ad, 1),
4749                                      INDEX_REG_CLASS, GET_MODE (ad), opnum,
4750                                      type, ind_levels);
4751           return 0;
4752         }
4753       else
4754         {
4755           /* If the sum of two regs is not necessarily valid,
4756              reload the sum into a base reg.
4757              That will at least work.  */
4758           find_reloads_address_part (ad, loc, MODE_BASE_REG_CLASS (mode),
4759                                      Pmode, opnum, type, ind_levels);
4760         }
4761       return ! removed_and;
4762     }
4763
4764   /* If we have an indexed stack slot, there are three possible reasons why
4765      it might be invalid: The index might need to be reloaded, the address
4766      might have been made by frame pointer elimination and hence have a
4767      constant out of range, or both reasons might apply.
4768
4769      We can easily check for an index needing reload, but even if that is the
4770      case, we might also have an invalid constant.  To avoid making the
4771      conservative assumption and requiring two reloads, we see if this address
4772      is valid when not interpreted strictly.  If it is, the only problem is
4773      that the index needs a reload and find_reloads_address_1 will take care
4774      of it.
4775
4776      If we decide to do something here, it must be that
4777      `double_reg_address_ok' is true and that this address rtl was made by
4778      eliminate_regs.  We generate a reload of the fp/sp/ap + constant and
4779      rework the sum so that the reload register will be added to the index.
4780      This is safe because we know the address isn't shared.
4781
4782      We check for fp/ap/sp as both the first and second operand of the
4783      innermost PLUS.  */
4784
4785   else if (GET_CODE (ad) == PLUS && GET_CODE (XEXP (ad, 1)) == CONST_INT
4786            && GET_CODE (XEXP (ad, 0)) == PLUS
4787            && (XEXP (XEXP (ad, 0), 0) == frame_pointer_rtx
4788 #if FRAME_POINTER_REGNUM != HARD_FRAME_POINTER_REGNUM
4789                || XEXP (XEXP (ad, 0), 0) == hard_frame_pointer_rtx
4790 #endif
4791 #if FRAME_POINTER_REGNUM != ARG_POINTER_REGNUM
4792                || XEXP (XEXP (ad, 0), 0) == arg_pointer_rtx
4793 #endif
4794                || XEXP (XEXP (ad, 0), 0) == stack_pointer_rtx)
4795            && ! memory_address_p (mode, ad))
4796     {
4797       *loc = ad = gen_rtx_PLUS (GET_MODE (ad),
4798                                 plus_constant (XEXP (XEXP (ad, 0), 0),
4799                                                INTVAL (XEXP (ad, 1))),
4800                                 XEXP (XEXP (ad, 0), 1));
4801       find_reloads_address_part (XEXP (ad, 0), &XEXP (ad, 0),
4802                                  MODE_BASE_REG_CLASS (mode),
4803                                  GET_MODE (ad), opnum, type, ind_levels);
4804       find_reloads_address_1 (mode, XEXP (ad, 1), 1, &XEXP (ad, 1), opnum,
4805                               type, 0, insn);
4806
4807       return 0;
4808     }
4809
4810   else if (GET_CODE (ad) == PLUS && GET_CODE (XEXP (ad, 1)) == CONST_INT
4811            && GET_CODE (XEXP (ad, 0)) == PLUS
4812            && (XEXP (XEXP (ad, 0), 1) == frame_pointer_rtx
4813 #if HARD_FRAME_POINTER_REGNUM != FRAME_POINTER_REGNUM
4814                || XEXP (XEXP (ad, 0), 1) == hard_frame_pointer_rtx
4815 #endif
4816 #if FRAME_POINTER_REGNUM != ARG_POINTER_REGNUM
4817                || XEXP (XEXP (ad, 0), 1) == arg_pointer_rtx
4818 #endif
4819                || XEXP (XEXP (ad, 0), 1) == stack_pointer_rtx)
4820            && ! memory_address_p (mode, ad))
4821     {
4822       *loc = ad = gen_rtx_PLUS (GET_MODE (ad),
4823                                 XEXP (XEXP (ad, 0), 0),
4824                                 plus_constant (XEXP (XEXP (ad, 0), 1),
4825                                                INTVAL (XEXP (ad, 1))));
4826       find_reloads_address_part (XEXP (ad, 1), &XEXP (ad, 1),
4827                                  MODE_BASE_REG_CLASS (mode),
4828                                  GET_MODE (ad), opnum, type, ind_levels);
4829       find_reloads_address_1 (mode, XEXP (ad, 0), 1, &XEXP (ad, 0), opnum,
4830                               type, 0, insn);
4831
4832       return 0;
4833     }
4834
4835   /* See if address becomes valid when an eliminable register
4836      in a sum is replaced.  */
4837
4838   tem = ad;
4839   if (GET_CODE (ad) == PLUS)
4840     tem = subst_indexed_address (ad);
4841   if (tem != ad && strict_memory_address_p (mode, tem))
4842     {
4843       /* Ok, we win that way.  Replace any additional eliminable
4844          registers.  */
4845
4846       subst_reg_equivs_changed = 0;
4847       tem = subst_reg_equivs (tem, insn);
4848
4849       /* Make sure that didn't make the address invalid again.  */
4850
4851       if (! subst_reg_equivs_changed || strict_memory_address_p (mode, tem))
4852         {
4853           *loc = tem;
4854           return 0;
4855         }
4856     }
4857
4858   /* If constants aren't valid addresses, reload the constant address
4859      into a register.  */
4860   if (CONSTANT_P (ad) && ! strict_memory_address_p (mode, ad))
4861     {
4862       /* If AD is an address in the constant pool, the MEM rtx may be shared.
4863          Unshare it so we can safely alter it.  */
4864       if (memrefloc && GET_CODE (ad) == SYMBOL_REF
4865           && CONSTANT_POOL_ADDRESS_P (ad))
4866         {
4867           *memrefloc = copy_rtx (*memrefloc);
4868           loc = &XEXP (*memrefloc, 0);
4869           if (removed_and)
4870             loc = &XEXP (*loc, 0);
4871         }
4872
4873       find_reloads_address_part (ad, loc, MODE_BASE_REG_CLASS (mode),
4874                                  Pmode, opnum, type, ind_levels);
4875       return ! removed_and;
4876     }
4877
4878   return find_reloads_address_1 (mode, ad, 0, loc, opnum, type, ind_levels,
4879                                  insn);
4880 }
4881 \f
4882 /* Find all pseudo regs appearing in AD
4883    that are eliminable in favor of equivalent values
4884    and do not have hard regs; replace them by their equivalents.
4885    INSN, if nonzero, is the insn in which we do the reload.  We put USEs in
4886    front of it for pseudos that we have to replace with stack slots.  */
4887
4888 static rtx
4889 subst_reg_equivs (ad, insn)
4890      rtx ad;
4891      rtx insn;
4892 {
4893   RTX_CODE code = GET_CODE (ad);
4894   int i;
4895   const char *fmt;
4896
4897   switch (code)
4898     {
4899     case HIGH:
4900     case CONST_INT:
4901     case CONST:
4902     case CONST_DOUBLE:
4903     case CONST_VECTOR:
4904     case SYMBOL_REF:
4905     case LABEL_REF:
4906     case PC:
4907     case CC0:
4908       return ad;
4909
4910     case REG:
4911       {
4912         int regno = REGNO (ad);
4913
4914         if (reg_equiv_constant[regno] != 0)
4915           {
4916             subst_reg_equivs_changed = 1;
4917             return reg_equiv_constant[regno];
4918           }
4919         if (reg_equiv_memory_loc[regno] && num_not_at_initial_offset)
4920           {
4921             rtx mem = make_memloc (ad, regno);
4922             if (! rtx_equal_p (mem, reg_equiv_mem[regno]))
4923               {
4924                 subst_reg_equivs_changed = 1;
4925                 /* We mark the USE with QImode so that we recognize it
4926                    as one that can be safely deleted at the end of
4927                    reload.  */
4928                 PUT_MODE (emit_insn_before (gen_rtx_USE (VOIDmode, ad), insn),
4929                           QImode);
4930                 return mem;
4931               }
4932           }
4933       }
4934       return ad;
4935
4936     case PLUS:
4937       /* Quickly dispose of a common case.  */
4938       if (XEXP (ad, 0) == frame_pointer_rtx
4939           && GET_CODE (XEXP (ad, 1)) == CONST_INT)
4940         return ad;
4941       break;
4942
4943     default:
4944       break;
4945     }
4946
4947   fmt = GET_RTX_FORMAT (code);
4948   for (i = GET_RTX_LENGTH (code) - 1; i >= 0; i--)
4949     if (fmt[i] == 'e')
4950       XEXP (ad, i) = subst_reg_equivs (XEXP (ad, i), insn);
4951   return ad;
4952 }
4953 \f
4954 /* Compute the sum of X and Y, making canonicalizations assumed in an
4955    address, namely: sum constant integers, surround the sum of two
4956    constants with a CONST, put the constant as the second operand, and
4957    group the constant on the outermost sum.
4958
4959    This routine assumes both inputs are already in canonical form.  */
4960
4961 rtx
4962 form_sum (x, y)
4963      rtx x, y;
4964 {
4965   rtx tem;
4966   enum machine_mode mode = GET_MODE (x);
4967
4968   if (mode == VOIDmode)
4969     mode = GET_MODE (y);
4970
4971   if (mode == VOIDmode)
4972     mode = Pmode;
4973
4974   if (GET_CODE (x) == CONST_INT)
4975     return plus_constant (y, INTVAL (x));
4976   else if (GET_CODE (y) == CONST_INT)
4977     return plus_constant (x, INTVAL (y));
4978   else if (CONSTANT_P (x))
4979     tem = x, x = y, y = tem;
4980
4981   if (GET_CODE (x) == PLUS && CONSTANT_P (XEXP (x, 1)))
4982     return form_sum (XEXP (x, 0), form_sum (XEXP (x, 1), y));
4983
4984   /* Note that if the operands of Y are specified in the opposite
4985      order in the recursive calls below, infinite recursion will occur.  */
4986   if (GET_CODE (y) == PLUS && CONSTANT_P (XEXP (y, 1)))
4987     return form_sum (form_sum (x, XEXP (y, 0)), XEXP (y, 1));
4988
4989   /* If both constant, encapsulate sum.  Otherwise, just form sum.  A
4990      constant will have been placed second.  */
4991   if (CONSTANT_P (x) && CONSTANT_P (y))
4992     {
4993       if (GET_CODE (x) == CONST)
4994         x = XEXP (x, 0);
4995       if (GET_CODE (y) == CONST)
4996         y = XEXP (y, 0);
4997
4998       return gen_rtx_CONST (VOIDmode, gen_rtx_PLUS (mode, x, y));
4999     }
5000
5001   return gen_rtx_PLUS (mode, x, y);
5002 }
5003 \f
5004 /* If ADDR is a sum containing a pseudo register that should be
5005    replaced with a constant (from reg_equiv_constant),
5006    return the result of doing so, and also apply the associative
5007    law so that the result is more likely to be a valid address.
5008    (But it is not guaranteed to be one.)
5009
5010    Note that at most one register is replaced, even if more are
5011    replaceable.  Also, we try to put the result into a canonical form
5012    so it is more likely to be a valid address.
5013
5014    In all other cases, return ADDR.  */
5015
5016 static rtx
5017 subst_indexed_address (addr)
5018      rtx addr;
5019 {
5020   rtx op0 = 0, op1 = 0, op2 = 0;
5021   rtx tem;
5022   int regno;
5023
5024   if (GET_CODE (addr) == PLUS)
5025     {
5026       /* Try to find a register to replace.  */
5027       op0 = XEXP (addr, 0), op1 = XEXP (addr, 1), op2 = 0;
5028       if (GET_CODE (op0) == REG
5029           && (regno = REGNO (op0)) >= FIRST_PSEUDO_REGISTER
5030           && reg_renumber[regno] < 0
5031           && reg_equiv_constant[regno] != 0)
5032         op0 = reg_equiv_constant[regno];
5033       else if (GET_CODE (op1) == REG
5034                && (regno = REGNO (op1)) >= FIRST_PSEUDO_REGISTER
5035                && reg_renumber[regno] < 0
5036                && reg_equiv_constant[regno] != 0)
5037         op1 = reg_equiv_constant[regno];
5038       else if (GET_CODE (op0) == PLUS
5039                && (tem = subst_indexed_address (op0)) != op0)
5040         op0 = tem;
5041       else if (GET_CODE (op1) == PLUS
5042                && (tem = subst_indexed_address (op1)) != op1)
5043         op1 = tem;
5044       else
5045         return addr;
5046
5047       /* Pick out up to three things to add.  */
5048       if (GET_CODE (op1) == PLUS)
5049         op2 = XEXP (op1, 1), op1 = XEXP (op1, 0);
5050       else if (GET_CODE (op0) == PLUS)
5051         op2 = op1, op1 = XEXP (op0, 1), op0 = XEXP (op0, 0);
5052
5053       /* Compute the sum.  */
5054       if (op2 != 0)
5055         op1 = form_sum (op1, op2);
5056       if (op1 != 0)
5057         op0 = form_sum (op0, op1);
5058
5059       return op0;
5060     }
5061   return addr;
5062 }
5063 \f
5064 /* Update the REG_INC notes for an insn.  It updates all REG_INC
5065    notes for the instruction which refer to REGNO the to refer
5066    to the reload number.
5067
5068    INSN is the insn for which any REG_INC notes need updating.
5069
5070    REGNO is the register number which has been reloaded.
5071
5072    RELOADNUM is the reload number.  */
5073
5074 static void
5075 update_auto_inc_notes (insn, regno, reloadnum)
5076      rtx insn ATTRIBUTE_UNUSED;
5077      int regno ATTRIBUTE_UNUSED;
5078      int reloadnum ATTRIBUTE_UNUSED;
5079 {
5080 #ifdef AUTO_INC_DEC
5081   rtx link;
5082
5083   for (link = REG_NOTES (insn); link; link = XEXP (link, 1))
5084     if (REG_NOTE_KIND (link) == REG_INC
5085         && REGNO (XEXP (link, 0)) == regno)
5086       push_replacement (&XEXP (link, 0), reloadnum, VOIDmode);
5087 #endif
5088 }
5089 \f
5090 /* Record the pseudo registers we must reload into hard registers in a
5091    subexpression of a would-be memory address, X referring to a value
5092    in mode MODE.  (This function is not called if the address we find
5093    is strictly valid.)
5094
5095    CONTEXT = 1 means we are considering regs as index regs,
5096    = 0 means we are considering them as base regs.
5097
5098    OPNUM and TYPE specify the purpose of any reloads made.
5099
5100    IND_LEVELS says how many levels of indirect addressing are
5101    supported at this point in the address.
5102
5103    INSN, if nonzero, is the insn in which we do the reload.  It is used
5104    to determine if we may generate output reloads.
5105
5106    We return nonzero if X, as a whole, is reloaded or replaced.  */
5107
5108 /* Note that we take shortcuts assuming that no multi-reg machine mode
5109    occurs as part of an address.
5110    Also, this is not fully machine-customizable; it works for machines
5111    such as VAXen and 68000's and 32000's, but other possible machines
5112    could have addressing modes that this does not handle right.  */
5113
5114 static int
5115 find_reloads_address_1 (mode, x, context, loc, opnum, type, ind_levels, insn)
5116      enum machine_mode mode;
5117      rtx x;
5118      int context;
5119      rtx *loc;
5120      int opnum;
5121      enum reload_type type;
5122      int ind_levels;
5123      rtx insn;
5124 {
5125   RTX_CODE code = GET_CODE (x);
5126
5127   switch (code)
5128     {
5129     case PLUS:
5130       {
5131         rtx orig_op0 = XEXP (x, 0);
5132         rtx orig_op1 = XEXP (x, 1);
5133         RTX_CODE code0 = GET_CODE (orig_op0);
5134         RTX_CODE code1 = GET_CODE (orig_op1);
5135         rtx op0 = orig_op0;
5136         rtx op1 = orig_op1;
5137
5138         if (GET_CODE (op0) == SUBREG)
5139           {
5140             op0 = SUBREG_REG (op0);
5141             code0 = GET_CODE (op0);
5142             if (code0 == REG && REGNO (op0) < FIRST_PSEUDO_REGISTER)
5143               op0 = gen_rtx_REG (word_mode,
5144                                  (REGNO (op0) +
5145                                   subreg_regno_offset (REGNO (SUBREG_REG (orig_op0)),
5146                                                        GET_MODE (SUBREG_REG (orig_op0)),
5147                                                        SUBREG_BYTE (orig_op0),
5148                                                        GET_MODE (orig_op0))));
5149           }
5150
5151         if (GET_CODE (op1) == SUBREG)
5152           {
5153             op1 = SUBREG_REG (op1);
5154             code1 = GET_CODE (op1);
5155             if (code1 == REG && REGNO (op1) < FIRST_PSEUDO_REGISTER)
5156               /* ??? Why is this given op1's mode and above for
5157                  ??? op0 SUBREGs we use word_mode?  */
5158               op1 = gen_rtx_REG (GET_MODE (op1),
5159                                  (REGNO (op1) +
5160                                   subreg_regno_offset (REGNO (SUBREG_REG (orig_op1)),
5161                                                        GET_MODE (SUBREG_REG (orig_op1)),
5162                                                        SUBREG_BYTE (orig_op1),
5163                                                        GET_MODE (orig_op1))));
5164           }
5165
5166         if (code0 == MULT || code0 == SIGN_EXTEND || code0 == TRUNCATE
5167             || code0 == ZERO_EXTEND || code1 == MEM)
5168           {
5169             find_reloads_address_1 (mode, orig_op0, 1, &XEXP (x, 0), opnum,
5170                                     type, ind_levels, insn);
5171             find_reloads_address_1 (mode, orig_op1, 0, &XEXP (x, 1), opnum,
5172                                     type, ind_levels, insn);
5173           }
5174
5175         else if (code1 == MULT || code1 == SIGN_EXTEND || code1 == TRUNCATE
5176                  || code1 == ZERO_EXTEND || code0 == MEM)
5177           {
5178             find_reloads_address_1 (mode, orig_op0, 0, &XEXP (x, 0), opnum,
5179                                     type, ind_levels, insn);
5180             find_reloads_address_1 (mode, orig_op1, 1, &XEXP (x, 1), opnum,
5181                                     type, ind_levels, insn);
5182           }
5183
5184         else if (code0 == CONST_INT || code0 == CONST
5185                  || code0 == SYMBOL_REF || code0 == LABEL_REF)
5186           find_reloads_address_1 (mode, orig_op1, 0, &XEXP (x, 1), opnum,
5187                                   type, ind_levels, insn);
5188
5189         else if (code1 == CONST_INT || code1 == CONST
5190                  || code1 == SYMBOL_REF || code1 == LABEL_REF)
5191           find_reloads_address_1 (mode, orig_op0, 0, &XEXP (x, 0), opnum,
5192                                   type, ind_levels, insn);
5193
5194         else if (code0 == REG && code1 == REG)
5195           {
5196             if (REG_OK_FOR_INDEX_P (op0)
5197                 && REG_MODE_OK_FOR_BASE_P (op1, mode))
5198               return 0;
5199             else if (REG_OK_FOR_INDEX_P (op1)
5200                      && REG_MODE_OK_FOR_BASE_P (op0, mode))
5201               return 0;
5202             else if (REG_MODE_OK_FOR_BASE_P (op1, mode))
5203               find_reloads_address_1 (mode, orig_op0, 1, &XEXP (x, 0), opnum,
5204                                       type, ind_levels, insn);
5205             else if (REG_MODE_OK_FOR_BASE_P (op0, mode))
5206               find_reloads_address_1 (mode, orig_op1, 1, &XEXP (x, 1), opnum,
5207                                       type, ind_levels, insn);
5208             else if (REG_OK_FOR_INDEX_P (op1))
5209               find_reloads_address_1 (mode, orig_op0, 0, &XEXP (x, 0), opnum,
5210                                       type, ind_levels, insn);
5211             else if (REG_OK_FOR_INDEX_P (op0))
5212               find_reloads_address_1 (mode, orig_op1, 0, &XEXP (x, 1), opnum,
5213                                       type, ind_levels, insn);
5214             else
5215               {
5216                 find_reloads_address_1 (mode, orig_op0, 1, &XEXP (x, 0), opnum,
5217                                         type, ind_levels, insn);
5218                 find_reloads_address_1 (mode, orig_op1, 0, &XEXP (x, 1), opnum,
5219                                         type, ind_levels, insn);
5220               }
5221           }
5222
5223         else if (code0 == REG)
5224           {
5225             find_reloads_address_1 (mode, orig_op0, 1, &XEXP (x, 0), opnum,
5226                                     type, ind_levels, insn);
5227             find_reloads_address_1 (mode, orig_op1, 0, &XEXP (x, 1), opnum,
5228                                     type, ind_levels, insn);
5229           }
5230
5231         else if (code1 == REG)
5232           {
5233             find_reloads_address_1 (mode, orig_op1, 1, &XEXP (x, 1), opnum,
5234                                     type, ind_levels, insn);
5235             find_reloads_address_1 (mode, orig_op0, 0, &XEXP (x, 0), opnum,
5236                                     type, ind_levels, insn);
5237           }
5238       }
5239
5240       return 0;
5241
5242     case POST_MODIFY:
5243     case PRE_MODIFY:
5244       {
5245         rtx op0 = XEXP (x, 0);
5246         rtx op1 = XEXP (x, 1);
5247
5248         if (GET_CODE (op1) != PLUS && GET_CODE (op1) != MINUS)
5249           return 0;
5250
5251         /* Currently, we only support {PRE,POST}_MODIFY constructs
5252            where a base register is {inc,dec}remented by the contents
5253            of another register or by a constant value.  Thus, these
5254            operands must match.  */
5255         if (op0 != XEXP (op1, 0))
5256           abort ();
5257
5258         /* Require index register (or constant).  Let's just handle the
5259            register case in the meantime... If the target allows
5260            auto-modify by a constant then we could try replacing a pseudo
5261            register with its equivalent constant where applicable.  */
5262         if (REG_P (XEXP (op1, 1)))
5263           if (!REGNO_OK_FOR_INDEX_P (REGNO (XEXP (op1, 1))))
5264             find_reloads_address_1 (mode, XEXP (op1, 1), 1, &XEXP (op1, 1),
5265                                     opnum, type, ind_levels, insn);
5266
5267         if (REG_P (XEXP (op1, 0)))
5268           {
5269             int regno = REGNO (XEXP (op1, 0));
5270             int reloadnum;
5271
5272             /* A register that is incremented cannot be constant!  */
5273             if (regno >= FIRST_PSEUDO_REGISTER
5274                 && reg_equiv_constant[regno] != 0)
5275               abort ();
5276
5277             /* Handle a register that is equivalent to a memory location
5278                which cannot be addressed directly.  */
5279             if (reg_equiv_memory_loc[regno] != 0
5280                 && (reg_equiv_address[regno] != 0
5281                     || num_not_at_initial_offset))
5282               {
5283                 rtx tem = make_memloc (XEXP (x, 0), regno);
5284
5285                 if (reg_equiv_address[regno]
5286                     || ! rtx_equal_p (tem, reg_equiv_mem[regno]))
5287                   {
5288                     /* First reload the memory location's address.
5289                        We can't use ADDR_TYPE (type) here, because we need to
5290                        write back the value after reading it, hence we actually
5291                        need two registers.  */
5292                     find_reloads_address (GET_MODE (tem), &tem, XEXP (tem, 0),
5293                                           &XEXP (tem, 0), opnum,
5294                                           RELOAD_OTHER,
5295                                           ind_levels, insn);
5296
5297                     /* Then reload the memory location into a base
5298                        register.  */
5299                     reloadnum = push_reload (tem, tem, &XEXP (x, 0),
5300                                              &XEXP (op1, 0),
5301                                              MODE_BASE_REG_CLASS (mode),
5302                                              GET_MODE (x), GET_MODE (x), 0,
5303                                              0, opnum, RELOAD_OTHER);
5304
5305                     update_auto_inc_notes (this_insn, regno, reloadnum);
5306                     return 0;
5307                   }
5308               }
5309
5310             if (reg_renumber[regno] >= 0)
5311               regno = reg_renumber[regno];
5312
5313             /* We require a base register here...  */
5314             if (!REGNO_MODE_OK_FOR_BASE_P (regno, GET_MODE (x)))
5315               {
5316                 reloadnum = push_reload (XEXP (op1, 0), XEXP (x, 0),
5317                                          &XEXP (op1, 0), &XEXP (x, 0),
5318                                          MODE_BASE_REG_CLASS (mode),
5319                                          GET_MODE (x), GET_MODE (x), 0, 0,
5320                                          opnum, RELOAD_OTHER);
5321
5322                 update_auto_inc_notes (this_insn, regno, reloadnum);
5323                 return 0;
5324               }
5325           }
5326         else
5327           abort ();
5328       }
5329       return 0;
5330
5331     case POST_INC:
5332     case POST_DEC:
5333     case PRE_INC:
5334     case PRE_DEC:
5335       if (GET_CODE (XEXP (x, 0)) == REG)
5336         {
5337           int regno = REGNO (XEXP (x, 0));
5338           int value = 0;
5339           rtx x_orig = x;
5340
5341           /* A register that is incremented cannot be constant!  */
5342           if (regno >= FIRST_PSEUDO_REGISTER
5343               && reg_equiv_constant[regno] != 0)
5344             abort ();
5345
5346           /* Handle a register that is equivalent to a memory location
5347              which cannot be addressed directly.  */
5348           if (reg_equiv_memory_loc[regno] != 0
5349               && (reg_equiv_address[regno] != 0 || num_not_at_initial_offset))
5350             {
5351               rtx tem = make_memloc (XEXP (x, 0), regno);
5352               if (reg_equiv_address[regno]
5353                   || ! rtx_equal_p (tem, reg_equiv_mem[regno]))
5354                 {
5355                   /* First reload the memory location's address.
5356                      We can't use ADDR_TYPE (type) here, because we need to
5357                      write back the value after reading it, hence we actually
5358                      need two registers.  */
5359                   find_reloads_address (GET_MODE (tem), &tem, XEXP (tem, 0),
5360                                         &XEXP (tem, 0), opnum, type,
5361                                         ind_levels, insn);
5362                   /* Put this inside a new increment-expression.  */
5363                   x = gen_rtx_fmt_e (GET_CODE (x), GET_MODE (x), tem);
5364                   /* Proceed to reload that, as if it contained a register.  */
5365                 }
5366             }
5367
5368           /* If we have a hard register that is ok as an index,
5369              don't make a reload.  If an autoincrement of a nice register
5370              isn't "valid", it must be that no autoincrement is "valid".
5371              If that is true and something made an autoincrement anyway,
5372              this must be a special context where one is allowed.
5373              (For example, a "push" instruction.)
5374              We can't improve this address, so leave it alone.  */
5375
5376           /* Otherwise, reload the autoincrement into a suitable hard reg
5377              and record how much to increment by.  */
5378
5379           if (reg_renumber[regno] >= 0)
5380             regno = reg_renumber[regno];
5381           if ((regno >= FIRST_PSEUDO_REGISTER
5382                || !(context ? REGNO_OK_FOR_INDEX_P (regno)
5383                     : REGNO_MODE_OK_FOR_BASE_P (regno, mode))))
5384             {
5385               int reloadnum;
5386
5387               /* If we can output the register afterwards, do so, this
5388                  saves the extra update.
5389                  We can do so if we have an INSN - i.e. no JUMP_INSN nor
5390                  CALL_INSN - and it does not set CC0.
5391                  But don't do this if we cannot directly address the
5392                  memory location, since this will make it harder to
5393                  reuse address reloads, and increases register pressure.
5394                  Also don't do this if we can probably update x directly.  */
5395               rtx equiv = (GET_CODE (XEXP (x, 0)) == MEM
5396                            ? XEXP (x, 0)
5397                            : reg_equiv_mem[regno]);
5398               int icode = (int) add_optab->handlers[(int) Pmode].insn_code;
5399               if (insn && GET_CODE (insn) == INSN && equiv
5400                   && memory_operand (equiv, GET_MODE (equiv))
5401 #ifdef HAVE_cc0
5402                   && ! sets_cc0_p (PATTERN (insn))
5403 #endif
5404                   && ! (icode != CODE_FOR_nothing
5405                         && ((*insn_data[icode].operand[0].predicate)
5406                             (equiv, Pmode))
5407                         && ((*insn_data[icode].operand[1].predicate)
5408                             (equiv, Pmode))))
5409                 {
5410                   /* We use the original pseudo for loc, so that
5411                      emit_reload_insns() knows which pseudo this
5412                      reload refers to and updates the pseudo rtx, not
5413                      its equivalent memory location, as well as the
5414                      corresponding entry in reg_last_reload_reg.  */
5415                   loc = &XEXP (x_orig, 0);
5416                   x = XEXP (x, 0);
5417                   reloadnum
5418                     = push_reload (x, x, loc, loc,
5419                                    (context ? INDEX_REG_CLASS :
5420                                     MODE_BASE_REG_CLASS (mode)),
5421                                    GET_MODE (x), GET_MODE (x), 0, 0,
5422                                    opnum, RELOAD_OTHER);
5423                 }
5424               else
5425                 {
5426                   reloadnum
5427                     = push_reload (x, NULL_RTX, loc, (rtx*) 0,
5428                                    (context ? INDEX_REG_CLASS :
5429                                     MODE_BASE_REG_CLASS (mode)),
5430                                    GET_MODE (x), GET_MODE (x), 0, 0,
5431                                    opnum, type);
5432                   rld[reloadnum].inc
5433                     = find_inc_amount (PATTERN (this_insn), XEXP (x_orig, 0));
5434
5435                   value = 1;
5436                 }
5437
5438               update_auto_inc_notes (this_insn, REGNO (XEXP (x_orig, 0)),
5439                                      reloadnum);
5440             }
5441           return value;
5442         }
5443
5444       else if (GET_CODE (XEXP (x, 0)) == MEM)
5445         {
5446           /* This is probably the result of a substitution, by eliminate_regs,
5447              of an equivalent address for a pseudo that was not allocated to a
5448              hard register.  Verify that the specified address is valid and
5449              reload it into a register.  */
5450           /* Variable `tem' might or might not be used in FIND_REG_INC_NOTE.  */
5451           rtx tem ATTRIBUTE_UNUSED = XEXP (x, 0);
5452           rtx link;
5453           int reloadnum;
5454
5455           /* Since we know we are going to reload this item, don't decrement
5456              for the indirection level.
5457
5458              Note that this is actually conservative:  it would be slightly
5459              more efficient to use the value of SPILL_INDIRECT_LEVELS from
5460              reload1.c here.  */
5461           /* We can't use ADDR_TYPE (type) here, because we need to
5462              write back the value after reading it, hence we actually
5463              need two registers.  */
5464           find_reloads_address (GET_MODE (x), &XEXP (x, 0),
5465                                 XEXP (XEXP (x, 0), 0), &XEXP (XEXP (x, 0), 0),
5466                                 opnum, type, ind_levels, insn);
5467
5468           reloadnum = push_reload (x, NULL_RTX, loc, (rtx*) 0,
5469                                    (context ? INDEX_REG_CLASS :
5470                                     MODE_BASE_REG_CLASS (mode)),
5471                                    GET_MODE (x), VOIDmode, 0, 0, opnum, type);
5472           rld[reloadnum].inc
5473             = find_inc_amount (PATTERN (this_insn), XEXP (x, 0));
5474
5475           link = FIND_REG_INC_NOTE (this_insn, tem);
5476           if (link != 0)
5477             push_replacement (&XEXP (link, 0), reloadnum, VOIDmode);
5478
5479           return 1;
5480         }
5481       return 0;
5482
5483     case MEM:
5484       /* This is probably the result of a substitution, by eliminate_regs, of
5485          an equivalent address for a pseudo that was not allocated to a hard
5486          register.  Verify that the specified address is valid and reload it
5487          into a register.
5488
5489          Since we know we are going to reload this item, don't decrement for
5490          the indirection level.
5491
5492          Note that this is actually conservative:  it would be slightly more
5493          efficient to use the value of SPILL_INDIRECT_LEVELS from
5494          reload1.c here.  */
5495
5496       find_reloads_address (GET_MODE (x), loc, XEXP (x, 0), &XEXP (x, 0),
5497                             opnum, ADDR_TYPE (type), ind_levels, insn);
5498       push_reload (*loc, NULL_RTX, loc, (rtx*) 0,
5499                    (context ? INDEX_REG_CLASS : MODE_BASE_REG_CLASS (mode)),
5500                    GET_MODE (x), VOIDmode, 0, 0, opnum, type);
5501       return 1;
5502
5503     case REG:
5504       {
5505         int regno = REGNO (x);
5506
5507         if (reg_equiv_constant[regno] != 0)
5508           {
5509             find_reloads_address_part (reg_equiv_constant[regno], loc,
5510                                        (context ? INDEX_REG_CLASS :
5511                                         MODE_BASE_REG_CLASS (mode)),
5512                                        GET_MODE (x), opnum, type, ind_levels);
5513             return 1;
5514           }
5515
5516 #if 0 /* This might screw code in reload1.c to delete prior output-reload
5517          that feeds this insn.  */
5518         if (reg_equiv_mem[regno] != 0)
5519           {
5520             push_reload (reg_equiv_mem[regno], NULL_RTX, loc, (rtx*) 0,
5521                          (context ? INDEX_REG_CLASS :
5522                           MODE_BASE_REG_CLASS (mode)),
5523                          GET_MODE (x), VOIDmode, 0, 0, opnum, type);
5524             return 1;
5525           }
5526 #endif
5527
5528         if (reg_equiv_memory_loc[regno]
5529             && (reg_equiv_address[regno] != 0 || num_not_at_initial_offset))
5530           {
5531             rtx tem = make_memloc (x, regno);
5532             if (reg_equiv_address[regno] != 0
5533                 || ! rtx_equal_p (tem, reg_equiv_mem[regno]))
5534               {
5535                 x = tem;
5536                 find_reloads_address (GET_MODE (x), &x, XEXP (x, 0),
5537                                       &XEXP (x, 0), opnum, ADDR_TYPE (type),
5538                                       ind_levels, insn);
5539               }
5540           }
5541
5542         if (reg_renumber[regno] >= 0)
5543           regno = reg_renumber[regno];
5544
5545         if ((regno >= FIRST_PSEUDO_REGISTER
5546              || !(context ? REGNO_OK_FOR_INDEX_P (regno)
5547                   : REGNO_MODE_OK_FOR_BASE_P (regno, mode))))
5548           {
5549             push_reload (x, NULL_RTX, loc, (rtx*) 0,
5550                          (context ? INDEX_REG_CLASS : MODE_BASE_REG_CLASS (mode)),
5551                          GET_MODE (x), VOIDmode, 0, 0, opnum, type);
5552             return 1;
5553           }
5554
5555         /* If a register appearing in an address is the subject of a CLOBBER
5556            in this insn, reload it into some other register to be safe.
5557            The CLOBBER is supposed to make the register unavailable
5558            from before this insn to after it.  */
5559         if (regno_clobbered_p (regno, this_insn, GET_MODE (x), 0))
5560           {
5561             push_reload (x, NULL_RTX, loc, (rtx*) 0,
5562                          (context ? INDEX_REG_CLASS : MODE_BASE_REG_CLASS (mode)),
5563                          GET_MODE (x), VOIDmode, 0, 0, opnum, type);
5564             return 1;
5565           }
5566       }
5567       return 0;
5568
5569     case SUBREG:
5570       if (GET_CODE (SUBREG_REG (x)) == REG)
5571         {
5572           /* If this is a SUBREG of a hard register and the resulting register
5573              is of the wrong class, reload the whole SUBREG.  This avoids
5574              needless copies if SUBREG_REG is multi-word.  */
5575           if (REGNO (SUBREG_REG (x)) < FIRST_PSEUDO_REGISTER)
5576             {
5577               int regno = subreg_regno (x);
5578
5579               if (! (context ? REGNO_OK_FOR_INDEX_P (regno)
5580                      : REGNO_MODE_OK_FOR_BASE_P (regno, mode)))
5581                 {
5582                   push_reload (x, NULL_RTX, loc, (rtx*) 0,
5583                                (context ? INDEX_REG_CLASS :
5584                                 MODE_BASE_REG_CLASS (mode)),
5585                                GET_MODE (x), VOIDmode, 0, 0, opnum, type);
5586                   return 1;
5587                 }
5588             }
5589           /* If this is a SUBREG of a pseudo-register, and the pseudo-register
5590              is larger than the class size, then reload the whole SUBREG.  */
5591           else
5592             {
5593               enum reg_class class = (context ? INDEX_REG_CLASS
5594                                       : MODE_BASE_REG_CLASS (mode));
5595               if (CLASS_MAX_NREGS (class, GET_MODE (SUBREG_REG (x)))
5596                   > reg_class_size[class])
5597                 {
5598                   x = find_reloads_subreg_address (x, 0, opnum, type,
5599                                                    ind_levels, insn);
5600                   push_reload (x, NULL_RTX, loc, (rtx*) 0, class,
5601                                GET_MODE (x), VOIDmode, 0, 0, opnum, type);
5602                   return 1;
5603                 }
5604             }
5605         }
5606       break;
5607
5608     default:
5609       break;
5610     }
5611
5612   {
5613     const char *fmt = GET_RTX_FORMAT (code);
5614     int i;
5615
5616     for (i = GET_RTX_LENGTH (code) - 1; i >= 0; i--)
5617       {
5618         if (fmt[i] == 'e')
5619           find_reloads_address_1 (mode, XEXP (x, i), context, &XEXP (x, i),
5620                                   opnum, type, ind_levels, insn);
5621       }
5622   }
5623
5624   return 0;
5625 }
5626 \f
5627 /* X, which is found at *LOC, is a part of an address that needs to be
5628    reloaded into a register of class CLASS.  If X is a constant, or if
5629    X is a PLUS that contains a constant, check that the constant is a
5630    legitimate operand and that we are supposed to be able to load
5631    it into the register.
5632
5633    If not, force the constant into memory and reload the MEM instead.
5634
5635    MODE is the mode to use, in case X is an integer constant.
5636
5637    OPNUM and TYPE describe the purpose of any reloads made.
5638
5639    IND_LEVELS says how many levels of indirect addressing this machine
5640    supports.  */
5641
5642 static void
5643 find_reloads_address_part (x, loc, class, mode, opnum, type, ind_levels)
5644      rtx x;
5645      rtx *loc;
5646      enum reg_class class;
5647      enum machine_mode mode;
5648      int opnum;
5649      enum reload_type type;
5650      int ind_levels;
5651 {
5652   if (CONSTANT_P (x)
5653       && (! LEGITIMATE_CONSTANT_P (x)
5654           || PREFERRED_RELOAD_CLASS (x, class) == NO_REGS))
5655     {
5656       rtx tem;
5657
5658       tem = x = force_const_mem (mode, x);
5659       find_reloads_address (mode, &tem, XEXP (tem, 0), &XEXP (tem, 0),
5660                             opnum, type, ind_levels, 0);
5661     }
5662
5663   else if (GET_CODE (x) == PLUS
5664            && CONSTANT_P (XEXP (x, 1))
5665            && (! LEGITIMATE_CONSTANT_P (XEXP (x, 1))
5666                || PREFERRED_RELOAD_CLASS (XEXP (x, 1), class) == NO_REGS))
5667     {
5668       rtx tem;
5669
5670       tem = force_const_mem (GET_MODE (x), XEXP (x, 1));
5671       x = gen_rtx_PLUS (GET_MODE (x), XEXP (x, 0), tem);
5672       find_reloads_address (mode, &tem, XEXP (tem, 0), &XEXP (tem, 0),
5673                             opnum, type, ind_levels, 0);
5674     }
5675
5676   push_reload (x, NULL_RTX, loc, (rtx*) 0, class,
5677                mode, VOIDmode, 0, 0, opnum, type);
5678 }
5679 \f
5680 /* X, a subreg of a pseudo, is a part of an address that needs to be
5681    reloaded.
5682
5683    If the pseudo is equivalent to a memory location that cannot be directly
5684    addressed, make the necessary address reloads.
5685
5686    If address reloads have been necessary, or if the address is changed
5687    by register elimination, return the rtx of the memory location;
5688    otherwise, return X.
5689
5690    If FORCE_REPLACE is nonzero, unconditionally replace the subreg with the
5691    memory location.
5692
5693    OPNUM and TYPE identify the purpose of the reload.
5694
5695    IND_LEVELS says how many levels of indirect addressing are
5696    supported at this point in the address.
5697
5698    INSN, if nonzero, is the insn in which we do the reload.  It is used
5699    to determine where to put USEs for pseudos that we have to replace with
5700    stack slots.  */
5701
5702 static rtx
5703 find_reloads_subreg_address (x, force_replace, opnum, type,
5704                              ind_levels, insn)
5705      rtx x;
5706      int force_replace;
5707      int opnum;
5708      enum reload_type type;
5709      int ind_levels;
5710      rtx insn;
5711 {
5712   int regno = REGNO (SUBREG_REG (x));
5713
5714   if (reg_equiv_memory_loc[regno])
5715     {
5716       /* If the address is not directly addressable, or if the address is not
5717          offsettable, then it must be replaced.  */
5718       if (! force_replace
5719           && (reg_equiv_address[regno]
5720               || ! offsettable_memref_p (reg_equiv_mem[regno])))
5721         force_replace = 1;
5722
5723       if (force_replace || num_not_at_initial_offset)
5724         {
5725           rtx tem = make_memloc (SUBREG_REG (x), regno);
5726
5727           /* If the address changes because of register elimination, then
5728              it must be replaced.  */
5729           if (force_replace
5730               || ! rtx_equal_p (tem, reg_equiv_mem[regno]))
5731             {
5732               int offset = SUBREG_BYTE (x);
5733               unsigned outer_size = GET_MODE_SIZE (GET_MODE (x));
5734               unsigned inner_size = GET_MODE_SIZE (GET_MODE (SUBREG_REG (x)));
5735
5736               XEXP (tem, 0) = plus_constant (XEXP (tem, 0), offset);
5737               PUT_MODE (tem, GET_MODE (x));
5738
5739               /* If this was a paradoxical subreg that we replaced, the
5740                  resulting memory must be sufficiently aligned to allow
5741                  us to widen the mode of the memory.  */
5742               if (outer_size > inner_size && STRICT_ALIGNMENT)
5743                 {
5744                   rtx base;
5745
5746                   base = XEXP (tem, 0);
5747                   if (GET_CODE (base) == PLUS)
5748                     {
5749                       if (GET_CODE (XEXP (base, 1)) == CONST_INT
5750                           && INTVAL (XEXP (base, 1)) % outer_size != 0)
5751                         return x;
5752                       base = XEXP (base, 0);
5753                     }
5754                   if (GET_CODE (base) != REG
5755                       || (REGNO_POINTER_ALIGN (REGNO (base))
5756                           < outer_size * BITS_PER_UNIT))
5757                     return x;
5758                 }
5759
5760               find_reloads_address (GET_MODE (tem), &tem, XEXP (tem, 0),
5761                                     &XEXP (tem, 0), opnum, ADDR_TYPE (type),
5762                                     ind_levels, insn);
5763
5764               /* If this is not a toplevel operand, find_reloads doesn't see
5765                  this substitution.  We have to emit a USE of the pseudo so
5766                  that delete_output_reload can see it.  */
5767               if (replace_reloads && recog_data.operand[opnum] != x)
5768                 /* We mark the USE with QImode so that we recognize it
5769                    as one that can be safely deleted at the end of
5770                    reload.  */
5771                 PUT_MODE (emit_insn_before (gen_rtx_USE (VOIDmode,
5772                                                          SUBREG_REG (x)),
5773                                             insn), QImode);
5774               x = tem;
5775             }
5776         }
5777     }
5778   return x;
5779 }
5780 \f
5781 /* Substitute into the current INSN the registers into which we have reloaded
5782    the things that need reloading.  The array `replacements'
5783    contains the locations of all pointers that must be changed
5784    and says what to replace them with.
5785
5786    Return the rtx that X translates into; usually X, but modified.  */
5787
5788 void
5789 subst_reloads (insn)
5790      rtx insn;
5791 {
5792   int i;
5793
5794   for (i = 0; i < n_replacements; i++)
5795     {
5796       struct replacement *r = &replacements[i];
5797       rtx reloadreg = rld[r->what].reg_rtx;
5798       if (reloadreg)
5799         {
5800 #ifdef ENABLE_CHECKING
5801           /* Internal consistency test.  Check that we don't modify
5802              anything in the equivalence arrays.  Whenever something from
5803              those arrays needs to be reloaded, it must be unshared before
5804              being substituted into; the equivalence must not be modified.
5805              Otherwise, if the equivalence is used after that, it will
5806              have been modified, and the thing substituted (probably a
5807              register) is likely overwritten and not a usable equivalence.  */
5808           int check_regno;
5809
5810           for (check_regno = 0; check_regno < max_regno; check_regno++)
5811             {
5812 #define CHECK_MODF(ARRAY)                                               \
5813               if (ARRAY[check_regno]                                    \
5814                   && loc_mentioned_in_p (r->where,                      \
5815                                          ARRAY[check_regno]))           \
5816                 abort ()
5817
5818               CHECK_MODF (reg_equiv_constant);
5819               CHECK_MODF (reg_equiv_memory_loc);
5820               CHECK_MODF (reg_equiv_address);
5821               CHECK_MODF (reg_equiv_mem);
5822 #undef CHECK_MODF
5823             }
5824 #endif /* ENABLE_CHECKING */
5825
5826           /* If we're replacing a LABEL_REF with a register, add a
5827              REG_LABEL note to indicate to flow which label this
5828              register refers to.  */
5829           if (GET_CODE (*r->where) == LABEL_REF
5830               && GET_CODE (insn) == JUMP_INSN)
5831             REG_NOTES (insn) = gen_rtx_INSN_LIST (REG_LABEL,
5832                                                   XEXP (*r->where, 0),
5833                                                   REG_NOTES (insn));
5834
5835           /* Encapsulate RELOADREG so its machine mode matches what
5836              used to be there.  Note that gen_lowpart_common will
5837              do the wrong thing if RELOADREG is multi-word.  RELOADREG
5838              will always be a REG here.  */
5839           if (GET_MODE (reloadreg) != r->mode && r->mode != VOIDmode)
5840             reloadreg = gen_rtx_REG (r->mode, REGNO (reloadreg));
5841
5842           /* If we are putting this into a SUBREG and RELOADREG is a
5843              SUBREG, we would be making nested SUBREGs, so we have to fix
5844              this up.  Note that r->where == &SUBREG_REG (*r->subreg_loc).  */
5845
5846           if (r->subreg_loc != 0 && GET_CODE (reloadreg) == SUBREG)
5847             {
5848               if (GET_MODE (*r->subreg_loc)
5849                   == GET_MODE (SUBREG_REG (reloadreg)))
5850                 *r->subreg_loc = SUBREG_REG (reloadreg);
5851               else
5852                 {
5853                   int final_offset =
5854                     SUBREG_BYTE (*r->subreg_loc) + SUBREG_BYTE (reloadreg);
5855
5856                   /* When working with SUBREGs the rule is that the byte
5857                      offset must be a multiple of the SUBREG's mode.  */
5858                   final_offset = (final_offset /
5859                                   GET_MODE_SIZE (GET_MODE (*r->subreg_loc)));
5860                   final_offset = (final_offset *
5861                                   GET_MODE_SIZE (GET_MODE (*r->subreg_loc)));
5862
5863                   *r->where = SUBREG_REG (reloadreg);
5864                   SUBREG_BYTE (*r->subreg_loc) = final_offset;
5865                 }
5866             }
5867           else
5868             *r->where = reloadreg;
5869         }
5870       /* If reload got no reg and isn't optional, something's wrong.  */
5871       else if (! rld[r->what].optional)
5872         abort ();
5873     }
5874 }
5875 \f
5876 /* Make a copy of any replacements being done into X and move those
5877    copies to locations in Y, a copy of X.  */
5878
5879 void
5880 copy_replacements (x, y)
5881      rtx x, y;
5882 {
5883   /* We can't support X being a SUBREG because we might then need to know its
5884      location if something inside it was replaced.  */
5885   if (GET_CODE (x) == SUBREG)
5886     abort ();
5887
5888   copy_replacements_1 (&x, &y, n_replacements);
5889 }
5890
5891 static void
5892 copy_replacements_1 (px, py, orig_replacements)
5893      rtx *px;
5894      rtx *py;
5895      int orig_replacements;
5896 {
5897   int i, j;
5898   rtx x, y;
5899   struct replacement *r;
5900   enum rtx_code code;
5901   const char *fmt;
5902
5903   for (j = 0; j < orig_replacements; j++)
5904     {
5905       if (replacements[j].subreg_loc == px)
5906         {
5907           r = &replacements[n_replacements++];
5908           r->where = replacements[j].where;
5909           r->subreg_loc = py;
5910           r->what = replacements[j].what;
5911           r->mode = replacements[j].mode;
5912         }
5913       else if (replacements[j].where == px)
5914         {
5915           r = &replacements[n_replacements++];
5916           r->where = py;
5917           r->subreg_loc = 0;
5918           r->what = replacements[j].what;
5919           r->mode = replacements[j].mode;
5920         }
5921     }
5922
5923   x = *px;
5924   y = *py;
5925   code = GET_CODE (x);
5926   fmt = GET_RTX_FORMAT (code);
5927
5928   for (i = GET_RTX_LENGTH (code) - 1; i >= 0; i--)
5929     {
5930       if (fmt[i] == 'e')
5931         copy_replacements_1 (&XEXP (x, i), &XEXP (y, i), orig_replacements);
5932       else if (fmt[i] == 'E')
5933         for (j = XVECLEN (x, i); --j >= 0; )
5934           copy_replacements_1 (&XVECEXP (x, i, j), &XVECEXP (y, i, j),
5935                                orig_replacements);
5936     }
5937 }
5938
5939 /* Change any replacements being done to *X to be done to *Y */
5940
5941 void
5942 move_replacements (x, y)
5943      rtx *x;
5944      rtx *y;
5945 {
5946   int i;
5947
5948   for (i = 0; i < n_replacements; i++)
5949     if (replacements[i].subreg_loc == x)
5950       replacements[i].subreg_loc = y;
5951     else if (replacements[i].where == x)
5952       {
5953         replacements[i].where = y;
5954         replacements[i].subreg_loc = 0;
5955       }
5956 }
5957 \f
5958 /* If LOC was scheduled to be replaced by something, return the replacement.
5959    Otherwise, return *LOC.  */
5960
5961 rtx
5962 find_replacement (loc)
5963      rtx *loc;
5964 {
5965   struct replacement *r;
5966
5967   for (r = &replacements[0]; r < &replacements[n_replacements]; r++)
5968     {
5969       rtx reloadreg = rld[r->what].reg_rtx;
5970
5971       if (reloadreg && r->where == loc)
5972         {
5973           if (r->mode != VOIDmode && GET_MODE (reloadreg) != r->mode)
5974             reloadreg = gen_rtx_REG (r->mode, REGNO (reloadreg));
5975
5976           return reloadreg;
5977         }
5978       else if (reloadreg && r->subreg_loc == loc)
5979         {
5980           /* RELOADREG must be either a REG or a SUBREG.
5981
5982              ??? Is it actually still ever a SUBREG?  If so, why?  */
5983
5984           if (GET_CODE (reloadreg) == REG)
5985             return gen_rtx_REG (GET_MODE (*loc),
5986                                 (REGNO (reloadreg) +
5987                                  subreg_regno_offset (REGNO (SUBREG_REG (*loc)),
5988                                                       GET_MODE (SUBREG_REG (*loc)),
5989                                                       SUBREG_BYTE (*loc),
5990                                                       GET_MODE (*loc))));
5991           else if (GET_MODE (reloadreg) == GET_MODE (*loc))
5992             return reloadreg;
5993           else
5994             {
5995               int final_offset = SUBREG_BYTE (reloadreg) + SUBREG_BYTE (*loc);
5996
5997               /* When working with SUBREGs the rule is that the byte
5998                  offset must be a multiple of the SUBREG's mode.  */
5999               final_offset = (final_offset / GET_MODE_SIZE (GET_MODE (*loc)));
6000               final_offset = (final_offset * GET_MODE_SIZE (GET_MODE (*loc)));
6001               return gen_rtx_SUBREG (GET_MODE (*loc), SUBREG_REG (reloadreg),
6002                                      final_offset);
6003             }
6004         }
6005     }
6006
6007   /* If *LOC is a PLUS, MINUS, or MULT, see if a replacement is scheduled for
6008      what's inside and make a new rtl if so.  */
6009   if (GET_CODE (*loc) == PLUS || GET_CODE (*loc) == MINUS
6010       || GET_CODE (*loc) == MULT)
6011     {
6012       rtx x = find_replacement (&XEXP (*loc, 0));
6013       rtx y = find_replacement (&XEXP (*loc, 1));
6014
6015       if (x != XEXP (*loc, 0) || y != XEXP (*loc, 1))
6016         return gen_rtx_fmt_ee (GET_CODE (*loc), GET_MODE (*loc), x, y);
6017     }
6018
6019   return *loc;
6020 }
6021 \f
6022 /* Return nonzero if register in range [REGNO, ENDREGNO)
6023    appears either explicitly or implicitly in X
6024    other than being stored into (except for earlyclobber operands).
6025
6026    References contained within the substructure at LOC do not count.
6027    LOC may be zero, meaning don't ignore anything.
6028
6029    This is similar to refers_to_regno_p in rtlanal.c except that we
6030    look at equivalences for pseudos that didn't get hard registers.  */
6031
6032 int
6033 refers_to_regno_for_reload_p (regno, endregno, x, loc)
6034      unsigned int regno, endregno;
6035      rtx x;
6036      rtx *loc;
6037 {
6038   int i;
6039   unsigned int r;
6040   RTX_CODE code;
6041   const char *fmt;
6042
6043   if (x == 0)
6044     return 0;
6045
6046  repeat:
6047   code = GET_CODE (x);
6048
6049   switch (code)
6050     {
6051     case REG:
6052       r = REGNO (x);
6053
6054       /* If this is a pseudo, a hard register must not have been allocated.
6055          X must therefore either be a constant or be in memory.  */
6056       if (r >= FIRST_PSEUDO_REGISTER)
6057         {
6058           if (reg_equiv_memory_loc[r])
6059             return refers_to_regno_for_reload_p (regno, endregno,
6060                                                  reg_equiv_memory_loc[r],
6061                                                  (rtx*) 0);
6062
6063           if (reg_equiv_constant[r])
6064             return 0;
6065
6066           abort ();
6067         }
6068
6069       return (endregno > r
6070               && regno < r + (r < FIRST_PSEUDO_REGISTER
6071                               ? HARD_REGNO_NREGS (r, GET_MODE (x))
6072                               : 1));
6073
6074     case SUBREG:
6075       /* If this is a SUBREG of a hard reg, we can see exactly which
6076          registers are being modified.  Otherwise, handle normally.  */
6077       if (GET_CODE (SUBREG_REG (x)) == REG
6078           && REGNO (SUBREG_REG (x)) < FIRST_PSEUDO_REGISTER)
6079         {
6080           unsigned int inner_regno = subreg_regno (x);
6081           unsigned int inner_endregno
6082             = inner_regno + (inner_regno < FIRST_PSEUDO_REGISTER
6083                              ? HARD_REGNO_NREGS (regno, GET_MODE (x)) : 1);
6084
6085           return endregno > inner_regno && regno < inner_endregno;
6086         }
6087       break;
6088
6089     case CLOBBER:
6090     case SET:
6091       if (&SET_DEST (x) != loc
6092           /* Note setting a SUBREG counts as referring to the REG it is in for
6093              a pseudo but not for hard registers since we can
6094              treat each word individually.  */
6095           && ((GET_CODE (SET_DEST (x)) == SUBREG
6096                && loc != &SUBREG_REG (SET_DEST (x))
6097                && GET_CODE (SUBREG_REG (SET_DEST (x))) == REG
6098                && REGNO (SUBREG_REG (SET_DEST (x))) >= FIRST_PSEUDO_REGISTER
6099                && refers_to_regno_for_reload_p (regno, endregno,
6100                                                 SUBREG_REG (SET_DEST (x)),
6101                                                 loc))
6102               /* If the output is an earlyclobber operand, this is
6103                  a conflict.  */
6104               || ((GET_CODE (SET_DEST (x)) != REG
6105                    || earlyclobber_operand_p (SET_DEST (x)))
6106                   && refers_to_regno_for_reload_p (regno, endregno,
6107                                                    SET_DEST (x), loc))))
6108         return 1;
6109
6110       if (code == CLOBBER || loc == &SET_SRC (x))
6111         return 0;
6112       x = SET_SRC (x);
6113       goto repeat;
6114
6115     default:
6116       break;
6117     }
6118
6119   /* X does not match, so try its subexpressions.  */
6120
6121   fmt = GET_RTX_FORMAT (code);
6122   for (i = GET_RTX_LENGTH (code) - 1; i >= 0; i--)
6123     {
6124       if (fmt[i] == 'e' && loc != &XEXP (x, i))
6125         {
6126           if (i == 0)
6127             {
6128               x = XEXP (x, 0);
6129               goto repeat;
6130             }
6131           else
6132             if (refers_to_regno_for_reload_p (regno, endregno,
6133                                               XEXP (x, i), loc))
6134               return 1;
6135         }
6136       else if (fmt[i] == 'E')
6137         {
6138           int j;
6139           for (j = XVECLEN (x, i) - 1; j >= 0; j--)
6140             if (loc != &XVECEXP (x, i, j)
6141                 && refers_to_regno_for_reload_p (regno, endregno,
6142                                                  XVECEXP (x, i, j), loc))
6143               return 1;
6144         }
6145     }
6146   return 0;
6147 }
6148
6149 /* Nonzero if modifying X will affect IN.  If X is a register or a SUBREG,
6150    we check if any register number in X conflicts with the relevant register
6151    numbers.  If X is a constant, return 0.  If X is a MEM, return 1 iff IN
6152    contains a MEM (we don't bother checking for memory addresses that can't
6153    conflict because we expect this to be a rare case.
6154
6155    This function is similar to reg_overlap_mentioned_p in rtlanal.c except
6156    that we look at equivalences for pseudos that didn't get hard registers.  */
6157
6158 int
6159 reg_overlap_mentioned_for_reload_p (x, in)
6160      rtx x, in;
6161 {
6162   int regno, endregno;
6163
6164   /* Overly conservative.  */
6165   if (GET_CODE (x) == STRICT_LOW_PART
6166       || GET_RTX_CLASS (GET_CODE (x)) == 'a')
6167     x = XEXP (x, 0);
6168
6169   /* If either argument is a constant, then modifying X can not affect IN.  */
6170   if (CONSTANT_P (x) || CONSTANT_P (in))
6171     return 0;
6172   else if (GET_CODE (x) == SUBREG)
6173     {
6174       regno = REGNO (SUBREG_REG (x));
6175       if (regno < FIRST_PSEUDO_REGISTER)
6176         regno += subreg_regno_offset (REGNO (SUBREG_REG (x)),
6177                                       GET_MODE (SUBREG_REG (x)),
6178                                       SUBREG_BYTE (x),
6179                                       GET_MODE (x));
6180     }
6181   else if (GET_CODE (x) == REG)
6182     {
6183       regno = REGNO (x);
6184
6185       /* If this is a pseudo, it must not have been assigned a hard register.
6186          Therefore, it must either be in memory or be a constant.  */
6187
6188       if (regno >= FIRST_PSEUDO_REGISTER)
6189         {
6190           if (reg_equiv_memory_loc[regno])
6191             return refers_to_mem_for_reload_p (in);
6192           else if (reg_equiv_constant[regno])
6193             return 0;
6194           abort ();
6195         }
6196     }
6197   else if (GET_CODE (x) == MEM)
6198     return refers_to_mem_for_reload_p (in);
6199   else if (GET_CODE (x) == SCRATCH || GET_CODE (x) == PC
6200            || GET_CODE (x) == CC0)
6201     return reg_mentioned_p (x, in);
6202   else if (GET_CODE (x) == PLUS)
6203     return (reg_overlap_mentioned_for_reload_p (XEXP (x, 0), in)
6204             || reg_overlap_mentioned_for_reload_p (XEXP (x, 1), in));
6205   else
6206     abort ();
6207
6208   endregno = regno + (regno < FIRST_PSEUDO_REGISTER
6209                       ? HARD_REGNO_NREGS (regno, GET_MODE (x)) : 1);
6210
6211   return refers_to_regno_for_reload_p (regno, endregno, in, (rtx*) 0);
6212 }
6213
6214 /* Return nonzero if anything in X contains a MEM.  Look also for pseudo
6215    registers.  */
6216
6217 int
6218 refers_to_mem_for_reload_p (x)
6219      rtx x;
6220 {
6221   const char *fmt;
6222   int i;
6223
6224   if (GET_CODE (x) == MEM)
6225     return 1;
6226
6227   if (GET_CODE (x) == REG)
6228     return (REGNO (x) >= FIRST_PSEUDO_REGISTER
6229             && reg_equiv_memory_loc[REGNO (x)]);
6230
6231   fmt = GET_RTX_FORMAT (GET_CODE (x));
6232   for (i = GET_RTX_LENGTH (GET_CODE (x)) - 1; i >= 0; i--)
6233     if (fmt[i] == 'e'
6234         && (GET_CODE (XEXP (x, i)) == MEM
6235             || refers_to_mem_for_reload_p (XEXP (x, i))))
6236       return 1;
6237
6238   return 0;
6239 }
6240 \f
6241 /* Check the insns before INSN to see if there is a suitable register
6242    containing the same value as GOAL.
6243    If OTHER is -1, look for a register in class CLASS.
6244    Otherwise, just see if register number OTHER shares GOAL's value.
6245
6246    Return an rtx for the register found, or zero if none is found.
6247
6248    If RELOAD_REG_P is (short *)1,
6249    we reject any hard reg that appears in reload_reg_rtx
6250    because such a hard reg is also needed coming into this insn.
6251
6252    If RELOAD_REG_P is any other nonzero value,
6253    it is a vector indexed by hard reg number
6254    and we reject any hard reg whose element in the vector is nonnegative
6255    as well as any that appears in reload_reg_rtx.
6256
6257    If GOAL is zero, then GOALREG is a register number; we look
6258    for an equivalent for that register.
6259
6260    MODE is the machine mode of the value we want an equivalence for.
6261    If GOAL is nonzero and not VOIDmode, then it must have mode MODE.
6262
6263    This function is used by jump.c as well as in the reload pass.
6264
6265    If GOAL is the sum of the stack pointer and a constant, we treat it
6266    as if it were a constant except that sp is required to be unchanging.  */
6267
6268 rtx
6269 find_equiv_reg (goal, insn, class, other, reload_reg_p, goalreg, mode)
6270      rtx goal;
6271      rtx insn;
6272      enum reg_class class;
6273      int other;
6274      short *reload_reg_p;
6275      int goalreg;
6276      enum machine_mode mode;
6277 {
6278   rtx p = insn;
6279   rtx goaltry, valtry, value, where;
6280   rtx pat;
6281   int regno = -1;
6282   int valueno;
6283   int goal_mem = 0;
6284   int goal_const = 0;
6285   int goal_mem_addr_varies = 0;
6286   int need_stable_sp = 0;
6287   int nregs;
6288   int valuenregs;
6289
6290   if (goal == 0)
6291     regno = goalreg;
6292   else if (GET_CODE (goal) == REG)
6293     regno = REGNO (goal);
6294   else if (GET_CODE (goal) == MEM)
6295     {
6296       enum rtx_code code = GET_CODE (XEXP (goal, 0));
6297       if (MEM_VOLATILE_P (goal))
6298         return 0;
6299       if (flag_float_store && GET_MODE_CLASS (GET_MODE (goal)) == MODE_FLOAT)
6300         return 0;
6301       /* An address with side effects must be reexecuted.  */
6302       switch (code)
6303         {
6304         case POST_INC:
6305         case PRE_INC:
6306         case POST_DEC:
6307         case PRE_DEC:
6308         case POST_MODIFY:
6309         case PRE_MODIFY:
6310           return 0;
6311         default:
6312           break;
6313         }
6314       goal_mem = 1;
6315     }
6316   else if (CONSTANT_P (goal))
6317     goal_const = 1;
6318   else if (GET_CODE (goal) == PLUS
6319            && XEXP (goal, 0) == stack_pointer_rtx
6320            && CONSTANT_P (XEXP (goal, 1)))
6321     goal_const = need_stable_sp = 1;
6322   else if (GET_CODE (goal) == PLUS
6323            && XEXP (goal, 0) == frame_pointer_rtx
6324            && CONSTANT_P (XEXP (goal, 1)))
6325     goal_const = 1;
6326   else
6327     return 0;
6328
6329   /* Scan insns back from INSN, looking for one that copies
6330      a value into or out of GOAL.
6331      Stop and give up if we reach a label.  */
6332
6333   while (1)
6334     {
6335       p = PREV_INSN (p);
6336       if (p == 0 || GET_CODE (p) == CODE_LABEL)
6337         return 0;
6338
6339       if (GET_CODE (p) == INSN
6340           /* If we don't want spill regs ...  */
6341           && (! (reload_reg_p != 0
6342                  && reload_reg_p != (short *) (HOST_WIDE_INT) 1)
6343               /* ... then ignore insns introduced by reload; they aren't
6344                  useful and can cause results in reload_as_needed to be
6345                  different from what they were when calculating the need for
6346                  spills.  If we notice an input-reload insn here, we will
6347                  reject it below, but it might hide a usable equivalent.
6348                  That makes bad code.  It may even abort: perhaps no reg was
6349                  spilled for this insn because it was assumed we would find
6350                  that equivalent.  */
6351               || INSN_UID (p) < reload_first_uid))
6352         {
6353           rtx tem;
6354           pat = single_set (p);
6355
6356           /* First check for something that sets some reg equal to GOAL.  */
6357           if (pat != 0
6358               && ((regno >= 0
6359                    && true_regnum (SET_SRC (pat)) == regno
6360                    && (valueno = true_regnum (valtry = SET_DEST (pat))) >= 0)
6361                   ||
6362                   (regno >= 0
6363                    && true_regnum (SET_DEST (pat)) == regno
6364                    && (valueno = true_regnum (valtry = SET_SRC (pat))) >= 0)
6365                   ||
6366                   (goal_const && rtx_equal_p (SET_SRC (pat), goal)
6367                    /* When looking for stack pointer + const,
6368                       make sure we don't use a stack adjust.  */
6369                    && !reg_overlap_mentioned_for_reload_p (SET_DEST (pat), goal)
6370                    && (valueno = true_regnum (valtry = SET_DEST (pat))) >= 0)
6371                   || (goal_mem
6372                       && (valueno = true_regnum (valtry = SET_DEST (pat))) >= 0
6373                       && rtx_renumbered_equal_p (goal, SET_SRC (pat)))
6374                   || (goal_mem
6375                       && (valueno = true_regnum (valtry = SET_SRC (pat))) >= 0
6376                       && rtx_renumbered_equal_p (goal, SET_DEST (pat)))
6377                   /* If we are looking for a constant,
6378                      and something equivalent to that constant was copied
6379                      into a reg, we can use that reg.  */
6380                   || (goal_const && REG_NOTES (p) != 0
6381                       && (tem = find_reg_note (p, REG_EQUIV, NULL_RTX))
6382                       && ((rtx_equal_p (XEXP (tem, 0), goal)
6383                            && (valueno
6384                                = true_regnum (valtry = SET_DEST (pat))) >= 0)
6385                           || (GET_CODE (SET_DEST (pat)) == REG
6386                               && GET_CODE (XEXP (tem, 0)) == CONST_DOUBLE
6387                               && (GET_MODE_CLASS (GET_MODE (XEXP (tem, 0)))
6388                                   == MODE_FLOAT)
6389                               && GET_CODE (goal) == CONST_INT
6390                               && 0 != (goaltry
6391                                        = operand_subword (XEXP (tem, 0), 0, 0,
6392                                                           VOIDmode))
6393                               && rtx_equal_p (goal, goaltry)
6394                               && (valtry
6395                                   = operand_subword (SET_DEST (pat), 0, 0,
6396                                                      VOIDmode))
6397                               && (valueno = true_regnum (valtry)) >= 0)))
6398                   || (goal_const && (tem = find_reg_note (p, REG_EQUIV,
6399                                                           NULL_RTX))
6400                       && GET_CODE (SET_DEST (pat)) == REG
6401                       && GET_CODE (XEXP (tem, 0)) == CONST_DOUBLE
6402                       && (GET_MODE_CLASS (GET_MODE (XEXP (tem, 0)))
6403                           == MODE_FLOAT)
6404                       && GET_CODE (goal) == CONST_INT
6405                       && 0 != (goaltry = operand_subword (XEXP (tem, 0), 1, 0,
6406                                                           VOIDmode))
6407                       && rtx_equal_p (goal, goaltry)
6408                       && (valtry
6409                           = operand_subword (SET_DEST (pat), 1, 0, VOIDmode))
6410                       && (valueno = true_regnum (valtry)) >= 0)))
6411             {
6412               if (other >= 0)
6413                 {
6414                   if (valueno != other)
6415                     continue;
6416                 }
6417               else if ((unsigned) valueno >= FIRST_PSEUDO_REGISTER)
6418                 continue;
6419               else
6420                 {
6421                   int i;
6422
6423                   for (i = HARD_REGNO_NREGS (valueno, mode) - 1; i >= 0; i--)
6424                     if (! TEST_HARD_REG_BIT (reg_class_contents[(int) class],
6425                                              valueno + i))
6426                       break;
6427                   if (i >= 0)
6428                     continue;
6429                 }
6430               value = valtry;
6431               where = p;
6432               break;
6433             }
6434         }
6435     }
6436
6437   /* We found a previous insn copying GOAL into a suitable other reg VALUE
6438      (or copying VALUE into GOAL, if GOAL is also a register).
6439      Now verify that VALUE is really valid.  */
6440
6441   /* VALUENO is the register number of VALUE; a hard register.  */
6442
6443   /* Don't try to re-use something that is killed in this insn.  We want
6444      to be able to trust REG_UNUSED notes.  */
6445   if (REG_NOTES (where) != 0 && find_reg_note (where, REG_UNUSED, value))
6446     return 0;
6447
6448   /* If we propose to get the value from the stack pointer or if GOAL is
6449      a MEM based on the stack pointer, we need a stable SP.  */
6450   if (valueno == STACK_POINTER_REGNUM || regno == STACK_POINTER_REGNUM
6451       || (goal_mem && reg_overlap_mentioned_for_reload_p (stack_pointer_rtx,
6452                                                           goal)))
6453     need_stable_sp = 1;
6454
6455   /* Reject VALUE if the copy-insn moved the wrong sort of datum.  */
6456   if (GET_MODE (value) != mode)
6457     return 0;
6458
6459   /* Reject VALUE if it was loaded from GOAL
6460      and is also a register that appears in the address of GOAL.  */
6461
6462   if (goal_mem && value == SET_DEST (single_set (where))
6463       && refers_to_regno_for_reload_p (valueno,
6464                                        (valueno
6465                                         + HARD_REGNO_NREGS (valueno, mode)),
6466                                        goal, (rtx*) 0))
6467     return 0;
6468
6469   /* Reject registers that overlap GOAL.  */
6470
6471   if (!goal_mem && !goal_const
6472       && regno + (int) HARD_REGNO_NREGS (regno, mode) > valueno
6473       && regno < valueno + (int) HARD_REGNO_NREGS (valueno, mode))
6474     return 0;
6475
6476   nregs = HARD_REGNO_NREGS (regno, mode);
6477   valuenregs = HARD_REGNO_NREGS (valueno, mode);
6478
6479   /* Reject VALUE if it is one of the regs reserved for reloads.
6480      Reload1 knows how to reuse them anyway, and it would get
6481      confused if we allocated one without its knowledge.
6482      (Now that insns introduced by reload are ignored above,
6483      this case shouldn't happen, but I'm not positive.)  */
6484
6485   if (reload_reg_p != 0 && reload_reg_p != (short *) (HOST_WIDE_INT) 1)
6486     {
6487       int i;
6488       for (i = 0; i < valuenregs; ++i)
6489         if (reload_reg_p[valueno + i] >= 0)
6490           return 0;
6491     }
6492
6493   /* Reject VALUE if it is a register being used for an input reload
6494      even if it is not one of those reserved.  */
6495
6496   if (reload_reg_p != 0)
6497     {
6498       int i;
6499       for (i = 0; i < n_reloads; i++)
6500         if (rld[i].reg_rtx != 0 && rld[i].in)
6501           {
6502             int regno1 = REGNO (rld[i].reg_rtx);
6503             int nregs1 = HARD_REGNO_NREGS (regno1,
6504                                            GET_MODE (rld[i].reg_rtx));
6505             if (regno1 < valueno + valuenregs
6506                 && regno1 + nregs1 > valueno)
6507               return 0;
6508           }
6509     }
6510
6511   if (goal_mem)
6512     /* We must treat frame pointer as varying here,
6513        since it can vary--in a nonlocal goto as generated by expand_goto.  */
6514     goal_mem_addr_varies = !CONSTANT_ADDRESS_P (XEXP (goal, 0));
6515
6516   /* Now verify that the values of GOAL and VALUE remain unaltered
6517      until INSN is reached.  */
6518
6519   p = insn;
6520   while (1)
6521     {
6522       p = PREV_INSN (p);
6523       if (p == where)
6524         return value;
6525
6526       /* Don't trust the conversion past a function call
6527          if either of the two is in a call-clobbered register, or memory.  */
6528       if (GET_CODE (p) == CALL_INSN)
6529         {
6530           int i;
6531
6532           if (goal_mem || need_stable_sp)
6533             return 0;
6534
6535           if (regno >= 0 && regno < FIRST_PSEUDO_REGISTER)
6536             for (i = 0; i < nregs; ++i)
6537               if (call_used_regs[regno + i])
6538                 return 0;
6539
6540           if (valueno >= 0 && valueno < FIRST_PSEUDO_REGISTER)
6541             for (i = 0; i < valuenregs; ++i)
6542               if (call_used_regs[valueno + i])
6543                 return 0;
6544 #ifdef NON_SAVING_SETJMP
6545           if (NON_SAVING_SETJMP && find_reg_note (p, REG_SETJMP, NULL))
6546             return 0;
6547 #endif
6548         }
6549
6550       if (INSN_P (p))
6551         {
6552           pat = PATTERN (p);
6553
6554           /* Watch out for unspec_volatile, and volatile asms.  */
6555           if (volatile_insn_p (pat))
6556             return 0;
6557
6558           /* If this insn P stores in either GOAL or VALUE, return 0.
6559              If GOAL is a memory ref and this insn writes memory, return 0.
6560              If GOAL is a memory ref and its address is not constant,
6561              and this insn P changes a register used in GOAL, return 0.  */
6562
6563           if (GET_CODE (pat) == COND_EXEC)
6564             pat = COND_EXEC_CODE (pat);
6565           if (GET_CODE (pat) == SET || GET_CODE (pat) == CLOBBER)
6566             {
6567               rtx dest = SET_DEST (pat);
6568               while (GET_CODE (dest) == SUBREG
6569                      || GET_CODE (dest) == ZERO_EXTRACT
6570                      || GET_CODE (dest) == SIGN_EXTRACT
6571                      || GET_CODE (dest) == STRICT_LOW_PART)
6572                 dest = XEXP (dest, 0);
6573               if (GET_CODE (dest) == REG)
6574                 {
6575                   int xregno = REGNO (dest);
6576                   int xnregs;
6577                   if (REGNO (dest) < FIRST_PSEUDO_REGISTER)
6578                     xnregs = HARD_REGNO_NREGS (xregno, GET_MODE (dest));
6579                   else
6580                     xnregs = 1;
6581                   if (xregno < regno + nregs && xregno + xnregs > regno)
6582                     return 0;
6583                   if (xregno < valueno + valuenregs
6584                       && xregno + xnregs > valueno)
6585                     return 0;
6586                   if (goal_mem_addr_varies
6587                       && reg_overlap_mentioned_for_reload_p (dest, goal))
6588                     return 0;
6589                   if (xregno == STACK_POINTER_REGNUM && need_stable_sp)
6590                     return 0;
6591                 }
6592               else if (goal_mem && GET_CODE (dest) == MEM
6593                        && ! push_operand (dest, GET_MODE (dest)))
6594                 return 0;
6595               else if (GET_CODE (dest) == MEM && regno >= FIRST_PSEUDO_REGISTER
6596                        && reg_equiv_memory_loc[regno] != 0)
6597                 return 0;
6598               else if (need_stable_sp && push_operand (dest, GET_MODE (dest)))
6599                 return 0;
6600             }
6601           else if (GET_CODE (pat) == PARALLEL)
6602             {
6603               int i;
6604               for (i = XVECLEN (pat, 0) - 1; i >= 0; i--)
6605                 {
6606                   rtx v1 = XVECEXP (pat, 0, i);
6607                   if (GET_CODE (v1) == COND_EXEC)
6608                     v1 = COND_EXEC_CODE (v1);
6609                   if (GET_CODE (v1) == SET || GET_CODE (v1) == CLOBBER)
6610                     {
6611                       rtx dest = SET_DEST (v1);
6612                       while (GET_CODE (dest) == SUBREG
6613                              || GET_CODE (dest) == ZERO_EXTRACT
6614                              || GET_CODE (dest) == SIGN_EXTRACT
6615                              || GET_CODE (dest) == STRICT_LOW_PART)
6616                         dest = XEXP (dest, 0);
6617                       if (GET_CODE (dest) == REG)
6618                         {
6619                           int xregno = REGNO (dest);
6620                           int xnregs;
6621                           if (REGNO (dest) < FIRST_PSEUDO_REGISTER)
6622                             xnregs = HARD_REGNO_NREGS (xregno, GET_MODE (dest));
6623                           else
6624                             xnregs = 1;
6625                           if (xregno < regno + nregs
6626                               && xregno + xnregs > regno)
6627                             return 0;
6628                           if (xregno < valueno + valuenregs
6629                               && xregno + xnregs > valueno)
6630                             return 0;
6631                           if (goal_mem_addr_varies
6632                               && reg_overlap_mentioned_for_reload_p (dest,
6633                                                                      goal))
6634                             return 0;
6635                           if (xregno == STACK_POINTER_REGNUM && need_stable_sp)
6636                             return 0;
6637                         }
6638                       else if (goal_mem && GET_CODE (dest) == MEM
6639                                && ! push_operand (dest, GET_MODE (dest)))
6640                         return 0;
6641                       else if (GET_CODE (dest) == MEM && regno >= FIRST_PSEUDO_REGISTER
6642                                && reg_equiv_memory_loc[regno] != 0)
6643                         return 0;
6644                       else if (need_stable_sp
6645                                && push_operand (dest, GET_MODE (dest)))
6646                         return 0;
6647                     }
6648                 }
6649             }
6650
6651           if (GET_CODE (p) == CALL_INSN && CALL_INSN_FUNCTION_USAGE (p))
6652             {
6653               rtx link;
6654
6655               for (link = CALL_INSN_FUNCTION_USAGE (p); XEXP (link, 1) != 0;
6656                    link = XEXP (link, 1))
6657                 {
6658                   pat = XEXP (link, 0);
6659                   if (GET_CODE (pat) == CLOBBER)
6660                     {
6661                       rtx dest = SET_DEST (pat);
6662
6663                       if (GET_CODE (dest) == REG)
6664                         {
6665                           int xregno = REGNO (dest);
6666                           int xnregs
6667                             = HARD_REGNO_NREGS (xregno, GET_MODE (dest));
6668
6669                           if (xregno < regno + nregs
6670                               && xregno + xnregs > regno)
6671                             return 0;
6672                           else if (xregno < valueno + valuenregs
6673                                    && xregno + xnregs > valueno)
6674                             return 0;
6675                           else if (goal_mem_addr_varies
6676                                    && reg_overlap_mentioned_for_reload_p (dest,
6677                                                                      goal))
6678                             return 0;
6679                         }
6680
6681                       else if (goal_mem && GET_CODE (dest) == MEM
6682                                && ! push_operand (dest, GET_MODE (dest)))
6683                         return 0;
6684                       else if (need_stable_sp
6685                                && push_operand (dest, GET_MODE (dest)))
6686                         return 0;
6687                     }
6688                 }
6689             }
6690
6691 #ifdef AUTO_INC_DEC
6692           /* If this insn auto-increments or auto-decrements
6693              either regno or valueno, return 0 now.
6694              If GOAL is a memory ref and its address is not constant,
6695              and this insn P increments a register used in GOAL, return 0.  */
6696           {
6697             rtx link;
6698
6699             for (link = REG_NOTES (p); link; link = XEXP (link, 1))
6700               if (REG_NOTE_KIND (link) == REG_INC
6701                   && GET_CODE (XEXP (link, 0)) == REG)
6702                 {
6703                   int incno = REGNO (XEXP (link, 0));
6704                   if (incno < regno + nregs && incno >= regno)
6705                     return 0;
6706                   if (incno < valueno + valuenregs && incno >= valueno)
6707                     return 0;
6708                   if (goal_mem_addr_varies
6709                       && reg_overlap_mentioned_for_reload_p (XEXP (link, 0),
6710                                                              goal))
6711                     return 0;
6712                 }
6713           }
6714 #endif
6715         }
6716     }
6717 }
6718 \f
6719 /* Find a place where INCED appears in an increment or decrement operator
6720    within X, and return the amount INCED is incremented or decremented by.
6721    The value is always positive.  */
6722
6723 static int
6724 find_inc_amount (x, inced)
6725      rtx x, inced;
6726 {
6727   enum rtx_code code = GET_CODE (x);
6728   const char *fmt;
6729   int i;
6730
6731   if (code == MEM)
6732     {
6733       rtx addr = XEXP (x, 0);
6734       if ((GET_CODE (addr) == PRE_DEC
6735            || GET_CODE (addr) == POST_DEC
6736            || GET_CODE (addr) == PRE_INC
6737            || GET_CODE (addr) == POST_INC)
6738           && XEXP (addr, 0) == inced)
6739         return GET_MODE_SIZE (GET_MODE (x));
6740       else if ((GET_CODE (addr) == PRE_MODIFY
6741                 || GET_CODE (addr) == POST_MODIFY)
6742                && GET_CODE (XEXP (addr, 1)) == PLUS
6743                && XEXP (addr, 0) == XEXP (XEXP (addr, 1), 0)
6744                && XEXP (addr, 0) == inced
6745                && GET_CODE (XEXP (XEXP (addr, 1), 1)) == CONST_INT)
6746         {
6747           i = INTVAL (XEXP (XEXP (addr, 1), 1));
6748           return i < 0 ? -i : i;
6749         }
6750     }
6751
6752   fmt = GET_RTX_FORMAT (code);
6753   for (i = GET_RTX_LENGTH (code) - 1; i >= 0; i--)
6754     {
6755       if (fmt[i] == 'e')
6756         {
6757           int tem = find_inc_amount (XEXP (x, i), inced);
6758           if (tem != 0)
6759             return tem;
6760         }
6761       if (fmt[i] == 'E')
6762         {
6763           int j;
6764           for (j = XVECLEN (x, i) - 1; j >= 0; j--)
6765             {
6766               int tem = find_inc_amount (XVECEXP (x, i, j), inced);
6767               if (tem != 0)
6768                 return tem;
6769             }
6770         }
6771     }
6772
6773   return 0;
6774 }
6775 \f
6776 /* Return 1 if register REGNO is the subject of a clobber in insn INSN.
6777    If SETS is nonzero, also consider SETs.  */
6778
6779 int
6780 regno_clobbered_p (regno, insn, mode, sets)
6781      unsigned int regno;
6782      rtx insn;
6783      enum machine_mode mode;
6784      int sets;
6785 {
6786   unsigned int nregs = HARD_REGNO_NREGS (regno, mode);
6787   unsigned int endregno = regno + nregs;
6788
6789   if ((GET_CODE (PATTERN (insn)) == CLOBBER
6790        || (sets && GET_CODE (PATTERN (insn)) == SET))
6791       && GET_CODE (XEXP (PATTERN (insn), 0)) == REG)
6792     {
6793       unsigned int test = REGNO (XEXP (PATTERN (insn), 0));
6794
6795       return test >= regno && test < endregno;
6796     }
6797
6798   if (GET_CODE (PATTERN (insn)) == PARALLEL)
6799     {
6800       int i = XVECLEN (PATTERN (insn), 0) - 1;
6801
6802       for (; i >= 0; i--)
6803         {
6804           rtx elt = XVECEXP (PATTERN (insn), 0, i);
6805           if ((GET_CODE (elt) == CLOBBER
6806                || (sets && GET_CODE (PATTERN (insn)) == SET))
6807               && GET_CODE (XEXP (elt, 0)) == REG)
6808             {
6809               unsigned int test = REGNO (XEXP (elt, 0));
6810
6811               if (test >= regno && test < endregno)
6812                 return 1;
6813             }
6814         }
6815     }
6816
6817   return 0;
6818 }
6819
6820 static const char *const reload_when_needed_name[] =
6821 {
6822   "RELOAD_FOR_INPUT",
6823   "RELOAD_FOR_OUTPUT",
6824   "RELOAD_FOR_INSN",
6825   "RELOAD_FOR_INPUT_ADDRESS",
6826   "RELOAD_FOR_INPADDR_ADDRESS",
6827   "RELOAD_FOR_OUTPUT_ADDRESS",
6828   "RELOAD_FOR_OUTADDR_ADDRESS",
6829   "RELOAD_FOR_OPERAND_ADDRESS",
6830   "RELOAD_FOR_OPADDR_ADDR",
6831   "RELOAD_OTHER",
6832   "RELOAD_FOR_OTHER_ADDRESS"
6833 };
6834
6835 static const char * const reg_class_names[] = REG_CLASS_NAMES;
6836
6837 /* These functions are used to print the variables set by 'find_reloads' */
6838
6839 void
6840 debug_reload_to_stream (f)
6841      FILE *f;
6842 {
6843   int r;
6844   const char *prefix;
6845
6846   if (! f)
6847     f = stderr;
6848   for (r = 0; r < n_reloads; r++)
6849     {
6850       fprintf (f, "Reload %d: ", r);
6851
6852       if (rld[r].in != 0)
6853         {
6854           fprintf (f, "reload_in (%s) = ",
6855                    GET_MODE_NAME (rld[r].inmode));
6856           print_inline_rtx (f, rld[r].in, 24);
6857           fprintf (f, "\n\t");
6858         }
6859
6860       if (rld[r].out != 0)
6861         {
6862           fprintf (f, "reload_out (%s) = ",
6863                    GET_MODE_NAME (rld[r].outmode));
6864           print_inline_rtx (f, rld[r].out, 24);
6865           fprintf (f, "\n\t");
6866         }
6867
6868       fprintf (f, "%s, ", reg_class_names[(int) rld[r].class]);
6869
6870       fprintf (f, "%s (opnum = %d)",
6871                reload_when_needed_name[(int) rld[r].when_needed],
6872                rld[r].opnum);
6873
6874       if (rld[r].optional)
6875         fprintf (f, ", optional");
6876
6877       if (rld[r].nongroup)
6878         fprintf (f, ", nongroup");
6879
6880       if (rld[r].inc != 0)
6881         fprintf (f, ", inc by %d", rld[r].inc);
6882
6883       if (rld[r].nocombine)
6884         fprintf (f, ", can't combine");
6885
6886       if (rld[r].secondary_p)
6887         fprintf (f, ", secondary_reload_p");
6888
6889       if (rld[r].in_reg != 0)
6890         {
6891           fprintf (f, "\n\treload_in_reg: ");
6892           print_inline_rtx (f, rld[r].in_reg, 24);
6893         }
6894
6895       if (rld[r].out_reg != 0)
6896         {
6897           fprintf (f, "\n\treload_out_reg: ");
6898           print_inline_rtx (f, rld[r].out_reg, 24);
6899         }
6900
6901       if (rld[r].reg_rtx != 0)
6902         {
6903           fprintf (f, "\n\treload_reg_rtx: ");
6904           print_inline_rtx (f, rld[r].reg_rtx, 24);
6905         }
6906
6907       prefix = "\n\t";
6908       if (rld[r].secondary_in_reload != -1)
6909         {
6910           fprintf (f, "%ssecondary_in_reload = %d",
6911                    prefix, rld[r].secondary_in_reload);
6912           prefix = ", ";
6913         }
6914
6915       if (rld[r].secondary_out_reload != -1)
6916         fprintf (f, "%ssecondary_out_reload = %d\n",
6917                  prefix, rld[r].secondary_out_reload);
6918
6919       prefix = "\n\t";
6920       if (rld[r].secondary_in_icode != CODE_FOR_nothing)
6921         {
6922           fprintf (f, "%ssecondary_in_icode = %s", prefix,
6923                    insn_data[rld[r].secondary_in_icode].name);
6924           prefix = ", ";
6925         }
6926
6927       if (rld[r].secondary_out_icode != CODE_FOR_nothing)
6928         fprintf (f, "%ssecondary_out_icode = %s", prefix,
6929                  insn_data[rld[r].secondary_out_icode].name);
6930
6931       fprintf (f, "\n");
6932     }
6933 }
6934
6935 void
6936 debug_reload ()
6937 {
6938   debug_reload_to_stream (stderr);
6939 }