OSDN Git Service

2002-03-03 Aldy Hernandez <aldyh@redhat.com>
[pf3gnuchains/gcc-fork.git] / gcc / reload.c
1 /* Search an insn for pseudo regs that must be in hard regs and are not.
2    Copyright (C) 1987, 1988, 1989, 1992, 1993, 1994, 1995, 1996, 1997, 1998,
3    1999, 2000, 2001, 2002 Free Software Foundation, Inc.
4
5 This file is part of GCC.
6
7 GCC is free software; you can redistribute it and/or modify it under
8 the terms of the GNU General Public License as published by the Free
9 Software Foundation; either version 2, or (at your option) any later
10 version.
11
12 GCC is distributed in the hope that it will be useful, but WITHOUT ANY
13 WARRANTY; without even the implied warranty of MERCHANTABILITY or
14 FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License
15 for more details.
16
17 You should have received a copy of the GNU General Public License
18 along with GCC; see the file COPYING.  If not, write to the Free
19 Software Foundation, 59 Temple Place - Suite 330, Boston, MA
20 02111-1307, USA.  */
21
22 /* This file contains subroutines used only from the file reload1.c.
23    It knows how to scan one insn for operands and values
24    that need to be copied into registers to make valid code.
25    It also finds other operands and values which are valid
26    but for which equivalent values in registers exist and
27    ought to be used instead.
28
29    Before processing the first insn of the function, call `init_reload'.
30
31    To scan an insn, call `find_reloads'.  This does two things:
32    1. sets up tables describing which values must be reloaded
33    for this insn, and what kind of hard regs they must be reloaded into;
34    2. optionally record the locations where those values appear in
35    the data, so they can be replaced properly later.
36    This is done only if the second arg to `find_reloads' is nonzero.
37
38    The third arg to `find_reloads' specifies the number of levels
39    of indirect addressing supported by the machine.  If it is zero,
40    indirect addressing is not valid.  If it is one, (MEM (REG n))
41    is valid even if (REG n) did not get a hard register; if it is two,
42    (MEM (MEM (REG n))) is also valid even if (REG n) did not get a
43    hard register, and similarly for higher values.
44
45    Then you must choose the hard regs to reload those pseudo regs into,
46    and generate appropriate load insns before this insn and perhaps
47    also store insns after this insn.  Set up the array `reload_reg_rtx'
48    to contain the REG rtx's for the registers you used.  In some
49    cases `find_reloads' will return a nonzero value in `reload_reg_rtx'
50    for certain reloads.  Then that tells you which register to use,
51    so you do not need to allocate one.  But you still do need to add extra
52    instructions to copy the value into and out of that register.
53
54    Finally you must call `subst_reloads' to substitute the reload reg rtx's
55    into the locations already recorded.
56
57 NOTE SIDE EFFECTS:
58
59    find_reloads can alter the operands of the instruction it is called on.
60
61    1. Two operands of any sort may be interchanged, if they are in a
62    commutative instruction.
63    This happens only if find_reloads thinks the instruction will compile
64    better that way.
65
66    2. Pseudo-registers that are equivalent to constants are replaced
67    with those constants if they are not in hard registers.
68
69 1 happens every time find_reloads is called.
70 2 happens only when REPLACE is 1, which is only when
71 actually doing the reloads, not when just counting them.
72
73 Using a reload register for several reloads in one insn:
74
75 When an insn has reloads, it is considered as having three parts:
76 the input reloads, the insn itself after reloading, and the output reloads.
77 Reloads of values used in memory addresses are often needed for only one part.
78
79 When this is so, reload_when_needed records which part needs the reload.
80 Two reloads for different parts of the insn can share the same reload
81 register.
82
83 When a reload is used for addresses in multiple parts, or when it is
84 an ordinary operand, it is classified as RELOAD_OTHER, and cannot share
85 a register with any other reload.  */
86
87 #define REG_OK_STRICT
88
89 #include "config.h"
90 #include "system.h"
91 #include "rtl.h"
92 #include "tm_p.h"
93 #include "insn-config.h"
94 #include "expr.h"
95 #include "optabs.h"
96 #include "recog.h"
97 #include "reload.h"
98 #include "regs.h"
99 #include "hard-reg-set.h"
100 #include "flags.h"
101 #include "real.h"
102 #include "output.h"
103 #include "function.h"
104 #include "toplev.h"
105
106 #ifndef REGISTER_MOVE_COST
107 #define REGISTER_MOVE_COST(m, x, y) 2
108 #endif
109
110 #ifndef REGNO_MODE_OK_FOR_BASE_P
111 #define REGNO_MODE_OK_FOR_BASE_P(REGNO, MODE) REGNO_OK_FOR_BASE_P (REGNO)
112 #endif
113
114 #ifndef REG_MODE_OK_FOR_BASE_P
115 #define REG_MODE_OK_FOR_BASE_P(REGNO, MODE) REG_OK_FOR_BASE_P (REGNO)
116 #endif
117 \f
118 /* All reloads of the current insn are recorded here.  See reload.h for
119    comments.  */
120 int n_reloads;
121 struct reload rld[MAX_RELOADS];
122
123 /* All the "earlyclobber" operands of the current insn
124    are recorded here.  */
125 int n_earlyclobbers;
126 rtx reload_earlyclobbers[MAX_RECOG_OPERANDS];
127
128 int reload_n_operands;
129
130 /* Replacing reloads.
131
132    If `replace_reloads' is nonzero, then as each reload is recorded
133    an entry is made for it in the table `replacements'.
134    Then later `subst_reloads' can look through that table and
135    perform all the replacements needed.  */
136
137 /* Nonzero means record the places to replace.  */
138 static int replace_reloads;
139
140 /* Each replacement is recorded with a structure like this.  */
141 struct replacement
142 {
143   rtx *where;                   /* Location to store in */
144   rtx *subreg_loc;              /* Location of SUBREG if WHERE is inside
145                                    a SUBREG; 0 otherwise.  */
146   int what;                     /* which reload this is for */
147   enum machine_mode mode;       /* mode it must have */
148 };
149
150 static struct replacement replacements[MAX_RECOG_OPERANDS * ((MAX_REGS_PER_ADDRESS * 2) + 1)];
151
152 /* Number of replacements currently recorded.  */
153 static int n_replacements;
154
155 /* Used to track what is modified by an operand.  */
156 struct decomposition
157 {
158   int reg_flag;         /* Nonzero if referencing a register.  */
159   int safe;             /* Nonzero if this can't conflict with anything.  */
160   rtx base;             /* Base address for MEM.  */
161   HOST_WIDE_INT start;  /* Starting offset or register number.  */
162   HOST_WIDE_INT end;    /* Ending offset or register number.  */
163 };
164
165 #ifdef SECONDARY_MEMORY_NEEDED
166
167 /* Save MEMs needed to copy from one class of registers to another.  One MEM
168    is used per mode, but normally only one or two modes are ever used.
169
170    We keep two versions, before and after register elimination.  The one
171    after register elimination is record separately for each operand.  This
172    is done in case the address is not valid to be sure that we separately
173    reload each.  */
174
175 static rtx secondary_memlocs[NUM_MACHINE_MODES];
176 static rtx secondary_memlocs_elim[NUM_MACHINE_MODES][MAX_RECOG_OPERANDS];
177 #endif
178
179 /* The instruction we are doing reloads for;
180    so we can test whether a register dies in it.  */
181 static rtx this_insn;
182
183 /* Nonzero if this instruction is a user-specified asm with operands.  */
184 static int this_insn_is_asm;
185
186 /* If hard_regs_live_known is nonzero,
187    we can tell which hard regs are currently live,
188    at least enough to succeed in choosing dummy reloads.  */
189 static int hard_regs_live_known;
190
191 /* Indexed by hard reg number,
192    element is nonnegative if hard reg has been spilled.
193    This vector is passed to `find_reloads' as an argument
194    and is not changed here.  */
195 static short *static_reload_reg_p;
196
197 /* Set to 1 in subst_reg_equivs if it changes anything.  */
198 static int subst_reg_equivs_changed;
199
200 /* On return from push_reload, holds the reload-number for the OUT
201    operand, which can be different for that from the input operand.  */
202 static int output_reloadnum;
203
204   /* Compare two RTX's.  */
205 #define MATCHES(x, y) \
206  (x == y || (x != 0 && (GET_CODE (x) == REG                             \
207                         ? GET_CODE (y) == REG && REGNO (x) == REGNO (y) \
208                         : rtx_equal_p (x, y) && ! side_effects_p (x))))
209
210   /* Indicates if two reloads purposes are for similar enough things that we
211      can merge their reloads.  */
212 #define MERGABLE_RELOADS(when1, when2, op1, op2) \
213   ((when1) == RELOAD_OTHER || (when2) == RELOAD_OTHER   \
214    || ((when1) == (when2) && (op1) == (op2))            \
215    || ((when1) == RELOAD_FOR_INPUT && (when2) == RELOAD_FOR_INPUT) \
216    || ((when1) == RELOAD_FOR_OPERAND_ADDRESS            \
217        && (when2) == RELOAD_FOR_OPERAND_ADDRESS)        \
218    || ((when1) == RELOAD_FOR_OTHER_ADDRESS              \
219        && (when2) == RELOAD_FOR_OTHER_ADDRESS))
220
221   /* Nonzero if these two reload purposes produce RELOAD_OTHER when merged.  */
222 #define MERGE_TO_OTHER(when1, when2, op1, op2) \
223   ((when1) != (when2)                                   \
224    || ! ((op1) == (op2)                                 \
225          || (when1) == RELOAD_FOR_INPUT                 \
226          || (when1) == RELOAD_FOR_OPERAND_ADDRESS       \
227          || (when1) == RELOAD_FOR_OTHER_ADDRESS))
228
229   /* If we are going to reload an address, compute the reload type to
230      use.  */
231 #define ADDR_TYPE(type)                                 \
232   ((type) == RELOAD_FOR_INPUT_ADDRESS                   \
233    ? RELOAD_FOR_INPADDR_ADDRESS                         \
234    : ((type) == RELOAD_FOR_OUTPUT_ADDRESS               \
235       ? RELOAD_FOR_OUTADDR_ADDRESS                      \
236       : (type)))
237
238 #ifdef HAVE_SECONDARY_RELOADS
239 static int push_secondary_reload PARAMS ((int, rtx, int, int, enum reg_class,
240                                         enum machine_mode, enum reload_type,
241                                         enum insn_code *));
242 #endif
243 static enum reg_class find_valid_class PARAMS ((enum machine_mode, int));
244 static int reload_inner_reg_of_subreg PARAMS ((rtx, enum machine_mode));
245 static void push_replacement    PARAMS ((rtx *, int, enum machine_mode));
246 static void combine_reloads     PARAMS ((void));
247 static int find_reusable_reload PARAMS ((rtx *, rtx, enum reg_class,
248                                        enum reload_type, int, int));
249 static rtx find_dummy_reload    PARAMS ((rtx, rtx, rtx *, rtx *,
250                                        enum machine_mode, enum machine_mode,
251                                        enum reg_class, int, int));
252 static int hard_reg_set_here_p  PARAMS ((unsigned int, unsigned int, rtx));
253 static struct decomposition decompose PARAMS ((rtx));
254 static int immune_p             PARAMS ((rtx, rtx, struct decomposition));
255 static int alternative_allows_memconst PARAMS ((const char *, int));
256 static rtx find_reloads_toplev  PARAMS ((rtx, int, enum reload_type, int,
257                                          int, rtx, int *));
258 static rtx make_memloc          PARAMS ((rtx, int));
259 static int find_reloads_address PARAMS ((enum machine_mode, rtx *, rtx, rtx *,
260                                        int, enum reload_type, int, rtx));
261 static rtx subst_reg_equivs     PARAMS ((rtx, rtx));
262 static rtx subst_indexed_address PARAMS ((rtx));
263 static void update_auto_inc_notes PARAMS ((rtx, int, int));
264 static int find_reloads_address_1 PARAMS ((enum machine_mode, rtx, int, rtx *,
265                                          int, enum reload_type,int, rtx));
266 static void find_reloads_address_part PARAMS ((rtx, rtx *, enum reg_class,
267                                              enum machine_mode, int,
268                                              enum reload_type, int));
269 static rtx find_reloads_subreg_address PARAMS ((rtx, int, int, enum reload_type,
270                                               int, rtx));
271 static int find_inc_amount      PARAMS ((rtx, rtx));
272 \f
273 #ifdef HAVE_SECONDARY_RELOADS
274
275 /* Determine if any secondary reloads are needed for loading (if IN_P is
276    non-zero) or storing (if IN_P is zero) X to or from a reload register of
277    register class RELOAD_CLASS in mode RELOAD_MODE.  If secondary reloads
278    are needed, push them.
279
280    Return the reload number of the secondary reload we made, or -1 if
281    we didn't need one.  *PICODE is set to the insn_code to use if we do
282    need a secondary reload.  */
283
284 static int
285 push_secondary_reload (in_p, x, opnum, optional, reload_class, reload_mode,
286                        type, picode)
287      int in_p;
288      rtx x;
289      int opnum;
290      int optional;
291      enum reg_class reload_class;
292      enum machine_mode reload_mode;
293      enum reload_type type;
294      enum insn_code *picode;
295 {
296   enum reg_class class = NO_REGS;
297   enum machine_mode mode = reload_mode;
298   enum insn_code icode = CODE_FOR_nothing;
299   enum reg_class t_class = NO_REGS;
300   enum machine_mode t_mode = VOIDmode;
301   enum insn_code t_icode = CODE_FOR_nothing;
302   enum reload_type secondary_type;
303   int s_reload, t_reload = -1;
304
305   if (type == RELOAD_FOR_INPUT_ADDRESS
306       || type == RELOAD_FOR_OUTPUT_ADDRESS
307       || type == RELOAD_FOR_INPADDR_ADDRESS
308       || type == RELOAD_FOR_OUTADDR_ADDRESS)
309     secondary_type = type;
310   else
311     secondary_type = in_p ? RELOAD_FOR_INPUT_ADDRESS : RELOAD_FOR_OUTPUT_ADDRESS;
312
313   *picode = CODE_FOR_nothing;
314
315   /* If X is a paradoxical SUBREG, use the inner value to determine both the
316      mode and object being reloaded.  */
317   if (GET_CODE (x) == SUBREG
318       && (GET_MODE_SIZE (GET_MODE (x))
319           > GET_MODE_SIZE (GET_MODE (SUBREG_REG (x)))))
320     {
321       x = SUBREG_REG (x);
322       reload_mode = GET_MODE (x);
323     }
324
325   /* If X is a pseudo-register that has an equivalent MEM (actually, if it
326      is still a pseudo-register by now, it *must* have an equivalent MEM
327      but we don't want to assume that), use that equivalent when seeing if
328      a secondary reload is needed since whether or not a reload is needed
329      might be sensitive to the form of the MEM.  */
330
331   if (GET_CODE (x) == REG && REGNO (x) >= FIRST_PSEUDO_REGISTER
332       && reg_equiv_mem[REGNO (x)] != 0)
333     x = reg_equiv_mem[REGNO (x)];
334
335 #ifdef SECONDARY_INPUT_RELOAD_CLASS
336   if (in_p)
337     class = SECONDARY_INPUT_RELOAD_CLASS (reload_class, reload_mode, x);
338 #endif
339
340 #ifdef SECONDARY_OUTPUT_RELOAD_CLASS
341   if (! in_p)
342     class = SECONDARY_OUTPUT_RELOAD_CLASS (reload_class, reload_mode, x);
343 #endif
344
345   /* If we don't need any secondary registers, done.  */
346   if (class == NO_REGS)
347     return -1;
348
349   /* Get a possible insn to use.  If the predicate doesn't accept X, don't
350      use the insn.  */
351
352   icode = (in_p ? reload_in_optab[(int) reload_mode]
353            : reload_out_optab[(int) reload_mode]);
354
355   if (icode != CODE_FOR_nothing
356       && insn_data[(int) icode].operand[in_p].predicate
357       && (! (insn_data[(int) icode].operand[in_p].predicate) (x, reload_mode)))
358     icode = CODE_FOR_nothing;
359
360   /* If we will be using an insn, see if it can directly handle the reload
361      register we will be using.  If it can, the secondary reload is for a
362      scratch register.  If it can't, we will use the secondary reload for
363      an intermediate register and require a tertiary reload for the scratch
364      register.  */
365
366   if (icode != CODE_FOR_nothing)
367     {
368       /* If IN_P is non-zero, the reload register will be the output in
369          operand 0.  If IN_P is zero, the reload register will be the input
370          in operand 1.  Outputs should have an initial "=", which we must
371          skip.  */
372
373       enum reg_class insn_class;
374
375       if (insn_data[(int) icode].operand[!in_p].constraint[0] == 0)
376         insn_class = ALL_REGS;
377       else
378         {
379           char insn_letter
380             = insn_data[(int) icode].operand[!in_p].constraint[in_p];
381           insn_class
382             = (insn_letter == 'r' ? GENERAL_REGS
383                : REG_CLASS_FROM_LETTER ((unsigned char) insn_letter));
384
385           if (insn_class == NO_REGS)
386             abort ();
387           if (in_p
388               && insn_data[(int) icode].operand[!in_p].constraint[0] != '=')
389             abort ();
390         }
391
392       /* The scratch register's constraint must start with "=&".  */
393       if (insn_data[(int) icode].operand[2].constraint[0] != '='
394           || insn_data[(int) icode].operand[2].constraint[1] != '&')
395         abort ();
396
397       if (reg_class_subset_p (reload_class, insn_class))
398         mode = insn_data[(int) icode].operand[2].mode;
399       else
400         {
401           char t_letter = insn_data[(int) icode].operand[2].constraint[2];
402           class = insn_class;
403           t_mode = insn_data[(int) icode].operand[2].mode;
404           t_class = (t_letter == 'r' ? GENERAL_REGS
405                      : REG_CLASS_FROM_LETTER ((unsigned char) t_letter));
406           t_icode = icode;
407           icode = CODE_FOR_nothing;
408         }
409     }
410
411   /* This case isn't valid, so fail.  Reload is allowed to use the same
412      register for RELOAD_FOR_INPUT_ADDRESS and RELOAD_FOR_INPUT reloads, but
413      in the case of a secondary register, we actually need two different
414      registers for correct code.  We fail here to prevent the possibility of
415      silently generating incorrect code later.
416
417      The convention is that secondary input reloads are valid only if the
418      secondary_class is different from class.  If you have such a case, you
419      can not use secondary reloads, you must work around the problem some
420      other way.
421
422      Allow this when a reload_in/out pattern is being used.  I.e. assume
423      that the generated code handles this case.  */
424
425   if (in_p && class == reload_class && icode == CODE_FOR_nothing
426       && t_icode == CODE_FOR_nothing)
427     abort ();
428
429   /* If we need a tertiary reload, see if we have one we can reuse or else
430      make a new one.  */
431
432   if (t_class != NO_REGS)
433     {
434       for (t_reload = 0; t_reload < n_reloads; t_reload++)
435         if (rld[t_reload].secondary_p
436             && (reg_class_subset_p (t_class, rld[t_reload].class)
437                 || reg_class_subset_p (rld[t_reload].class, t_class))
438             && ((in_p && rld[t_reload].inmode == t_mode)
439                 || (! in_p && rld[t_reload].outmode == t_mode))
440             && ((in_p && (rld[t_reload].secondary_in_icode
441                           == CODE_FOR_nothing))
442                 || (! in_p &&(rld[t_reload].secondary_out_icode
443                               == CODE_FOR_nothing)))
444             && (reg_class_size[(int) t_class] == 1 || SMALL_REGISTER_CLASSES)
445             && MERGABLE_RELOADS (secondary_type,
446                                  rld[t_reload].when_needed,
447                                  opnum, rld[t_reload].opnum))
448           {
449             if (in_p)
450               rld[t_reload].inmode = t_mode;
451             if (! in_p)
452               rld[t_reload].outmode = t_mode;
453
454             if (reg_class_subset_p (t_class, rld[t_reload].class))
455               rld[t_reload].class = t_class;
456
457             rld[t_reload].opnum = MIN (rld[t_reload].opnum, opnum);
458             rld[t_reload].optional &= optional;
459             rld[t_reload].secondary_p = 1;
460             if (MERGE_TO_OTHER (secondary_type, rld[t_reload].when_needed,
461                                 opnum, rld[t_reload].opnum))
462               rld[t_reload].when_needed = RELOAD_OTHER;
463           }
464
465       if (t_reload == n_reloads)
466         {
467           /* We need to make a new tertiary reload for this register class.  */
468           rld[t_reload].in = rld[t_reload].out = 0;
469           rld[t_reload].class = t_class;
470           rld[t_reload].inmode = in_p ? t_mode : VOIDmode;
471           rld[t_reload].outmode = ! in_p ? t_mode : VOIDmode;
472           rld[t_reload].reg_rtx = 0;
473           rld[t_reload].optional = optional;
474           rld[t_reload].inc = 0;
475           /* Maybe we could combine these, but it seems too tricky.  */
476           rld[t_reload].nocombine = 1;
477           rld[t_reload].in_reg = 0;
478           rld[t_reload].out_reg = 0;
479           rld[t_reload].opnum = opnum;
480           rld[t_reload].when_needed = secondary_type;
481           rld[t_reload].secondary_in_reload = -1;
482           rld[t_reload].secondary_out_reload = -1;
483           rld[t_reload].secondary_in_icode = CODE_FOR_nothing;
484           rld[t_reload].secondary_out_icode = CODE_FOR_nothing;
485           rld[t_reload].secondary_p = 1;
486
487           n_reloads++;
488         }
489     }
490
491   /* See if we can reuse an existing secondary reload.  */
492   for (s_reload = 0; s_reload < n_reloads; s_reload++)
493     if (rld[s_reload].secondary_p
494         && (reg_class_subset_p (class, rld[s_reload].class)
495             || reg_class_subset_p (rld[s_reload].class, class))
496         && ((in_p && rld[s_reload].inmode == mode)
497             || (! in_p && rld[s_reload].outmode == mode))
498         && ((in_p && rld[s_reload].secondary_in_reload == t_reload)
499             || (! in_p && rld[s_reload].secondary_out_reload == t_reload))
500         && ((in_p && rld[s_reload].secondary_in_icode == t_icode)
501             || (! in_p && rld[s_reload].secondary_out_icode == t_icode))
502         && (reg_class_size[(int) class] == 1 || SMALL_REGISTER_CLASSES)
503         && MERGABLE_RELOADS (secondary_type, rld[s_reload].when_needed,
504                              opnum, rld[s_reload].opnum))
505       {
506         if (in_p)
507           rld[s_reload].inmode = mode;
508         if (! in_p)
509           rld[s_reload].outmode = mode;
510
511         if (reg_class_subset_p (class, rld[s_reload].class))
512           rld[s_reload].class = class;
513
514         rld[s_reload].opnum = MIN (rld[s_reload].opnum, opnum);
515         rld[s_reload].optional &= optional;
516         rld[s_reload].secondary_p = 1;
517         if (MERGE_TO_OTHER (secondary_type, rld[s_reload].when_needed,
518                             opnum, rld[s_reload].opnum))
519           rld[s_reload].when_needed = RELOAD_OTHER;
520       }
521
522   if (s_reload == n_reloads)
523     {
524 #ifdef SECONDARY_MEMORY_NEEDED
525       /* If we need a memory location to copy between the two reload regs,
526          set it up now.  Note that we do the input case before making
527          the reload and the output case after.  This is due to the
528          way reloads are output.  */
529
530       if (in_p && icode == CODE_FOR_nothing
531           && SECONDARY_MEMORY_NEEDED (class, reload_class, mode))
532         {
533           get_secondary_mem (x, reload_mode, opnum, type);
534
535           /* We may have just added new reloads.  Make sure we add
536              the new reload at the end.  */
537           s_reload = n_reloads;
538         }
539 #endif
540
541       /* We need to make a new secondary reload for this register class.  */
542       rld[s_reload].in = rld[s_reload].out = 0;
543       rld[s_reload].class = class;
544
545       rld[s_reload].inmode = in_p ? mode : VOIDmode;
546       rld[s_reload].outmode = ! in_p ? mode : VOIDmode;
547       rld[s_reload].reg_rtx = 0;
548       rld[s_reload].optional = optional;
549       rld[s_reload].inc = 0;
550       /* Maybe we could combine these, but it seems too tricky.  */
551       rld[s_reload].nocombine = 1;
552       rld[s_reload].in_reg = 0;
553       rld[s_reload].out_reg = 0;
554       rld[s_reload].opnum = opnum;
555       rld[s_reload].when_needed = secondary_type;
556       rld[s_reload].secondary_in_reload = in_p ? t_reload : -1;
557       rld[s_reload].secondary_out_reload = ! in_p ? t_reload : -1;
558       rld[s_reload].secondary_in_icode = in_p ? t_icode : CODE_FOR_nothing;
559       rld[s_reload].secondary_out_icode
560         = ! in_p ? t_icode : CODE_FOR_nothing;
561       rld[s_reload].secondary_p = 1;
562
563       n_reloads++;
564
565 #ifdef SECONDARY_MEMORY_NEEDED
566       if (! in_p && icode == CODE_FOR_nothing
567           && SECONDARY_MEMORY_NEEDED (reload_class, class, mode))
568         get_secondary_mem (x, mode, opnum, type);
569 #endif
570     }
571
572   *picode = icode;
573   return s_reload;
574 }
575 #endif /* HAVE_SECONDARY_RELOADS */
576 \f
577 #ifdef SECONDARY_MEMORY_NEEDED
578
579 /* Return a memory location that will be used to copy X in mode MODE.
580    If we haven't already made a location for this mode in this insn,
581    call find_reloads_address on the location being returned.  */
582
583 rtx
584 get_secondary_mem (x, mode, opnum, type)
585      rtx x ATTRIBUTE_UNUSED;
586      enum machine_mode mode;
587      int opnum;
588      enum reload_type type;
589 {
590   rtx loc;
591   int mem_valid;
592
593   /* By default, if MODE is narrower than a word, widen it to a word.
594      This is required because most machines that require these memory
595      locations do not support short load and stores from all registers
596      (e.g., FP registers).  */
597
598 #ifdef SECONDARY_MEMORY_NEEDED_MODE
599   mode = SECONDARY_MEMORY_NEEDED_MODE (mode);
600 #else
601   if (GET_MODE_BITSIZE (mode) < BITS_PER_WORD && INTEGRAL_MODE_P (mode))
602     mode = mode_for_size (BITS_PER_WORD, GET_MODE_CLASS (mode), 0);
603 #endif
604
605   /* If we already have made a MEM for this operand in MODE, return it.  */
606   if (secondary_memlocs_elim[(int) mode][opnum] != 0)
607     return secondary_memlocs_elim[(int) mode][opnum];
608
609   /* If this is the first time we've tried to get a MEM for this mode,
610      allocate a new one.  `something_changed' in reload will get set
611      by noticing that the frame size has changed.  */
612
613   if (secondary_memlocs[(int) mode] == 0)
614     {
615 #ifdef SECONDARY_MEMORY_NEEDED_RTX
616       secondary_memlocs[(int) mode] = SECONDARY_MEMORY_NEEDED_RTX (mode);
617 #else
618       secondary_memlocs[(int) mode]
619         = assign_stack_local (mode, GET_MODE_SIZE (mode), 0);
620 #endif
621     }
622
623   /* Get a version of the address doing any eliminations needed.  If that
624      didn't give us a new MEM, make a new one if it isn't valid.  */
625
626   loc = eliminate_regs (secondary_memlocs[(int) mode], VOIDmode, NULL_RTX);
627   mem_valid = strict_memory_address_p (mode, XEXP (loc, 0));
628
629   if (! mem_valid && loc == secondary_memlocs[(int) mode])
630     loc = copy_rtx (loc);
631
632   /* The only time the call below will do anything is if the stack
633      offset is too large.  In that case IND_LEVELS doesn't matter, so we
634      can just pass a zero.  Adjust the type to be the address of the
635      corresponding object.  If the address was valid, save the eliminated
636      address.  If it wasn't valid, we need to make a reload each time, so
637      don't save it.  */
638
639   if (! mem_valid)
640     {
641       type =  (type == RELOAD_FOR_INPUT ? RELOAD_FOR_INPUT_ADDRESS
642                : type == RELOAD_FOR_OUTPUT ? RELOAD_FOR_OUTPUT_ADDRESS
643                : RELOAD_OTHER);
644
645       find_reloads_address (mode, (rtx*) 0, XEXP (loc, 0), &XEXP (loc, 0),
646                             opnum, type, 0, 0);
647     }
648
649   secondary_memlocs_elim[(int) mode][opnum] = loc;
650   return loc;
651 }
652
653 /* Clear any secondary memory locations we've made.  */
654
655 void
656 clear_secondary_mem ()
657 {
658   memset ((char *) secondary_memlocs, 0, sizeof secondary_memlocs);
659 }
660 #endif /* SECONDARY_MEMORY_NEEDED */
661 \f
662 /* Find the largest class for which every register number plus N is valid in
663    M1 (if in range).  Abort if no such class exists.  */
664
665 static enum reg_class
666 find_valid_class (m1, n)
667      enum machine_mode m1 ATTRIBUTE_UNUSED;
668      int n;
669 {
670   int class;
671   int regno;
672   enum reg_class best_class = NO_REGS;
673   unsigned int best_size = 0;
674
675   for (class = 1; class < N_REG_CLASSES; class++)
676     {
677       int bad = 0;
678       for (regno = 0; regno < FIRST_PSEUDO_REGISTER && ! bad; regno++)
679         if (TEST_HARD_REG_BIT (reg_class_contents[class], regno)
680             && TEST_HARD_REG_BIT (reg_class_contents[class], regno + n)
681             && ! HARD_REGNO_MODE_OK (regno + n, m1))
682           bad = 1;
683
684       if (! bad && reg_class_size[class] > best_size)
685         best_class = class, best_size = reg_class_size[class];
686     }
687
688   if (best_size == 0)
689     abort ();
690
691   return best_class;
692 }
693 \f
694 /* Return the number of a previously made reload that can be combined with
695    a new one, or n_reloads if none of the existing reloads can be used.
696    OUT, CLASS, TYPE and OPNUM are the same arguments as passed to
697    push_reload, they determine the kind of the new reload that we try to
698    combine.  P_IN points to the corresponding value of IN, which can be
699    modified by this function.
700    DONT_SHARE is nonzero if we can't share any input-only reload for IN.  */
701
702 static int
703 find_reusable_reload (p_in, out, class, type, opnum, dont_share)
704      rtx *p_in, out;
705      enum reg_class class;
706      enum reload_type type;
707      int opnum, dont_share;
708 {
709   rtx in = *p_in;
710   int i;
711   /* We can't merge two reloads if the output of either one is
712      earlyclobbered.  */
713
714   if (earlyclobber_operand_p (out))
715     return n_reloads;
716
717   /* We can use an existing reload if the class is right
718      and at least one of IN and OUT is a match
719      and the other is at worst neutral.
720      (A zero compared against anything is neutral.)
721
722      If SMALL_REGISTER_CLASSES, don't use existing reloads unless they are
723      for the same thing since that can cause us to need more reload registers
724      than we otherwise would.  */
725
726   for (i = 0; i < n_reloads; i++)
727     if ((reg_class_subset_p (class, rld[i].class)
728          || reg_class_subset_p (rld[i].class, class))
729         /* If the existing reload has a register, it must fit our class.  */
730         && (rld[i].reg_rtx == 0
731             || TEST_HARD_REG_BIT (reg_class_contents[(int) class],
732                                   true_regnum (rld[i].reg_rtx)))
733         && ((in != 0 && MATCHES (rld[i].in, in) && ! dont_share
734              && (out == 0 || rld[i].out == 0 || MATCHES (rld[i].out, out)))
735             || (out != 0 && MATCHES (rld[i].out, out)
736                 && (in == 0 || rld[i].in == 0 || MATCHES (rld[i].in, in))))
737         && (rld[i].out == 0 || ! earlyclobber_operand_p (rld[i].out))
738         && (reg_class_size[(int) class] == 1 || SMALL_REGISTER_CLASSES)
739         && MERGABLE_RELOADS (type, rld[i].when_needed, opnum, rld[i].opnum))
740       return i;
741
742   /* Reloading a plain reg for input can match a reload to postincrement
743      that reg, since the postincrement's value is the right value.
744      Likewise, it can match a preincrement reload, since we regard
745      the preincrementation as happening before any ref in this insn
746      to that register.  */
747   for (i = 0; i < n_reloads; i++)
748     if ((reg_class_subset_p (class, rld[i].class)
749          || reg_class_subset_p (rld[i].class, class))
750         /* If the existing reload has a register, it must fit our
751            class.  */
752         && (rld[i].reg_rtx == 0
753             || TEST_HARD_REG_BIT (reg_class_contents[(int) class],
754                                   true_regnum (rld[i].reg_rtx)))
755         && out == 0 && rld[i].out == 0 && rld[i].in != 0
756         && ((GET_CODE (in) == REG
757              && GET_RTX_CLASS (GET_CODE (rld[i].in)) == 'a'
758              && MATCHES (XEXP (rld[i].in, 0), in))
759             || (GET_CODE (rld[i].in) == REG
760                 && GET_RTX_CLASS (GET_CODE (in)) == 'a'
761                 && MATCHES (XEXP (in, 0), rld[i].in)))
762         && (rld[i].out == 0 || ! earlyclobber_operand_p (rld[i].out))
763         && (reg_class_size[(int) class] == 1 || SMALL_REGISTER_CLASSES)
764         && MERGABLE_RELOADS (type, rld[i].when_needed,
765                              opnum, rld[i].opnum))
766       {
767         /* Make sure reload_in ultimately has the increment,
768            not the plain register.  */
769         if (GET_CODE (in) == REG)
770           *p_in = rld[i].in;
771         return i;
772       }
773   return n_reloads;
774 }
775
776 /* Return nonzero if X is a SUBREG which will require reloading of its
777    SUBREG_REG expression.  */
778
779 static int
780 reload_inner_reg_of_subreg (x, mode)
781      rtx x;
782      enum machine_mode mode;
783 {
784   rtx inner;
785
786   /* Only SUBREGs are problematical.  */
787   if (GET_CODE (x) != SUBREG)
788     return 0;
789
790   inner = SUBREG_REG (x);
791
792   /* If INNER is a constant or PLUS, then INNER must be reloaded.  */
793   if (CONSTANT_P (inner) || GET_CODE (inner) == PLUS)
794     return 1;
795
796   /* If INNER is not a hard register, then INNER will not need to
797      be reloaded.  */
798   if (GET_CODE (inner) != REG
799       || REGNO (inner) >= FIRST_PSEUDO_REGISTER)
800     return 0;
801
802   /* If INNER is not ok for MODE, then INNER will need reloading.  */
803   if (! HARD_REGNO_MODE_OK (subreg_regno (x), mode))
804     return 1;
805
806   /* If the outer part is a word or smaller, INNER larger than a
807      word and the number of regs for INNER is not the same as the
808      number of words in INNER, then INNER will need reloading.  */
809   return (GET_MODE_SIZE (mode) <= UNITS_PER_WORD
810           && GET_MODE_SIZE (GET_MODE (inner)) > UNITS_PER_WORD
811           && ((GET_MODE_SIZE (GET_MODE (inner)) / UNITS_PER_WORD)
812               != HARD_REGNO_NREGS (REGNO (inner), GET_MODE (inner))));
813 }
814
815 /* Record one reload that needs to be performed.
816    IN is an rtx saying where the data are to be found before this instruction.
817    OUT says where they must be stored after the instruction.
818    (IN is zero for data not read, and OUT is zero for data not written.)
819    INLOC and OUTLOC point to the places in the instructions where
820    IN and OUT were found.
821    If IN and OUT are both non-zero, it means the same register must be used
822    to reload both IN and OUT.
823
824    CLASS is a register class required for the reloaded data.
825    INMODE is the machine mode that the instruction requires
826    for the reg that replaces IN and OUTMODE is likewise for OUT.
827
828    If IN is zero, then OUT's location and mode should be passed as
829    INLOC and INMODE.
830
831    STRICT_LOW is the 1 if there is a containing STRICT_LOW_PART rtx.
832
833    OPTIONAL nonzero means this reload does not need to be performed:
834    it can be discarded if that is more convenient.
835
836    OPNUM and TYPE say what the purpose of this reload is.
837
838    The return value is the reload-number for this reload.
839
840    If both IN and OUT are nonzero, in some rare cases we might
841    want to make two separate reloads.  (Actually we never do this now.)
842    Therefore, the reload-number for OUT is stored in
843    output_reloadnum when we return; the return value applies to IN.
844    Usually (presently always), when IN and OUT are nonzero,
845    the two reload-numbers are equal, but the caller should be careful to
846    distinguish them.  */
847
848 int
849 push_reload (in, out, inloc, outloc, class,
850              inmode, outmode, strict_low, optional, opnum, type)
851      rtx in, out;
852      rtx *inloc, *outloc;
853      enum reg_class class;
854      enum machine_mode inmode, outmode;
855      int strict_low;
856      int optional;
857      int opnum;
858      enum reload_type type;
859 {
860   int i;
861   int dont_share = 0;
862   int dont_remove_subreg = 0;
863   rtx *in_subreg_loc = 0, *out_subreg_loc = 0;
864   int secondary_in_reload = -1, secondary_out_reload = -1;
865   enum insn_code secondary_in_icode = CODE_FOR_nothing;
866   enum insn_code secondary_out_icode = CODE_FOR_nothing;
867
868   /* INMODE and/or OUTMODE could be VOIDmode if no mode
869      has been specified for the operand.  In that case,
870      use the operand's mode as the mode to reload.  */
871   if (inmode == VOIDmode && in != 0)
872     inmode = GET_MODE (in);
873   if (outmode == VOIDmode && out != 0)
874     outmode = GET_MODE (out);
875
876   /* If IN is a pseudo register everywhere-equivalent to a constant, and
877      it is not in a hard register, reload straight from the constant,
878      since we want to get rid of such pseudo registers.
879      Often this is done earlier, but not always in find_reloads_address.  */
880   if (in != 0 && GET_CODE (in) == REG)
881     {
882       int regno = REGNO (in);
883
884       if (regno >= FIRST_PSEUDO_REGISTER && reg_renumber[regno] < 0
885           && reg_equiv_constant[regno] != 0)
886         in = reg_equiv_constant[regno];
887     }
888
889   /* Likewise for OUT.  Of course, OUT will never be equivalent to
890      an actual constant, but it might be equivalent to a memory location
891      (in the case of a parameter).  */
892   if (out != 0 && GET_CODE (out) == REG)
893     {
894       int regno = REGNO (out);
895
896       if (regno >= FIRST_PSEUDO_REGISTER && reg_renumber[regno] < 0
897           && reg_equiv_constant[regno] != 0)
898         out = reg_equiv_constant[regno];
899     }
900
901   /* If we have a read-write operand with an address side-effect,
902      change either IN or OUT so the side-effect happens only once.  */
903   if (in != 0 && out != 0 && GET_CODE (in) == MEM && rtx_equal_p (in, out))
904     switch (GET_CODE (XEXP (in, 0)))
905       {
906       case POST_INC: case POST_DEC:   case POST_MODIFY:
907         in = replace_equiv_address_nv (in, XEXP (XEXP (in, 0), 0));
908         break;
909
910       case PRE_INC: case PRE_DEC: case PRE_MODIFY:
911         out = replace_equiv_address_nv (out, XEXP (XEXP (out, 0), 0));
912         break;
913
914       default:
915         break;
916       }
917
918   /* If we are reloading a (SUBREG constant ...), really reload just the
919      inside expression in its own mode.  Similarly for (SUBREG (PLUS ...)).
920      If we have (SUBREG:M1 (MEM:M2 ...) ...) (or an inner REG that is still
921      a pseudo and hence will become a MEM) with M1 wider than M2 and the
922      register is a pseudo, also reload the inside expression.
923      For machines that extend byte loads, do this for any SUBREG of a pseudo
924      where both M1 and M2 are a word or smaller, M1 is wider than M2, and
925      M2 is an integral mode that gets extended when loaded.
926      Similar issue for (SUBREG:M1 (REG:M2 ...) ...) for a hard register R where
927      either M1 is not valid for R or M2 is wider than a word but we only
928      need one word to store an M2-sized quantity in R.
929      (However, if OUT is nonzero, we need to reload the reg *and*
930      the subreg, so do nothing here, and let following statement handle it.)
931
932      Note that the case of (SUBREG (CONST_INT...)...) is handled elsewhere;
933      we can't handle it here because CONST_INT does not indicate a mode.
934
935      Similarly, we must reload the inside expression if we have a
936      STRICT_LOW_PART (presumably, in == out in the cas).
937
938      Also reload the inner expression if it does not require a secondary
939      reload but the SUBREG does.
940
941      Finally, reload the inner expression if it is a register that is in
942      the class whose registers cannot be referenced in a different size
943      and M1 is not the same size as M2.  If subreg_lowpart_p is false, we
944      cannot reload just the inside since we might end up with the wrong
945      register class.  But if it is inside a STRICT_LOW_PART, we have
946      no choice, so we hope we do get the right register class there.  */
947
948   if (in != 0 && GET_CODE (in) == SUBREG
949       && (subreg_lowpart_p (in) || strict_low)
950 #ifdef CLASS_CANNOT_CHANGE_MODE
951       && (class != CLASS_CANNOT_CHANGE_MODE
952           || ! CLASS_CANNOT_CHANGE_MODE_P (GET_MODE (SUBREG_REG (in)), inmode))
953 #endif
954       && (CONSTANT_P (SUBREG_REG (in))
955           || GET_CODE (SUBREG_REG (in)) == PLUS
956           || strict_low
957           || (((GET_CODE (SUBREG_REG (in)) == REG
958                 && REGNO (SUBREG_REG (in)) >= FIRST_PSEUDO_REGISTER)
959                || GET_CODE (SUBREG_REG (in)) == MEM)
960               && ((GET_MODE_SIZE (inmode)
961                    > GET_MODE_SIZE (GET_MODE (SUBREG_REG (in))))
962 #ifdef LOAD_EXTEND_OP
963                   || (GET_MODE_SIZE (inmode) <= UNITS_PER_WORD
964                       && (GET_MODE_SIZE (GET_MODE (SUBREG_REG (in)))
965                           <= UNITS_PER_WORD)
966                       && (GET_MODE_SIZE (inmode)
967                           > GET_MODE_SIZE (GET_MODE (SUBREG_REG (in))))
968                       && INTEGRAL_MODE_P (GET_MODE (SUBREG_REG (in)))
969                       && LOAD_EXTEND_OP (GET_MODE (SUBREG_REG (in))) != NIL)
970 #endif
971 #ifdef WORD_REGISTER_OPERATIONS
972                   || ((GET_MODE_SIZE (inmode)
973                        < GET_MODE_SIZE (GET_MODE (SUBREG_REG (in))))
974                       && ((GET_MODE_SIZE (inmode) - 1) / UNITS_PER_WORD ==
975                           ((GET_MODE_SIZE (GET_MODE (SUBREG_REG (in))) - 1)
976                            / UNITS_PER_WORD)))
977 #endif
978                   ))
979           || (GET_CODE (SUBREG_REG (in)) == REG
980               && REGNO (SUBREG_REG (in)) < FIRST_PSEUDO_REGISTER
981               /* The case where out is nonzero
982                  is handled differently in the following statement.  */
983               && (out == 0 || subreg_lowpart_p (in))
984               && ((GET_MODE_SIZE (inmode) <= UNITS_PER_WORD
985                    && (GET_MODE_SIZE (GET_MODE (SUBREG_REG (in)))
986                        > UNITS_PER_WORD)
987                    && ((GET_MODE_SIZE (GET_MODE (SUBREG_REG (in)))
988                         / UNITS_PER_WORD)
989                        != HARD_REGNO_NREGS (REGNO (SUBREG_REG (in)),
990                                             GET_MODE (SUBREG_REG (in)))))
991                   || ! HARD_REGNO_MODE_OK (subreg_regno (in), inmode)))
992 #ifdef SECONDARY_INPUT_RELOAD_CLASS
993           || (SECONDARY_INPUT_RELOAD_CLASS (class, inmode, in) != NO_REGS
994               && (SECONDARY_INPUT_RELOAD_CLASS (class,
995                                                 GET_MODE (SUBREG_REG (in)),
996                                                 SUBREG_REG (in))
997                   == NO_REGS))
998 #endif
999 #ifdef CLASS_CANNOT_CHANGE_MODE
1000           || (GET_CODE (SUBREG_REG (in)) == REG
1001               && REGNO (SUBREG_REG (in)) < FIRST_PSEUDO_REGISTER
1002               && (TEST_HARD_REG_BIT
1003                   (reg_class_contents[(int) CLASS_CANNOT_CHANGE_MODE],
1004                    REGNO (SUBREG_REG (in))))
1005               && CLASS_CANNOT_CHANGE_MODE_P (GET_MODE (SUBREG_REG (in)),
1006                                              inmode))
1007 #endif
1008           ))
1009     {
1010       in_subreg_loc = inloc;
1011       inloc = &SUBREG_REG (in);
1012       in = *inloc;
1013 #if ! defined (LOAD_EXTEND_OP) && ! defined (WORD_REGISTER_OPERATIONS)
1014       if (GET_CODE (in) == MEM)
1015         /* This is supposed to happen only for paradoxical subregs made by
1016            combine.c.  (SUBREG (MEM)) isn't supposed to occur other ways.  */
1017         if (GET_MODE_SIZE (GET_MODE (in)) > GET_MODE_SIZE (inmode))
1018           abort ();
1019 #endif
1020       inmode = GET_MODE (in);
1021     }
1022
1023   /* Similar issue for (SUBREG:M1 (REG:M2 ...) ...) for a hard register R where
1024      either M1 is not valid for R or M2 is wider than a word but we only
1025      need one word to store an M2-sized quantity in R.
1026
1027      However, we must reload the inner reg *as well as* the subreg in
1028      that case.  */
1029
1030   /* Similar issue for (SUBREG constant ...) if it was not handled by the
1031      code above.  This can happen if SUBREG_BYTE != 0.  */
1032
1033   if (in != 0 && reload_inner_reg_of_subreg (in, inmode))
1034     {
1035       enum reg_class in_class = class;
1036
1037       if (GET_CODE (SUBREG_REG (in)) == REG)
1038         in_class
1039           = find_valid_class (inmode,
1040                               subreg_regno_offset (REGNO (SUBREG_REG (in)),
1041                                                    GET_MODE (SUBREG_REG (in)),
1042                                                    SUBREG_BYTE (in),
1043                                                    GET_MODE (in)));
1044
1045       /* This relies on the fact that emit_reload_insns outputs the
1046          instructions for input reloads of type RELOAD_OTHER in the same
1047          order as the reloads.  Thus if the outer reload is also of type
1048          RELOAD_OTHER, we are guaranteed that this inner reload will be
1049          output before the outer reload.  */
1050       push_reload (SUBREG_REG (in), NULL_RTX, &SUBREG_REG (in), (rtx *) 0,
1051                    in_class, VOIDmode, VOIDmode, 0, 0, opnum, type);
1052       dont_remove_subreg = 1;
1053     }
1054
1055   /* Similarly for paradoxical and problematical SUBREGs on the output.
1056      Note that there is no reason we need worry about the previous value
1057      of SUBREG_REG (out); even if wider than out,
1058      storing in a subreg is entitled to clobber it all
1059      (except in the case of STRICT_LOW_PART,
1060      and in that case the constraint should label it input-output.)  */
1061   if (out != 0 && GET_CODE (out) == SUBREG
1062       && (subreg_lowpart_p (out) || strict_low)
1063 #ifdef CLASS_CANNOT_CHANGE_MODE
1064       && (class != CLASS_CANNOT_CHANGE_MODE
1065           || ! CLASS_CANNOT_CHANGE_MODE_P (GET_MODE (SUBREG_REG (out)),
1066                                            outmode))
1067 #endif
1068       && (CONSTANT_P (SUBREG_REG (out))
1069           || strict_low
1070           || (((GET_CODE (SUBREG_REG (out)) == REG
1071                 && REGNO (SUBREG_REG (out)) >= FIRST_PSEUDO_REGISTER)
1072                || GET_CODE (SUBREG_REG (out)) == MEM)
1073               && ((GET_MODE_SIZE (outmode)
1074                    > GET_MODE_SIZE (GET_MODE (SUBREG_REG (out))))
1075 #ifdef WORD_REGISTER_OPERATIONS
1076                   || ((GET_MODE_SIZE (outmode)
1077                        < GET_MODE_SIZE (GET_MODE (SUBREG_REG (out))))
1078                       && ((GET_MODE_SIZE (outmode) - 1) / UNITS_PER_WORD ==
1079                           ((GET_MODE_SIZE (GET_MODE (SUBREG_REG (out))) - 1)
1080                            / UNITS_PER_WORD)))
1081 #endif
1082                   ))
1083           || (GET_CODE (SUBREG_REG (out)) == REG
1084               && REGNO (SUBREG_REG (out)) < FIRST_PSEUDO_REGISTER
1085               && ((GET_MODE_SIZE (outmode) <= UNITS_PER_WORD
1086                    && (GET_MODE_SIZE (GET_MODE (SUBREG_REG (out)))
1087                        > UNITS_PER_WORD)
1088                    && ((GET_MODE_SIZE (GET_MODE (SUBREG_REG (out)))
1089                         / UNITS_PER_WORD)
1090                        != HARD_REGNO_NREGS (REGNO (SUBREG_REG (out)),
1091                                             GET_MODE (SUBREG_REG (out)))))
1092                   || ! HARD_REGNO_MODE_OK (subreg_regno (out), outmode)))
1093 #ifdef SECONDARY_OUTPUT_RELOAD_CLASS
1094           || (SECONDARY_OUTPUT_RELOAD_CLASS (class, outmode, out) != NO_REGS
1095               && (SECONDARY_OUTPUT_RELOAD_CLASS (class,
1096                                                  GET_MODE (SUBREG_REG (out)),
1097                                                  SUBREG_REG (out))
1098                   == NO_REGS))
1099 #endif
1100 #ifdef CLASS_CANNOT_CHANGE_MODE
1101           || (GET_CODE (SUBREG_REG (out)) == REG
1102               && REGNO (SUBREG_REG (out)) < FIRST_PSEUDO_REGISTER
1103               && (TEST_HARD_REG_BIT
1104                   (reg_class_contents[(int) CLASS_CANNOT_CHANGE_MODE],
1105                    REGNO (SUBREG_REG (out))))
1106               && CLASS_CANNOT_CHANGE_MODE_P (GET_MODE (SUBREG_REG (out)),
1107                                              outmode))
1108 #endif
1109           ))
1110     {
1111       out_subreg_loc = outloc;
1112       outloc = &SUBREG_REG (out);
1113       out = *outloc;
1114 #if ! defined (LOAD_EXTEND_OP) && ! defined (WORD_REGISTER_OPERATIONS)
1115       if (GET_CODE (out) == MEM
1116           && GET_MODE_SIZE (GET_MODE (out)) > GET_MODE_SIZE (outmode))
1117         abort ();
1118 #endif
1119       outmode = GET_MODE (out);
1120     }
1121
1122   /* Similar issue for (SUBREG:M1 (REG:M2 ...) ...) for a hard register R where
1123      either M1 is not valid for R or M2 is wider than a word but we only
1124      need one word to store an M2-sized quantity in R.
1125
1126      However, we must reload the inner reg *as well as* the subreg in
1127      that case.  In this case, the inner reg is an in-out reload.  */
1128
1129   if (out != 0 && reload_inner_reg_of_subreg (out, outmode))
1130     {
1131       /* This relies on the fact that emit_reload_insns outputs the
1132          instructions for output reloads of type RELOAD_OTHER in reverse
1133          order of the reloads.  Thus if the outer reload is also of type
1134          RELOAD_OTHER, we are guaranteed that this inner reload will be
1135          output after the outer reload.  */
1136       dont_remove_subreg = 1;
1137       push_reload (SUBREG_REG (out), SUBREG_REG (out), &SUBREG_REG (out),
1138                    &SUBREG_REG (out),
1139                    find_valid_class (outmode,
1140                                      subreg_regno_offset (REGNO (SUBREG_REG (out)),
1141                                                           GET_MODE (SUBREG_REG (out)),
1142                                                           SUBREG_BYTE (out),
1143                                                           GET_MODE (out))),
1144                    VOIDmode, VOIDmode, 0, 0,
1145                    opnum, RELOAD_OTHER);
1146     }
1147
1148   /* If IN appears in OUT, we can't share any input-only reload for IN.  */
1149   if (in != 0 && out != 0 && GET_CODE (out) == MEM
1150       && (GET_CODE (in) == REG || GET_CODE (in) == MEM)
1151       && reg_overlap_mentioned_for_reload_p (in, XEXP (out, 0)))
1152     dont_share = 1;
1153
1154   /* If IN is a SUBREG of a hard register, make a new REG.  This
1155      simplifies some of the cases below.  */
1156
1157   if (in != 0 && GET_CODE (in) == SUBREG && GET_CODE (SUBREG_REG (in)) == REG
1158       && REGNO (SUBREG_REG (in)) < FIRST_PSEUDO_REGISTER
1159       && ! dont_remove_subreg)
1160     in = gen_rtx_REG (GET_MODE (in), subreg_regno (in));
1161
1162   /* Similarly for OUT.  */
1163   if (out != 0 && GET_CODE (out) == SUBREG
1164       && GET_CODE (SUBREG_REG (out)) == REG
1165       && REGNO (SUBREG_REG (out)) < FIRST_PSEUDO_REGISTER
1166       && ! dont_remove_subreg)
1167     out = gen_rtx_REG (GET_MODE (out), subreg_regno (out));
1168
1169   /* Narrow down the class of register wanted if that is
1170      desirable on this machine for efficiency.  */
1171   if (in != 0)
1172     class = PREFERRED_RELOAD_CLASS (in, class);
1173
1174   /* Output reloads may need analogous treatment, different in detail.  */
1175 #ifdef PREFERRED_OUTPUT_RELOAD_CLASS
1176   if (out != 0)
1177     class = PREFERRED_OUTPUT_RELOAD_CLASS (out, class);
1178 #endif
1179
1180   /* Make sure we use a class that can handle the actual pseudo
1181      inside any subreg.  For example, on the 386, QImode regs
1182      can appear within SImode subregs.  Although GENERAL_REGS
1183      can handle SImode, QImode needs a smaller class.  */
1184 #ifdef LIMIT_RELOAD_CLASS
1185   if (in_subreg_loc)
1186     class = LIMIT_RELOAD_CLASS (inmode, class);
1187   else if (in != 0 && GET_CODE (in) == SUBREG)
1188     class = LIMIT_RELOAD_CLASS (GET_MODE (SUBREG_REG (in)), class);
1189
1190   if (out_subreg_loc)
1191     class = LIMIT_RELOAD_CLASS (outmode, class);
1192   if (out != 0 && GET_CODE (out) == SUBREG)
1193     class = LIMIT_RELOAD_CLASS (GET_MODE (SUBREG_REG (out)), class);
1194 #endif
1195
1196   /* Verify that this class is at least possible for the mode that
1197      is specified.  */
1198   if (this_insn_is_asm)
1199     {
1200       enum machine_mode mode;
1201       if (GET_MODE_SIZE (inmode) > GET_MODE_SIZE (outmode))
1202         mode = inmode;
1203       else
1204         mode = outmode;
1205       if (mode == VOIDmode)
1206         {
1207           error_for_asm (this_insn, "cannot reload integer constant operand in `asm'");
1208           mode = word_mode;
1209           if (in != 0)
1210             inmode = word_mode;
1211           if (out != 0)
1212             outmode = word_mode;
1213         }
1214       for (i = 0; i < FIRST_PSEUDO_REGISTER; i++)
1215         if (HARD_REGNO_MODE_OK (i, mode)
1216             && TEST_HARD_REG_BIT (reg_class_contents[(int) class], i))
1217           {
1218             int nregs = HARD_REGNO_NREGS (i, mode);
1219
1220             int j;
1221             for (j = 1; j < nregs; j++)
1222               if (! TEST_HARD_REG_BIT (reg_class_contents[(int) class], i + j))
1223                 break;
1224             if (j == nregs)
1225               break;
1226           }
1227       if (i == FIRST_PSEUDO_REGISTER)
1228         {
1229           error_for_asm (this_insn, "impossible register constraint in `asm'");
1230           class = ALL_REGS;
1231         }
1232     }
1233
1234   /* Optional output reloads are always OK even if we have no register class,
1235      since the function of these reloads is only to have spill_reg_store etc.
1236      set, so that the storing insn can be deleted later.  */
1237   if (class == NO_REGS
1238       && (optional == 0 || type != RELOAD_FOR_OUTPUT))
1239     abort ();
1240
1241   i = find_reusable_reload (&in, out, class, type, opnum, dont_share);
1242
1243   if (i == n_reloads)
1244     {
1245       /* See if we need a secondary reload register to move between CLASS
1246          and IN or CLASS and OUT.  Get the icode and push any required reloads
1247          needed for each of them if so.  */
1248
1249 #ifdef SECONDARY_INPUT_RELOAD_CLASS
1250       if (in != 0)
1251         secondary_in_reload
1252           = push_secondary_reload (1, in, opnum, optional, class, inmode, type,
1253                                    &secondary_in_icode);
1254 #endif
1255
1256 #ifdef SECONDARY_OUTPUT_RELOAD_CLASS
1257       if (out != 0 && GET_CODE (out) != SCRATCH)
1258         secondary_out_reload
1259           = push_secondary_reload (0, out, opnum, optional, class, outmode,
1260                                    type, &secondary_out_icode);
1261 #endif
1262
1263       /* We found no existing reload suitable for re-use.
1264          So add an additional reload.  */
1265
1266 #ifdef SECONDARY_MEMORY_NEEDED
1267       /* If a memory location is needed for the copy, make one.  */
1268       if (in != 0 && GET_CODE (in) == REG
1269           && REGNO (in) < FIRST_PSEUDO_REGISTER
1270           && SECONDARY_MEMORY_NEEDED (REGNO_REG_CLASS (REGNO (in)),
1271                                       class, inmode))
1272         get_secondary_mem (in, inmode, opnum, type);
1273 #endif
1274
1275       i = n_reloads;
1276       rld[i].in = in;
1277       rld[i].out = out;
1278       rld[i].class = class;
1279       rld[i].inmode = inmode;
1280       rld[i].outmode = outmode;
1281       rld[i].reg_rtx = 0;
1282       rld[i].optional = optional;
1283       rld[i].inc = 0;
1284       rld[i].nocombine = 0;
1285       rld[i].in_reg = inloc ? *inloc : 0;
1286       rld[i].out_reg = outloc ? *outloc : 0;
1287       rld[i].opnum = opnum;
1288       rld[i].when_needed = type;
1289       rld[i].secondary_in_reload = secondary_in_reload;
1290       rld[i].secondary_out_reload = secondary_out_reload;
1291       rld[i].secondary_in_icode = secondary_in_icode;
1292       rld[i].secondary_out_icode = secondary_out_icode;
1293       rld[i].secondary_p = 0;
1294
1295       n_reloads++;
1296
1297 #ifdef SECONDARY_MEMORY_NEEDED
1298       if (out != 0 && GET_CODE (out) == REG
1299           && REGNO (out) < FIRST_PSEUDO_REGISTER
1300           && SECONDARY_MEMORY_NEEDED (class, REGNO_REG_CLASS (REGNO (out)),
1301                                       outmode))
1302         get_secondary_mem (out, outmode, opnum, type);
1303 #endif
1304     }
1305   else
1306     {
1307       /* We are reusing an existing reload,
1308          but we may have additional information for it.
1309          For example, we may now have both IN and OUT
1310          while the old one may have just one of them.  */
1311
1312       /* The modes can be different.  If they are, we want to reload in
1313          the larger mode, so that the value is valid for both modes.  */
1314       if (inmode != VOIDmode
1315           && GET_MODE_SIZE (inmode) > GET_MODE_SIZE (rld[i].inmode))
1316         rld[i].inmode = inmode;
1317       if (outmode != VOIDmode
1318           && GET_MODE_SIZE (outmode) > GET_MODE_SIZE (rld[i].outmode))
1319         rld[i].outmode = outmode;
1320       if (in != 0)
1321         {
1322           rtx in_reg = inloc ? *inloc : 0;
1323           /* If we merge reloads for two distinct rtl expressions that
1324              are identical in content, there might be duplicate address
1325              reloads.  Remove the extra set now, so that if we later find
1326              that we can inherit this reload, we can get rid of the
1327              address reloads altogether.
1328
1329              Do not do this if both reloads are optional since the result
1330              would be an optional reload which could potentially leave
1331              unresolved address replacements.
1332
1333              It is not sufficient to call transfer_replacements since
1334              choose_reload_regs will remove the replacements for address
1335              reloads of inherited reloads which results in the same
1336              problem.  */
1337           if (rld[i].in != in && rtx_equal_p (in, rld[i].in)
1338               && ! (rld[i].optional && optional))
1339             {
1340               /* We must keep the address reload with the lower operand
1341                  number alive.  */
1342               if (opnum > rld[i].opnum)
1343                 {
1344                   remove_address_replacements (in);
1345                   in = rld[i].in;
1346                   in_reg = rld[i].in_reg;
1347                 }
1348               else
1349                 remove_address_replacements (rld[i].in);
1350             }
1351           rld[i].in = in;
1352           rld[i].in_reg = in_reg;
1353         }
1354       if (out != 0)
1355         {
1356           rld[i].out = out;
1357           rld[i].out_reg = outloc ? *outloc : 0;
1358         }
1359       if (reg_class_subset_p (class, rld[i].class))
1360         rld[i].class = class;
1361       rld[i].optional &= optional;
1362       if (MERGE_TO_OTHER (type, rld[i].when_needed,
1363                           opnum, rld[i].opnum))
1364         rld[i].when_needed = RELOAD_OTHER;
1365       rld[i].opnum = MIN (rld[i].opnum, opnum);
1366     }
1367
1368   /* If the ostensible rtx being reloaded differs from the rtx found
1369      in the location to substitute, this reload is not safe to combine
1370      because we cannot reliably tell whether it appears in the insn.  */
1371
1372   if (in != 0 && in != *inloc)
1373     rld[i].nocombine = 1;
1374
1375 #if 0
1376   /* This was replaced by changes in find_reloads_address_1 and the new
1377      function inc_for_reload, which go with a new meaning of reload_inc.  */
1378
1379   /* If this is an IN/OUT reload in an insn that sets the CC,
1380      it must be for an autoincrement.  It doesn't work to store
1381      the incremented value after the insn because that would clobber the CC.
1382      So we must do the increment of the value reloaded from,
1383      increment it, store it back, then decrement again.  */
1384   if (out != 0 && sets_cc0_p (PATTERN (this_insn)))
1385     {
1386       out = 0;
1387       rld[i].out = 0;
1388       rld[i].inc = find_inc_amount (PATTERN (this_insn), in);
1389       /* If we did not find a nonzero amount-to-increment-by,
1390          that contradicts the belief that IN is being incremented
1391          in an address in this insn.  */
1392       if (rld[i].inc == 0)
1393         abort ();
1394     }
1395 #endif
1396
1397   /* If we will replace IN and OUT with the reload-reg,
1398      record where they are located so that substitution need
1399      not do a tree walk.  */
1400
1401   if (replace_reloads)
1402     {
1403       if (inloc != 0)
1404         {
1405           struct replacement *r = &replacements[n_replacements++];
1406           r->what = i;
1407           r->subreg_loc = in_subreg_loc;
1408           r->where = inloc;
1409           r->mode = inmode;
1410         }
1411       if (outloc != 0 && outloc != inloc)
1412         {
1413           struct replacement *r = &replacements[n_replacements++];
1414           r->what = i;
1415           r->where = outloc;
1416           r->subreg_loc = out_subreg_loc;
1417           r->mode = outmode;
1418         }
1419     }
1420
1421   /* If this reload is just being introduced and it has both
1422      an incoming quantity and an outgoing quantity that are
1423      supposed to be made to match, see if either one of the two
1424      can serve as the place to reload into.
1425
1426      If one of them is acceptable, set rld[i].reg_rtx
1427      to that one.  */
1428
1429   if (in != 0 && out != 0 && in != out && rld[i].reg_rtx == 0)
1430     {
1431       rld[i].reg_rtx = find_dummy_reload (in, out, inloc, outloc,
1432                                           inmode, outmode,
1433                                           rld[i].class, i,
1434                                           earlyclobber_operand_p (out));
1435
1436       /* If the outgoing register already contains the same value
1437          as the incoming one, we can dispense with loading it.
1438          The easiest way to tell the caller that is to give a phony
1439          value for the incoming operand (same as outgoing one).  */
1440       if (rld[i].reg_rtx == out
1441           && (GET_CODE (in) == REG || CONSTANT_P (in))
1442           && 0 != find_equiv_reg (in, this_insn, 0, REGNO (out),
1443                                   static_reload_reg_p, i, inmode))
1444         rld[i].in = out;
1445     }
1446
1447   /* If this is an input reload and the operand contains a register that
1448      dies in this insn and is used nowhere else, see if it is the right class
1449      to be used for this reload.  Use it if so.  (This occurs most commonly
1450      in the case of paradoxical SUBREGs and in-out reloads).  We cannot do
1451      this if it is also an output reload that mentions the register unless
1452      the output is a SUBREG that clobbers an entire register.
1453
1454      Note that the operand might be one of the spill regs, if it is a
1455      pseudo reg and we are in a block where spilling has not taken place.
1456      But if there is no spilling in this block, that is OK.
1457      An explicitly used hard reg cannot be a spill reg.  */
1458
1459   if (rld[i].reg_rtx == 0 && in != 0)
1460     {
1461       rtx note;
1462       int regno;
1463       enum machine_mode rel_mode = inmode;
1464
1465       if (out && GET_MODE_SIZE (outmode) > GET_MODE_SIZE (inmode))
1466         rel_mode = outmode;
1467
1468       for (note = REG_NOTES (this_insn); note; note = XEXP (note, 1))
1469         if (REG_NOTE_KIND (note) == REG_DEAD
1470             && GET_CODE (XEXP (note, 0)) == REG
1471             && (regno = REGNO (XEXP (note, 0))) < FIRST_PSEUDO_REGISTER
1472             && reg_mentioned_p (XEXP (note, 0), in)
1473             && ! refers_to_regno_for_reload_p (regno,
1474                                                (regno
1475                                                 + HARD_REGNO_NREGS (regno,
1476                                                                     rel_mode)),
1477                                                PATTERN (this_insn), inloc)
1478             /* If this is also an output reload, IN cannot be used as
1479                the reload register if it is set in this insn unless IN
1480                is also OUT.  */
1481             && (out == 0 || in == out
1482                 || ! hard_reg_set_here_p (regno,
1483                                           (regno
1484                                            + HARD_REGNO_NREGS (regno,
1485                                                                rel_mode)),
1486                                           PATTERN (this_insn)))
1487             /* ??? Why is this code so different from the previous?
1488                Is there any simple coherent way to describe the two together?
1489                What's going on here.  */
1490             && (in != out
1491                 || (GET_CODE (in) == SUBREG
1492                     && (((GET_MODE_SIZE (GET_MODE (in)) + (UNITS_PER_WORD - 1))
1493                          / UNITS_PER_WORD)
1494                         == ((GET_MODE_SIZE (GET_MODE (SUBREG_REG (in)))
1495                              + (UNITS_PER_WORD - 1)) / UNITS_PER_WORD))))
1496             /* Make sure the operand fits in the reg that dies.  */
1497             && (GET_MODE_SIZE (rel_mode)
1498                 <= GET_MODE_SIZE (GET_MODE (XEXP (note, 0))))
1499             && HARD_REGNO_MODE_OK (regno, inmode)
1500             && HARD_REGNO_MODE_OK (regno, outmode))
1501           {
1502             unsigned int offs;
1503             unsigned int nregs = MAX (HARD_REGNO_NREGS (regno, inmode),
1504                                       HARD_REGNO_NREGS (regno, outmode));
1505
1506             for (offs = 0; offs < nregs; offs++)
1507               if (fixed_regs[regno + offs]
1508                   || ! TEST_HARD_REG_BIT (reg_class_contents[(int) class],
1509                                           regno + offs))
1510                 break;
1511
1512             if (offs == nregs)
1513               {
1514                 rld[i].reg_rtx = gen_rtx_REG (rel_mode, regno);
1515                 break;
1516               }
1517           }
1518     }
1519
1520   if (out)
1521     output_reloadnum = i;
1522
1523   return i;
1524 }
1525
1526 /* Record an additional place we must replace a value
1527    for which we have already recorded a reload.
1528    RELOADNUM is the value returned by push_reload
1529    when the reload was recorded.
1530    This is used in insn patterns that use match_dup.  */
1531
1532 static void
1533 push_replacement (loc, reloadnum, mode)
1534      rtx *loc;
1535      int reloadnum;
1536      enum machine_mode mode;
1537 {
1538   if (replace_reloads)
1539     {
1540       struct replacement *r = &replacements[n_replacements++];
1541       r->what = reloadnum;
1542       r->where = loc;
1543       r->subreg_loc = 0;
1544       r->mode = mode;
1545     }
1546 }
1547 \f
1548 /* Transfer all replacements that used to be in reload FROM to be in
1549    reload TO.  */
1550
1551 void
1552 transfer_replacements (to, from)
1553      int to, from;
1554 {
1555   int i;
1556
1557   for (i = 0; i < n_replacements; i++)
1558     if (replacements[i].what == from)
1559       replacements[i].what = to;
1560 }
1561 \f
1562 /* IN_RTX is the value loaded by a reload that we now decided to inherit,
1563    or a subpart of it.  If we have any replacements registered for IN_RTX,
1564    cancel the reloads that were supposed to load them.
1565    Return non-zero if we canceled any reloads.  */
1566 int
1567 remove_address_replacements (in_rtx)
1568      rtx in_rtx;
1569 {
1570   int i, j;
1571   char reload_flags[MAX_RELOADS];
1572   int something_changed = 0;
1573
1574   memset (reload_flags, 0, sizeof reload_flags);
1575   for (i = 0, j = 0; i < n_replacements; i++)
1576     {
1577       if (loc_mentioned_in_p (replacements[i].where, in_rtx))
1578         reload_flags[replacements[i].what] |= 1;
1579       else
1580         {
1581           replacements[j++] = replacements[i];
1582           reload_flags[replacements[i].what] |= 2;
1583         }
1584     }
1585   /* Note that the following store must be done before the recursive calls.  */
1586   n_replacements = j;
1587
1588   for (i = n_reloads - 1; i >= 0; i--)
1589     {
1590       if (reload_flags[i] == 1)
1591         {
1592           deallocate_reload_reg (i);
1593           remove_address_replacements (rld[i].in);
1594           rld[i].in = 0;
1595           something_changed = 1;
1596         }
1597     }
1598   return something_changed;
1599 }
1600 \f
1601 /* If there is only one output reload, and it is not for an earlyclobber
1602    operand, try to combine it with a (logically unrelated) input reload
1603    to reduce the number of reload registers needed.
1604
1605    This is safe if the input reload does not appear in
1606    the value being output-reloaded, because this implies
1607    it is not needed any more once the original insn completes.
1608
1609    If that doesn't work, see we can use any of the registers that
1610    die in this insn as a reload register.  We can if it is of the right
1611    class and does not appear in the value being output-reloaded.  */
1612
1613 static void
1614 combine_reloads ()
1615 {
1616   int i;
1617   int output_reload = -1;
1618   int secondary_out = -1;
1619   rtx note;
1620
1621   /* Find the output reload; return unless there is exactly one
1622      and that one is mandatory.  */
1623
1624   for (i = 0; i < n_reloads; i++)
1625     if (rld[i].out != 0)
1626       {
1627         if (output_reload >= 0)
1628           return;
1629         output_reload = i;
1630       }
1631
1632   if (output_reload < 0 || rld[output_reload].optional)
1633     return;
1634
1635   /* An input-output reload isn't combinable.  */
1636
1637   if (rld[output_reload].in != 0)
1638     return;
1639
1640   /* If this reload is for an earlyclobber operand, we can't do anything.  */
1641   if (earlyclobber_operand_p (rld[output_reload].out))
1642     return;
1643
1644   /* If there is a reload for part of the address of this operand, we would
1645      need to chnage it to RELOAD_FOR_OTHER_ADDRESS.  But that would extend
1646      its life to the point where doing this combine would not lower the
1647      number of spill registers needed.  */
1648   for (i = 0; i < n_reloads; i++)
1649     if ((rld[i].when_needed == RELOAD_FOR_OUTPUT_ADDRESS
1650          || rld[i].when_needed == RELOAD_FOR_OUTADDR_ADDRESS)
1651         && rld[i].opnum == rld[output_reload].opnum)
1652       return;
1653
1654   /* Check each input reload; can we combine it?  */
1655
1656   for (i = 0; i < n_reloads; i++)
1657     if (rld[i].in && ! rld[i].optional && ! rld[i].nocombine
1658         /* Life span of this reload must not extend past main insn.  */
1659         && rld[i].when_needed != RELOAD_FOR_OUTPUT_ADDRESS
1660         && rld[i].when_needed != RELOAD_FOR_OUTADDR_ADDRESS
1661         && rld[i].when_needed != RELOAD_OTHER
1662         && (CLASS_MAX_NREGS (rld[i].class, rld[i].inmode)
1663             == CLASS_MAX_NREGS (rld[output_reload].class,
1664                                 rld[output_reload].outmode))
1665         && rld[i].inc == 0
1666         && rld[i].reg_rtx == 0
1667 #ifdef SECONDARY_MEMORY_NEEDED
1668         /* Don't combine two reloads with different secondary
1669            memory locations.  */
1670         && (secondary_memlocs_elim[(int) rld[output_reload].outmode][rld[i].opnum] == 0
1671             || secondary_memlocs_elim[(int) rld[output_reload].outmode][rld[output_reload].opnum] == 0
1672             || rtx_equal_p (secondary_memlocs_elim[(int) rld[output_reload].outmode][rld[i].opnum],
1673                             secondary_memlocs_elim[(int) rld[output_reload].outmode][rld[output_reload].opnum]))
1674 #endif
1675         && (SMALL_REGISTER_CLASSES
1676             ? (rld[i].class == rld[output_reload].class)
1677             : (reg_class_subset_p (rld[i].class,
1678                                    rld[output_reload].class)
1679                || reg_class_subset_p (rld[output_reload].class,
1680                                       rld[i].class)))
1681         && (MATCHES (rld[i].in, rld[output_reload].out)
1682             /* Args reversed because the first arg seems to be
1683                the one that we imagine being modified
1684                while the second is the one that might be affected.  */
1685             || (! reg_overlap_mentioned_for_reload_p (rld[output_reload].out,
1686                                                       rld[i].in)
1687                 /* However, if the input is a register that appears inside
1688                    the output, then we also can't share.
1689                    Imagine (set (mem (reg 69)) (plus (reg 69) ...)).
1690                    If the same reload reg is used for both reg 69 and the
1691                    result to be stored in memory, then that result
1692                    will clobber the address of the memory ref.  */
1693                 && ! (GET_CODE (rld[i].in) == REG
1694                       && reg_overlap_mentioned_for_reload_p (rld[i].in,
1695                                                              rld[output_reload].out))))
1696         && ! reload_inner_reg_of_subreg (rld[i].in, rld[i].inmode)
1697         && (reg_class_size[(int) rld[i].class]
1698             || SMALL_REGISTER_CLASSES)
1699         /* We will allow making things slightly worse by combining an
1700            input and an output, but no worse than that.  */
1701         && (rld[i].when_needed == RELOAD_FOR_INPUT
1702             || rld[i].when_needed == RELOAD_FOR_OUTPUT))
1703       {
1704         int j;
1705
1706         /* We have found a reload to combine with!  */
1707         rld[i].out = rld[output_reload].out;
1708         rld[i].out_reg = rld[output_reload].out_reg;
1709         rld[i].outmode = rld[output_reload].outmode;
1710         /* Mark the old output reload as inoperative.  */
1711         rld[output_reload].out = 0;
1712         /* The combined reload is needed for the entire insn.  */
1713         rld[i].when_needed = RELOAD_OTHER;
1714         /* If the output reload had a secondary reload, copy it.  */
1715         if (rld[output_reload].secondary_out_reload != -1)
1716           {
1717             rld[i].secondary_out_reload
1718               = rld[output_reload].secondary_out_reload;
1719             rld[i].secondary_out_icode
1720               = rld[output_reload].secondary_out_icode;
1721           }
1722
1723 #ifdef SECONDARY_MEMORY_NEEDED
1724         /* Copy any secondary MEM.  */
1725         if (secondary_memlocs_elim[(int) rld[output_reload].outmode][rld[output_reload].opnum] != 0)
1726           secondary_memlocs_elim[(int) rld[output_reload].outmode][rld[i].opnum]
1727             = secondary_memlocs_elim[(int) rld[output_reload].outmode][rld[output_reload].opnum];
1728 #endif
1729         /* If required, minimize the register class.  */
1730         if (reg_class_subset_p (rld[output_reload].class,
1731                                 rld[i].class))
1732           rld[i].class = rld[output_reload].class;
1733
1734         /* Transfer all replacements from the old reload to the combined.  */
1735         for (j = 0; j < n_replacements; j++)
1736           if (replacements[j].what == output_reload)
1737             replacements[j].what = i;
1738
1739         return;
1740       }
1741
1742   /* If this insn has only one operand that is modified or written (assumed
1743      to be the first),  it must be the one corresponding to this reload.  It
1744      is safe to use anything that dies in this insn for that output provided
1745      that it does not occur in the output (we already know it isn't an
1746      earlyclobber.  If this is an asm insn, give up.  */
1747
1748   if (INSN_CODE (this_insn) == -1)
1749     return;
1750
1751   for (i = 1; i < insn_data[INSN_CODE (this_insn)].n_operands; i++)
1752     if (insn_data[INSN_CODE (this_insn)].operand[i].constraint[0] == '='
1753         || insn_data[INSN_CODE (this_insn)].operand[i].constraint[0] == '+')
1754       return;
1755
1756   /* See if some hard register that dies in this insn and is not used in
1757      the output is the right class.  Only works if the register we pick
1758      up can fully hold our output reload.  */
1759   for (note = REG_NOTES (this_insn); note; note = XEXP (note, 1))
1760     if (REG_NOTE_KIND (note) == REG_DEAD
1761         && GET_CODE (XEXP (note, 0)) == REG
1762         && ! reg_overlap_mentioned_for_reload_p (XEXP (note, 0),
1763                                                  rld[output_reload].out)
1764         && REGNO (XEXP (note, 0)) < FIRST_PSEUDO_REGISTER
1765         && HARD_REGNO_MODE_OK (REGNO (XEXP (note, 0)), rld[output_reload].outmode)
1766         && TEST_HARD_REG_BIT (reg_class_contents[(int) rld[output_reload].class],
1767                               REGNO (XEXP (note, 0)))
1768         && (HARD_REGNO_NREGS (REGNO (XEXP (note, 0)), rld[output_reload].outmode)
1769             <= HARD_REGNO_NREGS (REGNO (XEXP (note, 0)), GET_MODE (XEXP (note, 0))))
1770         /* Ensure that a secondary or tertiary reload for this output
1771            won't want this register.  */
1772         && ((secondary_out = rld[output_reload].secondary_out_reload) == -1
1773             || (! (TEST_HARD_REG_BIT
1774                    (reg_class_contents[(int) rld[secondary_out].class],
1775                     REGNO (XEXP (note, 0))))
1776                 && ((secondary_out = rld[secondary_out].secondary_out_reload) == -1
1777                     ||  ! (TEST_HARD_REG_BIT
1778                            (reg_class_contents[(int) rld[secondary_out].class],
1779                             REGNO (XEXP (note, 0)))))))
1780         && ! fixed_regs[REGNO (XEXP (note, 0))])
1781       {
1782         rld[output_reload].reg_rtx
1783           = gen_rtx_REG (rld[output_reload].outmode,
1784                          REGNO (XEXP (note, 0)));
1785         return;
1786       }
1787 }
1788 \f
1789 /* Try to find a reload register for an in-out reload (expressions IN and OUT).
1790    See if one of IN and OUT is a register that may be used;
1791    this is desirable since a spill-register won't be needed.
1792    If so, return the register rtx that proves acceptable.
1793
1794    INLOC and OUTLOC are locations where IN and OUT appear in the insn.
1795    CLASS is the register class required for the reload.
1796
1797    If FOR_REAL is >= 0, it is the number of the reload,
1798    and in some cases when it can be discovered that OUT doesn't need
1799    to be computed, clear out rld[FOR_REAL].out.
1800
1801    If FOR_REAL is -1, this should not be done, because this call
1802    is just to see if a register can be found, not to find and install it.
1803
1804    EARLYCLOBBER is non-zero if OUT is an earlyclobber operand.  This
1805    puts an additional constraint on being able to use IN for OUT since
1806    IN must not appear elsewhere in the insn (it is assumed that IN itself
1807    is safe from the earlyclobber).  */
1808
1809 static rtx
1810 find_dummy_reload (real_in, real_out, inloc, outloc,
1811                    inmode, outmode, class, for_real, earlyclobber)
1812      rtx real_in, real_out;
1813      rtx *inloc, *outloc;
1814      enum machine_mode inmode, outmode;
1815      enum reg_class class;
1816      int for_real;
1817      int earlyclobber;
1818 {
1819   rtx in = real_in;
1820   rtx out = real_out;
1821   int in_offset = 0;
1822   int out_offset = 0;
1823   rtx value = 0;
1824
1825   /* If operands exceed a word, we can't use either of them
1826      unless they have the same size.  */
1827   if (GET_MODE_SIZE (outmode) != GET_MODE_SIZE (inmode)
1828       && (GET_MODE_SIZE (outmode) > UNITS_PER_WORD
1829           || GET_MODE_SIZE (inmode) > UNITS_PER_WORD))
1830     return 0;
1831
1832   /* Note that {in,out}_offset are needed only when 'in' or 'out'
1833      respectively refers to a hard register.  */
1834
1835   /* Find the inside of any subregs.  */
1836   while (GET_CODE (out) == SUBREG)
1837     {
1838       if (GET_CODE (SUBREG_REG (out)) == REG
1839           && REGNO (SUBREG_REG (out)) < FIRST_PSEUDO_REGISTER)
1840         out_offset += subreg_regno_offset (REGNO (SUBREG_REG (out)),
1841                                            GET_MODE (SUBREG_REG (out)),
1842                                            SUBREG_BYTE (out),
1843                                            GET_MODE (out));
1844       out = SUBREG_REG (out);
1845     }
1846   while (GET_CODE (in) == SUBREG)
1847     {
1848       if (GET_CODE (SUBREG_REG (in)) == REG
1849           && REGNO (SUBREG_REG (in)) < FIRST_PSEUDO_REGISTER)
1850         in_offset += subreg_regno_offset (REGNO (SUBREG_REG (in)),
1851                                           GET_MODE (SUBREG_REG (in)),
1852                                           SUBREG_BYTE (in),
1853                                           GET_MODE (in));
1854       in = SUBREG_REG (in);
1855     }
1856
1857   /* Narrow down the reg class, the same way push_reload will;
1858      otherwise we might find a dummy now, but push_reload won't.  */
1859   class = PREFERRED_RELOAD_CLASS (in, class);
1860
1861   /* See if OUT will do.  */
1862   if (GET_CODE (out) == REG
1863       && REGNO (out) < FIRST_PSEUDO_REGISTER)
1864     {
1865       unsigned int regno = REGNO (out) + out_offset;
1866       unsigned int nwords = HARD_REGNO_NREGS (regno, outmode);
1867       rtx saved_rtx;
1868
1869       /* When we consider whether the insn uses OUT,
1870          ignore references within IN.  They don't prevent us
1871          from copying IN into OUT, because those refs would
1872          move into the insn that reloads IN.
1873
1874          However, we only ignore IN in its role as this reload.
1875          If the insn uses IN elsewhere and it contains OUT,
1876          that counts.  We can't be sure it's the "same" operand
1877          so it might not go through this reload.  */
1878       saved_rtx = *inloc;
1879       *inloc = const0_rtx;
1880
1881       if (regno < FIRST_PSEUDO_REGISTER
1882           && HARD_REGNO_MODE_OK (regno, outmode)
1883           && ! refers_to_regno_for_reload_p (regno, regno + nwords,
1884                                              PATTERN (this_insn), outloc))
1885         {
1886           unsigned int i;
1887
1888           for (i = 0; i < nwords; i++)
1889             if (! TEST_HARD_REG_BIT (reg_class_contents[(int) class],
1890                                      regno + i))
1891               break;
1892
1893           if (i == nwords)
1894             {
1895               if (GET_CODE (real_out) == REG)
1896                 value = real_out;
1897               else
1898                 value = gen_rtx_REG (outmode, regno);
1899             }
1900         }
1901
1902       *inloc = saved_rtx;
1903     }
1904
1905   /* Consider using IN if OUT was not acceptable
1906      or if OUT dies in this insn (like the quotient in a divmod insn).
1907      We can't use IN unless it is dies in this insn,
1908      which means we must know accurately which hard regs are live.
1909      Also, the result can't go in IN if IN is used within OUT,
1910      or if OUT is an earlyclobber and IN appears elsewhere in the insn.  */
1911   if (hard_regs_live_known
1912       && GET_CODE (in) == REG
1913       && REGNO (in) < FIRST_PSEUDO_REGISTER
1914       && (value == 0
1915           || find_reg_note (this_insn, REG_UNUSED, real_out))
1916       && find_reg_note (this_insn, REG_DEAD, real_in)
1917       && !fixed_regs[REGNO (in)]
1918       && HARD_REGNO_MODE_OK (REGNO (in),
1919                              /* The only case where out and real_out might
1920                                 have different modes is where real_out
1921                                 is a subreg, and in that case, out
1922                                 has a real mode.  */
1923                              (GET_MODE (out) != VOIDmode
1924                               ? GET_MODE (out) : outmode)))
1925     {
1926       unsigned int regno = REGNO (in) + in_offset;
1927       unsigned int nwords = HARD_REGNO_NREGS (regno, inmode);
1928
1929       if (! refers_to_regno_for_reload_p (regno, regno + nwords, out, (rtx*) 0)
1930           && ! hard_reg_set_here_p (regno, regno + nwords,
1931                                     PATTERN (this_insn))
1932           && (! earlyclobber
1933               || ! refers_to_regno_for_reload_p (regno, regno + nwords,
1934                                                  PATTERN (this_insn), inloc)))
1935         {
1936           unsigned int i;
1937
1938           for (i = 0; i < nwords; i++)
1939             if (! TEST_HARD_REG_BIT (reg_class_contents[(int) class],
1940                                      regno + i))
1941               break;
1942
1943           if (i == nwords)
1944             {
1945               /* If we were going to use OUT as the reload reg
1946                  and changed our mind, it means OUT is a dummy that
1947                  dies here.  So don't bother copying value to it.  */
1948               if (for_real >= 0 && value == real_out)
1949                 rld[for_real].out = 0;
1950               if (GET_CODE (real_in) == REG)
1951                 value = real_in;
1952               else
1953                 value = gen_rtx_REG (inmode, regno);
1954             }
1955         }
1956     }
1957
1958   return value;
1959 }
1960 \f
1961 /* This page contains subroutines used mainly for determining
1962    whether the IN or an OUT of a reload can serve as the
1963    reload register.  */
1964
1965 /* Return 1 if X is an operand of an insn that is being earlyclobbered.  */
1966
1967 int
1968 earlyclobber_operand_p (x)
1969      rtx x;
1970 {
1971   int i;
1972
1973   for (i = 0; i < n_earlyclobbers; i++)
1974     if (reload_earlyclobbers[i] == x)
1975       return 1;
1976
1977   return 0;
1978 }
1979
1980 /* Return 1 if expression X alters a hard reg in the range
1981    from BEG_REGNO (inclusive) to END_REGNO (exclusive),
1982    either explicitly or in the guise of a pseudo-reg allocated to REGNO.
1983    X should be the body of an instruction.  */
1984
1985 static int
1986 hard_reg_set_here_p (beg_regno, end_regno, x)
1987      unsigned int beg_regno, end_regno;
1988      rtx x;
1989 {
1990   if (GET_CODE (x) == SET || GET_CODE (x) == CLOBBER)
1991     {
1992       rtx op0 = SET_DEST (x);
1993
1994       while (GET_CODE (op0) == SUBREG)
1995         op0 = SUBREG_REG (op0);
1996       if (GET_CODE (op0) == REG)
1997         {
1998           unsigned int r = REGNO (op0);
1999
2000           /* See if this reg overlaps range under consideration.  */
2001           if (r < end_regno
2002               && r + HARD_REGNO_NREGS (r, GET_MODE (op0)) > beg_regno)
2003             return 1;
2004         }
2005     }
2006   else if (GET_CODE (x) == PARALLEL)
2007     {
2008       int i = XVECLEN (x, 0) - 1;
2009
2010       for (; i >= 0; i--)
2011         if (hard_reg_set_here_p (beg_regno, end_regno, XVECEXP (x, 0, i)))
2012           return 1;
2013     }
2014
2015   return 0;
2016 }
2017
2018 /* Return 1 if ADDR is a valid memory address for mode MODE,
2019    and check that each pseudo reg has the proper kind of
2020    hard reg.  */
2021
2022 int
2023 strict_memory_address_p (mode, addr)
2024      enum machine_mode mode ATTRIBUTE_UNUSED;
2025      rtx addr;
2026 {
2027   GO_IF_LEGITIMATE_ADDRESS (mode, addr, win);
2028   return 0;
2029
2030  win:
2031   return 1;
2032 }
2033 \f
2034 /* Like rtx_equal_p except that it allows a REG and a SUBREG to match
2035    if they are the same hard reg, and has special hacks for
2036    autoincrement and autodecrement.
2037    This is specifically intended for find_reloads to use
2038    in determining whether two operands match.
2039    X is the operand whose number is the lower of the two.
2040
2041    The value is 2 if Y contains a pre-increment that matches
2042    a non-incrementing address in X.  */
2043
2044 /* ??? To be completely correct, we should arrange to pass
2045    for X the output operand and for Y the input operand.
2046    For now, we assume that the output operand has the lower number
2047    because that is natural in (SET output (... input ...)).  */
2048
2049 int
2050 operands_match_p (x, y)
2051      rtx x, y;
2052 {
2053   int i;
2054   RTX_CODE code = GET_CODE (x);
2055   const char *fmt;
2056   int success_2;
2057
2058   if (x == y)
2059     return 1;
2060   if ((code == REG || (code == SUBREG && GET_CODE (SUBREG_REG (x)) == REG))
2061       && (GET_CODE (y) == REG || (GET_CODE (y) == SUBREG
2062                                   && GET_CODE (SUBREG_REG (y)) == REG)))
2063     {
2064       int j;
2065
2066       if (code == SUBREG)
2067         {
2068           i = REGNO (SUBREG_REG (x));
2069           if (i >= FIRST_PSEUDO_REGISTER)
2070             goto slow;
2071           i += subreg_regno_offset (REGNO (SUBREG_REG (x)),
2072                                     GET_MODE (SUBREG_REG (x)),
2073                                     SUBREG_BYTE (x),
2074                                     GET_MODE (x));
2075         }
2076       else
2077         i = REGNO (x);
2078
2079       if (GET_CODE (y) == SUBREG)
2080         {
2081           j = REGNO (SUBREG_REG (y));
2082           if (j >= FIRST_PSEUDO_REGISTER)
2083             goto slow;
2084           j += subreg_regno_offset (REGNO (SUBREG_REG (y)),
2085                                     GET_MODE (SUBREG_REG (y)),
2086                                     SUBREG_BYTE (y),
2087                                     GET_MODE (y));
2088         }
2089       else
2090         j = REGNO (y);
2091
2092       /* On a WORDS_BIG_ENDIAN machine, point to the last register of a
2093          multiple hard register group, so that for example (reg:DI 0) and
2094          (reg:SI 1) will be considered the same register.  */
2095       if (WORDS_BIG_ENDIAN && GET_MODE_SIZE (GET_MODE (x)) > UNITS_PER_WORD
2096           && i < FIRST_PSEUDO_REGISTER)
2097         i += (GET_MODE_SIZE (GET_MODE (x)) / UNITS_PER_WORD) - 1;
2098       if (WORDS_BIG_ENDIAN && GET_MODE_SIZE (GET_MODE (y)) > UNITS_PER_WORD
2099           && j < FIRST_PSEUDO_REGISTER)
2100         j += (GET_MODE_SIZE (GET_MODE (y)) / UNITS_PER_WORD) - 1;
2101
2102       return i == j;
2103     }
2104   /* If two operands must match, because they are really a single
2105      operand of an assembler insn, then two postincrements are invalid
2106      because the assembler insn would increment only once.
2107      On the other hand, an postincrement matches ordinary indexing
2108      if the postincrement is the output operand.  */
2109   if (code == POST_DEC || code == POST_INC || code == POST_MODIFY)
2110     return operands_match_p (XEXP (x, 0), y);
2111   /* Two preincrements are invalid
2112      because the assembler insn would increment only once.
2113      On the other hand, an preincrement matches ordinary indexing
2114      if the preincrement is the input operand.
2115      In this case, return 2, since some callers need to do special
2116      things when this happens.  */
2117   if (GET_CODE (y) == PRE_DEC || GET_CODE (y) == PRE_INC
2118       || GET_CODE (y) == PRE_MODIFY)
2119     return operands_match_p (x, XEXP (y, 0)) ? 2 : 0;
2120
2121  slow:
2122
2123   /* Now we have disposed of all the cases
2124      in which different rtx codes can match.  */
2125   if (code != GET_CODE (y))
2126     return 0;
2127   if (code == LABEL_REF)
2128     return XEXP (x, 0) == XEXP (y, 0);
2129   if (code == SYMBOL_REF)
2130     return XSTR (x, 0) == XSTR (y, 0);
2131
2132   /* (MULT:SI x y) and (MULT:HI x y) are NOT equivalent.  */
2133
2134   if (GET_MODE (x) != GET_MODE (y))
2135     return 0;
2136
2137   /* Compare the elements.  If any pair of corresponding elements
2138      fail to match, return 0 for the whole things.  */
2139
2140   success_2 = 0;
2141   fmt = GET_RTX_FORMAT (code);
2142   for (i = GET_RTX_LENGTH (code) - 1; i >= 0; i--)
2143     {
2144       int val, j;
2145       switch (fmt[i])
2146         {
2147         case 'w':
2148           if (XWINT (x, i) != XWINT (y, i))
2149             return 0;
2150           break;
2151
2152         case 'i':
2153           if (XINT (x, i) != XINT (y, i))
2154             return 0;
2155           break;
2156
2157         case 'e':
2158           val = operands_match_p (XEXP (x, i), XEXP (y, i));
2159           if (val == 0)
2160             return 0;
2161           /* If any subexpression returns 2,
2162              we should return 2 if we are successful.  */
2163           if (val == 2)
2164             success_2 = 1;
2165           break;
2166
2167         case '0':
2168           break;
2169
2170         case 'E':
2171           if (XVECLEN (x, i) != XVECLEN (y, i))
2172             return 0;
2173           for (j = XVECLEN (x, i) - 1; j >= 0; --j)
2174             {
2175               val = operands_match_p (XVECEXP (x, i, j), XVECEXP (y, i, j));
2176               if (val == 0)
2177                 return 0;
2178               if (val == 2)
2179                 success_2 = 1;
2180             }
2181           break;
2182
2183           /* It is believed that rtx's at this level will never
2184              contain anything but integers and other rtx's,
2185              except for within LABEL_REFs and SYMBOL_REFs.  */
2186         default:
2187           abort ();
2188         }
2189     }
2190   return 1 + success_2;
2191 }
2192 \f
2193 /* Describe the range of registers or memory referenced by X.
2194    If X is a register, set REG_FLAG and put the first register
2195    number into START and the last plus one into END.
2196    If X is a memory reference, put a base address into BASE
2197    and a range of integer offsets into START and END.
2198    If X is pushing on the stack, we can assume it causes no trouble,
2199    so we set the SAFE field.  */
2200
2201 static struct decomposition
2202 decompose (x)
2203      rtx x;
2204 {
2205   struct decomposition val;
2206   int all_const = 0;
2207
2208   val.reg_flag = 0;
2209   val.safe = 0;
2210   val.base = 0;
2211   if (GET_CODE (x) == MEM)
2212     {
2213       rtx base = NULL_RTX, offset = 0;
2214       rtx addr = XEXP (x, 0);
2215
2216       if (GET_CODE (addr) == PRE_DEC || GET_CODE (addr) == PRE_INC
2217           || GET_CODE (addr) == POST_DEC || GET_CODE (addr) == POST_INC)
2218         {
2219           val.base = XEXP (addr, 0);
2220           val.start = -GET_MODE_SIZE (GET_MODE (x));
2221           val.end = GET_MODE_SIZE (GET_MODE (x));
2222           val.safe = REGNO (val.base) == STACK_POINTER_REGNUM;
2223           return val;
2224         }
2225
2226       if (GET_CODE (addr) == PRE_MODIFY || GET_CODE (addr) == POST_MODIFY)
2227         {
2228           if (GET_CODE (XEXP (addr, 1)) == PLUS
2229               && XEXP (addr, 0) == XEXP (XEXP (addr, 1), 0)
2230               && CONSTANT_P (XEXP (XEXP (addr, 1), 1)))
2231             {
2232               val.base  = XEXP (addr, 0);
2233               val.start = -INTVAL (XEXP (XEXP (addr, 1), 1));
2234               val.end   = INTVAL (XEXP (XEXP (addr, 1), 1));
2235               val.safe  = REGNO (val.base) == STACK_POINTER_REGNUM;
2236               return val;
2237             }
2238         }
2239
2240       if (GET_CODE (addr) == CONST)
2241         {
2242           addr = XEXP (addr, 0);
2243           all_const = 1;
2244         }
2245       if (GET_CODE (addr) == PLUS)
2246         {
2247           if (CONSTANT_P (XEXP (addr, 0)))
2248             {
2249               base = XEXP (addr, 1);
2250               offset = XEXP (addr, 0);
2251             }
2252           else if (CONSTANT_P (XEXP (addr, 1)))
2253             {
2254               base = XEXP (addr, 0);
2255               offset = XEXP (addr, 1);
2256             }
2257         }
2258
2259       if (offset == 0)
2260         {
2261           base = addr;
2262           offset = const0_rtx;
2263         }
2264       if (GET_CODE (offset) == CONST)
2265         offset = XEXP (offset, 0);
2266       if (GET_CODE (offset) == PLUS)
2267         {
2268           if (GET_CODE (XEXP (offset, 0)) == CONST_INT)
2269             {
2270               base = gen_rtx_PLUS (GET_MODE (base), base, XEXP (offset, 1));
2271               offset = XEXP (offset, 0);
2272             }
2273           else if (GET_CODE (XEXP (offset, 1)) == CONST_INT)
2274             {
2275               base = gen_rtx_PLUS (GET_MODE (base), base, XEXP (offset, 0));
2276               offset = XEXP (offset, 1);
2277             }
2278           else
2279             {
2280               base = gen_rtx_PLUS (GET_MODE (base), base, offset);
2281               offset = const0_rtx;
2282             }
2283         }
2284       else if (GET_CODE (offset) != CONST_INT)
2285         {
2286           base = gen_rtx_PLUS (GET_MODE (base), base, offset);
2287           offset = const0_rtx;
2288         }
2289
2290       if (all_const && GET_CODE (base) == PLUS)
2291         base = gen_rtx_CONST (GET_MODE (base), base);
2292
2293       if (GET_CODE (offset) != CONST_INT)
2294         abort ();
2295
2296       val.start = INTVAL (offset);
2297       val.end = val.start + GET_MODE_SIZE (GET_MODE (x));
2298       val.base = base;
2299       return val;
2300     }
2301   else if (GET_CODE (x) == REG)
2302     {
2303       val.reg_flag = 1;
2304       val.start = true_regnum (x);
2305       if (val.start < 0)
2306         {
2307           /* A pseudo with no hard reg.  */
2308           val.start = REGNO (x);
2309           val.end = val.start + 1;
2310         }
2311       else
2312         /* A hard reg.  */
2313         val.end = val.start + HARD_REGNO_NREGS (val.start, GET_MODE (x));
2314     }
2315   else if (GET_CODE (x) == SUBREG)
2316     {
2317       if (GET_CODE (SUBREG_REG (x)) != REG)
2318         /* This could be more precise, but it's good enough.  */
2319         return decompose (SUBREG_REG (x));
2320       val.reg_flag = 1;
2321       val.start = true_regnum (x);
2322       if (val.start < 0)
2323         return decompose (SUBREG_REG (x));
2324       else
2325         /* A hard reg.  */
2326         val.end = val.start + HARD_REGNO_NREGS (val.start, GET_MODE (x));
2327     }
2328   else if (CONSTANT_P (x)
2329            /* This hasn't been assigned yet, so it can't conflict yet.  */
2330            || GET_CODE (x) == SCRATCH)
2331     val.safe = 1;
2332   else
2333     abort ();
2334   return val;
2335 }
2336
2337 /* Return 1 if altering Y will not modify the value of X.
2338    Y is also described by YDATA, which should be decompose (Y).  */
2339
2340 static int
2341 immune_p (x, y, ydata)
2342      rtx x, y;
2343      struct decomposition ydata;
2344 {
2345   struct decomposition xdata;
2346
2347   if (ydata.reg_flag)
2348     return !refers_to_regno_for_reload_p (ydata.start, ydata.end, x, (rtx*) 0);
2349   if (ydata.safe)
2350     return 1;
2351
2352   if (GET_CODE (y) != MEM)
2353     abort ();
2354   /* If Y is memory and X is not, Y can't affect X.  */
2355   if (GET_CODE (x) != MEM)
2356     return 1;
2357
2358   xdata = decompose (x);
2359
2360   if (! rtx_equal_p (xdata.base, ydata.base))
2361     {
2362       /* If bases are distinct symbolic constants, there is no overlap.  */
2363       if (CONSTANT_P (xdata.base) && CONSTANT_P (ydata.base))
2364         return 1;
2365       /* Constants and stack slots never overlap.  */
2366       if (CONSTANT_P (xdata.base)
2367           && (ydata.base == frame_pointer_rtx
2368               || ydata.base == hard_frame_pointer_rtx
2369               || ydata.base == stack_pointer_rtx))
2370         return 1;
2371       if (CONSTANT_P (ydata.base)
2372           && (xdata.base == frame_pointer_rtx
2373               || xdata.base == hard_frame_pointer_rtx
2374               || xdata.base == stack_pointer_rtx))
2375         return 1;
2376       /* If either base is variable, we don't know anything.  */
2377       return 0;
2378     }
2379
2380   return (xdata.start >= ydata.end || ydata.start >= xdata.end);
2381 }
2382
2383 /* Similar, but calls decompose.  */
2384
2385 int
2386 safe_from_earlyclobber (op, clobber)
2387      rtx op, clobber;
2388 {
2389   struct decomposition early_data;
2390
2391   early_data = decompose (clobber);
2392   return immune_p (op, clobber, early_data);
2393 }
2394 \f
2395 /* Main entry point of this file: search the body of INSN
2396    for values that need reloading and record them with push_reload.
2397    REPLACE nonzero means record also where the values occur
2398    so that subst_reloads can be used.
2399
2400    IND_LEVELS says how many levels of indirection are supported by this
2401    machine; a value of zero means that a memory reference is not a valid
2402    memory address.
2403
2404    LIVE_KNOWN says we have valid information about which hard
2405    regs are live at each point in the program; this is true when
2406    we are called from global_alloc but false when stupid register
2407    allocation has been done.
2408
2409    RELOAD_REG_P if nonzero is a vector indexed by hard reg number
2410    which is nonnegative if the reg has been commandeered for reloading into.
2411    It is copied into STATIC_RELOAD_REG_P and referenced from there
2412    by various subroutines.
2413
2414    Return TRUE if some operands need to be changed, because of swapping
2415    commutative operands, reg_equiv_address substitution, or whatever.  */
2416
2417 int
2418 find_reloads (insn, replace, ind_levels, live_known, reload_reg_p)
2419      rtx insn;
2420      int replace, ind_levels;
2421      int live_known;
2422      short *reload_reg_p;
2423 {
2424   int insn_code_number;
2425   int i, j;
2426   int noperands;
2427   /* These start out as the constraints for the insn
2428      and they are chewed up as we consider alternatives.  */
2429   char *constraints[MAX_RECOG_OPERANDS];
2430   /* These are the preferred classes for an operand, or NO_REGS if it isn't
2431      a register.  */
2432   enum reg_class preferred_class[MAX_RECOG_OPERANDS];
2433   char pref_or_nothing[MAX_RECOG_OPERANDS];
2434   /* Nonzero for a MEM operand whose entire address needs a reload.  */
2435   int address_reloaded[MAX_RECOG_OPERANDS];
2436   /* Value of enum reload_type to use for operand.  */
2437   enum reload_type operand_type[MAX_RECOG_OPERANDS];
2438   /* Value of enum reload_type to use within address of operand.  */
2439   enum reload_type address_type[MAX_RECOG_OPERANDS];
2440   /* Save the usage of each operand.  */
2441   enum reload_usage { RELOAD_READ, RELOAD_READ_WRITE, RELOAD_WRITE } modified[MAX_RECOG_OPERANDS];
2442   int no_input_reloads = 0, no_output_reloads = 0;
2443   int n_alternatives;
2444   int this_alternative[MAX_RECOG_OPERANDS];
2445   char this_alternative_match_win[MAX_RECOG_OPERANDS];
2446   char this_alternative_win[MAX_RECOG_OPERANDS];
2447   char this_alternative_offmemok[MAX_RECOG_OPERANDS];
2448   char this_alternative_earlyclobber[MAX_RECOG_OPERANDS];
2449   int this_alternative_matches[MAX_RECOG_OPERANDS];
2450   int swapped;
2451   int goal_alternative[MAX_RECOG_OPERANDS];
2452   int this_alternative_number;
2453   int goal_alternative_number = 0;
2454   int operand_reloadnum[MAX_RECOG_OPERANDS];
2455   int goal_alternative_matches[MAX_RECOG_OPERANDS];
2456   int goal_alternative_matched[MAX_RECOG_OPERANDS];
2457   char goal_alternative_match_win[MAX_RECOG_OPERANDS];
2458   char goal_alternative_win[MAX_RECOG_OPERANDS];
2459   char goal_alternative_offmemok[MAX_RECOG_OPERANDS];
2460   char goal_alternative_earlyclobber[MAX_RECOG_OPERANDS];
2461   int goal_alternative_swapped;
2462   int best;
2463   int commutative;
2464   char operands_match[MAX_RECOG_OPERANDS][MAX_RECOG_OPERANDS];
2465   rtx substed_operand[MAX_RECOG_OPERANDS];
2466   rtx body = PATTERN (insn);
2467   rtx set = single_set (insn);
2468   int goal_earlyclobber = 0, this_earlyclobber;
2469   enum machine_mode operand_mode[MAX_RECOG_OPERANDS];
2470   int retval = 0;
2471
2472   this_insn = insn;
2473   n_reloads = 0;
2474   n_replacements = 0;
2475   n_earlyclobbers = 0;
2476   replace_reloads = replace;
2477   hard_regs_live_known = live_known;
2478   static_reload_reg_p = reload_reg_p;
2479
2480   /* JUMP_INSNs and CALL_INSNs are not allowed to have any output reloads;
2481      neither are insns that SET cc0.  Insns that use CC0 are not allowed
2482      to have any input reloads.  */
2483   if (GET_CODE (insn) == JUMP_INSN || GET_CODE (insn) == CALL_INSN)
2484     no_output_reloads = 1;
2485
2486 #ifdef HAVE_cc0
2487   if (reg_referenced_p (cc0_rtx, PATTERN (insn)))
2488     no_input_reloads = 1;
2489   if (reg_set_p (cc0_rtx, PATTERN (insn)))
2490     no_output_reloads = 1;
2491 #endif
2492
2493 #ifdef SECONDARY_MEMORY_NEEDED
2494   /* The eliminated forms of any secondary memory locations are per-insn, so
2495      clear them out here.  */
2496
2497   memset ((char *) secondary_memlocs_elim, 0, sizeof secondary_memlocs_elim);
2498 #endif
2499
2500   /* Dispose quickly of (set (reg..) (reg..)) if both have hard regs and it
2501      is cheap to move between them.  If it is not, there may not be an insn
2502      to do the copy, so we may need a reload.  */
2503   if (GET_CODE (body) == SET
2504       && GET_CODE (SET_DEST (body)) == REG
2505       && REGNO (SET_DEST (body)) < FIRST_PSEUDO_REGISTER
2506       && GET_CODE (SET_SRC (body)) == REG
2507       && REGNO (SET_SRC (body)) < FIRST_PSEUDO_REGISTER
2508       && REGISTER_MOVE_COST (GET_MODE (SET_SRC (body)),
2509                              REGNO_REG_CLASS (REGNO (SET_SRC (body))),
2510                              REGNO_REG_CLASS (REGNO (SET_DEST (body)))) == 2)
2511     return 0;
2512
2513   extract_insn (insn);
2514
2515   noperands = reload_n_operands = recog_data.n_operands;
2516   n_alternatives = recog_data.n_alternatives;
2517
2518   /* Just return "no reloads" if insn has no operands with constraints.  */
2519   if (noperands == 0 || n_alternatives == 0)
2520     return 0;
2521
2522   insn_code_number = INSN_CODE (insn);
2523   this_insn_is_asm = insn_code_number < 0;
2524
2525   memcpy (operand_mode, recog_data.operand_mode,
2526           noperands * sizeof (enum machine_mode));
2527   memcpy (constraints, recog_data.constraints, noperands * sizeof (char *));
2528
2529   commutative = -1;
2530
2531   /* If we will need to know, later, whether some pair of operands
2532      are the same, we must compare them now and save the result.
2533      Reloading the base and index registers will clobber them
2534      and afterward they will fail to match.  */
2535
2536   for (i = 0; i < noperands; i++)
2537     {
2538       char *p;
2539       int c;
2540
2541       substed_operand[i] = recog_data.operand[i];
2542       p = constraints[i];
2543
2544       modified[i] = RELOAD_READ;
2545
2546       /* Scan this operand's constraint to see if it is an output operand,
2547          an in-out operand, is commutative, or should match another.  */
2548
2549       while ((c = *p++))
2550         {
2551           if (c == '=')
2552             modified[i] = RELOAD_WRITE;
2553           else if (c == '+')
2554             modified[i] = RELOAD_READ_WRITE;
2555           else if (c == '%')
2556             {
2557               /* The last operand should not be marked commutative.  */
2558               if (i == noperands - 1)
2559                 abort ();
2560
2561               commutative = i;
2562             }
2563           else if (ISDIGIT (c))
2564             {
2565               c = strtoul (p - 1, &p, 10);
2566
2567               operands_match[c][i]
2568                 = operands_match_p (recog_data.operand[c],
2569                                     recog_data.operand[i]);
2570
2571               /* An operand may not match itself.  */
2572               if (c == i)
2573                 abort ();
2574
2575               /* If C can be commuted with C+1, and C might need to match I,
2576                  then C+1 might also need to match I.  */
2577               if (commutative >= 0)
2578                 {
2579                   if (c == commutative || c == commutative + 1)
2580                     {
2581                       int other = c + (c == commutative ? 1 : -1);
2582                       operands_match[other][i]
2583                         = operands_match_p (recog_data.operand[other],
2584                                             recog_data.operand[i]);
2585                     }
2586                   if (i == commutative || i == commutative + 1)
2587                     {
2588                       int other = i + (i == commutative ? 1 : -1);
2589                       operands_match[c][other]
2590                         = operands_match_p (recog_data.operand[c],
2591                                             recog_data.operand[other]);
2592                     }
2593                   /* Note that C is supposed to be less than I.
2594                      No need to consider altering both C and I because in
2595                      that case we would alter one into the other.  */
2596                 }
2597             }
2598         }
2599     }
2600
2601   /* Examine each operand that is a memory reference or memory address
2602      and reload parts of the addresses into index registers.
2603      Also here any references to pseudo regs that didn't get hard regs
2604      but are equivalent to constants get replaced in the insn itself
2605      with those constants.  Nobody will ever see them again.
2606
2607      Finally, set up the preferred classes of each operand.  */
2608
2609   for (i = 0; i < noperands; i++)
2610     {
2611       RTX_CODE code = GET_CODE (recog_data.operand[i]);
2612
2613       address_reloaded[i] = 0;
2614       operand_type[i] = (modified[i] == RELOAD_READ ? RELOAD_FOR_INPUT
2615                          : modified[i] == RELOAD_WRITE ? RELOAD_FOR_OUTPUT
2616                          : RELOAD_OTHER);
2617       address_type[i]
2618         = (modified[i] == RELOAD_READ ? RELOAD_FOR_INPUT_ADDRESS
2619            : modified[i] == RELOAD_WRITE ? RELOAD_FOR_OUTPUT_ADDRESS
2620            : RELOAD_OTHER);
2621
2622       if (*constraints[i] == 0)
2623         /* Ignore things like match_operator operands.  */
2624         ;
2625       else if (constraints[i][0] == 'p')
2626         {
2627           find_reloads_address (VOIDmode, (rtx*) 0,
2628                                 recog_data.operand[i],
2629                                 recog_data.operand_loc[i],
2630                                 i, operand_type[i], ind_levels, insn);
2631
2632           /* If we now have a simple operand where we used to have a
2633              PLUS or MULT, re-recognize and try again.  */
2634           if ((GET_RTX_CLASS (GET_CODE (*recog_data.operand_loc[i])) == 'o'
2635                || GET_CODE (*recog_data.operand_loc[i]) == SUBREG)
2636               && (GET_CODE (recog_data.operand[i]) == MULT
2637                   || GET_CODE (recog_data.operand[i]) == PLUS))
2638             {
2639               INSN_CODE (insn) = -1;
2640               retval = find_reloads (insn, replace, ind_levels, live_known,
2641                                      reload_reg_p);
2642               return retval;
2643             }
2644
2645           recog_data.operand[i] = *recog_data.operand_loc[i];
2646           substed_operand[i] = recog_data.operand[i];
2647         }
2648       else if (code == MEM)
2649         {
2650           address_reloaded[i]
2651             = find_reloads_address (GET_MODE (recog_data.operand[i]),
2652                                     recog_data.operand_loc[i],
2653                                     XEXP (recog_data.operand[i], 0),
2654                                     &XEXP (recog_data.operand[i], 0),
2655                                     i, address_type[i], ind_levels, insn);
2656           recog_data.operand[i] = *recog_data.operand_loc[i];
2657           substed_operand[i] = recog_data.operand[i];
2658         }
2659       else if (code == SUBREG)
2660         {
2661           rtx reg = SUBREG_REG (recog_data.operand[i]);
2662           rtx op
2663             = find_reloads_toplev (recog_data.operand[i], i, address_type[i],
2664                                    ind_levels,
2665                                    set != 0
2666                                    && &SET_DEST (set) == recog_data.operand_loc[i],
2667                                    insn,
2668                                    &address_reloaded[i]);
2669
2670           /* If we made a MEM to load (a part of) the stackslot of a pseudo
2671              that didn't get a hard register, emit a USE with a REG_EQUAL
2672              note in front so that we might inherit a previous, possibly
2673              wider reload.  */
2674
2675           if (replace
2676               && GET_CODE (op) == MEM
2677               && GET_CODE (reg) == REG
2678               && (GET_MODE_SIZE (GET_MODE (reg))
2679                   >= GET_MODE_SIZE (GET_MODE (op))))
2680             set_unique_reg_note (emit_insn_before (gen_rtx_USE (VOIDmode, reg),
2681                                                    insn),
2682                                  REG_EQUAL, reg_equiv_memory_loc[REGNO (reg)]);
2683
2684           substed_operand[i] = recog_data.operand[i] = op;
2685         }
2686       else if (code == PLUS || GET_RTX_CLASS (code) == '1')
2687         /* We can get a PLUS as an "operand" as a result of register
2688            elimination.  See eliminate_regs and gen_reload.  We handle
2689            a unary operator by reloading the operand.  */
2690         substed_operand[i] = recog_data.operand[i]
2691           = find_reloads_toplev (recog_data.operand[i], i, address_type[i],
2692                                  ind_levels, 0, insn,
2693                                  &address_reloaded[i]);
2694       else if (code == REG)
2695         {
2696           /* This is equivalent to calling find_reloads_toplev.
2697              The code is duplicated for speed.
2698              When we find a pseudo always equivalent to a constant,
2699              we replace it by the constant.  We must be sure, however,
2700              that we don't try to replace it in the insn in which it
2701              is being set.  */
2702           int regno = REGNO (recog_data.operand[i]);
2703           if (reg_equiv_constant[regno] != 0
2704               && (set == 0 || &SET_DEST (set) != recog_data.operand_loc[i]))
2705             {
2706               /* Record the existing mode so that the check if constants are
2707                  allowed will work when operand_mode isn't specified.  */
2708
2709               if (operand_mode[i] == VOIDmode)
2710                 operand_mode[i] = GET_MODE (recog_data.operand[i]);
2711
2712               substed_operand[i] = recog_data.operand[i]
2713                 = reg_equiv_constant[regno];
2714             }
2715           if (reg_equiv_memory_loc[regno] != 0
2716               && (reg_equiv_address[regno] != 0 || num_not_at_initial_offset))
2717             /* We need not give a valid is_set_dest argument since the case
2718                of a constant equivalence was checked above.  */
2719             substed_operand[i] = recog_data.operand[i]
2720               = find_reloads_toplev (recog_data.operand[i], i, address_type[i],
2721                                      ind_levels, 0, insn,
2722                                      &address_reloaded[i]);
2723         }
2724       /* If the operand is still a register (we didn't replace it with an
2725          equivalent), get the preferred class to reload it into.  */
2726       code = GET_CODE (recog_data.operand[i]);
2727       preferred_class[i]
2728         = ((code == REG && REGNO (recog_data.operand[i])
2729             >= FIRST_PSEUDO_REGISTER)
2730            ? reg_preferred_class (REGNO (recog_data.operand[i]))
2731            : NO_REGS);
2732       pref_or_nothing[i]
2733         = (code == REG
2734            && REGNO (recog_data.operand[i]) >= FIRST_PSEUDO_REGISTER
2735            && reg_alternate_class (REGNO (recog_data.operand[i])) == NO_REGS);
2736     }
2737
2738   /* If this is simply a copy from operand 1 to operand 0, merge the
2739      preferred classes for the operands.  */
2740   if (set != 0 && noperands >= 2 && recog_data.operand[0] == SET_DEST (set)
2741       && recog_data.operand[1] == SET_SRC (set))
2742     {
2743       preferred_class[0] = preferred_class[1]
2744         = reg_class_subunion[(int) preferred_class[0]][(int) preferred_class[1]];
2745       pref_or_nothing[0] |= pref_or_nothing[1];
2746       pref_or_nothing[1] |= pref_or_nothing[0];
2747     }
2748
2749   /* Now see what we need for pseudo-regs that didn't get hard regs
2750      or got the wrong kind of hard reg.  For this, we must consider
2751      all the operands together against the register constraints.  */
2752
2753   best = MAX_RECOG_OPERANDS * 2 + 600;
2754
2755   swapped = 0;
2756   goal_alternative_swapped = 0;
2757  try_swapped:
2758
2759   /* The constraints are made of several alternatives.
2760      Each operand's constraint looks like foo,bar,... with commas
2761      separating the alternatives.  The first alternatives for all
2762      operands go together, the second alternatives go together, etc.
2763
2764      First loop over alternatives.  */
2765
2766   for (this_alternative_number = 0;
2767        this_alternative_number < n_alternatives;
2768        this_alternative_number++)
2769     {
2770       /* Loop over operands for one constraint alternative.  */
2771       /* LOSERS counts those that don't fit this alternative
2772          and would require loading.  */
2773       int losers = 0;
2774       /* BAD is set to 1 if it some operand can't fit this alternative
2775          even after reloading.  */
2776       int bad = 0;
2777       /* REJECT is a count of how undesirable this alternative says it is
2778          if any reloading is required.  If the alternative matches exactly
2779          then REJECT is ignored, but otherwise it gets this much
2780          counted against it in addition to the reloading needed.  Each
2781          ? counts three times here since we want the disparaging caused by
2782          a bad register class to only count 1/3 as much.  */
2783       int reject = 0;
2784
2785       this_earlyclobber = 0;
2786
2787       for (i = 0; i < noperands; i++)
2788         {
2789           char *p = constraints[i];
2790           int win = 0;
2791           int did_match = 0;
2792           /* 0 => this operand can be reloaded somehow for this alternative.  */
2793           int badop = 1;
2794           /* 0 => this operand can be reloaded if the alternative allows regs.  */
2795           int winreg = 0;
2796           int c;
2797           rtx operand = recog_data.operand[i];
2798           int offset = 0;
2799           /* Nonzero means this is a MEM that must be reloaded into a reg
2800              regardless of what the constraint says.  */
2801           int force_reload = 0;
2802           int offmemok = 0;
2803           /* Nonzero if a constant forced into memory would be OK for this
2804              operand.  */
2805           int constmemok = 0;
2806           int earlyclobber = 0;
2807
2808           /* If the predicate accepts a unary operator, it means that
2809              we need to reload the operand, but do not do this for
2810              match_operator and friends.  */
2811           if (GET_RTX_CLASS (GET_CODE (operand)) == '1' && *p != 0)
2812             operand = XEXP (operand, 0);
2813
2814           /* If the operand is a SUBREG, extract
2815              the REG or MEM (or maybe even a constant) within.
2816              (Constants can occur as a result of reg_equiv_constant.)  */
2817
2818           while (GET_CODE (operand) == SUBREG)
2819             {
2820               /* Offset only matters when operand is a REG and
2821                  it is a hard reg.  This is because it is passed
2822                  to reg_fits_class_p if it is a REG and all pseudos
2823                  return 0 from that function.  */
2824               if (GET_CODE (SUBREG_REG (operand)) == REG
2825                   && REGNO (SUBREG_REG (operand)) < FIRST_PSEUDO_REGISTER)
2826                 {
2827                   offset += subreg_regno_offset (REGNO (SUBREG_REG (operand)),
2828                                                  GET_MODE (SUBREG_REG (operand)),
2829                                                  SUBREG_BYTE (operand),
2830                                                  GET_MODE (operand));
2831                 }
2832               operand = SUBREG_REG (operand);
2833               /* Force reload if this is a constant or PLUS or if there may
2834                  be a problem accessing OPERAND in the outer mode.  */
2835               if (CONSTANT_P (operand)
2836                   || GET_CODE (operand) == PLUS
2837                   /* We must force a reload of paradoxical SUBREGs
2838                      of a MEM because the alignment of the inner value
2839                      may not be enough to do the outer reference.  On
2840                      big-endian machines, it may also reference outside
2841                      the object.
2842
2843                      On machines that extend byte operations and we have a
2844                      SUBREG where both the inner and outer modes are no wider
2845                      than a word and the inner mode is narrower, is integral,
2846                      and gets extended when loaded from memory, combine.c has
2847                      made assumptions about the behavior of the machine in such
2848                      register access.  If the data is, in fact, in memory we
2849                      must always load using the size assumed to be in the
2850                      register and let the insn do the different-sized
2851                      accesses.
2852
2853                      This is doubly true if WORD_REGISTER_OPERATIONS.  In
2854                      this case eliminate_regs has left non-paradoxical
2855                      subregs for push_reloads to see.  Make sure it does
2856                      by forcing the reload.
2857
2858                      ??? When is it right at this stage to have a subreg
2859                      of a mem that is _not_ to be handled specialy?  IMO
2860                      those should have been reduced to just a mem.  */
2861                   || ((GET_CODE (operand) == MEM
2862                        || (GET_CODE (operand)== REG
2863                            && REGNO (operand) >= FIRST_PSEUDO_REGISTER))
2864 #ifndef WORD_REGISTER_OPERATIONS
2865                       && (((GET_MODE_BITSIZE (GET_MODE (operand))
2866                             < BIGGEST_ALIGNMENT)
2867                            && (GET_MODE_SIZE (operand_mode[i])
2868                                > GET_MODE_SIZE (GET_MODE (operand))))
2869                           || (GET_CODE (operand) == MEM && BYTES_BIG_ENDIAN)
2870 #ifdef LOAD_EXTEND_OP
2871                           || (GET_MODE_SIZE (operand_mode[i]) <= UNITS_PER_WORD
2872                               && (GET_MODE_SIZE (GET_MODE (operand))
2873                                   <= UNITS_PER_WORD)
2874                               && (GET_MODE_SIZE (operand_mode[i])
2875                                   > GET_MODE_SIZE (GET_MODE (operand)))
2876                               && INTEGRAL_MODE_P (GET_MODE (operand))
2877                               && LOAD_EXTEND_OP (GET_MODE (operand)) != NIL)
2878 #endif
2879                           )
2880 #endif
2881                       )
2882                   /* This following hunk of code should no longer be
2883                      needed at all with SUBREG_BYTE.  If you need this
2884                      code back, please explain to me why so I can
2885                      fix the real problem.  -DaveM */
2886 #if 0
2887                   /* Subreg of a hard reg which can't handle the subreg's mode
2888                      or which would handle that mode in the wrong number of
2889                      registers for subregging to work.  */
2890                   || (GET_CODE (operand) == REG
2891                       && REGNO (operand) < FIRST_PSEUDO_REGISTER
2892                       && ((GET_MODE_SIZE (operand_mode[i]) <= UNITS_PER_WORD
2893                            && (GET_MODE_SIZE (GET_MODE (operand))
2894                                > UNITS_PER_WORD)
2895                            && ((GET_MODE_SIZE (GET_MODE (operand))
2896                                 / UNITS_PER_WORD)
2897                                != HARD_REGNO_NREGS (REGNO (operand),
2898                                                     GET_MODE (operand))))
2899                           || ! HARD_REGNO_MODE_OK (REGNO (operand) + offset,
2900                                                    operand_mode[i])))
2901 #endif
2902                   )
2903                 force_reload = 1;
2904             }
2905
2906           this_alternative[i] = (int) NO_REGS;
2907           this_alternative_win[i] = 0;
2908           this_alternative_match_win[i] = 0;
2909           this_alternative_offmemok[i] = 0;
2910           this_alternative_earlyclobber[i] = 0;
2911           this_alternative_matches[i] = -1;
2912
2913           /* An empty constraint or empty alternative
2914              allows anything which matched the pattern.  */
2915           if (*p == 0 || *p == ',')
2916             win = 1, badop = 0;
2917
2918           /* Scan this alternative's specs for this operand;
2919              set WIN if the operand fits any letter in this alternative.
2920              Otherwise, clear BADOP if this operand could
2921              fit some letter after reloads,
2922              or set WINREG if this operand could fit after reloads
2923              provided the constraint allows some registers.  */
2924
2925           while (*p && (c = *p++) != ',')
2926             switch (c)
2927               {
2928               case '=':  case '+':  case '*':
2929                 break;
2930
2931               case '%':
2932                 /* The last operand should not be marked commutative.  */
2933                 if (i != noperands - 1)
2934                   commutative = i;
2935                 break;
2936
2937               case '?':
2938                 reject += 6;
2939                 break;
2940
2941               case '!':
2942                 reject = 600;
2943                 break;
2944
2945               case '#':
2946                 /* Ignore rest of this alternative as far as
2947                    reloading is concerned.  */
2948                 while (*p && *p != ',')
2949                   p++;
2950                 break;
2951
2952               case '0':  case '1':  case '2':  case '3':  case '4':
2953               case '5':  case '6':  case '7':  case '8':  case '9':
2954                 c = strtoul (p - 1, &p, 10);
2955
2956                 this_alternative_matches[i] = c;
2957                 /* We are supposed to match a previous operand.
2958                    If we do, we win if that one did.
2959                    If we do not, count both of the operands as losers.
2960                    (This is too conservative, since most of the time
2961                    only a single reload insn will be needed to make
2962                    the two operands win.  As a result, this alternative
2963                    may be rejected when it is actually desirable.)  */
2964                 if ((swapped && (c != commutative || i != commutative + 1))
2965                     /* If we are matching as if two operands were swapped,
2966                        also pretend that operands_match had been computed
2967                        with swapped.
2968                        But if I is the second of those and C is the first,
2969                        don't exchange them, because operands_match is valid
2970                        only on one side of its diagonal.  */
2971                     ? (operands_match
2972                        [(c == commutative || c == commutative + 1)
2973                        ? 2 * commutative + 1 - c : c]
2974                        [(i == commutative || i == commutative + 1)
2975                        ? 2 * commutative + 1 - i : i])
2976                     : operands_match[c][i])
2977                   {
2978                     /* If we are matching a non-offsettable address where an
2979                        offsettable address was expected, then we must reject
2980                        this combination, because we can't reload it.  */
2981                     if (this_alternative_offmemok[c]
2982                         && GET_CODE (recog_data.operand[c]) == MEM
2983                         && this_alternative[c] == (int) NO_REGS
2984                         && ! this_alternative_win[c])
2985                       bad = 1;
2986
2987                     did_match = this_alternative_win[c];
2988                   }
2989                 else
2990                   {
2991                     /* Operands don't match.  */
2992                     rtx value;
2993                     /* Retroactively mark the operand we had to match
2994                        as a loser, if it wasn't already.  */
2995                     if (this_alternative_win[c])
2996                       losers++;
2997                     this_alternative_win[c] = 0;
2998                     if (this_alternative[c] == (int) NO_REGS)
2999                       bad = 1;
3000                     /* But count the pair only once in the total badness of
3001                        this alternative, if the pair can be a dummy reload.  */
3002                     value
3003                       = find_dummy_reload (recog_data.operand[i],
3004                                            recog_data.operand[c],
3005                                            recog_data.operand_loc[i],
3006                                            recog_data.operand_loc[c],
3007                                            operand_mode[i], operand_mode[c],
3008                                            this_alternative[c], -1,
3009                                            this_alternative_earlyclobber[c]);
3010
3011                     if (value != 0)
3012                       losers--;
3013                   }
3014                 /* This can be fixed with reloads if the operand
3015                    we are supposed to match can be fixed with reloads.  */
3016                 badop = 0;
3017                 this_alternative[i] = this_alternative[c];
3018
3019                 /* If we have to reload this operand and some previous
3020                    operand also had to match the same thing as this
3021                    operand, we don't know how to do that.  So reject this
3022                    alternative.  */
3023                 if (! did_match || force_reload)
3024                   for (j = 0; j < i; j++)
3025                     if (this_alternative_matches[j]
3026                         == this_alternative_matches[i])
3027                       badop = 1;
3028                 break;
3029
3030               case 'p':
3031                 /* All necessary reloads for an address_operand
3032                    were handled in find_reloads_address.  */
3033                 this_alternative[i] = (int) MODE_BASE_REG_CLASS (VOIDmode);
3034                 win = 1;
3035                 break;
3036
3037               case 'm':
3038                 if (force_reload)
3039                   break;
3040                 if (GET_CODE (operand) == MEM
3041                     || (GET_CODE (operand) == REG
3042                         && REGNO (operand) >= FIRST_PSEUDO_REGISTER
3043                         && reg_renumber[REGNO (operand)] < 0))
3044                   win = 1;
3045                 if (CONSTANT_P (operand)
3046                     /* force_const_mem does not accept HIGH.  */
3047                     && GET_CODE (operand) != HIGH)
3048                   badop = 0;
3049                 constmemok = 1;
3050                 break;
3051
3052               case '<':
3053                 if (GET_CODE (operand) == MEM
3054                     && ! address_reloaded[i]
3055                     && (GET_CODE (XEXP (operand, 0)) == PRE_DEC
3056                         || GET_CODE (XEXP (operand, 0)) == POST_DEC))
3057                   win = 1;
3058                 break;
3059
3060               case '>':
3061                 if (GET_CODE (operand) == MEM
3062                     && ! address_reloaded[i]
3063                     && (GET_CODE (XEXP (operand, 0)) == PRE_INC
3064                         || GET_CODE (XEXP (operand, 0)) == POST_INC))
3065                   win = 1;
3066                 break;
3067
3068                 /* Memory operand whose address is not offsettable.  */
3069               case 'V':
3070                 if (force_reload)
3071                   break;
3072                 if (GET_CODE (operand) == MEM
3073                     && ! (ind_levels ? offsettable_memref_p (operand)
3074                           : offsettable_nonstrict_memref_p (operand))
3075                     /* Certain mem addresses will become offsettable
3076                        after they themselves are reloaded.  This is important;
3077                        we don't want our own handling of unoffsettables
3078                        to override the handling of reg_equiv_address.  */
3079                     && !(GET_CODE (XEXP (operand, 0)) == REG
3080                          && (ind_levels == 0
3081                              || reg_equiv_address[REGNO (XEXP (operand, 0))] != 0)))
3082                   win = 1;
3083                 break;
3084
3085                 /* Memory operand whose address is offsettable.  */
3086               case 'o':
3087                 if (force_reload)
3088                   break;
3089                 if ((GET_CODE (operand) == MEM
3090                      /* If IND_LEVELS, find_reloads_address won't reload a
3091                         pseudo that didn't get a hard reg, so we have to
3092                         reject that case.  */
3093                      && ((ind_levels ? offsettable_memref_p (operand)
3094                           : offsettable_nonstrict_memref_p (operand))
3095                          /* A reloaded address is offsettable because it is now
3096                             just a simple register indirect.  */
3097                          || address_reloaded[i]))
3098                     || (GET_CODE (operand) == REG
3099                         && REGNO (operand) >= FIRST_PSEUDO_REGISTER
3100                         && reg_renumber[REGNO (operand)] < 0
3101                         /* If reg_equiv_address is nonzero, we will be
3102                            loading it into a register; hence it will be
3103                            offsettable, but we cannot say that reg_equiv_mem
3104                            is offsettable without checking.  */
3105                         && ((reg_equiv_mem[REGNO (operand)] != 0
3106                              && offsettable_memref_p (reg_equiv_mem[REGNO (operand)]))
3107                             || (reg_equiv_address[REGNO (operand)] != 0))))
3108                   win = 1;
3109                 /* force_const_mem does not accept HIGH.  */
3110                 if ((CONSTANT_P (operand) && GET_CODE (operand) != HIGH)
3111                     || GET_CODE (operand) == MEM)
3112                   badop = 0;
3113                 constmemok = 1;
3114                 offmemok = 1;
3115                 break;
3116
3117               case '&':
3118                 /* Output operand that is stored before the need for the
3119                    input operands (and their index registers) is over.  */
3120                 earlyclobber = 1, this_earlyclobber = 1;
3121                 break;
3122
3123               case 'E':
3124               case 'F':
3125                 if (GET_CODE (operand) == CONST_DOUBLE)
3126                   win = 1;
3127                 break;
3128
3129               case 'G':
3130               case 'H':
3131                 if (GET_CODE (operand) == CONST_DOUBLE
3132                     && CONST_DOUBLE_OK_FOR_LETTER_P (operand, c))
3133                   win = 1;
3134                 break;
3135
3136               case 's':
3137                 if (GET_CODE (operand) == CONST_INT
3138                     || (GET_CODE (operand) == CONST_DOUBLE
3139                         && GET_MODE (operand) == VOIDmode))
3140                   break;
3141               case 'i':
3142                 if (CONSTANT_P (operand)
3143 #ifdef LEGITIMATE_PIC_OPERAND_P
3144                     && (! flag_pic || LEGITIMATE_PIC_OPERAND_P (operand))
3145 #endif
3146                     )
3147                   win = 1;
3148                 break;
3149
3150               case 'n':
3151                 if (GET_CODE (operand) == CONST_INT
3152                     || (GET_CODE (operand) == CONST_DOUBLE
3153                         && GET_MODE (operand) == VOIDmode))
3154                   win = 1;
3155                 break;
3156
3157               case 'I':
3158               case 'J':
3159               case 'K':
3160               case 'L':
3161               case 'M':
3162               case 'N':
3163               case 'O':
3164               case 'P':
3165                 if (GET_CODE (operand) == CONST_INT
3166                     && CONST_OK_FOR_LETTER_P (INTVAL (operand), c))
3167                   win = 1;
3168                 break;
3169
3170               case 'X':
3171                 win = 1;
3172                 break;
3173
3174               case 'g':
3175                 if (! force_reload
3176                     /* A PLUS is never a valid operand, but reload can make
3177                        it from a register when eliminating registers.  */
3178                     && GET_CODE (operand) != PLUS
3179                     /* A SCRATCH is not a valid operand.  */
3180                     && GET_CODE (operand) != SCRATCH
3181 #ifdef LEGITIMATE_PIC_OPERAND_P
3182                     && (! CONSTANT_P (operand)
3183                         || ! flag_pic
3184                         || LEGITIMATE_PIC_OPERAND_P (operand))
3185 #endif
3186                     && (GENERAL_REGS == ALL_REGS
3187                         || GET_CODE (operand) != REG
3188                         || (REGNO (operand) >= FIRST_PSEUDO_REGISTER
3189                             && reg_renumber[REGNO (operand)] < 0)))
3190                   win = 1;
3191                 /* Drop through into 'r' case.  */
3192
3193               case 'r':
3194                 this_alternative[i]
3195                   = (int) reg_class_subunion[this_alternative[i]][(int) GENERAL_REGS];
3196                 goto reg;
3197
3198               default:
3199                 if (REG_CLASS_FROM_LETTER (c) == NO_REGS)
3200                   {
3201 #ifdef EXTRA_CONSTRAINT
3202                     if (EXTRA_CONSTRAINT (operand, c))
3203                       win = 1;
3204 #endif
3205                     break;
3206                   }
3207
3208                 this_alternative[i]
3209                   = (int) reg_class_subunion[this_alternative[i]][(int) REG_CLASS_FROM_LETTER (c)];
3210               reg:
3211                 if (GET_MODE (operand) == BLKmode)
3212                   break;
3213                 winreg = 1;
3214                 if (GET_CODE (operand) == REG
3215                     && reg_fits_class_p (operand, this_alternative[i],
3216                                          offset, GET_MODE (recog_data.operand[i])))
3217                   win = 1;
3218                 break;
3219               }
3220
3221           constraints[i] = p;
3222
3223           /* If this operand could be handled with a reg,
3224              and some reg is allowed, then this operand can be handled.  */
3225           if (winreg && this_alternative[i] != (int) NO_REGS)
3226             badop = 0;
3227
3228           /* Record which operands fit this alternative.  */
3229           this_alternative_earlyclobber[i] = earlyclobber;
3230           if (win && ! force_reload)
3231             this_alternative_win[i] = 1;
3232           else if (did_match && ! force_reload)
3233             this_alternative_match_win[i] = 1;
3234           else
3235             {
3236               int const_to_mem = 0;
3237
3238               this_alternative_offmemok[i] = offmemok;
3239               losers++;
3240               if (badop)
3241                 bad = 1;
3242               /* Alternative loses if it has no regs for a reg operand.  */
3243               if (GET_CODE (operand) == REG
3244                   && this_alternative[i] == (int) NO_REGS
3245                   && this_alternative_matches[i] < 0)
3246                 bad = 1;
3247
3248               /* If this is a constant that is reloaded into the desired
3249                  class by copying it to memory first, count that as another
3250                  reload.  This is consistent with other code and is
3251                  required to avoid choosing another alternative when
3252                  the constant is moved into memory by this function on
3253                  an early reload pass.  Note that the test here is
3254                  precisely the same as in the code below that calls
3255                  force_const_mem.  */
3256               if (CONSTANT_P (operand)
3257                   /* force_const_mem does not accept HIGH.  */
3258                   && GET_CODE (operand) != HIGH
3259                   && ((PREFERRED_RELOAD_CLASS (operand,
3260                                                (enum reg_class) this_alternative[i])
3261                        == NO_REGS)
3262                       || no_input_reloads)
3263                   && operand_mode[i] != VOIDmode)
3264                 {
3265                   const_to_mem = 1;
3266                   if (this_alternative[i] != (int) NO_REGS)
3267                     losers++;
3268                 }
3269
3270               /* If we can't reload this value at all, reject this
3271                  alternative.  Note that we could also lose due to
3272                  LIMIT_RELOAD_RELOAD_CLASS, but we don't check that
3273                  here.  */
3274
3275               if (! CONSTANT_P (operand)
3276                   && (enum reg_class) this_alternative[i] != NO_REGS
3277                   && (PREFERRED_RELOAD_CLASS (operand,
3278                                               (enum reg_class) this_alternative[i])
3279                       == NO_REGS))
3280                 bad = 1;
3281
3282               /* Alternative loses if it requires a type of reload not
3283                  permitted for this insn.  We can always reload SCRATCH
3284                  and objects with a REG_UNUSED note.  */
3285               else if (GET_CODE (operand) != SCRATCH
3286                        && modified[i] != RELOAD_READ && no_output_reloads
3287                        && ! find_reg_note (insn, REG_UNUSED, operand))
3288                 bad = 1;
3289               else if (modified[i] != RELOAD_WRITE && no_input_reloads
3290                        && ! const_to_mem)
3291                 bad = 1;
3292
3293               /* We prefer to reload pseudos over reloading other things,
3294                  since such reloads may be able to be eliminated later.
3295                  If we are reloading a SCRATCH, we won't be generating any
3296                  insns, just using a register, so it is also preferred.
3297                  So bump REJECT in other cases.  Don't do this in the
3298                  case where we are forcing a constant into memory and
3299                  it will then win since we don't want to have a different
3300                  alternative match then.  */
3301               if (! (GET_CODE (operand) == REG
3302                      && REGNO (operand) >= FIRST_PSEUDO_REGISTER)
3303                   && GET_CODE (operand) != SCRATCH
3304                   && ! (const_to_mem && constmemok))
3305                 reject += 2;
3306
3307               /* Input reloads can be inherited more often than output
3308                  reloads can be removed, so penalize output reloads.  */
3309               if (operand_type[i] != RELOAD_FOR_INPUT
3310                   && GET_CODE (operand) != SCRATCH)
3311                 reject++;
3312             }
3313
3314           /* If this operand is a pseudo register that didn't get a hard
3315              reg and this alternative accepts some register, see if the
3316              class that we want is a subset of the preferred class for this
3317              register.  If not, but it intersects that class, use the
3318              preferred class instead.  If it does not intersect the preferred
3319              class, show that usage of this alternative should be discouraged;
3320              it will be discouraged more still if the register is `preferred
3321              or nothing'.  We do this because it increases the chance of
3322              reusing our spill register in a later insn and avoiding a pair
3323              of memory stores and loads.
3324
3325              Don't bother with this if this alternative will accept this
3326              operand.
3327
3328              Don't do this for a multiword operand, since it is only a
3329              small win and has the risk of requiring more spill registers,
3330              which could cause a large loss.
3331
3332              Don't do this if the preferred class has only one register
3333              because we might otherwise exhaust the class.  */
3334
3335           if (! win && ! did_match
3336               && this_alternative[i] != (int) NO_REGS
3337               && GET_MODE_SIZE (operand_mode[i]) <= UNITS_PER_WORD
3338               && reg_class_size[(int) preferred_class[i]] > 1)
3339             {
3340               if (! reg_class_subset_p (this_alternative[i],
3341                                         preferred_class[i]))
3342                 {
3343                   /* Since we don't have a way of forming the intersection,
3344                      we just do something special if the preferred class
3345                      is a subset of the class we have; that's the most
3346                      common case anyway.  */
3347                   if (reg_class_subset_p (preferred_class[i],
3348                                           this_alternative[i]))
3349                     this_alternative[i] = (int) preferred_class[i];
3350                   else
3351                     reject += (2 + 2 * pref_or_nothing[i]);
3352                 }
3353             }
3354         }
3355
3356       /* Now see if any output operands that are marked "earlyclobber"
3357          in this alternative conflict with any input operands
3358          or any memory addresses.  */
3359
3360       for (i = 0; i < noperands; i++)
3361         if (this_alternative_earlyclobber[i]
3362             && (this_alternative_win[i] || this_alternative_match_win[i]))
3363           {
3364             struct decomposition early_data;
3365
3366             early_data = decompose (recog_data.operand[i]);
3367
3368             if (modified[i] == RELOAD_READ)
3369               abort ();
3370
3371             if (this_alternative[i] == NO_REGS)
3372               {
3373                 this_alternative_earlyclobber[i] = 0;
3374                 if (this_insn_is_asm)
3375                   error_for_asm (this_insn,
3376                                  "`&' constraint used with no register class");
3377                 else
3378                   abort ();
3379               }
3380
3381             for (j = 0; j < noperands; j++)
3382               /* Is this an input operand or a memory ref?  */
3383               if ((GET_CODE (recog_data.operand[j]) == MEM
3384                    || modified[j] != RELOAD_WRITE)
3385                   && j != i
3386                   /* Ignore things like match_operator operands.  */
3387                   && *recog_data.constraints[j] != 0
3388                   /* Don't count an input operand that is constrained to match
3389                      the early clobber operand.  */
3390                   && ! (this_alternative_matches[j] == i
3391                         && rtx_equal_p (recog_data.operand[i],
3392                                         recog_data.operand[j]))
3393                   /* Is it altered by storing the earlyclobber operand?  */
3394                   && !immune_p (recog_data.operand[j], recog_data.operand[i],
3395                                 early_data))
3396                 {
3397                   /* If the output is in a single-reg class,
3398                      it's costly to reload it, so reload the input instead.  */
3399                   if (reg_class_size[this_alternative[i]] == 1
3400                       && (GET_CODE (recog_data.operand[j]) == REG
3401                           || GET_CODE (recog_data.operand[j]) == SUBREG))
3402                     {
3403                       losers++;
3404                       this_alternative_win[j] = 0;
3405                       this_alternative_match_win[j] = 0;
3406                     }
3407                   else
3408                     break;
3409                 }
3410             /* If an earlyclobber operand conflicts with something,
3411                it must be reloaded, so request this and count the cost.  */
3412             if (j != noperands)
3413               {
3414                 losers++;
3415                 this_alternative_win[i] = 0;
3416                 this_alternative_match_win[j] = 0;
3417                 for (j = 0; j < noperands; j++)
3418                   if (this_alternative_matches[j] == i
3419                       && this_alternative_match_win[j])
3420                     {
3421                       this_alternative_win[j] = 0;
3422                       this_alternative_match_win[j] = 0;
3423                       losers++;
3424                     }
3425               }
3426           }
3427
3428       /* If one alternative accepts all the operands, no reload required,
3429          choose that alternative; don't consider the remaining ones.  */
3430       if (losers == 0)
3431         {
3432           /* Unswap these so that they are never swapped at `finish'.  */
3433           if (commutative >= 0)
3434             {
3435               recog_data.operand[commutative] = substed_operand[commutative];
3436               recog_data.operand[commutative + 1]
3437                 = substed_operand[commutative + 1];
3438             }
3439           for (i = 0; i < noperands; i++)
3440             {
3441               goal_alternative_win[i] = this_alternative_win[i];
3442               goal_alternative_match_win[i] = this_alternative_match_win[i];
3443               goal_alternative[i] = this_alternative[i];
3444               goal_alternative_offmemok[i] = this_alternative_offmemok[i];
3445               goal_alternative_matches[i] = this_alternative_matches[i];
3446               goal_alternative_earlyclobber[i]
3447                 = this_alternative_earlyclobber[i];
3448             }
3449           goal_alternative_number = this_alternative_number;
3450           goal_alternative_swapped = swapped;
3451           goal_earlyclobber = this_earlyclobber;
3452           goto finish;
3453         }
3454
3455       /* REJECT, set by the ! and ? constraint characters and when a register
3456          would be reloaded into a non-preferred class, discourages the use of
3457          this alternative for a reload goal.  REJECT is incremented by six
3458          for each ? and two for each non-preferred class.  */
3459       losers = losers * 6 + reject;
3460
3461       /* If this alternative can be made to work by reloading,
3462          and it needs less reloading than the others checked so far,
3463          record it as the chosen goal for reloading.  */
3464       if (! bad && best > losers)
3465         {
3466           for (i = 0; i < noperands; i++)
3467             {
3468               goal_alternative[i] = this_alternative[i];
3469               goal_alternative_win[i] = this_alternative_win[i];
3470               goal_alternative_match_win[i] = this_alternative_match_win[i];
3471               goal_alternative_offmemok[i] = this_alternative_offmemok[i];
3472               goal_alternative_matches[i] = this_alternative_matches[i];
3473               goal_alternative_earlyclobber[i]
3474                 = this_alternative_earlyclobber[i];
3475             }
3476           goal_alternative_swapped = swapped;
3477           best = losers;
3478           goal_alternative_number = this_alternative_number;
3479           goal_earlyclobber = this_earlyclobber;
3480         }
3481     }
3482
3483   /* If insn is commutative (it's safe to exchange a certain pair of operands)
3484      then we need to try each alternative twice,
3485      the second time matching those two operands
3486      as if we had exchanged them.
3487      To do this, really exchange them in operands.
3488
3489      If we have just tried the alternatives the second time,
3490      return operands to normal and drop through.  */
3491
3492   if (commutative >= 0)
3493     {
3494       swapped = !swapped;
3495       if (swapped)
3496         {
3497           enum reg_class tclass;
3498           int t;
3499
3500           recog_data.operand[commutative] = substed_operand[commutative + 1];
3501           recog_data.operand[commutative + 1] = substed_operand[commutative];
3502           /* Swap the duplicates too.  */
3503           for (i = 0; i < recog_data.n_dups; i++)
3504             if (recog_data.dup_num[i] == commutative
3505                 || recog_data.dup_num[i] == commutative + 1)
3506               *recog_data.dup_loc[i]
3507                  = recog_data.operand[(int) recog_data.dup_num[i]];
3508
3509           tclass = preferred_class[commutative];
3510           preferred_class[commutative] = preferred_class[commutative + 1];
3511           preferred_class[commutative + 1] = tclass;
3512
3513           t = pref_or_nothing[commutative];
3514           pref_or_nothing[commutative] = pref_or_nothing[commutative + 1];
3515           pref_or_nothing[commutative + 1] = t;
3516
3517           memcpy (constraints, recog_data.constraints,
3518                   noperands * sizeof (char *));
3519           goto try_swapped;
3520         }
3521       else
3522         {
3523           recog_data.operand[commutative] = substed_operand[commutative];
3524           recog_data.operand[commutative + 1]
3525             = substed_operand[commutative + 1];
3526           /* Unswap the duplicates too.  */
3527           for (i = 0; i < recog_data.n_dups; i++)
3528             if (recog_data.dup_num[i] == commutative
3529                 || recog_data.dup_num[i] == commutative + 1)
3530               *recog_data.dup_loc[i]
3531                  = recog_data.operand[(int) recog_data.dup_num[i]];
3532         }
3533     }
3534
3535   /* The operands don't meet the constraints.
3536      goal_alternative describes the alternative
3537      that we could reach by reloading the fewest operands.
3538      Reload so as to fit it.  */
3539
3540   if (best == MAX_RECOG_OPERANDS * 2 + 600)
3541     {
3542       /* No alternative works with reloads??  */
3543       if (insn_code_number >= 0)
3544         fatal_insn ("unable to generate reloads for:", insn);
3545       error_for_asm (insn, "inconsistent operand constraints in an `asm'");
3546       /* Avoid further trouble with this insn.  */
3547       PATTERN (insn) = gen_rtx_USE (VOIDmode, const0_rtx);
3548       n_reloads = 0;
3549       return 0;
3550     }
3551
3552   /* Jump to `finish' from above if all operands are valid already.
3553      In that case, goal_alternative_win is all 1.  */
3554  finish:
3555
3556   /* Right now, for any pair of operands I and J that are required to match,
3557      with I < J,
3558      goal_alternative_matches[J] is I.
3559      Set up goal_alternative_matched as the inverse function:
3560      goal_alternative_matched[I] = J.  */
3561
3562   for (i = 0; i < noperands; i++)
3563     goal_alternative_matched[i] = -1;
3564  
3565   for (i = 0; i < noperands; i++)
3566     if (! goal_alternative_win[i]
3567         && goal_alternative_matches[i] >= 0)
3568       goal_alternative_matched[goal_alternative_matches[i]] = i;
3569
3570   for (i = 0; i < noperands; i++)
3571     goal_alternative_win[i] |= goal_alternative_match_win[i];
3572
3573   /* If the best alternative is with operands 1 and 2 swapped,
3574      consider them swapped before reporting the reloads.  Update the
3575      operand numbers of any reloads already pushed.  */
3576
3577   if (goal_alternative_swapped)
3578     {
3579       rtx tem;
3580
3581       tem = substed_operand[commutative];
3582       substed_operand[commutative] = substed_operand[commutative + 1];
3583       substed_operand[commutative + 1] = tem;
3584       tem = recog_data.operand[commutative];
3585       recog_data.operand[commutative] = recog_data.operand[commutative + 1];
3586       recog_data.operand[commutative + 1] = tem;
3587       tem = *recog_data.operand_loc[commutative];
3588       *recog_data.operand_loc[commutative]
3589         = *recog_data.operand_loc[commutative + 1];
3590       *recog_data.operand_loc[commutative + 1] = tem;
3591
3592       for (i = 0; i < n_reloads; i++)
3593         {
3594           if (rld[i].opnum == commutative)
3595             rld[i].opnum = commutative + 1;
3596           else if (rld[i].opnum == commutative + 1)
3597             rld[i].opnum = commutative;
3598         }
3599     }
3600
3601   for (i = 0; i < noperands; i++)
3602     {
3603       operand_reloadnum[i] = -1;
3604
3605       /* If this is an earlyclobber operand, we need to widen the scope.
3606          The reload must remain valid from the start of the insn being
3607          reloaded until after the operand is stored into its destination.
3608          We approximate this with RELOAD_OTHER even though we know that we
3609          do not conflict with RELOAD_FOR_INPUT_ADDRESS reloads.
3610
3611          One special case that is worth checking is when we have an
3612          output that is earlyclobber but isn't used past the insn (typically
3613          a SCRATCH).  In this case, we only need have the reload live
3614          through the insn itself, but not for any of our input or output
3615          reloads.
3616          But we must not accidentally narrow the scope of an existing
3617          RELOAD_OTHER reload - leave these alone.
3618
3619          In any case, anything needed to address this operand can remain
3620          however they were previously categorized.  */
3621
3622       if (goal_alternative_earlyclobber[i] && operand_type[i] != RELOAD_OTHER)
3623         operand_type[i]
3624           = (find_reg_note (insn, REG_UNUSED, recog_data.operand[i])
3625              ? RELOAD_FOR_INSN : RELOAD_OTHER);
3626     }
3627
3628   /* Any constants that aren't allowed and can't be reloaded
3629      into registers are here changed into memory references.  */
3630   for (i = 0; i < noperands; i++)
3631     if (! goal_alternative_win[i]
3632         && CONSTANT_P (recog_data.operand[i])
3633         /* force_const_mem does not accept HIGH.  */
3634         && GET_CODE (recog_data.operand[i]) != HIGH
3635         && ((PREFERRED_RELOAD_CLASS (recog_data.operand[i],
3636                                      (enum reg_class) goal_alternative[i])
3637              == NO_REGS)
3638             || no_input_reloads)
3639         && operand_mode[i] != VOIDmode)
3640       {
3641         substed_operand[i] = recog_data.operand[i]
3642           = find_reloads_toplev (force_const_mem (operand_mode[i],
3643                                                   recog_data.operand[i]),
3644                                  i, address_type[i], ind_levels, 0, insn,
3645                                  NULL);
3646         if (alternative_allows_memconst (recog_data.constraints[i],
3647                                          goal_alternative_number))
3648           goal_alternative_win[i] = 1;
3649       }
3650
3651   /* Record the values of the earlyclobber operands for the caller.  */
3652   if (goal_earlyclobber)
3653     for (i = 0; i < noperands; i++)
3654       if (goal_alternative_earlyclobber[i])
3655         reload_earlyclobbers[n_earlyclobbers++] = recog_data.operand[i];
3656
3657   /* Now record reloads for all the operands that need them.  */
3658   for (i = 0; i < noperands; i++)
3659     if (! goal_alternative_win[i])
3660       {
3661         /* Operands that match previous ones have already been handled.  */
3662         if (goal_alternative_matches[i] >= 0)
3663           ;
3664         /* Handle an operand with a nonoffsettable address
3665            appearing where an offsettable address will do
3666            by reloading the address into a base register.
3667
3668            ??? We can also do this when the operand is a register and
3669            reg_equiv_mem is not offsettable, but this is a bit tricky,
3670            so we don't bother with it.  It may not be worth doing.  */
3671         else if (goal_alternative_matched[i] == -1
3672                  && goal_alternative_offmemok[i]
3673                  && GET_CODE (recog_data.operand[i]) == MEM)
3674           {
3675             operand_reloadnum[i]
3676               = push_reload (XEXP (recog_data.operand[i], 0), NULL_RTX,
3677                              &XEXP (recog_data.operand[i], 0), (rtx*) 0,
3678                              MODE_BASE_REG_CLASS (VOIDmode),
3679                              GET_MODE (XEXP (recog_data.operand[i], 0)),
3680                              VOIDmode, 0, 0, i, RELOAD_FOR_INPUT);
3681             rld[operand_reloadnum[i]].inc
3682               = GET_MODE_SIZE (GET_MODE (recog_data.operand[i]));
3683
3684             /* If this operand is an output, we will have made any
3685                reloads for its address as RELOAD_FOR_OUTPUT_ADDRESS, but
3686                now we are treating part of the operand as an input, so
3687                we must change these to RELOAD_FOR_INPUT_ADDRESS.  */
3688
3689             if (modified[i] == RELOAD_WRITE)
3690               {
3691                 for (j = 0; j < n_reloads; j++)
3692                   {
3693                     if (rld[j].opnum == i)
3694                       {
3695                         if (rld[j].when_needed == RELOAD_FOR_OUTPUT_ADDRESS)
3696                           rld[j].when_needed = RELOAD_FOR_INPUT_ADDRESS;
3697                         else if (rld[j].when_needed
3698                                  == RELOAD_FOR_OUTADDR_ADDRESS)
3699                           rld[j].when_needed = RELOAD_FOR_INPADDR_ADDRESS;
3700                       }
3701                   }
3702               }
3703           }
3704         else if (goal_alternative_matched[i] == -1)
3705           {
3706             operand_reloadnum[i]
3707               = push_reload ((modified[i] != RELOAD_WRITE
3708                               ? recog_data.operand[i] : 0),
3709                              (modified[i] != RELOAD_READ
3710                               ? recog_data.operand[i] : 0),
3711                              (modified[i] != RELOAD_WRITE
3712                               ? recog_data.operand_loc[i] : 0),
3713                              (modified[i] != RELOAD_READ
3714                               ? recog_data.operand_loc[i] : 0),
3715                              (enum reg_class) goal_alternative[i],
3716                              (modified[i] == RELOAD_WRITE
3717                               ? VOIDmode : operand_mode[i]),
3718                              (modified[i] == RELOAD_READ
3719                               ? VOIDmode : operand_mode[i]),
3720                              (insn_code_number < 0 ? 0
3721                               : insn_data[insn_code_number].operand[i].strict_low),
3722                              0, i, operand_type[i]);
3723           }
3724         /* In a matching pair of operands, one must be input only
3725            and the other must be output only.
3726            Pass the input operand as IN and the other as OUT.  */
3727         else if (modified[i] == RELOAD_READ
3728                  && modified[goal_alternative_matched[i]] == RELOAD_WRITE)
3729           {
3730             operand_reloadnum[i]
3731               = push_reload (recog_data.operand[i],
3732                              recog_data.operand[goal_alternative_matched[i]],
3733                              recog_data.operand_loc[i],
3734                              recog_data.operand_loc[goal_alternative_matched[i]],
3735                              (enum reg_class) goal_alternative[i],
3736                              operand_mode[i],
3737                              operand_mode[goal_alternative_matched[i]],
3738                              0, 0, i, RELOAD_OTHER);
3739             operand_reloadnum[goal_alternative_matched[i]] = output_reloadnum;
3740           }
3741         else if (modified[i] == RELOAD_WRITE
3742                  && modified[goal_alternative_matched[i]] == RELOAD_READ)
3743           {
3744             operand_reloadnum[goal_alternative_matched[i]]
3745               = push_reload (recog_data.operand[goal_alternative_matched[i]],
3746                              recog_data.operand[i],
3747                              recog_data.operand_loc[goal_alternative_matched[i]],
3748                              recog_data.operand_loc[i],
3749                              (enum reg_class) goal_alternative[i],
3750                              operand_mode[goal_alternative_matched[i]],
3751                              operand_mode[i],
3752                              0, 0, i, RELOAD_OTHER);
3753             operand_reloadnum[i] = output_reloadnum;
3754           }
3755         else if (insn_code_number >= 0)
3756           abort ();
3757         else
3758           {
3759             error_for_asm (insn, "inconsistent operand constraints in an `asm'");
3760             /* Avoid further trouble with this insn.  */
3761             PATTERN (insn) = gen_rtx_USE (VOIDmode, const0_rtx);
3762             n_reloads = 0;
3763             return 0;
3764           }
3765       }
3766     else if (goal_alternative_matched[i] < 0
3767              && goal_alternative_matches[i] < 0
3768              && optimize)
3769       {
3770         /* For each non-matching operand that's a MEM or a pseudo-register
3771            that didn't get a hard register, make an optional reload.
3772            This may get done even if the insn needs no reloads otherwise.  */
3773
3774         rtx operand = recog_data.operand[i];
3775
3776         while (GET_CODE (operand) == SUBREG)
3777           operand = SUBREG_REG (operand);
3778         if ((GET_CODE (operand) == MEM
3779              || (GET_CODE (operand) == REG
3780                  && REGNO (operand) >= FIRST_PSEUDO_REGISTER))
3781             /* If this is only for an output, the optional reload would not
3782                actually cause us to use a register now, just note that
3783                something is stored here.  */
3784             && ((enum reg_class) goal_alternative[i] != NO_REGS
3785                 || modified[i] == RELOAD_WRITE)
3786             && ! no_input_reloads
3787             /* An optional output reload might allow to delete INSN later.
3788                We mustn't make in-out reloads on insns that are not permitted
3789                output reloads.
3790                If this is an asm, we can't delete it; we must not even call
3791                push_reload for an optional output reload in this case,
3792                because we can't be sure that the constraint allows a register,
3793                and push_reload verifies the constraints for asms.  */
3794             && (modified[i] == RELOAD_READ
3795                 || (! no_output_reloads && ! this_insn_is_asm)))
3796           operand_reloadnum[i]
3797             = push_reload ((modified[i] != RELOAD_WRITE
3798                             ? recog_data.operand[i] : 0),
3799                            (modified[i] != RELOAD_READ
3800                             ? recog_data.operand[i] : 0),
3801                            (modified[i] != RELOAD_WRITE
3802                             ? recog_data.operand_loc[i] : 0),
3803                            (modified[i] != RELOAD_READ
3804                             ? recog_data.operand_loc[i] : 0),
3805                            (enum reg_class) goal_alternative[i],
3806                            (modified[i] == RELOAD_WRITE
3807                             ? VOIDmode : operand_mode[i]),
3808                            (modified[i] == RELOAD_READ
3809                             ? VOIDmode : operand_mode[i]),
3810                            (insn_code_number < 0 ? 0
3811                             : insn_data[insn_code_number].operand[i].strict_low),
3812                            1, i, operand_type[i]);
3813         /* If a memory reference remains (either as a MEM or a pseudo that
3814            did not get a hard register), yet we can't make an optional
3815            reload, check if this is actually a pseudo register reference;
3816            we then need to emit a USE and/or a CLOBBER so that reload
3817            inheritance will do the right thing.  */
3818         else if (replace
3819                  && (GET_CODE (operand) == MEM
3820                      || (GET_CODE (operand) == REG
3821                          && REGNO (operand) >= FIRST_PSEUDO_REGISTER
3822                          && reg_renumber [REGNO (operand)] < 0)))
3823           {
3824             operand = *recog_data.operand_loc[i];
3825
3826             while (GET_CODE (operand) == SUBREG)
3827               operand = SUBREG_REG (operand);
3828             if (GET_CODE (operand) == REG)
3829               {
3830                 if (modified[i] != RELOAD_WRITE)
3831                   /* We mark the USE with QImode so that we recognize
3832                      it as one that can be safely deleted at the end
3833                      of reload.  */
3834                   PUT_MODE (emit_insn_before (gen_rtx_USE (VOIDmode, operand),
3835                                               insn), QImode);
3836                 if (modified[i] != RELOAD_READ)
3837                   emit_insn_after (gen_rtx_CLOBBER (VOIDmode, operand), insn);
3838               }
3839           }
3840       }
3841     else if (goal_alternative_matches[i] >= 0
3842              && goal_alternative_win[goal_alternative_matches[i]]
3843              && modified[i] == RELOAD_READ
3844              && modified[goal_alternative_matches[i]] == RELOAD_WRITE
3845              && ! no_input_reloads && ! no_output_reloads
3846              && optimize)
3847       {
3848         /* Similarly, make an optional reload for a pair of matching
3849            objects that are in MEM or a pseudo that didn't get a hard reg.  */
3850
3851         rtx operand = recog_data.operand[i];
3852
3853         while (GET_CODE (operand) == SUBREG)
3854           operand = SUBREG_REG (operand);
3855         if ((GET_CODE (operand) == MEM
3856              || (GET_CODE (operand) == REG
3857                  && REGNO (operand) >= FIRST_PSEUDO_REGISTER))
3858             && ((enum reg_class) goal_alternative[goal_alternative_matches[i]]
3859                 != NO_REGS))
3860           operand_reloadnum[i] = operand_reloadnum[goal_alternative_matches[i]]
3861             = push_reload (recog_data.operand[goal_alternative_matches[i]],
3862                            recog_data.operand[i],
3863                            recog_data.operand_loc[goal_alternative_matches[i]],
3864                            recog_data.operand_loc[i],
3865                            (enum reg_class) goal_alternative[goal_alternative_matches[i]],
3866                            operand_mode[goal_alternative_matches[i]],
3867                            operand_mode[i],
3868                            0, 1, goal_alternative_matches[i], RELOAD_OTHER);
3869       }
3870
3871   /* Perform whatever substitutions on the operands we are supposed
3872      to make due to commutativity or replacement of registers
3873      with equivalent constants or memory slots.  */
3874
3875   for (i = 0; i < noperands; i++)
3876     {
3877       /* We only do this on the last pass through reload, because it is
3878          possible for some data (like reg_equiv_address) to be changed during
3879          later passes.  Moreover, we loose the opportunity to get a useful
3880          reload_{in,out}_reg when we do these replacements.  */
3881
3882       if (replace)
3883         {
3884           rtx substitution = substed_operand[i];
3885
3886           *recog_data.operand_loc[i] = substitution;
3887
3888           /* If we're replacing an operand with a LABEL_REF, we need
3889              to make sure that there's a REG_LABEL note attached to
3890              this instruction.  */
3891           if (GET_CODE (insn) != JUMP_INSN
3892               && GET_CODE (substitution) == LABEL_REF
3893               && !find_reg_note (insn, REG_LABEL, XEXP (substitution, 0)))
3894             REG_NOTES (insn) = gen_rtx_INSN_LIST (REG_LABEL,
3895                                                   XEXP (substitution, 0),
3896                                                   REG_NOTES (insn));
3897         }
3898       else
3899         retval |= (substed_operand[i] != *recog_data.operand_loc[i]);
3900     }
3901
3902   /* If this insn pattern contains any MATCH_DUP's, make sure that
3903      they will be substituted if the operands they match are substituted.
3904      Also do now any substitutions we already did on the operands.
3905
3906      Don't do this if we aren't making replacements because we might be
3907      propagating things allocated by frame pointer elimination into places
3908      it doesn't expect.  */
3909
3910   if (insn_code_number >= 0 && replace)
3911     for (i = insn_data[insn_code_number].n_dups - 1; i >= 0; i--)
3912       {
3913         int opno = recog_data.dup_num[i];
3914         *recog_data.dup_loc[i] = *recog_data.operand_loc[opno];
3915         if (operand_reloadnum[opno] >= 0)
3916           push_replacement (recog_data.dup_loc[i], operand_reloadnum[opno],
3917                             insn_data[insn_code_number].operand[opno].mode);
3918       }
3919
3920 #if 0
3921   /* This loses because reloading of prior insns can invalidate the equivalence
3922      (or at least find_equiv_reg isn't smart enough to find it any more),
3923      causing this insn to need more reload regs than it needed before.
3924      It may be too late to make the reload regs available.
3925      Now this optimization is done safely in choose_reload_regs.  */
3926
3927   /* For each reload of a reg into some other class of reg,
3928      search for an existing equivalent reg (same value now) in the right class.
3929      We can use it as long as we don't need to change its contents.  */
3930   for (i = 0; i < n_reloads; i++)
3931     if (rld[i].reg_rtx == 0
3932         && rld[i].in != 0
3933         && GET_CODE (rld[i].in) == REG
3934         && rld[i].out == 0)
3935       {
3936         rld[i].reg_rtx
3937           = find_equiv_reg (rld[i].in, insn, rld[i].class, -1,
3938                             static_reload_reg_p, 0, rld[i].inmode);
3939         /* Prevent generation of insn to load the value
3940            because the one we found already has the value.  */
3941         if (rld[i].reg_rtx)
3942           rld[i].in = rld[i].reg_rtx;
3943       }
3944 #endif
3945
3946   /* Perhaps an output reload can be combined with another
3947      to reduce needs by one.  */
3948   if (!goal_earlyclobber)
3949     combine_reloads ();
3950
3951   /* If we have a pair of reloads for parts of an address, they are reloading
3952      the same object, the operands themselves were not reloaded, and they
3953      are for two operands that are supposed to match, merge the reloads and
3954      change the type of the surviving reload to RELOAD_FOR_OPERAND_ADDRESS.  */
3955
3956   for (i = 0; i < n_reloads; i++)
3957     {
3958       int k;
3959
3960       for (j = i + 1; j < n_reloads; j++)
3961         if ((rld[i].when_needed == RELOAD_FOR_INPUT_ADDRESS
3962              || rld[i].when_needed == RELOAD_FOR_OUTPUT_ADDRESS
3963              || rld[i].when_needed == RELOAD_FOR_INPADDR_ADDRESS
3964              || rld[i].when_needed == RELOAD_FOR_OUTADDR_ADDRESS)
3965             && (rld[j].when_needed == RELOAD_FOR_INPUT_ADDRESS
3966                 || rld[j].when_needed == RELOAD_FOR_OUTPUT_ADDRESS
3967                 || rld[j].when_needed == RELOAD_FOR_INPADDR_ADDRESS
3968                 || rld[j].when_needed == RELOAD_FOR_OUTADDR_ADDRESS)
3969             && rtx_equal_p (rld[i].in, rld[j].in)
3970             && (operand_reloadnum[rld[i].opnum] < 0
3971                 || rld[operand_reloadnum[rld[i].opnum]].optional)
3972             && (operand_reloadnum[rld[j].opnum] < 0
3973                 || rld[operand_reloadnum[rld[j].opnum]].optional)
3974             && (goal_alternative_matches[rld[i].opnum] == rld[j].opnum
3975                 || (goal_alternative_matches[rld[j].opnum]
3976                     == rld[i].opnum)))
3977           {
3978             for (k = 0; k < n_replacements; k++)
3979               if (replacements[k].what == j)
3980                 replacements[k].what = i;
3981
3982             if (rld[i].when_needed == RELOAD_FOR_INPADDR_ADDRESS
3983                 || rld[i].when_needed == RELOAD_FOR_OUTADDR_ADDRESS)
3984               rld[i].when_needed = RELOAD_FOR_OPADDR_ADDR;
3985             else
3986               rld[i].when_needed = RELOAD_FOR_OPERAND_ADDRESS;
3987             rld[j].in = 0;
3988           }
3989     }
3990
3991   /* Scan all the reloads and update their type.
3992      If a reload is for the address of an operand and we didn't reload
3993      that operand, change the type.  Similarly, change the operand number
3994      of a reload when two operands match.  If a reload is optional, treat it
3995      as though the operand isn't reloaded.
3996
3997      ??? This latter case is somewhat odd because if we do the optional
3998      reload, it means the object is hanging around.  Thus we need only
3999      do the address reload if the optional reload was NOT done.
4000
4001      Change secondary reloads to be the address type of their operand, not
4002      the normal type.
4003
4004      If an operand's reload is now RELOAD_OTHER, change any
4005      RELOAD_FOR_INPUT_ADDRESS reloads of that operand to
4006      RELOAD_FOR_OTHER_ADDRESS.  */
4007
4008   for (i = 0; i < n_reloads; i++)
4009     {
4010       if (rld[i].secondary_p
4011           && rld[i].when_needed == operand_type[rld[i].opnum])
4012         rld[i].when_needed = address_type[rld[i].opnum];
4013
4014       if ((rld[i].when_needed == RELOAD_FOR_INPUT_ADDRESS
4015            || rld[i].when_needed == RELOAD_FOR_OUTPUT_ADDRESS
4016            || rld[i].when_needed == RELOAD_FOR_INPADDR_ADDRESS
4017            || rld[i].when_needed == RELOAD_FOR_OUTADDR_ADDRESS)
4018           && (operand_reloadnum[rld[i].opnum] < 0
4019               || rld[operand_reloadnum[rld[i].opnum]].optional))
4020         {
4021           /* If we have a secondary reload to go along with this reload,
4022              change its type to RELOAD_FOR_OPADDR_ADDR.  */
4023
4024           if ((rld[i].when_needed == RELOAD_FOR_INPUT_ADDRESS
4025                || rld[i].when_needed == RELOAD_FOR_INPADDR_ADDRESS)
4026               && rld[i].secondary_in_reload != -1)
4027             {
4028               int secondary_in_reload = rld[i].secondary_in_reload;
4029
4030               rld[secondary_in_reload].when_needed = RELOAD_FOR_OPADDR_ADDR;
4031
4032               /* If there's a tertiary reload we have to change it also.  */
4033               if (secondary_in_reload > 0
4034                   && rld[secondary_in_reload].secondary_in_reload != -1)
4035                 rld[rld[secondary_in_reload].secondary_in_reload].when_needed
4036                   = RELOAD_FOR_OPADDR_ADDR;
4037             }
4038
4039           if ((rld[i].when_needed == RELOAD_FOR_OUTPUT_ADDRESS
4040                || rld[i].when_needed == RELOAD_FOR_OUTADDR_ADDRESS)
4041               && rld[i].secondary_out_reload != -1)
4042             {
4043               int secondary_out_reload = rld[i].secondary_out_reload;
4044
4045               rld[secondary_out_reload].when_needed = RELOAD_FOR_OPADDR_ADDR;
4046
4047               /* If there's a tertiary reload we have to change it also.  */
4048               if (secondary_out_reload
4049                   && rld[secondary_out_reload].secondary_out_reload != -1)
4050                 rld[rld[secondary_out_reload].secondary_out_reload].when_needed
4051                   = RELOAD_FOR_OPADDR_ADDR;
4052             }
4053
4054           if (rld[i].when_needed == RELOAD_FOR_INPADDR_ADDRESS
4055               || rld[i].when_needed == RELOAD_FOR_OUTADDR_ADDRESS)
4056             rld[i].when_needed = RELOAD_FOR_OPADDR_ADDR;
4057           else
4058             rld[i].when_needed = RELOAD_FOR_OPERAND_ADDRESS;
4059         }
4060
4061       if ((rld[i].when_needed == RELOAD_FOR_INPUT_ADDRESS
4062            || rld[i].when_needed == RELOAD_FOR_INPADDR_ADDRESS)
4063           && operand_reloadnum[rld[i].opnum] >= 0
4064           && (rld[operand_reloadnum[rld[i].opnum]].when_needed
4065               == RELOAD_OTHER))
4066         rld[i].when_needed = RELOAD_FOR_OTHER_ADDRESS;
4067
4068       if (goal_alternative_matches[rld[i].opnum] >= 0)
4069         rld[i].opnum = goal_alternative_matches[rld[i].opnum];
4070     }
4071
4072   /* Scan all the reloads, and check for RELOAD_FOR_OPERAND_ADDRESS reloads.
4073      If we have more than one, then convert all RELOAD_FOR_OPADDR_ADDR
4074      reloads to RELOAD_FOR_OPERAND_ADDRESS reloads.
4075
4076      choose_reload_regs assumes that RELOAD_FOR_OPADDR_ADDR reloads never
4077      conflict with RELOAD_FOR_OPERAND_ADDRESS reloads.  This is true for a
4078      single pair of RELOAD_FOR_OPADDR_ADDR/RELOAD_FOR_OPERAND_ADDRESS reloads.
4079      However, if there is more than one RELOAD_FOR_OPERAND_ADDRESS reload,
4080      then a RELOAD_FOR_OPADDR_ADDR reload conflicts with all
4081      RELOAD_FOR_OPERAND_ADDRESS reloads other than the one that uses it.
4082      This is complicated by the fact that a single operand can have more
4083      than one RELOAD_FOR_OPERAND_ADDRESS reload.  It is very difficult to fix
4084      choose_reload_regs without affecting code quality, and cases that
4085      actually fail are extremely rare, so it turns out to be better to fix
4086      the problem here by not generating cases that choose_reload_regs will
4087      fail for.  */
4088   /* There is a similar problem with RELOAD_FOR_INPUT_ADDRESS /
4089      RELOAD_FOR_OUTPUT_ADDRESS when there is more than one of a kind for
4090      a single operand.
4091      We can reduce the register pressure by exploiting that a
4092      RELOAD_FOR_X_ADDR_ADDR that precedes all RELOAD_FOR_X_ADDRESS reloads
4093      does not conflict with any of them, if it is only used for the first of
4094      the RELOAD_FOR_X_ADDRESS reloads.  */
4095   {
4096     int first_op_addr_num = -2;
4097     int first_inpaddr_num[MAX_RECOG_OPERANDS];
4098     int first_outpaddr_num[MAX_RECOG_OPERANDS];
4099     int need_change = 0;
4100     /* We use last_op_addr_reload and the contents of the above arrays
4101        first as flags - -2 means no instance encountered, -1 means exactly
4102        one instance encountered.
4103        If more than one instance has been encountered, we store the reload
4104        number of the first reload of the kind in question; reload numbers
4105        are known to be non-negative.  */
4106     for (i = 0; i < noperands; i++)
4107       first_inpaddr_num[i] = first_outpaddr_num[i] = -2;
4108     for (i = n_reloads - 1; i >= 0; i--)
4109       {
4110         switch (rld[i].when_needed)
4111           {
4112           case RELOAD_FOR_OPERAND_ADDRESS:
4113             if (++first_op_addr_num >= 0)
4114               {
4115                 first_op_addr_num = i;
4116                 need_change = 1;
4117               }
4118             break;
4119           case RELOAD_FOR_INPUT_ADDRESS:
4120             if (++first_inpaddr_num[rld[i].opnum] >= 0)
4121               {
4122                 first_inpaddr_num[rld[i].opnum] = i;
4123                 need_change = 1;
4124               }
4125             break;
4126           case RELOAD_FOR_OUTPUT_ADDRESS:
4127             if (++first_outpaddr_num[rld[i].opnum] >= 0)
4128               {
4129                 first_outpaddr_num[rld[i].opnum] = i;
4130                 need_change = 1;
4131               }
4132             break;
4133           default:
4134             break;
4135           }
4136       }
4137
4138     if (need_change)
4139       {
4140         for (i = 0; i < n_reloads; i++)
4141           {
4142             int first_num;
4143             enum reload_type type;
4144
4145             switch (rld[i].when_needed)
4146               {
4147               case RELOAD_FOR_OPADDR_ADDR:
4148                 first_num = first_op_addr_num;
4149                 type = RELOAD_FOR_OPERAND_ADDRESS;
4150                 break;
4151               case RELOAD_FOR_INPADDR_ADDRESS:
4152                 first_num = first_inpaddr_num[rld[i].opnum];
4153                 type = RELOAD_FOR_INPUT_ADDRESS;
4154                 break;
4155               case RELOAD_FOR_OUTADDR_ADDRESS:
4156                 first_num = first_outpaddr_num[rld[i].opnum];
4157                 type = RELOAD_FOR_OUTPUT_ADDRESS;
4158                 break;
4159               default:
4160                 continue;
4161               }
4162             if (first_num < 0)
4163               continue;
4164             else if (i > first_num)
4165               rld[i].when_needed = type;
4166             else
4167               {
4168                 /* Check if the only TYPE reload that uses reload I is
4169                    reload FIRST_NUM.  */
4170                 for (j = n_reloads - 1; j > first_num; j--)
4171                   {
4172                     if (rld[j].when_needed == type
4173                         && (rld[i].secondary_p
4174                             ? rld[j].secondary_in_reload == i
4175                             : reg_mentioned_p (rld[i].in, rld[j].in)))
4176                       {
4177                         rld[i].when_needed = type;
4178                         break;
4179                       }
4180                   }
4181               }
4182           }
4183       }
4184   }
4185
4186   /* See if we have any reloads that are now allowed to be merged
4187      because we've changed when the reload is needed to
4188      RELOAD_FOR_OPERAND_ADDRESS or RELOAD_FOR_OTHER_ADDRESS.  Only
4189      check for the most common cases.  */
4190
4191   for (i = 0; i < n_reloads; i++)
4192     if (rld[i].in != 0 && rld[i].out == 0
4193         && (rld[i].when_needed == RELOAD_FOR_OPERAND_ADDRESS
4194             || rld[i].when_needed == RELOAD_FOR_OPADDR_ADDR
4195             || rld[i].when_needed == RELOAD_FOR_OTHER_ADDRESS))
4196       for (j = 0; j < n_reloads; j++)
4197         if (i != j && rld[j].in != 0 && rld[j].out == 0
4198             && rld[j].when_needed == rld[i].when_needed
4199             && MATCHES (rld[i].in, rld[j].in)
4200             && rld[i].class == rld[j].class
4201             && !rld[i].nocombine && !rld[j].nocombine
4202             && rld[i].reg_rtx == rld[j].reg_rtx)
4203           {
4204             rld[i].opnum = MIN (rld[i].opnum, rld[j].opnum);
4205             transfer_replacements (i, j);
4206             rld[j].in = 0;
4207           }
4208
4209 #ifdef HAVE_cc0
4210   /* If we made any reloads for addresses, see if they violate a
4211      "no input reloads" requirement for this insn.  But loads that we
4212      do after the insn (such as for output addresses) are fine.  */
4213   if (no_input_reloads)
4214     for (i = 0; i < n_reloads; i++)
4215       if (rld[i].in != 0
4216           && rld[i].when_needed != RELOAD_FOR_OUTADDR_ADDRESS
4217           && rld[i].when_needed != RELOAD_FOR_OUTPUT_ADDRESS)
4218         abort ();
4219 #endif
4220
4221   /* Compute reload_mode and reload_nregs.  */
4222   for (i = 0; i < n_reloads; i++)
4223     {
4224       rld[i].mode
4225         = (rld[i].inmode == VOIDmode
4226            || (GET_MODE_SIZE (rld[i].outmode)
4227                > GET_MODE_SIZE (rld[i].inmode)))
4228           ? rld[i].outmode : rld[i].inmode;
4229
4230       rld[i].nregs = CLASS_MAX_NREGS (rld[i].class, rld[i].mode);
4231     }
4232
4233   /* Special case a simple move with an input reload and a
4234      destination of a hard reg, if the hard reg is ok, use it.  */
4235   for (i = 0; i < n_reloads; i++)
4236     if (rld[i].when_needed == RELOAD_FOR_INPUT
4237         && GET_CODE (PATTERN (insn)) == SET
4238         && GET_CODE (SET_DEST (PATTERN (insn))) == REG
4239         && SET_SRC (PATTERN (insn)) == rld[i].in)
4240       {
4241         rtx dest = SET_DEST (PATTERN (insn));
4242         unsigned int regno = REGNO (dest);
4243
4244         if (regno < FIRST_PSEUDO_REGISTER
4245             && TEST_HARD_REG_BIT (reg_class_contents[rld[i].class], regno)
4246             && HARD_REGNO_MODE_OK (regno, rld[i].mode))
4247           rld[i].reg_rtx = dest;
4248       }
4249
4250   return retval;
4251 }
4252
4253 /* Return 1 if alternative number ALTNUM in constraint-string CONSTRAINT
4254    accepts a memory operand with constant address.  */
4255
4256 static int
4257 alternative_allows_memconst (constraint, altnum)
4258      const char *constraint;
4259      int altnum;
4260 {
4261   int c;
4262   /* Skip alternatives before the one requested.  */
4263   while (altnum > 0)
4264     {
4265       while (*constraint++ != ',');
4266       altnum--;
4267     }
4268   /* Scan the requested alternative for 'm' or 'o'.
4269      If one of them is present, this alternative accepts memory constants.  */
4270   while ((c = *constraint++) && c != ',' && c != '#')
4271     if (c == 'm' || c == 'o')
4272       return 1;
4273   return 0;
4274 }
4275 \f
4276 /* Scan X for memory references and scan the addresses for reloading.
4277    Also checks for references to "constant" regs that we want to eliminate
4278    and replaces them with the values they stand for.
4279    We may alter X destructively if it contains a reference to such.
4280    If X is just a constant reg, we return the equivalent value
4281    instead of X.
4282
4283    IND_LEVELS says how many levels of indirect addressing this machine
4284    supports.
4285
4286    OPNUM and TYPE identify the purpose of the reload.
4287
4288    IS_SET_DEST is true if X is the destination of a SET, which is not
4289    appropriate to be replaced by a constant.
4290
4291    INSN, if nonzero, is the insn in which we do the reload.  It is used
4292    to determine if we may generate output reloads, and where to put USEs
4293    for pseudos that we have to replace with stack slots.
4294
4295    ADDRESS_RELOADED.  If nonzero, is a pointer to where we put the
4296    result of find_reloads_address.  */
4297
4298 static rtx
4299 find_reloads_toplev (x, opnum, type, ind_levels, is_set_dest, insn,
4300                      address_reloaded)
4301      rtx x;
4302      int opnum;
4303      enum reload_type type;
4304      int ind_levels;
4305      int is_set_dest;
4306      rtx insn;
4307      int *address_reloaded;
4308 {
4309   RTX_CODE code = GET_CODE (x);
4310
4311   const char *fmt = GET_RTX_FORMAT (code);
4312   int i;
4313   int copied;
4314
4315   if (code == REG)
4316     {
4317       /* This code is duplicated for speed in find_reloads.  */
4318       int regno = REGNO (x);
4319       if (reg_equiv_constant[regno] != 0 && !is_set_dest)
4320         x = reg_equiv_constant[regno];
4321 #if 0
4322       /*  This creates (subreg (mem...)) which would cause an unnecessary
4323           reload of the mem.  */
4324       else if (reg_equiv_mem[regno] != 0)
4325         x = reg_equiv_mem[regno];
4326 #endif
4327       else if (reg_equiv_memory_loc[regno]
4328                && (reg_equiv_address[regno] != 0 || num_not_at_initial_offset))
4329         {
4330           rtx mem = make_memloc (x, regno);
4331           if (reg_equiv_address[regno]
4332               || ! rtx_equal_p (mem, reg_equiv_mem[regno]))
4333             {
4334               /* If this is not a toplevel operand, find_reloads doesn't see
4335                  this substitution.  We have to emit a USE of the pseudo so
4336                  that delete_output_reload can see it.  */
4337               if (replace_reloads && recog_data.operand[opnum] != x)
4338                 /* We mark the USE with QImode so that we recognize it
4339                    as one that can be safely deleted at the end of
4340                    reload.  */
4341                 PUT_MODE (emit_insn_before (gen_rtx_USE (VOIDmode, x), insn),
4342                           QImode);
4343               x = mem;
4344               i = find_reloads_address (GET_MODE (x), &x, XEXP (x, 0), &XEXP (x, 0),
4345                                         opnum, type, ind_levels, insn);
4346               if (address_reloaded)
4347                 *address_reloaded = i;
4348             }
4349         }
4350       return x;
4351     }
4352   if (code == MEM)
4353     {
4354       rtx tem = x;
4355
4356       i = find_reloads_address (GET_MODE (x), &tem, XEXP (x, 0), &XEXP (x, 0),
4357                                 opnum, type, ind_levels, insn);
4358       if (address_reloaded)
4359         *address_reloaded = i;
4360
4361       return tem;
4362     }
4363
4364   if (code == SUBREG && GET_CODE (SUBREG_REG (x)) == REG)
4365     {
4366       /* Check for SUBREG containing a REG that's equivalent to a constant.
4367          If the constant has a known value, truncate it right now.
4368          Similarly if we are extracting a single-word of a multi-word
4369          constant.  If the constant is symbolic, allow it to be substituted
4370          normally.  push_reload will strip the subreg later.  If the
4371          constant is VOIDmode, abort because we will lose the mode of
4372          the register (this should never happen because one of the cases
4373          above should handle it).  */
4374
4375       int regno = REGNO (SUBREG_REG (x));
4376       rtx tem;
4377
4378       if (subreg_lowpart_p (x)
4379           && regno >= FIRST_PSEUDO_REGISTER && reg_renumber[regno] < 0
4380           && reg_equiv_constant[regno] != 0
4381           && (tem = gen_lowpart_common (GET_MODE (x),
4382                                         reg_equiv_constant[regno])) != 0)
4383         return tem;
4384
4385       if (GET_MODE_BITSIZE (GET_MODE (x)) == BITS_PER_WORD
4386           && regno >= FIRST_PSEUDO_REGISTER && reg_renumber[regno] < 0
4387           && reg_equiv_constant[regno] != 0
4388           && (tem = operand_subword (reg_equiv_constant[regno],
4389                                      SUBREG_BYTE (x) / UNITS_PER_WORD, 0,
4390                                      GET_MODE (SUBREG_REG (x)))) != 0)
4391         {
4392           /* TEM is now a word sized constant for the bits from X that
4393              we wanted.  However, TEM may be the wrong representation.
4394
4395              Use gen_lowpart_common to convert a CONST_INT into a
4396              CONST_DOUBLE and vice versa as needed according to by the mode
4397              of the SUBREG.  */
4398           tem = gen_lowpart_common (GET_MODE (x), tem);
4399           if (!tem)
4400             abort ();
4401           return tem;
4402         }
4403
4404       /* If the SUBREG is wider than a word, the above test will fail.
4405          For example, we might have a SImode SUBREG of a DImode SUBREG_REG
4406          for a 16 bit target, or a DImode SUBREG of a TImode SUBREG_REG for
4407          a 32 bit target.  We still can - and have to - handle this
4408          for non-paradoxical subregs of CONST_INTs.  */
4409       if (regno >= FIRST_PSEUDO_REGISTER && reg_renumber[regno] < 0
4410           && reg_equiv_constant[regno] != 0
4411           && GET_CODE (reg_equiv_constant[regno]) == CONST_INT
4412           && (GET_MODE_SIZE (GET_MODE (x))
4413               < GET_MODE_SIZE (GET_MODE (SUBREG_REG (x)))))
4414         {
4415           int shift = SUBREG_BYTE (x) * BITS_PER_UNIT;
4416           if (WORDS_BIG_ENDIAN)
4417             shift = (GET_MODE_BITSIZE (GET_MODE (SUBREG_REG (x)))
4418                      - GET_MODE_BITSIZE (GET_MODE (x))
4419                      - shift);
4420           /* Here we use the knowledge that CONST_INTs have a
4421              HOST_WIDE_INT field.  */
4422           if (shift >= HOST_BITS_PER_WIDE_INT)
4423             shift = HOST_BITS_PER_WIDE_INT - 1;
4424           return GEN_INT (INTVAL (reg_equiv_constant[regno]) >> shift);
4425         }
4426
4427       if (regno >= FIRST_PSEUDO_REGISTER && reg_renumber[regno] < 0
4428           && reg_equiv_constant[regno] != 0
4429           && GET_MODE (reg_equiv_constant[regno]) == VOIDmode)
4430         abort ();
4431
4432       /* If the subreg contains a reg that will be converted to a mem,
4433          convert the subreg to a narrower memref now.
4434          Otherwise, we would get (subreg (mem ...) ...),
4435          which would force reload of the mem.
4436
4437          We also need to do this if there is an equivalent MEM that is
4438          not offsettable.  In that case, alter_subreg would produce an
4439          invalid address on big-endian machines.
4440
4441          For machines that extend byte loads, we must not reload using
4442          a wider mode if we have a paradoxical SUBREG.  find_reloads will
4443          force a reload in that case.  So we should not do anything here.  */
4444
4445       else if (regno >= FIRST_PSEUDO_REGISTER
4446 #ifdef LOAD_EXTEND_OP
4447                && (GET_MODE_SIZE (GET_MODE (x))
4448                    <= GET_MODE_SIZE (GET_MODE (SUBREG_REG (x))))
4449 #endif
4450                && (reg_equiv_address[regno] != 0
4451                    || (reg_equiv_mem[regno] != 0
4452                        && (! strict_memory_address_p (GET_MODE (x),
4453                                                       XEXP (reg_equiv_mem[regno], 0))
4454                            || ! offsettable_memref_p (reg_equiv_mem[regno])
4455                            || num_not_at_initial_offset))))
4456         x = find_reloads_subreg_address (x, 1, opnum, type, ind_levels,
4457                                          insn);
4458     }
4459
4460   for (copied = 0, i = GET_RTX_LENGTH (code) - 1; i >= 0; i--)
4461     {
4462       if (fmt[i] == 'e')
4463         {
4464           rtx new_part = find_reloads_toplev (XEXP (x, i), opnum, type,
4465                                               ind_levels, is_set_dest, insn,
4466                                               address_reloaded);
4467           /* If we have replaced a reg with it's equivalent memory loc -
4468              that can still be handled here e.g. if it's in a paradoxical
4469              subreg - we must make the change in a copy, rather than using
4470              a destructive change.  This way, find_reloads can still elect
4471              not to do the change.  */
4472           if (new_part != XEXP (x, i) && ! CONSTANT_P (new_part) && ! copied)
4473             {
4474               x = shallow_copy_rtx (x);
4475               copied = 1;
4476             }
4477           XEXP (x, i) = new_part;
4478         }
4479     }
4480   return x;
4481 }
4482
4483 /* Return a mem ref for the memory equivalent of reg REGNO.
4484    This mem ref is not shared with anything.  */
4485
4486 static rtx
4487 make_memloc (ad, regno)
4488      rtx ad;
4489      int regno;
4490 {
4491   /* We must rerun eliminate_regs, in case the elimination
4492      offsets have changed.  */
4493   rtx tem
4494     = XEXP (eliminate_regs (reg_equiv_memory_loc[regno], 0, NULL_RTX), 0);
4495
4496   /* If TEM might contain a pseudo, we must copy it to avoid
4497      modifying it when we do the substitution for the reload.  */
4498   if (rtx_varies_p (tem, 0))
4499     tem = copy_rtx (tem);
4500
4501   tem = replace_equiv_address_nv (reg_equiv_memory_loc[regno], tem);
4502   tem = adjust_address_nv (tem, GET_MODE (ad), 0);
4503
4504   /* Copy the result if it's still the same as the equivalence, to avoid
4505      modifying it when we do the substitution for the reload.  */
4506   if (tem == reg_equiv_memory_loc[regno])
4507     tem = copy_rtx (tem);
4508   return tem;
4509 }
4510
4511 /* Record all reloads needed for handling memory address AD
4512    which appears in *LOC in a memory reference to mode MODE
4513    which itself is found in location  *MEMREFLOC.
4514    Note that we take shortcuts assuming that no multi-reg machine mode
4515    occurs as part of an address.
4516
4517    OPNUM and TYPE specify the purpose of this reload.
4518
4519    IND_LEVELS says how many levels of indirect addressing this machine
4520    supports.
4521
4522    INSN, if nonzero, is the insn in which we do the reload.  It is used
4523    to determine if we may generate output reloads, and where to put USEs
4524    for pseudos that we have to replace with stack slots.
4525
4526    Value is nonzero if this address is reloaded or replaced as a whole.
4527    This is interesting to the caller if the address is an autoincrement.
4528
4529    Note that there is no verification that the address will be valid after
4530    this routine does its work.  Instead, we rely on the fact that the address
4531    was valid when reload started.  So we need only undo things that reload
4532    could have broken.  These are wrong register types, pseudos not allocated
4533    to a hard register, and frame pointer elimination.  */
4534
4535 static int
4536 find_reloads_address (mode, memrefloc, ad, loc, opnum, type, ind_levels, insn)
4537      enum machine_mode mode;
4538      rtx *memrefloc;
4539      rtx ad;
4540      rtx *loc;
4541      int opnum;
4542      enum reload_type type;
4543      int ind_levels;
4544      rtx insn;
4545 {
4546   int regno;
4547   int removed_and = 0;
4548   rtx tem;
4549
4550   /* If the address is a register, see if it is a legitimate address and
4551      reload if not.  We first handle the cases where we need not reload
4552      or where we must reload in a non-standard way.  */
4553
4554   if (GET_CODE (ad) == REG)
4555     {
4556       regno = REGNO (ad);
4557
4558       /* If the register is equivalent to an invariant expression, substitute
4559          the invariant, and eliminate any eliminable register references.  */
4560       tem = reg_equiv_constant[regno];
4561       if (tem != 0
4562           && (tem = eliminate_regs (tem, mode, insn))
4563           && strict_memory_address_p (mode, tem))
4564         {
4565           *loc = ad = tem;
4566           return 0;
4567         }
4568
4569       tem = reg_equiv_memory_loc[regno];
4570       if (tem != 0)
4571         {
4572           if (reg_equiv_address[regno] != 0 || num_not_at_initial_offset)
4573             {
4574               tem = make_memloc (ad, regno);
4575               if (! strict_memory_address_p (GET_MODE (tem), XEXP (tem, 0)))
4576                 {
4577                   find_reloads_address (GET_MODE (tem), (rtx*) 0, XEXP (tem, 0),
4578                                         &XEXP (tem, 0), opnum, ADDR_TYPE (type),
4579                                         ind_levels, insn);
4580                 }
4581               /* We can avoid a reload if the register's equivalent memory
4582                  expression is valid as an indirect memory address.
4583                  But not all addresses are valid in a mem used as an indirect
4584                  address: only reg or reg+constant.  */
4585
4586               if (ind_levels > 0
4587                   && strict_memory_address_p (mode, tem)
4588                   && (GET_CODE (XEXP (tem, 0)) == REG
4589                       || (GET_CODE (XEXP (tem, 0)) == PLUS
4590                           && GET_CODE (XEXP (XEXP (tem, 0), 0)) == REG
4591                           && CONSTANT_P (XEXP (XEXP (tem, 0), 1)))))
4592                 {
4593                   /* TEM is not the same as what we'll be replacing the
4594                      pseudo with after reload, put a USE in front of INSN
4595                      in the final reload pass.  */
4596                   if (replace_reloads
4597                       && num_not_at_initial_offset
4598                       && ! rtx_equal_p (tem, reg_equiv_mem[regno]))
4599                     {
4600                       *loc = tem;
4601                       /* We mark the USE with QImode so that we
4602                          recognize it as one that can be safely
4603                          deleted at the end of reload.  */
4604                       PUT_MODE (emit_insn_before (gen_rtx_USE (VOIDmode, ad),
4605                                                   insn), QImode);
4606
4607                       /* This doesn't really count as replacing the address
4608                          as a whole, since it is still a memory access.  */
4609                     }
4610                   return 0;
4611                 }
4612               ad = tem;
4613             }
4614         }
4615
4616       /* The only remaining case where we can avoid a reload is if this is a
4617          hard register that is valid as a base register and which is not the
4618          subject of a CLOBBER in this insn.  */
4619
4620       else if (regno < FIRST_PSEUDO_REGISTER
4621                && REGNO_MODE_OK_FOR_BASE_P (regno, mode)
4622                && ! regno_clobbered_p (regno, this_insn, mode, 0))
4623         return 0;
4624
4625       /* If we do not have one of the cases above, we must do the reload.  */
4626       push_reload (ad, NULL_RTX, loc, (rtx*) 0, MODE_BASE_REG_CLASS (mode),
4627                    GET_MODE (ad), VOIDmode, 0, 0, opnum, type);
4628       return 1;
4629     }
4630
4631   if (strict_memory_address_p (mode, ad))
4632     {
4633       /* The address appears valid, so reloads are not needed.
4634          But the address may contain an eliminable register.
4635          This can happen because a machine with indirect addressing
4636          may consider a pseudo register by itself a valid address even when
4637          it has failed to get a hard reg.
4638          So do a tree-walk to find and eliminate all such regs.  */
4639
4640       /* But first quickly dispose of a common case.  */
4641       if (GET_CODE (ad) == PLUS
4642           && GET_CODE (XEXP (ad, 1)) == CONST_INT
4643           && GET_CODE (XEXP (ad, 0)) == REG
4644           && reg_equiv_constant[REGNO (XEXP (ad, 0))] == 0)
4645         return 0;
4646
4647       subst_reg_equivs_changed = 0;
4648       *loc = subst_reg_equivs (ad, insn);
4649
4650       if (! subst_reg_equivs_changed)
4651         return 0;
4652
4653       /* Check result for validity after substitution.  */
4654       if (strict_memory_address_p (mode, ad))
4655         return 0;
4656     }
4657
4658 #ifdef LEGITIMIZE_RELOAD_ADDRESS
4659   do
4660     {
4661       if (memrefloc)
4662         {
4663           LEGITIMIZE_RELOAD_ADDRESS (ad, GET_MODE (*memrefloc), opnum, type,
4664                                      ind_levels, win);
4665         }
4666       break;
4667     win:
4668       *memrefloc = copy_rtx (*memrefloc);
4669       XEXP (*memrefloc, 0) = ad;
4670       move_replacements (&ad, &XEXP (*memrefloc, 0));
4671       return 1;
4672     }
4673   while (0);
4674 #endif
4675
4676   /* The address is not valid.  We have to figure out why.  First see if
4677      we have an outer AND and remove it if so.  Then analyze what's inside.  */
4678
4679   if (GET_CODE (ad) == AND)
4680     {
4681       removed_and = 1;
4682       loc = &XEXP (ad, 0);
4683       ad = *loc;
4684     }
4685
4686   /* One possibility for why the address is invalid is that it is itself
4687      a MEM.  This can happen when the frame pointer is being eliminated, a
4688      pseudo is not allocated to a hard register, and the offset between the
4689      frame and stack pointers is not its initial value.  In that case the
4690      pseudo will have been replaced by a MEM referring to the
4691      stack pointer.  */
4692   if (GET_CODE (ad) == MEM)
4693     {
4694       /* First ensure that the address in this MEM is valid.  Then, unless
4695          indirect addresses are valid, reload the MEM into a register.  */
4696       tem = ad;
4697       find_reloads_address (GET_MODE (ad), &tem, XEXP (ad, 0), &XEXP (ad, 0),
4698                             opnum, ADDR_TYPE (type),
4699                             ind_levels == 0 ? 0 : ind_levels - 1, insn);
4700
4701       /* If tem was changed, then we must create a new memory reference to
4702          hold it and store it back into memrefloc.  */
4703       if (tem != ad && memrefloc)
4704         {
4705           *memrefloc = copy_rtx (*memrefloc);
4706           copy_replacements (tem, XEXP (*memrefloc, 0));
4707           loc = &XEXP (*memrefloc, 0);
4708           if (removed_and)
4709             loc = &XEXP (*loc, 0);
4710         }
4711
4712       /* Check similar cases as for indirect addresses as above except
4713          that we can allow pseudos and a MEM since they should have been
4714          taken care of above.  */
4715
4716       if (ind_levels == 0
4717           || (GET_CODE (XEXP (tem, 0)) == SYMBOL_REF && ! indirect_symref_ok)
4718           || GET_CODE (XEXP (tem, 0)) == MEM
4719           || ! (GET_CODE (XEXP (tem, 0)) == REG
4720                 || (GET_CODE (XEXP (tem, 0)) == PLUS
4721                     && GET_CODE (XEXP (XEXP (tem, 0), 0)) == REG
4722                     && GET_CODE (XEXP (XEXP (tem, 0), 1)) == CONST_INT)))
4723         {
4724           /* Must use TEM here, not AD, since it is the one that will
4725              have any subexpressions reloaded, if needed.  */
4726           push_reload (tem, NULL_RTX, loc, (rtx*) 0,
4727                        MODE_BASE_REG_CLASS (mode), GET_MODE (tem),
4728                        VOIDmode, 0,
4729                        0, opnum, type);
4730           return ! removed_and;
4731         }
4732       else
4733         return 0;
4734     }
4735
4736   /* If we have address of a stack slot but it's not valid because the
4737      displacement is too large, compute the sum in a register.
4738      Handle all base registers here, not just fp/ap/sp, because on some
4739      targets (namely SH) we can also get too large displacements from
4740      big-endian corrections.  */
4741   else if (GET_CODE (ad) == PLUS
4742            && GET_CODE (XEXP (ad, 0)) == REG
4743            && REGNO (XEXP (ad, 0)) < FIRST_PSEUDO_REGISTER
4744            && REG_MODE_OK_FOR_BASE_P (XEXP (ad, 0), mode)
4745            && GET_CODE (XEXP (ad, 1)) == CONST_INT)
4746     {
4747       /* Unshare the MEM rtx so we can safely alter it.  */
4748       if (memrefloc)
4749         {
4750           *memrefloc = copy_rtx (*memrefloc);
4751           loc = &XEXP (*memrefloc, 0);
4752           if (removed_and)
4753             loc = &XEXP (*loc, 0);
4754         }
4755
4756       if (double_reg_address_ok)
4757         {
4758           /* Unshare the sum as well.  */
4759           *loc = ad = copy_rtx (ad);
4760
4761           /* Reload the displacement into an index reg.
4762              We assume the frame pointer or arg pointer is a base reg.  */
4763           find_reloads_address_part (XEXP (ad, 1), &XEXP (ad, 1),
4764                                      INDEX_REG_CLASS, GET_MODE (ad), opnum,
4765                                      type, ind_levels);
4766           return 0;
4767         }
4768       else
4769         {
4770           /* If the sum of two regs is not necessarily valid,
4771              reload the sum into a base reg.
4772              That will at least work.  */
4773           find_reloads_address_part (ad, loc, MODE_BASE_REG_CLASS (mode),
4774                                      Pmode, opnum, type, ind_levels);
4775         }
4776       return ! removed_and;
4777     }
4778
4779   /* If we have an indexed stack slot, there are three possible reasons why
4780      it might be invalid: The index might need to be reloaded, the address
4781      might have been made by frame pointer elimination and hence have a
4782      constant out of range, or both reasons might apply.
4783
4784      We can easily check for an index needing reload, but even if that is the
4785      case, we might also have an invalid constant.  To avoid making the
4786      conservative assumption and requiring two reloads, we see if this address
4787      is valid when not interpreted strictly.  If it is, the only problem is
4788      that the index needs a reload and find_reloads_address_1 will take care
4789      of it.
4790
4791      If we decide to do something here, it must be that
4792      `double_reg_address_ok' is true and that this address rtl was made by
4793      eliminate_regs.  We generate a reload of the fp/sp/ap + constant and
4794      rework the sum so that the reload register will be added to the index.
4795      This is safe because we know the address isn't shared.
4796
4797      We check for fp/ap/sp as both the first and second operand of the
4798      innermost PLUS.  */
4799
4800   else if (GET_CODE (ad) == PLUS && GET_CODE (XEXP (ad, 1)) == CONST_INT
4801            && GET_CODE (XEXP (ad, 0)) == PLUS
4802            && (XEXP (XEXP (ad, 0), 0) == frame_pointer_rtx
4803 #if FRAME_POINTER_REGNUM != HARD_FRAME_POINTER_REGNUM
4804                || XEXP (XEXP (ad, 0), 0) == hard_frame_pointer_rtx
4805 #endif
4806 #if FRAME_POINTER_REGNUM != ARG_POINTER_REGNUM
4807                || XEXP (XEXP (ad, 0), 0) == arg_pointer_rtx
4808 #endif
4809                || XEXP (XEXP (ad, 0), 0) == stack_pointer_rtx)
4810            && ! memory_address_p (mode, ad))
4811     {
4812       *loc = ad = gen_rtx_PLUS (GET_MODE (ad),
4813                                 plus_constant (XEXP (XEXP (ad, 0), 0),
4814                                                INTVAL (XEXP (ad, 1))),
4815                                 XEXP (XEXP (ad, 0), 1));
4816       find_reloads_address_part (XEXP (ad, 0), &XEXP (ad, 0),
4817                                  MODE_BASE_REG_CLASS (mode),
4818                                  GET_MODE (ad), opnum, type, ind_levels);
4819       find_reloads_address_1 (mode, XEXP (ad, 1), 1, &XEXP (ad, 1), opnum,
4820                               type, 0, insn);
4821
4822       return 0;
4823     }
4824
4825   else if (GET_CODE (ad) == PLUS && GET_CODE (XEXP (ad, 1)) == CONST_INT
4826            && GET_CODE (XEXP (ad, 0)) == PLUS
4827            && (XEXP (XEXP (ad, 0), 1) == frame_pointer_rtx
4828 #if HARD_FRAME_POINTER_REGNUM != FRAME_POINTER_REGNUM
4829                || XEXP (XEXP (ad, 0), 1) == hard_frame_pointer_rtx
4830 #endif
4831 #if FRAME_POINTER_REGNUM != ARG_POINTER_REGNUM
4832                || XEXP (XEXP (ad, 0), 1) == arg_pointer_rtx
4833 #endif
4834                || XEXP (XEXP (ad, 0), 1) == stack_pointer_rtx)
4835            && ! memory_address_p (mode, ad))
4836     {
4837       *loc = ad = gen_rtx_PLUS (GET_MODE (ad),
4838                                 XEXP (XEXP (ad, 0), 0),
4839                                 plus_constant (XEXP (XEXP (ad, 0), 1),
4840                                                INTVAL (XEXP (ad, 1))));
4841       find_reloads_address_part (XEXP (ad, 1), &XEXP (ad, 1),
4842                                  MODE_BASE_REG_CLASS (mode),
4843                                  GET_MODE (ad), opnum, type, ind_levels);
4844       find_reloads_address_1 (mode, XEXP (ad, 0), 1, &XEXP (ad, 0), opnum,
4845                               type, 0, insn);
4846
4847       return 0;
4848     }
4849
4850   /* See if address becomes valid when an eliminable register
4851      in a sum is replaced.  */
4852
4853   tem = ad;
4854   if (GET_CODE (ad) == PLUS)
4855     tem = subst_indexed_address (ad);
4856   if (tem != ad && strict_memory_address_p (mode, tem))
4857     {
4858       /* Ok, we win that way.  Replace any additional eliminable
4859          registers.  */
4860
4861       subst_reg_equivs_changed = 0;
4862       tem = subst_reg_equivs (tem, insn);
4863
4864       /* Make sure that didn't make the address invalid again.  */
4865
4866       if (! subst_reg_equivs_changed || strict_memory_address_p (mode, tem))
4867         {
4868           *loc = tem;
4869           return 0;
4870         }
4871     }
4872
4873   /* If constants aren't valid addresses, reload the constant address
4874      into a register.  */
4875   if (CONSTANT_P (ad) && ! strict_memory_address_p (mode, ad))
4876     {
4877       /* If AD is an address in the constant pool, the MEM rtx may be shared.
4878          Unshare it so we can safely alter it.  */
4879       if (memrefloc && GET_CODE (ad) == SYMBOL_REF
4880           && CONSTANT_POOL_ADDRESS_P (ad))
4881         {
4882           *memrefloc = copy_rtx (*memrefloc);
4883           loc = &XEXP (*memrefloc, 0);
4884           if (removed_and)
4885             loc = &XEXP (*loc, 0);
4886         }
4887
4888       find_reloads_address_part (ad, loc, MODE_BASE_REG_CLASS (mode),
4889                                  Pmode, opnum, type, ind_levels);
4890       return ! removed_and;
4891     }
4892
4893   return find_reloads_address_1 (mode, ad, 0, loc, opnum, type, ind_levels,
4894                                  insn);
4895 }
4896 \f
4897 /* Find all pseudo regs appearing in AD
4898    that are eliminable in favor of equivalent values
4899    and do not have hard regs; replace them by their equivalents.
4900    INSN, if nonzero, is the insn in which we do the reload.  We put USEs in
4901    front of it for pseudos that we have to replace with stack slots.  */
4902
4903 static rtx
4904 subst_reg_equivs (ad, insn)
4905      rtx ad;
4906      rtx insn;
4907 {
4908   RTX_CODE code = GET_CODE (ad);
4909   int i;
4910   const char *fmt;
4911
4912   switch (code)
4913     {
4914     case HIGH:
4915     case CONST_INT:
4916     case CONST:
4917     case CONST_DOUBLE:
4918     case CONST_VECTOR:
4919     case SYMBOL_REF:
4920     case LABEL_REF:
4921     case PC:
4922     case CC0:
4923       return ad;
4924
4925     case REG:
4926       {
4927         int regno = REGNO (ad);
4928
4929         if (reg_equiv_constant[regno] != 0)
4930           {
4931             subst_reg_equivs_changed = 1;
4932             return reg_equiv_constant[regno];
4933           }
4934         if (reg_equiv_memory_loc[regno] && num_not_at_initial_offset)
4935           {
4936             rtx mem = make_memloc (ad, regno);
4937             if (! rtx_equal_p (mem, reg_equiv_mem[regno]))
4938               {
4939                 subst_reg_equivs_changed = 1;
4940                 /* We mark the USE with QImode so that we recognize it
4941                    as one that can be safely deleted at the end of
4942                    reload.  */
4943                 PUT_MODE (emit_insn_before (gen_rtx_USE (VOIDmode, ad), insn),
4944                           QImode);
4945                 return mem;
4946               }
4947           }
4948       }
4949       return ad;
4950
4951     case PLUS:
4952       /* Quickly dispose of a common case.  */
4953       if (XEXP (ad, 0) == frame_pointer_rtx
4954           && GET_CODE (XEXP (ad, 1)) == CONST_INT)
4955         return ad;
4956       break;
4957
4958     default:
4959       break;
4960     }
4961
4962   fmt = GET_RTX_FORMAT (code);
4963   for (i = GET_RTX_LENGTH (code) - 1; i >= 0; i--)
4964     if (fmt[i] == 'e')
4965       XEXP (ad, i) = subst_reg_equivs (XEXP (ad, i), insn);
4966   return ad;
4967 }
4968 \f
4969 /* Compute the sum of X and Y, making canonicalizations assumed in an
4970    address, namely: sum constant integers, surround the sum of two
4971    constants with a CONST, put the constant as the second operand, and
4972    group the constant on the outermost sum.
4973
4974    This routine assumes both inputs are already in canonical form.  */
4975
4976 rtx
4977 form_sum (x, y)
4978      rtx x, y;
4979 {
4980   rtx tem;
4981   enum machine_mode mode = GET_MODE (x);
4982
4983   if (mode == VOIDmode)
4984     mode = GET_MODE (y);
4985
4986   if (mode == VOIDmode)
4987     mode = Pmode;
4988
4989   if (GET_CODE (x) == CONST_INT)
4990     return plus_constant (y, INTVAL (x));
4991   else if (GET_CODE (y) == CONST_INT)
4992     return plus_constant (x, INTVAL (y));
4993   else if (CONSTANT_P (x))
4994     tem = x, x = y, y = tem;
4995
4996   if (GET_CODE (x) == PLUS && CONSTANT_P (XEXP (x, 1)))
4997     return form_sum (XEXP (x, 0), form_sum (XEXP (x, 1), y));
4998
4999   /* Note that if the operands of Y are specified in the opposite
5000      order in the recursive calls below, infinite recursion will occur.  */
5001   if (GET_CODE (y) == PLUS && CONSTANT_P (XEXP (y, 1)))
5002     return form_sum (form_sum (x, XEXP (y, 0)), XEXP (y, 1));
5003
5004   /* If both constant, encapsulate sum.  Otherwise, just form sum.  A
5005      constant will have been placed second.  */
5006   if (CONSTANT_P (x) && CONSTANT_P (y))
5007     {
5008       if (GET_CODE (x) == CONST)
5009         x = XEXP (x, 0);
5010       if (GET_CODE (y) == CONST)
5011         y = XEXP (y, 0);
5012
5013       return gen_rtx_CONST (VOIDmode, gen_rtx_PLUS (mode, x, y));
5014     }
5015
5016   return gen_rtx_PLUS (mode, x, y);
5017 }
5018 \f
5019 /* If ADDR is a sum containing a pseudo register that should be
5020    replaced with a constant (from reg_equiv_constant),
5021    return the result of doing so, and also apply the associative
5022    law so that the result is more likely to be a valid address.
5023    (But it is not guaranteed to be one.)
5024
5025    Note that at most one register is replaced, even if more are
5026    replaceable.  Also, we try to put the result into a canonical form
5027    so it is more likely to be a valid address.
5028
5029    In all other cases, return ADDR.  */
5030
5031 static rtx
5032 subst_indexed_address (addr)
5033      rtx addr;
5034 {
5035   rtx op0 = 0, op1 = 0, op2 = 0;
5036   rtx tem;
5037   int regno;
5038
5039   if (GET_CODE (addr) == PLUS)
5040     {
5041       /* Try to find a register to replace.  */
5042       op0 = XEXP (addr, 0), op1 = XEXP (addr, 1), op2 = 0;
5043       if (GET_CODE (op0) == REG
5044           && (regno = REGNO (op0)) >= FIRST_PSEUDO_REGISTER
5045           && reg_renumber[regno] < 0
5046           && reg_equiv_constant[regno] != 0)
5047         op0 = reg_equiv_constant[regno];
5048       else if (GET_CODE (op1) == REG
5049                && (regno = REGNO (op1)) >= FIRST_PSEUDO_REGISTER
5050                && reg_renumber[regno] < 0
5051                && reg_equiv_constant[regno] != 0)
5052         op1 = reg_equiv_constant[regno];
5053       else if (GET_CODE (op0) == PLUS
5054                && (tem = subst_indexed_address (op0)) != op0)
5055         op0 = tem;
5056       else if (GET_CODE (op1) == PLUS
5057                && (tem = subst_indexed_address (op1)) != op1)
5058         op1 = tem;
5059       else
5060         return addr;
5061
5062       /* Pick out up to three things to add.  */
5063       if (GET_CODE (op1) == PLUS)
5064         op2 = XEXP (op1, 1), op1 = XEXP (op1, 0);
5065       else if (GET_CODE (op0) == PLUS)
5066         op2 = op1, op1 = XEXP (op0, 1), op0 = XEXP (op0, 0);
5067
5068       /* Compute the sum.  */
5069       if (op2 != 0)
5070         op1 = form_sum (op1, op2);
5071       if (op1 != 0)
5072         op0 = form_sum (op0, op1);
5073
5074       return op0;
5075     }
5076   return addr;
5077 }
5078 \f
5079 /* Update the REG_INC notes for an insn.  It updates all REG_INC
5080    notes for the instruction which refer to REGNO the to refer
5081    to the reload number.
5082
5083    INSN is the insn for which any REG_INC notes need updating.
5084
5085    REGNO is the register number which has been reloaded.
5086
5087    RELOADNUM is the reload number.  */
5088
5089 static void
5090 update_auto_inc_notes (insn, regno, reloadnum)
5091      rtx insn ATTRIBUTE_UNUSED;
5092      int regno ATTRIBUTE_UNUSED;
5093      int reloadnum ATTRIBUTE_UNUSED;
5094 {
5095 #ifdef AUTO_INC_DEC
5096   rtx link;
5097
5098   for (link = REG_NOTES (insn); link; link = XEXP (link, 1))
5099     if (REG_NOTE_KIND (link) == REG_INC
5100         && REGNO (XEXP (link, 0)) == regno)
5101       push_replacement (&XEXP (link, 0), reloadnum, VOIDmode);
5102 #endif
5103 }
5104 \f
5105 /* Record the pseudo registers we must reload into hard registers in a
5106    subexpression of a would-be memory address, X referring to a value
5107    in mode MODE.  (This function is not called if the address we find
5108    is strictly valid.)
5109
5110    CONTEXT = 1 means we are considering regs as index regs,
5111    = 0 means we are considering them as base regs.
5112
5113    OPNUM and TYPE specify the purpose of any reloads made.
5114
5115    IND_LEVELS says how many levels of indirect addressing are
5116    supported at this point in the address.
5117
5118    INSN, if nonzero, is the insn in which we do the reload.  It is used
5119    to determine if we may generate output reloads.
5120
5121    We return nonzero if X, as a whole, is reloaded or replaced.  */
5122
5123 /* Note that we take shortcuts assuming that no multi-reg machine mode
5124    occurs as part of an address.
5125    Also, this is not fully machine-customizable; it works for machines
5126    such as VAXen and 68000's and 32000's, but other possible machines
5127    could have addressing modes that this does not handle right.  */
5128
5129 static int
5130 find_reloads_address_1 (mode, x, context, loc, opnum, type, ind_levels, insn)
5131      enum machine_mode mode;
5132      rtx x;
5133      int context;
5134      rtx *loc;
5135      int opnum;
5136      enum reload_type type;
5137      int ind_levels;
5138      rtx insn;
5139 {
5140   RTX_CODE code = GET_CODE (x);
5141
5142   switch (code)
5143     {
5144     case PLUS:
5145       {
5146         rtx orig_op0 = XEXP (x, 0);
5147         rtx orig_op1 = XEXP (x, 1);
5148         RTX_CODE code0 = GET_CODE (orig_op0);
5149         RTX_CODE code1 = GET_CODE (orig_op1);
5150         rtx op0 = orig_op0;
5151         rtx op1 = orig_op1;
5152
5153         if (GET_CODE (op0) == SUBREG)
5154           {
5155             op0 = SUBREG_REG (op0);
5156             code0 = GET_CODE (op0);
5157             if (code0 == REG && REGNO (op0) < FIRST_PSEUDO_REGISTER)
5158               op0 = gen_rtx_REG (word_mode,
5159                                  (REGNO (op0) +
5160                                   subreg_regno_offset (REGNO (SUBREG_REG (orig_op0)),
5161                                                        GET_MODE (SUBREG_REG (orig_op0)),
5162                                                        SUBREG_BYTE (orig_op0),
5163                                                        GET_MODE (orig_op0))));
5164           }
5165
5166         if (GET_CODE (op1) == SUBREG)
5167           {
5168             op1 = SUBREG_REG (op1);
5169             code1 = GET_CODE (op1);
5170             if (code1 == REG && REGNO (op1) < FIRST_PSEUDO_REGISTER)
5171               /* ??? Why is this given op1's mode and above for
5172                  ??? op0 SUBREGs we use word_mode?  */
5173               op1 = gen_rtx_REG (GET_MODE (op1),
5174                                  (REGNO (op1) +
5175                                   subreg_regno_offset (REGNO (SUBREG_REG (orig_op1)),
5176                                                        GET_MODE (SUBREG_REG (orig_op1)),
5177                                                        SUBREG_BYTE (orig_op1),
5178                                                        GET_MODE (orig_op1))));
5179           }
5180
5181         if (code0 == MULT || code0 == SIGN_EXTEND || code0 == TRUNCATE
5182             || code0 == ZERO_EXTEND || code1 == MEM)
5183           {
5184             find_reloads_address_1 (mode, orig_op0, 1, &XEXP (x, 0), opnum,
5185                                     type, ind_levels, insn);
5186             find_reloads_address_1 (mode, orig_op1, 0, &XEXP (x, 1), opnum,
5187                                     type, ind_levels, insn);
5188           }
5189
5190         else if (code1 == MULT || code1 == SIGN_EXTEND || code1 == TRUNCATE
5191                  || code1 == ZERO_EXTEND || code0 == MEM)
5192           {
5193             find_reloads_address_1 (mode, orig_op0, 0, &XEXP (x, 0), opnum,
5194                                     type, ind_levels, insn);
5195             find_reloads_address_1 (mode, orig_op1, 1, &XEXP (x, 1), opnum,
5196                                     type, ind_levels, insn);
5197           }
5198
5199         else if (code0 == CONST_INT || code0 == CONST
5200                  || code0 == SYMBOL_REF || code0 == LABEL_REF)
5201           find_reloads_address_1 (mode, orig_op1, 0, &XEXP (x, 1), opnum,
5202                                   type, ind_levels, insn);
5203
5204         else if (code1 == CONST_INT || code1 == CONST
5205                  || code1 == SYMBOL_REF || code1 == LABEL_REF)
5206           find_reloads_address_1 (mode, orig_op0, 0, &XEXP (x, 0), opnum,
5207                                   type, ind_levels, insn);
5208
5209         else if (code0 == REG && code1 == REG)
5210           {
5211             if (REG_OK_FOR_INDEX_P (op0)
5212                 && REG_MODE_OK_FOR_BASE_P (op1, mode))
5213               return 0;
5214             else if (REG_OK_FOR_INDEX_P (op1)
5215                      && REG_MODE_OK_FOR_BASE_P (op0, mode))
5216               return 0;
5217             else if (REG_MODE_OK_FOR_BASE_P (op1, mode))
5218               find_reloads_address_1 (mode, orig_op0, 1, &XEXP (x, 0), opnum,
5219                                       type, ind_levels, insn);
5220             else if (REG_MODE_OK_FOR_BASE_P (op0, mode))
5221               find_reloads_address_1 (mode, orig_op1, 1, &XEXP (x, 1), opnum,
5222                                       type, ind_levels, insn);
5223             else if (REG_OK_FOR_INDEX_P (op1))
5224               find_reloads_address_1 (mode, orig_op0, 0, &XEXP (x, 0), opnum,
5225                                       type, ind_levels, insn);
5226             else if (REG_OK_FOR_INDEX_P (op0))
5227               find_reloads_address_1 (mode, orig_op1, 0, &XEXP (x, 1), opnum,
5228                                       type, ind_levels, insn);
5229             else
5230               {
5231                 find_reloads_address_1 (mode, orig_op0, 1, &XEXP (x, 0), opnum,
5232                                         type, ind_levels, insn);
5233                 find_reloads_address_1 (mode, orig_op1, 0, &XEXP (x, 1), opnum,
5234                                         type, ind_levels, insn);
5235               }
5236           }
5237
5238         else if (code0 == REG)
5239           {
5240             find_reloads_address_1 (mode, orig_op0, 1, &XEXP (x, 0), opnum,
5241                                     type, ind_levels, insn);
5242             find_reloads_address_1 (mode, orig_op1, 0, &XEXP (x, 1), opnum,
5243                                     type, ind_levels, insn);
5244           }
5245
5246         else if (code1 == REG)
5247           {
5248             find_reloads_address_1 (mode, orig_op1, 1, &XEXP (x, 1), opnum,
5249                                     type, ind_levels, insn);
5250             find_reloads_address_1 (mode, orig_op0, 0, &XEXP (x, 0), opnum,
5251                                     type, ind_levels, insn);
5252           }
5253       }
5254
5255       return 0;
5256
5257     case POST_MODIFY:
5258     case PRE_MODIFY:
5259       {
5260         rtx op0 = XEXP (x, 0);
5261         rtx op1 = XEXP (x, 1);
5262
5263         if (GET_CODE (op1) != PLUS && GET_CODE (op1) != MINUS)
5264           return 0;
5265
5266         /* Currently, we only support {PRE,POST}_MODIFY constructs
5267            where a base register is {inc,dec}remented by the contents
5268            of another register or by a constant value.  Thus, these
5269            operands must match.  */
5270         if (op0 != XEXP (op1, 0))
5271           abort ();
5272
5273         /* Require index register (or constant).  Let's just handle the
5274            register case in the meantime... If the target allows
5275            auto-modify by a constant then we could try replacing a pseudo
5276            register with its equivalent constant where applicable.  */
5277         if (REG_P (XEXP (op1, 1)))
5278           if (!REGNO_OK_FOR_INDEX_P (REGNO (XEXP (op1, 1))))
5279             find_reloads_address_1 (mode, XEXP (op1, 1), 1, &XEXP (op1, 1),
5280                                     opnum, type, ind_levels, insn);
5281
5282         if (REG_P (XEXP (op1, 0)))
5283           {
5284             int regno = REGNO (XEXP (op1, 0));
5285             int reloadnum;
5286
5287             /* A register that is incremented cannot be constant!  */
5288             if (regno >= FIRST_PSEUDO_REGISTER
5289                 && reg_equiv_constant[regno] != 0)
5290               abort ();
5291
5292             /* Handle a register that is equivalent to a memory location
5293                which cannot be addressed directly.  */
5294             if (reg_equiv_memory_loc[regno] != 0
5295                 && (reg_equiv_address[regno] != 0
5296                     || num_not_at_initial_offset))
5297               {
5298                 rtx tem = make_memloc (XEXP (x, 0), regno);
5299
5300                 if (reg_equiv_address[regno]
5301                     || ! rtx_equal_p (tem, reg_equiv_mem[regno]))
5302                   {
5303                     /* First reload the memory location's address.
5304                        We can't use ADDR_TYPE (type) here, because we need to
5305                        write back the value after reading it, hence we actually
5306                        need two registers.  */
5307                     find_reloads_address (GET_MODE (tem), 0, XEXP (tem, 0),
5308                                           &XEXP (tem, 0), opnum,
5309                                           RELOAD_OTHER,
5310                                           ind_levels, insn);
5311
5312                     /* Then reload the memory location into a base
5313                        register.  */
5314                     reloadnum = push_reload (tem, tem, &XEXP (x, 0),
5315                                              &XEXP (op1, 0),
5316                                              MODE_BASE_REG_CLASS (mode),
5317                                              GET_MODE (x), GET_MODE (x), 0,
5318                                              0, opnum, RELOAD_OTHER);
5319
5320                     update_auto_inc_notes (this_insn, regno, reloadnum);
5321                     return 0;
5322                   }
5323               }
5324
5325             if (reg_renumber[regno] >= 0)
5326               regno = reg_renumber[regno];
5327
5328             /* We require a base register here...  */
5329             if (!REGNO_MODE_OK_FOR_BASE_P (regno, GET_MODE (x)))
5330               {
5331                 reloadnum = push_reload (XEXP (op1, 0), XEXP (x, 0),
5332                                          &XEXP (op1, 0), &XEXP (x, 0),
5333                                          MODE_BASE_REG_CLASS (mode),
5334                                          GET_MODE (x), GET_MODE (x), 0, 0,
5335                                          opnum, RELOAD_OTHER);
5336
5337                 update_auto_inc_notes (this_insn, regno, reloadnum);
5338                 return 0;
5339               }
5340           }
5341         else
5342           abort ();
5343       }
5344       return 0;
5345
5346     case POST_INC:
5347     case POST_DEC:
5348     case PRE_INC:
5349     case PRE_DEC:
5350       if (GET_CODE (XEXP (x, 0)) == REG)
5351         {
5352           int regno = REGNO (XEXP (x, 0));
5353           int value = 0;
5354           rtx x_orig = x;
5355
5356           /* A register that is incremented cannot be constant!  */
5357           if (regno >= FIRST_PSEUDO_REGISTER
5358               && reg_equiv_constant[regno] != 0)
5359             abort ();
5360
5361           /* Handle a register that is equivalent to a memory location
5362              which cannot be addressed directly.  */
5363           if (reg_equiv_memory_loc[regno] != 0
5364               && (reg_equiv_address[regno] != 0 || num_not_at_initial_offset))
5365             {
5366               rtx tem = make_memloc (XEXP (x, 0), regno);
5367               if (reg_equiv_address[regno]
5368                   || ! rtx_equal_p (tem, reg_equiv_mem[regno]))
5369                 {
5370                   /* First reload the memory location's address.
5371                      We can't use ADDR_TYPE (type) here, because we need to
5372                      write back the value after reading it, hence we actually
5373                      need two registers.  */
5374                   find_reloads_address (GET_MODE (tem), &tem, XEXP (tem, 0),
5375                                         &XEXP (tem, 0), opnum, type,
5376                                         ind_levels, insn);
5377                   /* Put this inside a new increment-expression.  */
5378                   x = gen_rtx_fmt_e (GET_CODE (x), GET_MODE (x), tem);
5379                   /* Proceed to reload that, as if it contained a register.  */
5380                 }
5381             }
5382
5383           /* If we have a hard register that is ok as an index,
5384              don't make a reload.  If an autoincrement of a nice register
5385              isn't "valid", it must be that no autoincrement is "valid".
5386              If that is true and something made an autoincrement anyway,
5387              this must be a special context where one is allowed.
5388              (For example, a "push" instruction.)
5389              We can't improve this address, so leave it alone.  */
5390
5391           /* Otherwise, reload the autoincrement into a suitable hard reg
5392              and record how much to increment by.  */
5393
5394           if (reg_renumber[regno] >= 0)
5395             regno = reg_renumber[regno];
5396           if ((regno >= FIRST_PSEUDO_REGISTER
5397                || !(context ? REGNO_OK_FOR_INDEX_P (regno)
5398                     : REGNO_MODE_OK_FOR_BASE_P (regno, mode))))
5399             {
5400               int reloadnum;
5401
5402               /* If we can output the register afterwards, do so, this
5403                  saves the extra update.
5404                  We can do so if we have an INSN - i.e. no JUMP_INSN nor
5405                  CALL_INSN - and it does not set CC0.
5406                  But don't do this if we cannot directly address the
5407                  memory location, since this will make it harder to
5408                  reuse address reloads, and increases register pressure.
5409                  Also don't do this if we can probably update x directly.  */
5410               rtx equiv = (GET_CODE (XEXP (x, 0)) == MEM
5411                            ? XEXP (x, 0)
5412                            : reg_equiv_mem[regno]);
5413               int icode = (int) add_optab->handlers[(int) Pmode].insn_code;
5414               if (insn && GET_CODE (insn) == INSN && equiv
5415                   && memory_operand (equiv, GET_MODE (equiv))
5416 #ifdef HAVE_cc0
5417                   && ! sets_cc0_p (PATTERN (insn))
5418 #endif
5419                   && ! (icode != CODE_FOR_nothing
5420                         && ((*insn_data[icode].operand[0].predicate)
5421                             (equiv, Pmode))
5422                         && ((*insn_data[icode].operand[1].predicate)
5423                             (equiv, Pmode))))
5424                 {
5425                   /* We use the original pseudo for loc, so that
5426                      emit_reload_insns() knows which pseudo this
5427                      reload refers to and updates the pseudo rtx, not
5428                      its equivalent memory location, as well as the
5429                      corresponding entry in reg_last_reload_reg.  */
5430                   loc = &XEXP (x_orig, 0);
5431                   x = XEXP (x, 0);
5432                   reloadnum
5433                     = push_reload (x, x, loc, loc,
5434                                    (context ? INDEX_REG_CLASS :
5435                                     MODE_BASE_REG_CLASS (mode)),
5436                                    GET_MODE (x), GET_MODE (x), 0, 0,
5437                                    opnum, RELOAD_OTHER);
5438                 }
5439               else
5440                 {
5441                   reloadnum
5442                     = push_reload (x, NULL_RTX, loc, (rtx*) 0,
5443                                    (context ? INDEX_REG_CLASS :
5444                                     MODE_BASE_REG_CLASS (mode)),
5445                                    GET_MODE (x), GET_MODE (x), 0, 0,
5446                                    opnum, type);
5447                   rld[reloadnum].inc
5448                     = find_inc_amount (PATTERN (this_insn), XEXP (x_orig, 0));
5449
5450                   value = 1;
5451                 }
5452
5453               update_auto_inc_notes (this_insn, REGNO (XEXP (x_orig, 0)),
5454                                      reloadnum);
5455             }
5456           return value;
5457         }
5458
5459       else if (GET_CODE (XEXP (x, 0)) == MEM)
5460         {
5461           /* This is probably the result of a substitution, by eliminate_regs,
5462              of an equivalent address for a pseudo that was not allocated to a
5463              hard register.  Verify that the specified address is valid and
5464              reload it into a register.  */
5465           /* Variable `tem' might or might not be used in FIND_REG_INC_NOTE.  */
5466           rtx tem ATTRIBUTE_UNUSED = XEXP (x, 0);
5467           rtx link;
5468           int reloadnum;
5469
5470           /* Since we know we are going to reload this item, don't decrement
5471              for the indirection level.
5472
5473              Note that this is actually conservative:  it would be slightly
5474              more efficient to use the value of SPILL_INDIRECT_LEVELS from
5475              reload1.c here.  */
5476           /* We can't use ADDR_TYPE (type) here, because we need to
5477              write back the value after reading it, hence we actually
5478              need two registers.  */
5479           find_reloads_address (GET_MODE (x), &XEXP (x, 0),
5480                                 XEXP (XEXP (x, 0), 0), &XEXP (XEXP (x, 0), 0),
5481                                 opnum, type, ind_levels, insn);
5482
5483           reloadnum = push_reload (x, NULL_RTX, loc, (rtx*) 0,
5484                                    (context ? INDEX_REG_CLASS :
5485                                     MODE_BASE_REG_CLASS (mode)),
5486                                    GET_MODE (x), VOIDmode, 0, 0, opnum, type);
5487           rld[reloadnum].inc
5488             = find_inc_amount (PATTERN (this_insn), XEXP (x, 0));
5489
5490           link = FIND_REG_INC_NOTE (this_insn, tem);
5491           if (link != 0)
5492             push_replacement (&XEXP (link, 0), reloadnum, VOIDmode);
5493
5494           return 1;
5495         }
5496       return 0;
5497
5498     case MEM:
5499       /* This is probably the result of a substitution, by eliminate_regs, of
5500          an equivalent address for a pseudo that was not allocated to a hard
5501          register.  Verify that the specified address is valid and reload it
5502          into a register.
5503
5504          Since we know we are going to reload this item, don't decrement for
5505          the indirection level.
5506
5507          Note that this is actually conservative:  it would be slightly more
5508          efficient to use the value of SPILL_INDIRECT_LEVELS from
5509          reload1.c here.  */
5510
5511       find_reloads_address (GET_MODE (x), loc, XEXP (x, 0), &XEXP (x, 0),
5512                             opnum, ADDR_TYPE (type), ind_levels, insn);
5513       push_reload (*loc, NULL_RTX, loc, (rtx*) 0,
5514                    (context ? INDEX_REG_CLASS : MODE_BASE_REG_CLASS (mode)),
5515                    GET_MODE (x), VOIDmode, 0, 0, opnum, type);
5516       return 1;
5517
5518     case REG:
5519       {
5520         int regno = REGNO (x);
5521
5522         if (reg_equiv_constant[regno] != 0)
5523           {
5524             find_reloads_address_part (reg_equiv_constant[regno], loc,
5525                                        (context ? INDEX_REG_CLASS :
5526                                         MODE_BASE_REG_CLASS (mode)),
5527                                        GET_MODE (x), opnum, type, ind_levels);
5528             return 1;
5529           }
5530
5531 #if 0 /* This might screw code in reload1.c to delete prior output-reload
5532          that feeds this insn.  */
5533         if (reg_equiv_mem[regno] != 0)
5534           {
5535             push_reload (reg_equiv_mem[regno], NULL_RTX, loc, (rtx*) 0,
5536                          (context ? INDEX_REG_CLASS :
5537                           MODE_BASE_REG_CLASS (mode)),
5538                          GET_MODE (x), VOIDmode, 0, 0, opnum, type);
5539             return 1;
5540           }
5541 #endif
5542
5543         if (reg_equiv_memory_loc[regno]
5544             && (reg_equiv_address[regno] != 0 || num_not_at_initial_offset))
5545           {
5546             rtx tem = make_memloc (x, regno);
5547             if (reg_equiv_address[regno] != 0
5548                 || ! rtx_equal_p (tem, reg_equiv_mem[regno]))
5549               {
5550                 x = tem;
5551                 find_reloads_address (GET_MODE (x), &x, XEXP (x, 0),
5552                                       &XEXP (x, 0), opnum, ADDR_TYPE (type),
5553                                       ind_levels, insn);
5554               }
5555           }
5556
5557         if (reg_renumber[regno] >= 0)
5558           regno = reg_renumber[regno];
5559
5560         if ((regno >= FIRST_PSEUDO_REGISTER
5561              || !(context ? REGNO_OK_FOR_INDEX_P (regno)
5562                   : REGNO_MODE_OK_FOR_BASE_P (regno, mode))))
5563           {
5564             push_reload (x, NULL_RTX, loc, (rtx*) 0,
5565                          (context ? INDEX_REG_CLASS : MODE_BASE_REG_CLASS (mode)),
5566                          GET_MODE (x), VOIDmode, 0, 0, opnum, type);
5567             return 1;
5568           }
5569
5570         /* If a register appearing in an address is the subject of a CLOBBER
5571            in this insn, reload it into some other register to be safe.
5572            The CLOBBER is supposed to make the register unavailable
5573            from before this insn to after it.  */
5574         if (regno_clobbered_p (regno, this_insn, GET_MODE (x), 0))
5575           {
5576             push_reload (x, NULL_RTX, loc, (rtx*) 0,
5577                          (context ? INDEX_REG_CLASS : MODE_BASE_REG_CLASS (mode)),
5578                          GET_MODE (x), VOIDmode, 0, 0, opnum, type);
5579             return 1;
5580           }
5581       }
5582       return 0;
5583
5584     case SUBREG:
5585       if (GET_CODE (SUBREG_REG (x)) == REG)
5586         {
5587           /* If this is a SUBREG of a hard register and the resulting register
5588              is of the wrong class, reload the whole SUBREG.  This avoids
5589              needless copies if SUBREG_REG is multi-word.  */
5590           if (REGNO (SUBREG_REG (x)) < FIRST_PSEUDO_REGISTER)
5591             {
5592               int regno = subreg_regno (x);
5593
5594               if (! (context ? REGNO_OK_FOR_INDEX_P (regno)
5595                      : REGNO_MODE_OK_FOR_BASE_P (regno, mode)))
5596                 {
5597                   push_reload (x, NULL_RTX, loc, (rtx*) 0,
5598                                (context ? INDEX_REG_CLASS :
5599                                 MODE_BASE_REG_CLASS (mode)),
5600                                GET_MODE (x), VOIDmode, 0, 0, opnum, type);
5601                   return 1;
5602                 }
5603             }
5604           /* If this is a SUBREG of a pseudo-register, and the pseudo-register
5605              is larger than the class size, then reload the whole SUBREG.  */
5606           else
5607             {
5608               enum reg_class class = (context ? INDEX_REG_CLASS
5609                                       : MODE_BASE_REG_CLASS (mode));
5610               if (CLASS_MAX_NREGS (class, GET_MODE (SUBREG_REG (x)))
5611                   > reg_class_size[class])
5612                 {
5613                   x = find_reloads_subreg_address (x, 0, opnum, type,
5614                                                    ind_levels, insn);
5615                   push_reload (x, NULL_RTX, loc, (rtx*) 0, class,
5616                                GET_MODE (x), VOIDmode, 0, 0, opnum, type);
5617                   return 1;
5618                 }
5619             }
5620         }
5621       break;
5622
5623     default:
5624       break;
5625     }
5626
5627   {
5628     const char *fmt = GET_RTX_FORMAT (code);
5629     int i;
5630
5631     for (i = GET_RTX_LENGTH (code) - 1; i >= 0; i--)
5632       {
5633         if (fmt[i] == 'e')
5634           find_reloads_address_1 (mode, XEXP (x, i), context, &XEXP (x, i),
5635                                   opnum, type, ind_levels, insn);
5636       }
5637   }
5638
5639   return 0;
5640 }
5641 \f
5642 /* X, which is found at *LOC, is a part of an address that needs to be
5643    reloaded into a register of class CLASS.  If X is a constant, or if
5644    X is a PLUS that contains a constant, check that the constant is a
5645    legitimate operand and that we are supposed to be able to load
5646    it into the register.
5647
5648    If not, force the constant into memory and reload the MEM instead.
5649
5650    MODE is the mode to use, in case X is an integer constant.
5651
5652    OPNUM and TYPE describe the purpose of any reloads made.
5653
5654    IND_LEVELS says how many levels of indirect addressing this machine
5655    supports.  */
5656
5657 static void
5658 find_reloads_address_part (x, loc, class, mode, opnum, type, ind_levels)
5659      rtx x;
5660      rtx *loc;
5661      enum reg_class class;
5662      enum machine_mode mode;
5663      int opnum;
5664      enum reload_type type;
5665      int ind_levels;
5666 {
5667   if (CONSTANT_P (x)
5668       && (! LEGITIMATE_CONSTANT_P (x)
5669           || PREFERRED_RELOAD_CLASS (x, class) == NO_REGS))
5670     {
5671       rtx tem;
5672
5673       tem = x = force_const_mem (mode, x);
5674       find_reloads_address (mode, &tem, XEXP (tem, 0), &XEXP (tem, 0),
5675                             opnum, type, ind_levels, 0);
5676     }
5677
5678   else if (GET_CODE (x) == PLUS
5679            && CONSTANT_P (XEXP (x, 1))
5680            && (! LEGITIMATE_CONSTANT_P (XEXP (x, 1))
5681                || PREFERRED_RELOAD_CLASS (XEXP (x, 1), class) == NO_REGS))
5682     {
5683       rtx tem;
5684
5685       tem = force_const_mem (GET_MODE (x), XEXP (x, 1));
5686       x = gen_rtx_PLUS (GET_MODE (x), XEXP (x, 0), tem);
5687       find_reloads_address (mode, &tem, XEXP (tem, 0), &XEXP (tem, 0),
5688                             opnum, type, ind_levels, 0);
5689     }
5690
5691   push_reload (x, NULL_RTX, loc, (rtx*) 0, class,
5692                mode, VOIDmode, 0, 0, opnum, type);
5693 }
5694 \f
5695 /* X, a subreg of a pseudo, is a part of an address that needs to be
5696    reloaded.
5697
5698    If the pseudo is equivalent to a memory location that cannot be directly
5699    addressed, make the necessary address reloads.
5700
5701    If address reloads have been necessary, or if the address is changed
5702    by register elimination, return the rtx of the memory location;
5703    otherwise, return X.
5704
5705    If FORCE_REPLACE is nonzero, unconditionally replace the subreg with the
5706    memory location.
5707
5708    OPNUM and TYPE identify the purpose of the reload.
5709
5710    IND_LEVELS says how many levels of indirect addressing are
5711    supported at this point in the address.
5712
5713    INSN, if nonzero, is the insn in which we do the reload.  It is used
5714    to determine where to put USEs for pseudos that we have to replace with
5715    stack slots.  */
5716
5717 static rtx
5718 find_reloads_subreg_address (x, force_replace, opnum, type,
5719                              ind_levels, insn)
5720      rtx x;
5721      int force_replace;
5722      int opnum;
5723      enum reload_type type;
5724      int ind_levels;
5725      rtx insn;
5726 {
5727   int regno = REGNO (SUBREG_REG (x));
5728
5729   if (reg_equiv_memory_loc[regno])
5730     {
5731       /* If the address is not directly addressable, or if the address is not
5732          offsettable, then it must be replaced.  */
5733       if (! force_replace
5734           && (reg_equiv_address[regno]
5735               || ! offsettable_memref_p (reg_equiv_mem[regno])))
5736         force_replace = 1;
5737
5738       if (force_replace || num_not_at_initial_offset)
5739         {
5740           rtx tem = make_memloc (SUBREG_REG (x), regno);
5741
5742           /* If the address changes because of register elimination, then
5743              it must be replaced.  */
5744           if (force_replace
5745               || ! rtx_equal_p (tem, reg_equiv_mem[regno]))
5746             {
5747               int offset = SUBREG_BYTE (x);
5748               unsigned outer_size = GET_MODE_SIZE (GET_MODE (x));
5749               unsigned inner_size = GET_MODE_SIZE (GET_MODE (SUBREG_REG (x)));
5750
5751               XEXP (tem, 0) = plus_constant (XEXP (tem, 0), offset);
5752               PUT_MODE (tem, GET_MODE (x));
5753
5754               /* If this was a paradoxical subreg that we replaced, the
5755                  resulting memory must be sufficiently aligned to allow
5756                  us to widen the mode of the memory.  */
5757               if (outer_size > inner_size && STRICT_ALIGNMENT)
5758                 {
5759                   rtx base;
5760
5761                   base = XEXP (tem, 0);
5762                   if (GET_CODE (base) == PLUS)
5763                     {
5764                       if (GET_CODE (XEXP (base, 1)) == CONST_INT
5765                           && INTVAL (XEXP (base, 1)) % outer_size != 0)
5766                         return x;
5767                       base = XEXP (base, 0);
5768                     }
5769                   if (GET_CODE (base) != REG
5770                       || (REGNO_POINTER_ALIGN (REGNO (base))
5771                           < outer_size * BITS_PER_UNIT))
5772                     return x;
5773                 }
5774
5775               find_reloads_address (GET_MODE (tem), &tem, XEXP (tem, 0),
5776                                     &XEXP (tem, 0), opnum, ADDR_TYPE (type),
5777                                     ind_levels, insn);
5778
5779               /* If this is not a toplevel operand, find_reloads doesn't see
5780                  this substitution.  We have to emit a USE of the pseudo so
5781                  that delete_output_reload can see it.  */
5782               if (replace_reloads && recog_data.operand[opnum] != x)
5783                 /* We mark the USE with QImode so that we recognize it
5784                    as one that can be safely deleted at the end of
5785                    reload.  */
5786                 PUT_MODE (emit_insn_before (gen_rtx_USE (VOIDmode,
5787                                                          SUBREG_REG (x)),
5788                                             insn), QImode);
5789               x = tem;
5790             }
5791         }
5792     }
5793   return x;
5794 }
5795 \f
5796 /* Substitute into the current INSN the registers into which we have reloaded
5797    the things that need reloading.  The array `replacements'
5798    contains the locations of all pointers that must be changed
5799    and says what to replace them with.
5800
5801    Return the rtx that X translates into; usually X, but modified.  */
5802
5803 void
5804 subst_reloads (insn)
5805      rtx insn;
5806 {
5807   int i;
5808
5809   for (i = 0; i < n_replacements; i++)
5810     {
5811       struct replacement *r = &replacements[i];
5812       rtx reloadreg = rld[r->what].reg_rtx;
5813       if (reloadreg)
5814         {
5815 #ifdef ENABLE_CHECKING
5816           /* Internal consistency test.  Check that we don't modify
5817              anything in the equivalence arrays.  Whenever something from
5818              those arrays needs to be reloaded, it must be unshared before
5819              being substituted into; the equivalence must not be modified.
5820              Otherwise, if the equivalence is used after that, it will
5821              have been modified, and the thing substituted (probably a
5822              register) is likely overwritten and not a usable equivalence.  */
5823           int check_regno;
5824
5825           for (check_regno = 0; check_regno < max_regno; check_regno++)
5826             {
5827 #define CHECK_MODF(ARRAY)                                               \
5828               if (ARRAY[check_regno]                                    \
5829                   && loc_mentioned_in_p (r->where,                      \
5830                                          ARRAY[check_regno]))           \
5831                 abort ()
5832
5833               CHECK_MODF (reg_equiv_constant);
5834               CHECK_MODF (reg_equiv_memory_loc);
5835               CHECK_MODF (reg_equiv_address);
5836               CHECK_MODF (reg_equiv_mem);
5837 #undef CHECK_MODF
5838             }
5839 #endif /* ENABLE_CHECKING */
5840
5841           /* If we're replacing a LABEL_REF with a register, add a
5842              REG_LABEL note to indicate to flow which label this
5843              register refers to.  */
5844           if (GET_CODE (*r->where) == LABEL_REF
5845               && GET_CODE (insn) == JUMP_INSN)
5846             REG_NOTES (insn) = gen_rtx_INSN_LIST (REG_LABEL,
5847                                                   XEXP (*r->where, 0),
5848                                                   REG_NOTES (insn));
5849
5850           /* Encapsulate RELOADREG so its machine mode matches what
5851              used to be there.  Note that gen_lowpart_common will
5852              do the wrong thing if RELOADREG is multi-word.  RELOADREG
5853              will always be a REG here.  */
5854           if (GET_MODE (reloadreg) != r->mode && r->mode != VOIDmode)
5855             reloadreg = gen_rtx_REG (r->mode, REGNO (reloadreg));
5856
5857           /* If we are putting this into a SUBREG and RELOADREG is a
5858              SUBREG, we would be making nested SUBREGs, so we have to fix
5859              this up.  Note that r->where == &SUBREG_REG (*r->subreg_loc).  */
5860
5861           if (r->subreg_loc != 0 && GET_CODE (reloadreg) == SUBREG)
5862             {
5863               if (GET_MODE (*r->subreg_loc)
5864                   == GET_MODE (SUBREG_REG (reloadreg)))
5865                 *r->subreg_loc = SUBREG_REG (reloadreg);
5866               else
5867                 {
5868                   int final_offset =
5869                     SUBREG_BYTE (*r->subreg_loc) + SUBREG_BYTE (reloadreg);
5870
5871                   /* When working with SUBREGs the rule is that the byte
5872                      offset must be a multiple of the SUBREG's mode.  */
5873                   final_offset = (final_offset /
5874                                   GET_MODE_SIZE (GET_MODE (*r->subreg_loc)));
5875                   final_offset = (final_offset *
5876                                   GET_MODE_SIZE (GET_MODE (*r->subreg_loc)));
5877
5878                   *r->where = SUBREG_REG (reloadreg);
5879                   SUBREG_BYTE (*r->subreg_loc) = final_offset;
5880                 }
5881             }
5882           else
5883             *r->where = reloadreg;
5884         }
5885       /* If reload got no reg and isn't optional, something's wrong.  */
5886       else if (! rld[r->what].optional)
5887         abort ();
5888     }
5889 }
5890 \f
5891 /* Make a copy of any replacements being done into X and move those copies
5892    to locations in Y, a copy of X.  We only look at the highest level of
5893    the RTL.  */
5894
5895 void
5896 copy_replacements (x, y)
5897      rtx x;
5898      rtx y;
5899 {
5900   int i, j;
5901   enum rtx_code code = GET_CODE (x);
5902   const char *fmt = GET_RTX_FORMAT (code);
5903   struct replacement *r;
5904
5905   /* We can't support X being a SUBREG because we might then need to know its
5906      location if something inside it was replaced.  */
5907   if (code == SUBREG)
5908     abort ();
5909
5910   for (i = GET_RTX_LENGTH (code) - 1; i >= 0; i--)
5911     if (fmt[i] == 'e')
5912       for (j = 0; j < n_replacements; j++)
5913         {
5914           if (replacements[j].subreg_loc == &XEXP (x, i))
5915             {
5916               r = &replacements[n_replacements++];
5917               r->where = replacements[j].where;
5918               r->subreg_loc = &XEXP (y, i);
5919               r->what = replacements[j].what;
5920               r->mode = replacements[j].mode;
5921             }
5922           else if (replacements[j].where == &XEXP (x, i))
5923             {
5924               r = &replacements[n_replacements++];
5925               r->where = &XEXP (y, i);
5926               r->subreg_loc = 0;
5927               r->what = replacements[j].what;
5928               r->mode = replacements[j].mode;
5929             }
5930         }
5931 }
5932
5933 /* Change any replacements being done to *X to be done to *Y */
5934
5935 void
5936 move_replacements (x, y)
5937      rtx *x;
5938      rtx *y;
5939 {
5940   int i;
5941
5942   for (i = 0; i < n_replacements; i++)
5943     if (replacements[i].subreg_loc == x)
5944       replacements[i].subreg_loc = y;
5945     else if (replacements[i].where == x)
5946       {
5947         replacements[i].where = y;
5948         replacements[i].subreg_loc = 0;
5949       }
5950 }
5951 \f
5952 /* If LOC was scheduled to be replaced by something, return the replacement.
5953    Otherwise, return *LOC.  */
5954
5955 rtx
5956 find_replacement (loc)
5957      rtx *loc;
5958 {
5959   struct replacement *r;
5960
5961   for (r = &replacements[0]; r < &replacements[n_replacements]; r++)
5962     {
5963       rtx reloadreg = rld[r->what].reg_rtx;
5964
5965       if (reloadreg && r->where == loc)
5966         {
5967           if (r->mode != VOIDmode && GET_MODE (reloadreg) != r->mode)
5968             reloadreg = gen_rtx_REG (r->mode, REGNO (reloadreg));
5969
5970           return reloadreg;
5971         }
5972       else if (reloadreg && r->subreg_loc == loc)
5973         {
5974           /* RELOADREG must be either a REG or a SUBREG.
5975
5976              ??? Is it actually still ever a SUBREG?  If so, why?  */
5977
5978           if (GET_CODE (reloadreg) == REG)
5979             return gen_rtx_REG (GET_MODE (*loc),
5980                                 (REGNO (reloadreg) +
5981                                  subreg_regno_offset (REGNO (SUBREG_REG (*loc)),
5982                                                       GET_MODE (SUBREG_REG (*loc)),
5983                                                       SUBREG_BYTE (*loc),
5984                                                       GET_MODE (*loc))));
5985           else if (GET_MODE (reloadreg) == GET_MODE (*loc))
5986             return reloadreg;
5987           else
5988             {
5989               int final_offset = SUBREG_BYTE (reloadreg) + SUBREG_BYTE (*loc);
5990
5991               /* When working with SUBREGs the rule is that the byte
5992                  offset must be a multiple of the SUBREG's mode.  */
5993               final_offset = (final_offset / GET_MODE_SIZE (GET_MODE (*loc)));
5994               final_offset = (final_offset * GET_MODE_SIZE (GET_MODE (*loc)));
5995               return gen_rtx_SUBREG (GET_MODE (*loc), SUBREG_REG (reloadreg),
5996                                      final_offset);
5997             }
5998         }
5999     }
6000
6001   /* If *LOC is a PLUS, MINUS, or MULT, see if a replacement is scheduled for
6002      what's inside and make a new rtl if so.  */
6003   if (GET_CODE (*loc) == PLUS || GET_CODE (*loc) == MINUS
6004       || GET_CODE (*loc) == MULT)
6005     {
6006       rtx x = find_replacement (&XEXP (*loc, 0));
6007       rtx y = find_replacement (&XEXP (*loc, 1));
6008
6009       if (x != XEXP (*loc, 0) || y != XEXP (*loc, 1))
6010         return gen_rtx_fmt_ee (GET_CODE (*loc), GET_MODE (*loc), x, y);
6011     }
6012
6013   return *loc;
6014 }
6015 \f
6016 /* Return nonzero if register in range [REGNO, ENDREGNO)
6017    appears either explicitly or implicitly in X
6018    other than being stored into (except for earlyclobber operands).
6019
6020    References contained within the substructure at LOC do not count.
6021    LOC may be zero, meaning don't ignore anything.
6022
6023    This is similar to refers_to_regno_p in rtlanal.c except that we
6024    look at equivalences for pseudos that didn't get hard registers.  */
6025
6026 int
6027 refers_to_regno_for_reload_p (regno, endregno, x, loc)
6028      unsigned int regno, endregno;
6029      rtx x;
6030      rtx *loc;
6031 {
6032   int i;
6033   unsigned int r;
6034   RTX_CODE code;
6035   const char *fmt;
6036
6037   if (x == 0)
6038     return 0;
6039
6040  repeat:
6041   code = GET_CODE (x);
6042
6043   switch (code)
6044     {
6045     case REG:
6046       r = REGNO (x);
6047
6048       /* If this is a pseudo, a hard register must not have been allocated.
6049          X must therefore either be a constant or be in memory.  */
6050       if (r >= FIRST_PSEUDO_REGISTER)
6051         {
6052           if (reg_equiv_memory_loc[r])
6053             return refers_to_regno_for_reload_p (regno, endregno,
6054                                                  reg_equiv_memory_loc[r],
6055                                                  (rtx*) 0);
6056
6057           if (reg_equiv_constant[r])
6058             return 0;
6059
6060           abort ();
6061         }
6062
6063       return (endregno > r
6064               && regno < r + (r < FIRST_PSEUDO_REGISTER
6065                               ? HARD_REGNO_NREGS (r, GET_MODE (x))
6066                               : 1));
6067
6068     case SUBREG:
6069       /* If this is a SUBREG of a hard reg, we can see exactly which
6070          registers are being modified.  Otherwise, handle normally.  */
6071       if (GET_CODE (SUBREG_REG (x)) == REG
6072           && REGNO (SUBREG_REG (x)) < FIRST_PSEUDO_REGISTER)
6073         {
6074           unsigned int inner_regno = subreg_regno (x);
6075           unsigned int inner_endregno
6076             = inner_regno + (inner_regno < FIRST_PSEUDO_REGISTER
6077                              ? HARD_REGNO_NREGS (regno, GET_MODE (x)) : 1);
6078
6079           return endregno > inner_regno && regno < inner_endregno;
6080         }
6081       break;
6082
6083     case CLOBBER:
6084     case SET:
6085       if (&SET_DEST (x) != loc
6086           /* Note setting a SUBREG counts as referring to the REG it is in for
6087              a pseudo but not for hard registers since we can
6088              treat each word individually.  */
6089           && ((GET_CODE (SET_DEST (x)) == SUBREG
6090                && loc != &SUBREG_REG (SET_DEST (x))
6091                && GET_CODE (SUBREG_REG (SET_DEST (x))) == REG
6092                && REGNO (SUBREG_REG (SET_DEST (x))) >= FIRST_PSEUDO_REGISTER
6093                && refers_to_regno_for_reload_p (regno, endregno,
6094                                                 SUBREG_REG (SET_DEST (x)),
6095                                                 loc))
6096               /* If the output is an earlyclobber operand, this is
6097                  a conflict.  */
6098               || ((GET_CODE (SET_DEST (x)) != REG
6099                    || earlyclobber_operand_p (SET_DEST (x)))
6100                   && refers_to_regno_for_reload_p (regno, endregno,
6101                                                    SET_DEST (x), loc))))
6102         return 1;
6103
6104       if (code == CLOBBER || loc == &SET_SRC (x))
6105         return 0;
6106       x = SET_SRC (x);
6107       goto repeat;
6108
6109     default:
6110       break;
6111     }
6112
6113   /* X does not match, so try its subexpressions.  */
6114
6115   fmt = GET_RTX_FORMAT (code);
6116   for (i = GET_RTX_LENGTH (code) - 1; i >= 0; i--)
6117     {
6118       if (fmt[i] == 'e' && loc != &XEXP (x, i))
6119         {
6120           if (i == 0)
6121             {
6122               x = XEXP (x, 0);
6123               goto repeat;
6124             }
6125           else
6126             if (refers_to_regno_for_reload_p (regno, endregno,
6127                                               XEXP (x, i), loc))
6128               return 1;
6129         }
6130       else if (fmt[i] == 'E')
6131         {
6132           int j;
6133           for (j = XVECLEN (x, i) - 1; j >= 0; j--)
6134             if (loc != &XVECEXP (x, i, j)
6135                 && refers_to_regno_for_reload_p (regno, endregno,
6136                                                  XVECEXP (x, i, j), loc))
6137               return 1;
6138         }
6139     }
6140   return 0;
6141 }
6142
6143 /* Nonzero if modifying X will affect IN.  If X is a register or a SUBREG,
6144    we check if any register number in X conflicts with the relevant register
6145    numbers.  If X is a constant, return 0.  If X is a MEM, return 1 iff IN
6146    contains a MEM (we don't bother checking for memory addresses that can't
6147    conflict because we expect this to be a rare case.
6148
6149    This function is similar to reg_overlap_mentioned_p in rtlanal.c except
6150    that we look at equivalences for pseudos that didn't get hard registers.  */
6151
6152 int
6153 reg_overlap_mentioned_for_reload_p (x, in)
6154      rtx x, in;
6155 {
6156   int regno, endregno;
6157
6158   /* Overly conservative.  */
6159   if (GET_CODE (x) == STRICT_LOW_PART
6160       || GET_RTX_CLASS (GET_CODE (x)) == 'a')
6161     x = XEXP (x, 0);
6162
6163   /* If either argument is a constant, then modifying X can not affect IN.  */
6164   if (CONSTANT_P (x) || CONSTANT_P (in))
6165     return 0;
6166   else if (GET_CODE (x) == SUBREG)
6167     {
6168       regno = REGNO (SUBREG_REG (x));
6169       if (regno < FIRST_PSEUDO_REGISTER)
6170         regno += subreg_regno_offset (REGNO (SUBREG_REG (x)),
6171                                       GET_MODE (SUBREG_REG (x)),
6172                                       SUBREG_BYTE (x),
6173                                       GET_MODE (x));
6174     }
6175   else if (GET_CODE (x) == REG)
6176     {
6177       regno = REGNO (x);
6178
6179       /* If this is a pseudo, it must not have been assigned a hard register.
6180          Therefore, it must either be in memory or be a constant.  */
6181
6182       if (regno >= FIRST_PSEUDO_REGISTER)
6183         {
6184           if (reg_equiv_memory_loc[regno])
6185             return refers_to_mem_for_reload_p (in);
6186           else if (reg_equiv_constant[regno])
6187             return 0;
6188           abort ();
6189         }
6190     }
6191   else if (GET_CODE (x) == MEM)
6192     return refers_to_mem_for_reload_p (in);
6193   else if (GET_CODE (x) == SCRATCH || GET_CODE (x) == PC
6194            || GET_CODE (x) == CC0)
6195     return reg_mentioned_p (x, in);
6196   else if (GET_CODE (x) == PLUS)
6197     return (reg_overlap_mentioned_for_reload_p (XEXP (x, 0), in)
6198             || reg_overlap_mentioned_for_reload_p (XEXP (x, 1), in));
6199   else
6200     abort ();
6201
6202   endregno = regno + (regno < FIRST_PSEUDO_REGISTER
6203                       ? HARD_REGNO_NREGS (regno, GET_MODE (x)) : 1);
6204
6205   return refers_to_regno_for_reload_p (regno, endregno, in, (rtx*) 0);
6206 }
6207
6208 /* Return nonzero if anything in X contains a MEM.  Look also for pseudo
6209    registers.  */
6210
6211 int
6212 refers_to_mem_for_reload_p (x)
6213      rtx x;
6214 {
6215   const char *fmt;
6216   int i;
6217
6218   if (GET_CODE (x) == MEM)
6219     return 1;
6220
6221   if (GET_CODE (x) == REG)
6222     return (REGNO (x) >= FIRST_PSEUDO_REGISTER
6223             && reg_equiv_memory_loc[REGNO (x)]);
6224
6225   fmt = GET_RTX_FORMAT (GET_CODE (x));
6226   for (i = GET_RTX_LENGTH (GET_CODE (x)) - 1; i >= 0; i--)
6227     if (fmt[i] == 'e'
6228         && (GET_CODE (XEXP (x, i)) == MEM
6229             || refers_to_mem_for_reload_p (XEXP (x, i))))
6230       return 1;
6231
6232   return 0;
6233 }
6234 \f
6235 /* Check the insns before INSN to see if there is a suitable register
6236    containing the same value as GOAL.
6237    If OTHER is -1, look for a register in class CLASS.
6238    Otherwise, just see if register number OTHER shares GOAL's value.
6239
6240    Return an rtx for the register found, or zero if none is found.
6241
6242    If RELOAD_REG_P is (short *)1,
6243    we reject any hard reg that appears in reload_reg_rtx
6244    because such a hard reg is also needed coming into this insn.
6245
6246    If RELOAD_REG_P is any other nonzero value,
6247    it is a vector indexed by hard reg number
6248    and we reject any hard reg whose element in the vector is nonnegative
6249    as well as any that appears in reload_reg_rtx.
6250
6251    If GOAL is zero, then GOALREG is a register number; we look
6252    for an equivalent for that register.
6253
6254    MODE is the machine mode of the value we want an equivalence for.
6255    If GOAL is nonzero and not VOIDmode, then it must have mode MODE.
6256
6257    This function is used by jump.c as well as in the reload pass.
6258
6259    If GOAL is the sum of the stack pointer and a constant, we treat it
6260    as if it were a constant except that sp is required to be unchanging.  */
6261
6262 rtx
6263 find_equiv_reg (goal, insn, class, other, reload_reg_p, goalreg, mode)
6264      rtx goal;
6265      rtx insn;
6266      enum reg_class class;
6267      int other;
6268      short *reload_reg_p;
6269      int goalreg;
6270      enum machine_mode mode;
6271 {
6272   rtx p = insn;
6273   rtx goaltry, valtry, value, where;
6274   rtx pat;
6275   int regno = -1;
6276   int valueno;
6277   int goal_mem = 0;
6278   int goal_const = 0;
6279   int goal_mem_addr_varies = 0;
6280   int need_stable_sp = 0;
6281   int nregs;
6282   int valuenregs;
6283
6284   if (goal == 0)
6285     regno = goalreg;
6286   else if (GET_CODE (goal) == REG)
6287     regno = REGNO (goal);
6288   else if (GET_CODE (goal) == MEM)
6289     {
6290       enum rtx_code code = GET_CODE (XEXP (goal, 0));
6291       if (MEM_VOLATILE_P (goal))
6292         return 0;
6293       if (flag_float_store && GET_MODE_CLASS (GET_MODE (goal)) == MODE_FLOAT)
6294         return 0;
6295       /* An address with side effects must be reexecuted.  */
6296       switch (code)
6297         {
6298         case POST_INC:
6299         case PRE_INC:
6300         case POST_DEC:
6301         case PRE_DEC:
6302         case POST_MODIFY:
6303         case PRE_MODIFY:
6304           return 0;
6305         default:
6306           break;
6307         }
6308       goal_mem = 1;
6309     }
6310   else if (CONSTANT_P (goal))
6311     goal_const = 1;
6312   else if (GET_CODE (goal) == PLUS
6313            && XEXP (goal, 0) == stack_pointer_rtx
6314            && CONSTANT_P (XEXP (goal, 1)))
6315     goal_const = need_stable_sp = 1;
6316   else if (GET_CODE (goal) == PLUS
6317            && XEXP (goal, 0) == frame_pointer_rtx
6318            && CONSTANT_P (XEXP (goal, 1)))
6319     goal_const = 1;
6320   else
6321     return 0;
6322
6323   /* Scan insns back from INSN, looking for one that copies
6324      a value into or out of GOAL.
6325      Stop and give up if we reach a label.  */
6326
6327   while (1)
6328     {
6329       p = PREV_INSN (p);
6330       if (p == 0 || GET_CODE (p) == CODE_LABEL)
6331         return 0;
6332
6333       if (GET_CODE (p) == INSN
6334           /* If we don't want spill regs ...  */
6335           && (! (reload_reg_p != 0
6336                  && reload_reg_p != (short *) (HOST_WIDE_INT) 1)
6337               /* ... then ignore insns introduced by reload; they aren't
6338                  useful and can cause results in reload_as_needed to be
6339                  different from what they were when calculating the need for
6340                  spills.  If we notice an input-reload insn here, we will
6341                  reject it below, but it might hide a usable equivalent.
6342                  That makes bad code.  It may even abort: perhaps no reg was
6343                  spilled for this insn because it was assumed we would find
6344                  that equivalent.  */
6345               || INSN_UID (p) < reload_first_uid))
6346         {
6347           rtx tem;
6348           pat = single_set (p);
6349
6350           /* First check for something that sets some reg equal to GOAL.  */
6351           if (pat != 0
6352               && ((regno >= 0
6353                    && true_regnum (SET_SRC (pat)) == regno
6354                    && (valueno = true_regnum (valtry = SET_DEST (pat))) >= 0)
6355                   ||
6356                   (regno >= 0
6357                    && true_regnum (SET_DEST (pat)) == regno
6358                    && (valueno = true_regnum (valtry = SET_SRC (pat))) >= 0)
6359                   ||
6360                   (goal_const && rtx_equal_p (SET_SRC (pat), goal)
6361                    /* When looking for stack pointer + const,
6362                       make sure we don't use a stack adjust.  */
6363                    && !reg_overlap_mentioned_for_reload_p (SET_DEST (pat), goal)
6364                    && (valueno = true_regnum (valtry = SET_DEST (pat))) >= 0)
6365                   || (goal_mem
6366                       && (valueno = true_regnum (valtry = SET_DEST (pat))) >= 0
6367                       && rtx_renumbered_equal_p (goal, SET_SRC (pat)))
6368                   || (goal_mem
6369                       && (valueno = true_regnum (valtry = SET_SRC (pat))) >= 0
6370                       && rtx_renumbered_equal_p (goal, SET_DEST (pat)))
6371                   /* If we are looking for a constant,
6372                      and something equivalent to that constant was copied
6373                      into a reg, we can use that reg.  */
6374                   || (goal_const && REG_NOTES (p) != 0
6375                       && (tem = find_reg_note (p, REG_EQUIV, NULL_RTX))
6376                       && ((rtx_equal_p (XEXP (tem, 0), goal)
6377                            && (valueno
6378                                = true_regnum (valtry = SET_DEST (pat))) >= 0)
6379                           || (GET_CODE (SET_DEST (pat)) == REG
6380                               && GET_CODE (XEXP (tem, 0)) == CONST_DOUBLE
6381                               && (GET_MODE_CLASS (GET_MODE (XEXP (tem, 0)))
6382                                   == MODE_FLOAT)
6383                               && GET_CODE (goal) == CONST_INT
6384                               && 0 != (goaltry
6385                                        = operand_subword (XEXP (tem, 0), 0, 0,
6386                                                           VOIDmode))
6387                               && rtx_equal_p (goal, goaltry)
6388                               && (valtry
6389                                   = operand_subword (SET_DEST (pat), 0, 0,
6390                                                      VOIDmode))
6391                               && (valueno = true_regnum (valtry)) >= 0)))
6392                   || (goal_const && (tem = find_reg_note (p, REG_EQUIV,
6393                                                           NULL_RTX))
6394                       && GET_CODE (SET_DEST (pat)) == REG
6395                       && GET_CODE (XEXP (tem, 0)) == CONST_DOUBLE
6396                       && (GET_MODE_CLASS (GET_MODE (XEXP (tem, 0)))
6397                           == MODE_FLOAT)
6398                       && GET_CODE (goal) == CONST_INT
6399                       && 0 != (goaltry = operand_subword (XEXP (tem, 0), 1, 0,
6400                                                           VOIDmode))
6401                       && rtx_equal_p (goal, goaltry)
6402                       && (valtry
6403                           = operand_subword (SET_DEST (pat), 1, 0, VOIDmode))
6404                       && (valueno = true_regnum (valtry)) >= 0)))
6405             {
6406               if (other >= 0)
6407                 {
6408                   if (valueno != other)
6409                     continue;
6410                 }
6411               else if ((unsigned) valueno >= FIRST_PSEUDO_REGISTER)
6412                 continue;
6413               else
6414                 {
6415                   int i;
6416
6417                   for (i = HARD_REGNO_NREGS (valueno, mode) - 1; i >= 0; i--)
6418                     if (! TEST_HARD_REG_BIT (reg_class_contents[(int) class],
6419                                              valueno + i))
6420                       break;
6421                   if (i >= 0)
6422                     continue;
6423                 }
6424               value = valtry;
6425               where = p;
6426               break;
6427             }
6428         }
6429     }
6430
6431   /* We found a previous insn copying GOAL into a suitable other reg VALUE
6432      (or copying VALUE into GOAL, if GOAL is also a register).
6433      Now verify that VALUE is really valid.  */
6434
6435   /* VALUENO is the register number of VALUE; a hard register.  */
6436
6437   /* Don't try to re-use something that is killed in this insn.  We want
6438      to be able to trust REG_UNUSED notes.  */
6439   if (REG_NOTES (where) != 0 && find_reg_note (where, REG_UNUSED, value))
6440     return 0;
6441
6442   /* If we propose to get the value from the stack pointer or if GOAL is
6443      a MEM based on the stack pointer, we need a stable SP.  */
6444   if (valueno == STACK_POINTER_REGNUM || regno == STACK_POINTER_REGNUM
6445       || (goal_mem && reg_overlap_mentioned_for_reload_p (stack_pointer_rtx,
6446                                                           goal)))
6447     need_stable_sp = 1;
6448
6449   /* Reject VALUE if the copy-insn moved the wrong sort of datum.  */
6450   if (GET_MODE (value) != mode)
6451     return 0;
6452
6453   /* Reject VALUE if it was loaded from GOAL
6454      and is also a register that appears in the address of GOAL.  */
6455
6456   if (goal_mem && value == SET_DEST (single_set (where))
6457       && refers_to_regno_for_reload_p (valueno,
6458                                        (valueno
6459                                         + HARD_REGNO_NREGS (valueno, mode)),
6460                                        goal, (rtx*) 0))
6461     return 0;
6462
6463   /* Reject registers that overlap GOAL.  */
6464
6465   if (!goal_mem && !goal_const
6466       && regno + (int) HARD_REGNO_NREGS (regno, mode) > valueno
6467       && regno < valueno + (int) HARD_REGNO_NREGS (valueno, mode))
6468     return 0;
6469
6470   nregs = HARD_REGNO_NREGS (regno, mode);
6471   valuenregs = HARD_REGNO_NREGS (valueno, mode);
6472
6473   /* Reject VALUE if it is one of the regs reserved for reloads.
6474      Reload1 knows how to reuse them anyway, and it would get
6475      confused if we allocated one without its knowledge.
6476      (Now that insns introduced by reload are ignored above,
6477      this case shouldn't happen, but I'm not positive.)  */
6478
6479   if (reload_reg_p != 0 && reload_reg_p != (short *) (HOST_WIDE_INT) 1)
6480     {
6481       int i;
6482       for (i = 0; i < valuenregs; ++i)
6483         if (reload_reg_p[valueno + i] >= 0)
6484           return 0;
6485     }
6486
6487   /* Reject VALUE if it is a register being used for an input reload
6488      even if it is not one of those reserved.  */
6489
6490   if (reload_reg_p != 0)
6491     {
6492       int i;
6493       for (i = 0; i < n_reloads; i++)
6494         if (rld[i].reg_rtx != 0 && rld[i].in)
6495           {
6496             int regno1 = REGNO (rld[i].reg_rtx);
6497             int nregs1 = HARD_REGNO_NREGS (regno1,
6498                                            GET_MODE (rld[i].reg_rtx));
6499             if (regno1 < valueno + valuenregs
6500                 && regno1 + nregs1 > valueno)
6501               return 0;
6502           }
6503     }
6504
6505   if (goal_mem)
6506     /* We must treat frame pointer as varying here,
6507        since it can vary--in a nonlocal goto as generated by expand_goto.  */
6508     goal_mem_addr_varies = !CONSTANT_ADDRESS_P (XEXP (goal, 0));
6509
6510   /* Now verify that the values of GOAL and VALUE remain unaltered
6511      until INSN is reached.  */
6512
6513   p = insn;
6514   while (1)
6515     {
6516       p = PREV_INSN (p);
6517       if (p == where)
6518         return value;
6519
6520       /* Don't trust the conversion past a function call
6521          if either of the two is in a call-clobbered register, or memory.  */
6522       if (GET_CODE (p) == CALL_INSN)
6523         {
6524           int i;
6525
6526           if (goal_mem || need_stable_sp)
6527             return 0;
6528
6529           if (regno >= 0 && regno < FIRST_PSEUDO_REGISTER)
6530             for (i = 0; i < nregs; ++i)
6531               if (call_used_regs[regno + i])
6532                 return 0;
6533
6534           if (valueno >= 0 && valueno < FIRST_PSEUDO_REGISTER)
6535             for (i = 0; i < valuenregs; ++i)
6536               if (call_used_regs[valueno + i])
6537                 return 0;
6538 #ifdef NON_SAVING_SETJMP
6539           if (NON_SAVING_SETJMP && find_reg_note (p, REG_SETJMP, NULL))
6540             return 0;
6541 #endif
6542         }
6543
6544       if (INSN_P (p))
6545         {
6546           pat = PATTERN (p);
6547
6548           /* Watch out for unspec_volatile, and volatile asms.  */
6549           if (volatile_insn_p (pat))
6550             return 0;
6551
6552           /* If this insn P stores in either GOAL or VALUE, return 0.
6553              If GOAL is a memory ref and this insn writes memory, return 0.
6554              If GOAL is a memory ref and its address is not constant,
6555              and this insn P changes a register used in GOAL, return 0.  */
6556
6557           if (GET_CODE (pat) == COND_EXEC)
6558             pat = COND_EXEC_CODE (pat);
6559           if (GET_CODE (pat) == SET || GET_CODE (pat) == CLOBBER)
6560             {
6561               rtx dest = SET_DEST (pat);
6562               while (GET_CODE (dest) == SUBREG
6563                      || GET_CODE (dest) == ZERO_EXTRACT
6564                      || GET_CODE (dest) == SIGN_EXTRACT
6565                      || GET_CODE (dest) == STRICT_LOW_PART)
6566                 dest = XEXP (dest, 0);
6567               if (GET_CODE (dest) == REG)
6568                 {
6569                   int xregno = REGNO (dest);
6570                   int xnregs;
6571                   if (REGNO (dest) < FIRST_PSEUDO_REGISTER)
6572                     xnregs = HARD_REGNO_NREGS (xregno, GET_MODE (dest));
6573                   else
6574                     xnregs = 1;
6575                   if (xregno < regno + nregs && xregno + xnregs > regno)
6576                     return 0;
6577                   if (xregno < valueno + valuenregs
6578                       && xregno + xnregs > valueno)
6579                     return 0;
6580                   if (goal_mem_addr_varies
6581                       && reg_overlap_mentioned_for_reload_p (dest, goal))
6582                     return 0;
6583                   if (xregno == STACK_POINTER_REGNUM && need_stable_sp)
6584                     return 0;
6585                 }
6586               else if (goal_mem && GET_CODE (dest) == MEM
6587                        && ! push_operand (dest, GET_MODE (dest)))
6588                 return 0;
6589               else if (GET_CODE (dest) == MEM && regno >= FIRST_PSEUDO_REGISTER
6590                        && reg_equiv_memory_loc[regno] != 0)
6591                 return 0;
6592               else if (need_stable_sp && push_operand (dest, GET_MODE (dest)))
6593                 return 0;
6594             }
6595           else if (GET_CODE (pat) == PARALLEL)
6596             {
6597               int i;
6598               for (i = XVECLEN (pat, 0) - 1; i >= 0; i--)
6599                 {
6600                   rtx v1 = XVECEXP (pat, 0, i);
6601                   if (GET_CODE (v1) == COND_EXEC)
6602                     v1 = COND_EXEC_CODE (v1);
6603                   if (GET_CODE (v1) == SET || GET_CODE (v1) == CLOBBER)
6604                     {
6605                       rtx dest = SET_DEST (v1);
6606                       while (GET_CODE (dest) == SUBREG
6607                              || GET_CODE (dest) == ZERO_EXTRACT
6608                              || GET_CODE (dest) == SIGN_EXTRACT
6609                              || GET_CODE (dest) == STRICT_LOW_PART)
6610                         dest = XEXP (dest, 0);
6611                       if (GET_CODE (dest) == REG)
6612                         {
6613                           int xregno = REGNO (dest);
6614                           int xnregs;
6615                           if (REGNO (dest) < FIRST_PSEUDO_REGISTER)
6616                             xnregs = HARD_REGNO_NREGS (xregno, GET_MODE (dest));
6617                           else
6618                             xnregs = 1;
6619                           if (xregno < regno + nregs
6620                               && xregno + xnregs > regno)
6621                             return 0;
6622                           if (xregno < valueno + valuenregs
6623                               && xregno + xnregs > valueno)
6624                             return 0;
6625                           if (goal_mem_addr_varies
6626                               && reg_overlap_mentioned_for_reload_p (dest,
6627                                                                      goal))
6628                             return 0;
6629                           if (xregno == STACK_POINTER_REGNUM && need_stable_sp)
6630                             return 0;
6631                         }
6632                       else if (goal_mem && GET_CODE (dest) == MEM
6633                                && ! push_operand (dest, GET_MODE (dest)))
6634                         return 0;
6635                       else if (GET_CODE (dest) == MEM && regno >= FIRST_PSEUDO_REGISTER
6636                                && reg_equiv_memory_loc[regno] != 0)
6637                         return 0;
6638                       else if (need_stable_sp
6639                                && push_operand (dest, GET_MODE (dest)))
6640                         return 0;
6641                     }
6642                 }
6643             }
6644
6645           if (GET_CODE (p) == CALL_INSN && CALL_INSN_FUNCTION_USAGE (p))
6646             {
6647               rtx link;
6648
6649               for (link = CALL_INSN_FUNCTION_USAGE (p); XEXP (link, 1) != 0;
6650                    link = XEXP (link, 1))
6651                 {
6652                   pat = XEXP (link, 0);
6653                   if (GET_CODE (pat) == CLOBBER)
6654                     {
6655                       rtx dest = SET_DEST (pat);
6656
6657                       if (GET_CODE (dest) == REG)
6658                         {
6659                           int xregno = REGNO (dest);
6660                           int xnregs
6661                             = HARD_REGNO_NREGS (xregno, GET_MODE (dest));
6662
6663                           if (xregno < regno + nregs
6664                               && xregno + xnregs > regno)
6665                             return 0;
6666                           else if (xregno < valueno + valuenregs
6667                                    && xregno + xnregs > valueno)
6668                             return 0;
6669                           else if (goal_mem_addr_varies
6670                                    && reg_overlap_mentioned_for_reload_p (dest,
6671                                                                      goal))
6672                             return 0;
6673                         }
6674
6675                       else if (goal_mem && GET_CODE (dest) == MEM
6676                                && ! push_operand (dest, GET_MODE (dest)))
6677                         return 0;
6678                       else if (need_stable_sp
6679                                && push_operand (dest, GET_MODE (dest)))
6680                         return 0;
6681                     }
6682                 }
6683             }
6684
6685 #ifdef AUTO_INC_DEC
6686           /* If this insn auto-increments or auto-decrements
6687              either regno or valueno, return 0 now.
6688              If GOAL is a memory ref and its address is not constant,
6689              and this insn P increments a register used in GOAL, return 0.  */
6690           {
6691             rtx link;
6692
6693             for (link = REG_NOTES (p); link; link = XEXP (link, 1))
6694               if (REG_NOTE_KIND (link) == REG_INC
6695                   && GET_CODE (XEXP (link, 0)) == REG)
6696                 {
6697                   int incno = REGNO (XEXP (link, 0));
6698                   if (incno < regno + nregs && incno >= regno)
6699                     return 0;
6700                   if (incno < valueno + valuenregs && incno >= valueno)
6701                     return 0;
6702                   if (goal_mem_addr_varies
6703                       && reg_overlap_mentioned_for_reload_p (XEXP (link, 0),
6704                                                              goal))
6705                     return 0;
6706                 }
6707           }
6708 #endif
6709         }
6710     }
6711 }
6712 \f
6713 /* Find a place where INCED appears in an increment or decrement operator
6714    within X, and return the amount INCED is incremented or decremented by.
6715    The value is always positive.  */
6716
6717 static int
6718 find_inc_amount (x, inced)
6719      rtx x, inced;
6720 {
6721   enum rtx_code code = GET_CODE (x);
6722   const char *fmt;
6723   int i;
6724
6725   if (code == MEM)
6726     {
6727       rtx addr = XEXP (x, 0);
6728       if ((GET_CODE (addr) == PRE_DEC
6729            || GET_CODE (addr) == POST_DEC
6730            || GET_CODE (addr) == PRE_INC
6731            || GET_CODE (addr) == POST_INC)
6732           && XEXP (addr, 0) == inced)
6733         return GET_MODE_SIZE (GET_MODE (x));
6734       else if ((GET_CODE (addr) == PRE_MODIFY
6735                 || GET_CODE (addr) == POST_MODIFY)
6736                && GET_CODE (XEXP (addr, 1)) == PLUS
6737                && XEXP (addr, 0) == XEXP (XEXP (addr, 1), 0)
6738                && XEXP (addr, 0) == inced
6739                && GET_CODE (XEXP (XEXP (addr, 1), 1)) == CONST_INT)
6740         {
6741           i = INTVAL (XEXP (XEXP (addr, 1), 1));
6742           return i < 0 ? -i : i;
6743         }
6744     }
6745
6746   fmt = GET_RTX_FORMAT (code);
6747   for (i = GET_RTX_LENGTH (code) - 1; i >= 0; i--)
6748     {
6749       if (fmt[i] == 'e')
6750         {
6751           int tem = find_inc_amount (XEXP (x, i), inced);
6752           if (tem != 0)
6753             return tem;
6754         }
6755       if (fmt[i] == 'E')
6756         {
6757           int j;
6758           for (j = XVECLEN (x, i) - 1; j >= 0; j--)
6759             {
6760               int tem = find_inc_amount (XVECEXP (x, i, j), inced);
6761               if (tem != 0)
6762                 return tem;
6763             }
6764         }
6765     }
6766
6767   return 0;
6768 }
6769 \f
6770 /* Return 1 if register REGNO is the subject of a clobber in insn INSN.
6771    If SETS is nonzero, also consider SETs.  */
6772
6773 int
6774 regno_clobbered_p (regno, insn, mode, sets)
6775      unsigned int regno;
6776      rtx insn;
6777      enum machine_mode mode;
6778      int sets;
6779 {
6780   unsigned int nregs = HARD_REGNO_NREGS (regno, mode);
6781   unsigned int endregno = regno + nregs;
6782
6783   if ((GET_CODE (PATTERN (insn)) == CLOBBER
6784        || (sets && GET_CODE (PATTERN (insn)) == SET))
6785       && GET_CODE (XEXP (PATTERN (insn), 0)) == REG)
6786     {
6787       unsigned int test = REGNO (XEXP (PATTERN (insn), 0));
6788
6789       return test >= regno && test < endregno;
6790     }
6791
6792   if (GET_CODE (PATTERN (insn)) == PARALLEL)
6793     {
6794       int i = XVECLEN (PATTERN (insn), 0) - 1;
6795
6796       for (; i >= 0; i--)
6797         {
6798           rtx elt = XVECEXP (PATTERN (insn), 0, i);
6799           if ((GET_CODE (elt) == CLOBBER
6800                || (sets && GET_CODE (PATTERN (insn)) == SET))
6801               && GET_CODE (XEXP (elt, 0)) == REG)
6802             {
6803               unsigned int test = REGNO (XEXP (elt, 0));
6804               
6805               if (test >= regno && test < endregno)
6806                 return 1;
6807             }
6808         }
6809     }
6810
6811   return 0;
6812 }
6813
6814 static const char *const reload_when_needed_name[] =
6815 {
6816   "RELOAD_FOR_INPUT",
6817   "RELOAD_FOR_OUTPUT",
6818   "RELOAD_FOR_INSN",
6819   "RELOAD_FOR_INPUT_ADDRESS",
6820   "RELOAD_FOR_INPADDR_ADDRESS",
6821   "RELOAD_FOR_OUTPUT_ADDRESS",
6822   "RELOAD_FOR_OUTADDR_ADDRESS",
6823   "RELOAD_FOR_OPERAND_ADDRESS",
6824   "RELOAD_FOR_OPADDR_ADDR",
6825   "RELOAD_OTHER",
6826   "RELOAD_FOR_OTHER_ADDRESS"
6827 };
6828
6829 static const char * const reg_class_names[] = REG_CLASS_NAMES;
6830
6831 /* These functions are used to print the variables set by 'find_reloads' */
6832
6833 void
6834 debug_reload_to_stream (f)
6835      FILE *f;
6836 {
6837   int r;
6838   const char *prefix;
6839
6840   if (! f)
6841     f = stderr;
6842   for (r = 0; r < n_reloads; r++)
6843     {
6844       fprintf (f, "Reload %d: ", r);
6845
6846       if (rld[r].in != 0)
6847         {
6848           fprintf (f, "reload_in (%s) = ",
6849                    GET_MODE_NAME (rld[r].inmode));
6850           print_inline_rtx (f, rld[r].in, 24);
6851           fprintf (f, "\n\t");
6852         }
6853
6854       if (rld[r].out != 0)
6855         {
6856           fprintf (f, "reload_out (%s) = ",
6857                    GET_MODE_NAME (rld[r].outmode));
6858           print_inline_rtx (f, rld[r].out, 24);
6859           fprintf (f, "\n\t");
6860         }
6861
6862       fprintf (f, "%s, ", reg_class_names[(int) rld[r].class]);
6863
6864       fprintf (f, "%s (opnum = %d)",
6865                reload_when_needed_name[(int) rld[r].when_needed],
6866                rld[r].opnum);
6867
6868       if (rld[r].optional)
6869         fprintf (f, ", optional");
6870
6871       if (rld[r].nongroup)
6872         fprintf (f, ", nongroup");
6873
6874       if (rld[r].inc != 0)
6875         fprintf (f, ", inc by %d", rld[r].inc);
6876
6877       if (rld[r].nocombine)
6878         fprintf (f, ", can't combine");
6879
6880       if (rld[r].secondary_p)
6881         fprintf (f, ", secondary_reload_p");
6882
6883       if (rld[r].in_reg != 0)
6884         {
6885           fprintf (f, "\n\treload_in_reg: ");
6886           print_inline_rtx (f, rld[r].in_reg, 24);
6887         }
6888
6889       if (rld[r].out_reg != 0)
6890         {
6891           fprintf (f, "\n\treload_out_reg: ");
6892           print_inline_rtx (f, rld[r].out_reg, 24);
6893         }
6894
6895       if (rld[r].reg_rtx != 0)
6896         {
6897           fprintf (f, "\n\treload_reg_rtx: ");
6898           print_inline_rtx (f, rld[r].reg_rtx, 24);
6899         }
6900
6901       prefix = "\n\t";
6902       if (rld[r].secondary_in_reload != -1)
6903         {
6904           fprintf (f, "%ssecondary_in_reload = %d",
6905                    prefix, rld[r].secondary_in_reload);
6906           prefix = ", ";
6907         }
6908
6909       if (rld[r].secondary_out_reload != -1)
6910         fprintf (f, "%ssecondary_out_reload = %d\n",
6911                  prefix, rld[r].secondary_out_reload);
6912
6913       prefix = "\n\t";
6914       if (rld[r].secondary_in_icode != CODE_FOR_nothing)
6915         {
6916           fprintf (f, "%ssecondary_in_icode = %s", prefix,
6917                    insn_data[rld[r].secondary_in_icode].name);
6918           prefix = ", ";
6919         }
6920
6921       if (rld[r].secondary_out_icode != CODE_FOR_nothing)
6922         fprintf (f, "%ssecondary_out_icode = %s", prefix,
6923                  insn_data[rld[r].secondary_out_icode].name);
6924
6925       fprintf (f, "\n");
6926     }
6927 }
6928
6929 void
6930 debug_reload ()
6931 {
6932   debug_reload_to_stream (stderr);
6933 }