OSDN Git Service

8f0b50e18d9c1457cbb819db8ed6d7b4951ef3c8
[pf3gnuchains/gcc-fork.git] / gcc / reg-stack.c
1 /* Register to Stack convert for GNU compiler.
2    Copyright (C) 1992, 1993, 1994, 1995, 1996, 1997, 1998,
3    1999, 2000 Free Software Foundation, Inc.
4
5    This file is part of GNU CC.
6
7    GNU CC is free software; you can redistribute it and/or modify
8    it under the terms of the GNU General Public License as published by
9    the Free Software Foundation; either version 2, or (at your option)
10    any later version.
11
12    GNU CC is distributed in the hope that it will be useful,
13    but WITHOUT ANY WARRANTY; without even the implied warranty of
14    MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
15    GNU General Public License for more details.
16
17    You should have received a copy of the GNU General Public License
18    along with GNU CC; see the file COPYING.  If not, write to
19    the Free Software Foundation, 59 Temple Place - Suite 330,
20    Boston, MA 02111-1307, USA.  */
21
22 /* This pass converts stack-like registers from the "flat register
23    file" model that gcc uses, to a stack convention that the 387 uses.
24
25    * The form of the input:
26
27    On input, the function consists of insn that have had their
28    registers fully allocated to a set of "virtual" registers.  Note that
29    the word "virtual" is used differently here than elsewhere in gcc: for
30    each virtual stack reg, there is a hard reg, but the mapping between
31    them is not known until this pass is run.  On output, hard register
32    numbers have been substituted, and various pop and exchange insns have
33    been emitted.  The hard register numbers and the virtual register
34    numbers completely overlap - before this pass, all stack register
35    numbers are virtual, and afterward they are all hard.
36
37    The virtual registers can be manipulated normally by gcc, and their
38    semantics are the same as for normal registers.  After the hard
39    register numbers are substituted, the semantics of an insn containing
40    stack-like regs are not the same as for an insn with normal regs: for
41    instance, it is not safe to delete an insn that appears to be a no-op
42    move.  In general, no insn containing hard regs should be changed
43    after this pass is done.
44
45    * The form of the output:
46
47    After this pass, hard register numbers represent the distance from
48    the current top of stack to the desired register.  A reference to
49    FIRST_STACK_REG references the top of stack, FIRST_STACK_REG + 1,
50    represents the register just below that, and so forth.  Also, REG_DEAD
51    notes indicate whether or not a stack register should be popped.
52
53    A "swap" insn looks like a parallel of two patterns, where each
54    pattern is a SET: one sets A to B, the other B to A.
55
56    A "push" or "load" insn is a SET whose SET_DEST is FIRST_STACK_REG
57    and whose SET_DEST is REG or MEM.  Any other SET_DEST, such as PLUS,
58    will replace the existing stack top, not push a new value.
59
60    A store insn is a SET whose SET_DEST is FIRST_STACK_REG, and whose
61    SET_SRC is REG or MEM.
62
63    The case where the SET_SRC and SET_DEST are both FIRST_STACK_REG
64    appears ambiguous.  As a special case, the presence of a REG_DEAD note
65    for FIRST_STACK_REG differentiates between a load insn and a pop.
66
67    If a REG_DEAD is present, the insn represents a "pop" that discards
68    the top of the register stack.  If there is no REG_DEAD note, then the
69    insn represents a "dup" or a push of the current top of stack onto the
70    stack.
71
72    * Methodology:
73
74    Existing REG_DEAD and REG_UNUSED notes for stack registers are
75    deleted and recreated from scratch.  REG_DEAD is never created for a
76    SET_DEST, only REG_UNUSED.
77
78    * asm_operands:
79
80    There are several rules on the usage of stack-like regs in
81    asm_operands insns.  These rules apply only to the operands that are
82    stack-like regs:
83
84    1. Given a set of input regs that die in an asm_operands, it is
85       necessary to know which are implicitly popped by the asm, and
86       which must be explicitly popped by gcc.
87
88         An input reg that is implicitly popped by the asm must be
89         explicitly clobbered, unless it is constrained to match an
90         output operand.
91
92    2. For any input reg that is implicitly popped by an asm, it is
93       necessary to know how to adjust the stack to compensate for the pop.
94       If any non-popped input is closer to the top of the reg-stack than
95       the implicitly popped reg, it would not be possible to know what the
96       stack looked like - it's not clear how the rest of the stack "slides
97       up".
98
99         All implicitly popped input regs must be closer to the top of
100         the reg-stack than any input that is not implicitly popped.
101
102    3. It is possible that if an input dies in an insn, reload might
103       use the input reg for an output reload.  Consider this example:
104
105                 asm ("foo" : "=t" (a) : "f" (b));
106
107       This asm says that input B is not popped by the asm, and that
108       the asm pushes a result onto the reg-stack, ie, the stack is one
109       deeper after the asm than it was before.  But, it is possible that
110       reload will think that it can use the same reg for both the input and
111       the output, if input B dies in this insn.
112
113         If any input operand uses the "f" constraint, all output reg
114         constraints must use the "&" earlyclobber.
115
116       The asm above would be written as
117
118                 asm ("foo" : "=&t" (a) : "f" (b));
119
120    4. Some operands need to be in particular places on the stack.  All
121       output operands fall in this category - there is no other way to
122       know which regs the outputs appear in unless the user indicates
123       this in the constraints.
124
125         Output operands must specifically indicate which reg an output
126         appears in after an asm.  "=f" is not allowed: the operand
127         constraints must select a class with a single reg.
128
129    5. Output operands may not be "inserted" between existing stack regs.
130       Since no 387 opcode uses a read/write operand, all output operands
131       are dead before the asm_operands, and are pushed by the asm_operands.
132       It makes no sense to push anywhere but the top of the reg-stack.
133
134         Output operands must start at the top of the reg-stack: output
135         operands may not "skip" a reg.
136
137    6. Some asm statements may need extra stack space for internal
138       calculations.  This can be guaranteed by clobbering stack registers
139       unrelated to the inputs and outputs.
140
141    Here are a couple of reasonable asms to want to write.  This asm
142    takes one input, which is internally popped, and produces two outputs.
143
144         asm ("fsincos" : "=t" (cos), "=u" (sin) : "0" (inp));
145
146    This asm takes two inputs, which are popped by the fyl2xp1 opcode,
147    and replaces them with one output.  The user must code the "st(1)"
148    clobber for reg-stack.c to know that fyl2xp1 pops both inputs.
149
150         asm ("fyl2xp1" : "=t" (result) : "0" (x), "u" (y) : "st(1)");
151
152 */
153 \f
154 #include "config.h"
155 #include "system.h"
156 #include "tree.h"
157 #include "rtl.h"
158 #include "tm_p.h"
159 #include "function.h"
160 #include "insn-config.h"
161 #include "regs.h"
162 #include "hard-reg-set.h"
163 #include "flags.h"
164 #include "insn-flags.h"
165 #include "toplev.h"
166 #include "recog.h"
167 #include "output.h"
168 #include "basic-block.h"
169 #include "varray.h"
170
171 #ifdef STACK_REGS
172
173 #define REG_STACK_SIZE (LAST_STACK_REG - FIRST_STACK_REG + 1)
174
175 /* This is the basic stack record.  TOP is an index into REG[] such
176    that REG[TOP] is the top of stack.  If TOP is -1 the stack is empty.
177
178    If TOP is -2, REG[] is not yet initialized.  Stack initialization
179    consists of placing each live reg in array `reg' and setting `top'
180    appropriately.
181
182    REG_SET indicates which registers are live.  */
183
184 typedef struct stack_def
185 {
186   int top;                      /* index to top stack element */
187   HARD_REG_SET reg_set;         /* set of live registers */
188   char reg[REG_STACK_SIZE];     /* register - stack mapping */
189 } *stack;
190
191 /* This is used to carry information about basic blocks.  It is 
192    attached to the AUX field of the standard CFG block.  */
193
194 typedef struct block_info_def
195 {
196   struct stack_def stack_in;    /* Input stack configuration.  */
197   HARD_REG_SET out_reg_set;     /* Stack regs live on output.  */
198   int done;                     /* True if block already converted.  */
199 } *block_info;
200
201 #define BLOCK_INFO(B)   ((block_info) (B)->aux)
202
203 /* Passed to change_stack to indicate where to emit insns.  */
204 enum emit_where
205 {
206   EMIT_AFTER,
207   EMIT_BEFORE
208 };
209
210 /* We use this array to cache info about insns, because otherwise we
211    spend too much time in stack_regs_mentioned_p. 
212
213    Indexed by insn UIDs.  A value of zero is uninitialized, one indicates
214    the insn uses stack registers, two indicates the insn does not use
215    stack registers.  */
216 static varray_type stack_regs_mentioned_data;
217
218 /* The block we're currently working on.  */
219 static basic_block current_block;
220
221 /* This is the register file for all register after conversion */
222 static rtx
223   FP_mode_reg[LAST_STACK_REG+1-FIRST_STACK_REG][(int) MAX_MACHINE_MODE];
224
225 #define FP_MODE_REG(regno,mode) \
226   (FP_mode_reg[(regno)-FIRST_STACK_REG][(int)(mode)])
227
228 /* Used to initialize uninitialized registers.  */
229 static rtx nan;
230
231 /* Forward declarations */
232
233 static int stack_regs_mentioned_p       PARAMS ((rtx pat));
234 static void straighten_stack            PARAMS ((rtx, stack));
235 static void pop_stack                   PARAMS ((stack, int));
236 static rtx *get_true_reg                PARAMS ((rtx *));
237
238 static int check_asm_stack_operands     PARAMS ((rtx));
239 static int get_asm_operand_n_inputs     PARAMS ((rtx));
240 static rtx stack_result                 PARAMS ((tree));
241 static void replace_reg                 PARAMS ((rtx *, int));
242 static void remove_regno_note           PARAMS ((rtx, enum reg_note, int));
243 static int get_hard_regnum              PARAMS ((stack, rtx));
244 static void delete_insn_for_stacker     PARAMS ((rtx));
245 static rtx emit_pop_insn                PARAMS ((rtx, stack, rtx,
246                                                enum emit_where));
247 static void emit_swap_insn              PARAMS ((rtx, stack, rtx));
248 static void move_for_stack_reg          PARAMS ((rtx, stack, rtx));
249 static int swap_rtx_condition_1         PARAMS ((rtx));
250 static int swap_rtx_condition           PARAMS ((rtx));
251 static void compare_for_stack_reg       PARAMS ((rtx, stack, rtx));
252 static void subst_stack_regs_pat        PARAMS ((rtx, stack, rtx));
253 static void subst_asm_stack_regs        PARAMS ((rtx, stack));
254 static void subst_stack_regs            PARAMS ((rtx, stack));
255 static void change_stack                PARAMS ((rtx, stack, stack,
256                                                enum emit_where));
257 static int convert_regs_entry           PARAMS ((void));
258 static void convert_regs_exit           PARAMS ((void));
259 static int convert_regs_1               PARAMS ((FILE *, basic_block));
260 static int convert_regs_2               PARAMS ((FILE *, basic_block));
261 static int convert_regs                 PARAMS ((FILE *));
262 static void print_stack                 PARAMS ((FILE *, stack));
263 static rtx next_flags_user              PARAMS ((rtx));
264 static void record_label_references     PARAMS ((rtx, rtx));
265 \f
266 /* Return non-zero if any stack register is mentioned somewhere within PAT.  */
267
268 static int
269 stack_regs_mentioned_p (pat)
270      rtx pat;
271 {
272   register const char *fmt;
273   register int i;
274
275   if (STACK_REG_P (pat))
276     return 1;
277
278   fmt = GET_RTX_FORMAT (GET_CODE (pat));
279   for (i = GET_RTX_LENGTH (GET_CODE (pat)) - 1; i >= 0; i--)
280     {
281       if (fmt[i] == 'E')
282         {
283           register int j;
284
285           for (j = XVECLEN (pat, i) - 1; j >= 0; j--)
286             if (stack_regs_mentioned_p (XVECEXP (pat, i, j)))
287               return 1;
288         }
289       else if (fmt[i] == 'e' && stack_regs_mentioned_p (XEXP (pat, i)))
290         return 1;
291     }
292
293   return 0;
294 }
295
296 /* Return nonzero if INSN mentions stacked registers, else return zero.  */
297
298 int
299 stack_regs_mentioned (insn)
300      rtx insn;
301 {
302   unsigned int uid, max;
303   int test;
304
305   if (GET_RTX_CLASS (GET_CODE (insn)) != 'i')
306     return 0;
307
308   uid = INSN_UID (insn);
309   max = VARRAY_SIZE (stack_regs_mentioned_data);
310   if (uid >= max)
311     {
312       /* Allocate some extra size to avoid too many reallocs, but
313          do not grow too quickly.  */
314       max = uid + uid / 20;
315       VARRAY_GROW (stack_regs_mentioned_data, max);
316     }
317
318   test = VARRAY_CHAR (stack_regs_mentioned_data, uid);
319   if (test == 0)
320     {
321       /* This insn has yet to be examined.  Do so now.  */
322       test = stack_regs_mentioned_p (PATTERN (insn)) ? 1 : 2;
323       VARRAY_CHAR (stack_regs_mentioned_data, uid) = test;
324     }
325
326   return test == 1;
327 }
328 \f
329 static rtx ix86_flags_rtx;
330
331 static rtx
332 next_flags_user (insn)
333      rtx insn;
334 {
335   /* Search forward looking for the first use of this value. 
336      Stop at block boundaries.  */
337   /* ??? This really cries for BLOCK_END!  */
338
339   while (1)
340     {
341       insn = NEXT_INSN (insn);
342       if (!insn)
343         return NULL_RTX;
344
345       if (GET_RTX_CLASS (GET_CODE (insn)) == 'i'
346           && reg_mentioned_p (ix86_flags_rtx, PATTERN (insn)))
347         return insn;
348
349       if (GET_CODE (insn) == JUMP_INSN
350           || GET_CODE (insn) == CODE_LABEL
351           || GET_CODE (insn) == CALL_INSN)
352         return NULL_RTX;
353     }
354 }
355 \f
356 /* Reorganise the stack into ascending numbers,
357    after this insn.  */
358
359 static void
360 straighten_stack (insn, regstack)
361      rtx insn;
362      stack regstack;
363 {
364   struct stack_def temp_stack;
365   int top;
366
367   /* If there is only a single register on the stack, then the stack is
368      already in increasing order and no reorganization is needed.
369
370      Similarly if the stack is empty.  */
371   if (regstack->top <= 0)
372     return;
373
374   COPY_HARD_REG_SET (temp_stack.reg_set, regstack->reg_set);
375
376   for (top = temp_stack.top = regstack->top; top >= 0; top--)
377     temp_stack.reg[top] = FIRST_STACK_REG + temp_stack.top - top;
378   
379   change_stack (insn, regstack, &temp_stack, EMIT_AFTER);
380 }
381
382 /* Pop a register from the stack */
383
384 static void
385 pop_stack (regstack, regno)
386      stack regstack;
387      int   regno;
388 {
389   int top = regstack->top;
390
391   CLEAR_HARD_REG_BIT (regstack->reg_set, regno);
392   regstack->top--;
393   /* If regno was not at the top of stack then adjust stack */
394   if (regstack->reg [top] != regno)
395     {
396       int i;
397       for (i = regstack->top; i >= 0; i--)
398         if (regstack->reg [i] == regno)
399           {
400             int j;
401             for (j = i; j < top; j++)
402               regstack->reg [j] = regstack->reg [j + 1];
403             break;
404           }
405     }
406 }
407 \f
408 /* Convert register usage from "flat" register file usage to a "stack
409    register file.  FIRST is the first insn in the function, FILE is the
410    dump file, if used.
411
412    Construct a CFG and run life analysis.  Then convert each insn one
413    by one.  Run a last jump_optimize pass, if optimizing, to eliminate
414    code duplication created when the converter inserts pop insns on
415    the edges.  */
416
417 void
418 reg_to_stack (first, file)
419      rtx first;
420      FILE *file;
421 {
422   int i;
423   int max_uid;
424   block_info bi;
425
426   /* See if there is something to do.  Flow analysis is quite
427      expensive so we might save some compilation time.  */
428   for (i = FIRST_STACK_REG; i <= LAST_STACK_REG; i++)
429     if (regs_ever_live[i])
430       break;
431   if (i > LAST_STACK_REG)
432     return;
433
434   /* Ok, floating point instructions exist.  If not optimizing, 
435      build the CFG and run life analysis.  */
436   find_basic_blocks (first, max_reg_num (), file);
437   count_or_remove_death_notes (NULL, 1);
438   life_analysis (first, file, PROP_DEATH_NOTES);
439
440   /* Set up block info for each basic block.  */
441   bi = (block_info) xcalloc ((n_basic_blocks + 1), sizeof (*bi));
442   for (i = n_basic_blocks - 1; i >= 0; --i)
443     BASIC_BLOCK (i)->aux = bi + i;
444   EXIT_BLOCK_PTR->aux = bi + n_basic_blocks;
445
446   /* Create the replacement registers up front.  */
447   for (i = FIRST_STACK_REG; i <= LAST_STACK_REG; i++)
448     {
449       enum machine_mode mode;
450       for (mode = GET_CLASS_NARROWEST_MODE (MODE_FLOAT);
451            mode != VOIDmode;
452            mode = GET_MODE_WIDER_MODE (mode))
453         FP_MODE_REG (i, mode) = gen_rtx_REG (mode, i);
454       for (mode = GET_CLASS_NARROWEST_MODE (MODE_COMPLEX_FLOAT);
455            mode != VOIDmode;
456            mode = GET_MODE_WIDER_MODE (mode))
457         FP_MODE_REG (i, mode) = gen_rtx_REG (mode, i);
458     }
459
460   ix86_flags_rtx = gen_rtx_REG (CCmode, FLAGS_REG);
461
462   /* A QNaN for initializing uninitialized variables.  
463
464      ??? We can't load from constant memory in PIC mode, because
465      we're insertting these instructions before the prologue and
466      the PIC register hasn't been set up.  In that case, fall back
467      on zero, which we can get from `ldz'.  */
468
469   if (flag_pic)
470     nan = CONST0_RTX (SFmode);
471   else
472     {
473       nan = gen_lowpart (SFmode, GEN_INT (0x7fc00000));
474       nan = force_const_mem (SFmode, nan);
475     }
476
477   /* Allocate a cache for stack_regs_mentioned.  */
478   max_uid = get_max_uid ();
479   VARRAY_CHAR_INIT (stack_regs_mentioned_data, max_uid + 1,
480                     "stack_regs_mentioned cache");
481
482   if (convert_regs (file) && optimize)
483     {
484       jump_optimize (first, JUMP_CROSS_JUMP_DEATH_MATTERS,
485                      !JUMP_NOOP_MOVES, !JUMP_AFTER_REGSCAN);
486     }
487
488   /* Clean up.  */
489   VARRAY_FREE (stack_regs_mentioned_data);
490   free (bi);
491 }
492 \f
493 /* Check PAT, which is in INSN, for LABEL_REFs.  Add INSN to the
494    label's chain of references, and note which insn contains each
495    reference.  */
496
497 static void
498 record_label_references (insn, pat)
499      rtx insn, pat;
500 {
501   register enum rtx_code code = GET_CODE (pat);
502   register int i;
503   register const char *fmt;
504
505   if (code == LABEL_REF)
506     {
507       register rtx label = XEXP (pat, 0);
508       register rtx ref;
509
510       if (GET_CODE (label) != CODE_LABEL)
511         abort ();
512
513       /* If this is an undefined label, LABEL_REFS (label) contains
514          garbage.  */
515       if (INSN_UID (label) == 0)
516         return;
517
518       /* Don't make a duplicate in the code_label's chain.  */
519
520       for (ref = LABEL_REFS (label);
521            ref && ref != label;
522            ref = LABEL_NEXTREF (ref))
523         if (CONTAINING_INSN (ref) == insn)
524           return;
525
526       CONTAINING_INSN (pat) = insn;
527       LABEL_NEXTREF (pat) = LABEL_REFS (label);
528       LABEL_REFS (label) = pat;
529
530       return;
531     }
532
533   fmt = GET_RTX_FORMAT (code);
534   for (i = GET_RTX_LENGTH (code) - 1; i >= 0; i--)
535     {
536       if (fmt[i] == 'e')
537         record_label_references (insn, XEXP (pat, i));
538       if (fmt[i] == 'E')
539         {
540           register int j;
541           for (j = 0; j < XVECLEN (pat, i); j++)
542             record_label_references (insn, XVECEXP (pat, i, j));
543         }
544     }
545 }
546 \f
547 /* Return a pointer to the REG expression within PAT.  If PAT is not a
548    REG, possible enclosed by a conversion rtx, return the inner part of
549    PAT that stopped the search.  */
550
551 static rtx *
552 get_true_reg (pat)
553      rtx *pat;
554 {
555   for (;;)
556     switch (GET_CODE (*pat))
557       {
558       case SUBREG:
559         /* Eliminate FP subregister accesses in favour of the
560            actual FP register in use.  */
561         {
562           rtx subreg;
563           if (FP_REG_P (subreg = SUBREG_REG (*pat)))
564             {
565               *pat = FP_MODE_REG (REGNO (subreg) + SUBREG_WORD (*pat),
566                                   GET_MODE (subreg));
567             default:
568               return pat;
569             }
570         }
571       case FLOAT:
572       case FIX:
573       case FLOAT_EXTEND:
574         pat = & XEXP (*pat, 0);
575       }
576 }
577 \f
578 /* There are many rules that an asm statement for stack-like regs must
579    follow.  Those rules are explained at the top of this file: the rule
580    numbers below refer to that explanation.  */
581
582 static int
583 check_asm_stack_operands (insn)
584      rtx insn;
585 {
586   int i;
587   int n_clobbers;
588   int malformed_asm = 0;
589   rtx body = PATTERN (insn);
590
591   char reg_used_as_output[FIRST_PSEUDO_REGISTER];
592   char implicitly_dies[FIRST_PSEUDO_REGISTER];
593   int alt;
594
595   rtx *clobber_reg = 0;
596   int n_inputs, n_outputs;
597
598   /* Find out what the constraints require.  If no constraint
599      alternative matches, this asm is malformed.  */
600   extract_insn (insn);
601   constrain_operands (1);
602   alt = which_alternative;
603
604   preprocess_constraints ();
605
606   n_inputs = get_asm_operand_n_inputs (body);
607   n_outputs = recog_data.n_operands - n_inputs;
608
609   if (alt < 0)
610     {
611       malformed_asm = 1;
612       /* Avoid further trouble with this insn.  */
613       PATTERN (insn) = gen_rtx_USE (VOIDmode, const0_rtx);
614       return 0;
615     }
616
617   /* Strip SUBREGs here to make the following code simpler.  */
618   for (i = 0; i < recog_data.n_operands; i++)
619     if (GET_CODE (recog_data.operand[i]) == SUBREG
620         && GET_CODE (SUBREG_REG (recog_data.operand[i])) == REG)
621       recog_data.operand[i] = SUBREG_REG (recog_data.operand[i]);
622
623   /* Set up CLOBBER_REG.  */
624
625   n_clobbers = 0;
626
627   if (GET_CODE (body) == PARALLEL)
628     {
629       clobber_reg = (rtx *) alloca (XVECLEN (body, 0) * sizeof (rtx));
630
631       for (i = 0; i < XVECLEN (body, 0); i++)
632         if (GET_CODE (XVECEXP (body, 0, i)) == CLOBBER)
633           {
634             rtx clobber = XVECEXP (body, 0, i);
635             rtx reg = XEXP (clobber, 0);
636
637             if (GET_CODE (reg) == SUBREG && GET_CODE (SUBREG_REG (reg)) == REG)
638               reg = SUBREG_REG (reg);
639
640             if (STACK_REG_P (reg))
641               {
642                 clobber_reg[n_clobbers] = reg;
643                 n_clobbers++;
644               }
645           }
646     }
647
648   /* Enforce rule #4: Output operands must specifically indicate which
649      reg an output appears in after an asm.  "=f" is not allowed: the
650      operand constraints must select a class with a single reg.
651
652      Also enforce rule #5: Output operands must start at the top of
653      the reg-stack: output operands may not "skip" a reg.  */
654
655   memset (reg_used_as_output, 0, sizeof (reg_used_as_output));
656   for (i = 0; i < n_outputs; i++)
657     if (STACK_REG_P (recog_data.operand[i]))
658       {
659         if (reg_class_size[(int) recog_op_alt[i][alt].class] != 1)
660           {
661             error_for_asm (insn, "Output constraint %d must specify a single register", i);
662             malformed_asm = 1;
663           }
664         else
665           reg_used_as_output[REGNO (recog_data.operand[i])] = 1;
666       }
667
668
669   /* Search for first non-popped reg.  */
670   for (i = FIRST_STACK_REG; i < LAST_STACK_REG + 1; i++)
671     if (! reg_used_as_output[i])
672       break;
673
674   /* If there are any other popped regs, that's an error.  */
675   for (; i < LAST_STACK_REG + 1; i++)
676     if (reg_used_as_output[i])
677       break;
678
679   if (i != LAST_STACK_REG + 1)
680     {
681       error_for_asm (insn, "Output regs must be grouped at top of stack");
682       malformed_asm = 1;
683     }
684
685   /* Enforce rule #2: All implicitly popped input regs must be closer
686      to the top of the reg-stack than any input that is not implicitly
687      popped.  */
688
689   memset (implicitly_dies, 0, sizeof (implicitly_dies));
690   for (i = n_outputs; i < n_outputs + n_inputs; i++)
691     if (STACK_REG_P (recog_data.operand[i]))
692       {
693         /* An input reg is implicitly popped if it is tied to an
694            output, or if there is a CLOBBER for it.  */
695         int j;
696
697         for (j = 0; j < n_clobbers; j++)
698           if (operands_match_p (clobber_reg[j], recog_data.operand[i]))
699             break;
700
701         if (j < n_clobbers || recog_op_alt[i][alt].matches >= 0)
702           implicitly_dies[REGNO (recog_data.operand[i])] = 1;
703       }
704
705   /* Search for first non-popped reg.  */
706   for (i = FIRST_STACK_REG; i < LAST_STACK_REG + 1; i++)
707     if (! implicitly_dies[i])
708       break;
709
710   /* If there are any other popped regs, that's an error.  */
711   for (; i < LAST_STACK_REG + 1; i++)
712     if (implicitly_dies[i])
713       break;
714
715   if (i != LAST_STACK_REG + 1)
716     {
717       error_for_asm (insn,
718                      "Implicitly popped regs must be grouped at top of stack");
719       malformed_asm = 1;
720     }
721
722   /* Enfore rule #3: If any input operand uses the "f" constraint, all
723      output constraints must use the "&" earlyclobber.
724
725      ??? Detect this more deterministically by having constrain_asm_operands
726      record any earlyclobber.  */
727
728   for (i = n_outputs; i < n_outputs + n_inputs; i++)
729     if (recog_op_alt[i][alt].matches == -1)
730       {
731         int j;
732
733         for (j = 0; j < n_outputs; j++)
734           if (operands_match_p (recog_data.operand[j], recog_data.operand[i]))
735             {
736               error_for_asm (insn,
737                              "Output operand %d must use `&' constraint", j);
738               malformed_asm = 1;
739             }
740       }
741
742   if (malformed_asm)
743     {
744       /* Avoid further trouble with this insn.  */
745       PATTERN (insn) = gen_rtx_USE (VOIDmode, const0_rtx);
746       return 0;
747     }
748
749   return 1;
750 }
751 \f
752 /* Calculate the number of inputs and outputs in BODY, an
753    asm_operands.  N_OPERANDS is the total number of operands, and
754    N_INPUTS and N_OUTPUTS are pointers to ints into which the results are
755    placed.  */
756
757 static int
758 get_asm_operand_n_inputs (body)
759      rtx body;
760 {
761   if (GET_CODE (body) == SET && GET_CODE (SET_SRC (body)) == ASM_OPERANDS)
762     return ASM_OPERANDS_INPUT_LENGTH (SET_SRC (body));
763
764   else if (GET_CODE (body) == ASM_OPERANDS)
765     return ASM_OPERANDS_INPUT_LENGTH (body);
766
767   else if (GET_CODE (body) == PARALLEL
768            && GET_CODE (XVECEXP (body, 0, 0)) == SET)
769     return ASM_OPERANDS_INPUT_LENGTH (SET_SRC (XVECEXP (body, 0, 0)));
770
771   else if (GET_CODE (body) == PARALLEL
772            && GET_CODE (XVECEXP (body, 0, 0)) == ASM_OPERANDS)
773     return ASM_OPERANDS_INPUT_LENGTH (XVECEXP (body, 0, 0));
774
775   abort ();
776 }
777
778 /* If current function returns its result in an fp stack register,
779    return the REG.  Otherwise, return 0.  */
780
781 static rtx
782 stack_result (decl)
783      tree decl;
784 {
785   rtx result;
786
787   /* If the value is supposed to be returned in memory, then clearly
788      it is not returned in a stack register.  */
789   if (aggregate_value_p (DECL_RESULT (decl)))
790     return 0;
791
792   result = DECL_RTL (DECL_RESULT (decl));
793   /* ?!?  What is this code supposed to do?  Can this code actually
794      trigger if we kick out aggregates above?  */
795   if (result != 0
796       && ! (GET_CODE (result) == REG
797             && REGNO (result) < FIRST_PSEUDO_REGISTER))
798     {
799 #ifdef FUNCTION_OUTGOING_VALUE
800       result
801         = FUNCTION_OUTGOING_VALUE (TREE_TYPE (DECL_RESULT (decl)), decl);
802 #else
803       result = FUNCTION_VALUE (TREE_TYPE (DECL_RESULT (decl)), decl);
804 #endif
805     }
806
807   return result != 0 && STACK_REG_P (result) ? result : 0;
808 }
809 \f
810
811 /*
812  * This section deals with stack register substitution, and forms the second
813  * pass over the RTL.
814  */
815
816 /* Replace REG, which is a pointer to a stack reg RTX, with an RTX for
817    the desired hard REGNO.  */
818
819 static void
820 replace_reg (reg, regno)
821      rtx *reg;
822      int regno;
823 {
824   if (regno < FIRST_STACK_REG || regno > LAST_STACK_REG
825       || ! STACK_REG_P (*reg))
826     abort ();
827
828   switch (GET_MODE_CLASS (GET_MODE (*reg)))
829     {
830     default: abort ();
831     case MODE_FLOAT:
832     case MODE_COMPLEX_FLOAT:;
833     }
834
835   *reg = FP_MODE_REG (regno, GET_MODE (*reg));
836 }
837
838 /* Remove a note of type NOTE, which must be found, for register
839    number REGNO from INSN.  Remove only one such note.  */
840
841 static void
842 remove_regno_note (insn, note, regno)
843      rtx insn;
844      enum reg_note note;
845      int regno;
846 {
847   register rtx *note_link, this;
848
849   note_link = &REG_NOTES(insn);
850   for (this = *note_link; this; this = XEXP (this, 1))
851     if (REG_NOTE_KIND (this) == note
852         && REG_P (XEXP (this, 0)) && REGNO (XEXP (this, 0)) == regno)
853       {
854         *note_link = XEXP (this, 1);
855         return;
856       }
857     else
858       note_link = &XEXP (this, 1);
859
860   abort ();
861 }
862
863 /* Find the hard register number of virtual register REG in REGSTACK.
864    The hard register number is relative to the top of the stack.  -1 is
865    returned if the register is not found.  */
866
867 static int
868 get_hard_regnum (regstack, reg)
869      stack regstack;
870      rtx reg;
871 {
872   int i;
873
874   if (! STACK_REG_P (reg))
875     abort ();
876
877   for (i = regstack->top; i >= 0; i--)
878     if (regstack->reg[i] == REGNO (reg))
879       break;
880
881   return i >= 0 ? (FIRST_STACK_REG + regstack->top - i) : -1;
882 }
883
884 /* Delete INSN from the RTL.  Mark the insn, but don't remove it from
885    the chain of insns.  Doing so could confuse block_begin and block_end
886    if this were the only insn in the block.  */
887
888 static void
889 delete_insn_for_stacker (insn)
890      rtx insn;
891 {
892   PUT_CODE (insn, NOTE);
893   NOTE_LINE_NUMBER (insn) = NOTE_INSN_DELETED;
894   NOTE_SOURCE_FILE (insn) = 0;
895 }
896 \f
897 /* Emit an insn to pop virtual register REG before or after INSN.
898    REGSTACK is the stack state after INSN and is updated to reflect this
899    pop.  WHEN is either emit_insn_before or emit_insn_after.  A pop insn
900    is represented as a SET whose destination is the register to be popped
901    and source is the top of stack.  A death note for the top of stack
902    cases the movdf pattern to pop.  */
903
904 static rtx
905 emit_pop_insn (insn, regstack, reg, where)
906      rtx insn;
907      stack regstack;
908      rtx reg;
909      enum emit_where where;
910 {
911   rtx pop_insn, pop_rtx;
912   int hard_regno;
913
914   hard_regno = get_hard_regnum (regstack, reg);
915
916   if (hard_regno < FIRST_STACK_REG)
917     abort ();
918
919   pop_rtx = gen_rtx_SET (VOIDmode, FP_MODE_REG (hard_regno, DFmode),
920                          FP_MODE_REG (FIRST_STACK_REG, DFmode));
921
922   if (where == EMIT_AFTER)
923     pop_insn = emit_block_insn_after (pop_rtx, insn, current_block);
924   else
925     pop_insn = emit_block_insn_before (pop_rtx, insn, current_block);
926
927   REG_NOTES (pop_insn)
928     = gen_rtx_EXPR_LIST (REG_DEAD, FP_MODE_REG (FIRST_STACK_REG, DFmode),
929                          REG_NOTES (pop_insn));
930
931   regstack->reg[regstack->top - (hard_regno - FIRST_STACK_REG)]
932     = regstack->reg[regstack->top];
933   regstack->top -= 1;
934   CLEAR_HARD_REG_BIT (regstack->reg_set, REGNO (reg));
935
936   return pop_insn;
937 }
938 \f
939 /* Emit an insn before or after INSN to swap virtual register REG with
940    the top of stack.  REGSTACK is the stack state before the swap, and
941    is updated to reflect the swap.  A swap insn is represented as a
942    PARALLEL of two patterns: each pattern moves one reg to the other.
943
944    If REG is already at the top of the stack, no insn is emitted.  */
945
946 static void
947 emit_swap_insn (insn, regstack, reg)
948      rtx insn;
949      stack regstack;
950      rtx reg;
951 {
952   int hard_regno;
953   rtx swap_rtx;
954   int tmp, other_reg;           /* swap regno temps */
955   rtx i1;                       /* the stack-reg insn prior to INSN */
956   rtx i1set = NULL_RTX;         /* the SET rtx within I1 */
957
958   hard_regno = get_hard_regnum (regstack, reg);
959
960   if (hard_regno < FIRST_STACK_REG)
961     abort ();
962   if (hard_regno == FIRST_STACK_REG)
963     return;
964
965   other_reg = regstack->top - (hard_regno - FIRST_STACK_REG);
966
967   tmp = regstack->reg[other_reg];
968   regstack->reg[other_reg] = regstack->reg[regstack->top];
969   regstack->reg[regstack->top] = tmp;
970
971   /* Find the previous insn involving stack regs, but don't pass a
972      block boundary.  */
973   i1 = NULL;
974   if (current_block && insn != current_block->head)
975     {
976       rtx tmp = PREV_INSN (insn);
977       rtx limit = PREV_INSN (current_block->head);
978       while (tmp != limit)
979         {
980           if (GET_CODE (tmp) == CODE_LABEL
981               || NOTE_INSN_BASIC_BLOCK_P (tmp)
982               || (GET_CODE (tmp) == INSN
983                   && stack_regs_mentioned (tmp)))
984             {
985               i1 = tmp;
986               break;
987             }
988           tmp = PREV_INSN (tmp);
989         }
990     }
991
992   if (i1 != NULL_RTX
993       && (i1set = single_set (i1)) != NULL_RTX)
994     {
995       rtx i1src = *get_true_reg (&SET_SRC (i1set));
996       rtx i1dest = *get_true_reg (&SET_DEST (i1set));
997
998       /* If the previous register stack push was from the reg we are to
999          swap with, omit the swap.  */
1000
1001       if (GET_CODE (i1dest) == REG && REGNO (i1dest) == FIRST_STACK_REG
1002           && GET_CODE (i1src) == REG && REGNO (i1src) == hard_regno - 1
1003           && find_regno_note (i1, REG_DEAD, FIRST_STACK_REG) == NULL_RTX)
1004         return;
1005
1006       /* If the previous insn wrote to the reg we are to swap with,
1007          omit the swap.  */
1008
1009       if (GET_CODE (i1dest) == REG && REGNO (i1dest) == hard_regno
1010           && GET_CODE (i1src) == REG && REGNO (i1src) == FIRST_STACK_REG
1011           && find_regno_note (i1, REG_DEAD, FIRST_STACK_REG) == NULL_RTX)
1012         return;
1013     }
1014
1015   swap_rtx = gen_swapxf (FP_MODE_REG (hard_regno, XFmode),
1016                          FP_MODE_REG (FIRST_STACK_REG, XFmode));
1017
1018   if (i1)
1019     emit_block_insn_after (swap_rtx, i1, current_block);
1020   else if (current_block)
1021     emit_block_insn_before (swap_rtx, current_block->head, current_block);
1022   else
1023     emit_insn_before (swap_rtx, insn);
1024 }
1025 \f
1026 /* Handle a move to or from a stack register in PAT, which is in INSN.
1027    REGSTACK is the current stack.  */
1028
1029 static void
1030 move_for_stack_reg (insn, regstack, pat)
1031      rtx insn;
1032      stack regstack;
1033      rtx pat;
1034 {
1035   rtx *psrc =  get_true_reg (&SET_SRC (pat));
1036   rtx *pdest = get_true_reg (&SET_DEST (pat));
1037   rtx src, dest;
1038   rtx note;
1039
1040   src = *psrc; dest = *pdest;
1041
1042   if (STACK_REG_P (src) && STACK_REG_P (dest))
1043     {
1044       /* Write from one stack reg to another.  If SRC dies here, then
1045          just change the register mapping and delete the insn.  */
1046
1047       note = find_regno_note (insn, REG_DEAD, REGNO (src));
1048       if (note)
1049         {
1050           int i;
1051
1052           /* If this is a no-op move, there must not be a REG_DEAD note.  */
1053           if (REGNO (src) == REGNO (dest))
1054             abort ();
1055
1056           for (i = regstack->top; i >= 0; i--)
1057             if (regstack->reg[i] == REGNO (src))
1058               break;
1059
1060           /* The source must be live, and the dest must be dead.  */
1061           if (i < 0 || get_hard_regnum (regstack, dest) >= FIRST_STACK_REG)
1062             abort ();
1063
1064           /* It is possible that the dest is unused after this insn.
1065              If so, just pop the src.  */
1066
1067           if (find_regno_note (insn, REG_UNUSED, REGNO (dest)))
1068             {
1069               emit_pop_insn (insn, regstack, src, EMIT_AFTER);
1070
1071               delete_insn_for_stacker (insn);
1072               return;
1073             }
1074
1075           regstack->reg[i] = REGNO (dest);
1076
1077           SET_HARD_REG_BIT (regstack->reg_set, REGNO (dest));
1078           CLEAR_HARD_REG_BIT (regstack->reg_set, REGNO (src));
1079
1080           delete_insn_for_stacker (insn);
1081
1082           return;
1083         }
1084
1085       /* The source reg does not die.  */
1086
1087       /* If this appears to be a no-op move, delete it, or else it
1088          will confuse the machine description output patterns. But if
1089          it is REG_UNUSED, we must pop the reg now, as per-insn processing
1090          for REG_UNUSED will not work for deleted insns.  */
1091
1092       if (REGNO (src) == REGNO (dest))
1093         {
1094           if (find_regno_note (insn, REG_UNUSED, REGNO (dest)))
1095             emit_pop_insn (insn, regstack, dest, EMIT_AFTER);
1096
1097           delete_insn_for_stacker (insn);
1098           return;
1099         }
1100
1101       /* The destination ought to be dead */
1102       if (get_hard_regnum (regstack, dest) >= FIRST_STACK_REG)
1103         abort ();
1104
1105       replace_reg (psrc, get_hard_regnum (regstack, src));
1106
1107       regstack->reg[++regstack->top] = REGNO (dest);
1108       SET_HARD_REG_BIT (regstack->reg_set, REGNO (dest));
1109       replace_reg (pdest, FIRST_STACK_REG);
1110     }
1111   else if (STACK_REG_P (src))
1112     {
1113       /* Save from a stack reg to MEM, or possibly integer reg.  Since
1114          only top of stack may be saved, emit an exchange first if
1115          needs be.  */
1116
1117       emit_swap_insn (insn, regstack, src);
1118
1119       note = find_regno_note (insn, REG_DEAD, REGNO (src));
1120       if (note)
1121         {
1122           replace_reg (&XEXP (note, 0), FIRST_STACK_REG);
1123           regstack->top--;
1124           CLEAR_HARD_REG_BIT (regstack->reg_set, REGNO (src));
1125         }
1126       else if (GET_MODE (src) == XFmode && regstack->top < REG_STACK_SIZE - 1)
1127         {
1128           /* A 387 cannot write an XFmode value to a MEM without
1129              clobbering the source reg.  The output code can handle
1130              this by reading back the value from the MEM.
1131              But it is more efficient to use a temp register if one is
1132              available.  Push the source value here if the register
1133              stack is not full, and then write the value to memory via
1134              a pop.  */
1135           rtx push_rtx, push_insn;
1136           rtx top_stack_reg = FP_MODE_REG (FIRST_STACK_REG, XFmode);
1137
1138           push_rtx = gen_movxf (top_stack_reg, top_stack_reg);
1139           push_insn = emit_insn_before (push_rtx, insn);
1140           REG_NOTES (insn) = gen_rtx_EXPR_LIST (REG_DEAD, top_stack_reg,
1141                                                 REG_NOTES (insn));
1142         }
1143
1144       replace_reg (psrc, FIRST_STACK_REG);
1145     }
1146   else if (STACK_REG_P (dest))
1147     {
1148       /* Load from MEM, or possibly integer REG or constant, into the
1149          stack regs.  The actual target is always the top of the
1150          stack. The stack mapping is changed to reflect that DEST is
1151          now at top of stack.  */
1152
1153       /* The destination ought to be dead */
1154       if (get_hard_regnum (regstack, dest) >= FIRST_STACK_REG)
1155         abort ();
1156
1157       if (regstack->top >= REG_STACK_SIZE)
1158         abort ();
1159
1160       regstack->reg[++regstack->top] = REGNO (dest);
1161       SET_HARD_REG_BIT (regstack->reg_set, REGNO (dest));
1162       replace_reg (pdest, FIRST_STACK_REG);
1163     }
1164   else
1165     abort ();
1166 }
1167 \f
1168 /* Swap the condition on a branch, if there is one.  Return true if we
1169    found a condition to swap.  False if the condition was not used as
1170    such. */
1171
1172 static int
1173 swap_rtx_condition_1 (pat)
1174      rtx pat;
1175 {
1176   register const char *fmt;
1177   register int i, r = 0;
1178
1179   if (GET_RTX_CLASS (GET_CODE (pat)) == '<')
1180     {
1181       PUT_CODE (pat, swap_condition (GET_CODE (pat)));
1182       r = 1;
1183     }
1184   else
1185     {
1186       fmt = GET_RTX_FORMAT (GET_CODE (pat));
1187       for (i = GET_RTX_LENGTH (GET_CODE (pat)) - 1; i >= 0; i--)
1188         {
1189           if (fmt[i] == 'E')
1190             {
1191               register int j;
1192
1193               for (j = XVECLEN (pat, i) - 1; j >= 0; j--)
1194                 r |= swap_rtx_condition_1 (XVECEXP (pat, i, j));
1195             }
1196           else if (fmt[i] == 'e')
1197             r |= swap_rtx_condition_1 (XEXP (pat, i));
1198         }
1199     }
1200
1201   return r;
1202 }
1203
1204 static int
1205 swap_rtx_condition (insn)
1206      rtx insn;
1207 {
1208   rtx pat = PATTERN (insn);
1209
1210   /* We're looking for a single set to cc0 or an HImode temporary.  */
1211
1212   if (GET_CODE (pat) == SET
1213       && GET_CODE (SET_DEST (pat)) == REG
1214       && REGNO (SET_DEST (pat)) == FLAGS_REG)
1215     {
1216       insn = next_flags_user (insn);
1217       if (insn == NULL_RTX)
1218         return 0;
1219       pat = PATTERN (insn);
1220     }
1221
1222   /* See if this is, or ends in, a fnstsw, aka unspec 9.  If so, we're
1223      not doing anything with the cc value right now.  We may be able to
1224      search for one though.  */
1225
1226   if (GET_CODE (pat) == SET
1227       && GET_CODE (SET_SRC (pat)) == UNSPEC
1228       && XINT (SET_SRC (pat), 1) == 9)
1229     {
1230       rtx dest = SET_DEST (pat);
1231
1232       /* Search forward looking for the first use of this value. 
1233          Stop at block boundaries.  */
1234       /* ??? This really cries for BLOCK_END!  */
1235       while (1)
1236         {
1237           insn = NEXT_INSN (insn);
1238           if (insn == NULL_RTX)
1239             return 0;
1240           if (GET_RTX_CLASS (GET_CODE (insn)) == 'i'
1241               && reg_mentioned_p (dest, insn))
1242             break;
1243           if (GET_CODE (insn) == JUMP_INSN)
1244             return 0;
1245           if (GET_CODE (insn) == CODE_LABEL)
1246             return 0;
1247         }
1248
1249       /* So we've found the insn using this value.  If it is anything
1250          other than sahf, aka unspec 10, or the value does not die
1251          (meaning we'd have to search further), then we must give up.  */
1252       pat = PATTERN (insn);
1253       if (GET_CODE (pat) != SET
1254           || GET_CODE (SET_SRC (pat)) != UNSPEC
1255           || XINT (SET_SRC (pat), 1) != 10
1256           || ! dead_or_set_p (insn, dest))
1257         return 0;
1258
1259       /* Now we are prepared to handle this as a normal cc0 setter.  */
1260       insn = next_flags_user (insn);
1261       if (insn == NULL_RTX)
1262         return 0;
1263       pat = PATTERN (insn);
1264     }
1265
1266   return swap_rtx_condition_1 (pat);
1267 }
1268
1269 /* Handle a comparison.  Special care needs to be taken to avoid
1270    causing comparisons that a 387 cannot do correctly, such as EQ.
1271
1272    Also, a pop insn may need to be emitted.  The 387 does have an
1273    `fcompp' insn that can pop two regs, but it is sometimes too expensive
1274    to do this - a `fcomp' followed by a `fstpl %st(0)' may be easier to
1275    set up.  */
1276
1277 static void
1278 compare_for_stack_reg (insn, regstack, pat_src)
1279      rtx insn;
1280      stack regstack;
1281      rtx pat_src;
1282 {
1283   rtx *src1, *src2;
1284   rtx src1_note, src2_note;
1285   rtx flags_user;
1286
1287   src1 = get_true_reg (&XEXP (pat_src, 0));
1288   src2 = get_true_reg (&XEXP (pat_src, 1));
1289   flags_user = next_flags_user (insn);
1290
1291   /* ??? If fxch turns out to be cheaper than fstp, give priority to
1292      registers that die in this insn - move those to stack top first.  */
1293   if ((! STACK_REG_P (*src1)
1294        || (STACK_REG_P (*src2)
1295            && get_hard_regnum (regstack, *src2) == FIRST_STACK_REG))
1296       && swap_rtx_condition (insn))
1297     {
1298       rtx temp;
1299       temp = XEXP (pat_src, 0);
1300       XEXP (pat_src, 0) = XEXP (pat_src, 1);
1301       XEXP (pat_src, 1) = temp;
1302
1303       src1 = get_true_reg (&XEXP (pat_src, 0));
1304       src2 = get_true_reg (&XEXP (pat_src, 1));
1305
1306       INSN_CODE (insn) = -1;
1307     }
1308
1309   /* We will fix any death note later.  */
1310
1311   src1_note = find_regno_note (insn, REG_DEAD, REGNO (*src1));
1312
1313   if (STACK_REG_P (*src2))
1314     src2_note = find_regno_note (insn, REG_DEAD, REGNO (*src2));
1315   else
1316     src2_note = NULL_RTX;
1317
1318   emit_swap_insn (insn, regstack, *src1);
1319
1320   replace_reg (src1, FIRST_STACK_REG);
1321
1322   if (STACK_REG_P (*src2))
1323     replace_reg (src2, get_hard_regnum (regstack, *src2));
1324
1325   if (src1_note)
1326     {
1327       pop_stack (regstack, REGNO (XEXP (src1_note, 0)));
1328       replace_reg (&XEXP (src1_note, 0), FIRST_STACK_REG);
1329     }
1330
1331   /* If the second operand dies, handle that.  But if the operands are
1332      the same stack register, don't bother, because only one death is
1333      needed, and it was just handled.  */
1334
1335   if (src2_note
1336       && ! (STACK_REG_P (*src1) && STACK_REG_P (*src2)
1337             && REGNO (*src1) == REGNO (*src2)))
1338     {
1339       /* As a special case, two regs may die in this insn if src2 is
1340          next to top of stack and the top of stack also dies.  Since
1341          we have already popped src1, "next to top of stack" is really
1342          at top (FIRST_STACK_REG) now.  */
1343
1344       if (get_hard_regnum (regstack, XEXP (src2_note, 0)) == FIRST_STACK_REG
1345           && src1_note)
1346         {
1347           pop_stack (regstack, REGNO (XEXP (src2_note, 0)));
1348           replace_reg (&XEXP (src2_note, 0), FIRST_STACK_REG + 1);
1349         }
1350       else
1351         {
1352           /* The 386 can only represent death of the first operand in
1353              the case handled above.  In all other cases, emit a separate
1354              pop and remove the death note from here.  */
1355
1356           /* link_cc0_insns (insn); */
1357
1358           remove_regno_note (insn, REG_DEAD, REGNO (XEXP (src2_note, 0)));
1359
1360           emit_pop_insn (insn, regstack, XEXP (src2_note, 0),
1361                          EMIT_AFTER);
1362         }
1363     }
1364 }
1365 \f
1366 /* Substitute new registers in PAT, which is part of INSN.  REGSTACK
1367    is the current register layout.  */
1368
1369 static void
1370 subst_stack_regs_pat (insn, regstack, pat)
1371      rtx insn;
1372      stack regstack;
1373      rtx pat;
1374 {
1375   rtx *dest, *src;
1376
1377   switch (GET_CODE (pat))
1378     {
1379     case USE:
1380       /* Deaths in USE insns can happen in non optimizing compilation.
1381          Handle them by popping the dying register.  */
1382       src = get_true_reg (&XEXP (pat, 0));
1383       if (STACK_REG_P (*src) 
1384           && find_regno_note (insn, REG_DEAD, REGNO (*src)))
1385         {
1386            emit_pop_insn (insn, regstack, *src, EMIT_AFTER);
1387            return;
1388         }
1389       /* ??? Uninitialized USE should not happen.  */
1390       else if (get_hard_regnum (regstack, *src) == -1)
1391         abort();
1392       break;
1393
1394     case CLOBBER:
1395       {
1396         rtx note;
1397
1398         dest = get_true_reg (&XEXP (pat, 0));
1399         if (STACK_REG_P (*dest))
1400           {
1401             note = find_reg_note (insn, REG_DEAD, *dest);
1402
1403             if (pat != PATTERN (insn))
1404               {
1405                 /* The fix_truncdi_1 pattern wants to be able to allocate
1406                    it's own scratch register.  It does this by clobbering
1407                    an fp reg so that it is assured of an empty reg-stack
1408                    register.  If the register is live, kill it now. 
1409                    Remove the DEAD/UNUSED note so we don't try to kill it
1410                    later too.  */
1411
1412                 if (note)
1413                   emit_pop_insn (insn, regstack, *dest, EMIT_BEFORE);
1414                 else
1415                   {
1416                     note = find_reg_note (insn, REG_UNUSED, *dest);
1417                     if (!note)
1418                       abort ();
1419                   }
1420                 remove_note (insn, note);
1421                 replace_reg (dest, LAST_STACK_REG);
1422               }
1423             else
1424               {
1425                 /* A top-level clobber with no REG_DEAD, and no hard-regnum
1426                    indicates an uninitialized value.  Because reload removed
1427                    all other clobbers, this must be due to a function 
1428                    returning without a value.  Load up a NaN.  */
1429
1430                 if (! note
1431                     && get_hard_regnum (regstack, *dest) == -1)
1432                   {
1433                     pat = gen_rtx_SET (VOIDmode,
1434                                        FP_MODE_REG (REGNO (*dest), SFmode),
1435                                        nan);
1436                     PATTERN (insn) = pat;
1437                     move_for_stack_reg (insn, regstack, pat);
1438                   }
1439               }
1440           }
1441         break;
1442       }
1443
1444     case SET:
1445       {
1446         rtx *src1 = (rtx *) NULL_PTR, *src2;
1447         rtx src1_note, src2_note;
1448         rtx pat_src;
1449
1450         dest = get_true_reg (&SET_DEST (pat));
1451         src  = get_true_reg (&SET_SRC (pat));
1452         pat_src = SET_SRC (pat);
1453
1454         /* See if this is a `movM' pattern, and handle elsewhere if so.  */
1455         if (STACK_REG_P (*src)
1456             || (STACK_REG_P (*dest)
1457                 && (GET_CODE (*src) == REG || GET_CODE (*src) == MEM
1458                     || GET_CODE (*src) == CONST_DOUBLE)))
1459           {
1460             move_for_stack_reg (insn, regstack, pat);
1461             break;
1462           }
1463
1464         switch (GET_CODE (pat_src))
1465           {
1466           case COMPARE:
1467             compare_for_stack_reg (insn, regstack, pat_src);
1468             break;
1469
1470           case CALL:
1471             {
1472               int count;
1473               for (count = HARD_REGNO_NREGS (REGNO (*dest), GET_MODE (*dest));
1474                    --count >= 0;)
1475                 {
1476                   regstack->reg[++regstack->top] = REGNO (*dest) + count;
1477                   SET_HARD_REG_BIT (regstack->reg_set, REGNO (*dest) + count);
1478                 }
1479             }
1480             replace_reg (dest, FIRST_STACK_REG);
1481             break;
1482
1483           case REG:
1484             /* This is a `tstM2' case.  */
1485             if (*dest != cc0_rtx)
1486               abort ();
1487             src1 = src;
1488
1489             /* Fall through.  */
1490
1491           case FLOAT_TRUNCATE:
1492           case SQRT:
1493           case ABS:
1494           case NEG:
1495             /* These insns only operate on the top of the stack. DEST might
1496                be cc0_rtx if we're processing a tstM pattern. Also, it's
1497                possible that the tstM case results in a REG_DEAD note on the
1498                source.  */
1499
1500             if (src1 == 0)
1501               src1 = get_true_reg (&XEXP (pat_src, 0));
1502
1503             emit_swap_insn (insn, regstack, *src1);
1504
1505             src1_note = find_regno_note (insn, REG_DEAD, REGNO (*src1));
1506
1507             if (STACK_REG_P (*dest))
1508               replace_reg (dest, FIRST_STACK_REG);
1509
1510             if (src1_note)
1511               {
1512                 replace_reg (&XEXP (src1_note, 0), FIRST_STACK_REG);
1513                 regstack->top--;
1514                 CLEAR_HARD_REG_BIT (regstack->reg_set, REGNO (*src1));
1515               }
1516
1517             replace_reg (src1, FIRST_STACK_REG);
1518             break;
1519
1520           case MINUS:
1521           case DIV:
1522             /* On i386, reversed forms of subM3 and divM3 exist for
1523                MODE_FLOAT, so the same code that works for addM3 and mulM3
1524                can be used.  */
1525           case MULT:
1526           case PLUS:
1527             /* These insns can accept the top of stack as a destination
1528                from a stack reg or mem, or can use the top of stack as a
1529                source and some other stack register (possibly top of stack)
1530                as a destination.  */
1531
1532             src1 = get_true_reg (&XEXP (pat_src, 0));
1533             src2 = get_true_reg (&XEXP (pat_src, 1));
1534
1535             /* We will fix any death note later.  */
1536
1537             if (STACK_REG_P (*src1))
1538               src1_note = find_regno_note (insn, REG_DEAD, REGNO (*src1));
1539             else
1540               src1_note = NULL_RTX;
1541             if (STACK_REG_P (*src2))
1542               src2_note = find_regno_note (insn, REG_DEAD, REGNO (*src2));
1543             else
1544               src2_note = NULL_RTX;
1545
1546             /* If either operand is not a stack register, then the dest
1547                must be top of stack.  */
1548
1549             if (! STACK_REG_P (*src1) || ! STACK_REG_P (*src2))
1550               emit_swap_insn (insn, regstack, *dest);
1551             else
1552               {
1553                 /* Both operands are REG.  If neither operand is already
1554                    at the top of stack, choose to make the one that is the dest
1555                    the new top of stack.  */
1556
1557                 int src1_hard_regnum, src2_hard_regnum;
1558
1559                 src1_hard_regnum = get_hard_regnum (regstack, *src1);
1560                 src2_hard_regnum = get_hard_regnum (regstack, *src2);
1561                 if (src1_hard_regnum == -1 || src2_hard_regnum == -1)
1562                   abort ();
1563
1564                 if (src1_hard_regnum != FIRST_STACK_REG
1565                     && src2_hard_regnum != FIRST_STACK_REG)
1566                   emit_swap_insn (insn, regstack, *dest);
1567               }
1568
1569             if (STACK_REG_P (*src1))
1570               replace_reg (src1, get_hard_regnum (regstack, *src1));
1571             if (STACK_REG_P (*src2))
1572               replace_reg (src2, get_hard_regnum (regstack, *src2));
1573
1574             if (src1_note)
1575               {
1576                 rtx src1_reg = XEXP (src1_note, 0);
1577
1578                 /* If the register that dies is at the top of stack, then
1579                    the destination is somewhere else - merely substitute it.
1580                    But if the reg that dies is not at top of stack, then
1581                    move the top of stack to the dead reg, as though we had
1582                    done the insn and then a store-with-pop.  */
1583
1584                 if (REGNO (src1_reg) == regstack->reg[regstack->top])
1585                   {
1586                     SET_HARD_REG_BIT (regstack->reg_set, REGNO (*dest));
1587                     replace_reg (dest, get_hard_regnum (regstack, *dest));
1588                   }
1589                 else
1590                   {
1591                     int regno = get_hard_regnum (regstack, src1_reg);
1592
1593                     SET_HARD_REG_BIT (regstack->reg_set, REGNO (*dest));
1594                     replace_reg (dest, regno);
1595
1596                     regstack->reg[regstack->top - (regno - FIRST_STACK_REG)]
1597                       = regstack->reg[regstack->top];
1598                   }
1599
1600                 CLEAR_HARD_REG_BIT (regstack->reg_set,
1601                                     REGNO (XEXP (src1_note, 0)));
1602                 replace_reg (&XEXP (src1_note, 0), FIRST_STACK_REG);
1603                 regstack->top--;
1604               }
1605             else if (src2_note)
1606               {
1607                 rtx src2_reg = XEXP (src2_note, 0);
1608                 if (REGNO (src2_reg) == regstack->reg[regstack->top])
1609                   {
1610                     SET_HARD_REG_BIT (regstack->reg_set, REGNO (*dest));
1611                     replace_reg (dest, get_hard_regnum (regstack, *dest));
1612                   }
1613                 else
1614                   {
1615                     int regno = get_hard_regnum (regstack, src2_reg);
1616
1617                     SET_HARD_REG_BIT (regstack->reg_set, REGNO (*dest));
1618                     replace_reg (dest, regno);
1619
1620                     regstack->reg[regstack->top - (regno - FIRST_STACK_REG)]
1621                       = regstack->reg[regstack->top];
1622                   }
1623
1624                 CLEAR_HARD_REG_BIT (regstack->reg_set,
1625                                     REGNO (XEXP (src2_note, 0)));
1626                 replace_reg (&XEXP (src2_note, 0), FIRST_STACK_REG);
1627                 regstack->top--;
1628               }
1629             else
1630               {
1631                 SET_HARD_REG_BIT (regstack->reg_set, REGNO (*dest));
1632                 replace_reg (dest, get_hard_regnum (regstack, *dest));
1633               }
1634
1635             /* Keep operand 1 maching with destination.  */
1636             if (GET_RTX_CLASS (GET_CODE (pat_src)) == 'c'
1637                 && REG_P (*src1) && REG_P (*src2)
1638                 && REGNO (*src1) != REGNO (*dest))
1639              {
1640                 rtx tmp = *src1;
1641                 *src1 = *src2;
1642                 *src2 = tmp;
1643              }
1644             break;
1645
1646           case UNSPEC:
1647             switch (XINT (pat_src, 1))
1648               {
1649               case 1: /* sin */
1650               case 2: /* cos */
1651                 /* These insns only operate on the top of the stack.  */
1652
1653                 src1 = get_true_reg (&XVECEXP (pat_src, 0, 0));
1654
1655                 emit_swap_insn (insn, regstack, *src1);
1656
1657                 src1_note = find_regno_note (insn, REG_DEAD, REGNO (*src1));
1658
1659                 if (STACK_REG_P (*dest))
1660                   replace_reg (dest, FIRST_STACK_REG);
1661
1662                 if (src1_note)
1663                   {
1664                     replace_reg (&XEXP (src1_note, 0), FIRST_STACK_REG);
1665                     regstack->top--;
1666                     CLEAR_HARD_REG_BIT (regstack->reg_set, REGNO (*src1));
1667                   }
1668
1669                 replace_reg (src1, FIRST_STACK_REG);
1670                 break;
1671
1672               case 10:
1673                 /* (unspec [(unspec [(compare ..)] 9)] 10)
1674                    Unspec 9 is fnstsw; unspec 10 is sahf.  The combination
1675                    matches the PPRO fcomi instruction.  */
1676
1677                 pat_src = XVECEXP (pat_src, 0, 0);
1678                 if (GET_CODE (pat_src) != UNSPEC
1679                     || XINT (pat_src, 1) != 9)
1680                   abort ();
1681                 /* FALLTHRU */
1682
1683               case 9:
1684                 /* (unspec [(compare ..)] 9) */
1685                 /* Combined fcomp+fnstsw generated for doing well with
1686                    CSE.  When optimizing this would have been broken
1687                    up before now.  */
1688
1689                 pat_src = XVECEXP (pat_src, 0, 0);
1690                 if (GET_CODE (pat_src) != COMPARE)
1691                   abort ();
1692
1693                 compare_for_stack_reg (insn, regstack, pat_src);
1694                 break;
1695
1696               default:
1697                 abort ();
1698               }
1699             break;
1700
1701           case IF_THEN_ELSE:
1702             /* This insn requires the top of stack to be the destination. */
1703
1704             /* If the comparison operator is an FP comparison operator,
1705                it is handled correctly by compare_for_stack_reg () who
1706                will move the destination to the top of stack. But if the
1707                comparison operator is not an FP comparison operator, we
1708                have to handle it here. */
1709             if (get_hard_regnum (regstack, *dest) >= FIRST_STACK_REG
1710                 && REGNO (*dest) != regstack->reg[regstack->top])
1711               emit_swap_insn (insn, regstack, *dest);   
1712
1713             src1 = get_true_reg (&XEXP (pat_src, 1));
1714             src2 = get_true_reg (&XEXP (pat_src, 2));
1715
1716             src1_note = find_regno_note (insn, REG_DEAD, REGNO (*src1));
1717             src2_note = find_regno_note (insn, REG_DEAD, REGNO (*src2));
1718
1719             {
1720               rtx src_note [3];
1721               int i;
1722
1723               src_note[0] = 0;
1724               src_note[1] = src1_note;
1725               src_note[2] = src2_note;
1726
1727               if (STACK_REG_P (*src1))
1728                 replace_reg (src1, get_hard_regnum (regstack, *src1));
1729               if (STACK_REG_P (*src2))
1730                 replace_reg (src2, get_hard_regnum (regstack, *src2));
1731
1732               for (i = 1; i <= 2; i++)
1733                 if (src_note [i])
1734                   {
1735                     int regno = REGNO (XEXP (src_note[i], 0));
1736
1737                     /* If the register that dies is not at the top of
1738                        stack, then move the top of stack to the dead reg */
1739                     if (regno != regstack->reg[regstack->top])
1740                       {
1741                         remove_regno_note (insn, REG_DEAD, regno);
1742                         emit_pop_insn (insn, regstack, XEXP (src_note[i], 0),
1743                                        EMIT_AFTER);
1744                       }
1745                     else
1746                       {
1747                         CLEAR_HARD_REG_BIT (regstack->reg_set, regno);
1748                         replace_reg (&XEXP (src_note[i], 0), FIRST_STACK_REG);
1749                         regstack->top--;
1750                       }
1751                   }
1752             }
1753
1754             /* Make dest the top of stack.  Add dest to regstack if
1755                not present. */
1756             if (get_hard_regnum (regstack, *dest) < FIRST_STACK_REG)
1757               regstack->reg[++regstack->top] = REGNO (*dest);   
1758             SET_HARD_REG_BIT (regstack->reg_set, REGNO (*dest));
1759             replace_reg (dest, FIRST_STACK_REG);
1760             break;
1761
1762           default:
1763             abort ();
1764           }
1765         break;
1766       }
1767
1768     default:
1769       break;
1770     }
1771 }
1772 \f
1773 /* Substitute hard regnums for any stack regs in INSN, which has
1774    N_INPUTS inputs and N_OUTPUTS outputs.  REGSTACK is the stack info
1775    before the insn, and is updated with changes made here.
1776
1777    There are several requirements and assumptions about the use of
1778    stack-like regs in asm statements.  These rules are enforced by
1779    record_asm_stack_regs; see comments there for details.  Any
1780    asm_operands left in the RTL at this point may be assume to meet the
1781    requirements, since record_asm_stack_regs removes any problem asm.  */
1782
1783 static void
1784 subst_asm_stack_regs (insn, regstack)
1785      rtx insn;
1786      stack regstack;
1787 {
1788   rtx body = PATTERN (insn);
1789   int alt;
1790
1791   rtx *note_reg;                /* Array of note contents */
1792   rtx **note_loc;               /* Address of REG field of each note */
1793   enum reg_note *note_kind;     /* The type of each note */
1794
1795   rtx *clobber_reg = 0;
1796   rtx **clobber_loc = 0;
1797
1798   struct stack_def temp_stack;
1799   int n_notes;
1800   int n_clobbers;
1801   rtx note;
1802   int i;
1803   int n_inputs, n_outputs;
1804
1805   if (! check_asm_stack_operands (insn))
1806     return;
1807
1808   /* Find out what the constraints required.  If no constraint
1809      alternative matches, that is a compiler bug: we should have caught
1810      such an insn in check_asm_stack_operands.  */
1811   extract_insn (insn);
1812   constrain_operands (1);
1813   alt = which_alternative;
1814
1815   preprocess_constraints ();
1816
1817   n_inputs = get_asm_operand_n_inputs (body);
1818   n_outputs = recog_data.n_operands - n_inputs;
1819   
1820   if (alt < 0)
1821     abort ();
1822
1823   /* Strip SUBREGs here to make the following code simpler.  */
1824   for (i = 0; i < recog_data.n_operands; i++)
1825     if (GET_CODE (recog_data.operand[i]) == SUBREG
1826         && GET_CODE (SUBREG_REG (recog_data.operand[i])) == REG)
1827       {
1828         recog_data.operand_loc[i] = & SUBREG_REG (recog_data.operand[i]);
1829         recog_data.operand[i] = SUBREG_REG (recog_data.operand[i]);
1830       }
1831
1832   /* Set up NOTE_REG, NOTE_LOC and NOTE_KIND.  */
1833
1834   for (i = 0, note = REG_NOTES (insn); note; note = XEXP (note, 1))
1835     i++;
1836
1837   note_reg = (rtx *) alloca (i * sizeof (rtx));
1838   note_loc = (rtx **) alloca (i * sizeof (rtx *));
1839   note_kind = (enum reg_note *) alloca (i * sizeof (enum reg_note));
1840
1841   n_notes = 0;
1842   for (note = REG_NOTES (insn); note; note = XEXP (note, 1))
1843     {
1844       rtx reg = XEXP (note, 0);
1845       rtx *loc = & XEXP (note, 0);
1846
1847       if (GET_CODE (reg) == SUBREG && GET_CODE (SUBREG_REG (reg)) == REG)
1848         {
1849           loc = & SUBREG_REG (reg);
1850           reg = SUBREG_REG (reg);
1851         }
1852
1853       if (STACK_REG_P (reg)
1854           && (REG_NOTE_KIND (note) == REG_DEAD
1855               || REG_NOTE_KIND (note) == REG_UNUSED))
1856         {
1857           note_reg[n_notes] = reg;
1858           note_loc[n_notes] = loc;
1859           note_kind[n_notes] = REG_NOTE_KIND (note);
1860           n_notes++;
1861         }
1862     }
1863
1864   /* Set up CLOBBER_REG and CLOBBER_LOC.  */
1865
1866   n_clobbers = 0;
1867
1868   if (GET_CODE (body) == PARALLEL)
1869     {
1870       clobber_reg = (rtx *) alloca (XVECLEN (body, 0) * sizeof (rtx));
1871       clobber_loc = (rtx **) alloca (XVECLEN (body, 0) * sizeof (rtx *));
1872
1873       for (i = 0; i < XVECLEN (body, 0); i++)
1874         if (GET_CODE (XVECEXP (body, 0, i)) == CLOBBER)
1875           {
1876             rtx clobber = XVECEXP (body, 0, i);
1877             rtx reg = XEXP (clobber, 0);
1878             rtx *loc = & XEXP (clobber, 0);
1879
1880             if (GET_CODE (reg) == SUBREG && GET_CODE (SUBREG_REG (reg)) == REG)
1881               {
1882                 loc = & SUBREG_REG (reg);
1883                 reg = SUBREG_REG (reg);
1884               }
1885
1886             if (STACK_REG_P (reg))
1887               {
1888                 clobber_reg[n_clobbers] = reg;
1889                 clobber_loc[n_clobbers] = loc;
1890                 n_clobbers++;
1891               }
1892           }
1893     }
1894
1895   temp_stack = *regstack;
1896
1897   /* Put the input regs into the desired place in TEMP_STACK.  */
1898
1899   for (i = n_outputs; i < n_outputs + n_inputs; i++)
1900     if (STACK_REG_P (recog_data.operand[i])
1901         && reg_class_subset_p (recog_op_alt[i][alt].class,
1902                                FLOAT_REGS)
1903         && recog_op_alt[i][alt].class != FLOAT_REGS)
1904       {
1905         /* If an operand needs to be in a particular reg in
1906            FLOAT_REGS, the constraint was either 't' or 'u'.  Since
1907            these constraints are for single register classes, and
1908            reload guaranteed that operand[i] is already in that class,
1909            we can just use REGNO (recog_data.operand[i]) to know which
1910            actual reg this operand needs to be in.  */
1911
1912         int regno = get_hard_regnum (&temp_stack, recog_data.operand[i]);
1913
1914         if (regno < 0)
1915           abort ();
1916
1917         if (regno != REGNO (recog_data.operand[i]))
1918           {
1919             /* recog_data.operand[i] is not in the right place.  Find
1920                it and swap it with whatever is already in I's place.
1921                K is where recog_data.operand[i] is now.  J is where it
1922                should be.  */
1923             int j, k, temp;
1924
1925             k = temp_stack.top - (regno - FIRST_STACK_REG);
1926             j = (temp_stack.top
1927                  - (REGNO (recog_data.operand[i]) - FIRST_STACK_REG));
1928
1929             temp = temp_stack.reg[k];
1930             temp_stack.reg[k] = temp_stack.reg[j];
1931             temp_stack.reg[j] = temp;
1932           }
1933       }
1934
1935   /* Emit insns before INSN to make sure the reg-stack is in the right
1936      order.  */
1937
1938   change_stack (insn, regstack, &temp_stack, EMIT_BEFORE);
1939
1940   /* Make the needed input register substitutions.  Do death notes and
1941      clobbers too, because these are for inputs, not outputs.  */
1942
1943   for (i = n_outputs; i < n_outputs + n_inputs; i++)
1944     if (STACK_REG_P (recog_data.operand[i]))
1945       {
1946         int regnum = get_hard_regnum (regstack, recog_data.operand[i]);
1947
1948         if (regnum < 0)
1949           abort ();
1950
1951         replace_reg (recog_data.operand_loc[i], regnum);
1952       }
1953
1954   for (i = 0; i < n_notes; i++)
1955     if (note_kind[i] == REG_DEAD)
1956       {
1957         int regnum = get_hard_regnum (regstack, note_reg[i]);
1958
1959         if (regnum < 0)
1960           abort ();
1961
1962         replace_reg (note_loc[i], regnum);
1963       }
1964
1965   for (i = 0; i < n_clobbers; i++)
1966     {
1967       /* It's OK for a CLOBBER to reference a reg that is not live.
1968          Don't try to replace it in that case.  */
1969       int regnum = get_hard_regnum (regstack, clobber_reg[i]);
1970
1971       if (regnum >= 0)
1972         {
1973           /* Sigh - clobbers always have QImode.  But replace_reg knows
1974              that these regs can't be MODE_INT and will abort.  Just put
1975              the right reg there without calling replace_reg.  */
1976
1977           *clobber_loc[i] = FP_MODE_REG (regnum, DFmode);
1978         }
1979     }
1980
1981   /* Now remove from REGSTACK any inputs that the asm implicitly popped.  */
1982
1983   for (i = n_outputs; i < n_outputs + n_inputs; i++)
1984     if (STACK_REG_P (recog_data.operand[i]))
1985       {
1986         /* An input reg is implicitly popped if it is tied to an
1987            output, or if there is a CLOBBER for it.  */
1988         int j;
1989
1990         for (j = 0; j < n_clobbers; j++)
1991           if (operands_match_p (clobber_reg[j], recog_data.operand[i]))
1992             break;
1993
1994         if (j < n_clobbers || recog_op_alt[i][alt].matches >= 0)
1995           {
1996             /* recog_data.operand[i] might not be at the top of stack.
1997                But that's OK, because all we need to do is pop the
1998                right number of regs off of the top of the reg-stack.
1999                record_asm_stack_regs guaranteed that all implicitly
2000                popped regs were grouped at the top of the reg-stack.  */
2001
2002             CLEAR_HARD_REG_BIT (regstack->reg_set,
2003                                 regstack->reg[regstack->top]);
2004             regstack->top--;
2005           }
2006       }
2007
2008   /* Now add to REGSTACK any outputs that the asm implicitly pushed.
2009      Note that there isn't any need to substitute register numbers.
2010      ???  Explain why this is true.  */
2011
2012   for (i = LAST_STACK_REG; i >= FIRST_STACK_REG; i--)
2013     {
2014       /* See if there is an output for this hard reg.  */
2015       int j;
2016
2017       for (j = 0; j < n_outputs; j++)
2018         if (STACK_REG_P (recog_data.operand[j])
2019             && REGNO (recog_data.operand[j]) == i)
2020           {
2021             regstack->reg[++regstack->top] = i;
2022             SET_HARD_REG_BIT (regstack->reg_set, i);
2023             break;
2024           }
2025     }
2026
2027   /* Now emit a pop insn for any REG_UNUSED output, or any REG_DEAD
2028      input that the asm didn't implicitly pop.  If the asm didn't
2029      implicitly pop an input reg, that reg will still be live.
2030
2031      Note that we can't use find_regno_note here: the register numbers
2032      in the death notes have already been substituted.  */
2033
2034   for (i = 0; i < n_outputs; i++)
2035     if (STACK_REG_P (recog_data.operand[i]))
2036       {
2037         int j;
2038
2039         for (j = 0; j < n_notes; j++)
2040           if (REGNO (recog_data.operand[i]) == REGNO (note_reg[j])
2041               && note_kind[j] == REG_UNUSED)
2042             {
2043               insn = emit_pop_insn (insn, regstack, recog_data.operand[i],
2044                                     EMIT_AFTER);
2045               break;
2046             }
2047       }
2048
2049   for (i = n_outputs; i < n_outputs + n_inputs; i++)
2050     if (STACK_REG_P (recog_data.operand[i]))
2051       {
2052         int j;
2053
2054         for (j = 0; j < n_notes; j++)
2055           if (REGNO (recog_data.operand[i]) == REGNO (note_reg[j])
2056               && note_kind[j] == REG_DEAD
2057               && TEST_HARD_REG_BIT (regstack->reg_set,
2058                                     REGNO (recog_data.operand[i])))
2059             {
2060               insn = emit_pop_insn (insn, regstack, recog_data.operand[i],
2061                                     EMIT_AFTER);
2062               break;
2063             }
2064       }
2065 }
2066 \f
2067 /* Substitute stack hard reg numbers for stack virtual registers in
2068    INSN.  Non-stack register numbers are not changed.  REGSTACK is the
2069    current stack content.  Insns may be emitted as needed to arrange the
2070    stack for the 387 based on the contents of the insn.  */
2071
2072 static void
2073 subst_stack_regs (insn, regstack)
2074      rtx insn;
2075      stack regstack;
2076 {
2077   register rtx *note_link, note;
2078   register int i;
2079
2080   if (GET_CODE (insn) == CALL_INSN)
2081     {
2082       int top = regstack->top;
2083
2084       /* If there are any floating point parameters to be passed in
2085          registers for this call, make sure they are in the right
2086          order.  */
2087
2088       if (top >= 0)
2089         {
2090           straighten_stack (PREV_INSN (insn), regstack);
2091
2092           /* Now mark the arguments as dead after the call.  */
2093
2094           while (regstack->top >= 0)
2095             {
2096               CLEAR_HARD_REG_BIT (regstack->reg_set, FIRST_STACK_REG + regstack->top);
2097               regstack->top--;
2098             }
2099         }
2100     }
2101
2102   /* Do the actual substitution if any stack regs are mentioned.
2103      Since we only record whether entire insn mentions stack regs, and
2104      subst_stack_regs_pat only works for patterns that contain stack regs,
2105      we must check each pattern in a parallel here.  A call_value_pop could
2106      fail otherwise.  */
2107
2108   if (stack_regs_mentioned (insn))
2109     {
2110       int n_operands = asm_noperands (PATTERN (insn));
2111       if (n_operands >= 0)
2112         {
2113           /* This insn is an `asm' with operands.  Decode the operands,
2114              decide how many are inputs, and do register substitution.
2115              Any REG_UNUSED notes will be handled by subst_asm_stack_regs.  */
2116
2117           subst_asm_stack_regs (insn, regstack);
2118           return;
2119         }
2120
2121       if (GET_CODE (PATTERN (insn)) == PARALLEL)
2122         for (i = 0; i < XVECLEN (PATTERN (insn), 0); i++)
2123           {
2124             if (stack_regs_mentioned_p (XVECEXP (PATTERN (insn), 0, i)))
2125               subst_stack_regs_pat (insn, regstack,
2126                                     XVECEXP (PATTERN (insn), 0, i));
2127           }
2128       else
2129         subst_stack_regs_pat (insn, regstack, PATTERN (insn));
2130     }
2131
2132   /* subst_stack_regs_pat may have deleted a no-op insn.  If so, any
2133      REG_UNUSED will already have been dealt with, so just return.  */
2134
2135   if (GET_CODE (insn) == NOTE)
2136     return;
2137
2138   /* If there is a REG_UNUSED note on a stack register on this insn,
2139      the indicated reg must be popped.  The REG_UNUSED note is removed,
2140      since the form of the newly emitted pop insn references the reg,
2141      making it no longer `unset'.  */
2142
2143   note_link = &REG_NOTES(insn);
2144   for (note = *note_link; note; note = XEXP (note, 1))
2145     if (REG_NOTE_KIND (note) == REG_UNUSED && STACK_REG_P (XEXP (note, 0)))
2146       {
2147         *note_link = XEXP (note, 1);
2148         insn = emit_pop_insn (insn, regstack, XEXP (note, 0), EMIT_AFTER);
2149       }
2150     else
2151       note_link = &XEXP (note, 1);
2152 }
2153 \f
2154 /* Change the organization of the stack so that it fits a new basic
2155    block.  Some registers might have to be popped, but there can never be
2156    a register live in the new block that is not now live.
2157
2158    Insert any needed insns before or after INSN, as indicated by
2159    WHERE.  OLD is the original stack layout, and NEW is the desired
2160    form.  OLD is updated to reflect the code emitted, ie, it will be
2161    the same as NEW upon return.
2162
2163    This function will not preserve block_end[].  But that information
2164    is no longer needed once this has executed.  */
2165
2166 static void
2167 change_stack (insn, old, new, where)
2168      rtx insn;
2169      stack old;
2170      stack new;
2171      enum emit_where where;
2172 {
2173   int reg;
2174   int update_end = 0;
2175
2176   /* We will be inserting new insns "backwards".  If we are to insert
2177      after INSN, find the next insn, and insert before it.  */
2178
2179   if (where == EMIT_AFTER)
2180     {
2181       if (current_block && current_block->end == insn)
2182         update_end = 1;
2183       insn = NEXT_INSN (insn);
2184     }
2185
2186   /* Pop any registers that are not needed in the new block.  */
2187
2188   for (reg = old->top; reg >= 0; reg--)
2189     if (! TEST_HARD_REG_BIT (new->reg_set, old->reg[reg]))
2190       emit_pop_insn (insn, old, FP_MODE_REG (old->reg[reg], DFmode),
2191                      EMIT_BEFORE);
2192
2193   if (new->top == -2)
2194     {
2195       /* If the new block has never been processed, then it can inherit
2196          the old stack order.  */
2197
2198       new->top = old->top;
2199       memcpy (new->reg, old->reg, sizeof (new->reg));
2200     }
2201   else
2202     {
2203       /* This block has been entered before, and we must match the
2204          previously selected stack order.  */
2205
2206       /* By now, the only difference should be the order of the stack,
2207          not their depth or liveliness.  */
2208
2209       GO_IF_HARD_REG_EQUAL (old->reg_set, new->reg_set, win);
2210       abort ();
2211     win:
2212       if (old->top != new->top)
2213         abort ();
2214
2215       /* If the stack is not empty (new->top != -1), loop here emitting
2216          swaps until the stack is correct. 
2217
2218          The worst case number of swaps emitted is N + 2, where N is the
2219          depth of the stack.  In some cases, the reg at the top of
2220          stack may be correct, but swapped anyway in order to fix
2221          other regs.  But since we never swap any other reg away from
2222          its correct slot, this algorithm will converge.  */
2223
2224       if (new->top != -1)
2225         do
2226           {
2227             /* Swap the reg at top of stack into the position it is
2228                supposed to be in, until the correct top of stack appears.  */
2229
2230             while (old->reg[old->top] != new->reg[new->top])
2231               {
2232                 for (reg = new->top; reg >= 0; reg--)
2233                   if (new->reg[reg] == old->reg[old->top])
2234                     break;
2235
2236                 if (reg == -1)
2237                   abort ();
2238
2239                 emit_swap_insn (insn, old,
2240                                 FP_MODE_REG (old->reg[reg], DFmode));
2241               }
2242
2243             /* See if any regs remain incorrect.  If so, bring an
2244              incorrect reg to the top of stack, and let the while loop
2245              above fix it.  */
2246
2247             for (reg = new->top; reg >= 0; reg--)
2248               if (new->reg[reg] != old->reg[reg])
2249                 {
2250                   emit_swap_insn (insn, old,
2251                                   FP_MODE_REG (old->reg[reg], DFmode));
2252                   break;
2253                 }
2254           } while (reg >= 0);
2255
2256       /* At this point there must be no differences.  */
2257
2258       for (reg = old->top; reg >= 0; reg--)
2259         if (old->reg[reg] != new->reg[reg])
2260           abort ();
2261     }
2262
2263   if (update_end)
2264     current_block->end = PREV_INSN (insn);
2265 }
2266 \f
2267 /* Print stack configuration.  */
2268
2269 static void
2270 print_stack (file, s)
2271      FILE *file;
2272      stack s;
2273 {
2274   if (! file)
2275     return;
2276
2277   if (s->top == -2)
2278     fprintf (file, "uninitialized\n");
2279   else if (s->top == -1)
2280     fprintf (file, "empty\n");
2281   else
2282     {
2283       int i;
2284       fputs ("[ ", file);
2285       for (i = 0; i <= s->top; ++i)
2286         fprintf (file, "%d ", s->reg[i]);
2287       fputs ("]\n", file);
2288     }
2289 }
2290 \f
2291 /* This function was doing life analysis.  We now let the regular live
2292    code do it's job, so we only need to check some extra invariants 
2293    that reg-stack expects.  Primary among these being that all registers
2294    are initialized before use.
2295
2296    The function returns true when code was emitted to CFG edges and
2297    commit_edge_insertions needs to be called.  */
2298
2299 static int
2300 convert_regs_entry ()
2301 {
2302   int inserted = 0, i;
2303   edge e;
2304
2305   for (i = n_basic_blocks - 1; i >= 0; --i)
2306     {
2307       basic_block block = BASIC_BLOCK (i);
2308       block_info bi = BLOCK_INFO (block);
2309       int reg;
2310       
2311       /* Set current register status at last instruction `uninitialized'.  */
2312       bi->stack_in.top = -2;
2313   
2314       /* Copy live_at_end and live_at_start into temporaries.  */
2315       for (reg = FIRST_STACK_REG; reg <= LAST_STACK_REG; reg++)
2316         {
2317           if (REGNO_REG_SET_P (block->global_live_at_end, reg))
2318             SET_HARD_REG_BIT (bi->out_reg_set, reg);
2319           if (REGNO_REG_SET_P (block->global_live_at_start, reg))
2320             SET_HARD_REG_BIT (bi->stack_in.reg_set, reg);
2321         }
2322     }
2323
2324   /* Load something into each stack register live at function entry. 
2325      Such live registers can be caused by uninitialized variables or
2326      functions not returning values on all paths.  In order to keep 
2327      the push/pop code happy, and to not scrog the register stack, we
2328      must put something in these registers.  Use a QNaN.  
2329
2330      Note that we are insertting converted code here.  This code is
2331      never seen by the convert_regs pass.  */
2332
2333   for (e = ENTRY_BLOCK_PTR->succ; e ; e = e->succ_next)
2334     {
2335       basic_block block = e->dest;
2336       block_info bi = BLOCK_INFO (block);
2337       int reg, top = -1;
2338
2339       for (reg = LAST_STACK_REG; reg >= FIRST_STACK_REG; --reg)
2340         if (TEST_HARD_REG_BIT (bi->stack_in.reg_set, reg))
2341           {
2342             rtx init;
2343
2344             bi->stack_in.reg[++top] = reg;
2345
2346             init = gen_rtx_SET (VOIDmode,
2347                                 FP_MODE_REG (FIRST_STACK_REG, SFmode),
2348                                 nan);
2349             insert_insn_on_edge (init, e);
2350             inserted = 1;
2351           }
2352
2353       bi->stack_in.top = top;
2354     }
2355
2356   return inserted;
2357 }
2358
2359 /* Construct the desired stack for function exit.  This will either
2360    be `empty', or the function return value at top-of-stack.  */
2361
2362 static void
2363 convert_regs_exit ()
2364 {
2365   int value_reg_low, value_reg_high;
2366   stack output_stack;
2367   rtx retvalue;
2368
2369   retvalue = stack_result (current_function_decl);
2370   value_reg_low = value_reg_high = -1;
2371   if (retvalue)
2372     {
2373       value_reg_low = REGNO (retvalue);
2374       value_reg_high = value_reg_low
2375         + HARD_REGNO_NREGS (value_reg_low, GET_MODE (retvalue)) - 1;
2376     }
2377
2378   output_stack = &BLOCK_INFO (EXIT_BLOCK_PTR)->stack_in;
2379   if (value_reg_low == -1)
2380     output_stack->top = -1;
2381   else
2382     {
2383       int reg;
2384
2385       output_stack->top = value_reg_high - value_reg_low;
2386       for (reg = value_reg_low; reg <= value_reg_high; ++reg)
2387         {
2388           output_stack->reg[reg - value_reg_low] = reg;
2389           SET_HARD_REG_BIT (output_stack->reg_set, reg);
2390         }
2391     }
2392 }
2393
2394 /* Convert stack register references in one block.  */
2395
2396 static int
2397 convert_regs_1 (file, block)
2398      FILE *file;
2399      basic_block block;
2400 {
2401   struct stack_def regstack, tmpstack;
2402   block_info bi = BLOCK_INFO (block);
2403   int inserted, reg;
2404   rtx insn, next;
2405   edge e;
2406
2407   current_block = block;
2408   
2409   if (file)
2410     {
2411       fprintf (file, "\nBasic block %d\nInput stack: ", block->index);
2412       print_stack (file, &bi->stack_in);
2413     }
2414
2415   /* Process all insns in this block.  Keep track of NEXT so that we
2416      don't process insns emitted while substituting in INSN.  */
2417   next = block->head;
2418   regstack = bi->stack_in;
2419   do
2420     {
2421       insn = next;
2422       next = NEXT_INSN (insn);
2423
2424       /* Ensure we have not missed a block boundary.  */
2425       if (next == NULL)
2426         abort ();
2427       if (insn == block->end)
2428         next = NULL;
2429
2430       /* Don't bother processing unless there is a stack reg
2431          mentioned or if it's a CALL_INSN.  */
2432       if (stack_regs_mentioned (insn)
2433           || GET_CODE (insn) == CALL_INSN)
2434         {
2435           if (file)
2436             {
2437               fprintf (file, "  insn %d input stack: ",
2438                        INSN_UID (insn));
2439               print_stack (file, &regstack);
2440             }
2441           subst_stack_regs (insn, &regstack);
2442         }
2443     }
2444   while (next);
2445
2446   if (file)
2447     {
2448       fprintf (file, "Expected live registers [");
2449       for (reg = FIRST_STACK_REG; reg <= LAST_STACK_REG; ++reg)
2450         if (TEST_HARD_REG_BIT (bi->out_reg_set, reg))
2451           fprintf (file, " %d", reg);
2452       fprintf (file, " ]\nOutput stack: ");
2453       print_stack (file, &regstack);
2454     }
2455
2456   insn = block->end;
2457   if (GET_CODE (insn) == JUMP_INSN)
2458     insn = PREV_INSN (insn);
2459
2460   /* If the function is declared to return a value, but it returns one
2461      in only some cases, some registers might come live here.  Emit
2462      necessary moves for them.  */
2463
2464   for (reg = FIRST_STACK_REG; reg <= LAST_STACK_REG; ++reg)
2465     {
2466       if (TEST_HARD_REG_BIT (bi->out_reg_set, reg)
2467           && ! TEST_HARD_REG_BIT (regstack.reg_set, reg))
2468         {
2469           rtx set;
2470
2471           if (file)
2472             {
2473               fprintf (file, "Emitting insn initializing reg %d\n",
2474                        reg);
2475             }
2476
2477           set = gen_rtx_SET (VOIDmode, FP_MODE_REG (reg, SFmode),
2478                              nan);
2479           insn = emit_block_insn_after (set, insn, block);
2480           subst_stack_regs (insn, &regstack);
2481         }
2482     }
2483
2484   /* Something failed if the stack lives don't match.  */
2485   GO_IF_HARD_REG_EQUAL (regstack.reg_set, bi->out_reg_set, win);
2486   abort ();
2487  win:
2488
2489   /* Adjust the stack of this block on exit to match the stack of the
2490      target block, or copy stack info into the stack of the successor
2491      of the successor hasn't been processed yet.  */
2492   inserted = 0;
2493   for (e = block->succ; e ; e = e->succ_next)
2494     {
2495       basic_block target = e->dest;
2496       stack target_stack = &BLOCK_INFO (target)->stack_in;
2497
2498       if (file)
2499         fprintf (file, "Edge to block %d: ", target->index);
2500
2501       if (target_stack->top == -2)
2502         {
2503           /* The target block hasn't had a stack order selected.
2504              We need merely ensure that no pops are needed.  */
2505           for (reg = regstack.top; reg >= 0; --reg)
2506             if (! TEST_HARD_REG_BIT (target_stack->reg_set,
2507                                      regstack.reg[reg]))
2508               break;
2509
2510           if (reg == -1)
2511             {
2512               if (file)
2513                 fprintf (file, "new block; copying stack position\n");
2514
2515               /* change_stack kills values in regstack.  */
2516               tmpstack = regstack;
2517
2518               change_stack (block->end, &tmpstack,
2519                             target_stack, EMIT_AFTER);
2520               continue;
2521             }
2522
2523           if (file)
2524             fprintf (file, "new block; pops needed\n");
2525         }
2526       else
2527         {
2528           if (target_stack->top == regstack.top)
2529             {
2530               for (reg = target_stack->top; reg >= 0; --reg)
2531                 if (target_stack->reg[reg] != regstack.reg[reg])
2532                   break;
2533
2534               if (reg == -1)
2535                 {
2536                   if (file)
2537                     fprintf (file, "no changes needed\n");
2538                   continue;
2539                 }
2540             }
2541
2542           if (file)
2543             {
2544               fprintf (file, "correcting stack to ");
2545               print_stack (file, target_stack);
2546             }
2547         }
2548
2549       /* Care for EH edges specially.  The normal return path may return
2550          a value in st(0), but the EH path will not, and there's no need
2551          to add popping code to the edge.  */
2552       if (e->flags & (EDGE_EH | EDGE_ABNORMAL_CALL))
2553         {
2554           /* Assert that the lifetimes are as we expect -- one value
2555              live at st(0) on the end of the source block, and no
2556              values live at the beginning of the destination block.  */
2557           HARD_REG_SET tmp;
2558
2559           CLEAR_HARD_REG_SET (tmp);
2560           GO_IF_HARD_REG_EQUAL (target_stack->reg_set, tmp, eh1);
2561           abort();
2562         eh1:
2563
2564           SET_HARD_REG_BIT (tmp, FIRST_STACK_REG);
2565           GO_IF_HARD_REG_EQUAL (regstack.reg_set, tmp, eh2);
2566           abort();
2567         eh2:
2568
2569           target_stack->top = -1;
2570         }
2571
2572       /* It is better to output directly to the end of the block
2573          instead of to the edge, because emit_swap can do minimal
2574          insn scheduling.  We can do this when there is only one
2575          edge out, and it is not abnormal.  */
2576       else if (block->succ->succ_next == NULL
2577                && ! (e->flags & EDGE_ABNORMAL))
2578         {
2579           /* change_stack kills values in regstack.  */
2580           tmpstack = regstack;
2581
2582           change_stack (block->end, &tmpstack, target_stack,
2583                         (GET_CODE (block->end) == JUMP_INSN
2584                          ? EMIT_BEFORE : EMIT_AFTER));
2585         }
2586       else
2587         {
2588           rtx seq, after;
2589
2590           /* We don't support abnormal edges.  Global takes care to
2591              avoid any live register across them, so we should never
2592              have to insert instructions on such edges.  */
2593           if (e->flags & EDGE_ABNORMAL)
2594             abort ();
2595
2596           current_block = NULL;
2597           start_sequence ();
2598                   
2599           /* ??? change_stack needs some point to emit insns after. 
2600              Also needed to keep gen_sequence from returning a 
2601              pattern as opposed to a sequence, which would lose
2602              REG_DEAD notes.  */
2603           after = emit_note (NULL, NOTE_INSN_DELETED);
2604
2605           tmpstack = regstack;
2606           change_stack (after, &tmpstack, target_stack, EMIT_BEFORE);
2607
2608           seq = gen_sequence ();
2609           end_sequence ();
2610
2611           insert_insn_on_edge (seq, e);
2612           inserted = 1;
2613           current_block = block;
2614         }
2615     }
2616
2617   return inserted;
2618 }
2619
2620 /* Convert registers in all blocks reachable from BLOCK.  */
2621
2622 static int
2623 convert_regs_2 (file, block)
2624      FILE *file;
2625      basic_block block;
2626 {
2627   basic_block *stack, *sp;
2628   int inserted;
2629
2630   stack = (basic_block *) xmalloc (sizeof (*stack) * n_basic_blocks);
2631   sp = stack;
2632
2633   *sp++ = block;
2634   BLOCK_INFO (block)->done = 1;
2635
2636   inserted = 0;
2637   do
2638     {
2639       edge e;
2640
2641       block = *--sp;
2642       inserted |= convert_regs_1 (file, block);
2643
2644       for (e = block->succ; e ; e = e->succ_next)
2645         if (! BLOCK_INFO (e->dest)->done)
2646           {
2647             *sp++ = e->dest;
2648             BLOCK_INFO (e->dest)->done = 1;
2649           }
2650     }
2651   while (sp != stack);
2652
2653   return inserted;
2654 }
2655
2656 /* Traverse all basic blocks in a function, converting the register
2657    references in each insn from the "flat" register file that gcc uses,
2658    to the stack-like registers the 387 uses.  */
2659
2660 static int
2661 convert_regs (file)
2662      FILE *file;
2663 {
2664   int inserted, i;
2665   edge e;
2666
2667   /* Initialize uninitialized registers on function entry.  */
2668   inserted = convert_regs_entry ();
2669
2670   /* Construct the desired stack for function exit.  */
2671   convert_regs_exit ();
2672   BLOCK_INFO (EXIT_BLOCK_PTR)->done = 1;
2673
2674   /* ??? Future: process inner loops first, and give them arbitrary
2675      initial stacks which emit_swap_insn can modify.  This ought to
2676      prevent double fxch that aften appears at the head of a loop.  */
2677
2678   /* Process all blocks reachable from all entry points.  */
2679   for (e = ENTRY_BLOCK_PTR->succ; e ; e = e->succ_next)
2680     inserted |= convert_regs_2 (file, e->dest);
2681   
2682   /* ??? Process all unreachable blocks.  Though there's no excuse 
2683      for keeping these even when not optimizing.  */
2684   for (i = 0; i < n_basic_blocks; ++i)
2685     {
2686       basic_block b = BASIC_BLOCK (i);
2687       block_info bi = BLOCK_INFO (b);
2688
2689       if (! bi->done)
2690         {
2691           int reg;
2692
2693           /* Create an arbitrary input stack.  */
2694           bi->stack_in.top = -1;
2695           for (reg = LAST_STACK_REG; reg >= FIRST_STACK_REG; --reg)
2696             if (TEST_HARD_REG_BIT (bi->stack_in.reg_set, reg))
2697               bi->stack_in.reg[++bi->stack_in.top] = reg;
2698
2699           inserted |= convert_regs_2 (file, b);
2700         }
2701     }
2702
2703   if (inserted)
2704     commit_edge_insertions ();
2705
2706   if (file)
2707     fputc ('\n', file);
2708
2709   return inserted;
2710 }
2711 #endif /* STACK_REGS */