OSDN Git Service

* final.c (final_scan_insn): Revert part of 2005-03-30 patch: when
[pf3gnuchains/gcc-fork.git] / gcc / final.c
1 /* Convert RTL to assembler code and output it, for GNU compiler.
2    Copyright (C) 1987, 1988, 1989, 1992, 1993, 1994, 1995, 1996, 1997,
3    1998, 1999, 2000, 2001, 2002, 2003, 2004, 2005
4    Free Software Foundation, Inc.
5
6 This file is part of GCC.
7
8 GCC is free software; you can redistribute it and/or modify it under
9 the terms of the GNU General Public License as published by the Free
10 Software Foundation; either version 2, or (at your option) any later
11 version.
12
13 GCC is distributed in the hope that it will be useful, but WITHOUT ANY
14 WARRANTY; without even the implied warranty of MERCHANTABILITY or
15 FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License
16 for more details.
17
18 You should have received a copy of the GNU General Public License
19 along with GCC; see the file COPYING.  If not, write to the Free
20 Software Foundation, 59 Temple Place - Suite 330, Boston, MA
21 02111-1307, USA.  */
22
23 /* This is the final pass of the compiler.
24    It looks at the rtl code for a function and outputs assembler code.
25
26    Call `final_start_function' to output the assembler code for function entry,
27    `final' to output assembler code for some RTL code,
28    `final_end_function' to output assembler code for function exit.
29    If a function is compiled in several pieces, each piece is
30    output separately with `final'.
31
32    Some optimizations are also done at this level.
33    Move instructions that were made unnecessary by good register allocation
34    are detected and omitted from the output.  (Though most of these
35    are removed by the last jump pass.)
36
37    Instructions to set the condition codes are omitted when it can be
38    seen that the condition codes already had the desired values.
39
40    In some cases it is sufficient if the inherited condition codes
41    have related values, but this may require the following insn
42    (the one that tests the condition codes) to be modified.
43
44    The code for the function prologue and epilogue are generated
45    directly in assembler by the target functions function_prologue and
46    function_epilogue.  Those instructions never exist as rtl.  */
47
48 #include "config.h"
49 #include "system.h"
50 #include "coretypes.h"
51 #include "tm.h"
52
53 #include "tree.h"
54 #include "rtl.h"
55 #include "tm_p.h"
56 #include "regs.h"
57 #include "insn-config.h"
58 #include "insn-attr.h"
59 #include "recog.h"
60 #include "conditions.h"
61 #include "flags.h"
62 #include "real.h"
63 #include "hard-reg-set.h"
64 #include "output.h"
65 #include "except.h"
66 #include "function.h"
67 #include "toplev.h"
68 #include "reload.h"
69 #include "intl.h"
70 #include "basic-block.h"
71 #include "target.h"
72 #include "debug.h"
73 #include "expr.h"
74 #include "cfglayout.h"
75
76 #ifdef XCOFF_DEBUGGING_INFO
77 #include "xcoffout.h"           /* Needed for external data
78                                    declarations for e.g. AIX 4.x.  */
79 #endif
80
81 #if defined (DWARF2_UNWIND_INFO) || defined (DWARF2_DEBUGGING_INFO)
82 #include "dwarf2out.h"
83 #endif
84
85 #ifdef DBX_DEBUGGING_INFO
86 #include "dbxout.h"
87 #endif
88
89 /* If we aren't using cc0, CC_STATUS_INIT shouldn't exist.  So define a
90    null default for it to save conditionalization later.  */
91 #ifndef CC_STATUS_INIT
92 #define CC_STATUS_INIT
93 #endif
94
95 /* How to start an assembler comment.  */
96 #ifndef ASM_COMMENT_START
97 #define ASM_COMMENT_START ";#"
98 #endif
99
100 /* Is the given character a logical line separator for the assembler?  */
101 #ifndef IS_ASM_LOGICAL_LINE_SEPARATOR
102 #define IS_ASM_LOGICAL_LINE_SEPARATOR(C) ((C) == ';')
103 #endif
104
105 #ifndef JUMP_TABLES_IN_TEXT_SECTION
106 #define JUMP_TABLES_IN_TEXT_SECTION 0
107 #endif
108
109 #if defined(READONLY_DATA_SECTION) || defined(READONLY_DATA_SECTION_ASM_OP)
110 #define HAVE_READONLY_DATA_SECTION 1
111 #else
112 #define HAVE_READONLY_DATA_SECTION 0
113 #endif
114
115 /* Bitflags used by final_scan_insn.  */
116 #define SEEN_BB         1
117 #define SEEN_NOTE       2
118 #define SEEN_EMITTED    4
119
120 /* Last insn processed by final_scan_insn.  */
121 static rtx debug_insn;
122 rtx current_output_insn;
123
124 /* Line number of last NOTE.  */
125 static int last_linenum;
126
127 /* Highest line number in current block.  */
128 static int high_block_linenum;
129
130 /* Likewise for function.  */
131 static int high_function_linenum;
132
133 /* Filename of last NOTE.  */
134 static const char *last_filename;
135
136 extern int length_unit_log; /* This is defined in insn-attrtab.c.  */
137
138 /* Nonzero while outputting an `asm' with operands.
139    This means that inconsistencies are the user's fault, so don't abort.
140    The precise value is the insn being output, to pass to error_for_asm.  */
141 rtx this_is_asm_operands;
142
143 /* Number of operands of this insn, for an `asm' with operands.  */
144 static unsigned int insn_noperands;
145
146 /* Compare optimization flag.  */
147
148 static rtx last_ignored_compare = 0;
149
150 /* Assign a unique number to each insn that is output.
151    This can be used to generate unique local labels.  */
152
153 static int insn_counter = 0;
154
155 #ifdef HAVE_cc0
156 /* This variable contains machine-dependent flags (defined in tm.h)
157    set and examined by output routines
158    that describe how to interpret the condition codes properly.  */
159
160 CC_STATUS cc_status;
161
162 /* During output of an insn, this contains a copy of cc_status
163    from before the insn.  */
164
165 CC_STATUS cc_prev_status;
166 #endif
167
168 /* Indexed by hardware reg number, is 1 if that register is ever
169    used in the current function.
170
171    In life_analysis, or in stupid_life_analysis, this is set
172    up to record the hard regs used explicitly.  Reload adds
173    in the hard regs used for holding pseudo regs.  Final uses
174    it to generate the code in the function prologue and epilogue
175    to save and restore registers as needed.  */
176
177 char regs_ever_live[FIRST_PSEUDO_REGISTER];
178
179 /* Like regs_ever_live, but 1 if a reg is set or clobbered from an asm.
180    Unlike regs_ever_live, elements of this array corresponding to
181    eliminable regs like the frame pointer are set if an asm sets them.  */
182
183 char regs_asm_clobbered[FIRST_PSEUDO_REGISTER];
184
185 /* Nonzero means current function must be given a frame pointer.
186    Initialized in function.c to 0.  Set only in reload1.c as per
187    the needs of the function.  */
188
189 int frame_pointer_needed;
190
191 /* Number of unmatched NOTE_INSN_BLOCK_BEG notes we have seen.  */
192
193 static int block_depth;
194
195 /* Nonzero if have enabled APP processing of our assembler output.  */
196
197 static int app_on;
198
199 /* If we are outputting an insn sequence, this contains the sequence rtx.
200    Zero otherwise.  */
201
202 rtx final_sequence;
203
204 #ifdef ASSEMBLER_DIALECT
205
206 /* Number of the assembler dialect to use, starting at 0.  */
207 static int dialect_number;
208 #endif
209
210 #ifdef HAVE_conditional_execution
211 /* Nonnull if the insn currently being emitted was a COND_EXEC pattern.  */
212 rtx current_insn_predicate;
213 #endif
214
215 #ifdef HAVE_ATTR_length
216 static int asm_insn_count (rtx);
217 #endif
218 static void profile_function (FILE *);
219 static void profile_after_prologue (FILE *);
220 static bool notice_source_line (rtx);
221 static rtx walk_alter_subreg (rtx *);
222 static void output_asm_name (void);
223 static void output_alternate_entry_point (FILE *, rtx);
224 static tree get_mem_expr_from_op (rtx, int *);
225 static void output_asm_operand_names (rtx *, int *, int);
226 static void output_operand (rtx, int);
227 #ifdef LEAF_REGISTERS
228 static void leaf_renumber_regs (rtx);
229 #endif
230 #ifdef HAVE_cc0
231 static int alter_cond (rtx);
232 #endif
233 #ifndef ADDR_VEC_ALIGN
234 static int final_addr_vec_align (rtx);
235 #endif
236 #ifdef HAVE_ATTR_length
237 static int align_fuzz (rtx, rtx, int, unsigned);
238 #endif
239 \f
240 /* Initialize data in final at the beginning of a compilation.  */
241
242 void
243 init_final (const char *filename ATTRIBUTE_UNUSED)
244 {
245   app_on = 0;
246   final_sequence = 0;
247
248 #ifdef ASSEMBLER_DIALECT
249   dialect_number = ASSEMBLER_DIALECT;
250 #endif
251 }
252
253 /* Default target function prologue and epilogue assembler output.
254
255    If not overridden for epilogue code, then the function body itself
256    contains return instructions wherever needed.  */
257 void
258 default_function_pro_epilogue (FILE *file ATTRIBUTE_UNUSED,
259                                HOST_WIDE_INT size ATTRIBUTE_UNUSED)
260 {
261 }
262
263 /* Default target hook that outputs nothing to a stream.  */
264 void
265 no_asm_to_stream (FILE *file ATTRIBUTE_UNUSED)
266 {
267 }
268
269 /* Enable APP processing of subsequent output.
270    Used before the output from an `asm' statement.  */
271
272 void
273 app_enable (void)
274 {
275   if (! app_on)
276     {
277       fputs (ASM_APP_ON, asm_out_file);
278       app_on = 1;
279     }
280 }
281
282 /* Disable APP processing of subsequent output.
283    Called from varasm.c before most kinds of output.  */
284
285 void
286 app_disable (void)
287 {
288   if (app_on)
289     {
290       fputs (ASM_APP_OFF, asm_out_file);
291       app_on = 0;
292     }
293 }
294 \f
295 /* Return the number of slots filled in the current
296    delayed branch sequence (we don't count the insn needing the
297    delay slot).   Zero if not in a delayed branch sequence.  */
298
299 #ifdef DELAY_SLOTS
300 int
301 dbr_sequence_length (void)
302 {
303   if (final_sequence != 0)
304     return XVECLEN (final_sequence, 0) - 1;
305   else
306     return 0;
307 }
308 #endif
309 \f
310 /* The next two pages contain routines used to compute the length of an insn
311    and to shorten branches.  */
312
313 /* Arrays for insn lengths, and addresses.  The latter is referenced by
314    `insn_current_length'.  */
315
316 static int *insn_lengths;
317
318 varray_type insn_addresses_;
319
320 /* Max uid for which the above arrays are valid.  */
321 static int insn_lengths_max_uid;
322
323 /* Address of insn being processed.  Used by `insn_current_length'.  */
324 int insn_current_address;
325
326 /* Address of insn being processed in previous iteration.  */
327 int insn_last_address;
328
329 /* known invariant alignment of insn being processed.  */
330 int insn_current_align;
331
332 /* After shorten_branches, for any insn, uid_align[INSN_UID (insn)]
333    gives the next following alignment insn that increases the known
334    alignment, or NULL_RTX if there is no such insn.
335    For any alignment obtained this way, we can again index uid_align with
336    its uid to obtain the next following align that in turn increases the
337    alignment, till we reach NULL_RTX; the sequence obtained this way
338    for each insn we'll call the alignment chain of this insn in the following
339    comments.  */
340
341 struct label_alignment
342 {
343   short alignment;
344   short max_skip;
345 };
346
347 static rtx *uid_align;
348 static int *uid_shuid;
349 static struct label_alignment *label_align;
350
351 /* Indicate that branch shortening hasn't yet been done.  */
352
353 void
354 init_insn_lengths (void)
355 {
356   if (uid_shuid)
357     {
358       free (uid_shuid);
359       uid_shuid = 0;
360     }
361   if (insn_lengths)
362     {
363       free (insn_lengths);
364       insn_lengths = 0;
365       insn_lengths_max_uid = 0;
366     }
367 #ifdef HAVE_ATTR_length
368   INSN_ADDRESSES_FREE ();
369 #endif
370   if (uid_align)
371     {
372       free (uid_align);
373       uid_align = 0;
374     }
375 }
376
377 /* Obtain the current length of an insn.  If branch shortening has been done,
378    get its actual length.  Otherwise, get its maximum length.  */
379
380 int
381 get_attr_length (rtx insn ATTRIBUTE_UNUSED)
382 {
383 #ifdef HAVE_ATTR_length
384   rtx body;
385   int i;
386   int length = 0;
387
388   if (insn_lengths_max_uid > INSN_UID (insn))
389     return insn_lengths[INSN_UID (insn)];
390   else
391     switch (GET_CODE (insn))
392       {
393       case NOTE:
394       case BARRIER:
395       case CODE_LABEL:
396         return 0;
397
398       case CALL_INSN:
399         length = insn_default_length (insn);
400         break;
401
402       case JUMP_INSN:
403         body = PATTERN (insn);
404         if (GET_CODE (body) == ADDR_VEC || GET_CODE (body) == ADDR_DIFF_VEC)
405           {
406             /* Alignment is machine-dependent and should be handled by
407                ADDR_VEC_ALIGN.  */
408           }
409         else
410           length = insn_default_length (insn);
411         break;
412
413       case INSN:
414         body = PATTERN (insn);
415         if (GET_CODE (body) == USE || GET_CODE (body) == CLOBBER)
416           return 0;
417
418         else if (GET_CODE (body) == ASM_INPUT || asm_noperands (body) >= 0)
419           length = asm_insn_count (body) * insn_default_length (insn);
420         else if (GET_CODE (body) == SEQUENCE)
421           for (i = 0; i < XVECLEN (body, 0); i++)
422             length += get_attr_length (XVECEXP (body, 0, i));
423         else
424           length = insn_default_length (insn);
425         break;
426
427       default:
428         break;
429       }
430
431 #ifdef ADJUST_INSN_LENGTH
432   ADJUST_INSN_LENGTH (insn, length);
433 #endif
434   return length;
435 #else /* not HAVE_ATTR_length */
436   return 0;
437 #endif /* not HAVE_ATTR_length */
438 }
439 \f
440 /* Code to handle alignment inside shorten_branches.  */
441
442 /* Here is an explanation how the algorithm in align_fuzz can give
443    proper results:
444
445    Call a sequence of instructions beginning with alignment point X
446    and continuing until the next alignment point `block X'.  When `X'
447    is used in an expression, it means the alignment value of the
448    alignment point.
449
450    Call the distance between the start of the first insn of block X, and
451    the end of the last insn of block X `IX', for the `inner size of X'.
452    This is clearly the sum of the instruction lengths.
453
454    Likewise with the next alignment-delimited block following X, which we
455    shall call block Y.
456
457    Call the distance between the start of the first insn of block X, and
458    the start of the first insn of block Y `OX', for the `outer size of X'.
459
460    The estimated padding is then OX - IX.
461
462    OX can be safely estimated as
463
464            if (X >= Y)
465                    OX = round_up(IX, Y)
466            else
467                    OX = round_up(IX, X) + Y - X
468
469    Clearly est(IX) >= real(IX), because that only depends on the
470    instruction lengths, and those being overestimated is a given.
471
472    Clearly round_up(foo, Z) >= round_up(bar, Z) if foo >= bar, so
473    we needn't worry about that when thinking about OX.
474
475    When X >= Y, the alignment provided by Y adds no uncertainty factor
476    for branch ranges starting before X, so we can just round what we have.
477    But when X < Y, we don't know anything about the, so to speak,
478    `middle bits', so we have to assume the worst when aligning up from an
479    address mod X to one mod Y, which is Y - X.  */
480
481 #ifndef LABEL_ALIGN
482 #define LABEL_ALIGN(LABEL) align_labels_log
483 #endif
484
485 #ifndef LABEL_ALIGN_MAX_SKIP
486 #define LABEL_ALIGN_MAX_SKIP align_labels_max_skip
487 #endif
488
489 #ifndef LOOP_ALIGN
490 #define LOOP_ALIGN(LABEL) align_loops_log
491 #endif
492
493 #ifndef LOOP_ALIGN_MAX_SKIP
494 #define LOOP_ALIGN_MAX_SKIP align_loops_max_skip
495 #endif
496
497 #ifndef LABEL_ALIGN_AFTER_BARRIER
498 #define LABEL_ALIGN_AFTER_BARRIER(LABEL) 0
499 #endif
500
501 #ifndef LABEL_ALIGN_AFTER_BARRIER_MAX_SKIP
502 #define LABEL_ALIGN_AFTER_BARRIER_MAX_SKIP 0
503 #endif
504
505 #ifndef JUMP_ALIGN
506 #define JUMP_ALIGN(LABEL) align_jumps_log
507 #endif
508
509 #ifndef JUMP_ALIGN_MAX_SKIP
510 #define JUMP_ALIGN_MAX_SKIP align_jumps_max_skip
511 #endif
512
513 #ifndef ADDR_VEC_ALIGN
514 static int
515 final_addr_vec_align (rtx addr_vec)
516 {
517   int align = GET_MODE_SIZE (GET_MODE (PATTERN (addr_vec)));
518
519   if (align > BIGGEST_ALIGNMENT / BITS_PER_UNIT)
520     align = BIGGEST_ALIGNMENT / BITS_PER_UNIT;
521   return exact_log2 (align);
522
523 }
524
525 #define ADDR_VEC_ALIGN(ADDR_VEC) final_addr_vec_align (ADDR_VEC)
526 #endif
527
528 #ifndef INSN_LENGTH_ALIGNMENT
529 #define INSN_LENGTH_ALIGNMENT(INSN) length_unit_log
530 #endif
531
532 #define INSN_SHUID(INSN) (uid_shuid[INSN_UID (INSN)])
533
534 static int min_labelno, max_labelno;
535
536 #define LABEL_TO_ALIGNMENT(LABEL) \
537   (label_align[CODE_LABEL_NUMBER (LABEL) - min_labelno].alignment)
538
539 #define LABEL_TO_MAX_SKIP(LABEL) \
540   (label_align[CODE_LABEL_NUMBER (LABEL) - min_labelno].max_skip)
541
542 /* For the benefit of port specific code do this also as a function.  */
543
544 int
545 label_to_alignment (rtx label)
546 {
547   return LABEL_TO_ALIGNMENT (label);
548 }
549
550 #ifdef HAVE_ATTR_length
551 /* The differences in addresses
552    between a branch and its target might grow or shrink depending on
553    the alignment the start insn of the range (the branch for a forward
554    branch or the label for a backward branch) starts out on; if these
555    differences are used naively, they can even oscillate infinitely.
556    We therefore want to compute a 'worst case' address difference that
557    is independent of the alignment the start insn of the range end
558    up on, and that is at least as large as the actual difference.
559    The function align_fuzz calculates the amount we have to add to the
560    naively computed difference, by traversing the part of the alignment
561    chain of the start insn of the range that is in front of the end insn
562    of the range, and considering for each alignment the maximum amount
563    that it might contribute to a size increase.
564
565    For casesi tables, we also want to know worst case minimum amounts of
566    address difference, in case a machine description wants to introduce
567    some common offset that is added to all offsets in a table.
568    For this purpose, align_fuzz with a growth argument of 0 computes the
569    appropriate adjustment.  */
570
571 /* Compute the maximum delta by which the difference of the addresses of
572    START and END might grow / shrink due to a different address for start
573    which changes the size of alignment insns between START and END.
574    KNOWN_ALIGN_LOG is the alignment known for START.
575    GROWTH should be ~0 if the objective is to compute potential code size
576    increase, and 0 if the objective is to compute potential shrink.
577    The return value is undefined for any other value of GROWTH.  */
578
579 static int
580 align_fuzz (rtx start, rtx end, int known_align_log, unsigned int growth)
581 {
582   int uid = INSN_UID (start);
583   rtx align_label;
584   int known_align = 1 << known_align_log;
585   int end_shuid = INSN_SHUID (end);
586   int fuzz = 0;
587
588   for (align_label = uid_align[uid]; align_label; align_label = uid_align[uid])
589     {
590       int align_addr, new_align;
591
592       uid = INSN_UID (align_label);
593       align_addr = INSN_ADDRESSES (uid) - insn_lengths[uid];
594       if (uid_shuid[uid] > end_shuid)
595         break;
596       known_align_log = LABEL_TO_ALIGNMENT (align_label);
597       new_align = 1 << known_align_log;
598       if (new_align < known_align)
599         continue;
600       fuzz += (-align_addr ^ growth) & (new_align - known_align);
601       known_align = new_align;
602     }
603   return fuzz;
604 }
605
606 /* Compute a worst-case reference address of a branch so that it
607    can be safely used in the presence of aligned labels.  Since the
608    size of the branch itself is unknown, the size of the branch is
609    not included in the range.  I.e. for a forward branch, the reference
610    address is the end address of the branch as known from the previous
611    branch shortening pass, minus a value to account for possible size
612    increase due to alignment.  For a backward branch, it is the start
613    address of the branch as known from the current pass, plus a value
614    to account for possible size increase due to alignment.
615    NB.: Therefore, the maximum offset allowed for backward branches needs
616    to exclude the branch size.  */
617
618 int
619 insn_current_reference_address (rtx branch)
620 {
621   rtx dest, seq;
622   int seq_uid;
623
624   if (! INSN_ADDRESSES_SET_P ())
625     return 0;
626
627   seq = NEXT_INSN (PREV_INSN (branch));
628   seq_uid = INSN_UID (seq);
629   if (!JUMP_P (branch))
630     /* This can happen for example on the PA; the objective is to know the
631        offset to address something in front of the start of the function.
632        Thus, we can treat it like a backward branch.
633        We assume here that FUNCTION_BOUNDARY / BITS_PER_UNIT is larger than
634        any alignment we'd encounter, so we skip the call to align_fuzz.  */
635     return insn_current_address;
636   dest = JUMP_LABEL (branch);
637
638   /* BRANCH has no proper alignment chain set, so use SEQ.
639      BRANCH also has no INSN_SHUID.  */
640   if (INSN_SHUID (seq) < INSN_SHUID (dest))
641     {
642       /* Forward branch.  */
643       return (insn_last_address + insn_lengths[seq_uid]
644               - align_fuzz (seq, dest, length_unit_log, ~0));
645     }
646   else
647     {
648       /* Backward branch.  */
649       return (insn_current_address
650               + align_fuzz (dest, seq, length_unit_log, ~0));
651     }
652 }
653 #endif /* HAVE_ATTR_length */
654 \f
655 void
656 compute_alignments (void)
657 {
658   int log, max_skip, max_log;
659   basic_block bb;
660
661   if (label_align)
662     {
663       free (label_align);
664       label_align = 0;
665     }
666
667   max_labelno = max_label_num ();
668   min_labelno = get_first_label_num ();
669   label_align = xcalloc (max_labelno - min_labelno + 1,
670                          sizeof (struct label_alignment));
671
672   /* If not optimizing or optimizing for size, don't assign any alignments.  */
673   if (! optimize || optimize_size)
674     return;
675
676   FOR_EACH_BB (bb)
677     {
678       rtx label = BB_HEAD (bb);
679       int fallthru_frequency = 0, branch_frequency = 0, has_fallthru = 0;
680       edge e;
681       edge_iterator ei;
682
683       if (!LABEL_P (label)
684           || probably_never_executed_bb_p (bb))
685         continue;
686       max_log = LABEL_ALIGN (label);
687       max_skip = LABEL_ALIGN_MAX_SKIP;
688
689       FOR_EACH_EDGE (e, ei, bb->preds)
690         {
691           if (e->flags & EDGE_FALLTHRU)
692             has_fallthru = 1, fallthru_frequency += EDGE_FREQUENCY (e);
693           else
694             branch_frequency += EDGE_FREQUENCY (e);
695         }
696
697       /* There are two purposes to align block with no fallthru incoming edge:
698          1) to avoid fetch stalls when branch destination is near cache boundary
699          2) to improve cache efficiency in case the previous block is not executed
700             (so it does not need to be in the cache).
701
702          We to catch first case, we align frequently executed blocks.
703          To catch the second, we align blocks that are executed more frequently
704          than the predecessor and the predecessor is likely to not be executed
705          when function is called.  */
706
707       if (!has_fallthru
708           && (branch_frequency > BB_FREQ_MAX / 10
709               || (bb->frequency > bb->prev_bb->frequency * 10
710                   && (bb->prev_bb->frequency
711                       <= ENTRY_BLOCK_PTR->frequency / 2))))
712         {
713           log = JUMP_ALIGN (label);
714           if (max_log < log)
715             {
716               max_log = log;
717               max_skip = JUMP_ALIGN_MAX_SKIP;
718             }
719         }
720       /* In case block is frequent and reached mostly by non-fallthru edge,
721          align it.  It is most likely a first block of loop.  */
722       if (has_fallthru
723           && maybe_hot_bb_p (bb)
724           && branch_frequency + fallthru_frequency > BB_FREQ_MAX / 10
725           && branch_frequency > fallthru_frequency * 2)
726         {
727           log = LOOP_ALIGN (label);
728           if (max_log < log)
729             {
730               max_log = log;
731               max_skip = LOOP_ALIGN_MAX_SKIP;
732             }
733         }
734       LABEL_TO_ALIGNMENT (label) = max_log;
735       LABEL_TO_MAX_SKIP (label) = max_skip;
736     }
737 }
738 \f
739 /* Make a pass over all insns and compute their actual lengths by shortening
740    any branches of variable length if possible.  */
741
742 /* shorten_branches might be called multiple times:  for example, the SH
743    port splits out-of-range conditional branches in MACHINE_DEPENDENT_REORG.
744    In order to do this, it needs proper length information, which it obtains
745    by calling shorten_branches.  This cannot be collapsed with
746    shorten_branches itself into a single pass unless we also want to integrate
747    reorg.c, since the branch splitting exposes new instructions with delay
748    slots.  */
749
750 void
751 shorten_branches (rtx first ATTRIBUTE_UNUSED)
752 {
753   rtx insn;
754   int max_uid;
755   int i;
756   int max_log;
757   int max_skip;
758 #ifdef HAVE_ATTR_length
759 #define MAX_CODE_ALIGN 16
760   rtx seq;
761   int something_changed = 1;
762   char *varying_length;
763   rtx body;
764   int uid;
765   rtx align_tab[MAX_CODE_ALIGN];
766
767 #endif
768
769   /* Compute maximum UID and allocate label_align / uid_shuid.  */
770   max_uid = get_max_uid ();
771
772   /* Free uid_shuid before reallocating it.  */
773   free (uid_shuid);
774   
775   uid_shuid = xmalloc (max_uid * sizeof *uid_shuid);
776
777   if (max_labelno != max_label_num ())
778     {
779       int old = max_labelno;
780       int n_labels;
781       int n_old_labels;
782
783       max_labelno = max_label_num ();
784
785       n_labels = max_labelno - min_labelno + 1;
786       n_old_labels = old - min_labelno + 1;
787
788       label_align = xrealloc (label_align,
789                               n_labels * sizeof (struct label_alignment));
790
791       /* Range of labels grows monotonically in the function.  Abort here
792          means that the initialization of array got lost.  */
793       gcc_assert (n_old_labels <= n_labels);
794
795       memset (label_align + n_old_labels, 0,
796               (n_labels - n_old_labels) * sizeof (struct label_alignment));
797     }
798
799   /* Initialize label_align and set up uid_shuid to be strictly
800      monotonically rising with insn order.  */
801   /* We use max_log here to keep track of the maximum alignment we want to
802      impose on the next CODE_LABEL (or the current one if we are processing
803      the CODE_LABEL itself).  */
804
805   max_log = 0;
806   max_skip = 0;
807
808   for (insn = get_insns (), i = 1; insn; insn = NEXT_INSN (insn))
809     {
810       int log;
811
812       INSN_SHUID (insn) = i++;
813       if (INSN_P (insn))
814         {
815           /* reorg might make the first insn of a loop being run once only,
816              and delete the label in front of it.  Then we want to apply
817              the loop alignment to the new label created by reorg, which
818              is separated by the former loop start insn from the
819              NOTE_INSN_LOOP_BEG.  */
820         }
821       else if (LABEL_P (insn))
822         {
823           rtx next;
824
825           /* Merge in alignments computed by compute_alignments.  */
826           log = LABEL_TO_ALIGNMENT (insn);
827           if (max_log < log)
828             {
829               max_log = log;
830               max_skip = LABEL_TO_MAX_SKIP (insn);
831             }
832
833           log = LABEL_ALIGN (insn);
834           if (max_log < log)
835             {
836               max_log = log;
837               max_skip = LABEL_ALIGN_MAX_SKIP;
838             }
839           next = next_nonnote_insn (insn);
840           /* ADDR_VECs only take room if read-only data goes into the text
841              section.  */
842           if (JUMP_TABLES_IN_TEXT_SECTION || !HAVE_READONLY_DATA_SECTION)
843             if (next && JUMP_P (next))
844               {
845                 rtx nextbody = PATTERN (next);
846                 if (GET_CODE (nextbody) == ADDR_VEC
847                     || GET_CODE (nextbody) == ADDR_DIFF_VEC)
848                   {
849                     log = ADDR_VEC_ALIGN (next);
850                     if (max_log < log)
851                       {
852                         max_log = log;
853                         max_skip = LABEL_ALIGN_MAX_SKIP;
854                       }
855                   }
856               }
857           LABEL_TO_ALIGNMENT (insn) = max_log;
858           LABEL_TO_MAX_SKIP (insn) = max_skip;
859           max_log = 0;
860           max_skip = 0;
861         }
862       else if (BARRIER_P (insn))
863         {
864           rtx label;
865
866           for (label = insn; label && ! INSN_P (label);
867                label = NEXT_INSN (label))
868             if (LABEL_P (label))
869               {
870                 log = LABEL_ALIGN_AFTER_BARRIER (insn);
871                 if (max_log < log)
872                   {
873                     max_log = log;
874                     max_skip = LABEL_ALIGN_AFTER_BARRIER_MAX_SKIP;
875                   }
876                 break;
877               }
878         }
879     }
880 #ifdef HAVE_ATTR_length
881
882   /* Allocate the rest of the arrays.  */
883   insn_lengths = xmalloc (max_uid * sizeof (*insn_lengths));
884   insn_lengths_max_uid = max_uid;
885   /* Syntax errors can lead to labels being outside of the main insn stream.
886      Initialize insn_addresses, so that we get reproducible results.  */
887   INSN_ADDRESSES_ALLOC (max_uid);
888
889   varying_length = xcalloc (max_uid, sizeof (char));
890
891   /* Initialize uid_align.  We scan instructions
892      from end to start, and keep in align_tab[n] the last seen insn
893      that does an alignment of at least n+1, i.e. the successor
894      in the alignment chain for an insn that does / has a known
895      alignment of n.  */
896   uid_align = xcalloc (max_uid, sizeof *uid_align);
897
898   for (i = MAX_CODE_ALIGN; --i >= 0;)
899     align_tab[i] = NULL_RTX;
900   seq = get_last_insn ();
901   for (; seq; seq = PREV_INSN (seq))
902     {
903       int uid = INSN_UID (seq);
904       int log;
905       log = (LABEL_P (seq) ? LABEL_TO_ALIGNMENT (seq) : 0);
906       uid_align[uid] = align_tab[0];
907       if (log)
908         {
909           /* Found an alignment label.  */
910           uid_align[uid] = align_tab[log];
911           for (i = log - 1; i >= 0; i--)
912             align_tab[i] = seq;
913         }
914     }
915 #ifdef CASE_VECTOR_SHORTEN_MODE
916   if (optimize)
917     {
918       /* Look for ADDR_DIFF_VECs, and initialize their minimum and maximum
919          label fields.  */
920
921       int min_shuid = INSN_SHUID (get_insns ()) - 1;
922       int max_shuid = INSN_SHUID (get_last_insn ()) + 1;
923       int rel;
924
925       for (insn = first; insn != 0; insn = NEXT_INSN (insn))
926         {
927           rtx min_lab = NULL_RTX, max_lab = NULL_RTX, pat;
928           int len, i, min, max, insn_shuid;
929           int min_align;
930           addr_diff_vec_flags flags;
931
932           if (!JUMP_P (insn)
933               || GET_CODE (PATTERN (insn)) != ADDR_DIFF_VEC)
934             continue;
935           pat = PATTERN (insn);
936           len = XVECLEN (pat, 1);
937           gcc_assert (len > 0);
938           min_align = MAX_CODE_ALIGN;
939           for (min = max_shuid, max = min_shuid, i = len - 1; i >= 0; i--)
940             {
941               rtx lab = XEXP (XVECEXP (pat, 1, i), 0);
942               int shuid = INSN_SHUID (lab);
943               if (shuid < min)
944                 {
945                   min = shuid;
946                   min_lab = lab;
947                 }
948               if (shuid > max)
949                 {
950                   max = shuid;
951                   max_lab = lab;
952                 }
953               if (min_align > LABEL_TO_ALIGNMENT (lab))
954                 min_align = LABEL_TO_ALIGNMENT (lab);
955             }
956           XEXP (pat, 2) = gen_rtx_LABEL_REF (VOIDmode, min_lab);
957           XEXP (pat, 3) = gen_rtx_LABEL_REF (VOIDmode, max_lab);
958           insn_shuid = INSN_SHUID (insn);
959           rel = INSN_SHUID (XEXP (XEXP (pat, 0), 0));
960           memset (&flags, 0, sizeof (flags));
961           flags.min_align = min_align;
962           flags.base_after_vec = rel > insn_shuid;
963           flags.min_after_vec  = min > insn_shuid;
964           flags.max_after_vec  = max > insn_shuid;
965           flags.min_after_base = min > rel;
966           flags.max_after_base = max > rel;
967           ADDR_DIFF_VEC_FLAGS (pat) = flags;
968         }
969     }
970 #endif /* CASE_VECTOR_SHORTEN_MODE */
971
972   /* Compute initial lengths, addresses, and varying flags for each insn.  */
973   for (insn_current_address = 0, insn = first;
974        insn != 0;
975        insn_current_address += insn_lengths[uid], insn = NEXT_INSN (insn))
976     {
977       uid = INSN_UID (insn);
978
979       insn_lengths[uid] = 0;
980
981       if (LABEL_P (insn))
982         {
983           int log = LABEL_TO_ALIGNMENT (insn);
984           if (log)
985             {
986               int align = 1 << log;
987               int new_address = (insn_current_address + align - 1) & -align;
988               insn_lengths[uid] = new_address - insn_current_address;
989             }
990         }
991
992       INSN_ADDRESSES (uid) = insn_current_address + insn_lengths[uid];
993
994       if (NOTE_P (insn) || BARRIER_P (insn)
995           || LABEL_P (insn))
996         continue;
997       if (INSN_DELETED_P (insn))
998         continue;
999
1000       body = PATTERN (insn);
1001       if (GET_CODE (body) == ADDR_VEC || GET_CODE (body) == ADDR_DIFF_VEC)
1002         {
1003           /* This only takes room if read-only data goes into the text
1004              section.  */
1005           if (JUMP_TABLES_IN_TEXT_SECTION || !HAVE_READONLY_DATA_SECTION)
1006             insn_lengths[uid] = (XVECLEN (body,
1007                                           GET_CODE (body) == ADDR_DIFF_VEC)
1008                                  * GET_MODE_SIZE (GET_MODE (body)));
1009           /* Alignment is handled by ADDR_VEC_ALIGN.  */
1010         }
1011       else if (GET_CODE (body) == ASM_INPUT || asm_noperands (body) >= 0)
1012         insn_lengths[uid] = asm_insn_count (body) * insn_default_length (insn);
1013       else if (GET_CODE (body) == SEQUENCE)
1014         {
1015           int i;
1016           int const_delay_slots;
1017 #ifdef DELAY_SLOTS
1018           const_delay_slots = const_num_delay_slots (XVECEXP (body, 0, 0));
1019 #else
1020           const_delay_slots = 0;
1021 #endif
1022           /* Inside a delay slot sequence, we do not do any branch shortening
1023              if the shortening could change the number of delay slots
1024              of the branch.  */
1025           for (i = 0; i < XVECLEN (body, 0); i++)
1026             {
1027               rtx inner_insn = XVECEXP (body, 0, i);
1028               int inner_uid = INSN_UID (inner_insn);
1029               int inner_length;
1030
1031               if (GET_CODE (body) == ASM_INPUT
1032                   || asm_noperands (PATTERN (XVECEXP (body, 0, i))) >= 0)
1033                 inner_length = (asm_insn_count (PATTERN (inner_insn))
1034                                 * insn_default_length (inner_insn));
1035               else
1036                 inner_length = insn_default_length (inner_insn);
1037
1038               insn_lengths[inner_uid] = inner_length;
1039               if (const_delay_slots)
1040                 {
1041                   if ((varying_length[inner_uid]
1042                        = insn_variable_length_p (inner_insn)) != 0)
1043                     varying_length[uid] = 1;
1044                   INSN_ADDRESSES (inner_uid) = (insn_current_address
1045                                                 + insn_lengths[uid]);
1046                 }
1047               else
1048                 varying_length[inner_uid] = 0;
1049               insn_lengths[uid] += inner_length;
1050             }
1051         }
1052       else if (GET_CODE (body) != USE && GET_CODE (body) != CLOBBER)
1053         {
1054           insn_lengths[uid] = insn_default_length (insn);
1055           varying_length[uid] = insn_variable_length_p (insn);
1056         }
1057
1058       /* If needed, do any adjustment.  */
1059 #ifdef ADJUST_INSN_LENGTH
1060       ADJUST_INSN_LENGTH (insn, insn_lengths[uid]);
1061       if (insn_lengths[uid] < 0)
1062         fatal_insn ("negative insn length", insn);
1063 #endif
1064     }
1065
1066   /* Now loop over all the insns finding varying length insns.  For each,
1067      get the current insn length.  If it has changed, reflect the change.
1068      When nothing changes for a full pass, we are done.  */
1069
1070   while (something_changed)
1071     {
1072       something_changed = 0;
1073       insn_current_align = MAX_CODE_ALIGN - 1;
1074       for (insn_current_address = 0, insn = first;
1075            insn != 0;
1076            insn = NEXT_INSN (insn))
1077         {
1078           int new_length;
1079 #ifdef ADJUST_INSN_LENGTH
1080           int tmp_length;
1081 #endif
1082           int length_align;
1083
1084           uid = INSN_UID (insn);
1085
1086           if (LABEL_P (insn))
1087             {
1088               int log = LABEL_TO_ALIGNMENT (insn);
1089               if (log > insn_current_align)
1090                 {
1091                   int align = 1 << log;
1092                   int new_address= (insn_current_address + align - 1) & -align;
1093                   insn_lengths[uid] = new_address - insn_current_address;
1094                   insn_current_align = log;
1095                   insn_current_address = new_address;
1096                 }
1097               else
1098                 insn_lengths[uid] = 0;
1099               INSN_ADDRESSES (uid) = insn_current_address;
1100               continue;
1101             }
1102
1103           length_align = INSN_LENGTH_ALIGNMENT (insn);
1104           if (length_align < insn_current_align)
1105             insn_current_align = length_align;
1106
1107           insn_last_address = INSN_ADDRESSES (uid);
1108           INSN_ADDRESSES (uid) = insn_current_address;
1109
1110 #ifdef CASE_VECTOR_SHORTEN_MODE
1111           if (optimize && JUMP_P (insn)
1112               && GET_CODE (PATTERN (insn)) == ADDR_DIFF_VEC)
1113             {
1114               rtx body = PATTERN (insn);
1115               int old_length = insn_lengths[uid];
1116               rtx rel_lab = XEXP (XEXP (body, 0), 0);
1117               rtx min_lab = XEXP (XEXP (body, 2), 0);
1118               rtx max_lab = XEXP (XEXP (body, 3), 0);
1119               int rel_addr = INSN_ADDRESSES (INSN_UID (rel_lab));
1120               int min_addr = INSN_ADDRESSES (INSN_UID (min_lab));
1121               int max_addr = INSN_ADDRESSES (INSN_UID (max_lab));
1122               rtx prev;
1123               int rel_align = 0;
1124               addr_diff_vec_flags flags;
1125
1126               /* Avoid automatic aggregate initialization.  */
1127               flags = ADDR_DIFF_VEC_FLAGS (body);
1128
1129               /* Try to find a known alignment for rel_lab.  */
1130               for (prev = rel_lab;
1131                    prev
1132                    && ! insn_lengths[INSN_UID (prev)]
1133                    && ! (varying_length[INSN_UID (prev)] & 1);
1134                    prev = PREV_INSN (prev))
1135                 if (varying_length[INSN_UID (prev)] & 2)
1136                   {
1137                     rel_align = LABEL_TO_ALIGNMENT (prev);
1138                     break;
1139                   }
1140
1141               /* See the comment on addr_diff_vec_flags in rtl.h for the
1142                  meaning of the flags values.  base: REL_LAB   vec: INSN  */
1143               /* Anything after INSN has still addresses from the last
1144                  pass; adjust these so that they reflect our current
1145                  estimate for this pass.  */
1146               if (flags.base_after_vec)
1147                 rel_addr += insn_current_address - insn_last_address;
1148               if (flags.min_after_vec)
1149                 min_addr += insn_current_address - insn_last_address;
1150               if (flags.max_after_vec)
1151                 max_addr += insn_current_address - insn_last_address;
1152               /* We want to know the worst case, i.e. lowest possible value
1153                  for the offset of MIN_LAB.  If MIN_LAB is after REL_LAB,
1154                  its offset is positive, and we have to be wary of code shrink;
1155                  otherwise, it is negative, and we have to be vary of code
1156                  size increase.  */
1157               if (flags.min_after_base)
1158                 {
1159                   /* If INSN is between REL_LAB and MIN_LAB, the size
1160                      changes we are about to make can change the alignment
1161                      within the observed offset, therefore we have to break
1162                      it up into two parts that are independent.  */
1163                   if (! flags.base_after_vec && flags.min_after_vec)
1164                     {
1165                       min_addr -= align_fuzz (rel_lab, insn, rel_align, 0);
1166                       min_addr -= align_fuzz (insn, min_lab, 0, 0);
1167                     }
1168                   else
1169                     min_addr -= align_fuzz (rel_lab, min_lab, rel_align, 0);
1170                 }
1171               else
1172                 {
1173                   if (flags.base_after_vec && ! flags.min_after_vec)
1174                     {
1175                       min_addr -= align_fuzz (min_lab, insn, 0, ~0);
1176                       min_addr -= align_fuzz (insn, rel_lab, 0, ~0);
1177                     }
1178                   else
1179                     min_addr -= align_fuzz (min_lab, rel_lab, 0, ~0);
1180                 }
1181               /* Likewise, determine the highest lowest possible value
1182                  for the offset of MAX_LAB.  */
1183               if (flags.max_after_base)
1184                 {
1185                   if (! flags.base_after_vec && flags.max_after_vec)
1186                     {
1187                       max_addr += align_fuzz (rel_lab, insn, rel_align, ~0);
1188                       max_addr += align_fuzz (insn, max_lab, 0, ~0);
1189                     }
1190                   else
1191                     max_addr += align_fuzz (rel_lab, max_lab, rel_align, ~0);
1192                 }
1193               else
1194                 {
1195                   if (flags.base_after_vec && ! flags.max_after_vec)
1196                     {
1197                       max_addr += align_fuzz (max_lab, insn, 0, 0);
1198                       max_addr += align_fuzz (insn, rel_lab, 0, 0);
1199                     }
1200                   else
1201                     max_addr += align_fuzz (max_lab, rel_lab, 0, 0);
1202                 }
1203               PUT_MODE (body, CASE_VECTOR_SHORTEN_MODE (min_addr - rel_addr,
1204                                                         max_addr - rel_addr,
1205                                                         body));
1206               if (JUMP_TABLES_IN_TEXT_SECTION || !HAVE_READONLY_DATA_SECTION)
1207                 {
1208                   insn_lengths[uid]
1209                     = (XVECLEN (body, 1) * GET_MODE_SIZE (GET_MODE (body)));
1210                   insn_current_address += insn_lengths[uid];
1211                   if (insn_lengths[uid] != old_length)
1212                     something_changed = 1;
1213                 }
1214
1215               continue;
1216             }
1217 #endif /* CASE_VECTOR_SHORTEN_MODE */
1218
1219           if (! (varying_length[uid]))
1220             {
1221               if (NONJUMP_INSN_P (insn)
1222                   && GET_CODE (PATTERN (insn)) == SEQUENCE)
1223                 {
1224                   int i;
1225
1226                   body = PATTERN (insn);
1227                   for (i = 0; i < XVECLEN (body, 0); i++)
1228                     {
1229                       rtx inner_insn = XVECEXP (body, 0, i);
1230                       int inner_uid = INSN_UID (inner_insn);
1231
1232                       INSN_ADDRESSES (inner_uid) = insn_current_address;
1233
1234                       insn_current_address += insn_lengths[inner_uid];
1235                     }
1236                 }
1237               else
1238                 insn_current_address += insn_lengths[uid];
1239
1240               continue;
1241             }
1242
1243           if (NONJUMP_INSN_P (insn) && GET_CODE (PATTERN (insn)) == SEQUENCE)
1244             {
1245               int i;
1246
1247               body = PATTERN (insn);
1248               new_length = 0;
1249               for (i = 0; i < XVECLEN (body, 0); i++)
1250                 {
1251                   rtx inner_insn = XVECEXP (body, 0, i);
1252                   int inner_uid = INSN_UID (inner_insn);
1253                   int inner_length;
1254
1255                   INSN_ADDRESSES (inner_uid) = insn_current_address;
1256
1257                   /* insn_current_length returns 0 for insns with a
1258                      non-varying length.  */
1259                   if (! varying_length[inner_uid])
1260                     inner_length = insn_lengths[inner_uid];
1261                   else
1262                     inner_length = insn_current_length (inner_insn);
1263
1264                   if (inner_length != insn_lengths[inner_uid])
1265                     {
1266                       insn_lengths[inner_uid] = inner_length;
1267                       something_changed = 1;
1268                     }
1269                   insn_current_address += insn_lengths[inner_uid];
1270                   new_length += inner_length;
1271                 }
1272             }
1273           else
1274             {
1275               new_length = insn_current_length (insn);
1276               insn_current_address += new_length;
1277             }
1278
1279 #ifdef ADJUST_INSN_LENGTH
1280           /* If needed, do any adjustment.  */
1281           tmp_length = new_length;
1282           ADJUST_INSN_LENGTH (insn, new_length);
1283           insn_current_address += (new_length - tmp_length);
1284 #endif
1285
1286           if (new_length != insn_lengths[uid])
1287             {
1288               insn_lengths[uid] = new_length;
1289               something_changed = 1;
1290             }
1291         }
1292       /* For a non-optimizing compile, do only a single pass.  */
1293       if (!optimize)
1294         break;
1295     }
1296
1297   free (varying_length);
1298
1299 #endif /* HAVE_ATTR_length */
1300 }
1301
1302 #ifdef HAVE_ATTR_length
1303 /* Given the body of an INSN known to be generated by an ASM statement, return
1304    the number of machine instructions likely to be generated for this insn.
1305    This is used to compute its length.  */
1306
1307 static int
1308 asm_insn_count (rtx body)
1309 {
1310   const char *template;
1311   int count = 1;
1312
1313   if (GET_CODE (body) == ASM_INPUT)
1314     template = XSTR (body, 0);
1315   else
1316     template = decode_asm_operands (body, NULL, NULL, NULL, NULL);
1317
1318   for (; *template; template++)
1319     if (IS_ASM_LOGICAL_LINE_SEPARATOR (*template) || *template == '\n')
1320       count++;
1321
1322   return count;
1323 }
1324 #endif
1325 \f
1326 /* Output assembler code for the start of a function,
1327    and initialize some of the variables in this file
1328    for the new function.  The label for the function and associated
1329    assembler pseudo-ops have already been output in `assemble_start_function'.
1330
1331    FIRST is the first insn of the rtl for the function being compiled.
1332    FILE is the file to write assembler code to.
1333    OPTIMIZE is nonzero if we should eliminate redundant
1334      test and compare insns.  */
1335
1336 void
1337 final_start_function (rtx first ATTRIBUTE_UNUSED, FILE *file,
1338                       int optimize ATTRIBUTE_UNUSED)
1339 {
1340   block_depth = 0;
1341
1342   this_is_asm_operands = 0;
1343
1344   last_filename = locator_file (prologue_locator);
1345   last_linenum = locator_line (prologue_locator);
1346
1347   high_block_linenum = high_function_linenum = last_linenum;
1348
1349   (*debug_hooks->begin_prologue) (last_linenum, last_filename);
1350
1351 #if defined (DWARF2_UNWIND_INFO) || defined (TARGET_UNWIND_INFO)
1352   if (write_symbols != DWARF2_DEBUG && write_symbols != VMS_AND_DWARF2_DEBUG)
1353     dwarf2out_begin_prologue (0, NULL);
1354 #endif
1355
1356 #ifdef LEAF_REG_REMAP
1357   if (current_function_uses_only_leaf_regs)
1358     leaf_renumber_regs (first);
1359 #endif
1360
1361   /* The Sun386i and perhaps other machines don't work right
1362      if the profiling code comes after the prologue.  */
1363 #ifdef PROFILE_BEFORE_PROLOGUE
1364   if (current_function_profile)
1365     profile_function (file);
1366 #endif /* PROFILE_BEFORE_PROLOGUE */
1367
1368 #if defined (DWARF2_UNWIND_INFO) && defined (HAVE_prologue)
1369   if (dwarf2out_do_frame ())
1370     dwarf2out_frame_debug (NULL_RTX, false);
1371 #endif
1372
1373   /* If debugging, assign block numbers to all of the blocks in this
1374      function.  */
1375   if (write_symbols)
1376     {
1377       remove_unnecessary_notes ();
1378       reemit_insn_block_notes ();
1379       number_blocks (current_function_decl);
1380       /* We never actually put out begin/end notes for the top-level
1381          block in the function.  But, conceptually, that block is
1382          always needed.  */
1383       TREE_ASM_WRITTEN (DECL_INITIAL (current_function_decl)) = 1;
1384     }
1385
1386   /* First output the function prologue: code to set up the stack frame.  */
1387   targetm.asm_out.function_prologue (file, get_frame_size ());
1388
1389   /* If the machine represents the prologue as RTL, the profiling code must
1390      be emitted when NOTE_INSN_PROLOGUE_END is scanned.  */
1391 #ifdef HAVE_prologue
1392   if (! HAVE_prologue)
1393 #endif
1394     profile_after_prologue (file);
1395 }
1396
1397 static void
1398 profile_after_prologue (FILE *file ATTRIBUTE_UNUSED)
1399 {
1400 #ifndef PROFILE_BEFORE_PROLOGUE
1401   if (current_function_profile)
1402     profile_function (file);
1403 #endif /* not PROFILE_BEFORE_PROLOGUE */
1404 }
1405
1406 static void
1407 profile_function (FILE *file ATTRIBUTE_UNUSED)
1408 {
1409 #ifndef NO_PROFILE_COUNTERS
1410 # define NO_PROFILE_COUNTERS    0
1411 #endif
1412 #if defined(ASM_OUTPUT_REG_PUSH)
1413   int sval = current_function_returns_struct;
1414   rtx svrtx = targetm.calls.struct_value_rtx (TREE_TYPE (current_function_decl), 1);
1415 #if defined(STATIC_CHAIN_INCOMING_REGNUM) || defined(STATIC_CHAIN_REGNUM)
1416   int cxt = cfun->static_chain_decl != NULL;
1417 #endif
1418 #endif /* ASM_OUTPUT_REG_PUSH */
1419
1420   if (! NO_PROFILE_COUNTERS)
1421     {
1422       int align = MIN (BIGGEST_ALIGNMENT, LONG_TYPE_SIZE);
1423       data_section ();
1424       ASM_OUTPUT_ALIGN (file, floor_log2 (align / BITS_PER_UNIT));
1425       targetm.asm_out.internal_label (file, "LP", current_function_funcdef_no);
1426       assemble_integer (const0_rtx, LONG_TYPE_SIZE / BITS_PER_UNIT, align, 1);
1427     }
1428
1429   current_function_section (current_function_decl);
1430
1431 #if defined(ASM_OUTPUT_REG_PUSH)
1432   if (sval && svrtx != NULL_RTX && REG_P (svrtx))
1433     ASM_OUTPUT_REG_PUSH (file, REGNO (svrtx));
1434 #endif
1435
1436 #if defined(STATIC_CHAIN_INCOMING_REGNUM) && defined(ASM_OUTPUT_REG_PUSH)
1437   if (cxt)
1438     ASM_OUTPUT_REG_PUSH (file, STATIC_CHAIN_INCOMING_REGNUM);
1439 #else
1440 #if defined(STATIC_CHAIN_REGNUM) && defined(ASM_OUTPUT_REG_PUSH)
1441   if (cxt)
1442     {
1443       ASM_OUTPUT_REG_PUSH (file, STATIC_CHAIN_REGNUM);
1444     }
1445 #endif
1446 #endif
1447
1448   FUNCTION_PROFILER (file, current_function_funcdef_no);
1449
1450 #if defined(STATIC_CHAIN_INCOMING_REGNUM) && defined(ASM_OUTPUT_REG_PUSH)
1451   if (cxt)
1452     ASM_OUTPUT_REG_POP (file, STATIC_CHAIN_INCOMING_REGNUM);
1453 #else
1454 #if defined(STATIC_CHAIN_REGNUM) && defined(ASM_OUTPUT_REG_PUSH)
1455   if (cxt)
1456     {
1457       ASM_OUTPUT_REG_POP (file, STATIC_CHAIN_REGNUM);
1458     }
1459 #endif
1460 #endif
1461
1462 #if defined(ASM_OUTPUT_REG_PUSH)
1463   if (sval && svrtx != NULL_RTX && REG_P (svrtx))
1464     ASM_OUTPUT_REG_POP (file, REGNO (svrtx));
1465 #endif
1466 }
1467
1468 /* Output assembler code for the end of a function.
1469    For clarity, args are same as those of `final_start_function'
1470    even though not all of them are needed.  */
1471
1472 void
1473 final_end_function (void)
1474 {
1475   app_disable ();
1476
1477   (*debug_hooks->end_function) (high_function_linenum);
1478
1479   /* Finally, output the function epilogue:
1480      code to restore the stack frame and return to the caller.  */
1481   targetm.asm_out.function_epilogue (asm_out_file, get_frame_size ());
1482
1483   /* And debug output.  */
1484   (*debug_hooks->end_epilogue) (last_linenum, last_filename);
1485
1486 #if defined (DWARF2_UNWIND_INFO)
1487   if (write_symbols != DWARF2_DEBUG && write_symbols != VMS_AND_DWARF2_DEBUG
1488       && dwarf2out_do_frame ())
1489     dwarf2out_end_epilogue (last_linenum, last_filename);
1490 #endif
1491 }
1492 \f
1493 /* Output assembler code for some insns: all or part of a function.
1494    For description of args, see `final_start_function', above.  */
1495
1496 void
1497 final (rtx first, FILE *file, int optimize)
1498 {
1499   rtx insn;
1500   int max_uid = 0;
1501   int seen = 0;
1502
1503   last_ignored_compare = 0;
1504
1505 #ifdef SDB_DEBUGGING_INFO
1506   /* When producing SDB debugging info, delete troublesome line number
1507      notes from inlined functions in other files as well as duplicate
1508      line number notes.  */
1509   if (write_symbols == SDB_DEBUG)
1510     {
1511       rtx last = 0;
1512       for (insn = first; insn; insn = NEXT_INSN (insn))
1513         if (NOTE_P (insn) && NOTE_LINE_NUMBER (insn) > 0)
1514           {
1515             if (last != 0
1516 #ifdef USE_MAPPED_LOCATION
1517                 && NOTE_SOURCE_LOCATION (insn) == NOTE_SOURCE_LOCATION (last)
1518 #else
1519                 && NOTE_LINE_NUMBER (insn) == NOTE_LINE_NUMBER (last)
1520                 && NOTE_SOURCE_FILE (insn) == NOTE_SOURCE_FILE (last)
1521 #endif
1522               )
1523               {
1524                 delete_insn (insn);     /* Use delete_note.  */
1525                 continue;
1526               }
1527             last = insn;
1528           }
1529     }
1530 #endif
1531
1532   for (insn = first; insn; insn = NEXT_INSN (insn))
1533     {
1534       if (INSN_UID (insn) > max_uid)       /* Find largest UID.  */
1535         max_uid = INSN_UID (insn);
1536 #ifdef HAVE_cc0
1537       /* If CC tracking across branches is enabled, record the insn which
1538          jumps to each branch only reached from one place.  */
1539       if (optimize && JUMP_P (insn))
1540         {
1541           rtx lab = JUMP_LABEL (insn);
1542           if (lab && LABEL_NUSES (lab) == 1)
1543             {
1544               LABEL_REFS (lab) = insn;
1545             }
1546         }
1547 #endif
1548     }
1549
1550   init_recog ();
1551
1552   CC_STATUS_INIT;
1553
1554   /* Output the insns.  */
1555   for (insn = NEXT_INSN (first); insn;)
1556     {
1557 #ifdef HAVE_ATTR_length
1558       if ((unsigned) INSN_UID (insn) >= INSN_ADDRESSES_SIZE ())
1559         {
1560           /* This can be triggered by bugs elsewhere in the compiler if
1561              new insns are created after init_insn_lengths is called.  */
1562           gcc_assert (NOTE_P (insn));
1563           insn_current_address = -1;
1564         }
1565       else
1566         insn_current_address = INSN_ADDRESSES (INSN_UID (insn));
1567 #endif /* HAVE_ATTR_length */
1568
1569       insn = final_scan_insn (insn, file, optimize, 0, &seen);
1570     }
1571 }
1572 \f
1573 const char *
1574 get_insn_template (int code, rtx insn)
1575 {
1576   switch (insn_data[code].output_format)
1577     {
1578     case INSN_OUTPUT_FORMAT_SINGLE:
1579       return insn_data[code].output.single;
1580     case INSN_OUTPUT_FORMAT_MULTI:
1581       return insn_data[code].output.multi[which_alternative];
1582     case INSN_OUTPUT_FORMAT_FUNCTION:
1583       gcc_assert (insn);
1584       return (*insn_data[code].output.function) (recog_data.operand, insn);
1585
1586     default:
1587       gcc_unreachable ();
1588     }
1589 }
1590
1591 /* Emit the appropriate declaration for an alternate-entry-point
1592    symbol represented by INSN, to FILE.  INSN is a CODE_LABEL with
1593    LABEL_KIND != LABEL_NORMAL.
1594
1595    The case fall-through in this function is intentional.  */
1596 static void
1597 output_alternate_entry_point (FILE *file, rtx insn)
1598 {
1599   const char *name = LABEL_NAME (insn);
1600
1601   switch (LABEL_KIND (insn))
1602     {
1603     case LABEL_WEAK_ENTRY:
1604 #ifdef ASM_WEAKEN_LABEL
1605       ASM_WEAKEN_LABEL (file, name);
1606 #endif
1607     case LABEL_GLOBAL_ENTRY:
1608       targetm.asm_out.globalize_label (file, name);
1609     case LABEL_STATIC_ENTRY:
1610 #ifdef ASM_OUTPUT_TYPE_DIRECTIVE
1611       ASM_OUTPUT_TYPE_DIRECTIVE (file, name, "function");
1612 #endif
1613       ASM_OUTPUT_LABEL (file, name);
1614       break;
1615
1616     case LABEL_NORMAL:
1617     default:
1618       gcc_unreachable ();
1619     }
1620 }
1621
1622 /* The final scan for one insn, INSN.
1623    Args are same as in `final', except that INSN
1624    is the insn being scanned.
1625    Value returned is the next insn to be scanned.
1626
1627    NOPEEPHOLES is the flag to disallow peephole processing (currently
1628    used for within delayed branch sequence output).
1629
1630    SEEN is used to track the end of the prologue, for emitting
1631    debug information.  We force the emission of a line note after
1632    both NOTE_INSN_PROLOGUE_END and NOTE_INSN_FUNCTION_BEG, or
1633    at the beginning of the second basic block, whichever comes
1634    first.  */
1635
1636 rtx
1637 final_scan_insn (rtx insn, FILE *file, int optimize ATTRIBUTE_UNUSED,
1638                  int nopeepholes ATTRIBUTE_UNUSED, int *seen)
1639 {
1640 #ifdef HAVE_cc0
1641   rtx set;
1642 #endif
1643   rtx next;
1644
1645   insn_counter++;
1646
1647   /* Ignore deleted insns.  These can occur when we split insns (due to a
1648      template of "#") while not optimizing.  */
1649   if (INSN_DELETED_P (insn))
1650     return NEXT_INSN (insn);
1651
1652   switch (GET_CODE (insn))
1653     {
1654     case NOTE:
1655       switch (NOTE_LINE_NUMBER (insn))
1656         {
1657         case NOTE_INSN_DELETED:
1658         case NOTE_INSN_LOOP_BEG:
1659         case NOTE_INSN_LOOP_END:
1660         case NOTE_INSN_FUNCTION_END:
1661         case NOTE_INSN_REPEATED_LINE_NUMBER:
1662         case NOTE_INSN_EXPECTED_VALUE:
1663           break;
1664
1665         case NOTE_INSN_SWITCH_TEXT_SECTIONS:
1666           
1667           /* The presence of this note indicates that this basic block
1668              belongs in the "cold" section of the .o file.  If we are
1669              not already writing to the cold section we need to change
1670              to it.  */
1671
1672           if (last_text_section == in_text)
1673             {
1674               (*debug_hooks->switch_text_section) ();
1675               unlikely_text_section ();
1676             }
1677           else
1678             {
1679               (*debug_hooks->switch_text_section) ();
1680               text_section ();
1681             }
1682           break;
1683           
1684         case NOTE_INSN_BASIC_BLOCK:
1685           
1686 #ifdef TARGET_UNWIND_INFO
1687           targetm.asm_out.unwind_emit (asm_out_file, insn);
1688 #endif
1689
1690           if (flag_debug_asm)
1691             fprintf (asm_out_file, "\t%s basic block %d\n",
1692                      ASM_COMMENT_START, NOTE_BASIC_BLOCK (insn)->index);
1693
1694           if ((*seen & (SEEN_EMITTED | SEEN_BB)) == SEEN_BB)
1695             {
1696               *seen |= SEEN_EMITTED;
1697               last_filename = NULL;
1698             }
1699           else
1700             *seen |= SEEN_BB;
1701
1702           break;
1703
1704         case NOTE_INSN_EH_REGION_BEG:
1705           ASM_OUTPUT_DEBUG_LABEL (asm_out_file, "LEHB",
1706                                   NOTE_EH_HANDLER (insn));
1707           break;
1708
1709         case NOTE_INSN_EH_REGION_END:
1710           ASM_OUTPUT_DEBUG_LABEL (asm_out_file, "LEHE",
1711                                   NOTE_EH_HANDLER (insn));
1712           break;
1713
1714         case NOTE_INSN_PROLOGUE_END:
1715           targetm.asm_out.function_end_prologue (file);
1716           profile_after_prologue (file);
1717
1718           if ((*seen & (SEEN_EMITTED | SEEN_NOTE)) == SEEN_NOTE)
1719             {
1720               *seen |= SEEN_EMITTED;
1721               last_filename = NULL;
1722             }
1723           else
1724             *seen |= SEEN_NOTE;
1725
1726           break;
1727
1728         case NOTE_INSN_EPILOGUE_BEG:
1729           targetm.asm_out.function_begin_epilogue (file);
1730           break;
1731
1732         case NOTE_INSN_FUNCTION_BEG:
1733           app_disable ();
1734           (*debug_hooks->end_prologue) (last_linenum, last_filename);
1735
1736           if ((*seen & (SEEN_EMITTED | SEEN_NOTE)) == SEEN_NOTE)
1737             {
1738               *seen |= SEEN_EMITTED;
1739               last_filename = NULL;
1740             }
1741           else
1742             *seen |= SEEN_NOTE;
1743
1744           break;
1745
1746         case NOTE_INSN_BLOCK_BEG:
1747           if (debug_info_level == DINFO_LEVEL_NORMAL
1748               || debug_info_level == DINFO_LEVEL_VERBOSE
1749               || write_symbols == DWARF2_DEBUG
1750               || write_symbols == VMS_AND_DWARF2_DEBUG
1751               || write_symbols == VMS_DEBUG)
1752             {
1753               int n = BLOCK_NUMBER (NOTE_BLOCK (insn));
1754
1755               app_disable ();
1756               ++block_depth;
1757               high_block_linenum = last_linenum;
1758
1759               /* Output debugging info about the symbol-block beginning.  */
1760               (*debug_hooks->begin_block) (last_linenum, n);
1761
1762               /* Mark this block as output.  */
1763               TREE_ASM_WRITTEN (NOTE_BLOCK (insn)) = 1;
1764             }
1765           break;
1766
1767         case NOTE_INSN_BLOCK_END:
1768           if (debug_info_level == DINFO_LEVEL_NORMAL
1769               || debug_info_level == DINFO_LEVEL_VERBOSE
1770               || write_symbols == DWARF2_DEBUG
1771               || write_symbols == VMS_AND_DWARF2_DEBUG
1772               || write_symbols == VMS_DEBUG)
1773             {
1774               int n = BLOCK_NUMBER (NOTE_BLOCK (insn));
1775
1776               app_disable ();
1777
1778               /* End of a symbol-block.  */
1779               --block_depth;
1780               gcc_assert (block_depth >= 0);
1781
1782               (*debug_hooks->end_block) (high_block_linenum, n);
1783             }
1784           break;
1785
1786         case NOTE_INSN_DELETED_LABEL:
1787           /* Emit the label.  We may have deleted the CODE_LABEL because
1788              the label could be proved to be unreachable, though still
1789              referenced (in the form of having its address taken.  */
1790           ASM_OUTPUT_DEBUG_LABEL (file, "L", CODE_LABEL_NUMBER (insn));
1791           break;
1792
1793         case NOTE_INSN_VAR_LOCATION:
1794           (*debug_hooks->var_location) (insn);
1795           break;
1796
1797         case 0:
1798           break;
1799
1800         default:
1801           gcc_assert (NOTE_LINE_NUMBER (insn) > 0);
1802           break;
1803         }
1804       break;
1805
1806     case BARRIER:
1807 #if defined (DWARF2_UNWIND_INFO)
1808       if (dwarf2out_do_frame ())
1809         dwarf2out_frame_debug (insn, false);
1810 #endif
1811       break;
1812
1813     case CODE_LABEL:
1814       /* The target port might emit labels in the output function for
1815          some insn, e.g. sh.c output_branchy_insn.  */
1816       if (CODE_LABEL_NUMBER (insn) <= max_labelno)
1817         {
1818           int align = LABEL_TO_ALIGNMENT (insn);
1819 #ifdef ASM_OUTPUT_MAX_SKIP_ALIGN
1820           int max_skip = LABEL_TO_MAX_SKIP (insn);
1821 #endif
1822
1823           if (align && NEXT_INSN (insn))
1824             {
1825 #ifdef ASM_OUTPUT_MAX_SKIP_ALIGN
1826               ASM_OUTPUT_MAX_SKIP_ALIGN (file, align, max_skip);
1827 #else
1828 #ifdef ASM_OUTPUT_ALIGN_WITH_NOP
1829               ASM_OUTPUT_ALIGN_WITH_NOP (file, align);
1830 #else
1831               ASM_OUTPUT_ALIGN (file, align);
1832 #endif
1833 #endif
1834             }
1835         }
1836 #ifdef HAVE_cc0
1837       CC_STATUS_INIT;
1838       /* If this label is reached from only one place, set the condition
1839          codes from the instruction just before the branch.  */
1840
1841       /* Disabled because some insns set cc_status in the C output code
1842          and NOTICE_UPDATE_CC alone can set incorrect status.  */
1843       if (0 /* optimize && LABEL_NUSES (insn) == 1*/)
1844         {
1845           rtx jump = LABEL_REFS (insn);
1846           rtx barrier = prev_nonnote_insn (insn);
1847           rtx prev;
1848           /* If the LABEL_REFS field of this label has been set to point
1849              at a branch, the predecessor of the branch is a regular
1850              insn, and that branch is the only way to reach this label,
1851              set the condition codes based on the branch and its
1852              predecessor.  */
1853           if (barrier && BARRIER_P (barrier)
1854               && jump && JUMP_P (jump)
1855               && (prev = prev_nonnote_insn (jump))
1856               && NONJUMP_INSN_P (prev))
1857             {
1858               NOTICE_UPDATE_CC (PATTERN (prev), prev);
1859               NOTICE_UPDATE_CC (PATTERN (jump), jump);
1860             }
1861         }
1862 #endif
1863
1864       if (LABEL_NAME (insn))
1865         (*debug_hooks->label) (insn);
1866
1867       if (app_on)
1868         {
1869           fputs (ASM_APP_OFF, file);
1870           app_on = 0;
1871         }
1872
1873       next = next_nonnote_insn (insn);
1874       if (next != 0 && JUMP_P (next))
1875         {
1876           rtx nextbody = PATTERN (next);
1877
1878           /* If this label is followed by a jump-table,
1879              make sure we put the label in the read-only section.  Also
1880              possibly write the label and jump table together.  */
1881
1882           if (GET_CODE (nextbody) == ADDR_VEC
1883               || GET_CODE (nextbody) == ADDR_DIFF_VEC)
1884             {
1885 #if defined(ASM_OUTPUT_ADDR_VEC) || defined(ASM_OUTPUT_ADDR_DIFF_VEC)
1886               /* In this case, the case vector is being moved by the
1887                  target, so don't output the label at all.  Leave that
1888                  to the back end macros.  */
1889 #else
1890               if (! JUMP_TABLES_IN_TEXT_SECTION)
1891                 {
1892                   int log_align;
1893
1894                   targetm.asm_out.function_rodata_section (current_function_decl);
1895
1896 #ifdef ADDR_VEC_ALIGN
1897                   log_align = ADDR_VEC_ALIGN (next);
1898 #else
1899                   log_align = exact_log2 (BIGGEST_ALIGNMENT / BITS_PER_UNIT);
1900 #endif
1901                   ASM_OUTPUT_ALIGN (file, log_align);
1902                 }
1903               else
1904                 current_function_section (current_function_decl);
1905
1906 #ifdef ASM_OUTPUT_CASE_LABEL
1907               ASM_OUTPUT_CASE_LABEL (file, "L", CODE_LABEL_NUMBER (insn),
1908                                      next);
1909 #else
1910               targetm.asm_out.internal_label (file, "L", CODE_LABEL_NUMBER (insn));
1911 #endif
1912 #endif
1913               break;
1914             }
1915         }
1916       if (LABEL_ALT_ENTRY_P (insn))
1917         output_alternate_entry_point (file, insn);
1918       else
1919         targetm.asm_out.internal_label (file, "L", CODE_LABEL_NUMBER (insn));
1920       break;
1921
1922     default:
1923       {
1924         rtx body = PATTERN (insn);
1925         int insn_code_number;
1926         const char *template;
1927
1928         /* An INSN, JUMP_INSN or CALL_INSN.
1929            First check for special kinds that recog doesn't recognize.  */
1930
1931         if (GET_CODE (body) == USE /* These are just declarations.  */
1932             || GET_CODE (body) == CLOBBER)
1933           break;
1934
1935 #ifdef HAVE_cc0
1936         {
1937           /* If there is a REG_CC_SETTER note on this insn, it means that
1938              the setting of the condition code was done in the delay slot
1939              of the insn that branched here.  So recover the cc status
1940              from the insn that set it.  */
1941
1942           rtx note = find_reg_note (insn, REG_CC_SETTER, NULL_RTX);
1943           if (note)
1944             {
1945               NOTICE_UPDATE_CC (PATTERN (XEXP (note, 0)), XEXP (note, 0));
1946               cc_prev_status = cc_status;
1947             }
1948         }
1949 #endif
1950
1951         /* Detect insns that are really jump-tables
1952            and output them as such.  */
1953
1954         if (GET_CODE (body) == ADDR_VEC || GET_CODE (body) == ADDR_DIFF_VEC)
1955           {
1956 #if !(defined(ASM_OUTPUT_ADDR_VEC) || defined(ASM_OUTPUT_ADDR_DIFF_VEC))
1957             int vlen, idx;
1958 #endif
1959
1960             if (! JUMP_TABLES_IN_TEXT_SECTION)
1961               targetm.asm_out.function_rodata_section (current_function_decl);
1962             else
1963               current_function_section (current_function_decl);
1964
1965             if (app_on)
1966               {
1967                 fputs (ASM_APP_OFF, file);
1968                 app_on = 0;
1969               }
1970
1971 #if defined(ASM_OUTPUT_ADDR_VEC) || defined(ASM_OUTPUT_ADDR_DIFF_VEC)
1972             if (GET_CODE (body) == ADDR_VEC)
1973               {
1974 #ifdef ASM_OUTPUT_ADDR_VEC
1975                 ASM_OUTPUT_ADDR_VEC (PREV_INSN (insn), body);
1976 #else
1977                 gcc_unreachable ();
1978 #endif
1979               }
1980             else
1981               {
1982 #ifdef ASM_OUTPUT_ADDR_DIFF_VEC
1983                 ASM_OUTPUT_ADDR_DIFF_VEC (PREV_INSN (insn), body);
1984 #else
1985                 gcc_unreachable ();
1986 #endif
1987               }
1988 #else
1989             vlen = XVECLEN (body, GET_CODE (body) == ADDR_DIFF_VEC);
1990             for (idx = 0; idx < vlen; idx++)
1991               {
1992                 if (GET_CODE (body) == ADDR_VEC)
1993                   {
1994 #ifdef ASM_OUTPUT_ADDR_VEC_ELT
1995                     ASM_OUTPUT_ADDR_VEC_ELT
1996                       (file, CODE_LABEL_NUMBER (XEXP (XVECEXP (body, 0, idx), 0)));
1997 #else
1998                     gcc_unreachable ();
1999 #endif
2000                   }
2001                 else
2002                   {
2003 #ifdef ASM_OUTPUT_ADDR_DIFF_ELT
2004                     ASM_OUTPUT_ADDR_DIFF_ELT
2005                       (file,
2006                        body,
2007                        CODE_LABEL_NUMBER (XEXP (XVECEXP (body, 1, idx), 0)),
2008                        CODE_LABEL_NUMBER (XEXP (XEXP (body, 0), 0)));
2009 #else
2010                     gcc_unreachable ();
2011 #endif
2012                   }
2013               }
2014 #ifdef ASM_OUTPUT_CASE_END
2015             ASM_OUTPUT_CASE_END (file,
2016                                  CODE_LABEL_NUMBER (PREV_INSN (insn)),
2017                                  insn);
2018 #endif
2019 #endif
2020
2021             current_function_section (current_function_decl);
2022
2023             break;
2024           }
2025         /* Output this line note if it is the first or the last line
2026            note in a row.  */
2027         if (notice_source_line (insn))
2028           {
2029             (*debug_hooks->source_line) (last_linenum, last_filename);
2030           }
2031
2032         if (GET_CODE (body) == ASM_INPUT)
2033           {
2034             const char *string = XSTR (body, 0);
2035
2036             /* There's no telling what that did to the condition codes.  */
2037             CC_STATUS_INIT;
2038
2039             if (string[0])
2040               {
2041                 if (! app_on)
2042                   {
2043                     fputs (ASM_APP_ON, file);
2044                     app_on = 1;
2045                   }
2046                 fprintf (asm_out_file, "\t%s\n", string);
2047               }
2048             break;
2049           }
2050
2051         /* Detect `asm' construct with operands.  */
2052         if (asm_noperands (body) >= 0)
2053           {
2054             unsigned int noperands = asm_noperands (body);
2055             rtx *ops = alloca (noperands * sizeof (rtx));
2056             const char *string;
2057
2058             /* There's no telling what that did to the condition codes.  */
2059             CC_STATUS_INIT;
2060
2061             /* Get out the operand values.  */
2062             string = decode_asm_operands (body, ops, NULL, NULL, NULL);
2063             /* Inhibit aborts on what would otherwise be compiler bugs.  */
2064             insn_noperands = noperands;
2065             this_is_asm_operands = insn;
2066
2067 #ifdef FINAL_PRESCAN_INSN
2068             FINAL_PRESCAN_INSN (insn, ops, insn_noperands);
2069 #endif
2070
2071             /* Output the insn using them.  */
2072             if (string[0])
2073               {
2074                 if (! app_on)
2075                   {
2076                     fputs (ASM_APP_ON, file);
2077                     app_on = 1;
2078                   }
2079                 output_asm_insn (string, ops);
2080               }
2081
2082             this_is_asm_operands = 0;
2083             break;
2084           }
2085
2086         if (app_on)
2087           {
2088             fputs (ASM_APP_OFF, file);
2089             app_on = 0;
2090           }
2091
2092         if (GET_CODE (body) == SEQUENCE)
2093           {
2094             /* A delayed-branch sequence */
2095             int i;
2096
2097             final_sequence = body;
2098
2099             /* Record the delay slots' frame information before the branch.
2100                This is needed for delayed calls: see execute_cfa_program().  */
2101 #if defined (DWARF2_UNWIND_INFO)
2102             if (dwarf2out_do_frame ())
2103               for (i = 1; i < XVECLEN (body, 0); i++)
2104                 dwarf2out_frame_debug (XVECEXP (body, 0, i), false);
2105 #endif
2106
2107             /* The first insn in this SEQUENCE might be a JUMP_INSN that will
2108                force the restoration of a comparison that was previously
2109                thought unnecessary.  If that happens, cancel this sequence
2110                and cause that insn to be restored.  */
2111
2112             next = final_scan_insn (XVECEXP (body, 0, 0), file, 0, 1, seen);
2113             if (next != XVECEXP (body, 0, 1))
2114               {
2115                 final_sequence = 0;
2116                 return next;
2117               }
2118
2119             for (i = 1; i < XVECLEN (body, 0); i++)
2120               {
2121                 rtx insn = XVECEXP (body, 0, i);
2122                 rtx next = NEXT_INSN (insn);
2123                 /* We loop in case any instruction in a delay slot gets
2124                    split.  */
2125                 do
2126                   insn = final_scan_insn (insn, file, 0, 1, seen);
2127                 while (insn != next);
2128               }
2129 #ifdef DBR_OUTPUT_SEQEND
2130             DBR_OUTPUT_SEQEND (file);
2131 #endif
2132             final_sequence = 0;
2133
2134             /* If the insn requiring the delay slot was a CALL_INSN, the
2135                insns in the delay slot are actually executed before the
2136                called function.  Hence we don't preserve any CC-setting
2137                actions in these insns and the CC must be marked as being
2138                clobbered by the function.  */
2139             if (CALL_P (XVECEXP (body, 0, 0)))
2140               {
2141                 CC_STATUS_INIT;
2142               }
2143             break;
2144           }
2145
2146         /* We have a real machine instruction as rtl.  */
2147
2148         body = PATTERN (insn);
2149
2150 #ifdef HAVE_cc0
2151         set = single_set (insn);
2152
2153         /* Check for redundant test and compare instructions
2154            (when the condition codes are already set up as desired).
2155            This is done only when optimizing; if not optimizing,
2156            it should be possible for the user to alter a variable
2157            with the debugger in between statements
2158            and the next statement should reexamine the variable
2159            to compute the condition codes.  */
2160
2161         if (optimize)
2162           {
2163             if (set
2164                 && GET_CODE (SET_DEST (set)) == CC0
2165                 && insn != last_ignored_compare)
2166               {
2167                 if (GET_CODE (SET_SRC (set)) == SUBREG)
2168                   SET_SRC (set) = alter_subreg (&SET_SRC (set));
2169                 else if (GET_CODE (SET_SRC (set)) == COMPARE)
2170                   {
2171                     if (GET_CODE (XEXP (SET_SRC (set), 0)) == SUBREG)
2172                       XEXP (SET_SRC (set), 0)
2173                         = alter_subreg (&XEXP (SET_SRC (set), 0));
2174                     if (GET_CODE (XEXP (SET_SRC (set), 1)) == SUBREG)
2175                       XEXP (SET_SRC (set), 1)
2176                         = alter_subreg (&XEXP (SET_SRC (set), 1));
2177                   }
2178                 if ((cc_status.value1 != 0
2179                      && rtx_equal_p (SET_SRC (set), cc_status.value1))
2180                     || (cc_status.value2 != 0
2181                         && rtx_equal_p (SET_SRC (set), cc_status.value2)))
2182                   {
2183                     /* Don't delete insn if it has an addressing side-effect.  */
2184                     if (! FIND_REG_INC_NOTE (insn, NULL_RTX)
2185                         /* or if anything in it is volatile.  */
2186                         && ! volatile_refs_p (PATTERN (insn)))
2187                       {
2188                         /* We don't really delete the insn; just ignore it.  */
2189                         last_ignored_compare = insn;
2190                         break;
2191                       }
2192                   }
2193               }
2194           }
2195 #endif
2196
2197 #ifdef HAVE_cc0
2198         /* If this is a conditional branch, maybe modify it
2199            if the cc's are in a nonstandard state
2200            so that it accomplishes the same thing that it would
2201            do straightforwardly if the cc's were set up normally.  */
2202
2203         if (cc_status.flags != 0
2204             && JUMP_P (insn)
2205             && GET_CODE (body) == SET
2206             && SET_DEST (body) == pc_rtx
2207             && GET_CODE (SET_SRC (body)) == IF_THEN_ELSE
2208             && COMPARISON_P (XEXP (SET_SRC (body), 0))
2209             && XEXP (XEXP (SET_SRC (body), 0), 0) == cc0_rtx)
2210           {
2211             /* This function may alter the contents of its argument
2212                and clear some of the cc_status.flags bits.
2213                It may also return 1 meaning condition now always true
2214                or -1 meaning condition now always false
2215                or 2 meaning condition nontrivial but altered.  */
2216             int result = alter_cond (XEXP (SET_SRC (body), 0));
2217             /* If condition now has fixed value, replace the IF_THEN_ELSE
2218                with its then-operand or its else-operand.  */
2219             if (result == 1)
2220               SET_SRC (body) = XEXP (SET_SRC (body), 1);
2221             if (result == -1)
2222               SET_SRC (body) = XEXP (SET_SRC (body), 2);
2223
2224             /* The jump is now either unconditional or a no-op.
2225                If it has become a no-op, don't try to output it.
2226                (It would not be recognized.)  */
2227             if (SET_SRC (body) == pc_rtx)
2228               {
2229                 delete_insn (insn);
2230                 break;
2231               }
2232             else if (GET_CODE (SET_SRC (body)) == RETURN)
2233               /* Replace (set (pc) (return)) with (return).  */
2234               PATTERN (insn) = body = SET_SRC (body);
2235
2236             /* Rerecognize the instruction if it has changed.  */
2237             if (result != 0)
2238               INSN_CODE (insn) = -1;
2239           }
2240
2241         /* Make same adjustments to instructions that examine the
2242            condition codes without jumping and instructions that
2243            handle conditional moves (if this machine has either one).  */
2244
2245         if (cc_status.flags != 0
2246             && set != 0)
2247           {
2248             rtx cond_rtx, then_rtx, else_rtx;
2249
2250             if (!JUMP_P (insn)
2251                 && GET_CODE (SET_SRC (set)) == IF_THEN_ELSE)
2252               {
2253                 cond_rtx = XEXP (SET_SRC (set), 0);
2254                 then_rtx = XEXP (SET_SRC (set), 1);
2255                 else_rtx = XEXP (SET_SRC (set), 2);
2256               }
2257             else
2258               {
2259                 cond_rtx = SET_SRC (set);
2260                 then_rtx = const_true_rtx;
2261                 else_rtx = const0_rtx;
2262               }
2263
2264             switch (GET_CODE (cond_rtx))
2265               {
2266               case GTU:
2267               case GT:
2268               case LTU:
2269               case LT:
2270               case GEU:
2271               case GE:
2272               case LEU:
2273               case LE:
2274               case EQ:
2275               case NE:
2276                 {
2277                   int result;
2278                   if (XEXP (cond_rtx, 0) != cc0_rtx)
2279                     break;
2280                   result = alter_cond (cond_rtx);
2281                   if (result == 1)
2282                     validate_change (insn, &SET_SRC (set), then_rtx, 0);
2283                   else if (result == -1)
2284                     validate_change (insn, &SET_SRC (set), else_rtx, 0);
2285                   else if (result == 2)
2286                     INSN_CODE (insn) = -1;
2287                   if (SET_DEST (set) == SET_SRC (set))
2288                     delete_insn (insn);
2289                 }
2290                 break;
2291
2292               default:
2293                 break;
2294               }
2295           }
2296
2297 #endif
2298
2299 #ifdef HAVE_peephole
2300         /* Do machine-specific peephole optimizations if desired.  */
2301
2302         if (optimize && !flag_no_peephole && !nopeepholes)
2303           {
2304             rtx next = peephole (insn);
2305             /* When peepholing, if there were notes within the peephole,
2306                emit them before the peephole.  */
2307             if (next != 0 && next != NEXT_INSN (insn))
2308               {
2309                 rtx note, prev = PREV_INSN (insn);
2310
2311                 for (note = NEXT_INSN (insn); note != next;
2312                      note = NEXT_INSN (note))
2313                   final_scan_insn (note, file, optimize, nopeepholes, seen);
2314
2315                 /* Put the notes in the proper position for a later
2316                    rescan.  For example, the SH target can do this
2317                    when generating a far jump in a delayed branch
2318                    sequence.  */
2319                 note = NEXT_INSN (insn);
2320                 PREV_INSN (note) = prev;
2321                 NEXT_INSN (prev) = note;
2322                 NEXT_INSN (PREV_INSN (next)) = insn;
2323                 PREV_INSN (insn) = PREV_INSN (next);
2324                 NEXT_INSN (insn) = next;
2325                 PREV_INSN (next) = insn;
2326               }
2327
2328             /* PEEPHOLE might have changed this.  */
2329             body = PATTERN (insn);
2330           }
2331 #endif
2332
2333         /* Try to recognize the instruction.
2334            If successful, verify that the operands satisfy the
2335            constraints for the instruction.  Crash if they don't,
2336            since `reload' should have changed them so that they do.  */
2337
2338         insn_code_number = recog_memoized (insn);
2339         cleanup_subreg_operands (insn);
2340
2341         /* Dump the insn in the assembly for debugging.  */
2342         if (flag_dump_rtl_in_asm)
2343           {
2344             print_rtx_head = ASM_COMMENT_START;
2345             print_rtl_single (asm_out_file, insn);
2346             print_rtx_head = "";
2347           }
2348
2349         if (! constrain_operands_cached (1))
2350           fatal_insn_not_found (insn);
2351
2352         /* Some target machines need to prescan each insn before
2353            it is output.  */
2354
2355 #ifdef FINAL_PRESCAN_INSN
2356         FINAL_PRESCAN_INSN (insn, recog_data.operand, recog_data.n_operands);
2357 #endif
2358
2359 #ifdef HAVE_conditional_execution
2360         if (GET_CODE (PATTERN (insn)) == COND_EXEC)
2361           current_insn_predicate = COND_EXEC_TEST (PATTERN (insn));
2362         else
2363           current_insn_predicate = NULL_RTX;
2364 #endif
2365
2366 #ifdef HAVE_cc0
2367         cc_prev_status = cc_status;
2368
2369         /* Update `cc_status' for this instruction.
2370            The instruction's output routine may change it further.
2371            If the output routine for a jump insn needs to depend
2372            on the cc status, it should look at cc_prev_status.  */
2373
2374         NOTICE_UPDATE_CC (body, insn);
2375 #endif
2376
2377         current_output_insn = debug_insn = insn;
2378
2379 #if defined (DWARF2_UNWIND_INFO)
2380         if (CALL_P (insn) && dwarf2out_do_frame ())
2381           dwarf2out_frame_debug (insn, false);
2382 #endif
2383
2384         /* Find the proper template for this insn.  */
2385         template = get_insn_template (insn_code_number, insn);
2386
2387         /* If the C code returns 0, it means that it is a jump insn
2388            which follows a deleted test insn, and that test insn
2389            needs to be reinserted.  */
2390         if (template == 0)
2391           {
2392             rtx prev;
2393
2394             gcc_assert (prev_nonnote_insn (insn) == last_ignored_compare);
2395
2396             /* We have already processed the notes between the setter and
2397                the user.  Make sure we don't process them again, this is
2398                particularly important if one of the notes is a block
2399                scope note or an EH note.  */
2400             for (prev = insn;
2401                  prev != last_ignored_compare;
2402                  prev = PREV_INSN (prev))
2403               {
2404                 if (NOTE_P (prev))
2405                   delete_insn (prev);   /* Use delete_note.  */
2406               }
2407
2408             return prev;
2409           }
2410
2411         /* If the template is the string "#", it means that this insn must
2412            be split.  */
2413         if (template[0] == '#' && template[1] == '\0')
2414           {
2415             rtx new = try_split (body, insn, 0);
2416
2417             /* If we didn't split the insn, go away.  */
2418             if (new == insn && PATTERN (new) == body)
2419               fatal_insn ("could not split insn", insn);
2420
2421 #ifdef HAVE_ATTR_length
2422             /* This instruction should have been split in shorten_branches,
2423                to ensure that we would have valid length info for the
2424                splitees.  */
2425             gcc_unreachable ();
2426 #endif
2427
2428             return new;
2429           }
2430
2431 #ifdef TARGET_UNWIND_INFO
2432         /* ??? This will put the directives in the wrong place if
2433            get_insn_template outputs assembly directly.  However calling it
2434            before get_insn_template breaks if the insns is split.  */
2435         targetm.asm_out.unwind_emit (asm_out_file, insn);
2436 #endif
2437
2438         /* Output assembler code from the template.  */
2439         output_asm_insn (template, recog_data.operand);
2440
2441         /* If necessary, report the effect that the instruction has on
2442            the unwind info.   We've already done this for delay slots
2443            and call instructions.  */
2444 #if defined (DWARF2_UNWIND_INFO)
2445         if (final_sequence == 0
2446 #if !defined (HAVE_prologue)
2447             && !ACCUMULATE_OUTGOING_ARGS
2448 #endif
2449             && dwarf2out_do_frame ())
2450           dwarf2out_frame_debug (insn, true);
2451 #endif
2452
2453         current_output_insn = debug_insn = 0;
2454       }
2455     }
2456   return NEXT_INSN (insn);
2457 }
2458 \f
2459 /* Output debugging info to the assembler file FILE
2460    based on the NOTE-insn INSN, assumed to be a line number.  */
2461
2462 static bool
2463 notice_source_line (rtx insn)
2464 {
2465   const char *filename = insn_file (insn);
2466   int linenum = insn_line (insn);
2467
2468   if (filename && (filename != last_filename || last_linenum != linenum))
2469     {
2470       last_filename = filename;
2471       last_linenum = linenum;
2472       high_block_linenum = MAX (last_linenum, high_block_linenum);
2473       high_function_linenum = MAX (last_linenum, high_function_linenum);
2474       return true;
2475     }
2476   return false;
2477 }
2478 \f
2479 /* For each operand in INSN, simplify (subreg (reg)) so that it refers
2480    directly to the desired hard register.  */
2481
2482 void
2483 cleanup_subreg_operands (rtx insn)
2484 {
2485   int i;
2486   extract_insn_cached (insn);
2487   for (i = 0; i < recog_data.n_operands; i++)
2488     {
2489       /* The following test cannot use recog_data.operand when testing
2490          for a SUBREG: the underlying object might have been changed
2491          already if we are inside a match_operator expression that
2492          matches the else clause.  Instead we test the underlying
2493          expression directly.  */
2494       if (GET_CODE (*recog_data.operand_loc[i]) == SUBREG)
2495         recog_data.operand[i] = alter_subreg (recog_data.operand_loc[i]);
2496       else if (GET_CODE (recog_data.operand[i]) == PLUS
2497                || GET_CODE (recog_data.operand[i]) == MULT
2498                || MEM_P (recog_data.operand[i]))
2499         recog_data.operand[i] = walk_alter_subreg (recog_data.operand_loc[i]);
2500     }
2501
2502   for (i = 0; i < recog_data.n_dups; i++)
2503     {
2504       if (GET_CODE (*recog_data.dup_loc[i]) == SUBREG)
2505         *recog_data.dup_loc[i] = alter_subreg (recog_data.dup_loc[i]);
2506       else if (GET_CODE (*recog_data.dup_loc[i]) == PLUS
2507                || GET_CODE (*recog_data.dup_loc[i]) == MULT
2508                || MEM_P (*recog_data.dup_loc[i]))
2509         *recog_data.dup_loc[i] = walk_alter_subreg (recog_data.dup_loc[i]);
2510     }
2511 }
2512
2513 /* If X is a SUBREG, replace it with a REG or a MEM,
2514    based on the thing it is a subreg of.  */
2515
2516 rtx
2517 alter_subreg (rtx *xp)
2518 {
2519   rtx x = *xp;
2520   rtx y = SUBREG_REG (x);
2521
2522   /* simplify_subreg does not remove subreg from volatile references.
2523      We are required to.  */
2524   if (MEM_P (y))
2525     {
2526       int offset = SUBREG_BYTE (x);
2527
2528       /* For paradoxical subregs on big-endian machines, SUBREG_BYTE
2529          contains 0 instead of the proper offset.  See simplify_subreg.  */
2530       if (offset == 0
2531           && GET_MODE_SIZE (GET_MODE (y)) < GET_MODE_SIZE (GET_MODE (x)))
2532         {
2533           int difference = GET_MODE_SIZE (GET_MODE (y))
2534                            - GET_MODE_SIZE (GET_MODE (x));
2535           if (WORDS_BIG_ENDIAN)
2536             offset += (difference / UNITS_PER_WORD) * UNITS_PER_WORD;
2537           if (BYTES_BIG_ENDIAN)
2538             offset += difference % UNITS_PER_WORD;
2539         }
2540
2541       *xp = adjust_address (y, GET_MODE (x), offset);
2542     }
2543   else
2544     {
2545       rtx new = simplify_subreg (GET_MODE (x), y, GET_MODE (y),
2546                                  SUBREG_BYTE (x));
2547
2548       if (new != 0)
2549         *xp = new;
2550       else
2551         {
2552           /* Simplify_subreg can't handle some REG cases, but we have to.  */
2553           unsigned int regno = subreg_regno (x);
2554           gcc_assert (REG_P (y));
2555           *xp = gen_rtx_REG_offset (y, GET_MODE (x), regno, SUBREG_BYTE (x));
2556         }
2557     }
2558
2559   return *xp;
2560 }
2561
2562 /* Do alter_subreg on all the SUBREGs contained in X.  */
2563
2564 static rtx
2565 walk_alter_subreg (rtx *xp)
2566 {
2567   rtx x = *xp;
2568   switch (GET_CODE (x))
2569     {
2570     case PLUS:
2571     case MULT:
2572     case AND:
2573       XEXP (x, 0) = walk_alter_subreg (&XEXP (x, 0));
2574       XEXP (x, 1) = walk_alter_subreg (&XEXP (x, 1));
2575       break;
2576
2577     case MEM:
2578     case ZERO_EXTEND:
2579       XEXP (x, 0) = walk_alter_subreg (&XEXP (x, 0));
2580       break;
2581
2582     case SUBREG:
2583       return alter_subreg (xp);
2584
2585     default:
2586       break;
2587     }
2588
2589   return *xp;
2590 }
2591 \f
2592 #ifdef HAVE_cc0
2593
2594 /* Given BODY, the body of a jump instruction, alter the jump condition
2595    as required by the bits that are set in cc_status.flags.
2596    Not all of the bits there can be handled at this level in all cases.
2597
2598    The value is normally 0.
2599    1 means that the condition has become always true.
2600    -1 means that the condition has become always false.
2601    2 means that COND has been altered.  */
2602
2603 static int
2604 alter_cond (rtx cond)
2605 {
2606   int value = 0;
2607
2608   if (cc_status.flags & CC_REVERSED)
2609     {
2610       value = 2;
2611       PUT_CODE (cond, swap_condition (GET_CODE (cond)));
2612     }
2613
2614   if (cc_status.flags & CC_INVERTED)
2615     {
2616       value = 2;
2617       PUT_CODE (cond, reverse_condition (GET_CODE (cond)));
2618     }
2619
2620   if (cc_status.flags & CC_NOT_POSITIVE)
2621     switch (GET_CODE (cond))
2622       {
2623       case LE:
2624       case LEU:
2625       case GEU:
2626         /* Jump becomes unconditional.  */
2627         return 1;
2628
2629       case GT:
2630       case GTU:
2631       case LTU:
2632         /* Jump becomes no-op.  */
2633         return -1;
2634
2635       case GE:
2636         PUT_CODE (cond, EQ);
2637         value = 2;
2638         break;
2639
2640       case LT:
2641         PUT_CODE (cond, NE);
2642         value = 2;
2643         break;
2644
2645       default:
2646         break;
2647       }
2648
2649   if (cc_status.flags & CC_NOT_NEGATIVE)
2650     switch (GET_CODE (cond))
2651       {
2652       case GE:
2653       case GEU:
2654         /* Jump becomes unconditional.  */
2655         return 1;
2656
2657       case LT:
2658       case LTU:
2659         /* Jump becomes no-op.  */
2660         return -1;
2661
2662       case LE:
2663       case LEU:
2664         PUT_CODE (cond, EQ);
2665         value = 2;
2666         break;
2667
2668       case GT:
2669       case GTU:
2670         PUT_CODE (cond, NE);
2671         value = 2;
2672         break;
2673
2674       default:
2675         break;
2676       }
2677
2678   if (cc_status.flags & CC_NO_OVERFLOW)
2679     switch (GET_CODE (cond))
2680       {
2681       case GEU:
2682         /* Jump becomes unconditional.  */
2683         return 1;
2684
2685       case LEU:
2686         PUT_CODE (cond, EQ);
2687         value = 2;
2688         break;
2689
2690       case GTU:
2691         PUT_CODE (cond, NE);
2692         value = 2;
2693         break;
2694
2695       case LTU:
2696         /* Jump becomes no-op.  */
2697         return -1;
2698
2699       default:
2700         break;
2701       }
2702
2703   if (cc_status.flags & (CC_Z_IN_NOT_N | CC_Z_IN_N))
2704     switch (GET_CODE (cond))
2705       {
2706       default:
2707         gcc_unreachable ();
2708
2709       case NE:
2710         PUT_CODE (cond, cc_status.flags & CC_Z_IN_N ? GE : LT);
2711         value = 2;
2712         break;
2713
2714       case EQ:
2715         PUT_CODE (cond, cc_status.flags & CC_Z_IN_N ? LT : GE);
2716         value = 2;
2717         break;
2718       }
2719
2720   if (cc_status.flags & CC_NOT_SIGNED)
2721     /* The flags are valid if signed condition operators are converted
2722        to unsigned.  */
2723     switch (GET_CODE (cond))
2724       {
2725       case LE:
2726         PUT_CODE (cond, LEU);
2727         value = 2;
2728         break;
2729
2730       case LT:
2731         PUT_CODE (cond, LTU);
2732         value = 2;
2733         break;
2734
2735       case GT:
2736         PUT_CODE (cond, GTU);
2737         value = 2;
2738         break;
2739
2740       case GE:
2741         PUT_CODE (cond, GEU);
2742         value = 2;
2743         break;
2744
2745       default:
2746         break;
2747       }
2748
2749   return value;
2750 }
2751 #endif
2752 \f
2753 /* Report inconsistency between the assembler template and the operands.
2754    In an `asm', it's the user's fault; otherwise, the compiler's fault.  */
2755
2756 void
2757 output_operand_lossage (const char *msgid, ...)
2758 {
2759   char *fmt_string;
2760   char *new_message;
2761   const char *pfx_str;
2762   va_list ap;
2763
2764   va_start (ap, msgid);
2765
2766   pfx_str = this_is_asm_operands ? _("invalid 'asm': ") : "output_operand: ";
2767   asprintf (&fmt_string, "%s%s", pfx_str, _(msgid));
2768   vasprintf (&new_message, fmt_string, ap);
2769
2770   if (this_is_asm_operands)
2771     error_for_asm (this_is_asm_operands, "%s", new_message);
2772   else
2773     internal_error ("%s", new_message);
2774
2775   free (fmt_string);
2776   free (new_message);
2777   va_end (ap);
2778 }
2779 \f
2780 /* Output of assembler code from a template, and its subroutines.  */
2781
2782 /* Annotate the assembly with a comment describing the pattern and
2783    alternative used.  */
2784
2785 static void
2786 output_asm_name (void)
2787 {
2788   if (debug_insn)
2789     {
2790       int num = INSN_CODE (debug_insn);
2791       fprintf (asm_out_file, "\t%s %d\t%s",
2792                ASM_COMMENT_START, INSN_UID (debug_insn),
2793                insn_data[num].name);
2794       if (insn_data[num].n_alternatives > 1)
2795         fprintf (asm_out_file, "/%d", which_alternative + 1);
2796 #ifdef HAVE_ATTR_length
2797       fprintf (asm_out_file, "\t[length = %d]",
2798                get_attr_length (debug_insn));
2799 #endif
2800       /* Clear this so only the first assembler insn
2801          of any rtl insn will get the special comment for -dp.  */
2802       debug_insn = 0;
2803     }
2804 }
2805
2806 /* If OP is a REG or MEM and we can find a MEM_EXPR corresponding to it
2807    or its address, return that expr .  Set *PADDRESSP to 1 if the expr
2808    corresponds to the address of the object and 0 if to the object.  */
2809
2810 static tree
2811 get_mem_expr_from_op (rtx op, int *paddressp)
2812 {
2813   tree expr;
2814   int inner_addressp;
2815
2816   *paddressp = 0;
2817
2818   if (REG_P (op))
2819     return REG_EXPR (op);
2820   else if (!MEM_P (op))
2821     return 0;
2822
2823   if (MEM_EXPR (op) != 0)
2824     return MEM_EXPR (op);
2825
2826   /* Otherwise we have an address, so indicate it and look at the address.  */
2827   *paddressp = 1;
2828   op = XEXP (op, 0);
2829
2830   /* First check if we have a decl for the address, then look at the right side
2831      if it is a PLUS.  Otherwise, strip off arithmetic and keep looking.
2832      But don't allow the address to itself be indirect.  */
2833   if ((expr = get_mem_expr_from_op (op, &inner_addressp)) && ! inner_addressp)
2834     return expr;
2835   else if (GET_CODE (op) == PLUS
2836            && (expr = get_mem_expr_from_op (XEXP (op, 1), &inner_addressp)))
2837     return expr;
2838
2839   while (GET_RTX_CLASS (GET_CODE (op)) == RTX_UNARY
2840          || GET_RTX_CLASS (GET_CODE (op)) == RTX_BIN_ARITH)
2841     op = XEXP (op, 0);
2842
2843   expr = get_mem_expr_from_op (op, &inner_addressp);
2844   return inner_addressp ? 0 : expr;
2845 }
2846
2847 /* Output operand names for assembler instructions.  OPERANDS is the
2848    operand vector, OPORDER is the order to write the operands, and NOPS
2849    is the number of operands to write.  */
2850
2851 static void
2852 output_asm_operand_names (rtx *operands, int *oporder, int nops)
2853 {
2854   int wrote = 0;
2855   int i;
2856
2857   for (i = 0; i < nops; i++)
2858     {
2859       int addressp;
2860       rtx op = operands[oporder[i]];
2861       tree expr = get_mem_expr_from_op (op, &addressp);
2862
2863       fprintf (asm_out_file, "%c%s",
2864                wrote ? ',' : '\t', wrote ? "" : ASM_COMMENT_START);
2865       wrote = 1;
2866       if (expr)
2867         {
2868           fprintf (asm_out_file, "%s",
2869                    addressp ? "*" : "");
2870           print_mem_expr (asm_out_file, expr);
2871           wrote = 1;
2872         }
2873       else if (REG_P (op) && ORIGINAL_REGNO (op)
2874                && ORIGINAL_REGNO (op) != REGNO (op))
2875         fprintf (asm_out_file, " tmp%i", ORIGINAL_REGNO (op));
2876     }
2877 }
2878
2879 /* Output text from TEMPLATE to the assembler output file,
2880    obeying %-directions to substitute operands taken from
2881    the vector OPERANDS.
2882
2883    %N (for N a digit) means print operand N in usual manner.
2884    %lN means require operand N to be a CODE_LABEL or LABEL_REF
2885       and print the label name with no punctuation.
2886    %cN means require operand N to be a constant
2887       and print the constant expression with no punctuation.
2888    %aN means expect operand N to be a memory address
2889       (not a memory reference!) and print a reference
2890       to that address.
2891    %nN means expect operand N to be a constant
2892       and print a constant expression for minus the value
2893       of the operand, with no other punctuation.  */
2894
2895 void
2896 output_asm_insn (const char *template, rtx *operands)
2897 {
2898   const char *p;
2899   int c;
2900 #ifdef ASSEMBLER_DIALECT
2901   int dialect = 0;
2902 #endif
2903   int oporder[MAX_RECOG_OPERANDS];
2904   char opoutput[MAX_RECOG_OPERANDS];
2905   int ops = 0;
2906
2907   /* An insn may return a null string template
2908      in a case where no assembler code is needed.  */
2909   if (*template == 0)
2910     return;
2911
2912   memset (opoutput, 0, sizeof opoutput);
2913   p = template;
2914   putc ('\t', asm_out_file);
2915
2916 #ifdef ASM_OUTPUT_OPCODE
2917   ASM_OUTPUT_OPCODE (asm_out_file, p);
2918 #endif
2919
2920   while ((c = *p++))
2921     switch (c)
2922       {
2923       case '\n':
2924         if (flag_verbose_asm)
2925           output_asm_operand_names (operands, oporder, ops);
2926         if (flag_print_asm_name)
2927           output_asm_name ();
2928
2929         ops = 0;
2930         memset (opoutput, 0, sizeof opoutput);
2931
2932         putc (c, asm_out_file);
2933 #ifdef ASM_OUTPUT_OPCODE
2934         while ((c = *p) == '\t')
2935           {
2936             putc (c, asm_out_file);
2937             p++;
2938           }
2939         ASM_OUTPUT_OPCODE (asm_out_file, p);
2940 #endif
2941         break;
2942
2943 #ifdef ASSEMBLER_DIALECT
2944       case '{':
2945         {
2946           int i;
2947
2948           if (dialect)
2949             output_operand_lossage ("nested assembly dialect alternatives");
2950           else
2951             dialect = 1;
2952
2953           /* If we want the first dialect, do nothing.  Otherwise, skip
2954              DIALECT_NUMBER of strings ending with '|'.  */
2955           for (i = 0; i < dialect_number; i++)
2956             {
2957               while (*p && *p != '}' && *p++ != '|')
2958                 ;
2959               if (*p == '}')
2960                 break;
2961               if (*p == '|')
2962                 p++;
2963             }
2964
2965           if (*p == '\0')
2966             output_operand_lossage ("unterminated assembly dialect alternative");
2967         }
2968         break;
2969
2970       case '|':
2971         if (dialect)
2972           {
2973             /* Skip to close brace.  */
2974             do
2975               {
2976                 if (*p == '\0')
2977                   {
2978                     output_operand_lossage ("unterminated assembly dialect alternative");
2979                     break;
2980                   }
2981               }
2982             while (*p++ != '}');
2983             dialect = 0;
2984           }
2985         else
2986           putc (c, asm_out_file);
2987         break;
2988
2989       case '}':
2990         if (! dialect)
2991           putc (c, asm_out_file);
2992         dialect = 0;
2993         break;
2994 #endif
2995
2996       case '%':
2997         /* %% outputs a single %.  */
2998         if (*p == '%')
2999           {
3000             p++;
3001             putc (c, asm_out_file);
3002           }
3003         /* %= outputs a number which is unique to each insn in the entire
3004            compilation.  This is useful for making local labels that are
3005            referred to more than once in a given insn.  */
3006         else if (*p == '=')
3007           {
3008             p++;
3009             fprintf (asm_out_file, "%d", insn_counter);
3010           }
3011         /* % followed by a letter and some digits
3012            outputs an operand in a special way depending on the letter.
3013            Letters `acln' are implemented directly.
3014            Other letters are passed to `output_operand' so that
3015            the PRINT_OPERAND macro can define them.  */
3016         else if (ISALPHA (*p))
3017           {
3018             int letter = *p++;
3019             unsigned long opnum;
3020             char *endptr;
3021             
3022             opnum = strtoul (p, &endptr, 10);
3023
3024             if (endptr == p)
3025               output_operand_lossage ("operand number missing "
3026                                       "after %%-letter");
3027             else if (this_is_asm_operands && opnum >= insn_noperands)
3028               output_operand_lossage ("operand number out of range");
3029             else if (letter == 'l')
3030               output_asm_label (operands[opnum]);
3031             else if (letter == 'a')
3032               output_address (operands[opnum]);
3033             else if (letter == 'c')
3034               {
3035                 if (CONSTANT_ADDRESS_P (operands[opnum]))
3036                   output_addr_const (asm_out_file, operands[opnum]);
3037                 else
3038                   output_operand (operands[opnum], 'c');
3039               }
3040             else if (letter == 'n')
3041               {
3042                 if (GET_CODE (operands[opnum]) == CONST_INT)
3043                   fprintf (asm_out_file, HOST_WIDE_INT_PRINT_DEC,
3044                            - INTVAL (operands[opnum]));
3045                 else
3046                   {
3047                     putc ('-', asm_out_file);
3048                     output_addr_const (asm_out_file, operands[opnum]);
3049                   }
3050               }
3051             else
3052               output_operand (operands[opnum], letter);
3053
3054             if (!opoutput[opnum])
3055               oporder[ops++] = opnum;
3056             opoutput[opnum] = 1;
3057
3058             p = endptr;
3059             c = *p;
3060           }
3061         /* % followed by a digit outputs an operand the default way.  */
3062         else if (ISDIGIT (*p))
3063           {
3064             unsigned long opnum;
3065             char *endptr;
3066             
3067             opnum = strtoul (p, &endptr, 10);
3068             if (this_is_asm_operands && opnum >= insn_noperands)
3069               output_operand_lossage ("operand number out of range");
3070             else
3071               output_operand (operands[opnum], 0);
3072
3073             if (!opoutput[opnum])
3074               oporder[ops++] = opnum;
3075             opoutput[opnum] = 1;
3076
3077             p = endptr;
3078             c = *p;
3079           }
3080         /* % followed by punctuation: output something for that
3081            punctuation character alone, with no operand.
3082            The PRINT_OPERAND macro decides what is actually done.  */
3083 #ifdef PRINT_OPERAND_PUNCT_VALID_P
3084         else if (PRINT_OPERAND_PUNCT_VALID_P ((unsigned char) *p))
3085           output_operand (NULL_RTX, *p++);
3086 #endif
3087         else
3088           output_operand_lossage ("invalid %%-code");
3089         break;
3090
3091       default:
3092         putc (c, asm_out_file);
3093       }
3094
3095   /* Write out the variable names for operands, if we know them.  */
3096   if (flag_verbose_asm)
3097     output_asm_operand_names (operands, oporder, ops);
3098   if (flag_print_asm_name)
3099     output_asm_name ();
3100
3101   putc ('\n', asm_out_file);
3102 }
3103 \f
3104 /* Output a LABEL_REF, or a bare CODE_LABEL, as an assembler symbol.  */
3105
3106 void
3107 output_asm_label (rtx x)
3108 {
3109   char buf[256];
3110
3111   if (GET_CODE (x) == LABEL_REF)
3112     x = XEXP (x, 0);
3113   if (LABEL_P (x)
3114       || (NOTE_P (x)
3115           && NOTE_LINE_NUMBER (x) == NOTE_INSN_DELETED_LABEL))
3116     ASM_GENERATE_INTERNAL_LABEL (buf, "L", CODE_LABEL_NUMBER (x));
3117   else
3118     output_operand_lossage ("'%%l' operand isn't a label");
3119
3120   assemble_name (asm_out_file, buf);
3121 }
3122
3123 /* Print operand X using machine-dependent assembler syntax.
3124    The macro PRINT_OPERAND is defined just to control this function.
3125    CODE is a non-digit that preceded the operand-number in the % spec,
3126    such as 'z' if the spec was `%z3'.  CODE is 0 if there was no char
3127    between the % and the digits.
3128    When CODE is a non-letter, X is 0.
3129
3130    The meanings of the letters are machine-dependent and controlled
3131    by PRINT_OPERAND.  */
3132
3133 static void
3134 output_operand (rtx x, int code ATTRIBUTE_UNUSED)
3135 {
3136   if (x && GET_CODE (x) == SUBREG)
3137     x = alter_subreg (&x);
3138
3139   /* If X is a pseudo-register, abort now rather than writing trash to the
3140      assembler file.  */
3141   gcc_assert (!x || !REG_P (x) || REGNO (x) < FIRST_PSEUDO_REGISTER);
3142
3143   PRINT_OPERAND (asm_out_file, x, code);
3144 }
3145
3146 /* Print a memory reference operand for address X
3147    using machine-dependent assembler syntax.
3148    The macro PRINT_OPERAND_ADDRESS exists just to control this function.  */
3149
3150 void
3151 output_address (rtx x)
3152 {
3153   walk_alter_subreg (&x);
3154   PRINT_OPERAND_ADDRESS (asm_out_file, x);
3155 }
3156 \f
3157 /* Print an integer constant expression in assembler syntax.
3158    Addition and subtraction are the only arithmetic
3159    that may appear in these expressions.  */
3160
3161 void
3162 output_addr_const (FILE *file, rtx x)
3163 {
3164   char buf[256];
3165
3166  restart:
3167   switch (GET_CODE (x))
3168     {
3169     case PC:
3170       putc ('.', file);
3171       break;
3172
3173     case SYMBOL_REF:
3174       if (SYMBOL_REF_DECL (x))
3175         mark_decl_referenced (SYMBOL_REF_DECL (x));
3176 #ifdef ASM_OUTPUT_SYMBOL_REF
3177       ASM_OUTPUT_SYMBOL_REF (file, x);
3178 #else
3179       assemble_name (file, XSTR (x, 0));
3180 #endif
3181       break;
3182
3183     case LABEL_REF:
3184       x = XEXP (x, 0);
3185       /* Fall through.  */
3186     case CODE_LABEL:
3187       ASM_GENERATE_INTERNAL_LABEL (buf, "L", CODE_LABEL_NUMBER (x));
3188 #ifdef ASM_OUTPUT_LABEL_REF
3189       ASM_OUTPUT_LABEL_REF (file, buf);
3190 #else
3191       assemble_name (file, buf);
3192 #endif
3193       break;
3194
3195     case CONST_INT:
3196       fprintf (file, HOST_WIDE_INT_PRINT_DEC, INTVAL (x));
3197       break;
3198
3199     case CONST:
3200       /* This used to output parentheses around the expression,
3201          but that does not work on the 386 (either ATT or BSD assembler).  */
3202       output_addr_const (file, XEXP (x, 0));
3203       break;
3204
3205     case CONST_DOUBLE:
3206       if (GET_MODE (x) == VOIDmode)
3207         {
3208           /* We can use %d if the number is one word and positive.  */
3209           if (CONST_DOUBLE_HIGH (x))
3210             fprintf (file, HOST_WIDE_INT_PRINT_DOUBLE_HEX,
3211                      CONST_DOUBLE_HIGH (x), CONST_DOUBLE_LOW (x));
3212           else if (CONST_DOUBLE_LOW (x) < 0)
3213             fprintf (file, HOST_WIDE_INT_PRINT_HEX, CONST_DOUBLE_LOW (x));
3214           else
3215             fprintf (file, HOST_WIDE_INT_PRINT_DEC, CONST_DOUBLE_LOW (x));
3216         }
3217       else
3218         /* We can't handle floating point constants;
3219            PRINT_OPERAND must handle them.  */
3220         output_operand_lossage ("floating constant misused");
3221       break;
3222
3223     case PLUS:
3224       /* Some assemblers need integer constants to appear last (eg masm).  */
3225       if (GET_CODE (XEXP (x, 0)) == CONST_INT)
3226         {
3227           output_addr_const (file, XEXP (x, 1));
3228           if (INTVAL (XEXP (x, 0)) >= 0)
3229             fprintf (file, "+");
3230           output_addr_const (file, XEXP (x, 0));
3231         }
3232       else
3233         {
3234           output_addr_const (file, XEXP (x, 0));
3235           if (GET_CODE (XEXP (x, 1)) != CONST_INT
3236               || INTVAL (XEXP (x, 1)) >= 0)
3237             fprintf (file, "+");
3238           output_addr_const (file, XEXP (x, 1));
3239         }
3240       break;
3241
3242     case MINUS:
3243       /* Avoid outputting things like x-x or x+5-x,
3244          since some assemblers can't handle that.  */
3245       x = simplify_subtraction (x);
3246       if (GET_CODE (x) != MINUS)
3247         goto restart;
3248
3249       output_addr_const (file, XEXP (x, 0));
3250       fprintf (file, "-");
3251       if ((GET_CODE (XEXP (x, 1)) == CONST_INT && INTVAL (XEXP (x, 1)) >= 0)
3252           || GET_CODE (XEXP (x, 1)) == PC
3253           || GET_CODE (XEXP (x, 1)) == SYMBOL_REF)
3254         output_addr_const (file, XEXP (x, 1));
3255       else
3256         {
3257           fputs (targetm.asm_out.open_paren, file);
3258           output_addr_const (file, XEXP (x, 1));
3259           fputs (targetm.asm_out.close_paren, file);
3260         }
3261       break;
3262
3263     case ZERO_EXTEND:
3264     case SIGN_EXTEND:
3265     case SUBREG:
3266       output_addr_const (file, XEXP (x, 0));
3267       break;
3268
3269     default:
3270 #ifdef OUTPUT_ADDR_CONST_EXTRA
3271       OUTPUT_ADDR_CONST_EXTRA (file, x, fail);
3272       break;
3273
3274     fail:
3275 #endif
3276       output_operand_lossage ("invalid expression as operand");
3277     }
3278 }
3279 \f
3280 /* A poor man's fprintf, with the added features of %I, %R, %L, and %U.
3281    %R prints the value of REGISTER_PREFIX.
3282    %L prints the value of LOCAL_LABEL_PREFIX.
3283    %U prints the value of USER_LABEL_PREFIX.
3284    %I prints the value of IMMEDIATE_PREFIX.
3285    %O runs ASM_OUTPUT_OPCODE to transform what follows in the string.
3286    Also supported are %d, %i, %u, %x, %X, %o, %c, %s and %%.
3287
3288    We handle alternate assembler dialects here, just like output_asm_insn.  */
3289
3290 void
3291 asm_fprintf (FILE *file, const char *p, ...)
3292 {
3293   char buf[10];
3294   char *q, c;
3295   va_list argptr;
3296
3297   va_start (argptr, p);
3298
3299   buf[0] = '%';
3300
3301   while ((c = *p++))
3302     switch (c)
3303       {
3304 #ifdef ASSEMBLER_DIALECT
3305       case '{':
3306         {
3307           int i;
3308
3309           /* If we want the first dialect, do nothing.  Otherwise, skip
3310              DIALECT_NUMBER of strings ending with '|'.  */
3311           for (i = 0; i < dialect_number; i++)
3312             {
3313               while (*p && *p++ != '|')
3314                 ;
3315
3316               if (*p == '|')
3317                 p++;
3318             }
3319         }
3320         break;
3321
3322       case '|':
3323         /* Skip to close brace.  */
3324         while (*p && *p++ != '}')
3325           ;
3326         break;
3327
3328       case '}':
3329         break;
3330 #endif
3331
3332       case '%':
3333         c = *p++;
3334         q = &buf[1];
3335         while (strchr ("-+ #0", c))
3336           {
3337             *q++ = c;
3338             c = *p++;
3339           }
3340         while (ISDIGIT (c) || c == '.')
3341           {
3342             *q++ = c;
3343             c = *p++;
3344           }
3345         switch (c)
3346           {
3347           case '%':
3348             putc ('%', file);
3349             break;
3350
3351           case 'd':  case 'i':  case 'u':
3352           case 'x':  case 'X':  case 'o':
3353           case 'c':
3354             *q++ = c;
3355             *q = 0;
3356             fprintf (file, buf, va_arg (argptr, int));
3357             break;
3358
3359           case 'w':
3360             /* This is a prefix to the 'd', 'i', 'u', 'x', 'X', and
3361                'o' cases, but we do not check for those cases.  It
3362                means that the value is a HOST_WIDE_INT, which may be
3363                either `long' or `long long'.  */
3364             memcpy (q, HOST_WIDE_INT_PRINT, strlen (HOST_WIDE_INT_PRINT));
3365             q += strlen (HOST_WIDE_INT_PRINT);
3366             *q++ = *p++;
3367             *q = 0;
3368             fprintf (file, buf, va_arg (argptr, HOST_WIDE_INT));
3369             break;
3370
3371           case 'l':
3372             *q++ = c;
3373 #ifdef HAVE_LONG_LONG
3374             if (*p == 'l')
3375               {
3376                 *q++ = *p++;
3377                 *q++ = *p++;
3378                 *q = 0;
3379                 fprintf (file, buf, va_arg (argptr, long long));
3380               }
3381             else
3382 #endif
3383               {
3384                 *q++ = *p++;
3385                 *q = 0;
3386                 fprintf (file, buf, va_arg (argptr, long));
3387               }
3388
3389             break;
3390
3391           case 's':
3392             *q++ = c;
3393             *q = 0;
3394             fprintf (file, buf, va_arg (argptr, char *));
3395             break;
3396
3397           case 'O':
3398 #ifdef ASM_OUTPUT_OPCODE
3399             ASM_OUTPUT_OPCODE (asm_out_file, p);
3400 #endif
3401             break;
3402
3403           case 'R':
3404 #ifdef REGISTER_PREFIX
3405             fprintf (file, "%s", REGISTER_PREFIX);
3406 #endif
3407             break;
3408
3409           case 'I':
3410 #ifdef IMMEDIATE_PREFIX
3411             fprintf (file, "%s", IMMEDIATE_PREFIX);
3412 #endif
3413             break;
3414
3415           case 'L':
3416 #ifdef LOCAL_LABEL_PREFIX
3417             fprintf (file, "%s", LOCAL_LABEL_PREFIX);
3418 #endif
3419             break;
3420
3421           case 'U':
3422             fputs (user_label_prefix, file);
3423             break;
3424
3425 #ifdef ASM_FPRINTF_EXTENSIONS
3426             /* Uppercase letters are reserved for general use by asm_fprintf
3427                and so are not available to target specific code.  In order to
3428                prevent the ASM_FPRINTF_EXTENSIONS macro from using them then,
3429                they are defined here.  As they get turned into real extensions
3430                to asm_fprintf they should be removed from this list.  */
3431           case 'A': case 'B': case 'C': case 'D': case 'E':
3432           case 'F': case 'G': case 'H': case 'J': case 'K':
3433           case 'M': case 'N': case 'P': case 'Q': case 'S':
3434           case 'T': case 'V': case 'W': case 'Y': case 'Z':
3435             break;
3436
3437           ASM_FPRINTF_EXTENSIONS (file, argptr, p)
3438 #endif
3439           default:
3440             gcc_unreachable ();
3441           }
3442         break;
3443
3444       default:
3445         putc (c, file);
3446       }
3447   va_end (argptr);
3448 }
3449 \f
3450 /* Split up a CONST_DOUBLE or integer constant rtx
3451    into two rtx's for single words,
3452    storing in *FIRST the word that comes first in memory in the target
3453    and in *SECOND the other.  */
3454
3455 void
3456 split_double (rtx value, rtx *first, rtx *second)
3457 {
3458   if (GET_CODE (value) == CONST_INT)
3459     {
3460       if (HOST_BITS_PER_WIDE_INT >= (2 * BITS_PER_WORD))
3461         {
3462           /* In this case the CONST_INT holds both target words.
3463              Extract the bits from it into two word-sized pieces.
3464              Sign extend each half to HOST_WIDE_INT.  */
3465           unsigned HOST_WIDE_INT low, high;
3466           unsigned HOST_WIDE_INT mask, sign_bit, sign_extend;
3467
3468           /* Set sign_bit to the most significant bit of a word.  */
3469           sign_bit = 1;
3470           sign_bit <<= BITS_PER_WORD - 1;
3471
3472           /* Set mask so that all bits of the word are set.  We could
3473              have used 1 << BITS_PER_WORD instead of basing the
3474              calculation on sign_bit.  However, on machines where
3475              HOST_BITS_PER_WIDE_INT == BITS_PER_WORD, it could cause a
3476              compiler warning, even though the code would never be
3477              executed.  */
3478           mask = sign_bit << 1;
3479           mask--;
3480
3481           /* Set sign_extend as any remaining bits.  */
3482           sign_extend = ~mask;
3483
3484           /* Pick the lower word and sign-extend it.  */
3485           low = INTVAL (value);
3486           low &= mask;
3487           if (low & sign_bit)
3488             low |= sign_extend;
3489
3490           /* Pick the higher word, shifted to the least significant
3491              bits, and sign-extend it.  */
3492           high = INTVAL (value);
3493           high >>= BITS_PER_WORD - 1;
3494           high >>= 1;
3495           high &= mask;
3496           if (high & sign_bit)
3497             high |= sign_extend;
3498
3499           /* Store the words in the target machine order.  */
3500           if (WORDS_BIG_ENDIAN)
3501             {
3502               *first = GEN_INT (high);
3503               *second = GEN_INT (low);
3504             }
3505           else
3506             {
3507               *first = GEN_INT (low);
3508               *second = GEN_INT (high);
3509             }
3510         }
3511       else
3512         {
3513           /* The rule for using CONST_INT for a wider mode
3514              is that we regard the value as signed.
3515              So sign-extend it.  */
3516           rtx high = (INTVAL (value) < 0 ? constm1_rtx : const0_rtx);
3517           if (WORDS_BIG_ENDIAN)
3518             {
3519               *first = high;
3520               *second = value;
3521             }
3522           else
3523             {
3524               *first = value;
3525               *second = high;
3526             }
3527         }
3528     }
3529   else if (GET_CODE (value) != CONST_DOUBLE)
3530     {
3531       if (WORDS_BIG_ENDIAN)
3532         {
3533           *first = const0_rtx;
3534           *second = value;
3535         }
3536       else
3537         {
3538           *first = value;
3539           *second = const0_rtx;
3540         }
3541     }
3542   else if (GET_MODE (value) == VOIDmode
3543            /* This is the old way we did CONST_DOUBLE integers.  */
3544            || GET_MODE_CLASS (GET_MODE (value)) == MODE_INT)
3545     {
3546       /* In an integer, the words are defined as most and least significant.
3547          So order them by the target's convention.  */
3548       if (WORDS_BIG_ENDIAN)
3549         {
3550           *first = GEN_INT (CONST_DOUBLE_HIGH (value));
3551           *second = GEN_INT (CONST_DOUBLE_LOW (value));
3552         }
3553       else
3554         {
3555           *first = GEN_INT (CONST_DOUBLE_LOW (value));
3556           *second = GEN_INT (CONST_DOUBLE_HIGH (value));
3557         }
3558     }
3559   else
3560     {
3561       REAL_VALUE_TYPE r;
3562       long l[2];
3563       REAL_VALUE_FROM_CONST_DOUBLE (r, value);
3564
3565       /* Note, this converts the REAL_VALUE_TYPE to the target's
3566          format, splits up the floating point double and outputs
3567          exactly 32 bits of it into each of l[0] and l[1] --
3568          not necessarily BITS_PER_WORD bits.  */
3569       REAL_VALUE_TO_TARGET_DOUBLE (r, l);
3570
3571       /* If 32 bits is an entire word for the target, but not for the host,
3572          then sign-extend on the host so that the number will look the same
3573          way on the host that it would on the target.  See for instance
3574          simplify_unary_operation.  The #if is needed to avoid compiler
3575          warnings.  */
3576
3577 #if HOST_BITS_PER_LONG > 32
3578       if (BITS_PER_WORD < HOST_BITS_PER_LONG && BITS_PER_WORD == 32)
3579         {
3580           if (l[0] & ((long) 1 << 31))
3581             l[0] |= ((long) (-1) << 32);
3582           if (l[1] & ((long) 1 << 31))
3583             l[1] |= ((long) (-1) << 32);
3584         }
3585 #endif
3586
3587       *first = GEN_INT (l[0]);
3588       *second = GEN_INT (l[1]);
3589     }
3590 }
3591 \f
3592 /* Return nonzero if this function has no function calls.  */
3593
3594 int
3595 leaf_function_p (void)
3596 {
3597   rtx insn;
3598   rtx link;
3599
3600   if (current_function_profile || profile_arc_flag)
3601     return 0;
3602
3603   for (insn = get_insns (); insn; insn = NEXT_INSN (insn))
3604     {
3605       if (CALL_P (insn)
3606           && ! SIBLING_CALL_P (insn))
3607         return 0;
3608       if (NONJUMP_INSN_P (insn)
3609           && GET_CODE (PATTERN (insn)) == SEQUENCE
3610           && CALL_P (XVECEXP (PATTERN (insn), 0, 0))
3611           && ! SIBLING_CALL_P (XVECEXP (PATTERN (insn), 0, 0)))
3612         return 0;
3613     }
3614   for (link = current_function_epilogue_delay_list;
3615        link;
3616        link = XEXP (link, 1))
3617     {
3618       insn = XEXP (link, 0);
3619
3620       if (CALL_P (insn)
3621           && ! SIBLING_CALL_P (insn))
3622         return 0;
3623       if (NONJUMP_INSN_P (insn)
3624           && GET_CODE (PATTERN (insn)) == SEQUENCE
3625           && CALL_P (XVECEXP (PATTERN (insn), 0, 0))
3626           && ! SIBLING_CALL_P (XVECEXP (PATTERN (insn), 0, 0)))
3627         return 0;
3628     }
3629
3630   return 1;
3631 }
3632
3633 /* Return 1 if branch is a forward branch.
3634    Uses insn_shuid array, so it works only in the final pass.  May be used by
3635    output templates to customary add branch prediction hints.
3636  */
3637 int
3638 final_forward_branch_p (rtx insn)
3639 {
3640   int insn_id, label_id;
3641   
3642   gcc_assert (uid_shuid);
3643   insn_id = INSN_SHUID (insn);
3644   label_id = INSN_SHUID (JUMP_LABEL (insn));
3645   /* We've hit some insns that does not have id information available.  */
3646   gcc_assert (insn_id && label_id);
3647   return insn_id < label_id;
3648 }
3649
3650 /* On some machines, a function with no call insns
3651    can run faster if it doesn't create its own register window.
3652    When output, the leaf function should use only the "output"
3653    registers.  Ordinarily, the function would be compiled to use
3654    the "input" registers to find its arguments; it is a candidate
3655    for leaf treatment if it uses only the "input" registers.
3656    Leaf function treatment means renumbering so the function
3657    uses the "output" registers instead.  */
3658
3659 #ifdef LEAF_REGISTERS
3660
3661 /* Return 1 if this function uses only the registers that can be
3662    safely renumbered.  */
3663
3664 int
3665 only_leaf_regs_used (void)
3666 {
3667   int i;
3668   const char *const permitted_reg_in_leaf_functions = LEAF_REGISTERS;
3669
3670   for (i = 0; i < FIRST_PSEUDO_REGISTER; i++)
3671     if ((regs_ever_live[i] || global_regs[i])
3672         && ! permitted_reg_in_leaf_functions[i])
3673       return 0;
3674
3675   if (current_function_uses_pic_offset_table
3676       && pic_offset_table_rtx != 0
3677       && REG_P (pic_offset_table_rtx)
3678       && ! permitted_reg_in_leaf_functions[REGNO (pic_offset_table_rtx)])
3679     return 0;
3680
3681   return 1;
3682 }
3683
3684 /* Scan all instructions and renumber all registers into those
3685    available in leaf functions.  */
3686
3687 static void
3688 leaf_renumber_regs (rtx first)
3689 {
3690   rtx insn;
3691
3692   /* Renumber only the actual patterns.
3693      The reg-notes can contain frame pointer refs,
3694      and renumbering them could crash, and should not be needed.  */
3695   for (insn = first; insn; insn = NEXT_INSN (insn))
3696     if (INSN_P (insn))
3697       leaf_renumber_regs_insn (PATTERN (insn));
3698   for (insn = current_function_epilogue_delay_list;
3699        insn;
3700        insn = XEXP (insn, 1))
3701     if (INSN_P (XEXP (insn, 0)))
3702       leaf_renumber_regs_insn (PATTERN (XEXP (insn, 0)));
3703 }
3704
3705 /* Scan IN_RTX and its subexpressions, and renumber all regs into those
3706    available in leaf functions.  */
3707
3708 void
3709 leaf_renumber_regs_insn (rtx in_rtx)
3710 {
3711   int i, j;
3712   const char *format_ptr;
3713
3714   if (in_rtx == 0)
3715     return;
3716
3717   /* Renumber all input-registers into output-registers.
3718      renumbered_regs would be 1 for an output-register;
3719      they  */
3720
3721   if (REG_P (in_rtx))
3722     {
3723       int newreg;
3724
3725       /* Don't renumber the same reg twice.  */
3726       if (in_rtx->used)
3727         return;
3728
3729       newreg = REGNO (in_rtx);
3730       /* Don't try to renumber pseudo regs.  It is possible for a pseudo reg
3731          to reach here as part of a REG_NOTE.  */
3732       if (newreg >= FIRST_PSEUDO_REGISTER)
3733         {
3734           in_rtx->used = 1;
3735           return;
3736         }
3737       newreg = LEAF_REG_REMAP (newreg);
3738       gcc_assert (newreg >= 0);
3739       regs_ever_live[REGNO (in_rtx)] = 0;
3740       regs_ever_live[newreg] = 1;
3741       REGNO (in_rtx) = newreg;
3742       in_rtx->used = 1;
3743     }
3744
3745   if (INSN_P (in_rtx))
3746     {
3747       /* Inside a SEQUENCE, we find insns.
3748          Renumber just the patterns of these insns,
3749          just as we do for the top-level insns.  */
3750       leaf_renumber_regs_insn (PATTERN (in_rtx));
3751       return;
3752     }
3753
3754   format_ptr = GET_RTX_FORMAT (GET_CODE (in_rtx));
3755
3756   for (i = 0; i < GET_RTX_LENGTH (GET_CODE (in_rtx)); i++)
3757     switch (*format_ptr++)
3758       {
3759       case 'e':
3760         leaf_renumber_regs_insn (XEXP (in_rtx, i));
3761         break;
3762
3763       case 'E':
3764         if (NULL != XVEC (in_rtx, i))
3765           {
3766             for (j = 0; j < XVECLEN (in_rtx, i); j++)
3767               leaf_renumber_regs_insn (XVECEXP (in_rtx, i, j));
3768           }
3769         break;
3770
3771       case 'S':
3772       case 's':
3773       case '0':
3774       case 'i':
3775       case 'w':
3776       case 'n':
3777       case 'u':
3778         break;
3779
3780       default:
3781         gcc_unreachable ();
3782       }
3783 }
3784 #endif
3785
3786
3787 /* When -gused is used, emit debug info for only used symbols. But in
3788    addition to the standard intercepted debug_hooks there are some direct
3789    calls into this file, i.e., dbxout_symbol, dbxout_parms, and dbxout_reg_params.
3790    Those routines may also be called from a higher level intercepted routine. So
3791    to prevent recording data for an inner call to one of these for an intercept,
3792    we maintain an intercept nesting counter (debug_nesting). We only save the
3793    intercepted arguments if the nesting is 1.  */
3794 int debug_nesting = 0;
3795
3796 static tree *symbol_queue;
3797 int symbol_queue_index = 0;
3798 static int symbol_queue_size = 0;
3799
3800 /* Generate the symbols for any queued up type symbols we encountered
3801    while generating the type info for some originally used symbol.
3802    This might generate additional entries in the queue.  Only when
3803    the nesting depth goes to 0 is this routine called.  */
3804
3805 void
3806 debug_flush_symbol_queue (void)
3807 {
3808   int i;
3809
3810   /* Make sure that additionally queued items are not flushed
3811      prematurely.  */
3812
3813   ++debug_nesting;
3814
3815   for (i = 0; i < symbol_queue_index; ++i)
3816     {
3817       /* If we pushed queued symbols then such symbols are must be
3818          output no matter what anyone else says.  Specifically,
3819          we need to make sure dbxout_symbol() thinks the symbol was
3820          used and also we need to override TYPE_DECL_SUPPRESS_DEBUG
3821          which may be set for outside reasons.  */
3822       int saved_tree_used = TREE_USED (symbol_queue[i]);
3823       int saved_suppress_debug = TYPE_DECL_SUPPRESS_DEBUG (symbol_queue[i]);
3824       TREE_USED (symbol_queue[i]) = 1;
3825       TYPE_DECL_SUPPRESS_DEBUG (symbol_queue[i]) = 0;
3826
3827 #ifdef DBX_DEBUGGING_INFO
3828       dbxout_symbol (symbol_queue[i], 0);
3829 #endif
3830
3831       TREE_USED (symbol_queue[i]) = saved_tree_used;
3832       TYPE_DECL_SUPPRESS_DEBUG (symbol_queue[i]) = saved_suppress_debug;
3833     }
3834
3835   symbol_queue_index = 0;
3836   --debug_nesting;
3837 }
3838
3839 /* Queue a type symbol needed as part of the definition of a decl
3840    symbol.  These symbols are generated when debug_flush_symbol_queue()
3841    is called.  */
3842
3843 void
3844 debug_queue_symbol (tree decl)
3845 {
3846   if (symbol_queue_index >= symbol_queue_size)
3847     {
3848       symbol_queue_size += 10;
3849       symbol_queue = xrealloc (symbol_queue,
3850                                symbol_queue_size * sizeof (tree));
3851     }
3852
3853   symbol_queue[symbol_queue_index++] = decl;
3854 }
3855
3856 /* Free symbol queue.  */
3857 void
3858 debug_free_queue (void)
3859 {
3860   if (symbol_queue)
3861     {
3862       free (symbol_queue);
3863       symbol_queue = NULL;
3864       symbol_queue_size = 0;
3865     }
3866 }