OSDN Git Service

2005-12-23 Daniel Berlin <dberlin@dberlin.org>
[pf3gnuchains/gcc-fork.git] / gcc / final.c
1 /* Convert RTL to assembler code and output it, for GNU compiler.
2    Copyright (C) 1987, 1988, 1989, 1992, 1993, 1994, 1995, 1996, 1997,
3    1998, 1999, 2000, 2001, 2002, 2003, 2004, 2005
4    Free Software Foundation, Inc.
5
6 This file is part of GCC.
7
8 GCC is free software; you can redistribute it and/or modify it under
9 the terms of the GNU General Public License as published by the Free
10 Software Foundation; either version 2, or (at your option) any later
11 version.
12
13 GCC is distributed in the hope that it will be useful, but WITHOUT ANY
14 WARRANTY; without even the implied warranty of MERCHANTABILITY or
15 FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License
16 for more details.
17
18 You should have received a copy of the GNU General Public License
19 along with GCC; see the file COPYING.  If not, write to the Free
20 Software Foundation, 51 Franklin Street, Fifth Floor, Boston, MA
21 02110-1301, USA.  */
22
23 /* This is the final pass of the compiler.
24    It looks at the rtl code for a function and outputs assembler code.
25
26    Call `final_start_function' to output the assembler code for function entry,
27    `final' to output assembler code for some RTL code,
28    `final_end_function' to output assembler code for function exit.
29    If a function is compiled in several pieces, each piece is
30    output separately with `final'.
31
32    Some optimizations are also done at this level.
33    Move instructions that were made unnecessary by good register allocation
34    are detected and omitted from the output.  (Though most of these
35    are removed by the last jump pass.)
36
37    Instructions to set the condition codes are omitted when it can be
38    seen that the condition codes already had the desired values.
39
40    In some cases it is sufficient if the inherited condition codes
41    have related values, but this may require the following insn
42    (the one that tests the condition codes) to be modified.
43
44    The code for the function prologue and epilogue are generated
45    directly in assembler by the target functions function_prologue and
46    function_epilogue.  Those instructions never exist as rtl.  */
47
48 #include "config.h"
49 #include "system.h"
50 #include "coretypes.h"
51 #include "tm.h"
52
53 #include "tree.h"
54 #include "rtl.h"
55 #include "tm_p.h"
56 #include "regs.h"
57 #include "insn-config.h"
58 #include "insn-attr.h"
59 #include "recog.h"
60 #include "conditions.h"
61 #include "flags.h"
62 #include "real.h"
63 #include "hard-reg-set.h"
64 #include "output.h"
65 #include "except.h"
66 #include "function.h"
67 #include "toplev.h"
68 #include "reload.h"
69 #include "intl.h"
70 #include "basic-block.h"
71 #include "target.h"
72 #include "debug.h"
73 #include "expr.h"
74 #include "cfglayout.h"
75 #include "tree-pass.h"
76 #include "timevar.h"
77 #include "cgraph.h"
78 #include "coverage.h"
79
80 #ifdef XCOFF_DEBUGGING_INFO
81 #include "xcoffout.h"           /* Needed for external data
82                                    declarations for e.g. AIX 4.x.  */
83 #endif
84
85 #if defined (DWARF2_UNWIND_INFO) || defined (DWARF2_DEBUGGING_INFO)
86 #include "dwarf2out.h"
87 #endif
88
89 #ifdef DBX_DEBUGGING_INFO
90 #include "dbxout.h"
91 #endif
92
93 #ifdef SDB_DEBUGGING_INFO
94 #include "sdbout.h"
95 #endif
96
97 /* If we aren't using cc0, CC_STATUS_INIT shouldn't exist.  So define a
98    null default for it to save conditionalization later.  */
99 #ifndef CC_STATUS_INIT
100 #define CC_STATUS_INIT
101 #endif
102
103 /* How to start an assembler comment.  */
104 #ifndef ASM_COMMENT_START
105 #define ASM_COMMENT_START ";#"
106 #endif
107
108 /* Is the given character a logical line separator for the assembler?  */
109 #ifndef IS_ASM_LOGICAL_LINE_SEPARATOR
110 #define IS_ASM_LOGICAL_LINE_SEPARATOR(C) ((C) == ';')
111 #endif
112
113 #ifndef JUMP_TABLES_IN_TEXT_SECTION
114 #define JUMP_TABLES_IN_TEXT_SECTION 0
115 #endif
116
117 /* Bitflags used by final_scan_insn.  */
118 #define SEEN_BB         1
119 #define SEEN_NOTE       2
120 #define SEEN_EMITTED    4
121
122 /* Last insn processed by final_scan_insn.  */
123 static rtx debug_insn;
124 rtx current_output_insn;
125
126 /* Line number of last NOTE.  */
127 static int last_linenum;
128
129 /* Highest line number in current block.  */
130 static int high_block_linenum;
131
132 /* Likewise for function.  */
133 static int high_function_linenum;
134
135 /* Filename of last NOTE.  */
136 static const char *last_filename;
137
138 /* Whether to force emission of a line note before the next insn.  */
139 static bool force_source_line = false;
140   
141 extern int length_unit_log; /* This is defined in insn-attrtab.c.  */
142
143 /* Nonzero while outputting an `asm' with operands.
144    This means that inconsistencies are the user's fault, so don't die.
145    The precise value is the insn being output, to pass to error_for_asm.  */
146 rtx this_is_asm_operands;
147
148 /* Number of operands of this insn, for an `asm' with operands.  */
149 static unsigned int insn_noperands;
150
151 /* Compare optimization flag.  */
152
153 static rtx last_ignored_compare = 0;
154
155 /* Assign a unique number to each insn that is output.
156    This can be used to generate unique local labels.  */
157
158 static int insn_counter = 0;
159
160 #ifdef HAVE_cc0
161 /* This variable contains machine-dependent flags (defined in tm.h)
162    set and examined by output routines
163    that describe how to interpret the condition codes properly.  */
164
165 CC_STATUS cc_status;
166
167 /* During output of an insn, this contains a copy of cc_status
168    from before the insn.  */
169
170 CC_STATUS cc_prev_status;
171 #endif
172
173 /* Indexed by hardware reg number, is 1 if that register is ever
174    used in the current function.
175
176    In life_analysis, or in stupid_life_analysis, this is set
177    up to record the hard regs used explicitly.  Reload adds
178    in the hard regs used for holding pseudo regs.  Final uses
179    it to generate the code in the function prologue and epilogue
180    to save and restore registers as needed.  */
181
182 char regs_ever_live[FIRST_PSEUDO_REGISTER];
183
184 /* Like regs_ever_live, but 1 if a reg is set or clobbered from an asm.
185    Unlike regs_ever_live, elements of this array corresponding to
186    eliminable regs like the frame pointer are set if an asm sets them.  */
187
188 char regs_asm_clobbered[FIRST_PSEUDO_REGISTER];
189
190 /* Nonzero means current function must be given a frame pointer.
191    Initialized in function.c to 0.  Set only in reload1.c as per
192    the needs of the function.  */
193
194 int frame_pointer_needed;
195
196 /* Number of unmatched NOTE_INSN_BLOCK_BEG notes we have seen.  */
197
198 static int block_depth;
199
200 /* Nonzero if have enabled APP processing of our assembler output.  */
201
202 static int app_on;
203
204 /* If we are outputting an insn sequence, this contains the sequence rtx.
205    Zero otherwise.  */
206
207 rtx final_sequence;
208
209 #ifdef ASSEMBLER_DIALECT
210
211 /* Number of the assembler dialect to use, starting at 0.  */
212 static int dialect_number;
213 #endif
214
215 #ifdef HAVE_conditional_execution
216 /* Nonnull if the insn currently being emitted was a COND_EXEC pattern.  */
217 rtx current_insn_predicate;
218 #endif
219
220 #ifdef HAVE_ATTR_length
221 static int asm_insn_count (rtx);
222 #endif
223 static void profile_function (FILE *);
224 static void profile_after_prologue (FILE *);
225 static bool notice_source_line (rtx);
226 static rtx walk_alter_subreg (rtx *);
227 static void output_asm_name (void);
228 static void output_alternate_entry_point (FILE *, rtx);
229 static tree get_mem_expr_from_op (rtx, int *);
230 static void output_asm_operand_names (rtx *, int *, int);
231 static void output_operand (rtx, int);
232 #ifdef LEAF_REGISTERS
233 static void leaf_renumber_regs (rtx);
234 #endif
235 #ifdef HAVE_cc0
236 static int alter_cond (rtx);
237 #endif
238 #ifndef ADDR_VEC_ALIGN
239 static int final_addr_vec_align (rtx);
240 #endif
241 #ifdef HAVE_ATTR_length
242 static int align_fuzz (rtx, rtx, int, unsigned);
243 #endif
244 \f
245 /* Initialize data in final at the beginning of a compilation.  */
246
247 void
248 init_final (const char *filename ATTRIBUTE_UNUSED)
249 {
250   app_on = 0;
251   final_sequence = 0;
252
253 #ifdef ASSEMBLER_DIALECT
254   dialect_number = ASSEMBLER_DIALECT;
255 #endif
256 }
257
258 /* Default target function prologue and epilogue assembler output.
259
260    If not overridden for epilogue code, then the function body itself
261    contains return instructions wherever needed.  */
262 void
263 default_function_pro_epilogue (FILE *file ATTRIBUTE_UNUSED,
264                                HOST_WIDE_INT size ATTRIBUTE_UNUSED)
265 {
266 }
267
268 /* Default target hook that outputs nothing to a stream.  */
269 void
270 no_asm_to_stream (FILE *file ATTRIBUTE_UNUSED)
271 {
272 }
273
274 /* Enable APP processing of subsequent output.
275    Used before the output from an `asm' statement.  */
276
277 void
278 app_enable (void)
279 {
280   if (! app_on)
281     {
282       fputs (ASM_APP_ON, asm_out_file);
283       app_on = 1;
284     }
285 }
286
287 /* Disable APP processing of subsequent output.
288    Called from varasm.c before most kinds of output.  */
289
290 void
291 app_disable (void)
292 {
293   if (app_on)
294     {
295       fputs (ASM_APP_OFF, asm_out_file);
296       app_on = 0;
297     }
298 }
299 \f
300 /* Return the number of slots filled in the current
301    delayed branch sequence (we don't count the insn needing the
302    delay slot).   Zero if not in a delayed branch sequence.  */
303
304 #ifdef DELAY_SLOTS
305 int
306 dbr_sequence_length (void)
307 {
308   if (final_sequence != 0)
309     return XVECLEN (final_sequence, 0) - 1;
310   else
311     return 0;
312 }
313 #endif
314 \f
315 /* The next two pages contain routines used to compute the length of an insn
316    and to shorten branches.  */
317
318 /* Arrays for insn lengths, and addresses.  The latter is referenced by
319    `insn_current_length'.  */
320
321 static int *insn_lengths;
322
323 varray_type insn_addresses_;
324
325 /* Max uid for which the above arrays are valid.  */
326 static int insn_lengths_max_uid;
327
328 /* Address of insn being processed.  Used by `insn_current_length'.  */
329 int insn_current_address;
330
331 /* Address of insn being processed in previous iteration.  */
332 int insn_last_address;
333
334 /* known invariant alignment of insn being processed.  */
335 int insn_current_align;
336
337 /* After shorten_branches, for any insn, uid_align[INSN_UID (insn)]
338    gives the next following alignment insn that increases the known
339    alignment, or NULL_RTX if there is no such insn.
340    For any alignment obtained this way, we can again index uid_align with
341    its uid to obtain the next following align that in turn increases the
342    alignment, till we reach NULL_RTX; the sequence obtained this way
343    for each insn we'll call the alignment chain of this insn in the following
344    comments.  */
345
346 struct label_alignment
347 {
348   short alignment;
349   short max_skip;
350 };
351
352 static rtx *uid_align;
353 static int *uid_shuid;
354 static struct label_alignment *label_align;
355
356 /* Indicate that branch shortening hasn't yet been done.  */
357
358 void
359 init_insn_lengths (void)
360 {
361   if (uid_shuid)
362     {
363       free (uid_shuid);
364       uid_shuid = 0;
365     }
366   if (insn_lengths)
367     {
368       free (insn_lengths);
369       insn_lengths = 0;
370       insn_lengths_max_uid = 0;
371     }
372 #ifdef HAVE_ATTR_length
373   INSN_ADDRESSES_FREE ();
374 #endif
375   if (uid_align)
376     {
377       free (uid_align);
378       uid_align = 0;
379     }
380 }
381
382 /* Obtain the current length of an insn.  If branch shortening has been done,
383    get its actual length.  Otherwise, use FALLBACK_FN to calcualte the
384    length.  */
385 static inline int
386 get_attr_length_1 (rtx insn ATTRIBUTE_UNUSED,
387                    int (*fallback_fn) (rtx) ATTRIBUTE_UNUSED)
388 {
389 #ifdef HAVE_ATTR_length
390   rtx body;
391   int i;
392   int length = 0;
393
394   if (insn_lengths_max_uid > INSN_UID (insn))
395     return insn_lengths[INSN_UID (insn)];
396   else
397     switch (GET_CODE (insn))
398       {
399       case NOTE:
400       case BARRIER:
401       case CODE_LABEL:
402         return 0;
403
404       case CALL_INSN:
405         length = fallback_fn (insn);
406         break;
407
408       case JUMP_INSN:
409         body = PATTERN (insn);
410         if (GET_CODE (body) == ADDR_VEC || GET_CODE (body) == ADDR_DIFF_VEC)
411           {
412             /* Alignment is machine-dependent and should be handled by
413                ADDR_VEC_ALIGN.  */
414           }
415         else
416           length = fallback_fn (insn);
417         break;
418
419       case INSN:
420         body = PATTERN (insn);
421         if (GET_CODE (body) == USE || GET_CODE (body) == CLOBBER)
422           return 0;
423
424         else if (GET_CODE (body) == ASM_INPUT || asm_noperands (body) >= 0)
425           length = asm_insn_count (body) * fallback_fn (insn);
426         else if (GET_CODE (body) == SEQUENCE)
427           for (i = 0; i < XVECLEN (body, 0); i++)
428             length += get_attr_length (XVECEXP (body, 0, i));
429         else
430           length = fallback_fn (insn);
431         break;
432
433       default:
434         break;
435       }
436
437 #ifdef ADJUST_INSN_LENGTH
438   ADJUST_INSN_LENGTH (insn, length);
439 #endif
440   return length;
441 #else /* not HAVE_ATTR_length */
442   return 0;
443 #define insn_default_length 0
444 #define insn_min_length 0
445 #endif /* not HAVE_ATTR_length */
446 }
447
448 /* Obtain the current length of an insn.  If branch shortening has been done,
449    get its actual length.  Otherwise, get its maximum length.  */
450 int
451 get_attr_length (rtx insn)
452 {
453   return get_attr_length_1 (insn, insn_default_length);
454 }
455
456 /* Obtain the current length of an insn.  If branch shortening has been done,
457    get its actual length.  Otherwise, get its minimum length.  */
458 int
459 get_attr_min_length (rtx insn)
460 {
461   return get_attr_length_1 (insn, insn_min_length);
462 }
463 \f
464 /* Code to handle alignment inside shorten_branches.  */
465
466 /* Here is an explanation how the algorithm in align_fuzz can give
467    proper results:
468
469    Call a sequence of instructions beginning with alignment point X
470    and continuing until the next alignment point `block X'.  When `X'
471    is used in an expression, it means the alignment value of the
472    alignment point.
473
474    Call the distance between the start of the first insn of block X, and
475    the end of the last insn of block X `IX', for the `inner size of X'.
476    This is clearly the sum of the instruction lengths.
477
478    Likewise with the next alignment-delimited block following X, which we
479    shall call block Y.
480
481    Call the distance between the start of the first insn of block X, and
482    the start of the first insn of block Y `OX', for the `outer size of X'.
483
484    The estimated padding is then OX - IX.
485
486    OX can be safely estimated as
487
488            if (X >= Y)
489                    OX = round_up(IX, Y)
490            else
491                    OX = round_up(IX, X) + Y - X
492
493    Clearly est(IX) >= real(IX), because that only depends on the
494    instruction lengths, and those being overestimated is a given.
495
496    Clearly round_up(foo, Z) >= round_up(bar, Z) if foo >= bar, so
497    we needn't worry about that when thinking about OX.
498
499    When X >= Y, the alignment provided by Y adds no uncertainty factor
500    for branch ranges starting before X, so we can just round what we have.
501    But when X < Y, we don't know anything about the, so to speak,
502    `middle bits', so we have to assume the worst when aligning up from an
503    address mod X to one mod Y, which is Y - X.  */
504
505 #ifndef LABEL_ALIGN
506 #define LABEL_ALIGN(LABEL) align_labels_log
507 #endif
508
509 #ifndef LABEL_ALIGN_MAX_SKIP
510 #define LABEL_ALIGN_MAX_SKIP align_labels_max_skip
511 #endif
512
513 #ifndef LOOP_ALIGN
514 #define LOOP_ALIGN(LABEL) align_loops_log
515 #endif
516
517 #ifndef LOOP_ALIGN_MAX_SKIP
518 #define LOOP_ALIGN_MAX_SKIP align_loops_max_skip
519 #endif
520
521 #ifndef LABEL_ALIGN_AFTER_BARRIER
522 #define LABEL_ALIGN_AFTER_BARRIER(LABEL) 0
523 #endif
524
525 #ifndef LABEL_ALIGN_AFTER_BARRIER_MAX_SKIP
526 #define LABEL_ALIGN_AFTER_BARRIER_MAX_SKIP 0
527 #endif
528
529 #ifndef JUMP_ALIGN
530 #define JUMP_ALIGN(LABEL) align_jumps_log
531 #endif
532
533 #ifndef JUMP_ALIGN_MAX_SKIP
534 #define JUMP_ALIGN_MAX_SKIP align_jumps_max_skip
535 #endif
536
537 #ifndef ADDR_VEC_ALIGN
538 static int
539 final_addr_vec_align (rtx addr_vec)
540 {
541   int align = GET_MODE_SIZE (GET_MODE (PATTERN (addr_vec)));
542
543   if (align > BIGGEST_ALIGNMENT / BITS_PER_UNIT)
544     align = BIGGEST_ALIGNMENT / BITS_PER_UNIT;
545   return exact_log2 (align);
546
547 }
548
549 #define ADDR_VEC_ALIGN(ADDR_VEC) final_addr_vec_align (ADDR_VEC)
550 #endif
551
552 #ifndef INSN_LENGTH_ALIGNMENT
553 #define INSN_LENGTH_ALIGNMENT(INSN) length_unit_log
554 #endif
555
556 #define INSN_SHUID(INSN) (uid_shuid[INSN_UID (INSN)])
557
558 static int min_labelno, max_labelno;
559
560 #define LABEL_TO_ALIGNMENT(LABEL) \
561   (label_align[CODE_LABEL_NUMBER (LABEL) - min_labelno].alignment)
562
563 #define LABEL_TO_MAX_SKIP(LABEL) \
564   (label_align[CODE_LABEL_NUMBER (LABEL) - min_labelno].max_skip)
565
566 /* For the benefit of port specific code do this also as a function.  */
567
568 int
569 label_to_alignment (rtx label)
570 {
571   return LABEL_TO_ALIGNMENT (label);
572 }
573
574 #ifdef HAVE_ATTR_length
575 /* The differences in addresses
576    between a branch and its target might grow or shrink depending on
577    the alignment the start insn of the range (the branch for a forward
578    branch or the label for a backward branch) starts out on; if these
579    differences are used naively, they can even oscillate infinitely.
580    We therefore want to compute a 'worst case' address difference that
581    is independent of the alignment the start insn of the range end
582    up on, and that is at least as large as the actual difference.
583    The function align_fuzz calculates the amount we have to add to the
584    naively computed difference, by traversing the part of the alignment
585    chain of the start insn of the range that is in front of the end insn
586    of the range, and considering for each alignment the maximum amount
587    that it might contribute to a size increase.
588
589    For casesi tables, we also want to know worst case minimum amounts of
590    address difference, in case a machine description wants to introduce
591    some common offset that is added to all offsets in a table.
592    For this purpose, align_fuzz with a growth argument of 0 computes the
593    appropriate adjustment.  */
594
595 /* Compute the maximum delta by which the difference of the addresses of
596    START and END might grow / shrink due to a different address for start
597    which changes the size of alignment insns between START and END.
598    KNOWN_ALIGN_LOG is the alignment known for START.
599    GROWTH should be ~0 if the objective is to compute potential code size
600    increase, and 0 if the objective is to compute potential shrink.
601    The return value is undefined for any other value of GROWTH.  */
602
603 static int
604 align_fuzz (rtx start, rtx end, int known_align_log, unsigned int growth)
605 {
606   int uid = INSN_UID (start);
607   rtx align_label;
608   int known_align = 1 << known_align_log;
609   int end_shuid = INSN_SHUID (end);
610   int fuzz = 0;
611
612   for (align_label = uid_align[uid]; align_label; align_label = uid_align[uid])
613     {
614       int align_addr, new_align;
615
616       uid = INSN_UID (align_label);
617       align_addr = INSN_ADDRESSES (uid) - insn_lengths[uid];
618       if (uid_shuid[uid] > end_shuid)
619         break;
620       known_align_log = LABEL_TO_ALIGNMENT (align_label);
621       new_align = 1 << known_align_log;
622       if (new_align < known_align)
623         continue;
624       fuzz += (-align_addr ^ growth) & (new_align - known_align);
625       known_align = new_align;
626     }
627   return fuzz;
628 }
629
630 /* Compute a worst-case reference address of a branch so that it
631    can be safely used in the presence of aligned labels.  Since the
632    size of the branch itself is unknown, the size of the branch is
633    not included in the range.  I.e. for a forward branch, the reference
634    address is the end address of the branch as known from the previous
635    branch shortening pass, minus a value to account for possible size
636    increase due to alignment.  For a backward branch, it is the start
637    address of the branch as known from the current pass, plus a value
638    to account for possible size increase due to alignment.
639    NB.: Therefore, the maximum offset allowed for backward branches needs
640    to exclude the branch size.  */
641
642 int
643 insn_current_reference_address (rtx branch)
644 {
645   rtx dest, seq;
646   int seq_uid;
647
648   if (! INSN_ADDRESSES_SET_P ())
649     return 0;
650
651   seq = NEXT_INSN (PREV_INSN (branch));
652   seq_uid = INSN_UID (seq);
653   if (!JUMP_P (branch))
654     /* This can happen for example on the PA; the objective is to know the
655        offset to address something in front of the start of the function.
656        Thus, we can treat it like a backward branch.
657        We assume here that FUNCTION_BOUNDARY / BITS_PER_UNIT is larger than
658        any alignment we'd encounter, so we skip the call to align_fuzz.  */
659     return insn_current_address;
660   dest = JUMP_LABEL (branch);
661
662   /* BRANCH has no proper alignment chain set, so use SEQ.
663      BRANCH also has no INSN_SHUID.  */
664   if (INSN_SHUID (seq) < INSN_SHUID (dest))
665     {
666       /* Forward branch.  */
667       return (insn_last_address + insn_lengths[seq_uid]
668               - align_fuzz (seq, dest, length_unit_log, ~0));
669     }
670   else
671     {
672       /* Backward branch.  */
673       return (insn_current_address
674               + align_fuzz (dest, seq, length_unit_log, ~0));
675     }
676 }
677 #endif /* HAVE_ATTR_length */
678 \f
679 void
680 compute_alignments (void)
681 {
682   int log, max_skip, max_log;
683   basic_block bb;
684
685   if (label_align)
686     {
687       free (label_align);
688       label_align = 0;
689     }
690
691   max_labelno = max_label_num ();
692   min_labelno = get_first_label_num ();
693   label_align = xcalloc (max_labelno - min_labelno + 1,
694                          sizeof (struct label_alignment));
695
696   /* If not optimizing or optimizing for size, don't assign any alignments.  */
697   if (! optimize || optimize_size)
698     return;
699
700   FOR_EACH_BB (bb)
701     {
702       rtx label = BB_HEAD (bb);
703       int fallthru_frequency = 0, branch_frequency = 0, has_fallthru = 0;
704       edge e;
705       edge_iterator ei;
706
707       if (!LABEL_P (label)
708           || probably_never_executed_bb_p (bb))
709         continue;
710       max_log = LABEL_ALIGN (label);
711       max_skip = LABEL_ALIGN_MAX_SKIP;
712
713       FOR_EACH_EDGE (e, ei, bb->preds)
714         {
715           if (e->flags & EDGE_FALLTHRU)
716             has_fallthru = 1, fallthru_frequency += EDGE_FREQUENCY (e);
717           else
718             branch_frequency += EDGE_FREQUENCY (e);
719         }
720
721       /* There are two purposes to align block with no fallthru incoming edge:
722          1) to avoid fetch stalls when branch destination is near cache boundary
723          2) to improve cache efficiency in case the previous block is not executed
724             (so it does not need to be in the cache).
725
726          We to catch first case, we align frequently executed blocks.
727          To catch the second, we align blocks that are executed more frequently
728          than the predecessor and the predecessor is likely to not be executed
729          when function is called.  */
730
731       if (!has_fallthru
732           && (branch_frequency > BB_FREQ_MAX / 10
733               || (bb->frequency > bb->prev_bb->frequency * 10
734                   && (bb->prev_bb->frequency
735                       <= ENTRY_BLOCK_PTR->frequency / 2))))
736         {
737           log = JUMP_ALIGN (label);
738           if (max_log < log)
739             {
740               max_log = log;
741               max_skip = JUMP_ALIGN_MAX_SKIP;
742             }
743         }
744       /* In case block is frequent and reached mostly by non-fallthru edge,
745          align it.  It is most likely a first block of loop.  */
746       if (has_fallthru
747           && maybe_hot_bb_p (bb)
748           && branch_frequency + fallthru_frequency > BB_FREQ_MAX / 10
749           && branch_frequency > fallthru_frequency * 2)
750         {
751           log = LOOP_ALIGN (label);
752           if (max_log < log)
753             {
754               max_log = log;
755               max_skip = LOOP_ALIGN_MAX_SKIP;
756             }
757         }
758       LABEL_TO_ALIGNMENT (label) = max_log;
759       LABEL_TO_MAX_SKIP (label) = max_skip;
760     }
761 }
762
763 struct tree_opt_pass pass_compute_alignments =
764 {
765   NULL,                                 /* name */
766   NULL,                                 /* gate */
767   compute_alignments,                   /* execute */
768   NULL,                                 /* sub */
769   NULL,                                 /* next */
770   0,                                    /* static_pass_number */
771   0,                                    /* tv_id */
772   0,                                    /* properties_required */
773   0,                                    /* properties_provided */
774   0,                                    /* properties_destroyed */
775   0,                                    /* todo_flags_start */
776   0,                                    /* todo_flags_finish */
777   0                                     /* letter */
778 };
779
780 \f
781 /* Make a pass over all insns and compute their actual lengths by shortening
782    any branches of variable length if possible.  */
783
784 /* shorten_branches might be called multiple times:  for example, the SH
785    port splits out-of-range conditional branches in MACHINE_DEPENDENT_REORG.
786    In order to do this, it needs proper length information, which it obtains
787    by calling shorten_branches.  This cannot be collapsed with
788    shorten_branches itself into a single pass unless we also want to integrate
789    reorg.c, since the branch splitting exposes new instructions with delay
790    slots.  */
791
792 void
793 shorten_branches (rtx first ATTRIBUTE_UNUSED)
794 {
795   rtx insn;
796   int max_uid;
797   int i;
798   int max_log;
799   int max_skip;
800 #ifdef HAVE_ATTR_length
801 #define MAX_CODE_ALIGN 16
802   rtx seq;
803   int something_changed = 1;
804   char *varying_length;
805   rtx body;
806   int uid;
807   rtx align_tab[MAX_CODE_ALIGN];
808
809 #endif
810
811   /* Compute maximum UID and allocate label_align / uid_shuid.  */
812   max_uid = get_max_uid ();
813
814   /* Free uid_shuid before reallocating it.  */
815   free (uid_shuid);
816   
817   uid_shuid = xmalloc (max_uid * sizeof *uid_shuid);
818
819   if (max_labelno != max_label_num ())
820     {
821       int old = max_labelno;
822       int n_labels;
823       int n_old_labels;
824
825       max_labelno = max_label_num ();
826
827       n_labels = max_labelno - min_labelno + 1;
828       n_old_labels = old - min_labelno + 1;
829
830       label_align = xrealloc (label_align,
831                               n_labels * sizeof (struct label_alignment));
832
833       /* Range of labels grows monotonically in the function.  Failing here
834          means that the initialization of array got lost.  */
835       gcc_assert (n_old_labels <= n_labels);
836
837       memset (label_align + n_old_labels, 0,
838               (n_labels - n_old_labels) * sizeof (struct label_alignment));
839     }
840
841   /* Initialize label_align and set up uid_shuid to be strictly
842      monotonically rising with insn order.  */
843   /* We use max_log here to keep track of the maximum alignment we want to
844      impose on the next CODE_LABEL (or the current one if we are processing
845      the CODE_LABEL itself).  */
846
847   max_log = 0;
848   max_skip = 0;
849
850   for (insn = get_insns (), i = 1; insn; insn = NEXT_INSN (insn))
851     {
852       int log;
853
854       INSN_SHUID (insn) = i++;
855       if (INSN_P (insn))
856         {
857           /* reorg might make the first insn of a loop being run once only,
858              and delete the label in front of it.  Then we want to apply
859              the loop alignment to the new label created by reorg, which
860              is separated by the former loop start insn from the
861              NOTE_INSN_LOOP_BEG.  */
862         }
863       else if (LABEL_P (insn))
864         {
865           rtx next;
866
867           /* Merge in alignments computed by compute_alignments.  */
868           log = LABEL_TO_ALIGNMENT (insn);
869           if (max_log < log)
870             {
871               max_log = log;
872               max_skip = LABEL_TO_MAX_SKIP (insn);
873             }
874
875           log = LABEL_ALIGN (insn);
876           if (max_log < log)
877             {
878               max_log = log;
879               max_skip = LABEL_ALIGN_MAX_SKIP;
880             }
881           next = next_nonnote_insn (insn);
882           /* ADDR_VECs only take room if read-only data goes into the text
883              section.  */
884           if (JUMP_TABLES_IN_TEXT_SECTION
885               || readonly_data_section == text_section)
886             if (next && JUMP_P (next))
887               {
888                 rtx nextbody = PATTERN (next);
889                 if (GET_CODE (nextbody) == ADDR_VEC
890                     || GET_CODE (nextbody) == ADDR_DIFF_VEC)
891                   {
892                     log = ADDR_VEC_ALIGN (next);
893                     if (max_log < log)
894                       {
895                         max_log = log;
896                         max_skip = LABEL_ALIGN_MAX_SKIP;
897                       }
898                   }
899               }
900           LABEL_TO_ALIGNMENT (insn) = max_log;
901           LABEL_TO_MAX_SKIP (insn) = max_skip;
902           max_log = 0;
903           max_skip = 0;
904         }
905       else if (BARRIER_P (insn))
906         {
907           rtx label;
908
909           for (label = insn; label && ! INSN_P (label);
910                label = NEXT_INSN (label))
911             if (LABEL_P (label))
912               {
913                 log = LABEL_ALIGN_AFTER_BARRIER (insn);
914                 if (max_log < log)
915                   {
916                     max_log = log;
917                     max_skip = LABEL_ALIGN_AFTER_BARRIER_MAX_SKIP;
918                   }
919                 break;
920               }
921         }
922     }
923 #ifdef HAVE_ATTR_length
924
925   /* Allocate the rest of the arrays.  */
926   insn_lengths = xmalloc (max_uid * sizeof (*insn_lengths));
927   insn_lengths_max_uid = max_uid;
928   /* Syntax errors can lead to labels being outside of the main insn stream.
929      Initialize insn_addresses, so that we get reproducible results.  */
930   INSN_ADDRESSES_ALLOC (max_uid);
931
932   varying_length = xcalloc (max_uid, sizeof (char));
933
934   /* Initialize uid_align.  We scan instructions
935      from end to start, and keep in align_tab[n] the last seen insn
936      that does an alignment of at least n+1, i.e. the successor
937      in the alignment chain for an insn that does / has a known
938      alignment of n.  */
939   uid_align = xcalloc (max_uid, sizeof *uid_align);
940
941   for (i = MAX_CODE_ALIGN; --i >= 0;)
942     align_tab[i] = NULL_RTX;
943   seq = get_last_insn ();
944   for (; seq; seq = PREV_INSN (seq))
945     {
946       int uid = INSN_UID (seq);
947       int log;
948       log = (LABEL_P (seq) ? LABEL_TO_ALIGNMENT (seq) : 0);
949       uid_align[uid] = align_tab[0];
950       if (log)
951         {
952           /* Found an alignment label.  */
953           uid_align[uid] = align_tab[log];
954           for (i = log - 1; i >= 0; i--)
955             align_tab[i] = seq;
956         }
957     }
958 #ifdef CASE_VECTOR_SHORTEN_MODE
959   if (optimize)
960     {
961       /* Look for ADDR_DIFF_VECs, and initialize their minimum and maximum
962          label fields.  */
963
964       int min_shuid = INSN_SHUID (get_insns ()) - 1;
965       int max_shuid = INSN_SHUID (get_last_insn ()) + 1;
966       int rel;
967
968       for (insn = first; insn != 0; insn = NEXT_INSN (insn))
969         {
970           rtx min_lab = NULL_RTX, max_lab = NULL_RTX, pat;
971           int len, i, min, max, insn_shuid;
972           int min_align;
973           addr_diff_vec_flags flags;
974
975           if (!JUMP_P (insn)
976               || GET_CODE (PATTERN (insn)) != ADDR_DIFF_VEC)
977             continue;
978           pat = PATTERN (insn);
979           len = XVECLEN (pat, 1);
980           gcc_assert (len > 0);
981           min_align = MAX_CODE_ALIGN;
982           for (min = max_shuid, max = min_shuid, i = len - 1; i >= 0; i--)
983             {
984               rtx lab = XEXP (XVECEXP (pat, 1, i), 0);
985               int shuid = INSN_SHUID (lab);
986               if (shuid < min)
987                 {
988                   min = shuid;
989                   min_lab = lab;
990                 }
991               if (shuid > max)
992                 {
993                   max = shuid;
994                   max_lab = lab;
995                 }
996               if (min_align > LABEL_TO_ALIGNMENT (lab))
997                 min_align = LABEL_TO_ALIGNMENT (lab);
998             }
999           XEXP (pat, 2) = gen_rtx_LABEL_REF (Pmode, min_lab);
1000           XEXP (pat, 3) = gen_rtx_LABEL_REF (Pmode, max_lab);
1001           insn_shuid = INSN_SHUID (insn);
1002           rel = INSN_SHUID (XEXP (XEXP (pat, 0), 0));
1003           memset (&flags, 0, sizeof (flags));
1004           flags.min_align = min_align;
1005           flags.base_after_vec = rel > insn_shuid;
1006           flags.min_after_vec  = min > insn_shuid;
1007           flags.max_after_vec  = max > insn_shuid;
1008           flags.min_after_base = min > rel;
1009           flags.max_after_base = max > rel;
1010           ADDR_DIFF_VEC_FLAGS (pat) = flags;
1011         }
1012     }
1013 #endif /* CASE_VECTOR_SHORTEN_MODE */
1014
1015   /* Compute initial lengths, addresses, and varying flags for each insn.  */
1016   for (insn_current_address = 0, insn = first;
1017        insn != 0;
1018        insn_current_address += insn_lengths[uid], insn = NEXT_INSN (insn))
1019     {
1020       uid = INSN_UID (insn);
1021
1022       insn_lengths[uid] = 0;
1023
1024       if (LABEL_P (insn))
1025         {
1026           int log = LABEL_TO_ALIGNMENT (insn);
1027           if (log)
1028             {
1029               int align = 1 << log;
1030               int new_address = (insn_current_address + align - 1) & -align;
1031               insn_lengths[uid] = new_address - insn_current_address;
1032             }
1033         }
1034
1035       INSN_ADDRESSES (uid) = insn_current_address + insn_lengths[uid];
1036
1037       if (NOTE_P (insn) || BARRIER_P (insn)
1038           || LABEL_P (insn))
1039         continue;
1040       if (INSN_DELETED_P (insn))
1041         continue;
1042
1043       body = PATTERN (insn);
1044       if (GET_CODE (body) == ADDR_VEC || GET_CODE (body) == ADDR_DIFF_VEC)
1045         {
1046           /* This only takes room if read-only data goes into the text
1047              section.  */
1048           if (JUMP_TABLES_IN_TEXT_SECTION
1049               || readonly_data_section == text_section)
1050             insn_lengths[uid] = (XVECLEN (body,
1051                                           GET_CODE (body) == ADDR_DIFF_VEC)
1052                                  * GET_MODE_SIZE (GET_MODE (body)));
1053           /* Alignment is handled by ADDR_VEC_ALIGN.  */
1054         }
1055       else if (GET_CODE (body) == ASM_INPUT || asm_noperands (body) >= 0)
1056         insn_lengths[uid] = asm_insn_count (body) * insn_default_length (insn);
1057       else if (GET_CODE (body) == SEQUENCE)
1058         {
1059           int i;
1060           int const_delay_slots;
1061 #ifdef DELAY_SLOTS
1062           const_delay_slots = const_num_delay_slots (XVECEXP (body, 0, 0));
1063 #else
1064           const_delay_slots = 0;
1065 #endif
1066           /* Inside a delay slot sequence, we do not do any branch shortening
1067              if the shortening could change the number of delay slots
1068              of the branch.  */
1069           for (i = 0; i < XVECLEN (body, 0); i++)
1070             {
1071               rtx inner_insn = XVECEXP (body, 0, i);
1072               int inner_uid = INSN_UID (inner_insn);
1073               int inner_length;
1074
1075               if (GET_CODE (body) == ASM_INPUT
1076                   || asm_noperands (PATTERN (XVECEXP (body, 0, i))) >= 0)
1077                 inner_length = (asm_insn_count (PATTERN (inner_insn))
1078                                 * insn_default_length (inner_insn));
1079               else
1080                 inner_length = insn_default_length (inner_insn);
1081
1082               insn_lengths[inner_uid] = inner_length;
1083               if (const_delay_slots)
1084                 {
1085                   if ((varying_length[inner_uid]
1086                        = insn_variable_length_p (inner_insn)) != 0)
1087                     varying_length[uid] = 1;
1088                   INSN_ADDRESSES (inner_uid) = (insn_current_address
1089                                                 + insn_lengths[uid]);
1090                 }
1091               else
1092                 varying_length[inner_uid] = 0;
1093               insn_lengths[uid] += inner_length;
1094             }
1095         }
1096       else if (GET_CODE (body) != USE && GET_CODE (body) != CLOBBER)
1097         {
1098           insn_lengths[uid] = insn_default_length (insn);
1099           varying_length[uid] = insn_variable_length_p (insn);
1100         }
1101
1102       /* If needed, do any adjustment.  */
1103 #ifdef ADJUST_INSN_LENGTH
1104       ADJUST_INSN_LENGTH (insn, insn_lengths[uid]);
1105       if (insn_lengths[uid] < 0)
1106         fatal_insn ("negative insn length", insn);
1107 #endif
1108     }
1109
1110   /* Now loop over all the insns finding varying length insns.  For each,
1111      get the current insn length.  If it has changed, reflect the change.
1112      When nothing changes for a full pass, we are done.  */
1113
1114   while (something_changed)
1115     {
1116       something_changed = 0;
1117       insn_current_align = MAX_CODE_ALIGN - 1;
1118       for (insn_current_address = 0, insn = first;
1119            insn != 0;
1120            insn = NEXT_INSN (insn))
1121         {
1122           int new_length;
1123 #ifdef ADJUST_INSN_LENGTH
1124           int tmp_length;
1125 #endif
1126           int length_align;
1127
1128           uid = INSN_UID (insn);
1129
1130           if (LABEL_P (insn))
1131             {
1132               int log = LABEL_TO_ALIGNMENT (insn);
1133               if (log > insn_current_align)
1134                 {
1135                   int align = 1 << log;
1136                   int new_address= (insn_current_address + align - 1) & -align;
1137                   insn_lengths[uid] = new_address - insn_current_address;
1138                   insn_current_align = log;
1139                   insn_current_address = new_address;
1140                 }
1141               else
1142                 insn_lengths[uid] = 0;
1143               INSN_ADDRESSES (uid) = insn_current_address;
1144               continue;
1145             }
1146
1147           length_align = INSN_LENGTH_ALIGNMENT (insn);
1148           if (length_align < insn_current_align)
1149             insn_current_align = length_align;
1150
1151           insn_last_address = INSN_ADDRESSES (uid);
1152           INSN_ADDRESSES (uid) = insn_current_address;
1153
1154 #ifdef CASE_VECTOR_SHORTEN_MODE
1155           if (optimize && JUMP_P (insn)
1156               && GET_CODE (PATTERN (insn)) == ADDR_DIFF_VEC)
1157             {
1158               rtx body = PATTERN (insn);
1159               int old_length = insn_lengths[uid];
1160               rtx rel_lab = XEXP (XEXP (body, 0), 0);
1161               rtx min_lab = XEXP (XEXP (body, 2), 0);
1162               rtx max_lab = XEXP (XEXP (body, 3), 0);
1163               int rel_addr = INSN_ADDRESSES (INSN_UID (rel_lab));
1164               int min_addr = INSN_ADDRESSES (INSN_UID (min_lab));
1165               int max_addr = INSN_ADDRESSES (INSN_UID (max_lab));
1166               rtx prev;
1167               int rel_align = 0;
1168               addr_diff_vec_flags flags;
1169
1170               /* Avoid automatic aggregate initialization.  */
1171               flags = ADDR_DIFF_VEC_FLAGS (body);
1172
1173               /* Try to find a known alignment for rel_lab.  */
1174               for (prev = rel_lab;
1175                    prev
1176                    && ! insn_lengths[INSN_UID (prev)]
1177                    && ! (varying_length[INSN_UID (prev)] & 1);
1178                    prev = PREV_INSN (prev))
1179                 if (varying_length[INSN_UID (prev)] & 2)
1180                   {
1181                     rel_align = LABEL_TO_ALIGNMENT (prev);
1182                     break;
1183                   }
1184
1185               /* See the comment on addr_diff_vec_flags in rtl.h for the
1186                  meaning of the flags values.  base: REL_LAB   vec: INSN  */
1187               /* Anything after INSN has still addresses from the last
1188                  pass; adjust these so that they reflect our current
1189                  estimate for this pass.  */
1190               if (flags.base_after_vec)
1191                 rel_addr += insn_current_address - insn_last_address;
1192               if (flags.min_after_vec)
1193                 min_addr += insn_current_address - insn_last_address;
1194               if (flags.max_after_vec)
1195                 max_addr += insn_current_address - insn_last_address;
1196               /* We want to know the worst case, i.e. lowest possible value
1197                  for the offset of MIN_LAB.  If MIN_LAB is after REL_LAB,
1198                  its offset is positive, and we have to be wary of code shrink;
1199                  otherwise, it is negative, and we have to be vary of code
1200                  size increase.  */
1201               if (flags.min_after_base)
1202                 {
1203                   /* If INSN is between REL_LAB and MIN_LAB, the size
1204                      changes we are about to make can change the alignment
1205                      within the observed offset, therefore we have to break
1206                      it up into two parts that are independent.  */
1207                   if (! flags.base_after_vec && flags.min_after_vec)
1208                     {
1209                       min_addr -= align_fuzz (rel_lab, insn, rel_align, 0);
1210                       min_addr -= align_fuzz (insn, min_lab, 0, 0);
1211                     }
1212                   else
1213                     min_addr -= align_fuzz (rel_lab, min_lab, rel_align, 0);
1214                 }
1215               else
1216                 {
1217                   if (flags.base_after_vec && ! flags.min_after_vec)
1218                     {
1219                       min_addr -= align_fuzz (min_lab, insn, 0, ~0);
1220                       min_addr -= align_fuzz (insn, rel_lab, 0, ~0);
1221                     }
1222                   else
1223                     min_addr -= align_fuzz (min_lab, rel_lab, 0, ~0);
1224                 }
1225               /* Likewise, determine the highest lowest possible value
1226                  for the offset of MAX_LAB.  */
1227               if (flags.max_after_base)
1228                 {
1229                   if (! flags.base_after_vec && flags.max_after_vec)
1230                     {
1231                       max_addr += align_fuzz (rel_lab, insn, rel_align, ~0);
1232                       max_addr += align_fuzz (insn, max_lab, 0, ~0);
1233                     }
1234                   else
1235                     max_addr += align_fuzz (rel_lab, max_lab, rel_align, ~0);
1236                 }
1237               else
1238                 {
1239                   if (flags.base_after_vec && ! flags.max_after_vec)
1240                     {
1241                       max_addr += align_fuzz (max_lab, insn, 0, 0);
1242                       max_addr += align_fuzz (insn, rel_lab, 0, 0);
1243                     }
1244                   else
1245                     max_addr += align_fuzz (max_lab, rel_lab, 0, 0);
1246                 }
1247               PUT_MODE (body, CASE_VECTOR_SHORTEN_MODE (min_addr - rel_addr,
1248                                                         max_addr - rel_addr,
1249                                                         body));
1250               if (JUMP_TABLES_IN_TEXT_SECTION
1251                   || readonly_data_section == text_section)
1252                 {
1253                   insn_lengths[uid]
1254                     = (XVECLEN (body, 1) * GET_MODE_SIZE (GET_MODE (body)));
1255                   insn_current_address += insn_lengths[uid];
1256                   if (insn_lengths[uid] != old_length)
1257                     something_changed = 1;
1258                 }
1259
1260               continue;
1261             }
1262 #endif /* CASE_VECTOR_SHORTEN_MODE */
1263
1264           if (! (varying_length[uid]))
1265             {
1266               if (NONJUMP_INSN_P (insn)
1267                   && GET_CODE (PATTERN (insn)) == SEQUENCE)
1268                 {
1269                   int i;
1270
1271                   body = PATTERN (insn);
1272                   for (i = 0; i < XVECLEN (body, 0); i++)
1273                     {
1274                       rtx inner_insn = XVECEXP (body, 0, i);
1275                       int inner_uid = INSN_UID (inner_insn);
1276
1277                       INSN_ADDRESSES (inner_uid) = insn_current_address;
1278
1279                       insn_current_address += insn_lengths[inner_uid];
1280                     }
1281                 }
1282               else
1283                 insn_current_address += insn_lengths[uid];
1284
1285               continue;
1286             }
1287
1288           if (NONJUMP_INSN_P (insn) && GET_CODE (PATTERN (insn)) == SEQUENCE)
1289             {
1290               int i;
1291
1292               body = PATTERN (insn);
1293               new_length = 0;
1294               for (i = 0; i < XVECLEN (body, 0); i++)
1295                 {
1296                   rtx inner_insn = XVECEXP (body, 0, i);
1297                   int inner_uid = INSN_UID (inner_insn);
1298                   int inner_length;
1299
1300                   INSN_ADDRESSES (inner_uid) = insn_current_address;
1301
1302                   /* insn_current_length returns 0 for insns with a
1303                      non-varying length.  */
1304                   if (! varying_length[inner_uid])
1305                     inner_length = insn_lengths[inner_uid];
1306                   else
1307                     inner_length = insn_current_length (inner_insn);
1308
1309                   if (inner_length != insn_lengths[inner_uid])
1310                     {
1311                       insn_lengths[inner_uid] = inner_length;
1312                       something_changed = 1;
1313                     }
1314                   insn_current_address += insn_lengths[inner_uid];
1315                   new_length += inner_length;
1316                 }
1317             }
1318           else
1319             {
1320               new_length = insn_current_length (insn);
1321               insn_current_address += new_length;
1322             }
1323
1324 #ifdef ADJUST_INSN_LENGTH
1325           /* If needed, do any adjustment.  */
1326           tmp_length = new_length;
1327           ADJUST_INSN_LENGTH (insn, new_length);
1328           insn_current_address += (new_length - tmp_length);
1329 #endif
1330
1331           if (new_length != insn_lengths[uid])
1332             {
1333               insn_lengths[uid] = new_length;
1334               something_changed = 1;
1335             }
1336         }
1337       /* For a non-optimizing compile, do only a single pass.  */
1338       if (!optimize)
1339         break;
1340     }
1341
1342   free (varying_length);
1343
1344 #endif /* HAVE_ATTR_length */
1345 }
1346
1347 #ifdef HAVE_ATTR_length
1348 /* Given the body of an INSN known to be generated by an ASM statement, return
1349    the number of machine instructions likely to be generated for this insn.
1350    This is used to compute its length.  */
1351
1352 static int
1353 asm_insn_count (rtx body)
1354 {
1355   const char *template;
1356   int count = 1;
1357
1358   if (GET_CODE (body) == ASM_INPUT)
1359     template = XSTR (body, 0);
1360   else
1361     template = decode_asm_operands (body, NULL, NULL, NULL, NULL);
1362
1363   for (; *template; template++)
1364     if (IS_ASM_LOGICAL_LINE_SEPARATOR (*template) || *template == '\n')
1365       count++;
1366
1367   return count;
1368 }
1369 #endif
1370 \f
1371 /* Output assembler code for the start of a function,
1372    and initialize some of the variables in this file
1373    for the new function.  The label for the function and associated
1374    assembler pseudo-ops have already been output in `assemble_start_function'.
1375
1376    FIRST is the first insn of the rtl for the function being compiled.
1377    FILE is the file to write assembler code to.
1378    OPTIMIZE is nonzero if we should eliminate redundant
1379      test and compare insns.  */
1380
1381 void
1382 final_start_function (rtx first ATTRIBUTE_UNUSED, FILE *file,
1383                       int optimize ATTRIBUTE_UNUSED)
1384 {
1385   block_depth = 0;
1386
1387   this_is_asm_operands = 0;
1388
1389   last_filename = locator_file (prologue_locator);
1390   last_linenum = locator_line (prologue_locator);
1391
1392   high_block_linenum = high_function_linenum = last_linenum;
1393
1394   (*debug_hooks->begin_prologue) (last_linenum, last_filename);
1395
1396 #if defined (DWARF2_UNWIND_INFO) || defined (TARGET_UNWIND_INFO)
1397   if (write_symbols != DWARF2_DEBUG && write_symbols != VMS_AND_DWARF2_DEBUG)
1398     dwarf2out_begin_prologue (0, NULL);
1399 #endif
1400
1401 #ifdef LEAF_REG_REMAP
1402   if (current_function_uses_only_leaf_regs)
1403     leaf_renumber_regs (first);
1404 #endif
1405
1406   /* The Sun386i and perhaps other machines don't work right
1407      if the profiling code comes after the prologue.  */
1408 #ifdef PROFILE_BEFORE_PROLOGUE
1409   if (current_function_profile)
1410     profile_function (file);
1411 #endif /* PROFILE_BEFORE_PROLOGUE */
1412
1413 #if defined (DWARF2_UNWIND_INFO) && defined (HAVE_prologue)
1414   if (dwarf2out_do_frame ())
1415     dwarf2out_frame_debug (NULL_RTX, false);
1416 #endif
1417
1418   /* If debugging, assign block numbers to all of the blocks in this
1419      function.  */
1420   if (write_symbols)
1421     {
1422       remove_unnecessary_notes ();
1423       reemit_insn_block_notes ();
1424       number_blocks (current_function_decl);
1425       /* We never actually put out begin/end notes for the top-level
1426          block in the function.  But, conceptually, that block is
1427          always needed.  */
1428       TREE_ASM_WRITTEN (DECL_INITIAL (current_function_decl)) = 1;
1429     }
1430
1431   /* First output the function prologue: code to set up the stack frame.  */
1432   targetm.asm_out.function_prologue (file, get_frame_size ());
1433
1434   /* If the machine represents the prologue as RTL, the profiling code must
1435      be emitted when NOTE_INSN_PROLOGUE_END is scanned.  */
1436 #ifdef HAVE_prologue
1437   if (! HAVE_prologue)
1438 #endif
1439     profile_after_prologue (file);
1440 }
1441
1442 static void
1443 profile_after_prologue (FILE *file ATTRIBUTE_UNUSED)
1444 {
1445 #ifndef PROFILE_BEFORE_PROLOGUE
1446   if (current_function_profile)
1447     profile_function (file);
1448 #endif /* not PROFILE_BEFORE_PROLOGUE */
1449 }
1450
1451 static void
1452 profile_function (FILE *file ATTRIBUTE_UNUSED)
1453 {
1454 #ifndef NO_PROFILE_COUNTERS
1455 # define NO_PROFILE_COUNTERS    0
1456 #endif
1457 #if defined(ASM_OUTPUT_REG_PUSH)
1458   int sval = current_function_returns_struct;
1459   rtx svrtx = targetm.calls.struct_value_rtx (TREE_TYPE (current_function_decl), 1);
1460 #if defined(STATIC_CHAIN_INCOMING_REGNUM) || defined(STATIC_CHAIN_REGNUM)
1461   int cxt = cfun->static_chain_decl != NULL;
1462 #endif
1463 #endif /* ASM_OUTPUT_REG_PUSH */
1464
1465   if (! NO_PROFILE_COUNTERS)
1466     {
1467       int align = MIN (BIGGEST_ALIGNMENT, LONG_TYPE_SIZE);
1468       switch_to_section (data_section);
1469       ASM_OUTPUT_ALIGN (file, floor_log2 (align / BITS_PER_UNIT));
1470       targetm.asm_out.internal_label (file, "LP", current_function_funcdef_no);
1471       assemble_integer (const0_rtx, LONG_TYPE_SIZE / BITS_PER_UNIT, align, 1);
1472     }
1473
1474   switch_to_section (current_function_section ());
1475
1476 #if defined(ASM_OUTPUT_REG_PUSH)
1477   if (sval && svrtx != NULL_RTX && REG_P (svrtx))
1478     ASM_OUTPUT_REG_PUSH (file, REGNO (svrtx));
1479 #endif
1480
1481 #if defined(STATIC_CHAIN_INCOMING_REGNUM) && defined(ASM_OUTPUT_REG_PUSH)
1482   if (cxt)
1483     ASM_OUTPUT_REG_PUSH (file, STATIC_CHAIN_INCOMING_REGNUM);
1484 #else
1485 #if defined(STATIC_CHAIN_REGNUM) && defined(ASM_OUTPUT_REG_PUSH)
1486   if (cxt)
1487     {
1488       ASM_OUTPUT_REG_PUSH (file, STATIC_CHAIN_REGNUM);
1489     }
1490 #endif
1491 #endif
1492
1493   FUNCTION_PROFILER (file, current_function_funcdef_no);
1494
1495 #if defined(STATIC_CHAIN_INCOMING_REGNUM) && defined(ASM_OUTPUT_REG_PUSH)
1496   if (cxt)
1497     ASM_OUTPUT_REG_POP (file, STATIC_CHAIN_INCOMING_REGNUM);
1498 #else
1499 #if defined(STATIC_CHAIN_REGNUM) && defined(ASM_OUTPUT_REG_PUSH)
1500   if (cxt)
1501     {
1502       ASM_OUTPUT_REG_POP (file, STATIC_CHAIN_REGNUM);
1503     }
1504 #endif
1505 #endif
1506
1507 #if defined(ASM_OUTPUT_REG_PUSH)
1508   if (sval && svrtx != NULL_RTX && REG_P (svrtx))
1509     ASM_OUTPUT_REG_POP (file, REGNO (svrtx));
1510 #endif
1511 }
1512
1513 /* Output assembler code for the end of a function.
1514    For clarity, args are same as those of `final_start_function'
1515    even though not all of them are needed.  */
1516
1517 void
1518 final_end_function (void)
1519 {
1520   app_disable ();
1521
1522   (*debug_hooks->end_function) (high_function_linenum);
1523
1524   /* Finally, output the function epilogue:
1525      code to restore the stack frame and return to the caller.  */
1526   targetm.asm_out.function_epilogue (asm_out_file, get_frame_size ());
1527
1528   /* And debug output.  */
1529   (*debug_hooks->end_epilogue) (last_linenum, last_filename);
1530
1531 #if defined (DWARF2_UNWIND_INFO)
1532   if (write_symbols != DWARF2_DEBUG && write_symbols != VMS_AND_DWARF2_DEBUG
1533       && dwarf2out_do_frame ())
1534     dwarf2out_end_epilogue (last_linenum, last_filename);
1535 #endif
1536 }
1537 \f
1538 /* Output assembler code for some insns: all or part of a function.
1539    For description of args, see `final_start_function', above.  */
1540
1541 void
1542 final (rtx first, FILE *file, int optimize)
1543 {
1544   rtx insn;
1545   int max_uid = 0;
1546   int seen = 0;
1547
1548   last_ignored_compare = 0;
1549
1550 #ifdef SDB_DEBUGGING_INFO
1551   /* When producing SDB debugging info, delete troublesome line number
1552      notes from inlined functions in other files as well as duplicate
1553      line number notes.  */
1554   if (write_symbols == SDB_DEBUG)
1555     {
1556       rtx last = 0;
1557       for (insn = first; insn; insn = NEXT_INSN (insn))
1558         if (NOTE_P (insn) && NOTE_LINE_NUMBER (insn) > 0)
1559           {
1560             if (last != 0
1561 #ifdef USE_MAPPED_LOCATION
1562                 && NOTE_SOURCE_LOCATION (insn) == NOTE_SOURCE_LOCATION (last)
1563 #else
1564                 && NOTE_LINE_NUMBER (insn) == NOTE_LINE_NUMBER (last)
1565                 && NOTE_SOURCE_FILE (insn) == NOTE_SOURCE_FILE (last)
1566 #endif
1567               )
1568               {
1569                 delete_insn (insn);     /* Use delete_note.  */
1570                 continue;
1571               }
1572             last = insn;
1573           }
1574     }
1575 #endif
1576
1577   for (insn = first; insn; insn = NEXT_INSN (insn))
1578     {
1579       if (INSN_UID (insn) > max_uid)       /* Find largest UID.  */
1580         max_uid = INSN_UID (insn);
1581 #ifdef HAVE_cc0
1582       /* If CC tracking across branches is enabled, record the insn which
1583          jumps to each branch only reached from one place.  */
1584       if (optimize && JUMP_P (insn))
1585         {
1586           rtx lab = JUMP_LABEL (insn);
1587           if (lab && LABEL_NUSES (lab) == 1)
1588             {
1589               LABEL_REFS (lab) = insn;
1590             }
1591         }
1592 #endif
1593     }
1594
1595   init_recog ();
1596
1597   CC_STATUS_INIT;
1598
1599   /* Output the insns.  */
1600   for (insn = NEXT_INSN (first); insn;)
1601     {
1602 #ifdef HAVE_ATTR_length
1603       if ((unsigned) INSN_UID (insn) >= INSN_ADDRESSES_SIZE ())
1604         {
1605           /* This can be triggered by bugs elsewhere in the compiler if
1606              new insns are created after init_insn_lengths is called.  */
1607           gcc_assert (NOTE_P (insn));
1608           insn_current_address = -1;
1609         }
1610       else
1611         insn_current_address = INSN_ADDRESSES (INSN_UID (insn));
1612 #endif /* HAVE_ATTR_length */
1613
1614       insn = final_scan_insn (insn, file, optimize, 0, &seen);
1615     }
1616 }
1617 \f
1618 const char *
1619 get_insn_template (int code, rtx insn)
1620 {
1621   switch (insn_data[code].output_format)
1622     {
1623     case INSN_OUTPUT_FORMAT_SINGLE:
1624       return insn_data[code].output.single;
1625     case INSN_OUTPUT_FORMAT_MULTI:
1626       return insn_data[code].output.multi[which_alternative];
1627     case INSN_OUTPUT_FORMAT_FUNCTION:
1628       gcc_assert (insn);
1629       return (*insn_data[code].output.function) (recog_data.operand, insn);
1630
1631     default:
1632       gcc_unreachable ();
1633     }
1634 }
1635
1636 /* Emit the appropriate declaration for an alternate-entry-point
1637    symbol represented by INSN, to FILE.  INSN is a CODE_LABEL with
1638    LABEL_KIND != LABEL_NORMAL.
1639
1640    The case fall-through in this function is intentional.  */
1641 static void
1642 output_alternate_entry_point (FILE *file, rtx insn)
1643 {
1644   const char *name = LABEL_NAME (insn);
1645
1646   switch (LABEL_KIND (insn))
1647     {
1648     case LABEL_WEAK_ENTRY:
1649 #ifdef ASM_WEAKEN_LABEL
1650       ASM_WEAKEN_LABEL (file, name);
1651 #endif
1652     case LABEL_GLOBAL_ENTRY:
1653       targetm.asm_out.globalize_label (file, name);
1654     case LABEL_STATIC_ENTRY:
1655 #ifdef ASM_OUTPUT_TYPE_DIRECTIVE
1656       ASM_OUTPUT_TYPE_DIRECTIVE (file, name, "function");
1657 #endif
1658       ASM_OUTPUT_LABEL (file, name);
1659       break;
1660
1661     case LABEL_NORMAL:
1662     default:
1663       gcc_unreachable ();
1664     }
1665 }
1666
1667 /* The final scan for one insn, INSN.
1668    Args are same as in `final', except that INSN
1669    is the insn being scanned.
1670    Value returned is the next insn to be scanned.
1671
1672    NOPEEPHOLES is the flag to disallow peephole processing (currently
1673    used for within delayed branch sequence output).
1674
1675    SEEN is used to track the end of the prologue, for emitting
1676    debug information.  We force the emission of a line note after
1677    both NOTE_INSN_PROLOGUE_END and NOTE_INSN_FUNCTION_BEG, or
1678    at the beginning of the second basic block, whichever comes
1679    first.  */
1680
1681 rtx
1682 final_scan_insn (rtx insn, FILE *file, int optimize ATTRIBUTE_UNUSED,
1683                  int nopeepholes ATTRIBUTE_UNUSED, int *seen)
1684 {
1685 #ifdef HAVE_cc0
1686   rtx set;
1687 #endif
1688   rtx next;
1689
1690   insn_counter++;
1691
1692   /* Ignore deleted insns.  These can occur when we split insns (due to a
1693      template of "#") while not optimizing.  */
1694   if (INSN_DELETED_P (insn))
1695     return NEXT_INSN (insn);
1696
1697   switch (GET_CODE (insn))
1698     {
1699     case NOTE:
1700       switch (NOTE_LINE_NUMBER (insn))
1701         {
1702         case NOTE_INSN_DELETED:
1703         case NOTE_INSN_LOOP_BEG:
1704         case NOTE_INSN_LOOP_END:
1705         case NOTE_INSN_FUNCTION_END:
1706         case NOTE_INSN_REPEATED_LINE_NUMBER:
1707         case NOTE_INSN_EXPECTED_VALUE:
1708           break;
1709
1710         case NOTE_INSN_SWITCH_TEXT_SECTIONS:
1711           in_cold_section_p = !in_cold_section_p;
1712           (*debug_hooks->switch_text_section) ();
1713           switch_to_section (current_function_section ());
1714           break;
1715           
1716         case NOTE_INSN_BASIC_BLOCK:
1717           
1718 #ifdef TARGET_UNWIND_INFO
1719           targetm.asm_out.unwind_emit (asm_out_file, insn);
1720 #endif
1721
1722           if (flag_debug_asm)
1723             fprintf (asm_out_file, "\t%s basic block %d\n",
1724                      ASM_COMMENT_START, NOTE_BASIC_BLOCK (insn)->index);
1725
1726           if ((*seen & (SEEN_EMITTED | SEEN_BB)) == SEEN_BB)
1727             {
1728               *seen |= SEEN_EMITTED;
1729               force_source_line = true;
1730             }
1731           else
1732             *seen |= SEEN_BB;
1733
1734           break;
1735
1736         case NOTE_INSN_EH_REGION_BEG:
1737           ASM_OUTPUT_DEBUG_LABEL (asm_out_file, "LEHB",
1738                                   NOTE_EH_HANDLER (insn));
1739           break;
1740
1741         case NOTE_INSN_EH_REGION_END:
1742           ASM_OUTPUT_DEBUG_LABEL (asm_out_file, "LEHE",
1743                                   NOTE_EH_HANDLER (insn));
1744           break;
1745
1746         case NOTE_INSN_PROLOGUE_END:
1747           targetm.asm_out.function_end_prologue (file);
1748           profile_after_prologue (file);
1749
1750           if ((*seen & (SEEN_EMITTED | SEEN_NOTE)) == SEEN_NOTE)
1751             {
1752               *seen |= SEEN_EMITTED;
1753               force_source_line = true;
1754             }
1755           else
1756             *seen |= SEEN_NOTE;
1757
1758           break;
1759
1760         case NOTE_INSN_EPILOGUE_BEG:
1761           targetm.asm_out.function_begin_epilogue (file);
1762           break;
1763
1764         case NOTE_INSN_FUNCTION_BEG:
1765           app_disable ();
1766           (*debug_hooks->end_prologue) (last_linenum, last_filename);
1767
1768           if ((*seen & (SEEN_EMITTED | SEEN_NOTE)) == SEEN_NOTE)
1769             {
1770               *seen |= SEEN_EMITTED;
1771               force_source_line = true;
1772             }
1773           else
1774             *seen |= SEEN_NOTE;
1775
1776           break;
1777
1778         case NOTE_INSN_BLOCK_BEG:
1779           if (debug_info_level == DINFO_LEVEL_NORMAL
1780               || debug_info_level == DINFO_LEVEL_VERBOSE
1781               || write_symbols == DWARF2_DEBUG
1782               || write_symbols == VMS_AND_DWARF2_DEBUG
1783               || write_symbols == VMS_DEBUG)
1784             {
1785               int n = BLOCK_NUMBER (NOTE_BLOCK (insn));
1786
1787               app_disable ();
1788               ++block_depth;
1789               high_block_linenum = last_linenum;
1790
1791               /* Output debugging info about the symbol-block beginning.  */
1792               (*debug_hooks->begin_block) (last_linenum, n);
1793
1794               /* Mark this block as output.  */
1795               TREE_ASM_WRITTEN (NOTE_BLOCK (insn)) = 1;
1796             }
1797           break;
1798
1799         case NOTE_INSN_BLOCK_END:
1800           if (debug_info_level == DINFO_LEVEL_NORMAL
1801               || debug_info_level == DINFO_LEVEL_VERBOSE
1802               || write_symbols == DWARF2_DEBUG
1803               || write_symbols == VMS_AND_DWARF2_DEBUG
1804               || write_symbols == VMS_DEBUG)
1805             {
1806               int n = BLOCK_NUMBER (NOTE_BLOCK (insn));
1807
1808               app_disable ();
1809
1810               /* End of a symbol-block.  */
1811               --block_depth;
1812               gcc_assert (block_depth >= 0);
1813
1814               (*debug_hooks->end_block) (high_block_linenum, n);
1815             }
1816           break;
1817
1818         case NOTE_INSN_DELETED_LABEL:
1819           /* Emit the label.  We may have deleted the CODE_LABEL because
1820              the label could be proved to be unreachable, though still
1821              referenced (in the form of having its address taken.  */
1822           ASM_OUTPUT_DEBUG_LABEL (file, "L", CODE_LABEL_NUMBER (insn));
1823           break;
1824
1825         case NOTE_INSN_VAR_LOCATION:
1826           (*debug_hooks->var_location) (insn);
1827           break;
1828
1829         case 0:
1830           break;
1831
1832         default:
1833           gcc_assert (NOTE_LINE_NUMBER (insn) > 0);
1834           break;
1835         }
1836       break;
1837
1838     case BARRIER:
1839 #if defined (DWARF2_UNWIND_INFO)
1840       if (dwarf2out_do_frame ())
1841         dwarf2out_frame_debug (insn, false);
1842 #endif
1843       break;
1844
1845     case CODE_LABEL:
1846       /* The target port might emit labels in the output function for
1847          some insn, e.g. sh.c output_branchy_insn.  */
1848       if (CODE_LABEL_NUMBER (insn) <= max_labelno)
1849         {
1850           int align = LABEL_TO_ALIGNMENT (insn);
1851 #ifdef ASM_OUTPUT_MAX_SKIP_ALIGN
1852           int max_skip = LABEL_TO_MAX_SKIP (insn);
1853 #endif
1854
1855           if (align && NEXT_INSN (insn))
1856             {
1857 #ifdef ASM_OUTPUT_MAX_SKIP_ALIGN
1858               ASM_OUTPUT_MAX_SKIP_ALIGN (file, align, max_skip);
1859 #else
1860 #ifdef ASM_OUTPUT_ALIGN_WITH_NOP
1861               ASM_OUTPUT_ALIGN_WITH_NOP (file, align);
1862 #else
1863               ASM_OUTPUT_ALIGN (file, align);
1864 #endif
1865 #endif
1866             }
1867         }
1868 #ifdef HAVE_cc0
1869       CC_STATUS_INIT;
1870       /* If this label is reached from only one place, set the condition
1871          codes from the instruction just before the branch.  */
1872
1873       /* Disabled because some insns set cc_status in the C output code
1874          and NOTICE_UPDATE_CC alone can set incorrect status.  */
1875       if (0 /* optimize && LABEL_NUSES (insn) == 1*/)
1876         {
1877           rtx jump = LABEL_REFS (insn);
1878           rtx barrier = prev_nonnote_insn (insn);
1879           rtx prev;
1880           /* If the LABEL_REFS field of this label has been set to point
1881              at a branch, the predecessor of the branch is a regular
1882              insn, and that branch is the only way to reach this label,
1883              set the condition codes based on the branch and its
1884              predecessor.  */
1885           if (barrier && BARRIER_P (barrier)
1886               && jump && JUMP_P (jump)
1887               && (prev = prev_nonnote_insn (jump))
1888               && NONJUMP_INSN_P (prev))
1889             {
1890               NOTICE_UPDATE_CC (PATTERN (prev), prev);
1891               NOTICE_UPDATE_CC (PATTERN (jump), jump);
1892             }
1893         }
1894 #endif
1895
1896       if (LABEL_NAME (insn))
1897         (*debug_hooks->label) (insn);
1898
1899       if (app_on)
1900         {
1901           fputs (ASM_APP_OFF, file);
1902           app_on = 0;
1903         }
1904
1905       next = next_nonnote_insn (insn);
1906       if (next != 0 && JUMP_P (next))
1907         {
1908           rtx nextbody = PATTERN (next);
1909
1910           /* If this label is followed by a jump-table,
1911              make sure we put the label in the read-only section.  Also
1912              possibly write the label and jump table together.  */
1913
1914           if (GET_CODE (nextbody) == ADDR_VEC
1915               || GET_CODE (nextbody) == ADDR_DIFF_VEC)
1916             {
1917 #if defined(ASM_OUTPUT_ADDR_VEC) || defined(ASM_OUTPUT_ADDR_DIFF_VEC)
1918               /* In this case, the case vector is being moved by the
1919                  target, so don't output the label at all.  Leave that
1920                  to the back end macros.  */
1921 #else
1922               if (! JUMP_TABLES_IN_TEXT_SECTION)
1923                 {
1924                   int log_align;
1925
1926                   switch_to_section (targetm.asm_out.function_rodata_section
1927                                      (current_function_decl));
1928
1929 #ifdef ADDR_VEC_ALIGN
1930                   log_align = ADDR_VEC_ALIGN (next);
1931 #else
1932                   log_align = exact_log2 (BIGGEST_ALIGNMENT / BITS_PER_UNIT);
1933 #endif
1934                   ASM_OUTPUT_ALIGN (file, log_align);
1935                 }
1936               else
1937                 switch_to_section (current_function_section ());
1938
1939 #ifdef ASM_OUTPUT_CASE_LABEL
1940               ASM_OUTPUT_CASE_LABEL (file, "L", CODE_LABEL_NUMBER (insn),
1941                                      next);
1942 #else
1943               targetm.asm_out.internal_label (file, "L", CODE_LABEL_NUMBER (insn));
1944 #endif
1945 #endif
1946               break;
1947             }
1948         }
1949       if (LABEL_ALT_ENTRY_P (insn))
1950         output_alternate_entry_point (file, insn);
1951       else
1952         targetm.asm_out.internal_label (file, "L", CODE_LABEL_NUMBER (insn));
1953       break;
1954
1955     default:
1956       {
1957         rtx body = PATTERN (insn);
1958         int insn_code_number;
1959         const char *template;
1960
1961         /* An INSN, JUMP_INSN or CALL_INSN.
1962            First check for special kinds that recog doesn't recognize.  */
1963
1964         if (GET_CODE (body) == USE /* These are just declarations.  */
1965             || GET_CODE (body) == CLOBBER)
1966           break;
1967
1968 #ifdef HAVE_cc0
1969         {
1970           /* If there is a REG_CC_SETTER note on this insn, it means that
1971              the setting of the condition code was done in the delay slot
1972              of the insn that branched here.  So recover the cc status
1973              from the insn that set it.  */
1974
1975           rtx note = find_reg_note (insn, REG_CC_SETTER, NULL_RTX);
1976           if (note)
1977             {
1978               NOTICE_UPDATE_CC (PATTERN (XEXP (note, 0)), XEXP (note, 0));
1979               cc_prev_status = cc_status;
1980             }
1981         }
1982 #endif
1983
1984         /* Detect insns that are really jump-tables
1985            and output them as such.  */
1986
1987         if (GET_CODE (body) == ADDR_VEC || GET_CODE (body) == ADDR_DIFF_VEC)
1988           {
1989 #if !(defined(ASM_OUTPUT_ADDR_VEC) || defined(ASM_OUTPUT_ADDR_DIFF_VEC))
1990             int vlen, idx;
1991 #endif
1992
1993             if (! JUMP_TABLES_IN_TEXT_SECTION)
1994               switch_to_section (targetm.asm_out.function_rodata_section
1995                                  (current_function_decl));
1996             else
1997               switch_to_section (current_function_section ());
1998
1999             if (app_on)
2000               {
2001                 fputs (ASM_APP_OFF, file);
2002                 app_on = 0;
2003               }
2004
2005 #if defined(ASM_OUTPUT_ADDR_VEC) || defined(ASM_OUTPUT_ADDR_DIFF_VEC)
2006             if (GET_CODE (body) == ADDR_VEC)
2007               {
2008 #ifdef ASM_OUTPUT_ADDR_VEC
2009                 ASM_OUTPUT_ADDR_VEC (PREV_INSN (insn), body);
2010 #else
2011                 gcc_unreachable ();
2012 #endif
2013               }
2014             else
2015               {
2016 #ifdef ASM_OUTPUT_ADDR_DIFF_VEC
2017                 ASM_OUTPUT_ADDR_DIFF_VEC (PREV_INSN (insn), body);
2018 #else
2019                 gcc_unreachable ();
2020 #endif
2021               }
2022 #else
2023             vlen = XVECLEN (body, GET_CODE (body) == ADDR_DIFF_VEC);
2024             for (idx = 0; idx < vlen; idx++)
2025               {
2026                 if (GET_CODE (body) == ADDR_VEC)
2027                   {
2028 #ifdef ASM_OUTPUT_ADDR_VEC_ELT
2029                     ASM_OUTPUT_ADDR_VEC_ELT
2030                       (file, CODE_LABEL_NUMBER (XEXP (XVECEXP (body, 0, idx), 0)));
2031 #else
2032                     gcc_unreachable ();
2033 #endif
2034                   }
2035                 else
2036                   {
2037 #ifdef ASM_OUTPUT_ADDR_DIFF_ELT
2038                     ASM_OUTPUT_ADDR_DIFF_ELT
2039                       (file,
2040                        body,
2041                        CODE_LABEL_NUMBER (XEXP (XVECEXP (body, 1, idx), 0)),
2042                        CODE_LABEL_NUMBER (XEXP (XEXP (body, 0), 0)));
2043 #else
2044                     gcc_unreachable ();
2045 #endif
2046                   }
2047               }
2048 #ifdef ASM_OUTPUT_CASE_END
2049             ASM_OUTPUT_CASE_END (file,
2050                                  CODE_LABEL_NUMBER (PREV_INSN (insn)),
2051                                  insn);
2052 #endif
2053 #endif
2054
2055             switch_to_section (current_function_section ());
2056
2057             break;
2058           }
2059         /* Output this line note if it is the first or the last line
2060            note in a row.  */
2061         if (notice_source_line (insn))
2062           {
2063             (*debug_hooks->source_line) (last_linenum, last_filename);
2064           }
2065
2066         if (GET_CODE (body) == ASM_INPUT)
2067           {
2068             const char *string = XSTR (body, 0);
2069
2070             /* There's no telling what that did to the condition codes.  */
2071             CC_STATUS_INIT;
2072
2073             if (string[0])
2074               {
2075                 if (! app_on)
2076                   {
2077                     fputs (ASM_APP_ON, file);
2078                     app_on = 1;
2079                   }
2080                 fprintf (asm_out_file, "\t%s\n", string);
2081               }
2082             break;
2083           }
2084
2085         /* Detect `asm' construct with operands.  */
2086         if (asm_noperands (body) >= 0)
2087           {
2088             unsigned int noperands = asm_noperands (body);
2089             rtx *ops = alloca (noperands * sizeof (rtx));
2090             const char *string;
2091
2092             /* There's no telling what that did to the condition codes.  */
2093             CC_STATUS_INIT;
2094
2095             /* Get out the operand values.  */
2096             string = decode_asm_operands (body, ops, NULL, NULL, NULL);
2097             /* Inhibit dieing on what would otherwise be compiler bugs.  */
2098             insn_noperands = noperands;
2099             this_is_asm_operands = insn;
2100
2101 #ifdef FINAL_PRESCAN_INSN
2102             FINAL_PRESCAN_INSN (insn, ops, insn_noperands);
2103 #endif
2104
2105             /* Output the insn using them.  */
2106             if (string[0])
2107               {
2108                 if (! app_on)
2109                   {
2110                     fputs (ASM_APP_ON, file);
2111                     app_on = 1;
2112                   }
2113                 output_asm_insn (string, ops);
2114               }
2115
2116             this_is_asm_operands = 0;
2117             break;
2118           }
2119
2120         if (app_on)
2121           {
2122             fputs (ASM_APP_OFF, file);
2123             app_on = 0;
2124           }
2125
2126         if (GET_CODE (body) == SEQUENCE)
2127           {
2128             /* A delayed-branch sequence */
2129             int i;
2130
2131             final_sequence = body;
2132
2133             /* Record the delay slots' frame information before the branch.
2134                This is needed for delayed calls: see execute_cfa_program().  */
2135 #if defined (DWARF2_UNWIND_INFO)
2136             if (dwarf2out_do_frame ())
2137               for (i = 1; i < XVECLEN (body, 0); i++)
2138                 dwarf2out_frame_debug (XVECEXP (body, 0, i), false);
2139 #endif
2140
2141             /* The first insn in this SEQUENCE might be a JUMP_INSN that will
2142                force the restoration of a comparison that was previously
2143                thought unnecessary.  If that happens, cancel this sequence
2144                and cause that insn to be restored.  */
2145
2146             next = final_scan_insn (XVECEXP (body, 0, 0), file, 0, 1, seen);
2147             if (next != XVECEXP (body, 0, 1))
2148               {
2149                 final_sequence = 0;
2150                 return next;
2151               }
2152
2153             for (i = 1; i < XVECLEN (body, 0); i++)
2154               {
2155                 rtx insn = XVECEXP (body, 0, i);
2156                 rtx next = NEXT_INSN (insn);
2157                 /* We loop in case any instruction in a delay slot gets
2158                    split.  */
2159                 do
2160                   insn = final_scan_insn (insn, file, 0, 1, seen);
2161                 while (insn != next);
2162               }
2163 #ifdef DBR_OUTPUT_SEQEND
2164             DBR_OUTPUT_SEQEND (file);
2165 #endif
2166             final_sequence = 0;
2167
2168             /* If the insn requiring the delay slot was a CALL_INSN, the
2169                insns in the delay slot are actually executed before the
2170                called function.  Hence we don't preserve any CC-setting
2171                actions in these insns and the CC must be marked as being
2172                clobbered by the function.  */
2173             if (CALL_P (XVECEXP (body, 0, 0)))
2174               {
2175                 CC_STATUS_INIT;
2176               }
2177             break;
2178           }
2179
2180         /* We have a real machine instruction as rtl.  */
2181
2182         body = PATTERN (insn);
2183
2184 #ifdef HAVE_cc0
2185         set = single_set (insn);
2186
2187         /* Check for redundant test and compare instructions
2188            (when the condition codes are already set up as desired).
2189            This is done only when optimizing; if not optimizing,
2190            it should be possible for the user to alter a variable
2191            with the debugger in between statements
2192            and the next statement should reexamine the variable
2193            to compute the condition codes.  */
2194
2195         if (optimize)
2196           {
2197             if (set
2198                 && GET_CODE (SET_DEST (set)) == CC0
2199                 && insn != last_ignored_compare)
2200               {
2201                 if (GET_CODE (SET_SRC (set)) == SUBREG)
2202                   SET_SRC (set) = alter_subreg (&SET_SRC (set));
2203                 else if (GET_CODE (SET_SRC (set)) == COMPARE)
2204                   {
2205                     if (GET_CODE (XEXP (SET_SRC (set), 0)) == SUBREG)
2206                       XEXP (SET_SRC (set), 0)
2207                         = alter_subreg (&XEXP (SET_SRC (set), 0));
2208                     if (GET_CODE (XEXP (SET_SRC (set), 1)) == SUBREG)
2209                       XEXP (SET_SRC (set), 1)
2210                         = alter_subreg (&XEXP (SET_SRC (set), 1));
2211                   }
2212                 if ((cc_status.value1 != 0
2213                      && rtx_equal_p (SET_SRC (set), cc_status.value1))
2214                     || (cc_status.value2 != 0
2215                         && rtx_equal_p (SET_SRC (set), cc_status.value2)))
2216                   {
2217                     /* Don't delete insn if it has an addressing side-effect.  */
2218                     if (! FIND_REG_INC_NOTE (insn, NULL_RTX)
2219                         /* or if anything in it is volatile.  */
2220                         && ! volatile_refs_p (PATTERN (insn)))
2221                       {
2222                         /* We don't really delete the insn; just ignore it.  */
2223                         last_ignored_compare = insn;
2224                         break;
2225                       }
2226                   }
2227               }
2228           }
2229 #endif
2230
2231 #ifdef HAVE_cc0
2232         /* If this is a conditional branch, maybe modify it
2233            if the cc's are in a nonstandard state
2234            so that it accomplishes the same thing that it would
2235            do straightforwardly if the cc's were set up normally.  */
2236
2237         if (cc_status.flags != 0
2238             && JUMP_P (insn)
2239             && GET_CODE (body) == SET
2240             && SET_DEST (body) == pc_rtx
2241             && GET_CODE (SET_SRC (body)) == IF_THEN_ELSE
2242             && COMPARISON_P (XEXP (SET_SRC (body), 0))
2243             && XEXP (XEXP (SET_SRC (body), 0), 0) == cc0_rtx)
2244           {
2245             /* This function may alter the contents of its argument
2246                and clear some of the cc_status.flags bits.
2247                It may also return 1 meaning condition now always true
2248                or -1 meaning condition now always false
2249                or 2 meaning condition nontrivial but altered.  */
2250             int result = alter_cond (XEXP (SET_SRC (body), 0));
2251             /* If condition now has fixed value, replace the IF_THEN_ELSE
2252                with its then-operand or its else-operand.  */
2253             if (result == 1)
2254               SET_SRC (body) = XEXP (SET_SRC (body), 1);
2255             if (result == -1)
2256               SET_SRC (body) = XEXP (SET_SRC (body), 2);
2257
2258             /* The jump is now either unconditional or a no-op.
2259                If it has become a no-op, don't try to output it.
2260                (It would not be recognized.)  */
2261             if (SET_SRC (body) == pc_rtx)
2262               {
2263                 delete_insn (insn);
2264                 break;
2265               }
2266             else if (GET_CODE (SET_SRC (body)) == RETURN)
2267               /* Replace (set (pc) (return)) with (return).  */
2268               PATTERN (insn) = body = SET_SRC (body);
2269
2270             /* Rerecognize the instruction if it has changed.  */
2271             if (result != 0)
2272               INSN_CODE (insn) = -1;
2273           }
2274
2275         /* Make same adjustments to instructions that examine the
2276            condition codes without jumping and instructions that
2277            handle conditional moves (if this machine has either one).  */
2278
2279         if (cc_status.flags != 0
2280             && set != 0)
2281           {
2282             rtx cond_rtx, then_rtx, else_rtx;
2283
2284             if (!JUMP_P (insn)
2285                 && GET_CODE (SET_SRC (set)) == IF_THEN_ELSE)
2286               {
2287                 cond_rtx = XEXP (SET_SRC (set), 0);
2288                 then_rtx = XEXP (SET_SRC (set), 1);
2289                 else_rtx = XEXP (SET_SRC (set), 2);
2290               }
2291             else
2292               {
2293                 cond_rtx = SET_SRC (set);
2294                 then_rtx = const_true_rtx;
2295                 else_rtx = const0_rtx;
2296               }
2297
2298             switch (GET_CODE (cond_rtx))
2299               {
2300               case GTU:
2301               case GT:
2302               case LTU:
2303               case LT:
2304               case GEU:
2305               case GE:
2306               case LEU:
2307               case LE:
2308               case EQ:
2309               case NE:
2310                 {
2311                   int result;
2312                   if (XEXP (cond_rtx, 0) != cc0_rtx)
2313                     break;
2314                   result = alter_cond (cond_rtx);
2315                   if (result == 1)
2316                     validate_change (insn, &SET_SRC (set), then_rtx, 0);
2317                   else if (result == -1)
2318                     validate_change (insn, &SET_SRC (set), else_rtx, 0);
2319                   else if (result == 2)
2320                     INSN_CODE (insn) = -1;
2321                   if (SET_DEST (set) == SET_SRC (set))
2322                     delete_insn (insn);
2323                 }
2324                 break;
2325
2326               default:
2327                 break;
2328               }
2329           }
2330
2331 #endif
2332
2333 #ifdef HAVE_peephole
2334         /* Do machine-specific peephole optimizations if desired.  */
2335
2336         if (optimize && !flag_no_peephole && !nopeepholes)
2337           {
2338             rtx next = peephole (insn);
2339             /* When peepholing, if there were notes within the peephole,
2340                emit them before the peephole.  */
2341             if (next != 0 && next != NEXT_INSN (insn))
2342               {
2343                 rtx note, prev = PREV_INSN (insn);
2344
2345                 for (note = NEXT_INSN (insn); note != next;
2346                      note = NEXT_INSN (note))
2347                   final_scan_insn (note, file, optimize, nopeepholes, seen);
2348
2349                 /* Put the notes in the proper position for a later
2350                    rescan.  For example, the SH target can do this
2351                    when generating a far jump in a delayed branch
2352                    sequence.  */
2353                 note = NEXT_INSN (insn);
2354                 PREV_INSN (note) = prev;
2355                 NEXT_INSN (prev) = note;
2356                 NEXT_INSN (PREV_INSN (next)) = insn;
2357                 PREV_INSN (insn) = PREV_INSN (next);
2358                 NEXT_INSN (insn) = next;
2359                 PREV_INSN (next) = insn;
2360               }
2361
2362             /* PEEPHOLE might have changed this.  */
2363             body = PATTERN (insn);
2364           }
2365 #endif
2366
2367         /* Try to recognize the instruction.
2368            If successful, verify that the operands satisfy the
2369            constraints for the instruction.  Crash if they don't,
2370            since `reload' should have changed them so that they do.  */
2371
2372         insn_code_number = recog_memoized (insn);
2373         cleanup_subreg_operands (insn);
2374
2375         /* Dump the insn in the assembly for debugging.  */
2376         if (flag_dump_rtl_in_asm)
2377           {
2378             print_rtx_head = ASM_COMMENT_START;
2379             print_rtl_single (asm_out_file, insn);
2380             print_rtx_head = "";
2381           }
2382
2383         if (! constrain_operands_cached (1))
2384           fatal_insn_not_found (insn);
2385
2386         /* Some target machines need to prescan each insn before
2387            it is output.  */
2388
2389 #ifdef FINAL_PRESCAN_INSN
2390         FINAL_PRESCAN_INSN (insn, recog_data.operand, recog_data.n_operands);
2391 #endif
2392
2393 #ifdef HAVE_conditional_execution
2394         if (GET_CODE (PATTERN (insn)) == COND_EXEC)
2395           current_insn_predicate = COND_EXEC_TEST (PATTERN (insn));
2396         else
2397           current_insn_predicate = NULL_RTX;
2398 #endif
2399
2400 #ifdef HAVE_cc0
2401         cc_prev_status = cc_status;
2402
2403         /* Update `cc_status' for this instruction.
2404            The instruction's output routine may change it further.
2405            If the output routine for a jump insn needs to depend
2406            on the cc status, it should look at cc_prev_status.  */
2407
2408         NOTICE_UPDATE_CC (body, insn);
2409 #endif
2410
2411         current_output_insn = debug_insn = insn;
2412
2413 #if defined (DWARF2_UNWIND_INFO)
2414         if (CALL_P (insn) && dwarf2out_do_frame ())
2415           dwarf2out_frame_debug (insn, false);
2416 #endif
2417
2418         /* Find the proper template for this insn.  */
2419         template = get_insn_template (insn_code_number, insn);
2420
2421         /* If the C code returns 0, it means that it is a jump insn
2422            which follows a deleted test insn, and that test insn
2423            needs to be reinserted.  */
2424         if (template == 0)
2425           {
2426             rtx prev;
2427
2428             gcc_assert (prev_nonnote_insn (insn) == last_ignored_compare);
2429
2430             /* We have already processed the notes between the setter and
2431                the user.  Make sure we don't process them again, this is
2432                particularly important if one of the notes is a block
2433                scope note or an EH note.  */
2434             for (prev = insn;
2435                  prev != last_ignored_compare;
2436                  prev = PREV_INSN (prev))
2437               {
2438                 if (NOTE_P (prev))
2439                   delete_insn (prev);   /* Use delete_note.  */
2440               }
2441
2442             return prev;
2443           }
2444
2445         /* If the template is the string "#", it means that this insn must
2446            be split.  */
2447         if (template[0] == '#' && template[1] == '\0')
2448           {
2449             rtx new = try_split (body, insn, 0);
2450
2451             /* If we didn't split the insn, go away.  */
2452             if (new == insn && PATTERN (new) == body)
2453               fatal_insn ("could not split insn", insn);
2454
2455 #ifdef HAVE_ATTR_length
2456             /* This instruction should have been split in shorten_branches,
2457                to ensure that we would have valid length info for the
2458                splitees.  */
2459             gcc_unreachable ();
2460 #endif
2461
2462             return new;
2463           }
2464
2465 #ifdef TARGET_UNWIND_INFO
2466         /* ??? This will put the directives in the wrong place if
2467            get_insn_template outputs assembly directly.  However calling it
2468            before get_insn_template breaks if the insns is split.  */
2469         targetm.asm_out.unwind_emit (asm_out_file, insn);
2470 #endif
2471
2472         /* Output assembler code from the template.  */
2473         output_asm_insn (template, recog_data.operand);
2474
2475         /* If necessary, report the effect that the instruction has on
2476            the unwind info.   We've already done this for delay slots
2477            and call instructions.  */
2478 #if defined (DWARF2_UNWIND_INFO)
2479         if (final_sequence == 0
2480 #if !defined (HAVE_prologue)
2481             && !ACCUMULATE_OUTGOING_ARGS
2482 #endif
2483             && dwarf2out_do_frame ())
2484           dwarf2out_frame_debug (insn, true);
2485 #endif
2486
2487         current_output_insn = debug_insn = 0;
2488       }
2489     }
2490   return NEXT_INSN (insn);
2491 }
2492 \f
2493 /* Return whether a source line note needs to be emitted before INSN.  */
2494
2495 static bool
2496 notice_source_line (rtx insn)
2497 {
2498   const char *filename = insn_file (insn);
2499   int linenum = insn_line (insn);
2500
2501   if (filename
2502       && (force_source_line
2503           || filename != last_filename
2504           || last_linenum != linenum))
2505     {
2506       force_source_line = false;
2507       last_filename = filename;
2508       last_linenum = linenum;
2509       high_block_linenum = MAX (last_linenum, high_block_linenum);
2510       high_function_linenum = MAX (last_linenum, high_function_linenum);
2511       return true;
2512     }
2513   return false;
2514 }
2515 \f
2516 /* For each operand in INSN, simplify (subreg (reg)) so that it refers
2517    directly to the desired hard register.  */
2518
2519 void
2520 cleanup_subreg_operands (rtx insn)
2521 {
2522   int i;
2523   extract_insn_cached (insn);
2524   for (i = 0; i < recog_data.n_operands; i++)
2525     {
2526       /* The following test cannot use recog_data.operand when testing
2527          for a SUBREG: the underlying object might have been changed
2528          already if we are inside a match_operator expression that
2529          matches the else clause.  Instead we test the underlying
2530          expression directly.  */
2531       if (GET_CODE (*recog_data.operand_loc[i]) == SUBREG)
2532         recog_data.operand[i] = alter_subreg (recog_data.operand_loc[i]);
2533       else if (GET_CODE (recog_data.operand[i]) == PLUS
2534                || GET_CODE (recog_data.operand[i]) == MULT
2535                || MEM_P (recog_data.operand[i]))
2536         recog_data.operand[i] = walk_alter_subreg (recog_data.operand_loc[i]);
2537     }
2538
2539   for (i = 0; i < recog_data.n_dups; i++)
2540     {
2541       if (GET_CODE (*recog_data.dup_loc[i]) == SUBREG)
2542         *recog_data.dup_loc[i] = alter_subreg (recog_data.dup_loc[i]);
2543       else if (GET_CODE (*recog_data.dup_loc[i]) == PLUS
2544                || GET_CODE (*recog_data.dup_loc[i]) == MULT
2545                || MEM_P (*recog_data.dup_loc[i]))
2546         *recog_data.dup_loc[i] = walk_alter_subreg (recog_data.dup_loc[i]);
2547     }
2548 }
2549
2550 /* If X is a SUBREG, replace it with a REG or a MEM,
2551    based on the thing it is a subreg of.  */
2552
2553 rtx
2554 alter_subreg (rtx *xp)
2555 {
2556   rtx x = *xp;
2557   rtx y = SUBREG_REG (x);
2558
2559   /* simplify_subreg does not remove subreg from volatile references.
2560      We are required to.  */
2561   if (MEM_P (y))
2562     {
2563       int offset = SUBREG_BYTE (x);
2564
2565       /* For paradoxical subregs on big-endian machines, SUBREG_BYTE
2566          contains 0 instead of the proper offset.  See simplify_subreg.  */
2567       if (offset == 0
2568           && GET_MODE_SIZE (GET_MODE (y)) < GET_MODE_SIZE (GET_MODE (x)))
2569         {
2570           int difference = GET_MODE_SIZE (GET_MODE (y))
2571                            - GET_MODE_SIZE (GET_MODE (x));
2572           if (WORDS_BIG_ENDIAN)
2573             offset += (difference / UNITS_PER_WORD) * UNITS_PER_WORD;
2574           if (BYTES_BIG_ENDIAN)
2575             offset += difference % UNITS_PER_WORD;
2576         }
2577
2578       *xp = adjust_address (y, GET_MODE (x), offset);
2579     }
2580   else
2581     {
2582       rtx new = simplify_subreg (GET_MODE (x), y, GET_MODE (y),
2583                                  SUBREG_BYTE (x));
2584
2585       if (new != 0)
2586         *xp = new;
2587       else if (REG_P (y))
2588         {
2589           /* Simplify_subreg can't handle some REG cases, but we have to.  */
2590           unsigned int regno = subreg_regno (x);
2591           *xp = gen_rtx_REG_offset (y, GET_MODE (x), regno, SUBREG_BYTE (x));
2592         }
2593     }
2594
2595   return *xp;
2596 }
2597
2598 /* Do alter_subreg on all the SUBREGs contained in X.  */
2599
2600 static rtx
2601 walk_alter_subreg (rtx *xp)
2602 {
2603   rtx x = *xp;
2604   switch (GET_CODE (x))
2605     {
2606     case PLUS:
2607     case MULT:
2608     case AND:
2609       XEXP (x, 0) = walk_alter_subreg (&XEXP (x, 0));
2610       XEXP (x, 1) = walk_alter_subreg (&XEXP (x, 1));
2611       break;
2612
2613     case MEM:
2614     case ZERO_EXTEND:
2615       XEXP (x, 0) = walk_alter_subreg (&XEXP (x, 0));
2616       break;
2617
2618     case SUBREG:
2619       return alter_subreg (xp);
2620
2621     default:
2622       break;
2623     }
2624
2625   return *xp;
2626 }
2627 \f
2628 #ifdef HAVE_cc0
2629
2630 /* Given BODY, the body of a jump instruction, alter the jump condition
2631    as required by the bits that are set in cc_status.flags.
2632    Not all of the bits there can be handled at this level in all cases.
2633
2634    The value is normally 0.
2635    1 means that the condition has become always true.
2636    -1 means that the condition has become always false.
2637    2 means that COND has been altered.  */
2638
2639 static int
2640 alter_cond (rtx cond)
2641 {
2642   int value = 0;
2643
2644   if (cc_status.flags & CC_REVERSED)
2645     {
2646       value = 2;
2647       PUT_CODE (cond, swap_condition (GET_CODE (cond)));
2648     }
2649
2650   if (cc_status.flags & CC_INVERTED)
2651     {
2652       value = 2;
2653       PUT_CODE (cond, reverse_condition (GET_CODE (cond)));
2654     }
2655
2656   if (cc_status.flags & CC_NOT_POSITIVE)
2657     switch (GET_CODE (cond))
2658       {
2659       case LE:
2660       case LEU:
2661       case GEU:
2662         /* Jump becomes unconditional.  */
2663         return 1;
2664
2665       case GT:
2666       case GTU:
2667       case LTU:
2668         /* Jump becomes no-op.  */
2669         return -1;
2670
2671       case GE:
2672         PUT_CODE (cond, EQ);
2673         value = 2;
2674         break;
2675
2676       case LT:
2677         PUT_CODE (cond, NE);
2678         value = 2;
2679         break;
2680
2681       default:
2682         break;
2683       }
2684
2685   if (cc_status.flags & CC_NOT_NEGATIVE)
2686     switch (GET_CODE (cond))
2687       {
2688       case GE:
2689       case GEU:
2690         /* Jump becomes unconditional.  */
2691         return 1;
2692
2693       case LT:
2694       case LTU:
2695         /* Jump becomes no-op.  */
2696         return -1;
2697
2698       case LE:
2699       case LEU:
2700         PUT_CODE (cond, EQ);
2701         value = 2;
2702         break;
2703
2704       case GT:
2705       case GTU:
2706         PUT_CODE (cond, NE);
2707         value = 2;
2708         break;
2709
2710       default:
2711         break;
2712       }
2713
2714   if (cc_status.flags & CC_NO_OVERFLOW)
2715     switch (GET_CODE (cond))
2716       {
2717       case GEU:
2718         /* Jump becomes unconditional.  */
2719         return 1;
2720
2721       case LEU:
2722         PUT_CODE (cond, EQ);
2723         value = 2;
2724         break;
2725
2726       case GTU:
2727         PUT_CODE (cond, NE);
2728         value = 2;
2729         break;
2730
2731       case LTU:
2732         /* Jump becomes no-op.  */
2733         return -1;
2734
2735       default:
2736         break;
2737       }
2738
2739   if (cc_status.flags & (CC_Z_IN_NOT_N | CC_Z_IN_N))
2740     switch (GET_CODE (cond))
2741       {
2742       default:
2743         gcc_unreachable ();
2744
2745       case NE:
2746         PUT_CODE (cond, cc_status.flags & CC_Z_IN_N ? GE : LT);
2747         value = 2;
2748         break;
2749
2750       case EQ:
2751         PUT_CODE (cond, cc_status.flags & CC_Z_IN_N ? LT : GE);
2752         value = 2;
2753         break;
2754       }
2755
2756   if (cc_status.flags & CC_NOT_SIGNED)
2757     /* The flags are valid if signed condition operators are converted
2758        to unsigned.  */
2759     switch (GET_CODE (cond))
2760       {
2761       case LE:
2762         PUT_CODE (cond, LEU);
2763         value = 2;
2764         break;
2765
2766       case LT:
2767         PUT_CODE (cond, LTU);
2768         value = 2;
2769         break;
2770
2771       case GT:
2772         PUT_CODE (cond, GTU);
2773         value = 2;
2774         break;
2775
2776       case GE:
2777         PUT_CODE (cond, GEU);
2778         value = 2;
2779         break;
2780
2781       default:
2782         break;
2783       }
2784
2785   return value;
2786 }
2787 #endif
2788 \f
2789 /* Report inconsistency between the assembler template and the operands.
2790    In an `asm', it's the user's fault; otherwise, the compiler's fault.  */
2791
2792 void
2793 output_operand_lossage (const char *cmsgid, ...)
2794 {
2795   char *fmt_string;
2796   char *new_message;
2797   const char *pfx_str;
2798   va_list ap;
2799
2800   va_start (ap, cmsgid);
2801
2802   pfx_str = this_is_asm_operands ? _("invalid 'asm': ") : "output_operand: ";
2803   asprintf (&fmt_string, "%s%s", pfx_str, _(cmsgid));
2804   vasprintf (&new_message, fmt_string, ap);
2805
2806   if (this_is_asm_operands)
2807     error_for_asm (this_is_asm_operands, "%s", new_message);
2808   else
2809     internal_error ("%s", new_message);
2810
2811   free (fmt_string);
2812   free (new_message);
2813   va_end (ap);
2814 }
2815 \f
2816 /* Output of assembler code from a template, and its subroutines.  */
2817
2818 /* Annotate the assembly with a comment describing the pattern and
2819    alternative used.  */
2820
2821 static void
2822 output_asm_name (void)
2823 {
2824   if (debug_insn)
2825     {
2826       int num = INSN_CODE (debug_insn);
2827       fprintf (asm_out_file, "\t%s %d\t%s",
2828                ASM_COMMENT_START, INSN_UID (debug_insn),
2829                insn_data[num].name);
2830       if (insn_data[num].n_alternatives > 1)
2831         fprintf (asm_out_file, "/%d", which_alternative + 1);
2832 #ifdef HAVE_ATTR_length
2833       fprintf (asm_out_file, "\t[length = %d]",
2834                get_attr_length (debug_insn));
2835 #endif
2836       /* Clear this so only the first assembler insn
2837          of any rtl insn will get the special comment for -dp.  */
2838       debug_insn = 0;
2839     }
2840 }
2841
2842 /* If OP is a REG or MEM and we can find a MEM_EXPR corresponding to it
2843    or its address, return that expr .  Set *PADDRESSP to 1 if the expr
2844    corresponds to the address of the object and 0 if to the object.  */
2845
2846 static tree
2847 get_mem_expr_from_op (rtx op, int *paddressp)
2848 {
2849   tree expr;
2850   int inner_addressp;
2851
2852   *paddressp = 0;
2853
2854   if (REG_P (op))
2855     return REG_EXPR (op);
2856   else if (!MEM_P (op))
2857     return 0;
2858
2859   if (MEM_EXPR (op) != 0)
2860     return MEM_EXPR (op);
2861
2862   /* Otherwise we have an address, so indicate it and look at the address.  */
2863   *paddressp = 1;
2864   op = XEXP (op, 0);
2865
2866   /* First check if we have a decl for the address, then look at the right side
2867      if it is a PLUS.  Otherwise, strip off arithmetic and keep looking.
2868      But don't allow the address to itself be indirect.  */
2869   if ((expr = get_mem_expr_from_op (op, &inner_addressp)) && ! inner_addressp)
2870     return expr;
2871   else if (GET_CODE (op) == PLUS
2872            && (expr = get_mem_expr_from_op (XEXP (op, 1), &inner_addressp)))
2873     return expr;
2874
2875   while (GET_RTX_CLASS (GET_CODE (op)) == RTX_UNARY
2876          || GET_RTX_CLASS (GET_CODE (op)) == RTX_BIN_ARITH)
2877     op = XEXP (op, 0);
2878
2879   expr = get_mem_expr_from_op (op, &inner_addressp);
2880   return inner_addressp ? 0 : expr;
2881 }
2882
2883 /* Output operand names for assembler instructions.  OPERANDS is the
2884    operand vector, OPORDER is the order to write the operands, and NOPS
2885    is the number of operands to write.  */
2886
2887 static void
2888 output_asm_operand_names (rtx *operands, int *oporder, int nops)
2889 {
2890   int wrote = 0;
2891   int i;
2892
2893   for (i = 0; i < nops; i++)
2894     {
2895       int addressp;
2896       rtx op = operands[oporder[i]];
2897       tree expr = get_mem_expr_from_op (op, &addressp);
2898
2899       fprintf (asm_out_file, "%c%s",
2900                wrote ? ',' : '\t', wrote ? "" : ASM_COMMENT_START);
2901       wrote = 1;
2902       if (expr)
2903         {
2904           fprintf (asm_out_file, "%s",
2905                    addressp ? "*" : "");
2906           print_mem_expr (asm_out_file, expr);
2907           wrote = 1;
2908         }
2909       else if (REG_P (op) && ORIGINAL_REGNO (op)
2910                && ORIGINAL_REGNO (op) != REGNO (op))
2911         fprintf (asm_out_file, " tmp%i", ORIGINAL_REGNO (op));
2912     }
2913 }
2914
2915 /* Output text from TEMPLATE to the assembler output file,
2916    obeying %-directions to substitute operands taken from
2917    the vector OPERANDS.
2918
2919    %N (for N a digit) means print operand N in usual manner.
2920    %lN means require operand N to be a CODE_LABEL or LABEL_REF
2921       and print the label name with no punctuation.
2922    %cN means require operand N to be a constant
2923       and print the constant expression with no punctuation.
2924    %aN means expect operand N to be a memory address
2925       (not a memory reference!) and print a reference
2926       to that address.
2927    %nN means expect operand N to be a constant
2928       and print a constant expression for minus the value
2929       of the operand, with no other punctuation.  */
2930
2931 void
2932 output_asm_insn (const char *template, rtx *operands)
2933 {
2934   const char *p;
2935   int c;
2936 #ifdef ASSEMBLER_DIALECT
2937   int dialect = 0;
2938 #endif
2939   int oporder[MAX_RECOG_OPERANDS];
2940   char opoutput[MAX_RECOG_OPERANDS];
2941   int ops = 0;
2942
2943   /* An insn may return a null string template
2944      in a case where no assembler code is needed.  */
2945   if (*template == 0)
2946     return;
2947
2948   memset (opoutput, 0, sizeof opoutput);
2949   p = template;
2950   putc ('\t', asm_out_file);
2951
2952 #ifdef ASM_OUTPUT_OPCODE
2953   ASM_OUTPUT_OPCODE (asm_out_file, p);
2954 #endif
2955
2956   while ((c = *p++))
2957     switch (c)
2958       {
2959       case '\n':
2960         if (flag_verbose_asm)
2961           output_asm_operand_names (operands, oporder, ops);
2962         if (flag_print_asm_name)
2963           output_asm_name ();
2964
2965         ops = 0;
2966         memset (opoutput, 0, sizeof opoutput);
2967
2968         putc (c, asm_out_file);
2969 #ifdef ASM_OUTPUT_OPCODE
2970         while ((c = *p) == '\t')
2971           {
2972             putc (c, asm_out_file);
2973             p++;
2974           }
2975         ASM_OUTPUT_OPCODE (asm_out_file, p);
2976 #endif
2977         break;
2978
2979 #ifdef ASSEMBLER_DIALECT
2980       case '{':
2981         {
2982           int i;
2983
2984           if (dialect)
2985             output_operand_lossage ("nested assembly dialect alternatives");
2986           else
2987             dialect = 1;
2988
2989           /* If we want the first dialect, do nothing.  Otherwise, skip
2990              DIALECT_NUMBER of strings ending with '|'.  */
2991           for (i = 0; i < dialect_number; i++)
2992             {
2993               while (*p && *p != '}' && *p++ != '|')
2994                 ;
2995               if (*p == '}')
2996                 break;
2997               if (*p == '|')
2998                 p++;
2999             }
3000
3001           if (*p == '\0')
3002             output_operand_lossage ("unterminated assembly dialect alternative");
3003         }
3004         break;
3005
3006       case '|':
3007         if (dialect)
3008           {
3009             /* Skip to close brace.  */
3010             do
3011               {
3012                 if (*p == '\0')
3013                   {
3014                     output_operand_lossage ("unterminated assembly dialect alternative");
3015                     break;
3016                   }
3017               }
3018             while (*p++ != '}');
3019             dialect = 0;
3020           }
3021         else
3022           putc (c, asm_out_file);
3023         break;
3024
3025       case '}':
3026         if (! dialect)
3027           putc (c, asm_out_file);
3028         dialect = 0;
3029         break;
3030 #endif
3031
3032       case '%':
3033         /* %% outputs a single %.  */
3034         if (*p == '%')
3035           {
3036             p++;
3037             putc (c, asm_out_file);
3038           }
3039         /* %= outputs a number which is unique to each insn in the entire
3040            compilation.  This is useful for making local labels that are
3041            referred to more than once in a given insn.  */
3042         else if (*p == '=')
3043           {
3044             p++;
3045             fprintf (asm_out_file, "%d", insn_counter);
3046           }
3047         /* % followed by a letter and some digits
3048            outputs an operand in a special way depending on the letter.
3049            Letters `acln' are implemented directly.
3050            Other letters are passed to `output_operand' so that
3051            the PRINT_OPERAND macro can define them.  */
3052         else if (ISALPHA (*p))
3053           {
3054             int letter = *p++;
3055             unsigned long opnum;
3056             char *endptr;
3057             
3058             opnum = strtoul (p, &endptr, 10);
3059
3060             if (endptr == p)
3061               output_operand_lossage ("operand number missing "
3062                                       "after %%-letter");
3063             else if (this_is_asm_operands && opnum >= insn_noperands)
3064               output_operand_lossage ("operand number out of range");
3065             else if (letter == 'l')
3066               output_asm_label (operands[opnum]);
3067             else if (letter == 'a')
3068               output_address (operands[opnum]);
3069             else if (letter == 'c')
3070               {
3071                 if (CONSTANT_ADDRESS_P (operands[opnum]))
3072                   output_addr_const (asm_out_file, operands[opnum]);
3073                 else
3074                   output_operand (operands[opnum], 'c');
3075               }
3076             else if (letter == 'n')
3077               {
3078                 if (GET_CODE (operands[opnum]) == CONST_INT)
3079                   fprintf (asm_out_file, HOST_WIDE_INT_PRINT_DEC,
3080                            - INTVAL (operands[opnum]));
3081                 else
3082                   {
3083                     putc ('-', asm_out_file);
3084                     output_addr_const (asm_out_file, operands[opnum]);
3085                   }
3086               }
3087             else
3088               output_operand (operands[opnum], letter);
3089
3090             if (!opoutput[opnum])
3091               oporder[ops++] = opnum;
3092             opoutput[opnum] = 1;
3093
3094             p = endptr;
3095             c = *p;
3096           }
3097         /* % followed by a digit outputs an operand the default way.  */
3098         else if (ISDIGIT (*p))
3099           {
3100             unsigned long opnum;
3101             char *endptr;
3102             
3103             opnum = strtoul (p, &endptr, 10);
3104             if (this_is_asm_operands && opnum >= insn_noperands)
3105               output_operand_lossage ("operand number out of range");
3106             else
3107               output_operand (operands[opnum], 0);
3108
3109             if (!opoutput[opnum])
3110               oporder[ops++] = opnum;
3111             opoutput[opnum] = 1;
3112
3113             p = endptr;
3114             c = *p;
3115           }
3116         /* % followed by punctuation: output something for that
3117            punctuation character alone, with no operand.
3118            The PRINT_OPERAND macro decides what is actually done.  */
3119 #ifdef PRINT_OPERAND_PUNCT_VALID_P
3120         else if (PRINT_OPERAND_PUNCT_VALID_P ((unsigned char) *p))
3121           output_operand (NULL_RTX, *p++);
3122 #endif
3123         else
3124           output_operand_lossage ("invalid %%-code");
3125         break;
3126
3127       default:
3128         putc (c, asm_out_file);
3129       }
3130
3131   /* Write out the variable names for operands, if we know them.  */
3132   if (flag_verbose_asm)
3133     output_asm_operand_names (operands, oporder, ops);
3134   if (flag_print_asm_name)
3135     output_asm_name ();
3136
3137   putc ('\n', asm_out_file);
3138 }
3139 \f
3140 /* Output a LABEL_REF, or a bare CODE_LABEL, as an assembler symbol.  */
3141
3142 void
3143 output_asm_label (rtx x)
3144 {
3145   char buf[256];
3146
3147   if (GET_CODE (x) == LABEL_REF)
3148     x = XEXP (x, 0);
3149   if (LABEL_P (x)
3150       || (NOTE_P (x)
3151           && NOTE_LINE_NUMBER (x) == NOTE_INSN_DELETED_LABEL))
3152     ASM_GENERATE_INTERNAL_LABEL (buf, "L", CODE_LABEL_NUMBER (x));
3153   else
3154     output_operand_lossage ("'%%l' operand isn't a label");
3155
3156   assemble_name (asm_out_file, buf);
3157 }
3158
3159 /* Print operand X using machine-dependent assembler syntax.
3160    The macro PRINT_OPERAND is defined just to control this function.
3161    CODE is a non-digit that preceded the operand-number in the % spec,
3162    such as 'z' if the spec was `%z3'.  CODE is 0 if there was no char
3163    between the % and the digits.
3164    When CODE is a non-letter, X is 0.
3165
3166    The meanings of the letters are machine-dependent and controlled
3167    by PRINT_OPERAND.  */
3168
3169 static void
3170 output_operand (rtx x, int code ATTRIBUTE_UNUSED)
3171 {
3172   if (x && GET_CODE (x) == SUBREG)
3173     x = alter_subreg (&x);
3174
3175   /* X must not be a pseudo reg.  */
3176   gcc_assert (!x || !REG_P (x) || REGNO (x) < FIRST_PSEUDO_REGISTER);
3177
3178   PRINT_OPERAND (asm_out_file, x, code);
3179 }
3180
3181 /* Print a memory reference operand for address X
3182    using machine-dependent assembler syntax.
3183    The macro PRINT_OPERAND_ADDRESS exists just to control this function.  */
3184
3185 void
3186 output_address (rtx x)
3187 {
3188   walk_alter_subreg (&x);
3189   PRINT_OPERAND_ADDRESS (asm_out_file, x);
3190 }
3191 \f
3192 /* Print an integer constant expression in assembler syntax.
3193    Addition and subtraction are the only arithmetic
3194    that may appear in these expressions.  */
3195
3196 void
3197 output_addr_const (FILE *file, rtx x)
3198 {
3199   char buf[256];
3200
3201  restart:
3202   switch (GET_CODE (x))
3203     {
3204     case PC:
3205       putc ('.', file);
3206       break;
3207
3208     case SYMBOL_REF:
3209       if (SYMBOL_REF_DECL (x))
3210         mark_decl_referenced (SYMBOL_REF_DECL (x));
3211 #ifdef ASM_OUTPUT_SYMBOL_REF
3212       ASM_OUTPUT_SYMBOL_REF (file, x);
3213 #else
3214       assemble_name (file, XSTR (x, 0));
3215 #endif
3216       break;
3217
3218     case LABEL_REF:
3219       x = XEXP (x, 0);
3220       /* Fall through.  */
3221     case CODE_LABEL:
3222       ASM_GENERATE_INTERNAL_LABEL (buf, "L", CODE_LABEL_NUMBER (x));
3223 #ifdef ASM_OUTPUT_LABEL_REF
3224       ASM_OUTPUT_LABEL_REF (file, buf);
3225 #else
3226       assemble_name (file, buf);
3227 #endif
3228       break;
3229
3230     case CONST_INT:
3231       fprintf (file, HOST_WIDE_INT_PRINT_DEC, INTVAL (x));
3232       break;
3233
3234     case CONST:
3235       /* This used to output parentheses around the expression,
3236          but that does not work on the 386 (either ATT or BSD assembler).  */
3237       output_addr_const (file, XEXP (x, 0));
3238       break;
3239
3240     case CONST_DOUBLE:
3241       if (GET_MODE (x) == VOIDmode)
3242         {
3243           /* We can use %d if the number is one word and positive.  */
3244           if (CONST_DOUBLE_HIGH (x))
3245             fprintf (file, HOST_WIDE_INT_PRINT_DOUBLE_HEX,
3246                      CONST_DOUBLE_HIGH (x), CONST_DOUBLE_LOW (x));
3247           else if (CONST_DOUBLE_LOW (x) < 0)
3248             fprintf (file, HOST_WIDE_INT_PRINT_HEX, CONST_DOUBLE_LOW (x));
3249           else
3250             fprintf (file, HOST_WIDE_INT_PRINT_DEC, CONST_DOUBLE_LOW (x));
3251         }
3252       else
3253         /* We can't handle floating point constants;
3254            PRINT_OPERAND must handle them.  */
3255         output_operand_lossage ("floating constant misused");
3256       break;
3257
3258     case PLUS:
3259       /* Some assemblers need integer constants to appear last (eg masm).  */
3260       if (GET_CODE (XEXP (x, 0)) == CONST_INT)
3261         {
3262           output_addr_const (file, XEXP (x, 1));
3263           if (INTVAL (XEXP (x, 0)) >= 0)
3264             fprintf (file, "+");
3265           output_addr_const (file, XEXP (x, 0));
3266         }
3267       else
3268         {
3269           output_addr_const (file, XEXP (x, 0));
3270           if (GET_CODE (XEXP (x, 1)) != CONST_INT
3271               || INTVAL (XEXP (x, 1)) >= 0)
3272             fprintf (file, "+");
3273           output_addr_const (file, XEXP (x, 1));
3274         }
3275       break;
3276
3277     case MINUS:
3278       /* Avoid outputting things like x-x or x+5-x,
3279          since some assemblers can't handle that.  */
3280       x = simplify_subtraction (x);
3281       if (GET_CODE (x) != MINUS)
3282         goto restart;
3283
3284       output_addr_const (file, XEXP (x, 0));
3285       fprintf (file, "-");
3286       if ((GET_CODE (XEXP (x, 1)) == CONST_INT && INTVAL (XEXP (x, 1)) >= 0)
3287           || GET_CODE (XEXP (x, 1)) == PC
3288           || GET_CODE (XEXP (x, 1)) == SYMBOL_REF)
3289         output_addr_const (file, XEXP (x, 1));
3290       else
3291         {
3292           fputs (targetm.asm_out.open_paren, file);
3293           output_addr_const (file, XEXP (x, 1));
3294           fputs (targetm.asm_out.close_paren, file);
3295         }
3296       break;
3297
3298     case ZERO_EXTEND:
3299     case SIGN_EXTEND:
3300     case SUBREG:
3301       output_addr_const (file, XEXP (x, 0));
3302       break;
3303
3304     default:
3305 #ifdef OUTPUT_ADDR_CONST_EXTRA
3306       OUTPUT_ADDR_CONST_EXTRA (file, x, fail);
3307       break;
3308
3309     fail:
3310 #endif
3311       output_operand_lossage ("invalid expression as operand");
3312     }
3313 }
3314 \f
3315 /* A poor man's fprintf, with the added features of %I, %R, %L, and %U.
3316    %R prints the value of REGISTER_PREFIX.
3317    %L prints the value of LOCAL_LABEL_PREFIX.
3318    %U prints the value of USER_LABEL_PREFIX.
3319    %I prints the value of IMMEDIATE_PREFIX.
3320    %O runs ASM_OUTPUT_OPCODE to transform what follows in the string.
3321    Also supported are %d, %i, %u, %x, %X, %o, %c, %s and %%.
3322
3323    We handle alternate assembler dialects here, just like output_asm_insn.  */
3324
3325 void
3326 asm_fprintf (FILE *file, const char *p, ...)
3327 {
3328   char buf[10];
3329   char *q, c;
3330   va_list argptr;
3331
3332   va_start (argptr, p);
3333
3334   buf[0] = '%';
3335
3336   while ((c = *p++))
3337     switch (c)
3338       {
3339 #ifdef ASSEMBLER_DIALECT
3340       case '{':
3341         {
3342           int i;
3343
3344           /* If we want the first dialect, do nothing.  Otherwise, skip
3345              DIALECT_NUMBER of strings ending with '|'.  */
3346           for (i = 0; i < dialect_number; i++)
3347             {
3348               while (*p && *p++ != '|')
3349                 ;
3350
3351               if (*p == '|')
3352                 p++;
3353             }
3354         }
3355         break;
3356
3357       case '|':
3358         /* Skip to close brace.  */
3359         while (*p && *p++ != '}')
3360           ;
3361         break;
3362
3363       case '}':
3364         break;
3365 #endif
3366
3367       case '%':
3368         c = *p++;
3369         q = &buf[1];
3370         while (strchr ("-+ #0", c))
3371           {
3372             *q++ = c;
3373             c = *p++;
3374           }
3375         while (ISDIGIT (c) || c == '.')
3376           {
3377             *q++ = c;
3378             c = *p++;
3379           }
3380         switch (c)
3381           {
3382           case '%':
3383             putc ('%', file);
3384             break;
3385
3386           case 'd':  case 'i':  case 'u':
3387           case 'x':  case 'X':  case 'o':
3388           case 'c':
3389             *q++ = c;
3390             *q = 0;
3391             fprintf (file, buf, va_arg (argptr, int));
3392             break;
3393
3394           case 'w':
3395             /* This is a prefix to the 'd', 'i', 'u', 'x', 'X', and
3396                'o' cases, but we do not check for those cases.  It
3397                means that the value is a HOST_WIDE_INT, which may be
3398                either `long' or `long long'.  */
3399             memcpy (q, HOST_WIDE_INT_PRINT, strlen (HOST_WIDE_INT_PRINT));
3400             q += strlen (HOST_WIDE_INT_PRINT);
3401             *q++ = *p++;
3402             *q = 0;
3403             fprintf (file, buf, va_arg (argptr, HOST_WIDE_INT));
3404             break;
3405
3406           case 'l':
3407             *q++ = c;
3408 #ifdef HAVE_LONG_LONG
3409             if (*p == 'l')
3410               {
3411                 *q++ = *p++;
3412                 *q++ = *p++;
3413                 *q = 0;
3414                 fprintf (file, buf, va_arg (argptr, long long));
3415               }
3416             else
3417 #endif
3418               {
3419                 *q++ = *p++;
3420                 *q = 0;
3421                 fprintf (file, buf, va_arg (argptr, long));
3422               }
3423
3424             break;
3425
3426           case 's':
3427             *q++ = c;
3428             *q = 0;
3429             fprintf (file, buf, va_arg (argptr, char *));
3430             break;
3431
3432           case 'O':
3433 #ifdef ASM_OUTPUT_OPCODE
3434             ASM_OUTPUT_OPCODE (asm_out_file, p);
3435 #endif
3436             break;
3437
3438           case 'R':
3439 #ifdef REGISTER_PREFIX
3440             fprintf (file, "%s", REGISTER_PREFIX);
3441 #endif
3442             break;
3443
3444           case 'I':
3445 #ifdef IMMEDIATE_PREFIX
3446             fprintf (file, "%s", IMMEDIATE_PREFIX);
3447 #endif
3448             break;
3449
3450           case 'L':
3451 #ifdef LOCAL_LABEL_PREFIX
3452             fprintf (file, "%s", LOCAL_LABEL_PREFIX);
3453 #endif
3454             break;
3455
3456           case 'U':
3457             fputs (user_label_prefix, file);
3458             break;
3459
3460 #ifdef ASM_FPRINTF_EXTENSIONS
3461             /* Uppercase letters are reserved for general use by asm_fprintf
3462                and so are not available to target specific code.  In order to
3463                prevent the ASM_FPRINTF_EXTENSIONS macro from using them then,
3464                they are defined here.  As they get turned into real extensions
3465                to asm_fprintf they should be removed from this list.  */
3466           case 'A': case 'B': case 'C': case 'D': case 'E':
3467           case 'F': case 'G': case 'H': case 'J': case 'K':
3468           case 'M': case 'N': case 'P': case 'Q': case 'S':
3469           case 'T': case 'V': case 'W': case 'Y': case 'Z':
3470             break;
3471
3472           ASM_FPRINTF_EXTENSIONS (file, argptr, p)
3473 #endif
3474           default:
3475             gcc_unreachable ();
3476           }
3477         break;
3478
3479       default:
3480         putc (c, file);
3481       }
3482   va_end (argptr);
3483 }
3484 \f
3485 /* Split up a CONST_DOUBLE or integer constant rtx
3486    into two rtx's for single words,
3487    storing in *FIRST the word that comes first in memory in the target
3488    and in *SECOND the other.  */
3489
3490 void
3491 split_double (rtx value, rtx *first, rtx *second)
3492 {
3493   if (GET_CODE (value) == CONST_INT)
3494     {
3495       if (HOST_BITS_PER_WIDE_INT >= (2 * BITS_PER_WORD))
3496         {
3497           /* In this case the CONST_INT holds both target words.
3498              Extract the bits from it into two word-sized pieces.
3499              Sign extend each half to HOST_WIDE_INT.  */
3500           unsigned HOST_WIDE_INT low, high;
3501           unsigned HOST_WIDE_INT mask, sign_bit, sign_extend;
3502
3503           /* Set sign_bit to the most significant bit of a word.  */
3504           sign_bit = 1;
3505           sign_bit <<= BITS_PER_WORD - 1;
3506
3507           /* Set mask so that all bits of the word are set.  We could
3508              have used 1 << BITS_PER_WORD instead of basing the
3509              calculation on sign_bit.  However, on machines where
3510              HOST_BITS_PER_WIDE_INT == BITS_PER_WORD, it could cause a
3511              compiler warning, even though the code would never be
3512              executed.  */
3513           mask = sign_bit << 1;
3514           mask--;
3515
3516           /* Set sign_extend as any remaining bits.  */
3517           sign_extend = ~mask;
3518
3519           /* Pick the lower word and sign-extend it.  */
3520           low = INTVAL (value);
3521           low &= mask;
3522           if (low & sign_bit)
3523             low |= sign_extend;
3524
3525           /* Pick the higher word, shifted to the least significant
3526              bits, and sign-extend it.  */
3527           high = INTVAL (value);
3528           high >>= BITS_PER_WORD - 1;
3529           high >>= 1;
3530           high &= mask;
3531           if (high & sign_bit)
3532             high |= sign_extend;
3533
3534           /* Store the words in the target machine order.  */
3535           if (WORDS_BIG_ENDIAN)
3536             {
3537               *first = GEN_INT (high);
3538               *second = GEN_INT (low);
3539             }
3540           else
3541             {
3542               *first = GEN_INT (low);
3543               *second = GEN_INT (high);
3544             }
3545         }
3546       else
3547         {
3548           /* The rule for using CONST_INT for a wider mode
3549              is that we regard the value as signed.
3550              So sign-extend it.  */
3551           rtx high = (INTVAL (value) < 0 ? constm1_rtx : const0_rtx);
3552           if (WORDS_BIG_ENDIAN)
3553             {
3554               *first = high;
3555               *second = value;
3556             }
3557           else
3558             {
3559               *first = value;
3560               *second = high;
3561             }
3562         }
3563     }
3564   else if (GET_CODE (value) != CONST_DOUBLE)
3565     {
3566       if (WORDS_BIG_ENDIAN)
3567         {
3568           *first = const0_rtx;
3569           *second = value;
3570         }
3571       else
3572         {
3573           *first = value;
3574           *second = const0_rtx;
3575         }
3576     }
3577   else if (GET_MODE (value) == VOIDmode
3578            /* This is the old way we did CONST_DOUBLE integers.  */
3579            || GET_MODE_CLASS (GET_MODE (value)) == MODE_INT)
3580     {
3581       /* In an integer, the words are defined as most and least significant.
3582          So order them by the target's convention.  */
3583       if (WORDS_BIG_ENDIAN)
3584         {
3585           *first = GEN_INT (CONST_DOUBLE_HIGH (value));
3586           *second = GEN_INT (CONST_DOUBLE_LOW (value));
3587         }
3588       else
3589         {
3590           *first = GEN_INT (CONST_DOUBLE_LOW (value));
3591           *second = GEN_INT (CONST_DOUBLE_HIGH (value));
3592         }
3593     }
3594   else
3595     {
3596       REAL_VALUE_TYPE r;
3597       long l[2];
3598       REAL_VALUE_FROM_CONST_DOUBLE (r, value);
3599
3600       /* Note, this converts the REAL_VALUE_TYPE to the target's
3601          format, splits up the floating point double and outputs
3602          exactly 32 bits of it into each of l[0] and l[1] --
3603          not necessarily BITS_PER_WORD bits.  */
3604       REAL_VALUE_TO_TARGET_DOUBLE (r, l);
3605
3606       /* If 32 bits is an entire word for the target, but not for the host,
3607          then sign-extend on the host so that the number will look the same
3608          way on the host that it would on the target.  See for instance
3609          simplify_unary_operation.  The #if is needed to avoid compiler
3610          warnings.  */
3611
3612 #if HOST_BITS_PER_LONG > 32
3613       if (BITS_PER_WORD < HOST_BITS_PER_LONG && BITS_PER_WORD == 32)
3614         {
3615           if (l[0] & ((long) 1 << 31))
3616             l[0] |= ((long) (-1) << 32);
3617           if (l[1] & ((long) 1 << 31))
3618             l[1] |= ((long) (-1) << 32);
3619         }
3620 #endif
3621
3622       *first = GEN_INT (l[0]);
3623       *second = GEN_INT (l[1]);
3624     }
3625 }
3626 \f
3627 /* Return nonzero if this function has no function calls.  */
3628
3629 int
3630 leaf_function_p (void)
3631 {
3632   rtx insn;
3633   rtx link;
3634
3635   if (current_function_profile || profile_arc_flag)
3636     return 0;
3637
3638   for (insn = get_insns (); insn; insn = NEXT_INSN (insn))
3639     {
3640       if (CALL_P (insn)
3641           && ! SIBLING_CALL_P (insn))
3642         return 0;
3643       if (NONJUMP_INSN_P (insn)
3644           && GET_CODE (PATTERN (insn)) == SEQUENCE
3645           && CALL_P (XVECEXP (PATTERN (insn), 0, 0))
3646           && ! SIBLING_CALL_P (XVECEXP (PATTERN (insn), 0, 0)))
3647         return 0;
3648     }
3649   for (link = current_function_epilogue_delay_list;
3650        link;
3651        link = XEXP (link, 1))
3652     {
3653       insn = XEXP (link, 0);
3654
3655       if (CALL_P (insn)
3656           && ! SIBLING_CALL_P (insn))
3657         return 0;
3658       if (NONJUMP_INSN_P (insn)
3659           && GET_CODE (PATTERN (insn)) == SEQUENCE
3660           && CALL_P (XVECEXP (PATTERN (insn), 0, 0))
3661           && ! SIBLING_CALL_P (XVECEXP (PATTERN (insn), 0, 0)))
3662         return 0;
3663     }
3664
3665   return 1;
3666 }
3667
3668 /* Return 1 if branch is a forward branch.
3669    Uses insn_shuid array, so it works only in the final pass.  May be used by
3670    output templates to customary add branch prediction hints.
3671  */
3672 int
3673 final_forward_branch_p (rtx insn)
3674 {
3675   int insn_id, label_id;
3676   
3677   gcc_assert (uid_shuid);
3678   insn_id = INSN_SHUID (insn);
3679   label_id = INSN_SHUID (JUMP_LABEL (insn));
3680   /* We've hit some insns that does not have id information available.  */
3681   gcc_assert (insn_id && label_id);
3682   return insn_id < label_id;
3683 }
3684
3685 /* On some machines, a function with no call insns
3686    can run faster if it doesn't create its own register window.
3687    When output, the leaf function should use only the "output"
3688    registers.  Ordinarily, the function would be compiled to use
3689    the "input" registers to find its arguments; it is a candidate
3690    for leaf treatment if it uses only the "input" registers.
3691    Leaf function treatment means renumbering so the function
3692    uses the "output" registers instead.  */
3693
3694 #ifdef LEAF_REGISTERS
3695
3696 /* Return 1 if this function uses only the registers that can be
3697    safely renumbered.  */
3698
3699 int
3700 only_leaf_regs_used (void)
3701 {
3702   int i;
3703   const char *const permitted_reg_in_leaf_functions = LEAF_REGISTERS;
3704
3705   for (i = 0; i < FIRST_PSEUDO_REGISTER; i++)
3706     if ((regs_ever_live[i] || global_regs[i])
3707         && ! permitted_reg_in_leaf_functions[i])
3708       return 0;
3709
3710   if (current_function_uses_pic_offset_table
3711       && pic_offset_table_rtx != 0
3712       && REG_P (pic_offset_table_rtx)
3713       && ! permitted_reg_in_leaf_functions[REGNO (pic_offset_table_rtx)])
3714     return 0;
3715
3716   return 1;
3717 }
3718
3719 /* Scan all instructions and renumber all registers into those
3720    available in leaf functions.  */
3721
3722 static void
3723 leaf_renumber_regs (rtx first)
3724 {
3725   rtx insn;
3726
3727   /* Renumber only the actual patterns.
3728      The reg-notes can contain frame pointer refs,
3729      and renumbering them could crash, and should not be needed.  */
3730   for (insn = first; insn; insn = NEXT_INSN (insn))
3731     if (INSN_P (insn))
3732       leaf_renumber_regs_insn (PATTERN (insn));
3733   for (insn = current_function_epilogue_delay_list;
3734        insn;
3735        insn = XEXP (insn, 1))
3736     if (INSN_P (XEXP (insn, 0)))
3737       leaf_renumber_regs_insn (PATTERN (XEXP (insn, 0)));
3738 }
3739
3740 /* Scan IN_RTX and its subexpressions, and renumber all regs into those
3741    available in leaf functions.  */
3742
3743 void
3744 leaf_renumber_regs_insn (rtx in_rtx)
3745 {
3746   int i, j;
3747   const char *format_ptr;
3748
3749   if (in_rtx == 0)
3750     return;
3751
3752   /* Renumber all input-registers into output-registers.
3753      renumbered_regs would be 1 for an output-register;
3754      they  */
3755
3756   if (REG_P (in_rtx))
3757     {
3758       int newreg;
3759
3760       /* Don't renumber the same reg twice.  */
3761       if (in_rtx->used)
3762         return;
3763
3764       newreg = REGNO (in_rtx);
3765       /* Don't try to renumber pseudo regs.  It is possible for a pseudo reg
3766          to reach here as part of a REG_NOTE.  */
3767       if (newreg >= FIRST_PSEUDO_REGISTER)
3768         {
3769           in_rtx->used = 1;
3770           return;
3771         }
3772       newreg = LEAF_REG_REMAP (newreg);
3773       gcc_assert (newreg >= 0);
3774       regs_ever_live[REGNO (in_rtx)] = 0;
3775       regs_ever_live[newreg] = 1;
3776       REGNO (in_rtx) = newreg;
3777       in_rtx->used = 1;
3778     }
3779
3780   if (INSN_P (in_rtx))
3781     {
3782       /* Inside a SEQUENCE, we find insns.
3783          Renumber just the patterns of these insns,
3784          just as we do for the top-level insns.  */
3785       leaf_renumber_regs_insn (PATTERN (in_rtx));
3786       return;
3787     }
3788
3789   format_ptr = GET_RTX_FORMAT (GET_CODE (in_rtx));
3790
3791   for (i = 0; i < GET_RTX_LENGTH (GET_CODE (in_rtx)); i++)
3792     switch (*format_ptr++)
3793       {
3794       case 'e':
3795         leaf_renumber_regs_insn (XEXP (in_rtx, i));
3796         break;
3797
3798       case 'E':
3799         if (NULL != XVEC (in_rtx, i))
3800           {
3801             for (j = 0; j < XVECLEN (in_rtx, i); j++)
3802               leaf_renumber_regs_insn (XVECEXP (in_rtx, i, j));
3803           }
3804         break;
3805
3806       case 'S':
3807       case 's':
3808       case '0':
3809       case 'i':
3810       case 'w':
3811       case 'n':
3812       case 'u':
3813         break;
3814
3815       default:
3816         gcc_unreachable ();
3817       }
3818 }
3819 #endif
3820
3821
3822 /* When -gused is used, emit debug info for only used symbols. But in
3823    addition to the standard intercepted debug_hooks there are some direct
3824    calls into this file, i.e., dbxout_symbol, dbxout_parms, and dbxout_reg_params.
3825    Those routines may also be called from a higher level intercepted routine. So
3826    to prevent recording data for an inner call to one of these for an intercept,
3827    we maintain an intercept nesting counter (debug_nesting). We only save the
3828    intercepted arguments if the nesting is 1.  */
3829 int debug_nesting = 0;
3830
3831 static tree *symbol_queue;
3832 int symbol_queue_index = 0;
3833 static int symbol_queue_size = 0;
3834
3835 /* Generate the symbols for any queued up type symbols we encountered
3836    while generating the type info for some originally used symbol.
3837    This might generate additional entries in the queue.  Only when
3838    the nesting depth goes to 0 is this routine called.  */
3839
3840 void
3841 debug_flush_symbol_queue (void)
3842 {
3843   int i;
3844
3845   /* Make sure that additionally queued items are not flushed
3846      prematurely.  */
3847
3848   ++debug_nesting;
3849
3850   for (i = 0; i < symbol_queue_index; ++i)
3851     {
3852       /* If we pushed queued symbols then such symbols are must be
3853          output no matter what anyone else says.  Specifically,
3854          we need to make sure dbxout_symbol() thinks the symbol was
3855          used and also we need to override TYPE_DECL_SUPPRESS_DEBUG
3856          which may be set for outside reasons.  */
3857       int saved_tree_used = TREE_USED (symbol_queue[i]);
3858       int saved_suppress_debug = TYPE_DECL_SUPPRESS_DEBUG (symbol_queue[i]);
3859       TREE_USED (symbol_queue[i]) = 1;
3860       TYPE_DECL_SUPPRESS_DEBUG (symbol_queue[i]) = 0;
3861
3862 #ifdef DBX_DEBUGGING_INFO
3863       dbxout_symbol (symbol_queue[i], 0);
3864 #endif
3865
3866       TREE_USED (symbol_queue[i]) = saved_tree_used;
3867       TYPE_DECL_SUPPRESS_DEBUG (symbol_queue[i]) = saved_suppress_debug;
3868     }
3869
3870   symbol_queue_index = 0;
3871   --debug_nesting;
3872 }
3873
3874 /* Queue a type symbol needed as part of the definition of a decl
3875    symbol.  These symbols are generated when debug_flush_symbol_queue()
3876    is called.  */
3877
3878 void
3879 debug_queue_symbol (tree decl)
3880 {
3881   if (symbol_queue_index >= symbol_queue_size)
3882     {
3883       symbol_queue_size += 10;
3884       symbol_queue = xrealloc (symbol_queue,
3885                                symbol_queue_size * sizeof (tree));
3886     }
3887
3888   symbol_queue[symbol_queue_index++] = decl;
3889 }
3890
3891 /* Free symbol queue.  */
3892 void
3893 debug_free_queue (void)
3894 {
3895   if (symbol_queue)
3896     {
3897       free (symbol_queue);
3898       symbol_queue = NULL;
3899       symbol_queue_size = 0;
3900     }
3901 }
3902 \f
3903 /* Turn the RTL into assembly.  */
3904 static void
3905 rest_of_handle_final (void)
3906 {
3907   rtx x;
3908   const char *fnname;
3909
3910   /* Get the function's name, as described by its RTL.  This may be
3911      different from the DECL_NAME name used in the source file.  */
3912
3913   x = DECL_RTL (current_function_decl);
3914   gcc_assert (MEM_P (x));
3915   x = XEXP (x, 0);
3916   gcc_assert (GET_CODE (x) == SYMBOL_REF);
3917   fnname = XSTR (x, 0);
3918
3919   assemble_start_function (current_function_decl, fnname);
3920   final_start_function (get_insns (), asm_out_file, optimize);
3921   final (get_insns (), asm_out_file, optimize);
3922   final_end_function ();
3923
3924 #ifdef TARGET_UNWIND_INFO
3925   /* ??? The IA-64 ".handlerdata" directive must be issued before
3926      the ".endp" directive that closes the procedure descriptor.  */
3927   output_function_exception_table ();
3928 #endif
3929
3930   assemble_end_function (current_function_decl, fnname);
3931
3932 #ifndef TARGET_UNWIND_INFO
3933   /* Otherwise, it feels unclean to switch sections in the middle.  */
3934   output_function_exception_table ();
3935 #endif
3936
3937   user_defined_section_attribute = false;
3938
3939   if (! quiet_flag)
3940     fflush (asm_out_file);
3941
3942   /* Release all memory allocated by flow.  */
3943   free_basic_block_vars ();
3944
3945   /* Write DBX symbols if requested.  */
3946
3947   /* Note that for those inline functions where we don't initially
3948      know for certain that we will be generating an out-of-line copy,
3949      the first invocation of this routine (rest_of_compilation) will
3950      skip over this code by doing a `goto exit_rest_of_compilation;'.
3951      Later on, wrapup_global_declarations will (indirectly) call
3952      rest_of_compilation again for those inline functions that need
3953      to have out-of-line copies generated.  During that call, we
3954      *will* be routed past here.  */
3955
3956   timevar_push (TV_SYMOUT);
3957   (*debug_hooks->function_decl) (current_function_decl);
3958   timevar_pop (TV_SYMOUT);
3959 }
3960
3961 struct tree_opt_pass pass_final =
3962 {
3963   NULL,                                 /* name */
3964   NULL,                                 /* gate */
3965   rest_of_handle_final,                 /* execute */
3966   NULL,                                 /* sub */
3967   NULL,                                 /* next */
3968   0,                                    /* static_pass_number */
3969   TV_FINAL,                             /* tv_id */
3970   0,                                    /* properties_required */
3971   0,                                    /* properties_provided */
3972   0,                                    /* properties_destroyed */
3973   0,                                    /* todo_flags_start */
3974   TODO_ggc_collect,                     /* todo_flags_finish */
3975   0                                     /* letter */
3976 };
3977
3978
3979 static void
3980 rest_of_handle_shorten_branches (void)
3981 {
3982   /* Shorten branches.  */
3983   shorten_branches (get_insns ());
3984 }
3985  
3986 struct tree_opt_pass pass_shorten_branches =
3987 {
3988   "shorten",                            /* name */
3989   NULL,                                 /* gate */
3990   rest_of_handle_shorten_branches,      /* execute */
3991   NULL,                                 /* sub */
3992   NULL,                                 /* next */
3993   0,                                    /* static_pass_number */
3994   TV_FINAL,                             /* tv_id */
3995   0,                                    /* properties_required */
3996   0,                                    /* properties_provided */
3997   0,                                    /* properties_destroyed */
3998   0,                                    /* todo_flags_start */
3999   TODO_dump_func,                       /* todo_flags_finish */
4000   0                                     /* letter */
4001 };
4002
4003
4004 static void
4005 rest_of_clean_state (void)
4006 {
4007   rtx insn, next;
4008
4009   /* It is very important to decompose the RTL instruction chain here:
4010      debug information keeps pointing into CODE_LABEL insns inside the function
4011      body.  If these remain pointing to the other insns, we end up preserving
4012      whole RTL chain and attached detailed debug info in memory.  */
4013   for (insn = get_insns (); insn; insn = next)
4014     {
4015       next = NEXT_INSN (insn);
4016       NEXT_INSN (insn) = NULL;
4017       PREV_INSN (insn) = NULL;
4018     }
4019
4020   /* In case the function was not output,
4021      don't leave any temporary anonymous types
4022      queued up for sdb output.  */
4023 #ifdef SDB_DEBUGGING_INFO
4024   if (write_symbols == SDB_DEBUG)
4025     sdbout_types (NULL_TREE);
4026 #endif
4027
4028   reload_completed = 0;
4029   epilogue_completed = 0;
4030   flow2_completed = 0;
4031   no_new_pseudos = 0;
4032
4033   /* Clear out the insn_length contents now that they are no
4034      longer valid.  */
4035   init_insn_lengths ();
4036
4037   /* Show no temporary slots allocated.  */
4038   init_temp_slots ();
4039
4040   free_basic_block_vars ();
4041   free_bb_for_insn ();
4042
4043
4044   if (targetm.binds_local_p (current_function_decl))
4045     {
4046       int pref = cfun->preferred_stack_boundary;
4047       if (cfun->stack_alignment_needed > cfun->preferred_stack_boundary)
4048         pref = cfun->stack_alignment_needed;
4049       cgraph_rtl_info (current_function_decl)->preferred_incoming_stack_boundary
4050         = pref;
4051     }
4052
4053   /* Make sure volatile mem refs aren't considered valid operands for
4054      arithmetic insns.  We must call this here if this is a nested inline
4055      function, since the above code leaves us in the init_recog state,
4056      and the function context push/pop code does not save/restore volatile_ok.
4057
4058      ??? Maybe it isn't necessary for expand_start_function to call this
4059      anymore if we do it here?  */
4060
4061   init_recog_no_volatile ();
4062
4063   /* We're done with this function.  Free up memory if we can.  */
4064   free_after_parsing (cfun);
4065   free_after_compilation (cfun);
4066 }
4067
4068 struct tree_opt_pass pass_clean_state =
4069 {
4070   NULL,                                 /* name */
4071   NULL,                                 /* gate */
4072   rest_of_clean_state,                  /* execute */
4073   NULL,                                 /* sub */
4074   NULL,                                 /* next */
4075   0,                                    /* static_pass_number */
4076   TV_FINAL,                             /* tv_id */
4077   0,                                    /* properties_required */
4078   0,                                    /* properties_provided */
4079   PROP_rtl,                             /* properties_destroyed */
4080   0,                                    /* todo_flags_start */
4081   0,                                    /* todo_flags_finish */
4082   0                                     /* letter */
4083 };
4084