OSDN Git Service

* MAINTAINERS (crx port, m68hc11 port): Remove. Move maintainers
[pf3gnuchains/gcc-fork.git] / gcc / doc / md.texi
1 @c Copyright (C) 1988, 1989, 1992, 1993, 1994, 1996, 1998, 1999, 2000, 2001,
2 @c 2002, 2003, 2004, 2005, 2006, 2007, 2008, 2009, 2010
3 @c Free Software Foundation, Inc.
4 @c This is part of the GCC manual.
5 @c For copying conditions, see the file gcc.texi.
6
7 @ifset INTERNALS
8 @node Machine Desc
9 @chapter Machine Descriptions
10 @cindex machine descriptions
11
12 A machine description has two parts: a file of instruction patterns
13 (@file{.md} file) and a C header file of macro definitions.
14
15 The @file{.md} file for a target machine contains a pattern for each
16 instruction that the target machine supports (or at least each instruction
17 that is worth telling the compiler about).  It may also contain comments.
18 A semicolon causes the rest of the line to be a comment, unless the semicolon
19 is inside a quoted string.
20
21 See the next chapter for information on the C header file.
22
23 @menu
24 * Overview::            How the machine description is used.
25 * Patterns::            How to write instruction patterns.
26 * Example::             An explained example of a @code{define_insn} pattern.
27 * RTL Template::        The RTL template defines what insns match a pattern.
28 * Output Template::     The output template says how to make assembler code
29                         from such an insn.
30 * Output Statement::    For more generality, write C code to output
31                         the assembler code.
32 * Predicates::          Controlling what kinds of operands can be used
33                         for an insn.
34 * Constraints::         Fine-tuning operand selection.
35 * Standard Names::      Names mark patterns to use for code generation.
36 * Pattern Ordering::    When the order of patterns makes a difference.
37 * Dependent Patterns::  Having one pattern may make you need another.
38 * Jump Patterns::       Special considerations for patterns for jump insns.
39 * Looping Patterns::    How to define patterns for special looping insns.
40 * Insn Canonicalizations::Canonicalization of Instructions
41 * Expander Definitions::Generating a sequence of several RTL insns
42                         for a standard operation.
43 * Insn Splitting::      Splitting Instructions into Multiple Instructions.
44 * Including Patterns::  Including Patterns in Machine Descriptions.
45 * Peephole Definitions::Defining machine-specific peephole optimizations.
46 * Insn Attributes::     Specifying the value of attributes for generated insns.
47 * Conditional Execution::Generating @code{define_insn} patterns for
48                          predication.
49 * Constant Definitions::Defining symbolic constants that can be used in the
50                         md file.
51 * Iterators::           Using iterators to generate patterns from a template.
52 @end menu
53
54 @node Overview
55 @section Overview of How the Machine Description is Used
56
57 There are three main conversions that happen in the compiler:
58
59 @enumerate
60
61 @item
62 The front end reads the source code and builds a parse tree.
63
64 @item
65 The parse tree is used to generate an RTL insn list based on named
66 instruction patterns.
67
68 @item
69 The insn list is matched against the RTL templates to produce assembler
70 code.
71
72 @end enumerate
73
74 For the generate pass, only the names of the insns matter, from either a
75 named @code{define_insn} or a @code{define_expand}.  The compiler will
76 choose the pattern with the right name and apply the operands according
77 to the documentation later in this chapter, without regard for the RTL
78 template or operand constraints.  Note that the names the compiler looks
79 for are hard-coded in the compiler---it will ignore unnamed patterns and
80 patterns with names it doesn't know about, but if you don't provide a
81 named pattern it needs, it will abort.
82
83 If a @code{define_insn} is used, the template given is inserted into the
84 insn list.  If a @code{define_expand} is used, one of three things
85 happens, based on the condition logic.  The condition logic may manually
86 create new insns for the insn list, say via @code{emit_insn()}, and
87 invoke @code{DONE}.  For certain named patterns, it may invoke @code{FAIL} to tell the
88 compiler to use an alternate way of performing that task.  If it invokes
89 neither @code{DONE} nor @code{FAIL}, the template given in the pattern
90 is inserted, as if the @code{define_expand} were a @code{define_insn}.
91
92 Once the insn list is generated, various optimization passes convert,
93 replace, and rearrange the insns in the insn list.  This is where the
94 @code{define_split} and @code{define_peephole} patterns get used, for
95 example.
96
97 Finally, the insn list's RTL is matched up with the RTL templates in the
98 @code{define_insn} patterns, and those patterns are used to emit the
99 final assembly code.  For this purpose, each named @code{define_insn}
100 acts like it's unnamed, since the names are ignored.
101
102 @node Patterns
103 @section Everything about Instruction Patterns
104 @cindex patterns
105 @cindex instruction patterns
106
107 @findex define_insn
108 Each instruction pattern contains an incomplete RTL expression, with pieces
109 to be filled in later, operand constraints that restrict how the pieces can
110 be filled in, and an output pattern or C code to generate the assembler
111 output, all wrapped up in a @code{define_insn} expression.
112
113 A @code{define_insn} is an RTL expression containing four or five operands:
114
115 @enumerate
116 @item
117 An optional name.  The presence of a name indicate that this instruction
118 pattern can perform a certain standard job for the RTL-generation
119 pass of the compiler.  This pass knows certain names and will use
120 the instruction patterns with those names, if the names are defined
121 in the machine description.
122
123 The absence of a name is indicated by writing an empty string
124 where the name should go.  Nameless instruction patterns are never
125 used for generating RTL code, but they may permit several simpler insns
126 to be combined later on.
127
128 Names that are not thus known and used in RTL-generation have no
129 effect; they are equivalent to no name at all.
130
131 For the purpose of debugging the compiler, you may also specify a
132 name beginning with the @samp{*} character.  Such a name is used only
133 for identifying the instruction in RTL dumps; it is entirely equivalent
134 to having a nameless pattern for all other purposes.
135
136 @item
137 The @dfn{RTL template} (@pxref{RTL Template}) is a vector of incomplete
138 RTL expressions which show what the instruction should look like.  It is
139 incomplete because it may contain @code{match_operand},
140 @code{match_operator}, and @code{match_dup} expressions that stand for
141 operands of the instruction.
142
143 If the vector has only one element, that element is the template for the
144 instruction pattern.  If the vector has multiple elements, then the
145 instruction pattern is a @code{parallel} expression containing the
146 elements described.
147
148 @item
149 @cindex pattern conditions
150 @cindex conditions, in patterns
151 A condition.  This is a string which contains a C expression that is
152 the final test to decide whether an insn body matches this pattern.
153
154 @cindex named patterns and conditions
155 For a named pattern, the condition (if present) may not depend on
156 the data in the insn being matched, but only the target-machine-type
157 flags.  The compiler needs to test these conditions during
158 initialization in order to learn exactly which named instructions are
159 available in a particular run.
160
161 @findex operands
162 For nameless patterns, the condition is applied only when matching an
163 individual insn, and only after the insn has matched the pattern's
164 recognition template.  The insn's operands may be found in the vector
165 @code{operands}.  For an insn where the condition has once matched, it
166 can't be used to control register allocation, for example by excluding
167 certain hard registers or hard register combinations.
168
169 @item
170 The @dfn{output template}: a string that says how to output matching
171 insns as assembler code.  @samp{%} in this string specifies where
172 to substitute the value of an operand.  @xref{Output Template}.
173
174 When simple substitution isn't general enough, you can specify a piece
175 of C code to compute the output.  @xref{Output Statement}.
176
177 @item
178 Optionally, a vector containing the values of attributes for insns matching
179 this pattern.  @xref{Insn Attributes}.
180 @end enumerate
181
182 @node Example
183 @section Example of @code{define_insn}
184 @cindex @code{define_insn} example
185
186 Here is an actual example of an instruction pattern, for the 68000/68020.
187
188 @smallexample
189 (define_insn "tstsi"
190   [(set (cc0)
191         (match_operand:SI 0 "general_operand" "rm"))]
192   ""
193   "*
194 @{
195   if (TARGET_68020 || ! ADDRESS_REG_P (operands[0]))
196     return \"tstl %0\";
197   return \"cmpl #0,%0\";
198 @}")
199 @end smallexample
200
201 @noindent
202 This can also be written using braced strings:
203
204 @smallexample
205 (define_insn "tstsi"
206   [(set (cc0)
207         (match_operand:SI 0 "general_operand" "rm"))]
208   ""
209 @{
210   if (TARGET_68020 || ! ADDRESS_REG_P (operands[0]))
211     return "tstl %0";
212   return "cmpl #0,%0";
213 @})
214 @end smallexample
215
216 This is an instruction that sets the condition codes based on the value of
217 a general operand.  It has no condition, so any insn whose RTL description
218 has the form shown may be handled according to this pattern.  The name
219 @samp{tstsi} means ``test a @code{SImode} value'' and tells the RTL generation
220 pass that, when it is necessary to test such a value, an insn to do so
221 can be constructed using this pattern.
222
223 The output control string is a piece of C code which chooses which
224 output template to return based on the kind of operand and the specific
225 type of CPU for which code is being generated.
226
227 @samp{"rm"} is an operand constraint.  Its meaning is explained below.
228
229 @node RTL Template
230 @section RTL Template
231 @cindex RTL insn template
232 @cindex generating insns
233 @cindex insns, generating
234 @cindex recognizing insns
235 @cindex insns, recognizing
236
237 The RTL template is used to define which insns match the particular pattern
238 and how to find their operands.  For named patterns, the RTL template also
239 says how to construct an insn from specified operands.
240
241 Construction involves substituting specified operands into a copy of the
242 template.  Matching involves determining the values that serve as the
243 operands in the insn being matched.  Both of these activities are
244 controlled by special expression types that direct matching and
245 substitution of the operands.
246
247 @table @code
248 @findex match_operand
249 @item (match_operand:@var{m} @var{n} @var{predicate} @var{constraint})
250 This expression is a placeholder for operand number @var{n} of
251 the insn.  When constructing an insn, operand number @var{n}
252 will be substituted at this point.  When matching an insn, whatever
253 appears at this position in the insn will be taken as operand
254 number @var{n}; but it must satisfy @var{predicate} or this instruction
255 pattern will not match at all.
256
257 Operand numbers must be chosen consecutively counting from zero in
258 each instruction pattern.  There may be only one @code{match_operand}
259 expression in the pattern for each operand number.  Usually operands
260 are numbered in the order of appearance in @code{match_operand}
261 expressions.  In the case of a @code{define_expand}, any operand numbers
262 used only in @code{match_dup} expressions have higher values than all
263 other operand numbers.
264
265 @var{predicate} is a string that is the name of a function that
266 accepts two arguments, an expression and a machine mode.
267 @xref{Predicates}.  During matching, the function will be called with
268 the putative operand as the expression and @var{m} as the mode
269 argument (if @var{m} is not specified, @code{VOIDmode} will be used,
270 which normally causes @var{predicate} to accept any mode).  If it
271 returns zero, this instruction pattern fails to match.
272 @var{predicate} may be an empty string; then it means no test is to be
273 done on the operand, so anything which occurs in this position is
274 valid.
275
276 Most of the time, @var{predicate} will reject modes other than @var{m}---but
277 not always.  For example, the predicate @code{address_operand} uses
278 @var{m} as the mode of memory ref that the address should be valid for.
279 Many predicates accept @code{const_int} nodes even though their mode is
280 @code{VOIDmode}.
281
282 @var{constraint} controls reloading and the choice of the best register
283 class to use for a value, as explained later (@pxref{Constraints}).
284 If the constraint would be an empty string, it can be omitted.
285
286 People are often unclear on the difference between the constraint and the
287 predicate.  The predicate helps decide whether a given insn matches the
288 pattern.  The constraint plays no role in this decision; instead, it
289 controls various decisions in the case of an insn which does match.
290
291 @findex match_scratch
292 @item (match_scratch:@var{m} @var{n} @var{constraint})
293 This expression is also a placeholder for operand number @var{n}
294 and indicates that operand must be a @code{scratch} or @code{reg}
295 expression.
296
297 When matching patterns, this is equivalent to
298
299 @smallexample
300 (match_operand:@var{m} @var{n} "scratch_operand" @var{pred})
301 @end smallexample
302
303 but, when generating RTL, it produces a (@code{scratch}:@var{m})
304 expression.
305
306 If the last few expressions in a @code{parallel} are @code{clobber}
307 expressions whose operands are either a hard register or
308 @code{match_scratch}, the combiner can add or delete them when
309 necessary.  @xref{Side Effects}.
310
311 @findex match_dup
312 @item (match_dup @var{n})
313 This expression is also a placeholder for operand number @var{n}.
314 It is used when the operand needs to appear more than once in the
315 insn.
316
317 In construction, @code{match_dup} acts just like @code{match_operand}:
318 the operand is substituted into the insn being constructed.  But in
319 matching, @code{match_dup} behaves differently.  It assumes that operand
320 number @var{n} has already been determined by a @code{match_operand}
321 appearing earlier in the recognition template, and it matches only an
322 identical-looking expression.
323
324 Note that @code{match_dup} should not be used to tell the compiler that
325 a particular register is being used for two operands (example:
326 @code{add} that adds one register to another; the second register is
327 both an input operand and the output operand).  Use a matching
328 constraint (@pxref{Simple Constraints}) for those.  @code{match_dup} is for the cases where one
329 operand is used in two places in the template, such as an instruction
330 that computes both a quotient and a remainder, where the opcode takes
331 two input operands but the RTL template has to refer to each of those
332 twice; once for the quotient pattern and once for the remainder pattern.
333
334 @findex match_operator
335 @item (match_operator:@var{m} @var{n} @var{predicate} [@var{operands}@dots{}])
336 This pattern is a kind of placeholder for a variable RTL expression
337 code.
338
339 When constructing an insn, it stands for an RTL expression whose
340 expression code is taken from that of operand @var{n}, and whose
341 operands are constructed from the patterns @var{operands}.
342
343 When matching an expression, it matches an expression if the function
344 @var{predicate} returns nonzero on that expression @emph{and} the
345 patterns @var{operands} match the operands of the expression.
346
347 Suppose that the function @code{commutative_operator} is defined as
348 follows, to match any expression whose operator is one of the
349 commutative arithmetic operators of RTL and whose mode is @var{mode}:
350
351 @smallexample
352 int
353 commutative_integer_operator (x, mode)
354      rtx x;
355      enum machine_mode mode;
356 @{
357   enum rtx_code code = GET_CODE (x);
358   if (GET_MODE (x) != mode)
359     return 0;
360   return (GET_RTX_CLASS (code) == RTX_COMM_ARITH
361           || code == EQ || code == NE);
362 @}
363 @end smallexample
364
365 Then the following pattern will match any RTL expression consisting
366 of a commutative operator applied to two general operands:
367
368 @smallexample
369 (match_operator:SI 3 "commutative_operator"
370   [(match_operand:SI 1 "general_operand" "g")
371    (match_operand:SI 2 "general_operand" "g")])
372 @end smallexample
373
374 Here the vector @code{[@var{operands}@dots{}]} contains two patterns
375 because the expressions to be matched all contain two operands.
376
377 When this pattern does match, the two operands of the commutative
378 operator are recorded as operands 1 and 2 of the insn.  (This is done
379 by the two instances of @code{match_operand}.)  Operand 3 of the insn
380 will be the entire commutative expression: use @code{GET_CODE
381 (operands[3])} to see which commutative operator was used.
382
383 The machine mode @var{m} of @code{match_operator} works like that of
384 @code{match_operand}: it is passed as the second argument to the
385 predicate function, and that function is solely responsible for
386 deciding whether the expression to be matched ``has'' that mode.
387
388 When constructing an insn, argument 3 of the gen-function will specify
389 the operation (i.e.@: the expression code) for the expression to be
390 made.  It should be an RTL expression, whose expression code is copied
391 into a new expression whose operands are arguments 1 and 2 of the
392 gen-function.  The subexpressions of argument 3 are not used;
393 only its expression code matters.
394
395 When @code{match_operator} is used in a pattern for matching an insn,
396 it usually best if the operand number of the @code{match_operator}
397 is higher than that of the actual operands of the insn.  This improves
398 register allocation because the register allocator often looks at
399 operands 1 and 2 of insns to see if it can do register tying.
400
401 There is no way to specify constraints in @code{match_operator}.  The
402 operand of the insn which corresponds to the @code{match_operator}
403 never has any constraints because it is never reloaded as a whole.
404 However, if parts of its @var{operands} are matched by
405 @code{match_operand} patterns, those parts may have constraints of
406 their own.
407
408 @findex match_op_dup
409 @item (match_op_dup:@var{m} @var{n}[@var{operands}@dots{}])
410 Like @code{match_dup}, except that it applies to operators instead of
411 operands.  When constructing an insn, operand number @var{n} will be
412 substituted at this point.  But in matching, @code{match_op_dup} behaves
413 differently.  It assumes that operand number @var{n} has already been
414 determined by a @code{match_operator} appearing earlier in the
415 recognition template, and it matches only an identical-looking
416 expression.
417
418 @findex match_parallel
419 @item (match_parallel @var{n} @var{predicate} [@var{subpat}@dots{}])
420 This pattern is a placeholder for an insn that consists of a
421 @code{parallel} expression with a variable number of elements.  This
422 expression should only appear at the top level of an insn pattern.
423
424 When constructing an insn, operand number @var{n} will be substituted at
425 this point.  When matching an insn, it matches if the body of the insn
426 is a @code{parallel} expression with at least as many elements as the
427 vector of @var{subpat} expressions in the @code{match_parallel}, if each
428 @var{subpat} matches the corresponding element of the @code{parallel},
429 @emph{and} the function @var{predicate} returns nonzero on the
430 @code{parallel} that is the body of the insn.  It is the responsibility
431 of the predicate to validate elements of the @code{parallel} beyond
432 those listed in the @code{match_parallel}.
433
434 A typical use of @code{match_parallel} is to match load and store
435 multiple expressions, which can contain a variable number of elements
436 in a @code{parallel}.  For example,
437
438 @smallexample
439 (define_insn ""
440   [(match_parallel 0 "load_multiple_operation"
441      [(set (match_operand:SI 1 "gpc_reg_operand" "=r")
442            (match_operand:SI 2 "memory_operand" "m"))
443       (use (reg:SI 179))
444       (clobber (reg:SI 179))])]
445   ""
446   "loadm 0,0,%1,%2")
447 @end smallexample
448
449 This example comes from @file{a29k.md}.  The function
450 @code{load_multiple_operation} is defined in @file{a29k.c} and checks
451 that subsequent elements in the @code{parallel} are the same as the
452 @code{set} in the pattern, except that they are referencing subsequent
453 registers and memory locations.
454
455 An insn that matches this pattern might look like:
456
457 @smallexample
458 (parallel
459  [(set (reg:SI 20) (mem:SI (reg:SI 100)))
460   (use (reg:SI 179))
461   (clobber (reg:SI 179))
462   (set (reg:SI 21)
463        (mem:SI (plus:SI (reg:SI 100)
464                         (const_int 4))))
465   (set (reg:SI 22)
466        (mem:SI (plus:SI (reg:SI 100)
467                         (const_int 8))))])
468 @end smallexample
469
470 @findex match_par_dup
471 @item (match_par_dup @var{n} [@var{subpat}@dots{}])
472 Like @code{match_op_dup}, but for @code{match_parallel} instead of
473 @code{match_operator}.
474
475 @end table
476
477 @node Output Template
478 @section Output Templates and Operand Substitution
479 @cindex output templates
480 @cindex operand substitution
481
482 @cindex @samp{%} in template
483 @cindex percent sign
484 The @dfn{output template} is a string which specifies how to output the
485 assembler code for an instruction pattern.  Most of the template is a
486 fixed string which is output literally.  The character @samp{%} is used
487 to specify where to substitute an operand; it can also be used to
488 identify places where different variants of the assembler require
489 different syntax.
490
491 In the simplest case, a @samp{%} followed by a digit @var{n} says to output
492 operand @var{n} at that point in the string.
493
494 @samp{%} followed by a letter and a digit says to output an operand in an
495 alternate fashion.  Four letters have standard, built-in meanings described
496 below.  The machine description macro @code{PRINT_OPERAND} can define
497 additional letters with nonstandard meanings.
498
499 @samp{%c@var{digit}} can be used to substitute an operand that is a
500 constant value without the syntax that normally indicates an immediate
501 operand.
502
503 @samp{%n@var{digit}} is like @samp{%c@var{digit}} except that the value of
504 the constant is negated before printing.
505
506 @samp{%a@var{digit}} can be used to substitute an operand as if it were a
507 memory reference, with the actual operand treated as the address.  This may
508 be useful when outputting a ``load address'' instruction, because often the
509 assembler syntax for such an instruction requires you to write the operand
510 as if it were a memory reference.
511
512 @samp{%l@var{digit}} is used to substitute a @code{label_ref} into a jump
513 instruction.
514
515 @samp{%=} outputs a number which is unique to each instruction in the
516 entire compilation.  This is useful for making local labels to be
517 referred to more than once in a single template that generates multiple
518 assembler instructions.
519
520 @samp{%} followed by a punctuation character specifies a substitution that
521 does not use an operand.  Only one case is standard: @samp{%%} outputs a
522 @samp{%} into the assembler code.  Other nonstandard cases can be
523 defined in the @code{PRINT_OPERAND} macro.  You must also define
524 which punctuation characters are valid with the
525 @code{PRINT_OPERAND_PUNCT_VALID_P} macro.
526
527 @cindex \
528 @cindex backslash
529 The template may generate multiple assembler instructions.  Write the text
530 for the instructions, with @samp{\;} between them.
531
532 @cindex matching operands
533 When the RTL contains two operands which are required by constraint to match
534 each other, the output template must refer only to the lower-numbered operand.
535 Matching operands are not always identical, and the rest of the compiler
536 arranges to put the proper RTL expression for printing into the lower-numbered
537 operand.
538
539 One use of nonstandard letters or punctuation following @samp{%} is to
540 distinguish between different assembler languages for the same machine; for
541 example, Motorola syntax versus MIT syntax for the 68000.  Motorola syntax
542 requires periods in most opcode names, while MIT syntax does not.  For
543 example, the opcode @samp{movel} in MIT syntax is @samp{move.l} in Motorola
544 syntax.  The same file of patterns is used for both kinds of output syntax,
545 but the character sequence @samp{%.} is used in each place where Motorola
546 syntax wants a period.  The @code{PRINT_OPERAND} macro for Motorola syntax
547 defines the sequence to output a period; the macro for MIT syntax defines
548 it to do nothing.
549
550 @cindex @code{#} in template
551 As a special case, a template consisting of the single character @code{#}
552 instructs the compiler to first split the insn, and then output the
553 resulting instructions separately.  This helps eliminate redundancy in the
554 output templates.   If you have a @code{define_insn} that needs to emit
555 multiple assembler instructions, and there is a matching @code{define_split}
556 already defined, then you can simply use @code{#} as the output template
557 instead of writing an output template that emits the multiple assembler
558 instructions.
559
560 If the macro @code{ASSEMBLER_DIALECT} is defined, you can use construct
561 of the form @samp{@{option0|option1|option2@}} in the templates.  These
562 describe multiple variants of assembler language syntax.
563 @xref{Instruction Output}.
564
565 @node Output Statement
566 @section C Statements for Assembler Output
567 @cindex output statements
568 @cindex C statements for assembler output
569 @cindex generating assembler output
570
571 Often a single fixed template string cannot produce correct and efficient
572 assembler code for all the cases that are recognized by a single
573 instruction pattern.  For example, the opcodes may depend on the kinds of
574 operands; or some unfortunate combinations of operands may require extra
575 machine instructions.
576
577 If the output control string starts with a @samp{@@}, then it is actually
578 a series of templates, each on a separate line.  (Blank lines and
579 leading spaces and tabs are ignored.)  The templates correspond to the
580 pattern's constraint alternatives (@pxref{Multi-Alternative}).  For example,
581 if a target machine has a two-address add instruction @samp{addr} to add
582 into a register and another @samp{addm} to add a register to memory, you
583 might write this pattern:
584
585 @smallexample
586 (define_insn "addsi3"
587   [(set (match_operand:SI 0 "general_operand" "=r,m")
588         (plus:SI (match_operand:SI 1 "general_operand" "0,0")
589                  (match_operand:SI 2 "general_operand" "g,r")))]
590   ""
591   "@@
592    addr %2,%0
593    addm %2,%0")
594 @end smallexample
595
596 @cindex @code{*} in template
597 @cindex asterisk in template
598 If the output control string starts with a @samp{*}, then it is not an
599 output template but rather a piece of C program that should compute a
600 template.  It should execute a @code{return} statement to return the
601 template-string you want.  Most such templates use C string literals, which
602 require doublequote characters to delimit them.  To include these
603 doublequote characters in the string, prefix each one with @samp{\}.
604
605 If the output control string is written as a brace block instead of a
606 double-quoted string, it is automatically assumed to be C code.  In that
607 case, it is not necessary to put in a leading asterisk, or to escape the
608 doublequotes surrounding C string literals.
609
610 The operands may be found in the array @code{operands}, whose C data type
611 is @code{rtx []}.
612
613 It is very common to select different ways of generating assembler code
614 based on whether an immediate operand is within a certain range.  Be
615 careful when doing this, because the result of @code{INTVAL} is an
616 integer on the host machine.  If the host machine has more bits in an
617 @code{int} than the target machine has in the mode in which the constant
618 will be used, then some of the bits you get from @code{INTVAL} will be
619 superfluous.  For proper results, you must carefully disregard the
620 values of those bits.
621
622 @findex output_asm_insn
623 It is possible to output an assembler instruction and then go on to output
624 or compute more of them, using the subroutine @code{output_asm_insn}.  This
625 receives two arguments: a template-string and a vector of operands.  The
626 vector may be @code{operands}, or it may be another array of @code{rtx}
627 that you declare locally and initialize yourself.
628
629 @findex which_alternative
630 When an insn pattern has multiple alternatives in its constraints, often
631 the appearance of the assembler code is determined mostly by which alternative
632 was matched.  When this is so, the C code can test the variable
633 @code{which_alternative}, which is the ordinal number of the alternative
634 that was actually satisfied (0 for the first, 1 for the second alternative,
635 etc.).
636
637 For example, suppose there are two opcodes for storing zero, @samp{clrreg}
638 for registers and @samp{clrmem} for memory locations.  Here is how
639 a pattern could use @code{which_alternative} to choose between them:
640
641 @smallexample
642 (define_insn ""
643   [(set (match_operand:SI 0 "general_operand" "=r,m")
644         (const_int 0))]
645   ""
646   @{
647   return (which_alternative == 0
648           ? "clrreg %0" : "clrmem %0");
649   @})
650 @end smallexample
651
652 The example above, where the assembler code to generate was
653 @emph{solely} determined by the alternative, could also have been specified
654 as follows, having the output control string start with a @samp{@@}:
655
656 @smallexample
657 @group
658 (define_insn ""
659   [(set (match_operand:SI 0 "general_operand" "=r,m")
660         (const_int 0))]
661   ""
662   "@@
663    clrreg %0
664    clrmem %0")
665 @end group
666 @end smallexample
667
668 @node Predicates
669 @section Predicates
670 @cindex predicates
671 @cindex operand predicates
672 @cindex operator predicates
673
674 A predicate determines whether a @code{match_operand} or
675 @code{match_operator} expression matches, and therefore whether the
676 surrounding instruction pattern will be used for that combination of
677 operands.  GCC has a number of machine-independent predicates, and you
678 can define machine-specific predicates as needed.  By convention,
679 predicates used with @code{match_operand} have names that end in
680 @samp{_operand}, and those used with @code{match_operator} have names
681 that end in @samp{_operator}.
682
683 All predicates are Boolean functions (in the mathematical sense) of
684 two arguments: the RTL expression that is being considered at that
685 position in the instruction pattern, and the machine mode that the
686 @code{match_operand} or @code{match_operator} specifies.  In this
687 section, the first argument is called @var{op} and the second argument
688 @var{mode}.  Predicates can be called from C as ordinary two-argument
689 functions; this can be useful in output templates or other
690 machine-specific code.
691
692 Operand predicates can allow operands that are not actually acceptable
693 to the hardware, as long as the constraints give reload the ability to
694 fix them up (@pxref{Constraints}).  However, GCC will usually generate
695 better code if the predicates specify the requirements of the machine
696 instructions as closely as possible.  Reload cannot fix up operands
697 that must be constants (``immediate operands''); you must use a
698 predicate that allows only constants, or else enforce the requirement
699 in the extra condition.
700
701 @cindex predicates and machine modes
702 @cindex normal predicates
703 @cindex special predicates
704 Most predicates handle their @var{mode} argument in a uniform manner.
705 If @var{mode} is @code{VOIDmode} (unspecified), then @var{op} can have
706 any mode.  If @var{mode} is anything else, then @var{op} must have the
707 same mode, unless @var{op} is a @code{CONST_INT} or integer
708 @code{CONST_DOUBLE}.  These RTL expressions always have
709 @code{VOIDmode}, so it would be counterproductive to check that their
710 mode matches.  Instead, predicates that accept @code{CONST_INT} and/or
711 integer @code{CONST_DOUBLE} check that the value stored in the
712 constant will fit in the requested mode.
713
714 Predicates with this behavior are called @dfn{normal}.
715 @command{genrecog} can optimize the instruction recognizer based on
716 knowledge of how normal predicates treat modes.  It can also diagnose
717 certain kinds of common errors in the use of normal predicates; for
718 instance, it is almost always an error to use a normal predicate
719 without specifying a mode.
720
721 Predicates that do something different with their @var{mode} argument
722 are called @dfn{special}.  The generic predicates
723 @code{address_operand} and @code{pmode_register_operand} are special
724 predicates.  @command{genrecog} does not do any optimizations or
725 diagnosis when special predicates are used.
726
727 @menu
728 * Machine-Independent Predicates::  Predicates available to all back ends.
729 * Defining Predicates::             How to write machine-specific predicate
730                                     functions.
731 @end menu
732
733 @node Machine-Independent Predicates
734 @subsection Machine-Independent Predicates
735 @cindex machine-independent predicates
736 @cindex generic predicates
737
738 These are the generic predicates available to all back ends.  They are
739 defined in @file{recog.c}.  The first category of predicates allow
740 only constant, or @dfn{immediate}, operands.
741
742 @defun immediate_operand
743 This predicate allows any sort of constant that fits in @var{mode}.
744 It is an appropriate choice for instructions that take operands that
745 must be constant.
746 @end defun
747
748 @defun const_int_operand
749 This predicate allows any @code{CONST_INT} expression that fits in
750 @var{mode}.  It is an appropriate choice for an immediate operand that
751 does not allow a symbol or label.
752 @end defun
753
754 @defun const_double_operand
755 This predicate accepts any @code{CONST_DOUBLE} expression that has
756 exactly @var{mode}.  If @var{mode} is @code{VOIDmode}, it will also
757 accept @code{CONST_INT}.  It is intended for immediate floating point
758 constants.
759 @end defun
760
761 @noindent
762 The second category of predicates allow only some kind of machine
763 register.
764
765 @defun register_operand
766 This predicate allows any @code{REG} or @code{SUBREG} expression that
767 is valid for @var{mode}.  It is often suitable for arithmetic
768 instruction operands on a RISC machine.
769 @end defun
770
771 @defun pmode_register_operand
772 This is a slight variant on @code{register_operand} which works around
773 a limitation in the machine-description reader.
774
775 @smallexample
776 (match_operand @var{n} "pmode_register_operand" @var{constraint})
777 @end smallexample
778
779 @noindent
780 means exactly what
781
782 @smallexample
783 (match_operand:P @var{n} "register_operand" @var{constraint})
784 @end smallexample
785
786 @noindent
787 would mean, if the machine-description reader accepted @samp{:P}
788 mode suffixes.  Unfortunately, it cannot, because @code{Pmode} is an
789 alias for some other mode, and might vary with machine-specific
790 options.  @xref{Misc}.
791 @end defun
792
793 @defun scratch_operand
794 This predicate allows hard registers and @code{SCRATCH} expressions,
795 but not pseudo-registers.  It is used internally by @code{match_scratch};
796 it should not be used directly.
797 @end defun
798
799 @noindent
800 The third category of predicates allow only some kind of memory reference.
801
802 @defun memory_operand
803 This predicate allows any valid reference to a quantity of mode
804 @var{mode} in memory, as determined by the weak form of
805 @code{GO_IF_LEGITIMATE_ADDRESS} (@pxref{Addressing Modes}).
806 @end defun
807
808 @defun address_operand
809 This predicate is a little unusual; it allows any operand that is a
810 valid expression for the @emph{address} of a quantity of mode
811 @var{mode}, again determined by the weak form of
812 @code{GO_IF_LEGITIMATE_ADDRESS}.  To first order, if
813 @samp{@w{(mem:@var{mode} (@var{exp}))}} is acceptable to
814 @code{memory_operand}, then @var{exp} is acceptable to
815 @code{address_operand}.  Note that @var{exp} does not necessarily have
816 the mode @var{mode}.
817 @end defun
818
819 @defun indirect_operand
820 This is a stricter form of @code{memory_operand} which allows only
821 memory references with a @code{general_operand} as the address
822 expression.  New uses of this predicate are discouraged, because
823 @code{general_operand} is very permissive, so it's hard to tell what
824 an @code{indirect_operand} does or does not allow.  If a target has
825 different requirements for memory operands for different instructions,
826 it is better to define target-specific predicates which enforce the
827 hardware's requirements explicitly.
828 @end defun
829
830 @defun push_operand
831 This predicate allows a memory reference suitable for pushing a value
832 onto the stack.  This will be a @code{MEM} which refers to
833 @code{stack_pointer_rtx}, with a side-effect in its address expression
834 (@pxref{Incdec}); which one is determined by the
835 @code{STACK_PUSH_CODE} macro (@pxref{Frame Layout}).
836 @end defun
837
838 @defun pop_operand
839 This predicate allows a memory reference suitable for popping a value
840 off the stack.  Again, this will be a @code{MEM} referring to
841 @code{stack_pointer_rtx}, with a side-effect in its address
842 expression.  However, this time @code{STACK_POP_CODE} is expected.
843 @end defun
844
845 @noindent
846 The fourth category of predicates allow some combination of the above
847 operands.
848
849 @defun nonmemory_operand
850 This predicate allows any immediate or register operand valid for @var{mode}.
851 @end defun
852
853 @defun nonimmediate_operand
854 This predicate allows any register or memory operand valid for @var{mode}.
855 @end defun
856
857 @defun general_operand
858 This predicate allows any immediate, register, or memory operand
859 valid for @var{mode}.
860 @end defun
861
862 @noindent
863 Finally, there are two generic operator predicates.
864
865 @defun comparison_operator
866 This predicate matches any expression which performs an arithmetic
867 comparison in @var{mode}; that is, @code{COMPARISON_P} is true for the
868 expression code.
869 @end defun
870
871 @defun ordered_comparison_operator
872 This predicate matches any expression which performs an arithmetic
873 comparison in @var{mode} and whose expression code is valid for integer
874 modes; that is, the expression code will be one of @code{eq}, @code{ne},
875 @code{lt}, @code{ltu}, @code{le}, @code{leu}, @code{gt}, @code{gtu},
876 @code{ge}, @code{geu}.
877 @end defun
878
879 @node Defining Predicates
880 @subsection Defining Machine-Specific Predicates
881 @cindex defining predicates
882 @findex define_predicate
883 @findex define_special_predicate
884
885 Many machines have requirements for their operands that cannot be
886 expressed precisely using the generic predicates.  You can define
887 additional predicates using @code{define_predicate} and
888 @code{define_special_predicate} expressions.  These expressions have
889 three operands:
890
891 @itemize @bullet
892 @item
893 The name of the predicate, as it will be referred to in
894 @code{match_operand} or @code{match_operator} expressions.
895
896 @item
897 An RTL expression which evaluates to true if the predicate allows the
898 operand @var{op}, false if it does not.  This expression can only use
899 the following RTL codes:
900
901 @table @code
902 @item MATCH_OPERAND
903 When written inside a predicate expression, a @code{MATCH_OPERAND}
904 expression evaluates to true if the predicate it names would allow
905 @var{op}.  The operand number and constraint are ignored.  Due to
906 limitations in @command{genrecog}, you can only refer to generic
907 predicates and predicates that have already been defined.
908
909 @item MATCH_CODE
910 This expression evaluates to true if @var{op} or a specified
911 subexpression of @var{op} has one of a given list of RTX codes.
912
913 The first operand of this expression is a string constant containing a
914 comma-separated list of RTX code names (in lower case).  These are the
915 codes for which the @code{MATCH_CODE} will be true.
916
917 The second operand is a string constant which indicates what
918 subexpression of @var{op} to examine.  If it is absent or the empty
919 string, @var{op} itself is examined.  Otherwise, the string constant
920 must be a sequence of digits and/or lowercase letters.  Each character
921 indicates a subexpression to extract from the current expression; for
922 the first character this is @var{op}, for the second and subsequent
923 characters it is the result of the previous character.  A digit
924 @var{n} extracts @samp{@w{XEXP (@var{e}, @var{n})}}; a letter @var{l}
925 extracts @samp{@w{XVECEXP (@var{e}, 0, @var{n})}} where @var{n} is the
926 alphabetic ordinal of @var{l} (0 for `a', 1 for 'b', and so on).  The
927 @code{MATCH_CODE} then examines the RTX code of the subexpression
928 extracted by the complete string.  It is not possible to extract
929 components of an @code{rtvec} that is not at position 0 within its RTX
930 object.
931
932 @item MATCH_TEST
933 This expression has one operand, a string constant containing a C
934 expression.  The predicate's arguments, @var{op} and @var{mode}, are
935 available with those names in the C expression.  The @code{MATCH_TEST}
936 evaluates to true if the C expression evaluates to a nonzero value.
937 @code{MATCH_TEST} expressions must not have side effects.
938
939 @item  AND
940 @itemx IOR
941 @itemx NOT
942 @itemx IF_THEN_ELSE
943 The basic @samp{MATCH_} expressions can be combined using these
944 logical operators, which have the semantics of the C operators
945 @samp{&&}, @samp{||}, @samp{!}, and @samp{@w{? :}} respectively.  As
946 in Common Lisp, you may give an @code{AND} or @code{IOR} expression an
947 arbitrary number of arguments; this has exactly the same effect as
948 writing a chain of two-argument @code{AND} or @code{IOR} expressions.
949 @end table
950
951 @item
952 An optional block of C code, which should execute
953 @samp{@w{return true}} if the predicate is found to match and
954 @samp{@w{return false}} if it does not.  It must not have any side
955 effects.  The predicate arguments, @var{op} and @var{mode}, are
956 available with those names.
957
958 If a code block is present in a predicate definition, then the RTL
959 expression must evaluate to true @emph{and} the code block must
960 execute @samp{@w{return true}} for the predicate to allow the operand.
961 The RTL expression is evaluated first; do not re-check anything in the
962 code block that was checked in the RTL expression.
963 @end itemize
964
965 The program @command{genrecog} scans @code{define_predicate} and
966 @code{define_special_predicate} expressions to determine which RTX
967 codes are possibly allowed.  You should always make this explicit in
968 the RTL predicate expression, using @code{MATCH_OPERAND} and
969 @code{MATCH_CODE}.
970
971 Here is an example of a simple predicate definition, from the IA64
972 machine description:
973
974 @smallexample
975 @group
976 ;; @r{True if @var{op} is a @code{SYMBOL_REF} which refers to the sdata section.}
977 (define_predicate "small_addr_symbolic_operand"
978   (and (match_code "symbol_ref")
979        (match_test "SYMBOL_REF_SMALL_ADDR_P (op)")))
980 @end group
981 @end smallexample
982
983 @noindent
984 And here is another, showing the use of the C block.
985
986 @smallexample
987 @group
988 ;; @r{True if @var{op} is a register operand that is (or could be) a GR reg.}
989 (define_predicate "gr_register_operand"
990   (match_operand 0 "register_operand")
991 @{
992   unsigned int regno;
993   if (GET_CODE (op) == SUBREG)
994     op = SUBREG_REG (op);
995
996   regno = REGNO (op);
997   return (regno >= FIRST_PSEUDO_REGISTER || GENERAL_REGNO_P (regno));
998 @})
999 @end group
1000 @end smallexample
1001
1002 Predicates written with @code{define_predicate} automatically include
1003 a test that @var{mode} is @code{VOIDmode}, or @var{op} has the same
1004 mode as @var{mode}, or @var{op} is a @code{CONST_INT} or
1005 @code{CONST_DOUBLE}.  They do @emph{not} check specifically for
1006 integer @code{CONST_DOUBLE}, nor do they test that the value of either
1007 kind of constant fits in the requested mode.  This is because
1008 target-specific predicates that take constants usually have to do more
1009 stringent value checks anyway.  If you need the exact same treatment
1010 of @code{CONST_INT} or @code{CONST_DOUBLE} that the generic predicates
1011 provide, use a @code{MATCH_OPERAND} subexpression to call
1012 @code{const_int_operand}, @code{const_double_operand}, or
1013 @code{immediate_operand}.
1014
1015 Predicates written with @code{define_special_predicate} do not get any
1016 automatic mode checks, and are treated as having special mode handling
1017 by @command{genrecog}.
1018
1019 The program @command{genpreds} is responsible for generating code to
1020 test predicates.  It also writes a header file containing function
1021 declarations for all machine-specific predicates.  It is not necessary
1022 to declare these predicates in @file{@var{cpu}-protos.h}.
1023 @end ifset
1024
1025 @c Most of this node appears by itself (in a different place) even
1026 @c when the INTERNALS flag is clear.  Passages that require the internals
1027 @c manual's context are conditionalized to appear only in the internals manual.
1028 @ifset INTERNALS
1029 @node Constraints
1030 @section Operand Constraints
1031 @cindex operand constraints
1032 @cindex constraints
1033
1034 Each @code{match_operand} in an instruction pattern can specify
1035 constraints for the operands allowed.  The constraints allow you to
1036 fine-tune matching within the set of operands allowed by the
1037 predicate.
1038
1039 @end ifset
1040 @ifclear INTERNALS
1041 @node Constraints
1042 @section Constraints for @code{asm} Operands
1043 @cindex operand constraints, @code{asm}
1044 @cindex constraints, @code{asm}
1045 @cindex @code{asm} constraints
1046
1047 Here are specific details on what constraint letters you can use with
1048 @code{asm} operands.
1049 @end ifclear
1050 Constraints can say whether
1051 an operand may be in a register, and which kinds of register; whether the
1052 operand can be a memory reference, and which kinds of address; whether the
1053 operand may be an immediate constant, and which possible values it may
1054 have.  Constraints can also require two operands to match.
1055 Side-effects aren't allowed in operands of inline @code{asm}, unless
1056 @samp{<} or @samp{>} constraints are used, because there is no guarantee
1057 that the side-effects will happen exactly once in an instruction that can update
1058 the addressing register.
1059
1060 @ifset INTERNALS
1061 @menu
1062 * Simple Constraints::  Basic use of constraints.
1063 * Multi-Alternative::   When an insn has two alternative constraint-patterns.
1064 * Class Preferences::   Constraints guide which hard register to put things in.
1065 * Modifiers::           More precise control over effects of constraints.
1066 * Disable Insn Alternatives:: Disable insn alternatives using the @code{enabled} attribute.
1067 * Machine Constraints:: Existing constraints for some particular machines.
1068 * Define Constraints::  How to define machine-specific constraints.
1069 * C Constraint Interface:: How to test constraints from C code.
1070 @end menu
1071 @end ifset
1072
1073 @ifclear INTERNALS
1074 @menu
1075 * Simple Constraints::  Basic use of constraints.
1076 * Multi-Alternative::   When an insn has two alternative constraint-patterns.
1077 * Modifiers::           More precise control over effects of constraints.
1078 * Machine Constraints:: Special constraints for some particular machines.
1079 @end menu
1080 @end ifclear
1081
1082 @node Simple Constraints
1083 @subsection Simple Constraints
1084 @cindex simple constraints
1085
1086 The simplest kind of constraint is a string full of letters, each of
1087 which describes one kind of operand that is permitted.  Here are
1088 the letters that are allowed:
1089
1090 @table @asis
1091 @item whitespace
1092 Whitespace characters are ignored and can be inserted at any position
1093 except the first.  This enables each alternative for different operands to
1094 be visually aligned in the machine description even if they have different
1095 number of constraints and modifiers.
1096
1097 @cindex @samp{m} in constraint
1098 @cindex memory references in constraints
1099 @item @samp{m}
1100 A memory operand is allowed, with any kind of address that the machine
1101 supports in general.
1102 Note that the letter used for the general memory constraint can be
1103 re-defined by a back end using the @code{TARGET_MEM_CONSTRAINT} macro.
1104
1105 @cindex offsettable address
1106 @cindex @samp{o} in constraint
1107 @item @samp{o}
1108 A memory operand is allowed, but only if the address is
1109 @dfn{offsettable}.  This means that adding a small integer (actually,
1110 the width in bytes of the operand, as determined by its machine mode)
1111 may be added to the address and the result is also a valid memory
1112 address.
1113
1114 @cindex autoincrement/decrement addressing
1115 For example, an address which is constant is offsettable; so is an
1116 address that is the sum of a register and a constant (as long as a
1117 slightly larger constant is also within the range of address-offsets
1118 supported by the machine); but an autoincrement or autodecrement
1119 address is not offsettable.  More complicated indirect/indexed
1120 addresses may or may not be offsettable depending on the other
1121 addressing modes that the machine supports.
1122
1123 Note that in an output operand which can be matched by another
1124 operand, the constraint letter @samp{o} is valid only when accompanied
1125 by both @samp{<} (if the target machine has predecrement addressing)
1126 and @samp{>} (if the target machine has preincrement addressing).
1127
1128 @cindex @samp{V} in constraint
1129 @item @samp{V}
1130 A memory operand that is not offsettable.  In other words, anything that
1131 would fit the @samp{m} constraint but not the @samp{o} constraint.
1132
1133 @cindex @samp{<} in constraint
1134 @item @samp{<}
1135 A memory operand with autodecrement addressing (either predecrement or
1136 postdecrement) is allowed.  In inline @code{asm} this constraint is only
1137 allowed if the operand is used exactly once in an instruction that can
1138 handle the side-effects.  Not using an operand with @samp{<} in constraint
1139 string in the inline @code{asm} pattern at all or using it in multiple
1140 instructions isn't valid, because the side-effects wouldn't be performed
1141 or would be performed more than once.  Furthermore, on some targets
1142 the operand with @samp{<} in constraint string must be accompanied by
1143 special instruction suffixes like @code{%U0} instruction suffix on PowerPC
1144 or @code{%P0} on IA-64.
1145
1146 @cindex @samp{>} in constraint
1147 @item @samp{>}
1148 A memory operand with autoincrement addressing (either preincrement or
1149 postincrement) is allowed.  In inline @code{asm} the same restrictions
1150 as for @samp{<} apply.
1151
1152 @cindex @samp{r} in constraint
1153 @cindex registers in constraints
1154 @item @samp{r}
1155 A register operand is allowed provided that it is in a general
1156 register.
1157
1158 @cindex constants in constraints
1159 @cindex @samp{i} in constraint
1160 @item @samp{i}
1161 An immediate integer operand (one with constant value) is allowed.
1162 This includes symbolic constants whose values will be known only at
1163 assembly time or later.
1164
1165 @cindex @samp{n} in constraint
1166 @item @samp{n}
1167 An immediate integer operand with a known numeric value is allowed.
1168 Many systems cannot support assembly-time constants for operands less
1169 than a word wide.  Constraints for these operands should use @samp{n}
1170 rather than @samp{i}.
1171
1172 @cindex @samp{I} in constraint
1173 @item @samp{I}, @samp{J}, @samp{K}, @dots{} @samp{P}
1174 Other letters in the range @samp{I} through @samp{P} may be defined in
1175 a machine-dependent fashion to permit immediate integer operands with
1176 explicit integer values in specified ranges.  For example, on the
1177 68000, @samp{I} is defined to stand for the range of values 1 to 8.
1178 This is the range permitted as a shift count in the shift
1179 instructions.
1180
1181 @cindex @samp{E} in constraint
1182 @item @samp{E}
1183 An immediate floating operand (expression code @code{const_double}) is
1184 allowed, but only if the target floating point format is the same as
1185 that of the host machine (on which the compiler is running).
1186
1187 @cindex @samp{F} in constraint
1188 @item @samp{F}
1189 An immediate floating operand (expression code @code{const_double} or
1190 @code{const_vector}) is allowed.
1191
1192 @cindex @samp{G} in constraint
1193 @cindex @samp{H} in constraint
1194 @item @samp{G}, @samp{H}
1195 @samp{G} and @samp{H} may be defined in a machine-dependent fashion to
1196 permit immediate floating operands in particular ranges of values.
1197
1198 @cindex @samp{s} in constraint
1199 @item @samp{s}
1200 An immediate integer operand whose value is not an explicit integer is
1201 allowed.
1202
1203 This might appear strange; if an insn allows a constant operand with a
1204 value not known at compile time, it certainly must allow any known
1205 value.  So why use @samp{s} instead of @samp{i}?  Sometimes it allows
1206 better code to be generated.
1207
1208 For example, on the 68000 in a fullword instruction it is possible to
1209 use an immediate operand; but if the immediate value is between @minus{}128
1210 and 127, better code results from loading the value into a register and
1211 using the register.  This is because the load into the register can be
1212 done with a @samp{moveq} instruction.  We arrange for this to happen
1213 by defining the letter @samp{K} to mean ``any integer outside the
1214 range @minus{}128 to 127'', and then specifying @samp{Ks} in the operand
1215 constraints.
1216
1217 @cindex @samp{g} in constraint
1218 @item @samp{g}
1219 Any register, memory or immediate integer operand is allowed, except for
1220 registers that are not general registers.
1221
1222 @cindex @samp{X} in constraint
1223 @item @samp{X}
1224 @ifset INTERNALS
1225 Any operand whatsoever is allowed, even if it does not satisfy
1226 @code{general_operand}.  This is normally used in the constraint of
1227 a @code{match_scratch} when certain alternatives will not actually
1228 require a scratch register.
1229 @end ifset
1230 @ifclear INTERNALS
1231 Any operand whatsoever is allowed.
1232 @end ifclear
1233
1234 @cindex @samp{0} in constraint
1235 @cindex digits in constraint
1236 @item @samp{0}, @samp{1}, @samp{2}, @dots{} @samp{9}
1237 An operand that matches the specified operand number is allowed.  If a
1238 digit is used together with letters within the same alternative, the
1239 digit should come last.
1240
1241 This number is allowed to be more than a single digit.  If multiple
1242 digits are encountered consecutively, they are interpreted as a single
1243 decimal integer.  There is scant chance for ambiguity, since to-date
1244 it has never been desirable that @samp{10} be interpreted as matching
1245 either operand 1 @emph{or} operand 0.  Should this be desired, one
1246 can use multiple alternatives instead.
1247
1248 @cindex matching constraint
1249 @cindex constraint, matching
1250 This is called a @dfn{matching constraint} and what it really means is
1251 that the assembler has only a single operand that fills two roles
1252 @ifset INTERNALS
1253 considered separate in the RTL insn.  For example, an add insn has two
1254 input operands and one output operand in the RTL, but on most CISC
1255 @end ifset
1256 @ifclear INTERNALS
1257 which @code{asm} distinguishes.  For example, an add instruction uses
1258 two input operands and an output operand, but on most CISC
1259 @end ifclear
1260 machines an add instruction really has only two operands, one of them an
1261 input-output operand:
1262
1263 @smallexample
1264 addl #35,r12
1265 @end smallexample
1266
1267 Matching constraints are used in these circumstances.
1268 More precisely, the two operands that match must include one input-only
1269 operand and one output-only operand.  Moreover, the digit must be a
1270 smaller number than the number of the operand that uses it in the
1271 constraint.
1272
1273 @ifset INTERNALS
1274 For operands to match in a particular case usually means that they
1275 are identical-looking RTL expressions.  But in a few special cases
1276 specific kinds of dissimilarity are allowed.  For example, @code{*x}
1277 as an input operand will match @code{*x++} as an output operand.
1278 For proper results in such cases, the output template should always
1279 use the output-operand's number when printing the operand.
1280 @end ifset
1281
1282 @cindex load address instruction
1283 @cindex push address instruction
1284 @cindex address constraints
1285 @cindex @samp{p} in constraint
1286 @item @samp{p}
1287 An operand that is a valid memory address is allowed.  This is
1288 for ``load address'' and ``push address'' instructions.
1289
1290 @findex address_operand
1291 @samp{p} in the constraint must be accompanied by @code{address_operand}
1292 as the predicate in the @code{match_operand}.  This predicate interprets
1293 the mode specified in the @code{match_operand} as the mode of the memory
1294 reference for which the address would be valid.
1295
1296 @cindex other register constraints
1297 @cindex extensible constraints
1298 @item @var{other-letters}
1299 Other letters can be defined in machine-dependent fashion to stand for
1300 particular classes of registers or other arbitrary operand types.
1301 @samp{d}, @samp{a} and @samp{f} are defined on the 68000/68020 to stand
1302 for data, address and floating point registers.
1303 @end table
1304
1305 @ifset INTERNALS
1306 In order to have valid assembler code, each operand must satisfy
1307 its constraint.  But a failure to do so does not prevent the pattern
1308 from applying to an insn.  Instead, it directs the compiler to modify
1309 the code so that the constraint will be satisfied.  Usually this is
1310 done by copying an operand into a register.
1311
1312 Contrast, therefore, the two instruction patterns that follow:
1313
1314 @smallexample
1315 (define_insn ""
1316   [(set (match_operand:SI 0 "general_operand" "=r")
1317         (plus:SI (match_dup 0)
1318                  (match_operand:SI 1 "general_operand" "r")))]
1319   ""
1320   "@dots{}")
1321 @end smallexample
1322
1323 @noindent
1324 which has two operands, one of which must appear in two places, and
1325
1326 @smallexample
1327 (define_insn ""
1328   [(set (match_operand:SI 0 "general_operand" "=r")
1329         (plus:SI (match_operand:SI 1 "general_operand" "0")
1330                  (match_operand:SI 2 "general_operand" "r")))]
1331   ""
1332   "@dots{}")
1333 @end smallexample
1334
1335 @noindent
1336 which has three operands, two of which are required by a constraint to be
1337 identical.  If we are considering an insn of the form
1338
1339 @smallexample
1340 (insn @var{n} @var{prev} @var{next}
1341   (set (reg:SI 3)
1342        (plus:SI (reg:SI 6) (reg:SI 109)))
1343   @dots{})
1344 @end smallexample
1345
1346 @noindent
1347 the first pattern would not apply at all, because this insn does not
1348 contain two identical subexpressions in the right place.  The pattern would
1349 say, ``That does not look like an add instruction; try other patterns''.
1350 The second pattern would say, ``Yes, that's an add instruction, but there
1351 is something wrong with it''.  It would direct the reload pass of the
1352 compiler to generate additional insns to make the constraint true.  The
1353 results might look like this:
1354
1355 @smallexample
1356 (insn @var{n2} @var{prev} @var{n}
1357   (set (reg:SI 3) (reg:SI 6))
1358   @dots{})
1359
1360 (insn @var{n} @var{n2} @var{next}
1361   (set (reg:SI 3)
1362        (plus:SI (reg:SI 3) (reg:SI 109)))
1363   @dots{})
1364 @end smallexample
1365
1366 It is up to you to make sure that each operand, in each pattern, has
1367 constraints that can handle any RTL expression that could be present for
1368 that operand.  (When multiple alternatives are in use, each pattern must,
1369 for each possible combination of operand expressions, have at least one
1370 alternative which can handle that combination of operands.)  The
1371 constraints don't need to @emph{allow} any possible operand---when this is
1372 the case, they do not constrain---but they must at least point the way to
1373 reloading any possible operand so that it will fit.
1374
1375 @itemize @bullet
1376 @item
1377 If the constraint accepts whatever operands the predicate permits,
1378 there is no problem: reloading is never necessary for this operand.
1379
1380 For example, an operand whose constraints permit everything except
1381 registers is safe provided its predicate rejects registers.
1382
1383 An operand whose predicate accepts only constant values is safe
1384 provided its constraints include the letter @samp{i}.  If any possible
1385 constant value is accepted, then nothing less than @samp{i} will do;
1386 if the predicate is more selective, then the constraints may also be
1387 more selective.
1388
1389 @item
1390 Any operand expression can be reloaded by copying it into a register.
1391 So if an operand's constraints allow some kind of register, it is
1392 certain to be safe.  It need not permit all classes of registers; the
1393 compiler knows how to copy a register into another register of the
1394 proper class in order to make an instruction valid.
1395
1396 @cindex nonoffsettable memory reference
1397 @cindex memory reference, nonoffsettable
1398 @item
1399 A nonoffsettable memory reference can be reloaded by copying the
1400 address into a register.  So if the constraint uses the letter
1401 @samp{o}, all memory references are taken care of.
1402
1403 @item
1404 A constant operand can be reloaded by allocating space in memory to
1405 hold it as preinitialized data.  Then the memory reference can be used
1406 in place of the constant.  So if the constraint uses the letters
1407 @samp{o} or @samp{m}, constant operands are not a problem.
1408
1409 @item
1410 If the constraint permits a constant and a pseudo register used in an insn
1411 was not allocated to a hard register and is equivalent to a constant,
1412 the register will be replaced with the constant.  If the predicate does
1413 not permit a constant and the insn is re-recognized for some reason, the
1414 compiler will crash.  Thus the predicate must always recognize any
1415 objects allowed by the constraint.
1416 @end itemize
1417
1418 If the operand's predicate can recognize registers, but the constraint does
1419 not permit them, it can make the compiler crash.  When this operand happens
1420 to be a register, the reload pass will be stymied, because it does not know
1421 how to copy a register temporarily into memory.
1422
1423 If the predicate accepts a unary operator, the constraint applies to the
1424 operand.  For example, the MIPS processor at ISA level 3 supports an
1425 instruction which adds two registers in @code{SImode} to produce a
1426 @code{DImode} result, but only if the registers are correctly sign
1427 extended.  This predicate for the input operands accepts a
1428 @code{sign_extend} of an @code{SImode} register.  Write the constraint
1429 to indicate the type of register that is required for the operand of the
1430 @code{sign_extend}.
1431 @end ifset
1432
1433 @node Multi-Alternative
1434 @subsection Multiple Alternative Constraints
1435 @cindex multiple alternative constraints
1436
1437 Sometimes a single instruction has multiple alternative sets of possible
1438 operands.  For example, on the 68000, a logical-or instruction can combine
1439 register or an immediate value into memory, or it can combine any kind of
1440 operand into a register; but it cannot combine one memory location into
1441 another.
1442
1443 These constraints are represented as multiple alternatives.  An alternative
1444 can be described by a series of letters for each operand.  The overall
1445 constraint for an operand is made from the letters for this operand
1446 from the first alternative, a comma, the letters for this operand from
1447 the second alternative, a comma, and so on until the last alternative.
1448 @ifset INTERNALS
1449 Here is how it is done for fullword logical-or on the 68000:
1450
1451 @smallexample
1452 (define_insn "iorsi3"
1453   [(set (match_operand:SI 0 "general_operand" "=m,d")
1454         (ior:SI (match_operand:SI 1 "general_operand" "%0,0")
1455                 (match_operand:SI 2 "general_operand" "dKs,dmKs")))]
1456   @dots{})
1457 @end smallexample
1458
1459 The first alternative has @samp{m} (memory) for operand 0, @samp{0} for
1460 operand 1 (meaning it must match operand 0), and @samp{dKs} for operand
1461 2.  The second alternative has @samp{d} (data register) for operand 0,
1462 @samp{0} for operand 1, and @samp{dmKs} for operand 2.  The @samp{=} and
1463 @samp{%} in the constraints apply to all the alternatives; their
1464 meaning is explained in the next section (@pxref{Class Preferences}).
1465 @end ifset
1466
1467 @c FIXME Is this ? and ! stuff of use in asm()?  If not, hide unless INTERNAL
1468 If all the operands fit any one alternative, the instruction is valid.
1469 Otherwise, for each alternative, the compiler counts how many instructions
1470 must be added to copy the operands so that that alternative applies.
1471 The alternative requiring the least copying is chosen.  If two alternatives
1472 need the same amount of copying, the one that comes first is chosen.
1473 These choices can be altered with the @samp{?} and @samp{!} characters:
1474
1475 @table @code
1476 @cindex @samp{?} in constraint
1477 @cindex question mark
1478 @item ?
1479 Disparage slightly the alternative that the @samp{?} appears in,
1480 as a choice when no alternative applies exactly.  The compiler regards
1481 this alternative as one unit more costly for each @samp{?} that appears
1482 in it.
1483
1484 @cindex @samp{!} in constraint
1485 @cindex exclamation point
1486 @item !
1487 Disparage severely the alternative that the @samp{!} appears in.
1488 This alternative can still be used if it fits without reloading,
1489 but if reloading is needed, some other alternative will be used.
1490 @end table
1491
1492 @ifset INTERNALS
1493 When an insn pattern has multiple alternatives in its constraints, often
1494 the appearance of the assembler code is determined mostly by which
1495 alternative was matched.  When this is so, the C code for writing the
1496 assembler code can use the variable @code{which_alternative}, which is
1497 the ordinal number of the alternative that was actually satisfied (0 for
1498 the first, 1 for the second alternative, etc.).  @xref{Output Statement}.
1499 @end ifset
1500
1501 @ifset INTERNALS
1502 @node Class Preferences
1503 @subsection Register Class Preferences
1504 @cindex class preference constraints
1505 @cindex register class preference constraints
1506
1507 @cindex voting between constraint alternatives
1508 The operand constraints have another function: they enable the compiler
1509 to decide which kind of hardware register a pseudo register is best
1510 allocated to.  The compiler examines the constraints that apply to the
1511 insns that use the pseudo register, looking for the machine-dependent
1512 letters such as @samp{d} and @samp{a} that specify classes of registers.
1513 The pseudo register is put in whichever class gets the most ``votes''.
1514 The constraint letters @samp{g} and @samp{r} also vote: they vote in
1515 favor of a general register.  The machine description says which registers
1516 are considered general.
1517
1518 Of course, on some machines all registers are equivalent, and no register
1519 classes are defined.  Then none of this complexity is relevant.
1520 @end ifset
1521
1522 @node Modifiers
1523 @subsection Constraint Modifier Characters
1524 @cindex modifiers in constraints
1525 @cindex constraint modifier characters
1526
1527 @c prevent bad page break with this line
1528 Here are constraint modifier characters.
1529
1530 @table @samp
1531 @cindex @samp{=} in constraint
1532 @item =
1533 Means that this operand is write-only for this instruction: the previous
1534 value is discarded and replaced by output data.
1535
1536 @cindex @samp{+} in constraint
1537 @item +
1538 Means that this operand is both read and written by the instruction.
1539
1540 When the compiler fixes up the operands to satisfy the constraints,
1541 it needs to know which operands are inputs to the instruction and
1542 which are outputs from it.  @samp{=} identifies an output; @samp{+}
1543 identifies an operand that is both input and output; all other operands
1544 are assumed to be input only.
1545
1546 If you specify @samp{=} or @samp{+} in a constraint, you put it in the
1547 first character of the constraint string.
1548
1549 @cindex @samp{&} in constraint
1550 @cindex earlyclobber operand
1551 @item &
1552 Means (in a particular alternative) that this operand is an
1553 @dfn{earlyclobber} operand, which is modified before the instruction is
1554 finished using the input operands.  Therefore, this operand may not lie
1555 in a register that is used as an input operand or as part of any memory
1556 address.
1557
1558 @samp{&} applies only to the alternative in which it is written.  In
1559 constraints with multiple alternatives, sometimes one alternative
1560 requires @samp{&} while others do not.  See, for example, the
1561 @samp{movdf} insn of the 68000.
1562
1563 An input operand can be tied to an earlyclobber operand if its only
1564 use as an input occurs before the early result is written.  Adding
1565 alternatives of this form often allows GCC to produce better code
1566 when only some of the inputs can be affected by the earlyclobber.
1567 See, for example, the @samp{mulsi3} insn of the ARM@.
1568
1569 @samp{&} does not obviate the need to write @samp{=}.
1570
1571 @cindex @samp{%} in constraint
1572 @item %
1573 Declares the instruction to be commutative for this operand and the
1574 following operand.  This means that the compiler may interchange the
1575 two operands if that is the cheapest way to make all operands fit the
1576 constraints.
1577 @ifset INTERNALS
1578 This is often used in patterns for addition instructions
1579 that really have only two operands: the result must go in one of the
1580 arguments.  Here for example, is how the 68000 halfword-add
1581 instruction is defined:
1582
1583 @smallexample
1584 (define_insn "addhi3"
1585   [(set (match_operand:HI 0 "general_operand" "=m,r")
1586      (plus:HI (match_operand:HI 1 "general_operand" "%0,0")
1587               (match_operand:HI 2 "general_operand" "di,g")))]
1588   @dots{})
1589 @end smallexample
1590 @end ifset
1591 GCC can only handle one commutative pair in an asm; if you use more,
1592 the compiler may fail.  Note that you need not use the modifier if
1593 the two alternatives are strictly identical; this would only waste
1594 time in the reload pass.  The modifier is not operational after
1595 register allocation, so the result of @code{define_peephole2}
1596 and @code{define_split}s performed after reload cannot rely on
1597 @samp{%} to make the intended insn match.
1598
1599 @cindex @samp{#} in constraint
1600 @item #
1601 Says that all following characters, up to the next comma, are to be
1602 ignored as a constraint.  They are significant only for choosing
1603 register preferences.
1604
1605 @cindex @samp{*} in constraint
1606 @item *
1607 Says that the following character should be ignored when choosing
1608 register preferences.  @samp{*} has no effect on the meaning of the
1609 constraint as a constraint, and no effect on reloading.
1610
1611 @ifset INTERNALS
1612 Here is an example: the 68000 has an instruction to sign-extend a
1613 halfword in a data register, and can also sign-extend a value by
1614 copying it into an address register.  While either kind of register is
1615 acceptable, the constraints on an address-register destination are
1616 less strict, so it is best if register allocation makes an address
1617 register its goal.  Therefore, @samp{*} is used so that the @samp{d}
1618 constraint letter (for data register) is ignored when computing
1619 register preferences.
1620
1621 @smallexample
1622 (define_insn "extendhisi2"
1623   [(set (match_operand:SI 0 "general_operand" "=*d,a")
1624         (sign_extend:SI
1625          (match_operand:HI 1 "general_operand" "0,g")))]
1626   @dots{})
1627 @end smallexample
1628 @end ifset
1629 @end table
1630
1631 @node Machine Constraints
1632 @subsection Constraints for Particular Machines
1633 @cindex machine specific constraints
1634 @cindex constraints, machine specific
1635
1636 Whenever possible, you should use the general-purpose constraint letters
1637 in @code{asm} arguments, since they will convey meaning more readily to
1638 people reading your code.  Failing that, use the constraint letters
1639 that usually have very similar meanings across architectures.  The most
1640 commonly used constraints are @samp{m} and @samp{r} (for memory and
1641 general-purpose registers respectively; @pxref{Simple Constraints}), and
1642 @samp{I}, usually the letter indicating the most common
1643 immediate-constant format.
1644
1645 Each architecture defines additional constraints.  These constraints
1646 are used by the compiler itself for instruction generation, as well as
1647 for @code{asm} statements; therefore, some of the constraints are not
1648 particularly useful for @code{asm}.  Here is a summary of some of the
1649 machine-dependent constraints available on some particular machines;
1650 it includes both constraints that are useful for @code{asm} and
1651 constraints that aren't.  The compiler source file mentioned in the
1652 table heading for each architecture is the definitive reference for
1653 the meanings of that architecture's constraints.
1654
1655 @table @emph
1656 @item ARM family---@file{config/arm/arm.h}
1657 @table @code
1658 @item f
1659 Floating-point register
1660
1661 @item w
1662 VFP floating-point register
1663
1664 @item F
1665 One of the floating-point constants 0.0, 0.5, 1.0, 2.0, 3.0, 4.0, 5.0
1666 or 10.0
1667
1668 @item G
1669 Floating-point constant that would satisfy the constraint @samp{F} if it
1670 were negated
1671
1672 @item I
1673 Integer that is valid as an immediate operand in a data processing
1674 instruction.  That is, an integer in the range 0 to 255 rotated by a
1675 multiple of 2
1676
1677 @item J
1678 Integer in the range @minus{}4095 to 4095
1679
1680 @item K
1681 Integer that satisfies constraint @samp{I} when inverted (ones complement)
1682
1683 @item L
1684 Integer that satisfies constraint @samp{I} when negated (twos complement)
1685
1686 @item M
1687 Integer in the range 0 to 32
1688
1689 @item Q
1690 A memory reference where the exact address is in a single register
1691 (`@samp{m}' is preferable for @code{asm} statements)
1692
1693 @item R
1694 An item in the constant pool
1695
1696 @item S
1697 A symbol in the text segment of the current file
1698
1699 @item Uv
1700 A memory reference suitable for VFP load/store insns (reg+constant offset)
1701
1702 @item Uy
1703 A memory reference suitable for iWMMXt load/store instructions.
1704
1705 @item Uq
1706 A memory reference suitable for the ARMv4 ldrsb instruction.
1707 @end table
1708
1709 @item AVR family---@file{config/avr/constraints.md}
1710 @table @code
1711 @item l
1712 Registers from r0 to r15
1713
1714 @item a
1715 Registers from r16 to r23
1716
1717 @item d
1718 Registers from r16 to r31
1719
1720 @item w
1721 Registers from r24 to r31.  These registers can be used in @samp{adiw} command
1722
1723 @item e
1724 Pointer register (r26--r31)
1725
1726 @item b
1727 Base pointer register (r28--r31)
1728
1729 @item q
1730 Stack pointer register (SPH:SPL)
1731
1732 @item t
1733 Temporary register r0
1734
1735 @item x
1736 Register pair X (r27:r26)
1737
1738 @item y
1739 Register pair Y (r29:r28)
1740
1741 @item z
1742 Register pair Z (r31:r30)
1743
1744 @item I
1745 Constant greater than @minus{}1, less than 64
1746
1747 @item J
1748 Constant greater than @minus{}64, less than 1
1749
1750 @item K
1751 Constant integer 2
1752
1753 @item L
1754 Constant integer 0
1755
1756 @item M
1757 Constant that fits in 8 bits
1758
1759 @item N
1760 Constant integer @minus{}1
1761
1762 @item O
1763 Constant integer 8, 16, or 24
1764
1765 @item P
1766 Constant integer 1
1767
1768 @item G
1769 A floating point constant 0.0
1770
1771 @item R
1772 Integer constant in the range @minus{}6 @dots{} 5.
1773
1774 @item Q
1775 A memory address based on Y or Z pointer with displacement.
1776 @end table
1777
1778 @item Hewlett-Packard PA-RISC---@file{config/pa/pa.h}
1779 @table @code
1780 @item a
1781 General register 1
1782
1783 @item f
1784 Floating point register
1785
1786 @item q
1787 Shift amount register
1788
1789 @item x
1790 Floating point register (deprecated)
1791
1792 @item y
1793 Upper floating point register (32-bit), floating point register (64-bit)
1794
1795 @item Z
1796 Any register
1797
1798 @item I
1799 Signed 11-bit integer constant
1800
1801 @item J
1802 Signed 14-bit integer constant
1803
1804 @item K
1805 Integer constant that can be deposited with a @code{zdepi} instruction
1806
1807 @item L
1808 Signed 5-bit integer constant
1809
1810 @item M
1811 Integer constant 0
1812
1813 @item N
1814 Integer constant that can be loaded with a @code{ldil} instruction
1815
1816 @item O
1817 Integer constant whose value plus one is a power of 2
1818
1819 @item P
1820 Integer constant that can be used for @code{and} operations in @code{depi}
1821 and @code{extru} instructions
1822
1823 @item S
1824 Integer constant 31
1825
1826 @item U
1827 Integer constant 63
1828
1829 @item G
1830 Floating-point constant 0.0
1831
1832 @item A
1833 A @code{lo_sum} data-linkage-table memory operand
1834
1835 @item Q
1836 A memory operand that can be used as the destination operand of an
1837 integer store instruction
1838
1839 @item R
1840 A scaled or unscaled indexed memory operand
1841
1842 @item T
1843 A memory operand for floating-point loads and stores
1844
1845 @item W
1846 A register indirect memory operand
1847 @end table
1848
1849 @item picoChip family---@file{picochip.h}
1850 @table @code
1851 @item k
1852 Stack register.
1853
1854 @item f
1855 Pointer register.  A register which can be used to access memory without
1856 supplying an offset.  Any other register can be used to access memory,
1857 but will need a constant offset.  In the case of the offset being zero,
1858 it is more efficient to use a pointer register, since this reduces code
1859 size.
1860
1861 @item t
1862 A twin register.  A register which may be paired with an adjacent
1863 register to create a 32-bit register.
1864
1865 @item a
1866 Any absolute memory address (e.g., symbolic constant, symbolic
1867 constant + offset).
1868
1869 @item I
1870 4-bit signed integer.
1871
1872 @item J
1873 4-bit unsigned integer.
1874
1875 @item K
1876 8-bit signed integer.
1877
1878 @item M
1879 Any constant whose absolute value is no greater than 4-bits.
1880
1881 @item N
1882 10-bit signed integer
1883
1884 @item O
1885 16-bit signed integer.
1886
1887 @end table
1888
1889 @item PowerPC and IBM RS6000---@file{config/rs6000/rs6000.h}
1890 @table @code
1891 @item b
1892 Address base register
1893
1894 @item d
1895 Floating point register (containing 64-bit value)
1896
1897 @item f
1898 Floating point register (containing 32-bit value)
1899
1900 @item v
1901 Altivec vector register
1902
1903 @item wd
1904 VSX vector register to hold vector double data
1905
1906 @item wf
1907 VSX vector register to hold vector float data
1908
1909 @item ws
1910 VSX vector register to hold scalar float data
1911
1912 @item wa
1913 Any VSX register
1914
1915 @item h
1916 @samp{MQ}, @samp{CTR}, or @samp{LINK} register
1917
1918 @item q
1919 @samp{MQ} register
1920
1921 @item c
1922 @samp{CTR} register
1923
1924 @item l
1925 @samp{LINK} register
1926
1927 @item x
1928 @samp{CR} register (condition register) number 0
1929
1930 @item y
1931 @samp{CR} register (condition register)
1932
1933 @item z
1934 @samp{XER[CA]} carry bit (part of the XER register)
1935
1936 @item I
1937 Signed 16-bit constant
1938
1939 @item J
1940 Unsigned 16-bit constant shifted left 16 bits (use @samp{L} instead for
1941 @code{SImode} constants)
1942
1943 @item K
1944 Unsigned 16-bit constant
1945
1946 @item L
1947 Signed 16-bit constant shifted left 16 bits
1948
1949 @item M
1950 Constant larger than 31
1951
1952 @item N
1953 Exact power of 2
1954
1955 @item O
1956 Zero
1957
1958 @item P
1959 Constant whose negation is a signed 16-bit constant
1960
1961 @item G
1962 Floating point constant that can be loaded into a register with one
1963 instruction per word
1964
1965 @item H
1966 Integer/Floating point constant that can be loaded into a register using
1967 three instructions
1968
1969 @item m
1970 Memory operand.  
1971 Normally, @code{m} does not allow addresses that update the base register.
1972 If @samp{<} or @samp{>} constraint is also used, they are allowed and
1973 therefore on PowerPC targets in that case it is only safe
1974 to use @samp{m<>} in an @code{asm} statement if that @code{asm} statement
1975 accesses the operand exactly once.  The @code{asm} statement must also
1976 use @samp{%U@var{<opno>}} as a placeholder for the ``update'' flag in the
1977 corresponding load or store instruction.  For example:
1978
1979 @smallexample
1980 asm ("st%U0 %1,%0" : "=m<>" (mem) : "r" (val));
1981 @end smallexample
1982
1983 is correct but:
1984
1985 @smallexample
1986 asm ("st %1,%0" : "=m<>" (mem) : "r" (val));
1987 @end smallexample
1988
1989 is not.
1990
1991 @item es
1992 A ``stable'' memory operand; that is, one which does not include any
1993 automodification of the base register.  This used to be useful when
1994 @samp{m} allowed automodification of the base register, but as those are now only
1995 allowed when @samp{<} or @samp{>} is used, @samp{es} is basically the same
1996 as @samp{m} without @samp{<} and @samp{>}.
1997
1998 @item Q
1999 Memory operand that is an offset from a register (it is usually better
2000 to use @samp{m} or @samp{es} in @code{asm} statements)
2001
2002 @item Z
2003 Memory operand that is an indexed or indirect from a register (it is
2004 usually better to use @samp{m} or @samp{es} in @code{asm} statements)
2005
2006 @item R
2007 AIX TOC entry
2008
2009 @item a
2010 Address operand that is an indexed or indirect from a register (@samp{p} is
2011 preferable for @code{asm} statements)
2012
2013 @item S
2014 Constant suitable as a 64-bit mask operand
2015
2016 @item T
2017 Constant suitable as a 32-bit mask operand
2018
2019 @item U
2020 System V Release 4 small data area reference
2021
2022 @item t
2023 AND masks that can be performed by two rldic@{l, r@} instructions
2024
2025 @item W
2026 Vector constant that does not require memory
2027
2028 @item j
2029 Vector constant that is all zeros.
2030
2031 @end table
2032
2033 @item Intel 386---@file{config/i386/constraints.md}
2034 @table @code
2035 @item R
2036 Legacy register---the eight integer registers available on all
2037 i386 processors (@code{a}, @code{b}, @code{c}, @code{d},
2038 @code{si}, @code{di}, @code{bp}, @code{sp}).
2039
2040 @item q
2041 Any register accessible as @code{@var{r}l}.  In 32-bit mode, @code{a},
2042 @code{b}, @code{c}, and @code{d}; in 64-bit mode, any integer register.
2043
2044 @item Q
2045 Any register accessible as @code{@var{r}h}: @code{a}, @code{b},
2046 @code{c}, and @code{d}.
2047
2048 @ifset INTERNALS
2049 @item l
2050 Any register that can be used as the index in a base+index memory
2051 access: that is, any general register except the stack pointer.
2052 @end ifset
2053
2054 @item a
2055 The @code{a} register.
2056
2057 @item b
2058 The @code{b} register.
2059
2060 @item c
2061 The @code{c} register.
2062
2063 @item d
2064 The @code{d} register.
2065
2066 @item S
2067 The @code{si} register.
2068
2069 @item D
2070 The @code{di} register.
2071
2072 @item A
2073 The @code{a} and @code{d} registers.  This class is used for instructions
2074 that return double word results in the @code{ax:dx} register pair.  Single
2075 word values will be allocated either in @code{ax} or @code{dx}.
2076 For example on i386 the following implements @code{rdtsc}:
2077
2078 @smallexample
2079 unsigned long long rdtsc (void)
2080 @{
2081   unsigned long long tick;
2082   __asm__ __volatile__("rdtsc":"=A"(tick));
2083   return tick;
2084 @}
2085 @end smallexample
2086
2087 This is not correct on x86_64 as it would allocate tick in either @code{ax}
2088 or @code{dx}.  You have to use the following variant instead:
2089
2090 @smallexample
2091 unsigned long long rdtsc (void)
2092 @{
2093   unsigned int tickl, tickh;
2094   __asm__ __volatile__("rdtsc":"=a"(tickl),"=d"(tickh));
2095   return ((unsigned long long)tickh << 32)|tickl;
2096 @}
2097 @end smallexample
2098
2099
2100 @item f
2101 Any 80387 floating-point (stack) register.
2102
2103 @item t
2104 Top of 80387 floating-point stack (@code{%st(0)}).
2105
2106 @item u
2107 Second from top of 80387 floating-point stack (@code{%st(1)}).
2108
2109 @item y
2110 Any MMX register.
2111
2112 @item x
2113 Any SSE register.
2114
2115 @item Yz
2116 First SSE register (@code{%xmm0}).
2117
2118 @ifset INTERNALS
2119 @item Y2
2120 Any SSE register, when SSE2 is enabled.
2121
2122 @item Yi
2123 Any SSE register, when SSE2 and inter-unit moves are enabled.
2124
2125 @item Ym
2126 Any MMX register, when inter-unit moves are enabled.
2127 @end ifset
2128
2129 @item I
2130 Integer constant in the range 0 @dots{} 31, for 32-bit shifts.
2131
2132 @item J
2133 Integer constant in the range 0 @dots{} 63, for 64-bit shifts.
2134
2135 @item K
2136 Signed 8-bit integer constant.
2137
2138 @item L
2139 @code{0xFF} or @code{0xFFFF}, for andsi as a zero-extending move.
2140
2141 @item M
2142 0, 1, 2, or 3 (shifts for the @code{lea} instruction).
2143
2144 @item N
2145 Unsigned 8-bit integer constant (for @code{in} and @code{out} 
2146 instructions).
2147
2148 @ifset INTERNALS
2149 @item O
2150 Integer constant in the range 0 @dots{} 127, for 128-bit shifts.
2151 @end ifset
2152
2153 @item G
2154 Standard 80387 floating point constant.
2155
2156 @item C
2157 Standard SSE floating point constant.
2158
2159 @item e
2160 32-bit signed integer constant, or a symbolic reference known
2161 to fit that range (for immediate operands in sign-extending x86-64
2162 instructions).
2163
2164 @item Z
2165 32-bit unsigned integer constant, or a symbolic reference known
2166 to fit that range (for immediate operands in zero-extending x86-64
2167 instructions).
2168
2169 @end table
2170
2171 @item Intel IA-64---@file{config/ia64/ia64.h}
2172 @table @code
2173 @item a
2174 General register @code{r0} to @code{r3} for @code{addl} instruction
2175
2176 @item b
2177 Branch register
2178
2179 @item c
2180 Predicate register (@samp{c} as in ``conditional'')
2181
2182 @item d
2183 Application register residing in M-unit
2184
2185 @item e
2186 Application register residing in I-unit
2187
2188 @item f
2189 Floating-point register
2190
2191 @item m
2192 Memory operand.  If used together with @samp{<} or @samp{>},
2193 the operand can have postincrement and postdecrement which
2194 require printing with @samp{%Pn} on IA-64.
2195
2196 @item G
2197 Floating-point constant 0.0 or 1.0
2198
2199 @item I
2200 14-bit signed integer constant
2201
2202 @item J
2203 22-bit signed integer constant
2204
2205 @item K
2206 8-bit signed integer constant for logical instructions
2207
2208 @item L
2209 8-bit adjusted signed integer constant for compare pseudo-ops
2210
2211 @item M
2212 6-bit unsigned integer constant for shift counts
2213
2214 @item N
2215 9-bit signed integer constant for load and store postincrements
2216
2217 @item O
2218 The constant zero
2219
2220 @item P
2221 0 or @minus{}1 for @code{dep} instruction
2222
2223 @item Q
2224 Non-volatile memory for floating-point loads and stores
2225
2226 @item R
2227 Integer constant in the range 1 to 4 for @code{shladd} instruction
2228
2229 @item S
2230 Memory operand except postincrement and postdecrement.  This is
2231 now roughly the same as @samp{m} when not used together with @samp{<}
2232 or @samp{>}.
2233 @end table
2234
2235 @item FRV---@file{config/frv/frv.h}
2236 @table @code
2237 @item a
2238 Register in the class @code{ACC_REGS} (@code{acc0} to @code{acc7}).
2239
2240 @item b
2241 Register in the class @code{EVEN_ACC_REGS} (@code{acc0} to @code{acc7}).
2242
2243 @item c
2244 Register in the class @code{CC_REGS} (@code{fcc0} to @code{fcc3} and
2245 @code{icc0} to @code{icc3}).
2246
2247 @item d
2248 Register in the class @code{GPR_REGS} (@code{gr0} to @code{gr63}).
2249
2250 @item e
2251 Register in the class @code{EVEN_REGS} (@code{gr0} to @code{gr63}).
2252 Odd registers are excluded not in the class but through the use of a machine
2253 mode larger than 4 bytes.
2254
2255 @item f
2256 Register in the class @code{FPR_REGS} (@code{fr0} to @code{fr63}).
2257
2258 @item h
2259 Register in the class @code{FEVEN_REGS} (@code{fr0} to @code{fr63}).
2260 Odd registers are excluded not in the class but through the use of a machine
2261 mode larger than 4 bytes.
2262
2263 @item l
2264 Register in the class @code{LR_REG} (the @code{lr} register).
2265
2266 @item q
2267 Register in the class @code{QUAD_REGS} (@code{gr2} to @code{gr63}).
2268 Register numbers not divisible by 4 are excluded not in the class but through
2269 the use of a machine mode larger than 8 bytes.
2270
2271 @item t
2272 Register in the class @code{ICC_REGS} (@code{icc0} to @code{icc3}).
2273
2274 @item u
2275 Register in the class @code{FCC_REGS} (@code{fcc0} to @code{fcc3}).
2276
2277 @item v
2278 Register in the class @code{ICR_REGS} (@code{cc4} to @code{cc7}).
2279
2280 @item w
2281 Register in the class @code{FCR_REGS} (@code{cc0} to @code{cc3}).
2282
2283 @item x
2284 Register in the class @code{QUAD_FPR_REGS} (@code{fr0} to @code{fr63}).
2285 Register numbers not divisible by 4 are excluded not in the class but through
2286 the use of a machine mode larger than 8 bytes.
2287
2288 @item z
2289 Register in the class @code{SPR_REGS} (@code{lcr} and @code{lr}).
2290
2291 @item A
2292 Register in the class @code{QUAD_ACC_REGS} (@code{acc0} to @code{acc7}).
2293
2294 @item B
2295 Register in the class @code{ACCG_REGS} (@code{accg0} to @code{accg7}).
2296
2297 @item C
2298 Register in the class @code{CR_REGS} (@code{cc0} to @code{cc7}).
2299
2300 @item G
2301 Floating point constant zero
2302
2303 @item I
2304 6-bit signed integer constant
2305
2306 @item J
2307 10-bit signed integer constant
2308
2309 @item L
2310 16-bit signed integer constant
2311
2312 @item M
2313 16-bit unsigned integer constant
2314
2315 @item N
2316 12-bit signed integer constant that is negative---i.e.@: in the
2317 range of @minus{}2048 to @minus{}1
2318
2319 @item O
2320 Constant zero
2321
2322 @item P
2323 12-bit signed integer constant that is greater than zero---i.e.@: in the
2324 range of 1 to 2047.
2325
2326 @end table
2327
2328 @item Blackfin family---@file{config/bfin/constraints.md}
2329 @table @code
2330 @item a
2331 P register
2332
2333 @item d
2334 D register
2335
2336 @item z
2337 A call clobbered P register.
2338
2339 @item q@var{n}
2340 A single register.  If @var{n} is in the range 0 to 7, the corresponding D
2341 register.  If it is @code{A}, then the register P0.
2342
2343 @item D
2344 Even-numbered D register
2345
2346 @item W
2347 Odd-numbered D register
2348
2349 @item e
2350 Accumulator register.
2351
2352 @item A
2353 Even-numbered accumulator register.
2354
2355 @item B
2356 Odd-numbered accumulator register.
2357
2358 @item b
2359 I register
2360
2361 @item v
2362 B register
2363
2364 @item f
2365 M register
2366
2367 @item c
2368 Registers used for circular buffering, i.e. I, B, or L registers.
2369
2370 @item C
2371 The CC register.
2372
2373 @item t
2374 LT0 or LT1.
2375
2376 @item k
2377 LC0 or LC1.
2378
2379 @item u
2380 LB0 or LB1.
2381
2382 @item x
2383 Any D, P, B, M, I or L register.
2384
2385 @item y
2386 Additional registers typically used only in prologues and epilogues: RETS,
2387 RETN, RETI, RETX, RETE, ASTAT, SEQSTAT and USP.
2388
2389 @item w
2390 Any register except accumulators or CC.
2391
2392 @item Ksh
2393 Signed 16 bit integer (in the range @minus{}32768 to 32767)
2394
2395 @item Kuh
2396 Unsigned 16 bit integer (in the range 0 to 65535)
2397
2398 @item Ks7
2399 Signed 7 bit integer (in the range @minus{}64 to 63)
2400
2401 @item Ku7
2402 Unsigned 7 bit integer (in the range 0 to 127)
2403
2404 @item Ku5
2405 Unsigned 5 bit integer (in the range 0 to 31)
2406
2407 @item Ks4
2408 Signed 4 bit integer (in the range @minus{}8 to 7)
2409
2410 @item Ks3
2411 Signed 3 bit integer (in the range @minus{}3 to 4)
2412
2413 @item Ku3
2414 Unsigned 3 bit integer (in the range 0 to 7)
2415
2416 @item P@var{n}
2417 Constant @var{n}, where @var{n} is a single-digit constant in the range 0 to 4.
2418
2419 @item PA
2420 An integer equal to one of the MACFLAG_XXX constants that is suitable for
2421 use with either accumulator.
2422
2423 @item PB
2424 An integer equal to one of the MACFLAG_XXX constants that is suitable for
2425 use only with accumulator A1.
2426
2427 @item M1
2428 Constant 255.
2429
2430 @item M2
2431 Constant 65535.
2432
2433 @item J
2434 An integer constant with exactly a single bit set.
2435
2436 @item L
2437 An integer constant with all bits set except exactly one.
2438
2439 @item H
2440
2441 @item Q
2442 Any SYMBOL_REF.
2443 @end table
2444
2445 @item M32C---@file{config/m32c/m32c.c}
2446 @table @code
2447 @item Rsp
2448 @itemx Rfb
2449 @itemx Rsb
2450 @samp{$sp}, @samp{$fb}, @samp{$sb}.
2451
2452 @item Rcr
2453 Any control register, when they're 16 bits wide (nothing if control
2454 registers are 24 bits wide)
2455
2456 @item Rcl
2457 Any control register, when they're 24 bits wide.
2458
2459 @item R0w
2460 @itemx R1w
2461 @itemx R2w
2462 @itemx R3w
2463 $r0, $r1, $r2, $r3.
2464
2465 @item R02
2466 $r0 or $r2, or $r2r0 for 32 bit values.
2467
2468 @item R13
2469 $r1 or $r3, or $r3r1 for 32 bit values.
2470
2471 @item Rdi
2472 A register that can hold a 64 bit value.
2473
2474 @item Rhl
2475 $r0 or $r1 (registers with addressable high/low bytes)
2476
2477 @item R23
2478 $r2 or $r3
2479
2480 @item Raa
2481 Address registers
2482
2483 @item Raw
2484 Address registers when they're 16 bits wide.
2485
2486 @item Ral
2487 Address registers when they're 24 bits wide.
2488
2489 @item Rqi
2490 Registers that can hold QI values.
2491
2492 @item Rad
2493 Registers that can be used with displacements ($a0, $a1, $sb).
2494
2495 @item Rsi
2496 Registers that can hold 32 bit values.
2497
2498 @item Rhi
2499 Registers that can hold 16 bit values.
2500
2501 @item Rhc
2502 Registers chat can hold 16 bit values, including all control
2503 registers.
2504
2505 @item Rra
2506 $r0 through R1, plus $a0 and $a1.
2507
2508 @item Rfl
2509 The flags register.
2510
2511 @item Rmm
2512 The memory-based pseudo-registers $mem0 through $mem15.
2513
2514 @item Rpi
2515 Registers that can hold pointers (16 bit registers for r8c, m16c; 24
2516 bit registers for m32cm, m32c).
2517
2518 @item Rpa
2519 Matches multiple registers in a PARALLEL to form a larger register.
2520 Used to match function return values.
2521
2522 @item Is3
2523 @minus{}8 @dots{} 7
2524
2525 @item IS1
2526 @minus{}128 @dots{} 127
2527
2528 @item IS2
2529 @minus{}32768 @dots{} 32767
2530
2531 @item IU2
2532 0 @dots{} 65535
2533
2534 @item In4
2535 @minus{}8 @dots{} @minus{}1 or 1 @dots{} 8
2536
2537 @item In5
2538 @minus{}16 @dots{} @minus{}1 or 1 @dots{} 16
2539
2540 @item In6
2541 @minus{}32 @dots{} @minus{}1 or 1 @dots{} 32
2542
2543 @item IM2
2544 @minus{}65536 @dots{} @minus{}1
2545
2546 @item Ilb
2547 An 8 bit value with exactly one bit set.
2548
2549 @item Ilw
2550 A 16 bit value with exactly one bit set.
2551
2552 @item Sd
2553 The common src/dest memory addressing modes.
2554
2555 @item Sa
2556 Memory addressed using $a0 or $a1.
2557
2558 @item Si
2559 Memory addressed with immediate addresses.
2560
2561 @item Ss
2562 Memory addressed using the stack pointer ($sp).
2563
2564 @item Sf
2565 Memory addressed using the frame base register ($fb).
2566
2567 @item Ss
2568 Memory addressed using the small base register ($sb).
2569
2570 @item S1
2571 $r1h
2572 @end table
2573
2574 @item MeP---@file{config/mep/constraints.md}
2575 @table @code
2576
2577 @item a
2578 The $sp register.
2579
2580 @item b
2581 The $tp register.
2582
2583 @item c
2584 Any control register.
2585
2586 @item d
2587 Either the $hi or the $lo register.
2588
2589 @item em
2590 Coprocessor registers that can be directly loaded ($c0-$c15).
2591
2592 @item ex
2593 Coprocessor registers that can be moved to each other.
2594
2595 @item er
2596 Coprocessor registers that can be moved to core registers.
2597
2598 @item h
2599 The $hi register.
2600
2601 @item j
2602 The $rpc register.
2603
2604 @item l
2605 The $lo register.
2606
2607 @item t
2608 Registers which can be used in $tp-relative addressing.
2609
2610 @item v
2611 The $gp register.
2612
2613 @item x
2614 The coprocessor registers.
2615
2616 @item y
2617 The coprocessor control registers.
2618
2619 @item z
2620 The $0 register.
2621
2622 @item A
2623 User-defined register set A.
2624
2625 @item B
2626 User-defined register set B.
2627
2628 @item C
2629 User-defined register set C.
2630
2631 @item D
2632 User-defined register set D.
2633
2634 @item I
2635 Offsets for $gp-rel addressing.
2636
2637 @item J
2638 Constants that can be used directly with boolean insns.
2639
2640 @item K
2641 Constants that can be moved directly to registers.
2642
2643 @item L
2644 Small constants that can be added to registers.
2645
2646 @item M
2647 Long shift counts.
2648
2649 @item N
2650 Small constants that can be compared to registers.
2651
2652 @item O
2653 Constants that can be loaded into the top half of registers.
2654
2655 @item S
2656 Signed 8-bit immediates.
2657
2658 @item T
2659 Symbols encoded for $tp-rel or $gp-rel addressing.
2660
2661 @item U
2662 Non-constant addresses for loading/saving coprocessor registers.
2663
2664 @item W
2665 The top half of a symbol's value.
2666
2667 @item Y
2668 A register indirect address without offset.
2669
2670 @item Z
2671 Symbolic references to the control bus.
2672
2673 @end table
2674
2675 @item MicroBlaze---@file{config/microblaze/constraints.md}
2676 @table @code
2677 @item d
2678 A general register (@code{r0} to @code{r31}).
2679
2680 @item z
2681 A status register (@code{rmsr}, @code{$fcc1} to @code{$fcc7}).
2682
2683 @end table
2684
2685 @item MIPS---@file{config/mips/constraints.md}
2686 @table @code
2687 @item d
2688 An address register.  This is equivalent to @code{r} unless
2689 generating MIPS16 code.
2690
2691 @item f
2692 A floating-point register (if available).
2693
2694 @item h
2695 Formerly the @code{hi} register.  This constraint is no longer supported.
2696
2697 @item l
2698 The @code{lo} register.  Use this register to store values that are
2699 no bigger than a word.
2700
2701 @item x
2702 The concatenated @code{hi} and @code{lo} registers.  Use this register
2703 to store doubleword values.
2704
2705 @item c
2706 A register suitable for use in an indirect jump.  This will always be
2707 @code{$25} for @option{-mabicalls}.
2708
2709 @item v
2710 Register @code{$3}.  Do not use this constraint in new code;
2711 it is retained only for compatibility with glibc.
2712
2713 @item y
2714 Equivalent to @code{r}; retained for backwards compatibility.
2715
2716 @item z
2717 A floating-point condition code register.
2718
2719 @item I
2720 A signed 16-bit constant (for arithmetic instructions).
2721
2722 @item J
2723 Integer zero.
2724
2725 @item K
2726 An unsigned 16-bit constant (for logic instructions).
2727
2728 @item L
2729 A signed 32-bit constant in which the lower 16 bits are zero.
2730 Such constants can be loaded using @code{lui}.
2731
2732 @item M
2733 A constant that cannot be loaded using @code{lui}, @code{addiu}
2734 or @code{ori}.
2735
2736 @item N
2737 A constant in the range @minus{}65535 to @minus{}1 (inclusive).
2738
2739 @item O
2740 A signed 15-bit constant.
2741
2742 @item P
2743 A constant in the range 1 to 65535 (inclusive).
2744
2745 @item G
2746 Floating-point zero.
2747
2748 @item R
2749 An address that can be used in a non-macro load or store.
2750 @end table
2751
2752 @item Motorola 680x0---@file{config/m68k/constraints.md}
2753 @table @code
2754 @item a
2755 Address register
2756
2757 @item d
2758 Data register
2759
2760 @item f
2761 68881 floating-point register, if available
2762
2763 @item I
2764 Integer in the range 1 to 8
2765
2766 @item J
2767 16-bit signed number
2768
2769 @item K
2770 Signed number whose magnitude is greater than 0x80
2771
2772 @item L
2773 Integer in the range @minus{}8 to @minus{}1
2774
2775 @item M
2776 Signed number whose magnitude is greater than 0x100
2777
2778 @item N
2779 Range 24 to 31, rotatert:SI 8 to 1 expressed as rotate
2780
2781 @item O
2782 16 (for rotate using swap)
2783
2784 @item P
2785 Range 8 to 15, rotatert:HI 8 to 1 expressed as rotate
2786
2787 @item R
2788 Numbers that mov3q can handle
2789
2790 @item G
2791 Floating point constant that is not a 68881 constant
2792
2793 @item S
2794 Operands that satisfy 'm' when -mpcrel is in effect
2795
2796 @item T
2797 Operands that satisfy 's' when -mpcrel is not in effect
2798
2799 @item Q
2800 Address register indirect addressing mode
2801
2802 @item U
2803 Register offset addressing
2804
2805 @item W
2806 const_call_operand
2807
2808 @item Cs
2809 symbol_ref or const
2810
2811 @item Ci
2812 const_int
2813
2814 @item C0
2815 const_int 0
2816
2817 @item Cj
2818 Range of signed numbers that don't fit in 16 bits
2819
2820 @item Cmvq
2821 Integers valid for mvq
2822
2823 @item Capsw
2824 Integers valid for a moveq followed by a swap
2825
2826 @item Cmvz
2827 Integers valid for mvz
2828
2829 @item Cmvs
2830 Integers valid for mvs
2831
2832 @item Ap
2833 push_operand
2834
2835 @item Ac
2836 Non-register operands allowed in clr
2837
2838 @end table
2839
2840 @item Moxie---@file{config/moxie/constraints.md}
2841 @table @code
2842 @item A
2843 An absolute address
2844
2845 @item B
2846 An offset address
2847
2848 @item W
2849 A register indirect memory operand
2850
2851 @item I
2852 A constant in the range of 0 to 255.
2853
2854 @item N
2855 A constant in the range of 0 to @minus{}255.
2856
2857 @end table
2858
2859 @item PDP-11---@file{config/pdp11/constraints.md}
2860 @table @code
2861 @item a
2862 Floating point registers AC0 through AC3.  These can be loaded from/to
2863 memory with a single instruction.
2864
2865 @item d
2866 Odd numbered general registers (R1, R3, R5).  These are used for
2867 16-bit multiply operations.
2868
2869 @item f
2870 Any of the floating point registers (AC0 through AC5).
2871
2872 @item G
2873 Floating point constant 0.
2874
2875 @item I
2876 An integer constant that fits in 16 bits.
2877
2878 @item J
2879 An integer constant whose low order 16 bits are zero.
2880
2881 @item K
2882 An integer constant that does not meet the constraints for codes
2883 @samp{I} or @samp{J}.
2884
2885 @item L
2886 The integer constant 1.
2887
2888 @item M
2889 The integer constant @minus{}1.
2890
2891 @item N
2892 The integer constant 0.
2893
2894 @item O
2895 Integer constants @minus{}4 through @minus{}1 and 1 through 4; shifts by these
2896 amounts are handled as multiple single-bit shifts rather than a single
2897 variable-length shift.
2898
2899 @item Q
2900 A memory reference which requires an additional word (address or
2901 offset) after the opcode.
2902
2903 @item R
2904 A memory reference that is encoded within the opcode.
2905
2906 @end table
2907
2908 @item RX---@file{config/rx/constraints.md}
2909 @table @code
2910 @item Q
2911 An address which does not involve register indirect addressing or
2912 pre/post increment/decrement addressing.
2913
2914 @item Symbol
2915 A symbol reference.
2916
2917 @item Int08
2918 A constant in the range @minus{}256 to 255, inclusive.
2919
2920 @item Sint08
2921 A constant in the range @minus{}128 to 127, inclusive.
2922
2923 @item Sint16
2924 A constant in the range @minus{}32768 to 32767, inclusive.
2925
2926 @item Sint24
2927 A constant in the range @minus{}8388608 to 8388607, inclusive.
2928
2929 @item Uint04
2930 A constant in the range 0 to 15, inclusive.
2931
2932 @end table
2933
2934 @need 1000
2935 @item SPARC---@file{config/sparc/sparc.h}
2936 @table @code
2937 @item f
2938 Floating-point register on the SPARC-V8 architecture and
2939 lower floating-point register on the SPARC-V9 architecture.
2940
2941 @item e
2942 Floating-point register.  It is equivalent to @samp{f} on the
2943 SPARC-V8 architecture and contains both lower and upper
2944 floating-point registers on the SPARC-V9 architecture.
2945
2946 @item c
2947 Floating-point condition code register.
2948
2949 @item d
2950 Lower floating-point register.  It is only valid on the SPARC-V9
2951 architecture when the Visual Instruction Set is available.
2952
2953 @item b
2954 Floating-point register.  It is only valid on the SPARC-V9 architecture
2955 when the Visual Instruction Set is available.
2956
2957 @item h
2958 64-bit global or out register for the SPARC-V8+ architecture.
2959
2960 @item D
2961 A vector constant
2962
2963 @item I
2964 Signed 13-bit constant
2965
2966 @item J
2967 Zero
2968
2969 @item K
2970 32-bit constant with the low 12 bits clear (a constant that can be
2971 loaded with the @code{sethi} instruction)
2972
2973 @item L
2974 A constant in the range supported by @code{movcc} instructions
2975
2976 @item M
2977 A constant in the range supported by @code{movrcc} instructions
2978
2979 @item N
2980 Same as @samp{K}, except that it verifies that bits that are not in the
2981 lower 32-bit range are all zero.  Must be used instead of @samp{K} for
2982 modes wider than @code{SImode}
2983
2984 @item O
2985 The constant 4096
2986
2987 @item G
2988 Floating-point zero
2989
2990 @item H
2991 Signed 13-bit constant, sign-extended to 32 or 64 bits
2992
2993 @item Q
2994 Floating-point constant whose integral representation can
2995 be moved into an integer register using a single sethi
2996 instruction
2997
2998 @item R
2999 Floating-point constant whose integral representation can
3000 be moved into an integer register using a single mov
3001 instruction
3002
3003 @item S
3004 Floating-point constant whose integral representation can
3005 be moved into an integer register using a high/lo_sum
3006 instruction sequence
3007
3008 @item T
3009 Memory address aligned to an 8-byte boundary
3010
3011 @item U
3012 Even register
3013
3014 @item W
3015 Memory address for @samp{e} constraint registers
3016
3017 @item Y
3018 Vector zero
3019
3020 @end table
3021
3022 @item SPU---@file{config/spu/spu.h}
3023 @table @code
3024 @item a
3025 An immediate which can be loaded with the il/ila/ilh/ilhu instructions.  const_int is treated as a 64 bit value.  
3026
3027 @item c
3028 An immediate for and/xor/or instructions.  const_int is treated as a 64 bit value.  
3029
3030 @item d
3031 An immediate for the @code{iohl} instruction.  const_int is treated as a 64 bit value.  
3032
3033 @item f
3034 An immediate which can be loaded with @code{fsmbi}.  
3035
3036 @item A
3037 An immediate which can be loaded with the il/ila/ilh/ilhu instructions.  const_int is treated as a 32 bit value.  
3038
3039 @item B
3040 An immediate for most arithmetic instructions.  const_int is treated as a 32 bit value.  
3041
3042 @item C
3043 An immediate for and/xor/or instructions.  const_int is treated as a 32 bit value.  
3044
3045 @item D
3046 An immediate for the @code{iohl} instruction.  const_int is treated as a 32 bit value.  
3047
3048 @item I
3049 A constant in the range [@minus{}64, 63] for shift/rotate instructions.  
3050
3051 @item J
3052 An unsigned 7-bit constant for conversion/nop/channel instructions.  
3053
3054 @item K
3055 A signed 10-bit constant for most arithmetic instructions.  
3056
3057 @item M
3058 A signed 16 bit immediate for @code{stop}.  
3059
3060 @item N
3061 An unsigned 16-bit constant for @code{iohl} and @code{fsmbi}.  
3062
3063 @item O
3064 An unsigned 7-bit constant whose 3 least significant bits are 0.  
3065
3066 @item P
3067 An unsigned 3-bit constant for 16-byte rotates and shifts 
3068
3069 @item R
3070 Call operand, reg, for indirect calls 
3071
3072 @item S
3073 Call operand, symbol, for relative calls.  
3074
3075 @item T
3076 Call operand, const_int, for absolute calls.  
3077
3078 @item U
3079 An immediate which can be loaded with the il/ila/ilh/ilhu instructions.  const_int is sign extended to 128 bit.  
3080
3081 @item W
3082 An immediate for shift and rotate instructions.  const_int is treated as a 32 bit value.  
3083
3084 @item Y
3085 An immediate for and/xor/or instructions.  const_int is sign extended as a 128 bit.  
3086
3087 @item Z
3088 An immediate for the @code{iohl} instruction.  const_int is sign extended to 128 bit.  
3089
3090 @end table
3091
3092 @item S/390 and zSeries---@file{config/s390/s390.h}
3093 @table @code
3094 @item a
3095 Address register (general purpose register except r0)
3096
3097 @item c
3098 Condition code register
3099
3100 @item d
3101 Data register (arbitrary general purpose register)
3102
3103 @item f
3104 Floating-point register
3105
3106 @item I
3107 Unsigned 8-bit constant (0--255)
3108
3109 @item J
3110 Unsigned 12-bit constant (0--4095)
3111
3112 @item K
3113 Signed 16-bit constant (@minus{}32768--32767)
3114
3115 @item L
3116 Value appropriate as displacement.
3117 @table @code
3118 @item (0..4095)
3119 for short displacement
3120 @item (@minus{}524288..524287)
3121 for long displacement
3122 @end table
3123
3124 @item M
3125 Constant integer with a value of 0x7fffffff.
3126
3127 @item N
3128 Multiple letter constraint followed by 4 parameter letters.
3129 @table @code
3130 @item 0..9:
3131 number of the part counting from most to least significant
3132 @item H,Q:
3133 mode of the part
3134 @item D,S,H:
3135 mode of the containing operand
3136 @item 0,F:
3137 value of the other parts (F---all bits set)
3138 @end table
3139 The constraint matches if the specified part of a constant
3140 has a value different from its other parts.
3141
3142 @item Q
3143 Memory reference without index register and with short displacement.
3144
3145 @item R
3146 Memory reference with index register and short displacement.
3147
3148 @item S
3149 Memory reference without index register but with long displacement.
3150
3151 @item T
3152 Memory reference with index register and long displacement.
3153
3154 @item U
3155 Pointer with short displacement.
3156
3157 @item W
3158 Pointer with long displacement.
3159
3160 @item Y
3161 Shift count operand.
3162
3163 @end table
3164
3165 @item Score family---@file{config/score/score.h}
3166 @table @code
3167 @item d
3168 Registers from r0 to r32.
3169
3170 @item e
3171 Registers from r0 to r16.
3172
3173 @item t
3174 r8---r11 or r22---r27 registers.
3175
3176 @item h
3177 hi register.
3178
3179 @item l
3180 lo register.
3181
3182 @item x
3183 hi + lo register.
3184
3185 @item q
3186 cnt register.
3187
3188 @item y
3189 lcb register.
3190
3191 @item z
3192 scb register.
3193
3194 @item a
3195 cnt + lcb + scb register.
3196
3197 @item c
3198 cr0---cr15 register.
3199
3200 @item b
3201 cp1 registers.
3202
3203 @item f
3204 cp2 registers.
3205
3206 @item i
3207 cp3 registers.
3208
3209 @item j
3210 cp1 + cp2 + cp3 registers.
3211
3212 @item I
3213 High 16-bit constant (32-bit constant with 16 LSBs zero).
3214
3215 @item J
3216 Unsigned 5 bit integer (in the range 0 to 31).
3217
3218 @item K
3219 Unsigned 16 bit integer (in the range 0 to 65535).
3220
3221 @item L
3222 Signed 16 bit integer (in the range @minus{}32768 to 32767).
3223
3224 @item M
3225 Unsigned 14 bit integer (in the range 0 to 16383).
3226
3227 @item N
3228 Signed 14 bit integer (in the range @minus{}8192 to 8191).
3229
3230 @item Z
3231 Any SYMBOL_REF.
3232 @end table
3233
3234 @item Xstormy16---@file{config/stormy16/stormy16.h}
3235 @table @code
3236 @item a
3237 Register r0.
3238
3239 @item b
3240 Register r1.
3241
3242 @item c
3243 Register r2.
3244
3245 @item d
3246 Register r8.
3247
3248 @item e
3249 Registers r0 through r7.
3250
3251 @item t
3252 Registers r0 and r1.
3253
3254 @item y
3255 The carry register.
3256
3257 @item z
3258 Registers r8 and r9.
3259
3260 @item I
3261 A constant between 0 and 3 inclusive.
3262
3263 @item J
3264 A constant that has exactly one bit set.
3265
3266 @item K
3267 A constant that has exactly one bit clear.
3268
3269 @item L
3270 A constant between 0 and 255 inclusive.
3271
3272 @item M
3273 A constant between @minus{}255 and 0 inclusive.
3274
3275 @item N
3276 A constant between @minus{}3 and 0 inclusive.
3277
3278 @item O
3279 A constant between 1 and 4 inclusive.
3280
3281 @item P
3282 A constant between @minus{}4 and @minus{}1 inclusive.
3283
3284 @item Q
3285 A memory reference that is a stack push.
3286
3287 @item R
3288 A memory reference that is a stack pop.
3289
3290 @item S
3291 A memory reference that refers to a constant address of known value.
3292
3293 @item T
3294 The register indicated by Rx (not implemented yet).
3295
3296 @item U
3297 A constant that is not between 2 and 15 inclusive.
3298
3299 @item Z
3300 The constant 0.
3301
3302 @end table
3303
3304 @item Xtensa---@file{config/xtensa/constraints.md}
3305 @table @code
3306 @item a
3307 General-purpose 32-bit register
3308
3309 @item b
3310 One-bit boolean register
3311
3312 @item A
3313 MAC16 40-bit accumulator register
3314
3315 @item I
3316 Signed 12-bit integer constant, for use in MOVI instructions
3317
3318 @item J
3319 Signed 8-bit integer constant, for use in ADDI instructions
3320
3321 @item K
3322 Integer constant valid for BccI instructions
3323
3324 @item L
3325 Unsigned constant valid for BccUI instructions
3326
3327 @end table
3328
3329 @end table
3330
3331 @ifset INTERNALS
3332 @node Disable Insn Alternatives
3333 @subsection Disable insn alternatives using the @code{enabled} attribute
3334 @cindex enabled
3335
3336 The @code{enabled} insn attribute may be used to disable certain insn
3337 alternatives for machine-specific reasons.  This is useful when adding
3338 new instructions to an existing pattern which are only available for
3339 certain cpu architecture levels as specified with the @code{-march=}
3340 option.
3341
3342 If an insn alternative is disabled, then it will never be used.  The
3343 compiler treats the constraints for the disabled alternative as
3344 unsatisfiable.
3345
3346 In order to make use of the @code{enabled} attribute a back end has to add
3347 in the machine description files:
3348
3349 @enumerate
3350 @item
3351 A definition of the @code{enabled} insn attribute.  The attribute is
3352 defined as usual using the @code{define_attr} command.  This
3353 definition should be based on other insn attributes and/or target flags.
3354 The @code{enabled} attribute is a numeric attribute and should evaluate to
3355 @code{(const_int 1)} for an enabled alternative and to
3356 @code{(const_int 0)} otherwise.
3357 @item
3358 A definition of another insn attribute used to describe for what
3359 reason an insn alternative might be available or
3360 not.  E.g. @code{cpu_facility} as in the example below.
3361 @item
3362 An assignment for the second attribute to each insn definition
3363 combining instructions which are not all available under the same
3364 circumstances.  (Note: It obviously only makes sense for definitions
3365 with more than one alternative.  Otherwise the insn pattern should be
3366 disabled or enabled using the insn condition.)
3367 @end enumerate
3368
3369 E.g. the following two patterns could easily be merged using the @code{enabled}
3370 attribute:
3371
3372 @smallexample
3373
3374 (define_insn "*movdi_old"
3375   [(set (match_operand:DI 0 "register_operand" "=d")
3376         (match_operand:DI 1 "register_operand" " d"))]
3377   "!TARGET_NEW"
3378   "lgr %0,%1")
3379
3380 (define_insn "*movdi_new"
3381   [(set (match_operand:DI 0 "register_operand" "=d,f,d")
3382         (match_operand:DI 1 "register_operand" " d,d,f"))]
3383   "TARGET_NEW"
3384   "@@
3385    lgr  %0,%1
3386    ldgr %0,%1
3387    lgdr %0,%1")
3388
3389 @end smallexample
3390
3391 to:
3392
3393 @smallexample
3394
3395 (define_insn "*movdi_combined"
3396   [(set (match_operand:DI 0 "register_operand" "=d,f,d")
3397         (match_operand:DI 1 "register_operand" " d,d,f"))]
3398   ""
3399   "@@
3400    lgr  %0,%1
3401    ldgr %0,%1
3402    lgdr %0,%1"
3403   [(set_attr "cpu_facility" "*,new,new")])
3404
3405 @end smallexample
3406
3407 with the @code{enabled} attribute defined like this:
3408
3409 @smallexample
3410
3411 (define_attr "cpu_facility" "standard,new" (const_string "standard"))
3412
3413 (define_attr "enabled" ""
3414   (cond [(eq_attr "cpu_facility" "standard") (const_int 1)
3415          (and (eq_attr "cpu_facility" "new")
3416               (ne (symbol_ref "TARGET_NEW") (const_int 0)))
3417          (const_int 1)]
3418         (const_int 0)))
3419
3420 @end smallexample
3421
3422 @end ifset
3423
3424 @ifset INTERNALS
3425 @node Define Constraints
3426 @subsection Defining Machine-Specific Constraints
3427 @cindex defining constraints
3428 @cindex constraints, defining
3429
3430 Machine-specific constraints fall into two categories: register and
3431 non-register constraints.  Within the latter category, constraints
3432 which allow subsets of all possible memory or address operands should
3433 be specially marked, to give @code{reload} more information.
3434
3435 Machine-specific constraints can be given names of arbitrary length,
3436 but they must be entirely composed of letters, digits, underscores
3437 (@samp{_}), and angle brackets (@samp{< >}).  Like C identifiers, they
3438 must begin with a letter or underscore. 
3439
3440 In order to avoid ambiguity in operand constraint strings, no
3441 constraint can have a name that begins with any other constraint's
3442 name.  For example, if @code{x} is defined as a constraint name,
3443 @code{xy} may not be, and vice versa.  As a consequence of this rule,
3444 no constraint may begin with one of the generic constraint letters:
3445 @samp{E F V X g i m n o p r s}.
3446
3447 Register constraints correspond directly to register classes.
3448 @xref{Register Classes}.  There is thus not much flexibility in their
3449 definitions.
3450
3451 @deffn {MD Expression} define_register_constraint name regclass docstring
3452 All three arguments are string constants.
3453 @var{name} is the name of the constraint, as it will appear in
3454 @code{match_operand} expressions.  If @var{name} is a multi-letter
3455 constraint its length shall be the same for all constraints starting
3456 with the same letter.  @var{regclass} can be either the
3457 name of the corresponding register class (@pxref{Register Classes}),
3458 or a C expression which evaluates to the appropriate register class.
3459 If it is an expression, it must have no side effects, and it cannot
3460 look at the operand.  The usual use of expressions is to map some
3461 register constraints to @code{NO_REGS} when the register class
3462 is not available on a given subarchitecture.
3463
3464 @var{docstring} is a sentence documenting the meaning of the
3465 constraint.  Docstrings are explained further below.
3466 @end deffn
3467
3468 Non-register constraints are more like predicates: the constraint
3469 definition gives a Boolean expression which indicates whether the
3470 constraint matches.
3471
3472 @deffn {MD Expression} define_constraint name docstring exp
3473 The @var{name} and @var{docstring} arguments are the same as for
3474 @code{define_register_constraint}, but note that the docstring comes
3475 immediately after the name for these expressions.  @var{exp} is an RTL
3476 expression, obeying the same rules as the RTL expressions in predicate
3477 definitions.  @xref{Defining Predicates}, for details.  If it
3478 evaluates true, the constraint matches; if it evaluates false, it
3479 doesn't. Constraint expressions should indicate which RTL codes they
3480 might match, just like predicate expressions.
3481
3482 @code{match_test} C expressions have access to the
3483 following variables:
3484
3485 @table @var
3486 @item op
3487 The RTL object defining the operand.
3488 @item mode
3489 The machine mode of @var{op}.
3490 @item ival
3491 @samp{INTVAL (@var{op})}, if @var{op} is a @code{const_int}.
3492 @item hval
3493 @samp{CONST_DOUBLE_HIGH (@var{op})}, if @var{op} is an integer
3494 @code{const_double}.
3495 @item lval
3496 @samp{CONST_DOUBLE_LOW (@var{op})}, if @var{op} is an integer
3497 @code{const_double}.
3498 @item rval
3499 @samp{CONST_DOUBLE_REAL_VALUE (@var{op})}, if @var{op} is a floating-point
3500 @code{const_double}.
3501 @end table
3502
3503 The @var{*val} variables should only be used once another piece of the
3504 expression has verified that @var{op} is the appropriate kind of RTL
3505 object.
3506 @end deffn
3507
3508 Most non-register constraints should be defined with
3509 @code{define_constraint}.  The remaining two definition expressions
3510 are only appropriate for constraints that should be handled specially
3511 by @code{reload} if they fail to match.
3512
3513 @deffn {MD Expression} define_memory_constraint name docstring exp
3514 Use this expression for constraints that match a subset of all memory
3515 operands: that is, @code{reload} can make them match by converting the
3516 operand to the form @samp{@w{(mem (reg @var{X}))}}, where @var{X} is a
3517 base register (from the register class specified by
3518 @code{BASE_REG_CLASS}, @pxref{Register Classes}).
3519
3520 For example, on the S/390, some instructions do not accept arbitrary
3521 memory references, but only those that do not make use of an index
3522 register.  The constraint letter @samp{Q} is defined to represent a
3523 memory address of this type.  If @samp{Q} is defined with
3524 @code{define_memory_constraint}, a @samp{Q} constraint can handle any
3525 memory operand, because @code{reload} knows it can simply copy the
3526 memory address into a base register if required.  This is analogous to
3527 the way an @samp{o} constraint can handle any memory operand.
3528
3529 The syntax and semantics are otherwise identical to
3530 @code{define_constraint}.
3531 @end deffn
3532
3533 @deffn {MD Expression} define_address_constraint name docstring exp
3534 Use this expression for constraints that match a subset of all address
3535 operands: that is, @code{reload} can make the constraint match by
3536 converting the operand to the form @samp{@w{(reg @var{X})}}, again
3537 with @var{X} a base register.
3538
3539 Constraints defined with @code{define_address_constraint} can only be
3540 used with the @code{address_operand} predicate, or machine-specific
3541 predicates that work the same way.  They are treated analogously to
3542 the generic @samp{p} constraint.
3543
3544 The syntax and semantics are otherwise identical to
3545 @code{define_constraint}.
3546 @end deffn
3547
3548 For historical reasons, names beginning with the letters @samp{G H}
3549 are reserved for constraints that match only @code{const_double}s, and
3550 names beginning with the letters @samp{I J K L M N O P} are reserved
3551 for constraints that match only @code{const_int}s.  This may change in
3552 the future.  For the time being, constraints with these names must be
3553 written in a stylized form, so that @code{genpreds} can tell you did
3554 it correctly:
3555
3556 @smallexample
3557 @group
3558 (define_constraint "[@var{GHIJKLMNOP}]@dots{}"
3559   "@var{doc}@dots{}"
3560   (and (match_code "const_int")  ; @r{@code{const_double} for G/H}
3561        @var{condition}@dots{}))            ; @r{usually a @code{match_test}}
3562 @end group
3563 @end smallexample
3564 @c the semicolons line up in the formatted manual
3565
3566 It is fine to use names beginning with other letters for constraints
3567 that match @code{const_double}s or @code{const_int}s.
3568
3569 Each docstring in a constraint definition should be one or more complete
3570 sentences, marked up in Texinfo format.  @emph{They are currently unused.}
3571 In the future they will be copied into the GCC manual, in @ref{Machine
3572 Constraints}, replacing the hand-maintained tables currently found in
3573 that section.  Also, in the future the compiler may use this to give
3574 more helpful diagnostics when poor choice of @code{asm} constraints
3575 causes a reload failure.
3576
3577 If you put the pseudo-Texinfo directive @samp{@@internal} at the
3578 beginning of a docstring, then (in the future) it will appear only in
3579 the internals manual's version of the machine-specific constraint tables.
3580 Use this for constraints that should not appear in @code{asm} statements.
3581
3582 @node C Constraint Interface
3583 @subsection Testing constraints from C
3584 @cindex testing constraints
3585 @cindex constraints, testing
3586
3587 It is occasionally useful to test a constraint from C code rather than
3588 implicitly via the constraint string in a @code{match_operand}.  The
3589 generated file @file{tm_p.h} declares a few interfaces for working
3590 with machine-specific constraints.  None of these interfaces work with
3591 the generic constraints described in @ref{Simple Constraints}.  This
3592 may change in the future.
3593
3594 @strong{Warning:} @file{tm_p.h} may declare other functions that
3595 operate on constraints, besides the ones documented here.  Do not use
3596 those functions from machine-dependent code.  They exist to implement
3597 the old constraint interface that machine-independent components of
3598 the compiler still expect.  They will change or disappear in the
3599 future.
3600
3601 Some valid constraint names are not valid C identifiers, so there is a
3602 mangling scheme for referring to them from C@.  Constraint names that
3603 do not contain angle brackets or underscores are left unchanged.
3604 Underscores are doubled, each @samp{<} is replaced with @samp{_l}, and
3605 each @samp{>} with @samp{_g}.  Here are some examples:
3606
3607 @c the @c's prevent double blank lines in the printed manual.
3608 @example
3609 @multitable {Original} {Mangled}
3610 @item @strong{Original} @tab @strong{Mangled}  @c
3611 @item @code{x}     @tab @code{x}       @c
3612 @item @code{P42x}  @tab @code{P42x}    @c
3613 @item @code{P4_x}  @tab @code{P4__x}   @c
3614 @item @code{P4>x}  @tab @code{P4_gx}   @c
3615 @item @code{P4>>}  @tab @code{P4_g_g}  @c
3616 @item @code{P4_g>} @tab @code{P4__g_g} @c
3617 @end multitable
3618 @end example
3619
3620 Throughout this section, the variable @var{c} is either a constraint
3621 in the abstract sense, or a constant from @code{enum constraint_num};
3622 the variable @var{m} is a mangled constraint name (usually as part of
3623 a larger identifier).
3624
3625 @deftp Enum constraint_num
3626 For each machine-specific constraint, there is a corresponding
3627 enumeration constant: @samp{CONSTRAINT_} plus the mangled name of the
3628 constraint.  Functions that take an @code{enum constraint_num} as an
3629 argument expect one of these constants.
3630
3631 Machine-independent constraints do not have associated constants.
3632 This may change in the future.
3633 @end deftp
3634
3635 @deftypefun {inline bool} satisfies_constraint_@var{m} (rtx @var{exp})
3636 For each machine-specific, non-register constraint @var{m}, there is
3637 one of these functions; it returns @code{true} if @var{exp} satisfies the
3638 constraint.  These functions are only visible if @file{rtl.h} was included
3639 before @file{tm_p.h}.
3640 @end deftypefun
3641
3642 @deftypefun bool constraint_satisfied_p (rtx @var{exp}, enum constraint_num @var{c})
3643 Like the @code{satisfies_constraint_@var{m}} functions, but the
3644 constraint to test is given as an argument, @var{c}.  If @var{c}
3645 specifies a register constraint, this function will always return
3646 @code{false}.
3647 @end deftypefun
3648
3649 @deftypefun {enum reg_class} regclass_for_constraint (enum constraint_num @var{c})
3650 Returns the register class associated with @var{c}.  If @var{c} is not
3651 a register constraint, or those registers are not available for the
3652 currently selected subtarget, returns @code{NO_REGS}.
3653 @end deftypefun
3654
3655 Here is an example use of @code{satisfies_constraint_@var{m}}.  In
3656 peephole optimizations (@pxref{Peephole Definitions}), operand
3657 constraint strings are ignored, so if there are relevant constraints,
3658 they must be tested in the C condition.  In the example, the
3659 optimization is applied if operand 2 does @emph{not} satisfy the
3660 @samp{K} constraint.  (This is a simplified version of a peephole
3661 definition from the i386 machine description.)
3662
3663 @smallexample
3664 (define_peephole2
3665   [(match_scratch:SI 3 "r")
3666    (set (match_operand:SI 0 "register_operand" "")
3667         (mult:SI (match_operand:SI 1 "memory_operand" "")
3668                  (match_operand:SI 2 "immediate_operand" "")))]
3669
3670   "!satisfies_constraint_K (operands[2])"
3671
3672   [(set (match_dup 3) (match_dup 1))
3673    (set (match_dup 0) (mult:SI (match_dup 3) (match_dup 2)))]
3674
3675   "")
3676 @end smallexample
3677
3678 @node Standard Names
3679 @section Standard Pattern Names For Generation
3680 @cindex standard pattern names
3681 @cindex pattern names
3682 @cindex names, pattern
3683
3684 Here is a table of the instruction names that are meaningful in the RTL
3685 generation pass of the compiler.  Giving one of these names to an
3686 instruction pattern tells the RTL generation pass that it can use the
3687 pattern to accomplish a certain task.
3688
3689 @table @asis
3690 @cindex @code{mov@var{m}} instruction pattern
3691 @item @samp{mov@var{m}}
3692 Here @var{m} stands for a two-letter machine mode name, in lowercase.
3693 This instruction pattern moves data with that machine mode from operand
3694 1 to operand 0.  For example, @samp{movsi} moves full-word data.
3695
3696 If operand 0 is a @code{subreg} with mode @var{m} of a register whose
3697 own mode is wider than @var{m}, the effect of this instruction is
3698 to store the specified value in the part of the register that corresponds
3699 to mode @var{m}.  Bits outside of @var{m}, but which are within the
3700 same target word as the @code{subreg} are undefined.  Bits which are
3701 outside the target word are left unchanged.
3702
3703 This class of patterns is special in several ways.  First of all, each
3704 of these names up to and including full word size @emph{must} be defined,
3705 because there is no other way to copy a datum from one place to another.
3706 If there are patterns accepting operands in larger modes,
3707 @samp{mov@var{m}} must be defined for integer modes of those sizes.
3708
3709 Second, these patterns are not used solely in the RTL generation pass.
3710 Even the reload pass can generate move insns to copy values from stack
3711 slots into temporary registers.  When it does so, one of the operands is
3712 a hard register and the other is an operand that can need to be reloaded
3713 into a register.
3714
3715 @findex force_reg
3716 Therefore, when given such a pair of operands, the pattern must generate
3717 RTL which needs no reloading and needs no temporary registers---no
3718 registers other than the operands.  For example, if you support the
3719 pattern with a @code{define_expand}, then in such a case the
3720 @code{define_expand} mustn't call @code{force_reg} or any other such
3721 function which might generate new pseudo registers.
3722
3723 This requirement exists even for subword modes on a RISC machine where
3724 fetching those modes from memory normally requires several insns and
3725 some temporary registers.
3726
3727 @findex change_address
3728 During reload a memory reference with an invalid address may be passed
3729 as an operand.  Such an address will be replaced with a valid address
3730 later in the reload pass.  In this case, nothing may be done with the
3731 address except to use it as it stands.  If it is copied, it will not be
3732 replaced with a valid address.  No attempt should be made to make such
3733 an address into a valid address and no routine (such as
3734 @code{change_address}) that will do so may be called.  Note that
3735 @code{general_operand} will fail when applied to such an address.
3736
3737 @findex reload_in_progress
3738 The global variable @code{reload_in_progress} (which must be explicitly
3739 declared if required) can be used to determine whether such special
3740 handling is required.
3741
3742 The variety of operands that have reloads depends on the rest of the
3743 machine description, but typically on a RISC machine these can only be
3744 pseudo registers that did not get hard registers, while on other
3745 machines explicit memory references will get optional reloads.
3746
3747 If a scratch register is required to move an object to or from memory,
3748 it can be allocated using @code{gen_reg_rtx} prior to life analysis.
3749
3750 If there are cases which need scratch registers during or after reload,
3751 you must provide an appropriate secondary_reload target hook.
3752
3753 @findex can_create_pseudo_p
3754 The macro @code{can_create_pseudo_p} can be used to determine if it
3755 is unsafe to create new pseudo registers.  If this variable is nonzero, then
3756 it is unsafe to call @code{gen_reg_rtx} to allocate a new pseudo.
3757
3758 The constraints on a @samp{mov@var{m}} must permit moving any hard
3759 register to any other hard register provided that
3760 @code{HARD_REGNO_MODE_OK} permits mode @var{m} in both registers and
3761 @code{TARGET_REGISTER_MOVE_COST} applied to their classes returns a value
3762 of 2.
3763
3764 It is obligatory to support floating point @samp{mov@var{m}}
3765 instructions into and out of any registers that can hold fixed point
3766 values, because unions and structures (which have modes @code{SImode} or
3767 @code{DImode}) can be in those registers and they may have floating
3768 point members.
3769
3770 There may also be a need to support fixed point @samp{mov@var{m}}
3771 instructions in and out of floating point registers.  Unfortunately, I
3772 have forgotten why this was so, and I don't know whether it is still
3773 true.  If @code{HARD_REGNO_MODE_OK} rejects fixed point values in
3774 floating point registers, then the constraints of the fixed point
3775 @samp{mov@var{m}} instructions must be designed to avoid ever trying to
3776 reload into a floating point register.
3777
3778 @cindex @code{reload_in} instruction pattern
3779 @cindex @code{reload_out} instruction pattern
3780 @item @samp{reload_in@var{m}}
3781 @itemx @samp{reload_out@var{m}}
3782 These named patterns have been obsoleted by the target hook
3783 @code{secondary_reload}.
3784
3785 Like @samp{mov@var{m}}, but used when a scratch register is required to
3786 move between operand 0 and operand 1.  Operand 2 describes the scratch
3787 register.  See the discussion of the @code{SECONDARY_RELOAD_CLASS}
3788 macro in @pxref{Register Classes}.
3789
3790 There are special restrictions on the form of the @code{match_operand}s
3791 used in these patterns.  First, only the predicate for the reload
3792 operand is examined, i.e., @code{reload_in} examines operand 1, but not
3793 the predicates for operand 0 or 2.  Second, there may be only one
3794 alternative in the constraints.  Third, only a single register class
3795 letter may be used for the constraint; subsequent constraint letters
3796 are ignored.  As a special exception, an empty constraint string
3797 matches the @code{ALL_REGS} register class.  This may relieve ports
3798 of the burden of defining an @code{ALL_REGS} constraint letter just
3799 for these patterns.
3800
3801 @cindex @code{movstrict@var{m}} instruction pattern
3802 @item @samp{movstrict@var{m}}
3803 Like @samp{mov@var{m}} except that if operand 0 is a @code{subreg}
3804 with mode @var{m} of a register whose natural mode is wider,
3805 the @samp{movstrict@var{m}} instruction is guaranteed not to alter
3806 any of the register except the part which belongs to mode @var{m}.
3807
3808 @cindex @code{movmisalign@var{m}} instruction pattern
3809 @item @samp{movmisalign@var{m}}
3810 This variant of a move pattern is designed to load or store a value
3811 from a memory address that is not naturally aligned for its mode.
3812 For a store, the memory will be in operand 0; for a load, the memory
3813 will be in operand 1.  The other operand is guaranteed not to be a
3814 memory, so that it's easy to tell whether this is a load or store.
3815
3816 This pattern is used by the autovectorizer, and when expanding a
3817 @code{MISALIGNED_INDIRECT_REF} expression.
3818
3819 @cindex @code{load_multiple} instruction pattern
3820 @item @samp{load_multiple}
3821 Load several consecutive memory locations into consecutive registers.
3822 Operand 0 is the first of the consecutive registers, operand 1
3823 is the first memory location, and operand 2 is a constant: the
3824 number of consecutive registers.
3825
3826 Define this only if the target machine really has such an instruction;
3827 do not define this if the most efficient way of loading consecutive
3828 registers from memory is to do them one at a time.
3829
3830 On some machines, there are restrictions as to which consecutive
3831 registers can be stored into memory, such as particular starting or
3832 ending register numbers or only a range of valid counts.  For those
3833 machines, use a @code{define_expand} (@pxref{Expander Definitions})
3834 and make the pattern fail if the restrictions are not met.
3835
3836 Write the generated insn as a @code{parallel} with elements being a
3837 @code{set} of one register from the appropriate memory location (you may
3838 also need @code{use} or @code{clobber} elements).  Use a
3839 @code{match_parallel} (@pxref{RTL Template}) to recognize the insn.  See
3840 @file{rs6000.md} for examples of the use of this insn pattern.
3841
3842 @cindex @samp{store_multiple} instruction pattern
3843 @item @samp{store_multiple}
3844 Similar to @samp{load_multiple}, but store several consecutive registers
3845 into consecutive memory locations.  Operand 0 is the first of the
3846 consecutive memory locations, operand 1 is the first register, and
3847 operand 2 is a constant: the number of consecutive registers.
3848
3849 @cindex @code{vec_set@var{m}} instruction pattern
3850 @item @samp{vec_set@var{m}}
3851 Set given field in the vector value.  Operand 0 is the vector to modify,
3852 operand 1 is new value of field and operand 2 specify the field index.
3853
3854 @cindex @code{vec_extract@var{m}} instruction pattern
3855 @item @samp{vec_extract@var{m}}
3856 Extract given field from the vector value.  Operand 1 is the vector, operand 2
3857 specify field index and operand 0 place to store value into.
3858
3859 @cindex @code{vec_extract_even@var{m}} instruction pattern
3860 @item @samp{vec_extract_even@var{m}}
3861 Extract even elements from the input vectors (operand 1 and operand 2). 
3862 The even elements of operand 2 are concatenated to the even elements of operand
3863 1 in their original order. The result is stored in operand 0. 
3864 The output and input vectors should have the same modes. 
3865
3866 @cindex @code{vec_extract_odd@var{m}} instruction pattern
3867 @item @samp{vec_extract_odd@var{m}}
3868 Extract odd elements from the input vectors (operand 1 and operand 2). 
3869 The odd elements of operand 2 are concatenated to the odd elements of operand 
3870 1 in their original order. The result is stored in operand 0.
3871 The output and input vectors should have the same modes.
3872
3873 @cindex @code{vec_interleave_high@var{m}} instruction pattern
3874 @item @samp{vec_interleave_high@var{m}}
3875 Merge high elements of the two input vectors into the output vector. The output
3876 and input vectors should have the same modes (@code{N} elements). The high
3877 @code{N/2} elements of the first input vector are interleaved with the high
3878 @code{N/2} elements of the second input vector.
3879
3880 @cindex @code{vec_interleave_low@var{m}} instruction pattern
3881 @item @samp{vec_interleave_low@var{m}}
3882 Merge low elements of the two input vectors into the output vector. The output
3883 and input vectors should have the same modes (@code{N} elements). The low
3884 @code{N/2} elements of the first input vector are interleaved with the low 
3885 @code{N/2} elements of the second input vector.
3886
3887 @cindex @code{vec_init@var{m}} instruction pattern
3888 @item @samp{vec_init@var{m}}
3889 Initialize the vector to given values.  Operand 0 is the vector to initialize
3890 and operand 1 is parallel containing values for individual fields.
3891
3892 @cindex @code{push@var{m}1} instruction pattern
3893 @item @samp{push@var{m}1}
3894 Output a push instruction.  Operand 0 is value to push.  Used only when
3895 @code{PUSH_ROUNDING} is defined.  For historical reason, this pattern may be
3896 missing and in such case an @code{mov} expander is used instead, with a
3897 @code{MEM} expression forming the push operation.  The @code{mov} expander
3898 method is deprecated.
3899
3900 @cindex @code{add@var{m}3} instruction pattern
3901 @item @samp{add@var{m}3}
3902 Add operand 2 and operand 1, storing the result in operand 0.  All operands
3903 must have mode @var{m}.  This can be used even on two-address machines, by
3904 means of constraints requiring operands 1 and 0 to be the same location.
3905
3906 @cindex @code{ssadd@var{m}3} instruction pattern
3907 @cindex @code{usadd@var{m}3} instruction pattern
3908 @cindex @code{sub@var{m}3} instruction pattern
3909 @cindex @code{sssub@var{m}3} instruction pattern
3910 @cindex @code{ussub@var{m}3} instruction pattern
3911 @cindex @code{mul@var{m}3} instruction pattern
3912 @cindex @code{ssmul@var{m}3} instruction pattern
3913 @cindex @code{usmul@var{m}3} instruction pattern
3914 @cindex @code{div@var{m}3} instruction pattern
3915 @cindex @code{ssdiv@var{m}3} instruction pattern
3916 @cindex @code{udiv@var{m}3} instruction pattern
3917 @cindex @code{usdiv@var{m}3} instruction pattern
3918 @cindex @code{mod@var{m}3} instruction pattern
3919 @cindex @code{umod@var{m}3} instruction pattern
3920 @cindex @code{umin@var{m}3} instruction pattern
3921 @cindex @code{umax@var{m}3} instruction pattern
3922 @cindex @code{and@var{m}3} instruction pattern
3923 @cindex @code{ior@var{m}3} instruction pattern
3924 @cindex @code{xor@var{m}3} instruction pattern
3925 @item @samp{ssadd@var{m}3}, @samp{usadd@var{m}3}
3926 @item @samp{sub@var{m}3}, @samp{sssub@var{m}3}, @samp{ussub@var{m}3}
3927 @item @samp{mul@var{m}3}, @samp{ssmul@var{m}3}, @samp{usmul@var{m}3}
3928 @itemx @samp{div@var{m}3}, @samp{ssdiv@var{m}3}
3929 @itemx @samp{udiv@var{m}3}, @samp{usdiv@var{m}3}
3930 @itemx @samp{mod@var{m}3}, @samp{umod@var{m}3}
3931 @itemx @samp{umin@var{m}3}, @samp{umax@var{m}3}
3932 @itemx @samp{and@var{m}3}, @samp{ior@var{m}3}, @samp{xor@var{m}3}
3933 Similar, for other arithmetic operations.
3934
3935 @cindex @code{fma@var{m}4} instruction pattern
3936 @item @samp{fma@var{m}4}
3937 Multiply operand 2 and operand 1, then add operand 3, storing the
3938 result in operand 0.  All operands must have mode @var{m}.  This
3939 pattern is used to implement the @code{fma}, @code{fmaf}, and
3940 @code{fmal} builtin functions from the ISO C99 standard.  The
3941 @code{fma} operation may produce different results than doing the
3942 multiply followed by the add if the machine does not perform a
3943 rounding step between the operations.
3944
3945 @cindex @code{fms@var{m}4} instruction pattern
3946 @item @samp{fms@var{m}4}
3947 Like @code{fma@var{m}4}, except operand 3 subtracted from the
3948 product instead of added to the product.  This is represented
3949 in the rtl as
3950
3951 @smallexample
3952 (fma:@var{m} @var{op1} @var{op2} (neg:@var{m} @var{op3}))
3953 @end smallexample
3954
3955 @cindex @code{fnma@var{m}4} instruction pattern
3956 @item @samp{fnma@var{m}4}
3957 Like @code{fma@var{m}4} except that the intermediate product
3958 is negated before being added to operand 3.  This is represented
3959 in the rtl as
3960
3961 @smallexample
3962 (fma:@var{m} (neg:@var{m} @var{op1}) @var{op2} @var{op3})
3963 @end smallexample
3964
3965 @cindex @code{fnms@var{m}4} instruction pattern
3966 @item @samp{fnms@var{m}4}
3967 Like @code{fms@var{m}4} except that the intermediate product
3968 is negated before subtracting operand 3.  This is represented
3969 in the rtl as
3970
3971 @smallexample
3972 (fma:@var{m} (neg:@var{m} @var{op1}) @var{op2} (neg:@var{m} @var{op3}))
3973 @end smallexample
3974
3975 @cindex @code{min@var{m}3} instruction pattern
3976 @cindex @code{max@var{m}3} instruction pattern
3977 @item @samp{smin@var{m}3}, @samp{smax@var{m}3}
3978 Signed minimum and maximum operations.  When used with floating point,
3979 if both operands are zeros, or if either operand is @code{NaN}, then
3980 it is unspecified which of the two operands is returned as the result.
3981
3982 @cindex @code{reduc_smin_@var{m}} instruction pattern
3983 @cindex @code{reduc_smax_@var{m}} instruction pattern
3984 @item @samp{reduc_smin_@var{m}}, @samp{reduc_smax_@var{m}}
3985 Find the signed minimum/maximum of the elements of a vector. The vector is
3986 operand 1, and the scalar result is stored in the least significant bits of
3987 operand 0 (also a vector). The output and input vector should have the same
3988 modes.
3989
3990 @cindex @code{reduc_umin_@var{m}} instruction pattern
3991 @cindex @code{reduc_umax_@var{m}} instruction pattern
3992 @item @samp{reduc_umin_@var{m}}, @samp{reduc_umax_@var{m}}
3993 Find the unsigned minimum/maximum of the elements of a vector. The vector is
3994 operand 1, and the scalar result is stored in the least significant bits of
3995 operand 0 (also a vector). The output and input vector should have the same
3996 modes.
3997
3998 @cindex @code{reduc_splus_@var{m}} instruction pattern
3999 @item @samp{reduc_splus_@var{m}}
4000 Compute the sum of the signed elements of a vector. The vector is operand 1,
4001 and the scalar result is stored in the least significant bits of operand 0
4002 (also a vector). The output and input vector should have the same modes.
4003
4004 @cindex @code{reduc_uplus_@var{m}} instruction pattern
4005 @item @samp{reduc_uplus_@var{m}}
4006 Compute the sum of the unsigned elements of a vector. The vector is operand 1,
4007 and the scalar result is stored in the least significant bits of operand 0
4008 (also a vector). The output and input vector should have the same modes.
4009
4010 @cindex @code{sdot_prod@var{m}} instruction pattern
4011 @item @samp{sdot_prod@var{m}}
4012 @cindex @code{udot_prod@var{m}} instruction pattern
4013 @item @samp{udot_prod@var{m}}
4014 Compute the sum of the products of two signed/unsigned elements. 
4015 Operand 1 and operand 2 are of the same mode. Their product, which is of a 
4016 wider mode, is computed and added to operand 3. Operand 3 is of a mode equal or 
4017 wider than the mode of the product. The result is placed in operand 0, which
4018 is of the same mode as operand 3. 
4019
4020 @cindex @code{ssum_widen@var{m3}} instruction pattern
4021 @item @samp{ssum_widen@var{m3}}
4022 @cindex @code{usum_widen@var{m3}} instruction pattern
4023 @item @samp{usum_widen@var{m3}}
4024 Operands 0 and 2 are of the same mode, which is wider than the mode of 
4025 operand 1. Add operand 1 to operand 2 and place the widened result in
4026 operand 0. (This is used express accumulation of elements into an accumulator
4027 of a wider mode.)
4028
4029 @cindex @code{vec_shl_@var{m}} instruction pattern
4030 @cindex @code{vec_shr_@var{m}} instruction pattern
4031 @item @samp{vec_shl_@var{m}}, @samp{vec_shr_@var{m}}
4032 Whole vector left/right shift in bits.
4033 Operand 1 is a vector to be shifted.
4034 Operand 2 is an integer shift amount in bits.
4035 Operand 0 is where the resulting shifted vector is stored.
4036 The output and input vectors should have the same modes.
4037
4038 @cindex @code{vec_pack_trunc_@var{m}} instruction pattern
4039 @item @samp{vec_pack_trunc_@var{m}}
4040 Narrow (demote) and merge the elements of two vectors. Operands 1 and 2
4041 are vectors of the same mode having N integral or floating point elements
4042 of size S@.  Operand 0 is the resulting vector in which 2*N elements of
4043 size N/2 are concatenated after narrowing them down using truncation.
4044
4045 @cindex @code{vec_pack_ssat_@var{m}} instruction pattern
4046 @cindex @code{vec_pack_usat_@var{m}} instruction pattern
4047 @item @samp{vec_pack_ssat_@var{m}}, @samp{vec_pack_usat_@var{m}}
4048 Narrow (demote) and merge the elements of two vectors.  Operands 1 and 2
4049 are vectors of the same mode having N integral elements of size S.
4050 Operand 0 is the resulting vector in which the elements of the two input
4051 vectors are concatenated after narrowing them down using signed/unsigned
4052 saturating arithmetic.
4053
4054 @cindex @code{vec_pack_sfix_trunc_@var{m}} instruction pattern
4055 @cindex @code{vec_pack_ufix_trunc_@var{m}} instruction pattern
4056 @item @samp{vec_pack_sfix_trunc_@var{m}}, @samp{vec_pack_ufix_trunc_@var{m}}
4057 Narrow, convert to signed/unsigned integral type and merge the elements
4058 of two vectors.  Operands 1 and 2 are vectors of the same mode having N
4059 floating point elements of size S@.  Operand 0 is the resulting vector
4060 in which 2*N elements of size N/2 are concatenated.
4061
4062 @cindex @code{vec_unpacks_hi_@var{m}} instruction pattern
4063 @cindex @code{vec_unpacks_lo_@var{m}} instruction pattern
4064 @item @samp{vec_unpacks_hi_@var{m}}, @samp{vec_unpacks_lo_@var{m}}
4065 Extract and widen (promote) the high/low part of a vector of signed
4066 integral or floating point elements.  The input vector (operand 1) has N
4067 elements of size S@.  Widen (promote) the high/low elements of the vector
4068 using signed or floating point extension and place the resulting N/2
4069 values of size 2*S in the output vector (operand 0).
4070
4071 @cindex @code{vec_unpacku_hi_@var{m}} instruction pattern
4072 @cindex @code{vec_unpacku_lo_@var{m}} instruction pattern
4073 @item @samp{vec_unpacku_hi_@var{m}}, @samp{vec_unpacku_lo_@var{m}}
4074 Extract and widen (promote) the high/low part of a vector of unsigned
4075 integral elements.  The input vector (operand 1) has N elements of size S.
4076 Widen (promote) the high/low elements of the vector using zero extension and
4077 place the resulting N/2 values of size 2*S in the output vector (operand 0).
4078
4079 @cindex @code{vec_unpacks_float_hi_@var{m}} instruction pattern
4080 @cindex @code{vec_unpacks_float_lo_@var{m}} instruction pattern
4081 @cindex @code{vec_unpacku_float_hi_@var{m}} instruction pattern
4082 @cindex @code{vec_unpacku_float_lo_@var{m}} instruction pattern
4083 @item @samp{vec_unpacks_float_hi_@var{m}}, @samp{vec_unpacks_float_lo_@var{m}}
4084 @itemx @samp{vec_unpacku_float_hi_@var{m}}, @samp{vec_unpacku_float_lo_@var{m}}
4085 Extract, convert to floating point type and widen the high/low part of a
4086 vector of signed/unsigned integral elements.  The input vector (operand 1)
4087 has N elements of size S@.  Convert the high/low elements of the vector using
4088 floating point conversion and place the resulting N/2 values of size 2*S in
4089 the output vector (operand 0).
4090
4091 @cindex @code{vec_widen_umult_hi_@var{m}} instruction pattern
4092 @cindex @code{vec_widen_umult_lo__@var{m}} instruction pattern
4093 @cindex @code{vec_widen_smult_hi_@var{m}} instruction pattern
4094 @cindex @code{vec_widen_smult_lo_@var{m}} instruction pattern
4095 @item @samp{vec_widen_umult_hi_@var{m}}, @samp{vec_widen_umult_lo_@var{m}}
4096 @itemx @samp{vec_widen_smult_hi_@var{m}}, @samp{vec_widen_smult_lo_@var{m}}
4097 Signed/Unsigned widening multiplication.  The two inputs (operands 1 and 2)
4098 are vectors with N signed/unsigned elements of size S@.  Multiply the high/low
4099 elements of the two vectors, and put the N/2 products of size 2*S in the
4100 output vector (operand 0).
4101
4102 @cindex @code{mulhisi3} instruction pattern
4103 @item @samp{mulhisi3}
4104 Multiply operands 1 and 2, which have mode @code{HImode}, and store
4105 a @code{SImode} product in operand 0.
4106
4107 @cindex @code{mulqihi3} instruction pattern
4108 @cindex @code{mulsidi3} instruction pattern
4109 @item @samp{mulqihi3}, @samp{mulsidi3}
4110 Similar widening-multiplication instructions of other widths.
4111
4112 @cindex @code{umulqihi3} instruction pattern
4113 @cindex @code{umulhisi3} instruction pattern
4114 @cindex @code{umulsidi3} instruction pattern
4115 @item @samp{umulqihi3}, @samp{umulhisi3}, @samp{umulsidi3}
4116 Similar widening-multiplication instructions that do unsigned
4117 multiplication.
4118
4119 @cindex @code{usmulqihi3} instruction pattern
4120 @cindex @code{usmulhisi3} instruction pattern
4121 @cindex @code{usmulsidi3} instruction pattern
4122 @item @samp{usmulqihi3}, @samp{usmulhisi3}, @samp{usmulsidi3}
4123 Similar widening-multiplication instructions that interpret the first
4124 operand as unsigned and the second operand as signed, then do a signed
4125 multiplication.
4126
4127 @cindex @code{smul@var{m}3_highpart} instruction pattern
4128 @item @samp{smul@var{m}3_highpart}
4129 Perform a signed multiplication of operands 1 and 2, which have mode
4130 @var{m}, and store the most significant half of the product in operand 0.
4131 The least significant half of the product is discarded.
4132
4133 @cindex @code{umul@var{m}3_highpart} instruction pattern
4134 @item @samp{umul@var{m}3_highpart}
4135 Similar, but the multiplication is unsigned.
4136
4137 @cindex @code{madd@var{m}@var{n}4} instruction pattern
4138 @item @samp{madd@var{m}@var{n}4}
4139 Multiply operands 1 and 2, sign-extend them to mode @var{n}, add
4140 operand 3, and store the result in operand 0.  Operands 1 and 2
4141 have mode @var{m} and operands 0 and 3 have mode @var{n}.
4142 Both modes must be integer or fixed-point modes and @var{n} must be twice
4143 the size of @var{m}.
4144
4145 In other words, @code{madd@var{m}@var{n}4} is like
4146 @code{mul@var{m}@var{n}3} except that it also adds operand 3.
4147
4148 These instructions are not allowed to @code{FAIL}.
4149
4150 @cindex @code{umadd@var{m}@var{n}4} instruction pattern
4151 @item @samp{umadd@var{m}@var{n}4}
4152 Like @code{madd@var{m}@var{n}4}, but zero-extend the multiplication
4153 operands instead of sign-extending them.
4154
4155 @cindex @code{ssmadd@var{m}@var{n}4} instruction pattern
4156 @item @samp{ssmadd@var{m}@var{n}4}
4157 Like @code{madd@var{m}@var{n}4}, but all involved operations must be
4158 signed-saturating.
4159
4160 @cindex @code{usmadd@var{m}@var{n}4} instruction pattern
4161 @item @samp{usmadd@var{m}@var{n}4}
4162 Like @code{umadd@var{m}@var{n}4}, but all involved operations must be
4163 unsigned-saturating.
4164
4165 @cindex @code{msub@var{m}@var{n}4} instruction pattern
4166 @item @samp{msub@var{m}@var{n}4}
4167 Multiply operands 1 and 2, sign-extend them to mode @var{n}, subtract the
4168 result from operand 3, and store the result in operand 0.  Operands 1 and 2
4169 have mode @var{m} and operands 0 and 3 have mode @var{n}.
4170 Both modes must be integer or fixed-point modes and @var{n} must be twice
4171 the size of @var{m}.
4172
4173 In other words, @code{msub@var{m}@var{n}4} is like
4174 @code{mul@var{m}@var{n}3} except that it also subtracts the result
4175 from operand 3.
4176
4177 These instructions are not allowed to @code{FAIL}.
4178
4179 @cindex @code{umsub@var{m}@var{n}4} instruction pattern
4180 @item @samp{umsub@var{m}@var{n}4}
4181 Like @code{msub@var{m}@var{n}4}, but zero-extend the multiplication
4182 operands instead of sign-extending them.
4183
4184 @cindex @code{ssmsub@var{m}@var{n}4} instruction pattern
4185 @item @samp{ssmsub@var{m}@var{n}4}
4186 Like @code{msub@var{m}@var{n}4}, but all involved operations must be
4187 signed-saturating.
4188
4189 @cindex @code{usmsub@var{m}@var{n}4} instruction pattern
4190 @item @samp{usmsub@var{m}@var{n}4}
4191 Like @code{umsub@var{m}@var{n}4}, but all involved operations must be
4192 unsigned-saturating.
4193
4194 @cindex @code{divmod@var{m}4} instruction pattern
4195 @item @samp{divmod@var{m}4}
4196 Signed division that produces both a quotient and a remainder.
4197 Operand 1 is divided by operand 2 to produce a quotient stored
4198 in operand 0 and a remainder stored in operand 3.
4199
4200 For machines with an instruction that produces both a quotient and a
4201 remainder, provide a pattern for @samp{divmod@var{m}4} but do not
4202 provide patterns for @samp{div@var{m}3} and @samp{mod@var{m}3}.  This
4203 allows optimization in the relatively common case when both the quotient
4204 and remainder are computed.
4205
4206 If an instruction that just produces a quotient or just a remainder
4207 exists and is more efficient than the instruction that produces both,
4208 write the output routine of @samp{divmod@var{m}4} to call
4209 @code{find_reg_note} and look for a @code{REG_UNUSED} note on the
4210 quotient or remainder and generate the appropriate instruction.
4211
4212 @cindex @code{udivmod@var{m}4} instruction pattern
4213 @item @samp{udivmod@var{m}4}
4214 Similar, but does unsigned division.
4215
4216 @anchor{shift patterns}
4217 @cindex @code{ashl@var{m}3} instruction pattern
4218 @cindex @code{ssashl@var{m}3} instruction pattern
4219 @cindex @code{usashl@var{m}3} instruction pattern
4220 @item @samp{ashl@var{m}3}, @samp{ssashl@var{m}3}, @samp{usashl@var{m}3}
4221 Arithmetic-shift operand 1 left by a number of bits specified by operand
4222 2, and store the result in operand 0.  Here @var{m} is the mode of
4223 operand 0 and operand 1; operand 2's mode is specified by the
4224 instruction pattern, and the compiler will convert the operand to that
4225 mode before generating the instruction.  The meaning of out-of-range shift
4226 counts can optionally be specified by @code{TARGET_SHIFT_TRUNCATION_MASK}.
4227 @xref{TARGET_SHIFT_TRUNCATION_MASK}.  Operand 2 is always a scalar type.
4228
4229 @cindex @code{ashr@var{m}3} instruction pattern
4230 @cindex @code{lshr@var{m}3} instruction pattern
4231 @cindex @code{rotl@var{m}3} instruction pattern
4232 @cindex @code{rotr@var{m}3} instruction pattern
4233 @item @samp{ashr@var{m}3}, @samp{lshr@var{m}3}, @samp{rotl@var{m}3}, @samp{rotr@var{m}3}
4234 Other shift and rotate instructions, analogous to the
4235 @code{ashl@var{m}3} instructions.  Operand 2 is always a scalar type.
4236
4237 @cindex @code{vashl@var{m}3} instruction pattern
4238 @cindex @code{vashr@var{m}3} instruction pattern
4239 @cindex @code{vlshr@var{m}3} instruction pattern
4240 @cindex @code{vrotl@var{m}3} instruction pattern
4241 @cindex @code{vrotr@var{m}3} instruction pattern
4242 @item @samp{vashl@var{m}3}, @samp{vashr@var{m}3}, @samp{vlshr@var{m}3}, @samp{vrotl@var{m}3}, @samp{vrotr@var{m}3}
4243 Vector shift and rotate instructions that take vectors as operand 2
4244 instead of a scalar type.
4245
4246 @cindex @code{neg@var{m}2} instruction pattern
4247 @cindex @code{ssneg@var{m}2} instruction pattern
4248 @cindex @code{usneg@var{m}2} instruction pattern
4249 @item @samp{neg@var{m}2}, @samp{ssneg@var{m}2}, @samp{usneg@var{m}2}
4250 Negate operand 1 and store the result in operand 0.
4251
4252 @cindex @code{abs@var{m}2} instruction pattern
4253 @item @samp{abs@var{m}2}
4254 Store the absolute value of operand 1 into operand 0.
4255
4256 @cindex @code{sqrt@var{m}2} instruction pattern
4257 @item @samp{sqrt@var{m}2}
4258 Store the square root of operand 1 into operand 0.
4259
4260 The @code{sqrt} built-in function of C always uses the mode which
4261 corresponds to the C data type @code{double} and the @code{sqrtf}
4262 built-in function uses the mode which corresponds to the C data
4263 type @code{float}.
4264
4265 @cindex @code{fmod@var{m}3} instruction pattern
4266 @item @samp{fmod@var{m}3}
4267 Store the remainder of dividing operand 1 by operand 2 into
4268 operand 0, rounded towards zero to an integer.
4269
4270 The @code{fmod} built-in function of C always uses the mode which
4271 corresponds to the C data type @code{double} and the @code{fmodf}
4272 built-in function uses the mode which corresponds to the C data
4273 type @code{float}.
4274
4275 @cindex @code{remainder@var{m}3} instruction pattern
4276 @item @samp{remainder@var{m}3}
4277 Store the remainder of dividing operand 1 by operand 2 into
4278 operand 0, rounded to the nearest integer.
4279
4280 The @code{remainder} built-in function of C always uses the mode
4281 which corresponds to the C data type @code{double} and the
4282 @code{remainderf} built-in function uses the mode which corresponds
4283 to the C data type @code{float}.
4284
4285 @cindex @code{cos@var{m}2} instruction pattern
4286 @item @samp{cos@var{m}2}
4287 Store the cosine of operand 1 into operand 0.
4288
4289 The @code{cos} built-in function of C always uses the mode which
4290 corresponds to the C data type @code{double} and the @code{cosf}
4291 built-in function uses the mode which corresponds to the C data
4292 type @code{float}.
4293
4294 @cindex @code{sin@var{m}2} instruction pattern
4295 @item @samp{sin@var{m}2}
4296 Store the sine of operand 1 into operand 0.
4297
4298 The @code{sin} built-in function of C always uses the mode which
4299 corresponds to the C data type @code{double} and the @code{sinf}
4300 built-in function uses the mode which corresponds to the C data
4301 type @code{float}.
4302
4303 @cindex @code{exp@var{m}2} instruction pattern
4304 @item @samp{exp@var{m}2}
4305 Store the exponential of operand 1 into operand 0.
4306
4307 The @code{exp} built-in function of C always uses the mode which
4308 corresponds to the C data type @code{double} and the @code{expf}
4309 built-in function uses the mode which corresponds to the C data
4310 type @code{float}.
4311
4312 @cindex @code{log@var{m}2} instruction pattern
4313 @item @samp{log@var{m}2}
4314 Store the natural logarithm of operand 1 into operand 0.
4315
4316 The @code{log} built-in function of C always uses the mode which
4317 corresponds to the C data type @code{double} and the @code{logf}
4318 built-in function uses the mode which corresponds to the C data
4319 type @code{float}.
4320
4321 @cindex @code{pow@var{m}3} instruction pattern
4322 @item @samp{pow@var{m}3}
4323 Store the value of operand 1 raised to the exponent operand 2
4324 into operand 0.
4325
4326 The @code{pow} built-in function of C always uses the mode which
4327 corresponds to the C data type @code{double} and the @code{powf}
4328 built-in function uses the mode which corresponds to the C data
4329 type @code{float}.
4330
4331 @cindex @code{atan2@var{m}3} instruction pattern
4332 @item @samp{atan2@var{m}3}
4333 Store the arc tangent (inverse tangent) of operand 1 divided by
4334 operand 2 into operand 0, using the signs of both arguments to
4335 determine the quadrant of the result.
4336
4337 The @code{atan2} built-in function of C always uses the mode which
4338 corresponds to the C data type @code{double} and the @code{atan2f}
4339 built-in function uses the mode which corresponds to the C data
4340 type @code{float}.
4341
4342 @cindex @code{floor@var{m}2} instruction pattern
4343 @item @samp{floor@var{m}2}
4344 Store the largest integral value not greater than argument.
4345
4346 The @code{floor} built-in function of C always uses the mode which
4347 corresponds to the C data type @code{double} and the @code{floorf}
4348 built-in function uses the mode which corresponds to the C data
4349 type @code{float}.
4350
4351 @cindex @code{btrunc@var{m}2} instruction pattern
4352 @item @samp{btrunc@var{m}2}
4353 Store the argument rounded to integer towards zero.
4354
4355 The @code{trunc} built-in function of C always uses the mode which
4356 corresponds to the C data type @code{double} and the @code{truncf}
4357 built-in function uses the mode which corresponds to the C data
4358 type @code{float}.
4359
4360 @cindex @code{round@var{m}2} instruction pattern
4361 @item @samp{round@var{m}2}
4362 Store the argument rounded to integer away from zero.
4363
4364 The @code{round} built-in function of C always uses the mode which
4365 corresponds to the C data type @code{double} and the @code{roundf}
4366 built-in function uses the mode which corresponds to the C data
4367 type @code{float}.
4368
4369 @cindex @code{ceil@var{m}2} instruction pattern
4370 @item @samp{ceil@var{m}2}
4371 Store the argument rounded to integer away from zero.
4372
4373 The @code{ceil} built-in function of C always uses the mode which
4374 corresponds to the C data type @code{double} and the @code{ceilf}
4375 built-in function uses the mode which corresponds to the C data
4376 type @code{float}.
4377
4378 @cindex @code{nearbyint@var{m}2} instruction pattern
4379 @item @samp{nearbyint@var{m}2}
4380 Store the argument rounded according to the default rounding mode
4381
4382 The @code{nearbyint} built-in function of C always uses the mode which
4383 corresponds to the C data type @code{double} and the @code{nearbyintf}
4384 built-in function uses the mode which corresponds to the C data
4385 type @code{float}.
4386
4387 @cindex @code{rint@var{m}2} instruction pattern
4388 @item @samp{rint@var{m}2}
4389 Store the argument rounded according to the default rounding mode and
4390 raise the inexact exception when the result differs in value from
4391 the argument
4392
4393 The @code{rint} built-in function of C always uses the mode which
4394 corresponds to the C data type @code{double} and the @code{rintf}
4395 built-in function uses the mode which corresponds to the C data
4396 type @code{float}.
4397
4398 @cindex @code{lrint@var{m}@var{n}2}
4399 @item @samp{lrint@var{m}@var{n}2}
4400 Convert operand 1 (valid for floating point mode @var{m}) to fixed
4401 point mode @var{n} as a signed number according to the current
4402 rounding mode and store in operand 0 (which has mode @var{n}).
4403
4404 @cindex @code{lround@var{m}@var{n}2}
4405 @item @samp{lround@var{m}@var{n}2}
4406 Convert operand 1 (valid for floating point mode @var{m}) to fixed
4407 point mode @var{n} as a signed number rounding to nearest and away
4408 from zero and store in operand 0 (which has mode @var{n}).
4409
4410 @cindex @code{lfloor@var{m}@var{n}2}
4411 @item @samp{lfloor@var{m}@var{n}2}
4412 Convert operand 1 (valid for floating point mode @var{m}) to fixed
4413 point mode @var{n} as a signed number rounding down and store in
4414 operand 0 (which has mode @var{n}).
4415
4416 @cindex @code{lceil@var{m}@var{n}2}
4417 @item @samp{lceil@var{m}@var{n}2}
4418 Convert operand 1 (valid for floating point mode @var{m}) to fixed
4419 point mode @var{n} as a signed number rounding up and store in
4420 operand 0 (which has mode @var{n}).
4421
4422 @cindex @code{copysign@var{m}3} instruction pattern
4423 @item @samp{copysign@var{m}3}
4424 Store a value with the magnitude of operand 1 and the sign of operand
4425 2 into operand 0.
4426
4427 The @code{copysign} built-in function of C always uses the mode which
4428 corresponds to the C data type @code{double} and the @code{copysignf}
4429 built-in function uses the mode which corresponds to the C data
4430 type @code{float}.
4431
4432 @cindex @code{ffs@var{m}2} instruction pattern
4433 @item @samp{ffs@var{m}2}
4434 Store into operand 0 one plus the index of the least significant 1-bit
4435 of operand 1.  If operand 1 is zero, store zero.  @var{m} is the mode
4436 of operand 0; operand 1's mode is specified by the instruction
4437 pattern, and the compiler will convert the operand to that mode before
4438 generating the instruction.
4439
4440 The @code{ffs} built-in function of C always uses the mode which
4441 corresponds to the C data type @code{int}.
4442
4443 @cindex @code{clz@var{m}2} instruction pattern
4444 @item @samp{clz@var{m}2}
4445 Store into operand 0 the number of leading 0-bits in @var{x}, starting
4446 at the most significant bit position.  If @var{x} is 0, the
4447 @code{CLZ_DEFINED_VALUE_AT_ZERO} (@pxref{Misc}) macro defines if
4448 the result is undefined or has a useful value.
4449 @var{m} is the mode of operand 0; operand 1's mode is
4450 specified by the instruction pattern, and the compiler will convert the
4451 operand to that mode before generating the instruction.
4452
4453 @cindex @code{ctz@var{m}2} instruction pattern
4454 @item @samp{ctz@var{m}2}
4455 Store into operand 0 the number of trailing 0-bits in @var{x}, starting
4456 at the least significant bit position.  If @var{x} is 0, the
4457 @code{CTZ_DEFINED_VALUE_AT_ZERO} (@pxref{Misc}) macro defines if
4458 the result is undefined or has a useful value.
4459 @var{m} is the mode of operand 0; operand 1's mode is
4460 specified by the instruction pattern, and the compiler will convert the
4461 operand to that mode before generating the instruction.
4462
4463 @cindex @code{popcount@var{m}2} instruction pattern
4464 @item @samp{popcount@var{m}2}
4465 Store into operand 0 the number of 1-bits in @var{x}.  @var{m} is the
4466 mode of operand 0; operand 1's mode is specified by the instruction
4467 pattern, and the compiler will convert the operand to that mode before
4468 generating the instruction.
4469
4470 @cindex @code{parity@var{m}2} instruction pattern
4471 @item @samp{parity@var{m}2}
4472 Store into operand 0 the parity of @var{x}, i.e.@: the number of 1-bits
4473 in @var{x} modulo 2.  @var{m} is the mode of operand 0; operand 1's mode
4474 is specified by the instruction pattern, and the compiler will convert
4475 the operand to that mode before generating the instruction.
4476
4477 @cindex @code{one_cmpl@var{m}2} instruction pattern
4478 @item @samp{one_cmpl@var{m}2}
4479 Store the bitwise-complement of operand 1 into operand 0.
4480
4481 @cindex @code{movmem@var{m}} instruction pattern
4482 @item @samp{movmem@var{m}}
4483 Block move instruction.  The destination and source blocks of memory
4484 are the first two operands, and both are @code{mem:BLK}s with an
4485 address in mode @code{Pmode}.
4486
4487 The number of bytes to move is the third operand, in mode @var{m}.
4488 Usually, you specify @code{word_mode} for @var{m}.  However, if you can
4489 generate better code knowing the range of valid lengths is smaller than
4490 those representable in a full word, you should provide a pattern with a
4491 mode corresponding to the range of values you can handle efficiently
4492 (e.g., @code{QImode} for values in the range 0--127; note we avoid numbers
4493 that appear negative) and also a pattern with @code{word_mode}.
4494
4495 The fourth operand is the known shared alignment of the source and
4496 destination, in the form of a @code{const_int} rtx.  Thus, if the
4497 compiler knows that both source and destination are word-aligned,
4498 it may provide the value 4 for this operand.
4499
4500 Optional operands 5 and 6 specify expected alignment and size of block
4501 respectively.  The expected alignment differs from alignment in operand 4
4502 in a way that the blocks are not required to be aligned according to it in
4503 all cases. This expected alignment is also in bytes, just like operand 4.
4504 Expected size, when unknown, is set to @code{(const_int -1)}.
4505
4506 Descriptions of multiple @code{movmem@var{m}} patterns can only be
4507 beneficial if the patterns for smaller modes have fewer restrictions
4508 on their first, second and fourth operands.  Note that the mode @var{m}
4509 in @code{movmem@var{m}} does not impose any restriction on the mode of
4510 individually moved data units in the block.
4511
4512 These patterns need not give special consideration to the possibility
4513 that the source and destination strings might overlap.
4514
4515 @cindex @code{movstr} instruction pattern
4516 @item @samp{movstr}
4517 String copy instruction, with @code{stpcpy} semantics.  Operand 0 is
4518 an output operand in mode @code{Pmode}.  The addresses of the
4519 destination and source strings are operands 1 and 2, and both are
4520 @code{mem:BLK}s with addresses in mode @code{Pmode}.  The execution of
4521 the expansion of this pattern should store in operand 0 the address in
4522 which the @code{NUL} terminator was stored in the destination string.
4523
4524 @cindex @code{setmem@var{m}} instruction pattern
4525 @item @samp{setmem@var{m}}
4526 Block set instruction.  The destination string is the first operand,
4527 given as a @code{mem:BLK} whose address is in mode @code{Pmode}.  The
4528 number of bytes to set is the second operand, in mode @var{m}.  The value to
4529 initialize the memory with is the third operand. Targets that only support the
4530 clearing of memory should reject any value that is not the constant 0.  See
4531 @samp{movmem@var{m}} for a discussion of the choice of mode.
4532
4533 The fourth operand is the known alignment of the destination, in the form
4534 of a @code{const_int} rtx.  Thus, if the compiler knows that the
4535 destination is word-aligned, it may provide the value 4 for this
4536 operand.
4537
4538 Optional operands 5 and 6 specify expected alignment and size of block
4539 respectively.  The expected alignment differs from alignment in operand 4
4540 in a way that the blocks are not required to be aligned according to it in
4541 all cases. This expected alignment is also in bytes, just like operand 4.
4542 Expected size, when unknown, is set to @code{(const_int -1)}.
4543
4544 The use for multiple @code{setmem@var{m}} is as for @code{movmem@var{m}}.
4545
4546 @cindex @code{cmpstrn@var{m}} instruction pattern
4547 @item @samp{cmpstrn@var{m}}
4548 String compare instruction, with five operands.  Operand 0 is the output;
4549 it has mode @var{m}.  The remaining four operands are like the operands
4550 of @samp{movmem@var{m}}.  The two memory blocks specified are compared
4551 byte by byte in lexicographic order starting at the beginning of each
4552 string.  The instruction is not allowed to prefetch more than one byte
4553 at a time since either string may end in the first byte and reading past
4554 that may access an invalid page or segment and cause a fault.  The
4555 effect of the instruction is to store a value in operand 0 whose sign
4556 indicates the result of the comparison.
4557
4558 @cindex @code{cmpstr@var{m}} instruction pattern
4559 @item @samp{cmpstr@var{m}}
4560 String compare instruction, without known maximum length.  Operand 0 is the
4561 output; it has mode @var{m}.  The second and third operand are the blocks of
4562 memory to be compared; both are @code{mem:BLK} with an address in mode
4563 @code{Pmode}.
4564
4565 The fourth operand is the known shared alignment of the source and
4566 destination, in the form of a @code{const_int} rtx.  Thus, if the
4567 compiler knows that both source and destination are word-aligned,
4568 it may provide the value 4 for this operand.
4569
4570 The two memory blocks specified are compared byte by byte in lexicographic
4571 order starting at the beginning of each string.  The instruction is not allowed
4572 to prefetch more than one byte at a time since either string may end in the
4573 first byte and reading past that may access an invalid page or segment and
4574 cause a fault.  The effect of the instruction is to store a value in operand 0
4575 whose sign indicates the result of the comparison.
4576
4577 @cindex @code{cmpmem@var{m}} instruction pattern
4578 @item @samp{cmpmem@var{m}}
4579 Block compare instruction, with five operands like the operands
4580 of @samp{cmpstr@var{m}}.  The two memory blocks specified are compared
4581 byte by byte in lexicographic order starting at the beginning of each
4582 block.  Unlike @samp{cmpstr@var{m}} the instruction can prefetch
4583 any bytes in the two memory blocks.  The effect of the instruction is
4584 to store a value in operand 0 whose sign indicates the result of the
4585 comparison.
4586
4587 @cindex @code{strlen@var{m}} instruction pattern
4588 @item @samp{strlen@var{m}}
4589 Compute the length of a string, with three operands.
4590 Operand 0 is the result (of mode @var{m}), operand 1 is
4591 a @code{mem} referring to the first character of the string,
4592 operand 2 is the character to search for (normally zero),
4593 and operand 3 is a constant describing the known alignment
4594 of the beginning of the string.
4595
4596 @cindex @code{float@var{m}@var{n}2} instruction pattern
4597 @item @samp{float@var{m}@var{n}2}
4598 Convert signed integer operand 1 (valid for fixed point mode @var{m}) to
4599 floating point mode @var{n} and store in operand 0 (which has mode
4600 @var{n}).
4601
4602 @cindex @code{floatuns@var{m}@var{n}2} instruction pattern
4603 @item @samp{floatuns@var{m}@var{n}2}
4604 Convert unsigned integer operand 1 (valid for fixed point mode @var{m})
4605 to floating point mode @var{n} and store in operand 0 (which has mode
4606 @var{n}).
4607
4608 @cindex @code{fix@var{m}@var{n}2} instruction pattern
4609 @item @samp{fix@var{m}@var{n}2}
4610 Convert operand 1 (valid for floating point mode @var{m}) to fixed
4611 point mode @var{n} as a signed number and store in operand 0 (which
4612 has mode @var{n}).  This instruction's result is defined only when
4613 the value of operand 1 is an integer.
4614
4615 If the machine description defines this pattern, it also needs to
4616 define the @code{ftrunc} pattern.
4617
4618 @cindex @code{fixuns@var{m}@var{n}2} instruction pattern
4619 @item @samp{fixuns@var{m}@var{n}2}
4620 Convert operand 1 (valid for floating point mode @var{m}) to fixed
4621 point mode @var{n} as an unsigned number and store in operand 0 (which
4622 has mode @var{n}).  This instruction's result is defined only when the
4623 value of operand 1 is an integer.
4624
4625 @cindex @code{ftrunc@var{m}2} instruction pattern
4626 @item @samp{ftrunc@var{m}2}
4627 Convert operand 1 (valid for floating point mode @var{m}) to an
4628 integer value, still represented in floating point mode @var{m}, and
4629 store it in operand 0 (valid for floating point mode @var{m}).
4630
4631 @cindex @code{fix_trunc@var{m}@var{n}2} instruction pattern
4632 @item @samp{fix_trunc@var{m}@var{n}2}
4633 Like @samp{fix@var{m}@var{n}2} but works for any floating point value
4634 of mode @var{m} by converting the value to an integer.
4635
4636 @cindex @code{fixuns_trunc@var{m}@var{n}2} instruction pattern
4637 @item @samp{fixuns_trunc@var{m}@var{n}2}
4638 Like @samp{fixuns@var{m}@var{n}2} but works for any floating point
4639 value of mode @var{m} by converting the value to an integer.
4640
4641 @cindex @code{trunc@var{m}@var{n}2} instruction pattern
4642 @item @samp{trunc@var{m}@var{n}2}
4643 Truncate operand 1 (valid for mode @var{m}) to mode @var{n} and
4644 store in operand 0 (which has mode @var{n}).  Both modes must be fixed
4645 point or both floating point.
4646
4647 @cindex @code{extend@var{m}@var{n}2} instruction pattern
4648 @item @samp{extend@var{m}@var{n}2}
4649 Sign-extend operand 1 (valid for mode @var{m}) to mode @var{n} and
4650 store in operand 0 (which has mode @var{n}).  Both modes must be fixed
4651 point or both floating point.
4652
4653 @cindex @code{zero_extend@var{m}@var{n}2} instruction pattern
4654 @item @samp{zero_extend@var{m}@var{n}2}
4655 Zero-extend operand 1 (valid for mode @var{m}) to mode @var{n} and
4656 store in operand 0 (which has mode @var{n}).  Both modes must be fixed
4657 point.
4658
4659 @cindex @code{fract@var{m}@var{n}2} instruction pattern
4660 @item @samp{fract@var{m}@var{n}2}
4661 Convert operand 1 of mode @var{m} to mode @var{n} and store in
4662 operand 0 (which has mode @var{n}).  Mode @var{m} and mode @var{n}
4663 could be fixed-point to fixed-point, signed integer to fixed-point,
4664 fixed-point to signed integer, floating-point to fixed-point,
4665 or fixed-point to floating-point.
4666 When overflows or underflows happen, the results are undefined.
4667
4668 @cindex @code{satfract@var{m}@var{n}2} instruction pattern
4669 @item @samp{satfract@var{m}@var{n}2}
4670 Convert operand 1 of mode @var{m} to mode @var{n} and store in
4671 operand 0 (which has mode @var{n}).  Mode @var{m} and mode @var{n}
4672 could be fixed-point to fixed-point, signed integer to fixed-point,
4673 or floating-point to fixed-point.
4674 When overflows or underflows happen, the instruction saturates the
4675 results to the maximum or the minimum.
4676
4677 @cindex @code{fractuns@var{m}@var{n}2} instruction pattern
4678 @item @samp{fractuns@var{m}@var{n}2}
4679 Convert operand 1 of mode @var{m} to mode @var{n} and store in
4680 operand 0 (which has mode @var{n}).  Mode @var{m} and mode @var{n}
4681 could be unsigned integer to fixed-point, or
4682 fixed-point to unsigned integer.
4683 When overflows or underflows happen, the results are undefined.
4684
4685 @cindex @code{satfractuns@var{m}@var{n}2} instruction pattern
4686 @item @samp{satfractuns@var{m}@var{n}2}
4687 Convert unsigned integer operand 1 of mode @var{m} to fixed-point mode
4688 @var{n} and store in operand 0 (which has mode @var{n}).
4689 When overflows or underflows happen, the instruction saturates the
4690 results to the maximum or the minimum.
4691
4692 @cindex @code{extv} instruction pattern
4693 @item @samp{extv}
4694 Extract a bit-field from operand 1 (a register or memory operand), where
4695 operand 2 specifies the width in bits and operand 3 the starting bit,
4696 and store it in operand 0.  Operand 0 must have mode @code{word_mode}.
4697 Operand 1 may have mode @code{byte_mode} or @code{word_mode}; often
4698 @code{word_mode} is allowed only for registers.  Operands 2 and 3 must
4699 be valid for @code{word_mode}.
4700
4701 The RTL generation pass generates this instruction only with constants
4702 for operands 2 and 3 and the constant is never zero for operand 2.
4703
4704 The bit-field value is sign-extended to a full word integer
4705 before it is stored in operand 0.
4706
4707 @cindex @code{extzv} instruction pattern
4708 @item @samp{extzv}
4709 Like @samp{extv} except that the bit-field value is zero-extended.
4710
4711 @cindex @code{insv} instruction pattern
4712 @item @samp{insv}
4713 Store operand 3 (which must be valid for @code{word_mode}) into a
4714 bit-field in operand 0, where operand 1 specifies the width in bits and
4715 operand 2 the starting bit.  Operand 0 may have mode @code{byte_mode} or
4716 @code{word_mode}; often @code{word_mode} is allowed only for registers.
4717 Operands 1 and 2 must be valid for @code{word_mode}.
4718
4719 The RTL generation pass generates this instruction only with constants
4720 for operands 1 and 2 and the constant is never zero for operand 1.
4721
4722 @cindex @code{mov@var{mode}cc} instruction pattern
4723 @item @samp{mov@var{mode}cc}
4724 Conditionally move operand 2 or operand 3 into operand 0 according to the
4725 comparison in operand 1.  If the comparison is true, operand 2 is moved
4726 into operand 0, otherwise operand 3 is moved.
4727
4728 The mode of the operands being compared need not be the same as the operands
4729 being moved.  Some machines, sparc64 for example, have instructions that
4730 conditionally move an integer value based on the floating point condition
4731 codes and vice versa.
4732
4733 If the machine does not have conditional move instructions, do not
4734 define these patterns.
4735
4736 @cindex @code{add@var{mode}cc} instruction pattern
4737 @item @samp{add@var{mode}cc}
4738 Similar to @samp{mov@var{mode}cc} but for conditional addition.  Conditionally
4739 move operand 2 or (operands 2 + operand 3) into operand 0 according to the
4740 comparison in operand 1.  If the comparison is true, operand 2 is moved into
4741 operand 0, otherwise (operand 2 + operand 3) is moved.
4742
4743 @cindex @code{cstore@var{mode}4} instruction pattern
4744 @item @samp{cstore@var{mode}4}
4745 Store zero or nonzero in operand 0 according to whether a comparison
4746 is true.  Operand 1 is a comparison operator.  Operand 2 and operand 3
4747 are the first and second operand of the comparison, respectively.
4748 You specify the mode that operand 0 must have when you write the
4749 @code{match_operand} expression.  The compiler automatically sees which
4750 mode you have used and supplies an operand of that mode.
4751
4752 The value stored for a true condition must have 1 as its low bit, or
4753 else must be negative.  Otherwise the instruction is not suitable and
4754 you should omit it from the machine description.  You describe to the
4755 compiler exactly which value is stored by defining the macro
4756 @code{STORE_FLAG_VALUE} (@pxref{Misc}).  If a description cannot be
4757 found that can be used for all the possible comparison operators, you
4758 should pick one and use a @code{define_expand} to map all results
4759 onto the one you chose.
4760
4761 These operations may @code{FAIL}, but should do so only in relatively
4762 uncommon cases; if they would @code{FAIL} for common cases involving
4763 integer comparisons, it is best to restrict the predicates to not
4764 allow these operands.  Likewise if a given comparison operator will
4765 always fail, independent of the operands (for floating-point modes, the
4766 @code{ordered_comparison_operator} predicate is often useful in this case).
4767
4768 If this pattern is omitted, the compiler will generate a conditional
4769 branch---for example, it may copy a constant one to the target and branching
4770 around an assignment of zero to the target---or a libcall.  If the predicate
4771 for operand 1 only rejects some operators, it will also try reordering the
4772 operands and/or inverting the result value (e.g.@: by an exclusive OR).
4773 These possibilities could be cheaper or equivalent to the instructions
4774 used for the @samp{cstore@var{mode}4} pattern followed by those required
4775 to convert a positive result from @code{STORE_FLAG_VALUE} to 1; in this
4776 case, you can and should make operand 1's predicate reject some operators
4777 in the @samp{cstore@var{mode}4} pattern, or remove the pattern altogether
4778 from the machine description.
4779
4780 @cindex @code{cbranch@var{mode}4} instruction pattern
4781 @item @samp{cbranch@var{mode}4}
4782 Conditional branch instruction combined with a compare instruction.
4783 Operand 0 is a comparison operator.  Operand 1 and operand 2 are the
4784 first and second operands of the comparison, respectively.  Operand 3
4785 is a @code{label_ref} that refers to the label to jump to.
4786
4787 @cindex @code{jump} instruction pattern
4788 @item @samp{jump}
4789 A jump inside a function; an unconditional branch.  Operand 0 is the
4790 @code{label_ref} of the label to jump to.  This pattern name is mandatory
4791 on all machines.
4792
4793 @cindex @code{call} instruction pattern
4794 @item @samp{call}
4795 Subroutine call instruction returning no value.  Operand 0 is the
4796 function to call; operand 1 is the number of bytes of arguments pushed
4797 as a @code{const_int}; operand 2 is the number of registers used as
4798 operands.
4799
4800 On most machines, operand 2 is not actually stored into the RTL
4801 pattern.  It is supplied for the sake of some RISC machines which need
4802 to put this information into the assembler code; they can put it in
4803 the RTL instead of operand 1.
4804
4805 Operand 0 should be a @code{mem} RTX whose address is the address of the
4806 function.  Note, however, that this address can be a @code{symbol_ref}
4807 expression even if it would not be a legitimate memory address on the
4808 target machine.  If it is also not a valid argument for a call
4809 instruction, the pattern for this operation should be a
4810 @code{define_expand} (@pxref{Expander Definitions}) that places the
4811 address into a register and uses that register in the call instruction.
4812
4813 @cindex @code{call_value} instruction pattern
4814 @item @samp{call_value}
4815 Subroutine call instruction returning a value.  Operand 0 is the hard
4816 register in which the value is returned.  There are three more
4817 operands, the same as the three operands of the @samp{call}
4818 instruction (but with numbers increased by one).
4819
4820 Subroutines that return @code{BLKmode} objects use the @samp{call}
4821 insn.
4822
4823 @cindex @code{call_pop} instruction pattern
4824 @cindex @code{call_value_pop} instruction pattern
4825 @item @samp{call_pop}, @samp{call_value_pop}
4826 Similar to @samp{call} and @samp{call_value}, except used if defined and
4827 if @code{RETURN_POPS_ARGS} is nonzero.  They should emit a @code{parallel}
4828 that contains both the function call and a @code{set} to indicate the
4829 adjustment made to the frame pointer.
4830
4831 For machines where @code{RETURN_POPS_ARGS} can be nonzero, the use of these
4832 patterns increases the number of functions for which the frame pointer
4833 can be eliminated, if desired.
4834
4835 @cindex @code{untyped_call} instruction pattern
4836 @item @samp{untyped_call}
4837 Subroutine call instruction returning a value of any type.  Operand 0 is
4838 the function to call; operand 1 is a memory location where the result of
4839 calling the function is to be stored; operand 2 is a @code{parallel}
4840 expression where each element is a @code{set} expression that indicates
4841 the saving of a function return value into the result block.
4842
4843 This instruction pattern should be defined to support
4844 @code{__builtin_apply} on machines where special instructions are needed
4845 to call a subroutine with arbitrary arguments or to save the value
4846 returned.  This instruction pattern is required on machines that have
4847 multiple registers that can hold a return value
4848 (i.e.@: @code{FUNCTION_VALUE_REGNO_P} is true for more than one register).
4849
4850 @cindex @code{return} instruction pattern
4851 @item @samp{return}
4852 Subroutine return instruction.  This instruction pattern name should be
4853 defined only if a single instruction can do all the work of returning
4854 from a function.
4855
4856 Like the @samp{mov@var{m}} patterns, this pattern is also used after the
4857 RTL generation phase.  In this case it is to support machines where
4858 multiple instructions are usually needed to return from a function, but
4859 some class of functions only requires one instruction to implement a
4860 return.  Normally, the applicable functions are those which do not need
4861 to save any registers or allocate stack space.
4862
4863 @findex reload_completed
4864 @findex leaf_function_p
4865 For such machines, the condition specified in this pattern should only
4866 be true when @code{reload_completed} is nonzero and the function's
4867 epilogue would only be a single instruction.  For machines with register
4868 windows, the routine @code{leaf_function_p} may be used to determine if
4869 a register window push is required.
4870
4871 Machines that have conditional return instructions should define patterns
4872 such as
4873
4874 @smallexample
4875 (define_insn ""
4876   [(set (pc)
4877         (if_then_else (match_operator
4878                          0 "comparison_operator"
4879                          [(cc0) (const_int 0)])
4880                       (return)
4881                       (pc)))]
4882   "@var{condition}"
4883   "@dots{}")
4884 @end smallexample
4885
4886 where @var{condition} would normally be the same condition specified on the
4887 named @samp{return} pattern.
4888
4889 @cindex @code{untyped_return} instruction pattern
4890 @item @samp{untyped_return}
4891 Untyped subroutine return instruction.  This instruction pattern should
4892 be defined to support @code{__builtin_return} on machines where special
4893 instructions are needed to return a value of any type.
4894
4895 Operand 0 is a memory location where the result of calling a function
4896 with @code{__builtin_apply} is stored; operand 1 is a @code{parallel}
4897 expression where each element is a @code{set} expression that indicates
4898 the restoring of a function return value from the result block.
4899
4900 @cindex @code{nop} instruction pattern
4901 @item @samp{nop}
4902 No-op instruction.  This instruction pattern name should always be defined
4903 to output a no-op in assembler code.  @code{(const_int 0)} will do as an
4904 RTL pattern.
4905
4906 @cindex @code{indirect_jump} instruction pattern
4907 @item @samp{indirect_jump}
4908 An instruction to jump to an address which is operand zero.
4909 This pattern name is mandatory on all machines.
4910
4911 @cindex @code{casesi} instruction pattern
4912 @item @samp{casesi}
4913 Instruction to jump through a dispatch table, including bounds checking.
4914 This instruction takes five operands:
4915
4916 @enumerate
4917 @item
4918 The index to dispatch on, which has mode @code{SImode}.
4919
4920 @item
4921 The lower bound for indices in the table, an integer constant.
4922
4923 @item
4924 The total range of indices in the table---the largest index
4925 minus the smallest one (both inclusive).
4926
4927 @item
4928 A label that precedes the table itself.
4929
4930 @item
4931 A label to jump to if the index has a value outside the bounds.
4932 @end enumerate
4933
4934 The table is an @code{addr_vec} or @code{addr_diff_vec} inside of a
4935 @code{jump_insn}.  The number of elements in the table is one plus the
4936 difference between the upper bound and the lower bound.
4937
4938 @cindex @code{tablejump} instruction pattern
4939 @item @samp{tablejump}
4940 Instruction to jump to a variable address.  This is a low-level
4941 capability which can be used to implement a dispatch table when there
4942 is no @samp{casesi} pattern.
4943
4944 This pattern requires two operands: the address or offset, and a label
4945 which should immediately precede the jump table.  If the macro
4946 @code{CASE_VECTOR_PC_RELATIVE} evaluates to a nonzero value then the first
4947 operand is an offset which counts from the address of the table; otherwise,
4948 it is an absolute address to jump to.  In either case, the first operand has
4949 mode @code{Pmode}.
4950
4951 The @samp{tablejump} insn is always the last insn before the jump
4952 table it uses.  Its assembler code normally has no need to use the
4953 second operand, but you should incorporate it in the RTL pattern so
4954 that the jump optimizer will not delete the table as unreachable code.
4955
4956
4957 @cindex @code{decrement_and_branch_until_zero} instruction pattern
4958 @item @samp{decrement_and_branch_until_zero}
4959 Conditional branch instruction that decrements a register and
4960 jumps if the register is nonzero.  Operand 0 is the register to
4961 decrement and test; operand 1 is the label to jump to if the
4962 register is nonzero.  @xref{Looping Patterns}.
4963
4964 This optional instruction pattern is only used by the combiner,
4965 typically for loops reversed by the loop optimizer when strength
4966 reduction is enabled.
4967
4968 @cindex @code{doloop_end} instruction pattern
4969 @item @samp{doloop_end}
4970 Conditional branch instruction that decrements a register and jumps if
4971 the register is nonzero.  This instruction takes five operands: Operand
4972 0 is the register to decrement and test; operand 1 is the number of loop
4973 iterations as a @code{const_int} or @code{const0_rtx} if this cannot be
4974 determined until run-time; operand 2 is the actual or estimated maximum
4975 number of iterations as a @code{const_int}; operand 3 is the number of
4976 enclosed loops as a @code{const_int} (an innermost loop has a value of
4977 1); operand 4 is the label to jump to if the register is nonzero.
4978 @xref{Looping Patterns}.
4979
4980 This optional instruction pattern should be defined for machines with
4981 low-overhead looping instructions as the loop optimizer will try to
4982 modify suitable loops to utilize it.  If nested low-overhead looping is
4983 not supported, use a @code{define_expand} (@pxref{Expander Definitions})
4984 and make the pattern fail if operand 3 is not @code{const1_rtx}.
4985 Similarly, if the actual or estimated maximum number of iterations is
4986 too large for this instruction, make it fail.
4987
4988 @cindex @code{doloop_begin} instruction pattern
4989 @item @samp{doloop_begin}
4990 Companion instruction to @code{doloop_end} required for machines that
4991 need to perform some initialization, such as loading special registers
4992 used by a low-overhead looping instruction.  If initialization insns do
4993 not always need to be emitted, use a @code{define_expand}
4994 (@pxref{Expander Definitions}) and make it fail.
4995
4996
4997 @cindex @code{canonicalize_funcptr_for_compare} instruction pattern
4998 @item @samp{canonicalize_funcptr_for_compare}
4999 Canonicalize the function pointer in operand 1 and store the result
5000 into operand 0.
5001
5002 Operand 0 is always a @code{reg} and has mode @code{Pmode}; operand 1
5003 may be a @code{reg}, @code{mem}, @code{symbol_ref}, @code{const_int}, etc
5004 and also has mode @code{Pmode}.
5005
5006 Canonicalization of a function pointer usually involves computing
5007 the address of the function which would be called if the function
5008 pointer were used in an indirect call.
5009
5010 Only define this pattern if function pointers on the target machine
5011 can have different values but still call the same function when
5012 used in an indirect call.
5013
5014 @cindex @code{save_stack_block} instruction pattern
5015 @cindex @code{save_stack_function} instruction pattern
5016 @cindex @code{save_stack_nonlocal} instruction pattern
5017 @cindex @code{restore_stack_block} instruction pattern
5018 @cindex @code{restore_stack_function} instruction pattern
5019 @cindex @code{restore_stack_nonlocal} instruction pattern
5020 @item @samp{save_stack_block}
5021 @itemx @samp{save_stack_function}
5022 @itemx @samp{save_stack_nonlocal}
5023 @itemx @samp{restore_stack_block}
5024 @itemx @samp{restore_stack_function}
5025 @itemx @samp{restore_stack_nonlocal}
5026 Most machines save and restore the stack pointer by copying it to or
5027 from an object of mode @code{Pmode}.  Do not define these patterns on
5028 such machines.
5029
5030 Some machines require special handling for stack pointer saves and
5031 restores.  On those machines, define the patterns corresponding to the
5032 non-standard cases by using a @code{define_expand} (@pxref{Expander
5033 Definitions}) that produces the required insns.  The three types of
5034 saves and restores are:
5035
5036 @enumerate
5037 @item
5038 @samp{save_stack_block} saves the stack pointer at the start of a block
5039 that allocates a variable-sized object, and @samp{restore_stack_block}
5040 restores the stack pointer when the block is exited.
5041
5042 @item
5043 @samp{save_stack_function} and @samp{restore_stack_function} do a
5044 similar job for the outermost block of a function and are used when the
5045 function allocates variable-sized objects or calls @code{alloca}.  Only
5046 the epilogue uses the restored stack pointer, allowing a simpler save or
5047 restore sequence on some machines.
5048
5049 @item
5050 @samp{save_stack_nonlocal} is used in functions that contain labels
5051 branched to by nested functions.  It saves the stack pointer in such a
5052 way that the inner function can use @samp{restore_stack_nonlocal} to
5053 restore the stack pointer.  The compiler generates code to restore the
5054 frame and argument pointer registers, but some machines require saving
5055 and restoring additional data such as register window information or
5056 stack backchains.  Place insns in these patterns to save and restore any
5057 such required data.
5058 @end enumerate
5059
5060 When saving the stack pointer, operand 0 is the save area and operand 1
5061 is the stack pointer.  The mode used to allocate the save area defaults
5062 to @code{Pmode} but you can override that choice by defining the
5063 @code{STACK_SAVEAREA_MODE} macro (@pxref{Storage Layout}).  You must
5064 specify an integral mode, or @code{VOIDmode} if no save area is needed
5065 for a particular type of save (either because no save is needed or
5066 because a machine-specific save area can be used).  Operand 0 is the
5067 stack pointer and operand 1 is the save area for restore operations.  If
5068 @samp{save_stack_block} is defined, operand 0 must not be
5069 @code{VOIDmode} since these saves can be arbitrarily nested.
5070
5071 A save area is a @code{mem} that is at a constant offset from
5072 @code{virtual_stack_vars_rtx} when the stack pointer is saved for use by
5073 nonlocal gotos and a @code{reg} in the other two cases.
5074
5075 @cindex @code{allocate_stack} instruction pattern
5076 @item @samp{allocate_stack}
5077 Subtract (or add if @code{STACK_GROWS_DOWNWARD} is undefined) operand 1 from
5078 the stack pointer to create space for dynamically allocated data.
5079
5080 Store the resultant pointer to this space into operand 0.  If you
5081 are allocating space from the main stack, do this by emitting a
5082 move insn to copy @code{virtual_stack_dynamic_rtx} to operand 0.
5083 If you are allocating the space elsewhere, generate code to copy the
5084 location of the space to operand 0.  In the latter case, you must
5085 ensure this space gets freed when the corresponding space on the main
5086 stack is free.
5087
5088 Do not define this pattern if all that must be done is the subtraction.
5089 Some machines require other operations such as stack probes or
5090 maintaining the back chain.  Define this pattern to emit those
5091 operations in addition to updating the stack pointer.
5092
5093 @cindex @code{check_stack} instruction pattern
5094 @item @samp{check_stack}
5095 If stack checking (@pxref{Stack Checking}) cannot be done on your system by
5096 probing the stack, define this pattern to perform the needed check and signal
5097 an error if the stack has overflowed.  The single operand is the address in
5098 the stack farthest from the current stack pointer that you need to validate.
5099 Normally, on platforms where this pattern is needed, you would obtain the
5100 stack limit from a global or thread-specific variable or register.
5101
5102 @cindex @code{probe_stack} instruction pattern
5103 @item @samp{probe_stack}
5104 If stack checking (@pxref{Stack Checking}) can be done on your system by
5105 probing the stack but doing it with a ``store zero'' instruction is not valid
5106 or optimal, define this pattern to do the probing differently and signal an
5107 error if the stack has overflowed.  The single operand is the memory reference
5108 in the stack that needs to be probed.
5109
5110 @cindex @code{nonlocal_goto} instruction pattern
5111 @item @samp{nonlocal_goto}
5112 Emit code to generate a non-local goto, e.g., a jump from one function
5113 to a label in an outer function.  This pattern has four arguments,
5114 each representing a value to be used in the jump.  The first
5115 argument is to be loaded into the frame pointer, the second is
5116 the address to branch to (code to dispatch to the actual label),
5117 the third is the address of a location where the stack is saved,
5118 and the last is the address of the label, to be placed in the
5119 location for the incoming static chain.
5120
5121 On most machines you need not define this pattern, since GCC will
5122 already generate the correct code, which is to load the frame pointer
5123 and static chain, restore the stack (using the
5124 @samp{restore_stack_nonlocal} pattern, if defined), and jump indirectly
5125 to the dispatcher.  You need only define this pattern if this code will
5126 not work on your machine.
5127
5128 @cindex @code{nonlocal_goto_receiver} instruction pattern
5129 @item @samp{nonlocal_goto_receiver}
5130 This pattern, if defined, contains code needed at the target of a
5131 nonlocal goto after the code already generated by GCC@.  You will not
5132 normally need to define this pattern.  A typical reason why you might
5133 need this pattern is if some value, such as a pointer to a global table,
5134 must be restored when the frame pointer is restored.  Note that a nonlocal
5135 goto only occurs within a unit-of-translation, so a global table pointer
5136 that is shared by all functions of a given module need not be restored.
5137 There are no arguments.
5138
5139 @cindex @code{exception_receiver} instruction pattern
5140 @item @samp{exception_receiver}
5141 This pattern, if defined, contains code needed at the site of an
5142 exception handler that isn't needed at the site of a nonlocal goto.  You
5143 will not normally need to define this pattern.  A typical reason why you
5144 might need this pattern is if some value, such as a pointer to a global
5145 table, must be restored after control flow is branched to the handler of
5146 an exception.  There are no arguments.
5147
5148 @cindex @code{builtin_setjmp_setup} instruction pattern
5149 @item @samp{builtin_setjmp_setup}
5150 This pattern, if defined, contains additional code needed to initialize
5151 the @code{jmp_buf}.  You will not normally need to define this pattern.
5152 A typical reason why you might need this pattern is if some value, such
5153 as a pointer to a global table, must be restored.  Though it is
5154 preferred that the pointer value be recalculated if possible (given the
5155 address of a label for instance).  The single argument is a pointer to
5156 the @code{jmp_buf}.  Note that the buffer is five words long and that
5157 the first three are normally used by the generic mechanism.
5158
5159 @cindex @code{builtin_setjmp_receiver} instruction pattern
5160 @item @samp{builtin_setjmp_receiver}
5161 This pattern, if defined, contains code needed at the site of a
5162 built-in setjmp that isn't needed at the site of a nonlocal goto.  You
5163 will not normally need to define this pattern.  A typical reason why you
5164 might need this pattern is if some value, such as a pointer to a global
5165 table, must be restored.  It takes one argument, which is the label
5166 to which builtin_longjmp transfered control; this pattern may be emitted
5167 at a small offset from that label.
5168
5169 @cindex @code{builtin_longjmp} instruction pattern
5170 @item @samp{builtin_longjmp}
5171 This pattern, if defined, performs the entire action of the longjmp.
5172 You will not normally need to define this pattern unless you also define
5173 @code{builtin_setjmp_setup}.  The single argument is a pointer to the
5174 @code{jmp_buf}.
5175
5176 @cindex @code{eh_return} instruction pattern
5177 @item @samp{eh_return}
5178 This pattern, if defined, affects the way @code{__builtin_eh_return},
5179 and thence the call frame exception handling library routines, are
5180 built.  It is intended to handle non-trivial actions needed along
5181 the abnormal return path.
5182
5183 The address of the exception handler to which the function should return
5184 is passed as operand to this pattern.  It will normally need to copied by
5185 the pattern to some special register or memory location.
5186 If the pattern needs to determine the location of the target call
5187 frame in order to do so, it may use @code{EH_RETURN_STACKADJ_RTX},
5188 if defined; it will have already been assigned.
5189
5190 If this pattern is not defined, the default action will be to simply
5191 copy the return address to @code{EH_RETURN_HANDLER_RTX}.  Either
5192 that macro or this pattern needs to be defined if call frame exception
5193 handling is to be used.
5194
5195 @cindex @code{prologue} instruction pattern
5196 @anchor{prologue instruction pattern}
5197 @item @samp{prologue}
5198 This pattern, if defined, emits RTL for entry to a function.  The function
5199 entry is responsible for setting up the stack frame, initializing the frame
5200 pointer register, saving callee saved registers, etc.
5201
5202 Using a prologue pattern is generally preferred over defining
5203 @code{TARGET_ASM_FUNCTION_PROLOGUE} to emit assembly code for the prologue.
5204
5205 The @code{prologue} pattern is particularly useful for targets which perform
5206 instruction scheduling.
5207
5208 @cindex @code{epilogue} instruction pattern
5209 @anchor{epilogue instruction pattern}
5210 @item @samp{epilogue}
5211 This pattern emits RTL for exit from a function.  The function
5212 exit is responsible for deallocating the stack frame, restoring callee saved
5213 registers and emitting the return instruction.
5214
5215 Using an epilogue pattern is generally preferred over defining
5216 @code{TARGET_ASM_FUNCTION_EPILOGUE} to emit assembly code for the epilogue.
5217
5218 The @code{epilogue} pattern is particularly useful for targets which perform
5219 instruction scheduling or which have delay slots for their return instruction.
5220
5221 @cindex @code{sibcall_epilogue} instruction pattern
5222 @item @samp{sibcall_epilogue}
5223 This pattern, if defined, emits RTL for exit from a function without the final
5224 branch back to the calling function.  This pattern will be emitted before any
5225 sibling call (aka tail call) sites.
5226
5227 The @code{sibcall_epilogue} pattern must not clobber any arguments used for
5228 parameter passing or any stack slots for arguments passed to the current
5229 function.
5230
5231 @cindex @code{trap} instruction pattern
5232 @item @samp{trap}
5233 This pattern, if defined, signals an error, typically by causing some
5234 kind of signal to be raised.  Among other places, it is used by the Java
5235 front end to signal `invalid array index' exceptions.
5236
5237 @cindex @code{ctrap@var{MM}4} instruction pattern
5238 @item @samp{ctrap@var{MM}4}
5239 Conditional trap instruction.  Operand 0 is a piece of RTL which
5240 performs a comparison, and operands 1 and 2 are the arms of the
5241 comparison.  Operand 3 is the trap code, an integer.
5242
5243 A typical @code{ctrap} pattern looks like
5244
5245 @smallexample
5246 (define_insn "ctrapsi4"
5247   [(trap_if (match_operator 0 "trap_operator"
5248              [(match_operand 1 "register_operand")
5249               (match_operand 2 "immediate_operand")])
5250             (match_operand 3 "const_int_operand" "i"))]
5251   ""
5252   "@dots{}")
5253 @end smallexample
5254
5255 @cindex @code{prefetch} instruction pattern
5256 @item @samp{prefetch}
5257
5258 This pattern, if defined, emits code for a non-faulting data prefetch
5259 instruction.  Operand 0 is the address of the memory to prefetch.  Operand 1
5260 is a constant 1 if the prefetch is preparing for a write to the memory
5261 address, or a constant 0 otherwise.  Operand 2 is the expected degree of
5262 temporal locality of the data and is a value between 0 and 3, inclusive; 0
5263 means that the data has no temporal locality, so it need not be left in the
5264 cache after the access; 3 means that the data has a high degree of temporal
5265 locality and should be left in all levels of cache possible;  1 and 2 mean,
5266 respectively, a low or moderate degree of temporal locality.
5267
5268 Targets that do not support write prefetches or locality hints can ignore
5269 the values of operands 1 and 2.
5270
5271 @cindex @code{blockage} instruction pattern
5272 @item @samp{blockage}
5273
5274 This pattern defines a pseudo insn that prevents the instruction
5275 scheduler from moving instructions across the boundary defined by the
5276 blockage insn.  Normally an UNSPEC_VOLATILE pattern.
5277
5278 @cindex @code{memory_barrier} instruction pattern
5279 @item @samp{memory_barrier}
5280
5281 If the target memory model is not fully synchronous, then this pattern
5282 should be defined to an instruction that orders both loads and stores
5283 before the instruction with respect to loads and stores after the instruction.
5284 This pattern has no operands.
5285
5286 @cindex @code{sync_compare_and_swap@var{mode}} instruction pattern
5287 @item @samp{sync_compare_and_swap@var{mode}}
5288
5289 This pattern, if defined, emits code for an atomic compare-and-swap
5290 operation.  Operand 1 is the memory on which the atomic operation is
5291 performed.  Operand 2 is the ``old'' value to be compared against the
5292 current contents of the memory location.  Operand 3 is the ``new'' value
5293 to store in the memory if the compare succeeds.  Operand 0 is the result
5294 of the operation; it should contain the contents of the memory
5295 before the operation.  If the compare succeeds, this should obviously be
5296 a copy of operand 2.
5297
5298 This pattern must show that both operand 0 and operand 1 are modified.
5299
5300 This pattern must issue any memory barrier instructions such that all
5301 memory operations before the atomic operation occur before the atomic
5302 operation and all memory operations after the atomic operation occur
5303 after the atomic operation.
5304
5305 For targets where the success or failure of the compare-and-swap
5306 operation is available via the status flags, it is possible to
5307 avoid a separate compare operation and issue the subsequent
5308 branch or store-flag operation immediately after the compare-and-swap.
5309 To this end, GCC will look for a @code{MODE_CC} set in the
5310 output of @code{sync_compare_and_swap@var{mode}}; if the machine
5311 description includes such a set, the target should also define special
5312 @code{cbranchcc4} and/or @code{cstorecc4} instructions.  GCC will then
5313 be able to take the destination of the @code{MODE_CC} set and pass it
5314 to the @code{cbranchcc4} or @code{cstorecc4} pattern as the first
5315 operand of the comparison (the second will be @code{(const_int 0)}).
5316
5317 @cindex @code{sync_add@var{mode}} instruction pattern
5318 @cindex @code{sync_sub@var{mode}} instruction pattern
5319 @cindex @code{sync_ior@var{mode}} instruction pattern
5320 @cindex @code{sync_and@var{mode}} instruction pattern
5321 @cindex @code{sync_xor@var{mode}} instruction pattern
5322 @cindex @code{sync_nand@var{mode}} instruction pattern
5323 @item @samp{sync_add@var{mode}}, @samp{sync_sub@var{mode}}
5324 @itemx @samp{sync_ior@var{mode}}, @samp{sync_and@var{mode}}
5325 @itemx @samp{sync_xor@var{mode}}, @samp{sync_nand@var{mode}}
5326
5327 These patterns emit code for an atomic operation on memory.
5328 Operand 0 is the memory on which the atomic operation is performed.
5329 Operand 1 is the second operand to the binary operator.
5330
5331 This pattern must issue any memory barrier instructions such that all
5332 memory operations before the atomic operation occur before the atomic
5333 operation and all memory operations after the atomic operation occur
5334 after the atomic operation.
5335
5336 If these patterns are not defined, the operation will be constructed
5337 from a compare-and-swap operation, if defined.
5338
5339 @cindex @code{sync_old_add@var{mode}} instruction pattern
5340 @cindex @code{sync_old_sub@var{mode}} instruction pattern
5341 @cindex @code{sync_old_ior@var{mode}} instruction pattern
5342 @cindex @code{sync_old_and@var{mode}} instruction pattern
5343 @cindex @code{sync_old_xor@var{mode}} instruction pattern
5344 @cindex @code{sync_old_nand@var{mode}} instruction pattern
5345 @item @samp{sync_old_add@var{mode}}, @samp{sync_old_sub@var{mode}}
5346 @itemx @samp{sync_old_ior@var{mode}}, @samp{sync_old_and@var{mode}}
5347 @itemx @samp{sync_old_xor@var{mode}}, @samp{sync_old_nand@var{mode}}
5348
5349 These patterns are emit code for an atomic operation on memory,
5350 and return the value that the memory contained before the operation.
5351 Operand 0 is the result value, operand 1 is the memory on which the
5352 atomic operation is performed, and operand 2 is the second operand
5353 to the binary operator.
5354
5355 This pattern must issue any memory barrier instructions such that all
5356 memory operations before the atomic operation occur before the atomic
5357 operation and all memory operations after the atomic operation occur
5358 after the atomic operation.
5359
5360 If these patterns are not defined, the operation will be constructed
5361 from a compare-and-swap operation, if defined.
5362
5363 @cindex @code{sync_new_add@var{mode}} instruction pattern
5364 @cindex @code{sync_new_sub@var{mode}} instruction pattern
5365 @cindex @code{sync_new_ior@var{mode}} instruction pattern
5366 @cindex @code{sync_new_and@var{mode}} instruction pattern
5367 @cindex @code{sync_new_xor@var{mode}} instruction pattern
5368 @cindex @code{sync_new_nand@var{mode}} instruction pattern
5369 @item @samp{sync_new_add@var{mode}}, @samp{sync_new_sub@var{mode}}
5370 @itemx @samp{sync_new_ior@var{mode}}, @samp{sync_new_and@var{mode}}
5371 @itemx @samp{sync_new_xor@var{mode}}, @samp{sync_new_nand@var{mode}}
5372
5373 These patterns are like their @code{sync_old_@var{op}} counterparts,
5374 except that they return the value that exists in the memory location
5375 after the operation, rather than before the operation.
5376
5377 @cindex @code{sync_lock_test_and_set@var{mode}} instruction pattern
5378 @item @samp{sync_lock_test_and_set@var{mode}}
5379
5380 This pattern takes two forms, based on the capabilities of the target.
5381 In either case, operand 0 is the result of the operand, operand 1 is
5382 the memory on which the atomic operation is performed, and operand 2
5383 is the value to set in the lock.
5384
5385 In the ideal case, this operation is an atomic exchange operation, in
5386 which the previous value in memory operand is copied into the result
5387 operand, and the value operand is stored in the memory operand.
5388
5389 For less capable targets, any value operand that is not the constant 1
5390 should be rejected with @code{FAIL}.  In this case the target may use
5391 an atomic test-and-set bit operation.  The result operand should contain
5392 1 if the bit was previously set and 0 if the bit was previously clear.
5393 The true contents of the memory operand are implementation defined.
5394
5395 This pattern must issue any memory barrier instructions such that the
5396 pattern as a whole acts as an acquire barrier, that is all memory
5397 operations after the pattern do not occur until the lock is acquired.
5398
5399 If this pattern is not defined, the operation will be constructed from
5400 a compare-and-swap operation, if defined.
5401
5402 @cindex @code{sync_lock_release@var{mode}} instruction pattern
5403 @item @samp{sync_lock_release@var{mode}}
5404
5405 This pattern, if defined, releases a lock set by
5406 @code{sync_lock_test_and_set@var{mode}}.  Operand 0 is the memory
5407 that contains the lock; operand 1 is the value to store in the lock.
5408
5409 If the target doesn't implement full semantics for
5410 @code{sync_lock_test_and_set@var{mode}}, any value operand which is not
5411 the constant 0 should be rejected with @code{FAIL}, and the true contents
5412 of the memory operand are implementation defined.
5413
5414 This pattern must issue any memory barrier instructions such that the
5415 pattern as a whole acts as a release barrier, that is the lock is
5416 released only after all previous memory operations have completed.
5417
5418 If this pattern is not defined, then a @code{memory_barrier} pattern
5419 will be emitted, followed by a store of the value to the memory operand.
5420
5421 @cindex @code{stack_protect_set} instruction pattern
5422 @item @samp{stack_protect_set}
5423
5424 This pattern, if defined, moves a @code{Pmode} value from the memory
5425 in operand 1 to the memory in operand 0 without leaving the value in
5426 a register afterward.  This is to avoid leaking the value some place
5427 that an attacker might use to rewrite the stack guard slot after
5428 having clobbered it.
5429
5430 If this pattern is not defined, then a plain move pattern is generated.
5431
5432 @cindex @code{stack_protect_test} instruction pattern
5433 @item @samp{stack_protect_test}
5434
5435 This pattern, if defined, compares a @code{Pmode} value from the
5436 memory in operand 1 with the memory in operand 0 without leaving the
5437 value in a register afterward and branches to operand 2 if the values
5438 weren't equal.
5439
5440 If this pattern is not defined, then a plain compare pattern and
5441 conditional branch pattern is used.
5442
5443 @cindex @code{clear_cache} instruction pattern
5444 @item @samp{clear_cache}
5445
5446 This pattern, if defined, flushes the instruction cache for a region of
5447 memory.  The region is bounded to by the Pmode pointers in operand 0
5448 inclusive and operand 1 exclusive.
5449
5450 If this pattern is not defined, a call to the library function
5451 @code{__clear_cache} is used.
5452
5453 @end table
5454
5455 @end ifset
5456 @c Each of the following nodes are wrapped in separate
5457 @c "@ifset INTERNALS" to work around memory limits for the default
5458 @c configuration in older tetex distributions.  Known to not work:
5459 @c tetex-1.0.7, known to work: tetex-2.0.2.
5460 @ifset INTERNALS
5461 @node Pattern Ordering
5462 @section When the Order of Patterns Matters
5463 @cindex Pattern Ordering
5464 @cindex Ordering of Patterns
5465
5466 Sometimes an insn can match more than one instruction pattern.  Then the
5467 pattern that appears first in the machine description is the one used.
5468 Therefore, more specific patterns (patterns that will match fewer things)
5469 and faster instructions (those that will produce better code when they
5470 do match) should usually go first in the description.
5471
5472 In some cases the effect of ordering the patterns can be used to hide
5473 a pattern when it is not valid.  For example, the 68000 has an
5474 instruction for converting a fullword to floating point and another
5475 for converting a byte to floating point.  An instruction converting
5476 an integer to floating point could match either one.  We put the
5477 pattern to convert the fullword first to make sure that one will
5478 be used rather than the other.  (Otherwise a large integer might
5479 be generated as a single-byte immediate quantity, which would not work.)
5480 Instead of using this pattern ordering it would be possible to make the
5481 pattern for convert-a-byte smart enough to deal properly with any
5482 constant value.
5483
5484 @end ifset
5485 @ifset INTERNALS
5486 @node Dependent Patterns
5487 @section Interdependence of Patterns
5488 @cindex Dependent Patterns
5489 @cindex Interdependence of Patterns
5490
5491 In some cases machines support instructions identical except for the
5492 machine mode of one or more operands.  For example, there may be
5493 ``sign-extend halfword'' and ``sign-extend byte'' instructions whose
5494 patterns are
5495
5496 @smallexample
5497 (set (match_operand:SI 0 @dots{})
5498      (extend:SI (match_operand:HI 1 @dots{})))
5499
5500 (set (match_operand:SI 0 @dots{})
5501      (extend:SI (match_operand:QI 1 @dots{})))
5502 @end smallexample
5503
5504 @noindent
5505 Constant integers do not specify a machine mode, so an instruction to
5506 extend a constant value could match either pattern.  The pattern it
5507 actually will match is the one that appears first in the file.  For correct
5508 results, this must be the one for the widest possible mode (@code{HImode},
5509 here).  If the pattern matches the @code{QImode} instruction, the results
5510 will be incorrect if the constant value does not actually fit that mode.
5511
5512 Such instructions to extend constants are rarely generated because they are
5513 optimized away, but they do occasionally happen in nonoptimized
5514 compilations.
5515
5516 If a constraint in a pattern allows a constant, the reload pass may
5517 replace a register with a constant permitted by the constraint in some
5518 cases.  Similarly for memory references.  Because of this substitution,
5519 you should not provide separate patterns for increment and decrement
5520 instructions.  Instead, they should be generated from the same pattern
5521 that supports register-register add insns by examining the operands and
5522 generating the appropriate machine instruction.
5523
5524 @end ifset
5525 @ifset INTERNALS
5526 @node Jump Patterns
5527 @section Defining Jump Instruction Patterns
5528 @cindex jump instruction patterns
5529 @cindex defining jump instruction patterns
5530
5531 GCC does not assume anything about how the machine realizes jumps.
5532 The machine description should define a single pattern, usually
5533 a @code{define_expand}, which expands to all the required insns.
5534
5535 Usually, this would be a comparison insn to set the condition code
5536 and a separate branch insn testing the condition code and branching
5537 or not according to its value.  For many machines, however,
5538 separating compares and branches is limiting, which is why the
5539 more flexible approach with one @code{define_expand} is used in GCC.
5540 The machine description becomes clearer for architectures that
5541 have compare-and-branch instructions but no condition code.  It also
5542 works better when different sets of comparison operators are supported
5543 by different kinds of conditional branches (e.g. integer vs. floating-point),
5544 or by conditional branches with respect to conditional stores.
5545
5546 Two separate insns are always used if the machine description represents
5547 a condition code register using the legacy RTL expression @code{(cc0)},
5548 and on most machines that use a separate condition code register
5549 (@pxref{Condition Code}).  For machines that use @code{(cc0)}, in
5550 fact, the set and use of the condition code must be separate and
5551 adjacent@footnote{@code{note} insns can separate them, though.}, thus
5552 allowing flags in @code{cc_status} to be used (@pxref{Condition Code}) and
5553 so that the comparison and branch insns could be located from each other
5554 by using the functions @code{prev_cc0_setter} and @code{next_cc0_user}.
5555
5556 Even in this case having a single entry point for conditional branches
5557 is advantageous, because it handles equally well the case where a single
5558 comparison instruction records the results of both signed and unsigned
5559 comparison of the given operands (with the branch insns coming in distinct
5560 signed and unsigned flavors) as in the x86 or SPARC, and the case where
5561 there are distinct signed and unsigned compare instructions and only
5562 one set of conditional branch instructions as in the PowerPC.
5563
5564 @end ifset
5565 @ifset INTERNALS
5566 @node Looping Patterns
5567 @section Defining Looping Instruction Patterns
5568 @cindex looping instruction patterns
5569 @cindex defining looping instruction patterns
5570
5571 Some machines have special jump instructions that can be utilized to
5572 make loops more efficient.  A common example is the 68000 @samp{dbra}
5573 instruction which performs a decrement of a register and a branch if the
5574 result was greater than zero.  Other machines, in particular digital
5575 signal processors (DSPs), have special block repeat instructions to
5576 provide low-overhead loop support.  For example, the TI TMS320C3x/C4x
5577 DSPs have a block repeat instruction that loads special registers to
5578 mark the top and end of a loop and to count the number of loop
5579 iterations.  This avoids the need for fetching and executing a
5580 @samp{dbra}-like instruction and avoids pipeline stalls associated with
5581 the jump.
5582
5583 GCC has three special named patterns to support low overhead looping.
5584 They are @samp{decrement_and_branch_until_zero}, @samp{doloop_begin},
5585 and @samp{doloop_end}.  The first pattern,
5586 @samp{decrement_and_branch_until_zero}, is not emitted during RTL
5587 generation but may be emitted during the instruction combination phase.
5588 This requires the assistance of the loop optimizer, using information
5589 collected during strength reduction, to reverse a loop to count down to
5590 zero.  Some targets also require the loop optimizer to add a
5591 @code{REG_NONNEG} note to indicate that the iteration count is always
5592 positive.  This is needed if the target performs a signed loop
5593 termination test.  For example, the 68000 uses a pattern similar to the
5594 following for its @code{dbra} instruction:
5595
5596 @smallexample
5597 @group
5598 (define_insn "decrement_and_branch_until_zero"
5599   [(set (pc)
5600         (if_then_else
5601           (ge (plus:SI (match_operand:SI 0 "general_operand" "+d*am")
5602                        (const_int -1))
5603               (const_int 0))
5604           (label_ref (match_operand 1 "" ""))
5605           (pc)))
5606    (set (match_dup 0)
5607         (plus:SI (match_dup 0)
5608                  (const_int -1)))]
5609   "find_reg_note (insn, REG_NONNEG, 0)"
5610   "@dots{}")
5611 @end group
5612 @end smallexample
5613
5614 Note that since the insn is both a jump insn and has an output, it must
5615 deal with its own reloads, hence the `m' constraints.  Also note that
5616 since this insn is generated by the instruction combination phase
5617 combining two sequential insns together into an implicit parallel insn,
5618 the iteration counter needs to be biased by the same amount as the
5619 decrement operation, in this case @minus{}1.  Note that the following similar
5620 pattern will not be matched by the combiner.
5621
5622 @smallexample
5623 @group
5624 (define_insn "decrement_and_branch_until_zero"
5625   [(set (pc)
5626         (if_then_else
5627           (ge (match_operand:SI 0 "general_operand" "+d*am")
5628               (const_int 1))
5629           (label_ref (match_operand 1 "" ""))
5630           (pc)))
5631    (set (match_dup 0)
5632         (plus:SI (match_dup 0)
5633                  (const_int -1)))]
5634   "find_reg_note (insn, REG_NONNEG, 0)"
5635   "@dots{}")
5636 @end group
5637 @end smallexample
5638
5639 The other two special looping patterns, @samp{doloop_begin} and
5640 @samp{doloop_end}, are emitted by the loop optimizer for certain
5641 well-behaved loops with a finite number of loop iterations using
5642 information collected during strength reduction.
5643
5644 The @samp{doloop_end} pattern describes the actual looping instruction
5645 (or the implicit looping operation) and the @samp{doloop_begin} pattern
5646 is an optional companion pattern that can be used for initialization
5647 needed for some low-overhead looping instructions.
5648
5649 Note that some machines require the actual looping instruction to be
5650 emitted at the top of the loop (e.g., the TMS320C3x/C4x DSPs).  Emitting
5651 the true RTL for a looping instruction at the top of the loop can cause
5652 problems with flow analysis.  So instead, a dummy @code{doloop} insn is
5653 emitted at the end of the loop.  The machine dependent reorg pass checks
5654 for the presence of this @code{doloop} insn and then searches back to
5655 the top of the loop, where it inserts the true looping insn (provided
5656 there are no instructions in the loop which would cause problems).  Any
5657 additional labels can be emitted at this point.  In addition, if the
5658 desired special iteration counter register was not allocated, this
5659 machine dependent reorg pass could emit a traditional compare and jump
5660 instruction pair.
5661
5662 The essential difference between the
5663 @samp{decrement_and_branch_until_zero} and the @samp{doloop_end}
5664 patterns is that the loop optimizer allocates an additional pseudo
5665 register for the latter as an iteration counter.  This pseudo register
5666 cannot be used within the loop (i.e., general induction variables cannot
5667 be derived from it), however, in many cases the loop induction variable
5668 may become redundant and removed by the flow pass.
5669
5670
5671 @end ifset
5672 @ifset INTERNALS
5673 @node Insn Canonicalizations
5674 @section Canonicalization of Instructions
5675 @cindex canonicalization of instructions
5676 @cindex insn canonicalization
5677
5678 There are often cases where multiple RTL expressions could represent an
5679 operation performed by a single machine instruction.  This situation is
5680 most commonly encountered with logical, branch, and multiply-accumulate
5681 instructions.  In such cases, the compiler attempts to convert these
5682 multiple RTL expressions into a single canonical form to reduce the
5683 number of insn patterns required.
5684
5685 In addition to algebraic simplifications, following canonicalizations
5686 are performed:
5687
5688 @itemize @bullet
5689 @item
5690 For commutative and comparison operators, a constant is always made the
5691 second operand.  If a machine only supports a constant as the second
5692 operand, only patterns that match a constant in the second operand need
5693 be supplied.
5694
5695 @item
5696 For associative operators, a sequence of operators will always chain
5697 to the left; for instance, only the left operand of an integer @code{plus}
5698 can itself be a @code{plus}.  @code{and}, @code{ior}, @code{xor},
5699 @code{plus}, @code{mult}, @code{smin}, @code{smax}, @code{umin}, and
5700 @code{umax} are associative when applied to integers, and sometimes to
5701 floating-point.
5702
5703 @item
5704 @cindex @code{neg}, canonicalization of
5705 @cindex @code{not}, canonicalization of
5706 @cindex @code{mult}, canonicalization of
5707 @cindex @code{plus}, canonicalization of
5708 @cindex @code{minus}, canonicalization of
5709 For these operators, if only one operand is a @code{neg}, @code{not},
5710 @code{mult}, @code{plus}, or @code{minus} expression, it will be the
5711 first operand.
5712
5713 @item
5714 In combinations of @code{neg}, @code{mult}, @code{plus}, and
5715 @code{minus}, the @code{neg} operations (if any) will be moved inside
5716 the operations as far as possible.  For instance,
5717 @code{(neg (mult A B))} is canonicalized as @code{(mult (neg A) B)}, but
5718 @code{(plus (mult (neg B) C) A)} is canonicalized as
5719 @code{(minus A (mult B C))}.
5720
5721 @cindex @code{compare}, canonicalization of
5722 @item
5723 For the @code{compare} operator, a constant is always the second operand
5724 if the first argument is a condition code register or @code{(cc0)}.
5725
5726 @item
5727 An operand of @code{neg}, @code{not}, @code{mult}, @code{plus}, or
5728 @code{minus} is made the first operand under the same conditions as
5729 above.
5730
5731 @item
5732 @code{(ltu (plus @var{a} @var{b}) @var{b})} is converted to
5733 @code{(ltu (plus @var{a} @var{b}) @var{a})}. Likewise with @code{geu} instead
5734 of @code{ltu}.
5735
5736 @item
5737 @code{(minus @var{x} (const_int @var{n}))} is converted to
5738 @code{(plus @var{x} (const_int @var{-n}))}.
5739
5740 @item
5741 Within address computations (i.e., inside @code{mem}), a left shift is
5742 converted into the appropriate multiplication by a power of two.
5743
5744 @cindex @code{ior}, canonicalization of
5745 @cindex @code{and}, canonicalization of
5746 @cindex De Morgan's law
5747 @item
5748 De Morgan's Law is used to move bitwise negation inside a bitwise
5749 logical-and or logical-or operation.  If this results in only one
5750 operand being a @code{not} expression, it will be the first one.
5751
5752 A machine that has an instruction that performs a bitwise logical-and of one
5753 operand with the bitwise negation of the other should specify the pattern
5754 for that instruction as
5755
5756 @smallexample
5757 (define_insn ""
5758   [(set (match_operand:@var{m} 0 @dots{})
5759         (and:@var{m} (not:@var{m} (match_operand:@var{m} 1 @dots{}))
5760                      (match_operand:@var{m} 2 @dots{})))]
5761   "@dots{}"
5762   "@dots{}")
5763 @end smallexample
5764
5765 @noindent
5766 Similarly, a pattern for a ``NAND'' instruction should be written
5767
5768 @smallexample
5769 (define_insn ""
5770   [(set (match_operand:@var{m} 0 @dots{})
5771         (ior:@var{m} (not:@var{m} (match_operand:@var{m} 1 @dots{}))
5772                      (not:@var{m} (match_operand:@var{m} 2 @dots{}))))]
5773   "@dots{}"
5774   "@dots{}")
5775 @end smallexample
5776
5777 In both cases, it is not necessary to include patterns for the many
5778 logically equivalent RTL expressions.
5779
5780 @cindex @code{xor}, canonicalization of
5781 @item
5782 The only possible RTL expressions involving both bitwise exclusive-or
5783 and bitwise negation are @code{(xor:@var{m} @var{x} @var{y})}
5784 and @code{(not:@var{m} (xor:@var{m} @var{x} @var{y}))}.
5785
5786 @item
5787 The sum of three items, one of which is a constant, will only appear in
5788 the form
5789
5790 @smallexample
5791 (plus:@var{m} (plus:@var{m} @var{x} @var{y}) @var{constant})
5792 @end smallexample
5793
5794 @cindex @code{zero_extract}, canonicalization of
5795 @cindex @code{sign_extract}, canonicalization of
5796 @item
5797 Equality comparisons of a group of bits (usually a single bit) with zero
5798 will be written using @code{zero_extract} rather than the equivalent
5799 @code{and} or @code{sign_extract} operations.
5800
5801 @end itemize
5802
5803 Further canonicalization rules are defined in the function
5804 @code{commutative_operand_precedence} in @file{gcc/rtlanal.c}.
5805
5806 @end ifset
5807 @ifset INTERNALS
5808 @node Expander Definitions
5809 @section Defining RTL Sequences for Code Generation
5810 @cindex expander definitions
5811 @cindex code generation RTL sequences
5812 @cindex defining RTL sequences for code generation
5813
5814 On some target machines, some standard pattern names for RTL generation
5815 cannot be handled with single insn, but a sequence of RTL insns can
5816 represent them.  For these target machines, you can write a
5817 @code{define_expand} to specify how to generate the sequence of RTL@.
5818
5819 @findex define_expand
5820 A @code{define_expand} is an RTL expression that looks almost like a
5821 @code{define_insn}; but, unlike the latter, a @code{define_expand} is used
5822 only for RTL generation and it can produce more than one RTL insn.
5823
5824 A @code{define_expand} RTX has four operands:
5825
5826 @itemize @bullet
5827 @item
5828 The name.  Each @code{define_expand} must have a name, since the only
5829 use for it is to refer to it by name.
5830
5831 @item
5832 The RTL template.  This is a vector of RTL expressions representing
5833 a sequence of separate instructions.  Unlike @code{define_insn}, there
5834 is no implicit surrounding @code{PARALLEL}.
5835
5836 @item
5837 The condition, a string containing a C expression.  This expression is
5838 used to express how the availability of this pattern depends on
5839 subclasses of target machine, selected by command-line options when GCC
5840 is run.  This is just like the condition of a @code{define_insn} that
5841 has a standard name.  Therefore, the condition (if present) may not
5842 depend on the data in the insn being matched, but only the
5843 target-machine-type flags.  The compiler needs to test these conditions
5844 during initialization in order to learn exactly which named instructions
5845 are available in a particular run.
5846
5847 @item
5848 The preparation statements, a string containing zero or more C
5849 statements which are to be executed before RTL code is generated from
5850 the RTL template.
5851
5852 Usually these statements prepare temporary registers for use as
5853 internal operands in the RTL template, but they can also generate RTL
5854 insns directly by calling routines such as @code{emit_insn}, etc.
5855 Any such insns precede the ones that come from the RTL template.
5856 @end itemize
5857
5858 Every RTL insn emitted by a @code{define_expand} must match some
5859 @code{define_insn} in the machine description.  Otherwise, the compiler
5860 will crash when trying to generate code for the insn or trying to optimize
5861 it.
5862
5863 The RTL template, in addition to controlling generation of RTL insns,
5864 also describes the operands that need to be specified when this pattern
5865 is used.  In particular, it gives a predicate for each operand.
5866
5867 A true operand, which needs to be specified in order to generate RTL from
5868 the pattern, should be described with a @code{match_operand} in its first
5869 occurrence in the RTL template.  This enters information on the operand's
5870 predicate into the tables that record such things.  GCC uses the
5871 information to preload the operand into a register if that is required for
5872 valid RTL code.  If the operand is referred to more than once, subsequent
5873 references should use @code{match_dup}.
5874
5875 The RTL template may also refer to internal ``operands'' which are
5876 temporary registers or labels used only within the sequence made by the
5877 @code{define_expand}.  Internal operands are substituted into the RTL
5878 template with @code{match_dup}, never with @code{match_operand}.  The
5879 values of the internal operands are not passed in as arguments by the
5880 compiler when it requests use of this pattern.  Instead, they are computed
5881 within the pattern, in the preparation statements.  These statements
5882 compute the values and store them into the appropriate elements of
5883 @code{operands} so that @code{match_dup} can find them.
5884
5885 There are two special macros defined for use in the preparation statements:
5886 @code{DONE} and @code{FAIL}.  Use them with a following semicolon,
5887 as a statement.
5888
5889 @table @code
5890
5891 @findex DONE
5892 @item DONE
5893 Use the @code{DONE} macro to end RTL generation for the pattern.  The
5894 only RTL insns resulting from the pattern on this occasion will be
5895 those already emitted by explicit calls to @code{emit_insn} within the
5896 preparation statements; the RTL template will not be generated.
5897
5898 @findex FAIL
5899 @item FAIL
5900 Make the pattern fail on this occasion.  When a pattern fails, it means
5901 that the pattern was not truly available.  The calling routines in the
5902 compiler will try other strategies for code generation using other patterns.
5903
5904 Failure is currently supported only for binary (addition, multiplication,
5905 shifting, etc.) and bit-field (@code{extv}, @code{extzv}, and @code{insv})
5906 operations.
5907 @end table
5908
5909 If the preparation falls through (invokes neither @code{DONE} nor
5910 @code{FAIL}), then the @code{define_expand} acts like a
5911 @code{define_insn} in that the RTL template is used to generate the
5912 insn.
5913
5914 The RTL template is not used for matching, only for generating the
5915 initial insn list.  If the preparation statement always invokes
5916 @code{DONE} or @code{FAIL}, the RTL template may be reduced to a simple
5917 list of operands, such as this example:
5918
5919 @smallexample
5920 @group
5921 (define_expand "addsi3"
5922   [(match_operand:SI 0 "register_operand" "")
5923    (match_operand:SI 1 "register_operand" "")
5924    (match_operand:SI 2 "register_operand" "")]
5925 @end group
5926 @group
5927   ""
5928   "
5929 @{
5930   handle_add (operands[0], operands[1], operands[2]);
5931   DONE;
5932 @}")
5933 @end group
5934 @end smallexample
5935
5936 Here is an example, the definition of left-shift for the SPUR chip:
5937
5938 @smallexample
5939 @group
5940 (define_expand "ashlsi3"
5941   [(set (match_operand:SI 0 "register_operand" "")
5942         (ashift:SI
5943 @end group
5944 @group
5945           (match_operand:SI 1 "register_operand" "")
5946           (match_operand:SI 2 "nonmemory_operand" "")))]
5947   ""
5948   "
5949 @end group
5950 @end smallexample
5951
5952 @smallexample
5953 @group
5954 @{
5955   if (GET_CODE (operands[2]) != CONST_INT
5956       || (unsigned) INTVAL (operands[2]) > 3)
5957     FAIL;
5958 @}")
5959 @end group
5960 @end smallexample
5961
5962 @noindent
5963 This example uses @code{define_expand} so that it can generate an RTL insn
5964 for shifting when the shift-count is in the supported range of 0 to 3 but
5965 fail in other cases where machine insns aren't available.  When it fails,
5966 the compiler tries another strategy using different patterns (such as, a
5967 library call).
5968
5969 If the compiler were able to handle nontrivial condition-strings in
5970 patterns with names, then it would be possible to use a
5971 @code{define_insn} in that case.  Here is another case (zero-extension
5972 on the 68000) which makes more use of the power of @code{define_expand}:
5973
5974 @smallexample
5975 (define_expand "zero_extendhisi2"
5976   [(set (match_operand:SI 0 "general_operand" "")
5977         (const_int 0))
5978    (set (strict_low_part
5979           (subreg:HI
5980             (match_dup 0)
5981             0))
5982         (match_operand:HI 1 "general_operand" ""))]
5983   ""
5984   "operands[1] = make_safe_from (operands[1], operands[0]);")
5985 @end smallexample
5986
5987 @noindent
5988 @findex make_safe_from
5989 Here two RTL insns are generated, one to clear the entire output operand
5990 and the other to copy the input operand into its low half.  This sequence
5991 is incorrect if the input operand refers to [the old value of] the output
5992 operand, so the preparation statement makes sure this isn't so.  The
5993 function @code{make_safe_from} copies the @code{operands[1]} into a
5994 temporary register if it refers to @code{operands[0]}.  It does this
5995 by emitting another RTL insn.
5996
5997 Finally, a third example shows the use of an internal operand.
5998 Zero-extension on the SPUR chip is done by @code{and}-ing the result
5999 against a halfword mask.  But this mask cannot be represented by a
6000 @code{const_int} because the constant value is too large to be legitimate
6001 on this machine.  So it must be copied into a register with
6002 @code{force_reg} and then the register used in the @code{and}.
6003
6004 @smallexample
6005 (define_expand "zero_extendhisi2"
6006   [(set (match_operand:SI 0 "register_operand" "")
6007         (and:SI (subreg:SI
6008                   (match_operand:HI 1 "register_operand" "")
6009                   0)
6010                 (match_dup 2)))]
6011   ""
6012   "operands[2]
6013      = force_reg (SImode, GEN_INT (65535)); ")
6014 @end smallexample
6015
6016 @emph{Note:} If the @code{define_expand} is used to serve a
6017 standard binary or unary arithmetic operation or a bit-field operation,
6018 then the last insn it generates must not be a @code{code_label},
6019 @code{barrier} or @code{note}.  It must be an @code{insn},
6020 @code{jump_insn} or @code{call_insn}.  If you don't need a real insn
6021 at the end, emit an insn to copy the result of the operation into
6022 itself.  Such an insn will generate no code, but it can avoid problems
6023 in the compiler.
6024
6025 @end ifset
6026 @ifset INTERNALS
6027 @node Insn Splitting
6028 @section Defining How to Split Instructions
6029 @cindex insn splitting
6030 @cindex instruction splitting
6031 @cindex splitting instructions
6032
6033 There are two cases where you should specify how to split a pattern
6034 into multiple insns.  On machines that have instructions requiring
6035 delay slots (@pxref{Delay Slots}) or that have instructions whose
6036 output is not available for multiple cycles (@pxref{Processor pipeline
6037 description}), the compiler phases that optimize these cases need to
6038 be able to move insns into one-instruction delay slots.  However, some
6039 insns may generate more than one machine instruction.  These insns
6040 cannot be placed into a delay slot.
6041
6042 Often you can rewrite the single insn as a list of individual insns,
6043 each corresponding to one machine instruction.  The disadvantage of
6044 doing so is that it will cause the compilation to be slower and require
6045 more space.  If the resulting insns are too complex, it may also
6046 suppress some optimizations.  The compiler splits the insn if there is a
6047 reason to believe that it might improve instruction or delay slot
6048 scheduling.
6049
6050 The insn combiner phase also splits putative insns.  If three insns are
6051 merged into one insn with a complex expression that cannot be matched by
6052 some @code{define_insn} pattern, the combiner phase attempts to split
6053 the complex pattern into two insns that are recognized.  Usually it can
6054 break the complex pattern into two patterns by splitting out some
6055 subexpression.  However, in some other cases, such as performing an
6056 addition of a large constant in two insns on a RISC machine, the way to
6057 split the addition into two insns is machine-dependent.
6058
6059 @findex define_split
6060 The @code{define_split} definition tells the compiler how to split a
6061 complex insn into several simpler insns.  It looks like this:
6062
6063 @smallexample
6064 (define_split
6065   [@var{insn-pattern}]
6066   "@var{condition}"
6067   [@var{new-insn-pattern-1}
6068    @var{new-insn-pattern-2}
6069    @dots{}]
6070   "@var{preparation-statements}")
6071 @end smallexample
6072
6073 @var{insn-pattern} is a pattern that needs to be split and
6074 @var{condition} is the final condition to be tested, as in a
6075 @code{define_insn}.  When an insn matching @var{insn-pattern} and
6076 satisfying @var{condition} is found, it is replaced in the insn list
6077 with the insns given by @var{new-insn-pattern-1},
6078 @var{new-insn-pattern-2}, etc.
6079
6080 The @var{preparation-statements} are similar to those statements that
6081 are specified for @code{define_expand} (@pxref{Expander Definitions})
6082 and are executed before the new RTL is generated to prepare for the
6083 generated code or emit some insns whose pattern is not fixed.  Unlike
6084 those in @code{define_expand}, however, these statements must not
6085 generate any new pseudo-registers.  Once reload has completed, they also
6086 must not allocate any space in the stack frame.
6087
6088 Patterns are matched against @var{insn-pattern} in two different
6089 circumstances.  If an insn needs to be split for delay slot scheduling
6090 or insn scheduling, the insn is already known to be valid, which means
6091 that it must have been matched by some @code{define_insn} and, if
6092 @code{reload_completed} is nonzero, is known to satisfy the constraints
6093 of that @code{define_insn}.  In that case, the new insn patterns must
6094 also be insns that are matched by some @code{define_insn} and, if
6095 @code{reload_completed} is nonzero, must also satisfy the constraints
6096 of those definitions.
6097
6098 As an example of this usage of @code{define_split}, consider the following
6099 example from @file{a29k.md}, which splits a @code{sign_extend} from
6100 @code{HImode} to @code{SImode} into a pair of shift insns:
6101
6102 @smallexample
6103 (define_split
6104   [(set (match_operand:SI 0 "gen_reg_operand" "")
6105         (sign_extend:SI (match_operand:HI 1 "gen_reg_operand" "")))]
6106   ""
6107   [(set (match_dup 0)
6108         (ashift:SI (match_dup 1)
6109                    (const_int 16)))
6110    (set (match_dup 0)
6111         (ashiftrt:SI (match_dup 0)
6112                      (const_int 16)))]
6113   "
6114 @{ operands[1] = gen_lowpart (SImode, operands[1]); @}")
6115 @end smallexample
6116
6117 When the combiner phase tries to split an insn pattern, it is always the
6118 case that the pattern is @emph{not} matched by any @code{define_insn}.
6119 The combiner pass first tries to split a single @code{set} expression
6120 and then the same @code{set} expression inside a @code{parallel}, but
6121 followed by a @code{clobber} of a pseudo-reg to use as a scratch
6122 register.  In these cases, the combiner expects exactly two new insn
6123 patterns to be generated.  It will verify that these patterns match some
6124 @code{define_insn} definitions, so you need not do this test in the
6125 @code{define_split} (of course, there is no point in writing a
6126 @code{define_split} that will never produce insns that match).
6127
6128 Here is an example of this use of @code{define_split}, taken from
6129 @file{rs6000.md}:
6130
6131 @smallexample
6132 (define_split
6133   [(set (match_operand:SI 0 "gen_reg_operand" "")
6134         (plus:SI (match_operand:SI 1 "gen_reg_operand" "")
6135                  (match_operand:SI 2 "non_add_cint_operand" "")))]
6136   ""
6137   [(set (match_dup 0) (plus:SI (match_dup 1) (match_dup 3)))
6138    (set (match_dup 0) (plus:SI (match_dup 0) (match_dup 4)))]
6139 "
6140 @{
6141   int low = INTVAL (operands[2]) & 0xffff;
6142   int high = (unsigned) INTVAL (operands[2]) >> 16;
6143
6144   if (low & 0x8000)
6145     high++, low |= 0xffff0000;
6146
6147   operands[3] = GEN_INT (high << 16);
6148   operands[4] = GEN_INT (low);
6149 @}")
6150 @end smallexample
6151
6152 Here the predicate @code{non_add_cint_operand} matches any
6153 @code{const_int} that is @emph{not} a valid operand of a single add
6154 insn.  The add with the smaller displacement is written so that it
6155 can be substituted into the address of a subsequent operation.
6156
6157 An example that uses a scratch register, from the same file, generates
6158 an equality comparison of a register and a large constant:
6159
6160 @smallexample
6161 (define_split
6162   [(set (match_operand:CC 0 "cc_reg_operand" "")
6163         (compare:CC (match_operand:SI 1 "gen_reg_operand" "")
6164                     (match_operand:SI 2 "non_short_cint_operand" "")))
6165    (clobber (match_operand:SI 3 "gen_reg_operand" ""))]
6166   "find_single_use (operands[0], insn, 0)
6167    && (GET_CODE (*find_single_use (operands[0], insn, 0)) == EQ
6168        || GET_CODE (*find_single_use (operands[0], insn, 0)) == NE)"
6169   [(set (match_dup 3) (xor:SI (match_dup 1) (match_dup 4)))
6170    (set (match_dup 0) (compare:CC (match_dup 3) (match_dup 5)))]
6171   "
6172 @{
6173   /* @r{Get the constant we are comparing against, C, and see what it
6174      looks like sign-extended to 16 bits.  Then see what constant
6175      could be XOR'ed with C to get the sign-extended value.}  */
6176
6177   int c = INTVAL (operands[2]);
6178   int sextc = (c << 16) >> 16;
6179   int xorv = c ^ sextc;
6180
6181   operands[4] = GEN_INT (xorv);
6182   operands[5] = GEN_INT (sextc);
6183 @}")
6184 @end smallexample
6185
6186 To avoid confusion, don't write a single @code{define_split} that
6187 accepts some insns that match some @code{define_insn} as well as some
6188 insns that don't.  Instead, write two separate @code{define_split}
6189 definitions, one for the insns that are valid and one for the insns that
6190 are not valid.
6191
6192 The splitter is allowed to split jump instructions into sequence of
6193 jumps or create new jumps in while splitting non-jump instructions.  As
6194 the central flowgraph and branch prediction information needs to be updated,
6195 several restriction apply.
6196
6197 Splitting of jump instruction into sequence that over by another jump
6198 instruction is always valid, as compiler expect identical behavior of new
6199 jump.  When new sequence contains multiple jump instructions or new labels,
6200 more assistance is needed.  Splitter is required to create only unconditional
6201 jumps, or simple conditional jump instructions.  Additionally it must attach a
6202 @code{REG_BR_PROB} note to each conditional jump.  A global variable
6203 @code{split_branch_probability} holds the probability of the original branch in case
6204 it was a simple conditional jump, @minus{}1 otherwise.  To simplify
6205 recomputing of edge frequencies, the new sequence is required to have only
6206 forward jumps to the newly created labels.
6207
6208 @findex define_insn_and_split
6209 For the common case where the pattern of a define_split exactly matches the
6210 pattern of a define_insn, use @code{define_insn_and_split}.  It looks like
6211 this:
6212
6213 @smallexample
6214 (define_insn_and_split
6215   [@var{insn-pattern}]
6216   "@var{condition}"
6217   "@var{output-template}"
6218   "@var{split-condition}"
6219   [@var{new-insn-pattern-1}
6220    @var{new-insn-pattern-2}
6221    @dots{}]
6222   "@var{preparation-statements}"
6223   [@var{insn-attributes}])
6224
6225 @end smallexample
6226
6227 @var{insn-pattern}, @var{condition}, @var{output-template}, and
6228 @var{insn-attributes} are used as in @code{define_insn}.  The
6229 @var{new-insn-pattern} vector and the @var{preparation-statements} are used as
6230 in a @code{define_split}.  The @var{split-condition} is also used as in
6231 @code{define_split}, with the additional behavior that if the condition starts
6232 with @samp{&&}, the condition used for the split will be the constructed as a
6233 logical ``and'' of the split condition with the insn condition.  For example,
6234 from i386.md:
6235
6236 @smallexample
6237 (define_insn_and_split "zero_extendhisi2_and"
6238   [(set (match_operand:SI 0 "register_operand" "=r")
6239      (zero_extend:SI (match_operand:HI 1 "register_operand" "0")))
6240    (clobber (reg:CC 17))]
6241   "TARGET_ZERO_EXTEND_WITH_AND && !optimize_size"
6242   "#"
6243   "&& reload_completed"
6244   [(parallel [(set (match_dup 0)
6245                    (and:SI (match_dup 0) (const_int 65535)))
6246               (clobber (reg:CC 17))])]
6247   ""
6248   [(set_attr "type" "alu1")])
6249
6250 @end smallexample
6251
6252 In this case, the actual split condition will be
6253 @samp{TARGET_ZERO_EXTEND_WITH_AND && !optimize_size && reload_completed}.
6254
6255 The @code{define_insn_and_split} construction provides exactly the same
6256 functionality as two separate @code{define_insn} and @code{define_split}
6257 patterns.  It exists for compactness, and as a maintenance tool to prevent
6258 having to ensure the two patterns' templates match.
6259
6260 @end ifset
6261 @ifset INTERNALS
6262 @node Including Patterns
6263 @section Including Patterns in Machine Descriptions.
6264 @cindex insn includes
6265
6266 @findex include
6267 The @code{include} pattern tells the compiler tools where to
6268 look for patterns that are in files other than in the file
6269 @file{.md}.  This is used only at build time and there is no preprocessing allowed.
6270
6271 It looks like:
6272
6273 @smallexample
6274
6275 (include
6276   @var{pathname})
6277 @end smallexample
6278
6279 For example:
6280
6281 @smallexample
6282
6283 (include "filestuff")
6284
6285 @end smallexample
6286
6287 Where @var{pathname} is a string that specifies the location of the file,
6288 specifies the include file to be in @file{gcc/config/target/filestuff}.  The
6289 directory @file{gcc/config/target} is regarded as the default directory.
6290
6291
6292 Machine descriptions may be split up into smaller more manageable subsections
6293 and placed into subdirectories.
6294
6295 By specifying:
6296
6297 @smallexample
6298
6299 (include "BOGUS/filestuff")
6300
6301 @end smallexample
6302
6303 the include file is specified to be in @file{gcc/config/@var{target}/BOGUS/filestuff}.
6304
6305 Specifying an absolute path for the include file such as;
6306 @smallexample
6307
6308 (include "/u2/BOGUS/filestuff")
6309
6310 @end smallexample
6311 is permitted but is not encouraged.
6312
6313 @subsection RTL Generation Tool Options for Directory Search
6314 @cindex directory options .md
6315 @cindex options, directory search
6316 @cindex search options
6317
6318 The @option{-I@var{dir}} option specifies directories to search for machine descriptions.
6319 For example:
6320
6321 @smallexample
6322
6323 genrecog -I/p1/abc/proc1 -I/p2/abcd/pro2 target.md
6324
6325 @end smallexample
6326
6327
6328 Add the directory @var{dir} to the head of the list of directories to be
6329 searched for header files.  This can be used to override a system machine definition
6330 file, substituting your own version, since these directories are
6331 searched before the default machine description file directories.  If you use more than
6332 one @option{-I} option, the directories are scanned in left-to-right
6333 order; the standard default directory come after.
6334
6335
6336 @end ifset
6337 @ifset INTERNALS
6338 @node Peephole Definitions
6339 @section Machine-Specific Peephole Optimizers
6340 @cindex peephole optimizer definitions
6341 @cindex defining peephole optimizers
6342
6343 In addition to instruction patterns the @file{md} file may contain
6344 definitions of machine-specific peephole optimizations.
6345
6346 The combiner does not notice certain peephole optimizations when the data
6347 flow in the program does not suggest that it should try them.  For example,
6348 sometimes two consecutive insns related in purpose can be combined even
6349 though the second one does not appear to use a register computed in the
6350 first one.  A machine-specific peephole optimizer can detect such
6351 opportunities.
6352
6353 There are two forms of peephole definitions that may be used.  The
6354 original @code{define_peephole} is run at assembly output time to
6355 match insns and substitute assembly text.  Use of @code{define_peephole}
6356 is deprecated.
6357
6358 A newer @code{define_peephole2} matches insns and substitutes new
6359 insns.  The @code{peephole2} pass is run after register allocation
6360 but before scheduling, which may result in much better code for
6361 targets that do scheduling.
6362
6363 @menu
6364 * define_peephole::     RTL to Text Peephole Optimizers
6365 * define_peephole2::    RTL to RTL Peephole Optimizers
6366 @end menu
6367
6368 @end ifset
6369 @ifset INTERNALS
6370 @node define_peephole
6371 @subsection RTL to Text Peephole Optimizers
6372 @findex define_peephole
6373
6374 @need 1000
6375 A definition looks like this:
6376
6377 @smallexample
6378 (define_peephole
6379   [@var{insn-pattern-1}
6380    @var{insn-pattern-2}
6381    @dots{}]
6382   "@var{condition}"
6383   "@var{template}"
6384   "@var{optional-insn-attributes}")
6385 @end smallexample
6386
6387 @noindent
6388 The last string operand may be omitted if you are not using any
6389 machine-specific information in this machine description.  If present,
6390 it must obey the same rules as in a @code{define_insn}.
6391
6392 In this skeleton, @var{insn-pattern-1} and so on are patterns to match
6393 consecutive insns.  The optimization applies to a sequence of insns when
6394 @var{insn-pattern-1} matches the first one, @var{insn-pattern-2} matches
6395 the next, and so on.
6396
6397 Each of the insns matched by a peephole must also match a
6398 @code{define_insn}.  Peepholes are checked only at the last stage just
6399 before code generation, and only optionally.  Therefore, any insn which
6400 would match a peephole but no @code{define_insn} will cause a crash in code
6401 generation in an unoptimized compilation, or at various optimization
6402 stages.
6403
6404 The operands of the insns are matched with @code{match_operands},
6405 @code{match_operator}, and @code{match_dup}, as usual.  What is not
6406 usual is that the operand numbers apply to all the insn patterns in the
6407 definition.  So, you can check for identical operands in two insns by
6408 using @code{match_operand} in one insn and @code{match_dup} in the
6409 other.
6410
6411 The operand constraints used in @code{match_operand} patterns do not have
6412 any direct effect on the applicability of the peephole, but they will
6413 be validated afterward, so make sure your constraints are general enough
6414 to apply whenever the peephole matches.  If the peephole matches
6415 but the constraints are not satisfied, the compiler will crash.
6416
6417 It is safe to omit constraints in all the operands of the peephole; or
6418 you can write constraints which serve as a double-check on the criteria
6419 previously tested.
6420
6421 Once a sequence of insns matches the patterns, the @var{condition} is
6422 checked.  This is a C expression which makes the final decision whether to
6423 perform the optimization (we do so if the expression is nonzero).  If
6424 @var{condition} is omitted (in other words, the string is empty) then the
6425 optimization is applied to every sequence of insns that matches the
6426 patterns.
6427
6428 The defined peephole optimizations are applied after register allocation
6429 is complete.  Therefore, the peephole definition can check which
6430 operands have ended up in which kinds of registers, just by looking at
6431 the operands.
6432
6433 @findex prev_active_insn
6434 The way to refer to the operands in @var{condition} is to write
6435 @code{operands[@var{i}]} for operand number @var{i} (as matched by
6436 @code{(match_operand @var{i} @dots{})}).  Use the variable @code{insn}
6437 to refer to the last of the insns being matched; use
6438 @code{prev_active_insn} to find the preceding insns.
6439
6440 @findex dead_or_set_p
6441 When optimizing computations with intermediate results, you can use
6442 @var{condition} to match only when the intermediate results are not used
6443 elsewhere.  Use the C expression @code{dead_or_set_p (@var{insn},
6444 @var{op})}, where @var{insn} is the insn in which you expect the value
6445 to be used for the last time (from the value of @code{insn}, together
6446 with use of @code{prev_nonnote_insn}), and @var{op} is the intermediate
6447 value (from @code{operands[@var{i}]}).
6448
6449 Applying the optimization means replacing the sequence of insns with one
6450 new insn.  The @var{template} controls ultimate output of assembler code
6451 for this combined insn.  It works exactly like the template of a
6452 @code{define_insn}.  Operand numbers in this template are the same ones
6453 used in matching the original sequence of insns.
6454
6455 The result of a defined peephole optimizer does not need to match any of
6456 the insn patterns in the machine description; it does not even have an
6457 opportunity to match them.  The peephole optimizer definition itself serves
6458 as the insn pattern to control how the insn is output.
6459
6460 Defined peephole optimizers are run as assembler code is being output,
6461 so the insns they produce are never combined or rearranged in any way.
6462
6463 Here is an example, taken from the 68000 machine description:
6464
6465 @smallexample
6466 (define_peephole
6467   [(set (reg:SI 15) (plus:SI (reg:SI 15) (const_int 4)))
6468    (set (match_operand:DF 0 "register_operand" "=f")
6469         (match_operand:DF 1 "register_operand" "ad"))]
6470   "FP_REG_P (operands[0]) && ! FP_REG_P (operands[1])"
6471 @{
6472   rtx xoperands[2];
6473   xoperands[1] = gen_rtx_REG (SImode, REGNO (operands[1]) + 1);
6474 #ifdef MOTOROLA
6475   output_asm_insn ("move.l %1,(sp)", xoperands);
6476   output_asm_insn ("move.l %1,-(sp)", operands);
6477   return "fmove.d (sp)+,%0";
6478 #else
6479   output_asm_insn ("movel %1,sp@@", xoperands);
6480   output_asm_insn ("movel %1,sp@@-", operands);
6481   return "fmoved sp@@+,%0";
6482 #endif
6483 @})
6484 @end smallexample
6485
6486 @need 1000
6487 The effect of this optimization is to change
6488
6489 @smallexample
6490 @group
6491 jbsr _foobar
6492 addql #4,sp
6493 movel d1,sp@@-
6494 movel d0,sp@@-
6495 fmoved sp@@+,fp0
6496 @end group
6497 @end smallexample
6498
6499 @noindent
6500 into
6501
6502 @smallexample
6503 @group
6504 jbsr _foobar
6505 movel d1,sp@@
6506 movel d0,sp@@-
6507 fmoved sp@@+,fp0
6508 @end group
6509 @end smallexample
6510
6511 @ignore
6512 @findex CC_REVERSED
6513 If a peephole matches a sequence including one or more jump insns, you must
6514 take account of the flags such as @code{CC_REVERSED} which specify that the
6515 condition codes are represented in an unusual manner.  The compiler
6516 automatically alters any ordinary conditional jumps which occur in such
6517 situations, but the compiler cannot alter jumps which have been replaced by
6518 peephole optimizations.  So it is up to you to alter the assembler code
6519 that the peephole produces.  Supply C code to write the assembler output,
6520 and in this C code check the condition code status flags and change the
6521 assembler code as appropriate.
6522 @end ignore
6523
6524 @var{insn-pattern-1} and so on look @emph{almost} like the second
6525 operand of @code{define_insn}.  There is one important difference: the
6526 second operand of @code{define_insn} consists of one or more RTX's
6527 enclosed in square brackets.  Usually, there is only one: then the same
6528 action can be written as an element of a @code{define_peephole}.  But
6529 when there are multiple actions in a @code{define_insn}, they are
6530 implicitly enclosed in a @code{parallel}.  Then you must explicitly
6531 write the @code{parallel}, and the square brackets within it, in the
6532 @code{define_peephole}.  Thus, if an insn pattern looks like this,
6533
6534 @smallexample
6535 (define_insn "divmodsi4"
6536   [(set (match_operand:SI 0 "general_operand" "=d")
6537         (div:SI (match_operand:SI 1 "general_operand" "0")
6538                 (match_operand:SI 2 "general_operand" "dmsK")))
6539    (set (match_operand:SI 3 "general_operand" "=d")
6540         (mod:SI (match_dup 1) (match_dup 2)))]
6541   "TARGET_68020"
6542   "divsl%.l %2,%3:%0")
6543 @end smallexample
6544
6545 @noindent
6546 then the way to mention this insn in a peephole is as follows:
6547
6548 @smallexample
6549 (define_peephole
6550   [@dots{}
6551    (parallel
6552     [(set (match_operand:SI 0 "general_operand" "=d")
6553           (div:SI (match_operand:SI 1 "general_operand" "0")
6554                   (match_operand:SI 2 "general_operand" "dmsK")))
6555      (set (match_operand:SI 3 "general_operand" "=d")
6556           (mod:SI (match_dup 1) (match_dup 2)))])
6557    @dots{}]
6558   @dots{})
6559 @end smallexample
6560
6561 @end ifset
6562 @ifset INTERNALS
6563 @node define_peephole2
6564 @subsection RTL to RTL Peephole Optimizers
6565 @findex define_peephole2
6566
6567 The @code{define_peephole2} definition tells the compiler how to
6568 substitute one sequence of instructions for another sequence,
6569 what additional scratch registers may be needed and what their
6570 lifetimes must be.
6571
6572 @smallexample
6573 (define_peephole2
6574   [@var{insn-pattern-1}
6575    @var{insn-pattern-2}
6576    @dots{}]
6577   "@var{condition}"
6578   [@var{new-insn-pattern-1}
6579    @var{new-insn-pattern-2}
6580    @dots{}]
6581   "@var{preparation-statements}")
6582 @end smallexample
6583
6584 The definition is almost identical to @code{define_split}
6585 (@pxref{Insn Splitting}) except that the pattern to match is not a
6586 single instruction, but a sequence of instructions.
6587
6588 It is possible to request additional scratch registers for use in the
6589 output template.  If appropriate registers are not free, the pattern
6590 will simply not match.
6591
6592 @findex match_scratch
6593 @findex match_dup
6594 Scratch registers are requested with a @code{match_scratch} pattern at
6595 the top level of the input pattern.  The allocated register (initially) will
6596 be dead at the point requested within the original sequence.  If the scratch
6597 is used at more than a single point, a @code{match_dup} pattern at the
6598 top level of the input pattern marks the last position in the input sequence
6599 at which the register must be available.
6600
6601 Here is an example from the IA-32 machine description:
6602
6603 @smallexample
6604 (define_peephole2
6605   [(match_scratch:SI 2 "r")
6606    (parallel [(set (match_operand:SI 0 "register_operand" "")
6607                    (match_operator:SI 3 "arith_or_logical_operator"
6608                      [(match_dup 0)
6609                       (match_operand:SI 1 "memory_operand" "")]))
6610               (clobber (reg:CC 17))])]
6611   "! optimize_size && ! TARGET_READ_MODIFY"
6612   [(set (match_dup 2) (match_dup 1))
6613    (parallel [(set (match_dup 0)
6614                    (match_op_dup 3 [(match_dup 0) (match_dup 2)]))
6615               (clobber (reg:CC 17))])]
6616   "")
6617 @end smallexample
6618
6619 @noindent
6620 This pattern tries to split a load from its use in the hopes that we'll be
6621 able to schedule around the memory load latency.  It allocates a single
6622 @code{SImode} register of class @code{GENERAL_REGS} (@code{"r"}) that needs
6623 to be live only at the point just before the arithmetic.
6624
6625 A real example requiring extended scratch lifetimes is harder to come by,
6626 so here's a silly made-up example:
6627
6628 @smallexample
6629 (define_peephole2
6630   [(match_scratch:SI 4 "r")
6631    (set (match_operand:SI 0 "" "") (match_operand:SI 1 "" ""))
6632    (set (match_operand:SI 2 "" "") (match_dup 1))
6633    (match_dup 4)
6634    (set (match_operand:SI 3 "" "") (match_dup 1))]
6635   "/* @r{determine 1 does not overlap 0 and 2} */"
6636   [(set (match_dup 4) (match_dup 1))
6637    (set (match_dup 0) (match_dup 4))
6638    (set (match_dup 2) (match_dup 4))]
6639    (set (match_dup 3) (match_dup 4))]
6640   "")
6641 @end smallexample
6642
6643 @noindent
6644 If we had not added the @code{(match_dup 4)} in the middle of the input
6645 sequence, it might have been the case that the register we chose at the
6646 beginning of the sequence is killed by the first or second @code{set}.
6647
6648 @end ifset
6649 @ifset INTERNALS
6650 @node Insn Attributes
6651 @section Instruction Attributes
6652 @cindex insn attributes
6653 @cindex instruction attributes
6654
6655 In addition to describing the instruction supported by the target machine,
6656 the @file{md} file also defines a group of @dfn{attributes} and a set of
6657 values for each.  Every generated insn is assigned a value for each attribute.
6658 One possible attribute would be the effect that the insn has on the machine's
6659 condition code.  This attribute can then be used by @code{NOTICE_UPDATE_CC}
6660 to track the condition codes.
6661
6662 @menu
6663 * Defining Attributes:: Specifying attributes and their values.
6664 * Expressions::         Valid expressions for attribute values.
6665 * Tagging Insns::       Assigning attribute values to insns.
6666 * Attr Example::        An example of assigning attributes.
6667 * Insn Lengths::        Computing the length of insns.
6668 * Constant Attributes:: Defining attributes that are constant.
6669 * Delay Slots::         Defining delay slots required for a machine.
6670 * Processor pipeline description:: Specifying information for insn scheduling.
6671 @end menu
6672
6673 @end ifset
6674 @ifset INTERNALS
6675 @node Defining Attributes
6676 @subsection Defining Attributes and their Values
6677 @cindex defining attributes and their values
6678 @cindex attributes, defining
6679
6680 @findex define_attr
6681 The @code{define_attr} expression is used to define each attribute required
6682 by the target machine.  It looks like:
6683
6684 @smallexample
6685 (define_attr @var{name} @var{list-of-values} @var{default})
6686 @end smallexample
6687
6688 @var{name} is a string specifying the name of the attribute being defined.
6689
6690 @var{list-of-values} is either a string that specifies a comma-separated
6691 list of values that can be assigned to the attribute, or a null string to
6692 indicate that the attribute takes numeric values.
6693
6694 @var{default} is an attribute expression that gives the value of this
6695 attribute for insns that match patterns whose definition does not include
6696 an explicit value for this attribute.  @xref{Attr Example}, for more
6697 information on the handling of defaults.  @xref{Constant Attributes},
6698 for information on attributes that do not depend on any particular insn.
6699
6700 @findex insn-attr.h
6701 For each defined attribute, a number of definitions are written to the
6702 @file{insn-attr.h} file.  For cases where an explicit set of values is
6703 specified for an attribute, the following are defined:
6704
6705 @itemize @bullet
6706 @item
6707 A @samp{#define} is written for the symbol @samp{HAVE_ATTR_@var{name}}.
6708
6709 @item
6710 An enumerated class is defined for @samp{attr_@var{name}} with
6711 elements of the form @samp{@var{upper-name}_@var{upper-value}} where
6712 the attribute name and value are first converted to uppercase.
6713
6714 @item
6715 A function @samp{get_attr_@var{name}} is defined that is passed an insn and
6716 returns the attribute value for that insn.
6717 @end itemize
6718
6719 For example, if the following is present in the @file{md} file:
6720
6721 @smallexample
6722 (define_attr "type" "branch,fp,load,store,arith" @dots{})
6723 @end smallexample
6724
6725 @noindent
6726 the following lines will be written to the file @file{insn-attr.h}.
6727
6728 @smallexample
6729 #define HAVE_ATTR_type
6730 enum attr_type @{TYPE_BRANCH, TYPE_FP, TYPE_LOAD,
6731                  TYPE_STORE, TYPE_ARITH@};
6732 extern enum attr_type get_attr_type ();
6733 @end smallexample
6734
6735 If the attribute takes numeric values, no @code{enum} type will be
6736 defined and the function to obtain the attribute's value will return
6737 @code{int}.
6738
6739 There are attributes which are tied to a specific meaning.  These
6740 attributes are not free to use for other purposes:
6741
6742 @table @code
6743 @item length
6744 The @code{length} attribute is used to calculate the length of emitted
6745 code chunks.  This is especially important when verifying branch
6746 distances. @xref{Insn Lengths}.
6747
6748 @item enabled
6749 The @code{enabled} attribute can be defined to prevent certain
6750 alternatives of an insn definition from being used during code
6751 generation. @xref{Disable Insn Alternatives}.
6752 @end table
6753
6754 @findex define_enum_attr
6755 @anchor{define_enum_attr}
6756 Another way of defining an attribute is to use:
6757
6758 @smallexample
6759 (define_enum_attr "@var{attr}" "@var{enum}" @var{default})
6760 @end smallexample
6761
6762 This works in just the same way as @code{define_attr}, except that
6763 the list of values is taken from a separate enumeration called
6764 @var{enum} (@pxref{define_enum}).  This form allows you to use
6765 the same list of values for several attributes without having to
6766 repeat the list each time.  For example:
6767
6768 @smallexample
6769 (define_enum "processor" [
6770   model_a
6771   model_b
6772   @dots{}
6773 ])
6774 (define_enum_attr "arch" "processor"
6775   (const (symbol_ref "target_arch")))
6776 (define_enum_attr "tune" "processor"
6777   (const (symbol_ref "target_tune")))
6778 @end smallexample
6779
6780 defines the same attributes as:
6781
6782 @smallexample
6783 (define_attr "arch" "model_a,model_b,@dots{}"
6784   (const (symbol_ref "target_arch")))
6785 (define_attr "tune" "model_a,model_b,@dots{}"
6786   (const (symbol_ref "target_tune")))
6787 @end smallexample
6788
6789 but without duplicating the processor list.  The second example defines two
6790 separate C enums (@code{attr_arch} and @code{attr_tune}) whereas the first
6791 defines a single C enum (@code{processor}).
6792 @end ifset
6793 @ifset INTERNALS
6794 @node Expressions
6795 @subsection Attribute Expressions
6796 @cindex attribute expressions
6797
6798 RTL expressions used to define attributes use the codes described above
6799 plus a few specific to attribute definitions, to be discussed below.
6800 Attribute value expressions must have one of the following forms:
6801
6802 @table @code
6803 @cindex @code{const_int} and attributes
6804 @item (const_int @var{i})
6805 The integer @var{i} specifies the value of a numeric attribute.  @var{i}
6806 must be non-negative.
6807
6808 The value of a numeric attribute can be specified either with a
6809 @code{const_int}, or as an integer represented as a string in
6810 @code{const_string}, @code{eq_attr} (see below), @code{attr},
6811 @code{symbol_ref}, simple arithmetic expressions, and @code{set_attr}
6812 overrides on specific instructions (@pxref{Tagging Insns}).
6813
6814 @cindex @code{const_string} and attributes
6815 @item (const_string @var{value})
6816 The string @var{value} specifies a constant attribute value.
6817 If @var{value} is specified as @samp{"*"}, it means that the default value of
6818 the attribute is to be used for the insn containing this expression.
6819 @samp{"*"} obviously cannot be used in the @var{default} expression
6820 of a @code{define_attr}.
6821
6822 If the attribute whose value is being specified is numeric, @var{value}
6823 must be a string containing a non-negative integer (normally
6824 @code{const_int} would be used in this case).  Otherwise, it must
6825 contain one of the valid values for the attribute.
6826
6827 @cindex @code{if_then_else} and attributes
6828 @item (if_then_else @var{test} @var{true-value} @var{false-value})
6829 @var{test} specifies an attribute test, whose format is defined below.
6830 The value of this expression is @var{true-value} if @var{test} is true,
6831 otherwise it is @var{false-value}.
6832
6833 @cindex @code{cond} and attributes
6834 @item (cond [@var{test1} @var{value1} @dots{}] @var{default})
6835 The first operand of this expression is a vector containing an even
6836 number of expressions and consisting of pairs of @var{test} and @var{value}
6837 expressions.  The value of the @code{cond} expression is that of the
6838 @var{value} corresponding to the first true @var{test} expression.  If
6839 none of the @var{test} expressions are true, the value of the @code{cond}
6840 expression is that of the @var{default} expression.
6841 @end table
6842
6843 @var{test} expressions can have one of the following forms:
6844
6845 @table @code
6846 @cindex @code{const_int} and attribute tests
6847 @item (const_int @var{i})
6848 This test is true if @var{i} is nonzero and false otherwise.
6849
6850 @cindex @code{not} and attributes
6851 @cindex @code{ior} and attributes
6852 @cindex @code{and} and attributes
6853 @item (not @var{test})
6854 @itemx (ior @var{test1} @var{test2})
6855 @itemx (and @var{test1} @var{test2})
6856 These tests are true if the indicated logical function is true.
6857
6858 @cindex @code{match_operand} and attributes
6859 @item (match_operand:@var{m} @var{n} @var{pred} @var{constraints})
6860 This test is true if operand @var{n} of the insn whose attribute value
6861 is being determined has mode @var{m} (this part of the test is ignored
6862 if @var{m} is @code{VOIDmode}) and the function specified by the string
6863 @var{pred} returns a nonzero value when passed operand @var{n} and mode
6864 @var{m} (this part of the test is ignored if @var{pred} is the null
6865 string).
6866
6867 The @var{constraints} operand is ignored and should be the null string.
6868
6869 @cindex @code{le} and attributes
6870 @cindex @code{leu} and attributes
6871 @cindex @code{lt} and attributes
6872 @cindex @code{gt} and attributes
6873 @cindex @code{gtu} and attributes
6874 @cindex @code{ge} and attributes
6875 @cindex @code{geu} and attributes
6876 @cindex @code{ne} and attributes
6877 @cindex @code{eq} and attributes
6878 @cindex @code{plus} and attributes
6879 @cindex @code{minus} and attributes
6880 @cindex @code{mult} and attributes
6881 @cindex @code{div} and attributes
6882 @cindex @code{mod} and attributes
6883 @cindex @code{abs} and attributes
6884 @cindex @code{neg} and attributes
6885 @cindex @code{ashift} and attributes
6886 @cindex @code{lshiftrt} and attributes
6887 @cindex @code{ashiftrt} and attributes
6888 @item (le @var{arith1} @var{arith2})
6889 @itemx (leu @var{arith1} @var{arith2})
6890 @itemx (lt @var{arith1} @var{arith2})
6891 @itemx (ltu @var{arith1} @var{arith2})
6892 @itemx (gt @var{arith1} @var{arith2})
6893 @itemx (gtu @var{arith1} @var{arith2})
6894 @itemx (ge @var{arith1} @var{arith2})
6895 @itemx (geu @var{arith1} @var{arith2})
6896 @itemx (ne @var{arith1} @var{arith2})
6897 @itemx (eq @var{arith1} @var{arith2})
6898 These tests are true if the indicated comparison of the two arithmetic
6899 expressions is true.  Arithmetic expressions are formed with
6900 @code{plus}, @code{minus}, @code{mult}, @code{div}, @code{mod},
6901 @code{abs}, @code{neg}, @code{and}, @code{ior}, @code{xor}, @code{not},
6902 @code{ashift}, @code{lshiftrt}, and @code{ashiftrt} expressions.
6903
6904 @findex get_attr
6905 @code{const_int} and @code{symbol_ref} are always valid terms (@pxref{Insn
6906 Lengths},for additional forms).  @code{symbol_ref} is a string
6907 denoting a C expression that yields an @code{int} when evaluated by the
6908 @samp{get_attr_@dots{}} routine.  It should normally be a global
6909 variable.
6910
6911 @findex eq_attr
6912 @item (eq_attr @var{name} @var{value})
6913 @var{name} is a string specifying the name of an attribute.
6914
6915 @var{value} is a string that is either a valid value for attribute
6916 @var{name}, a comma-separated list of values, or @samp{!} followed by a
6917 value or list.  If @var{value} does not begin with a @samp{!}, this
6918 test is true if the value of the @var{name} attribute of the current
6919 insn is in the list specified by @var{value}.  If @var{value} begins
6920 with a @samp{!}, this test is true if the attribute's value is
6921 @emph{not} in the specified list.
6922
6923 For example,
6924
6925 @smallexample
6926 (eq_attr "type" "load,store")
6927 @end smallexample
6928
6929 @noindent
6930 is equivalent to
6931
6932 @smallexample
6933 (ior (eq_attr "type" "load") (eq_attr "type" "store"))
6934 @end smallexample
6935
6936 If @var{name} specifies an attribute of @samp{alternative}, it refers to the
6937 value of the compiler variable @code{which_alternative}
6938 (@pxref{Output Statement}) and the values must be small integers.  For
6939 example,
6940
6941 @smallexample
6942 (eq_attr "alternative" "2,3")
6943 @end smallexample
6944
6945 @noindent
6946 is equivalent to
6947
6948 @smallexample
6949 (ior (eq (symbol_ref "which_alternative") (const_int 2))
6950      (eq (symbol_ref "which_alternative") (const_int 3)))
6951 @end smallexample
6952
6953 Note that, for most attributes, an @code{eq_attr} test is simplified in cases
6954 where the value of the attribute being tested is known for all insns matching
6955 a particular pattern.  This is by far the most common case.
6956
6957 @findex attr_flag
6958 @item (attr_flag @var{name})
6959 The value of an @code{attr_flag} expression is true if the flag
6960 specified by @var{name} is true for the @code{insn} currently being
6961 scheduled.
6962
6963 @var{name} is a string specifying one of a fixed set of flags to test.
6964 Test the flags @code{forward} and @code{backward} to determine the
6965 direction of a conditional branch.  Test the flags @code{very_likely},
6966 @code{likely}, @code{very_unlikely}, and @code{unlikely} to determine
6967 if a conditional branch is expected to be taken.
6968
6969 If the @code{very_likely} flag is true, then the @code{likely} flag is also
6970 true.  Likewise for the @code{very_unlikely} and @code{unlikely} flags.
6971
6972 This example describes a conditional branch delay slot which
6973 can be nullified for forward branches that are taken (annul-true) or
6974 for backward branches which are not taken (annul-false).
6975
6976 @smallexample
6977 (define_delay (eq_attr "type" "cbranch")
6978   [(eq_attr "in_branch_delay" "true")
6979    (and (eq_attr "in_branch_delay" "true")
6980         (attr_flag "forward"))
6981    (and (eq_attr "in_branch_delay" "true")
6982         (attr_flag "backward"))])
6983 @end smallexample
6984
6985 The @code{forward} and @code{backward} flags are false if the current
6986 @code{insn} being scheduled is not a conditional branch.
6987
6988 The @code{very_likely} and @code{likely} flags are true if the
6989 @code{insn} being scheduled is not a conditional branch.
6990 The @code{very_unlikely} and @code{unlikely} flags are false if the
6991 @code{insn} being scheduled is not a conditional branch.
6992
6993 @code{attr_flag} is only used during delay slot scheduling and has no
6994 meaning to other passes of the compiler.
6995
6996 @findex attr
6997 @item (attr @var{name})
6998 The value of another attribute is returned.  This is most useful
6999 for numeric attributes, as @code{eq_attr} and @code{attr_flag}
7000 produce more efficient code for non-numeric attributes.
7001 @end table
7002
7003 @end ifset
7004 @ifset INTERNALS
7005 @node Tagging Insns
7006 @subsection Assigning Attribute Values to Insns
7007 @cindex tagging insns
7008 @cindex assigning attribute values to insns
7009
7010 The value assigned to an attribute of an insn is primarily determined by
7011 which pattern is matched by that insn (or which @code{define_peephole}
7012 generated it).  Every @code{define_insn} and @code{define_peephole} can
7013 have an optional last argument to specify the values of attributes for
7014 matching insns.  The value of any attribute not specified in a particular
7015 insn is set to the default value for that attribute, as specified in its
7016 @code{define_attr}.  Extensive use of default values for attributes
7017 permits the specification of the values for only one or two attributes
7018 in the definition of most insn patterns, as seen in the example in the
7019 next section.
7020
7021 The optional last argument of @code{define_insn} and
7022 @code{define_peephole} is a vector of expressions, each of which defines
7023 the value for a single attribute.  The most general way of assigning an
7024 attribute's value is to use a @code{set} expression whose first operand is an
7025 @code{attr} expression giving the name of the attribute being set.  The
7026 second operand of the @code{set} is an attribute expression
7027 (@pxref{Expressions}) giving the value of the attribute.
7028
7029 When the attribute value depends on the @samp{alternative} attribute
7030 (i.e., which is the applicable alternative in the constraint of the
7031 insn), the @code{set_attr_alternative} expression can be used.  It
7032 allows the specification of a vector of attribute expressions, one for
7033 each alternative.
7034
7035 @findex set_attr
7036 When the generality of arbitrary attribute expressions is not required,
7037 the simpler @code{set_attr} expression can be used, which allows
7038 specifying a string giving either a single attribute value or a list
7039 of attribute values, one for each alternative.
7040
7041 The form of each of the above specifications is shown below.  In each case,
7042 @var{name} is a string specifying the attribute to be set.
7043
7044 @table @code
7045 @item (set_attr @var{name} @var{value-string})
7046 @var{value-string} is either a string giving the desired attribute value,
7047 or a string containing a comma-separated list giving the values for
7048 succeeding alternatives.  The number of elements must match the number
7049 of alternatives in the constraint of the insn pattern.
7050
7051 Note that it may be useful to specify @samp{*} for some alternative, in
7052 which case the attribute will assume its default value for insns matching
7053 that alternative.
7054
7055 @findex set_attr_alternative
7056 @item (set_attr_alternative @var{name} [@var{value1} @var{value2} @dots{}])
7057 Depending on the alternative of the insn, the value will be one of the
7058 specified values.  This is a shorthand for using a @code{cond} with
7059 tests on the @samp{alternative} attribute.
7060
7061 @findex attr
7062 @item (set (attr @var{name}) @var{value})
7063 The first operand of this @code{set} must be the special RTL expression
7064 @code{attr}, whose sole operand is a string giving the name of the
7065 attribute being set.  @var{value} is the value of the attribute.
7066 @end table
7067
7068 The following shows three different ways of representing the same
7069 attribute value specification:
7070
7071 @smallexample
7072 (set_attr "type" "load,store,arith")
7073
7074 (set_attr_alternative "type"
7075                       [(const_string "load") (const_string "store")
7076                        (const_string "arith")])
7077
7078 (set (attr "type")
7079      (cond [(eq_attr "alternative" "1") (const_string "load")
7080             (eq_attr "alternative" "2") (const_string "store")]
7081            (const_string "arith")))
7082 @end smallexample
7083
7084 @need 1000
7085 @findex define_asm_attributes
7086 The @code{define_asm_attributes} expression provides a mechanism to
7087 specify the attributes assigned to insns produced from an @code{asm}
7088 statement.  It has the form:
7089
7090 @smallexample
7091 (define_asm_attributes [@var{attr-sets}])
7092 @end smallexample
7093
7094 @noindent
7095 where @var{attr-sets} is specified the same as for both the
7096 @code{define_insn} and the @code{define_peephole} expressions.
7097
7098 These values will typically be the ``worst case'' attribute values.  For
7099 example, they might indicate that the condition code will be clobbered.
7100
7101 A specification for a @code{length} attribute is handled specially.  The
7102 way to compute the length of an @code{asm} insn is to multiply the
7103 length specified in the expression @code{define_asm_attributes} by the
7104 number of machine instructions specified in the @code{asm} statement,
7105 determined by counting the number of semicolons and newlines in the
7106 string.  Therefore, the value of the @code{length} attribute specified
7107 in a @code{define_asm_attributes} should be the maximum possible length
7108 of a single machine instruction.
7109
7110 @end ifset
7111 @ifset INTERNALS
7112 @node Attr Example
7113 @subsection Example of Attribute Specifications
7114 @cindex attribute specifications example
7115 @cindex attribute specifications
7116
7117 The judicious use of defaulting is important in the efficient use of
7118 insn attributes.  Typically, insns are divided into @dfn{types} and an
7119 attribute, customarily called @code{type}, is used to represent this
7120 value.  This attribute is normally used only to define the default value
7121 for other attributes.  An example will clarify this usage.
7122
7123 Assume we have a RISC machine with a condition code and in which only
7124 full-word operations are performed in registers.  Let us assume that we
7125 can divide all insns into loads, stores, (integer) arithmetic
7126 operations, floating point operations, and branches.
7127
7128 Here we will concern ourselves with determining the effect of an insn on
7129 the condition code and will limit ourselves to the following possible
7130 effects:  The condition code can be set unpredictably (clobbered), not
7131 be changed, be set to agree with the results of the operation, or only
7132 changed if the item previously set into the condition code has been
7133 modified.
7134
7135 Here is part of a sample @file{md} file for such a machine:
7136
7137 @smallexample
7138 (define_attr "type" "load,store,arith,fp,branch" (const_string "arith"))
7139
7140 (define_attr "cc" "clobber,unchanged,set,change0"
7141              (cond [(eq_attr "type" "load")
7142                         (const_string "change0")
7143                     (eq_attr "type" "store,branch")
7144                         (const_string "unchanged")
7145                     (eq_attr "type" "arith")
7146                         (if_then_else (match_operand:SI 0 "" "")
7147                                       (const_string "set")
7148                                       (const_string "clobber"))]
7149                    (const_string "clobber")))
7150
7151 (define_insn ""
7152   [(set (match_operand:SI 0 "general_operand" "=r,r,m")
7153         (match_operand:SI 1 "general_operand" "r,m,r"))]
7154   ""
7155   "@@
7156    move %0,%1
7157    load %0,%1
7158    store %0,%1"
7159   [(set_attr "type" "arith,load,store")])
7160 @end smallexample
7161
7162 Note that we assume in the above example that arithmetic operations
7163 performed on quantities smaller than a machine word clobber the condition
7164 code since they will set the condition code to a value corresponding to the
7165 full-word result.
7166
7167 @end ifset
7168 @ifset INTERNALS
7169 @node Insn Lengths
7170 @subsection Computing the Length of an Insn
7171 @cindex insn lengths, computing
7172 @cindex computing the length of an insn
7173
7174 For many machines, multiple types of branch instructions are provided, each
7175 for different length branch displacements.  In most cases, the assembler
7176 will choose the correct instruction to use.  However, when the assembler
7177 cannot do so, GCC can when a special attribute, the @code{length}
7178 attribute, is defined.  This attribute must be defined to have numeric
7179 values by specifying a null string in its @code{define_attr}.
7180
7181 In the case of the @code{length} attribute, two additional forms of
7182 arithmetic terms are allowed in test expressions:
7183
7184 @table @code
7185 @cindex @code{match_dup} and attributes
7186 @item (match_dup @var{n})
7187 This refers to the address of operand @var{n} of the current insn, which
7188 must be a @code{label_ref}.
7189
7190 @cindex @code{pc} and attributes
7191 @item (pc)
7192 This refers to the address of the @emph{current} insn.  It might have
7193 been more consistent with other usage to make this the address of the
7194 @emph{next} insn but this would be confusing because the length of the
7195 current insn is to be computed.
7196 @end table
7197
7198 @cindex @code{addr_vec}, length of
7199 @cindex @code{addr_diff_vec}, length of
7200 For normal insns, the length will be determined by value of the
7201 @code{length} attribute.  In the case of @code{addr_vec} and
7202 @code{addr_diff_vec} insn patterns, the length is computed as
7203 the number of vectors multiplied by the size of each vector.
7204
7205 Lengths are measured in addressable storage units (bytes).
7206
7207 The following macros can be used to refine the length computation:
7208
7209 @table @code
7210 @findex ADJUST_INSN_LENGTH
7211 @item ADJUST_INSN_LENGTH (@var{insn}, @var{length})
7212 If defined, modifies the length assigned to instruction @var{insn} as a
7213 function of the context in which it is used.  @var{length} is an lvalue
7214 that contains the initially computed length of the insn and should be
7215 updated with the correct length of the insn.
7216
7217 This macro will normally not be required.  A case in which it is
7218 required is the ROMP@.  On this machine, the size of an @code{addr_vec}
7219 insn must be increased by two to compensate for the fact that alignment
7220 may be required.
7221 @end table
7222
7223 @findex get_attr_length
7224 The routine that returns @code{get_attr_length} (the value of the
7225 @code{length} attribute) can be used by the output routine to
7226 determine the form of the branch instruction to be written, as the
7227 example below illustrates.
7228
7229 As an example of the specification of variable-length branches, consider
7230 the IBM 360.  If we adopt the convention that a register will be set to
7231 the starting address of a function, we can jump to labels within 4k of
7232 the start using a four-byte instruction.  Otherwise, we need a six-byte
7233 sequence to load the address from memory and then branch to it.
7234
7235 On such a machine, a pattern for a branch instruction might be specified
7236 as follows:
7237
7238 @smallexample
7239 (define_insn "jump"
7240   [(set (pc)
7241         (label_ref (match_operand 0 "" "")))]
7242   ""
7243 @{
7244    return (get_attr_length (insn) == 4
7245            ? "b %l0" : "l r15,=a(%l0); br r15");
7246 @}
7247   [(set (attr "length")
7248         (if_then_else (lt (match_dup 0) (const_int 4096))
7249                       (const_int 4)
7250                       (const_int 6)))])
7251 @end smallexample
7252
7253 @end ifset
7254 @ifset INTERNALS
7255 @node Constant Attributes
7256 @subsection Constant Attributes
7257 @cindex constant attributes
7258
7259 A special form of @code{define_attr}, where the expression for the
7260 default value is a @code{const} expression, indicates an attribute that
7261 is constant for a given run of the compiler.  Constant attributes may be
7262 used to specify which variety of processor is used.  For example,
7263
7264 @smallexample
7265 (define_attr "cpu" "m88100,m88110,m88000"
7266  (const
7267   (cond [(symbol_ref "TARGET_88100") (const_string "m88100")
7268          (symbol_ref "TARGET_88110") (const_string "m88110")]
7269         (const_string "m88000"))))
7270
7271 (define_attr "memory" "fast,slow"
7272  (const
7273   (if_then_else (symbol_ref "TARGET_FAST_MEM")
7274                 (const_string "fast")
7275                 (const_string "slow"))))
7276 @end smallexample
7277
7278 The routine generated for constant attributes has no parameters as it
7279 does not depend on any particular insn.  RTL expressions used to define
7280 the value of a constant attribute may use the @code{symbol_ref} form,
7281 but may not use either the @code{match_operand} form or @code{eq_attr}
7282 forms involving insn attributes.
7283
7284 @end ifset
7285 @ifset INTERNALS
7286 @node Delay Slots
7287 @subsection Delay Slot Scheduling
7288 @cindex delay slots, defining
7289
7290 The insn attribute mechanism can be used to specify the requirements for
7291 delay slots, if any, on a target machine.  An instruction is said to
7292 require a @dfn{delay slot} if some instructions that are physically
7293 after the instruction are executed as if they were located before it.
7294 Classic examples are branch and call instructions, which often execute
7295 the following instruction before the branch or call is performed.
7296
7297 On some machines, conditional branch instructions can optionally
7298 @dfn{annul} instructions in the delay slot.  This means that the
7299 instruction will not be executed for certain branch outcomes.  Both
7300 instructions that annul if the branch is true and instructions that
7301 annul if the branch is false are supported.
7302
7303 Delay slot scheduling differs from instruction scheduling in that
7304 determining whether an instruction needs a delay slot is dependent only
7305 on the type of instruction being generated, not on data flow between the
7306 instructions.  See the next section for a discussion of data-dependent
7307 instruction scheduling.
7308
7309 @findex define_delay
7310 The requirement of an insn needing one or more delay slots is indicated
7311 via the @code{define_delay} expression.  It has the following form:
7312
7313 @smallexample
7314 (define_delay @var{test}
7315               [@var{delay-1} @var{annul-true-1} @var{annul-false-1}
7316                @var{delay-2} @var{annul-true-2} @var{annul-false-2}
7317                @dots{}])
7318 @end smallexample
7319
7320 @var{test} is an attribute test that indicates whether this
7321 @code{define_delay} applies to a particular insn.  If so, the number of
7322 required delay slots is determined by the length of the vector specified
7323 as the second argument.  An insn placed in delay slot @var{n} must
7324 satisfy attribute test @var{delay-n}.  @var{annul-true-n} is an
7325 attribute test that specifies which insns may be annulled if the branch
7326 is true.  Similarly, @var{annul-false-n} specifies which insns in the
7327 delay slot may be annulled if the branch is false.  If annulling is not
7328 supported for that delay slot, @code{(nil)} should be coded.
7329
7330 For example, in the common case where branch and call insns require
7331 a single delay slot, which may contain any insn other than a branch or
7332 call, the following would be placed in the @file{md} file:
7333
7334 @smallexample
7335 (define_delay (eq_attr "type" "branch,call")
7336               [(eq_attr "type" "!branch,call") (nil) (nil)])
7337 @end smallexample
7338
7339 Multiple @code{define_delay} expressions may be specified.  In this
7340 case, each such expression specifies different delay slot requirements
7341 and there must be no insn for which tests in two @code{define_delay}
7342 expressions are both true.
7343
7344 For example, if we have a machine that requires one delay slot for branches
7345 but two for calls,  no delay slot can contain a branch or call insn,
7346 and any valid insn in the delay slot for the branch can be annulled if the
7347 branch is true, we might represent this as follows:
7348
7349 @smallexample
7350 (define_delay (eq_attr "type" "branch")
7351    [(eq_attr "type" "!branch,call")
7352     (eq_attr "type" "!branch,call")
7353     (nil)])
7354
7355 (define_delay (eq_attr "type" "call")
7356               [(eq_attr "type" "!branch,call") (nil) (nil)
7357                (eq_attr "type" "!branch,call") (nil) (nil)])
7358 @end smallexample
7359 @c the above is *still* too long.  --mew 4feb93
7360
7361 @end ifset
7362 @ifset INTERNALS
7363 @node Processor pipeline description
7364 @subsection Specifying processor pipeline description
7365 @cindex processor pipeline description
7366 @cindex processor functional units
7367 @cindex instruction latency time
7368 @cindex interlock delays
7369 @cindex data dependence delays
7370 @cindex reservation delays
7371 @cindex pipeline hazard recognizer
7372 @cindex automaton based pipeline description
7373 @cindex regular expressions
7374 @cindex deterministic finite state automaton
7375 @cindex automaton based scheduler
7376 @cindex RISC
7377 @cindex VLIW
7378
7379 To achieve better performance, most modern processors
7380 (super-pipelined, superscalar @acronym{RISC}, and @acronym{VLIW}
7381 processors) have many @dfn{functional units} on which several
7382 instructions can be executed simultaneously.  An instruction starts
7383 execution if its issue conditions are satisfied.  If not, the
7384 instruction is stalled until its conditions are satisfied.  Such
7385 @dfn{interlock (pipeline) delay} causes interruption of the fetching
7386 of successor instructions (or demands nop instructions, e.g.@: for some
7387 MIPS processors).
7388
7389 There are two major kinds of interlock delays in modern processors.
7390 The first one is a data dependence delay determining @dfn{instruction
7391 latency time}.  The instruction execution is not started until all
7392 source data have been evaluated by prior instructions (there are more
7393 complex cases when the instruction execution starts even when the data
7394 are not available but will be ready in given time after the
7395 instruction execution start).  Taking the data dependence delays into
7396 account is simple.  The data dependence (true, output, and
7397 anti-dependence) delay between two instructions is given by a
7398 constant.  In most cases this approach is adequate.  The second kind
7399 of interlock delays is a reservation delay.  The reservation delay
7400 means that two instructions under execution will be in need of shared
7401 processors resources, i.e.@: buses, internal registers, and/or
7402 functional units, which are reserved for some time.  Taking this kind
7403 of delay into account is complex especially for modern @acronym{RISC}
7404 processors.
7405
7406 The task of exploiting more processor parallelism is solved by an
7407 instruction scheduler.  For a better solution to this problem, the
7408 instruction scheduler has to have an adequate description of the
7409 processor parallelism (or @dfn{pipeline description}).  GCC
7410 machine descriptions describe processor parallelism and functional
7411 unit reservations for groups of instructions with the aid of
7412 @dfn{regular expressions}.
7413
7414 The GCC instruction scheduler uses a @dfn{pipeline hazard recognizer} to
7415 figure out the possibility of the instruction issue by the processor
7416 on a given simulated processor cycle.  The pipeline hazard recognizer is
7417 automatically generated from the processor pipeline description.  The
7418 pipeline hazard recognizer generated from the machine description
7419 is based on a deterministic finite state automaton (@acronym{DFA}):
7420 the instruction issue is possible if there is a transition from one
7421 automaton state to another one.  This algorithm is very fast, and
7422 furthermore, its speed is not dependent on processor
7423 complexity@footnote{However, the size of the automaton depends on
7424 processor complexity.  To limit this effect, machine descriptions
7425 can split orthogonal parts of the machine description among several
7426 automata: but then, since each of these must be stepped independently,
7427 this does cause a small decrease in the algorithm's performance.}.
7428
7429 @cindex automaton based pipeline description
7430 The rest of this section describes the directives that constitute
7431 an automaton-based processor pipeline description.  The order of
7432 these constructions within the machine description file is not
7433 important.
7434
7435 @findex define_automaton
7436 @cindex pipeline hazard recognizer
7437 The following optional construction describes names of automata
7438 generated and used for the pipeline hazards recognition.  Sometimes
7439 the generated finite state automaton used by the pipeline hazard
7440 recognizer is large.  If we use more than one automaton and bind functional
7441 units to the automata, the total size of the automata is usually
7442 less than the size of the single automaton.  If there is no one such
7443 construction, only one finite state automaton is generated.
7444
7445 @smallexample
7446 (define_automaton @var{automata-names})
7447 @end smallexample
7448
7449 @var{automata-names} is a string giving names of the automata.  The
7450 names are separated by commas.  All the automata should have unique names.
7451 The automaton name is used in the constructions @code{define_cpu_unit} and
7452 @code{define_query_cpu_unit}.
7453
7454 @findex define_cpu_unit
7455 @cindex processor functional units
7456 Each processor functional unit used in the description of instruction
7457 reservations should be described by the following construction.
7458
7459 @smallexample
7460 (define_cpu_unit @var{unit-names} [@var{automaton-name}])
7461 @end smallexample
7462
7463 @var{unit-names} is a string giving the names of the functional units
7464 separated by commas.  Don't use name @samp{nothing}, it is reserved
7465 for other goals.
7466
7467 @var{automaton-name} is a string giving the name of the automaton with
7468 which the unit is bound.  The automaton should be described in
7469 construction @code{define_automaton}.  You should give
7470 @dfn{automaton-name}, if there is a defined automaton.
7471
7472 The assignment of units to automata are constrained by the uses of the
7473 units in insn reservations.  The most important constraint is: if a
7474 unit reservation is present on a particular cycle of an alternative
7475 for an insn reservation, then some unit from the same automaton must
7476 be present on the same cycle for the other alternatives of the insn
7477 reservation.  The rest of the constraints are mentioned in the
7478 description of the subsequent constructions.
7479
7480 @findex define_query_cpu_unit
7481 @cindex querying function unit reservations
7482 The following construction describes CPU functional units analogously
7483 to @code{define_cpu_unit}.  The reservation of such units can be
7484 queried for an automaton state.  The instruction scheduler never
7485 queries reservation of functional units for given automaton state.  So
7486 as a rule, you don't need this construction.  This construction could
7487 be used for future code generation goals (e.g.@: to generate
7488 @acronym{VLIW} insn templates).
7489
7490 @smallexample
7491 (define_query_cpu_unit @var{unit-names} [@var{automaton-name}])
7492 @end smallexample
7493
7494 @var{unit-names} is a string giving names of the functional units
7495 separated by commas.
7496
7497 @var{automaton-name} is a string giving the name of the automaton with
7498 which the unit is bound.
7499
7500 @findex define_insn_reservation
7501 @cindex instruction latency time
7502 @cindex regular expressions
7503 @cindex data bypass
7504 The following construction is the major one to describe pipeline
7505 characteristics of an instruction.
7506
7507 @smallexample
7508 (define_insn_reservation @var{insn-name} @var{default_latency}
7509                          @var{condition} @var{regexp})
7510 @end smallexample
7511
7512 @var{default_latency} is a number giving latency time of the
7513 instruction.  There is an important difference between the old
7514 description and the automaton based pipeline description.  The latency
7515 time is used for all dependencies when we use the old description.  In
7516 the automaton based pipeline description, the given latency time is only
7517 used for true dependencies.  The cost of anti-dependencies is always
7518 zero and the cost of output dependencies is the difference between
7519 latency times of the producing and consuming insns (if the difference
7520 is negative, the cost is considered to be zero).  You can always
7521 change the default costs for any description by using the target hook
7522 @code{TARGET_SCHED_ADJUST_COST} (@pxref{Scheduling}).
7523
7524 @var{insn-name} is a string giving the internal name of the insn.  The
7525 internal names are used in constructions @code{define_bypass} and in
7526 the automaton description file generated for debugging.  The internal
7527 name has nothing in common with the names in @code{define_insn}.  It is a
7528 good practice to use insn classes described in the processor manual.
7529
7530 @var{condition} defines what RTL insns are described by this
7531 construction.  You should remember that you will be in trouble if
7532 @var{condition} for two or more different
7533 @code{define_insn_reservation} constructions is TRUE for an insn.  In
7534 this case what reservation will be used for the insn is not defined.
7535 Such cases are not checked during generation of the pipeline hazards
7536 recognizer because in general recognizing that two conditions may have
7537 the same value is quite difficult (especially if the conditions
7538 contain @code{symbol_ref}).  It is also not checked during the
7539 pipeline hazard recognizer work because it would slow down the
7540 recognizer considerably.
7541
7542 @var{regexp} is a string describing the reservation of the cpu's functional
7543 units by the instruction.  The reservations are described by a regular
7544 expression according to the following syntax:
7545
7546 @smallexample
7547        regexp = regexp "," oneof
7548               | oneof
7549
7550        oneof = oneof "|" allof
7551              | allof
7552
7553        allof = allof "+" repeat
7554              | repeat
7555
7556        repeat = element "*" number
7557               | element
7558
7559        element = cpu_function_unit_name
7560                | reservation_name
7561                | result_name
7562                | "nothing"
7563                | "(" regexp ")"
7564 @end smallexample
7565
7566 @itemize @bullet
7567 @item
7568 @samp{,} is used for describing the start of the next cycle in
7569 the reservation.
7570
7571 @item
7572 @samp{|} is used for describing a reservation described by the first
7573 regular expression @strong{or} a reservation described by the second
7574 regular expression @strong{or} etc.
7575
7576 @item
7577 @samp{+} is used for describing a reservation described by the first
7578 regular expression @strong{and} a reservation described by the
7579 second regular expression @strong{and} etc.
7580
7581 @item
7582 @samp{*} is used for convenience and simply means a sequence in which
7583 the regular expression are repeated @var{number} times with cycle
7584 advancing (see @samp{,}).
7585
7586 @item
7587 @samp{cpu_function_unit_name} denotes reservation of the named
7588 functional unit.
7589
7590 @item
7591 @samp{reservation_name} --- see description of construction
7592 @samp{define_reservation}.
7593
7594 @item
7595 @samp{nothing} denotes no unit reservations.
7596 @end itemize
7597
7598 @findex define_reservation
7599 Sometimes unit reservations for different insns contain common parts.
7600 In such case, you can simplify the pipeline description by describing
7601 the common part by the following construction
7602
7603 @smallexample
7604 (define_reservation @var{reservation-name} @var{regexp})
7605 @end smallexample
7606
7607 @var{reservation-name} is a string giving name of @var{regexp}.
7608 Functional unit names and reservation names are in the same name
7609 space.  So the reservation names should be different from the
7610 functional unit names and can not be the reserved name @samp{nothing}.
7611
7612 @findex define_bypass
7613 @cindex instruction latency time
7614 @cindex data bypass
7615 The following construction is used to describe exceptions in the
7616 latency time for given instruction pair.  This is so called bypasses.
7617
7618 @smallexample
7619 (define_bypass @var{number} @var{out_insn_names} @var{in_insn_names}
7620                [@var{guard}])
7621 @end smallexample
7622
7623 @var{number} defines when the result generated by the instructions
7624 given in string @var{out_insn_names} will be ready for the
7625 instructions given in string @var{in_insn_names}.  The instructions in
7626 the string are separated by commas.
7627
7628 @var{guard} is an optional string giving the name of a C function which
7629 defines an additional guard for the bypass.  The function will get the
7630 two insns as parameters.  If the function returns zero the bypass will
7631 be ignored for this case.  The additional guard is necessary to
7632 recognize complicated bypasses, e.g.@: when the consumer is only an address
7633 of insn @samp{store} (not a stored value).
7634
7635 If there are more one bypass with the same output and input insns, the
7636 chosen bypass is the first bypass with a guard in description whose
7637 guard function returns nonzero.  If there is no such bypass, then
7638 bypass without the guard function is chosen.
7639
7640 @findex exclusion_set
7641 @findex presence_set
7642 @findex final_presence_set
7643 @findex absence_set
7644 @findex final_absence_set
7645 @cindex VLIW
7646 @cindex RISC
7647 The following five constructions are usually used to describe
7648 @acronym{VLIW} processors, or more precisely, to describe a placement
7649 of small instructions into @acronym{VLIW} instruction slots.  They
7650 can be used for @acronym{RISC} processors, too.
7651
7652 @smallexample
7653 (exclusion_set @var{unit-names} @var{unit-names})
7654 (presence_set @var{unit-names} @var{patterns})
7655 (final_presence_set @var{unit-names} @var{patterns})
7656 (absence_set @var{unit-names} @var{patterns})
7657 (final_absence_set @var{unit-names} @var{patterns})
7658 @end smallexample
7659
7660 @var{unit-names} is a string giving names of functional units
7661 separated by commas.
7662
7663 @var{patterns} is a string giving patterns of functional units
7664 separated by comma.  Currently pattern is one unit or units
7665 separated by white-spaces.
7666
7667 The first construction (@samp{exclusion_set}) means that each
7668 functional unit in the first string can not be reserved simultaneously
7669 with a unit whose name is in the second string and vice versa.  For
7670 example, the construction is useful for describing processors
7671 (e.g.@: some SPARC processors) with a fully pipelined floating point
7672 functional unit which can execute simultaneously only single floating
7673 point insns or only double floating point insns.
7674
7675 The second construction (@samp{presence_set}) means that each
7676 functional unit in the first string can not be reserved unless at
7677 least one of pattern of units whose names are in the second string is
7678 reserved.  This is an asymmetric relation.  For example, it is useful
7679 for description that @acronym{VLIW} @samp{slot1} is reserved after
7680 @samp{slot0} reservation.  We could describe it by the following
7681 construction
7682
7683 @smallexample
7684 (presence_set "slot1" "slot0")
7685 @end smallexample
7686
7687 Or @samp{slot1} is reserved only after @samp{slot0} and unit @samp{b0}
7688 reservation.  In this case we could write
7689
7690 @smallexample
7691 (presence_set "slot1" "slot0 b0")
7692 @end smallexample
7693
7694 The third construction (@samp{final_presence_set}) is analogous to
7695 @samp{presence_set}.  The difference between them is when checking is
7696 done.  When an instruction is issued in given automaton state
7697 reflecting all current and planned unit reservations, the automaton
7698 state is changed.  The first state is a source state, the second one
7699 is a result state.  Checking for @samp{presence_set} is done on the
7700 source state reservation, checking for @samp{final_presence_set} is
7701 done on the result reservation.  This construction is useful to
7702 describe a reservation which is actually two subsequent reservations.
7703 For example, if we use
7704
7705 @smallexample
7706 (presence_set "slot1" "slot0")
7707 @end smallexample
7708
7709 the following insn will be never issued (because @samp{slot1} requires
7710 @samp{slot0} which is absent in the source state).
7711
7712 @smallexample
7713 (define_reservation "insn_and_nop" "slot0 + slot1")
7714 @end smallexample
7715
7716 but it can be issued if we use analogous @samp{final_presence_set}.
7717
7718 The forth construction (@samp{absence_set}) means that each functional
7719 unit in the first string can be reserved only if each pattern of units
7720 whose names are in the second string is not reserved.  This is an
7721 asymmetric relation (actually @samp{exclusion_set} is analogous to
7722 this one but it is symmetric).  For example it might be useful in a 
7723 @acronym{VLIW} description to say that @samp{slot0} cannot be reserved
7724 after either @samp{slot1} or @samp{slot2} have been reserved.  This
7725 can be described as:
7726
7727 @smallexample
7728 (absence_set "slot0" "slot1, slot2")
7729 @end smallexample
7730
7731 Or @samp{slot2} can not be reserved if @samp{slot0} and unit @samp{b0}
7732 are reserved or @samp{slot1} and unit @samp{b1} are reserved.  In
7733 this case we could write
7734
7735 @smallexample
7736 (absence_set "slot2" "slot0 b0, slot1 b1")
7737 @end smallexample
7738
7739 All functional units mentioned in a set should belong to the same
7740 automaton.
7741
7742 The last construction (@samp{final_absence_set}) is analogous to
7743 @samp{absence_set} but checking is done on the result (state)
7744 reservation.  See comments for @samp{final_presence_set}.
7745
7746 @findex automata_option
7747 @cindex deterministic finite state automaton
7748 @cindex nondeterministic finite state automaton
7749 @cindex finite state automaton minimization
7750 You can control the generator of the pipeline hazard recognizer with
7751 the following construction.
7752
7753 @smallexample
7754 (automata_option @var{options})
7755 @end smallexample
7756
7757 @var{options} is a string giving options which affect the generated
7758 code.  Currently there are the following options:
7759
7760 @itemize @bullet
7761 @item
7762 @dfn{no-minimization} makes no minimization of the automaton.  This is
7763 only worth to do when we are debugging the description and need to
7764 look more accurately at reservations of states.
7765
7766 @item
7767 @dfn{time} means printing time statistics about the generation of
7768 automata.
7769
7770 @item
7771 @dfn{stats} means printing statistics about the generated automata
7772 such as the number of DFA states, NDFA states and arcs.
7773
7774 @item
7775 @dfn{v} means a generation of the file describing the result automata.
7776 The file has suffix @samp{.dfa} and can be used for the description
7777 verification and debugging.
7778
7779 @item
7780 @dfn{w} means a generation of warning instead of error for
7781 non-critical errors.
7782
7783 @item
7784 @dfn{ndfa} makes nondeterministic finite state automata.  This affects
7785 the treatment of operator @samp{|} in the regular expressions.  The
7786 usual treatment of the operator is to try the first alternative and,
7787 if the reservation is not possible, the second alternative.  The
7788 nondeterministic treatment means trying all alternatives, some of them
7789 may be rejected by reservations in the subsequent insns.
7790
7791 @item
7792 @dfn{progress} means output of a progress bar showing how many states
7793 were generated so far for automaton being processed.  This is useful
7794 during debugging a @acronym{DFA} description.  If you see too many
7795 generated states, you could interrupt the generator of the pipeline
7796 hazard recognizer and try to figure out a reason for generation of the
7797 huge automaton.
7798 @end itemize
7799
7800 As an example, consider a superscalar @acronym{RISC} machine which can
7801 issue three insns (two integer insns and one floating point insn) on
7802 the cycle but can finish only two insns.  To describe this, we define
7803 the following functional units.
7804
7805 @smallexample
7806 (define_cpu_unit "i0_pipeline, i1_pipeline, f_pipeline")
7807 (define_cpu_unit "port0, port1")
7808 @end smallexample
7809
7810 All simple integer insns can be executed in any integer pipeline and
7811 their result is ready in two cycles.  The simple integer insns are
7812 issued into the first pipeline unless it is reserved, otherwise they
7813 are issued into the second pipeline.  Integer division and
7814 multiplication insns can be executed only in the second integer
7815 pipeline and their results are ready correspondingly in 8 and 4
7816 cycles.  The integer division is not pipelined, i.e.@: the subsequent
7817 integer division insn can not be issued until the current division
7818 insn finished.  Floating point insns are fully pipelined and their
7819 results are ready in 3 cycles.  Where the result of a floating point
7820 insn is used by an integer insn, an additional delay of one cycle is
7821 incurred.  To describe all of this we could specify
7822
7823 @smallexample
7824 (define_cpu_unit "div")
7825
7826 (define_insn_reservation "simple" 2 (eq_attr "type" "int")
7827                          "(i0_pipeline | i1_pipeline), (port0 | port1)")
7828
7829 (define_insn_reservation "mult" 4 (eq_attr "type" "mult")
7830                          "i1_pipeline, nothing*2, (port0 | port1)")
7831
7832 (define_insn_reservation "div" 8 (eq_attr "type" "div")
7833                          "i1_pipeline, div*7, div + (port0 | port1)")
7834
7835 (define_insn_reservation "float" 3 (eq_attr "type" "float")
7836                          "f_pipeline, nothing, (port0 | port1))
7837
7838 (define_bypass 4 "float" "simple,mult,div")
7839 @end smallexample
7840
7841 To simplify the description we could describe the following reservation
7842
7843 @smallexample
7844 (define_reservation "finish" "port0|port1")
7845 @end smallexample
7846
7847 and use it in all @code{define_insn_reservation} as in the following
7848 construction
7849
7850 @smallexample
7851 (define_insn_reservation "simple" 2 (eq_attr "type" "int")
7852                          "(i0_pipeline | i1_pipeline), finish")
7853 @end smallexample
7854
7855
7856 @end ifset
7857 @ifset INTERNALS
7858 @node Conditional Execution
7859 @section Conditional Execution
7860 @cindex conditional execution
7861 @cindex predication
7862
7863 A number of architectures provide for some form of conditional
7864 execution, or predication.  The hallmark of this feature is the
7865 ability to nullify most of the instructions in the instruction set.
7866 When the instruction set is large and not entirely symmetric, it
7867 can be quite tedious to describe these forms directly in the
7868 @file{.md} file.  An alternative is the @code{define_cond_exec} template.
7869
7870 @findex define_cond_exec
7871 @smallexample
7872 (define_cond_exec
7873   [@var{predicate-pattern}]
7874   "@var{condition}"
7875   "@var{output-template}")
7876 @end smallexample
7877
7878 @var{predicate-pattern} is the condition that must be true for the
7879 insn to be executed at runtime and should match a relational operator.
7880 One can use @code{match_operator} to match several relational operators
7881 at once.  Any @code{match_operand} operands must have no more than one
7882 alternative.
7883
7884 @var{condition} is a C expression that must be true for the generated
7885 pattern to match.
7886
7887 @findex current_insn_predicate
7888 @var{output-template} is a string similar to the @code{define_insn}
7889 output template (@pxref{Output Template}), except that the @samp{*}
7890 and @samp{@@} special cases do not apply.  This is only useful if the
7891 assembly text for the predicate is a simple prefix to the main insn.
7892 In order to handle the general case, there is a global variable
7893 @code{current_insn_predicate} that will contain the entire predicate
7894 if the current insn is predicated, and will otherwise be @code{NULL}.
7895
7896 When @code{define_cond_exec} is used, an implicit reference to
7897 the @code{predicable} instruction attribute is made.
7898 @xref{Insn Attributes}.  This attribute must be boolean (i.e.@: have
7899 exactly two elements in its @var{list-of-values}).  Further, it must
7900 not be used with complex expressions.  That is, the default and all
7901 uses in the insns must be a simple constant, not dependent on the
7902 alternative or anything else.
7903
7904 For each @code{define_insn} for which the @code{predicable}
7905 attribute is true, a new @code{define_insn} pattern will be
7906 generated that matches a predicated version of the instruction.
7907 For example,
7908
7909 @smallexample
7910 (define_insn "addsi"
7911   [(set (match_operand:SI 0 "register_operand" "r")
7912         (plus:SI (match_operand:SI 1 "register_operand" "r")
7913                  (match_operand:SI 2 "register_operand" "r")))]
7914   "@var{test1}"
7915   "add %2,%1,%0")
7916
7917 (define_cond_exec
7918   [(ne (match_operand:CC 0 "register_operand" "c")
7919        (const_int 0))]
7920   "@var{test2}"
7921   "(%0)")
7922 @end smallexample
7923
7924 @noindent
7925 generates a new pattern
7926
7927 @smallexample
7928 (define_insn ""
7929   [(cond_exec
7930      (ne (match_operand:CC 3 "register_operand" "c") (const_int 0))
7931      (set (match_operand:SI 0 "register_operand" "r")
7932           (plus:SI (match_operand:SI 1 "register_operand" "r")
7933                    (match_operand:SI 2 "register_operand" "r"))))]
7934   "(@var{test2}) && (@var{test1})"
7935   "(%3) add %2,%1,%0")
7936 @end smallexample
7937
7938 @end ifset
7939 @ifset INTERNALS
7940 @node Constant Definitions
7941 @section Constant Definitions
7942 @cindex constant definitions
7943 @findex define_constants
7944
7945 Using literal constants inside instruction patterns reduces legibility and
7946 can be a maintenance problem.
7947
7948 To overcome this problem, you may use the @code{define_constants}
7949 expression.  It contains a vector of name-value pairs.  From that
7950 point on, wherever any of the names appears in the MD file, it is as
7951 if the corresponding value had been written instead.  You may use
7952 @code{define_constants} multiple times; each appearance adds more
7953 constants to the table.  It is an error to redefine a constant with
7954 a different value.
7955
7956 To come back to the a29k load multiple example, instead of
7957
7958 @smallexample
7959 (define_insn ""
7960   [(match_parallel 0 "load_multiple_operation"
7961      [(set (match_operand:SI 1 "gpc_reg_operand" "=r")
7962            (match_operand:SI 2 "memory_operand" "m"))
7963       (use (reg:SI 179))
7964       (clobber (reg:SI 179))])]
7965   ""
7966   "loadm 0,0,%1,%2")
7967 @end smallexample
7968
7969 You could write:
7970
7971 @smallexample
7972 (define_constants [
7973     (R_BP 177)
7974     (R_FC 178)
7975     (R_CR 179)
7976     (R_Q  180)
7977 ])
7978
7979 (define_insn ""
7980   [(match_parallel 0 "load_multiple_operation"
7981      [(set (match_operand:SI 1 "gpc_reg_operand" "=r")
7982            (match_operand:SI 2 "memory_operand" "m"))
7983       (use (reg:SI R_CR))
7984       (clobber (reg:SI R_CR))])]
7985   ""
7986   "loadm 0,0,%1,%2")
7987 @end smallexample
7988
7989 The constants that are defined with a define_constant are also output
7990 in the insn-codes.h header file as #defines.
7991
7992 @cindex enumerations
7993 @findex define_c_enum
7994 You can also use the machine description file to define enumerations.
7995 Like the constants defined by @code{define_constant}, these enumerations
7996 are visible to both the machine description file and the main C code.
7997
7998 The syntax is as follows:
7999
8000 @smallexample
8001 (define_c_enum "@var{name}" [
8002   @var{value0}
8003   @var{value1}
8004   @dots{}
8005   @var{valuen}
8006 ])
8007 @end smallexample
8008
8009 This definition causes the equivalent of the following C code to appear
8010 in @file{insn-constants.h}:
8011
8012 @smallexample
8013 enum @var{name} @{
8014   @var{value0} = 0,
8015   @var{value1} = 1,
8016   @dots{}
8017   @var{valuen} = @var{n}
8018 @};
8019 #define NUM_@var{cname}_VALUES (@var{n} + 1)
8020 @end smallexample
8021
8022 where @var{cname} is the capitalized form of @var{name}.
8023 It also makes each @var{valuei} available in the machine description
8024 file, just as if it had been declared with:
8025
8026 @smallexample
8027 (define_constants [(@var{valuei} @var{i})])
8028 @end smallexample
8029
8030 Each @var{valuei} is usually an upper-case identifier and usually
8031 begins with @var{cname}.
8032
8033 You can split the enumeration definition into as many statements as
8034 you like.  The above example is directly equivalent to:
8035
8036 @smallexample
8037 (define_c_enum "@var{name}" [@var{value0}])
8038 (define_c_enum "@var{name}" [@var{value1}])
8039 @dots{}
8040 (define_c_enum "@var{name}" [@var{valuen}])
8041 @end smallexample
8042
8043 Splitting the enumeration helps to improve the modularity of each
8044 individual @code{.md} file.  For example, if a port defines its
8045 synchronization instructions in a separate @file{sync.md} file,
8046 it is convenient to define all synchronization-specific enumeration
8047 values in @file{sync.md} rather than in the main @file{.md} file.
8048
8049 Some enumeration names have special significance to GCC:
8050
8051 @table @code
8052 @item unspecv
8053 @findex unspec_volatile
8054 If an enumeration called @code{unspecv} is defined, GCC will use it
8055 when printing out @code{unspec_volatile} expressions.  For example:
8056
8057 @smallexample
8058 (define_c_enum "unspecv" [
8059   UNSPECV_BLOCKAGE
8060 ])
8061 @end smallexample
8062
8063 causes GCC to print @samp{(unspec_volatile @dots{} 0)} as:
8064
8065 @smallexample
8066 (unspec_volatile ... UNSPECV_BLOCKAGE)
8067 @end smallexample
8068
8069 @item unspec
8070 @findex unspec
8071 If an enumeration called @code{unspec} is defined, GCC will use
8072 it when printing out @code{unspec} expressions.  GCC will also use
8073 it when printing out @code{unspec_volatile} expressions unless an
8074 @code{unspecv} enumeration is also defined.  You can therefore
8075 decide whether to keep separate enumerations for volatile and
8076 non-volatile expressions or whether to use the same enumeration
8077 for both.
8078 @end table
8079
8080 @findex define_enum
8081 @anchor{define_enum}
8082 Another way of defining an enumeration is to use @code{define_enum}:
8083
8084 @smallexample
8085 (define_enum "@var{name}" [
8086   @var{value0}
8087   @var{value1}
8088   @dots{}
8089   @var{valuen}
8090 ])
8091 @end smallexample
8092
8093 This directive implies:
8094
8095 @smallexample
8096 (define_c_enum "@var{name}" [
8097   @var{cname}_@var{cvalue0}
8098   @var{cname}_@var{cvalue1}
8099   @dots{}
8100   @var{cname}_@var{cvaluen}
8101 ])
8102 @end smallexample
8103
8104 @findex define_enum_attr
8105 where @var{cvaluei} is the capitalized form of @var{valuei}.
8106 However, unlike @code{define_c_enum}, the enumerations defined
8107 by @code{define_enum} can be used in attribute specifications
8108 (@pxref{define_enum_attr}).
8109 @end ifset
8110 @ifset INTERNALS
8111 @node Iterators
8112 @section Iterators
8113 @cindex iterators in @file{.md} files
8114
8115 Ports often need to define similar patterns for more than one machine
8116 mode or for more than one rtx code.  GCC provides some simple iterator
8117 facilities to make this process easier.
8118
8119 @menu
8120 * Mode Iterators::         Generating variations of patterns for different modes.
8121 * Code Iterators::         Doing the same for codes.
8122 @end menu
8123
8124 @node Mode Iterators
8125 @subsection Mode Iterators
8126 @cindex mode iterators in @file{.md} files
8127
8128 Ports often need to define similar patterns for two or more different modes.
8129 For example:
8130
8131 @itemize @bullet
8132 @item
8133 If a processor has hardware support for both single and double
8134 floating-point arithmetic, the @code{SFmode} patterns tend to be
8135 very similar to the @code{DFmode} ones.
8136
8137 @item
8138 If a port uses @code{SImode} pointers in one configuration and
8139 @code{DImode} pointers in another, it will usually have very similar
8140 @code{SImode} and @code{DImode} patterns for manipulating pointers.
8141 @end itemize
8142
8143 Mode iterators allow several patterns to be instantiated from one
8144 @file{.md} file template.  They can be used with any type of
8145 rtx-based construct, such as a @code{define_insn},
8146 @code{define_split}, or @code{define_peephole2}.
8147
8148 @menu
8149 * Defining Mode Iterators:: Defining a new mode iterator.
8150 * Substitutions::           Combining mode iterators with substitutions
8151 * Examples::                Examples
8152 @end menu
8153
8154 @node Defining Mode Iterators
8155 @subsubsection Defining Mode Iterators
8156 @findex define_mode_iterator
8157
8158 The syntax for defining a mode iterator is:
8159
8160 @smallexample
8161 (define_mode_iterator @var{name} [(@var{mode1} "@var{cond1}") @dots{} (@var{moden} "@var{condn}")])
8162 @end smallexample
8163
8164 This allows subsequent @file{.md} file constructs to use the mode suffix
8165 @code{:@var{name}}.  Every construct that does so will be expanded
8166 @var{n} times, once with every use of @code{:@var{name}} replaced by
8167 @code{:@var{mode1}}, once with every use replaced by @code{:@var{mode2}},
8168 and so on.  In the expansion for a particular @var{modei}, every
8169 C condition will also require that @var{condi} be true.
8170
8171 For example:
8172
8173 @smallexample
8174 (define_mode_iterator P [(SI "Pmode == SImode") (DI "Pmode == DImode")])
8175 @end smallexample
8176
8177 defines a new mode suffix @code{:P}.  Every construct that uses
8178 @code{:P} will be expanded twice, once with every @code{:P} replaced
8179 by @code{:SI} and once with every @code{:P} replaced by @code{:DI}.
8180 The @code{:SI} version will only apply if @code{Pmode == SImode} and
8181 the @code{:DI} version will only apply if @code{Pmode == DImode}.
8182
8183 As with other @file{.md} conditions, an empty string is treated
8184 as ``always true''.  @code{(@var{mode} "")} can also be abbreviated
8185 to @code{@var{mode}}.  For example:
8186
8187 @smallexample
8188 (define_mode_iterator GPR [SI (DI "TARGET_64BIT")])
8189 @end smallexample
8190
8191 means that the @code{:DI} expansion only applies if @code{TARGET_64BIT}
8192 but that the @code{:SI} expansion has no such constraint.
8193
8194 Iterators are applied in the order they are defined.  This can be
8195 significant if two iterators are used in a construct that requires
8196 substitutions.  @xref{Substitutions}.
8197
8198 @node Substitutions
8199 @subsubsection Substitution in Mode Iterators
8200 @findex define_mode_attr
8201
8202 If an @file{.md} file construct uses mode iterators, each version of the
8203 construct will often need slightly different strings or modes.  For
8204 example:
8205
8206 @itemize @bullet
8207 @item
8208 When a @code{define_expand} defines several @code{add@var{m}3} patterns
8209 (@pxref{Standard Names}), each expander will need to use the
8210 appropriate mode name for @var{m}.
8211
8212 @item
8213 When a @code{define_insn} defines several instruction patterns,
8214 each instruction will often use a different assembler mnemonic.
8215
8216 @item
8217 When a @code{define_insn} requires operands with different modes,
8218 using an iterator for one of the operand modes usually requires a specific
8219 mode for the other operand(s).
8220 @end itemize
8221
8222 GCC supports such variations through a system of ``mode attributes''.
8223 There are two standard attributes: @code{mode}, which is the name of
8224 the mode in lower case, and @code{MODE}, which is the same thing in
8225 upper case.  You can define other attributes using:
8226
8227 @smallexample
8228 (define_mode_attr @var{name} [(@var{mode1} "@var{value1}") @dots{} (@var{moden} "@var{valuen}")])
8229 @end smallexample
8230
8231 where @var{name} is the name of the attribute and @var{valuei}
8232 is the value associated with @var{modei}.
8233
8234 When GCC replaces some @var{:iterator} with @var{:mode}, it will scan
8235 each string and mode in the pattern for sequences of the form
8236 @code{<@var{iterator}:@var{attr}>}, where @var{attr} is the name of a
8237 mode attribute.  If the attribute is defined for @var{mode}, the whole
8238 @code{<@dots{}>} sequence will be replaced by the appropriate attribute
8239 value.
8240
8241 For example, suppose an @file{.md} file has:
8242
8243 @smallexample
8244 (define_mode_iterator P [(SI "Pmode == SImode") (DI "Pmode == DImode")])
8245 (define_mode_attr load [(SI "lw") (DI "ld")])
8246 @end smallexample
8247
8248 If one of the patterns that uses @code{:P} contains the string
8249 @code{"<P:load>\t%0,%1"}, the @code{SI} version of that pattern
8250 will use @code{"lw\t%0,%1"} and the @code{DI} version will use
8251 @code{"ld\t%0,%1"}.
8252
8253 Here is an example of using an attribute for a mode:
8254
8255 @smallexample
8256 (define_mode_iterator LONG [SI DI])
8257 (define_mode_attr SHORT [(SI "HI") (DI "SI")])
8258 (define_insn @dots{}
8259   (sign_extend:LONG (match_operand:<LONG:SHORT> @dots{})) @dots{})
8260 @end smallexample
8261
8262 The @code{@var{iterator}:} prefix may be omitted, in which case the
8263 substitution will be attempted for every iterator expansion.
8264
8265 @node Examples
8266 @subsubsection Mode Iterator Examples
8267
8268 Here is an example from the MIPS port.  It defines the following
8269 modes and attributes (among others):
8270
8271 @smallexample
8272 (define_mode_iterator GPR [SI (DI "TARGET_64BIT")])
8273 (define_mode_attr d [(SI "") (DI "d")])
8274 @end smallexample
8275
8276 and uses the following template to define both @code{subsi3}
8277 and @code{subdi3}:
8278
8279 @smallexample
8280 (define_insn "sub<mode>3"
8281   [(set (match_operand:GPR 0 "register_operand" "=d")
8282         (minus:GPR (match_operand:GPR 1 "register_operand" "d")
8283                    (match_operand:GPR 2 "register_operand" "d")))]
8284   ""
8285   "<d>subu\t%0,%1,%2"
8286   [(set_attr "type" "arith")
8287    (set_attr "mode" "<MODE>")])
8288 @end smallexample
8289
8290 This is exactly equivalent to:
8291
8292 @smallexample
8293 (define_insn "subsi3"
8294   [(set (match_operand:SI 0 "register_operand" "=d")
8295         (minus:SI (match_operand:SI 1 "register_operand" "d")
8296                   (match_operand:SI 2 "register_operand" "d")))]
8297   ""
8298   "subu\t%0,%1,%2"
8299   [(set_attr "type" "arith")
8300    (set_attr "mode" "SI")])
8301
8302 (define_insn "subdi3"
8303   [(set (match_operand:DI 0 "register_operand" "=d")
8304         (minus:DI (match_operand:DI 1 "register_operand" "d")
8305                   (match_operand:DI 2 "register_operand" "d")))]
8306   ""
8307   "dsubu\t%0,%1,%2"
8308   [(set_attr "type" "arith")
8309    (set_attr "mode" "DI")])
8310 @end smallexample
8311
8312 @node Code Iterators
8313 @subsection Code Iterators
8314 @cindex code iterators in @file{.md} files
8315 @findex define_code_iterator
8316 @findex define_code_attr
8317
8318 Code iterators operate in a similar way to mode iterators.  @xref{Mode Iterators}.
8319
8320 The construct:
8321
8322 @smallexample
8323 (define_code_iterator @var{name} [(@var{code1} "@var{cond1}") @dots{} (@var{coden} "@var{condn}")])
8324 @end smallexample
8325
8326 defines a pseudo rtx code @var{name} that can be instantiated as
8327 @var{codei} if condition @var{condi} is true.  Each @var{codei}
8328 must have the same rtx format.  @xref{RTL Classes}.
8329
8330 As with mode iterators, each pattern that uses @var{name} will be
8331 expanded @var{n} times, once with all uses of @var{name} replaced by
8332 @var{code1}, once with all uses replaced by @var{code2}, and so on.
8333 @xref{Defining Mode Iterators}.
8334
8335 It is possible to define attributes for codes as well as for modes.
8336 There are two standard code attributes: @code{code}, the name of the
8337 code in lower case, and @code{CODE}, the name of the code in upper case.
8338 Other attributes are defined using:
8339
8340 @smallexample
8341 (define_code_attr @var{name} [(@var{code1} "@var{value1}") @dots{} (@var{coden} "@var{valuen}")])
8342 @end smallexample
8343
8344 Here's an example of code iterators in action, taken from the MIPS port:
8345
8346 @smallexample
8347 (define_code_iterator any_cond [unordered ordered unlt unge uneq ltgt unle ungt
8348                                 eq ne gt ge lt le gtu geu ltu leu])
8349
8350 (define_expand "b<code>"
8351   [(set (pc)
8352         (if_then_else (any_cond:CC (cc0)
8353                                    (const_int 0))
8354                       (label_ref (match_operand 0 ""))
8355                       (pc)))]
8356   ""
8357 @{
8358   gen_conditional_branch (operands, <CODE>);
8359   DONE;
8360 @})
8361 @end smallexample
8362
8363 This is equivalent to:
8364
8365 @smallexample
8366 (define_expand "bunordered"
8367   [(set (pc)
8368         (if_then_else (unordered:CC (cc0)
8369                                     (const_int 0))
8370                       (label_ref (match_operand 0 ""))
8371                       (pc)))]
8372   ""
8373 @{
8374   gen_conditional_branch (operands, UNORDERED);
8375   DONE;
8376 @})
8377
8378 (define_expand "bordered"
8379   [(set (pc)
8380         (if_then_else (ordered:CC (cc0)
8381                                   (const_int 0))
8382                       (label_ref (match_operand 0 ""))
8383                       (pc)))]
8384   ""
8385 @{
8386   gen_conditional_branch (operands, ORDERED);
8387   DONE;
8388 @})
8389
8390 @dots{}
8391 @end smallexample
8392
8393 @end ifset