OSDN Git Service

* cse.c (record_jump_cond_subreg): New.
[pf3gnuchains/gcc-fork.git] / gcc / cse.c
1 /* Common subexpression elimination for GNU compiler.
2    Copyright (C) 1987, 1988, 1989, 1992, 1993, 1994, 1995, 1996, 1997, 1998
3    1999, 2000, 2001, 2002, 2003, 2004 Free Software Foundation, Inc.
4
5 This file is part of GCC.
6
7 GCC is free software; you can redistribute it and/or modify it under
8 the terms of the GNU General Public License as published by the Free
9 Software Foundation; either version 2, or (at your option) any later
10 version.
11
12 GCC is distributed in the hope that it will be useful, but WITHOUT ANY
13 WARRANTY; without even the implied warranty of MERCHANTABILITY or
14 FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License
15 for more details.
16
17 You should have received a copy of the GNU General Public License
18 along with GCC; see the file COPYING.  If not, write to the Free
19 Software Foundation, 59 Temple Place - Suite 330, Boston, MA
20 02111-1307, USA.  */
21
22 #include "config.h"
23 /* stdio.h must precede rtl.h for FFS.  */
24 #include "system.h"
25 #include "coretypes.h"
26 #include "tm.h"
27 #include "rtl.h"
28 #include "tm_p.h"
29 #include "hard-reg-set.h"
30 #include "regs.h"
31 #include "basic-block.h"
32 #include "flags.h"
33 #include "real.h"
34 #include "insn-config.h"
35 #include "recog.h"
36 #include "function.h"
37 #include "expr.h"
38 #include "toplev.h"
39 #include "output.h"
40 #include "ggc.h"
41 #include "timevar.h"
42 #include "except.h"
43 #include "target.h"
44 #include "params.h"
45 #include "rtlhooks-def.h"
46
47 /* The basic idea of common subexpression elimination is to go
48    through the code, keeping a record of expressions that would
49    have the same value at the current scan point, and replacing
50    expressions encountered with the cheapest equivalent expression.
51
52    It is too complicated to keep track of the different possibilities
53    when control paths merge in this code; so, at each label, we forget all
54    that is known and start fresh.  This can be described as processing each
55    extended basic block separately.  We have a separate pass to perform
56    global CSE.
57
58    Note CSE can turn a conditional or computed jump into a nop or
59    an unconditional jump.  When this occurs we arrange to run the jump
60    optimizer after CSE to delete the unreachable code.
61
62    We use two data structures to record the equivalent expressions:
63    a hash table for most expressions, and a vector of "quantity
64    numbers" to record equivalent (pseudo) registers.
65
66    The use of the special data structure for registers is desirable
67    because it is faster.  It is possible because registers references
68    contain a fairly small number, the register number, taken from
69    a contiguously allocated series, and two register references are
70    identical if they have the same number.  General expressions
71    do not have any such thing, so the only way to retrieve the
72    information recorded on an expression other than a register
73    is to keep it in a hash table.
74
75 Registers and "quantity numbers":
76
77    At the start of each basic block, all of the (hardware and pseudo)
78    registers used in the function are given distinct quantity
79    numbers to indicate their contents.  During scan, when the code
80    copies one register into another, we copy the quantity number.
81    When a register is loaded in any other way, we allocate a new
82    quantity number to describe the value generated by this operation.
83    `reg_qty' records what quantity a register is currently thought
84    of as containing.
85
86    All real quantity numbers are greater than or equal to zero.
87    If register N has not been assigned a quantity, reg_qty[N] will
88    equal -N - 1, which is always negative.
89
90    Quantity numbers below zero do not exist and none of the `qty_table'
91    entries should be referenced with a negative index.
92
93    We also maintain a bidirectional chain of registers for each
94    quantity number.  The `qty_table` members `first_reg' and `last_reg',
95    and `reg_eqv_table' members `next' and `prev' hold these chains.
96
97    The first register in a chain is the one whose lifespan is least local.
98    Among equals, it is the one that was seen first.
99    We replace any equivalent register with that one.
100
101    If two registers have the same quantity number, it must be true that
102    REG expressions with qty_table `mode' must be in the hash table for both
103    registers and must be in the same class.
104
105    The converse is not true.  Since hard registers may be referenced in
106    any mode, two REG expressions might be equivalent in the hash table
107    but not have the same quantity number if the quantity number of one
108    of the registers is not the same mode as those expressions.
109
110 Constants and quantity numbers
111
112    When a quantity has a known constant value, that value is stored
113    in the appropriate qty_table `const_rtx'.  This is in addition to
114    putting the constant in the hash table as is usual for non-regs.
115
116    Whether a reg or a constant is preferred is determined by the configuration
117    macro CONST_COSTS and will often depend on the constant value.  In any
118    event, expressions containing constants can be simplified, by fold_rtx.
119
120    When a quantity has a known nearly constant value (such as an address
121    of a stack slot), that value is stored in the appropriate qty_table
122    `const_rtx'.
123
124    Integer constants don't have a machine mode.  However, cse
125    determines the intended machine mode from the destination
126    of the instruction that moves the constant.  The machine mode
127    is recorded in the hash table along with the actual RTL
128    constant expression so that different modes are kept separate.
129
130 Other expressions:
131
132    To record known equivalences among expressions in general
133    we use a hash table called `table'.  It has a fixed number of buckets
134    that contain chains of `struct table_elt' elements for expressions.
135    These chains connect the elements whose expressions have the same
136    hash codes.
137
138    Other chains through the same elements connect the elements which
139    currently have equivalent values.
140
141    Register references in an expression are canonicalized before hashing
142    the expression.  This is done using `reg_qty' and qty_table `first_reg'.
143    The hash code of a register reference is computed using the quantity
144    number, not the register number.
145
146    When the value of an expression changes, it is necessary to remove from the
147    hash table not just that expression but all expressions whose values
148    could be different as a result.
149
150      1. If the value changing is in memory, except in special cases
151      ANYTHING referring to memory could be changed.  That is because
152      nobody knows where a pointer does not point.
153      The function `invalidate_memory' removes what is necessary.
154
155      The special cases are when the address is constant or is
156      a constant plus a fixed register such as the frame pointer
157      or a static chain pointer.  When such addresses are stored in,
158      we can tell exactly which other such addresses must be invalidated
159      due to overlap.  `invalidate' does this.
160      All expressions that refer to non-constant
161      memory addresses are also invalidated.  `invalidate_memory' does this.
162
163      2. If the value changing is a register, all expressions
164      containing references to that register, and only those,
165      must be removed.
166
167    Because searching the entire hash table for expressions that contain
168    a register is very slow, we try to figure out when it isn't necessary.
169    Precisely, this is necessary only when expressions have been
170    entered in the hash table using this register, and then the value has
171    changed, and then another expression wants to be added to refer to
172    the register's new value.  This sequence of circumstances is rare
173    within any one basic block.
174
175    The vectors `reg_tick' and `reg_in_table' are used to detect this case.
176    reg_tick[i] is incremented whenever a value is stored in register i.
177    reg_in_table[i] holds -1 if no references to register i have been
178    entered in the table; otherwise, it contains the value reg_tick[i] had
179    when the references were entered.  If we want to enter a reference
180    and reg_in_table[i] != reg_tick[i], we must scan and remove old references.
181    Until we want to enter a new entry, the mere fact that the two vectors
182    don't match makes the entries be ignored if anyone tries to match them.
183
184    Registers themselves are entered in the hash table as well as in
185    the equivalent-register chains.  However, the vectors `reg_tick'
186    and `reg_in_table' do not apply to expressions which are simple
187    register references.  These expressions are removed from the table
188    immediately when they become invalid, and this can be done even if
189    we do not immediately search for all the expressions that refer to
190    the register.
191
192    A CLOBBER rtx in an instruction invalidates its operand for further
193    reuse.  A CLOBBER or SET rtx whose operand is a MEM:BLK
194    invalidates everything that resides in memory.
195
196 Related expressions:
197
198    Constant expressions that differ only by an additive integer
199    are called related.  When a constant expression is put in
200    the table, the related expression with no constant term
201    is also entered.  These are made to point at each other
202    so that it is possible to find out if there exists any
203    register equivalent to an expression related to a given expression.  */
204
205 /* One plus largest register number used in this function.  */
206
207 static int max_reg;
208
209 /* One plus largest instruction UID used in this function at time of
210    cse_main call.  */
211
212 static int max_insn_uid;
213
214 /* Length of qty_table vector.  We know in advance we will not need
215    a quantity number this big.  */
216
217 static int max_qty;
218
219 /* Next quantity number to be allocated.
220    This is 1 + the largest number needed so far.  */
221
222 static int next_qty;
223
224 /* Per-qty information tracking.
225
226    `first_reg' and `last_reg' track the head and tail of the
227    chain of registers which currently contain this quantity.
228
229    `mode' contains the machine mode of this quantity.
230
231    `const_rtx' holds the rtx of the constant value of this
232    quantity, if known.  A summations of the frame/arg pointer
233    and a constant can also be entered here.  When this holds
234    a known value, `const_insn' is the insn which stored the
235    constant value.
236
237    `comparison_{code,const,qty}' are used to track when a
238    comparison between a quantity and some constant or register has
239    been passed.  In such a case, we know the results of the comparison
240    in case we see it again.  These members record a comparison that
241    is known to be true.  `comparison_code' holds the rtx code of such
242    a comparison, else it is set to UNKNOWN and the other two
243    comparison members are undefined.  `comparison_const' holds
244    the constant being compared against, or zero if the comparison
245    is not against a constant.  `comparison_qty' holds the quantity
246    being compared against when the result is known.  If the comparison
247    is not with a register, `comparison_qty' is -1.  */
248
249 struct qty_table_elem
250 {
251   rtx const_rtx;
252   rtx const_insn;
253   rtx comparison_const;
254   int comparison_qty;
255   unsigned int first_reg, last_reg;
256   /* The sizes of these fields should match the sizes of the
257      code and mode fields of struct rtx_def (see rtl.h).  */
258   ENUM_BITFIELD(rtx_code) comparison_code : 16;
259   ENUM_BITFIELD(machine_mode) mode : 8;
260 };
261
262 /* The table of all qtys, indexed by qty number.  */
263 static struct qty_table_elem *qty_table;
264
265 /* Structure used to pass arguments via for_each_rtx to function
266    cse_change_cc_mode.  */
267 struct change_cc_mode_args
268 {
269   rtx insn;
270   rtx newreg;
271 };
272
273 #ifdef HAVE_cc0
274 /* For machines that have a CC0, we do not record its value in the hash
275    table since its use is guaranteed to be the insn immediately following
276    its definition and any other insn is presumed to invalidate it.
277
278    Instead, we store below the value last assigned to CC0.  If it should
279    happen to be a constant, it is stored in preference to the actual
280    assigned value.  In case it is a constant, we store the mode in which
281    the constant should be interpreted.  */
282
283 static rtx prev_insn_cc0;
284 static enum machine_mode prev_insn_cc0_mode;
285
286 /* Previous actual insn.  0 if at first insn of basic block.  */
287
288 static rtx prev_insn;
289 #endif
290
291 /* Insn being scanned.  */
292
293 static rtx this_insn;
294
295 /* Index by register number, gives the number of the next (or
296    previous) register in the chain of registers sharing the same
297    value.
298
299    Or -1 if this register is at the end of the chain.
300
301    If reg_qty[N] == N, reg_eqv_table[N].next is undefined.  */
302
303 /* Per-register equivalence chain.  */
304 struct reg_eqv_elem
305 {
306   int next, prev;
307 };
308
309 /* The table of all register equivalence chains.  */
310 static struct reg_eqv_elem *reg_eqv_table;
311
312 struct cse_reg_info
313 {
314   /* Next in hash chain.  */
315   struct cse_reg_info *hash_next;
316
317   /* The next cse_reg_info structure in the free or used list.  */
318   struct cse_reg_info *next;
319
320   /* Search key */
321   unsigned int regno;
322
323   /* The quantity number of the register's current contents.  */
324   int reg_qty;
325
326   /* The number of times the register has been altered in the current
327      basic block.  */
328   int reg_tick;
329
330   /* The REG_TICK value at which rtx's containing this register are
331      valid in the hash table.  If this does not equal the current
332      reg_tick value, such expressions existing in the hash table are
333      invalid.  */
334   int reg_in_table;
335
336   /* The SUBREG that was set when REG_TICK was last incremented.  Set
337      to -1 if the last store was to the whole register, not a subreg.  */
338   unsigned int subreg_ticked;
339 };
340
341 /* A free list of cse_reg_info entries.  */
342 static struct cse_reg_info *cse_reg_info_free_list;
343
344 /* A used list of cse_reg_info entries.  */
345 static struct cse_reg_info *cse_reg_info_used_list;
346 static struct cse_reg_info *cse_reg_info_used_list_end;
347
348 /* A mapping from registers to cse_reg_info data structures.  */
349 #define REGHASH_SHIFT   7
350 #define REGHASH_SIZE    (1 << REGHASH_SHIFT)
351 #define REGHASH_MASK    (REGHASH_SIZE - 1)
352 static struct cse_reg_info *reg_hash[REGHASH_SIZE];
353
354 #define REGHASH_FN(REGNO)       \
355         (((REGNO) ^ ((REGNO) >> REGHASH_SHIFT)) & REGHASH_MASK)
356
357 /* The last lookup we did into the cse_reg_info_tree.  This allows us
358    to cache repeated lookups.  */
359 static unsigned int cached_regno;
360 static struct cse_reg_info *cached_cse_reg_info;
361
362 /* A HARD_REG_SET containing all the hard registers for which there is
363    currently a REG expression in the hash table.  Note the difference
364    from the above variables, which indicate if the REG is mentioned in some
365    expression in the table.  */
366
367 static HARD_REG_SET hard_regs_in_table;
368
369 /* CUID of insn that starts the basic block currently being cse-processed.  */
370
371 static int cse_basic_block_start;
372
373 /* CUID of insn that ends the basic block currently being cse-processed.  */
374
375 static int cse_basic_block_end;
376
377 /* Vector mapping INSN_UIDs to cuids.
378    The cuids are like uids but increase monotonically always.
379    We use them to see whether a reg is used outside a given basic block.  */
380
381 static int *uid_cuid;
382
383 /* Highest UID in UID_CUID.  */
384 static int max_uid;
385
386 /* Get the cuid of an insn.  */
387
388 #define INSN_CUID(INSN) (uid_cuid[INSN_UID (INSN)])
389
390 /* Nonzero if this pass has made changes, and therefore it's
391    worthwhile to run the garbage collector.  */
392
393 static int cse_altered;
394
395 /* Nonzero if cse has altered conditional jump insns
396    in such a way that jump optimization should be redone.  */
397
398 static int cse_jumps_altered;
399
400 /* Nonzero if we put a LABEL_REF into the hash table for an INSN without a
401    REG_LABEL, we have to rerun jump after CSE to put in the note.  */
402 static int recorded_label_ref;
403
404 /* canon_hash stores 1 in do_not_record
405    if it notices a reference to CC0, PC, or some other volatile
406    subexpression.  */
407
408 static int do_not_record;
409
410 /* canon_hash stores 1 in hash_arg_in_memory
411    if it notices a reference to memory within the expression being hashed.  */
412
413 static int hash_arg_in_memory;
414
415 /* The hash table contains buckets which are chains of `struct table_elt's,
416    each recording one expression's information.
417    That expression is in the `exp' field.
418
419    The canon_exp field contains a canonical (from the point of view of
420    alias analysis) version of the `exp' field.
421
422    Those elements with the same hash code are chained in both directions
423    through the `next_same_hash' and `prev_same_hash' fields.
424
425    Each set of expressions with equivalent values
426    are on a two-way chain through the `next_same_value'
427    and `prev_same_value' fields, and all point with
428    the `first_same_value' field at the first element in
429    that chain.  The chain is in order of increasing cost.
430    Each element's cost value is in its `cost' field.
431
432    The `in_memory' field is nonzero for elements that
433    involve any reference to memory.  These elements are removed
434    whenever a write is done to an unidentified location in memory.
435    To be safe, we assume that a memory address is unidentified unless
436    the address is either a symbol constant or a constant plus
437    the frame pointer or argument pointer.
438
439    The `related_value' field is used to connect related expressions
440    (that differ by adding an integer).
441    The related expressions are chained in a circular fashion.
442    `related_value' is zero for expressions for which this
443    chain is not useful.
444
445    The `cost' field stores the cost of this element's expression.
446    The `regcost' field stores the value returned by approx_reg_cost for
447    this element's expression.
448
449    The `is_const' flag is set if the element is a constant (including
450    a fixed address).
451
452    The `flag' field is used as a temporary during some search routines.
453
454    The `mode' field is usually the same as GET_MODE (`exp'), but
455    if `exp' is a CONST_INT and has no machine mode then the `mode'
456    field is the mode it was being used as.  Each constant is
457    recorded separately for each mode it is used with.  */
458
459 struct table_elt
460 {
461   rtx exp;
462   rtx canon_exp;
463   struct table_elt *next_same_hash;
464   struct table_elt *prev_same_hash;
465   struct table_elt *next_same_value;
466   struct table_elt *prev_same_value;
467   struct table_elt *first_same_value;
468   struct table_elt *related_value;
469   int cost;
470   int regcost;
471   /* The size of this field should match the size
472      of the mode field of struct rtx_def (see rtl.h).  */
473   ENUM_BITFIELD(machine_mode) mode : 8;
474   char in_memory;
475   char is_const;
476   char flag;
477 };
478
479 /* We don't want a lot of buckets, because we rarely have very many
480    things stored in the hash table, and a lot of buckets slows
481    down a lot of loops that happen frequently.  */
482 #define HASH_SHIFT      5
483 #define HASH_SIZE       (1 << HASH_SHIFT)
484 #define HASH_MASK       (HASH_SIZE - 1)
485
486 /* Compute hash code of X in mode M.  Special-case case where X is a pseudo
487    register (hard registers may require `do_not_record' to be set).  */
488
489 #define HASH(X, M)      \
490  ((REG_P (X) && REGNO (X) >= FIRST_PSEUDO_REGISTER      \
491   ? (((unsigned) REG << 7) + (unsigned) REG_QTY (REGNO (X)))    \
492   : canon_hash (X, M)) & HASH_MASK)
493
494 /* Like HASH, but without side-effects.  */
495 #define SAFE_HASH(X, M) \
496  ((REG_P (X) && REGNO (X) >= FIRST_PSEUDO_REGISTER      \
497   ? (((unsigned) REG << 7) + (unsigned) REG_QTY (REGNO (X)))    \
498   : safe_hash (X, M)) & HASH_MASK)
499
500 /* Determine whether register number N is considered a fixed register for the
501    purpose of approximating register costs.
502    It is desirable to replace other regs with fixed regs, to reduce need for
503    non-fixed hard regs.
504    A reg wins if it is either the frame pointer or designated as fixed.  */
505 #define FIXED_REGNO_P(N)  \
506   ((N) == FRAME_POINTER_REGNUM || (N) == HARD_FRAME_POINTER_REGNUM \
507    || fixed_regs[N] || global_regs[N])
508
509 /* Compute cost of X, as stored in the `cost' field of a table_elt.  Fixed
510    hard registers and pointers into the frame are the cheapest with a cost
511    of 0.  Next come pseudos with a cost of one and other hard registers with
512    a cost of 2.  Aside from these special cases, call `rtx_cost'.  */
513
514 #define CHEAP_REGNO(N)                                                  \
515   (REGNO_PTR_FRAME_P(N)                                                 \
516    || (HARD_REGISTER_NUM_P (N)                                          \
517        && FIXED_REGNO_P (N) && REGNO_REG_CLASS (N) != NO_REGS))
518
519 #define COST(X) (REG_P (X) ? 0 : notreg_cost (X, SET))
520 #define COST_IN(X,OUTER) (REG_P (X) ? 0 : notreg_cost (X, OUTER))
521
522 /* Get the info associated with register N.  */
523
524 #define GET_CSE_REG_INFO(N)                     \
525   (((N) == cached_regno && cached_cse_reg_info) \
526    ? cached_cse_reg_info : get_cse_reg_info ((N)))
527
528 /* Get the number of times this register has been updated in this
529    basic block.  */
530
531 #define REG_TICK(N) ((GET_CSE_REG_INFO (N))->reg_tick)
532
533 /* Get the point at which REG was recorded in the table.  */
534
535 #define REG_IN_TABLE(N) ((GET_CSE_REG_INFO (N))->reg_in_table)
536
537 /* Get the SUBREG set at the last increment to REG_TICK (-1 if not a
538    SUBREG).  */
539
540 #define SUBREG_TICKED(N) ((GET_CSE_REG_INFO (N))->subreg_ticked)
541
542 /* Get the quantity number for REG.  */
543
544 #define REG_QTY(N) ((GET_CSE_REG_INFO (N))->reg_qty)
545
546 /* Determine if the quantity number for register X represents a valid index
547    into the qty_table.  */
548
549 #define REGNO_QTY_VALID_P(N) (REG_QTY (N) >= 0)
550
551 static struct table_elt *table[HASH_SIZE];
552
553 /* Chain of `struct table_elt's made so far for this function
554    but currently removed from the table.  */
555
556 static struct table_elt *free_element_chain;
557
558 /* Number of `struct table_elt' structures made so far for this function.  */
559
560 static int n_elements_made;
561
562 /* Maximum value `n_elements_made' has had so far in this compilation
563    for functions previously processed.  */
564
565 static int max_elements_made;
566
567 /* Set to the cost of a constant pool reference if one was found for a
568    symbolic constant.  If this was found, it means we should try to
569    convert constants into constant pool entries if they don't fit in
570    the insn.  */
571
572 static int constant_pool_entries_cost;
573 static int constant_pool_entries_regcost;
574
575 /* This data describes a block that will be processed by cse_basic_block.  */
576
577 struct cse_basic_block_data
578 {
579   /* Lowest CUID value of insns in block.  */
580   int low_cuid;
581   /* Highest CUID value of insns in block.  */
582   int high_cuid;
583   /* Total number of SETs in block.  */
584   int nsets;
585   /* Last insn in the block.  */
586   rtx last;
587   /* Size of current branch path, if any.  */
588   int path_size;
589   /* Current branch path, indicating which branches will be taken.  */
590   struct branch_path
591     {
592       /* The branch insn.  */
593       rtx branch;
594       /* Whether it should be taken or not.  AROUND is the same as taken
595          except that it is used when the destination label is not preceded
596        by a BARRIER.  */
597       enum taken {PATH_TAKEN, PATH_NOT_TAKEN, PATH_AROUND} status;
598     } *path;
599 };
600
601 static bool fixed_base_plus_p (rtx x);
602 static int notreg_cost (rtx, enum rtx_code);
603 static int approx_reg_cost_1 (rtx *, void *);
604 static int approx_reg_cost (rtx);
605 static int preferable (int, int, int, int);
606 static void new_basic_block (void);
607 static void make_new_qty (unsigned int, enum machine_mode);
608 static void make_regs_eqv (unsigned int, unsigned int);
609 static void delete_reg_equiv (unsigned int);
610 static int mention_regs (rtx);
611 static int insert_regs (rtx, struct table_elt *, int);
612 static void remove_from_table (struct table_elt *, unsigned);
613 static struct table_elt *lookup (rtx, unsigned, enum machine_mode);
614 static struct table_elt *lookup_for_remove (rtx, unsigned, enum machine_mode);
615 static rtx lookup_as_function (rtx, enum rtx_code);
616 static struct table_elt *insert (rtx, struct table_elt *, unsigned,
617                                  enum machine_mode);
618 static void merge_equiv_classes (struct table_elt *, struct table_elt *);
619 static void invalidate (rtx, enum machine_mode);
620 static int cse_rtx_varies_p (rtx, int);
621 static void remove_invalid_refs (unsigned int);
622 static void remove_invalid_subreg_refs (unsigned int, unsigned int,
623                                         enum machine_mode);
624 static void rehash_using_reg (rtx);
625 static void invalidate_memory (void);
626 static void invalidate_for_call (void);
627 static rtx use_related_value (rtx, struct table_elt *);
628
629 static inline unsigned canon_hash (rtx, enum machine_mode);
630 static inline unsigned safe_hash (rtx, enum machine_mode);
631 static unsigned hash_rtx_string (const char *);
632
633 static rtx canon_reg (rtx, rtx);
634 static void find_best_addr (rtx, rtx *, enum machine_mode);
635 static enum rtx_code find_comparison_args (enum rtx_code, rtx *, rtx *,
636                                            enum machine_mode *,
637                                            enum machine_mode *);
638 static rtx fold_rtx (rtx, rtx);
639 static rtx equiv_constant (rtx);
640 static void record_jump_equiv (rtx, int);
641 static void record_jump_cond (enum rtx_code, enum machine_mode, rtx, rtx,
642                               int);
643 static void cse_insn (rtx, rtx);
644 static void cse_end_of_basic_block (rtx, struct cse_basic_block_data *,
645                                     int, int);
646 static int addr_affects_sp_p (rtx);
647 static void invalidate_from_clobbers (rtx);
648 static rtx cse_process_notes (rtx, rtx);
649 static void invalidate_skipped_set (rtx, rtx, void *);
650 static void invalidate_skipped_block (rtx);
651 static rtx cse_basic_block (rtx, rtx, struct branch_path *);
652 static void count_reg_usage (rtx, int *, int);
653 static int check_for_label_ref (rtx *, void *);
654 extern void dump_class (struct table_elt*);
655 static struct cse_reg_info * get_cse_reg_info (unsigned int);
656 static int check_dependence (rtx *, void *);
657
658 static void flush_hash_table (void);
659 static bool insn_live_p (rtx, int *);
660 static bool set_live_p (rtx, rtx, int *);
661 static bool dead_libcall_p (rtx, int *);
662 static int cse_change_cc_mode (rtx *, void *);
663 static void cse_change_cc_mode_insn (rtx, rtx);
664 static void cse_change_cc_mode_insns (rtx, rtx, rtx);
665 static enum machine_mode cse_cc_succs (basic_block, rtx, rtx, bool);
666 \f
667
668 #undef RTL_HOOKS_GEN_LOWPART
669 #define RTL_HOOKS_GEN_LOWPART           gen_lowpart_if_possible
670
671 static const struct rtl_hooks cse_rtl_hooks = RTL_HOOKS_INITIALIZER;
672 \f
673 /* Nonzero if X has the form (PLUS frame-pointer integer).  We check for
674    virtual regs here because the simplify_*_operation routines are called
675    by integrate.c, which is called before virtual register instantiation.  */
676
677 static bool
678 fixed_base_plus_p (rtx x)
679 {
680   switch (GET_CODE (x))
681     {
682     case REG:
683       if (x == frame_pointer_rtx || x == hard_frame_pointer_rtx)
684         return true;
685       if (x == arg_pointer_rtx && fixed_regs[ARG_POINTER_REGNUM])
686         return true;
687       if (REGNO (x) >= FIRST_VIRTUAL_REGISTER
688           && REGNO (x) <= LAST_VIRTUAL_REGISTER)
689         return true;
690       return false;
691
692     case PLUS:
693       if (GET_CODE (XEXP (x, 1)) != CONST_INT)
694         return false;
695       return fixed_base_plus_p (XEXP (x, 0));
696
697     default:
698       return false;
699     }
700 }
701
702 /* Dump the expressions in the equivalence class indicated by CLASSP.
703    This function is used only for debugging.  */
704 void
705 dump_class (struct table_elt *classp)
706 {
707   struct table_elt *elt;
708
709   fprintf (stderr, "Equivalence chain for ");
710   print_rtl (stderr, classp->exp);
711   fprintf (stderr, ": \n");
712
713   for (elt = classp->first_same_value; elt; elt = elt->next_same_value)
714     {
715       print_rtl (stderr, elt->exp);
716       fprintf (stderr, "\n");
717     }
718 }
719
720 /* Subroutine of approx_reg_cost; called through for_each_rtx.  */
721
722 static int
723 approx_reg_cost_1 (rtx *xp, void *data)
724 {
725   rtx x = *xp;
726   int *cost_p = data;
727
728   if (x && REG_P (x))
729     {
730       unsigned int regno = REGNO (x);
731
732       if (! CHEAP_REGNO (regno))
733         {
734           if (regno < FIRST_PSEUDO_REGISTER)
735             {
736               if (SMALL_REGISTER_CLASSES)
737                 return 1;
738               *cost_p += 2;
739             }
740           else
741             *cost_p += 1;
742         }
743     }
744
745   return 0;
746 }
747
748 /* Return an estimate of the cost of the registers used in an rtx.
749    This is mostly the number of different REG expressions in the rtx;
750    however for some exceptions like fixed registers we use a cost of
751    0.  If any other hard register reference occurs, return MAX_COST.  */
752
753 static int
754 approx_reg_cost (rtx x)
755 {
756   int cost = 0;
757
758   if (for_each_rtx (&x, approx_reg_cost_1, (void *) &cost))
759     return MAX_COST;
760
761   return cost;
762 }
763
764 /* Return a negative value if an rtx A, whose costs are given by COST_A
765    and REGCOST_A, is more desirable than an rtx B.
766    Return a positive value if A is less desirable, or 0 if the two are
767    equally good.  */
768 static int
769 preferable (int cost_a, int regcost_a, int cost_b, int regcost_b)
770 {
771   /* First, get rid of cases involving expressions that are entirely
772      unwanted.  */
773   if (cost_a != cost_b)
774     {
775       if (cost_a == MAX_COST)
776         return 1;
777       if (cost_b == MAX_COST)
778         return -1;
779     }
780
781   /* Avoid extending lifetimes of hardregs.  */
782   if (regcost_a != regcost_b)
783     {
784       if (regcost_a == MAX_COST)
785         return 1;
786       if (regcost_b == MAX_COST)
787         return -1;
788     }
789
790   /* Normal operation costs take precedence.  */
791   if (cost_a != cost_b)
792     return cost_a - cost_b;
793   /* Only if these are identical consider effects on register pressure.  */
794   if (regcost_a != regcost_b)
795     return regcost_a - regcost_b;
796   return 0;
797 }
798
799 /* Internal function, to compute cost when X is not a register; called
800    from COST macro to keep it simple.  */
801
802 static int
803 notreg_cost (rtx x, enum rtx_code outer)
804 {
805   return ((GET_CODE (x) == SUBREG
806            && REG_P (SUBREG_REG (x))
807            && GET_MODE_CLASS (GET_MODE (x)) == MODE_INT
808            && GET_MODE_CLASS (GET_MODE (SUBREG_REG (x))) == MODE_INT
809            && (GET_MODE_SIZE (GET_MODE (x))
810                < GET_MODE_SIZE (GET_MODE (SUBREG_REG (x))))
811            && subreg_lowpart_p (x)
812            && TRULY_NOOP_TRUNCATION (GET_MODE_BITSIZE (GET_MODE (x)),
813                                      GET_MODE_BITSIZE (GET_MODE (SUBREG_REG (x)))))
814           ? 0
815           : rtx_cost (x, outer) * 2);
816 }
817
818 \f
819 static struct cse_reg_info *
820 get_cse_reg_info (unsigned int regno)
821 {
822   struct cse_reg_info **hash_head = &reg_hash[REGHASH_FN (regno)];
823   struct cse_reg_info *p;
824
825   for (p = *hash_head; p != NULL; p = p->hash_next)
826     if (p->regno == regno)
827       break;
828
829   if (p == NULL)
830     {
831       /* Get a new cse_reg_info structure.  */
832       if (cse_reg_info_free_list)
833         {
834           p = cse_reg_info_free_list;
835           cse_reg_info_free_list = p->next;
836         }
837       else
838         p = xmalloc (sizeof (struct cse_reg_info));
839
840       /* Insert into hash table.  */
841       p->hash_next = *hash_head;
842       *hash_head = p;
843
844       /* Initialize it.  */
845       p->reg_tick = 1;
846       p->reg_in_table = -1;
847       p->subreg_ticked = -1;
848       p->reg_qty = -regno - 1;
849       p->regno = regno;
850       p->next = cse_reg_info_used_list;
851       cse_reg_info_used_list = p;
852       if (!cse_reg_info_used_list_end)
853         cse_reg_info_used_list_end = p;
854     }
855
856   /* Cache this lookup; we tend to be looking up information about the
857      same register several times in a row.  */
858   cached_regno = regno;
859   cached_cse_reg_info = p;
860
861   return p;
862 }
863
864 /* Clear the hash table and initialize each register with its own quantity,
865    for a new basic block.  */
866
867 static void
868 new_basic_block (void)
869 {
870   int i;
871
872   next_qty = 0;
873
874   /* Clear out hash table state for this pass.  */
875
876   memset (reg_hash, 0, sizeof reg_hash);
877
878   if (cse_reg_info_used_list)
879     {
880       cse_reg_info_used_list_end->next = cse_reg_info_free_list;
881       cse_reg_info_free_list = cse_reg_info_used_list;
882       cse_reg_info_used_list = cse_reg_info_used_list_end = 0;
883     }
884   cached_cse_reg_info = 0;
885
886   CLEAR_HARD_REG_SET (hard_regs_in_table);
887
888   /* The per-quantity values used to be initialized here, but it is
889      much faster to initialize each as it is made in `make_new_qty'.  */
890
891   for (i = 0; i < HASH_SIZE; i++)
892     {
893       struct table_elt *first;
894
895       first = table[i];
896       if (first != NULL)
897         {
898           struct table_elt *last = first;
899
900           table[i] = NULL;
901
902           while (last->next_same_hash != NULL)
903             last = last->next_same_hash;
904
905           /* Now relink this hash entire chain into
906              the free element list.  */
907
908           last->next_same_hash = free_element_chain;
909           free_element_chain = first;
910         }
911     }
912
913 #ifdef HAVE_cc0
914   prev_insn = 0;
915   prev_insn_cc0 = 0;
916 #endif
917 }
918
919 /* Say that register REG contains a quantity in mode MODE not in any
920    register before and initialize that quantity.  */
921
922 static void
923 make_new_qty (unsigned int reg, enum machine_mode mode)
924 {
925   int q;
926   struct qty_table_elem *ent;
927   struct reg_eqv_elem *eqv;
928
929   gcc_assert (next_qty < max_qty);
930
931   q = REG_QTY (reg) = next_qty++;
932   ent = &qty_table[q];
933   ent->first_reg = reg;
934   ent->last_reg = reg;
935   ent->mode = mode;
936   ent->const_rtx = ent->const_insn = NULL_RTX;
937   ent->comparison_code = UNKNOWN;
938
939   eqv = &reg_eqv_table[reg];
940   eqv->next = eqv->prev = -1;
941 }
942
943 /* Make reg NEW equivalent to reg OLD.
944    OLD is not changing; NEW is.  */
945
946 static void
947 make_regs_eqv (unsigned int new, unsigned int old)
948 {
949   unsigned int lastr, firstr;
950   int q = REG_QTY (old);
951   struct qty_table_elem *ent;
952
953   ent = &qty_table[q];
954
955   /* Nothing should become eqv until it has a "non-invalid" qty number.  */
956   gcc_assert (REGNO_QTY_VALID_P (old));
957
958   REG_QTY (new) = q;
959   firstr = ent->first_reg;
960   lastr = ent->last_reg;
961
962   /* Prefer fixed hard registers to anything.  Prefer pseudo regs to other
963      hard regs.  Among pseudos, if NEW will live longer than any other reg
964      of the same qty, and that is beyond the current basic block,
965      make it the new canonical replacement for this qty.  */
966   if (! (firstr < FIRST_PSEUDO_REGISTER && FIXED_REGNO_P (firstr))
967       /* Certain fixed registers might be of the class NO_REGS.  This means
968          that not only can they not be allocated by the compiler, but
969          they cannot be used in substitutions or canonicalizations
970          either.  */
971       && (new >= FIRST_PSEUDO_REGISTER || REGNO_REG_CLASS (new) != NO_REGS)
972       && ((new < FIRST_PSEUDO_REGISTER && FIXED_REGNO_P (new))
973           || (new >= FIRST_PSEUDO_REGISTER
974               && (firstr < FIRST_PSEUDO_REGISTER
975                   || ((uid_cuid[REGNO_LAST_UID (new)] > cse_basic_block_end
976                        || (uid_cuid[REGNO_FIRST_UID (new)]
977                            < cse_basic_block_start))
978                       && (uid_cuid[REGNO_LAST_UID (new)]
979                           > uid_cuid[REGNO_LAST_UID (firstr)]))))))
980     {
981       reg_eqv_table[firstr].prev = new;
982       reg_eqv_table[new].next = firstr;
983       reg_eqv_table[new].prev = -1;
984       ent->first_reg = new;
985     }
986   else
987     {
988       /* If NEW is a hard reg (known to be non-fixed), insert at end.
989          Otherwise, insert before any non-fixed hard regs that are at the
990          end.  Registers of class NO_REGS cannot be used as an
991          equivalent for anything.  */
992       while (lastr < FIRST_PSEUDO_REGISTER && reg_eqv_table[lastr].prev >= 0
993              && (REGNO_REG_CLASS (lastr) == NO_REGS || ! FIXED_REGNO_P (lastr))
994              && new >= FIRST_PSEUDO_REGISTER)
995         lastr = reg_eqv_table[lastr].prev;
996       reg_eqv_table[new].next = reg_eqv_table[lastr].next;
997       if (reg_eqv_table[lastr].next >= 0)
998         reg_eqv_table[reg_eqv_table[lastr].next].prev = new;
999       else
1000         qty_table[q].last_reg = new;
1001       reg_eqv_table[lastr].next = new;
1002       reg_eqv_table[new].prev = lastr;
1003     }
1004 }
1005
1006 /* Remove REG from its equivalence class.  */
1007
1008 static void
1009 delete_reg_equiv (unsigned int reg)
1010 {
1011   struct qty_table_elem *ent;
1012   int q = REG_QTY (reg);
1013   int p, n;
1014
1015   /* If invalid, do nothing.  */
1016   if (! REGNO_QTY_VALID_P (reg))
1017     return;
1018
1019   ent = &qty_table[q];
1020
1021   p = reg_eqv_table[reg].prev;
1022   n = reg_eqv_table[reg].next;
1023
1024   if (n != -1)
1025     reg_eqv_table[n].prev = p;
1026   else
1027     ent->last_reg = p;
1028   if (p != -1)
1029     reg_eqv_table[p].next = n;
1030   else
1031     ent->first_reg = n;
1032
1033   REG_QTY (reg) = -reg - 1;
1034 }
1035
1036 /* Remove any invalid expressions from the hash table
1037    that refer to any of the registers contained in expression X.
1038
1039    Make sure that newly inserted references to those registers
1040    as subexpressions will be considered valid.
1041
1042    mention_regs is not called when a register itself
1043    is being stored in the table.
1044
1045    Return 1 if we have done something that may have changed the hash code
1046    of X.  */
1047
1048 static int
1049 mention_regs (rtx x)
1050 {
1051   enum rtx_code code;
1052   int i, j;
1053   const char *fmt;
1054   int changed = 0;
1055
1056   if (x == 0)
1057     return 0;
1058
1059   code = GET_CODE (x);
1060   if (code == REG)
1061     {
1062       unsigned int regno = REGNO (x);
1063       unsigned int endregno
1064         = regno + (regno >= FIRST_PSEUDO_REGISTER ? 1
1065                    : hard_regno_nregs[regno][GET_MODE (x)]);
1066       unsigned int i;
1067
1068       for (i = regno; i < endregno; i++)
1069         {
1070           if (REG_IN_TABLE (i) >= 0 && REG_IN_TABLE (i) != REG_TICK (i))
1071             remove_invalid_refs (i);
1072
1073           REG_IN_TABLE (i) = REG_TICK (i);
1074           SUBREG_TICKED (i) = -1;
1075         }
1076
1077       return 0;
1078     }
1079
1080   /* If this is a SUBREG, we don't want to discard other SUBREGs of the same
1081      pseudo if they don't use overlapping words.  We handle only pseudos
1082      here for simplicity.  */
1083   if (code == SUBREG && REG_P (SUBREG_REG (x))
1084       && REGNO (SUBREG_REG (x)) >= FIRST_PSEUDO_REGISTER)
1085     {
1086       unsigned int i = REGNO (SUBREG_REG (x));
1087
1088       if (REG_IN_TABLE (i) >= 0 && REG_IN_TABLE (i) != REG_TICK (i))
1089         {
1090           /* If REG_IN_TABLE (i) differs from REG_TICK (i) by one, and
1091              the last store to this register really stored into this
1092              subreg, then remove the memory of this subreg.
1093              Otherwise, remove any memory of the entire register and
1094              all its subregs from the table.  */
1095           if (REG_TICK (i) - REG_IN_TABLE (i) > 1
1096               || SUBREG_TICKED (i) != REGNO (SUBREG_REG (x)))
1097             remove_invalid_refs (i);
1098           else
1099             remove_invalid_subreg_refs (i, SUBREG_BYTE (x), GET_MODE (x));
1100         }
1101
1102       REG_IN_TABLE (i) = REG_TICK (i);
1103       SUBREG_TICKED (i) = REGNO (SUBREG_REG (x));
1104       return 0;
1105     }
1106
1107   /* If X is a comparison or a COMPARE and either operand is a register
1108      that does not have a quantity, give it one.  This is so that a later
1109      call to record_jump_equiv won't cause X to be assigned a different
1110      hash code and not found in the table after that call.
1111
1112      It is not necessary to do this here, since rehash_using_reg can
1113      fix up the table later, but doing this here eliminates the need to
1114      call that expensive function in the most common case where the only
1115      use of the register is in the comparison.  */
1116
1117   if (code == COMPARE || COMPARISON_P (x))
1118     {
1119       if (REG_P (XEXP (x, 0))
1120           && ! REGNO_QTY_VALID_P (REGNO (XEXP (x, 0))))
1121         if (insert_regs (XEXP (x, 0), NULL, 0))
1122           {
1123             rehash_using_reg (XEXP (x, 0));
1124             changed = 1;
1125           }
1126
1127       if (REG_P (XEXP (x, 1))
1128           && ! REGNO_QTY_VALID_P (REGNO (XEXP (x, 1))))
1129         if (insert_regs (XEXP (x, 1), NULL, 0))
1130           {
1131             rehash_using_reg (XEXP (x, 1));
1132             changed = 1;
1133           }
1134     }
1135
1136   fmt = GET_RTX_FORMAT (code);
1137   for (i = GET_RTX_LENGTH (code) - 1; i >= 0; i--)
1138     if (fmt[i] == 'e')
1139       changed |= mention_regs (XEXP (x, i));
1140     else if (fmt[i] == 'E')
1141       for (j = 0; j < XVECLEN (x, i); j++)
1142         changed |= mention_regs (XVECEXP (x, i, j));
1143
1144   return changed;
1145 }
1146
1147 /* Update the register quantities for inserting X into the hash table
1148    with a value equivalent to CLASSP.
1149    (If the class does not contain a REG, it is irrelevant.)
1150    If MODIFIED is nonzero, X is a destination; it is being modified.
1151    Note that delete_reg_equiv should be called on a register
1152    before insert_regs is done on that register with MODIFIED != 0.
1153
1154    Nonzero value means that elements of reg_qty have changed
1155    so X's hash code may be different.  */
1156
1157 static int
1158 insert_regs (rtx x, struct table_elt *classp, int modified)
1159 {
1160   if (REG_P (x))
1161     {
1162       unsigned int regno = REGNO (x);
1163       int qty_valid;
1164
1165       /* If REGNO is in the equivalence table already but is of the
1166          wrong mode for that equivalence, don't do anything here.  */
1167
1168       qty_valid = REGNO_QTY_VALID_P (regno);
1169       if (qty_valid)
1170         {
1171           struct qty_table_elem *ent = &qty_table[REG_QTY (regno)];
1172
1173           if (ent->mode != GET_MODE (x))
1174             return 0;
1175         }
1176
1177       if (modified || ! qty_valid)
1178         {
1179           if (classp)
1180             for (classp = classp->first_same_value;
1181                  classp != 0;
1182                  classp = classp->next_same_value)
1183               if (REG_P (classp->exp)
1184                   && GET_MODE (classp->exp) == GET_MODE (x))
1185                 {
1186                   make_regs_eqv (regno, REGNO (classp->exp));
1187                   return 1;
1188                 }
1189
1190           /* Mention_regs for a SUBREG checks if REG_TICK is exactly one larger
1191              than REG_IN_TABLE to find out if there was only a single preceding
1192              invalidation - for the SUBREG - or another one, which would be
1193              for the full register.  However, if we find here that REG_TICK
1194              indicates that the register is invalid, it means that it has
1195              been invalidated in a separate operation.  The SUBREG might be used
1196              now (then this is a recursive call), or we might use the full REG
1197              now and a SUBREG of it later.  So bump up REG_TICK so that
1198              mention_regs will do the right thing.  */
1199           if (! modified
1200               && REG_IN_TABLE (regno) >= 0
1201               && REG_TICK (regno) == REG_IN_TABLE (regno) + 1)
1202             REG_TICK (regno)++;
1203           make_new_qty (regno, GET_MODE (x));
1204           return 1;
1205         }
1206
1207       return 0;
1208     }
1209
1210   /* If X is a SUBREG, we will likely be inserting the inner register in the
1211      table.  If that register doesn't have an assigned quantity number at
1212      this point but does later, the insertion that we will be doing now will
1213      not be accessible because its hash code will have changed.  So assign
1214      a quantity number now.  */
1215
1216   else if (GET_CODE (x) == SUBREG && REG_P (SUBREG_REG (x))
1217            && ! REGNO_QTY_VALID_P (REGNO (SUBREG_REG (x))))
1218     {
1219       insert_regs (SUBREG_REG (x), NULL, 0);
1220       mention_regs (x);
1221       return 1;
1222     }
1223   else
1224     return mention_regs (x);
1225 }
1226 \f
1227 /* Look in or update the hash table.  */
1228
1229 /* Remove table element ELT from use in the table.
1230    HASH is its hash code, made using the HASH macro.
1231    It's an argument because often that is known in advance
1232    and we save much time not recomputing it.  */
1233
1234 static void
1235 remove_from_table (struct table_elt *elt, unsigned int hash)
1236 {
1237   if (elt == 0)
1238     return;
1239
1240   /* Mark this element as removed.  See cse_insn.  */
1241   elt->first_same_value = 0;
1242
1243   /* Remove the table element from its equivalence class.  */
1244
1245   {
1246     struct table_elt *prev = elt->prev_same_value;
1247     struct table_elt *next = elt->next_same_value;
1248
1249     if (next)
1250       next->prev_same_value = prev;
1251
1252     if (prev)
1253       prev->next_same_value = next;
1254     else
1255       {
1256         struct table_elt *newfirst = next;
1257         while (next)
1258           {
1259             next->first_same_value = newfirst;
1260             next = next->next_same_value;
1261           }
1262       }
1263   }
1264
1265   /* Remove the table element from its hash bucket.  */
1266
1267   {
1268     struct table_elt *prev = elt->prev_same_hash;
1269     struct table_elt *next = elt->next_same_hash;
1270
1271     if (next)
1272       next->prev_same_hash = prev;
1273
1274     if (prev)
1275       prev->next_same_hash = next;
1276     else if (table[hash] == elt)
1277       table[hash] = next;
1278     else
1279       {
1280         /* This entry is not in the proper hash bucket.  This can happen
1281            when two classes were merged by `merge_equiv_classes'.  Search
1282            for the hash bucket that it heads.  This happens only very
1283            rarely, so the cost is acceptable.  */
1284         for (hash = 0; hash < HASH_SIZE; hash++)
1285           if (table[hash] == elt)
1286             table[hash] = next;
1287       }
1288   }
1289
1290   /* Remove the table element from its related-value circular chain.  */
1291
1292   if (elt->related_value != 0 && elt->related_value != elt)
1293     {
1294       struct table_elt *p = elt->related_value;
1295
1296       while (p->related_value != elt)
1297         p = p->related_value;
1298       p->related_value = elt->related_value;
1299       if (p->related_value == p)
1300         p->related_value = 0;
1301     }
1302
1303   /* Now add it to the free element chain.  */
1304   elt->next_same_hash = free_element_chain;
1305   free_element_chain = elt;
1306 }
1307
1308 /* Look up X in the hash table and return its table element,
1309    or 0 if X is not in the table.
1310
1311    MODE is the machine-mode of X, or if X is an integer constant
1312    with VOIDmode then MODE is the mode with which X will be used.
1313
1314    Here we are satisfied to find an expression whose tree structure
1315    looks like X.  */
1316
1317 static struct table_elt *
1318 lookup (rtx x, unsigned int hash, enum machine_mode mode)
1319 {
1320   struct table_elt *p;
1321
1322   for (p = table[hash]; p; p = p->next_same_hash)
1323     if (mode == p->mode && ((x == p->exp && REG_P (x))
1324                             || exp_equiv_p (x, p->exp, !REG_P (x), false)))
1325       return p;
1326
1327   return 0;
1328 }
1329
1330 /* Like `lookup' but don't care whether the table element uses invalid regs.
1331    Also ignore discrepancies in the machine mode of a register.  */
1332
1333 static struct table_elt *
1334 lookup_for_remove (rtx x, unsigned int hash, enum machine_mode mode)
1335 {
1336   struct table_elt *p;
1337
1338   if (REG_P (x))
1339     {
1340       unsigned int regno = REGNO (x);
1341
1342       /* Don't check the machine mode when comparing registers;
1343          invalidating (REG:SI 0) also invalidates (REG:DF 0).  */
1344       for (p = table[hash]; p; p = p->next_same_hash)
1345         if (REG_P (p->exp)
1346             && REGNO (p->exp) == regno)
1347           return p;
1348     }
1349   else
1350     {
1351       for (p = table[hash]; p; p = p->next_same_hash)
1352         if (mode == p->mode
1353             && (x == p->exp || exp_equiv_p (x, p->exp, 0, false)))
1354           return p;
1355     }
1356
1357   return 0;
1358 }
1359
1360 /* Look for an expression equivalent to X and with code CODE.
1361    If one is found, return that expression.  */
1362
1363 static rtx
1364 lookup_as_function (rtx x, enum rtx_code code)
1365 {
1366   struct table_elt *p
1367     = lookup (x, SAFE_HASH (x, VOIDmode), GET_MODE (x));
1368
1369   /* If we are looking for a CONST_INT, the mode doesn't really matter, as
1370      long as we are narrowing.  So if we looked in vain for a mode narrower
1371      than word_mode before, look for word_mode now.  */
1372   if (p == 0 && code == CONST_INT
1373       && GET_MODE_SIZE (GET_MODE (x)) < GET_MODE_SIZE (word_mode))
1374     {
1375       x = copy_rtx (x);
1376       PUT_MODE (x, word_mode);
1377       p = lookup (x, SAFE_HASH (x, VOIDmode), word_mode);
1378     }
1379
1380   if (p == 0)
1381     return 0;
1382
1383   for (p = p->first_same_value; p; p = p->next_same_value)
1384     if (GET_CODE (p->exp) == code
1385         /* Make sure this is a valid entry in the table.  */
1386         && exp_equiv_p (p->exp, p->exp, 1, false))
1387       return p->exp;
1388
1389   return 0;
1390 }
1391
1392 /* Insert X in the hash table, assuming HASH is its hash code
1393    and CLASSP is an element of the class it should go in
1394    (or 0 if a new class should be made).
1395    It is inserted at the proper position to keep the class in
1396    the order cheapest first.
1397
1398    MODE is the machine-mode of X, or if X is an integer constant
1399    with VOIDmode then MODE is the mode with which X will be used.
1400
1401    For elements of equal cheapness, the most recent one
1402    goes in front, except that the first element in the list
1403    remains first unless a cheaper element is added.  The order of
1404    pseudo-registers does not matter, as canon_reg will be called to
1405    find the cheapest when a register is retrieved from the table.
1406
1407    The in_memory field in the hash table element is set to 0.
1408    The caller must set it nonzero if appropriate.
1409
1410    You should call insert_regs (X, CLASSP, MODIFY) before calling here,
1411    and if insert_regs returns a nonzero value
1412    you must then recompute its hash code before calling here.
1413
1414    If necessary, update table showing constant values of quantities.  */
1415
1416 #define CHEAPER(X, Y) \
1417  (preferable ((X)->cost, (X)->regcost, (Y)->cost, (Y)->regcost) < 0)
1418
1419 static struct table_elt *
1420 insert (rtx x, struct table_elt *classp, unsigned int hash, enum machine_mode mode)
1421 {
1422   struct table_elt *elt;
1423
1424   /* If X is a register and we haven't made a quantity for it,
1425      something is wrong.  */
1426   gcc_assert (!REG_P (x) || REGNO_QTY_VALID_P (REGNO (x)));
1427
1428   /* If X is a hard register, show it is being put in the table.  */
1429   if (REG_P (x) && REGNO (x) < FIRST_PSEUDO_REGISTER)
1430     {
1431       unsigned int regno = REGNO (x);
1432       unsigned int endregno = regno + hard_regno_nregs[regno][GET_MODE (x)];
1433       unsigned int i;
1434
1435       for (i = regno; i < endregno; i++)
1436         SET_HARD_REG_BIT (hard_regs_in_table, i);
1437     }
1438
1439   /* Put an element for X into the right hash bucket.  */
1440
1441   elt = free_element_chain;
1442   if (elt)
1443     free_element_chain = elt->next_same_hash;
1444   else
1445     {
1446       n_elements_made++;
1447       elt = xmalloc (sizeof (struct table_elt));
1448     }
1449
1450   elt->exp = x;
1451   elt->canon_exp = NULL_RTX;
1452   elt->cost = COST (x);
1453   elt->regcost = approx_reg_cost (x);
1454   elt->next_same_value = 0;
1455   elt->prev_same_value = 0;
1456   elt->next_same_hash = table[hash];
1457   elt->prev_same_hash = 0;
1458   elt->related_value = 0;
1459   elt->in_memory = 0;
1460   elt->mode = mode;
1461   elt->is_const = (CONSTANT_P (x) || fixed_base_plus_p (x));
1462
1463   if (table[hash])
1464     table[hash]->prev_same_hash = elt;
1465   table[hash] = elt;
1466
1467   /* Put it into the proper value-class.  */
1468   if (classp)
1469     {
1470       classp = classp->first_same_value;
1471       if (CHEAPER (elt, classp))
1472         /* Insert at the head of the class.  */
1473         {
1474           struct table_elt *p;
1475           elt->next_same_value = classp;
1476           classp->prev_same_value = elt;
1477           elt->first_same_value = elt;
1478
1479           for (p = classp; p; p = p->next_same_value)
1480             p->first_same_value = elt;
1481         }
1482       else
1483         {
1484           /* Insert not at head of the class.  */
1485           /* Put it after the last element cheaper than X.  */
1486           struct table_elt *p, *next;
1487
1488           for (p = classp; (next = p->next_same_value) && CHEAPER (next, elt);
1489                p = next);
1490
1491           /* Put it after P and before NEXT.  */
1492           elt->next_same_value = next;
1493           if (next)
1494             next->prev_same_value = elt;
1495
1496           elt->prev_same_value = p;
1497           p->next_same_value = elt;
1498           elt->first_same_value = classp;
1499         }
1500     }
1501   else
1502     elt->first_same_value = elt;
1503
1504   /* If this is a constant being set equivalent to a register or a register
1505      being set equivalent to a constant, note the constant equivalence.
1506
1507      If this is a constant, it cannot be equivalent to a different constant,
1508      and a constant is the only thing that can be cheaper than a register.  So
1509      we know the register is the head of the class (before the constant was
1510      inserted).
1511
1512      If this is a register that is not already known equivalent to a
1513      constant, we must check the entire class.
1514
1515      If this is a register that is already known equivalent to an insn,
1516      update the qtys `const_insn' to show that `this_insn' is the latest
1517      insn making that quantity equivalent to the constant.  */
1518
1519   if (elt->is_const && classp && REG_P (classp->exp)
1520       && !REG_P (x))
1521     {
1522       int exp_q = REG_QTY (REGNO (classp->exp));
1523       struct qty_table_elem *exp_ent = &qty_table[exp_q];
1524
1525       exp_ent->const_rtx = gen_lowpart (exp_ent->mode, x);
1526       exp_ent->const_insn = this_insn;
1527     }
1528
1529   else if (REG_P (x)
1530            && classp
1531            && ! qty_table[REG_QTY (REGNO (x))].const_rtx
1532            && ! elt->is_const)
1533     {
1534       struct table_elt *p;
1535
1536       for (p = classp; p != 0; p = p->next_same_value)
1537         {
1538           if (p->is_const && !REG_P (p->exp))
1539             {
1540               int x_q = REG_QTY (REGNO (x));
1541               struct qty_table_elem *x_ent = &qty_table[x_q];
1542
1543               x_ent->const_rtx
1544                 = gen_lowpart (GET_MODE (x), p->exp);
1545               x_ent->const_insn = this_insn;
1546               break;
1547             }
1548         }
1549     }
1550
1551   else if (REG_P (x)
1552            && qty_table[REG_QTY (REGNO (x))].const_rtx
1553            && GET_MODE (x) == qty_table[REG_QTY (REGNO (x))].mode)
1554     qty_table[REG_QTY (REGNO (x))].const_insn = this_insn;
1555
1556   /* If this is a constant with symbolic value,
1557      and it has a term with an explicit integer value,
1558      link it up with related expressions.  */
1559   if (GET_CODE (x) == CONST)
1560     {
1561       rtx subexp = get_related_value (x);
1562       unsigned subhash;
1563       struct table_elt *subelt, *subelt_prev;
1564
1565       if (subexp != 0)
1566         {
1567           /* Get the integer-free subexpression in the hash table.  */
1568           subhash = SAFE_HASH (subexp, mode);
1569           subelt = lookup (subexp, subhash, mode);
1570           if (subelt == 0)
1571             subelt = insert (subexp, NULL, subhash, mode);
1572           /* Initialize SUBELT's circular chain if it has none.  */
1573           if (subelt->related_value == 0)
1574             subelt->related_value = subelt;
1575           /* Find the element in the circular chain that precedes SUBELT.  */
1576           subelt_prev = subelt;
1577           while (subelt_prev->related_value != subelt)
1578             subelt_prev = subelt_prev->related_value;
1579           /* Put new ELT into SUBELT's circular chain just before SUBELT.
1580              This way the element that follows SUBELT is the oldest one.  */
1581           elt->related_value = subelt_prev->related_value;
1582           subelt_prev->related_value = elt;
1583         }
1584     }
1585
1586   return elt;
1587 }
1588 \f
1589 /* Given two equivalence classes, CLASS1 and CLASS2, put all the entries from
1590    CLASS2 into CLASS1.  This is done when we have reached an insn which makes
1591    the two classes equivalent.
1592
1593    CLASS1 will be the surviving class; CLASS2 should not be used after this
1594    call.
1595
1596    Any invalid entries in CLASS2 will not be copied.  */
1597
1598 static void
1599 merge_equiv_classes (struct table_elt *class1, struct table_elt *class2)
1600 {
1601   struct table_elt *elt, *next, *new;
1602
1603   /* Ensure we start with the head of the classes.  */
1604   class1 = class1->first_same_value;
1605   class2 = class2->first_same_value;
1606
1607   /* If they were already equal, forget it.  */
1608   if (class1 == class2)
1609     return;
1610
1611   for (elt = class2; elt; elt = next)
1612     {
1613       unsigned int hash;
1614       rtx exp = elt->exp;
1615       enum machine_mode mode = elt->mode;
1616
1617       next = elt->next_same_value;
1618
1619       /* Remove old entry, make a new one in CLASS1's class.
1620          Don't do this for invalid entries as we cannot find their
1621          hash code (it also isn't necessary).  */
1622       if (REG_P (exp) || exp_equiv_p (exp, exp, 1, false))
1623         {
1624           bool need_rehash = false;
1625
1626           hash_arg_in_memory = 0;
1627           hash = HASH (exp, mode);
1628
1629           if (REG_P (exp))
1630             {
1631               need_rehash = REGNO_QTY_VALID_P (REGNO (exp));
1632               delete_reg_equiv (REGNO (exp));
1633             }
1634
1635           remove_from_table (elt, hash);
1636
1637           if (insert_regs (exp, class1, 0) || need_rehash)
1638             {
1639               rehash_using_reg (exp);
1640               hash = HASH (exp, mode);
1641             }
1642           new = insert (exp, class1, hash, mode);
1643           new->in_memory = hash_arg_in_memory;
1644         }
1645     }
1646 }
1647 \f
1648 /* Flush the entire hash table.  */
1649
1650 static void
1651 flush_hash_table (void)
1652 {
1653   int i;
1654   struct table_elt *p;
1655
1656   for (i = 0; i < HASH_SIZE; i++)
1657     for (p = table[i]; p; p = table[i])
1658       {
1659         /* Note that invalidate can remove elements
1660            after P in the current hash chain.  */
1661         if (REG_P (p->exp))
1662           invalidate (p->exp, p->mode);
1663         else
1664           remove_from_table (p, i);
1665       }
1666 }
1667 \f
1668 /* Function called for each rtx to check whether true dependence exist.  */
1669 struct check_dependence_data
1670 {
1671   enum machine_mode mode;
1672   rtx exp;
1673   rtx addr;
1674 };
1675
1676 static int
1677 check_dependence (rtx *x, void *data)
1678 {
1679   struct check_dependence_data *d = (struct check_dependence_data *) data;
1680   if (*x && MEM_P (*x))
1681     return canon_true_dependence (d->exp, d->mode, d->addr, *x,
1682                                   cse_rtx_varies_p);
1683   else
1684     return 0;
1685 }
1686 \f
1687 /* Remove from the hash table, or mark as invalid, all expressions whose
1688    values could be altered by storing in X.  X is a register, a subreg, or
1689    a memory reference with nonvarying address (because, when a memory
1690    reference with a varying address is stored in, all memory references are
1691    removed by invalidate_memory so specific invalidation is superfluous).
1692    FULL_MODE, if not VOIDmode, indicates that this much should be
1693    invalidated instead of just the amount indicated by the mode of X.  This
1694    is only used for bitfield stores into memory.
1695
1696    A nonvarying address may be just a register or just a symbol reference,
1697    or it may be either of those plus a numeric offset.  */
1698
1699 static void
1700 invalidate (rtx x, enum machine_mode full_mode)
1701 {
1702   int i;
1703   struct table_elt *p;
1704   rtx addr;
1705
1706   switch (GET_CODE (x))
1707     {
1708     case REG:
1709       {
1710         /* If X is a register, dependencies on its contents are recorded
1711            through the qty number mechanism.  Just change the qty number of
1712            the register, mark it as invalid for expressions that refer to it,
1713            and remove it itself.  */
1714         unsigned int regno = REGNO (x);
1715         unsigned int hash = HASH (x, GET_MODE (x));
1716
1717         /* Remove REGNO from any quantity list it might be on and indicate
1718            that its value might have changed.  If it is a pseudo, remove its
1719            entry from the hash table.
1720
1721            For a hard register, we do the first two actions above for any
1722            additional hard registers corresponding to X.  Then, if any of these
1723            registers are in the table, we must remove any REG entries that
1724            overlap these registers.  */
1725
1726         delete_reg_equiv (regno);
1727         REG_TICK (regno)++;
1728         SUBREG_TICKED (regno) = -1;
1729
1730         if (regno >= FIRST_PSEUDO_REGISTER)
1731           {
1732             /* Because a register can be referenced in more than one mode,
1733                we might have to remove more than one table entry.  */
1734             struct table_elt *elt;
1735
1736             while ((elt = lookup_for_remove (x, hash, GET_MODE (x))))
1737               remove_from_table (elt, hash);
1738           }
1739         else
1740           {
1741             HOST_WIDE_INT in_table
1742               = TEST_HARD_REG_BIT (hard_regs_in_table, regno);
1743             unsigned int endregno
1744               = regno + hard_regno_nregs[regno][GET_MODE (x)];
1745             unsigned int tregno, tendregno, rn;
1746             struct table_elt *p, *next;
1747
1748             CLEAR_HARD_REG_BIT (hard_regs_in_table, regno);
1749
1750             for (rn = regno + 1; rn < endregno; rn++)
1751               {
1752                 in_table |= TEST_HARD_REG_BIT (hard_regs_in_table, rn);
1753                 CLEAR_HARD_REG_BIT (hard_regs_in_table, rn);
1754                 delete_reg_equiv (rn);
1755                 REG_TICK (rn)++;
1756                 SUBREG_TICKED (rn) = -1;
1757               }
1758
1759             if (in_table)
1760               for (hash = 0; hash < HASH_SIZE; hash++)
1761                 for (p = table[hash]; p; p = next)
1762                   {
1763                     next = p->next_same_hash;
1764
1765                     if (!REG_P (p->exp)
1766                         || REGNO (p->exp) >= FIRST_PSEUDO_REGISTER)
1767                       continue;
1768
1769                     tregno = REGNO (p->exp);
1770                     tendregno
1771                       = tregno + hard_regno_nregs[tregno][GET_MODE (p->exp)];
1772                     if (tendregno > regno && tregno < endregno)
1773                       remove_from_table (p, hash);
1774                   }
1775           }
1776       }
1777       return;
1778
1779     case SUBREG:
1780       invalidate (SUBREG_REG (x), VOIDmode);
1781       return;
1782
1783     case PARALLEL:
1784       for (i = XVECLEN (x, 0) - 1; i >= 0; --i)
1785         invalidate (XVECEXP (x, 0, i), VOIDmode);
1786       return;
1787
1788     case EXPR_LIST:
1789       /* This is part of a disjoint return value; extract the location in
1790          question ignoring the offset.  */
1791       invalidate (XEXP (x, 0), VOIDmode);
1792       return;
1793
1794     case MEM:
1795       addr = canon_rtx (get_addr (XEXP (x, 0)));
1796       /* Calculate the canonical version of X here so that
1797          true_dependence doesn't generate new RTL for X on each call.  */
1798       x = canon_rtx (x);
1799
1800       /* Remove all hash table elements that refer to overlapping pieces of
1801          memory.  */
1802       if (full_mode == VOIDmode)
1803         full_mode = GET_MODE (x);
1804
1805       for (i = 0; i < HASH_SIZE; i++)
1806         {
1807           struct table_elt *next;
1808
1809           for (p = table[i]; p; p = next)
1810             {
1811               next = p->next_same_hash;
1812               if (p->in_memory)
1813                 {
1814                   struct check_dependence_data d;
1815
1816                   /* Just canonicalize the expression once;
1817                      otherwise each time we call invalidate
1818                      true_dependence will canonicalize the
1819                      expression again.  */
1820                   if (!p->canon_exp)
1821                     p->canon_exp = canon_rtx (p->exp);
1822                   d.exp = x;
1823                   d.addr = addr;
1824                   d.mode = full_mode;
1825                   if (for_each_rtx (&p->canon_exp, check_dependence, &d))
1826                     remove_from_table (p, i);
1827                 }
1828             }
1829         }
1830       return;
1831
1832     default:
1833       gcc_unreachable ();
1834     }
1835 }
1836 \f
1837 /* Remove all expressions that refer to register REGNO,
1838    since they are already invalid, and we are about to
1839    mark that register valid again and don't want the old
1840    expressions to reappear as valid.  */
1841
1842 static void
1843 remove_invalid_refs (unsigned int regno)
1844 {
1845   unsigned int i;
1846   struct table_elt *p, *next;
1847
1848   for (i = 0; i < HASH_SIZE; i++)
1849     for (p = table[i]; p; p = next)
1850       {
1851         next = p->next_same_hash;
1852         if (!REG_P (p->exp)
1853             && refers_to_regno_p (regno, regno + 1, p->exp, (rtx *) 0))
1854           remove_from_table (p, i);
1855       }
1856 }
1857
1858 /* Likewise for a subreg with subreg_reg REGNO, subreg_byte OFFSET,
1859    and mode MODE.  */
1860 static void
1861 remove_invalid_subreg_refs (unsigned int regno, unsigned int offset,
1862                             enum machine_mode mode)
1863 {
1864   unsigned int i;
1865   struct table_elt *p, *next;
1866   unsigned int end = offset + (GET_MODE_SIZE (mode) - 1);
1867
1868   for (i = 0; i < HASH_SIZE; i++)
1869     for (p = table[i]; p; p = next)
1870       {
1871         rtx exp = p->exp;
1872         next = p->next_same_hash;
1873
1874         if (!REG_P (exp)
1875             && (GET_CODE (exp) != SUBREG
1876                 || !REG_P (SUBREG_REG (exp))
1877                 || REGNO (SUBREG_REG (exp)) != regno
1878                 || (((SUBREG_BYTE (exp)
1879                       + (GET_MODE_SIZE (GET_MODE (exp)) - 1)) >= offset)
1880                     && SUBREG_BYTE (exp) <= end))
1881             && refers_to_regno_p (regno, regno + 1, p->exp, (rtx *) 0))
1882           remove_from_table (p, i);
1883       }
1884 }
1885 \f
1886 /* Recompute the hash codes of any valid entries in the hash table that
1887    reference X, if X is a register, or SUBREG_REG (X) if X is a SUBREG.
1888
1889    This is called when we make a jump equivalence.  */
1890
1891 static void
1892 rehash_using_reg (rtx x)
1893 {
1894   unsigned int i;
1895   struct table_elt *p, *next;
1896   unsigned hash;
1897
1898   if (GET_CODE (x) == SUBREG)
1899     x = SUBREG_REG (x);
1900
1901   /* If X is not a register or if the register is known not to be in any
1902      valid entries in the table, we have no work to do.  */
1903
1904   if (!REG_P (x)
1905       || REG_IN_TABLE (REGNO (x)) < 0
1906       || REG_IN_TABLE (REGNO (x)) != REG_TICK (REGNO (x)))
1907     return;
1908
1909   /* Scan all hash chains looking for valid entries that mention X.
1910      If we find one and it is in the wrong hash chain, move it.  */
1911
1912   for (i = 0; i < HASH_SIZE; i++)
1913     for (p = table[i]; p; p = next)
1914       {
1915         next = p->next_same_hash;
1916         if (reg_mentioned_p (x, p->exp)
1917             && exp_equiv_p (p->exp, p->exp, 1, false)
1918             && i != (hash = SAFE_HASH (p->exp, p->mode)))
1919           {
1920             if (p->next_same_hash)
1921               p->next_same_hash->prev_same_hash = p->prev_same_hash;
1922
1923             if (p->prev_same_hash)
1924               p->prev_same_hash->next_same_hash = p->next_same_hash;
1925             else
1926               table[i] = p->next_same_hash;
1927
1928             p->next_same_hash = table[hash];
1929             p->prev_same_hash = 0;
1930             if (table[hash])
1931               table[hash]->prev_same_hash = p;
1932             table[hash] = p;
1933           }
1934       }
1935 }
1936 \f
1937 /* Remove from the hash table any expression that is a call-clobbered
1938    register.  Also update their TICK values.  */
1939
1940 static void
1941 invalidate_for_call (void)
1942 {
1943   unsigned int regno, endregno;
1944   unsigned int i;
1945   unsigned hash;
1946   struct table_elt *p, *next;
1947   int in_table = 0;
1948
1949   /* Go through all the hard registers.  For each that is clobbered in
1950      a CALL_INSN, remove the register from quantity chains and update
1951      reg_tick if defined.  Also see if any of these registers is currently
1952      in the table.  */
1953
1954   for (regno = 0; regno < FIRST_PSEUDO_REGISTER; regno++)
1955     if (TEST_HARD_REG_BIT (regs_invalidated_by_call, regno))
1956       {
1957         delete_reg_equiv (regno);
1958         if (REG_TICK (regno) >= 0)
1959           {
1960             REG_TICK (regno)++;
1961             SUBREG_TICKED (regno) = -1;
1962           }
1963
1964         in_table |= (TEST_HARD_REG_BIT (hard_regs_in_table, regno) != 0);
1965       }
1966
1967   /* In the case where we have no call-clobbered hard registers in the
1968      table, we are done.  Otherwise, scan the table and remove any
1969      entry that overlaps a call-clobbered register.  */
1970
1971   if (in_table)
1972     for (hash = 0; hash < HASH_SIZE; hash++)
1973       for (p = table[hash]; p; p = next)
1974         {
1975           next = p->next_same_hash;
1976
1977           if (!REG_P (p->exp)
1978               || REGNO (p->exp) >= FIRST_PSEUDO_REGISTER)
1979             continue;
1980
1981           regno = REGNO (p->exp);
1982           endregno = regno + hard_regno_nregs[regno][GET_MODE (p->exp)];
1983
1984           for (i = regno; i < endregno; i++)
1985             if (TEST_HARD_REG_BIT (regs_invalidated_by_call, i))
1986               {
1987                 remove_from_table (p, hash);
1988                 break;
1989               }
1990         }
1991 }
1992 \f
1993 /* Given an expression X of type CONST,
1994    and ELT which is its table entry (or 0 if it
1995    is not in the hash table),
1996    return an alternate expression for X as a register plus integer.
1997    If none can be found, return 0.  */
1998
1999 static rtx
2000 use_related_value (rtx x, struct table_elt *elt)
2001 {
2002   struct table_elt *relt = 0;
2003   struct table_elt *p, *q;
2004   HOST_WIDE_INT offset;
2005
2006   /* First, is there anything related known?
2007      If we have a table element, we can tell from that.
2008      Otherwise, must look it up.  */
2009
2010   if (elt != 0 && elt->related_value != 0)
2011     relt = elt;
2012   else if (elt == 0 && GET_CODE (x) == CONST)
2013     {
2014       rtx subexp = get_related_value (x);
2015       if (subexp != 0)
2016         relt = lookup (subexp,
2017                        SAFE_HASH (subexp, GET_MODE (subexp)),
2018                        GET_MODE (subexp));
2019     }
2020
2021   if (relt == 0)
2022     return 0;
2023
2024   /* Search all related table entries for one that has an
2025      equivalent register.  */
2026
2027   p = relt;
2028   while (1)
2029     {
2030       /* This loop is strange in that it is executed in two different cases.
2031          The first is when X is already in the table.  Then it is searching
2032          the RELATED_VALUE list of X's class (RELT).  The second case is when
2033          X is not in the table.  Then RELT points to a class for the related
2034          value.
2035
2036          Ensure that, whatever case we are in, that we ignore classes that have
2037          the same value as X.  */
2038
2039       if (rtx_equal_p (x, p->exp))
2040         q = 0;
2041       else
2042         for (q = p->first_same_value; q; q = q->next_same_value)
2043           if (REG_P (q->exp))
2044             break;
2045
2046       if (q)
2047         break;
2048
2049       p = p->related_value;
2050
2051       /* We went all the way around, so there is nothing to be found.
2052          Alternatively, perhaps RELT was in the table for some other reason
2053          and it has no related values recorded.  */
2054       if (p == relt || p == 0)
2055         break;
2056     }
2057
2058   if (q == 0)
2059     return 0;
2060
2061   offset = (get_integer_term (x) - get_integer_term (p->exp));
2062   /* Note: OFFSET may be 0 if P->xexp and X are related by commutativity.  */
2063   return plus_constant (q->exp, offset);
2064 }
2065 \f
2066 /* Hash a string.  Just add its bytes up.  */
2067 static inline unsigned
2068 hash_rtx_string (const char *ps)
2069 {
2070   unsigned hash = 0;
2071   const unsigned char *p = (const unsigned char *) ps;
2072
2073   if (p)
2074     while (*p)
2075       hash += *p++;
2076
2077   return hash;
2078 }
2079
2080 /* Hash an rtx.  We are careful to make sure the value is never negative.
2081    Equivalent registers hash identically.
2082    MODE is used in hashing for CONST_INTs only;
2083    otherwise the mode of X is used.
2084
2085    Store 1 in DO_NOT_RECORD_P if any subexpression is volatile.
2086
2087    If HASH_ARG_IN_MEMORY_P is not NULL, store 1 in it if X contains
2088    a MEM rtx which does not have the RTX_UNCHANGING_P bit set.
2089
2090    Note that cse_insn knows that the hash code of a MEM expression
2091    is just (int) MEM plus the hash code of the address.  */
2092
2093 unsigned
2094 hash_rtx (rtx x, enum machine_mode mode, int *do_not_record_p,
2095           int *hash_arg_in_memory_p, bool have_reg_qty)
2096 {
2097   int i, j;
2098   unsigned hash = 0;
2099   enum rtx_code code;
2100   const char *fmt;
2101
2102   /* Used to turn recursion into iteration.  We can't rely on GCC's
2103      tail-recursion elimination since we need to keep accumulating values
2104      in HASH.  */
2105  repeat:
2106   if (x == 0)
2107     return hash;
2108
2109   code = GET_CODE (x);
2110   switch (code)
2111     {
2112     case REG:
2113       {
2114         unsigned int regno = REGNO (x);
2115
2116         if (!reload_completed)
2117           {
2118             /* On some machines, we can't record any non-fixed hard register,
2119                because extending its life will cause reload problems.  We
2120                consider ap, fp, sp, gp to be fixed for this purpose.
2121
2122                We also consider CCmode registers to be fixed for this purpose;
2123                failure to do so leads to failure to simplify 0<100 type of
2124                conditionals.
2125
2126                On all machines, we can't record any global registers.
2127                Nor should we record any register that is in a small
2128                class, as defined by CLASS_LIKELY_SPILLED_P.  */
2129             bool record;
2130
2131             if (regno >= FIRST_PSEUDO_REGISTER)
2132               record = true;
2133             else if (x == frame_pointer_rtx
2134                      || x == hard_frame_pointer_rtx
2135                      || x == arg_pointer_rtx
2136                      || x == stack_pointer_rtx
2137                      || x == pic_offset_table_rtx)
2138               record = true;
2139             else if (global_regs[regno])
2140               record = false;
2141             else if (fixed_regs[regno])
2142               record = true;
2143             else if (GET_MODE_CLASS (GET_MODE (x)) == MODE_CC)
2144               record = true;
2145             else if (SMALL_REGISTER_CLASSES)
2146               record = false;
2147             else if (CLASS_LIKELY_SPILLED_P (REGNO_REG_CLASS (regno)))
2148               record = false;
2149             else
2150               record = true;
2151
2152             if (!record)
2153               {
2154                 *do_not_record_p = 1;
2155                 return 0;
2156               }
2157           }
2158
2159         hash += ((unsigned int) REG << 7);
2160         hash += (have_reg_qty ? (unsigned) REG_QTY (regno) : regno);
2161         return hash;
2162       }
2163
2164     /* We handle SUBREG of a REG specially because the underlying
2165        reg changes its hash value with every value change; we don't
2166        want to have to forget unrelated subregs when one subreg changes.  */
2167     case SUBREG:
2168       {
2169         if (REG_P (SUBREG_REG (x)))
2170           {
2171             hash += (((unsigned int) SUBREG << 7)
2172                      + REGNO (SUBREG_REG (x))
2173                      + (SUBREG_BYTE (x) / UNITS_PER_WORD));
2174             return hash;
2175           }
2176         break;
2177       }
2178
2179     case CONST_INT:
2180       hash += (((unsigned int) CONST_INT << 7) + (unsigned int) mode
2181                + (unsigned int) INTVAL (x));
2182       return hash;
2183
2184     case CONST_DOUBLE:
2185       /* This is like the general case, except that it only counts
2186          the integers representing the constant.  */
2187       hash += (unsigned int) code + (unsigned int) GET_MODE (x);
2188       if (GET_MODE (x) != VOIDmode)
2189         hash += real_hash (CONST_DOUBLE_REAL_VALUE (x));
2190       else
2191         hash += ((unsigned int) CONST_DOUBLE_LOW (x)
2192                  + (unsigned int) CONST_DOUBLE_HIGH (x));
2193       return hash;
2194
2195     case CONST_VECTOR:
2196       {
2197         int units;
2198         rtx elt;
2199
2200         units = CONST_VECTOR_NUNITS (x);
2201
2202         for (i = 0; i < units; ++i)
2203           {
2204             elt = CONST_VECTOR_ELT (x, i);
2205             hash += hash_rtx (elt, GET_MODE (elt), do_not_record_p,
2206                               hash_arg_in_memory_p, have_reg_qty);
2207           }
2208
2209         return hash;
2210       }
2211
2212       /* Assume there is only one rtx object for any given label.  */
2213     case LABEL_REF:
2214       /* We don't hash on the address of the CODE_LABEL to avoid bootstrap
2215          differences and differences between each stage's debugging dumps.  */
2216          hash += (((unsigned int) LABEL_REF << 7)
2217                   + CODE_LABEL_NUMBER (XEXP (x, 0)));
2218       return hash;
2219
2220     case SYMBOL_REF:
2221       {
2222         /* Don't hash on the symbol's address to avoid bootstrap differences.
2223            Different hash values may cause expressions to be recorded in
2224            different orders and thus different registers to be used in the
2225            final assembler.  This also avoids differences in the dump files
2226            between various stages.  */
2227         unsigned int h = 0;
2228         const unsigned char *p = (const unsigned char *) XSTR (x, 0);
2229
2230         while (*p)
2231           h += (h << 7) + *p++; /* ??? revisit */
2232
2233         hash += ((unsigned int) SYMBOL_REF << 7) + h;
2234         return hash;
2235       }
2236
2237     case MEM:
2238       /* We don't record if marked volatile or if BLKmode since we don't
2239          know the size of the move.  */
2240       if (MEM_VOLATILE_P (x) || GET_MODE (x) == BLKmode)
2241         {
2242           *do_not_record_p = 1;
2243           return 0;
2244         }
2245       if (hash_arg_in_memory_p && !MEM_READONLY_P (x))
2246         *hash_arg_in_memory_p = 1;
2247
2248       /* Now that we have already found this special case,
2249          might as well speed it up as much as possible.  */
2250       hash += (unsigned) MEM;
2251       x = XEXP (x, 0);
2252       goto repeat;
2253
2254     case USE:
2255       /* A USE that mentions non-volatile memory needs special
2256          handling since the MEM may be BLKmode which normally
2257          prevents an entry from being made.  Pure calls are
2258          marked by a USE which mentions BLKmode memory.
2259          See calls.c:emit_call_1.  */
2260       if (MEM_P (XEXP (x, 0))
2261           && ! MEM_VOLATILE_P (XEXP (x, 0)))
2262         {
2263           hash += (unsigned) USE;
2264           x = XEXP (x, 0);
2265
2266           if (hash_arg_in_memory_p && !MEM_READONLY_P (x))
2267             *hash_arg_in_memory_p = 1;
2268
2269           /* Now that we have already found this special case,
2270              might as well speed it up as much as possible.  */
2271           hash += (unsigned) MEM;
2272           x = XEXP (x, 0);
2273           goto repeat;
2274         }
2275       break;
2276
2277     case PRE_DEC:
2278     case PRE_INC:
2279     case POST_DEC:
2280     case POST_INC:
2281     case PRE_MODIFY:
2282     case POST_MODIFY:
2283     case PC:
2284     case CC0:
2285     case CALL:
2286     case UNSPEC_VOLATILE:
2287       *do_not_record_p = 1;
2288       return 0;
2289
2290     case ASM_OPERANDS:
2291       if (MEM_VOLATILE_P (x))
2292         {
2293           *do_not_record_p = 1;
2294           return 0;
2295         }
2296       else
2297         {
2298           /* We don't want to take the filename and line into account.  */
2299           hash += (unsigned) code + (unsigned) GET_MODE (x)
2300             + hash_rtx_string (ASM_OPERANDS_TEMPLATE (x))
2301             + hash_rtx_string (ASM_OPERANDS_OUTPUT_CONSTRAINT (x))
2302             + (unsigned) ASM_OPERANDS_OUTPUT_IDX (x);
2303
2304           if (ASM_OPERANDS_INPUT_LENGTH (x))
2305             {
2306               for (i = 1; i < ASM_OPERANDS_INPUT_LENGTH (x); i++)
2307                 {
2308                   hash += (hash_rtx (ASM_OPERANDS_INPUT (x, i),
2309                                      GET_MODE (ASM_OPERANDS_INPUT (x, i)),
2310                                      do_not_record_p, hash_arg_in_memory_p,
2311                                      have_reg_qty)
2312                            + hash_rtx_string
2313                                 (ASM_OPERANDS_INPUT_CONSTRAINT (x, i)));
2314                 }
2315
2316               hash += hash_rtx_string (ASM_OPERANDS_INPUT_CONSTRAINT (x, 0));
2317               x = ASM_OPERANDS_INPUT (x, 0);
2318               mode = GET_MODE (x);
2319               goto repeat;
2320             }
2321
2322           return hash;
2323         }
2324       break;
2325
2326     default:
2327       break;
2328     }
2329
2330   i = GET_RTX_LENGTH (code) - 1;
2331   hash += (unsigned) code + (unsigned) GET_MODE (x);
2332   fmt = GET_RTX_FORMAT (code);
2333   for (; i >= 0; i--)
2334     {
2335       switch (fmt[i])
2336         {
2337         case 'e':
2338           /* If we are about to do the last recursive call
2339              needed at this level, change it into iteration.
2340              This function  is called enough to be worth it.  */
2341           if (i == 0)
2342             {
2343               x = XEXP (x, i);
2344               goto repeat;
2345             }
2346
2347           hash += hash_rtx (XEXP (x, i), 0, do_not_record_p,
2348                             hash_arg_in_memory_p, have_reg_qty);
2349           break;
2350
2351         case 'E':
2352           for (j = 0; j < XVECLEN (x, i); j++)
2353             hash += hash_rtx (XVECEXP (x, i, j), 0, do_not_record_p,
2354                               hash_arg_in_memory_p, have_reg_qty);
2355           break;
2356
2357         case 's':
2358           hash += hash_rtx_string (XSTR (x, i));
2359           break;
2360
2361         case 'i':
2362           hash += (unsigned int) XINT (x, i);
2363           break;
2364
2365         case '0': case 't':
2366           /* Unused.  */
2367           break;
2368
2369         default:
2370           gcc_unreachable ();
2371         }
2372     }
2373
2374   return hash;
2375 }
2376
2377 /* Hash an rtx X for cse via hash_rtx.
2378    Stores 1 in do_not_record if any subexpression is volatile.
2379    Stores 1 in hash_arg_in_memory if X contains a mem rtx which
2380    does not have the RTX_UNCHANGING_P bit set.  */
2381
2382 static inline unsigned
2383 canon_hash (rtx x, enum machine_mode mode)
2384 {
2385   return hash_rtx (x, mode, &do_not_record, &hash_arg_in_memory, true);
2386 }
2387
2388 /* Like canon_hash but with no side effects, i.e. do_not_record
2389    and hash_arg_in_memory are not changed.  */
2390
2391 static inline unsigned
2392 safe_hash (rtx x, enum machine_mode mode)
2393 {
2394   int dummy_do_not_record;
2395   return hash_rtx (x, mode, &dummy_do_not_record, NULL, true);
2396 }
2397 \f
2398 /* Return 1 iff X and Y would canonicalize into the same thing,
2399    without actually constructing the canonicalization of either one.
2400    If VALIDATE is nonzero,
2401    we assume X is an expression being processed from the rtl
2402    and Y was found in the hash table.  We check register refs
2403    in Y for being marked as valid.
2404
2405    If FOR_GCSE is true, we compare X and Y for equivalence for GCSE.  */
2406
2407 int
2408 exp_equiv_p (rtx x, rtx y, int validate, bool for_gcse)
2409 {
2410   int i, j;
2411   enum rtx_code code;
2412   const char *fmt;
2413
2414   /* Note: it is incorrect to assume an expression is equivalent to itself
2415      if VALIDATE is nonzero.  */
2416   if (x == y && !validate)
2417     return 1;
2418
2419   if (x == 0 || y == 0)
2420     return x == y;
2421
2422   code = GET_CODE (x);
2423   if (code != GET_CODE (y))
2424     return 0;
2425
2426   /* (MULT:SI x y) and (MULT:HI x y) are NOT equivalent.  */
2427   if (GET_MODE (x) != GET_MODE (y))
2428     return 0;
2429
2430   switch (code)
2431     {
2432     case PC:
2433     case CC0:
2434     case CONST_INT:
2435       return x == y;
2436
2437     case LABEL_REF:
2438       return XEXP (x, 0) == XEXP (y, 0);
2439
2440     case SYMBOL_REF:
2441       return XSTR (x, 0) == XSTR (y, 0);
2442
2443     case REG:
2444       if (for_gcse)
2445         return REGNO (x) == REGNO (y);
2446       else
2447         {
2448           unsigned int regno = REGNO (y);
2449           unsigned int i;
2450           unsigned int endregno
2451             = regno + (regno >= FIRST_PSEUDO_REGISTER ? 1
2452                        : hard_regno_nregs[regno][GET_MODE (y)]);
2453
2454           /* If the quantities are not the same, the expressions are not
2455              equivalent.  If there are and we are not to validate, they
2456              are equivalent.  Otherwise, ensure all regs are up-to-date.  */
2457
2458           if (REG_QTY (REGNO (x)) != REG_QTY (regno))
2459             return 0;
2460
2461           if (! validate)
2462             return 1;
2463
2464           for (i = regno; i < endregno; i++)
2465             if (REG_IN_TABLE (i) != REG_TICK (i))
2466               return 0;
2467
2468           return 1;
2469         }
2470
2471     case MEM:
2472       if (for_gcse)
2473         {
2474           /* Can't merge two expressions in different alias sets, since we
2475              can decide that the expression is transparent in a block when
2476              it isn't, due to it being set with the different alias set.  */
2477           if (MEM_ALIAS_SET (x) != MEM_ALIAS_SET (y))
2478             return 0;
2479
2480           /* A volatile mem should not be considered equivalent to any
2481              other.  */
2482           if (MEM_VOLATILE_P (x) || MEM_VOLATILE_P (y))
2483             return 0;
2484         }
2485       break;
2486
2487     /*  For commutative operations, check both orders.  */
2488     case PLUS:
2489     case MULT:
2490     case AND:
2491     case IOR:
2492     case XOR:
2493     case NE:
2494     case EQ:
2495       return ((exp_equiv_p (XEXP (x, 0), XEXP (y, 0),
2496                              validate, for_gcse)
2497                && exp_equiv_p (XEXP (x, 1), XEXP (y, 1),
2498                                 validate, for_gcse))
2499               || (exp_equiv_p (XEXP (x, 0), XEXP (y, 1),
2500                                 validate, for_gcse)
2501                   && exp_equiv_p (XEXP (x, 1), XEXP (y, 0),
2502                                    validate, for_gcse)));
2503
2504     case ASM_OPERANDS:
2505       /* We don't use the generic code below because we want to
2506          disregard filename and line numbers.  */
2507
2508       /* A volatile asm isn't equivalent to any other.  */
2509       if (MEM_VOLATILE_P (x) || MEM_VOLATILE_P (y))
2510         return 0;
2511
2512       if (GET_MODE (x) != GET_MODE (y)
2513           || strcmp (ASM_OPERANDS_TEMPLATE (x), ASM_OPERANDS_TEMPLATE (y))
2514           || strcmp (ASM_OPERANDS_OUTPUT_CONSTRAINT (x),
2515                      ASM_OPERANDS_OUTPUT_CONSTRAINT (y))
2516           || ASM_OPERANDS_OUTPUT_IDX (x) != ASM_OPERANDS_OUTPUT_IDX (y)
2517           || ASM_OPERANDS_INPUT_LENGTH (x) != ASM_OPERANDS_INPUT_LENGTH (y))
2518         return 0;
2519
2520       if (ASM_OPERANDS_INPUT_LENGTH (x))
2521         {
2522           for (i = ASM_OPERANDS_INPUT_LENGTH (x) - 1; i >= 0; i--)
2523             if (! exp_equiv_p (ASM_OPERANDS_INPUT (x, i),
2524                                ASM_OPERANDS_INPUT (y, i),
2525                                validate, for_gcse)
2526                 || strcmp (ASM_OPERANDS_INPUT_CONSTRAINT (x, i),
2527                            ASM_OPERANDS_INPUT_CONSTRAINT (y, i)))
2528               return 0;
2529         }
2530
2531       return 1;
2532
2533     default:
2534       break;
2535     }
2536
2537   /* Compare the elements.  If any pair of corresponding elements
2538      fail to match, return 0 for the whole thing.  */
2539
2540   fmt = GET_RTX_FORMAT (code);
2541   for (i = GET_RTX_LENGTH (code) - 1; i >= 0; i--)
2542     {
2543       switch (fmt[i])
2544         {
2545         case 'e':
2546           if (! exp_equiv_p (XEXP (x, i), XEXP (y, i),
2547                               validate, for_gcse))
2548             return 0;
2549           break;
2550
2551         case 'E':
2552           if (XVECLEN (x, i) != XVECLEN (y, i))
2553             return 0;
2554           for (j = 0; j < XVECLEN (x, i); j++)
2555             if (! exp_equiv_p (XVECEXP (x, i, j), XVECEXP (y, i, j),
2556                                 validate, for_gcse))
2557               return 0;
2558           break;
2559
2560         case 's':
2561           if (strcmp (XSTR (x, i), XSTR (y, i)))
2562             return 0;
2563           break;
2564
2565         case 'i':
2566           if (XINT (x, i) != XINT (y, i))
2567             return 0;
2568           break;
2569
2570         case 'w':
2571           if (XWINT (x, i) != XWINT (y, i))
2572             return 0;
2573           break;
2574
2575         case '0':
2576         case 't':
2577           break;
2578
2579         default:
2580           gcc_unreachable ();
2581         }
2582     }
2583
2584   return 1;
2585 }
2586 \f
2587 /* Return 1 if X has a value that can vary even between two
2588    executions of the program.  0 means X can be compared reliably
2589    against certain constants or near-constants.  */
2590
2591 static int
2592 cse_rtx_varies_p (rtx x, int from_alias)
2593 {
2594   /* We need not check for X and the equivalence class being of the same
2595      mode because if X is equivalent to a constant in some mode, it
2596      doesn't vary in any mode.  */
2597
2598   if (REG_P (x)
2599       && REGNO_QTY_VALID_P (REGNO (x)))
2600     {
2601       int x_q = REG_QTY (REGNO (x));
2602       struct qty_table_elem *x_ent = &qty_table[x_q];
2603
2604       if (GET_MODE (x) == x_ent->mode
2605           && x_ent->const_rtx != NULL_RTX)
2606         return 0;
2607     }
2608
2609   if (GET_CODE (x) == PLUS
2610       && GET_CODE (XEXP (x, 1)) == CONST_INT
2611       && REG_P (XEXP (x, 0))
2612       && REGNO_QTY_VALID_P (REGNO (XEXP (x, 0))))
2613     {
2614       int x0_q = REG_QTY (REGNO (XEXP (x, 0)));
2615       struct qty_table_elem *x0_ent = &qty_table[x0_q];
2616
2617       if ((GET_MODE (XEXP (x, 0)) == x0_ent->mode)
2618           && x0_ent->const_rtx != NULL_RTX)
2619         return 0;
2620     }
2621
2622   /* This can happen as the result of virtual register instantiation, if
2623      the initial constant is too large to be a valid address.  This gives
2624      us a three instruction sequence, load large offset into a register,
2625      load fp minus a constant into a register, then a MEM which is the
2626      sum of the two `constant' registers.  */
2627   if (GET_CODE (x) == PLUS
2628       && REG_P (XEXP (x, 0))
2629       && REG_P (XEXP (x, 1))
2630       && REGNO_QTY_VALID_P (REGNO (XEXP (x, 0)))
2631       && REGNO_QTY_VALID_P (REGNO (XEXP (x, 1))))
2632     {
2633       int x0_q = REG_QTY (REGNO (XEXP (x, 0)));
2634       int x1_q = REG_QTY (REGNO (XEXP (x, 1)));
2635       struct qty_table_elem *x0_ent = &qty_table[x0_q];
2636       struct qty_table_elem *x1_ent = &qty_table[x1_q];
2637
2638       if ((GET_MODE (XEXP (x, 0)) == x0_ent->mode)
2639           && x0_ent->const_rtx != NULL_RTX
2640           && (GET_MODE (XEXP (x, 1)) == x1_ent->mode)
2641           && x1_ent->const_rtx != NULL_RTX)
2642         return 0;
2643     }
2644
2645   return rtx_varies_p (x, from_alias);
2646 }
2647 \f
2648 /* Subroutine of canon_reg.  Pass *XLOC through canon_reg, and validate
2649    the result if necessary.  INSN is as for canon_reg.  */
2650
2651 static void
2652 validate_canon_reg (rtx *xloc, rtx insn)
2653 {
2654   rtx new = canon_reg (*xloc, insn);
2655   int insn_code;
2656
2657   /* If replacing pseudo with hard reg or vice versa, ensure the
2658      insn remains valid.  Likewise if the insn has MATCH_DUPs.  */
2659   if (insn != 0 && new != 0
2660       && REG_P (new) && REG_P (*xloc)
2661       && (((REGNO (new) < FIRST_PSEUDO_REGISTER)
2662            != (REGNO (*xloc) < FIRST_PSEUDO_REGISTER))
2663           || GET_MODE (new) != GET_MODE (*xloc)
2664           || (insn_code = recog_memoized (insn)) < 0
2665           || insn_data[insn_code].n_dups > 0))
2666     validate_change (insn, xloc, new, 1);
2667   else
2668     *xloc = new;
2669 }
2670
2671 /* Canonicalize an expression:
2672    replace each register reference inside it
2673    with the "oldest" equivalent register.
2674
2675    If INSN is nonzero and we are replacing a pseudo with a hard register
2676    or vice versa, validate_change is used to ensure that INSN remains valid
2677    after we make our substitution.  The calls are made with IN_GROUP nonzero
2678    so apply_change_group must be called upon the outermost return from this
2679    function (unless INSN is zero).  The result of apply_change_group can
2680    generally be discarded since the changes we are making are optional.  */
2681
2682 static rtx
2683 canon_reg (rtx x, rtx insn)
2684 {
2685   int i;
2686   enum rtx_code code;
2687   const char *fmt;
2688
2689   if (x == 0)
2690     return x;
2691
2692   code = GET_CODE (x);
2693   switch (code)
2694     {
2695     case PC:
2696     case CC0:
2697     case CONST:
2698     case CONST_INT:
2699     case CONST_DOUBLE:
2700     case CONST_VECTOR:
2701     case SYMBOL_REF:
2702     case LABEL_REF:
2703     case ADDR_VEC:
2704     case ADDR_DIFF_VEC:
2705       return x;
2706
2707     case REG:
2708       {
2709         int first;
2710         int q;
2711         struct qty_table_elem *ent;
2712
2713         /* Never replace a hard reg, because hard regs can appear
2714            in more than one machine mode, and we must preserve the mode
2715            of each occurrence.  Also, some hard regs appear in
2716            MEMs that are shared and mustn't be altered.  Don't try to
2717            replace any reg that maps to a reg of class NO_REGS.  */
2718         if (REGNO (x) < FIRST_PSEUDO_REGISTER
2719             || ! REGNO_QTY_VALID_P (REGNO (x)))
2720           return x;
2721
2722         q = REG_QTY (REGNO (x));
2723         ent = &qty_table[q];
2724         first = ent->first_reg;
2725         return (first >= FIRST_PSEUDO_REGISTER ? regno_reg_rtx[first]
2726                 : REGNO_REG_CLASS (first) == NO_REGS ? x
2727                 : gen_rtx_REG (ent->mode, first));
2728       }
2729
2730     default:
2731       break;
2732     }
2733
2734   fmt = GET_RTX_FORMAT (code);
2735   for (i = GET_RTX_LENGTH (code) - 1; i >= 0; i--)
2736     {
2737       int j;
2738
2739       if (fmt[i] == 'e')
2740         validate_canon_reg (&XEXP (x, i), insn);
2741       else if (fmt[i] == 'E')
2742         for (j = 0; j < XVECLEN (x, i); j++)
2743           validate_canon_reg (&XVECEXP (x, i, j), insn);
2744     }
2745
2746   return x;
2747 }
2748 \f
2749 /* LOC is a location within INSN that is an operand address (the contents of
2750    a MEM).  Find the best equivalent address to use that is valid for this
2751    insn.
2752
2753    On most CISC machines, complicated address modes are costly, and rtx_cost
2754    is a good approximation for that cost.  However, most RISC machines have
2755    only a few (usually only one) memory reference formats.  If an address is
2756    valid at all, it is often just as cheap as any other address.  Hence, for
2757    RISC machines, we use `address_cost' to compare the costs of various
2758    addresses.  For two addresses of equal cost, choose the one with the
2759    highest `rtx_cost' value as that has the potential of eliminating the
2760    most insns.  For equal costs, we choose the first in the equivalence
2761    class.  Note that we ignore the fact that pseudo registers are cheaper than
2762    hard registers here because we would also prefer the pseudo registers.  */
2763
2764 static void
2765 find_best_addr (rtx insn, rtx *loc, enum machine_mode mode)
2766 {
2767   struct table_elt *elt;
2768   rtx addr = *loc;
2769   struct table_elt *p;
2770   int found_better = 1;
2771   int save_do_not_record = do_not_record;
2772   int save_hash_arg_in_memory = hash_arg_in_memory;
2773   int addr_volatile;
2774   int regno;
2775   unsigned hash;
2776
2777   /* Do not try to replace constant addresses or addresses of local and
2778      argument slots.  These MEM expressions are made only once and inserted
2779      in many instructions, as well as being used to control symbol table
2780      output.  It is not safe to clobber them.
2781
2782      There are some uncommon cases where the address is already in a register
2783      for some reason, but we cannot take advantage of that because we have
2784      no easy way to unshare the MEM.  In addition, looking up all stack
2785      addresses is costly.  */
2786   if ((GET_CODE (addr) == PLUS
2787        && REG_P (XEXP (addr, 0))
2788        && GET_CODE (XEXP (addr, 1)) == CONST_INT
2789        && (regno = REGNO (XEXP (addr, 0)),
2790            regno == FRAME_POINTER_REGNUM || regno == HARD_FRAME_POINTER_REGNUM
2791            || regno == ARG_POINTER_REGNUM))
2792       || (REG_P (addr)
2793           && (regno = REGNO (addr), regno == FRAME_POINTER_REGNUM
2794               || regno == HARD_FRAME_POINTER_REGNUM
2795               || regno == ARG_POINTER_REGNUM))
2796       || CONSTANT_ADDRESS_P (addr))
2797     return;
2798
2799   /* If this address is not simply a register, try to fold it.  This will
2800      sometimes simplify the expression.  Many simplifications
2801      will not be valid, but some, usually applying the associative rule, will
2802      be valid and produce better code.  */
2803   if (!REG_P (addr))
2804     {
2805       rtx folded = fold_rtx (copy_rtx (addr), NULL_RTX);
2806       int addr_folded_cost = address_cost (folded, mode);
2807       int addr_cost = address_cost (addr, mode);
2808
2809       if ((addr_folded_cost < addr_cost
2810            || (addr_folded_cost == addr_cost
2811                /* ??? The rtx_cost comparison is left over from an older
2812                   version of this code.  It is probably no longer helpful.  */
2813                && (rtx_cost (folded, MEM) > rtx_cost (addr, MEM)
2814                    || approx_reg_cost (folded) < approx_reg_cost (addr))))
2815           && validate_change (insn, loc, folded, 0))
2816         addr = folded;
2817     }
2818
2819   /* If this address is not in the hash table, we can't look for equivalences
2820      of the whole address.  Also, ignore if volatile.  */
2821
2822   do_not_record = 0;
2823   hash = HASH (addr, Pmode);
2824   addr_volatile = do_not_record;
2825   do_not_record = save_do_not_record;
2826   hash_arg_in_memory = save_hash_arg_in_memory;
2827
2828   if (addr_volatile)
2829     return;
2830
2831   elt = lookup (addr, hash, Pmode);
2832
2833   if (elt)
2834     {
2835       /* We need to find the best (under the criteria documented above) entry
2836          in the class that is valid.  We use the `flag' field to indicate
2837          choices that were invalid and iterate until we can't find a better
2838          one that hasn't already been tried.  */
2839
2840       for (p = elt->first_same_value; p; p = p->next_same_value)
2841         p->flag = 0;
2842
2843       while (found_better)
2844         {
2845           int best_addr_cost = address_cost (*loc, mode);
2846           int best_rtx_cost = (elt->cost + 1) >> 1;
2847           int exp_cost;
2848           struct table_elt *best_elt = elt;
2849
2850           found_better = 0;
2851           for (p = elt->first_same_value; p; p = p->next_same_value)
2852             if (! p->flag)
2853               {
2854                 if ((REG_P (p->exp)
2855                      || exp_equiv_p (p->exp, p->exp, 1, false))
2856                     && ((exp_cost = address_cost (p->exp, mode)) < best_addr_cost
2857                         || (exp_cost == best_addr_cost
2858                             && ((p->cost + 1) >> 1) > best_rtx_cost)))
2859                   {
2860                     found_better = 1;
2861                     best_addr_cost = exp_cost;
2862                     best_rtx_cost = (p->cost + 1) >> 1;
2863                     best_elt = p;
2864                   }
2865               }
2866
2867           if (found_better)
2868             {
2869               if (validate_change (insn, loc,
2870                                    canon_reg (copy_rtx (best_elt->exp),
2871                                               NULL_RTX), 0))
2872                 return;
2873               else
2874                 best_elt->flag = 1;
2875             }
2876         }
2877     }
2878
2879   /* If the address is a binary operation with the first operand a register
2880      and the second a constant, do the same as above, but looking for
2881      equivalences of the register.  Then try to simplify before checking for
2882      the best address to use.  This catches a few cases:  First is when we
2883      have REG+const and the register is another REG+const.  We can often merge
2884      the constants and eliminate one insn and one register.  It may also be
2885      that a machine has a cheap REG+REG+const.  Finally, this improves the
2886      code on the Alpha for unaligned byte stores.  */
2887
2888   if (flag_expensive_optimizations
2889       && ARITHMETIC_P (*loc)
2890       && REG_P (XEXP (*loc, 0)))
2891     {
2892       rtx op1 = XEXP (*loc, 1);
2893
2894       do_not_record = 0;
2895       hash = HASH (XEXP (*loc, 0), Pmode);
2896       do_not_record = save_do_not_record;
2897       hash_arg_in_memory = save_hash_arg_in_memory;
2898
2899       elt = lookup (XEXP (*loc, 0), hash, Pmode);
2900       if (elt == 0)
2901         return;
2902
2903       /* We need to find the best (under the criteria documented above) entry
2904          in the class that is valid.  We use the `flag' field to indicate
2905          choices that were invalid and iterate until we can't find a better
2906          one that hasn't already been tried.  */
2907
2908       for (p = elt->first_same_value; p; p = p->next_same_value)
2909         p->flag = 0;
2910
2911       while (found_better)
2912         {
2913           int best_addr_cost = address_cost (*loc, mode);
2914           int best_rtx_cost = (COST (*loc) + 1) >> 1;
2915           struct table_elt *best_elt = elt;
2916           rtx best_rtx = *loc;
2917           int count;
2918
2919           /* This is at worst case an O(n^2) algorithm, so limit our search
2920              to the first 32 elements on the list.  This avoids trouble
2921              compiling code with very long basic blocks that can easily
2922              call simplify_gen_binary so many times that we run out of
2923              memory.  */
2924
2925           found_better = 0;
2926           for (p = elt->first_same_value, count = 0;
2927                p && count < 32;
2928                p = p->next_same_value, count++)
2929             if (! p->flag
2930                 && (REG_P (p->exp)
2931                     || exp_equiv_p (p->exp, p->exp, 1, false)))
2932               {
2933                 rtx new = simplify_gen_binary (GET_CODE (*loc), Pmode,
2934                                                p->exp, op1);
2935                 int new_cost;
2936                 new_cost = address_cost (new, mode);
2937
2938                 if (new_cost < best_addr_cost
2939                     || (new_cost == best_addr_cost
2940                         && (COST (new) + 1) >> 1 > best_rtx_cost))
2941                   {
2942                     found_better = 1;
2943                     best_addr_cost = new_cost;
2944                     best_rtx_cost = (COST (new) + 1) >> 1;
2945                     best_elt = p;
2946                     best_rtx = new;
2947                   }
2948               }
2949
2950           if (found_better)
2951             {
2952               if (validate_change (insn, loc,
2953                                    canon_reg (copy_rtx (best_rtx),
2954                                               NULL_RTX), 0))
2955                 return;
2956               else
2957                 best_elt->flag = 1;
2958             }
2959         }
2960     }
2961 }
2962 \f
2963 /* Given an operation (CODE, *PARG1, *PARG2), where code is a comparison
2964    operation (EQ, NE, GT, etc.), follow it back through the hash table and
2965    what values are being compared.
2966
2967    *PARG1 and *PARG2 are updated to contain the rtx representing the values
2968    actually being compared.  For example, if *PARG1 was (cc0) and *PARG2
2969    was (const_int 0), *PARG1 and *PARG2 will be set to the objects that were
2970    compared to produce cc0.
2971
2972    The return value is the comparison operator and is either the code of
2973    A or the code corresponding to the inverse of the comparison.  */
2974
2975 static enum rtx_code
2976 find_comparison_args (enum rtx_code code, rtx *parg1, rtx *parg2,
2977                       enum machine_mode *pmode1, enum machine_mode *pmode2)
2978 {
2979   rtx arg1, arg2;
2980
2981   arg1 = *parg1, arg2 = *parg2;
2982
2983   /* If ARG2 is const0_rtx, see what ARG1 is equivalent to.  */
2984
2985   while (arg2 == CONST0_RTX (GET_MODE (arg1)))
2986     {
2987       /* Set nonzero when we find something of interest.  */
2988       rtx x = 0;
2989       int reverse_code = 0;
2990       struct table_elt *p = 0;
2991
2992       /* If arg1 is a COMPARE, extract the comparison arguments from it.
2993          On machines with CC0, this is the only case that can occur, since
2994          fold_rtx will return the COMPARE or item being compared with zero
2995          when given CC0.  */
2996
2997       if (GET_CODE (arg1) == COMPARE && arg2 == const0_rtx)
2998         x = arg1;
2999
3000       /* If ARG1 is a comparison operator and CODE is testing for
3001          STORE_FLAG_VALUE, get the inner arguments.  */
3002
3003       else if (COMPARISON_P (arg1))
3004         {
3005 #ifdef FLOAT_STORE_FLAG_VALUE
3006           REAL_VALUE_TYPE fsfv;
3007 #endif
3008
3009           if (code == NE
3010               || (GET_MODE_CLASS (GET_MODE (arg1)) == MODE_INT
3011                   && code == LT && STORE_FLAG_VALUE == -1)
3012 #ifdef FLOAT_STORE_FLAG_VALUE
3013               || (GET_MODE_CLASS (GET_MODE (arg1)) == MODE_FLOAT
3014                   && (fsfv = FLOAT_STORE_FLAG_VALUE (GET_MODE (arg1)),
3015                       REAL_VALUE_NEGATIVE (fsfv)))
3016 #endif
3017               )
3018             x = arg1;
3019           else if (code == EQ
3020                    || (GET_MODE_CLASS (GET_MODE (arg1)) == MODE_INT
3021                        && code == GE && STORE_FLAG_VALUE == -1)
3022 #ifdef FLOAT_STORE_FLAG_VALUE
3023                    || (GET_MODE_CLASS (GET_MODE (arg1)) == MODE_FLOAT
3024                        && (fsfv = FLOAT_STORE_FLAG_VALUE (GET_MODE (arg1)),
3025                            REAL_VALUE_NEGATIVE (fsfv)))
3026 #endif
3027                    )
3028             x = arg1, reverse_code = 1;
3029         }
3030
3031       /* ??? We could also check for
3032
3033          (ne (and (eq (...) (const_int 1))) (const_int 0))
3034
3035          and related forms, but let's wait until we see them occurring.  */
3036
3037       if (x == 0)
3038         /* Look up ARG1 in the hash table and see if it has an equivalence
3039            that lets us see what is being compared.  */
3040         p = lookup (arg1, SAFE_HASH (arg1, GET_MODE (arg1)), GET_MODE (arg1));
3041       if (p)
3042         {
3043           p = p->first_same_value;
3044
3045           /* If what we compare is already known to be constant, that is as
3046              good as it gets.
3047              We need to break the loop in this case, because otherwise we
3048              can have an infinite loop when looking at a reg that is known
3049              to be a constant which is the same as a comparison of a reg
3050              against zero which appears later in the insn stream, which in
3051              turn is constant and the same as the comparison of the first reg
3052              against zero...  */
3053           if (p->is_const)
3054             break;
3055         }
3056
3057       for (; p; p = p->next_same_value)
3058         {
3059           enum machine_mode inner_mode = GET_MODE (p->exp);
3060 #ifdef FLOAT_STORE_FLAG_VALUE
3061           REAL_VALUE_TYPE fsfv;
3062 #endif
3063
3064           /* If the entry isn't valid, skip it.  */
3065           if (! exp_equiv_p (p->exp, p->exp, 1, false))
3066             continue;
3067
3068           if (GET_CODE (p->exp) == COMPARE
3069               /* Another possibility is that this machine has a compare insn
3070                  that includes the comparison code.  In that case, ARG1 would
3071                  be equivalent to a comparison operation that would set ARG1 to
3072                  either STORE_FLAG_VALUE or zero.  If this is an NE operation,
3073                  ORIG_CODE is the actual comparison being done; if it is an EQ,
3074                  we must reverse ORIG_CODE.  On machine with a negative value
3075                  for STORE_FLAG_VALUE, also look at LT and GE operations.  */
3076               || ((code == NE
3077                    || (code == LT
3078                        && GET_MODE_CLASS (inner_mode) == MODE_INT
3079                        && (GET_MODE_BITSIZE (inner_mode)
3080                            <= HOST_BITS_PER_WIDE_INT)
3081                        && (STORE_FLAG_VALUE
3082                            & ((HOST_WIDE_INT) 1
3083                               << (GET_MODE_BITSIZE (inner_mode) - 1))))
3084 #ifdef FLOAT_STORE_FLAG_VALUE
3085                    || (code == LT
3086                        && GET_MODE_CLASS (inner_mode) == MODE_FLOAT
3087                        && (fsfv = FLOAT_STORE_FLAG_VALUE (GET_MODE (arg1)),
3088                            REAL_VALUE_NEGATIVE (fsfv)))
3089 #endif
3090                    )
3091                   && COMPARISON_P (p->exp)))
3092             {
3093               x = p->exp;
3094               break;
3095             }
3096           else if ((code == EQ
3097                     || (code == GE
3098                         && GET_MODE_CLASS (inner_mode) == MODE_INT
3099                         && (GET_MODE_BITSIZE (inner_mode)
3100                             <= HOST_BITS_PER_WIDE_INT)
3101                         && (STORE_FLAG_VALUE
3102                             & ((HOST_WIDE_INT) 1
3103                                << (GET_MODE_BITSIZE (inner_mode) - 1))))
3104 #ifdef FLOAT_STORE_FLAG_VALUE
3105                     || (code == GE
3106                         && GET_MODE_CLASS (inner_mode) == MODE_FLOAT
3107                         && (fsfv = FLOAT_STORE_FLAG_VALUE (GET_MODE (arg1)),
3108                             REAL_VALUE_NEGATIVE (fsfv)))
3109 #endif
3110                     )
3111                    && COMPARISON_P (p->exp))
3112             {
3113               reverse_code = 1;
3114               x = p->exp;
3115               break;
3116             }
3117
3118           /* If this non-trapping address, e.g. fp + constant, the
3119              equivalent is a better operand since it may let us predict
3120              the value of the comparison.  */
3121           else if (!rtx_addr_can_trap_p (p->exp))
3122             {
3123               arg1 = p->exp;
3124               continue;
3125             }
3126         }
3127
3128       /* If we didn't find a useful equivalence for ARG1, we are done.
3129          Otherwise, set up for the next iteration.  */
3130       if (x == 0)
3131         break;
3132
3133       /* If we need to reverse the comparison, make sure that that is
3134          possible -- we can't necessarily infer the value of GE from LT
3135          with floating-point operands.  */
3136       if (reverse_code)
3137         {
3138           enum rtx_code reversed = reversed_comparison_code (x, NULL_RTX);
3139           if (reversed == UNKNOWN)
3140             break;
3141           else
3142             code = reversed;
3143         }
3144       else if (COMPARISON_P (x))
3145         code = GET_CODE (x);
3146       arg1 = XEXP (x, 0), arg2 = XEXP (x, 1);
3147     }
3148
3149   /* Return our results.  Return the modes from before fold_rtx
3150      because fold_rtx might produce const_int, and then it's too late.  */
3151   *pmode1 = GET_MODE (arg1), *pmode2 = GET_MODE (arg2);
3152   *parg1 = fold_rtx (arg1, 0), *parg2 = fold_rtx (arg2, 0);
3153
3154   return code;
3155 }
3156 \f
3157 /* If X is a nontrivial arithmetic operation on an argument
3158    for which a constant value can be determined, return
3159    the result of operating on that value, as a constant.
3160    Otherwise, return X, possibly with one or more operands
3161    modified by recursive calls to this function.
3162
3163    If X is a register whose contents are known, we do NOT
3164    return those contents here.  equiv_constant is called to
3165    perform that task.
3166
3167    INSN is the insn that we may be modifying.  If it is 0, make a copy
3168    of X before modifying it.  */
3169
3170 static rtx
3171 fold_rtx (rtx x, rtx insn)
3172 {
3173   enum rtx_code code;
3174   enum machine_mode mode;
3175   const char *fmt;
3176   int i;
3177   rtx new = 0;
3178   int copied = 0;
3179   int must_swap = 0;
3180
3181   /* Folded equivalents of first two operands of X.  */
3182   rtx folded_arg0;
3183   rtx folded_arg1;
3184
3185   /* Constant equivalents of first three operands of X;
3186      0 when no such equivalent is known.  */
3187   rtx const_arg0;
3188   rtx const_arg1;
3189   rtx const_arg2;
3190
3191   /* The mode of the first operand of X.  We need this for sign and zero
3192      extends.  */
3193   enum machine_mode mode_arg0;
3194
3195   if (x == 0)
3196     return x;
3197
3198   mode = GET_MODE (x);
3199   code = GET_CODE (x);
3200   switch (code)
3201     {
3202     case CONST:
3203     case CONST_INT:
3204     case CONST_DOUBLE:
3205     case CONST_VECTOR:
3206     case SYMBOL_REF:
3207     case LABEL_REF:
3208     case REG:
3209       /* No use simplifying an EXPR_LIST
3210          since they are used only for lists of args
3211          in a function call's REG_EQUAL note.  */
3212     case EXPR_LIST:
3213       return x;
3214
3215 #ifdef HAVE_cc0
3216     case CC0:
3217       return prev_insn_cc0;
3218 #endif
3219
3220     case PC:
3221       /* If the next insn is a CODE_LABEL followed by a jump table,
3222          PC's value is a LABEL_REF pointing to that label.  That
3223          lets us fold switch statements on the VAX.  */
3224       {
3225         rtx next;
3226         if (insn && tablejump_p (insn, &next, NULL))
3227           return gen_rtx_LABEL_REF (Pmode, next);
3228       }
3229       break;
3230
3231     case SUBREG:
3232       /* See if we previously assigned a constant value to this SUBREG.  */
3233       if ((new = lookup_as_function (x, CONST_INT)) != 0
3234           || (new = lookup_as_function (x, CONST_DOUBLE)) != 0)
3235         return new;
3236
3237       /* If this is a paradoxical SUBREG, we have no idea what value the
3238          extra bits would have.  However, if the operand is equivalent
3239          to a SUBREG whose operand is the same as our mode, and all the
3240          modes are within a word, we can just use the inner operand
3241          because these SUBREGs just say how to treat the register.
3242
3243          Similarly if we find an integer constant.  */
3244
3245       if (GET_MODE_SIZE (mode) > GET_MODE_SIZE (GET_MODE (SUBREG_REG (x))))
3246         {
3247           enum machine_mode imode = GET_MODE (SUBREG_REG (x));
3248           struct table_elt *elt;
3249
3250           if (GET_MODE_SIZE (mode) <= UNITS_PER_WORD
3251               && GET_MODE_SIZE (imode) <= UNITS_PER_WORD
3252               && (elt = lookup (SUBREG_REG (x), HASH (SUBREG_REG (x), imode),
3253                                 imode)) != 0)
3254             for (elt = elt->first_same_value; elt; elt = elt->next_same_value)
3255               {
3256                 if (CONSTANT_P (elt->exp)
3257                     && GET_MODE (elt->exp) == VOIDmode)
3258                   return elt->exp;
3259
3260                 if (GET_CODE (elt->exp) == SUBREG
3261                     && GET_MODE (SUBREG_REG (elt->exp)) == mode
3262                     && exp_equiv_p (elt->exp, elt->exp, 1, false))
3263                   return copy_rtx (SUBREG_REG (elt->exp));
3264               }
3265
3266           return x;
3267         }
3268
3269       /* Fold SUBREG_REG.  If it changed, see if we can simplify the SUBREG.
3270          We might be able to if the SUBREG is extracting a single word in an
3271          integral mode or extracting the low part.  */
3272
3273       folded_arg0 = fold_rtx (SUBREG_REG (x), insn);
3274       const_arg0 = equiv_constant (folded_arg0);
3275       if (const_arg0)
3276         folded_arg0 = const_arg0;
3277
3278       if (folded_arg0 != SUBREG_REG (x))
3279         {
3280           new = simplify_subreg (mode, folded_arg0,
3281                                  GET_MODE (SUBREG_REG (x)), SUBREG_BYTE (x));
3282           if (new)
3283             return new;
3284         }
3285
3286       if (REG_P (folded_arg0)
3287           && GET_MODE_SIZE (mode) < GET_MODE_SIZE (GET_MODE (folded_arg0)))
3288         {
3289           struct table_elt *elt;
3290
3291           elt = lookup (folded_arg0,
3292                         HASH (folded_arg0, GET_MODE (folded_arg0)),
3293                         GET_MODE (folded_arg0));
3294
3295           if (elt)
3296             elt = elt->first_same_value;
3297
3298           if (subreg_lowpart_p (x))
3299             /* If this is a narrowing SUBREG and our operand is a REG, see
3300                if we can find an equivalence for REG that is an arithmetic
3301                operation in a wider mode where both operands are paradoxical
3302                SUBREGs from objects of our result mode.  In that case, we
3303                couldn-t report an equivalent value for that operation, since we
3304                don't know what the extra bits will be.  But we can find an
3305                equivalence for this SUBREG by folding that operation in the
3306                narrow mode.  This allows us to fold arithmetic in narrow modes
3307                when the machine only supports word-sized arithmetic.
3308
3309                Also look for a case where we have a SUBREG whose operand
3310                is the same as our result.  If both modes are smaller
3311                than a word, we are simply interpreting a register in
3312                different modes and we can use the inner value.  */
3313
3314             for (; elt; elt = elt->next_same_value)
3315               {
3316                 enum rtx_code eltcode = GET_CODE (elt->exp);
3317
3318                 /* Just check for unary and binary operations.  */
3319                 if (UNARY_P (elt->exp)
3320                     && eltcode != SIGN_EXTEND
3321                     && eltcode != ZERO_EXTEND
3322                     && GET_CODE (XEXP (elt->exp, 0)) == SUBREG
3323                     && GET_MODE (SUBREG_REG (XEXP (elt->exp, 0))) == mode
3324                     && (GET_MODE_CLASS (mode)
3325                         == GET_MODE_CLASS (GET_MODE (XEXP (elt->exp, 0)))))
3326                   {
3327                     rtx op0 = SUBREG_REG (XEXP (elt->exp, 0));
3328
3329                     if (!REG_P (op0) && ! CONSTANT_P (op0))
3330                       op0 = fold_rtx (op0, NULL_RTX);
3331
3332                     op0 = equiv_constant (op0);
3333                     if (op0)
3334                       new = simplify_unary_operation (GET_CODE (elt->exp), mode,
3335                                                       op0, mode);
3336                   }
3337                 else if (ARITHMETIC_P (elt->exp)
3338                          && eltcode != DIV && eltcode != MOD
3339                          && eltcode != UDIV && eltcode != UMOD
3340                          && eltcode != ASHIFTRT && eltcode != LSHIFTRT
3341                          && eltcode != ROTATE && eltcode != ROTATERT
3342                          && ((GET_CODE (XEXP (elt->exp, 0)) == SUBREG
3343                               && (GET_MODE (SUBREG_REG (XEXP (elt->exp, 0)))
3344                                   == mode))
3345                              || CONSTANT_P (XEXP (elt->exp, 0)))
3346                          && ((GET_CODE (XEXP (elt->exp, 1)) == SUBREG
3347                               && (GET_MODE (SUBREG_REG (XEXP (elt->exp, 1)))
3348                                   == mode))
3349                              || CONSTANT_P (XEXP (elt->exp, 1))))
3350                   {
3351                     rtx op0 = gen_lowpart_common (mode, XEXP (elt->exp, 0));
3352                     rtx op1 = gen_lowpart_common (mode, XEXP (elt->exp, 1));
3353
3354                     if (op0 && !REG_P (op0) && ! CONSTANT_P (op0))
3355                       op0 = fold_rtx (op0, NULL_RTX);
3356
3357                     if (op0)
3358                       op0 = equiv_constant (op0);
3359
3360                     if (op1 && !REG_P (op1) && ! CONSTANT_P (op1))
3361                       op1 = fold_rtx (op1, NULL_RTX);
3362
3363                     if (op1)
3364                       op1 = equiv_constant (op1);
3365
3366                     /* If we are looking for the low SImode part of
3367                        (ashift:DI c (const_int 32)), it doesn't work
3368                        to compute that in SImode, because a 32-bit shift
3369                        in SImode is unpredictable.  We know the value is 0.  */
3370                     if (op0 && op1
3371                         && GET_CODE (elt->exp) == ASHIFT
3372                         && GET_CODE (op1) == CONST_INT
3373                         && INTVAL (op1) >= GET_MODE_BITSIZE (mode))
3374                       {
3375                         if (INTVAL (op1)
3376                             < GET_MODE_BITSIZE (GET_MODE (elt->exp)))
3377                           /* If the count fits in the inner mode's width,
3378                              but exceeds the outer mode's width,
3379                              the value will get truncated to 0
3380                              by the subreg.  */
3381                           new = CONST0_RTX (mode);
3382                         else
3383                           /* If the count exceeds even the inner mode's width,
3384                            don't fold this expression.  */
3385                           new = 0;
3386                       }
3387                     else if (op0 && op1)
3388                       new = simplify_binary_operation (GET_CODE (elt->exp),                                                            mode, op0, op1);
3389                   }
3390
3391                 else if (GET_CODE (elt->exp) == SUBREG
3392                          && GET_MODE (SUBREG_REG (elt->exp)) == mode
3393                          && (GET_MODE_SIZE (GET_MODE (folded_arg0))
3394                              <= UNITS_PER_WORD)
3395                          && exp_equiv_p (elt->exp, elt->exp, 1, false))
3396                   new = copy_rtx (SUBREG_REG (elt->exp));
3397
3398                 if (new)
3399                   return new;
3400               }
3401           else
3402             /* A SUBREG resulting from a zero extension may fold to zero if
3403                it extracts higher bits than the ZERO_EXTEND's source bits.
3404                FIXME: if combine tried to, er, combine these instructions,
3405                this transformation may be moved to simplify_subreg.  */
3406             for (; elt; elt = elt->next_same_value)
3407               {
3408                 if (GET_CODE (elt->exp) == ZERO_EXTEND
3409                     && subreg_lsb (x)
3410                        >= GET_MODE_BITSIZE (GET_MODE (XEXP (elt->exp, 0))))
3411                   return CONST0_RTX (mode);
3412               }
3413         }
3414
3415       return x;
3416
3417     case NOT:
3418     case NEG:
3419       /* If we have (NOT Y), see if Y is known to be (NOT Z).
3420          If so, (NOT Y) simplifies to Z.  Similarly for NEG.  */
3421       new = lookup_as_function (XEXP (x, 0), code);
3422       if (new)
3423         return fold_rtx (copy_rtx (XEXP (new, 0)), insn);
3424       break;
3425
3426     case MEM:
3427       /* If we are not actually processing an insn, don't try to find the
3428          best address.  Not only don't we care, but we could modify the
3429          MEM in an invalid way since we have no insn to validate against.  */
3430       if (insn != 0)
3431         find_best_addr (insn, &XEXP (x, 0), GET_MODE (x));
3432
3433       {
3434         /* Even if we don't fold in the insn itself,
3435            we can safely do so here, in hopes of getting a constant.  */
3436         rtx addr = fold_rtx (XEXP (x, 0), NULL_RTX);
3437         rtx base = 0;
3438         HOST_WIDE_INT offset = 0;
3439
3440         if (REG_P (addr)
3441             && REGNO_QTY_VALID_P (REGNO (addr)))
3442           {
3443             int addr_q = REG_QTY (REGNO (addr));
3444             struct qty_table_elem *addr_ent = &qty_table[addr_q];
3445
3446             if (GET_MODE (addr) == addr_ent->mode
3447                 && addr_ent->const_rtx != NULL_RTX)
3448               addr = addr_ent->const_rtx;
3449           }
3450
3451         /* If address is constant, split it into a base and integer offset.  */
3452         if (GET_CODE (addr) == SYMBOL_REF || GET_CODE (addr) == LABEL_REF)
3453           base = addr;
3454         else if (GET_CODE (addr) == CONST && GET_CODE (XEXP (addr, 0)) == PLUS
3455                  && GET_CODE (XEXP (XEXP (addr, 0), 1)) == CONST_INT)
3456           {
3457             base = XEXP (XEXP (addr, 0), 0);
3458             offset = INTVAL (XEXP (XEXP (addr, 0), 1));
3459           }
3460         else if (GET_CODE (addr) == LO_SUM
3461                  && GET_CODE (XEXP (addr, 1)) == SYMBOL_REF)
3462           base = XEXP (addr, 1);
3463
3464         /* If this is a constant pool reference, we can fold it into its
3465            constant to allow better value tracking.  */
3466         if (base && GET_CODE (base) == SYMBOL_REF
3467             && CONSTANT_POOL_ADDRESS_P (base))
3468           {
3469             rtx constant = get_pool_constant (base);
3470             enum machine_mode const_mode = get_pool_mode (base);
3471             rtx new;
3472
3473             if (CONSTANT_P (constant) && GET_CODE (constant) != CONST_INT)
3474               {
3475                 constant_pool_entries_cost = COST (constant);
3476                 constant_pool_entries_regcost = approx_reg_cost (constant);
3477               }
3478
3479             /* If we are loading the full constant, we have an equivalence.  */
3480             if (offset == 0 && mode == const_mode)
3481               return constant;
3482
3483             /* If this actually isn't a constant (weird!), we can't do
3484                anything.  Otherwise, handle the two most common cases:
3485                extracting a word from a multi-word constant, and extracting
3486                the low-order bits.  Other cases don't seem common enough to
3487                worry about.  */
3488             if (! CONSTANT_P (constant))
3489               return x;
3490
3491             if (GET_MODE_CLASS (mode) == MODE_INT
3492                 && GET_MODE_SIZE (mode) == UNITS_PER_WORD
3493                 && offset % UNITS_PER_WORD == 0
3494                 && (new = operand_subword (constant,
3495                                            offset / UNITS_PER_WORD,
3496                                            0, const_mode)) != 0)
3497               return new;
3498
3499             if (((BYTES_BIG_ENDIAN
3500                   && offset == GET_MODE_SIZE (GET_MODE (constant)) - 1)
3501                  || (! BYTES_BIG_ENDIAN && offset == 0))
3502                 && (new = gen_lowpart (mode, constant)) != 0)
3503               return new;
3504           }
3505
3506         /* If this is a reference to a label at a known position in a jump
3507            table, we also know its value.  */
3508         if (base && GET_CODE (base) == LABEL_REF)
3509           {
3510             rtx label = XEXP (base, 0);
3511             rtx table_insn = NEXT_INSN (label);
3512
3513             if (table_insn && JUMP_P (table_insn)
3514                 && GET_CODE (PATTERN (table_insn)) == ADDR_VEC)
3515               {
3516                 rtx table = PATTERN (table_insn);
3517
3518                 if (offset >= 0
3519                     && (offset / GET_MODE_SIZE (GET_MODE (table))
3520                         < XVECLEN (table, 0)))
3521                   return XVECEXP (table, 0,
3522                                   offset / GET_MODE_SIZE (GET_MODE (table)));
3523               }
3524             if (table_insn && JUMP_P (table_insn)
3525                 && GET_CODE (PATTERN (table_insn)) == ADDR_DIFF_VEC)
3526               {
3527                 rtx table = PATTERN (table_insn);
3528
3529                 if (offset >= 0
3530                     && (offset / GET_MODE_SIZE (GET_MODE (table))
3531                         < XVECLEN (table, 1)))
3532                   {
3533                     offset /= GET_MODE_SIZE (GET_MODE (table));
3534                     new = gen_rtx_MINUS (Pmode, XVECEXP (table, 1, offset),
3535                                          XEXP (table, 0));
3536
3537                     if (GET_MODE (table) != Pmode)
3538                       new = gen_rtx_TRUNCATE (GET_MODE (table), new);
3539
3540                     /* Indicate this is a constant.  This isn't a
3541                        valid form of CONST, but it will only be used
3542                        to fold the next insns and then discarded, so
3543                        it should be safe.
3544
3545                        Note this expression must be explicitly discarded,
3546                        by cse_insn, else it may end up in a REG_EQUAL note
3547                        and "escape" to cause problems elsewhere.  */
3548                     return gen_rtx_CONST (GET_MODE (new), new);
3549                   }
3550               }
3551           }
3552
3553         return x;
3554       }
3555
3556 #ifdef NO_FUNCTION_CSE
3557     case CALL:
3558       if (CONSTANT_P (XEXP (XEXP (x, 0), 0)))
3559         return x;
3560       break;
3561 #endif
3562
3563     case ASM_OPERANDS:
3564       for (i = ASM_OPERANDS_INPUT_LENGTH (x) - 1; i >= 0; i--)
3565         validate_change (insn, &ASM_OPERANDS_INPUT (x, i),
3566                          fold_rtx (ASM_OPERANDS_INPUT (x, i), insn), 0);
3567       break;
3568
3569     default:
3570       break;
3571     }
3572
3573   const_arg0 = 0;
3574   const_arg1 = 0;
3575   const_arg2 = 0;
3576   mode_arg0 = VOIDmode;
3577
3578   /* Try folding our operands.
3579      Then see which ones have constant values known.  */
3580
3581   fmt = GET_RTX_FORMAT (code);
3582   for (i = GET_RTX_LENGTH (code) - 1; i >= 0; i--)
3583     if (fmt[i] == 'e')
3584       {
3585         rtx arg = XEXP (x, i);
3586         rtx folded_arg = arg, const_arg = 0;
3587         enum machine_mode mode_arg = GET_MODE (arg);
3588         rtx cheap_arg, expensive_arg;
3589         rtx replacements[2];
3590         int j;
3591         int old_cost = COST_IN (XEXP (x, i), code);
3592
3593         /* Most arguments are cheap, so handle them specially.  */
3594         switch (GET_CODE (arg))
3595           {
3596           case REG:
3597             /* This is the same as calling equiv_constant; it is duplicated
3598                here for speed.  */
3599             if (REGNO_QTY_VALID_P (REGNO (arg)))
3600               {
3601                 int arg_q = REG_QTY (REGNO (arg));
3602                 struct qty_table_elem *arg_ent = &qty_table[arg_q];
3603
3604                 if (arg_ent->const_rtx != NULL_RTX
3605                     && !REG_P (arg_ent->const_rtx)
3606                     && GET_CODE (arg_ent->const_rtx) != PLUS)
3607                   const_arg
3608                     = gen_lowpart (GET_MODE (arg),
3609                                                arg_ent->const_rtx);
3610               }
3611             break;
3612
3613           case CONST:
3614           case CONST_INT:
3615           case SYMBOL_REF:
3616           case LABEL_REF:
3617           case CONST_DOUBLE:
3618           case CONST_VECTOR:
3619             const_arg = arg;
3620             break;
3621
3622 #ifdef HAVE_cc0
3623           case CC0:
3624             folded_arg = prev_insn_cc0;
3625             mode_arg = prev_insn_cc0_mode;
3626             const_arg = equiv_constant (folded_arg);
3627             break;
3628 #endif
3629
3630           default:
3631             folded_arg = fold_rtx (arg, insn);
3632             const_arg = equiv_constant (folded_arg);
3633           }
3634
3635         /* For the first three operands, see if the operand
3636            is constant or equivalent to a constant.  */
3637         switch (i)
3638           {
3639           case 0:
3640             folded_arg0 = folded_arg;
3641             const_arg0 = const_arg;
3642             mode_arg0 = mode_arg;
3643             break;
3644           case 1:
3645             folded_arg1 = folded_arg;
3646             const_arg1 = const_arg;
3647             break;
3648           case 2:
3649             const_arg2 = const_arg;
3650             break;
3651           }
3652
3653         /* Pick the least expensive of the folded argument and an
3654            equivalent constant argument.  */
3655         if (const_arg == 0 || const_arg == folded_arg
3656             || COST_IN (const_arg, code) > COST_IN (folded_arg, code))
3657           cheap_arg = folded_arg, expensive_arg = const_arg;
3658         else
3659           cheap_arg = const_arg, expensive_arg = folded_arg;
3660
3661         /* Try to replace the operand with the cheapest of the two
3662            possibilities.  If it doesn't work and this is either of the first
3663            two operands of a commutative operation, try swapping them.
3664            If THAT fails, try the more expensive, provided it is cheaper
3665            than what is already there.  */
3666
3667         if (cheap_arg == XEXP (x, i))
3668           continue;
3669
3670         if (insn == 0 && ! copied)
3671           {
3672             x = copy_rtx (x);
3673             copied = 1;
3674           }
3675
3676         /* Order the replacements from cheapest to most expensive.  */
3677         replacements[0] = cheap_arg;
3678         replacements[1] = expensive_arg;
3679
3680         for (j = 0; j < 2 && replacements[j]; j++)
3681           {
3682             int new_cost = COST_IN (replacements[j], code);
3683
3684             /* Stop if what existed before was cheaper.  Prefer constants
3685                in the case of a tie.  */
3686             if (new_cost > old_cost
3687                 || (new_cost == old_cost && CONSTANT_P (XEXP (x, i))))
3688               break;
3689
3690             /* It's not safe to substitute the operand of a conversion
3691                operator with a constant, as the conversion's identity
3692                depends upon the mode of it's operand.  This optimization
3693                is handled by the call to simplify_unary_operation.  */
3694             if (GET_RTX_CLASS (code) == RTX_UNARY
3695                 && GET_MODE (replacements[j]) != mode_arg0
3696                 && (code == ZERO_EXTEND
3697                     || code == SIGN_EXTEND
3698                     || code == TRUNCATE
3699                     || code == FLOAT_TRUNCATE
3700                     || code == FLOAT_EXTEND
3701                     || code == FLOAT
3702                     || code == FIX
3703                     || code == UNSIGNED_FLOAT
3704                     || code == UNSIGNED_FIX))
3705               continue;
3706
3707             if (validate_change (insn, &XEXP (x, i), replacements[j], 0))
3708               break;
3709
3710             if (GET_RTX_CLASS (code) == RTX_COMM_COMPARE
3711                 || GET_RTX_CLASS (code) == RTX_COMM_ARITH)
3712               {
3713                 validate_change (insn, &XEXP (x, i), XEXP (x, 1 - i), 1);
3714                 validate_change (insn, &XEXP (x, 1 - i), replacements[j], 1);
3715
3716                 if (apply_change_group ())
3717                   {
3718                     /* Swap them back to be invalid so that this loop can
3719                        continue and flag them to be swapped back later.  */
3720                     rtx tem;
3721
3722                     tem = XEXP (x, 0); XEXP (x, 0) = XEXP (x, 1);
3723                                        XEXP (x, 1) = tem;
3724                     must_swap = 1;
3725                     break;
3726                   }
3727               }
3728           }
3729       }
3730
3731     else
3732       {
3733         if (fmt[i] == 'E')
3734           /* Don't try to fold inside of a vector of expressions.
3735              Doing nothing is harmless.  */
3736           {;}
3737       }
3738
3739   /* If a commutative operation, place a constant integer as the second
3740      operand unless the first operand is also a constant integer.  Otherwise,
3741      place any constant second unless the first operand is also a constant.  */
3742
3743   if (COMMUTATIVE_P (x))
3744     {
3745       if (must_swap
3746           || swap_commutative_operands_p (const_arg0 ? const_arg0
3747                                                      : XEXP (x, 0),
3748                                           const_arg1 ? const_arg1
3749                                                      : XEXP (x, 1)))
3750         {
3751           rtx tem = XEXP (x, 0);
3752
3753           if (insn == 0 && ! copied)
3754             {
3755               x = copy_rtx (x);
3756               copied = 1;
3757             }
3758
3759           validate_change (insn, &XEXP (x, 0), XEXP (x, 1), 1);
3760           validate_change (insn, &XEXP (x, 1), tem, 1);
3761           if (apply_change_group ())
3762             {
3763               tem = const_arg0, const_arg0 = const_arg1, const_arg1 = tem;
3764               tem = folded_arg0, folded_arg0 = folded_arg1, folded_arg1 = tem;
3765             }
3766         }
3767     }
3768
3769   /* If X is an arithmetic operation, see if we can simplify it.  */
3770
3771   switch (GET_RTX_CLASS (code))
3772     {
3773     case RTX_UNARY:
3774       {
3775         int is_const = 0;
3776
3777         /* We can't simplify extension ops unless we know the
3778            original mode.  */
3779         if ((code == ZERO_EXTEND || code == SIGN_EXTEND)
3780             && mode_arg0 == VOIDmode)
3781           break;
3782
3783         /* If we had a CONST, strip it off and put it back later if we
3784            fold.  */
3785         if (const_arg0 != 0 && GET_CODE (const_arg0) == CONST)
3786           is_const = 1, const_arg0 = XEXP (const_arg0, 0);
3787
3788         new = simplify_unary_operation (code, mode,
3789                                         const_arg0 ? const_arg0 : folded_arg0,
3790                                         mode_arg0);
3791         /* NEG of PLUS could be converted into MINUS, but that causes
3792            expressions of the form
3793            (CONST (MINUS (CONST_INT) (SYMBOL_REF)))
3794            which many ports mistakenly treat as LEGITIMATE_CONSTANT_P.
3795            FIXME: those ports should be fixed.  */
3796         if (new != 0 && is_const
3797             && GET_CODE (new) == PLUS
3798             && (GET_CODE (XEXP (new, 0)) == SYMBOL_REF
3799                 || GET_CODE (XEXP (new, 0)) == LABEL_REF)
3800             && GET_CODE (XEXP (new, 1)) == CONST_INT)
3801           new = gen_rtx_CONST (mode, new);
3802       }
3803       break;
3804
3805     case RTX_COMPARE:
3806     case RTX_COMM_COMPARE:
3807       /* See what items are actually being compared and set FOLDED_ARG[01]
3808          to those values and CODE to the actual comparison code.  If any are
3809          constant, set CONST_ARG0 and CONST_ARG1 appropriately.  We needn't
3810          do anything if both operands are already known to be constant.  */
3811
3812       if (const_arg0 == 0 || const_arg1 == 0)
3813         {
3814           struct table_elt *p0, *p1;
3815           rtx true_rtx = const_true_rtx, false_rtx = const0_rtx;
3816           enum machine_mode mode_arg1;
3817
3818 #ifdef FLOAT_STORE_FLAG_VALUE
3819           if (GET_MODE_CLASS (mode) == MODE_FLOAT)
3820             {
3821               true_rtx = (CONST_DOUBLE_FROM_REAL_VALUE
3822                           (FLOAT_STORE_FLAG_VALUE (mode), mode));
3823               false_rtx = CONST0_RTX (mode);
3824             }
3825 #endif
3826
3827           code = find_comparison_args (code, &folded_arg0, &folded_arg1,
3828                                        &mode_arg0, &mode_arg1);
3829           const_arg0 = equiv_constant (folded_arg0);
3830           const_arg1 = equiv_constant (folded_arg1);
3831
3832           /* If the mode is VOIDmode or a MODE_CC mode, we don't know
3833              what kinds of things are being compared, so we can't do
3834              anything with this comparison.  */
3835
3836           if (mode_arg0 == VOIDmode || GET_MODE_CLASS (mode_arg0) == MODE_CC)
3837             break;
3838
3839           /* If we do not now have two constants being compared, see
3840              if we can nevertheless deduce some things about the
3841              comparison.  */
3842           if (const_arg0 == 0 || const_arg1 == 0)
3843             {
3844               /* Some addresses are known to be nonzero.  We don't know
3845                  their sign, but equality comparisons are known.  */
3846               if (const_arg1 == const0_rtx
3847                   && nonzero_address_p (folded_arg0))
3848                 {
3849                   if (code == EQ)
3850                     return false_rtx;
3851                   else if (code == NE)
3852                     return true_rtx;
3853                 }
3854
3855               /* See if the two operands are the same.  */
3856
3857               if (folded_arg0 == folded_arg1
3858                   || (REG_P (folded_arg0)
3859                       && REG_P (folded_arg1)
3860                       && (REG_QTY (REGNO (folded_arg0))
3861                           == REG_QTY (REGNO (folded_arg1))))
3862                   || ((p0 = lookup (folded_arg0,
3863                                     SAFE_HASH (folded_arg0, mode_arg0),
3864                                     mode_arg0))
3865                       && (p1 = lookup (folded_arg1,
3866                                        SAFE_HASH (folded_arg1, mode_arg0),
3867                                        mode_arg0))
3868                       && p0->first_same_value == p1->first_same_value))
3869                 {
3870                   /* Sadly two equal NaNs are not equivalent.  */
3871                   if (!HONOR_NANS (mode_arg0))
3872                     return ((code == EQ || code == LE || code == GE
3873                              || code == LEU || code == GEU || code == UNEQ
3874                              || code == UNLE || code == UNGE
3875                              || code == ORDERED)
3876                             ? true_rtx : false_rtx);
3877                   /* Take care for the FP compares we can resolve.  */
3878                   if (code == UNEQ || code == UNLE || code == UNGE)
3879                     return true_rtx;
3880                   if (code == LTGT || code == LT || code == GT)
3881                     return false_rtx;
3882                 }
3883
3884               /* If FOLDED_ARG0 is a register, see if the comparison we are
3885                  doing now is either the same as we did before or the reverse
3886                  (we only check the reverse if not floating-point).  */
3887               else if (REG_P (folded_arg0))
3888                 {
3889                   int qty = REG_QTY (REGNO (folded_arg0));
3890
3891                   if (REGNO_QTY_VALID_P (REGNO (folded_arg0)))
3892                     {
3893                       struct qty_table_elem *ent = &qty_table[qty];
3894
3895                       if ((comparison_dominates_p (ent->comparison_code, code)
3896                            || (! FLOAT_MODE_P (mode_arg0)
3897                                && comparison_dominates_p (ent->comparison_code,
3898                                                           reverse_condition (code))))
3899                           && (rtx_equal_p (ent->comparison_const, folded_arg1)
3900                               || (const_arg1
3901                                   && rtx_equal_p (ent->comparison_const,
3902                                                   const_arg1))
3903                               || (REG_P (folded_arg1)
3904                                   && (REG_QTY (REGNO (folded_arg1)) == ent->comparison_qty))))
3905                         return (comparison_dominates_p (ent->comparison_code, code)
3906                                 ? true_rtx : false_rtx);
3907                     }
3908                 }
3909             }
3910         }
3911
3912       /* If we are comparing against zero, see if the first operand is
3913          equivalent to an IOR with a constant.  If so, we may be able to
3914          determine the result of this comparison.  */
3915
3916       if (const_arg1 == const0_rtx)
3917         {
3918           rtx y = lookup_as_function (folded_arg0, IOR);
3919           rtx inner_const;
3920
3921           if (y != 0
3922               && (inner_const = equiv_constant (XEXP (y, 1))) != 0
3923               && GET_CODE (inner_const) == CONST_INT
3924               && INTVAL (inner_const) != 0)
3925             {
3926               int sign_bitnum = GET_MODE_BITSIZE (mode_arg0) - 1;
3927               int has_sign = (HOST_BITS_PER_WIDE_INT >= sign_bitnum
3928                               && (INTVAL (inner_const)
3929                                   & ((HOST_WIDE_INT) 1 << sign_bitnum)));
3930               rtx true_rtx = const_true_rtx, false_rtx = const0_rtx;
3931
3932 #ifdef FLOAT_STORE_FLAG_VALUE
3933               if (GET_MODE_CLASS (mode) == MODE_FLOAT)
3934                 {
3935                   true_rtx = (CONST_DOUBLE_FROM_REAL_VALUE
3936                           (FLOAT_STORE_FLAG_VALUE (mode), mode));
3937                   false_rtx = CONST0_RTX (mode);
3938                 }
3939 #endif
3940
3941               switch (code)
3942                 {
3943                 case EQ:
3944                   return false_rtx;
3945                 case NE:
3946                   return true_rtx;
3947                 case LT:  case LE:
3948                   if (has_sign)
3949                     return true_rtx;
3950                   break;
3951                 case GT:  case GE:
3952                   if (has_sign)
3953                     return false_rtx;
3954                   break;
3955                 default:
3956                   break;
3957                 }
3958             }
3959         }
3960
3961       {
3962         rtx op0 = const_arg0 ? const_arg0 : folded_arg0;
3963         rtx op1 = const_arg1 ? const_arg1 : folded_arg1;
3964         new = simplify_relational_operation (code, mode, mode_arg0, op0, op1);
3965       }
3966       break;
3967
3968     case RTX_BIN_ARITH:
3969     case RTX_COMM_ARITH:
3970       switch (code)
3971         {
3972         case PLUS:
3973           /* If the second operand is a LABEL_REF, see if the first is a MINUS
3974              with that LABEL_REF as its second operand.  If so, the result is
3975              the first operand of that MINUS.  This handles switches with an
3976              ADDR_DIFF_VEC table.  */
3977           if (const_arg1 && GET_CODE (const_arg1) == LABEL_REF)
3978             {
3979               rtx y
3980                 = GET_CODE (folded_arg0) == MINUS ? folded_arg0
3981                 : lookup_as_function (folded_arg0, MINUS);
3982
3983               if (y != 0 && GET_CODE (XEXP (y, 1)) == LABEL_REF
3984                   && XEXP (XEXP (y, 1), 0) == XEXP (const_arg1, 0))
3985                 return XEXP (y, 0);
3986
3987               /* Now try for a CONST of a MINUS like the above.  */
3988               if ((y = (GET_CODE (folded_arg0) == CONST ? folded_arg0
3989                         : lookup_as_function (folded_arg0, CONST))) != 0
3990                   && GET_CODE (XEXP (y, 0)) == MINUS
3991                   && GET_CODE (XEXP (XEXP (y, 0), 1)) == LABEL_REF
3992                   && XEXP (XEXP (XEXP (y, 0), 1), 0) == XEXP (const_arg1, 0))
3993                 return XEXP (XEXP (y, 0), 0);
3994             }
3995
3996           /* Likewise if the operands are in the other order.  */
3997           if (const_arg0 && GET_CODE (const_arg0) == LABEL_REF)
3998             {
3999               rtx y
4000                 = GET_CODE (folded_arg1) == MINUS ? folded_arg1
4001                 : lookup_as_function (folded_arg1, MINUS);
4002
4003               if (y != 0 && GET_CODE (XEXP (y, 1)) == LABEL_REF
4004                   && XEXP (XEXP (y, 1), 0) == XEXP (const_arg0, 0))
4005                 return XEXP (y, 0);
4006
4007               /* Now try for a CONST of a MINUS like the above.  */
4008               if ((y = (GET_CODE (folded_arg1) == CONST ? folded_arg1
4009                         : lookup_as_function (folded_arg1, CONST))) != 0
4010                   && GET_CODE (XEXP (y, 0)) == MINUS
4011                   && GET_CODE (XEXP (XEXP (y, 0), 1)) == LABEL_REF
4012                   && XEXP (XEXP (XEXP (y, 0), 1), 0) == XEXP (const_arg0, 0))
4013                 return XEXP (XEXP (y, 0), 0);
4014             }
4015
4016           /* If second operand is a register equivalent to a negative
4017              CONST_INT, see if we can find a register equivalent to the
4018              positive constant.  Make a MINUS if so.  Don't do this for
4019              a non-negative constant since we might then alternate between
4020              choosing positive and negative constants.  Having the positive
4021              constant previously-used is the more common case.  Be sure
4022              the resulting constant is non-negative; if const_arg1 were
4023              the smallest negative number this would overflow: depending
4024              on the mode, this would either just be the same value (and
4025              hence not save anything) or be incorrect.  */
4026           if (const_arg1 != 0 && GET_CODE (const_arg1) == CONST_INT
4027               && INTVAL (const_arg1) < 0
4028               /* This used to test
4029
4030                  -INTVAL (const_arg1) >= 0
4031
4032                  But The Sun V5.0 compilers mis-compiled that test.  So
4033                  instead we test for the problematic value in a more direct
4034                  manner and hope the Sun compilers get it correct.  */
4035               && INTVAL (const_arg1) !=
4036                 ((HOST_WIDE_INT) 1 << (HOST_BITS_PER_WIDE_INT - 1))
4037               && REG_P (folded_arg1))
4038             {
4039               rtx new_const = GEN_INT (-INTVAL (const_arg1));
4040               struct table_elt *p
4041                 = lookup (new_const, SAFE_HASH (new_const, mode), mode);
4042
4043               if (p)
4044                 for (p = p->first_same_value; p; p = p->next_same_value)
4045                   if (REG_P (p->exp))
4046                     return simplify_gen_binary (MINUS, mode, folded_arg0,
4047                                                 canon_reg (p->exp, NULL_RTX));
4048             }
4049           goto from_plus;
4050
4051         case MINUS:
4052           /* If we have (MINUS Y C), see if Y is known to be (PLUS Z C2).
4053              If so, produce (PLUS Z C2-C).  */
4054           if (const_arg1 != 0 && GET_CODE (const_arg1) == CONST_INT)
4055             {
4056               rtx y = lookup_as_function (XEXP (x, 0), PLUS);
4057               if (y && GET_CODE (XEXP (y, 1)) == CONST_INT)
4058                 return fold_rtx (plus_constant (copy_rtx (y),
4059                                                 -INTVAL (const_arg1)),
4060                                  NULL_RTX);
4061             }
4062
4063           /* Fall through.  */
4064
4065         from_plus:
4066         case SMIN:    case SMAX:      case UMIN:    case UMAX:
4067         case IOR:     case AND:       case XOR:
4068         case MULT:
4069         case ASHIFT:  case LSHIFTRT:  case ASHIFTRT:
4070           /* If we have (<op> <reg> <const_int>) for an associative OP and REG
4071              is known to be of similar form, we may be able to replace the
4072              operation with a combined operation.  This may eliminate the
4073              intermediate operation if every use is simplified in this way.
4074              Note that the similar optimization done by combine.c only works
4075              if the intermediate operation's result has only one reference.  */
4076
4077           if (REG_P (folded_arg0)
4078               && const_arg1 && GET_CODE (const_arg1) == CONST_INT)
4079             {
4080               int is_shift
4081                 = (code == ASHIFT || code == ASHIFTRT || code == LSHIFTRT);
4082               rtx y = lookup_as_function (folded_arg0, code);
4083               rtx inner_const;
4084               enum rtx_code associate_code;
4085               rtx new_const;
4086
4087               if (y == 0
4088                   || 0 == (inner_const
4089                            = equiv_constant (fold_rtx (XEXP (y, 1), 0)))
4090                   || GET_CODE (inner_const) != CONST_INT
4091                   /* If we have compiled a statement like
4092                      "if (x == (x & mask1))", and now are looking at
4093                      "x & mask2", we will have a case where the first operand
4094                      of Y is the same as our first operand.  Unless we detect
4095                      this case, an infinite loop will result.  */
4096                   || XEXP (y, 0) == folded_arg0)
4097                 break;
4098
4099               /* Don't associate these operations if they are a PLUS with the
4100                  same constant and it is a power of two.  These might be doable
4101                  with a pre- or post-increment.  Similarly for two subtracts of
4102                  identical powers of two with post decrement.  */
4103
4104               if (code == PLUS && const_arg1 == inner_const
4105                   && ((HAVE_PRE_INCREMENT
4106                           && exact_log2 (INTVAL (const_arg1)) >= 0)
4107                       || (HAVE_POST_INCREMENT
4108                           && exact_log2 (INTVAL (const_arg1)) >= 0)
4109                       || (HAVE_PRE_DECREMENT
4110                           && exact_log2 (- INTVAL (const_arg1)) >= 0)
4111                       || (HAVE_POST_DECREMENT
4112                           && exact_log2 (- INTVAL (const_arg1)) >= 0)))
4113                 break;
4114
4115               /* Compute the code used to compose the constants.  For example,
4116                  A-C1-C2 is A-(C1 + C2), so if CODE == MINUS, we want PLUS.  */
4117
4118               associate_code = (is_shift || code == MINUS ? PLUS : code);
4119
4120               new_const = simplify_binary_operation (associate_code, mode,
4121                                                      const_arg1, inner_const);
4122
4123               if (new_const == 0)
4124                 break;
4125
4126               /* If we are associating shift operations, don't let this
4127                  produce a shift of the size of the object or larger.
4128                  This could occur when we follow a sign-extend by a right
4129                  shift on a machine that does a sign-extend as a pair
4130                  of shifts.  */
4131
4132               if (is_shift && GET_CODE (new_const) == CONST_INT
4133                   && INTVAL (new_const) >= GET_MODE_BITSIZE (mode))
4134                 {
4135                   /* As an exception, we can turn an ASHIFTRT of this
4136                      form into a shift of the number of bits - 1.  */
4137                   if (code == ASHIFTRT)
4138                     new_const = GEN_INT (GET_MODE_BITSIZE (mode) - 1);
4139                   else
4140                     break;
4141                 }
4142
4143               y = copy_rtx (XEXP (y, 0));
4144
4145               /* If Y contains our first operand (the most common way this
4146                  can happen is if Y is a MEM), we would do into an infinite
4147                  loop if we tried to fold it.  So don't in that case.  */
4148
4149               if (! reg_mentioned_p (folded_arg0, y))
4150                 y = fold_rtx (y, insn);
4151
4152               return simplify_gen_binary (code, mode, y, new_const);
4153             }
4154           break;
4155
4156         case DIV:       case UDIV:
4157           /* ??? The associative optimization performed immediately above is
4158              also possible for DIV and UDIV using associate_code of MULT.
4159              However, we would need extra code to verify that the
4160              multiplication does not overflow, that is, there is no overflow
4161              in the calculation of new_const.  */
4162           break;
4163
4164         default:
4165           break;
4166         }
4167
4168       new = simplify_binary_operation (code, mode,
4169                                        const_arg0 ? const_arg0 : folded_arg0,
4170                                        const_arg1 ? const_arg1 : folded_arg1);
4171       break;
4172
4173     case RTX_OBJ:
4174       /* (lo_sum (high X) X) is simply X.  */
4175       if (code == LO_SUM && const_arg0 != 0
4176           && GET_CODE (const_arg0) == HIGH
4177           && rtx_equal_p (XEXP (const_arg0, 0), const_arg1))
4178         return const_arg1;
4179       break;
4180
4181     case RTX_TERNARY:
4182     case RTX_BITFIELD_OPS:
4183       new = simplify_ternary_operation (code, mode, mode_arg0,
4184                                         const_arg0 ? const_arg0 : folded_arg0,
4185                                         const_arg1 ? const_arg1 : folded_arg1,
4186                                         const_arg2 ? const_arg2 : XEXP (x, 2));
4187       break;
4188
4189     default:
4190       break;
4191     }
4192
4193   return new ? new : x;
4194 }
4195 \f
4196 /* Return a constant value currently equivalent to X.
4197    Return 0 if we don't know one.  */
4198
4199 static rtx
4200 equiv_constant (rtx x)
4201 {
4202   if (REG_P (x)
4203       && REGNO_QTY_VALID_P (REGNO (x)))
4204     {
4205       int x_q = REG_QTY (REGNO (x));
4206       struct qty_table_elem *x_ent = &qty_table[x_q];
4207
4208       if (x_ent->const_rtx)
4209         x = gen_lowpart (GET_MODE (x), x_ent->const_rtx);
4210     }
4211
4212   if (x == 0 || CONSTANT_P (x))
4213     return x;
4214
4215   /* If X is a MEM, try to fold it outside the context of any insn to see if
4216      it might be equivalent to a constant.  That handles the case where it
4217      is a constant-pool reference.  Then try to look it up in the hash table
4218      in case it is something whose value we have seen before.  */
4219
4220   if (MEM_P (x))
4221     {
4222       struct table_elt *elt;
4223
4224       x = fold_rtx (x, NULL_RTX);
4225       if (CONSTANT_P (x))
4226         return x;
4227
4228       elt = lookup (x, SAFE_HASH (x, GET_MODE (x)), GET_MODE (x));
4229       if (elt == 0)
4230         return 0;
4231
4232       for (elt = elt->first_same_value; elt; elt = elt->next_same_value)
4233         if (elt->is_const && CONSTANT_P (elt->exp))
4234           return elt->exp;
4235     }
4236
4237   return 0;
4238 }
4239 \f
4240 /* Assuming that X is an rtx (e.g., MEM, REG or SUBREG) for a fixed-point
4241    number, return an rtx (MEM, SUBREG, or CONST_INT) that refers to the
4242    least-significant part of X.
4243    MODE specifies how big a part of X to return.
4244
4245    If the requested operation cannot be done, 0 is returned.
4246
4247    This is similar to gen_lowpart_general in emit-rtl.c.  */
4248
4249 rtx
4250 gen_lowpart_if_possible (enum machine_mode mode, rtx x)
4251 {
4252   rtx result = gen_lowpart_common (mode, x);
4253
4254   if (result)
4255     return result;
4256   else if (MEM_P (x))
4257     {
4258       /* This is the only other case we handle.  */
4259       int offset = 0;
4260       rtx new;
4261
4262       if (WORDS_BIG_ENDIAN)
4263         offset = (MAX (GET_MODE_SIZE (GET_MODE (x)), UNITS_PER_WORD)
4264                   - MAX (GET_MODE_SIZE (mode), UNITS_PER_WORD));
4265       if (BYTES_BIG_ENDIAN)
4266         /* Adjust the address so that the address-after-the-data is
4267            unchanged.  */
4268         offset -= (MIN (UNITS_PER_WORD, GET_MODE_SIZE (mode))
4269                    - MIN (UNITS_PER_WORD, GET_MODE_SIZE (GET_MODE (x))));
4270
4271       new = adjust_address_nv (x, mode, offset);
4272       if (! memory_address_p (mode, XEXP (new, 0)))
4273         return 0;
4274
4275       return new;
4276     }
4277   else
4278     return 0;
4279 }
4280 \f
4281 /* Given INSN, a jump insn, PATH_TAKEN indicates if we are following the "taken"
4282    branch.  It will be zero if not.
4283
4284    In certain cases, this can cause us to add an equivalence.  For example,
4285    if we are following the taken case of
4286         if (i == 2)
4287    we can add the fact that `i' and '2' are now equivalent.
4288
4289    In any case, we can record that this comparison was passed.  If the same
4290    comparison is seen later, we will know its value.  */
4291
4292 static void
4293 record_jump_equiv (rtx insn, int taken)
4294 {
4295   int cond_known_true;
4296   rtx op0, op1;
4297   rtx set;
4298   enum machine_mode mode, mode0, mode1;
4299   int reversed_nonequality = 0;
4300   enum rtx_code code;
4301
4302   /* Ensure this is the right kind of insn.  */
4303   if (! any_condjump_p (insn))
4304     return;
4305   set = pc_set (insn);
4306
4307   /* See if this jump condition is known true or false.  */
4308   if (taken)
4309     cond_known_true = (XEXP (SET_SRC (set), 2) == pc_rtx);
4310   else
4311     cond_known_true = (XEXP (SET_SRC (set), 1) == pc_rtx);
4312
4313   /* Get the type of comparison being done and the operands being compared.
4314      If we had to reverse a non-equality condition, record that fact so we
4315      know that it isn't valid for floating-point.  */
4316   code = GET_CODE (XEXP (SET_SRC (set), 0));
4317   op0 = fold_rtx (XEXP (XEXP (SET_SRC (set), 0), 0), insn);
4318   op1 = fold_rtx (XEXP (XEXP (SET_SRC (set), 0), 1), insn);
4319
4320   code = find_comparison_args (code, &op0, &op1, &mode0, &mode1);
4321   if (! cond_known_true)
4322     {
4323       code = reversed_comparison_code_parts (code, op0, op1, insn);
4324
4325       /* Don't remember if we can't find the inverse.  */
4326       if (code == UNKNOWN)
4327         return;
4328     }
4329
4330   /* The mode is the mode of the non-constant.  */
4331   mode = mode0;
4332   if (mode1 != VOIDmode)
4333     mode = mode1;
4334
4335   record_jump_cond (code, mode, op0, op1, reversed_nonequality);
4336 }
4337
4338 /* Yet another form of subreg creation.  In this case, we want something in
4339    MODE, and we should assume OP has MODE iff it is naturally modeless.  */
4340
4341 static rtx
4342 record_jump_cond_subreg (enum machine_mode mode, rtx op)
4343 {
4344   enum machine_mode op_mode = GET_MODE (op);
4345   if (op_mode == mode || op_mode == VOIDmode)
4346     return op;
4347   return lowpart_subreg (mode, op, op_mode);
4348 }
4349
4350 /* We know that comparison CODE applied to OP0 and OP1 in MODE is true.
4351    REVERSED_NONEQUALITY is nonzero if CODE had to be swapped.
4352    Make any useful entries we can with that information.  Called from
4353    above function and called recursively.  */
4354
4355 static void
4356 record_jump_cond (enum rtx_code code, enum machine_mode mode, rtx op0,
4357                   rtx op1, int reversed_nonequality)
4358 {
4359   unsigned op0_hash, op1_hash;
4360   int op0_in_memory, op1_in_memory;
4361   struct table_elt *op0_elt, *op1_elt;
4362
4363   /* If OP0 and OP1 are known equal, and either is a paradoxical SUBREG,
4364      we know that they are also equal in the smaller mode (this is also
4365      true for all smaller modes whether or not there is a SUBREG, but
4366      is not worth testing for with no SUBREG).  */
4367
4368   /* Note that GET_MODE (op0) may not equal MODE.  */
4369   if (code == EQ && GET_CODE (op0) == SUBREG
4370       && (GET_MODE_SIZE (GET_MODE (op0))
4371           > GET_MODE_SIZE (GET_MODE (SUBREG_REG (op0)))))
4372     {
4373       enum machine_mode inner_mode = GET_MODE (SUBREG_REG (op0));
4374       rtx tem = record_jump_cond_subreg (inner_mode, op1);
4375       if (tem)
4376         record_jump_cond (code, mode, SUBREG_REG (op0), tem,
4377                           reversed_nonequality);
4378     }
4379
4380   if (code == EQ && GET_CODE (op1) == SUBREG
4381       && (GET_MODE_SIZE (GET_MODE (op1))
4382           > GET_MODE_SIZE (GET_MODE (SUBREG_REG (op1)))))
4383     {
4384       enum machine_mode inner_mode = GET_MODE (SUBREG_REG (op1));
4385       rtx tem = record_jump_cond_subreg (inner_mode, op0);
4386       if (tem)
4387         record_jump_cond (code, mode, SUBREG_REG (op1), tem,
4388                           reversed_nonequality);
4389     }
4390
4391   /* Similarly, if this is an NE comparison, and either is a SUBREG
4392      making a smaller mode, we know the whole thing is also NE.  */
4393
4394   /* Note that GET_MODE (op0) may not equal MODE;
4395      if we test MODE instead, we can get an infinite recursion
4396      alternating between two modes each wider than MODE.  */
4397
4398   if (code == NE && GET_CODE (op0) == SUBREG
4399       && subreg_lowpart_p (op0)
4400       && (GET_MODE_SIZE (GET_MODE (op0))
4401           < GET_MODE_SIZE (GET_MODE (SUBREG_REG (op0)))))
4402     {
4403       enum machine_mode inner_mode = GET_MODE (SUBREG_REG (op0));
4404       rtx tem = record_jump_cond_subreg (inner_mode, op1);
4405       if (tem)
4406         record_jump_cond (code, mode, SUBREG_REG (op0), tem,
4407                           reversed_nonequality);
4408     }
4409
4410   if (code == NE && GET_CODE (op1) == SUBREG
4411       && subreg_lowpart_p (op1)
4412       && (GET_MODE_SIZE (GET_MODE (op1))
4413           < GET_MODE_SIZE (GET_MODE (SUBREG_REG (op1)))))
4414     {
4415       enum machine_mode inner_mode = GET_MODE (SUBREG_REG (op1));
4416       rtx tem = record_jump_cond_subreg (inner_mode, op0);
4417       if (tem)
4418         record_jump_cond (code, mode, SUBREG_REG (op1), tem,
4419                           reversed_nonequality);
4420     }
4421
4422   /* Hash both operands.  */
4423
4424   do_not_record = 0;
4425   hash_arg_in_memory = 0;
4426   op0_hash = HASH (op0, mode);
4427   op0_in_memory = hash_arg_in_memory;
4428
4429   if (do_not_record)
4430     return;
4431
4432   do_not_record = 0;
4433   hash_arg_in_memory = 0;
4434   op1_hash = HASH (op1, mode);
4435   op1_in_memory = hash_arg_in_memory;
4436
4437   if (do_not_record)
4438     return;
4439
4440   /* Look up both operands.  */
4441   op0_elt = lookup (op0, op0_hash, mode);
4442   op1_elt = lookup (op1, op1_hash, mode);
4443
4444   /* If both operands are already equivalent or if they are not in the
4445      table but are identical, do nothing.  */
4446   if ((op0_elt != 0 && op1_elt != 0
4447        && op0_elt->first_same_value == op1_elt->first_same_value)
4448       || op0 == op1 || rtx_equal_p (op0, op1))
4449     return;
4450
4451   /* If we aren't setting two things equal all we can do is save this
4452      comparison.   Similarly if this is floating-point.  In the latter
4453      case, OP1 might be zero and both -0.0 and 0.0 are equal to it.
4454      If we record the equality, we might inadvertently delete code
4455      whose intent was to change -0 to +0.  */
4456
4457   if (code != EQ || FLOAT_MODE_P (GET_MODE (op0)))
4458     {
4459       struct qty_table_elem *ent;
4460       int qty;
4461
4462       /* If we reversed a floating-point comparison, if OP0 is not a
4463          register, or if OP1 is neither a register or constant, we can't
4464          do anything.  */
4465
4466       if (!REG_P (op1))
4467         op1 = equiv_constant (op1);
4468
4469       if ((reversed_nonequality && FLOAT_MODE_P (mode))
4470           || !REG_P (op0) || op1 == 0)
4471         return;
4472
4473       /* Put OP0 in the hash table if it isn't already.  This gives it a
4474          new quantity number.  */
4475       if (op0_elt == 0)
4476         {
4477           if (insert_regs (op0, NULL, 0))
4478             {
4479               rehash_using_reg (op0);
4480               op0_hash = HASH (op0, mode);
4481
4482               /* If OP0 is contained in OP1, this changes its hash code
4483                  as well.  Faster to rehash than to check, except
4484                  for the simple case of a constant.  */
4485               if (! CONSTANT_P (op1))
4486                 op1_hash = HASH (op1,mode);
4487             }
4488
4489           op0_elt = insert (op0, NULL, op0_hash, mode);
4490           op0_elt->in_memory = op0_in_memory;
4491         }
4492
4493       qty = REG_QTY (REGNO (op0));
4494       ent = &qty_table[qty];
4495
4496       ent->comparison_code = code;
4497       if (REG_P (op1))
4498         {
4499           /* Look it up again--in case op0 and op1 are the same.  */
4500           op1_elt = lookup (op1, op1_hash, mode);
4501
4502           /* Put OP1 in the hash table so it gets a new quantity number.  */
4503           if (op1_elt == 0)
4504             {
4505               if (insert_regs (op1, NULL, 0))
4506                 {
4507                   rehash_using_reg (op1);
4508                   op1_hash = HASH (op1, mode);
4509                 }
4510
4511               op1_elt = insert (op1, NULL, op1_hash, mode);
4512               op1_elt->in_memory = op1_in_memory;
4513             }
4514
4515           ent->comparison_const = NULL_RTX;
4516           ent->comparison_qty = REG_QTY (REGNO (op1));
4517         }
4518       else
4519         {
4520           ent->comparison_const = op1;
4521           ent->comparison_qty = -1;
4522         }
4523
4524       return;
4525     }
4526
4527   /* If either side is still missing an equivalence, make it now,
4528      then merge the equivalences.  */
4529
4530   if (op0_elt == 0)
4531     {
4532       if (insert_regs (op0, NULL, 0))
4533         {
4534           rehash_using_reg (op0);
4535           op0_hash = HASH (op0, mode);
4536         }
4537
4538       op0_elt = insert (op0, NULL, op0_hash, mode);
4539       op0_elt->in_memory = op0_in_memory;
4540     }
4541
4542   if (op1_elt == 0)
4543     {
4544       if (insert_regs (op1, NULL, 0))
4545         {
4546           rehash_using_reg (op1);
4547           op1_hash = HASH (op1, mode);
4548         }
4549
4550       op1_elt = insert (op1, NULL, op1_hash, mode);
4551       op1_elt->in_memory = op1_in_memory;
4552     }
4553
4554   merge_equiv_classes (op0_elt, op1_elt);
4555 }
4556 \f
4557 /* CSE processing for one instruction.
4558    First simplify sources and addresses of all assignments
4559    in the instruction, using previously-computed equivalents values.
4560    Then install the new sources and destinations in the table
4561    of available values.
4562
4563    If LIBCALL_INSN is nonzero, don't record any equivalence made in
4564    the insn.  It means that INSN is inside libcall block.  In this
4565    case LIBCALL_INSN is the corresponding insn with REG_LIBCALL.  */
4566
4567 /* Data on one SET contained in the instruction.  */
4568
4569 struct set
4570 {
4571   /* The SET rtx itself.  */
4572   rtx rtl;
4573   /* The SET_SRC of the rtx (the original value, if it is changing).  */
4574   rtx src;
4575   /* The hash-table element for the SET_SRC of the SET.  */
4576   struct table_elt *src_elt;
4577   /* Hash value for the SET_SRC.  */
4578   unsigned src_hash;
4579   /* Hash value for the SET_DEST.  */
4580   unsigned dest_hash;
4581   /* The SET_DEST, with SUBREG, etc., stripped.  */
4582   rtx inner_dest;
4583   /* Nonzero if the SET_SRC is in memory.  */
4584   char src_in_memory;
4585   /* Nonzero if the SET_SRC contains something
4586      whose value cannot be predicted and understood.  */
4587   char src_volatile;
4588   /* Original machine mode, in case it becomes a CONST_INT.
4589      The size of this field should match the size of the mode
4590      field of struct rtx_def (see rtl.h).  */
4591   ENUM_BITFIELD(machine_mode) mode : 8;
4592   /* A constant equivalent for SET_SRC, if any.  */
4593   rtx src_const;
4594   /* Original SET_SRC value used for libcall notes.  */
4595   rtx orig_src;
4596   /* Hash value of constant equivalent for SET_SRC.  */
4597   unsigned src_const_hash;
4598   /* Table entry for constant equivalent for SET_SRC, if any.  */
4599   struct table_elt *src_const_elt;
4600 };
4601
4602 static void
4603 cse_insn (rtx insn, rtx libcall_insn)
4604 {
4605   rtx x = PATTERN (insn);
4606   int i;
4607   rtx tem;
4608   int n_sets = 0;
4609
4610 #ifdef HAVE_cc0
4611   /* Records what this insn does to set CC0.  */
4612   rtx this_insn_cc0 = 0;
4613   enum machine_mode this_insn_cc0_mode = VOIDmode;
4614 #endif
4615
4616   rtx src_eqv = 0;
4617   struct table_elt *src_eqv_elt = 0;
4618   int src_eqv_volatile = 0;
4619   int src_eqv_in_memory = 0;
4620   unsigned src_eqv_hash = 0;
4621
4622   struct set *sets = (struct set *) 0;
4623
4624   this_insn = insn;
4625
4626   /* Find all the SETs and CLOBBERs in this instruction.
4627      Record all the SETs in the array `set' and count them.
4628      Also determine whether there is a CLOBBER that invalidates
4629      all memory references, or all references at varying addresses.  */
4630
4631   if (CALL_P (insn))
4632     {
4633       for (tem = CALL_INSN_FUNCTION_USAGE (insn); tem; tem = XEXP (tem, 1))
4634         {
4635           if (GET_CODE (XEXP (tem, 0)) == CLOBBER)
4636             invalidate (SET_DEST (XEXP (tem, 0)), VOIDmode);
4637           XEXP (tem, 0) = canon_reg (XEXP (tem, 0), insn);
4638         }
4639     }
4640
4641   if (GET_CODE (x) == SET)
4642     {
4643       sets = alloca (sizeof (struct set));
4644       sets[0].rtl = x;
4645
4646       /* Ignore SETs that are unconditional jumps.
4647          They never need cse processing, so this does not hurt.
4648          The reason is not efficiency but rather
4649          so that we can test at the end for instructions
4650          that have been simplified to unconditional jumps
4651          and not be misled by unchanged instructions
4652          that were unconditional jumps to begin with.  */
4653       if (SET_DEST (x) == pc_rtx
4654           && GET_CODE (SET_SRC (x)) == LABEL_REF)
4655         ;
4656
4657       /* Don't count call-insns, (set (reg 0) (call ...)), as a set.
4658          The hard function value register is used only once, to copy to
4659          someplace else, so it isn't worth cse'ing (and on 80386 is unsafe)!
4660          Ensure we invalidate the destination register.  On the 80386 no
4661          other code would invalidate it since it is a fixed_reg.
4662          We need not check the return of apply_change_group; see canon_reg.  */
4663
4664       else if (GET_CODE (SET_SRC (x)) == CALL)
4665         {
4666           canon_reg (SET_SRC (x), insn);
4667           apply_change_group ();
4668           fold_rtx (SET_SRC (x), insn);
4669           invalidate (SET_DEST (x), VOIDmode);
4670         }
4671       else
4672         n_sets = 1;
4673     }
4674   else if (GET_CODE (x) == PARALLEL)
4675     {
4676       int lim = XVECLEN (x, 0);
4677
4678       sets = alloca (lim * sizeof (struct set));
4679
4680       /* Find all regs explicitly clobbered in this insn,
4681          and ensure they are not replaced with any other regs
4682          elsewhere in this insn.
4683          When a reg that is clobbered is also used for input,
4684          we should presume that that is for a reason,
4685          and we should not substitute some other register
4686          which is not supposed to be clobbered.
4687          Therefore, this loop cannot be merged into the one below
4688          because a CALL may precede a CLOBBER and refer to the
4689          value clobbered.  We must not let a canonicalization do
4690          anything in that case.  */
4691       for (i = 0; i < lim; i++)
4692         {
4693           rtx y = XVECEXP (x, 0, i);
4694           if (GET_CODE (y) == CLOBBER)
4695             {
4696               rtx clobbered = XEXP (y, 0);
4697
4698               if (REG_P (clobbered)
4699                   || GET_CODE (clobbered) == SUBREG)
4700                 invalidate (clobbered, VOIDmode);
4701               else if (GET_CODE (clobbered) == STRICT_LOW_PART
4702                        || GET_CODE (clobbered) == ZERO_EXTRACT)
4703                 invalidate (XEXP (clobbered, 0), GET_MODE (clobbered));
4704             }
4705         }
4706
4707       for (i = 0; i < lim; i++)
4708         {
4709           rtx y = XVECEXP (x, 0, i);
4710           if (GET_CODE (y) == SET)
4711             {
4712               /* As above, we ignore unconditional jumps and call-insns and
4713                  ignore the result of apply_change_group.  */
4714               if (GET_CODE (SET_SRC (y)) == CALL)
4715                 {
4716                   canon_reg (SET_SRC (y), insn);
4717                   apply_change_group ();
4718                   fold_rtx (SET_SRC (y), insn);
4719                   invalidate (SET_DEST (y), VOIDmode);
4720                 }
4721               else if (SET_DEST (y) == pc_rtx
4722                        && GET_CODE (SET_SRC (y)) == LABEL_REF)
4723                 ;
4724               else
4725                 sets[n_sets++].rtl = y;
4726             }
4727           else if (GET_CODE (y) == CLOBBER)
4728             {
4729               /* If we clobber memory, canon the address.
4730                  This does nothing when a register is clobbered
4731                  because we have already invalidated the reg.  */
4732               if (MEM_P (XEXP (y, 0)))
4733                 canon_reg (XEXP (y, 0), NULL_RTX);
4734             }
4735           else if (GET_CODE (y) == USE
4736                    && ! (REG_P (XEXP (y, 0))
4737                          && REGNO (XEXP (y, 0)) < FIRST_PSEUDO_REGISTER))
4738             canon_reg (y, NULL_RTX);
4739           else if (GET_CODE (y) == CALL)
4740             {
4741               /* The result of apply_change_group can be ignored; see
4742                  canon_reg.  */
4743               canon_reg (y, insn);
4744               apply_change_group ();
4745               fold_rtx (y, insn);
4746             }
4747         }
4748     }
4749   else if (GET_CODE (x) == CLOBBER)
4750     {
4751       if (MEM_P (XEXP (x, 0)))
4752         canon_reg (XEXP (x, 0), NULL_RTX);
4753     }
4754
4755   /* Canonicalize a USE of a pseudo register or memory location.  */
4756   else if (GET_CODE (x) == USE
4757            && ! (REG_P (XEXP (x, 0))
4758                  && REGNO (XEXP (x, 0)) < FIRST_PSEUDO_REGISTER))
4759     canon_reg (XEXP (x, 0), NULL_RTX);
4760   else if (GET_CODE (x) == CALL)
4761     {
4762       /* The result of apply_change_group can be ignored; see canon_reg.  */
4763       canon_reg (x, insn);
4764       apply_change_group ();
4765       fold_rtx (x, insn);
4766     }
4767
4768   /* Store the equivalent value in SRC_EQV, if different, or if the DEST
4769      is a STRICT_LOW_PART.  The latter condition is necessary because SRC_EQV
4770      is handled specially for this case, and if it isn't set, then there will
4771      be no equivalence for the destination.  */
4772   if (n_sets == 1 && REG_NOTES (insn) != 0
4773       && (tem = find_reg_note (insn, REG_EQUAL, NULL_RTX)) != 0
4774       && (! rtx_equal_p (XEXP (tem, 0), SET_SRC (sets[0].rtl))
4775           || GET_CODE (SET_DEST (sets[0].rtl)) == STRICT_LOW_PART))
4776     {
4777       src_eqv = fold_rtx (canon_reg (XEXP (tem, 0), NULL_RTX), insn);
4778       XEXP (tem, 0) = src_eqv;
4779     }
4780
4781   /* Canonicalize sources and addresses of destinations.
4782      We do this in a separate pass to avoid problems when a MATCH_DUP is
4783      present in the insn pattern.  In that case, we want to ensure that
4784      we don't break the duplicate nature of the pattern.  So we will replace
4785      both operands at the same time.  Otherwise, we would fail to find an
4786      equivalent substitution in the loop calling validate_change below.
4787
4788      We used to suppress canonicalization of DEST if it appears in SRC,
4789      but we don't do this any more.  */
4790
4791   for (i = 0; i < n_sets; i++)
4792     {
4793       rtx dest = SET_DEST (sets[i].rtl);
4794       rtx src = SET_SRC (sets[i].rtl);
4795       rtx new = canon_reg (src, insn);
4796       int insn_code;
4797
4798       sets[i].orig_src = src;
4799       if ((REG_P (new) && REG_P (src)
4800            && ((REGNO (new) < FIRST_PSEUDO_REGISTER)
4801                != (REGNO (src) < FIRST_PSEUDO_REGISTER)))
4802           || (insn_code = recog_memoized (insn)) < 0
4803           || insn_data[insn_code].n_dups > 0)
4804         validate_change (insn, &SET_SRC (sets[i].rtl), new, 1);
4805       else
4806         SET_SRC (sets[i].rtl) = new;
4807
4808       if (GET_CODE (dest) == ZERO_EXTRACT || GET_CODE (dest) == SIGN_EXTRACT)
4809         {
4810           validate_change (insn, &XEXP (dest, 1),
4811                            canon_reg (XEXP (dest, 1), insn), 1);
4812           validate_change (insn, &XEXP (dest, 2),
4813                            canon_reg (XEXP (dest, 2), insn), 1);
4814         }
4815
4816       while (GET_CODE (dest) == SUBREG || GET_CODE (dest) == STRICT_LOW_PART
4817              || GET_CODE (dest) == ZERO_EXTRACT
4818              || GET_CODE (dest) == SIGN_EXTRACT)
4819         dest = XEXP (dest, 0);
4820
4821       if (MEM_P (dest))
4822         canon_reg (dest, insn);
4823     }
4824
4825   /* Now that we have done all the replacements, we can apply the change
4826      group and see if they all work.  Note that this will cause some
4827      canonicalizations that would have worked individually not to be applied
4828      because some other canonicalization didn't work, but this should not
4829      occur often.
4830
4831      The result of apply_change_group can be ignored; see canon_reg.  */
4832
4833   apply_change_group ();
4834
4835   /* Set sets[i].src_elt to the class each source belongs to.
4836      Detect assignments from or to volatile things
4837      and set set[i] to zero so they will be ignored
4838      in the rest of this function.
4839
4840      Nothing in this loop changes the hash table or the register chains.  */
4841
4842   for (i = 0; i < n_sets; i++)
4843     {
4844       rtx src, dest;
4845       rtx src_folded;
4846       struct table_elt *elt = 0, *p;
4847       enum machine_mode mode;
4848       rtx src_eqv_here;
4849       rtx src_const = 0;
4850       rtx src_related = 0;
4851       struct table_elt *src_const_elt = 0;
4852       int src_cost = MAX_COST;
4853       int src_eqv_cost = MAX_COST;
4854       int src_folded_cost = MAX_COST;
4855       int src_related_cost = MAX_COST;
4856       int src_elt_cost = MAX_COST;
4857       int src_regcost = MAX_COST;
4858       int src_eqv_regcost = MAX_COST;
4859       int src_folded_regcost = MAX_COST;
4860       int src_related_regcost = MAX_COST;
4861       int src_elt_regcost = MAX_COST;
4862       /* Set nonzero if we need to call force_const_mem on with the
4863          contents of src_folded before using it.  */
4864       int src_folded_force_flag = 0;
4865
4866       dest = SET_DEST (sets[i].rtl);
4867       src = SET_SRC (sets[i].rtl);
4868
4869       /* If SRC is a constant that has no machine mode,
4870          hash it with the destination's machine mode.
4871          This way we can keep different modes separate.  */
4872
4873       mode = GET_MODE (src) == VOIDmode ? GET_MODE (dest) : GET_MODE (src);
4874       sets[i].mode = mode;
4875
4876       if (src_eqv)
4877         {
4878           enum machine_mode eqvmode = mode;
4879           if (GET_CODE (dest) == STRICT_LOW_PART)
4880             eqvmode = GET_MODE (SUBREG_REG (XEXP (dest, 0)));
4881           do_not_record = 0;
4882           hash_arg_in_memory = 0;
4883           src_eqv_hash = HASH (src_eqv, eqvmode);
4884
4885           /* Find the equivalence class for the equivalent expression.  */
4886
4887           if (!do_not_record)
4888             src_eqv_elt = lookup (src_eqv, src_eqv_hash, eqvmode);
4889
4890           src_eqv_volatile = do_not_record;
4891           src_eqv_in_memory = hash_arg_in_memory;
4892         }
4893
4894       /* If this is a STRICT_LOW_PART assignment, src_eqv corresponds to the
4895          value of the INNER register, not the destination.  So it is not
4896          a valid substitution for the source.  But save it for later.  */
4897       if (GET_CODE (dest) == STRICT_LOW_PART)
4898         src_eqv_here = 0;
4899       else
4900         src_eqv_here = src_eqv;
4901
4902       /* Simplify and foldable subexpressions in SRC.  Then get the fully-
4903          simplified result, which may not necessarily be valid.  */
4904       src_folded = fold_rtx (src, insn);
4905
4906 #if 0
4907       /* ??? This caused bad code to be generated for the m68k port with -O2.
4908          Suppose src is (CONST_INT -1), and that after truncation src_folded
4909          is (CONST_INT 3).  Suppose src_folded is then used for src_const.
4910          At the end we will add src and src_const to the same equivalence
4911          class.  We now have 3 and -1 on the same equivalence class.  This
4912          causes later instructions to be mis-optimized.  */
4913       /* If storing a constant in a bitfield, pre-truncate the constant
4914          so we will be able to record it later.  */
4915       if (GET_CODE (SET_DEST (sets[i].rtl)) == ZERO_EXTRACT
4916           || GET_CODE (SET_DEST (sets[i].rtl)) == SIGN_EXTRACT)
4917         {
4918           rtx width = XEXP (SET_DEST (sets[i].rtl), 1);
4919
4920           if (GET_CODE (src) == CONST_INT
4921               && GET_CODE (width) == CONST_INT
4922               && INTVAL (width) < HOST_BITS_PER_WIDE_INT
4923               && (INTVAL (src) & ((HOST_WIDE_INT) (-1) << INTVAL (width))))
4924             src_folded
4925               = GEN_INT (INTVAL (src) & (((HOST_WIDE_INT) 1
4926                                           << INTVAL (width)) - 1));
4927         }
4928 #endif
4929
4930       /* Compute SRC's hash code, and also notice if it
4931          should not be recorded at all.  In that case,
4932          prevent any further processing of this assignment.  */
4933       do_not_record = 0;
4934       hash_arg_in_memory = 0;
4935
4936       sets[i].src = src;
4937       sets[i].src_hash = HASH (src, mode);
4938       sets[i].src_volatile = do_not_record;
4939       sets[i].src_in_memory = hash_arg_in_memory;
4940
4941       /* If SRC is a MEM, there is a REG_EQUIV note for SRC, and DEST is
4942          a pseudo, do not record SRC.  Using SRC as a replacement for
4943          anything else will be incorrect in that situation.  Note that
4944          this usually occurs only for stack slots, in which case all the
4945          RTL would be referring to SRC, so we don't lose any optimization
4946          opportunities by not having SRC in the hash table.  */
4947
4948       if (MEM_P (src)
4949           && find_reg_note (insn, REG_EQUIV, NULL_RTX) != 0
4950           && REG_P (dest)
4951           && REGNO (dest) >= FIRST_PSEUDO_REGISTER)
4952         sets[i].src_volatile = 1;
4953
4954 #if 0
4955       /* It is no longer clear why we used to do this, but it doesn't
4956          appear to still be needed.  So let's try without it since this
4957          code hurts cse'ing widened ops.  */
4958       /* If source is a paradoxical subreg (such as QI treated as an SI),
4959          treat it as volatile.  It may do the work of an SI in one context
4960          where the extra bits are not being used, but cannot replace an SI
4961          in general.  */
4962       if (GET_CODE (src) == SUBREG
4963           && (GET_MODE_SIZE (GET_MODE (src))
4964               > GET_MODE_SIZE (GET_MODE (SUBREG_REG (src)))))
4965         sets[i].src_volatile = 1;
4966 #endif
4967
4968       /* Locate all possible equivalent forms for SRC.  Try to replace
4969          SRC in the insn with each cheaper equivalent.
4970
4971          We have the following types of equivalents: SRC itself, a folded
4972          version, a value given in a REG_EQUAL note, or a value related
4973          to a constant.
4974
4975          Each of these equivalents may be part of an additional class
4976          of equivalents (if more than one is in the table, they must be in
4977          the same class; we check for this).
4978
4979          If the source is volatile, we don't do any table lookups.
4980
4981          We note any constant equivalent for possible later use in a
4982          REG_NOTE.  */
4983
4984       if (!sets[i].src_volatile)
4985         elt = lookup (src, sets[i].src_hash, mode);
4986
4987       sets[i].src_elt = elt;
4988
4989       if (elt && src_eqv_here && src_eqv_elt)
4990         {
4991           if (elt->first_same_value != src_eqv_elt->first_same_value)
4992             {
4993               /* The REG_EQUAL is indicating that two formerly distinct
4994                  classes are now equivalent.  So merge them.  */
4995               merge_equiv_classes (elt, src_eqv_elt);
4996               src_eqv_hash = HASH (src_eqv, elt->mode);
4997               src_eqv_elt = lookup (src_eqv, src_eqv_hash, elt->mode);
4998             }
4999
5000           src_eqv_here = 0;
5001         }
5002
5003       else if (src_eqv_elt)
5004         elt = src_eqv_elt;
5005
5006       /* Try to find a constant somewhere and record it in `src_const'.
5007          Record its table element, if any, in `src_const_elt'.  Look in
5008          any known equivalences first.  (If the constant is not in the
5009          table, also set `sets[i].src_const_hash').  */
5010       if (elt)
5011         for (p = elt->first_same_value; p; p = p->next_same_value)
5012           if (p->is_const)
5013             {
5014               src_const = p->exp;
5015               src_const_elt = elt;
5016               break;
5017             }
5018
5019       if (src_const == 0
5020           && (CONSTANT_P (src_folded)
5021               /* Consider (minus (label_ref L1) (label_ref L2)) as
5022                  "constant" here so we will record it. This allows us
5023                  to fold switch statements when an ADDR_DIFF_VEC is used.  */
5024               || (GET_CODE (src_folded) == MINUS
5025                   && GET_CODE (XEXP (src_folded, 0)) == LABEL_REF
5026                   && GET_CODE (XEXP (src_folded, 1)) == LABEL_REF)))
5027         src_const = src_folded, src_const_elt = elt;
5028       else if (src_const == 0 && src_eqv_here && CONSTANT_P (src_eqv_here))
5029         src_const = src_eqv_here, src_const_elt = src_eqv_elt;
5030
5031       /* If we don't know if the constant is in the table, get its
5032          hash code and look it up.  */
5033       if (src_const && src_const_elt == 0)
5034         {
5035           sets[i].src_const_hash = HASH (src_const, mode);
5036           src_const_elt = lookup (src_const, sets[i].src_const_hash, mode);
5037         }
5038
5039       sets[i].src_const = src_const;
5040       sets[i].src_const_elt = src_const_elt;
5041
5042       /* If the constant and our source are both in the table, mark them as
5043          equivalent.  Otherwise, if a constant is in the table but the source
5044          isn't, set ELT to it.  */
5045       if (src_const_elt && elt
5046           && src_const_elt->first_same_value != elt->first_same_value)
5047         merge_equiv_classes (elt, src_const_elt);
5048       else if (src_const_elt && elt == 0)
5049         elt = src_const_elt;
5050
5051       /* See if there is a register linearly related to a constant
5052          equivalent of SRC.  */
5053       if (src_const
5054           && (GET_CODE (src_const) == CONST
5055               || (src_const_elt && src_const_elt->related_value != 0)))
5056         {
5057           src_related = use_related_value (src_const, src_const_elt);
5058           if (src_related)
5059             {
5060               struct table_elt *src_related_elt
5061                 = lookup (src_related, HASH (src_related, mode), mode);
5062               if (src_related_elt && elt)
5063                 {
5064                   if (elt->first_same_value
5065                       != src_related_elt->first_same_value)
5066                     /* This can occur when we previously saw a CONST
5067                        involving a SYMBOL_REF and then see the SYMBOL_REF
5068                        twice.  Merge the involved classes.  */
5069                     merge_equiv_classes (elt, src_related_elt);
5070
5071                   src_related = 0;
5072                   src_related_elt = 0;
5073                 }
5074               else if (src_related_elt && elt == 0)
5075                 elt = src_related_elt;
5076             }
5077         }
5078
5079       /* See if we have a CONST_INT that is already in a register in a
5080          wider mode.  */
5081
5082       if (src_const && src_related == 0 && GET_CODE (src_const) == CONST_INT
5083           && GET_MODE_CLASS (mode) == MODE_INT
5084           && GET_MODE_BITSIZE (mode) < BITS_PER_WORD)
5085         {
5086           enum machine_mode wider_mode;
5087
5088           for (wider_mode = GET_MODE_WIDER_MODE (mode);
5089                GET_MODE_BITSIZE (wider_mode) <= BITS_PER_WORD
5090                && src_related == 0;
5091                wider_mode = GET_MODE_WIDER_MODE (wider_mode))
5092             {
5093               struct table_elt *const_elt
5094                 = lookup (src_const, HASH (src_const, wider_mode), wider_mode);
5095
5096               if (const_elt == 0)
5097                 continue;
5098
5099               for (const_elt = const_elt->first_same_value;
5100                    const_elt; const_elt = const_elt->next_same_value)
5101                 if (REG_P (const_elt->exp))
5102                   {
5103                     src_related = gen_lowpart (mode,
5104                                                            const_elt->exp);
5105                     break;
5106                   }
5107             }
5108         }
5109
5110       /* Another possibility is that we have an AND with a constant in
5111          a mode narrower than a word.  If so, it might have been generated
5112          as part of an "if" which would narrow the AND.  If we already
5113          have done the AND in a wider mode, we can use a SUBREG of that
5114          value.  */
5115
5116       if (flag_expensive_optimizations && ! src_related
5117           && GET_CODE (src) == AND && GET_CODE (XEXP (src, 1)) == CONST_INT
5118           && GET_MODE_SIZE (mode) < UNITS_PER_WORD)
5119         {
5120           enum machine_mode tmode;
5121           rtx new_and = gen_rtx_AND (VOIDmode, NULL_RTX, XEXP (src, 1));
5122
5123           for (tmode = GET_MODE_WIDER_MODE (mode);
5124                GET_MODE_SIZE (tmode) <= UNITS_PER_WORD;
5125                tmode = GET_MODE_WIDER_MODE (tmode))
5126             {
5127               rtx inner = gen_lowpart (tmode, XEXP (src, 0));
5128               struct table_elt *larger_elt;
5129
5130               if (inner)
5131                 {
5132                   PUT_MODE (new_and, tmode);
5133                   XEXP (new_and, 0) = inner;
5134                   larger_elt = lookup (new_and, HASH (new_and, tmode), tmode);
5135                   if (larger_elt == 0)
5136                     continue;
5137
5138                   for (larger_elt = larger_elt->first_same_value;
5139                        larger_elt; larger_elt = larger_elt->next_same_value)
5140                     if (REG_P (larger_elt->exp))
5141                       {
5142                         src_related
5143                           = gen_lowpart (mode, larger_elt->exp);
5144                         break;
5145                       }
5146
5147                   if (src_related)
5148                     break;
5149                 }
5150             }
5151         }
5152
5153 #ifdef LOAD_EXTEND_OP
5154       /* See if a MEM has already been loaded with a widening operation;
5155          if it has, we can use a subreg of that.  Many CISC machines
5156          also have such operations, but this is only likely to be
5157          beneficial on these machines.  */
5158
5159       if (flag_expensive_optimizations && src_related == 0
5160           && (GET_MODE_SIZE (mode) < UNITS_PER_WORD)
5161           && GET_MODE_CLASS (mode) == MODE_INT
5162           && MEM_P (src) && ! do_not_record
5163           && LOAD_EXTEND_OP (mode) != UNKNOWN)
5164         {
5165           struct rtx_def memory_extend_buf;
5166           rtx memory_extend_rtx = &memory_extend_buf;
5167           enum machine_mode tmode;
5168
5169           /* Set what we are trying to extend and the operation it might
5170              have been extended with.  */
5171           memset (memory_extend_rtx, 0, sizeof(*memory_extend_rtx));
5172           PUT_CODE (memory_extend_rtx, LOAD_EXTEND_OP (mode));
5173           XEXP (memory_extend_rtx, 0) = src;
5174
5175           for (tmode = GET_MODE_WIDER_MODE (mode);
5176                GET_MODE_SIZE (tmode) <= UNITS_PER_WORD;
5177                tmode = GET_MODE_WIDER_MODE (tmode))
5178             {
5179               struct table_elt *larger_elt;
5180
5181               PUT_MODE (memory_extend_rtx, tmode);
5182               larger_elt = lookup (memory_extend_rtx,
5183                                    HASH (memory_extend_rtx, tmode), tmode);
5184               if (larger_elt == 0)
5185                 continue;
5186
5187               for (larger_elt = larger_elt->first_same_value;
5188                    larger_elt; larger_elt = larger_elt->next_same_value)
5189                 if (REG_P (larger_elt->exp))
5190                   {
5191                     src_related = gen_lowpart (mode,
5192                                                            larger_elt->exp);
5193                     break;
5194                   }
5195
5196               if (src_related)
5197                 break;
5198             }
5199         }
5200 #endif /* LOAD_EXTEND_OP */
5201
5202       if (src == src_folded)
5203         src_folded = 0;
5204
5205       /* At this point, ELT, if nonzero, points to a class of expressions
5206          equivalent to the source of this SET and SRC, SRC_EQV, SRC_FOLDED,
5207          and SRC_RELATED, if nonzero, each contain additional equivalent
5208          expressions.  Prune these latter expressions by deleting expressions
5209          already in the equivalence class.
5210
5211          Check for an equivalent identical to the destination.  If found,
5212          this is the preferred equivalent since it will likely lead to
5213          elimination of the insn.  Indicate this by placing it in
5214          `src_related'.  */
5215
5216       if (elt)
5217         elt = elt->first_same_value;
5218       for (p = elt; p; p = p->next_same_value)
5219         {
5220           enum rtx_code code = GET_CODE (p->exp);
5221
5222           /* If the expression is not valid, ignore it.  Then we do not
5223              have to check for validity below.  In most cases, we can use
5224              `rtx_equal_p', since canonicalization has already been done.  */
5225           if (code != REG && ! exp_equiv_p (p->exp, p->exp, 1, false))
5226             continue;
5227
5228           /* Also skip paradoxical subregs, unless that's what we're
5229              looking for.  */
5230           if (code == SUBREG
5231               && (GET_MODE_SIZE (GET_MODE (p->exp))
5232                   > GET_MODE_SIZE (GET_MODE (SUBREG_REG (p->exp))))
5233               && ! (src != 0
5234                     && GET_CODE (src) == SUBREG
5235                     && GET_MODE (src) == GET_MODE (p->exp)
5236                     && (GET_MODE_SIZE (GET_MODE (SUBREG_REG (src)))
5237                         < GET_MODE_SIZE (GET_MODE (SUBREG_REG (p->exp))))))
5238             continue;
5239
5240           if (src && GET_CODE (src) == code && rtx_equal_p (src, p->exp))
5241             src = 0;
5242           else if (src_folded && GET_CODE (src_folded) == code
5243                    && rtx_equal_p (src_folded, p->exp))
5244             src_folded = 0;
5245           else if (src_eqv_here && GET_CODE (src_eqv_here) == code
5246                    && rtx_equal_p (src_eqv_here, p->exp))
5247             src_eqv_here = 0;
5248           else if (src_related && GET_CODE (src_related) == code
5249                    && rtx_equal_p (src_related, p->exp))
5250             src_related = 0;
5251
5252           /* This is the same as the destination of the insns, we want
5253              to prefer it.  Copy it to src_related.  The code below will
5254              then give it a negative cost.  */
5255           if (GET_CODE (dest) == code && rtx_equal_p (p->exp, dest))
5256             src_related = dest;
5257         }
5258
5259       /* Find the cheapest valid equivalent, trying all the available
5260          possibilities.  Prefer items not in the hash table to ones
5261          that are when they are equal cost.  Note that we can never
5262          worsen an insn as the current contents will also succeed.
5263          If we find an equivalent identical to the destination, use it as best,
5264          since this insn will probably be eliminated in that case.  */
5265       if (src)
5266         {
5267           if (rtx_equal_p (src, dest))
5268             src_cost = src_regcost = -1;
5269           else
5270             {
5271               src_cost = COST (src);
5272               src_regcost = approx_reg_cost (src);
5273             }
5274         }
5275
5276       if (src_eqv_here)
5277         {
5278           if (rtx_equal_p (src_eqv_here, dest))
5279             src_eqv_cost = src_eqv_regcost = -1;
5280           else
5281             {
5282               src_eqv_cost = COST (src_eqv_here);
5283               src_eqv_regcost = approx_reg_cost (src_eqv_here);
5284             }
5285         }
5286
5287       if (src_folded)
5288         {
5289           if (rtx_equal_p (src_folded, dest))
5290             src_folded_cost = src_folded_regcost = -1;
5291           else
5292             {
5293               src_folded_cost = COST (src_folded);
5294               src_folded_regcost = approx_reg_cost (src_folded);
5295             }
5296         }
5297
5298       if (src_related)
5299         {
5300           if (rtx_equal_p (src_related, dest))
5301             src_related_cost = src_related_regcost = -1;
5302           else
5303             {
5304               src_related_cost = COST (src_related);
5305               src_related_regcost = approx_reg_cost (src_related);
5306             }
5307         }
5308
5309       /* If this was an indirect jump insn, a known label will really be
5310          cheaper even though it looks more expensive.  */
5311       if (dest == pc_rtx && src_const && GET_CODE (src_const) == LABEL_REF)
5312         src_folded = src_const, src_folded_cost = src_folded_regcost = -1;
5313
5314       /* Terminate loop when replacement made.  This must terminate since
5315          the current contents will be tested and will always be valid.  */
5316       while (1)
5317         {
5318           rtx trial;
5319
5320           /* Skip invalid entries.  */
5321           while (elt && !REG_P (elt->exp)
5322                  && ! exp_equiv_p (elt->exp, elt->exp, 1, false))
5323             elt = elt->next_same_value;
5324
5325           /* A paradoxical subreg would be bad here: it'll be the right
5326              size, but later may be adjusted so that the upper bits aren't
5327              what we want.  So reject it.  */
5328           if (elt != 0
5329               && GET_CODE (elt->exp) == SUBREG
5330               && (GET_MODE_SIZE (GET_MODE (elt->exp))
5331                   > GET_MODE_SIZE (GET_MODE (SUBREG_REG (elt->exp))))
5332               /* It is okay, though, if the rtx we're trying to match
5333                  will ignore any of the bits we can't predict.  */
5334               && ! (src != 0
5335                     && GET_CODE (src) == SUBREG
5336                     && GET_MODE (src) == GET_MODE (elt->exp)
5337                     && (GET_MODE_SIZE (GET_MODE (SUBREG_REG (src)))
5338                         < GET_MODE_SIZE (GET_MODE (SUBREG_REG (elt->exp))))))
5339             {
5340               elt = elt->next_same_value;
5341               continue;
5342             }
5343
5344           if (elt)
5345             {
5346               src_elt_cost = elt->cost;
5347               src_elt_regcost = elt->regcost;
5348             }
5349
5350           /* Find cheapest and skip it for the next time.   For items
5351              of equal cost, use this order:
5352              src_folded, src, src_eqv, src_related and hash table entry.  */
5353           if (src_folded
5354               && preferable (src_folded_cost, src_folded_regcost,
5355                              src_cost, src_regcost) <= 0
5356               && preferable (src_folded_cost, src_folded_regcost,
5357                              src_eqv_cost, src_eqv_regcost) <= 0
5358               && preferable (src_folded_cost, src_folded_regcost,
5359                              src_related_cost, src_related_regcost) <= 0
5360               && preferable (src_folded_cost, src_folded_regcost,
5361                              src_elt_cost, src_elt_regcost) <= 0)
5362             {
5363               trial = src_folded, src_folded_cost = MAX_COST;
5364               if (src_folded_force_flag)
5365                 {
5366                   rtx forced = force_const_mem (mode, trial);
5367                   if (forced)
5368                     trial = forced;
5369                 }
5370             }
5371           else if (src
5372                    && preferable (src_cost, src_regcost,
5373                                   src_eqv_cost, src_eqv_regcost) <= 0
5374                    && preferable (src_cost, src_regcost,
5375                                   src_related_cost, src_related_regcost) <= 0
5376                    && preferable (src_cost, src_regcost,
5377                                   src_elt_cost, src_elt_regcost) <= 0)
5378             trial = src, src_cost = MAX_COST;
5379           else if (src_eqv_here
5380                    && preferable (src_eqv_cost, src_eqv_regcost,
5381                                   src_related_cost, src_related_regcost) <= 0
5382                    && preferable (src_eqv_cost, src_eqv_regcost,
5383                                   src_elt_cost, src_elt_regcost) <= 0)
5384             trial = copy_rtx (src_eqv_here), src_eqv_cost = MAX_COST;
5385           else if (src_related
5386                    && preferable (src_related_cost, src_related_regcost,
5387                                   src_elt_cost, src_elt_regcost) <= 0)
5388             trial = copy_rtx (src_related), src_related_cost = MAX_COST;
5389           else
5390             {
5391               trial = copy_rtx (elt->exp);
5392               elt = elt->next_same_value;
5393               src_elt_cost = MAX_COST;
5394             }
5395
5396           /* We don't normally have an insn matching (set (pc) (pc)), so
5397              check for this separately here.  We will delete such an
5398              insn below.
5399
5400              For other cases such as a table jump or conditional jump
5401              where we know the ultimate target, go ahead and replace the
5402              operand.  While that may not make a valid insn, we will
5403              reemit the jump below (and also insert any necessary
5404              barriers).  */
5405           if (n_sets == 1 && dest == pc_rtx
5406               && (trial == pc_rtx
5407                   || (GET_CODE (trial) == LABEL_REF
5408                       && ! condjump_p (insn))))
5409             {
5410               /* Don't substitute non-local labels, this confuses CFG.  */
5411               if (GET_CODE (trial) == LABEL_REF
5412                   && LABEL_REF_NONLOCAL_P (trial))
5413                 continue;
5414
5415               SET_SRC (sets[i].rtl) = trial;
5416               cse_jumps_altered = 1;
5417               break;
5418             }
5419
5420           /* Look for a substitution that makes a valid insn.  */
5421           else if (validate_change (insn, &SET_SRC (sets[i].rtl), trial, 0))
5422             {
5423               rtx new = canon_reg (SET_SRC (sets[i].rtl), insn);
5424
5425               /* If we just made a substitution inside a libcall, then we
5426                  need to make the same substitution in any notes attached
5427                  to the RETVAL insn.  */
5428               if (libcall_insn
5429                   && (REG_P (sets[i].orig_src)
5430                       || GET_CODE (sets[i].orig_src) == SUBREG
5431                       || MEM_P (sets[i].orig_src)))
5432                 {
5433                   rtx note = find_reg_equal_equiv_note (libcall_insn);
5434                   if (note != 0)
5435                     XEXP (note, 0) = simplify_replace_rtx (XEXP (note, 0),
5436                                                            sets[i].orig_src,
5437                                                            copy_rtx (new));
5438                 }
5439
5440               /* The result of apply_change_group can be ignored; see
5441                  canon_reg.  */
5442
5443               validate_change (insn, &SET_SRC (sets[i].rtl), new, 1);
5444               apply_change_group ();
5445               break;
5446             }
5447
5448           /* If we previously found constant pool entries for
5449              constants and this is a constant, try making a
5450              pool entry.  Put it in src_folded unless we already have done
5451              this since that is where it likely came from.  */
5452
5453           else if (constant_pool_entries_cost
5454                    && CONSTANT_P (trial)
5455                    /* Reject cases that will abort in decode_rtx_const.
5456                       On the alpha when simplifying a switch, we get
5457                       (const (truncate (minus (label_ref) (label_ref)))).  */
5458                    && ! (GET_CODE (trial) == CONST
5459                          && GET_CODE (XEXP (trial, 0)) == TRUNCATE)
5460                    /* Likewise on IA-64, except without the truncate.  */
5461                    && ! (GET_CODE (trial) == CONST
5462                          && GET_CODE (XEXP (trial, 0)) == MINUS
5463                          && GET_CODE (XEXP (XEXP (trial, 0), 0)) == LABEL_REF
5464                          && GET_CODE (XEXP (XEXP (trial, 0), 1)) == LABEL_REF)
5465                    && (src_folded == 0
5466                        || (!MEM_P (src_folded)
5467                            && ! src_folded_force_flag))
5468                    && GET_MODE_CLASS (mode) != MODE_CC
5469                    && mode != VOIDmode)
5470             {
5471               src_folded_force_flag = 1;
5472               src_folded = trial;
5473               src_folded_cost = constant_pool_entries_cost;
5474               src_folded_regcost = constant_pool_entries_regcost;
5475             }
5476         }
5477
5478       src = SET_SRC (sets[i].rtl);
5479
5480       /* In general, it is good to have a SET with SET_SRC == SET_DEST.
5481          However, there is an important exception:  If both are registers
5482          that are not the head of their equivalence class, replace SET_SRC
5483          with the head of the class.  If we do not do this, we will have
5484          both registers live over a portion of the basic block.  This way,
5485          their lifetimes will likely abut instead of overlapping.  */
5486       if (REG_P (dest)
5487           && REGNO_QTY_VALID_P (REGNO (dest)))
5488         {
5489           int dest_q = REG_QTY (REGNO (dest));
5490           struct qty_table_elem *dest_ent = &qty_table[dest_q];
5491
5492           if (dest_ent->mode == GET_MODE (dest)
5493               && dest_ent->first_reg != REGNO (dest)
5494               && REG_P (src) && REGNO (src) == REGNO (dest)
5495               /* Don't do this if the original insn had a hard reg as
5496                  SET_SRC or SET_DEST.  */
5497               && (!REG_P (sets[i].src)
5498                   || REGNO (sets[i].src) >= FIRST_PSEUDO_REGISTER)
5499               && (!REG_P (dest) || REGNO (dest) >= FIRST_PSEUDO_REGISTER))
5500             /* We can't call canon_reg here because it won't do anything if
5501                SRC is a hard register.  */
5502             {
5503               int src_q = REG_QTY (REGNO (src));
5504               struct qty_table_elem *src_ent = &qty_table[src_q];
5505               int first = src_ent->first_reg;
5506               rtx new_src
5507                 = (first >= FIRST_PSEUDO_REGISTER
5508                    ? regno_reg_rtx[first] : gen_rtx_REG (GET_MODE (src), first));
5509
5510               /* We must use validate-change even for this, because this
5511                  might be a special no-op instruction, suitable only to
5512                  tag notes onto.  */
5513               if (validate_change (insn, &SET_SRC (sets[i].rtl), new_src, 0))
5514                 {
5515                   src = new_src;
5516                   /* If we had a constant that is cheaper than what we are now
5517                      setting SRC to, use that constant.  We ignored it when we
5518                      thought we could make this into a no-op.  */
5519                   if (src_const && COST (src_const) < COST (src)
5520                       && validate_change (insn, &SET_SRC (sets[i].rtl),
5521                                           src_const, 0))
5522                     src = src_const;
5523                 }
5524             }
5525         }
5526
5527       /* If we made a change, recompute SRC values.  */
5528       if (src != sets[i].src)
5529         {
5530           cse_altered = 1;
5531           do_not_record = 0;
5532           hash_arg_in_memory = 0;
5533           sets[i].src = src;
5534           sets[i].src_hash = HASH (src, mode);
5535           sets[i].src_volatile = do_not_record;
5536           sets[i].src_in_memory = hash_arg_in_memory;
5537           sets[i].src_elt = lookup (src, sets[i].src_hash, mode);
5538         }
5539
5540       /* If this is a single SET, we are setting a register, and we have an
5541          equivalent constant, we want to add a REG_NOTE.   We don't want
5542          to write a REG_EQUAL note for a constant pseudo since verifying that
5543          that pseudo hasn't been eliminated is a pain.  Such a note also
5544          won't help anything.
5545
5546          Avoid a REG_EQUAL note for (CONST (MINUS (LABEL_REF) (LABEL_REF)))
5547          which can be created for a reference to a compile time computable
5548          entry in a jump table.  */
5549
5550       if (n_sets == 1 && src_const && REG_P (dest)
5551           && !REG_P (src_const)
5552           && ! (GET_CODE (src_const) == CONST
5553                 && GET_CODE (XEXP (src_const, 0)) == MINUS
5554                 && GET_CODE (XEXP (XEXP (src_const, 0), 0)) == LABEL_REF
5555                 && GET_CODE (XEXP (XEXP (src_const, 0), 1)) == LABEL_REF))
5556         {
5557           /* We only want a REG_EQUAL note if src_const != src.  */
5558           if (! rtx_equal_p (src, src_const))
5559             {
5560               /* Make sure that the rtx is not shared.  */
5561               src_const = copy_rtx (src_const);
5562
5563               /* Record the actual constant value in a REG_EQUAL note,
5564                  making a new one if one does not already exist.  */
5565               set_unique_reg_note (insn, REG_EQUAL, src_const);
5566             }
5567         }
5568
5569       /* Now deal with the destination.  */
5570       do_not_record = 0;
5571
5572       /* Look within any SIGN_EXTRACT or ZERO_EXTRACT
5573          to the MEM or REG within it.  */
5574       while (GET_CODE (dest) == SIGN_EXTRACT
5575              || GET_CODE (dest) == ZERO_EXTRACT
5576              || GET_CODE (dest) == SUBREG
5577              || GET_CODE (dest) == STRICT_LOW_PART)
5578         dest = XEXP (dest, 0);
5579
5580       sets[i].inner_dest = dest;
5581
5582       if (MEM_P (dest))
5583         {
5584 #ifdef PUSH_ROUNDING
5585           /* Stack pushes invalidate the stack pointer.  */
5586           rtx addr = XEXP (dest, 0);
5587           if (GET_RTX_CLASS (GET_CODE (addr)) == RTX_AUTOINC
5588               && XEXP (addr, 0) == stack_pointer_rtx)
5589             invalidate (stack_pointer_rtx, Pmode);
5590 #endif
5591           dest = fold_rtx (dest, insn);
5592         }
5593
5594       /* Compute the hash code of the destination now,
5595          before the effects of this instruction are recorded,
5596          since the register values used in the address computation
5597          are those before this instruction.  */
5598       sets[i].dest_hash = HASH (dest, mode);
5599
5600       /* Don't enter a bit-field in the hash table
5601          because the value in it after the store
5602          may not equal what was stored, due to truncation.  */
5603
5604       if (GET_CODE (SET_DEST (sets[i].rtl)) == ZERO_EXTRACT
5605           || GET_CODE (SET_DEST (sets[i].rtl)) == SIGN_EXTRACT)
5606         {
5607           rtx width = XEXP (SET_DEST (sets[i].rtl), 1);
5608
5609           if (src_const != 0 && GET_CODE (src_const) == CONST_INT
5610               && GET_CODE (width) == CONST_INT
5611               && INTVAL (width) < HOST_BITS_PER_WIDE_INT
5612               && ! (INTVAL (src_const)
5613                     & ((HOST_WIDE_INT) (-1) << INTVAL (width))))
5614             /* Exception: if the value is constant,
5615                and it won't be truncated, record it.  */
5616             ;
5617           else
5618             {
5619               /* This is chosen so that the destination will be invalidated
5620                  but no new value will be recorded.
5621                  We must invalidate because sometimes constant
5622                  values can be recorded for bitfields.  */
5623               sets[i].src_elt = 0;
5624               sets[i].src_volatile = 1;
5625               src_eqv = 0;
5626               src_eqv_elt = 0;
5627             }
5628         }
5629
5630       /* If only one set in a JUMP_INSN and it is now a no-op, we can delete
5631          the insn.  */
5632       else if (n_sets == 1 && dest == pc_rtx && src == pc_rtx)
5633         {
5634           /* One less use of the label this insn used to jump to.  */
5635           delete_insn (insn);
5636           cse_jumps_altered = 1;
5637           /* No more processing for this set.  */
5638           sets[i].rtl = 0;
5639         }
5640
5641       /* If this SET is now setting PC to a label, we know it used to
5642          be a conditional or computed branch.  */
5643       else if (dest == pc_rtx && GET_CODE (src) == LABEL_REF
5644                && !LABEL_REF_NONLOCAL_P (src))
5645         {
5646           /* Now emit a BARRIER after the unconditional jump.  */
5647           if (NEXT_INSN (insn) == 0
5648               || !BARRIER_P (NEXT_INSN (insn)))
5649             emit_barrier_after (insn);
5650
5651           /* We reemit the jump in as many cases as possible just in
5652              case the form of an unconditional jump is significantly
5653              different than a computed jump or conditional jump.
5654
5655              If this insn has multiple sets, then reemitting the
5656              jump is nontrivial.  So instead we just force rerecognition
5657              and hope for the best.  */
5658           if (n_sets == 1)
5659             {
5660               rtx new, note;
5661
5662               new = emit_jump_insn_after (gen_jump (XEXP (src, 0)), insn);
5663               JUMP_LABEL (new) = XEXP (src, 0);
5664               LABEL_NUSES (XEXP (src, 0))++;
5665
5666               /* Make sure to copy over REG_NON_LOCAL_GOTO.  */
5667               note = find_reg_note (insn, REG_NON_LOCAL_GOTO, 0);
5668               if (note)
5669                 {
5670                   XEXP (note, 1) = NULL_RTX;
5671                   REG_NOTES (new) = note;
5672                 }
5673
5674               delete_insn (insn);
5675               insn = new;
5676
5677               /* Now emit a BARRIER after the unconditional jump.  */
5678               if (NEXT_INSN (insn) == 0
5679                   || !BARRIER_P (NEXT_INSN (insn)))
5680                 emit_barrier_after (insn);
5681             }
5682           else
5683             INSN_CODE (insn) = -1;
5684
5685           /* Do not bother deleting any unreachable code,
5686              let jump/flow do that.  */
5687
5688           cse_jumps_altered = 1;
5689           sets[i].rtl = 0;
5690         }
5691
5692       /* If destination is volatile, invalidate it and then do no further
5693          processing for this assignment.  */
5694
5695       else if (do_not_record)
5696         {
5697           if (REG_P (dest) || GET_CODE (dest) == SUBREG)
5698             invalidate (dest, VOIDmode);
5699           else if (MEM_P (dest))
5700             invalidate (dest, VOIDmode);
5701           else if (GET_CODE (dest) == STRICT_LOW_PART
5702                    || GET_CODE (dest) == ZERO_EXTRACT)
5703             invalidate (XEXP (dest, 0), GET_MODE (dest));
5704           sets[i].rtl = 0;
5705         }
5706
5707       if (sets[i].rtl != 0 && dest != SET_DEST (sets[i].rtl))
5708         sets[i].dest_hash = HASH (SET_DEST (sets[i].rtl), mode);
5709
5710 #ifdef HAVE_cc0
5711       /* If setting CC0, record what it was set to, or a constant, if it
5712          is equivalent to a constant.  If it is being set to a floating-point
5713          value, make a COMPARE with the appropriate constant of 0.  If we
5714          don't do this, later code can interpret this as a test against
5715          const0_rtx, which can cause problems if we try to put it into an
5716          insn as a floating-point operand.  */
5717       if (dest == cc0_rtx)
5718         {
5719           this_insn_cc0 = src_const && mode != VOIDmode ? src_const : src;
5720           this_insn_cc0_mode = mode;
5721           if (FLOAT_MODE_P (mode))
5722             this_insn_cc0 = gen_rtx_COMPARE (VOIDmode, this_insn_cc0,
5723                                              CONST0_RTX (mode));
5724         }
5725 #endif
5726     }
5727
5728   /* Now enter all non-volatile source expressions in the hash table
5729      if they are not already present.
5730      Record their equivalence classes in src_elt.
5731      This way we can insert the corresponding destinations into
5732      the same classes even if the actual sources are no longer in them
5733      (having been invalidated).  */
5734
5735   if (src_eqv && src_eqv_elt == 0 && sets[0].rtl != 0 && ! src_eqv_volatile
5736       && ! rtx_equal_p (src_eqv, SET_DEST (sets[0].rtl)))
5737     {
5738       struct table_elt *elt;
5739       struct table_elt *classp = sets[0].src_elt;
5740       rtx dest = SET_DEST (sets[0].rtl);
5741       enum machine_mode eqvmode = GET_MODE (dest);
5742
5743       if (GET_CODE (dest) == STRICT_LOW_PART)
5744         {
5745           eqvmode = GET_MODE (SUBREG_REG (XEXP (dest, 0)));
5746           classp = 0;
5747         }
5748       if (insert_regs (src_eqv, classp, 0))
5749         {
5750           rehash_using_reg (src_eqv);
5751           src_eqv_hash = HASH (src_eqv, eqvmode);
5752         }
5753       elt = insert (src_eqv, classp, src_eqv_hash, eqvmode);
5754       elt->in_memory = src_eqv_in_memory;
5755       src_eqv_elt = elt;
5756
5757       /* Check to see if src_eqv_elt is the same as a set source which
5758          does not yet have an elt, and if so set the elt of the set source
5759          to src_eqv_elt.  */
5760       for (i = 0; i < n_sets; i++)
5761         if (sets[i].rtl && sets[i].src_elt == 0
5762             && rtx_equal_p (SET_SRC (sets[i].rtl), src_eqv))
5763           sets[i].src_elt = src_eqv_elt;
5764     }
5765
5766   for (i = 0; i < n_sets; i++)
5767     if (sets[i].rtl && ! sets[i].src_volatile
5768         && ! rtx_equal_p (SET_SRC (sets[i].rtl), SET_DEST (sets[i].rtl)))
5769       {
5770         if (GET_CODE (SET_DEST (sets[i].rtl)) == STRICT_LOW_PART)
5771           {
5772             /* REG_EQUAL in setting a STRICT_LOW_PART
5773                gives an equivalent for the entire destination register,
5774                not just for the subreg being stored in now.
5775                This is a more interesting equivalence, so we arrange later
5776                to treat the entire reg as the destination.  */
5777             sets[i].src_elt = src_eqv_elt;
5778             sets[i].src_hash = src_eqv_hash;
5779           }
5780         else
5781           {
5782             /* Insert source and constant equivalent into hash table, if not
5783                already present.  */
5784             struct table_elt *classp = src_eqv_elt;
5785             rtx src = sets[i].src;
5786             rtx dest = SET_DEST (sets[i].rtl);
5787             enum machine_mode mode
5788               = GET_MODE (src) == VOIDmode ? GET_MODE (dest) : GET_MODE (src);
5789
5790             /* It's possible that we have a source value known to be
5791                constant but don't have a REG_EQUAL note on the insn.
5792                Lack of a note will mean src_eqv_elt will be NULL.  This
5793                can happen where we've generated a SUBREG to access a
5794                CONST_INT that is already in a register in a wider mode.
5795                Ensure that the source expression is put in the proper
5796                constant class.  */
5797             if (!classp)
5798               classp = sets[i].src_const_elt;
5799
5800             if (sets[i].src_elt == 0)
5801               {
5802                 /* Don't put a hard register source into the table if this is
5803                    the last insn of a libcall.  In this case, we only need
5804                    to put src_eqv_elt in src_elt.  */
5805                 if (! find_reg_note (insn, REG_RETVAL, NULL_RTX))
5806                   {
5807                     struct table_elt *elt;
5808
5809                     /* Note that these insert_regs calls cannot remove
5810                        any of the src_elt's, because they would have failed to
5811                        match if not still valid.  */
5812                     if (insert_regs (src, classp, 0))
5813                       {
5814                         rehash_using_reg (src);
5815                         sets[i].src_hash = HASH (src, mode);
5816                       }
5817                     elt = insert (src, classp, sets[i].src_hash, mode);
5818                     elt->in_memory = sets[i].src_in_memory;
5819                     sets[i].src_elt = classp = elt;
5820                   }
5821                 else
5822                   sets[i].src_elt = classp;
5823               }
5824             if (sets[i].src_const && sets[i].src_const_elt == 0
5825                 && src != sets[i].src_const
5826                 && ! rtx_equal_p (sets[i].src_const, src))
5827               sets[i].src_elt = insert (sets[i].src_const, classp,
5828                                         sets[i].src_const_hash, mode);
5829           }
5830       }
5831     else if (sets[i].src_elt == 0)
5832       /* If we did not insert the source into the hash table (e.g., it was
5833          volatile), note the equivalence class for the REG_EQUAL value, if any,
5834          so that the destination goes into that class.  */
5835       sets[i].src_elt = src_eqv_elt;
5836
5837   invalidate_from_clobbers (x);
5838
5839   /* Some registers are invalidated by subroutine calls.  Memory is
5840      invalidated by non-constant calls.  */
5841
5842   if (CALL_P (insn))
5843     {
5844       if (! CONST_OR_PURE_CALL_P (insn))
5845         invalidate_memory ();
5846       invalidate_for_call ();
5847     }
5848
5849   /* Now invalidate everything set by this instruction.
5850      If a SUBREG or other funny destination is being set,
5851      sets[i].rtl is still nonzero, so here we invalidate the reg
5852      a part of which is being set.  */
5853
5854   for (i = 0; i < n_sets; i++)
5855     if (sets[i].rtl)
5856       {
5857         /* We can't use the inner dest, because the mode associated with
5858            a ZERO_EXTRACT is significant.  */
5859         rtx dest = SET_DEST (sets[i].rtl);
5860
5861         /* Needed for registers to remove the register from its
5862            previous quantity's chain.
5863            Needed for memory if this is a nonvarying address, unless
5864            we have just done an invalidate_memory that covers even those.  */
5865         if (REG_P (dest) || GET_CODE (dest) == SUBREG)
5866           invalidate (dest, VOIDmode);
5867         else if (MEM_P (dest))
5868           invalidate (dest, VOIDmode);
5869         else if (GET_CODE (dest) == STRICT_LOW_PART
5870                  || GET_CODE (dest) == ZERO_EXTRACT)
5871           invalidate (XEXP (dest, 0), GET_MODE (dest));
5872       }
5873
5874   /* A volatile ASM invalidates everything.  */
5875   if (NONJUMP_INSN_P (insn)
5876       && GET_CODE (PATTERN (insn)) == ASM_OPERANDS
5877       && MEM_VOLATILE_P (PATTERN (insn)))
5878     flush_hash_table ();
5879
5880   /* Make sure registers mentioned in destinations
5881      are safe for use in an expression to be inserted.
5882      This removes from the hash table
5883      any invalid entry that refers to one of these registers.
5884
5885      We don't care about the return value from mention_regs because
5886      we are going to hash the SET_DEST values unconditionally.  */
5887
5888   for (i = 0; i < n_sets; i++)
5889     {
5890       if (sets[i].rtl)
5891         {
5892           rtx x = SET_DEST (sets[i].rtl);
5893
5894           if (!REG_P (x))
5895             mention_regs (x);
5896           else
5897             {
5898               /* We used to rely on all references to a register becoming
5899                  inaccessible when a register changes to a new quantity,
5900                  since that changes the hash code.  However, that is not
5901                  safe, since after HASH_SIZE new quantities we get a
5902                  hash 'collision' of a register with its own invalid
5903                  entries.  And since SUBREGs have been changed not to
5904                  change their hash code with the hash code of the register,
5905                  it wouldn't work any longer at all.  So we have to check
5906                  for any invalid references lying around now.
5907                  This code is similar to the REG case in mention_regs,
5908                  but it knows that reg_tick has been incremented, and
5909                  it leaves reg_in_table as -1 .  */
5910               unsigned int regno = REGNO (x);
5911               unsigned int endregno
5912                 = regno + (regno >= FIRST_PSEUDO_REGISTER ? 1
5913                            : hard_regno_nregs[regno][GET_MODE (x)]);
5914               unsigned int i;
5915
5916               for (i = regno; i < endregno; i++)
5917                 {
5918                   if (REG_IN_TABLE (i) >= 0)
5919                     {
5920                       remove_invalid_refs (i);
5921                       REG_IN_TABLE (i) = -1;
5922                     }
5923                 }
5924             }
5925         }
5926     }
5927
5928   /* We may have just removed some of the src_elt's from the hash table.
5929      So replace each one with the current head of the same class.  */
5930
5931   for (i = 0; i < n_sets; i++)
5932     if (sets[i].rtl)
5933       {
5934         if (sets[i].src_elt && sets[i].src_elt->first_same_value == 0)
5935           /* If elt was removed, find current head of same class,
5936              or 0 if nothing remains of that class.  */
5937           {
5938             struct table_elt *elt = sets[i].src_elt;
5939
5940             while (elt && elt->prev_same_value)
5941               elt = elt->prev_same_value;
5942
5943             while (elt && elt->first_same_value == 0)
5944               elt = elt->next_same_value;
5945             sets[i].src_elt = elt ? elt->first_same_value : 0;
5946           }
5947       }
5948
5949   /* Now insert the destinations into their equivalence classes.  */
5950
5951   for (i = 0; i < n_sets; i++)
5952     if (sets[i].rtl)
5953       {
5954         rtx dest = SET_DEST (sets[i].rtl);
5955         struct table_elt *elt;
5956
5957         /* Don't record value if we are not supposed to risk allocating
5958            floating-point values in registers that might be wider than
5959            memory.  */
5960         if ((flag_float_store
5961              && MEM_P (dest)
5962              && FLOAT_MODE_P (GET_MODE (dest)))
5963             /* Don't record BLKmode values, because we don't know the
5964                size of it, and can't be sure that other BLKmode values
5965                have the same or smaller size.  */
5966             || GET_MODE (dest) == BLKmode
5967             /* Don't record values of destinations set inside a libcall block
5968                since we might delete the libcall.  Things should have been set
5969                up so we won't want to reuse such a value, but we play it safe
5970                here.  */
5971             || libcall_insn
5972             /* If we didn't put a REG_EQUAL value or a source into the hash
5973                table, there is no point is recording DEST.  */
5974             || sets[i].src_elt == 0
5975             /* If DEST is a paradoxical SUBREG and SRC is a ZERO_EXTEND
5976                or SIGN_EXTEND, don't record DEST since it can cause
5977                some tracking to be wrong.
5978
5979                ??? Think about this more later.  */
5980             || (GET_CODE (dest) == SUBREG
5981                 && (GET_MODE_SIZE (GET_MODE (dest))
5982                     > GET_MODE_SIZE (GET_MODE (SUBREG_REG (dest))))
5983                 && (GET_CODE (sets[i].src) == SIGN_EXTEND
5984                     || GET_CODE (sets[i].src) == ZERO_EXTEND)))
5985           continue;
5986
5987         /* STRICT_LOW_PART isn't part of the value BEING set,
5988            and neither is the SUBREG inside it.
5989            Note that in this case SETS[I].SRC_ELT is really SRC_EQV_ELT.  */
5990         if (GET_CODE (dest) == STRICT_LOW_PART)
5991           dest = SUBREG_REG (XEXP (dest, 0));
5992
5993         if (REG_P (dest) || GET_CODE (dest) == SUBREG)
5994           /* Registers must also be inserted into chains for quantities.  */
5995           if (insert_regs (dest, sets[i].src_elt, 1))
5996             {
5997               /* If `insert_regs' changes something, the hash code must be
5998                  recalculated.  */
5999               rehash_using_reg (dest);
6000               sets[i].dest_hash = HASH (dest, GET_MODE (dest));
6001             }
6002
6003         elt = insert (dest, sets[i].src_elt,
6004                       sets[i].dest_hash, GET_MODE (dest));
6005
6006         elt->in_memory = (MEM_P (sets[i].inner_dest)
6007                           && !MEM_READONLY_P (sets[i].inner_dest));
6008
6009         /* If we have (set (subreg:m1 (reg:m2 foo) 0) (bar:m1)), M1 is no
6010            narrower than M2, and both M1 and M2 are the same number of words,
6011            we are also doing (set (reg:m2 foo) (subreg:m2 (bar:m1) 0)) so
6012            make that equivalence as well.
6013
6014            However, BAR may have equivalences for which gen_lowpart
6015            will produce a simpler value than gen_lowpart applied to
6016            BAR (e.g., if BAR was ZERO_EXTENDed from M2), so we will scan all
6017            BAR's equivalences.  If we don't get a simplified form, make
6018            the SUBREG.  It will not be used in an equivalence, but will
6019            cause two similar assignments to be detected.
6020
6021            Note the loop below will find SUBREG_REG (DEST) since we have
6022            already entered SRC and DEST of the SET in the table.  */
6023
6024         if (GET_CODE (dest) == SUBREG
6025             && (((GET_MODE_SIZE (GET_MODE (SUBREG_REG (dest))) - 1)
6026                  / UNITS_PER_WORD)
6027                 == (GET_MODE_SIZE (GET_MODE (dest)) - 1) / UNITS_PER_WORD)
6028             && (GET_MODE_SIZE (GET_MODE (dest))
6029                 >= GET_MODE_SIZE (GET_MODE (SUBREG_REG (dest))))
6030             && sets[i].src_elt != 0)
6031           {
6032             enum machine_mode new_mode = GET_MODE (SUBREG_REG (dest));
6033             struct table_elt *elt, *classp = 0;
6034
6035             for (elt = sets[i].src_elt->first_same_value; elt;
6036                  elt = elt->next_same_value)
6037               {
6038                 rtx new_src = 0;
6039                 unsigned src_hash;
6040                 struct table_elt *src_elt;
6041                 int byte = 0;
6042
6043                 /* Ignore invalid entries.  */
6044                 if (!REG_P (elt->exp)
6045                     && ! exp_equiv_p (elt->exp, elt->exp, 1, false))
6046                   continue;
6047
6048                 /* We may have already been playing subreg games.  If the
6049                    mode is already correct for the destination, use it.  */
6050                 if (GET_MODE (elt->exp) == new_mode)
6051                   new_src = elt->exp;
6052                 else
6053                   {
6054                     /* Calculate big endian correction for the SUBREG_BYTE.
6055                        We have already checked that M1 (GET_MODE (dest))
6056                        is not narrower than M2 (new_mode).  */
6057                     if (BYTES_BIG_ENDIAN)
6058                       byte = (GET_MODE_SIZE (GET_MODE (dest))
6059                               - GET_MODE_SIZE (new_mode));
6060
6061                     new_src = simplify_gen_subreg (new_mode, elt->exp,
6062                                                    GET_MODE (dest), byte);
6063                   }
6064
6065                 /* The call to simplify_gen_subreg fails if the value
6066                    is VOIDmode, yet we can't do any simplification, e.g.
6067                    for EXPR_LISTs denoting function call results.
6068                    It is invalid to construct a SUBREG with a VOIDmode
6069                    SUBREG_REG, hence a zero new_src means we can't do
6070                    this substitution.  */
6071                 if (! new_src)
6072                   continue;
6073
6074                 src_hash = HASH (new_src, new_mode);
6075                 src_elt = lookup (new_src, src_hash, new_mode);
6076
6077                 /* Put the new source in the hash table is if isn't
6078                    already.  */
6079                 if (src_elt == 0)
6080                   {
6081                     if (insert_regs (new_src, classp, 0))
6082                       {
6083                         rehash_using_reg (new_src);
6084                         src_hash = HASH (new_src, new_mode);
6085                       }
6086                     src_elt = insert (new_src, classp, src_hash, new_mode);
6087                     src_elt->in_memory = elt->in_memory;
6088                   }
6089                 else if (classp && classp != src_elt->first_same_value)
6090                   /* Show that two things that we've seen before are
6091                      actually the same.  */
6092                   merge_equiv_classes (src_elt, classp);
6093
6094                 classp = src_elt->first_same_value;
6095                 /* Ignore invalid entries.  */
6096                 while (classp
6097                        && !REG_P (classp->exp)
6098                        && ! exp_equiv_p (classp->exp, classp->exp, 1, false))
6099                   classp = classp->next_same_value;
6100               }
6101           }
6102       }
6103
6104   /* Special handling for (set REG0 REG1) where REG0 is the
6105      "cheapest", cheaper than REG1.  After cse, REG1 will probably not
6106      be used in the sequel, so (if easily done) change this insn to
6107      (set REG1 REG0) and replace REG1 with REG0 in the previous insn
6108      that computed their value.  Then REG1 will become a dead store
6109      and won't cloud the situation for later optimizations.
6110
6111      Do not make this change if REG1 is a hard register, because it will
6112      then be used in the sequel and we may be changing a two-operand insn
6113      into a three-operand insn.
6114
6115      Also do not do this if we are operating on a copy of INSN.
6116
6117      Also don't do this if INSN ends a libcall; this would cause an unrelated
6118      register to be set in the middle of a libcall, and we then get bad code
6119      if the libcall is deleted.  */
6120
6121   if (n_sets == 1 && sets[0].rtl && REG_P (SET_DEST (sets[0].rtl))
6122       && NEXT_INSN (PREV_INSN (insn)) == insn
6123       && REG_P (SET_SRC (sets[0].rtl))
6124       && REGNO (SET_SRC (sets[0].rtl)) >= FIRST_PSEUDO_REGISTER
6125       && REGNO_QTY_VALID_P (REGNO (SET_SRC (sets[0].rtl))))
6126     {
6127       int src_q = REG_QTY (REGNO (SET_SRC (sets[0].rtl)));
6128       struct qty_table_elem *src_ent = &qty_table[src_q];
6129
6130       if ((src_ent->first_reg == REGNO (SET_DEST (sets[0].rtl)))
6131           && ! find_reg_note (insn, REG_RETVAL, NULL_RTX))
6132         {
6133           rtx prev = insn;
6134           /* Scan for the previous nonnote insn, but stop at a basic
6135              block boundary.  */
6136           do
6137             {
6138               prev = PREV_INSN (prev);
6139             }
6140           while (prev && NOTE_P (prev)
6141                  && NOTE_LINE_NUMBER (prev) != NOTE_INSN_BASIC_BLOCK);
6142
6143           /* Do not swap the registers around if the previous instruction
6144              attaches a REG_EQUIV note to REG1.
6145
6146              ??? It's not entirely clear whether we can transfer a REG_EQUIV
6147              from the pseudo that originally shadowed an incoming argument
6148              to another register.  Some uses of REG_EQUIV might rely on it
6149              being attached to REG1 rather than REG2.
6150
6151              This section previously turned the REG_EQUIV into a REG_EQUAL
6152              note.  We cannot do that because REG_EQUIV may provide an
6153              uninitialized stack slot when REG_PARM_STACK_SPACE is used.  */
6154
6155           if (prev != 0 && NONJUMP_INSN_P (prev)
6156               && GET_CODE (PATTERN (prev)) == SET
6157               && SET_DEST (PATTERN (prev)) == SET_SRC (sets[0].rtl)
6158               && ! find_reg_note (prev, REG_EQUIV, NULL_RTX))
6159             {
6160               rtx dest = SET_DEST (sets[0].rtl);
6161               rtx src = SET_SRC (sets[0].rtl);
6162               rtx note;
6163
6164               validate_change (prev, &SET_DEST (PATTERN (prev)), dest, 1);
6165               validate_change (insn, &SET_DEST (sets[0].rtl), src, 1);
6166               validate_change (insn, &SET_SRC (sets[0].rtl), dest, 1);
6167               apply_change_group ();
6168
6169               /* If INSN has a REG_EQUAL note, and this note mentions
6170                  REG0, then we must delete it, because the value in
6171                  REG0 has changed.  If the note's value is REG1, we must
6172                  also delete it because that is now this insn's dest.  */
6173               note = find_reg_note (insn, REG_EQUAL, NULL_RTX);
6174               if (note != 0
6175                   && (reg_mentioned_p (dest, XEXP (note, 0))
6176                       || rtx_equal_p (src, XEXP (note, 0))))
6177                 remove_note (insn, note);
6178             }
6179         }
6180     }
6181
6182   /* If this is a conditional jump insn, record any known equivalences due to
6183      the condition being tested.  */
6184
6185   if (JUMP_P (insn)
6186       && n_sets == 1 && GET_CODE (x) == SET
6187       && GET_CODE (SET_SRC (x)) == IF_THEN_ELSE)
6188     record_jump_equiv (insn, 0);
6189
6190 #ifdef HAVE_cc0
6191   /* If the previous insn set CC0 and this insn no longer references CC0,
6192      delete the previous insn.  Here we use the fact that nothing expects CC0
6193      to be valid over an insn, which is true until the final pass.  */
6194   if (prev_insn && NONJUMP_INSN_P (prev_insn)
6195       && (tem = single_set (prev_insn)) != 0
6196       && SET_DEST (tem) == cc0_rtx
6197       && ! reg_mentioned_p (cc0_rtx, x))
6198     delete_insn (prev_insn);
6199
6200   prev_insn_cc0 = this_insn_cc0;
6201   prev_insn_cc0_mode = this_insn_cc0_mode;
6202   prev_insn = insn;
6203 #endif
6204 }
6205 \f
6206 /* Remove from the hash table all expressions that reference memory.  */
6207
6208 static void
6209 invalidate_memory (void)
6210 {
6211   int i;
6212   struct table_elt *p, *next;
6213
6214   for (i = 0; i < HASH_SIZE; i++)
6215     for (p = table[i]; p; p = next)
6216       {
6217         next = p->next_same_hash;
6218         if (p->in_memory)
6219           remove_from_table (p, i);
6220       }
6221 }
6222
6223 /* If ADDR is an address that implicitly affects the stack pointer, return
6224    1 and update the register tables to show the effect.  Else, return 0.  */
6225
6226 static int
6227 addr_affects_sp_p (rtx addr)
6228 {
6229   if (GET_RTX_CLASS (GET_CODE (addr)) == RTX_AUTOINC
6230       && REG_P (XEXP (addr, 0))
6231       && REGNO (XEXP (addr, 0)) == STACK_POINTER_REGNUM)
6232     {
6233       if (REG_TICK (STACK_POINTER_REGNUM) >= 0)
6234         {
6235           REG_TICK (STACK_POINTER_REGNUM)++;
6236           /* Is it possible to use a subreg of SP?  */
6237           SUBREG_TICKED (STACK_POINTER_REGNUM) = -1;
6238         }
6239
6240       /* This should be *very* rare.  */
6241       if (TEST_HARD_REG_BIT (hard_regs_in_table, STACK_POINTER_REGNUM))
6242         invalidate (stack_pointer_rtx, VOIDmode);
6243
6244       return 1;
6245     }
6246
6247   return 0;
6248 }
6249
6250 /* Perform invalidation on the basis of everything about an insn
6251    except for invalidating the actual places that are SET in it.
6252    This includes the places CLOBBERed, and anything that might
6253    alias with something that is SET or CLOBBERed.
6254
6255    X is the pattern of the insn.  */
6256
6257 static void
6258 invalidate_from_clobbers (rtx x)
6259 {
6260   if (GET_CODE (x) == CLOBBER)
6261     {
6262       rtx ref = XEXP (x, 0);
6263       if (ref)
6264         {
6265           if (REG_P (ref) || GET_CODE (ref) == SUBREG
6266               || MEM_P (ref))
6267             invalidate (ref, VOIDmode);
6268           else if (GET_CODE (ref) == STRICT_LOW_PART
6269                    || GET_CODE (ref) == ZERO_EXTRACT)
6270             invalidate (XEXP (ref, 0), GET_MODE (ref));
6271         }
6272     }
6273   else if (GET_CODE (x) == PARALLEL)
6274     {
6275       int i;
6276       for (i = XVECLEN (x, 0) - 1; i >= 0; i--)
6277         {
6278           rtx y = XVECEXP (x, 0, i);
6279           if (GET_CODE (y) == CLOBBER)
6280             {
6281               rtx ref = XEXP (y, 0);
6282               if (REG_P (ref) || GET_CODE (ref) == SUBREG
6283                   || MEM_P (ref))
6284                 invalidate (ref, VOIDmode);
6285               else if (GET_CODE (ref) == STRICT_LOW_PART
6286                        || GET_CODE (ref) == ZERO_EXTRACT)
6287                 invalidate (XEXP (ref, 0), GET_MODE (ref));
6288             }
6289         }
6290     }
6291 }
6292 \f
6293 /* Process X, part of the REG_NOTES of an insn.  Look at any REG_EQUAL notes
6294    and replace any registers in them with either an equivalent constant
6295    or the canonical form of the register.  If we are inside an address,
6296    only do this if the address remains valid.
6297
6298    OBJECT is 0 except when within a MEM in which case it is the MEM.
6299
6300    Return the replacement for X.  */
6301
6302 static rtx
6303 cse_process_notes (rtx x, rtx object)
6304 {
6305   enum rtx_code code = GET_CODE (x);
6306   const char *fmt = GET_RTX_FORMAT (code);
6307   int i;
6308
6309   switch (code)
6310     {
6311     case CONST_INT:
6312     case CONST:
6313     case SYMBOL_REF:
6314     case LABEL_REF:
6315     case CONST_DOUBLE:
6316     case CONST_VECTOR:
6317     case PC:
6318     case CC0:
6319     case LO_SUM:
6320       return x;
6321
6322     case MEM:
6323       validate_change (x, &XEXP (x, 0),
6324                        cse_process_notes (XEXP (x, 0), x), 0);
6325       return x;
6326
6327     case EXPR_LIST:
6328     case INSN_LIST:
6329       if (REG_NOTE_KIND (x) == REG_EQUAL)
6330         XEXP (x, 0) = cse_process_notes (XEXP (x, 0), NULL_RTX);
6331       if (XEXP (x, 1))
6332         XEXP (x, 1) = cse_process_notes (XEXP (x, 1), NULL_RTX);
6333       return x;
6334
6335     case SIGN_EXTEND:
6336     case ZERO_EXTEND:
6337     case SUBREG:
6338       {
6339         rtx new = cse_process_notes (XEXP (x, 0), object);
6340         /* We don't substitute VOIDmode constants into these rtx,
6341            since they would impede folding.  */
6342         if (GET_MODE (new) != VOIDmode)
6343           validate_change (object, &XEXP (x, 0), new, 0);
6344         return x;
6345       }
6346
6347     case REG:
6348       i = REG_QTY (REGNO (x));
6349
6350       /* Return a constant or a constant register.  */
6351       if (REGNO_QTY_VALID_P (REGNO (x)))
6352         {
6353           struct qty_table_elem *ent = &qty_table[i];
6354
6355           if (ent->const_rtx != NULL_RTX
6356               && (CONSTANT_P (ent->const_rtx)
6357                   || REG_P (ent->const_rtx)))
6358             {
6359               rtx new = gen_lowpart (GET_MODE (x), ent->const_rtx);
6360               if (new)
6361                 return new;
6362             }
6363         }
6364
6365       /* Otherwise, canonicalize this register.  */
6366       return canon_reg (x, NULL_RTX);
6367
6368     default:
6369       break;
6370     }
6371
6372   for (i = 0; i < GET_RTX_LENGTH (code); i++)
6373     if (fmt[i] == 'e')
6374       validate_change (object, &XEXP (x, i),
6375                        cse_process_notes (XEXP (x, i), object), 0);
6376
6377   return x;
6378 }
6379 \f
6380 /* Process one SET of an insn that was skipped.  We ignore CLOBBERs
6381    since they are done elsewhere.  This function is called via note_stores.  */
6382
6383 static void
6384 invalidate_skipped_set (rtx dest, rtx set, void *data ATTRIBUTE_UNUSED)
6385 {
6386   enum rtx_code code = GET_CODE (dest);
6387
6388   if (code == MEM
6389       && ! addr_affects_sp_p (dest)     /* If this is not a stack push ...  */
6390       /* There are times when an address can appear varying and be a PLUS
6391          during this scan when it would be a fixed address were we to know
6392          the proper equivalences.  So invalidate all memory if there is
6393          a BLKmode or nonscalar memory reference or a reference to a
6394          variable address.  */
6395       && (MEM_IN_STRUCT_P (dest) || GET_MODE (dest) == BLKmode
6396           || cse_rtx_varies_p (XEXP (dest, 0), 0)))
6397     {
6398       invalidate_memory ();
6399       return;
6400     }
6401
6402   if (GET_CODE (set) == CLOBBER
6403       || CC0_P (dest)
6404       || dest == pc_rtx)
6405     return;
6406
6407   if (code == STRICT_LOW_PART || code == ZERO_EXTRACT)
6408     invalidate (XEXP (dest, 0), GET_MODE (dest));
6409   else if (code == REG || code == SUBREG || code == MEM)
6410     invalidate (dest, VOIDmode);
6411 }
6412
6413 /* Invalidate all insns from START up to the end of the function or the
6414    next label.  This called when we wish to CSE around a block that is
6415    conditionally executed.  */
6416
6417 static void
6418 invalidate_skipped_block (rtx start)
6419 {
6420   rtx insn;
6421
6422   for (insn = start; insn && !LABEL_P (insn);
6423        insn = NEXT_INSN (insn))
6424     {
6425       if (! INSN_P (insn))
6426         continue;
6427
6428       if (CALL_P (insn))
6429         {
6430           if (! CONST_OR_PURE_CALL_P (insn))
6431             invalidate_memory ();
6432           invalidate_for_call ();
6433         }
6434
6435       invalidate_from_clobbers (PATTERN (insn));
6436       note_stores (PATTERN (insn), invalidate_skipped_set, NULL);
6437     }
6438 }
6439 \f
6440 /* Find the end of INSN's basic block and return its range,
6441    the total number of SETs in all the insns of the block, the last insn of the
6442    block, and the branch path.
6443
6444    The branch path indicates which branches should be followed.  If a nonzero
6445    path size is specified, the block should be rescanned and a different set
6446    of branches will be taken.  The branch path is only used if
6447    FLAG_CSE_FOLLOW_JUMPS or FLAG_CSE_SKIP_BLOCKS is nonzero.
6448
6449    DATA is a pointer to a struct cse_basic_block_data, defined below, that is
6450    used to describe the block.  It is filled in with the information about
6451    the current block.  The incoming structure's branch path, if any, is used
6452    to construct the output branch path.  */
6453
6454 static void
6455 cse_end_of_basic_block (rtx insn, struct cse_basic_block_data *data,
6456                         int follow_jumps, int skip_blocks)
6457 {
6458   rtx p = insn, q;
6459   int nsets = 0;
6460   int low_cuid = INSN_CUID (insn), high_cuid = INSN_CUID (insn);
6461   rtx next = INSN_P (insn) ? insn : next_real_insn (insn);
6462   int path_size = data->path_size;
6463   int path_entry = 0;
6464   int i;
6465
6466   /* Update the previous branch path, if any.  If the last branch was
6467      previously PATH_TAKEN, mark it PATH_NOT_TAKEN.
6468      If it was previously PATH_NOT_TAKEN,
6469      shorten the path by one and look at the previous branch.  We know that
6470      at least one branch must have been taken if PATH_SIZE is nonzero.  */
6471   while (path_size > 0)
6472     {
6473       if (data->path[path_size - 1].status != PATH_NOT_TAKEN)
6474         {
6475           data->path[path_size - 1].status = PATH_NOT_TAKEN;
6476           break;
6477         }
6478       else
6479         path_size--;
6480     }
6481
6482   /* If the first instruction is marked with QImode, that means we've
6483      already processed this block.  Our caller will look at DATA->LAST
6484      to figure out where to go next.  We want to return the next block
6485      in the instruction stream, not some branched-to block somewhere
6486      else.  We accomplish this by pretending our called forbid us to
6487      follow jumps, or skip blocks.  */
6488   if (GET_MODE (insn) == QImode)
6489     follow_jumps = skip_blocks = 0;
6490
6491   /* Scan to end of this basic block.  */
6492   while (p && !LABEL_P (p))
6493     {
6494       /* Don't cse over a call to setjmp; on some machines (eg VAX)
6495          the regs restored by the longjmp come from
6496          a later time than the setjmp.  */
6497       if (PREV_INSN (p) && CALL_P (PREV_INSN (p))
6498           && find_reg_note (PREV_INSN (p), REG_SETJMP, NULL))
6499         break;
6500
6501       /* A PARALLEL can have lots of SETs in it,
6502          especially if it is really an ASM_OPERANDS.  */
6503       if (INSN_P (p) && GET_CODE (PATTERN (p)) == PARALLEL)
6504         nsets += XVECLEN (PATTERN (p), 0);
6505       else if (!NOTE_P (p))
6506         nsets += 1;
6507
6508       /* Ignore insns made by CSE; they cannot affect the boundaries of
6509          the basic block.  */
6510
6511       if (INSN_UID (p) <= max_uid && INSN_CUID (p) > high_cuid)
6512         high_cuid = INSN_CUID (p);
6513       if (INSN_UID (p) <= max_uid && INSN_CUID (p) < low_cuid)
6514         low_cuid = INSN_CUID (p);
6515
6516       /* See if this insn is in our branch path.  If it is and we are to
6517          take it, do so.  */
6518       if (path_entry < path_size && data->path[path_entry].branch == p)
6519         {
6520           if (data->path[path_entry].status != PATH_NOT_TAKEN)
6521             p = JUMP_LABEL (p);
6522
6523           /* Point to next entry in path, if any.  */
6524           path_entry++;
6525         }
6526
6527       /* If this is a conditional jump, we can follow it if -fcse-follow-jumps
6528          was specified, we haven't reached our maximum path length, there are
6529          insns following the target of the jump, this is the only use of the
6530          jump label, and the target label is preceded by a BARRIER.
6531
6532          Alternatively, we can follow the jump if it branches around a
6533          block of code and there are no other branches into the block.
6534          In this case invalidate_skipped_block will be called to invalidate any
6535          registers set in the block when following the jump.  */
6536
6537       else if ((follow_jumps || skip_blocks) && path_size < PARAM_VALUE (PARAM_MAX_CSE_PATH_LENGTH) - 1
6538                && JUMP_P (p)
6539                && GET_CODE (PATTERN (p)) == SET
6540                && GET_CODE (SET_SRC (PATTERN (p))) == IF_THEN_ELSE
6541                && JUMP_LABEL (p) != 0
6542                && LABEL_NUSES (JUMP_LABEL (p)) == 1
6543                && NEXT_INSN (JUMP_LABEL (p)) != 0)
6544         {
6545           for (q = PREV_INSN (JUMP_LABEL (p)); q; q = PREV_INSN (q))
6546             if ((!NOTE_P (q)
6547                  || NOTE_LINE_NUMBER (q) == NOTE_INSN_LOOP_END
6548                  || (PREV_INSN (q) && CALL_P (PREV_INSN (q))
6549                      && find_reg_note (PREV_INSN (q), REG_SETJMP, NULL)))
6550                 && (!LABEL_P (q) || LABEL_NUSES (q) != 0))
6551               break;
6552
6553           /* If we ran into a BARRIER, this code is an extension of the
6554              basic block when the branch is taken.  */
6555           if (follow_jumps && q != 0 && BARRIER_P (q))
6556             {
6557               /* Don't allow ourself to keep walking around an
6558                  always-executed loop.  */
6559               if (next_real_insn (q) == next)
6560                 {
6561                   p = NEXT_INSN (p);
6562                   continue;
6563                 }
6564
6565               /* Similarly, don't put a branch in our path more than once.  */
6566               for (i = 0; i < path_entry; i++)
6567                 if (data->path[i].branch == p)
6568                   break;
6569
6570               if (i != path_entry)
6571                 break;
6572
6573               data->path[path_entry].branch = p;
6574               data->path[path_entry++].status = PATH_TAKEN;
6575
6576               /* This branch now ends our path.  It was possible that we
6577                  didn't see this branch the last time around (when the
6578                  insn in front of the target was a JUMP_INSN that was
6579                  turned into a no-op).  */
6580               path_size = path_entry;
6581
6582               p = JUMP_LABEL (p);
6583               /* Mark block so we won't scan it again later.  */
6584               PUT_MODE (NEXT_INSN (p), QImode);
6585             }
6586           /* Detect a branch around a block of code.  */
6587           else if (skip_blocks && q != 0 && !LABEL_P (q))
6588             {
6589               rtx tmp;
6590
6591               if (next_real_insn (q) == next)
6592                 {
6593                   p = NEXT_INSN (p);
6594                   continue;
6595                 }
6596
6597               for (i = 0; i < path_entry; i++)
6598                 if (data->path[i].branch == p)
6599                   break;
6600
6601               if (i != path_entry)
6602                 break;
6603
6604               /* This is no_labels_between_p (p, q) with an added check for
6605                  reaching the end of a function (in case Q precedes P).  */
6606               for (tmp = NEXT_INSN (p); tmp && tmp != q; tmp = NEXT_INSN (tmp))
6607                 if (LABEL_P (tmp))
6608                   break;
6609
6610               if (tmp == q)
6611                 {
6612                   data->path[path_entry].branch = p;
6613                   data->path[path_entry++].status = PATH_AROUND;
6614
6615                   path_size = path_entry;
6616
6617                   p = JUMP_LABEL (p);
6618                   /* Mark block so we won't scan it again later.  */
6619                   PUT_MODE (NEXT_INSN (p), QImode);
6620                 }
6621             }
6622         }
6623       p = NEXT_INSN (p);
6624     }
6625
6626   data->low_cuid = low_cuid;
6627   data->high_cuid = high_cuid;
6628   data->nsets = nsets;
6629   data->last = p;
6630
6631   /* If all jumps in the path are not taken, set our path length to zero
6632      so a rescan won't be done.  */
6633   for (i = path_size - 1; i >= 0; i--)
6634     if (data->path[i].status != PATH_NOT_TAKEN)
6635       break;
6636
6637   if (i == -1)
6638     data->path_size = 0;
6639   else
6640     data->path_size = path_size;
6641
6642   /* End the current branch path.  */
6643   data->path[path_size].branch = 0;
6644 }
6645 \f
6646 /* Perform cse on the instructions of a function.
6647    F is the first instruction.
6648    NREGS is one plus the highest pseudo-reg number used in the instruction.
6649
6650    Returns 1 if jump_optimize should be redone due to simplifications
6651    in conditional jump instructions.  */
6652
6653 int
6654 cse_main (rtx f, int nregs, FILE *file)
6655 {
6656   struct cse_basic_block_data val;
6657   rtx insn = f;
6658   int i;
6659
6660   val.path = xmalloc (sizeof (struct branch_path)
6661                       * PARAM_VALUE (PARAM_MAX_CSE_PATH_LENGTH));
6662
6663   cse_jumps_altered = 0;
6664   recorded_label_ref = 0;
6665   constant_pool_entries_cost = 0;
6666   constant_pool_entries_regcost = 0;
6667   val.path_size = 0;
6668   rtl_hooks = cse_rtl_hooks;
6669
6670   init_recog ();
6671   init_alias_analysis ();
6672
6673   max_reg = nregs;
6674
6675   max_insn_uid = get_max_uid ();
6676
6677   reg_eqv_table = xmalloc (nregs * sizeof (struct reg_eqv_elem));
6678
6679   /* Reset the counter indicating how many elements have been made
6680      thus far.  */
6681   n_elements_made = 0;
6682
6683   /* Find the largest uid.  */
6684
6685   max_uid = get_max_uid ();
6686   uid_cuid = xcalloc (max_uid + 1, sizeof (int));
6687
6688   /* Compute the mapping from uids to cuids.
6689      CUIDs are numbers assigned to insns, like uids,
6690      except that cuids increase monotonically through the code.
6691      Don't assign cuids to line-number NOTEs, so that the distance in cuids
6692      between two insns is not affected by -g.  */
6693
6694   for (insn = f, i = 0; insn; insn = NEXT_INSN (insn))
6695     {
6696       if (!NOTE_P (insn)
6697           || NOTE_LINE_NUMBER (insn) < 0)
6698         INSN_CUID (insn) = ++i;
6699       else
6700         /* Give a line number note the same cuid as preceding insn.  */
6701         INSN_CUID (insn) = i;
6702     }
6703
6704   /* Loop over basic blocks.
6705      Compute the maximum number of qty's needed for each basic block
6706      (which is 2 for each SET).  */
6707   insn = f;
6708   while (insn)
6709     {
6710       cse_altered = 0;
6711       cse_end_of_basic_block (insn, &val, flag_cse_follow_jumps,
6712                               flag_cse_skip_blocks);
6713
6714       /* If this basic block was already processed or has no sets, skip it.  */
6715       if (val.nsets == 0 || GET_MODE (insn) == QImode)
6716         {
6717           PUT_MODE (insn, VOIDmode);
6718           insn = (val.last ? NEXT_INSN (val.last) : 0);
6719           val.path_size = 0;
6720           continue;
6721         }
6722
6723       cse_basic_block_start = val.low_cuid;
6724       cse_basic_block_end = val.high_cuid;
6725       max_qty = val.nsets * 2;
6726
6727       if (file)
6728         fnotice (file, ";; Processing block from %d to %d, %d sets.\n",
6729                  INSN_UID (insn), val.last ? INSN_UID (val.last) : 0,
6730                  val.nsets);
6731
6732       /* Make MAX_QTY bigger to give us room to optimize
6733          past the end of this basic block, if that should prove useful.  */
6734       if (max_qty < 500)
6735         max_qty = 500;
6736
6737       /* If this basic block is being extended by following certain jumps,
6738          (see `cse_end_of_basic_block'), we reprocess the code from the start.
6739          Otherwise, we start after this basic block.  */
6740       if (val.path_size > 0)
6741         cse_basic_block (insn, val.last, val.path);
6742       else
6743         {
6744           int old_cse_jumps_altered = cse_jumps_altered;
6745           rtx temp;
6746
6747           /* When cse changes a conditional jump to an unconditional
6748              jump, we want to reprocess the block, since it will give
6749              us a new branch path to investigate.  */
6750           cse_jumps_altered = 0;
6751           temp = cse_basic_block (insn, val.last, val.path);
6752           if (cse_jumps_altered == 0
6753               || (flag_cse_follow_jumps == 0 && flag_cse_skip_blocks == 0))
6754             insn = temp;
6755
6756           cse_jumps_altered |= old_cse_jumps_altered;
6757         }
6758
6759       if (cse_altered)
6760         ggc_collect ();
6761
6762 #ifdef USE_C_ALLOCA
6763       alloca (0);
6764 #endif
6765     }
6766
6767   if (max_elements_made < n_elements_made)
6768     max_elements_made = n_elements_made;
6769
6770   /* Clean up.  */
6771   end_alias_analysis ();
6772   free (uid_cuid);
6773   free (reg_eqv_table);
6774   free (val.path);
6775   rtl_hooks = general_rtl_hooks;
6776
6777   return cse_jumps_altered || recorded_label_ref;
6778 }
6779
6780 /* Process a single basic block.  FROM and TO and the limits of the basic
6781    block.  NEXT_BRANCH points to the branch path when following jumps or
6782    a null path when not following jumps.  */
6783
6784 static rtx
6785 cse_basic_block (rtx from, rtx to, struct branch_path *next_branch)
6786 {
6787   rtx insn;
6788   int to_usage = 0;
6789   rtx libcall_insn = NULL_RTX;
6790   int num_insns = 0;
6791   int no_conflict = 0;
6792
6793   /* Allocate the space needed by qty_table.  */
6794   qty_table = xmalloc (max_qty * sizeof (struct qty_table_elem));
6795
6796   new_basic_block ();
6797
6798   /* TO might be a label.  If so, protect it from being deleted.  */
6799   if (to != 0 && LABEL_P (to))
6800     ++LABEL_NUSES (to);
6801
6802   for (insn = from; insn != to; insn = NEXT_INSN (insn))
6803     {
6804       enum rtx_code code = GET_CODE (insn);
6805
6806       /* If we have processed 1,000 insns, flush the hash table to
6807          avoid extreme quadratic behavior.  We must not include NOTEs
6808          in the count since there may be more of them when generating
6809          debugging information.  If we clear the table at different
6810          times, code generated with -g -O might be different than code
6811          generated with -O but not -g.
6812
6813          ??? This is a real kludge and needs to be done some other way.
6814          Perhaps for 2.9.  */
6815       if (code != NOTE && num_insns++ > 1000)
6816         {
6817           flush_hash_table ();
6818           num_insns = 0;
6819         }
6820
6821       /* See if this is a branch that is part of the path.  If so, and it is
6822          to be taken, do so.  */
6823       if (next_branch->branch == insn)
6824         {
6825           enum taken status = next_branch++->status;
6826           if (status != PATH_NOT_TAKEN)
6827             {
6828               if (status == PATH_TAKEN)
6829                 record_jump_equiv (insn, 1);
6830               else
6831                 invalidate_skipped_block (NEXT_INSN (insn));
6832
6833               /* Set the last insn as the jump insn; it doesn't affect cc0.
6834                  Then follow this branch.  */
6835 #ifdef HAVE_cc0
6836               prev_insn_cc0 = 0;
6837               prev_insn = insn;
6838 #endif
6839               insn = JUMP_LABEL (insn);
6840               continue;
6841             }
6842         }
6843
6844       if (GET_MODE (insn) == QImode)
6845         PUT_MODE (insn, VOIDmode);
6846
6847       if (GET_RTX_CLASS (code) == RTX_INSN)
6848         {
6849           rtx p;
6850
6851           /* Process notes first so we have all notes in canonical forms when
6852              looking for duplicate operations.  */
6853
6854           if (REG_NOTES (insn))
6855             REG_NOTES (insn) = cse_process_notes (REG_NOTES (insn), NULL_RTX);
6856
6857           /* Track when we are inside in LIBCALL block.  Inside such a block,
6858              we do not want to record destinations.  The last insn of a
6859              LIBCALL block is not considered to be part of the block, since
6860              its destination is the result of the block and hence should be
6861              recorded.  */
6862
6863           if (REG_NOTES (insn) != 0)
6864             {
6865               if ((p = find_reg_note (insn, REG_LIBCALL, NULL_RTX)))
6866                 libcall_insn = XEXP (p, 0);
6867               else if (find_reg_note (insn, REG_RETVAL, NULL_RTX))
6868                 {
6869                   /* Keep libcall_insn for the last SET insn of a no-conflict
6870                      block to prevent changing the destination.  */
6871                   if (! no_conflict)
6872                     libcall_insn = 0;
6873                   else
6874                     no_conflict = -1;
6875                 }
6876               else if (find_reg_note (insn, REG_NO_CONFLICT, NULL_RTX))
6877                 no_conflict = 1;
6878             }
6879
6880           cse_insn (insn, libcall_insn);
6881
6882           if (no_conflict == -1)
6883             {
6884               libcall_insn = 0;
6885               no_conflict = 0;
6886             }
6887             
6888           /* If we haven't already found an insn where we added a LABEL_REF,
6889              check this one.  */
6890           if (NONJUMP_INSN_P (insn) && ! recorded_label_ref
6891               && for_each_rtx (&PATTERN (insn), check_for_label_ref,
6892                                (void *) insn))
6893             recorded_label_ref = 1;
6894         }
6895
6896       /* If INSN is now an unconditional jump, skip to the end of our
6897          basic block by pretending that we just did the last insn in the
6898          basic block.  If we are jumping to the end of our block, show
6899          that we can have one usage of TO.  */
6900
6901       if (any_uncondjump_p (insn))
6902         {
6903           if (to == 0)
6904             {
6905               free (qty_table);
6906               return 0;
6907             }
6908
6909           if (JUMP_LABEL (insn) == to)
6910             to_usage = 1;
6911
6912           /* Maybe TO was deleted because the jump is unconditional.
6913              If so, there is nothing left in this basic block.  */
6914           /* ??? Perhaps it would be smarter to set TO
6915              to whatever follows this insn,
6916              and pretend the basic block had always ended here.  */
6917           if (INSN_DELETED_P (to))
6918             break;
6919
6920           insn = PREV_INSN (to);
6921         }
6922
6923       /* See if it is ok to keep on going past the label
6924          which used to end our basic block.  Remember that we incremented
6925          the count of that label, so we decrement it here.  If we made
6926          a jump unconditional, TO_USAGE will be one; in that case, we don't
6927          want to count the use in that jump.  */
6928
6929       if (to != 0 && NEXT_INSN (insn) == to
6930           && LABEL_P (to) && --LABEL_NUSES (to) == to_usage)
6931         {
6932           struct cse_basic_block_data val;
6933           rtx prev;
6934
6935           insn = NEXT_INSN (to);
6936
6937           /* If TO was the last insn in the function, we are done.  */
6938           if (insn == 0)
6939             {
6940               free (qty_table);
6941               return 0;
6942             }
6943
6944           /* If TO was preceded by a BARRIER we are done with this block
6945              because it has no continuation.  */
6946           prev = prev_nonnote_insn (to);
6947           if (prev && BARRIER_P (prev))
6948             {
6949               free (qty_table);
6950               return insn;
6951             }
6952
6953           /* Find the end of the following block.  Note that we won't be
6954              following branches in this case.  */
6955           to_usage = 0;
6956           val.path_size = 0;
6957           val.path = xmalloc (sizeof (struct branch_path)
6958                               * PARAM_VALUE (PARAM_MAX_CSE_PATH_LENGTH));
6959           cse_end_of_basic_block (insn, &val, 0, 0);
6960           free (val.path);
6961
6962           /* If the tables we allocated have enough space left
6963              to handle all the SETs in the next basic block,
6964              continue through it.  Otherwise, return,
6965              and that block will be scanned individually.  */
6966           if (val.nsets * 2 + next_qty > max_qty)
6967             break;
6968
6969           cse_basic_block_start = val.low_cuid;
6970           cse_basic_block_end = val.high_cuid;
6971           to = val.last;
6972
6973           /* Prevent TO from being deleted if it is a label.  */
6974           if (to != 0 && LABEL_P (to))
6975             ++LABEL_NUSES (to);
6976
6977           /* Back up so we process the first insn in the extension.  */
6978           insn = PREV_INSN (insn);
6979         }
6980     }
6981
6982   gcc_assert (next_qty <= max_qty);
6983
6984   free (qty_table);
6985
6986   return to ? NEXT_INSN (to) : 0;
6987 }
6988 \f
6989 /* Called via for_each_rtx to see if an insn is using a LABEL_REF for which
6990    there isn't a REG_LABEL note.  Return one if so.  DATA is the insn.  */
6991
6992 static int
6993 check_for_label_ref (rtx *rtl, void *data)
6994 {
6995   rtx insn = (rtx) data;
6996
6997   /* If this insn uses a LABEL_REF and there isn't a REG_LABEL note for it,
6998      we must rerun jump since it needs to place the note.  If this is a
6999      LABEL_REF for a CODE_LABEL that isn't in the insn chain, don't do this
7000      since no REG_LABEL will be added.  */
7001   return (GET_CODE (*rtl) == LABEL_REF
7002           && ! LABEL_REF_NONLOCAL_P (*rtl)
7003           && LABEL_P (XEXP (*rtl, 0))
7004           && INSN_UID (XEXP (*rtl, 0)) != 0
7005           && ! find_reg_note (insn, REG_LABEL, XEXP (*rtl, 0)));
7006 }
7007 \f
7008 /* Count the number of times registers are used (not set) in X.
7009    COUNTS is an array in which we accumulate the count, INCR is how much
7010    we count each register usage.  */
7011
7012 static void
7013 count_reg_usage (rtx x, int *counts, int incr)
7014 {
7015   enum rtx_code code;
7016   rtx note;
7017   const char *fmt;
7018   int i, j;
7019
7020   if (x == 0)
7021     return;
7022
7023   switch (code = GET_CODE (x))
7024     {
7025     case REG:
7026       counts[REGNO (x)] += incr;
7027       return;
7028
7029     case PC:
7030     case CC0:
7031     case CONST:
7032     case CONST_INT:
7033     case CONST_DOUBLE:
7034     case CONST_VECTOR:
7035     case SYMBOL_REF:
7036     case LABEL_REF:
7037       return;
7038
7039     case CLOBBER:
7040       /* If we are clobbering a MEM, mark any registers inside the address
7041          as being used.  */
7042       if (MEM_P (XEXP (x, 0)))
7043         count_reg_usage (XEXP (XEXP (x, 0), 0), counts, incr);
7044       return;
7045
7046     case SET:
7047       /* Unless we are setting a REG, count everything in SET_DEST.  */
7048       if (!REG_P (SET_DEST (x)))
7049         count_reg_usage (SET_DEST (x), counts, incr);
7050       count_reg_usage (SET_SRC (x), counts, incr);
7051       return;
7052
7053     case CALL_INSN:
7054       count_reg_usage (CALL_INSN_FUNCTION_USAGE (x), counts, incr);
7055       /* Fall through.  */
7056
7057     case INSN:
7058     case JUMP_INSN:
7059       count_reg_usage (PATTERN (x), counts, incr);
7060
7061       /* Things used in a REG_EQUAL note aren't dead since loop may try to
7062          use them.  */
7063
7064       note = find_reg_equal_equiv_note (x);
7065       if (note)
7066         {
7067           rtx eqv = XEXP (note, 0);
7068
7069           if (GET_CODE (eqv) == EXPR_LIST)
7070           /* This REG_EQUAL note describes the result of a function call.
7071              Process all the arguments.  */
7072             do
7073               {
7074                 count_reg_usage (XEXP (eqv, 0), counts, incr);
7075                 eqv = XEXP (eqv, 1);
7076               }
7077             while (eqv && GET_CODE (eqv) == EXPR_LIST);
7078           else
7079             count_reg_usage (eqv, counts, incr);
7080         }
7081       return;
7082
7083     case EXPR_LIST:
7084       if (REG_NOTE_KIND (x) == REG_EQUAL
7085           || (REG_NOTE_KIND (x) != REG_NONNEG && GET_CODE (XEXP (x,0)) == USE)
7086           /* FUNCTION_USAGE expression lists may include (CLOBBER (mem /u)),
7087              involving registers in the address.  */
7088           || GET_CODE (XEXP (x, 0)) == CLOBBER)
7089         count_reg_usage (XEXP (x, 0), counts, incr);
7090
7091       count_reg_usage (XEXP (x, 1), counts, incr);
7092       return;
7093
7094     case ASM_OPERANDS:
7095       /* Iterate over just the inputs, not the constraints as well.  */
7096       for (i = ASM_OPERANDS_INPUT_LENGTH (x) - 1; i >= 0; i--)
7097         count_reg_usage (ASM_OPERANDS_INPUT (x, i), counts, incr);
7098       return;
7099
7100     case INSN_LIST:
7101       gcc_unreachable ();
7102
7103     default:
7104       break;
7105     }
7106
7107   fmt = GET_RTX_FORMAT (code);
7108   for (i = GET_RTX_LENGTH (code) - 1; i >= 0; i--)
7109     {
7110       if (fmt[i] == 'e')
7111         count_reg_usage (XEXP (x, i), counts, incr);
7112       else if (fmt[i] == 'E')
7113         for (j = XVECLEN (x, i) - 1; j >= 0; j--)
7114           count_reg_usage (XVECEXP (x, i, j), counts, incr);
7115     }
7116 }
7117 \f
7118 /* Return true if set is live.  */
7119 static bool
7120 set_live_p (rtx set, rtx insn ATTRIBUTE_UNUSED, /* Only used with HAVE_cc0.  */
7121             int *counts)
7122 {
7123 #ifdef HAVE_cc0
7124   rtx tem;
7125 #endif
7126
7127   if (set_noop_p (set))
7128     ;
7129
7130 #ifdef HAVE_cc0
7131   else if (GET_CODE (SET_DEST (set)) == CC0
7132            && !side_effects_p (SET_SRC (set))
7133            && ((tem = next_nonnote_insn (insn)) == 0
7134                || !INSN_P (tem)
7135                || !reg_referenced_p (cc0_rtx, PATTERN (tem))))
7136     return false;
7137 #endif
7138   else if (!REG_P (SET_DEST (set))
7139            || REGNO (SET_DEST (set)) < FIRST_PSEUDO_REGISTER
7140            || counts[REGNO (SET_DEST (set))] != 0
7141            || side_effects_p (SET_SRC (set)))
7142     return true;
7143   return false;
7144 }
7145
7146 /* Return true if insn is live.  */
7147
7148 static bool
7149 insn_live_p (rtx insn, int *counts)
7150 {
7151   int i;
7152   if (flag_non_call_exceptions && may_trap_p (PATTERN (insn)))
7153     return true;
7154   else if (GET_CODE (PATTERN (insn)) == SET)
7155     return set_live_p (PATTERN (insn), insn, counts);
7156   else if (GET_CODE (PATTERN (insn)) == PARALLEL)
7157     {
7158       for (i = XVECLEN (PATTERN (insn), 0) - 1; i >= 0; i--)
7159         {
7160           rtx elt = XVECEXP (PATTERN (insn), 0, i);
7161
7162           if (GET_CODE (elt) == SET)
7163             {
7164               if (set_live_p (elt, insn, counts))
7165                 return true;
7166             }
7167           else if (GET_CODE (elt) != CLOBBER && GET_CODE (elt) != USE)
7168             return true;
7169         }
7170       return false;
7171     }
7172   else
7173     return true;
7174 }
7175
7176 /* Return true if libcall is dead as a whole.  */
7177
7178 static bool
7179 dead_libcall_p (rtx insn, int *counts)
7180 {
7181   rtx note, set, new;
7182
7183   /* See if there's a REG_EQUAL note on this insn and try to
7184      replace the source with the REG_EQUAL expression.
7185
7186      We assume that insns with REG_RETVALs can only be reg->reg
7187      copies at this point.  */
7188   note = find_reg_note (insn, REG_EQUAL, NULL_RTX);
7189   if (!note)
7190     return false;
7191
7192   set = single_set (insn);
7193   if (!set)
7194     return false;
7195
7196   new = simplify_rtx (XEXP (note, 0));
7197   if (!new)
7198     new = XEXP (note, 0);
7199
7200   /* While changing insn, we must update the counts accordingly.  */
7201   count_reg_usage (insn, counts, -1);
7202
7203   if (validate_change (insn, &SET_SRC (set), new, 0))
7204     {
7205       count_reg_usage (insn, counts, 1);
7206       remove_note (insn, find_reg_note (insn, REG_RETVAL, NULL_RTX));
7207       remove_note (insn, note);
7208       return true;
7209     }
7210
7211   if (CONSTANT_P (new))
7212     {
7213       new = force_const_mem (GET_MODE (SET_DEST (set)), new);
7214       if (new && validate_change (insn, &SET_SRC (set), new, 0))
7215         {
7216           count_reg_usage (insn, counts, 1);
7217           remove_note (insn, find_reg_note (insn, REG_RETVAL, NULL_RTX));
7218           remove_note (insn, note);
7219           return true;
7220         }
7221     }
7222
7223   count_reg_usage (insn, counts, 1);
7224   return false;
7225 }
7226
7227 /* Scan all the insns and delete any that are dead; i.e., they store a register
7228    that is never used or they copy a register to itself.
7229
7230    This is used to remove insns made obviously dead by cse, loop or other
7231    optimizations.  It improves the heuristics in loop since it won't try to
7232    move dead invariants out of loops or make givs for dead quantities.  The
7233    remaining passes of the compilation are also sped up.  */
7234
7235 int
7236 delete_trivially_dead_insns (rtx insns, int nreg)
7237 {
7238   int *counts;
7239   rtx insn, prev;
7240   int in_libcall = 0, dead_libcall = 0;
7241   int ndead = 0, nlastdead, niterations = 0;
7242
7243   timevar_push (TV_DELETE_TRIVIALLY_DEAD);
7244   /* First count the number of times each register is used.  */
7245   counts = xcalloc (nreg, sizeof (int));
7246   for (insn = next_real_insn (insns); insn; insn = next_real_insn (insn))
7247     count_reg_usage (insn, counts, 1);
7248
7249   do
7250     {
7251       nlastdead = ndead;
7252       niterations++;
7253       /* Go from the last insn to the first and delete insns that only set unused
7254          registers or copy a register to itself.  As we delete an insn, remove
7255          usage counts for registers it uses.
7256
7257          The first jump optimization pass may leave a real insn as the last
7258          insn in the function.   We must not skip that insn or we may end
7259          up deleting code that is not really dead.  */
7260       insn = get_last_insn ();
7261       if (! INSN_P (insn))
7262         insn = prev_real_insn (insn);
7263
7264       for (; insn; insn = prev)
7265         {
7266           int live_insn = 0;
7267
7268           prev = prev_real_insn (insn);
7269
7270           /* Don't delete any insns that are part of a libcall block unless
7271              we can delete the whole libcall block.
7272
7273              Flow or loop might get confused if we did that.  Remember
7274              that we are scanning backwards.  */
7275           if (find_reg_note (insn, REG_RETVAL, NULL_RTX))
7276             {
7277               in_libcall = 1;
7278               live_insn = 1;
7279               dead_libcall = dead_libcall_p (insn, counts);
7280             }
7281           else if (in_libcall)
7282             live_insn = ! dead_libcall;
7283           else
7284             live_insn = insn_live_p (insn, counts);
7285
7286           /* If this is a dead insn, delete it and show registers in it aren't
7287              being used.  */
7288
7289           if (! live_insn)
7290             {
7291               count_reg_usage (insn, counts, -1);
7292               delete_insn_and_edges (insn);
7293               ndead++;
7294             }
7295
7296           if (find_reg_note (insn, REG_LIBCALL, NULL_RTX))
7297             {
7298               in_libcall = 0;
7299               dead_libcall = 0;
7300             }
7301         }
7302     }
7303   while (ndead != nlastdead);
7304
7305   if (dump_file && ndead)
7306     fprintf (dump_file, "Deleted %i trivially dead insns; %i iterations\n",
7307              ndead, niterations);
7308   /* Clean up.  */
7309   free (counts);
7310   timevar_pop (TV_DELETE_TRIVIALLY_DEAD);
7311   return ndead;
7312 }
7313
7314 /* This function is called via for_each_rtx.  The argument, NEWREG, is
7315    a condition code register with the desired mode.  If we are looking
7316    at the same register in a different mode, replace it with
7317    NEWREG.  */
7318
7319 static int
7320 cse_change_cc_mode (rtx *loc, void *data)
7321 {
7322   struct change_cc_mode_args* args = (struct change_cc_mode_args*)data;
7323
7324   if (*loc
7325       && REG_P (*loc)
7326       && REGNO (*loc) == REGNO (args->newreg)
7327       && GET_MODE (*loc) != GET_MODE (args->newreg))
7328     {
7329       validate_change (args->insn, loc, args->newreg, 1);
7330       
7331       return -1;
7332     }
7333   return 0;
7334 }
7335
7336 /* Change the mode of any reference to the register REGNO (NEWREG) to
7337    GET_MODE (NEWREG) in INSN.  */
7338
7339 static void
7340 cse_change_cc_mode_insn (rtx insn, rtx newreg)
7341 {
7342   struct change_cc_mode_args args;
7343   int success;
7344
7345   if (!INSN_P (insn))
7346     return;
7347
7348   args.insn = insn;
7349   args.newreg = newreg;
7350   
7351   for_each_rtx (&PATTERN (insn), cse_change_cc_mode, &args);
7352   for_each_rtx (&REG_NOTES (insn), cse_change_cc_mode, &args);
7353   
7354   /* If the following assertion was triggered, there is most probably
7355      something wrong with the cc_modes_compatible back end function.
7356      CC modes only can be considered compatible if the insn - with the mode
7357      replaced by any of the compatible modes - can still be recognized.  */
7358   success = apply_change_group ();
7359   gcc_assert (success);
7360 }
7361
7362 /* Change the mode of any reference to the register REGNO (NEWREG) to
7363    GET_MODE (NEWREG), starting at START.  Stop before END.  Stop at
7364    any instruction which modifies NEWREG.  */
7365
7366 static void
7367 cse_change_cc_mode_insns (rtx start, rtx end, rtx newreg)
7368 {
7369   rtx insn;
7370
7371   for (insn = start; insn != end; insn = NEXT_INSN (insn))
7372     {
7373       if (! INSN_P (insn))
7374         continue;
7375
7376       if (reg_set_p (newreg, insn))
7377         return;
7378
7379       cse_change_cc_mode_insn (insn, newreg);
7380     }
7381 }
7382
7383 /* BB is a basic block which finishes with CC_REG as a condition code
7384    register which is set to CC_SRC.  Look through the successors of BB
7385    to find blocks which have a single predecessor (i.e., this one),
7386    and look through those blocks for an assignment to CC_REG which is
7387    equivalent to CC_SRC.  CAN_CHANGE_MODE indicates whether we are
7388    permitted to change the mode of CC_SRC to a compatible mode.  This
7389    returns VOIDmode if no equivalent assignments were found.
7390    Otherwise it returns the mode which CC_SRC should wind up with.
7391
7392    The main complexity in this function is handling the mode issues.
7393    We may have more than one duplicate which we can eliminate, and we
7394    try to find a mode which will work for multiple duplicates.  */
7395
7396 static enum machine_mode
7397 cse_cc_succs (basic_block bb, rtx cc_reg, rtx cc_src, bool can_change_mode)
7398 {
7399   bool found_equiv;
7400   enum machine_mode mode;
7401   unsigned int insn_count;
7402   edge e;
7403   rtx insns[2];
7404   enum machine_mode modes[2];
7405   rtx last_insns[2];
7406   unsigned int i;
7407   rtx newreg;
7408   edge_iterator ei;
7409
7410   /* We expect to have two successors.  Look at both before picking
7411      the final mode for the comparison.  If we have more successors
7412      (i.e., some sort of table jump, although that seems unlikely),
7413      then we require all beyond the first two to use the same
7414      mode.  */
7415
7416   found_equiv = false;
7417   mode = GET_MODE (cc_src);
7418   insn_count = 0;
7419   FOR_EACH_EDGE (e, ei, bb->succs)
7420     {
7421       rtx insn;
7422       rtx end;
7423
7424       if (e->flags & EDGE_COMPLEX)
7425         continue;
7426
7427       if (EDGE_COUNT (e->dest->preds) != 1
7428           || e->dest == EXIT_BLOCK_PTR)
7429         continue;
7430
7431       end = NEXT_INSN (BB_END (e->dest));
7432       for (insn = BB_HEAD (e->dest); insn != end; insn = NEXT_INSN (insn))
7433         {
7434           rtx set;
7435
7436           if (! INSN_P (insn))
7437             continue;
7438
7439           /* If CC_SRC is modified, we have to stop looking for
7440              something which uses it.  */
7441           if (modified_in_p (cc_src, insn))
7442             break;
7443
7444           /* Check whether INSN sets CC_REG to CC_SRC.  */
7445           set = single_set (insn);
7446           if (set
7447               && REG_P (SET_DEST (set))
7448               && REGNO (SET_DEST (set)) == REGNO (cc_reg))
7449             {
7450               bool found;
7451               enum machine_mode set_mode;
7452               enum machine_mode comp_mode;
7453
7454               found = false;
7455               set_mode = GET_MODE (SET_SRC (set));
7456               comp_mode = set_mode;
7457               if (rtx_equal_p (cc_src, SET_SRC (set)))
7458                 found = true;
7459               else if (GET_CODE (cc_src) == COMPARE
7460                        && GET_CODE (SET_SRC (set)) == COMPARE
7461                        && mode != set_mode
7462                        && rtx_equal_p (XEXP (cc_src, 0),
7463                                        XEXP (SET_SRC (set), 0))
7464                        && rtx_equal_p (XEXP (cc_src, 1),
7465                                        XEXP (SET_SRC (set), 1)))
7466                            
7467                 {
7468                   comp_mode = targetm.cc_modes_compatible (mode, set_mode);
7469                   if (comp_mode != VOIDmode
7470                       && (can_change_mode || comp_mode == mode))
7471                     found = true;
7472                 }
7473
7474               if (found)
7475                 {
7476                   found_equiv = true;
7477                   if (insn_count < ARRAY_SIZE (insns))
7478                     {
7479                       insns[insn_count] = insn;
7480                       modes[insn_count] = set_mode;
7481                       last_insns[insn_count] = end;
7482                       ++insn_count;
7483
7484                       if (mode != comp_mode)
7485                         {
7486                           gcc_assert (can_change_mode);
7487                           mode = comp_mode;
7488
7489                           /* The modified insn will be re-recognized later.  */
7490                           PUT_MODE (cc_src, mode);
7491                         }
7492                     }
7493                   else
7494                     {
7495                       if (set_mode != mode)
7496                         {
7497                           /* We found a matching expression in the
7498                              wrong mode, but we don't have room to
7499                              store it in the array.  Punt.  This case
7500                              should be rare.  */
7501                           break;
7502                         }
7503                       /* INSN sets CC_REG to a value equal to CC_SRC
7504                          with the right mode.  We can simply delete
7505                          it.  */
7506                       delete_insn (insn);
7507                     }
7508
7509                   /* We found an instruction to delete.  Keep looking,
7510                      in the hopes of finding a three-way jump.  */
7511                   continue;
7512                 }
7513
7514               /* We found an instruction which sets the condition
7515                  code, so don't look any farther.  */
7516               break;
7517             }
7518
7519           /* If INSN sets CC_REG in some other way, don't look any
7520              farther.  */
7521           if (reg_set_p (cc_reg, insn))
7522             break;
7523         }
7524
7525       /* If we fell off the bottom of the block, we can keep looking
7526          through successors.  We pass CAN_CHANGE_MODE as false because
7527          we aren't prepared to handle compatibility between the
7528          further blocks and this block.  */
7529       if (insn == end)
7530         {
7531           enum machine_mode submode;
7532
7533           submode = cse_cc_succs (e->dest, cc_reg, cc_src, false);
7534           if (submode != VOIDmode)
7535             {
7536               gcc_assert (submode == mode);
7537               found_equiv = true;
7538               can_change_mode = false;
7539             }
7540         }
7541     }
7542
7543   if (! found_equiv)
7544     return VOIDmode;
7545
7546   /* Now INSN_COUNT is the number of instructions we found which set
7547      CC_REG to a value equivalent to CC_SRC.  The instructions are in
7548      INSNS.  The modes used by those instructions are in MODES.  */
7549
7550   newreg = NULL_RTX;
7551   for (i = 0; i < insn_count; ++i)
7552     {
7553       if (modes[i] != mode)
7554         {
7555           /* We need to change the mode of CC_REG in INSNS[i] and
7556              subsequent instructions.  */
7557           if (! newreg)
7558             {
7559               if (GET_MODE (cc_reg) == mode)
7560                 newreg = cc_reg;
7561               else
7562                 newreg = gen_rtx_REG (mode, REGNO (cc_reg));
7563             }
7564           cse_change_cc_mode_insns (NEXT_INSN (insns[i]), last_insns[i],
7565                                     newreg);
7566         }
7567
7568       delete_insn (insns[i]);
7569     }
7570
7571   return mode;
7572 }
7573
7574 /* If we have a fixed condition code register (or two), walk through
7575    the instructions and try to eliminate duplicate assignments.  */
7576
7577 void
7578 cse_condition_code_reg (void)
7579 {
7580   unsigned int cc_regno_1;
7581   unsigned int cc_regno_2;
7582   rtx cc_reg_1;
7583   rtx cc_reg_2;
7584   basic_block bb;
7585
7586   if (! targetm.fixed_condition_code_regs (&cc_regno_1, &cc_regno_2))
7587     return;
7588
7589   cc_reg_1 = gen_rtx_REG (CCmode, cc_regno_1);
7590   if (cc_regno_2 != INVALID_REGNUM)
7591     cc_reg_2 = gen_rtx_REG (CCmode, cc_regno_2);
7592   else
7593     cc_reg_2 = NULL_RTX;
7594
7595   FOR_EACH_BB (bb)
7596     {
7597       rtx last_insn;
7598       rtx cc_reg;
7599       rtx insn;
7600       rtx cc_src_insn;
7601       rtx cc_src;
7602       enum machine_mode mode;
7603       enum machine_mode orig_mode;
7604
7605       /* Look for blocks which end with a conditional jump based on a
7606          condition code register.  Then look for the instruction which
7607          sets the condition code register.  Then look through the
7608          successor blocks for instructions which set the condition
7609          code register to the same value.  There are other possible
7610          uses of the condition code register, but these are by far the
7611          most common and the ones which we are most likely to be able
7612          to optimize.  */
7613
7614       last_insn = BB_END (bb);
7615       if (!JUMP_P (last_insn))
7616         continue;
7617
7618       if (reg_referenced_p (cc_reg_1, PATTERN (last_insn)))
7619         cc_reg = cc_reg_1;
7620       else if (cc_reg_2 && reg_referenced_p (cc_reg_2, PATTERN (last_insn)))
7621         cc_reg = cc_reg_2;
7622       else
7623         continue;
7624
7625       cc_src_insn = NULL_RTX;
7626       cc_src = NULL_RTX;
7627       for (insn = PREV_INSN (last_insn);
7628            insn && insn != PREV_INSN (BB_HEAD (bb));
7629            insn = PREV_INSN (insn))
7630         {
7631           rtx set;
7632
7633           if (! INSN_P (insn))
7634             continue;
7635           set = single_set (insn);
7636           if (set
7637               && REG_P (SET_DEST (set))
7638               && REGNO (SET_DEST (set)) == REGNO (cc_reg))
7639             {
7640               cc_src_insn = insn;
7641               cc_src = SET_SRC (set);
7642               break;
7643             }
7644           else if (reg_set_p (cc_reg, insn))
7645             break;
7646         }
7647
7648       if (! cc_src_insn)
7649         continue;
7650
7651       if (modified_between_p (cc_src, cc_src_insn, NEXT_INSN (last_insn)))
7652         continue;
7653
7654       /* Now CC_REG is a condition code register used for a
7655          conditional jump at the end of the block, and CC_SRC, in
7656          CC_SRC_INSN, is the value to which that condition code
7657          register is set, and CC_SRC is still meaningful at the end of
7658          the basic block.  */
7659
7660       orig_mode = GET_MODE (cc_src);
7661       mode = cse_cc_succs (bb, cc_reg, cc_src, true);
7662       if (mode != VOIDmode)
7663         {
7664           gcc_assert (mode == GET_MODE (cc_src));
7665           if (mode != orig_mode)
7666             {
7667               rtx newreg = gen_rtx_REG (mode, REGNO (cc_reg));
7668
7669               cse_change_cc_mode_insn (cc_src_insn, newreg);
7670
7671               /* Do the same in the following insns that use the
7672                  current value of CC_REG within BB.  */
7673               cse_change_cc_mode_insns (NEXT_INSN (cc_src_insn),
7674                                         NEXT_INSN (last_insn),
7675                                         newreg);
7676             }
7677         }
7678     }
7679 }