OSDN Git Service

gcc/
[pf3gnuchains/gcc-fork.git] / gcc / config / sparc / sparc.h
1 /* Definitions of target machine for GNU compiler, for Sun SPARC.
2    Copyright (C) 1987, 1988, 1989, 1992, 1994, 1995, 1996, 1997, 1998, 1999
3    2000, 2001, 2002, 2003, 2004, 2005, 2006, 2007, 2008, 2009, 2010
4    Free Software Foundation, Inc.
5    Contributed by Michael Tiemann (tiemann@cygnus.com).
6    64-bit SPARC-V9 support by Michael Tiemann, Jim Wilson, and Doug Evans,
7    at Cygnus Support.
8
9 This file is part of GCC.
10
11 GCC is free software; you can redistribute it and/or modify
12 it under the terms of the GNU General Public License as published by
13 the Free Software Foundation; either version 3, or (at your option)
14 any later version.
15
16 GCC is distributed in the hope that it will be useful,
17 but WITHOUT ANY WARRANTY; without even the implied warranty of
18 MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
19 GNU General Public License for more details.
20
21 You should have received a copy of the GNU General Public License
22 along with GCC; see the file COPYING3.  If not see
23 <http://www.gnu.org/licenses/>.  */
24
25 #include "config/vxworks-dummy.h"
26
27 /* Note that some other tm.h files include this one and then override
28    whatever definitions are necessary.  */
29
30 /* Define the specific costs for a given cpu */
31
32 struct processor_costs {
33   /* Integer load */
34   const int int_load;
35
36   /* Integer signed load */
37   const int int_sload;
38
39   /* Integer zeroed load */
40   const int int_zload;
41
42   /* Float load */
43   const int float_load;
44
45   /* fmov, fneg, fabs */
46   const int float_move;
47
48   /* fadd, fsub */
49   const int float_plusminus;
50
51   /* fcmp */
52   const int float_cmp;
53
54   /* fmov, fmovr */
55   const int float_cmove;
56
57   /* fmul */
58   const int float_mul;
59
60   /* fdivs */
61   const int float_div_sf;
62
63   /* fdivd */
64   const int float_div_df;
65
66   /* fsqrts */
67   const int float_sqrt_sf;
68
69   /* fsqrtd */
70   const int float_sqrt_df;
71
72   /* umul/smul */
73   const int int_mul;
74
75   /* mulX */
76   const int int_mulX;
77
78   /* integer multiply cost for each bit set past the most
79      significant 3, so the formula for multiply cost becomes:
80
81         if (rs1 < 0)
82           highest_bit = highest_clear_bit(rs1);
83         else
84           highest_bit = highest_set_bit(rs1);
85         if (highest_bit < 3)
86           highest_bit = 3;
87         cost = int_mul{,X} + ((highest_bit - 3) / int_mul_bit_factor);
88
89      A value of zero indicates that the multiply costs is fixed,
90      and not variable.  */
91   const int int_mul_bit_factor;
92
93   /* udiv/sdiv */
94   const int int_div;
95
96   /* divX */
97   const int int_divX;
98
99   /* movcc, movr */
100   const int int_cmove;
101
102   /* penalty for shifts, due to scheduling rules etc. */
103   const int shift_penalty;
104 };
105
106 extern const struct processor_costs *sparc_costs;
107
108 /* Target CPU builtins.  FIXME: Defining sparc is for the benefit of
109    Solaris only; otherwise just define __sparc__.  Sadly the headers
110    are such a mess there is no Solaris-specific header.  */
111 #define TARGET_CPU_CPP_BUILTINS()               \
112   do                                            \
113     {                                           \
114         builtin_define_std ("sparc");           \
115         if (TARGET_64BIT)                       \
116           {                                     \
117             builtin_assert ("cpu=sparc64");     \
118             builtin_assert ("machine=sparc64"); \
119           }                                     \
120         else                                    \
121           {                                     \
122             builtin_assert ("cpu=sparc");       \
123             builtin_assert ("machine=sparc");   \
124           }                                     \
125     }                                           \
126   while (0)
127
128 /* Specify this in a cover file to provide bi-architecture (32/64) support.  */
129 /* #define SPARC_BI_ARCH */
130
131 /* Macro used later in this file to determine default architecture.  */
132 #define DEFAULT_ARCH32_P ((TARGET_DEFAULT & MASK_64BIT) == 0)
133
134 /* TARGET_ARCH{32,64} are the main macros to decide which of the two
135    architectures to compile for.  We allow targets to choose compile time or
136    runtime selection.  */
137 #ifdef IN_LIBGCC2
138 #if defined(__sparcv9) || defined(__arch64__)
139 #define TARGET_ARCH32 0
140 #else
141 #define TARGET_ARCH32 1
142 #endif /* sparc64 */
143 #else
144 #ifdef SPARC_BI_ARCH
145 #define TARGET_ARCH32 (! TARGET_64BIT)
146 #else
147 #define TARGET_ARCH32 (DEFAULT_ARCH32_P)
148 #endif /* SPARC_BI_ARCH */
149 #endif /* IN_LIBGCC2 */
150 #define TARGET_ARCH64 (! TARGET_ARCH32)
151
152 /* Code model selection in 64-bit environment.
153
154    The machine mode used for addresses is 32-bit wide:
155
156    TARGET_CM_32:     32-bit address space.
157                      It is the code model used when generating 32-bit code.
158
159    The machine mode used for addresses is 64-bit wide:
160
161    TARGET_CM_MEDLOW: 32-bit address space.
162                      The executable must be in the low 32 bits of memory.
163                      This avoids generating %uhi and %ulo terms.  Programs
164                      can be statically or dynamically linked.
165
166    TARGET_CM_MEDMID: 44-bit address space.
167                      The executable must be in the low 44 bits of memory,
168                      and the %[hml]44 terms are used.  The text and data
169                      segments have a maximum size of 2GB (31-bit span).
170                      The maximum offset from any instruction to the label
171                      _GLOBAL_OFFSET_TABLE_ is 2GB (31-bit span).
172
173    TARGET_CM_MEDANY: 64-bit address space.
174                      The text and data segments have a maximum size of 2GB
175                      (31-bit span) and may be located anywhere in memory.
176                      The maximum offset from any instruction to the label
177                      _GLOBAL_OFFSET_TABLE_ is 2GB (31-bit span).
178
179    TARGET_CM_EMBMEDANY: 64-bit address space.
180                      The text and data segments have a maximum size of 2GB
181                      (31-bit span) and may be located anywhere in memory.
182                      The global register %g4 contains the start address of
183                      the data segment.  Programs are statically linked and
184                      PIC is not supported.
185
186    Different code models are not supported in 32-bit environment.  */
187
188 enum cmodel {
189   CM_32,
190   CM_MEDLOW,
191   CM_MEDMID,
192   CM_MEDANY,
193   CM_EMBMEDANY
194 };
195
196 /* One of CM_FOO.  */
197 extern enum cmodel sparc_cmodel;
198
199 /* V9 code model selection.  */
200 #define TARGET_CM_MEDLOW    (sparc_cmodel == CM_MEDLOW)
201 #define TARGET_CM_MEDMID    (sparc_cmodel == CM_MEDMID)
202 #define TARGET_CM_MEDANY    (sparc_cmodel == CM_MEDANY)
203 #define TARGET_CM_EMBMEDANY (sparc_cmodel == CM_EMBMEDANY)
204
205 #define SPARC_DEFAULT_CMODEL CM_32
206
207 /* The SPARC-V9 architecture defines a relaxed memory ordering model (RMO)
208    which requires the following macro to be true if enabled.  Prior to V9,
209    there are no instructions to even talk about memory synchronization.
210    Note that the UltraSPARC III processors don't implement RMO, unlike the
211    UltraSPARC II processors.  Niagara and Niagara-2 do not implement RMO
212    either.
213
214    Default to false; for example, Solaris never enables RMO, only ever uses
215    total memory ordering (TMO).  */
216 #define SPARC_RELAXED_ORDERING false
217
218 /* Do not use the .note.GNU-stack convention by default.  */
219 #define NEED_INDICATE_EXEC_STACK 0
220
221 /* This is call-clobbered in the normal ABI, but is reserved in the
222    home grown (aka upward compatible) embedded ABI.  */
223 #define EMBMEDANY_BASE_REG "%g4"
224 \f
225 /* Values of TARGET_CPU_DEFAULT, set via -D in the Makefile,
226    and specified by the user via --with-cpu=foo.
227    This specifies the cpu implementation, not the architecture size.  */
228 /* Note that TARGET_CPU_v9 is assumed to start the list of 64-bit
229    capable cpu's.  */
230 #define TARGET_CPU_sparc        0
231 #define TARGET_CPU_v7           0       /* alias for previous */
232 #define TARGET_CPU_sparclet     1
233 #define TARGET_CPU_sparclite    2
234 #define TARGET_CPU_v8           3       /* generic v8 implementation */
235 #define TARGET_CPU_supersparc   4
236 #define TARGET_CPU_hypersparc   5
237 #define TARGET_CPU_sparc86x     6
238 #define TARGET_CPU_sparclite86x 6
239 #define TARGET_CPU_v9           7       /* generic v9 implementation */
240 #define TARGET_CPU_sparcv9      7       /* alias */
241 #define TARGET_CPU_sparc64      7       /* alias */
242 #define TARGET_CPU_ultrasparc   8
243 #define TARGET_CPU_ultrasparc3  9
244 #define TARGET_CPU_niagara      10
245 #define TARGET_CPU_niagara2     11
246
247 #if TARGET_CPU_DEFAULT == TARGET_CPU_v9 \
248  || TARGET_CPU_DEFAULT == TARGET_CPU_ultrasparc \
249  || TARGET_CPU_DEFAULT == TARGET_CPU_ultrasparc3 \
250  || TARGET_CPU_DEFAULT == TARGET_CPU_niagara \
251  || TARGET_CPU_DEFAULT == TARGET_CPU_niagara2
252
253 #define CPP_CPU32_DEFAULT_SPEC ""
254 #define ASM_CPU32_DEFAULT_SPEC ""
255
256 #if TARGET_CPU_DEFAULT == TARGET_CPU_v9
257 /* ??? What does Sun's CC pass?  */
258 #define CPP_CPU64_DEFAULT_SPEC "-D__sparc_v9__"
259 /* ??? It's not clear how other assemblers will handle this, so by default
260    use GAS.  Sun's Solaris assembler recognizes -xarch=v8plus, but this case
261    is handled in sol2.h.  */
262 #define ASM_CPU64_DEFAULT_SPEC "-Av9"
263 #endif
264 #if TARGET_CPU_DEFAULT == TARGET_CPU_ultrasparc
265 #define CPP_CPU64_DEFAULT_SPEC "-D__sparc_v9__"
266 #define ASM_CPU64_DEFAULT_SPEC "-Av9a"
267 #endif
268 #if TARGET_CPU_DEFAULT == TARGET_CPU_ultrasparc3
269 #define CPP_CPU64_DEFAULT_SPEC "-D__sparc_v9__"
270 #define ASM_CPU64_DEFAULT_SPEC "-Av9b"
271 #endif
272 #if TARGET_CPU_DEFAULT == TARGET_CPU_niagara
273 #define CPP_CPU64_DEFAULT_SPEC "-D__sparc_v9__"
274 #define ASM_CPU64_DEFAULT_SPEC "-Av9b"
275 #endif
276 #if TARGET_CPU_DEFAULT == TARGET_CPU_niagara2
277 #define CPP_CPU64_DEFAULT_SPEC "-D__sparc_v9__"
278 #define ASM_CPU64_DEFAULT_SPEC "-Av9b"
279 #endif
280
281 #else
282
283 #define CPP_CPU64_DEFAULT_SPEC ""
284 #define ASM_CPU64_DEFAULT_SPEC ""
285
286 #if TARGET_CPU_DEFAULT == TARGET_CPU_sparc \
287  || TARGET_CPU_DEFAULT == TARGET_CPU_v8
288 #define CPP_CPU32_DEFAULT_SPEC ""
289 #define ASM_CPU32_DEFAULT_SPEC ""
290 #endif
291
292 #if TARGET_CPU_DEFAULT == TARGET_CPU_sparclet
293 #define CPP_CPU32_DEFAULT_SPEC "-D__sparclet__"
294 #define ASM_CPU32_DEFAULT_SPEC "-Asparclet"
295 #endif
296
297 #if TARGET_CPU_DEFAULT == TARGET_CPU_sparclite
298 #define CPP_CPU32_DEFAULT_SPEC "-D__sparclite__"
299 #define ASM_CPU32_DEFAULT_SPEC "-Asparclite"
300 #endif
301
302 #if TARGET_CPU_DEFAULT == TARGET_CPU_supersparc
303 #define CPP_CPU32_DEFAULT_SPEC "-D__supersparc__ -D__sparc_v8__"
304 #define ASM_CPU32_DEFAULT_SPEC ""
305 #endif
306
307 #if TARGET_CPU_DEFAULT == TARGET_CPU_hypersparc
308 #define CPP_CPU32_DEFAULT_SPEC "-D__hypersparc__ -D__sparc_v8__"
309 #define ASM_CPU32_DEFAULT_SPEC ""
310 #endif
311
312 #if TARGET_CPU_DEFAULT == TARGET_CPU_sparclite86x
313 #define CPP_CPU32_DEFAULT_SPEC "-D__sparclite86x__"
314 #define ASM_CPU32_DEFAULT_SPEC "-Asparclite"
315 #endif
316
317 #endif
318
319 #if !defined(CPP_CPU32_DEFAULT_SPEC) || !defined(CPP_CPU64_DEFAULT_SPEC)
320  #error Unrecognized value in TARGET_CPU_DEFAULT.
321 #endif
322
323 #ifdef SPARC_BI_ARCH
324
325 #define CPP_CPU_DEFAULT_SPEC \
326 (DEFAULT_ARCH32_P ? "\
327 %{m64:" CPP_CPU64_DEFAULT_SPEC "} \
328 %{!m64:" CPP_CPU32_DEFAULT_SPEC "} \
329 " : "\
330 %{m32:" CPP_CPU32_DEFAULT_SPEC "} \
331 %{!m32:" CPP_CPU64_DEFAULT_SPEC "} \
332 ")
333 #define ASM_CPU_DEFAULT_SPEC \
334 (DEFAULT_ARCH32_P ? "\
335 %{m64:" ASM_CPU64_DEFAULT_SPEC "} \
336 %{!m64:" ASM_CPU32_DEFAULT_SPEC "} \
337 " : "\
338 %{m32:" ASM_CPU32_DEFAULT_SPEC "} \
339 %{!m32:" ASM_CPU64_DEFAULT_SPEC "} \
340 ")
341
342 #else /* !SPARC_BI_ARCH */
343
344 #define CPP_CPU_DEFAULT_SPEC (DEFAULT_ARCH32_P ? CPP_CPU32_DEFAULT_SPEC : CPP_CPU64_DEFAULT_SPEC)
345 #define ASM_CPU_DEFAULT_SPEC (DEFAULT_ARCH32_P ? ASM_CPU32_DEFAULT_SPEC : ASM_CPU64_DEFAULT_SPEC)
346
347 #endif /* !SPARC_BI_ARCH */
348
349 /* Define macros to distinguish architectures.  */
350
351 /* Common CPP definitions used by CPP_SPEC amongst the various targets
352    for handling -mcpu=xxx switches.  */
353 #define CPP_CPU_SPEC "\
354 %{msoft-float:-D_SOFT_FLOAT} \
355 %{mcypress:} \
356 %{msparclite:-D__sparclite__} \
357 %{mf930:-D__sparclite__} %{mf934:-D__sparclite__} \
358 %{mv8:-D__sparc_v8__} \
359 %{msupersparc:-D__supersparc__ -D__sparc_v8__} \
360 %{mcpu=sparclet:-D__sparclet__} %{mcpu=tsc701:-D__sparclet__} \
361 %{mcpu=sparclite:-D__sparclite__} \
362 %{mcpu=f930:-D__sparclite__} %{mcpu=f934:-D__sparclite__} \
363 %{mcpu=v8:-D__sparc_v8__} \
364 %{mcpu=supersparc:-D__supersparc__ -D__sparc_v8__} \
365 %{mcpu=hypersparc:-D__hypersparc__ -D__sparc_v8__} \
366 %{mcpu=sparclite86x:-D__sparclite86x__} \
367 %{mcpu=v9:-D__sparc_v9__} \
368 %{mcpu=ultrasparc:-D__sparc_v9__} \
369 %{mcpu=ultrasparc3:-D__sparc_v9__} \
370 %{mcpu=niagara:-D__sparc_v9__} \
371 %{mcpu=niagara2:-D__sparc_v9__} \
372 %{!mcpu*:%{!mcypress:%{!msparclite:%{!mf930:%{!mf934:%{!mv8:%{!msupersparc:%(cpp_cpu_default)}}}}}}} \
373 "
374 #define CPP_ARCH32_SPEC ""
375 #define CPP_ARCH64_SPEC "-D__arch64__"
376
377 #define CPP_ARCH_DEFAULT_SPEC \
378 (DEFAULT_ARCH32_P ? CPP_ARCH32_SPEC : CPP_ARCH64_SPEC)
379
380 #define CPP_ARCH_SPEC "\
381 %{m32:%(cpp_arch32)} \
382 %{m64:%(cpp_arch64)} \
383 %{!m32:%{!m64:%(cpp_arch_default)}} \
384 "
385
386 /* Macros to distinguish endianness.  */
387 #define CPP_ENDIAN_SPEC "\
388 %{mlittle-endian:-D__LITTLE_ENDIAN__} \
389 %{mlittle-endian-data:-D__LITTLE_ENDIAN_DATA__}"
390
391 /* Macros to distinguish the particular subtarget.  */
392 #define CPP_SUBTARGET_SPEC ""
393
394 #define CPP_SPEC "%(cpp_cpu) %(cpp_arch) %(cpp_endian) %(cpp_subtarget)"
395
396 /* Prevent error on `-sun4' and `-target sun4' options.  */
397 /* This used to translate -dalign to -malign, but that is no good
398    because it can't turn off the usual meaning of making debugging dumps.  */
399 /* Translate old style -m<cpu> into new style -mcpu=<cpu>.
400    ??? Delete support for -m<cpu> for 2.9.  */
401
402 #define CC1_SPEC "\
403 %{sun4:} %{target:} \
404 %{mcypress:-mcpu=cypress} \
405 %{msparclite:-mcpu=sparclite} %{mf930:-mcpu=f930} %{mf934:-mcpu=f934} \
406 %{mv8:-mcpu=v8} %{msupersparc:-mcpu=supersparc} \
407 "
408
409 /* Override in target specific files.  */
410 #define ASM_CPU_SPEC "\
411 %{mcpu=sparclet:-Asparclet} %{mcpu=tsc701:-Asparclet} \
412 %{msparclite:-Asparclite} \
413 %{mf930:-Asparclite} %{mf934:-Asparclite} \
414 %{mcpu=sparclite:-Asparclite} \
415 %{mcpu=sparclite86x:-Asparclite} \
416 %{mcpu=f930:-Asparclite} %{mcpu=f934:-Asparclite} \
417 %{mv8plus:-Av8plus} \
418 %{mcpu=v9:-Av9} \
419 %{mcpu=ultrasparc:%{!mv8plus:-Av9a}} \
420 %{mcpu=ultrasparc3:%{!mv8plus:-Av9b}} \
421 %{mcpu=niagara:%{!mv8plus:-Av9b}} \
422 %{mcpu=niagara2:%{!mv8plus:-Av9b}} \
423 %{!mcpu*:%{!mcypress:%{!msparclite:%{!mf930:%{!mf934:%{!mv8:%{!msupersparc:%(asm_cpu_default)}}}}}}} \
424 "
425
426 /* Word size selection, among other things.
427    This is what GAS uses.  Add %(asm_arch) to ASM_SPEC to enable.  */
428
429 #define ASM_ARCH32_SPEC "-32"
430 #ifdef HAVE_AS_REGISTER_PSEUDO_OP
431 #define ASM_ARCH64_SPEC "-64 -no-undeclared-regs"
432 #else
433 #define ASM_ARCH64_SPEC "-64"
434 #endif
435 #define ASM_ARCH_DEFAULT_SPEC \
436 (DEFAULT_ARCH32_P ? ASM_ARCH32_SPEC : ASM_ARCH64_SPEC)
437
438 #define ASM_ARCH_SPEC "\
439 %{m32:%(asm_arch32)} \
440 %{m64:%(asm_arch64)} \
441 %{!m32:%{!m64:%(asm_arch_default)}} \
442 "
443
444 #ifdef HAVE_AS_RELAX_OPTION
445 #define ASM_RELAX_SPEC "%{!mno-relax:-relax}"
446 #else
447 #define ASM_RELAX_SPEC ""
448 #endif
449
450 /* Special flags to the Sun-4 assembler when using pipe for input.  */
451
452 #define ASM_SPEC "\
453 %{R} %{!pg:%{!p:%{fpic|fPIC|fpie|fPIE:-k}}} %{keep-local-as-symbols:-L} \
454 %(asm_cpu) %(asm_relax)"
455
456 #define AS_NEEDS_DASH_FOR_PIPED_INPUT
457
458 /* This macro defines names of additional specifications to put in the specs
459    that can be used in various specifications like CC1_SPEC.  Its definition
460    is an initializer with a subgrouping for each command option.
461
462    Each subgrouping contains a string constant, that defines the
463    specification name, and a string constant that used by the GCC driver
464    program.
465
466    Do not define this macro if it does not need to do anything.  */
467
468 #define EXTRA_SPECS \
469   { "cpp_cpu",          CPP_CPU_SPEC },         \
470   { "cpp_cpu_default",  CPP_CPU_DEFAULT_SPEC }, \
471   { "cpp_arch32",       CPP_ARCH32_SPEC },      \
472   { "cpp_arch64",       CPP_ARCH64_SPEC },      \
473   { "cpp_arch_default", CPP_ARCH_DEFAULT_SPEC },\
474   { "cpp_arch",         CPP_ARCH_SPEC },        \
475   { "cpp_endian",       CPP_ENDIAN_SPEC },      \
476   { "cpp_subtarget",    CPP_SUBTARGET_SPEC },   \
477   { "asm_cpu",          ASM_CPU_SPEC },         \
478   { "asm_cpu_default",  ASM_CPU_DEFAULT_SPEC }, \
479   { "asm_arch32",       ASM_ARCH32_SPEC },      \
480   { "asm_arch64",       ASM_ARCH64_SPEC },      \
481   { "asm_relax",        ASM_RELAX_SPEC },       \
482   { "asm_arch_default", ASM_ARCH_DEFAULT_SPEC },\
483   { "asm_arch",         ASM_ARCH_SPEC },        \
484   SUBTARGET_EXTRA_SPECS
485
486 #define SUBTARGET_EXTRA_SPECS
487
488 /* Because libgcc can generate references back to libc (via .umul etc.) we have
489    to list libc again after the second libgcc.  */
490 #define LINK_GCC_C_SEQUENCE_SPEC "%G %L %G %L"
491
492 \f
493 #define PTRDIFF_TYPE (TARGET_ARCH64 ? "long int" : "int")
494 #define SIZE_TYPE (TARGET_ARCH64 ? "long unsigned int" : "unsigned int")
495
496 /* ??? This should be 32 bits for v9 but what can we do?  */
497 #define WCHAR_TYPE "short unsigned int"
498 #define WCHAR_TYPE_SIZE 16
499 \f
500 /* Mask of all CPU selection flags.  */
501 #define MASK_ISA \
502 (MASK_V8 + MASK_SPARCLITE + MASK_SPARCLET + MASK_V9 + MASK_DEPRECATED_V8_INSNS)
503
504 /* TARGET_HARD_MUL: Use hardware multiply instructions but not %y.
505    TARGET_HARD_MUL32: Use hardware multiply instructions with rd %y
506    to get high 32 bits.  False in V8+ or V9 because multiply stores
507    a 64-bit result in a register.  */
508
509 #define TARGET_HARD_MUL32                               \
510   ((TARGET_V8 || TARGET_SPARCLITE                       \
511     || TARGET_SPARCLET || TARGET_DEPRECATED_V8_INSNS)   \
512    && ! TARGET_V8PLUS && TARGET_ARCH32)
513
514 #define TARGET_HARD_MUL                                 \
515   (TARGET_V8 || TARGET_SPARCLITE || TARGET_SPARCLET     \
516    || TARGET_DEPRECATED_V8_INSNS || TARGET_V8PLUS)
517
518 /* MASK_APP_REGS must always be the default because that's what
519    FIXED_REGISTERS is set to and -ffixed- is processed before
520    CONDITIONAL_REGISTER_USAGE is called (where we process -mno-app-regs).  */
521 #define TARGET_DEFAULT (MASK_APP_REGS + MASK_FPU)
522
523 /* Processor type.
524    These must match the values for the cpu attribute in sparc.md.  */
525 enum processor_type {
526   PROCESSOR_V7,
527   PROCESSOR_CYPRESS,
528   PROCESSOR_V8,
529   PROCESSOR_SUPERSPARC,
530   PROCESSOR_SPARCLITE,
531   PROCESSOR_F930,
532   PROCESSOR_F934,
533   PROCESSOR_HYPERSPARC,
534   PROCESSOR_SPARCLITE86X,
535   PROCESSOR_SPARCLET,
536   PROCESSOR_TSC701,
537   PROCESSOR_V9,
538   PROCESSOR_ULTRASPARC,
539   PROCESSOR_ULTRASPARC3,
540   PROCESSOR_NIAGARA,
541   PROCESSOR_NIAGARA2
542 };
543
544 /* This is set from -m{cpu,tune}=xxx.  */
545 extern enum processor_type sparc_cpu;
546
547 /* Recast the cpu class to be the cpu attribute.
548    Every file includes us, but not every file includes insn-attr.h.  */
549 #define sparc_cpu_attr ((enum attr_cpu) sparc_cpu)
550
551 /* Support for a compile-time default CPU, et cetera.  The rules are:
552    --with-cpu is ignored if -mcpu is specified.
553    --with-tune is ignored if -mtune is specified.
554    --with-float is ignored if -mhard-float, -msoft-float, -mfpu, or -mno-fpu
555      are specified.  */
556 #define OPTION_DEFAULT_SPECS \
557   {"cpu", "%{!mcpu=*:-mcpu=%(VALUE)}" }, \
558   {"tune", "%{!mtune=*:-mtune=%(VALUE)}" }, \
559   {"float", "%{!msoft-float:%{!mhard-float:%{!fpu:%{!no-fpu:-m%(VALUE)-float}}}}" }
560
561 /* sparc_select[0] is reserved for the default cpu.  */
562 struct sparc_cpu_select
563 {
564   const char *string;
565   const char *const name;
566   const int set_tune_p;
567   const int set_arch_p;
568 };
569
570 extern struct sparc_cpu_select sparc_select[];
571 \f
572 /* target machine storage layout */
573
574 /* Define this if most significant bit is lowest numbered
575    in instructions that operate on numbered bit-fields.  */
576 #define BITS_BIG_ENDIAN 1
577
578 /* Define this if most significant byte of a word is the lowest numbered.  */
579 #define BYTES_BIG_ENDIAN 1
580
581 /* Define this if most significant word of a multiword number is the lowest
582    numbered.  */
583 #define WORDS_BIG_ENDIAN 1
584
585 #define MAX_BITS_PER_WORD       64
586
587 /* Width of a word, in units (bytes).  */
588 #define UNITS_PER_WORD          (TARGET_ARCH64 ? 8 : 4)
589 #ifdef IN_LIBGCC2
590 #define MIN_UNITS_PER_WORD      UNITS_PER_WORD
591 #else
592 #define MIN_UNITS_PER_WORD      4
593 #endif
594
595 /* Now define the sizes of the C data types.  */
596
597 #define SHORT_TYPE_SIZE         16
598 #define INT_TYPE_SIZE           32
599 #define LONG_TYPE_SIZE          (TARGET_ARCH64 ? 64 : 32)
600 #define LONG_LONG_TYPE_SIZE     64
601 #define FLOAT_TYPE_SIZE         32
602 #define DOUBLE_TYPE_SIZE        64
603
604 /* LONG_DOUBLE_TYPE_SIZE is defined per OS even though the
605    SPARC ABI says that it is 128-bit wide.  */
606 /* #define LONG_DOUBLE_TYPE_SIZE        128 */
607
608 /* The widest floating-point format really supported by the hardware.  */
609 #define WIDEST_HARDWARE_FP_SIZE 64
610
611 /* Width in bits of a pointer.  This is the size of ptr_mode.  */
612 #define POINTER_SIZE (TARGET_PTR64 ? 64 : 32)
613
614 /* This is the machine mode used for addresses.  */
615 #define Pmode (TARGET_ARCH64 ? DImode : SImode)
616
617 /* If we have to extend pointers (only when TARGET_ARCH64 and not
618    TARGET_PTR64), we want to do it unsigned.   This macro does nothing
619    if ptr_mode and Pmode are the same.  */
620 #define POINTERS_EXTEND_UNSIGNED 1
621
622 /* Allocation boundary (in *bits*) for storing arguments in argument list.  */
623 #define PARM_BOUNDARY (TARGET_ARCH64 ? 64 : 32)
624
625 /* Boundary (in *bits*) on which stack pointer should be aligned.  */
626 /* FIXME, this is wrong when TARGET_ARCH64 and TARGET_STACK_BIAS, because
627    then %sp+2047 is 128-bit aligned so %sp is really only byte-aligned.  */
628 #define STACK_BOUNDARY (TARGET_ARCH64 ? 128 : 64)
629 /* Temporary hack until the FIXME above is fixed.  */
630 #define SPARC_STACK_BOUNDARY_HACK (TARGET_ARCH64 && TARGET_STACK_BIAS)
631
632 /* ALIGN FRAMES on double word boundaries */
633
634 #define SPARC_STACK_ALIGN(LOC) \
635   (TARGET_ARCH64 ? (((LOC)+15) & ~15) : (((LOC)+7) & ~7))
636
637 /* Allocation boundary (in *bits*) for the code of a function.  */
638 #define FUNCTION_BOUNDARY 32
639
640 /* Alignment of field after `int : 0' in a structure.  */
641 #define EMPTY_FIELD_BOUNDARY (TARGET_ARCH64 ? 64 : 32)
642
643 /* Every structure's size must be a multiple of this.  */
644 #define STRUCTURE_SIZE_BOUNDARY 8
645
646 /* A bit-field declared as `int' forces `int' alignment for the struct.  */
647 #define PCC_BITFIELD_TYPE_MATTERS 1
648
649 /* No data type wants to be aligned rounder than this.  */
650 #define BIGGEST_ALIGNMENT (TARGET_ARCH64 ? 128 : 64)
651
652 /* The best alignment to use in cases where we have a choice.  */
653 #define FASTEST_ALIGNMENT 64
654
655 /* Define this macro as an expression for the alignment of a structure
656    (given by STRUCT as a tree node) if the alignment computed in the
657    usual way is COMPUTED and the alignment explicitly specified was
658    SPECIFIED.
659
660    The default is to use SPECIFIED if it is larger; otherwise, use
661    the smaller of COMPUTED and `BIGGEST_ALIGNMENT' */
662 #define ROUND_TYPE_ALIGN(STRUCT, COMPUTED, SPECIFIED)   \
663  (TARGET_FASTER_STRUCTS ?                               \
664   ((TREE_CODE (STRUCT) == RECORD_TYPE                   \
665     || TREE_CODE (STRUCT) == UNION_TYPE                 \
666     || TREE_CODE (STRUCT) == QUAL_UNION_TYPE)           \
667    && TYPE_FIELDS (STRUCT) != 0                         \
668      ? MAX (MAX ((COMPUTED), (SPECIFIED)), BIGGEST_ALIGNMENT) \
669      : MAX ((COMPUTED), (SPECIFIED)))                   \
670    :  MAX ((COMPUTED), (SPECIFIED)))
671
672 /* Make strings word-aligned so strcpy from constants will be faster.  */
673 #define CONSTANT_ALIGNMENT(EXP, ALIGN)  \
674   ((TREE_CODE (EXP) == STRING_CST       \
675     && (ALIGN) < FASTEST_ALIGNMENT)     \
676    ? FASTEST_ALIGNMENT : (ALIGN))
677
678 /* Make arrays of chars word-aligned for the same reasons.  */
679 #define DATA_ALIGNMENT(TYPE, ALIGN)             \
680   (TREE_CODE (TYPE) == ARRAY_TYPE               \
681    && TYPE_MODE (TREE_TYPE (TYPE)) == QImode    \
682    && (ALIGN) < FASTEST_ALIGNMENT ? FASTEST_ALIGNMENT : (ALIGN))
683
684 /* Make local arrays of chars word-aligned for the same reasons.  */
685 #define LOCAL_ALIGNMENT(TYPE, ALIGN) DATA_ALIGNMENT (TYPE, ALIGN)
686
687 /* Set this nonzero if move instructions will actually fail to work
688    when given unaligned data.  */
689 #define STRICT_ALIGNMENT 1
690
691 /* Things that must be doubleword aligned cannot go in the text section,
692    because the linker fails to align the text section enough!
693    Put them in the data section.  This macro is only used in this file.  */
694 #define MAX_TEXT_ALIGN 32
695 \f
696 /* Standard register usage.  */
697
698 /* Number of actual hardware registers.
699    The hardware registers are assigned numbers for the compiler
700    from 0 to just below FIRST_PSEUDO_REGISTER.
701    All registers that the compiler knows about must be given numbers,
702    even those that are not normally considered general registers.
703
704    SPARC has 32 integer registers and 32 floating point registers.
705    64-bit SPARC has 32 additional fp regs, but the odd numbered ones are not
706    accessible.  We still account for them to simplify register computations
707    (e.g.: in CLASS_MAX_NREGS).  There are also 4 fp condition code registers, so
708    32+32+32+4 == 100.
709    Register 100 is used as the integer condition code register.
710    Register 101 is used as the soft frame pointer register.  */
711
712 #define FIRST_PSEUDO_REGISTER 102
713
714 #define SPARC_FIRST_FP_REG     32
715 /* Additional V9 fp regs.  */
716 #define SPARC_FIRST_V9_FP_REG  64
717 #define SPARC_LAST_V9_FP_REG   95
718 /* V9 %fcc[0123].  V8 uses (figuratively) %fcc0.  */
719 #define SPARC_FIRST_V9_FCC_REG 96
720 #define SPARC_LAST_V9_FCC_REG  99
721 /* V8 fcc reg.  */
722 #define SPARC_FCC_REG 96
723 /* Integer CC reg.  We don't distinguish %icc from %xcc.  */
724 #define SPARC_ICC_REG 100
725
726 /* Nonzero if REGNO is an fp reg.  */
727 #define SPARC_FP_REG_P(REGNO) \
728 ((REGNO) >= SPARC_FIRST_FP_REG && (REGNO) <= SPARC_LAST_V9_FP_REG)
729
730 /* Argument passing regs.  */
731 #define SPARC_OUTGOING_INT_ARG_FIRST 8
732 #define SPARC_INCOMING_INT_ARG_FIRST 24
733 #define SPARC_FP_ARG_FIRST           32
734
735 /* 1 for registers that have pervasive standard uses
736    and are not available for the register allocator.
737
738    On non-v9 systems:
739    g1 is free to use as temporary.
740    g2-g4 are reserved for applications.  Gcc normally uses them as
741    temporaries, but this can be disabled via the -mno-app-regs option.
742    g5 through g7 are reserved for the operating system.
743
744    On v9 systems:
745    g1,g5 are free to use as temporaries, and are free to use between calls
746    if the call is to an external function via the PLT.
747    g4 is free to use as a temporary in the non-embedded case.
748    g4 is reserved in the embedded case.
749    g2-g3 are reserved for applications.  Gcc normally uses them as
750    temporaries, but this can be disabled via the -mno-app-regs option.
751    g6-g7 are reserved for the operating system (or application in
752    embedded case).
753    ??? Register 1 is used as a temporary by the 64 bit sethi pattern, so must
754    currently be a fixed register until this pattern is rewritten.
755    Register 1 is also used when restoring call-preserved registers in large
756    stack frames.
757
758    Registers fixed in arch32 and not arch64 (or vice-versa) are marked in
759    CONDITIONAL_REGISTER_USAGE in order to properly handle -ffixed-.
760 */
761
762 #define FIXED_REGISTERS  \
763  {1, 0, 2, 2, 2, 2, 1, 1,       \
764   0, 0, 0, 0, 0, 0, 1, 0,       \
765   0, 0, 0, 0, 0, 0, 0, 0,       \
766   0, 0, 0, 0, 0, 0, 1, 1,       \
767                                 \
768   0, 0, 0, 0, 0, 0, 0, 0,       \
769   0, 0, 0, 0, 0, 0, 0, 0,       \
770   0, 0, 0, 0, 0, 0, 0, 0,       \
771   0, 0, 0, 0, 0, 0, 0, 0,       \
772                                 \
773   0, 0, 0, 0, 0, 0, 0, 0,       \
774   0, 0, 0, 0, 0, 0, 0, 0,       \
775   0, 0, 0, 0, 0, 0, 0, 0,       \
776   0, 0, 0, 0, 0, 0, 0, 0,       \
777                                 \
778   0, 0, 0, 0, 0, 1}
779
780 /* 1 for registers not available across function calls.
781    These must include the FIXED_REGISTERS and also any
782    registers that can be used without being saved.
783    The latter must include the registers where values are returned
784    and the register where structure-value addresses are passed.
785    Aside from that, you can include as many other registers as you like.  */
786
787 #define CALL_USED_REGISTERS  \
788  {1, 1, 1, 1, 1, 1, 1, 1,       \
789   1, 1, 1, 1, 1, 1, 1, 1,       \
790   0, 0, 0, 0, 0, 0, 0, 0,       \
791   0, 0, 0, 0, 0, 0, 1, 1,       \
792                                 \
793   1, 1, 1, 1, 1, 1, 1, 1,       \
794   1, 1, 1, 1, 1, 1, 1, 1,       \
795   1, 1, 1, 1, 1, 1, 1, 1,       \
796   1, 1, 1, 1, 1, 1, 1, 1,       \
797                                 \
798   1, 1, 1, 1, 1, 1, 1, 1,       \
799   1, 1, 1, 1, 1, 1, 1, 1,       \
800   1, 1, 1, 1, 1, 1, 1, 1,       \
801   1, 1, 1, 1, 1, 1, 1, 1,       \
802                                 \
803   1, 1, 1, 1, 1, 1}
804
805 /* If !TARGET_FPU, then make the fp registers and fp cc regs fixed so that
806    they won't be allocated.  */
807
808 #define CONDITIONAL_REGISTER_USAGE                              \
809 do                                                              \
810   {                                                             \
811     if (PIC_OFFSET_TABLE_REGNUM != INVALID_REGNUM)              \
812       {                                                         \
813         fixed_regs[PIC_OFFSET_TABLE_REGNUM] = 1;                \
814         call_used_regs[PIC_OFFSET_TABLE_REGNUM] = 1;            \
815       }                                                         \
816     /* If the user has passed -f{fixed,call-{used,saved}}-g5 */ \
817     /* then honor it.  */                                       \
818     if (TARGET_ARCH32 && fixed_regs[5])                         \
819       fixed_regs[5] = 1;                                        \
820     else if (TARGET_ARCH64 && fixed_regs[5] == 2)               \
821       fixed_regs[5] = 0;                                        \
822     if (! TARGET_V9)                                            \
823       {                                                         \
824         int regno;                                              \
825         for (regno = SPARC_FIRST_V9_FP_REG;                     \
826              regno <= SPARC_LAST_V9_FP_REG;                     \
827              regno++)                                           \
828           fixed_regs[regno] = 1;                                \
829         /* %fcc0 is used by v8 and v9.  */                      \
830         for (regno = SPARC_FIRST_V9_FCC_REG + 1;                \
831              regno <= SPARC_LAST_V9_FCC_REG;                    \
832              regno++)                                           \
833           fixed_regs[regno] = 1;                                \
834       }                                                         \
835     if (! TARGET_FPU)                                           \
836       {                                                         \
837         int regno;                                              \
838         for (regno = 32; regno < SPARC_LAST_V9_FCC_REG; regno++) \
839           fixed_regs[regno] = 1;                                \
840       }                                                         \
841     /* If the user has passed -f{fixed,call-{used,saved}}-g2 */ \
842     /* then honor it.  Likewise with g3 and g4.  */             \
843     if (fixed_regs[2] == 2)                                     \
844       fixed_regs[2] = ! TARGET_APP_REGS;                        \
845     if (fixed_regs[3] == 2)                                     \
846       fixed_regs[3] = ! TARGET_APP_REGS;                        \
847     if (TARGET_ARCH32 && fixed_regs[4] == 2)                    \
848       fixed_regs[4] = ! TARGET_APP_REGS;                        \
849     else if (TARGET_CM_EMBMEDANY)                               \
850       fixed_regs[4] = 1;                                        \
851     else if (fixed_regs[4] == 2)                                \
852       fixed_regs[4] = 0;                                        \
853   }                                                             \
854 while (0)
855
856 /* Return number of consecutive hard regs needed starting at reg REGNO
857    to hold something of mode MODE.
858    This is ordinarily the length in words of a value of mode MODE
859    but can be less for certain modes in special long registers.
860
861    On SPARC, ordinary registers hold 32 bits worth;
862    this means both integer and floating point registers.
863    On v9, integer regs hold 64 bits worth; floating point regs hold
864    32 bits worth (this includes the new fp regs as even the odd ones are
865    included in the hard register count).  */
866
867 #define HARD_REGNO_NREGS(REGNO, MODE) \
868   (TARGET_ARCH64                                                        \
869    ? ((REGNO) < 32 || (REGNO) == FRAME_POINTER_REGNUM                   \
870       ? (GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD    \
871       : (GET_MODE_SIZE (MODE) + 3) / 4)                                 \
872    : ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD))
873
874 /* Due to the ARCH64 discrepancy above we must override this next
875    macro too.  */
876 #define REGMODE_NATURAL_SIZE(MODE) \
877   ((TARGET_ARCH64 && FLOAT_MODE_P (MODE)) ? 4 : UNITS_PER_WORD)
878
879 /* Value is 1 if hard register REGNO can hold a value of machine-mode MODE.
880    See sparc.c for how we initialize this.  */
881 extern const int *hard_regno_mode_classes;
882 extern int sparc_mode_class[];
883
884 /* ??? Because of the funny way we pass parameters we should allow certain
885    ??? types of float/complex values to be in integer registers during
886    ??? RTL generation.  This only matters on arch32.  */
887 #define HARD_REGNO_MODE_OK(REGNO, MODE) \
888   ((hard_regno_mode_classes[REGNO] & sparc_mode_class[MODE]) != 0)
889
890 /* Value is 1 if it is OK to rename a hard register FROM to another hard
891    register TO.  We cannot rename %g1 as it may be used before the save
892    register window instruction in the prologue.  */
893 #define HARD_REGNO_RENAME_OK(FROM, TO) ((FROM) != 1)
894
895 /* Value is 1 if it is a good idea to tie two pseudo registers
896    when one has mode MODE1 and one has mode MODE2.
897    If HARD_REGNO_MODE_OK could produce different values for MODE1 and MODE2,
898    for any hard reg, then this must be 0 for correct output.
899
900    For V9: SFmode can't be combined with other float modes, because they can't
901    be allocated to the %d registers.  Also, DFmode won't fit in odd %f
902    registers, but SFmode will.  */
903 #define MODES_TIEABLE_P(MODE1, MODE2) \
904   ((MODE1) == (MODE2)                                           \
905    || (GET_MODE_CLASS (MODE1) == GET_MODE_CLASS (MODE2)         \
906        && (! TARGET_V9                                          \
907            || (GET_MODE_CLASS (MODE1) != MODE_FLOAT             \
908                || (MODE1 != SFmode && MODE2 != SFmode)))))
909
910 /* Specify the registers used for certain standard purposes.
911    The values of these macros are register numbers.  */
912
913 /* Register to use for pushing function arguments.  */
914 #define STACK_POINTER_REGNUM 14
915
916 /* The stack bias (amount by which the hardware register is offset by).  */
917 #define SPARC_STACK_BIAS ((TARGET_ARCH64 && TARGET_STACK_BIAS) ? 2047 : 0)
918
919 /* Actual top-of-stack address is 92/176 greater than the contents of the
920    stack pointer register for !v9/v9.  That is:
921    - !v9: 64 bytes for the in and local registers, 4 bytes for structure return
922      address, and 6*4 bytes for the 6 register parameters.
923    - v9: 128 bytes for the in and local registers + 6*8 bytes for the integer
924      parameter regs.  */
925 #define STACK_POINTER_OFFSET (FIRST_PARM_OFFSET(0) + SPARC_STACK_BIAS)
926
927 /* Base register for access to local variables of the function.  */
928 #define HARD_FRAME_POINTER_REGNUM 30
929
930 /* The soft frame pointer does not have the stack bias applied.  */
931 #define FRAME_POINTER_REGNUM 101
932
933 /* Given the stack bias, the stack pointer isn't actually aligned.  */
934 #define INIT_EXPANDERS                                                   \
935   do {                                                                   \
936     if (crtl->emit.regno_pointer_align && SPARC_STACK_BIAS)      \
937       {                                                                  \
938         REGNO_POINTER_ALIGN (STACK_POINTER_REGNUM) = BITS_PER_UNIT;      \
939         REGNO_POINTER_ALIGN (HARD_FRAME_POINTER_REGNUM) = BITS_PER_UNIT; \
940       }                                                                  \
941   } while (0)
942
943 /* Base register for access to arguments of the function.  */
944 #define ARG_POINTER_REGNUM FRAME_POINTER_REGNUM
945
946 /* Register in which static-chain is passed to a function.  This must
947    not be a register used by the prologue.  */
948 #define STATIC_CHAIN_REGNUM (TARGET_ARCH64 ? 5 : 2)
949
950 /* Register which holds offset table for position-independent
951    data references.  */
952
953 #define PIC_OFFSET_TABLE_REGNUM (flag_pic ? 23 : INVALID_REGNUM)
954
955 /* Pick a default value we can notice from override_options:
956    !v9: Default is on.
957    v9: Default is off.
958    Originally it was -1, but later on the container of options changed to
959    unsigned byte, so we decided to pick 127 as default value, which does
960    reflect an undefined default value in case of 0/1.  */
961
962 #define DEFAULT_PCC_STRUCT_RETURN 127
963
964 /* Functions which return large structures get the address
965    to place the wanted value at offset 64 from the frame.
966    Must reserve 64 bytes for the in and local registers.
967    v9: Functions which return large structures get the address to place the
968    wanted value from an invisible first argument.  */
969 #define STRUCT_VALUE_OFFSET 64
970 \f
971 /* Define the classes of registers for register constraints in the
972    machine description.  Also define ranges of constants.
973
974    One of the classes must always be named ALL_REGS and include all hard regs.
975    If there is more than one class, another class must be named NO_REGS
976    and contain no registers.
977
978    The name GENERAL_REGS must be the name of a class (or an alias for
979    another name such as ALL_REGS).  This is the class of registers
980    that is allowed by "g" or "r" in a register constraint.
981    Also, registers outside this class are allocated only when
982    instructions express preferences for them.
983
984    The classes must be numbered in nondecreasing order; that is,
985    a larger-numbered class must never be contained completely
986    in a smaller-numbered class.
987
988    For any two classes, it is very desirable that there be another
989    class that represents their union.  */
990
991 /* The SPARC has various kinds of registers: general, floating point,
992    and condition codes [well, it has others as well, but none that we
993    care directly about].
994
995    For v9 we must distinguish between the upper and lower floating point
996    registers because the upper ones can't hold SFmode values.
997    HARD_REGNO_MODE_OK won't help here because reload assumes that register(s)
998    satisfying a group need for a class will also satisfy a single need for
999    that class.  EXTRA_FP_REGS is a bit of a misnomer as it covers all 64 fp
1000    regs.
1001
1002    It is important that one class contains all the general and all the standard
1003    fp regs.  Otherwise find_reg() won't properly allocate int regs for moves,
1004    because reg_class_record() will bias the selection in favor of fp regs,
1005    because reg_class_subunion[GENERAL_REGS][FP_REGS] will yield FP_REGS,
1006    because FP_REGS > GENERAL_REGS.
1007
1008    It is also important that one class contain all the general and all
1009    the fp regs.  Otherwise when spilling a DFmode reg, it may be from
1010    EXTRA_FP_REGS but find_reloads() may use class
1011    GENERAL_OR_FP_REGS. This will cause allocate_reload_reg() to die
1012    because the compiler thinks it doesn't have a spill reg when in
1013    fact it does.
1014
1015    v9 also has 4 floating point condition code registers.  Since we don't
1016    have a class that is the union of FPCC_REGS with either of the others,
1017    it is important that it appear first.  Otherwise the compiler will die
1018    trying to compile _fixunsdfsi because fix_truncdfsi2 won't match its
1019    constraints.
1020
1021    It is important that SPARC_ICC_REG have class NO_REGS.  Otherwise combine
1022    may try to use it to hold an SImode value.  See register_operand.
1023    ??? Should %fcc[0123] be handled similarly?
1024 */
1025
1026 enum reg_class { NO_REGS, FPCC_REGS, I64_REGS, GENERAL_REGS, FP_REGS,
1027                  EXTRA_FP_REGS, GENERAL_OR_FP_REGS, GENERAL_OR_EXTRA_FP_REGS,
1028                  ALL_REGS, LIM_REG_CLASSES };
1029
1030 #define N_REG_CLASSES (int) LIM_REG_CLASSES
1031
1032 /* Give names of register classes as strings for dump file.  */
1033
1034 #define REG_CLASS_NAMES \
1035   { "NO_REGS", "FPCC_REGS", "I64_REGS", "GENERAL_REGS", "FP_REGS",      \
1036      "EXTRA_FP_REGS", "GENERAL_OR_FP_REGS", "GENERAL_OR_EXTRA_FP_REGS", \
1037      "ALL_REGS" }
1038
1039 /* Define which registers fit in which classes.
1040    This is an initializer for a vector of HARD_REG_SET
1041    of length N_REG_CLASSES.  */
1042
1043 #define REG_CLASS_CONTENTS                              \
1044   {{0, 0, 0, 0},        /* NO_REGS */                   \
1045    {0, 0, 0, 0xf},      /* FPCC_REGS */                 \
1046    {0xffff, 0, 0, 0},   /* I64_REGS */                  \
1047    {-1, 0, 0, 0x20},    /* GENERAL_REGS */              \
1048    {0, -1, 0, 0},       /* FP_REGS */                   \
1049    {0, -1, -1, 0},      /* EXTRA_FP_REGS */             \
1050    {-1, -1, 0, 0x20},   /* GENERAL_OR_FP_REGS */        \
1051    {-1, -1, -1, 0x20},  /* GENERAL_OR_EXTRA_FP_REGS */  \
1052    {-1, -1, -1, 0x3f}}  /* ALL_REGS */
1053
1054 /* The same information, inverted:
1055    Return the class number of the smallest class containing
1056    reg number REGNO.  This could be a conditional expression
1057    or could index an array.  */
1058
1059 extern enum reg_class sparc_regno_reg_class[FIRST_PSEUDO_REGISTER];
1060
1061 #define REGNO_REG_CLASS(REGNO) sparc_regno_reg_class[(REGNO)]
1062
1063 /* The following macro defines cover classes for Integrated Register
1064    Allocator.  Cover classes is a set of non-intersected register
1065    classes covering all hard registers used for register allocation
1066    purpose.  Any move between two registers of a cover class should be
1067    cheaper than load or store of the registers.  The macro value is
1068    array of register classes with LIM_REG_CLASSES used as the end
1069    marker.  */
1070
1071 #define IRA_COVER_CLASSES                                                    \
1072 {                                                                            \
1073   GENERAL_REGS, EXTRA_FP_REGS, FPCC_REGS, LIM_REG_CLASSES                    \
1074 }
1075
1076 /* Defines invalid mode changes.  Borrowed from pa64-regs.h.
1077
1078    SImode loads to floating-point registers are not zero-extended.
1079    The definition for LOAD_EXTEND_OP specifies that integer loads
1080    narrower than BITS_PER_WORD will be zero-extended.  As a result,
1081    we inhibit changes from SImode unless they are to a mode that is
1082    identical in size.  */
1083
1084 #define CANNOT_CHANGE_MODE_CLASS(FROM, TO, CLASS)               \
1085   (TARGET_ARCH64                                                \
1086    && (FROM) == SImode                                          \
1087    && GET_MODE_SIZE (FROM) != GET_MODE_SIZE (TO)                \
1088    ? reg_classes_intersect_p (CLASS, FP_REGS) : 0)
1089
1090 /* This is the order in which to allocate registers normally.
1091
1092    We put %f0-%f7 last among the float registers, so as to make it more
1093    likely that a pseudo-register which dies in the float return register
1094    area will get allocated to the float return register, thus saving a move
1095    instruction at the end of the function.
1096
1097    Similarly for integer return value registers.
1098
1099    We know in this case that we will not end up with a leaf function.
1100
1101    The register allocator is given the global and out registers first
1102    because these registers are call clobbered and thus less useful to
1103    global register allocation.
1104
1105    Next we list the local and in registers.  They are not call clobbered
1106    and thus very useful for global register allocation.  We list the input
1107    registers before the locals so that it is more likely the incoming
1108    arguments received in those registers can just stay there and not be
1109    reloaded.  */
1110
1111 #define REG_ALLOC_ORDER \
1112 { 1, 2, 3, 4, 5, 6, 7,                  /* %g1-%g7 */   \
1113   13, 12, 11, 10, 9, 8,                 /* %o5-%o0 */   \
1114   15,                                   /* %o7 */       \
1115   16, 17, 18, 19, 20, 21, 22, 23,       /* %l0-%l7 */   \
1116   29, 28, 27, 26, 25, 24, 31,           /* %i5-%i0,%i7 */\
1117   40, 41, 42, 43, 44, 45, 46, 47,       /* %f8-%f15 */  \
1118   48, 49, 50, 51, 52, 53, 54, 55,       /* %f16-%f23 */ \
1119   56, 57, 58, 59, 60, 61, 62, 63,       /* %f24-%f31 */ \
1120   64, 65, 66, 67, 68, 69, 70, 71,       /* %f32-%f39 */ \
1121   72, 73, 74, 75, 76, 77, 78, 79,       /* %f40-%f47 */ \
1122   80, 81, 82, 83, 84, 85, 86, 87,       /* %f48-%f55 */ \
1123   88, 89, 90, 91, 92, 93, 94, 95,       /* %f56-%f63 */ \
1124   39, 38, 37, 36, 35, 34, 33, 32,       /* %f7-%f0 */   \
1125   96, 97, 98, 99,                       /* %fcc0-3 */   \
1126   100, 0, 14, 30, 101}                  /* %icc, %g0, %o6, %i6, %sfp */
1127
1128 /* This is the order in which to allocate registers for
1129    leaf functions.  If all registers can fit in the global and
1130    output registers, then we have the possibility of having a leaf
1131    function.
1132
1133    The macro actually mentioned the input registers first,
1134    because they get renumbered into the output registers once
1135    we know really do have a leaf function.
1136
1137    To be more precise, this register allocation order is used
1138    when %o7 is found to not be clobbered right before register
1139    allocation.  Normally, the reason %o7 would be clobbered is
1140    due to a call which could not be transformed into a sibling
1141    call.
1142
1143    As a consequence, it is possible to use the leaf register
1144    allocation order and not end up with a leaf function.  We will
1145    not get suboptimal register allocation in that case because by
1146    definition of being potentially leaf, there were no function
1147    calls.  Therefore, allocation order within the local register
1148    window is not critical like it is when we do have function calls.  */
1149
1150 #define REG_LEAF_ALLOC_ORDER \
1151 { 1, 2, 3, 4, 5, 6, 7,                  /* %g1-%g7 */   \
1152   29, 28, 27, 26, 25, 24,               /* %i5-%i0 */   \
1153   15,                                   /* %o7 */       \
1154   13, 12, 11, 10, 9, 8,                 /* %o5-%o0 */   \
1155   16, 17, 18, 19, 20, 21, 22, 23,       /* %l0-%l7 */   \
1156   40, 41, 42, 43, 44, 45, 46, 47,       /* %f8-%f15 */  \
1157   48, 49, 50, 51, 52, 53, 54, 55,       /* %f16-%f23 */ \
1158   56, 57, 58, 59, 60, 61, 62, 63,       /* %f24-%f31 */ \
1159   64, 65, 66, 67, 68, 69, 70, 71,       /* %f32-%f39 */ \
1160   72, 73, 74, 75, 76, 77, 78, 79,       /* %f40-%f47 */ \
1161   80, 81, 82, 83, 84, 85, 86, 87,       /* %f48-%f55 */ \
1162   88, 89, 90, 91, 92, 93, 94, 95,       /* %f56-%f63 */ \
1163   39, 38, 37, 36, 35, 34, 33, 32,       /* %f7-%f0 */   \
1164   96, 97, 98, 99,                       /* %fcc0-3 */   \
1165   100, 0, 14, 30, 31, 101}              /* %icc, %g0, %o6, %i6, %i7, %sfp */
1166
1167 #define ADJUST_REG_ALLOC_ORDER order_regs_for_local_alloc ()
1168
1169 extern char sparc_leaf_regs[];
1170 #define LEAF_REGISTERS sparc_leaf_regs
1171
1172 extern char leaf_reg_remap[];
1173 #define LEAF_REG_REMAP(REGNO) (leaf_reg_remap[REGNO])
1174
1175 /* The class value for index registers, and the one for base regs.  */
1176 #define INDEX_REG_CLASS GENERAL_REGS
1177 #define BASE_REG_CLASS GENERAL_REGS
1178
1179 /* Local macro to handle the two v9 classes of FP regs.  */
1180 #define FP_REG_CLASS_P(CLASS) ((CLASS) == FP_REGS || (CLASS) == EXTRA_FP_REGS)
1181
1182 /* Predicates for 10-bit, 11-bit and 13-bit signed constants.  */
1183 #define SPARC_SIMM10_P(X) ((unsigned HOST_WIDE_INT) (X) + 0x200 < 0x400)
1184 #define SPARC_SIMM11_P(X) ((unsigned HOST_WIDE_INT) (X) + 0x400 < 0x800)
1185 #define SPARC_SIMM13_P(X) ((unsigned HOST_WIDE_INT) (X) + 0x1000 < 0x2000)
1186
1187 /* 10- and 11-bit immediates are only used for a few specific insns.
1188    SMALL_INT is used throughout the port so we continue to use it.  */
1189 #define SMALL_INT(X) (SPARC_SIMM13_P (INTVAL (X)))
1190
1191 /* Predicate for constants that can be loaded with a sethi instruction.
1192    This is the general, 64-bit aware, bitwise version that ensures that
1193    only constants whose representation fits in the mask
1194
1195      0x00000000fffffc00
1196
1197    are accepted.  It will reject, for example, negative SImode constants
1198    on 64-bit hosts, so correct handling is to mask the value beforehand
1199    according to the mode of the instruction.  */
1200 #define SPARC_SETHI_P(X) \
1201   (((unsigned HOST_WIDE_INT) (X) \
1202     & ((unsigned HOST_WIDE_INT) 0x3ff - GET_MODE_MASK (SImode) - 1)) == 0)
1203
1204 /* Version of the above predicate for SImode constants and below.  */
1205 #define SPARC_SETHI32_P(X) \
1206   (SPARC_SETHI_P ((unsigned HOST_WIDE_INT) (X) & GET_MODE_MASK (SImode)))
1207
1208 /* Given an rtx X being reloaded into a reg required to be
1209    in class CLASS, return the class of reg to actually use.
1210    In general this is just CLASS; but on some machines
1211    in some cases it is preferable to use a more restrictive class.  */
1212 /* - We can't load constants into FP registers.
1213    - We can't load FP constants into integer registers when soft-float,
1214      because there is no soft-float pattern with a r/F constraint.
1215    - We can't load FP constants into integer registers for TFmode unless
1216      it is 0.0L, because there is no movtf pattern with a r/F constraint.
1217    - Try and reload integer constants (symbolic or otherwise) back into
1218      registers directly, rather than having them dumped to memory.  */
1219
1220 #define PREFERRED_RELOAD_CLASS(X,CLASS)                 \
1221   (CONSTANT_P (X)                                       \
1222    ? ((FP_REG_CLASS_P (CLASS)                           \
1223        || (CLASS) == GENERAL_OR_FP_REGS                 \
1224        || (CLASS) == GENERAL_OR_EXTRA_FP_REGS           \
1225        || (GET_MODE_CLASS (GET_MODE (X)) == MODE_FLOAT  \
1226            && ! TARGET_FPU)                             \
1227        || (GET_MODE (X) == TFmode                       \
1228            && ! const_zero_operand (X, TFmode)))        \
1229       ? NO_REGS                                         \
1230       : (!FP_REG_CLASS_P (CLASS)                        \
1231          && GET_MODE_CLASS (GET_MODE (X)) == MODE_INT)  \
1232       ? GENERAL_REGS                                    \
1233       : (CLASS))                                        \
1234    : (CLASS))
1235
1236 /* Return the register class of a scratch register needed to load IN into
1237    a register of class CLASS in MODE.
1238
1239    We need a temporary when loading/storing a HImode/QImode value
1240    between memory and the FPU registers.  This can happen when combine puts
1241    a paradoxical subreg in a float/fix conversion insn.
1242
1243    We need a temporary when loading/storing a DFmode value between
1244    unaligned memory and the upper FPU registers.  */
1245
1246 #define SECONDARY_INPUT_RELOAD_CLASS(CLASS, MODE, IN)           \
1247   ((FP_REG_CLASS_P (CLASS)                                      \
1248     && ((MODE) == HImode || (MODE) == QImode)                   \
1249     && (GET_CODE (IN) == MEM                                    \
1250         || ((GET_CODE (IN) == REG || GET_CODE (IN) == SUBREG)   \
1251             && true_regnum (IN) == -1)))                        \
1252    ? GENERAL_REGS                                               \
1253    : ((CLASS) == EXTRA_FP_REGS && (MODE) == DFmode              \
1254       && GET_CODE (IN) == MEM && TARGET_ARCH32                  \
1255       && ! mem_min_alignment ((IN), 8))                         \
1256      ? FP_REGS                                                  \
1257      : (((TARGET_CM_MEDANY                                      \
1258           && symbolic_operand ((IN), (MODE)))                   \
1259          || (TARGET_CM_EMBMEDANY                                \
1260              && text_segment_operand ((IN), (MODE))))           \
1261         && !flag_pic)                                           \
1262        ? GENERAL_REGS                                           \
1263        : NO_REGS)
1264
1265 #define SECONDARY_OUTPUT_RELOAD_CLASS(CLASS, MODE, IN)          \
1266   ((FP_REG_CLASS_P (CLASS)                                      \
1267      && ((MODE) == HImode || (MODE) == QImode)                  \
1268      && (GET_CODE (IN) == MEM                                   \
1269          || ((GET_CODE (IN) == REG || GET_CODE (IN) == SUBREG)  \
1270              && true_regnum (IN) == -1)))                       \
1271    ? GENERAL_REGS                                               \
1272    : ((CLASS) == EXTRA_FP_REGS && (MODE) == DFmode              \
1273       && GET_CODE (IN) == MEM && TARGET_ARCH32                  \
1274       && ! mem_min_alignment ((IN), 8))                         \
1275      ? FP_REGS                                                  \
1276      : (((TARGET_CM_MEDANY                                      \
1277           && symbolic_operand ((IN), (MODE)))                   \
1278          || (TARGET_CM_EMBMEDANY                                \
1279              && text_segment_operand ((IN), (MODE))))           \
1280         && !flag_pic)                                           \
1281        ? GENERAL_REGS                                           \
1282        : NO_REGS)
1283
1284 /* On SPARC it is not possible to directly move data between
1285    GENERAL_REGS and FP_REGS.  */
1286 #define SECONDARY_MEMORY_NEEDED(CLASS1, CLASS2, MODE) \
1287   (FP_REG_CLASS_P (CLASS1) != FP_REG_CLASS_P (CLASS2))
1288
1289 /* Get_secondary_mem widens its argument to BITS_PER_WORD which loses on v9
1290    because the movsi and movsf patterns don't handle r/f moves.
1291    For v8 we copy the default definition.  */
1292 #define SECONDARY_MEMORY_NEEDED_MODE(MODE) \
1293   (TARGET_ARCH64                                                \
1294    ? (GET_MODE_BITSIZE (MODE) < 32                              \
1295       ? mode_for_size (32, GET_MODE_CLASS (MODE), 0)            \
1296       : MODE)                                                   \
1297    : (GET_MODE_BITSIZE (MODE) < BITS_PER_WORD                   \
1298       ? mode_for_size (BITS_PER_WORD, GET_MODE_CLASS (MODE), 0) \
1299       : MODE))
1300
1301 /* Return the maximum number of consecutive registers
1302    needed to represent mode MODE in a register of class CLASS.  */
1303 /* On SPARC, this is the size of MODE in words.  */
1304 #define CLASS_MAX_NREGS(CLASS, MODE)    \
1305   (FP_REG_CLASS_P (CLASS) ? (GET_MODE_SIZE (MODE) + 3) / 4 \
1306    : (GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD)
1307 \f
1308 /* Stack layout; function entry, exit and calling.  */
1309
1310 /* Define this if pushing a word on the stack
1311    makes the stack pointer a smaller address.  */
1312 #define STACK_GROWS_DOWNWARD
1313
1314 /* Define this to nonzero if the nominal address of the stack frame
1315    is at the high-address end of the local variables;
1316    that is, each additional local variable allocated
1317    goes at a more negative offset in the frame.  */
1318 #define FRAME_GROWS_DOWNWARD 1
1319
1320 /* Offset within stack frame to start allocating local variables at.
1321    If FRAME_GROWS_DOWNWARD, this is the offset to the END of the
1322    first local allocated.  Otherwise, it is the offset to the BEGINNING
1323    of the first local allocated.  */
1324 #define STARTING_FRAME_OFFSET 0
1325
1326 /* Offset of first parameter from the argument pointer register value.
1327    !v9: This is 64 for the ins and locals, plus 4 for the struct-return reg
1328    even if this function isn't going to use it.
1329    v9: This is 128 for the ins and locals.  */
1330 #define FIRST_PARM_OFFSET(FNDECL) \
1331   (TARGET_ARCH64 ? 16 * UNITS_PER_WORD : STRUCT_VALUE_OFFSET + UNITS_PER_WORD)
1332
1333 /* Offset from the argument pointer register value to the CFA.
1334    This is different from FIRST_PARM_OFFSET because the register window
1335    comes between the CFA and the arguments.  */
1336 #define ARG_POINTER_CFA_OFFSET(FNDECL)  0
1337
1338 /* When a parameter is passed in a register, stack space is still
1339    allocated for it.
1340    !v9: All 6 possible integer registers have backing store allocated.
1341    v9: Only space for the arguments passed is allocated.  */
1342 /* ??? Ideally, we'd use zero here (as the minimum), but zero has special
1343    meaning to the backend.  Further, we need to be able to detect if a
1344    varargs/unprototyped function is called, as they may want to spill more
1345    registers than we've provided space.  Ugly, ugly.  So for now we retain
1346    all 6 slots even for v9.  */
1347 #define REG_PARM_STACK_SPACE(DECL) (6 * UNITS_PER_WORD)
1348
1349 /* Definitions for register elimination.  */
1350
1351 #define ELIMINABLE_REGS \
1352   {{ FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM}, \
1353    { FRAME_POINTER_REGNUM, HARD_FRAME_POINTER_REGNUM} }
1354
1355 /* We always pretend that this is a leaf function because if it's not,
1356    there's no point in trying to eliminate the frame pointer.  If it
1357    is a leaf function, we guessed right!  */
1358 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET)                    \
1359   do {                                                                  \
1360     if ((TO) == STACK_POINTER_REGNUM)                                   \
1361       (OFFSET) = sparc_compute_frame_size (get_frame_size (), 1);       \
1362     else                                                                \
1363       (OFFSET) = 0;                                                     \
1364     (OFFSET) += SPARC_STACK_BIAS;                                       \
1365   } while (0)
1366
1367 /* Keep the stack pointer constant throughout the function.
1368    This is both an optimization and a necessity: longjmp
1369    doesn't behave itself when the stack pointer moves within
1370    the function!  */
1371 #define ACCUMULATE_OUTGOING_ARGS 1
1372
1373 /* Define this macro if the target machine has "register windows".  This
1374    C expression returns the register number as seen by the called function
1375    corresponding to register number OUT as seen by the calling function.
1376    Return OUT if register number OUT is not an outbound register.  */
1377
1378 #define INCOMING_REGNO(OUT) \
1379  (((OUT) < 8 || (OUT) > 15) ? (OUT) : (OUT) + 16)
1380
1381 /* Define this macro if the target machine has "register windows".  This
1382    C expression returns the register number as seen by the calling function
1383    corresponding to register number IN as seen by the called function.
1384    Return IN if register number IN is not an inbound register.  */
1385
1386 #define OUTGOING_REGNO(IN) \
1387  (((IN) < 24 || (IN) > 31) ? (IN) : (IN) - 16)
1388
1389 /* Define this macro if the target machine has register windows.  This
1390    C expression returns true if the register is call-saved but is in the
1391    register window.  */
1392
1393 #define LOCAL_REGNO(REGNO) \
1394   ((REGNO) >= 16 && (REGNO) <= 31)
1395
1396 /* Define the size of space to allocate for the return value of an
1397    untyped_call.  */
1398
1399 #define APPLY_RESULT_SIZE (TARGET_ARCH64 ? 24 : 16)
1400
1401 /* 1 if N is a possible register number for function argument passing.
1402    On SPARC, these are the "output" registers.  v9 also uses %f0-%f31.  */
1403
1404 #define FUNCTION_ARG_REGNO_P(N) \
1405 (TARGET_ARCH64 \
1406  ? (((N) >= 8 && (N) <= 13) || ((N) >= 32 && (N) <= 63)) \
1407  : ((N) >= 8 && (N) <= 13))
1408 \f
1409 /* Define a data type for recording info about an argument list
1410    during the scan of that argument list.  This data type should
1411    hold all necessary information about the function itself
1412    and about the args processed so far, enough to enable macros
1413    such as FUNCTION_ARG to determine where the next arg should go.
1414
1415    On SPARC (!v9), this is a single integer, which is a number of words
1416    of arguments scanned so far (including the invisible argument,
1417    if any, which holds the structure-value-address).
1418    Thus 7 or more means all following args should go on the stack.
1419
1420    For v9, we also need to know whether a prototype is present.  */
1421
1422 struct sparc_args {
1423   int words;       /* number of words passed so far */
1424   int prototype_p; /* nonzero if a prototype is present */
1425   int libcall_p;   /* nonzero if a library call */
1426 };
1427 #define CUMULATIVE_ARGS struct sparc_args
1428
1429 /* Initialize a variable CUM of type CUMULATIVE_ARGS
1430    for a call to a function whose data type is FNTYPE.
1431    For a library call, FNTYPE is 0.  */
1432
1433 #define INIT_CUMULATIVE_ARGS(CUM, FNTYPE, LIBNAME, FNDECL, N_NAMED_ARGS) \
1434 init_cumulative_args (& (CUM), (FNTYPE), (LIBNAME), (FNDECL));
1435
1436 /* If defined, a C expression which determines whether, and in which direction,
1437    to pad out an argument with extra space.  The value should be of type
1438    `enum direction': either `upward' to pad above the argument,
1439    `downward' to pad below, or `none' to inhibit padding.  */
1440
1441 #define FUNCTION_ARG_PADDING(MODE, TYPE) \
1442 function_arg_padding ((MODE), (TYPE))
1443
1444 /* If defined, a C expression that gives the alignment boundary, in bits,
1445    of an argument with the specified mode and type.  If it is not defined,
1446    PARM_BOUNDARY is used for all arguments.
1447    For sparc64, objects requiring 16 byte alignment are passed that way.  */
1448
1449 #define FUNCTION_ARG_BOUNDARY(MODE, TYPE) \
1450 ((TARGET_ARCH64                                 \
1451   && (GET_MODE_ALIGNMENT (MODE) == 128          \
1452       || ((TYPE) && TYPE_ALIGN (TYPE) == 128))) \
1453  ? 128 : PARM_BOUNDARY)
1454
1455 \f
1456 /* Generate the special assembly code needed to tell the assembler whatever
1457    it might need to know about the return value of a function.
1458
1459    For SPARC assemblers, we need to output a .proc pseudo-op which conveys
1460    information to the assembler relating to peephole optimization (done in
1461    the assembler).  */
1462
1463 #define ASM_DECLARE_RESULT(FILE, RESULT) \
1464   fprintf ((FILE), "\t.proc\t0%lo\n", sparc_type_code (TREE_TYPE (RESULT)))
1465
1466 /* Output the special assembly code needed to tell the assembler some
1467    register is used as global register variable.
1468
1469    SPARC 64bit psABI declares registers %g2 and %g3 as application
1470    registers and %g6 and %g7 as OS registers.  Any object using them
1471    should declare (for %g2/%g3 has to, for %g6/%g7 can) that it uses them
1472    and how they are used (scratch or some global variable).
1473    Linker will then refuse to link together objects which use those
1474    registers incompatibly.
1475
1476    Unless the registers are used for scratch, two different global
1477    registers cannot be declared to the same name, so in the unlikely
1478    case of a global register variable occupying more than one register
1479    we prefix the second and following registers with .gnu.part1. etc.  */
1480
1481 extern GTY(()) char sparc_hard_reg_printed[8];
1482
1483 #ifdef HAVE_AS_REGISTER_PSEUDO_OP
1484 #define ASM_DECLARE_REGISTER_GLOBAL(FILE, DECL, REGNO, NAME)            \
1485 do {                                                                    \
1486   if (TARGET_ARCH64)                                                    \
1487     {                                                                   \
1488       int end = HARD_REGNO_NREGS ((REGNO), DECL_MODE (decl)) + (REGNO); \
1489       int reg;                                                          \
1490       for (reg = (REGNO); reg < 8 && reg < end; reg++)                  \
1491         if ((reg & ~1) == 2 || (reg & ~1) == 6)                         \
1492           {                                                             \
1493             if (reg == (REGNO))                                         \
1494               fprintf ((FILE), "\t.register\t%%g%d, %s\n", reg, (NAME)); \
1495             else                                                        \
1496               fprintf ((FILE), "\t.register\t%%g%d, .gnu.part%d.%s\n",  \
1497                        reg, reg - (REGNO), (NAME));                     \
1498             sparc_hard_reg_printed[reg] = 1;                            \
1499           }                                                             \
1500     }                                                                   \
1501 } while (0)
1502 #endif
1503
1504 \f
1505 /* Emit rtl for profiling.  */
1506 #define PROFILE_HOOK(LABEL)   sparc_profile_hook (LABEL)
1507
1508 /* All the work done in PROFILE_HOOK, but still required.  */
1509 #define FUNCTION_PROFILER(FILE, LABELNO) do { } while (0)
1510
1511 /* Set the name of the mcount function for the system.  */
1512 #define MCOUNT_FUNCTION "*mcount"
1513 \f
1514 /* EXIT_IGNORE_STACK should be nonzero if, when returning from a function,
1515    the stack pointer does not matter.  The value is tested only in
1516    functions that have frame pointers.
1517    No definition is equivalent to always zero.  */
1518
1519 #define EXIT_IGNORE_STACK       \
1520  (get_frame_size () != 0        \
1521   || cfun->calls_alloca || crtl->outgoing_args_size)
1522
1523 /* Define registers used by the epilogue and return instruction.  */
1524 #define EPILOGUE_USES(REGNO) ((REGNO) == 31 \
1525   || (crtl->calls_eh_return && (REGNO) == 1))
1526 \f
1527 /* Length in units of the trampoline for entering a nested function.  */
1528
1529 #define TRAMPOLINE_SIZE (TARGET_ARCH64 ? 32 : 16)
1530
1531 #define TRAMPOLINE_ALIGNMENT 128 /* 16 bytes */
1532 \f
1533 /* Generate RTL to flush the register windows so as to make arbitrary frames
1534    available.  */
1535 #define SETUP_FRAME_ADDRESSES()         \
1536   emit_insn (gen_flush_register_windows ())
1537
1538 /* Given an rtx for the address of a frame,
1539    return an rtx for the address of the word in the frame
1540    that holds the dynamic chain--the previous frame's address.  */
1541 #define DYNAMIC_CHAIN_ADDRESS(frame)    \
1542   plus_constant (frame, 14 * UNITS_PER_WORD + SPARC_STACK_BIAS)
1543
1544 /* Given an rtx for the frame pointer,
1545    return an rtx for the address of the frame.  */
1546 #define FRAME_ADDR_RTX(frame) plus_constant (frame, SPARC_STACK_BIAS)
1547
1548 /* The return address isn't on the stack, it is in a register, so we can't
1549    access it from the current frame pointer.  We can access it from the
1550    previous frame pointer though by reading a value from the register window
1551    save area.  */
1552 #define RETURN_ADDR_IN_PREVIOUS_FRAME
1553
1554 /* This is the offset of the return address to the true next instruction to be
1555    executed for the current function.  */
1556 #define RETURN_ADDR_OFFSET \
1557   (8 + 4 * (! TARGET_ARCH64 && cfun->returns_struct))
1558
1559 /* The current return address is in %i7.  The return address of anything
1560    farther back is in the register window save area at [%fp+60].  */
1561 /* ??? This ignores the fact that the actual return address is +8 for normal
1562    returns, and +12 for structure returns.  */
1563 #define RETURN_ADDR_RTX(count, frame)           \
1564   ((count == -1)                                \
1565    ? gen_rtx_REG (Pmode, 31)                    \
1566    : gen_rtx_MEM (Pmode,                        \
1567                   memory_address (Pmode, plus_constant (frame, \
1568                                                         15 * UNITS_PER_WORD \
1569                                                         + SPARC_STACK_BIAS))))
1570
1571 /* Before the prologue, the return address is %o7 + 8.  OK, sometimes it's
1572    +12, but always using +8 is close enough for frame unwind purposes.
1573    Actually, just using %o7 is close enough for unwinding, but %o7+8
1574    is something you can return to.  */
1575 #define INCOMING_RETURN_ADDR_RTX \
1576   plus_constant (gen_rtx_REG (word_mode, 15), 8)
1577 #define DWARF_FRAME_RETURN_COLUMN       DWARF_FRAME_REGNUM (15)
1578
1579 /* The offset from the incoming value of %sp to the top of the stack frame
1580    for the current function.  On sparc64, we have to account for the stack
1581    bias if present.  */
1582 #define INCOMING_FRAME_SP_OFFSET SPARC_STACK_BIAS
1583
1584 /* Describe how we implement __builtin_eh_return.  */
1585 #define EH_RETURN_DATA_REGNO(N) ((N) < 4 ? (N) + 24 : INVALID_REGNUM)
1586 #define EH_RETURN_STACKADJ_RTX  gen_rtx_REG (Pmode, 1)  /* %g1 */
1587 #define EH_RETURN_HANDLER_RTX   gen_rtx_REG (Pmode, 31) /* %i7 */
1588
1589 /* Select a format to encode pointers in exception handling data.  CODE
1590    is 0 for data, 1 for code labels, 2 for function pointers.  GLOBAL is
1591    true if the symbol may be affected by dynamic relocations.
1592
1593    If assembler and linker properly support .uaword %r_disp32(foo),
1594    then use PC relative 32-bit relocations instead of absolute relocs
1595    for shared libraries.  On sparc64, use pc relative 32-bit relocs even
1596    for binaries, to save memory.
1597
1598    binutils 2.12 would emit a R_SPARC_DISP32 dynamic relocation if the
1599    symbol %r_disp32() is against was not local, but .hidden.  In that
1600    case, we have to use DW_EH_PE_absptr for pic personality.  */
1601 #ifdef HAVE_AS_SPARC_UA_PCREL
1602 #ifdef HAVE_AS_SPARC_UA_PCREL_HIDDEN
1603 #define ASM_PREFERRED_EH_DATA_FORMAT(CODE,GLOBAL)                       \
1604   (flag_pic                                                             \
1605    ? (GLOBAL ? DW_EH_PE_indirect : 0) | DW_EH_PE_pcrel | DW_EH_PE_sdata4\
1606    : ((TARGET_ARCH64 && ! GLOBAL)                                       \
1607       ? (DW_EH_PE_pcrel | DW_EH_PE_sdata4)                              \
1608       : DW_EH_PE_absptr))
1609 #else
1610 #define ASM_PREFERRED_EH_DATA_FORMAT(CODE,GLOBAL)                       \
1611   (flag_pic                                                             \
1612    ? (GLOBAL ? DW_EH_PE_absptr : (DW_EH_PE_pcrel | DW_EH_PE_sdata4))    \
1613    : ((TARGET_ARCH64 && ! GLOBAL)                                       \
1614       ? (DW_EH_PE_pcrel | DW_EH_PE_sdata4)                              \
1615       : DW_EH_PE_absptr))
1616 #endif
1617
1618 /* Emit a PC-relative relocation.  */
1619 #define ASM_OUTPUT_DWARF_PCREL(FILE, SIZE, LABEL)       \
1620   do {                                                  \
1621     fputs (integer_asm_op (SIZE, FALSE), FILE);         \
1622     fprintf (FILE, "%%r_disp%d(", SIZE * 8);            \
1623     assemble_name (FILE, LABEL);                        \
1624     fputc (')', FILE);                                  \
1625   } while (0)
1626 #endif
1627 \f
1628 /* Addressing modes, and classification of registers for them.  */
1629
1630 /* Macros to check register numbers against specific register classes.  */
1631
1632 /* These assume that REGNO is a hard or pseudo reg number.
1633    They give nonzero only if REGNO is a hard reg of the suitable class
1634    or a pseudo reg currently allocated to a suitable hard reg.
1635    Since they use reg_renumber, they are safe only once reg_renumber
1636    has been allocated, which happens in local-alloc.c.  */
1637
1638 #define REGNO_OK_FOR_INDEX_P(REGNO) \
1639 ((REGNO) < 32 || (unsigned) reg_renumber[REGNO] < (unsigned)32  \
1640  || (REGNO) == FRAME_POINTER_REGNUM                             \
1641  || reg_renumber[REGNO] == FRAME_POINTER_REGNUM)
1642
1643 #define REGNO_OK_FOR_BASE_P(REGNO)  REGNO_OK_FOR_INDEX_P (REGNO)
1644
1645 #define REGNO_OK_FOR_FP_P(REGNO) \
1646   (((unsigned) (REGNO) - 32 < (TARGET_V9 ? (unsigned)64 : (unsigned)32)) \
1647    || ((unsigned) reg_renumber[REGNO] - 32 < (TARGET_V9 ? (unsigned)64 : (unsigned)32)))
1648 #define REGNO_OK_FOR_CCFP_P(REGNO) \
1649  (TARGET_V9 \
1650   && (((unsigned) (REGNO) - 96 < (unsigned)4) \
1651       || ((unsigned) reg_renumber[REGNO] - 96 < (unsigned)4)))
1652
1653 /* Now macros that check whether X is a register and also,
1654    strictly, whether it is in a specified class.
1655
1656    These macros are specific to the SPARC, and may be used only
1657    in code for printing assembler insns and in conditions for
1658    define_optimization.  */
1659
1660 /* 1 if X is an fp register.  */
1661
1662 #define FP_REG_P(X) (REG_P (X) && REGNO_OK_FOR_FP_P (REGNO (X)))
1663
1664 /* Is X, a REG, an in or global register?  i.e. is regno 0..7 or 24..31 */
1665 #define IN_OR_GLOBAL_P(X) (REGNO (X) < 8 || (REGNO (X) >= 24 && REGNO (X) <= 31))
1666 \f
1667 /* Maximum number of registers that can appear in a valid memory address.  */
1668
1669 #define MAX_REGS_PER_ADDRESS 2
1670
1671 /* Recognize any constant value that is a valid address.
1672    When PIC, we do not accept an address that would require a scratch reg
1673    to load into a register.  */
1674
1675 #define CONSTANT_ADDRESS_P(X) constant_address_p (X)
1676
1677 /* Define this, so that when PIC, reload won't try to reload invalid
1678    addresses which require two reload registers.  */
1679
1680 #define LEGITIMATE_PIC_OPERAND_P(X) legitimate_pic_operand_p (X)
1681
1682 /* Nonzero if the constant value X is a legitimate general operand.
1683    Anything can be made to work except floating point constants.
1684    If TARGET_VIS, 0.0 can be made to work as well.  */
1685
1686 #define LEGITIMATE_CONSTANT_P(X) legitimate_constant_p (X)
1687
1688 /* The macros REG_OK_FOR..._P assume that the arg is a REG rtx
1689    and check its validity for a certain class.
1690    We have two alternate definitions for each of them.
1691    The usual definition accepts all pseudo regs; the other rejects
1692    them unless they have been allocated suitable hard regs.
1693    The symbol REG_OK_STRICT causes the latter definition to be used.
1694
1695    Most source files want to accept pseudo regs in the hope that
1696    they will get allocated to the class that the insn wants them to be in.
1697    Source files for reload pass need to be strict.
1698    After reload, it makes no difference, since pseudo regs have
1699    been eliminated by then.  */
1700
1701 #ifndef REG_OK_STRICT
1702
1703 /* Nonzero if X is a hard reg that can be used as an index
1704    or if it is a pseudo reg.  */
1705 #define REG_OK_FOR_INDEX_P(X) \
1706   (REGNO (X) < 32                               \
1707    || REGNO (X) == FRAME_POINTER_REGNUM         \
1708    || REGNO (X) >= FIRST_PSEUDO_REGISTER)
1709
1710 /* Nonzero if X is a hard reg that can be used as a base reg
1711    or if it is a pseudo reg.  */
1712 #define REG_OK_FOR_BASE_P(X)  REG_OK_FOR_INDEX_P (X)
1713
1714 #else
1715
1716 /* Nonzero if X is a hard reg that can be used as an index.  */
1717 #define REG_OK_FOR_INDEX_P(X) REGNO_OK_FOR_INDEX_P (REGNO (X))
1718 /* Nonzero if X is a hard reg that can be used as a base reg.  */
1719 #define REG_OK_FOR_BASE_P(X) REGNO_OK_FOR_BASE_P (REGNO (X))
1720
1721 #endif
1722 \f
1723 /* Should gcc use [%reg+%lo(xx)+offset] addresses?  */
1724
1725 #ifdef HAVE_AS_OFFSETABLE_LO10
1726 #define USE_AS_OFFSETABLE_LO10 1
1727 #else
1728 #define USE_AS_OFFSETABLE_LO10 0
1729 #endif
1730 \f
1731 /* On SPARC, the actual legitimate addresses must be REG+REG or REG+SMALLINT
1732    ordinarily.  This changes a bit when generating PIC.  The details are
1733    in sparc.c's implementation of TARGET_LEGITIMATE_ADDRESS_P.  */
1734
1735 #define SYMBOLIC_CONST(X) symbolic_operand (X, VOIDmode)
1736
1737 #define RTX_OK_FOR_BASE_P(X)                                            \
1738   ((GET_CODE (X) == REG && REG_OK_FOR_BASE_P (X))                       \
1739   || (GET_CODE (X) == SUBREG                                            \
1740       && GET_CODE (SUBREG_REG (X)) == REG                               \
1741       && REG_OK_FOR_BASE_P (SUBREG_REG (X))))
1742
1743 #define RTX_OK_FOR_INDEX_P(X)                                           \
1744   ((GET_CODE (X) == REG && REG_OK_FOR_INDEX_P (X))                      \
1745   || (GET_CODE (X) == SUBREG                                            \
1746       && GET_CODE (SUBREG_REG (X)) == REG                               \
1747       && REG_OK_FOR_INDEX_P (SUBREG_REG (X))))
1748
1749 #define RTX_OK_FOR_OFFSET_P(X)                                          \
1750   (GET_CODE (X) == CONST_INT && INTVAL (X) >= -0x1000 && INTVAL (X) < 0x1000 - 8)
1751
1752 #define RTX_OK_FOR_OLO10_P(X)                                           \
1753   (GET_CODE (X) == CONST_INT && INTVAL (X) >= -0x1000 && INTVAL (X) < 0xc00 - 8)
1754
1755 \f
1756 /* Try a machine-dependent way of reloading an illegitimate address
1757    operand.  If we find one, push the reload and jump to WIN.  This
1758    macro is used in only one place: `find_reloads_address' in reload.c.  */
1759 #define LEGITIMIZE_RELOAD_ADDRESS(X,MODE,OPNUM,TYPE,IND_LEVELS,WIN)        \
1760 do {                                                                       \
1761   int win;                                                                 \
1762   (X) = sparc_legitimize_reload_address ((X), (MODE), (OPNUM),             \
1763                                          (int)(TYPE), (IND_LEVELS), &win); \
1764   if (win)                                                                 \
1765     goto WIN;                                                              \
1766 } while (0)
1767 \f
1768 /* Specify the machine mode that this machine uses
1769    for the index in the tablejump instruction.  */
1770 /* If we ever implement any of the full models (such as CM_FULLANY),
1771    this has to be DImode in that case */
1772 #ifdef HAVE_GAS_SUBSECTION_ORDERING
1773 #define CASE_VECTOR_MODE \
1774 (! TARGET_PTR64 ? SImode : flag_pic ? SImode : TARGET_CM_MEDLOW ? SImode : DImode)
1775 #else
1776 /* If assembler does not have working .subsection -1, we use DImode for pic, as otherwise
1777    we have to sign extend which slows things down.  */
1778 #define CASE_VECTOR_MODE \
1779 (! TARGET_PTR64 ? SImode : flag_pic ? DImode : TARGET_CM_MEDLOW ? SImode : DImode)
1780 #endif
1781
1782 /* Define this as 1 if `char' should by default be signed; else as 0.  */
1783 #define DEFAULT_SIGNED_CHAR 1
1784
1785 /* Max number of bytes we can move from memory to memory
1786    in one reasonably fast instruction.  */
1787 #define MOVE_MAX 8
1788
1789 /* If a memory-to-memory move would take MOVE_RATIO or more simple
1790    move-instruction pairs, we will do a movmem or libcall instead.  */
1791
1792 #define MOVE_RATIO(speed) ((speed) ? 8 : 3)
1793
1794 /* Define if operations between registers always perform the operation
1795    on the full register even if a narrower mode is specified.  */
1796 #define WORD_REGISTER_OPERATIONS
1797
1798 /* Define if loading in MODE, an integral mode narrower than BITS_PER_WORD
1799    will either zero-extend or sign-extend.  The value of this macro should
1800    be the code that says which one of the two operations is implicitly
1801    done, UNKNOWN if none.  */
1802 #define LOAD_EXTEND_OP(MODE) ZERO_EXTEND
1803
1804 /* Nonzero if access to memory by bytes is slow and undesirable.
1805    For RISC chips, it means that access to memory by bytes is no
1806    better than access by words when possible, so grab a whole word
1807    and maybe make use of that.  */
1808 #define SLOW_BYTE_ACCESS 1
1809
1810 /* Define this to be nonzero if shift instructions ignore all but the low-order
1811    few bits.  */
1812 #define SHIFT_COUNT_TRUNCATED 1
1813
1814 /* Value is 1 if truncating an integer of INPREC bits to OUTPREC bits
1815    is done just by pretending it is already truncated.  */
1816 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC) 1
1817
1818 /* Given a comparison code (EQ, NE, etc.) and the first operand of a COMPARE,
1819    return the mode to be used for the comparison.  For floating-point,
1820    CCFP[E]mode is used.  CC_NOOVmode should be used when the first operand
1821    is a PLUS, MINUS, NEG, or ASHIFT.  CCmode should be used when no special
1822    processing is needed.  */
1823 #define SELECT_CC_MODE(OP,X,Y)  select_cc_mode ((OP), (X), (Y))
1824
1825 /* Return nonzero if MODE implies a floating point inequality can be
1826    reversed.  For SPARC this is always true because we have a full
1827    compliment of ordered and unordered comparisons, but until generic
1828    code knows how to reverse it correctly we keep the old definition.  */
1829 #define REVERSIBLE_CC_MODE(MODE) ((MODE) != CCFPEmode && (MODE) != CCFPmode)
1830
1831 /* A function address in a call instruction for indexing purposes.  */
1832 #define FUNCTION_MODE Pmode
1833
1834 /* Define this if addresses of constant functions
1835    shouldn't be put through pseudo regs where they can be cse'd.
1836    Desirable on machines where ordinary constants are expensive
1837    but a CALL with constant address is cheap.  */
1838 #define NO_FUNCTION_CSE
1839
1840 /* alloca should avoid clobbering the old register save area.  */
1841 #define SETJMP_VIA_SAVE_AREA
1842
1843 /* The _Q_* comparison libcalls return booleans.  */
1844 #define FLOAT_LIB_COMPARE_RETURNS_BOOL(MODE, COMPARISON) ((MODE) == TFmode)
1845
1846 /* Assume by default that the _Qp_* 64-bit libcalls are implemented such
1847    that the inputs are fully consumed before the output memory is clobbered.  */
1848
1849 #define TARGET_BUGGY_QP_LIB     0
1850
1851 /* Assume by default that we do not have the Solaris-specific conversion
1852    routines nor 64-bit integer multiply and divide routines.  */
1853
1854 #define SUN_CONVERSION_LIBFUNCS         0
1855 #define DITF_CONVERSION_LIBFUNCS        0
1856 #define SUN_INTEGER_MULTIPLY_64         0
1857
1858 /* Compute extra cost of moving data between one register class
1859    and another.  */
1860 #define GENERAL_OR_I64(C) ((C) == GENERAL_REGS || (C) == I64_REGS)
1861 #define REGISTER_MOVE_COST(MODE, CLASS1, CLASS2)                \
1862   (((FP_REG_CLASS_P (CLASS1) && GENERAL_OR_I64 (CLASS2)) \
1863     || (GENERAL_OR_I64 (CLASS1) && FP_REG_CLASS_P (CLASS2)) \
1864     || (CLASS1) == FPCC_REGS || (CLASS2) == FPCC_REGS)          \
1865    ? ((sparc_cpu == PROCESSOR_ULTRASPARC \
1866        || sparc_cpu == PROCESSOR_ULTRASPARC3 \
1867        || sparc_cpu == PROCESSOR_NIAGARA \
1868        || sparc_cpu == PROCESSOR_NIAGARA2) ? 12 : 6) : 2)
1869
1870 /* Provide the cost of a branch.  For pre-v9 processors we use
1871    a value of 3 to take into account the potential annulling of
1872    the delay slot (which ends up being a bubble in the pipeline slot)
1873    plus a cycle to take into consideration the instruction cache
1874    effects.
1875
1876    On v9 and later, which have branch prediction facilities, we set
1877    it to the depth of the pipeline as that is the cost of a
1878    mispredicted branch.
1879
1880    On Niagara, normal branches insert 3 bubbles into the pipe
1881    and annulled branches insert 4 bubbles.
1882
1883    On Niagara-2, a not-taken branch costs 1 cycle whereas a taken
1884    branch costs 6 cycles.  */
1885
1886 #define BRANCH_COST(speed_p, predictable_p) \
1887         ((sparc_cpu == PROCESSOR_V9 \
1888           || sparc_cpu == PROCESSOR_ULTRASPARC) \
1889          ? 7 \
1890          : (sparc_cpu == PROCESSOR_ULTRASPARC3 \
1891             ? 9 \
1892          : (sparc_cpu == PROCESSOR_NIAGARA \
1893             ? 4 \
1894          : (sparc_cpu == PROCESSOR_NIAGARA2 \
1895             ? 5 \
1896          : 3))))
1897 \f
1898 /* Control the assembler format that we output.  */
1899
1900 /* A C string constant describing how to begin a comment in the target
1901    assembler language.  The compiler assumes that the comment will end at
1902    the end of the line.  */
1903
1904 #define ASM_COMMENT_START "!"
1905
1906 /* Output to assembler file text saying following lines
1907    may contain character constants, extra white space, comments, etc.  */
1908
1909 #define ASM_APP_ON ""
1910
1911 /* Output to assembler file text saying following lines
1912    no longer contain unusual constructs.  */
1913
1914 #define ASM_APP_OFF ""
1915
1916 /* How to refer to registers in assembler output.
1917    This sequence is indexed by compiler's hard-register-number (see above).  */
1918
1919 #define REGISTER_NAMES \
1920 {"%g0", "%g1", "%g2", "%g3", "%g4", "%g5", "%g6", "%g7",                \
1921  "%o0", "%o1", "%o2", "%o3", "%o4", "%o5", "%sp", "%o7",                \
1922  "%l0", "%l1", "%l2", "%l3", "%l4", "%l5", "%l6", "%l7",                \
1923  "%i0", "%i1", "%i2", "%i3", "%i4", "%i5", "%fp", "%i7",                \
1924  "%f0", "%f1", "%f2", "%f3", "%f4", "%f5", "%f6", "%f7",                \
1925  "%f8", "%f9", "%f10", "%f11", "%f12", "%f13", "%f14", "%f15",          \
1926  "%f16", "%f17", "%f18", "%f19", "%f20", "%f21", "%f22", "%f23",        \
1927  "%f24", "%f25", "%f26", "%f27", "%f28", "%f29", "%f30", "%f31",        \
1928  "%f32", "%f33", "%f34", "%f35", "%f36", "%f37", "%f38", "%f39",        \
1929  "%f40", "%f41", "%f42", "%f43", "%f44", "%f45", "%f46", "%f47",        \
1930  "%f48", "%f49", "%f50", "%f51", "%f52", "%f53", "%f54", "%f55",        \
1931  "%f56", "%f57", "%f58", "%f59", "%f60", "%f61", "%f62", "%f63",        \
1932  "%fcc0", "%fcc1", "%fcc2", "%fcc3", "%icc", "%sfp" }
1933
1934 /* Define additional names for use in asm clobbers and asm declarations.  */
1935
1936 #define ADDITIONAL_REGISTER_NAMES \
1937 {{"ccr", SPARC_ICC_REG}, {"cc", SPARC_ICC_REG}}
1938
1939 /* On Sun 4, this limit is 2048.  We use 1000 to be safe, since the length
1940    can run past this up to a continuation point.  Once we used 1500, but
1941    a single entry in C++ can run more than 500 bytes, due to the length of
1942    mangled symbol names.  dbxout.c should really be fixed to do
1943    continuations when they are actually needed instead of trying to
1944    guess...  */
1945 #define DBX_CONTIN_LENGTH 1000
1946
1947 /* This is how to output a command to make the user-level label named NAME
1948    defined for reference from other files.  */
1949
1950 /* Globalizing directive for a label.  */
1951 #define GLOBAL_ASM_OP "\t.global "
1952
1953 /* The prefix to add to user-visible assembler symbols.  */
1954
1955 #define USER_LABEL_PREFIX "_"
1956
1957 /* This is how to store into the string LABEL
1958    the symbol_ref name of an internal numbered label where
1959    PREFIX is the class of label and NUM is the number within the class.
1960    This is suitable for output with `assemble_name'.  */
1961
1962 #define ASM_GENERATE_INTERNAL_LABEL(LABEL,PREFIX,NUM)   \
1963   sprintf ((LABEL), "*%s%ld", (PREFIX), (long)(NUM))
1964
1965 /* This is how we hook in and defer the case-vector until the end of
1966    the function.  */
1967 #define ASM_OUTPUT_ADDR_VEC(LAB,VEC) \
1968   sparc_defer_case_vector ((LAB),(VEC), 0)
1969
1970 #define ASM_OUTPUT_ADDR_DIFF_VEC(LAB,VEC) \
1971   sparc_defer_case_vector ((LAB),(VEC), 1)
1972
1973 /* This is how to output an element of a case-vector that is absolute.  */
1974
1975 #define ASM_OUTPUT_ADDR_VEC_ELT(FILE, VALUE)  \
1976 do {                                                                    \
1977   char label[30];                                                       \
1978   ASM_GENERATE_INTERNAL_LABEL (label, "L", VALUE);                      \
1979   if (CASE_VECTOR_MODE == SImode)                                       \
1980     fprintf (FILE, "\t.word\t");                                        \
1981   else                                                                  \
1982     fprintf (FILE, "\t.xword\t");                                       \
1983   assemble_name (FILE, label);                                          \
1984   fputc ('\n', FILE);                                                   \
1985 } while (0)
1986
1987 /* This is how to output an element of a case-vector that is relative.
1988    (SPARC uses such vectors only when generating PIC.)  */
1989
1990 #define ASM_OUTPUT_ADDR_DIFF_ELT(FILE, BODY, VALUE, REL)                \
1991 do {                                                                    \
1992   char label[30];                                                       \
1993   ASM_GENERATE_INTERNAL_LABEL (label, "L", (VALUE));                    \
1994   if (CASE_VECTOR_MODE == SImode)                                       \
1995     fprintf (FILE, "\t.word\t");                                        \
1996   else                                                                  \
1997     fprintf (FILE, "\t.xword\t");                                       \
1998   assemble_name (FILE, label);                                          \
1999   ASM_GENERATE_INTERNAL_LABEL (label, "L", (REL));                      \
2000   fputc ('-', FILE);                                                    \
2001   assemble_name (FILE, label);                                          \
2002   fputc ('\n', FILE);                                                   \
2003 } while (0)
2004
2005 /* This is what to output before and after case-vector (both
2006    relative and absolute).  If .subsection -1 works, we put case-vectors
2007    at the beginning of the current section.  */
2008
2009 #ifdef HAVE_GAS_SUBSECTION_ORDERING
2010
2011 #define ASM_OUTPUT_ADDR_VEC_START(FILE)                                 \
2012   fprintf(FILE, "\t.subsection\t-1\n")
2013
2014 #define ASM_OUTPUT_ADDR_VEC_END(FILE)                                   \
2015   fprintf(FILE, "\t.previous\n")
2016
2017 #endif
2018
2019 /* This is how to output an assembler line
2020    that says to advance the location counter
2021    to a multiple of 2**LOG bytes.  */
2022
2023 #define ASM_OUTPUT_ALIGN(FILE,LOG)      \
2024   if ((LOG) != 0)                       \
2025     fprintf (FILE, "\t.align %d\n", (1<<(LOG)))
2026
2027 /* This is how to output an assembler line that says to advance
2028    the location counter to a multiple of 2**LOG bytes using the
2029    "nop" instruction as padding.  */
2030 #define ASM_OUTPUT_ALIGN_WITH_NOP(FILE,LOG)   \
2031   if ((LOG) != 0)                             \
2032     fprintf (FILE, "\t.align %d,0x1000000\n", (1<<(LOG)))
2033
2034 #define ASM_OUTPUT_SKIP(FILE,SIZE)  \
2035   fprintf (FILE, "\t.skip "HOST_WIDE_INT_PRINT_UNSIGNED"\n", (SIZE))
2036
2037 /* This says how to output an assembler line
2038    to define a global common symbol.  */
2039
2040 #define ASM_OUTPUT_COMMON(FILE, NAME, SIZE, ROUNDED)  \
2041 ( fputs ("\t.common ", (FILE)),         \
2042   assemble_name ((FILE), (NAME)),               \
2043   fprintf ((FILE), ","HOST_WIDE_INT_PRINT_UNSIGNED",\"bss\"\n", (SIZE)))
2044
2045 /* This says how to output an assembler line to define a local common
2046    symbol.  */
2047
2048 #define ASM_OUTPUT_ALIGNED_LOCAL(FILE, NAME, SIZE, ALIGNED)             \
2049 ( fputs ("\t.reserve ", (FILE)),                                        \
2050   assemble_name ((FILE), (NAME)),                                       \
2051   fprintf ((FILE), ","HOST_WIDE_INT_PRINT_UNSIGNED",\"bss\",%u\n",      \
2052            (SIZE), ((ALIGNED) / BITS_PER_UNIT)))
2053
2054 /* A C statement (sans semicolon) to output to the stdio stream
2055    FILE the assembler definition of uninitialized global DECL named
2056    NAME whose size is SIZE bytes and alignment is ALIGN bytes.
2057    Try to use asm_output_aligned_bss to implement this macro.  */
2058
2059 #define ASM_OUTPUT_ALIGNED_BSS(FILE, DECL, NAME, SIZE, ALIGN)   \
2060   do {                                                          \
2061     ASM_OUTPUT_ALIGNED_LOCAL (FILE, NAME, SIZE, ALIGN);         \
2062   } while (0)
2063
2064 #define IDENT_ASM_OP "\t.ident\t"
2065
2066 /* Output #ident as a .ident.  */
2067
2068 #define ASM_OUTPUT_IDENT(FILE, NAME) \
2069   fprintf (FILE, "%s\"%s\"\n", IDENT_ASM_OP, NAME);
2070
2071 /* Prettify the assembly.  */
2072
2073 extern int sparc_indent_opcode;
2074
2075 #define ASM_OUTPUT_OPCODE(FILE, PTR)    \
2076   do {                                  \
2077     if (sparc_indent_opcode)            \
2078       {                                 \
2079         putc (' ', FILE);               \
2080         sparc_indent_opcode = 0;        \
2081       }                                 \
2082   } while (0)
2083
2084 #define PRINT_OPERAND_PUNCT_VALID_P(CHAR) \
2085   ((CHAR) == '#' || (CHAR) == '*' || (CHAR) == '('              \
2086    || (CHAR) == ')' || (CHAR) == '_' || (CHAR) == '&')
2087
2088 /* Print operand X (an rtx) in assembler syntax to file FILE.
2089    CODE is a letter or dot (`z' in `%z0') or 0 if no letter was specified.
2090    For `%' followed by punctuation, CODE is the punctuation and X is null.  */
2091
2092 #define PRINT_OPERAND(FILE, X, CODE) print_operand (FILE, X, CODE)
2093
2094 /* Print a memory address as an operand to reference that memory location.  */
2095
2096 #define PRINT_OPERAND_ADDRESS(FILE, ADDR)  \
2097 { register rtx base, index = 0;                                 \
2098   int offset = 0;                                               \
2099   register rtx addr = ADDR;                                     \
2100   if (GET_CODE (addr) == REG)                                   \
2101     fputs (reg_names[REGNO (addr)], FILE);                      \
2102   else if (GET_CODE (addr) == PLUS)                             \
2103     {                                                           \
2104       if (GET_CODE (XEXP (addr, 0)) == CONST_INT)               \
2105         offset = INTVAL (XEXP (addr, 0)), base = XEXP (addr, 1);\
2106       else if (GET_CODE (XEXP (addr, 1)) == CONST_INT)          \
2107         offset = INTVAL (XEXP (addr, 1)), base = XEXP (addr, 0);\
2108       else                                                      \
2109         base = XEXP (addr, 0), index = XEXP (addr, 1);          \
2110       if (GET_CODE (base) == LO_SUM)                            \
2111         {                                                       \
2112           gcc_assert (USE_AS_OFFSETABLE_LO10                    \
2113                       && TARGET_ARCH64                          \
2114                       && ! TARGET_CM_MEDMID);                   \
2115           output_operand (XEXP (base, 0), 0);                   \
2116           fputs ("+%lo(", FILE);                                \
2117           output_address (XEXP (base, 1));                      \
2118           fprintf (FILE, ")+%d", offset);                       \
2119         }                                                       \
2120       else                                                      \
2121         {                                                       \
2122           fputs (reg_names[REGNO (base)], FILE);                \
2123           if (index == 0)                                       \
2124             fprintf (FILE, "%+d", offset);                      \
2125           else if (GET_CODE (index) == REG)                     \
2126             fprintf (FILE, "+%s", reg_names[REGNO (index)]);    \
2127           else if (GET_CODE (index) == SYMBOL_REF               \
2128                    || GET_CODE (index) == LABEL_REF             \
2129                    || GET_CODE (index) == CONST)                \
2130             fputc ('+', FILE), output_addr_const (FILE, index); \
2131           else gcc_unreachable ();                              \
2132         }                                                       \
2133     }                                                           \
2134   else if (GET_CODE (addr) == MINUS                             \
2135            && GET_CODE (XEXP (addr, 1)) == LABEL_REF)           \
2136     {                                                           \
2137       output_addr_const (FILE, XEXP (addr, 0));                 \
2138       fputs ("-(", FILE);                                       \
2139       output_addr_const (FILE, XEXP (addr, 1));                 \
2140       fputs ("-.)", FILE);                                      \
2141     }                                                           \
2142   else if (GET_CODE (addr) == LO_SUM)                           \
2143     {                                                           \
2144       output_operand (XEXP (addr, 0), 0);                       \
2145       if (TARGET_CM_MEDMID)                                     \
2146         fputs ("+%l44(", FILE);                                 \
2147       else                                                      \
2148         fputs ("+%lo(", FILE);                                  \
2149       output_address (XEXP (addr, 1));                          \
2150       fputc (')', FILE);                                        \
2151     }                                                           \
2152   else if (flag_pic && GET_CODE (addr) == CONST                 \
2153            && GET_CODE (XEXP (addr, 0)) == MINUS                \
2154            && GET_CODE (XEXP (XEXP (addr, 0), 1)) == CONST      \
2155            && GET_CODE (XEXP (XEXP (XEXP (addr, 0), 1), 0)) == MINUS    \
2156            && XEXP (XEXP (XEXP (XEXP (addr, 0), 1), 0), 1) == pc_rtx)   \
2157     {                                                           \
2158       addr = XEXP (addr, 0);                                    \
2159       output_addr_const (FILE, XEXP (addr, 0));                 \
2160       /* Group the args of the second CONST in parenthesis.  */ \
2161       fputs ("-(", FILE);                                       \
2162       /* Skip past the second CONST--it does nothing for us.  */\
2163       output_addr_const (FILE, XEXP (XEXP (addr, 1), 0));       \
2164       /* Close the parenthesis.  */                             \
2165       fputc (')', FILE);                                        \
2166     }                                                           \
2167   else                                                          \
2168     {                                                           \
2169       output_addr_const (FILE, addr);                           \
2170     }                                                           \
2171 }
2172
2173 /* TLS support defaulting to original Sun flavor.  GNU extensions
2174    must be activated in separate configuration files.  */
2175 #ifdef HAVE_AS_TLS
2176 #define TARGET_TLS 1
2177 #else
2178 #define TARGET_TLS 0
2179 #endif
2180
2181 #define TARGET_SUN_TLS TARGET_TLS
2182 #define TARGET_GNU_TLS 0
2183
2184 /* The number of Pmode words for the setjmp buffer.  */
2185 #define JMP_BUF_SIZE 12
2186
2187 /* We use gcc _mcount for profiling.  */
2188 #define NO_PROFILE_COUNTERS 0