OSDN Git Service

* configure.in (HAVE_SPARC_UA_PCREL_HIDDEN): Test whether %r_disp32()
[pf3gnuchains/gcc-fork.git] / gcc / config / sparc / sparc.h
1 /* Definitions of target machine for GNU compiler, for Sun SPARC.
2    Copyright (C) 1987, 1988, 1989, 1992, 1994, 1995, 1996, 1997, 1998, 1999
3    2000, 2001, 2002 Free Software Foundation, Inc.
4    Contributed by Michael Tiemann (tiemann@cygnus.com).
5    64 bit SPARC V9 support by Michael Tiemann, Jim Wilson, and Doug Evans,
6    at Cygnus Support.
7
8 This file is part of GNU CC.
9
10 GNU CC is free software; you can redistribute it and/or modify
11 it under the terms of the GNU General Public License as published by
12 the Free Software Foundation; either version 2, or (at your option)
13 any later version.
14
15 GNU CC is distributed in the hope that it will be useful,
16 but WITHOUT ANY WARRANTY; without even the implied warranty of
17 MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
18 GNU General Public License for more details.
19
20 You should have received a copy of the GNU General Public License
21 along with GNU CC; see the file COPYING.  If not, write to
22 the Free Software Foundation, 59 Temple Place - Suite 330,
23 Boston, MA 02111-1307, USA.  */
24
25 /* Note that some other tm.h files include this one and then override
26    whatever definitions are necessary.  */
27
28 /* Specify this in a cover file to provide bi-architecture (32/64) support.  */
29 /* #define SPARC_BI_ARCH */
30
31 /* Macro used later in this file to determine default architecture.  */
32 #define DEFAULT_ARCH32_P ((TARGET_DEFAULT & MASK_64BIT) == 0)
33
34 /* TARGET_ARCH{32,64} are the main macros to decide which of the two
35    architectures to compile for.  We allow targets to choose compile time or
36    runtime selection.  */
37 #ifdef IN_LIBGCC2
38 #if defined(__sparcv9) || defined(__arch64__)
39 #define TARGET_ARCH32 0
40 #else
41 #define TARGET_ARCH32 1
42 #endif /* sparc64 */
43 #else
44 #ifdef SPARC_BI_ARCH
45 #define TARGET_ARCH32 (! TARGET_64BIT)
46 #else
47 #define TARGET_ARCH32 (DEFAULT_ARCH32_P)
48 #endif /* SPARC_BI_ARCH */
49 #endif /* IN_LIBGCC2 */
50 #define TARGET_ARCH64 (! TARGET_ARCH32)
51
52 /* Code model selection.
53    -mcmodel is used to select the v9 code model.
54    Different code models aren't supported for v7/8 code.
55
56    TARGET_CM_32:     32 bit address space, top 32 bits = 0,
57                      pointers are 32 bits.  Note that this isn't intended
58                      to imply a v7/8 abi.
59
60    TARGET_CM_MEDLOW: 32 bit address space, top 32 bits = 0,
61                      avoid generating %uhi and %ulo terms,
62                      pointers are 64 bits.
63
64    TARGET_CM_MEDMID: 64 bit address space.
65                      The executable must be in the low 16 TB of memory.
66                      This corresponds to the low 44 bits, and the %[hml]44
67                      relocs are used.  The text segment has a maximum size
68                      of 31 bits.
69
70    TARGET_CM_MEDANY: 64 bit address space.
71                      The text and data segments have a maximum size of 31
72                      bits and may be located anywhere.  The maximum offset
73                      from any instruction to the label _GLOBAL_OFFSET_TABLE_
74                      is 31 bits.
75
76    TARGET_CM_EMBMEDANY: 64 bit address space.
77                      The text and data segments have a maximum size of 31 bits
78                      and may be located anywhere.  Register %g4 contains
79                      the start address of the data segment.
80 */
81
82 enum cmodel {
83   CM_32,
84   CM_MEDLOW,
85   CM_MEDMID,
86   CM_MEDANY,
87   CM_EMBMEDANY
88 };
89
90 /* Value of -mcmodel specified by user.  */
91 extern const char *sparc_cmodel_string;
92 /* One of CM_FOO.  */
93 extern enum cmodel sparc_cmodel;
94
95 /* V9 code model selection.  */
96 #define TARGET_CM_MEDLOW    (sparc_cmodel == CM_MEDLOW)
97 #define TARGET_CM_MEDMID    (sparc_cmodel == CM_MEDMID)
98 #define TARGET_CM_MEDANY    (sparc_cmodel == CM_MEDANY)
99 #define TARGET_CM_EMBMEDANY (sparc_cmodel == CM_EMBMEDANY)
100
101 #define SPARC_DEFAULT_CMODEL CM_32
102
103 /* This is call-clobbered in the normal ABI, but is reserved in the
104    home grown (aka upward compatible) embedded ABI.  */
105 #define EMBMEDANY_BASE_REG "%g4"
106 \f
107 /* Values of TARGET_CPU_DEFAULT, set via -D in the Makefile,
108    and specified by the user via --with-cpu=foo.
109    This specifies the cpu implementation, not the architecture size.  */
110 /* Note that TARGET_CPU_v9 is assumed to start the list of 64-bit 
111    capable cpu's.  */
112 #define TARGET_CPU_sparc        0
113 #define TARGET_CPU_v7           0       /* alias for previous */
114 #define TARGET_CPU_sparclet     1
115 #define TARGET_CPU_sparclite    2
116 #define TARGET_CPU_v8           3       /* generic v8 implementation */
117 #define TARGET_CPU_supersparc   4
118 #define TARGET_CPU_hypersparc   5
119 #define TARGET_CPU_sparc86x     6
120 #define TARGET_CPU_sparclite86x 6
121 #define TARGET_CPU_v9           7       /* generic v9 implementation */
122 #define TARGET_CPU_sparcv9      7       /* alias */
123 #define TARGET_CPU_sparc64      7       /* alias */
124 #define TARGET_CPU_ultrasparc   8
125
126 #if TARGET_CPU_DEFAULT == TARGET_CPU_v9 \
127  || TARGET_CPU_DEFAULT == TARGET_CPU_ultrasparc
128
129 #define CPP_CPU32_DEFAULT_SPEC ""
130 #define ASM_CPU32_DEFAULT_SPEC ""
131
132 #if TARGET_CPU_DEFAULT == TARGET_CPU_v9
133 /* ??? What does Sun's CC pass?  */
134 #define CPP_CPU64_DEFAULT_SPEC "-D__sparc_v9__"
135 /* ??? It's not clear how other assemblers will handle this, so by default
136    use GAS.  Sun's Solaris assembler recognizes -xarch=v8plus, but this case
137    is handled in sol2.h.  */
138 #define ASM_CPU64_DEFAULT_SPEC "-Av9"
139 #endif
140 #if TARGET_CPU_DEFAULT == TARGET_CPU_ultrasparc
141 #define CPP_CPU64_DEFAULT_SPEC "-D__sparc_v9__"
142 #define ASM_CPU64_DEFAULT_SPEC "-Av9a"
143 #endif
144
145 #else
146
147 #define CPP_CPU64_DEFAULT_SPEC ""
148 #define ASM_CPU64_DEFAULT_SPEC ""
149
150 #if TARGET_CPU_DEFAULT == TARGET_CPU_sparc \
151  || TARGET_CPU_DEFAULT == TARGET_CPU_v8
152 #define CPP_CPU32_DEFAULT_SPEC ""
153 #define ASM_CPU32_DEFAULT_SPEC ""
154 #endif
155
156 #if TARGET_CPU_DEFAULT == TARGET_CPU_sparclet
157 #define CPP_CPU32_DEFAULT_SPEC "-D__sparclet__"
158 #define ASM_CPU32_DEFAULT_SPEC "-Asparclet"
159 #endif
160
161 #if TARGET_CPU_DEFAULT == TARGET_CPU_sparclite
162 #define CPP_CPU32_DEFAULT_SPEC "-D__sparclite__"
163 #define ASM_CPU32_DEFAULT_SPEC "-Asparclite"
164 #endif
165
166 #if TARGET_CPU_DEFAULT == TARGET_CPU_supersparc
167 #define CPP_CPU32_DEFAULT_SPEC "-D__supersparc__ -D__sparc_v8__"
168 #define ASM_CPU32_DEFAULT_SPEC ""
169 #endif
170
171 #if TARGET_CPU_DEFAULT == TARGET_CPU_hypersparc
172 #define CPP_CPU32_DEFAULT_SPEC "-D__hypersparc__ -D__sparc_v8__"
173 #define ASM_CPU32_DEFAULT_SPEC ""
174 #endif
175
176 #if TARGET_CPU_DEFAULT == TARGET_CPU_sparclite86x
177 #define CPP_CPU32_DEFAULT_SPEC "-D__sparclite86x__"
178 #define ASM_CPU32_DEFAULT_SPEC "-Asparclite"
179 #endif
180
181 #endif
182
183 #if !defined(CPP_CPU32_DEFAULT_SPEC) || !defined(CPP_CPU64_DEFAULT_SPEC)
184 Unrecognized value in TARGET_CPU_DEFAULT.
185 #endif
186
187 #ifdef SPARC_BI_ARCH
188
189 #define CPP_CPU_DEFAULT_SPEC \
190 (DEFAULT_ARCH32_P ? "\
191 %{m64:" CPP_CPU64_DEFAULT_SPEC "} \
192 %{!m64:" CPP_CPU32_DEFAULT_SPEC "} \
193 " : "\
194 %{m32:" CPP_CPU32_DEFAULT_SPEC "} \
195 %{!m32:" CPP_CPU64_DEFAULT_SPEC "} \
196 ")
197 #define ASM_CPU_DEFAULT_SPEC \
198 (DEFAULT_ARCH32_P ? "\
199 %{m64:" ASM_CPU64_DEFAULT_SPEC "} \
200 %{!m64:" ASM_CPU32_DEFAULT_SPEC "} \
201 " : "\
202 %{m32:" ASM_CPU32_DEFAULT_SPEC "} \
203 %{!m32:" ASM_CPU64_DEFAULT_SPEC "} \
204 ")
205
206 #else /* !SPARC_BI_ARCH */
207
208 #define CPP_CPU_DEFAULT_SPEC (DEFAULT_ARCH32_P ? CPP_CPU32_DEFAULT_SPEC : CPP_CPU64_DEFAULT_SPEC)
209 #define ASM_CPU_DEFAULT_SPEC (DEFAULT_ARCH32_P ? ASM_CPU32_DEFAULT_SPEC : ASM_CPU64_DEFAULT_SPEC)
210
211 #endif /* !SPARC_BI_ARCH */
212
213 /* Define macros to distinguish architectures.  */
214
215 /* Common CPP definitions used by CPP_SPEC amongst the various targets
216    for handling -mcpu=xxx switches.  */
217 #define CPP_CPU_SPEC "\
218 %{msoft-float:-D_SOFT_FLOAT} \
219 %{mcypress:} \
220 %{msparclite:-D__sparclite__} \
221 %{mf930:-D__sparclite__} %{mf934:-D__sparclite__} \
222 %{mv8:-D__sparc_v8__} \
223 %{msupersparc:-D__supersparc__ -D__sparc_v8__} \
224 %{mcpu=sparclet:-D__sparclet__} %{mcpu=tsc701:-D__sparclet__} \
225 %{mcpu=sparclite:-D__sparclite__} \
226 %{mcpu=f930:-D__sparclite__} %{mcpu=f934:-D__sparclite__} \
227 %{mcpu=v8:-D__sparc_v8__} \
228 %{mcpu=supersparc:-D__supersparc__ -D__sparc_v8__} \
229 %{mcpu=hypersparc:-D__hypersparc__ -D__sparc_v8__} \
230 %{mcpu=sparclite86x:-D__sparclite86x__} \
231 %{mcpu=v9:-D__sparc_v9__} \
232 %{mcpu=ultrasparc:-D__sparc_v9__} \
233 %{!mcpu*:%{!mcypress:%{!msparclite:%{!mf930:%{!mf934:%{!mv8:%{!msupersparc:%(cpp_cpu_default)}}}}}}} \
234 "
235
236 /* ??? The GCC_NEW_VARARGS macro is now obsolete, because gcc always uses
237    the right varags.h file when bootstrapping.  */
238 /* ??? It's not clear what value we want to use for -Acpu/machine for
239    sparc64 in 32 bit environments, so for now we only use `sparc64' in
240    64 bit environments.  */
241
242 #ifdef SPARC_BI_ARCH
243
244 #define CPP_ARCH32_SPEC "-D__SIZE_TYPE__=unsigned\\ int -D__PTRDIFF_TYPE__=int \
245 -D__GCC_NEW_VARARGS__ -Acpu=sparc -Amachine=sparc"
246 #define CPP_ARCH64_SPEC "-D__SIZE_TYPE__=long\\ unsigned\\ int -D__PTRDIFF_TYPE__=long\\ int \
247 -D__arch64__ -Acpu=sparc64 -Amachine=sparc64"
248
249 #else
250
251 #define CPP_ARCH32_SPEC "-D__GCC_NEW_VARARGS__ -Acpu=sparc -Amachine=sparc"
252 #define CPP_ARCH64_SPEC "-D__arch64__ -Acpu=sparc64 -Amachine=sparc64"
253
254 #endif
255
256 #define CPP_ARCH_DEFAULT_SPEC \
257 (DEFAULT_ARCH32_P ? CPP_ARCH32_SPEC : CPP_ARCH64_SPEC)
258
259 #define CPP_ARCH_SPEC "\
260 %{m32:%(cpp_arch32)} \
261 %{m64:%(cpp_arch64)} \
262 %{!m32:%{!m64:%(cpp_arch_default)}} \
263 "
264
265 /* Macros to distinguish endianness.  */
266 #define CPP_ENDIAN_SPEC "\
267 %{mlittle-endian:-D__LITTLE_ENDIAN__} \
268 %{mlittle-endian-data:-D__LITTLE_ENDIAN_DATA__}"
269
270 /* Macros to distinguish the particular subtarget.  */
271 #define CPP_SUBTARGET_SPEC ""
272
273 #define CPP_SPEC "%(cpp_cpu) %(cpp_arch) %(cpp_endian) %(cpp_subtarget)"
274
275 /* Prevent error on `-sun4' and `-target sun4' options.  */
276 /* This used to translate -dalign to -malign, but that is no good
277    because it can't turn off the usual meaning of making debugging dumps.  */
278 /* Translate old style -m<cpu> into new style -mcpu=<cpu>.
279    ??? Delete support for -m<cpu> for 2.9.  */
280
281 #define CC1_SPEC "\
282 %{sun4:} %{target:} \
283 %{mcypress:-mcpu=cypress} \
284 %{msparclite:-mcpu=sparclite} %{mf930:-mcpu=f930} %{mf934:-mcpu=f934} \
285 %{mv8:-mcpu=v8} %{msupersparc:-mcpu=supersparc} \
286 "
287
288 /* Override in target specific files.  */
289 #define ASM_CPU_SPEC "\
290 %{mcpu=sparclet:-Asparclet} %{mcpu=tsc701:-Asparclet} \
291 %{msparclite:-Asparclite} \
292 %{mf930:-Asparclite} %{mf934:-Asparclite} \
293 %{mcpu=sparclite:-Asparclite} \
294 %{mcpu=sparclite86x:-Asparclite} \
295 %{mcpu=f930:-Asparclite} %{mcpu=f934:-Asparclite} \
296 %{mv8plus:-Av8plus} \
297 %{mcpu=v9:-Av9} \
298 %{mcpu=ultrasparc:%{!mv8plus:-Av9a}} \
299 %{!mcpu*:%{!mcypress:%{!msparclite:%{!mf930:%{!mf934:%{!mv8:%{!msupersparc:%(asm_cpu_default)}}}}}}} \
300 "
301
302 /* Word size selection, among other things.
303    This is what GAS uses.  Add %(asm_arch) to ASM_SPEC to enable.  */
304
305 #define ASM_ARCH32_SPEC "-32"
306 #ifdef HAVE_AS_REGISTER_PSEUDO_OP
307 #define ASM_ARCH64_SPEC "-64 -no-undeclared-regs"
308 #else
309 #define ASM_ARCH64_SPEC "-64"
310 #endif
311 #define ASM_ARCH_DEFAULT_SPEC \
312 (DEFAULT_ARCH32_P ? ASM_ARCH32_SPEC : ASM_ARCH64_SPEC)
313
314 #define ASM_ARCH_SPEC "\
315 %{m32:%(asm_arch32)} \
316 %{m64:%(asm_arch64)} \
317 %{!m32:%{!m64:%(asm_arch_default)}} \
318 "
319
320 #ifdef HAVE_AS_RELAX_OPTION
321 #define ASM_RELAX_SPEC "%{!mno-relax:-relax}"
322 #else
323 #define ASM_RELAX_SPEC ""
324 #endif
325
326 /* Special flags to the Sun-4 assembler when using pipe for input.  */
327
328 #define ASM_SPEC "\
329 %| %{R} %{!pg:%{!p:%{fpic:-k} %{fPIC:-k}}} %{keep-local-as-symbols:-L} \
330 %(asm_cpu) %(asm_relax)"
331
332 /* This macro defines names of additional specifications to put in the specs
333    that can be used in various specifications like CC1_SPEC.  Its definition
334    is an initializer with a subgrouping for each command option.
335
336    Each subgrouping contains a string constant, that defines the
337    specification name, and a string constant that used by the GNU CC driver
338    program.
339
340    Do not define this macro if it does not need to do anything.  */
341
342 #define EXTRA_SPECS \
343   { "cpp_cpu",          CPP_CPU_SPEC },         \
344   { "cpp_cpu_default",  CPP_CPU_DEFAULT_SPEC }, \
345   { "cpp_arch32",       CPP_ARCH32_SPEC },      \
346   { "cpp_arch64",       CPP_ARCH64_SPEC },      \
347   { "cpp_arch_default", CPP_ARCH_DEFAULT_SPEC },\
348   { "cpp_arch",         CPP_ARCH_SPEC },        \
349   { "cpp_endian",       CPP_ENDIAN_SPEC },      \
350   { "cpp_subtarget",    CPP_SUBTARGET_SPEC },   \
351   { "asm_cpu",          ASM_CPU_SPEC },         \
352   { "asm_cpu_default",  ASM_CPU_DEFAULT_SPEC }, \
353   { "asm_arch32",       ASM_ARCH32_SPEC },      \
354   { "asm_arch64",       ASM_ARCH64_SPEC },      \
355   { "asm_relax",        ASM_RELAX_SPEC },       \
356   { "asm_arch_default", ASM_ARCH_DEFAULT_SPEC },\
357   { "asm_arch",         ASM_ARCH_SPEC },        \
358   SUBTARGET_EXTRA_SPECS
359
360 #define SUBTARGET_EXTRA_SPECS
361 \f
362 #ifdef SPARC_BI_ARCH
363 #define NO_BUILTIN_PTRDIFF_TYPE
364 #define NO_BUILTIN_SIZE_TYPE
365 #endif
366 #define PTRDIFF_TYPE (TARGET_ARCH64 ? "long int" : "int")
367 #define SIZE_TYPE (TARGET_ARCH64 ? "long unsigned int" : "unsigned int")
368
369 /* ??? This should be 32 bits for v9 but what can we do?  */
370 #define WCHAR_TYPE "short unsigned int"
371 #define WCHAR_TYPE_SIZE 16
372
373 /* Show we can debug even without a frame pointer.  */
374 #define CAN_DEBUG_WITHOUT_FP
375
376 #define OVERRIDE_OPTIONS  sparc_override_options ()
377
378 /* Generate DBX debugging information.  */
379
380 #define DBX_DEBUGGING_INFO
381 \f
382 /* Run-time compilation parameters selecting different hardware subsets.  */
383
384 extern int target_flags;
385
386 /* Nonzero if we should generate code to use the fpu.  */
387 #define MASK_FPU 1
388 #define TARGET_FPU (target_flags & MASK_FPU)
389
390 /* Nonzero if we should assume that double pointers might be unaligned.
391    This can happen when linking gcc compiled code with other compilers,
392    because the ABI only guarantees 4 byte alignment.  */
393 #define MASK_UNALIGNED_DOUBLES 4
394 #define TARGET_UNALIGNED_DOUBLES (target_flags & MASK_UNALIGNED_DOUBLES)
395
396 /* Nonzero means that we should generate code for a v8 sparc.  */
397 #define MASK_V8 0x8
398 #define TARGET_V8 (target_flags & MASK_V8)
399
400 /* Nonzero means that we should generate code for a sparclite.
401    This enables the sparclite specific instructions, but does not affect
402    whether FPU instructions are emitted.  */
403 #define MASK_SPARCLITE 0x10
404 #define TARGET_SPARCLITE (target_flags & MASK_SPARCLITE)
405
406 /* Nonzero if we're compiling for the sparclet.  */
407 #define MASK_SPARCLET 0x20
408 #define TARGET_SPARCLET (target_flags & MASK_SPARCLET)
409
410 /* Nonzero if we're compiling for v9 sparc.
411    Note that v9's can run in 32 bit mode so this doesn't necessarily mean
412    the word size is 64.  */
413 #define MASK_V9 0x40
414 #define TARGET_V9 (target_flags & MASK_V9)
415
416 /* Non-zero to generate code that uses the instructions deprecated in
417    the v9 architecture.  This option only applies to v9 systems.  */
418 /* ??? This isn't user selectable yet.  It's used to enable such insns
419    on 32 bit v9 systems and for the moment they're permanently disabled
420    on 64 bit v9 systems.  */
421 #define MASK_DEPRECATED_V8_INSNS 0x80
422 #define TARGET_DEPRECATED_V8_INSNS (target_flags & MASK_DEPRECATED_V8_INSNS)
423
424 /* Mask of all CPU selection flags.  */
425 #define MASK_ISA \
426 (MASK_V8 + MASK_SPARCLITE + MASK_SPARCLET + MASK_V9 + MASK_DEPRECATED_V8_INSNS)
427
428 /* Non-zero means don't pass `-assert pure-text' to the linker.  */
429 #define MASK_IMPURE_TEXT 0x100
430 #define TARGET_IMPURE_TEXT (target_flags & MASK_IMPURE_TEXT)
431
432 /* Nonzero means that we should generate code using a flat register window
433    model, i.e. no save/restore instructions are generated, which is
434    compatible with normal sparc code.
435    The frame pointer is %i7 instead of %fp.  */
436 #define MASK_FLAT 0x200
437 #define TARGET_FLAT (target_flags & MASK_FLAT)
438
439 /* Nonzero means use the registers that the Sparc ABI reserves for
440    application software.  This must be the default to coincide with the
441    setting in FIXED_REGISTERS.  */
442 #define MASK_APP_REGS 0x400
443 #define TARGET_APP_REGS (target_flags & MASK_APP_REGS)
444
445 /* Option to select how quad word floating point is implemented.
446    When TARGET_HARD_QUAD is true, we use the hardware quad instructions.
447    Otherwise, we use the SPARC ABI quad library functions.  */
448 #define MASK_HARD_QUAD 0x800
449 #define TARGET_HARD_QUAD (target_flags & MASK_HARD_QUAD)
450
451 /* Non-zero on little-endian machines.  */
452 /* ??? Little endian support currently only exists for sparclet-aout and
453    sparc64-elf configurations.  May eventually want to expand the support
454    to all targets, but for now it's kept local to only those two.  */
455 #define MASK_LITTLE_ENDIAN 0x1000
456 #define TARGET_LITTLE_ENDIAN (target_flags & MASK_LITTLE_ENDIAN)
457
458 /* 0x2000, 0x4000 are unused */
459
460 /* Nonzero if pointers are 64 bits.  */
461 #define MASK_PTR64 0x8000
462 #define TARGET_PTR64 (target_flags & MASK_PTR64)
463
464 /* Nonzero if generating code to run in a 64 bit environment.
465    This is intended to only be used by TARGET_ARCH{32,64} as they are the
466    mechanism used to control compile time or run time selection.  */
467 #define MASK_64BIT 0x10000
468 #define TARGET_64BIT (target_flags & MASK_64BIT)
469
470 /* 0x20000,0x40000 unused */
471
472 /* Non-zero means use a stack bias of 2047.  Stack offsets are obtained by
473    adding 2047 to %sp.  This option is for v9 only and is the default.  */
474 #define MASK_STACK_BIAS 0x80000
475 #define TARGET_STACK_BIAS (target_flags & MASK_STACK_BIAS)
476
477 /* 0x100000,0x200000 unused */
478
479 /* Non-zero means -m{,no-}fpu was passed on the command line.  */
480 #define MASK_FPU_SET 0x400000
481 #define TARGET_FPU_SET (target_flags & MASK_FPU_SET)
482
483 /* Use the UltraSPARC Visual Instruction Set extensions.  */
484 #define MASK_VIS 0x1000000          
485 #define TARGET_VIS (target_flags & MASK_VIS)
486
487 /* Compile for Solaris V8+.  32 bit Solaris preserves the high bits of
488    the current out and global registers and Linux 2.2+ as well.  */
489 #define MASK_V8PLUS 0x2000000
490 #define TARGET_V8PLUS (target_flags & MASK_V8PLUS)                            
491
492 /* Force a the fastest alignment on structures to take advantage of
493    faster copies.  */
494 #define MASK_FASTER_STRUCTS 0x4000000
495 #define TARGET_FASTER_STRUCTS (target_flags & MASK_FASTER_STRUCTS)
496
497 /* Use IEEE quad long double.  */
498 #define MASK_LONG_DOUBLE_128 0x8000000
499 #define TARGET_LONG_DOUBLE_128 (target_flags & MASK_LONG_DOUBLE_128)
500
501 /* TARGET_HARD_MUL: Use hardware multiply instructions but not %y.
502    TARGET_HARD_MUL32: Use hardware multiply instructions with rd %y
503    to get high 32 bits.  False in V8+ or V9 because multiply stores
504    a 64 bit result in a register.  */
505
506 #define TARGET_HARD_MUL32                               \
507   ((TARGET_V8 || TARGET_SPARCLITE                       \
508     || TARGET_SPARCLET || TARGET_DEPRECATED_V8_INSNS)   \
509    && ! TARGET_V8PLUS && TARGET_ARCH32)
510
511 #define TARGET_HARD_MUL                                 \
512   (TARGET_V8 || TARGET_SPARCLITE || TARGET_SPARCLET     \
513    || TARGET_DEPRECATED_V8_INSNS || TARGET_V8PLUS)                        
514
515
516 /* Macro to define tables used to set the flags.
517    This is a list in braces of pairs in braces,
518    each pair being { "NAME", VALUE }
519    where VALUE is the bits to set or minus the bits to clear.
520    An empty string NAME is used to identify the default VALUE.  */
521
522 #define TARGET_SWITCHES  \
523   { {"fpu", MASK_FPU | MASK_FPU_SET,                                    \
524      N_("Use hardware fp") },                                           \
525     {"no-fpu", -MASK_FPU,                                               \
526      N_("Do not use hardware fp") },                                    \
527     {"no-fpu", MASK_FPU_SET,                            NULL, },        \
528     {"hard-float", MASK_FPU | MASK_FPU_SET,                             \
529      N_("Use hardware fp") },                                           \
530     {"soft-float", -MASK_FPU,                                           \
531      N_("Do not use hardware fp") },                                    \
532     {"soft-float", MASK_FPU_SET,                        NULL },         \
533     {"unaligned-doubles", MASK_UNALIGNED_DOUBLES,                       \
534      N_("Assume possible double misalignment") },                       \
535     {"no-unaligned-doubles", -MASK_UNALIGNED_DOUBLES,                   \
536      N_("Assume all doubles are aligned") },                            \
537     {"impure-text", MASK_IMPURE_TEXT,                                   \
538      N_("Pass -assert pure-text to linker") },                          \
539     {"no-impure-text", -MASK_IMPURE_TEXT,                               \
540      N_("Do not pass -assert pure-text to linker") },                   \
541     {"flat", MASK_FLAT,                                                 \
542      N_("Use flat register window model") },                            \
543     {"no-flat", -MASK_FLAT,                                             \
544      N_("Do not use flat register window model") },                     \
545     {"app-regs", MASK_APP_REGS,                                         \
546      N_("Use ABI reserved registers") },                                \
547     {"no-app-regs", -MASK_APP_REGS,                                     \
548      N_("Do not use ABI reserved registers") },                         \
549     {"hard-quad-float", MASK_HARD_QUAD,                                 \
550      N_("Use hardware quad fp instructions") },                         \
551     {"soft-quad-float", -MASK_HARD_QUAD,                                \
552      N_("Do not use hardware quad fp instructions") },                  \
553     {"v8plus", MASK_V8PLUS,                                             \
554      N_("Compile for v8plus ABI") },                                    \
555     {"no-v8plus", -MASK_V8PLUS,                                         \
556      N_("Do not compile for v8plus ABI") },                             \
557     {"vis", MASK_VIS,                                                   \
558      N_("Utilize Visual Instruction Set") },                            \
559     {"no-vis", -MASK_VIS,                                               \
560      N_("Do not utilize Visual Instruction Set") },                     \
561     /* ??? These are deprecated, coerced to -mcpu=.  Delete in 2.9.  */ \
562     {"cypress", 0,                                                      \
563      N_("Optimize for Cypress processors") },                           \
564     {"sparclite", 0,                                                    \
565      N_("Optimize for SparcLite processors") },                         \
566     {"f930", 0,                                                         \
567      N_("Optimize for F930 processors") },                              \
568     {"f934", 0,                                                         \
569      N_("Optimize for F934 processors") },                              \
570     {"v8", 0,                                                           \
571      N_("Use V8 Sparc ISA") },                                          \
572     {"supersparc", 0,                                                   \
573      N_("Optimize for SuperSparc processors") },                        \
574     /* End of deprecated options.  */                                   \
575     {"ptr64", MASK_PTR64,                                               \
576      N_("Pointers are 64-bit") },                                       \
577     {"ptr32", -MASK_PTR64,                                              \
578      N_("Pointers are 32-bit") },                                       \
579     {"32", -MASK_64BIT,                                                 \
580      N_("Use 32-bit ABI") },                                            \
581     {"64", MASK_64BIT,                                                  \
582      N_("Use 64-bit ABI") },                                            \
583     {"stack-bias", MASK_STACK_BIAS,                                     \
584      N_("Use stack bias") },                                            \
585     {"no-stack-bias", -MASK_STACK_BIAS,                                 \
586      N_("Do not use stack bias") },                                     \
587     {"faster-structs", MASK_FASTER_STRUCTS,                             \
588      N_("Use structs on stronger alignment for double-word copies") },  \
589     {"no-faster-structs", -MASK_FASTER_STRUCTS,                         \
590      N_("Do not use structs on stronger alignment for double-word copies") }, \
591     {"relax", 0,                                                        \
592      N_("Optimize tail call instructions in assembler and linker") },   \
593     {"no-relax", 0,                                                     \
594      N_("Do not optimize tail call instructions in assembler or linker") }, \
595     SUBTARGET_SWITCHES                  \
596     { "", TARGET_DEFAULT, ""}}
597
598 /* MASK_APP_REGS must always be the default because that's what
599    FIXED_REGISTERS is set to and -ffixed- is processed before
600    CONDITIONAL_REGISTER_USAGE is called (where we process -mno-app-regs).  */
601 #define TARGET_DEFAULT (MASK_APP_REGS + MASK_FPU)
602
603 /* This is meant to be redefined in target specific files.  */
604 #define SUBTARGET_SWITCHES
605
606 /* Processor type.
607    These must match the values for the cpu attribute in sparc.md.  */
608 enum processor_type {
609   PROCESSOR_V7,
610   PROCESSOR_CYPRESS,
611   PROCESSOR_V8,
612   PROCESSOR_SUPERSPARC,
613   PROCESSOR_SPARCLITE,
614   PROCESSOR_F930,
615   PROCESSOR_F934,
616   PROCESSOR_HYPERSPARC,
617   PROCESSOR_SPARCLITE86X,
618   PROCESSOR_SPARCLET,
619   PROCESSOR_TSC701,
620   PROCESSOR_V9,
621   PROCESSOR_ULTRASPARC
622 };
623
624 /* This is set from -m{cpu,tune}=xxx.  */
625 extern enum processor_type sparc_cpu;
626
627 /* Recast the cpu class to be the cpu attribute.
628    Every file includes us, but not every file includes insn-attr.h.  */
629 #define sparc_cpu_attr ((enum attr_cpu) sparc_cpu)
630
631 #define TARGET_OPTIONS \
632 {                                                               \
633   { "cpu=",  &sparc_select[1].string,                           \
634     N_("Use features of and schedule code for given CPU") },    \
635   { "tune=", &sparc_select[2].string,                           \
636     N_("Schedule code for given CPU") },                        \
637   { "cmodel=", &sparc_cmodel_string,                            \
638     N_("Use given Sparc code model") },                         \
639   SUBTARGET_OPTIONS                                             \
640 }
641
642 /* This is meant to be redefined in target specific files.  */
643 #define SUBTARGET_OPTIONS
644
645 /* sparc_select[0] is reserved for the default cpu.  */
646 struct sparc_cpu_select
647 {
648   const char *string;
649   const char *const name;
650   const int set_tune_p;
651   const int set_arch_p;
652 };
653
654 extern struct sparc_cpu_select sparc_select[];
655 \f
656 /* target machine storage layout */
657
658 /* Define this if most significant bit is lowest numbered
659    in instructions that operate on numbered bit-fields.  */
660 #define BITS_BIG_ENDIAN 1
661
662 /* Define this if most significant byte of a word is the lowest numbered.  */
663 #define BYTES_BIG_ENDIAN 1
664
665 /* Define this if most significant word of a multiword number is the lowest
666    numbered.  */
667 #define WORDS_BIG_ENDIAN 1
668
669 /* Define this to set the endianness to use in libgcc2.c, which can
670    not depend on target_flags.  */
671 #if defined (__LITTLE_ENDIAN__) || defined(__LITTLE_ENDIAN_DATA__)
672 #define LIBGCC2_WORDS_BIG_ENDIAN 0
673 #else
674 #define LIBGCC2_WORDS_BIG_ENDIAN 1
675 #endif
676
677 #define MAX_BITS_PER_WORD       64
678
679 /* Width of a word, in units (bytes).  */
680 #define UNITS_PER_WORD          (TARGET_ARCH64 ? 8 : 4)
681 #define MIN_UNITS_PER_WORD      4
682
683 /* Now define the sizes of the C data types.  */
684
685 #define SHORT_TYPE_SIZE         16
686 #define INT_TYPE_SIZE           32
687 #define LONG_TYPE_SIZE          (TARGET_ARCH64 ? 64 : 32)
688 #define LONG_LONG_TYPE_SIZE     64
689 #define FLOAT_TYPE_SIZE         32
690 #define DOUBLE_TYPE_SIZE        64
691
692 #ifdef SPARC_BI_ARCH
693 #define MAX_LONG_TYPE_SIZE      64
694 #endif
695
696 #if 0
697 /* ??? This does not work in SunOS 4.x, so it is not enabled here.
698    Instead, it is enabled in sol2.h, because it does work under Solaris.  */
699 /* Define for support of TFmode long double.
700    Sparc ABI says that long double is 4 words.  */
701 #define LONG_DOUBLE_TYPE_SIZE 128
702 #endif
703
704 /* Width in bits of a pointer.
705    See also the macro `Pmode' defined below.  */
706 #define POINTER_SIZE (TARGET_PTR64 ? 64 : 32)
707
708 /* If we have to extend pointers (only when TARGET_ARCH64 and not
709    TARGET_PTR64), we want to do it unsigned.   This macro does nothing
710    if ptr_mode and Pmode are the same.  */
711 #define POINTERS_EXTEND_UNSIGNED 1
712
713 /* A macro to update MODE and UNSIGNEDP when an object whose type
714    is TYPE and which has the specified mode and signedness is to be
715    stored in a register.  This macro is only called when TYPE is a
716    scalar type.  */
717 #define PROMOTE_MODE(MODE, UNSIGNEDP, TYPE) \
718 if (TARGET_ARCH64                               \
719     && GET_MODE_CLASS (MODE) == MODE_INT        \
720     && GET_MODE_SIZE (MODE) < UNITS_PER_WORD)   \
721   (MODE) = DImode;
722
723 /* Define this macro if the promotion described by PROMOTE_MODE
724    should also be done for outgoing function arguments.  */
725 /* This is only needed for TARGET_ARCH64, but since PROMOTE_MODE is a no-op
726    for TARGET_ARCH32 this is ok.  Otherwise we'd need to add a runtime test
727    for this value.  */
728 #define PROMOTE_FUNCTION_ARGS
729
730 /* Define this macro if the promotion described by PROMOTE_MODE
731    should also be done for the return value of functions.
732    If this macro is defined, FUNCTION_VALUE must perform the same
733    promotions done by PROMOTE_MODE.  */
734 /* This is only needed for TARGET_ARCH64, but since PROMOTE_MODE is a no-op
735    for TARGET_ARCH32 this is ok.  Otherwise we'd need to add a runtime test
736    for this value.  */
737 #define PROMOTE_FUNCTION_RETURN
738
739 /* Define this macro if the promotion described by PROMOTE_MODE
740    should _only_ be performed for outgoing function arguments or
741    function return values, as specified by PROMOTE_FUNCTION_ARGS
742    and PROMOTE_FUNCTION_RETURN, respectively.  */
743 /* This is only needed for TARGET_ARCH64, but since PROMOTE_MODE is a no-op
744    for TARGET_ARCH32 this is ok.  Otherwise we'd need to add a runtime test
745    for this value.  For TARGET_ARCH64 we need it, as we don't have instructions
746    for arithmetic operations which do zero/sign extension at the same time,
747    so without this we end up with a srl/sra after every assignment to an
748    user variable,  which means very very bad code.  */
749 #define PROMOTE_FOR_CALL_ONLY
750
751 /* Allocation boundary (in *bits*) for storing arguments in argument list.  */
752 #define PARM_BOUNDARY (TARGET_ARCH64 ? 64 : 32)
753
754 /* Boundary (in *bits*) on which stack pointer should be aligned.  */
755 #define STACK_BOUNDARY (TARGET_ARCH64 ? 128 : 64)
756
757 /* ALIGN FRAMES on double word boundaries */
758
759 #define SPARC_STACK_ALIGN(LOC) \
760   (TARGET_ARCH64 ? (((LOC)+15) & ~15) : (((LOC)+7) & ~7))
761
762 /* Allocation boundary (in *bits*) for the code of a function.  */
763 #define FUNCTION_BOUNDARY 32
764
765 /* Alignment of field after `int : 0' in a structure.  */
766 #define EMPTY_FIELD_BOUNDARY (TARGET_ARCH64 ? 64 : 32)
767
768 /* Every structure's size must be a multiple of this.  */
769 #define STRUCTURE_SIZE_BOUNDARY 8
770
771 /* A bitfield declared as `int' forces `int' alignment for the struct.  */
772 #define PCC_BITFIELD_TYPE_MATTERS 1
773
774 /* No data type wants to be aligned rounder than this.  */
775 #define BIGGEST_ALIGNMENT (TARGET_ARCH64 ? 128 : 64)
776
777 /* The best alignment to use in cases where we have a choice.  */
778 #define FASTEST_ALIGNMENT 64
779
780 /* Define this macro as an expression for the alignment of a structure
781    (given by STRUCT as a tree node) if the alignment computed in the
782    usual way is COMPUTED and the alignment explicitly specified was
783    SPECIFIED.
784
785    The default is to use SPECIFIED if it is larger; otherwise, use
786    the smaller of COMPUTED and `BIGGEST_ALIGNMENT' */
787 #define ROUND_TYPE_ALIGN(STRUCT, COMPUTED, SPECIFIED)   \
788  (TARGET_FASTER_STRUCTS ?                               \
789   ((TREE_CODE (STRUCT) == RECORD_TYPE                   \
790     || TREE_CODE (STRUCT) == UNION_TYPE                 \
791     || TREE_CODE (STRUCT) == QUAL_UNION_TYPE)           \
792    && TYPE_FIELDS (STRUCT) != 0                         \
793      ? MAX (MAX ((COMPUTED), (SPECIFIED)), BIGGEST_ALIGNMENT) \
794      : MAX ((COMPUTED), (SPECIFIED)))                   \
795    :  MAX ((COMPUTED), (SPECIFIED)))
796
797 /* Make strings word-aligned so strcpy from constants will be faster.  */
798 #define CONSTANT_ALIGNMENT(EXP, ALIGN)  \
799   ((TREE_CODE (EXP) == STRING_CST       \
800     && (ALIGN) < FASTEST_ALIGNMENT)     \
801    ? FASTEST_ALIGNMENT : (ALIGN))
802
803 /* Make arrays of chars word-aligned for the same reasons.  */
804 #define DATA_ALIGNMENT(TYPE, ALIGN)             \
805   (TREE_CODE (TYPE) == ARRAY_TYPE               \
806    && TYPE_MODE (TREE_TYPE (TYPE)) == QImode    \
807    && (ALIGN) < FASTEST_ALIGNMENT ? FASTEST_ALIGNMENT : (ALIGN))
808
809 /* Set this nonzero if move instructions will actually fail to work
810    when given unaligned data.  */
811 #define STRICT_ALIGNMENT 1
812
813 /* Things that must be doubleword aligned cannot go in the text section,
814    because the linker fails to align the text section enough!
815    Put them in the data section.  This macro is only used in this file.  */
816 #define MAX_TEXT_ALIGN 32
817
818 /* This forces all variables and constants to the data section when PIC.
819    This is because the SunOS 4 shared library scheme thinks everything in
820    text is a function, and patches the address to point to a loader stub.  */
821 /* This is defined to zero for every system which doesn't use the a.out object
822    file format.  */
823 #ifndef SUNOS4_SHARED_LIBRARIES
824 #define SUNOS4_SHARED_LIBRARIES 0
825 #endif
826
827
828 /* Use text section for a constant
829    unless we need more alignment than that offers.  */
830 /* This is defined differently for v9 in a cover file.  */
831 #define SELECT_RTX_SECTION(MODE, X, ALIGN)      \
832 {                                               \
833   if (GET_MODE_BITSIZE (MODE) <= MAX_TEXT_ALIGN \
834       && ! (flag_pic && (symbolic_operand ((X), (MODE)) || SUNOS4_SHARED_LIBRARIES)))  \
835     text_section ();                            \
836   else                                          \
837     data_section ();                            \
838 }
839 \f
840 /* Standard register usage.  */
841
842 /* Number of actual hardware registers.
843    The hardware registers are assigned numbers for the compiler
844    from 0 to just below FIRST_PSEUDO_REGISTER.
845    All registers that the compiler knows about must be given numbers,
846    even those that are not normally considered general registers.
847
848    SPARC has 32 integer registers and 32 floating point registers.
849    64 bit SPARC has 32 additional fp regs, but the odd numbered ones are not
850    accessible.  We still account for them to simplify register computations
851    (eg: in CLASS_MAX_NREGS).  There are also 4 fp condition code registers, so
852    32+32+32+4 == 100.
853    Register 100 is used as the integer condition code register.
854    Register 101 is used as the soft frame pointer register.  */
855
856 #define FIRST_PSEUDO_REGISTER 102
857
858 #define SPARC_FIRST_FP_REG     32
859 /* Additional V9 fp regs.  */
860 #define SPARC_FIRST_V9_FP_REG  64
861 #define SPARC_LAST_V9_FP_REG   95
862 /* V9 %fcc[0123].  V8 uses (figuratively) %fcc0.  */
863 #define SPARC_FIRST_V9_FCC_REG 96
864 #define SPARC_LAST_V9_FCC_REG  99
865 /* V8 fcc reg.  */
866 #define SPARC_FCC_REG 96
867 /* Integer CC reg.  We don't distinguish %icc from %xcc.  */
868 #define SPARC_ICC_REG 100
869
870 /* Nonzero if REGNO is an fp reg.  */
871 #define SPARC_FP_REG_P(REGNO) \
872 ((REGNO) >= SPARC_FIRST_FP_REG && (REGNO) <= SPARC_LAST_V9_FP_REG)
873
874 /* Argument passing regs.  */
875 #define SPARC_OUTGOING_INT_ARG_FIRST 8
876 #define SPARC_INCOMING_INT_ARG_FIRST (TARGET_FLAT ? 8 : 24)
877 #define SPARC_FP_ARG_FIRST           32
878
879 /* 1 for registers that have pervasive standard uses
880    and are not available for the register allocator.
881
882    On non-v9 systems:
883    g1 is free to use as temporary.
884    g2-g4 are reserved for applications.  Gcc normally uses them as
885    temporaries, but this can be disabled via the -mno-app-regs option.
886    g5 through g7 are reserved for the operating system.
887
888    On v9 systems:
889    g1,g5 are free to use as temporaries, and are free to use between calls
890    if the call is to an external function via the PLT.
891    g4 is free to use as a temporary in the non-embedded case.
892    g4 is reserved in the embedded case.
893    g2-g3 are reserved for applications.  Gcc normally uses them as
894    temporaries, but this can be disabled via the -mno-app-regs option.
895    g6-g7 are reserved for the operating system (or application in
896    embedded case).
897    ??? Register 1 is used as a temporary by the 64 bit sethi pattern, so must
898    currently be a fixed register until this pattern is rewritten.
899    Register 1 is also used when restoring call-preserved registers in large
900    stack frames.
901
902    Registers fixed in arch32 and not arch64 (or vice-versa) are marked in
903    CONDITIONAL_REGISTER_USAGE in order to properly handle -ffixed-.
904 */
905
906 #define FIXED_REGISTERS  \
907  {1, 0, 2, 2, 2, 2, 1, 1,       \
908   0, 0, 0, 0, 0, 0, 1, 0,       \
909   0, 0, 0, 0, 0, 0, 0, 0,       \
910   0, 0, 0, 0, 0, 0, 1, 1,       \
911                                 \
912   0, 0, 0, 0, 0, 0, 0, 0,       \
913   0, 0, 0, 0, 0, 0, 0, 0,       \
914   0, 0, 0, 0, 0, 0, 0, 0,       \
915   0, 0, 0, 0, 0, 0, 0, 0,       \
916                                 \
917   0, 0, 0, 0, 0, 0, 0, 0,       \
918   0, 0, 0, 0, 0, 0, 0, 0,       \
919   0, 0, 0, 0, 0, 0, 0, 0,       \
920   0, 0, 0, 0, 0, 0, 0, 0,       \
921                                 \
922   0, 0, 0, 0, 0, 1}
923
924 /* 1 for registers not available across function calls.
925    These must include the FIXED_REGISTERS and also any
926    registers that can be used without being saved.
927    The latter must include the registers where values are returned
928    and the register where structure-value addresses are passed.
929    Aside from that, you can include as many other registers as you like.  */
930
931 #define CALL_USED_REGISTERS  \
932  {1, 1, 1, 1, 1, 1, 1, 1,       \
933   1, 1, 1, 1, 1, 1, 1, 1,       \
934   0, 0, 0, 0, 0, 0, 0, 0,       \
935   0, 0, 0, 0, 0, 0, 1, 1,       \
936                                 \
937   1, 1, 1, 1, 1, 1, 1, 1,       \
938   1, 1, 1, 1, 1, 1, 1, 1,       \
939   1, 1, 1, 1, 1, 1, 1, 1,       \
940   1, 1, 1, 1, 1, 1, 1, 1,       \
941                                 \
942   1, 1, 1, 1, 1, 1, 1, 1,       \
943   1, 1, 1, 1, 1, 1, 1, 1,       \
944   1, 1, 1, 1, 1, 1, 1, 1,       \
945   1, 1, 1, 1, 1, 1, 1, 1,       \
946                                 \
947   1, 1, 1, 1, 1, 1}
948
949 /* If !TARGET_FPU, then make the fp registers and fp cc regs fixed so that
950    they won't be allocated.  */
951
952 #define CONDITIONAL_REGISTER_USAGE                              \
953 do                                                              \
954   {                                                             \
955     if (PIC_OFFSET_TABLE_REGNUM != INVALID_REGNUM)              \
956       {                                                         \
957         fixed_regs[PIC_OFFSET_TABLE_REGNUM] = 1;                \
958         call_used_regs[PIC_OFFSET_TABLE_REGNUM] = 1;            \
959       }                                                         \
960     /* If the user has passed -f{fixed,call-{used,saved}}-g5 */ \
961     /* then honour it.  */                                      \
962     if (TARGET_ARCH32 && fixed_regs[5])                         \
963       fixed_regs[5] = 1;                                        \
964     else if (TARGET_ARCH64 && fixed_regs[5] == 2)               \
965       fixed_regs[5] = 0;                                        \
966     if (! TARGET_V9)                                            \
967       {                                                         \
968         int regno;                                              \
969         for (regno = SPARC_FIRST_V9_FP_REG;                     \
970              regno <= SPARC_LAST_V9_FP_REG;                     \
971              regno++)                                           \
972           fixed_regs[regno] = 1;                                \
973         /* %fcc0 is used by v8 and v9.  */                      \
974         for (regno = SPARC_FIRST_V9_FCC_REG + 1;                \
975              regno <= SPARC_LAST_V9_FCC_REG;                    \
976              regno++)                                           \
977           fixed_regs[regno] = 1;                                \
978       }                                                         \
979     if (! TARGET_FPU)                                           \
980       {                                                         \
981         int regno;                                              \
982         for (regno = 32; regno < SPARC_LAST_V9_FCC_REG; regno++) \
983           fixed_regs[regno] = 1;                                \
984       }                                                         \
985     /* If the user has passed -f{fixed,call-{used,saved}}-g2 */ \
986     /* then honour it.  Likewise with g3 and g4.  */            \
987     if (fixed_regs[2] == 2)                                     \
988       fixed_regs[2] = ! TARGET_APP_REGS;                        \
989     if (fixed_regs[3] == 2)                                     \
990       fixed_regs[3] = ! TARGET_APP_REGS;                        \
991     if (TARGET_ARCH32 && fixed_regs[4] == 2)                    \
992       fixed_regs[4] = ! TARGET_APP_REGS;                        \
993     else if (TARGET_CM_EMBMEDANY)                               \
994       fixed_regs[4] = 1;                                        \
995     else if (fixed_regs[4] == 2)                                \
996       fixed_regs[4] = 0;                                        \
997     if (TARGET_FLAT)                                            \
998       {                                                         \
999         /* Let the compiler believe the frame pointer is still  \
1000            %fp, but output it as %i7.  */                       \
1001         fixed_regs[31] = 1;                                     \
1002         reg_names[HARD_FRAME_POINTER_REGNUM] = "%i7";           \
1003         /* Disable leaf functions */                            \
1004         memset (sparc_leaf_regs, 0, FIRST_PSEUDO_REGISTER);     \
1005       }                                                         \
1006   }                                                             \
1007 while (0)
1008
1009 /* Return number of consecutive hard regs needed starting at reg REGNO
1010    to hold something of mode MODE.
1011    This is ordinarily the length in words of a value of mode MODE
1012    but can be less for certain modes in special long registers.
1013
1014    On SPARC, ordinary registers hold 32 bits worth;
1015    this means both integer and floating point registers.
1016    On v9, integer regs hold 64 bits worth; floating point regs hold
1017    32 bits worth (this includes the new fp regs as even the odd ones are
1018    included in the hard register count).  */
1019
1020 #define HARD_REGNO_NREGS(REGNO, MODE) \
1021   (TARGET_ARCH64                                                        \
1022    ? ((REGNO) < 32 || (REGNO) == FRAME_POINTER_REGNUM                   \
1023       ? (GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD    \
1024       : (GET_MODE_SIZE (MODE) + 3) / 4)                                 \
1025    : ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD))
1026
1027 /* Due to the ARCH64 descrepancy above we must override this next
1028    macro too.  */
1029 #define REGMODE_NATURAL_SIZE(MODE) \
1030   ((TARGET_ARCH64 && FLOAT_MODE_P (MODE)) ? 4 : UNITS_PER_WORD)
1031
1032 /* Value is 1 if hard register REGNO can hold a value of machine-mode MODE.
1033    See sparc.c for how we initialize this.  */
1034 extern const int *hard_regno_mode_classes;
1035 extern int sparc_mode_class[];
1036
1037 /* ??? Because of the funny way we pass parameters we should allow certain
1038    ??? types of float/complex values to be in integer registers during
1039    ??? RTL generation.  This only matters on arch32.  */
1040 #define HARD_REGNO_MODE_OK(REGNO, MODE) \
1041   ((hard_regno_mode_classes[REGNO] & sparc_mode_class[MODE]) != 0)
1042
1043 /* Value is 1 if it is a good idea to tie two pseudo registers
1044    when one has mode MODE1 and one has mode MODE2.
1045    If HARD_REGNO_MODE_OK could produce different values for MODE1 and MODE2,
1046    for any hard reg, then this must be 0 for correct output.
1047
1048    For V9: SFmode can't be combined with other float modes, because they can't
1049    be allocated to the %d registers.  Also, DFmode won't fit in odd %f
1050    registers, but SFmode will.  */
1051 #define MODES_TIEABLE_P(MODE1, MODE2) \
1052   ((MODE1) == (MODE2)                                           \
1053    || (GET_MODE_CLASS (MODE1) == GET_MODE_CLASS (MODE2)         \
1054        && (! TARGET_V9                                          \
1055            || (GET_MODE_CLASS (MODE1) != MODE_FLOAT             \
1056                || (MODE1 != SFmode && MODE2 != SFmode)))))
1057
1058 /* Specify the registers used for certain standard purposes.
1059    The values of these macros are register numbers.  */
1060
1061 /* SPARC pc isn't overloaded on a register that the compiler knows about.  */
1062 /* #define PC_REGNUM  */
1063
1064 /* Register to use for pushing function arguments.  */
1065 #define STACK_POINTER_REGNUM 14
1066
1067 /* The stack bias (amount by which the hardware register is offset by).  */
1068 #define SPARC_STACK_BIAS ((TARGET_ARCH64 && TARGET_STACK_BIAS) ? 2047 : 0)
1069
1070 /* Actual top-of-stack address is 92/176 greater than the contents of the
1071    stack pointer register for !v9/v9.  That is:
1072    - !v9: 64 bytes for the in and local registers, 4 bytes for structure return
1073      address, and 6*4 bytes for the 6 register parameters.
1074    - v9: 128 bytes for the in and local registers + 6*8 bytes for the integer
1075      parameter regs.  */
1076 #define STACK_POINTER_OFFSET (FIRST_PARM_OFFSET(0) + SPARC_STACK_BIAS)
1077
1078 /* Base register for access to local variables of the function.  */
1079 #define HARD_FRAME_POINTER_REGNUM 30
1080
1081 /* The soft frame pointer does not have the stack bias applied.  */
1082 #define FRAME_POINTER_REGNUM 101
1083
1084 /* Given the stack bias, the stack pointer isn't actually aligned.  */
1085 #define INIT_EXPANDERS                                                   \
1086   do {                                                                   \
1087     if (cfun && cfun->emit->regno_pointer_align && SPARC_STACK_BIAS)     \
1088       {                                                                  \
1089         REGNO_POINTER_ALIGN (STACK_POINTER_REGNUM) = BITS_PER_UNIT;      \
1090         REGNO_POINTER_ALIGN (HARD_FRAME_POINTER_REGNUM) = BITS_PER_UNIT; \
1091       }                                                                  \
1092   } while (0)
1093
1094 /* Value should be nonzero if functions must have frame pointers.
1095    Zero means the frame pointer need not be set up (and parms
1096    may be accessed via the stack pointer) in functions that seem suitable.
1097    This is computed in `reload', in reload1.c.
1098    Used in flow.c, global.c, and reload1.c.
1099
1100    Being a non-leaf function does not mean a frame pointer is needed in the
1101    flat window model.  However, the debugger won't be able to backtrace through
1102    us with out it.  */
1103 #define FRAME_POINTER_REQUIRED                          \
1104   (TARGET_FLAT                                          \
1105    ? (current_function_calls_alloca                     \
1106       || current_function_varargs                       \
1107       || !leaf_function_p ())                           \
1108    : ! (leaf_function_p () && only_leaf_regs_used ()))
1109
1110 /* Base register for access to arguments of the function.  */
1111 #define ARG_POINTER_REGNUM FRAME_POINTER_REGNUM
1112
1113 /* Register in which static-chain is passed to a function.  This must
1114    not be a register used by the prologue.  */
1115 #define STATIC_CHAIN_REGNUM (TARGET_ARCH64 ? 5 : 2)
1116
1117 /* Register which holds offset table for position-independent
1118    data references.  */
1119
1120 #define PIC_OFFSET_TABLE_REGNUM (flag_pic ? 23 : INVALID_REGNUM)
1121
1122 /* Pick a default value we can notice from override_options:
1123    !v9: Default is on.
1124    v9: Default is off.  */
1125
1126 #define DEFAULT_PCC_STRUCT_RETURN -1
1127
1128 /* Sparc ABI says that quad-precision floats and all structures are returned
1129    in memory.
1130    For v9: unions <= 32 bytes in size are returned in int regs,
1131    structures up to 32 bytes are returned in int and fp regs.  */
1132
1133 #define RETURN_IN_MEMORY(TYPE)                          \
1134 (TARGET_ARCH32                                          \
1135  ? (TYPE_MODE (TYPE) == BLKmode                         \
1136     || TYPE_MODE (TYPE) == TFmode                       \
1137     || TYPE_MODE (TYPE) == TCmode)                      \
1138  : (TYPE_MODE (TYPE) == BLKmode                         \
1139     && (unsigned HOST_WIDE_INT) int_size_in_bytes (TYPE) > 32))
1140
1141 /* Functions which return large structures get the address
1142    to place the wanted value at offset 64 from the frame.
1143    Must reserve 64 bytes for the in and local registers.
1144    v9: Functions which return large structures get the address to place the
1145    wanted value from an invisible first argument.  */
1146 /* Used only in other #defines in this file.  */
1147 #define STRUCT_VALUE_OFFSET 64
1148
1149 #define STRUCT_VALUE \
1150   (TARGET_ARCH64                                        \
1151    ? 0                                                  \
1152    : gen_rtx_MEM (Pmode, plus_constant (stack_pointer_rtx, \
1153                                         STRUCT_VALUE_OFFSET)))
1154
1155 #define STRUCT_VALUE_INCOMING \
1156   (TARGET_ARCH64                                                \
1157    ? 0                                                          \
1158    : gen_rtx_MEM (Pmode, plus_constant (frame_pointer_rtx,      \
1159                                         STRUCT_VALUE_OFFSET)))
1160 \f
1161 /* Define the classes of registers for register constraints in the
1162    machine description.  Also define ranges of constants.
1163
1164    One of the classes must always be named ALL_REGS and include all hard regs.
1165    If there is more than one class, another class must be named NO_REGS
1166    and contain no registers.
1167
1168    The name GENERAL_REGS must be the name of a class (or an alias for
1169    another name such as ALL_REGS).  This is the class of registers
1170    that is allowed by "g" or "r" in a register constraint.
1171    Also, registers outside this class are allocated only when
1172    instructions express preferences for them.
1173
1174    The classes must be numbered in nondecreasing order; that is,
1175    a larger-numbered class must never be contained completely
1176    in a smaller-numbered class.
1177
1178    For any two classes, it is very desirable that there be another
1179    class that represents their union.  */
1180
1181 /* The SPARC has various kinds of registers: general, floating point,
1182    and condition codes [well, it has others as well, but none that we
1183    care directly about].
1184
1185    For v9 we must distinguish between the upper and lower floating point
1186    registers because the upper ones can't hold SFmode values.
1187    HARD_REGNO_MODE_OK won't help here because reload assumes that register(s)
1188    satisfying a group need for a class will also satisfy a single need for
1189    that class.  EXTRA_FP_REGS is a bit of a misnomer as it covers all 64 fp
1190    regs.
1191
1192    It is important that one class contains all the general and all the standard
1193    fp regs.  Otherwise find_reg() won't properly allocate int regs for moves,
1194    because reg_class_record() will bias the selection in favor of fp regs,
1195    because reg_class_subunion[GENERAL_REGS][FP_REGS] will yield FP_REGS,
1196    because FP_REGS > GENERAL_REGS.
1197
1198    It is also important that one class contain all the general and all the
1199    fp regs.  Otherwise when spilling a DFmode reg, it may be from EXTRA_FP_REGS
1200    but find_reloads() may use class GENERAL_OR_FP_REGS. This will cause
1201    allocate_reload_reg() to bypass it causing an abort because the compiler
1202    thinks it doesn't have a spill reg when in fact it does.
1203
1204    v9 also has 4 floating point condition code registers.  Since we don't
1205    have a class that is the union of FPCC_REGS with either of the others,
1206    it is important that it appear first.  Otherwise the compiler will die
1207    trying to compile _fixunsdfsi because fix_truncdfsi2 won't match its
1208    constraints.
1209
1210    It is important that SPARC_ICC_REG have class NO_REGS.  Otherwise combine
1211    may try to use it to hold an SImode value.  See register_operand.
1212    ??? Should %fcc[0123] be handled similarly?
1213 */
1214
1215 enum reg_class { NO_REGS, FPCC_REGS, I64_REGS, GENERAL_REGS, FP_REGS,
1216                  EXTRA_FP_REGS, GENERAL_OR_FP_REGS, GENERAL_OR_EXTRA_FP_REGS,
1217                  ALL_REGS, LIM_REG_CLASSES };
1218
1219 #define N_REG_CLASSES (int) LIM_REG_CLASSES
1220
1221 /* Give names of register classes as strings for dump file.  */
1222
1223 #define REG_CLASS_NAMES \
1224   { "NO_REGS", "FPCC_REGS", "I64_REGS", "GENERAL_REGS", "FP_REGS",      \
1225      "EXTRA_FP_REGS", "GENERAL_OR_FP_REGS", "GENERAL_OR_EXTRA_FP_REGS", \
1226      "ALL_REGS" }
1227
1228 /* Define which registers fit in which classes.
1229    This is an initializer for a vector of HARD_REG_SET
1230    of length N_REG_CLASSES.  */
1231
1232 #define REG_CLASS_CONTENTS                              \
1233   {{0, 0, 0, 0},        /* NO_REGS */                   \
1234    {0, 0, 0, 0xf},      /* FPCC_REGS */                 \
1235    {0xffff, 0, 0, 0},   /* I64_REGS */                  \
1236    {-1, 0, 0, 0x20},    /* GENERAL_REGS */              \
1237    {0, -1, 0, 0},       /* FP_REGS */                   \
1238    {0, -1, -1, 0},      /* EXTRA_FP_REGS */             \
1239    {-1, -1, 0, 0x20},   /* GENERAL_OR_FP_REGS */        \
1240    {-1, -1, -1, 0x20},  /* GENERAL_OR_EXTRA_FP_REGS */  \
1241    {-1, -1, -1, 0x3f}}  /* ALL_REGS */
1242
1243 /* The same information, inverted:
1244    Return the class number of the smallest class containing
1245    reg number REGNO.  This could be a conditional expression
1246    or could index an array.  */
1247
1248 extern enum reg_class sparc_regno_reg_class[FIRST_PSEUDO_REGISTER];
1249
1250 #define REGNO_REG_CLASS(REGNO) sparc_regno_reg_class[(REGNO)]
1251
1252 /* This is the order in which to allocate registers normally.  
1253    
1254    We put %f0/%f1 last among the float registers, so as to make it more
1255    likely that a pseudo-register which dies in the float return register
1256    will get allocated to the float return register, thus saving a move
1257    instruction at the end of the function.  */
1258
1259 #define REG_ALLOC_ORDER \
1260 { 8, 9, 10, 11, 12, 13, 2, 3,           \
1261   15, 16, 17, 18, 19, 20, 21, 22,       \
1262   23, 24, 25, 26, 27, 28, 29, 31,       \
1263   34, 35, 36, 37, 38, 39,               /* %f2-%f7 */   \
1264   40, 41, 42, 43, 44, 45, 46, 47,       /* %f8-%f15 */  \
1265   48, 49, 50, 51, 52, 53, 54, 55,       /* %f16-%f23 */ \
1266   56, 57, 58, 59, 60, 61, 62, 63,       /* %f24-%f31 */ \
1267   64, 65, 66, 67, 68, 69, 70, 71,       /* %f32-%f39 */ \
1268   72, 73, 74, 75, 76, 77, 78, 79,       /* %f40-%f47 */ \
1269   80, 81, 82, 83, 84, 85, 86, 87,       /* %f48-%f55 */ \
1270   88, 89, 90, 91, 92, 93, 94, 95,       /* %f56-%f63 */ \
1271   32, 33,                               /* %f0,%f1 */   \
1272   96, 97, 98, 99, 100,                  /* %fcc0-3, %icc */ \
1273   1, 4, 5, 6, 7, 0, 14, 30, 101}
1274
1275 /* This is the order in which to allocate registers for
1276    leaf functions.  If all registers can fit in the "gi" registers,
1277    then we have the possibility of having a leaf function.  */
1278
1279 #define REG_LEAF_ALLOC_ORDER \
1280 { 2, 3, 24, 25, 26, 27, 28, 29,         \
1281   4, 5, 6, 7, 1,                        \
1282   15, 8, 9, 10, 11, 12, 13,             \
1283   16, 17, 18, 19, 20, 21, 22, 23,       \
1284   34, 35, 36, 37, 38, 39,               \
1285   40, 41, 42, 43, 44, 45, 46, 47,       \
1286   48, 49, 50, 51, 52, 53, 54, 55,       \
1287   56, 57, 58, 59, 60, 61, 62, 63,       \
1288   64, 65, 66, 67, 68, 69, 70, 71,       \
1289   72, 73, 74, 75, 76, 77, 78, 79,       \
1290   80, 81, 82, 83, 84, 85, 86, 87,       \
1291   88, 89, 90, 91, 92, 93, 94, 95,       \
1292   32, 33,                               \
1293   96, 97, 98, 99, 100,                  \
1294   0, 14, 30, 31, 101}
1295   
1296 #define ORDER_REGS_FOR_LOCAL_ALLOC order_regs_for_local_alloc ()
1297
1298 extern char sparc_leaf_regs[];
1299 #define LEAF_REGISTERS sparc_leaf_regs
1300
1301 extern const char leaf_reg_remap[];
1302 #define LEAF_REG_REMAP(REGNO) (leaf_reg_remap[REGNO])
1303
1304 /* The class value for index registers, and the one for base regs.  */
1305 #define INDEX_REG_CLASS GENERAL_REGS
1306 #define BASE_REG_CLASS GENERAL_REGS
1307
1308 /* Local macro to handle the two v9 classes of FP regs.  */
1309 #define FP_REG_CLASS_P(CLASS) ((CLASS) == FP_REGS || (CLASS) == EXTRA_FP_REGS)
1310
1311 /* Get reg_class from a letter such as appears in the machine description.
1312    In the not-v9 case, coerce v9's 'e' class to 'f', so we can use 'e' in the
1313    .md file for v8 and v9.
1314    'd' and 'b' are used for single and double precision VIS operations,
1315    if TARGET_VIS.
1316    'h' is used for V8+ 64 bit global and out registers.  */
1317
1318 #define REG_CLASS_FROM_LETTER(C)                \
1319 (TARGET_V9                                      \
1320  ? ((C) == 'f' ? FP_REGS                        \
1321     : (C) == 'e' ? EXTRA_FP_REGS                \
1322     : (C) == 'c' ? FPCC_REGS                    \
1323     : ((C) == 'd' && TARGET_VIS) ? FP_REGS\
1324     : ((C) == 'b' && TARGET_VIS) ? EXTRA_FP_REGS\
1325     : ((C) == 'h' && TARGET_V8PLUS) ? I64_REGS\
1326     : NO_REGS)                                  \
1327  : ((C) == 'f' ? FP_REGS                        \
1328     : (C) == 'e' ? FP_REGS                      \
1329     : (C) == 'c' ? FPCC_REGS                    \
1330     : NO_REGS))
1331
1332 /* The letters I, J, K, L and M in a register constraint string
1333    can be used to stand for particular ranges of immediate operands.
1334    This macro defines what the ranges are.
1335    C is the letter, and VALUE is a constant value.
1336    Return 1 if VALUE is in the range specified by C.
1337
1338    `I' is used for the range of constants an insn can actually contain.
1339    `J' is used for the range which is just zero (since that is R0).
1340    `K' is used for constants which can be loaded with a single sethi insn.
1341    `L' is used for the range of constants supported by the movcc insns.
1342    `M' is used for the range of constants supported by the movrcc insns.
1343    `N' is like K, but for constants wider than 32 bits.  */
1344
1345 #define SPARC_SIMM10_P(X) ((unsigned HOST_WIDE_INT) (X) + 0x200 < 0x400)
1346 #define SPARC_SIMM11_P(X) ((unsigned HOST_WIDE_INT) (X) + 0x400 < 0x800)
1347 #define SPARC_SIMM13_P(X) ((unsigned HOST_WIDE_INT) (X) + 0x1000 < 0x2000)
1348 /* 10 and 11 bit immediates are only used for a few specific insns.
1349    SMALL_INT is used throughout the port so we continue to use it.  */
1350 #define SMALL_INT(X) (SPARC_SIMM13_P (INTVAL (X)))
1351 /* 13 bit immediate, considering only the low 32 bits */
1352 #define SMALL_INT32(X) (SPARC_SIMM13_P (trunc_int_for_mode \
1353                                         (INTVAL (X), SImode)))
1354 #define SPARC_SETHI_P(X) \
1355   (((unsigned HOST_WIDE_INT) (X) \
1356     & ((unsigned HOST_WIDE_INT) 0x3ff - GET_MODE_MASK (SImode) - 1)) == 0)
1357 #define SPARC_SETHI32_P(X) \
1358   (SPARC_SETHI_P ((unsigned HOST_WIDE_INT) (X) & GET_MODE_MASK (SImode)))
1359
1360 #define CONST_OK_FOR_LETTER_P(VALUE, C)  \
1361   ((C) == 'I' ? SPARC_SIMM13_P (VALUE)                  \
1362    : (C) == 'J' ? (VALUE) == 0                          \
1363    : (C) == 'K' ? SPARC_SETHI32_P (VALUE)               \
1364    : (C) == 'L' ? SPARC_SIMM11_P (VALUE)                \
1365    : (C) == 'M' ? SPARC_SIMM10_P (VALUE)                \
1366    : (C) == 'N' ? SPARC_SETHI_P (VALUE)                 \
1367    : 0)
1368
1369 /* Similar, but for floating constants, and defining letters G and H.
1370    Here VALUE is the CONST_DOUBLE rtx itself.  */
1371
1372 #define CONST_DOUBLE_OK_FOR_LETTER_P(VALUE, C)  \
1373   ((C) == 'G' ? fp_zero_operand (VALUE, GET_MODE (VALUE))       \
1374    : (C) == 'H' ? arith_double_operand (VALUE, DImode)          \
1375    : 0)
1376
1377 /* Given an rtx X being reloaded into a reg required to be
1378    in class CLASS, return the class of reg to actually use.
1379    In general this is just CLASS; but on some machines
1380    in some cases it is preferable to use a more restrictive class.  */
1381 /* - We can't load constants into FP registers.
1382    - We can't load FP constants into integer registers when soft-float,
1383      because there is no soft-float pattern with a r/F constraint.
1384    - We can't load FP constants into integer registers for TFmode unless
1385      it is 0.0L, because there is no movtf pattern with a r/F constraint.
1386    - Try and reload integer constants (symbolic or otherwise) back into
1387      registers directly, rather than having them dumped to memory.  */
1388
1389 #define PREFERRED_RELOAD_CLASS(X,CLASS)                 \
1390   (CONSTANT_P (X)                                       \
1391    ? ((FP_REG_CLASS_P (CLASS)                           \
1392        || (GET_MODE_CLASS (GET_MODE (X)) == MODE_FLOAT  \
1393            && ! TARGET_FPU)                             \
1394        || (GET_MODE (X) == TFmode                       \
1395            && ! fp_zero_operand (X, TFmode)))           \
1396       ? NO_REGS                                         \
1397       : (!FP_REG_CLASS_P (CLASS)                        \
1398          && GET_MODE_CLASS (GET_MODE (X)) == MODE_INT)  \
1399       ? GENERAL_REGS                                    \
1400       : (CLASS))                                        \
1401    : (CLASS))
1402
1403 /* Return the register class of a scratch register needed to load IN into
1404    a register of class CLASS in MODE.
1405
1406    We need a temporary when loading/storing a HImode/QImode value
1407    between memory and the FPU registers.  This can happen when combine puts
1408    a paradoxical subreg in a float/fix conversion insn.  */
1409
1410 #define SECONDARY_INPUT_RELOAD_CLASS(CLASS, MODE, IN)           \
1411   ((FP_REG_CLASS_P (CLASS)                                      \
1412     && ((MODE) == HImode || (MODE) == QImode)                   \
1413     && (GET_CODE (IN) == MEM                                    \
1414         || ((GET_CODE (IN) == REG || GET_CODE (IN) == SUBREG)   \
1415             && true_regnum (IN) == -1)))                        \
1416    ? GENERAL_REGS                                               \
1417    : (((TARGET_CM_MEDANY                                        \
1418         && symbolic_operand ((IN), (MODE)))                     \
1419        || (TARGET_CM_EMBMEDANY                                  \
1420            && text_segment_operand ((IN), (MODE))))             \
1421       && !flag_pic)                                             \
1422      ? GENERAL_REGS                                             \
1423      : NO_REGS)
1424
1425 #define SECONDARY_OUTPUT_RELOAD_CLASS(CLASS, MODE, IN)          \
1426    ((FP_REG_CLASS_P (CLASS)                                     \
1427      && ((MODE) == HImode || (MODE) == QImode)                  \
1428      && (GET_CODE (IN) == MEM                                   \
1429          || ((GET_CODE (IN) == REG || GET_CODE (IN) == SUBREG)  \
1430              && true_regnum (IN) == -1)))                       \
1431     ? GENERAL_REGS                                              \
1432    : (((TARGET_CM_MEDANY                                        \
1433         && symbolic_operand ((IN), (MODE)))                     \
1434        || (TARGET_CM_EMBMEDANY                                  \
1435            && text_segment_operand ((IN), (MODE))))             \
1436       && !flag_pic)                                             \
1437      ? GENERAL_REGS                                             \
1438      : NO_REGS)
1439
1440 /* On SPARC it is not possible to directly move data between 
1441    GENERAL_REGS and FP_REGS.  */
1442 #define SECONDARY_MEMORY_NEEDED(CLASS1, CLASS2, MODE) \
1443   (FP_REG_CLASS_P (CLASS1) != FP_REG_CLASS_P (CLASS2))
1444
1445 /* Return the stack location to use for secondary memory needed reloads.
1446    We want to use the reserved location just below the frame pointer.
1447    However, we must ensure that there is a frame, so use assign_stack_local
1448    if the frame size is zero.  */
1449 #define SECONDARY_MEMORY_NEEDED_RTX(MODE) \
1450   (get_frame_size () == 0                                               \
1451    ? assign_stack_local (MODE, GET_MODE_SIZE (MODE), 0)                 \
1452    : gen_rtx_MEM (MODE, plus_constant (frame_pointer_rtx,               \
1453                                        STARTING_FRAME_OFFSET)))
1454
1455 /* Get_secondary_mem widens its argument to BITS_PER_WORD which loses on v9
1456    because the movsi and movsf patterns don't handle r/f moves.
1457    For v8 we copy the default definition.  */
1458 #define SECONDARY_MEMORY_NEEDED_MODE(MODE) \
1459   (TARGET_ARCH64                                                \
1460    ? (GET_MODE_BITSIZE (MODE) < 32                              \
1461       ? mode_for_size (32, GET_MODE_CLASS (MODE), 0)            \
1462       : MODE)                                                   \
1463    : (GET_MODE_BITSIZE (MODE) < BITS_PER_WORD                   \
1464       ? mode_for_size (BITS_PER_WORD, GET_MODE_CLASS (MODE), 0) \
1465       : MODE))
1466
1467 /* Return the maximum number of consecutive registers
1468    needed to represent mode MODE in a register of class CLASS.  */
1469 /* On SPARC, this is the size of MODE in words.  */
1470 #define CLASS_MAX_NREGS(CLASS, MODE)    \
1471   (FP_REG_CLASS_P (CLASS) ? (GET_MODE_SIZE (MODE) + 3) / 4 \
1472    : (GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD)
1473 \f
1474 /* Stack layout; function entry, exit and calling.  */
1475
1476 /* Define the number of register that can hold parameters.
1477    This macro is only used in other macro definitions below and in sparc.c.
1478    MODE is the mode of the argument.
1479    !v9: All args are passed in %o0-%o5.
1480    v9: %o0-%o5 and %f0-%f31 are cumulatively used to pass values.
1481    See the description in sparc.c.  */
1482 #define NPARM_REGS(MODE) \
1483 (TARGET_ARCH64 \
1484  ? (GET_MODE_CLASS (MODE) == MODE_FLOAT ? 32 : 6) \
1485  : 6)
1486
1487 /* Define this if pushing a word on the stack
1488    makes the stack pointer a smaller address.  */
1489 #define STACK_GROWS_DOWNWARD
1490
1491 /* Define this if the nominal address of the stack frame
1492    is at the high-address end of the local variables;
1493    that is, each additional local variable allocated
1494    goes at a more negative offset in the frame.  */
1495 #define FRAME_GROWS_DOWNWARD
1496
1497 /* Offset within stack frame to start allocating local variables at.
1498    If FRAME_GROWS_DOWNWARD, this is the offset to the END of the
1499    first local allocated.  Otherwise, it is the offset to the BEGINNING
1500    of the first local allocated.  */
1501 /* This allows space for one TFmode floating point value.  */
1502 #define STARTING_FRAME_OFFSET \
1503   (TARGET_ARCH64 ? -16 \
1504    : (-SPARC_STACK_ALIGN (LONG_DOUBLE_TYPE_SIZE / BITS_PER_UNIT)))
1505
1506 /* If we generate an insn to push BYTES bytes,
1507    this says how many the stack pointer really advances by.
1508    On SPARC, don't define this because there are no push insns.  */
1509 /*  #define PUSH_ROUNDING(BYTES) */
1510
1511 /* Offset of first parameter from the argument pointer register value.
1512    !v9: This is 64 for the ins and locals, plus 4 for the struct-return reg
1513    even if this function isn't going to use it.
1514    v9: This is 128 for the ins and locals.  */
1515 #define FIRST_PARM_OFFSET(FNDECL) \
1516   (TARGET_ARCH64 ? 16 * UNITS_PER_WORD : STRUCT_VALUE_OFFSET + UNITS_PER_WORD)
1517
1518 /* Offset from the argument pointer register value to the CFA.
1519    This is different from FIRST_PARM_OFFSET because the register window
1520    comes between the CFA and the arguments.  */
1521 #define ARG_POINTER_CFA_OFFSET(FNDECL)  0
1522
1523 /* When a parameter is passed in a register, stack space is still
1524    allocated for it.
1525    !v9: All 6 possible integer registers have backing store allocated.
1526    v9: Only space for the arguments passed is allocated.  */
1527 /* ??? Ideally, we'd use zero here (as the minimum), but zero has special
1528    meaning to the backend.  Further, we need to be able to detect if a
1529    varargs/unprototyped function is called, as they may want to spill more
1530    registers than we've provided space.  Ugly, ugly.  So for now we retain
1531    all 6 slots even for v9.  */
1532 #define REG_PARM_STACK_SPACE(DECL) (6 * UNITS_PER_WORD)
1533
1534 /* Definitions for register elimination.  */
1535 /* ??? In TARGET_FLAT mode we needn't have a hard frame pointer.  */
1536    
1537 #define ELIMINABLE_REGS \
1538   {{ FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM}, \
1539    { FRAME_POINTER_REGNUM, HARD_FRAME_POINTER_REGNUM} }
1540
1541 /* The way this is structured, we can't eliminate SFP in favor of SP
1542    if the frame pointer is required: we want to use the SFP->HFP elimination
1543    in that case.  But the test in update_eliminables doesn't know we are
1544    assuming below that we only do the former elimination.  */
1545 #define CAN_ELIMINATE(FROM, TO) \
1546   ((TO) == HARD_FRAME_POINTER_REGNUM || !FRAME_POINTER_REQUIRED)
1547
1548 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET) \
1549   do {                                                          \
1550     (OFFSET) = 0;                                               \
1551     if ((TO) == STACK_POINTER_REGNUM)                           \
1552       {                                                         \
1553         /* Note, we always pretend that this is a leaf function \
1554            because if it's not, there's no point in trying to   \
1555            eliminate the frame pointer.  If it is a leaf        \
1556            function, we guessed right!  */                      \
1557         if (TARGET_FLAT)                                        \
1558           (OFFSET) =                                            \
1559             sparc_flat_compute_frame_size (get_frame_size ());  \
1560         else                                                    \
1561           (OFFSET) = compute_frame_size (get_frame_size (), 1); \
1562       }                                                         \
1563     (OFFSET) += SPARC_STACK_BIAS;                               \
1564   } while (0)
1565
1566 /* Keep the stack pointer constant throughout the function.
1567    This is both an optimization and a necessity: longjmp
1568    doesn't behave itself when the stack pointer moves within
1569    the function!  */
1570 #define ACCUMULATE_OUTGOING_ARGS 1
1571
1572 /* Value is the number of bytes of arguments automatically
1573    popped when returning from a subroutine call.
1574    FUNDECL is the declaration node of the function (as a tree),
1575    FUNTYPE is the data type of the function (as a tree),
1576    or for a library call it is an identifier node for the subroutine name.
1577    SIZE is the number of bytes of arguments passed on the stack.  */
1578
1579 #define RETURN_POPS_ARGS(FUNDECL,FUNTYPE,SIZE) 0
1580
1581 /* Some subroutine macros specific to this machine.
1582    When !TARGET_FPU, put float return values in the general registers,
1583    since we don't have any fp registers.  */
1584 #define BASE_RETURN_VALUE_REG(MODE)                                     \
1585   (TARGET_ARCH64                                                        \
1586    ? (TARGET_FPU && FLOAT_MODE_P (MODE) ? 32 : 8)                       \
1587    : (((MODE) == SFmode || (MODE) == DFmode) && TARGET_FPU ? 32 : 8))
1588
1589 #define BASE_OUTGOING_VALUE_REG(MODE)                           \
1590   (TARGET_ARCH64                                                \
1591    ? (TARGET_FPU && FLOAT_MODE_P (MODE) ? 32                    \
1592       : TARGET_FLAT ? 8 : 24)                                   \
1593    : (((MODE) == SFmode || (MODE) == DFmode) && TARGET_FPU ? 32 \
1594       : (TARGET_FLAT ? 8 : 24)))
1595
1596 #define BASE_PASSING_ARG_REG(MODE)                              \
1597   (TARGET_ARCH64                                                \
1598    ? (TARGET_FPU && FLOAT_MODE_P (MODE) ? 32 : 8)               \
1599    : 8)
1600
1601 /* ??? FIXME -- seems wrong for v9 structure passing...  */
1602 #define BASE_INCOMING_ARG_REG(MODE)                             \
1603   (TARGET_ARCH64                                                \
1604    ? (TARGET_FPU && FLOAT_MODE_P (MODE) ? 32                    \
1605       : TARGET_FLAT ? 8 : 24)                                   \
1606    : (TARGET_FLAT ? 8 : 24))
1607
1608 /* Define this macro if the target machine has "register windows".  This
1609    C expression returns the register number as seen by the called function
1610    corresponding to register number OUT as seen by the calling function.
1611    Return OUT if register number OUT is not an outbound register.  */
1612
1613 #define INCOMING_REGNO(OUT) \
1614  ((TARGET_FLAT || (OUT) < 8 || (OUT) > 15) ? (OUT) : (OUT) + 16)
1615
1616 /* Define this macro if the target machine has "register windows".  This
1617    C expression returns the register number as seen by the calling function
1618    corresponding to register number IN as seen by the called function.
1619    Return IN if register number IN is not an inbound register.  */
1620
1621 #define OUTGOING_REGNO(IN) \
1622  ((TARGET_FLAT || (IN) < 24 || (IN) > 31) ? (IN) : (IN) - 16)
1623
1624 /* Define this macro if the target machine has register windows.  This
1625    C expression returns true if the register is call-saved but is in the
1626    register window.  */
1627
1628 #define LOCAL_REGNO(REGNO) \
1629   (TARGET_FLAT ? 0 : (REGNO) >= 16 && (REGNO) <= 31)
1630
1631 /* Define how to find the value returned by a function.
1632    VALTYPE is the data type of the value (as a tree).
1633    If the precise function being called is known, FUNC is its FUNCTION_DECL;
1634    otherwise, FUNC is 0.  */
1635
1636 /* On SPARC the value is found in the first "output" register.  */
1637
1638 #define FUNCTION_VALUE(VALTYPE, FUNC) \
1639   function_value ((VALTYPE), TYPE_MODE (VALTYPE), 1)
1640
1641 /* But the called function leaves it in the first "input" register.  */
1642
1643 #define FUNCTION_OUTGOING_VALUE(VALTYPE, FUNC) \
1644   function_value ((VALTYPE), TYPE_MODE (VALTYPE), 0)
1645
1646 /* Define how to find the value returned by a library function
1647    assuming the value has mode MODE.  */
1648
1649 #define LIBCALL_VALUE(MODE) \
1650   function_value (NULL_TREE, (MODE), 1)
1651
1652 /* 1 if N is a possible register number for a function value
1653    as seen by the caller.
1654    On SPARC, the first "output" reg is used for integer values,
1655    and the first floating point register is used for floating point values.  */
1656
1657 #define FUNCTION_VALUE_REGNO_P(N) ((N) == 8 || (N) == 32)
1658
1659 /* Define the size of space to allocate for the return value of an
1660    untyped_call.  */
1661
1662 #define APPLY_RESULT_SIZE 16
1663
1664 /* 1 if N is a possible register number for function argument passing.
1665    On SPARC, these are the "output" registers.  v9 also uses %f0-%f31.  */
1666
1667 #define FUNCTION_ARG_REGNO_P(N) \
1668 (TARGET_ARCH64 \
1669  ? (((N) >= 8 && (N) <= 13) || ((N) >= 32 && (N) <= 63)) \
1670  : ((N) >= 8 && (N) <= 13))
1671 \f
1672 /* Define a data type for recording info about an argument list
1673    during the scan of that argument list.  This data type should
1674    hold all necessary information about the function itself
1675    and about the args processed so far, enough to enable macros
1676    such as FUNCTION_ARG to determine where the next arg should go.
1677
1678    On SPARC (!v9), this is a single integer, which is a number of words
1679    of arguments scanned so far (including the invisible argument,
1680    if any, which holds the structure-value-address).
1681    Thus 7 or more means all following args should go on the stack.
1682
1683    For v9, we also need to know whether a prototype is present.  */
1684
1685 struct sparc_args {
1686   int words;       /* number of words passed so far */
1687   int prototype_p; /* non-zero if a prototype is present */
1688   int libcall_p;   /* non-zero if a library call */
1689 };
1690 #define CUMULATIVE_ARGS struct sparc_args
1691
1692 /* Initialize a variable CUM of type CUMULATIVE_ARGS
1693    for a call to a function whose data type is FNTYPE.
1694    For a library call, FNTYPE is 0.  */
1695
1696 #define INIT_CUMULATIVE_ARGS(CUM, FNTYPE, LIBNAME, INDIRECT) \
1697 init_cumulative_args (& (CUM), (FNTYPE), (LIBNAME), (INDIRECT));
1698
1699 /* Update the data in CUM to advance over an argument
1700    of mode MODE and data type TYPE.
1701    TYPE is null for libcalls where that information may not be available.  */
1702
1703 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED) \
1704 function_arg_advance (& (CUM), (MODE), (TYPE), (NAMED))
1705
1706 /* Nonzero if we do not know how to pass TYPE solely in registers.  */
1707
1708 #define MUST_PASS_IN_STACK(MODE,TYPE)                   \
1709   ((TYPE) != 0                                          \
1710    && (TREE_CODE (TYPE_SIZE (TYPE)) != INTEGER_CST      \
1711        || TREE_ADDRESSABLE (TYPE)))
1712
1713 /* Determine where to put an argument to a function.
1714    Value is zero to push the argument on the stack,
1715    or a hard register in which to store the argument.
1716
1717    MODE is the argument's machine mode.
1718    TYPE is the data type of the argument (as a tree).
1719     This is null for libcalls where that information may
1720     not be available.
1721    CUM is a variable of type CUMULATIVE_ARGS which gives info about
1722     the preceding args and about the function being called.
1723    NAMED is nonzero if this argument is a named parameter
1724     (otherwise it is an extra parameter matching an ellipsis).  */
1725
1726 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED) \
1727 function_arg (& (CUM), (MODE), (TYPE), (NAMED), 0)
1728
1729 /* Define where a function finds its arguments.
1730    This is different from FUNCTION_ARG because of register windows.  */
1731
1732 #define FUNCTION_INCOMING_ARG(CUM, MODE, TYPE, NAMED) \
1733 function_arg (& (CUM), (MODE), (TYPE), (NAMED), 1)
1734
1735 /* For an arg passed partly in registers and partly in memory,
1736    this is the number of registers used.
1737    For args passed entirely in registers or entirely in memory, zero.  */
1738
1739 #define FUNCTION_ARG_PARTIAL_NREGS(CUM, MODE, TYPE, NAMED) \
1740 function_arg_partial_nregs (& (CUM), (MODE), (TYPE), (NAMED))
1741
1742 /* A C expression that indicates when an argument must be passed by reference.
1743    If nonzero for an argument, a copy of that argument is made in memory and a
1744    pointer to the argument is passed instead of the argument itself.
1745    The pointer is passed in whatever way is appropriate for passing a pointer
1746    to that type.  */
1747
1748 #define FUNCTION_ARG_PASS_BY_REFERENCE(CUM, MODE, TYPE, NAMED) \
1749 function_arg_pass_by_reference (& (CUM), (MODE), (TYPE), (NAMED))
1750
1751 /* If defined, a C expression which determines whether, and in which direction,
1752    to pad out an argument with extra space.  The value should be of type
1753    `enum direction': either `upward' to pad above the argument,
1754    `downward' to pad below, or `none' to inhibit padding.  */
1755
1756 #define FUNCTION_ARG_PADDING(MODE, TYPE) \
1757 function_arg_padding ((MODE), (TYPE))
1758
1759 /* If defined, a C expression that gives the alignment boundary, in bits,
1760    of an argument with the specified mode and type.  If it is not defined,
1761    PARM_BOUNDARY is used for all arguments.
1762    For sparc64, objects requiring 16 byte alignment are passed that way.  */
1763
1764 #define FUNCTION_ARG_BOUNDARY(MODE, TYPE) \
1765 ((TARGET_ARCH64                                 \
1766   && (GET_MODE_ALIGNMENT (MODE) == 128          \
1767       || ((TYPE) && TYPE_ALIGN (TYPE) == 128))) \
1768  ? 128 : PARM_BOUNDARY)
1769 \f
1770 /* Define the information needed to generate branch and scc insns.  This is
1771    stored from the compare operation.  Note that we can't use "rtx" here
1772    since it hasn't been defined!  */
1773
1774 extern struct rtx_def *sparc_compare_op0, *sparc_compare_op1;
1775
1776 \f
1777 /* Generate the special assembly code needed to tell the assembler whatever
1778    it might need to know about the return value of a function.
1779
1780    For Sparc assemblers, we need to output a .proc pseudo-op which conveys
1781    information to the assembler relating to peephole optimization (done in
1782    the assembler).  */
1783
1784 #define ASM_DECLARE_RESULT(FILE, RESULT) \
1785   fprintf ((FILE), "\t.proc\t0%lo\n", sparc_type_code (TREE_TYPE (RESULT)))
1786
1787 /* Output the special assembly code needed to tell the assembler some
1788    register is used as global register variable.  
1789
1790    SPARC 64bit psABI declares registers %g2 and %g3 as application
1791    registers and %g6 and %g7 as OS registers.  Any object using them
1792    should declare (for %g2/%g3 has to, for %g6/%g7 can) that it uses them
1793    and how they are used (scratch or some global variable).
1794    Linker will then refuse to link together objects which use those
1795    registers incompatibly.
1796
1797    Unless the registers are used for scratch, two different global
1798    registers cannot be declared to the same name, so in the unlikely
1799    case of a global register variable occupying more than one register
1800    we prefix the second and following registers with .gnu.part1. etc.  */
1801
1802 extern char sparc_hard_reg_printed[8];
1803
1804 #ifdef HAVE_AS_REGISTER_PSEUDO_OP
1805 #define ASM_DECLARE_REGISTER_GLOBAL(FILE, DECL, REGNO, NAME)            \
1806 do {                                                                    \
1807   if (TARGET_ARCH64)                                                    \
1808     {                                                                   \
1809       int end = HARD_REGNO_NREGS ((REGNO), DECL_MODE (decl)) + (REGNO); \
1810       int reg;                                                          \
1811       for (reg = (REGNO); reg < 8 && reg < end; reg++)                  \
1812         if ((reg & ~1) == 2 || (reg & ~1) == 6)                         \
1813           {                                                             \
1814             if (reg == (REGNO))                                         \
1815               fprintf ((FILE), "\t.register\t%%g%d, %s\n", reg, (NAME)); \
1816             else                                                        \
1817               fprintf ((FILE), "\t.register\t%%g%d, .gnu.part%d.%s\n",  \
1818                        reg, reg - (REGNO), (NAME));                     \
1819             sparc_hard_reg_printed[reg] = 1;                            \
1820           }                                                             \
1821     }                                                                   \
1822 } while (0)
1823 #endif
1824
1825 \f
1826 /* Emit rtl for profiling.  */
1827 #define PROFILE_HOOK(LABEL)   sparc_profile_hook (LABEL)
1828
1829 /* All the work done in PROFILE_HOOK, but still required.  */
1830 #define FUNCTION_PROFILER(FILE, LABELNO) do { } while (0)
1831
1832 /* Set the name of the mcount function for the system.  */
1833 #define MCOUNT_FUNCTION "*mcount"
1834 \f
1835 /* EXIT_IGNORE_STACK should be nonzero if, when returning from a function,
1836    the stack pointer does not matter.  The value is tested only in
1837    functions that have frame pointers.
1838    No definition is equivalent to always zero.  */
1839
1840 #define EXIT_IGNORE_STACK       \
1841  (get_frame_size () != 0        \
1842   || current_function_calls_alloca || current_function_outgoing_args_size)
1843
1844 #define DELAY_SLOTS_FOR_EPILOGUE \
1845   (TARGET_FLAT ? sparc_flat_epilogue_delay_slots () : 1)
1846 #define ELIGIBLE_FOR_EPILOGUE_DELAY(trial, slots_filled) \
1847   (TARGET_FLAT ? sparc_flat_eligible_for_epilogue_delay (trial, slots_filled) \
1848    : eligible_for_epilogue_delay (trial, slots_filled))
1849
1850 /* Define registers used by the epilogue and return instruction.  */
1851 #define EPILOGUE_USES(REGNO) \
1852   (!TARGET_FLAT && REGNO == 31)
1853 \f
1854 /* Length in units of the trampoline for entering a nested function.  */
1855
1856 #define TRAMPOLINE_SIZE (TARGET_ARCH64 ? 32 : 16)
1857
1858 #define TRAMPOLINE_ALIGNMENT 128 /* 16 bytes */
1859
1860 /* Emit RTL insns to initialize the variable parts of a trampoline.
1861    FNADDR is an RTX for the address of the function's pure code.
1862    CXT is an RTX for the static chain value for the function.  */
1863
1864 #define INITIALIZE_TRAMPOLINE(TRAMP, FNADDR, CXT) \
1865     if (TARGET_ARCH64)                                          \
1866       sparc64_initialize_trampoline (TRAMP, FNADDR, CXT);       \
1867     else                                                        \
1868       sparc_initialize_trampoline (TRAMP, FNADDR, CXT)
1869 \f
1870 /* Generate necessary RTL for __builtin_saveregs().  */
1871
1872 #define EXPAND_BUILTIN_SAVEREGS() sparc_builtin_saveregs ()
1873
1874 /* Implement `va_start' for varargs and stdarg.  */
1875 #define EXPAND_BUILTIN_VA_START(stdarg, valist, nextarg) \
1876   sparc_va_start (stdarg, valist, nextarg)
1877
1878 /* Implement `va_arg'.  */
1879 #define EXPAND_BUILTIN_VA_ARG(valist, type) \
1880   sparc_va_arg (valist, type)
1881
1882 /* Define this macro if the location where a function argument is passed
1883    depends on whether or not it is a named argument.
1884
1885    This macro controls how the NAMED argument to FUNCTION_ARG
1886    is set for varargs and stdarg functions.  With this macro defined,
1887    the NAMED argument is always true for named arguments, and false for
1888    unnamed arguments.  If this is not defined, but SETUP_INCOMING_VARARGS
1889    is defined, then all arguments are treated as named.  Otherwise, all named
1890    arguments except the last are treated as named.
1891    For the v9 we want NAMED to mean what it says it means.  */
1892
1893 #define STRICT_ARGUMENT_NAMING TARGET_V9
1894
1895 /* We do not allow sibling calls if -mflat, nor
1896    we do not allow indirect calls to be optimized into sibling calls.  */
1897 #define FUNCTION_OK_FOR_SIBCALL(DECL) (DECL && ! TARGET_FLAT)
1898
1899 /* Generate RTL to flush the register windows so as to make arbitrary frames
1900    available.  */
1901 #define SETUP_FRAME_ADDRESSES()         \
1902   emit_insn (gen_flush_register_windows ())
1903
1904 /* Given an rtx for the address of a frame,
1905    return an rtx for the address of the word in the frame
1906    that holds the dynamic chain--the previous frame's address.
1907    ??? -mflat support? */
1908 #define DYNAMIC_CHAIN_ADDRESS(frame) plus_constant (frame, 14 * UNITS_PER_WORD)
1909
1910 /* The return address isn't on the stack, it is in a register, so we can't
1911    access it from the current frame pointer.  We can access it from the
1912    previous frame pointer though by reading a value from the register window
1913    save area.  */
1914 #define RETURN_ADDR_IN_PREVIOUS_FRAME
1915
1916 /* This is the offset of the return address to the true next instruction to be
1917    executed for the current function.  */
1918 #define RETURN_ADDR_OFFSET \
1919   (8 + 4 * (! TARGET_ARCH64 && current_function_returns_struct))
1920
1921 /* The current return address is in %i7.  The return address of anything
1922    farther back is in the register window save area at [%fp+60].  */
1923 /* ??? This ignores the fact that the actual return address is +8 for normal
1924    returns, and +12 for structure returns.  */
1925 #define RETURN_ADDR_RTX(count, frame)           \
1926   ((count == -1)                                \
1927    ? gen_rtx_REG (Pmode, 31)                    \
1928    : gen_rtx_MEM (Pmode,                        \
1929                   memory_address (Pmode, plus_constant (frame, \
1930                                                         15 * UNITS_PER_WORD \
1931                                                         + SPARC_STACK_BIAS))))
1932
1933 /* Before the prologue, the return address is %o7 + 8.  OK, sometimes it's
1934    +12, but always using +8 is close enough for frame unwind purposes.
1935    Actually, just using %o7 is close enough for unwinding, but %o7+8
1936    is something you can return to.  */
1937 #define INCOMING_RETURN_ADDR_RTX \
1938   plus_constant (gen_rtx_REG (word_mode, 15), 8)
1939 #define DWARF_FRAME_RETURN_COLUMN       DWARF_FRAME_REGNUM (15)
1940
1941 /* The offset from the incoming value of %sp to the top of the stack frame
1942    for the current function.  On sparc64, we have to account for the stack
1943    bias if present.  */
1944 #define INCOMING_FRAME_SP_OFFSET SPARC_STACK_BIAS
1945
1946 /* Describe how we implement __builtin_eh_return.  */
1947 #define EH_RETURN_DATA_REGNO(N) ((N) < 4 ? (N) + 24 : INVALID_REGNUM)
1948 #define EH_RETURN_STACKADJ_RTX  gen_rtx_REG (Pmode, 1)  /* %g1 */
1949 #define EH_RETURN_HANDLER_RTX   gen_rtx_REG (Pmode, 31) /* %i7 */
1950
1951 /* Select a format to encode pointers in exception handling data.  CODE
1952    is 0 for data, 1 for code labels, 2 for function pointers.  GLOBAL is
1953    true if the symbol may be affected by dynamic relocations.
1954
1955    If assembler and linker properly support .uaword %r_disp32(foo),
1956    then use PC relative 32-bit relocations instead of absolute relocs
1957    for shared libraries.  On sparc64, use pc relative 32-bit relocs even
1958    for binaries, to save memory.
1959
1960    binutils 2.12 would emit a R_SPARC_DISP32 dynamic relocation if the
1961    symbol %r_disp32() is against was not local, but .hidden.  In that
1962    case, we have to use DW_EH_PE_absptr for pic personality.  */
1963 #ifdef HAVE_AS_SPARC_UA_PCREL
1964 #ifdef HAVE_AS_SPARC_UA_PCREL_HIDDEN
1965 #define ASM_PREFERRED_EH_DATA_FORMAT(CODE,GLOBAL)                       \
1966   (flag_pic                                                             \
1967    ? (GLOBAL ? DW_EH_PE_indirect : 0) | DW_EH_PE_pcrel | DW_EH_PE_sdata4\
1968    : ((TARGET_ARCH64 && ! GLOBAL)                                       \
1969       ? (DW_EH_PE_pcrel | DW_EH_PE_sdata4)                              \
1970       : DW_EH_PE_absptr))
1971 #else
1972 #define ASM_PREFERRED_EH_DATA_FORMAT(CODE,GLOBAL)                       \
1973   (flag_pic                                                             \
1974    ? (GLOBAL ? DW_EH_PE_absptr : (DW_EH_PE_pcrel | DW_EH_PE_sdata4))    \
1975    : ((TARGET_ARCH64 && ! GLOBAL)                                       \
1976       ? (DW_EH_PE_pcrel | DW_EH_PE_sdata4)                              \
1977       : DW_EH_PE_absptr))
1978 #endif
1979
1980 /* Emit a PC-relative relocation.  */
1981 #define ASM_OUTPUT_DWARF_PCREL(FILE, SIZE, LABEL)       \
1982   do {                                                  \
1983     fputs (integer_asm_op (SIZE, FALSE), FILE);         \
1984     fprintf (FILE, "%%r_disp%d(", SIZE * 8);            \
1985     assemble_name (FILE, LABEL);                        \
1986     fputc (')', FILE);                                  \
1987   } while (0)
1988 #endif
1989 \f
1990 /* Addressing modes, and classification of registers for them.  */
1991
1992 /* #define HAVE_POST_INCREMENT 0 */
1993 /* #define HAVE_POST_DECREMENT 0 */
1994
1995 /* #define HAVE_PRE_DECREMENT 0 */
1996 /* #define HAVE_PRE_INCREMENT 0 */
1997
1998 /* Macros to check register numbers against specific register classes.  */
1999
2000 /* These assume that REGNO is a hard or pseudo reg number.
2001    They give nonzero only if REGNO is a hard reg of the suitable class
2002    or a pseudo reg currently allocated to a suitable hard reg.
2003    Since they use reg_renumber, they are safe only once reg_renumber
2004    has been allocated, which happens in local-alloc.c.  */
2005
2006 #define REGNO_OK_FOR_INDEX_P(REGNO) \
2007 ((REGNO) < 32 || (unsigned) reg_renumber[REGNO] < (unsigned)32  \
2008  || (REGNO) == FRAME_POINTER_REGNUM                             \
2009  || reg_renumber[REGNO] == FRAME_POINTER_REGNUM)
2010
2011 #define REGNO_OK_FOR_BASE_P(REGNO)  REGNO_OK_FOR_INDEX_P (REGNO)
2012
2013 #define REGNO_OK_FOR_FP_P(REGNO) \
2014   (((unsigned) (REGNO) - 32 < (TARGET_V9 ? (unsigned)64 : (unsigned)32)) \
2015    || ((unsigned) reg_renumber[REGNO] - 32 < (TARGET_V9 ? (unsigned)64 : (unsigned)32)))
2016 #define REGNO_OK_FOR_CCFP_P(REGNO) \
2017  (TARGET_V9 \
2018   && (((unsigned) (REGNO) - 96 < (unsigned)4) \
2019       || ((unsigned) reg_renumber[REGNO] - 96 < (unsigned)4)))
2020
2021 /* Now macros that check whether X is a register and also,
2022    strictly, whether it is in a specified class.
2023
2024    These macros are specific to the SPARC, and may be used only
2025    in code for printing assembler insns and in conditions for
2026    define_optimization.  */
2027
2028 /* 1 if X is an fp register.  */
2029
2030 #define FP_REG_P(X) (REG_P (X) && REGNO_OK_FOR_FP_P (REGNO (X)))
2031
2032 /* Is X, a REG, an in or global register?  i.e. is regno 0..7 or 24..31 */
2033 #define IN_OR_GLOBAL_P(X) (REGNO (X) < 8 || (REGNO (X) >= 24 && REGNO (X) <= 31))
2034 \f
2035 /* Maximum number of registers that can appear in a valid memory address.  */
2036
2037 #define MAX_REGS_PER_ADDRESS 2
2038
2039 /* Recognize any constant value that is a valid address.
2040    When PIC, we do not accept an address that would require a scratch reg
2041    to load into a register.  */
2042
2043 #define CONSTANT_ADDRESS_P(X)   \
2044   (GET_CODE (X) == LABEL_REF || GET_CODE (X) == SYMBOL_REF              \
2045    || GET_CODE (X) == CONST_INT || GET_CODE (X) == HIGH                 \
2046    || (GET_CODE (X) == CONST                                            \
2047        && ! (flag_pic && pic_address_needs_scratch (X))))
2048
2049 /* Define this, so that when PIC, reload won't try to reload invalid
2050    addresses which require two reload registers.  */
2051
2052 #define LEGITIMATE_PIC_OPERAND_P(X)  (! pic_address_needs_scratch (X))
2053
2054 /* Nonzero if the constant value X is a legitimate general operand.
2055    Anything can be made to work except floating point constants.
2056    If TARGET_VIS, 0.0 can be made to work as well.  */
2057
2058 #define LEGITIMATE_CONSTANT_P(X)                                        \
2059   (GET_CODE (X) != CONST_DOUBLE || GET_MODE (X) == VOIDmode ||          \
2060    (TARGET_VIS &&                                                       \
2061     (GET_MODE (X) == SFmode || GET_MODE (X) == DFmode ||                \
2062      GET_MODE (X) == TFmode) &&                                         \
2063     fp_zero_operand (X, GET_MODE (X))))
2064
2065 /* The macros REG_OK_FOR..._P assume that the arg is a REG rtx
2066    and check its validity for a certain class.
2067    We have two alternate definitions for each of them.
2068    The usual definition accepts all pseudo regs; the other rejects
2069    them unless they have been allocated suitable hard regs.
2070    The symbol REG_OK_STRICT causes the latter definition to be used.
2071
2072    Most source files want to accept pseudo regs in the hope that
2073    they will get allocated to the class that the insn wants them to be in.
2074    Source files for reload pass need to be strict.
2075    After reload, it makes no difference, since pseudo regs have
2076    been eliminated by then.  */
2077
2078 /* Optional extra constraints for this machine.
2079
2080    'Q' handles floating point constants which can be moved into
2081        an integer register with a single sethi instruction.
2082
2083    'R' handles floating point constants which can be moved into
2084        an integer register with a single mov instruction.
2085
2086    'S' handles floating point constants which can be moved into
2087        an integer register using a high/lo_sum sequence.
2088
2089    'T' handles memory addresses where the alignment is known to
2090        be at least 8 bytes.
2091
2092    `U' handles all pseudo registers or a hard even numbered
2093        integer register, needed for ldd/std instructions.  */
2094
2095 #define EXTRA_CONSTRAINT_BASE(OP, C)   \
2096    ((C) == 'Q' ? fp_sethi_p(OP)        \
2097     : (C) == 'R' ? fp_mov_p(OP)        \
2098     : (C) == 'S' ? fp_high_losum_p(OP) \
2099     : 0)
2100
2101 #ifndef REG_OK_STRICT
2102
2103 /* Nonzero if X is a hard reg that can be used as an index
2104    or if it is a pseudo reg.  */
2105 #define REG_OK_FOR_INDEX_P(X) \
2106   (REGNO (X) < 32                               \
2107    || REGNO (X) == FRAME_POINTER_REGNUM         \
2108    || REGNO (X) >= FIRST_PSEUDO_REGISTER)
2109
2110 /* Nonzero if X is a hard reg that can be used as a base reg
2111    or if it is a pseudo reg.  */
2112 #define REG_OK_FOR_BASE_P(X)  REG_OK_FOR_INDEX_P (X)
2113
2114 /* 'T', 'U' are for aligned memory loads which aren't needed for arch64.  */
2115
2116 #define EXTRA_CONSTRAINT(OP, C)                         \
2117    (EXTRA_CONSTRAINT_BASE(OP, C)                        \
2118     || ((! TARGET_ARCH64 && (C) == 'T')                 \
2119         ? (mem_min_alignment (OP, 8))                   \
2120         : ((! TARGET_ARCH64 && (C) == 'U')              \
2121             ? (register_ok_for_ldd (OP))                \
2122             : 0)))
2123
2124 #else
2125
2126 /* Nonzero if X is a hard reg that can be used as an index.  */
2127 #define REG_OK_FOR_INDEX_P(X) REGNO_OK_FOR_INDEX_P (REGNO (X))
2128 /* Nonzero if X is a hard reg that can be used as a base reg.  */
2129 #define REG_OK_FOR_BASE_P(X) REGNO_OK_FOR_BASE_P (REGNO (X))
2130
2131 #define EXTRA_CONSTRAINT(OP, C)                         \
2132    (EXTRA_CONSTRAINT_BASE(OP, C)                        \
2133     || ((! TARGET_ARCH64 && (C) == 'T')                 \
2134         ? mem_min_alignment (OP, 8) && strict_memory_address_p (Pmode, XEXP (OP, 0)) \
2135         : ((! TARGET_ARCH64 && (C) == 'U')              \
2136            ? (GET_CODE (OP) == REG                      \
2137               && (REGNO (OP) < FIRST_PSEUDO_REGISTER    \
2138                   || reg_renumber[REGNO (OP)] >= 0)     \
2139               && register_ok_for_ldd (OP))              \
2140            : 0)))
2141
2142 #endif
2143 \f
2144 /* Should gcc use [%reg+%lo(xx)+offset] addresses?  */
2145
2146 #ifdef HAVE_AS_OFFSETABLE_LO10
2147 #define USE_AS_OFFSETABLE_LO10 1
2148 #else
2149 #define USE_AS_OFFSETABLE_LO10 0
2150 #endif
2151 \f
2152 /* GO_IF_LEGITIMATE_ADDRESS recognizes an RTL expression
2153    that is a valid memory address for an instruction.
2154    The MODE argument is the machine mode for the MEM expression
2155    that wants to use this address.
2156
2157    On SPARC, the actual legitimate addresses must be REG+REG or REG+SMALLINT
2158    ordinarily.  This changes a bit when generating PIC.
2159
2160    If you change this, execute "rm explow.o recog.o reload.o".  */
2161
2162 #define RTX_OK_FOR_BASE_P(X)                                            \
2163   ((GET_CODE (X) == REG && REG_OK_FOR_BASE_P (X))                       \
2164   || (GET_CODE (X) == SUBREG                                            \
2165       && GET_CODE (SUBREG_REG (X)) == REG                               \
2166       && REG_OK_FOR_BASE_P (SUBREG_REG (X))))
2167
2168 #define RTX_OK_FOR_INDEX_P(X)                                           \
2169   ((GET_CODE (X) == REG && REG_OK_FOR_INDEX_P (X))                      \
2170   || (GET_CODE (X) == SUBREG                                            \
2171       && GET_CODE (SUBREG_REG (X)) == REG                               \
2172       && REG_OK_FOR_INDEX_P (SUBREG_REG (X))))
2173
2174 #define RTX_OK_FOR_OFFSET_P(X)                                          \
2175   (GET_CODE (X) == CONST_INT && INTVAL (X) >= -0x1000 && INTVAL (X) < 0x1000 - 8)
2176   
2177 #define RTX_OK_FOR_OLO10_P(X)                                           \
2178   (GET_CODE (X) == CONST_INT && INTVAL (X) >= -0x1000 && INTVAL (X) < 0xc00 - 8)
2179
2180 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, ADDR)         \
2181 { if (RTX_OK_FOR_BASE_P (X))                            \
2182     goto ADDR;                                          \
2183   else if (GET_CODE (X) == PLUS)                        \
2184     {                                                   \
2185       register rtx op0 = XEXP (X, 0);                   \
2186       register rtx op1 = XEXP (X, 1);                   \
2187       if (flag_pic && op0 == pic_offset_table_rtx)      \
2188         {                                               \
2189           if (RTX_OK_FOR_BASE_P (op1))                  \
2190             goto ADDR;                                  \
2191           else if (flag_pic == 1                        \
2192                    && GET_CODE (op1) != REG             \
2193                    && GET_CODE (op1) != LO_SUM          \
2194                    && GET_CODE (op1) != MEM             \
2195                    && (GET_CODE (op1) != CONST_INT      \
2196                        || SMALL_INT (op1)))             \
2197             goto ADDR;                                  \
2198         }                                               \
2199       else if (RTX_OK_FOR_BASE_P (op0))                 \
2200         {                                               \
2201           if ((RTX_OK_FOR_INDEX_P (op1)                 \
2202               /* We prohibit REG + REG for TFmode when  \
2203                  there are no instructions which accept \
2204                  REG+REG instructions.  We do this      \
2205                  because REG+REG is not an offsetable   \
2206                  address.  If we get the situation      \
2207                  in reload where source and destination \
2208                  of a movtf pattern are both MEMs with  \
2209                  REG+REG address, then only one of them \
2210                  gets converted to an offsetable        \
2211                  address.  */                           \
2212                && (MODE != TFmode                       \
2213                    || (TARGET_FPU && TARGET_ARCH64      \
2214                        && TARGET_V9                     \
2215                        && TARGET_HARD_QUAD))            \
2216               /* We prohibit REG + REG on ARCH32 if     \
2217                  not optimizing for DFmode/DImode       \
2218                  because then mem_min_alignment is      \
2219                  likely to be zero after reload and the \
2220                  forced split would lack a matching     \
2221                  splitter pattern.  */                  \
2222                && (TARGET_ARCH64 || optimize            \
2223                    || (MODE != DFmode                   \
2224                        && MODE != DImode)))             \
2225               || RTX_OK_FOR_OFFSET_P (op1))             \
2226             goto ADDR;                                  \
2227         }                                               \
2228       else if (RTX_OK_FOR_BASE_P (op1))                 \
2229         {                                               \
2230           if ((RTX_OK_FOR_INDEX_P (op0)                 \
2231               /* See the previous comment.  */          \
2232                && (MODE != TFmode                       \
2233                   || (TARGET_FPU && TARGET_ARCH64       \
2234                       && TARGET_V9                      \
2235                       && TARGET_HARD_QUAD))             \
2236                && (TARGET_ARCH64 || optimize            \
2237                    || (MODE != DFmode                   \
2238                        && MODE != DImode)))             \
2239               || RTX_OK_FOR_OFFSET_P (op0))             \
2240             goto ADDR;                                  \
2241         }                                               \
2242       else if (USE_AS_OFFSETABLE_LO10                   \
2243                && GET_CODE (op0) == LO_SUM              \
2244                && TARGET_ARCH64                         \
2245                && ! TARGET_CM_MEDMID                    \
2246                && RTX_OK_FOR_OLO10_P (op1))             \
2247         {                                               \
2248           register rtx op00 = XEXP (op0, 0);            \
2249           register rtx op01 = XEXP (op0, 1);            \
2250           if (RTX_OK_FOR_BASE_P (op00)                  \
2251               && CONSTANT_P (op01))                     \
2252             goto ADDR;                                  \
2253         }                                               \
2254       else if (USE_AS_OFFSETABLE_LO10                   \
2255                && GET_CODE (op1) == LO_SUM              \
2256                && TARGET_ARCH64                         \
2257                && ! TARGET_CM_MEDMID                    \
2258                && RTX_OK_FOR_OLO10_P (op0))             \
2259         {                                               \
2260           register rtx op10 = XEXP (op1, 0);            \
2261           register rtx op11 = XEXP (op1, 1);            \
2262           if (RTX_OK_FOR_BASE_P (op10)                  \
2263               && CONSTANT_P (op11))                     \
2264             goto ADDR;                                  \
2265         }                                               \
2266     }                                                   \
2267   else if (GET_CODE (X) == LO_SUM)                      \
2268     {                                                   \
2269       register rtx op0 = XEXP (X, 0);                   \
2270       register rtx op1 = XEXP (X, 1);                   \
2271       if (RTX_OK_FOR_BASE_P (op0)                       \
2272           && CONSTANT_P (op1)                           \
2273           /* We can't allow TFmode, because an offset   \
2274              greater than or equal to the alignment (8) \
2275              may cause the LO_SUM to overflow if !v9.  */\
2276           && (MODE != TFmode || TARGET_V9))             \
2277         goto ADDR;                                      \
2278     }                                                   \
2279   else if (GET_CODE (X) == CONST_INT && SMALL_INT (X))  \
2280     goto ADDR;                                          \
2281 }
2282 \f
2283 /* Try machine-dependent ways of modifying an illegitimate address
2284    to be legitimate.  If we find one, return the new, valid address.
2285    This macro is used in only one place: `memory_address' in explow.c.
2286
2287    OLDX is the address as it was before break_out_memory_refs was called.
2288    In some cases it is useful to look at this to decide what needs to be done.
2289
2290    MODE and WIN are passed so that this macro can use
2291    GO_IF_LEGITIMATE_ADDRESS.
2292
2293    It is always safe for this macro to do nothing.  It exists to recognize
2294    opportunities to optimize the output.  */
2295
2296 /* On SPARC, change REG+N into REG+REG, and REG+(X*Y) into REG+REG.  */
2297 #define LEGITIMIZE_ADDRESS(X,OLDX,MODE,WIN)     \
2298 { rtx sparc_x = (X);                                            \
2299   if (GET_CODE (X) == PLUS && GET_CODE (XEXP (X, 0)) == MULT)   \
2300     (X) = gen_rtx_PLUS (Pmode, XEXP (X, 1),                     \
2301                         force_operand (XEXP (X, 0), NULL_RTX)); \
2302   if (GET_CODE (X) == PLUS && GET_CODE (XEXP (X, 1)) == MULT)   \
2303     (X) = gen_rtx_PLUS (Pmode, XEXP (X, 0),                     \
2304                         force_operand (XEXP (X, 1), NULL_RTX)); \
2305   if (GET_CODE (X) == PLUS && GET_CODE (XEXP (X, 0)) == PLUS)   \
2306     (X) = gen_rtx_PLUS (Pmode, force_operand (XEXP (X, 0), NULL_RTX),\
2307                         XEXP (X, 1));                           \
2308   if (GET_CODE (X) == PLUS && GET_CODE (XEXP (X, 1)) == PLUS)   \
2309     (X) = gen_rtx_PLUS (Pmode, XEXP (X, 0),                     \
2310                         force_operand (XEXP (X, 1), NULL_RTX)); \
2311   if (sparc_x != (X) && memory_address_p (MODE, X))             \
2312     goto WIN;                                                   \
2313   if (flag_pic) (X) = legitimize_pic_address (X, MODE, 0);      \
2314   else if (GET_CODE (X) == PLUS && CONSTANT_ADDRESS_P (XEXP (X, 1)))    \
2315     (X) = gen_rtx_PLUS (Pmode, XEXP (X, 0),                     \
2316                         copy_to_mode_reg (Pmode, XEXP (X, 1))); \
2317   else if (GET_CODE (X) == PLUS && CONSTANT_ADDRESS_P (XEXP (X, 0)))    \
2318     (X) = gen_rtx_PLUS (Pmode, XEXP (X, 1),                     \
2319                         copy_to_mode_reg (Pmode, XEXP (X, 0))); \
2320   else if (GET_CODE (X) == SYMBOL_REF || GET_CODE (X) == CONST  \
2321            || GET_CODE (X) == LABEL_REF)                        \
2322     (X) = copy_to_suggested_reg (X, NULL_RTX, Pmode);           \
2323   if (memory_address_p (MODE, X))                               \
2324     goto WIN; }
2325
2326 /* Try a machine-dependent way of reloading an illegitimate address
2327    operand.  If we find one, push the reload and jump to WIN.  This
2328    macro is used in only one place: `find_reloads_address' in reload.c.
2329
2330    For Sparc 32, we wish to handle addresses by splitting them into
2331    HIGH+LO_SUM pairs, retaining the LO_SUM in the memory reference. 
2332    This cuts the number of extra insns by one.
2333
2334    Do nothing when generating PIC code and the address is a
2335    symbolic operand or requires a scratch register.  */
2336
2337 #define LEGITIMIZE_RELOAD_ADDRESS(X,MODE,OPNUM,TYPE,IND_LEVELS,WIN)     \
2338 do {                                                                    \
2339   /* Decompose SImode constants into hi+lo_sum.  We do have to          \
2340      rerecognize what we produce, so be careful.  */                    \
2341   if (CONSTANT_P (X)                                                    \
2342       && (MODE != TFmode || TARGET_V9)                                  \
2343       && GET_MODE (X) == SImode                                         \
2344       && GET_CODE (X) != LO_SUM && GET_CODE (X) != HIGH                 \
2345       && ! (flag_pic                                                    \
2346             && (symbolic_operand (X, Pmode)                             \
2347                 || pic_address_needs_scratch (X))))                     \
2348     {                                                                   \
2349       X = gen_rtx_LO_SUM (GET_MODE (X),                                 \
2350                           gen_rtx_HIGH (GET_MODE (X), X), X);           \
2351       push_reload (XEXP (X, 0), NULL_RTX, &XEXP (X, 0), NULL,           \
2352                    BASE_REG_CLASS, GET_MODE (X), VOIDmode, 0, 0,        \
2353                    OPNUM, TYPE);                                        \
2354       goto WIN;                                                         \
2355     }                                                                   \
2356   /* ??? 64-bit reloads.  */                                            \
2357 } while (0)
2358
2359 /* Go to LABEL if ADDR (a legitimate address expression)
2360    has an effect that depends on the machine mode it is used for.
2361    On the SPARC this is never true.  */
2362
2363 #define GO_IF_MODE_DEPENDENT_ADDRESS(ADDR,LABEL)
2364
2365 /* If we are referencing a function make the SYMBOL_REF special.
2366    In the Embedded Medium/Anywhere code model, %g4 points to the data segment
2367    so we must not add it to function addresses.  */
2368
2369 #define ENCODE_SECTION_INFO(DECL, FIRST)                                \
2370   do {                                                                  \
2371     if (TARGET_CM_EMBMEDANY && TREE_CODE (DECL) == FUNCTION_DECL)       \
2372       SYMBOL_REF_FLAG (XEXP (DECL_RTL (DECL), 0)) = 1;                  \
2373   } while (0)
2374 \f
2375 /* Specify the machine mode that this machine uses
2376    for the index in the tablejump instruction.  */
2377 /* If we ever implement any of the full models (such as CM_FULLANY),
2378    this has to be DImode in that case */
2379 #ifdef HAVE_GAS_SUBSECTION_ORDERING
2380 #define CASE_VECTOR_MODE \
2381 (! TARGET_PTR64 ? SImode : flag_pic ? SImode : TARGET_CM_MEDLOW ? SImode : DImode)
2382 #else
2383 /* If assembler does not have working .subsection -1, we use DImode for pic, as otherwise
2384    we have to sign extend which slows things down.  */
2385 #define CASE_VECTOR_MODE \
2386 (! TARGET_PTR64 ? SImode : flag_pic ? DImode : TARGET_CM_MEDLOW ? SImode : DImode)
2387 #endif
2388
2389 /* Define as C expression which evaluates to nonzero if the tablejump
2390    instruction expects the table to contain offsets from the address of the
2391    table.
2392    Do not define this if the table should contain absolute addresses.  */
2393 /* #define CASE_VECTOR_PC_RELATIVE 1 */
2394
2395 /* Define this as 1 if `char' should by default be signed; else as 0.  */
2396 #define DEFAULT_SIGNED_CHAR 1
2397
2398 /* Max number of bytes we can move from memory to memory
2399    in one reasonably fast instruction.  */
2400 #define MOVE_MAX 8
2401
2402 #if 0 /* Sun 4 has matherr, so this is no good.  */
2403 /* This is the value of the error code EDOM for this machine,
2404    used by the sqrt instruction.  */
2405 #define TARGET_EDOM 33
2406
2407 /* This is how to refer to the variable errno.  */
2408 #define GEN_ERRNO_RTX \
2409   gen_rtx_MEM (SImode, gen_rtx_SYMBOL_REF (Pmode, "errno"))
2410 #endif /* 0 */
2411
2412 /* Define if operations between registers always perform the operation
2413    on the full register even if a narrower mode is specified.  */
2414 #define WORD_REGISTER_OPERATIONS
2415
2416 /* Define if loading in MODE, an integral mode narrower than BITS_PER_WORD
2417    will either zero-extend or sign-extend.  The value of this macro should
2418    be the code that says which one of the two operations is implicitly
2419    done, NIL if none.  */
2420 #define LOAD_EXTEND_OP(MODE) ZERO_EXTEND
2421
2422 /* Nonzero if access to memory by bytes is slow and undesirable.
2423    For RISC chips, it means that access to memory by bytes is no
2424    better than access by words when possible, so grab a whole word
2425    and maybe make use of that.  */
2426 #define SLOW_BYTE_ACCESS 1
2427
2428 /* We assume that the store-condition-codes instructions store 0 for false
2429    and some other value for true.  This is the value stored for true.  */
2430
2431 #define STORE_FLAG_VALUE 1
2432
2433 /* When a prototype says `char' or `short', really pass an `int'.  */
2434 #define PROMOTE_PROTOTYPES (TARGET_ARCH32)
2435
2436 /* Define this to be nonzero if shift instructions ignore all but the low-order
2437    few bits.  */
2438 #define SHIFT_COUNT_TRUNCATED 1
2439
2440 /* Value is 1 if truncating an integer of INPREC bits to OUTPREC bits
2441    is done just by pretending it is already truncated.  */
2442 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC) 1
2443
2444 /* Specify the machine mode that pointers have.
2445    After generation of rtl, the compiler makes no further distinction
2446    between pointers and any other objects of this machine mode.  */
2447 #define Pmode (TARGET_ARCH64 ? DImode : SImode)
2448
2449 /* Generate calls to memcpy, memcmp and memset.  */
2450 #define TARGET_MEM_FUNCTIONS
2451
2452 /* Add any extra modes needed to represent the condition code.
2453
2454    On the Sparc, we have a "no-overflow" mode which is used when an add or
2455    subtract insn is used to set the condition code.  Different branches are
2456    used in this case for some operations.
2457
2458    We also have two modes to indicate that the relevant condition code is
2459    in the floating-point condition code register.  One for comparisons which
2460    will generate an exception if the result is unordered (CCFPEmode) and
2461    one for comparisons which will never trap (CCFPmode).
2462
2463    CCXmode and CCX_NOOVmode are only used by v9.  */
2464
2465 #define EXTRA_CC_MODES                  \
2466     CC(CCXmode,      "CCX")             \
2467     CC(CC_NOOVmode,  "CC_NOOV")         \
2468     CC(CCX_NOOVmode, "CCX_NOOV")        \
2469     CC(CCFPmode,     "CCFP")            \
2470     CC(CCFPEmode,    "CCFPE")
2471
2472 /* Given a comparison code (EQ, NE, etc.) and the first operand of a COMPARE,
2473    return the mode to be used for the comparison.  For floating-point,
2474    CCFP[E]mode is used.  CC_NOOVmode should be used when the first operand
2475    is a PLUS, MINUS, NEG, or ASHIFT.  CCmode should be used when no special
2476    processing is needed.  */
2477 #define SELECT_CC_MODE(OP,X,Y)  select_cc_mode ((OP), (X), (Y))
2478
2479 /* Return non-zero if MODE implies a floating point inequality can be
2480    reversed.  For Sparc this is always true because we have a full
2481    compliment of ordered and unordered comparisons, but until generic
2482    code knows how to reverse it correctly we keep the old definition.  */
2483 #define REVERSIBLE_CC_MODE(MODE) ((MODE) != CCFPEmode && (MODE) != CCFPmode)
2484
2485 /* A function address in a call instruction for indexing purposes.  */
2486 #define FUNCTION_MODE Pmode
2487
2488 /* Define this if addresses of constant functions
2489    shouldn't be put through pseudo regs where they can be cse'd.
2490    Desirable on machines where ordinary constants are expensive
2491    but a CALL with constant address is cheap.  */
2492 #define NO_FUNCTION_CSE
2493
2494 /* alloca should avoid clobbering the old register save area.  */
2495 #define SETJMP_VIA_SAVE_AREA
2496
2497 /* Define subroutines to call to handle multiply and divide.
2498    Use the subroutines that Sun's library provides.
2499    The `*' prevents an underscore from being prepended by the compiler.  */
2500
2501 #define DIVSI3_LIBCALL "*.div"
2502 #define UDIVSI3_LIBCALL "*.udiv"
2503 #define MODSI3_LIBCALL "*.rem"
2504 #define UMODSI3_LIBCALL "*.urem"
2505 /* .umul is a little faster than .mul.  */
2506 #define MULSI3_LIBCALL "*.umul"
2507
2508 /* Define library calls for quad FP operations.  These are all part of the
2509    SPARC 32bit ABI.  */
2510 #define ADDTF3_LIBCALL "_Q_add"
2511 #define SUBTF3_LIBCALL "_Q_sub"
2512 #define NEGTF2_LIBCALL "_Q_neg"
2513 #define MULTF3_LIBCALL "_Q_mul"
2514 #define DIVTF3_LIBCALL "_Q_div"
2515 #define FLOATSITF2_LIBCALL "_Q_itoq"
2516 #define FIX_TRUNCTFSI2_LIBCALL "_Q_qtoi"
2517 #define FIXUNS_TRUNCTFSI2_LIBCALL "_Q_qtou"
2518 #define EXTENDSFTF2_LIBCALL "_Q_stoq"
2519 #define TRUNCTFSF2_LIBCALL "_Q_qtos"
2520 #define EXTENDDFTF2_LIBCALL "_Q_dtoq"
2521 #define TRUNCTFDF2_LIBCALL "_Q_qtod"
2522 #define EQTF2_LIBCALL "_Q_feq"
2523 #define NETF2_LIBCALL "_Q_fne"
2524 #define GTTF2_LIBCALL "_Q_fgt"
2525 #define GETF2_LIBCALL "_Q_fge"
2526 #define LTTF2_LIBCALL "_Q_flt"
2527 #define LETF2_LIBCALL "_Q_fle"
2528
2529 /* We can define the TFmode sqrt optab only if TARGET_FPU.  This is because
2530    with soft-float, the SFmode and DFmode sqrt instructions will be absent,
2531    and the compiler will notice and try to use the TFmode sqrt instruction
2532    for calls to the builtin function sqrt, but this fails.  */
2533 #define INIT_TARGET_OPTABS                                              \
2534   do {                                                                  \
2535     if (TARGET_ARCH32)                                                  \
2536       {                                                                 \
2537         add_optab->handlers[(int) TFmode].libfunc                       \
2538           = init_one_libfunc (ADDTF3_LIBCALL);                          \
2539         sub_optab->handlers[(int) TFmode].libfunc                       \
2540           = init_one_libfunc (SUBTF3_LIBCALL);                          \
2541         neg_optab->handlers[(int) TFmode].libfunc                       \
2542           = init_one_libfunc (NEGTF2_LIBCALL);                          \
2543         smul_optab->handlers[(int) TFmode].libfunc                      \
2544           = init_one_libfunc (MULTF3_LIBCALL);                          \
2545         sdiv_optab->handlers[(int) TFmode].libfunc                      \
2546           = init_one_libfunc (DIVTF3_LIBCALL);                          \
2547         eqtf2_libfunc = init_one_libfunc (EQTF2_LIBCALL);               \
2548         netf2_libfunc = init_one_libfunc (NETF2_LIBCALL);               \
2549         gttf2_libfunc = init_one_libfunc (GTTF2_LIBCALL);               \
2550         getf2_libfunc = init_one_libfunc (GETF2_LIBCALL);               \
2551         lttf2_libfunc = init_one_libfunc (LTTF2_LIBCALL);               \
2552         letf2_libfunc = init_one_libfunc (LETF2_LIBCALL);               \
2553         trunctfsf2_libfunc = init_one_libfunc (TRUNCTFSF2_LIBCALL);     \
2554         trunctfdf2_libfunc = init_one_libfunc (TRUNCTFDF2_LIBCALL);     \
2555         extendsftf2_libfunc = init_one_libfunc (EXTENDSFTF2_LIBCALL);   \
2556         extenddftf2_libfunc = init_one_libfunc (EXTENDDFTF2_LIBCALL);   \
2557         floatsitf_libfunc = init_one_libfunc (FLOATSITF2_LIBCALL);      \
2558         fixtfsi_libfunc = init_one_libfunc (FIX_TRUNCTFSI2_LIBCALL);    \
2559         fixunstfsi_libfunc                                              \
2560           = init_one_libfunc (FIXUNS_TRUNCTFSI2_LIBCALL);               \
2561         if (TARGET_FPU)                                                 \
2562           sqrt_optab->handlers[(int) TFmode].libfunc                    \
2563             = init_one_libfunc ("_Q_sqrt");                             \
2564       }                                                                 \
2565     INIT_SUBTARGET_OPTABS;                                              \
2566   } while (0)
2567
2568 /* This is meant to be redefined in the host dependent files */
2569 #define INIT_SUBTARGET_OPTABS
2570
2571 /* Nonzero if a floating point comparison library call for
2572    mode MODE that will return a boolean value.  Zero if one
2573    of the libgcc2 functions is used.  */
2574 #define FLOAT_LIB_COMPARE_RETURNS_BOOL(MODE, COMPARISON) ((MODE) == TFmode)
2575
2576 /* Compute the cost of computing a constant rtl expression RTX
2577    whose rtx-code is CODE.  The body of this macro is a portion
2578    of a switch statement.  If the code is computed here,
2579    return it with a return statement.  Otherwise, break from the switch.  */
2580
2581 #define CONST_COSTS(RTX,CODE,OUTER_CODE) \
2582   case CONST_INT:                                               \
2583     if (INTVAL (RTX) < 0x1000 && INTVAL (RTX) >= -0x1000)       \
2584       return 0;                                                 \
2585   case HIGH:                                                    \
2586     return 2;                                                   \
2587   case CONST:                                                   \
2588   case LABEL_REF:                                               \
2589   case SYMBOL_REF:                                              \
2590     return 4;                                                   \
2591   case CONST_DOUBLE:                                            \
2592     if (GET_MODE (RTX) == DImode)                               \
2593       if ((XINT (RTX, 3) == 0                                   \
2594            && (unsigned) XINT (RTX, 2) < 0x1000)                \
2595           || (XINT (RTX, 3) == -1                               \
2596               && XINT (RTX, 2) < 0                              \
2597               && XINT (RTX, 2) >= -0x1000))                     \
2598         return 0;                                               \
2599     return 8;
2600
2601 #define ADDRESS_COST(RTX)  1
2602
2603 /* Compute extra cost of moving data between one register class
2604    and another.  */
2605 #define GENERAL_OR_I64(C) ((C) == GENERAL_REGS || (C) == I64_REGS)
2606 #define REGISTER_MOVE_COST(MODE, CLASS1, CLASS2)                \
2607   (((FP_REG_CLASS_P (CLASS1) && GENERAL_OR_I64 (CLASS2)) \
2608     || (GENERAL_OR_I64 (CLASS1) && FP_REG_CLASS_P (CLASS2)) \
2609     || (CLASS1) == FPCC_REGS || (CLASS2) == FPCC_REGS)          \
2610    ? (sparc_cpu == PROCESSOR_ULTRASPARC ? 12 : 6) : 2)
2611
2612 /* Provide the costs of a rtl expression.  This is in the body of a
2613    switch on CODE.  The purpose for the cost of MULT is to encourage
2614    `synth_mult' to find a synthetic multiply when reasonable.
2615
2616    If we need more than 12 insns to do a multiply, then go out-of-line,
2617    since the call overhead will be < 10% of the cost of the multiply.  */
2618
2619 #define RTX_COSTS(X,CODE,OUTER_CODE)                    \
2620   case MULT:                                            \
2621     if (sparc_cpu == PROCESSOR_ULTRASPARC)              \
2622       return (GET_MODE (X) == DImode ?                  \
2623               COSTS_N_INSNS (34) : COSTS_N_INSNS (19)); \
2624     return TARGET_HARD_MUL ? COSTS_N_INSNS (5) : COSTS_N_INSNS (25); \
2625   case DIV:                                             \
2626   case UDIV:                                            \
2627   case MOD:                                             \
2628   case UMOD:                                            \
2629     if (sparc_cpu == PROCESSOR_ULTRASPARC)              \
2630       return (GET_MODE (X) == DImode ?                  \
2631               COSTS_N_INSNS (68) : COSTS_N_INSNS (37)); \
2632     return COSTS_N_INSNS (25);                          \
2633   /* Make FLOAT and FIX more expensive than CONST_DOUBLE,\
2634      so that cse will favor the latter.  */             \
2635   case FLOAT:                                           \
2636   case FIX:                                             \
2637     return 19;
2638 \f
2639 /* Control the assembler format that we output.  */
2640
2641 /* Output at beginning of assembler file.  */
2642
2643 #define ASM_FILE_START(file)
2644
2645 /* A C string constant describing how to begin a comment in the target
2646    assembler language.  The compiler assumes that the comment will end at
2647    the end of the line.  */
2648
2649 #define ASM_COMMENT_START "!"
2650
2651 /* Output to assembler file text saying following lines
2652    may contain character constants, extra white space, comments, etc.  */
2653
2654 #define ASM_APP_ON ""
2655
2656 /* Output to assembler file text saying following lines
2657    no longer contain unusual constructs.  */
2658
2659 #define ASM_APP_OFF ""
2660
2661 /* ??? Try to make the style consistent here (_OP?).  */
2662
2663 #define ASM_FLOAT       ".single"
2664 #define ASM_DOUBLE      ".double"
2665 #define ASM_LONGDOUBLE  ".xxx"          /* ??? Not known (or used yet).  */
2666
2667 /* How to refer to registers in assembler output.
2668    This sequence is indexed by compiler's hard-register-number (see above).  */
2669
2670 #define REGISTER_NAMES \
2671 {"%g0", "%g1", "%g2", "%g3", "%g4", "%g5", "%g6", "%g7",                \
2672  "%o0", "%o1", "%o2", "%o3", "%o4", "%o5", "%sp", "%o7",                \
2673  "%l0", "%l1", "%l2", "%l3", "%l4", "%l5", "%l6", "%l7",                \
2674  "%i0", "%i1", "%i2", "%i3", "%i4", "%i5", "%fp", "%i7",                \
2675  "%f0", "%f1", "%f2", "%f3", "%f4", "%f5", "%f6", "%f7",                \
2676  "%f8", "%f9", "%f10", "%f11", "%f12", "%f13", "%f14", "%f15",          \
2677  "%f16", "%f17", "%f18", "%f19", "%f20", "%f21", "%f22", "%f23",        \
2678  "%f24", "%f25", "%f26", "%f27", "%f28", "%f29", "%f30", "%f31",        \
2679  "%f32", "%f33", "%f34", "%f35", "%f36", "%f37", "%f38", "%f39",        \
2680  "%f40", "%f41", "%f42", "%f43", "%f44", "%f45", "%f46", "%f47",        \
2681  "%f48", "%f49", "%f50", "%f51", "%f52", "%f53", "%f54", "%f55",        \
2682  "%f56", "%f57", "%f58", "%f59", "%f60", "%f61", "%f62", "%f63",        \
2683  "%fcc0", "%fcc1", "%fcc2", "%fcc3", "%icc", "%sfp" }
2684
2685 /* Define additional names for use in asm clobbers and asm declarations.  */
2686
2687 #define ADDITIONAL_REGISTER_NAMES \
2688 {{"ccr", SPARC_ICC_REG}, {"cc", SPARC_ICC_REG}}
2689
2690 /* On Sun 4, this limit is 2048.  We use 1000 to be safe, since the length
2691    can run past this up to a continuation point.  Once we used 1500, but
2692    a single entry in C++ can run more than 500 bytes, due to the length of
2693    mangled symbol names.  dbxout.c should really be fixed to do
2694    continuations when they are actually needed instead of trying to
2695    guess...  */
2696 #define DBX_CONTIN_LENGTH 1000
2697
2698 /* This is how to output the definition of a user-level label named NAME,
2699    such as the label on a static function or variable NAME.  */
2700
2701 #define ASM_OUTPUT_LABEL(FILE,NAME)     \
2702   do { assemble_name (FILE, NAME); fputs (":\n", FILE); } while (0)
2703
2704 /* This is how to output a command to make the user-level label named NAME
2705    defined for reference from other files.  */
2706
2707 #define ASM_GLOBALIZE_LABEL(FILE,NAME)  \
2708   do { fputs ("\t.global ", FILE); assemble_name (FILE, NAME); fputs ("\n", FILE);} while (0)
2709
2710 /* The prefix to add to user-visible assembler symbols.  */
2711
2712 #define USER_LABEL_PREFIX "_"
2713
2714 /* This is how to output a definition of an internal numbered label where
2715    PREFIX is the class of label and NUM is the number within the class.  */
2716
2717 #define ASM_OUTPUT_INTERNAL_LABEL(FILE,PREFIX,NUM)      \
2718   fprintf (FILE, "%s%d:\n", PREFIX, NUM)
2719
2720 /* This is how to store into the string LABEL
2721    the symbol_ref name of an internal numbered label where
2722    PREFIX is the class of label and NUM is the number within the class.
2723    This is suitable for output with `assemble_name'.  */
2724
2725 #define ASM_GENERATE_INTERNAL_LABEL(LABEL,PREFIX,NUM)   \
2726   sprintf ((LABEL), "*%s%ld", (PREFIX), (long)(NUM))
2727
2728 /* This is how we hook in and defer the case-vector until the end of
2729    the function.  */
2730 #define ASM_OUTPUT_ADDR_VEC(LAB,VEC) \
2731   sparc_defer_case_vector ((LAB),(VEC), 0)
2732
2733 #define ASM_OUTPUT_ADDR_DIFF_VEC(LAB,VEC) \
2734   sparc_defer_case_vector ((LAB),(VEC), 1)
2735
2736 /* This is how to output an element of a case-vector that is absolute.  */
2737
2738 #define ASM_OUTPUT_ADDR_VEC_ELT(FILE, VALUE)  \
2739 do {                                                                    \
2740   char label[30];                                                       \
2741   ASM_GENERATE_INTERNAL_LABEL (label, "L", VALUE);                      \
2742   if (CASE_VECTOR_MODE == SImode)                                       \
2743     fprintf (FILE, "\t.word\t");                                        \
2744   else                                                                  \
2745     fprintf (FILE, "\t.xword\t");                                       \
2746   assemble_name (FILE, label);                                          \
2747   fputc ('\n', FILE);                                                   \
2748 } while (0)
2749
2750 /* This is how to output an element of a case-vector that is relative.
2751    (SPARC uses such vectors only when generating PIC.)  */
2752
2753 #define ASM_OUTPUT_ADDR_DIFF_ELT(FILE, BODY, VALUE, REL)                \
2754 do {                                                                    \
2755   char label[30];                                                       \
2756   ASM_GENERATE_INTERNAL_LABEL (label, "L", (VALUE));                    \
2757   if (CASE_VECTOR_MODE == SImode)                                       \
2758     fprintf (FILE, "\t.word\t");                                        \
2759   else                                                                  \
2760     fprintf (FILE, "\t.xword\t");                                       \
2761   assemble_name (FILE, label);                                          \
2762   ASM_GENERATE_INTERNAL_LABEL (label, "L", (REL));                      \
2763   fputc ('-', FILE);                                                    \
2764   assemble_name (FILE, label);                                          \
2765   fputc ('\n', FILE);                                                   \
2766 } while (0)
2767
2768 /* This is what to output before and after case-vector (both
2769    relative and absolute).  If .subsection -1 works, we put case-vectors
2770    at the beginning of the current section.  */
2771
2772 #ifdef HAVE_GAS_SUBSECTION_ORDERING
2773
2774 #define ASM_OUTPUT_ADDR_VEC_START(FILE)                                 \
2775   fprintf(FILE, "\t.subsection\t-1\n")
2776
2777 #define ASM_OUTPUT_ADDR_VEC_END(FILE)                                   \
2778   fprintf(FILE, "\t.previous\n")
2779
2780 #endif
2781
2782 /* This is how to output an assembler line
2783    that says to advance the location counter
2784    to a multiple of 2**LOG bytes.  */
2785
2786 #define ASM_OUTPUT_ALIGN(FILE,LOG)      \
2787   if ((LOG) != 0)                       \
2788     fprintf (FILE, "\t.align %d\n", (1<<(LOG)))
2789
2790 #define ASM_OUTPUT_SKIP(FILE,SIZE)  \
2791   fprintf (FILE, "\t.skip %u\n", (SIZE))
2792
2793 /* This says how to output an assembler line
2794    to define a global common symbol.  */
2795
2796 #define ASM_OUTPUT_COMMON(FILE, NAME, SIZE, ROUNDED)  \
2797 ( fputs ("\t.common ", (FILE)),         \
2798   assemble_name ((FILE), (NAME)),               \
2799   fprintf ((FILE), ",%u,\"bss\"\n", (SIZE)))
2800
2801 /* This says how to output an assembler line to define a local common
2802    symbol.  */
2803
2804 #define ASM_OUTPUT_ALIGNED_LOCAL(FILE, NAME, SIZE, ALIGNED)             \
2805 ( fputs ("\t.reserve ", (FILE)),                                        \
2806   assemble_name ((FILE), (NAME)),                                       \
2807   fprintf ((FILE), ",%u,\"bss\",%u\n",                                  \
2808            (SIZE), ((ALIGNED) / BITS_PER_UNIT)))
2809
2810 /* A C statement (sans semicolon) to output to the stdio stream
2811    FILE the assembler definition of uninitialized global DECL named
2812    NAME whose size is SIZE bytes and alignment is ALIGN bytes.
2813    Try to use asm_output_aligned_bss to implement this macro.  */
2814
2815 #define ASM_OUTPUT_ALIGNED_BSS(FILE, DECL, NAME, SIZE, ALIGN)   \
2816   do {                                                          \
2817     fputs (".globl ", (FILE));                                  \
2818     assemble_name ((FILE), (NAME));                             \
2819     fputs ("\n", (FILE));                                       \
2820     ASM_OUTPUT_ALIGNED_LOCAL (FILE, NAME, SIZE, ALIGN);         \
2821   } while (0)
2822
2823 /* Store in OUTPUT a string (made with alloca) containing
2824    an assembler-name for a local static variable named NAME.
2825    LABELNO is an integer which is different for each call.  */
2826
2827 #define ASM_FORMAT_PRIVATE_NAME(OUTPUT, NAME, LABELNO)  \
2828 ( (OUTPUT) = (char *) alloca (strlen ((NAME)) + 10),    \
2829   sprintf ((OUTPUT), "%s.%d", (NAME), (LABELNO)))
2830
2831 #define IDENT_ASM_OP "\t.ident\t"
2832
2833 /* Output #ident as a .ident.  */
2834
2835 #define ASM_OUTPUT_IDENT(FILE, NAME) \
2836   fprintf (FILE, "%s\"%s\"\n", IDENT_ASM_OP, NAME);
2837
2838 /* Output code to add DELTA to the first argument, and then jump to FUNCTION.
2839    Used for C++ multiple inheritance.  */
2840 #define ASM_OUTPUT_MI_THUNK(FILE, THUNK_FNDECL, DELTA, FUNCTION)        \
2841 do {                                                                    \
2842   int reg = 0;                                                          \
2843                                                                         \
2844   if (TARGET_ARCH64                                                     \
2845       && aggregate_value_p (TREE_TYPE (TREE_TYPE (FUNCTION))))          \
2846     reg = 1;                                                            \
2847   if ((DELTA) >= 4096 || (DELTA) < -4096)                               \
2848     fprintf (FILE, "\tset\t%d, %%g1\n\tadd\t%%o%d, %%g1, %%o%d\n",      \
2849              (int)(DELTA), reg, reg);                                   \
2850   else                                                                  \
2851     fprintf (FILE, "\tadd\t%%o%d, %d, %%o%d\n", reg, (int)(DELTA), reg);\
2852   fprintf (FILE, "\tor\t%%o7, %%g0, %%g1\n");                           \
2853   fprintf (FILE, "\tcall\t");                                           \
2854   assemble_name (FILE, XSTR (XEXP (DECL_RTL (FUNCTION), 0), 0));        \
2855   fprintf (FILE, ", 0\n");                                              \
2856   fprintf (FILE, "\t or\t%%g1, %%g0, %%o7\n");                          \
2857 } while (0)
2858
2859 #define PRINT_OPERAND_PUNCT_VALID_P(CHAR) \
2860   ((CHAR) == '#' || (CHAR) == '*' || (CHAR) == '^' || (CHAR) == '(' || (CHAR) == '_')
2861
2862 /* Print operand X (an rtx) in assembler syntax to file FILE.
2863    CODE is a letter or dot (`z' in `%z0') or 0 if no letter was specified.
2864    For `%' followed by punctuation, CODE is the punctuation and X is null.  */
2865
2866 #define PRINT_OPERAND(FILE, X, CODE) print_operand (FILE, X, CODE)
2867
2868 /* Print a memory address as an operand to reference that memory location.  */
2869
2870 #define PRINT_OPERAND_ADDRESS(FILE, ADDR)  \
2871 { register rtx base, index = 0;                                 \
2872   int offset = 0;                                               \
2873   register rtx addr = ADDR;                                     \
2874   if (GET_CODE (addr) == REG)                                   \
2875     fputs (reg_names[REGNO (addr)], FILE);                      \
2876   else if (GET_CODE (addr) == PLUS)                             \
2877     {                                                           \
2878       if (GET_CODE (XEXP (addr, 0)) == CONST_INT)               \
2879         offset = INTVAL (XEXP (addr, 0)), base = XEXP (addr, 1);\
2880       else if (GET_CODE (XEXP (addr, 1)) == CONST_INT)          \
2881         offset = INTVAL (XEXP (addr, 1)), base = XEXP (addr, 0);\
2882       else                                                      \
2883         base = XEXP (addr, 0), index = XEXP (addr, 1);          \
2884       if (GET_CODE (base) == LO_SUM)                            \
2885         {                                                       \
2886           if (! USE_AS_OFFSETABLE_LO10                          \
2887               || TARGET_ARCH32                                  \
2888               || TARGET_CM_MEDMID)                              \
2889             abort ();                                           \
2890           output_operand (XEXP (base, 0), 0);                   \
2891           fputs ("+%lo(", FILE);                                \
2892           output_address (XEXP (base, 1));                      \
2893           fprintf (FILE, ")+%d", offset);                       \
2894         }                                                       \
2895       else                                                      \
2896         {                                                       \
2897           fputs (reg_names[REGNO (base)], FILE);                \
2898           if (index == 0)                                       \
2899             fprintf (FILE, "%+d", offset);                      \
2900           else if (GET_CODE (index) == REG)                     \
2901             fprintf (FILE, "+%s", reg_names[REGNO (index)]);    \
2902           else if (GET_CODE (index) == SYMBOL_REF               \
2903                    || GET_CODE (index) == CONST)                \
2904             fputc ('+', FILE), output_addr_const (FILE, index); \
2905           else abort ();                                        \
2906         }                                                       \
2907     }                                                           \
2908   else if (GET_CODE (addr) == MINUS                             \
2909            && GET_CODE (XEXP (addr, 1)) == LABEL_REF)           \
2910     {                                                           \
2911       output_addr_const (FILE, XEXP (addr, 0));                 \
2912       fputs ("-(", FILE);                                       \
2913       output_addr_const (FILE, XEXP (addr, 1));                 \
2914       fputs ("-.)", FILE);                                      \
2915     }                                                           \
2916   else if (GET_CODE (addr) == LO_SUM)                           \
2917     {                                                           \
2918       output_operand (XEXP (addr, 0), 0);                       \
2919       if (TARGET_CM_MEDMID)                                     \
2920         fputs ("+%l44(", FILE);                                 \
2921       else                                                      \
2922         fputs ("+%lo(", FILE);                                  \
2923       output_address (XEXP (addr, 1));                          \
2924       fputc (')', FILE);                                        \
2925     }                                                           \
2926   else if (flag_pic && GET_CODE (addr) == CONST                 \
2927            && GET_CODE (XEXP (addr, 0)) == MINUS                \
2928            && GET_CODE (XEXP (XEXP (addr, 0), 1)) == CONST      \
2929            && GET_CODE (XEXP (XEXP (XEXP (addr, 0), 1), 0)) == MINUS    \
2930            && XEXP (XEXP (XEXP (XEXP (addr, 0), 1), 0), 1) == pc_rtx)   \
2931     {                                                           \
2932       addr = XEXP (addr, 0);                                    \
2933       output_addr_const (FILE, XEXP (addr, 0));                 \
2934       /* Group the args of the second CONST in parenthesis.  */ \
2935       fputs ("-(", FILE);                                       \
2936       /* Skip past the second CONST--it does nothing for us.  */\
2937       output_addr_const (FILE, XEXP (XEXP (addr, 1), 0));       \
2938       /* Close the parenthesis.  */                             \
2939       fputc (')', FILE);                                        \
2940     }                                                           \
2941   else                                                          \
2942     {                                                           \
2943       output_addr_const (FILE, addr);                           \
2944     }                                                           \
2945 }
2946
2947 /* Define the codes that are matched by predicates in sparc.c.  */
2948
2949 #define PREDICATE_CODES                                                 \
2950 {"reg_or_0_operand", {SUBREG, REG, CONST_INT, CONST_DOUBLE}},           \
2951 {"fp_zero_operand", {CONST_DOUBLE}},                                    \
2952 {"intreg_operand", {SUBREG, REG}},                                      \
2953 {"fcc_reg_operand", {REG}},                                             \
2954 {"fcc0_reg_operand", {REG}},                                            \
2955 {"icc_or_fcc_reg_operand", {REG}},                                      \
2956 {"restore_operand", {REG}},                                             \
2957 {"call_operand", {MEM}},                                                \
2958 {"call_operand_address", {SYMBOL_REF, LABEL_REF, CONST, CONST_DOUBLE,   \
2959         ADDRESSOF, SUBREG, REG, PLUS, LO_SUM, CONST_INT}},              \
2960 {"symbolic_operand", {SYMBOL_REF, LABEL_REF, CONST}},                   \
2961 {"symbolic_memory_operand", {SUBREG, MEM}},                             \
2962 {"label_ref_operand", {LABEL_REF}},                                     \
2963 {"sp64_medium_pic_operand", {CONST}},                                   \
2964 {"data_segment_operand", {SYMBOL_REF, PLUS, CONST}},                    \
2965 {"text_segment_operand", {LABEL_REF, SYMBOL_REF, PLUS, CONST}},         \
2966 {"reg_or_nonsymb_mem_operand", {SUBREG, REG, MEM}},                     \
2967 {"splittable_symbolic_memory_operand", {MEM}},                          \
2968 {"splittable_immediate_memory_operand", {MEM}},                         \
2969 {"eq_or_neq", {EQ, NE}},                                                \
2970 {"normal_comp_operator", {GE, GT, LE, LT, GTU, LEU}},                   \
2971 {"noov_compare_op", {NE, EQ, GE, GT, LE, LT, GEU, GTU, LEU, LTU}},      \
2972 {"noov_compare64_op", {NE, EQ, GE, GT, LE, LT, GEU, GTU, LEU, LTU}},    \
2973 {"v9_regcmp_op", {EQ, NE, GE, LT, LE, GT}},                             \
2974 {"extend_op", {SIGN_EXTEND, ZERO_EXTEND}},                              \
2975 {"cc_arithop", {AND, IOR, XOR}},                                        \
2976 {"cc_arithopn", {AND, IOR}},                                            \
2977 {"arith_operand", {SUBREG, REG, CONST_INT}},                            \
2978 {"arith_add_operand", {SUBREG, REG, CONST_INT}},                        \
2979 {"arith11_operand", {SUBREG, REG, CONST_INT}},                          \
2980 {"arith10_operand", {SUBREG, REG, CONST_INT}},                          \
2981 {"arith_double_operand", {SUBREG, REG, CONST_INT, CONST_DOUBLE}},       \
2982 {"arith_double_add_operand", {SUBREG, REG, CONST_INT, CONST_DOUBLE}},   \
2983 {"arith11_double_operand", {SUBREG, REG, CONST_INT, CONST_DOUBLE}},     \
2984 {"arith10_double_operand", {SUBREG, REG, CONST_INT, CONST_DOUBLE}},     \
2985 {"small_int", {CONST_INT}},                                             \
2986 {"small_int_or_double", {CONST_INT, CONST_DOUBLE}},                     \
2987 {"uns_small_int", {CONST_INT}},                                         \
2988 {"uns_arith_operand", {SUBREG, REG, CONST_INT}},                        \
2989 {"clobbered_register", {REG}},                                          \
2990 {"input_operand", {SUBREG, REG, CONST_INT, MEM, CONST}},                \
2991 {"const64_operand", {CONST_INT, CONST_DOUBLE}},                         \
2992 {"const64_high_operand", {CONST_INT, CONST_DOUBLE}},
2993
2994 /* The number of Pmode words for the setjmp buffer.  */
2995 #define JMP_BUF_SIZE 12
2996
2997 #define DONT_ACCESS_GBLS_AFTER_EPILOGUE (flag_pic)
2998