OSDN Git Service

PR optimization/10876
[pf3gnuchains/gcc-fork.git] / gcc / config / sparc / sparc.h
1 /* Definitions of target machine for GNU compiler, for Sun SPARC.
2    Copyright (C) 1987, 1988, 1989, 1992, 1994, 1995, 1996, 1997, 1998, 1999
3    2000, 2001, 2002, 2003 Free Software Foundation, Inc.
4    Contributed by Michael Tiemann (tiemann@cygnus.com).
5    64 bit SPARC V9 support by Michael Tiemann, Jim Wilson, and Doug Evans,
6    at Cygnus Support.
7
8 This file is part of GNU CC.
9
10 GNU CC is free software; you can redistribute it and/or modify
11 it under the terms of the GNU General Public License as published by
12 the Free Software Foundation; either version 2, or (at your option)
13 any later version.
14
15 GNU CC is distributed in the hope that it will be useful,
16 but WITHOUT ANY WARRANTY; without even the implied warranty of
17 MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
18 GNU General Public License for more details.
19
20 You should have received a copy of the GNU General Public License
21 along with GNU CC; see the file COPYING.  If not, write to
22 the Free Software Foundation, 59 Temple Place - Suite 330,
23 Boston, MA 02111-1307, USA.  */
24
25 /* Note that some other tm.h files include this one and then override
26    whatever definitions are necessary.  */
27
28 /* Target CPU builtins.  FIXME: Defining sparc is for the benefit of
29    Solaris only; otheriwse just define __sparc__.  Sadly the headers
30    are such a mess there is no Solaris-specific header.  */
31 #define TARGET_CPU_CPP_BUILTINS()               \
32   do                                            \
33     {                                           \
34         builtin_define_std ("sparc");           \
35         if (TARGET_64BIT)                       \
36           {                                     \
37             builtin_assert ("cpu=sparc");       \
38             builtin_assert ("machine=sparc");   \
39           }                                     \
40         else                                    \
41           {                                     \
42             builtin_assert ("cpu=sparc64");     \
43             builtin_assert ("machine=sparc64"); \
44           }                                     \
45     }                                           \
46   while (0)
47
48 /* Specify this in a cover file to provide bi-architecture (32/64) support.  */
49 /* #define SPARC_BI_ARCH */
50
51 /* Macro used later in this file to determine default architecture.  */
52 #define DEFAULT_ARCH32_P ((TARGET_DEFAULT & MASK_64BIT) == 0)
53
54 /* TARGET_ARCH{32,64} are the main macros to decide which of the two
55    architectures to compile for.  We allow targets to choose compile time or
56    runtime selection.  */
57 #ifdef IN_LIBGCC2
58 #if defined(__sparcv9) || defined(__arch64__)
59 #define TARGET_ARCH32 0
60 #else
61 #define TARGET_ARCH32 1
62 #endif /* sparc64 */
63 #else
64 #ifdef SPARC_BI_ARCH
65 #define TARGET_ARCH32 (! TARGET_64BIT)
66 #else
67 #define TARGET_ARCH32 (DEFAULT_ARCH32_P)
68 #endif /* SPARC_BI_ARCH */
69 #endif /* IN_LIBGCC2 */
70 #define TARGET_ARCH64 (! TARGET_ARCH32)
71
72 /* Code model selection.
73    -mcmodel is used to select the v9 code model.
74    Different code models aren't supported for v7/8 code.
75
76    TARGET_CM_32:     32 bit address space, top 32 bits = 0,
77                      pointers are 32 bits.  Note that this isn't intended
78                      to imply a v7/8 abi.
79
80    TARGET_CM_MEDLOW: 32 bit address space, top 32 bits = 0,
81                      avoid generating %uhi and %ulo terms,
82                      pointers are 64 bits.
83
84    TARGET_CM_MEDMID: 64 bit address space.
85                      The executable must be in the low 16 TB of memory.
86                      This corresponds to the low 44 bits, and the %[hml]44
87                      relocs are used.  The text segment has a maximum size
88                      of 31 bits.
89
90    TARGET_CM_MEDANY: 64 bit address space.
91                      The text and data segments have a maximum size of 31
92                      bits and may be located anywhere.  The maximum offset
93                      from any instruction to the label _GLOBAL_OFFSET_TABLE_
94                      is 31 bits.
95
96    TARGET_CM_EMBMEDANY: 64 bit address space.
97                      The text and data segments have a maximum size of 31 bits
98                      and may be located anywhere.  Register %g4 contains
99                      the start address of the data segment.
100 */
101
102 enum cmodel {
103   CM_32,
104   CM_MEDLOW,
105   CM_MEDMID,
106   CM_MEDANY,
107   CM_EMBMEDANY
108 };
109
110 /* Value of -mcmodel specified by user.  */
111 extern const char *sparc_cmodel_string;
112 /* One of CM_FOO.  */
113 extern enum cmodel sparc_cmodel;
114
115 /* V9 code model selection.  */
116 #define TARGET_CM_MEDLOW    (sparc_cmodel == CM_MEDLOW)
117 #define TARGET_CM_MEDMID    (sparc_cmodel == CM_MEDMID)
118 #define TARGET_CM_MEDANY    (sparc_cmodel == CM_MEDANY)
119 #define TARGET_CM_EMBMEDANY (sparc_cmodel == CM_EMBMEDANY)
120
121 #define SPARC_DEFAULT_CMODEL CM_32
122
123 /* This is call-clobbered in the normal ABI, but is reserved in the
124    home grown (aka upward compatible) embedded ABI.  */
125 #define EMBMEDANY_BASE_REG "%g4"
126 \f
127 /* Values of TARGET_CPU_DEFAULT, set via -D in the Makefile,
128    and specified by the user via --with-cpu=foo.
129    This specifies the cpu implementation, not the architecture size.  */
130 /* Note that TARGET_CPU_v9 is assumed to start the list of 64-bit
131    capable cpu's.  */
132 #define TARGET_CPU_sparc        0
133 #define TARGET_CPU_v7           0       /* alias for previous */
134 #define TARGET_CPU_sparclet     1
135 #define TARGET_CPU_sparclite    2
136 #define TARGET_CPU_v8           3       /* generic v8 implementation */
137 #define TARGET_CPU_supersparc   4
138 #define TARGET_CPU_hypersparc   5
139 #define TARGET_CPU_sparc86x     6
140 #define TARGET_CPU_sparclite86x 6
141 #define TARGET_CPU_v9           7       /* generic v9 implementation */
142 #define TARGET_CPU_sparcv9      7       /* alias */
143 #define TARGET_CPU_sparc64      7       /* alias */
144 #define TARGET_CPU_ultrasparc   8
145 #define TARGET_CPU_ultrasparc3  9
146
147 #if TARGET_CPU_DEFAULT == TARGET_CPU_v9 \
148  || TARGET_CPU_DEFAULT == TARGET_CPU_ultrasparc \
149  || TARGET_CPU_DEFAULT == TARGET_CPU_ultrasparc3
150
151 #define CPP_CPU32_DEFAULT_SPEC ""
152 #define ASM_CPU32_DEFAULT_SPEC ""
153
154 #if TARGET_CPU_DEFAULT == TARGET_CPU_v9
155 /* ??? What does Sun's CC pass?  */
156 #define CPP_CPU64_DEFAULT_SPEC "-D__sparc_v9__"
157 /* ??? It's not clear how other assemblers will handle this, so by default
158    use GAS.  Sun's Solaris assembler recognizes -xarch=v8plus, but this case
159    is handled in sol2.h.  */
160 #define ASM_CPU64_DEFAULT_SPEC "-Av9"
161 #endif
162 #if TARGET_CPU_DEFAULT == TARGET_CPU_ultrasparc
163 #define CPP_CPU64_DEFAULT_SPEC "-D__sparc_v9__"
164 #define ASM_CPU64_DEFAULT_SPEC "-Av9a"
165 #endif
166 #if TARGET_CPU_DEFAULT == TARGET_CPU_ultrasparc3
167 #define CPP_CPU64_DEFAULT_SPEC "-D__sparc_v9__"
168 #define ASM_CPU64_DEFAULT_SPEC "-Av9b"
169 #endif
170
171 #else
172
173 #define CPP_CPU64_DEFAULT_SPEC ""
174 #define ASM_CPU64_DEFAULT_SPEC ""
175
176 #if TARGET_CPU_DEFAULT == TARGET_CPU_sparc \
177  || TARGET_CPU_DEFAULT == TARGET_CPU_v8
178 #define CPP_CPU32_DEFAULT_SPEC ""
179 #define ASM_CPU32_DEFAULT_SPEC ""
180 #endif
181
182 #if TARGET_CPU_DEFAULT == TARGET_CPU_sparclet
183 #define CPP_CPU32_DEFAULT_SPEC "-D__sparclet__"
184 #define ASM_CPU32_DEFAULT_SPEC "-Asparclet"
185 #endif
186
187 #if TARGET_CPU_DEFAULT == TARGET_CPU_sparclite
188 #define CPP_CPU32_DEFAULT_SPEC "-D__sparclite__"
189 #define ASM_CPU32_DEFAULT_SPEC "-Asparclite"
190 #endif
191
192 #if TARGET_CPU_DEFAULT == TARGET_CPU_supersparc
193 #define CPP_CPU32_DEFAULT_SPEC "-D__supersparc__ -D__sparc_v8__"
194 #define ASM_CPU32_DEFAULT_SPEC ""
195 #endif
196
197 #if TARGET_CPU_DEFAULT == TARGET_CPU_hypersparc
198 #define CPP_CPU32_DEFAULT_SPEC "-D__hypersparc__ -D__sparc_v8__"
199 #define ASM_CPU32_DEFAULT_SPEC ""
200 #endif
201
202 #if TARGET_CPU_DEFAULT == TARGET_CPU_sparclite86x
203 #define CPP_CPU32_DEFAULT_SPEC "-D__sparclite86x__"
204 #define ASM_CPU32_DEFAULT_SPEC "-Asparclite"
205 #endif
206
207 #endif
208
209 #if !defined(CPP_CPU32_DEFAULT_SPEC) || !defined(CPP_CPU64_DEFAULT_SPEC)
210  #error Unrecognized value in TARGET_CPU_DEFAULT.
211 #endif
212
213 #ifdef SPARC_BI_ARCH
214
215 #define CPP_CPU_DEFAULT_SPEC \
216 (DEFAULT_ARCH32_P ? "\
217 %{m64:" CPP_CPU64_DEFAULT_SPEC "} \
218 %{!m64:" CPP_CPU32_DEFAULT_SPEC "} \
219 " : "\
220 %{m32:" CPP_CPU32_DEFAULT_SPEC "} \
221 %{!m32:" CPP_CPU64_DEFAULT_SPEC "} \
222 ")
223 #define ASM_CPU_DEFAULT_SPEC \
224 (DEFAULT_ARCH32_P ? "\
225 %{m64:" ASM_CPU64_DEFAULT_SPEC "} \
226 %{!m64:" ASM_CPU32_DEFAULT_SPEC "} \
227 " : "\
228 %{m32:" ASM_CPU32_DEFAULT_SPEC "} \
229 %{!m32:" ASM_CPU64_DEFAULT_SPEC "} \
230 ")
231
232 #else /* !SPARC_BI_ARCH */
233
234 #define CPP_CPU_DEFAULT_SPEC (DEFAULT_ARCH32_P ? CPP_CPU32_DEFAULT_SPEC : CPP_CPU64_DEFAULT_SPEC)
235 #define ASM_CPU_DEFAULT_SPEC (DEFAULT_ARCH32_P ? ASM_CPU32_DEFAULT_SPEC : ASM_CPU64_DEFAULT_SPEC)
236
237 #endif /* !SPARC_BI_ARCH */
238
239 /* Define macros to distinguish architectures.  */
240
241 /* Common CPP definitions used by CPP_SPEC amongst the various targets
242    for handling -mcpu=xxx switches.  */
243 #define CPP_CPU_SPEC "\
244 %{msoft-float:-D_SOFT_FLOAT} \
245 %{mcypress:} \
246 %{msparclite:-D__sparclite__} \
247 %{mf930:-D__sparclite__} %{mf934:-D__sparclite__} \
248 %{mv8:-D__sparc_v8__} \
249 %{msupersparc:-D__supersparc__ -D__sparc_v8__} \
250 %{mcpu=sparclet:-D__sparclet__} %{mcpu=tsc701:-D__sparclet__} \
251 %{mcpu=sparclite:-D__sparclite__} \
252 %{mcpu=f930:-D__sparclite__} %{mcpu=f934:-D__sparclite__} \
253 %{mcpu=v8:-D__sparc_v8__} \
254 %{mcpu=supersparc:-D__supersparc__ -D__sparc_v8__} \
255 %{mcpu=hypersparc:-D__hypersparc__ -D__sparc_v8__} \
256 %{mcpu=sparclite86x:-D__sparclite86x__} \
257 %{mcpu=v9:-D__sparc_v9__} \
258 %{mcpu=ultrasparc:-D__sparc_v9__} \
259 %{mcpu=ultrasparc3:-D__sparc_v9__} \
260 %{!mcpu*:%{!mcypress:%{!msparclite:%{!mf930:%{!mf934:%{!mv8:%{!msupersparc:%(cpp_cpu_default)}}}}}}} \
261 "
262 #define CPP_ARCH32_SPEC ""
263 #define CPP_ARCH64_SPEC "-D__arch64__"
264
265 #define CPP_ARCH_DEFAULT_SPEC \
266 (DEFAULT_ARCH32_P ? CPP_ARCH32_SPEC : CPP_ARCH64_SPEC)
267
268 #define CPP_ARCH_SPEC "\
269 %{m32:%(cpp_arch32)} \
270 %{m64:%(cpp_arch64)} \
271 %{!m32:%{!m64:%(cpp_arch_default)}} \
272 "
273
274 /* Macros to distinguish endianness.  */
275 #define CPP_ENDIAN_SPEC "\
276 %{mlittle-endian:-D__LITTLE_ENDIAN__} \
277 %{mlittle-endian-data:-D__LITTLE_ENDIAN_DATA__}"
278
279 /* Macros to distinguish the particular subtarget.  */
280 #define CPP_SUBTARGET_SPEC ""
281
282 #define CPP_SPEC "%(cpp_cpu) %(cpp_arch) %(cpp_endian) %(cpp_subtarget)"
283
284 /* Prevent error on `-sun4' and `-target sun4' options.  */
285 /* This used to translate -dalign to -malign, but that is no good
286    because it can't turn off the usual meaning of making debugging dumps.  */
287 /* Translate old style -m<cpu> into new style -mcpu=<cpu>.
288    ??? Delete support for -m<cpu> for 2.9.  */
289
290 #define CC1_SPEC "\
291 %{sun4:} %{target:} \
292 %{mcypress:-mcpu=cypress} \
293 %{msparclite:-mcpu=sparclite} %{mf930:-mcpu=f930} %{mf934:-mcpu=f934} \
294 %{mv8:-mcpu=v8} %{msupersparc:-mcpu=supersparc} \
295 "
296
297 /* Override in target specific files.  */
298 #define ASM_CPU_SPEC "\
299 %{mcpu=sparclet:-Asparclet} %{mcpu=tsc701:-Asparclet} \
300 %{msparclite:-Asparclite} \
301 %{mf930:-Asparclite} %{mf934:-Asparclite} \
302 %{mcpu=sparclite:-Asparclite} \
303 %{mcpu=sparclite86x:-Asparclite} \
304 %{mcpu=f930:-Asparclite} %{mcpu=f934:-Asparclite} \
305 %{mv8plus:-Av8plus} \
306 %{mcpu=v9:-Av9} \
307 %{mcpu=ultrasparc:%{!mv8plus:-Av9a}} \
308 %{mcpu=ultrasparc3:%{!mv8plus:-Av9b}} \
309 %{!mcpu*:%{!mcypress:%{!msparclite:%{!mf930:%{!mf934:%{!mv8:%{!msupersparc:%(asm_cpu_default)}}}}}}} \
310 "
311
312 /* Word size selection, among other things.
313    This is what GAS uses.  Add %(asm_arch) to ASM_SPEC to enable.  */
314
315 #define ASM_ARCH32_SPEC "-32"
316 #ifdef HAVE_AS_REGISTER_PSEUDO_OP
317 #define ASM_ARCH64_SPEC "-64 -no-undeclared-regs"
318 #else
319 #define ASM_ARCH64_SPEC "-64"
320 #endif
321 #define ASM_ARCH_DEFAULT_SPEC \
322 (DEFAULT_ARCH32_P ? ASM_ARCH32_SPEC : ASM_ARCH64_SPEC)
323
324 #define ASM_ARCH_SPEC "\
325 %{m32:%(asm_arch32)} \
326 %{m64:%(asm_arch64)} \
327 %{!m32:%{!m64:%(asm_arch_default)}} \
328 "
329
330 #ifdef HAVE_AS_RELAX_OPTION
331 #define ASM_RELAX_SPEC "%{!mno-relax:-relax}"
332 #else
333 #define ASM_RELAX_SPEC ""
334 #endif
335
336 /* Special flags to the Sun-4 assembler when using pipe for input.  */
337
338 #define ASM_SPEC "\
339 %{R} %{!pg:%{!p:%{fpic|fPIC|fpie|fPIE:-k}}} %{keep-local-as-symbols:-L} \
340 %(asm_cpu) %(asm_relax)"
341
342 #define AS_NEEDS_DASH_FOR_PIPED_INPUT
343
344 /* This macro defines names of additional specifications to put in the specs
345    that can be used in various specifications like CC1_SPEC.  Its definition
346    is an initializer with a subgrouping for each command option.
347
348    Each subgrouping contains a string constant, that defines the
349    specification name, and a string constant that used by the GNU CC driver
350    program.
351
352    Do not define this macro if it does not need to do anything.  */
353
354 #define EXTRA_SPECS \
355   { "cpp_cpu",          CPP_CPU_SPEC },         \
356   { "cpp_cpu_default",  CPP_CPU_DEFAULT_SPEC }, \
357   { "cpp_arch32",       CPP_ARCH32_SPEC },      \
358   { "cpp_arch64",       CPP_ARCH64_SPEC },      \
359   { "cpp_arch_default", CPP_ARCH_DEFAULT_SPEC },\
360   { "cpp_arch",         CPP_ARCH_SPEC },        \
361   { "cpp_endian",       CPP_ENDIAN_SPEC },      \
362   { "cpp_subtarget",    CPP_SUBTARGET_SPEC },   \
363   { "asm_cpu",          ASM_CPU_SPEC },         \
364   { "asm_cpu_default",  ASM_CPU_DEFAULT_SPEC }, \
365   { "asm_arch32",       ASM_ARCH32_SPEC },      \
366   { "asm_arch64",       ASM_ARCH64_SPEC },      \
367   { "asm_relax",        ASM_RELAX_SPEC },       \
368   { "asm_arch_default", ASM_ARCH_DEFAULT_SPEC },\
369   { "asm_arch",         ASM_ARCH_SPEC },        \
370   SUBTARGET_EXTRA_SPECS
371
372 #define SUBTARGET_EXTRA_SPECS
373
374 /* Because libgcc can generate references back to libc (via .umul etc.) we have
375    to list libc again after the second libgcc.  */
376 #define LINK_GCC_C_SEQUENCE_SPEC "%G %L %G %L"
377
378 \f
379 #define PTRDIFF_TYPE (TARGET_ARCH64 ? "long int" : "int")
380 #define SIZE_TYPE (TARGET_ARCH64 ? "long unsigned int" : "unsigned int")
381
382 /* ??? This should be 32 bits for v9 but what can we do?  */
383 #define WCHAR_TYPE "short unsigned int"
384 #define WCHAR_TYPE_SIZE 16
385
386 /* Show we can debug even without a frame pointer.  */
387 #define CAN_DEBUG_WITHOUT_FP
388
389 #define OVERRIDE_OPTIONS  sparc_override_options ()
390
391 /* Generate DBX debugging information.  */
392
393 #define DBX_DEBUGGING_INFO 1
394 \f
395 /* Run-time compilation parameters selecting different hardware subsets.  */
396
397 extern int target_flags;
398
399 /* Nonzero if we should generate code to use the fpu.  */
400 #define MASK_FPU 1
401 #define TARGET_FPU (target_flags & MASK_FPU)
402
403 /* Nonzero if we should assume that double pointers might be unaligned.
404    This can happen when linking gcc compiled code with other compilers,
405    because the ABI only guarantees 4 byte alignment.  */
406 #define MASK_UNALIGNED_DOUBLES 4
407 #define TARGET_UNALIGNED_DOUBLES (target_flags & MASK_UNALIGNED_DOUBLES)
408
409 /* Nonzero means that we should generate code for a v8 sparc.  */
410 #define MASK_V8 0x8
411 #define TARGET_V8 (target_flags & MASK_V8)
412
413 /* Nonzero means that we should generate code for a sparclite.
414    This enables the sparclite specific instructions, but does not affect
415    whether FPU instructions are emitted.  */
416 #define MASK_SPARCLITE 0x10
417 #define TARGET_SPARCLITE (target_flags & MASK_SPARCLITE)
418
419 /* Nonzero if we're compiling for the sparclet.  */
420 #define MASK_SPARCLET 0x20
421 #define TARGET_SPARCLET (target_flags & MASK_SPARCLET)
422
423 /* Nonzero if we're compiling for v9 sparc.
424    Note that v9's can run in 32 bit mode so this doesn't necessarily mean
425    the word size is 64.  */
426 #define MASK_V9 0x40
427 #define TARGET_V9 (target_flags & MASK_V9)
428
429 /* Nonzero to generate code that uses the instructions deprecated in
430    the v9 architecture.  This option only applies to v9 systems.  */
431 /* ??? This isn't user selectable yet.  It's used to enable such insns
432    on 32 bit v9 systems and for the moment they're permanently disabled
433    on 64 bit v9 systems.  */
434 #define MASK_DEPRECATED_V8_INSNS 0x80
435 #define TARGET_DEPRECATED_V8_INSNS (target_flags & MASK_DEPRECATED_V8_INSNS)
436
437 /* Mask of all CPU selection flags.  */
438 #define MASK_ISA \
439 (MASK_V8 + MASK_SPARCLITE + MASK_SPARCLET + MASK_V9 + MASK_DEPRECATED_V8_INSNS)
440
441 /* Nonzero means don't pass `-assert pure-text' to the linker.  */
442 #define MASK_IMPURE_TEXT 0x100
443 #define TARGET_IMPURE_TEXT (target_flags & MASK_IMPURE_TEXT)
444
445 /* Nonzero means that we should generate code using a flat register window
446    model, i.e. no save/restore instructions are generated, which is
447    compatible with normal sparc code.
448    The frame pointer is %i7 instead of %fp.  */
449 #define MASK_FLAT 0x200
450 #define TARGET_FLAT (target_flags & MASK_FLAT)
451
452 /* Nonzero means use the registers that the SPARC ABI reserves for
453    application software.  This must be the default to coincide with the
454    setting in FIXED_REGISTERS.  */
455 #define MASK_APP_REGS 0x400
456 #define TARGET_APP_REGS (target_flags & MASK_APP_REGS)
457
458 /* Option to select how quad word floating point is implemented.
459    When TARGET_HARD_QUAD is true, we use the hardware quad instructions.
460    Otherwise, we use the SPARC ABI quad library functions.  */
461 #define MASK_HARD_QUAD 0x800
462 #define TARGET_HARD_QUAD (target_flags & MASK_HARD_QUAD)
463
464 /* Nonzero on little-endian machines.  */
465 /* ??? Little endian support currently only exists for sparclet-aout and
466    sparc64-elf configurations.  May eventually want to expand the support
467    to all targets, but for now it's kept local to only those two.  */
468 #define MASK_LITTLE_ENDIAN 0x1000
469 #define TARGET_LITTLE_ENDIAN (target_flags & MASK_LITTLE_ENDIAN)
470
471 /* 0x2000, 0x4000 are unused */
472
473 /* Nonzero if pointers are 64 bits.  */
474 #define MASK_PTR64 0x8000
475 #define TARGET_PTR64 (target_flags & MASK_PTR64)
476
477 /* Nonzero if generating code to run in a 64 bit environment.
478    This is intended to only be used by TARGET_ARCH{32,64} as they are the
479    mechanism used to control compile time or run time selection.  */
480 #define MASK_64BIT 0x10000
481 #define TARGET_64BIT (target_flags & MASK_64BIT)
482
483 /* 0x20000,0x40000 unused */
484
485 /* Nonzero means use a stack bias of 2047.  Stack offsets are obtained by
486    adding 2047 to %sp.  This option is for v9 only and is the default.  */
487 #define MASK_STACK_BIAS 0x80000
488 #define TARGET_STACK_BIAS (target_flags & MASK_STACK_BIAS)
489
490 /* 0x100000,0x200000 unused */
491
492 /* Nonzero means -m{,no-}fpu was passed on the command line.  */
493 #define MASK_FPU_SET 0x400000
494 #define TARGET_FPU_SET (target_flags & MASK_FPU_SET)
495
496 /* Use the UltraSPARC Visual Instruction Set extensions.  */
497 #define MASK_VIS 0x1000000
498 #define TARGET_VIS (target_flags & MASK_VIS)
499
500 /* Compile for Solaris V8+.  32 bit Solaris preserves the high bits of
501    the current out and global registers and Linux 2.2+ as well.  */
502 #define MASK_V8PLUS 0x2000000
503 #define TARGET_V8PLUS (target_flags & MASK_V8PLUS)
504
505 /* Force a the fastest alignment on structures to take advantage of
506    faster copies.  */
507 #define MASK_FASTER_STRUCTS 0x4000000
508 #define TARGET_FASTER_STRUCTS (target_flags & MASK_FASTER_STRUCTS)
509
510 /* Use IEEE quad long double.  */
511 #define MASK_LONG_DOUBLE_128 0x8000000
512 #define TARGET_LONG_DOUBLE_128 (target_flags & MASK_LONG_DOUBLE_128)
513
514 /* TARGET_HARD_MUL: Use hardware multiply instructions but not %y.
515    TARGET_HARD_MUL32: Use hardware multiply instructions with rd %y
516    to get high 32 bits.  False in V8+ or V9 because multiply stores
517    a 64 bit result in a register.  */
518
519 #define TARGET_HARD_MUL32                               \
520   ((TARGET_V8 || TARGET_SPARCLITE                       \
521     || TARGET_SPARCLET || TARGET_DEPRECATED_V8_INSNS)   \
522    && ! TARGET_V8PLUS && TARGET_ARCH32)
523
524 #define TARGET_HARD_MUL                                 \
525   (TARGET_V8 || TARGET_SPARCLITE || TARGET_SPARCLET     \
526    || TARGET_DEPRECATED_V8_INSNS || TARGET_V8PLUS)
527
528
529 /* Macro to define tables used to set the flags.
530    This is a list in braces of pairs in braces,
531    each pair being { "NAME", VALUE }
532    where VALUE is the bits to set or minus the bits to clear.
533    An empty string NAME is used to identify the default VALUE.  */
534
535 #define TARGET_SWITCHES  \
536   { {"fpu", MASK_FPU | MASK_FPU_SET,                                    \
537      N_("Use hardware fp") },                                           \
538     {"no-fpu", -MASK_FPU,                                               \
539      N_("Do not use hardware fp") },                                    \
540     {"no-fpu", MASK_FPU_SET,                            NULL, },        \
541     {"hard-float", MASK_FPU | MASK_FPU_SET,                             \
542      N_("Use hardware fp") },                                           \
543     {"soft-float", -MASK_FPU,                                           \
544      N_("Do not use hardware fp") },                                    \
545     {"soft-float", MASK_FPU_SET,                        NULL },         \
546     {"unaligned-doubles", MASK_UNALIGNED_DOUBLES,                       \
547      N_("Assume possible double misalignment") },                       \
548     {"no-unaligned-doubles", -MASK_UNALIGNED_DOUBLES,                   \
549      N_("Assume all doubles are aligned") },                            \
550     {"impure-text", MASK_IMPURE_TEXT,                                   \
551      N_("Pass -assert pure-text to linker") },                          \
552     {"no-impure-text", -MASK_IMPURE_TEXT,                               \
553      N_("Do not pass -assert pure-text to linker") },                   \
554     {"flat", MASK_FLAT,                                                 \
555      N_("Use flat register window model") },                            \
556     {"no-flat", -MASK_FLAT,                                             \
557      N_("Do not use flat register window model") },                     \
558     {"app-regs", MASK_APP_REGS,                                         \
559      N_("Use ABI reserved registers") },                                \
560     {"no-app-regs", -MASK_APP_REGS,                                     \
561      N_("Do not use ABI reserved registers") },                         \
562     {"hard-quad-float", MASK_HARD_QUAD,                                 \
563      N_("Use hardware quad fp instructions") },                         \
564     {"soft-quad-float", -MASK_HARD_QUAD,                                \
565      N_("Do not use hardware quad fp instructions") },                  \
566     {"v8plus", MASK_V8PLUS,                                             \
567      N_("Compile for v8plus ABI") },                                    \
568     {"no-v8plus", -MASK_V8PLUS,                                         \
569      N_("Do not compile for v8plus ABI") },                             \
570     {"vis", MASK_VIS,                                                   \
571      N_("Utilize Visual Instruction Set") },                            \
572     {"no-vis", -MASK_VIS,                                               \
573      N_("Do not utilize Visual Instruction Set") },                     \
574     /* ??? These are deprecated, coerced to -mcpu=.  Delete in 2.9.  */ \
575     {"cypress", 0,                                                      \
576      N_("Optimize for Cypress processors") },                           \
577     {"sparclite", 0,                                                    \
578      N_("Optimize for SPARCLite processors") },                         \
579     {"f930", 0,                                                         \
580      N_("Optimize for F930 processors") },                              \
581     {"f934", 0,                                                         \
582      N_("Optimize for F934 processors") },                              \
583     {"v8", 0,                                                           \
584      N_("Use V8 SPARC ISA") },                                          \
585     {"supersparc", 0,                                                   \
586      N_("Optimize for SuperSPARC processors") },                        \
587     /* End of deprecated options.  */                                   \
588     {"ptr64", MASK_PTR64,                                               \
589      N_("Pointers are 64-bit") },                                       \
590     {"ptr32", -MASK_PTR64,                                              \
591      N_("Pointers are 32-bit") },                                       \
592     {"32", -MASK_64BIT,                                                 \
593      N_("Use 32-bit ABI") },                                            \
594     {"64", MASK_64BIT,                                                  \
595      N_("Use 64-bit ABI") },                                            \
596     {"stack-bias", MASK_STACK_BIAS,                                     \
597      N_("Use stack bias") },                                            \
598     {"no-stack-bias", -MASK_STACK_BIAS,                                 \
599      N_("Do not use stack bias") },                                     \
600     {"faster-structs", MASK_FASTER_STRUCTS,                             \
601      N_("Use structs on stronger alignment for double-word copies") },  \
602     {"no-faster-structs", -MASK_FASTER_STRUCTS,                         \
603      N_("Do not use structs on stronger alignment for double-word copies") }, \
604     {"relax", 0,                                                        \
605      N_("Optimize tail call instructions in assembler and linker") },   \
606     {"no-relax", 0,                                                     \
607      N_("Do not optimize tail call instructions in assembler or linker") }, \
608     SUBTARGET_SWITCHES                  \
609     { "", TARGET_DEFAULT, ""}}
610
611 /* MASK_APP_REGS must always be the default because that's what
612    FIXED_REGISTERS is set to and -ffixed- is processed before
613    CONDITIONAL_REGISTER_USAGE is called (where we process -mno-app-regs).  */
614 #define TARGET_DEFAULT (MASK_APP_REGS + MASK_FPU)
615
616 /* This is meant to be redefined in target specific files.  */
617 #define SUBTARGET_SWITCHES
618
619 /* Processor type.
620    These must match the values for the cpu attribute in sparc.md.  */
621 enum processor_type {
622   PROCESSOR_V7,
623   PROCESSOR_CYPRESS,
624   PROCESSOR_V8,
625   PROCESSOR_SUPERSPARC,
626   PROCESSOR_SPARCLITE,
627   PROCESSOR_F930,
628   PROCESSOR_F934,
629   PROCESSOR_HYPERSPARC,
630   PROCESSOR_SPARCLITE86X,
631   PROCESSOR_SPARCLET,
632   PROCESSOR_TSC701,
633   PROCESSOR_V9,
634   PROCESSOR_ULTRASPARC,
635   PROCESSOR_ULTRASPARC3
636 };
637
638 /* This is set from -m{cpu,tune}=xxx.  */
639 extern enum processor_type sparc_cpu;
640
641 /* Recast the cpu class to be the cpu attribute.
642    Every file includes us, but not every file includes insn-attr.h.  */
643 #define sparc_cpu_attr ((enum attr_cpu) sparc_cpu)
644
645 #define TARGET_OPTIONS \
646 {                                                               \
647   { "cpu=",  &sparc_select[1].string,                           \
648     N_("Use features of and schedule code for given CPU"), 0},  \
649   { "tune=", &sparc_select[2].string,                           \
650     N_("Schedule code for given CPU"), 0},                      \
651   { "cmodel=", &sparc_cmodel_string,                            \
652     N_("Use given SPARC code model"), 0},                       \
653   SUBTARGET_OPTIONS                                             \
654 }
655
656 /* This is meant to be redefined in target specific files.  */
657 #define SUBTARGET_OPTIONS
658
659 /* sparc_select[0] is reserved for the default cpu.  */
660 struct sparc_cpu_select
661 {
662   const char *string;
663   const char *const name;
664   const int set_tune_p;
665   const int set_arch_p;
666 };
667
668 extern struct sparc_cpu_select sparc_select[];
669 \f
670 /* target machine storage layout */
671
672 /* Define this if most significant bit is lowest numbered
673    in instructions that operate on numbered bit-fields.  */
674 #define BITS_BIG_ENDIAN 1
675
676 /* Define this if most significant byte of a word is the lowest numbered.  */
677 #define BYTES_BIG_ENDIAN 1
678
679 /* Define this if most significant word of a multiword number is the lowest
680    numbered.  */
681 #define WORDS_BIG_ENDIAN 1
682
683 /* Define this to set the endianness to use in libgcc2.c, which can
684    not depend on target_flags.  */
685 #if defined (__LITTLE_ENDIAN__) || defined(__LITTLE_ENDIAN_DATA__)
686 #define LIBGCC2_WORDS_BIG_ENDIAN 0
687 #else
688 #define LIBGCC2_WORDS_BIG_ENDIAN 1
689 #endif
690
691 #define MAX_BITS_PER_WORD       64
692
693 /* Width of a word, in units (bytes).  */
694 #define UNITS_PER_WORD          (TARGET_ARCH64 ? 8 : 4)
695 #ifdef IN_LIBGCC2
696 #define MIN_UNITS_PER_WORD      UNITS_PER_WORD
697 #else
698 #define MIN_UNITS_PER_WORD      4
699 #endif
700
701 /* Now define the sizes of the C data types.  */
702
703 #define SHORT_TYPE_SIZE         16
704 #define INT_TYPE_SIZE           32
705 #define LONG_TYPE_SIZE          (TARGET_ARCH64 ? 64 : 32)
706 #define LONG_LONG_TYPE_SIZE     64
707 #define FLOAT_TYPE_SIZE         32
708 #define DOUBLE_TYPE_SIZE        64
709
710 #ifdef SPARC_BI_ARCH
711 #define MAX_LONG_TYPE_SIZE      64
712 #endif
713
714 #if 0
715 /* ??? This does not work in SunOS 4.x, so it is not enabled here.
716    Instead, it is enabled in sol2.h, because it does work under Solaris.  */
717 /* Define for support of TFmode long double.
718    SPARC ABI says that long double is 4 words.  */
719 #define LONG_DOUBLE_TYPE_SIZE 128
720 #endif
721
722 /* Width in bits of a pointer.
723    See also the macro `Pmode' defined below.  */
724 #define POINTER_SIZE (TARGET_PTR64 ? 64 : 32)
725
726 /* If we have to extend pointers (only when TARGET_ARCH64 and not
727    TARGET_PTR64), we want to do it unsigned.   This macro does nothing
728    if ptr_mode and Pmode are the same.  */
729 #define POINTERS_EXTEND_UNSIGNED 1
730
731 /* A macro to update MODE and UNSIGNEDP when an object whose type
732    is TYPE and which has the specified mode and signedness is to be
733    stored in a register.  This macro is only called when TYPE is a
734    scalar type.  */
735 #define PROMOTE_MODE(MODE, UNSIGNEDP, TYPE) \
736 if (TARGET_ARCH64                               \
737     && GET_MODE_CLASS (MODE) == MODE_INT        \
738     && GET_MODE_SIZE (MODE) < UNITS_PER_WORD)   \
739   (MODE) = DImode;
740
741 /* Define this macro if the promotion described by PROMOTE_MODE
742    should also be done for outgoing function arguments.  */
743 /* This is only needed for TARGET_ARCH64, but since PROMOTE_MODE is a no-op
744    for TARGET_ARCH32 this is ok.  Otherwise we'd need to add a runtime test
745    for this value.  */
746 #define PROMOTE_FUNCTION_ARGS
747
748 /* Define this macro if the promotion described by PROMOTE_MODE
749    should also be done for the return value of functions.
750    If this macro is defined, FUNCTION_VALUE must perform the same
751    promotions done by PROMOTE_MODE.  */
752 /* This is only needed for TARGET_ARCH64, but since PROMOTE_MODE is a no-op
753    for TARGET_ARCH32 this is ok.  Otherwise we'd need to add a runtime test
754    for this value.  */
755 #define PROMOTE_FUNCTION_RETURN
756
757 /* Define this macro if the promotion described by PROMOTE_MODE
758    should _only_ be performed for outgoing function arguments or
759    function return values, as specified by PROMOTE_FUNCTION_ARGS
760    and PROMOTE_FUNCTION_RETURN, respectively.  */
761 /* This is only needed for TARGET_ARCH64, but since PROMOTE_MODE is a no-op
762    for TARGET_ARCH32 this is ok.  Otherwise we'd need to add a runtime test
763    for this value.  For TARGET_ARCH64 we need it, as we don't have instructions
764    for arithmetic operations which do zero/sign extension at the same time,
765    so without this we end up with a srl/sra after every assignment to an
766    user variable,  which means very very bad code.  */
767 #define PROMOTE_FOR_CALL_ONLY
768
769 /* Allocation boundary (in *bits*) for storing arguments in argument list.  */
770 #define PARM_BOUNDARY (TARGET_ARCH64 ? 64 : 32)
771
772 /* Boundary (in *bits*) on which stack pointer should be aligned.  */
773 #define STACK_BOUNDARY (TARGET_ARCH64 ? 128 : 64)
774
775 /* ALIGN FRAMES on double word boundaries */
776
777 #define SPARC_STACK_ALIGN(LOC) \
778   (TARGET_ARCH64 ? (((LOC)+15) & ~15) : (((LOC)+7) & ~7))
779
780 /* Allocation boundary (in *bits*) for the code of a function.  */
781 #define FUNCTION_BOUNDARY 32
782
783 /* Alignment of field after `int : 0' in a structure.  */
784 #define EMPTY_FIELD_BOUNDARY (TARGET_ARCH64 ? 64 : 32)
785
786 /* Every structure's size must be a multiple of this.  */
787 #define STRUCTURE_SIZE_BOUNDARY 8
788
789 /* A bit-field declared as `int' forces `int' alignment for the struct.  */
790 #define PCC_BITFIELD_TYPE_MATTERS 1
791
792 /* No data type wants to be aligned rounder than this.  */
793 #define BIGGEST_ALIGNMENT (TARGET_ARCH64 ? 128 : 64)
794
795 /* The best alignment to use in cases where we have a choice.  */
796 #define FASTEST_ALIGNMENT 64
797
798 /* Define this macro as an expression for the alignment of a structure
799    (given by STRUCT as a tree node) if the alignment computed in the
800    usual way is COMPUTED and the alignment explicitly specified was
801    SPECIFIED.
802
803    The default is to use SPECIFIED if it is larger; otherwise, use
804    the smaller of COMPUTED and `BIGGEST_ALIGNMENT' */
805 #define ROUND_TYPE_ALIGN(STRUCT, COMPUTED, SPECIFIED)   \
806  (TARGET_FASTER_STRUCTS ?                               \
807   ((TREE_CODE (STRUCT) == RECORD_TYPE                   \
808     || TREE_CODE (STRUCT) == UNION_TYPE                 \
809     || TREE_CODE (STRUCT) == QUAL_UNION_TYPE)           \
810    && TYPE_FIELDS (STRUCT) != 0                         \
811      ? MAX (MAX ((COMPUTED), (SPECIFIED)), BIGGEST_ALIGNMENT) \
812      : MAX ((COMPUTED), (SPECIFIED)))                   \
813    :  MAX ((COMPUTED), (SPECIFIED)))
814
815 /* Make strings word-aligned so strcpy from constants will be faster.  */
816 #define CONSTANT_ALIGNMENT(EXP, ALIGN)  \
817   ((TREE_CODE (EXP) == STRING_CST       \
818     && (ALIGN) < FASTEST_ALIGNMENT)     \
819    ? FASTEST_ALIGNMENT : (ALIGN))
820
821 /* Make arrays of chars word-aligned for the same reasons.  */
822 #define DATA_ALIGNMENT(TYPE, ALIGN)             \
823   (TREE_CODE (TYPE) == ARRAY_TYPE               \
824    && TYPE_MODE (TREE_TYPE (TYPE)) == QImode    \
825    && (ALIGN) < FASTEST_ALIGNMENT ? FASTEST_ALIGNMENT : (ALIGN))
826
827 /* Set this nonzero if move instructions will actually fail to work
828    when given unaligned data.  */
829 #define STRICT_ALIGNMENT 1
830
831 /* Things that must be doubleword aligned cannot go in the text section,
832    because the linker fails to align the text section enough!
833    Put them in the data section.  This macro is only used in this file.  */
834 #define MAX_TEXT_ALIGN 32
835
836 /* This forces all variables and constants to the data section when PIC.
837    This is because the SunOS 4 shared library scheme thinks everything in
838    text is a function, and patches the address to point to a loader stub.  */
839 /* This is defined to zero for every system which doesn't use the a.out object
840    file format.  */
841 #ifndef SUNOS4_SHARED_LIBRARIES
842 #define SUNOS4_SHARED_LIBRARIES 0
843 #endif
844 \f
845 /* Standard register usage.  */
846
847 /* Number of actual hardware registers.
848    The hardware registers are assigned numbers for the compiler
849    from 0 to just below FIRST_PSEUDO_REGISTER.
850    All registers that the compiler knows about must be given numbers,
851    even those that are not normally considered general registers.
852
853    SPARC has 32 integer registers and 32 floating point registers.
854    64 bit SPARC has 32 additional fp regs, but the odd numbered ones are not
855    accessible.  We still account for them to simplify register computations
856    (eg: in CLASS_MAX_NREGS).  There are also 4 fp condition code registers, so
857    32+32+32+4 == 100.
858    Register 100 is used as the integer condition code register.
859    Register 101 is used as the soft frame pointer register.  */
860
861 #define FIRST_PSEUDO_REGISTER 102
862
863 #define SPARC_FIRST_FP_REG     32
864 /* Additional V9 fp regs.  */
865 #define SPARC_FIRST_V9_FP_REG  64
866 #define SPARC_LAST_V9_FP_REG   95
867 /* V9 %fcc[0123].  V8 uses (figuratively) %fcc0.  */
868 #define SPARC_FIRST_V9_FCC_REG 96
869 #define SPARC_LAST_V9_FCC_REG  99
870 /* V8 fcc reg.  */
871 #define SPARC_FCC_REG 96
872 /* Integer CC reg.  We don't distinguish %icc from %xcc.  */
873 #define SPARC_ICC_REG 100
874
875 /* Nonzero if REGNO is an fp reg.  */
876 #define SPARC_FP_REG_P(REGNO) \
877 ((REGNO) >= SPARC_FIRST_FP_REG && (REGNO) <= SPARC_LAST_V9_FP_REG)
878
879 /* Argument passing regs.  */
880 #define SPARC_OUTGOING_INT_ARG_FIRST 8
881 #define SPARC_INCOMING_INT_ARG_FIRST (TARGET_FLAT ? 8 : 24)
882 #define SPARC_FP_ARG_FIRST           32
883
884 /* 1 for registers that have pervasive standard uses
885    and are not available for the register allocator.
886
887    On non-v9 systems:
888    g1 is free to use as temporary.
889    g2-g4 are reserved for applications.  Gcc normally uses them as
890    temporaries, but this can be disabled via the -mno-app-regs option.
891    g5 through g7 are reserved for the operating system.
892
893    On v9 systems:
894    g1,g5 are free to use as temporaries, and are free to use between calls
895    if the call is to an external function via the PLT.
896    g4 is free to use as a temporary in the non-embedded case.
897    g4 is reserved in the embedded case.
898    g2-g3 are reserved for applications.  Gcc normally uses them as
899    temporaries, but this can be disabled via the -mno-app-regs option.
900    g6-g7 are reserved for the operating system (or application in
901    embedded case).
902    ??? Register 1 is used as a temporary by the 64 bit sethi pattern, so must
903    currently be a fixed register until this pattern is rewritten.
904    Register 1 is also used when restoring call-preserved registers in large
905    stack frames.
906
907    Registers fixed in arch32 and not arch64 (or vice-versa) are marked in
908    CONDITIONAL_REGISTER_USAGE in order to properly handle -ffixed-.
909 */
910
911 #define FIXED_REGISTERS  \
912  {1, 0, 2, 2, 2, 2, 1, 1,       \
913   0, 0, 0, 0, 0, 0, 1, 0,       \
914   0, 0, 0, 0, 0, 0, 0, 0,       \
915   0, 0, 0, 0, 0, 0, 1, 1,       \
916                                 \
917   0, 0, 0, 0, 0, 0, 0, 0,       \
918   0, 0, 0, 0, 0, 0, 0, 0,       \
919   0, 0, 0, 0, 0, 0, 0, 0,       \
920   0, 0, 0, 0, 0, 0, 0, 0,       \
921                                 \
922   0, 0, 0, 0, 0, 0, 0, 0,       \
923   0, 0, 0, 0, 0, 0, 0, 0,       \
924   0, 0, 0, 0, 0, 0, 0, 0,       \
925   0, 0, 0, 0, 0, 0, 0, 0,       \
926                                 \
927   0, 0, 0, 0, 0, 1}
928
929 /* 1 for registers not available across function calls.
930    These must include the FIXED_REGISTERS and also any
931    registers that can be used without being saved.
932    The latter must include the registers where values are returned
933    and the register where structure-value addresses are passed.
934    Aside from that, you can include as many other registers as you like.  */
935
936 #define CALL_USED_REGISTERS  \
937  {1, 1, 1, 1, 1, 1, 1, 1,       \
938   1, 1, 1, 1, 1, 1, 1, 1,       \
939   0, 0, 0, 0, 0, 0, 0, 0,       \
940   0, 0, 0, 0, 0, 0, 1, 1,       \
941                                 \
942   1, 1, 1, 1, 1, 1, 1, 1,       \
943   1, 1, 1, 1, 1, 1, 1, 1,       \
944   1, 1, 1, 1, 1, 1, 1, 1,       \
945   1, 1, 1, 1, 1, 1, 1, 1,       \
946                                 \
947   1, 1, 1, 1, 1, 1, 1, 1,       \
948   1, 1, 1, 1, 1, 1, 1, 1,       \
949   1, 1, 1, 1, 1, 1, 1, 1,       \
950   1, 1, 1, 1, 1, 1, 1, 1,       \
951                                 \
952   1, 1, 1, 1, 1, 1}
953
954 /* If !TARGET_FPU, then make the fp registers and fp cc regs fixed so that
955    they won't be allocated.  */
956
957 #define CONDITIONAL_REGISTER_USAGE                              \
958 do                                                              \
959   {                                                             \
960     if (PIC_OFFSET_TABLE_REGNUM != INVALID_REGNUM)              \
961       {                                                         \
962         fixed_regs[PIC_OFFSET_TABLE_REGNUM] = 1;                \
963         call_used_regs[PIC_OFFSET_TABLE_REGNUM] = 1;            \
964       }                                                         \
965     /* If the user has passed -f{fixed,call-{used,saved}}-g5 */ \
966     /* then honor it.  */                                       \
967     if (TARGET_ARCH32 && fixed_regs[5])                         \
968       fixed_regs[5] = 1;                                        \
969     else if (TARGET_ARCH64 && fixed_regs[5] == 2)               \
970       fixed_regs[5] = 0;                                        \
971     if (! TARGET_V9)                                            \
972       {                                                         \
973         int regno;                                              \
974         for (regno = SPARC_FIRST_V9_FP_REG;                     \
975              regno <= SPARC_LAST_V9_FP_REG;                     \
976              regno++)                                           \
977           fixed_regs[regno] = 1;                                \
978         /* %fcc0 is used by v8 and v9.  */                      \
979         for (regno = SPARC_FIRST_V9_FCC_REG + 1;                \
980              regno <= SPARC_LAST_V9_FCC_REG;                    \
981              regno++)                                           \
982           fixed_regs[regno] = 1;                                \
983       }                                                         \
984     if (! TARGET_FPU)                                           \
985       {                                                         \
986         int regno;                                              \
987         for (regno = 32; regno < SPARC_LAST_V9_FCC_REG; regno++) \
988           fixed_regs[regno] = 1;                                \
989       }                                                         \
990     /* If the user has passed -f{fixed,call-{used,saved}}-g2 */ \
991     /* then honor it.  Likewise with g3 and g4.  */             \
992     if (fixed_regs[2] == 2)                                     \
993       fixed_regs[2] = ! TARGET_APP_REGS;                        \
994     if (fixed_regs[3] == 2)                                     \
995       fixed_regs[3] = ! TARGET_APP_REGS;                        \
996     if (TARGET_ARCH32 && fixed_regs[4] == 2)                    \
997       fixed_regs[4] = ! TARGET_APP_REGS;                        \
998     else if (TARGET_CM_EMBMEDANY)                               \
999       fixed_regs[4] = 1;                                        \
1000     else if (fixed_regs[4] == 2)                                \
1001       fixed_regs[4] = 0;                                        \
1002     if (TARGET_FLAT)                                            \
1003       {                                                         \
1004         int regno;                                              \
1005         /* Let the compiler believe the frame pointer is still  \
1006            %fp, but output it as %i7.  */                       \
1007         fixed_regs[31] = 1;                                     \
1008         reg_names[HARD_FRAME_POINTER_REGNUM] = "%i7";           \
1009         /* Disable leaf functions */                            \
1010         memset (sparc_leaf_regs, 0, FIRST_PSEUDO_REGISTER);     \
1011         /* Make LEAF_REG_REMAP a noop.  */                      \
1012         for (regno = 0; regno < FIRST_PSEUDO_REGISTER; regno++) \
1013           leaf_reg_remap [regno] = regno;                       \
1014       }                                                         \
1015   }                                                             \
1016 while (0)
1017
1018 /* Return number of consecutive hard regs needed starting at reg REGNO
1019    to hold something of mode MODE.
1020    This is ordinarily the length in words of a value of mode MODE
1021    but can be less for certain modes in special long registers.
1022
1023    On SPARC, ordinary registers hold 32 bits worth;
1024    this means both integer and floating point registers.
1025    On v9, integer regs hold 64 bits worth; floating point regs hold
1026    32 bits worth (this includes the new fp regs as even the odd ones are
1027    included in the hard register count).  */
1028
1029 #define HARD_REGNO_NREGS(REGNO, MODE) \
1030   (TARGET_ARCH64                                                        \
1031    ? ((REGNO) < 32 || (REGNO) == FRAME_POINTER_REGNUM                   \
1032       ? (GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD    \
1033       : (GET_MODE_SIZE (MODE) + 3) / 4)                                 \
1034    : ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD))
1035
1036 /* Due to the ARCH64 descrepancy above we must override this next
1037    macro too.  */
1038 #define REGMODE_NATURAL_SIZE(MODE) \
1039   ((TARGET_ARCH64 && FLOAT_MODE_P (MODE)) ? 4 : UNITS_PER_WORD)
1040
1041 /* Value is 1 if hard register REGNO can hold a value of machine-mode MODE.
1042    See sparc.c for how we initialize this.  */
1043 extern const int *hard_regno_mode_classes;
1044 extern int sparc_mode_class[];
1045
1046 /* ??? Because of the funny way we pass parameters we should allow certain
1047    ??? types of float/complex values to be in integer registers during
1048    ??? RTL generation.  This only matters on arch32.  */
1049 #define HARD_REGNO_MODE_OK(REGNO, MODE) \
1050   ((hard_regno_mode_classes[REGNO] & sparc_mode_class[MODE]) != 0)
1051
1052 /* Value is 1 if it is a good idea to tie two pseudo registers
1053    when one has mode MODE1 and one has mode MODE2.
1054    If HARD_REGNO_MODE_OK could produce different values for MODE1 and MODE2,
1055    for any hard reg, then this must be 0 for correct output.
1056
1057    For V9: SFmode can't be combined with other float modes, because they can't
1058    be allocated to the %d registers.  Also, DFmode won't fit in odd %f
1059    registers, but SFmode will.  */
1060 #define MODES_TIEABLE_P(MODE1, MODE2) \
1061   ((MODE1) == (MODE2)                                           \
1062    || (GET_MODE_CLASS (MODE1) == GET_MODE_CLASS (MODE2)         \
1063        && (! TARGET_V9                                          \
1064            || (GET_MODE_CLASS (MODE1) != MODE_FLOAT             \
1065                || (MODE1 != SFmode && MODE2 != SFmode)))))
1066
1067 /* Specify the registers used for certain standard purposes.
1068    The values of these macros are register numbers.  */
1069
1070 /* SPARC pc isn't overloaded on a register that the compiler knows about.  */
1071 /* #define PC_REGNUM  */
1072
1073 /* Register to use for pushing function arguments.  */
1074 #define STACK_POINTER_REGNUM 14
1075
1076 /* The stack bias (amount by which the hardware register is offset by).  */
1077 #define SPARC_STACK_BIAS ((TARGET_ARCH64 && TARGET_STACK_BIAS) ? 2047 : 0)
1078
1079 /* Actual top-of-stack address is 92/176 greater than the contents of the
1080    stack pointer register for !v9/v9.  That is:
1081    - !v9: 64 bytes for the in and local registers, 4 bytes for structure return
1082      address, and 6*4 bytes for the 6 register parameters.
1083    - v9: 128 bytes for the in and local registers + 6*8 bytes for the integer
1084      parameter regs.  */
1085 #define STACK_POINTER_OFFSET (FIRST_PARM_OFFSET(0) + SPARC_STACK_BIAS)
1086
1087 /* Base register for access to local variables of the function.  */
1088 #define HARD_FRAME_POINTER_REGNUM 30
1089
1090 /* The soft frame pointer does not have the stack bias applied.  */
1091 #define FRAME_POINTER_REGNUM 101
1092
1093 /* Given the stack bias, the stack pointer isn't actually aligned.  */
1094 #define INIT_EXPANDERS                                                   \
1095   do {                                                                   \
1096     if (cfun && cfun->emit->regno_pointer_align && SPARC_STACK_BIAS)     \
1097       {                                                                  \
1098         REGNO_POINTER_ALIGN (STACK_POINTER_REGNUM) = BITS_PER_UNIT;      \
1099         REGNO_POINTER_ALIGN (HARD_FRAME_POINTER_REGNUM) = BITS_PER_UNIT; \
1100       }                                                                  \
1101   } while (0)
1102
1103 /* Value should be nonzero if functions must have frame pointers.
1104    Zero means the frame pointer need not be set up (and parms
1105    may be accessed via the stack pointer) in functions that seem suitable.
1106    This is computed in `reload', in reload1.c.
1107    Used in flow.c, global.c, and reload1.c.
1108
1109    Being a non-leaf function does not mean a frame pointer is needed in the
1110    flat window model.  However, the debugger won't be able to backtrace through
1111    us with out it.  */
1112 #define FRAME_POINTER_REQUIRED                          \
1113   (TARGET_FLAT                                          \
1114    ? (current_function_calls_alloca                     \
1115       || !leaf_function_p ())                           \
1116    : ! (leaf_function_p () && only_leaf_regs_used ()))
1117
1118 /* Base register for access to arguments of the function.  */
1119 #define ARG_POINTER_REGNUM FRAME_POINTER_REGNUM
1120
1121 /* Register in which static-chain is passed to a function.  This must
1122    not be a register used by the prologue.  */
1123 #define STATIC_CHAIN_REGNUM (TARGET_ARCH64 ? 5 : 2)
1124
1125 /* Register which holds offset table for position-independent
1126    data references.  */
1127
1128 #define PIC_OFFSET_TABLE_REGNUM (flag_pic ? 23 : INVALID_REGNUM)
1129
1130 /* Pick a default value we can notice from override_options:
1131    !v9: Default is on.
1132    v9: Default is off.  */
1133
1134 #define DEFAULT_PCC_STRUCT_RETURN -1
1135
1136 /* SPARC ABI says that quad-precision floats and all structures are returned
1137    in memory.
1138    For v9: unions <= 32 bytes in size are returned in int regs,
1139    structures up to 32 bytes are returned in int and fp regs.  */
1140
1141 #define RETURN_IN_MEMORY(TYPE)                          \
1142 (TARGET_ARCH32                                          \
1143  ? (TYPE_MODE (TYPE) == BLKmode                         \
1144     || TYPE_MODE (TYPE) == TFmode                       \
1145     || TYPE_MODE (TYPE) == TCmode)                      \
1146  : (TYPE_MODE (TYPE) == BLKmode                         \
1147     && (unsigned HOST_WIDE_INT) int_size_in_bytes (TYPE) > 32))
1148
1149 /* Functions which return large structures get the address
1150    to place the wanted value at offset 64 from the frame.
1151    Must reserve 64 bytes for the in and local registers.
1152    v9: Functions which return large structures get the address to place the
1153    wanted value from an invisible first argument.  */
1154 /* Used only in other #defines in this file.  */
1155 #define STRUCT_VALUE_OFFSET 64
1156
1157 #define STRUCT_VALUE \
1158   (TARGET_ARCH64                                        \
1159    ? 0                                                  \
1160    : gen_rtx_MEM (Pmode, plus_constant (stack_pointer_rtx, \
1161                                         STRUCT_VALUE_OFFSET)))
1162
1163 #define STRUCT_VALUE_INCOMING \
1164   (TARGET_ARCH64                                                \
1165    ? 0                                                          \
1166    : gen_rtx_MEM (Pmode, plus_constant (frame_pointer_rtx,      \
1167                                         STRUCT_VALUE_OFFSET)))
1168 \f
1169 /* Define the classes of registers for register constraints in the
1170    machine description.  Also define ranges of constants.
1171
1172    One of the classes must always be named ALL_REGS and include all hard regs.
1173    If there is more than one class, another class must be named NO_REGS
1174    and contain no registers.
1175
1176    The name GENERAL_REGS must be the name of a class (or an alias for
1177    another name such as ALL_REGS).  This is the class of registers
1178    that is allowed by "g" or "r" in a register constraint.
1179    Also, registers outside this class are allocated only when
1180    instructions express preferences for them.
1181
1182    The classes must be numbered in nondecreasing order; that is,
1183    a larger-numbered class must never be contained completely
1184    in a smaller-numbered class.
1185
1186    For any two classes, it is very desirable that there be another
1187    class that represents their union.  */
1188
1189 /* The SPARC has various kinds of registers: general, floating point,
1190    and condition codes [well, it has others as well, but none that we
1191    care directly about].
1192
1193    For v9 we must distinguish between the upper and lower floating point
1194    registers because the upper ones can't hold SFmode values.
1195    HARD_REGNO_MODE_OK won't help here because reload assumes that register(s)
1196    satisfying a group need for a class will also satisfy a single need for
1197    that class.  EXTRA_FP_REGS is a bit of a misnomer as it covers all 64 fp
1198    regs.
1199
1200    It is important that one class contains all the general and all the standard
1201    fp regs.  Otherwise find_reg() won't properly allocate int regs for moves,
1202    because reg_class_record() will bias the selection in favor of fp regs,
1203    because reg_class_subunion[GENERAL_REGS][FP_REGS] will yield FP_REGS,
1204    because FP_REGS > GENERAL_REGS.
1205
1206    It is also important that one class contain all the general and all the
1207    fp regs.  Otherwise when spilling a DFmode reg, it may be from EXTRA_FP_REGS
1208    but find_reloads() may use class GENERAL_OR_FP_REGS. This will cause
1209    allocate_reload_reg() to bypass it causing an abort because the compiler
1210    thinks it doesn't have a spill reg when in fact it does.
1211
1212    v9 also has 4 floating point condition code registers.  Since we don't
1213    have a class that is the union of FPCC_REGS with either of the others,
1214    it is important that it appear first.  Otherwise the compiler will die
1215    trying to compile _fixunsdfsi because fix_truncdfsi2 won't match its
1216    constraints.
1217
1218    It is important that SPARC_ICC_REG have class NO_REGS.  Otherwise combine
1219    may try to use it to hold an SImode value.  See register_operand.
1220    ??? Should %fcc[0123] be handled similarly?
1221 */
1222
1223 enum reg_class { NO_REGS, FPCC_REGS, I64_REGS, GENERAL_REGS, FP_REGS,
1224                  EXTRA_FP_REGS, GENERAL_OR_FP_REGS, GENERAL_OR_EXTRA_FP_REGS,
1225                  ALL_REGS, LIM_REG_CLASSES };
1226
1227 #define N_REG_CLASSES (int) LIM_REG_CLASSES
1228
1229 /* Give names of register classes as strings for dump file.  */
1230
1231 #define REG_CLASS_NAMES \
1232   { "NO_REGS", "FPCC_REGS", "I64_REGS", "GENERAL_REGS", "FP_REGS",      \
1233      "EXTRA_FP_REGS", "GENERAL_OR_FP_REGS", "GENERAL_OR_EXTRA_FP_REGS", \
1234      "ALL_REGS" }
1235
1236 /* Define which registers fit in which classes.
1237    This is an initializer for a vector of HARD_REG_SET
1238    of length N_REG_CLASSES.  */
1239
1240 #define REG_CLASS_CONTENTS                              \
1241   {{0, 0, 0, 0},        /* NO_REGS */                   \
1242    {0, 0, 0, 0xf},      /* FPCC_REGS */                 \
1243    {0xffff, 0, 0, 0},   /* I64_REGS */                  \
1244    {-1, 0, 0, 0x20},    /* GENERAL_REGS */              \
1245    {0, -1, 0, 0},       /* FP_REGS */                   \
1246    {0, -1, -1, 0},      /* EXTRA_FP_REGS */             \
1247    {-1, -1, 0, 0x20},   /* GENERAL_OR_FP_REGS */        \
1248    {-1, -1, -1, 0x20},  /* GENERAL_OR_EXTRA_FP_REGS */  \
1249    {-1, -1, -1, 0x3f}}  /* ALL_REGS */
1250
1251 /* The same information, inverted:
1252    Return the class number of the smallest class containing
1253    reg number REGNO.  This could be a conditional expression
1254    or could index an array.  */
1255
1256 extern enum reg_class sparc_regno_reg_class[FIRST_PSEUDO_REGISTER];
1257
1258 #define REGNO_REG_CLASS(REGNO) sparc_regno_reg_class[(REGNO)]
1259
1260 /* This is the order in which to allocate registers normally.
1261
1262    We put %f0-%f7 last among the float registers, so as to make it more
1263    likely that a pseudo-register which dies in the float return register
1264    area will get allocated to the float return register, thus saving a move
1265    instruction at the end of the function.
1266
1267    Similarly for integer return value registers.
1268
1269    We know in this case that we will not end up with a leaf function.
1270
1271    The register allocater is given the global and out registers first
1272    because these registers are call clobbered and thus less useful to
1273    global register allocation.
1274
1275    Next we list the local and in registers.  They are not call clobbered
1276    and thus very useful for global register allocation.  We list the input
1277    registers before the locals so that it is more likely the incoming
1278    arguments received in those registers can just stay there and not be
1279    reloaded.  */
1280
1281 #define REG_ALLOC_ORDER \
1282 { 1, 2, 3, 4, 5, 6, 7,                  /* %g1-%g7 */   \
1283   13, 12, 11, 10, 9, 8,                 /* %o5-%o0 */   \
1284   15,                                   /* %o7 */       \
1285   16, 17, 18, 19, 20, 21, 22, 23,       /* %l0-%l7 */   \
1286   29, 28, 27, 26, 25, 24, 31,           /* %i5-%i0,%i7 */\
1287   40, 41, 42, 43, 44, 45, 46, 47,       /* %f8-%f15 */  \
1288   48, 49, 50, 51, 52, 53, 54, 55,       /* %f16-%f23 */ \
1289   56, 57, 58, 59, 60, 61, 62, 63,       /* %f24-%f31 */ \
1290   64, 65, 66, 67, 68, 69, 70, 71,       /* %f32-%f39 */ \
1291   72, 73, 74, 75, 76, 77, 78, 79,       /* %f40-%f47 */ \
1292   80, 81, 82, 83, 84, 85, 86, 87,       /* %f48-%f55 */ \
1293   88, 89, 90, 91, 92, 93, 94, 95,       /* %f56-%f63 */ \
1294   39, 38, 37, 36, 35, 34, 33, 32,       /* %f7-%f0 */   \
1295   96, 97, 98, 99,                       /* %fcc0-3 */   \
1296   100, 0, 14, 30, 101}                  /* %icc, %g0, %o6, %i6, %sfp */
1297
1298 /* This is the order in which to allocate registers for
1299    leaf functions.  If all registers can fit in the global and
1300    output registers, then we have the possibility of having a leaf
1301    function.
1302
1303    The macro actually mentioned the input registers first,
1304    because they get renumbered into the output registers once
1305    we know really do have a leaf function.
1306
1307    To be more precise, this register allocation order is used
1308    when %o7 is found to not be clobbered right before register
1309    allocation.  Normally, the reason %o7 would be clobbered is
1310    due to a call which could not be transformed into a sibling
1311    call.
1312
1313    As a consequence, it is possible to use the leaf register
1314    allocation order and not end up with a leaf function.  We will
1315    not get suboptimal register allocation in that case because by
1316    definition of being potentially leaf, there were no function
1317    calls.  Therefore, allocation order within the local register
1318    window is not critical like it is when we do have function calls.  */
1319
1320 #define REG_LEAF_ALLOC_ORDER \
1321 { 1, 2, 3, 4, 5, 6, 7,                  /* %g1-%g7 */   \
1322   29, 28, 27, 26, 25, 24,               /* %i5-%i0 */   \
1323   15,                                   /* %o7 */       \
1324   13, 12, 11, 10, 9, 8,                 /* %o5-%o0 */   \
1325   16, 17, 18, 19, 20, 21, 22, 23,       /* %l0-%l7 */   \
1326   40, 41, 42, 43, 44, 45, 46, 47,       /* %f8-%f15 */  \
1327   48, 49, 50, 51, 52, 53, 54, 55,       /* %f16-%f23 */ \
1328   56, 57, 58, 59, 60, 61, 62, 63,       /* %f24-%f31 */ \
1329   64, 65, 66, 67, 68, 69, 70, 71,       /* %f32-%f39 */ \
1330   72, 73, 74, 75, 76, 77, 78, 79,       /* %f40-%f47 */ \
1331   80, 81, 82, 83, 84, 85, 86, 87,       /* %f48-%f55 */ \
1332   88, 89, 90, 91, 92, 93, 94, 95,       /* %f56-%f63 */ \
1333   39, 38, 37, 36, 35, 34, 33, 32,       /* %f7-%f0 */   \
1334   96, 97, 98, 99,                       /* %fcc0-3 */   \
1335   100, 0, 14, 30, 31, 101}              /* %icc, %g0, %o6, %i6, %i7, %sfp */
1336
1337 #define ORDER_REGS_FOR_LOCAL_ALLOC order_regs_for_local_alloc ()
1338
1339 extern char sparc_leaf_regs[];
1340 #define LEAF_REGISTERS sparc_leaf_regs
1341
1342 extern char leaf_reg_remap[];
1343 #define LEAF_REG_REMAP(REGNO) (leaf_reg_remap[REGNO])
1344
1345 /* The class value for index registers, and the one for base regs.  */
1346 #define INDEX_REG_CLASS GENERAL_REGS
1347 #define BASE_REG_CLASS GENERAL_REGS
1348
1349 /* Local macro to handle the two v9 classes of FP regs.  */
1350 #define FP_REG_CLASS_P(CLASS) ((CLASS) == FP_REGS || (CLASS) == EXTRA_FP_REGS)
1351
1352 /* Get reg_class from a letter such as appears in the machine description.
1353    In the not-v9 case, coerce v9's 'e' class to 'f', so we can use 'e' in the
1354    .md file for v8 and v9.
1355    'd' and 'b' are used for single and double precision VIS operations,
1356    if TARGET_VIS.
1357    'h' is used for V8+ 64 bit global and out registers.  */
1358
1359 #define REG_CLASS_FROM_LETTER(C)                \
1360 (TARGET_V9                                      \
1361  ? ((C) == 'f' ? FP_REGS                        \
1362     : (C) == 'e' ? EXTRA_FP_REGS                \
1363     : (C) == 'c' ? FPCC_REGS                    \
1364     : ((C) == 'd' && TARGET_VIS) ? FP_REGS\
1365     : ((C) == 'b' && TARGET_VIS) ? EXTRA_FP_REGS\
1366     : ((C) == 'h' && TARGET_V8PLUS) ? I64_REGS\
1367     : NO_REGS)                                  \
1368  : ((C) == 'f' ? FP_REGS                        \
1369     : (C) == 'e' ? FP_REGS                      \
1370     : (C) == 'c' ? FPCC_REGS                    \
1371     : NO_REGS))
1372
1373 /* The letters I, J, K, L and M in a register constraint string
1374    can be used to stand for particular ranges of immediate operands.
1375    This macro defines what the ranges are.
1376    C is the letter, and VALUE is a constant value.
1377    Return 1 if VALUE is in the range specified by C.
1378
1379    `I' is used for the range of constants an insn can actually contain.
1380    `J' is used for the range which is just zero (since that is R0).
1381    `K' is used for constants which can be loaded with a single sethi insn.
1382    `L' is used for the range of constants supported by the movcc insns.
1383    `M' is used for the range of constants supported by the movrcc insns.
1384    `N' is like K, but for constants wider than 32 bits.
1385    `O' is used for the range which is just 4096.  */
1386
1387 #define SPARC_SIMM10_P(X) ((unsigned HOST_WIDE_INT) (X) + 0x200 < 0x400)
1388 #define SPARC_SIMM11_P(X) ((unsigned HOST_WIDE_INT) (X) + 0x400 < 0x800)
1389 #define SPARC_SIMM13_P(X) ((unsigned HOST_WIDE_INT) (X) + 0x1000 < 0x2000)
1390 /* 10 and 11 bit immediates are only used for a few specific insns.
1391    SMALL_INT is used throughout the port so we continue to use it.  */
1392 #define SMALL_INT(X) (SPARC_SIMM13_P (INTVAL (X)))
1393 /* 13 bit immediate, considering only the low 32 bits */
1394 #define SMALL_INT32(X) (SPARC_SIMM13_P (trunc_int_for_mode \
1395                                         (INTVAL (X), SImode)))
1396 #define SPARC_SETHI_P(X) \
1397   (((unsigned HOST_WIDE_INT) (X) \
1398     & ((unsigned HOST_WIDE_INT) 0x3ff - GET_MODE_MASK (SImode) - 1)) == 0)
1399 #define SPARC_SETHI32_P(X) \
1400   (SPARC_SETHI_P ((unsigned HOST_WIDE_INT) (X) & GET_MODE_MASK (SImode)))
1401
1402 #define CONST_OK_FOR_LETTER_P(VALUE, C)  \
1403   ((C) == 'I' ? SPARC_SIMM13_P (VALUE)                  \
1404    : (C) == 'J' ? (VALUE) == 0                          \
1405    : (C) == 'K' ? SPARC_SETHI32_P (VALUE)               \
1406    : (C) == 'L' ? SPARC_SIMM11_P (VALUE)                \
1407    : (C) == 'M' ? SPARC_SIMM10_P (VALUE)                \
1408    : (C) == 'N' ? SPARC_SETHI_P (VALUE)                 \
1409    : (C) == 'O' ? (VALUE) == 4096                       \
1410    : 0)
1411
1412 /* Similar, but for floating constants, and defining letters G and H.
1413    Here VALUE is the CONST_DOUBLE rtx itself.  */
1414
1415 #define CONST_DOUBLE_OK_FOR_LETTER_P(VALUE, C)  \
1416   ((C) == 'G' ? fp_zero_operand (VALUE, GET_MODE (VALUE))       \
1417    : (C) == 'H' ? arith_double_operand (VALUE, DImode)          \
1418    : (C) == 'O' ? arith_double_4096_operand (VALUE, DImode)     \
1419    : 0)
1420
1421 /* Given an rtx X being reloaded into a reg required to be
1422    in class CLASS, return the class of reg to actually use.
1423    In general this is just CLASS; but on some machines
1424    in some cases it is preferable to use a more restrictive class.  */
1425 /* - We can't load constants into FP registers.
1426    - We can't load FP constants into integer registers when soft-float,
1427      because there is no soft-float pattern with a r/F constraint.
1428    - We can't load FP constants into integer registers for TFmode unless
1429      it is 0.0L, because there is no movtf pattern with a r/F constraint.
1430    - Try and reload integer constants (symbolic or otherwise) back into
1431      registers directly, rather than having them dumped to memory.  */
1432
1433 #define PREFERRED_RELOAD_CLASS(X,CLASS)                 \
1434   (CONSTANT_P (X)                                       \
1435    ? ((FP_REG_CLASS_P (CLASS)                           \
1436        || (CLASS) == GENERAL_OR_FP_REGS                 \
1437        || (CLASS) == GENERAL_OR_EXTRA_FP_REGS           \
1438        || (GET_MODE_CLASS (GET_MODE (X)) == MODE_FLOAT  \
1439            && ! TARGET_FPU)                             \
1440        || (GET_MODE (X) == TFmode                       \
1441            && ! fp_zero_operand (X, TFmode)))           \
1442       ? NO_REGS                                         \
1443       : (!FP_REG_CLASS_P (CLASS)                        \
1444          && GET_MODE_CLASS (GET_MODE (X)) == MODE_INT)  \
1445       ? GENERAL_REGS                                    \
1446       : (CLASS))                                        \
1447    : (CLASS))
1448
1449 /* Return the register class of a scratch register needed to load IN into
1450    a register of class CLASS in MODE.
1451
1452    We need a temporary when loading/storing a HImode/QImode value
1453    between memory and the FPU registers.  This can happen when combine puts
1454    a paradoxical subreg in a float/fix conversion insn.
1455
1456    We need a temporary when loading/storing a DFmode value between
1457    unaligned memory and the upper FPU registers.  */
1458
1459 #define SECONDARY_INPUT_RELOAD_CLASS(CLASS, MODE, IN)           \
1460   ((FP_REG_CLASS_P (CLASS)                                      \
1461     && ((MODE) == HImode || (MODE) == QImode)                   \
1462     && (GET_CODE (IN) == MEM                                    \
1463         || ((GET_CODE (IN) == REG || GET_CODE (IN) == SUBREG)   \
1464             && true_regnum (IN) == -1)))                        \
1465    ? GENERAL_REGS                                               \
1466    : ((CLASS) == EXTRA_FP_REGS && (MODE) == DFmode              \
1467       && GET_CODE (IN) == MEM && TARGET_ARCH32                  \
1468       && ! mem_min_alignment ((IN), 8))                         \
1469      ? FP_REGS                                                  \
1470      : (((TARGET_CM_MEDANY                                      \
1471           && symbolic_operand ((IN), (MODE)))                   \
1472          || (TARGET_CM_EMBMEDANY                                \
1473              && text_segment_operand ((IN), (MODE))))           \
1474         && !flag_pic)                                           \
1475        ? GENERAL_REGS                                           \
1476        : NO_REGS)
1477
1478 #define SECONDARY_OUTPUT_RELOAD_CLASS(CLASS, MODE, IN)          \
1479   ((FP_REG_CLASS_P (CLASS)                                      \
1480      && ((MODE) == HImode || (MODE) == QImode)                  \
1481      && (GET_CODE (IN) == MEM                                   \
1482          || ((GET_CODE (IN) == REG || GET_CODE (IN) == SUBREG)  \
1483              && true_regnum (IN) == -1)))                       \
1484    ? GENERAL_REGS                                               \
1485    : ((CLASS) == EXTRA_FP_REGS && (MODE) == DFmode              \
1486       && GET_CODE (IN) == MEM && TARGET_ARCH32                  \
1487       && ! mem_min_alignment ((IN), 8))                         \
1488      ? FP_REGS                                                  \
1489      : (((TARGET_CM_MEDANY                                      \
1490           && symbolic_operand ((IN), (MODE)))                   \
1491          || (TARGET_CM_EMBMEDANY                                \
1492              && text_segment_operand ((IN), (MODE))))           \
1493         && !flag_pic)                                           \
1494        ? GENERAL_REGS                                           \
1495        : NO_REGS)
1496
1497 /* On SPARC it is not possible to directly move data between
1498    GENERAL_REGS and FP_REGS.  */
1499 #define SECONDARY_MEMORY_NEEDED(CLASS1, CLASS2, MODE) \
1500   (FP_REG_CLASS_P (CLASS1) != FP_REG_CLASS_P (CLASS2))
1501
1502 /* Return the stack location to use for secondary memory needed reloads.
1503    We want to use the reserved location just below the frame pointer.
1504    However, we must ensure that there is a frame, so use assign_stack_local
1505    if the frame size is zero.  */
1506 #define SECONDARY_MEMORY_NEEDED_RTX(MODE) \
1507   (get_frame_size () == 0                                               \
1508    ? assign_stack_local (MODE, GET_MODE_SIZE (MODE), 0)                 \
1509    : gen_rtx_MEM (MODE, plus_constant (frame_pointer_rtx,               \
1510                                        STARTING_FRAME_OFFSET)))
1511
1512 /* Get_secondary_mem widens its argument to BITS_PER_WORD which loses on v9
1513    because the movsi and movsf patterns don't handle r/f moves.
1514    For v8 we copy the default definition.  */
1515 #define SECONDARY_MEMORY_NEEDED_MODE(MODE) \
1516   (TARGET_ARCH64                                                \
1517    ? (GET_MODE_BITSIZE (MODE) < 32                              \
1518       ? mode_for_size (32, GET_MODE_CLASS (MODE), 0)            \
1519       : MODE)                                                   \
1520    : (GET_MODE_BITSIZE (MODE) < BITS_PER_WORD                   \
1521       ? mode_for_size (BITS_PER_WORD, GET_MODE_CLASS (MODE), 0) \
1522       : MODE))
1523
1524 /* Return the maximum number of consecutive registers
1525    needed to represent mode MODE in a register of class CLASS.  */
1526 /* On SPARC, this is the size of MODE in words.  */
1527 #define CLASS_MAX_NREGS(CLASS, MODE)    \
1528   (FP_REG_CLASS_P (CLASS) ? (GET_MODE_SIZE (MODE) + 3) / 4 \
1529    : (GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD)
1530 \f
1531 /* Stack layout; function entry, exit and calling.  */
1532
1533 /* Define the number of register that can hold parameters.
1534    This macro is only used in other macro definitions below and in sparc.c.
1535    MODE is the mode of the argument.
1536    !v9: All args are passed in %o0-%o5.
1537    v9: %o0-%o5 and %f0-%f31 are cumulatively used to pass values.
1538    See the description in sparc.c.  */
1539 #define NPARM_REGS(MODE) \
1540 (TARGET_ARCH64 \
1541  ? (GET_MODE_CLASS (MODE) == MODE_FLOAT ? 32 : 6) \
1542  : 6)
1543
1544 /* Define this if pushing a word on the stack
1545    makes the stack pointer a smaller address.  */
1546 #define STACK_GROWS_DOWNWARD
1547
1548 /* Define this if the nominal address of the stack frame
1549    is at the high-address end of the local variables;
1550    that is, each additional local variable allocated
1551    goes at a more negative offset in the frame.  */
1552 #define FRAME_GROWS_DOWNWARD
1553
1554 /* Offset within stack frame to start allocating local variables at.
1555    If FRAME_GROWS_DOWNWARD, this is the offset to the END of the
1556    first local allocated.  Otherwise, it is the offset to the BEGINNING
1557    of the first local allocated.  */
1558 /* This allows space for one TFmode floating point value.  */
1559 #define STARTING_FRAME_OFFSET \
1560   (TARGET_ARCH64 ? -16 \
1561    : (-SPARC_STACK_ALIGN (LONG_DOUBLE_TYPE_SIZE / BITS_PER_UNIT)))
1562
1563 /* If we generate an insn to push BYTES bytes,
1564    this says how many the stack pointer really advances by.
1565    On SPARC, don't define this because there are no push insns.  */
1566 /*  #define PUSH_ROUNDING(BYTES) */
1567
1568 /* Offset of first parameter from the argument pointer register value.
1569    !v9: This is 64 for the ins and locals, plus 4 for the struct-return reg
1570    even if this function isn't going to use it.
1571    v9: This is 128 for the ins and locals.  */
1572 #define FIRST_PARM_OFFSET(FNDECL) \
1573   (TARGET_ARCH64 ? 16 * UNITS_PER_WORD : STRUCT_VALUE_OFFSET + UNITS_PER_WORD)
1574
1575 /* Offset from the argument pointer register value to the CFA.
1576    This is different from FIRST_PARM_OFFSET because the register window
1577    comes between the CFA and the arguments.  */
1578 #define ARG_POINTER_CFA_OFFSET(FNDECL)  0
1579
1580 /* When a parameter is passed in a register, stack space is still
1581    allocated for it.
1582    !v9: All 6 possible integer registers have backing store allocated.
1583    v9: Only space for the arguments passed is allocated.  */
1584 /* ??? Ideally, we'd use zero here (as the minimum), but zero has special
1585    meaning to the backend.  Further, we need to be able to detect if a
1586    varargs/unprototyped function is called, as they may want to spill more
1587    registers than we've provided space.  Ugly, ugly.  So for now we retain
1588    all 6 slots even for v9.  */
1589 #define REG_PARM_STACK_SPACE(DECL) (6 * UNITS_PER_WORD)
1590
1591 /* Definitions for register elimination.  */
1592 /* ??? In TARGET_FLAT mode we needn't have a hard frame pointer.  */
1593
1594 #define ELIMINABLE_REGS \
1595   {{ FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM}, \
1596    { FRAME_POINTER_REGNUM, HARD_FRAME_POINTER_REGNUM} }
1597
1598 /* The way this is structured, we can't eliminate SFP in favor of SP
1599    if the frame pointer is required: we want to use the SFP->HFP elimination
1600    in that case.  But the test in update_eliminables doesn't know we are
1601    assuming below that we only do the former elimination.  */
1602 #define CAN_ELIMINATE(FROM, TO) \
1603   ((TO) == HARD_FRAME_POINTER_REGNUM || !FRAME_POINTER_REQUIRED)
1604
1605 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET) \
1606   do {                                                          \
1607     (OFFSET) = 0;                                               \
1608     if ((TO) == STACK_POINTER_REGNUM)                           \
1609       {                                                         \
1610         /* Note, we always pretend that this is a leaf function \
1611            because if it's not, there's no point in trying to   \
1612            eliminate the frame pointer.  If it is a leaf        \
1613            function, we guessed right!  */                      \
1614         if (TARGET_FLAT)                                        \
1615           (OFFSET) =                                            \
1616             sparc_flat_compute_frame_size (get_frame_size ());  \
1617         else                                                    \
1618           (OFFSET) = compute_frame_size (get_frame_size (), 1); \
1619       }                                                         \
1620     (OFFSET) += SPARC_STACK_BIAS;                               \
1621   } while (0)
1622
1623 /* Keep the stack pointer constant throughout the function.
1624    This is both an optimization and a necessity: longjmp
1625    doesn't behave itself when the stack pointer moves within
1626    the function!  */
1627 #define ACCUMULATE_OUTGOING_ARGS 1
1628
1629 /* Value is the number of bytes of arguments automatically
1630    popped when returning from a subroutine call.
1631    FUNDECL is the declaration node of the function (as a tree),
1632    FUNTYPE is the data type of the function (as a tree),
1633    or for a library call it is an identifier node for the subroutine name.
1634    SIZE is the number of bytes of arguments passed on the stack.  */
1635
1636 #define RETURN_POPS_ARGS(FUNDECL,FUNTYPE,SIZE) 0
1637
1638 /* Some subroutine macros specific to this machine.
1639    When !TARGET_FPU, put float return values in the general registers,
1640    since we don't have any fp registers.  */
1641 #define BASE_RETURN_VALUE_REG(MODE)                                     \
1642   (TARGET_ARCH64                                                        \
1643    ? (TARGET_FPU && FLOAT_MODE_P (MODE) ? 32 : 8)                       \
1644    : (((MODE) == SFmode || (MODE) == DFmode) && TARGET_FPU ? 32 : 8))
1645
1646 #define BASE_OUTGOING_VALUE_REG(MODE)                           \
1647   (TARGET_ARCH64                                                \
1648    ? (TARGET_FPU && FLOAT_MODE_P (MODE) ? 32                    \
1649       : TARGET_FLAT ? 8 : 24)                                   \
1650    : (((MODE) == SFmode || (MODE) == DFmode) && TARGET_FPU ? 32 \
1651       : (TARGET_FLAT ? 8 : 24)))
1652
1653 #define BASE_PASSING_ARG_REG(MODE)                              \
1654   (TARGET_ARCH64                                                \
1655    ? (TARGET_FPU && FLOAT_MODE_P (MODE) ? 32 : 8)               \
1656    : 8)
1657
1658 /* ??? FIXME -- seems wrong for v9 structure passing...  */
1659 #define BASE_INCOMING_ARG_REG(MODE)                             \
1660   (TARGET_ARCH64                                                \
1661    ? (TARGET_FPU && FLOAT_MODE_P (MODE) ? 32                    \
1662       : TARGET_FLAT ? 8 : 24)                                   \
1663    : (TARGET_FLAT ? 8 : 24))
1664
1665 /* Define this macro if the target machine has "register windows".  This
1666    C expression returns the register number as seen by the called function
1667    corresponding to register number OUT as seen by the calling function.
1668    Return OUT if register number OUT is not an outbound register.  */
1669
1670 #define INCOMING_REGNO(OUT) \
1671  ((TARGET_FLAT || (OUT) < 8 || (OUT) > 15) ? (OUT) : (OUT) + 16)
1672
1673 /* Define this macro if the target machine has "register windows".  This
1674    C expression returns the register number as seen by the calling function
1675    corresponding to register number IN as seen by the called function.
1676    Return IN if register number IN is not an inbound register.  */
1677
1678 #define OUTGOING_REGNO(IN) \
1679  ((TARGET_FLAT || (IN) < 24 || (IN) > 31) ? (IN) : (IN) - 16)
1680
1681 /* Define this macro if the target machine has register windows.  This
1682    C expression returns true if the register is call-saved but is in the
1683    register window.  */
1684
1685 #define LOCAL_REGNO(REGNO) \
1686   (TARGET_FLAT ? 0 : (REGNO) >= 16 && (REGNO) <= 31)
1687
1688 /* Define how to find the value returned by a function.
1689    VALTYPE is the data type of the value (as a tree).
1690    If the precise function being called is known, FUNC is its FUNCTION_DECL;
1691    otherwise, FUNC is 0.  */
1692
1693 /* On SPARC the value is found in the first "output" register.  */
1694
1695 #define FUNCTION_VALUE(VALTYPE, FUNC) \
1696   function_value ((VALTYPE), TYPE_MODE (VALTYPE), 1)
1697
1698 /* But the called function leaves it in the first "input" register.  */
1699
1700 #define FUNCTION_OUTGOING_VALUE(VALTYPE, FUNC) \
1701   function_value ((VALTYPE), TYPE_MODE (VALTYPE), 0)
1702
1703 /* Define how to find the value returned by a library function
1704    assuming the value has mode MODE.  */
1705
1706 #define LIBCALL_VALUE(MODE) \
1707   function_value (NULL_TREE, (MODE), 1)
1708
1709 /* 1 if N is a possible register number for a function value
1710    as seen by the caller.
1711    On SPARC, the first "output" reg is used for integer values,
1712    and the first floating point register is used for floating point values.  */
1713
1714 #define FUNCTION_VALUE_REGNO_P(N) ((N) == 8 || (N) == 32)
1715
1716 /* Define the size of space to allocate for the return value of an
1717    untyped_call.  */
1718
1719 #define APPLY_RESULT_SIZE 16
1720
1721 /* 1 if N is a possible register number for function argument passing.
1722    On SPARC, these are the "output" registers.  v9 also uses %f0-%f31.  */
1723
1724 #define FUNCTION_ARG_REGNO_P(N) \
1725 (TARGET_ARCH64 \
1726  ? (((N) >= 8 && (N) <= 13) || ((N) >= 32 && (N) <= 63)) \
1727  : ((N) >= 8 && (N) <= 13))
1728 \f
1729 /* Define a data type for recording info about an argument list
1730    during the scan of that argument list.  This data type should
1731    hold all necessary information about the function itself
1732    and about the args processed so far, enough to enable macros
1733    such as FUNCTION_ARG to determine where the next arg should go.
1734
1735    On SPARC (!v9), this is a single integer, which is a number of words
1736    of arguments scanned so far (including the invisible argument,
1737    if any, which holds the structure-value-address).
1738    Thus 7 or more means all following args should go on the stack.
1739
1740    For v9, we also need to know whether a prototype is present.  */
1741
1742 struct sparc_args {
1743   int words;       /* number of words passed so far */
1744   int prototype_p; /* nonzero if a prototype is present */
1745   int libcall_p;   /* nonzero if a library call */
1746 };
1747 #define CUMULATIVE_ARGS struct sparc_args
1748
1749 /* Initialize a variable CUM of type CUMULATIVE_ARGS
1750    for a call to a function whose data type is FNTYPE.
1751    For a library call, FNTYPE is 0.  */
1752
1753 #define INIT_CUMULATIVE_ARGS(CUM, FNTYPE, LIBNAME, FNDECL) \
1754 init_cumulative_args (& (CUM), (FNTYPE), (LIBNAME), (FNDECL));
1755
1756 /* Update the data in CUM to advance over an argument
1757    of mode MODE and data type TYPE.
1758    TYPE is null for libcalls where that information may not be available.  */
1759
1760 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED) \
1761 function_arg_advance (& (CUM), (MODE), (TYPE), (NAMED))
1762
1763 /* Nonzero if we do not know how to pass TYPE solely in registers.  */
1764
1765 #define MUST_PASS_IN_STACK(MODE,TYPE)                   \
1766   ((TYPE) != 0                                          \
1767    && (TREE_CODE (TYPE_SIZE (TYPE)) != INTEGER_CST      \
1768        || TREE_ADDRESSABLE (TYPE)))
1769
1770 /* Determine where to put an argument to a function.
1771    Value is zero to push the argument on the stack,
1772    or a hard register in which to store the argument.
1773
1774    MODE is the argument's machine mode.
1775    TYPE is the data type of the argument (as a tree).
1776     This is null for libcalls where that information may
1777     not be available.
1778    CUM is a variable of type CUMULATIVE_ARGS which gives info about
1779     the preceding args and about the function being called.
1780    NAMED is nonzero if this argument is a named parameter
1781     (otherwise it is an extra parameter matching an ellipsis).  */
1782
1783 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED) \
1784 function_arg (& (CUM), (MODE), (TYPE), (NAMED), 0)
1785
1786 /* Define where a function finds its arguments.
1787    This is different from FUNCTION_ARG because of register windows.  */
1788
1789 #define FUNCTION_INCOMING_ARG(CUM, MODE, TYPE, NAMED) \
1790 function_arg (& (CUM), (MODE), (TYPE), (NAMED), 1)
1791
1792 /* For an arg passed partly in registers and partly in memory,
1793    this is the number of registers used.
1794    For args passed entirely in registers or entirely in memory, zero.  */
1795
1796 #define FUNCTION_ARG_PARTIAL_NREGS(CUM, MODE, TYPE, NAMED) \
1797 function_arg_partial_nregs (& (CUM), (MODE), (TYPE), (NAMED))
1798
1799 /* A C expression that indicates when an argument must be passed by reference.
1800    If nonzero for an argument, a copy of that argument is made in memory and a
1801    pointer to the argument is passed instead of the argument itself.
1802    The pointer is passed in whatever way is appropriate for passing a pointer
1803    to that type.  */
1804
1805 #define FUNCTION_ARG_PASS_BY_REFERENCE(CUM, MODE, TYPE, NAMED) \
1806 function_arg_pass_by_reference (& (CUM), (MODE), (TYPE), (NAMED))
1807
1808 /* If defined, a C expression which determines whether, and in which direction,
1809    to pad out an argument with extra space.  The value should be of type
1810    `enum direction': either `upward' to pad above the argument,
1811    `downward' to pad below, or `none' to inhibit padding.  */
1812
1813 #define FUNCTION_ARG_PADDING(MODE, TYPE) \
1814 function_arg_padding ((MODE), (TYPE))
1815
1816 /* If defined, a C expression that gives the alignment boundary, in bits,
1817    of an argument with the specified mode and type.  If it is not defined,
1818    PARM_BOUNDARY is used for all arguments.
1819    For sparc64, objects requiring 16 byte alignment are passed that way.  */
1820
1821 #define FUNCTION_ARG_BOUNDARY(MODE, TYPE) \
1822 ((TARGET_ARCH64                                 \
1823   && (GET_MODE_ALIGNMENT (MODE) == 128          \
1824       || ((TYPE) && TYPE_ALIGN (TYPE) == 128))) \
1825  ? 128 : PARM_BOUNDARY)
1826 \f
1827 /* Define the information needed to generate branch and scc insns.  This is
1828    stored from the compare operation.  Note that we can't use "rtx" here
1829    since it hasn't been defined!  */
1830
1831 extern GTY(()) rtx sparc_compare_op0;
1832 extern GTY(()) rtx sparc_compare_op1;
1833
1834 \f
1835 /* Generate the special assembly code needed to tell the assembler whatever
1836    it might need to know about the return value of a function.
1837
1838    For SPARC assemblers, we need to output a .proc pseudo-op which conveys
1839    information to the assembler relating to peephole optimization (done in
1840    the assembler).  */
1841
1842 #define ASM_DECLARE_RESULT(FILE, RESULT) \
1843   fprintf ((FILE), "\t.proc\t0%lo\n", sparc_type_code (TREE_TYPE (RESULT)))
1844
1845 /* Output the special assembly code needed to tell the assembler some
1846    register is used as global register variable.
1847
1848    SPARC 64bit psABI declares registers %g2 and %g3 as application
1849    registers and %g6 and %g7 as OS registers.  Any object using them
1850    should declare (for %g2/%g3 has to, for %g6/%g7 can) that it uses them
1851    and how they are used (scratch or some global variable).
1852    Linker will then refuse to link together objects which use those
1853    registers incompatibly.
1854
1855    Unless the registers are used for scratch, two different global
1856    registers cannot be declared to the same name, so in the unlikely
1857    case of a global register variable occupying more than one register
1858    we prefix the second and following registers with .gnu.part1. etc.  */
1859
1860 extern char sparc_hard_reg_printed[8];
1861
1862 #ifdef HAVE_AS_REGISTER_PSEUDO_OP
1863 #define ASM_DECLARE_REGISTER_GLOBAL(FILE, DECL, REGNO, NAME)            \
1864 do {                                                                    \
1865   if (TARGET_ARCH64)                                                    \
1866     {                                                                   \
1867       int end = HARD_REGNO_NREGS ((REGNO), DECL_MODE (decl)) + (REGNO); \
1868       int reg;                                                          \
1869       for (reg = (REGNO); reg < 8 && reg < end; reg++)                  \
1870         if ((reg & ~1) == 2 || (reg & ~1) == 6)                         \
1871           {                                                             \
1872             if (reg == (REGNO))                                         \
1873               fprintf ((FILE), "\t.register\t%%g%d, %s\n", reg, (NAME)); \
1874             else                                                        \
1875               fprintf ((FILE), "\t.register\t%%g%d, .gnu.part%d.%s\n",  \
1876                        reg, reg - (REGNO), (NAME));                     \
1877             sparc_hard_reg_printed[reg] = 1;                            \
1878           }                                                             \
1879     }                                                                   \
1880 } while (0)
1881 #endif
1882
1883 \f
1884 /* Emit rtl for profiling.  */
1885 #define PROFILE_HOOK(LABEL)   sparc_profile_hook (LABEL)
1886
1887 /* All the work done in PROFILE_HOOK, but still required.  */
1888 #define FUNCTION_PROFILER(FILE, LABELNO) do { } while (0)
1889
1890 /* Set the name of the mcount function for the system.  */
1891 #define MCOUNT_FUNCTION "*mcount"
1892 \f
1893 /* EXIT_IGNORE_STACK should be nonzero if, when returning from a function,
1894    the stack pointer does not matter.  The value is tested only in
1895    functions that have frame pointers.
1896    No definition is equivalent to always zero.  */
1897
1898 #define EXIT_IGNORE_STACK       \
1899  (get_frame_size () != 0        \
1900   || current_function_calls_alloca || current_function_outgoing_args_size)
1901
1902 #define DELAY_SLOTS_FOR_EPILOGUE \
1903   (TARGET_FLAT ? sparc_flat_epilogue_delay_slots () : 1)
1904 #define ELIGIBLE_FOR_EPILOGUE_DELAY(trial, slots_filled) \
1905   (TARGET_FLAT ? sparc_flat_eligible_for_epilogue_delay (trial, slots_filled) \
1906    : eligible_for_epilogue_delay (trial, slots_filled))
1907
1908 /* Define registers used by the epilogue and return instruction.  */
1909 #define EPILOGUE_USES(REGNO) \
1910   (!TARGET_FLAT && REGNO == 31)
1911 \f
1912 /* Length in units of the trampoline for entering a nested function.  */
1913
1914 #define TRAMPOLINE_SIZE (TARGET_ARCH64 ? 32 : 16)
1915
1916 #define TRAMPOLINE_ALIGNMENT 128 /* 16 bytes */
1917
1918 /* Emit RTL insns to initialize the variable parts of a trampoline.
1919    FNADDR is an RTX for the address of the function's pure code.
1920    CXT is an RTX for the static chain value for the function.  */
1921
1922 #define INITIALIZE_TRAMPOLINE(TRAMP, FNADDR, CXT) \
1923     if (TARGET_ARCH64)                                          \
1924       sparc64_initialize_trampoline (TRAMP, FNADDR, CXT);       \
1925     else                                                        \
1926       sparc_initialize_trampoline (TRAMP, FNADDR, CXT)
1927 \f
1928 /* Generate necessary RTL for __builtin_saveregs().  */
1929
1930 #define EXPAND_BUILTIN_SAVEREGS() sparc_builtin_saveregs ()
1931
1932 /* Implement `va_start' for varargs and stdarg.  */
1933 #define EXPAND_BUILTIN_VA_START(valist, nextarg) \
1934   sparc_va_start (valist, nextarg)
1935
1936 /* Implement `va_arg'.  */
1937 #define EXPAND_BUILTIN_VA_ARG(valist, type) \
1938   sparc_va_arg (valist, type)
1939
1940 /* Define this macro if the location where a function argument is passed
1941    depends on whether or not it is a named argument.
1942
1943    This macro controls how the NAMED argument to FUNCTION_ARG
1944    is set for varargs and stdarg functions.  With this macro defined,
1945    the NAMED argument is always true for named arguments, and false for
1946    unnamed arguments.  If this is not defined, but SETUP_INCOMING_VARARGS
1947    is defined, then all arguments are treated as named.  Otherwise, all named
1948    arguments except the last are treated as named.
1949    For the v9 we want NAMED to mean what it says it means.  */
1950
1951 #define STRICT_ARGUMENT_NAMING TARGET_V9
1952
1953 /* Generate RTL to flush the register windows so as to make arbitrary frames
1954    available.  */
1955 #define SETUP_FRAME_ADDRESSES()         \
1956   emit_insn (gen_flush_register_windows ())
1957
1958 /* Given an rtx for the address of a frame,
1959    return an rtx for the address of the word in the frame
1960    that holds the dynamic chain--the previous frame's address.
1961    ??? -mflat support? */
1962 #define DYNAMIC_CHAIN_ADDRESS(frame)    \
1963   plus_constant (frame, 14 * UNITS_PER_WORD + SPARC_STACK_BIAS)
1964
1965 /* The return address isn't on the stack, it is in a register, so we can't
1966    access it from the current frame pointer.  We can access it from the
1967    previous frame pointer though by reading a value from the register window
1968    save area.  */
1969 #define RETURN_ADDR_IN_PREVIOUS_FRAME
1970
1971 /* This is the offset of the return address to the true next instruction to be
1972    executed for the current function.  */
1973 #define RETURN_ADDR_OFFSET \
1974   (8 + 4 * (! TARGET_ARCH64 && current_function_returns_struct))
1975
1976 /* The current return address is in %i7.  The return address of anything
1977    farther back is in the register window save area at [%fp+60].  */
1978 /* ??? This ignores the fact that the actual return address is +8 for normal
1979    returns, and +12 for structure returns.  */
1980 #define RETURN_ADDR_RTX(count, frame)           \
1981   ((count == -1)                                \
1982    ? gen_rtx_REG (Pmode, 31)                    \
1983    : gen_rtx_MEM (Pmode,                        \
1984                   memory_address (Pmode, plus_constant (frame, \
1985                                                         15 * UNITS_PER_WORD \
1986                                                         + SPARC_STACK_BIAS))))
1987
1988 /* Before the prologue, the return address is %o7 + 8.  OK, sometimes it's
1989    +12, but always using +8 is close enough for frame unwind purposes.
1990    Actually, just using %o7 is close enough for unwinding, but %o7+8
1991    is something you can return to.  */
1992 #define INCOMING_RETURN_ADDR_RTX \
1993   plus_constant (gen_rtx_REG (word_mode, 15), 8)
1994 #define DWARF_FRAME_RETURN_COLUMN       DWARF_FRAME_REGNUM (15)
1995
1996 /* The offset from the incoming value of %sp to the top of the stack frame
1997    for the current function.  On sparc64, we have to account for the stack
1998    bias if present.  */
1999 #define INCOMING_FRAME_SP_OFFSET SPARC_STACK_BIAS
2000
2001 /* Describe how we implement __builtin_eh_return.  */
2002 #define EH_RETURN_DATA_REGNO(N) ((N) < 4 ? (N) + 24 : INVALID_REGNUM)
2003 #define EH_RETURN_STACKADJ_RTX  gen_rtx_REG (Pmode, 1)  /* %g1 */
2004 #define EH_RETURN_HANDLER_RTX   gen_rtx_REG (Pmode, 31) /* %i7 */
2005
2006 /* Select a format to encode pointers in exception handling data.  CODE
2007    is 0 for data, 1 for code labels, 2 for function pointers.  GLOBAL is
2008    true if the symbol may be affected by dynamic relocations.
2009
2010    If assembler and linker properly support .uaword %r_disp32(foo),
2011    then use PC relative 32-bit relocations instead of absolute relocs
2012    for shared libraries.  On sparc64, use pc relative 32-bit relocs even
2013    for binaries, to save memory.
2014
2015    binutils 2.12 would emit a R_SPARC_DISP32 dynamic relocation if the
2016    symbol %r_disp32() is against was not local, but .hidden.  In that
2017    case, we have to use DW_EH_PE_absptr for pic personality.  */
2018 #ifdef HAVE_AS_SPARC_UA_PCREL
2019 #ifdef HAVE_AS_SPARC_UA_PCREL_HIDDEN
2020 #define ASM_PREFERRED_EH_DATA_FORMAT(CODE,GLOBAL)                       \
2021   (flag_pic                                                             \
2022    ? (GLOBAL ? DW_EH_PE_indirect : 0) | DW_EH_PE_pcrel | DW_EH_PE_sdata4\
2023    : ((TARGET_ARCH64 && ! GLOBAL)                                       \
2024       ? (DW_EH_PE_pcrel | DW_EH_PE_sdata4)                              \
2025       : DW_EH_PE_absptr))
2026 #else
2027 #define ASM_PREFERRED_EH_DATA_FORMAT(CODE,GLOBAL)                       \
2028   (flag_pic                                                             \
2029    ? (GLOBAL ? DW_EH_PE_absptr : (DW_EH_PE_pcrel | DW_EH_PE_sdata4))    \
2030    : ((TARGET_ARCH64 && ! GLOBAL)                                       \
2031       ? (DW_EH_PE_pcrel | DW_EH_PE_sdata4)                              \
2032       : DW_EH_PE_absptr))
2033 #endif
2034
2035 /* Emit a PC-relative relocation.  */
2036 #define ASM_OUTPUT_DWARF_PCREL(FILE, SIZE, LABEL)       \
2037   do {                                                  \
2038     fputs (integer_asm_op (SIZE, FALSE), FILE);         \
2039     fprintf (FILE, "%%r_disp%d(", SIZE * 8);            \
2040     assemble_name (FILE, LABEL);                        \
2041     fputc (')', FILE);                                  \
2042   } while (0)
2043 #endif
2044 \f
2045 /* Addressing modes, and classification of registers for them.  */
2046
2047 /* Macros to check register numbers against specific register classes.  */
2048
2049 /* These assume that REGNO is a hard or pseudo reg number.
2050    They give nonzero only if REGNO is a hard reg of the suitable class
2051    or a pseudo reg currently allocated to a suitable hard reg.
2052    Since they use reg_renumber, they are safe only once reg_renumber
2053    has been allocated, which happens in local-alloc.c.  */
2054
2055 #define REGNO_OK_FOR_INDEX_P(REGNO) \
2056 ((REGNO) < 32 || (unsigned) reg_renumber[REGNO] < (unsigned)32  \
2057  || (REGNO) == FRAME_POINTER_REGNUM                             \
2058  || reg_renumber[REGNO] == FRAME_POINTER_REGNUM)
2059
2060 #define REGNO_OK_FOR_BASE_P(REGNO)  REGNO_OK_FOR_INDEX_P (REGNO)
2061
2062 #define REGNO_OK_FOR_FP_P(REGNO) \
2063   (((unsigned) (REGNO) - 32 < (TARGET_V9 ? (unsigned)64 : (unsigned)32)) \
2064    || ((unsigned) reg_renumber[REGNO] - 32 < (TARGET_V9 ? (unsigned)64 : (unsigned)32)))
2065 #define REGNO_OK_FOR_CCFP_P(REGNO) \
2066  (TARGET_V9 \
2067   && (((unsigned) (REGNO) - 96 < (unsigned)4) \
2068       || ((unsigned) reg_renumber[REGNO] - 96 < (unsigned)4)))
2069
2070 /* Now macros that check whether X is a register and also,
2071    strictly, whether it is in a specified class.
2072
2073    These macros are specific to the SPARC, and may be used only
2074    in code for printing assembler insns and in conditions for
2075    define_optimization.  */
2076
2077 /* 1 if X is an fp register.  */
2078
2079 #define FP_REG_P(X) (REG_P (X) && REGNO_OK_FOR_FP_P (REGNO (X)))
2080
2081 /* Is X, a REG, an in or global register?  i.e. is regno 0..7 or 24..31 */
2082 #define IN_OR_GLOBAL_P(X) (REGNO (X) < 8 || (REGNO (X) >= 24 && REGNO (X) <= 31))
2083 \f
2084 /* Maximum number of registers that can appear in a valid memory address.  */
2085
2086 #define MAX_REGS_PER_ADDRESS 2
2087
2088 /* Recognize any constant value that is a valid address.
2089    When PIC, we do not accept an address that would require a scratch reg
2090    to load into a register.  */
2091
2092 #define CONSTANT_ADDRESS_P(X)   \
2093   (GET_CODE (X) == LABEL_REF || GET_CODE (X) == SYMBOL_REF              \
2094    || GET_CODE (X) == CONST_INT || GET_CODE (X) == HIGH                 \
2095    || (GET_CODE (X) == CONST                                            \
2096        && ! (flag_pic && pic_address_needs_scratch (X))))
2097
2098 /* Define this, so that when PIC, reload won't try to reload invalid
2099    addresses which require two reload registers.  */
2100
2101 #define LEGITIMATE_PIC_OPERAND_P(X)  (! pic_address_needs_scratch (X))
2102
2103 /* Nonzero if the constant value X is a legitimate general operand.
2104    Anything can be made to work except floating point constants.
2105    If TARGET_VIS, 0.0 can be made to work as well.  */
2106
2107 #define LEGITIMATE_CONSTANT_P(X)                                        \
2108   (GET_CODE (X) != CONST_DOUBLE || GET_MODE (X) == VOIDmode ||          \
2109    (TARGET_VIS &&                                                       \
2110     (GET_MODE (X) == SFmode || GET_MODE (X) == DFmode ||                \
2111      GET_MODE (X) == TFmode) &&                                         \
2112     fp_zero_operand (X, GET_MODE (X))))
2113
2114 /* The macros REG_OK_FOR..._P assume that the arg is a REG rtx
2115    and check its validity for a certain class.
2116    We have two alternate definitions for each of them.
2117    The usual definition accepts all pseudo regs; the other rejects
2118    them unless they have been allocated suitable hard regs.
2119    The symbol REG_OK_STRICT causes the latter definition to be used.
2120
2121    Most source files want to accept pseudo regs in the hope that
2122    they will get allocated to the class that the insn wants them to be in.
2123    Source files for reload pass need to be strict.
2124    After reload, it makes no difference, since pseudo regs have
2125    been eliminated by then.  */
2126
2127 /* Optional extra constraints for this machine.
2128
2129    'Q' handles floating point constants which can be moved into
2130        an integer register with a single sethi instruction.
2131
2132    'R' handles floating point constants which can be moved into
2133        an integer register with a single mov instruction.
2134
2135    'S' handles floating point constants which can be moved into
2136        an integer register using a high/lo_sum sequence.
2137
2138    'T' handles memory addresses where the alignment is known to
2139        be at least 8 bytes.
2140
2141    `U' handles all pseudo registers or a hard even numbered
2142        integer register, needed for ldd/std instructions.
2143
2144    'W' handles the memory operand when moving operands in/out
2145        of 'e' constraint floating point registers.  */
2146
2147 #ifndef REG_OK_STRICT
2148
2149 /* Nonzero if X is a hard reg that can be used as an index
2150    or if it is a pseudo reg.  */
2151 #define REG_OK_FOR_INDEX_P(X) \
2152   (REGNO (X) < 32                               \
2153    || REGNO (X) == FRAME_POINTER_REGNUM         \
2154    || REGNO (X) >= FIRST_PSEUDO_REGISTER)
2155
2156 /* Nonzero if X is a hard reg that can be used as a base reg
2157    or if it is a pseudo reg.  */
2158 #define REG_OK_FOR_BASE_P(X)  REG_OK_FOR_INDEX_P (X)
2159
2160 /* 'T', 'U' are for aligned memory loads which aren't needed for arch64.
2161    'W' is like 'T' but is assumed true on arch64.
2162
2163    Remember to accept pseudo-registers for memory constraints if reload is
2164    in progress.  */
2165
2166 #define EXTRA_CONSTRAINT(OP, C) \
2167         sparc_extra_constraint_check(OP, C, 0)
2168
2169 #else
2170
2171 /* Nonzero if X is a hard reg that can be used as an index.  */
2172 #define REG_OK_FOR_INDEX_P(X) REGNO_OK_FOR_INDEX_P (REGNO (X))
2173 /* Nonzero if X is a hard reg that can be used as a base reg.  */
2174 #define REG_OK_FOR_BASE_P(X) REGNO_OK_FOR_BASE_P (REGNO (X))
2175
2176 #define EXTRA_CONSTRAINT(OP, C) \
2177         sparc_extra_constraint_check(OP, C, 1)
2178
2179 #endif
2180 \f
2181 /* Should gcc use [%reg+%lo(xx)+offset] addresses?  */
2182
2183 #ifdef HAVE_AS_OFFSETABLE_LO10
2184 #define USE_AS_OFFSETABLE_LO10 1
2185 #else
2186 #define USE_AS_OFFSETABLE_LO10 0
2187 #endif
2188 \f
2189 /* GO_IF_LEGITIMATE_ADDRESS recognizes an RTL expression
2190    that is a valid memory address for an instruction.
2191    The MODE argument is the machine mode for the MEM expression
2192    that wants to use this address.
2193
2194    On SPARC, the actual legitimate addresses must be REG+REG or REG+SMALLINT
2195    ordinarily.  This changes a bit when generating PIC.
2196
2197    If you change this, execute "rm explow.o recog.o reload.o".  */
2198
2199 #define SYMBOLIC_CONST(X) symbolic_operand (X, VOIDmode)
2200
2201 #define RTX_OK_FOR_BASE_P(X)                                            \
2202   ((GET_CODE (X) == REG && REG_OK_FOR_BASE_P (X))                       \
2203   || (GET_CODE (X) == SUBREG                                            \
2204       && GET_CODE (SUBREG_REG (X)) == REG                               \
2205       && REG_OK_FOR_BASE_P (SUBREG_REG (X))))
2206
2207 #define RTX_OK_FOR_INDEX_P(X)                                           \
2208   ((GET_CODE (X) == REG && REG_OK_FOR_INDEX_P (X))                      \
2209   || (GET_CODE (X) == SUBREG                                            \
2210       && GET_CODE (SUBREG_REG (X)) == REG                               \
2211       && REG_OK_FOR_INDEX_P (SUBREG_REG (X))))
2212
2213 #define RTX_OK_FOR_OFFSET_P(X)                                          \
2214   (GET_CODE (X) == CONST_INT && INTVAL (X) >= -0x1000 && INTVAL (X) < 0x1000 - 8)
2215
2216 #define RTX_OK_FOR_OLO10_P(X)                                           \
2217   (GET_CODE (X) == CONST_INT && INTVAL (X) >= -0x1000 && INTVAL (X) < 0xc00 - 8)
2218
2219 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, ADDR)         \
2220 { if (RTX_OK_FOR_BASE_P (X))                            \
2221     goto ADDR;                                          \
2222   else if (GET_CODE (X) == PLUS)                        \
2223     {                                                   \
2224       register rtx op0 = XEXP (X, 0);                   \
2225       register rtx op1 = XEXP (X, 1);                   \
2226       if (flag_pic && op0 == pic_offset_table_rtx)      \
2227         {                                               \
2228           if (RTX_OK_FOR_BASE_P (op1))                  \
2229             goto ADDR;                                  \
2230           else if (flag_pic == 1                        \
2231                    && GET_CODE (op1) != REG             \
2232                    && GET_CODE (op1) != LO_SUM          \
2233                    && GET_CODE (op1) != MEM             \
2234                    && (! SYMBOLIC_CONST (op1)           \
2235                        || MODE == Pmode)                \
2236                    && (GET_CODE (op1) != CONST_INT      \
2237                        || SMALL_INT (op1)))             \
2238             goto ADDR;                                  \
2239         }                                               \
2240       else if (RTX_OK_FOR_BASE_P (op0))                 \
2241         {                                               \
2242           if ((RTX_OK_FOR_INDEX_P (op1)                 \
2243               /* We prohibit REG + REG for TFmode when  \
2244                  there are no instructions which accept \
2245                  REG+REG instructions.  We do this      \
2246                  because REG+REG is not an offsetable   \
2247                  address.  If we get the situation      \
2248                  in reload where source and destination \
2249                  of a movtf pattern are both MEMs with  \
2250                  REG+REG address, then only one of them \
2251                  gets converted to an offsetable        \
2252                  address.  */                           \
2253                && (MODE != TFmode                       \
2254                    || (TARGET_FPU && TARGET_ARCH64      \
2255                        && TARGET_V9                     \
2256                        && TARGET_HARD_QUAD))            \
2257               /* We prohibit REG + REG on ARCH32 if     \
2258                  not optimizing for DFmode/DImode       \
2259                  because then mem_min_alignment is      \
2260                  likely to be zero after reload and the \
2261                  forced split would lack a matching     \
2262                  splitter pattern.  */                  \
2263                && (TARGET_ARCH64 || optimize            \
2264                    || (MODE != DFmode                   \
2265                        && MODE != DImode)))             \
2266               || RTX_OK_FOR_OFFSET_P (op1))             \
2267             goto ADDR;                                  \
2268         }                                               \
2269       else if (RTX_OK_FOR_BASE_P (op1))                 \
2270         {                                               \
2271           if ((RTX_OK_FOR_INDEX_P (op0)                 \
2272               /* See the previous comment.  */          \
2273                && (MODE != TFmode                       \
2274                   || (TARGET_FPU && TARGET_ARCH64       \
2275                       && TARGET_V9                      \
2276                       && TARGET_HARD_QUAD))             \
2277                && (TARGET_ARCH64 || optimize            \
2278                    || (MODE != DFmode                   \
2279                        && MODE != DImode)))             \
2280               || RTX_OK_FOR_OFFSET_P (op0))             \
2281             goto ADDR;                                  \
2282         }                                               \
2283       else if (USE_AS_OFFSETABLE_LO10                   \
2284                && GET_CODE (op0) == LO_SUM              \
2285                && TARGET_ARCH64                         \
2286                && ! TARGET_CM_MEDMID                    \
2287                && RTX_OK_FOR_OLO10_P (op1))             \
2288         {                                               \
2289           register rtx op00 = XEXP (op0, 0);            \
2290           register rtx op01 = XEXP (op0, 1);            \
2291           if (RTX_OK_FOR_BASE_P (op00)                  \
2292               && CONSTANT_P (op01))                     \
2293             goto ADDR;                                  \
2294         }                                               \
2295       else if (USE_AS_OFFSETABLE_LO10                   \
2296                && GET_CODE (op1) == LO_SUM              \
2297                && TARGET_ARCH64                         \
2298                && ! TARGET_CM_MEDMID                    \
2299                && RTX_OK_FOR_OLO10_P (op0))             \
2300         {                                               \
2301           register rtx op10 = XEXP (op1, 0);            \
2302           register rtx op11 = XEXP (op1, 1);            \
2303           if (RTX_OK_FOR_BASE_P (op10)                  \
2304               && CONSTANT_P (op11))                     \
2305             goto ADDR;                                  \
2306         }                                               \
2307     }                                                   \
2308   else if (GET_CODE (X) == LO_SUM)                      \
2309     {                                                   \
2310       register rtx op0 = XEXP (X, 0);                   \
2311       register rtx op1 = XEXP (X, 1);                   \
2312       if (RTX_OK_FOR_BASE_P (op0)                       \
2313           && CONSTANT_P (op1)                           \
2314           /* We can't allow TFmode, because an offset   \
2315              greater than or equal to the alignment (8) \
2316              may cause the LO_SUM to overflow if !v9.  */\
2317           && (MODE != TFmode || TARGET_V9))             \
2318         goto ADDR;                                      \
2319     }                                                   \
2320   else if (GET_CODE (X) == CONST_INT && SMALL_INT (X))  \
2321     goto ADDR;                                          \
2322 }
2323
2324 /* Go to LABEL if ADDR (a legitimate address expression)
2325    has an effect that depends on the machine mode it is used for.
2326
2327    In PIC mode,
2328
2329       (mem:HI [%l7+a])
2330
2331    is not equivalent to
2332    
2333       (mem:QI [%l7+a]) (mem:QI [%l7+a+1])
2334
2335    because [%l7+a+1] is interpreted as the address of (a+1).  */
2336
2337 #define GO_IF_MODE_DEPENDENT_ADDRESS(ADDR, LABEL)       \
2338 {                                                       \
2339   if (flag_pic == 1)                                    \
2340     {                                                   \
2341       if (GET_CODE (ADDR) == PLUS)                      \
2342         {                                               \
2343           rtx op0 = XEXP (ADDR, 0);                     \
2344           rtx op1 = XEXP (ADDR, 1);                     \
2345           if (op0 == pic_offset_table_rtx               \
2346               && SYMBOLIC_CONST (op1))                  \
2347             goto LABEL;                                 \
2348         }                                               \
2349     }                                                   \
2350 }
2351 \f
2352 /* Try machine-dependent ways of modifying an illegitimate address
2353    to be legitimate.  If we find one, return the new, valid address.
2354    This macro is used in only one place: `memory_address' in explow.c.
2355
2356    OLDX is the address as it was before break_out_memory_refs was called.
2357    In some cases it is useful to look at this to decide what needs to be done.
2358
2359    MODE and WIN are passed so that this macro can use
2360    GO_IF_LEGITIMATE_ADDRESS.
2361
2362    It is always safe for this macro to do nothing.  It exists to recognize
2363    opportunities to optimize the output.  */
2364
2365 /* On SPARC, change REG+N into REG+REG, and REG+(X*Y) into REG+REG.  */
2366 #define LEGITIMIZE_ADDRESS(X,OLDX,MODE,WIN)     \
2367 { rtx sparc_x = (X);                                            \
2368   if (GET_CODE (X) == PLUS && GET_CODE (XEXP (X, 0)) == MULT)   \
2369     (X) = gen_rtx_PLUS (Pmode, XEXP (X, 1),                     \
2370                         force_operand (XEXP (X, 0), NULL_RTX)); \
2371   if (GET_CODE (X) == PLUS && GET_CODE (XEXP (X, 1)) == MULT)   \
2372     (X) = gen_rtx_PLUS (Pmode, XEXP (X, 0),                     \
2373                         force_operand (XEXP (X, 1), NULL_RTX)); \
2374   if (GET_CODE (X) == PLUS && GET_CODE (XEXP (X, 0)) == PLUS)   \
2375     (X) = gen_rtx_PLUS (Pmode, force_operand (XEXP (X, 0), NULL_RTX),\
2376                         XEXP (X, 1));                           \
2377   if (GET_CODE (X) == PLUS && GET_CODE (XEXP (X, 1)) == PLUS)   \
2378     (X) = gen_rtx_PLUS (Pmode, XEXP (X, 0),                     \
2379                         force_operand (XEXP (X, 1), NULL_RTX)); \
2380   if (sparc_x != (X) && memory_address_p (MODE, X))             \
2381     goto WIN;                                                   \
2382   if (flag_pic) (X) = legitimize_pic_address (X, MODE, 0);      \
2383   else if (GET_CODE (X) == PLUS && CONSTANT_ADDRESS_P (XEXP (X, 1)))    \
2384     (X) = gen_rtx_PLUS (Pmode, XEXP (X, 0),                     \
2385                         copy_to_mode_reg (Pmode, XEXP (X, 1))); \
2386   else if (GET_CODE (X) == PLUS && CONSTANT_ADDRESS_P (XEXP (X, 0)))    \
2387     (X) = gen_rtx_PLUS (Pmode, XEXP (X, 1),                     \
2388                         copy_to_mode_reg (Pmode, XEXP (X, 0))); \
2389   else if (GET_CODE (X) == SYMBOL_REF || GET_CODE (X) == CONST  \
2390            || GET_CODE (X) == LABEL_REF)                        \
2391     (X) = copy_to_suggested_reg (X, NULL_RTX, Pmode);           \
2392   if (memory_address_p (MODE, X))                               \
2393     goto WIN; }
2394
2395 /* Try a machine-dependent way of reloading an illegitimate address
2396    operand.  If we find one, push the reload and jump to WIN.  This
2397    macro is used in only one place: `find_reloads_address' in reload.c.
2398
2399    For SPARC 32, we wish to handle addresses by splitting them into
2400    HIGH+LO_SUM pairs, retaining the LO_SUM in the memory reference.
2401    This cuts the number of extra insns by one.
2402
2403    Do nothing when generating PIC code and the address is a
2404    symbolic operand or requires a scratch register.  */
2405
2406 #define LEGITIMIZE_RELOAD_ADDRESS(X,MODE,OPNUM,TYPE,IND_LEVELS,WIN)     \
2407 do {                                                                    \
2408   /* Decompose SImode constants into hi+lo_sum.  We do have to          \
2409      rerecognize what we produce, so be careful.  */                    \
2410   if (CONSTANT_P (X)                                                    \
2411       && (MODE != TFmode || TARGET_ARCH64)                              \
2412       && GET_MODE (X) == SImode                                         \
2413       && GET_CODE (X) != LO_SUM && GET_CODE (X) != HIGH                 \
2414       && ! (flag_pic                                                    \
2415             && (symbolic_operand (X, Pmode)                             \
2416                 || pic_address_needs_scratch (X)))                      \
2417       && sparc_cmodel <= CM_MEDLOW)                                     \
2418     {                                                                   \
2419       X = gen_rtx_LO_SUM (GET_MODE (X),                                 \
2420                           gen_rtx_HIGH (GET_MODE (X), X), X);           \
2421       push_reload (XEXP (X, 0), NULL_RTX, &XEXP (X, 0), NULL,           \
2422                    BASE_REG_CLASS, GET_MODE (X), VOIDmode, 0, 0,        \
2423                    OPNUM, TYPE);                                        \
2424       goto WIN;                                                         \
2425     }                                                                   \
2426   /* ??? 64-bit reloads.  */                                            \
2427 } while (0)
2428 \f
2429 /* Specify the machine mode that this machine uses
2430    for the index in the tablejump instruction.  */
2431 /* If we ever implement any of the full models (such as CM_FULLANY),
2432    this has to be DImode in that case */
2433 #ifdef HAVE_GAS_SUBSECTION_ORDERING
2434 #define CASE_VECTOR_MODE \
2435 (! TARGET_PTR64 ? SImode : flag_pic ? SImode : TARGET_CM_MEDLOW ? SImode : DImode)
2436 #else
2437 /* If assembler does not have working .subsection -1, we use DImode for pic, as otherwise
2438    we have to sign extend which slows things down.  */
2439 #define CASE_VECTOR_MODE \
2440 (! TARGET_PTR64 ? SImode : flag_pic ? DImode : TARGET_CM_MEDLOW ? SImode : DImode)
2441 #endif
2442
2443 /* Define as C expression which evaluates to nonzero if the tablejump
2444    instruction expects the table to contain offsets from the address of the
2445    table.
2446    Do not define this if the table should contain absolute addresses.  */
2447 /* #define CASE_VECTOR_PC_RELATIVE 1 */
2448
2449 /* Define this as 1 if `char' should by default be signed; else as 0.  */
2450 #define DEFAULT_SIGNED_CHAR 1
2451
2452 /* Max number of bytes we can move from memory to memory
2453    in one reasonably fast instruction.  */
2454 #define MOVE_MAX 8
2455
2456 #if 0 /* Sun 4 has matherr, so this is no good.  */
2457 /* This is the value of the error code EDOM for this machine,
2458    used by the sqrt instruction.  */
2459 #define TARGET_EDOM 33
2460
2461 /* This is how to refer to the variable errno.  */
2462 #define GEN_ERRNO_RTX \
2463   gen_rtx_MEM (SImode, gen_rtx_SYMBOL_REF (Pmode, "errno"))
2464 #endif /* 0 */
2465
2466 /* Define if operations between registers always perform the operation
2467    on the full register even if a narrower mode is specified.  */
2468 #define WORD_REGISTER_OPERATIONS
2469
2470 /* Define if loading in MODE, an integral mode narrower than BITS_PER_WORD
2471    will either zero-extend or sign-extend.  The value of this macro should
2472    be the code that says which one of the two operations is implicitly
2473    done, NIL if none.  */
2474 #define LOAD_EXTEND_OP(MODE) ZERO_EXTEND
2475
2476 /* Nonzero if access to memory by bytes is slow and undesirable.
2477    For RISC chips, it means that access to memory by bytes is no
2478    better than access by words when possible, so grab a whole word
2479    and maybe make use of that.  */
2480 #define SLOW_BYTE_ACCESS 1
2481
2482 /* We assume that the store-condition-codes instructions store 0 for false
2483    and some other value for true.  This is the value stored for true.  */
2484
2485 #define STORE_FLAG_VALUE 1
2486
2487 /* When a prototype says `char' or `short', really pass an `int'.  */
2488 #define PROMOTE_PROTOTYPES (TARGET_ARCH32)
2489
2490 /* Define this to be nonzero if shift instructions ignore all but the low-order
2491    few bits.  */
2492 #define SHIFT_COUNT_TRUNCATED 1
2493
2494 /* Value is 1 if truncating an integer of INPREC bits to OUTPREC bits
2495    is done just by pretending it is already truncated.  */
2496 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC) 1
2497
2498 /* Specify the machine mode that pointers have.
2499    After generation of rtl, the compiler makes no further distinction
2500    between pointers and any other objects of this machine mode.  */
2501 #define Pmode (TARGET_ARCH64 ? DImode : SImode)
2502
2503 /* Generate calls to memcpy, memcmp and memset.  */
2504 #define TARGET_MEM_FUNCTIONS
2505
2506 /* Given a comparison code (EQ, NE, etc.) and the first operand of a COMPARE,
2507    return the mode to be used for the comparison.  For floating-point,
2508    CCFP[E]mode is used.  CC_NOOVmode should be used when the first operand
2509    is a PLUS, MINUS, NEG, or ASHIFT.  CCmode should be used when no special
2510    processing is needed.  */
2511 #define SELECT_CC_MODE(OP,X,Y)  select_cc_mode ((OP), (X), (Y))
2512
2513 /* Return nonzero if MODE implies a floating point inequality can be
2514    reversed.  For SPARC this is always true because we have a full
2515    compliment of ordered and unordered comparisons, but until generic
2516    code knows how to reverse it correctly we keep the old definition.  */
2517 #define REVERSIBLE_CC_MODE(MODE) ((MODE) != CCFPEmode && (MODE) != CCFPmode)
2518
2519 /* A function address in a call instruction for indexing purposes.  */
2520 #define FUNCTION_MODE Pmode
2521
2522 /* Define this if addresses of constant functions
2523    shouldn't be put through pseudo regs where they can be cse'd.
2524    Desirable on machines where ordinary constants are expensive
2525    but a CALL with constant address is cheap.  */
2526 #define NO_FUNCTION_CSE
2527
2528 /* alloca should avoid clobbering the old register save area.  */
2529 #define SETJMP_VIA_SAVE_AREA
2530
2531 /* Define subroutines to call to handle multiply and divide.
2532    Use the subroutines that Sun's library provides.
2533    The `*' prevents an underscore from being prepended by the compiler.  */
2534
2535 #define DIVSI3_LIBCALL "*.div"
2536 #define UDIVSI3_LIBCALL "*.udiv"
2537 #define MODSI3_LIBCALL "*.rem"
2538 #define UMODSI3_LIBCALL "*.urem"
2539 /* .umul is a little faster than .mul.  */
2540 #define MULSI3_LIBCALL "*.umul"
2541
2542 /* Define library calls for quad FP operations.  These are all part of the
2543    SPARC 32bit ABI.  */
2544 #define ADDTF3_LIBCALL "_Q_add"
2545 #define SUBTF3_LIBCALL "_Q_sub"
2546 #define NEGTF2_LIBCALL "_Q_neg"
2547 #define MULTF3_LIBCALL "_Q_mul"
2548 #define DIVTF3_LIBCALL "_Q_div"
2549 #define FLOATSITF2_LIBCALL "_Q_itoq"
2550 #define FIX_TRUNCTFSI2_LIBCALL "_Q_qtoi"
2551 #define FIXUNS_TRUNCTFSI2_LIBCALL "_Q_qtou"
2552 #define EXTENDSFTF2_LIBCALL "_Q_stoq"
2553 #define TRUNCTFSF2_LIBCALL "_Q_qtos"
2554 #define EXTENDDFTF2_LIBCALL "_Q_dtoq"
2555 #define TRUNCTFDF2_LIBCALL "_Q_qtod"
2556 #define EQTF2_LIBCALL "_Q_feq"
2557 #define NETF2_LIBCALL "_Q_fne"
2558 #define GTTF2_LIBCALL "_Q_fgt"
2559 #define GETF2_LIBCALL "_Q_fge"
2560 #define LTTF2_LIBCALL "_Q_flt"
2561 #define LETF2_LIBCALL "_Q_fle"
2562
2563 /* Assume by default that the _Qp_* 64-bit libcalls are implemented such
2564    that the inputs are fully consumed before the output memory is clobbered.  */
2565
2566 #define TARGET_BUGGY_QP_LIB     0
2567
2568 /* We can define the TFmode sqrt optab only if TARGET_FPU.  This is because
2569    with soft-float, the SFmode and DFmode sqrt instructions will be absent,
2570    and the compiler will notice and try to use the TFmode sqrt instruction
2571    for calls to the builtin function sqrt, but this fails.  */
2572 #define INIT_TARGET_OPTABS                                              \
2573   do {                                                                  \
2574     if (TARGET_ARCH32)                                                  \
2575       {                                                                 \
2576         add_optab->handlers[(int) TFmode].libfunc                       \
2577           = init_one_libfunc (ADDTF3_LIBCALL);                          \
2578         sub_optab->handlers[(int) TFmode].libfunc                       \
2579           = init_one_libfunc (SUBTF3_LIBCALL);                          \
2580         neg_optab->handlers[(int) TFmode].libfunc                       \
2581           = init_one_libfunc (NEGTF2_LIBCALL);                          \
2582         smul_optab->handlers[(int) TFmode].libfunc                      \
2583           = init_one_libfunc (MULTF3_LIBCALL);                          \
2584         sdiv_optab->handlers[(int) TFmode].libfunc                      \
2585           = init_one_libfunc (DIVTF3_LIBCALL);                          \
2586         eqtf2_libfunc = init_one_libfunc (EQTF2_LIBCALL);               \
2587         netf2_libfunc = init_one_libfunc (NETF2_LIBCALL);               \
2588         gttf2_libfunc = init_one_libfunc (GTTF2_LIBCALL);               \
2589         getf2_libfunc = init_one_libfunc (GETF2_LIBCALL);               \
2590         lttf2_libfunc = init_one_libfunc (LTTF2_LIBCALL);               \
2591         letf2_libfunc = init_one_libfunc (LETF2_LIBCALL);               \
2592         trunctfsf2_libfunc = init_one_libfunc (TRUNCTFSF2_LIBCALL);     \
2593         trunctfdf2_libfunc = init_one_libfunc (TRUNCTFDF2_LIBCALL);     \
2594         extendsftf2_libfunc = init_one_libfunc (EXTENDSFTF2_LIBCALL);   \
2595         extenddftf2_libfunc = init_one_libfunc (EXTENDDFTF2_LIBCALL);   \
2596         floatsitf_libfunc = init_one_libfunc (FLOATSITF2_LIBCALL);      \
2597         fixtfsi_libfunc = init_one_libfunc (FIX_TRUNCTFSI2_LIBCALL);    \
2598         fixunstfsi_libfunc                                              \
2599           = init_one_libfunc (FIXUNS_TRUNCTFSI2_LIBCALL);               \
2600         if (TARGET_FPU)                                                 \
2601           sqrt_optab->handlers[(int) TFmode].libfunc                    \
2602             = init_one_libfunc ("_Q_sqrt");                             \
2603       }                                                                 \
2604     if (TARGET_ARCH64)                                                  \
2605       {                                                                 \
2606         /* In the SPARC 64bit ABI, these libfuncs do not exist in the   \
2607            library.  Make sure the compiler does not emit calls to them \
2608            by accident.  */                                             \
2609         sdiv_optab->handlers[(int) SImode].libfunc = NULL;              \
2610         udiv_optab->handlers[(int) SImode].libfunc = NULL;              \
2611         smod_optab->handlers[(int) SImode].libfunc = NULL;              \
2612         umod_optab->handlers[(int) SImode].libfunc = NULL;              \
2613         smul_optab->handlers[(int) SImode].libfunc = NULL;              \
2614       }                                                                 \
2615     INIT_SUBTARGET_OPTABS;                                              \
2616   } while (0)
2617
2618 /* This is meant to be redefined in the host dependent files */
2619 #define INIT_SUBTARGET_OPTABS
2620
2621 /* Nonzero if a floating point comparison library call for
2622    mode MODE that will return a boolean value.  Zero if one
2623    of the libgcc2 functions is used.  */
2624 #define FLOAT_LIB_COMPARE_RETURNS_BOOL(MODE, COMPARISON) ((MODE) == TFmode)
2625
2626 /* Compute extra cost of moving data between one register class
2627    and another.  */
2628 #define GENERAL_OR_I64(C) ((C) == GENERAL_REGS || (C) == I64_REGS)
2629 #define REGISTER_MOVE_COST(MODE, CLASS1, CLASS2)                \
2630   (((FP_REG_CLASS_P (CLASS1) && GENERAL_OR_I64 (CLASS2)) \
2631     || (GENERAL_OR_I64 (CLASS1) && FP_REG_CLASS_P (CLASS2)) \
2632     || (CLASS1) == FPCC_REGS || (CLASS2) == FPCC_REGS)          \
2633    ? ((sparc_cpu == PROCESSOR_ULTRASPARC \
2634        || sparc_cpu == PROCESSOR_ULTRASPARC3) ? 12 : 6) : 2)
2635
2636 /* Provide the cost of a branch.  For pre-v9 processors we use
2637    a value of 3 to take into account the potential annulling of
2638    the delay slot (which ends up being a bubble in the pipeline slot)
2639    plus a cycle to take into consideration the instruction cache
2640    effects.
2641
2642    On v9 and later, which have branch prediction facilities, we set
2643    it to the depth of the pipeline as that is the cost of a
2644    mispredicted branch.  */
2645
2646 #define BRANCH_COST \
2647         ((sparc_cpu == PROCESSOR_V9 \
2648           || sparc_cpu == PROCESSOR_ULTRASPARC) \
2649          ? 7 \
2650          : (sparc_cpu == PROCESSOR_ULTRASPARC3 \
2651             ? 9 : 3))
2652
2653 #define PREFETCH_BLOCK \
2654         ((sparc_cpu == PROCESSOR_ULTRASPARC \
2655           || sparc_cpu == PROCESSOR_ULTRASPARC3) \
2656          ? 64 : 32)
2657
2658 #define SIMULTANEOUS_PREFETCHES \
2659         ((sparc_cpu == PROCESSOR_ULTRASPARC) \
2660          ? 2 \
2661          : (sparc_cpu == PROCESSOR_ULTRASPARC3 \
2662             ? 8 : 3))
2663 \f
2664 /* Control the assembler format that we output.  */
2665
2666 /* Output at beginning of assembler file.  */
2667
2668 #define ASM_FILE_START(file)
2669
2670 /* A C string constant describing how to begin a comment in the target
2671    assembler language.  The compiler assumes that the comment will end at
2672    the end of the line.  */
2673
2674 #define ASM_COMMENT_START "!"
2675
2676 /* Output to assembler file text saying following lines
2677    may contain character constants, extra white space, comments, etc.  */
2678
2679 #define ASM_APP_ON ""
2680
2681 /* Output to assembler file text saying following lines
2682    no longer contain unusual constructs.  */
2683
2684 #define ASM_APP_OFF ""
2685
2686 /* ??? Try to make the style consistent here (_OP?).  */
2687
2688 #define ASM_FLOAT       ".single"
2689 #define ASM_DOUBLE      ".double"
2690 #define ASM_LONGDOUBLE  ".xxx"          /* ??? Not known (or used yet).  */
2691
2692 /* How to refer to registers in assembler output.
2693    This sequence is indexed by compiler's hard-register-number (see above).  */
2694
2695 #define REGISTER_NAMES \
2696 {"%g0", "%g1", "%g2", "%g3", "%g4", "%g5", "%g6", "%g7",                \
2697  "%o0", "%o1", "%o2", "%o3", "%o4", "%o5", "%sp", "%o7",                \
2698  "%l0", "%l1", "%l2", "%l3", "%l4", "%l5", "%l6", "%l7",                \
2699  "%i0", "%i1", "%i2", "%i3", "%i4", "%i5", "%fp", "%i7",                \
2700  "%f0", "%f1", "%f2", "%f3", "%f4", "%f5", "%f6", "%f7",                \
2701  "%f8", "%f9", "%f10", "%f11", "%f12", "%f13", "%f14", "%f15",          \
2702  "%f16", "%f17", "%f18", "%f19", "%f20", "%f21", "%f22", "%f23",        \
2703  "%f24", "%f25", "%f26", "%f27", "%f28", "%f29", "%f30", "%f31",        \
2704  "%f32", "%f33", "%f34", "%f35", "%f36", "%f37", "%f38", "%f39",        \
2705  "%f40", "%f41", "%f42", "%f43", "%f44", "%f45", "%f46", "%f47",        \
2706  "%f48", "%f49", "%f50", "%f51", "%f52", "%f53", "%f54", "%f55",        \
2707  "%f56", "%f57", "%f58", "%f59", "%f60", "%f61", "%f62", "%f63",        \
2708  "%fcc0", "%fcc1", "%fcc2", "%fcc3", "%icc", "%sfp" }
2709
2710 /* Define additional names for use in asm clobbers and asm declarations.  */
2711
2712 #define ADDITIONAL_REGISTER_NAMES \
2713 {{"ccr", SPARC_ICC_REG}, {"cc", SPARC_ICC_REG}}
2714
2715 /* On Sun 4, this limit is 2048.  We use 1000 to be safe, since the length
2716    can run past this up to a continuation point.  Once we used 1500, but
2717    a single entry in C++ can run more than 500 bytes, due to the length of
2718    mangled symbol names.  dbxout.c should really be fixed to do
2719    continuations when they are actually needed instead of trying to
2720    guess...  */
2721 #define DBX_CONTIN_LENGTH 1000
2722
2723 /* This is how to output a command to make the user-level label named NAME
2724    defined for reference from other files.  */
2725
2726 /* Globalizing directive for a label.  */
2727 #define GLOBAL_ASM_OP "\t.global "
2728
2729 /* The prefix to add to user-visible assembler symbols.  */
2730
2731 #define USER_LABEL_PREFIX "_"
2732
2733 /* This is how to store into the string LABEL
2734    the symbol_ref name of an internal numbered label where
2735    PREFIX is the class of label and NUM is the number within the class.
2736    This is suitable for output with `assemble_name'.  */
2737
2738 #define ASM_GENERATE_INTERNAL_LABEL(LABEL,PREFIX,NUM)   \
2739   sprintf ((LABEL), "*%s%ld", (PREFIX), (long)(NUM))
2740
2741 /* This is how we hook in and defer the case-vector until the end of
2742    the function.  */
2743 #define ASM_OUTPUT_ADDR_VEC(LAB,VEC) \
2744   sparc_defer_case_vector ((LAB),(VEC), 0)
2745
2746 #define ASM_OUTPUT_ADDR_DIFF_VEC(LAB,VEC) \
2747   sparc_defer_case_vector ((LAB),(VEC), 1)
2748
2749 /* This is how to output an element of a case-vector that is absolute.  */
2750
2751 #define ASM_OUTPUT_ADDR_VEC_ELT(FILE, VALUE)  \
2752 do {                                                                    \
2753   char label[30];                                                       \
2754   ASM_GENERATE_INTERNAL_LABEL (label, "L", VALUE);                      \
2755   if (CASE_VECTOR_MODE == SImode)                                       \
2756     fprintf (FILE, "\t.word\t");                                        \
2757   else                                                                  \
2758     fprintf (FILE, "\t.xword\t");                                       \
2759   assemble_name (FILE, label);                                          \
2760   fputc ('\n', FILE);                                                   \
2761 } while (0)
2762
2763 /* This is how to output an element of a case-vector that is relative.
2764    (SPARC uses such vectors only when generating PIC.)  */
2765
2766 #define ASM_OUTPUT_ADDR_DIFF_ELT(FILE, BODY, VALUE, REL)                \
2767 do {                                                                    \
2768   char label[30];                                                       \
2769   ASM_GENERATE_INTERNAL_LABEL (label, "L", (VALUE));                    \
2770   if (CASE_VECTOR_MODE == SImode)                                       \
2771     fprintf (FILE, "\t.word\t");                                        \
2772   else                                                                  \
2773     fprintf (FILE, "\t.xword\t");                                       \
2774   assemble_name (FILE, label);                                          \
2775   ASM_GENERATE_INTERNAL_LABEL (label, "L", (REL));                      \
2776   fputc ('-', FILE);                                                    \
2777   assemble_name (FILE, label);                                          \
2778   fputc ('\n', FILE);                                                   \
2779 } while (0)
2780
2781 /* This is what to output before and after case-vector (both
2782    relative and absolute).  If .subsection -1 works, we put case-vectors
2783    at the beginning of the current section.  */
2784
2785 #ifdef HAVE_GAS_SUBSECTION_ORDERING
2786
2787 #define ASM_OUTPUT_ADDR_VEC_START(FILE)                                 \
2788   fprintf(FILE, "\t.subsection\t-1\n")
2789
2790 #define ASM_OUTPUT_ADDR_VEC_END(FILE)                                   \
2791   fprintf(FILE, "\t.previous\n")
2792
2793 #endif
2794
2795 /* This is how to output an assembler line
2796    that says to advance the location counter
2797    to a multiple of 2**LOG bytes.  */
2798
2799 #define ASM_OUTPUT_ALIGN(FILE,LOG)      \
2800   if ((LOG) != 0)                       \
2801     fprintf (FILE, "\t.align %d\n", (1<<(LOG)))
2802
2803 /* This is how to output an assembler line that says to advance
2804    the location counter to a multiple of 2**LOG bytes using the
2805    "nop" instruction as padding.  */
2806 #define ASM_OUTPUT_ALIGN_WITH_NOP(FILE,LOG)   \
2807   if ((LOG) != 0)                             \
2808     fprintf (FILE, "\t.align %d,0x1000000\n", (1<<(LOG)))
2809
2810 #define ASM_OUTPUT_SKIP(FILE,SIZE)  \
2811   fprintf (FILE, "\t.skip "HOST_WIDE_INT_PRINT_UNSIGNED"\n", (SIZE))
2812
2813 /* This says how to output an assembler line
2814    to define a global common symbol.  */
2815
2816 #define ASM_OUTPUT_COMMON(FILE, NAME, SIZE, ROUNDED)  \
2817 ( fputs ("\t.common ", (FILE)),         \
2818   assemble_name ((FILE), (NAME)),               \
2819   fprintf ((FILE), ","HOST_WIDE_INT_PRINT_UNSIGNED",\"bss\"\n", (SIZE)))
2820
2821 /* This says how to output an assembler line to define a local common
2822    symbol.  */
2823
2824 #define ASM_OUTPUT_ALIGNED_LOCAL(FILE, NAME, SIZE, ALIGNED)             \
2825 ( fputs ("\t.reserve ", (FILE)),                                        \
2826   assemble_name ((FILE), (NAME)),                                       \
2827   fprintf ((FILE), ","HOST_WIDE_INT_PRINT_UNSIGNED",\"bss\",%u\n",      \
2828            (SIZE), ((ALIGNED) / BITS_PER_UNIT)))
2829
2830 /* A C statement (sans semicolon) to output to the stdio stream
2831    FILE the assembler definition of uninitialized global DECL named
2832    NAME whose size is SIZE bytes and alignment is ALIGN bytes.
2833    Try to use asm_output_aligned_bss to implement this macro.  */
2834
2835 #define ASM_OUTPUT_ALIGNED_BSS(FILE, DECL, NAME, SIZE, ALIGN)   \
2836   do {                                                          \
2837     ASM_OUTPUT_ALIGNED_LOCAL (FILE, NAME, SIZE, ALIGN);         \
2838   } while (0)
2839
2840 #define IDENT_ASM_OP "\t.ident\t"
2841
2842 /* Output #ident as a .ident.  */
2843
2844 #define ASM_OUTPUT_IDENT(FILE, NAME) \
2845   fprintf (FILE, "%s\"%s\"\n", IDENT_ASM_OP, NAME);
2846
2847 #define PRINT_OPERAND_PUNCT_VALID_P(CHAR) \
2848   ((CHAR) == '#' || (CHAR) == '*' || (CHAR) == '^' || (CHAR) == '(' || (CHAR) == '_')
2849
2850 /* Print operand X (an rtx) in assembler syntax to file FILE.
2851    CODE is a letter or dot (`z' in `%z0') or 0 if no letter was specified.
2852    For `%' followed by punctuation, CODE is the punctuation and X is null.  */
2853
2854 #define PRINT_OPERAND(FILE, X, CODE) print_operand (FILE, X, CODE)
2855
2856 /* Print a memory address as an operand to reference that memory location.  */
2857
2858 #define PRINT_OPERAND_ADDRESS(FILE, ADDR)  \
2859 { register rtx base, index = 0;                                 \
2860   int offset = 0;                                               \
2861   register rtx addr = ADDR;                                     \
2862   if (GET_CODE (addr) == REG)                                   \
2863     fputs (reg_names[REGNO (addr)], FILE);                      \
2864   else if (GET_CODE (addr) == PLUS)                             \
2865     {                                                           \
2866       if (GET_CODE (XEXP (addr, 0)) == CONST_INT)               \
2867         offset = INTVAL (XEXP (addr, 0)), base = XEXP (addr, 1);\
2868       else if (GET_CODE (XEXP (addr, 1)) == CONST_INT)          \
2869         offset = INTVAL (XEXP (addr, 1)), base = XEXP (addr, 0);\
2870       else                                                      \
2871         base = XEXP (addr, 0), index = XEXP (addr, 1);          \
2872       if (GET_CODE (base) == LO_SUM)                            \
2873         {                                                       \
2874           if (! USE_AS_OFFSETABLE_LO10                          \
2875               || TARGET_ARCH32                                  \
2876               || TARGET_CM_MEDMID)                              \
2877             abort ();                                           \
2878           output_operand (XEXP (base, 0), 0);                   \
2879           fputs ("+%lo(", FILE);                                \
2880           output_address (XEXP (base, 1));                      \
2881           fprintf (FILE, ")+%d", offset);                       \
2882         }                                                       \
2883       else                                                      \
2884         {                                                       \
2885           fputs (reg_names[REGNO (base)], FILE);                \
2886           if (index == 0)                                       \
2887             fprintf (FILE, "%+d", offset);                      \
2888           else if (GET_CODE (index) == REG)                     \
2889             fprintf (FILE, "+%s", reg_names[REGNO (index)]);    \
2890           else if (GET_CODE (index) == SYMBOL_REF               \
2891                    || GET_CODE (index) == CONST)                \
2892             fputc ('+', FILE), output_addr_const (FILE, index); \
2893           else abort ();                                        \
2894         }                                                       \
2895     }                                                           \
2896   else if (GET_CODE (addr) == MINUS                             \
2897            && GET_CODE (XEXP (addr, 1)) == LABEL_REF)           \
2898     {                                                           \
2899       output_addr_const (FILE, XEXP (addr, 0));                 \
2900       fputs ("-(", FILE);                                       \
2901       output_addr_const (FILE, XEXP (addr, 1));                 \
2902       fputs ("-.)", FILE);                                      \
2903     }                                                           \
2904   else if (GET_CODE (addr) == LO_SUM)                           \
2905     {                                                           \
2906       output_operand (XEXP (addr, 0), 0);                       \
2907       if (TARGET_CM_MEDMID)                                     \
2908         fputs ("+%l44(", FILE);                                 \
2909       else                                                      \
2910         fputs ("+%lo(", FILE);                                  \
2911       output_address (XEXP (addr, 1));                          \
2912       fputc (')', FILE);                                        \
2913     }                                                           \
2914   else if (flag_pic && GET_CODE (addr) == CONST                 \
2915            && GET_CODE (XEXP (addr, 0)) == MINUS                \
2916            && GET_CODE (XEXP (XEXP (addr, 0), 1)) == CONST      \
2917            && GET_CODE (XEXP (XEXP (XEXP (addr, 0), 1), 0)) == MINUS    \
2918            && XEXP (XEXP (XEXP (XEXP (addr, 0), 1), 0), 1) == pc_rtx)   \
2919     {                                                           \
2920       addr = XEXP (addr, 0);                                    \
2921       output_addr_const (FILE, XEXP (addr, 0));                 \
2922       /* Group the args of the second CONST in parenthesis.  */ \
2923       fputs ("-(", FILE);                                       \
2924       /* Skip past the second CONST--it does nothing for us.  */\
2925       output_addr_const (FILE, XEXP (XEXP (addr, 1), 0));       \
2926       /* Close the parenthesis.  */                             \
2927       fputc (')', FILE);                                        \
2928     }                                                           \
2929   else                                                          \
2930     {                                                           \
2931       output_addr_const (FILE, addr);                           \
2932     }                                                           \
2933 }
2934
2935 /* Define the codes that are matched by predicates in sparc.c.  */
2936
2937 #define PREDICATE_CODES                                                 \
2938 {"reg_or_0_operand", {SUBREG, REG, CONST_INT, CONST_DOUBLE}},           \
2939 {"const1_operand", {CONST_INT}},                                        \
2940 {"fp_zero_operand", {CONST_DOUBLE}},                                    \
2941 {"fp_register_operand", {SUBREG, REG}},                                 \
2942 {"intreg_operand", {SUBREG, REG}},                                      \
2943 {"fcc_reg_operand", {REG}},                                             \
2944 {"fcc0_reg_operand", {REG}},                                            \
2945 {"icc_or_fcc_reg_operand", {REG}},                                      \
2946 {"restore_operand", {REG}},                                             \
2947 {"call_operand", {MEM}},                                                \
2948 {"call_operand_address", {SYMBOL_REF, LABEL_REF, CONST, CONST_DOUBLE,   \
2949         ADDRESSOF, SUBREG, REG, PLUS, LO_SUM, CONST_INT}},              \
2950 {"symbolic_operand", {SYMBOL_REF, LABEL_REF, CONST}},                   \
2951 {"symbolic_memory_operand", {SUBREG, MEM}},                             \
2952 {"label_ref_operand", {LABEL_REF}},                                     \
2953 {"sp64_medium_pic_operand", {CONST}},                                   \
2954 {"data_segment_operand", {SYMBOL_REF, PLUS, CONST}},                    \
2955 {"text_segment_operand", {LABEL_REF, SYMBOL_REF, PLUS, CONST}},         \
2956 {"reg_or_nonsymb_mem_operand", {SUBREG, REG, MEM}},                     \
2957 {"splittable_symbolic_memory_operand", {MEM}},                          \
2958 {"splittable_immediate_memory_operand", {MEM}},                         \
2959 {"eq_or_neq", {EQ, NE}},                                                \
2960 {"normal_comp_operator", {GE, GT, LE, LT, GTU, LEU}},                   \
2961 {"noov_compare_op", {NE, EQ, GE, GT, LE, LT, GEU, GTU, LEU, LTU}},      \
2962 {"noov_compare64_op", {NE, EQ, GE, GT, LE, LT, GEU, GTU, LEU, LTU}},    \
2963 {"v9_regcmp_op", {EQ, NE, GE, LT, LE, GT}},                             \
2964 {"extend_op", {SIGN_EXTEND, ZERO_EXTEND}},                              \
2965 {"cc_arithop", {AND, IOR, XOR}},                                        \
2966 {"cc_arithopn", {AND, IOR}},                                            \
2967 {"arith_operand", {SUBREG, REG, CONST_INT}},                            \
2968 {"arith_add_operand", {SUBREG, REG, CONST_INT}},                        \
2969 {"arith11_operand", {SUBREG, REG, CONST_INT}},                          \
2970 {"arith10_operand", {SUBREG, REG, CONST_INT}},                          \
2971 {"arith_double_operand", {SUBREG, REG, CONST_INT, CONST_DOUBLE}},       \
2972 {"arith_double_add_operand", {SUBREG, REG, CONST_INT, CONST_DOUBLE}},   \
2973 {"arith11_double_operand", {SUBREG, REG, CONST_INT, CONST_DOUBLE}},     \
2974 {"arith10_double_operand", {SUBREG, REG, CONST_INT, CONST_DOUBLE}},     \
2975 {"small_int", {CONST_INT}},                                             \
2976 {"small_int_or_double", {CONST_INT, CONST_DOUBLE}},                     \
2977 {"uns_small_int", {CONST_INT}},                                         \
2978 {"uns_arith_operand", {SUBREG, REG, CONST_INT}},                        \
2979 {"clobbered_register", {REG}},                                          \
2980 {"input_operand", {SUBREG, REG, CONST_INT, MEM, CONST}},                \
2981 {"const64_operand", {CONST_INT, CONST_DOUBLE}},                         \
2982 {"const64_high_operand", {CONST_INT, CONST_DOUBLE}},
2983
2984 /* The number of Pmode words for the setjmp buffer.  */
2985 #define JMP_BUF_SIZE 12
2986
2987 #define DONT_ACCESS_GBLS_AFTER_EPILOGUE (flag_pic)