OSDN Git Service

* doc/tm.texi (INIT_CUMULATIVE_ARGS): Update doco.
[pf3gnuchains/gcc-fork.git] / gcc / config / sparc / sparc.h
1 /* Definitions of target machine for GNU compiler, for Sun SPARC.
2    Copyright (C) 1987, 1988, 1989, 1992, 1994, 1995, 1996, 1997, 1998, 1999
3    2000, 2001, 2002, 2003, 2004 Free Software Foundation, Inc.
4    Contributed by Michael Tiemann (tiemann@cygnus.com).
5    64-bit SPARC-V9 support by Michael Tiemann, Jim Wilson, and Doug Evans,
6    at Cygnus Support.
7
8 This file is part of GCC.
9
10 GCC is free software; you can redistribute it and/or modify
11 it under the terms of the GNU General Public License as published by
12 the Free Software Foundation; either version 2, or (at your option)
13 any later version.
14
15 GCC is distributed in the hope that it will be useful,
16 but WITHOUT ANY WARRANTY; without even the implied warranty of
17 MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
18 GNU General Public License for more details.
19
20 You should have received a copy of the GNU General Public License
21 along with GCC; see the file COPYING.  If not, write to
22 the Free Software Foundation, 59 Temple Place - Suite 330,
23 Boston, MA 02111-1307, USA.  */
24
25 /* Note that some other tm.h files include this one and then override
26    whatever definitions are necessary.  */
27
28 /* Target CPU builtins.  FIXME: Defining sparc is for the benefit of
29    Solaris only; otherwise just define __sparc__.  Sadly the headers
30    are such a mess there is no Solaris-specific header.  */
31 #define TARGET_CPU_CPP_BUILTINS()               \
32   do                                            \
33     {                                           \
34         builtin_define_std ("sparc");           \
35         if (TARGET_64BIT)                       \
36           {                                     \
37             builtin_assert ("cpu=sparc64");     \
38             builtin_assert ("machine=sparc64"); \
39           }                                     \
40         else                                    \
41           {                                     \
42             builtin_assert ("cpu=sparc");       \
43             builtin_assert ("machine=sparc");   \
44           }                                     \
45     }                                           \
46   while (0)
47
48 /* Specify this in a cover file to provide bi-architecture (32/64) support.  */
49 /* #define SPARC_BI_ARCH */
50
51 /* Macro used later in this file to determine default architecture.  */
52 #define DEFAULT_ARCH32_P ((TARGET_DEFAULT & MASK_64BIT) == 0)
53
54 /* TARGET_ARCH{32,64} are the main macros to decide which of the two
55    architectures to compile for.  We allow targets to choose compile time or
56    runtime selection.  */
57 #ifdef IN_LIBGCC2
58 #if defined(__sparcv9) || defined(__arch64__)
59 #define TARGET_ARCH32 0
60 #else
61 #define TARGET_ARCH32 1
62 #endif /* sparc64 */
63 #else
64 #ifdef SPARC_BI_ARCH
65 #define TARGET_ARCH32 (! TARGET_64BIT)
66 #else
67 #define TARGET_ARCH32 (DEFAULT_ARCH32_P)
68 #endif /* SPARC_BI_ARCH */
69 #endif /* IN_LIBGCC2 */
70 #define TARGET_ARCH64 (! TARGET_ARCH32)
71
72 /* Code model selection.
73    -mcmodel is used to select the v9 code model.
74    Different code models aren't supported for v7/8 code.
75
76    TARGET_CM_32:     32 bit address space, top 32 bits = 0,
77                      pointers are 32 bits.  Note that this isn't intended
78                      to imply a v7/8 abi.
79
80    TARGET_CM_MEDLOW: 32 bit address space, top 32 bits = 0,
81                      avoid generating %uhi and %ulo terms,
82                      pointers are 64 bits.
83
84    TARGET_CM_MEDMID: 64 bit address space.
85                      The executable must be in the low 16 TB of memory.
86                      This corresponds to the low 44 bits, and the %[hml]44
87                      relocs are used.  The text segment has a maximum size
88                      of 31 bits.
89
90    TARGET_CM_MEDANY: 64 bit address space.
91                      The text and data segments have a maximum size of 31
92                      bits and may be located anywhere.  The maximum offset
93                      from any instruction to the label _GLOBAL_OFFSET_TABLE_
94                      is 31 bits.
95
96    TARGET_CM_EMBMEDANY: 64 bit address space.
97                      The text and data segments have a maximum size of 31 bits
98                      and may be located anywhere.  Register %g4 contains
99                      the start address of the data segment.
100 */
101
102 enum cmodel {
103   CM_32,
104   CM_MEDLOW,
105   CM_MEDMID,
106   CM_MEDANY,
107   CM_EMBMEDANY
108 };
109
110 /* Value of -mcmodel specified by user.  */
111 extern const char *sparc_cmodel_string;
112 /* One of CM_FOO.  */
113 extern enum cmodel sparc_cmodel;
114
115 /* V9 code model selection.  */
116 #define TARGET_CM_MEDLOW    (sparc_cmodel == CM_MEDLOW)
117 #define TARGET_CM_MEDMID    (sparc_cmodel == CM_MEDMID)
118 #define TARGET_CM_MEDANY    (sparc_cmodel == CM_MEDANY)
119 #define TARGET_CM_EMBMEDANY (sparc_cmodel == CM_EMBMEDANY)
120
121 #define SPARC_DEFAULT_CMODEL CM_32
122
123 /* This is call-clobbered in the normal ABI, but is reserved in the
124    home grown (aka upward compatible) embedded ABI.  */
125 #define EMBMEDANY_BASE_REG "%g4"
126 \f
127 /* Values of TARGET_CPU_DEFAULT, set via -D in the Makefile,
128    and specified by the user via --with-cpu=foo.
129    This specifies the cpu implementation, not the architecture size.  */
130 /* Note that TARGET_CPU_v9 is assumed to start the list of 64-bit
131    capable cpu's.  */
132 #define TARGET_CPU_sparc        0
133 #define TARGET_CPU_v7           0       /* alias for previous */
134 #define TARGET_CPU_sparclet     1
135 #define TARGET_CPU_sparclite    2
136 #define TARGET_CPU_v8           3       /* generic v8 implementation */
137 #define TARGET_CPU_supersparc   4
138 #define TARGET_CPU_hypersparc   5
139 #define TARGET_CPU_sparc86x     6
140 #define TARGET_CPU_sparclite86x 6
141 #define TARGET_CPU_v9           7       /* generic v9 implementation */
142 #define TARGET_CPU_sparcv9      7       /* alias */
143 #define TARGET_CPU_sparc64      7       /* alias */
144 #define TARGET_CPU_ultrasparc   8
145 #define TARGET_CPU_ultrasparc3  9
146
147 #if TARGET_CPU_DEFAULT == TARGET_CPU_v9 \
148  || TARGET_CPU_DEFAULT == TARGET_CPU_ultrasparc \
149  || TARGET_CPU_DEFAULT == TARGET_CPU_ultrasparc3
150
151 #define CPP_CPU32_DEFAULT_SPEC ""
152 #define ASM_CPU32_DEFAULT_SPEC ""
153
154 #if TARGET_CPU_DEFAULT == TARGET_CPU_v9
155 /* ??? What does Sun's CC pass?  */
156 #define CPP_CPU64_DEFAULT_SPEC "-D__sparc_v9__"
157 /* ??? It's not clear how other assemblers will handle this, so by default
158    use GAS.  Sun's Solaris assembler recognizes -xarch=v8plus, but this case
159    is handled in sol2.h.  */
160 #define ASM_CPU64_DEFAULT_SPEC "-Av9"
161 #endif
162 #if TARGET_CPU_DEFAULT == TARGET_CPU_ultrasparc
163 #define CPP_CPU64_DEFAULT_SPEC "-D__sparc_v9__"
164 #define ASM_CPU64_DEFAULT_SPEC "-Av9a"
165 #endif
166 #if TARGET_CPU_DEFAULT == TARGET_CPU_ultrasparc3
167 #define CPP_CPU64_DEFAULT_SPEC "-D__sparc_v9__"
168 #define ASM_CPU64_DEFAULT_SPEC "-Av9b"
169 #endif
170
171 #else
172
173 #define CPP_CPU64_DEFAULT_SPEC ""
174 #define ASM_CPU64_DEFAULT_SPEC ""
175
176 #if TARGET_CPU_DEFAULT == TARGET_CPU_sparc \
177  || TARGET_CPU_DEFAULT == TARGET_CPU_v8
178 #define CPP_CPU32_DEFAULT_SPEC ""
179 #define ASM_CPU32_DEFAULT_SPEC ""
180 #endif
181
182 #if TARGET_CPU_DEFAULT == TARGET_CPU_sparclet
183 #define CPP_CPU32_DEFAULT_SPEC "-D__sparclet__"
184 #define ASM_CPU32_DEFAULT_SPEC "-Asparclet"
185 #endif
186
187 #if TARGET_CPU_DEFAULT == TARGET_CPU_sparclite
188 #define CPP_CPU32_DEFAULT_SPEC "-D__sparclite__"
189 #define ASM_CPU32_DEFAULT_SPEC "-Asparclite"
190 #endif
191
192 #if TARGET_CPU_DEFAULT == TARGET_CPU_supersparc
193 #define CPP_CPU32_DEFAULT_SPEC "-D__supersparc__ -D__sparc_v8__"
194 #define ASM_CPU32_DEFAULT_SPEC ""
195 #endif
196
197 #if TARGET_CPU_DEFAULT == TARGET_CPU_hypersparc
198 #define CPP_CPU32_DEFAULT_SPEC "-D__hypersparc__ -D__sparc_v8__"
199 #define ASM_CPU32_DEFAULT_SPEC ""
200 #endif
201
202 #if TARGET_CPU_DEFAULT == TARGET_CPU_sparclite86x
203 #define CPP_CPU32_DEFAULT_SPEC "-D__sparclite86x__"
204 #define ASM_CPU32_DEFAULT_SPEC "-Asparclite"
205 #endif
206
207 #endif
208
209 #if !defined(CPP_CPU32_DEFAULT_SPEC) || !defined(CPP_CPU64_DEFAULT_SPEC)
210  #error Unrecognized value in TARGET_CPU_DEFAULT.
211 #endif
212
213 #ifdef SPARC_BI_ARCH
214
215 #define CPP_CPU_DEFAULT_SPEC \
216 (DEFAULT_ARCH32_P ? "\
217 %{m64:" CPP_CPU64_DEFAULT_SPEC "} \
218 %{!m64:" CPP_CPU32_DEFAULT_SPEC "} \
219 " : "\
220 %{m32:" CPP_CPU32_DEFAULT_SPEC "} \
221 %{!m32:" CPP_CPU64_DEFAULT_SPEC "} \
222 ")
223 #define ASM_CPU_DEFAULT_SPEC \
224 (DEFAULT_ARCH32_P ? "\
225 %{m64:" ASM_CPU64_DEFAULT_SPEC "} \
226 %{!m64:" ASM_CPU32_DEFAULT_SPEC "} \
227 " : "\
228 %{m32:" ASM_CPU32_DEFAULT_SPEC "} \
229 %{!m32:" ASM_CPU64_DEFAULT_SPEC "} \
230 ")
231
232 #else /* !SPARC_BI_ARCH */
233
234 #define CPP_CPU_DEFAULT_SPEC (DEFAULT_ARCH32_P ? CPP_CPU32_DEFAULT_SPEC : CPP_CPU64_DEFAULT_SPEC)
235 #define ASM_CPU_DEFAULT_SPEC (DEFAULT_ARCH32_P ? ASM_CPU32_DEFAULT_SPEC : ASM_CPU64_DEFAULT_SPEC)
236
237 #endif /* !SPARC_BI_ARCH */
238
239 /* Define macros to distinguish architectures.  */
240
241 /* Common CPP definitions used by CPP_SPEC amongst the various targets
242    for handling -mcpu=xxx switches.  */
243 #define CPP_CPU_SPEC "\
244 %{msoft-float:-D_SOFT_FLOAT} \
245 %{mcypress:} \
246 %{msparclite:-D__sparclite__} \
247 %{mf930:-D__sparclite__} %{mf934:-D__sparclite__} \
248 %{mv8:-D__sparc_v8__} \
249 %{msupersparc:-D__supersparc__ -D__sparc_v8__} \
250 %{mcpu=sparclet:-D__sparclet__} %{mcpu=tsc701:-D__sparclet__} \
251 %{mcpu=sparclite:-D__sparclite__} \
252 %{mcpu=f930:-D__sparclite__} %{mcpu=f934:-D__sparclite__} \
253 %{mcpu=v8:-D__sparc_v8__} \
254 %{mcpu=supersparc:-D__supersparc__ -D__sparc_v8__} \
255 %{mcpu=hypersparc:-D__hypersparc__ -D__sparc_v8__} \
256 %{mcpu=sparclite86x:-D__sparclite86x__} \
257 %{mcpu=v9:-D__sparc_v9__} \
258 %{mcpu=ultrasparc:-D__sparc_v9__} \
259 %{mcpu=ultrasparc3:-D__sparc_v9__} \
260 %{!mcpu*:%{!mcypress:%{!msparclite:%{!mf930:%{!mf934:%{!mv8:%{!msupersparc:%(cpp_cpu_default)}}}}}}} \
261 "
262 #define CPP_ARCH32_SPEC ""
263 #define CPP_ARCH64_SPEC "-D__arch64__"
264
265 #define CPP_ARCH_DEFAULT_SPEC \
266 (DEFAULT_ARCH32_P ? CPP_ARCH32_SPEC : CPP_ARCH64_SPEC)
267
268 #define CPP_ARCH_SPEC "\
269 %{m32:%(cpp_arch32)} \
270 %{m64:%(cpp_arch64)} \
271 %{!m32:%{!m64:%(cpp_arch_default)}} \
272 "
273
274 /* Macros to distinguish endianness.  */
275 #define CPP_ENDIAN_SPEC "\
276 %{mlittle-endian:-D__LITTLE_ENDIAN__} \
277 %{mlittle-endian-data:-D__LITTLE_ENDIAN_DATA__}"
278
279 /* Macros to distinguish the particular subtarget.  */
280 #define CPP_SUBTARGET_SPEC ""
281
282 #define CPP_SPEC "%(cpp_cpu) %(cpp_arch) %(cpp_endian) %(cpp_subtarget)"
283
284 /* Prevent error on `-sun4' and `-target sun4' options.  */
285 /* This used to translate -dalign to -malign, but that is no good
286    because it can't turn off the usual meaning of making debugging dumps.  */
287 /* Translate old style -m<cpu> into new style -mcpu=<cpu>.
288    ??? Delete support for -m<cpu> for 2.9.  */
289
290 #define CC1_SPEC "\
291 %{sun4:} %{target:} \
292 %{mcypress:-mcpu=cypress} \
293 %{msparclite:-mcpu=sparclite} %{mf930:-mcpu=f930} %{mf934:-mcpu=f934} \
294 %{mv8:-mcpu=v8} %{msupersparc:-mcpu=supersparc} \
295 "
296
297 /* Override in target specific files.  */
298 #define ASM_CPU_SPEC "\
299 %{mcpu=sparclet:-Asparclet} %{mcpu=tsc701:-Asparclet} \
300 %{msparclite:-Asparclite} \
301 %{mf930:-Asparclite} %{mf934:-Asparclite} \
302 %{mcpu=sparclite:-Asparclite} \
303 %{mcpu=sparclite86x:-Asparclite} \
304 %{mcpu=f930:-Asparclite} %{mcpu=f934:-Asparclite} \
305 %{mv8plus:-Av8plus} \
306 %{mcpu=v9:-Av9} \
307 %{mcpu=ultrasparc:%{!mv8plus:-Av9a}} \
308 %{mcpu=ultrasparc3:%{!mv8plus:-Av9b}} \
309 %{!mcpu*:%{!mcypress:%{!msparclite:%{!mf930:%{!mf934:%{!mv8:%{!msupersparc:%(asm_cpu_default)}}}}}}} \
310 "
311
312 /* Word size selection, among other things.
313    This is what GAS uses.  Add %(asm_arch) to ASM_SPEC to enable.  */
314
315 #define ASM_ARCH32_SPEC "-32"
316 #ifdef HAVE_AS_REGISTER_PSEUDO_OP
317 #define ASM_ARCH64_SPEC "-64 -no-undeclared-regs"
318 #else
319 #define ASM_ARCH64_SPEC "-64"
320 #endif
321 #define ASM_ARCH_DEFAULT_SPEC \
322 (DEFAULT_ARCH32_P ? ASM_ARCH32_SPEC : ASM_ARCH64_SPEC)
323
324 #define ASM_ARCH_SPEC "\
325 %{m32:%(asm_arch32)} \
326 %{m64:%(asm_arch64)} \
327 %{!m32:%{!m64:%(asm_arch_default)}} \
328 "
329
330 #ifdef HAVE_AS_RELAX_OPTION
331 #define ASM_RELAX_SPEC "%{!mno-relax:-relax}"
332 #else
333 #define ASM_RELAX_SPEC ""
334 #endif
335
336 /* Special flags to the Sun-4 assembler when using pipe for input.  */
337
338 #define ASM_SPEC "\
339 %{R} %{!pg:%{!p:%{fpic|fPIC|fpie|fPIE:-k}}} %{keep-local-as-symbols:-L} \
340 %(asm_cpu) %(asm_relax)"
341
342 #define AS_NEEDS_DASH_FOR_PIPED_INPUT
343
344 /* This macro defines names of additional specifications to put in the specs
345    that can be used in various specifications like CC1_SPEC.  Its definition
346    is an initializer with a subgrouping for each command option.
347
348    Each subgrouping contains a string constant, that defines the
349    specification name, and a string constant that used by the GCC driver
350    program.
351
352    Do not define this macro if it does not need to do anything.  */
353
354 #define EXTRA_SPECS \
355   { "cpp_cpu",          CPP_CPU_SPEC },         \
356   { "cpp_cpu_default",  CPP_CPU_DEFAULT_SPEC }, \
357   { "cpp_arch32",       CPP_ARCH32_SPEC },      \
358   { "cpp_arch64",       CPP_ARCH64_SPEC },      \
359   { "cpp_arch_default", CPP_ARCH_DEFAULT_SPEC },\
360   { "cpp_arch",         CPP_ARCH_SPEC },        \
361   { "cpp_endian",       CPP_ENDIAN_SPEC },      \
362   { "cpp_subtarget",    CPP_SUBTARGET_SPEC },   \
363   { "asm_cpu",          ASM_CPU_SPEC },         \
364   { "asm_cpu_default",  ASM_CPU_DEFAULT_SPEC }, \
365   { "asm_arch32",       ASM_ARCH32_SPEC },      \
366   { "asm_arch64",       ASM_ARCH64_SPEC },      \
367   { "asm_relax",        ASM_RELAX_SPEC },       \
368   { "asm_arch_default", ASM_ARCH_DEFAULT_SPEC },\
369   { "asm_arch",         ASM_ARCH_SPEC },        \
370   SUBTARGET_EXTRA_SPECS
371
372 #define SUBTARGET_EXTRA_SPECS
373
374 /* Because libgcc can generate references back to libc (via .umul etc.) we have
375    to list libc again after the second libgcc.  */
376 #define LINK_GCC_C_SEQUENCE_SPEC "%G %L %G %L"
377
378 \f
379 #define PTRDIFF_TYPE (TARGET_ARCH64 ? "long int" : "int")
380 #define SIZE_TYPE (TARGET_ARCH64 ? "long unsigned int" : "unsigned int")
381
382 /* ??? This should be 32 bits for v9 but what can we do?  */
383 #define WCHAR_TYPE "short unsigned int"
384 #define WCHAR_TYPE_SIZE 16
385
386 /* Show we can debug even without a frame pointer.  */
387 #define CAN_DEBUG_WITHOUT_FP
388
389 #define OVERRIDE_OPTIONS  sparc_override_options ()
390
391 /* Generate DBX debugging information.  */
392
393 #define DBX_DEBUGGING_INFO 1
394 \f
395 /* Run-time compilation parameters selecting different hardware subsets.  */
396
397 extern int target_flags;
398
399 /* Nonzero if we should generate code to use the fpu.  */
400 #define MASK_FPU 1
401 #define TARGET_FPU (target_flags & MASK_FPU)
402
403 /* Nonzero if we should assume that double pointers might be unaligned.
404    This can happen when linking gcc compiled code with other compilers,
405    because the ABI only guarantees 4 byte alignment.  */
406 #define MASK_UNALIGNED_DOUBLES 4
407 #define TARGET_UNALIGNED_DOUBLES (target_flags & MASK_UNALIGNED_DOUBLES)
408
409 /* Nonzero means that we should generate code for a v8 sparc.  */
410 #define MASK_V8 0x8
411 #define TARGET_V8 (target_flags & MASK_V8)
412
413 /* Nonzero means that we should generate code for a sparclite.
414    This enables the sparclite specific instructions, but does not affect
415    whether FPU instructions are emitted.  */
416 #define MASK_SPARCLITE 0x10
417 #define TARGET_SPARCLITE (target_flags & MASK_SPARCLITE)
418
419 /* Nonzero if we're compiling for the sparclet.  */
420 #define MASK_SPARCLET 0x20
421 #define TARGET_SPARCLET (target_flags & MASK_SPARCLET)
422
423 /* Nonzero if we're compiling for v9 sparc.
424    Note that v9's can run in 32 bit mode so this doesn't necessarily mean
425    the word size is 64.  */
426 #define MASK_V9 0x40
427 #define TARGET_V9 (target_flags & MASK_V9)
428
429 /* Nonzero to generate code that uses the instructions deprecated in
430    the v9 architecture.  This option only applies to v9 systems.  */
431 /* ??? This isn't user selectable yet.  It's used to enable such insns
432    on 32 bit v9 systems and for the moment they're permanently disabled
433    on 64 bit v9 systems.  */
434 #define MASK_DEPRECATED_V8_INSNS 0x80
435 #define TARGET_DEPRECATED_V8_INSNS (target_flags & MASK_DEPRECATED_V8_INSNS)
436
437 /* Mask of all CPU selection flags.  */
438 #define MASK_ISA \
439 (MASK_V8 + MASK_SPARCLITE + MASK_SPARCLET + MASK_V9 + MASK_DEPRECATED_V8_INSNS)
440
441 /* Nonzero means don't pass `-assert pure-text' to the linker.  */
442 #define MASK_IMPURE_TEXT 0x100
443 #define TARGET_IMPURE_TEXT (target_flags & MASK_IMPURE_TEXT)
444
445 /* 0x200 is unused */
446
447 /* Nonzero means use the registers that the SPARC ABI reserves for
448    application software.  This must be the default to coincide with the
449    setting in FIXED_REGISTERS.  */
450 #define MASK_APP_REGS 0x400
451 #define TARGET_APP_REGS (target_flags & MASK_APP_REGS)
452
453 /* Option to select how quad word floating point is implemented.
454    When TARGET_HARD_QUAD is true, we use the hardware quad instructions.
455    Otherwise, we use the SPARC ABI quad library functions.  */
456 #define MASK_HARD_QUAD 0x800
457 #define TARGET_HARD_QUAD (target_flags & MASK_HARD_QUAD)
458
459 /* Nonzero on little-endian machines.  */
460 /* ??? Little endian support currently only exists for sparclet-aout and
461    sparc64-elf configurations.  May eventually want to expand the support
462    to all targets, but for now it's kept local to only those two.  */
463 #define MASK_LITTLE_ENDIAN 0x1000
464 #define TARGET_LITTLE_ENDIAN (target_flags & MASK_LITTLE_ENDIAN)
465
466 /* 0x2000, 0x4000 are unused */
467
468 /* Nonzero if pointers are 64 bits.  */
469 #define MASK_PTR64 0x8000
470 #define TARGET_PTR64 (target_flags & MASK_PTR64)
471
472 /* Nonzero if generating code to run in a 64 bit environment.
473    This is intended to only be used by TARGET_ARCH{32,64} as they are the
474    mechanism used to control compile time or run time selection.  */
475 #define MASK_64BIT 0x10000
476 #define TARGET_64BIT (target_flags & MASK_64BIT)
477
478 /* 0x20000,0x40000 unused */
479
480 /* Nonzero means use a stack bias of 2047.  Stack offsets are obtained by
481    adding 2047 to %sp.  This option is for v9 only and is the default.  */
482 #define MASK_STACK_BIAS 0x80000
483 #define TARGET_STACK_BIAS (target_flags & MASK_STACK_BIAS)
484
485 /* 0x100000,0x200000 unused */
486
487 /* Nonzero means -m{,no-}fpu was passed on the command line.  */
488 #define MASK_FPU_SET 0x400000
489 #define TARGET_FPU_SET (target_flags & MASK_FPU_SET)
490
491 /* Use the UltraSPARC Visual Instruction Set extensions.  */
492 #define MASK_VIS 0x1000000
493 #define TARGET_VIS (target_flags & MASK_VIS)
494
495 /* Compile for Solaris V8+.  32 bit Solaris preserves the high bits of
496    the current out and global registers and Linux 2.2+ as well.  */
497 #define MASK_V8PLUS 0x2000000
498 #define TARGET_V8PLUS (target_flags & MASK_V8PLUS)
499
500 /* Force a the fastest alignment on structures to take advantage of
501    faster copies.  */
502 #define MASK_FASTER_STRUCTS 0x4000000
503 #define TARGET_FASTER_STRUCTS (target_flags & MASK_FASTER_STRUCTS)
504
505 /* Use IEEE quad long double.  */
506 #define MASK_LONG_DOUBLE_128 0x8000000
507 #define TARGET_LONG_DOUBLE_128 (target_flags & MASK_LONG_DOUBLE_128)
508
509 /* TARGET_HARD_MUL: Use hardware multiply instructions but not %y.
510    TARGET_HARD_MUL32: Use hardware multiply instructions with rd %y
511    to get high 32 bits.  False in V8+ or V9 because multiply stores
512    a 64 bit result in a register.  */
513
514 #define TARGET_HARD_MUL32                               \
515   ((TARGET_V8 || TARGET_SPARCLITE                       \
516     || TARGET_SPARCLET || TARGET_DEPRECATED_V8_INSNS)   \
517    && ! TARGET_V8PLUS && TARGET_ARCH32)
518
519 #define TARGET_HARD_MUL                                 \
520   (TARGET_V8 || TARGET_SPARCLITE || TARGET_SPARCLET     \
521    || TARGET_DEPRECATED_V8_INSNS || TARGET_V8PLUS)
522
523
524 /* Macro to define tables used to set the flags.
525    This is a list in braces of pairs in braces,
526    each pair being { "NAME", VALUE }
527    where VALUE is the bits to set or minus the bits to clear.
528    An empty string NAME is used to identify the default VALUE.  */
529
530 #define TARGET_SWITCHES  \
531   { {"fpu", MASK_FPU | MASK_FPU_SET,                                    \
532      N_("Use hardware fp") },                                           \
533     {"no-fpu", -MASK_FPU,                                               \
534      N_("Do not use hardware fp") },                                    \
535     {"no-fpu", MASK_FPU_SET,                            NULL, },        \
536     {"hard-float", MASK_FPU | MASK_FPU_SET,                             \
537      N_("Use hardware fp") },                                           \
538     {"soft-float", -MASK_FPU,                                           \
539      N_("Do not use hardware fp") },                                    \
540     {"soft-float", MASK_FPU_SET,                        NULL },         \
541     {"unaligned-doubles", MASK_UNALIGNED_DOUBLES,                       \
542      N_("Assume possible double misalignment") },                       \
543     {"no-unaligned-doubles", -MASK_UNALIGNED_DOUBLES,                   \
544      N_("Assume all doubles are aligned") },                            \
545     {"impure-text", MASK_IMPURE_TEXT,                                   \
546      N_("Pass -assert pure-text to linker") },                          \
547     {"no-impure-text", -MASK_IMPURE_TEXT,                               \
548      N_("Do not pass -assert pure-text to linker") },                   \
549     {"app-regs", MASK_APP_REGS,                                         \
550      N_("Use ABI reserved registers") },                                \
551     {"no-app-regs", -MASK_APP_REGS,                                     \
552      N_("Do not use ABI reserved registers") },                         \
553     {"hard-quad-float", MASK_HARD_QUAD,                                 \
554      N_("Use hardware quad fp instructions") },                         \
555     {"soft-quad-float", -MASK_HARD_QUAD,                                \
556      N_("Do not use hardware quad fp instructions") },                  \
557     {"v8plus", MASK_V8PLUS,                                             \
558      N_("Compile for v8plus ABI") },                                    \
559     {"no-v8plus", -MASK_V8PLUS,                                         \
560      N_("Do not compile for v8plus ABI") },                             \
561     {"vis", MASK_VIS,                                                   \
562      N_("Utilize Visual Instruction Set") },                            \
563     {"no-vis", -MASK_VIS,                                               \
564      N_("Do not utilize Visual Instruction Set") },                     \
565     {"ptr64", MASK_PTR64,                                               \
566      N_("Pointers are 64-bit") },                                       \
567     {"ptr32", -MASK_PTR64,                                              \
568      N_("Pointers are 32-bit") },                                       \
569     {"32", -MASK_64BIT,                                                 \
570      N_("Use 32-bit ABI") },                                            \
571     {"64", MASK_64BIT,                                                  \
572      N_("Use 64-bit ABI") },                                            \
573     {"stack-bias", MASK_STACK_BIAS,                                     \
574      N_("Use stack bias") },                                            \
575     {"no-stack-bias", -MASK_STACK_BIAS,                                 \
576      N_("Do not use stack bias") },                                     \
577     {"faster-structs", MASK_FASTER_STRUCTS,                             \
578      N_("Use structs on stronger alignment for double-word copies") },  \
579     {"no-faster-structs", -MASK_FASTER_STRUCTS,                         \
580      N_("Do not use structs on stronger alignment for double-word copies") }, \
581     {"relax", 0,                                                        \
582      N_("Optimize tail call instructions in assembler and linker") },   \
583     {"no-relax", 0,                                                     \
584      N_("Do not optimize tail call instructions in assembler or linker") }, \
585     SUBTARGET_SWITCHES                  \
586     { "", TARGET_DEFAULT, ""}}
587
588 /* MASK_APP_REGS must always be the default because that's what
589    FIXED_REGISTERS is set to and -ffixed- is processed before
590    CONDITIONAL_REGISTER_USAGE is called (where we process -mno-app-regs).  */
591 #define TARGET_DEFAULT (MASK_APP_REGS + MASK_FPU)
592
593 /* This is meant to be redefined in target specific files.  */
594 #define SUBTARGET_SWITCHES
595
596 /* Processor type.
597    These must match the values for the cpu attribute in sparc.md.  */
598 enum processor_type {
599   PROCESSOR_V7,
600   PROCESSOR_CYPRESS,
601   PROCESSOR_V8,
602   PROCESSOR_SUPERSPARC,
603   PROCESSOR_SPARCLITE,
604   PROCESSOR_F930,
605   PROCESSOR_F934,
606   PROCESSOR_HYPERSPARC,
607   PROCESSOR_SPARCLITE86X,
608   PROCESSOR_SPARCLET,
609   PROCESSOR_TSC701,
610   PROCESSOR_V9,
611   PROCESSOR_ULTRASPARC,
612   PROCESSOR_ULTRASPARC3
613 };
614
615 /* This is set from -m{cpu,tune}=xxx.  */
616 extern enum processor_type sparc_cpu;
617
618 /* Recast the cpu class to be the cpu attribute.
619    Every file includes us, but not every file includes insn-attr.h.  */
620 #define sparc_cpu_attr ((enum attr_cpu) sparc_cpu)
621
622 #define TARGET_OPTIONS \
623 {                                                               \
624   { "cpu=",  &sparc_select[1].string,                           \
625     N_("Use features of and schedule code for given CPU"), 0},  \
626   { "tune=", &sparc_select[2].string,                           \
627     N_("Schedule code for given CPU"), 0},                      \
628   { "cmodel=", &sparc_cmodel_string,                            \
629     N_("Use given SPARC code model"), 0},                       \
630   SUBTARGET_OPTIONS                                             \
631 }
632
633 /* This is meant to be redefined in target specific files.  */
634 #define SUBTARGET_OPTIONS
635
636 /* Support for a compile-time default CPU, et cetera.  The rules are:
637    --with-cpu is ignored if -mcpu is specified.
638    --with-tune is ignored if -mtune is specified.
639    --with-float is ignored if -mhard-float, -msoft-float, -mfpu, or -mno-fpu
640      are specified.  */
641 #define OPTION_DEFAULT_SPECS \
642   {"cpu", "%{!mcpu=*:-mcpu=%(VALUE)}" }, \
643   {"tune", "%{!mtune=*:-mtune=%(VALUE)}" }, \
644   {"float", "%{!msoft-float:%{!mhard-float:%{!fpu:%{!no-fpu:-m%(VALUE)-float}}}}" }
645
646 /* sparc_select[0] is reserved for the default cpu.  */
647 struct sparc_cpu_select
648 {
649   const char *string;
650   const char *const name;
651   const int set_tune_p;
652   const int set_arch_p;
653 };
654
655 extern struct sparc_cpu_select sparc_select[];
656 \f
657 /* target machine storage layout */
658
659 /* Define this if most significant bit is lowest numbered
660    in instructions that operate on numbered bit-fields.  */
661 #define BITS_BIG_ENDIAN 1
662
663 /* Define this if most significant byte of a word is the lowest numbered.  */
664 #define BYTES_BIG_ENDIAN 1
665
666 /* Define this if most significant word of a multiword number is the lowest
667    numbered.  */
668 #define WORDS_BIG_ENDIAN 1
669
670 /* Define this to set the endianness to use in libgcc2.c, which can
671    not depend on target_flags.  */
672 #if defined (__LITTLE_ENDIAN__) || defined(__LITTLE_ENDIAN_DATA__)
673 #define LIBGCC2_WORDS_BIG_ENDIAN 0
674 #else
675 #define LIBGCC2_WORDS_BIG_ENDIAN 1
676 #endif
677
678 #define MAX_BITS_PER_WORD       64
679
680 /* Width of a word, in units (bytes).  */
681 #define UNITS_PER_WORD          (TARGET_ARCH64 ? 8 : 4)
682 #ifdef IN_LIBGCC2
683 #define MIN_UNITS_PER_WORD      UNITS_PER_WORD
684 #else
685 #define MIN_UNITS_PER_WORD      4
686 #endif
687
688 /* Now define the sizes of the C data types.  */
689
690 #define SHORT_TYPE_SIZE         16
691 #define INT_TYPE_SIZE           32
692 #define LONG_TYPE_SIZE          (TARGET_ARCH64 ? 64 : 32)
693 #define LONG_LONG_TYPE_SIZE     64
694 #define FLOAT_TYPE_SIZE         32
695 #define DOUBLE_TYPE_SIZE        64
696
697 #ifdef SPARC_BI_ARCH
698 #define MAX_LONG_TYPE_SIZE      64
699 #endif
700
701 #if 0
702 /* ??? This does not work in SunOS 4.x, so it is not enabled here.
703    Instead, it is enabled in sol2.h, because it does work under Solaris.  */
704 /* Define for support of TFmode long double.
705    SPARC ABI says that long double is 4 words.  */
706 #define LONG_DOUBLE_TYPE_SIZE 128
707 #endif
708
709 /* Width in bits of a pointer.
710    See also the macro `Pmode' defined below.  */
711 #define POINTER_SIZE (TARGET_PTR64 ? 64 : 32)
712
713 /* If we have to extend pointers (only when TARGET_ARCH64 and not
714    TARGET_PTR64), we want to do it unsigned.   This macro does nothing
715    if ptr_mode and Pmode are the same.  */
716 #define POINTERS_EXTEND_UNSIGNED 1
717
718 /* A macro to update MODE and UNSIGNEDP when an object whose type
719    is TYPE and which has the specified mode and signedness is to be
720    stored in a register.  This macro is only called when TYPE is a
721    scalar type.  */
722 #define PROMOTE_MODE(MODE, UNSIGNEDP, TYPE) \
723 if (TARGET_ARCH64                               \
724     && GET_MODE_CLASS (MODE) == MODE_INT        \
725     && GET_MODE_SIZE (MODE) < UNITS_PER_WORD)   \
726   (MODE) = word_mode;
727
728 /* This is only needed for TARGET_ARCH64, but since PROMOTE_MODE is a no-op
729    for TARGET_ARCH32 this is ok.  Otherwise we'd need to add a runtime test
730    for this value.  For TARGET_ARCH64 we need it, as we don't have instructions
731    for arithmetic operations which do zero/sign extension at the same time,
732    so without this we end up with a srl/sra after every assignment to an
733    user variable,  which means very very bad code.  */
734 #define PROMOTE_FOR_CALL_ONLY
735
736 /* Allocation boundary (in *bits*) for storing arguments in argument list.  */
737 #define PARM_BOUNDARY (TARGET_ARCH64 ? 64 : 32)
738
739 /* Boundary (in *bits*) on which stack pointer should be aligned.  */
740 /* FIXME, this is wrong when TARGET_ARCH64 and TARGET_STACK_BIAS, because
741    then sp+2047 is 128-bit aligned so sp is really only byte-aligned.  */
742 #define STACK_BOUNDARY (TARGET_ARCH64 ? 128 : 64)
743 /* Temporary hack until the FIXME above is fixed.  This macro is used
744    only in pad_to_arg_alignment in function.c; see the comment there
745    for details about what it does.  */
746 #define SPARC_STACK_BOUNDARY_HACK (TARGET_ARCH64 && TARGET_STACK_BIAS)
747
748 /* ALIGN FRAMES on double word boundaries */
749
750 #define SPARC_STACK_ALIGN(LOC) \
751   (TARGET_ARCH64 ? (((LOC)+15) & ~15) : (((LOC)+7) & ~7))
752
753 /* Allocation boundary (in *bits*) for the code of a function.  */
754 #define FUNCTION_BOUNDARY 32
755
756 /* Alignment of field after `int : 0' in a structure.  */
757 #define EMPTY_FIELD_BOUNDARY (TARGET_ARCH64 ? 64 : 32)
758
759 /* Every structure's size must be a multiple of this.  */
760 #define STRUCTURE_SIZE_BOUNDARY 8
761
762 /* A bit-field declared as `int' forces `int' alignment for the struct.  */
763 #define PCC_BITFIELD_TYPE_MATTERS 1
764
765 /* No data type wants to be aligned rounder than this.  */
766 #define BIGGEST_ALIGNMENT (TARGET_ARCH64 ? 128 : 64)
767
768 /* The best alignment to use in cases where we have a choice.  */
769 #define FASTEST_ALIGNMENT 64
770
771 /* Define this macro as an expression for the alignment of a structure
772    (given by STRUCT as a tree node) if the alignment computed in the
773    usual way is COMPUTED and the alignment explicitly specified was
774    SPECIFIED.
775
776    The default is to use SPECIFIED if it is larger; otherwise, use
777    the smaller of COMPUTED and `BIGGEST_ALIGNMENT' */
778 #define ROUND_TYPE_ALIGN(STRUCT, COMPUTED, SPECIFIED)   \
779  (TARGET_FASTER_STRUCTS ?                               \
780   ((TREE_CODE (STRUCT) == RECORD_TYPE                   \
781     || TREE_CODE (STRUCT) == UNION_TYPE                 \
782     || TREE_CODE (STRUCT) == QUAL_UNION_TYPE)           \
783    && TYPE_FIELDS (STRUCT) != 0                         \
784      ? MAX (MAX ((COMPUTED), (SPECIFIED)), BIGGEST_ALIGNMENT) \
785      : MAX ((COMPUTED), (SPECIFIED)))                   \
786    :  MAX ((COMPUTED), (SPECIFIED)))
787
788 /* Make strings word-aligned so strcpy from constants will be faster.  */
789 #define CONSTANT_ALIGNMENT(EXP, ALIGN)  \
790   ((TREE_CODE (EXP) == STRING_CST       \
791     && (ALIGN) < FASTEST_ALIGNMENT)     \
792    ? FASTEST_ALIGNMENT : (ALIGN))
793
794 /* Make arrays of chars word-aligned for the same reasons.  */
795 #define DATA_ALIGNMENT(TYPE, ALIGN)             \
796   (TREE_CODE (TYPE) == ARRAY_TYPE               \
797    && TYPE_MODE (TREE_TYPE (TYPE)) == QImode    \
798    && (ALIGN) < FASTEST_ALIGNMENT ? FASTEST_ALIGNMENT : (ALIGN))
799
800 /* Set this nonzero if move instructions will actually fail to work
801    when given unaligned data.  */
802 #define STRICT_ALIGNMENT 1
803
804 /* Things that must be doubleword aligned cannot go in the text section,
805    because the linker fails to align the text section enough!
806    Put them in the data section.  This macro is only used in this file.  */
807 #define MAX_TEXT_ALIGN 32
808
809 /* This forces all variables and constants to the data section when PIC.
810    This is because the SunOS 4 shared library scheme thinks everything in
811    text is a function, and patches the address to point to a loader stub.  */
812 /* This is defined to zero for every system which doesn't use the a.out object
813    file format.  */
814 #ifndef SUNOS4_SHARED_LIBRARIES
815 #define SUNOS4_SHARED_LIBRARIES 0
816 #endif
817 \f
818 /* Standard register usage.  */
819
820 /* Number of actual hardware registers.
821    The hardware registers are assigned numbers for the compiler
822    from 0 to just below FIRST_PSEUDO_REGISTER.
823    All registers that the compiler knows about must be given numbers,
824    even those that are not normally considered general registers.
825
826    SPARC has 32 integer registers and 32 floating point registers.
827    64 bit SPARC has 32 additional fp regs, but the odd numbered ones are not
828    accessible.  We still account for them to simplify register computations
829    (eg: in CLASS_MAX_NREGS).  There are also 4 fp condition code registers, so
830    32+32+32+4 == 100.
831    Register 100 is used as the integer condition code register.
832    Register 101 is used as the soft frame pointer register.  */
833
834 #define FIRST_PSEUDO_REGISTER 102
835
836 #define SPARC_FIRST_FP_REG     32
837 /* Additional V9 fp regs.  */
838 #define SPARC_FIRST_V9_FP_REG  64
839 #define SPARC_LAST_V9_FP_REG   95
840 /* V9 %fcc[0123].  V8 uses (figuratively) %fcc0.  */
841 #define SPARC_FIRST_V9_FCC_REG 96
842 #define SPARC_LAST_V9_FCC_REG  99
843 /* V8 fcc reg.  */
844 #define SPARC_FCC_REG 96
845 /* Integer CC reg.  We don't distinguish %icc from %xcc.  */
846 #define SPARC_ICC_REG 100
847
848 /* Nonzero if REGNO is an fp reg.  */
849 #define SPARC_FP_REG_P(REGNO) \
850 ((REGNO) >= SPARC_FIRST_FP_REG && (REGNO) <= SPARC_LAST_V9_FP_REG)
851
852 /* Argument passing regs.  */
853 #define SPARC_OUTGOING_INT_ARG_FIRST 8
854 #define SPARC_INCOMING_INT_ARG_FIRST 24
855 #define SPARC_FP_ARG_FIRST           32
856
857 /* 1 for registers that have pervasive standard uses
858    and are not available for the register allocator.
859
860    On non-v9 systems:
861    g1 is free to use as temporary.
862    g2-g4 are reserved for applications.  Gcc normally uses them as
863    temporaries, but this can be disabled via the -mno-app-regs option.
864    g5 through g7 are reserved for the operating system.
865
866    On v9 systems:
867    g1,g5 are free to use as temporaries, and are free to use between calls
868    if the call is to an external function via the PLT.
869    g4 is free to use as a temporary in the non-embedded case.
870    g4 is reserved in the embedded case.
871    g2-g3 are reserved for applications.  Gcc normally uses them as
872    temporaries, but this can be disabled via the -mno-app-regs option.
873    g6-g7 are reserved for the operating system (or application in
874    embedded case).
875    ??? Register 1 is used as a temporary by the 64 bit sethi pattern, so must
876    currently be a fixed register until this pattern is rewritten.
877    Register 1 is also used when restoring call-preserved registers in large
878    stack frames.
879
880    Registers fixed in arch32 and not arch64 (or vice-versa) are marked in
881    CONDITIONAL_REGISTER_USAGE in order to properly handle -ffixed-.
882 */
883
884 #define FIXED_REGISTERS  \
885  {1, 0, 2, 2, 2, 2, 1, 1,       \
886   0, 0, 0, 0, 0, 0, 1, 0,       \
887   0, 0, 0, 0, 0, 0, 0, 0,       \
888   0, 0, 0, 0, 0, 0, 1, 1,       \
889                                 \
890   0, 0, 0, 0, 0, 0, 0, 0,       \
891   0, 0, 0, 0, 0, 0, 0, 0,       \
892   0, 0, 0, 0, 0, 0, 0, 0,       \
893   0, 0, 0, 0, 0, 0, 0, 0,       \
894                                 \
895   0, 0, 0, 0, 0, 0, 0, 0,       \
896   0, 0, 0, 0, 0, 0, 0, 0,       \
897   0, 0, 0, 0, 0, 0, 0, 0,       \
898   0, 0, 0, 0, 0, 0, 0, 0,       \
899                                 \
900   0, 0, 0, 0, 0, 1}
901
902 /* 1 for registers not available across function calls.
903    These must include the FIXED_REGISTERS and also any
904    registers that can be used without being saved.
905    The latter must include the registers where values are returned
906    and the register where structure-value addresses are passed.
907    Aside from that, you can include as many other registers as you like.  */
908
909 #define CALL_USED_REGISTERS  \
910  {1, 1, 1, 1, 1, 1, 1, 1,       \
911   1, 1, 1, 1, 1, 1, 1, 1,       \
912   0, 0, 0, 0, 0, 0, 0, 0,       \
913   0, 0, 0, 0, 0, 0, 1, 1,       \
914                                 \
915   1, 1, 1, 1, 1, 1, 1, 1,       \
916   1, 1, 1, 1, 1, 1, 1, 1,       \
917   1, 1, 1, 1, 1, 1, 1, 1,       \
918   1, 1, 1, 1, 1, 1, 1, 1,       \
919                                 \
920   1, 1, 1, 1, 1, 1, 1, 1,       \
921   1, 1, 1, 1, 1, 1, 1, 1,       \
922   1, 1, 1, 1, 1, 1, 1, 1,       \
923   1, 1, 1, 1, 1, 1, 1, 1,       \
924                                 \
925   1, 1, 1, 1, 1, 1}
926
927 /* If !TARGET_FPU, then make the fp registers and fp cc regs fixed so that
928    they won't be allocated.  */
929
930 #define CONDITIONAL_REGISTER_USAGE                              \
931 do                                                              \
932   {                                                             \
933     if (PIC_OFFSET_TABLE_REGNUM != INVALID_REGNUM)              \
934       {                                                         \
935         fixed_regs[PIC_OFFSET_TABLE_REGNUM] = 1;                \
936         call_used_regs[PIC_OFFSET_TABLE_REGNUM] = 1;            \
937       }                                                         \
938     /* If the user has passed -f{fixed,call-{used,saved}}-g5 */ \
939     /* then honor it.  */                                       \
940     if (TARGET_ARCH32 && fixed_regs[5])                         \
941       fixed_regs[5] = 1;                                        \
942     else if (TARGET_ARCH64 && fixed_regs[5] == 2)               \
943       fixed_regs[5] = 0;                                        \
944     if (! TARGET_V9)                                            \
945       {                                                         \
946         int regno;                                              \
947         for (regno = SPARC_FIRST_V9_FP_REG;                     \
948              regno <= SPARC_LAST_V9_FP_REG;                     \
949              regno++)                                           \
950           fixed_regs[regno] = 1;                                \
951         /* %fcc0 is used by v8 and v9.  */                      \
952         for (regno = SPARC_FIRST_V9_FCC_REG + 1;                \
953              regno <= SPARC_LAST_V9_FCC_REG;                    \
954              regno++)                                           \
955           fixed_regs[regno] = 1;                                \
956       }                                                         \
957     if (! TARGET_FPU)                                           \
958       {                                                         \
959         int regno;                                              \
960         for (regno = 32; regno < SPARC_LAST_V9_FCC_REG; regno++) \
961           fixed_regs[regno] = 1;                                \
962       }                                                         \
963     /* If the user has passed -f{fixed,call-{used,saved}}-g2 */ \
964     /* then honor it.  Likewise with g3 and g4.  */             \
965     if (fixed_regs[2] == 2)                                     \
966       fixed_regs[2] = ! TARGET_APP_REGS;                        \
967     if (fixed_regs[3] == 2)                                     \
968       fixed_regs[3] = ! TARGET_APP_REGS;                        \
969     if (TARGET_ARCH32 && fixed_regs[4] == 2)                    \
970       fixed_regs[4] = ! TARGET_APP_REGS;                        \
971     else if (TARGET_CM_EMBMEDANY)                               \
972       fixed_regs[4] = 1;                                        \
973     else if (fixed_regs[4] == 2)                                \
974       fixed_regs[4] = 0;                                        \
975   }                                                             \
976 while (0)
977
978 /* Return number of consecutive hard regs needed starting at reg REGNO
979    to hold something of mode MODE.
980    This is ordinarily the length in words of a value of mode MODE
981    but can be less for certain modes in special long registers.
982
983    On SPARC, ordinary registers hold 32 bits worth;
984    this means both integer and floating point registers.
985    On v9, integer regs hold 64 bits worth; floating point regs hold
986    32 bits worth (this includes the new fp regs as even the odd ones are
987    included in the hard register count).  */
988
989 #define HARD_REGNO_NREGS(REGNO, MODE) \
990   (TARGET_ARCH64                                                        \
991    ? ((REGNO) < 32 || (REGNO) == FRAME_POINTER_REGNUM                   \
992       ? (GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD    \
993       : (GET_MODE_SIZE (MODE) + 3) / 4)                                 \
994    : ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD))
995
996 /* Due to the ARCH64 discrepancy above we must override this next
997    macro too.  */
998 #define REGMODE_NATURAL_SIZE(MODE) \
999   ((TARGET_ARCH64 && FLOAT_MODE_P (MODE)) ? 4 : UNITS_PER_WORD)
1000
1001 /* Value is 1 if hard register REGNO can hold a value of machine-mode MODE.
1002    See sparc.c for how we initialize this.  */
1003 extern const int *hard_regno_mode_classes;
1004 extern int sparc_mode_class[];
1005
1006 /* ??? Because of the funny way we pass parameters we should allow certain
1007    ??? types of float/complex values to be in integer registers during
1008    ??? RTL generation.  This only matters on arch32.  */
1009 #define HARD_REGNO_MODE_OK(REGNO, MODE) \
1010   ((hard_regno_mode_classes[REGNO] & sparc_mode_class[MODE]) != 0)
1011
1012 /* Value is 1 if it is a good idea to tie two pseudo registers
1013    when one has mode MODE1 and one has mode MODE2.
1014    If HARD_REGNO_MODE_OK could produce different values for MODE1 and MODE2,
1015    for any hard reg, then this must be 0 for correct output.
1016
1017    For V9: SFmode can't be combined with other float modes, because they can't
1018    be allocated to the %d registers.  Also, DFmode won't fit in odd %f
1019    registers, but SFmode will.  */
1020 #define MODES_TIEABLE_P(MODE1, MODE2) \
1021   ((MODE1) == (MODE2)                                           \
1022    || (GET_MODE_CLASS (MODE1) == GET_MODE_CLASS (MODE2)         \
1023        && (! TARGET_V9                                          \
1024            || (GET_MODE_CLASS (MODE1) != MODE_FLOAT             \
1025                || (MODE1 != SFmode && MODE2 != SFmode)))))
1026
1027 /* Specify the registers used for certain standard purposes.
1028    The values of these macros are register numbers.  */
1029
1030 /* SPARC pc isn't overloaded on a register that the compiler knows about.  */
1031 /* #define PC_REGNUM  */
1032
1033 /* Register to use for pushing function arguments.  */
1034 #define STACK_POINTER_REGNUM 14
1035
1036 /* The stack bias (amount by which the hardware register is offset by).  */
1037 #define SPARC_STACK_BIAS ((TARGET_ARCH64 && TARGET_STACK_BIAS) ? 2047 : 0)
1038
1039 /* Actual top-of-stack address is 92/176 greater than the contents of the
1040    stack pointer register for !v9/v9.  That is:
1041    - !v9: 64 bytes for the in and local registers, 4 bytes for structure return
1042      address, and 6*4 bytes for the 6 register parameters.
1043    - v9: 128 bytes for the in and local registers + 6*8 bytes for the integer
1044      parameter regs.  */
1045 #define STACK_POINTER_OFFSET (FIRST_PARM_OFFSET(0) + SPARC_STACK_BIAS)
1046
1047 /* Base register for access to local variables of the function.  */
1048 #define HARD_FRAME_POINTER_REGNUM 30
1049
1050 /* The soft frame pointer does not have the stack bias applied.  */
1051 #define FRAME_POINTER_REGNUM 101
1052
1053 /* Given the stack bias, the stack pointer isn't actually aligned.  */
1054 #define INIT_EXPANDERS                                                   \
1055   do {                                                                   \
1056     if (cfun && cfun->emit->regno_pointer_align && SPARC_STACK_BIAS)     \
1057       {                                                                  \
1058         REGNO_POINTER_ALIGN (STACK_POINTER_REGNUM) = BITS_PER_UNIT;      \
1059         REGNO_POINTER_ALIGN (HARD_FRAME_POINTER_REGNUM) = BITS_PER_UNIT; \
1060       }                                                                  \
1061   } while (0)
1062
1063 /* Value should be nonzero if functions must have frame pointers.
1064    Zero means the frame pointer need not be set up (and parms
1065    may be accessed via the stack pointer) in functions that seem suitable.
1066    This is computed in `reload', in reload1.c.
1067    Used in flow.c, global.c, and reload1.c.  */
1068 #define FRAME_POINTER_REQUIRED  \
1069   (! (leaf_function_p () && only_leaf_regs_used ()))
1070
1071 /* Base register for access to arguments of the function.  */
1072 #define ARG_POINTER_REGNUM FRAME_POINTER_REGNUM
1073
1074 /* Register in which static-chain is passed to a function.  This must
1075    not be a register used by the prologue.  */
1076 #define STATIC_CHAIN_REGNUM (TARGET_ARCH64 ? 5 : 2)
1077
1078 /* Register which holds offset table for position-independent
1079    data references.  */
1080
1081 #define PIC_OFFSET_TABLE_REGNUM (flag_pic ? 23 : INVALID_REGNUM)
1082
1083 /* Pick a default value we can notice from override_options:
1084    !v9: Default is on.
1085    v9: Default is off.  */
1086
1087 #define DEFAULT_PCC_STRUCT_RETURN -1
1088
1089 /* Functions which return large structures get the address
1090    to place the wanted value at offset 64 from the frame.
1091    Must reserve 64 bytes for the in and local registers.
1092    v9: Functions which return large structures get the address to place the
1093    wanted value from an invisible first argument.  */
1094 #define STRUCT_VALUE_OFFSET 64
1095 \f
1096 /* Define the classes of registers for register constraints in the
1097    machine description.  Also define ranges of constants.
1098
1099    One of the classes must always be named ALL_REGS and include all hard regs.
1100    If there is more than one class, another class must be named NO_REGS
1101    and contain no registers.
1102
1103    The name GENERAL_REGS must be the name of a class (or an alias for
1104    another name such as ALL_REGS).  This is the class of registers
1105    that is allowed by "g" or "r" in a register constraint.
1106    Also, registers outside this class are allocated only when
1107    instructions express preferences for them.
1108
1109    The classes must be numbered in nondecreasing order; that is,
1110    a larger-numbered class must never be contained completely
1111    in a smaller-numbered class.
1112
1113    For any two classes, it is very desirable that there be another
1114    class that represents their union.  */
1115
1116 /* The SPARC has various kinds of registers: general, floating point,
1117    and condition codes [well, it has others as well, but none that we
1118    care directly about].
1119
1120    For v9 we must distinguish between the upper and lower floating point
1121    registers because the upper ones can't hold SFmode values.
1122    HARD_REGNO_MODE_OK won't help here because reload assumes that register(s)
1123    satisfying a group need for a class will also satisfy a single need for
1124    that class.  EXTRA_FP_REGS is a bit of a misnomer as it covers all 64 fp
1125    regs.
1126
1127    It is important that one class contains all the general and all the standard
1128    fp regs.  Otherwise find_reg() won't properly allocate int regs for moves,
1129    because reg_class_record() will bias the selection in favor of fp regs,
1130    because reg_class_subunion[GENERAL_REGS][FP_REGS] will yield FP_REGS,
1131    because FP_REGS > GENERAL_REGS.
1132
1133    It is also important that one class contain all the general and all the
1134    fp regs.  Otherwise when spilling a DFmode reg, it may be from EXTRA_FP_REGS
1135    but find_reloads() may use class GENERAL_OR_FP_REGS. This will cause
1136    allocate_reload_reg() to bypass it causing an abort because the compiler
1137    thinks it doesn't have a spill reg when in fact it does.
1138
1139    v9 also has 4 floating point condition code registers.  Since we don't
1140    have a class that is the union of FPCC_REGS with either of the others,
1141    it is important that it appear first.  Otherwise the compiler will die
1142    trying to compile _fixunsdfsi because fix_truncdfsi2 won't match its
1143    constraints.
1144
1145    It is important that SPARC_ICC_REG have class NO_REGS.  Otherwise combine
1146    may try to use it to hold an SImode value.  See register_operand.
1147    ??? Should %fcc[0123] be handled similarly?
1148 */
1149
1150 enum reg_class { NO_REGS, FPCC_REGS, I64_REGS, GENERAL_REGS, FP_REGS,
1151                  EXTRA_FP_REGS, GENERAL_OR_FP_REGS, GENERAL_OR_EXTRA_FP_REGS,
1152                  ALL_REGS, LIM_REG_CLASSES };
1153
1154 #define N_REG_CLASSES (int) LIM_REG_CLASSES
1155
1156 /* Give names of register classes as strings for dump file.  */
1157
1158 #define REG_CLASS_NAMES \
1159   { "NO_REGS", "FPCC_REGS", "I64_REGS", "GENERAL_REGS", "FP_REGS",      \
1160      "EXTRA_FP_REGS", "GENERAL_OR_FP_REGS", "GENERAL_OR_EXTRA_FP_REGS", \
1161      "ALL_REGS" }
1162
1163 /* Define which registers fit in which classes.
1164    This is an initializer for a vector of HARD_REG_SET
1165    of length N_REG_CLASSES.  */
1166
1167 #define REG_CLASS_CONTENTS                              \
1168   {{0, 0, 0, 0},        /* NO_REGS */                   \
1169    {0, 0, 0, 0xf},      /* FPCC_REGS */                 \
1170    {0xffff, 0, 0, 0},   /* I64_REGS */                  \
1171    {-1, 0, 0, 0x20},    /* GENERAL_REGS */              \
1172    {0, -1, 0, 0},       /* FP_REGS */                   \
1173    {0, -1, -1, 0},      /* EXTRA_FP_REGS */             \
1174    {-1, -1, 0, 0x20},   /* GENERAL_OR_FP_REGS */        \
1175    {-1, -1, -1, 0x20},  /* GENERAL_OR_EXTRA_FP_REGS */  \
1176    {-1, -1, -1, 0x3f}}  /* ALL_REGS */
1177
1178 /* Defines invalid mode changes.  Borrowed from pa64-regs.h.
1179
1180    SImode loads to floating-point registers are not zero-extended.
1181    The definition for LOAD_EXTEND_OP specifies that integer loads
1182    narrower than BITS_PER_WORD will be zero-extended.  As a result,
1183    we inhibit changes from SImode unless they are to a mode that is
1184    identical in size.  */
1185
1186 #define CANNOT_CHANGE_MODE_CLASS(FROM, TO, CLASS)               \
1187   (TARGET_ARCH64                                                \
1188    && (FROM) == SImode                                          \
1189    && GET_MODE_SIZE (FROM) != GET_MODE_SIZE (TO)                \
1190    ? reg_classes_intersect_p (CLASS, FP_REGS) : 0)
1191
1192 /* The same information, inverted:
1193    Return the class number of the smallest class containing
1194    reg number REGNO.  This could be a conditional expression
1195    or could index an array.  */
1196
1197 extern enum reg_class sparc_regno_reg_class[FIRST_PSEUDO_REGISTER];
1198
1199 #define REGNO_REG_CLASS(REGNO) sparc_regno_reg_class[(REGNO)]
1200
1201 /* This is the order in which to allocate registers normally.
1202
1203    We put %f0-%f7 last among the float registers, so as to make it more
1204    likely that a pseudo-register which dies in the float return register
1205    area will get allocated to the float return register, thus saving a move
1206    instruction at the end of the function.
1207
1208    Similarly for integer return value registers.
1209
1210    We know in this case that we will not end up with a leaf function.
1211
1212    The register allocator is given the global and out registers first
1213    because these registers are call clobbered and thus less useful to
1214    global register allocation.
1215
1216    Next we list the local and in registers.  They are not call clobbered
1217    and thus very useful for global register allocation.  We list the input
1218    registers before the locals so that it is more likely the incoming
1219    arguments received in those registers can just stay there and not be
1220    reloaded.  */
1221
1222 #define REG_ALLOC_ORDER \
1223 { 1, 2, 3, 4, 5, 6, 7,                  /* %g1-%g7 */   \
1224   13, 12, 11, 10, 9, 8,                 /* %o5-%o0 */   \
1225   15,                                   /* %o7 */       \
1226   16, 17, 18, 19, 20, 21, 22, 23,       /* %l0-%l7 */   \
1227   29, 28, 27, 26, 25, 24, 31,           /* %i5-%i0,%i7 */\
1228   40, 41, 42, 43, 44, 45, 46, 47,       /* %f8-%f15 */  \
1229   48, 49, 50, 51, 52, 53, 54, 55,       /* %f16-%f23 */ \
1230   56, 57, 58, 59, 60, 61, 62, 63,       /* %f24-%f31 */ \
1231   64, 65, 66, 67, 68, 69, 70, 71,       /* %f32-%f39 */ \
1232   72, 73, 74, 75, 76, 77, 78, 79,       /* %f40-%f47 */ \
1233   80, 81, 82, 83, 84, 85, 86, 87,       /* %f48-%f55 */ \
1234   88, 89, 90, 91, 92, 93, 94, 95,       /* %f56-%f63 */ \
1235   39, 38, 37, 36, 35, 34, 33, 32,       /* %f7-%f0 */   \
1236   96, 97, 98, 99,                       /* %fcc0-3 */   \
1237   100, 0, 14, 30, 101}                  /* %icc, %g0, %o6, %i6, %sfp */
1238
1239 /* This is the order in which to allocate registers for
1240    leaf functions.  If all registers can fit in the global and
1241    output registers, then we have the possibility of having a leaf
1242    function.
1243
1244    The macro actually mentioned the input registers first,
1245    because they get renumbered into the output registers once
1246    we know really do have a leaf function.
1247
1248    To be more precise, this register allocation order is used
1249    when %o7 is found to not be clobbered right before register
1250    allocation.  Normally, the reason %o7 would be clobbered is
1251    due to a call which could not be transformed into a sibling
1252    call.
1253
1254    As a consequence, it is possible to use the leaf register
1255    allocation order and not end up with a leaf function.  We will
1256    not get suboptimal register allocation in that case because by
1257    definition of being potentially leaf, there were no function
1258    calls.  Therefore, allocation order within the local register
1259    window is not critical like it is when we do have function calls.  */
1260
1261 #define REG_LEAF_ALLOC_ORDER \
1262 { 1, 2, 3, 4, 5, 6, 7,                  /* %g1-%g7 */   \
1263   29, 28, 27, 26, 25, 24,               /* %i5-%i0 */   \
1264   15,                                   /* %o7 */       \
1265   13, 12, 11, 10, 9, 8,                 /* %o5-%o0 */   \
1266   16, 17, 18, 19, 20, 21, 22, 23,       /* %l0-%l7 */   \
1267   40, 41, 42, 43, 44, 45, 46, 47,       /* %f8-%f15 */  \
1268   48, 49, 50, 51, 52, 53, 54, 55,       /* %f16-%f23 */ \
1269   56, 57, 58, 59, 60, 61, 62, 63,       /* %f24-%f31 */ \
1270   64, 65, 66, 67, 68, 69, 70, 71,       /* %f32-%f39 */ \
1271   72, 73, 74, 75, 76, 77, 78, 79,       /* %f40-%f47 */ \
1272   80, 81, 82, 83, 84, 85, 86, 87,       /* %f48-%f55 */ \
1273   88, 89, 90, 91, 92, 93, 94, 95,       /* %f56-%f63 */ \
1274   39, 38, 37, 36, 35, 34, 33, 32,       /* %f7-%f0 */   \
1275   96, 97, 98, 99,                       /* %fcc0-3 */   \
1276   100, 0, 14, 30, 31, 101}              /* %icc, %g0, %o6, %i6, %i7, %sfp */
1277
1278 #define ORDER_REGS_FOR_LOCAL_ALLOC order_regs_for_local_alloc ()
1279
1280 extern char sparc_leaf_regs[];
1281 #define LEAF_REGISTERS sparc_leaf_regs
1282
1283 extern char leaf_reg_remap[];
1284 #define LEAF_REG_REMAP(REGNO) (leaf_reg_remap[REGNO])
1285
1286 /* The class value for index registers, and the one for base regs.  */
1287 #define INDEX_REG_CLASS GENERAL_REGS
1288 #define BASE_REG_CLASS GENERAL_REGS
1289
1290 /* Local macro to handle the two v9 classes of FP regs.  */
1291 #define FP_REG_CLASS_P(CLASS) ((CLASS) == FP_REGS || (CLASS) == EXTRA_FP_REGS)
1292
1293 /* Get reg_class from a letter such as appears in the machine description.
1294    In the not-v9 case, coerce v9's 'e' class to 'f', so we can use 'e' in the
1295    .md file for v8 and v9.
1296    'd' and 'b' are used for single and double precision VIS operations,
1297    if TARGET_VIS.
1298    'h' is used for V8+ 64 bit global and out registers.  */
1299
1300 #define REG_CLASS_FROM_LETTER(C)                \
1301 (TARGET_V9                                      \
1302  ? ((C) == 'f' ? FP_REGS                        \
1303     : (C) == 'e' ? EXTRA_FP_REGS                \
1304     : (C) == 'c' ? FPCC_REGS                    \
1305     : ((C) == 'd' && TARGET_VIS) ? FP_REGS\
1306     : ((C) == 'b' && TARGET_VIS) ? EXTRA_FP_REGS\
1307     : ((C) == 'h' && TARGET_V8PLUS) ? I64_REGS\
1308     : NO_REGS)                                  \
1309  : ((C) == 'f' ? FP_REGS                        \
1310     : (C) == 'e' ? FP_REGS                      \
1311     : (C) == 'c' ? FPCC_REGS                    \
1312     : NO_REGS))
1313
1314 /* The letters I, J, K, L and M in a register constraint string
1315    can be used to stand for particular ranges of immediate operands.
1316    This macro defines what the ranges are.
1317    C is the letter, and VALUE is a constant value.
1318    Return 1 if VALUE is in the range specified by C.
1319
1320    `I' is used for the range of constants an insn can actually contain.
1321    `J' is used for the range which is just zero (since that is R0).
1322    `K' is used for constants which can be loaded with a single sethi insn.
1323    `L' is used for the range of constants supported by the movcc insns.
1324    `M' is used for the range of constants supported by the movrcc insns.
1325    `N' is like K, but for constants wider than 32 bits.
1326    `O' is used for the range which is just 4096.  */
1327
1328 #define SPARC_SIMM10_P(X) ((unsigned HOST_WIDE_INT) (X) + 0x200 < 0x400)
1329 #define SPARC_SIMM11_P(X) ((unsigned HOST_WIDE_INT) (X) + 0x400 < 0x800)
1330 #define SPARC_SIMM13_P(X) ((unsigned HOST_WIDE_INT) (X) + 0x1000 < 0x2000)
1331 /* 10 and 11 bit immediates are only used for a few specific insns.
1332    SMALL_INT is used throughout the port so we continue to use it.  */
1333 #define SMALL_INT(X) (SPARC_SIMM13_P (INTVAL (X)))
1334 /* 13 bit immediate, considering only the low 32 bits */
1335 #define SMALL_INT32(X) (SPARC_SIMM13_P (trunc_int_for_mode \
1336                                         (INTVAL (X), SImode)))
1337 #define SPARC_SETHI_P(X) \
1338   (((unsigned HOST_WIDE_INT) (X) \
1339     & ((unsigned HOST_WIDE_INT) 0x3ff - GET_MODE_MASK (SImode) - 1)) == 0)
1340 #define SPARC_SETHI32_P(X) \
1341   (SPARC_SETHI_P ((unsigned HOST_WIDE_INT) (X) & GET_MODE_MASK (SImode)))
1342
1343 #define CONST_OK_FOR_LETTER_P(VALUE, C)  \
1344   ((C) == 'I' ? SPARC_SIMM13_P (VALUE)                  \
1345    : (C) == 'J' ? (VALUE) == 0                          \
1346    : (C) == 'K' ? SPARC_SETHI32_P (VALUE)               \
1347    : (C) == 'L' ? SPARC_SIMM11_P (VALUE)                \
1348    : (C) == 'M' ? SPARC_SIMM10_P (VALUE)                \
1349    : (C) == 'N' ? SPARC_SETHI_P (VALUE)                 \
1350    : (C) == 'O' ? (VALUE) == 4096                       \
1351    : 0)
1352
1353 /* Similar, but for floating constants, and defining letters G and H.
1354    Here VALUE is the CONST_DOUBLE rtx itself.  */
1355
1356 #define CONST_DOUBLE_OK_FOR_LETTER_P(VALUE, C)  \
1357   ((C) == 'G' ? fp_zero_operand (VALUE, GET_MODE (VALUE))       \
1358    : (C) == 'H' ? arith_double_operand (VALUE, DImode)          \
1359    : (C) == 'O' ? arith_double_4096_operand (VALUE, DImode)     \
1360    : 0)
1361
1362 /* Given an rtx X being reloaded into a reg required to be
1363    in class CLASS, return the class of reg to actually use.
1364    In general this is just CLASS; but on some machines
1365    in some cases it is preferable to use a more restrictive class.  */
1366 /* - We can't load constants into FP registers.
1367    - We can't load FP constants into integer registers when soft-float,
1368      because there is no soft-float pattern with a r/F constraint.
1369    - We can't load FP constants into integer registers for TFmode unless
1370      it is 0.0L, because there is no movtf pattern with a r/F constraint.
1371    - Try and reload integer constants (symbolic or otherwise) back into
1372      registers directly, rather than having them dumped to memory.  */
1373
1374 #define PREFERRED_RELOAD_CLASS(X,CLASS)                 \
1375   (CONSTANT_P (X)                                       \
1376    ? ((FP_REG_CLASS_P (CLASS)                           \
1377        || (CLASS) == GENERAL_OR_FP_REGS                 \
1378        || (CLASS) == GENERAL_OR_EXTRA_FP_REGS           \
1379        || (GET_MODE_CLASS (GET_MODE (X)) == MODE_FLOAT  \
1380            && ! TARGET_FPU)                             \
1381        || (GET_MODE (X) == TFmode                       \
1382            && ! fp_zero_operand (X, TFmode)))           \
1383       ? NO_REGS                                         \
1384       : (!FP_REG_CLASS_P (CLASS)                        \
1385          && GET_MODE_CLASS (GET_MODE (X)) == MODE_INT)  \
1386       ? GENERAL_REGS                                    \
1387       : (CLASS))                                        \
1388    : (CLASS))
1389
1390 /* Return the register class of a scratch register needed to load IN into
1391    a register of class CLASS in MODE.
1392
1393    We need a temporary when loading/storing a HImode/QImode value
1394    between memory and the FPU registers.  This can happen when combine puts
1395    a paradoxical subreg in a float/fix conversion insn.
1396
1397    We need a temporary when loading/storing a DFmode value between
1398    unaligned memory and the upper FPU registers.  */
1399
1400 #define SECONDARY_INPUT_RELOAD_CLASS(CLASS, MODE, IN)           \
1401   ((FP_REG_CLASS_P (CLASS)                                      \
1402     && ((MODE) == HImode || (MODE) == QImode)                   \
1403     && (GET_CODE (IN) == MEM                                    \
1404         || ((GET_CODE (IN) == REG || GET_CODE (IN) == SUBREG)   \
1405             && true_regnum (IN) == -1)))                        \
1406    ? GENERAL_REGS                                               \
1407    : ((CLASS) == EXTRA_FP_REGS && (MODE) == DFmode              \
1408       && GET_CODE (IN) == MEM && TARGET_ARCH32                  \
1409       && ! mem_min_alignment ((IN), 8))                         \
1410      ? FP_REGS                                                  \
1411      : (((TARGET_CM_MEDANY                                      \
1412           && symbolic_operand ((IN), (MODE)))                   \
1413          || (TARGET_CM_EMBMEDANY                                \
1414              && text_segment_operand ((IN), (MODE))))           \
1415         && !flag_pic)                                           \
1416        ? GENERAL_REGS                                           \
1417        : NO_REGS)
1418
1419 #define SECONDARY_OUTPUT_RELOAD_CLASS(CLASS, MODE, IN)          \
1420   ((FP_REG_CLASS_P (CLASS)                                      \
1421      && ((MODE) == HImode || (MODE) == QImode)                  \
1422      && (GET_CODE (IN) == MEM                                   \
1423          || ((GET_CODE (IN) == REG || GET_CODE (IN) == SUBREG)  \
1424              && true_regnum (IN) == -1)))                       \
1425    ? GENERAL_REGS                                               \
1426    : ((CLASS) == EXTRA_FP_REGS && (MODE) == DFmode              \
1427       && GET_CODE (IN) == MEM && TARGET_ARCH32                  \
1428       && ! mem_min_alignment ((IN), 8))                         \
1429      ? FP_REGS                                                  \
1430      : (((TARGET_CM_MEDANY                                      \
1431           && symbolic_operand ((IN), (MODE)))                   \
1432          || (TARGET_CM_EMBMEDANY                                \
1433              && text_segment_operand ((IN), (MODE))))           \
1434         && !flag_pic)                                           \
1435        ? GENERAL_REGS                                           \
1436        : NO_REGS)
1437
1438 /* On SPARC it is not possible to directly move data between
1439    GENERAL_REGS and FP_REGS.  */
1440 #define SECONDARY_MEMORY_NEEDED(CLASS1, CLASS2, MODE) \
1441   (FP_REG_CLASS_P (CLASS1) != FP_REG_CLASS_P (CLASS2))
1442
1443 /* Return the stack location to use for secondary memory needed reloads.
1444    We want to use the reserved location just below the frame pointer.
1445    However, we must ensure that there is a frame, so use assign_stack_local
1446    if the frame size is zero.  */
1447 #define SECONDARY_MEMORY_NEEDED_RTX(MODE) \
1448   (get_frame_size () == 0                                               \
1449    ? assign_stack_local (MODE, GET_MODE_SIZE (MODE), 0)                 \
1450    : gen_rtx_MEM (MODE, plus_constant (frame_pointer_rtx,               \
1451                                        STARTING_FRAME_OFFSET)))
1452
1453 /* Get_secondary_mem widens its argument to BITS_PER_WORD which loses on v9
1454    because the movsi and movsf patterns don't handle r/f moves.
1455    For v8 we copy the default definition.  */
1456 #define SECONDARY_MEMORY_NEEDED_MODE(MODE) \
1457   (TARGET_ARCH64                                                \
1458    ? (GET_MODE_BITSIZE (MODE) < 32                              \
1459       ? mode_for_size (32, GET_MODE_CLASS (MODE), 0)            \
1460       : MODE)                                                   \
1461    : (GET_MODE_BITSIZE (MODE) < BITS_PER_WORD                   \
1462       ? mode_for_size (BITS_PER_WORD, GET_MODE_CLASS (MODE), 0) \
1463       : MODE))
1464
1465 /* Return the maximum number of consecutive registers
1466    needed to represent mode MODE in a register of class CLASS.  */
1467 /* On SPARC, this is the size of MODE in words.  */
1468 #define CLASS_MAX_NREGS(CLASS, MODE)    \
1469   (FP_REG_CLASS_P (CLASS) ? (GET_MODE_SIZE (MODE) + 3) / 4 \
1470    : (GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD)
1471 \f
1472 /* Stack layout; function entry, exit and calling.  */
1473
1474 /* Define the number of register that can hold parameters.
1475    This macro is only used in other macro definitions below and in sparc.c.
1476    MODE is the mode of the argument.
1477    !v9: All args are passed in %o0-%o5.
1478    v9: %o0-%o5 and %f0-%f31 are cumulatively used to pass values.
1479    See the description in sparc.c.  */
1480 #define NPARM_REGS(MODE) \
1481 (TARGET_ARCH64 \
1482  ? (GET_MODE_CLASS (MODE) == MODE_FLOAT ? 32 : 6) \
1483  : 6)
1484
1485 /* Define this if pushing a word on the stack
1486    makes the stack pointer a smaller address.  */
1487 #define STACK_GROWS_DOWNWARD
1488
1489 /* Define this if the nominal address of the stack frame
1490    is at the high-address end of the local variables;
1491    that is, each additional local variable allocated
1492    goes at a more negative offset in the frame.  */
1493 #define FRAME_GROWS_DOWNWARD
1494
1495 /* Offset within stack frame to start allocating local variables at.
1496    If FRAME_GROWS_DOWNWARD, this is the offset to the END of the
1497    first local allocated.  Otherwise, it is the offset to the BEGINNING
1498    of the first local allocated.  */
1499 /* This allows space for one TFmode floating point value.  */
1500 #define STARTING_FRAME_OFFSET \
1501   (TARGET_ARCH64 ? -16 \
1502    : (-SPARC_STACK_ALIGN (LONG_DOUBLE_TYPE_SIZE / BITS_PER_UNIT)))
1503
1504 /* If we generate an insn to push BYTES bytes,
1505    this says how many the stack pointer really advances by.
1506    On SPARC, don't define this because there are no push insns.  */
1507 /*  #define PUSH_ROUNDING(BYTES) */
1508
1509 /* Offset of first parameter from the argument pointer register value.
1510    !v9: This is 64 for the ins and locals, plus 4 for the struct-return reg
1511    even if this function isn't going to use it.
1512    v9: This is 128 for the ins and locals.  */
1513 #define FIRST_PARM_OFFSET(FNDECL) \
1514   (TARGET_ARCH64 ? 16 * UNITS_PER_WORD : STRUCT_VALUE_OFFSET + UNITS_PER_WORD)
1515
1516 /* Offset from the argument pointer register value to the CFA.
1517    This is different from FIRST_PARM_OFFSET because the register window
1518    comes between the CFA and the arguments.  */
1519 #define ARG_POINTER_CFA_OFFSET(FNDECL)  0
1520
1521 /* When a parameter is passed in a register, stack space is still
1522    allocated for it.
1523    !v9: All 6 possible integer registers have backing store allocated.
1524    v9: Only space for the arguments passed is allocated.  */
1525 /* ??? Ideally, we'd use zero here (as the minimum), but zero has special
1526    meaning to the backend.  Further, we need to be able to detect if a
1527    varargs/unprototyped function is called, as they may want to spill more
1528    registers than we've provided space.  Ugly, ugly.  So for now we retain
1529    all 6 slots even for v9.  */
1530 #define REG_PARM_STACK_SPACE(DECL) (6 * UNITS_PER_WORD)
1531
1532 /* Definitions for register elimination.  */
1533
1534 #define ELIMINABLE_REGS \
1535   {{ FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM}, \
1536    { FRAME_POINTER_REGNUM, HARD_FRAME_POINTER_REGNUM} }
1537
1538 /* The way this is structured, we can't eliminate SFP in favor of SP
1539    if the frame pointer is required: we want to use the SFP->HFP elimination
1540    in that case.  But the test in update_eliminables doesn't know we are
1541    assuming below that we only do the former elimination.  */
1542 #define CAN_ELIMINATE(FROM, TO) \
1543   ((TO) == HARD_FRAME_POINTER_REGNUM || !FRAME_POINTER_REQUIRED)
1544
1545 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET) \
1546   do {                                                          \
1547     (OFFSET) = 0;                                               \
1548     if ((TO) == STACK_POINTER_REGNUM)                           \
1549       /* Note, we always pretend that this is a leaf function   \
1550          because if it's not, there's no point in trying to     \
1551          eliminate the frame pointer.  If it is a leaf          \
1552          function, we guessed right!  */                        \
1553       (OFFSET) = compute_frame_size (get_frame_size (), 1);     \
1554     (OFFSET) += SPARC_STACK_BIAS;                               \
1555   } while (0)
1556
1557 /* Keep the stack pointer constant throughout the function.
1558    This is both an optimization and a necessity: longjmp
1559    doesn't behave itself when the stack pointer moves within
1560    the function!  */
1561 #define ACCUMULATE_OUTGOING_ARGS 1
1562
1563 /* Value is the number of bytes of arguments automatically
1564    popped when returning from a subroutine call.
1565    FUNDECL is the declaration node of the function (as a tree),
1566    FUNTYPE is the data type of the function (as a tree),
1567    or for a library call it is an identifier node for the subroutine name.
1568    SIZE is the number of bytes of arguments passed on the stack.  */
1569
1570 #define RETURN_POPS_ARGS(FUNDECL,FUNTYPE,SIZE) 0
1571
1572 /* Some subroutine macros specific to this machine.
1573    When !TARGET_FPU, put float return values in the general registers,
1574    since we don't have any fp registers.  */
1575 #define BASE_RETURN_VALUE_REG(MODE)     \
1576   (TARGET_FPU && FLOAT_MODE_P (MODE) ? 32 : 8)
1577
1578 #define BASE_OUTGOING_VALUE_REG(MODE)   \
1579   (TARGET_FPU && FLOAT_MODE_P (MODE) ? 32 : 24)
1580
1581 #define BASE_PASSING_ARG_REG(MODE)                              \
1582   (TARGET_ARCH64 && TARGET_FPU && FLOAT_MODE_P (MODE) ? 32 : 8)
1583
1584 /* ??? FIXME -- seems wrong for v9 structure passing...  */
1585 #define BASE_INCOMING_ARG_REG(MODE)                             \
1586   (TARGET_ARCH64 && TARGET_FPU && FLOAT_MODE_P (MODE) ? 32 : 24)
1587
1588 /* Define this macro if the target machine has "register windows".  This
1589    C expression returns the register number as seen by the called function
1590    corresponding to register number OUT as seen by the calling function.
1591    Return OUT if register number OUT is not an outbound register.  */
1592
1593 #define INCOMING_REGNO(OUT) \
1594  (((OUT) < 8 || (OUT) > 15) ? (OUT) : (OUT) + 16)
1595
1596 /* Define this macro if the target machine has "register windows".  This
1597    C expression returns the register number as seen by the calling function
1598    corresponding to register number IN as seen by the called function.
1599    Return IN if register number IN is not an inbound register.  */
1600
1601 #define OUTGOING_REGNO(IN) \
1602  (((IN) < 24 || (IN) > 31) ? (IN) : (IN) - 16)
1603
1604 /* Define this macro if the target machine has register windows.  This
1605    C expression returns true if the register is call-saved but is in the
1606    register window.  */
1607
1608 #define LOCAL_REGNO(REGNO) \
1609   ((REGNO) >= 16 && (REGNO) <= 31)
1610
1611 /* Define how to find the value returned by a function.
1612    VALTYPE is the data type of the value (as a tree).
1613    If the precise function being called is known, FUNC is its FUNCTION_DECL;
1614    otherwise, FUNC is 0.  */
1615
1616 /* On SPARC the value is found in the first "output" register.  */
1617
1618 #define FUNCTION_VALUE(VALTYPE, FUNC) \
1619   function_value ((VALTYPE), TYPE_MODE (VALTYPE), 1)
1620
1621 /* But the called function leaves it in the first "input" register.  */
1622
1623 #define FUNCTION_OUTGOING_VALUE(VALTYPE, FUNC) \
1624   function_value ((VALTYPE), TYPE_MODE (VALTYPE), 0)
1625
1626 /* Define how to find the value returned by a library function
1627    assuming the value has mode MODE.  */
1628
1629 #define LIBCALL_VALUE(MODE) \
1630   function_value (NULL_TREE, (MODE), 1)
1631
1632 /* 1 if N is a possible register number for a function value
1633    as seen by the caller.
1634    On SPARC, the first "output" reg is used for integer values,
1635    and the first floating point register is used for floating point values.  */
1636
1637 #define FUNCTION_VALUE_REGNO_P(N) ((N) == 8 || (N) == 32)
1638
1639 /* Define the size of space to allocate for the return value of an
1640    untyped_call.  */
1641
1642 #define APPLY_RESULT_SIZE 16
1643
1644 /* 1 if N is a possible register number for function argument passing.
1645    On SPARC, these are the "output" registers.  v9 also uses %f0-%f31.  */
1646
1647 #define FUNCTION_ARG_REGNO_P(N) \
1648 (TARGET_ARCH64 \
1649  ? (((N) >= 8 && (N) <= 13) || ((N) >= 32 && (N) <= 63)) \
1650  : ((N) >= 8 && (N) <= 13))
1651 \f
1652 /* Define a data type for recording info about an argument list
1653    during the scan of that argument list.  This data type should
1654    hold all necessary information about the function itself
1655    and about the args processed so far, enough to enable macros
1656    such as FUNCTION_ARG to determine where the next arg should go.
1657
1658    On SPARC (!v9), this is a single integer, which is a number of words
1659    of arguments scanned so far (including the invisible argument,
1660    if any, which holds the structure-value-address).
1661    Thus 7 or more means all following args should go on the stack.
1662
1663    For v9, we also need to know whether a prototype is present.  */
1664
1665 struct sparc_args {
1666   int words;       /* number of words passed so far */
1667   int prototype_p; /* nonzero if a prototype is present */
1668   int libcall_p;   /* nonzero if a library call */
1669 };
1670 #define CUMULATIVE_ARGS struct sparc_args
1671
1672 /* Initialize a variable CUM of type CUMULATIVE_ARGS
1673    for a call to a function whose data type is FNTYPE.
1674    For a library call, FNTYPE is 0.  */
1675
1676 #define INIT_CUMULATIVE_ARGS(CUM, FNTYPE, LIBNAME, FNDECL, N_NAMED_ARGS) \
1677 init_cumulative_args (& (CUM), (FNTYPE), (LIBNAME), (FNDECL));
1678
1679 /* Update the data in CUM to advance over an argument
1680    of mode MODE and data type TYPE.
1681    TYPE is null for libcalls where that information may not be available.  */
1682
1683 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED) \
1684 function_arg_advance (& (CUM), (MODE), (TYPE), (NAMED))
1685
1686 /* Nonzero if we do not know how to pass TYPE solely in registers.  */
1687
1688 #define MUST_PASS_IN_STACK(MODE,TYPE)                   \
1689   ((TYPE) != 0                                          \
1690    && (TREE_CODE (TYPE_SIZE (TYPE)) != INTEGER_CST      \
1691        || TREE_ADDRESSABLE (TYPE)))
1692
1693 /* Determine where to put an argument to a function.
1694    Value is zero to push the argument on the stack,
1695    or a hard register in which to store the argument.
1696
1697    MODE is the argument's machine mode.
1698    TYPE is the data type of the argument (as a tree).
1699     This is null for libcalls where that information may
1700     not be available.
1701    CUM is a variable of type CUMULATIVE_ARGS which gives info about
1702     the preceding args and about the function being called.
1703    NAMED is nonzero if this argument is a named parameter
1704     (otherwise it is an extra parameter matching an ellipsis).  */
1705
1706 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED) \
1707 function_arg (& (CUM), (MODE), (TYPE), (NAMED), 0)
1708
1709 /* Define where a function finds its arguments.
1710    This is different from FUNCTION_ARG because of register windows.  */
1711
1712 #define FUNCTION_INCOMING_ARG(CUM, MODE, TYPE, NAMED) \
1713 function_arg (& (CUM), (MODE), (TYPE), (NAMED), 1)
1714
1715 /* For an arg passed partly in registers and partly in memory,
1716    this is the number of registers used.
1717    For args passed entirely in registers or entirely in memory, zero.  */
1718
1719 #define FUNCTION_ARG_PARTIAL_NREGS(CUM, MODE, TYPE, NAMED) \
1720 function_arg_partial_nregs (& (CUM), (MODE), (TYPE), (NAMED))
1721
1722 /* A C expression that indicates when an argument must be passed by reference.
1723    If nonzero for an argument, a copy of that argument is made in memory and a
1724    pointer to the argument is passed instead of the argument itself.
1725    The pointer is passed in whatever way is appropriate for passing a pointer
1726    to that type.  */
1727
1728 #define FUNCTION_ARG_PASS_BY_REFERENCE(CUM, MODE, TYPE, NAMED) \
1729 function_arg_pass_by_reference (& (CUM), (MODE), (TYPE), (NAMED))
1730
1731 /* If defined, a C expression which determines whether, and in which direction,
1732    to pad out an argument with extra space.  The value should be of type
1733    `enum direction': either `upward' to pad above the argument,
1734    `downward' to pad below, or `none' to inhibit padding.  */
1735
1736 #define FUNCTION_ARG_PADDING(MODE, TYPE) \
1737 function_arg_padding ((MODE), (TYPE))
1738
1739 /* If defined, a C expression that gives the alignment boundary, in bits,
1740    of an argument with the specified mode and type.  If it is not defined,
1741    PARM_BOUNDARY is used for all arguments.
1742    For sparc64, objects requiring 16 byte alignment are passed that way.  */
1743
1744 #define FUNCTION_ARG_BOUNDARY(MODE, TYPE) \
1745 ((TARGET_ARCH64                                 \
1746   && (GET_MODE_ALIGNMENT (MODE) == 128          \
1747       || ((TYPE) && TYPE_ALIGN (TYPE) == 128))) \
1748  ? 128 : PARM_BOUNDARY)
1749 \f
1750 /* Define the information needed to generate branch and scc insns.  This is
1751    stored from the compare operation.  Note that we can't use "rtx" here
1752    since it hasn't been defined!  */
1753
1754 extern GTY(()) rtx sparc_compare_op0;
1755 extern GTY(()) rtx sparc_compare_op1;
1756
1757 \f
1758 /* Generate the special assembly code needed to tell the assembler whatever
1759    it might need to know about the return value of a function.
1760
1761    For SPARC assemblers, we need to output a .proc pseudo-op which conveys
1762    information to the assembler relating to peephole optimization (done in
1763    the assembler).  */
1764
1765 #define ASM_DECLARE_RESULT(FILE, RESULT) \
1766   fprintf ((FILE), "\t.proc\t0%lo\n", sparc_type_code (TREE_TYPE (RESULT)))
1767
1768 /* Output the special assembly code needed to tell the assembler some
1769    register is used as global register variable.
1770
1771    SPARC 64bit psABI declares registers %g2 and %g3 as application
1772    registers and %g6 and %g7 as OS registers.  Any object using them
1773    should declare (for %g2/%g3 has to, for %g6/%g7 can) that it uses them
1774    and how they are used (scratch or some global variable).
1775    Linker will then refuse to link together objects which use those
1776    registers incompatibly.
1777
1778    Unless the registers are used for scratch, two different global
1779    registers cannot be declared to the same name, so in the unlikely
1780    case of a global register variable occupying more than one register
1781    we prefix the second and following registers with .gnu.part1. etc.  */
1782
1783 extern char sparc_hard_reg_printed[8];
1784
1785 #ifdef HAVE_AS_REGISTER_PSEUDO_OP
1786 #define ASM_DECLARE_REGISTER_GLOBAL(FILE, DECL, REGNO, NAME)            \
1787 do {                                                                    \
1788   if (TARGET_ARCH64)                                                    \
1789     {                                                                   \
1790       int end = HARD_REGNO_NREGS ((REGNO), DECL_MODE (decl)) + (REGNO); \
1791       int reg;                                                          \
1792       for (reg = (REGNO); reg < 8 && reg < end; reg++)                  \
1793         if ((reg & ~1) == 2 || (reg & ~1) == 6)                         \
1794           {                                                             \
1795             if (reg == (REGNO))                                         \
1796               fprintf ((FILE), "\t.register\t%%g%d, %s\n", reg, (NAME)); \
1797             else                                                        \
1798               fprintf ((FILE), "\t.register\t%%g%d, .gnu.part%d.%s\n",  \
1799                        reg, reg - (REGNO), (NAME));                     \
1800             sparc_hard_reg_printed[reg] = 1;                            \
1801           }                                                             \
1802     }                                                                   \
1803 } while (0)
1804 #endif
1805
1806 \f
1807 /* Emit rtl for profiling.  */
1808 #define PROFILE_HOOK(LABEL)   sparc_profile_hook (LABEL)
1809
1810 /* All the work done in PROFILE_HOOK, but still required.  */
1811 #define FUNCTION_PROFILER(FILE, LABELNO) do { } while (0)
1812
1813 /* Set the name of the mcount function for the system.  */
1814 #define MCOUNT_FUNCTION "*mcount"
1815 \f
1816 /* EXIT_IGNORE_STACK should be nonzero if, when returning from a function,
1817    the stack pointer does not matter.  The value is tested only in
1818    functions that have frame pointers.
1819    No definition is equivalent to always zero.  */
1820
1821 #define EXIT_IGNORE_STACK       \
1822  (get_frame_size () != 0        \
1823   || current_function_calls_alloca || current_function_outgoing_args_size)
1824
1825 #define DELAY_SLOTS_FOR_EPILOGUE 1
1826
1827 #define ELIGIBLE_FOR_EPILOGUE_DELAY(trial, slots_filled) \
1828   eligible_for_epilogue_delay (trial, slots_filled)
1829
1830 /* Define registers used by the epilogue and return instruction.  */
1831 #define EPILOGUE_USES(REGNO) (REGNO == 31)
1832 \f
1833 /* Length in units of the trampoline for entering a nested function.  */
1834
1835 #define TRAMPOLINE_SIZE (TARGET_ARCH64 ? 32 : 16)
1836
1837 #define TRAMPOLINE_ALIGNMENT 128 /* 16 bytes */
1838
1839 /* Emit RTL insns to initialize the variable parts of a trampoline.
1840    FNADDR is an RTX for the address of the function's pure code.
1841    CXT is an RTX for the static chain value for the function.  */
1842
1843 #define INITIALIZE_TRAMPOLINE(TRAMP, FNADDR, CXT) \
1844     if (TARGET_ARCH64)                                          \
1845       sparc64_initialize_trampoline (TRAMP, FNADDR, CXT);       \
1846     else                                                        \
1847       sparc_initialize_trampoline (TRAMP, FNADDR, CXT)
1848 \f
1849 /* Implement `va_start' for varargs and stdarg.  */
1850 #define EXPAND_BUILTIN_VA_START(valist, nextarg) \
1851   sparc_va_start (valist, nextarg)
1852
1853 /* Implement `va_arg'.  */
1854 #define EXPAND_BUILTIN_VA_ARG(valist, type) \
1855   sparc_va_arg (valist, type)
1856
1857 /* Generate RTL to flush the register windows so as to make arbitrary frames
1858    available.  */
1859 #define SETUP_FRAME_ADDRESSES()         \
1860   emit_insn (gen_flush_register_windows ())
1861
1862 /* Given an rtx for the address of a frame,
1863    return an rtx for the address of the word in the frame
1864    that holds the dynamic chain--the previous frame's address.  */
1865 #define DYNAMIC_CHAIN_ADDRESS(frame)    \
1866   plus_constant (frame, 14 * UNITS_PER_WORD + SPARC_STACK_BIAS)
1867
1868 /* The return address isn't on the stack, it is in a register, so we can't
1869    access it from the current frame pointer.  We can access it from the
1870    previous frame pointer though by reading a value from the register window
1871    save area.  */
1872 #define RETURN_ADDR_IN_PREVIOUS_FRAME
1873
1874 /* This is the offset of the return address to the true next instruction to be
1875    executed for the current function.  */
1876 #define RETURN_ADDR_OFFSET \
1877   (8 + 4 * (! TARGET_ARCH64 && current_function_returns_struct))
1878
1879 /* The current return address is in %i7.  The return address of anything
1880    farther back is in the register window save area at [%fp+60].  */
1881 /* ??? This ignores the fact that the actual return address is +8 for normal
1882    returns, and +12 for structure returns.  */
1883 #define RETURN_ADDR_RTX(count, frame)           \
1884   ((count == -1)                                \
1885    ? gen_rtx_REG (Pmode, 31)                    \
1886    : gen_rtx_MEM (Pmode,                        \
1887                   memory_address (Pmode, plus_constant (frame, \
1888                                                         15 * UNITS_PER_WORD \
1889                                                         + SPARC_STACK_BIAS))))
1890
1891 /* Before the prologue, the return address is %o7 + 8.  OK, sometimes it's
1892    +12, but always using +8 is close enough for frame unwind purposes.
1893    Actually, just using %o7 is close enough for unwinding, but %o7+8
1894    is something you can return to.  */
1895 #define INCOMING_RETURN_ADDR_RTX \
1896   plus_constant (gen_rtx_REG (word_mode, 15), 8)
1897 #define DWARF_FRAME_RETURN_COLUMN       DWARF_FRAME_REGNUM (15)
1898
1899 /* The offset from the incoming value of %sp to the top of the stack frame
1900    for the current function.  On sparc64, we have to account for the stack
1901    bias if present.  */
1902 #define INCOMING_FRAME_SP_OFFSET SPARC_STACK_BIAS
1903
1904 /* Describe how we implement __builtin_eh_return.  */
1905 #define EH_RETURN_DATA_REGNO(N) ((N) < 4 ? (N) + 24 : INVALID_REGNUM)
1906 #define EH_RETURN_STACKADJ_RTX  gen_rtx_REG (Pmode, 1)  /* %g1 */
1907 #define EH_RETURN_HANDLER_RTX   gen_rtx_REG (Pmode, 31) /* %i7 */
1908
1909 /* Select a format to encode pointers in exception handling data.  CODE
1910    is 0 for data, 1 for code labels, 2 for function pointers.  GLOBAL is
1911    true if the symbol may be affected by dynamic relocations.
1912
1913    If assembler and linker properly support .uaword %r_disp32(foo),
1914    then use PC relative 32-bit relocations instead of absolute relocs
1915    for shared libraries.  On sparc64, use pc relative 32-bit relocs even
1916    for binaries, to save memory.
1917
1918    binutils 2.12 would emit a R_SPARC_DISP32 dynamic relocation if the
1919    symbol %r_disp32() is against was not local, but .hidden.  In that
1920    case, we have to use DW_EH_PE_absptr for pic personality.  */
1921 #ifdef HAVE_AS_SPARC_UA_PCREL
1922 #ifdef HAVE_AS_SPARC_UA_PCREL_HIDDEN
1923 #define ASM_PREFERRED_EH_DATA_FORMAT(CODE,GLOBAL)                       \
1924   (flag_pic                                                             \
1925    ? (GLOBAL ? DW_EH_PE_indirect : 0) | DW_EH_PE_pcrel | DW_EH_PE_sdata4\
1926    : ((TARGET_ARCH64 && ! GLOBAL)                                       \
1927       ? (DW_EH_PE_pcrel | DW_EH_PE_sdata4)                              \
1928       : DW_EH_PE_absptr))
1929 #else
1930 #define ASM_PREFERRED_EH_DATA_FORMAT(CODE,GLOBAL)                       \
1931   (flag_pic                                                             \
1932    ? (GLOBAL ? DW_EH_PE_absptr : (DW_EH_PE_pcrel | DW_EH_PE_sdata4))    \
1933    : ((TARGET_ARCH64 && ! GLOBAL)                                       \
1934       ? (DW_EH_PE_pcrel | DW_EH_PE_sdata4)                              \
1935       : DW_EH_PE_absptr))
1936 #endif
1937
1938 /* Emit a PC-relative relocation.  */
1939 #define ASM_OUTPUT_DWARF_PCREL(FILE, SIZE, LABEL)       \
1940   do {                                                  \
1941     fputs (integer_asm_op (SIZE, FALSE), FILE);         \
1942     fprintf (FILE, "%%r_disp%d(", SIZE * 8);            \
1943     assemble_name (FILE, LABEL);                        \
1944     fputc (')', FILE);                                  \
1945   } while (0)
1946 #endif
1947 \f
1948 /* Addressing modes, and classification of registers for them.  */
1949
1950 /* Macros to check register numbers against specific register classes.  */
1951
1952 /* These assume that REGNO is a hard or pseudo reg number.
1953    They give nonzero only if REGNO is a hard reg of the suitable class
1954    or a pseudo reg currently allocated to a suitable hard reg.
1955    Since they use reg_renumber, they are safe only once reg_renumber
1956    has been allocated, which happens in local-alloc.c.  */
1957
1958 #define REGNO_OK_FOR_INDEX_P(REGNO) \
1959 ((REGNO) < 32 || (unsigned) reg_renumber[REGNO] < (unsigned)32  \
1960  || (REGNO) == FRAME_POINTER_REGNUM                             \
1961  || reg_renumber[REGNO] == FRAME_POINTER_REGNUM)
1962
1963 #define REGNO_OK_FOR_BASE_P(REGNO)  REGNO_OK_FOR_INDEX_P (REGNO)
1964
1965 #define REGNO_OK_FOR_FP_P(REGNO) \
1966   (((unsigned) (REGNO) - 32 < (TARGET_V9 ? (unsigned)64 : (unsigned)32)) \
1967    || ((unsigned) reg_renumber[REGNO] - 32 < (TARGET_V9 ? (unsigned)64 : (unsigned)32)))
1968 #define REGNO_OK_FOR_CCFP_P(REGNO) \
1969  (TARGET_V9 \
1970   && (((unsigned) (REGNO) - 96 < (unsigned)4) \
1971       || ((unsigned) reg_renumber[REGNO] - 96 < (unsigned)4)))
1972
1973 /* Now macros that check whether X is a register and also,
1974    strictly, whether it is in a specified class.
1975
1976    These macros are specific to the SPARC, and may be used only
1977    in code for printing assembler insns and in conditions for
1978    define_optimization.  */
1979
1980 /* 1 if X is an fp register.  */
1981
1982 #define FP_REG_P(X) (REG_P (X) && REGNO_OK_FOR_FP_P (REGNO (X)))
1983
1984 /* Is X, a REG, an in or global register?  i.e. is regno 0..7 or 24..31 */
1985 #define IN_OR_GLOBAL_P(X) (REGNO (X) < 8 || (REGNO (X) >= 24 && REGNO (X) <= 31))
1986 \f
1987 /* Maximum number of registers that can appear in a valid memory address.  */
1988
1989 #define MAX_REGS_PER_ADDRESS 2
1990
1991 /* Recognize any constant value that is a valid address.
1992    When PIC, we do not accept an address that would require a scratch reg
1993    to load into a register.  */
1994
1995 #define CONSTANT_ADDRESS_P(X) constant_address_p (X)
1996
1997 /* Define this, so that when PIC, reload won't try to reload invalid
1998    addresses which require two reload registers.  */
1999
2000 #define LEGITIMATE_PIC_OPERAND_P(X) legitimate_pic_operand_p (X)
2001
2002 /* Nonzero if the constant value X is a legitimate general operand.
2003    Anything can be made to work except floating point constants.
2004    If TARGET_VIS, 0.0 can be made to work as well.  */
2005
2006 #define LEGITIMATE_CONSTANT_P(X) legitimate_constant_p (X)
2007
2008 /* The macros REG_OK_FOR..._P assume that the arg is a REG rtx
2009    and check its validity for a certain class.
2010    We have two alternate definitions for each of them.
2011    The usual definition accepts all pseudo regs; the other rejects
2012    them unless they have been allocated suitable hard regs.
2013    The symbol REG_OK_STRICT causes the latter definition to be used.
2014
2015    Most source files want to accept pseudo regs in the hope that
2016    they will get allocated to the class that the insn wants them to be in.
2017    Source files for reload pass need to be strict.
2018    After reload, it makes no difference, since pseudo regs have
2019    been eliminated by then.  */
2020
2021 /* Optional extra constraints for this machine.
2022
2023    'Q' handles floating point constants which can be moved into
2024        an integer register with a single sethi instruction.
2025
2026    'R' handles floating point constants which can be moved into
2027        an integer register with a single mov instruction.
2028
2029    'S' handles floating point constants which can be moved into
2030        an integer register using a high/lo_sum sequence.
2031
2032    'T' handles memory addresses where the alignment is known to
2033        be at least 8 bytes.
2034
2035    `U' handles all pseudo registers or a hard even numbered
2036        integer register, needed for ldd/std instructions.
2037
2038    'W' handles the memory operand when moving operands in/out
2039        of 'e' constraint floating point registers.  */
2040
2041 #ifndef REG_OK_STRICT
2042
2043 /* Nonzero if X is a hard reg that can be used as an index
2044    or if it is a pseudo reg.  */
2045 #define REG_OK_FOR_INDEX_P(X) \
2046   (REGNO (X) < 32                               \
2047    || REGNO (X) == FRAME_POINTER_REGNUM         \
2048    || REGNO (X) >= FIRST_PSEUDO_REGISTER)
2049
2050 /* Nonzero if X is a hard reg that can be used as a base reg
2051    or if it is a pseudo reg.  */
2052 #define REG_OK_FOR_BASE_P(X)  REG_OK_FOR_INDEX_P (X)
2053
2054 /* 'T', 'U' are for aligned memory loads which aren't needed for arch64.
2055    'W' is like 'T' but is assumed true on arch64.
2056
2057    Remember to accept pseudo-registers for memory constraints if reload is
2058    in progress.  */
2059
2060 #define EXTRA_CONSTRAINT(OP, C) \
2061         sparc_extra_constraint_check(OP, C, 0)
2062
2063 #else
2064
2065 /* Nonzero if X is a hard reg that can be used as an index.  */
2066 #define REG_OK_FOR_INDEX_P(X) REGNO_OK_FOR_INDEX_P (REGNO (X))
2067 /* Nonzero if X is a hard reg that can be used as a base reg.  */
2068 #define REG_OK_FOR_BASE_P(X) REGNO_OK_FOR_BASE_P (REGNO (X))
2069
2070 #define EXTRA_CONSTRAINT(OP, C) \
2071         sparc_extra_constraint_check(OP, C, 1)
2072
2073 #endif
2074 \f
2075 /* Should gcc use [%reg+%lo(xx)+offset] addresses?  */
2076
2077 #ifdef HAVE_AS_OFFSETABLE_LO10
2078 #define USE_AS_OFFSETABLE_LO10 1
2079 #else
2080 #define USE_AS_OFFSETABLE_LO10 0
2081 #endif
2082 \f
2083 /* GO_IF_LEGITIMATE_ADDRESS recognizes an RTL expression
2084    that is a valid memory address for an instruction.
2085    The MODE argument is the machine mode for the MEM expression
2086    that wants to use this address.
2087
2088    On SPARC, the actual legitimate addresses must be REG+REG or REG+SMALLINT
2089    ordinarily.  This changes a bit when generating PIC.
2090
2091    If you change this, execute "rm explow.o recog.o reload.o".  */
2092
2093 #define SYMBOLIC_CONST(X) symbolic_operand (X, VOIDmode)
2094
2095 #define RTX_OK_FOR_BASE_P(X)                                            \
2096   ((GET_CODE (X) == REG && REG_OK_FOR_BASE_P (X))                       \
2097   || (GET_CODE (X) == SUBREG                                            \
2098       && GET_CODE (SUBREG_REG (X)) == REG                               \
2099       && REG_OK_FOR_BASE_P (SUBREG_REG (X))))
2100
2101 #define RTX_OK_FOR_INDEX_P(X)                                           \
2102   ((GET_CODE (X) == REG && REG_OK_FOR_INDEX_P (X))                      \
2103   || (GET_CODE (X) == SUBREG                                            \
2104       && GET_CODE (SUBREG_REG (X)) == REG                               \
2105       && REG_OK_FOR_INDEX_P (SUBREG_REG (X))))
2106
2107 #define RTX_OK_FOR_OFFSET_P(X)                                          \
2108   (GET_CODE (X) == CONST_INT && INTVAL (X) >= -0x1000 && INTVAL (X) < 0x1000 - 8)
2109
2110 #define RTX_OK_FOR_OLO10_P(X)                                           \
2111   (GET_CODE (X) == CONST_INT && INTVAL (X) >= -0x1000 && INTVAL (X) < 0xc00 - 8)
2112
2113 #ifdef REG_OK_STRICT
2114 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, ADDR)         \
2115 {                                                       \
2116   if (legitimate_address_p (MODE, X, 1))                \
2117     goto ADDR;                                          \
2118 }
2119 #else
2120 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, ADDR)         \
2121 {                                                       \
2122   if (legitimate_address_p (MODE, X, 0))                \
2123     goto ADDR;                                          \
2124 }
2125 #endif
2126
2127 /* Go to LABEL if ADDR (a legitimate address expression)
2128    has an effect that depends on the machine mode it is used for.
2129
2130    In PIC mode,
2131
2132       (mem:HI [%l7+a])
2133
2134    is not equivalent to
2135    
2136       (mem:QI [%l7+a]) (mem:QI [%l7+a+1])
2137
2138    because [%l7+a+1] is interpreted as the address of (a+1).  */
2139
2140 #define GO_IF_MODE_DEPENDENT_ADDRESS(ADDR, LABEL)       \
2141 {                                                       \
2142   if (flag_pic == 1)                                    \
2143     {                                                   \
2144       if (GET_CODE (ADDR) == PLUS)                      \
2145         {                                               \
2146           rtx op0 = XEXP (ADDR, 0);                     \
2147           rtx op1 = XEXP (ADDR, 1);                     \
2148           if (op0 == pic_offset_table_rtx               \
2149               && SYMBOLIC_CONST (op1))                  \
2150             goto LABEL;                                 \
2151         }                                               \
2152     }                                                   \
2153 }
2154 \f
2155 /* Try machine-dependent ways of modifying an illegitimate address
2156    to be legitimate.  If we find one, return the new, valid address.
2157    This macro is used in only one place: `memory_address' in explow.c.
2158
2159    OLDX is the address as it was before break_out_memory_refs was called.
2160    In some cases it is useful to look at this to decide what needs to be done.
2161
2162    MODE and WIN are passed so that this macro can use
2163    GO_IF_LEGITIMATE_ADDRESS.
2164
2165    It is always safe for this macro to do nothing.  It exists to recognize
2166    opportunities to optimize the output.  */
2167
2168 /* On SPARC, change REG+N into REG+REG, and REG+(X*Y) into REG+REG.  */
2169 #define LEGITIMIZE_ADDRESS(X,OLDX,MODE,WIN)     \
2170 {                                               \
2171   (X) = legitimize_address (X, OLDX, MODE);     \
2172   if (memory_address_p (MODE, X))               \
2173     goto WIN;                                   \
2174 }
2175
2176 /* Try a machine-dependent way of reloading an illegitimate address
2177    operand.  If we find one, push the reload and jump to WIN.  This
2178    macro is used in only one place: `find_reloads_address' in reload.c.
2179
2180    For SPARC 32, we wish to handle addresses by splitting them into
2181    HIGH+LO_SUM pairs, retaining the LO_SUM in the memory reference.
2182    This cuts the number of extra insns by one.
2183
2184    Do nothing when generating PIC code and the address is a
2185    symbolic operand or requires a scratch register.  */
2186
2187 #define LEGITIMIZE_RELOAD_ADDRESS(X,MODE,OPNUM,TYPE,IND_LEVELS,WIN)     \
2188 do {                                                                    \
2189   /* Decompose SImode constants into hi+lo_sum.  We do have to          \
2190      rerecognize what we produce, so be careful.  */                    \
2191   if (CONSTANT_P (X)                                                    \
2192       && (MODE != TFmode || TARGET_ARCH64)                              \
2193       && GET_MODE (X) == SImode                                         \
2194       && GET_CODE (X) != LO_SUM && GET_CODE (X) != HIGH                 \
2195       && ! (flag_pic                                                    \
2196             && (symbolic_operand (X, Pmode)                             \
2197                 || pic_address_needs_scratch (X)))                      \
2198       && sparc_cmodel <= CM_MEDLOW)                                     \
2199     {                                                                   \
2200       X = gen_rtx_LO_SUM (GET_MODE (X),                                 \
2201                           gen_rtx_HIGH (GET_MODE (X), X), X);           \
2202       push_reload (XEXP (X, 0), NULL_RTX, &XEXP (X, 0), NULL,           \
2203                    BASE_REG_CLASS, GET_MODE (X), VOIDmode, 0, 0,        \
2204                    OPNUM, TYPE);                                        \
2205       goto WIN;                                                         \
2206     }                                                                   \
2207   /* ??? 64-bit reloads.  */                                            \
2208 } while (0)
2209 \f
2210 /* Specify the machine mode that this machine uses
2211    for the index in the tablejump instruction.  */
2212 /* If we ever implement any of the full models (such as CM_FULLANY),
2213    this has to be DImode in that case */
2214 #ifdef HAVE_GAS_SUBSECTION_ORDERING
2215 #define CASE_VECTOR_MODE \
2216 (! TARGET_PTR64 ? SImode : flag_pic ? SImode : TARGET_CM_MEDLOW ? SImode : DImode)
2217 #else
2218 /* If assembler does not have working .subsection -1, we use DImode for pic, as otherwise
2219    we have to sign extend which slows things down.  */
2220 #define CASE_VECTOR_MODE \
2221 (! TARGET_PTR64 ? SImode : flag_pic ? DImode : TARGET_CM_MEDLOW ? SImode : DImode)
2222 #endif
2223
2224 /* Define as C expression which evaluates to nonzero if the tablejump
2225    instruction expects the table to contain offsets from the address of the
2226    table.
2227    Do not define this if the table should contain absolute addresses.  */
2228 /* #define CASE_VECTOR_PC_RELATIVE 1 */
2229
2230 /* Define this as 1 if `char' should by default be signed; else as 0.  */
2231 #define DEFAULT_SIGNED_CHAR 1
2232
2233 /* Max number of bytes we can move from memory to memory
2234    in one reasonably fast instruction.  */
2235 #define MOVE_MAX 8
2236
2237 #if 0 /* Sun 4 has matherr, so this is no good.  */
2238 /* This is the value of the error code EDOM for this machine,
2239    used by the sqrt instruction.  */
2240 #define TARGET_EDOM 33
2241
2242 /* This is how to refer to the variable errno.  */
2243 #define GEN_ERRNO_RTX \
2244   gen_rtx_MEM (SImode, gen_rtx_SYMBOL_REF (Pmode, "errno"))
2245 #endif /* 0 */
2246
2247 /* Define if operations between registers always perform the operation
2248    on the full register even if a narrower mode is specified.  */
2249 #define WORD_REGISTER_OPERATIONS
2250
2251 /* Define if loading in MODE, an integral mode narrower than BITS_PER_WORD
2252    will either zero-extend or sign-extend.  The value of this macro should
2253    be the code that says which one of the two operations is implicitly
2254    done, NIL if none.  */
2255 #define LOAD_EXTEND_OP(MODE) ZERO_EXTEND
2256
2257 /* Nonzero if access to memory by bytes is slow and undesirable.
2258    For RISC chips, it means that access to memory by bytes is no
2259    better than access by words when possible, so grab a whole word
2260    and maybe make use of that.  */
2261 #define SLOW_BYTE_ACCESS 1
2262
2263 /* Define this to be nonzero if shift instructions ignore all but the low-order
2264    few bits.  */
2265 #define SHIFT_COUNT_TRUNCATED 1
2266
2267 /* Value is 1 if truncating an integer of INPREC bits to OUTPREC bits
2268    is done just by pretending it is already truncated.  */
2269 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC) 1
2270
2271 /* Specify the machine mode that pointers have.
2272    After generation of rtl, the compiler makes no further distinction
2273    between pointers and any other objects of this machine mode.  */
2274 #define Pmode (TARGET_ARCH64 ? DImode : SImode)
2275
2276 /* Generate calls to memcpy, memcmp and memset.  */
2277 #define TARGET_MEM_FUNCTIONS
2278
2279 /* Given a comparison code (EQ, NE, etc.) and the first operand of a COMPARE,
2280    return the mode to be used for the comparison.  For floating-point,
2281    CCFP[E]mode is used.  CC_NOOVmode should be used when the first operand
2282    is a PLUS, MINUS, NEG, or ASHIFT.  CCmode should be used when no special
2283    processing is needed.  */
2284 #define SELECT_CC_MODE(OP,X,Y)  select_cc_mode ((OP), (X), (Y))
2285
2286 /* Return nonzero if MODE implies a floating point inequality can be
2287    reversed.  For SPARC this is always true because we have a full
2288    compliment of ordered and unordered comparisons, but until generic
2289    code knows how to reverse it correctly we keep the old definition.  */
2290 #define REVERSIBLE_CC_MODE(MODE) ((MODE) != CCFPEmode && (MODE) != CCFPmode)
2291
2292 /* A function address in a call instruction for indexing purposes.  */
2293 #define FUNCTION_MODE Pmode
2294
2295 /* Define this if addresses of constant functions
2296    shouldn't be put through pseudo regs where they can be cse'd.
2297    Desirable on machines where ordinary constants are expensive
2298    but a CALL with constant address is cheap.  */
2299 #define NO_FUNCTION_CSE
2300
2301 /* alloca should avoid clobbering the old register save area.  */
2302 #define SETJMP_VIA_SAVE_AREA
2303
2304 /* The _Q_* comparison libcalls return booleans.  */
2305 #define FLOAT_LIB_COMPARE_RETURNS_BOOL(MODE, COMPARISON) ((MODE) == TFmode)
2306
2307 /* Assume by default that the _Qp_* 64-bit libcalls are implemented such
2308    that the inputs are fully consumed before the output memory is clobbered.  */
2309
2310 #define TARGET_BUGGY_QP_LIB     0
2311
2312 /* Assume by default that we do not have the Solaris-specific conversion
2313    routines nor 64-bit integer multiply and divide routines.  */
2314
2315 #define SUN_CONVERSION_LIBFUNCS 0
2316 #define SUN_INTEGER_MULTIPLY_64 0
2317
2318 /* Compute extra cost of moving data between one register class
2319    and another.  */
2320 #define GENERAL_OR_I64(C) ((C) == GENERAL_REGS || (C) == I64_REGS)
2321 #define REGISTER_MOVE_COST(MODE, CLASS1, CLASS2)                \
2322   (((FP_REG_CLASS_P (CLASS1) && GENERAL_OR_I64 (CLASS2)) \
2323     || (GENERAL_OR_I64 (CLASS1) && FP_REG_CLASS_P (CLASS2)) \
2324     || (CLASS1) == FPCC_REGS || (CLASS2) == FPCC_REGS)          \
2325    ? ((sparc_cpu == PROCESSOR_ULTRASPARC \
2326        || sparc_cpu == PROCESSOR_ULTRASPARC3) ? 12 : 6) : 2)
2327
2328 /* Provide the cost of a branch.  For pre-v9 processors we use
2329    a value of 3 to take into account the potential annulling of
2330    the delay slot (which ends up being a bubble in the pipeline slot)
2331    plus a cycle to take into consideration the instruction cache
2332    effects.
2333
2334    On v9 and later, which have branch prediction facilities, we set
2335    it to the depth of the pipeline as that is the cost of a
2336    mispredicted branch.  */
2337
2338 #define BRANCH_COST \
2339         ((sparc_cpu == PROCESSOR_V9 \
2340           || sparc_cpu == PROCESSOR_ULTRASPARC) \
2341          ? 7 \
2342          : (sparc_cpu == PROCESSOR_ULTRASPARC3 \
2343             ? 9 : 3))
2344
2345 #define PREFETCH_BLOCK \
2346         ((sparc_cpu == PROCESSOR_ULTRASPARC \
2347           || sparc_cpu == PROCESSOR_ULTRASPARC3) \
2348          ? 64 : 32)
2349
2350 #define SIMULTANEOUS_PREFETCHES \
2351         ((sparc_cpu == PROCESSOR_ULTRASPARC) \
2352          ? 2 \
2353          : (sparc_cpu == PROCESSOR_ULTRASPARC3 \
2354             ? 8 : 3))
2355 \f
2356 /* Control the assembler format that we output.  */
2357
2358 /* A C string constant describing how to begin a comment in the target
2359    assembler language.  The compiler assumes that the comment will end at
2360    the end of the line.  */
2361
2362 #define ASM_COMMENT_START "!"
2363
2364 /* Output to assembler file text saying following lines
2365    may contain character constants, extra white space, comments, etc.  */
2366
2367 #define ASM_APP_ON ""
2368
2369 /* Output to assembler file text saying following lines
2370    no longer contain unusual constructs.  */
2371
2372 #define ASM_APP_OFF ""
2373
2374 /* ??? Try to make the style consistent here (_OP?).  */
2375
2376 #define ASM_FLOAT       ".single"
2377 #define ASM_DOUBLE      ".double"
2378 #define ASM_LONGDOUBLE  ".xxx"          /* ??? Not known (or used yet).  */
2379
2380 /* How to refer to registers in assembler output.
2381    This sequence is indexed by compiler's hard-register-number (see above).  */
2382
2383 #define REGISTER_NAMES \
2384 {"%g0", "%g1", "%g2", "%g3", "%g4", "%g5", "%g6", "%g7",                \
2385  "%o0", "%o1", "%o2", "%o3", "%o4", "%o5", "%sp", "%o7",                \
2386  "%l0", "%l1", "%l2", "%l3", "%l4", "%l5", "%l6", "%l7",                \
2387  "%i0", "%i1", "%i2", "%i3", "%i4", "%i5", "%fp", "%i7",                \
2388  "%f0", "%f1", "%f2", "%f3", "%f4", "%f5", "%f6", "%f7",                \
2389  "%f8", "%f9", "%f10", "%f11", "%f12", "%f13", "%f14", "%f15",          \
2390  "%f16", "%f17", "%f18", "%f19", "%f20", "%f21", "%f22", "%f23",        \
2391  "%f24", "%f25", "%f26", "%f27", "%f28", "%f29", "%f30", "%f31",        \
2392  "%f32", "%f33", "%f34", "%f35", "%f36", "%f37", "%f38", "%f39",        \
2393  "%f40", "%f41", "%f42", "%f43", "%f44", "%f45", "%f46", "%f47",        \
2394  "%f48", "%f49", "%f50", "%f51", "%f52", "%f53", "%f54", "%f55",        \
2395  "%f56", "%f57", "%f58", "%f59", "%f60", "%f61", "%f62", "%f63",        \
2396  "%fcc0", "%fcc1", "%fcc2", "%fcc3", "%icc", "%sfp" }
2397
2398 /* Define additional names for use in asm clobbers and asm declarations.  */
2399
2400 #define ADDITIONAL_REGISTER_NAMES \
2401 {{"ccr", SPARC_ICC_REG}, {"cc", SPARC_ICC_REG}}
2402
2403 /* On Sun 4, this limit is 2048.  We use 1000 to be safe, since the length
2404    can run past this up to a continuation point.  Once we used 1500, but
2405    a single entry in C++ can run more than 500 bytes, due to the length of
2406    mangled symbol names.  dbxout.c should really be fixed to do
2407    continuations when they are actually needed instead of trying to
2408    guess...  */
2409 #define DBX_CONTIN_LENGTH 1000
2410
2411 /* This is how to output a command to make the user-level label named NAME
2412    defined for reference from other files.  */
2413
2414 /* Globalizing directive for a label.  */
2415 #define GLOBAL_ASM_OP "\t.global "
2416
2417 /* The prefix to add to user-visible assembler symbols.  */
2418
2419 #define USER_LABEL_PREFIX "_"
2420
2421 /* This is how to store into the string LABEL
2422    the symbol_ref name of an internal numbered label where
2423    PREFIX is the class of label and NUM is the number within the class.
2424    This is suitable for output with `assemble_name'.  */
2425
2426 #define ASM_GENERATE_INTERNAL_LABEL(LABEL,PREFIX,NUM)   \
2427   sprintf ((LABEL), "*%s%ld", (PREFIX), (long)(NUM))
2428
2429 /* This is how we hook in and defer the case-vector until the end of
2430    the function.  */
2431 #define ASM_OUTPUT_ADDR_VEC(LAB,VEC) \
2432   sparc_defer_case_vector ((LAB),(VEC), 0)
2433
2434 #define ASM_OUTPUT_ADDR_DIFF_VEC(LAB,VEC) \
2435   sparc_defer_case_vector ((LAB),(VEC), 1)
2436
2437 /* This is how to output an element of a case-vector that is absolute.  */
2438
2439 #define ASM_OUTPUT_ADDR_VEC_ELT(FILE, VALUE)  \
2440 do {                                                                    \
2441   char label[30];                                                       \
2442   ASM_GENERATE_INTERNAL_LABEL (label, "L", VALUE);                      \
2443   if (CASE_VECTOR_MODE == SImode)                                       \
2444     fprintf (FILE, "\t.word\t");                                        \
2445   else                                                                  \
2446     fprintf (FILE, "\t.xword\t");                                       \
2447   assemble_name (FILE, label);                                          \
2448   fputc ('\n', FILE);                                                   \
2449 } while (0)
2450
2451 /* This is how to output an element of a case-vector that is relative.
2452    (SPARC uses such vectors only when generating PIC.)  */
2453
2454 #define ASM_OUTPUT_ADDR_DIFF_ELT(FILE, BODY, VALUE, REL)                \
2455 do {                                                                    \
2456   char label[30];                                                       \
2457   ASM_GENERATE_INTERNAL_LABEL (label, "L", (VALUE));                    \
2458   if (CASE_VECTOR_MODE == SImode)                                       \
2459     fprintf (FILE, "\t.word\t");                                        \
2460   else                                                                  \
2461     fprintf (FILE, "\t.xword\t");                                       \
2462   assemble_name (FILE, label);                                          \
2463   ASM_GENERATE_INTERNAL_LABEL (label, "L", (REL));                      \
2464   fputc ('-', FILE);                                                    \
2465   assemble_name (FILE, label);                                          \
2466   fputc ('\n', FILE);                                                   \
2467 } while (0)
2468
2469 /* This is what to output before and after case-vector (both
2470    relative and absolute).  If .subsection -1 works, we put case-vectors
2471    at the beginning of the current section.  */
2472
2473 #ifdef HAVE_GAS_SUBSECTION_ORDERING
2474
2475 #define ASM_OUTPUT_ADDR_VEC_START(FILE)                                 \
2476   fprintf(FILE, "\t.subsection\t-1\n")
2477
2478 #define ASM_OUTPUT_ADDR_VEC_END(FILE)                                   \
2479   fprintf(FILE, "\t.previous\n")
2480
2481 #endif
2482
2483 /* This is how to output an assembler line
2484    that says to advance the location counter
2485    to a multiple of 2**LOG bytes.  */
2486
2487 #define ASM_OUTPUT_ALIGN(FILE,LOG)      \
2488   if ((LOG) != 0)                       \
2489     fprintf (FILE, "\t.align %d\n", (1<<(LOG)))
2490
2491 /* This is how to output an assembler line that says to advance
2492    the location counter to a multiple of 2**LOG bytes using the
2493    "nop" instruction as padding.  */
2494 #define ASM_OUTPUT_ALIGN_WITH_NOP(FILE,LOG)   \
2495   if ((LOG) != 0)                             \
2496     fprintf (FILE, "\t.align %d,0x1000000\n", (1<<(LOG)))
2497
2498 #define ASM_OUTPUT_SKIP(FILE,SIZE)  \
2499   fprintf (FILE, "\t.skip "HOST_WIDE_INT_PRINT_UNSIGNED"\n", (SIZE))
2500
2501 /* This says how to output an assembler line
2502    to define a global common symbol.  */
2503
2504 #define ASM_OUTPUT_COMMON(FILE, NAME, SIZE, ROUNDED)  \
2505 ( fputs ("\t.common ", (FILE)),         \
2506   assemble_name ((FILE), (NAME)),               \
2507   fprintf ((FILE), ","HOST_WIDE_INT_PRINT_UNSIGNED",\"bss\"\n", (SIZE)))
2508
2509 /* This says how to output an assembler line to define a local common
2510    symbol.  */
2511
2512 #define ASM_OUTPUT_ALIGNED_LOCAL(FILE, NAME, SIZE, ALIGNED)             \
2513 ( fputs ("\t.reserve ", (FILE)),                                        \
2514   assemble_name ((FILE), (NAME)),                                       \
2515   fprintf ((FILE), ","HOST_WIDE_INT_PRINT_UNSIGNED",\"bss\",%u\n",      \
2516            (SIZE), ((ALIGNED) / BITS_PER_UNIT)))
2517
2518 /* A C statement (sans semicolon) to output to the stdio stream
2519    FILE the assembler definition of uninitialized global DECL named
2520    NAME whose size is SIZE bytes and alignment is ALIGN bytes.
2521    Try to use asm_output_aligned_bss to implement this macro.  */
2522
2523 #define ASM_OUTPUT_ALIGNED_BSS(FILE, DECL, NAME, SIZE, ALIGN)   \
2524   do {                                                          \
2525     ASM_OUTPUT_ALIGNED_LOCAL (FILE, NAME, SIZE, ALIGN);         \
2526   } while (0)
2527
2528 #define IDENT_ASM_OP "\t.ident\t"
2529
2530 /* Output #ident as a .ident.  */
2531
2532 #define ASM_OUTPUT_IDENT(FILE, NAME) \
2533   fprintf (FILE, "%s\"%s\"\n", IDENT_ASM_OP, NAME);
2534
2535 /* Emit a dtp-relative reference to a TLS variable.  */
2536
2537 #ifdef HAVE_AS_TLS
2538 #define ASM_OUTPUT_DWARF_DTPREL(FILE, SIZE, X) \
2539   sparc_output_dwarf_dtprel (FILE, SIZE, X)
2540 #endif
2541
2542 #define PRINT_OPERAND_PUNCT_VALID_P(CHAR) \
2543   ((CHAR) == '#' || (CHAR) == '*' || (CHAR) == '^'              \
2544    || (CHAR) == '(' || (CHAR) == '_' || (CHAR) == '&')
2545
2546 /* Print operand X (an rtx) in assembler syntax to file FILE.
2547    CODE is a letter or dot (`z' in `%z0') or 0 if no letter was specified.
2548    For `%' followed by punctuation, CODE is the punctuation and X is null.  */
2549
2550 #define PRINT_OPERAND(FILE, X, CODE) print_operand (FILE, X, CODE)
2551
2552 /* Print a memory address as an operand to reference that memory location.  */
2553
2554 #define PRINT_OPERAND_ADDRESS(FILE, ADDR)  \
2555 { register rtx base, index = 0;                                 \
2556   int offset = 0;                                               \
2557   register rtx addr = ADDR;                                     \
2558   if (GET_CODE (addr) == REG)                                   \
2559     fputs (reg_names[REGNO (addr)], FILE);                      \
2560   else if (GET_CODE (addr) == PLUS)                             \
2561     {                                                           \
2562       if (GET_CODE (XEXP (addr, 0)) == CONST_INT)               \
2563         offset = INTVAL (XEXP (addr, 0)), base = XEXP (addr, 1);\
2564       else if (GET_CODE (XEXP (addr, 1)) == CONST_INT)          \
2565         offset = INTVAL (XEXP (addr, 1)), base = XEXP (addr, 0);\
2566       else                                                      \
2567         base = XEXP (addr, 0), index = XEXP (addr, 1);          \
2568       if (GET_CODE (base) == LO_SUM)                            \
2569         {                                                       \
2570           if (! USE_AS_OFFSETABLE_LO10                          \
2571               || TARGET_ARCH32                                  \
2572               || TARGET_CM_MEDMID)                              \
2573             abort ();                                           \
2574           output_operand (XEXP (base, 0), 0);                   \
2575           fputs ("+%lo(", FILE);                                \
2576           output_address (XEXP (base, 1));                      \
2577           fprintf (FILE, ")+%d", offset);                       \
2578         }                                                       \
2579       else                                                      \
2580         {                                                       \
2581           fputs (reg_names[REGNO (base)], FILE);                \
2582           if (index == 0)                                       \
2583             fprintf (FILE, "%+d", offset);                      \
2584           else if (GET_CODE (index) == REG)                     \
2585             fprintf (FILE, "+%s", reg_names[REGNO (index)]);    \
2586           else if (GET_CODE (index) == SYMBOL_REF               \
2587                    || GET_CODE (index) == CONST)                \
2588             fputc ('+', FILE), output_addr_const (FILE, index); \
2589           else abort ();                                        \
2590         }                                                       \
2591     }                                                           \
2592   else if (GET_CODE (addr) == MINUS                             \
2593            && GET_CODE (XEXP (addr, 1)) == LABEL_REF)           \
2594     {                                                           \
2595       output_addr_const (FILE, XEXP (addr, 0));                 \
2596       fputs ("-(", FILE);                                       \
2597       output_addr_const (FILE, XEXP (addr, 1));                 \
2598       fputs ("-.)", FILE);                                      \
2599     }                                                           \
2600   else if (GET_CODE (addr) == LO_SUM)                           \
2601     {                                                           \
2602       output_operand (XEXP (addr, 0), 0);                       \
2603       if (TARGET_CM_MEDMID)                                     \
2604         fputs ("+%l44(", FILE);                                 \
2605       else                                                      \
2606         fputs ("+%lo(", FILE);                                  \
2607       output_address (XEXP (addr, 1));                          \
2608       fputc (')', FILE);                                        \
2609     }                                                           \
2610   else if (flag_pic && GET_CODE (addr) == CONST                 \
2611            && GET_CODE (XEXP (addr, 0)) == MINUS                \
2612            && GET_CODE (XEXP (XEXP (addr, 0), 1)) == CONST      \
2613            && GET_CODE (XEXP (XEXP (XEXP (addr, 0), 1), 0)) == MINUS    \
2614            && XEXP (XEXP (XEXP (XEXP (addr, 0), 1), 0), 1) == pc_rtx)   \
2615     {                                                           \
2616       addr = XEXP (addr, 0);                                    \
2617       output_addr_const (FILE, XEXP (addr, 0));                 \
2618       /* Group the args of the second CONST in parenthesis.  */ \
2619       fputs ("-(", FILE);                                       \
2620       /* Skip past the second CONST--it does nothing for us.  */\
2621       output_addr_const (FILE, XEXP (XEXP (addr, 1), 0));       \
2622       /* Close the parenthesis.  */                             \
2623       fputc (')', FILE);                                        \
2624     }                                                           \
2625   else                                                          \
2626     {                                                           \
2627       output_addr_const (FILE, addr);                           \
2628     }                                                           \
2629 }
2630
2631 #ifdef HAVE_AS_TLS
2632 #define TARGET_TLS 1
2633 #else
2634 #define TARGET_TLS 0
2635 #endif
2636 #define TARGET_SUN_TLS TARGET_TLS
2637 #define TARGET_GNU_TLS 0
2638
2639 /* Define the codes that are matched by predicates in sparc.c.  */
2640
2641 #define PREDICATE_CODES                                                 \
2642 {"reg_or_0_operand", {SUBREG, REG, CONST_INT, CONST_DOUBLE}},           \
2643 {"const1_operand", {CONST_INT}},                                        \
2644 {"fp_zero_operand", {CONST_DOUBLE}},                                    \
2645 {"fp_register_operand", {SUBREG, REG}},                                 \
2646 {"intreg_operand", {SUBREG, REG}},                                      \
2647 {"fcc_reg_operand", {REG}},                                             \
2648 {"fcc0_reg_operand", {REG}},                                            \
2649 {"icc_or_fcc_reg_operand", {REG}},                                      \
2650 {"restore_operand", {REG}},                                             \
2651 {"call_operand", {MEM}},                                                \
2652 {"call_operand_address", {SYMBOL_REF, LABEL_REF, CONST, CONST_DOUBLE,   \
2653         ADDRESSOF, SUBREG, REG, PLUS, LO_SUM, CONST_INT}},              \
2654 {"symbolic_operand", {SYMBOL_REF, LABEL_REF, CONST}},                   \
2655 {"symbolic_memory_operand", {SUBREG, MEM}},                             \
2656 {"label_ref_operand", {LABEL_REF}},                                     \
2657 {"sp64_medium_pic_operand", {CONST}},                                   \
2658 {"data_segment_operand", {SYMBOL_REF, PLUS, CONST}},                    \
2659 {"text_segment_operand", {LABEL_REF, SYMBOL_REF, PLUS, CONST}},         \
2660 {"reg_or_nonsymb_mem_operand", {SUBREG, REG, MEM}},                     \
2661 {"splittable_symbolic_memory_operand", {MEM}},                          \
2662 {"splittable_immediate_memory_operand", {MEM}},                         \
2663 {"eq_or_neq", {EQ, NE}},                                                \
2664 {"normal_comp_operator", {GE, GT, LE, LT, GTU, LEU}},                   \
2665 {"noov_compare_op", {NE, EQ, GE, GT, LE, LT, GEU, GTU, LEU, LTU}},      \
2666 {"noov_compare64_op", {NE, EQ, GE, GT, LE, LT, GEU, GTU, LEU, LTU}},    \
2667 {"v9_regcmp_op", {EQ, NE, GE, LT, LE, GT}},                             \
2668 {"extend_op", {SIGN_EXTEND, ZERO_EXTEND}},                              \
2669 {"cc_arithop", {AND, IOR, XOR}},                                        \
2670 {"cc_arithopn", {AND, IOR}},                                            \
2671 {"arith_operand", {SUBREG, REG, CONST_INT}},                            \
2672 {"arith_add_operand", {SUBREG, REG, CONST_INT}},                        \
2673 {"arith11_operand", {SUBREG, REG, CONST_INT}},                          \
2674 {"arith10_operand", {SUBREG, REG, CONST_INT}},                          \
2675 {"arith_double_operand", {SUBREG, REG, CONST_INT, CONST_DOUBLE}},       \
2676 {"arith_double_add_operand", {SUBREG, REG, CONST_INT, CONST_DOUBLE}},   \
2677 {"arith11_double_operand", {SUBREG, REG, CONST_INT, CONST_DOUBLE}},     \
2678 {"arith10_double_operand", {SUBREG, REG, CONST_INT, CONST_DOUBLE}},     \
2679 {"small_int", {CONST_INT}},                                             \
2680 {"small_int_or_double", {CONST_INT, CONST_DOUBLE}},                     \
2681 {"uns_small_int", {CONST_INT}},                                         \
2682 {"uns_arith_operand", {SUBREG, REG, CONST_INT}},                        \
2683 {"clobbered_register", {REG}},                                          \
2684 {"input_operand", {SUBREG, REG, CONST_INT, MEM, CONST}},                \
2685 {"const64_operand", {CONST_INT, CONST_DOUBLE}},                         \
2686 {"const64_high_operand", {CONST_INT, CONST_DOUBLE}},                    \
2687 {"tgd_symbolic_operand", {SYMBOL_REF}},                                 \
2688 {"tld_symbolic_operand", {SYMBOL_REF}},                                 \
2689 {"tie_symbolic_operand", {SYMBOL_REF}},                                 \
2690 {"tle_symbolic_operand", {SYMBOL_REF}},
2691
2692 /* The number of Pmode words for the setjmp buffer.  */
2693 #define JMP_BUF_SIZE 12
2694
2695 #define DONT_ACCESS_GBLS_AFTER_EPILOGUE (flag_pic)