OSDN Git Service

2003-10-10 Eric Christopher <echristo@redhat.com>
[pf3gnuchains/gcc-fork.git] / gcc / config / sh / sh.h
1 /* Definitions of target machine for GNU compiler for Renesas / SuperH SH.
2    Copyright (C) 1993, 1994, 1995, 1996, 1997, 1998, 1999, 2000, 2001, 2002,
3    2003 Free Software Foundation, Inc.
4    Contributed by Steve Chamberlain (sac@cygnus.com).
5    Improved by Jim Wilson (wilson@cygnus.com).
6
7 This file is part of GCC.
8
9 GCC is free software; you can redistribute it and/or modify
10 it under the terms of the GNU General Public License as published by
11 the Free Software Foundation; either version 2, or (at your option)
12 any later version.
13
14 GCC is distributed in the hope that it will be useful,
15 but WITHOUT ANY WARRANTY; without even the implied warranty of
16 MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
17 GNU General Public License for more details.
18
19 You should have received a copy of the GNU General Public License
20 along with GCC; see the file COPYING.  If not, write to
21 the Free Software Foundation, 59 Temple Place - Suite 330,
22 Boston, MA 02111-1307, USA.  */
23
24 #ifndef GCC_SH_H
25 #define GCC_SH_H
26
27 #define TARGET_VERSION \
28   fputs (" (Hitachi SH)", stderr);
29
30 /* Unfortunately, insn-attrtab.c doesn't include insn-codes.h.  We can't
31    include it here, because bconfig.h is also included by gencodes.c .  */
32 /* ??? No longer true.  */
33 extern int code_for_indirect_jump_scratch;
34
35 #define TARGET_CPU_CPP_BUILTINS() \
36 do { \
37   builtin_define ("__sh__"); \
38   builtin_assert ("cpu=sh"); \
39   builtin_assert ("machine=sh"); \
40   switch ((int) sh_cpu) \
41     { \
42     case PROCESSOR_SH1: \
43       builtin_define ("__sh1__"); \
44       break; \
45     case PROCESSOR_SH2: \
46       builtin_define ("__sh2__"); \
47       break; \
48     case PROCESSOR_SH2E: \
49       builtin_define ("__SH2E__"); \
50       break; \
51     case PROCESSOR_SH3: \
52       builtin_define ("__sh3__"); \
53       builtin_define ("__SH3__"); \
54       if (TARGET_HARD_SH4) \
55         builtin_define ("__SH4_NOFPU__"); \
56       break; \
57     case PROCESSOR_SH3E: \
58       builtin_define (TARGET_HARD_SH4 ? "__SH4_SINGLE_ONLY__" : "__SH3E__"); \
59       break; \
60     case PROCESSOR_SH4: \
61       builtin_define (TARGET_FPU_SINGLE ? "__SH4_SINGLE__" : "__SH4__"); \
62       break; \
63     case PROCESSOR_SH5: \
64       { \
65         builtin_define_with_value ("__SH5__", \
66                                    TARGET_SHMEDIA64 ? "64" : "32", 0); \
67         builtin_define_with_value ("__SHMEDIA__", \
68                                    TARGET_SHMEDIA ? "1" : "0", 0); \
69         if (! TARGET_FPU_DOUBLE) \
70           builtin_define ("__SH4_NOFPU__"); \
71       } \
72     } \
73   if (TARGET_HITACHI) \
74     builtin_define ("__HITACHI__"); \
75   builtin_define (TARGET_LITTLE_ENDIAN \
76                   ? "__LITTLE_ENDIAN__" : "__BIG_ENDIAN__"); \
77   if (flag_pic) \
78     { \
79       builtin_define ("__pic__"); \
80       builtin_define ("__PIC__"); \
81     } \
82 } while (0)
83
84 /* We can not debug without a frame pointer.  */
85 /* #define CAN_DEBUG_WITHOUT_FP */
86
87 #define CONDITIONAL_REGISTER_USAGE do                                   \
88 {                                                                       \
89   int regno;                                                            \
90   for (regno = 0; regno < FIRST_PSEUDO_REGISTER; regno ++)              \
91     if (! VALID_REGISTER_P (regno))                                     \
92       fixed_regs[regno] = call_used_regs[regno] = 1;                    \
93   /* R8 and R9 are call-clobbered on SH5, but not on earlier SH ABIs.  */ \
94   if (TARGET_SH5)                                                       \
95     call_used_regs[FIRST_GENERAL_REG + 8]                               \
96       = call_used_regs[FIRST_GENERAL_REG + 9] = 1;                      \
97   if (TARGET_SHMEDIA)                                                   \
98     {                                                                   \
99       regno_reg_class[FIRST_GENERAL_REG] = GENERAL_REGS;                \
100       CLEAR_HARD_REG_SET (reg_class_contents[FP0_REGS]);                \
101       regno_reg_class[FIRST_FP_REG] = FP_REGS;                          \
102     }                                                                   \
103   if (flag_pic)                                                         \
104     fixed_regs[PIC_OFFSET_TABLE_REGNUM] = 1;                            \
105   /* Renesas saves and restores mac registers on call.  */              \
106   if (TARGET_HITACHI && ! TARGET_NOMACSAVE)                             \
107     {                                                                   \
108       call_used_regs[MACH_REG] = 0;                                     \
109       call_used_regs[MACL_REG] = 0;                                     \
110     }                                                                   \
111   for (regno = FIRST_FP_REG + (TARGET_LITTLE_ENDIAN != 0);              \
112        regno <= LAST_FP_REG; regno += 2)                                \
113     SET_HARD_REG_BIT (reg_class_contents[DF_HI_REGS], regno);           \
114   if (TARGET_SHMEDIA)                                                   \
115     {                                                                   \
116       for (regno = FIRST_TARGET_REG; regno <= LAST_TARGET_REG; regno ++)\
117         if (! fixed_regs[regno] && call_used_regs[regno])               \
118           SET_HARD_REG_BIT (reg_class_contents[SIBCALL_REGS], regno);   \
119     }                                                                   \
120   else                                                                  \
121     for (regno = FIRST_GENERAL_REG; regno <= LAST_GENERAL_REG; regno++) \
122       if (! fixed_regs[regno] && call_used_regs[regno])                 \
123         SET_HARD_REG_BIT (reg_class_contents[SIBCALL_REGS], regno);     \
124 } while (0)
125 \f
126 /* ??? Need to write documentation for all SH options and add it to the
127    invoke.texi file.  */
128
129 /* Run-time compilation parameters selecting different hardware subsets.  */
130
131 extern int target_flags;
132 #define ISIZE_BIT       (1<<1)
133 #define DALIGN_BIT      (1<<6)
134 #define SH1_BIT         (1<<8)
135 #define SH2_BIT         (1<<9)
136 #define SH3_BIT         (1<<10)
137 #define SH_E_BIT        (1<<11)
138 #define HARD_SH4_BIT    (1<<5)
139 #define FPU_SINGLE_BIT  (1<<7)
140 #define SH4_BIT         (1<<12)
141 #define FMOVD_BIT       (1<<4)
142 #define SH5_BIT         (1<<0)
143 #define SPACE_BIT       (1<<13)
144 #define BIGTABLE_BIT    (1<<14)
145 #define RELAX_BIT       (1<<15)
146 #define USERMODE_BIT    (1<<16)
147 #define HITACHI_BIT     (1<<22)
148 #define NOMACSAVE_BIT   (1<<23)
149 #define PREFERGOT_BIT   (1<<24)
150 #define PADSTRUCT_BIT  (1<<28)
151 #define LITTLE_ENDIAN_BIT (1<<29)
152 #define IEEE_BIT (1<<30)
153 #define SAVE_ALL_TR_BIT (1<<2)
154
155 /* Nonzero if this is an ELF target - compile time only */
156 #define TARGET_ELF 0
157
158 /* Nonzero if we should dump out instruction size info.  */
159 #define TARGET_DUMPISIZE  (target_flags & ISIZE_BIT)
160
161 /* Nonzero to align doubles on 64 bit boundaries.  */
162 #define TARGET_ALIGN_DOUBLE (target_flags & DALIGN_BIT)
163
164 /* Nonzero if we should generate code using type 1 insns.  */
165 #define TARGET_SH1 (target_flags & SH1_BIT)
166
167 /* Nonzero if we should generate code using type 2 insns.  */
168 #define TARGET_SH2 (target_flags & SH2_BIT)
169
170 /* Nonzero if we should generate code using type 2E insns.  */
171 #define TARGET_SH2E ((target_flags & SH_E_BIT) && TARGET_SH2)
172
173 /* Nonzero if we should generate code using type 3 insns.  */
174 #define TARGET_SH3 (target_flags & SH3_BIT)
175
176 /* Nonzero if we should generate code using type 3E insns.  */
177 #define TARGET_SH3E ((target_flags & SH_E_BIT) && TARGET_SH3)
178
179 /* Nonzero if the cache line size is 32.  */
180 #define TARGET_CACHE32 (target_flags & HARD_SH4_BIT || TARGET_SH5)
181
182 /* Nonzero if we schedule for a superscalar implementation.  */
183 #define TARGET_SUPERSCALAR (target_flags & HARD_SH4_BIT)
184
185 /* Nonzero if the target has separate instruction and data caches.  */
186 #define TARGET_HARVARD (target_flags & HARD_SH4_BIT)
187
188 /* Nonzero if compiling for SH4 hardware (to be used for insn costs etc.)  */
189 #define TARGET_HARD_SH4 (target_flags & HARD_SH4_BIT)
190
191 /* Nonzero if the default precision of th FPU is single */
192 #define TARGET_FPU_SINGLE (target_flags & FPU_SINGLE_BIT)
193
194 /* Nonzero if a double-precision FPU is available.  */
195 #define TARGET_FPU_DOUBLE (target_flags & SH4_BIT)
196
197 /* Nonzero if an FPU is available.  */
198 #define TARGET_FPU_ANY (TARGET_SH2E || TARGET_FPU_DOUBLE)
199
200 /* Nonzero if we should generate code using type 4 insns.  */
201 #define TARGET_SH4 ((target_flags & SH4_BIT) && (target_flags & SH1_BIT))
202
203 /* Nonzero if we should generate code for a SH5 CPU (either ISA).  */
204 #define TARGET_SH5 (target_flags & SH5_BIT)
205
206 /* Nonzero if we should generate code using the SHcompact instruction
207    set and 32-bit ABI.  */
208 #define TARGET_SHCOMPACT (TARGET_SH5 && TARGET_SH1)
209
210 /* Nonzero if we should generate code using the SHmedia instruction
211    set and ABI.  */
212 #define TARGET_SHMEDIA (TARGET_SH5 && ! TARGET_SH1)
213
214 /* Nonzero if we should generate code using the SHmedia ISA and 32-bit
215    ABI.  */
216 #define TARGET_SHMEDIA32 (TARGET_SH5 && ! TARGET_SH1 \
217                           && (target_flags & SH_E_BIT))
218
219 /* Nonzero if we should generate code using the SHmedia ISA and 64-bit
220    ABI.  */
221 #define TARGET_SHMEDIA64 (TARGET_SH5 && ! TARGET_SH1 \
222                           && ! (target_flags & SH_E_BIT))
223
224 /* Nonzero if we should generate code using SHmedia FPU instructions.  */
225 #define TARGET_SHMEDIA_FPU (TARGET_SHMEDIA && TARGET_FPU_DOUBLE)
226 /* Nonzero if we should generate fmovd.  */
227 #define TARGET_FMOVD (target_flags & FMOVD_BIT)
228
229 /* Nonzero if we respect NANs.  */
230 #define TARGET_IEEE (target_flags & IEEE_BIT)
231
232 /* Nonzero if we should generate smaller code rather than faster code.  */
233 #define TARGET_SMALLCODE   (target_flags & SPACE_BIT)
234
235 /* Nonzero to use long jump tables.  */
236 #define TARGET_BIGTABLE     (target_flags & BIGTABLE_BIT)
237
238 /* Nonzero to generate pseudo-ops needed by the assembler and linker
239    to do function call relaxing.  */
240 #define TARGET_RELAX (target_flags & RELAX_BIT)
241
242 /* Nonzero if using Renesas's calling convention.  */
243 #define TARGET_HITACHI          (target_flags & HITACHI_BIT)
244
245 /* Nonzero if not saving macl/mach when using -mhitachi */
246 #define TARGET_NOMACSAVE        (target_flags & NOMACSAVE_BIT)
247
248 /* Nonzero if padding structures to a multiple of 4 bytes.  This is
249    incompatible with Renesas's compiler, and gives unusual structure layouts
250    which confuse programmers.
251    ??? This option is not useful, but is retained in case there are people
252    who are still relying on it.  It may be deleted in the future.  */
253 #define TARGET_PADSTRUCT       (target_flags & PADSTRUCT_BIT)
254
255 /* Nonzero if generating code for a little endian SH.  */
256 #define TARGET_LITTLE_ENDIAN     (target_flags & LITTLE_ENDIAN_BIT)
257
258 /* Nonzero if we should do everything in userland.  */
259 #define TARGET_USERMODE         (target_flags & USERMODE_BIT)
260
261 /* Nonzero if we should prefer @GOT calls when generating PIC.  */
262 #define TARGET_PREFERGOT        (target_flags & PREFERGOT_BIT)
263
264 #define TARGET_SAVE_ALL_TARGET_REGS (target_flags & SAVE_ALL_TR_BIT)
265
266 #define SELECT_SH1               (SH1_BIT)
267 #define SELECT_SH2               (SH2_BIT | SELECT_SH1)
268 #define SELECT_SH2E              (SH_E_BIT | SH2_BIT | SH1_BIT | FPU_SINGLE_BIT)
269 #define SELECT_SH3               (SH3_BIT | SELECT_SH2)
270 #define SELECT_SH3E              (SH_E_BIT | FPU_SINGLE_BIT | SELECT_SH3)
271 #define SELECT_SH4_NOFPU         (HARD_SH4_BIT | SELECT_SH3)
272 #define SELECT_SH4_SINGLE_ONLY   (HARD_SH4_BIT | SELECT_SH3E)
273 #define SELECT_SH4               (SH4_BIT | SH_E_BIT | HARD_SH4_BIT | SELECT_SH3)
274 #define SELECT_SH4_SINGLE        (FPU_SINGLE_BIT | SELECT_SH4)
275 #define SELECT_SH5_64            (SH5_BIT | SH4_BIT)
276 #define SELECT_SH5_64_NOFPU      (SH5_BIT)
277 #define SELECT_SH5_32            (SH5_BIT | SH4_BIT | SH_E_BIT)
278 #define SELECT_SH5_32_NOFPU      (SH5_BIT | SH_E_BIT)
279 #define SELECT_SH5_COMPACT       (SH5_BIT | SH4_BIT | SELECT_SH3E)
280 #define SELECT_SH5_COMPACT_NOFPU (SH5_BIT | SELECT_SH3)
281
282 /* Reset all target-selection flags.  */
283 #define TARGET_NONE -(SH1_BIT | SH2_BIT | SH3_BIT | SH_E_BIT | SH4_BIT \
284                       | HARD_SH4_BIT | FPU_SINGLE_BIT | SH5_BIT)
285
286 #define TARGET_SWITCHES                         \
287 { {"1",         TARGET_NONE, "" },              \
288   {"1",         SELECT_SH1, "Generate SH1 code" },              \
289   {"2",         TARGET_NONE, "" },              \
290   {"2",         SELECT_SH2, "Generate SH2 code" },              \
291   {"2e",        TARGET_NONE, "" },              \
292   {"2e",        SELECT_SH2E, "Generate SH2e code" },            \
293   {"3",         TARGET_NONE, "" },              \
294   {"3",         SELECT_SH3, "Generate SH3 code" },              \
295   {"3e",        TARGET_NONE, "" },              \
296   {"3e",        SELECT_SH3E, "Generate SH3e code" },            \
297   {"4-single-only",     TARGET_NONE, "" },      \
298   {"4-single-only",     SELECT_SH4_SINGLE_ONLY, "Generate only single-precision SH4 code" },    \
299   {"4-single",  TARGET_NONE, "" },              \
300   {"4-single",  SELECT_SH4_SINGLE, "Generate default single-precision SH4 code" },      \
301   {"4-nofpu",   TARGET_NONE, "" },              \
302   {"4-nofpu",   SELECT_SH4_NOFPU, "Generate SH4 FPU-less code" },               \
303   {"4",         TARGET_NONE, "" },              \
304   {"4",         SELECT_SH4, "Generate SH4 code" },              \
305   {"5-64media", TARGET_NONE, "" },              \
306   {"5-64media", SELECT_SH5_64, "Generate 64-bit SHmedia code" }, \
307   {"5-64media-nofpu", TARGET_NONE, "" },        \
308   {"5-64media-nofpu", SELECT_SH5_64_NOFPU, "Generate 64-bit FPU-less SHmedia code" }, \
309   {"5-32media", TARGET_NONE, "" },              \
310   {"5-32media", SELECT_SH5_32, "Generate 32-bit SHmedia code" }, \
311   {"5-32media-nofpu", TARGET_NONE, "" },        \
312   {"5-32media-nofpu", SELECT_SH5_32_NOFPU, "Generate 32-bit FPU-less SHmedia code" }, \
313   {"5-compact", TARGET_NONE, "" },              \
314   {"5-compact", SELECT_SH5_COMPACT, "Generate SHcompact code" }, \
315   {"5-compact-nofpu", TARGET_NONE, "" },        \
316   {"5-compact-nofpu", SELECT_SH5_COMPACT_NOFPU, "Generate FPU-less SHcompact code" }, \
317   {"b",         -LITTLE_ENDIAN_BIT, "Generate code in big endian mode" },       \
318   {"bigtable",  BIGTABLE_BIT, "Generate 32-bit offsets in switch tables" },             \
319   {"dalign",    DALIGN_BIT, "Aligns doubles at 64-bit boundaries" },            \
320   {"fmovd",     FMOVD_BIT, "" },                \
321   {"hitachi",   HITACHI_BIT, "Follow Renesas (formerly Hitachi) / SuperH calling conventions" },                \
322   {"renesas",   HITACHI_BIT, "Follow Renesas (formerly Hitachi) / SuperH calling conventions" },                \
323   {"nomacsave", NOMACSAVE_BIT, "Mark MAC register as call-clobbered" },         \
324   {"ieee",      IEEE_BIT, "Increase the IEEE compliance for floating-point code" },                     \
325   {"isize",     ISIZE_BIT, "" },                \
326   {"l",         LITTLE_ENDIAN_BIT, "Generate code in little endian mode" },     \
327   {"no-ieee",   -IEEE_BIT, "" },                \
328   {"padstruct", PADSTRUCT_BIT, "" },            \
329   {"prefergot", PREFERGOT_BIT, "Emit function-calls using global offset table when generating PIC" },           \
330   {"relax",     RELAX_BIT, "Shorten address references during linking" },               \
331   {"space",     SPACE_BIT, "Deprecated. Use -Os instead" },             \
332   {"usermode",  USERMODE_BIT, "Generate library function call to invalidate instruction cache entries after fixing trampoline" },               \
333   SUBTARGET_SWITCHES                            \
334   {"",          TARGET_DEFAULT, "" }            \
335 }
336
337 /* This are meant to be redefined in the host dependent files */
338 #define SUBTARGET_SWITCHES
339
340 /* This defaults us to big-endian.  */
341 #ifndef TARGET_ENDIAN_DEFAULT
342 #define TARGET_ENDIAN_DEFAULT 0
343 #endif
344
345 #ifndef TARGET_CPU_DEFAULT
346 #define TARGET_CPU_DEFAULT SELECT_SH1
347 #endif
348
349 #define TARGET_DEFAULT  (TARGET_CPU_DEFAULT|TARGET_ENDIAN_DEFAULT)
350
351 #define CPP_SPEC " %(subtarget_cpp_spec) "
352
353 #ifndef SUBTARGET_CPP_SPEC
354 #define SUBTARGET_CPP_SPEC ""
355 #endif
356
357 #ifndef SUBTARGET_EXTRA_SPECS
358 #define SUBTARGET_EXTRA_SPECS
359 #endif
360
361 #define EXTRA_SPECS                                             \
362   { "subtarget_cpp_spec", SUBTARGET_CPP_SPEC },                 \
363   { "link_emul_prefix", LINK_EMUL_PREFIX },                     \
364   { "link_default_cpu_emul", LINK_DEFAULT_CPU_EMUL },           \
365   { "subtarget_link_emul_suffix", SUBTARGET_LINK_EMUL_SUFFIX }, \
366   { "subtarget_link_spec", SUBTARGET_LINK_SPEC },               \
367   { "subtarget_asm_endian_spec", SUBTARGET_ASM_ENDIAN_SPEC },   \
368   { "subtarget_asm_relax_spec", SUBTARGET_ASM_RELAX_SPEC },     \
369   { "subtarget_asm_isa_spec", SUBTARGET_ASM_ISA_SPEC }, \
370   SUBTARGET_EXTRA_SPECS
371
372 #if TARGET_CPU_DEFAULT & HARD_SH4_BIT
373 #define SUBTARGET_ASM_RELAX_SPEC "%{!m1:%{!m2:%{!m3*:%{!m5*:-isa=sh4}}}}"
374 #else
375 #define SUBTARGET_ASM_RELAX_SPEC "%{m4*:-isa=sh4}"
376 #endif
377
378 #define SH_ASM_SPEC \
379  "%(subtarget_asm_endian_spec) %{mrelax:-relax %(subtarget_asm_relax_spec)}\
380 %(subtarget_asm_isa_spec)"
381
382 #define ASM_SPEC SH_ASM_SPEC
383
384 #ifndef SUBTARGET_ASM_ENDIAN_SPEC
385 #if TARGET_ENDIAN_DEFAULT == LITTLE_ENDIAN_BIT
386 #define SUBTARGET_ASM_ENDIAN_SPEC "%{mb:-big} %{!mb:-little}"
387 #else
388 #define SUBTARGET_ASM_ENDIAN_SPEC "%{ml:-little} %{!ml:-big}"
389 #endif
390 #endif
391
392 #define SUBTARGET_ASM_ISA_SPEC ""
393
394 #define LINK_EMUL_PREFIX "sh%{ml:l}"
395
396 #if TARGET_CPU_DEFAULT & SH5_BIT
397 #if TARGET_CPU_DEFAULT & SH_E_BIT
398 #define LINK_DEFAULT_CPU_EMUL "32"
399 #else
400 #define LINK_DEFAULT_CPU_EMUL "64"
401 #endif /* SH_E_BIT */
402 #else
403 #define LINK_DEFAULT_CPU_EMUL ""
404 #endif /* SH5_BIT */
405
406 #define SUBTARGET_LINK_EMUL_SUFFIX ""
407 #define SUBTARGET_LINK_SPEC ""
408
409 /* svr4.h redefines LINK_SPEC inappropriately, so go via SH_LINK_SPEC,
410    so that we can undo the damage without code replication.  */
411 #define LINK_SPEC SH_LINK_SPEC
412
413 #define SH_LINK_SPEC "\
414 -m %(link_emul_prefix)\
415 %{m5-compact*|m5-32media*:32}\
416 %{m5-64media*:64}\
417 %{!m1:%{!m2:%{!m3*:%{!m4*:%{!m5*:%(link_default_cpu_emul)}}}}}\
418 %(subtarget_link_emul_suffix) \
419 %{mrelax:-relax} %(subtarget_link_spec)"
420
421 #define OPTIMIZATION_OPTIONS(LEVEL,SIZE)                                \
422 do {                                                                    \
423   if (LEVEL)                                                            \
424     flag_omit_frame_pointer = -1;                                       \
425   if (SIZE)                                                             \
426     target_flags |= SPACE_BIT;                                          \
427   if (TARGET_SHMEDIA && LEVEL > 1)                                      \
428     {                                                                   \
429       flag_branch_target_load_optimize = 1;                             \
430       if (! (SIZE))                                                     \
431         target_flags |= SAVE_ALL_TR_BIT;                                \
432     }                                                                   \
433 } while (0)
434
435 #define ASSEMBLER_DIALECT assembler_dialect
436
437 extern int assembler_dialect;
438
439 #define OVERRIDE_OPTIONS                                                \
440 do {                                                                    \
441   int regno;                                                            \
442                                                                         \
443   sh_cpu = CPU_SH1;                                                     \
444   assembler_dialect = 0;                                                \
445   if (TARGET_SH2)                                                       \
446     sh_cpu = CPU_SH2;                                                   \
447   if (TARGET_SH2E)                                                      \
448     sh_cpu = CPU_SH2E;                                                  \
449   if (TARGET_SH3)                                                       \
450     sh_cpu = CPU_SH3;                                                   \
451   if (TARGET_SH3E)                                                      \
452     sh_cpu = CPU_SH3E;                                                  \
453   if (TARGET_SH4)                                                       \
454     {                                                                   \
455       assembler_dialect = 1;                                            \
456       sh_cpu = CPU_SH4;                                                 \
457     }                                                                   \
458   if (TARGET_SH5)                                                       \
459     {                                                                   \
460       sh_cpu = CPU_SH5;                                                 \
461       target_flags |= DALIGN_BIT;                                       \
462       if (TARGET_FPU_ANY                                                \
463           && ! (TARGET_SHCOMPACT && TARGET_LITTLE_ENDIAN))              \
464         target_flags |= FMOVD_BIT;                                      \
465       if (TARGET_SHMEDIA)                                               \
466         {                                                               \
467           /* There are no delay slots on SHmedia.  */                   \
468           flag_delayed_branch = 0;                                      \
469           /* Relaxation isn't yet supported for SHmedia */              \
470           target_flags &= ~RELAX_BIT;                                   \
471         }                                                               \
472       /* -fprofile-arcs needs a working libgcov .  In unified tree      \
473          configurations with newlib, this requires to configure with    \
474          --with-newlib --with-headers.  But there is no way to check    \
475          here we have a working libgcov, so just assume that we have.  */\
476       if (profile_flag)                                                 \
477         {                                                               \
478           warning ("Profiling is not supported on this target.");       \
479           profile_flag = profile_arc_flag = 0;                          \
480         }                                                               \
481     }                                                                   \
482   else                                                                  \
483     {                                                                   \
484        /* Only the sh64-elf assembler fully supports .quad properly.  */\
485        targetm.asm_out.aligned_op.di = NULL;                            \
486        targetm.asm_out.unaligned_op.di = NULL;                          \
487     }                                                                   \
488   if (TARGET_FMOVD)                                                     \
489     reg_class_from_letter['e' - 'a'] = NO_REGS;                         \
490                                                                         \
491   for (regno = 0; regno < FIRST_PSEUDO_REGISTER; regno++)               \
492     if (! VALID_REGISTER_P (regno))                                     \
493       sh_register_names[regno][0] = '\0';                               \
494                                                                         \
495   for (regno = 0; regno < ADDREGNAMES_SIZE; regno++)                    \
496     if (! VALID_REGISTER_P (ADDREGNAMES_REGNO (regno)))                 \
497       sh_additional_register_names[regno][0] = '\0';                    \
498                                                                         \
499   if (flag_omit_frame_pointer < 0)                                      \
500    {                                                                    \
501      /* The debugging information is sufficient,                        \
502         but gdb doesn't implement this yet */                           \
503      if (0)                                                             \
504       flag_omit_frame_pointer                                           \
505         = (PREFERRED_DEBUGGING_TYPE == DWARF_DEBUG                      \
506            || PREFERRED_DEBUGGING_TYPE == DWARF2_DEBUG);                \
507      else                                                               \
508       flag_omit_frame_pointer = 0;                                      \
509    }                                                                    \
510                                                                         \
511   if (flag_pic && ! TARGET_PREFERGOT)                                   \
512     flag_no_function_cse = 1;                                           \
513                                                                         \
514   if (SMALL_REGISTER_CLASSES)                                           \
515     {                                                                   \
516       /* Never run scheduling before reload, since that can             \
517          break global alloc, and generates slower code anyway due       \
518          to the pressure on R0.  */                                     \
519       flag_schedule_insns = 0;                                          \
520     }                                                                   \
521                                                                         \
522   if (align_loops == 0)                                                 \
523     align_loops =  1 << (TARGET_SH5 ? 3 : 2);                           \
524   if (align_jumps == 0)                                                 \
525     align_jumps = 1 << CACHE_LOG;                                       \
526   else if (align_jumps < (TARGET_SHMEDIA ? 4 : 2))                      \
527     align_jumps = TARGET_SHMEDIA ? 4 : 2;                               \
528                                                                         \
529   /* Allocation boundary (in *bytes*) for the code of a function.       \
530      SH1: 32 bit alignment is faster, because instructions are always   \
531      fetched as a pair from a longword boundary.                        \
532      SH2 .. SH5 : align to cache line start.  */                        \
533   if (align_functions == 0)                                             \
534     align_functions                                                     \
535       = TARGET_SMALLCODE ? FUNCTION_BOUNDARY/8 : (1 << CACHE_LOG);      \
536   /* The linker relaxation code breaks when a function contains         \
537      alignments that are larger than that at the start of a             \
538      compilation unit.  */                                              \
539   if (TARGET_RELAX)                                                     \
540     {                                                                   \
541       int min_align                                                     \
542         = align_loops > align_jumps ? align_loops : align_jumps;        \
543                                                                         \
544       /* Also take possible .long constants / mova tables int account.  */\
545       if (min_align < 4)                                                \
546         min_align = 4;                                                  \
547       if (align_functions < min_align)                                  \
548         align_functions = min_align;                                    \
549     }                                                                   \
550 } while (0)
551 \f
552 /* Target machine storage layout.  */
553
554 /* Define this if most significant bit is lowest numbered
555    in instructions that operate on numbered bit-fields.  */
556
557 #define BITS_BIG_ENDIAN  0
558
559 /* Define this if most significant byte of a word is the lowest numbered.  */
560 #define BYTES_BIG_ENDIAN (TARGET_LITTLE_ENDIAN == 0)
561
562 /* Define this if most significant word of a multiword number is the lowest
563    numbered.  */
564 #define WORDS_BIG_ENDIAN (TARGET_LITTLE_ENDIAN == 0)
565
566 /* Define this to set the endianness to use in libgcc2.c, which can
567    not depend on target_flags.  */
568 #if defined(__LITTLE_ENDIAN__)
569 #define LIBGCC2_WORDS_BIG_ENDIAN 0
570 #else
571 #define LIBGCC2_WORDS_BIG_ENDIAN 1
572 #endif
573
574 #define MAX_BITS_PER_WORD 64
575
576 #define MAX_LONG_TYPE_SIZE MAX_BITS_PER_WORD
577
578 /* Width in bits of an `int'.  We want just 32-bits, even if words are
579    longer. */
580 #define INT_TYPE_SIZE 32
581
582 /* Width in bits of a `long'.  */
583 #define LONG_TYPE_SIZE (TARGET_SHMEDIA64 ? 64 : 32)
584
585 /* Width in bits of a `long long'.  */
586 #define LONG_LONG_TYPE_SIZE 64
587
588 /* Width in bits of a `long double'.  */
589 #define LONG_DOUBLE_TYPE_SIZE 64
590
591 /* Width of a word, in units (bytes).  */
592 #define UNITS_PER_WORD  (TARGET_SHMEDIA ? 8 : 4)
593 #define MIN_UNITS_PER_WORD 4
594
595 /* Scaling factor for Dwarf data offsets for CFI information.
596    The dwarf2out.c default would use -UNITS_PER_WORD, which is -8 for
597    SHmedia; however, since we do partial register saves for the registers
598    visible to SHcompact, and for target registers for SHMEDIA32, we have
599    to allow saves that are only 4-byte aligned.  */
600 #define DWARF_CIE_DATA_ALIGNMENT -4
601
602 /* Width in bits of a pointer.
603    See also the macro `Pmode' defined below.  */
604 #define POINTER_SIZE  (TARGET_SHMEDIA64 ? 64 : 32)
605
606 /* Allocation boundary (in *bits*) for storing arguments in argument list.  */
607 #define PARM_BOUNDARY   (TARGET_SH5 ? 64 : 32)
608
609 /* Boundary (in *bits*) on which stack pointer should be aligned.  */
610 #define STACK_BOUNDARY  BIGGEST_ALIGNMENT
611
612 /* The log (base 2) of the cache line size, in bytes.  Processors prior to
613    SH2 have no actual cache, but they fetch code in chunks of 4 bytes.
614    The SH2/3 have 16 byte cache lines, and the SH4 has a 32 byte cache line */
615 #define CACHE_LOG (TARGET_CACHE32 ? 5 : TARGET_SH2 ? 4 : 2)
616
617 /* ABI given & required minimum allocation boundary (in *bits*) for the
618    code of a function.  */
619 #define FUNCTION_BOUNDARY (16 << TARGET_SHMEDIA)
620
621 /* On SH5, the lowest bit is used to indicate SHmedia functions, so
622    the vbit must go into the delta field of
623    pointers-to-member-functions.  */
624 #define TARGET_PTRMEMFUNC_VBIT_LOCATION \
625   (TARGET_SH5 ? ptrmemfunc_vbit_in_delta : ptrmemfunc_vbit_in_pfn)
626
627 /* Alignment of field after `int : 0' in a structure.  */
628 #define EMPTY_FIELD_BOUNDARY  32
629
630 /* No data type wants to be aligned rounder than this.  */
631 #define BIGGEST_ALIGNMENT  (TARGET_ALIGN_DOUBLE ? 64 : 32)
632
633 /* The best alignment to use in cases where we have a choice.  */
634 #define FASTEST_ALIGNMENT (TARGET_SH5 ? 64 : 32)
635
636 /* Make strings word-aligned so strcpy from constants will be faster.  */
637 #define CONSTANT_ALIGNMENT(EXP, ALIGN)  \
638   ((TREE_CODE (EXP) == STRING_CST       \
639     && (ALIGN) < FASTEST_ALIGNMENT)     \
640     ? FASTEST_ALIGNMENT : (ALIGN))
641
642 /* get_mode_alignment assumes complex values are always held in multiple
643    registers, but that is not the case on the SH; CQImode and CHImode are
644    held in a single integer register.  SH5 also holds CSImode and SCmode
645    values in integer registers.  This is relevant for argument passing on
646    SHcompact as we use a stack temp in order to pass CSImode by reference.  */
647 #define LOCAL_ALIGNMENT(TYPE, ALIGN) \
648   ((GET_MODE_CLASS (TYPE_MODE (TYPE)) == MODE_COMPLEX_INT \
649     || GET_MODE_CLASS (TYPE_MODE (TYPE)) == MODE_COMPLEX_FLOAT) \
650    ? (unsigned) MIN (BIGGEST_ALIGNMENT, GET_MODE_BITSIZE (TYPE_MODE (TYPE))) \
651    : (unsigned) ALIGN)
652
653 /* Make arrays of chars word-aligned for the same reasons.  */
654 #define DATA_ALIGNMENT(TYPE, ALIGN)             \
655   (TREE_CODE (TYPE) == ARRAY_TYPE               \
656    && TYPE_MODE (TREE_TYPE (TYPE)) == QImode    \
657    && (ALIGN) < FASTEST_ALIGNMENT ? FASTEST_ALIGNMENT : (ALIGN))
658
659 /* Number of bits which any structure or union's size must be a
660    multiple of.  Each structure or union's size is rounded up to a
661    multiple of this.  */
662 #define STRUCTURE_SIZE_BOUNDARY (TARGET_PADSTRUCT ? 32 : 8)
663
664 /* Set this nonzero if move instructions will actually fail to work
665    when given unaligned data.  */
666 #define STRICT_ALIGNMENT 1
667
668 /* If LABEL_AFTER_BARRIER demands an alignment, return its base 2 logarithm.  */
669 #define LABEL_ALIGN_AFTER_BARRIER(LABEL_AFTER_BARRIER) \
670   barrier_align (LABEL_AFTER_BARRIER)
671
672 #define LOOP_ALIGN(A_LABEL) \
673   ((! optimize || TARGET_HARVARD || TARGET_SMALLCODE) \
674    ? 0 : sh_loop_align (A_LABEL))
675
676 #define LABEL_ALIGN(A_LABEL) \
677 (                                                                       \
678   (PREV_INSN (A_LABEL)                                                  \
679    && GET_CODE (PREV_INSN (A_LABEL)) == INSN                            \
680    && GET_CODE (PATTERN (PREV_INSN (A_LABEL))) == UNSPEC_VOLATILE       \
681    && XINT (PATTERN (PREV_INSN (A_LABEL)), 1) == UNSPECV_ALIGN)         \
682    /* explicit alignment insn in constant tables.  */                   \
683   ? INTVAL (XVECEXP (PATTERN (PREV_INSN (A_LABEL)), 0, 0))              \
684   : 0)
685
686 /* Jump tables must be 32 bit aligned, no matter the size of the element.  */
687 #define ADDR_VEC_ALIGN(ADDR_VEC) 2
688
689 /* The base two logarithm of the known minimum alignment of an insn length.  */
690 #define INSN_LENGTH_ALIGNMENT(A_INSN)                                   \
691   (GET_CODE (A_INSN) == INSN                                            \
692    ? 1 << TARGET_SHMEDIA                                                \
693    : GET_CODE (A_INSN) == JUMP_INSN || GET_CODE (A_INSN) == CALL_INSN   \
694    ? 1 << TARGET_SHMEDIA                                                \
695    : CACHE_LOG)
696 \f
697 /* Standard register usage.  */
698
699 /* Register allocation for the Renesas calling convention:
700
701         r0              arg return
702         r1..r3          scratch
703         r4..r7          args in
704         r8..r13         call saved
705         r14             frame pointer/call saved
706         r15             stack pointer
707         ap              arg pointer (doesn't really exist, always eliminated)
708         pr              subroutine return address
709         t               t bit
710         mach            multiply/accumulate result, high part
711         macl            multiply/accumulate result, low part.
712         fpul            fp/int communication register
713         rap             return address pointer register
714         fr0             fp arg return
715         fr1..fr3        scratch floating point registers
716         fr4..fr11       fp args in
717         fr12..fr15      call saved floating point registers  */
718
719 #define MAX_REGISTER_NAME_LENGTH 5
720 extern char sh_register_names[][MAX_REGISTER_NAME_LENGTH + 1];
721
722 #define SH_REGISTER_NAMES_INITIALIZER                                   \
723 {                                                                       \
724   "r0",   "r1",   "r2",   "r3",   "r4",   "r5",   "r6",   "r7",         \
725   "r8",   "r9",   "r10",  "r11",  "r12",  "r13",  "r14",  "r15",        \
726   "r16",  "r17",  "r18",  "r19",  "r20",  "r21",  "r22",  "r23",        \
727   "r24",  "r25",  "r26",  "r27",  "r28",  "r29",  "r30",  "r31",        \
728   "r32",  "r33",  "r34",  "r35",  "r36",  "r37",  "r38",  "r39",        \
729   "r40",  "r41",  "r42",  "r43",  "r44",  "r45",  "r46",  "r47",        \
730   "r48",  "r49",  "r50",  "r51",  "r52",  "r53",  "r54",  "r55",        \
731   "r56",  "r57",  "r58",  "r59",  "r60",  "r61",  "r62",  "r63",        \
732   "fr0",  "fr1",  "fr2",  "fr3",  "fr4",  "fr5",  "fr6",  "fr7",        \
733   "fr8",  "fr9",  "fr10", "fr11", "fr12", "fr13", "fr14", "fr15",       \
734   "fr16", "fr17", "fr18", "fr19", "fr20", "fr21", "fr22", "fr23",       \
735   "fr24", "fr25", "fr26", "fr27", "fr28", "fr29", "fr30", "fr31",       \
736   "fr32", "fr33", "fr34", "fr35", "fr36", "fr37", "fr38", "fr39",       \
737   "fr40", "fr41", "fr42", "fr43", "fr44", "fr45", "fr46", "fr47",       \
738   "fr48", "fr49", "fr50", "fr51", "fr52", "fr53", "fr54", "fr55",       \
739   "fr56", "fr57", "fr58", "fr59", "fr60", "fr61", "fr62", "fr63",       \
740   "tr0",  "tr1",  "tr2",  "tr3",  "tr4",  "tr5",  "tr6",  "tr7",        \
741   "xd0",  "xd2",  "xd4",  "xd6",  "xd8",  "xd10", "xd12", "xd14",       \
742   "gbr",  "ap",   "pr",   "t",    "mach", "macl", "fpul", "fpscr",      \
743   "rap"                                                                 \
744 }
745
746 #define DEBUG_REGISTER_NAMES SH_REGISTER_NAMES_INITIALIZER
747
748 #define REGNAMES_ARR_INDEX_1(index) \
749   (sh_register_names[index])
750 #define REGNAMES_ARR_INDEX_2(index) \
751   REGNAMES_ARR_INDEX_1 ((index)), REGNAMES_ARR_INDEX_1 ((index)+1)
752 #define REGNAMES_ARR_INDEX_4(index) \
753   REGNAMES_ARR_INDEX_2 ((index)), REGNAMES_ARR_INDEX_2 ((index)+2)
754 #define REGNAMES_ARR_INDEX_8(index) \
755   REGNAMES_ARR_INDEX_4 ((index)), REGNAMES_ARR_INDEX_4 ((index)+4)
756 #define REGNAMES_ARR_INDEX_16(index) \
757   REGNAMES_ARR_INDEX_8 ((index)), REGNAMES_ARR_INDEX_8 ((index)+8)
758 #define REGNAMES_ARR_INDEX_32(index) \
759   REGNAMES_ARR_INDEX_16 ((index)), REGNAMES_ARR_INDEX_16 ((index)+16)
760 #define REGNAMES_ARR_INDEX_64(index) \
761   REGNAMES_ARR_INDEX_32 ((index)), REGNAMES_ARR_INDEX_32 ((index)+32)
762
763 #define REGISTER_NAMES \
764 { \
765   REGNAMES_ARR_INDEX_64 (0), \
766   REGNAMES_ARR_INDEX_64 (64), \
767   REGNAMES_ARR_INDEX_8 (128), \
768   REGNAMES_ARR_INDEX_8 (136), \
769   REGNAMES_ARR_INDEX_8 (144), \
770   REGNAMES_ARR_INDEX_1 (152) \
771 }
772
773 #define ADDREGNAMES_SIZE 32
774 #define MAX_ADDITIONAL_REGISTER_NAME_LENGTH 4
775 extern char sh_additional_register_names[ADDREGNAMES_SIZE] \
776   [MAX_ADDITIONAL_REGISTER_NAME_LENGTH + 1];
777
778 #define SH_ADDITIONAL_REGISTER_NAMES_INITIALIZER                        \
779 {                                                                       \
780   "dr0",  "dr2",  "dr4",  "dr6",  "dr8",  "dr10", "dr12", "dr14",       \
781   "dr16", "dr18", "dr20", "dr22", "dr24", "dr26", "dr28", "dr30",       \
782   "dr32", "dr34", "dr36", "dr38", "dr40", "dr42", "dr44", "dr46",       \
783   "dr48", "dr50", "dr52", "dr54", "dr56", "dr58", "dr60", "dr62"        \
784 }
785
786 #define ADDREGNAMES_REGNO(index) \
787   ((index < 32) ? (FIRST_FP_REG + (index) * 2) \
788    : (-1))
789
790 #define ADDREGNAMES_ARR_INDEX_1(index) \
791   { (sh_additional_register_names[index]), ADDREGNAMES_REGNO (index) }
792 #define ADDREGNAMES_ARR_INDEX_2(index) \
793   ADDREGNAMES_ARR_INDEX_1 ((index)), ADDREGNAMES_ARR_INDEX_1 ((index)+1)
794 #define ADDREGNAMES_ARR_INDEX_4(index) \
795   ADDREGNAMES_ARR_INDEX_2 ((index)), ADDREGNAMES_ARR_INDEX_2 ((index)+2)
796 #define ADDREGNAMES_ARR_INDEX_8(index) \
797   ADDREGNAMES_ARR_INDEX_4 ((index)), ADDREGNAMES_ARR_INDEX_4 ((index)+4)
798 #define ADDREGNAMES_ARR_INDEX_16(index) \
799   ADDREGNAMES_ARR_INDEX_8 ((index)), ADDREGNAMES_ARR_INDEX_8 ((index)+8)
800 #define ADDREGNAMES_ARR_INDEX_32(index) \
801   ADDREGNAMES_ARR_INDEX_16 ((index)), ADDREGNAMES_ARR_INDEX_16 ((index)+16)
802
803 #define ADDITIONAL_REGISTER_NAMES \
804 {                                       \
805   ADDREGNAMES_ARR_INDEX_32 (0)          \
806 }
807
808 /* Number of actual hardware registers.
809    The hardware registers are assigned numbers for the compiler
810    from 0 to just below FIRST_PSEUDO_REGISTER.
811    All registers that the compiler knows about must be given numbers,
812    even those that are not normally considered general registers.  */
813
814 /* There are many other relevant definitions in sh.md's md_constants.  */
815
816 #define FIRST_GENERAL_REG R0_REG
817 #define LAST_GENERAL_REG (FIRST_GENERAL_REG + (TARGET_SHMEDIA ? 63 : 15))
818 #define FIRST_FP_REG DR0_REG
819 #define LAST_FP_REG  (FIRST_FP_REG + \
820                       (TARGET_SHMEDIA_FPU ? 63 : TARGET_SH2E ? 15 : -1))
821 #define FIRST_XD_REG XD0_REG
822 #define LAST_XD_REG  (FIRST_XD_REG + ((TARGET_SH4 && TARGET_FMOVD) ? 7 : -1))
823 #define FIRST_TARGET_REG TR0_REG
824 #define LAST_TARGET_REG  (FIRST_TARGET_REG + (TARGET_SHMEDIA ? 7 : -1))
825
826 #define GENERAL_REGISTER_P(REGNO) \
827   IN_RANGE ((REGNO), \
828             (unsigned HOST_WIDE_INT) FIRST_GENERAL_REG, \
829             (unsigned HOST_WIDE_INT) LAST_GENERAL_REG)
830
831 #define GENERAL_OR_AP_REGISTER_P(REGNO) \
832   (GENERAL_REGISTER_P (REGNO) || ((REGNO) == AP_REG))
833
834 #define FP_REGISTER_P(REGNO) \
835   ((int) (REGNO) >= FIRST_FP_REG && (int) (REGNO) <= LAST_FP_REG)
836
837 #define XD_REGISTER_P(REGNO) \
838   ((int) (REGNO) >= FIRST_XD_REG && (int) (REGNO) <= LAST_XD_REG)
839
840 #define FP_OR_XD_REGISTER_P(REGNO) \
841   (FP_REGISTER_P (REGNO) || XD_REGISTER_P (REGNO))
842
843 #define FP_ANY_REGISTER_P(REGNO) \
844   (FP_REGISTER_P (REGNO) || XD_REGISTER_P (REGNO) || (REGNO) == FPUL_REG)
845
846 #define SPECIAL_REGISTER_P(REGNO) \
847   ((REGNO) == GBR_REG || (REGNO) == T_REG \
848    || (REGNO) == MACH_REG || (REGNO) == MACL_REG)
849
850 #define TARGET_REGISTER_P(REGNO) \
851   ((int) (REGNO) >= FIRST_TARGET_REG && (int) (REGNO) <= LAST_TARGET_REG)
852
853 #define SHMEDIA_REGISTER_P(REGNO) \
854   (GENERAL_REGISTER_P (REGNO) || FP_REGISTER_P (REGNO) \
855    || TARGET_REGISTER_P (REGNO))
856
857 /* This is to be used in CONDITIONAL_REGISTER_USAGE, to mark registers
858    that should be fixed.  */
859 #define VALID_REGISTER_P(REGNO) \
860   (SHMEDIA_REGISTER_P (REGNO) || XD_REGISTER_P (REGNO) \
861    || (REGNO) == AP_REG || (REGNO) == RAP_REG \
862    || (TARGET_SH1 && (SPECIAL_REGISTER_P (REGNO) || (REGNO) == PR_REG)) \
863    || (TARGET_SH2E && (REGNO) == FPUL_REG))
864
865 /* The mode that should be generally used to store a register by
866    itself in the stack, or to load it back.  */
867 #define REGISTER_NATURAL_MODE(REGNO) \
868   (FP_REGISTER_P (REGNO) ? SFmode \
869    : XD_REGISTER_P (REGNO) ? DFmode \
870    : TARGET_SHMEDIA && ! HARD_REGNO_CALL_PART_CLOBBERED ((REGNO), DImode) \
871    ? DImode \
872    : SImode)
873
874 #define FIRST_PSEUDO_REGISTER 153
875
876 /* 1 for registers that have pervasive standard uses
877    and are not available for the register allocator.
878
879    Mach register is fixed 'cause it's only 10 bits wide for SH1.
880    It is 32 bits wide for SH2.  */
881
882 #define FIXED_REGISTERS                                                 \
883 {                                                                       \
884 /* Regular registers.  */                                               \
885   0,      0,      0,      0,      0,      0,      0,      0,            \
886   0,      0,      0,      0,      0,      0,      0,      1,            \
887   /* r16 is reserved, r18 is the former pr.  */                         \
888   1,      0,      0,      0,      0,      0,      0,      0,            \
889   /* r24 is reserved for the OS; r25, for the assembler or linker.  */  \
890   /* r26 is a global variable data pointer; r27 is for constants.  */   \
891   1,      1,      1,      1,      0,      0,      0,      0,            \
892   0,      0,      0,      0,      0,      0,      0,      0,            \
893   0,      0,      0,      0,      0,      0,      0,      0,            \
894   0,      0,      0,      0,      0,      0,      0,      0,            \
895   0,      0,      0,      0,      0,      0,      0,      1,            \
896 /* FP registers.  */                                                    \
897   0,      0,      0,      0,      0,      0,      0,      0,            \
898   0,      0,      0,      0,      0,      0,      0,      0,            \
899   0,      0,      0,      0,      0,      0,      0,      0,            \
900   0,      0,      0,      0,      0,      0,      0,      0,            \
901   0,      0,      0,      0,      0,      0,      0,      0,            \
902   0,      0,      0,      0,      0,      0,      0,      0,            \
903   0,      0,      0,      0,      0,      0,      0,      0,            \
904   0,      0,      0,      0,      0,      0,      0,      0,            \
905 /* Branch target registers.  */                                         \
906   0,      0,      0,      0,      0,      0,      0,      0,            \
907 /* XD registers.  */                                                    \
908   0,      0,      0,      0,      0,      0,      0,      0,            \
909 /*"gbr",  "ap",   "pr",   "t",    "mach", "macl", "fpul", "fpscr", */   \
910   1,      1,      1,      1,      1,      1,      0,      1,            \
911 /*"rap" */                                                              \
912   1,                                                                    \
913 }
914
915 /* 1 for registers not available across function calls.
916    These must include the FIXED_REGISTERS and also any
917    registers that can be used without being saved.
918    The latter must include the registers where values are returned
919    and the register where structure-value addresses are passed.
920    Aside from that, you can include as many other registers as you like.  */
921
922 #define CALL_USED_REGISTERS                                             \
923 {                                                                       \
924 /* Regular registers.  */                                               \
925   1,      1,      1,      1,      1,      1,      1,      1,            \
926   /* R8 and R9 are call-clobbered on SH5, but not on earlier SH ABIs.   \
927      Only the lower 32bits of R10-R14 are guaranteed to be preserved    \
928      across SH5 function calls.  */                                     \
929   0,      0,      0,      0,      0,      0,      0,      1,            \
930   1,      1,      1,      1,      1,      1,      1,      1,            \
931   1,      1,      1,      1,      0,      0,      0,      0,            \
932   0,      0,      0,      0,      1,      1,      1,      1,            \
933   1,      1,      1,      1,      0,      0,      0,      0,            \
934   0,      0,      0,      0,      0,      0,      0,      0,            \
935   0,      0,      0,      0,      1,      1,      1,      1,            \
936 /* FP registers.  */                                                    \
937   1,      1,      1,      1,      1,      1,      1,      1,            \
938   1,      1,      1,      1,      0,      0,      0,      0,            \
939   1,      1,      1,      1,      1,      1,      1,      1,            \
940   1,      1,      1,      1,      1,      1,      1,      1,            \
941   1,      1,      1,      1,      0,      0,      0,      0,            \
942   0,      0,      0,      0,      0,      0,      0,      0,            \
943   0,      0,      0,      0,      0,      0,      0,      0,            \
944   0,      0,      0,      0,      0,      0,      0,      0,            \
945 /* Branch target registers.  */                                         \
946   1,      1,      1,      1,      1,      0,      0,      0,            \
947 /* XD registers.  */                                                    \
948   1,      1,      1,      1,      1,      1,      0,      0,            \
949 /*"gbr",  "ap",   "pr",   "t",    "mach", "macl", "fpul", "fpscr", */   \
950   1,      1,      1,      1,      1,      1,      1,      1,            \
951 /*"rap" */                                                              \
952   1,                                                                    \
953 }
954
955 /* Only the lower 32-bits of R10-R14 are guaranteed to be preserved
956    across SHcompact function calls.  We can't tell whether a called
957    function is SHmedia or SHcompact, so we assume it may be when
958    compiling SHmedia code with the 32-bit ABI, since that's the only
959    ABI that can be linked with SHcompact code.  */
960 #define HARD_REGNO_CALL_PART_CLOBBERED(REGNO,MODE) \
961   (TARGET_SHMEDIA32 \
962    && GET_MODE_SIZE (MODE) > 4 \
963    && (((REGNO) >= FIRST_GENERAL_REG + 10 \
964         && (REGNO) <= FIRST_GENERAL_REG + 15) \
965        || TARGET_REGISTER_P (REGNO) \
966        || (REGNO) == PR_MEDIA_REG))
967
968 /* Return number of consecutive hard regs needed starting at reg REGNO
969    to hold something of mode MODE.
970    This is ordinarily the length in words of a value of mode MODE
971    but can be less for certain modes in special long registers.
972
973    On the SH all but the XD regs are UNITS_PER_WORD bits wide.  */
974
975 #define HARD_REGNO_NREGS(REGNO, MODE) \
976    (XD_REGISTER_P (REGNO) \
977     ? ((GET_MODE_SIZE (MODE) + (2*UNITS_PER_WORD - 1)) / (2*UNITS_PER_WORD)) \
978     : (TARGET_SHMEDIA && FP_REGISTER_P (REGNO)) \
979     ? ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD/2 - 1) / (UNITS_PER_WORD/2)) \
980     : ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD))
981
982 /* Value is 1 if hard register REGNO can hold a value of machine-mode MODE.
983    We can allow any mode in any general register.  The special registers
984    only allow SImode.  Don't allow any mode in the PR.  */
985
986 /* We cannot hold DCmode values in the XD registers because alter_reg
987    handles subregs of them incorrectly.  We could work around this by
988    spacing the XD registers like the DR registers, but this would require
989    additional memory in every compilation to hold larger register vectors.
990    We could hold SFmode / SCmode values in XD registers, but that
991    would require a tertiary reload when reloading from / to memory,
992    and a secondary reload to reload from / to general regs; that
993    seems to be a loosing proposition.  */
994 /* We want to allow TImode FP regs so that when V4SFmode is loaded as TImode,
995    it won't be ferried through GP registers first.  */
996 #define HARD_REGNO_MODE_OK(REGNO, MODE)         \
997   (SPECIAL_REGISTER_P (REGNO) ? (MODE) == SImode \
998    : (REGNO) == FPUL_REG ? (MODE) == SImode || (MODE) == SFmode \
999    : FP_REGISTER_P (REGNO) && (MODE) == SFmode \
1000    ? 1 \
1001    : (MODE) == V2SFmode \
1002    ? ((FP_REGISTER_P (REGNO) && ((REGNO) - FIRST_FP_REG) % 2 == 0) \
1003       || GENERAL_REGISTER_P (REGNO)) \
1004    : (MODE) == V4SFmode \
1005    ? ((FP_REGISTER_P (REGNO) && ((REGNO) - FIRST_FP_REG) % 4 == 0) \
1006       || (! TARGET_SHMEDIA && GENERAL_REGISTER_P (REGNO))) \
1007    : (MODE) == V16SFmode \
1008    ? (TARGET_SHMEDIA \
1009       ? (FP_REGISTER_P (REGNO) && ((REGNO) - FIRST_FP_REG) % 16 == 0) \
1010       : (REGNO) == FIRST_XD_REG) \
1011    : FP_REGISTER_P (REGNO) \
1012    ? ((MODE) == SFmode || (MODE) == SImode \
1013       || ((TARGET_SH2E || TARGET_SHMEDIA) && (MODE) == SCmode) \
1014       || (((TARGET_SH4 && (MODE) == DFmode) || (MODE) == DCmode \
1015            || (TARGET_SHMEDIA && ((MODE) == DFmode || (MODE) == DImode \
1016                                   || (MODE) == V2SFmode || (MODE) == TImode))) \
1017           && (((REGNO) - FIRST_FP_REG) & 1) == 0)) \
1018    : XD_REGISTER_P (REGNO) \
1019    ? (MODE) == DFmode \
1020    : TARGET_REGISTER_P (REGNO) \
1021    ? ((MODE) == DImode || (MODE) == SImode) \
1022    : (REGNO) == PR_REG ? (MODE) == SImode \
1023    : (REGNO) == FPSCR_REG ? (MODE) == PSImode \
1024    : 1)
1025
1026 /* Value is 1 if MODE is a supported vector mode.  */
1027 #define VECTOR_MODE_SUPPORTED_P(MODE) \
1028   ((TARGET_FPU_ANY \
1029     && ((MODE) == V2SFmode || (MODE) == V4SFmode || (MODE) == V16SFmode)) \
1030    || (TARGET_SHMEDIA \
1031        && ((MODE) == V8QImode || (MODE) == V2HImode || (MODE) == V4HImode \
1032            || (MODE) == V2SImode)))
1033
1034 /* Value is 1 if it is a good idea to tie two pseudo registers
1035    when one has mode MODE1 and one has mode MODE2.
1036    If HARD_REGNO_MODE_OK could produce different values for MODE1 and MODE2,
1037    for any hard reg, then this must be 0 for correct output.
1038    That's the case for xd registers: we don't hold SFmode values in
1039    them, so we can't tie an SFmode pseudos with one in another
1040    floating-point mode.  */
1041
1042 #define MODES_TIEABLE_P(MODE1, MODE2) \
1043   ((MODE1) == (MODE2) \
1044    || (GET_MODE_CLASS (MODE1) == GET_MODE_CLASS (MODE2) \
1045        && (TARGET_SHMEDIA ? ((GET_MODE_SIZE (MODE1) <= 4) \
1046                               && (GET_MODE_SIZE (MODE2) <= 4)) \
1047                           : ((MODE1) != SFmode && (MODE2) != SFmode))))
1048
1049 /* A C expression that is nonzero if hard register NEW_REG can be
1050    considered for use as a rename register for OLD_REG register */
1051
1052 #define HARD_REGNO_RENAME_OK(OLD_REG, NEW_REG) \
1053    sh_hard_regno_rename_ok (OLD_REG, NEW_REG)
1054
1055 /* Specify the registers used for certain standard purposes.
1056    The values of these macros are register numbers.  */
1057
1058 /* Define this if the program counter is overloaded on a register.  */
1059 /* #define PC_REGNUM            15*/
1060
1061 /* Register to use for pushing function arguments.  */
1062 #define STACK_POINTER_REGNUM    SP_REG
1063
1064 /* Base register for access to local variables of the function.  */
1065 #define FRAME_POINTER_REGNUM    FP_REG
1066
1067 /* Fake register that holds the address on the stack of the
1068    current function's return address.  */
1069 #define RETURN_ADDRESS_POINTER_REGNUM RAP_REG
1070
1071 /* Register to hold the addressing base for position independent
1072    code access to data items.  */
1073 #define PIC_OFFSET_TABLE_REGNUM (flag_pic ? PIC_REG : INVALID_REGNUM)
1074
1075 #define GOT_SYMBOL_NAME "*_GLOBAL_OFFSET_TABLE_"
1076
1077 /* Value should be nonzero if functions must have frame pointers.
1078    Zero means the frame pointer need not be set up (and parms may be accessed
1079    via the stack pointer) in functions that seem suitable.  */
1080
1081 #define FRAME_POINTER_REQUIRED  0
1082
1083 /* Definitions for register eliminations.
1084
1085    We have three registers that can be eliminated on the SH.  First, the
1086    frame pointer register can often be eliminated in favor of the stack
1087    pointer register.  Secondly, the argument pointer register can always be
1088    eliminated; it is replaced with either the stack or frame pointer.
1089    Third, there is the return address pointer, which can also be replaced
1090    with either the stack or the frame pointer.  */
1091
1092 /* This is an array of structures.  Each structure initializes one pair
1093    of eliminable registers.  The "from" register number is given first,
1094    followed by "to".  Eliminations of the same "from" register are listed
1095    in order of preference.  */
1096
1097 /* If you add any registers here that are not actually hard registers,
1098    and that have any alternative of elimination that doesn't always
1099    apply, you need to amend calc_live_regs to exclude it, because
1100    reload spills all eliminable registers where it sees an
1101    can_eliminate == 0 entry, thus making them 'live' .
1102    If you add any hard registers that can be eliminated in different
1103    ways, you have to patch reload to spill them only when all alternatives
1104    of elimination fail.  */
1105
1106 #define ELIMINABLE_REGS                                         \
1107 {{ FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM},                 \
1108  { RETURN_ADDRESS_POINTER_REGNUM, STACK_POINTER_REGNUM},        \
1109  { RETURN_ADDRESS_POINTER_REGNUM, FRAME_POINTER_REGNUM},        \
1110  { ARG_POINTER_REGNUM, STACK_POINTER_REGNUM},                   \
1111  { ARG_POINTER_REGNUM, FRAME_POINTER_REGNUM},}
1112
1113 /* Given FROM and TO register numbers, say whether this elimination
1114    is allowed.  */
1115 #define CAN_ELIMINATE(FROM, TO) \
1116   (!((FROM) == FRAME_POINTER_REGNUM && FRAME_POINTER_REQUIRED))
1117
1118 /* Define the offset between two registers, one to be eliminated, and the other
1119    its replacement, at the start of a routine.  */
1120
1121 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET) \
1122   OFFSET = initial_elimination_offset ((FROM), (TO))
1123
1124 /* Base register for access to arguments of the function.  */
1125 #define ARG_POINTER_REGNUM      AP_REG
1126
1127 /* Register in which the static-chain is passed to a function.  */
1128 #define STATIC_CHAIN_REGNUM     (TARGET_SH5 ? 1 : 3)
1129
1130 /* Don't default to pcc-struct-return, because we have already specified
1131    exactly how to return structures in the RETURN_IN_MEMORY macro.  */
1132
1133 #define DEFAULT_PCC_STRUCT_RETURN 0
1134
1135 #define SHMEDIA_REGS_STACK_ADJUST() \
1136   (TARGET_SHCOMPACT && current_function_has_nonlocal_label \
1137    ? (8 * (/* r28-r35 */ 8 + /* r44-r59 */ 16 + /* tr5-tr7 */ 3) \
1138       + (TARGET_FPU_ANY ? 4 * (/* fr36 - fr63 */ 28) : 0)) \
1139    : 0)
1140
1141 \f
1142 /* Define the classes of registers for register constraints in the
1143    machine description.  Also define ranges of constants.
1144
1145    One of the classes must always be named ALL_REGS and include all hard regs.
1146    If there is more than one class, another class must be named NO_REGS
1147    and contain no registers.
1148
1149    The name GENERAL_REGS must be the name of a class (or an alias for
1150    another name such as ALL_REGS).  This is the class of registers
1151    that is allowed by "g" or "r" in a register constraint.
1152    Also, registers outside this class are allocated only when
1153    instructions express preferences for them.
1154
1155    The classes must be numbered in nondecreasing order; that is,
1156    a larger-numbered class must never be contained completely
1157    in a smaller-numbered class.
1158
1159    For any two classes, it is very desirable that there be another
1160    class that represents their union.  */
1161
1162 /* The SH has two sorts of general registers, R0 and the rest.  R0 can
1163    be used as the destination of some of the arithmetic ops. There are
1164    also some special purpose registers; the T bit register, the
1165    Procedure Return Register and the Multiply Accumulate Registers.  */
1166 /* Place GENERAL_REGS after FPUL_REGS so that it will be preferred by
1167    reg_class_subunion.  We don't want to have an actual union class
1168    of these, because it would only be used when both classes are calculated
1169    to give the same cost, but there is only one FPUL register.
1170    Besides, regclass fails to notice the different REGISTER_MOVE_COSTS
1171    applying to the actual instruction alternative considered.  E.g., the
1172    y/r alternative of movsi_ie is considered to have no more cost that
1173    the r/r alternative, which is patently untrue.  */
1174
1175 enum reg_class
1176 {
1177   NO_REGS,
1178   R0_REGS,
1179   PR_REGS,
1180   T_REGS,
1181   MAC_REGS,
1182   FPUL_REGS,
1183   SIBCALL_REGS,
1184   GENERAL_REGS,
1185   FP0_REGS,
1186   FP_REGS,
1187   DF_HI_REGS,
1188   DF_REGS,
1189   FPSCR_REGS,
1190   GENERAL_FP_REGS,
1191   TARGET_REGS,
1192   ALL_REGS,
1193   LIM_REG_CLASSES
1194 };
1195
1196 #define N_REG_CLASSES  (int) LIM_REG_CLASSES
1197
1198 /* Give names of register classes as strings for dump file.  */
1199 #define REG_CLASS_NAMES \
1200 {                       \
1201   "NO_REGS",            \
1202   "R0_REGS",            \
1203   "PR_REGS",            \
1204   "T_REGS",             \
1205   "MAC_REGS",           \
1206   "FPUL_REGS",          \
1207   "SIBCALL_REGS",       \
1208   "GENERAL_REGS",       \
1209   "FP0_REGS",           \
1210   "FP_REGS",            \
1211   "DF_HI_REGS",         \
1212   "DF_REGS",            \
1213   "FPSCR_REGS",         \
1214   "GENERAL_FP_REGS",    \
1215   "TARGET_REGS",        \
1216   "ALL_REGS",           \
1217 }
1218
1219 /* Define which registers fit in which classes.
1220    This is an initializer for a vector of HARD_REG_SET
1221    of length N_REG_CLASSES.  */
1222
1223 #define REG_CLASS_CONTENTS                                              \
1224 {                                                                       \
1225 /* NO_REGS:  */                                                         \
1226   { 0x00000000, 0x00000000, 0x00000000, 0x00000000, 0x00000000 },       \
1227 /* R0_REGS:  */                                                         \
1228   { 0x00000001, 0x00000000, 0x00000000, 0x00000000, 0x00000000 },       \
1229 /* PR_REGS:  */                                                         \
1230   { 0x00000000, 0x00000000, 0x00000000, 0x00000000, 0x00040000 },       \
1231 /* T_REGS:  */                                                          \
1232   { 0x00000000, 0x00000000, 0x00000000, 0x00000000, 0x00080000 },       \
1233 /* MAC_REGS:  */                                                        \
1234   { 0x00000000, 0x00000000, 0x00000000, 0x00000000, 0x00300000 },       \
1235 /* FPUL_REGS:  */                                                       \
1236   { 0x00000000, 0x00000000, 0x00000000, 0x00000001, 0x00400000 },       \
1237 /* SIBCALL_REGS: Initialized in CONDITIONAL_REGISTER_USAGE.  */ \
1238   { 0x00000000, 0x00000000, 0x00000000, 0x00000000, 0x00000000 },       \
1239 /* GENERAL_REGS:  */                                                    \
1240   { 0xffffffff, 0xffffffff, 0x00000000, 0x00000000, 0x01020000 },       \
1241 /* FP0_REGS:  */                                                        \
1242   { 0x00000000, 0x00000000, 0x00000001, 0x00000000, 0x00000000 },       \
1243 /* FP_REGS:  */                                                         \
1244   { 0x00000000, 0x00000000, 0xffffffff, 0xffffffff, 0x00000000 },       \
1245 /* DF_HI_REGS:  Initialized in CONDITIONAL_REGISTER_USAGE.  */          \
1246   { 0x00000000, 0x00000000, 0xffffffff, 0xffffffff, 0x0000ff00 },       \
1247 /* DF_REGS:  */                                                         \
1248   { 0x00000000, 0x00000000, 0xffffffff, 0xffffffff, 0x0000ff00 },       \
1249 /* FPSCR_REGS:  */                                                      \
1250   { 0x00000000, 0x00000000, 0x00000000, 0x00000000, 0x00800000 },       \
1251 /* GENERAL_FP_REGS:  */                                                 \
1252   { 0xffffffff, 0xffffffff, 0xffffffff, 0xffffffff, 0x0102ff00 },       \
1253 /* TARGET_REGS:  */                                                     \
1254   { 0x00000000, 0x00000000, 0x00000000, 0x00000000, 0x000000ff },       \
1255 /* ALL_REGS:  */                                                        \
1256   { 0xffffffff, 0xffffffff, 0xffffffff, 0xffffffff, 0x01ffffff },       \
1257 }
1258
1259 /* The same information, inverted:
1260    Return the class number of the smallest class containing
1261    reg number REGNO.  This could be a conditional expression
1262    or could index an array.  */
1263
1264 extern enum reg_class regno_reg_class[FIRST_PSEUDO_REGISTER];
1265 #define REGNO_REG_CLASS(REGNO) regno_reg_class[(REGNO)]
1266
1267 /* When defined, the compiler allows registers explicitly used in the
1268    rtl to be used as spill registers but prevents the compiler from
1269    extending the lifetime of these registers.  */
1270
1271 #define SMALL_REGISTER_CLASSES (! TARGET_SHMEDIA)
1272
1273 /* The order in which register should be allocated.  */
1274 /* Sometimes FP0_REGS becomes the preferred class of a floating point pseudo,
1275    and GENERAL_FP_REGS the alternate class.  Since FP0 is likely to be
1276    spilled or used otherwise, we better have the FP_REGS allocated first.  */
1277 #define REG_ALLOC_ORDER \
1278   {/* Caller-saved FPRs */ \
1279     65, 66, 67, 68, 69, 70, 71, 64, \
1280     72, 73, 74, 75, 80, 81, 82, 83, \
1281     84, 85, 86, 87, 88, 89, 90, 91, \
1282     92, 93, 94, 95, 96, 97, 98, 99, \
1283    /* Callee-saved FPRs */ \
1284     76, 77, 78, 79,100,101,102,103, \
1285    104,105,106,107,108,109,110,111, \
1286    112,113,114,115,116,117,118,119, \
1287    120,121,122,123,124,125,126,127, \
1288    136,137,138,139,140,141,142,143, \
1289    /* FPSCR */ 151, \
1290    /* Caller-saved GPRs (except 8/9 on SH1-4) */ \
1291      1,  2,  3,  7,  6,  5,  4,  0, \
1292      8,  9, 17, 19, 20, 21, 22, 23, \
1293     36, 37, 38, 39, 40, 41, 42, 43, \
1294     60, 61, 62, \
1295    /* SH1-4 callee-saved saved GPRs / SH5 partially-saved GPRs */ \
1296     10, 11, 12, 13, 14, 18, \
1297     /* SH5 callee-saved GPRs */ \
1298     28, 29, 30, 31, 32, 33, 34, 35, \
1299     44, 45, 46, 47, 48, 49, 50, 51, \
1300     52, 53, 54, 55, 56, 57, 58, 59, \
1301    /* FPUL */ 150, \
1302    /* SH5 branch target registers */ \
1303    128,129,130,131,132,133,134,135, \
1304    /* Fixed registers */ \
1305     15, 16, 24, 25, 26, 27, 63,144, \
1306    145,146,147,148,149,152 }
1307
1308 /* The class value for index registers, and the one for base regs.  */
1309 #define INDEX_REG_CLASS  (TARGET_SHMEDIA ? GENERAL_REGS : R0_REGS)
1310 #define BASE_REG_CLASS   GENERAL_REGS
1311
1312 /* Get reg_class from a letter such as appears in the machine
1313    description.  */
1314 extern enum reg_class reg_class_from_letter[];
1315
1316 /* We might use 'Rxx' constraints in the future for exotic reg classes.*/
1317 #define REG_CLASS_FROM_CONSTRAINT(C, STR) \
1318   (ISLOWER (C) ? reg_class_from_letter[(C)-'a'] : NO_REGS )
1319 \f
1320 /* Overview of uppercase letter constraints:
1321    A: Addresses (constraint len == 3)
1322     Ac4: sh4 cache operations
1323     Ac5: sh5 cache operations
1324    Bxx: miscellaneous constraints
1325     Bsc: SCRATCH - for the scratch register in movsi_ie in the
1326          fldi0 / fldi0 cases
1327    C: Constants other than only CONST_INT (constraint len == 3)
1328     C16: 16 bit constant, literal or symbolic
1329     Csy: label or symbol
1330     Cpg: non-explicit constants that can be directly loaded into a general
1331          purpose register in PIC code.  like 's' except we don't allow
1332          PIC_DIRECT_ADDR_P
1333    IJKLMNOP: CONT_INT constants
1334     Ixx: signed xx bit
1335     J16: 0xffffffff00000000 | 0x00000000ffffffff
1336     Kxx: unsigned xx bit
1337     M: 1
1338     N: 0
1339     P27: 1 | 2 | 8 | 16
1340    Q: pc relative load operand
1341    Rxx: reserved for exotic register classes.
1342    S: extra memory (storage) constraints (constraint len == 3)
1343     Sua: unaligned memory operations
1344    W: vector
1345    Z: zero in any mode
1346
1347    unused CONST_INT constraint letters: LO
1348    unused EXTRA_CONSTRAINT letters: D T U Y */
1349
1350 #if 1 /* check that the transition went well.  */
1351 #define CONSTRAINT_LEN(C,STR) \
1352   (((C) == 'L' || (C) == 'O' || (C) == 'D' || (C) == 'T' || (C) == 'U' \
1353     || (C) == 'Y' \
1354     || ((C) == 'I' \
1355         && (((STR)[1] != '0' && (STR)[1] != '1') \
1356             || (STR)[2] < '0' || (STR)[2] > '9')) \
1357     || ((C) == 'B' && ((STR)[1] != 's' || (STR)[2] != 'c')) \
1358     || ((C) == 'J' && ((STR)[1] != '1' || (STR)[2] != '6')) \
1359     || ((C) == 'K' && ((STR)[1] != '0' || (STR)[2] != '8')) \
1360     || ((C) == 'P' && ((STR)[1] != '2' || (STR)[2] != '7'))) \
1361    ? -1 \
1362    : ((C) == 'A' || (C) == 'B' || (C) == 'C' \
1363       || (C) == 'I' || (C) == 'J' || (C) == 'K' || (C) == 'P' \
1364       || (C) == 'R' || (C) == 'S') \
1365    ? 3 \
1366    : DEFAULT_CONSTRAINT_LEN ((C), (STR)))
1367 #else
1368 #define CONSTRAINT_LEN(C,STR) \
1369   (((C) == 'A' || (C) == 'B' || (C) == 'C' \
1370     || (C) == 'I' || (C) == 'J' || (C) == 'K' || (C) == 'P' \
1371     || (C) == 'R' || (C) == 'S') \
1372    ? 3 : DEFAULT_CONSTRAINT_LEN ((C), (STR)))
1373 #endif
1374
1375 /* The letters I, J, K, L and M in a register constraint string
1376    can be used to stand for particular ranges of immediate operands.
1377    This macro defines what the ranges are.
1378    C is the letter, and VALUE is a constant value.
1379    Return 1 if VALUE is in the range specified by C.
1380         I08: arithmetic operand -127..128, as used in add, sub, etc
1381         I16: arithmetic operand -32768..32767, as used in SHmedia movi and shori
1382         P27: shift operand 1,2,8 or 16
1383         K08: logical operand 0..255, as used in and, or, etc.
1384         M: constant 1
1385         N: constant 0
1386         I06: arithmetic operand -32..31, as used in SHmedia beqi, bnei and xori
1387         I10: arithmetic operand -512..511, as used in SHmedia andi, ori
1388 */
1389
1390 #define CONST_OK_FOR_I06(VALUE) (((HOST_WIDE_INT)(VALUE)) >= -32 \
1391                                  && ((HOST_WIDE_INT)(VALUE)) <= 31)
1392 #define CONST_OK_FOR_I08(VALUE) (((HOST_WIDE_INT)(VALUE))>= -128 \
1393                                  && ((HOST_WIDE_INT)(VALUE)) <= 127)
1394 #define CONST_OK_FOR_I10(VALUE) (((HOST_WIDE_INT)(VALUE)) >= -512 \
1395                                  && ((HOST_WIDE_INT)(VALUE)) <= 511)
1396 #define CONST_OK_FOR_I16(VALUE) (((HOST_WIDE_INT)(VALUE)) >= -32768 \
1397                                  && ((HOST_WIDE_INT)(VALUE)) <= 32767)
1398 #define CONST_OK_FOR_I(VALUE, STR) \
1399   ((STR)[1] == '0' && (STR)[2] == 6 ? CONST_OK_FOR_I06 (VALUE) \
1400    : (STR)[1] == '0' && (STR)[2] == '8' ? CONST_OK_FOR_I08 (VALUE) \
1401    : (STR)[1] == '1' && (STR)[2] == '0' ? CONST_OK_FOR_I10 (VALUE) \
1402    : (STR)[1] == '1' && (STR)[2] == '6' ? CONST_OK_FOR_I16 (VALUE) \
1403    : 0)
1404
1405 #define CONST_OK_FOR_J16(VALUE) \
1406   (HOST_BITS_PER_WIDE_INT >= 64 && (VALUE) == (HOST_WIDE_INT) 0xffffffff \
1407    || (HOST_BITS_PER_WIDE_INT >= 64 && (VALUE) == (HOST_WIDE_INT) -1 << 32))
1408 #define CONST_OK_FOR_J(VALUE, STR) \
1409   ((STR)[1] == '1' && (STR)[2] == '6' ? CONST_OK_FOR_J16 (VALUE) \
1410    : 0)
1411
1412 #define CONST_OK_FOR_K08(VALUE) (((HOST_WIDE_INT)(VALUE))>= 0 \
1413                                  && ((HOST_WIDE_INT)(VALUE)) <= 255)
1414 #define CONST_OK_FOR_K(VALUE, STR) \
1415   ((STR)[1] == '0' && (STR)[2] == '8' ? CONST_OK_FOR_K08 (VALUE) \
1416    : 0)
1417 #define CONST_OK_FOR_P27(VALUE) \
1418   ((VALUE)==1||(VALUE)==2||(VALUE)==8||(VALUE)==16)
1419 #define CONST_OK_FOR_P(VALUE, STR) \
1420   ((STR)[1] == '2' && (STR)[2] == '7' ? CONST_OK_FOR_P27 (VALUE) \
1421    : 0)
1422 #define CONST_OK_FOR_M(VALUE) ((VALUE)==1)
1423 #define CONST_OK_FOR_N(VALUE) ((VALUE)==0)
1424 #define CONST_OK_FOR_CONSTRAINT_P(VALUE, C, STR)        \
1425      ((C) == 'I' ? CONST_OK_FOR_I ((VALUE), (STR))      \
1426     : (C) == 'J' ? CONST_OK_FOR_J ((VALUE), (STR))      \
1427     : (C) == 'K' ? CONST_OK_FOR_K ((VALUE), (STR))      \
1428     : (C) == 'M' ? CONST_OK_FOR_M (VALUE)               \
1429     : (C) == 'N' ? CONST_OK_FOR_N (VALUE)               \
1430     : (C) == 'P' ? CONST_OK_FOR_P ((VALUE), (STR))      \
1431     : 0)
1432
1433 /* Similar, but for floating constants, and defining letters G and H.
1434    Here VALUE is the CONST_DOUBLE rtx itself.  */
1435
1436 #define CONST_DOUBLE_OK_FOR_LETTER_P(VALUE, C)          \
1437 ((C) == 'G' ? (fp_zero_operand (VALUE) && fldi_ok ())   \
1438  : (C) == 'H' ? (fp_one_operand (VALUE) && fldi_ok ())  \
1439  : (C) == 'F')
1440
1441 /* Given an rtx X being reloaded into a reg required to be
1442    in class CLASS, return the class of reg to actually use.
1443    In general this is just CLASS; but on some machines
1444    in some cases it is preferable to use a more restrictive class.  */
1445
1446 #define PREFERRED_RELOAD_CLASS(X, CLASS) \
1447   ((CLASS) == NO_REGS && TARGET_SHMEDIA \
1448    && (GET_CODE (X) == CONST_DOUBLE \
1449        || GET_CODE (X) == SYMBOL_REF) \
1450    ? GENERAL_REGS \
1451    : (CLASS)) \
1452
1453 #define SECONDARY_OUTPUT_RELOAD_CLASS(CLASS,MODE,X) \
1454   ((((REGCLASS_HAS_FP_REG (CLASS)                                       \
1455       && (GET_CODE (X) == REG                                           \
1456       && (GENERAL_OR_AP_REGISTER_P (REGNO (X))                          \
1457           || (FP_REGISTER_P (REGNO (X)) && (MODE) == SImode             \
1458               && TARGET_FMOVD))))                                       \
1459      || (REGCLASS_HAS_GENERAL_REG (CLASS)                               \
1460          && GET_CODE (X) == REG                                         \
1461          && FP_REGISTER_P (REGNO (X))))                                 \
1462     && ! TARGET_SHMEDIA                                                 \
1463     && ((MODE) == SFmode || (MODE) == SImode))                          \
1464    ? FPUL_REGS                                                          \
1465    : (((CLASS) == FPUL_REGS                                             \
1466        || (REGCLASS_HAS_FP_REG (CLASS)                                  \
1467            && ! TARGET_SHMEDIA && MODE == SImode))                      \
1468       && (GET_CODE (X) == MEM                                           \
1469           || (GET_CODE (X) == REG                                       \
1470               && (REGNO (X) >= FIRST_PSEUDO_REGISTER                    \
1471                   || REGNO (X) == T_REG                                 \
1472                   || system_reg_operand (X, VOIDmode)))))               \
1473    ? GENERAL_REGS                                                       \
1474    : ((CLASS) == TARGET_REGS                                            \
1475       || (TARGET_SHMEDIA && (CLASS) == SIBCALL_REGS))                   \
1476    ? ((target_operand ((X), (MODE))                                     \
1477        && ! target_reg_operand ((X), (MODE)))                           \
1478       ? NO_REGS : GENERAL_REGS)                                         \
1479    : (((CLASS) == MAC_REGS || (CLASS) == PR_REGS)                       \
1480       && GET_CODE (X) == REG && ! GENERAL_REGISTER_P (REGNO (X))        \
1481       && (CLASS) != REGNO_REG_CLASS (REGNO (X)))                        \
1482    ? GENERAL_REGS                                                       \
1483    : ((CLASS) != GENERAL_REGS && GET_CODE (X) == REG                    \
1484       && TARGET_REGISTER_P (REGNO (X)))                                 \
1485    ? GENERAL_REGS : NO_REGS)
1486
1487 #define SECONDARY_INPUT_RELOAD_CLASS(CLASS,MODE,X)  \
1488   ((REGCLASS_HAS_FP_REG (CLASS)                                         \
1489     && ! TARGET_SHMEDIA                                                 \
1490     && immediate_operand ((X), (MODE))                                  \
1491     && ! ((fp_zero_operand (X) || fp_one_operand (X))                   \
1492           && (MODE) == SFmode && fldi_ok ()))                           \
1493    ? R0_REGS                                                            \
1494    : (CLASS == FPUL_REGS                                                \
1495       && ((GET_CODE (X) == REG                                          \
1496            && (REGNO (X) == MACL_REG || REGNO (X) == MACH_REG           \
1497                || REGNO (X) == T_REG))                                  \
1498           || GET_CODE (X) == PLUS))                                     \
1499    ? GENERAL_REGS                                                       \
1500    : CLASS == FPUL_REGS && immediate_operand ((X), (MODE))              \
1501    ? (GET_CODE (X) == CONST_INT && CONST_OK_FOR_I08 (INTVAL (X))        \
1502       ? GENERAL_REGS                                                    \
1503       : R0_REGS)                                                        \
1504    : (CLASS == FPSCR_REGS                                               \
1505       && ((GET_CODE (X) == REG && REGNO (X) >= FIRST_PSEUDO_REGISTER)   \
1506           || (GET_CODE (X) == MEM && GET_CODE (XEXP ((X), 0)) == PLUS)))\
1507    ? GENERAL_REGS                                                       \
1508    : (REGCLASS_HAS_FP_REG (CLASS)                                       \
1509       && TARGET_SHMEDIA                                                 \
1510       && immediate_operand ((X), (MODE))                                \
1511       && (X) != CONST0_RTX (GET_MODE (X))                               \
1512       && GET_MODE (X) != V4SFmode)                                      \
1513    ? GENERAL_REGS                                                       \
1514    : SECONDARY_OUTPUT_RELOAD_CLASS((CLASS),(MODE),(X)))
1515
1516 /* Return the maximum number of consecutive registers
1517    needed to represent mode MODE in a register of class CLASS.
1518
1519    If TARGET_SHMEDIA, we need two FP registers per word.
1520    Otherwise we will need at most one register per word.  */
1521 #define CLASS_MAX_NREGS(CLASS, MODE) \
1522     (TARGET_SHMEDIA \
1523      && TEST_HARD_REG_BIT (reg_class_contents[CLASS], FIRST_FP_REG) \
1524      ? (GET_MODE_SIZE (MODE) + UNITS_PER_WORD/2 - 1) / (UNITS_PER_WORD/2) \
1525      : (GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD)
1526
1527 /* If defined, gives a class of registers that cannot be used as the
1528    operand of a SUBREG that changes the mode of the object illegally.  */
1529 /* ??? We need to renumber the internal numbers for the frnn registers
1530    when in little endian in order to allow mode size changes.  */
1531
1532 #define CANNOT_CHANGE_MODE_CLASS(FROM, TO, CLASS)                           \
1533   sh_cannot_change_mode_class (FROM, TO, CLASS)
1534 \f
1535 /* Stack layout; function entry, exit and calling.  */
1536
1537 /* Define the number of registers that can hold parameters.
1538    These macros are used only in other macro definitions below.  */
1539
1540 #define NPARM_REGS(MODE) \
1541   (TARGET_FPU_ANY && (MODE) == SFmode \
1542    ? (TARGET_SH5 ? 12 : 8) \
1543    : TARGET_SH4 && (GET_MODE_CLASS (MODE) == MODE_FLOAT \
1544                     || GET_MODE_CLASS (MODE) == MODE_COMPLEX_FLOAT) \
1545    ? (TARGET_SH5 ? 12 : 8) \
1546    : (TARGET_SH5 ? 8 : 4))
1547
1548 #define FIRST_PARM_REG (FIRST_GENERAL_REG + (TARGET_SH5 ? 2 : 4))
1549 #define FIRST_RET_REG  (FIRST_GENERAL_REG + (TARGET_SH5 ? 2 : 0))
1550
1551 #define FIRST_FP_PARM_REG (FIRST_FP_REG + (TARGET_SH5 ? 0 : 4))
1552 #define FIRST_FP_RET_REG FIRST_FP_REG
1553
1554 /* Define this if pushing a word on the stack
1555    makes the stack pointer a smaller address.  */
1556 #define STACK_GROWS_DOWNWARD
1557
1558 /*  Define this macro if the addresses of local variable slots are at
1559     negative offsets from the frame pointer.
1560
1561     The SH only has positive indexes, so grow the frame up.  */
1562 /* #define FRAME_GROWS_DOWNWARD */
1563
1564 /* Offset from the frame pointer to the first local variable slot to
1565    be allocated.  */
1566 #define STARTING_FRAME_OFFSET  0
1567
1568 /* If we generate an insn to push BYTES bytes,
1569    this says how many the stack pointer really advances by.  */
1570 /* Don't define PUSH_ROUNDING, since the hardware doesn't do this.
1571    When PUSH_ROUNDING is not defined, PARM_BOUNDARY will cause gcc to
1572    do correct alignment.  */
1573 #if 0
1574 #define PUSH_ROUNDING(NPUSHED)  (((NPUSHED) + 3) & ~3)
1575 #endif
1576
1577 /* Offset of first parameter from the argument pointer register value.  */
1578 #define FIRST_PARM_OFFSET(FNDECL)  0
1579
1580 /* Value is the number of byte of arguments automatically
1581    popped when returning from a subroutine call.
1582    FUNDECL is the declaration node of the function (as a tree),
1583    FUNTYPE is the data type of the function (as a tree),
1584    or for a library call it is an identifier node for the subroutine name.
1585    SIZE is the number of bytes of arguments passed on the stack.
1586
1587    On the SH, the caller does not pop any of its arguments that were passed
1588    on the stack.  */
1589 #define RETURN_POPS_ARGS(FUNDECL,FUNTYPE,SIZE)  0
1590
1591 /* Value is the number of bytes of arguments automatically popped when
1592    calling a subroutine.
1593    CUM is the accumulated argument list.
1594
1595    On SHcompact, the call trampoline pops arguments off the stack.  */
1596 #define CALL_POPS_ARGS(CUM) (TARGET_SHCOMPACT ? (CUM).stack_regs * 8 : 0)
1597
1598 /* Nonzero if we do not know how to pass TYPE solely in registers.
1599    Values that come in registers with inconvenient padding are stored
1600    to memory at the function start.  */
1601
1602 #define MUST_PASS_IN_STACK(MODE,TYPE)                   \
1603   ((TYPE) != 0                                          \
1604    && (TREE_CODE (TYPE_SIZE (TYPE)) != INTEGER_CST      \
1605        || TREE_ADDRESSABLE (TYPE)))
1606 /* Some subroutine macros specific to this machine.  */
1607
1608 #define BASE_RETURN_VALUE_REG(MODE) \
1609   ((TARGET_FPU_ANY && ((MODE) == SFmode))                       \
1610    ? FIRST_FP_RET_REG                                   \
1611    : TARGET_FPU_ANY && (MODE) == SCmode         \
1612    ? FIRST_FP_RET_REG                                   \
1613    : (TARGET_FPU_DOUBLE                                 \
1614       && ((MODE) == DFmode || (MODE) == SFmode          \
1615           || (MODE) == DCmode || (MODE) == SCmode ))    \
1616    ? FIRST_FP_RET_REG                                   \
1617    : FIRST_RET_REG)
1618
1619 #define BASE_ARG_REG(MODE) \
1620   ((TARGET_SH2E && ((MODE) == SFmode))                  \
1621    ? FIRST_FP_PARM_REG                                  \
1622    : TARGET_SH4 && (GET_MODE_CLASS (MODE) == MODE_FLOAT \
1623                     || GET_MODE_CLASS (MODE) == MODE_COMPLEX_FLOAT)\
1624    ? FIRST_FP_PARM_REG                                  \
1625    : FIRST_PARM_REG)
1626
1627 /* Define how to find the value returned by a function.
1628    VALTYPE is the data type of the value (as a tree).
1629    If the precise function being called is known, FUNC is its FUNCTION_DECL;
1630    otherwise, FUNC is 0.
1631    For the SH, this is like LIBCALL_VALUE, except that we must change the
1632    mode like PROMOTE_MODE does.
1633    ??? PROMOTE_MODE is ignored for non-scalar types.  The set of types
1634    tested here has to be kept in sync with the one in explow.c:promote_mode.  */
1635
1636 #define FUNCTION_VALUE(VALTYPE, FUNC)                                   \
1637   gen_rtx (REG,                                                         \
1638            ((GET_MODE_CLASS (TYPE_MODE (VALTYPE)) == MODE_INT           \
1639              && GET_MODE_SIZE (TYPE_MODE (VALTYPE)) < UNITS_PER_WORD    \
1640              && (TREE_CODE (VALTYPE) == INTEGER_TYPE                    \
1641                  || TREE_CODE (VALTYPE) == ENUMERAL_TYPE                \
1642                  || TREE_CODE (VALTYPE) == BOOLEAN_TYPE                 \
1643                  || TREE_CODE (VALTYPE) == CHAR_TYPE                    \
1644                  || TREE_CODE (VALTYPE) == REAL_TYPE                    \
1645                  || TREE_CODE (VALTYPE) == OFFSET_TYPE))                \
1646             ? (TARGET_SHMEDIA ? DImode : SImode) : TYPE_MODE (VALTYPE)), \
1647            BASE_RETURN_VALUE_REG (TYPE_MODE (VALTYPE)))
1648
1649 /* Define how to find the value returned by a library function
1650    assuming the value has mode MODE.  */
1651 #define LIBCALL_VALUE(MODE) \
1652   gen_rtx_REG ((MODE), BASE_RETURN_VALUE_REG (MODE));
1653
1654 /* 1 if N is a possible register number for a function value.  */
1655 #define FUNCTION_VALUE_REGNO_P(REGNO) \
1656   ((REGNO) == FIRST_RET_REG || (TARGET_SH2E && (REGNO) == FIRST_FP_RET_REG) \
1657    || (TARGET_SHMEDIA_FPU && (REGNO) == FIRST_FP_RET_REG))
1658
1659 /* 1 if N is a possible register number for function argument passing.  */
1660 /* ??? There are some callers that pass REGNO as int, and others that pass
1661    it as unsigned.  We get warnings unless we do casts everywhere.  */
1662 #define FUNCTION_ARG_REGNO_P(REGNO) \
1663   (((unsigned) (REGNO) >= (unsigned) FIRST_PARM_REG                     \
1664     && (unsigned) (REGNO) < (unsigned) (FIRST_PARM_REG + NPARM_REGS (SImode)))\
1665    || (TARGET_FPU_ANY                                                   \
1666        && (unsigned) (REGNO) >= (unsigned) FIRST_FP_PARM_REG            \
1667        && (unsigned) (REGNO) < (unsigned) (FIRST_FP_PARM_REG            \
1668                                            + NPARM_REGS (SFmode))))
1669 \f
1670 /* Define a data type for recording info about an argument list
1671    during the scan of that argument list.  This data type should
1672    hold all necessary information about the function itself
1673    and about the args processed so far, enough to enable macros
1674    such as FUNCTION_ARG to determine where the next arg should go.
1675
1676    On SH, this is a single integer, which is a number of words
1677    of arguments scanned so far (including the invisible argument,
1678    if any, which holds the structure-value-address).
1679    Thus NARGREGS or more means all following args should go on the stack.  */
1680
1681 enum sh_arg_class { SH_ARG_INT = 0, SH_ARG_FLOAT = 1 };
1682 struct sh_args {
1683     int arg_count[2];
1684     int force_mem;
1685   /* Nonzero if a prototype is available for the function.  */
1686     int prototype_p;
1687   /* The number of an odd floating-point register, that should be used
1688      for the next argument of type float.  */
1689     int free_single_fp_reg;
1690   /* Whether we're processing an outgoing function call.  */
1691     int outgoing;
1692   /* The number of general-purpose registers that should have been
1693      used to pass partial arguments, that are passed totally on the
1694      stack.  On SHcompact, a call trampoline will pop them off the
1695      stack before calling the actual function, and, if the called
1696      function is implemented in SHcompact mode, the incoming arguments
1697      decoder will push such arguments back onto the stack.  For
1698      incoming arguments, STACK_REGS also takes into account other
1699      arguments passed by reference, that the decoder will also push
1700      onto the stack.  */
1701     int stack_regs;
1702   /* The number of general-purpose registers that should have been
1703      used to pass arguments, if the arguments didn't have to be passed
1704      by reference.  */
1705     int byref_regs;
1706   /* Set by SHCOMPACT_BYREF if the current argument is to be passed by
1707      reference.  */
1708     int byref;
1709
1710   /* call_cookie is a bitmask used by call expanders, as well as
1711      function prologue and epilogues, to allow SHcompact to comply
1712      with the SH5 32-bit ABI, that requires 64-bit registers to be
1713      used even though only the lower 32-bit half is visible in
1714      SHcompact mode.  The strategy is to call SHmedia trampolines.
1715
1716      The alternatives for each of the argument-passing registers are
1717      (a) leave it unchanged; (b) pop it off the stack; (c) load its
1718      contents from the address in it; (d) add 8 to it, storing the
1719      result in the next register, then (c); (e) copy it from some
1720      floating-point register,
1721
1722      Regarding copies from floating-point registers, r2 may only be
1723      copied from dr0.  r3 may be copied from dr0 or dr2.  r4 maybe
1724      copied from dr0, dr2 or dr4.  r5 maybe copied from dr0, dr2,
1725      dr4 or dr6.  r6 may be copied from dr0, dr2, dr4, dr6 or dr8.
1726      r7 through to r9 may be copied from dr0, dr2, dr4, dr8, dr8 or
1727      dr10.
1728
1729      The bit mask is structured as follows:
1730
1731      - 1 bit to tell whether to set up a return trampoline.
1732
1733      - 3 bits to count the number consecutive registers to pop off the
1734        stack.
1735
1736      - 4 bits for each of r9, r8, r7 and r6.
1737
1738      - 3 bits for each of r5, r4, r3 and r2.
1739
1740      - 3 bits set to 0 (the most significant ones)
1741
1742         3           2            1           0
1743        1098 7654 3210 9876 5432 1098 7654 3210
1744        FLPF LPFL PFLP FFLP FFLP FFLP FFLP SSST
1745        2223 3344 4555 6666 7777 8888 9999 SSS-
1746
1747      - If F is set, the register must be copied from an FP register,
1748        whose number is encoded in the remaining bits.
1749
1750      - Else, if L is set, the register must be loaded from the address
1751        contained in it.  If the P bit is *not* set, the address of the
1752        following dword should be computed first, and stored in the
1753        following register.
1754
1755      - Else, if P is set, the register alone should be popped off the
1756        stack.
1757
1758      - After all this processing, the number of registers represented
1759        in SSS will be popped off the stack.  This is an optimization
1760        for pushing/popping consecutive registers, typically used for
1761        varargs and large arguments partially passed in registers.
1762
1763      - If T is set, a return trampoline will be set up for 64-bit
1764      return values to be split into 2 32-bit registers.  */
1765 #define CALL_COOKIE_RET_TRAMP_SHIFT 0
1766 #define CALL_COOKIE_RET_TRAMP(VAL) ((VAL) << CALL_COOKIE_RET_TRAMP_SHIFT)
1767 #define CALL_COOKIE_STACKSEQ_SHIFT 1
1768 #define CALL_COOKIE_STACKSEQ(VAL) ((VAL) << CALL_COOKIE_STACKSEQ_SHIFT)
1769 #define CALL_COOKIE_STACKSEQ_GET(COOKIE) \
1770   (((COOKIE) >> CALL_COOKIE_STACKSEQ_SHIFT) & 7)
1771 #define CALL_COOKIE_INT_REG_SHIFT(REG) \
1772   (4 * (7 - (REG)) + (((REG) <= 2) ? ((REG) - 2) : 1) + 3)
1773 #define CALL_COOKIE_INT_REG(REG, VAL) \
1774   ((VAL) << CALL_COOKIE_INT_REG_SHIFT (REG))
1775 #define CALL_COOKIE_INT_REG_GET(COOKIE, REG) \
1776   (((COOKIE) >> CALL_COOKIE_INT_REG_SHIFT (REG)) & ((REG) < 4 ? 7 : 15))
1777     long call_cookie;
1778
1779   /* This is set to nonzero when the call in question must use the Renesas ABI,
1780      even without the -mrenesas option.  */
1781     int renesas_abi;
1782 };
1783
1784 #define CUMULATIVE_ARGS  struct sh_args
1785
1786 #define GET_SH_ARG_CLASS(MODE) \
1787   ((TARGET_FPU_ANY && (MODE) == SFmode) \
1788    ? SH_ARG_FLOAT \
1789    /* There's no mention of complex float types in the SH5 ABI, so we
1790       should presumably handle them as aggregate types.  */ \
1791    : TARGET_SH5 && GET_MODE_CLASS (MODE) == MODE_COMPLEX_FLOAT \
1792    ? SH_ARG_INT \
1793    : TARGET_FPU_DOUBLE && (GET_MODE_CLASS (MODE) == MODE_FLOAT \
1794                            || GET_MODE_CLASS (MODE) == MODE_COMPLEX_FLOAT) \
1795    ? SH_ARG_FLOAT : SH_ARG_INT)
1796
1797 #define ROUND_ADVANCE(SIZE) \
1798   (((SIZE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD)
1799
1800 /* Round a register number up to a proper boundary for an arg of mode
1801    MODE.
1802
1803    The SH doesn't care about double alignment, so we only
1804    round doubles to even regs when asked to explicitly.  */
1805
1806 #define ROUND_REG(CUM, MODE) \
1807    (((TARGET_ALIGN_DOUBLE                                       \
1808       || (TARGET_SH4 && ((MODE) == DFmode || (MODE) == DCmode)  \
1809           && (CUM).arg_count[(int) SH_ARG_FLOAT] < NPARM_REGS (MODE)))\
1810      && GET_MODE_UNIT_SIZE ((MODE)) > UNITS_PER_WORD)           \
1811     ? ((CUM).arg_count[(int) GET_SH_ARG_CLASS (MODE)]           \
1812        + ((CUM).arg_count[(int) GET_SH_ARG_CLASS (MODE)] & 1))  \
1813     : (CUM).arg_count[(int) GET_SH_ARG_CLASS (MODE)])
1814
1815 /* Initialize a variable CUM of type CUMULATIVE_ARGS
1816    for a call to a function whose data type is FNTYPE.
1817    For a library call, FNTYPE is 0.
1818
1819    On SH, the offset always starts at 0: the first parm reg is always
1820    the same reg for a given argument class.
1821
1822    For TARGET_HITACHI, the structure value pointer is passed in memory.  */
1823
1824 #define INIT_CUMULATIVE_ARGS(CUM, FNTYPE, LIBNAME, FNDECL) \
1825   do {                                                          \
1826     (CUM).arg_count[(int) SH_ARG_INT] = 0;                      \
1827     (CUM).arg_count[(int) SH_ARG_FLOAT] = 0;                    \
1828     (CUM).renesas_abi = sh_attr_renesas_p (FNTYPE) ? 1 : 0;     \
1829     (CUM).force_mem                                             \
1830       = ((TARGET_HITACHI || (CUM).renesas_abi) && (FNTYPE)      \
1831          && aggregate_value_p (TREE_TYPE (FNTYPE), (FNDECL)));  \
1832     (CUM).prototype_p = (FNTYPE) && TYPE_ARG_TYPES (FNTYPE);    \
1833     (CUM).arg_count[(int) SH_ARG_INT]                           \
1834       = (TARGET_SH5 && (FNTYPE)                                 \
1835          && aggregate_value_p (TREE_TYPE (FNTYPE), (FNDECL)));  \
1836     (CUM).free_single_fp_reg = 0;                               \
1837     (CUM).outgoing = 1;                                         \
1838     (CUM).stack_regs = 0;                                       \
1839     (CUM).byref_regs = 0;                                       \
1840     (CUM).byref = 0;                                            \
1841     (CUM).call_cookie                                           \
1842       = (CALL_COOKIE_RET_TRAMP                                  \
1843          (TARGET_SHCOMPACT && (FNTYPE)                          \
1844           && (CUM).arg_count[(int) SH_ARG_INT] == 0             \
1845           && (TYPE_MODE (TREE_TYPE (FNTYPE)) == BLKmode         \
1846               ? int_size_in_bytes (TREE_TYPE (FNTYPE))          \
1847               : GET_MODE_SIZE (TYPE_MODE (TREE_TYPE (FNTYPE)))) > 4 \
1848           && (BASE_RETURN_VALUE_REG (TYPE_MODE (TREE_TYPE       \
1849                                                 (FNTYPE)))      \
1850               == FIRST_RET_REG)));                              \
1851   } while (0)
1852
1853 #define INIT_CUMULATIVE_LIBCALL_ARGS(CUM, MODE, LIBNAME) \
1854   do {                                                          \
1855     INIT_CUMULATIVE_ARGS ((CUM), NULL_TREE, (LIBNAME), 0);      \
1856     (CUM).call_cookie                                           \
1857       = (CALL_COOKIE_RET_TRAMP                                  \
1858          (TARGET_SHCOMPACT && GET_MODE_SIZE (MODE) > 4          \
1859           && BASE_RETURN_VALUE_REG (MODE) == FIRST_RET_REG));   \
1860   } while (0)
1861
1862 #define INIT_CUMULATIVE_INCOMING_ARGS(CUM, FNTYPE, LIBNAME) \
1863   do {                                                          \
1864     INIT_CUMULATIVE_ARGS ((CUM), (FNTYPE), (LIBNAME), 0);       \
1865     (CUM).outgoing = 0;                                         \
1866   } while (0)
1867
1868 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED)    \
1869         sh_function_arg_advance (&(CUM), (MODE), (TYPE), (NAMED))
1870 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED)    \
1871         sh_function_arg (&(CUM), (MODE), (TYPE), (NAMED))
1872
1873 /* Return boolean indicating arg of mode MODE will be passed in a reg.
1874    This macro is only used in this file.  */
1875
1876 #define PASS_IN_REG_P(CUM, MODE, TYPE) \
1877   (((TYPE) == 0 \
1878     || (! TREE_ADDRESSABLE ((tree)(TYPE)) \
1879         && (! (TARGET_HITACHI || (CUM).renesas_abi) \
1880             || ! (AGGREGATE_TYPE_P (TYPE) \
1881                   || (!TARGET_FPU_ANY \
1882                       && (GET_MODE_CLASS (MODE) == MODE_FLOAT \
1883                           && GET_MODE_SIZE (MODE) > GET_MODE_SIZE (SFmode))))))) \
1884    && ! (CUM).force_mem \
1885    && (TARGET_SH2E \
1886        ? ((MODE) == BLKmode \
1887           ? (((CUM).arg_count[(int) SH_ARG_INT] * UNITS_PER_WORD \
1888               + int_size_in_bytes (TYPE)) \
1889              <= NPARM_REGS (SImode) * UNITS_PER_WORD) \
1890           : ((ROUND_REG((CUM), (MODE)) \
1891               + HARD_REGNO_NREGS (BASE_ARG_REG (MODE), (MODE))) \
1892              <= NPARM_REGS (MODE))) \
1893        : ROUND_REG ((CUM), (MODE)) < NPARM_REGS (MODE)))
1894
1895 /* By accident we got stuck with passing SCmode on SH4 little endian
1896    in two registers that are nominally successive - which is different from
1897    two single SFmode values, where we take endianness translation into
1898    account.  That does not work at all if an odd number of registers is
1899    already in use, so that got fixed, but library functions are still more
1900    likely to use complex numbers without mixing them with SFmode arguments
1901    (which in C would have to be structures), so for the sake of ABI
1902    compatibility the way SCmode values are passed when an even number of
1903    FP registers is in use remains different from a pair of SFmode values for
1904    now.
1905    I.e.:
1906    foo (double); a: fr5,fr4
1907    foo (float a, float b); a: fr5 b: fr4
1908    foo (__complex float a); a.real fr4 a.imag: fr5 - for consistency,
1909                             this should be the other way round...
1910    foo (float a, __complex float b); a: fr5 b.real: fr4 b.imag: fr7  */
1911 #define FUNCTION_ARG_SCmode_WART 1
1912
1913 /* Whether an argument must be passed by reference.  On SHcompact, we
1914    pretend arguments wider than 32-bits that would have been passed in
1915    registers are passed by reference, so that an SHmedia trampoline
1916    loads them into the full 64-bits registers.  */
1917 #define FUNCTION_ARG_PASS_BY_REFERENCE(CUM,MODE,TYPE,NAMED) \
1918   (MUST_PASS_IN_STACK ((MODE), (TYPE)) \
1919    || SHCOMPACT_BYREF ((CUM), (MODE), (TYPE), (NAMED)))
1920
1921 #define SHCOMPACT_BYREF(CUM, MODE, TYPE, NAMED) \
1922   ((CUM).byref                                                          \
1923    = (TARGET_SHCOMPACT                                                  \
1924       && (CUM).arg_count[(int) SH_ARG_INT] < NPARM_REGS (SImode)        \
1925       && (! (NAMED) || GET_SH_ARG_CLASS (MODE) == SH_ARG_INT            \
1926           || (GET_SH_ARG_CLASS (MODE) == SH_ARG_FLOAT                   \
1927               && ((CUM).arg_count[(int) SH_ARG_FLOAT]                   \
1928                   >= NPARM_REGS (SFmode))))                             \
1929       && ((MODE) == BLKmode ? int_size_in_bytes (TYPE)                  \
1930           : GET_MODE_SIZE (MODE)) > 4                                   \
1931       && ! SHCOMPACT_FORCE_ON_STACK ((MODE), (TYPE))                    \
1932       && ! SH5_WOULD_BE_PARTIAL_NREGS ((CUM), (MODE),                   \
1933                                        (TYPE), (NAMED)))                \
1934       ? ((MODE) == BLKmode ? int_size_in_bytes (TYPE)                   \
1935          : GET_MODE_SIZE (MODE))                                        \
1936       : 0)
1937
1938 /* If an argument of size 5, 6 or 7 bytes is to be passed in a 64-bit
1939    register in SHcompact mode, it must be padded in the most
1940    significant end.  This means that passing it by reference wouldn't
1941    pad properly on a big-endian machine.  In this particular case, we
1942    pass this argument on the stack, in a way that the call trampoline
1943    will load its value into the appropriate register.  */
1944 #define SHCOMPACT_FORCE_ON_STACK(MODE,TYPE) \
1945   ((MODE) == BLKmode \
1946    && TARGET_SHCOMPACT \
1947    && ! TARGET_LITTLE_ENDIAN \
1948    && int_size_in_bytes (TYPE) > 4 \
1949    && int_size_in_bytes (TYPE) < 8)
1950
1951 /* Minimum alignment for an argument to be passed by callee-copy
1952    reference.  We need such arguments to be aligned to 8 byte
1953    boundaries, because they'll be loaded using quad loads.  */
1954 #define SH_MIN_ALIGN_FOR_CALLEE_COPY (8 * BITS_PER_UNIT)
1955
1956 #define FUNCTION_ARG_CALLEE_COPIES(CUM,MODE,TYPE,NAMED) \
1957   ((CUM).outgoing                                                       \
1958    && (((MODE) == BLKmode ? TYPE_ALIGN (TYPE)                           \
1959         : GET_MODE_ALIGNMENT (MODE))                                    \
1960        % SH_MIN_ALIGN_FOR_CALLEE_COPY == 0))
1961
1962 /* The SH5 ABI requires floating-point arguments to be passed to
1963    functions without a prototype in both an FP register and a regular
1964    register or the stack.  When passing the argument in both FP and
1965    general-purpose registers, list the FP register first.  */
1966 #define SH5_PROTOTYPELESS_FLOAT_ARG(CUM,MODE) \
1967   (gen_rtx_PARALLEL                                                     \
1968    ((MODE),                                                             \
1969     gen_rtvec (2,                                                       \
1970                gen_rtx_EXPR_LIST                                        \
1971                (VOIDmode,                                               \
1972                 ((CUM).arg_count[(int) SH_ARG_INT] < NPARM_REGS (SImode) \
1973                  ? gen_rtx_REG ((MODE), FIRST_FP_PARM_REG               \
1974                                 + (CUM).arg_count[(int) SH_ARG_FLOAT])  \
1975                  : NULL_RTX),                                           \
1976                 const0_rtx),                                            \
1977                gen_rtx_EXPR_LIST                                        \
1978                (VOIDmode,                                               \
1979                 ((CUM).arg_count[(int) SH_ARG_INT] < NPARM_REGS (SImode) \
1980                  ? gen_rtx_REG ((MODE), FIRST_PARM_REG                  \
1981                                 + (CUM).arg_count[(int) SH_ARG_INT])    \
1982                  : gen_rtx_REG ((MODE), FIRST_FP_PARM_REG               \
1983                                 + (CUM).arg_count[(int) SH_ARG_FLOAT])), \
1984                 const0_rtx))))
1985
1986 /* The SH5 ABI requires regular registers or stack slots to be
1987    reserved for floating-point arguments.  Registers are taken care of
1988    in FUNCTION_ARG_ADVANCE, but stack slots must be reserved here.
1989    Unfortunately, there's no way to just reserve a stack slot, so
1990    we'll end up needlessly storing a copy of the argument in the
1991    stack.  For incoming arguments, however, the PARALLEL will be
1992    optimized to the register-only form, and the value in the stack
1993    slot won't be used at all.  */
1994 #define SH5_PROTOTYPED_FLOAT_ARG(CUM,MODE,REG) \
1995   ((CUM).arg_count[(int) SH_ARG_INT] < NPARM_REGS (SImode)              \
1996    ? gen_rtx_REG ((MODE), (REG))                                        \
1997    : gen_rtx_PARALLEL ((MODE),                                          \
1998                        gen_rtvec (2,                                    \
1999                                   gen_rtx_EXPR_LIST                     \
2000                                   (VOIDmode, NULL_RTX,                  \
2001                                    const0_rtx),                         \
2002                                   gen_rtx_EXPR_LIST                     \
2003                                   (VOIDmode, gen_rtx_REG ((MODE),       \
2004                                                           (REG)),       \
2005                                    const0_rtx))))
2006
2007 /* For an arg passed partly in registers and partly in memory,
2008    this is the number of registers used.
2009    For args passed entirely in registers or entirely in memory, zero.
2010
2011    We sometimes split args.  */
2012
2013 #define FUNCTION_ARG_PARTIAL_NREGS(CUM, MODE, TYPE, NAMED) \
2014   ((! TARGET_SH5 \
2015     && PASS_IN_REG_P ((CUM), (MODE), (TYPE))                    \
2016     && ! TARGET_SH4                                             \
2017     && (ROUND_REG ((CUM), (MODE))                               \
2018         + ((MODE) != BLKmode                                    \
2019            ? ROUND_ADVANCE (GET_MODE_SIZE (MODE))               \
2020            : ROUND_ADVANCE (int_size_in_bytes (TYPE)))          \
2021         > NPARM_REGS (MODE)))                                   \
2022    ? NPARM_REGS (MODE) - ROUND_REG ((CUM), (MODE))              \
2023    : (SH5_WOULD_BE_PARTIAL_NREGS ((CUM), (MODE), (TYPE), (NAMED)) \
2024       && ! TARGET_SHCOMPACT)                                    \
2025    ? NPARM_REGS (SImode) - (CUM).arg_count[(int) SH_ARG_INT]    \
2026    : 0)
2027
2028 #define SH5_WOULD_BE_PARTIAL_NREGS(CUM, MODE, TYPE, NAMED) \
2029   (TARGET_SH5                                                   \
2030    && ((MODE) == BLKmode || (MODE) == TImode || (MODE) == CDImode \
2031        || (MODE) == DCmode) \
2032    && ((CUM).arg_count[(int) SH_ARG_INT]                        \
2033        + (int_size_in_bytes (TYPE) + 7) / 8) > NPARM_REGS (SImode))
2034
2035 /* Perform any needed actions needed for a function that is receiving a
2036    variable number of arguments.  */
2037
2038 /* Define the `__builtin_va_list' type for the ABI.  */
2039 #define BUILD_VA_LIST_TYPE(VALIST) \
2040   (VALIST) = sh_build_va_list ()
2041
2042 /* Implement `va_start' for varargs and stdarg.  */
2043 #define EXPAND_BUILTIN_VA_START(valist, nextarg) \
2044   sh_va_start (valist, nextarg)
2045
2046 /* Implement `va_arg'.  */
2047 #define EXPAND_BUILTIN_VA_ARG(valist, type) \
2048   sh_va_arg (valist, type)
2049
2050 /* Call the function profiler with a given profile label.
2051    We use two .aligns, so as to make sure that both the .long is aligned
2052    on a 4 byte boundary, and that the .long is a fixed distance (2 bytes)
2053    from the trapa instruction.  */
2054
2055 #define FUNCTION_PROFILER(STREAM,LABELNO)                       \
2056 {                                                               \
2057         fprintf((STREAM), "\t.align\t2\n");                     \
2058         fprintf((STREAM), "\ttrapa\t#33\n");                    \
2059         fprintf((STREAM), "\t.align\t2\n");                     \
2060         asm_fprintf((STREAM), "\t.long\t%LLP%d\n", (LABELNO));  \
2061 }
2062
2063 /* Define this macro if the code for function profiling should come
2064    before the function prologue.  Normally, the profiling code comes
2065    after.  */
2066
2067 #define PROFILE_BEFORE_PROLOGUE
2068
2069 /* EXIT_IGNORE_STACK should be nonzero if, when returning from a function,
2070    the stack pointer does not matter.  The value is tested only in
2071    functions that have frame pointers.
2072    No definition is equivalent to always zero.  */
2073
2074 #define EXIT_IGNORE_STACK 1
2075
2076 /*
2077    On the SH, the trampoline looks like
2078    2 0002 D202                  mov.l   l2,r2
2079    1 0000 D301                  mov.l   l1,r3
2080    3 0004 422B                  jmp     @r2
2081    4 0006 0009                  nop
2082    5 0008 00000000      l1:     .long   area
2083    6 000c 00000000      l2:     .long   function  */
2084
2085 /* Length in units of the trampoline for entering a nested function.  */
2086 #define TRAMPOLINE_SIZE  (TARGET_SHMEDIA64 ? 40 : TARGET_SH5 ? 24 : 16)
2087
2088 /* Alignment required for a trampoline in bits .  */
2089 #define TRAMPOLINE_ALIGNMENT \
2090   ((CACHE_LOG < 3 || (TARGET_SMALLCODE && ! TARGET_HARVARD)) ? 32 \
2091    : TARGET_SHMEDIA ? 256 : 64)
2092
2093 /* Emit RTL insns to initialize the variable parts of a trampoline.
2094    FNADDR is an RTX for the address of the function's pure code.
2095    CXT is an RTX for the static chain value for the function.  */
2096
2097 #define INITIALIZE_TRAMPOLINE(TRAMP, FNADDR, CXT) \
2098   sh_initialize_trampoline ((TRAMP), (FNADDR), (CXT))
2099
2100 /* On SH5, trampolines are SHmedia code, so add 1 to the address.  */
2101
2102 #define TRAMPOLINE_ADJUST_ADDRESS(TRAMP) do                             \
2103 {                                                                       \
2104   if (TARGET_SHMEDIA)                                                   \
2105     (TRAMP) = expand_simple_binop (Pmode, PLUS, (TRAMP), GEN_INT (1),   \
2106                                    gen_reg_rtx (Pmode), 0,              \
2107                                    OPTAB_LIB_WIDEN);                    \
2108 } while (0)
2109
2110 /* A C expression whose value is RTL representing the value of the return
2111    address for the frame COUNT steps up from the current frame.
2112    FRAMEADDR is already the frame pointer of the COUNT frame, so we
2113    can ignore COUNT.  */
2114
2115 #define RETURN_ADDR_RTX(COUNT, FRAME)   \
2116   (((COUNT) == 0) ? sh_get_pr_initial_val () : (rtx) 0)
2117
2118 /* A C expression whose value is RTL representing the location of the
2119    incoming return address at the beginning of any function, before the
2120    prologue.  This RTL is either a REG, indicating that the return
2121    value is saved in REG, or a MEM representing a location in
2122    the stack.  */
2123 #define INCOMING_RETURN_ADDR_RTX \
2124   gen_rtx_REG (Pmode, TARGET_SHMEDIA ? PR_MEDIA_REG : PR_REG)
2125 \f
2126 /* Addressing modes, and classification of registers for them.  */
2127 #define HAVE_POST_INCREMENT  TARGET_SH1
2128 #define HAVE_PRE_DECREMENT   TARGET_SH1
2129
2130 #define USE_LOAD_POST_INCREMENT(mode)    ((mode == SImode || mode == DImode) \
2131                                            ? 0 : TARGET_SH1)
2132 #define USE_LOAD_PRE_DECREMENT(mode)     0
2133 #define USE_STORE_POST_INCREMENT(mode)   0
2134 #define USE_STORE_PRE_DECREMENT(mode)    ((mode == SImode || mode == DImode) \
2135                                            ? 0 : TARGET_SH1)
2136
2137 #define MOVE_BY_PIECES_P(SIZE, ALIGN)  (move_by_pieces_ninsns (SIZE, ALIGN) \
2138                                         < (TARGET_SMALLCODE ? 2 :           \
2139                                            ((ALIGN >= 32) ? 16 : 2)))
2140
2141 /* Macros to check register numbers against specific register classes.  */
2142
2143 /* These assume that REGNO is a hard or pseudo reg number.
2144    They give nonzero only if REGNO is a hard reg of the suitable class
2145    or a pseudo reg currently allocated to a suitable hard reg.
2146    Since they use reg_renumber, they are safe only once reg_renumber
2147    has been allocated, which happens in local-alloc.c.  */
2148
2149 #define REGNO_OK_FOR_BASE_P(REGNO) \
2150   (GENERAL_OR_AP_REGISTER_P (REGNO) \
2151    || GENERAL_OR_AP_REGISTER_P (reg_renumber[(REGNO)]))
2152 #define REGNO_OK_FOR_INDEX_P(REGNO) \
2153   (TARGET_SHMEDIA \
2154    ? (GENERAL_REGISTER_P (REGNO) \
2155       || GENERAL_REGISTER_P ((unsigned) reg_renumber[(REGNO)])) \
2156    : (REGNO) == R0_REG || (unsigned) reg_renumber[(REGNO)] == R0_REG)
2157
2158 /* Maximum number of registers that can appear in a valid memory
2159    address.  */
2160
2161 #define MAX_REGS_PER_ADDRESS 2
2162
2163 /* Recognize any constant value that is a valid address.  */
2164
2165 #define CONSTANT_ADDRESS_P(X)   (GET_CODE (X) == LABEL_REF)
2166
2167 /* Nonzero if the constant value X is a legitimate general operand.  */
2168
2169 #define LEGITIMATE_CONSTANT_P(X) \
2170   (TARGET_SHMEDIA                                                       \
2171    ? ((GET_MODE (X) != DFmode                                           \
2172        && GET_MODE_CLASS (GET_MODE (X)) != MODE_VECTOR_FLOAT)           \
2173       || (X) == CONST0_RTX (GET_MODE (X))                               \
2174       || ! TARGET_SHMEDIA_FPU                                           \
2175       || TARGET_SHMEDIA64)                                              \
2176    : (GET_CODE (X) != CONST_DOUBLE                                      \
2177       || GET_MODE (X) == DFmode || GET_MODE (X) == SFmode               \
2178       || (TARGET_SH2E && (fp_zero_operand (X) || fp_one_operand (X)))))
2179
2180 /* The macros REG_OK_FOR..._P assume that the arg is a REG rtx
2181    and check its validity for a certain class.
2182    We have two alternate definitions for each of them.
2183    The usual definition accepts all pseudo regs; the other rejects
2184    them unless they have been allocated suitable hard regs.
2185    The symbol REG_OK_STRICT causes the latter definition to be used.  */
2186
2187 #ifndef REG_OK_STRICT
2188
2189 /* Nonzero if X is a hard reg that can be used as a base reg
2190    or if it is a pseudo reg.  */
2191 #define REG_OK_FOR_BASE_P(X) \
2192   (GENERAL_OR_AP_REGISTER_P (REGNO (X)) || REGNO (X) >= FIRST_PSEUDO_REGISTER)
2193
2194 /* Nonzero if X is a hard reg that can be used as an index
2195    or if it is a pseudo reg.  */
2196 #define REG_OK_FOR_INDEX_P(X) \
2197   ((TARGET_SHMEDIA ? GENERAL_REGISTER_P (REGNO (X)) \
2198     : REGNO (X) == R0_REG) || REGNO (X) >= FIRST_PSEUDO_REGISTER)
2199
2200 /* Nonzero if X/OFFSET is a hard reg that can be used as an index
2201    or if X is a pseudo reg.  */
2202 #define SUBREG_OK_FOR_INDEX_P(X, OFFSET) \
2203   ((TARGET_SHMEDIA ? GENERAL_REGISTER_P (REGNO (X)) \
2204     : REGNO (X) == R0_REG && OFFSET == 0) || REGNO (X) >= FIRST_PSEUDO_REGISTER)
2205
2206 #else
2207
2208 /* Nonzero if X is a hard reg that can be used as a base reg.  */
2209 #define REG_OK_FOR_BASE_P(X) \
2210   REGNO_OK_FOR_BASE_P (REGNO (X))
2211
2212 /* Nonzero if X is a hard reg that can be used as an index.  */
2213 #define REG_OK_FOR_INDEX_P(X) \
2214   REGNO_OK_FOR_INDEX_P (REGNO (X))
2215
2216 /* Nonzero if X/OFFSET is a hard reg that can be used as an index.  */
2217 #define SUBREG_OK_FOR_INDEX_P(X, OFFSET) \
2218   (REGNO_OK_FOR_INDEX_P (REGNO (X)) && (OFFSET) == 0)
2219
2220 #endif
2221
2222 /* The 'Q' constraint is a pc relative load operand.  */
2223 #define EXTRA_CONSTRAINT_Q(OP)                                          \
2224   (GET_CODE (OP) == MEM                                                 \
2225    && ((GET_CODE (XEXP ((OP), 0)) == LABEL_REF)                         \
2226        || (GET_CODE (XEXP ((OP), 0)) == CONST                           \
2227            && GET_CODE (XEXP (XEXP ((OP), 0), 0)) == PLUS               \
2228            && GET_CODE (XEXP (XEXP (XEXP ((OP), 0), 0), 0)) == LABEL_REF \
2229            && GET_CODE (XEXP (XEXP (XEXP ((OP), 0), 0), 1)) == CONST_INT)))
2230
2231 /* Extra address constraints.  */
2232 #define EXTRA_CONSTRAINT_A(OP, STR) 0
2233
2234 /* Constraint for selecting FLDI0 or FLDI1 instruction. If the clobber
2235    operand is not SCRATCH (i.e. REG) then R0 is probably being
2236    used, hence mova is being used, hence do not select this pattern */
2237 #define EXTRA_CONSTRAINT_Bsc(OP)    (GET_CODE(OP) == SCRATCH)
2238 #define EXTRA_CONSTRAINT_B(OP, STR) \
2239   ((STR)[1] == 's' && (STR)[2] == 'c' ? EXTRA_CONSTRAINT_Bsc (OP) \
2240    : 0)
2241
2242 /* The `C16' constraint is a 16-bit constant, literal or symbolic.  */
2243 #define EXTRA_CONSTRAINT_C16(OP) \
2244   (GET_CODE (OP) == CONST \
2245    && GET_CODE (XEXP ((OP), 0)) == SIGN_EXTEND \
2246    && GET_MODE (XEXP ((OP), 0)) == DImode \
2247    && GET_CODE (XEXP (XEXP ((OP), 0), 0)) == TRUNCATE \
2248    && GET_MODE (XEXP (XEXP ((OP), 0), 0)) == HImode \
2249    && (MOVI_SHORI_BASE_OPERAND_P (XEXP (XEXP (XEXP ((OP), 0), 0), 0)) \
2250        || (GET_CODE (XEXP (XEXP (XEXP ((OP), 0), 0), 0)) == ASHIFTRT \
2251            && (MOVI_SHORI_BASE_OPERAND_P \
2252                (XEXP (XEXP (XEXP (XEXP ((OP), 0), 0), 0), 0))) \
2253            && GET_CODE (XEXP (XEXP (XEXP (XEXP ((OP), 0), 0), 0), \
2254                               1)) == CONST_INT)))
2255
2256 /* Check whether OP is a datalabel unspec.  */
2257 #define DATALABEL_REF_NO_CONST_P(OP) \
2258   (GET_CODE (OP) == UNSPEC \
2259    && XINT ((OP), 1) == UNSPEC_DATALABEL \
2260    && XVECLEN ((OP), 0) == 1 \
2261    && (GET_CODE (XVECEXP ((OP), 0, 0)) == SYMBOL_REF \
2262        || GET_CODE (XVECEXP ((OP), 0, 0)) == LABEL_REF))
2263
2264 /* Check whether OP is a datalabel unspec, possibly enclosed within a
2265    CONST.  */
2266 #define DATALABEL_REF_P(OP) \
2267   ((GET_CODE (OP) == CONST && DATALABEL_REF_NO_CONST_P (XEXP ((OP), 0))) \
2268    || DATALABEL_REF_NO_CONST_P (OP))
2269
2270 #define GOT_ENTRY_P(OP) \
2271   (GET_CODE (OP) == CONST && GET_CODE (XEXP ((OP), 0)) == UNSPEC \
2272    && XINT (XEXP ((OP), 0), 1) == UNSPEC_GOT)
2273
2274 #define GOTPLT_ENTRY_P(OP) \
2275   (GET_CODE (OP) == CONST && GET_CODE (XEXP ((OP), 0)) == UNSPEC \
2276    && XINT (XEXP ((OP), 0), 1) == UNSPEC_GOTPLT)
2277
2278 #define UNSPEC_GOTOFF_P(OP) \
2279   (GET_CODE (OP) == UNSPEC && XINT ((OP), 1) == UNSPEC_GOTOFF)
2280
2281 #define GOTOFF_P(OP) \
2282   (GET_CODE (OP) == CONST \
2283    && (UNSPEC_GOTOFF_P (XEXP ((OP), 0)) \
2284        || (GET_CODE (XEXP ((OP), 0)) == PLUS \
2285            && UNSPEC_GOTOFF_P (XEXP (XEXP ((OP), 0), 0)) \
2286            && GET_CODE (XEXP (XEXP ((OP), 0), 1)) == CONST_INT)))
2287
2288 #define PIC_ADDR_P(OP) \
2289   (GET_CODE (OP) == CONST && GET_CODE (XEXP ((OP), 0)) == UNSPEC \
2290    && XINT (XEXP ((OP), 0), 1) == UNSPEC_PIC)
2291
2292 #define PIC_OFFSET_P(OP) \
2293   (PIC_ADDR_P (OP) \
2294    && GET_CODE (XVECEXP (XEXP ((OP), 0), 0, 0)) == MINUS \
2295    && reg_mentioned_p (pc_rtx, XEXP (XVECEXP (XEXP ((OP), 0), 0, 0), 1)))
2296
2297 #define PIC_DIRECT_ADDR_P(OP) \
2298   (PIC_ADDR_P (OP) && GET_CODE (XVECEXP (XEXP ((OP), 0), 0, 0)) != MINUS)
2299
2300 #define NON_PIC_REFERENCE_P(OP) \
2301   (GET_CODE (OP) == LABEL_REF || GET_CODE (OP) == SYMBOL_REF \
2302    || DATALABEL_REF_P (OP) \
2303    || (GET_CODE (OP) == CONST && GET_CODE (XEXP ((OP), 0)) == PLUS \
2304        && (GET_CODE (XEXP (XEXP ((OP), 0), 0)) == SYMBOL_REF \
2305            || DATALABEL_REF_P (XEXP (XEXP ((OP), 0), 0))) \
2306        && GET_CODE (XEXP (XEXP ((OP), 0), 1)) == CONST_INT))
2307
2308 #define PIC_REFERENCE_P(OP) \
2309   (GOT_ENTRY_P (OP) || GOTPLT_ENTRY_P (OP) \
2310    || GOTOFF_P (OP) || PIC_ADDR_P (OP))
2311
2312 #define MOVI_SHORI_BASE_OPERAND_P(OP) \
2313   (flag_pic \
2314    ? (GOT_ENTRY_P (OP) || GOTPLT_ENTRY_P (OP)  || GOTOFF_P (OP) \
2315       || PIC_OFFSET_P (OP)) \
2316    : NON_PIC_REFERENCE_P (OP))
2317
2318 /* The `Csy' constraint is a label or a symbol.  */
2319 #define EXTRA_CONSTRAINT_Csy(OP) \
2320   (NON_PIC_REFERENCE_P (OP) || PIC_DIRECT_ADDR_P (OP))
2321
2322 /* A zero in any shape or form.  */
2323 #define EXTRA_CONSTRAINT_Z(OP) \
2324   ((OP) == CONST0_RTX (GET_MODE (OP)))
2325
2326 /* Any vector constant we can handle.  */
2327 #define EXTRA_CONSTRAINT_W(OP) \
2328   (GET_CODE (OP) == CONST_VECTOR \
2329    && (sh_rep_vec ((OP), VOIDmode) \
2330        || (HOST_BITS_PER_WIDE_INT >= 64 \
2331            ? sh_const_vec ((OP), VOIDmode) \
2332            : sh_1el_vec ((OP), VOIDmode))))
2333
2334 /* A non-explicit constant that can be loaded directly into a general purpose
2335    register.  This is like 's' except we don't allow PIC_DIRECT_ADDR_P.  */
2336 #define EXTRA_CONSTRAINT_Cpg(OP) \
2337   (CONSTANT_P (OP) \
2338    && GET_CODE (OP) != CONST_INT \
2339    && GET_CODE (OP) != CONST_DOUBLE \
2340    && (!flag_pic \
2341        || (LEGITIMATE_PIC_OPERAND_P (OP) \
2342         && (! PIC_ADDR_P (OP) || PIC_OFFSET_P (OP)) \
2343         && GET_CODE (OP) != LABEL_REF)))
2344 #define EXTRA_CONSTRAINT_C(OP, STR) \
2345   ((STR)[1] == '1' && (STR)[2] == '6' ? EXTRA_CONSTRAINT_C16 (OP) \
2346    : (STR)[1] == 's' && (STR)[2] == 'y' ? EXTRA_CONSTRAINT_Csy (OP) \
2347    : (STR)[1] == 'p' && (STR)[2] == 'g' ? EXTRA_CONSTRAINT_Cpg (OP) \
2348    : 0)
2349
2350 #define EXTRA_MEMORY_CONSTRAINT(C,STR) ((C) == 'S')
2351 #define EXTRA_CONSTRAINT_Sr0(OP) \
2352   (memory_operand((OP), GET_MODE (OP)) \
2353    && ! refers_to_regno_p (R0_REG, R0_REG + 1, OP, (rtx *)0))
2354 #define EXTRA_CONSTRAINT_S(OP, STR) \
2355   ((STR)[1] == 'r' && (STR)[2] == '0' ? EXTRA_CONSTRAINT_Sr0 (OP) \
2356    : 0)
2357
2358 #define EXTRA_CONSTRAINT_STR(OP, C, STR)                \
2359   ((C) == 'Q' ? EXTRA_CONSTRAINT_Q (OP) \
2360    : (C) == 'A' ? EXTRA_CONSTRAINT_A ((OP), (STR)) \
2361    : (C) == 'B' ? EXTRA_CONSTRAINT_B ((OP), (STR)) \
2362    : (C) == 'C' ? EXTRA_CONSTRAINT_C ((OP), (STR)) \
2363    : (C) == 'S' ? EXTRA_CONSTRAINT_S ((OP), (STR)) \
2364    : (C) == 'W' ? EXTRA_CONSTRAINT_W (OP) \
2365    : (C) == 'Z' ? EXTRA_CONSTRAINT_Z (OP) \
2366    : 0)
2367 \f
2368 /* GO_IF_LEGITIMATE_ADDRESS recognizes an RTL expression
2369    that is a valid memory address for an instruction.
2370    The MODE argument is the machine mode for the MEM expression
2371    that wants to use this address.  */
2372
2373 #define MODE_DISP_OK_4(X,MODE) \
2374 (GET_MODE_SIZE (MODE) == 4 && (unsigned) INTVAL (X) < 64        \
2375  && ! (INTVAL (X) & 3) && ! (TARGET_SH2E && (MODE) == SFmode))
2376
2377 #define MODE_DISP_OK_8(X,MODE) \
2378 ((GET_MODE_SIZE(MODE)==8) && ((unsigned)INTVAL(X)<60)   \
2379  && ! (INTVAL(X) & 3) && ! (TARGET_SH4 && (MODE) == DFmode))
2380
2381 #define BASE_REGISTER_RTX_P(X)                          \
2382   ((GET_CODE (X) == REG && REG_OK_FOR_BASE_P (X))       \
2383    || (GET_CODE (X) == SUBREG                           \
2384        && GET_CODE (SUBREG_REG (X)) == REG              \
2385        && REG_OK_FOR_BASE_P (SUBREG_REG (X))))
2386
2387 /* Since this must be r0, which is a single register class, we must check
2388    SUBREGs more carefully, to be sure that we don't accept one that extends
2389    outside the class.  */
2390 #define INDEX_REGISTER_RTX_P(X)                         \
2391   ((GET_CODE (X) == REG && REG_OK_FOR_INDEX_P (X))      \
2392    || (GET_CODE (X) == SUBREG                           \
2393        && GET_CODE (SUBREG_REG (X)) == REG              \
2394        && SUBREG_OK_FOR_INDEX_P (SUBREG_REG (X), SUBREG_BYTE (X))))
2395
2396 /* Jump to LABEL if X is a valid address RTX.  This must also take
2397    REG_OK_STRICT into account when deciding about valid registers, but it uses
2398    the above macros so we are in luck.
2399
2400    Allow  REG
2401           REG+disp
2402           REG+r0
2403           REG++
2404           --REG  */
2405
2406 /* ??? The SH2e does not have the REG+disp addressing mode when loading values
2407    into the FRx registers.  We implement this by setting the maximum offset
2408    to zero when the value is SFmode.  This also restricts loading of SFmode
2409    values into the integer registers, but that can't be helped.  */
2410
2411 /* The SH allows a displacement in a QI or HI amode, but only when the
2412    other operand is R0. GCC doesn't handle this very well, so we forgo
2413    all of that.
2414
2415    A legitimate index for a QI or HI is 0, SI can be any number 0..63,
2416    DI can be any number 0..60.  */
2417
2418 #define GO_IF_LEGITIMATE_INDEX(MODE, OP, LABEL)                         \
2419   do {                                                                  \
2420     if (GET_CODE (OP) == CONST_INT)                                     \
2421       {                                                                 \
2422         if (TARGET_SHMEDIA)                                             \
2423           {                                                             \
2424             int MODE_SIZE = GET_MODE_SIZE (MODE);                       \
2425             if (! (INTVAL (OP) & (MODE_SIZE - 1))                       \
2426                 && INTVAL (OP) >= -512 * MODE_SIZE                      \
2427                 && INTVAL (OP) < 512 * MODE_SIZE)                       \
2428               goto LABEL;                                               \
2429             else                                                        \
2430               break;                                                    \
2431           }                                                             \
2432         if (MODE_DISP_OK_4 ((OP), (MODE)))  goto LABEL;                 \
2433         if (MODE_DISP_OK_8 ((OP), (MODE)))  goto LABEL;                 \
2434       }                                                                 \
2435   } while(0)
2436
2437 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, LABEL)                        \
2438 {                                                                       \
2439   if (BASE_REGISTER_RTX_P (X))                                          \
2440     goto LABEL;                                                         \
2441   else if ((GET_CODE (X) == POST_INC || GET_CODE (X) == PRE_DEC)        \
2442            && ! TARGET_SHMEDIA                                          \
2443            && BASE_REGISTER_RTX_P (XEXP ((X), 0)))                      \
2444     goto LABEL;                                                         \
2445   else if (GET_CODE (X) == PLUS                                         \
2446            && ((MODE) != PSImode || reload_completed))                  \
2447     {                                                                   \
2448       rtx xop0 = XEXP ((X), 0);                                         \
2449       rtx xop1 = XEXP ((X), 1);                                         \
2450       if (GET_MODE_SIZE (MODE) <= 8 && BASE_REGISTER_RTX_P (xop0))      \
2451         GO_IF_LEGITIMATE_INDEX ((MODE), xop1, LABEL);                   \
2452       if (GET_MODE_SIZE (MODE) <= 4                                     \
2453           || (TARGET_SHMEDIA && GET_MODE_SIZE (MODE) <= 8)              \
2454           || (TARGET_SH4 && TARGET_FMOVD && MODE == DFmode))            \
2455         {                                                               \
2456           if (BASE_REGISTER_RTX_P (xop1) && INDEX_REGISTER_RTX_P (xop0))\
2457             goto LABEL;                                                 \
2458           if (INDEX_REGISTER_RTX_P (xop1) && BASE_REGISTER_RTX_P (xop0))\
2459             goto LABEL;                                                 \
2460         }                                                               \
2461     }                                                                   \
2462 }
2463 \f
2464 /* Try machine-dependent ways of modifying an illegitimate address
2465    to be legitimate.  If we find one, return the new, valid address.
2466    This macro is used in only one place: `memory_address' in explow.c.
2467
2468    OLDX is the address as it was before break_out_memory_refs was called.
2469    In some cases it is useful to look at this to decide what needs to be done.
2470
2471    MODE and WIN are passed so that this macro can use
2472    GO_IF_LEGITIMATE_ADDRESS.
2473
2474    It is always safe for this macro to do nothing.  It exists to recognize
2475    opportunities to optimize the output.
2476
2477    For the SH, if X is almost suitable for indexing, but the offset is
2478    out of range, convert it into a normal form so that cse has a chance
2479    of reducing the number of address registers used.  */
2480
2481 #define LEGITIMIZE_ADDRESS(X,OLDX,MODE,WIN)                     \
2482 {                                                               \
2483   if (flag_pic)                                                 \
2484     (X) = legitimize_pic_address (OLDX, MODE, NULL_RTX);        \
2485   if (GET_CODE (X) == PLUS                                      \
2486       && (GET_MODE_SIZE (MODE) == 4                             \
2487           || GET_MODE_SIZE (MODE) == 8)                         \
2488       && GET_CODE (XEXP ((X), 1)) == CONST_INT                  \
2489       && BASE_REGISTER_RTX_P (XEXP ((X), 0))                    \
2490       && ! TARGET_SHMEDIA                                       \
2491       && ! (TARGET_SH4 && (MODE) == DFmode)                     \
2492       && ! (TARGET_SH2E && (MODE) == SFmode))                   \
2493     {                                                           \
2494       rtx index_rtx = XEXP ((X), 1);                            \
2495       HOST_WIDE_INT offset = INTVAL (index_rtx), offset_base;   \
2496       rtx sum;                                                  \
2497                                                                 \
2498       GO_IF_LEGITIMATE_INDEX ((MODE), index_rtx, WIN);          \
2499       /* On rare occasions, we might get an unaligned pointer   \
2500          that is indexed in a way to give an aligned address.   \
2501          Therefore, keep the lower two bits in offset_base.  */ \
2502       /* Instead of offset_base 128..131 use 124..127, so that  \
2503          simple add suffices.  */                               \
2504       if (offset > 127)                                         \
2505         {                                                       \
2506           offset_base = ((offset + 4) & ~60) - 4;               \
2507         }                                                       \
2508       else                                                      \
2509         offset_base = offset & ~60;                             \
2510       /* Sometimes the normal form does not suit DImode.  We    \
2511          could avoid that by using smaller ranges, but that     \
2512          would give less optimized code when SImode is          \
2513          prevalent.  */                                         \
2514       if (GET_MODE_SIZE (MODE) + offset - offset_base <= 64)    \
2515         {                                                       \
2516           sum = expand_binop (Pmode, add_optab, XEXP ((X), 0),  \
2517                               GEN_INT (offset_base), NULL_RTX, 0, \
2518                               OPTAB_LIB_WIDEN);                 \
2519                                                                 \
2520           (X) = gen_rtx_PLUS (Pmode, sum, GEN_INT (offset - offset_base)); \
2521           goto WIN;                                             \
2522         }                                                       \
2523     }                                                           \
2524 }
2525
2526 /* A C compound statement that attempts to replace X, which is an address
2527    that needs reloading, with a valid memory address for an operand of
2528    mode MODE.  WIN is a C statement label elsewhere in the code.
2529
2530    Like for LEGITIMIZE_ADDRESS, for the SH we try to get a normal form
2531    of the address.  That will allow inheritance of the address reloads.  */
2532
2533 #define LEGITIMIZE_RELOAD_ADDRESS(X,MODE,OPNUM,TYPE,IND_LEVELS,WIN)     \
2534 {                                                                       \
2535   if (GET_CODE (X) == PLUS                                              \
2536       && (GET_MODE_SIZE (MODE) == 4 || GET_MODE_SIZE (MODE) == 8)       \
2537       && GET_CODE (XEXP (X, 1)) == CONST_INT                            \
2538       && BASE_REGISTER_RTX_P (XEXP (X, 0))                              \
2539       && ! TARGET_SHMEDIA                                               \
2540       && ! (TARGET_SH4 && (MODE) == DFmode)                             \
2541       && ! ((MODE) == PSImode && (TYPE) == RELOAD_FOR_INPUT_ADDRESS))   \
2542     {                                                                   \
2543       rtx index_rtx = XEXP (X, 1);                                      \
2544       HOST_WIDE_INT offset = INTVAL (index_rtx), offset_base;           \
2545       rtx sum;                                                          \
2546                                                                         \
2547       if (TARGET_SH2E && MODE == SFmode)                                \
2548         {                                                               \
2549           X = copy_rtx (X);                                             \
2550           push_reload (index_rtx, NULL_RTX, &XEXP (X, 1), NULL,         \
2551                        INDEX_REG_CLASS, Pmode, VOIDmode, 0, 0, (OPNUM), \
2552                        (TYPE));                                         \
2553           goto WIN;                                                     \
2554         }                                                               \
2555       /* Instead of offset_base 128..131 use 124..127, so that          \
2556          simple add suffices.  */                                       \
2557       if (offset > 127)                                                 \
2558         {                                                               \
2559           offset_base = ((offset + 4) & ~60) - 4;                       \
2560         }                                                               \
2561       else                                                              \
2562         offset_base = offset & ~60;                                     \
2563       /* Sometimes the normal form does not suit DImode.  We            \
2564          could avoid that by using smaller ranges, but that             \
2565          would give less optimized code when SImode is                  \
2566          prevalent.  */                                                 \
2567       if (GET_MODE_SIZE (MODE) + offset - offset_base <= 64)            \
2568         {                                                               \
2569           sum = gen_rtx (PLUS, Pmode, XEXP (X, 0),                      \
2570                          GEN_INT (offset_base));                        \
2571           X = gen_rtx (PLUS, Pmode, sum, GEN_INT (offset - offset_base));\
2572           push_reload (sum, NULL_RTX, &XEXP (X, 0), NULL,               \
2573                        BASE_REG_CLASS, Pmode, VOIDmode, 0, 0, (OPNUM),  \
2574                        (TYPE));                                         \
2575           goto WIN;                                                     \
2576         }                                                               \
2577     }                                                                   \
2578   /* We must re-recognize what we created before.  */                   \
2579   else if (GET_CODE (X) == PLUS                                         \
2580            && (GET_MODE_SIZE (MODE) == 4 || GET_MODE_SIZE (MODE) == 8)  \
2581            && GET_CODE (XEXP (X, 0)) == PLUS                            \
2582            && GET_CODE (XEXP (XEXP (X, 0), 1)) == CONST_INT             \
2583            && BASE_REGISTER_RTX_P (XEXP (XEXP (X, 0), 0))               \
2584            && GET_CODE (XEXP (X, 1)) == CONST_INT                       \
2585            && ! TARGET_SHMEDIA                                          \
2586            && ! (TARGET_SH2E && MODE == SFmode))                        \
2587     {                                                                   \
2588       /* Because this address is so complex, we know it must have       \
2589          been created by LEGITIMIZE_RELOAD_ADDRESS before; thus,        \
2590          it is already unshared, and needs no further unsharing.  */    \
2591       push_reload (XEXP ((X), 0), NULL_RTX, &XEXP ((X), 0), NULL,       \
2592                    BASE_REG_CLASS, Pmode, VOIDmode, 0, 0, (OPNUM), (TYPE));\
2593       goto WIN;                                                         \
2594     }                                                                   \
2595 }
2596
2597 /* Go to LABEL if ADDR (a legitimate address expression)
2598    has an effect that depends on the machine mode it is used for.
2599
2600    ??? Strictly speaking, we should also include all indexed addressing,
2601    because the index scale factor is the length of the operand.
2602    However, the impact of GO_IF_MODE_DEPENDENT_ADDRESS would be to
2603    high if we did that.  So we rely on reload to fix things up.  */
2604
2605 #define GO_IF_MODE_DEPENDENT_ADDRESS(ADDR,LABEL)                        \
2606 {                                                                       \
2607   if (GET_CODE(ADDR) == PRE_DEC || GET_CODE(ADDR) == POST_INC)          \
2608     goto LABEL;                                                         \
2609 }
2610 \f
2611 /* Specify the machine mode that this machine uses
2612    for the index in the tablejump instruction.  */
2613 #define CASE_VECTOR_MODE ((! optimize || TARGET_BIGTABLE) ? SImode : HImode)
2614
2615 #define CASE_VECTOR_SHORTEN_MODE(MIN_OFFSET, MAX_OFFSET, BODY) \
2616 ((MIN_OFFSET) >= 0 && (MAX_OFFSET) <= 127 \
2617  ? (ADDR_DIFF_VEC_FLAGS (BODY).offset_unsigned = 0, QImode) \
2618  : (MIN_OFFSET) >= 0 && (MAX_OFFSET) <= 255 \
2619  ? (ADDR_DIFF_VEC_FLAGS (BODY).offset_unsigned = 1, QImode) \
2620  : (MIN_OFFSET) >= -32768 && (MAX_OFFSET) <= 32767 ? HImode \
2621  : SImode)
2622
2623 /* Define as C expression which evaluates to nonzero if the tablejump
2624    instruction expects the table to contain offsets from the address of the
2625    table.
2626    Do not define this if the table should contain absolute addresses.  */
2627 #define CASE_VECTOR_PC_RELATIVE 1
2628
2629 /* Define it here, so that it doesn't get bumped to 64-bits on SHmedia.  */
2630 #define FLOAT_TYPE_SIZE 32
2631
2632 /* Since the SH2e has only `float' support, it is desirable to make all
2633    floating point types equivalent to `float'.  */
2634 #define DOUBLE_TYPE_SIZE ((TARGET_SH2E && ! TARGET_SH4) ? 32 : 64)
2635
2636 /* 'char' is signed by default.  */
2637 #define DEFAULT_SIGNED_CHAR  1
2638
2639 /* The type of size_t unsigned int.  */
2640 #define SIZE_TYPE (TARGET_SH5 ? "long unsigned int" : "unsigned int")
2641
2642 #undef  PTRDIFF_TYPE
2643 #define PTRDIFF_TYPE (TARGET_SH5 ? "long int" : "int")
2644
2645 #define WCHAR_TYPE "short unsigned int"
2646 #define WCHAR_TYPE_SIZE 16
2647
2648 #define SH_ELF_WCHAR_TYPE "long int"
2649
2650 /* Don't cse the address of the function being compiled.  */
2651 /*#define NO_RECURSIVE_FUNCTION_CSE 1*/
2652
2653 /* Max number of bytes we can move from memory to memory
2654    in one reasonably fast instruction.  */
2655 #define MOVE_MAX (TARGET_SHMEDIA ? 8 : 4)
2656
2657 /* Maximum value possibly taken by MOVE_MAX.  Must be defined whenever
2658    MOVE_MAX is not a compile-time constant.  */
2659 #define MAX_MOVE_MAX 8
2660
2661 /* Max number of bytes we want move_by_pieces to be able to copy
2662    efficiently.  */
2663 #define MOVE_MAX_PIECES (TARGET_SH4 || TARGET_SHMEDIA ? 8 : 4)
2664
2665 /* Define if operations between registers always perform the operation
2666    on the full register even if a narrower mode is specified.  */
2667 #define WORD_REGISTER_OPERATIONS
2668
2669 /* Define if loading in MODE, an integral mode narrower than BITS_PER_WORD
2670    will either zero-extend or sign-extend.  The value of this macro should
2671    be the code that says which one of the two operations is implicitly
2672    done, NIL if none.  */
2673 /* For SHmedia, we can truncate to QImode easier using zero extension.  */
2674 /* FP registers can load SImode values, but don't implicitly sign-extend
2675    them to DImode.  */
2676 #define LOAD_EXTEND_OP(MODE) \
2677  (((MODE) == QImode  && TARGET_SHMEDIA) ? ZERO_EXTEND \
2678   : (MODE) != SImode ? SIGN_EXTEND : NIL)
2679
2680 /* Define if loading short immediate values into registers sign extends.  */
2681 #define SHORT_IMMEDIATES_SIGN_EXTEND
2682
2683 /* Nonzero if access to memory by bytes is no faster than for words.  */
2684 #define SLOW_BYTE_ACCESS 1
2685
2686 /* Immediate shift counts are truncated by the output routines (or was it
2687    the assembler?).  Shift counts in a register are truncated by SH.  Note
2688    that the native compiler puts too large (> 32) immediate shift counts
2689    into a register and shifts by the register, letting the SH decide what
2690    to do instead of doing that itself.  */
2691 /* ??? The library routines in lib1funcs.asm truncate the shift count.
2692    However, the SH3 has hardware shifts that do not truncate exactly as gcc
2693    expects - the sign bit is significant - so it appears that we need to
2694    leave this zero for correct SH3 code.  */
2695 #define SHIFT_COUNT_TRUNCATED (! TARGET_SH3)
2696
2697 /* All integers have the same format so truncation is easy.  */
2698 #define TRULY_NOOP_TRUNCATION(OUTPREC,INPREC)  1
2699
2700 /* Define this if addresses of constant functions
2701    shouldn't be put through pseudo regs where they can be cse'd.
2702    Desirable on machines where ordinary constants are expensive
2703    but a CALL with constant address is cheap.  */
2704 /*#define NO_FUNCTION_CSE 1*/
2705
2706 /* The machine modes of pointers and functions.  */
2707 #define Pmode  (TARGET_SHMEDIA64 ? DImode : SImode)
2708 #define FUNCTION_MODE  Pmode
2709
2710 /* The multiply insn on the SH1 and the divide insns on the SH1 and SH2
2711    are actually function calls with some special constraints on arguments
2712    and register usage.
2713
2714    These macros tell reorg that the references to arguments and
2715    register clobbers for insns of type sfunc do not appear to happen
2716    until after the millicode call.  This allows reorg to put insns
2717    which set the argument registers into the delay slot of the millicode
2718    call -- thus they act more like traditional CALL_INSNs.
2719
2720    get_attr_is_sfunc will try to recognize the given insn, so make sure to
2721    filter out things it will not accept -- SEQUENCE, USE and CLOBBER insns
2722    in particular.  */
2723
2724 #define INSN_SETS_ARE_DELAYED(X)                \
2725   ((GET_CODE (X) == INSN                        \
2726     && GET_CODE (PATTERN (X)) != SEQUENCE       \
2727     && GET_CODE (PATTERN (X)) != USE            \
2728     && GET_CODE (PATTERN (X)) != CLOBBER        \
2729     && get_attr_is_sfunc (X)))
2730
2731 #define INSN_REFERENCES_ARE_DELAYED(X)          \
2732   ((GET_CODE (X) == INSN                        \
2733     && GET_CODE (PATTERN (X)) != SEQUENCE       \
2734     && GET_CODE (PATTERN (X)) != USE            \
2735     && GET_CODE (PATTERN (X)) != CLOBBER        \
2736     && get_attr_is_sfunc (X)))
2737
2738 \f
2739 /* Position Independent Code.  */
2740
2741 /* We can't directly access anything that contains a symbol,
2742    nor can we indirect via the constant pool.  */
2743 #define LEGITIMATE_PIC_OPERAND_P(X)                             \
2744         ((! nonpic_symbol_mentioned_p (X)                       \
2745           && (GET_CODE (X) != SYMBOL_REF                        \
2746               || ! CONSTANT_POOL_ADDRESS_P (X)                  \
2747               || ! nonpic_symbol_mentioned_p (get_pool_constant (X)))) \
2748          || (TARGET_SHMEDIA && GET_CODE (X) == LABEL_REF))
2749
2750 #define SYMBOLIC_CONST_P(X)     \
2751 ((GET_CODE (X) == SYMBOL_REF || GET_CODE (X) == LABEL_REF)      \
2752   && nonpic_symbol_mentioned_p (X))
2753 \f
2754 /* Compute extra cost of moving data between one register class
2755    and another.  */
2756
2757 /* If SECONDARY*_RELOAD_CLASS says something about the src/dst pair, regclass
2758    uses this information.  Hence, the general register <-> floating point
2759    register information here is not used for SFmode.  */
2760
2761 #define REGCLASS_HAS_GENERAL_REG(CLASS) \
2762   ((CLASS) == GENERAL_REGS || (CLASS) == R0_REGS \
2763     || (! TARGET_SHMEDIA && (CLASS) == SIBCALL_REGS))
2764
2765 #define REGCLASS_HAS_FP_REG(CLASS) \
2766   ((CLASS) == FP0_REGS || (CLASS) == FP_REGS \
2767    || (CLASS) == DF_REGS || (CLASS) == DF_HI_REGS)
2768
2769 #define REGISTER_MOVE_COST(MODE, SRCCLASS, DSTCLASS) \
2770   sh_register_move_cost ((MODE), (SRCCLASS), (DSTCLASS))
2771
2772 /* ??? Perhaps make MEMORY_MOVE_COST depend on compiler option?  This
2773    would be so that people with slow memory systems could generate
2774    different code that does fewer memory accesses.  */
2775
2776 /* A C expression for the cost of a branch instruction.  A value of 1
2777    is the default; other values are interpreted relative to that.
2778    The SH1 does not have delay slots, hence we get a pipeline stall
2779    at every branch.  The SH4 is superscalar, so the single delay slot
2780    is not sufficient to keep both pipelines filled.  */
2781 #define BRANCH_COST (TARGET_SH5 ? 1 : ! TARGET_SH2 || TARGET_HARD_SH4 ? 2 : 1)
2782 \f
2783 /* Assembler output control.  */
2784
2785 /* A C string constant describing how to begin a comment in the target
2786    assembler language.  The compiler assumes that the comment will end at
2787    the end of the line.  */
2788 #define ASM_COMMENT_START "!"
2789
2790 #define ASM_APP_ON              ""
2791 #define ASM_APP_OFF             ""
2792 #define FILE_ASM_OP             "\t.file\n"
2793 #define SET_ASM_OP              "\t.set\t"
2794
2795 /* How to change between sections.  */
2796
2797 #define TEXT_SECTION_ASM_OP             (TARGET_SHMEDIA32 ? "\t.section\t.text..SHmedia32,\"ax\"" : "\t.text")
2798 #define DATA_SECTION_ASM_OP             "\t.data"
2799
2800 #if defined CRT_BEGIN || defined CRT_END
2801 /* Arrange for TEXT_SECTION_ASM_OP to be a compile-time constant.  */
2802 # undef TEXT_SECTION_ASM_OP
2803 # if __SHMEDIA__ == 1 && __SH5__ == 32
2804 #  define TEXT_SECTION_ASM_OP "\t.section\t.text..SHmedia32,\"ax\""
2805 # else
2806 #  define TEXT_SECTION_ASM_OP "\t.text"
2807 # endif
2808 #endif
2809
2810
2811 /* If defined, a C expression whose value is a string containing the
2812    assembler operation to identify the following data as
2813    uninitialized global data.  If not defined, and neither
2814    `ASM_OUTPUT_BSS' nor `ASM_OUTPUT_ALIGNED_BSS' are defined,
2815    uninitialized global data will be output in the data section if
2816    `-fno-common' is passed, otherwise `ASM_OUTPUT_COMMON' will be
2817    used.  */
2818 #ifndef BSS_SECTION_ASM_OP
2819 #define BSS_SECTION_ASM_OP      "\t.section\t.bss"
2820 #endif
2821
2822 /* Like `ASM_OUTPUT_BSS' except takes the required alignment as a
2823    separate, explicit argument.  If you define this macro, it is used
2824    in place of `ASM_OUTPUT_BSS', and gives you more flexibility in
2825    handling the required alignment of the variable.  The alignment is
2826    specified as the number of bits.
2827
2828    Try to use function `asm_output_aligned_bss' defined in file
2829    `varasm.c' when defining this macro.  */
2830 #ifndef ASM_OUTPUT_ALIGNED_BSS
2831 #define ASM_OUTPUT_ALIGNED_BSS(FILE, DECL, NAME, SIZE, ALIGN) \
2832   asm_output_aligned_bss (FILE, DECL, NAME, SIZE, ALIGN)
2833 #endif
2834
2835 /* Define this so that jump tables go in same section as the current function,
2836    which could be text or it could be a user defined section.  */
2837 #define JUMP_TABLES_IN_TEXT_SECTION 1
2838
2839 #undef DO_GLOBAL_CTORS_BODY
2840 #define DO_GLOBAL_CTORS_BODY                    \
2841 {                                               \
2842   typedef (*pfunc)();                           \
2843   extern pfunc __ctors[];                       \
2844   extern pfunc __ctors_end[];                   \
2845   pfunc *p;                                     \
2846   for (p = __ctors_end; p > __ctors; )          \
2847     {                                           \
2848       (*--p)();                                 \
2849     }                                           \
2850 }
2851
2852 #undef DO_GLOBAL_DTORS_BODY
2853 #define DO_GLOBAL_DTORS_BODY                    \
2854 {                                               \
2855   typedef (*pfunc)();                           \
2856   extern pfunc __dtors[];                       \
2857   extern pfunc __dtors_end[];                   \
2858   pfunc *p;                                     \
2859   for (p = __dtors; p < __dtors_end; p++)       \
2860     {                                           \
2861       (*p)();                                   \
2862     }                                           \
2863 }
2864
2865 #define ASM_OUTPUT_REG_PUSH(file, v) \
2866   fprintf ((file), "\tmov.l\tr%d,@-r15\n", (v));
2867
2868 #define ASM_OUTPUT_REG_POP(file, v) \
2869   fprintf ((file), "\tmov.l\t@r15+,r%d\n", (v));
2870
2871 /* DBX register number for a given compiler register number.  */
2872 /* GDB has FPUL at 23 and FP0 at 25, so we must add one to all FP registers
2873    to match gdb.  */
2874 /* svr4.h undefines this macro, yet we really want to use the same numbers
2875    for coff as for elf, so we go via another macro: SH_DBX_REGISTER_NUMBER.  */
2876 /* expand_builtin_init_dwarf_reg_sizes uses this to test if a
2877    register exists, so we should return -1 for invalid register numbers.  */
2878 #define DBX_REGISTER_NUMBER(REGNO) SH_DBX_REGISTER_NUMBER (REGNO)
2879
2880 /* SHcompact PR_REG used to use the encoding 241, and SHcompact FP registers
2881    used to use the encodings 245..260, but that doesn't make sense:
2882    PR_REG and PR_MEDIA_REG are actually the same register, and likewise
2883    the FP registers stay the same when switching between compact and media
2884    mode.  Hence, we also need to use the same dwarf frame coloumns.
2885    Likewise, we need to support unwind information for SHmedia registers
2886    even in compact code.  */
2887 #define SH_DBX_REGISTER_NUMBER(REGNO) \
2888   (IN_RANGE ((REGNO), \
2889              (unsigned HOST_WIDE_INT) FIRST_GENERAL_REG, \
2890              FIRST_GENERAL_REG + (TARGET_SH5 ? 63U :15U)) \
2891    ? ((unsigned) (REGNO) - FIRST_GENERAL_REG) \
2892   : ((int) (REGNO) >= FIRST_FP_REG \
2893      && ((int) (REGNO) \
2894          <= (FIRST_FP_REG + \
2895              ((TARGET_SH5 && TARGET_FPU_ANY) ? 63 : TARGET_SH2E ? 15 : -1)))) \
2896    ? ((unsigned) (REGNO) - FIRST_FP_REG \
2897       + (TARGET_SH5 ? 77 : 25)) \
2898    : XD_REGISTER_P (REGNO) \
2899    ? ((unsigned) (REGNO) - FIRST_XD_REG + (TARGET_SH5 ? 289 : 87)) \
2900    : TARGET_REGISTER_P (REGNO) \
2901    ? ((unsigned) (REGNO) - FIRST_TARGET_REG + 68) \
2902    : (REGNO) == PR_REG \
2903    ? (TARGET_SH5 ? 18 : 17) \
2904    : (REGNO) == PR_MEDIA_REG \
2905    ? (TARGET_SH5 ? 18 : (unsigned) -1) \
2906    : (REGNO) == T_REG \
2907    ? (TARGET_SH5 ? 242 : 18) \
2908    : (REGNO) == GBR_REG \
2909    ? (TARGET_SH5 ? 238 : 19) \
2910    : (REGNO) == MACH_REG \
2911    ? (TARGET_SH5 ? 239 : 20) \
2912    : (REGNO) == MACL_REG \
2913    ? (TARGET_SH5 ? 240 : 21) \
2914    : (REGNO) == FPUL_REG \
2915    ? (TARGET_SH5 ? 244 : 23) \
2916    : (unsigned) -1)
2917
2918 /* This is how to output a reference to a symbol_ref.  On SH5,
2919    references to non-code symbols must be preceded by `datalabel'.  */
2920 #define ASM_OUTPUT_SYMBOL_REF(FILE,SYM)                 \
2921   do                                                    \
2922     {                                                   \
2923       if (TARGET_SH5 && !SYMBOL_REF_FUNCTION_P (SYM))   \
2924         fputs ("datalabel ", (FILE));                   \
2925       assemble_name ((FILE), XSTR ((SYM), 0));          \
2926     }                                                   \
2927   while (0)
2928
2929 /* This is how to output an assembler line
2930    that says to advance the location counter
2931    to a multiple of 2**LOG bytes.  */
2932
2933 #define ASM_OUTPUT_ALIGN(FILE,LOG)      \
2934   if ((LOG) != 0)                       \
2935     fprintf ((FILE), "\t.align %d\n", (LOG))
2936
2937 /* Globalizing directive for a label.  */
2938 #define GLOBAL_ASM_OP "\t.global\t"
2939
2940 /* #define ASM_OUTPUT_CASE_END(STREAM,NUM,TABLE)            */
2941
2942 /* Output a relative address table.  */
2943
2944 #define ASM_OUTPUT_ADDR_DIFF_ELT(STREAM,BODY,VALUE,REL)                 \
2945   switch (GET_MODE (BODY))                                              \
2946     {                                                                   \
2947     case SImode:                                                        \
2948       if (TARGET_SH5)                                                   \
2949         {                                                               \
2950           asm_fprintf ((STREAM), "\t.long\t%LL%d-datalabel %LL%d\n",    \
2951                        (VALUE), (REL));                                 \
2952           break;                                                        \
2953         }                                                               \
2954       asm_fprintf ((STREAM), "\t.long\t%LL%d-%LL%d\n", (VALUE),(REL));  \
2955       break;                                                            \
2956     case HImode:                                                        \
2957       if (TARGET_SH5)                                                   \
2958         {                                                               \
2959           asm_fprintf ((STREAM), "\t.word\t%LL%d-datalabel %LL%d\n",    \
2960                        (VALUE), (REL));                                 \
2961           break;                                                        \
2962         }                                                               \
2963       asm_fprintf ((STREAM), "\t.word\t%LL%d-%LL%d\n", (VALUE),(REL));  \
2964       break;                                                            \
2965     case QImode:                                                        \
2966       if (TARGET_SH5)                                                   \
2967         {                                                               \
2968           asm_fprintf ((STREAM), "\t.byte\t%LL%d-datalabel %LL%d\n",    \
2969                        (VALUE), (REL));                                 \
2970           break;                                                        \
2971         }                                                               \
2972       asm_fprintf ((STREAM), "\t.byte\t%LL%d-%LL%d\n", (VALUE),(REL));  \
2973       break;                                                            \
2974     default:                                                            \
2975       break;                                                            \
2976     }
2977
2978 /* Output an absolute table element.  */
2979
2980 #define ASM_OUTPUT_ADDR_VEC_ELT(STREAM,VALUE)                           \
2981   if (! optimize || TARGET_BIGTABLE)                                    \
2982     asm_fprintf ((STREAM), "\t.long\t%LL%d\n", (VALUE));                \
2983   else                                                                  \
2984     asm_fprintf ((STREAM), "\t.word\t%LL%d\n", (VALUE));
2985
2986 \f
2987 /* A C statement to be executed just prior to the output of
2988    assembler code for INSN, to modify the extracted operands so
2989    they will be output differently.
2990
2991    Here the argument OPVEC is the vector containing the operands
2992    extracted from INSN, and NOPERANDS is the number of elements of
2993    the vector which contain meaningful data for this insn.
2994    The contents of this vector are what will be used to convert the insn
2995    template into assembler code, so you can change the assembler output
2996    by changing the contents of the vector.  */
2997
2998 #define FINAL_PRESCAN_INSN(INSN, OPVEC, NOPERANDS) \
2999   final_prescan_insn ((INSN), (OPVEC), (NOPERANDS))
3000
3001 /* Print operand X (an rtx) in assembler syntax to file FILE.
3002    CODE is a letter or dot (`z' in `%z0') or 0 if no letter was specified.
3003    For `%' followed by punctuation, CODE is the punctuation and X is null.  */
3004
3005 #define PRINT_OPERAND(STREAM, X, CODE)  print_operand ((STREAM), (X), (CODE))
3006
3007 /* Print a memory address as an operand to reference that memory location.  */
3008
3009 #define PRINT_OPERAND_ADDRESS(STREAM,X)  print_operand_address ((STREAM), (X))
3010
3011 #define PRINT_OPERAND_PUNCT_VALID_P(CHAR) \
3012   ((CHAR) == '.' || (CHAR) == '#' || (CHAR) == '@' || (CHAR) == ','     \
3013    || (CHAR) == '$'|| (CHAR) == '\'')
3014
3015 /* Recognize machine-specific patterns that may appear within
3016    constants.  Used for PIC-specific UNSPECs.  */
3017 #define OUTPUT_ADDR_CONST_EXTRA(STREAM, X, FAIL) \
3018   do                                                                    \
3019     if (GET_CODE (X) == UNSPEC && XVECLEN ((X), 0) == 1)        \
3020       {                                                                 \
3021         switch (XINT ((X), 1))                                          \
3022           {                                                             \
3023           case UNSPEC_DATALABEL:                                        \
3024             fputs ("datalabel ", (STREAM));                             \
3025             output_addr_const ((STREAM), XVECEXP ((X), 0, 0));          \
3026             break;                                                      \
3027           case UNSPEC_PIC:                                              \
3028             /* GLOBAL_OFFSET_TABLE or local symbols, no suffix.  */     \
3029             output_addr_const ((STREAM), XVECEXP ((X), 0, 0));          \
3030             break;                                                      \
3031           case UNSPEC_GOT:                                              \
3032             output_addr_const ((STREAM), XVECEXP ((X), 0, 0));          \
3033             fputs ("@GOT", (STREAM));                                   \
3034             break;                                                      \
3035           case UNSPEC_GOTOFF:                                           \
3036             output_addr_const ((STREAM), XVECEXP ((X), 0, 0));          \
3037             fputs ("@GOTOFF", (STREAM));                                \
3038             break;                                                      \
3039           case UNSPEC_PLT:                                              \
3040             output_addr_const ((STREAM), XVECEXP ((X), 0, 0));          \
3041             fputs ("@PLT", (STREAM));                                   \
3042             break;                                                      \
3043           case UNSPEC_GOTPLT:                                           \
3044             output_addr_const ((STREAM), XVECEXP ((X), 0, 0));          \
3045             fputs ("@GOTPLT", (STREAM));                                \
3046             break;                                                      \
3047           case UNSPEC_DTPOFF:                                           \
3048             output_addr_const ((STREAM), XVECEXP ((X), 0, 0));          \
3049             fputs ("@DTPOFF", (STREAM));                                \
3050             break;                                                      \
3051           case UNSPEC_GOTTPOFF:                                         \
3052             output_addr_const ((STREAM), XVECEXP ((X), 0, 0));          \
3053             fputs ("@GOTTPOFF", (STREAM));                              \
3054             break;                                                      \
3055           case UNSPEC_TPOFF:                                            \
3056             output_addr_const ((STREAM), XVECEXP ((X), 0, 0));          \
3057             fputs ("@TPOFF", (STREAM));                                 \
3058             break;                                                      \
3059           case UNSPEC_CALLER:                                           \
3060             {                                                           \
3061               char name[32];                                            \
3062               /* LPCS stands for Label for PIC Call Site.  */           \
3063               ASM_GENERATE_INTERNAL_LABEL                               \
3064                 (name, "LPCS", INTVAL (XVECEXP ((X), 0, 0)));           \
3065               assemble_name ((STREAM), name);                           \
3066             }                                                           \
3067             break;                                                      \
3068           default:                                                      \
3069             goto FAIL;                                                  \
3070           }                                                             \
3071         break;                                                          \
3072       }                                                                 \
3073     else                                                                \
3074       goto FAIL;                                                        \
3075   while (0)
3076
3077 \f
3078 extern struct rtx_def *sh_compare_op0;
3079 extern struct rtx_def *sh_compare_op1;
3080
3081 /* Which processor to schedule for.  The elements of the enumeration must
3082    match exactly the cpu attribute in the sh.md file.  */
3083
3084 enum processor_type {
3085   PROCESSOR_SH1,
3086   PROCESSOR_SH2,
3087   PROCESSOR_SH2E,
3088   PROCESSOR_SH3,
3089   PROCESSOR_SH3E,
3090   PROCESSOR_SH4,
3091   PROCESSOR_SH5
3092 };
3093
3094 #define sh_cpu_attr ((enum attr_cpu)sh_cpu)
3095 extern enum processor_type sh_cpu;
3096
3097 extern int optimize; /* needed for gen_casesi.  */
3098
3099 enum mdep_reorg_phase_e
3100 {
3101   SH_BEFORE_MDEP_REORG,
3102   SH_INSERT_USES_LABELS,
3103   SH_SHORTEN_BRANCHES0,
3104   SH_FIXUP_PCLOAD,
3105   SH_SHORTEN_BRANCHES1,
3106   SH_AFTER_MDEP_REORG
3107 };
3108
3109 extern enum mdep_reorg_phase_e mdep_reorg_phase;
3110
3111 /* Generate calls to memcpy, memcmp and memset.  */
3112
3113 #define TARGET_MEM_FUNCTIONS
3114
3115 /* Handle Renesas compiler's pragmas.  */
3116 #define REGISTER_TARGET_PRAGMAS() do {                                  \
3117   c_register_pragma (0, "interrupt", sh_pr_interrupt);                  \
3118   c_register_pragma (0, "trapa", sh_pr_trapa);                          \
3119   c_register_pragma (0, "nosave_low_regs", sh_pr_nosave_low_regs);      \
3120 } while (0)
3121
3122 /* Set when processing a function with pragma interrupt turned on.  */
3123
3124 extern int pragma_interrupt;
3125
3126 /* Set when processing a function with interrupt attribute.  */
3127
3128 extern int current_function_interrupt;
3129
3130 /* Set to an RTX containing the address of the stack to switch to
3131    for interrupt functions.  */
3132 extern struct rtx_def *sp_switch;
3133
3134 extern int rtx_equal_function_value_matters;
3135
3136 \f
3137 /* Instructions with unfilled delay slots take up an
3138    extra two bytes for the nop in the delay slot.
3139    sh-dsp parallel processing insns are four bytes long.  */
3140
3141 #define ADJUST_INSN_LENGTH(X, LENGTH)                           \
3142   (LENGTH) += sh_insn_length_adjustment (X);
3143 \f
3144 /* Define the codes that are matched by predicates in sh.c.  */
3145 #define PREDICATE_CODES \
3146   {"and_operand", {SUBREG, REG, CONST_INT}},                            \
3147   {"any_register_operand", {SUBREG, REG}},                              \
3148   {"arith_operand", {SUBREG, REG, CONST_INT}},                          \
3149   {"arith_reg_dest", {SUBREG, REG}},                                    \
3150   {"arith_reg_operand", {SUBREG, REG}},                                 \
3151   {"arith_reg_or_0_operand", {SUBREG, REG, CONST_INT, CONST_VECTOR}},   \
3152   {"binary_float_operator", {PLUS, MINUS, MULT, DIV}},                  \
3153   {"binary_logical_operator", {AND, IOR, XOR}},                         \
3154   {"commutative_float_operator", {PLUS, MULT}},                         \
3155   {"equality_comparison_operator", {EQ,NE}},                            \
3156   {"extend_reg_operand", {SUBREG, REG, TRUNCATE}},                      \
3157   {"extend_reg_or_0_operand", {SUBREG, REG, TRUNCATE, CONST_INT}},      \
3158   {"fp_arith_reg_operand", {SUBREG, REG}},                              \
3159   {"fpscr_operand", {REG}},                                             \
3160   {"fpul_operand", {REG}},                                              \
3161   {"general_extend_operand", {SUBREG, REG, MEM, TRUNCATE}},             \
3162   {"general_movsrc_operand", {SUBREG, REG, CONST_INT, CONST_DOUBLE, MEM}}, \
3163   {"general_movdst_operand", {SUBREG, REG, MEM}},                       \
3164   {"greater_comparison_operator", {GT,GE,GTU,GEU}},                     \
3165   {"int_gpr_dest", {SUBREG, REG}},                                      \
3166   {"inqhi_operand", {TRUNCATE}},                                        \
3167   {"less_comparison_operator", {LT,LE,LTU,LEU}},                        \
3168   {"logical_operand", {SUBREG, REG, CONST_INT}},                        \
3169   {"mextr_bit_offset", {CONST_INT}},                                    \
3170   {"noncommutative_float_operator", {MINUS, DIV}},                      \
3171   {"shmedia_6bit_operand", {SUBREG, REG, CONST_INT}},                   \
3172   {"sh_register_operand", {REG, SUBREG, CONST_INT}},                    \
3173   {"target_reg_operand", {SUBREG, REG}},                                \
3174   {"target_operand", {SUBREG, REG, LABEL_REF, SYMBOL_REF, CONST, UNSPEC}},\
3175   {"trunc_hi_operand", {SUBREG, REG, TRUNCATE}},                        \
3176   {"register_operand", {SUBREG, REG}},                                  \
3177   {"sh_const_vec", {CONST_VECTOR}},                                     \
3178   {"sh_1el_vec", {CONST_VECTOR, PARALLEL}},                             \
3179   {"sh_rep_vec", {CONST_VECTOR, PARALLEL}},                             \
3180   {"symbol_ref_operand", {SYMBOL_REF}},                                 \
3181   {"unary_float_operator", {ABS, NEG, SQRT}},                           \
3182
3183 #define SPECIAL_MODE_PREDICATES \
3184   "any_register_operand", \
3185   "int_gpr_dest", \
3186   "trunc_hi_operand", \
3187   /* This line intentionally left blank.  */
3188
3189 #define any_register_operand register_operand
3190
3191 /* Define this macro if it is advisable to hold scalars in registers
3192    in a wider mode than that declared by the program.  In such cases,
3193    the value is constrained to be within the bounds of the declared
3194    type, but kept valid in the wider mode.  The signedness of the
3195    extension may differ from that of the type.
3196
3197    Leaving the unsignedp unchanged gives better code than always setting it
3198    to 0.  This is despite the fact that we have only signed char and short
3199    load instructions.  */
3200 #define PROMOTE_MODE(MODE, UNSIGNEDP, TYPE) \
3201   if (GET_MODE_CLASS (MODE) == MODE_INT                 \
3202       && GET_MODE_SIZE (MODE) < UNITS_PER_WORD)         \
3203     (UNSIGNEDP) = ((MODE) == SImode ? 0 : (UNSIGNEDP)), \
3204     (MODE) = (TARGET_SH1 ? SImode : DImode);
3205
3206 /* Defining PROMOTE_FUNCTION_ARGS eliminates some unnecessary zero/sign
3207    extensions applied to char/short functions arguments.  Defining
3208    PROMOTE_FUNCTION_RETURN does the same for function returns.  */
3209
3210 #define PROMOTE_FUNCTION_ARGS
3211 #define PROMOTE_FUNCTION_RETURN
3212
3213 #define MAX_FIXED_MODE_SIZE (TARGET_SH5 ? 128 : 64)
3214
3215 /* ??? Define ACCUMULATE_OUTGOING_ARGS?  This is more efficient than pushing
3216    and popping arguments.  However, we do have push/pop instructions, and
3217    rather limited offsets (4 bits) in load/store instructions, so it isn't
3218    clear if this would give better code.  If implemented, should check for
3219    compatibility problems.  */
3220
3221 #define SH_DYNAMIC_SHIFT_COST \
3222   (TARGET_HARD_SH4 ? 1 : TARGET_SH3 ? (TARGET_SMALLCODE ? 1 : 2) : 20)
3223
3224
3225 #define NUM_MODES_FOR_MODE_SWITCHING { FP_MODE_NONE }
3226
3227 #define OPTIMIZE_MODE_SWITCHING(ENTITY) TARGET_SH4
3228
3229 #define ACTUAL_NORMAL_MODE(ENTITY) \
3230   (TARGET_FPU_SINGLE ? FP_MODE_SINGLE : FP_MODE_DOUBLE)
3231
3232 #define NORMAL_MODE(ENTITY) \
3233   (sh_cfun_interrupt_handler_p () \
3234    ? (TARGET_FMOVD ? FP_MODE_DOUBLE : FP_MODE_NONE) \
3235    : ACTUAL_NORMAL_MODE (ENTITY))
3236
3237 #define MODE_ENTRY(ENTITY) NORMAL_MODE (ENTITY)
3238
3239 #define MODE_EXIT(ENTITY) \
3240   (sh_cfun_attr_renesas_p () ? FP_MODE_NONE : NORMAL_MODE (ENTITY))
3241
3242 #define EPILOGUE_USES(REGNO)       ((TARGET_SH2E || TARGET_SH4)         \
3243                                     && (REGNO) == FPSCR_REG)
3244
3245 #define MODE_NEEDED(ENTITY, INSN)                                       \
3246   (recog_memoized (INSN) >= 0                                           \
3247    ? get_attr_fp_mode (INSN)                                            \
3248    : FP_MODE_NONE)
3249
3250 #define MODE_AFTER(MODE, INSN)                  \
3251      (recog_memoized (INSN) >= 0                \
3252       && get_attr_fp_set (INSN) != FP_SET_NONE  \
3253       ? get_attr_fp_set (INSN)                  \
3254       : (MODE))
3255
3256 #define MODE_PRIORITY_TO_MODE(ENTITY, N) \
3257   ((TARGET_FPU_SINGLE != 0) ^ (N) ? FP_MODE_SINGLE : FP_MODE_DOUBLE)
3258
3259 #define EMIT_MODE_SET(ENTITY, MODE, HARD_REGS_LIVE) \
3260   fpscr_set_from_mem ((MODE), (HARD_REGS_LIVE))
3261
3262 #define MD_CAN_REDIRECT_BRANCH(INSN, SEQ) \
3263   sh_can_redirect_branch ((INSN), (SEQ))
3264
3265 #define DWARF_FRAME_RETURN_COLUMN \
3266   (TARGET_SH5 ? DWARF_FRAME_REGNUM (PR_MEDIA_REG) : DWARF_FRAME_REGNUM (PR_REG))
3267
3268 #define EH_RETURN_DATA_REGNO(N) \
3269   ((N) < 4 ? (N) + (TARGET_SH5 ? 2U : 4U) : INVALID_REGNUM)
3270
3271 #define EH_RETURN_STACKADJ_REGNO STATIC_CHAIN_REGNUM
3272 #define EH_RETURN_STACKADJ_RTX  gen_rtx_REG (Pmode, EH_RETURN_STACKADJ_REGNO)
3273
3274 /* We have to distinguish between code and data, so that we apply
3275    datalabel where and only where appropriate.  Use textrel for code.  */
3276 #define ASM_PREFERRED_EH_DATA_FORMAT(CODE, GLOBAL) \
3277  ((flag_pic && (GLOBAL) ? DW_EH_PE_indirect : 0) \
3278   | ((CODE) ? DW_EH_PE_textrel : flag_pic ? DW_EH_PE_pcrel : DW_EH_PE_absptr))
3279
3280 /* Handle special EH pointer encodings.  Absolute, pc-relative, and
3281    indirect are handled automatically.  */
3282 #define ASM_MAYBE_OUTPUT_ENCODED_ADDR_RTX(FILE, ENCODING, SIZE, ADDR, DONE) \
3283   do { \
3284     if (((ENCODING) & 0x70) == DW_EH_PE_textrel) \
3285       { \
3286         encoding &= ~DW_EH_PE_textrel; \
3287         encoding |= flag_pic ? DW_EH_PE_pcrel : DW_EH_PE_absptr; \
3288         if (GET_CODE (ADDR) != SYMBOL_REF) \
3289           abort (); \
3290         SYMBOL_REF_FLAGS (ADDR) |= SYMBOL_FLAG_FUNCTION; \
3291         if (0) goto DONE; \
3292       } \
3293   } while (0)
3294
3295 #if (defined CRT_BEGIN || defined CRT_END) && ! __SHMEDIA__
3296 /* SH constant pool breaks the devices in crtstuff.c to control section
3297    in where code resides.  We have to write it as asm code.  */
3298 #define CRT_CALL_STATIC_FUNCTION(SECTION_OP, FUNC) \
3299    asm (SECTION_OP "\n\
3300         mov.l   1f,r1\n\
3301         mova    2f,r0\n\
3302         braf    r1\n\
3303         lds     r0,pr\n\
3304 0:      .p2align 2\n\
3305 1:      .long   " USER_LABEL_PREFIX #FUNC " - 0b\n\
3306 2:\n" TEXT_SECTION_ASM_OP);
3307 #endif /* (defined CRT_BEGIN || defined CRT_END) && ! __SHMEDIA__ */
3308
3309 #define ALLOCATE_INITIAL_VALUE(hard_reg) \
3310   (REGNO (hard_reg) == (TARGET_SHMEDIA ? PR_MEDIA_REG : PR_REG) \
3311    ? (current_function_is_leaf \
3312       && ! sh_pr_n_sets () \
3313       && ! (TARGET_SHCOMPACT \
3314             && ((current_function_args_info.call_cookie \
3315                  & ~ CALL_COOKIE_RET_TRAMP (1)) \
3316                 || current_function_has_nonlocal_label)) \
3317       ? (hard_reg) \
3318       : gen_rtx_MEM (Pmode, TARGET_SH5 \
3319                             ? (plus_constant (arg_pointer_rtx, \
3320                                               TARGET_SHMEDIA64 ? -8 : -4)) \
3321                             : frame_pointer_rtx)) \
3322    : NULL_RTX)
3323
3324 #endif /* ! GCC_SH_H */