OSDN Git Service

* config/rs6000/rs6000.c (invalid_e500_subreg,
[pf3gnuchains/gcc-fork.git] / gcc / config / rs6000 / rs6000.h
1 /* Definitions of target machine for GNU compiler, for IBM RS/6000.
2    Copyright (C) 1992, 1993, 1994, 1995, 1996, 1997, 1998, 1999,
3    2000, 2001, 2002, 2003, 2004, 2005, 2006, 2007
4    Free Software Foundation, Inc.
5    Contributed by Richard Kenner (kenner@vlsi1.ultra.nyu.edu)
6
7    This file is part of GCC.
8
9    GCC is free software; you can redistribute it and/or modify it
10    under the terms of the GNU General Public License as published
11    by the Free Software Foundation; either version 3, or (at your
12    option) any later version.
13
14    GCC is distributed in the hope that it will be useful, but WITHOUT
15    ANY WARRANTY; without even the implied warranty of MERCHANTABILITY
16    or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public
17    License for more details.
18
19    You should have received a copy of the GNU General Public License
20    along with GCC; see the file COPYING3.  If not see
21    <http://www.gnu.org/licenses/>.  */
22
23 /* Note that some other tm.h files include this one and then override
24    many of the definitions.  */
25
26 /* Definitions for the object file format.  These are set at
27    compile-time.  */
28
29 #define OBJECT_XCOFF 1
30 #define OBJECT_ELF 2
31 #define OBJECT_PEF 3
32 #define OBJECT_MACHO 4
33
34 #define TARGET_ELF (TARGET_OBJECT_FORMAT == OBJECT_ELF)
35 #define TARGET_XCOFF (TARGET_OBJECT_FORMAT == OBJECT_XCOFF)
36 #define TARGET_MACOS (TARGET_OBJECT_FORMAT == OBJECT_PEF)
37 #define TARGET_MACHO (TARGET_OBJECT_FORMAT == OBJECT_MACHO)
38
39 #ifndef TARGET_AIX
40 #define TARGET_AIX 0
41 #endif
42
43 /* Control whether function entry points use a "dot" symbol when
44    ABI_AIX.  */
45 #define DOT_SYMBOLS 1
46
47 /* Default string to use for cpu if not specified.  */
48 #ifndef TARGET_CPU_DEFAULT
49 #define TARGET_CPU_DEFAULT ((char *)0)
50 #endif
51
52 /* If configured for PPC405, support PPC405CR Erratum77.  */
53 #ifdef CONFIG_PPC405CR
54 #define PPC405_ERRATUM77 (rs6000_cpu == PROCESSOR_PPC405)
55 #else
56 #define PPC405_ERRATUM77 0
57 #endif
58
59 #ifndef TARGET_PAIRED_FLOAT
60 #define TARGET_PAIRED_FLOAT 0
61 #endif
62
63 /* Common ASM definitions used by ASM_SPEC among the various targets
64    for handling -mcpu=xxx switches.  */
65 #define ASM_CPU_SPEC \
66 "%{!mcpu*: \
67   %{mpower: %{!mpower2: -mpwr}} \
68   %{mpower2: -mpwrx} \
69   %{mpowerpc64*: -mppc64} \
70   %{!mpowerpc64*: %{mpowerpc*: -mppc}} \
71   %{mno-power: %{!mpowerpc*: -mcom}} \
72   %{!mno-power: %{!mpower*: %(asm_default)}}} \
73 %{mcpu=common: -mcom} \
74 %{mcpu=cell: -mcell} \
75 %{mcpu=power: -mpwr} \
76 %{mcpu=power2: -mpwrx} \
77 %{mcpu=power3: -mppc64} \
78 %{mcpu=power4: -mpower4} \
79 %{mcpu=power5: -mpower4} \
80 %{mcpu=power5+: -mpower4} \
81 %{mcpu=power6: -mpower4 -maltivec} \
82 %{mcpu=power6x: -mpower4 -maltivec} \
83 %{mcpu=powerpc: -mppc} \
84 %{mcpu=rios: -mpwr} \
85 %{mcpu=rios1: -mpwr} \
86 %{mcpu=rios2: -mpwrx} \
87 %{mcpu=rsc: -mpwr} \
88 %{mcpu=rsc1: -mpwr} \
89 %{mcpu=rs64a: -mppc64} \
90 %{mcpu=401: -mppc} \
91 %{mcpu=403: -m403} \
92 %{mcpu=405: -m405} \
93 %{mcpu=405fp: -m405} \
94 %{mcpu=440: -m440} \
95 %{mcpu=440fp: -m440} \
96 %{mcpu=505: -mppc} \
97 %{mcpu=601: -m601} \
98 %{mcpu=602: -mppc} \
99 %{mcpu=603: -mppc} \
100 %{mcpu=603e: -mppc} \
101 %{mcpu=ec603e: -mppc} \
102 %{mcpu=604: -mppc} \
103 %{mcpu=604e: -mppc} \
104 %{mcpu=620: -mppc64} \
105 %{mcpu=630: -mppc64} \
106 %{mcpu=740: -mppc} \
107 %{mcpu=750: -mppc} \
108 %{mcpu=G3: -mppc} \
109 %{mcpu=7400: -mppc -maltivec} \
110 %{mcpu=7450: -mppc -maltivec} \
111 %{mcpu=G4: -mppc -maltivec} \
112 %{mcpu=801: -mppc} \
113 %{mcpu=821: -mppc} \
114 %{mcpu=823: -mppc} \
115 %{mcpu=860: -mppc} \
116 %{mcpu=970: -mpower4 -maltivec} \
117 %{mcpu=G5: -mpower4 -maltivec} \
118 %{mcpu=8540: -me500} \
119 %{maltivec: -maltivec} \
120 -many"
121
122 #define CPP_DEFAULT_SPEC ""
123
124 #define ASM_DEFAULT_SPEC ""
125
126 /* This macro defines names of additional specifications to put in the specs
127    that can be used in various specifications like CC1_SPEC.  Its definition
128    is an initializer with a subgrouping for each command option.
129
130    Each subgrouping contains a string constant, that defines the
131    specification name, and a string constant that used by the GCC driver
132    program.
133
134    Do not define this macro if it does not need to do anything.  */
135
136 #define SUBTARGET_EXTRA_SPECS
137
138 #define EXTRA_SPECS                                                     \
139   { "cpp_default",              CPP_DEFAULT_SPEC },                     \
140   { "asm_cpu",                  ASM_CPU_SPEC },                         \
141   { "asm_default",              ASM_DEFAULT_SPEC },                     \
142   { "cc1_cpu",                  CC1_CPU_SPEC },                         \
143   SUBTARGET_EXTRA_SPECS
144
145 /* -mcpu=native handling only makes sense with compiler running on
146    an PowerPC chip.  If changing this condition, also change
147    the condition in driver-rs6000.c.  */
148 #if defined(__powerpc__) || defined(__POWERPC__) || defined(_AIX)
149 /* In driver-rs6000.c.  */
150 extern const char *host_detect_local_cpu (int argc, const char **argv);
151 #define EXTRA_SPEC_FUNCTIONS \
152   { "local_cpu_detect", host_detect_local_cpu },
153 #define HAVE_LOCAL_CPU_DETECT
154 #endif
155
156 #ifndef CC1_CPU_SPEC
157 #ifdef HAVE_LOCAL_CPU_DETECT
158 #define CC1_CPU_SPEC \
159 "%{mcpu=native:%<mcpu=native %:local_cpu_detect(cpu)} \
160  %{mtune=native:%<mtune=native %:local_cpu_detect(tune)}"
161 #else
162 #define CC1_CPU_SPEC ""
163 #endif
164 #endif
165
166 /* Architecture type.  */
167
168 /* Define TARGET_MFCRF if the target assembler does not support the
169    optional field operand for mfcr.  */
170
171 #ifndef HAVE_AS_MFCRF
172 #undef  TARGET_MFCRF
173 #define TARGET_MFCRF 0
174 #endif
175
176 /* Define TARGET_POPCNTB if the target assembler does not support the
177    popcount byte instruction.  */
178
179 #ifndef HAVE_AS_POPCNTB
180 #undef  TARGET_POPCNTB
181 #define TARGET_POPCNTB 0
182 #endif
183
184 /* Define TARGET_FPRND if the target assembler does not support the
185    fp rounding instructions.  */
186
187 #ifndef HAVE_AS_FPRND
188 #undef  TARGET_FPRND
189 #define TARGET_FPRND 0
190 #endif
191
192 /* Define TARGET_CMPB if the target assembler does not support the
193    cmpb instruction.  */
194
195 #ifndef HAVE_AS_CMPB
196 #undef  TARGET_CMPB
197 #define TARGET_CMPB 0
198 #endif
199
200 /* Define TARGET_MFPGPR if the target assembler does not support the
201    mffpr and mftgpr instructions. */
202
203 #ifndef HAVE_AS_MFPGPR
204 #undef  TARGET_MFPGPR
205 #define TARGET_MFPGPR 0
206 #endif
207
208 /* Define TARGET_DFP if the target assembler does not support decimal
209    floating point instructions.  */
210 #ifndef HAVE_AS_DFP
211 #undef  TARGET_DFP
212 #define TARGET_DFP 0
213 #endif
214
215 #ifndef TARGET_SECURE_PLT
216 #define TARGET_SECURE_PLT 0
217 #endif
218
219 #define TARGET_32BIT            (! TARGET_64BIT)
220
221 #ifndef HAVE_AS_TLS
222 #define HAVE_AS_TLS 0
223 #endif
224
225 /* Return 1 for a symbol ref for a thread-local storage symbol.  */
226 #define RS6000_SYMBOL_REF_TLS_P(RTX) \
227   (GET_CODE (RTX) == SYMBOL_REF && SYMBOL_REF_TLS_MODEL (RTX) != 0)
228
229 #ifdef IN_LIBGCC2
230 /* For libgcc2 we make sure this is a compile time constant */
231 #if defined (__64BIT__) || defined (__powerpc64__) || defined (__ppc64__)
232 #undef TARGET_POWERPC64
233 #define TARGET_POWERPC64        1
234 #else
235 #undef TARGET_POWERPC64
236 #define TARGET_POWERPC64        0
237 #endif
238 #else
239     /* The option machinery will define this.  */
240 #endif
241
242 #define TARGET_DEFAULT (MASK_POWER | MASK_MULTIPLE | MASK_STRING)
243
244 /* Processor type.  Order must match cpu attribute in MD file.  */
245 enum processor_type
246  {
247    PROCESSOR_RIOS1,
248    PROCESSOR_RIOS2,
249    PROCESSOR_RS64A,
250    PROCESSOR_MPCCORE,
251    PROCESSOR_PPC403,
252    PROCESSOR_PPC405,
253    PROCESSOR_PPC440,
254    PROCESSOR_PPC601,
255    PROCESSOR_PPC603,
256    PROCESSOR_PPC604,
257    PROCESSOR_PPC604e,
258    PROCESSOR_PPC620,
259    PROCESSOR_PPC630,
260    PROCESSOR_PPC750,
261    PROCESSOR_PPC7400,
262    PROCESSOR_PPC7450,
263    PROCESSOR_PPC8540,
264    PROCESSOR_POWER4,
265    PROCESSOR_POWER5,
266    PROCESSOR_POWER6,
267    PROCESSOR_CELL
268 };
269
270 extern enum processor_type rs6000_cpu;
271
272 /* Recast the processor type to the cpu attribute.  */
273 #define rs6000_cpu_attr ((enum attr_cpu)rs6000_cpu)
274
275 /* Define generic processor types based upon current deployment.  */
276 #define PROCESSOR_COMMON    PROCESSOR_PPC601
277 #define PROCESSOR_POWER     PROCESSOR_RIOS1
278 #define PROCESSOR_POWERPC   PROCESSOR_PPC604
279 #define PROCESSOR_POWERPC64 PROCESSOR_RS64A
280
281 /* Define the default processor.  This is overridden by other tm.h files.  */
282 #define PROCESSOR_DEFAULT   PROCESSOR_RIOS1
283 #define PROCESSOR_DEFAULT64 PROCESSOR_RS64A
284
285 /* Specify the dialect of assembler to use.  New mnemonics is dialect one
286    and the old mnemonics are dialect zero.  */
287 #define ASSEMBLER_DIALECT (TARGET_NEW_MNEMONICS ? 1 : 0)
288
289 /* Types of costly dependences.  */
290 enum rs6000_dependence_cost
291  {
292    max_dep_latency = 1000,
293    no_dep_costly,
294    all_deps_costly,
295    true_store_to_load_dep_costly,
296    store_to_load_dep_costly
297  };
298
299 /* Types of nop insertion schemes in sched target hook sched_finish.  */
300 enum rs6000_nop_insertion
301   {
302     sched_finish_regroup_exact = 1000,
303     sched_finish_pad_groups,
304     sched_finish_none
305   };
306
307 /* Dispatch group termination caused by an insn.  */
308 enum group_termination
309   {
310     current_group,
311     previous_group
312   };
313
314 /* Support for a compile-time default CPU, et cetera.  The rules are:
315    --with-cpu is ignored if -mcpu is specified.
316    --with-tune is ignored if -mtune is specified.
317    --with-float is ignored if -mhard-float or -msoft-float are
318     specified.  */
319 #define OPTION_DEFAULT_SPECS \
320   {"cpu", "%{!mcpu=*:-mcpu=%(VALUE)}" }, \
321   {"tune", "%{!mtune=*:-mtune=%(VALUE)}" }, \
322   {"float", "%{!msoft-float:%{!mhard-float:-m%(VALUE)-float}}" }
323
324 /* rs6000_select[0] is reserved for the default cpu defined via --with-cpu */
325 struct rs6000_cpu_select
326 {
327   const char *string;
328   const char *name;
329   int set_tune_p;
330   int set_arch_p;
331 };
332
333 extern struct rs6000_cpu_select rs6000_select[];
334
335 /* Debug support */
336 extern const char *rs6000_debug_name;   /* Name for -mdebug-xxxx option */
337 extern int rs6000_debug_stack;          /* debug stack applications */
338 extern int rs6000_debug_arg;            /* debug argument handling */
339
340 #define TARGET_DEBUG_STACK      rs6000_debug_stack
341 #define TARGET_DEBUG_ARG        rs6000_debug_arg
342
343 extern const char *rs6000_traceback_name; /* Type of traceback table.  */
344
345 /* These are separate from target_flags because we've run out of bits
346    there.  */
347 extern int rs6000_long_double_type_size;
348 extern int rs6000_ieeequad;
349 extern int rs6000_altivec_abi;
350 extern int rs6000_spe_abi;
351 extern int rs6000_float_gprs;
352 extern int rs6000_alignment_flags;
353 extern const char *rs6000_sched_insert_nops_str;
354 extern enum rs6000_nop_insertion rs6000_sched_insert_nops;
355
356 /* Alignment options for fields in structures for sub-targets following
357    AIX-like ABI.
358    ALIGN_POWER word-aligns FP doubles (default AIX ABI).
359    ALIGN_NATURAL doubleword-aligns FP doubles (align to object size).
360
361    Override the macro definitions when compiling libobjc to avoid undefined
362    reference to rs6000_alignment_flags due to library's use of GCC alignment
363    macros which use the macros below.  */
364
365 #ifndef IN_TARGET_LIBS
366 #define MASK_ALIGN_POWER   0x00000000
367 #define MASK_ALIGN_NATURAL 0x00000001
368 #define TARGET_ALIGN_NATURAL (rs6000_alignment_flags & MASK_ALIGN_NATURAL)
369 #else
370 #define TARGET_ALIGN_NATURAL 0
371 #endif
372
373 #define TARGET_LONG_DOUBLE_128 (rs6000_long_double_type_size == 128)
374 #define TARGET_IEEEQUAD rs6000_ieeequad
375 #define TARGET_ALTIVEC_ABI rs6000_altivec_abi
376
377 #define TARGET_SPE_ABI 0
378 #define TARGET_SPE 0
379 #define TARGET_E500 0
380 #define TARGET_ISEL 0
381 #define TARGET_FPRS 1
382 #define TARGET_E500_SINGLE 0
383 #define TARGET_E500_DOUBLE 0
384 #define CHECK_E500_OPTIONS do { } while (0)
385
386 /* E500 processors only support plain "sync", not lwsync.  */
387 #define TARGET_NO_LWSYNC TARGET_E500
388
389 /* Sometimes certain combinations of command options do not make sense
390    on a particular target machine.  You can define a macro
391    `OVERRIDE_OPTIONS' to take account of this.  This macro, if
392    defined, is executed once just after all the command options have
393    been parsed.
394
395    Do not use this macro to turn on various extra optimizations for
396    `-O'.  That is what `OPTIMIZATION_OPTIONS' is for.
397
398    On the RS/6000 this is used to define the target cpu type.  */
399
400 #define OVERRIDE_OPTIONS rs6000_override_options (TARGET_CPU_DEFAULT)
401
402 /* Define this to change the optimizations performed by default.  */
403 #define OPTIMIZATION_OPTIONS(LEVEL,SIZE) optimization_options(LEVEL,SIZE)
404
405 /* Show we can debug even without a frame pointer.  */
406 #define CAN_DEBUG_WITHOUT_FP
407
408 /* Target pragma.  */
409 #define REGISTER_TARGET_PRAGMAS() do {                          \
410   c_register_pragma (0, "longcall", rs6000_pragma_longcall);    \
411   targetm.resolve_overloaded_builtin = altivec_resolve_overloaded_builtin; \
412 } while (0)
413
414 /* Target #defines.  */
415 #define TARGET_CPU_CPP_BUILTINS() \
416   rs6000_cpu_cpp_builtins (pfile)
417
418 /* This is used by rs6000_cpu_cpp_builtins to indicate the byte order
419    we're compiling for.  Some configurations may need to override it.  */
420 #define RS6000_CPU_CPP_ENDIAN_BUILTINS()        \
421   do                                            \
422     {                                           \
423       if (BYTES_BIG_ENDIAN)                     \
424         {                                       \
425           builtin_define ("__BIG_ENDIAN__");    \
426           builtin_define ("_BIG_ENDIAN");       \
427           builtin_assert ("machine=bigendian"); \
428         }                                       \
429       else                                      \
430         {                                       \
431           builtin_define ("__LITTLE_ENDIAN__"); \
432           builtin_define ("_LITTLE_ENDIAN");    \
433           builtin_assert ("machine=littleendian"); \
434         }                                       \
435     }                                           \
436   while (0)
437 \f
438 /* Target machine storage layout.  */
439
440 /* Define this macro if it is advisable to hold scalars in registers
441    in a wider mode than that declared by the program.  In such cases,
442    the value is constrained to be within the bounds of the declared
443    type, but kept valid in the wider mode.  The signedness of the
444    extension may differ from that of the type.  */
445
446 #define PROMOTE_MODE(MODE,UNSIGNEDP,TYPE)       \
447   if (GET_MODE_CLASS (MODE) == MODE_INT         \
448       && GET_MODE_SIZE (MODE) < UNITS_PER_WORD) \
449     (MODE) = TARGET_32BIT ? SImode : DImode;
450
451 /* Define this if most significant bit is lowest numbered
452    in instructions that operate on numbered bit-fields.  */
453 /* That is true on RS/6000.  */
454 #define BITS_BIG_ENDIAN 1
455
456 /* Define this if most significant byte of a word is the lowest numbered.  */
457 /* That is true on RS/6000.  */
458 #define BYTES_BIG_ENDIAN 1
459
460 /* Define this if most significant word of a multiword number is lowest
461    numbered.
462
463    For RS/6000 we can decide arbitrarily since there are no machine
464    instructions for them.  Might as well be consistent with bits and bytes.  */
465 #define WORDS_BIG_ENDIAN 1
466
467 #define MAX_BITS_PER_WORD 64
468
469 /* Width of a word, in units (bytes).  */
470 #define UNITS_PER_WORD (! TARGET_POWERPC64 ? 4 : 8)
471 #ifdef IN_LIBGCC2
472 #define MIN_UNITS_PER_WORD UNITS_PER_WORD
473 #else
474 #define MIN_UNITS_PER_WORD 4
475 #endif
476 #define UNITS_PER_FP_WORD 8
477 #define UNITS_PER_ALTIVEC_WORD 16
478 #define UNITS_PER_SPE_WORD 8
479 #define UNITS_PER_PAIRED_WORD 8
480
481 /* Type used for ptrdiff_t, as a string used in a declaration.  */
482 #define PTRDIFF_TYPE "int"
483
484 /* Type used for size_t, as a string used in a declaration.  */
485 #define SIZE_TYPE "long unsigned int"
486
487 /* Type used for wchar_t, as a string used in a declaration.  */
488 #define WCHAR_TYPE "short unsigned int"
489
490 /* Width of wchar_t in bits.  */
491 #define WCHAR_TYPE_SIZE 16
492
493 /* A C expression for the size in bits of the type `short' on the
494    target machine.  If you don't define this, the default is half a
495    word.  (If this would be less than one storage unit, it is
496    rounded up to one unit.)  */
497 #define SHORT_TYPE_SIZE 16
498
499 /* A C expression for the size in bits of the type `int' on the
500    target machine.  If you don't define this, the default is one
501    word.  */
502 #define INT_TYPE_SIZE 32
503
504 /* A C expression for the size in bits of the type `long' on the
505    target machine.  If you don't define this, the default is one
506    word.  */
507 #define LONG_TYPE_SIZE (TARGET_32BIT ? 32 : 64)
508
509 /* A C expression for the size in bits of the type `long long' on the
510    target machine.  If you don't define this, the default is two
511    words.  */
512 #define LONG_LONG_TYPE_SIZE 64
513
514 /* A C expression for the size in bits of the type `float' on the
515    target machine.  If you don't define this, the default is one
516    word.  */
517 #define FLOAT_TYPE_SIZE 32
518
519 /* A C expression for the size in bits of the type `double' on the
520    target machine.  If you don't define this, the default is two
521    words.  */
522 #define DOUBLE_TYPE_SIZE 64
523
524 /* A C expression for the size in bits of the type `long double' on
525    the target machine.  If you don't define this, the default is two
526    words.  */
527 #define LONG_DOUBLE_TYPE_SIZE rs6000_long_double_type_size
528
529 /* Define this to set long double type size to use in libgcc2.c, which can
530    not depend on target_flags.  */
531 #ifdef __LONG_DOUBLE_128__
532 #define LIBGCC2_LONG_DOUBLE_TYPE_SIZE 128
533 #else
534 #define LIBGCC2_LONG_DOUBLE_TYPE_SIZE 64
535 #endif
536
537 /* Work around rs6000_long_double_type_size dependency in ada/targtyps.c.  */
538 #define WIDEST_HARDWARE_FP_SIZE 64
539
540 /* Width in bits of a pointer.
541    See also the macro `Pmode' defined below.  */
542 #define POINTER_SIZE (TARGET_32BIT ? 32 : 64)
543
544 /* Allocation boundary (in *bits*) for storing arguments in argument list.  */
545 #define PARM_BOUNDARY (TARGET_32BIT ? 32 : 64)
546
547 /* Boundary (in *bits*) on which stack pointer should be aligned.  */
548 #define STACK_BOUNDARY \
549   ((TARGET_32BIT && !TARGET_ALTIVEC && !TARGET_ALTIVEC_ABI) ? 64 : 128)
550
551 /* Allocation boundary (in *bits*) for the code of a function.  */
552 #define FUNCTION_BOUNDARY 32
553
554 /* No data type wants to be aligned rounder than this.  */
555 #define BIGGEST_ALIGNMENT 128
556
557 /* A C expression to compute the alignment for a variables in the
558    local store.  TYPE is the data type, and ALIGN is the alignment
559    that the object would ordinarily have.  */
560 #define LOCAL_ALIGNMENT(TYPE, ALIGN)                            \
561   ((TARGET_ALTIVEC && TREE_CODE (TYPE) == VECTOR_TYPE) ? 128 :  \
562     (TARGET_E500_DOUBLE                                         \
563      && (TYPE_MODE (TYPE) == DFmode || TYPE_MODE (TYPE) == DDmode)) ? 64 : \
564     ((TARGET_SPE && TREE_CODE (TYPE) == VECTOR_TYPE \
565      && SPE_VECTOR_MODE (TYPE_MODE (TYPE))) || (TARGET_PAIRED_FLOAT \
566         && TREE_CODE (TYPE) == VECTOR_TYPE \
567         && PAIRED_VECTOR_MODE (TYPE_MODE (TYPE)))) ? 64 : ALIGN)
568
569 /* Alignment of field after `int : 0' in a structure.  */
570 #define EMPTY_FIELD_BOUNDARY 32
571
572 /* Every structure's size must be a multiple of this.  */
573 #define STRUCTURE_SIZE_BOUNDARY 8
574
575 /* Return 1 if a structure or array containing FIELD should be
576    accessed using `BLKMODE'.
577
578    For the SPE, simd types are V2SI, and gcc can be tempted to put the
579    entire thing in a DI and use subregs to access the internals.
580    store_bit_field() will force (subreg:DI (reg:V2SI x))'s to the
581    back-end.  Because a single GPR can hold a V2SI, but not a DI, the
582    best thing to do is set structs to BLKmode and avoid Severe Tire
583    Damage.
584
585    On e500 v2, DF and DI modes suffer from the same anomaly.  DF can
586    fit into 1, whereas DI still needs two.  */
587 #define MEMBER_TYPE_FORCES_BLK(FIELD, MODE) \
588   ((TARGET_SPE && TREE_CODE (TREE_TYPE (FIELD)) == VECTOR_TYPE) \
589    || (TARGET_E500_DOUBLE && ((MODE) == DFmode || (MODE) == DDmode)))
590
591 /* A bit-field declared as `int' forces `int' alignment for the struct.  */
592 #define PCC_BITFIELD_TYPE_MATTERS 1
593
594 /* Make strings word-aligned so strcpy from constants will be faster.
595    Make vector constants quadword aligned.  */
596 #define CONSTANT_ALIGNMENT(EXP, ALIGN)                           \
597   (TREE_CODE (EXP) == STRING_CST                                 \
598    && (ALIGN) < BITS_PER_WORD                                    \
599    ? BITS_PER_WORD                                               \
600    : (ALIGN))
601
602 /* Make arrays of chars word-aligned for the same reasons.
603    Align vectors to 128 bits.  Align SPE vectors and E500 v2 doubles to
604    64 bits.  */
605 #define DATA_ALIGNMENT(TYPE, ALIGN)             \
606   (TREE_CODE (TYPE) == VECTOR_TYPE ? ((TARGET_SPE_ABI \
607    || TARGET_PAIRED_FLOAT) ? 64 : 128)  \
608    : (TARGET_E500_DOUBLE                        \
609       && (TYPE_MODE (TYPE) == DFmode || TYPE_MODE (TYPE) == DDmode)) ? 64 \
610    : TREE_CODE (TYPE) == ARRAY_TYPE             \
611    && TYPE_MODE (TREE_TYPE (TYPE)) == QImode    \
612    && (ALIGN) < BITS_PER_WORD ? BITS_PER_WORD : (ALIGN))
613
614 /* Nonzero if move instructions will actually fail to work
615    when given unaligned data.  */
616 #define STRICT_ALIGNMENT 0
617
618 /* Define this macro to be the value 1 if unaligned accesses have a cost
619    many times greater than aligned accesses, for example if they are
620    emulated in a trap handler.  */
621 #define SLOW_UNALIGNED_ACCESS(MODE, ALIGN)                              \
622   (STRICT_ALIGNMENT                                                     \
623    || (((MODE) == SFmode || (MODE) == DFmode || (MODE) == TFmode        \
624         || (MODE) == DDmode || (MODE) == TDmode                         \
625         || (MODE) == DImode)                                            \
626        && (ALIGN) < 32))
627 \f
628 /* Standard register usage.  */
629
630 /* Number of actual hardware registers.
631    The hardware registers are assigned numbers for the compiler
632    from 0 to just below FIRST_PSEUDO_REGISTER.
633    All registers that the compiler knows about must be given numbers,
634    even those that are not normally considered general registers.
635
636    RS/6000 has 32 fixed-point registers, 32 floating-point registers,
637    an MQ register, a count register, a link register, and 8 condition
638    register fields, which we view here as separate registers.  AltiVec
639    adds 32 vector registers and a VRsave register.
640
641    In addition, the difference between the frame and argument pointers is
642    a function of the number of registers saved, so we need to have a
643    register for AP that will later be eliminated in favor of SP or FP.
644    This is a normal register, but it is fixed.
645
646    We also create a pseudo register for float/int conversions, that will
647    really represent the memory location used.  It is represented here as
648    a register, in order to work around problems in allocating stack storage
649    in inline functions.
650
651    Another pseudo (not included in DWARF_FRAME_REGISTERS) is soft frame
652    pointer, which is eventually eliminated in favor of SP or FP.  */
653
654 #define FIRST_PSEUDO_REGISTER 114
655
656 /* This must be included for pre gcc 3.0 glibc compatibility.  */
657 #define PRE_GCC3_DWARF_FRAME_REGISTERS 77
658
659 /* Add 32 dwarf columns for synthetic SPE registers.  */
660 #define DWARF_FRAME_REGISTERS ((FIRST_PSEUDO_REGISTER - 1) + 32)
661
662 /* The SPE has an additional 32 synthetic registers, with DWARF debug
663    info numbering for these registers starting at 1200.  While eh_frame
664    register numbering need not be the same as the debug info numbering,
665    we choose to number these regs for eh_frame at 1200 too.  This allows
666    future versions of the rs6000 backend to add hard registers and
667    continue to use the gcc hard register numbering for eh_frame.  If the
668    extra SPE registers in eh_frame were numbered starting from the
669    current value of FIRST_PSEUDO_REGISTER, then if FIRST_PSEUDO_REGISTER
670    changed we'd need to introduce a mapping in DWARF_FRAME_REGNUM to
671    avoid invalidating older SPE eh_frame info.
672
673    We must map them here to avoid huge unwinder tables mostly consisting
674    of unused space.  */
675 #define DWARF_REG_TO_UNWIND_COLUMN(r) \
676   ((r) > 1200 ? ((r) - 1200 + FIRST_PSEUDO_REGISTER - 1) : (r))
677
678 /* Use standard DWARF numbering for DWARF debugging information.  */
679 #define DBX_REGISTER_NUMBER(REGNO) rs6000_dbx_register_number (REGNO)
680
681 /* Use gcc hard register numbering for eh_frame.  */
682 #define DWARF_FRAME_REGNUM(REGNO) (REGNO)
683
684 /* Map register numbers held in the call frame info that gcc has
685    collected using DWARF_FRAME_REGNUM to those that should be output in
686    .debug_frame and .eh_frame.  We continue to use gcc hard reg numbers
687    for .eh_frame, but use the numbers mandated by the various ABIs for
688    .debug_frame.  rs6000_emit_prologue has translated any combination of
689    CR2, CR3, CR4 saves to a save of CR2.  The actual code emitted saves
690    the whole of CR, so we map CR2_REGNO to the DWARF reg for CR.  */
691 #define DWARF2_FRAME_REG_OUT(REGNO, FOR_EH)     \
692   ((FOR_EH) ? (REGNO)                           \
693    : (REGNO) == CR2_REGNO ? 64                  \
694    : DBX_REGISTER_NUMBER (REGNO))
695
696 /* 1 for registers that have pervasive standard uses
697    and are not available for the register allocator.
698
699    On RS/6000, r1 is used for the stack.  On Darwin, r2 is available
700    as a local register; for all other OS's r2 is the TOC pointer.
701
702    cr5 is not supposed to be used.
703
704    On System V implementations, r13 is fixed and not available for use.  */
705
706 #define FIXED_REGISTERS  \
707   {0, 1, FIXED_R2, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, FIXED_R13, 0, 0, \
708    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
709    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
710    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
711    0, 0, 0, 1, 0, 0, 0, 0, 0, 1, 0, 0, 1,          \
712    /* AltiVec registers.  */                       \
713    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
714    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
715    1, 1                                            \
716    , 1, 1, 1                                       \
717 }
718
719 /* 1 for registers not available across function calls.
720    These must include the FIXED_REGISTERS and also any
721    registers that can be used without being saved.
722    The latter must include the registers where values are returned
723    and the register where structure-value addresses are passed.
724    Aside from that, you can include as many other registers as you like.  */
725
726 #define CALL_USED_REGISTERS  \
727   {1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, FIXED_R13, 0, 0, \
728    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
729    1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 0, 0, \
730    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
731    1, 1, 1, 1, 1, 1, 0, 0, 0, 1, 1, 1, 1,          \
732    /* AltiVec registers.  */                       \
733    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
734    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
735    1, 1                                            \
736    , 1, 1, 1                                       \
737 }
738
739 /* Like `CALL_USED_REGISTERS' except this macro doesn't require that
740    the entire set of `FIXED_REGISTERS' be included.
741    (`CALL_USED_REGISTERS' must be a superset of `FIXED_REGISTERS').
742    This macro is optional.  If not specified, it defaults to the value
743    of `CALL_USED_REGISTERS'.  */
744
745 #define CALL_REALLY_USED_REGISTERS  \
746   {1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, FIXED_R13, 0, 0, \
747    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
748    1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 0, 0, \
749    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
750    1, 1, 1, 1, 1, 1, 0, 0, 0, 1, 1, 1, 1,          \
751    /* AltiVec registers.  */                       \
752    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
753    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
754    0, 0                                            \
755    , 0, 0, 0                                       \
756 }
757
758 #define TOTAL_ALTIVEC_REGS      (LAST_ALTIVEC_REGNO - FIRST_ALTIVEC_REGNO + 1)
759
760 #define FIRST_SAVED_ALTIVEC_REGNO (FIRST_ALTIVEC_REGNO+20)
761 #define FIRST_SAVED_FP_REGNO    (14+32)
762 #define FIRST_SAVED_GP_REGNO 13
763
764 /* List the order in which to allocate registers.  Each register must be
765    listed once, even those in FIXED_REGISTERS.
766
767    We allocate in the following order:
768         fp0             (not saved or used for anything)
769         fp13 - fp2      (not saved; incoming fp arg registers)
770         fp1             (not saved; return value)
771         fp31 - fp14     (saved; order given to save least number)
772         cr7, cr6        (not saved or special)
773         cr1             (not saved, but used for FP operations)
774         cr0             (not saved, but used for arithmetic operations)
775         cr4, cr3, cr2   (saved)
776         r0              (not saved; cannot be base reg)
777         r9              (not saved; best for TImode)
778         r11, r10, r8-r4 (not saved; highest used first to make less conflict)
779         r3              (not saved; return value register)
780         r31 - r13       (saved; order given to save least number)
781         r12             (not saved; if used for DImode or DFmode would use r13)
782         mq              (not saved; best to use it if we can)
783         ctr             (not saved; when we have the choice ctr is better)
784         lr              (saved)
785         cr5, r1, r2, ap, xer (fixed)
786         v0 - v1         (not saved or used for anything)
787         v13 - v3        (not saved; incoming vector arg registers)
788         v2              (not saved; incoming vector arg reg; return value)
789         v19 - v14       (not saved or used for anything)
790         v31 - v20       (saved; order given to save least number)
791         vrsave, vscr    (fixed)
792         spe_acc, spefscr (fixed)
793         sfp             (fixed)
794 */
795
796 #if FIXED_R2 == 1
797 #define MAYBE_R2_AVAILABLE
798 #define MAYBE_R2_FIXED 2,
799 #else
800 #define MAYBE_R2_AVAILABLE 2,
801 #define MAYBE_R2_FIXED
802 #endif
803
804 #define REG_ALLOC_ORDER                                         \
805   {32,                                                          \
806    45, 44, 43, 42, 41, 40, 39, 38, 37, 36, 35, 34,              \
807    33,                                                          \
808    63, 62, 61, 60, 59, 58, 57, 56, 55, 54, 53, 52, 51,          \
809    50, 49, 48, 47, 46,                                          \
810    75, 74, 69, 68, 72, 71, 70,                                  \
811    0, MAYBE_R2_AVAILABLE                                        \
812    9, 11, 10, 8, 7, 6, 5, 4,                                    \
813    3,                                                           \
814    31, 30, 29, 28, 27, 26, 25, 24, 23, 22, 21, 20, 19,          \
815    18, 17, 16, 15, 14, 13, 12,                                  \
816    64, 66, 65,                                                  \
817    73, 1, MAYBE_R2_FIXED 67, 76,                                \
818    /* AltiVec registers.  */                                    \
819    77, 78,                                                      \
820    90, 89, 88, 87, 86, 85, 84, 83, 82, 81, 80,                  \
821    79,                                                          \
822    96, 95, 94, 93, 92, 91,                                      \
823    108, 107, 106, 105, 104, 103, 102, 101, 100, 99, 98, 97,     \
824    109, 110,                                                    \
825    111, 112, 113                                                \
826 }
827
828 /* True if register is floating-point.  */
829 #define FP_REGNO_P(N) ((N) >= 32 && (N) <= 63)
830
831 /* True if register is a condition register.  */
832 #define CR_REGNO_P(N) ((N) >= CR0_REGNO && (N) <= CR7_REGNO)
833
834 /* True if register is a condition register, but not cr0.  */
835 #define CR_REGNO_NOT_CR0_P(N) ((N) >= CR1_REGNO && (N) <= CR7_REGNO)
836
837 /* True if register is an integer register.  */
838 #define INT_REGNO_P(N) \
839   ((N) <= 31 || (N) == ARG_POINTER_REGNUM || (N) == FRAME_POINTER_REGNUM)
840
841 /* SPE SIMD registers are just the GPRs.  */
842 #define SPE_SIMD_REGNO_P(N) ((N) <= 31)
843
844 /* PAIRED SIMD registers are just the FPRs.  */
845 #define PAIRED_SIMD_REGNO_P(N) ((N) >= 32 && (N) <= 63)
846
847 /* True if register is the XER register.  */
848 #define XER_REGNO_P(N) ((N) == XER_REGNO)
849
850 /* True if register is an AltiVec register.  */
851 #define ALTIVEC_REGNO_P(N) ((N) >= FIRST_ALTIVEC_REGNO && (N) <= LAST_ALTIVEC_REGNO)
852
853 /* Return number of consecutive hard regs needed starting at reg REGNO
854    to hold something of mode MODE.  */
855
856 #define HARD_REGNO_NREGS(REGNO, MODE) rs6000_hard_regno_nregs ((REGNO), (MODE))
857
858 #define HARD_REGNO_CALL_PART_CLOBBERED(REGNO, MODE)     \
859   ((TARGET_32BIT && TARGET_POWERPC64                    \
860     && (GET_MODE_SIZE (MODE) > 4)  \
861     && INT_REGNO_P (REGNO)) ? 1 : 0)
862
863 #define ALTIVEC_VECTOR_MODE(MODE)       \
864          ((MODE) == V16QImode           \
865           || (MODE) == V8HImode         \
866           || (MODE) == V4SFmode         \
867           || (MODE) == V4SImode)
868
869 #define SPE_VECTOR_MODE(MODE)           \
870         ((MODE) == V4HImode             \
871          || (MODE) == V2SFmode          \
872          || (MODE) == V1DImode          \
873          || (MODE) == V2SImode)
874
875 #define PAIRED_VECTOR_MODE(MODE)        \
876          ((MODE) == V2SFmode)            
877
878 #define UNITS_PER_SIMD_WORD                                          \
879         (TARGET_ALTIVEC ? UNITS_PER_ALTIVEC_WORD                     \
880          : (TARGET_SPE ? UNITS_PER_SPE_WORD : (TARGET_PAIRED_FLOAT ? \
881          UNITS_PER_PAIRED_WORD : UNITS_PER_WORD)))
882
883 /* Value is TRUE if hard register REGNO can hold a value of
884    machine-mode MODE.  */
885 #define HARD_REGNO_MODE_OK(REGNO, MODE) \
886   rs6000_hard_regno_mode_ok_p[(int)(MODE)][REGNO]
887
888 /* Value is 1 if it is a good idea to tie two pseudo registers
889    when one has mode MODE1 and one has mode MODE2.
890    If HARD_REGNO_MODE_OK could produce different values for MODE1 and MODE2,
891    for any hard reg, then this must be 0 for correct output.  */
892 #define MODES_TIEABLE_P(MODE1, MODE2) \
893   (SCALAR_FLOAT_MODE_P (MODE1)                  \
894    ? SCALAR_FLOAT_MODE_P (MODE2)                \
895    : SCALAR_FLOAT_MODE_P (MODE2)                \
896    ? SCALAR_FLOAT_MODE_P (MODE1)                \
897    : GET_MODE_CLASS (MODE1) == MODE_CC          \
898    ? GET_MODE_CLASS (MODE2) == MODE_CC          \
899    : GET_MODE_CLASS (MODE2) == MODE_CC          \
900    ? GET_MODE_CLASS (MODE1) == MODE_CC          \
901    : SPE_VECTOR_MODE (MODE1)                    \
902    ? SPE_VECTOR_MODE (MODE2)                    \
903    : SPE_VECTOR_MODE (MODE2)                    \
904    ? SPE_VECTOR_MODE (MODE1)                    \
905    : ALTIVEC_VECTOR_MODE (MODE1)                \
906    ? ALTIVEC_VECTOR_MODE (MODE2)                \
907    : ALTIVEC_VECTOR_MODE (MODE2)                \
908    ? ALTIVEC_VECTOR_MODE (MODE1)                \
909    : 1)
910
911 /* Post-reload, we can't use any new AltiVec registers, as we already
912    emitted the vrsave mask.  */
913
914 #define HARD_REGNO_RENAME_OK(SRC, DST) \
915   (! ALTIVEC_REGNO_P (DST) || df_regs_ever_live_p (DST))
916
917 /* A C expression returning the cost of moving data from a register of class
918    CLASS1 to one of CLASS2.  */
919
920 #define REGISTER_MOVE_COST rs6000_register_move_cost
921
922 /* A C expressions returning the cost of moving data of MODE from a register to
923    or from memory.  */
924
925 #define MEMORY_MOVE_COST rs6000_memory_move_cost
926
927 /* Specify the cost of a branch insn; roughly the number of extra insns that
928    should be added to avoid a branch.
929
930    Set this to 3 on the RS/6000 since that is roughly the average cost of an
931    unscheduled conditional branch.  */
932
933 #define BRANCH_COST 3
934
935 /* Override BRANCH_COST heuristic which empirically produces worse
936    performance for removing short circuiting from the logical ops.  */
937
938 #define LOGICAL_OP_NON_SHORT_CIRCUIT 0
939
940 /* A fixed register used at epilogue generation to address SPE registers
941    with negative offsets.  The 64-bit load/store instructions on the SPE
942    only take positive offsets (and small ones at that), so we need to
943    reserve a register for consing up negative offsets.  */
944
945 #define FIXED_SCRATCH 0
946
947 /* Define this macro to change register usage conditional on target
948    flags.  */
949
950 #define CONDITIONAL_REGISTER_USAGE rs6000_conditional_register_usage ()
951
952 /* Specify the registers used for certain standard purposes.
953    The values of these macros are register numbers.  */
954
955 /* RS/6000 pc isn't overloaded on a register that the compiler knows about.  */
956 /* #define PC_REGNUM  */
957
958 /* Register to use for pushing function arguments.  */
959 #define STACK_POINTER_REGNUM 1
960
961 /* Base register for access to local variables of the function.  */
962 #define HARD_FRAME_POINTER_REGNUM 31
963
964 /* Base register for access to local variables of the function.  */
965 #define FRAME_POINTER_REGNUM 113
966
967 /* Value should be nonzero if functions must have frame pointers.
968    Zero means the frame pointer need not be set up (and parms
969    may be accessed via the stack pointer) in functions that seem suitable.
970    This is computed in `reload', in reload1.c.  */
971 #define FRAME_POINTER_REQUIRED 0
972
973 /* Base register for access to arguments of the function.  */
974 #define ARG_POINTER_REGNUM 67
975
976 /* Place to put static chain when calling a function that requires it.  */
977 #define STATIC_CHAIN_REGNUM 11
978
979 \f
980 /* Define the classes of registers for register constraints in the
981    machine description.  Also define ranges of constants.
982
983    One of the classes must always be named ALL_REGS and include all hard regs.
984    If there is more than one class, another class must be named NO_REGS
985    and contain no registers.
986
987    The name GENERAL_REGS must be the name of a class (or an alias for
988    another name such as ALL_REGS).  This is the class of registers
989    that is allowed by "g" or "r" in a register constraint.
990    Also, registers outside this class are allocated only when
991    instructions express preferences for them.
992
993    The classes must be numbered in nondecreasing order; that is,
994    a larger-numbered class must never be contained completely
995    in a smaller-numbered class.
996
997    For any two classes, it is very desirable that there be another
998    class that represents their union.  */
999
1000 /* The RS/6000 has three types of registers, fixed-point, floating-point,
1001    and condition registers, plus three special registers, MQ, CTR, and the
1002    link register.  AltiVec adds a vector register class.
1003
1004    However, r0 is special in that it cannot be used as a base register.
1005    So make a class for registers valid as base registers.
1006
1007    Also, cr0 is the only condition code register that can be used in
1008    arithmetic insns, so make a separate class for it.  */
1009
1010 enum reg_class
1011 {
1012   NO_REGS,
1013   BASE_REGS,
1014   GENERAL_REGS,
1015   FLOAT_REGS,
1016   ALTIVEC_REGS,
1017   VRSAVE_REGS,
1018   VSCR_REGS,
1019   SPE_ACC_REGS,
1020   SPEFSCR_REGS,
1021   NON_SPECIAL_REGS,
1022   MQ_REGS,
1023   LINK_REGS,
1024   CTR_REGS,
1025   LINK_OR_CTR_REGS,
1026   SPECIAL_REGS,
1027   SPEC_OR_GEN_REGS,
1028   CR0_REGS,
1029   CR_REGS,
1030   NON_FLOAT_REGS,
1031   XER_REGS,
1032   ALL_REGS,
1033   LIM_REG_CLASSES
1034 };
1035
1036 #define N_REG_CLASSES (int) LIM_REG_CLASSES
1037
1038 /* Give names of register classes as strings for dump file.  */
1039
1040 #define REG_CLASS_NAMES                                                 \
1041 {                                                                       \
1042   "NO_REGS",                                                            \
1043   "BASE_REGS",                                                          \
1044   "GENERAL_REGS",                                                       \
1045   "FLOAT_REGS",                                                         \
1046   "ALTIVEC_REGS",                                                       \
1047   "VRSAVE_REGS",                                                        \
1048   "VSCR_REGS",                                                          \
1049   "SPE_ACC_REGS",                                                       \
1050   "SPEFSCR_REGS",                                                       \
1051   "NON_SPECIAL_REGS",                                                   \
1052   "MQ_REGS",                                                            \
1053   "LINK_REGS",                                                          \
1054   "CTR_REGS",                                                           \
1055   "LINK_OR_CTR_REGS",                                                   \
1056   "SPECIAL_REGS",                                                       \
1057   "SPEC_OR_GEN_REGS",                                                   \
1058   "CR0_REGS",                                                           \
1059   "CR_REGS",                                                            \
1060   "NON_FLOAT_REGS",                                                     \
1061   "XER_REGS",                                                           \
1062   "ALL_REGS"                                                            \
1063 }
1064
1065 /* Define which registers fit in which classes.
1066    This is an initializer for a vector of HARD_REG_SET
1067    of length N_REG_CLASSES.  */
1068
1069 #define REG_CLASS_CONTENTS                                                   \
1070 {                                                                            \
1071   { 0x00000000, 0x00000000, 0x00000000, 0x00000000 }, /* NO_REGS */          \
1072   { 0xfffffffe, 0x00000000, 0x00000008, 0x00020000 }, /* BASE_REGS */        \
1073   { 0xffffffff, 0x00000000, 0x00000008, 0x00020000 }, /* GENERAL_REGS */     \
1074   { 0x00000000, 0xffffffff, 0x00000000, 0x00000000 }, /* FLOAT_REGS */       \
1075   { 0x00000000, 0x00000000, 0xffffe000, 0x00001fff }, /* ALTIVEC_REGS */     \
1076   { 0x00000000, 0x00000000, 0x00000000, 0x00002000 }, /* VRSAVE_REGS */      \
1077   { 0x00000000, 0x00000000, 0x00000000, 0x00004000 }, /* VSCR_REGS */        \
1078   { 0x00000000, 0x00000000, 0x00000000, 0x00008000 }, /* SPE_ACC_REGS */     \
1079   { 0x00000000, 0x00000000, 0x00000000, 0x00010000 }, /* SPEFSCR_REGS */     \
1080   { 0xffffffff, 0xffffffff, 0x00000008, 0x00020000 }, /* NON_SPECIAL_REGS */ \
1081   { 0x00000000, 0x00000000, 0x00000001, 0x00000000 }, /* MQ_REGS */          \
1082   { 0x00000000, 0x00000000, 0x00000002, 0x00000000 }, /* LINK_REGS */        \
1083   { 0x00000000, 0x00000000, 0x00000004, 0x00000000 }, /* CTR_REGS */         \
1084   { 0x00000000, 0x00000000, 0x00000006, 0x00000000 }, /* LINK_OR_CTR_REGS */ \
1085   { 0x00000000, 0x00000000, 0x00000007, 0x00002000 }, /* SPECIAL_REGS */     \
1086   { 0xffffffff, 0x00000000, 0x0000000f, 0x00022000 }, /* SPEC_OR_GEN_REGS */ \
1087   { 0x00000000, 0x00000000, 0x00000010, 0x00000000 }, /* CR0_REGS */         \
1088   { 0x00000000, 0x00000000, 0x00000ff0, 0x00000000 }, /* CR_REGS */          \
1089   { 0xffffffff, 0x00000000, 0x0000efff, 0x00020000 }, /* NON_FLOAT_REGS */   \
1090   { 0x00000000, 0x00000000, 0x00001000, 0x00000000 }, /* XER_REGS */         \
1091   { 0xffffffff, 0xffffffff, 0xffffffff, 0x0003ffff }  /* ALL_REGS */         \
1092 }
1093
1094 /* The same information, inverted:
1095    Return the class number of the smallest class containing
1096    reg number REGNO.  This could be a conditional expression
1097    or could index an array.  */
1098
1099 #define REGNO_REG_CLASS(REGNO)                  \
1100  ((REGNO) == 0 ? GENERAL_REGS                   \
1101   : (REGNO) < 32 ? BASE_REGS                    \
1102   : FP_REGNO_P (REGNO) ? FLOAT_REGS             \
1103   : ALTIVEC_REGNO_P (REGNO) ? ALTIVEC_REGS      \
1104   : (REGNO) == CR0_REGNO ? CR0_REGS             \
1105   : CR_REGNO_P (REGNO) ? CR_REGS                \
1106   : (REGNO) == MQ_REGNO ? MQ_REGS               \
1107   : (REGNO) == LR_REGNO ? LINK_REGS     \
1108   : (REGNO) == CTR_REGNO ? CTR_REGS     \
1109   : (REGNO) == ARG_POINTER_REGNUM ? BASE_REGS   \
1110   : (REGNO) == XER_REGNO ? XER_REGS             \
1111   : (REGNO) == VRSAVE_REGNO ? VRSAVE_REGS       \
1112   : (REGNO) == VSCR_REGNO ? VRSAVE_REGS         \
1113   : (REGNO) == SPE_ACC_REGNO ? SPE_ACC_REGS     \
1114   : (REGNO) == SPEFSCR_REGNO ? SPEFSCR_REGS     \
1115   : (REGNO) == FRAME_POINTER_REGNUM ? BASE_REGS \
1116   : NO_REGS)
1117
1118 /* The class value for index registers, and the one for base regs.  */
1119 #define INDEX_REG_CLASS GENERAL_REGS
1120 #define BASE_REG_CLASS BASE_REGS
1121
1122 /* Given an rtx X being reloaded into a reg required to be
1123    in class CLASS, return the class of reg to actually use.
1124    In general this is just CLASS; but on some machines
1125    in some cases it is preferable to use a more restrictive class.
1126
1127    On the RS/6000, we have to return NO_REGS when we want to reload a
1128    floating-point CONST_DOUBLE to force it to be copied to memory.
1129
1130    We also don't want to reload integer values into floating-point
1131    registers if we can at all help it.  In fact, this can
1132    cause reload to die, if it tries to generate a reload of CTR
1133    into a FP register and discovers it doesn't have the memory location
1134    required.
1135
1136    ??? Would it be a good idea to have reload do the converse, that is
1137    try to reload floating modes into FP registers if possible?
1138  */
1139
1140 #define PREFERRED_RELOAD_CLASS(X,CLASS)                 \
1141   ((CONSTANT_P (X)                                      \
1142     && reg_classes_intersect_p ((CLASS), FLOAT_REGS))   \
1143    ? NO_REGS                                            \
1144    : (GET_MODE_CLASS (GET_MODE (X)) == MODE_INT         \
1145       && (CLASS) == NON_SPECIAL_REGS)                   \
1146    ? GENERAL_REGS                                       \
1147    : (CLASS))
1148
1149 /* Return the register class of a scratch register needed to copy IN into
1150    or out of a register in CLASS in MODE.  If it can be done directly,
1151    NO_REGS is returned.  */
1152
1153 #define SECONDARY_RELOAD_CLASS(CLASS,MODE,IN) \
1154   rs6000_secondary_reload_class (CLASS, MODE, IN)
1155
1156 /* If we are copying between FP or AltiVec registers and anything
1157    else, we need a memory location.  The exception is when we are
1158    targeting ppc64 and the move to/from fpr to gpr instructions
1159    are available.*/
1160
1161 #define SECONDARY_MEMORY_NEEDED(CLASS1,CLASS2,MODE)                     \
1162  ((CLASS1) != (CLASS2) && (((CLASS1) == FLOAT_REGS                      \
1163                             && (!TARGET_MFPGPR || !TARGET_POWERPC64     \
1164                                 || ((MODE != DFmode)                    \
1165                                     && (MODE != DDmode)                 \
1166                                     && (MODE != DImode))))              \
1167                            || ((CLASS2) == FLOAT_REGS                   \
1168                                && (!TARGET_MFPGPR || !TARGET_POWERPC64  \
1169                                    || ((MODE != DFmode)                 \
1170                                        && (MODE != DDmode)              \
1171                                        && (MODE != DImode))))           \
1172                            || (CLASS1) == ALTIVEC_REGS                  \
1173                            || (CLASS2) == ALTIVEC_REGS))
1174
1175 /* Return the maximum number of consecutive registers
1176    needed to represent mode MODE in a register of class CLASS.
1177
1178    On RS/6000, this is the size of MODE in words,
1179    except in the FP regs, where a single reg is enough for two words.  */
1180 #define CLASS_MAX_NREGS(CLASS, MODE)                                    \
1181  (((CLASS) == FLOAT_REGS)                                               \
1182   ? ((GET_MODE_SIZE (MODE) + UNITS_PER_FP_WORD - 1) / UNITS_PER_FP_WORD) \
1183   : (TARGET_E500_DOUBLE && (CLASS) == GENERAL_REGS                      \
1184      && ((MODE) == DFmode || (MODE) == DDmode))                         \
1185   ? 1                                                                   \
1186   : ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD))
1187
1188 /* Return nonzero if for CLASS a mode change from FROM to TO is invalid.  */
1189
1190 #define CANNOT_CHANGE_MODE_CLASS(FROM, TO, CLASS)                       \
1191   (GET_MODE_SIZE (FROM) != GET_MODE_SIZE (TO)                           \
1192    ? ((GET_MODE_SIZE (FROM) < 8 || GET_MODE_SIZE (TO) < 8               \
1193        || TARGET_IEEEQUAD)                                              \
1194       && reg_classes_intersect_p (FLOAT_REGS, CLASS))                   \
1195    : (((TARGET_E500_DOUBLE                                              \
1196         && ((((TO) == DFmode) + ((FROM) == DFmode)) == 1                \
1197             || (((TO) == TFmode) + ((FROM) == TFmode)) == 1             \
1198             || (((TO) == DDmode) + ((FROM) == DDmode)) == 1             \
1199             || (((TO) == TDmode) + ((FROM) == TDmode)) == 1             \
1200             || (((TO) == DImode) + ((FROM) == DImode)) == 1))           \
1201        || (TARGET_SPE                                                   \
1202            && (SPE_VECTOR_MODE (FROM) + SPE_VECTOR_MODE (TO)) == 1))    \
1203       && reg_classes_intersect_p (GENERAL_REGS, CLASS)))
1204
1205 /* Stack layout; function entry, exit and calling.  */
1206
1207 /* Enumeration to give which calling sequence to use.  */
1208 enum rs6000_abi {
1209   ABI_NONE,
1210   ABI_AIX,                      /* IBM's AIX */
1211   ABI_V4,                       /* System V.4/eabi */
1212   ABI_DARWIN                    /* Apple's Darwin (OS X kernel) */
1213 };
1214
1215 extern enum rs6000_abi rs6000_current_abi;      /* available for use by subtarget */
1216
1217 /* Define this if pushing a word on the stack
1218    makes the stack pointer a smaller address.  */
1219 #define STACK_GROWS_DOWNWARD
1220
1221 /* Offsets recorded in opcodes are a multiple of this alignment factor.  */
1222 #define DWARF_CIE_DATA_ALIGNMENT (-((int) (TARGET_32BIT ? 4 : 8)))
1223
1224 /* Define this to nonzero if the nominal address of the stack frame
1225    is at the high-address end of the local variables;
1226    that is, each additional local variable allocated
1227    goes at a more negative offset in the frame.
1228
1229    On the RS/6000, we grow upwards, from the area after the outgoing
1230    arguments.  */
1231 #define FRAME_GROWS_DOWNWARD (flag_stack_protect != 0)
1232
1233 /* Size of the outgoing register save area */
1234 #define RS6000_REG_SAVE ((DEFAULT_ABI == ABI_AIX                        \
1235                           || DEFAULT_ABI == ABI_DARWIN)                 \
1236                          ? (TARGET_64BIT ? 64 : 32)                     \
1237                          : 0)
1238
1239 /* Size of the fixed area on the stack */
1240 #define RS6000_SAVE_AREA \
1241   (((DEFAULT_ABI == ABI_AIX || DEFAULT_ABI == ABI_DARWIN) ? 24 : 8)     \
1242    << (TARGET_64BIT ? 1 : 0))
1243
1244 /* MEM representing address to save the TOC register */
1245 #define RS6000_SAVE_TOC gen_rtx_MEM (Pmode, \
1246                                      plus_constant (stack_pointer_rtx, \
1247                                                     (TARGET_32BIT ? 20 : 40)))
1248
1249 /* Align an address */
1250 #define RS6000_ALIGN(n,a) (((n) + (a) - 1) & ~((a) - 1))
1251
1252 /* Offset within stack frame to start allocating local variables at.
1253    If FRAME_GROWS_DOWNWARD, this is the offset to the END of the
1254    first local allocated.  Otherwise, it is the offset to the BEGINNING
1255    of the first local allocated.
1256
1257    On the RS/6000, the frame pointer is the same as the stack pointer,
1258    except for dynamic allocations.  So we start after the fixed area and
1259    outgoing parameter area.  */
1260
1261 #define STARTING_FRAME_OFFSET                                           \
1262   (FRAME_GROWS_DOWNWARD                                                 \
1263    ? 0                                                                  \
1264    : (RS6000_ALIGN (current_function_outgoing_args_size,                \
1265                     TARGET_ALTIVEC ? 16 : 8)                            \
1266       + RS6000_SAVE_AREA))
1267
1268 /* Offset from the stack pointer register to an item dynamically
1269    allocated on the stack, e.g., by `alloca'.
1270
1271    The default value for this macro is `STACK_POINTER_OFFSET' plus the
1272    length of the outgoing arguments.  The default is correct for most
1273    machines.  See `function.c' for details.  */
1274 #define STACK_DYNAMIC_OFFSET(FUNDECL)                                   \
1275   (RS6000_ALIGN (current_function_outgoing_args_size,                   \
1276                  TARGET_ALTIVEC ? 16 : 8)                               \
1277    + (STACK_POINTER_OFFSET))
1278
1279 /* If we generate an insn to push BYTES bytes,
1280    this says how many the stack pointer really advances by.
1281    On RS/6000, don't define this because there are no push insns.  */
1282 /*  #define PUSH_ROUNDING(BYTES) */
1283
1284 /* Offset of first parameter from the argument pointer register value.
1285    On the RS/6000, we define the argument pointer to the start of the fixed
1286    area.  */
1287 #define FIRST_PARM_OFFSET(FNDECL) RS6000_SAVE_AREA
1288
1289 /* Offset from the argument pointer register value to the top of
1290    stack.  This is different from FIRST_PARM_OFFSET because of the
1291    register save area.  */
1292 #define ARG_POINTER_CFA_OFFSET(FNDECL) 0
1293
1294 /* Define this if stack space is still allocated for a parameter passed
1295    in a register.  The value is the number of bytes allocated to this
1296    area.  */
1297 #define REG_PARM_STACK_SPACE(FNDECL)    RS6000_REG_SAVE
1298
1299 /* Define this if the above stack space is to be considered part of the
1300    space allocated by the caller.  */
1301 #define OUTGOING_REG_PARM_STACK_SPACE 1
1302
1303 /* This is the difference between the logical top of stack and the actual sp.
1304
1305    For the RS/6000, sp points past the fixed area.  */
1306 #define STACK_POINTER_OFFSET RS6000_SAVE_AREA
1307
1308 /* Define this if the maximum size of all the outgoing args is to be
1309    accumulated and pushed during the prologue.  The amount can be
1310    found in the variable current_function_outgoing_args_size.  */
1311 #define ACCUMULATE_OUTGOING_ARGS 1
1312
1313 /* Value is the number of bytes of arguments automatically
1314    popped when returning from a subroutine call.
1315    FUNDECL is the declaration node of the function (as a tree),
1316    FUNTYPE is the data type of the function (as a tree),
1317    or for a library call it is an identifier node for the subroutine name.
1318    SIZE is the number of bytes of arguments passed on the stack.  */
1319
1320 #define RETURN_POPS_ARGS(FUNDECL,FUNTYPE,SIZE) 0
1321
1322 /* Define how to find the value returned by a function.
1323    VALTYPE is the data type of the value (as a tree).
1324    If the precise function being called is known, FUNC is its FUNCTION_DECL;
1325    otherwise, FUNC is 0.  */
1326
1327 #define FUNCTION_VALUE(VALTYPE, FUNC) rs6000_function_value ((VALTYPE), (FUNC))
1328
1329 /* Define how to find the value returned by a library function
1330    assuming the value has mode MODE.  */
1331
1332 #define LIBCALL_VALUE(MODE) rs6000_libcall_value ((MODE))
1333
1334 /* DRAFT_V4_STRUCT_RET defaults off.  */
1335 #define DRAFT_V4_STRUCT_RET 0
1336
1337 /* Let TARGET_RETURN_IN_MEMORY control what happens.  */
1338 #define DEFAULT_PCC_STRUCT_RETURN 0
1339
1340 /* Mode of stack savearea.
1341    FUNCTION is VOIDmode because calling convention maintains SP.
1342    BLOCK needs Pmode for SP.
1343    NONLOCAL needs twice Pmode to maintain both backchain and SP.  */
1344 #define STACK_SAVEAREA_MODE(LEVEL)      \
1345   (LEVEL == SAVE_FUNCTION ? VOIDmode    \
1346   : LEVEL == SAVE_NONLOCAL ? (TARGET_32BIT ? DImode : TImode) : Pmode)
1347
1348 /* Minimum and maximum general purpose registers used to hold arguments.  */
1349 #define GP_ARG_MIN_REG 3
1350 #define GP_ARG_MAX_REG 10
1351 #define GP_ARG_NUM_REG (GP_ARG_MAX_REG - GP_ARG_MIN_REG + 1)
1352
1353 /* Minimum and maximum floating point registers used to hold arguments.  */
1354 #define FP_ARG_MIN_REG 33
1355 #define FP_ARG_AIX_MAX_REG 45
1356 #define FP_ARG_V4_MAX_REG  40
1357 #define FP_ARG_MAX_REG ((DEFAULT_ABI == ABI_AIX                         \
1358                          || DEFAULT_ABI == ABI_DARWIN)                  \
1359                         ? FP_ARG_AIX_MAX_REG : FP_ARG_V4_MAX_REG)
1360 #define FP_ARG_NUM_REG (FP_ARG_MAX_REG - FP_ARG_MIN_REG + 1)
1361
1362 /* Minimum and maximum AltiVec registers used to hold arguments.  */
1363 #define ALTIVEC_ARG_MIN_REG (FIRST_ALTIVEC_REGNO + 2)
1364 #define ALTIVEC_ARG_MAX_REG (ALTIVEC_ARG_MIN_REG + 11)
1365 #define ALTIVEC_ARG_NUM_REG (ALTIVEC_ARG_MAX_REG - ALTIVEC_ARG_MIN_REG + 1)
1366
1367 /* Return registers */
1368 #define GP_ARG_RETURN GP_ARG_MIN_REG
1369 #define FP_ARG_RETURN FP_ARG_MIN_REG
1370 #define ALTIVEC_ARG_RETURN (FIRST_ALTIVEC_REGNO + 2)
1371
1372 /* Flags for the call/call_value rtl operations set up by function_arg */
1373 #define CALL_NORMAL             0x00000000      /* no special processing */
1374 /* Bits in 0x00000001 are unused.  */
1375 #define CALL_V4_CLEAR_FP_ARGS   0x00000002      /* V.4, no FP args passed */
1376 #define CALL_V4_SET_FP_ARGS     0x00000004      /* V.4, FP args were passed */
1377 #define CALL_LONG               0x00000008      /* always call indirect */
1378 #define CALL_LIBCALL            0x00000010      /* libcall */
1379
1380 /* We don't have prologue and epilogue functions to save/restore
1381    everything for most ABIs.  */
1382 #define WORLD_SAVE_P(INFO) 0
1383
1384 /* 1 if N is a possible register number for a function value
1385    as seen by the caller.
1386
1387    On RS/6000, this is r3, fp1, and v2 (for AltiVec).  */
1388 #define FUNCTION_VALUE_REGNO_P(N)                                       \
1389   ((N) == GP_ARG_RETURN                                                 \
1390    || ((N) == FP_ARG_RETURN && TARGET_HARD_FLOAT && TARGET_FPRS)        \
1391    || ((N) == ALTIVEC_ARG_RETURN && TARGET_ALTIVEC && TARGET_ALTIVEC_ABI))
1392
1393 /* 1 if N is a possible register number for function argument passing.
1394    On RS/6000, these are r3-r10 and fp1-fp13.
1395    On AltiVec, v2 - v13 are used for passing vectors.  */
1396 #define FUNCTION_ARG_REGNO_P(N)                                         \
1397   ((unsigned) (N) - GP_ARG_MIN_REG < GP_ARG_NUM_REG                     \
1398    || ((unsigned) (N) - ALTIVEC_ARG_MIN_REG < ALTIVEC_ARG_NUM_REG       \
1399        && TARGET_ALTIVEC && TARGET_ALTIVEC_ABI)                         \
1400    || ((unsigned) (N) - FP_ARG_MIN_REG < FP_ARG_NUM_REG                 \
1401        && TARGET_HARD_FLOAT && TARGET_FPRS))
1402 \f
1403 /* Define a data type for recording info about an argument list
1404    during the scan of that argument list.  This data type should
1405    hold all necessary information about the function itself
1406    and about the args processed so far, enough to enable macros
1407    such as FUNCTION_ARG to determine where the next arg should go.
1408
1409    On the RS/6000, this is a structure.  The first element is the number of
1410    total argument words, the second is used to store the next
1411    floating-point register number, and the third says how many more args we
1412    have prototype types for.
1413
1414    For ABI_V4, we treat these slightly differently -- `sysv_gregno' is
1415    the next available GP register, `fregno' is the next available FP
1416    register, and `words' is the number of words used on the stack.
1417
1418    The varargs/stdarg support requires that this structure's size
1419    be a multiple of sizeof(int).  */
1420
1421 typedef struct rs6000_args
1422 {
1423   int words;                    /* # words used for passing GP registers */
1424   int fregno;                   /* next available FP register */
1425   int vregno;                   /* next available AltiVec register */
1426   int nargs_prototype;          /* # args left in the current prototype */
1427   int prototype;                /* Whether a prototype was defined */
1428   int stdarg;                   /* Whether function is a stdarg function.  */
1429   int call_cookie;              /* Do special things for this call */
1430   int sysv_gregno;              /* next available GP register */
1431   int intoffset;                /* running offset in struct (darwin64) */
1432   int use_stack;                /* any part of struct on stack (darwin64) */
1433   int named;                    /* false for varargs params */
1434 } CUMULATIVE_ARGS;
1435
1436 /* Initialize a variable CUM of type CUMULATIVE_ARGS
1437    for a call to a function whose data type is FNTYPE.
1438    For a library call, FNTYPE is 0.  */
1439
1440 #define INIT_CUMULATIVE_ARGS(CUM, FNTYPE, LIBNAME, INDIRECT, N_NAMED_ARGS) \
1441   init_cumulative_args (&CUM, FNTYPE, LIBNAME, FALSE, FALSE, N_NAMED_ARGS)
1442
1443 /* Similar, but when scanning the definition of a procedure.  We always
1444    set NARGS_PROTOTYPE large so we never return an EXPR_LIST.  */
1445
1446 #define INIT_CUMULATIVE_INCOMING_ARGS(CUM, FNTYPE, LIBNAME) \
1447   init_cumulative_args (&CUM, FNTYPE, LIBNAME, TRUE, FALSE, 1000)
1448
1449 /* Like INIT_CUMULATIVE_ARGS' but only used for outgoing libcalls.  */
1450
1451 #define INIT_CUMULATIVE_LIBCALL_ARGS(CUM, MODE, LIBNAME) \
1452   init_cumulative_args (&CUM, NULL_TREE, LIBNAME, FALSE, TRUE, 0)
1453
1454 /* Update the data in CUM to advance over an argument
1455    of mode MODE and data type TYPE.
1456    (TYPE is null for libcalls where that information may not be available.)  */
1457
1458 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED)    \
1459   function_arg_advance (&CUM, MODE, TYPE, NAMED, 0)
1460
1461 /* Determine where to put an argument to a function.
1462    Value is zero to push the argument on the stack,
1463    or a hard register in which to store the argument.
1464
1465    MODE is the argument's machine mode.
1466    TYPE is the data type of the argument (as a tree).
1467     This is null for libcalls where that information may
1468     not be available.
1469    CUM is a variable of type CUMULATIVE_ARGS which gives info about
1470     the preceding args and about the function being called.
1471    NAMED is nonzero if this argument is a named parameter
1472     (otherwise it is an extra parameter matching an ellipsis).
1473
1474    On RS/6000 the first eight words of non-FP are normally in registers
1475    and the rest are pushed.  The first 13 FP args are in registers.
1476
1477    If this is floating-point and no prototype is specified, we use
1478    both an FP and integer register (or possibly FP reg and stack).  Library
1479    functions (when TYPE is zero) always have the proper types for args,
1480    so we can pass the FP value just in one register.  emit_library_function
1481    doesn't support EXPR_LIST anyway.  */
1482
1483 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED) \
1484   function_arg (&CUM, MODE, TYPE, NAMED)
1485
1486 /* If defined, a C expression which determines whether, and in which
1487    direction, to pad out an argument with extra space.  The value
1488    should be of type `enum direction': either `upward' to pad above
1489    the argument, `downward' to pad below, or `none' to inhibit
1490    padding.  */
1491
1492 #define FUNCTION_ARG_PADDING(MODE, TYPE) function_arg_padding (MODE, TYPE)
1493
1494 /* If defined, a C expression that gives the alignment boundary, in bits,
1495    of an argument with the specified mode and type.  If it is not defined,
1496    PARM_BOUNDARY is used for all arguments.  */
1497
1498 #define FUNCTION_ARG_BOUNDARY(MODE, TYPE) \
1499   function_arg_boundary (MODE, TYPE)
1500
1501 /* Implement `va_start' for varargs and stdarg.  */
1502 #define EXPAND_BUILTIN_VA_START(valist, nextarg) \
1503   rs6000_va_start (valist, nextarg)
1504
1505 #define PAD_VARARGS_DOWN \
1506    (FUNCTION_ARG_PADDING (TYPE_MODE (type), type) == downward)
1507
1508 /* Output assembler code to FILE to increment profiler label # LABELNO
1509    for profiling a function entry.  */
1510
1511 #define FUNCTION_PROFILER(FILE, LABELNO)        \
1512   output_function_profiler ((FILE), (LABELNO));
1513
1514 /* EXIT_IGNORE_STACK should be nonzero if, when returning from a function,
1515    the stack pointer does not matter. No definition is equivalent to
1516    always zero.
1517
1518    On the RS/6000, this is nonzero because we can restore the stack from
1519    its backpointer, which we maintain.  */
1520 #define EXIT_IGNORE_STACK       1
1521
1522 /* Define this macro as a C expression that is nonzero for registers
1523    that are used by the epilogue or the return' pattern.  The stack
1524    and frame pointer registers are already be assumed to be used as
1525    needed.  */
1526
1527 #define EPILOGUE_USES(REGNO)                                    \
1528   ((reload_completed && (REGNO) == LR_REGNO)                    \
1529    || (TARGET_ALTIVEC && (REGNO) == VRSAVE_REGNO)               \
1530    || (current_function_calls_eh_return                         \
1531        && TARGET_AIX                                            \
1532        && (REGNO) == 2))
1533
1534 \f
1535 /* TRAMPOLINE_TEMPLATE deleted */
1536
1537 /* Length in units of the trampoline for entering a nested function.  */
1538
1539 #define TRAMPOLINE_SIZE rs6000_trampoline_size ()
1540
1541 /* Emit RTL insns to initialize the variable parts of a trampoline.
1542    FNADDR is an RTX for the address of the function's pure code.
1543    CXT is an RTX for the static chain value for the function.  */
1544
1545 #define INITIALIZE_TRAMPOLINE(ADDR, FNADDR, CXT)                \
1546   rs6000_initialize_trampoline (ADDR, FNADDR, CXT)
1547 \f
1548 /* Definitions for __builtin_return_address and __builtin_frame_address.
1549    __builtin_return_address (0) should give link register (65), enable
1550    this.  */
1551 /* This should be uncommented, so that the link register is used, but
1552    currently this would result in unmatched insns and spilling fixed
1553    registers so we'll leave it for another day.  When these problems are
1554    taken care of one additional fetch will be necessary in RETURN_ADDR_RTX.
1555    (mrs) */
1556 /* #define RETURN_ADDR_IN_PREVIOUS_FRAME */
1557
1558 /* Number of bytes into the frame return addresses can be found.  See
1559    rs6000_stack_info in rs6000.c for more information on how the different
1560    abi's store the return address.  */
1561 #define RETURN_ADDRESS_OFFSET                                           \
1562  ((DEFAULT_ABI == ABI_AIX                                               \
1563    || DEFAULT_ABI == ABI_DARWIN)        ? (TARGET_32BIT ? 8 : 16) :     \
1564   (DEFAULT_ABI == ABI_V4)               ? 4 :                           \
1565   (internal_error ("RETURN_ADDRESS_OFFSET not supported"), 0))
1566
1567 /* The current return address is in link register (65).  The return address
1568    of anything farther back is accessed normally at an offset of 8 from the
1569    frame pointer.  */
1570 #define RETURN_ADDR_RTX(COUNT, FRAME)                 \
1571   (rs6000_return_addr (COUNT, FRAME))
1572
1573 \f
1574 /* Definitions for register eliminations.
1575
1576    We have two registers that can be eliminated on the RS/6000.  First, the
1577    frame pointer register can often be eliminated in favor of the stack
1578    pointer register.  Secondly, the argument pointer register can always be
1579    eliminated; it is replaced with either the stack or frame pointer.
1580
1581    In addition, we use the elimination mechanism to see if r30 is needed
1582    Initially we assume that it isn't.  If it is, we spill it.  This is done
1583    by making it an eliminable register.  We replace it with itself so that
1584    if it isn't needed, then existing uses won't be modified.  */
1585
1586 /* This is an array of structures.  Each structure initializes one pair
1587    of eliminable registers.  The "from" register number is given first,
1588    followed by "to".  Eliminations of the same "from" register are listed
1589    in order of preference.  */
1590 #define ELIMINABLE_REGS                                 \
1591 {{ HARD_FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM},    \
1592  { FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM},         \
1593  { FRAME_POINTER_REGNUM, HARD_FRAME_POINTER_REGNUM},    \
1594  { ARG_POINTER_REGNUM, STACK_POINTER_REGNUM},           \
1595  { ARG_POINTER_REGNUM, HARD_FRAME_POINTER_REGNUM},      \
1596  { RS6000_PIC_OFFSET_TABLE_REGNUM, RS6000_PIC_OFFSET_TABLE_REGNUM } }
1597
1598 /* Given FROM and TO register numbers, say whether this elimination is allowed.
1599    Frame pointer elimination is automatically handled.
1600
1601    For the RS/6000, if frame pointer elimination is being done, we would like
1602    to convert ap into fp, not sp.
1603
1604    We need r30 if -mminimal-toc was specified, and there are constant pool
1605    references.  */
1606
1607 #define CAN_ELIMINATE(FROM, TO)                                         \
1608  ((FROM) == ARG_POINTER_REGNUM && (TO) == STACK_POINTER_REGNUM          \
1609   ? ! frame_pointer_needed                                              \
1610   : (FROM) == RS6000_PIC_OFFSET_TABLE_REGNUM                            \
1611   ? ! TARGET_MINIMAL_TOC || TARGET_NO_TOC || get_pool_size () == 0      \
1612   : 1)
1613
1614 /* Define the offset between two registers, one to be eliminated, and the other
1615    its replacement, at the start of a routine.  */
1616 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET) \
1617   ((OFFSET) = rs6000_initial_elimination_offset(FROM, TO))
1618 \f
1619 /* Addressing modes, and classification of registers for them.  */
1620
1621 #define HAVE_PRE_DECREMENT 1
1622 #define HAVE_PRE_INCREMENT 1
1623 #define HAVE_PRE_MODIFY_DISP 1
1624 #define HAVE_PRE_MODIFY_REG 1
1625
1626 /* Macros to check register numbers against specific register classes.  */
1627
1628 /* These assume that REGNO is a hard or pseudo reg number.
1629    They give nonzero only if REGNO is a hard reg of the suitable class
1630    or a pseudo reg currently allocated to a suitable hard reg.
1631    Since they use reg_renumber, they are safe only once reg_renumber
1632    has been allocated, which happens in local-alloc.c.  */
1633
1634 #define REGNO_OK_FOR_INDEX_P(REGNO)                             \
1635 ((REGNO) < FIRST_PSEUDO_REGISTER                                \
1636  ? (REGNO) <= 31 || (REGNO) == 67                               \
1637    || (REGNO) == FRAME_POINTER_REGNUM                           \
1638  : (reg_renumber[REGNO] >= 0                                    \
1639     && (reg_renumber[REGNO] <= 31 || reg_renumber[REGNO] == 67  \
1640         || reg_renumber[REGNO] == FRAME_POINTER_REGNUM)))
1641
1642 #define REGNO_OK_FOR_BASE_P(REGNO)                              \
1643 ((REGNO) < FIRST_PSEUDO_REGISTER                                \
1644  ? ((REGNO) > 0 && (REGNO) <= 31) || (REGNO) == 67              \
1645    || (REGNO) == FRAME_POINTER_REGNUM                           \
1646  : (reg_renumber[REGNO] > 0                                     \
1647     && (reg_renumber[REGNO] <= 31 || reg_renumber[REGNO] == 67  \
1648         || reg_renumber[REGNO] == FRAME_POINTER_REGNUM)))
1649 \f
1650 /* Maximum number of registers that can appear in a valid memory address.  */
1651
1652 #define MAX_REGS_PER_ADDRESS 2
1653
1654 /* Recognize any constant value that is a valid address.  */
1655
1656 #define CONSTANT_ADDRESS_P(X)   \
1657   (GET_CODE (X) == LABEL_REF || GET_CODE (X) == SYMBOL_REF              \
1658    || GET_CODE (X) == CONST_INT || GET_CODE (X) == CONST                \
1659    || GET_CODE (X) == HIGH)
1660
1661 /* Nonzero if the constant value X is a legitimate general operand.
1662    It is given that X satisfies CONSTANT_P or is a CONST_DOUBLE.
1663
1664    On the RS/6000, all integer constants are acceptable, most won't be valid
1665    for particular insns, though.  Only easy FP constants are
1666    acceptable.  */
1667
1668 #define LEGITIMATE_CONSTANT_P(X)                                \
1669   (((GET_CODE (X) != CONST_DOUBLE                               \
1670      && GET_CODE (X) != CONST_VECTOR)                           \
1671     || GET_MODE (X) == VOIDmode                                 \
1672     || (TARGET_POWERPC64 && GET_MODE (X) == DImode)             \
1673     || easy_fp_constant (X, GET_MODE (X))                       \
1674     || easy_vector_constant (X, GET_MODE (X)))                  \
1675    && !rs6000_tls_referenced_p (X))
1676
1677 #define EASY_VECTOR_15(n) ((n) >= -16 && (n) <= 15)
1678 #define EASY_VECTOR_15_ADD_SELF(n) (!EASY_VECTOR_15((n))        \
1679                                     && EASY_VECTOR_15((n) >> 1) \
1680                                     && ((n) & 1) == 0)
1681
1682 /* The macros REG_OK_FOR..._P assume that the arg is a REG rtx
1683    and check its validity for a certain class.
1684    We have two alternate definitions for each of them.
1685    The usual definition accepts all pseudo regs; the other rejects
1686    them unless they have been allocated suitable hard regs.
1687    The symbol REG_OK_STRICT causes the latter definition to be used.
1688
1689    Most source files want to accept pseudo regs in the hope that
1690    they will get allocated to the class that the insn wants them to be in.
1691    Source files for reload pass need to be strict.
1692    After reload, it makes no difference, since pseudo regs have
1693    been eliminated by then.  */
1694
1695 #ifdef REG_OK_STRICT
1696 # define REG_OK_STRICT_FLAG 1
1697 #else
1698 # define REG_OK_STRICT_FLAG 0
1699 #endif
1700
1701 /* Nonzero if X is a hard reg that can be used as an index
1702    or if it is a pseudo reg in the non-strict case.  */
1703 #define INT_REG_OK_FOR_INDEX_P(X, STRICT)                       \
1704   ((!(STRICT) && REGNO (X) >= FIRST_PSEUDO_REGISTER)            \
1705    || REGNO_OK_FOR_INDEX_P (REGNO (X)))
1706
1707 /* Nonzero if X is a hard reg that can be used as a base reg
1708    or if it is a pseudo reg in the non-strict case.  */
1709 #define INT_REG_OK_FOR_BASE_P(X, STRICT)                        \
1710   ((!(STRICT) && REGNO (X) >= FIRST_PSEUDO_REGISTER)            \
1711    || REGNO_OK_FOR_BASE_P (REGNO (X)))
1712
1713 #define REG_OK_FOR_INDEX_P(X) INT_REG_OK_FOR_INDEX_P (X, REG_OK_STRICT_FLAG)
1714 #define REG_OK_FOR_BASE_P(X)  INT_REG_OK_FOR_BASE_P (X, REG_OK_STRICT_FLAG)
1715 \f
1716 /* GO_IF_LEGITIMATE_ADDRESS recognizes an RTL expression
1717    that is a valid memory address for an instruction.
1718    The MODE argument is the machine mode for the MEM expression
1719    that wants to use this address.
1720
1721    On the RS/6000, there are four valid addresses: a SYMBOL_REF that
1722    refers to a constant pool entry of an address (or the sum of it
1723    plus a constant), a short (16-bit signed) constant plus a register,
1724    the sum of two registers, or a register indirect, possibly with an
1725    auto-increment.  For DFmode, DDmode and DImode with a constant plus
1726    register, we must ensure that both words are addressable or PowerPC64
1727    with offset word aligned.
1728
1729    For modes spanning multiple registers (DFmode and DDmode in 32-bit GPRs,
1730    32-bit DImode, TImode), indexed addressing cannot be used because
1731    adjacent memory cells are accessed by adding word-sized offsets
1732    during assembly output.  */
1733
1734 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, ADDR)                 \
1735 { if (rs6000_legitimate_address (MODE, X, REG_OK_STRICT_FLAG))  \
1736     goto ADDR;                                                  \
1737 }
1738 \f
1739 /* Try machine-dependent ways of modifying an illegitimate address
1740    to be legitimate.  If we find one, return the new, valid address.
1741    This macro is used in only one place: `memory_address' in explow.c.
1742
1743    OLDX is the address as it was before break_out_memory_refs was called.
1744    In some cases it is useful to look at this to decide what needs to be done.
1745
1746    MODE and WIN are passed so that this macro can use
1747    GO_IF_LEGITIMATE_ADDRESS.
1748
1749    It is always safe for this macro to do nothing.  It exists to recognize
1750    opportunities to optimize the output.
1751
1752    On RS/6000, first check for the sum of a register with a constant
1753    integer that is out of range.  If so, generate code to add the
1754    constant with the low-order 16 bits masked to the register and force
1755    this result into another register (this can be done with `cau').
1756    Then generate an address of REG+(CONST&0xffff), allowing for the
1757    possibility of bit 16 being a one.
1758
1759    Then check for the sum of a register and something not constant, try to
1760    load the other things into a register and return the sum.  */
1761
1762 #define LEGITIMIZE_ADDRESS(X,OLDX,MODE,WIN)                     \
1763 {  rtx result = rs6000_legitimize_address (X, OLDX, MODE);      \
1764    if (result != NULL_RTX)                                      \
1765      {                                                          \
1766        (X) = result;                                            \
1767        goto WIN;                                                \
1768      }                                                          \
1769 }
1770
1771 /* Try a machine-dependent way of reloading an illegitimate address
1772    operand.  If we find one, push the reload and jump to WIN.  This
1773    macro is used in only one place: `find_reloads_address' in reload.c.
1774
1775    Implemented on rs6000 by rs6000_legitimize_reload_address.
1776    Note that (X) is evaluated twice; this is safe in current usage.  */
1777
1778 #define LEGITIMIZE_RELOAD_ADDRESS(X,MODE,OPNUM,TYPE,IND_LEVELS,WIN)          \
1779 do {                                                                         \
1780   int win;                                                                   \
1781   (X) = rs6000_legitimize_reload_address ((X), (MODE), (OPNUM),              \
1782                         (int)(TYPE), (IND_LEVELS), &win);                    \
1783   if ( win )                                                                 \
1784     goto WIN;                                                                \
1785 } while (0)
1786
1787 /* Go to LABEL if ADDR (a legitimate address expression)
1788    has an effect that depends on the machine mode it is used for.  */
1789
1790 #define GO_IF_MODE_DEPENDENT_ADDRESS(ADDR,LABEL)                \
1791 do {                                                            \
1792   if (rs6000_mode_dependent_address (ADDR))                     \
1793     goto LABEL;                                                 \
1794 } while (0)
1795 \f
1796 /* The register number of the register used to address a table of
1797    static data addresses in memory.  In some cases this register is
1798    defined by a processor's "application binary interface" (ABI).
1799    When this macro is defined, RTL is generated for this register
1800    once, as with the stack pointer and frame pointer registers.  If
1801    this macro is not defined, it is up to the machine-dependent files
1802    to allocate such a register (if necessary).  */
1803
1804 #define RS6000_PIC_OFFSET_TABLE_REGNUM 30
1805 #define PIC_OFFSET_TABLE_REGNUM (flag_pic ? RS6000_PIC_OFFSET_TABLE_REGNUM : INVALID_REGNUM)
1806
1807 #define TOC_REGISTER (TARGET_MINIMAL_TOC ? RS6000_PIC_OFFSET_TABLE_REGNUM : 2)
1808
1809 /* Define this macro if the register defined by
1810    `PIC_OFFSET_TABLE_REGNUM' is clobbered by calls.  Do not define
1811    this macro if `PIC_OFFSET_TABLE_REGNUM' is not defined.  */
1812
1813 /* #define PIC_OFFSET_TABLE_REG_CALL_CLOBBERED */
1814
1815 /* A C expression that is nonzero if X is a legitimate immediate
1816    operand on the target machine when generating position independent
1817    code.  You can assume that X satisfies `CONSTANT_P', so you need
1818    not check this.  You can also assume FLAG_PIC is true, so you need
1819    not check it either.  You need not define this macro if all
1820    constants (including `SYMBOL_REF') can be immediate operands when
1821    generating position independent code.  */
1822
1823 /* #define LEGITIMATE_PIC_OPERAND_P (X) */
1824 \f
1825 /* Define this if some processing needs to be done immediately before
1826    emitting code for an insn.  */
1827
1828 /* #define FINAL_PRESCAN_INSN(INSN,OPERANDS,NOPERANDS) */
1829
1830 /* Specify the machine mode that this machine uses
1831    for the index in the tablejump instruction.  */
1832 #define CASE_VECTOR_MODE SImode
1833
1834 /* Define as C expression which evaluates to nonzero if the tablejump
1835    instruction expects the table to contain offsets from the address of the
1836    table.
1837    Do not define this if the table should contain absolute addresses.  */
1838 #define CASE_VECTOR_PC_RELATIVE 1
1839
1840 /* Define this as 1 if `char' should by default be signed; else as 0.  */
1841 #define DEFAULT_SIGNED_CHAR 0
1842
1843 /* This flag, if defined, says the same insns that convert to a signed fixnum
1844    also convert validly to an unsigned one.  */
1845
1846 /* #define FIXUNS_TRUNC_LIKE_FIX_TRUNC */
1847
1848 /* An integer expression for the size in bits of the largest integer machine
1849    mode that should actually be used.  */
1850
1851 /* Allow pairs of registers to be used, which is the intent of the default.  */
1852 #define MAX_FIXED_MODE_SIZE GET_MODE_BITSIZE (TARGET_POWERPC64 ? TImode : DImode)
1853
1854 /* Max number of bytes we can move from memory to memory
1855    in one reasonably fast instruction.  */
1856 #define MOVE_MAX (! TARGET_POWERPC64 ? 4 : 8)
1857 #define MAX_MOVE_MAX 8
1858
1859 /* Nonzero if access to memory by bytes is no faster than for words.
1860    Also nonzero if doing byte operations (specifically shifts) in registers
1861    is undesirable.  */
1862 #define SLOW_BYTE_ACCESS 1
1863
1864 /* Define if operations between registers always perform the operation
1865    on the full register even if a narrower mode is specified.  */
1866 #define WORD_REGISTER_OPERATIONS
1867
1868 /* Define if loading in MODE, an integral mode narrower than BITS_PER_WORD
1869    will either zero-extend or sign-extend.  The value of this macro should
1870    be the code that says which one of the two operations is implicitly
1871    done, UNKNOWN if none.  */
1872 #define LOAD_EXTEND_OP(MODE) ZERO_EXTEND
1873
1874 /* Define if loading short immediate values into registers sign extends.  */
1875 #define SHORT_IMMEDIATES_SIGN_EXTEND
1876 \f
1877 /* Value is 1 if truncating an integer of INPREC bits to OUTPREC bits
1878    is done just by pretending it is already truncated.  */
1879 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC) 1
1880
1881 /* The cntlzw and cntlzd instructions return 32 and 64 for input of zero.  */
1882 #define CLZ_DEFINED_VALUE_AT_ZERO(MODE, VALUE) \
1883   ((VALUE) = ((MODE) == SImode ? 32 : 64), 1)
1884
1885 /* The CTZ patterns return -1 for input of zero.  */
1886 #define CTZ_DEFINED_VALUE_AT_ZERO(MODE, VALUE) ((VALUE) = -1, 1)
1887
1888 /* Specify the machine mode that pointers have.
1889    After generation of rtl, the compiler makes no further distinction
1890    between pointers and any other objects of this machine mode.  */
1891 #define Pmode (TARGET_32BIT ? SImode : DImode)
1892
1893 /* Supply definition of STACK_SIZE_MODE for allocate_dynamic_stack_space.  */
1894 #define STACK_SIZE_MODE (TARGET_32BIT ? SImode : DImode)
1895
1896 /* Mode of a function address in a call instruction (for indexing purposes).
1897    Doesn't matter on RS/6000.  */
1898 #define FUNCTION_MODE SImode
1899
1900 /* Define this if addresses of constant functions
1901    shouldn't be put through pseudo regs where they can be cse'd.
1902    Desirable on machines where ordinary constants are expensive
1903    but a CALL with constant address is cheap.  */
1904 #define NO_FUNCTION_CSE
1905
1906 /* Define this to be nonzero if shift instructions ignore all but the low-order
1907    few bits.
1908
1909    The sle and sre instructions which allow SHIFT_COUNT_TRUNCATED
1910    have been dropped from the PowerPC architecture.  */
1911
1912 #define SHIFT_COUNT_TRUNCATED (TARGET_POWER ? 1 : 0)
1913
1914 /* Adjust the length of an INSN.  LENGTH is the currently-computed length and
1915    should be adjusted to reflect any required changes.  This macro is used when
1916    there is some systematic length adjustment required that would be difficult
1917    to express in the length attribute.  */
1918
1919 /* #define ADJUST_INSN_LENGTH(X,LENGTH) */
1920
1921 /* Given a comparison code (EQ, NE, etc.) and the first operand of a
1922    COMPARE, return the mode to be used for the comparison.  For
1923    floating-point, CCFPmode should be used.  CCUNSmode should be used
1924    for unsigned comparisons.  CCEQmode should be used when we are
1925    doing an inequality comparison on the result of a
1926    comparison.  CCmode should be used in all other cases.  */
1927
1928 #define SELECT_CC_MODE(OP,X,Y) \
1929   (SCALAR_FLOAT_MODE_P (GET_MODE (X)) ? CCFPmode        \
1930    : (OP) == GTU || (OP) == LTU || (OP) == GEU || (OP) == LEU ? CCUNSmode \
1931    : (((OP) == EQ || (OP) == NE) && COMPARISON_P (X)                      \
1932       ? CCEQmode : CCmode))
1933
1934 /* Can the condition code MODE be safely reversed?  This is safe in
1935    all cases on this port, because at present it doesn't use the
1936    trapping FP comparisons (fcmpo).  */
1937 #define REVERSIBLE_CC_MODE(MODE) 1
1938
1939 /* Given a condition code and a mode, return the inverse condition.  */
1940 #define REVERSE_CONDITION(CODE, MODE) rs6000_reverse_condition (MODE, CODE)
1941
1942 /* Define the information needed to generate branch and scc insns.  This is
1943    stored from the compare operation.  */
1944
1945 extern GTY(()) rtx rs6000_compare_op0;
1946 extern GTY(()) rtx rs6000_compare_op1;
1947 extern int rs6000_compare_fp_p;
1948 \f
1949 /* Control the assembler format that we output.  */
1950
1951 /* A C string constant describing how to begin a comment in the target
1952    assembler language.  The compiler assumes that the comment will end at
1953    the end of the line.  */
1954 #define ASM_COMMENT_START " #"
1955
1956 /* Flag to say the TOC is initialized */
1957 extern int toc_initialized;
1958
1959 /* Macro to output a special constant pool entry.  Go to WIN if we output
1960    it.  Otherwise, it is written the usual way.
1961
1962    On the RS/6000, toc entries are handled this way.  */
1963
1964 #define ASM_OUTPUT_SPECIAL_POOL_ENTRY(FILE, X, MODE, ALIGN, LABELNO, WIN) \
1965 { if (ASM_OUTPUT_SPECIAL_POOL_ENTRY_P (X, MODE))                          \
1966     {                                                                     \
1967       output_toc (FILE, X, LABELNO, MODE);                                \
1968       goto WIN;                                                           \
1969     }                                                                     \
1970 }
1971
1972 #ifdef HAVE_GAS_WEAK
1973 #define RS6000_WEAK 1
1974 #else
1975 #define RS6000_WEAK 0
1976 #endif
1977
1978 #if RS6000_WEAK
1979 /* Used in lieu of ASM_WEAKEN_LABEL.  */
1980 #define ASM_WEAKEN_DECL(FILE, DECL, NAME, VAL)                          \
1981   do                                                                    \
1982     {                                                                   \
1983       fputs ("\t.weak\t", (FILE));                                      \
1984       RS6000_OUTPUT_BASENAME ((FILE), (NAME));                          \
1985       if ((DECL) && TREE_CODE (DECL) == FUNCTION_DECL                   \
1986           && DEFAULT_ABI == ABI_AIX && DOT_SYMBOLS)                     \
1987         {                                                               \
1988           if (TARGET_XCOFF)                                             \
1989             fputs ("[DS]", (FILE));                                     \
1990           fputs ("\n\t.weak\t.", (FILE));                               \
1991           RS6000_OUTPUT_BASENAME ((FILE), (NAME));                      \
1992         }                                                               \
1993       fputc ('\n', (FILE));                                             \
1994       if (VAL)                                                          \
1995         {                                                               \
1996           ASM_OUTPUT_DEF ((FILE), (NAME), (VAL));                       \
1997           if ((DECL) && TREE_CODE (DECL) == FUNCTION_DECL               \
1998               && DEFAULT_ABI == ABI_AIX && DOT_SYMBOLS)                 \
1999             {                                                           \
2000               fputs ("\t.set\t.", (FILE));                              \
2001               RS6000_OUTPUT_BASENAME ((FILE), (NAME));                  \
2002               fputs (",.", (FILE));                                     \
2003               RS6000_OUTPUT_BASENAME ((FILE), (VAL));                   \
2004               fputc ('\n', (FILE));                                     \
2005             }                                                           \
2006         }                                                               \
2007     }                                                                   \
2008   while (0)
2009 #endif
2010
2011 #if HAVE_GAS_WEAKREF
2012 #define ASM_OUTPUT_WEAKREF(FILE, DECL, NAME, VALUE)                     \
2013   do                                                                    \
2014     {                                                                   \
2015       fputs ("\t.weakref\t", (FILE));                                   \
2016       RS6000_OUTPUT_BASENAME ((FILE), (NAME));                          \
2017       fputs (", ", (FILE));                                             \
2018       RS6000_OUTPUT_BASENAME ((FILE), (VALUE));                         \
2019       if ((DECL) && TREE_CODE (DECL) == FUNCTION_DECL                   \
2020           && DEFAULT_ABI == ABI_AIX && DOT_SYMBOLS)                     \
2021         {                                                               \
2022           fputs ("\n\t.weakref\t.", (FILE));                            \
2023           RS6000_OUTPUT_BASENAME ((FILE), (NAME));                      \
2024           fputs (", .", (FILE));                                        \
2025           RS6000_OUTPUT_BASENAME ((FILE), (VALUE));                     \
2026         }                                                               \
2027       fputc ('\n', (FILE));                                             \
2028     } while (0)
2029 #endif
2030
2031 /* This implements the `alias' attribute.  */
2032 #undef  ASM_OUTPUT_DEF_FROM_DECLS
2033 #define ASM_OUTPUT_DEF_FROM_DECLS(FILE, DECL, TARGET)                   \
2034   do                                                                    \
2035     {                                                                   \
2036       const char *alias = XSTR (XEXP (DECL_RTL (DECL), 0), 0);          \
2037       const char *name = IDENTIFIER_POINTER (TARGET);                   \
2038       if (TREE_CODE (DECL) == FUNCTION_DECL                             \
2039           && DEFAULT_ABI == ABI_AIX && DOT_SYMBOLS)                     \
2040         {                                                               \
2041           if (TREE_PUBLIC (DECL))                                       \
2042             {                                                           \
2043               if (!RS6000_WEAK || !DECL_WEAK (DECL))                    \
2044                 {                                                       \
2045                   fputs ("\t.globl\t.", FILE);                          \
2046                   RS6000_OUTPUT_BASENAME (FILE, alias);                 \
2047                   putc ('\n', FILE);                                    \
2048                 }                                                       \
2049             }                                                           \
2050           else if (TARGET_XCOFF)                                        \
2051             {                                                           \
2052               fputs ("\t.lglobl\t.", FILE);                             \
2053               RS6000_OUTPUT_BASENAME (FILE, alias);                     \
2054               putc ('\n', FILE);                                        \
2055             }                                                           \
2056           fputs ("\t.set\t.", FILE);                                    \
2057           RS6000_OUTPUT_BASENAME (FILE, alias);                         \
2058           fputs (",.", FILE);                                           \
2059           RS6000_OUTPUT_BASENAME (FILE, name);                          \
2060           fputc ('\n', FILE);                                           \
2061         }                                                               \
2062       ASM_OUTPUT_DEF (FILE, alias, name);                               \
2063     }                                                                   \
2064    while (0)
2065
2066 #define TARGET_ASM_FILE_START rs6000_file_start
2067
2068 /* Output to assembler file text saying following lines
2069    may contain character constants, extra white space, comments, etc.  */
2070
2071 #define ASM_APP_ON ""
2072
2073 /* Output to assembler file text saying following lines
2074    no longer contain unusual constructs.  */
2075
2076 #define ASM_APP_OFF ""
2077
2078 /* How to refer to registers in assembler output.
2079    This sequence is indexed by compiler's hard-register-number (see above).  */
2080
2081 extern char rs6000_reg_names[][8];      /* register names (0 vs. %r0).  */
2082
2083 #define REGISTER_NAMES                                                  \
2084 {                                                                       \
2085   &rs6000_reg_names[ 0][0],     /* r0   */                              \
2086   &rs6000_reg_names[ 1][0],     /* r1   */                              \
2087   &rs6000_reg_names[ 2][0],     /* r2   */                              \
2088   &rs6000_reg_names[ 3][0],     /* r3   */                              \
2089   &rs6000_reg_names[ 4][0],     /* r4   */                              \
2090   &rs6000_reg_names[ 5][0],     /* r5   */                              \
2091   &rs6000_reg_names[ 6][0],     /* r6   */                              \
2092   &rs6000_reg_names[ 7][0],     /* r7   */                              \
2093   &rs6000_reg_names[ 8][0],     /* r8   */                              \
2094   &rs6000_reg_names[ 9][0],     /* r9   */                              \
2095   &rs6000_reg_names[10][0],     /* r10  */                              \
2096   &rs6000_reg_names[11][0],     /* r11  */                              \
2097   &rs6000_reg_names[12][0],     /* r12  */                              \
2098   &rs6000_reg_names[13][0],     /* r13  */                              \
2099   &rs6000_reg_names[14][0],     /* r14  */                              \
2100   &rs6000_reg_names[15][0],     /* r15  */                              \
2101   &rs6000_reg_names[16][0],     /* r16  */                              \
2102   &rs6000_reg_names[17][0],     /* r17  */                              \
2103   &rs6000_reg_names[18][0],     /* r18  */                              \
2104   &rs6000_reg_names[19][0],     /* r19  */                              \
2105   &rs6000_reg_names[20][0],     /* r20  */                              \
2106   &rs6000_reg_names[21][0],     /* r21  */                              \
2107   &rs6000_reg_names[22][0],     /* r22  */                              \
2108   &rs6000_reg_names[23][0],     /* r23  */                              \
2109   &rs6000_reg_names[24][0],     /* r24  */                              \
2110   &rs6000_reg_names[25][0],     /* r25  */                              \
2111   &rs6000_reg_names[26][0],     /* r26  */                              \
2112   &rs6000_reg_names[27][0],     /* r27  */                              \
2113   &rs6000_reg_names[28][0],     /* r28  */                              \
2114   &rs6000_reg_names[29][0],     /* r29  */                              \
2115   &rs6000_reg_names[30][0],     /* r30  */                              \
2116   &rs6000_reg_names[31][0],     /* r31  */                              \
2117                                                                         \
2118   &rs6000_reg_names[32][0],     /* fr0  */                              \
2119   &rs6000_reg_names[33][0],     /* fr1  */                              \
2120   &rs6000_reg_names[34][0],     /* fr2  */                              \
2121   &rs6000_reg_names[35][0],     /* fr3  */                              \
2122   &rs6000_reg_names[36][0],     /* fr4  */                              \
2123   &rs6000_reg_names[37][0],     /* fr5  */                              \
2124   &rs6000_reg_names[38][0],     /* fr6  */                              \
2125   &rs6000_reg_names[39][0],     /* fr7  */                              \
2126   &rs6000_reg_names[40][0],     /* fr8  */                              \
2127   &rs6000_reg_names[41][0],     /* fr9  */                              \
2128   &rs6000_reg_names[42][0],     /* fr10 */                              \
2129   &rs6000_reg_names[43][0],     /* fr11 */                              \
2130   &rs6000_reg_names[44][0],     /* fr12 */                              \
2131   &rs6000_reg_names[45][0],     /* fr13 */                              \
2132   &rs6000_reg_names[46][0],     /* fr14 */                              \
2133   &rs6000_reg_names[47][0],     /* fr15 */                              \
2134   &rs6000_reg_names[48][0],     /* fr16 */                              \
2135   &rs6000_reg_names[49][0],     /* fr17 */                              \
2136   &rs6000_reg_names[50][0],     /* fr18 */                              \
2137   &rs6000_reg_names[51][0],     /* fr19 */                              \
2138   &rs6000_reg_names[52][0],     /* fr20 */                              \
2139   &rs6000_reg_names[53][0],     /* fr21 */                              \
2140   &rs6000_reg_names[54][0],     /* fr22 */                              \
2141   &rs6000_reg_names[55][0],     /* fr23 */                              \
2142   &rs6000_reg_names[56][0],     /* fr24 */                              \
2143   &rs6000_reg_names[57][0],     /* fr25 */                              \
2144   &rs6000_reg_names[58][0],     /* fr26 */                              \
2145   &rs6000_reg_names[59][0],     /* fr27 */                              \
2146   &rs6000_reg_names[60][0],     /* fr28 */                              \
2147   &rs6000_reg_names[61][0],     /* fr29 */                              \
2148   &rs6000_reg_names[62][0],     /* fr30 */                              \
2149   &rs6000_reg_names[63][0],     /* fr31 */                              \
2150                                                                         \
2151   &rs6000_reg_names[64][0],     /* mq   */                              \
2152   &rs6000_reg_names[65][0],     /* lr   */                              \
2153   &rs6000_reg_names[66][0],     /* ctr  */                              \
2154   &rs6000_reg_names[67][0],     /* ap   */                              \
2155                                                                         \
2156   &rs6000_reg_names[68][0],     /* cr0  */                              \
2157   &rs6000_reg_names[69][0],     /* cr1  */                              \
2158   &rs6000_reg_names[70][0],     /* cr2  */                              \
2159   &rs6000_reg_names[71][0],     /* cr3  */                              \
2160   &rs6000_reg_names[72][0],     /* cr4  */                              \
2161   &rs6000_reg_names[73][0],     /* cr5  */                              \
2162   &rs6000_reg_names[74][0],     /* cr6  */                              \
2163   &rs6000_reg_names[75][0],     /* cr7  */                              \
2164                                                                         \
2165   &rs6000_reg_names[76][0],     /* xer  */                              \
2166                                                                         \
2167   &rs6000_reg_names[77][0],     /* v0  */                               \
2168   &rs6000_reg_names[78][0],     /* v1  */                               \
2169   &rs6000_reg_names[79][0],     /* v2  */                               \
2170   &rs6000_reg_names[80][0],     /* v3  */                               \
2171   &rs6000_reg_names[81][0],     /* v4  */                               \
2172   &rs6000_reg_names[82][0],     /* v5  */                               \
2173   &rs6000_reg_names[83][0],     /* v6  */                               \
2174   &rs6000_reg_names[84][0],     /* v7  */                               \
2175   &rs6000_reg_names[85][0],     /* v8  */                               \
2176   &rs6000_reg_names[86][0],     /* v9  */                               \
2177   &rs6000_reg_names[87][0],     /* v10  */                              \
2178   &rs6000_reg_names[88][0],     /* v11  */                              \
2179   &rs6000_reg_names[89][0],     /* v12  */                              \
2180   &rs6000_reg_names[90][0],     /* v13  */                              \
2181   &rs6000_reg_names[91][0],     /* v14  */                              \
2182   &rs6000_reg_names[92][0],     /* v15  */                              \
2183   &rs6000_reg_names[93][0],     /* v16  */                              \
2184   &rs6000_reg_names[94][0],     /* v17  */                              \
2185   &rs6000_reg_names[95][0],     /* v18  */                              \
2186   &rs6000_reg_names[96][0],     /* v19  */                              \
2187   &rs6000_reg_names[97][0],     /* v20  */                              \
2188   &rs6000_reg_names[98][0],     /* v21  */                              \
2189   &rs6000_reg_names[99][0],     /* v22  */                              \
2190   &rs6000_reg_names[100][0],    /* v23  */                              \
2191   &rs6000_reg_names[101][0],    /* v24  */                              \
2192   &rs6000_reg_names[102][0],    /* v25  */                              \
2193   &rs6000_reg_names[103][0],    /* v26  */                              \
2194   &rs6000_reg_names[104][0],    /* v27  */                              \
2195   &rs6000_reg_names[105][0],    /* v28  */                              \
2196   &rs6000_reg_names[106][0],    /* v29  */                              \
2197   &rs6000_reg_names[107][0],    /* v30  */                              \
2198   &rs6000_reg_names[108][0],    /* v31  */                              \
2199   &rs6000_reg_names[109][0],    /* vrsave  */                           \
2200   &rs6000_reg_names[110][0],    /* vscr  */                             \
2201   &rs6000_reg_names[111][0],    /* spe_acc */                           \
2202   &rs6000_reg_names[112][0],    /* spefscr */                           \
2203   &rs6000_reg_names[113][0],    /* sfp  */                              \
2204 }
2205
2206 /* Table of additional register names to use in user input.  */
2207
2208 #define ADDITIONAL_REGISTER_NAMES \
2209  {{"r0",    0}, {"r1",    1}, {"r2",    2}, {"r3",    3},       \
2210   {"r4",    4}, {"r5",    5}, {"r6",    6}, {"r7",    7},       \
2211   {"r8",    8}, {"r9",    9}, {"r10",  10}, {"r11",  11},       \
2212   {"r12",  12}, {"r13",  13}, {"r14",  14}, {"r15",  15},       \
2213   {"r16",  16}, {"r17",  17}, {"r18",  18}, {"r19",  19},       \
2214   {"r20",  20}, {"r21",  21}, {"r22",  22}, {"r23",  23},       \
2215   {"r24",  24}, {"r25",  25}, {"r26",  26}, {"r27",  27},       \
2216   {"r28",  28}, {"r29",  29}, {"r30",  30}, {"r31",  31},       \
2217   {"fr0",  32}, {"fr1",  33}, {"fr2",  34}, {"fr3",  35},       \
2218   {"fr4",  36}, {"fr5",  37}, {"fr6",  38}, {"fr7",  39},       \
2219   {"fr8",  40}, {"fr9",  41}, {"fr10", 42}, {"fr11", 43},       \
2220   {"fr12", 44}, {"fr13", 45}, {"fr14", 46}, {"fr15", 47},       \
2221   {"fr16", 48}, {"fr17", 49}, {"fr18", 50}, {"fr19", 51},       \
2222   {"fr20", 52}, {"fr21", 53}, {"fr22", 54}, {"fr23", 55},       \
2223   {"fr24", 56}, {"fr25", 57}, {"fr26", 58}, {"fr27", 59},       \
2224   {"fr28", 60}, {"fr29", 61}, {"fr30", 62}, {"fr31", 63},       \
2225   {"v0",   77}, {"v1",   78}, {"v2",   79}, {"v3",   80},       \
2226   {"v4",   81}, {"v5",   82}, {"v6",   83}, {"v7",   84},       \
2227   {"v8",   85}, {"v9",   86}, {"v10",  87}, {"v11",  88},       \
2228   {"v12",  89}, {"v13",  90}, {"v14",  91}, {"v15",  92},       \
2229   {"v16",  93}, {"v17",  94}, {"v18",  95}, {"v19",  96},       \
2230   {"v20",  97}, {"v21",  98}, {"v22",  99}, {"v23",  100},      \
2231   {"v24",  101},{"v25",  102},{"v26",  103},{"v27",  104},      \
2232   {"v28",  105},{"v29",  106},{"v30",  107},{"v31",  108},      \
2233   {"vrsave", 109}, {"vscr", 110},                               \
2234   {"spe_acc", 111}, {"spefscr", 112},                           \
2235   /* no additional names for: mq, lr, ctr, ap */                \
2236   {"cr0",  68}, {"cr1",  69}, {"cr2",  70}, {"cr3",  71},       \
2237   {"cr4",  72}, {"cr5",  73}, {"cr6",  74}, {"cr7",  75},       \
2238   {"cc",   68}, {"sp",    1}, {"toc",   2} }
2239
2240 /* Text to write out after a CALL that may be replaced by glue code by
2241    the loader.  This depends on the AIX version.  */
2242 #define RS6000_CALL_GLUE "cror 31,31,31"
2243
2244 /* This is how to output an element of a case-vector that is relative.  */
2245
2246 #define ASM_OUTPUT_ADDR_DIFF_ELT(FILE, BODY, VALUE, REL) \
2247   do { char buf[100];                                   \
2248        fputs ("\t.long ", FILE);                        \
2249        ASM_GENERATE_INTERNAL_LABEL (buf, "L", VALUE);   \
2250        assemble_name (FILE, buf);                       \
2251        putc ('-', FILE);                                \
2252        ASM_GENERATE_INTERNAL_LABEL (buf, "L", REL);     \
2253        assemble_name (FILE, buf);                       \
2254        putc ('\n', FILE);                               \
2255      } while (0)
2256
2257 /* This is how to output an assembler line
2258    that says to advance the location counter
2259    to a multiple of 2**LOG bytes.  */
2260
2261 #define ASM_OUTPUT_ALIGN(FILE,LOG)      \
2262   if ((LOG) != 0)                       \
2263     fprintf (FILE, "\t.align %d\n", (LOG))
2264
2265 /* Pick up the return address upon entry to a procedure. Used for
2266    dwarf2 unwind information.  This also enables the table driven
2267    mechanism.  */
2268
2269 #define INCOMING_RETURN_ADDR_RTX   gen_rtx_REG (Pmode, LR_REGNO)
2270 #define DWARF_FRAME_RETURN_COLUMN  DWARF_FRAME_REGNUM (LR_REGNO)
2271
2272 /* Describe how we implement __builtin_eh_return.  */
2273 #define EH_RETURN_DATA_REGNO(N) ((N) < 4 ? (N) + 3 : INVALID_REGNUM)
2274 #define EH_RETURN_STACKADJ_RTX  gen_rtx_REG (Pmode, 10)
2275
2276 /* Print operand X (an rtx) in assembler syntax to file FILE.
2277    CODE is a letter or dot (`z' in `%z0') or 0 if no letter was specified.
2278    For `%' followed by punctuation, CODE is the punctuation and X is null.  */
2279
2280 #define PRINT_OPERAND(FILE, X, CODE)  print_operand (FILE, X, CODE)
2281
2282 /* Define which CODE values are valid.  */
2283
2284 #define PRINT_OPERAND_PUNCT_VALID_P(CODE)  \
2285   ((CODE) == '.' || (CODE) == '&')
2286
2287 /* Print a memory address as an operand to reference that memory location.  */
2288
2289 #define PRINT_OPERAND_ADDRESS(FILE, ADDR) print_operand_address (FILE, ADDR)
2290
2291 /* uncomment for disabling the corresponding default options */
2292 /* #define  MACHINE_no_sched_interblock */
2293 /* #define  MACHINE_no_sched_speculative */
2294 /* #define  MACHINE_no_sched_speculative_load */
2295
2296 /* General flags.  */
2297 extern int flag_pic;
2298 extern int optimize;
2299 extern int flag_expensive_optimizations;
2300 extern int frame_pointer_needed;
2301
2302 enum rs6000_builtins
2303 {
2304   /* AltiVec builtins.  */
2305   ALTIVEC_BUILTIN_ST_INTERNAL_4si,
2306   ALTIVEC_BUILTIN_LD_INTERNAL_4si,
2307   ALTIVEC_BUILTIN_ST_INTERNAL_8hi,
2308   ALTIVEC_BUILTIN_LD_INTERNAL_8hi,
2309   ALTIVEC_BUILTIN_ST_INTERNAL_16qi,
2310   ALTIVEC_BUILTIN_LD_INTERNAL_16qi,
2311   ALTIVEC_BUILTIN_ST_INTERNAL_4sf,
2312   ALTIVEC_BUILTIN_LD_INTERNAL_4sf,
2313   ALTIVEC_BUILTIN_VADDUBM,
2314   ALTIVEC_BUILTIN_VADDUHM,
2315   ALTIVEC_BUILTIN_VADDUWM,
2316   ALTIVEC_BUILTIN_VADDFP,
2317   ALTIVEC_BUILTIN_VADDCUW,
2318   ALTIVEC_BUILTIN_VADDUBS,
2319   ALTIVEC_BUILTIN_VADDSBS,
2320   ALTIVEC_BUILTIN_VADDUHS,
2321   ALTIVEC_BUILTIN_VADDSHS,
2322   ALTIVEC_BUILTIN_VADDUWS,
2323   ALTIVEC_BUILTIN_VADDSWS,
2324   ALTIVEC_BUILTIN_VAND,
2325   ALTIVEC_BUILTIN_VANDC,
2326   ALTIVEC_BUILTIN_VAVGUB,
2327   ALTIVEC_BUILTIN_VAVGSB,
2328   ALTIVEC_BUILTIN_VAVGUH,
2329   ALTIVEC_BUILTIN_VAVGSH,
2330   ALTIVEC_BUILTIN_VAVGUW,
2331   ALTIVEC_BUILTIN_VAVGSW,
2332   ALTIVEC_BUILTIN_VCFUX,
2333   ALTIVEC_BUILTIN_VCFSX,
2334   ALTIVEC_BUILTIN_VCTSXS,
2335   ALTIVEC_BUILTIN_VCTUXS,
2336   ALTIVEC_BUILTIN_VCMPBFP,
2337   ALTIVEC_BUILTIN_VCMPEQUB,
2338   ALTIVEC_BUILTIN_VCMPEQUH,
2339   ALTIVEC_BUILTIN_VCMPEQUW,
2340   ALTIVEC_BUILTIN_VCMPEQFP,
2341   ALTIVEC_BUILTIN_VCMPGEFP,
2342   ALTIVEC_BUILTIN_VCMPGTUB,
2343   ALTIVEC_BUILTIN_VCMPGTSB,
2344   ALTIVEC_BUILTIN_VCMPGTUH,
2345   ALTIVEC_BUILTIN_VCMPGTSH,
2346   ALTIVEC_BUILTIN_VCMPGTUW,
2347   ALTIVEC_BUILTIN_VCMPGTSW,
2348   ALTIVEC_BUILTIN_VCMPGTFP,
2349   ALTIVEC_BUILTIN_VEXPTEFP,
2350   ALTIVEC_BUILTIN_VLOGEFP,
2351   ALTIVEC_BUILTIN_VMADDFP,
2352   ALTIVEC_BUILTIN_VMAXUB,
2353   ALTIVEC_BUILTIN_VMAXSB,
2354   ALTIVEC_BUILTIN_VMAXUH,
2355   ALTIVEC_BUILTIN_VMAXSH,
2356   ALTIVEC_BUILTIN_VMAXUW,
2357   ALTIVEC_BUILTIN_VMAXSW,
2358   ALTIVEC_BUILTIN_VMAXFP,
2359   ALTIVEC_BUILTIN_VMHADDSHS,
2360   ALTIVEC_BUILTIN_VMHRADDSHS,
2361   ALTIVEC_BUILTIN_VMLADDUHM,
2362   ALTIVEC_BUILTIN_VMRGHB,
2363   ALTIVEC_BUILTIN_VMRGHH,
2364   ALTIVEC_BUILTIN_VMRGHW,
2365   ALTIVEC_BUILTIN_VMRGLB,
2366   ALTIVEC_BUILTIN_VMRGLH,
2367   ALTIVEC_BUILTIN_VMRGLW,
2368   ALTIVEC_BUILTIN_VMSUMUBM,
2369   ALTIVEC_BUILTIN_VMSUMMBM,
2370   ALTIVEC_BUILTIN_VMSUMUHM,
2371   ALTIVEC_BUILTIN_VMSUMSHM,
2372   ALTIVEC_BUILTIN_VMSUMUHS,
2373   ALTIVEC_BUILTIN_VMSUMSHS,
2374   ALTIVEC_BUILTIN_VMINUB,
2375   ALTIVEC_BUILTIN_VMINSB,
2376   ALTIVEC_BUILTIN_VMINUH,
2377   ALTIVEC_BUILTIN_VMINSH,
2378   ALTIVEC_BUILTIN_VMINUW,
2379   ALTIVEC_BUILTIN_VMINSW,
2380   ALTIVEC_BUILTIN_VMINFP,
2381   ALTIVEC_BUILTIN_VMULEUB,
2382   ALTIVEC_BUILTIN_VMULESB,
2383   ALTIVEC_BUILTIN_VMULEUH,
2384   ALTIVEC_BUILTIN_VMULESH,
2385   ALTIVEC_BUILTIN_VMULOUB,
2386   ALTIVEC_BUILTIN_VMULOSB,
2387   ALTIVEC_BUILTIN_VMULOUH,
2388   ALTIVEC_BUILTIN_VMULOSH,
2389   ALTIVEC_BUILTIN_VNMSUBFP,
2390   ALTIVEC_BUILTIN_VNOR,
2391   ALTIVEC_BUILTIN_VOR,
2392   ALTIVEC_BUILTIN_VSEL_4SI,
2393   ALTIVEC_BUILTIN_VSEL_4SF,
2394   ALTIVEC_BUILTIN_VSEL_8HI,
2395   ALTIVEC_BUILTIN_VSEL_16QI,
2396   ALTIVEC_BUILTIN_VPERM_4SI,
2397   ALTIVEC_BUILTIN_VPERM_4SF,
2398   ALTIVEC_BUILTIN_VPERM_8HI,
2399   ALTIVEC_BUILTIN_VPERM_16QI,
2400   ALTIVEC_BUILTIN_VPKUHUM,
2401   ALTIVEC_BUILTIN_VPKUWUM,
2402   ALTIVEC_BUILTIN_VPKPX,
2403   ALTIVEC_BUILTIN_VPKUHSS,
2404   ALTIVEC_BUILTIN_VPKSHSS,
2405   ALTIVEC_BUILTIN_VPKUWSS,
2406   ALTIVEC_BUILTIN_VPKSWSS,
2407   ALTIVEC_BUILTIN_VPKUHUS,
2408   ALTIVEC_BUILTIN_VPKSHUS,
2409   ALTIVEC_BUILTIN_VPKUWUS,
2410   ALTIVEC_BUILTIN_VPKSWUS,
2411   ALTIVEC_BUILTIN_VREFP,
2412   ALTIVEC_BUILTIN_VRFIM,
2413   ALTIVEC_BUILTIN_VRFIN,
2414   ALTIVEC_BUILTIN_VRFIP,
2415   ALTIVEC_BUILTIN_VRFIZ,
2416   ALTIVEC_BUILTIN_VRLB,
2417   ALTIVEC_BUILTIN_VRLH,
2418   ALTIVEC_BUILTIN_VRLW,
2419   ALTIVEC_BUILTIN_VRSQRTEFP,
2420   ALTIVEC_BUILTIN_VSLB,
2421   ALTIVEC_BUILTIN_VSLH,
2422   ALTIVEC_BUILTIN_VSLW,
2423   ALTIVEC_BUILTIN_VSL,
2424   ALTIVEC_BUILTIN_VSLO,
2425   ALTIVEC_BUILTIN_VSPLTB,
2426   ALTIVEC_BUILTIN_VSPLTH,
2427   ALTIVEC_BUILTIN_VSPLTW,
2428   ALTIVEC_BUILTIN_VSPLTISB,
2429   ALTIVEC_BUILTIN_VSPLTISH,
2430   ALTIVEC_BUILTIN_VSPLTISW,
2431   ALTIVEC_BUILTIN_VSRB,
2432   ALTIVEC_BUILTIN_VSRH,
2433   ALTIVEC_BUILTIN_VSRW,
2434   ALTIVEC_BUILTIN_VSRAB,
2435   ALTIVEC_BUILTIN_VSRAH,
2436   ALTIVEC_BUILTIN_VSRAW,
2437   ALTIVEC_BUILTIN_VSR,
2438   ALTIVEC_BUILTIN_VSRO,
2439   ALTIVEC_BUILTIN_VSUBUBM,
2440   ALTIVEC_BUILTIN_VSUBUHM,
2441   ALTIVEC_BUILTIN_VSUBUWM,
2442   ALTIVEC_BUILTIN_VSUBFP,
2443   ALTIVEC_BUILTIN_VSUBCUW,
2444   ALTIVEC_BUILTIN_VSUBUBS,
2445   ALTIVEC_BUILTIN_VSUBSBS,
2446   ALTIVEC_BUILTIN_VSUBUHS,
2447   ALTIVEC_BUILTIN_VSUBSHS,
2448   ALTIVEC_BUILTIN_VSUBUWS,
2449   ALTIVEC_BUILTIN_VSUBSWS,
2450   ALTIVEC_BUILTIN_VSUM4UBS,
2451   ALTIVEC_BUILTIN_VSUM4SBS,
2452   ALTIVEC_BUILTIN_VSUM4SHS,
2453   ALTIVEC_BUILTIN_VSUM2SWS,
2454   ALTIVEC_BUILTIN_VSUMSWS,
2455   ALTIVEC_BUILTIN_VXOR,
2456   ALTIVEC_BUILTIN_VSLDOI_16QI,
2457   ALTIVEC_BUILTIN_VSLDOI_8HI,
2458   ALTIVEC_BUILTIN_VSLDOI_4SI,
2459   ALTIVEC_BUILTIN_VSLDOI_4SF,
2460   ALTIVEC_BUILTIN_VUPKHSB,
2461   ALTIVEC_BUILTIN_VUPKHPX,
2462   ALTIVEC_BUILTIN_VUPKHSH,
2463   ALTIVEC_BUILTIN_VUPKLSB,
2464   ALTIVEC_BUILTIN_VUPKLPX,
2465   ALTIVEC_BUILTIN_VUPKLSH,
2466   ALTIVEC_BUILTIN_MTVSCR,
2467   ALTIVEC_BUILTIN_MFVSCR,
2468   ALTIVEC_BUILTIN_DSSALL,
2469   ALTIVEC_BUILTIN_DSS,
2470   ALTIVEC_BUILTIN_LVSL,
2471   ALTIVEC_BUILTIN_LVSR,
2472   ALTIVEC_BUILTIN_DSTT,
2473   ALTIVEC_BUILTIN_DSTST,
2474   ALTIVEC_BUILTIN_DSTSTT,
2475   ALTIVEC_BUILTIN_DST,
2476   ALTIVEC_BUILTIN_LVEBX,
2477   ALTIVEC_BUILTIN_LVEHX,
2478   ALTIVEC_BUILTIN_LVEWX,
2479   ALTIVEC_BUILTIN_LVXL,
2480   ALTIVEC_BUILTIN_LVX,
2481   ALTIVEC_BUILTIN_STVX,
2482   ALTIVEC_BUILTIN_STVEBX,
2483   ALTIVEC_BUILTIN_STVEHX,
2484   ALTIVEC_BUILTIN_STVEWX,
2485   ALTIVEC_BUILTIN_STVXL,
2486   ALTIVEC_BUILTIN_VCMPBFP_P,
2487   ALTIVEC_BUILTIN_VCMPEQFP_P,
2488   ALTIVEC_BUILTIN_VCMPEQUB_P,
2489   ALTIVEC_BUILTIN_VCMPEQUH_P,
2490   ALTIVEC_BUILTIN_VCMPEQUW_P,
2491   ALTIVEC_BUILTIN_VCMPGEFP_P,
2492   ALTIVEC_BUILTIN_VCMPGTFP_P,
2493   ALTIVEC_BUILTIN_VCMPGTSB_P,
2494   ALTIVEC_BUILTIN_VCMPGTSH_P,
2495   ALTIVEC_BUILTIN_VCMPGTSW_P,
2496   ALTIVEC_BUILTIN_VCMPGTUB_P,
2497   ALTIVEC_BUILTIN_VCMPGTUH_P,
2498   ALTIVEC_BUILTIN_VCMPGTUW_P,
2499   ALTIVEC_BUILTIN_ABSS_V4SI,
2500   ALTIVEC_BUILTIN_ABSS_V8HI,
2501   ALTIVEC_BUILTIN_ABSS_V16QI,
2502   ALTIVEC_BUILTIN_ABS_V4SI,
2503   ALTIVEC_BUILTIN_ABS_V4SF,
2504   ALTIVEC_BUILTIN_ABS_V8HI,
2505   ALTIVEC_BUILTIN_ABS_V16QI,
2506   ALTIVEC_BUILTIN_MASK_FOR_LOAD,
2507   ALTIVEC_BUILTIN_MASK_FOR_STORE,
2508   ALTIVEC_BUILTIN_VEC_INIT_V4SI,
2509   ALTIVEC_BUILTIN_VEC_INIT_V8HI,
2510   ALTIVEC_BUILTIN_VEC_INIT_V16QI,
2511   ALTIVEC_BUILTIN_VEC_INIT_V4SF,
2512   ALTIVEC_BUILTIN_VEC_SET_V4SI,
2513   ALTIVEC_BUILTIN_VEC_SET_V8HI,
2514   ALTIVEC_BUILTIN_VEC_SET_V16QI,
2515   ALTIVEC_BUILTIN_VEC_SET_V4SF,
2516   ALTIVEC_BUILTIN_VEC_EXT_V4SI,
2517   ALTIVEC_BUILTIN_VEC_EXT_V8HI,
2518   ALTIVEC_BUILTIN_VEC_EXT_V16QI,
2519   ALTIVEC_BUILTIN_VEC_EXT_V4SF,
2520
2521   /* Altivec overloaded builtins.  */
2522   ALTIVEC_BUILTIN_VCMPEQ_P,
2523   ALTIVEC_BUILTIN_OVERLOADED_FIRST = ALTIVEC_BUILTIN_VCMPEQ_P,
2524   ALTIVEC_BUILTIN_VCMPGT_P,
2525   ALTIVEC_BUILTIN_VCMPGE_P,
2526   ALTIVEC_BUILTIN_VEC_ABS,
2527   ALTIVEC_BUILTIN_VEC_ABSS,
2528   ALTIVEC_BUILTIN_VEC_ADD,
2529   ALTIVEC_BUILTIN_VEC_ADDC,
2530   ALTIVEC_BUILTIN_VEC_ADDS,
2531   ALTIVEC_BUILTIN_VEC_AND,
2532   ALTIVEC_BUILTIN_VEC_ANDC,
2533   ALTIVEC_BUILTIN_VEC_AVG,
2534   ALTIVEC_BUILTIN_VEC_CEIL,
2535   ALTIVEC_BUILTIN_VEC_CMPB,
2536   ALTIVEC_BUILTIN_VEC_CMPEQ,
2537   ALTIVEC_BUILTIN_VEC_CMPEQUB,
2538   ALTIVEC_BUILTIN_VEC_CMPEQUH,
2539   ALTIVEC_BUILTIN_VEC_CMPEQUW,
2540   ALTIVEC_BUILTIN_VEC_CMPGE,
2541   ALTIVEC_BUILTIN_VEC_CMPGT,
2542   ALTIVEC_BUILTIN_VEC_CMPLE,
2543   ALTIVEC_BUILTIN_VEC_CMPLT,
2544   ALTIVEC_BUILTIN_VEC_CTF,
2545   ALTIVEC_BUILTIN_VEC_CTS,
2546   ALTIVEC_BUILTIN_VEC_CTU,
2547   ALTIVEC_BUILTIN_VEC_DST,
2548   ALTIVEC_BUILTIN_VEC_DSTST,
2549   ALTIVEC_BUILTIN_VEC_DSTSTT,
2550   ALTIVEC_BUILTIN_VEC_DSTT,
2551   ALTIVEC_BUILTIN_VEC_EXPTE,
2552   ALTIVEC_BUILTIN_VEC_FLOOR,
2553   ALTIVEC_BUILTIN_VEC_LD,
2554   ALTIVEC_BUILTIN_VEC_LDE,
2555   ALTIVEC_BUILTIN_VEC_LDL,
2556   ALTIVEC_BUILTIN_VEC_LOGE,
2557   ALTIVEC_BUILTIN_VEC_LVEBX,
2558   ALTIVEC_BUILTIN_VEC_LVEHX,
2559   ALTIVEC_BUILTIN_VEC_LVEWX,
2560   ALTIVEC_BUILTIN_VEC_LVSL,
2561   ALTIVEC_BUILTIN_VEC_LVSR,
2562   ALTIVEC_BUILTIN_VEC_MADD,
2563   ALTIVEC_BUILTIN_VEC_MADDS,
2564   ALTIVEC_BUILTIN_VEC_MAX,
2565   ALTIVEC_BUILTIN_VEC_MERGEH,
2566   ALTIVEC_BUILTIN_VEC_MERGEL,
2567   ALTIVEC_BUILTIN_VEC_MIN,
2568   ALTIVEC_BUILTIN_VEC_MLADD,
2569   ALTIVEC_BUILTIN_VEC_MPERM,
2570   ALTIVEC_BUILTIN_VEC_MRADDS,
2571   ALTIVEC_BUILTIN_VEC_MRGHB,
2572   ALTIVEC_BUILTIN_VEC_MRGHH,
2573   ALTIVEC_BUILTIN_VEC_MRGHW,
2574   ALTIVEC_BUILTIN_VEC_MRGLB,
2575   ALTIVEC_BUILTIN_VEC_MRGLH,
2576   ALTIVEC_BUILTIN_VEC_MRGLW,
2577   ALTIVEC_BUILTIN_VEC_MSUM,
2578   ALTIVEC_BUILTIN_VEC_MSUMS,
2579   ALTIVEC_BUILTIN_VEC_MTVSCR,
2580   ALTIVEC_BUILTIN_VEC_MULE,
2581   ALTIVEC_BUILTIN_VEC_MULO,
2582   ALTIVEC_BUILTIN_VEC_NMSUB,
2583   ALTIVEC_BUILTIN_VEC_NOR,
2584   ALTIVEC_BUILTIN_VEC_OR,
2585   ALTIVEC_BUILTIN_VEC_PACK,
2586   ALTIVEC_BUILTIN_VEC_PACKPX,
2587   ALTIVEC_BUILTIN_VEC_PACKS,
2588   ALTIVEC_BUILTIN_VEC_PACKSU,
2589   ALTIVEC_BUILTIN_VEC_PERM,
2590   ALTIVEC_BUILTIN_VEC_RE,
2591   ALTIVEC_BUILTIN_VEC_RL,
2592   ALTIVEC_BUILTIN_VEC_ROUND,
2593   ALTIVEC_BUILTIN_VEC_RSQRTE,
2594   ALTIVEC_BUILTIN_VEC_SEL,
2595   ALTIVEC_BUILTIN_VEC_SL,
2596   ALTIVEC_BUILTIN_VEC_SLD,
2597   ALTIVEC_BUILTIN_VEC_SLL,
2598   ALTIVEC_BUILTIN_VEC_SLO,
2599   ALTIVEC_BUILTIN_VEC_SPLAT,
2600   ALTIVEC_BUILTIN_VEC_SPLAT_S16,
2601   ALTIVEC_BUILTIN_VEC_SPLAT_S32,
2602   ALTIVEC_BUILTIN_VEC_SPLAT_S8,
2603   ALTIVEC_BUILTIN_VEC_SPLAT_U16,
2604   ALTIVEC_BUILTIN_VEC_SPLAT_U32,
2605   ALTIVEC_BUILTIN_VEC_SPLAT_U8,
2606   ALTIVEC_BUILTIN_VEC_SPLTB,
2607   ALTIVEC_BUILTIN_VEC_SPLTH,
2608   ALTIVEC_BUILTIN_VEC_SPLTW,
2609   ALTIVEC_BUILTIN_VEC_SR,
2610   ALTIVEC_BUILTIN_VEC_SRA,
2611   ALTIVEC_BUILTIN_VEC_SRL,
2612   ALTIVEC_BUILTIN_VEC_SRO,
2613   ALTIVEC_BUILTIN_VEC_ST,
2614   ALTIVEC_BUILTIN_VEC_STE,
2615   ALTIVEC_BUILTIN_VEC_STL,
2616   ALTIVEC_BUILTIN_VEC_STVEBX,
2617   ALTIVEC_BUILTIN_VEC_STVEHX,
2618   ALTIVEC_BUILTIN_VEC_STVEWX,
2619   ALTIVEC_BUILTIN_VEC_SUB,
2620   ALTIVEC_BUILTIN_VEC_SUBC,
2621   ALTIVEC_BUILTIN_VEC_SUBS,
2622   ALTIVEC_BUILTIN_VEC_SUM2S,
2623   ALTIVEC_BUILTIN_VEC_SUM4S,
2624   ALTIVEC_BUILTIN_VEC_SUMS,
2625   ALTIVEC_BUILTIN_VEC_TRUNC,
2626   ALTIVEC_BUILTIN_VEC_UNPACKH,
2627   ALTIVEC_BUILTIN_VEC_UNPACKL,
2628   ALTIVEC_BUILTIN_VEC_VADDFP,
2629   ALTIVEC_BUILTIN_VEC_VADDSBS,
2630   ALTIVEC_BUILTIN_VEC_VADDSHS,
2631   ALTIVEC_BUILTIN_VEC_VADDSWS,
2632   ALTIVEC_BUILTIN_VEC_VADDUBM,
2633   ALTIVEC_BUILTIN_VEC_VADDUBS,
2634   ALTIVEC_BUILTIN_VEC_VADDUHM,
2635   ALTIVEC_BUILTIN_VEC_VADDUHS,
2636   ALTIVEC_BUILTIN_VEC_VADDUWM,
2637   ALTIVEC_BUILTIN_VEC_VADDUWS,
2638   ALTIVEC_BUILTIN_VEC_VAVGSB,
2639   ALTIVEC_BUILTIN_VEC_VAVGSH,
2640   ALTIVEC_BUILTIN_VEC_VAVGSW,
2641   ALTIVEC_BUILTIN_VEC_VAVGUB,
2642   ALTIVEC_BUILTIN_VEC_VAVGUH,
2643   ALTIVEC_BUILTIN_VEC_VAVGUW,
2644   ALTIVEC_BUILTIN_VEC_VCFSX,
2645   ALTIVEC_BUILTIN_VEC_VCFUX,
2646   ALTIVEC_BUILTIN_VEC_VCMPEQFP,
2647   ALTIVEC_BUILTIN_VEC_VCMPEQUB,
2648   ALTIVEC_BUILTIN_VEC_VCMPEQUH,
2649   ALTIVEC_BUILTIN_VEC_VCMPEQUW,
2650   ALTIVEC_BUILTIN_VEC_VCMPGTFP,
2651   ALTIVEC_BUILTIN_VEC_VCMPGTSB,
2652   ALTIVEC_BUILTIN_VEC_VCMPGTSH,
2653   ALTIVEC_BUILTIN_VEC_VCMPGTSW,
2654   ALTIVEC_BUILTIN_VEC_VCMPGTUB,
2655   ALTIVEC_BUILTIN_VEC_VCMPGTUH,
2656   ALTIVEC_BUILTIN_VEC_VCMPGTUW,
2657   ALTIVEC_BUILTIN_VEC_VMAXFP,
2658   ALTIVEC_BUILTIN_VEC_VMAXSB,
2659   ALTIVEC_BUILTIN_VEC_VMAXSH,
2660   ALTIVEC_BUILTIN_VEC_VMAXSW,
2661   ALTIVEC_BUILTIN_VEC_VMAXUB,
2662   ALTIVEC_BUILTIN_VEC_VMAXUH,
2663   ALTIVEC_BUILTIN_VEC_VMAXUW,
2664   ALTIVEC_BUILTIN_VEC_VMINFP,
2665   ALTIVEC_BUILTIN_VEC_VMINSB,
2666   ALTIVEC_BUILTIN_VEC_VMINSH,
2667   ALTIVEC_BUILTIN_VEC_VMINSW,
2668   ALTIVEC_BUILTIN_VEC_VMINUB,
2669   ALTIVEC_BUILTIN_VEC_VMINUH,
2670   ALTIVEC_BUILTIN_VEC_VMINUW,
2671   ALTIVEC_BUILTIN_VEC_VMRGHB,
2672   ALTIVEC_BUILTIN_VEC_VMRGHH,
2673   ALTIVEC_BUILTIN_VEC_VMRGHW,
2674   ALTIVEC_BUILTIN_VEC_VMRGLB,
2675   ALTIVEC_BUILTIN_VEC_VMRGLH,
2676   ALTIVEC_BUILTIN_VEC_VMRGLW,
2677   ALTIVEC_BUILTIN_VEC_VMSUMMBM,
2678   ALTIVEC_BUILTIN_VEC_VMSUMSHM,
2679   ALTIVEC_BUILTIN_VEC_VMSUMSHS,
2680   ALTIVEC_BUILTIN_VEC_VMSUMUBM,
2681   ALTIVEC_BUILTIN_VEC_VMSUMUHM,
2682   ALTIVEC_BUILTIN_VEC_VMSUMUHS,
2683   ALTIVEC_BUILTIN_VEC_VMULESB,
2684   ALTIVEC_BUILTIN_VEC_VMULESH,
2685   ALTIVEC_BUILTIN_VEC_VMULEUB,
2686   ALTIVEC_BUILTIN_VEC_VMULEUH,
2687   ALTIVEC_BUILTIN_VEC_VMULOSB,
2688   ALTIVEC_BUILTIN_VEC_VMULOSH,
2689   ALTIVEC_BUILTIN_VEC_VMULOUB,
2690   ALTIVEC_BUILTIN_VEC_VMULOUH,
2691   ALTIVEC_BUILTIN_VEC_VPKSHSS,
2692   ALTIVEC_BUILTIN_VEC_VPKSHUS,
2693   ALTIVEC_BUILTIN_VEC_VPKSWSS,
2694   ALTIVEC_BUILTIN_VEC_VPKSWUS,
2695   ALTIVEC_BUILTIN_VEC_VPKUHUM,
2696   ALTIVEC_BUILTIN_VEC_VPKUHUS,
2697   ALTIVEC_BUILTIN_VEC_VPKUWUM,
2698   ALTIVEC_BUILTIN_VEC_VPKUWUS,
2699   ALTIVEC_BUILTIN_VEC_VRLB,
2700   ALTIVEC_BUILTIN_VEC_VRLH,
2701   ALTIVEC_BUILTIN_VEC_VRLW,
2702   ALTIVEC_BUILTIN_VEC_VSLB,
2703   ALTIVEC_BUILTIN_VEC_VSLH,
2704   ALTIVEC_BUILTIN_VEC_VSLW,
2705   ALTIVEC_BUILTIN_VEC_VSPLTB,
2706   ALTIVEC_BUILTIN_VEC_VSPLTH,
2707   ALTIVEC_BUILTIN_VEC_VSPLTW,
2708   ALTIVEC_BUILTIN_VEC_VSRAB,
2709   ALTIVEC_BUILTIN_VEC_VSRAH,
2710   ALTIVEC_BUILTIN_VEC_VSRAW,
2711   ALTIVEC_BUILTIN_VEC_VSRB,
2712   ALTIVEC_BUILTIN_VEC_VSRH,
2713   ALTIVEC_BUILTIN_VEC_VSRW,
2714   ALTIVEC_BUILTIN_VEC_VSUBFP,
2715   ALTIVEC_BUILTIN_VEC_VSUBSBS,
2716   ALTIVEC_BUILTIN_VEC_VSUBSHS,
2717   ALTIVEC_BUILTIN_VEC_VSUBSWS,
2718   ALTIVEC_BUILTIN_VEC_VSUBUBM,
2719   ALTIVEC_BUILTIN_VEC_VSUBUBS,
2720   ALTIVEC_BUILTIN_VEC_VSUBUHM,
2721   ALTIVEC_BUILTIN_VEC_VSUBUHS,
2722   ALTIVEC_BUILTIN_VEC_VSUBUWM,
2723   ALTIVEC_BUILTIN_VEC_VSUBUWS,
2724   ALTIVEC_BUILTIN_VEC_VSUM4SBS,
2725   ALTIVEC_BUILTIN_VEC_VSUM4SHS,
2726   ALTIVEC_BUILTIN_VEC_VSUM4UBS,
2727   ALTIVEC_BUILTIN_VEC_VUPKHPX,
2728   ALTIVEC_BUILTIN_VEC_VUPKHSB,
2729   ALTIVEC_BUILTIN_VEC_VUPKHSH,
2730   ALTIVEC_BUILTIN_VEC_VUPKLPX,
2731   ALTIVEC_BUILTIN_VEC_VUPKLSB,
2732   ALTIVEC_BUILTIN_VEC_VUPKLSH,
2733   ALTIVEC_BUILTIN_VEC_XOR,
2734   ALTIVEC_BUILTIN_VEC_STEP,
2735   ALTIVEC_BUILTIN_OVERLOADED_LAST = ALTIVEC_BUILTIN_VEC_STEP,
2736
2737   /* SPE builtins.  */
2738   SPE_BUILTIN_EVADDW,
2739   SPE_BUILTIN_EVAND,
2740   SPE_BUILTIN_EVANDC,
2741   SPE_BUILTIN_EVDIVWS,
2742   SPE_BUILTIN_EVDIVWU,
2743   SPE_BUILTIN_EVEQV,
2744   SPE_BUILTIN_EVFSADD,
2745   SPE_BUILTIN_EVFSDIV,
2746   SPE_BUILTIN_EVFSMUL,
2747   SPE_BUILTIN_EVFSSUB,
2748   SPE_BUILTIN_EVLDDX,
2749   SPE_BUILTIN_EVLDHX,
2750   SPE_BUILTIN_EVLDWX,
2751   SPE_BUILTIN_EVLHHESPLATX,
2752   SPE_BUILTIN_EVLHHOSSPLATX,
2753   SPE_BUILTIN_EVLHHOUSPLATX,
2754   SPE_BUILTIN_EVLWHEX,
2755   SPE_BUILTIN_EVLWHOSX,
2756   SPE_BUILTIN_EVLWHOUX,
2757   SPE_BUILTIN_EVLWHSPLATX,
2758   SPE_BUILTIN_EVLWWSPLATX,
2759   SPE_BUILTIN_EVMERGEHI,
2760   SPE_BUILTIN_EVMERGEHILO,
2761   SPE_BUILTIN_EVMERGELO,
2762   SPE_BUILTIN_EVMERGELOHI,
2763   SPE_BUILTIN_EVMHEGSMFAA,
2764   SPE_BUILTIN_EVMHEGSMFAN,
2765   SPE_BUILTIN_EVMHEGSMIAA,
2766   SPE_BUILTIN_EVMHEGSMIAN,
2767   SPE_BUILTIN_EVMHEGUMIAA,
2768   SPE_BUILTIN_EVMHEGUMIAN,
2769   SPE_BUILTIN_EVMHESMF,
2770   SPE_BUILTIN_EVMHESMFA,
2771   SPE_BUILTIN_EVMHESMFAAW,
2772   SPE_BUILTIN_EVMHESMFANW,
2773   SPE_BUILTIN_EVMHESMI,
2774   SPE_BUILTIN_EVMHESMIA,
2775   SPE_BUILTIN_EVMHESMIAAW,
2776   SPE_BUILTIN_EVMHESMIANW,
2777   SPE_BUILTIN_EVMHESSF,
2778   SPE_BUILTIN_EVMHESSFA,
2779   SPE_BUILTIN_EVMHESSFAAW,
2780   SPE_BUILTIN_EVMHESSFANW,
2781   SPE_BUILTIN_EVMHESSIAAW,
2782   SPE_BUILTIN_EVMHESSIANW,
2783   SPE_BUILTIN_EVMHEUMI,
2784   SPE_BUILTIN_EVMHEUMIA,
2785   SPE_BUILTIN_EVMHEUMIAAW,
2786   SPE_BUILTIN_EVMHEUMIANW,
2787   SPE_BUILTIN_EVMHEUSIAAW,
2788   SPE_BUILTIN_EVMHEUSIANW,
2789   SPE_BUILTIN_EVMHOGSMFAA,
2790   SPE_BUILTIN_EVMHOGSMFAN,
2791   SPE_BUILTIN_EVMHOGSMIAA,
2792   SPE_BUILTIN_EVMHOGSMIAN,
2793   SPE_BUILTIN_EVMHOGUMIAA,
2794   SPE_BUILTIN_EVMHOGUMIAN,
2795   SPE_BUILTIN_EVMHOSMF,
2796   SPE_BUILTIN_EVMHOSMFA,
2797   SPE_BUILTIN_EVMHOSMFAAW,
2798   SPE_BUILTIN_EVMHOSMFANW,
2799   SPE_BUILTIN_EVMHOSMI,
2800   SPE_BUILTIN_EVMHOSMIA,
2801   SPE_BUILTIN_EVMHOSMIAAW,
2802   SPE_BUILTIN_EVMHOSMIANW,
2803   SPE_BUILTIN_EVMHOSSF,
2804   SPE_BUILTIN_EVMHOSSFA,
2805   SPE_BUILTIN_EVMHOSSFAAW,
2806   SPE_BUILTIN_EVMHOSSFANW,
2807   SPE_BUILTIN_EVMHOSSIAAW,
2808   SPE_BUILTIN_EVMHOSSIANW,
2809   SPE_BUILTIN_EVMHOUMI,
2810   SPE_BUILTIN_EVMHOUMIA,
2811   SPE_BUILTIN_EVMHOUMIAAW,
2812   SPE_BUILTIN_EVMHOUMIANW,
2813   SPE_BUILTIN_EVMHOUSIAAW,
2814   SPE_BUILTIN_EVMHOUSIANW,
2815   SPE_BUILTIN_EVMWHSMF,
2816   SPE_BUILTIN_EVMWHSMFA,
2817   SPE_BUILTIN_EVMWHSMI,
2818   SPE_BUILTIN_EVMWHSMIA,
2819   SPE_BUILTIN_EVMWHSSF,
2820   SPE_BUILTIN_EVMWHSSFA,
2821   SPE_BUILTIN_EVMWHUMI,
2822   SPE_BUILTIN_EVMWHUMIA,
2823   SPE_BUILTIN_EVMWLSMIAAW,
2824   SPE_BUILTIN_EVMWLSMIANW,
2825   SPE_BUILTIN_EVMWLSSIAAW,
2826   SPE_BUILTIN_EVMWLSSIANW,
2827   SPE_BUILTIN_EVMWLUMI,
2828   SPE_BUILTIN_EVMWLUMIA,
2829   SPE_BUILTIN_EVMWLUMIAAW,
2830   SPE_BUILTIN_EVMWLUMIANW,
2831   SPE_BUILTIN_EVMWLUSIAAW,
2832   SPE_BUILTIN_EVMWLUSIANW,
2833   SPE_BUILTIN_EVMWSMF,
2834   SPE_BUILTIN_EVMWSMFA,
2835   SPE_BUILTIN_EVMWSMFAA,
2836   SPE_BUILTIN_EVMWSMFAN,
2837   SPE_BUILTIN_EVMWSMI,
2838   SPE_BUILTIN_EVMWSMIA,
2839   SPE_BUILTIN_EVMWSMIAA,
2840   SPE_BUILTIN_EVMWSMIAN,
2841   SPE_BUILTIN_EVMWHSSFAA,
2842   SPE_BUILTIN_EVMWSSF,
2843   SPE_BUILTIN_EVMWSSFA,
2844   SPE_BUILTIN_EVMWSSFAA,
2845   SPE_BUILTIN_EVMWSSFAN,
2846   SPE_BUILTIN_EVMWUMI,
2847   SPE_BUILTIN_EVMWUMIA,
2848   SPE_BUILTIN_EVMWUMIAA,
2849   SPE_BUILTIN_EVMWUMIAN,
2850   SPE_BUILTIN_EVNAND,
2851   SPE_BUILTIN_EVNOR,
2852   SPE_BUILTIN_EVOR,
2853   SPE_BUILTIN_EVORC,
2854   SPE_BUILTIN_EVRLW,
2855   SPE_BUILTIN_EVSLW,
2856   SPE_BUILTIN_EVSRWS,
2857   SPE_BUILTIN_EVSRWU,
2858   SPE_BUILTIN_EVSTDDX,
2859   SPE_BUILTIN_EVSTDHX,
2860   SPE_BUILTIN_EVSTDWX,
2861   SPE_BUILTIN_EVSTWHEX,
2862   SPE_BUILTIN_EVSTWHOX,
2863   SPE_BUILTIN_EVSTWWEX,
2864   SPE_BUILTIN_EVSTWWOX,
2865   SPE_BUILTIN_EVSUBFW,
2866   SPE_BUILTIN_EVXOR,
2867   SPE_BUILTIN_EVABS,
2868   SPE_BUILTIN_EVADDSMIAAW,
2869   SPE_BUILTIN_EVADDSSIAAW,
2870   SPE_BUILTIN_EVADDUMIAAW,
2871   SPE_BUILTIN_EVADDUSIAAW,
2872   SPE_BUILTIN_EVCNTLSW,
2873   SPE_BUILTIN_EVCNTLZW,
2874   SPE_BUILTIN_EVEXTSB,
2875   SPE_BUILTIN_EVEXTSH,
2876   SPE_BUILTIN_EVFSABS,
2877   SPE_BUILTIN_EVFSCFSF,
2878   SPE_BUILTIN_EVFSCFSI,
2879   SPE_BUILTIN_EVFSCFUF,
2880   SPE_BUILTIN_EVFSCFUI,
2881   SPE_BUILTIN_EVFSCTSF,
2882   SPE_BUILTIN_EVFSCTSI,
2883   SPE_BUILTIN_EVFSCTSIZ,
2884   SPE_BUILTIN_EVFSCTUF,
2885   SPE_BUILTIN_EVFSCTUI,
2886   SPE_BUILTIN_EVFSCTUIZ,
2887   SPE_BUILTIN_EVFSNABS,
2888   SPE_BUILTIN_EVFSNEG,
2889   SPE_BUILTIN_EVMRA,
2890   SPE_BUILTIN_EVNEG,
2891   SPE_BUILTIN_EVRNDW,
2892   SPE_BUILTIN_EVSUBFSMIAAW,
2893   SPE_BUILTIN_EVSUBFSSIAAW,
2894   SPE_BUILTIN_EVSUBFUMIAAW,
2895   SPE_BUILTIN_EVSUBFUSIAAW,
2896   SPE_BUILTIN_EVADDIW,
2897   SPE_BUILTIN_EVLDD,
2898   SPE_BUILTIN_EVLDH,
2899   SPE_BUILTIN_EVLDW,
2900   SPE_BUILTIN_EVLHHESPLAT,
2901   SPE_BUILTIN_EVLHHOSSPLAT,
2902   SPE_BUILTIN_EVLHHOUSPLAT,
2903   SPE_BUILTIN_EVLWHE,
2904   SPE_BUILTIN_EVLWHOS,
2905   SPE_BUILTIN_EVLWHOU,
2906   SPE_BUILTIN_EVLWHSPLAT,
2907   SPE_BUILTIN_EVLWWSPLAT,
2908   SPE_BUILTIN_EVRLWI,
2909   SPE_BUILTIN_EVSLWI,
2910   SPE_BUILTIN_EVSRWIS,
2911   SPE_BUILTIN_EVSRWIU,
2912   SPE_BUILTIN_EVSTDD,
2913   SPE_BUILTIN_EVSTDH,
2914   SPE_BUILTIN_EVSTDW,
2915   SPE_BUILTIN_EVSTWHE,
2916   SPE_BUILTIN_EVSTWHO,
2917   SPE_BUILTIN_EVSTWWE,
2918   SPE_BUILTIN_EVSTWWO,
2919   SPE_BUILTIN_EVSUBIFW,
2920
2921   /* Compares.  */
2922   SPE_BUILTIN_EVCMPEQ,
2923   SPE_BUILTIN_EVCMPGTS,
2924   SPE_BUILTIN_EVCMPGTU,
2925   SPE_BUILTIN_EVCMPLTS,
2926   SPE_BUILTIN_EVCMPLTU,
2927   SPE_BUILTIN_EVFSCMPEQ,
2928   SPE_BUILTIN_EVFSCMPGT,
2929   SPE_BUILTIN_EVFSCMPLT,
2930   SPE_BUILTIN_EVFSTSTEQ,
2931   SPE_BUILTIN_EVFSTSTGT,
2932   SPE_BUILTIN_EVFSTSTLT,
2933
2934   /* EVSEL compares.  */
2935   SPE_BUILTIN_EVSEL_CMPEQ,
2936   SPE_BUILTIN_EVSEL_CMPGTS,
2937   SPE_BUILTIN_EVSEL_CMPGTU,
2938   SPE_BUILTIN_EVSEL_CMPLTS,
2939   SPE_BUILTIN_EVSEL_CMPLTU,
2940   SPE_BUILTIN_EVSEL_FSCMPEQ,
2941   SPE_BUILTIN_EVSEL_FSCMPGT,
2942   SPE_BUILTIN_EVSEL_FSCMPLT,
2943   SPE_BUILTIN_EVSEL_FSTSTEQ,
2944   SPE_BUILTIN_EVSEL_FSTSTGT,
2945   SPE_BUILTIN_EVSEL_FSTSTLT,
2946
2947   SPE_BUILTIN_EVSPLATFI,
2948   SPE_BUILTIN_EVSPLATI,
2949   SPE_BUILTIN_EVMWHSSMAA,
2950   SPE_BUILTIN_EVMWHSMFAA,
2951   SPE_BUILTIN_EVMWHSMIAA,
2952   SPE_BUILTIN_EVMWHUSIAA,
2953   SPE_BUILTIN_EVMWHUMIAA,
2954   SPE_BUILTIN_EVMWHSSFAN,
2955   SPE_BUILTIN_EVMWHSSIAN,
2956   SPE_BUILTIN_EVMWHSMFAN,
2957   SPE_BUILTIN_EVMWHSMIAN,
2958   SPE_BUILTIN_EVMWHUSIAN,
2959   SPE_BUILTIN_EVMWHUMIAN,
2960   SPE_BUILTIN_EVMWHGSSFAA,
2961   SPE_BUILTIN_EVMWHGSMFAA,
2962   SPE_BUILTIN_EVMWHGSMIAA,
2963   SPE_BUILTIN_EVMWHGUMIAA,
2964   SPE_BUILTIN_EVMWHGSSFAN,
2965   SPE_BUILTIN_EVMWHGSMFAN,
2966   SPE_BUILTIN_EVMWHGSMIAN,
2967   SPE_BUILTIN_EVMWHGUMIAN,
2968   SPE_BUILTIN_MTSPEFSCR,
2969   SPE_BUILTIN_MFSPEFSCR,
2970   SPE_BUILTIN_BRINC,
2971
2972   /* PAIRED builtins.  */
2973   PAIRED_BUILTIN_DIVV2SF3,
2974   PAIRED_BUILTIN_ABSV2SF2,
2975   PAIRED_BUILTIN_NEGV2SF2,
2976   PAIRED_BUILTIN_SQRTV2SF2,
2977   PAIRED_BUILTIN_ADDV2SF3,
2978   PAIRED_BUILTIN_SUBV2SF3,
2979   PAIRED_BUILTIN_RESV2SF2,
2980   PAIRED_BUILTIN_MULV2SF3,
2981   PAIRED_BUILTIN_MSUB,
2982   PAIRED_BUILTIN_MADD,
2983   PAIRED_BUILTIN_NMSUB,
2984   PAIRED_BUILTIN_NMADD,
2985   PAIRED_BUILTIN_NABSV2SF2,
2986   PAIRED_BUILTIN_SUM0,
2987   PAIRED_BUILTIN_SUM1,
2988   PAIRED_BUILTIN_MULS0,
2989   PAIRED_BUILTIN_MULS1,
2990   PAIRED_BUILTIN_MERGE00,
2991   PAIRED_BUILTIN_MERGE01,
2992   PAIRED_BUILTIN_MERGE10,
2993   PAIRED_BUILTIN_MERGE11,
2994   PAIRED_BUILTIN_MADDS0,
2995   PAIRED_BUILTIN_MADDS1,
2996   PAIRED_BUILTIN_STX,
2997   PAIRED_BUILTIN_LX,
2998   PAIRED_BUILTIN_SELV2SF4,
2999   PAIRED_BUILTIN_CMPU0,
3000   PAIRED_BUILTIN_CMPU1,
3001
3002   RS6000_BUILTIN_RECIP,
3003   RS6000_BUILTIN_RECIPF,
3004   RS6000_BUILTIN_RSQRTF,
3005
3006   RS6000_BUILTIN_COUNT
3007 };
3008
3009 enum rs6000_builtin_type_index
3010 {
3011   RS6000_BTI_NOT_OPAQUE,
3012   RS6000_BTI_opaque_V2SI,
3013   RS6000_BTI_opaque_V2SF,
3014   RS6000_BTI_opaque_p_V2SI,
3015   RS6000_BTI_opaque_V4SI,
3016   RS6000_BTI_V16QI,
3017   RS6000_BTI_V2SI,
3018   RS6000_BTI_V2SF,
3019   RS6000_BTI_V4HI,
3020   RS6000_BTI_V4SI,
3021   RS6000_BTI_V4SF,
3022   RS6000_BTI_V8HI,
3023   RS6000_BTI_unsigned_V16QI,
3024   RS6000_BTI_unsigned_V8HI,
3025   RS6000_BTI_unsigned_V4SI,
3026   RS6000_BTI_bool_char,          /* __bool char */
3027   RS6000_BTI_bool_short,         /* __bool short */
3028   RS6000_BTI_bool_int,           /* __bool int */
3029   RS6000_BTI_pixel,              /* __pixel */
3030   RS6000_BTI_bool_V16QI,         /* __vector __bool char */
3031   RS6000_BTI_bool_V8HI,          /* __vector __bool short */
3032   RS6000_BTI_bool_V4SI,          /* __vector __bool int */
3033   RS6000_BTI_pixel_V8HI,         /* __vector __pixel */
3034   RS6000_BTI_long,               /* long_integer_type_node */
3035   RS6000_BTI_unsigned_long,      /* long_unsigned_type_node */
3036   RS6000_BTI_INTQI,              /* intQI_type_node */
3037   RS6000_BTI_UINTQI,             /* unsigned_intQI_type_node */
3038   RS6000_BTI_INTHI,              /* intHI_type_node */
3039   RS6000_BTI_UINTHI,             /* unsigned_intHI_type_node */
3040   RS6000_BTI_INTSI,              /* intSI_type_node */
3041   RS6000_BTI_UINTSI,             /* unsigned_intSI_type_node */
3042   RS6000_BTI_float,              /* float_type_node */
3043   RS6000_BTI_void,               /* void_type_node */
3044   RS6000_BTI_MAX
3045 };
3046
3047
3048 #define opaque_V2SI_type_node         (rs6000_builtin_types[RS6000_BTI_opaque_V2SI])
3049 #define opaque_V2SF_type_node         (rs6000_builtin_types[RS6000_BTI_opaque_V2SF])
3050 #define opaque_p_V2SI_type_node       (rs6000_builtin_types[RS6000_BTI_opaque_p_V2SI])
3051 #define opaque_V4SI_type_node         (rs6000_builtin_types[RS6000_BTI_opaque_V4SI])
3052 #define V16QI_type_node               (rs6000_builtin_types[RS6000_BTI_V16QI])
3053 #define V2SI_type_node                (rs6000_builtin_types[RS6000_BTI_V2SI])
3054 #define V2SF_type_node                (rs6000_builtin_types[RS6000_BTI_V2SF])
3055 #define V4HI_type_node                (rs6000_builtin_types[RS6000_BTI_V4HI])
3056 #define V4SI_type_node                (rs6000_builtin_types[RS6000_BTI_V4SI])
3057 #define V4SF_type_node                (rs6000_builtin_types[RS6000_BTI_V4SF])
3058 #define V8HI_type_node                (rs6000_builtin_types[RS6000_BTI_V8HI])
3059 #define unsigned_V16QI_type_node      (rs6000_builtin_types[RS6000_BTI_unsigned_V16QI])
3060 #define unsigned_V8HI_type_node       (rs6000_builtin_types[RS6000_BTI_unsigned_V8HI])
3061 #define unsigned_V4SI_type_node       (rs6000_builtin_types[RS6000_BTI_unsigned_V4SI])
3062 #define bool_char_type_node           (rs6000_builtin_types[RS6000_BTI_bool_char])
3063 #define bool_short_type_node          (rs6000_builtin_types[RS6000_BTI_bool_short])
3064 #define bool_int_type_node            (rs6000_builtin_types[RS6000_BTI_bool_int])
3065 #define pixel_type_node               (rs6000_builtin_types[RS6000_BTI_pixel])
3066 #define bool_V16QI_type_node          (rs6000_builtin_types[RS6000_BTI_bool_V16QI])
3067 #define bool_V8HI_type_node           (rs6000_builtin_types[RS6000_BTI_bool_V8HI])
3068 #define bool_V4SI_type_node           (rs6000_builtin_types[RS6000_BTI_bool_V4SI])
3069 #define pixel_V8HI_type_node          (rs6000_builtin_types[RS6000_BTI_pixel_V8HI])
3070
3071 #define long_integer_type_internal_node  (rs6000_builtin_types[RS6000_BTI_long])
3072 #define long_unsigned_type_internal_node (rs6000_builtin_types[RS6000_BTI_unsigned_long])
3073 #define intQI_type_internal_node         (rs6000_builtin_types[RS6000_BTI_INTQI])
3074 #define uintQI_type_internal_node        (rs6000_builtin_types[RS6000_BTI_UINTQI])
3075 #define intHI_type_internal_node         (rs6000_builtin_types[RS6000_BTI_INTHI])
3076 #define uintHI_type_internal_node        (rs6000_builtin_types[RS6000_BTI_UINTHI])
3077 #define intSI_type_internal_node         (rs6000_builtin_types[RS6000_BTI_INTSI])
3078 #define uintSI_type_internal_node        (rs6000_builtin_types[RS6000_BTI_UINTSI])
3079 #define float_type_internal_node         (rs6000_builtin_types[RS6000_BTI_float])
3080 #define void_type_internal_node          (rs6000_builtin_types[RS6000_BTI_void])
3081
3082 extern GTY(()) tree rs6000_builtin_types[RS6000_BTI_MAX];
3083 extern GTY(()) tree rs6000_builtin_decls[RS6000_BUILTIN_COUNT];
3084