OSDN Git Service

* config/rs6000/rs6000.c (rs6000_file_start): Note PPC405 erratum
[pf3gnuchains/gcc-fork.git] / gcc / config / rs6000 / rs6000.h
1 /* Definitions of target machine for GNU compiler, for IBM RS/6000.
2    Copyright (C) 1992, 1993, 1994, 1995, 1996, 1997, 1998, 1999,
3    2000, 2001, 2002, 2003, 2004, 2005 Free Software Foundation, Inc.
4    Contributed by Richard Kenner (kenner@vlsi1.ultra.nyu.edu)
5
6    This file is part of GCC.
7
8    GCC is free software; you can redistribute it and/or modify it
9    under the terms of the GNU General Public License as published
10    by the Free Software Foundation; either version 2, or (at your
11    option) any later version.
12
13    GCC is distributed in the hope that it will be useful, but WITHOUT
14    ANY WARRANTY; without even the implied warranty of MERCHANTABILITY
15    or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public
16    License for more details.
17
18    You should have received a copy of the GNU General Public License
19    along with GCC; see the file COPYING.  If not, write to the
20    Free Software Foundation, 51 Franklin Street, Fifth Floor, Boston,
21    MA 02110-1301, USA.  */
22
23 /* Note that some other tm.h files include this one and then override
24    many of the definitions.  */
25
26 /* Definitions for the object file format.  These are set at
27    compile-time.  */
28
29 #define OBJECT_XCOFF 1
30 #define OBJECT_ELF 2
31 #define OBJECT_PEF 3
32 #define OBJECT_MACHO 4
33
34 #define TARGET_ELF (TARGET_OBJECT_FORMAT == OBJECT_ELF)
35 #define TARGET_XCOFF (TARGET_OBJECT_FORMAT == OBJECT_XCOFF)
36 #define TARGET_MACOS (TARGET_OBJECT_FORMAT == OBJECT_PEF)
37 #define TARGET_MACHO (TARGET_OBJECT_FORMAT == OBJECT_MACHO)
38
39 #ifndef TARGET_AIX
40 #define TARGET_AIX 0
41 #endif
42
43 /* Control whether function entry points use a "dot" symbol when
44    ABI_AIX.  */
45 #define DOT_SYMBOLS 1
46
47 /* Default string to use for cpu if not specified.  */
48 #ifndef TARGET_CPU_DEFAULT
49 #define TARGET_CPU_DEFAULT ((char *)0)
50 #endif
51
52 /* If configured for PPC405, support PPC405CR Erratum77.  */
53 #ifdef CONFIG_PPC405CR
54 #define PPC405_ERRATUM77 (rs6000_cpu == PROCESSOR_PPC405)
55 #else
56 #define PPC405_ERRATUM77 0
57 #endif
58
59 /* Common ASM definitions used by ASM_SPEC among the various targets
60    for handling -mcpu=xxx switches.  */
61 #define ASM_CPU_SPEC \
62 "%{!mcpu*: \
63   %{mpower: %{!mpower2: -mpwr}} \
64   %{mpower2: -mpwrx} \
65   %{mpowerpc64*: -mppc64} \
66   %{!mpowerpc64*: %{mpowerpc*: -mppc}} \
67   %{mno-power: %{!mpowerpc*: -mcom}} \
68   %{!mno-power: %{!mpower*: %(asm_default)}}} \
69 %{mcpu=common: -mcom} \
70 %{mcpu=power: -mpwr} \
71 %{mcpu=power2: -mpwrx} \
72 %{mcpu=power3: -mppc64} \
73 %{mcpu=power4: -mpower4} \
74 %{mcpu=power5: -mpower4} \
75 %{mcpu=powerpc: -mppc} \
76 %{mcpu=rios: -mpwr} \
77 %{mcpu=rios1: -mpwr} \
78 %{mcpu=rios2: -mpwrx} \
79 %{mcpu=rsc: -mpwr} \
80 %{mcpu=rsc1: -mpwr} \
81 %{mcpu=rs64a: -mppc64} \
82 %{mcpu=401: -mppc} \
83 %{mcpu=403: -m403} \
84 %{mcpu=405: -m405} \
85 %{mcpu=405fp: -m405} \
86 %{mcpu=440: -m440} \
87 %{mcpu=440fp: -m440} \
88 %{mcpu=505: -mppc} \
89 %{mcpu=601: -m601} \
90 %{mcpu=602: -mppc} \
91 %{mcpu=603: -mppc} \
92 %{mcpu=603e: -mppc} \
93 %{mcpu=ec603e: -mppc} \
94 %{mcpu=604: -mppc} \
95 %{mcpu=604e: -mppc} \
96 %{mcpu=620: -mppc64} \
97 %{mcpu=630: -mppc64} \
98 %{mcpu=740: -mppc} \
99 %{mcpu=750: -mppc} \
100 %{mcpu=G3: -mppc} \
101 %{mcpu=7400: -mppc -maltivec} \
102 %{mcpu=7450: -mppc -maltivec} \
103 %{mcpu=G4: -mppc -maltivec} \
104 %{mcpu=801: -mppc} \
105 %{mcpu=821: -mppc} \
106 %{mcpu=823: -mppc} \
107 %{mcpu=860: -mppc} \
108 %{mcpu=970: -mpower4 -maltivec} \
109 %{mcpu=G5: -mpower4 -maltivec} \
110 %{mcpu=8540: -me500} \
111 %{maltivec: -maltivec} \
112 -many"
113
114 #define CPP_DEFAULT_SPEC ""
115
116 #define ASM_DEFAULT_SPEC ""
117
118 /* This macro defines names of additional specifications to put in the specs
119    that can be used in various specifications like CC1_SPEC.  Its definition
120    is an initializer with a subgrouping for each command option.
121
122    Each subgrouping contains a string constant, that defines the
123    specification name, and a string constant that used by the GCC driver
124    program.
125
126    Do not define this macro if it does not need to do anything.  */
127
128 #define SUBTARGET_EXTRA_SPECS
129
130 #define EXTRA_SPECS                                                     \
131   { "cpp_default",              CPP_DEFAULT_SPEC },                     \
132   { "asm_cpu",                  ASM_CPU_SPEC },                         \
133   { "asm_default",              ASM_DEFAULT_SPEC },                     \
134   SUBTARGET_EXTRA_SPECS
135
136 /* Architecture type.  */
137
138 /* Define TARGET_MFCRF if the target assembler does not support the
139    optional field operand for mfcr.  */
140
141 #ifndef HAVE_AS_MFCRF
142 #undef  TARGET_MFCRF
143 #define TARGET_MFCRF 0
144 #endif
145
146 /* Define TARGET_POPCNTB if the target assembler does not support the
147    popcount byte instruction.  */
148
149 #ifndef HAVE_AS_POPCNTB
150 #undef  TARGET_POPCNTB
151 #define TARGET_POPCNTB 0
152 #endif
153
154 #ifndef TARGET_SECURE_PLT
155 #define TARGET_SECURE_PLT 0
156 #endif
157
158 #define TARGET_32BIT            (! TARGET_64BIT)
159
160 #ifndef HAVE_AS_TLS
161 #define HAVE_AS_TLS 0
162 #endif
163
164 /* Return 1 for a symbol ref for a thread-local storage symbol.  */
165 #define RS6000_SYMBOL_REF_TLS_P(RTX) \
166   (GET_CODE (RTX) == SYMBOL_REF && SYMBOL_REF_TLS_MODEL (RTX) != 0)
167
168 #ifdef IN_LIBGCC2
169 /* For libgcc2 we make sure this is a compile time constant */
170 #if defined (__64BIT__) || defined (__powerpc64__)
171 #undef TARGET_POWERPC64
172 #define TARGET_POWERPC64        1
173 #else
174 #undef TARGET_POWERPC64
175 #define TARGET_POWERPC64        0
176 #endif
177 #else
178     /* The option machinery will define this.  */
179 #endif
180
181 #define TARGET_DEFAULT (MASK_POWER | MASK_MULTIPLE | MASK_STRING)
182
183 /* Processor type.  Order must match cpu attribute in MD file.  */
184 enum processor_type
185  {
186    PROCESSOR_RIOS1,
187    PROCESSOR_RIOS2,
188    PROCESSOR_RS64A,
189    PROCESSOR_MPCCORE,
190    PROCESSOR_PPC403,
191    PROCESSOR_PPC405,
192    PROCESSOR_PPC440,
193    PROCESSOR_PPC601,
194    PROCESSOR_PPC603,
195    PROCESSOR_PPC604,
196    PROCESSOR_PPC604e,
197    PROCESSOR_PPC620,
198    PROCESSOR_PPC630,
199    PROCESSOR_PPC750,
200    PROCESSOR_PPC7400,
201    PROCESSOR_PPC7450,
202    PROCESSOR_PPC8540,
203    PROCESSOR_POWER4,
204    PROCESSOR_POWER5
205 };
206
207 extern enum processor_type rs6000_cpu;
208
209 /* Recast the processor type to the cpu attribute.  */
210 #define rs6000_cpu_attr ((enum attr_cpu)rs6000_cpu)
211
212 /* Define generic processor types based upon current deployment.  */
213 #define PROCESSOR_COMMON    PROCESSOR_PPC601
214 #define PROCESSOR_POWER     PROCESSOR_RIOS1
215 #define PROCESSOR_POWERPC   PROCESSOR_PPC604
216 #define PROCESSOR_POWERPC64 PROCESSOR_RS64A
217
218 /* Define the default processor.  This is overridden by other tm.h files.  */
219 #define PROCESSOR_DEFAULT   PROCESSOR_RIOS1
220 #define PROCESSOR_DEFAULT64 PROCESSOR_RS64A
221
222 /* Specify the dialect of assembler to use.  New mnemonics is dialect one
223    and the old mnemonics are dialect zero.  */
224 #define ASSEMBLER_DIALECT (TARGET_NEW_MNEMONICS ? 1 : 0)
225
226 /* Types of costly dependences.  */
227 enum rs6000_dependence_cost
228  {
229    max_dep_latency = 1000,
230    no_dep_costly,
231    all_deps_costly,
232    true_store_to_load_dep_costly,
233    store_to_load_dep_costly
234  };
235
236 /* Types of nop insertion schemes in sched target hook sched_finish.  */
237 enum rs6000_nop_insertion
238   {
239     sched_finish_regroup_exact = 1000,
240     sched_finish_pad_groups,
241     sched_finish_none
242   };
243
244 /* Dispatch group termination caused by an insn.  */
245 enum group_termination
246   {
247     current_group,
248     previous_group
249   };
250
251 /* Support for a compile-time default CPU, et cetera.  The rules are:
252    --with-cpu is ignored if -mcpu is specified.
253    --with-tune is ignored if -mtune is specified.
254    --with-float is ignored if -mhard-float or -msoft-float are
255     specified.  */
256 #define OPTION_DEFAULT_SPECS \
257   {"cpu", "%{!mcpu=*:-mcpu=%(VALUE)}" }, \
258   {"tune", "%{!mtune=*:-mtune=%(VALUE)}" }, \
259   {"float", "%{!msoft-float:%{!mhard-float:-m%(VALUE)-float}}" }
260
261 /* rs6000_select[0] is reserved for the default cpu defined via --with-cpu */
262 struct rs6000_cpu_select
263 {
264   const char *string;
265   const char *name;
266   int set_tune_p;
267   int set_arch_p;
268 };
269
270 extern struct rs6000_cpu_select rs6000_select[];
271
272 /* Debug support */
273 extern const char *rs6000_debug_name;   /* Name for -mdebug-xxxx option */
274 extern int rs6000_debug_stack;          /* debug stack applications */
275 extern int rs6000_debug_arg;            /* debug argument handling */
276
277 #define TARGET_DEBUG_STACK      rs6000_debug_stack
278 #define TARGET_DEBUG_ARG        rs6000_debug_arg
279
280 extern const char *rs6000_traceback_name; /* Type of traceback table.  */
281
282 /* These are separate from target_flags because we've run out of bits
283    there.  */
284 extern int rs6000_long_double_type_size;
285 extern int rs6000_altivec_abi;
286 extern int rs6000_spe_abi;
287 extern int rs6000_float_gprs;
288 extern int rs6000_alignment_flags;
289 extern const char *rs6000_sched_insert_nops_str;
290 extern enum rs6000_nop_insertion rs6000_sched_insert_nops;
291
292 /* Alignment options for fields in structures for sub-targets following
293    AIX-like ABI.
294    ALIGN_POWER word-aligns FP doubles (default AIX ABI).
295    ALIGN_NATURAL doubleword-aligns FP doubles (align to object size).
296
297    Override the macro definitions when compiling libobjc to avoid undefined
298    reference to rs6000_alignment_flags due to library's use of GCC alignment
299    macros which use the macros below.  */
300
301 #ifndef IN_TARGET_LIBS
302 #define MASK_ALIGN_POWER   0x00000000
303 #define MASK_ALIGN_NATURAL 0x00000001
304 #define TARGET_ALIGN_NATURAL (rs6000_alignment_flags & MASK_ALIGN_NATURAL)
305 #else
306 #define TARGET_ALIGN_NATURAL 0
307 #endif
308
309 #define TARGET_LONG_DOUBLE_128 (rs6000_long_double_type_size == 128)
310 #define TARGET_ALTIVEC_ABI rs6000_altivec_abi
311
312 #define TARGET_SPE_ABI 0
313 #define TARGET_SPE 0
314 #define TARGET_E500 0
315 #define TARGET_ISEL 0
316 #define TARGET_FPRS 1
317 #define TARGET_E500_SINGLE 0
318 #define TARGET_E500_DOUBLE 0
319
320 /* Sometimes certain combinations of command options do not make sense
321    on a particular target machine.  You can define a macro
322    `OVERRIDE_OPTIONS' to take account of this.  This macro, if
323    defined, is executed once just after all the command options have
324    been parsed.
325
326    Do not use this macro to turn on various extra optimizations for
327    `-O'.  That is what `OPTIMIZATION_OPTIONS' is for.
328
329    On the RS/6000 this is used to define the target cpu type.  */
330
331 #define OVERRIDE_OPTIONS rs6000_override_options (TARGET_CPU_DEFAULT)
332
333 /* Define this to change the optimizations performed by default.  */
334 #define OPTIMIZATION_OPTIONS(LEVEL,SIZE) optimization_options(LEVEL,SIZE)
335
336 /* Show we can debug even without a frame pointer.  */
337 #define CAN_DEBUG_WITHOUT_FP
338
339 /* Target pragma.  */
340 #define REGISTER_TARGET_PRAGMAS() do {                          \
341   c_register_pragma (0, "longcall", rs6000_pragma_longcall);    \
342 } while (0)
343
344 /* Target #defines.  */
345 #define TARGET_CPU_CPP_BUILTINS() \
346   rs6000_cpu_cpp_builtins (pfile)
347
348 /* This is used by rs6000_cpu_cpp_builtins to indicate the byte order
349    we're compiling for.  Some configurations may need to override it.  */
350 #define RS6000_CPU_CPP_ENDIAN_BUILTINS()        \
351   do                                            \
352     {                                           \
353       if (BYTES_BIG_ENDIAN)                     \
354         {                                       \
355           builtin_define ("__BIG_ENDIAN__");    \
356           builtin_define ("_BIG_ENDIAN");       \
357           builtin_assert ("machine=bigendian"); \
358         }                                       \
359       else                                      \
360         {                                       \
361           builtin_define ("__LITTLE_ENDIAN__"); \
362           builtin_define ("_LITTLE_ENDIAN");    \
363           builtin_assert ("machine=littleendian"); \
364         }                                       \
365     }                                           \
366   while (0)
367 \f
368 /* Target machine storage layout.  */
369
370 /* Define this macro if it is advisable to hold scalars in registers
371    in a wider mode than that declared by the program.  In such cases,
372    the value is constrained to be within the bounds of the declared
373    type, but kept valid in the wider mode.  The signedness of the
374    extension may differ from that of the type.  */
375
376 #define PROMOTE_MODE(MODE,UNSIGNEDP,TYPE)       \
377   if (GET_MODE_CLASS (MODE) == MODE_INT         \
378       && GET_MODE_SIZE (MODE) < UNITS_PER_WORD) \
379     (MODE) = TARGET_32BIT ? SImode : DImode;
380
381 /* Define this if most significant bit is lowest numbered
382    in instructions that operate on numbered bit-fields.  */
383 /* That is true on RS/6000.  */
384 #define BITS_BIG_ENDIAN 1
385
386 /* Define this if most significant byte of a word is the lowest numbered.  */
387 /* That is true on RS/6000.  */
388 #define BYTES_BIG_ENDIAN 1
389
390 /* Define this if most significant word of a multiword number is lowest
391    numbered.
392
393    For RS/6000 we can decide arbitrarily since there are no machine
394    instructions for them.  Might as well be consistent with bits and bytes.  */
395 #define WORDS_BIG_ENDIAN 1
396
397 #define MAX_BITS_PER_WORD 64
398
399 /* Width of a word, in units (bytes).  */
400 #define UNITS_PER_WORD (! TARGET_POWERPC64 ? 4 : 8)
401 #ifdef IN_LIBGCC2
402 #define MIN_UNITS_PER_WORD UNITS_PER_WORD
403 #else
404 #define MIN_UNITS_PER_WORD 4
405 #endif
406 #define UNITS_PER_FP_WORD 8
407 #define UNITS_PER_ALTIVEC_WORD 16
408 #define UNITS_PER_SPE_WORD 8
409
410 /* Type used for ptrdiff_t, as a string used in a declaration.  */
411 #define PTRDIFF_TYPE "int"
412
413 /* Type used for size_t, as a string used in a declaration.  */
414 #define SIZE_TYPE "long unsigned int"
415
416 /* Type used for wchar_t, as a string used in a declaration.  */
417 #define WCHAR_TYPE "short unsigned int"
418
419 /* Width of wchar_t in bits.  */
420 #define WCHAR_TYPE_SIZE 16
421
422 /* A C expression for the size in bits of the type `short' on the
423    target machine.  If you don't define this, the default is half a
424    word.  (If this would be less than one storage unit, it is
425    rounded up to one unit.)  */
426 #define SHORT_TYPE_SIZE 16
427
428 /* A C expression for the size in bits of the type `int' on the
429    target machine.  If you don't define this, the default is one
430    word.  */
431 #define INT_TYPE_SIZE 32
432
433 /* A C expression for the size in bits of the type `long' on the
434    target machine.  If you don't define this, the default is one
435    word.  */
436 #define LONG_TYPE_SIZE (TARGET_32BIT ? 32 : 64)
437
438 /* A C expression for the size in bits of the type `long long' on the
439    target machine.  If you don't define this, the default is two
440    words.  */
441 #define LONG_LONG_TYPE_SIZE 64
442
443 /* A C expression for the size in bits of the type `float' on the
444    target machine.  If you don't define this, the default is one
445    word.  */
446 #define FLOAT_TYPE_SIZE 32
447
448 /* A C expression for the size in bits of the type `double' on the
449    target machine.  If you don't define this, the default is two
450    words.  */
451 #define DOUBLE_TYPE_SIZE 64
452
453 /* A C expression for the size in bits of the type `long double' on
454    the target machine.  If you don't define this, the default is two
455    words.  */
456 #define LONG_DOUBLE_TYPE_SIZE rs6000_long_double_type_size
457
458 /* Define this to set long double type size to use in libgcc2.c, which can
459    not depend on target_flags.  */
460 #ifdef __LONG_DOUBLE_128__
461 #define LIBGCC2_LONG_DOUBLE_TYPE_SIZE 128
462 #else
463 #define LIBGCC2_LONG_DOUBLE_TYPE_SIZE 64
464 #endif
465
466 /* Work around rs6000_long_double_type_size dependency in ada/targtyps.c.  */
467 #define WIDEST_HARDWARE_FP_SIZE 64
468
469 /* Width in bits of a pointer.
470    See also the macro `Pmode' defined below.  */
471 #define POINTER_SIZE (TARGET_32BIT ? 32 : 64)
472
473 /* Allocation boundary (in *bits*) for storing arguments in argument list.  */
474 #define PARM_BOUNDARY (TARGET_32BIT ? 32 : 64)
475
476 /* Boundary (in *bits*) on which stack pointer should be aligned.  */
477 #define STACK_BOUNDARY \
478   ((TARGET_32BIT && !TARGET_ALTIVEC && !TARGET_ALTIVEC_ABI) ? 64 : 128)
479
480 /* Allocation boundary (in *bits*) for the code of a function.  */
481 #define FUNCTION_BOUNDARY 32
482
483 /* No data type wants to be aligned rounder than this.  */
484 #define BIGGEST_ALIGNMENT 128
485
486 /* A C expression to compute the alignment for a variables in the
487    local store.  TYPE is the data type, and ALIGN is the alignment
488    that the object would ordinarily have.  */
489 #define LOCAL_ALIGNMENT(TYPE, ALIGN)                            \
490   ((TARGET_ALTIVEC && TREE_CODE (TYPE) == VECTOR_TYPE) ? 128 :  \
491     (TARGET_E500_DOUBLE && TYPE_MODE (TYPE) == DFmode) ? 64 : \
492     (TARGET_SPE && TREE_CODE (TYPE) == VECTOR_TYPE) ? 64 : ALIGN)
493
494 /* Alignment of field after `int : 0' in a structure.  */
495 #define EMPTY_FIELD_BOUNDARY 32
496
497 /* Every structure's size must be a multiple of this.  */
498 #define STRUCTURE_SIZE_BOUNDARY 8
499
500 /* Return 1 if a structure or array containing FIELD should be
501    accessed using `BLKMODE'.
502
503    For the SPE, simd types are V2SI, and gcc can be tempted to put the
504    entire thing in a DI and use subregs to access the internals.
505    store_bit_field() will force (subreg:DI (reg:V2SI x))'s to the
506    back-end.  Because a single GPR can hold a V2SI, but not a DI, the
507    best thing to do is set structs to BLKmode and avoid Severe Tire
508    Damage.
509
510    On e500 v2, DF and DI modes suffer from the same anomaly.  DF can
511    fit into 1, whereas DI still needs two.  */
512 #define MEMBER_TYPE_FORCES_BLK(FIELD, MODE) \
513   ((TARGET_SPE && TREE_CODE (TREE_TYPE (FIELD)) == VECTOR_TYPE) \
514    || (TARGET_E500_DOUBLE && (MODE) == DFmode))
515
516 /* A bit-field declared as `int' forces `int' alignment for the struct.  */
517 #define PCC_BITFIELD_TYPE_MATTERS 1
518
519 /* Make strings word-aligned so strcpy from constants will be faster.
520    Make vector constants quadword aligned.  */
521 #define CONSTANT_ALIGNMENT(EXP, ALIGN)                           \
522   (TREE_CODE (EXP) == STRING_CST                                 \
523    && (ALIGN) < BITS_PER_WORD                                    \
524    ? BITS_PER_WORD                                               \
525    : (ALIGN))
526
527 /* Make arrays of chars word-aligned for the same reasons.
528    Align vectors to 128 bits.  Align SPE vectors and E500 v2 doubles to
529    64 bits.  */
530 #define DATA_ALIGNMENT(TYPE, ALIGN)             \
531   (TREE_CODE (TYPE) == VECTOR_TYPE ? (TARGET_SPE_ABI ? 64 : 128)        \
532    : (TARGET_E500_DOUBLE && TYPE_MODE (TYPE) == DFmode) ? 64 \
533    : TREE_CODE (TYPE) == ARRAY_TYPE             \
534    && TYPE_MODE (TREE_TYPE (TYPE)) == QImode    \
535    && (ALIGN) < BITS_PER_WORD ? BITS_PER_WORD : (ALIGN))
536
537 /* Nonzero if move instructions will actually fail to work
538    when given unaligned data.  */
539 #define STRICT_ALIGNMENT 0
540
541 /* Define this macro to be the value 1 if unaligned accesses have a cost
542    many times greater than aligned accesses, for example if they are
543    emulated in a trap handler.  */
544 #define SLOW_UNALIGNED_ACCESS(MODE, ALIGN)                              \
545   (STRICT_ALIGNMENT                                                     \
546    || (((MODE) == SFmode || (MODE) == DFmode || (MODE) == TFmode        \
547         || (MODE) == DImode)                                            \
548        && (ALIGN) < 32))
549 \f
550 /* Standard register usage.  */
551
552 /* Number of actual hardware registers.
553    The hardware registers are assigned numbers for the compiler
554    from 0 to just below FIRST_PSEUDO_REGISTER.
555    All registers that the compiler knows about must be given numbers,
556    even those that are not normally considered general registers.
557
558    RS/6000 has 32 fixed-point registers, 32 floating-point registers,
559    an MQ register, a count register, a link register, and 8 condition
560    register fields, which we view here as separate registers.  AltiVec
561    adds 32 vector registers and a VRsave register.
562
563    In addition, the difference between the frame and argument pointers is
564    a function of the number of registers saved, so we need to have a
565    register for AP that will later be eliminated in favor of SP or FP.
566    This is a normal register, but it is fixed.
567
568    We also create a pseudo register for float/int conversions, that will
569    really represent the memory location used.  It is represented here as
570    a register, in order to work around problems in allocating stack storage
571    in inline functions.  */
572
573 #define FIRST_PSEUDO_REGISTER 113
574
575 /* This must be included for pre gcc 3.0 glibc compatibility.  */
576 #define PRE_GCC3_DWARF_FRAME_REGISTERS 77
577
578 /* Add 32 dwarf columns for synthetic SPE registers.  */
579 #define DWARF_FRAME_REGISTERS (FIRST_PSEUDO_REGISTER + 32)
580
581 /* The SPE has an additional 32 synthetic registers, with DWARF debug
582    info numbering for these registers starting at 1200.  While eh_frame
583    register numbering need not be the same as the debug info numbering,
584    we choose to number these regs for eh_frame at 1200 too.  This allows
585    future versions of the rs6000 backend to add hard registers and
586    continue to use the gcc hard register numbering for eh_frame.  If the
587    extra SPE registers in eh_frame were numbered starting from the
588    current value of FIRST_PSEUDO_REGISTER, then if FIRST_PSEUDO_REGISTER
589    changed we'd need to introduce a mapping in DWARF_FRAME_REGNUM to
590    avoid invalidating older SPE eh_frame info.
591
592    We must map them here to avoid huge unwinder tables mostly consisting
593    of unused space.  */
594 #define DWARF_REG_TO_UNWIND_COLUMN(r) \
595   ((r) > 1200 ? ((r) - 1200 + FIRST_PSEUDO_REGISTER) : (r))
596
597 /* Use gcc hard register numbering for eh_frame.  */
598 #define DWARF_FRAME_REGNUM(REGNO) (REGNO)
599
600 /* 1 for registers that have pervasive standard uses
601    and are not available for the register allocator.
602
603    On RS/6000, r1 is used for the stack.  On Darwin, r2 is available
604    as a local register; for all other OS's r2 is the TOC pointer.
605
606    cr5 is not supposed to be used.
607
608    On System V implementations, r13 is fixed and not available for use.  */
609
610 #define FIXED_REGISTERS  \
611   {0, 1, FIXED_R2, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, FIXED_R13, 0, 0, \
612    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
613    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
614    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
615    0, 0, 0, 1, 0, 0, 0, 0, 0, 1, 0, 0, 1,          \
616    /* AltiVec registers.  */                       \
617    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
618    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
619    1, 1                                            \
620    , 1, 1                                          \
621 }
622
623 /* 1 for registers not available across function calls.
624    These must include the FIXED_REGISTERS and also any
625    registers that can be used without being saved.
626    The latter must include the registers where values are returned
627    and the register where structure-value addresses are passed.
628    Aside from that, you can include as many other registers as you like.  */
629
630 #define CALL_USED_REGISTERS  \
631   {1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, FIXED_R13, 0, 0, \
632    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
633    1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 0, 0, \
634    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
635    1, 1, 1, 1, 1, 1, 0, 0, 0, 1, 1, 1, 1,          \
636    /* AltiVec registers.  */                       \
637    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
638    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
639    1, 1                                            \
640    , 1, 1                                          \
641 }
642
643 /* Like `CALL_USED_REGISTERS' except this macro doesn't require that
644    the entire set of `FIXED_REGISTERS' be included.
645    (`CALL_USED_REGISTERS' must be a superset of `FIXED_REGISTERS').
646    This macro is optional.  If not specified, it defaults to the value
647    of `CALL_USED_REGISTERS'.  */
648
649 #define CALL_REALLY_USED_REGISTERS  \
650   {1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, FIXED_R13, 0, 0, \
651    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
652    1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 0, 0, \
653    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
654    1, 1, 1, 1, 1, 1, 0, 0, 0, 1, 1, 1, 1,          \
655    /* AltiVec registers.  */                       \
656    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
657    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
658    0, 0                                            \
659    , 0, 0                                          \
660 }
661
662 #define MQ_REGNO     64
663 #define CR0_REGNO    68
664 #define CR1_REGNO    69
665 #define CR2_REGNO    70
666 #define CR3_REGNO    71
667 #define CR4_REGNO    72
668 #define MAX_CR_REGNO 75
669 #define XER_REGNO    76
670 #define FIRST_ALTIVEC_REGNO     77
671 #define LAST_ALTIVEC_REGNO      108
672 #define TOTAL_ALTIVEC_REGS      (LAST_ALTIVEC_REGNO - FIRST_ALTIVEC_REGNO + 1)
673 #define VRSAVE_REGNO            109
674 #define VSCR_REGNO              110
675 #define SPE_ACC_REGNO           111
676 #define SPEFSCR_REGNO           112
677
678 #define FIRST_SAVED_ALTIVEC_REGNO (FIRST_ALTIVEC_REGNO+20)
679 #define FIRST_SAVED_FP_REGNO    (14+32)
680 #define FIRST_SAVED_GP_REGNO 13
681
682 /* List the order in which to allocate registers.  Each register must be
683    listed once, even those in FIXED_REGISTERS.
684
685    We allocate in the following order:
686         fp0             (not saved or used for anything)
687         fp13 - fp2      (not saved; incoming fp arg registers)
688         fp1             (not saved; return value)
689         fp31 - fp14     (saved; order given to save least number)
690         cr7, cr6        (not saved or special)
691         cr1             (not saved, but used for FP operations)
692         cr0             (not saved, but used for arithmetic operations)
693         cr4, cr3, cr2   (saved)
694         r0              (not saved; cannot be base reg)
695         r9              (not saved; best for TImode)
696         r11, r10, r8-r4 (not saved; highest used first to make less conflict)
697         r3              (not saved; return value register)
698         r31 - r13       (saved; order given to save least number)
699         r12             (not saved; if used for DImode or DFmode would use r13)
700         mq              (not saved; best to use it if we can)
701         ctr             (not saved; when we have the choice ctr is better)
702         lr              (saved)
703         cr5, r1, r2, ap, xer (fixed)
704         v0 - v1         (not saved or used for anything)
705         v13 - v3        (not saved; incoming vector arg registers)
706         v2              (not saved; incoming vector arg reg; return value)
707         v19 - v14       (not saved or used for anything)
708         v31 - v20       (saved; order given to save least number)
709         vrsave, vscr    (fixed)
710         spe_acc, spefscr (fixed)
711 */
712
713 #if FIXED_R2 == 1
714 #define MAYBE_R2_AVAILABLE
715 #define MAYBE_R2_FIXED 2,
716 #else
717 #define MAYBE_R2_AVAILABLE 2,
718 #define MAYBE_R2_FIXED
719 #endif
720
721 #define REG_ALLOC_ORDER                                         \
722   {32,                                                          \
723    45, 44, 43, 42, 41, 40, 39, 38, 37, 36, 35, 34,              \
724    33,                                                          \
725    63, 62, 61, 60, 59, 58, 57, 56, 55, 54, 53, 52, 51,          \
726    50, 49, 48, 47, 46,                                          \
727    75, 74, 69, 68, 72, 71, 70,                                  \
728    0, MAYBE_R2_AVAILABLE                                        \
729    9, 11, 10, 8, 7, 6, 5, 4,                                    \
730    3,                                                           \
731    31, 30, 29, 28, 27, 26, 25, 24, 23, 22, 21, 20, 19,          \
732    18, 17, 16, 15, 14, 13, 12,                                  \
733    64, 66, 65,                                                  \
734    73, 1, MAYBE_R2_FIXED 67, 76,                                \
735    /* AltiVec registers.  */                                    \
736    77, 78,                                                      \
737    90, 89, 88, 87, 86, 85, 84, 83, 82, 81, 80,                  \
738    79,                                                          \
739    96, 95, 94, 93, 92, 91,                                      \
740    108, 107, 106, 105, 104, 103, 102, 101, 100, 99, 98, 97,     \
741    109, 110,                                                    \
742    111, 112                                                     \
743 }
744
745 /* True if register is floating-point.  */
746 #define FP_REGNO_P(N) ((N) >= 32 && (N) <= 63)
747
748 /* True if register is a condition register.  */
749 #define CR_REGNO_P(N) ((N) >= 68 && (N) <= 75)
750
751 /* True if register is a condition register, but not cr0.  */
752 #define CR_REGNO_NOT_CR0_P(N) ((N) >= 69 && (N) <= 75)
753
754 /* True if register is an integer register.  */
755 #define INT_REGNO_P(N) ((N) <= 31 || (N) == ARG_POINTER_REGNUM)
756
757 /* SPE SIMD registers are just the GPRs.  */
758 #define SPE_SIMD_REGNO_P(N) ((N) <= 31)
759
760 /* True if register is the XER register.  */
761 #define XER_REGNO_P(N) ((N) == XER_REGNO)
762
763 /* True if register is an AltiVec register.  */
764 #define ALTIVEC_REGNO_P(N) ((N) >= FIRST_ALTIVEC_REGNO && (N) <= LAST_ALTIVEC_REGNO)
765
766 /* Return number of consecutive hard regs needed starting at reg REGNO
767    to hold something of mode MODE.  */
768
769 #define HARD_REGNO_NREGS(REGNO, MODE) rs6000_hard_regno_nregs ((REGNO), (MODE))
770
771 #define HARD_REGNO_CALL_PART_CLOBBERED(REGNO, MODE)     \
772   ((TARGET_32BIT && TARGET_POWERPC64                    \
773     && (GET_MODE_SIZE (MODE) > 4)  \
774     && INT_REGNO_P (REGNO)) ? 1 : 0)
775
776 #define ALTIVEC_VECTOR_MODE(MODE)       \
777          ((MODE) == V16QImode           \
778           || (MODE) == V8HImode         \
779           || (MODE) == V4SFmode         \
780           || (MODE) == V4SImode)
781
782 #define SPE_VECTOR_MODE(MODE)           \
783         ((MODE) == V4HImode             \
784          || (MODE) == V2SFmode          \
785          || (MODE) == V1DImode          \
786          || (MODE) == V2SImode)
787
788 #define UNITS_PER_SIMD_WORD                                     \
789         (TARGET_ALTIVEC ? UNITS_PER_ALTIVEC_WORD                \
790          : (TARGET_SPE ? UNITS_PER_SPE_WORD : UNITS_PER_WORD))
791
792 /* Value is TRUE if hard register REGNO can hold a value of
793    machine-mode MODE.  */
794 #define HARD_REGNO_MODE_OK(REGNO, MODE) \
795   rs6000_hard_regno_mode_ok_p[(int)(MODE)][REGNO]
796
797 /* Value is 1 if it is a good idea to tie two pseudo registers
798    when one has mode MODE1 and one has mode MODE2.
799    If HARD_REGNO_MODE_OK could produce different values for MODE1 and MODE2,
800    for any hard reg, then this must be 0 for correct output.  */
801 #define MODES_TIEABLE_P(MODE1, MODE2) \
802   (GET_MODE_CLASS (MODE1) == MODE_FLOAT         \
803    ? GET_MODE_CLASS (MODE2) == MODE_FLOAT       \
804    : GET_MODE_CLASS (MODE2) == MODE_FLOAT       \
805    ? GET_MODE_CLASS (MODE1) == MODE_FLOAT       \
806    : GET_MODE_CLASS (MODE1) == MODE_CC          \
807    ? GET_MODE_CLASS (MODE2) == MODE_CC          \
808    : GET_MODE_CLASS (MODE2) == MODE_CC          \
809    ? GET_MODE_CLASS (MODE1) == MODE_CC          \
810    : SPE_VECTOR_MODE (MODE1)                    \
811    ? SPE_VECTOR_MODE (MODE2)                    \
812    : SPE_VECTOR_MODE (MODE2)                    \
813    ? SPE_VECTOR_MODE (MODE1)                    \
814    : ALTIVEC_VECTOR_MODE (MODE1)                \
815    ? ALTIVEC_VECTOR_MODE (MODE2)                \
816    : ALTIVEC_VECTOR_MODE (MODE2)                \
817    ? ALTIVEC_VECTOR_MODE (MODE1)                \
818    : 1)
819
820 /* Post-reload, we can't use any new AltiVec registers, as we already
821    emitted the vrsave mask.  */
822
823 #define HARD_REGNO_RENAME_OK(SRC, DST) \
824   (! ALTIVEC_REGNO_P (DST) || regs_ever_live[DST])
825
826 /* A C expression returning the cost of moving data from a register of class
827    CLASS1 to one of CLASS2.  */
828
829 #define REGISTER_MOVE_COST rs6000_register_move_cost
830
831 /* A C expressions returning the cost of moving data of MODE from a register to
832    or from memory.  */
833
834 #define MEMORY_MOVE_COST rs6000_memory_move_cost
835
836 /* Specify the cost of a branch insn; roughly the number of extra insns that
837    should be added to avoid a branch.
838
839    Set this to 3 on the RS/6000 since that is roughly the average cost of an
840    unscheduled conditional branch.  */
841
842 #define BRANCH_COST 3
843
844 /* Override BRANCH_COST heuristic which empirically produces worse
845    performance for removing short circuiting from the logical ops.  */
846
847 #define LOGICAL_OP_NON_SHORT_CIRCUIT 0
848
849 /* A fixed register used at prologue and epilogue generation to fix
850    addressing modes.  The SPE needs heavy addressing fixes at the last
851    minute, and it's best to save a register for it.
852
853    AltiVec also needs fixes, but we've gotten around using r11, which
854    is actually wrong because when use_backchain_to_restore_sp is true,
855    we end up clobbering r11.
856
857    The AltiVec case needs to be fixed.  Dunno if we should break ABI
858    compatibility and reserve a register for it as well..  */
859
860 #define FIXED_SCRATCH (TARGET_SPE ? 14 : 11)
861
862 /* Define this macro to change register usage conditional on target
863    flags.  */
864
865 #define CONDITIONAL_REGISTER_USAGE rs6000_conditional_register_usage ()
866
867 /* Specify the registers used for certain standard purposes.
868    The values of these macros are register numbers.  */
869
870 /* RS/6000 pc isn't overloaded on a register that the compiler knows about.  */
871 /* #define PC_REGNUM  */
872
873 /* Register to use for pushing function arguments.  */
874 #define STACK_POINTER_REGNUM 1
875
876 /* Base register for access to local variables of the function.  */
877 #define FRAME_POINTER_REGNUM 31
878
879 /* Value should be nonzero if functions must have frame pointers.
880    Zero means the frame pointer need not be set up (and parms
881    may be accessed via the stack pointer) in functions that seem suitable.
882    This is computed in `reload', in reload1.c.  */
883 #define FRAME_POINTER_REQUIRED 0
884
885 /* Base register for access to arguments of the function.  */
886 #define ARG_POINTER_REGNUM 67
887
888 /* Place to put static chain when calling a function that requires it.  */
889 #define STATIC_CHAIN_REGNUM 11
890
891 /* Link register number.  */
892 #define LINK_REGISTER_REGNUM 65
893
894 /* Count register number.  */
895 #define COUNT_REGISTER_REGNUM 66
896 \f
897 /* Define the classes of registers for register constraints in the
898    machine description.  Also define ranges of constants.
899
900    One of the classes must always be named ALL_REGS and include all hard regs.
901    If there is more than one class, another class must be named NO_REGS
902    and contain no registers.
903
904    The name GENERAL_REGS must be the name of a class (or an alias for
905    another name such as ALL_REGS).  This is the class of registers
906    that is allowed by "g" or "r" in a register constraint.
907    Also, registers outside this class are allocated only when
908    instructions express preferences for them.
909
910    The classes must be numbered in nondecreasing order; that is,
911    a larger-numbered class must never be contained completely
912    in a smaller-numbered class.
913
914    For any two classes, it is very desirable that there be another
915    class that represents their union.  */
916
917 /* The RS/6000 has three types of registers, fixed-point, floating-point,
918    and condition registers, plus three special registers, MQ, CTR, and the
919    link register.  AltiVec adds a vector register class.
920
921    However, r0 is special in that it cannot be used as a base register.
922    So make a class for registers valid as base registers.
923
924    Also, cr0 is the only condition code register that can be used in
925    arithmetic insns, so make a separate class for it.  */
926
927 enum reg_class
928 {
929   NO_REGS,
930   BASE_REGS,
931   GENERAL_REGS,
932   FLOAT_REGS,
933   ALTIVEC_REGS,
934   VRSAVE_REGS,
935   VSCR_REGS,
936   SPE_ACC_REGS,
937   SPEFSCR_REGS,
938   NON_SPECIAL_REGS,
939   MQ_REGS,
940   LINK_REGS,
941   CTR_REGS,
942   LINK_OR_CTR_REGS,
943   SPECIAL_REGS,
944   SPEC_OR_GEN_REGS,
945   CR0_REGS,
946   CR_REGS,
947   NON_FLOAT_REGS,
948   XER_REGS,
949   ALL_REGS,
950   LIM_REG_CLASSES
951 };
952
953 #define N_REG_CLASSES (int) LIM_REG_CLASSES
954
955 /* Give names of register classes as strings for dump file.  */
956
957 #define REG_CLASS_NAMES                                                 \
958 {                                                                       \
959   "NO_REGS",                                                            \
960   "BASE_REGS",                                                          \
961   "GENERAL_REGS",                                                       \
962   "FLOAT_REGS",                                                         \
963   "ALTIVEC_REGS",                                                       \
964   "VRSAVE_REGS",                                                        \
965   "VSCR_REGS",                                                          \
966   "SPE_ACC_REGS",                                                       \
967   "SPEFSCR_REGS",                                                       \
968   "NON_SPECIAL_REGS",                                                   \
969   "MQ_REGS",                                                            \
970   "LINK_REGS",                                                          \
971   "CTR_REGS",                                                           \
972   "LINK_OR_CTR_REGS",                                                   \
973   "SPECIAL_REGS",                                                       \
974   "SPEC_OR_GEN_REGS",                                                   \
975   "CR0_REGS",                                                           \
976   "CR_REGS",                                                            \
977   "NON_FLOAT_REGS",                                                     \
978   "XER_REGS",                                                           \
979   "ALL_REGS"                                                            \
980 }
981
982 /* Define which registers fit in which classes.
983    This is an initializer for a vector of HARD_REG_SET
984    of length N_REG_CLASSES.  */
985
986 #define REG_CLASS_CONTENTS                                                   \
987 {                                                                            \
988   { 0x00000000, 0x00000000, 0x00000000, 0x00000000 }, /* NO_REGS */          \
989   { 0xfffffffe, 0x00000000, 0x00000008, 0x00000000 }, /* BASE_REGS */        \
990   { 0xffffffff, 0x00000000, 0x00000008, 0x00000000 }, /* GENERAL_REGS */     \
991   { 0x00000000, 0xffffffff, 0x00000000, 0x00000000 }, /* FLOAT_REGS */       \
992   { 0x00000000, 0x00000000, 0xffffe000, 0x00001fff }, /* ALTIVEC_REGS */     \
993   { 0x00000000, 0x00000000, 0x00000000, 0x00002000 }, /* VRSAVE_REGS */      \
994   { 0x00000000, 0x00000000, 0x00000000, 0x00004000 }, /* VSCR_REGS */        \
995   { 0x00000000, 0x00000000, 0x00000000, 0x00008000 }, /* SPE_ACC_REGS */     \
996   { 0x00000000, 0x00000000, 0x00000000, 0x00010000 }, /* SPEFSCR_REGS */     \
997   { 0xffffffff, 0xffffffff, 0x00000008, 0x00000000 }, /* NON_SPECIAL_REGS */ \
998   { 0x00000000, 0x00000000, 0x00000001, 0x00000000 }, /* MQ_REGS */          \
999   { 0x00000000, 0x00000000, 0x00000002, 0x00000000 }, /* LINK_REGS */        \
1000   { 0x00000000, 0x00000000, 0x00000004, 0x00000000 }, /* CTR_REGS */         \
1001   { 0x00000000, 0x00000000, 0x00000006, 0x00000000 }, /* LINK_OR_CTR_REGS */ \
1002   { 0x00000000, 0x00000000, 0x00000007, 0x00002000 }, /* SPECIAL_REGS */     \
1003   { 0xffffffff, 0x00000000, 0x0000000f, 0x00002000 }, /* SPEC_OR_GEN_REGS */ \
1004   { 0x00000000, 0x00000000, 0x00000010, 0x00000000 }, /* CR0_REGS */         \
1005   { 0x00000000, 0x00000000, 0x00000ff0, 0x00000000 }, /* CR_REGS */          \
1006   { 0xffffffff, 0x00000000, 0x0000efff, 0x00000000 }, /* NON_FLOAT_REGS */   \
1007   { 0x00000000, 0x00000000, 0x00001000, 0x00000000 }, /* XER_REGS */         \
1008   { 0xffffffff, 0xffffffff, 0xffffffff, 0x0001ffff }  /* ALL_REGS */         \
1009 }
1010
1011 /* The same information, inverted:
1012    Return the class number of the smallest class containing
1013    reg number REGNO.  This could be a conditional expression
1014    or could index an array.  */
1015
1016 #define REGNO_REG_CLASS(REGNO)                  \
1017  ((REGNO) == 0 ? GENERAL_REGS                   \
1018   : (REGNO) < 32 ? BASE_REGS                    \
1019   : FP_REGNO_P (REGNO) ? FLOAT_REGS             \
1020   : ALTIVEC_REGNO_P (REGNO) ? ALTIVEC_REGS      \
1021   : (REGNO) == CR0_REGNO ? CR0_REGS             \
1022   : CR_REGNO_P (REGNO) ? CR_REGS                \
1023   : (REGNO) == MQ_REGNO ? MQ_REGS               \
1024   : (REGNO) == LINK_REGISTER_REGNUM ? LINK_REGS \
1025   : (REGNO) == COUNT_REGISTER_REGNUM ? CTR_REGS \
1026   : (REGNO) == ARG_POINTER_REGNUM ? BASE_REGS   \
1027   : (REGNO) == XER_REGNO ? XER_REGS             \
1028   : (REGNO) == VRSAVE_REGNO ? VRSAVE_REGS       \
1029   : (REGNO) == VSCR_REGNO ? VRSAVE_REGS \
1030   : (REGNO) == SPE_ACC_REGNO ? SPE_ACC_REGS     \
1031   : (REGNO) == SPEFSCR_REGNO ? SPEFSCR_REGS     \
1032   : NO_REGS)
1033
1034 /* The class value for index registers, and the one for base regs.  */
1035 #define INDEX_REG_CLASS GENERAL_REGS
1036 #define BASE_REG_CLASS BASE_REGS
1037
1038 /* Get reg_class from a letter such as appears in the machine description.  */
1039
1040 #define REG_CLASS_FROM_LETTER(C) \
1041   ((C) == 'f' ? ((TARGET_HARD_FLOAT && TARGET_FPRS) ? FLOAT_REGS : NO_REGS) \
1042    : (C) == 'b' ? BASE_REGS     \
1043    : (C) == 'h' ? SPECIAL_REGS  \
1044    : (C) == 'q' ? MQ_REGS       \
1045    : (C) == 'c' ? CTR_REGS      \
1046    : (C) == 'l' ? LINK_REGS     \
1047    : (C) == 'v' ? ALTIVEC_REGS  \
1048    : (C) == 'x' ? CR0_REGS      \
1049    : (C) == 'y' ? CR_REGS       \
1050    : (C) == 'z' ? XER_REGS      \
1051    : NO_REGS)
1052
1053 /* The letters I, J, K, L, M, N, and P in a register constraint string
1054    can be used to stand for particular ranges of immediate operands.
1055    This macro defines what the ranges are.
1056    C is the letter, and VALUE is a constant value.
1057    Return 1 if VALUE is in the range specified by C.
1058
1059    `I' is a signed 16-bit constant
1060    `J' is a constant with only the high-order 16 bits nonzero
1061    `K' is a constant with only the low-order 16 bits nonzero
1062    `L' is a signed 16-bit constant shifted left 16 bits
1063    `M' is a constant that is greater than 31
1064    `N' is a positive constant that is an exact power of two
1065    `O' is the constant zero
1066    `P' is a constant whose negation is a signed 16-bit constant */
1067
1068 #define CONST_OK_FOR_LETTER_P(VALUE, C)                                 \
1069    ( (C) == 'I' ? (unsigned HOST_WIDE_INT) ((VALUE) + 0x8000) < 0x10000 \
1070    : (C) == 'J' ? ((VALUE) & (~ (unsigned HOST_WIDE_INT) 0xffff0000)) == 0 \
1071    : (C) == 'K' ? ((VALUE) & (~ (HOST_WIDE_INT) 0xffff)) == 0           \
1072    : (C) == 'L' ? (((VALUE) & 0xffff) == 0                              \
1073                    && ((VALUE) >> 31 == -1 || (VALUE) >> 31 == 0))      \
1074    : (C) == 'M' ? (VALUE) > 31                                          \
1075    : (C) == 'N' ? (VALUE) > 0 && exact_log2 (VALUE) >= 0                \
1076    : (C) == 'O' ? (VALUE) == 0                                          \
1077    : (C) == 'P' ? (unsigned HOST_WIDE_INT) ((- (VALUE)) + 0x8000) < 0x10000 \
1078    : 0)
1079
1080 /* Similar, but for floating constants, and defining letters G and H.
1081    Here VALUE is the CONST_DOUBLE rtx itself.
1082
1083    We flag for special constants when we can copy the constant into
1084    a general register in two insns for DF/DI and one insn for SF.
1085
1086    'H' is used for DI/DF constants that take 3 insns.  */
1087
1088 #define CONST_DOUBLE_OK_FOR_LETTER_P(VALUE, C)                          \
1089   (  (C) == 'G' ? (num_insns_constant (VALUE, GET_MODE (VALUE))         \
1090                    == ((GET_MODE (VALUE) == SFmode) ? 1 : 2))           \
1091    : (C) == 'H' ? (num_insns_constant (VALUE, GET_MODE (VALUE)) == 3)   \
1092    : 0)
1093
1094 /* Optional extra constraints for this machine.
1095
1096    'Q' means that is a memory operand that is just an offset from a reg.
1097    'R' is for AIX TOC entries.
1098    'S' is a constant that can be placed into a 64-bit mask operand
1099    'T' is a constant that can be placed into a 32-bit mask operand
1100    'U' is for V.4 small data references.
1101    'W' is a vector constant that can be easily generated (no mem refs).
1102    'Y' is a indexed or word-aligned displacement memory operand.
1103    'Z' is an indexed or indirect memory operand.
1104    't' is for AND masks that can be performed by two rldic{l,r} insns.  */
1105
1106 #define EXTRA_CONSTRAINT(OP, C)                                         \
1107   ((C) == 'Q' ? GET_CODE (OP) == MEM && GET_CODE (XEXP (OP, 0)) == REG  \
1108    : (C) == 'R' ? legitimate_constant_pool_address_p (OP)               \
1109    : (C) == 'S' ? mask_operand (OP, DImode)                             \
1110    : (C) == 'T' ? mask_operand (OP, SImode)                             \
1111    : (C) == 'U' ? (DEFAULT_ABI == ABI_V4                                \
1112                    && small_data_operand (OP, GET_MODE (OP)))           \
1113    : (C) == 't' ? (mask64_2_operand (OP, DImode)                        \
1114                    && (fixed_regs[CR0_REGNO]                            \
1115                        || !logical_operand (OP, DImode))                \
1116                    && !mask_operand (OP, DImode))                       \
1117    : (C) == 'W' ? (easy_vector_constant (OP, GET_MODE (OP)))            \
1118    : (C) == 'Y' ? (word_offset_memref_operand (OP, GET_MODE (OP)))      \
1119    : (C) == 'Z' ? (indexed_or_indirect_operand (OP, GET_MODE (OP)))     \
1120    : 0)
1121
1122 /* Define which constraints are memory constraints.  Tell reload
1123    that any memory address can be reloaded by copying the
1124    memory address into a base register if required.  */
1125
1126 #define EXTRA_MEMORY_CONSTRAINT(C, STR)                         \
1127   ((C) == 'Q' || (C) == 'Y' || (C) == 'Z')
1128
1129 /* Given an rtx X being reloaded into a reg required to be
1130    in class CLASS, return the class of reg to actually use.
1131    In general this is just CLASS; but on some machines
1132    in some cases it is preferable to use a more restrictive class.
1133
1134    On the RS/6000, we have to return NO_REGS when we want to reload a
1135    floating-point CONST_DOUBLE to force it to be copied to memory.
1136
1137    We also don't want to reload integer values into floating-point
1138    registers if we can at all help it.  In fact, this can
1139    cause reload to die, if it tries to generate a reload of CTR
1140    into a FP register and discovers it doesn't have the memory location
1141    required.
1142
1143    ??? Would it be a good idea to have reload do the converse, that is
1144    try to reload floating modes into FP registers if possible?
1145  */
1146
1147 #define PREFERRED_RELOAD_CLASS(X,CLASS)                 \
1148   ((CONSTANT_P (X)                                      \
1149     && reg_classes_intersect_p ((CLASS), FLOAT_REGS))   \
1150    ? NO_REGS                                            \
1151    : (GET_MODE_CLASS (GET_MODE (X)) == MODE_INT         \
1152       && (CLASS) == NON_SPECIAL_REGS)                   \
1153    ? GENERAL_REGS                                       \
1154    : (CLASS))
1155
1156 /* Return the register class of a scratch register needed to copy IN into
1157    or out of a register in CLASS in MODE.  If it can be done directly,
1158    NO_REGS is returned.  */
1159
1160 #define SECONDARY_RELOAD_CLASS(CLASS,MODE,IN) \
1161   secondary_reload_class (CLASS, MODE, IN)
1162
1163 /* If we are copying between FP or AltiVec registers and anything
1164    else, we need a memory location.  */
1165
1166 #define SECONDARY_MEMORY_NEEDED(CLASS1,CLASS2,MODE)             \
1167  ((CLASS1) != (CLASS2) && ((CLASS1) == FLOAT_REGS               \
1168                            || (CLASS2) == FLOAT_REGS            \
1169                            || (CLASS1) == ALTIVEC_REGS          \
1170                            || (CLASS2) == ALTIVEC_REGS))
1171
1172 /* Return the maximum number of consecutive registers
1173    needed to represent mode MODE in a register of class CLASS.
1174
1175    On RS/6000, this is the size of MODE in words,
1176    except in the FP regs, where a single reg is enough for two words.  */
1177 #define CLASS_MAX_NREGS(CLASS, MODE)                                    \
1178  (((CLASS) == FLOAT_REGS)                                               \
1179   ? ((GET_MODE_SIZE (MODE) + UNITS_PER_FP_WORD - 1) / UNITS_PER_FP_WORD) \
1180   : (TARGET_E500_DOUBLE && (CLASS) == GENERAL_REGS && (MODE) == DFmode) \
1181   ? 1                                                                   \
1182   : ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD))
1183
1184
1185 /* Return a class of registers that cannot change FROM mode to TO mode.  */
1186
1187 #define CANNOT_CHANGE_MODE_CLASS(FROM, TO, CLASS)                         \
1188   (((DEFAULT_ABI == ABI_AIX || DEFAULT_ABI == ABI_DARWIN)                 \
1189     && GET_MODE_SIZE (FROM) >= 8 && GET_MODE_SIZE (TO) >= 8)              \
1190    ? 0                                                                    \
1191    : GET_MODE_SIZE (FROM) != GET_MODE_SIZE (TO)                           \
1192    ? reg_classes_intersect_p (FLOAT_REGS, CLASS)                          \
1193    : (TARGET_E500_DOUBLE && (((TO) == DFmode) + ((FROM) == DFmode)) == 1) \
1194    ? reg_classes_intersect_p (GENERAL_REGS, CLASS)                        \
1195    : (TARGET_E500_DOUBLE && (((TO) == DImode) + ((FROM) == DImode)) == 1) \
1196    ? reg_classes_intersect_p (GENERAL_REGS, CLASS)                        \
1197    : (TARGET_SPE && (SPE_VECTOR_MODE (FROM) + SPE_VECTOR_MODE (TO)) == 1) \
1198    ? reg_classes_intersect_p (GENERAL_REGS, CLASS)                        \
1199    : 0)
1200
1201 /* Stack layout; function entry, exit and calling.  */
1202
1203 /* Enumeration to give which calling sequence to use.  */
1204 enum rs6000_abi {
1205   ABI_NONE,
1206   ABI_AIX,                      /* IBM's AIX */
1207   ABI_V4,                       /* System V.4/eabi */
1208   ABI_DARWIN                    /* Apple's Darwin (OS X kernel) */
1209 };
1210
1211 extern enum rs6000_abi rs6000_current_abi;      /* available for use by subtarget */
1212
1213 /* Define this if pushing a word on the stack
1214    makes the stack pointer a smaller address.  */
1215 #define STACK_GROWS_DOWNWARD
1216
1217 /* Offsets recorded in opcodes are a multiple of this alignment factor.  */
1218 #define DWARF_CIE_DATA_ALIGNMENT (-((int) (TARGET_32BIT ? 4 : 8)))
1219
1220 /* Define this to non-zero if the nominal address of the stack frame
1221    is at the high-address end of the local variables;
1222    that is, each additional local variable allocated
1223    goes at a more negative offset in the frame.
1224
1225    On the RS/6000, we grow upwards, from the area after the outgoing
1226    arguments.  */
1227 #define FRAME_GROWS_DOWNWARD 0
1228
1229 /* Size of the outgoing register save area */
1230 #define RS6000_REG_SAVE ((DEFAULT_ABI == ABI_AIX                        \
1231                           || DEFAULT_ABI == ABI_DARWIN)                 \
1232                          ? (TARGET_64BIT ? 64 : 32)                     \
1233                          : 0)
1234
1235 /* Size of the fixed area on the stack */
1236 #define RS6000_SAVE_AREA \
1237   (((DEFAULT_ABI == ABI_AIX || DEFAULT_ABI == ABI_DARWIN) ? 24 : 8)     \
1238    << (TARGET_64BIT ? 1 : 0))
1239
1240 /* MEM representing address to save the TOC register */
1241 #define RS6000_SAVE_TOC gen_rtx_MEM (Pmode, \
1242                                      plus_constant (stack_pointer_rtx, \
1243                                                     (TARGET_32BIT ? 20 : 40)))
1244
1245 /* Size of the V.4 varargs area if needed */
1246 #define RS6000_VARARGS_AREA 0
1247
1248 /* Align an address */
1249 #define RS6000_ALIGN(n,a) (((n) + (a) - 1) & ~((a) - 1))
1250
1251 /* Size of V.4 varargs area in bytes */
1252 #define RS6000_VARARGS_SIZE \
1253   ((GP_ARG_NUM_REG * (TARGET_32BIT ? 4 : 8)) + (FP_ARG_NUM_REG * 8) + 8)
1254
1255 /* Offset within stack frame to start allocating local variables at.
1256    If FRAME_GROWS_DOWNWARD, this is the offset to the END of the
1257    first local allocated.  Otherwise, it is the offset to the BEGINNING
1258    of the first local allocated.
1259
1260    On the RS/6000, the frame pointer is the same as the stack pointer,
1261    except for dynamic allocations.  So we start after the fixed area and
1262    outgoing parameter area.  */
1263
1264 #define STARTING_FRAME_OFFSET                                           \
1265   (RS6000_ALIGN (current_function_outgoing_args_size,                   \
1266                  TARGET_ALTIVEC ? 16 : 8)                               \
1267    + RS6000_VARARGS_AREA                                                \
1268    + RS6000_SAVE_AREA)
1269
1270 /* Offset from the stack pointer register to an item dynamically
1271    allocated on the stack, e.g., by `alloca'.
1272
1273    The default value for this macro is `STACK_POINTER_OFFSET' plus the
1274    length of the outgoing arguments.  The default is correct for most
1275    machines.  See `function.c' for details.  */
1276 #define STACK_DYNAMIC_OFFSET(FUNDECL)                                   \
1277   (RS6000_ALIGN (current_function_outgoing_args_size,                   \
1278                  TARGET_ALTIVEC ? 16 : 8)                               \
1279    + (STACK_POINTER_OFFSET))
1280
1281 /* If we generate an insn to push BYTES bytes,
1282    this says how many the stack pointer really advances by.
1283    On RS/6000, don't define this because there are no push insns.  */
1284 /*  #define PUSH_ROUNDING(BYTES) */
1285
1286 /* Offset of first parameter from the argument pointer register value.
1287    On the RS/6000, we define the argument pointer to the start of the fixed
1288    area.  */
1289 #define FIRST_PARM_OFFSET(FNDECL) RS6000_SAVE_AREA
1290
1291 /* Offset from the argument pointer register value to the top of
1292    stack.  This is different from FIRST_PARM_OFFSET because of the
1293    register save area.  */
1294 #define ARG_POINTER_CFA_OFFSET(FNDECL) 0
1295
1296 /* Define this if stack space is still allocated for a parameter passed
1297    in a register.  The value is the number of bytes allocated to this
1298    area.  */
1299 #define REG_PARM_STACK_SPACE(FNDECL)    RS6000_REG_SAVE
1300
1301 /* Define this if the above stack space is to be considered part of the
1302    space allocated by the caller.  */
1303 #define OUTGOING_REG_PARM_STACK_SPACE
1304
1305 /* This is the difference between the logical top of stack and the actual sp.
1306
1307    For the RS/6000, sp points past the fixed area.  */
1308 #define STACK_POINTER_OFFSET RS6000_SAVE_AREA
1309
1310 /* Define this if the maximum size of all the outgoing args is to be
1311    accumulated and pushed during the prologue.  The amount can be
1312    found in the variable current_function_outgoing_args_size.  */
1313 #define ACCUMULATE_OUTGOING_ARGS 1
1314
1315 /* Value is the number of bytes of arguments automatically
1316    popped when returning from a subroutine call.
1317    FUNDECL is the declaration node of the function (as a tree),
1318    FUNTYPE is the data type of the function (as a tree),
1319    or for a library call it is an identifier node for the subroutine name.
1320    SIZE is the number of bytes of arguments passed on the stack.  */
1321
1322 #define RETURN_POPS_ARGS(FUNDECL,FUNTYPE,SIZE) 0
1323
1324 /* Define how to find the value returned by a function.
1325    VALTYPE is the data type of the value (as a tree).
1326    If the precise function being called is known, FUNC is its FUNCTION_DECL;
1327    otherwise, FUNC is 0.  */
1328
1329 #define FUNCTION_VALUE(VALTYPE, FUNC) rs6000_function_value ((VALTYPE), (FUNC))
1330
1331 /* Define how to find the value returned by a library function
1332    assuming the value has mode MODE.  */
1333
1334 #define LIBCALL_VALUE(MODE) rs6000_libcall_value ((MODE))
1335
1336 /* DRAFT_V4_STRUCT_RET defaults off.  */
1337 #define DRAFT_V4_STRUCT_RET 0
1338
1339 /* Let TARGET_RETURN_IN_MEMORY control what happens.  */
1340 #define DEFAULT_PCC_STRUCT_RETURN 0
1341
1342 /* Mode of stack savearea.
1343    FUNCTION is VOIDmode because calling convention maintains SP.
1344    BLOCK needs Pmode for SP.
1345    NONLOCAL needs twice Pmode to maintain both backchain and SP.  */
1346 #define STACK_SAVEAREA_MODE(LEVEL)      \
1347   (LEVEL == SAVE_FUNCTION ? VOIDmode    \
1348   : LEVEL == SAVE_NONLOCAL ? (TARGET_32BIT ? DImode : TImode) : Pmode)
1349
1350 /* Minimum and maximum general purpose registers used to hold arguments.  */
1351 #define GP_ARG_MIN_REG 3
1352 #define GP_ARG_MAX_REG 10
1353 #define GP_ARG_NUM_REG (GP_ARG_MAX_REG - GP_ARG_MIN_REG + 1)
1354
1355 /* Minimum and maximum floating point registers used to hold arguments.  */
1356 #define FP_ARG_MIN_REG 33
1357 #define FP_ARG_AIX_MAX_REG 45
1358 #define FP_ARG_V4_MAX_REG  40
1359 #define FP_ARG_MAX_REG ((DEFAULT_ABI == ABI_AIX                         \
1360                          || DEFAULT_ABI == ABI_DARWIN)                  \
1361                         ? FP_ARG_AIX_MAX_REG : FP_ARG_V4_MAX_REG)
1362 #define FP_ARG_NUM_REG (FP_ARG_MAX_REG - FP_ARG_MIN_REG + 1)
1363
1364 /* Minimum and maximum AltiVec registers used to hold arguments.  */
1365 #define ALTIVEC_ARG_MIN_REG (FIRST_ALTIVEC_REGNO + 2)
1366 #define ALTIVEC_ARG_MAX_REG (ALTIVEC_ARG_MIN_REG + 11)
1367 #define ALTIVEC_ARG_NUM_REG (ALTIVEC_ARG_MAX_REG - ALTIVEC_ARG_MIN_REG + 1)
1368
1369 /* Return registers */
1370 #define GP_ARG_RETURN GP_ARG_MIN_REG
1371 #define FP_ARG_RETURN FP_ARG_MIN_REG
1372 #define ALTIVEC_ARG_RETURN (FIRST_ALTIVEC_REGNO + 2)
1373
1374 /* Flags for the call/call_value rtl operations set up by function_arg */
1375 #define CALL_NORMAL             0x00000000      /* no special processing */
1376 /* Bits in 0x00000001 are unused.  */
1377 #define CALL_V4_CLEAR_FP_ARGS   0x00000002      /* V.4, no FP args passed */
1378 #define CALL_V4_SET_FP_ARGS     0x00000004      /* V.4, FP args were passed */
1379 #define CALL_LONG               0x00000008      /* always call indirect */
1380 #define CALL_LIBCALL            0x00000010      /* libcall */
1381
1382 /* We don't have prologue and epilogue functions to save/restore
1383    everything for most ABIs.  */
1384 #define WORLD_SAVE_P(INFO) 0
1385
1386 /* 1 if N is a possible register number for a function value
1387    as seen by the caller.
1388
1389    On RS/6000, this is r3, fp1, and v2 (for AltiVec).  */
1390 #define FUNCTION_VALUE_REGNO_P(N)                                       \
1391   ((N) == GP_ARG_RETURN                                                 \
1392    || ((N) == FP_ARG_RETURN && TARGET_HARD_FLOAT && TARGET_FPRS)        \
1393    || ((N) == ALTIVEC_ARG_RETURN && TARGET_ALTIVEC && TARGET_ALTIVEC_ABI))
1394
1395 /* 1 if N is a possible register number for function argument passing.
1396    On RS/6000, these are r3-r10 and fp1-fp13.
1397    On AltiVec, v2 - v13 are used for passing vectors.  */
1398 #define FUNCTION_ARG_REGNO_P(N)                                         \
1399   ((unsigned) (N) - GP_ARG_MIN_REG < GP_ARG_NUM_REG                     \
1400    || ((unsigned) (N) - ALTIVEC_ARG_MIN_REG < ALTIVEC_ARG_NUM_REG       \
1401        && TARGET_ALTIVEC && TARGET_ALTIVEC_ABI)                         \
1402    || ((unsigned) (N) - FP_ARG_MIN_REG < FP_ARG_NUM_REG                 \
1403        && TARGET_HARD_FLOAT && TARGET_FPRS))
1404 \f
1405 /* A C structure for machine-specific, per-function data.
1406    This is added to the cfun structure.  */
1407 typedef struct machine_function GTY(())
1408 {
1409   /* Flags if __builtin_return_address (n) with n >= 1 was used.  */
1410   int ra_needs_full_frame;
1411   /* Some local-dynamic symbol.  */
1412   const char *some_ld_name;
1413   /* Whether the instruction chain has been scanned already.  */
1414   int insn_chain_scanned_p;
1415   /* Flags if __builtin_return_address (0) was used.  */
1416   int ra_need_lr;
1417 } machine_function;
1418
1419 /* Define a data type for recording info about an argument list
1420    during the scan of that argument list.  This data type should
1421    hold all necessary information about the function itself
1422    and about the args processed so far, enough to enable macros
1423    such as FUNCTION_ARG to determine where the next arg should go.
1424
1425    On the RS/6000, this is a structure.  The first element is the number of
1426    total argument words, the second is used to store the next
1427    floating-point register number, and the third says how many more args we
1428    have prototype types for.
1429
1430    For ABI_V4, we treat these slightly differently -- `sysv_gregno' is
1431    the next available GP register, `fregno' is the next available FP
1432    register, and `words' is the number of words used on the stack.
1433
1434    The varargs/stdarg support requires that this structure's size
1435    be a multiple of sizeof(int).  */
1436
1437 typedef struct rs6000_args
1438 {
1439   int words;                    /* # words used for passing GP registers */
1440   int fregno;                   /* next available FP register */
1441   int vregno;                   /* next available AltiVec register */
1442   int nargs_prototype;          /* # args left in the current prototype */
1443   int prototype;                /* Whether a prototype was defined */
1444   int stdarg;                   /* Whether function is a stdarg function.  */
1445   int call_cookie;              /* Do special things for this call */
1446   int sysv_gregno;              /* next available GP register */
1447   int intoffset;                /* running offset in struct (darwin64) */
1448   int use_stack;                /* any part of struct on stack (darwin64) */
1449   int named;                    /* false for varargs params */
1450 } CUMULATIVE_ARGS;
1451
1452 /* Initialize a variable CUM of type CUMULATIVE_ARGS
1453    for a call to a function whose data type is FNTYPE.
1454    For a library call, FNTYPE is 0.  */
1455
1456 #define INIT_CUMULATIVE_ARGS(CUM, FNTYPE, LIBNAME, INDIRECT, N_NAMED_ARGS) \
1457   init_cumulative_args (&CUM, FNTYPE, LIBNAME, FALSE, FALSE, N_NAMED_ARGS)
1458
1459 /* Similar, but when scanning the definition of a procedure.  We always
1460    set NARGS_PROTOTYPE large so we never return an EXPR_LIST.  */
1461
1462 #define INIT_CUMULATIVE_INCOMING_ARGS(CUM, FNTYPE, LIBNAME) \
1463   init_cumulative_args (&CUM, FNTYPE, LIBNAME, TRUE, FALSE, 1000)
1464
1465 /* Like INIT_CUMULATIVE_ARGS' but only used for outgoing libcalls.  */
1466
1467 #define INIT_CUMULATIVE_LIBCALL_ARGS(CUM, MODE, LIBNAME) \
1468   init_cumulative_args (&CUM, NULL_TREE, LIBNAME, FALSE, TRUE, 0)
1469
1470 /* Update the data in CUM to advance over an argument
1471    of mode MODE and data type TYPE.
1472    (TYPE is null for libcalls where that information may not be available.)  */
1473
1474 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED)    \
1475   function_arg_advance (&CUM, MODE, TYPE, NAMED, 0)
1476
1477 /* Determine where to put an argument to a function.
1478    Value is zero to push the argument on the stack,
1479    or a hard register in which to store the argument.
1480
1481    MODE is the argument's machine mode.
1482    TYPE is the data type of the argument (as a tree).
1483     This is null for libcalls where that information may
1484     not be available.
1485    CUM is a variable of type CUMULATIVE_ARGS which gives info about
1486     the preceding args and about the function being called.
1487    NAMED is nonzero if this argument is a named parameter
1488     (otherwise it is an extra parameter matching an ellipsis).
1489
1490    On RS/6000 the first eight words of non-FP are normally in registers
1491    and the rest are pushed.  The first 13 FP args are in registers.
1492
1493    If this is floating-point and no prototype is specified, we use
1494    both an FP and integer register (or possibly FP reg and stack).  Library
1495    functions (when TYPE is zero) always have the proper types for args,
1496    so we can pass the FP value just in one register.  emit_library_function
1497    doesn't support EXPR_LIST anyway.  */
1498
1499 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED) \
1500   function_arg (&CUM, MODE, TYPE, NAMED)
1501
1502 /* If defined, a C expression which determines whether, and in which
1503    direction, to pad out an argument with extra space.  The value
1504    should be of type `enum direction': either `upward' to pad above
1505    the argument, `downward' to pad below, or `none' to inhibit
1506    padding.  */
1507
1508 #define FUNCTION_ARG_PADDING(MODE, TYPE) function_arg_padding (MODE, TYPE)
1509
1510 /* If defined, a C expression that gives the alignment boundary, in bits,
1511    of an argument with the specified mode and type.  If it is not defined,
1512    PARM_BOUNDARY is used for all arguments.  */
1513
1514 #define FUNCTION_ARG_BOUNDARY(MODE, TYPE) \
1515   function_arg_boundary (MODE, TYPE)
1516
1517 /* Implement `va_start' for varargs and stdarg.  */
1518 #define EXPAND_BUILTIN_VA_START(valist, nextarg) \
1519   rs6000_va_start (valist, nextarg)
1520
1521 #define PAD_VARARGS_DOWN \
1522    (FUNCTION_ARG_PADDING (TYPE_MODE (type), type) == downward)
1523
1524 /* Output assembler code to FILE to increment profiler label # LABELNO
1525    for profiling a function entry.  */
1526
1527 #define FUNCTION_PROFILER(FILE, LABELNO)        \
1528   output_function_profiler ((FILE), (LABELNO));
1529
1530 /* EXIT_IGNORE_STACK should be nonzero if, when returning from a function,
1531    the stack pointer does not matter. No definition is equivalent to
1532    always zero.
1533
1534    On the RS/6000, this is nonzero because we can restore the stack from
1535    its backpointer, which we maintain.  */
1536 #define EXIT_IGNORE_STACK       1
1537
1538 /* Define this macro as a C expression that is nonzero for registers
1539    that are used by the epilogue or the return' pattern.  The stack
1540    and frame pointer registers are already be assumed to be used as
1541    needed.  */
1542
1543 #define EPILOGUE_USES(REGNO)                                    \
1544   ((reload_completed && (REGNO) == LINK_REGISTER_REGNUM)        \
1545    || (TARGET_ALTIVEC && (REGNO) == VRSAVE_REGNO)               \
1546    || (current_function_calls_eh_return                         \
1547        && TARGET_AIX                                            \
1548        && (REGNO) == 2))
1549
1550 \f
1551 /* TRAMPOLINE_TEMPLATE deleted */
1552
1553 /* Length in units of the trampoline for entering a nested function.  */
1554
1555 #define TRAMPOLINE_SIZE rs6000_trampoline_size ()
1556
1557 /* Emit RTL insns to initialize the variable parts of a trampoline.
1558    FNADDR is an RTX for the address of the function's pure code.
1559    CXT is an RTX for the static chain value for the function.  */
1560
1561 #define INITIALIZE_TRAMPOLINE(ADDR, FNADDR, CXT)                \
1562   rs6000_initialize_trampoline (ADDR, FNADDR, CXT)
1563 \f
1564 /* Definitions for __builtin_return_address and __builtin_frame_address.
1565    __builtin_return_address (0) should give link register (65), enable
1566    this.  */
1567 /* This should be uncommented, so that the link register is used, but
1568    currently this would result in unmatched insns and spilling fixed
1569    registers so we'll leave it for another day.  When these problems are
1570    taken care of one additional fetch will be necessary in RETURN_ADDR_RTX.
1571    (mrs) */
1572 /* #define RETURN_ADDR_IN_PREVIOUS_FRAME */
1573
1574 /* Number of bytes into the frame return addresses can be found.  See
1575    rs6000_stack_info in rs6000.c for more information on how the different
1576    abi's store the return address.  */
1577 #define RETURN_ADDRESS_OFFSET                                           \
1578  ((DEFAULT_ABI == ABI_AIX                                               \
1579    || DEFAULT_ABI == ABI_DARWIN)        ? (TARGET_32BIT ? 8 : 16) :     \
1580   (DEFAULT_ABI == ABI_V4)               ? 4 :                           \
1581   (internal_error ("RETURN_ADDRESS_OFFSET not supported"), 0))
1582
1583 /* The current return address is in link register (65).  The return address
1584    of anything farther back is accessed normally at an offset of 8 from the
1585    frame pointer.  */
1586 #define RETURN_ADDR_RTX(COUNT, FRAME)                 \
1587   (rs6000_return_addr (COUNT, FRAME))
1588
1589 \f
1590 /* Definitions for register eliminations.
1591
1592    We have two registers that can be eliminated on the RS/6000.  First, the
1593    frame pointer register can often be eliminated in favor of the stack
1594    pointer register.  Secondly, the argument pointer register can always be
1595    eliminated; it is replaced with either the stack or frame pointer.
1596
1597    In addition, we use the elimination mechanism to see if r30 is needed
1598    Initially we assume that it isn't.  If it is, we spill it.  This is done
1599    by making it an eliminable register.  We replace it with itself so that
1600    if it isn't needed, then existing uses won't be modified.  */
1601
1602 /* This is an array of structures.  Each structure initializes one pair
1603    of eliminable registers.  The "from" register number is given first,
1604    followed by "to".  Eliminations of the same "from" register are listed
1605    in order of preference.  */
1606 #define ELIMINABLE_REGS                         \
1607 {{ FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM}, \
1608  { ARG_POINTER_REGNUM, STACK_POINTER_REGNUM},   \
1609  { ARG_POINTER_REGNUM, FRAME_POINTER_REGNUM},   \
1610  { RS6000_PIC_OFFSET_TABLE_REGNUM, RS6000_PIC_OFFSET_TABLE_REGNUM } }
1611
1612 /* Given FROM and TO register numbers, say whether this elimination is allowed.
1613    Frame pointer elimination is automatically handled.
1614
1615    For the RS/6000, if frame pointer elimination is being done, we would like
1616    to convert ap into fp, not sp.
1617
1618    We need r30 if -mminimal-toc was specified, and there are constant pool
1619    references.  */
1620
1621 #define CAN_ELIMINATE(FROM, TO)                                         \
1622  ((FROM) == ARG_POINTER_REGNUM && (TO) == STACK_POINTER_REGNUM          \
1623   ? ! frame_pointer_needed                                              \
1624   : (FROM) == RS6000_PIC_OFFSET_TABLE_REGNUM                            \
1625   ? ! TARGET_MINIMAL_TOC || TARGET_NO_TOC || get_pool_size () == 0      \
1626   : 1)
1627
1628 /* Define the offset between two registers, one to be eliminated, and the other
1629    its replacement, at the start of a routine.  */
1630 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET) \
1631   ((OFFSET) = rs6000_initial_elimination_offset(FROM, TO))
1632 \f
1633 /* Addressing modes, and classification of registers for them.  */
1634
1635 #define HAVE_PRE_DECREMENT 1
1636 #define HAVE_PRE_INCREMENT 1
1637
1638 /* Macros to check register numbers against specific register classes.  */
1639
1640 /* These assume that REGNO is a hard or pseudo reg number.
1641    They give nonzero only if REGNO is a hard reg of the suitable class
1642    or a pseudo reg currently allocated to a suitable hard reg.
1643    Since they use reg_renumber, they are safe only once reg_renumber
1644    has been allocated, which happens in local-alloc.c.  */
1645
1646 #define REGNO_OK_FOR_INDEX_P(REGNO)                             \
1647 ((REGNO) < FIRST_PSEUDO_REGISTER                                \
1648  ? (REGNO) <= 31 || (REGNO) == 67                               \
1649  : (reg_renumber[REGNO] >= 0                                    \
1650     && (reg_renumber[REGNO] <= 31 || reg_renumber[REGNO] == 67)))
1651
1652 #define REGNO_OK_FOR_BASE_P(REGNO)                              \
1653 ((REGNO) < FIRST_PSEUDO_REGISTER                                \
1654  ? ((REGNO) > 0 && (REGNO) <= 31) || (REGNO) == 67              \
1655  : (reg_renumber[REGNO] > 0                                     \
1656     && (reg_renumber[REGNO] <= 31 || reg_renumber[REGNO] == 67)))
1657 \f
1658 /* Maximum number of registers that can appear in a valid memory address.  */
1659
1660 #define MAX_REGS_PER_ADDRESS 2
1661
1662 /* Recognize any constant value that is a valid address.  */
1663
1664 #define CONSTANT_ADDRESS_P(X)   \
1665   (GET_CODE (X) == LABEL_REF || GET_CODE (X) == SYMBOL_REF              \
1666    || GET_CODE (X) == CONST_INT || GET_CODE (X) == CONST                \
1667    || GET_CODE (X) == HIGH)
1668
1669 /* Nonzero if the constant value X is a legitimate general operand.
1670    It is given that X satisfies CONSTANT_P or is a CONST_DOUBLE.
1671
1672    On the RS/6000, all integer constants are acceptable, most won't be valid
1673    for particular insns, though.  Only easy FP constants are
1674    acceptable.  */
1675
1676 #define LEGITIMATE_CONSTANT_P(X)                                \
1677   (((GET_CODE (X) != CONST_DOUBLE                               \
1678      && GET_CODE (X) != CONST_VECTOR)                           \
1679     || GET_MODE (X) == VOIDmode                                 \
1680     || (TARGET_POWERPC64 && GET_MODE (X) == DImode)             \
1681     || easy_fp_constant (X, GET_MODE (X))                       \
1682     || easy_vector_constant (X, GET_MODE (X)))                  \
1683    && !rs6000_tls_referenced_p (X))
1684
1685 #define EASY_VECTOR_15(n) ((n) >= -16 && (n) <= 15)
1686 #define EASY_VECTOR_15_ADD_SELF(n) ((n) >= 0x10 && (n) <= 0x1e && !((n) & 1))
1687
1688 /* The macros REG_OK_FOR..._P assume that the arg is a REG rtx
1689    and check its validity for a certain class.
1690    We have two alternate definitions for each of them.
1691    The usual definition accepts all pseudo regs; the other rejects
1692    them unless they have been allocated suitable hard regs.
1693    The symbol REG_OK_STRICT causes the latter definition to be used.
1694
1695    Most source files want to accept pseudo regs in the hope that
1696    they will get allocated to the class that the insn wants them to be in.
1697    Source files for reload pass need to be strict.
1698    After reload, it makes no difference, since pseudo regs have
1699    been eliminated by then.  */
1700
1701 #ifdef REG_OK_STRICT
1702 # define REG_OK_STRICT_FLAG 1
1703 #else
1704 # define REG_OK_STRICT_FLAG 0
1705 #endif
1706
1707 /* Nonzero if X is a hard reg that can be used as an index
1708    or if it is a pseudo reg in the non-strict case.  */
1709 #define INT_REG_OK_FOR_INDEX_P(X, STRICT)                       \
1710   ((! (STRICT)                                                  \
1711     && (REGNO (X) <= 31                                         \
1712         || REGNO (X) == ARG_POINTER_REGNUM                      \
1713         || REGNO (X) >= FIRST_PSEUDO_REGISTER))                 \
1714    || ((STRICT) && REGNO_OK_FOR_INDEX_P (REGNO (X))))
1715
1716 /* Nonzero if X is a hard reg that can be used as a base reg
1717    or if it is a pseudo reg in the non-strict case.  */
1718 #define INT_REG_OK_FOR_BASE_P(X, STRICT)                        \
1719   (REGNO (X) > 0 && INT_REG_OK_FOR_INDEX_P (X, (STRICT)))
1720
1721 #define REG_OK_FOR_INDEX_P(X) INT_REG_OK_FOR_INDEX_P (X, REG_OK_STRICT_FLAG)
1722 #define REG_OK_FOR_BASE_P(X)  INT_REG_OK_FOR_BASE_P (X, REG_OK_STRICT_FLAG)
1723 \f
1724 /* GO_IF_LEGITIMATE_ADDRESS recognizes an RTL expression
1725    that is a valid memory address for an instruction.
1726    The MODE argument is the machine mode for the MEM expression
1727    that wants to use this address.
1728
1729    On the RS/6000, there are four valid address: a SYMBOL_REF that
1730    refers to a constant pool entry of an address (or the sum of it
1731    plus a constant), a short (16-bit signed) constant plus a register,
1732    the sum of two registers, or a register indirect, possibly with an
1733    auto-increment.  For DFmode and DImode with a constant plus register,
1734    we must ensure that both words are addressable or PowerPC64 with offset
1735    word aligned.
1736
1737    For modes spanning multiple registers (DFmode in 32-bit GPRs,
1738    32-bit DImode, TImode), indexed addressing cannot be used because
1739    adjacent memory cells are accessed by adding word-sized offsets
1740    during assembly output.  */
1741
1742 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, ADDR)                 \
1743 { if (rs6000_legitimate_address (MODE, X, REG_OK_STRICT_FLAG))  \
1744     goto ADDR;                                                  \
1745 }
1746 \f
1747 /* Try machine-dependent ways of modifying an illegitimate address
1748    to be legitimate.  If we find one, return the new, valid address.
1749    This macro is used in only one place: `memory_address' in explow.c.
1750
1751    OLDX is the address as it was before break_out_memory_refs was called.
1752    In some cases it is useful to look at this to decide what needs to be done.
1753
1754    MODE and WIN are passed so that this macro can use
1755    GO_IF_LEGITIMATE_ADDRESS.
1756
1757    It is always safe for this macro to do nothing.  It exists to recognize
1758    opportunities to optimize the output.
1759
1760    On RS/6000, first check for the sum of a register with a constant
1761    integer that is out of range.  If so, generate code to add the
1762    constant with the low-order 16 bits masked to the register and force
1763    this result into another register (this can be done with `cau').
1764    Then generate an address of REG+(CONST&0xffff), allowing for the
1765    possibility of bit 16 being a one.
1766
1767    Then check for the sum of a register and something not constant, try to
1768    load the other things into a register and return the sum.  */
1769
1770 #define LEGITIMIZE_ADDRESS(X,OLDX,MODE,WIN)                     \
1771 {  rtx result = rs6000_legitimize_address (X, OLDX, MODE);      \
1772    if (result != NULL_RTX)                                      \
1773      {                                                          \
1774        (X) = result;                                            \
1775        goto WIN;                                                \
1776      }                                                          \
1777 }
1778
1779 /* Try a machine-dependent way of reloading an illegitimate address
1780    operand.  If we find one, push the reload and jump to WIN.  This
1781    macro is used in only one place: `find_reloads_address' in reload.c.
1782
1783    Implemented on rs6000 by rs6000_legitimize_reload_address.
1784    Note that (X) is evaluated twice; this is safe in current usage.  */
1785
1786 #define LEGITIMIZE_RELOAD_ADDRESS(X,MODE,OPNUM,TYPE,IND_LEVELS,WIN)          \
1787 do {                                                                         \
1788   int win;                                                                   \
1789   (X) = rs6000_legitimize_reload_address ((X), (MODE), (OPNUM),              \
1790                         (int)(TYPE), (IND_LEVELS), &win);                    \
1791   if ( win )                                                                 \
1792     goto WIN;                                                                \
1793 } while (0)
1794
1795 /* Go to LABEL if ADDR (a legitimate address expression)
1796    has an effect that depends on the machine mode it is used for.  */
1797
1798 #define GO_IF_MODE_DEPENDENT_ADDRESS(ADDR,LABEL)                \
1799 do {                                                            \
1800   if (rs6000_mode_dependent_address (ADDR))                     \
1801     goto LABEL;                                                 \
1802 } while (0)
1803 \f
1804 /* The register number of the register used to address a table of
1805    static data addresses in memory.  In some cases this register is
1806    defined by a processor's "application binary interface" (ABI).
1807    When this macro is defined, RTL is generated for this register
1808    once, as with the stack pointer and frame pointer registers.  If
1809    this macro is not defined, it is up to the machine-dependent files
1810    to allocate such a register (if necessary).  */
1811
1812 #define RS6000_PIC_OFFSET_TABLE_REGNUM 30
1813 #define PIC_OFFSET_TABLE_REGNUM (flag_pic ? RS6000_PIC_OFFSET_TABLE_REGNUM : INVALID_REGNUM)
1814
1815 #define TOC_REGISTER (TARGET_MINIMAL_TOC ? RS6000_PIC_OFFSET_TABLE_REGNUM : 2)
1816
1817 /* Define this macro if the register defined by
1818    `PIC_OFFSET_TABLE_REGNUM' is clobbered by calls.  Do not define
1819    this macro if `PIC_OFFSET_TABLE_REGNUM' is not defined.  */
1820
1821 /* #define PIC_OFFSET_TABLE_REG_CALL_CLOBBERED */
1822
1823 /* A C expression that is nonzero if X is a legitimate immediate
1824    operand on the target machine when generating position independent
1825    code.  You can assume that X satisfies `CONSTANT_P', so you need
1826    not check this.  You can also assume FLAG_PIC is true, so you need
1827    not check it either.  You need not define this macro if all
1828    constants (including `SYMBOL_REF') can be immediate operands when
1829    generating position independent code.  */
1830
1831 /* #define LEGITIMATE_PIC_OPERAND_P (X) */
1832 \f
1833 /* Define this if some processing needs to be done immediately before
1834    emitting code for an insn.  */
1835
1836 /* #define FINAL_PRESCAN_INSN(INSN,OPERANDS,NOPERANDS) */
1837
1838 /* Specify the machine mode that this machine uses
1839    for the index in the tablejump instruction.  */
1840 #define CASE_VECTOR_MODE SImode
1841
1842 /* Define as C expression which evaluates to nonzero if the tablejump
1843    instruction expects the table to contain offsets from the address of the
1844    table.
1845    Do not define this if the table should contain absolute addresses.  */
1846 #define CASE_VECTOR_PC_RELATIVE 1
1847
1848 /* Define this as 1 if `char' should by default be signed; else as 0.  */
1849 #define DEFAULT_SIGNED_CHAR 0
1850
1851 /* This flag, if defined, says the same insns that convert to a signed fixnum
1852    also convert validly to an unsigned one.  */
1853
1854 /* #define FIXUNS_TRUNC_LIKE_FIX_TRUNC */
1855
1856 /* An integer expression for the size in bits of the largest integer machine
1857    mode that should actually be used.  */
1858
1859 /* Allow pairs of registers to be used, which is the intent of the default.  */
1860 #define MAX_FIXED_MODE_SIZE GET_MODE_BITSIZE (TARGET_POWERPC64 ? TImode : DImode)
1861
1862 /* Max number of bytes we can move from memory to memory
1863    in one reasonably fast instruction.  */
1864 #define MOVE_MAX (! TARGET_POWERPC64 ? 4 : 8)
1865 #define MAX_MOVE_MAX 8
1866
1867 /* Nonzero if access to memory by bytes is no faster than for words.
1868    Also nonzero if doing byte operations (specifically shifts) in registers
1869    is undesirable.  */
1870 #define SLOW_BYTE_ACCESS 1
1871
1872 /* Define if operations between registers always perform the operation
1873    on the full register even if a narrower mode is specified.  */
1874 #define WORD_REGISTER_OPERATIONS
1875
1876 /* Define if loading in MODE, an integral mode narrower than BITS_PER_WORD
1877    will either zero-extend or sign-extend.  The value of this macro should
1878    be the code that says which one of the two operations is implicitly
1879    done, UNKNOWN if none.  */
1880 #define LOAD_EXTEND_OP(MODE) ZERO_EXTEND
1881
1882 /* Define if loading short immediate values into registers sign extends.  */
1883 #define SHORT_IMMEDIATES_SIGN_EXTEND
1884 \f
1885 /* Value is 1 if truncating an integer of INPREC bits to OUTPREC bits
1886    is done just by pretending it is already truncated.  */
1887 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC) 1
1888
1889 /* The cntlzw and cntlzd instructions return 32 and 64 for input of zero.  */
1890 #define CLZ_DEFINED_VALUE_AT_ZERO(MODE, VALUE) \
1891   ((VALUE) = ((MODE) == SImode ? 32 : 64))
1892
1893 /* The CTZ patterns return -1 for input of zero.  */
1894 #define CTZ_DEFINED_VALUE_AT_ZERO(MODE, VALUE) ((VALUE) = -1)
1895
1896 /* Specify the machine mode that pointers have.
1897    After generation of rtl, the compiler makes no further distinction
1898    between pointers and any other objects of this machine mode.  */
1899 #define Pmode (TARGET_32BIT ? SImode : DImode)
1900
1901 /* Supply definition of STACK_SIZE_MODE for allocate_dynamic_stack_space.  */
1902 #define STACK_SIZE_MODE (TARGET_32BIT ? SImode : DImode)
1903
1904 /* Mode of a function address in a call instruction (for indexing purposes).
1905    Doesn't matter on RS/6000.  */
1906 #define FUNCTION_MODE SImode
1907
1908 /* Define this if addresses of constant functions
1909    shouldn't be put through pseudo regs where they can be cse'd.
1910    Desirable on machines where ordinary constants are expensive
1911    but a CALL with constant address is cheap.  */
1912 #define NO_FUNCTION_CSE
1913
1914 /* Define this to be nonzero if shift instructions ignore all but the low-order
1915    few bits.
1916
1917    The sle and sre instructions which allow SHIFT_COUNT_TRUNCATED
1918    have been dropped from the PowerPC architecture.  */
1919
1920 #define SHIFT_COUNT_TRUNCATED (TARGET_POWER ? 1 : 0)
1921
1922 /* Adjust the length of an INSN.  LENGTH is the currently-computed length and
1923    should be adjusted to reflect any required changes.  This macro is used when
1924    there is some systematic length adjustment required that would be difficult
1925    to express in the length attribute.  */
1926
1927 /* #define ADJUST_INSN_LENGTH(X,LENGTH) */
1928
1929 /* Given a comparison code (EQ, NE, etc.) and the first operand of a
1930    COMPARE, return the mode to be used for the comparison.  For
1931    floating-point, CCFPmode should be used.  CCUNSmode should be used
1932    for unsigned comparisons.  CCEQmode should be used when we are
1933    doing an inequality comparison on the result of a
1934    comparison.  CCmode should be used in all other cases.  */
1935
1936 #define SELECT_CC_MODE(OP,X,Y) \
1937   (GET_MODE_CLASS (GET_MODE (X)) == MODE_FLOAT ? CCFPmode       \
1938    : (OP) == GTU || (OP) == LTU || (OP) == GEU || (OP) == LEU ? CCUNSmode \
1939    : (((OP) == EQ || (OP) == NE) && COMPARISON_P (X)                      \
1940       ? CCEQmode : CCmode))
1941
1942 /* Can the condition code MODE be safely reversed?  This is safe in
1943    all cases on this port, because at present it doesn't use the
1944    trapping FP comparisons (fcmpo).  */
1945 #define REVERSIBLE_CC_MODE(MODE) 1
1946
1947 /* Given a condition code and a mode, return the inverse condition.  */
1948 #define REVERSE_CONDITION(CODE, MODE) rs6000_reverse_condition (MODE, CODE)
1949
1950 /* Define the information needed to generate branch and scc insns.  This is
1951    stored from the compare operation.  */
1952
1953 extern GTY(()) rtx rs6000_compare_op0;
1954 extern GTY(()) rtx rs6000_compare_op1;
1955 extern int rs6000_compare_fp_p;
1956 \f
1957 /* Control the assembler format that we output.  */
1958
1959 /* A C string constant describing how to begin a comment in the target
1960    assembler language.  The compiler assumes that the comment will end at
1961    the end of the line.  */
1962 #define ASM_COMMENT_START " #"
1963
1964 /* Flag to say the TOC is initialized */
1965 extern int toc_initialized;
1966
1967 /* Macro to output a special constant pool entry.  Go to WIN if we output
1968    it.  Otherwise, it is written the usual way.
1969
1970    On the RS/6000, toc entries are handled this way.  */
1971
1972 #define ASM_OUTPUT_SPECIAL_POOL_ENTRY(FILE, X, MODE, ALIGN, LABELNO, WIN) \
1973 { if (ASM_OUTPUT_SPECIAL_POOL_ENTRY_P (X, MODE))                          \
1974     {                                                                     \
1975       output_toc (FILE, X, LABELNO, MODE);                                \
1976       goto WIN;                                                           \
1977     }                                                                     \
1978 }
1979
1980 #ifdef HAVE_GAS_WEAK
1981 #define RS6000_WEAK 1
1982 #else
1983 #define RS6000_WEAK 0
1984 #endif
1985
1986 #if RS6000_WEAK
1987 /* Used in lieu of ASM_WEAKEN_LABEL.  */
1988 #define ASM_WEAKEN_DECL(FILE, DECL, NAME, VAL)                          \
1989   do                                                                    \
1990     {                                                                   \
1991       fputs ("\t.weak\t", (FILE));                                      \
1992       RS6000_OUTPUT_BASENAME ((FILE), (NAME));                          \
1993       if ((DECL) && TREE_CODE (DECL) == FUNCTION_DECL                   \
1994           && DEFAULT_ABI == ABI_AIX && DOT_SYMBOLS)                     \
1995         {                                                               \
1996           if (TARGET_XCOFF)                                             \
1997             fputs ("[DS]", (FILE));                                     \
1998           fputs ("\n\t.weak\t.", (FILE));                               \
1999           RS6000_OUTPUT_BASENAME ((FILE), (NAME));                      \
2000         }                                                               \
2001       fputc ('\n', (FILE));                                             \
2002       if (VAL)                                                          \
2003         {                                                               \
2004           ASM_OUTPUT_DEF ((FILE), (NAME), (VAL));                       \
2005           if ((DECL) && TREE_CODE (DECL) == FUNCTION_DECL               \
2006               && DEFAULT_ABI == ABI_AIX && DOT_SYMBOLS)                 \
2007             {                                                           \
2008               fputs ("\t.set\t.", (FILE));                              \
2009               RS6000_OUTPUT_BASENAME ((FILE), (NAME));                  \
2010               fputs (",.", (FILE));                                     \
2011               RS6000_OUTPUT_BASENAME ((FILE), (VAL));                   \
2012               fputc ('\n', (FILE));                                     \
2013             }                                                           \
2014         }                                                               \
2015     }                                                                   \
2016   while (0)
2017 #endif
2018
2019 /* This implements the `alias' attribute.  */
2020 #undef  ASM_OUTPUT_DEF_FROM_DECLS
2021 #define ASM_OUTPUT_DEF_FROM_DECLS(FILE, DECL, TARGET)                   \
2022   do                                                                    \
2023     {                                                                   \
2024       const char *alias = XSTR (XEXP (DECL_RTL (DECL), 0), 0);          \
2025       const char *name = IDENTIFIER_POINTER (TARGET);                   \
2026       if (TREE_CODE (DECL) == FUNCTION_DECL                             \
2027           && DEFAULT_ABI == ABI_AIX && DOT_SYMBOLS)                     \
2028         {                                                               \
2029           if (TREE_PUBLIC (DECL))                                       \
2030             {                                                           \
2031               if (!RS6000_WEAK || !DECL_WEAK (DECL))                    \
2032                 {                                                       \
2033                   fputs ("\t.globl\t.", FILE);                          \
2034                   RS6000_OUTPUT_BASENAME (FILE, alias);                 \
2035                   putc ('\n', FILE);                                    \
2036                 }                                                       \
2037             }                                                           \
2038           else if (TARGET_XCOFF)                                        \
2039             {                                                           \
2040               fputs ("\t.lglobl\t.", FILE);                             \
2041               RS6000_OUTPUT_BASENAME (FILE, alias);                     \
2042               putc ('\n', FILE);                                        \
2043             }                                                           \
2044           fputs ("\t.set\t.", FILE);                                    \
2045           RS6000_OUTPUT_BASENAME (FILE, alias);                         \
2046           fputs (",.", FILE);                                           \
2047           RS6000_OUTPUT_BASENAME (FILE, name);                          \
2048           fputc ('\n', FILE);                                           \
2049         }                                                               \
2050       ASM_OUTPUT_DEF (FILE, alias, name);                               \
2051     }                                                                   \
2052    while (0)
2053
2054 #define TARGET_ASM_FILE_START rs6000_file_start
2055
2056 /* Output to assembler file text saying following lines
2057    may contain character constants, extra white space, comments, etc.  */
2058
2059 #define ASM_APP_ON ""
2060
2061 /* Output to assembler file text saying following lines
2062    no longer contain unusual constructs.  */
2063
2064 #define ASM_APP_OFF ""
2065
2066 /* How to refer to registers in assembler output.
2067    This sequence is indexed by compiler's hard-register-number (see above).  */
2068
2069 extern char rs6000_reg_names[][8];      /* register names (0 vs. %r0).  */
2070
2071 #define REGISTER_NAMES                                                  \
2072 {                                                                       \
2073   &rs6000_reg_names[ 0][0],     /* r0   */                              \
2074   &rs6000_reg_names[ 1][0],     /* r1   */                              \
2075   &rs6000_reg_names[ 2][0],     /* r2   */                              \
2076   &rs6000_reg_names[ 3][0],     /* r3   */                              \
2077   &rs6000_reg_names[ 4][0],     /* r4   */                              \
2078   &rs6000_reg_names[ 5][0],     /* r5   */                              \
2079   &rs6000_reg_names[ 6][0],     /* r6   */                              \
2080   &rs6000_reg_names[ 7][0],     /* r7   */                              \
2081   &rs6000_reg_names[ 8][0],     /* r8   */                              \
2082   &rs6000_reg_names[ 9][0],     /* r9   */                              \
2083   &rs6000_reg_names[10][0],     /* r10  */                              \
2084   &rs6000_reg_names[11][0],     /* r11  */                              \
2085   &rs6000_reg_names[12][0],     /* r12  */                              \
2086   &rs6000_reg_names[13][0],     /* r13  */                              \
2087   &rs6000_reg_names[14][0],     /* r14  */                              \
2088   &rs6000_reg_names[15][0],     /* r15  */                              \
2089   &rs6000_reg_names[16][0],     /* r16  */                              \
2090   &rs6000_reg_names[17][0],     /* r17  */                              \
2091   &rs6000_reg_names[18][0],     /* r18  */                              \
2092   &rs6000_reg_names[19][0],     /* r19  */                              \
2093   &rs6000_reg_names[20][0],     /* r20  */                              \
2094   &rs6000_reg_names[21][0],     /* r21  */                              \
2095   &rs6000_reg_names[22][0],     /* r22  */                              \
2096   &rs6000_reg_names[23][0],     /* r23  */                              \
2097   &rs6000_reg_names[24][0],     /* r24  */                              \
2098   &rs6000_reg_names[25][0],     /* r25  */                              \
2099   &rs6000_reg_names[26][0],     /* r26  */                              \
2100   &rs6000_reg_names[27][0],     /* r27  */                              \
2101   &rs6000_reg_names[28][0],     /* r28  */                              \
2102   &rs6000_reg_names[29][0],     /* r29  */                              \
2103   &rs6000_reg_names[30][0],     /* r30  */                              \
2104   &rs6000_reg_names[31][0],     /* r31  */                              \
2105                                                                         \
2106   &rs6000_reg_names[32][0],     /* fr0  */                              \
2107   &rs6000_reg_names[33][0],     /* fr1  */                              \
2108   &rs6000_reg_names[34][0],     /* fr2  */                              \
2109   &rs6000_reg_names[35][0],     /* fr3  */                              \
2110   &rs6000_reg_names[36][0],     /* fr4  */                              \
2111   &rs6000_reg_names[37][0],     /* fr5  */                              \
2112   &rs6000_reg_names[38][0],     /* fr6  */                              \
2113   &rs6000_reg_names[39][0],     /* fr7  */                              \
2114   &rs6000_reg_names[40][0],     /* fr8  */                              \
2115   &rs6000_reg_names[41][0],     /* fr9  */                              \
2116   &rs6000_reg_names[42][0],     /* fr10 */                              \
2117   &rs6000_reg_names[43][0],     /* fr11 */                              \
2118   &rs6000_reg_names[44][0],     /* fr12 */                              \
2119   &rs6000_reg_names[45][0],     /* fr13 */                              \
2120   &rs6000_reg_names[46][0],     /* fr14 */                              \
2121   &rs6000_reg_names[47][0],     /* fr15 */                              \
2122   &rs6000_reg_names[48][0],     /* fr16 */                              \
2123   &rs6000_reg_names[49][0],     /* fr17 */                              \
2124   &rs6000_reg_names[50][0],     /* fr18 */                              \
2125   &rs6000_reg_names[51][0],     /* fr19 */                              \
2126   &rs6000_reg_names[52][0],     /* fr20 */                              \
2127   &rs6000_reg_names[53][0],     /* fr21 */                              \
2128   &rs6000_reg_names[54][0],     /* fr22 */                              \
2129   &rs6000_reg_names[55][0],     /* fr23 */                              \
2130   &rs6000_reg_names[56][0],     /* fr24 */                              \
2131   &rs6000_reg_names[57][0],     /* fr25 */                              \
2132   &rs6000_reg_names[58][0],     /* fr26 */                              \
2133   &rs6000_reg_names[59][0],     /* fr27 */                              \
2134   &rs6000_reg_names[60][0],     /* fr28 */                              \
2135   &rs6000_reg_names[61][0],     /* fr29 */                              \
2136   &rs6000_reg_names[62][0],     /* fr30 */                              \
2137   &rs6000_reg_names[63][0],     /* fr31 */                              \
2138                                                                         \
2139   &rs6000_reg_names[64][0],     /* mq   */                              \
2140   &rs6000_reg_names[65][0],     /* lr   */                              \
2141   &rs6000_reg_names[66][0],     /* ctr  */                              \
2142   &rs6000_reg_names[67][0],     /* ap   */                              \
2143                                                                         \
2144   &rs6000_reg_names[68][0],     /* cr0  */                              \
2145   &rs6000_reg_names[69][0],     /* cr1  */                              \
2146   &rs6000_reg_names[70][0],     /* cr2  */                              \
2147   &rs6000_reg_names[71][0],     /* cr3  */                              \
2148   &rs6000_reg_names[72][0],     /* cr4  */                              \
2149   &rs6000_reg_names[73][0],     /* cr5  */                              \
2150   &rs6000_reg_names[74][0],     /* cr6  */                              \
2151   &rs6000_reg_names[75][0],     /* cr7  */                              \
2152                                                                         \
2153   &rs6000_reg_names[76][0],     /* xer  */                              \
2154                                                                         \
2155   &rs6000_reg_names[77][0],     /* v0  */                               \
2156   &rs6000_reg_names[78][0],     /* v1  */                               \
2157   &rs6000_reg_names[79][0],     /* v2  */                               \
2158   &rs6000_reg_names[80][0],     /* v3  */                               \
2159   &rs6000_reg_names[81][0],     /* v4  */                               \
2160   &rs6000_reg_names[82][0],     /* v5  */                               \
2161   &rs6000_reg_names[83][0],     /* v6  */                               \
2162   &rs6000_reg_names[84][0],     /* v7  */                               \
2163   &rs6000_reg_names[85][0],     /* v8  */                               \
2164   &rs6000_reg_names[86][0],     /* v9  */                               \
2165   &rs6000_reg_names[87][0],     /* v10  */                              \
2166   &rs6000_reg_names[88][0],     /* v11  */                              \
2167   &rs6000_reg_names[89][0],     /* v12  */                              \
2168   &rs6000_reg_names[90][0],     /* v13  */                              \
2169   &rs6000_reg_names[91][0],     /* v14  */                              \
2170   &rs6000_reg_names[92][0],     /* v15  */                              \
2171   &rs6000_reg_names[93][0],     /* v16  */                              \
2172   &rs6000_reg_names[94][0],     /* v17  */                              \
2173   &rs6000_reg_names[95][0],     /* v18  */                              \
2174   &rs6000_reg_names[96][0],     /* v19  */                              \
2175   &rs6000_reg_names[97][0],     /* v20  */                              \
2176   &rs6000_reg_names[98][0],     /* v21  */                              \
2177   &rs6000_reg_names[99][0],     /* v22  */                              \
2178   &rs6000_reg_names[100][0],    /* v23  */                              \
2179   &rs6000_reg_names[101][0],    /* v24  */                              \
2180   &rs6000_reg_names[102][0],    /* v25  */                              \
2181   &rs6000_reg_names[103][0],    /* v26  */                              \
2182   &rs6000_reg_names[104][0],    /* v27  */                              \
2183   &rs6000_reg_names[105][0],    /* v28  */                              \
2184   &rs6000_reg_names[106][0],    /* v29  */                              \
2185   &rs6000_reg_names[107][0],    /* v30  */                              \
2186   &rs6000_reg_names[108][0],    /* v31  */                              \
2187   &rs6000_reg_names[109][0],    /* vrsave  */                           \
2188   &rs6000_reg_names[110][0],    /* vscr  */                             \
2189   &rs6000_reg_names[111][0],    /* spe_acc */                           \
2190   &rs6000_reg_names[112][0],    /* spefscr */                           \
2191 }
2192
2193 /* Table of additional register names to use in user input.  */
2194
2195 #define ADDITIONAL_REGISTER_NAMES \
2196  {{"r0",    0}, {"r1",    1}, {"r2",    2}, {"r3",    3},       \
2197   {"r4",    4}, {"r5",    5}, {"r6",    6}, {"r7",    7},       \
2198   {"r8",    8}, {"r9",    9}, {"r10",  10}, {"r11",  11},       \
2199   {"r12",  12}, {"r13",  13}, {"r14",  14}, {"r15",  15},       \
2200   {"r16",  16}, {"r17",  17}, {"r18",  18}, {"r19",  19},       \
2201   {"r20",  20}, {"r21",  21}, {"r22",  22}, {"r23",  23},       \
2202   {"r24",  24}, {"r25",  25}, {"r26",  26}, {"r27",  27},       \
2203   {"r28",  28}, {"r29",  29}, {"r30",  30}, {"r31",  31},       \
2204   {"fr0",  32}, {"fr1",  33}, {"fr2",  34}, {"fr3",  35},       \
2205   {"fr4",  36}, {"fr5",  37}, {"fr6",  38}, {"fr7",  39},       \
2206   {"fr8",  40}, {"fr9",  41}, {"fr10", 42}, {"fr11", 43},       \
2207   {"fr12", 44}, {"fr13", 45}, {"fr14", 46}, {"fr15", 47},       \
2208   {"fr16", 48}, {"fr17", 49}, {"fr18", 50}, {"fr19", 51},       \
2209   {"fr20", 52}, {"fr21", 53}, {"fr22", 54}, {"fr23", 55},       \
2210   {"fr24", 56}, {"fr25", 57}, {"fr26", 58}, {"fr27", 59},       \
2211   {"fr28", 60}, {"fr29", 61}, {"fr30", 62}, {"fr31", 63},       \
2212   {"v0",   77}, {"v1",   78}, {"v2",   79}, {"v3",   80},       \
2213   {"v4",   81}, {"v5",   82}, {"v6",   83}, {"v7",   84},       \
2214   {"v8",   85}, {"v9",   86}, {"v10",  87}, {"v11",  88},       \
2215   {"v12",  89}, {"v13",  90}, {"v14",  91}, {"v15",  92},       \
2216   {"v16",  93}, {"v17",  94}, {"v18",  95}, {"v19",  96},       \
2217   {"v20",  97}, {"v21",  98}, {"v22",  99}, {"v23",  100},      \
2218   {"v24",  101},{"v25",  102},{"v26",  103},{"v27",  104},      \
2219   {"v28",  105},{"v29",  106},{"v30",  107},{"v31",  108},      \
2220   {"vrsave", 109}, {"vscr", 110},                               \
2221   {"spe_acc", 111}, {"spefscr", 112},                           \
2222   /* no additional names for: mq, lr, ctr, ap */                \
2223   {"cr0",  68}, {"cr1",  69}, {"cr2",  70}, {"cr3",  71},       \
2224   {"cr4",  72}, {"cr5",  73}, {"cr6",  74}, {"cr7",  75},       \
2225   {"cc",   68}, {"sp",    1}, {"toc",   2} }
2226
2227 /* Text to write out after a CALL that may be replaced by glue code by
2228    the loader.  This depends on the AIX version.  */
2229 #define RS6000_CALL_GLUE "cror 31,31,31"
2230
2231 /* This is how to output an element of a case-vector that is relative.  */
2232
2233 #define ASM_OUTPUT_ADDR_DIFF_ELT(FILE, BODY, VALUE, REL) \
2234   do { char buf[100];                                   \
2235        fputs ("\t.long ", FILE);                        \
2236        ASM_GENERATE_INTERNAL_LABEL (buf, "L", VALUE);   \
2237        assemble_name (FILE, buf);                       \
2238        putc ('-', FILE);                                \
2239        ASM_GENERATE_INTERNAL_LABEL (buf, "L", REL);     \
2240        assemble_name (FILE, buf);                       \
2241        putc ('\n', FILE);                               \
2242      } while (0)
2243
2244 /* This is how to output an assembler line
2245    that says to advance the location counter
2246    to a multiple of 2**LOG bytes.  */
2247
2248 #define ASM_OUTPUT_ALIGN(FILE,LOG)      \
2249   if ((LOG) != 0)                       \
2250     fprintf (FILE, "\t.align %d\n", (LOG))
2251
2252 /* Pick up the return address upon entry to a procedure. Used for
2253    dwarf2 unwind information.  This also enables the table driven
2254    mechanism.  */
2255
2256 #define INCOMING_RETURN_ADDR_RTX   gen_rtx_REG (Pmode, LINK_REGISTER_REGNUM)
2257 #define DWARF_FRAME_RETURN_COLUMN  DWARF_FRAME_REGNUM (LINK_REGISTER_REGNUM)
2258
2259 /* Describe how we implement __builtin_eh_return.  */
2260 #define EH_RETURN_DATA_REGNO(N) ((N) < 4 ? (N) + 3 : INVALID_REGNUM)
2261 #define EH_RETURN_STACKADJ_RTX  gen_rtx_REG (Pmode, 10)
2262
2263 /* Print operand X (an rtx) in assembler syntax to file FILE.
2264    CODE is a letter or dot (`z' in `%z0') or 0 if no letter was specified.
2265    For `%' followed by punctuation, CODE is the punctuation and X is null.  */
2266
2267 #define PRINT_OPERAND(FILE, X, CODE)  print_operand (FILE, X, CODE)
2268
2269 /* Define which CODE values are valid.  */
2270
2271 #define PRINT_OPERAND_PUNCT_VALID_P(CODE)  \
2272   ((CODE) == '.' || (CODE) == '&')
2273
2274 /* Print a memory address as an operand to reference that memory location.  */
2275
2276 #define PRINT_OPERAND_ADDRESS(FILE, ADDR) print_operand_address (FILE, ADDR)
2277
2278 /* uncomment for disabling the corresponding default options */
2279 /* #define  MACHINE_no_sched_interblock */
2280 /* #define  MACHINE_no_sched_speculative */
2281 /* #define  MACHINE_no_sched_speculative_load */
2282
2283 /* General flags.  */
2284 extern int flag_pic;
2285 extern int optimize;
2286 extern int flag_expensive_optimizations;
2287 extern int frame_pointer_needed;
2288
2289 enum rs6000_builtins
2290 {
2291   /* AltiVec builtins.  */
2292   ALTIVEC_BUILTIN_ST_INTERNAL_4si,
2293   ALTIVEC_BUILTIN_LD_INTERNAL_4si,
2294   ALTIVEC_BUILTIN_ST_INTERNAL_8hi,
2295   ALTIVEC_BUILTIN_LD_INTERNAL_8hi,
2296   ALTIVEC_BUILTIN_ST_INTERNAL_16qi,
2297   ALTIVEC_BUILTIN_LD_INTERNAL_16qi,
2298   ALTIVEC_BUILTIN_ST_INTERNAL_4sf,
2299   ALTIVEC_BUILTIN_LD_INTERNAL_4sf,
2300   ALTIVEC_BUILTIN_VADDUBM,
2301   ALTIVEC_BUILTIN_VADDUHM,
2302   ALTIVEC_BUILTIN_VADDUWM,
2303   ALTIVEC_BUILTIN_VADDFP,
2304   ALTIVEC_BUILTIN_VADDCUW,
2305   ALTIVEC_BUILTIN_VADDUBS,
2306   ALTIVEC_BUILTIN_VADDSBS,
2307   ALTIVEC_BUILTIN_VADDUHS,
2308   ALTIVEC_BUILTIN_VADDSHS,
2309   ALTIVEC_BUILTIN_VADDUWS,
2310   ALTIVEC_BUILTIN_VADDSWS,
2311   ALTIVEC_BUILTIN_VAND,
2312   ALTIVEC_BUILTIN_VANDC,
2313   ALTIVEC_BUILTIN_VAVGUB,
2314   ALTIVEC_BUILTIN_VAVGSB,
2315   ALTIVEC_BUILTIN_VAVGUH,
2316   ALTIVEC_BUILTIN_VAVGSH,
2317   ALTIVEC_BUILTIN_VAVGUW,
2318   ALTIVEC_BUILTIN_VAVGSW,
2319   ALTIVEC_BUILTIN_VCFUX,
2320   ALTIVEC_BUILTIN_VCFSX,
2321   ALTIVEC_BUILTIN_VCTSXS,
2322   ALTIVEC_BUILTIN_VCTUXS,
2323   ALTIVEC_BUILTIN_VCMPBFP,
2324   ALTIVEC_BUILTIN_VCMPEQUB,
2325   ALTIVEC_BUILTIN_VCMPEQUH,
2326   ALTIVEC_BUILTIN_VCMPEQUW,
2327   ALTIVEC_BUILTIN_VCMPEQFP,
2328   ALTIVEC_BUILTIN_VCMPGEFP,
2329   ALTIVEC_BUILTIN_VCMPGTUB,
2330   ALTIVEC_BUILTIN_VCMPGTSB,
2331   ALTIVEC_BUILTIN_VCMPGTUH,
2332   ALTIVEC_BUILTIN_VCMPGTSH,
2333   ALTIVEC_BUILTIN_VCMPGTUW,
2334   ALTIVEC_BUILTIN_VCMPGTSW,
2335   ALTIVEC_BUILTIN_VCMPGTFP,
2336   ALTIVEC_BUILTIN_VEXPTEFP,
2337   ALTIVEC_BUILTIN_VLOGEFP,
2338   ALTIVEC_BUILTIN_VMADDFP,
2339   ALTIVEC_BUILTIN_VMAXUB,
2340   ALTIVEC_BUILTIN_VMAXSB,
2341   ALTIVEC_BUILTIN_VMAXUH,
2342   ALTIVEC_BUILTIN_VMAXSH,
2343   ALTIVEC_BUILTIN_VMAXUW,
2344   ALTIVEC_BUILTIN_VMAXSW,
2345   ALTIVEC_BUILTIN_VMAXFP,
2346   ALTIVEC_BUILTIN_VMHADDSHS,
2347   ALTIVEC_BUILTIN_VMHRADDSHS,
2348   ALTIVEC_BUILTIN_VMLADDUHM,
2349   ALTIVEC_BUILTIN_VMRGHB,
2350   ALTIVEC_BUILTIN_VMRGHH,
2351   ALTIVEC_BUILTIN_VMRGHW,
2352   ALTIVEC_BUILTIN_VMRGLB,
2353   ALTIVEC_BUILTIN_VMRGLH,
2354   ALTIVEC_BUILTIN_VMRGLW,
2355   ALTIVEC_BUILTIN_VMSUMUBM,
2356   ALTIVEC_BUILTIN_VMSUMMBM,
2357   ALTIVEC_BUILTIN_VMSUMUHM,
2358   ALTIVEC_BUILTIN_VMSUMSHM,
2359   ALTIVEC_BUILTIN_VMSUMUHS,
2360   ALTIVEC_BUILTIN_VMSUMSHS,
2361   ALTIVEC_BUILTIN_VMINUB,
2362   ALTIVEC_BUILTIN_VMINSB,
2363   ALTIVEC_BUILTIN_VMINUH,
2364   ALTIVEC_BUILTIN_VMINSH,
2365   ALTIVEC_BUILTIN_VMINUW,
2366   ALTIVEC_BUILTIN_VMINSW,
2367   ALTIVEC_BUILTIN_VMINFP,
2368   ALTIVEC_BUILTIN_VMULEUB,
2369   ALTIVEC_BUILTIN_VMULESB,
2370   ALTIVEC_BUILTIN_VMULEUH,
2371   ALTIVEC_BUILTIN_VMULESH,
2372   ALTIVEC_BUILTIN_VMULOUB,
2373   ALTIVEC_BUILTIN_VMULOSB,
2374   ALTIVEC_BUILTIN_VMULOUH,
2375   ALTIVEC_BUILTIN_VMULOSH,
2376   ALTIVEC_BUILTIN_VNMSUBFP,
2377   ALTIVEC_BUILTIN_VNOR,
2378   ALTIVEC_BUILTIN_VOR,
2379   ALTIVEC_BUILTIN_VSEL_4SI,
2380   ALTIVEC_BUILTIN_VSEL_4SF,
2381   ALTIVEC_BUILTIN_VSEL_8HI,
2382   ALTIVEC_BUILTIN_VSEL_16QI,
2383   ALTIVEC_BUILTIN_VPERM_4SI,
2384   ALTIVEC_BUILTIN_VPERM_4SF,
2385   ALTIVEC_BUILTIN_VPERM_8HI,
2386   ALTIVEC_BUILTIN_VPERM_16QI,
2387   ALTIVEC_BUILTIN_VPKUHUM,
2388   ALTIVEC_BUILTIN_VPKUWUM,
2389   ALTIVEC_BUILTIN_VPKPX,
2390   ALTIVEC_BUILTIN_VPKUHSS,
2391   ALTIVEC_BUILTIN_VPKSHSS,
2392   ALTIVEC_BUILTIN_VPKUWSS,
2393   ALTIVEC_BUILTIN_VPKSWSS,
2394   ALTIVEC_BUILTIN_VPKUHUS,
2395   ALTIVEC_BUILTIN_VPKSHUS,
2396   ALTIVEC_BUILTIN_VPKUWUS,
2397   ALTIVEC_BUILTIN_VPKSWUS,
2398   ALTIVEC_BUILTIN_VREFP,
2399   ALTIVEC_BUILTIN_VRFIM,
2400   ALTIVEC_BUILTIN_VRFIN,
2401   ALTIVEC_BUILTIN_VRFIP,
2402   ALTIVEC_BUILTIN_VRFIZ,
2403   ALTIVEC_BUILTIN_VRLB,
2404   ALTIVEC_BUILTIN_VRLH,
2405   ALTIVEC_BUILTIN_VRLW,
2406   ALTIVEC_BUILTIN_VRSQRTEFP,
2407   ALTIVEC_BUILTIN_VSLB,
2408   ALTIVEC_BUILTIN_VSLH,
2409   ALTIVEC_BUILTIN_VSLW,
2410   ALTIVEC_BUILTIN_VSL,
2411   ALTIVEC_BUILTIN_VSLO,
2412   ALTIVEC_BUILTIN_VSPLTB,
2413   ALTIVEC_BUILTIN_VSPLTH,
2414   ALTIVEC_BUILTIN_VSPLTW,
2415   ALTIVEC_BUILTIN_VSPLTISB,
2416   ALTIVEC_BUILTIN_VSPLTISH,
2417   ALTIVEC_BUILTIN_VSPLTISW,
2418   ALTIVEC_BUILTIN_VSRB,
2419   ALTIVEC_BUILTIN_VSRH,
2420   ALTIVEC_BUILTIN_VSRW,
2421   ALTIVEC_BUILTIN_VSRAB,
2422   ALTIVEC_BUILTIN_VSRAH,
2423   ALTIVEC_BUILTIN_VSRAW,
2424   ALTIVEC_BUILTIN_VSR,
2425   ALTIVEC_BUILTIN_VSRO,
2426   ALTIVEC_BUILTIN_VSUBUBM,
2427   ALTIVEC_BUILTIN_VSUBUHM,
2428   ALTIVEC_BUILTIN_VSUBUWM,
2429   ALTIVEC_BUILTIN_VSUBFP,
2430   ALTIVEC_BUILTIN_VSUBCUW,
2431   ALTIVEC_BUILTIN_VSUBUBS,
2432   ALTIVEC_BUILTIN_VSUBSBS,
2433   ALTIVEC_BUILTIN_VSUBUHS,
2434   ALTIVEC_BUILTIN_VSUBSHS,
2435   ALTIVEC_BUILTIN_VSUBUWS,
2436   ALTIVEC_BUILTIN_VSUBSWS,
2437   ALTIVEC_BUILTIN_VSUM4UBS,
2438   ALTIVEC_BUILTIN_VSUM4SBS,
2439   ALTIVEC_BUILTIN_VSUM4SHS,
2440   ALTIVEC_BUILTIN_VSUM2SWS,
2441   ALTIVEC_BUILTIN_VSUMSWS,
2442   ALTIVEC_BUILTIN_VXOR,
2443   ALTIVEC_BUILTIN_VSLDOI_16QI,
2444   ALTIVEC_BUILTIN_VSLDOI_8HI,
2445   ALTIVEC_BUILTIN_VSLDOI_4SI,
2446   ALTIVEC_BUILTIN_VSLDOI_4SF,
2447   ALTIVEC_BUILTIN_VUPKHSB,
2448   ALTIVEC_BUILTIN_VUPKHPX,
2449   ALTIVEC_BUILTIN_VUPKHSH,
2450   ALTIVEC_BUILTIN_VUPKLSB,
2451   ALTIVEC_BUILTIN_VUPKLPX,
2452   ALTIVEC_BUILTIN_VUPKLSH,
2453   ALTIVEC_BUILTIN_MTVSCR,
2454   ALTIVEC_BUILTIN_MFVSCR,
2455   ALTIVEC_BUILTIN_DSSALL,
2456   ALTIVEC_BUILTIN_DSS,
2457   ALTIVEC_BUILTIN_LVSL,
2458   ALTIVEC_BUILTIN_LVSR,
2459   ALTIVEC_BUILTIN_DSTT,
2460   ALTIVEC_BUILTIN_DSTST,
2461   ALTIVEC_BUILTIN_DSTSTT,
2462   ALTIVEC_BUILTIN_DST,
2463   ALTIVEC_BUILTIN_LVEBX,
2464   ALTIVEC_BUILTIN_LVEHX,
2465   ALTIVEC_BUILTIN_LVEWX,
2466   ALTIVEC_BUILTIN_LVXL,
2467   ALTIVEC_BUILTIN_LVX,
2468   ALTIVEC_BUILTIN_STVX,
2469   ALTIVEC_BUILTIN_STVEBX,
2470   ALTIVEC_BUILTIN_STVEHX,
2471   ALTIVEC_BUILTIN_STVEWX,
2472   ALTIVEC_BUILTIN_STVXL,
2473   ALTIVEC_BUILTIN_VCMPBFP_P,
2474   ALTIVEC_BUILTIN_VCMPEQFP_P,
2475   ALTIVEC_BUILTIN_VCMPEQUB_P,
2476   ALTIVEC_BUILTIN_VCMPEQUH_P,
2477   ALTIVEC_BUILTIN_VCMPEQUW_P,
2478   ALTIVEC_BUILTIN_VCMPGEFP_P,
2479   ALTIVEC_BUILTIN_VCMPGTFP_P,
2480   ALTIVEC_BUILTIN_VCMPGTSB_P,
2481   ALTIVEC_BUILTIN_VCMPGTSH_P,
2482   ALTIVEC_BUILTIN_VCMPGTSW_P,
2483   ALTIVEC_BUILTIN_VCMPGTUB_P,
2484   ALTIVEC_BUILTIN_VCMPGTUH_P,
2485   ALTIVEC_BUILTIN_VCMPGTUW_P,
2486   ALTIVEC_BUILTIN_ABSS_V4SI,
2487   ALTIVEC_BUILTIN_ABSS_V8HI,
2488   ALTIVEC_BUILTIN_ABSS_V16QI,
2489   ALTIVEC_BUILTIN_ABS_V4SI,
2490   ALTIVEC_BUILTIN_ABS_V4SF,
2491   ALTIVEC_BUILTIN_ABS_V8HI,
2492   ALTIVEC_BUILTIN_ABS_V16QI,
2493   ALTIVEC_BUILTIN_MASK_FOR_LOAD,
2494   ALTIVEC_BUILTIN_MASK_FOR_STORE,
2495
2496   /* Altivec overloaded builtins.  */
2497   ALTIVEC_BUILTIN_VCMPEQ_P,
2498   ALTIVEC_BUILTIN_OVERLOADED_FIRST = ALTIVEC_BUILTIN_VCMPEQ_P,
2499   ALTIVEC_BUILTIN_VCMPGT_P,
2500   ALTIVEC_BUILTIN_VCMPGE_P,
2501   ALTIVEC_BUILTIN_VEC_ABS,
2502   ALTIVEC_BUILTIN_VEC_ABSS,
2503   ALTIVEC_BUILTIN_VEC_ADD,
2504   ALTIVEC_BUILTIN_VEC_ADDC,
2505   ALTIVEC_BUILTIN_VEC_ADDS,
2506   ALTIVEC_BUILTIN_VEC_AND,
2507   ALTIVEC_BUILTIN_VEC_ANDC,
2508   ALTIVEC_BUILTIN_VEC_AVG,
2509   ALTIVEC_BUILTIN_VEC_CEIL,
2510   ALTIVEC_BUILTIN_VEC_CMPB,
2511   ALTIVEC_BUILTIN_VEC_CMPEQ,
2512   ALTIVEC_BUILTIN_VEC_CMPEQUB,
2513   ALTIVEC_BUILTIN_VEC_CMPEQUH,
2514   ALTIVEC_BUILTIN_VEC_CMPEQUW,
2515   ALTIVEC_BUILTIN_VEC_CMPGE,
2516   ALTIVEC_BUILTIN_VEC_CMPGT,
2517   ALTIVEC_BUILTIN_VEC_CMPLE,
2518   ALTIVEC_BUILTIN_VEC_CMPLT,
2519   ALTIVEC_BUILTIN_VEC_CTF,
2520   ALTIVEC_BUILTIN_VEC_CTS,
2521   ALTIVEC_BUILTIN_VEC_CTU,
2522   ALTIVEC_BUILTIN_VEC_DST,
2523   ALTIVEC_BUILTIN_VEC_DSTST,
2524   ALTIVEC_BUILTIN_VEC_DSTSTT,
2525   ALTIVEC_BUILTIN_VEC_DSTT,
2526   ALTIVEC_BUILTIN_VEC_EXPTE,
2527   ALTIVEC_BUILTIN_VEC_FLOOR,
2528   ALTIVEC_BUILTIN_VEC_LD,
2529   ALTIVEC_BUILTIN_VEC_LDE,
2530   ALTIVEC_BUILTIN_VEC_LDL,
2531   ALTIVEC_BUILTIN_VEC_LOGE,
2532   ALTIVEC_BUILTIN_VEC_LVEBX,
2533   ALTIVEC_BUILTIN_VEC_LVEHX,
2534   ALTIVEC_BUILTIN_VEC_LVEWX,
2535   ALTIVEC_BUILTIN_VEC_LVSL,
2536   ALTIVEC_BUILTIN_VEC_LVSR,
2537   ALTIVEC_BUILTIN_VEC_MADD,
2538   ALTIVEC_BUILTIN_VEC_MADDS,
2539   ALTIVEC_BUILTIN_VEC_MAX,
2540   ALTIVEC_BUILTIN_VEC_MERGEH,
2541   ALTIVEC_BUILTIN_VEC_MERGEL,
2542   ALTIVEC_BUILTIN_VEC_MIN,
2543   ALTIVEC_BUILTIN_VEC_MLADD,
2544   ALTIVEC_BUILTIN_VEC_MPERM,
2545   ALTIVEC_BUILTIN_VEC_MRADDS,
2546   ALTIVEC_BUILTIN_VEC_MRGHB,
2547   ALTIVEC_BUILTIN_VEC_MRGHH,
2548   ALTIVEC_BUILTIN_VEC_MRGHW,
2549   ALTIVEC_BUILTIN_VEC_MRGLB,
2550   ALTIVEC_BUILTIN_VEC_MRGLH,
2551   ALTIVEC_BUILTIN_VEC_MRGLW,
2552   ALTIVEC_BUILTIN_VEC_MSUM,
2553   ALTIVEC_BUILTIN_VEC_MSUMS,
2554   ALTIVEC_BUILTIN_VEC_MTVSCR,
2555   ALTIVEC_BUILTIN_VEC_MULE,
2556   ALTIVEC_BUILTIN_VEC_MULO,
2557   ALTIVEC_BUILTIN_VEC_NMSUB,
2558   ALTIVEC_BUILTIN_VEC_NOR,
2559   ALTIVEC_BUILTIN_VEC_OR,
2560   ALTIVEC_BUILTIN_VEC_PACK,
2561   ALTIVEC_BUILTIN_VEC_PACKPX,
2562   ALTIVEC_BUILTIN_VEC_PACKS,
2563   ALTIVEC_BUILTIN_VEC_PACKSU,
2564   ALTIVEC_BUILTIN_VEC_PERM,
2565   ALTIVEC_BUILTIN_VEC_RE,
2566   ALTIVEC_BUILTIN_VEC_RL,
2567   ALTIVEC_BUILTIN_VEC_ROUND,
2568   ALTIVEC_BUILTIN_VEC_RSQRTE,
2569   ALTIVEC_BUILTIN_VEC_SEL,
2570   ALTIVEC_BUILTIN_VEC_SL,
2571   ALTIVEC_BUILTIN_VEC_SLD,
2572   ALTIVEC_BUILTIN_VEC_SLL,
2573   ALTIVEC_BUILTIN_VEC_SLO,
2574   ALTIVEC_BUILTIN_VEC_SPLAT,
2575   ALTIVEC_BUILTIN_VEC_SPLAT_S16,
2576   ALTIVEC_BUILTIN_VEC_SPLAT_S32,
2577   ALTIVEC_BUILTIN_VEC_SPLAT_S8,
2578   ALTIVEC_BUILTIN_VEC_SPLAT_U16,
2579   ALTIVEC_BUILTIN_VEC_SPLAT_U32,
2580   ALTIVEC_BUILTIN_VEC_SPLAT_U8,
2581   ALTIVEC_BUILTIN_VEC_SPLTB,
2582   ALTIVEC_BUILTIN_VEC_SPLTH,
2583   ALTIVEC_BUILTIN_VEC_SPLTW,
2584   ALTIVEC_BUILTIN_VEC_SR,
2585   ALTIVEC_BUILTIN_VEC_SRA,
2586   ALTIVEC_BUILTIN_VEC_SRL,
2587   ALTIVEC_BUILTIN_VEC_SRO,
2588   ALTIVEC_BUILTIN_VEC_ST,
2589   ALTIVEC_BUILTIN_VEC_STE,
2590   ALTIVEC_BUILTIN_VEC_STL,
2591   ALTIVEC_BUILTIN_VEC_STVEBX,
2592   ALTIVEC_BUILTIN_VEC_STVEHX,
2593   ALTIVEC_BUILTIN_VEC_STVEWX,
2594   ALTIVEC_BUILTIN_VEC_SUB,
2595   ALTIVEC_BUILTIN_VEC_SUBC,
2596   ALTIVEC_BUILTIN_VEC_SUBS,
2597   ALTIVEC_BUILTIN_VEC_SUM2S,
2598   ALTIVEC_BUILTIN_VEC_SUM4S,
2599   ALTIVEC_BUILTIN_VEC_SUMS,
2600   ALTIVEC_BUILTIN_VEC_TRUNC,
2601   ALTIVEC_BUILTIN_VEC_UNPACKH,
2602   ALTIVEC_BUILTIN_VEC_UNPACKL,
2603   ALTIVEC_BUILTIN_VEC_VADDFP,
2604   ALTIVEC_BUILTIN_VEC_VADDSBS,
2605   ALTIVEC_BUILTIN_VEC_VADDSHS,
2606   ALTIVEC_BUILTIN_VEC_VADDSWS,
2607   ALTIVEC_BUILTIN_VEC_VADDUBM,
2608   ALTIVEC_BUILTIN_VEC_VADDUBS,
2609   ALTIVEC_BUILTIN_VEC_VADDUHM,
2610   ALTIVEC_BUILTIN_VEC_VADDUHS,
2611   ALTIVEC_BUILTIN_VEC_VADDUWM,
2612   ALTIVEC_BUILTIN_VEC_VADDUWS,
2613   ALTIVEC_BUILTIN_VEC_VAVGSB,
2614   ALTIVEC_BUILTIN_VEC_VAVGSH,
2615   ALTIVEC_BUILTIN_VEC_VAVGSW,
2616   ALTIVEC_BUILTIN_VEC_VAVGUB,
2617   ALTIVEC_BUILTIN_VEC_VAVGUH,
2618   ALTIVEC_BUILTIN_VEC_VAVGUW,
2619   ALTIVEC_BUILTIN_VEC_VCFSX,
2620   ALTIVEC_BUILTIN_VEC_VCFUX,
2621   ALTIVEC_BUILTIN_VEC_VCMPEQFP,
2622   ALTIVEC_BUILTIN_VEC_VCMPEQUB,
2623   ALTIVEC_BUILTIN_VEC_VCMPEQUH,
2624   ALTIVEC_BUILTIN_VEC_VCMPEQUW,
2625   ALTIVEC_BUILTIN_VEC_VCMPGTFP,
2626   ALTIVEC_BUILTIN_VEC_VCMPGTSB,
2627   ALTIVEC_BUILTIN_VEC_VCMPGTSH,
2628   ALTIVEC_BUILTIN_VEC_VCMPGTSW,
2629   ALTIVEC_BUILTIN_VEC_VCMPGTUB,
2630   ALTIVEC_BUILTIN_VEC_VCMPGTUH,
2631   ALTIVEC_BUILTIN_VEC_VCMPGTUW,
2632   ALTIVEC_BUILTIN_VEC_VMAXFP,
2633   ALTIVEC_BUILTIN_VEC_VMAXSB,
2634   ALTIVEC_BUILTIN_VEC_VMAXSH,
2635   ALTIVEC_BUILTIN_VEC_VMAXSW,
2636   ALTIVEC_BUILTIN_VEC_VMAXUB,
2637   ALTIVEC_BUILTIN_VEC_VMAXUH,
2638   ALTIVEC_BUILTIN_VEC_VMAXUW,
2639   ALTIVEC_BUILTIN_VEC_VMINFP,
2640   ALTIVEC_BUILTIN_VEC_VMINSB,
2641   ALTIVEC_BUILTIN_VEC_VMINSH,
2642   ALTIVEC_BUILTIN_VEC_VMINSW,
2643   ALTIVEC_BUILTIN_VEC_VMINUB,
2644   ALTIVEC_BUILTIN_VEC_VMINUH,
2645   ALTIVEC_BUILTIN_VEC_VMINUW,
2646   ALTIVEC_BUILTIN_VEC_VMRGHB,
2647   ALTIVEC_BUILTIN_VEC_VMRGHH,
2648   ALTIVEC_BUILTIN_VEC_VMRGHW,
2649   ALTIVEC_BUILTIN_VEC_VMRGLB,
2650   ALTIVEC_BUILTIN_VEC_VMRGLH,
2651   ALTIVEC_BUILTIN_VEC_VMRGLW,
2652   ALTIVEC_BUILTIN_VEC_VMSUMMBM,
2653   ALTIVEC_BUILTIN_VEC_VMSUMSHM,
2654   ALTIVEC_BUILTIN_VEC_VMSUMSHS,
2655   ALTIVEC_BUILTIN_VEC_VMSUMUBM,
2656   ALTIVEC_BUILTIN_VEC_VMSUMUHM,
2657   ALTIVEC_BUILTIN_VEC_VMSUMUHS,
2658   ALTIVEC_BUILTIN_VEC_VMULESB,
2659   ALTIVEC_BUILTIN_VEC_VMULESH,
2660   ALTIVEC_BUILTIN_VEC_VMULEUB,
2661   ALTIVEC_BUILTIN_VEC_VMULEUH,
2662   ALTIVEC_BUILTIN_VEC_VMULOSB,
2663   ALTIVEC_BUILTIN_VEC_VMULOSH,
2664   ALTIVEC_BUILTIN_VEC_VMULOUB,
2665   ALTIVEC_BUILTIN_VEC_VMULOUH,
2666   ALTIVEC_BUILTIN_VEC_VPKSHSS,
2667   ALTIVEC_BUILTIN_VEC_VPKSHUS,
2668   ALTIVEC_BUILTIN_VEC_VPKSWSS,
2669   ALTIVEC_BUILTIN_VEC_VPKSWUS,
2670   ALTIVEC_BUILTIN_VEC_VPKUHUM,
2671   ALTIVEC_BUILTIN_VEC_VPKUHUS,
2672   ALTIVEC_BUILTIN_VEC_VPKUWUM,
2673   ALTIVEC_BUILTIN_VEC_VPKUWUS,
2674   ALTIVEC_BUILTIN_VEC_VRLB,
2675   ALTIVEC_BUILTIN_VEC_VRLH,
2676   ALTIVEC_BUILTIN_VEC_VRLW,
2677   ALTIVEC_BUILTIN_VEC_VSLB,
2678   ALTIVEC_BUILTIN_VEC_VSLH,
2679   ALTIVEC_BUILTIN_VEC_VSLW,
2680   ALTIVEC_BUILTIN_VEC_VSPLTB,
2681   ALTIVEC_BUILTIN_VEC_VSPLTH,
2682   ALTIVEC_BUILTIN_VEC_VSPLTW,
2683   ALTIVEC_BUILTIN_VEC_VSRAB,
2684   ALTIVEC_BUILTIN_VEC_VSRAH,
2685   ALTIVEC_BUILTIN_VEC_VSRAW,
2686   ALTIVEC_BUILTIN_VEC_VSRB,
2687   ALTIVEC_BUILTIN_VEC_VSRH,
2688   ALTIVEC_BUILTIN_VEC_VSRW,
2689   ALTIVEC_BUILTIN_VEC_VSUBFP,
2690   ALTIVEC_BUILTIN_VEC_VSUBSBS,
2691   ALTIVEC_BUILTIN_VEC_VSUBSHS,
2692   ALTIVEC_BUILTIN_VEC_VSUBSWS,
2693   ALTIVEC_BUILTIN_VEC_VSUBUBM,
2694   ALTIVEC_BUILTIN_VEC_VSUBUBS,
2695   ALTIVEC_BUILTIN_VEC_VSUBUHM,
2696   ALTIVEC_BUILTIN_VEC_VSUBUHS,
2697   ALTIVEC_BUILTIN_VEC_VSUBUWM,
2698   ALTIVEC_BUILTIN_VEC_VSUBUWS,
2699   ALTIVEC_BUILTIN_VEC_VSUM4SBS,
2700   ALTIVEC_BUILTIN_VEC_VSUM4SHS,
2701   ALTIVEC_BUILTIN_VEC_VSUM4UBS,
2702   ALTIVEC_BUILTIN_VEC_VUPKHPX,
2703   ALTIVEC_BUILTIN_VEC_VUPKHSB,
2704   ALTIVEC_BUILTIN_VEC_VUPKHSH,
2705   ALTIVEC_BUILTIN_VEC_VUPKLPX,
2706   ALTIVEC_BUILTIN_VEC_VUPKLSB,
2707   ALTIVEC_BUILTIN_VEC_VUPKLSH,
2708   ALTIVEC_BUILTIN_VEC_XOR,
2709   ALTIVEC_BUILTIN_VEC_STEP,
2710   ALTIVEC_BUILTIN_OVERLOADED_LAST = ALTIVEC_BUILTIN_VEC_STEP,
2711
2712   /* SPE builtins.  */
2713   SPE_BUILTIN_EVADDW,
2714   SPE_BUILTIN_EVAND,
2715   SPE_BUILTIN_EVANDC,
2716   SPE_BUILTIN_EVDIVWS,
2717   SPE_BUILTIN_EVDIVWU,
2718   SPE_BUILTIN_EVEQV,
2719   SPE_BUILTIN_EVFSADD,
2720   SPE_BUILTIN_EVFSDIV,
2721   SPE_BUILTIN_EVFSMUL,
2722   SPE_BUILTIN_EVFSSUB,
2723   SPE_BUILTIN_EVLDDX,
2724   SPE_BUILTIN_EVLDHX,
2725   SPE_BUILTIN_EVLDWX,
2726   SPE_BUILTIN_EVLHHESPLATX,
2727   SPE_BUILTIN_EVLHHOSSPLATX,
2728   SPE_BUILTIN_EVLHHOUSPLATX,
2729   SPE_BUILTIN_EVLWHEX,
2730   SPE_BUILTIN_EVLWHOSX,
2731   SPE_BUILTIN_EVLWHOUX,
2732   SPE_BUILTIN_EVLWHSPLATX,
2733   SPE_BUILTIN_EVLWWSPLATX,
2734   SPE_BUILTIN_EVMERGEHI,
2735   SPE_BUILTIN_EVMERGEHILO,
2736   SPE_BUILTIN_EVMERGELO,
2737   SPE_BUILTIN_EVMERGELOHI,
2738   SPE_BUILTIN_EVMHEGSMFAA,
2739   SPE_BUILTIN_EVMHEGSMFAN,
2740   SPE_BUILTIN_EVMHEGSMIAA,
2741   SPE_BUILTIN_EVMHEGSMIAN,
2742   SPE_BUILTIN_EVMHEGUMIAA,
2743   SPE_BUILTIN_EVMHEGUMIAN,
2744   SPE_BUILTIN_EVMHESMF,
2745   SPE_BUILTIN_EVMHESMFA,
2746   SPE_BUILTIN_EVMHESMFAAW,
2747   SPE_BUILTIN_EVMHESMFANW,
2748   SPE_BUILTIN_EVMHESMI,
2749   SPE_BUILTIN_EVMHESMIA,
2750   SPE_BUILTIN_EVMHESMIAAW,
2751   SPE_BUILTIN_EVMHESMIANW,
2752   SPE_BUILTIN_EVMHESSF,
2753   SPE_BUILTIN_EVMHESSFA,
2754   SPE_BUILTIN_EVMHESSFAAW,
2755   SPE_BUILTIN_EVMHESSFANW,
2756   SPE_BUILTIN_EVMHESSIAAW,
2757   SPE_BUILTIN_EVMHESSIANW,
2758   SPE_BUILTIN_EVMHEUMI,
2759   SPE_BUILTIN_EVMHEUMIA,
2760   SPE_BUILTIN_EVMHEUMIAAW,
2761   SPE_BUILTIN_EVMHEUMIANW,
2762   SPE_BUILTIN_EVMHEUSIAAW,
2763   SPE_BUILTIN_EVMHEUSIANW,
2764   SPE_BUILTIN_EVMHOGSMFAA,
2765   SPE_BUILTIN_EVMHOGSMFAN,
2766   SPE_BUILTIN_EVMHOGSMIAA,
2767   SPE_BUILTIN_EVMHOGSMIAN,
2768   SPE_BUILTIN_EVMHOGUMIAA,
2769   SPE_BUILTIN_EVMHOGUMIAN,
2770   SPE_BUILTIN_EVMHOSMF,
2771   SPE_BUILTIN_EVMHOSMFA,
2772   SPE_BUILTIN_EVMHOSMFAAW,
2773   SPE_BUILTIN_EVMHOSMFANW,
2774   SPE_BUILTIN_EVMHOSMI,
2775   SPE_BUILTIN_EVMHOSMIA,
2776   SPE_BUILTIN_EVMHOSMIAAW,
2777   SPE_BUILTIN_EVMHOSMIANW,
2778   SPE_BUILTIN_EVMHOSSF,
2779   SPE_BUILTIN_EVMHOSSFA,
2780   SPE_BUILTIN_EVMHOSSFAAW,
2781   SPE_BUILTIN_EVMHOSSFANW,
2782   SPE_BUILTIN_EVMHOSSIAAW,
2783   SPE_BUILTIN_EVMHOSSIANW,
2784   SPE_BUILTIN_EVMHOUMI,
2785   SPE_BUILTIN_EVMHOUMIA,
2786   SPE_BUILTIN_EVMHOUMIAAW,
2787   SPE_BUILTIN_EVMHOUMIANW,
2788   SPE_BUILTIN_EVMHOUSIAAW,
2789   SPE_BUILTIN_EVMHOUSIANW,
2790   SPE_BUILTIN_EVMWHSMF,
2791   SPE_BUILTIN_EVMWHSMFA,
2792   SPE_BUILTIN_EVMWHSMI,
2793   SPE_BUILTIN_EVMWHSMIA,
2794   SPE_BUILTIN_EVMWHSSF,
2795   SPE_BUILTIN_EVMWHSSFA,
2796   SPE_BUILTIN_EVMWHUMI,
2797   SPE_BUILTIN_EVMWHUMIA,
2798   SPE_BUILTIN_EVMWLSMIAAW,
2799   SPE_BUILTIN_EVMWLSMIANW,
2800   SPE_BUILTIN_EVMWLSSIAAW,
2801   SPE_BUILTIN_EVMWLSSIANW,
2802   SPE_BUILTIN_EVMWLUMI,
2803   SPE_BUILTIN_EVMWLUMIA,
2804   SPE_BUILTIN_EVMWLUMIAAW,
2805   SPE_BUILTIN_EVMWLUMIANW,
2806   SPE_BUILTIN_EVMWLUSIAAW,
2807   SPE_BUILTIN_EVMWLUSIANW,
2808   SPE_BUILTIN_EVMWSMF,
2809   SPE_BUILTIN_EVMWSMFA,
2810   SPE_BUILTIN_EVMWSMFAA,
2811   SPE_BUILTIN_EVMWSMFAN,
2812   SPE_BUILTIN_EVMWSMI,
2813   SPE_BUILTIN_EVMWSMIA,
2814   SPE_BUILTIN_EVMWSMIAA,
2815   SPE_BUILTIN_EVMWSMIAN,
2816   SPE_BUILTIN_EVMWHSSFAA,
2817   SPE_BUILTIN_EVMWSSF,
2818   SPE_BUILTIN_EVMWSSFA,
2819   SPE_BUILTIN_EVMWSSFAA,
2820   SPE_BUILTIN_EVMWSSFAN,
2821   SPE_BUILTIN_EVMWUMI,
2822   SPE_BUILTIN_EVMWUMIA,
2823   SPE_BUILTIN_EVMWUMIAA,
2824   SPE_BUILTIN_EVMWUMIAN,
2825   SPE_BUILTIN_EVNAND,
2826   SPE_BUILTIN_EVNOR,
2827   SPE_BUILTIN_EVOR,
2828   SPE_BUILTIN_EVORC,
2829   SPE_BUILTIN_EVRLW,
2830   SPE_BUILTIN_EVSLW,
2831   SPE_BUILTIN_EVSRWS,
2832   SPE_BUILTIN_EVSRWU,
2833   SPE_BUILTIN_EVSTDDX,
2834   SPE_BUILTIN_EVSTDHX,
2835   SPE_BUILTIN_EVSTDWX,
2836   SPE_BUILTIN_EVSTWHEX,
2837   SPE_BUILTIN_EVSTWHOX,
2838   SPE_BUILTIN_EVSTWWEX,
2839   SPE_BUILTIN_EVSTWWOX,
2840   SPE_BUILTIN_EVSUBFW,
2841   SPE_BUILTIN_EVXOR,
2842   SPE_BUILTIN_EVABS,
2843   SPE_BUILTIN_EVADDSMIAAW,
2844   SPE_BUILTIN_EVADDSSIAAW,
2845   SPE_BUILTIN_EVADDUMIAAW,
2846   SPE_BUILTIN_EVADDUSIAAW,
2847   SPE_BUILTIN_EVCNTLSW,
2848   SPE_BUILTIN_EVCNTLZW,
2849   SPE_BUILTIN_EVEXTSB,
2850   SPE_BUILTIN_EVEXTSH,
2851   SPE_BUILTIN_EVFSABS,
2852   SPE_BUILTIN_EVFSCFSF,
2853   SPE_BUILTIN_EVFSCFSI,
2854   SPE_BUILTIN_EVFSCFUF,
2855   SPE_BUILTIN_EVFSCFUI,
2856   SPE_BUILTIN_EVFSCTSF,
2857   SPE_BUILTIN_EVFSCTSI,
2858   SPE_BUILTIN_EVFSCTSIZ,
2859   SPE_BUILTIN_EVFSCTUF,
2860   SPE_BUILTIN_EVFSCTUI,
2861   SPE_BUILTIN_EVFSCTUIZ,
2862   SPE_BUILTIN_EVFSNABS,
2863   SPE_BUILTIN_EVFSNEG,
2864   SPE_BUILTIN_EVMRA,
2865   SPE_BUILTIN_EVNEG,
2866   SPE_BUILTIN_EVRNDW,
2867   SPE_BUILTIN_EVSUBFSMIAAW,
2868   SPE_BUILTIN_EVSUBFSSIAAW,
2869   SPE_BUILTIN_EVSUBFUMIAAW,
2870   SPE_BUILTIN_EVSUBFUSIAAW,
2871   SPE_BUILTIN_EVADDIW,
2872   SPE_BUILTIN_EVLDD,
2873   SPE_BUILTIN_EVLDH,
2874   SPE_BUILTIN_EVLDW,
2875   SPE_BUILTIN_EVLHHESPLAT,
2876   SPE_BUILTIN_EVLHHOSSPLAT,
2877   SPE_BUILTIN_EVLHHOUSPLAT,
2878   SPE_BUILTIN_EVLWHE,
2879   SPE_BUILTIN_EVLWHOS,
2880   SPE_BUILTIN_EVLWHOU,
2881   SPE_BUILTIN_EVLWHSPLAT,
2882   SPE_BUILTIN_EVLWWSPLAT,
2883   SPE_BUILTIN_EVRLWI,
2884   SPE_BUILTIN_EVSLWI,
2885   SPE_BUILTIN_EVSRWIS,
2886   SPE_BUILTIN_EVSRWIU,
2887   SPE_BUILTIN_EVSTDD,
2888   SPE_BUILTIN_EVSTDH,
2889   SPE_BUILTIN_EVSTDW,
2890   SPE_BUILTIN_EVSTWHE,
2891   SPE_BUILTIN_EVSTWHO,
2892   SPE_BUILTIN_EVSTWWE,
2893   SPE_BUILTIN_EVSTWWO,
2894   SPE_BUILTIN_EVSUBIFW,
2895
2896   /* Compares.  */
2897   SPE_BUILTIN_EVCMPEQ,
2898   SPE_BUILTIN_EVCMPGTS,
2899   SPE_BUILTIN_EVCMPGTU,
2900   SPE_BUILTIN_EVCMPLTS,
2901   SPE_BUILTIN_EVCMPLTU,
2902   SPE_BUILTIN_EVFSCMPEQ,
2903   SPE_BUILTIN_EVFSCMPGT,
2904   SPE_BUILTIN_EVFSCMPLT,
2905   SPE_BUILTIN_EVFSTSTEQ,
2906   SPE_BUILTIN_EVFSTSTGT,
2907   SPE_BUILTIN_EVFSTSTLT,
2908
2909   /* EVSEL compares.  */
2910   SPE_BUILTIN_EVSEL_CMPEQ,
2911   SPE_BUILTIN_EVSEL_CMPGTS,
2912   SPE_BUILTIN_EVSEL_CMPGTU,
2913   SPE_BUILTIN_EVSEL_CMPLTS,
2914   SPE_BUILTIN_EVSEL_CMPLTU,
2915   SPE_BUILTIN_EVSEL_FSCMPEQ,
2916   SPE_BUILTIN_EVSEL_FSCMPGT,
2917   SPE_BUILTIN_EVSEL_FSCMPLT,
2918   SPE_BUILTIN_EVSEL_FSTSTEQ,
2919   SPE_BUILTIN_EVSEL_FSTSTGT,
2920   SPE_BUILTIN_EVSEL_FSTSTLT,
2921
2922   SPE_BUILTIN_EVSPLATFI,
2923   SPE_BUILTIN_EVSPLATI,
2924   SPE_BUILTIN_EVMWHSSMAA,
2925   SPE_BUILTIN_EVMWHSMFAA,
2926   SPE_BUILTIN_EVMWHSMIAA,
2927   SPE_BUILTIN_EVMWHUSIAA,
2928   SPE_BUILTIN_EVMWHUMIAA,
2929   SPE_BUILTIN_EVMWHSSFAN,
2930   SPE_BUILTIN_EVMWHSSIAN,
2931   SPE_BUILTIN_EVMWHSMFAN,
2932   SPE_BUILTIN_EVMWHSMIAN,
2933   SPE_BUILTIN_EVMWHUSIAN,
2934   SPE_BUILTIN_EVMWHUMIAN,
2935   SPE_BUILTIN_EVMWHGSSFAA,
2936   SPE_BUILTIN_EVMWHGSMFAA,
2937   SPE_BUILTIN_EVMWHGSMIAA,
2938   SPE_BUILTIN_EVMWHGUMIAA,
2939   SPE_BUILTIN_EVMWHGSSFAN,
2940   SPE_BUILTIN_EVMWHGSMFAN,
2941   SPE_BUILTIN_EVMWHGSMIAN,
2942   SPE_BUILTIN_EVMWHGUMIAN,
2943   SPE_BUILTIN_MTSPEFSCR,
2944   SPE_BUILTIN_MFSPEFSCR,
2945   SPE_BUILTIN_BRINC,
2946
2947   RS6000_BUILTIN_COUNT
2948 };
2949
2950 enum rs6000_builtin_type_index
2951 {
2952   RS6000_BTI_NOT_OPAQUE,
2953   RS6000_BTI_opaque_V2SI,
2954   RS6000_BTI_opaque_V2SF,
2955   RS6000_BTI_opaque_p_V2SI,
2956   RS6000_BTI_opaque_V4SI,
2957   RS6000_BTI_V16QI,
2958   RS6000_BTI_V2SI,
2959   RS6000_BTI_V2SF,
2960   RS6000_BTI_V4HI,
2961   RS6000_BTI_V4SI,
2962   RS6000_BTI_V4SF,
2963   RS6000_BTI_V8HI,
2964   RS6000_BTI_unsigned_V16QI,
2965   RS6000_BTI_unsigned_V8HI,
2966   RS6000_BTI_unsigned_V4SI,
2967   RS6000_BTI_bool_char,          /* __bool char */
2968   RS6000_BTI_bool_short,         /* __bool short */
2969   RS6000_BTI_bool_int,           /* __bool int */
2970   RS6000_BTI_pixel,              /* __pixel */
2971   RS6000_BTI_bool_V16QI,         /* __vector __bool char */
2972   RS6000_BTI_bool_V8HI,          /* __vector __bool short */
2973   RS6000_BTI_bool_V4SI,          /* __vector __bool int */
2974   RS6000_BTI_pixel_V8HI,         /* __vector __pixel */
2975   RS6000_BTI_long,               /* long_integer_type_node */
2976   RS6000_BTI_unsigned_long,      /* long_unsigned_type_node */
2977   RS6000_BTI_INTQI,              /* intQI_type_node */
2978   RS6000_BTI_UINTQI,             /* unsigned_intQI_type_node */
2979   RS6000_BTI_INTHI,              /* intHI_type_node */
2980   RS6000_BTI_UINTHI,             /* unsigned_intHI_type_node */
2981   RS6000_BTI_INTSI,              /* intSI_type_node */
2982   RS6000_BTI_UINTSI,             /* unsigned_intSI_type_node */
2983   RS6000_BTI_float,              /* float_type_node */
2984   RS6000_BTI_void,               /* void_type_node */
2985   RS6000_BTI_MAX
2986 };
2987
2988
2989 #define opaque_V2SI_type_node         (rs6000_builtin_types[RS6000_BTI_opaque_V2SI])
2990 #define opaque_V2SF_type_node         (rs6000_builtin_types[RS6000_BTI_opaque_V2SF])
2991 #define opaque_p_V2SI_type_node       (rs6000_builtin_types[RS6000_BTI_opaque_p_V2SI])
2992 #define opaque_V4SI_type_node         (rs6000_builtin_types[RS6000_BTI_opaque_V4SI])
2993 #define V16QI_type_node               (rs6000_builtin_types[RS6000_BTI_V16QI])
2994 #define V2SI_type_node                (rs6000_builtin_types[RS6000_BTI_V2SI])
2995 #define V2SF_type_node                (rs6000_builtin_types[RS6000_BTI_V2SF])
2996 #define V4HI_type_node                (rs6000_builtin_types[RS6000_BTI_V4HI])
2997 #define V4SI_type_node                (rs6000_builtin_types[RS6000_BTI_V4SI])
2998 #define V4SF_type_node                (rs6000_builtin_types[RS6000_BTI_V4SF])
2999 #define V8HI_type_node                (rs6000_builtin_types[RS6000_BTI_V8HI])
3000 #define unsigned_V16QI_type_node      (rs6000_builtin_types[RS6000_BTI_unsigned_V16QI])
3001 #define unsigned_V8HI_type_node       (rs6000_builtin_types[RS6000_BTI_unsigned_V8HI])
3002 #define unsigned_V4SI_type_node       (rs6000_builtin_types[RS6000_BTI_unsigned_V4SI])
3003 #define bool_char_type_node           (rs6000_builtin_types[RS6000_BTI_bool_char])
3004 #define bool_short_type_node          (rs6000_builtin_types[RS6000_BTI_bool_short])
3005 #define bool_int_type_node            (rs6000_builtin_types[RS6000_BTI_bool_int])
3006 #define pixel_type_node               (rs6000_builtin_types[RS6000_BTI_pixel])
3007 #define bool_V16QI_type_node          (rs6000_builtin_types[RS6000_BTI_bool_V16QI])
3008 #define bool_V8HI_type_node           (rs6000_builtin_types[RS6000_BTI_bool_V8HI])
3009 #define bool_V4SI_type_node           (rs6000_builtin_types[RS6000_BTI_bool_V4SI])
3010 #define pixel_V8HI_type_node          (rs6000_builtin_types[RS6000_BTI_pixel_V8HI])
3011
3012 #define long_integer_type_internal_node  (rs6000_builtin_types[RS6000_BTI_long])
3013 #define long_unsigned_type_internal_node (rs6000_builtin_types[RS6000_BTI_unsigned_long])
3014 #define intQI_type_internal_node         (rs6000_builtin_types[RS6000_BTI_INTQI])
3015 #define uintQI_type_internal_node        (rs6000_builtin_types[RS6000_BTI_UINTQI])
3016 #define intHI_type_internal_node         (rs6000_builtin_types[RS6000_BTI_INTHI])
3017 #define uintHI_type_internal_node        (rs6000_builtin_types[RS6000_BTI_UINTHI])
3018 #define intSI_type_internal_node         (rs6000_builtin_types[RS6000_BTI_INTSI])
3019 #define uintSI_type_internal_node        (rs6000_builtin_types[RS6000_BTI_UINTSI])
3020 #define float_type_internal_node         (rs6000_builtin_types[RS6000_BTI_float])
3021 #define void_type_internal_node          (rs6000_builtin_types[RS6000_BTI_void])
3022
3023 extern GTY(()) tree rs6000_builtin_types[RS6000_BTI_MAX];
3024 extern GTY(()) tree rs6000_builtin_decls[RS6000_BUILTIN_COUNT];
3025