OSDN Git Service

* config/rs6000/rs6000.h (CONSTANT_ALIGNMENT): Don't overalign
[pf3gnuchains/gcc-fork.git] / gcc / config / rs6000 / rs6000.h
1 /* Definitions of target machine for GNU compiler, for IBM RS/6000.
2    Copyright (C) 1992, 1993, 1994, 1995, 1996, 1997, 1998, 1999,
3    2000, 2001, 2002, 2003, 2004, 2005, 2006, 2007
4    Free Software Foundation, Inc.
5    Contributed by Richard Kenner (kenner@vlsi1.ultra.nyu.edu)
6
7    This file is part of GCC.
8
9    GCC is free software; you can redistribute it and/or modify it
10    under the terms of the GNU General Public License as published
11    by the Free Software Foundation; either version 3, or (at your
12    option) any later version.
13
14    GCC is distributed in the hope that it will be useful, but WITHOUT
15    ANY WARRANTY; without even the implied warranty of MERCHANTABILITY
16    or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public
17    License for more details.
18
19    You should have received a copy of the GNU General Public License
20    along with GCC; see the file COPYING3.  If not see
21    <http://www.gnu.org/licenses/>.  */
22
23 /* Note that some other tm.h files include this one and then override
24    many of the definitions.  */
25
26 /* Definitions for the object file format.  These are set at
27    compile-time.  */
28
29 #define OBJECT_XCOFF 1
30 #define OBJECT_ELF 2
31 #define OBJECT_PEF 3
32 #define OBJECT_MACHO 4
33
34 #define TARGET_ELF (TARGET_OBJECT_FORMAT == OBJECT_ELF)
35 #define TARGET_XCOFF (TARGET_OBJECT_FORMAT == OBJECT_XCOFF)
36 #define TARGET_MACOS (TARGET_OBJECT_FORMAT == OBJECT_PEF)
37 #define TARGET_MACHO (TARGET_OBJECT_FORMAT == OBJECT_MACHO)
38
39 #ifndef TARGET_AIX
40 #define TARGET_AIX 0
41 #endif
42
43 /* Control whether function entry points use a "dot" symbol when
44    ABI_AIX.  */
45 #define DOT_SYMBOLS 1
46
47 /* Default string to use for cpu if not specified.  */
48 #ifndef TARGET_CPU_DEFAULT
49 #define TARGET_CPU_DEFAULT ((char *)0)
50 #endif
51
52 /* If configured for PPC405, support PPC405CR Erratum77.  */
53 #ifdef CONFIG_PPC405CR
54 #define PPC405_ERRATUM77 (rs6000_cpu == PROCESSOR_PPC405)
55 #else
56 #define PPC405_ERRATUM77 0
57 #endif
58
59 #ifndef TARGET_PAIRED_FLOAT
60 #define TARGET_PAIRED_FLOAT 0
61 #endif
62
63 /* Common ASM definitions used by ASM_SPEC among the various targets
64    for handling -mcpu=xxx switches.  */
65 #define ASM_CPU_SPEC \
66 "%{!mcpu*: \
67   %{mpower: %{!mpower2: -mpwr}} \
68   %{mpower2: -mpwrx} \
69   %{mpowerpc64*: -mppc64} \
70   %{!mpowerpc64*: %{mpowerpc*: -mppc}} \
71   %{mno-power: %{!mpowerpc*: -mcom}} \
72   %{!mno-power: %{!mpower*: %(asm_default)}}} \
73 %{mcpu=common: -mcom} \
74 %{mcpu=cell: -mcell} \
75 %{mcpu=power: -mpwr} \
76 %{mcpu=power2: -mpwrx} \
77 %{mcpu=power3: -mppc64} \
78 %{mcpu=power4: -mpower4} \
79 %{mcpu=power5: -mpower4} \
80 %{mcpu=power5+: -mpower4} \
81 %{mcpu=power6: -mpower4 -maltivec} \
82 %{mcpu=power6x: -mpower4 -maltivec} \
83 %{mcpu=powerpc: -mppc} \
84 %{mcpu=rios: -mpwr} \
85 %{mcpu=rios1: -mpwr} \
86 %{mcpu=rios2: -mpwrx} \
87 %{mcpu=rsc: -mpwr} \
88 %{mcpu=rsc1: -mpwr} \
89 %{mcpu=rs64a: -mppc64} \
90 %{mcpu=401: -mppc} \
91 %{mcpu=403: -m403} \
92 %{mcpu=405: -m405} \
93 %{mcpu=405fp: -m405} \
94 %{mcpu=440: -m440} \
95 %{mcpu=440fp: -m440} \
96 %{mcpu=505: -mppc} \
97 %{mcpu=601: -m601} \
98 %{mcpu=602: -mppc} \
99 %{mcpu=603: -mppc} \
100 %{mcpu=603e: -mppc} \
101 %{mcpu=ec603e: -mppc} \
102 %{mcpu=604: -mppc} \
103 %{mcpu=604e: -mppc} \
104 %{mcpu=620: -mppc64} \
105 %{mcpu=630: -mppc64} \
106 %{mcpu=740: -mppc} \
107 %{mcpu=750: -mppc} \
108 %{mcpu=G3: -mppc} \
109 %{mcpu=7400: -mppc -maltivec} \
110 %{mcpu=7450: -mppc -maltivec} \
111 %{mcpu=G4: -mppc -maltivec} \
112 %{mcpu=801: -mppc} \
113 %{mcpu=821: -mppc} \
114 %{mcpu=823: -mppc} \
115 %{mcpu=860: -mppc} \
116 %{mcpu=970: -mpower4 -maltivec} \
117 %{mcpu=G5: -mpower4 -maltivec} \
118 %{mcpu=8540: -me500} \
119 %{mcpu=8548: -me500} \
120 %{maltivec: -maltivec} \
121 -many"
122
123 #define CPP_DEFAULT_SPEC ""
124
125 #define ASM_DEFAULT_SPEC ""
126
127 /* This macro defines names of additional specifications to put in the specs
128    that can be used in various specifications like CC1_SPEC.  Its definition
129    is an initializer with a subgrouping for each command option.
130
131    Each subgrouping contains a string constant, that defines the
132    specification name, and a string constant that used by the GCC driver
133    program.
134
135    Do not define this macro if it does not need to do anything.  */
136
137 #define SUBTARGET_EXTRA_SPECS
138
139 #define EXTRA_SPECS                                                     \
140   { "cpp_default",              CPP_DEFAULT_SPEC },                     \
141   { "asm_cpu",                  ASM_CPU_SPEC },                         \
142   { "asm_default",              ASM_DEFAULT_SPEC },                     \
143   { "cc1_cpu",                  CC1_CPU_SPEC },                         \
144   SUBTARGET_EXTRA_SPECS
145
146 /* -mcpu=native handling only makes sense with compiler running on
147    an PowerPC chip.  If changing this condition, also change
148    the condition in driver-rs6000.c.  */
149 #if defined(__powerpc__) || defined(__POWERPC__) || defined(_AIX)
150 /* In driver-rs6000.c.  */
151 extern const char *host_detect_local_cpu (int argc, const char **argv);
152 #define EXTRA_SPEC_FUNCTIONS \
153   { "local_cpu_detect", host_detect_local_cpu },
154 #define HAVE_LOCAL_CPU_DETECT
155 #endif
156
157 #ifndef CC1_CPU_SPEC
158 #ifdef HAVE_LOCAL_CPU_DETECT
159 #define CC1_CPU_SPEC \
160 "%{mcpu=native:%<mcpu=native %:local_cpu_detect(cpu)} \
161  %{mtune=native:%<mtune=native %:local_cpu_detect(tune)}"
162 #else
163 #define CC1_CPU_SPEC ""
164 #endif
165 #endif
166
167 /* Architecture type.  */
168
169 /* Define TARGET_MFCRF if the target assembler does not support the
170    optional field operand for mfcr.  */
171
172 #ifndef HAVE_AS_MFCRF
173 #undef  TARGET_MFCRF
174 #define TARGET_MFCRF 0
175 #endif
176
177 /* Define TARGET_POPCNTB if the target assembler does not support the
178    popcount byte instruction.  */
179
180 #ifndef HAVE_AS_POPCNTB
181 #undef  TARGET_POPCNTB
182 #define TARGET_POPCNTB 0
183 #endif
184
185 /* Define TARGET_FPRND if the target assembler does not support the
186    fp rounding instructions.  */
187
188 #ifndef HAVE_AS_FPRND
189 #undef  TARGET_FPRND
190 #define TARGET_FPRND 0
191 #endif
192
193 /* Define TARGET_CMPB if the target assembler does not support the
194    cmpb instruction.  */
195
196 #ifndef HAVE_AS_CMPB
197 #undef  TARGET_CMPB
198 #define TARGET_CMPB 0
199 #endif
200
201 /* Define TARGET_MFPGPR if the target assembler does not support the
202    mffpr and mftgpr instructions. */
203
204 #ifndef HAVE_AS_MFPGPR
205 #undef  TARGET_MFPGPR
206 #define TARGET_MFPGPR 0
207 #endif
208
209 /* Define TARGET_DFP if the target assembler does not support decimal
210    floating point instructions.  */
211 #ifndef HAVE_AS_DFP
212 #undef  TARGET_DFP
213 #define TARGET_DFP 0
214 #endif
215
216 #ifndef TARGET_SECURE_PLT
217 #define TARGET_SECURE_PLT 0
218 #endif
219
220 #define TARGET_32BIT            (! TARGET_64BIT)
221
222 #ifndef HAVE_AS_TLS
223 #define HAVE_AS_TLS 0
224 #endif
225
226 /* Return 1 for a symbol ref for a thread-local storage symbol.  */
227 #define RS6000_SYMBOL_REF_TLS_P(RTX) \
228   (GET_CODE (RTX) == SYMBOL_REF && SYMBOL_REF_TLS_MODEL (RTX) != 0)
229
230 #ifdef IN_LIBGCC2
231 /* For libgcc2 we make sure this is a compile time constant */
232 #if defined (__64BIT__) || defined (__powerpc64__) || defined (__ppc64__)
233 #undef TARGET_POWERPC64
234 #define TARGET_POWERPC64        1
235 #else
236 #undef TARGET_POWERPC64
237 #define TARGET_POWERPC64        0
238 #endif
239 #else
240     /* The option machinery will define this.  */
241 #endif
242
243 #define TARGET_DEFAULT (MASK_POWER | MASK_MULTIPLE | MASK_STRING)
244
245 /* Processor type.  Order must match cpu attribute in MD file.  */
246 enum processor_type
247  {
248    PROCESSOR_RIOS1,
249    PROCESSOR_RIOS2,
250    PROCESSOR_RS64A,
251    PROCESSOR_MPCCORE,
252    PROCESSOR_PPC403,
253    PROCESSOR_PPC405,
254    PROCESSOR_PPC440,
255    PROCESSOR_PPC601,
256    PROCESSOR_PPC603,
257    PROCESSOR_PPC604,
258    PROCESSOR_PPC604e,
259    PROCESSOR_PPC620,
260    PROCESSOR_PPC630,
261    PROCESSOR_PPC750,
262    PROCESSOR_PPC7400,
263    PROCESSOR_PPC7450,
264    PROCESSOR_PPC8540,
265    PROCESSOR_POWER4,
266    PROCESSOR_POWER5,
267    PROCESSOR_POWER6,
268    PROCESSOR_CELL
269 };
270
271 extern enum processor_type rs6000_cpu;
272
273 /* Recast the processor type to the cpu attribute.  */
274 #define rs6000_cpu_attr ((enum attr_cpu)rs6000_cpu)
275
276 /* Define generic processor types based upon current deployment.  */
277 #define PROCESSOR_COMMON    PROCESSOR_PPC601
278 #define PROCESSOR_POWER     PROCESSOR_RIOS1
279 #define PROCESSOR_POWERPC   PROCESSOR_PPC604
280 #define PROCESSOR_POWERPC64 PROCESSOR_RS64A
281
282 /* Define the default processor.  This is overridden by other tm.h files.  */
283 #define PROCESSOR_DEFAULT   PROCESSOR_RIOS1
284 #define PROCESSOR_DEFAULT64 PROCESSOR_RS64A
285
286 /* Specify the dialect of assembler to use.  New mnemonics is dialect one
287    and the old mnemonics are dialect zero.  */
288 #define ASSEMBLER_DIALECT (TARGET_NEW_MNEMONICS ? 1 : 0)
289
290 /* Types of costly dependences.  */
291 enum rs6000_dependence_cost
292  {
293    max_dep_latency = 1000,
294    no_dep_costly,
295    all_deps_costly,
296    true_store_to_load_dep_costly,
297    store_to_load_dep_costly
298  };
299
300 /* Types of nop insertion schemes in sched target hook sched_finish.  */
301 enum rs6000_nop_insertion
302   {
303     sched_finish_regroup_exact = 1000,
304     sched_finish_pad_groups,
305     sched_finish_none
306   };
307
308 /* Dispatch group termination caused by an insn.  */
309 enum group_termination
310   {
311     current_group,
312     previous_group
313   };
314
315 /* Support for a compile-time default CPU, et cetera.  The rules are:
316    --with-cpu is ignored if -mcpu is specified.
317    --with-tune is ignored if -mtune is specified.
318    --with-float is ignored if -mhard-float or -msoft-float are
319     specified.  */
320 #define OPTION_DEFAULT_SPECS \
321   {"cpu", "%{!mcpu=*:-mcpu=%(VALUE)}" }, \
322   {"tune", "%{!mtune=*:-mtune=%(VALUE)}" }, \
323   {"float", "%{!msoft-float:%{!mhard-float:-m%(VALUE)-float}}" }
324
325 /* rs6000_select[0] is reserved for the default cpu defined via --with-cpu */
326 struct rs6000_cpu_select
327 {
328   const char *string;
329   const char *name;
330   int set_tune_p;
331   int set_arch_p;
332 };
333
334 extern struct rs6000_cpu_select rs6000_select[];
335
336 /* Debug support */
337 extern const char *rs6000_debug_name;   /* Name for -mdebug-xxxx option */
338 extern int rs6000_debug_stack;          /* debug stack applications */
339 extern int rs6000_debug_arg;            /* debug argument handling */
340
341 #define TARGET_DEBUG_STACK      rs6000_debug_stack
342 #define TARGET_DEBUG_ARG        rs6000_debug_arg
343
344 extern const char *rs6000_traceback_name; /* Type of traceback table.  */
345
346 /* These are separate from target_flags because we've run out of bits
347    there.  */
348 extern int rs6000_long_double_type_size;
349 extern int rs6000_ieeequad;
350 extern int rs6000_altivec_abi;
351 extern int rs6000_spe_abi;
352 extern int rs6000_float_gprs;
353 extern int rs6000_alignment_flags;
354 extern const char *rs6000_sched_insert_nops_str;
355 extern enum rs6000_nop_insertion rs6000_sched_insert_nops;
356
357 /* Alignment options for fields in structures for sub-targets following
358    AIX-like ABI.
359    ALIGN_POWER word-aligns FP doubles (default AIX ABI).
360    ALIGN_NATURAL doubleword-aligns FP doubles (align to object size).
361
362    Override the macro definitions when compiling libobjc to avoid undefined
363    reference to rs6000_alignment_flags due to library's use of GCC alignment
364    macros which use the macros below.  */
365
366 #ifndef IN_TARGET_LIBS
367 #define MASK_ALIGN_POWER   0x00000000
368 #define MASK_ALIGN_NATURAL 0x00000001
369 #define TARGET_ALIGN_NATURAL (rs6000_alignment_flags & MASK_ALIGN_NATURAL)
370 #else
371 #define TARGET_ALIGN_NATURAL 0
372 #endif
373
374 #define TARGET_LONG_DOUBLE_128 (rs6000_long_double_type_size == 128)
375 #define TARGET_IEEEQUAD rs6000_ieeequad
376 #define TARGET_ALTIVEC_ABI rs6000_altivec_abi
377
378 #define TARGET_SPE_ABI 0
379 #define TARGET_SPE 0
380 #define TARGET_E500 0
381 #define TARGET_ISEL 0
382 #define TARGET_FPRS 1
383 #define TARGET_E500_SINGLE 0
384 #define TARGET_E500_DOUBLE 0
385 #define CHECK_E500_OPTIONS do { } while (0)
386
387 /* E500 processors only support plain "sync", not lwsync.  */
388 #define TARGET_NO_LWSYNC TARGET_E500
389
390 /* Sometimes certain combinations of command options do not make sense
391    on a particular target machine.  You can define a macro
392    `OVERRIDE_OPTIONS' to take account of this.  This macro, if
393    defined, is executed once just after all the command options have
394    been parsed.
395
396    Do not use this macro to turn on various extra optimizations for
397    `-O'.  That is what `OPTIMIZATION_OPTIONS' is for.
398
399    On the RS/6000 this is used to define the target cpu type.  */
400
401 #define OVERRIDE_OPTIONS rs6000_override_options (TARGET_CPU_DEFAULT)
402
403 /* Define this to change the optimizations performed by default.  */
404 #define OPTIMIZATION_OPTIONS(LEVEL,SIZE) optimization_options(LEVEL,SIZE)
405
406 /* Show we can debug even without a frame pointer.  */
407 #define CAN_DEBUG_WITHOUT_FP
408
409 /* Target pragma.  */
410 #define REGISTER_TARGET_PRAGMAS() do {                          \
411   c_register_pragma (0, "longcall", rs6000_pragma_longcall);    \
412   targetm.resolve_overloaded_builtin = altivec_resolve_overloaded_builtin; \
413 } while (0)
414
415 /* Target #defines.  */
416 #define TARGET_CPU_CPP_BUILTINS() \
417   rs6000_cpu_cpp_builtins (pfile)
418
419 /* This is used by rs6000_cpu_cpp_builtins to indicate the byte order
420    we're compiling for.  Some configurations may need to override it.  */
421 #define RS6000_CPU_CPP_ENDIAN_BUILTINS()        \
422   do                                            \
423     {                                           \
424       if (BYTES_BIG_ENDIAN)                     \
425         {                                       \
426           builtin_define ("__BIG_ENDIAN__");    \
427           builtin_define ("_BIG_ENDIAN");       \
428           builtin_assert ("machine=bigendian"); \
429         }                                       \
430       else                                      \
431         {                                       \
432           builtin_define ("__LITTLE_ENDIAN__"); \
433           builtin_define ("_LITTLE_ENDIAN");    \
434           builtin_assert ("machine=littleendian"); \
435         }                                       \
436     }                                           \
437   while (0)
438 \f
439 /* Target machine storage layout.  */
440
441 /* Define this macro if it is advisable to hold scalars in registers
442    in a wider mode than that declared by the program.  In such cases,
443    the value is constrained to be within the bounds of the declared
444    type, but kept valid in the wider mode.  The signedness of the
445    extension may differ from that of the type.  */
446
447 #define PROMOTE_MODE(MODE,UNSIGNEDP,TYPE)       \
448   if (GET_MODE_CLASS (MODE) == MODE_INT         \
449       && GET_MODE_SIZE (MODE) < UNITS_PER_WORD) \
450     (MODE) = TARGET_32BIT ? SImode : DImode;
451
452 /* Define this if most significant bit is lowest numbered
453    in instructions that operate on numbered bit-fields.  */
454 /* That is true on RS/6000.  */
455 #define BITS_BIG_ENDIAN 1
456
457 /* Define this if most significant byte of a word is the lowest numbered.  */
458 /* That is true on RS/6000.  */
459 #define BYTES_BIG_ENDIAN 1
460
461 /* Define this if most significant word of a multiword number is lowest
462    numbered.
463
464    For RS/6000 we can decide arbitrarily since there are no machine
465    instructions for them.  Might as well be consistent with bits and bytes.  */
466 #define WORDS_BIG_ENDIAN 1
467
468 #define MAX_BITS_PER_WORD 64
469
470 /* Width of a word, in units (bytes).  */
471 #define UNITS_PER_WORD (! TARGET_POWERPC64 ? 4 : 8)
472 #ifdef IN_LIBGCC2
473 #define MIN_UNITS_PER_WORD UNITS_PER_WORD
474 #else
475 #define MIN_UNITS_PER_WORD 4
476 #endif
477 #define UNITS_PER_FP_WORD 8
478 #define UNITS_PER_ALTIVEC_WORD 16
479 #define UNITS_PER_SPE_WORD 8
480 #define UNITS_PER_PAIRED_WORD 8
481
482 /* Type used for ptrdiff_t, as a string used in a declaration.  */
483 #define PTRDIFF_TYPE "int"
484
485 /* Type used for size_t, as a string used in a declaration.  */
486 #define SIZE_TYPE "long unsigned int"
487
488 /* Type used for wchar_t, as a string used in a declaration.  */
489 #define WCHAR_TYPE "short unsigned int"
490
491 /* Width of wchar_t in bits.  */
492 #define WCHAR_TYPE_SIZE 16
493
494 /* A C expression for the size in bits of the type `short' on the
495    target machine.  If you don't define this, the default is half a
496    word.  (If this would be less than one storage unit, it is
497    rounded up to one unit.)  */
498 #define SHORT_TYPE_SIZE 16
499
500 /* A C expression for the size in bits of the type `int' on the
501    target machine.  If you don't define this, the default is one
502    word.  */
503 #define INT_TYPE_SIZE 32
504
505 /* A C expression for the size in bits of the type `long' on the
506    target machine.  If you don't define this, the default is one
507    word.  */
508 #define LONG_TYPE_SIZE (TARGET_32BIT ? 32 : 64)
509
510 /* A C expression for the size in bits of the type `long long' on the
511    target machine.  If you don't define this, the default is two
512    words.  */
513 #define LONG_LONG_TYPE_SIZE 64
514
515 /* A C expression for the size in bits of the type `float' on the
516    target machine.  If you don't define this, the default is one
517    word.  */
518 #define FLOAT_TYPE_SIZE 32
519
520 /* A C expression for the size in bits of the type `double' on the
521    target machine.  If you don't define this, the default is two
522    words.  */
523 #define DOUBLE_TYPE_SIZE 64
524
525 /* A C expression for the size in bits of the type `long double' on
526    the target machine.  If you don't define this, the default is two
527    words.  */
528 #define LONG_DOUBLE_TYPE_SIZE rs6000_long_double_type_size
529
530 /* Define this to set long double type size to use in libgcc2.c, which can
531    not depend on target_flags.  */
532 #ifdef __LONG_DOUBLE_128__
533 #define LIBGCC2_LONG_DOUBLE_TYPE_SIZE 128
534 #else
535 #define LIBGCC2_LONG_DOUBLE_TYPE_SIZE 64
536 #endif
537
538 /* Work around rs6000_long_double_type_size dependency in ada/targtyps.c.  */
539 #define WIDEST_HARDWARE_FP_SIZE 64
540
541 /* Width in bits of a pointer.
542    See also the macro `Pmode' defined below.  */
543 #define POINTER_SIZE (TARGET_32BIT ? 32 : 64)
544
545 /* Allocation boundary (in *bits*) for storing arguments in argument list.  */
546 #define PARM_BOUNDARY (TARGET_32BIT ? 32 : 64)
547
548 /* Boundary (in *bits*) on which stack pointer should be aligned.  */
549 #define STACK_BOUNDARY \
550   ((TARGET_32BIT && !TARGET_ALTIVEC && !TARGET_ALTIVEC_ABI) ? 64 : 128)
551
552 /* Allocation boundary (in *bits*) for the code of a function.  */
553 #define FUNCTION_BOUNDARY 32
554
555 /* No data type wants to be aligned rounder than this.  */
556 #define BIGGEST_ALIGNMENT 128
557
558 /* A C expression to compute the alignment for a variables in the
559    local store.  TYPE is the data type, and ALIGN is the alignment
560    that the object would ordinarily have.  */
561 #define LOCAL_ALIGNMENT(TYPE, ALIGN)                            \
562   ((TARGET_ALTIVEC && TREE_CODE (TYPE) == VECTOR_TYPE) ? 128 :  \
563     (TARGET_E500_DOUBLE                                         \
564      && (TYPE_MODE (TYPE) == DFmode || TYPE_MODE (TYPE) == DDmode)) ? 64 : \
565     ((TARGET_SPE && TREE_CODE (TYPE) == VECTOR_TYPE \
566      && SPE_VECTOR_MODE (TYPE_MODE (TYPE))) || (TARGET_PAIRED_FLOAT \
567         && TREE_CODE (TYPE) == VECTOR_TYPE \
568         && PAIRED_VECTOR_MODE (TYPE_MODE (TYPE)))) ? 64 : ALIGN)
569
570 /* Alignment of field after `int : 0' in a structure.  */
571 #define EMPTY_FIELD_BOUNDARY 32
572
573 /* Every structure's size must be a multiple of this.  */
574 #define STRUCTURE_SIZE_BOUNDARY 8
575
576 /* Return 1 if a structure or array containing FIELD should be
577    accessed using `BLKMODE'.
578
579    For the SPE, simd types are V2SI, and gcc can be tempted to put the
580    entire thing in a DI and use subregs to access the internals.
581    store_bit_field() will force (subreg:DI (reg:V2SI x))'s to the
582    back-end.  Because a single GPR can hold a V2SI, but not a DI, the
583    best thing to do is set structs to BLKmode and avoid Severe Tire
584    Damage.
585
586    On e500 v2, DF and DI modes suffer from the same anomaly.  DF can
587    fit into 1, whereas DI still needs two.  */
588 #define MEMBER_TYPE_FORCES_BLK(FIELD, MODE) \
589   ((TARGET_SPE && TREE_CODE (TREE_TYPE (FIELD)) == VECTOR_TYPE) \
590    || (TARGET_E500_DOUBLE && ((MODE) == DFmode || (MODE) == DDmode)))
591
592 /* A bit-field declared as `int' forces `int' alignment for the struct.  */
593 #define PCC_BITFIELD_TYPE_MATTERS 1
594
595 /* Make strings word-aligned so strcpy from constants will be faster.
596    Make vector constants quadword aligned.  */
597 #define CONSTANT_ALIGNMENT(EXP, ALIGN)                           \
598   (TREE_CODE (EXP) == STRING_CST                                 \
599    && (TARGET_STRICT_ALIGN || !optimize_size)                    \
600    && (ALIGN) < BITS_PER_WORD                                    \
601    ? BITS_PER_WORD                                               \
602    : (ALIGN))
603
604 /* Make arrays of chars word-aligned for the same reasons.
605    Align vectors to 128 bits.  Align SPE vectors and E500 v2 doubles to
606    64 bits.  */
607 #define DATA_ALIGNMENT(TYPE, ALIGN)             \
608   (TREE_CODE (TYPE) == VECTOR_TYPE ? ((TARGET_SPE_ABI \
609    || TARGET_PAIRED_FLOAT) ? 64 : 128)  \
610    : (TARGET_E500_DOUBLE                        \
611       && (TYPE_MODE (TYPE) == DFmode || TYPE_MODE (TYPE) == DDmode)) ? 64 \
612    : TREE_CODE (TYPE) == ARRAY_TYPE             \
613    && TYPE_MODE (TREE_TYPE (TYPE)) == QImode    \
614    && (ALIGN) < BITS_PER_WORD ? BITS_PER_WORD : (ALIGN))
615
616 /* Nonzero if move instructions will actually fail to work
617    when given unaligned data.  */
618 #define STRICT_ALIGNMENT 0
619
620 /* Define this macro to be the value 1 if unaligned accesses have a cost
621    many times greater than aligned accesses, for example if they are
622    emulated in a trap handler.  */
623 #define SLOW_UNALIGNED_ACCESS(MODE, ALIGN)                              \
624   (STRICT_ALIGNMENT                                                     \
625    || (((MODE) == SFmode || (MODE) == DFmode || (MODE) == TFmode        \
626         || (MODE) == SDmode || (MODE) == DDmode || (MODE) == TDmode     \
627         || (MODE) == DImode)                                            \
628        && (ALIGN) < 32))
629 \f
630 /* Standard register usage.  */
631
632 /* Number of actual hardware registers.
633    The hardware registers are assigned numbers for the compiler
634    from 0 to just below FIRST_PSEUDO_REGISTER.
635    All registers that the compiler knows about must be given numbers,
636    even those that are not normally considered general registers.
637
638    RS/6000 has 32 fixed-point registers, 32 floating-point registers,
639    an MQ register, a count register, a link register, and 8 condition
640    register fields, which we view here as separate registers.  AltiVec
641    adds 32 vector registers and a VRsave register.
642
643    In addition, the difference between the frame and argument pointers is
644    a function of the number of registers saved, so we need to have a
645    register for AP that will later be eliminated in favor of SP or FP.
646    This is a normal register, but it is fixed.
647
648    We also create a pseudo register for float/int conversions, that will
649    really represent the memory location used.  It is represented here as
650    a register, in order to work around problems in allocating stack storage
651    in inline functions.
652
653    Another pseudo (not included in DWARF_FRAME_REGISTERS) is soft frame
654    pointer, which is eventually eliminated in favor of SP or FP.  */
655
656 #define FIRST_PSEUDO_REGISTER 114
657
658 /* This must be included for pre gcc 3.0 glibc compatibility.  */
659 #define PRE_GCC3_DWARF_FRAME_REGISTERS 77
660
661 /* Add 32 dwarf columns for synthetic SPE registers.  */
662 #define DWARF_FRAME_REGISTERS ((FIRST_PSEUDO_REGISTER - 1) + 32)
663
664 /* The SPE has an additional 32 synthetic registers, with DWARF debug
665    info numbering for these registers starting at 1200.  While eh_frame
666    register numbering need not be the same as the debug info numbering,
667    we choose to number these regs for eh_frame at 1200 too.  This allows
668    future versions of the rs6000 backend to add hard registers and
669    continue to use the gcc hard register numbering for eh_frame.  If the
670    extra SPE registers in eh_frame were numbered starting from the
671    current value of FIRST_PSEUDO_REGISTER, then if FIRST_PSEUDO_REGISTER
672    changed we'd need to introduce a mapping in DWARF_FRAME_REGNUM to
673    avoid invalidating older SPE eh_frame info.
674
675    We must map them here to avoid huge unwinder tables mostly consisting
676    of unused space.  */
677 #define DWARF_REG_TO_UNWIND_COLUMN(r) \
678   ((r) > 1200 ? ((r) - 1200 + FIRST_PSEUDO_REGISTER - 1) : (r))
679
680 /* Use standard DWARF numbering for DWARF debugging information.  */
681 #define DBX_REGISTER_NUMBER(REGNO) rs6000_dbx_register_number (REGNO)
682
683 /* Use gcc hard register numbering for eh_frame.  */
684 #define DWARF_FRAME_REGNUM(REGNO) (REGNO)
685
686 /* Map register numbers held in the call frame info that gcc has
687    collected using DWARF_FRAME_REGNUM to those that should be output in
688    .debug_frame and .eh_frame.  We continue to use gcc hard reg numbers
689    for .eh_frame, but use the numbers mandated by the various ABIs for
690    .debug_frame.  rs6000_emit_prologue has translated any combination of
691    CR2, CR3, CR4 saves to a save of CR2.  The actual code emitted saves
692    the whole of CR, so we map CR2_REGNO to the DWARF reg for CR.  */
693 #define DWARF2_FRAME_REG_OUT(REGNO, FOR_EH)     \
694   ((FOR_EH) ? (REGNO)                           \
695    : (REGNO) == CR2_REGNO ? 64                  \
696    : DBX_REGISTER_NUMBER (REGNO))
697
698 /* 1 for registers that have pervasive standard uses
699    and are not available for the register allocator.
700
701    On RS/6000, r1 is used for the stack.  On Darwin, r2 is available
702    as a local register; for all other OS's r2 is the TOC pointer.
703
704    cr5 is not supposed to be used.
705
706    On System V implementations, r13 is fixed and not available for use.  */
707
708 #define FIXED_REGISTERS  \
709   {0, 1, FIXED_R2, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, FIXED_R13, 0, 0, \
710    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
711    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
712    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
713    0, 0, 0, 1, 0, 0, 0, 0, 0, 1, 0, 0, 1,          \
714    /* AltiVec registers.  */                       \
715    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
716    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
717    1, 1                                            \
718    , 1, 1, 1                                       \
719 }
720
721 /* 1 for registers not available across function calls.
722    These must include the FIXED_REGISTERS and also any
723    registers that can be used without being saved.
724    The latter must include the registers where values are returned
725    and the register where structure-value addresses are passed.
726    Aside from that, you can include as many other registers as you like.  */
727
728 #define CALL_USED_REGISTERS  \
729   {1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, FIXED_R13, 0, 0, \
730    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
731    1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 0, 0, \
732    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
733    1, 1, 1, 1, 1, 1, 0, 0, 0, 1, 1, 1, 1,          \
734    /* AltiVec registers.  */                       \
735    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
736    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
737    1, 1                                            \
738    , 1, 1, 1                                       \
739 }
740
741 /* Like `CALL_USED_REGISTERS' except this macro doesn't require that
742    the entire set of `FIXED_REGISTERS' be included.
743    (`CALL_USED_REGISTERS' must be a superset of `FIXED_REGISTERS').
744    This macro is optional.  If not specified, it defaults to the value
745    of `CALL_USED_REGISTERS'.  */
746
747 #define CALL_REALLY_USED_REGISTERS  \
748   {1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, FIXED_R13, 0, 0, \
749    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
750    1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 0, 0, \
751    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
752    1, 1, 1, 1, 1, 1, 0, 0, 0, 1, 1, 1, 1,          \
753    /* AltiVec registers.  */                       \
754    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
755    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
756    0, 0                                            \
757    , 0, 0, 0                                       \
758 }
759
760 #define TOTAL_ALTIVEC_REGS      (LAST_ALTIVEC_REGNO - FIRST_ALTIVEC_REGNO + 1)
761
762 #define FIRST_SAVED_ALTIVEC_REGNO (FIRST_ALTIVEC_REGNO+20)
763 #define FIRST_SAVED_FP_REGNO    (14+32)
764 #define FIRST_SAVED_GP_REGNO 13
765
766 /* List the order in which to allocate registers.  Each register must be
767    listed once, even those in FIXED_REGISTERS.
768
769    We allocate in the following order:
770         fp0             (not saved or used for anything)
771         fp13 - fp2      (not saved; incoming fp arg registers)
772         fp1             (not saved; return value)
773         fp31 - fp14     (saved; order given to save least number)
774         cr7, cr6        (not saved or special)
775         cr1             (not saved, but used for FP operations)
776         cr0             (not saved, but used for arithmetic operations)
777         cr4, cr3, cr2   (saved)
778         r0              (not saved; cannot be base reg)
779         r9              (not saved; best for TImode)
780         r11, r10, r8-r4 (not saved; highest used first to make less conflict)
781         r3              (not saved; return value register)
782         r31 - r13       (saved; order given to save least number)
783         r12             (not saved; if used for DImode or DFmode would use r13)
784         mq              (not saved; best to use it if we can)
785         ctr             (not saved; when we have the choice ctr is better)
786         lr              (saved)
787         cr5, r1, r2, ap, xer (fixed)
788         v0 - v1         (not saved or used for anything)
789         v13 - v3        (not saved; incoming vector arg registers)
790         v2              (not saved; incoming vector arg reg; return value)
791         v19 - v14       (not saved or used for anything)
792         v31 - v20       (saved; order given to save least number)
793         vrsave, vscr    (fixed)
794         spe_acc, spefscr (fixed)
795         sfp             (fixed)
796 */
797
798 #if FIXED_R2 == 1
799 #define MAYBE_R2_AVAILABLE
800 #define MAYBE_R2_FIXED 2,
801 #else
802 #define MAYBE_R2_AVAILABLE 2,
803 #define MAYBE_R2_FIXED
804 #endif
805
806 #define REG_ALLOC_ORDER                                         \
807   {32,                                                          \
808    45, 44, 43, 42, 41, 40, 39, 38, 37, 36, 35, 34,              \
809    33,                                                          \
810    63, 62, 61, 60, 59, 58, 57, 56, 55, 54, 53, 52, 51,          \
811    50, 49, 48, 47, 46,                                          \
812    75, 74, 69, 68, 72, 71, 70,                                  \
813    0, MAYBE_R2_AVAILABLE                                        \
814    9, 11, 10, 8, 7, 6, 5, 4,                                    \
815    3,                                                           \
816    31, 30, 29, 28, 27, 26, 25, 24, 23, 22, 21, 20, 19,          \
817    18, 17, 16, 15, 14, 13, 12,                                  \
818    64, 66, 65,                                                  \
819    73, 1, MAYBE_R2_FIXED 67, 76,                                \
820    /* AltiVec registers.  */                                    \
821    77, 78,                                                      \
822    90, 89, 88, 87, 86, 85, 84, 83, 82, 81, 80,                  \
823    79,                                                          \
824    96, 95, 94, 93, 92, 91,                                      \
825    108, 107, 106, 105, 104, 103, 102, 101, 100, 99, 98, 97,     \
826    109, 110,                                                    \
827    111, 112, 113                                                \
828 }
829
830 /* True if register is floating-point.  */
831 #define FP_REGNO_P(N) ((N) >= 32 && (N) <= 63)
832
833 /* True if register is a condition register.  */
834 #define CR_REGNO_P(N) ((N) >= CR0_REGNO && (N) <= CR7_REGNO)
835
836 /* True if register is a condition register, but not cr0.  */
837 #define CR_REGNO_NOT_CR0_P(N) ((N) >= CR1_REGNO && (N) <= CR7_REGNO)
838
839 /* True if register is an integer register.  */
840 #define INT_REGNO_P(N) \
841   ((N) <= 31 || (N) == ARG_POINTER_REGNUM || (N) == FRAME_POINTER_REGNUM)
842
843 /* SPE SIMD registers are just the GPRs.  */
844 #define SPE_SIMD_REGNO_P(N) ((N) <= 31)
845
846 /* PAIRED SIMD registers are just the FPRs.  */
847 #define PAIRED_SIMD_REGNO_P(N) ((N) >= 32 && (N) <= 63)
848
849 /* True if register is the XER register.  */
850 #define XER_REGNO_P(N) ((N) == XER_REGNO)
851
852 /* True if register is an AltiVec register.  */
853 #define ALTIVEC_REGNO_P(N) ((N) >= FIRST_ALTIVEC_REGNO && (N) <= LAST_ALTIVEC_REGNO)
854
855 /* Return number of consecutive hard regs needed starting at reg REGNO
856    to hold something of mode MODE.  */
857
858 #define HARD_REGNO_NREGS(REGNO, MODE) rs6000_hard_regno_nregs ((REGNO), (MODE))
859
860 #define HARD_REGNO_CALL_PART_CLOBBERED(REGNO, MODE)     \
861   ((TARGET_32BIT && TARGET_POWERPC64                    \
862     && (GET_MODE_SIZE (MODE) > 4)  \
863     && INT_REGNO_P (REGNO)) ? 1 : 0)
864
865 #define ALTIVEC_VECTOR_MODE(MODE)       \
866          ((MODE) == V16QImode           \
867           || (MODE) == V8HImode         \
868           || (MODE) == V4SFmode         \
869           || (MODE) == V4SImode)
870
871 #define SPE_VECTOR_MODE(MODE)           \
872         ((MODE) == V4HImode             \
873          || (MODE) == V2SFmode          \
874          || (MODE) == V1DImode          \
875          || (MODE) == V2SImode)
876
877 #define PAIRED_VECTOR_MODE(MODE)        \
878          ((MODE) == V2SFmode)            
879
880 #define UNITS_PER_SIMD_WORD                                          \
881         (TARGET_ALTIVEC ? UNITS_PER_ALTIVEC_WORD                     \
882          : (TARGET_SPE ? UNITS_PER_SPE_WORD : (TARGET_PAIRED_FLOAT ? \
883          UNITS_PER_PAIRED_WORD : UNITS_PER_WORD)))
884
885 /* Value is TRUE if hard register REGNO can hold a value of
886    machine-mode MODE.  */
887 #define HARD_REGNO_MODE_OK(REGNO, MODE) \
888   rs6000_hard_regno_mode_ok_p[(int)(MODE)][REGNO]
889
890 /* Value is 1 if it is a good idea to tie two pseudo registers
891    when one has mode MODE1 and one has mode MODE2.
892    If HARD_REGNO_MODE_OK could produce different values for MODE1 and MODE2,
893    for any hard reg, then this must be 0 for correct output.  */
894 #define MODES_TIEABLE_P(MODE1, MODE2) \
895   (SCALAR_FLOAT_MODE_P (MODE1)                  \
896    ? SCALAR_FLOAT_MODE_P (MODE2)                \
897    : SCALAR_FLOAT_MODE_P (MODE2)                \
898    ? SCALAR_FLOAT_MODE_P (MODE1)                \
899    : GET_MODE_CLASS (MODE1) == MODE_CC          \
900    ? GET_MODE_CLASS (MODE2) == MODE_CC          \
901    : GET_MODE_CLASS (MODE2) == MODE_CC          \
902    ? GET_MODE_CLASS (MODE1) == MODE_CC          \
903    : SPE_VECTOR_MODE (MODE1)                    \
904    ? SPE_VECTOR_MODE (MODE2)                    \
905    : SPE_VECTOR_MODE (MODE2)                    \
906    ? SPE_VECTOR_MODE (MODE1)                    \
907    : ALTIVEC_VECTOR_MODE (MODE1)                \
908    ? ALTIVEC_VECTOR_MODE (MODE2)                \
909    : ALTIVEC_VECTOR_MODE (MODE2)                \
910    ? ALTIVEC_VECTOR_MODE (MODE1)                \
911    : 1)
912
913 /* Post-reload, we can't use any new AltiVec registers, as we already
914    emitted the vrsave mask.  */
915
916 #define HARD_REGNO_RENAME_OK(SRC, DST) \
917   (! ALTIVEC_REGNO_P (DST) || df_regs_ever_live_p (DST))
918
919 /* A C expression returning the cost of moving data from a register of class
920    CLASS1 to one of CLASS2.  */
921
922 #define REGISTER_MOVE_COST rs6000_register_move_cost
923
924 /* A C expressions returning the cost of moving data of MODE from a register to
925    or from memory.  */
926
927 #define MEMORY_MOVE_COST rs6000_memory_move_cost
928
929 /* Specify the cost of a branch insn; roughly the number of extra insns that
930    should be added to avoid a branch.
931
932    Set this to 3 on the RS/6000 since that is roughly the average cost of an
933    unscheduled conditional branch.  */
934
935 #define BRANCH_COST 3
936
937 /* Override BRANCH_COST heuristic which empirically produces worse
938    performance for removing short circuiting from the logical ops.  */
939
940 #define LOGICAL_OP_NON_SHORT_CIRCUIT 0
941
942 /* A fixed register used at epilogue generation to address SPE registers
943    with negative offsets.  The 64-bit load/store instructions on the SPE
944    only take positive offsets (and small ones at that), so we need to
945    reserve a register for consing up negative offsets.  */
946
947 #define FIXED_SCRATCH 0
948
949 /* Define this macro to change register usage conditional on target
950    flags.  */
951
952 #define CONDITIONAL_REGISTER_USAGE rs6000_conditional_register_usage ()
953
954 /* Specify the registers used for certain standard purposes.
955    The values of these macros are register numbers.  */
956
957 /* RS/6000 pc isn't overloaded on a register that the compiler knows about.  */
958 /* #define PC_REGNUM  */
959
960 /* Register to use for pushing function arguments.  */
961 #define STACK_POINTER_REGNUM 1
962
963 /* Base register for access to local variables of the function.  */
964 #define HARD_FRAME_POINTER_REGNUM 31
965
966 /* Base register for access to local variables of the function.  */
967 #define FRAME_POINTER_REGNUM 113
968
969 /* Value should be nonzero if functions must have frame pointers.
970    Zero means the frame pointer need not be set up (and parms
971    may be accessed via the stack pointer) in functions that seem suitable.
972    This is computed in `reload', in reload1.c.  */
973 #define FRAME_POINTER_REQUIRED 0
974
975 /* Base register for access to arguments of the function.  */
976 #define ARG_POINTER_REGNUM 67
977
978 /* Place to put static chain when calling a function that requires it.  */
979 #define STATIC_CHAIN_REGNUM 11
980
981 \f
982 /* Define the classes of registers for register constraints in the
983    machine description.  Also define ranges of constants.
984
985    One of the classes must always be named ALL_REGS and include all hard regs.
986    If there is more than one class, another class must be named NO_REGS
987    and contain no registers.
988
989    The name GENERAL_REGS must be the name of a class (or an alias for
990    another name such as ALL_REGS).  This is the class of registers
991    that is allowed by "g" or "r" in a register constraint.
992    Also, registers outside this class are allocated only when
993    instructions express preferences for them.
994
995    The classes must be numbered in nondecreasing order; that is,
996    a larger-numbered class must never be contained completely
997    in a smaller-numbered class.
998
999    For any two classes, it is very desirable that there be another
1000    class that represents their union.  */
1001
1002 /* The RS/6000 has three types of registers, fixed-point, floating-point,
1003    and condition registers, plus three special registers, MQ, CTR, and the
1004    link register.  AltiVec adds a vector register class.
1005
1006    However, r0 is special in that it cannot be used as a base register.
1007    So make a class for registers valid as base registers.
1008
1009    Also, cr0 is the only condition code register that can be used in
1010    arithmetic insns, so make a separate class for it.  */
1011
1012 enum reg_class
1013 {
1014   NO_REGS,
1015   BASE_REGS,
1016   GENERAL_REGS,
1017   FLOAT_REGS,
1018   ALTIVEC_REGS,
1019   VRSAVE_REGS,
1020   VSCR_REGS,
1021   SPE_ACC_REGS,
1022   SPEFSCR_REGS,
1023   NON_SPECIAL_REGS,
1024   MQ_REGS,
1025   LINK_REGS,
1026   CTR_REGS,
1027   LINK_OR_CTR_REGS,
1028   SPECIAL_REGS,
1029   SPEC_OR_GEN_REGS,
1030   CR0_REGS,
1031   CR_REGS,
1032   NON_FLOAT_REGS,
1033   XER_REGS,
1034   ALL_REGS,
1035   LIM_REG_CLASSES
1036 };
1037
1038 #define N_REG_CLASSES (int) LIM_REG_CLASSES
1039
1040 /* Give names of register classes as strings for dump file.  */
1041
1042 #define REG_CLASS_NAMES                                                 \
1043 {                                                                       \
1044   "NO_REGS",                                                            \
1045   "BASE_REGS",                                                          \
1046   "GENERAL_REGS",                                                       \
1047   "FLOAT_REGS",                                                         \
1048   "ALTIVEC_REGS",                                                       \
1049   "VRSAVE_REGS",                                                        \
1050   "VSCR_REGS",                                                          \
1051   "SPE_ACC_REGS",                                                       \
1052   "SPEFSCR_REGS",                                                       \
1053   "NON_SPECIAL_REGS",                                                   \
1054   "MQ_REGS",                                                            \
1055   "LINK_REGS",                                                          \
1056   "CTR_REGS",                                                           \
1057   "LINK_OR_CTR_REGS",                                                   \
1058   "SPECIAL_REGS",                                                       \
1059   "SPEC_OR_GEN_REGS",                                                   \
1060   "CR0_REGS",                                                           \
1061   "CR_REGS",                                                            \
1062   "NON_FLOAT_REGS",                                                     \
1063   "XER_REGS",                                                           \
1064   "ALL_REGS"                                                            \
1065 }
1066
1067 /* Define which registers fit in which classes.
1068    This is an initializer for a vector of HARD_REG_SET
1069    of length N_REG_CLASSES.  */
1070
1071 #define REG_CLASS_CONTENTS                                                   \
1072 {                                                                            \
1073   { 0x00000000, 0x00000000, 0x00000000, 0x00000000 }, /* NO_REGS */          \
1074   { 0xfffffffe, 0x00000000, 0x00000008, 0x00020000 }, /* BASE_REGS */        \
1075   { 0xffffffff, 0x00000000, 0x00000008, 0x00020000 }, /* GENERAL_REGS */     \
1076   { 0x00000000, 0xffffffff, 0x00000000, 0x00000000 }, /* FLOAT_REGS */       \
1077   { 0x00000000, 0x00000000, 0xffffe000, 0x00001fff }, /* ALTIVEC_REGS */     \
1078   { 0x00000000, 0x00000000, 0x00000000, 0x00002000 }, /* VRSAVE_REGS */      \
1079   { 0x00000000, 0x00000000, 0x00000000, 0x00004000 }, /* VSCR_REGS */        \
1080   { 0x00000000, 0x00000000, 0x00000000, 0x00008000 }, /* SPE_ACC_REGS */     \
1081   { 0x00000000, 0x00000000, 0x00000000, 0x00010000 }, /* SPEFSCR_REGS */     \
1082   { 0xffffffff, 0xffffffff, 0x00000008, 0x00020000 }, /* NON_SPECIAL_REGS */ \
1083   { 0x00000000, 0x00000000, 0x00000001, 0x00000000 }, /* MQ_REGS */          \
1084   { 0x00000000, 0x00000000, 0x00000002, 0x00000000 }, /* LINK_REGS */        \
1085   { 0x00000000, 0x00000000, 0x00000004, 0x00000000 }, /* CTR_REGS */         \
1086   { 0x00000000, 0x00000000, 0x00000006, 0x00000000 }, /* LINK_OR_CTR_REGS */ \
1087   { 0x00000000, 0x00000000, 0x00000007, 0x00002000 }, /* SPECIAL_REGS */     \
1088   { 0xffffffff, 0x00000000, 0x0000000f, 0x00022000 }, /* SPEC_OR_GEN_REGS */ \
1089   { 0x00000000, 0x00000000, 0x00000010, 0x00000000 }, /* CR0_REGS */         \
1090   { 0x00000000, 0x00000000, 0x00000ff0, 0x00000000 }, /* CR_REGS */          \
1091   { 0xffffffff, 0x00000000, 0x0000efff, 0x00020000 }, /* NON_FLOAT_REGS */   \
1092   { 0x00000000, 0x00000000, 0x00001000, 0x00000000 }, /* XER_REGS */         \
1093   { 0xffffffff, 0xffffffff, 0xffffffff, 0x0003ffff }  /* ALL_REGS */         \
1094 }
1095
1096 /* The same information, inverted:
1097    Return the class number of the smallest class containing
1098    reg number REGNO.  This could be a conditional expression
1099    or could index an array.  */
1100
1101 #define REGNO_REG_CLASS(REGNO)                  \
1102  ((REGNO) == 0 ? GENERAL_REGS                   \
1103   : (REGNO) < 32 ? BASE_REGS                    \
1104   : FP_REGNO_P (REGNO) ? FLOAT_REGS             \
1105   : ALTIVEC_REGNO_P (REGNO) ? ALTIVEC_REGS      \
1106   : (REGNO) == CR0_REGNO ? CR0_REGS             \
1107   : CR_REGNO_P (REGNO) ? CR_REGS                \
1108   : (REGNO) == MQ_REGNO ? MQ_REGS               \
1109   : (REGNO) == LR_REGNO ? LINK_REGS     \
1110   : (REGNO) == CTR_REGNO ? CTR_REGS     \
1111   : (REGNO) == ARG_POINTER_REGNUM ? BASE_REGS   \
1112   : (REGNO) == XER_REGNO ? XER_REGS             \
1113   : (REGNO) == VRSAVE_REGNO ? VRSAVE_REGS       \
1114   : (REGNO) == VSCR_REGNO ? VRSAVE_REGS         \
1115   : (REGNO) == SPE_ACC_REGNO ? SPE_ACC_REGS     \
1116   : (REGNO) == SPEFSCR_REGNO ? SPEFSCR_REGS     \
1117   : (REGNO) == FRAME_POINTER_REGNUM ? BASE_REGS \
1118   : NO_REGS)
1119
1120 /* The class value for index registers, and the one for base regs.  */
1121 #define INDEX_REG_CLASS GENERAL_REGS
1122 #define BASE_REG_CLASS BASE_REGS
1123
1124 /* Given an rtx X being reloaded into a reg required to be
1125    in class CLASS, return the class of reg to actually use.
1126    In general this is just CLASS; but on some machines
1127    in some cases it is preferable to use a more restrictive class.
1128
1129    On the RS/6000, we have to return NO_REGS when we want to reload a
1130    floating-point CONST_DOUBLE to force it to be copied to memory.
1131
1132    We also don't want to reload integer values into floating-point
1133    registers if we can at all help it.  In fact, this can
1134    cause reload to die, if it tries to generate a reload of CTR
1135    into a FP register and discovers it doesn't have the memory location
1136    required.
1137
1138    ??? Would it be a good idea to have reload do the converse, that is
1139    try to reload floating modes into FP registers if possible?
1140  */
1141
1142 #define PREFERRED_RELOAD_CLASS(X,CLASS)                 \
1143   ((CONSTANT_P (X)                                      \
1144     && reg_classes_intersect_p ((CLASS), FLOAT_REGS))   \
1145    ? NO_REGS                                            \
1146    : (GET_MODE_CLASS (GET_MODE (X)) == MODE_INT         \
1147       && (CLASS) == NON_SPECIAL_REGS)                   \
1148    ? GENERAL_REGS                                       \
1149    : (CLASS))
1150
1151 /* Return the register class of a scratch register needed to copy IN into
1152    or out of a register in CLASS in MODE.  If it can be done directly,
1153    NO_REGS is returned.  */
1154
1155 #define SECONDARY_RELOAD_CLASS(CLASS,MODE,IN) \
1156   rs6000_secondary_reload_class (CLASS, MODE, IN)
1157
1158 /* If we are copying between FP or AltiVec registers and anything
1159    else, we need a memory location.  The exception is when we are
1160    targeting ppc64 and the move to/from fpr to gpr instructions
1161    are available.*/
1162
1163 #define SECONDARY_MEMORY_NEEDED(CLASS1,CLASS2,MODE)                     \
1164  ((CLASS1) != (CLASS2) && (((CLASS1) == FLOAT_REGS                      \
1165                             && (!TARGET_MFPGPR || !TARGET_POWERPC64     \
1166                                 || ((MODE != DFmode)                    \
1167                                     && (MODE != DDmode)                 \
1168                                     && (MODE != DImode))))              \
1169                            || ((CLASS2) == FLOAT_REGS                   \
1170                                && (!TARGET_MFPGPR || !TARGET_POWERPC64  \
1171                                    || ((MODE != DFmode)                 \
1172                                        && (MODE != DDmode)              \
1173                                        && (MODE != DImode))))           \
1174                            || (CLASS1) == ALTIVEC_REGS                  \
1175                            || (CLASS2) == ALTIVEC_REGS))
1176
1177 /* For cpus that cannot load/store SDmode values from the 64-bit
1178    FP registers without using a full 64-bit load/store, we need
1179    to allocate a full 64-bit stack slot for them.  */
1180
1181 #define SECONDARY_MEMORY_NEEDED_RTX(MODE) \
1182   rs6000_secondary_memory_needed_rtx (MODE)
1183
1184 /* Return the maximum number of consecutive registers
1185    needed to represent mode MODE in a register of class CLASS.
1186
1187    On RS/6000, this is the size of MODE in words,
1188    except in the FP regs, where a single reg is enough for two words.  */
1189 #define CLASS_MAX_NREGS(CLASS, MODE)                                    \
1190  (((CLASS) == FLOAT_REGS)                                               \
1191   ? ((GET_MODE_SIZE (MODE) + UNITS_PER_FP_WORD - 1) / UNITS_PER_FP_WORD) \
1192   : (TARGET_E500_DOUBLE && (CLASS) == GENERAL_REGS                      \
1193      && ((MODE) == DFmode || (MODE) == DDmode))                         \
1194   ? 1                                                                   \
1195   : ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD))
1196
1197 /* Return nonzero if for CLASS a mode change from FROM to TO is invalid.  */
1198
1199 #define CANNOT_CHANGE_MODE_CLASS(FROM, TO, CLASS)                       \
1200   (GET_MODE_SIZE (FROM) != GET_MODE_SIZE (TO)                           \
1201    ? ((GET_MODE_SIZE (FROM) < 8 || GET_MODE_SIZE (TO) < 8               \
1202        || TARGET_IEEEQUAD)                                              \
1203       && reg_classes_intersect_p (FLOAT_REGS, CLASS))                   \
1204    : (((TARGET_E500_DOUBLE                                              \
1205         && ((((TO) == DFmode) + ((FROM) == DFmode)) == 1                \
1206             || (((TO) == TFmode) + ((FROM) == TFmode)) == 1             \
1207             || (((TO) == DDmode) + ((FROM) == DDmode)) == 1             \
1208             || (((TO) == TDmode) + ((FROM) == TDmode)) == 1             \
1209             || (((TO) == DImode) + ((FROM) == DImode)) == 1))           \
1210        || (TARGET_SPE                                                   \
1211            && (SPE_VECTOR_MODE (FROM) + SPE_VECTOR_MODE (TO)) == 1))    \
1212       && reg_classes_intersect_p (GENERAL_REGS, CLASS)))
1213
1214 /* Stack layout; function entry, exit and calling.  */
1215
1216 /* Enumeration to give which calling sequence to use.  */
1217 enum rs6000_abi {
1218   ABI_NONE,
1219   ABI_AIX,                      /* IBM's AIX */
1220   ABI_V4,                       /* System V.4/eabi */
1221   ABI_DARWIN                    /* Apple's Darwin (OS X kernel) */
1222 };
1223
1224 extern enum rs6000_abi rs6000_current_abi;      /* available for use by subtarget */
1225
1226 /* Define this if pushing a word on the stack
1227    makes the stack pointer a smaller address.  */
1228 #define STACK_GROWS_DOWNWARD
1229
1230 /* Offsets recorded in opcodes are a multiple of this alignment factor.  */
1231 #define DWARF_CIE_DATA_ALIGNMENT (-((int) (TARGET_32BIT ? 4 : 8)))
1232
1233 /* Define this to nonzero if the nominal address of the stack frame
1234    is at the high-address end of the local variables;
1235    that is, each additional local variable allocated
1236    goes at a more negative offset in the frame.
1237
1238    On the RS/6000, we grow upwards, from the area after the outgoing
1239    arguments.  */
1240 #define FRAME_GROWS_DOWNWARD (flag_stack_protect != 0)
1241
1242 /* Size of the outgoing register save area */
1243 #define RS6000_REG_SAVE ((DEFAULT_ABI == ABI_AIX                        \
1244                           || DEFAULT_ABI == ABI_DARWIN)                 \
1245                          ? (TARGET_64BIT ? 64 : 32)                     \
1246                          : 0)
1247
1248 /* Size of the fixed area on the stack */
1249 #define RS6000_SAVE_AREA \
1250   (((DEFAULT_ABI == ABI_AIX || DEFAULT_ABI == ABI_DARWIN) ? 24 : 8)     \
1251    << (TARGET_64BIT ? 1 : 0))
1252
1253 /* MEM representing address to save the TOC register */
1254 #define RS6000_SAVE_TOC gen_rtx_MEM (Pmode, \
1255                                      plus_constant (stack_pointer_rtx, \
1256                                                     (TARGET_32BIT ? 20 : 40)))
1257
1258 /* Align an address */
1259 #define RS6000_ALIGN(n,a) (((n) + (a) - 1) & ~((a) - 1))
1260
1261 /* Offset within stack frame to start allocating local variables at.
1262    If FRAME_GROWS_DOWNWARD, this is the offset to the END of the
1263    first local allocated.  Otherwise, it is the offset to the BEGINNING
1264    of the first local allocated.
1265
1266    On the RS/6000, the frame pointer is the same as the stack pointer,
1267    except for dynamic allocations.  So we start after the fixed area and
1268    outgoing parameter area.  */
1269
1270 #define STARTING_FRAME_OFFSET                                           \
1271   (FRAME_GROWS_DOWNWARD                                                 \
1272    ? 0                                                                  \
1273    : (RS6000_ALIGN (current_function_outgoing_args_size,                \
1274                     TARGET_ALTIVEC ? 16 : 8)                            \
1275       + RS6000_SAVE_AREA))
1276
1277 /* Offset from the stack pointer register to an item dynamically
1278    allocated on the stack, e.g., by `alloca'.
1279
1280    The default value for this macro is `STACK_POINTER_OFFSET' plus the
1281    length of the outgoing arguments.  The default is correct for most
1282    machines.  See `function.c' for details.  */
1283 #define STACK_DYNAMIC_OFFSET(FUNDECL)                                   \
1284   (RS6000_ALIGN (current_function_outgoing_args_size,                   \
1285                  TARGET_ALTIVEC ? 16 : 8)                               \
1286    + (STACK_POINTER_OFFSET))
1287
1288 /* If we generate an insn to push BYTES bytes,
1289    this says how many the stack pointer really advances by.
1290    On RS/6000, don't define this because there are no push insns.  */
1291 /*  #define PUSH_ROUNDING(BYTES) */
1292
1293 /* Offset of first parameter from the argument pointer register value.
1294    On the RS/6000, we define the argument pointer to the start of the fixed
1295    area.  */
1296 #define FIRST_PARM_OFFSET(FNDECL) RS6000_SAVE_AREA
1297
1298 /* Offset from the argument pointer register value to the top of
1299    stack.  This is different from FIRST_PARM_OFFSET because of the
1300    register save area.  */
1301 #define ARG_POINTER_CFA_OFFSET(FNDECL) 0
1302
1303 /* Define this if stack space is still allocated for a parameter passed
1304    in a register.  The value is the number of bytes allocated to this
1305    area.  */
1306 #define REG_PARM_STACK_SPACE(FNDECL)    RS6000_REG_SAVE
1307
1308 /* Define this if the above stack space is to be considered part of the
1309    space allocated by the caller.  */
1310 #define OUTGOING_REG_PARM_STACK_SPACE 1
1311
1312 /* This is the difference between the logical top of stack and the actual sp.
1313
1314    For the RS/6000, sp points past the fixed area.  */
1315 #define STACK_POINTER_OFFSET RS6000_SAVE_AREA
1316
1317 /* Define this if the maximum size of all the outgoing args is to be
1318    accumulated and pushed during the prologue.  The amount can be
1319    found in the variable current_function_outgoing_args_size.  */
1320 #define ACCUMULATE_OUTGOING_ARGS 1
1321
1322 /* Value is the number of bytes of arguments automatically
1323    popped when returning from a subroutine call.
1324    FUNDECL is the declaration node of the function (as a tree),
1325    FUNTYPE is the data type of the function (as a tree),
1326    or for a library call it is an identifier node for the subroutine name.
1327    SIZE is the number of bytes of arguments passed on the stack.  */
1328
1329 #define RETURN_POPS_ARGS(FUNDECL,FUNTYPE,SIZE) 0
1330
1331 /* Define how to find the value returned by a function.
1332    VALTYPE is the data type of the value (as a tree).
1333    If the precise function being called is known, FUNC is its FUNCTION_DECL;
1334    otherwise, FUNC is 0.  */
1335
1336 #define FUNCTION_VALUE(VALTYPE, FUNC) rs6000_function_value ((VALTYPE), (FUNC))
1337
1338 /* Define how to find the value returned by a library function
1339    assuming the value has mode MODE.  */
1340
1341 #define LIBCALL_VALUE(MODE) rs6000_libcall_value ((MODE))
1342
1343 /* DRAFT_V4_STRUCT_RET defaults off.  */
1344 #define DRAFT_V4_STRUCT_RET 0
1345
1346 /* Let TARGET_RETURN_IN_MEMORY control what happens.  */
1347 #define DEFAULT_PCC_STRUCT_RETURN 0
1348
1349 /* Mode of stack savearea.
1350    FUNCTION is VOIDmode because calling convention maintains SP.
1351    BLOCK needs Pmode for SP.
1352    NONLOCAL needs twice Pmode to maintain both backchain and SP.  */
1353 #define STACK_SAVEAREA_MODE(LEVEL)      \
1354   (LEVEL == SAVE_FUNCTION ? VOIDmode    \
1355   : LEVEL == SAVE_NONLOCAL ? (TARGET_32BIT ? DImode : TImode) : Pmode)
1356
1357 /* Minimum and maximum general purpose registers used to hold arguments.  */
1358 #define GP_ARG_MIN_REG 3
1359 #define GP_ARG_MAX_REG 10
1360 #define GP_ARG_NUM_REG (GP_ARG_MAX_REG - GP_ARG_MIN_REG + 1)
1361
1362 /* Minimum and maximum floating point registers used to hold arguments.  */
1363 #define FP_ARG_MIN_REG 33
1364 #define FP_ARG_AIX_MAX_REG 45
1365 #define FP_ARG_V4_MAX_REG  40
1366 #define FP_ARG_MAX_REG ((DEFAULT_ABI == ABI_AIX                         \
1367                          || DEFAULT_ABI == ABI_DARWIN)                  \
1368                         ? FP_ARG_AIX_MAX_REG : FP_ARG_V4_MAX_REG)
1369 #define FP_ARG_NUM_REG (FP_ARG_MAX_REG - FP_ARG_MIN_REG + 1)
1370
1371 /* Minimum and maximum AltiVec registers used to hold arguments.  */
1372 #define ALTIVEC_ARG_MIN_REG (FIRST_ALTIVEC_REGNO + 2)
1373 #define ALTIVEC_ARG_MAX_REG (ALTIVEC_ARG_MIN_REG + 11)
1374 #define ALTIVEC_ARG_NUM_REG (ALTIVEC_ARG_MAX_REG - ALTIVEC_ARG_MIN_REG + 1)
1375
1376 /* Return registers */
1377 #define GP_ARG_RETURN GP_ARG_MIN_REG
1378 #define FP_ARG_RETURN FP_ARG_MIN_REG
1379 #define ALTIVEC_ARG_RETURN (FIRST_ALTIVEC_REGNO + 2)
1380
1381 /* Flags for the call/call_value rtl operations set up by function_arg */
1382 #define CALL_NORMAL             0x00000000      /* no special processing */
1383 /* Bits in 0x00000001 are unused.  */
1384 #define CALL_V4_CLEAR_FP_ARGS   0x00000002      /* V.4, no FP args passed */
1385 #define CALL_V4_SET_FP_ARGS     0x00000004      /* V.4, FP args were passed */
1386 #define CALL_LONG               0x00000008      /* always call indirect */
1387 #define CALL_LIBCALL            0x00000010      /* libcall */
1388
1389 /* We don't have prologue and epilogue functions to save/restore
1390    everything for most ABIs.  */
1391 #define WORLD_SAVE_P(INFO) 0
1392
1393 /* 1 if N is a possible register number for a function value
1394    as seen by the caller.
1395
1396    On RS/6000, this is r3, fp1, and v2 (for AltiVec).  */
1397 #define FUNCTION_VALUE_REGNO_P(N)                                       \
1398   ((N) == GP_ARG_RETURN                                                 \
1399    || ((N) == FP_ARG_RETURN && TARGET_HARD_FLOAT && TARGET_FPRS)        \
1400    || ((N) == ALTIVEC_ARG_RETURN && TARGET_ALTIVEC && TARGET_ALTIVEC_ABI))
1401
1402 /* 1 if N is a possible register number for function argument passing.
1403    On RS/6000, these are r3-r10 and fp1-fp13.
1404    On AltiVec, v2 - v13 are used for passing vectors.  */
1405 #define FUNCTION_ARG_REGNO_P(N)                                         \
1406   ((unsigned) (N) - GP_ARG_MIN_REG < GP_ARG_NUM_REG                     \
1407    || ((unsigned) (N) - ALTIVEC_ARG_MIN_REG < ALTIVEC_ARG_NUM_REG       \
1408        && TARGET_ALTIVEC && TARGET_ALTIVEC_ABI)                         \
1409    || ((unsigned) (N) - FP_ARG_MIN_REG < FP_ARG_NUM_REG                 \
1410        && TARGET_HARD_FLOAT && TARGET_FPRS))
1411 \f
1412 /* Define a data type for recording info about an argument list
1413    during the scan of that argument list.  This data type should
1414    hold all necessary information about the function itself
1415    and about the args processed so far, enough to enable macros
1416    such as FUNCTION_ARG to determine where the next arg should go.
1417
1418    On the RS/6000, this is a structure.  The first element is the number of
1419    total argument words, the second is used to store the next
1420    floating-point register number, and the third says how many more args we
1421    have prototype types for.
1422
1423    For ABI_V4, we treat these slightly differently -- `sysv_gregno' is
1424    the next available GP register, `fregno' is the next available FP
1425    register, and `words' is the number of words used on the stack.
1426
1427    The varargs/stdarg support requires that this structure's size
1428    be a multiple of sizeof(int).  */
1429
1430 typedef struct rs6000_args
1431 {
1432   int words;                    /* # words used for passing GP registers */
1433   int fregno;                   /* next available FP register */
1434   int vregno;                   /* next available AltiVec register */
1435   int nargs_prototype;          /* # args left in the current prototype */
1436   int prototype;                /* Whether a prototype was defined */
1437   int stdarg;                   /* Whether function is a stdarg function.  */
1438   int call_cookie;              /* Do special things for this call */
1439   int sysv_gregno;              /* next available GP register */
1440   int intoffset;                /* running offset in struct (darwin64) */
1441   int use_stack;                /* any part of struct on stack (darwin64) */
1442   int named;                    /* false for varargs params */
1443 } CUMULATIVE_ARGS;
1444
1445 /* Initialize a variable CUM of type CUMULATIVE_ARGS
1446    for a call to a function whose data type is FNTYPE.
1447    For a library call, FNTYPE is 0.  */
1448
1449 #define INIT_CUMULATIVE_ARGS(CUM, FNTYPE, LIBNAME, INDIRECT, N_NAMED_ARGS) \
1450   init_cumulative_args (&CUM, FNTYPE, LIBNAME, FALSE, FALSE, N_NAMED_ARGS)
1451
1452 /* Similar, but when scanning the definition of a procedure.  We always
1453    set NARGS_PROTOTYPE large so we never return an EXPR_LIST.  */
1454
1455 #define INIT_CUMULATIVE_INCOMING_ARGS(CUM, FNTYPE, LIBNAME) \
1456   init_cumulative_args (&CUM, FNTYPE, LIBNAME, TRUE, FALSE, 1000)
1457
1458 /* Like INIT_CUMULATIVE_ARGS' but only used for outgoing libcalls.  */
1459
1460 #define INIT_CUMULATIVE_LIBCALL_ARGS(CUM, MODE, LIBNAME) \
1461   init_cumulative_args (&CUM, NULL_TREE, LIBNAME, FALSE, TRUE, 0)
1462
1463 /* Update the data in CUM to advance over an argument
1464    of mode MODE and data type TYPE.
1465    (TYPE is null for libcalls where that information may not be available.)  */
1466
1467 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED)    \
1468   function_arg_advance (&CUM, MODE, TYPE, NAMED, 0)
1469
1470 /* Determine where to put an argument to a function.
1471    Value is zero to push the argument on the stack,
1472    or a hard register in which to store the argument.
1473
1474    MODE is the argument's machine mode.
1475    TYPE is the data type of the argument (as a tree).
1476     This is null for libcalls where that information may
1477     not be available.
1478    CUM is a variable of type CUMULATIVE_ARGS which gives info about
1479     the preceding args and about the function being called.
1480    NAMED is nonzero if this argument is a named parameter
1481     (otherwise it is an extra parameter matching an ellipsis).
1482
1483    On RS/6000 the first eight words of non-FP are normally in registers
1484    and the rest are pushed.  The first 13 FP args are in registers.
1485
1486    If this is floating-point and no prototype is specified, we use
1487    both an FP and integer register (or possibly FP reg and stack).  Library
1488    functions (when TYPE is zero) always have the proper types for args,
1489    so we can pass the FP value just in one register.  emit_library_function
1490    doesn't support EXPR_LIST anyway.  */
1491
1492 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED) \
1493   function_arg (&CUM, MODE, TYPE, NAMED)
1494
1495 /* If defined, a C expression which determines whether, and in which
1496    direction, to pad out an argument with extra space.  The value
1497    should be of type `enum direction': either `upward' to pad above
1498    the argument, `downward' to pad below, or `none' to inhibit
1499    padding.  */
1500
1501 #define FUNCTION_ARG_PADDING(MODE, TYPE) function_arg_padding (MODE, TYPE)
1502
1503 /* If defined, a C expression that gives the alignment boundary, in bits,
1504    of an argument with the specified mode and type.  If it is not defined,
1505    PARM_BOUNDARY is used for all arguments.  */
1506
1507 #define FUNCTION_ARG_BOUNDARY(MODE, TYPE) \
1508   function_arg_boundary (MODE, TYPE)
1509
1510 #define PAD_VARARGS_DOWN \
1511    (FUNCTION_ARG_PADDING (TYPE_MODE (type), type) == downward)
1512
1513 /* Output assembler code to FILE to increment profiler label # LABELNO
1514    for profiling a function entry.  */
1515
1516 #define FUNCTION_PROFILER(FILE, LABELNO)        \
1517   output_function_profiler ((FILE), (LABELNO));
1518
1519 /* EXIT_IGNORE_STACK should be nonzero if, when returning from a function,
1520    the stack pointer does not matter. No definition is equivalent to
1521    always zero.
1522
1523    On the RS/6000, this is nonzero because we can restore the stack from
1524    its backpointer, which we maintain.  */
1525 #define EXIT_IGNORE_STACK       1
1526
1527 /* Define this macro as a C expression that is nonzero for registers
1528    that are used by the epilogue or the return' pattern.  The stack
1529    and frame pointer registers are already be assumed to be used as
1530    needed.  */
1531
1532 #define EPILOGUE_USES(REGNO)                                    \
1533   ((reload_completed && (REGNO) == LR_REGNO)                    \
1534    || (TARGET_ALTIVEC && (REGNO) == VRSAVE_REGNO)               \
1535    || (current_function_calls_eh_return                         \
1536        && TARGET_AIX                                            \
1537        && (REGNO) == 2))
1538
1539 \f
1540 /* TRAMPOLINE_TEMPLATE deleted */
1541
1542 /* Length in units of the trampoline for entering a nested function.  */
1543
1544 #define TRAMPOLINE_SIZE rs6000_trampoline_size ()
1545
1546 /* Emit RTL insns to initialize the variable parts of a trampoline.
1547    FNADDR is an RTX for the address of the function's pure code.
1548    CXT is an RTX for the static chain value for the function.  */
1549
1550 #define INITIALIZE_TRAMPOLINE(ADDR, FNADDR, CXT)                \
1551   rs6000_initialize_trampoline (ADDR, FNADDR, CXT)
1552 \f
1553 /* Definitions for __builtin_return_address and __builtin_frame_address.
1554    __builtin_return_address (0) should give link register (65), enable
1555    this.  */
1556 /* This should be uncommented, so that the link register is used, but
1557    currently this would result in unmatched insns and spilling fixed
1558    registers so we'll leave it for another day.  When these problems are
1559    taken care of one additional fetch will be necessary in RETURN_ADDR_RTX.
1560    (mrs) */
1561 /* #define RETURN_ADDR_IN_PREVIOUS_FRAME */
1562
1563 /* Number of bytes into the frame return addresses can be found.  See
1564    rs6000_stack_info in rs6000.c for more information on how the different
1565    abi's store the return address.  */
1566 #define RETURN_ADDRESS_OFFSET                                           \
1567  ((DEFAULT_ABI == ABI_AIX                                               \
1568    || DEFAULT_ABI == ABI_DARWIN)        ? (TARGET_32BIT ? 8 : 16) :     \
1569   (DEFAULT_ABI == ABI_V4)               ? 4 :                           \
1570   (internal_error ("RETURN_ADDRESS_OFFSET not supported"), 0))
1571
1572 /* The current return address is in link register (65).  The return address
1573    of anything farther back is accessed normally at an offset of 8 from the
1574    frame pointer.  */
1575 #define RETURN_ADDR_RTX(COUNT, FRAME)                 \
1576   (rs6000_return_addr (COUNT, FRAME))
1577
1578 \f
1579 /* Definitions for register eliminations.
1580
1581    We have two registers that can be eliminated on the RS/6000.  First, the
1582    frame pointer register can often be eliminated in favor of the stack
1583    pointer register.  Secondly, the argument pointer register can always be
1584    eliminated; it is replaced with either the stack or frame pointer.
1585
1586    In addition, we use the elimination mechanism to see if r30 is needed
1587    Initially we assume that it isn't.  If it is, we spill it.  This is done
1588    by making it an eliminable register.  We replace it with itself so that
1589    if it isn't needed, then existing uses won't be modified.  */
1590
1591 /* This is an array of structures.  Each structure initializes one pair
1592    of eliminable registers.  The "from" register number is given first,
1593    followed by "to".  Eliminations of the same "from" register are listed
1594    in order of preference.  */
1595 #define ELIMINABLE_REGS                                 \
1596 {{ HARD_FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM},    \
1597  { FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM},         \
1598  { FRAME_POINTER_REGNUM, HARD_FRAME_POINTER_REGNUM},    \
1599  { ARG_POINTER_REGNUM, STACK_POINTER_REGNUM},           \
1600  { ARG_POINTER_REGNUM, HARD_FRAME_POINTER_REGNUM},      \
1601  { RS6000_PIC_OFFSET_TABLE_REGNUM, RS6000_PIC_OFFSET_TABLE_REGNUM } }
1602
1603 /* Given FROM and TO register numbers, say whether this elimination is allowed.
1604    Frame pointer elimination is automatically handled.
1605
1606    For the RS/6000, if frame pointer elimination is being done, we would like
1607    to convert ap into fp, not sp.
1608
1609    We need r30 if -mminimal-toc was specified, and there are constant pool
1610    references.  */
1611
1612 #define CAN_ELIMINATE(FROM, TO)                                         \
1613  ((FROM) == ARG_POINTER_REGNUM && (TO) == STACK_POINTER_REGNUM          \
1614   ? ! frame_pointer_needed                                              \
1615   : (FROM) == RS6000_PIC_OFFSET_TABLE_REGNUM                            \
1616   ? ! TARGET_MINIMAL_TOC || TARGET_NO_TOC || get_pool_size () == 0      \
1617   : 1)
1618
1619 /* Define the offset between two registers, one to be eliminated, and the other
1620    its replacement, at the start of a routine.  */
1621 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET) \
1622   ((OFFSET) = rs6000_initial_elimination_offset(FROM, TO))
1623 \f
1624 /* Addressing modes, and classification of registers for them.  */
1625
1626 #define HAVE_PRE_DECREMENT 1
1627 #define HAVE_PRE_INCREMENT 1
1628 #define HAVE_PRE_MODIFY_DISP 1
1629 #define HAVE_PRE_MODIFY_REG 1
1630
1631 /* Macros to check register numbers against specific register classes.  */
1632
1633 /* These assume that REGNO is a hard or pseudo reg number.
1634    They give nonzero only if REGNO is a hard reg of the suitable class
1635    or a pseudo reg currently allocated to a suitable hard reg.
1636    Since they use reg_renumber, they are safe only once reg_renumber
1637    has been allocated, which happens in local-alloc.c.  */
1638
1639 #define REGNO_OK_FOR_INDEX_P(REGNO)                             \
1640 ((REGNO) < FIRST_PSEUDO_REGISTER                                \
1641  ? (REGNO) <= 31 || (REGNO) == 67                               \
1642    || (REGNO) == FRAME_POINTER_REGNUM                           \
1643  : (reg_renumber[REGNO] >= 0                                    \
1644     && (reg_renumber[REGNO] <= 31 || reg_renumber[REGNO] == 67  \
1645         || reg_renumber[REGNO] == FRAME_POINTER_REGNUM)))
1646
1647 #define REGNO_OK_FOR_BASE_P(REGNO)                              \
1648 ((REGNO) < FIRST_PSEUDO_REGISTER                                \
1649  ? ((REGNO) > 0 && (REGNO) <= 31) || (REGNO) == 67              \
1650    || (REGNO) == FRAME_POINTER_REGNUM                           \
1651  : (reg_renumber[REGNO] > 0                                     \
1652     && (reg_renumber[REGNO] <= 31 || reg_renumber[REGNO] == 67  \
1653         || reg_renumber[REGNO] == FRAME_POINTER_REGNUM)))
1654 \f
1655 /* Maximum number of registers that can appear in a valid memory address.  */
1656
1657 #define MAX_REGS_PER_ADDRESS 2
1658
1659 /* Recognize any constant value that is a valid address.  */
1660
1661 #define CONSTANT_ADDRESS_P(X)   \
1662   (GET_CODE (X) == LABEL_REF || GET_CODE (X) == SYMBOL_REF              \
1663    || GET_CODE (X) == CONST_INT || GET_CODE (X) == CONST                \
1664    || GET_CODE (X) == HIGH)
1665
1666 /* Nonzero if the constant value X is a legitimate general operand.
1667    It is given that X satisfies CONSTANT_P or is a CONST_DOUBLE.
1668
1669    On the RS/6000, all integer constants are acceptable, most won't be valid
1670    for particular insns, though.  Only easy FP constants are
1671    acceptable.  */
1672
1673 #define LEGITIMATE_CONSTANT_P(X)                                \
1674   (((GET_CODE (X) != CONST_DOUBLE                               \
1675      && GET_CODE (X) != CONST_VECTOR)                           \
1676     || GET_MODE (X) == VOIDmode                                 \
1677     || (TARGET_POWERPC64 && GET_MODE (X) == DImode)             \
1678     || easy_fp_constant (X, GET_MODE (X))                       \
1679     || easy_vector_constant (X, GET_MODE (X)))                  \
1680    && !rs6000_tls_referenced_p (X))
1681
1682 #define EASY_VECTOR_15(n) ((n) >= -16 && (n) <= 15)
1683 #define EASY_VECTOR_15_ADD_SELF(n) (!EASY_VECTOR_15((n))        \
1684                                     && EASY_VECTOR_15((n) >> 1) \
1685                                     && ((n) & 1) == 0)
1686
1687 /* The macros REG_OK_FOR..._P assume that the arg is a REG rtx
1688    and check its validity for a certain class.
1689    We have two alternate definitions for each of them.
1690    The usual definition accepts all pseudo regs; the other rejects
1691    them unless they have been allocated suitable hard regs.
1692    The symbol REG_OK_STRICT causes the latter definition to be used.
1693
1694    Most source files want to accept pseudo regs in the hope that
1695    they will get allocated to the class that the insn wants them to be in.
1696    Source files for reload pass need to be strict.
1697    After reload, it makes no difference, since pseudo regs have
1698    been eliminated by then.  */
1699
1700 #ifdef REG_OK_STRICT
1701 # define REG_OK_STRICT_FLAG 1
1702 #else
1703 # define REG_OK_STRICT_FLAG 0
1704 #endif
1705
1706 /* Nonzero if X is a hard reg that can be used as an index
1707    or if it is a pseudo reg in the non-strict case.  */
1708 #define INT_REG_OK_FOR_INDEX_P(X, STRICT)                       \
1709   ((!(STRICT) && REGNO (X) >= FIRST_PSEUDO_REGISTER)            \
1710    || REGNO_OK_FOR_INDEX_P (REGNO (X)))
1711
1712 /* Nonzero if X is a hard reg that can be used as a base reg
1713    or if it is a pseudo reg in the non-strict case.  */
1714 #define INT_REG_OK_FOR_BASE_P(X, STRICT)                        \
1715   ((!(STRICT) && REGNO (X) >= FIRST_PSEUDO_REGISTER)            \
1716    || REGNO_OK_FOR_BASE_P (REGNO (X)))
1717
1718 #define REG_OK_FOR_INDEX_P(X) INT_REG_OK_FOR_INDEX_P (X, REG_OK_STRICT_FLAG)
1719 #define REG_OK_FOR_BASE_P(X)  INT_REG_OK_FOR_BASE_P (X, REG_OK_STRICT_FLAG)
1720 \f
1721 /* GO_IF_LEGITIMATE_ADDRESS recognizes an RTL expression
1722    that is a valid memory address for an instruction.
1723    The MODE argument is the machine mode for the MEM expression
1724    that wants to use this address.
1725
1726    On the RS/6000, there are four valid addresses: a SYMBOL_REF that
1727    refers to a constant pool entry of an address (or the sum of it
1728    plus a constant), a short (16-bit signed) constant plus a register,
1729    the sum of two registers, or a register indirect, possibly with an
1730    auto-increment.  For DFmode, DDmode and DImode with a constant plus
1731    register, we must ensure that both words are addressable or PowerPC64
1732    with offset word aligned.
1733
1734    For modes spanning multiple registers (DFmode and DDmode in 32-bit GPRs,
1735    32-bit DImode, TImode), indexed addressing cannot be used because
1736    adjacent memory cells are accessed by adding word-sized offsets
1737    during assembly output.  */
1738
1739 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, ADDR)                 \
1740 { if (rs6000_legitimate_address (MODE, X, REG_OK_STRICT_FLAG))  \
1741     goto ADDR;                                                  \
1742 }
1743 \f
1744 /* Try machine-dependent ways of modifying an illegitimate address
1745    to be legitimate.  If we find one, return the new, valid address.
1746    This macro is used in only one place: `memory_address' in explow.c.
1747
1748    OLDX is the address as it was before break_out_memory_refs was called.
1749    In some cases it is useful to look at this to decide what needs to be done.
1750
1751    MODE and WIN are passed so that this macro can use
1752    GO_IF_LEGITIMATE_ADDRESS.
1753
1754    It is always safe for this macro to do nothing.  It exists to recognize
1755    opportunities to optimize the output.
1756
1757    On RS/6000, first check for the sum of a register with a constant
1758    integer that is out of range.  If so, generate code to add the
1759    constant with the low-order 16 bits masked to the register and force
1760    this result into another register (this can be done with `cau').
1761    Then generate an address of REG+(CONST&0xffff), allowing for the
1762    possibility of bit 16 being a one.
1763
1764    Then check for the sum of a register and something not constant, try to
1765    load the other things into a register and return the sum.  */
1766
1767 #define LEGITIMIZE_ADDRESS(X,OLDX,MODE,WIN)                     \
1768 {  rtx result = rs6000_legitimize_address (X, OLDX, MODE);      \
1769    if (result != NULL_RTX)                                      \
1770      {                                                          \
1771        (X) = result;                                            \
1772        goto WIN;                                                \
1773      }                                                          \
1774 }
1775
1776 /* Try a machine-dependent way of reloading an illegitimate address
1777    operand.  If we find one, push the reload and jump to WIN.  This
1778    macro is used in only one place: `find_reloads_address' in reload.c.
1779
1780    Implemented on rs6000 by rs6000_legitimize_reload_address.
1781    Note that (X) is evaluated twice; this is safe in current usage.  */
1782
1783 #define LEGITIMIZE_RELOAD_ADDRESS(X,MODE,OPNUM,TYPE,IND_LEVELS,WIN)          \
1784 do {                                                                         \
1785   int win;                                                                   \
1786   (X) = rs6000_legitimize_reload_address ((X), (MODE), (OPNUM),              \
1787                         (int)(TYPE), (IND_LEVELS), &win);                    \
1788   if ( win )                                                                 \
1789     goto WIN;                                                                \
1790 } while (0)
1791
1792 /* Go to LABEL if ADDR (a legitimate address expression)
1793    has an effect that depends on the machine mode it is used for.  */
1794
1795 #define GO_IF_MODE_DEPENDENT_ADDRESS(ADDR,LABEL)                \
1796 do {                                                            \
1797   if (rs6000_mode_dependent_address (ADDR))                     \
1798     goto LABEL;                                                 \
1799 } while (0)
1800 \f
1801 /* The register number of the register used to address a table of
1802    static data addresses in memory.  In some cases this register is
1803    defined by a processor's "application binary interface" (ABI).
1804    When this macro is defined, RTL is generated for this register
1805    once, as with the stack pointer and frame pointer registers.  If
1806    this macro is not defined, it is up to the machine-dependent files
1807    to allocate such a register (if necessary).  */
1808
1809 #define RS6000_PIC_OFFSET_TABLE_REGNUM 30
1810 #define PIC_OFFSET_TABLE_REGNUM (flag_pic ? RS6000_PIC_OFFSET_TABLE_REGNUM : INVALID_REGNUM)
1811
1812 #define TOC_REGISTER (TARGET_MINIMAL_TOC ? RS6000_PIC_OFFSET_TABLE_REGNUM : 2)
1813
1814 /* Define this macro if the register defined by
1815    `PIC_OFFSET_TABLE_REGNUM' is clobbered by calls.  Do not define
1816    this macro if `PIC_OFFSET_TABLE_REGNUM' is not defined.  */
1817
1818 /* #define PIC_OFFSET_TABLE_REG_CALL_CLOBBERED */
1819
1820 /* A C expression that is nonzero if X is a legitimate immediate
1821    operand on the target machine when generating position independent
1822    code.  You can assume that X satisfies `CONSTANT_P', so you need
1823    not check this.  You can also assume FLAG_PIC is true, so you need
1824    not check it either.  You need not define this macro if all
1825    constants (including `SYMBOL_REF') can be immediate operands when
1826    generating position independent code.  */
1827
1828 /* #define LEGITIMATE_PIC_OPERAND_P (X) */
1829 \f
1830 /* Define this if some processing needs to be done immediately before
1831    emitting code for an insn.  */
1832
1833 /* #define FINAL_PRESCAN_INSN(INSN,OPERANDS,NOPERANDS) */
1834
1835 /* Specify the machine mode that this machine uses
1836    for the index in the tablejump instruction.  */
1837 #define CASE_VECTOR_MODE SImode
1838
1839 /* Define as C expression which evaluates to nonzero if the tablejump
1840    instruction expects the table to contain offsets from the address of the
1841    table.
1842    Do not define this if the table should contain absolute addresses.  */
1843 #define CASE_VECTOR_PC_RELATIVE 1
1844
1845 /* Define this as 1 if `char' should by default be signed; else as 0.  */
1846 #define DEFAULT_SIGNED_CHAR 0
1847
1848 /* This flag, if defined, says the same insns that convert to a signed fixnum
1849    also convert validly to an unsigned one.  */
1850
1851 /* #define FIXUNS_TRUNC_LIKE_FIX_TRUNC */
1852
1853 /* An integer expression for the size in bits of the largest integer machine
1854    mode that should actually be used.  */
1855
1856 /* Allow pairs of registers to be used, which is the intent of the default.  */
1857 #define MAX_FIXED_MODE_SIZE GET_MODE_BITSIZE (TARGET_POWERPC64 ? TImode : DImode)
1858
1859 /* Max number of bytes we can move from memory to memory
1860    in one reasonably fast instruction.  */
1861 #define MOVE_MAX (! TARGET_POWERPC64 ? 4 : 8)
1862 #define MAX_MOVE_MAX 8
1863
1864 /* Nonzero if access to memory by bytes is no faster than for words.
1865    Also nonzero if doing byte operations (specifically shifts) in registers
1866    is undesirable.  */
1867 #define SLOW_BYTE_ACCESS 1
1868
1869 /* Define if operations between registers always perform the operation
1870    on the full register even if a narrower mode is specified.  */
1871 #define WORD_REGISTER_OPERATIONS
1872
1873 /* Define if loading in MODE, an integral mode narrower than BITS_PER_WORD
1874    will either zero-extend or sign-extend.  The value of this macro should
1875    be the code that says which one of the two operations is implicitly
1876    done, UNKNOWN if none.  */
1877 #define LOAD_EXTEND_OP(MODE) ZERO_EXTEND
1878
1879 /* Define if loading short immediate values into registers sign extends.  */
1880 #define SHORT_IMMEDIATES_SIGN_EXTEND
1881 \f
1882 /* Value is 1 if truncating an integer of INPREC bits to OUTPREC bits
1883    is done just by pretending it is already truncated.  */
1884 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC) 1
1885
1886 /* The cntlzw and cntlzd instructions return 32 and 64 for input of zero.  */
1887 #define CLZ_DEFINED_VALUE_AT_ZERO(MODE, VALUE) \
1888   ((VALUE) = ((MODE) == SImode ? 32 : 64), 1)
1889
1890 /* The CTZ patterns return -1 for input of zero.  */
1891 #define CTZ_DEFINED_VALUE_AT_ZERO(MODE, VALUE) ((VALUE) = -1, 1)
1892
1893 /* Specify the machine mode that pointers have.
1894    After generation of rtl, the compiler makes no further distinction
1895    between pointers and any other objects of this machine mode.  */
1896 #define Pmode (TARGET_32BIT ? SImode : DImode)
1897
1898 /* Supply definition of STACK_SIZE_MODE for allocate_dynamic_stack_space.  */
1899 #define STACK_SIZE_MODE (TARGET_32BIT ? SImode : DImode)
1900
1901 /* Mode of a function address in a call instruction (for indexing purposes).
1902    Doesn't matter on RS/6000.  */
1903 #define FUNCTION_MODE SImode
1904
1905 /* Define this if addresses of constant functions
1906    shouldn't be put through pseudo regs where they can be cse'd.
1907    Desirable on machines where ordinary constants are expensive
1908    but a CALL with constant address is cheap.  */
1909 #define NO_FUNCTION_CSE
1910
1911 /* Define this to be nonzero if shift instructions ignore all but the low-order
1912    few bits.
1913
1914    The sle and sre instructions which allow SHIFT_COUNT_TRUNCATED
1915    have been dropped from the PowerPC architecture.  */
1916
1917 #define SHIFT_COUNT_TRUNCATED (TARGET_POWER ? 1 : 0)
1918
1919 /* Adjust the length of an INSN.  LENGTH is the currently-computed length and
1920    should be adjusted to reflect any required changes.  This macro is used when
1921    there is some systematic length adjustment required that would be difficult
1922    to express in the length attribute.  */
1923
1924 /* #define ADJUST_INSN_LENGTH(X,LENGTH) */
1925
1926 /* Given a comparison code (EQ, NE, etc.) and the first operand of a
1927    COMPARE, return the mode to be used for the comparison.  For
1928    floating-point, CCFPmode should be used.  CCUNSmode should be used
1929    for unsigned comparisons.  CCEQmode should be used when we are
1930    doing an inequality comparison on the result of a
1931    comparison.  CCmode should be used in all other cases.  */
1932
1933 #define SELECT_CC_MODE(OP,X,Y) \
1934   (SCALAR_FLOAT_MODE_P (GET_MODE (X)) ? CCFPmode        \
1935    : (OP) == GTU || (OP) == LTU || (OP) == GEU || (OP) == LEU ? CCUNSmode \
1936    : (((OP) == EQ || (OP) == NE) && COMPARISON_P (X)                      \
1937       ? CCEQmode : CCmode))
1938
1939 /* Can the condition code MODE be safely reversed?  This is safe in
1940    all cases on this port, because at present it doesn't use the
1941    trapping FP comparisons (fcmpo).  */
1942 #define REVERSIBLE_CC_MODE(MODE) 1
1943
1944 /* Given a condition code and a mode, return the inverse condition.  */
1945 #define REVERSE_CONDITION(CODE, MODE) rs6000_reverse_condition (MODE, CODE)
1946
1947 /* Define the information needed to generate branch and scc insns.  This is
1948    stored from the compare operation.  */
1949
1950 extern GTY(()) rtx rs6000_compare_op0;
1951 extern GTY(()) rtx rs6000_compare_op1;
1952 extern int rs6000_compare_fp_p;
1953 \f
1954 /* Control the assembler format that we output.  */
1955
1956 /* A C string constant describing how to begin a comment in the target
1957    assembler language.  The compiler assumes that the comment will end at
1958    the end of the line.  */
1959 #define ASM_COMMENT_START " #"
1960
1961 /* Flag to say the TOC is initialized */
1962 extern int toc_initialized;
1963
1964 /* Macro to output a special constant pool entry.  Go to WIN if we output
1965    it.  Otherwise, it is written the usual way.
1966
1967    On the RS/6000, toc entries are handled this way.  */
1968
1969 #define ASM_OUTPUT_SPECIAL_POOL_ENTRY(FILE, X, MODE, ALIGN, LABELNO, WIN) \
1970 { if (ASM_OUTPUT_SPECIAL_POOL_ENTRY_P (X, MODE))                          \
1971     {                                                                     \
1972       output_toc (FILE, X, LABELNO, MODE);                                \
1973       goto WIN;                                                           \
1974     }                                                                     \
1975 }
1976
1977 #ifdef HAVE_GAS_WEAK
1978 #define RS6000_WEAK 1
1979 #else
1980 #define RS6000_WEAK 0
1981 #endif
1982
1983 #if RS6000_WEAK
1984 /* Used in lieu of ASM_WEAKEN_LABEL.  */
1985 #define ASM_WEAKEN_DECL(FILE, DECL, NAME, VAL)                          \
1986   do                                                                    \
1987     {                                                                   \
1988       fputs ("\t.weak\t", (FILE));                                      \
1989       RS6000_OUTPUT_BASENAME ((FILE), (NAME));                          \
1990       if ((DECL) && TREE_CODE (DECL) == FUNCTION_DECL                   \
1991           && DEFAULT_ABI == ABI_AIX && DOT_SYMBOLS)                     \
1992         {                                                               \
1993           if (TARGET_XCOFF)                                             \
1994             fputs ("[DS]", (FILE));                                     \
1995           fputs ("\n\t.weak\t.", (FILE));                               \
1996           RS6000_OUTPUT_BASENAME ((FILE), (NAME));                      \
1997         }                                                               \
1998       fputc ('\n', (FILE));                                             \
1999       if (VAL)                                                          \
2000         {                                                               \
2001           ASM_OUTPUT_DEF ((FILE), (NAME), (VAL));                       \
2002           if ((DECL) && TREE_CODE (DECL) == FUNCTION_DECL               \
2003               && DEFAULT_ABI == ABI_AIX && DOT_SYMBOLS)                 \
2004             {                                                           \
2005               fputs ("\t.set\t.", (FILE));                              \
2006               RS6000_OUTPUT_BASENAME ((FILE), (NAME));                  \
2007               fputs (",.", (FILE));                                     \
2008               RS6000_OUTPUT_BASENAME ((FILE), (VAL));                   \
2009               fputc ('\n', (FILE));                                     \
2010             }                                                           \
2011         }                                                               \
2012     }                                                                   \
2013   while (0)
2014 #endif
2015
2016 #if HAVE_GAS_WEAKREF
2017 #define ASM_OUTPUT_WEAKREF(FILE, DECL, NAME, VALUE)                     \
2018   do                                                                    \
2019     {                                                                   \
2020       fputs ("\t.weakref\t", (FILE));                                   \
2021       RS6000_OUTPUT_BASENAME ((FILE), (NAME));                          \
2022       fputs (", ", (FILE));                                             \
2023       RS6000_OUTPUT_BASENAME ((FILE), (VALUE));                         \
2024       if ((DECL) && TREE_CODE (DECL) == FUNCTION_DECL                   \
2025           && DEFAULT_ABI == ABI_AIX && DOT_SYMBOLS)                     \
2026         {                                                               \
2027           fputs ("\n\t.weakref\t.", (FILE));                            \
2028           RS6000_OUTPUT_BASENAME ((FILE), (NAME));                      \
2029           fputs (", .", (FILE));                                        \
2030           RS6000_OUTPUT_BASENAME ((FILE), (VALUE));                     \
2031         }                                                               \
2032       fputc ('\n', (FILE));                                             \
2033     } while (0)
2034 #endif
2035
2036 /* This implements the `alias' attribute.  */
2037 #undef  ASM_OUTPUT_DEF_FROM_DECLS
2038 #define ASM_OUTPUT_DEF_FROM_DECLS(FILE, DECL, TARGET)                   \
2039   do                                                                    \
2040     {                                                                   \
2041       const char *alias = XSTR (XEXP (DECL_RTL (DECL), 0), 0);          \
2042       const char *name = IDENTIFIER_POINTER (TARGET);                   \
2043       if (TREE_CODE (DECL) == FUNCTION_DECL                             \
2044           && DEFAULT_ABI == ABI_AIX && DOT_SYMBOLS)                     \
2045         {                                                               \
2046           if (TREE_PUBLIC (DECL))                                       \
2047             {                                                           \
2048               if (!RS6000_WEAK || !DECL_WEAK (DECL))                    \
2049                 {                                                       \
2050                   fputs ("\t.globl\t.", FILE);                          \
2051                   RS6000_OUTPUT_BASENAME (FILE, alias);                 \
2052                   putc ('\n', FILE);                                    \
2053                 }                                                       \
2054             }                                                           \
2055           else if (TARGET_XCOFF)                                        \
2056             {                                                           \
2057               fputs ("\t.lglobl\t.", FILE);                             \
2058               RS6000_OUTPUT_BASENAME (FILE, alias);                     \
2059               putc ('\n', FILE);                                        \
2060             }                                                           \
2061           fputs ("\t.set\t.", FILE);                                    \
2062           RS6000_OUTPUT_BASENAME (FILE, alias);                         \
2063           fputs (",.", FILE);                                           \
2064           RS6000_OUTPUT_BASENAME (FILE, name);                          \
2065           fputc ('\n', FILE);                                           \
2066         }                                                               \
2067       ASM_OUTPUT_DEF (FILE, alias, name);                               \
2068     }                                                                   \
2069    while (0)
2070
2071 #define TARGET_ASM_FILE_START rs6000_file_start
2072
2073 /* Output to assembler file text saying following lines
2074    may contain character constants, extra white space, comments, etc.  */
2075
2076 #define ASM_APP_ON ""
2077
2078 /* Output to assembler file text saying following lines
2079    no longer contain unusual constructs.  */
2080
2081 #define ASM_APP_OFF ""
2082
2083 /* How to refer to registers in assembler output.
2084    This sequence is indexed by compiler's hard-register-number (see above).  */
2085
2086 extern char rs6000_reg_names[][8];      /* register names (0 vs. %r0).  */
2087
2088 #define REGISTER_NAMES                                                  \
2089 {                                                                       \
2090   &rs6000_reg_names[ 0][0],     /* r0   */                              \
2091   &rs6000_reg_names[ 1][0],     /* r1   */                              \
2092   &rs6000_reg_names[ 2][0],     /* r2   */                              \
2093   &rs6000_reg_names[ 3][0],     /* r3   */                              \
2094   &rs6000_reg_names[ 4][0],     /* r4   */                              \
2095   &rs6000_reg_names[ 5][0],     /* r5   */                              \
2096   &rs6000_reg_names[ 6][0],     /* r6   */                              \
2097   &rs6000_reg_names[ 7][0],     /* r7   */                              \
2098   &rs6000_reg_names[ 8][0],     /* r8   */                              \
2099   &rs6000_reg_names[ 9][0],     /* r9   */                              \
2100   &rs6000_reg_names[10][0],     /* r10  */                              \
2101   &rs6000_reg_names[11][0],     /* r11  */                              \
2102   &rs6000_reg_names[12][0],     /* r12  */                              \
2103   &rs6000_reg_names[13][0],     /* r13  */                              \
2104   &rs6000_reg_names[14][0],     /* r14  */                              \
2105   &rs6000_reg_names[15][0],     /* r15  */                              \
2106   &rs6000_reg_names[16][0],     /* r16  */                              \
2107   &rs6000_reg_names[17][0],     /* r17  */                              \
2108   &rs6000_reg_names[18][0],     /* r18  */                              \
2109   &rs6000_reg_names[19][0],     /* r19  */                              \
2110   &rs6000_reg_names[20][0],     /* r20  */                              \
2111   &rs6000_reg_names[21][0],     /* r21  */                              \
2112   &rs6000_reg_names[22][0],     /* r22  */                              \
2113   &rs6000_reg_names[23][0],     /* r23  */                              \
2114   &rs6000_reg_names[24][0],     /* r24  */                              \
2115   &rs6000_reg_names[25][0],     /* r25  */                              \
2116   &rs6000_reg_names[26][0],     /* r26  */                              \
2117   &rs6000_reg_names[27][0],     /* r27  */                              \
2118   &rs6000_reg_names[28][0],     /* r28  */                              \
2119   &rs6000_reg_names[29][0],     /* r29  */                              \
2120   &rs6000_reg_names[30][0],     /* r30  */                              \
2121   &rs6000_reg_names[31][0],     /* r31  */                              \
2122                                                                         \
2123   &rs6000_reg_names[32][0],     /* fr0  */                              \
2124   &rs6000_reg_names[33][0],     /* fr1  */                              \
2125   &rs6000_reg_names[34][0],     /* fr2  */                              \
2126   &rs6000_reg_names[35][0],     /* fr3  */                              \
2127   &rs6000_reg_names[36][0],     /* fr4  */                              \
2128   &rs6000_reg_names[37][0],     /* fr5  */                              \
2129   &rs6000_reg_names[38][0],     /* fr6  */                              \
2130   &rs6000_reg_names[39][0],     /* fr7  */                              \
2131   &rs6000_reg_names[40][0],     /* fr8  */                              \
2132   &rs6000_reg_names[41][0],     /* fr9  */                              \
2133   &rs6000_reg_names[42][0],     /* fr10 */                              \
2134   &rs6000_reg_names[43][0],     /* fr11 */                              \
2135   &rs6000_reg_names[44][0],     /* fr12 */                              \
2136   &rs6000_reg_names[45][0],     /* fr13 */                              \
2137   &rs6000_reg_names[46][0],     /* fr14 */                              \
2138   &rs6000_reg_names[47][0],     /* fr15 */                              \
2139   &rs6000_reg_names[48][0],     /* fr16 */                              \
2140   &rs6000_reg_names[49][0],     /* fr17 */                              \
2141   &rs6000_reg_names[50][0],     /* fr18 */                              \
2142   &rs6000_reg_names[51][0],     /* fr19 */                              \
2143   &rs6000_reg_names[52][0],     /* fr20 */                              \
2144   &rs6000_reg_names[53][0],     /* fr21 */                              \
2145   &rs6000_reg_names[54][0],     /* fr22 */                              \
2146   &rs6000_reg_names[55][0],     /* fr23 */                              \
2147   &rs6000_reg_names[56][0],     /* fr24 */                              \
2148   &rs6000_reg_names[57][0],     /* fr25 */                              \
2149   &rs6000_reg_names[58][0],     /* fr26 */                              \
2150   &rs6000_reg_names[59][0],     /* fr27 */                              \
2151   &rs6000_reg_names[60][0],     /* fr28 */                              \
2152   &rs6000_reg_names[61][0],     /* fr29 */                              \
2153   &rs6000_reg_names[62][0],     /* fr30 */                              \
2154   &rs6000_reg_names[63][0],     /* fr31 */                              \
2155                                                                         \
2156   &rs6000_reg_names[64][0],     /* mq   */                              \
2157   &rs6000_reg_names[65][0],     /* lr   */                              \
2158   &rs6000_reg_names[66][0],     /* ctr  */                              \
2159   &rs6000_reg_names[67][0],     /* ap   */                              \
2160                                                                         \
2161   &rs6000_reg_names[68][0],     /* cr0  */                              \
2162   &rs6000_reg_names[69][0],     /* cr1  */                              \
2163   &rs6000_reg_names[70][0],     /* cr2  */                              \
2164   &rs6000_reg_names[71][0],     /* cr3  */                              \
2165   &rs6000_reg_names[72][0],     /* cr4  */                              \
2166   &rs6000_reg_names[73][0],     /* cr5  */                              \
2167   &rs6000_reg_names[74][0],     /* cr6  */                              \
2168   &rs6000_reg_names[75][0],     /* cr7  */                              \
2169                                                                         \
2170   &rs6000_reg_names[76][0],     /* xer  */                              \
2171                                                                         \
2172   &rs6000_reg_names[77][0],     /* v0  */                               \
2173   &rs6000_reg_names[78][0],     /* v1  */                               \
2174   &rs6000_reg_names[79][0],     /* v2  */                               \
2175   &rs6000_reg_names[80][0],     /* v3  */                               \
2176   &rs6000_reg_names[81][0],     /* v4  */                               \
2177   &rs6000_reg_names[82][0],     /* v5  */                               \
2178   &rs6000_reg_names[83][0],     /* v6  */                               \
2179   &rs6000_reg_names[84][0],     /* v7  */                               \
2180   &rs6000_reg_names[85][0],     /* v8  */                               \
2181   &rs6000_reg_names[86][0],     /* v9  */                               \
2182   &rs6000_reg_names[87][0],     /* v10  */                              \
2183   &rs6000_reg_names[88][0],     /* v11  */                              \
2184   &rs6000_reg_names[89][0],     /* v12  */                              \
2185   &rs6000_reg_names[90][0],     /* v13  */                              \
2186   &rs6000_reg_names[91][0],     /* v14  */                              \
2187   &rs6000_reg_names[92][0],     /* v15  */                              \
2188   &rs6000_reg_names[93][0],     /* v16  */                              \
2189   &rs6000_reg_names[94][0],     /* v17  */                              \
2190   &rs6000_reg_names[95][0],     /* v18  */                              \
2191   &rs6000_reg_names[96][0],     /* v19  */                              \
2192   &rs6000_reg_names[97][0],     /* v20  */                              \
2193   &rs6000_reg_names[98][0],     /* v21  */                              \
2194   &rs6000_reg_names[99][0],     /* v22  */                              \
2195   &rs6000_reg_names[100][0],    /* v23  */                              \
2196   &rs6000_reg_names[101][0],    /* v24  */                              \
2197   &rs6000_reg_names[102][0],    /* v25  */                              \
2198   &rs6000_reg_names[103][0],    /* v26  */                              \
2199   &rs6000_reg_names[104][0],    /* v27  */                              \
2200   &rs6000_reg_names[105][0],    /* v28  */                              \
2201   &rs6000_reg_names[106][0],    /* v29  */                              \
2202   &rs6000_reg_names[107][0],    /* v30  */                              \
2203   &rs6000_reg_names[108][0],    /* v31  */                              \
2204   &rs6000_reg_names[109][0],    /* vrsave  */                           \
2205   &rs6000_reg_names[110][0],    /* vscr  */                             \
2206   &rs6000_reg_names[111][0],    /* spe_acc */                           \
2207   &rs6000_reg_names[112][0],    /* spefscr */                           \
2208   &rs6000_reg_names[113][0],    /* sfp  */                              \
2209 }
2210
2211 /* Table of additional register names to use in user input.  */
2212
2213 #define ADDITIONAL_REGISTER_NAMES \
2214  {{"r0",    0}, {"r1",    1}, {"r2",    2}, {"r3",    3},       \
2215   {"r4",    4}, {"r5",    5}, {"r6",    6}, {"r7",    7},       \
2216   {"r8",    8}, {"r9",    9}, {"r10",  10}, {"r11",  11},       \
2217   {"r12",  12}, {"r13",  13}, {"r14",  14}, {"r15",  15},       \
2218   {"r16",  16}, {"r17",  17}, {"r18",  18}, {"r19",  19},       \
2219   {"r20",  20}, {"r21",  21}, {"r22",  22}, {"r23",  23},       \
2220   {"r24",  24}, {"r25",  25}, {"r26",  26}, {"r27",  27},       \
2221   {"r28",  28}, {"r29",  29}, {"r30",  30}, {"r31",  31},       \
2222   {"fr0",  32}, {"fr1",  33}, {"fr2",  34}, {"fr3",  35},       \
2223   {"fr4",  36}, {"fr5",  37}, {"fr6",  38}, {"fr7",  39},       \
2224   {"fr8",  40}, {"fr9",  41}, {"fr10", 42}, {"fr11", 43},       \
2225   {"fr12", 44}, {"fr13", 45}, {"fr14", 46}, {"fr15", 47},       \
2226   {"fr16", 48}, {"fr17", 49}, {"fr18", 50}, {"fr19", 51},       \
2227   {"fr20", 52}, {"fr21", 53}, {"fr22", 54}, {"fr23", 55},       \
2228   {"fr24", 56}, {"fr25", 57}, {"fr26", 58}, {"fr27", 59},       \
2229   {"fr28", 60}, {"fr29", 61}, {"fr30", 62}, {"fr31", 63},       \
2230   {"v0",   77}, {"v1",   78}, {"v2",   79}, {"v3",   80},       \
2231   {"v4",   81}, {"v5",   82}, {"v6",   83}, {"v7",   84},       \
2232   {"v8",   85}, {"v9",   86}, {"v10",  87}, {"v11",  88},       \
2233   {"v12",  89}, {"v13",  90}, {"v14",  91}, {"v15",  92},       \
2234   {"v16",  93}, {"v17",  94}, {"v18",  95}, {"v19",  96},       \
2235   {"v20",  97}, {"v21",  98}, {"v22",  99}, {"v23",  100},      \
2236   {"v24",  101},{"v25",  102},{"v26",  103},{"v27",  104},      \
2237   {"v28",  105},{"v29",  106},{"v30",  107},{"v31",  108},      \
2238   {"vrsave", 109}, {"vscr", 110},                               \
2239   {"spe_acc", 111}, {"spefscr", 112},                           \
2240   /* no additional names for: mq, lr, ctr, ap */                \
2241   {"cr0",  68}, {"cr1",  69}, {"cr2",  70}, {"cr3",  71},       \
2242   {"cr4",  72}, {"cr5",  73}, {"cr6",  74}, {"cr7",  75},       \
2243   {"cc",   68}, {"sp",    1}, {"toc",   2} }
2244
2245 /* Text to write out after a CALL that may be replaced by glue code by
2246    the loader.  This depends on the AIX version.  */
2247 #define RS6000_CALL_GLUE "cror 31,31,31"
2248
2249 /* This is how to output an element of a case-vector that is relative.  */
2250
2251 #define ASM_OUTPUT_ADDR_DIFF_ELT(FILE, BODY, VALUE, REL) \
2252   do { char buf[100];                                   \
2253        fputs ("\t.long ", FILE);                        \
2254        ASM_GENERATE_INTERNAL_LABEL (buf, "L", VALUE);   \
2255        assemble_name (FILE, buf);                       \
2256        putc ('-', FILE);                                \
2257        ASM_GENERATE_INTERNAL_LABEL (buf, "L", REL);     \
2258        assemble_name (FILE, buf);                       \
2259        putc ('\n', FILE);                               \
2260      } while (0)
2261
2262 /* This is how to output an assembler line
2263    that says to advance the location counter
2264    to a multiple of 2**LOG bytes.  */
2265
2266 #define ASM_OUTPUT_ALIGN(FILE,LOG)      \
2267   if ((LOG) != 0)                       \
2268     fprintf (FILE, "\t.align %d\n", (LOG))
2269
2270 /* Pick up the return address upon entry to a procedure. Used for
2271    dwarf2 unwind information.  This also enables the table driven
2272    mechanism.  */
2273
2274 #define INCOMING_RETURN_ADDR_RTX   gen_rtx_REG (Pmode, LR_REGNO)
2275 #define DWARF_FRAME_RETURN_COLUMN  DWARF_FRAME_REGNUM (LR_REGNO)
2276
2277 /* Describe how we implement __builtin_eh_return.  */
2278 #define EH_RETURN_DATA_REGNO(N) ((N) < 4 ? (N) + 3 : INVALID_REGNUM)
2279 #define EH_RETURN_STACKADJ_RTX  gen_rtx_REG (Pmode, 10)
2280
2281 /* Print operand X (an rtx) in assembler syntax to file FILE.
2282    CODE is a letter or dot (`z' in `%z0') or 0 if no letter was specified.
2283    For `%' followed by punctuation, CODE is the punctuation and X is null.  */
2284
2285 #define PRINT_OPERAND(FILE, X, CODE)  print_operand (FILE, X, CODE)
2286
2287 /* Define which CODE values are valid.  */
2288
2289 #define PRINT_OPERAND_PUNCT_VALID_P(CODE)  \
2290   ((CODE) == '.' || (CODE) == '&')
2291
2292 /* Print a memory address as an operand to reference that memory location.  */
2293
2294 #define PRINT_OPERAND_ADDRESS(FILE, ADDR) print_operand_address (FILE, ADDR)
2295
2296 /* uncomment for disabling the corresponding default options */
2297 /* #define  MACHINE_no_sched_interblock */
2298 /* #define  MACHINE_no_sched_speculative */
2299 /* #define  MACHINE_no_sched_speculative_load */
2300
2301 /* General flags.  */
2302 extern int flag_pic;
2303 extern int optimize;
2304 extern int flag_expensive_optimizations;
2305 extern int frame_pointer_needed;
2306
2307 enum rs6000_builtins
2308 {
2309   /* AltiVec builtins.  */
2310   ALTIVEC_BUILTIN_ST_INTERNAL_4si,
2311   ALTIVEC_BUILTIN_LD_INTERNAL_4si,
2312   ALTIVEC_BUILTIN_ST_INTERNAL_8hi,
2313   ALTIVEC_BUILTIN_LD_INTERNAL_8hi,
2314   ALTIVEC_BUILTIN_ST_INTERNAL_16qi,
2315   ALTIVEC_BUILTIN_LD_INTERNAL_16qi,
2316   ALTIVEC_BUILTIN_ST_INTERNAL_4sf,
2317   ALTIVEC_BUILTIN_LD_INTERNAL_4sf,
2318   ALTIVEC_BUILTIN_VADDUBM,
2319   ALTIVEC_BUILTIN_VADDUHM,
2320   ALTIVEC_BUILTIN_VADDUWM,
2321   ALTIVEC_BUILTIN_VADDFP,
2322   ALTIVEC_BUILTIN_VADDCUW,
2323   ALTIVEC_BUILTIN_VADDUBS,
2324   ALTIVEC_BUILTIN_VADDSBS,
2325   ALTIVEC_BUILTIN_VADDUHS,
2326   ALTIVEC_BUILTIN_VADDSHS,
2327   ALTIVEC_BUILTIN_VADDUWS,
2328   ALTIVEC_BUILTIN_VADDSWS,
2329   ALTIVEC_BUILTIN_VAND,
2330   ALTIVEC_BUILTIN_VANDC,
2331   ALTIVEC_BUILTIN_VAVGUB,
2332   ALTIVEC_BUILTIN_VAVGSB,
2333   ALTIVEC_BUILTIN_VAVGUH,
2334   ALTIVEC_BUILTIN_VAVGSH,
2335   ALTIVEC_BUILTIN_VAVGUW,
2336   ALTIVEC_BUILTIN_VAVGSW,
2337   ALTIVEC_BUILTIN_VCFUX,
2338   ALTIVEC_BUILTIN_VCFSX,
2339   ALTIVEC_BUILTIN_VCTSXS,
2340   ALTIVEC_BUILTIN_VCTUXS,
2341   ALTIVEC_BUILTIN_VCMPBFP,
2342   ALTIVEC_BUILTIN_VCMPEQUB,
2343   ALTIVEC_BUILTIN_VCMPEQUH,
2344   ALTIVEC_BUILTIN_VCMPEQUW,
2345   ALTIVEC_BUILTIN_VCMPEQFP,
2346   ALTIVEC_BUILTIN_VCMPGEFP,
2347   ALTIVEC_BUILTIN_VCMPGTUB,
2348   ALTIVEC_BUILTIN_VCMPGTSB,
2349   ALTIVEC_BUILTIN_VCMPGTUH,
2350   ALTIVEC_BUILTIN_VCMPGTSH,
2351   ALTIVEC_BUILTIN_VCMPGTUW,
2352   ALTIVEC_BUILTIN_VCMPGTSW,
2353   ALTIVEC_BUILTIN_VCMPGTFP,
2354   ALTIVEC_BUILTIN_VEXPTEFP,
2355   ALTIVEC_BUILTIN_VLOGEFP,
2356   ALTIVEC_BUILTIN_VMADDFP,
2357   ALTIVEC_BUILTIN_VMAXUB,
2358   ALTIVEC_BUILTIN_VMAXSB,
2359   ALTIVEC_BUILTIN_VMAXUH,
2360   ALTIVEC_BUILTIN_VMAXSH,
2361   ALTIVEC_BUILTIN_VMAXUW,
2362   ALTIVEC_BUILTIN_VMAXSW,
2363   ALTIVEC_BUILTIN_VMAXFP,
2364   ALTIVEC_BUILTIN_VMHADDSHS,
2365   ALTIVEC_BUILTIN_VMHRADDSHS,
2366   ALTIVEC_BUILTIN_VMLADDUHM,
2367   ALTIVEC_BUILTIN_VMRGHB,
2368   ALTIVEC_BUILTIN_VMRGHH,
2369   ALTIVEC_BUILTIN_VMRGHW,
2370   ALTIVEC_BUILTIN_VMRGLB,
2371   ALTIVEC_BUILTIN_VMRGLH,
2372   ALTIVEC_BUILTIN_VMRGLW,
2373   ALTIVEC_BUILTIN_VMSUMUBM,
2374   ALTIVEC_BUILTIN_VMSUMMBM,
2375   ALTIVEC_BUILTIN_VMSUMUHM,
2376   ALTIVEC_BUILTIN_VMSUMSHM,
2377   ALTIVEC_BUILTIN_VMSUMUHS,
2378   ALTIVEC_BUILTIN_VMSUMSHS,
2379   ALTIVEC_BUILTIN_VMINUB,
2380   ALTIVEC_BUILTIN_VMINSB,
2381   ALTIVEC_BUILTIN_VMINUH,
2382   ALTIVEC_BUILTIN_VMINSH,
2383   ALTIVEC_BUILTIN_VMINUW,
2384   ALTIVEC_BUILTIN_VMINSW,
2385   ALTIVEC_BUILTIN_VMINFP,
2386   ALTIVEC_BUILTIN_VMULEUB,
2387   ALTIVEC_BUILTIN_VMULESB,
2388   ALTIVEC_BUILTIN_VMULEUH,
2389   ALTIVEC_BUILTIN_VMULESH,
2390   ALTIVEC_BUILTIN_VMULOUB,
2391   ALTIVEC_BUILTIN_VMULOSB,
2392   ALTIVEC_BUILTIN_VMULOUH,
2393   ALTIVEC_BUILTIN_VMULOSH,
2394   ALTIVEC_BUILTIN_VNMSUBFP,
2395   ALTIVEC_BUILTIN_VNOR,
2396   ALTIVEC_BUILTIN_VOR,
2397   ALTIVEC_BUILTIN_VSEL_4SI,
2398   ALTIVEC_BUILTIN_VSEL_4SF,
2399   ALTIVEC_BUILTIN_VSEL_8HI,
2400   ALTIVEC_BUILTIN_VSEL_16QI,
2401   ALTIVEC_BUILTIN_VPERM_4SI,
2402   ALTIVEC_BUILTIN_VPERM_4SF,
2403   ALTIVEC_BUILTIN_VPERM_8HI,
2404   ALTIVEC_BUILTIN_VPERM_16QI,
2405   ALTIVEC_BUILTIN_VPKUHUM,
2406   ALTIVEC_BUILTIN_VPKUWUM,
2407   ALTIVEC_BUILTIN_VPKPX,
2408   ALTIVEC_BUILTIN_VPKUHSS,
2409   ALTIVEC_BUILTIN_VPKSHSS,
2410   ALTIVEC_BUILTIN_VPKUWSS,
2411   ALTIVEC_BUILTIN_VPKSWSS,
2412   ALTIVEC_BUILTIN_VPKUHUS,
2413   ALTIVEC_BUILTIN_VPKSHUS,
2414   ALTIVEC_BUILTIN_VPKUWUS,
2415   ALTIVEC_BUILTIN_VPKSWUS,
2416   ALTIVEC_BUILTIN_VREFP,
2417   ALTIVEC_BUILTIN_VRFIM,
2418   ALTIVEC_BUILTIN_VRFIN,
2419   ALTIVEC_BUILTIN_VRFIP,
2420   ALTIVEC_BUILTIN_VRFIZ,
2421   ALTIVEC_BUILTIN_VRLB,
2422   ALTIVEC_BUILTIN_VRLH,
2423   ALTIVEC_BUILTIN_VRLW,
2424   ALTIVEC_BUILTIN_VRSQRTEFP,
2425   ALTIVEC_BUILTIN_VSLB,
2426   ALTIVEC_BUILTIN_VSLH,
2427   ALTIVEC_BUILTIN_VSLW,
2428   ALTIVEC_BUILTIN_VSL,
2429   ALTIVEC_BUILTIN_VSLO,
2430   ALTIVEC_BUILTIN_VSPLTB,
2431   ALTIVEC_BUILTIN_VSPLTH,
2432   ALTIVEC_BUILTIN_VSPLTW,
2433   ALTIVEC_BUILTIN_VSPLTISB,
2434   ALTIVEC_BUILTIN_VSPLTISH,
2435   ALTIVEC_BUILTIN_VSPLTISW,
2436   ALTIVEC_BUILTIN_VSRB,
2437   ALTIVEC_BUILTIN_VSRH,
2438   ALTIVEC_BUILTIN_VSRW,
2439   ALTIVEC_BUILTIN_VSRAB,
2440   ALTIVEC_BUILTIN_VSRAH,
2441   ALTIVEC_BUILTIN_VSRAW,
2442   ALTIVEC_BUILTIN_VSR,
2443   ALTIVEC_BUILTIN_VSRO,
2444   ALTIVEC_BUILTIN_VSUBUBM,
2445   ALTIVEC_BUILTIN_VSUBUHM,
2446   ALTIVEC_BUILTIN_VSUBUWM,
2447   ALTIVEC_BUILTIN_VSUBFP,
2448   ALTIVEC_BUILTIN_VSUBCUW,
2449   ALTIVEC_BUILTIN_VSUBUBS,
2450   ALTIVEC_BUILTIN_VSUBSBS,
2451   ALTIVEC_BUILTIN_VSUBUHS,
2452   ALTIVEC_BUILTIN_VSUBSHS,
2453   ALTIVEC_BUILTIN_VSUBUWS,
2454   ALTIVEC_BUILTIN_VSUBSWS,
2455   ALTIVEC_BUILTIN_VSUM4UBS,
2456   ALTIVEC_BUILTIN_VSUM4SBS,
2457   ALTIVEC_BUILTIN_VSUM4SHS,
2458   ALTIVEC_BUILTIN_VSUM2SWS,
2459   ALTIVEC_BUILTIN_VSUMSWS,
2460   ALTIVEC_BUILTIN_VXOR,
2461   ALTIVEC_BUILTIN_VSLDOI_16QI,
2462   ALTIVEC_BUILTIN_VSLDOI_8HI,
2463   ALTIVEC_BUILTIN_VSLDOI_4SI,
2464   ALTIVEC_BUILTIN_VSLDOI_4SF,
2465   ALTIVEC_BUILTIN_VUPKHSB,
2466   ALTIVEC_BUILTIN_VUPKHPX,
2467   ALTIVEC_BUILTIN_VUPKHSH,
2468   ALTIVEC_BUILTIN_VUPKLSB,
2469   ALTIVEC_BUILTIN_VUPKLPX,
2470   ALTIVEC_BUILTIN_VUPKLSH,
2471   ALTIVEC_BUILTIN_MTVSCR,
2472   ALTIVEC_BUILTIN_MFVSCR,
2473   ALTIVEC_BUILTIN_DSSALL,
2474   ALTIVEC_BUILTIN_DSS,
2475   ALTIVEC_BUILTIN_LVSL,
2476   ALTIVEC_BUILTIN_LVSR,
2477   ALTIVEC_BUILTIN_DSTT,
2478   ALTIVEC_BUILTIN_DSTST,
2479   ALTIVEC_BUILTIN_DSTSTT,
2480   ALTIVEC_BUILTIN_DST,
2481   ALTIVEC_BUILTIN_LVEBX,
2482   ALTIVEC_BUILTIN_LVEHX,
2483   ALTIVEC_BUILTIN_LVEWX,
2484   ALTIVEC_BUILTIN_LVXL,
2485   ALTIVEC_BUILTIN_LVX,
2486   ALTIVEC_BUILTIN_STVX,
2487   ALTIVEC_BUILTIN_STVEBX,
2488   ALTIVEC_BUILTIN_STVEHX,
2489   ALTIVEC_BUILTIN_STVEWX,
2490   ALTIVEC_BUILTIN_STVXL,
2491   ALTIVEC_BUILTIN_VCMPBFP_P,
2492   ALTIVEC_BUILTIN_VCMPEQFP_P,
2493   ALTIVEC_BUILTIN_VCMPEQUB_P,
2494   ALTIVEC_BUILTIN_VCMPEQUH_P,
2495   ALTIVEC_BUILTIN_VCMPEQUW_P,
2496   ALTIVEC_BUILTIN_VCMPGEFP_P,
2497   ALTIVEC_BUILTIN_VCMPGTFP_P,
2498   ALTIVEC_BUILTIN_VCMPGTSB_P,
2499   ALTIVEC_BUILTIN_VCMPGTSH_P,
2500   ALTIVEC_BUILTIN_VCMPGTSW_P,
2501   ALTIVEC_BUILTIN_VCMPGTUB_P,
2502   ALTIVEC_BUILTIN_VCMPGTUH_P,
2503   ALTIVEC_BUILTIN_VCMPGTUW_P,
2504   ALTIVEC_BUILTIN_ABSS_V4SI,
2505   ALTIVEC_BUILTIN_ABSS_V8HI,
2506   ALTIVEC_BUILTIN_ABSS_V16QI,
2507   ALTIVEC_BUILTIN_ABS_V4SI,
2508   ALTIVEC_BUILTIN_ABS_V4SF,
2509   ALTIVEC_BUILTIN_ABS_V8HI,
2510   ALTIVEC_BUILTIN_ABS_V16QI,
2511   ALTIVEC_BUILTIN_MASK_FOR_LOAD,
2512   ALTIVEC_BUILTIN_MASK_FOR_STORE,
2513   ALTIVEC_BUILTIN_VEC_INIT_V4SI,
2514   ALTIVEC_BUILTIN_VEC_INIT_V8HI,
2515   ALTIVEC_BUILTIN_VEC_INIT_V16QI,
2516   ALTIVEC_BUILTIN_VEC_INIT_V4SF,
2517   ALTIVEC_BUILTIN_VEC_SET_V4SI,
2518   ALTIVEC_BUILTIN_VEC_SET_V8HI,
2519   ALTIVEC_BUILTIN_VEC_SET_V16QI,
2520   ALTIVEC_BUILTIN_VEC_SET_V4SF,
2521   ALTIVEC_BUILTIN_VEC_EXT_V4SI,
2522   ALTIVEC_BUILTIN_VEC_EXT_V8HI,
2523   ALTIVEC_BUILTIN_VEC_EXT_V16QI,
2524   ALTIVEC_BUILTIN_VEC_EXT_V4SF,
2525
2526   /* Altivec overloaded builtins.  */
2527   ALTIVEC_BUILTIN_VCMPEQ_P,
2528   ALTIVEC_BUILTIN_OVERLOADED_FIRST = ALTIVEC_BUILTIN_VCMPEQ_P,
2529   ALTIVEC_BUILTIN_VCMPGT_P,
2530   ALTIVEC_BUILTIN_VCMPGE_P,
2531   ALTIVEC_BUILTIN_VEC_ABS,
2532   ALTIVEC_BUILTIN_VEC_ABSS,
2533   ALTIVEC_BUILTIN_VEC_ADD,
2534   ALTIVEC_BUILTIN_VEC_ADDC,
2535   ALTIVEC_BUILTIN_VEC_ADDS,
2536   ALTIVEC_BUILTIN_VEC_AND,
2537   ALTIVEC_BUILTIN_VEC_ANDC,
2538   ALTIVEC_BUILTIN_VEC_AVG,
2539   ALTIVEC_BUILTIN_VEC_CEIL,
2540   ALTIVEC_BUILTIN_VEC_CMPB,
2541   ALTIVEC_BUILTIN_VEC_CMPEQ,
2542   ALTIVEC_BUILTIN_VEC_CMPEQUB,
2543   ALTIVEC_BUILTIN_VEC_CMPEQUH,
2544   ALTIVEC_BUILTIN_VEC_CMPEQUW,
2545   ALTIVEC_BUILTIN_VEC_CMPGE,
2546   ALTIVEC_BUILTIN_VEC_CMPGT,
2547   ALTIVEC_BUILTIN_VEC_CMPLE,
2548   ALTIVEC_BUILTIN_VEC_CMPLT,
2549   ALTIVEC_BUILTIN_VEC_CTF,
2550   ALTIVEC_BUILTIN_VEC_CTS,
2551   ALTIVEC_BUILTIN_VEC_CTU,
2552   ALTIVEC_BUILTIN_VEC_DST,
2553   ALTIVEC_BUILTIN_VEC_DSTST,
2554   ALTIVEC_BUILTIN_VEC_DSTSTT,
2555   ALTIVEC_BUILTIN_VEC_DSTT,
2556   ALTIVEC_BUILTIN_VEC_EXPTE,
2557   ALTIVEC_BUILTIN_VEC_FLOOR,
2558   ALTIVEC_BUILTIN_VEC_LD,
2559   ALTIVEC_BUILTIN_VEC_LDE,
2560   ALTIVEC_BUILTIN_VEC_LDL,
2561   ALTIVEC_BUILTIN_VEC_LOGE,
2562   ALTIVEC_BUILTIN_VEC_LVEBX,
2563   ALTIVEC_BUILTIN_VEC_LVEHX,
2564   ALTIVEC_BUILTIN_VEC_LVEWX,
2565   ALTIVEC_BUILTIN_VEC_LVSL,
2566   ALTIVEC_BUILTIN_VEC_LVSR,
2567   ALTIVEC_BUILTIN_VEC_MADD,
2568   ALTIVEC_BUILTIN_VEC_MADDS,
2569   ALTIVEC_BUILTIN_VEC_MAX,
2570   ALTIVEC_BUILTIN_VEC_MERGEH,
2571   ALTIVEC_BUILTIN_VEC_MERGEL,
2572   ALTIVEC_BUILTIN_VEC_MIN,
2573   ALTIVEC_BUILTIN_VEC_MLADD,
2574   ALTIVEC_BUILTIN_VEC_MPERM,
2575   ALTIVEC_BUILTIN_VEC_MRADDS,
2576   ALTIVEC_BUILTIN_VEC_MRGHB,
2577   ALTIVEC_BUILTIN_VEC_MRGHH,
2578   ALTIVEC_BUILTIN_VEC_MRGHW,
2579   ALTIVEC_BUILTIN_VEC_MRGLB,
2580   ALTIVEC_BUILTIN_VEC_MRGLH,
2581   ALTIVEC_BUILTIN_VEC_MRGLW,
2582   ALTIVEC_BUILTIN_VEC_MSUM,
2583   ALTIVEC_BUILTIN_VEC_MSUMS,
2584   ALTIVEC_BUILTIN_VEC_MTVSCR,
2585   ALTIVEC_BUILTIN_VEC_MULE,
2586   ALTIVEC_BUILTIN_VEC_MULO,
2587   ALTIVEC_BUILTIN_VEC_NMSUB,
2588   ALTIVEC_BUILTIN_VEC_NOR,
2589   ALTIVEC_BUILTIN_VEC_OR,
2590   ALTIVEC_BUILTIN_VEC_PACK,
2591   ALTIVEC_BUILTIN_VEC_PACKPX,
2592   ALTIVEC_BUILTIN_VEC_PACKS,
2593   ALTIVEC_BUILTIN_VEC_PACKSU,
2594   ALTIVEC_BUILTIN_VEC_PERM,
2595   ALTIVEC_BUILTIN_VEC_RE,
2596   ALTIVEC_BUILTIN_VEC_RL,
2597   ALTIVEC_BUILTIN_VEC_ROUND,
2598   ALTIVEC_BUILTIN_VEC_RSQRTE,
2599   ALTIVEC_BUILTIN_VEC_SEL,
2600   ALTIVEC_BUILTIN_VEC_SL,
2601   ALTIVEC_BUILTIN_VEC_SLD,
2602   ALTIVEC_BUILTIN_VEC_SLL,
2603   ALTIVEC_BUILTIN_VEC_SLO,
2604   ALTIVEC_BUILTIN_VEC_SPLAT,
2605   ALTIVEC_BUILTIN_VEC_SPLAT_S16,
2606   ALTIVEC_BUILTIN_VEC_SPLAT_S32,
2607   ALTIVEC_BUILTIN_VEC_SPLAT_S8,
2608   ALTIVEC_BUILTIN_VEC_SPLAT_U16,
2609   ALTIVEC_BUILTIN_VEC_SPLAT_U32,
2610   ALTIVEC_BUILTIN_VEC_SPLAT_U8,
2611   ALTIVEC_BUILTIN_VEC_SPLTB,
2612   ALTIVEC_BUILTIN_VEC_SPLTH,
2613   ALTIVEC_BUILTIN_VEC_SPLTW,
2614   ALTIVEC_BUILTIN_VEC_SR,
2615   ALTIVEC_BUILTIN_VEC_SRA,
2616   ALTIVEC_BUILTIN_VEC_SRL,
2617   ALTIVEC_BUILTIN_VEC_SRO,
2618   ALTIVEC_BUILTIN_VEC_ST,
2619   ALTIVEC_BUILTIN_VEC_STE,
2620   ALTIVEC_BUILTIN_VEC_STL,
2621   ALTIVEC_BUILTIN_VEC_STVEBX,
2622   ALTIVEC_BUILTIN_VEC_STVEHX,
2623   ALTIVEC_BUILTIN_VEC_STVEWX,
2624   ALTIVEC_BUILTIN_VEC_SUB,
2625   ALTIVEC_BUILTIN_VEC_SUBC,
2626   ALTIVEC_BUILTIN_VEC_SUBS,
2627   ALTIVEC_BUILTIN_VEC_SUM2S,
2628   ALTIVEC_BUILTIN_VEC_SUM4S,
2629   ALTIVEC_BUILTIN_VEC_SUMS,
2630   ALTIVEC_BUILTIN_VEC_TRUNC,
2631   ALTIVEC_BUILTIN_VEC_UNPACKH,
2632   ALTIVEC_BUILTIN_VEC_UNPACKL,
2633   ALTIVEC_BUILTIN_VEC_VADDFP,
2634   ALTIVEC_BUILTIN_VEC_VADDSBS,
2635   ALTIVEC_BUILTIN_VEC_VADDSHS,
2636   ALTIVEC_BUILTIN_VEC_VADDSWS,
2637   ALTIVEC_BUILTIN_VEC_VADDUBM,
2638   ALTIVEC_BUILTIN_VEC_VADDUBS,
2639   ALTIVEC_BUILTIN_VEC_VADDUHM,
2640   ALTIVEC_BUILTIN_VEC_VADDUHS,
2641   ALTIVEC_BUILTIN_VEC_VADDUWM,
2642   ALTIVEC_BUILTIN_VEC_VADDUWS,
2643   ALTIVEC_BUILTIN_VEC_VAVGSB,
2644   ALTIVEC_BUILTIN_VEC_VAVGSH,
2645   ALTIVEC_BUILTIN_VEC_VAVGSW,
2646   ALTIVEC_BUILTIN_VEC_VAVGUB,
2647   ALTIVEC_BUILTIN_VEC_VAVGUH,
2648   ALTIVEC_BUILTIN_VEC_VAVGUW,
2649   ALTIVEC_BUILTIN_VEC_VCFSX,
2650   ALTIVEC_BUILTIN_VEC_VCFUX,
2651   ALTIVEC_BUILTIN_VEC_VCMPEQFP,
2652   ALTIVEC_BUILTIN_VEC_VCMPEQUB,
2653   ALTIVEC_BUILTIN_VEC_VCMPEQUH,
2654   ALTIVEC_BUILTIN_VEC_VCMPEQUW,
2655   ALTIVEC_BUILTIN_VEC_VCMPGTFP,
2656   ALTIVEC_BUILTIN_VEC_VCMPGTSB,
2657   ALTIVEC_BUILTIN_VEC_VCMPGTSH,
2658   ALTIVEC_BUILTIN_VEC_VCMPGTSW,
2659   ALTIVEC_BUILTIN_VEC_VCMPGTUB,
2660   ALTIVEC_BUILTIN_VEC_VCMPGTUH,
2661   ALTIVEC_BUILTIN_VEC_VCMPGTUW,
2662   ALTIVEC_BUILTIN_VEC_VMAXFP,
2663   ALTIVEC_BUILTIN_VEC_VMAXSB,
2664   ALTIVEC_BUILTIN_VEC_VMAXSH,
2665   ALTIVEC_BUILTIN_VEC_VMAXSW,
2666   ALTIVEC_BUILTIN_VEC_VMAXUB,
2667   ALTIVEC_BUILTIN_VEC_VMAXUH,
2668   ALTIVEC_BUILTIN_VEC_VMAXUW,
2669   ALTIVEC_BUILTIN_VEC_VMINFP,
2670   ALTIVEC_BUILTIN_VEC_VMINSB,
2671   ALTIVEC_BUILTIN_VEC_VMINSH,
2672   ALTIVEC_BUILTIN_VEC_VMINSW,
2673   ALTIVEC_BUILTIN_VEC_VMINUB,
2674   ALTIVEC_BUILTIN_VEC_VMINUH,
2675   ALTIVEC_BUILTIN_VEC_VMINUW,
2676   ALTIVEC_BUILTIN_VEC_VMRGHB,
2677   ALTIVEC_BUILTIN_VEC_VMRGHH,
2678   ALTIVEC_BUILTIN_VEC_VMRGHW,
2679   ALTIVEC_BUILTIN_VEC_VMRGLB,
2680   ALTIVEC_BUILTIN_VEC_VMRGLH,
2681   ALTIVEC_BUILTIN_VEC_VMRGLW,
2682   ALTIVEC_BUILTIN_VEC_VMSUMMBM,
2683   ALTIVEC_BUILTIN_VEC_VMSUMSHM,
2684   ALTIVEC_BUILTIN_VEC_VMSUMSHS,
2685   ALTIVEC_BUILTIN_VEC_VMSUMUBM,
2686   ALTIVEC_BUILTIN_VEC_VMSUMUHM,
2687   ALTIVEC_BUILTIN_VEC_VMSUMUHS,
2688   ALTIVEC_BUILTIN_VEC_VMULESB,
2689   ALTIVEC_BUILTIN_VEC_VMULESH,
2690   ALTIVEC_BUILTIN_VEC_VMULEUB,
2691   ALTIVEC_BUILTIN_VEC_VMULEUH,
2692   ALTIVEC_BUILTIN_VEC_VMULOSB,
2693   ALTIVEC_BUILTIN_VEC_VMULOSH,
2694   ALTIVEC_BUILTIN_VEC_VMULOUB,
2695   ALTIVEC_BUILTIN_VEC_VMULOUH,
2696   ALTIVEC_BUILTIN_VEC_VPKSHSS,
2697   ALTIVEC_BUILTIN_VEC_VPKSHUS,
2698   ALTIVEC_BUILTIN_VEC_VPKSWSS,
2699   ALTIVEC_BUILTIN_VEC_VPKSWUS,
2700   ALTIVEC_BUILTIN_VEC_VPKUHUM,
2701   ALTIVEC_BUILTIN_VEC_VPKUHUS,
2702   ALTIVEC_BUILTIN_VEC_VPKUWUM,
2703   ALTIVEC_BUILTIN_VEC_VPKUWUS,
2704   ALTIVEC_BUILTIN_VEC_VRLB,
2705   ALTIVEC_BUILTIN_VEC_VRLH,
2706   ALTIVEC_BUILTIN_VEC_VRLW,
2707   ALTIVEC_BUILTIN_VEC_VSLB,
2708   ALTIVEC_BUILTIN_VEC_VSLH,
2709   ALTIVEC_BUILTIN_VEC_VSLW,
2710   ALTIVEC_BUILTIN_VEC_VSPLTB,
2711   ALTIVEC_BUILTIN_VEC_VSPLTH,
2712   ALTIVEC_BUILTIN_VEC_VSPLTW,
2713   ALTIVEC_BUILTIN_VEC_VSRAB,
2714   ALTIVEC_BUILTIN_VEC_VSRAH,
2715   ALTIVEC_BUILTIN_VEC_VSRAW,
2716   ALTIVEC_BUILTIN_VEC_VSRB,
2717   ALTIVEC_BUILTIN_VEC_VSRH,
2718   ALTIVEC_BUILTIN_VEC_VSRW,
2719   ALTIVEC_BUILTIN_VEC_VSUBFP,
2720   ALTIVEC_BUILTIN_VEC_VSUBSBS,
2721   ALTIVEC_BUILTIN_VEC_VSUBSHS,
2722   ALTIVEC_BUILTIN_VEC_VSUBSWS,
2723   ALTIVEC_BUILTIN_VEC_VSUBUBM,
2724   ALTIVEC_BUILTIN_VEC_VSUBUBS,
2725   ALTIVEC_BUILTIN_VEC_VSUBUHM,
2726   ALTIVEC_BUILTIN_VEC_VSUBUHS,
2727   ALTIVEC_BUILTIN_VEC_VSUBUWM,
2728   ALTIVEC_BUILTIN_VEC_VSUBUWS,
2729   ALTIVEC_BUILTIN_VEC_VSUM4SBS,
2730   ALTIVEC_BUILTIN_VEC_VSUM4SHS,
2731   ALTIVEC_BUILTIN_VEC_VSUM4UBS,
2732   ALTIVEC_BUILTIN_VEC_VUPKHPX,
2733   ALTIVEC_BUILTIN_VEC_VUPKHSB,
2734   ALTIVEC_BUILTIN_VEC_VUPKHSH,
2735   ALTIVEC_BUILTIN_VEC_VUPKLPX,
2736   ALTIVEC_BUILTIN_VEC_VUPKLSB,
2737   ALTIVEC_BUILTIN_VEC_VUPKLSH,
2738   ALTIVEC_BUILTIN_VEC_XOR,
2739   ALTIVEC_BUILTIN_VEC_STEP,
2740   ALTIVEC_BUILTIN_OVERLOADED_LAST = ALTIVEC_BUILTIN_VEC_STEP,
2741
2742   /* SPE builtins.  */
2743   SPE_BUILTIN_EVADDW,
2744   SPE_BUILTIN_EVAND,
2745   SPE_BUILTIN_EVANDC,
2746   SPE_BUILTIN_EVDIVWS,
2747   SPE_BUILTIN_EVDIVWU,
2748   SPE_BUILTIN_EVEQV,
2749   SPE_BUILTIN_EVFSADD,
2750   SPE_BUILTIN_EVFSDIV,
2751   SPE_BUILTIN_EVFSMUL,
2752   SPE_BUILTIN_EVFSSUB,
2753   SPE_BUILTIN_EVLDDX,
2754   SPE_BUILTIN_EVLDHX,
2755   SPE_BUILTIN_EVLDWX,
2756   SPE_BUILTIN_EVLHHESPLATX,
2757   SPE_BUILTIN_EVLHHOSSPLATX,
2758   SPE_BUILTIN_EVLHHOUSPLATX,
2759   SPE_BUILTIN_EVLWHEX,
2760   SPE_BUILTIN_EVLWHOSX,
2761   SPE_BUILTIN_EVLWHOUX,
2762   SPE_BUILTIN_EVLWHSPLATX,
2763   SPE_BUILTIN_EVLWWSPLATX,
2764   SPE_BUILTIN_EVMERGEHI,
2765   SPE_BUILTIN_EVMERGEHILO,
2766   SPE_BUILTIN_EVMERGELO,
2767   SPE_BUILTIN_EVMERGELOHI,
2768   SPE_BUILTIN_EVMHEGSMFAA,
2769   SPE_BUILTIN_EVMHEGSMFAN,
2770   SPE_BUILTIN_EVMHEGSMIAA,
2771   SPE_BUILTIN_EVMHEGSMIAN,
2772   SPE_BUILTIN_EVMHEGUMIAA,
2773   SPE_BUILTIN_EVMHEGUMIAN,
2774   SPE_BUILTIN_EVMHESMF,
2775   SPE_BUILTIN_EVMHESMFA,
2776   SPE_BUILTIN_EVMHESMFAAW,
2777   SPE_BUILTIN_EVMHESMFANW,
2778   SPE_BUILTIN_EVMHESMI,
2779   SPE_BUILTIN_EVMHESMIA,
2780   SPE_BUILTIN_EVMHESMIAAW,
2781   SPE_BUILTIN_EVMHESMIANW,
2782   SPE_BUILTIN_EVMHESSF,
2783   SPE_BUILTIN_EVMHESSFA,
2784   SPE_BUILTIN_EVMHESSFAAW,
2785   SPE_BUILTIN_EVMHESSFANW,
2786   SPE_BUILTIN_EVMHESSIAAW,
2787   SPE_BUILTIN_EVMHESSIANW,
2788   SPE_BUILTIN_EVMHEUMI,
2789   SPE_BUILTIN_EVMHEUMIA,
2790   SPE_BUILTIN_EVMHEUMIAAW,
2791   SPE_BUILTIN_EVMHEUMIANW,
2792   SPE_BUILTIN_EVMHEUSIAAW,
2793   SPE_BUILTIN_EVMHEUSIANW,
2794   SPE_BUILTIN_EVMHOGSMFAA,
2795   SPE_BUILTIN_EVMHOGSMFAN,
2796   SPE_BUILTIN_EVMHOGSMIAA,
2797   SPE_BUILTIN_EVMHOGSMIAN,
2798   SPE_BUILTIN_EVMHOGUMIAA,
2799   SPE_BUILTIN_EVMHOGUMIAN,
2800   SPE_BUILTIN_EVMHOSMF,
2801   SPE_BUILTIN_EVMHOSMFA,
2802   SPE_BUILTIN_EVMHOSMFAAW,
2803   SPE_BUILTIN_EVMHOSMFANW,
2804   SPE_BUILTIN_EVMHOSMI,
2805   SPE_BUILTIN_EVMHOSMIA,
2806   SPE_BUILTIN_EVMHOSMIAAW,
2807   SPE_BUILTIN_EVMHOSMIANW,
2808   SPE_BUILTIN_EVMHOSSF,
2809   SPE_BUILTIN_EVMHOSSFA,
2810   SPE_BUILTIN_EVMHOSSFAAW,
2811   SPE_BUILTIN_EVMHOSSFANW,
2812   SPE_BUILTIN_EVMHOSSIAAW,
2813   SPE_BUILTIN_EVMHOSSIANW,
2814   SPE_BUILTIN_EVMHOUMI,
2815   SPE_BUILTIN_EVMHOUMIA,
2816   SPE_BUILTIN_EVMHOUMIAAW,
2817   SPE_BUILTIN_EVMHOUMIANW,
2818   SPE_BUILTIN_EVMHOUSIAAW,
2819   SPE_BUILTIN_EVMHOUSIANW,
2820   SPE_BUILTIN_EVMWHSMF,
2821   SPE_BUILTIN_EVMWHSMFA,
2822   SPE_BUILTIN_EVMWHSMI,
2823   SPE_BUILTIN_EVMWHSMIA,
2824   SPE_BUILTIN_EVMWHSSF,
2825   SPE_BUILTIN_EVMWHSSFA,
2826   SPE_BUILTIN_EVMWHUMI,
2827   SPE_BUILTIN_EVMWHUMIA,
2828   SPE_BUILTIN_EVMWLSMIAAW,
2829   SPE_BUILTIN_EVMWLSMIANW,
2830   SPE_BUILTIN_EVMWLSSIAAW,
2831   SPE_BUILTIN_EVMWLSSIANW,
2832   SPE_BUILTIN_EVMWLUMI,
2833   SPE_BUILTIN_EVMWLUMIA,
2834   SPE_BUILTIN_EVMWLUMIAAW,
2835   SPE_BUILTIN_EVMWLUMIANW,
2836   SPE_BUILTIN_EVMWLUSIAAW,
2837   SPE_BUILTIN_EVMWLUSIANW,
2838   SPE_BUILTIN_EVMWSMF,
2839   SPE_BUILTIN_EVMWSMFA,
2840   SPE_BUILTIN_EVMWSMFAA,
2841   SPE_BUILTIN_EVMWSMFAN,
2842   SPE_BUILTIN_EVMWSMI,
2843   SPE_BUILTIN_EVMWSMIA,
2844   SPE_BUILTIN_EVMWSMIAA,
2845   SPE_BUILTIN_EVMWSMIAN,
2846   SPE_BUILTIN_EVMWHSSFAA,
2847   SPE_BUILTIN_EVMWSSF,
2848   SPE_BUILTIN_EVMWSSFA,
2849   SPE_BUILTIN_EVMWSSFAA,
2850   SPE_BUILTIN_EVMWSSFAN,
2851   SPE_BUILTIN_EVMWUMI,
2852   SPE_BUILTIN_EVMWUMIA,
2853   SPE_BUILTIN_EVMWUMIAA,
2854   SPE_BUILTIN_EVMWUMIAN,
2855   SPE_BUILTIN_EVNAND,
2856   SPE_BUILTIN_EVNOR,
2857   SPE_BUILTIN_EVOR,
2858   SPE_BUILTIN_EVORC,
2859   SPE_BUILTIN_EVRLW,
2860   SPE_BUILTIN_EVSLW,
2861   SPE_BUILTIN_EVSRWS,
2862   SPE_BUILTIN_EVSRWU,
2863   SPE_BUILTIN_EVSTDDX,
2864   SPE_BUILTIN_EVSTDHX,
2865   SPE_BUILTIN_EVSTDWX,
2866   SPE_BUILTIN_EVSTWHEX,
2867   SPE_BUILTIN_EVSTWHOX,
2868   SPE_BUILTIN_EVSTWWEX,
2869   SPE_BUILTIN_EVSTWWOX,
2870   SPE_BUILTIN_EVSUBFW,
2871   SPE_BUILTIN_EVXOR,
2872   SPE_BUILTIN_EVABS,
2873   SPE_BUILTIN_EVADDSMIAAW,
2874   SPE_BUILTIN_EVADDSSIAAW,
2875   SPE_BUILTIN_EVADDUMIAAW,
2876   SPE_BUILTIN_EVADDUSIAAW,
2877   SPE_BUILTIN_EVCNTLSW,
2878   SPE_BUILTIN_EVCNTLZW,
2879   SPE_BUILTIN_EVEXTSB,
2880   SPE_BUILTIN_EVEXTSH,
2881   SPE_BUILTIN_EVFSABS,
2882   SPE_BUILTIN_EVFSCFSF,
2883   SPE_BUILTIN_EVFSCFSI,
2884   SPE_BUILTIN_EVFSCFUF,
2885   SPE_BUILTIN_EVFSCFUI,
2886   SPE_BUILTIN_EVFSCTSF,
2887   SPE_BUILTIN_EVFSCTSI,
2888   SPE_BUILTIN_EVFSCTSIZ,
2889   SPE_BUILTIN_EVFSCTUF,
2890   SPE_BUILTIN_EVFSCTUI,
2891   SPE_BUILTIN_EVFSCTUIZ,
2892   SPE_BUILTIN_EVFSNABS,
2893   SPE_BUILTIN_EVFSNEG,
2894   SPE_BUILTIN_EVMRA,
2895   SPE_BUILTIN_EVNEG,
2896   SPE_BUILTIN_EVRNDW,
2897   SPE_BUILTIN_EVSUBFSMIAAW,
2898   SPE_BUILTIN_EVSUBFSSIAAW,
2899   SPE_BUILTIN_EVSUBFUMIAAW,
2900   SPE_BUILTIN_EVSUBFUSIAAW,
2901   SPE_BUILTIN_EVADDIW,
2902   SPE_BUILTIN_EVLDD,
2903   SPE_BUILTIN_EVLDH,
2904   SPE_BUILTIN_EVLDW,
2905   SPE_BUILTIN_EVLHHESPLAT,
2906   SPE_BUILTIN_EVLHHOSSPLAT,
2907   SPE_BUILTIN_EVLHHOUSPLAT,
2908   SPE_BUILTIN_EVLWHE,
2909   SPE_BUILTIN_EVLWHOS,
2910   SPE_BUILTIN_EVLWHOU,
2911   SPE_BUILTIN_EVLWHSPLAT,
2912   SPE_BUILTIN_EVLWWSPLAT,
2913   SPE_BUILTIN_EVRLWI,
2914   SPE_BUILTIN_EVSLWI,
2915   SPE_BUILTIN_EVSRWIS,
2916   SPE_BUILTIN_EVSRWIU,
2917   SPE_BUILTIN_EVSTDD,
2918   SPE_BUILTIN_EVSTDH,
2919   SPE_BUILTIN_EVSTDW,
2920   SPE_BUILTIN_EVSTWHE,
2921   SPE_BUILTIN_EVSTWHO,
2922   SPE_BUILTIN_EVSTWWE,
2923   SPE_BUILTIN_EVSTWWO,
2924   SPE_BUILTIN_EVSUBIFW,
2925
2926   /* Compares.  */
2927   SPE_BUILTIN_EVCMPEQ,
2928   SPE_BUILTIN_EVCMPGTS,
2929   SPE_BUILTIN_EVCMPGTU,
2930   SPE_BUILTIN_EVCMPLTS,
2931   SPE_BUILTIN_EVCMPLTU,
2932   SPE_BUILTIN_EVFSCMPEQ,
2933   SPE_BUILTIN_EVFSCMPGT,
2934   SPE_BUILTIN_EVFSCMPLT,
2935   SPE_BUILTIN_EVFSTSTEQ,
2936   SPE_BUILTIN_EVFSTSTGT,
2937   SPE_BUILTIN_EVFSTSTLT,
2938
2939   /* EVSEL compares.  */
2940   SPE_BUILTIN_EVSEL_CMPEQ,
2941   SPE_BUILTIN_EVSEL_CMPGTS,
2942   SPE_BUILTIN_EVSEL_CMPGTU,
2943   SPE_BUILTIN_EVSEL_CMPLTS,
2944   SPE_BUILTIN_EVSEL_CMPLTU,
2945   SPE_BUILTIN_EVSEL_FSCMPEQ,
2946   SPE_BUILTIN_EVSEL_FSCMPGT,
2947   SPE_BUILTIN_EVSEL_FSCMPLT,
2948   SPE_BUILTIN_EVSEL_FSTSTEQ,
2949   SPE_BUILTIN_EVSEL_FSTSTGT,
2950   SPE_BUILTIN_EVSEL_FSTSTLT,
2951
2952   SPE_BUILTIN_EVSPLATFI,
2953   SPE_BUILTIN_EVSPLATI,
2954   SPE_BUILTIN_EVMWHSSMAA,
2955   SPE_BUILTIN_EVMWHSMFAA,
2956   SPE_BUILTIN_EVMWHSMIAA,
2957   SPE_BUILTIN_EVMWHUSIAA,
2958   SPE_BUILTIN_EVMWHUMIAA,
2959   SPE_BUILTIN_EVMWHSSFAN,
2960   SPE_BUILTIN_EVMWHSSIAN,
2961   SPE_BUILTIN_EVMWHSMFAN,
2962   SPE_BUILTIN_EVMWHSMIAN,
2963   SPE_BUILTIN_EVMWHUSIAN,
2964   SPE_BUILTIN_EVMWHUMIAN,
2965   SPE_BUILTIN_EVMWHGSSFAA,
2966   SPE_BUILTIN_EVMWHGSMFAA,
2967   SPE_BUILTIN_EVMWHGSMIAA,
2968   SPE_BUILTIN_EVMWHGUMIAA,
2969   SPE_BUILTIN_EVMWHGSSFAN,
2970   SPE_BUILTIN_EVMWHGSMFAN,
2971   SPE_BUILTIN_EVMWHGSMIAN,
2972   SPE_BUILTIN_EVMWHGUMIAN,
2973   SPE_BUILTIN_MTSPEFSCR,
2974   SPE_BUILTIN_MFSPEFSCR,
2975   SPE_BUILTIN_BRINC,
2976
2977   /* PAIRED builtins.  */
2978   PAIRED_BUILTIN_DIVV2SF3,
2979   PAIRED_BUILTIN_ABSV2SF2,
2980   PAIRED_BUILTIN_NEGV2SF2,
2981   PAIRED_BUILTIN_SQRTV2SF2,
2982   PAIRED_BUILTIN_ADDV2SF3,
2983   PAIRED_BUILTIN_SUBV2SF3,
2984   PAIRED_BUILTIN_RESV2SF2,
2985   PAIRED_BUILTIN_MULV2SF3,
2986   PAIRED_BUILTIN_MSUB,
2987   PAIRED_BUILTIN_MADD,
2988   PAIRED_BUILTIN_NMSUB,
2989   PAIRED_BUILTIN_NMADD,
2990   PAIRED_BUILTIN_NABSV2SF2,
2991   PAIRED_BUILTIN_SUM0,
2992   PAIRED_BUILTIN_SUM1,
2993   PAIRED_BUILTIN_MULS0,
2994   PAIRED_BUILTIN_MULS1,
2995   PAIRED_BUILTIN_MERGE00,
2996   PAIRED_BUILTIN_MERGE01,
2997   PAIRED_BUILTIN_MERGE10,
2998   PAIRED_BUILTIN_MERGE11,
2999   PAIRED_BUILTIN_MADDS0,
3000   PAIRED_BUILTIN_MADDS1,
3001   PAIRED_BUILTIN_STX,
3002   PAIRED_BUILTIN_LX,
3003   PAIRED_BUILTIN_SELV2SF4,
3004   PAIRED_BUILTIN_CMPU0,
3005   PAIRED_BUILTIN_CMPU1,
3006
3007   RS6000_BUILTIN_RECIP,
3008   RS6000_BUILTIN_RECIPF,
3009   RS6000_BUILTIN_RSQRTF,
3010
3011   RS6000_BUILTIN_COUNT
3012 };
3013
3014 enum rs6000_builtin_type_index
3015 {
3016   RS6000_BTI_NOT_OPAQUE,
3017   RS6000_BTI_opaque_V2SI,
3018   RS6000_BTI_opaque_V2SF,
3019   RS6000_BTI_opaque_p_V2SI,
3020   RS6000_BTI_opaque_V4SI,
3021   RS6000_BTI_V16QI,
3022   RS6000_BTI_V2SI,
3023   RS6000_BTI_V2SF,
3024   RS6000_BTI_V4HI,
3025   RS6000_BTI_V4SI,
3026   RS6000_BTI_V4SF,
3027   RS6000_BTI_V8HI,
3028   RS6000_BTI_unsigned_V16QI,
3029   RS6000_BTI_unsigned_V8HI,
3030   RS6000_BTI_unsigned_V4SI,
3031   RS6000_BTI_bool_char,          /* __bool char */
3032   RS6000_BTI_bool_short,         /* __bool short */
3033   RS6000_BTI_bool_int,           /* __bool int */
3034   RS6000_BTI_pixel,              /* __pixel */
3035   RS6000_BTI_bool_V16QI,         /* __vector __bool char */
3036   RS6000_BTI_bool_V8HI,          /* __vector __bool short */
3037   RS6000_BTI_bool_V4SI,          /* __vector __bool int */
3038   RS6000_BTI_pixel_V8HI,         /* __vector __pixel */
3039   RS6000_BTI_long,               /* long_integer_type_node */
3040   RS6000_BTI_unsigned_long,      /* long_unsigned_type_node */
3041   RS6000_BTI_INTQI,              /* intQI_type_node */
3042   RS6000_BTI_UINTQI,             /* unsigned_intQI_type_node */
3043   RS6000_BTI_INTHI,              /* intHI_type_node */
3044   RS6000_BTI_UINTHI,             /* unsigned_intHI_type_node */
3045   RS6000_BTI_INTSI,              /* intSI_type_node */
3046   RS6000_BTI_UINTSI,             /* unsigned_intSI_type_node */
3047   RS6000_BTI_float,              /* float_type_node */
3048   RS6000_BTI_void,               /* void_type_node */
3049   RS6000_BTI_MAX
3050 };
3051
3052
3053 #define opaque_V2SI_type_node         (rs6000_builtin_types[RS6000_BTI_opaque_V2SI])
3054 #define opaque_V2SF_type_node         (rs6000_builtin_types[RS6000_BTI_opaque_V2SF])
3055 #define opaque_p_V2SI_type_node       (rs6000_builtin_types[RS6000_BTI_opaque_p_V2SI])
3056 #define opaque_V4SI_type_node         (rs6000_builtin_types[RS6000_BTI_opaque_V4SI])
3057 #define V16QI_type_node               (rs6000_builtin_types[RS6000_BTI_V16QI])
3058 #define V2SI_type_node                (rs6000_builtin_types[RS6000_BTI_V2SI])
3059 #define V2SF_type_node                (rs6000_builtin_types[RS6000_BTI_V2SF])
3060 #define V4HI_type_node                (rs6000_builtin_types[RS6000_BTI_V4HI])
3061 #define V4SI_type_node                (rs6000_builtin_types[RS6000_BTI_V4SI])
3062 #define V4SF_type_node                (rs6000_builtin_types[RS6000_BTI_V4SF])
3063 #define V8HI_type_node                (rs6000_builtin_types[RS6000_BTI_V8HI])
3064 #define unsigned_V16QI_type_node      (rs6000_builtin_types[RS6000_BTI_unsigned_V16QI])
3065 #define unsigned_V8HI_type_node       (rs6000_builtin_types[RS6000_BTI_unsigned_V8HI])
3066 #define unsigned_V4SI_type_node       (rs6000_builtin_types[RS6000_BTI_unsigned_V4SI])
3067 #define bool_char_type_node           (rs6000_builtin_types[RS6000_BTI_bool_char])
3068 #define bool_short_type_node          (rs6000_builtin_types[RS6000_BTI_bool_short])
3069 #define bool_int_type_node            (rs6000_builtin_types[RS6000_BTI_bool_int])
3070 #define pixel_type_node               (rs6000_builtin_types[RS6000_BTI_pixel])
3071 #define bool_V16QI_type_node          (rs6000_builtin_types[RS6000_BTI_bool_V16QI])
3072 #define bool_V8HI_type_node           (rs6000_builtin_types[RS6000_BTI_bool_V8HI])
3073 #define bool_V4SI_type_node           (rs6000_builtin_types[RS6000_BTI_bool_V4SI])
3074 #define pixel_V8HI_type_node          (rs6000_builtin_types[RS6000_BTI_pixel_V8HI])
3075
3076 #define long_integer_type_internal_node  (rs6000_builtin_types[RS6000_BTI_long])
3077 #define long_unsigned_type_internal_node (rs6000_builtin_types[RS6000_BTI_unsigned_long])
3078 #define intQI_type_internal_node         (rs6000_builtin_types[RS6000_BTI_INTQI])
3079 #define uintQI_type_internal_node        (rs6000_builtin_types[RS6000_BTI_UINTQI])
3080 #define intHI_type_internal_node         (rs6000_builtin_types[RS6000_BTI_INTHI])
3081 #define uintHI_type_internal_node        (rs6000_builtin_types[RS6000_BTI_UINTHI])
3082 #define intSI_type_internal_node         (rs6000_builtin_types[RS6000_BTI_INTSI])
3083 #define uintSI_type_internal_node        (rs6000_builtin_types[RS6000_BTI_UINTSI])
3084 #define float_type_internal_node         (rs6000_builtin_types[RS6000_BTI_float])
3085 #define void_type_internal_node          (rs6000_builtin_types[RS6000_BTI_void])
3086
3087 extern GTY(()) tree rs6000_builtin_types[RS6000_BTI_MAX];
3088 extern GTY(()) tree rs6000_builtin_decls[RS6000_BUILTIN_COUNT];
3089