OSDN Git Service

2006-11-13 Andrew Pinski <andrew_pinski@playstation.sony.com>
[pf3gnuchains/gcc-fork.git] / gcc / config / rs6000 / rs6000.h
1 /* Definitions of target machine for GNU compiler, for IBM RS/6000.
2    Copyright (C) 1992, 1993, 1994, 1995, 1996, 1997, 1998, 1999,
3    2000, 2001, 2002, 2003, 2004, 2005, 2006
4    Free Software Foundation, Inc.
5    Contributed by Richard Kenner (kenner@vlsi1.ultra.nyu.edu)
6
7    This file is part of GCC.
8
9    GCC is free software; you can redistribute it and/or modify it
10    under the terms of the GNU General Public License as published
11    by the Free Software Foundation; either version 2, or (at your
12    option) any later version.
13
14    GCC is distributed in the hope that it will be useful, but WITHOUT
15    ANY WARRANTY; without even the implied warranty of MERCHANTABILITY
16    or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public
17    License for more details.
18
19    You should have received a copy of the GNU General Public License
20    along with GCC; see the file COPYING.  If not, write to the
21    Free Software Foundation, 51 Franklin Street, Fifth Floor, Boston,
22    MA 02110-1301, USA.  */
23
24 /* Note that some other tm.h files include this one and then override
25    many of the definitions.  */
26
27 /* Definitions for the object file format.  These are set at
28    compile-time.  */
29
30 #define OBJECT_XCOFF 1
31 #define OBJECT_ELF 2
32 #define OBJECT_PEF 3
33 #define OBJECT_MACHO 4
34
35 #define TARGET_ELF (TARGET_OBJECT_FORMAT == OBJECT_ELF)
36 #define TARGET_XCOFF (TARGET_OBJECT_FORMAT == OBJECT_XCOFF)
37 #define TARGET_MACOS (TARGET_OBJECT_FORMAT == OBJECT_PEF)
38 #define TARGET_MACHO (TARGET_OBJECT_FORMAT == OBJECT_MACHO)
39
40 #ifndef TARGET_AIX
41 #define TARGET_AIX 0
42 #endif
43
44 /* Control whether function entry points use a "dot" symbol when
45    ABI_AIX.  */
46 #define DOT_SYMBOLS 1
47
48 /* Default string to use for cpu if not specified.  */
49 #ifndef TARGET_CPU_DEFAULT
50 #define TARGET_CPU_DEFAULT ((char *)0)
51 #endif
52
53 /* If configured for PPC405, support PPC405CR Erratum77.  */
54 #ifdef CONFIG_PPC405CR
55 #define PPC405_ERRATUM77 (rs6000_cpu == PROCESSOR_PPC405)
56 #else
57 #define PPC405_ERRATUM77 0
58 #endif
59
60 /* Common ASM definitions used by ASM_SPEC among the various targets
61    for handling -mcpu=xxx switches.  */
62 #define ASM_CPU_SPEC \
63 "%{!mcpu*: \
64   %{mpower: %{!mpower2: -mpwr}} \
65   %{mpower2: -mpwrx} \
66   %{mpowerpc64*: -mppc64} \
67   %{!mpowerpc64*: %{mpowerpc*: -mppc}} \
68   %{mno-power: %{!mpowerpc*: -mcom}} \
69   %{!mno-power: %{!mpower*: %(asm_default)}}} \
70 %{mcpu=common: -mcom} \
71 %{mcpu=cell: -mcell} \
72 %{mcpu=power: -mpwr} \
73 %{mcpu=power2: -mpwrx} \
74 %{mcpu=power3: -mppc64} \
75 %{mcpu=power4: -mpower4} \
76 %{mcpu=power5: -mpower4} \
77 %{mcpu=power5+: -mpower4} \
78 %{mcpu=power6: -mpower4 -maltivec} \
79 %{mcpu=power6x: -mpower4 -maltivec} \
80 %{mcpu=powerpc: -mppc} \
81 %{mcpu=rios: -mpwr} \
82 %{mcpu=rios1: -mpwr} \
83 %{mcpu=rios2: -mpwrx} \
84 %{mcpu=rsc: -mpwr} \
85 %{mcpu=rsc1: -mpwr} \
86 %{mcpu=rs64a: -mppc64} \
87 %{mcpu=401: -mppc} \
88 %{mcpu=403: -m403} \
89 %{mcpu=405: -m405} \
90 %{mcpu=405fp: -m405} \
91 %{mcpu=440: -m440} \
92 %{mcpu=440fp: -m440} \
93 %{mcpu=505: -mppc} \
94 %{mcpu=601: -m601} \
95 %{mcpu=602: -mppc} \
96 %{mcpu=603: -mppc} \
97 %{mcpu=603e: -mppc} \
98 %{mcpu=ec603e: -mppc} \
99 %{mcpu=604: -mppc} \
100 %{mcpu=604e: -mppc} \
101 %{mcpu=620: -mppc64} \
102 %{mcpu=630: -mppc64} \
103 %{mcpu=740: -mppc} \
104 %{mcpu=750: -mppc} \
105 %{mcpu=G3: -mppc} \
106 %{mcpu=7400: -mppc -maltivec} \
107 %{mcpu=7450: -mppc -maltivec} \
108 %{mcpu=G4: -mppc -maltivec} \
109 %{mcpu=801: -mppc} \
110 %{mcpu=821: -mppc} \
111 %{mcpu=823: -mppc} \
112 %{mcpu=860: -mppc} \
113 %{mcpu=970: -mpower4 -maltivec} \
114 %{mcpu=G5: -mpower4 -maltivec} \
115 %{mcpu=8540: -me500} \
116 %{maltivec: -maltivec} \
117 -many"
118
119 #define CPP_DEFAULT_SPEC ""
120
121 #define ASM_DEFAULT_SPEC ""
122
123 /* This macro defines names of additional specifications to put in the specs
124    that can be used in various specifications like CC1_SPEC.  Its definition
125    is an initializer with a subgrouping for each command option.
126
127    Each subgrouping contains a string constant, that defines the
128    specification name, and a string constant that used by the GCC driver
129    program.
130
131    Do not define this macro if it does not need to do anything.  */
132
133 #define SUBTARGET_EXTRA_SPECS
134
135 #define EXTRA_SPECS                                                     \
136   { "cpp_default",              CPP_DEFAULT_SPEC },                     \
137   { "asm_cpu",                  ASM_CPU_SPEC },                         \
138   { "asm_default",              ASM_DEFAULT_SPEC },                     \
139   SUBTARGET_EXTRA_SPECS
140
141 /* Architecture type.  */
142
143 /* Define TARGET_MFCRF if the target assembler does not support the
144    optional field operand for mfcr.  */
145
146 #ifndef HAVE_AS_MFCRF
147 #undef  TARGET_MFCRF
148 #define TARGET_MFCRF 0
149 #endif
150
151 /* Define TARGET_POPCNTB if the target assembler does not support the
152    popcount byte instruction.  */
153
154 #ifndef HAVE_AS_POPCNTB
155 #undef  TARGET_POPCNTB
156 #define TARGET_POPCNTB 0
157 #endif
158
159 /* Define TARGET_FPRND if the target assembler does not support the
160    fp rounding instructions.  */
161
162 #ifndef HAVE_AS_FPRND
163 #undef  TARGET_FPRND
164 #define TARGET_FPRND 0
165 #endif
166
167 /* Define TARGET_MFPGPR if the target assembler does not support the
168    mffpr and mftgpr instructions. */
169
170 #ifndef HAVE_AS_MFPGPR
171 #undef  TARGET_MFPGPR
172 #define TARGET_MFPGPR 0
173 #endif
174
175 #ifndef TARGET_SECURE_PLT
176 #define TARGET_SECURE_PLT 0
177 #endif
178
179 #define TARGET_32BIT            (! TARGET_64BIT)
180
181 #ifndef HAVE_AS_TLS
182 #define HAVE_AS_TLS 0
183 #endif
184
185 /* Return 1 for a symbol ref for a thread-local storage symbol.  */
186 #define RS6000_SYMBOL_REF_TLS_P(RTX) \
187   (GET_CODE (RTX) == SYMBOL_REF && SYMBOL_REF_TLS_MODEL (RTX) != 0)
188
189 #ifdef IN_LIBGCC2
190 /* For libgcc2 we make sure this is a compile time constant */
191 #if defined (__64BIT__) || defined (__powerpc64__) || defined (__ppc64__)
192 #undef TARGET_POWERPC64
193 #define TARGET_POWERPC64        1
194 #else
195 #undef TARGET_POWERPC64
196 #define TARGET_POWERPC64        0
197 #endif
198 #else
199     /* The option machinery will define this.  */
200 #endif
201
202 #define TARGET_DEFAULT (MASK_POWER | MASK_MULTIPLE | MASK_STRING)
203
204 /* Processor type.  Order must match cpu attribute in MD file.  */
205 enum processor_type
206  {
207    PROCESSOR_RIOS1,
208    PROCESSOR_RIOS2,
209    PROCESSOR_RS64A,
210    PROCESSOR_MPCCORE,
211    PROCESSOR_PPC403,
212    PROCESSOR_PPC405,
213    PROCESSOR_PPC440,
214    PROCESSOR_PPC601,
215    PROCESSOR_PPC603,
216    PROCESSOR_PPC604,
217    PROCESSOR_PPC604e,
218    PROCESSOR_PPC620,
219    PROCESSOR_PPC630,
220    PROCESSOR_PPC750,
221    PROCESSOR_PPC7400,
222    PROCESSOR_PPC7450,
223    PROCESSOR_PPC8540,
224    PROCESSOR_POWER4,
225    PROCESSOR_POWER5,
226    PROCESSOR_POWER6,
227    PROCESSOR_CELL
228 };
229
230 extern enum processor_type rs6000_cpu;
231
232 /* Recast the processor type to the cpu attribute.  */
233 #define rs6000_cpu_attr ((enum attr_cpu)rs6000_cpu)
234
235 /* Define generic processor types based upon current deployment.  */
236 #define PROCESSOR_COMMON    PROCESSOR_PPC601
237 #define PROCESSOR_POWER     PROCESSOR_RIOS1
238 #define PROCESSOR_POWERPC   PROCESSOR_PPC604
239 #define PROCESSOR_POWERPC64 PROCESSOR_RS64A
240
241 /* Define the default processor.  This is overridden by other tm.h files.  */
242 #define PROCESSOR_DEFAULT   PROCESSOR_RIOS1
243 #define PROCESSOR_DEFAULT64 PROCESSOR_RS64A
244
245 /* Specify the dialect of assembler to use.  New mnemonics is dialect one
246    and the old mnemonics are dialect zero.  */
247 #define ASSEMBLER_DIALECT (TARGET_NEW_MNEMONICS ? 1 : 0)
248
249 /* Types of costly dependences.  */
250 enum rs6000_dependence_cost
251  {
252    max_dep_latency = 1000,
253    no_dep_costly,
254    all_deps_costly,
255    true_store_to_load_dep_costly,
256    store_to_load_dep_costly
257  };
258
259 /* Types of nop insertion schemes in sched target hook sched_finish.  */
260 enum rs6000_nop_insertion
261   {
262     sched_finish_regroup_exact = 1000,
263     sched_finish_pad_groups,
264     sched_finish_none
265   };
266
267 /* Dispatch group termination caused by an insn.  */
268 enum group_termination
269   {
270     current_group,
271     previous_group
272   };
273
274 /* Support for a compile-time default CPU, et cetera.  The rules are:
275    --with-cpu is ignored if -mcpu is specified.
276    --with-tune is ignored if -mtune is specified.
277    --with-float is ignored if -mhard-float or -msoft-float are
278     specified.  */
279 #define OPTION_DEFAULT_SPECS \
280   {"cpu", "%{!mcpu=*:-mcpu=%(VALUE)}" }, \
281   {"tune", "%{!mtune=*:-mtune=%(VALUE)}" }, \
282   {"float", "%{!msoft-float:%{!mhard-float:-m%(VALUE)-float}}" }
283
284 /* rs6000_select[0] is reserved for the default cpu defined via --with-cpu */
285 struct rs6000_cpu_select
286 {
287   const char *string;
288   const char *name;
289   int set_tune_p;
290   int set_arch_p;
291 };
292
293 extern struct rs6000_cpu_select rs6000_select[];
294
295 /* Debug support */
296 extern const char *rs6000_debug_name;   /* Name for -mdebug-xxxx option */
297 extern int rs6000_debug_stack;          /* debug stack applications */
298 extern int rs6000_debug_arg;            /* debug argument handling */
299
300 #define TARGET_DEBUG_STACK      rs6000_debug_stack
301 #define TARGET_DEBUG_ARG        rs6000_debug_arg
302
303 extern const char *rs6000_traceback_name; /* Type of traceback table.  */
304
305 /* These are separate from target_flags because we've run out of bits
306    there.  */
307 extern int rs6000_long_double_type_size;
308 extern int rs6000_ieeequad;
309 extern int rs6000_altivec_abi;
310 extern int rs6000_spe_abi;
311 extern int rs6000_float_gprs;
312 extern int rs6000_alignment_flags;
313 extern const char *rs6000_sched_insert_nops_str;
314 extern enum rs6000_nop_insertion rs6000_sched_insert_nops;
315
316 /* Alignment options for fields in structures for sub-targets following
317    AIX-like ABI.
318    ALIGN_POWER word-aligns FP doubles (default AIX ABI).
319    ALIGN_NATURAL doubleword-aligns FP doubles (align to object size).
320
321    Override the macro definitions when compiling libobjc to avoid undefined
322    reference to rs6000_alignment_flags due to library's use of GCC alignment
323    macros which use the macros below.  */
324
325 #ifndef IN_TARGET_LIBS
326 #define MASK_ALIGN_POWER   0x00000000
327 #define MASK_ALIGN_NATURAL 0x00000001
328 #define TARGET_ALIGN_NATURAL (rs6000_alignment_flags & MASK_ALIGN_NATURAL)
329 #else
330 #define TARGET_ALIGN_NATURAL 0
331 #endif
332
333 #define TARGET_LONG_DOUBLE_128 (rs6000_long_double_type_size == 128)
334 #define TARGET_IEEEQUAD rs6000_ieeequad
335 #define TARGET_ALTIVEC_ABI rs6000_altivec_abi
336
337 #define TARGET_SPE_ABI 0
338 #define TARGET_SPE 0
339 #define TARGET_E500 0
340 #define TARGET_ISEL 0
341 #define TARGET_FPRS 1
342 #define TARGET_E500_SINGLE 0
343 #define TARGET_E500_DOUBLE 0
344
345 /* Sometimes certain combinations of command options do not make sense
346    on a particular target machine.  You can define a macro
347    `OVERRIDE_OPTIONS' to take account of this.  This macro, if
348    defined, is executed once just after all the command options have
349    been parsed.
350
351    Do not use this macro to turn on various extra optimizations for
352    `-O'.  That is what `OPTIMIZATION_OPTIONS' is for.
353
354    On the RS/6000 this is used to define the target cpu type.  */
355
356 #define OVERRIDE_OPTIONS rs6000_override_options (TARGET_CPU_DEFAULT)
357
358 /* Define this to change the optimizations performed by default.  */
359 #define OPTIMIZATION_OPTIONS(LEVEL,SIZE) optimization_options(LEVEL,SIZE)
360
361 /* Show we can debug even without a frame pointer.  */
362 #define CAN_DEBUG_WITHOUT_FP
363
364 /* Target pragma.  */
365 #define REGISTER_TARGET_PRAGMAS() do {                          \
366   c_register_pragma (0, "longcall", rs6000_pragma_longcall);    \
367   targetm.resolve_overloaded_builtin = altivec_resolve_overloaded_builtin; \
368 } while (0)
369
370 /* Target #defines.  */
371 #define TARGET_CPU_CPP_BUILTINS() \
372   rs6000_cpu_cpp_builtins (pfile)
373
374 /* This is used by rs6000_cpu_cpp_builtins to indicate the byte order
375    we're compiling for.  Some configurations may need to override it.  */
376 #define RS6000_CPU_CPP_ENDIAN_BUILTINS()        \
377   do                                            \
378     {                                           \
379       if (BYTES_BIG_ENDIAN)                     \
380         {                                       \
381           builtin_define ("__BIG_ENDIAN__");    \
382           builtin_define ("_BIG_ENDIAN");       \
383           builtin_assert ("machine=bigendian"); \
384         }                                       \
385       else                                      \
386         {                                       \
387           builtin_define ("__LITTLE_ENDIAN__"); \
388           builtin_define ("_LITTLE_ENDIAN");    \
389           builtin_assert ("machine=littleendian"); \
390         }                                       \
391     }                                           \
392   while (0)
393 \f
394 /* Target machine storage layout.  */
395
396 /* Define this macro if it is advisable to hold scalars in registers
397    in a wider mode than that declared by the program.  In such cases,
398    the value is constrained to be within the bounds of the declared
399    type, but kept valid in the wider mode.  The signedness of the
400    extension may differ from that of the type.  */
401
402 #define PROMOTE_MODE(MODE,UNSIGNEDP,TYPE)       \
403   if (GET_MODE_CLASS (MODE) == MODE_INT         \
404       && GET_MODE_SIZE (MODE) < UNITS_PER_WORD) \
405     (MODE) = TARGET_32BIT ? SImode : DImode;
406
407 /* Define this if most significant bit is lowest numbered
408    in instructions that operate on numbered bit-fields.  */
409 /* That is true on RS/6000.  */
410 #define BITS_BIG_ENDIAN 1
411
412 /* Define this if most significant byte of a word is the lowest numbered.  */
413 /* That is true on RS/6000.  */
414 #define BYTES_BIG_ENDIAN 1
415
416 /* Define this if most significant word of a multiword number is lowest
417    numbered.
418
419    For RS/6000 we can decide arbitrarily since there are no machine
420    instructions for them.  Might as well be consistent with bits and bytes.  */
421 #define WORDS_BIG_ENDIAN 1
422
423 #define MAX_BITS_PER_WORD 64
424
425 /* Width of a word, in units (bytes).  */
426 #define UNITS_PER_WORD (! TARGET_POWERPC64 ? 4 : 8)
427 #ifdef IN_LIBGCC2
428 #define MIN_UNITS_PER_WORD UNITS_PER_WORD
429 #else
430 #define MIN_UNITS_PER_WORD 4
431 #endif
432 #define UNITS_PER_FP_WORD 8
433 #define UNITS_PER_ALTIVEC_WORD 16
434 #define UNITS_PER_SPE_WORD 8
435
436 /* Type used for ptrdiff_t, as a string used in a declaration.  */
437 #define PTRDIFF_TYPE "int"
438
439 /* Type used for size_t, as a string used in a declaration.  */
440 #define SIZE_TYPE "long unsigned int"
441
442 /* Type used for wchar_t, as a string used in a declaration.  */
443 #define WCHAR_TYPE "short unsigned int"
444
445 /* Width of wchar_t in bits.  */
446 #define WCHAR_TYPE_SIZE 16
447
448 /* A C expression for the size in bits of the type `short' on the
449    target machine.  If you don't define this, the default is half a
450    word.  (If this would be less than one storage unit, it is
451    rounded up to one unit.)  */
452 #define SHORT_TYPE_SIZE 16
453
454 /* A C expression for the size in bits of the type `int' on the
455    target machine.  If you don't define this, the default is one
456    word.  */
457 #define INT_TYPE_SIZE 32
458
459 /* A C expression for the size in bits of the type `long' on the
460    target machine.  If you don't define this, the default is one
461    word.  */
462 #define LONG_TYPE_SIZE (TARGET_32BIT ? 32 : 64)
463
464 /* A C expression for the size in bits of the type `long long' on the
465    target machine.  If you don't define this, the default is two
466    words.  */
467 #define LONG_LONG_TYPE_SIZE 64
468
469 /* A C expression for the size in bits of the type `float' on the
470    target machine.  If you don't define this, the default is one
471    word.  */
472 #define FLOAT_TYPE_SIZE 32
473
474 /* A C expression for the size in bits of the type `double' on the
475    target machine.  If you don't define this, the default is two
476    words.  */
477 #define DOUBLE_TYPE_SIZE 64
478
479 /* A C expression for the size in bits of the type `long double' on
480    the target machine.  If you don't define this, the default is two
481    words.  */
482 #define LONG_DOUBLE_TYPE_SIZE rs6000_long_double_type_size
483
484 /* Define this to set long double type size to use in libgcc2.c, which can
485    not depend on target_flags.  */
486 #ifdef __LONG_DOUBLE_128__
487 #define LIBGCC2_LONG_DOUBLE_TYPE_SIZE 128
488 #else
489 #define LIBGCC2_LONG_DOUBLE_TYPE_SIZE 64
490 #endif
491
492 /* Work around rs6000_long_double_type_size dependency in ada/targtyps.c.  */
493 #define WIDEST_HARDWARE_FP_SIZE 64
494
495 /* Width in bits of a pointer.
496    See also the macro `Pmode' defined below.  */
497 #define POINTER_SIZE (TARGET_32BIT ? 32 : 64)
498
499 /* Allocation boundary (in *bits*) for storing arguments in argument list.  */
500 #define PARM_BOUNDARY (TARGET_32BIT ? 32 : 64)
501
502 /* Boundary (in *bits*) on which stack pointer should be aligned.  */
503 #define STACK_BOUNDARY \
504   ((TARGET_32BIT && !TARGET_ALTIVEC && !TARGET_ALTIVEC_ABI) ? 64 : 128)
505
506 /* Allocation boundary (in *bits*) for the code of a function.  */
507 #define FUNCTION_BOUNDARY 32
508
509 /* No data type wants to be aligned rounder than this.  */
510 #define BIGGEST_ALIGNMENT 128
511
512 /* A C expression to compute the alignment for a variables in the
513    local store.  TYPE is the data type, and ALIGN is the alignment
514    that the object would ordinarily have.  */
515 #define LOCAL_ALIGNMENT(TYPE, ALIGN)                            \
516   ((TARGET_ALTIVEC && TREE_CODE (TYPE) == VECTOR_TYPE) ? 128 :  \
517     (TARGET_E500_DOUBLE && TYPE_MODE (TYPE) == DFmode) ? 64 : \
518     (TARGET_SPE && TREE_CODE (TYPE) == VECTOR_TYPE \
519      && SPE_VECTOR_MODE (TYPE_MODE (TYPE))) ? 64 : ALIGN)
520
521 /* Alignment of field after `int : 0' in a structure.  */
522 #define EMPTY_FIELD_BOUNDARY 32
523
524 /* Every structure's size must be a multiple of this.  */
525 #define STRUCTURE_SIZE_BOUNDARY 8
526
527 /* Return 1 if a structure or array containing FIELD should be
528    accessed using `BLKMODE'.
529
530    For the SPE, simd types are V2SI, and gcc can be tempted to put the
531    entire thing in a DI and use subregs to access the internals.
532    store_bit_field() will force (subreg:DI (reg:V2SI x))'s to the
533    back-end.  Because a single GPR can hold a V2SI, but not a DI, the
534    best thing to do is set structs to BLKmode and avoid Severe Tire
535    Damage.
536
537    On e500 v2, DF and DI modes suffer from the same anomaly.  DF can
538    fit into 1, whereas DI still needs two.  */
539 #define MEMBER_TYPE_FORCES_BLK(FIELD, MODE) \
540   ((TARGET_SPE && TREE_CODE (TREE_TYPE (FIELD)) == VECTOR_TYPE) \
541    || (TARGET_E500_DOUBLE && (MODE) == DFmode))
542
543 /* A bit-field declared as `int' forces `int' alignment for the struct.  */
544 #define PCC_BITFIELD_TYPE_MATTERS 1
545
546 /* Make strings word-aligned so strcpy from constants will be faster.
547    Make vector constants quadword aligned.  */
548 #define CONSTANT_ALIGNMENT(EXP, ALIGN)                           \
549   (TREE_CODE (EXP) == STRING_CST                                 \
550    && (ALIGN) < BITS_PER_WORD                                    \
551    ? BITS_PER_WORD                                               \
552    : (ALIGN))
553
554 /* Make arrays of chars word-aligned for the same reasons.
555    Align vectors to 128 bits.  Align SPE vectors and E500 v2 doubles to
556    64 bits.  */
557 #define DATA_ALIGNMENT(TYPE, ALIGN)             \
558   (TREE_CODE (TYPE) == VECTOR_TYPE ? (TARGET_SPE_ABI ? 64 : 128)        \
559    : (TARGET_E500_DOUBLE && TYPE_MODE (TYPE) == DFmode) ? 64 \
560    : TREE_CODE (TYPE) == ARRAY_TYPE             \
561    && TYPE_MODE (TREE_TYPE (TYPE)) == QImode    \
562    && (ALIGN) < BITS_PER_WORD ? BITS_PER_WORD : (ALIGN))
563
564 /* Nonzero if move instructions will actually fail to work
565    when given unaligned data.  */
566 #define STRICT_ALIGNMENT 0
567
568 /* Define this macro to be the value 1 if unaligned accesses have a cost
569    many times greater than aligned accesses, for example if they are
570    emulated in a trap handler.  */
571 #define SLOW_UNALIGNED_ACCESS(MODE, ALIGN)                              \
572   (STRICT_ALIGNMENT                                                     \
573    || (((MODE) == SFmode || (MODE) == DFmode || (MODE) == TFmode        \
574         || (MODE) == DImode)                                            \
575        && (ALIGN) < 32))
576 \f
577 /* Standard register usage.  */
578
579 /* Number of actual hardware registers.
580    The hardware registers are assigned numbers for the compiler
581    from 0 to just below FIRST_PSEUDO_REGISTER.
582    All registers that the compiler knows about must be given numbers,
583    even those that are not normally considered general registers.
584
585    RS/6000 has 32 fixed-point registers, 32 floating-point registers,
586    an MQ register, a count register, a link register, and 8 condition
587    register fields, which we view here as separate registers.  AltiVec
588    adds 32 vector registers and a VRsave register.
589
590    In addition, the difference between the frame and argument pointers is
591    a function of the number of registers saved, so we need to have a
592    register for AP that will later be eliminated in favor of SP or FP.
593    This is a normal register, but it is fixed.
594
595    We also create a pseudo register for float/int conversions, that will
596    really represent the memory location used.  It is represented here as
597    a register, in order to work around problems in allocating stack storage
598    in inline functions.
599
600    Another pseudo (not included in DWARF_FRAME_REGISTERS) is soft frame
601    pointer, which is eventually eliminated in favor of SP or FP.  */
602
603 #define FIRST_PSEUDO_REGISTER 114
604
605 /* This must be included for pre gcc 3.0 glibc compatibility.  */
606 #define PRE_GCC3_DWARF_FRAME_REGISTERS 77
607
608 /* Add 32 dwarf columns for synthetic SPE registers.  */
609 #define DWARF_FRAME_REGISTERS ((FIRST_PSEUDO_REGISTER - 1) + 32)
610
611 /* The SPE has an additional 32 synthetic registers, with DWARF debug
612    info numbering for these registers starting at 1200.  While eh_frame
613    register numbering need not be the same as the debug info numbering,
614    we choose to number these regs for eh_frame at 1200 too.  This allows
615    future versions of the rs6000 backend to add hard registers and
616    continue to use the gcc hard register numbering for eh_frame.  If the
617    extra SPE registers in eh_frame were numbered starting from the
618    current value of FIRST_PSEUDO_REGISTER, then if FIRST_PSEUDO_REGISTER
619    changed we'd need to introduce a mapping in DWARF_FRAME_REGNUM to
620    avoid invalidating older SPE eh_frame info.
621
622    We must map them here to avoid huge unwinder tables mostly consisting
623    of unused space.  */
624 #define DWARF_REG_TO_UNWIND_COLUMN(r) \
625   ((r) > 1200 ? ((r) - 1200 + FIRST_PSEUDO_REGISTER - 1) : (r))
626
627 /* Use standard DWARF numbering for DWARF debugging information.  */
628 #define DBX_REGISTER_NUMBER(REGNO) rs6000_dbx_register_number (REGNO)
629
630 /* Use gcc hard register numbering for eh_frame.  */
631 #define DWARF_FRAME_REGNUM(REGNO) (REGNO)
632
633 /* Map register numbers held in the call frame info that gcc has
634    collected using DWARF_FRAME_REGNUM to those that should be output in
635    .debug_frame and .eh_frame.  We continue to use gcc hard reg numbers
636    for .eh_frame, but use the numbers mandated by the various ABIs for
637    .debug_frame.  rs6000_emit_prologue has translated any combination of
638    CR2, CR3, CR4 saves to a save of CR2.  The actual code emitted saves
639    the whole of CR, so we map CR2_REGNO to the DWARF reg for CR.  */
640 #define DWARF2_FRAME_REG_OUT(REGNO, FOR_EH)     \
641   ((FOR_EH) ? (REGNO)                           \
642    : (REGNO) == CR2_REGNO ? 64                  \
643    : DBX_REGISTER_NUMBER (REGNO))
644
645 /* 1 for registers that have pervasive standard uses
646    and are not available for the register allocator.
647
648    On RS/6000, r1 is used for the stack.  On Darwin, r2 is available
649    as a local register; for all other OS's r2 is the TOC pointer.
650
651    cr5 is not supposed to be used.
652
653    On System V implementations, r13 is fixed and not available for use.  */
654
655 #define FIXED_REGISTERS  \
656   {0, 1, FIXED_R2, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, FIXED_R13, 0, 0, \
657    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
658    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
659    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
660    0, 0, 0, 1, 0, 0, 0, 0, 0, 1, 0, 0, 1,          \
661    /* AltiVec registers.  */                       \
662    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
663    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
664    1, 1                                            \
665    , 1, 1, 1                                       \
666 }
667
668 /* 1 for registers not available across function calls.
669    These must include the FIXED_REGISTERS and also any
670    registers that can be used without being saved.
671    The latter must include the registers where values are returned
672    and the register where structure-value addresses are passed.
673    Aside from that, you can include as many other registers as you like.  */
674
675 #define CALL_USED_REGISTERS  \
676   {1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, FIXED_R13, 0, 0, \
677    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
678    1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 0, 0, \
679    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
680    1, 1, 1, 1, 1, 1, 0, 0, 0, 1, 1, 1, 1,          \
681    /* AltiVec registers.  */                       \
682    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
683    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
684    1, 1                                            \
685    , 1, 1, 1                                       \
686 }
687
688 /* Like `CALL_USED_REGISTERS' except this macro doesn't require that
689    the entire set of `FIXED_REGISTERS' be included.
690    (`CALL_USED_REGISTERS' must be a superset of `FIXED_REGISTERS').
691    This macro is optional.  If not specified, it defaults to the value
692    of `CALL_USED_REGISTERS'.  */
693
694 #define CALL_REALLY_USED_REGISTERS  \
695   {1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, FIXED_R13, 0, 0, \
696    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
697    1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 0, 0, \
698    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
699    1, 1, 1, 1, 1, 1, 0, 0, 0, 1, 1, 1, 1,          \
700    /* AltiVec registers.  */                       \
701    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
702    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
703    0, 0                                            \
704    , 0, 0, 0                                       \
705 }
706
707 #define MQ_REGNO     64
708 #define CR0_REGNO    68
709 #define CR1_REGNO    69
710 #define CR2_REGNO    70
711 #define CR3_REGNO    71
712 #define CR4_REGNO    72
713 #define MAX_CR_REGNO 75
714 #define XER_REGNO    76
715 #define FIRST_ALTIVEC_REGNO     77
716 #define LAST_ALTIVEC_REGNO      108
717 #define TOTAL_ALTIVEC_REGS      (LAST_ALTIVEC_REGNO - FIRST_ALTIVEC_REGNO + 1)
718 #define VRSAVE_REGNO            109
719 #define VSCR_REGNO              110
720 #define SPE_ACC_REGNO           111
721 #define SPEFSCR_REGNO           112
722
723 #define FIRST_SAVED_ALTIVEC_REGNO (FIRST_ALTIVEC_REGNO+20)
724 #define FIRST_SAVED_FP_REGNO    (14+32)
725 #define FIRST_SAVED_GP_REGNO 13
726
727 /* List the order in which to allocate registers.  Each register must be
728    listed once, even those in FIXED_REGISTERS.
729
730    We allocate in the following order:
731         fp0             (not saved or used for anything)
732         fp13 - fp2      (not saved; incoming fp arg registers)
733         fp1             (not saved; return value)
734         fp31 - fp14     (saved; order given to save least number)
735         cr7, cr6        (not saved or special)
736         cr1             (not saved, but used for FP operations)
737         cr0             (not saved, but used for arithmetic operations)
738         cr4, cr3, cr2   (saved)
739         r0              (not saved; cannot be base reg)
740         r9              (not saved; best for TImode)
741         r11, r10, r8-r4 (not saved; highest used first to make less conflict)
742         r3              (not saved; return value register)
743         r31 - r13       (saved; order given to save least number)
744         r12             (not saved; if used for DImode or DFmode would use r13)
745         mq              (not saved; best to use it if we can)
746         ctr             (not saved; when we have the choice ctr is better)
747         lr              (saved)
748         cr5, r1, r2, ap, xer (fixed)
749         v0 - v1         (not saved or used for anything)
750         v13 - v3        (not saved; incoming vector arg registers)
751         v2              (not saved; incoming vector arg reg; return value)
752         v19 - v14       (not saved or used for anything)
753         v31 - v20       (saved; order given to save least number)
754         vrsave, vscr    (fixed)
755         spe_acc, spefscr (fixed)
756         sfp             (fixed)
757 */
758
759 #if FIXED_R2 == 1
760 #define MAYBE_R2_AVAILABLE
761 #define MAYBE_R2_FIXED 2,
762 #else
763 #define MAYBE_R2_AVAILABLE 2,
764 #define MAYBE_R2_FIXED
765 #endif
766
767 #define REG_ALLOC_ORDER                                         \
768   {32,                                                          \
769    45, 44, 43, 42, 41, 40, 39, 38, 37, 36, 35, 34,              \
770    33,                                                          \
771    63, 62, 61, 60, 59, 58, 57, 56, 55, 54, 53, 52, 51,          \
772    50, 49, 48, 47, 46,                                          \
773    75, 74, 69, 68, 72, 71, 70,                                  \
774    0, MAYBE_R2_AVAILABLE                                        \
775    9, 11, 10, 8, 7, 6, 5, 4,                                    \
776    3,                                                           \
777    31, 30, 29, 28, 27, 26, 25, 24, 23, 22, 21, 20, 19,          \
778    18, 17, 16, 15, 14, 13, 12,                                  \
779    64, 66, 65,                                                  \
780    73, 1, MAYBE_R2_FIXED 67, 76,                                \
781    /* AltiVec registers.  */                                    \
782    77, 78,                                                      \
783    90, 89, 88, 87, 86, 85, 84, 83, 82, 81, 80,                  \
784    79,                                                          \
785    96, 95, 94, 93, 92, 91,                                      \
786    108, 107, 106, 105, 104, 103, 102, 101, 100, 99, 98, 97,     \
787    109, 110,                                                    \
788    111, 112, 113                                                \
789 }
790
791 /* True if register is floating-point.  */
792 #define FP_REGNO_P(N) ((N) >= 32 && (N) <= 63)
793
794 /* True if register is a condition register.  */
795 #define CR_REGNO_P(N) ((N) >= 68 && (N) <= 75)
796
797 /* True if register is a condition register, but not cr0.  */
798 #define CR_REGNO_NOT_CR0_P(N) ((N) >= 69 && (N) <= 75)
799
800 /* True if register is an integer register.  */
801 #define INT_REGNO_P(N) \
802   ((N) <= 31 || (N) == ARG_POINTER_REGNUM || (N) == FRAME_POINTER_REGNUM)
803
804 /* SPE SIMD registers are just the GPRs.  */
805 #define SPE_SIMD_REGNO_P(N) ((N) <= 31)
806
807 /* True if register is the XER register.  */
808 #define XER_REGNO_P(N) ((N) == XER_REGNO)
809
810 /* True if register is an AltiVec register.  */
811 #define ALTIVEC_REGNO_P(N) ((N) >= FIRST_ALTIVEC_REGNO && (N) <= LAST_ALTIVEC_REGNO)
812
813 /* Return number of consecutive hard regs needed starting at reg REGNO
814    to hold something of mode MODE.  */
815
816 #define HARD_REGNO_NREGS(REGNO, MODE) rs6000_hard_regno_nregs ((REGNO), (MODE))
817
818 #define HARD_REGNO_CALL_PART_CLOBBERED(REGNO, MODE)     \
819   ((TARGET_32BIT && TARGET_POWERPC64                    \
820     && (GET_MODE_SIZE (MODE) > 4)  \
821     && INT_REGNO_P (REGNO)) ? 1 : 0)
822
823 #define ALTIVEC_VECTOR_MODE(MODE)       \
824          ((MODE) == V16QImode           \
825           || (MODE) == V8HImode         \
826           || (MODE) == V4SFmode         \
827           || (MODE) == V4SImode)
828
829 #define SPE_VECTOR_MODE(MODE)           \
830         ((MODE) == V4HImode             \
831          || (MODE) == V2SFmode          \
832          || (MODE) == V1DImode          \
833          || (MODE) == V2SImode)
834
835 #define UNITS_PER_SIMD_WORD                                     \
836         (TARGET_ALTIVEC ? UNITS_PER_ALTIVEC_WORD                \
837          : (TARGET_SPE ? UNITS_PER_SPE_WORD : UNITS_PER_WORD))
838
839 /* Value is TRUE if hard register REGNO can hold a value of
840    machine-mode MODE.  */
841 #define HARD_REGNO_MODE_OK(REGNO, MODE) \
842   rs6000_hard_regno_mode_ok_p[(int)(MODE)][REGNO]
843
844 /* Value is 1 if it is a good idea to tie two pseudo registers
845    when one has mode MODE1 and one has mode MODE2.
846    If HARD_REGNO_MODE_OK could produce different values for MODE1 and MODE2,
847    for any hard reg, then this must be 0 for correct output.  */
848 #define MODES_TIEABLE_P(MODE1, MODE2) \
849   (SCALAR_FLOAT_MODE_P (MODE1)                  \
850    ? SCALAR_FLOAT_MODE_P (MODE2)                \
851    : SCALAR_FLOAT_MODE_P (MODE2)                \
852    ? SCALAR_FLOAT_MODE_P (MODE1)                \
853    : GET_MODE_CLASS (MODE1) == MODE_CC          \
854    ? GET_MODE_CLASS (MODE2) == MODE_CC          \
855    : GET_MODE_CLASS (MODE2) == MODE_CC          \
856    ? GET_MODE_CLASS (MODE1) == MODE_CC          \
857    : SPE_VECTOR_MODE (MODE1)                    \
858    ? SPE_VECTOR_MODE (MODE2)                    \
859    : SPE_VECTOR_MODE (MODE2)                    \
860    ? SPE_VECTOR_MODE (MODE1)                    \
861    : ALTIVEC_VECTOR_MODE (MODE1)                \
862    ? ALTIVEC_VECTOR_MODE (MODE2)                \
863    : ALTIVEC_VECTOR_MODE (MODE2)                \
864    ? ALTIVEC_VECTOR_MODE (MODE1)                \
865    : 1)
866
867 /* Post-reload, we can't use any new AltiVec registers, as we already
868    emitted the vrsave mask.  */
869
870 #define HARD_REGNO_RENAME_OK(SRC, DST) \
871   (! ALTIVEC_REGNO_P (DST) || regs_ever_live[DST])
872
873 /* A C expression returning the cost of moving data from a register of class
874    CLASS1 to one of CLASS2.  */
875
876 #define REGISTER_MOVE_COST rs6000_register_move_cost
877
878 /* A C expressions returning the cost of moving data of MODE from a register to
879    or from memory.  */
880
881 #define MEMORY_MOVE_COST rs6000_memory_move_cost
882
883 /* Specify the cost of a branch insn; roughly the number of extra insns that
884    should be added to avoid a branch.
885
886    Set this to 3 on the RS/6000 since that is roughly the average cost of an
887    unscheduled conditional branch.  */
888
889 #define BRANCH_COST 3
890
891 /* Override BRANCH_COST heuristic which empirically produces worse
892    performance for removing short circuiting from the logical ops.  */
893
894 #define LOGICAL_OP_NON_SHORT_CIRCUIT 0
895
896 /* A fixed register used at prologue and epilogue generation to fix
897    addressing modes.  The SPE needs heavy addressing fixes at the last
898    minute, and it's best to save a register for it.
899
900    AltiVec also needs fixes, but we've gotten around using r11, which
901    is actually wrong because when use_backchain_to_restore_sp is true,
902    we end up clobbering r11.
903
904    The AltiVec case needs to be fixed.  Dunno if we should break ABI
905    compatibility and reserve a register for it as well..  */
906
907 #define FIXED_SCRATCH (TARGET_SPE ? 14 : 11)
908
909 /* Define this macro to change register usage conditional on target
910    flags.  */
911
912 #define CONDITIONAL_REGISTER_USAGE rs6000_conditional_register_usage ()
913
914 /* Specify the registers used for certain standard purposes.
915    The values of these macros are register numbers.  */
916
917 /* RS/6000 pc isn't overloaded on a register that the compiler knows about.  */
918 /* #define PC_REGNUM  */
919
920 /* Register to use for pushing function arguments.  */
921 #define STACK_POINTER_REGNUM 1
922
923 /* Base register for access to local variables of the function.  */
924 #define HARD_FRAME_POINTER_REGNUM 31
925
926 /* Base register for access to local variables of the function.  */
927 #define FRAME_POINTER_REGNUM 113
928
929 /* Value should be nonzero if functions must have frame pointers.
930    Zero means the frame pointer need not be set up (and parms
931    may be accessed via the stack pointer) in functions that seem suitable.
932    This is computed in `reload', in reload1.c.  */
933 #define FRAME_POINTER_REQUIRED 0
934
935 /* Base register for access to arguments of the function.  */
936 #define ARG_POINTER_REGNUM 67
937
938 /* Place to put static chain when calling a function that requires it.  */
939 #define STATIC_CHAIN_REGNUM 11
940
941 /* Link register number.  */
942 #define LINK_REGISTER_REGNUM 65
943
944 /* Count register number.  */
945 #define COUNT_REGISTER_REGNUM 66
946 \f
947 /* Define the classes of registers for register constraints in the
948    machine description.  Also define ranges of constants.
949
950    One of the classes must always be named ALL_REGS and include all hard regs.
951    If there is more than one class, another class must be named NO_REGS
952    and contain no registers.
953
954    The name GENERAL_REGS must be the name of a class (or an alias for
955    another name such as ALL_REGS).  This is the class of registers
956    that is allowed by "g" or "r" in a register constraint.
957    Also, registers outside this class are allocated only when
958    instructions express preferences for them.
959
960    The classes must be numbered in nondecreasing order; that is,
961    a larger-numbered class must never be contained completely
962    in a smaller-numbered class.
963
964    For any two classes, it is very desirable that there be another
965    class that represents their union.  */
966
967 /* The RS/6000 has three types of registers, fixed-point, floating-point,
968    and condition registers, plus three special registers, MQ, CTR, and the
969    link register.  AltiVec adds a vector register class.
970
971    However, r0 is special in that it cannot be used as a base register.
972    So make a class for registers valid as base registers.
973
974    Also, cr0 is the only condition code register that can be used in
975    arithmetic insns, so make a separate class for it.  */
976
977 enum reg_class
978 {
979   NO_REGS,
980   BASE_REGS,
981   GENERAL_REGS,
982   FLOAT_REGS,
983   ALTIVEC_REGS,
984   VRSAVE_REGS,
985   VSCR_REGS,
986   SPE_ACC_REGS,
987   SPEFSCR_REGS,
988   NON_SPECIAL_REGS,
989   MQ_REGS,
990   LINK_REGS,
991   CTR_REGS,
992   LINK_OR_CTR_REGS,
993   SPECIAL_REGS,
994   SPEC_OR_GEN_REGS,
995   CR0_REGS,
996   CR_REGS,
997   NON_FLOAT_REGS,
998   XER_REGS,
999   ALL_REGS,
1000   LIM_REG_CLASSES
1001 };
1002
1003 #define N_REG_CLASSES (int) LIM_REG_CLASSES
1004
1005 /* Give names of register classes as strings for dump file.  */
1006
1007 #define REG_CLASS_NAMES                                                 \
1008 {                                                                       \
1009   "NO_REGS",                                                            \
1010   "BASE_REGS",                                                          \
1011   "GENERAL_REGS",                                                       \
1012   "FLOAT_REGS",                                                         \
1013   "ALTIVEC_REGS",                                                       \
1014   "VRSAVE_REGS",                                                        \
1015   "VSCR_REGS",                                                          \
1016   "SPE_ACC_REGS",                                                       \
1017   "SPEFSCR_REGS",                                                       \
1018   "NON_SPECIAL_REGS",                                                   \
1019   "MQ_REGS",                                                            \
1020   "LINK_REGS",                                                          \
1021   "CTR_REGS",                                                           \
1022   "LINK_OR_CTR_REGS",                                                   \
1023   "SPECIAL_REGS",                                                       \
1024   "SPEC_OR_GEN_REGS",                                                   \
1025   "CR0_REGS",                                                           \
1026   "CR_REGS",                                                            \
1027   "NON_FLOAT_REGS",                                                     \
1028   "XER_REGS",                                                           \
1029   "ALL_REGS"                                                            \
1030 }
1031
1032 /* Define which registers fit in which classes.
1033    This is an initializer for a vector of HARD_REG_SET
1034    of length N_REG_CLASSES.  */
1035
1036 #define REG_CLASS_CONTENTS                                                   \
1037 {                                                                            \
1038   { 0x00000000, 0x00000000, 0x00000000, 0x00000000 }, /* NO_REGS */          \
1039   { 0xfffffffe, 0x00000000, 0x00000008, 0x00020000 }, /* BASE_REGS */        \
1040   { 0xffffffff, 0x00000000, 0x00000008, 0x00020000 }, /* GENERAL_REGS */     \
1041   { 0x00000000, 0xffffffff, 0x00000000, 0x00000000 }, /* FLOAT_REGS */       \
1042   { 0x00000000, 0x00000000, 0xffffe000, 0x00001fff }, /* ALTIVEC_REGS */     \
1043   { 0x00000000, 0x00000000, 0x00000000, 0x00002000 }, /* VRSAVE_REGS */      \
1044   { 0x00000000, 0x00000000, 0x00000000, 0x00004000 }, /* VSCR_REGS */        \
1045   { 0x00000000, 0x00000000, 0x00000000, 0x00008000 }, /* SPE_ACC_REGS */     \
1046   { 0x00000000, 0x00000000, 0x00000000, 0x00010000 }, /* SPEFSCR_REGS */     \
1047   { 0xffffffff, 0xffffffff, 0x00000008, 0x00020000 }, /* NON_SPECIAL_REGS */ \
1048   { 0x00000000, 0x00000000, 0x00000001, 0x00000000 }, /* MQ_REGS */          \
1049   { 0x00000000, 0x00000000, 0x00000002, 0x00000000 }, /* LINK_REGS */        \
1050   { 0x00000000, 0x00000000, 0x00000004, 0x00000000 }, /* CTR_REGS */         \
1051   { 0x00000000, 0x00000000, 0x00000006, 0x00000000 }, /* LINK_OR_CTR_REGS */ \
1052   { 0x00000000, 0x00000000, 0x00000007, 0x00002000 }, /* SPECIAL_REGS */     \
1053   { 0xffffffff, 0x00000000, 0x0000000f, 0x00022000 }, /* SPEC_OR_GEN_REGS */ \
1054   { 0x00000000, 0x00000000, 0x00000010, 0x00000000 }, /* CR0_REGS */         \
1055   { 0x00000000, 0x00000000, 0x00000ff0, 0x00000000 }, /* CR_REGS */          \
1056   { 0xffffffff, 0x00000000, 0x0000efff, 0x00020000 }, /* NON_FLOAT_REGS */   \
1057   { 0x00000000, 0x00000000, 0x00001000, 0x00000000 }, /* XER_REGS */         \
1058   { 0xffffffff, 0xffffffff, 0xffffffff, 0x0003ffff }  /* ALL_REGS */         \
1059 }
1060
1061 /* The same information, inverted:
1062    Return the class number of the smallest class containing
1063    reg number REGNO.  This could be a conditional expression
1064    or could index an array.  */
1065
1066 #define REGNO_REG_CLASS(REGNO)                  \
1067  ((REGNO) == 0 ? GENERAL_REGS                   \
1068   : (REGNO) < 32 ? BASE_REGS                    \
1069   : FP_REGNO_P (REGNO) ? FLOAT_REGS             \
1070   : ALTIVEC_REGNO_P (REGNO) ? ALTIVEC_REGS      \
1071   : (REGNO) == CR0_REGNO ? CR0_REGS             \
1072   : CR_REGNO_P (REGNO) ? CR_REGS                \
1073   : (REGNO) == MQ_REGNO ? MQ_REGS               \
1074   : (REGNO) == LINK_REGISTER_REGNUM ? LINK_REGS \
1075   : (REGNO) == COUNT_REGISTER_REGNUM ? CTR_REGS \
1076   : (REGNO) == ARG_POINTER_REGNUM ? BASE_REGS   \
1077   : (REGNO) == XER_REGNO ? XER_REGS             \
1078   : (REGNO) == VRSAVE_REGNO ? VRSAVE_REGS       \
1079   : (REGNO) == VSCR_REGNO ? VRSAVE_REGS         \
1080   : (REGNO) == SPE_ACC_REGNO ? SPE_ACC_REGS     \
1081   : (REGNO) == SPEFSCR_REGNO ? SPEFSCR_REGS     \
1082   : (REGNO) == FRAME_POINTER_REGNUM ? BASE_REGS \
1083   : NO_REGS)
1084
1085 /* The class value for index registers, and the one for base regs.  */
1086 #define INDEX_REG_CLASS GENERAL_REGS
1087 #define BASE_REG_CLASS BASE_REGS
1088
1089 /* Given an rtx X being reloaded into a reg required to be
1090    in class CLASS, return the class of reg to actually use.
1091    In general this is just CLASS; but on some machines
1092    in some cases it is preferable to use a more restrictive class.
1093
1094    On the RS/6000, we have to return NO_REGS when we want to reload a
1095    floating-point CONST_DOUBLE to force it to be copied to memory.
1096
1097    We also don't want to reload integer values into floating-point
1098    registers if we can at all help it.  In fact, this can
1099    cause reload to die, if it tries to generate a reload of CTR
1100    into a FP register and discovers it doesn't have the memory location
1101    required.
1102
1103    ??? Would it be a good idea to have reload do the converse, that is
1104    try to reload floating modes into FP registers if possible?
1105  */
1106
1107 #define PREFERRED_RELOAD_CLASS(X,CLASS)                 \
1108   ((CONSTANT_P (X)                                      \
1109     && reg_classes_intersect_p ((CLASS), FLOAT_REGS))   \
1110    ? NO_REGS                                            \
1111    : (GET_MODE_CLASS (GET_MODE (X)) == MODE_INT         \
1112       && (CLASS) == NON_SPECIAL_REGS)                   \
1113    ? GENERAL_REGS                                       \
1114    : (CLASS))
1115
1116 /* Return the register class of a scratch register needed to copy IN into
1117    or out of a register in CLASS in MODE.  If it can be done directly,
1118    NO_REGS is returned.  */
1119
1120 #define SECONDARY_RELOAD_CLASS(CLASS,MODE,IN) \
1121   rs6000_secondary_reload_class (CLASS, MODE, IN)
1122
1123 /* If we are copying between FP or AltiVec registers and anything
1124    else, we need a memory location.  The exception is when we are
1125    targeting ppc64 and the move to/from fpr to gpr instructions
1126    are available.*/
1127
1128 #define SECONDARY_MEMORY_NEEDED(CLASS1,CLASS2,MODE)                     \
1129  ((CLASS1) != (CLASS2) && (((CLASS1) == FLOAT_REGS                      \
1130                             && (!TARGET_MFPGPR || !TARGET_POWERPC64     \
1131                                 || ((MODE != DFmode) && (MODE != DImode)))) \
1132                            || ((CLASS2) == FLOAT_REGS                   \
1133                                && (!TARGET_MFPGPR || !TARGET_POWERPC64  \
1134                                 || ((MODE != DFmode) && (MODE != DImode)))) \
1135                            || (CLASS1) == ALTIVEC_REGS                  \
1136                            || (CLASS2) == ALTIVEC_REGS))
1137
1138 /* Return the maximum number of consecutive registers
1139    needed to represent mode MODE in a register of class CLASS.
1140
1141    On RS/6000, this is the size of MODE in words,
1142    except in the FP regs, where a single reg is enough for two words.  */
1143 #define CLASS_MAX_NREGS(CLASS, MODE)                                    \
1144  (((CLASS) == FLOAT_REGS)                                               \
1145   ? ((GET_MODE_SIZE (MODE) + UNITS_PER_FP_WORD - 1) / UNITS_PER_FP_WORD) \
1146   : (TARGET_E500_DOUBLE && (CLASS) == GENERAL_REGS && (MODE) == DFmode) \
1147   ? 1                                                                   \
1148   : ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD))
1149
1150 /* Return nonzero if for CLASS a mode change from FROM to TO is invalid.  */
1151
1152 #define CANNOT_CHANGE_MODE_CLASS(FROM, TO, CLASS)                       \
1153   (GET_MODE_SIZE (FROM) != GET_MODE_SIZE (TO)                           \
1154    ? ((GET_MODE_SIZE (FROM) < 8 || GET_MODE_SIZE (TO) < 8               \
1155        || TARGET_IEEEQUAD)                                              \
1156       && reg_classes_intersect_p (FLOAT_REGS, CLASS))                   \
1157    : (((TARGET_E500_DOUBLE                                              \
1158         && ((((TO) == DFmode) + ((FROM) == DFmode)) == 1                \
1159             || (((TO) == DImode) + ((FROM) == DImode)) == 1))           \
1160        || (TARGET_SPE                                                   \
1161            && (SPE_VECTOR_MODE (FROM) + SPE_VECTOR_MODE (TO)) == 1))    \
1162       && reg_classes_intersect_p (GENERAL_REGS, CLASS)))
1163
1164 /* Stack layout; function entry, exit and calling.  */
1165
1166 /* Enumeration to give which calling sequence to use.  */
1167 enum rs6000_abi {
1168   ABI_NONE,
1169   ABI_AIX,                      /* IBM's AIX */
1170   ABI_V4,                       /* System V.4/eabi */
1171   ABI_DARWIN                    /* Apple's Darwin (OS X kernel) */
1172 };
1173
1174 extern enum rs6000_abi rs6000_current_abi;      /* available for use by subtarget */
1175
1176 /* Define this if pushing a word on the stack
1177    makes the stack pointer a smaller address.  */
1178 #define STACK_GROWS_DOWNWARD
1179
1180 /* Offsets recorded in opcodes are a multiple of this alignment factor.  */
1181 #define DWARF_CIE_DATA_ALIGNMENT (-((int) (TARGET_32BIT ? 4 : 8)))
1182
1183 /* Define this to nonzero if the nominal address of the stack frame
1184    is at the high-address end of the local variables;
1185    that is, each additional local variable allocated
1186    goes at a more negative offset in the frame.
1187
1188    On the RS/6000, we grow upwards, from the area after the outgoing
1189    arguments.  */
1190 #define FRAME_GROWS_DOWNWARD (flag_stack_protect != 0)
1191
1192 /* Size of the outgoing register save area */
1193 #define RS6000_REG_SAVE ((DEFAULT_ABI == ABI_AIX                        \
1194                           || DEFAULT_ABI == ABI_DARWIN)                 \
1195                          ? (TARGET_64BIT ? 64 : 32)                     \
1196                          : 0)
1197
1198 /* Size of the fixed area on the stack */
1199 #define RS6000_SAVE_AREA \
1200   (((DEFAULT_ABI == ABI_AIX || DEFAULT_ABI == ABI_DARWIN) ? 24 : 8)     \
1201    << (TARGET_64BIT ? 1 : 0))
1202
1203 /* MEM representing address to save the TOC register */
1204 #define RS6000_SAVE_TOC gen_rtx_MEM (Pmode, \
1205                                      plus_constant (stack_pointer_rtx, \
1206                                                     (TARGET_32BIT ? 20 : 40)))
1207
1208 /* Align an address */
1209 #define RS6000_ALIGN(n,a) (((n) + (a) - 1) & ~((a) - 1))
1210
1211 /* Offset within stack frame to start allocating local variables at.
1212    If FRAME_GROWS_DOWNWARD, this is the offset to the END of the
1213    first local allocated.  Otherwise, it is the offset to the BEGINNING
1214    of the first local allocated.
1215
1216    On the RS/6000, the frame pointer is the same as the stack pointer,
1217    except for dynamic allocations.  So we start after the fixed area and
1218    outgoing parameter area.  */
1219
1220 #define STARTING_FRAME_OFFSET                                           \
1221   (FRAME_GROWS_DOWNWARD                                                 \
1222    ? 0                                                                  \
1223    : (RS6000_ALIGN (current_function_outgoing_args_size,                \
1224                     TARGET_ALTIVEC ? 16 : 8)                            \
1225       + RS6000_SAVE_AREA))
1226
1227 /* Offset from the stack pointer register to an item dynamically
1228    allocated on the stack, e.g., by `alloca'.
1229
1230    The default value for this macro is `STACK_POINTER_OFFSET' plus the
1231    length of the outgoing arguments.  The default is correct for most
1232    machines.  See `function.c' for details.  */
1233 #define STACK_DYNAMIC_OFFSET(FUNDECL)                                   \
1234   (RS6000_ALIGN (current_function_outgoing_args_size,                   \
1235                  TARGET_ALTIVEC ? 16 : 8)                               \
1236    + (STACK_POINTER_OFFSET))
1237
1238 /* If we generate an insn to push BYTES bytes,
1239    this says how many the stack pointer really advances by.
1240    On RS/6000, don't define this because there are no push insns.  */
1241 /*  #define PUSH_ROUNDING(BYTES) */
1242
1243 /* Offset of first parameter from the argument pointer register value.
1244    On the RS/6000, we define the argument pointer to the start of the fixed
1245    area.  */
1246 #define FIRST_PARM_OFFSET(FNDECL) RS6000_SAVE_AREA
1247
1248 /* Offset from the argument pointer register value to the top of
1249    stack.  This is different from FIRST_PARM_OFFSET because of the
1250    register save area.  */
1251 #define ARG_POINTER_CFA_OFFSET(FNDECL) 0
1252
1253 /* Define this if stack space is still allocated for a parameter passed
1254    in a register.  The value is the number of bytes allocated to this
1255    area.  */
1256 #define REG_PARM_STACK_SPACE(FNDECL)    RS6000_REG_SAVE
1257
1258 /* Define this if the above stack space is to be considered part of the
1259    space allocated by the caller.  */
1260 #define OUTGOING_REG_PARM_STACK_SPACE
1261
1262 /* This is the difference between the logical top of stack and the actual sp.
1263
1264    For the RS/6000, sp points past the fixed area.  */
1265 #define STACK_POINTER_OFFSET RS6000_SAVE_AREA
1266
1267 /* Define this if the maximum size of all the outgoing args is to be
1268    accumulated and pushed during the prologue.  The amount can be
1269    found in the variable current_function_outgoing_args_size.  */
1270 #define ACCUMULATE_OUTGOING_ARGS 1
1271
1272 /* Value is the number of bytes of arguments automatically
1273    popped when returning from a subroutine call.
1274    FUNDECL is the declaration node of the function (as a tree),
1275    FUNTYPE is the data type of the function (as a tree),
1276    or for a library call it is an identifier node for the subroutine name.
1277    SIZE is the number of bytes of arguments passed on the stack.  */
1278
1279 #define RETURN_POPS_ARGS(FUNDECL,FUNTYPE,SIZE) 0
1280
1281 /* Define how to find the value returned by a function.
1282    VALTYPE is the data type of the value (as a tree).
1283    If the precise function being called is known, FUNC is its FUNCTION_DECL;
1284    otherwise, FUNC is 0.  */
1285
1286 #define FUNCTION_VALUE(VALTYPE, FUNC) rs6000_function_value ((VALTYPE), (FUNC))
1287
1288 /* Define how to find the value returned by a library function
1289    assuming the value has mode MODE.  */
1290
1291 #define LIBCALL_VALUE(MODE) rs6000_libcall_value ((MODE))
1292
1293 /* DRAFT_V4_STRUCT_RET defaults off.  */
1294 #define DRAFT_V4_STRUCT_RET 0
1295
1296 /* Let TARGET_RETURN_IN_MEMORY control what happens.  */
1297 #define DEFAULT_PCC_STRUCT_RETURN 0
1298
1299 /* Mode of stack savearea.
1300    FUNCTION is VOIDmode because calling convention maintains SP.
1301    BLOCK needs Pmode for SP.
1302    NONLOCAL needs twice Pmode to maintain both backchain and SP.  */
1303 #define STACK_SAVEAREA_MODE(LEVEL)      \
1304   (LEVEL == SAVE_FUNCTION ? VOIDmode    \
1305   : LEVEL == SAVE_NONLOCAL ? (TARGET_32BIT ? DImode : TImode) : Pmode)
1306
1307 /* Minimum and maximum general purpose registers used to hold arguments.  */
1308 #define GP_ARG_MIN_REG 3
1309 #define GP_ARG_MAX_REG 10
1310 #define GP_ARG_NUM_REG (GP_ARG_MAX_REG - GP_ARG_MIN_REG + 1)
1311
1312 /* Minimum and maximum floating point registers used to hold arguments.  */
1313 #define FP_ARG_MIN_REG 33
1314 #define FP_ARG_AIX_MAX_REG 45
1315 #define FP_ARG_V4_MAX_REG  40
1316 #define FP_ARG_MAX_REG ((DEFAULT_ABI == ABI_AIX                         \
1317                          || DEFAULT_ABI == ABI_DARWIN)                  \
1318                         ? FP_ARG_AIX_MAX_REG : FP_ARG_V4_MAX_REG)
1319 #define FP_ARG_NUM_REG (FP_ARG_MAX_REG - FP_ARG_MIN_REG + 1)
1320
1321 /* Minimum and maximum AltiVec registers used to hold arguments.  */
1322 #define ALTIVEC_ARG_MIN_REG (FIRST_ALTIVEC_REGNO + 2)
1323 #define ALTIVEC_ARG_MAX_REG (ALTIVEC_ARG_MIN_REG + 11)
1324 #define ALTIVEC_ARG_NUM_REG (ALTIVEC_ARG_MAX_REG - ALTIVEC_ARG_MIN_REG + 1)
1325
1326 /* Return registers */
1327 #define GP_ARG_RETURN GP_ARG_MIN_REG
1328 #define FP_ARG_RETURN FP_ARG_MIN_REG
1329 #define ALTIVEC_ARG_RETURN (FIRST_ALTIVEC_REGNO + 2)
1330
1331 /* Flags for the call/call_value rtl operations set up by function_arg */
1332 #define CALL_NORMAL             0x00000000      /* no special processing */
1333 /* Bits in 0x00000001 are unused.  */
1334 #define CALL_V4_CLEAR_FP_ARGS   0x00000002      /* V.4, no FP args passed */
1335 #define CALL_V4_SET_FP_ARGS     0x00000004      /* V.4, FP args were passed */
1336 #define CALL_LONG               0x00000008      /* always call indirect */
1337 #define CALL_LIBCALL            0x00000010      /* libcall */
1338
1339 /* We don't have prologue and epilogue functions to save/restore
1340    everything for most ABIs.  */
1341 #define WORLD_SAVE_P(INFO) 0
1342
1343 /* 1 if N is a possible register number for a function value
1344    as seen by the caller.
1345
1346    On RS/6000, this is r3, fp1, and v2 (for AltiVec).  */
1347 #define FUNCTION_VALUE_REGNO_P(N)                                       \
1348   ((N) == GP_ARG_RETURN                                                 \
1349    || ((N) == FP_ARG_RETURN && TARGET_HARD_FLOAT && TARGET_FPRS)        \
1350    || ((N) == ALTIVEC_ARG_RETURN && TARGET_ALTIVEC && TARGET_ALTIVEC_ABI))
1351
1352 /* 1 if N is a possible register number for function argument passing.
1353    On RS/6000, these are r3-r10 and fp1-fp13.
1354    On AltiVec, v2 - v13 are used for passing vectors.  */
1355 #define FUNCTION_ARG_REGNO_P(N)                                         \
1356   ((unsigned) (N) - GP_ARG_MIN_REG < GP_ARG_NUM_REG                     \
1357    || ((unsigned) (N) - ALTIVEC_ARG_MIN_REG < ALTIVEC_ARG_NUM_REG       \
1358        && TARGET_ALTIVEC && TARGET_ALTIVEC_ABI)                         \
1359    || ((unsigned) (N) - FP_ARG_MIN_REG < FP_ARG_NUM_REG                 \
1360        && TARGET_HARD_FLOAT && TARGET_FPRS))
1361 \f
1362 /* Define a data type for recording info about an argument list
1363    during the scan of that argument list.  This data type should
1364    hold all necessary information about the function itself
1365    and about the args processed so far, enough to enable macros
1366    such as FUNCTION_ARG to determine where the next arg should go.
1367
1368    On the RS/6000, this is a structure.  The first element is the number of
1369    total argument words, the second is used to store the next
1370    floating-point register number, and the third says how many more args we
1371    have prototype types for.
1372
1373    For ABI_V4, we treat these slightly differently -- `sysv_gregno' is
1374    the next available GP register, `fregno' is the next available FP
1375    register, and `words' is the number of words used on the stack.
1376
1377    The varargs/stdarg support requires that this structure's size
1378    be a multiple of sizeof(int).  */
1379
1380 typedef struct rs6000_args
1381 {
1382   int words;                    /* # words used for passing GP registers */
1383   int fregno;                   /* next available FP register */
1384   int vregno;                   /* next available AltiVec register */
1385   int nargs_prototype;          /* # args left in the current prototype */
1386   int prototype;                /* Whether a prototype was defined */
1387   int stdarg;                   /* Whether function is a stdarg function.  */
1388   int call_cookie;              /* Do special things for this call */
1389   int sysv_gregno;              /* next available GP register */
1390   int intoffset;                /* running offset in struct (darwin64) */
1391   int use_stack;                /* any part of struct on stack (darwin64) */
1392   int named;                    /* false for varargs params */
1393 } CUMULATIVE_ARGS;
1394
1395 /* Initialize a variable CUM of type CUMULATIVE_ARGS
1396    for a call to a function whose data type is FNTYPE.
1397    For a library call, FNTYPE is 0.  */
1398
1399 #define INIT_CUMULATIVE_ARGS(CUM, FNTYPE, LIBNAME, INDIRECT, N_NAMED_ARGS) \
1400   init_cumulative_args (&CUM, FNTYPE, LIBNAME, FALSE, FALSE, N_NAMED_ARGS)
1401
1402 /* Similar, but when scanning the definition of a procedure.  We always
1403    set NARGS_PROTOTYPE large so we never return an EXPR_LIST.  */
1404
1405 #define INIT_CUMULATIVE_INCOMING_ARGS(CUM, FNTYPE, LIBNAME) \
1406   init_cumulative_args (&CUM, FNTYPE, LIBNAME, TRUE, FALSE, 1000)
1407
1408 /* Like INIT_CUMULATIVE_ARGS' but only used for outgoing libcalls.  */
1409
1410 #define INIT_CUMULATIVE_LIBCALL_ARGS(CUM, MODE, LIBNAME) \
1411   init_cumulative_args (&CUM, NULL_TREE, LIBNAME, FALSE, TRUE, 0)
1412
1413 /* Update the data in CUM to advance over an argument
1414    of mode MODE and data type TYPE.
1415    (TYPE is null for libcalls where that information may not be available.)  */
1416
1417 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED)    \
1418   function_arg_advance (&CUM, MODE, TYPE, NAMED, 0)
1419
1420 /* Determine where to put an argument to a function.
1421    Value is zero to push the argument on the stack,
1422    or a hard register in which to store the argument.
1423
1424    MODE is the argument's machine mode.
1425    TYPE is the data type of the argument (as a tree).
1426     This is null for libcalls where that information may
1427     not be available.
1428    CUM is a variable of type CUMULATIVE_ARGS which gives info about
1429     the preceding args and about the function being called.
1430    NAMED is nonzero if this argument is a named parameter
1431     (otherwise it is an extra parameter matching an ellipsis).
1432
1433    On RS/6000 the first eight words of non-FP are normally in registers
1434    and the rest are pushed.  The first 13 FP args are in registers.
1435
1436    If this is floating-point and no prototype is specified, we use
1437    both an FP and integer register (or possibly FP reg and stack).  Library
1438    functions (when TYPE is zero) always have the proper types for args,
1439    so we can pass the FP value just in one register.  emit_library_function
1440    doesn't support EXPR_LIST anyway.  */
1441
1442 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED) \
1443   function_arg (&CUM, MODE, TYPE, NAMED)
1444
1445 /* If defined, a C expression which determines whether, and in which
1446    direction, to pad out an argument with extra space.  The value
1447    should be of type `enum direction': either `upward' to pad above
1448    the argument, `downward' to pad below, or `none' to inhibit
1449    padding.  */
1450
1451 #define FUNCTION_ARG_PADDING(MODE, TYPE) function_arg_padding (MODE, TYPE)
1452
1453 /* If defined, a C expression that gives the alignment boundary, in bits,
1454    of an argument with the specified mode and type.  If it is not defined,
1455    PARM_BOUNDARY is used for all arguments.  */
1456
1457 #define FUNCTION_ARG_BOUNDARY(MODE, TYPE) \
1458   function_arg_boundary (MODE, TYPE)
1459
1460 /* Implement `va_start' for varargs and stdarg.  */
1461 #define EXPAND_BUILTIN_VA_START(valist, nextarg) \
1462   rs6000_va_start (valist, nextarg)
1463
1464 #define PAD_VARARGS_DOWN \
1465    (FUNCTION_ARG_PADDING (TYPE_MODE (type), type) == downward)
1466
1467 /* Output assembler code to FILE to increment profiler label # LABELNO
1468    for profiling a function entry.  */
1469
1470 #define FUNCTION_PROFILER(FILE, LABELNO)        \
1471   output_function_profiler ((FILE), (LABELNO));
1472
1473 /* EXIT_IGNORE_STACK should be nonzero if, when returning from a function,
1474    the stack pointer does not matter. No definition is equivalent to
1475    always zero.
1476
1477    On the RS/6000, this is nonzero because we can restore the stack from
1478    its backpointer, which we maintain.  */
1479 #define EXIT_IGNORE_STACK       1
1480
1481 /* Define this macro as a C expression that is nonzero for registers
1482    that are used by the epilogue or the return' pattern.  The stack
1483    and frame pointer registers are already be assumed to be used as
1484    needed.  */
1485
1486 #define EPILOGUE_USES(REGNO)                                    \
1487   ((reload_completed && (REGNO) == LINK_REGISTER_REGNUM)        \
1488    || (TARGET_ALTIVEC && (REGNO) == VRSAVE_REGNO)               \
1489    || (current_function_calls_eh_return                         \
1490        && TARGET_AIX                                            \
1491        && (REGNO) == 2))
1492
1493 \f
1494 /* TRAMPOLINE_TEMPLATE deleted */
1495
1496 /* Length in units of the trampoline for entering a nested function.  */
1497
1498 #define TRAMPOLINE_SIZE rs6000_trampoline_size ()
1499
1500 /* Emit RTL insns to initialize the variable parts of a trampoline.
1501    FNADDR is an RTX for the address of the function's pure code.
1502    CXT is an RTX for the static chain value for the function.  */
1503
1504 #define INITIALIZE_TRAMPOLINE(ADDR, FNADDR, CXT)                \
1505   rs6000_initialize_trampoline (ADDR, FNADDR, CXT)
1506 \f
1507 /* Definitions for __builtin_return_address and __builtin_frame_address.
1508    __builtin_return_address (0) should give link register (65), enable
1509    this.  */
1510 /* This should be uncommented, so that the link register is used, but
1511    currently this would result in unmatched insns and spilling fixed
1512    registers so we'll leave it for another day.  When these problems are
1513    taken care of one additional fetch will be necessary in RETURN_ADDR_RTX.
1514    (mrs) */
1515 /* #define RETURN_ADDR_IN_PREVIOUS_FRAME */
1516
1517 /* Number of bytes into the frame return addresses can be found.  See
1518    rs6000_stack_info in rs6000.c for more information on how the different
1519    abi's store the return address.  */
1520 #define RETURN_ADDRESS_OFFSET                                           \
1521  ((DEFAULT_ABI == ABI_AIX                                               \
1522    || DEFAULT_ABI == ABI_DARWIN)        ? (TARGET_32BIT ? 8 : 16) :     \
1523   (DEFAULT_ABI == ABI_V4)               ? 4 :                           \
1524   (internal_error ("RETURN_ADDRESS_OFFSET not supported"), 0))
1525
1526 /* The current return address is in link register (65).  The return address
1527    of anything farther back is accessed normally at an offset of 8 from the
1528    frame pointer.  */
1529 #define RETURN_ADDR_RTX(COUNT, FRAME)                 \
1530   (rs6000_return_addr (COUNT, FRAME))
1531
1532 \f
1533 /* Definitions for register eliminations.
1534
1535    We have two registers that can be eliminated on the RS/6000.  First, the
1536    frame pointer register can often be eliminated in favor of the stack
1537    pointer register.  Secondly, the argument pointer register can always be
1538    eliminated; it is replaced with either the stack or frame pointer.
1539
1540    In addition, we use the elimination mechanism to see if r30 is needed
1541    Initially we assume that it isn't.  If it is, we spill it.  This is done
1542    by making it an eliminable register.  We replace it with itself so that
1543    if it isn't needed, then existing uses won't be modified.  */
1544
1545 /* This is an array of structures.  Each structure initializes one pair
1546    of eliminable registers.  The "from" register number is given first,
1547    followed by "to".  Eliminations of the same "from" register are listed
1548    in order of preference.  */
1549 #define ELIMINABLE_REGS                                 \
1550 {{ HARD_FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM},    \
1551  { FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM},         \
1552  { FRAME_POINTER_REGNUM, HARD_FRAME_POINTER_REGNUM},    \
1553  { ARG_POINTER_REGNUM, STACK_POINTER_REGNUM},           \
1554  { ARG_POINTER_REGNUM, HARD_FRAME_POINTER_REGNUM},      \
1555  { RS6000_PIC_OFFSET_TABLE_REGNUM, RS6000_PIC_OFFSET_TABLE_REGNUM } }
1556
1557 /* Given FROM and TO register numbers, say whether this elimination is allowed.
1558    Frame pointer elimination is automatically handled.
1559
1560    For the RS/6000, if frame pointer elimination is being done, we would like
1561    to convert ap into fp, not sp.
1562
1563    We need r30 if -mminimal-toc was specified, and there are constant pool
1564    references.  */
1565
1566 #define CAN_ELIMINATE(FROM, TO)                                         \
1567  ((FROM) == ARG_POINTER_REGNUM && (TO) == STACK_POINTER_REGNUM          \
1568   ? ! frame_pointer_needed                                              \
1569   : (FROM) == RS6000_PIC_OFFSET_TABLE_REGNUM                            \
1570   ? ! TARGET_MINIMAL_TOC || TARGET_NO_TOC || get_pool_size () == 0      \
1571   : 1)
1572
1573 /* Define the offset between two registers, one to be eliminated, and the other
1574    its replacement, at the start of a routine.  */
1575 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET) \
1576   ((OFFSET) = rs6000_initial_elimination_offset(FROM, TO))
1577 \f
1578 /* Addressing modes, and classification of registers for them.  */
1579
1580 #define HAVE_PRE_DECREMENT 1
1581 #define HAVE_PRE_INCREMENT 1
1582
1583 /* Macros to check register numbers against specific register classes.  */
1584
1585 /* These assume that REGNO is a hard or pseudo reg number.
1586    They give nonzero only if REGNO is a hard reg of the suitable class
1587    or a pseudo reg currently allocated to a suitable hard reg.
1588    Since they use reg_renumber, they are safe only once reg_renumber
1589    has been allocated, which happens in local-alloc.c.  */
1590
1591 #define REGNO_OK_FOR_INDEX_P(REGNO)                             \
1592 ((REGNO) < FIRST_PSEUDO_REGISTER                                \
1593  ? (REGNO) <= 31 || (REGNO) == 67                               \
1594    || (REGNO) == FRAME_POINTER_REGNUM                           \
1595  : (reg_renumber[REGNO] >= 0                                    \
1596     && (reg_renumber[REGNO] <= 31 || reg_renumber[REGNO] == 67  \
1597         || reg_renumber[REGNO] == FRAME_POINTER_REGNUM)))
1598
1599 #define REGNO_OK_FOR_BASE_P(REGNO)                              \
1600 ((REGNO) < FIRST_PSEUDO_REGISTER                                \
1601  ? ((REGNO) > 0 && (REGNO) <= 31) || (REGNO) == 67              \
1602    || (REGNO) == FRAME_POINTER_REGNUM                           \
1603  : (reg_renumber[REGNO] > 0                                     \
1604     && (reg_renumber[REGNO] <= 31 || reg_renumber[REGNO] == 67  \
1605         || reg_renumber[REGNO] == FRAME_POINTER_REGNUM)))
1606 \f
1607 /* Maximum number of registers that can appear in a valid memory address.  */
1608
1609 #define MAX_REGS_PER_ADDRESS 2
1610
1611 /* Recognize any constant value that is a valid address.  */
1612
1613 #define CONSTANT_ADDRESS_P(X)   \
1614   (GET_CODE (X) == LABEL_REF || GET_CODE (X) == SYMBOL_REF              \
1615    || GET_CODE (X) == CONST_INT || GET_CODE (X) == CONST                \
1616    || GET_CODE (X) == HIGH)
1617
1618 /* Nonzero if the constant value X is a legitimate general operand.
1619    It is given that X satisfies CONSTANT_P or is a CONST_DOUBLE.
1620
1621    On the RS/6000, all integer constants are acceptable, most won't be valid
1622    for particular insns, though.  Only easy FP constants are
1623    acceptable.  */
1624
1625 #define LEGITIMATE_CONSTANT_P(X)                                \
1626   (((GET_CODE (X) != CONST_DOUBLE                               \
1627      && GET_CODE (X) != CONST_VECTOR)                           \
1628     || GET_MODE (X) == VOIDmode                                 \
1629     || (TARGET_POWERPC64 && GET_MODE (X) == DImode)             \
1630     || easy_fp_constant (X, GET_MODE (X))                       \
1631     || easy_vector_constant (X, GET_MODE (X)))                  \
1632    && !rs6000_tls_referenced_p (X))
1633
1634 #define EASY_VECTOR_15(n) ((n) >= -16 && (n) <= 15)
1635 #define EASY_VECTOR_15_ADD_SELF(n) (!EASY_VECTOR_15((n))        \
1636                                     && EASY_VECTOR_15((n) >> 1) \
1637                                     && ((n) & 1) == 0)
1638
1639 /* The macros REG_OK_FOR..._P assume that the arg is a REG rtx
1640    and check its validity for a certain class.
1641    We have two alternate definitions for each of them.
1642    The usual definition accepts all pseudo regs; the other rejects
1643    them unless they have been allocated suitable hard regs.
1644    The symbol REG_OK_STRICT causes the latter definition to be used.
1645
1646    Most source files want to accept pseudo regs in the hope that
1647    they will get allocated to the class that the insn wants them to be in.
1648    Source files for reload pass need to be strict.
1649    After reload, it makes no difference, since pseudo regs have
1650    been eliminated by then.  */
1651
1652 #ifdef REG_OK_STRICT
1653 # define REG_OK_STRICT_FLAG 1
1654 #else
1655 # define REG_OK_STRICT_FLAG 0
1656 #endif
1657
1658 /* Nonzero if X is a hard reg that can be used as an index
1659    or if it is a pseudo reg in the non-strict case.  */
1660 #define INT_REG_OK_FOR_INDEX_P(X, STRICT)                       \
1661   ((!(STRICT) && REGNO (X) >= FIRST_PSEUDO_REGISTER)            \
1662    || REGNO_OK_FOR_INDEX_P (REGNO (X)))
1663
1664 /* Nonzero if X is a hard reg that can be used as a base reg
1665    or if it is a pseudo reg in the non-strict case.  */
1666 #define INT_REG_OK_FOR_BASE_P(X, STRICT)                        \
1667   ((!(STRICT) && REGNO (X) >= FIRST_PSEUDO_REGISTER)            \
1668    || REGNO_OK_FOR_BASE_P (REGNO (X)))
1669
1670 #define REG_OK_FOR_INDEX_P(X) INT_REG_OK_FOR_INDEX_P (X, REG_OK_STRICT_FLAG)
1671 #define REG_OK_FOR_BASE_P(X)  INT_REG_OK_FOR_BASE_P (X, REG_OK_STRICT_FLAG)
1672 \f
1673 /* GO_IF_LEGITIMATE_ADDRESS recognizes an RTL expression
1674    that is a valid memory address for an instruction.
1675    The MODE argument is the machine mode for the MEM expression
1676    that wants to use this address.
1677
1678    On the RS/6000, there are four valid addresses: a SYMBOL_REF that
1679    refers to a constant pool entry of an address (or the sum of it
1680    plus a constant), a short (16-bit signed) constant plus a register,
1681    the sum of two registers, or a register indirect, possibly with an
1682    auto-increment.  For DFmode and DImode with a constant plus register,
1683    we must ensure that both words are addressable or PowerPC64 with offset
1684    word aligned.
1685
1686    For modes spanning multiple registers (DFmode in 32-bit GPRs,
1687    32-bit DImode, TImode), indexed addressing cannot be used because
1688    adjacent memory cells are accessed by adding word-sized offsets
1689    during assembly output.  */
1690
1691 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, ADDR)                 \
1692 { if (rs6000_legitimate_address (MODE, X, REG_OK_STRICT_FLAG))  \
1693     goto ADDR;                                                  \
1694 }
1695 \f
1696 /* Try machine-dependent ways of modifying an illegitimate address
1697    to be legitimate.  If we find one, return the new, valid address.
1698    This macro is used in only one place: `memory_address' in explow.c.
1699
1700    OLDX is the address as it was before break_out_memory_refs was called.
1701    In some cases it is useful to look at this to decide what needs to be done.
1702
1703    MODE and WIN are passed so that this macro can use
1704    GO_IF_LEGITIMATE_ADDRESS.
1705
1706    It is always safe for this macro to do nothing.  It exists to recognize
1707    opportunities to optimize the output.
1708
1709    On RS/6000, first check for the sum of a register with a constant
1710    integer that is out of range.  If so, generate code to add the
1711    constant with the low-order 16 bits masked to the register and force
1712    this result into another register (this can be done with `cau').
1713    Then generate an address of REG+(CONST&0xffff), allowing for the
1714    possibility of bit 16 being a one.
1715
1716    Then check for the sum of a register and something not constant, try to
1717    load the other things into a register and return the sum.  */
1718
1719 #define LEGITIMIZE_ADDRESS(X,OLDX,MODE,WIN)                     \
1720 {  rtx result = rs6000_legitimize_address (X, OLDX, MODE);      \
1721    if (result != NULL_RTX)                                      \
1722      {                                                          \
1723        (X) = result;                                            \
1724        goto WIN;                                                \
1725      }                                                          \
1726 }
1727
1728 /* Try a machine-dependent way of reloading an illegitimate address
1729    operand.  If we find one, push the reload and jump to WIN.  This
1730    macro is used in only one place: `find_reloads_address' in reload.c.
1731
1732    Implemented on rs6000 by rs6000_legitimize_reload_address.
1733    Note that (X) is evaluated twice; this is safe in current usage.  */
1734
1735 #define LEGITIMIZE_RELOAD_ADDRESS(X,MODE,OPNUM,TYPE,IND_LEVELS,WIN)          \
1736 do {                                                                         \
1737   int win;                                                                   \
1738   (X) = rs6000_legitimize_reload_address ((X), (MODE), (OPNUM),              \
1739                         (int)(TYPE), (IND_LEVELS), &win);                    \
1740   if ( win )                                                                 \
1741     goto WIN;                                                                \
1742 } while (0)
1743
1744 /* Go to LABEL if ADDR (a legitimate address expression)
1745    has an effect that depends on the machine mode it is used for.  */
1746
1747 #define GO_IF_MODE_DEPENDENT_ADDRESS(ADDR,LABEL)                \
1748 do {                                                            \
1749   if (rs6000_mode_dependent_address (ADDR))                     \
1750     goto LABEL;                                                 \
1751 } while (0)
1752 \f
1753 /* The register number of the register used to address a table of
1754    static data addresses in memory.  In some cases this register is
1755    defined by a processor's "application binary interface" (ABI).
1756    When this macro is defined, RTL is generated for this register
1757    once, as with the stack pointer and frame pointer registers.  If
1758    this macro is not defined, it is up to the machine-dependent files
1759    to allocate such a register (if necessary).  */
1760
1761 #define RS6000_PIC_OFFSET_TABLE_REGNUM 30
1762 #define PIC_OFFSET_TABLE_REGNUM (flag_pic ? RS6000_PIC_OFFSET_TABLE_REGNUM : INVALID_REGNUM)
1763
1764 #define TOC_REGISTER (TARGET_MINIMAL_TOC ? RS6000_PIC_OFFSET_TABLE_REGNUM : 2)
1765
1766 /* Define this macro if the register defined by
1767    `PIC_OFFSET_TABLE_REGNUM' is clobbered by calls.  Do not define
1768    this macro if `PIC_OFFSET_TABLE_REGNUM' is not defined.  */
1769
1770 /* #define PIC_OFFSET_TABLE_REG_CALL_CLOBBERED */
1771
1772 /* A C expression that is nonzero if X is a legitimate immediate
1773    operand on the target machine when generating position independent
1774    code.  You can assume that X satisfies `CONSTANT_P', so you need
1775    not check this.  You can also assume FLAG_PIC is true, so you need
1776    not check it either.  You need not define this macro if all
1777    constants (including `SYMBOL_REF') can be immediate operands when
1778    generating position independent code.  */
1779
1780 /* #define LEGITIMATE_PIC_OPERAND_P (X) */
1781 \f
1782 /* Define this if some processing needs to be done immediately before
1783    emitting code for an insn.  */
1784
1785 /* #define FINAL_PRESCAN_INSN(INSN,OPERANDS,NOPERANDS) */
1786
1787 /* Specify the machine mode that this machine uses
1788    for the index in the tablejump instruction.  */
1789 #define CASE_VECTOR_MODE SImode
1790
1791 /* Define as C expression which evaluates to nonzero if the tablejump
1792    instruction expects the table to contain offsets from the address of the
1793    table.
1794    Do not define this if the table should contain absolute addresses.  */
1795 #define CASE_VECTOR_PC_RELATIVE 1
1796
1797 /* Define this as 1 if `char' should by default be signed; else as 0.  */
1798 #define DEFAULT_SIGNED_CHAR 0
1799
1800 /* This flag, if defined, says the same insns that convert to a signed fixnum
1801    also convert validly to an unsigned one.  */
1802
1803 /* #define FIXUNS_TRUNC_LIKE_FIX_TRUNC */
1804
1805 /* An integer expression for the size in bits of the largest integer machine
1806    mode that should actually be used.  */
1807
1808 /* Allow pairs of registers to be used, which is the intent of the default.  */
1809 #define MAX_FIXED_MODE_SIZE GET_MODE_BITSIZE (TARGET_POWERPC64 ? TImode : DImode)
1810
1811 /* Max number of bytes we can move from memory to memory
1812    in one reasonably fast instruction.  */
1813 #define MOVE_MAX (! TARGET_POWERPC64 ? 4 : 8)
1814 #define MAX_MOVE_MAX 8
1815
1816 /* Nonzero if access to memory by bytes is no faster than for words.
1817    Also nonzero if doing byte operations (specifically shifts) in registers
1818    is undesirable.  */
1819 #define SLOW_BYTE_ACCESS 1
1820
1821 /* Define if operations between registers always perform the operation
1822    on the full register even if a narrower mode is specified.  */
1823 #define WORD_REGISTER_OPERATIONS
1824
1825 /* Define if loading in MODE, an integral mode narrower than BITS_PER_WORD
1826    will either zero-extend or sign-extend.  The value of this macro should
1827    be the code that says which one of the two operations is implicitly
1828    done, UNKNOWN if none.  */
1829 #define LOAD_EXTEND_OP(MODE) ZERO_EXTEND
1830
1831 /* Define if loading short immediate values into registers sign extends.  */
1832 #define SHORT_IMMEDIATES_SIGN_EXTEND
1833 \f
1834 /* Value is 1 if truncating an integer of INPREC bits to OUTPREC bits
1835    is done just by pretending it is already truncated.  */
1836 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC) 1
1837
1838 /* The cntlzw and cntlzd instructions return 32 and 64 for input of zero.  */
1839 #define CLZ_DEFINED_VALUE_AT_ZERO(MODE, VALUE) \
1840   ((VALUE) = ((MODE) == SImode ? 32 : 64))
1841
1842 /* The CTZ patterns return -1 for input of zero.  */
1843 #define CTZ_DEFINED_VALUE_AT_ZERO(MODE, VALUE) ((VALUE) = -1)
1844
1845 /* Specify the machine mode that pointers have.
1846    After generation of rtl, the compiler makes no further distinction
1847    between pointers and any other objects of this machine mode.  */
1848 #define Pmode (TARGET_32BIT ? SImode : DImode)
1849
1850 /* Supply definition of STACK_SIZE_MODE for allocate_dynamic_stack_space.  */
1851 #define STACK_SIZE_MODE (TARGET_32BIT ? SImode : DImode)
1852
1853 /* Mode of a function address in a call instruction (for indexing purposes).
1854    Doesn't matter on RS/6000.  */
1855 #define FUNCTION_MODE SImode
1856
1857 /* Define this if addresses of constant functions
1858    shouldn't be put through pseudo regs where they can be cse'd.
1859    Desirable on machines where ordinary constants are expensive
1860    but a CALL with constant address is cheap.  */
1861 #define NO_FUNCTION_CSE
1862
1863 /* Define this to be nonzero if shift instructions ignore all but the low-order
1864    few bits.
1865
1866    The sle and sre instructions which allow SHIFT_COUNT_TRUNCATED
1867    have been dropped from the PowerPC architecture.  */
1868
1869 #define SHIFT_COUNT_TRUNCATED (TARGET_POWER ? 1 : 0)
1870
1871 /* Adjust the length of an INSN.  LENGTH is the currently-computed length and
1872    should be adjusted to reflect any required changes.  This macro is used when
1873    there is some systematic length adjustment required that would be difficult
1874    to express in the length attribute.  */
1875
1876 /* #define ADJUST_INSN_LENGTH(X,LENGTH) */
1877
1878 /* Given a comparison code (EQ, NE, etc.) and the first operand of a
1879    COMPARE, return the mode to be used for the comparison.  For
1880    floating-point, CCFPmode should be used.  CCUNSmode should be used
1881    for unsigned comparisons.  CCEQmode should be used when we are
1882    doing an inequality comparison on the result of a
1883    comparison.  CCmode should be used in all other cases.  */
1884
1885 #define SELECT_CC_MODE(OP,X,Y) \
1886   (SCALAR_FLOAT_MODE_P (GET_MODE (X)) ? CCFPmode        \
1887    : (OP) == GTU || (OP) == LTU || (OP) == GEU || (OP) == LEU ? CCUNSmode \
1888    : (((OP) == EQ || (OP) == NE) && COMPARISON_P (X)                      \
1889       ? CCEQmode : CCmode))
1890
1891 /* Can the condition code MODE be safely reversed?  This is safe in
1892    all cases on this port, because at present it doesn't use the
1893    trapping FP comparisons (fcmpo).  */
1894 #define REVERSIBLE_CC_MODE(MODE) 1
1895
1896 /* Given a condition code and a mode, return the inverse condition.  */
1897 #define REVERSE_CONDITION(CODE, MODE) rs6000_reverse_condition (MODE, CODE)
1898
1899 /* Define the information needed to generate branch and scc insns.  This is
1900    stored from the compare operation.  */
1901
1902 extern GTY(()) rtx rs6000_compare_op0;
1903 extern GTY(()) rtx rs6000_compare_op1;
1904 extern int rs6000_compare_fp_p;
1905 \f
1906 /* Control the assembler format that we output.  */
1907
1908 /* A C string constant describing how to begin a comment in the target
1909    assembler language.  The compiler assumes that the comment will end at
1910    the end of the line.  */
1911 #define ASM_COMMENT_START " #"
1912
1913 /* Flag to say the TOC is initialized */
1914 extern int toc_initialized;
1915
1916 /* Macro to output a special constant pool entry.  Go to WIN if we output
1917    it.  Otherwise, it is written the usual way.
1918
1919    On the RS/6000, toc entries are handled this way.  */
1920
1921 #define ASM_OUTPUT_SPECIAL_POOL_ENTRY(FILE, X, MODE, ALIGN, LABELNO, WIN) \
1922 { if (ASM_OUTPUT_SPECIAL_POOL_ENTRY_P (X, MODE))                          \
1923     {                                                                     \
1924       output_toc (FILE, X, LABELNO, MODE);                                \
1925       goto WIN;                                                           \
1926     }                                                                     \
1927 }
1928
1929 #ifdef HAVE_GAS_WEAK
1930 #define RS6000_WEAK 1
1931 #else
1932 #define RS6000_WEAK 0
1933 #endif
1934
1935 #if RS6000_WEAK
1936 /* Used in lieu of ASM_WEAKEN_LABEL.  */
1937 #define ASM_WEAKEN_DECL(FILE, DECL, NAME, VAL)                          \
1938   do                                                                    \
1939     {                                                                   \
1940       fputs ("\t.weak\t", (FILE));                                      \
1941       RS6000_OUTPUT_BASENAME ((FILE), (NAME));                          \
1942       if ((DECL) && TREE_CODE (DECL) == FUNCTION_DECL                   \
1943           && DEFAULT_ABI == ABI_AIX && DOT_SYMBOLS)                     \
1944         {                                                               \
1945           if (TARGET_XCOFF)                                             \
1946             fputs ("[DS]", (FILE));                                     \
1947           fputs ("\n\t.weak\t.", (FILE));                               \
1948           RS6000_OUTPUT_BASENAME ((FILE), (NAME));                      \
1949         }                                                               \
1950       fputc ('\n', (FILE));                                             \
1951       if (VAL)                                                          \
1952         {                                                               \
1953           ASM_OUTPUT_DEF ((FILE), (NAME), (VAL));                       \
1954           if ((DECL) && TREE_CODE (DECL) == FUNCTION_DECL               \
1955               && DEFAULT_ABI == ABI_AIX && DOT_SYMBOLS)                 \
1956             {                                                           \
1957               fputs ("\t.set\t.", (FILE));                              \
1958               RS6000_OUTPUT_BASENAME ((FILE), (NAME));                  \
1959               fputs (",.", (FILE));                                     \
1960               RS6000_OUTPUT_BASENAME ((FILE), (VAL));                   \
1961               fputc ('\n', (FILE));                                     \
1962             }                                                           \
1963         }                                                               \
1964     }                                                                   \
1965   while (0)
1966 #endif
1967
1968 #if HAVE_GAS_WEAKREF
1969 #define ASM_OUTPUT_WEAKREF(FILE, DECL, NAME, VALUE)                     \
1970   do                                                                    \
1971     {                                                                   \
1972       fputs ("\t.weakref\t", (FILE));                                   \
1973       RS6000_OUTPUT_BASENAME ((FILE), (NAME));                          \
1974       fputs (", ", (FILE));                                             \
1975       RS6000_OUTPUT_BASENAME ((FILE), (VALUE));                         \
1976       if ((DECL) && TREE_CODE (DECL) == FUNCTION_DECL                   \
1977           && DEFAULT_ABI == ABI_AIX && DOT_SYMBOLS)                     \
1978         {                                                               \
1979           fputs ("\n\t.weakref\t.", (FILE));                            \
1980           RS6000_OUTPUT_BASENAME ((FILE), (NAME));                      \
1981           fputs (", .", (FILE));                                        \
1982           RS6000_OUTPUT_BASENAME ((FILE), (VALUE));                     \
1983         }                                                               \
1984       fputc ('\n', (FILE));                                             \
1985     } while (0)
1986 #endif
1987
1988 /* This implements the `alias' attribute.  */
1989 #undef  ASM_OUTPUT_DEF_FROM_DECLS
1990 #define ASM_OUTPUT_DEF_FROM_DECLS(FILE, DECL, TARGET)                   \
1991   do                                                                    \
1992     {                                                                   \
1993       const char *alias = XSTR (XEXP (DECL_RTL (DECL), 0), 0);          \
1994       const char *name = IDENTIFIER_POINTER (TARGET);                   \
1995       if (TREE_CODE (DECL) == FUNCTION_DECL                             \
1996           && DEFAULT_ABI == ABI_AIX && DOT_SYMBOLS)                     \
1997         {                                                               \
1998           if (TREE_PUBLIC (DECL))                                       \
1999             {                                                           \
2000               if (!RS6000_WEAK || !DECL_WEAK (DECL))                    \
2001                 {                                                       \
2002                   fputs ("\t.globl\t.", FILE);                          \
2003                   RS6000_OUTPUT_BASENAME (FILE, alias);                 \
2004                   putc ('\n', FILE);                                    \
2005                 }                                                       \
2006             }                                                           \
2007           else if (TARGET_XCOFF)                                        \
2008             {                                                           \
2009               fputs ("\t.lglobl\t.", FILE);                             \
2010               RS6000_OUTPUT_BASENAME (FILE, alias);                     \
2011               putc ('\n', FILE);                                        \
2012             }                                                           \
2013           fputs ("\t.set\t.", FILE);                                    \
2014           RS6000_OUTPUT_BASENAME (FILE, alias);                         \
2015           fputs (",.", FILE);                                           \
2016           RS6000_OUTPUT_BASENAME (FILE, name);                          \
2017           fputc ('\n', FILE);                                           \
2018         }                                                               \
2019       ASM_OUTPUT_DEF (FILE, alias, name);                               \
2020     }                                                                   \
2021    while (0)
2022
2023 #define TARGET_ASM_FILE_START rs6000_file_start
2024
2025 /* Output to assembler file text saying following lines
2026    may contain character constants, extra white space, comments, etc.  */
2027
2028 #define ASM_APP_ON ""
2029
2030 /* Output to assembler file text saying following lines
2031    no longer contain unusual constructs.  */
2032
2033 #define ASM_APP_OFF ""
2034
2035 /* How to refer to registers in assembler output.
2036    This sequence is indexed by compiler's hard-register-number (see above).  */
2037
2038 extern char rs6000_reg_names[][8];      /* register names (0 vs. %r0).  */
2039
2040 #define REGISTER_NAMES                                                  \
2041 {                                                                       \
2042   &rs6000_reg_names[ 0][0],     /* r0   */                              \
2043   &rs6000_reg_names[ 1][0],     /* r1   */                              \
2044   &rs6000_reg_names[ 2][0],     /* r2   */                              \
2045   &rs6000_reg_names[ 3][0],     /* r3   */                              \
2046   &rs6000_reg_names[ 4][0],     /* r4   */                              \
2047   &rs6000_reg_names[ 5][0],     /* r5   */                              \
2048   &rs6000_reg_names[ 6][0],     /* r6   */                              \
2049   &rs6000_reg_names[ 7][0],     /* r7   */                              \
2050   &rs6000_reg_names[ 8][0],     /* r8   */                              \
2051   &rs6000_reg_names[ 9][0],     /* r9   */                              \
2052   &rs6000_reg_names[10][0],     /* r10  */                              \
2053   &rs6000_reg_names[11][0],     /* r11  */                              \
2054   &rs6000_reg_names[12][0],     /* r12  */                              \
2055   &rs6000_reg_names[13][0],     /* r13  */                              \
2056   &rs6000_reg_names[14][0],     /* r14  */                              \
2057   &rs6000_reg_names[15][0],     /* r15  */                              \
2058   &rs6000_reg_names[16][0],     /* r16  */                              \
2059   &rs6000_reg_names[17][0],     /* r17  */                              \
2060   &rs6000_reg_names[18][0],     /* r18  */                              \
2061   &rs6000_reg_names[19][0],     /* r19  */                              \
2062   &rs6000_reg_names[20][0],     /* r20  */                              \
2063   &rs6000_reg_names[21][0],     /* r21  */                              \
2064   &rs6000_reg_names[22][0],     /* r22  */                              \
2065   &rs6000_reg_names[23][0],     /* r23  */                              \
2066   &rs6000_reg_names[24][0],     /* r24  */                              \
2067   &rs6000_reg_names[25][0],     /* r25  */                              \
2068   &rs6000_reg_names[26][0],     /* r26  */                              \
2069   &rs6000_reg_names[27][0],     /* r27  */                              \
2070   &rs6000_reg_names[28][0],     /* r28  */                              \
2071   &rs6000_reg_names[29][0],     /* r29  */                              \
2072   &rs6000_reg_names[30][0],     /* r30  */                              \
2073   &rs6000_reg_names[31][0],     /* r31  */                              \
2074                                                                         \
2075   &rs6000_reg_names[32][0],     /* fr0  */                              \
2076   &rs6000_reg_names[33][0],     /* fr1  */                              \
2077   &rs6000_reg_names[34][0],     /* fr2  */                              \
2078   &rs6000_reg_names[35][0],     /* fr3  */                              \
2079   &rs6000_reg_names[36][0],     /* fr4  */                              \
2080   &rs6000_reg_names[37][0],     /* fr5  */                              \
2081   &rs6000_reg_names[38][0],     /* fr6  */                              \
2082   &rs6000_reg_names[39][0],     /* fr7  */                              \
2083   &rs6000_reg_names[40][0],     /* fr8  */                              \
2084   &rs6000_reg_names[41][0],     /* fr9  */                              \
2085   &rs6000_reg_names[42][0],     /* fr10 */                              \
2086   &rs6000_reg_names[43][0],     /* fr11 */                              \
2087   &rs6000_reg_names[44][0],     /* fr12 */                              \
2088   &rs6000_reg_names[45][0],     /* fr13 */                              \
2089   &rs6000_reg_names[46][0],     /* fr14 */                              \
2090   &rs6000_reg_names[47][0],     /* fr15 */                              \
2091   &rs6000_reg_names[48][0],     /* fr16 */                              \
2092   &rs6000_reg_names[49][0],     /* fr17 */                              \
2093   &rs6000_reg_names[50][0],     /* fr18 */                              \
2094   &rs6000_reg_names[51][0],     /* fr19 */                              \
2095   &rs6000_reg_names[52][0],     /* fr20 */                              \
2096   &rs6000_reg_names[53][0],     /* fr21 */                              \
2097   &rs6000_reg_names[54][0],     /* fr22 */                              \
2098   &rs6000_reg_names[55][0],     /* fr23 */                              \
2099   &rs6000_reg_names[56][0],     /* fr24 */                              \
2100   &rs6000_reg_names[57][0],     /* fr25 */                              \
2101   &rs6000_reg_names[58][0],     /* fr26 */                              \
2102   &rs6000_reg_names[59][0],     /* fr27 */                              \
2103   &rs6000_reg_names[60][0],     /* fr28 */                              \
2104   &rs6000_reg_names[61][0],     /* fr29 */                              \
2105   &rs6000_reg_names[62][0],     /* fr30 */                              \
2106   &rs6000_reg_names[63][0],     /* fr31 */                              \
2107                                                                         \
2108   &rs6000_reg_names[64][0],     /* mq   */                              \
2109   &rs6000_reg_names[65][0],     /* lr   */                              \
2110   &rs6000_reg_names[66][0],     /* ctr  */                              \
2111   &rs6000_reg_names[67][0],     /* ap   */                              \
2112                                                                         \
2113   &rs6000_reg_names[68][0],     /* cr0  */                              \
2114   &rs6000_reg_names[69][0],     /* cr1  */                              \
2115   &rs6000_reg_names[70][0],     /* cr2  */                              \
2116   &rs6000_reg_names[71][0],     /* cr3  */                              \
2117   &rs6000_reg_names[72][0],     /* cr4  */                              \
2118   &rs6000_reg_names[73][0],     /* cr5  */                              \
2119   &rs6000_reg_names[74][0],     /* cr6  */                              \
2120   &rs6000_reg_names[75][0],     /* cr7  */                              \
2121                                                                         \
2122   &rs6000_reg_names[76][0],     /* xer  */                              \
2123                                                                         \
2124   &rs6000_reg_names[77][0],     /* v0  */                               \
2125   &rs6000_reg_names[78][0],     /* v1  */                               \
2126   &rs6000_reg_names[79][0],     /* v2  */                               \
2127   &rs6000_reg_names[80][0],     /* v3  */                               \
2128   &rs6000_reg_names[81][0],     /* v4  */                               \
2129   &rs6000_reg_names[82][0],     /* v5  */                               \
2130   &rs6000_reg_names[83][0],     /* v6  */                               \
2131   &rs6000_reg_names[84][0],     /* v7  */                               \
2132   &rs6000_reg_names[85][0],     /* v8  */                               \
2133   &rs6000_reg_names[86][0],     /* v9  */                               \
2134   &rs6000_reg_names[87][0],     /* v10  */                              \
2135   &rs6000_reg_names[88][0],     /* v11  */                              \
2136   &rs6000_reg_names[89][0],     /* v12  */                              \
2137   &rs6000_reg_names[90][0],     /* v13  */                              \
2138   &rs6000_reg_names[91][0],     /* v14  */                              \
2139   &rs6000_reg_names[92][0],     /* v15  */                              \
2140   &rs6000_reg_names[93][0],     /* v16  */                              \
2141   &rs6000_reg_names[94][0],     /* v17  */                              \
2142   &rs6000_reg_names[95][0],     /* v18  */                              \
2143   &rs6000_reg_names[96][0],     /* v19  */                              \
2144   &rs6000_reg_names[97][0],     /* v20  */                              \
2145   &rs6000_reg_names[98][0],     /* v21  */                              \
2146   &rs6000_reg_names[99][0],     /* v22  */                              \
2147   &rs6000_reg_names[100][0],    /* v23  */                              \
2148   &rs6000_reg_names[101][0],    /* v24  */                              \
2149   &rs6000_reg_names[102][0],    /* v25  */                              \
2150   &rs6000_reg_names[103][0],    /* v26  */                              \
2151   &rs6000_reg_names[104][0],    /* v27  */                              \
2152   &rs6000_reg_names[105][0],    /* v28  */                              \
2153   &rs6000_reg_names[106][0],    /* v29  */                              \
2154   &rs6000_reg_names[107][0],    /* v30  */                              \
2155   &rs6000_reg_names[108][0],    /* v31  */                              \
2156   &rs6000_reg_names[109][0],    /* vrsave  */                           \
2157   &rs6000_reg_names[110][0],    /* vscr  */                             \
2158   &rs6000_reg_names[111][0],    /* spe_acc */                           \
2159   &rs6000_reg_names[112][0],    /* spefscr */                           \
2160   &rs6000_reg_names[113][0],    /* sfp  */                              \
2161 }
2162
2163 /* Table of additional register names to use in user input.  */
2164
2165 #define ADDITIONAL_REGISTER_NAMES \
2166  {{"r0",    0}, {"r1",    1}, {"r2",    2}, {"r3",    3},       \
2167   {"r4",    4}, {"r5",    5}, {"r6",    6}, {"r7",    7},       \
2168   {"r8",    8}, {"r9",    9}, {"r10",  10}, {"r11",  11},       \
2169   {"r12",  12}, {"r13",  13}, {"r14",  14}, {"r15",  15},       \
2170   {"r16",  16}, {"r17",  17}, {"r18",  18}, {"r19",  19},       \
2171   {"r20",  20}, {"r21",  21}, {"r22",  22}, {"r23",  23},       \
2172   {"r24",  24}, {"r25",  25}, {"r26",  26}, {"r27",  27},       \
2173   {"r28",  28}, {"r29",  29}, {"r30",  30}, {"r31",  31},       \
2174   {"fr0",  32}, {"fr1",  33}, {"fr2",  34}, {"fr3",  35},       \
2175   {"fr4",  36}, {"fr5",  37}, {"fr6",  38}, {"fr7",  39},       \
2176   {"fr8",  40}, {"fr9",  41}, {"fr10", 42}, {"fr11", 43},       \
2177   {"fr12", 44}, {"fr13", 45}, {"fr14", 46}, {"fr15", 47},       \
2178   {"fr16", 48}, {"fr17", 49}, {"fr18", 50}, {"fr19", 51},       \
2179   {"fr20", 52}, {"fr21", 53}, {"fr22", 54}, {"fr23", 55},       \
2180   {"fr24", 56}, {"fr25", 57}, {"fr26", 58}, {"fr27", 59},       \
2181   {"fr28", 60}, {"fr29", 61}, {"fr30", 62}, {"fr31", 63},       \
2182   {"v0",   77}, {"v1",   78}, {"v2",   79}, {"v3",   80},       \
2183   {"v4",   81}, {"v5",   82}, {"v6",   83}, {"v7",   84},       \
2184   {"v8",   85}, {"v9",   86}, {"v10",  87}, {"v11",  88},       \
2185   {"v12",  89}, {"v13",  90}, {"v14",  91}, {"v15",  92},       \
2186   {"v16",  93}, {"v17",  94}, {"v18",  95}, {"v19",  96},       \
2187   {"v20",  97}, {"v21",  98}, {"v22",  99}, {"v23",  100},      \
2188   {"v24",  101},{"v25",  102},{"v26",  103},{"v27",  104},      \
2189   {"v28",  105},{"v29",  106},{"v30",  107},{"v31",  108},      \
2190   {"vrsave", 109}, {"vscr", 110},                               \
2191   {"spe_acc", 111}, {"spefscr", 112},                           \
2192   /* no additional names for: mq, lr, ctr, ap */                \
2193   {"cr0",  68}, {"cr1",  69}, {"cr2",  70}, {"cr3",  71},       \
2194   {"cr4",  72}, {"cr5",  73}, {"cr6",  74}, {"cr7",  75},       \
2195   {"cc",   68}, {"sp",    1}, {"toc",   2} }
2196
2197 /* Text to write out after a CALL that may be replaced by glue code by
2198    the loader.  This depends on the AIX version.  */
2199 #define RS6000_CALL_GLUE "cror 31,31,31"
2200
2201 /* This is how to output an element of a case-vector that is relative.  */
2202
2203 #define ASM_OUTPUT_ADDR_DIFF_ELT(FILE, BODY, VALUE, REL) \
2204   do { char buf[100];                                   \
2205        fputs ("\t.long ", FILE);                        \
2206        ASM_GENERATE_INTERNAL_LABEL (buf, "L", VALUE);   \
2207        assemble_name (FILE, buf);                       \
2208        putc ('-', FILE);                                \
2209        ASM_GENERATE_INTERNAL_LABEL (buf, "L", REL);     \
2210        assemble_name (FILE, buf);                       \
2211        putc ('\n', FILE);                               \
2212      } while (0)
2213
2214 /* This is how to output an assembler line
2215    that says to advance the location counter
2216    to a multiple of 2**LOG bytes.  */
2217
2218 #define ASM_OUTPUT_ALIGN(FILE,LOG)      \
2219   if ((LOG) != 0)                       \
2220     fprintf (FILE, "\t.align %d\n", (LOG))
2221
2222 /* Pick up the return address upon entry to a procedure. Used for
2223    dwarf2 unwind information.  This also enables the table driven
2224    mechanism.  */
2225
2226 #define INCOMING_RETURN_ADDR_RTX   gen_rtx_REG (Pmode, LINK_REGISTER_REGNUM)
2227 #define DWARF_FRAME_RETURN_COLUMN  DWARF_FRAME_REGNUM (LINK_REGISTER_REGNUM)
2228
2229 /* Describe how we implement __builtin_eh_return.  */
2230 #define EH_RETURN_DATA_REGNO(N) ((N) < 4 ? (N) + 3 : INVALID_REGNUM)
2231 #define EH_RETURN_STACKADJ_RTX  gen_rtx_REG (Pmode, 10)
2232
2233 /* Print operand X (an rtx) in assembler syntax to file FILE.
2234    CODE is a letter or dot (`z' in `%z0') or 0 if no letter was specified.
2235    For `%' followed by punctuation, CODE is the punctuation and X is null.  */
2236
2237 #define PRINT_OPERAND(FILE, X, CODE)  print_operand (FILE, X, CODE)
2238
2239 /* Define which CODE values are valid.  */
2240
2241 #define PRINT_OPERAND_PUNCT_VALID_P(CODE)  \
2242   ((CODE) == '.' || (CODE) == '&')
2243
2244 /* Print a memory address as an operand to reference that memory location.  */
2245
2246 #define PRINT_OPERAND_ADDRESS(FILE, ADDR) print_operand_address (FILE, ADDR)
2247
2248 /* uncomment for disabling the corresponding default options */
2249 /* #define  MACHINE_no_sched_interblock */
2250 /* #define  MACHINE_no_sched_speculative */
2251 /* #define  MACHINE_no_sched_speculative_load */
2252
2253 /* General flags.  */
2254 extern int flag_pic;
2255 extern int optimize;
2256 extern int flag_expensive_optimizations;
2257 extern int frame_pointer_needed;
2258
2259 enum rs6000_builtins
2260 {
2261   /* AltiVec builtins.  */
2262   ALTIVEC_BUILTIN_ST_INTERNAL_4si,
2263   ALTIVEC_BUILTIN_LD_INTERNAL_4si,
2264   ALTIVEC_BUILTIN_ST_INTERNAL_8hi,
2265   ALTIVEC_BUILTIN_LD_INTERNAL_8hi,
2266   ALTIVEC_BUILTIN_ST_INTERNAL_16qi,
2267   ALTIVEC_BUILTIN_LD_INTERNAL_16qi,
2268   ALTIVEC_BUILTIN_ST_INTERNAL_4sf,
2269   ALTIVEC_BUILTIN_LD_INTERNAL_4sf,
2270   ALTIVEC_BUILTIN_VADDUBM,
2271   ALTIVEC_BUILTIN_VADDUHM,
2272   ALTIVEC_BUILTIN_VADDUWM,
2273   ALTIVEC_BUILTIN_VADDFP,
2274   ALTIVEC_BUILTIN_VADDCUW,
2275   ALTIVEC_BUILTIN_VADDUBS,
2276   ALTIVEC_BUILTIN_VADDSBS,
2277   ALTIVEC_BUILTIN_VADDUHS,
2278   ALTIVEC_BUILTIN_VADDSHS,
2279   ALTIVEC_BUILTIN_VADDUWS,
2280   ALTIVEC_BUILTIN_VADDSWS,
2281   ALTIVEC_BUILTIN_VAND,
2282   ALTIVEC_BUILTIN_VANDC,
2283   ALTIVEC_BUILTIN_VAVGUB,
2284   ALTIVEC_BUILTIN_VAVGSB,
2285   ALTIVEC_BUILTIN_VAVGUH,
2286   ALTIVEC_BUILTIN_VAVGSH,
2287   ALTIVEC_BUILTIN_VAVGUW,
2288   ALTIVEC_BUILTIN_VAVGSW,
2289   ALTIVEC_BUILTIN_VCFUX,
2290   ALTIVEC_BUILTIN_VCFSX,
2291   ALTIVEC_BUILTIN_VCTSXS,
2292   ALTIVEC_BUILTIN_VCTUXS,
2293   ALTIVEC_BUILTIN_VCMPBFP,
2294   ALTIVEC_BUILTIN_VCMPEQUB,
2295   ALTIVEC_BUILTIN_VCMPEQUH,
2296   ALTIVEC_BUILTIN_VCMPEQUW,
2297   ALTIVEC_BUILTIN_VCMPEQFP,
2298   ALTIVEC_BUILTIN_VCMPGEFP,
2299   ALTIVEC_BUILTIN_VCMPGTUB,
2300   ALTIVEC_BUILTIN_VCMPGTSB,
2301   ALTIVEC_BUILTIN_VCMPGTUH,
2302   ALTIVEC_BUILTIN_VCMPGTSH,
2303   ALTIVEC_BUILTIN_VCMPGTUW,
2304   ALTIVEC_BUILTIN_VCMPGTSW,
2305   ALTIVEC_BUILTIN_VCMPGTFP,
2306   ALTIVEC_BUILTIN_VEXPTEFP,
2307   ALTIVEC_BUILTIN_VLOGEFP,
2308   ALTIVEC_BUILTIN_VMADDFP,
2309   ALTIVEC_BUILTIN_VMAXUB,
2310   ALTIVEC_BUILTIN_VMAXSB,
2311   ALTIVEC_BUILTIN_VMAXUH,
2312   ALTIVEC_BUILTIN_VMAXSH,
2313   ALTIVEC_BUILTIN_VMAXUW,
2314   ALTIVEC_BUILTIN_VMAXSW,
2315   ALTIVEC_BUILTIN_VMAXFP,
2316   ALTIVEC_BUILTIN_VMHADDSHS,
2317   ALTIVEC_BUILTIN_VMHRADDSHS,
2318   ALTIVEC_BUILTIN_VMLADDUHM,
2319   ALTIVEC_BUILTIN_VMRGHB,
2320   ALTIVEC_BUILTIN_VMRGHH,
2321   ALTIVEC_BUILTIN_VMRGHW,
2322   ALTIVEC_BUILTIN_VMRGLB,
2323   ALTIVEC_BUILTIN_VMRGLH,
2324   ALTIVEC_BUILTIN_VMRGLW,
2325   ALTIVEC_BUILTIN_VMSUMUBM,
2326   ALTIVEC_BUILTIN_VMSUMMBM,
2327   ALTIVEC_BUILTIN_VMSUMUHM,
2328   ALTIVEC_BUILTIN_VMSUMSHM,
2329   ALTIVEC_BUILTIN_VMSUMUHS,
2330   ALTIVEC_BUILTIN_VMSUMSHS,
2331   ALTIVEC_BUILTIN_VMINUB,
2332   ALTIVEC_BUILTIN_VMINSB,
2333   ALTIVEC_BUILTIN_VMINUH,
2334   ALTIVEC_BUILTIN_VMINSH,
2335   ALTIVEC_BUILTIN_VMINUW,
2336   ALTIVEC_BUILTIN_VMINSW,
2337   ALTIVEC_BUILTIN_VMINFP,
2338   ALTIVEC_BUILTIN_VMULEUB,
2339   ALTIVEC_BUILTIN_VMULESB,
2340   ALTIVEC_BUILTIN_VMULEUH,
2341   ALTIVEC_BUILTIN_VMULESH,
2342   ALTIVEC_BUILTIN_VMULOUB,
2343   ALTIVEC_BUILTIN_VMULOSB,
2344   ALTIVEC_BUILTIN_VMULOUH,
2345   ALTIVEC_BUILTIN_VMULOSH,
2346   ALTIVEC_BUILTIN_VNMSUBFP,
2347   ALTIVEC_BUILTIN_VNOR,
2348   ALTIVEC_BUILTIN_VOR,
2349   ALTIVEC_BUILTIN_VSEL_4SI,
2350   ALTIVEC_BUILTIN_VSEL_4SF,
2351   ALTIVEC_BUILTIN_VSEL_8HI,
2352   ALTIVEC_BUILTIN_VSEL_16QI,
2353   ALTIVEC_BUILTIN_VPERM_4SI,
2354   ALTIVEC_BUILTIN_VPERM_4SF,
2355   ALTIVEC_BUILTIN_VPERM_8HI,
2356   ALTIVEC_BUILTIN_VPERM_16QI,
2357   ALTIVEC_BUILTIN_VPKUHUM,
2358   ALTIVEC_BUILTIN_VPKUWUM,
2359   ALTIVEC_BUILTIN_VPKPX,
2360   ALTIVEC_BUILTIN_VPKUHSS,
2361   ALTIVEC_BUILTIN_VPKSHSS,
2362   ALTIVEC_BUILTIN_VPKUWSS,
2363   ALTIVEC_BUILTIN_VPKSWSS,
2364   ALTIVEC_BUILTIN_VPKUHUS,
2365   ALTIVEC_BUILTIN_VPKSHUS,
2366   ALTIVEC_BUILTIN_VPKUWUS,
2367   ALTIVEC_BUILTIN_VPKSWUS,
2368   ALTIVEC_BUILTIN_VREFP,
2369   ALTIVEC_BUILTIN_VRFIM,
2370   ALTIVEC_BUILTIN_VRFIN,
2371   ALTIVEC_BUILTIN_VRFIP,
2372   ALTIVEC_BUILTIN_VRFIZ,
2373   ALTIVEC_BUILTIN_VRLB,
2374   ALTIVEC_BUILTIN_VRLH,
2375   ALTIVEC_BUILTIN_VRLW,
2376   ALTIVEC_BUILTIN_VRSQRTEFP,
2377   ALTIVEC_BUILTIN_VSLB,
2378   ALTIVEC_BUILTIN_VSLH,
2379   ALTIVEC_BUILTIN_VSLW,
2380   ALTIVEC_BUILTIN_VSL,
2381   ALTIVEC_BUILTIN_VSLO,
2382   ALTIVEC_BUILTIN_VSPLTB,
2383   ALTIVEC_BUILTIN_VSPLTH,
2384   ALTIVEC_BUILTIN_VSPLTW,
2385   ALTIVEC_BUILTIN_VSPLTISB,
2386   ALTIVEC_BUILTIN_VSPLTISH,
2387   ALTIVEC_BUILTIN_VSPLTISW,
2388   ALTIVEC_BUILTIN_VSRB,
2389   ALTIVEC_BUILTIN_VSRH,
2390   ALTIVEC_BUILTIN_VSRW,
2391   ALTIVEC_BUILTIN_VSRAB,
2392   ALTIVEC_BUILTIN_VSRAH,
2393   ALTIVEC_BUILTIN_VSRAW,
2394   ALTIVEC_BUILTIN_VSR,
2395   ALTIVEC_BUILTIN_VSRO,
2396   ALTIVEC_BUILTIN_VSUBUBM,
2397   ALTIVEC_BUILTIN_VSUBUHM,
2398   ALTIVEC_BUILTIN_VSUBUWM,
2399   ALTIVEC_BUILTIN_VSUBFP,
2400   ALTIVEC_BUILTIN_VSUBCUW,
2401   ALTIVEC_BUILTIN_VSUBUBS,
2402   ALTIVEC_BUILTIN_VSUBSBS,
2403   ALTIVEC_BUILTIN_VSUBUHS,
2404   ALTIVEC_BUILTIN_VSUBSHS,
2405   ALTIVEC_BUILTIN_VSUBUWS,
2406   ALTIVEC_BUILTIN_VSUBSWS,
2407   ALTIVEC_BUILTIN_VSUM4UBS,
2408   ALTIVEC_BUILTIN_VSUM4SBS,
2409   ALTIVEC_BUILTIN_VSUM4SHS,
2410   ALTIVEC_BUILTIN_VSUM2SWS,
2411   ALTIVEC_BUILTIN_VSUMSWS,
2412   ALTIVEC_BUILTIN_VXOR,
2413   ALTIVEC_BUILTIN_VSLDOI_16QI,
2414   ALTIVEC_BUILTIN_VSLDOI_8HI,
2415   ALTIVEC_BUILTIN_VSLDOI_4SI,
2416   ALTIVEC_BUILTIN_VSLDOI_4SF,
2417   ALTIVEC_BUILTIN_VUPKHSB,
2418   ALTIVEC_BUILTIN_VUPKHPX,
2419   ALTIVEC_BUILTIN_VUPKHSH,
2420   ALTIVEC_BUILTIN_VUPKLSB,
2421   ALTIVEC_BUILTIN_VUPKLPX,
2422   ALTIVEC_BUILTIN_VUPKLSH,
2423   ALTIVEC_BUILTIN_MTVSCR,
2424   ALTIVEC_BUILTIN_MFVSCR,
2425   ALTIVEC_BUILTIN_DSSALL,
2426   ALTIVEC_BUILTIN_DSS,
2427   ALTIVEC_BUILTIN_LVSL,
2428   ALTIVEC_BUILTIN_LVSR,
2429   ALTIVEC_BUILTIN_DSTT,
2430   ALTIVEC_BUILTIN_DSTST,
2431   ALTIVEC_BUILTIN_DSTSTT,
2432   ALTIVEC_BUILTIN_DST,
2433   ALTIVEC_BUILTIN_LVEBX,
2434   ALTIVEC_BUILTIN_LVEHX,
2435   ALTIVEC_BUILTIN_LVEWX,
2436   ALTIVEC_BUILTIN_LVXL,
2437   ALTIVEC_BUILTIN_LVX,
2438   ALTIVEC_BUILTIN_STVX,
2439   ALTIVEC_BUILTIN_STVEBX,
2440   ALTIVEC_BUILTIN_STVEHX,
2441   ALTIVEC_BUILTIN_STVEWX,
2442   ALTIVEC_BUILTIN_STVXL,
2443   ALTIVEC_BUILTIN_VCMPBFP_P,
2444   ALTIVEC_BUILTIN_VCMPEQFP_P,
2445   ALTIVEC_BUILTIN_VCMPEQUB_P,
2446   ALTIVEC_BUILTIN_VCMPEQUH_P,
2447   ALTIVEC_BUILTIN_VCMPEQUW_P,
2448   ALTIVEC_BUILTIN_VCMPGEFP_P,
2449   ALTIVEC_BUILTIN_VCMPGTFP_P,
2450   ALTIVEC_BUILTIN_VCMPGTSB_P,
2451   ALTIVEC_BUILTIN_VCMPGTSH_P,
2452   ALTIVEC_BUILTIN_VCMPGTSW_P,
2453   ALTIVEC_BUILTIN_VCMPGTUB_P,
2454   ALTIVEC_BUILTIN_VCMPGTUH_P,
2455   ALTIVEC_BUILTIN_VCMPGTUW_P,
2456   ALTIVEC_BUILTIN_ABSS_V4SI,
2457   ALTIVEC_BUILTIN_ABSS_V8HI,
2458   ALTIVEC_BUILTIN_ABSS_V16QI,
2459   ALTIVEC_BUILTIN_ABS_V4SI,
2460   ALTIVEC_BUILTIN_ABS_V4SF,
2461   ALTIVEC_BUILTIN_ABS_V8HI,
2462   ALTIVEC_BUILTIN_ABS_V16QI,
2463   ALTIVEC_BUILTIN_MASK_FOR_LOAD,
2464   ALTIVEC_BUILTIN_MASK_FOR_STORE,
2465   ALTIVEC_BUILTIN_VEC_INIT_V4SI,
2466   ALTIVEC_BUILTIN_VEC_INIT_V8HI,
2467   ALTIVEC_BUILTIN_VEC_INIT_V16QI,
2468   ALTIVEC_BUILTIN_VEC_INIT_V4SF,
2469   ALTIVEC_BUILTIN_VEC_SET_V4SI,
2470   ALTIVEC_BUILTIN_VEC_SET_V8HI,
2471   ALTIVEC_BUILTIN_VEC_SET_V16QI,
2472   ALTIVEC_BUILTIN_VEC_SET_V4SF,
2473   ALTIVEC_BUILTIN_VEC_EXT_V4SI,
2474   ALTIVEC_BUILTIN_VEC_EXT_V8HI,
2475   ALTIVEC_BUILTIN_VEC_EXT_V16QI,
2476   ALTIVEC_BUILTIN_VEC_EXT_V4SF,
2477
2478   /* Altivec overloaded builtins.  */
2479   ALTIVEC_BUILTIN_VCMPEQ_P,
2480   ALTIVEC_BUILTIN_OVERLOADED_FIRST = ALTIVEC_BUILTIN_VCMPEQ_P,
2481   ALTIVEC_BUILTIN_VCMPGT_P,
2482   ALTIVEC_BUILTIN_VCMPGE_P,
2483   ALTIVEC_BUILTIN_VEC_ABS,
2484   ALTIVEC_BUILTIN_VEC_ABSS,
2485   ALTIVEC_BUILTIN_VEC_ADD,
2486   ALTIVEC_BUILTIN_VEC_ADDC,
2487   ALTIVEC_BUILTIN_VEC_ADDS,
2488   ALTIVEC_BUILTIN_VEC_AND,
2489   ALTIVEC_BUILTIN_VEC_ANDC,
2490   ALTIVEC_BUILTIN_VEC_AVG,
2491   ALTIVEC_BUILTIN_VEC_CEIL,
2492   ALTIVEC_BUILTIN_VEC_CMPB,
2493   ALTIVEC_BUILTIN_VEC_CMPEQ,
2494   ALTIVEC_BUILTIN_VEC_CMPEQUB,
2495   ALTIVEC_BUILTIN_VEC_CMPEQUH,
2496   ALTIVEC_BUILTIN_VEC_CMPEQUW,
2497   ALTIVEC_BUILTIN_VEC_CMPGE,
2498   ALTIVEC_BUILTIN_VEC_CMPGT,
2499   ALTIVEC_BUILTIN_VEC_CMPLE,
2500   ALTIVEC_BUILTIN_VEC_CMPLT,
2501   ALTIVEC_BUILTIN_VEC_CTF,
2502   ALTIVEC_BUILTIN_VEC_CTS,
2503   ALTIVEC_BUILTIN_VEC_CTU,
2504   ALTIVEC_BUILTIN_VEC_DST,
2505   ALTIVEC_BUILTIN_VEC_DSTST,
2506   ALTIVEC_BUILTIN_VEC_DSTSTT,
2507   ALTIVEC_BUILTIN_VEC_DSTT,
2508   ALTIVEC_BUILTIN_VEC_EXPTE,
2509   ALTIVEC_BUILTIN_VEC_FLOOR,
2510   ALTIVEC_BUILTIN_VEC_LD,
2511   ALTIVEC_BUILTIN_VEC_LDE,
2512   ALTIVEC_BUILTIN_VEC_LDL,
2513   ALTIVEC_BUILTIN_VEC_LOGE,
2514   ALTIVEC_BUILTIN_VEC_LVEBX,
2515   ALTIVEC_BUILTIN_VEC_LVEHX,
2516   ALTIVEC_BUILTIN_VEC_LVEWX,
2517   ALTIVEC_BUILTIN_VEC_LVSL,
2518   ALTIVEC_BUILTIN_VEC_LVSR,
2519   ALTIVEC_BUILTIN_VEC_MADD,
2520   ALTIVEC_BUILTIN_VEC_MADDS,
2521   ALTIVEC_BUILTIN_VEC_MAX,
2522   ALTIVEC_BUILTIN_VEC_MERGEH,
2523   ALTIVEC_BUILTIN_VEC_MERGEL,
2524   ALTIVEC_BUILTIN_VEC_MIN,
2525   ALTIVEC_BUILTIN_VEC_MLADD,
2526   ALTIVEC_BUILTIN_VEC_MPERM,
2527   ALTIVEC_BUILTIN_VEC_MRADDS,
2528   ALTIVEC_BUILTIN_VEC_MRGHB,
2529   ALTIVEC_BUILTIN_VEC_MRGHH,
2530   ALTIVEC_BUILTIN_VEC_MRGHW,
2531   ALTIVEC_BUILTIN_VEC_MRGLB,
2532   ALTIVEC_BUILTIN_VEC_MRGLH,
2533   ALTIVEC_BUILTIN_VEC_MRGLW,
2534   ALTIVEC_BUILTIN_VEC_MSUM,
2535   ALTIVEC_BUILTIN_VEC_MSUMS,
2536   ALTIVEC_BUILTIN_VEC_MTVSCR,
2537   ALTIVEC_BUILTIN_VEC_MULE,
2538   ALTIVEC_BUILTIN_VEC_MULO,
2539   ALTIVEC_BUILTIN_VEC_NMSUB,
2540   ALTIVEC_BUILTIN_VEC_NOR,
2541   ALTIVEC_BUILTIN_VEC_OR,
2542   ALTIVEC_BUILTIN_VEC_PACK,
2543   ALTIVEC_BUILTIN_VEC_PACKPX,
2544   ALTIVEC_BUILTIN_VEC_PACKS,
2545   ALTIVEC_BUILTIN_VEC_PACKSU,
2546   ALTIVEC_BUILTIN_VEC_PERM,
2547   ALTIVEC_BUILTIN_VEC_RE,
2548   ALTIVEC_BUILTIN_VEC_RL,
2549   ALTIVEC_BUILTIN_VEC_ROUND,
2550   ALTIVEC_BUILTIN_VEC_RSQRTE,
2551   ALTIVEC_BUILTIN_VEC_SEL,
2552   ALTIVEC_BUILTIN_VEC_SL,
2553   ALTIVEC_BUILTIN_VEC_SLD,
2554   ALTIVEC_BUILTIN_VEC_SLL,
2555   ALTIVEC_BUILTIN_VEC_SLO,
2556   ALTIVEC_BUILTIN_VEC_SPLAT,
2557   ALTIVEC_BUILTIN_VEC_SPLAT_S16,
2558   ALTIVEC_BUILTIN_VEC_SPLAT_S32,
2559   ALTIVEC_BUILTIN_VEC_SPLAT_S8,
2560   ALTIVEC_BUILTIN_VEC_SPLAT_U16,
2561   ALTIVEC_BUILTIN_VEC_SPLAT_U32,
2562   ALTIVEC_BUILTIN_VEC_SPLAT_U8,
2563   ALTIVEC_BUILTIN_VEC_SPLTB,
2564   ALTIVEC_BUILTIN_VEC_SPLTH,
2565   ALTIVEC_BUILTIN_VEC_SPLTW,
2566   ALTIVEC_BUILTIN_VEC_SR,
2567   ALTIVEC_BUILTIN_VEC_SRA,
2568   ALTIVEC_BUILTIN_VEC_SRL,
2569   ALTIVEC_BUILTIN_VEC_SRO,
2570   ALTIVEC_BUILTIN_VEC_ST,
2571   ALTIVEC_BUILTIN_VEC_STE,
2572   ALTIVEC_BUILTIN_VEC_STL,
2573   ALTIVEC_BUILTIN_VEC_STVEBX,
2574   ALTIVEC_BUILTIN_VEC_STVEHX,
2575   ALTIVEC_BUILTIN_VEC_STVEWX,
2576   ALTIVEC_BUILTIN_VEC_SUB,
2577   ALTIVEC_BUILTIN_VEC_SUBC,
2578   ALTIVEC_BUILTIN_VEC_SUBS,
2579   ALTIVEC_BUILTIN_VEC_SUM2S,
2580   ALTIVEC_BUILTIN_VEC_SUM4S,
2581   ALTIVEC_BUILTIN_VEC_SUMS,
2582   ALTIVEC_BUILTIN_VEC_TRUNC,
2583   ALTIVEC_BUILTIN_VEC_UNPACKH,
2584   ALTIVEC_BUILTIN_VEC_UNPACKL,
2585   ALTIVEC_BUILTIN_VEC_VADDFP,
2586   ALTIVEC_BUILTIN_VEC_VADDSBS,
2587   ALTIVEC_BUILTIN_VEC_VADDSHS,
2588   ALTIVEC_BUILTIN_VEC_VADDSWS,
2589   ALTIVEC_BUILTIN_VEC_VADDUBM,
2590   ALTIVEC_BUILTIN_VEC_VADDUBS,
2591   ALTIVEC_BUILTIN_VEC_VADDUHM,
2592   ALTIVEC_BUILTIN_VEC_VADDUHS,
2593   ALTIVEC_BUILTIN_VEC_VADDUWM,
2594   ALTIVEC_BUILTIN_VEC_VADDUWS,
2595   ALTIVEC_BUILTIN_VEC_VAVGSB,
2596   ALTIVEC_BUILTIN_VEC_VAVGSH,
2597   ALTIVEC_BUILTIN_VEC_VAVGSW,
2598   ALTIVEC_BUILTIN_VEC_VAVGUB,
2599   ALTIVEC_BUILTIN_VEC_VAVGUH,
2600   ALTIVEC_BUILTIN_VEC_VAVGUW,
2601   ALTIVEC_BUILTIN_VEC_VCFSX,
2602   ALTIVEC_BUILTIN_VEC_VCFUX,
2603   ALTIVEC_BUILTIN_VEC_VCMPEQFP,
2604   ALTIVEC_BUILTIN_VEC_VCMPEQUB,
2605   ALTIVEC_BUILTIN_VEC_VCMPEQUH,
2606   ALTIVEC_BUILTIN_VEC_VCMPEQUW,
2607   ALTIVEC_BUILTIN_VEC_VCMPGTFP,
2608   ALTIVEC_BUILTIN_VEC_VCMPGTSB,
2609   ALTIVEC_BUILTIN_VEC_VCMPGTSH,
2610   ALTIVEC_BUILTIN_VEC_VCMPGTSW,
2611   ALTIVEC_BUILTIN_VEC_VCMPGTUB,
2612   ALTIVEC_BUILTIN_VEC_VCMPGTUH,
2613   ALTIVEC_BUILTIN_VEC_VCMPGTUW,
2614   ALTIVEC_BUILTIN_VEC_VMAXFP,
2615   ALTIVEC_BUILTIN_VEC_VMAXSB,
2616   ALTIVEC_BUILTIN_VEC_VMAXSH,
2617   ALTIVEC_BUILTIN_VEC_VMAXSW,
2618   ALTIVEC_BUILTIN_VEC_VMAXUB,
2619   ALTIVEC_BUILTIN_VEC_VMAXUH,
2620   ALTIVEC_BUILTIN_VEC_VMAXUW,
2621   ALTIVEC_BUILTIN_VEC_VMINFP,
2622   ALTIVEC_BUILTIN_VEC_VMINSB,
2623   ALTIVEC_BUILTIN_VEC_VMINSH,
2624   ALTIVEC_BUILTIN_VEC_VMINSW,
2625   ALTIVEC_BUILTIN_VEC_VMINUB,
2626   ALTIVEC_BUILTIN_VEC_VMINUH,
2627   ALTIVEC_BUILTIN_VEC_VMINUW,
2628   ALTIVEC_BUILTIN_VEC_VMRGHB,
2629   ALTIVEC_BUILTIN_VEC_VMRGHH,
2630   ALTIVEC_BUILTIN_VEC_VMRGHW,
2631   ALTIVEC_BUILTIN_VEC_VMRGLB,
2632   ALTIVEC_BUILTIN_VEC_VMRGLH,
2633   ALTIVEC_BUILTIN_VEC_VMRGLW,
2634   ALTIVEC_BUILTIN_VEC_VMSUMMBM,
2635   ALTIVEC_BUILTIN_VEC_VMSUMSHM,
2636   ALTIVEC_BUILTIN_VEC_VMSUMSHS,
2637   ALTIVEC_BUILTIN_VEC_VMSUMUBM,
2638   ALTIVEC_BUILTIN_VEC_VMSUMUHM,
2639   ALTIVEC_BUILTIN_VEC_VMSUMUHS,
2640   ALTIVEC_BUILTIN_VEC_VMULESB,
2641   ALTIVEC_BUILTIN_VEC_VMULESH,
2642   ALTIVEC_BUILTIN_VEC_VMULEUB,
2643   ALTIVEC_BUILTIN_VEC_VMULEUH,
2644   ALTIVEC_BUILTIN_VEC_VMULOSB,
2645   ALTIVEC_BUILTIN_VEC_VMULOSH,
2646   ALTIVEC_BUILTIN_VEC_VMULOUB,
2647   ALTIVEC_BUILTIN_VEC_VMULOUH,
2648   ALTIVEC_BUILTIN_VEC_VPKSHSS,
2649   ALTIVEC_BUILTIN_VEC_VPKSHUS,
2650   ALTIVEC_BUILTIN_VEC_VPKSWSS,
2651   ALTIVEC_BUILTIN_VEC_VPKSWUS,
2652   ALTIVEC_BUILTIN_VEC_VPKUHUM,
2653   ALTIVEC_BUILTIN_VEC_VPKUHUS,
2654   ALTIVEC_BUILTIN_VEC_VPKUWUM,
2655   ALTIVEC_BUILTIN_VEC_VPKUWUS,
2656   ALTIVEC_BUILTIN_VEC_VRLB,
2657   ALTIVEC_BUILTIN_VEC_VRLH,
2658   ALTIVEC_BUILTIN_VEC_VRLW,
2659   ALTIVEC_BUILTIN_VEC_VSLB,
2660   ALTIVEC_BUILTIN_VEC_VSLH,
2661   ALTIVEC_BUILTIN_VEC_VSLW,
2662   ALTIVEC_BUILTIN_VEC_VSPLTB,
2663   ALTIVEC_BUILTIN_VEC_VSPLTH,
2664   ALTIVEC_BUILTIN_VEC_VSPLTW,
2665   ALTIVEC_BUILTIN_VEC_VSRAB,
2666   ALTIVEC_BUILTIN_VEC_VSRAH,
2667   ALTIVEC_BUILTIN_VEC_VSRAW,
2668   ALTIVEC_BUILTIN_VEC_VSRB,
2669   ALTIVEC_BUILTIN_VEC_VSRH,
2670   ALTIVEC_BUILTIN_VEC_VSRW,
2671   ALTIVEC_BUILTIN_VEC_VSUBFP,
2672   ALTIVEC_BUILTIN_VEC_VSUBSBS,
2673   ALTIVEC_BUILTIN_VEC_VSUBSHS,
2674   ALTIVEC_BUILTIN_VEC_VSUBSWS,
2675   ALTIVEC_BUILTIN_VEC_VSUBUBM,
2676   ALTIVEC_BUILTIN_VEC_VSUBUBS,
2677   ALTIVEC_BUILTIN_VEC_VSUBUHM,
2678   ALTIVEC_BUILTIN_VEC_VSUBUHS,
2679   ALTIVEC_BUILTIN_VEC_VSUBUWM,
2680   ALTIVEC_BUILTIN_VEC_VSUBUWS,
2681   ALTIVEC_BUILTIN_VEC_VSUM4SBS,
2682   ALTIVEC_BUILTIN_VEC_VSUM4SHS,
2683   ALTIVEC_BUILTIN_VEC_VSUM4UBS,
2684   ALTIVEC_BUILTIN_VEC_VUPKHPX,
2685   ALTIVEC_BUILTIN_VEC_VUPKHSB,
2686   ALTIVEC_BUILTIN_VEC_VUPKHSH,
2687   ALTIVEC_BUILTIN_VEC_VUPKLPX,
2688   ALTIVEC_BUILTIN_VEC_VUPKLSB,
2689   ALTIVEC_BUILTIN_VEC_VUPKLSH,
2690   ALTIVEC_BUILTIN_VEC_XOR,
2691   ALTIVEC_BUILTIN_VEC_STEP,
2692   ALTIVEC_BUILTIN_OVERLOADED_LAST = ALTIVEC_BUILTIN_VEC_STEP,
2693
2694   /* SPE builtins.  */
2695   SPE_BUILTIN_EVADDW,
2696   SPE_BUILTIN_EVAND,
2697   SPE_BUILTIN_EVANDC,
2698   SPE_BUILTIN_EVDIVWS,
2699   SPE_BUILTIN_EVDIVWU,
2700   SPE_BUILTIN_EVEQV,
2701   SPE_BUILTIN_EVFSADD,
2702   SPE_BUILTIN_EVFSDIV,
2703   SPE_BUILTIN_EVFSMUL,
2704   SPE_BUILTIN_EVFSSUB,
2705   SPE_BUILTIN_EVLDDX,
2706   SPE_BUILTIN_EVLDHX,
2707   SPE_BUILTIN_EVLDWX,
2708   SPE_BUILTIN_EVLHHESPLATX,
2709   SPE_BUILTIN_EVLHHOSSPLATX,
2710   SPE_BUILTIN_EVLHHOUSPLATX,
2711   SPE_BUILTIN_EVLWHEX,
2712   SPE_BUILTIN_EVLWHOSX,
2713   SPE_BUILTIN_EVLWHOUX,
2714   SPE_BUILTIN_EVLWHSPLATX,
2715   SPE_BUILTIN_EVLWWSPLATX,
2716   SPE_BUILTIN_EVMERGEHI,
2717   SPE_BUILTIN_EVMERGEHILO,
2718   SPE_BUILTIN_EVMERGELO,
2719   SPE_BUILTIN_EVMERGELOHI,
2720   SPE_BUILTIN_EVMHEGSMFAA,
2721   SPE_BUILTIN_EVMHEGSMFAN,
2722   SPE_BUILTIN_EVMHEGSMIAA,
2723   SPE_BUILTIN_EVMHEGSMIAN,
2724   SPE_BUILTIN_EVMHEGUMIAA,
2725   SPE_BUILTIN_EVMHEGUMIAN,
2726   SPE_BUILTIN_EVMHESMF,
2727   SPE_BUILTIN_EVMHESMFA,
2728   SPE_BUILTIN_EVMHESMFAAW,
2729   SPE_BUILTIN_EVMHESMFANW,
2730   SPE_BUILTIN_EVMHESMI,
2731   SPE_BUILTIN_EVMHESMIA,
2732   SPE_BUILTIN_EVMHESMIAAW,
2733   SPE_BUILTIN_EVMHESMIANW,
2734   SPE_BUILTIN_EVMHESSF,
2735   SPE_BUILTIN_EVMHESSFA,
2736   SPE_BUILTIN_EVMHESSFAAW,
2737   SPE_BUILTIN_EVMHESSFANW,
2738   SPE_BUILTIN_EVMHESSIAAW,
2739   SPE_BUILTIN_EVMHESSIANW,
2740   SPE_BUILTIN_EVMHEUMI,
2741   SPE_BUILTIN_EVMHEUMIA,
2742   SPE_BUILTIN_EVMHEUMIAAW,
2743   SPE_BUILTIN_EVMHEUMIANW,
2744   SPE_BUILTIN_EVMHEUSIAAW,
2745   SPE_BUILTIN_EVMHEUSIANW,
2746   SPE_BUILTIN_EVMHOGSMFAA,
2747   SPE_BUILTIN_EVMHOGSMFAN,
2748   SPE_BUILTIN_EVMHOGSMIAA,
2749   SPE_BUILTIN_EVMHOGSMIAN,
2750   SPE_BUILTIN_EVMHOGUMIAA,
2751   SPE_BUILTIN_EVMHOGUMIAN,
2752   SPE_BUILTIN_EVMHOSMF,
2753   SPE_BUILTIN_EVMHOSMFA,
2754   SPE_BUILTIN_EVMHOSMFAAW,
2755   SPE_BUILTIN_EVMHOSMFANW,
2756   SPE_BUILTIN_EVMHOSMI,
2757   SPE_BUILTIN_EVMHOSMIA,
2758   SPE_BUILTIN_EVMHOSMIAAW,
2759   SPE_BUILTIN_EVMHOSMIANW,
2760   SPE_BUILTIN_EVMHOSSF,
2761   SPE_BUILTIN_EVMHOSSFA,
2762   SPE_BUILTIN_EVMHOSSFAAW,
2763   SPE_BUILTIN_EVMHOSSFANW,
2764   SPE_BUILTIN_EVMHOSSIAAW,
2765   SPE_BUILTIN_EVMHOSSIANW,
2766   SPE_BUILTIN_EVMHOUMI,
2767   SPE_BUILTIN_EVMHOUMIA,
2768   SPE_BUILTIN_EVMHOUMIAAW,
2769   SPE_BUILTIN_EVMHOUMIANW,
2770   SPE_BUILTIN_EVMHOUSIAAW,
2771   SPE_BUILTIN_EVMHOUSIANW,
2772   SPE_BUILTIN_EVMWHSMF,
2773   SPE_BUILTIN_EVMWHSMFA,
2774   SPE_BUILTIN_EVMWHSMI,
2775   SPE_BUILTIN_EVMWHSMIA,
2776   SPE_BUILTIN_EVMWHSSF,
2777   SPE_BUILTIN_EVMWHSSFA,
2778   SPE_BUILTIN_EVMWHUMI,
2779   SPE_BUILTIN_EVMWHUMIA,
2780   SPE_BUILTIN_EVMWLSMIAAW,
2781   SPE_BUILTIN_EVMWLSMIANW,
2782   SPE_BUILTIN_EVMWLSSIAAW,
2783   SPE_BUILTIN_EVMWLSSIANW,
2784   SPE_BUILTIN_EVMWLUMI,
2785   SPE_BUILTIN_EVMWLUMIA,
2786   SPE_BUILTIN_EVMWLUMIAAW,
2787   SPE_BUILTIN_EVMWLUMIANW,
2788   SPE_BUILTIN_EVMWLUSIAAW,
2789   SPE_BUILTIN_EVMWLUSIANW,
2790   SPE_BUILTIN_EVMWSMF,
2791   SPE_BUILTIN_EVMWSMFA,
2792   SPE_BUILTIN_EVMWSMFAA,
2793   SPE_BUILTIN_EVMWSMFAN,
2794   SPE_BUILTIN_EVMWSMI,
2795   SPE_BUILTIN_EVMWSMIA,
2796   SPE_BUILTIN_EVMWSMIAA,
2797   SPE_BUILTIN_EVMWSMIAN,
2798   SPE_BUILTIN_EVMWHSSFAA,
2799   SPE_BUILTIN_EVMWSSF,
2800   SPE_BUILTIN_EVMWSSFA,
2801   SPE_BUILTIN_EVMWSSFAA,
2802   SPE_BUILTIN_EVMWSSFAN,
2803   SPE_BUILTIN_EVMWUMI,
2804   SPE_BUILTIN_EVMWUMIA,
2805   SPE_BUILTIN_EVMWUMIAA,
2806   SPE_BUILTIN_EVMWUMIAN,
2807   SPE_BUILTIN_EVNAND,
2808   SPE_BUILTIN_EVNOR,
2809   SPE_BUILTIN_EVOR,
2810   SPE_BUILTIN_EVORC,
2811   SPE_BUILTIN_EVRLW,
2812   SPE_BUILTIN_EVSLW,
2813   SPE_BUILTIN_EVSRWS,
2814   SPE_BUILTIN_EVSRWU,
2815   SPE_BUILTIN_EVSTDDX,
2816   SPE_BUILTIN_EVSTDHX,
2817   SPE_BUILTIN_EVSTDWX,
2818   SPE_BUILTIN_EVSTWHEX,
2819   SPE_BUILTIN_EVSTWHOX,
2820   SPE_BUILTIN_EVSTWWEX,
2821   SPE_BUILTIN_EVSTWWOX,
2822   SPE_BUILTIN_EVSUBFW,
2823   SPE_BUILTIN_EVXOR,
2824   SPE_BUILTIN_EVABS,
2825   SPE_BUILTIN_EVADDSMIAAW,
2826   SPE_BUILTIN_EVADDSSIAAW,
2827   SPE_BUILTIN_EVADDUMIAAW,
2828   SPE_BUILTIN_EVADDUSIAAW,
2829   SPE_BUILTIN_EVCNTLSW,
2830   SPE_BUILTIN_EVCNTLZW,
2831   SPE_BUILTIN_EVEXTSB,
2832   SPE_BUILTIN_EVEXTSH,
2833   SPE_BUILTIN_EVFSABS,
2834   SPE_BUILTIN_EVFSCFSF,
2835   SPE_BUILTIN_EVFSCFSI,
2836   SPE_BUILTIN_EVFSCFUF,
2837   SPE_BUILTIN_EVFSCFUI,
2838   SPE_BUILTIN_EVFSCTSF,
2839   SPE_BUILTIN_EVFSCTSI,
2840   SPE_BUILTIN_EVFSCTSIZ,
2841   SPE_BUILTIN_EVFSCTUF,
2842   SPE_BUILTIN_EVFSCTUI,
2843   SPE_BUILTIN_EVFSCTUIZ,
2844   SPE_BUILTIN_EVFSNABS,
2845   SPE_BUILTIN_EVFSNEG,
2846   SPE_BUILTIN_EVMRA,
2847   SPE_BUILTIN_EVNEG,
2848   SPE_BUILTIN_EVRNDW,
2849   SPE_BUILTIN_EVSUBFSMIAAW,
2850   SPE_BUILTIN_EVSUBFSSIAAW,
2851   SPE_BUILTIN_EVSUBFUMIAAW,
2852   SPE_BUILTIN_EVSUBFUSIAAW,
2853   SPE_BUILTIN_EVADDIW,
2854   SPE_BUILTIN_EVLDD,
2855   SPE_BUILTIN_EVLDH,
2856   SPE_BUILTIN_EVLDW,
2857   SPE_BUILTIN_EVLHHESPLAT,
2858   SPE_BUILTIN_EVLHHOSSPLAT,
2859   SPE_BUILTIN_EVLHHOUSPLAT,
2860   SPE_BUILTIN_EVLWHE,
2861   SPE_BUILTIN_EVLWHOS,
2862   SPE_BUILTIN_EVLWHOU,
2863   SPE_BUILTIN_EVLWHSPLAT,
2864   SPE_BUILTIN_EVLWWSPLAT,
2865   SPE_BUILTIN_EVRLWI,
2866   SPE_BUILTIN_EVSLWI,
2867   SPE_BUILTIN_EVSRWIS,
2868   SPE_BUILTIN_EVSRWIU,
2869   SPE_BUILTIN_EVSTDD,
2870   SPE_BUILTIN_EVSTDH,
2871   SPE_BUILTIN_EVSTDW,
2872   SPE_BUILTIN_EVSTWHE,
2873   SPE_BUILTIN_EVSTWHO,
2874   SPE_BUILTIN_EVSTWWE,
2875   SPE_BUILTIN_EVSTWWO,
2876   SPE_BUILTIN_EVSUBIFW,
2877
2878   /* Compares.  */
2879   SPE_BUILTIN_EVCMPEQ,
2880   SPE_BUILTIN_EVCMPGTS,
2881   SPE_BUILTIN_EVCMPGTU,
2882   SPE_BUILTIN_EVCMPLTS,
2883   SPE_BUILTIN_EVCMPLTU,
2884   SPE_BUILTIN_EVFSCMPEQ,
2885   SPE_BUILTIN_EVFSCMPGT,
2886   SPE_BUILTIN_EVFSCMPLT,
2887   SPE_BUILTIN_EVFSTSTEQ,
2888   SPE_BUILTIN_EVFSTSTGT,
2889   SPE_BUILTIN_EVFSTSTLT,
2890
2891   /* EVSEL compares.  */
2892   SPE_BUILTIN_EVSEL_CMPEQ,
2893   SPE_BUILTIN_EVSEL_CMPGTS,
2894   SPE_BUILTIN_EVSEL_CMPGTU,
2895   SPE_BUILTIN_EVSEL_CMPLTS,
2896   SPE_BUILTIN_EVSEL_CMPLTU,
2897   SPE_BUILTIN_EVSEL_FSCMPEQ,
2898   SPE_BUILTIN_EVSEL_FSCMPGT,
2899   SPE_BUILTIN_EVSEL_FSCMPLT,
2900   SPE_BUILTIN_EVSEL_FSTSTEQ,
2901   SPE_BUILTIN_EVSEL_FSTSTGT,
2902   SPE_BUILTIN_EVSEL_FSTSTLT,
2903
2904   SPE_BUILTIN_EVSPLATFI,
2905   SPE_BUILTIN_EVSPLATI,
2906   SPE_BUILTIN_EVMWHSSMAA,
2907   SPE_BUILTIN_EVMWHSMFAA,
2908   SPE_BUILTIN_EVMWHSMIAA,
2909   SPE_BUILTIN_EVMWHUSIAA,
2910   SPE_BUILTIN_EVMWHUMIAA,
2911   SPE_BUILTIN_EVMWHSSFAN,
2912   SPE_BUILTIN_EVMWHSSIAN,
2913   SPE_BUILTIN_EVMWHSMFAN,
2914   SPE_BUILTIN_EVMWHSMIAN,
2915   SPE_BUILTIN_EVMWHUSIAN,
2916   SPE_BUILTIN_EVMWHUMIAN,
2917   SPE_BUILTIN_EVMWHGSSFAA,
2918   SPE_BUILTIN_EVMWHGSMFAA,
2919   SPE_BUILTIN_EVMWHGSMIAA,
2920   SPE_BUILTIN_EVMWHGUMIAA,
2921   SPE_BUILTIN_EVMWHGSSFAN,
2922   SPE_BUILTIN_EVMWHGSMFAN,
2923   SPE_BUILTIN_EVMWHGSMIAN,
2924   SPE_BUILTIN_EVMWHGUMIAN,
2925   SPE_BUILTIN_MTSPEFSCR,
2926   SPE_BUILTIN_MFSPEFSCR,
2927   SPE_BUILTIN_BRINC,
2928
2929   RS6000_BUILTIN_COUNT
2930 };
2931
2932 enum rs6000_builtin_type_index
2933 {
2934   RS6000_BTI_NOT_OPAQUE,
2935   RS6000_BTI_opaque_V2SI,
2936   RS6000_BTI_opaque_V2SF,
2937   RS6000_BTI_opaque_p_V2SI,
2938   RS6000_BTI_opaque_V4SI,
2939   RS6000_BTI_V16QI,
2940   RS6000_BTI_V2SI,
2941   RS6000_BTI_V2SF,
2942   RS6000_BTI_V4HI,
2943   RS6000_BTI_V4SI,
2944   RS6000_BTI_V4SF,
2945   RS6000_BTI_V8HI,
2946   RS6000_BTI_unsigned_V16QI,
2947   RS6000_BTI_unsigned_V8HI,
2948   RS6000_BTI_unsigned_V4SI,
2949   RS6000_BTI_bool_char,          /* __bool char */
2950   RS6000_BTI_bool_short,         /* __bool short */
2951   RS6000_BTI_bool_int,           /* __bool int */
2952   RS6000_BTI_pixel,              /* __pixel */
2953   RS6000_BTI_bool_V16QI,         /* __vector __bool char */
2954   RS6000_BTI_bool_V8HI,          /* __vector __bool short */
2955   RS6000_BTI_bool_V4SI,          /* __vector __bool int */
2956   RS6000_BTI_pixel_V8HI,         /* __vector __pixel */
2957   RS6000_BTI_long,               /* long_integer_type_node */
2958   RS6000_BTI_unsigned_long,      /* long_unsigned_type_node */
2959   RS6000_BTI_INTQI,              /* intQI_type_node */
2960   RS6000_BTI_UINTQI,             /* unsigned_intQI_type_node */
2961   RS6000_BTI_INTHI,              /* intHI_type_node */
2962   RS6000_BTI_UINTHI,             /* unsigned_intHI_type_node */
2963   RS6000_BTI_INTSI,              /* intSI_type_node */
2964   RS6000_BTI_UINTSI,             /* unsigned_intSI_type_node */
2965   RS6000_BTI_float,              /* float_type_node */
2966   RS6000_BTI_void,               /* void_type_node */
2967   RS6000_BTI_MAX
2968 };
2969
2970
2971 #define opaque_V2SI_type_node         (rs6000_builtin_types[RS6000_BTI_opaque_V2SI])
2972 #define opaque_V2SF_type_node         (rs6000_builtin_types[RS6000_BTI_opaque_V2SF])
2973 #define opaque_p_V2SI_type_node       (rs6000_builtin_types[RS6000_BTI_opaque_p_V2SI])
2974 #define opaque_V4SI_type_node         (rs6000_builtin_types[RS6000_BTI_opaque_V4SI])
2975 #define V16QI_type_node               (rs6000_builtin_types[RS6000_BTI_V16QI])
2976 #define V2SI_type_node                (rs6000_builtin_types[RS6000_BTI_V2SI])
2977 #define V2SF_type_node                (rs6000_builtin_types[RS6000_BTI_V2SF])
2978 #define V4HI_type_node                (rs6000_builtin_types[RS6000_BTI_V4HI])
2979 #define V4SI_type_node                (rs6000_builtin_types[RS6000_BTI_V4SI])
2980 #define V4SF_type_node                (rs6000_builtin_types[RS6000_BTI_V4SF])
2981 #define V8HI_type_node                (rs6000_builtin_types[RS6000_BTI_V8HI])
2982 #define unsigned_V16QI_type_node      (rs6000_builtin_types[RS6000_BTI_unsigned_V16QI])
2983 #define unsigned_V8HI_type_node       (rs6000_builtin_types[RS6000_BTI_unsigned_V8HI])
2984 #define unsigned_V4SI_type_node       (rs6000_builtin_types[RS6000_BTI_unsigned_V4SI])
2985 #define bool_char_type_node           (rs6000_builtin_types[RS6000_BTI_bool_char])
2986 #define bool_short_type_node          (rs6000_builtin_types[RS6000_BTI_bool_short])
2987 #define bool_int_type_node            (rs6000_builtin_types[RS6000_BTI_bool_int])
2988 #define pixel_type_node               (rs6000_builtin_types[RS6000_BTI_pixel])
2989 #define bool_V16QI_type_node          (rs6000_builtin_types[RS6000_BTI_bool_V16QI])
2990 #define bool_V8HI_type_node           (rs6000_builtin_types[RS6000_BTI_bool_V8HI])
2991 #define bool_V4SI_type_node           (rs6000_builtin_types[RS6000_BTI_bool_V4SI])
2992 #define pixel_V8HI_type_node          (rs6000_builtin_types[RS6000_BTI_pixel_V8HI])
2993
2994 #define long_integer_type_internal_node  (rs6000_builtin_types[RS6000_BTI_long])
2995 #define long_unsigned_type_internal_node (rs6000_builtin_types[RS6000_BTI_unsigned_long])
2996 #define intQI_type_internal_node         (rs6000_builtin_types[RS6000_BTI_INTQI])
2997 #define uintQI_type_internal_node        (rs6000_builtin_types[RS6000_BTI_UINTQI])
2998 #define intHI_type_internal_node         (rs6000_builtin_types[RS6000_BTI_INTHI])
2999 #define uintHI_type_internal_node        (rs6000_builtin_types[RS6000_BTI_UINTHI])
3000 #define intSI_type_internal_node         (rs6000_builtin_types[RS6000_BTI_INTSI])
3001 #define uintSI_type_internal_node        (rs6000_builtin_types[RS6000_BTI_UINTSI])
3002 #define float_type_internal_node         (rs6000_builtin_types[RS6000_BTI_float])
3003 #define void_type_internal_node          (rs6000_builtin_types[RS6000_BTI_void])
3004
3005 extern GTY(()) tree rs6000_builtin_types[RS6000_BTI_MAX];
3006 extern GTY(()) tree rs6000_builtin_decls[RS6000_BUILTIN_COUNT];
3007