OSDN Git Service

* config.gcc (powerpc-*-linux*spe*): Use t-dfprules.
[pf3gnuchains/gcc-fork.git] / gcc / config / rs6000 / rs6000.h
1 /* Definitions of target machine for GNU compiler, for IBM RS/6000.
2    Copyright (C) 1992, 1993, 1994, 1995, 1996, 1997, 1998, 1999,
3    2000, 2001, 2002, 2003, 2004, 2005, 2006, 2007
4    Free Software Foundation, Inc.
5    Contributed by Richard Kenner (kenner@vlsi1.ultra.nyu.edu)
6
7    This file is part of GCC.
8
9    GCC is free software; you can redistribute it and/or modify it
10    under the terms of the GNU General Public License as published
11    by the Free Software Foundation; either version 3, or (at your
12    option) any later version.
13
14    GCC is distributed in the hope that it will be useful, but WITHOUT
15    ANY WARRANTY; without even the implied warranty of MERCHANTABILITY
16    or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public
17    License for more details.
18
19    You should have received a copy of the GNU General Public License
20    along with GCC; see the file COPYING3.  If not see
21    <http://www.gnu.org/licenses/>.  */
22
23 /* Note that some other tm.h files include this one and then override
24    many of the definitions.  */
25
26 /* Definitions for the object file format.  These are set at
27    compile-time.  */
28
29 #define OBJECT_XCOFF 1
30 #define OBJECT_ELF 2
31 #define OBJECT_PEF 3
32 #define OBJECT_MACHO 4
33
34 #define TARGET_ELF (TARGET_OBJECT_FORMAT == OBJECT_ELF)
35 #define TARGET_XCOFF (TARGET_OBJECT_FORMAT == OBJECT_XCOFF)
36 #define TARGET_MACOS (TARGET_OBJECT_FORMAT == OBJECT_PEF)
37 #define TARGET_MACHO (TARGET_OBJECT_FORMAT == OBJECT_MACHO)
38
39 #ifndef TARGET_AIX
40 #define TARGET_AIX 0
41 #endif
42
43 /* Control whether function entry points use a "dot" symbol when
44    ABI_AIX.  */
45 #define DOT_SYMBOLS 1
46
47 /* Default string to use for cpu if not specified.  */
48 #ifndef TARGET_CPU_DEFAULT
49 #define TARGET_CPU_DEFAULT ((char *)0)
50 #endif
51
52 /* If configured for PPC405, support PPC405CR Erratum77.  */
53 #ifdef CONFIG_PPC405CR
54 #define PPC405_ERRATUM77 (rs6000_cpu == PROCESSOR_PPC405)
55 #else
56 #define PPC405_ERRATUM77 0
57 #endif
58
59 #ifndef TARGET_PAIRED_FLOAT
60 #define TARGET_PAIRED_FLOAT 0
61 #endif
62
63 #ifdef HAVE_AS_POPCNTB
64 #define ASM_CPU_POWER5_SPEC "-mpower5"
65 #else
66 #define ASM_CPU_POWER5_SPEC "-mpower4"
67 #endif
68
69 #ifdef HAVE_AS_DFP
70 #define ASM_CPU_POWER6_SPEC "-mpower6 -maltivec"
71 #else
72 #define ASM_CPU_POWER6_SPEC "-mpower4 -maltivec"
73 #endif
74
75 /* Common ASM definitions used by ASM_SPEC among the various targets
76    for handling -mcpu=xxx switches.  */
77 #define ASM_CPU_SPEC \
78 "%{!mcpu*: \
79   %{mpower: %{!mpower2: -mpwr}} \
80   %{mpower2: -mpwrx} \
81   %{mpowerpc64*: -mppc64} \
82   %{!mpowerpc64*: %{mpowerpc*: -mppc}} \
83   %{mno-power: %{!mpowerpc*: -mcom}} \
84   %{!mno-power: %{!mpower*: %(asm_default)}}} \
85 %{mcpu=common: -mcom} \
86 %{mcpu=cell: -mcell} \
87 %{mcpu=power: -mpwr} \
88 %{mcpu=power2: -mpwrx} \
89 %{mcpu=power3: -mppc64} \
90 %{mcpu=power4: -mpower4} \
91 %{mcpu=power5: %(asm_cpu_power5)} \
92 %{mcpu=power5+: %(asm_cpu_power5)} \
93 %{mcpu=power6: %(asm_cpu_power6) -maltivec} \
94 %{mcpu=power6x: %(asm_cpu_power6) -maltivec} \
95 %{mcpu=powerpc: -mppc} \
96 %{mcpu=rios: -mpwr} \
97 %{mcpu=rios1: -mpwr} \
98 %{mcpu=rios2: -mpwrx} \
99 %{mcpu=rsc: -mpwr} \
100 %{mcpu=rsc1: -mpwr} \
101 %{mcpu=rs64a: -mppc64} \
102 %{mcpu=401: -mppc} \
103 %{mcpu=403: -m403} \
104 %{mcpu=405: -m405} \
105 %{mcpu=405fp: -m405} \
106 %{mcpu=440: -m440} \
107 %{mcpu=440fp: -m440} \
108 %{mcpu=464: -m440} \
109 %{mcpu=464fp: -m440} \
110 %{mcpu=505: -mppc} \
111 %{mcpu=601: -m601} \
112 %{mcpu=602: -mppc} \
113 %{mcpu=603: -mppc} \
114 %{mcpu=603e: -mppc} \
115 %{mcpu=ec603e: -mppc} \
116 %{mcpu=604: -mppc} \
117 %{mcpu=604e: -mppc} \
118 %{mcpu=620: -mppc64} \
119 %{mcpu=630: -mppc64} \
120 %{mcpu=740: -mppc} \
121 %{mcpu=750: -mppc} \
122 %{mcpu=G3: -mppc} \
123 %{mcpu=7400: -mppc -maltivec} \
124 %{mcpu=7450: -mppc -maltivec} \
125 %{mcpu=G4: -mppc -maltivec} \
126 %{mcpu=801: -mppc} \
127 %{mcpu=821: -mppc} \
128 %{mcpu=823: -mppc} \
129 %{mcpu=860: -mppc} \
130 %{mcpu=970: -mpower4 -maltivec} \
131 %{mcpu=G5: -mpower4 -maltivec} \
132 %{mcpu=8540: -me500} \
133 %{mcpu=8548: -me500} \
134 %{mcpu=e300c2: -me300} \
135 %{mcpu=e300c3: -me300} \
136 %{maltivec: -maltivec} \
137 -many"
138
139 #define CPP_DEFAULT_SPEC ""
140
141 #define ASM_DEFAULT_SPEC ""
142
143 /* This macro defines names of additional specifications to put in the specs
144    that can be used in various specifications like CC1_SPEC.  Its definition
145    is an initializer with a subgrouping for each command option.
146
147    Each subgrouping contains a string constant, that defines the
148    specification name, and a string constant that used by the GCC driver
149    program.
150
151    Do not define this macro if it does not need to do anything.  */
152
153 #define SUBTARGET_EXTRA_SPECS
154
155 #define EXTRA_SPECS                                                     \
156   { "cpp_default",              CPP_DEFAULT_SPEC },                     \
157   { "asm_cpu",                  ASM_CPU_SPEC },                         \
158   { "asm_default",              ASM_DEFAULT_SPEC },                     \
159   { "cc1_cpu",                  CC1_CPU_SPEC },                         \
160   { "asm_cpu_power5",           ASM_CPU_POWER5_SPEC },                  \
161   { "asm_cpu_power6",           ASM_CPU_POWER6_SPEC },                  \
162   SUBTARGET_EXTRA_SPECS
163
164 /* -mcpu=native handling only makes sense with compiler running on
165    an PowerPC chip.  If changing this condition, also change
166    the condition in driver-rs6000.c.  */
167 #if defined(__powerpc__) || defined(__POWERPC__) || defined(_AIX)
168 /* In driver-rs6000.c.  */
169 extern const char *host_detect_local_cpu (int argc, const char **argv);
170 #define EXTRA_SPEC_FUNCTIONS \
171   { "local_cpu_detect", host_detect_local_cpu },
172 #define HAVE_LOCAL_CPU_DETECT
173 #endif
174
175 #ifndef CC1_CPU_SPEC
176 #ifdef HAVE_LOCAL_CPU_DETECT
177 #define CC1_CPU_SPEC \
178 "%{mcpu=native:%<mcpu=native %:local_cpu_detect(cpu)} \
179  %{mtune=native:%<mtune=native %:local_cpu_detect(tune)}"
180 #else
181 #define CC1_CPU_SPEC ""
182 #endif
183 #endif
184
185 /* Architecture type.  */
186
187 /* Define TARGET_MFCRF if the target assembler does not support the
188    optional field operand for mfcr.  */
189
190 #ifndef HAVE_AS_MFCRF
191 #undef  TARGET_MFCRF
192 #define TARGET_MFCRF 0
193 #endif
194
195 /* Define TARGET_POPCNTB if the target assembler does not support the
196    popcount byte instruction.  */
197
198 #ifndef HAVE_AS_POPCNTB
199 #undef  TARGET_POPCNTB
200 #define TARGET_POPCNTB 0
201 #endif
202
203 /* Define TARGET_FPRND if the target assembler does not support the
204    fp rounding instructions.  */
205
206 #ifndef HAVE_AS_FPRND
207 #undef  TARGET_FPRND
208 #define TARGET_FPRND 0
209 #endif
210
211 /* Define TARGET_CMPB if the target assembler does not support the
212    cmpb instruction.  */
213
214 #ifndef HAVE_AS_CMPB
215 #undef  TARGET_CMPB
216 #define TARGET_CMPB 0
217 #endif
218
219 /* Define TARGET_MFPGPR if the target assembler does not support the
220    mffpr and mftgpr instructions. */
221
222 #ifndef HAVE_AS_MFPGPR
223 #undef  TARGET_MFPGPR
224 #define TARGET_MFPGPR 0
225 #endif
226
227 /* Define TARGET_DFP if the target assembler does not support decimal
228    floating point instructions.  */
229 #ifndef HAVE_AS_DFP
230 #undef  TARGET_DFP
231 #define TARGET_DFP 0
232 #endif
233
234 #ifndef TARGET_SECURE_PLT
235 #define TARGET_SECURE_PLT 0
236 #endif
237
238 #define TARGET_32BIT            (! TARGET_64BIT)
239
240 #ifndef HAVE_AS_TLS
241 #define HAVE_AS_TLS 0
242 #endif
243
244 /* Return 1 for a symbol ref for a thread-local storage symbol.  */
245 #define RS6000_SYMBOL_REF_TLS_P(RTX) \
246   (GET_CODE (RTX) == SYMBOL_REF && SYMBOL_REF_TLS_MODEL (RTX) != 0)
247
248 #ifdef IN_LIBGCC2
249 /* For libgcc2 we make sure this is a compile time constant */
250 #if defined (__64BIT__) || defined (__powerpc64__) || defined (__ppc64__)
251 #undef TARGET_POWERPC64
252 #define TARGET_POWERPC64        1
253 #else
254 #undef TARGET_POWERPC64
255 #define TARGET_POWERPC64        0
256 #endif
257 #else
258     /* The option machinery will define this.  */
259 #endif
260
261 #define TARGET_DEFAULT (MASK_POWER | MASK_MULTIPLE | MASK_STRING)
262
263 /* Processor type.  Order must match cpu attribute in MD file.  */
264 enum processor_type
265  {
266    PROCESSOR_RIOS1,
267    PROCESSOR_RIOS2,
268    PROCESSOR_RS64A,
269    PROCESSOR_MPCCORE,
270    PROCESSOR_PPC403,
271    PROCESSOR_PPC405,
272    PROCESSOR_PPC440,
273    PROCESSOR_PPC601,
274    PROCESSOR_PPC603,
275    PROCESSOR_PPC604,
276    PROCESSOR_PPC604e,
277    PROCESSOR_PPC620,
278    PROCESSOR_PPC630,
279    PROCESSOR_PPC750,
280    PROCESSOR_PPC7400,
281    PROCESSOR_PPC7450,
282    PROCESSOR_PPC8540,
283    PROCESSOR_PPCE300C2,
284    PROCESSOR_PPCE300C3,
285    PROCESSOR_POWER4,
286    PROCESSOR_POWER5,
287    PROCESSOR_POWER6,
288    PROCESSOR_CELL
289 };
290
291 extern enum processor_type rs6000_cpu;
292
293 /* Recast the processor type to the cpu attribute.  */
294 #define rs6000_cpu_attr ((enum attr_cpu)rs6000_cpu)
295
296 /* Define generic processor types based upon current deployment.  */
297 #define PROCESSOR_COMMON    PROCESSOR_PPC601
298 #define PROCESSOR_POWER     PROCESSOR_RIOS1
299 #define PROCESSOR_POWERPC   PROCESSOR_PPC604
300 #define PROCESSOR_POWERPC64 PROCESSOR_RS64A
301
302 /* Define the default processor.  This is overridden by other tm.h files.  */
303 #define PROCESSOR_DEFAULT   PROCESSOR_RIOS1
304 #define PROCESSOR_DEFAULT64 PROCESSOR_RS64A
305
306 /* Specify the dialect of assembler to use.  New mnemonics is dialect one
307    and the old mnemonics are dialect zero.  */
308 #define ASSEMBLER_DIALECT (TARGET_NEW_MNEMONICS ? 1 : 0)
309
310 /* Types of costly dependences.  */
311 enum rs6000_dependence_cost
312  {
313    max_dep_latency = 1000,
314    no_dep_costly,
315    all_deps_costly,
316    true_store_to_load_dep_costly,
317    store_to_load_dep_costly
318  };
319
320 /* Types of nop insertion schemes in sched target hook sched_finish.  */
321 enum rs6000_nop_insertion
322   {
323     sched_finish_regroup_exact = 1000,
324     sched_finish_pad_groups,
325     sched_finish_none
326   };
327
328 /* Dispatch group termination caused by an insn.  */
329 enum group_termination
330   {
331     current_group,
332     previous_group
333   };
334
335 /* Support for a compile-time default CPU, et cetera.  The rules are:
336    --with-cpu is ignored if -mcpu is specified.
337    --with-tune is ignored if -mtune is specified.
338    --with-float is ignored if -mhard-float or -msoft-float are
339     specified.  */
340 #define OPTION_DEFAULT_SPECS \
341   {"cpu", "%{!mcpu=*:-mcpu=%(VALUE)}" }, \
342   {"tune", "%{!mtune=*:-mtune=%(VALUE)}" }, \
343   {"float", "%{!msoft-float:%{!mhard-float:-m%(VALUE)-float}}" }
344
345 /* rs6000_select[0] is reserved for the default cpu defined via --with-cpu */
346 struct rs6000_cpu_select
347 {
348   const char *string;
349   const char *name;
350   int set_tune_p;
351   int set_arch_p;
352 };
353
354 extern struct rs6000_cpu_select rs6000_select[];
355
356 /* Debug support */
357 extern const char *rs6000_debug_name;   /* Name for -mdebug-xxxx option */
358 extern int rs6000_debug_stack;          /* debug stack applications */
359 extern int rs6000_debug_arg;            /* debug argument handling */
360
361 #define TARGET_DEBUG_STACK      rs6000_debug_stack
362 #define TARGET_DEBUG_ARG        rs6000_debug_arg
363
364 extern const char *rs6000_traceback_name; /* Type of traceback table.  */
365
366 /* These are separate from target_flags because we've run out of bits
367    there.  */
368 extern int rs6000_long_double_type_size;
369 extern int rs6000_ieeequad;
370 extern int rs6000_altivec_abi;
371 extern int rs6000_spe_abi;
372 extern int rs6000_spe;
373 extern int rs6000_isel;
374 extern int rs6000_float_gprs;
375 extern int rs6000_alignment_flags;
376 extern const char *rs6000_sched_insert_nops_str;
377 extern enum rs6000_nop_insertion rs6000_sched_insert_nops;
378
379 /* Alignment options for fields in structures for sub-targets following
380    AIX-like ABI.
381    ALIGN_POWER word-aligns FP doubles (default AIX ABI).
382    ALIGN_NATURAL doubleword-aligns FP doubles (align to object size).
383
384    Override the macro definitions when compiling libobjc to avoid undefined
385    reference to rs6000_alignment_flags due to library's use of GCC alignment
386    macros which use the macros below.  */
387
388 #ifndef IN_TARGET_LIBS
389 #define MASK_ALIGN_POWER   0x00000000
390 #define MASK_ALIGN_NATURAL 0x00000001
391 #define TARGET_ALIGN_NATURAL (rs6000_alignment_flags & MASK_ALIGN_NATURAL)
392 #else
393 #define TARGET_ALIGN_NATURAL 0
394 #endif
395
396 #define TARGET_LONG_DOUBLE_128 (rs6000_long_double_type_size == 128)
397 #define TARGET_IEEEQUAD rs6000_ieeequad
398 #define TARGET_ALTIVEC_ABI rs6000_altivec_abi
399
400 #define TARGET_SPE_ABI 0
401 #define TARGET_SPE 0
402 #define TARGET_E500 0
403 #define TARGET_ISEL 0
404 #define TARGET_FPRS 1
405 #define TARGET_E500_SINGLE 0
406 #define TARGET_E500_DOUBLE 0
407 #define CHECK_E500_OPTIONS do { } while (0)
408
409 /* E500 processors only support plain "sync", not lwsync.  */
410 #define TARGET_NO_LWSYNC TARGET_E500
411
412 /* Sometimes certain combinations of command options do not make sense
413    on a particular target machine.  You can define a macro
414    `OVERRIDE_OPTIONS' to take account of this.  This macro, if
415    defined, is executed once just after all the command options have
416    been parsed.
417
418    Do not use this macro to turn on various extra optimizations for
419    `-O'.  That is what `OPTIMIZATION_OPTIONS' is for.
420
421    On the RS/6000 this is used to define the target cpu type.  */
422
423 #define OVERRIDE_OPTIONS rs6000_override_options (TARGET_CPU_DEFAULT)
424
425 /* Define this to change the optimizations performed by default.  */
426 #define OPTIMIZATION_OPTIONS(LEVEL,SIZE) optimization_options(LEVEL,SIZE)
427
428 /* Show we can debug even without a frame pointer.  */
429 #define CAN_DEBUG_WITHOUT_FP
430
431 /* Target pragma.  */
432 #define REGISTER_TARGET_PRAGMAS() do {                          \
433   c_register_pragma (0, "longcall", rs6000_pragma_longcall);    \
434   targetm.resolve_overloaded_builtin = altivec_resolve_overloaded_builtin; \
435 } while (0)
436
437 /* Target #defines.  */
438 #define TARGET_CPU_CPP_BUILTINS() \
439   rs6000_cpu_cpp_builtins (pfile)
440
441 /* This is used by rs6000_cpu_cpp_builtins to indicate the byte order
442    we're compiling for.  Some configurations may need to override it.  */
443 #define RS6000_CPU_CPP_ENDIAN_BUILTINS()        \
444   do                                            \
445     {                                           \
446       if (BYTES_BIG_ENDIAN)                     \
447         {                                       \
448           builtin_define ("__BIG_ENDIAN__");    \
449           builtin_define ("_BIG_ENDIAN");       \
450           builtin_assert ("machine=bigendian"); \
451         }                                       \
452       else                                      \
453         {                                       \
454           builtin_define ("__LITTLE_ENDIAN__"); \
455           builtin_define ("_LITTLE_ENDIAN");    \
456           builtin_assert ("machine=littleendian"); \
457         }                                       \
458     }                                           \
459   while (0)
460 \f
461 /* Target machine storage layout.  */
462
463 /* Define this macro if it is advisable to hold scalars in registers
464    in a wider mode than that declared by the program.  In such cases,
465    the value is constrained to be within the bounds of the declared
466    type, but kept valid in the wider mode.  The signedness of the
467    extension may differ from that of the type.  */
468
469 #define PROMOTE_MODE(MODE,UNSIGNEDP,TYPE)       \
470   if (GET_MODE_CLASS (MODE) == MODE_INT         \
471       && GET_MODE_SIZE (MODE) < UNITS_PER_WORD) \
472     (MODE) = TARGET_32BIT ? SImode : DImode;
473
474 /* Define this if most significant bit is lowest numbered
475    in instructions that operate on numbered bit-fields.  */
476 /* That is true on RS/6000.  */
477 #define BITS_BIG_ENDIAN 1
478
479 /* Define this if most significant byte of a word is the lowest numbered.  */
480 /* That is true on RS/6000.  */
481 #define BYTES_BIG_ENDIAN 1
482
483 /* Define this if most significant word of a multiword number is lowest
484    numbered.
485
486    For RS/6000 we can decide arbitrarily since there are no machine
487    instructions for them.  Might as well be consistent with bits and bytes.  */
488 #define WORDS_BIG_ENDIAN 1
489
490 #define MAX_BITS_PER_WORD 64
491
492 /* Width of a word, in units (bytes).  */
493 #define UNITS_PER_WORD (! TARGET_POWERPC64 ? 4 : 8)
494 #ifdef IN_LIBGCC2
495 #define MIN_UNITS_PER_WORD UNITS_PER_WORD
496 #else
497 #define MIN_UNITS_PER_WORD 4
498 #endif
499 #define UNITS_PER_FP_WORD 8
500 #define UNITS_PER_ALTIVEC_WORD 16
501 #define UNITS_PER_SPE_WORD 8
502 #define UNITS_PER_PAIRED_WORD 8
503
504 /* Type used for ptrdiff_t, as a string used in a declaration.  */
505 #define PTRDIFF_TYPE "int"
506
507 /* Type used for size_t, as a string used in a declaration.  */
508 #define SIZE_TYPE "long unsigned int"
509
510 /* Type used for wchar_t, as a string used in a declaration.  */
511 #define WCHAR_TYPE "short unsigned int"
512
513 /* Width of wchar_t in bits.  */
514 #define WCHAR_TYPE_SIZE 16
515
516 /* A C expression for the size in bits of the type `short' on the
517    target machine.  If you don't define this, the default is half a
518    word.  (If this would be less than one storage unit, it is
519    rounded up to one unit.)  */
520 #define SHORT_TYPE_SIZE 16
521
522 /* A C expression for the size in bits of the type `int' on the
523    target machine.  If you don't define this, the default is one
524    word.  */
525 #define INT_TYPE_SIZE 32
526
527 /* A C expression for the size in bits of the type `long' on the
528    target machine.  If you don't define this, the default is one
529    word.  */
530 #define LONG_TYPE_SIZE (TARGET_32BIT ? 32 : 64)
531
532 /* A C expression for the size in bits of the type `long long' on the
533    target machine.  If you don't define this, the default is two
534    words.  */
535 #define LONG_LONG_TYPE_SIZE 64
536
537 /* A C expression for the size in bits of the type `float' on the
538    target machine.  If you don't define this, the default is one
539    word.  */
540 #define FLOAT_TYPE_SIZE 32
541
542 /* A C expression for the size in bits of the type `double' on the
543    target machine.  If you don't define this, the default is two
544    words.  */
545 #define DOUBLE_TYPE_SIZE 64
546
547 /* A C expression for the size in bits of the type `long double' on
548    the target machine.  If you don't define this, the default is two
549    words.  */
550 #define LONG_DOUBLE_TYPE_SIZE rs6000_long_double_type_size
551
552 /* Define this to set long double type size to use in libgcc2.c, which can
553    not depend on target_flags.  */
554 #ifdef __LONG_DOUBLE_128__
555 #define LIBGCC2_LONG_DOUBLE_TYPE_SIZE 128
556 #else
557 #define LIBGCC2_LONG_DOUBLE_TYPE_SIZE 64
558 #endif
559
560 /* Work around rs6000_long_double_type_size dependency in ada/targtyps.c.  */
561 #define WIDEST_HARDWARE_FP_SIZE 64
562
563 /* Width in bits of a pointer.
564    See also the macro `Pmode' defined below.  */
565 #define POINTER_SIZE (TARGET_32BIT ? 32 : 64)
566
567 /* Allocation boundary (in *bits*) for storing arguments in argument list.  */
568 #define PARM_BOUNDARY (TARGET_32BIT ? 32 : 64)
569
570 /* Boundary (in *bits*) on which stack pointer should be aligned.  */
571 #define STACK_BOUNDARY \
572   ((TARGET_32BIT && !TARGET_ALTIVEC && !TARGET_ALTIVEC_ABI) ? 64 : 128)
573
574 /* Allocation boundary (in *bits*) for the code of a function.  */
575 #define FUNCTION_BOUNDARY 32
576
577 /* No data type wants to be aligned rounder than this.  */
578 #define BIGGEST_ALIGNMENT 128
579
580 /* A C expression to compute the alignment for a variables in the
581    local store.  TYPE is the data type, and ALIGN is the alignment
582    that the object would ordinarily have.  */
583 #define LOCAL_ALIGNMENT(TYPE, ALIGN)                            \
584   ((TARGET_ALTIVEC && TREE_CODE (TYPE) == VECTOR_TYPE) ? 128 :  \
585     (TARGET_E500_DOUBLE                                         \
586      && TYPE_MODE (TYPE) == DFmode) ? 64 : \
587     ((TARGET_SPE && TREE_CODE (TYPE) == VECTOR_TYPE \
588      && SPE_VECTOR_MODE (TYPE_MODE (TYPE))) || (TARGET_PAIRED_FLOAT \
589         && TREE_CODE (TYPE) == VECTOR_TYPE \
590         && PAIRED_VECTOR_MODE (TYPE_MODE (TYPE)))) ? 64 : ALIGN)
591
592 /* Alignment of field after `int : 0' in a structure.  */
593 #define EMPTY_FIELD_BOUNDARY 32
594
595 /* Every structure's size must be a multiple of this.  */
596 #define STRUCTURE_SIZE_BOUNDARY 8
597
598 /* Return 1 if a structure or array containing FIELD should be
599    accessed using `BLKMODE'.
600
601    For the SPE, simd types are V2SI, and gcc can be tempted to put the
602    entire thing in a DI and use subregs to access the internals.
603    store_bit_field() will force (subreg:DI (reg:V2SI x))'s to the
604    back-end.  Because a single GPR can hold a V2SI, but not a DI, the
605    best thing to do is set structs to BLKmode and avoid Severe Tire
606    Damage.
607
608    On e500 v2, DF and DI modes suffer from the same anomaly.  DF can
609    fit into 1, whereas DI still needs two.  */
610 #define MEMBER_TYPE_FORCES_BLK(FIELD, MODE) \
611   ((TARGET_SPE && TREE_CODE (TREE_TYPE (FIELD)) == VECTOR_TYPE) \
612    || (TARGET_E500_DOUBLE && (MODE) == DFmode))
613
614 /* A bit-field declared as `int' forces `int' alignment for the struct.  */
615 #define PCC_BITFIELD_TYPE_MATTERS 1
616
617 /* Make strings word-aligned so strcpy from constants will be faster.
618    Make vector constants quadword aligned.  */
619 #define CONSTANT_ALIGNMENT(EXP, ALIGN)                           \
620   (TREE_CODE (EXP) == STRING_CST                                 \
621    && (STRICT_ALIGNMENT || !optimize_size)                       \
622    && (ALIGN) < BITS_PER_WORD                                    \
623    ? BITS_PER_WORD                                               \
624    : (ALIGN))
625
626 /* Make arrays of chars word-aligned for the same reasons.
627    Align vectors to 128 bits.  Align SPE vectors and E500 v2 doubles to
628    64 bits.  */
629 #define DATA_ALIGNMENT(TYPE, ALIGN)             \
630   (TREE_CODE (TYPE) == VECTOR_TYPE ? ((TARGET_SPE_ABI \
631    || TARGET_PAIRED_FLOAT) ? 64 : 128)  \
632    : (TARGET_E500_DOUBLE                        \
633       && TYPE_MODE (TYPE) == DFmode) ? 64 \
634    : TREE_CODE (TYPE) == ARRAY_TYPE             \
635    && TYPE_MODE (TREE_TYPE (TYPE)) == QImode    \
636    && (ALIGN) < BITS_PER_WORD ? BITS_PER_WORD : (ALIGN))
637
638 /* Nonzero if move instructions will actually fail to work
639    when given unaligned data.  */
640 #define STRICT_ALIGNMENT 0
641
642 /* Define this macro to be the value 1 if unaligned accesses have a cost
643    many times greater than aligned accesses, for example if they are
644    emulated in a trap handler.  */
645 #define SLOW_UNALIGNED_ACCESS(MODE, ALIGN)                              \
646   (STRICT_ALIGNMENT                                                     \
647    || (((MODE) == SFmode || (MODE) == DFmode || (MODE) == TFmode        \
648         || (MODE) == SDmode || (MODE) == DDmode || (MODE) == TDmode     \
649         || (MODE) == DImode)                                            \
650        && (ALIGN) < 32))
651 \f
652 /* Standard register usage.  */
653
654 /* Number of actual hardware registers.
655    The hardware registers are assigned numbers for the compiler
656    from 0 to just below FIRST_PSEUDO_REGISTER.
657    All registers that the compiler knows about must be given numbers,
658    even those that are not normally considered general registers.
659
660    RS/6000 has 32 fixed-point registers, 32 floating-point registers,
661    an MQ register, a count register, a link register, and 8 condition
662    register fields, which we view here as separate registers.  AltiVec
663    adds 32 vector registers and a VRsave register.
664
665    In addition, the difference between the frame and argument pointers is
666    a function of the number of registers saved, so we need to have a
667    register for AP that will later be eliminated in favor of SP or FP.
668    This is a normal register, but it is fixed.
669
670    We also create a pseudo register for float/int conversions, that will
671    really represent the memory location used.  It is represented here as
672    a register, in order to work around problems in allocating stack storage
673    in inline functions.
674
675    Another pseudo (not included in DWARF_FRAME_REGISTERS) is soft frame
676    pointer, which is eventually eliminated in favor of SP or FP.  */
677
678 #define FIRST_PSEUDO_REGISTER 114
679
680 /* This must be included for pre gcc 3.0 glibc compatibility.  */
681 #define PRE_GCC3_DWARF_FRAME_REGISTERS 77
682
683 /* Add 32 dwarf columns for synthetic SPE registers.  */
684 #define DWARF_FRAME_REGISTERS ((FIRST_PSEUDO_REGISTER - 1) + 32)
685
686 /* The SPE has an additional 32 synthetic registers, with DWARF debug
687    info numbering for these registers starting at 1200.  While eh_frame
688    register numbering need not be the same as the debug info numbering,
689    we choose to number these regs for eh_frame at 1200 too.  This allows
690    future versions of the rs6000 backend to add hard registers and
691    continue to use the gcc hard register numbering for eh_frame.  If the
692    extra SPE registers in eh_frame were numbered starting from the
693    current value of FIRST_PSEUDO_REGISTER, then if FIRST_PSEUDO_REGISTER
694    changed we'd need to introduce a mapping in DWARF_FRAME_REGNUM to
695    avoid invalidating older SPE eh_frame info.
696
697    We must map them here to avoid huge unwinder tables mostly consisting
698    of unused space.  */
699 #define DWARF_REG_TO_UNWIND_COLUMN(r) \
700   ((r) > 1200 ? ((r) - 1200 + FIRST_PSEUDO_REGISTER - 1) : (r))
701
702 /* Use standard DWARF numbering for DWARF debugging information.  */
703 #define DBX_REGISTER_NUMBER(REGNO) rs6000_dbx_register_number (REGNO)
704
705 /* Use gcc hard register numbering for eh_frame.  */
706 #define DWARF_FRAME_REGNUM(REGNO) (REGNO)
707
708 /* Map register numbers held in the call frame info that gcc has
709    collected using DWARF_FRAME_REGNUM to those that should be output in
710    .debug_frame and .eh_frame.  We continue to use gcc hard reg numbers
711    for .eh_frame, but use the numbers mandated by the various ABIs for
712    .debug_frame.  rs6000_emit_prologue has translated any combination of
713    CR2, CR3, CR4 saves to a save of CR2.  The actual code emitted saves
714    the whole of CR, so we map CR2_REGNO to the DWARF reg for CR.  */
715 #define DWARF2_FRAME_REG_OUT(REGNO, FOR_EH)     \
716   ((FOR_EH) ? (REGNO)                           \
717    : (REGNO) == CR2_REGNO ? 64                  \
718    : DBX_REGISTER_NUMBER (REGNO))
719
720 /* 1 for registers that have pervasive standard uses
721    and are not available for the register allocator.
722
723    On RS/6000, r1 is used for the stack.  On Darwin, r2 is available
724    as a local register; for all other OS's r2 is the TOC pointer.
725
726    cr5 is not supposed to be used.
727
728    On System V implementations, r13 is fixed and not available for use.  */
729
730 #define FIXED_REGISTERS  \
731   {0, 1, FIXED_R2, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, FIXED_R13, 0, 0, \
732    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
733    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
734    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
735    0, 0, 0, 1, 0, 0, 0, 0, 0, 1, 0, 0, 1,          \
736    /* AltiVec registers.  */                       \
737    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
738    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
739    1, 1                                            \
740    , 1, 1, 1                                       \
741 }
742
743 /* 1 for registers not available across function calls.
744    These must include the FIXED_REGISTERS and also any
745    registers that can be used without being saved.
746    The latter must include the registers where values are returned
747    and the register where structure-value addresses are passed.
748    Aside from that, you can include as many other registers as you like.  */
749
750 #define CALL_USED_REGISTERS  \
751   {1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, FIXED_R13, 0, 0, \
752    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
753    1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 0, 0, \
754    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
755    1, 1, 1, 1, 1, 1, 0, 0, 0, 1, 1, 1, 1,          \
756    /* AltiVec registers.  */                       \
757    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
758    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
759    1, 1                                            \
760    , 1, 1, 1                                       \
761 }
762
763 /* Like `CALL_USED_REGISTERS' except this macro doesn't require that
764    the entire set of `FIXED_REGISTERS' be included.
765    (`CALL_USED_REGISTERS' must be a superset of `FIXED_REGISTERS').
766    This macro is optional.  If not specified, it defaults to the value
767    of `CALL_USED_REGISTERS'.  */
768
769 #define CALL_REALLY_USED_REGISTERS  \
770   {1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, FIXED_R13, 0, 0, \
771    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
772    1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 0, 0, \
773    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
774    1, 1, 1, 1, 1, 1, 0, 0, 0, 1, 1, 1, 1,          \
775    /* AltiVec registers.  */                       \
776    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
777    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
778    0, 0                                            \
779    , 0, 0, 0                                       \
780 }
781
782 #define TOTAL_ALTIVEC_REGS      (LAST_ALTIVEC_REGNO - FIRST_ALTIVEC_REGNO + 1)
783
784 #define FIRST_SAVED_ALTIVEC_REGNO (FIRST_ALTIVEC_REGNO+20)
785 #define FIRST_SAVED_FP_REGNO    (14+32)
786 #define FIRST_SAVED_GP_REGNO 13
787
788 /* List the order in which to allocate registers.  Each register must be
789    listed once, even those in FIXED_REGISTERS.
790
791    We allocate in the following order:
792         fp0             (not saved or used for anything)
793         fp13 - fp2      (not saved; incoming fp arg registers)
794         fp1             (not saved; return value)
795         fp31 - fp14     (saved; order given to save least number)
796         cr7, cr6        (not saved or special)
797         cr1             (not saved, but used for FP operations)
798         cr0             (not saved, but used for arithmetic operations)
799         cr4, cr3, cr2   (saved)
800         r0              (not saved; cannot be base reg)
801         r9              (not saved; best for TImode)
802         r11, r10, r8-r4 (not saved; highest used first to make less conflict)
803         r3              (not saved; return value register)
804         r31 - r13       (saved; order given to save least number)
805         r12             (not saved; if used for DImode or DFmode would use r13)
806         mq              (not saved; best to use it if we can)
807         ctr             (not saved; when we have the choice ctr is better)
808         lr              (saved)
809         cr5, r1, r2, ap, xer (fixed)
810         v0 - v1         (not saved or used for anything)
811         v13 - v3        (not saved; incoming vector arg registers)
812         v2              (not saved; incoming vector arg reg; return value)
813         v19 - v14       (not saved or used for anything)
814         v31 - v20       (saved; order given to save least number)
815         vrsave, vscr    (fixed)
816         spe_acc, spefscr (fixed)
817         sfp             (fixed)
818 */
819
820 #if FIXED_R2 == 1
821 #define MAYBE_R2_AVAILABLE
822 #define MAYBE_R2_FIXED 2,
823 #else
824 #define MAYBE_R2_AVAILABLE 2,
825 #define MAYBE_R2_FIXED
826 #endif
827
828 #define REG_ALLOC_ORDER                                         \
829   {32,                                                          \
830    45, 44, 43, 42, 41, 40, 39, 38, 37, 36, 35, 34,              \
831    33,                                                          \
832    63, 62, 61, 60, 59, 58, 57, 56, 55, 54, 53, 52, 51,          \
833    50, 49, 48, 47, 46,                                          \
834    75, 74, 69, 68, 72, 71, 70,                                  \
835    0, MAYBE_R2_AVAILABLE                                        \
836    9, 11, 10, 8, 7, 6, 5, 4,                                    \
837    3,                                                           \
838    31, 30, 29, 28, 27, 26, 25, 24, 23, 22, 21, 20, 19,          \
839    18, 17, 16, 15, 14, 13, 12,                                  \
840    64, 66, 65,                                                  \
841    73, 1, MAYBE_R2_FIXED 67, 76,                                \
842    /* AltiVec registers.  */                                    \
843    77, 78,                                                      \
844    90, 89, 88, 87, 86, 85, 84, 83, 82, 81, 80,                  \
845    79,                                                          \
846    96, 95, 94, 93, 92, 91,                                      \
847    108, 107, 106, 105, 104, 103, 102, 101, 100, 99, 98, 97,     \
848    109, 110,                                                    \
849    111, 112, 113                                                \
850 }
851
852 /* True if register is floating-point.  */
853 #define FP_REGNO_P(N) ((N) >= 32 && (N) <= 63)
854
855 /* True if register is a condition register.  */
856 #define CR_REGNO_P(N) ((N) >= CR0_REGNO && (N) <= CR7_REGNO)
857
858 /* True if register is a condition register, but not cr0.  */
859 #define CR_REGNO_NOT_CR0_P(N) ((N) >= CR1_REGNO && (N) <= CR7_REGNO)
860
861 /* True if register is an integer register.  */
862 #define INT_REGNO_P(N) \
863   ((N) <= 31 || (N) == ARG_POINTER_REGNUM || (N) == FRAME_POINTER_REGNUM)
864
865 /* SPE SIMD registers are just the GPRs.  */
866 #define SPE_SIMD_REGNO_P(N) ((N) <= 31)
867
868 /* PAIRED SIMD registers are just the FPRs.  */
869 #define PAIRED_SIMD_REGNO_P(N) ((N) >= 32 && (N) <= 63)
870
871 /* True if register is the XER register.  */
872 #define XER_REGNO_P(N) ((N) == XER_REGNO)
873
874 /* True if register is an AltiVec register.  */
875 #define ALTIVEC_REGNO_P(N) ((N) >= FIRST_ALTIVEC_REGNO && (N) <= LAST_ALTIVEC_REGNO)
876
877 /* Return number of consecutive hard regs needed starting at reg REGNO
878    to hold something of mode MODE.  */
879
880 #define HARD_REGNO_NREGS(REGNO, MODE) rs6000_hard_regno_nregs ((REGNO), (MODE))
881
882 #define HARD_REGNO_CALL_PART_CLOBBERED(REGNO, MODE)     \
883   ((TARGET_32BIT && TARGET_POWERPC64                    \
884     && (GET_MODE_SIZE (MODE) > 4)  \
885     && INT_REGNO_P (REGNO)) ? 1 : 0)
886
887 #define ALTIVEC_VECTOR_MODE(MODE)       \
888          ((MODE) == V16QImode           \
889           || (MODE) == V8HImode         \
890           || (MODE) == V4SFmode         \
891           || (MODE) == V4SImode)
892
893 #define SPE_VECTOR_MODE(MODE)           \
894         ((MODE) == V4HImode             \
895          || (MODE) == V2SFmode          \
896          || (MODE) == V1DImode          \
897          || (MODE) == V2SImode)
898
899 #define PAIRED_VECTOR_MODE(MODE)        \
900          ((MODE) == V2SFmode)            
901
902 #define UNITS_PER_SIMD_WORD(MODE)                                    \
903         (TARGET_ALTIVEC ? UNITS_PER_ALTIVEC_WORD                     \
904          : (TARGET_SPE ? UNITS_PER_SPE_WORD : (TARGET_PAIRED_FLOAT ? \
905          UNITS_PER_PAIRED_WORD : UNITS_PER_WORD)))
906
907 /* Value is TRUE if hard register REGNO can hold a value of
908    machine-mode MODE.  */
909 #define HARD_REGNO_MODE_OK(REGNO, MODE) \
910   rs6000_hard_regno_mode_ok_p[(int)(MODE)][REGNO]
911
912 /* Value is 1 if it is a good idea to tie two pseudo registers
913    when one has mode MODE1 and one has mode MODE2.
914    If HARD_REGNO_MODE_OK could produce different values for MODE1 and MODE2,
915    for any hard reg, then this must be 0 for correct output.  */
916 #define MODES_TIEABLE_P(MODE1, MODE2) \
917   (SCALAR_FLOAT_MODE_P (MODE1)                  \
918    ? SCALAR_FLOAT_MODE_P (MODE2)                \
919    : SCALAR_FLOAT_MODE_P (MODE2)                \
920    ? SCALAR_FLOAT_MODE_P (MODE1)                \
921    : GET_MODE_CLASS (MODE1) == MODE_CC          \
922    ? GET_MODE_CLASS (MODE2) == MODE_CC          \
923    : GET_MODE_CLASS (MODE2) == MODE_CC          \
924    ? GET_MODE_CLASS (MODE1) == MODE_CC          \
925    : SPE_VECTOR_MODE (MODE1)                    \
926    ? SPE_VECTOR_MODE (MODE2)                    \
927    : SPE_VECTOR_MODE (MODE2)                    \
928    ? SPE_VECTOR_MODE (MODE1)                    \
929    : ALTIVEC_VECTOR_MODE (MODE1)                \
930    ? ALTIVEC_VECTOR_MODE (MODE2)                \
931    : ALTIVEC_VECTOR_MODE (MODE2)                \
932    ? ALTIVEC_VECTOR_MODE (MODE1)                \
933    : 1)
934
935 /* Post-reload, we can't use any new AltiVec registers, as we already
936    emitted the vrsave mask.  */
937
938 #define HARD_REGNO_RENAME_OK(SRC, DST) \
939   (! ALTIVEC_REGNO_P (DST) || df_regs_ever_live_p (DST))
940
941 /* A C expression returning the cost of moving data from a register of class
942    CLASS1 to one of CLASS2.  */
943
944 #define REGISTER_MOVE_COST rs6000_register_move_cost
945
946 /* A C expressions returning the cost of moving data of MODE from a register to
947    or from memory.  */
948
949 #define MEMORY_MOVE_COST rs6000_memory_move_cost
950
951 /* Specify the cost of a branch insn; roughly the number of extra insns that
952    should be added to avoid a branch.
953
954    Set this to 3 on the RS/6000 since that is roughly the average cost of an
955    unscheduled conditional branch.  */
956
957 #define BRANCH_COST 3
958
959 /* Override BRANCH_COST heuristic which empirically produces worse
960    performance for removing short circuiting from the logical ops.  */
961
962 #define LOGICAL_OP_NON_SHORT_CIRCUIT 0
963
964 /* A fixed register used at epilogue generation to address SPE registers
965    with negative offsets.  The 64-bit load/store instructions on the SPE
966    only take positive offsets (and small ones at that), so we need to
967    reserve a register for consing up negative offsets.  */
968
969 #define FIXED_SCRATCH 0
970
971 /* Define this macro to change register usage conditional on target
972    flags.  */
973
974 #define CONDITIONAL_REGISTER_USAGE rs6000_conditional_register_usage ()
975
976 /* Specify the registers used for certain standard purposes.
977    The values of these macros are register numbers.  */
978
979 /* RS/6000 pc isn't overloaded on a register that the compiler knows about.  */
980 /* #define PC_REGNUM  */
981
982 /* Register to use for pushing function arguments.  */
983 #define STACK_POINTER_REGNUM 1
984
985 /* Base register for access to local variables of the function.  */
986 #define HARD_FRAME_POINTER_REGNUM 31
987
988 /* Base register for access to local variables of the function.  */
989 #define FRAME_POINTER_REGNUM 113
990
991 /* Value should be nonzero if functions must have frame pointers.
992    Zero means the frame pointer need not be set up (and parms
993    may be accessed via the stack pointer) in functions that seem suitable.
994    This is computed in `reload', in reload1.c.  */
995 #define FRAME_POINTER_REQUIRED 0
996
997 /* Base register for access to arguments of the function.  */
998 #define ARG_POINTER_REGNUM 67
999
1000 /* Place to put static chain when calling a function that requires it.  */
1001 #define STATIC_CHAIN_REGNUM 11
1002
1003 \f
1004 /* Define the classes of registers for register constraints in the
1005    machine description.  Also define ranges of constants.
1006
1007    One of the classes must always be named ALL_REGS and include all hard regs.
1008    If there is more than one class, another class must be named NO_REGS
1009    and contain no registers.
1010
1011    The name GENERAL_REGS must be the name of a class (or an alias for
1012    another name such as ALL_REGS).  This is the class of registers
1013    that is allowed by "g" or "r" in a register constraint.
1014    Also, registers outside this class are allocated only when
1015    instructions express preferences for them.
1016
1017    The classes must be numbered in nondecreasing order; that is,
1018    a larger-numbered class must never be contained completely
1019    in a smaller-numbered class.
1020
1021    For any two classes, it is very desirable that there be another
1022    class that represents their union.  */
1023
1024 /* The RS/6000 has three types of registers, fixed-point, floating-point,
1025    and condition registers, plus three special registers, MQ, CTR, and the
1026    link register.  AltiVec adds a vector register class.
1027
1028    However, r0 is special in that it cannot be used as a base register.
1029    So make a class for registers valid as base registers.
1030
1031    Also, cr0 is the only condition code register that can be used in
1032    arithmetic insns, so make a separate class for it.  */
1033
1034 enum reg_class
1035 {
1036   NO_REGS,
1037   BASE_REGS,
1038   GENERAL_REGS,
1039   FLOAT_REGS,
1040   ALTIVEC_REGS,
1041   VRSAVE_REGS,
1042   VSCR_REGS,
1043   SPE_ACC_REGS,
1044   SPEFSCR_REGS,
1045   NON_SPECIAL_REGS,
1046   MQ_REGS,
1047   LINK_REGS,
1048   CTR_REGS,
1049   LINK_OR_CTR_REGS,
1050   SPECIAL_REGS,
1051   SPEC_OR_GEN_REGS,
1052   CR0_REGS,
1053   CR_REGS,
1054   NON_FLOAT_REGS,
1055   XER_REGS,
1056   ALL_REGS,
1057   LIM_REG_CLASSES
1058 };
1059
1060 #define N_REG_CLASSES (int) LIM_REG_CLASSES
1061
1062 /* Give names of register classes as strings for dump file.  */
1063
1064 #define REG_CLASS_NAMES                                                 \
1065 {                                                                       \
1066   "NO_REGS",                                                            \
1067   "BASE_REGS",                                                          \
1068   "GENERAL_REGS",                                                       \
1069   "FLOAT_REGS",                                                         \
1070   "ALTIVEC_REGS",                                                       \
1071   "VRSAVE_REGS",                                                        \
1072   "VSCR_REGS",                                                          \
1073   "SPE_ACC_REGS",                                                       \
1074   "SPEFSCR_REGS",                                                       \
1075   "NON_SPECIAL_REGS",                                                   \
1076   "MQ_REGS",                                                            \
1077   "LINK_REGS",                                                          \
1078   "CTR_REGS",                                                           \
1079   "LINK_OR_CTR_REGS",                                                   \
1080   "SPECIAL_REGS",                                                       \
1081   "SPEC_OR_GEN_REGS",                                                   \
1082   "CR0_REGS",                                                           \
1083   "CR_REGS",                                                            \
1084   "NON_FLOAT_REGS",                                                     \
1085   "XER_REGS",                                                           \
1086   "ALL_REGS"                                                            \
1087 }
1088
1089 /* Define which registers fit in which classes.
1090    This is an initializer for a vector of HARD_REG_SET
1091    of length N_REG_CLASSES.  */
1092
1093 #define REG_CLASS_CONTENTS                                                   \
1094 {                                                                            \
1095   { 0x00000000, 0x00000000, 0x00000000, 0x00000000 }, /* NO_REGS */          \
1096   { 0xfffffffe, 0x00000000, 0x00000008, 0x00020000 }, /* BASE_REGS */        \
1097   { 0xffffffff, 0x00000000, 0x00000008, 0x00020000 }, /* GENERAL_REGS */     \
1098   { 0x00000000, 0xffffffff, 0x00000000, 0x00000000 }, /* FLOAT_REGS */       \
1099   { 0x00000000, 0x00000000, 0xffffe000, 0x00001fff }, /* ALTIVEC_REGS */     \
1100   { 0x00000000, 0x00000000, 0x00000000, 0x00002000 }, /* VRSAVE_REGS */      \
1101   { 0x00000000, 0x00000000, 0x00000000, 0x00004000 }, /* VSCR_REGS */        \
1102   { 0x00000000, 0x00000000, 0x00000000, 0x00008000 }, /* SPE_ACC_REGS */     \
1103   { 0x00000000, 0x00000000, 0x00000000, 0x00010000 }, /* SPEFSCR_REGS */     \
1104   { 0xffffffff, 0xffffffff, 0x00000008, 0x00020000 }, /* NON_SPECIAL_REGS */ \
1105   { 0x00000000, 0x00000000, 0x00000001, 0x00000000 }, /* MQ_REGS */          \
1106   { 0x00000000, 0x00000000, 0x00000002, 0x00000000 }, /* LINK_REGS */        \
1107   { 0x00000000, 0x00000000, 0x00000004, 0x00000000 }, /* CTR_REGS */         \
1108   { 0x00000000, 0x00000000, 0x00000006, 0x00000000 }, /* LINK_OR_CTR_REGS */ \
1109   { 0x00000000, 0x00000000, 0x00000007, 0x00002000 }, /* SPECIAL_REGS */     \
1110   { 0xffffffff, 0x00000000, 0x0000000f, 0x00022000 }, /* SPEC_OR_GEN_REGS */ \
1111   { 0x00000000, 0x00000000, 0x00000010, 0x00000000 }, /* CR0_REGS */         \
1112   { 0x00000000, 0x00000000, 0x00000ff0, 0x00000000 }, /* CR_REGS */          \
1113   { 0xffffffff, 0x00000000, 0x0000efff, 0x00020000 }, /* NON_FLOAT_REGS */   \
1114   { 0x00000000, 0x00000000, 0x00001000, 0x00000000 }, /* XER_REGS */         \
1115   { 0xffffffff, 0xffffffff, 0xffffffff, 0x0003ffff }  /* ALL_REGS */         \
1116 }
1117
1118 /* The same information, inverted:
1119    Return the class number of the smallest class containing
1120    reg number REGNO.  This could be a conditional expression
1121    or could index an array.  */
1122
1123 #define REGNO_REG_CLASS(REGNO)                  \
1124  ((REGNO) == 0 ? GENERAL_REGS                   \
1125   : (REGNO) < 32 ? BASE_REGS                    \
1126   : FP_REGNO_P (REGNO) ? FLOAT_REGS             \
1127   : ALTIVEC_REGNO_P (REGNO) ? ALTIVEC_REGS      \
1128   : (REGNO) == CR0_REGNO ? CR0_REGS             \
1129   : CR_REGNO_P (REGNO) ? CR_REGS                \
1130   : (REGNO) == MQ_REGNO ? MQ_REGS               \
1131   : (REGNO) == LR_REGNO ? LINK_REGS     \
1132   : (REGNO) == CTR_REGNO ? CTR_REGS     \
1133   : (REGNO) == ARG_POINTER_REGNUM ? BASE_REGS   \
1134   : (REGNO) == XER_REGNO ? XER_REGS             \
1135   : (REGNO) == VRSAVE_REGNO ? VRSAVE_REGS       \
1136   : (REGNO) == VSCR_REGNO ? VRSAVE_REGS         \
1137   : (REGNO) == SPE_ACC_REGNO ? SPE_ACC_REGS     \
1138   : (REGNO) == SPEFSCR_REGNO ? SPEFSCR_REGS     \
1139   : (REGNO) == FRAME_POINTER_REGNUM ? BASE_REGS \
1140   : NO_REGS)
1141
1142 /* The class value for index registers, and the one for base regs.  */
1143 #define INDEX_REG_CLASS GENERAL_REGS
1144 #define BASE_REG_CLASS BASE_REGS
1145
1146 /* Given an rtx X being reloaded into a reg required to be
1147    in class CLASS, return the class of reg to actually use.
1148    In general this is just CLASS; but on some machines
1149    in some cases it is preferable to use a more restrictive class.
1150
1151    On the RS/6000, we have to return NO_REGS when we want to reload a
1152    floating-point CONST_DOUBLE to force it to be copied to memory.
1153
1154    We also don't want to reload integer values into floating-point
1155    registers if we can at all help it.  In fact, this can
1156    cause reload to die, if it tries to generate a reload of CTR
1157    into a FP register and discovers it doesn't have the memory location
1158    required.
1159
1160    ??? Would it be a good idea to have reload do the converse, that is
1161    try to reload floating modes into FP registers if possible?
1162  */
1163
1164 #define PREFERRED_RELOAD_CLASS(X,CLASS)                 \
1165   ((CONSTANT_P (X)                                      \
1166     && reg_classes_intersect_p ((CLASS), FLOAT_REGS))   \
1167    ? NO_REGS                                            \
1168    : (GET_MODE_CLASS (GET_MODE (X)) == MODE_INT         \
1169       && (CLASS) == NON_SPECIAL_REGS)                   \
1170    ? GENERAL_REGS                                       \
1171    : (CLASS))
1172
1173 /* Return the register class of a scratch register needed to copy IN into
1174    or out of a register in CLASS in MODE.  If it can be done directly,
1175    NO_REGS is returned.  */
1176
1177 #define SECONDARY_RELOAD_CLASS(CLASS,MODE,IN) \
1178   rs6000_secondary_reload_class (CLASS, MODE, IN)
1179
1180 /* If we are copying between FP or AltiVec registers and anything
1181    else, we need a memory location.  The exception is when we are
1182    targeting ppc64 and the move to/from fpr to gpr instructions
1183    are available.*/
1184
1185 #define SECONDARY_MEMORY_NEEDED(CLASS1,CLASS2,MODE)                     \
1186  ((CLASS1) != (CLASS2) && (((CLASS1) == FLOAT_REGS                      \
1187                             && (!TARGET_MFPGPR || !TARGET_POWERPC64     \
1188                                 || ((MODE != DFmode)                    \
1189                                     && (MODE != DDmode)                 \
1190                                     && (MODE != DImode))))              \
1191                            || ((CLASS2) == FLOAT_REGS                   \
1192                                && (!TARGET_MFPGPR || !TARGET_POWERPC64  \
1193                                    || ((MODE != DFmode)                 \
1194                                        && (MODE != DDmode)              \
1195                                        && (MODE != DImode))))           \
1196                            || (CLASS1) == ALTIVEC_REGS                  \
1197                            || (CLASS2) == ALTIVEC_REGS))
1198
1199 /* For cpus that cannot load/store SDmode values from the 64-bit
1200    FP registers without using a full 64-bit load/store, we need
1201    to allocate a full 64-bit stack slot for them.  */
1202
1203 #define SECONDARY_MEMORY_NEEDED_RTX(MODE) \
1204   rs6000_secondary_memory_needed_rtx (MODE)
1205
1206 /* Return the maximum number of consecutive registers
1207    needed to represent mode MODE in a register of class CLASS.
1208
1209    On RS/6000, this is the size of MODE in words,
1210    except in the FP regs, where a single reg is enough for two words.  */
1211 #define CLASS_MAX_NREGS(CLASS, MODE)                                    \
1212  (((CLASS) == FLOAT_REGS)                                               \
1213   ? ((GET_MODE_SIZE (MODE) + UNITS_PER_FP_WORD - 1) / UNITS_PER_FP_WORD) \
1214   : (TARGET_E500_DOUBLE && (CLASS) == GENERAL_REGS                      \
1215      && (MODE) == DFmode)                               \
1216   ? 1                                                                   \
1217   : ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD))
1218
1219 /* Return nonzero if for CLASS a mode change from FROM to TO is invalid.  */
1220
1221 #define CANNOT_CHANGE_MODE_CLASS(FROM, TO, CLASS)                       \
1222   (GET_MODE_SIZE (FROM) != GET_MODE_SIZE (TO)                           \
1223    ? ((GET_MODE_SIZE (FROM) < 8 || GET_MODE_SIZE (TO) < 8               \
1224        || TARGET_IEEEQUAD)                                              \
1225       && reg_classes_intersect_p (FLOAT_REGS, CLASS))                   \
1226    : (((TARGET_E500_DOUBLE                                              \
1227         && ((((TO) == DFmode) + ((FROM) == DFmode)) == 1                \
1228             || (((TO) == TFmode) + ((FROM) == TFmode)) == 1             \
1229             || (((TO) == DDmode) + ((FROM) == DDmode)) == 1             \
1230             || (((TO) == TDmode) + ((FROM) == TDmode)) == 1             \
1231             || (((TO) == DImode) + ((FROM) == DImode)) == 1))           \
1232        || (TARGET_SPE                                                   \
1233            && (SPE_VECTOR_MODE (FROM) + SPE_VECTOR_MODE (TO)) == 1))    \
1234       && reg_classes_intersect_p (GENERAL_REGS, CLASS)))
1235
1236 /* Stack layout; function entry, exit and calling.  */
1237
1238 /* Enumeration to give which calling sequence to use.  */
1239 enum rs6000_abi {
1240   ABI_NONE,
1241   ABI_AIX,                      /* IBM's AIX */
1242   ABI_V4,                       /* System V.4/eabi */
1243   ABI_DARWIN                    /* Apple's Darwin (OS X kernel) */
1244 };
1245
1246 extern enum rs6000_abi rs6000_current_abi;      /* available for use by subtarget */
1247
1248 /* Define this if pushing a word on the stack
1249    makes the stack pointer a smaller address.  */
1250 #define STACK_GROWS_DOWNWARD
1251
1252 /* Offsets recorded in opcodes are a multiple of this alignment factor.  */
1253 #define DWARF_CIE_DATA_ALIGNMENT (-((int) (TARGET_32BIT ? 4 : 8)))
1254
1255 /* Define this to nonzero if the nominal address of the stack frame
1256    is at the high-address end of the local variables;
1257    that is, each additional local variable allocated
1258    goes at a more negative offset in the frame.
1259
1260    On the RS/6000, we grow upwards, from the area after the outgoing
1261    arguments.  */
1262 #define FRAME_GROWS_DOWNWARD (flag_stack_protect != 0)
1263
1264 /* Size of the outgoing register save area */
1265 #define RS6000_REG_SAVE ((DEFAULT_ABI == ABI_AIX                        \
1266                           || DEFAULT_ABI == ABI_DARWIN)                 \
1267                          ? (TARGET_64BIT ? 64 : 32)                     \
1268                          : 0)
1269
1270 /* Size of the fixed area on the stack */
1271 #define RS6000_SAVE_AREA \
1272   (((DEFAULT_ABI == ABI_AIX || DEFAULT_ABI == ABI_DARWIN) ? 24 : 8)     \
1273    << (TARGET_64BIT ? 1 : 0))
1274
1275 /* MEM representing address to save the TOC register */
1276 #define RS6000_SAVE_TOC gen_rtx_MEM (Pmode, \
1277                                      plus_constant (stack_pointer_rtx, \
1278                                                     (TARGET_32BIT ? 20 : 40)))
1279
1280 /* Align an address */
1281 #define RS6000_ALIGN(n,a) (((n) + (a) - 1) & ~((a) - 1))
1282
1283 /* Offset within stack frame to start allocating local variables at.
1284    If FRAME_GROWS_DOWNWARD, this is the offset to the END of the
1285    first local allocated.  Otherwise, it is the offset to the BEGINNING
1286    of the first local allocated.
1287
1288    On the RS/6000, the frame pointer is the same as the stack pointer,
1289    except for dynamic allocations.  So we start after the fixed area and
1290    outgoing parameter area.  */
1291
1292 #define STARTING_FRAME_OFFSET                                           \
1293   (FRAME_GROWS_DOWNWARD                                                 \
1294    ? 0                                                                  \
1295    : (RS6000_ALIGN (crtl->outgoing_args_size,           \
1296                     TARGET_ALTIVEC ? 16 : 8)                            \
1297       + RS6000_SAVE_AREA))
1298
1299 /* Offset from the stack pointer register to an item dynamically
1300    allocated on the stack, e.g., by `alloca'.
1301
1302    The default value for this macro is `STACK_POINTER_OFFSET' plus the
1303    length of the outgoing arguments.  The default is correct for most
1304    machines.  See `function.c' for details.  */
1305 #define STACK_DYNAMIC_OFFSET(FUNDECL)                                   \
1306   (RS6000_ALIGN (crtl->outgoing_args_size,                      \
1307                  TARGET_ALTIVEC ? 16 : 8)                               \
1308    + (STACK_POINTER_OFFSET))
1309
1310 /* If we generate an insn to push BYTES bytes,
1311    this says how many the stack pointer really advances by.
1312    On RS/6000, don't define this because there are no push insns.  */
1313 /*  #define PUSH_ROUNDING(BYTES) */
1314
1315 /* Offset of first parameter from the argument pointer register value.
1316    On the RS/6000, we define the argument pointer to the start of the fixed
1317    area.  */
1318 #define FIRST_PARM_OFFSET(FNDECL) RS6000_SAVE_AREA
1319
1320 /* Offset from the argument pointer register value to the top of
1321    stack.  This is different from FIRST_PARM_OFFSET because of the
1322    register save area.  */
1323 #define ARG_POINTER_CFA_OFFSET(FNDECL) 0
1324
1325 /* Define this if stack space is still allocated for a parameter passed
1326    in a register.  The value is the number of bytes allocated to this
1327    area.  */
1328 #define REG_PARM_STACK_SPACE(FNDECL)    RS6000_REG_SAVE
1329
1330 /* Define this if the above stack space is to be considered part of the
1331    space allocated by the caller.  */
1332 #define OUTGOING_REG_PARM_STACK_SPACE(FNTYPE) 1
1333
1334 /* This is the difference between the logical top of stack and the actual sp.
1335
1336    For the RS/6000, sp points past the fixed area.  */
1337 #define STACK_POINTER_OFFSET RS6000_SAVE_AREA
1338
1339 /* Define this if the maximum size of all the outgoing args is to be
1340    accumulated and pushed during the prologue.  The amount can be
1341    found in the variable crtl->outgoing_args_size.  */
1342 #define ACCUMULATE_OUTGOING_ARGS 1
1343
1344 /* Value is the number of bytes of arguments automatically
1345    popped when returning from a subroutine call.
1346    FUNDECL is the declaration node of the function (as a tree),
1347    FUNTYPE is the data type of the function (as a tree),
1348    or for a library call it is an identifier node for the subroutine name.
1349    SIZE is the number of bytes of arguments passed on the stack.  */
1350
1351 #define RETURN_POPS_ARGS(FUNDECL,FUNTYPE,SIZE) 0
1352
1353 /* Define how to find the value returned by a function.
1354    VALTYPE is the data type of the value (as a tree).
1355    If the precise function being called is known, FUNC is its FUNCTION_DECL;
1356    otherwise, FUNC is 0.  */
1357
1358 #define FUNCTION_VALUE(VALTYPE, FUNC) rs6000_function_value ((VALTYPE), (FUNC))
1359
1360 /* Define how to find the value returned by a library function
1361    assuming the value has mode MODE.  */
1362
1363 #define LIBCALL_VALUE(MODE) rs6000_libcall_value ((MODE))
1364
1365 /* DRAFT_V4_STRUCT_RET defaults off.  */
1366 #define DRAFT_V4_STRUCT_RET 0
1367
1368 /* Let TARGET_RETURN_IN_MEMORY control what happens.  */
1369 #define DEFAULT_PCC_STRUCT_RETURN 0
1370
1371 /* Mode of stack savearea.
1372    FUNCTION is VOIDmode because calling convention maintains SP.
1373    BLOCK needs Pmode for SP.
1374    NONLOCAL needs twice Pmode to maintain both backchain and SP.  */
1375 #define STACK_SAVEAREA_MODE(LEVEL)      \
1376   (LEVEL == SAVE_FUNCTION ? VOIDmode    \
1377   : LEVEL == SAVE_NONLOCAL ? (TARGET_32BIT ? DImode : TImode) : Pmode)
1378
1379 /* Minimum and maximum general purpose registers used to hold arguments.  */
1380 #define GP_ARG_MIN_REG 3
1381 #define GP_ARG_MAX_REG 10
1382 #define GP_ARG_NUM_REG (GP_ARG_MAX_REG - GP_ARG_MIN_REG + 1)
1383
1384 /* Minimum and maximum floating point registers used to hold arguments.  */
1385 #define FP_ARG_MIN_REG 33
1386 #define FP_ARG_AIX_MAX_REG 45
1387 #define FP_ARG_V4_MAX_REG  40
1388 #define FP_ARG_MAX_REG ((DEFAULT_ABI == ABI_AIX                         \
1389                          || DEFAULT_ABI == ABI_DARWIN)                  \
1390                         ? FP_ARG_AIX_MAX_REG : FP_ARG_V4_MAX_REG)
1391 #define FP_ARG_NUM_REG (FP_ARG_MAX_REG - FP_ARG_MIN_REG + 1)
1392
1393 /* Minimum and maximum AltiVec registers used to hold arguments.  */
1394 #define ALTIVEC_ARG_MIN_REG (FIRST_ALTIVEC_REGNO + 2)
1395 #define ALTIVEC_ARG_MAX_REG (ALTIVEC_ARG_MIN_REG + 11)
1396 #define ALTIVEC_ARG_NUM_REG (ALTIVEC_ARG_MAX_REG - ALTIVEC_ARG_MIN_REG + 1)
1397
1398 /* Return registers */
1399 #define GP_ARG_RETURN GP_ARG_MIN_REG
1400 #define FP_ARG_RETURN FP_ARG_MIN_REG
1401 #define ALTIVEC_ARG_RETURN (FIRST_ALTIVEC_REGNO + 2)
1402
1403 /* Flags for the call/call_value rtl operations set up by function_arg */
1404 #define CALL_NORMAL             0x00000000      /* no special processing */
1405 /* Bits in 0x00000001 are unused.  */
1406 #define CALL_V4_CLEAR_FP_ARGS   0x00000002      /* V.4, no FP args passed */
1407 #define CALL_V4_SET_FP_ARGS     0x00000004      /* V.4, FP args were passed */
1408 #define CALL_LONG               0x00000008      /* always call indirect */
1409 #define CALL_LIBCALL            0x00000010      /* libcall */
1410
1411 /* We don't have prologue and epilogue functions to save/restore
1412    everything for most ABIs.  */
1413 #define WORLD_SAVE_P(INFO) 0
1414
1415 /* 1 if N is a possible register number for a function value
1416    as seen by the caller.
1417
1418    On RS/6000, this is r3, fp1, and v2 (for AltiVec).  */
1419 #define FUNCTION_VALUE_REGNO_P(N)                                       \
1420   ((N) == GP_ARG_RETURN                                                 \
1421    || ((N) == FP_ARG_RETURN && TARGET_HARD_FLOAT && TARGET_FPRS)        \
1422    || ((N) == ALTIVEC_ARG_RETURN && TARGET_ALTIVEC && TARGET_ALTIVEC_ABI))
1423
1424 /* 1 if N is a possible register number for function argument passing.
1425    On RS/6000, these are r3-r10 and fp1-fp13.
1426    On AltiVec, v2 - v13 are used for passing vectors.  */
1427 #define FUNCTION_ARG_REGNO_P(N)                                         \
1428   ((unsigned) (N) - GP_ARG_MIN_REG < GP_ARG_NUM_REG                     \
1429    || ((unsigned) (N) - ALTIVEC_ARG_MIN_REG < ALTIVEC_ARG_NUM_REG       \
1430        && TARGET_ALTIVEC && TARGET_ALTIVEC_ABI)                         \
1431    || ((unsigned) (N) - FP_ARG_MIN_REG < FP_ARG_NUM_REG                 \
1432        && TARGET_HARD_FLOAT && TARGET_FPRS))
1433 \f
1434 /* Define a data type for recording info about an argument list
1435    during the scan of that argument list.  This data type should
1436    hold all necessary information about the function itself
1437    and about the args processed so far, enough to enable macros
1438    such as FUNCTION_ARG to determine where the next arg should go.
1439
1440    On the RS/6000, this is a structure.  The first element is the number of
1441    total argument words, the second is used to store the next
1442    floating-point register number, and the third says how many more args we
1443    have prototype types for.
1444
1445    For ABI_V4, we treat these slightly differently -- `sysv_gregno' is
1446    the next available GP register, `fregno' is the next available FP
1447    register, and `words' is the number of words used on the stack.
1448
1449    The varargs/stdarg support requires that this structure's size
1450    be a multiple of sizeof(int).  */
1451
1452 typedef struct rs6000_args
1453 {
1454   int words;                    /* # words used for passing GP registers */
1455   int fregno;                   /* next available FP register */
1456   int vregno;                   /* next available AltiVec register */
1457   int nargs_prototype;          /* # args left in the current prototype */
1458   int prototype;                /* Whether a prototype was defined */
1459   int stdarg;                   /* Whether function is a stdarg function.  */
1460   int call_cookie;              /* Do special things for this call */
1461   int sysv_gregno;              /* next available GP register */
1462   int intoffset;                /* running offset in struct (darwin64) */
1463   int use_stack;                /* any part of struct on stack (darwin64) */
1464   int named;                    /* false for varargs params */
1465 } CUMULATIVE_ARGS;
1466
1467 /* Initialize a variable CUM of type CUMULATIVE_ARGS
1468    for a call to a function whose data type is FNTYPE.
1469    For a library call, FNTYPE is 0.  */
1470
1471 #define INIT_CUMULATIVE_ARGS(CUM, FNTYPE, LIBNAME, INDIRECT, N_NAMED_ARGS) \
1472   init_cumulative_args (&CUM, FNTYPE, LIBNAME, FALSE, FALSE, N_NAMED_ARGS)
1473
1474 /* Similar, but when scanning the definition of a procedure.  We always
1475    set NARGS_PROTOTYPE large so we never return an EXPR_LIST.  */
1476
1477 #define INIT_CUMULATIVE_INCOMING_ARGS(CUM, FNTYPE, LIBNAME) \
1478   init_cumulative_args (&CUM, FNTYPE, LIBNAME, TRUE, FALSE, 1000)
1479
1480 /* Like INIT_CUMULATIVE_ARGS' but only used for outgoing libcalls.  */
1481
1482 #define INIT_CUMULATIVE_LIBCALL_ARGS(CUM, MODE, LIBNAME) \
1483   init_cumulative_args (&CUM, NULL_TREE, LIBNAME, FALSE, TRUE, 0)
1484
1485 /* Update the data in CUM to advance over an argument
1486    of mode MODE and data type TYPE.
1487    (TYPE is null for libcalls where that information may not be available.)  */
1488
1489 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED)    \
1490   function_arg_advance (&CUM, MODE, TYPE, NAMED, 0)
1491
1492 /* Determine where to put an argument to a function.
1493    Value is zero to push the argument on the stack,
1494    or a hard register in which to store the argument.
1495
1496    MODE is the argument's machine mode.
1497    TYPE is the data type of the argument (as a tree).
1498     This is null for libcalls where that information may
1499     not be available.
1500    CUM is a variable of type CUMULATIVE_ARGS which gives info about
1501     the preceding args and about the function being called.
1502    NAMED is nonzero if this argument is a named parameter
1503     (otherwise it is an extra parameter matching an ellipsis).
1504
1505    On RS/6000 the first eight words of non-FP are normally in registers
1506    and the rest are pushed.  The first 13 FP args are in registers.
1507
1508    If this is floating-point and no prototype is specified, we use
1509    both an FP and integer register (or possibly FP reg and stack).  Library
1510    functions (when TYPE is zero) always have the proper types for args,
1511    so we can pass the FP value just in one register.  emit_library_function
1512    doesn't support EXPR_LIST anyway.  */
1513
1514 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED) \
1515   function_arg (&CUM, MODE, TYPE, NAMED)
1516
1517 /* If defined, a C expression which determines whether, and in which
1518    direction, to pad out an argument with extra space.  The value
1519    should be of type `enum direction': either `upward' to pad above
1520    the argument, `downward' to pad below, or `none' to inhibit
1521    padding.  */
1522
1523 #define FUNCTION_ARG_PADDING(MODE, TYPE) function_arg_padding (MODE, TYPE)
1524
1525 /* If defined, a C expression that gives the alignment boundary, in bits,
1526    of an argument with the specified mode and type.  If it is not defined,
1527    PARM_BOUNDARY is used for all arguments.  */
1528
1529 #define FUNCTION_ARG_BOUNDARY(MODE, TYPE) \
1530   function_arg_boundary (MODE, TYPE)
1531
1532 #define PAD_VARARGS_DOWN \
1533    (FUNCTION_ARG_PADDING (TYPE_MODE (type), type) == downward)
1534
1535 /* Output assembler code to FILE to increment profiler label # LABELNO
1536    for profiling a function entry.  */
1537
1538 #define FUNCTION_PROFILER(FILE, LABELNO)        \
1539   output_function_profiler ((FILE), (LABELNO));
1540
1541 /* EXIT_IGNORE_STACK should be nonzero if, when returning from a function,
1542    the stack pointer does not matter. No definition is equivalent to
1543    always zero.
1544
1545    On the RS/6000, this is nonzero because we can restore the stack from
1546    its backpointer, which we maintain.  */
1547 #define EXIT_IGNORE_STACK       1
1548
1549 /* Define this macro as a C expression that is nonzero for registers
1550    that are used by the epilogue or the return' pattern.  The stack
1551    and frame pointer registers are already be assumed to be used as
1552    needed.  */
1553
1554 #define EPILOGUE_USES(REGNO)                                    \
1555   ((reload_completed && (REGNO) == LR_REGNO)                    \
1556    || (TARGET_ALTIVEC && (REGNO) == VRSAVE_REGNO)               \
1557    || (crtl->calls_eh_return                            \
1558        && TARGET_AIX                                            \
1559        && (REGNO) == 2))
1560
1561 \f
1562 /* TRAMPOLINE_TEMPLATE deleted */
1563
1564 /* Length in units of the trampoline for entering a nested function.  */
1565
1566 #define TRAMPOLINE_SIZE rs6000_trampoline_size ()
1567
1568 /* Emit RTL insns to initialize the variable parts of a trampoline.
1569    FNADDR is an RTX for the address of the function's pure code.
1570    CXT is an RTX for the static chain value for the function.  */
1571
1572 #define INITIALIZE_TRAMPOLINE(ADDR, FNADDR, CXT)                \
1573   rs6000_initialize_trampoline (ADDR, FNADDR, CXT)
1574 \f
1575 /* Definitions for __builtin_return_address and __builtin_frame_address.
1576    __builtin_return_address (0) should give link register (65), enable
1577    this.  */
1578 /* This should be uncommented, so that the link register is used, but
1579    currently this would result in unmatched insns and spilling fixed
1580    registers so we'll leave it for another day.  When these problems are
1581    taken care of one additional fetch will be necessary in RETURN_ADDR_RTX.
1582    (mrs) */
1583 /* #define RETURN_ADDR_IN_PREVIOUS_FRAME */
1584
1585 /* Number of bytes into the frame return addresses can be found.  See
1586    rs6000_stack_info in rs6000.c for more information on how the different
1587    abi's store the return address.  */
1588 #define RETURN_ADDRESS_OFFSET                                           \
1589  ((DEFAULT_ABI == ABI_AIX                                               \
1590    || DEFAULT_ABI == ABI_DARWIN)        ? (TARGET_32BIT ? 8 : 16) :     \
1591   (DEFAULT_ABI == ABI_V4)               ? 4 :                           \
1592   (internal_error ("RETURN_ADDRESS_OFFSET not supported"), 0))
1593
1594 /* The current return address is in link register (65).  The return address
1595    of anything farther back is accessed normally at an offset of 8 from the
1596    frame pointer.  */
1597 #define RETURN_ADDR_RTX(COUNT, FRAME)                 \
1598   (rs6000_return_addr (COUNT, FRAME))
1599
1600 \f
1601 /* Definitions for register eliminations.
1602
1603    We have two registers that can be eliminated on the RS/6000.  First, the
1604    frame pointer register can often be eliminated in favor of the stack
1605    pointer register.  Secondly, the argument pointer register can always be
1606    eliminated; it is replaced with either the stack or frame pointer.
1607
1608    In addition, we use the elimination mechanism to see if r30 is needed
1609    Initially we assume that it isn't.  If it is, we spill it.  This is done
1610    by making it an eliminable register.  We replace it with itself so that
1611    if it isn't needed, then existing uses won't be modified.  */
1612
1613 /* This is an array of structures.  Each structure initializes one pair
1614    of eliminable registers.  The "from" register number is given first,
1615    followed by "to".  Eliminations of the same "from" register are listed
1616    in order of preference.  */
1617 #define ELIMINABLE_REGS                                 \
1618 {{ HARD_FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM},    \
1619  { FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM},         \
1620  { FRAME_POINTER_REGNUM, HARD_FRAME_POINTER_REGNUM},    \
1621  { ARG_POINTER_REGNUM, STACK_POINTER_REGNUM},           \
1622  { ARG_POINTER_REGNUM, HARD_FRAME_POINTER_REGNUM},      \
1623  { RS6000_PIC_OFFSET_TABLE_REGNUM, RS6000_PIC_OFFSET_TABLE_REGNUM } }
1624
1625 /* Given FROM and TO register numbers, say whether this elimination is allowed.
1626    Frame pointer elimination is automatically handled.
1627
1628    For the RS/6000, if frame pointer elimination is being done, we would like
1629    to convert ap into fp, not sp.
1630
1631    We need r30 if -mminimal-toc was specified, and there are constant pool
1632    references.  */
1633
1634 #define CAN_ELIMINATE(FROM, TO)                                         \
1635  ((FROM) == ARG_POINTER_REGNUM && (TO) == STACK_POINTER_REGNUM          \
1636   ? ! frame_pointer_needed                                              \
1637   : (FROM) == RS6000_PIC_OFFSET_TABLE_REGNUM                            \
1638   ? ! TARGET_MINIMAL_TOC || TARGET_NO_TOC || get_pool_size () == 0      \
1639   : 1)
1640
1641 /* Define the offset between two registers, one to be eliminated, and the other
1642    its replacement, at the start of a routine.  */
1643 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET) \
1644   ((OFFSET) = rs6000_initial_elimination_offset(FROM, TO))
1645 \f
1646 /* Addressing modes, and classification of registers for them.  */
1647
1648 #define HAVE_PRE_DECREMENT 1
1649 #define HAVE_PRE_INCREMENT 1
1650 #define HAVE_PRE_MODIFY_DISP 1
1651 #define HAVE_PRE_MODIFY_REG 1
1652
1653 /* Macros to check register numbers against specific register classes.  */
1654
1655 /* These assume that REGNO is a hard or pseudo reg number.
1656    They give nonzero only if REGNO is a hard reg of the suitable class
1657    or a pseudo reg currently allocated to a suitable hard reg.
1658    Since they use reg_renumber, they are safe only once reg_renumber
1659    has been allocated, which happens in local-alloc.c.  */
1660
1661 #define REGNO_OK_FOR_INDEX_P(REGNO)                             \
1662 ((REGNO) < FIRST_PSEUDO_REGISTER                                \
1663  ? (REGNO) <= 31 || (REGNO) == 67                               \
1664    || (REGNO) == FRAME_POINTER_REGNUM                           \
1665  : (reg_renumber[REGNO] >= 0                                    \
1666     && (reg_renumber[REGNO] <= 31 || reg_renumber[REGNO] == 67  \
1667         || reg_renumber[REGNO] == FRAME_POINTER_REGNUM)))
1668
1669 #define REGNO_OK_FOR_BASE_P(REGNO)                              \
1670 ((REGNO) < FIRST_PSEUDO_REGISTER                                \
1671  ? ((REGNO) > 0 && (REGNO) <= 31) || (REGNO) == 67              \
1672    || (REGNO) == FRAME_POINTER_REGNUM                           \
1673  : (reg_renumber[REGNO] > 0                                     \
1674     && (reg_renumber[REGNO] <= 31 || reg_renumber[REGNO] == 67  \
1675         || reg_renumber[REGNO] == FRAME_POINTER_REGNUM)))
1676 \f
1677 /* Maximum number of registers that can appear in a valid memory address.  */
1678
1679 #define MAX_REGS_PER_ADDRESS 2
1680
1681 /* Recognize any constant value that is a valid address.  */
1682
1683 #define CONSTANT_ADDRESS_P(X)   \
1684   (GET_CODE (X) == LABEL_REF || GET_CODE (X) == SYMBOL_REF              \
1685    || GET_CODE (X) == CONST_INT || GET_CODE (X) == CONST                \
1686    || GET_CODE (X) == HIGH)
1687
1688 /* Nonzero if the constant value X is a legitimate general operand.
1689    It is given that X satisfies CONSTANT_P or is a CONST_DOUBLE.
1690
1691    On the RS/6000, all integer constants are acceptable, most won't be valid
1692    for particular insns, though.  Only easy FP constants are
1693    acceptable.  */
1694
1695 #define LEGITIMATE_CONSTANT_P(X)                                \
1696   (((GET_CODE (X) != CONST_DOUBLE                               \
1697      && GET_CODE (X) != CONST_VECTOR)                           \
1698     || GET_MODE (X) == VOIDmode                                 \
1699     || (TARGET_POWERPC64 && GET_MODE (X) == DImode)             \
1700     || easy_fp_constant (X, GET_MODE (X))                       \
1701     || easy_vector_constant (X, GET_MODE (X)))                  \
1702    && !rs6000_tls_referenced_p (X))
1703
1704 #define EASY_VECTOR_15(n) ((n) >= -16 && (n) <= 15)
1705 #define EASY_VECTOR_15_ADD_SELF(n) (!EASY_VECTOR_15((n))        \
1706                                     && EASY_VECTOR_15((n) >> 1) \
1707                                     && ((n) & 1) == 0)
1708
1709 /* The macros REG_OK_FOR..._P assume that the arg is a REG rtx
1710    and check its validity for a certain class.
1711    We have two alternate definitions for each of them.
1712    The usual definition accepts all pseudo regs; the other rejects
1713    them unless they have been allocated suitable hard regs.
1714    The symbol REG_OK_STRICT causes the latter definition to be used.
1715
1716    Most source files want to accept pseudo regs in the hope that
1717    they will get allocated to the class that the insn wants them to be in.
1718    Source files for reload pass need to be strict.
1719    After reload, it makes no difference, since pseudo regs have
1720    been eliminated by then.  */
1721
1722 #ifdef REG_OK_STRICT
1723 # define REG_OK_STRICT_FLAG 1
1724 #else
1725 # define REG_OK_STRICT_FLAG 0
1726 #endif
1727
1728 /* Nonzero if X is a hard reg that can be used as an index
1729    or if it is a pseudo reg in the non-strict case.  */
1730 #define INT_REG_OK_FOR_INDEX_P(X, STRICT)                       \
1731   ((!(STRICT) && REGNO (X) >= FIRST_PSEUDO_REGISTER)            \
1732    || REGNO_OK_FOR_INDEX_P (REGNO (X)))
1733
1734 /* Nonzero if X is a hard reg that can be used as a base reg
1735    or if it is a pseudo reg in the non-strict case.  */
1736 #define INT_REG_OK_FOR_BASE_P(X, STRICT)                        \
1737   ((!(STRICT) && REGNO (X) >= FIRST_PSEUDO_REGISTER)            \
1738    || REGNO_OK_FOR_BASE_P (REGNO (X)))
1739
1740 #define REG_OK_FOR_INDEX_P(X) INT_REG_OK_FOR_INDEX_P (X, REG_OK_STRICT_FLAG)
1741 #define REG_OK_FOR_BASE_P(X)  INT_REG_OK_FOR_BASE_P (X, REG_OK_STRICT_FLAG)
1742 \f
1743 /* GO_IF_LEGITIMATE_ADDRESS recognizes an RTL expression
1744    that is a valid memory address for an instruction.
1745    The MODE argument is the machine mode for the MEM expression
1746    that wants to use this address.
1747
1748    On the RS/6000, there are four valid addresses: a SYMBOL_REF that
1749    refers to a constant pool entry of an address (or the sum of it
1750    plus a constant), a short (16-bit signed) constant plus a register,
1751    the sum of two registers, or a register indirect, possibly with an
1752    auto-increment.  For DFmode, DDmode and DImode with a constant plus
1753    register, we must ensure that both words are addressable or PowerPC64
1754    with offset word aligned.
1755
1756    For modes spanning multiple registers (DFmode and DDmode in 32-bit GPRs,
1757    32-bit DImode, TImode), indexed addressing cannot be used because
1758    adjacent memory cells are accessed by adding word-sized offsets
1759    during assembly output.  */
1760
1761 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, ADDR)                 \
1762 { if (rs6000_legitimate_address (MODE, X, REG_OK_STRICT_FLAG))  \
1763     goto ADDR;                                                  \
1764 }
1765 \f
1766 /* Try machine-dependent ways of modifying an illegitimate address
1767    to be legitimate.  If we find one, return the new, valid address.
1768    This macro is used in only one place: `memory_address' in explow.c.
1769
1770    OLDX is the address as it was before break_out_memory_refs was called.
1771    In some cases it is useful to look at this to decide what needs to be done.
1772
1773    MODE and WIN are passed so that this macro can use
1774    GO_IF_LEGITIMATE_ADDRESS.
1775
1776    It is always safe for this macro to do nothing.  It exists to recognize
1777    opportunities to optimize the output.
1778
1779    On RS/6000, first check for the sum of a register with a constant
1780    integer that is out of range.  If so, generate code to add the
1781    constant with the low-order 16 bits masked to the register and force
1782    this result into another register (this can be done with `cau').
1783    Then generate an address of REG+(CONST&0xffff), allowing for the
1784    possibility of bit 16 being a one.
1785
1786    Then check for the sum of a register and something not constant, try to
1787    load the other things into a register and return the sum.  */
1788
1789 #define LEGITIMIZE_ADDRESS(X,OLDX,MODE,WIN)                     \
1790 {  rtx result = rs6000_legitimize_address (X, OLDX, MODE);      \
1791    if (result != NULL_RTX)                                      \
1792      {                                                          \
1793        (X) = result;                                            \
1794        goto WIN;                                                \
1795      }                                                          \
1796 }
1797
1798 /* Try a machine-dependent way of reloading an illegitimate address
1799    operand.  If we find one, push the reload and jump to WIN.  This
1800    macro is used in only one place: `find_reloads_address' in reload.c.
1801
1802    Implemented on rs6000 by rs6000_legitimize_reload_address.
1803    Note that (X) is evaluated twice; this is safe in current usage.  */
1804
1805 #define LEGITIMIZE_RELOAD_ADDRESS(X,MODE,OPNUM,TYPE,IND_LEVELS,WIN)          \
1806 do {                                                                         \
1807   int win;                                                                   \
1808   (X) = rs6000_legitimize_reload_address ((X), (MODE), (OPNUM),              \
1809                         (int)(TYPE), (IND_LEVELS), &win);                    \
1810   if ( win )                                                                 \
1811     goto WIN;                                                                \
1812 } while (0)
1813
1814 /* Go to LABEL if ADDR (a legitimate address expression)
1815    has an effect that depends on the machine mode it is used for.  */
1816
1817 #define GO_IF_MODE_DEPENDENT_ADDRESS(ADDR,LABEL)                \
1818 do {                                                            \
1819   if (rs6000_mode_dependent_address (ADDR))                     \
1820     goto LABEL;                                                 \
1821 } while (0)
1822 \f
1823 /* The register number of the register used to address a table of
1824    static data addresses in memory.  In some cases this register is
1825    defined by a processor's "application binary interface" (ABI).
1826    When this macro is defined, RTL is generated for this register
1827    once, as with the stack pointer and frame pointer registers.  If
1828    this macro is not defined, it is up to the machine-dependent files
1829    to allocate such a register (if necessary).  */
1830
1831 #define RS6000_PIC_OFFSET_TABLE_REGNUM 30
1832 #define PIC_OFFSET_TABLE_REGNUM (flag_pic ? RS6000_PIC_OFFSET_TABLE_REGNUM : INVALID_REGNUM)
1833
1834 #define TOC_REGISTER (TARGET_MINIMAL_TOC ? RS6000_PIC_OFFSET_TABLE_REGNUM : 2)
1835
1836 /* Define this macro if the register defined by
1837    `PIC_OFFSET_TABLE_REGNUM' is clobbered by calls.  Do not define
1838    this macro if `PIC_OFFSET_TABLE_REGNUM' is not defined.  */
1839
1840 /* #define PIC_OFFSET_TABLE_REG_CALL_CLOBBERED */
1841
1842 /* A C expression that is nonzero if X is a legitimate immediate
1843    operand on the target machine when generating position independent
1844    code.  You can assume that X satisfies `CONSTANT_P', so you need
1845    not check this.  You can also assume FLAG_PIC is true, so you need
1846    not check it either.  You need not define this macro if all
1847    constants (including `SYMBOL_REF') can be immediate operands when
1848    generating position independent code.  */
1849
1850 /* #define LEGITIMATE_PIC_OPERAND_P (X) */
1851 \f
1852 /* Define this if some processing needs to be done immediately before
1853    emitting code for an insn.  */
1854
1855 /* #define FINAL_PRESCAN_INSN(INSN,OPERANDS,NOPERANDS) */
1856
1857 /* Specify the machine mode that this machine uses
1858    for the index in the tablejump instruction.  */
1859 #define CASE_VECTOR_MODE SImode
1860
1861 /* Define as C expression which evaluates to nonzero if the tablejump
1862    instruction expects the table to contain offsets from the address of the
1863    table.
1864    Do not define this if the table should contain absolute addresses.  */
1865 #define CASE_VECTOR_PC_RELATIVE 1
1866
1867 /* Define this as 1 if `char' should by default be signed; else as 0.  */
1868 #define DEFAULT_SIGNED_CHAR 0
1869
1870 /* This flag, if defined, says the same insns that convert to a signed fixnum
1871    also convert validly to an unsigned one.  */
1872
1873 /* #define FIXUNS_TRUNC_LIKE_FIX_TRUNC */
1874
1875 /* An integer expression for the size in bits of the largest integer machine
1876    mode that should actually be used.  */
1877
1878 /* Allow pairs of registers to be used, which is the intent of the default.  */
1879 #define MAX_FIXED_MODE_SIZE GET_MODE_BITSIZE (TARGET_POWERPC64 ? TImode : DImode)
1880
1881 /* Max number of bytes we can move from memory to memory
1882    in one reasonably fast instruction.  */
1883 #define MOVE_MAX (! TARGET_POWERPC64 ? 4 : 8)
1884 #define MAX_MOVE_MAX 8
1885
1886 /* Nonzero if access to memory by bytes is no faster than for words.
1887    Also nonzero if doing byte operations (specifically shifts) in registers
1888    is undesirable.  */
1889 #define SLOW_BYTE_ACCESS 1
1890
1891 /* Define if operations between registers always perform the operation
1892    on the full register even if a narrower mode is specified.  */
1893 #define WORD_REGISTER_OPERATIONS
1894
1895 /* Define if loading in MODE, an integral mode narrower than BITS_PER_WORD
1896    will either zero-extend or sign-extend.  The value of this macro should
1897    be the code that says which one of the two operations is implicitly
1898    done, UNKNOWN if none.  */
1899 #define LOAD_EXTEND_OP(MODE) ZERO_EXTEND
1900
1901 /* Define if loading short immediate values into registers sign extends.  */
1902 #define SHORT_IMMEDIATES_SIGN_EXTEND
1903 \f
1904 /* Value is 1 if truncating an integer of INPREC bits to OUTPREC bits
1905    is done just by pretending it is already truncated.  */
1906 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC) 1
1907
1908 /* The cntlzw and cntlzd instructions return 32 and 64 for input of zero.  */
1909 #define CLZ_DEFINED_VALUE_AT_ZERO(MODE, VALUE) \
1910   ((VALUE) = ((MODE) == SImode ? 32 : 64), 1)
1911
1912 /* The CTZ patterns return -1 for input of zero.  */
1913 #define CTZ_DEFINED_VALUE_AT_ZERO(MODE, VALUE) ((VALUE) = -1, 1)
1914
1915 /* Specify the machine mode that pointers have.
1916    After generation of rtl, the compiler makes no further distinction
1917    between pointers and any other objects of this machine mode.  */
1918 #define Pmode (TARGET_32BIT ? SImode : DImode)
1919
1920 /* Supply definition of STACK_SIZE_MODE for allocate_dynamic_stack_space.  */
1921 #define STACK_SIZE_MODE (TARGET_32BIT ? SImode : DImode)
1922
1923 /* Mode of a function address in a call instruction (for indexing purposes).
1924    Doesn't matter on RS/6000.  */
1925 #define FUNCTION_MODE SImode
1926
1927 /* Define this if addresses of constant functions
1928    shouldn't be put through pseudo regs where they can be cse'd.
1929    Desirable on machines where ordinary constants are expensive
1930    but a CALL with constant address is cheap.  */
1931 #define NO_FUNCTION_CSE
1932
1933 /* Define this to be nonzero if shift instructions ignore all but the low-order
1934    few bits.
1935
1936    The sle and sre instructions which allow SHIFT_COUNT_TRUNCATED
1937    have been dropped from the PowerPC architecture.  */
1938
1939 #define SHIFT_COUNT_TRUNCATED (TARGET_POWER ? 1 : 0)
1940
1941 /* Adjust the length of an INSN.  LENGTH is the currently-computed length and
1942    should be adjusted to reflect any required changes.  This macro is used when
1943    there is some systematic length adjustment required that would be difficult
1944    to express in the length attribute.  */
1945
1946 /* #define ADJUST_INSN_LENGTH(X,LENGTH) */
1947
1948 /* Given a comparison code (EQ, NE, etc.) and the first operand of a
1949    COMPARE, return the mode to be used for the comparison.  For
1950    floating-point, CCFPmode should be used.  CCUNSmode should be used
1951    for unsigned comparisons.  CCEQmode should be used when we are
1952    doing an inequality comparison on the result of a
1953    comparison.  CCmode should be used in all other cases.  */
1954
1955 #define SELECT_CC_MODE(OP,X,Y) \
1956   (SCALAR_FLOAT_MODE_P (GET_MODE (X)) ? CCFPmode        \
1957    : (OP) == GTU || (OP) == LTU || (OP) == GEU || (OP) == LEU ? CCUNSmode \
1958    : (((OP) == EQ || (OP) == NE) && COMPARISON_P (X)                      \
1959       ? CCEQmode : CCmode))
1960
1961 /* Can the condition code MODE be safely reversed?  This is safe in
1962    all cases on this port, because at present it doesn't use the
1963    trapping FP comparisons (fcmpo).  */
1964 #define REVERSIBLE_CC_MODE(MODE) 1
1965
1966 /* Given a condition code and a mode, return the inverse condition.  */
1967 #define REVERSE_CONDITION(CODE, MODE) rs6000_reverse_condition (MODE, CODE)
1968
1969 /* Define the information needed to generate branch and scc insns.  This is
1970    stored from the compare operation.  */
1971
1972 extern GTY(()) rtx rs6000_compare_op0;
1973 extern GTY(()) rtx rs6000_compare_op1;
1974 extern int rs6000_compare_fp_p;
1975 \f
1976 /* Control the assembler format that we output.  */
1977
1978 /* A C string constant describing how to begin a comment in the target
1979    assembler language.  The compiler assumes that the comment will end at
1980    the end of the line.  */
1981 #define ASM_COMMENT_START " #"
1982
1983 /* Flag to say the TOC is initialized */
1984 extern int toc_initialized;
1985
1986 /* Macro to output a special constant pool entry.  Go to WIN if we output
1987    it.  Otherwise, it is written the usual way.
1988
1989    On the RS/6000, toc entries are handled this way.  */
1990
1991 #define ASM_OUTPUT_SPECIAL_POOL_ENTRY(FILE, X, MODE, ALIGN, LABELNO, WIN) \
1992 { if (ASM_OUTPUT_SPECIAL_POOL_ENTRY_P (X, MODE))                          \
1993     {                                                                     \
1994       output_toc (FILE, X, LABELNO, MODE);                                \
1995       goto WIN;                                                           \
1996     }                                                                     \
1997 }
1998
1999 #ifdef HAVE_GAS_WEAK
2000 #define RS6000_WEAK 1
2001 #else
2002 #define RS6000_WEAK 0
2003 #endif
2004
2005 #if RS6000_WEAK
2006 /* Used in lieu of ASM_WEAKEN_LABEL.  */
2007 #define ASM_WEAKEN_DECL(FILE, DECL, NAME, VAL)                          \
2008   do                                                                    \
2009     {                                                                   \
2010       fputs ("\t.weak\t", (FILE));                                      \
2011       RS6000_OUTPUT_BASENAME ((FILE), (NAME));                          \
2012       if ((DECL) && TREE_CODE (DECL) == FUNCTION_DECL                   \
2013           && DEFAULT_ABI == ABI_AIX && DOT_SYMBOLS)                     \
2014         {                                                               \
2015           if (TARGET_XCOFF)                                             \
2016             fputs ("[DS]", (FILE));                                     \
2017           fputs ("\n\t.weak\t.", (FILE));                               \
2018           RS6000_OUTPUT_BASENAME ((FILE), (NAME));                      \
2019         }                                                               \
2020       fputc ('\n', (FILE));                                             \
2021       if (VAL)                                                          \
2022         {                                                               \
2023           ASM_OUTPUT_DEF ((FILE), (NAME), (VAL));                       \
2024           if ((DECL) && TREE_CODE (DECL) == FUNCTION_DECL               \
2025               && DEFAULT_ABI == ABI_AIX && DOT_SYMBOLS)                 \
2026             {                                                           \
2027               fputs ("\t.set\t.", (FILE));                              \
2028               RS6000_OUTPUT_BASENAME ((FILE), (NAME));                  \
2029               fputs (",.", (FILE));                                     \
2030               RS6000_OUTPUT_BASENAME ((FILE), (VAL));                   \
2031               fputc ('\n', (FILE));                                     \
2032             }                                                           \
2033         }                                                               \
2034     }                                                                   \
2035   while (0)
2036 #endif
2037
2038 #if HAVE_GAS_WEAKREF
2039 #define ASM_OUTPUT_WEAKREF(FILE, DECL, NAME, VALUE)                     \
2040   do                                                                    \
2041     {                                                                   \
2042       fputs ("\t.weakref\t", (FILE));                                   \
2043       RS6000_OUTPUT_BASENAME ((FILE), (NAME));                          \
2044       fputs (", ", (FILE));                                             \
2045       RS6000_OUTPUT_BASENAME ((FILE), (VALUE));                         \
2046       if ((DECL) && TREE_CODE (DECL) == FUNCTION_DECL                   \
2047           && DEFAULT_ABI == ABI_AIX && DOT_SYMBOLS)                     \
2048         {                                                               \
2049           fputs ("\n\t.weakref\t.", (FILE));                            \
2050           RS6000_OUTPUT_BASENAME ((FILE), (NAME));                      \
2051           fputs (", .", (FILE));                                        \
2052           RS6000_OUTPUT_BASENAME ((FILE), (VALUE));                     \
2053         }                                                               \
2054       fputc ('\n', (FILE));                                             \
2055     } while (0)
2056 #endif
2057
2058 /* This implements the `alias' attribute.  */
2059 #undef  ASM_OUTPUT_DEF_FROM_DECLS
2060 #define ASM_OUTPUT_DEF_FROM_DECLS(FILE, DECL, TARGET)                   \
2061   do                                                                    \
2062     {                                                                   \
2063       const char *alias = XSTR (XEXP (DECL_RTL (DECL), 0), 0);          \
2064       const char *name = IDENTIFIER_POINTER (TARGET);                   \
2065       if (TREE_CODE (DECL) == FUNCTION_DECL                             \
2066           && DEFAULT_ABI == ABI_AIX && DOT_SYMBOLS)                     \
2067         {                                                               \
2068           if (TREE_PUBLIC (DECL))                                       \
2069             {                                                           \
2070               if (!RS6000_WEAK || !DECL_WEAK (DECL))                    \
2071                 {                                                       \
2072                   fputs ("\t.globl\t.", FILE);                          \
2073                   RS6000_OUTPUT_BASENAME (FILE, alias);                 \
2074                   putc ('\n', FILE);                                    \
2075                 }                                                       \
2076             }                                                           \
2077           else if (TARGET_XCOFF)                                        \
2078             {                                                           \
2079               fputs ("\t.lglobl\t.", FILE);                             \
2080               RS6000_OUTPUT_BASENAME (FILE, alias);                     \
2081               putc ('\n', FILE);                                        \
2082             }                                                           \
2083           fputs ("\t.set\t.", FILE);                                    \
2084           RS6000_OUTPUT_BASENAME (FILE, alias);                         \
2085           fputs (",.", FILE);                                           \
2086           RS6000_OUTPUT_BASENAME (FILE, name);                          \
2087           fputc ('\n', FILE);                                           \
2088         }                                                               \
2089       ASM_OUTPUT_DEF (FILE, alias, name);                               \
2090     }                                                                   \
2091    while (0)
2092
2093 #define TARGET_ASM_FILE_START rs6000_file_start
2094
2095 /* Output to assembler file text saying following lines
2096    may contain character constants, extra white space, comments, etc.  */
2097
2098 #define ASM_APP_ON ""
2099
2100 /* Output to assembler file text saying following lines
2101    no longer contain unusual constructs.  */
2102
2103 #define ASM_APP_OFF ""
2104
2105 /* How to refer to registers in assembler output.
2106    This sequence is indexed by compiler's hard-register-number (see above).  */
2107
2108 extern char rs6000_reg_names[][8];      /* register names (0 vs. %r0).  */
2109
2110 #define REGISTER_NAMES                                                  \
2111 {                                                                       \
2112   &rs6000_reg_names[ 0][0],     /* r0   */                              \
2113   &rs6000_reg_names[ 1][0],     /* r1   */                              \
2114   &rs6000_reg_names[ 2][0],     /* r2   */                              \
2115   &rs6000_reg_names[ 3][0],     /* r3   */                              \
2116   &rs6000_reg_names[ 4][0],     /* r4   */                              \
2117   &rs6000_reg_names[ 5][0],     /* r5   */                              \
2118   &rs6000_reg_names[ 6][0],     /* r6   */                              \
2119   &rs6000_reg_names[ 7][0],     /* r7   */                              \
2120   &rs6000_reg_names[ 8][0],     /* r8   */                              \
2121   &rs6000_reg_names[ 9][0],     /* r9   */                              \
2122   &rs6000_reg_names[10][0],     /* r10  */                              \
2123   &rs6000_reg_names[11][0],     /* r11  */                              \
2124   &rs6000_reg_names[12][0],     /* r12  */                              \
2125   &rs6000_reg_names[13][0],     /* r13  */                              \
2126   &rs6000_reg_names[14][0],     /* r14  */                              \
2127   &rs6000_reg_names[15][0],     /* r15  */                              \
2128   &rs6000_reg_names[16][0],     /* r16  */                              \
2129   &rs6000_reg_names[17][0],     /* r17  */                              \
2130   &rs6000_reg_names[18][0],     /* r18  */                              \
2131   &rs6000_reg_names[19][0],     /* r19  */                              \
2132   &rs6000_reg_names[20][0],     /* r20  */                              \
2133   &rs6000_reg_names[21][0],     /* r21  */                              \
2134   &rs6000_reg_names[22][0],     /* r22  */                              \
2135   &rs6000_reg_names[23][0],     /* r23  */                              \
2136   &rs6000_reg_names[24][0],     /* r24  */                              \
2137   &rs6000_reg_names[25][0],     /* r25  */                              \
2138   &rs6000_reg_names[26][0],     /* r26  */                              \
2139   &rs6000_reg_names[27][0],     /* r27  */                              \
2140   &rs6000_reg_names[28][0],     /* r28  */                              \
2141   &rs6000_reg_names[29][0],     /* r29  */                              \
2142   &rs6000_reg_names[30][0],     /* r30  */                              \
2143   &rs6000_reg_names[31][0],     /* r31  */                              \
2144                                                                         \
2145   &rs6000_reg_names[32][0],     /* fr0  */                              \
2146   &rs6000_reg_names[33][0],     /* fr1  */                              \
2147   &rs6000_reg_names[34][0],     /* fr2  */                              \
2148   &rs6000_reg_names[35][0],     /* fr3  */                              \
2149   &rs6000_reg_names[36][0],     /* fr4  */                              \
2150   &rs6000_reg_names[37][0],     /* fr5  */                              \
2151   &rs6000_reg_names[38][0],     /* fr6  */                              \
2152   &rs6000_reg_names[39][0],     /* fr7  */                              \
2153   &rs6000_reg_names[40][0],     /* fr8  */                              \
2154   &rs6000_reg_names[41][0],     /* fr9  */                              \
2155   &rs6000_reg_names[42][0],     /* fr10 */                              \
2156   &rs6000_reg_names[43][0],     /* fr11 */                              \
2157   &rs6000_reg_names[44][0],     /* fr12 */                              \
2158   &rs6000_reg_names[45][0],     /* fr13 */                              \
2159   &rs6000_reg_names[46][0],     /* fr14 */                              \
2160   &rs6000_reg_names[47][0],     /* fr15 */                              \
2161   &rs6000_reg_names[48][0],     /* fr16 */                              \
2162   &rs6000_reg_names[49][0],     /* fr17 */                              \
2163   &rs6000_reg_names[50][0],     /* fr18 */                              \
2164   &rs6000_reg_names[51][0],     /* fr19 */                              \
2165   &rs6000_reg_names[52][0],     /* fr20 */                              \
2166   &rs6000_reg_names[53][0],     /* fr21 */                              \
2167   &rs6000_reg_names[54][0],     /* fr22 */                              \
2168   &rs6000_reg_names[55][0],     /* fr23 */                              \
2169   &rs6000_reg_names[56][0],     /* fr24 */                              \
2170   &rs6000_reg_names[57][0],     /* fr25 */                              \
2171   &rs6000_reg_names[58][0],     /* fr26 */                              \
2172   &rs6000_reg_names[59][0],     /* fr27 */                              \
2173   &rs6000_reg_names[60][0],     /* fr28 */                              \
2174   &rs6000_reg_names[61][0],     /* fr29 */                              \
2175   &rs6000_reg_names[62][0],     /* fr30 */                              \
2176   &rs6000_reg_names[63][0],     /* fr31 */                              \
2177                                                                         \
2178   &rs6000_reg_names[64][0],     /* mq   */                              \
2179   &rs6000_reg_names[65][0],     /* lr   */                              \
2180   &rs6000_reg_names[66][0],     /* ctr  */                              \
2181   &rs6000_reg_names[67][0],     /* ap   */                              \
2182                                                                         \
2183   &rs6000_reg_names[68][0],     /* cr0  */                              \
2184   &rs6000_reg_names[69][0],     /* cr1  */                              \
2185   &rs6000_reg_names[70][0],     /* cr2  */                              \
2186   &rs6000_reg_names[71][0],     /* cr3  */                              \
2187   &rs6000_reg_names[72][0],     /* cr4  */                              \
2188   &rs6000_reg_names[73][0],     /* cr5  */                              \
2189   &rs6000_reg_names[74][0],     /* cr6  */                              \
2190   &rs6000_reg_names[75][0],     /* cr7  */                              \
2191                                                                         \
2192   &rs6000_reg_names[76][0],     /* xer  */                              \
2193                                                                         \
2194   &rs6000_reg_names[77][0],     /* v0  */                               \
2195   &rs6000_reg_names[78][0],     /* v1  */                               \
2196   &rs6000_reg_names[79][0],     /* v2  */                               \
2197   &rs6000_reg_names[80][0],     /* v3  */                               \
2198   &rs6000_reg_names[81][0],     /* v4  */                               \
2199   &rs6000_reg_names[82][0],     /* v5  */                               \
2200   &rs6000_reg_names[83][0],     /* v6  */                               \
2201   &rs6000_reg_names[84][0],     /* v7  */                               \
2202   &rs6000_reg_names[85][0],     /* v8  */                               \
2203   &rs6000_reg_names[86][0],     /* v9  */                               \
2204   &rs6000_reg_names[87][0],     /* v10  */                              \
2205   &rs6000_reg_names[88][0],     /* v11  */                              \
2206   &rs6000_reg_names[89][0],     /* v12  */                              \
2207   &rs6000_reg_names[90][0],     /* v13  */                              \
2208   &rs6000_reg_names[91][0],     /* v14  */                              \
2209   &rs6000_reg_names[92][0],     /* v15  */                              \
2210   &rs6000_reg_names[93][0],     /* v16  */                              \
2211   &rs6000_reg_names[94][0],     /* v17  */                              \
2212   &rs6000_reg_names[95][0],     /* v18  */                              \
2213   &rs6000_reg_names[96][0],     /* v19  */                              \
2214   &rs6000_reg_names[97][0],     /* v20  */                              \
2215   &rs6000_reg_names[98][0],     /* v21  */                              \
2216   &rs6000_reg_names[99][0],     /* v22  */                              \
2217   &rs6000_reg_names[100][0],    /* v23  */                              \
2218   &rs6000_reg_names[101][0],    /* v24  */                              \
2219   &rs6000_reg_names[102][0],    /* v25  */                              \
2220   &rs6000_reg_names[103][0],    /* v26  */                              \
2221   &rs6000_reg_names[104][0],    /* v27  */                              \
2222   &rs6000_reg_names[105][0],    /* v28  */                              \
2223   &rs6000_reg_names[106][0],    /* v29  */                              \
2224   &rs6000_reg_names[107][0],    /* v30  */                              \
2225   &rs6000_reg_names[108][0],    /* v31  */                              \
2226   &rs6000_reg_names[109][0],    /* vrsave  */                           \
2227   &rs6000_reg_names[110][0],    /* vscr  */                             \
2228   &rs6000_reg_names[111][0],    /* spe_acc */                           \
2229   &rs6000_reg_names[112][0],    /* spefscr */                           \
2230   &rs6000_reg_names[113][0],    /* sfp  */                              \
2231 }
2232
2233 /* Table of additional register names to use in user input.  */
2234
2235 #define ADDITIONAL_REGISTER_NAMES \
2236  {{"r0",    0}, {"r1",    1}, {"r2",    2}, {"r3",    3},       \
2237   {"r4",    4}, {"r5",    5}, {"r6",    6}, {"r7",    7},       \
2238   {"r8",    8}, {"r9",    9}, {"r10",  10}, {"r11",  11},       \
2239   {"r12",  12}, {"r13",  13}, {"r14",  14}, {"r15",  15},       \
2240   {"r16",  16}, {"r17",  17}, {"r18",  18}, {"r19",  19},       \
2241   {"r20",  20}, {"r21",  21}, {"r22",  22}, {"r23",  23},       \
2242   {"r24",  24}, {"r25",  25}, {"r26",  26}, {"r27",  27},       \
2243   {"r28",  28}, {"r29",  29}, {"r30",  30}, {"r31",  31},       \
2244   {"fr0",  32}, {"fr1",  33}, {"fr2",  34}, {"fr3",  35},       \
2245   {"fr4",  36}, {"fr5",  37}, {"fr6",  38}, {"fr7",  39},       \
2246   {"fr8",  40}, {"fr9",  41}, {"fr10", 42}, {"fr11", 43},       \
2247   {"fr12", 44}, {"fr13", 45}, {"fr14", 46}, {"fr15", 47},       \
2248   {"fr16", 48}, {"fr17", 49}, {"fr18", 50}, {"fr19", 51},       \
2249   {"fr20", 52}, {"fr21", 53}, {"fr22", 54}, {"fr23", 55},       \
2250   {"fr24", 56}, {"fr25", 57}, {"fr26", 58}, {"fr27", 59},       \
2251   {"fr28", 60}, {"fr29", 61}, {"fr30", 62}, {"fr31", 63},       \
2252   {"v0",   77}, {"v1",   78}, {"v2",   79}, {"v3",   80},       \
2253   {"v4",   81}, {"v5",   82}, {"v6",   83}, {"v7",   84},       \
2254   {"v8",   85}, {"v9",   86}, {"v10",  87}, {"v11",  88},       \
2255   {"v12",  89}, {"v13",  90}, {"v14",  91}, {"v15",  92},       \
2256   {"v16",  93}, {"v17",  94}, {"v18",  95}, {"v19",  96},       \
2257   {"v20",  97}, {"v21",  98}, {"v22",  99}, {"v23",  100},      \
2258   {"v24",  101},{"v25",  102},{"v26",  103},{"v27",  104},      \
2259   {"v28",  105},{"v29",  106},{"v30",  107},{"v31",  108},      \
2260   {"vrsave", 109}, {"vscr", 110},                               \
2261   {"spe_acc", 111}, {"spefscr", 112},                           \
2262   /* no additional names for: mq, lr, ctr, ap */                \
2263   {"cr0",  68}, {"cr1",  69}, {"cr2",  70}, {"cr3",  71},       \
2264   {"cr4",  72}, {"cr5",  73}, {"cr6",  74}, {"cr7",  75},       \
2265   {"cc",   68}, {"sp",    1}, {"toc",   2} }
2266
2267 /* Text to write out after a CALL that may be replaced by glue code by
2268    the loader.  This depends on the AIX version.  */
2269 #define RS6000_CALL_GLUE "cror 31,31,31"
2270
2271 /* This is how to output an element of a case-vector that is relative.  */
2272
2273 #define ASM_OUTPUT_ADDR_DIFF_ELT(FILE, BODY, VALUE, REL) \
2274   do { char buf[100];                                   \
2275        fputs ("\t.long ", FILE);                        \
2276        ASM_GENERATE_INTERNAL_LABEL (buf, "L", VALUE);   \
2277        assemble_name (FILE, buf);                       \
2278        putc ('-', FILE);                                \
2279        ASM_GENERATE_INTERNAL_LABEL (buf, "L", REL);     \
2280        assemble_name (FILE, buf);                       \
2281        putc ('\n', FILE);                               \
2282      } while (0)
2283
2284 /* This is how to output an assembler line
2285    that says to advance the location counter
2286    to a multiple of 2**LOG bytes.  */
2287
2288 #define ASM_OUTPUT_ALIGN(FILE,LOG)      \
2289   if ((LOG) != 0)                       \
2290     fprintf (FILE, "\t.align %d\n", (LOG))
2291
2292 /* Pick up the return address upon entry to a procedure. Used for
2293    dwarf2 unwind information.  This also enables the table driven
2294    mechanism.  */
2295
2296 #define INCOMING_RETURN_ADDR_RTX   gen_rtx_REG (Pmode, LR_REGNO)
2297 #define DWARF_FRAME_RETURN_COLUMN  DWARF_FRAME_REGNUM (LR_REGNO)
2298
2299 /* Describe how we implement __builtin_eh_return.  */
2300 #define EH_RETURN_DATA_REGNO(N) ((N) < 4 ? (N) + 3 : INVALID_REGNUM)
2301 #define EH_RETURN_STACKADJ_RTX  gen_rtx_REG (Pmode, 10)
2302
2303 /* Print operand X (an rtx) in assembler syntax to file FILE.
2304    CODE is a letter or dot (`z' in `%z0') or 0 if no letter was specified.
2305    For `%' followed by punctuation, CODE is the punctuation and X is null.  */
2306
2307 #define PRINT_OPERAND(FILE, X, CODE)  print_operand (FILE, X, CODE)
2308
2309 /* Define which CODE values are valid.  */
2310
2311 #define PRINT_OPERAND_PUNCT_VALID_P(CODE)  \
2312   ((CODE) == '.' || (CODE) == '&')
2313
2314 /* Print a memory address as an operand to reference that memory location.  */
2315
2316 #define PRINT_OPERAND_ADDRESS(FILE, ADDR) print_operand_address (FILE, ADDR)
2317
2318 /* uncomment for disabling the corresponding default options */
2319 /* #define  MACHINE_no_sched_interblock */
2320 /* #define  MACHINE_no_sched_speculative */
2321 /* #define  MACHINE_no_sched_speculative_load */
2322
2323 /* General flags.  */
2324 extern int flag_pic;
2325 extern int optimize;
2326 extern int flag_expensive_optimizations;
2327 extern int frame_pointer_needed;
2328
2329 enum rs6000_builtins
2330 {
2331   /* AltiVec builtins.  */
2332   ALTIVEC_BUILTIN_ST_INTERNAL_4si,
2333   ALTIVEC_BUILTIN_LD_INTERNAL_4si,
2334   ALTIVEC_BUILTIN_ST_INTERNAL_8hi,
2335   ALTIVEC_BUILTIN_LD_INTERNAL_8hi,
2336   ALTIVEC_BUILTIN_ST_INTERNAL_16qi,
2337   ALTIVEC_BUILTIN_LD_INTERNAL_16qi,
2338   ALTIVEC_BUILTIN_ST_INTERNAL_4sf,
2339   ALTIVEC_BUILTIN_LD_INTERNAL_4sf,
2340   ALTIVEC_BUILTIN_VADDUBM,
2341   ALTIVEC_BUILTIN_VADDUHM,
2342   ALTIVEC_BUILTIN_VADDUWM,
2343   ALTIVEC_BUILTIN_VADDFP,
2344   ALTIVEC_BUILTIN_VADDCUW,
2345   ALTIVEC_BUILTIN_VADDUBS,
2346   ALTIVEC_BUILTIN_VADDSBS,
2347   ALTIVEC_BUILTIN_VADDUHS,
2348   ALTIVEC_BUILTIN_VADDSHS,
2349   ALTIVEC_BUILTIN_VADDUWS,
2350   ALTIVEC_BUILTIN_VADDSWS,
2351   ALTIVEC_BUILTIN_VAND,
2352   ALTIVEC_BUILTIN_VANDC,
2353   ALTIVEC_BUILTIN_VAVGUB,
2354   ALTIVEC_BUILTIN_VAVGSB,
2355   ALTIVEC_BUILTIN_VAVGUH,
2356   ALTIVEC_BUILTIN_VAVGSH,
2357   ALTIVEC_BUILTIN_VAVGUW,
2358   ALTIVEC_BUILTIN_VAVGSW,
2359   ALTIVEC_BUILTIN_VCFUX,
2360   ALTIVEC_BUILTIN_VCFSX,
2361   ALTIVEC_BUILTIN_VCTSXS,
2362   ALTIVEC_BUILTIN_VCTUXS,
2363   ALTIVEC_BUILTIN_VCMPBFP,
2364   ALTIVEC_BUILTIN_VCMPEQUB,
2365   ALTIVEC_BUILTIN_VCMPEQUH,
2366   ALTIVEC_BUILTIN_VCMPEQUW,
2367   ALTIVEC_BUILTIN_VCMPEQFP,
2368   ALTIVEC_BUILTIN_VCMPGEFP,
2369   ALTIVEC_BUILTIN_VCMPGTUB,
2370   ALTIVEC_BUILTIN_VCMPGTSB,
2371   ALTIVEC_BUILTIN_VCMPGTUH,
2372   ALTIVEC_BUILTIN_VCMPGTSH,
2373   ALTIVEC_BUILTIN_VCMPGTUW,
2374   ALTIVEC_BUILTIN_VCMPGTSW,
2375   ALTIVEC_BUILTIN_VCMPGTFP,
2376   ALTIVEC_BUILTIN_VEXPTEFP,
2377   ALTIVEC_BUILTIN_VLOGEFP,
2378   ALTIVEC_BUILTIN_VMADDFP,
2379   ALTIVEC_BUILTIN_VMAXUB,
2380   ALTIVEC_BUILTIN_VMAXSB,
2381   ALTIVEC_BUILTIN_VMAXUH,
2382   ALTIVEC_BUILTIN_VMAXSH,
2383   ALTIVEC_BUILTIN_VMAXUW,
2384   ALTIVEC_BUILTIN_VMAXSW,
2385   ALTIVEC_BUILTIN_VMAXFP,
2386   ALTIVEC_BUILTIN_VMHADDSHS,
2387   ALTIVEC_BUILTIN_VMHRADDSHS,
2388   ALTIVEC_BUILTIN_VMLADDUHM,
2389   ALTIVEC_BUILTIN_VMRGHB,
2390   ALTIVEC_BUILTIN_VMRGHH,
2391   ALTIVEC_BUILTIN_VMRGHW,
2392   ALTIVEC_BUILTIN_VMRGLB,
2393   ALTIVEC_BUILTIN_VMRGLH,
2394   ALTIVEC_BUILTIN_VMRGLW,
2395   ALTIVEC_BUILTIN_VMSUMUBM,
2396   ALTIVEC_BUILTIN_VMSUMMBM,
2397   ALTIVEC_BUILTIN_VMSUMUHM,
2398   ALTIVEC_BUILTIN_VMSUMSHM,
2399   ALTIVEC_BUILTIN_VMSUMUHS,
2400   ALTIVEC_BUILTIN_VMSUMSHS,
2401   ALTIVEC_BUILTIN_VMINUB,
2402   ALTIVEC_BUILTIN_VMINSB,
2403   ALTIVEC_BUILTIN_VMINUH,
2404   ALTIVEC_BUILTIN_VMINSH,
2405   ALTIVEC_BUILTIN_VMINUW,
2406   ALTIVEC_BUILTIN_VMINSW,
2407   ALTIVEC_BUILTIN_VMINFP,
2408   ALTIVEC_BUILTIN_VMULEUB,
2409   ALTIVEC_BUILTIN_VMULESB,
2410   ALTIVEC_BUILTIN_VMULEUH,
2411   ALTIVEC_BUILTIN_VMULESH,
2412   ALTIVEC_BUILTIN_VMULOUB,
2413   ALTIVEC_BUILTIN_VMULOSB,
2414   ALTIVEC_BUILTIN_VMULOUH,
2415   ALTIVEC_BUILTIN_VMULOSH,
2416   ALTIVEC_BUILTIN_VNMSUBFP,
2417   ALTIVEC_BUILTIN_VNOR,
2418   ALTIVEC_BUILTIN_VOR,
2419   ALTIVEC_BUILTIN_VSEL_4SI,
2420   ALTIVEC_BUILTIN_VSEL_4SF,
2421   ALTIVEC_BUILTIN_VSEL_8HI,
2422   ALTIVEC_BUILTIN_VSEL_16QI,
2423   ALTIVEC_BUILTIN_VPERM_4SI,
2424   ALTIVEC_BUILTIN_VPERM_4SF,
2425   ALTIVEC_BUILTIN_VPERM_8HI,
2426   ALTIVEC_BUILTIN_VPERM_16QI,
2427   ALTIVEC_BUILTIN_VPKUHUM,
2428   ALTIVEC_BUILTIN_VPKUWUM,
2429   ALTIVEC_BUILTIN_VPKPX,
2430   ALTIVEC_BUILTIN_VPKUHSS,
2431   ALTIVEC_BUILTIN_VPKSHSS,
2432   ALTIVEC_BUILTIN_VPKUWSS,
2433   ALTIVEC_BUILTIN_VPKSWSS,
2434   ALTIVEC_BUILTIN_VPKUHUS,
2435   ALTIVEC_BUILTIN_VPKSHUS,
2436   ALTIVEC_BUILTIN_VPKUWUS,
2437   ALTIVEC_BUILTIN_VPKSWUS,
2438   ALTIVEC_BUILTIN_VREFP,
2439   ALTIVEC_BUILTIN_VRFIM,
2440   ALTIVEC_BUILTIN_VRFIN,
2441   ALTIVEC_BUILTIN_VRFIP,
2442   ALTIVEC_BUILTIN_VRFIZ,
2443   ALTIVEC_BUILTIN_VRLB,
2444   ALTIVEC_BUILTIN_VRLH,
2445   ALTIVEC_BUILTIN_VRLW,
2446   ALTIVEC_BUILTIN_VRSQRTEFP,
2447   ALTIVEC_BUILTIN_VSLB,
2448   ALTIVEC_BUILTIN_VSLH,
2449   ALTIVEC_BUILTIN_VSLW,
2450   ALTIVEC_BUILTIN_VSL,
2451   ALTIVEC_BUILTIN_VSLO,
2452   ALTIVEC_BUILTIN_VSPLTB,
2453   ALTIVEC_BUILTIN_VSPLTH,
2454   ALTIVEC_BUILTIN_VSPLTW,
2455   ALTIVEC_BUILTIN_VSPLTISB,
2456   ALTIVEC_BUILTIN_VSPLTISH,
2457   ALTIVEC_BUILTIN_VSPLTISW,
2458   ALTIVEC_BUILTIN_VSRB,
2459   ALTIVEC_BUILTIN_VSRH,
2460   ALTIVEC_BUILTIN_VSRW,
2461   ALTIVEC_BUILTIN_VSRAB,
2462   ALTIVEC_BUILTIN_VSRAH,
2463   ALTIVEC_BUILTIN_VSRAW,
2464   ALTIVEC_BUILTIN_VSR,
2465   ALTIVEC_BUILTIN_VSRO,
2466   ALTIVEC_BUILTIN_VSUBUBM,
2467   ALTIVEC_BUILTIN_VSUBUHM,
2468   ALTIVEC_BUILTIN_VSUBUWM,
2469   ALTIVEC_BUILTIN_VSUBFP,
2470   ALTIVEC_BUILTIN_VSUBCUW,
2471   ALTIVEC_BUILTIN_VSUBUBS,
2472   ALTIVEC_BUILTIN_VSUBSBS,
2473   ALTIVEC_BUILTIN_VSUBUHS,
2474   ALTIVEC_BUILTIN_VSUBSHS,
2475   ALTIVEC_BUILTIN_VSUBUWS,
2476   ALTIVEC_BUILTIN_VSUBSWS,
2477   ALTIVEC_BUILTIN_VSUM4UBS,
2478   ALTIVEC_BUILTIN_VSUM4SBS,
2479   ALTIVEC_BUILTIN_VSUM4SHS,
2480   ALTIVEC_BUILTIN_VSUM2SWS,
2481   ALTIVEC_BUILTIN_VSUMSWS,
2482   ALTIVEC_BUILTIN_VXOR,
2483   ALTIVEC_BUILTIN_VSLDOI_16QI,
2484   ALTIVEC_BUILTIN_VSLDOI_8HI,
2485   ALTIVEC_BUILTIN_VSLDOI_4SI,
2486   ALTIVEC_BUILTIN_VSLDOI_4SF,
2487   ALTIVEC_BUILTIN_VUPKHSB,
2488   ALTIVEC_BUILTIN_VUPKHPX,
2489   ALTIVEC_BUILTIN_VUPKHSH,
2490   ALTIVEC_BUILTIN_VUPKLSB,
2491   ALTIVEC_BUILTIN_VUPKLPX,
2492   ALTIVEC_BUILTIN_VUPKLSH,
2493   ALTIVEC_BUILTIN_MTVSCR,
2494   ALTIVEC_BUILTIN_MFVSCR,
2495   ALTIVEC_BUILTIN_DSSALL,
2496   ALTIVEC_BUILTIN_DSS,
2497   ALTIVEC_BUILTIN_LVSL,
2498   ALTIVEC_BUILTIN_LVSR,
2499   ALTIVEC_BUILTIN_DSTT,
2500   ALTIVEC_BUILTIN_DSTST,
2501   ALTIVEC_BUILTIN_DSTSTT,
2502   ALTIVEC_BUILTIN_DST,
2503   ALTIVEC_BUILTIN_LVEBX,
2504   ALTIVEC_BUILTIN_LVEHX,
2505   ALTIVEC_BUILTIN_LVEWX,
2506   ALTIVEC_BUILTIN_LVXL,
2507   ALTIVEC_BUILTIN_LVX,
2508   ALTIVEC_BUILTIN_STVX,
2509   ALTIVEC_BUILTIN_STVEBX,
2510   ALTIVEC_BUILTIN_STVEHX,
2511   ALTIVEC_BUILTIN_STVEWX,
2512   ALTIVEC_BUILTIN_STVXL,
2513   ALTIVEC_BUILTIN_VCMPBFP_P,
2514   ALTIVEC_BUILTIN_VCMPEQFP_P,
2515   ALTIVEC_BUILTIN_VCMPEQUB_P,
2516   ALTIVEC_BUILTIN_VCMPEQUH_P,
2517   ALTIVEC_BUILTIN_VCMPEQUW_P,
2518   ALTIVEC_BUILTIN_VCMPGEFP_P,
2519   ALTIVEC_BUILTIN_VCMPGTFP_P,
2520   ALTIVEC_BUILTIN_VCMPGTSB_P,
2521   ALTIVEC_BUILTIN_VCMPGTSH_P,
2522   ALTIVEC_BUILTIN_VCMPGTSW_P,
2523   ALTIVEC_BUILTIN_VCMPGTUB_P,
2524   ALTIVEC_BUILTIN_VCMPGTUH_P,
2525   ALTIVEC_BUILTIN_VCMPGTUW_P,
2526   ALTIVEC_BUILTIN_ABSS_V4SI,
2527   ALTIVEC_BUILTIN_ABSS_V8HI,
2528   ALTIVEC_BUILTIN_ABSS_V16QI,
2529   ALTIVEC_BUILTIN_ABS_V4SI,
2530   ALTIVEC_BUILTIN_ABS_V4SF,
2531   ALTIVEC_BUILTIN_ABS_V8HI,
2532   ALTIVEC_BUILTIN_ABS_V16QI,
2533   ALTIVEC_BUILTIN_MASK_FOR_LOAD,
2534   ALTIVEC_BUILTIN_MASK_FOR_STORE,
2535   ALTIVEC_BUILTIN_VEC_INIT_V4SI,
2536   ALTIVEC_BUILTIN_VEC_INIT_V8HI,
2537   ALTIVEC_BUILTIN_VEC_INIT_V16QI,
2538   ALTIVEC_BUILTIN_VEC_INIT_V4SF,
2539   ALTIVEC_BUILTIN_VEC_SET_V4SI,
2540   ALTIVEC_BUILTIN_VEC_SET_V8HI,
2541   ALTIVEC_BUILTIN_VEC_SET_V16QI,
2542   ALTIVEC_BUILTIN_VEC_SET_V4SF,
2543   ALTIVEC_BUILTIN_VEC_EXT_V4SI,
2544   ALTIVEC_BUILTIN_VEC_EXT_V8HI,
2545   ALTIVEC_BUILTIN_VEC_EXT_V16QI,
2546   ALTIVEC_BUILTIN_VEC_EXT_V4SF,
2547
2548   /* Altivec overloaded builtins.  */
2549   ALTIVEC_BUILTIN_VCMPEQ_P,
2550   ALTIVEC_BUILTIN_OVERLOADED_FIRST = ALTIVEC_BUILTIN_VCMPEQ_P,
2551   ALTIVEC_BUILTIN_VCMPGT_P,
2552   ALTIVEC_BUILTIN_VCMPGE_P,
2553   ALTIVEC_BUILTIN_VEC_ABS,
2554   ALTIVEC_BUILTIN_VEC_ABSS,
2555   ALTIVEC_BUILTIN_VEC_ADD,
2556   ALTIVEC_BUILTIN_VEC_ADDC,
2557   ALTIVEC_BUILTIN_VEC_ADDS,
2558   ALTIVEC_BUILTIN_VEC_AND,
2559   ALTIVEC_BUILTIN_VEC_ANDC,
2560   ALTIVEC_BUILTIN_VEC_AVG,
2561   ALTIVEC_BUILTIN_VEC_CEIL,
2562   ALTIVEC_BUILTIN_VEC_CMPB,
2563   ALTIVEC_BUILTIN_VEC_CMPEQ,
2564   ALTIVEC_BUILTIN_VEC_CMPEQUB,
2565   ALTIVEC_BUILTIN_VEC_CMPEQUH,
2566   ALTIVEC_BUILTIN_VEC_CMPEQUW,
2567   ALTIVEC_BUILTIN_VEC_CMPGE,
2568   ALTIVEC_BUILTIN_VEC_CMPGT,
2569   ALTIVEC_BUILTIN_VEC_CMPLE,
2570   ALTIVEC_BUILTIN_VEC_CMPLT,
2571   ALTIVEC_BUILTIN_VEC_CTF,
2572   ALTIVEC_BUILTIN_VEC_CTS,
2573   ALTIVEC_BUILTIN_VEC_CTU,
2574   ALTIVEC_BUILTIN_VEC_DST,
2575   ALTIVEC_BUILTIN_VEC_DSTST,
2576   ALTIVEC_BUILTIN_VEC_DSTSTT,
2577   ALTIVEC_BUILTIN_VEC_DSTT,
2578   ALTIVEC_BUILTIN_VEC_EXPTE,
2579   ALTIVEC_BUILTIN_VEC_FLOOR,
2580   ALTIVEC_BUILTIN_VEC_LD,
2581   ALTIVEC_BUILTIN_VEC_LDE,
2582   ALTIVEC_BUILTIN_VEC_LDL,
2583   ALTIVEC_BUILTIN_VEC_LOGE,
2584   ALTIVEC_BUILTIN_VEC_LVEBX,
2585   ALTIVEC_BUILTIN_VEC_LVEHX,
2586   ALTIVEC_BUILTIN_VEC_LVEWX,
2587   ALTIVEC_BUILTIN_VEC_LVSL,
2588   ALTIVEC_BUILTIN_VEC_LVSR,
2589   ALTIVEC_BUILTIN_VEC_MADD,
2590   ALTIVEC_BUILTIN_VEC_MADDS,
2591   ALTIVEC_BUILTIN_VEC_MAX,
2592   ALTIVEC_BUILTIN_VEC_MERGEH,
2593   ALTIVEC_BUILTIN_VEC_MERGEL,
2594   ALTIVEC_BUILTIN_VEC_MIN,
2595   ALTIVEC_BUILTIN_VEC_MLADD,
2596   ALTIVEC_BUILTIN_VEC_MPERM,
2597   ALTIVEC_BUILTIN_VEC_MRADDS,
2598   ALTIVEC_BUILTIN_VEC_MRGHB,
2599   ALTIVEC_BUILTIN_VEC_MRGHH,
2600   ALTIVEC_BUILTIN_VEC_MRGHW,
2601   ALTIVEC_BUILTIN_VEC_MRGLB,
2602   ALTIVEC_BUILTIN_VEC_MRGLH,
2603   ALTIVEC_BUILTIN_VEC_MRGLW,
2604   ALTIVEC_BUILTIN_VEC_MSUM,
2605   ALTIVEC_BUILTIN_VEC_MSUMS,
2606   ALTIVEC_BUILTIN_VEC_MTVSCR,
2607   ALTIVEC_BUILTIN_VEC_MULE,
2608   ALTIVEC_BUILTIN_VEC_MULO,
2609   ALTIVEC_BUILTIN_VEC_NMSUB,
2610   ALTIVEC_BUILTIN_VEC_NOR,
2611   ALTIVEC_BUILTIN_VEC_OR,
2612   ALTIVEC_BUILTIN_VEC_PACK,
2613   ALTIVEC_BUILTIN_VEC_PACKPX,
2614   ALTIVEC_BUILTIN_VEC_PACKS,
2615   ALTIVEC_BUILTIN_VEC_PACKSU,
2616   ALTIVEC_BUILTIN_VEC_PERM,
2617   ALTIVEC_BUILTIN_VEC_RE,
2618   ALTIVEC_BUILTIN_VEC_RL,
2619   ALTIVEC_BUILTIN_VEC_ROUND,
2620   ALTIVEC_BUILTIN_VEC_RSQRTE,
2621   ALTIVEC_BUILTIN_VEC_SEL,
2622   ALTIVEC_BUILTIN_VEC_SL,
2623   ALTIVEC_BUILTIN_VEC_SLD,
2624   ALTIVEC_BUILTIN_VEC_SLL,
2625   ALTIVEC_BUILTIN_VEC_SLO,
2626   ALTIVEC_BUILTIN_VEC_SPLAT,
2627   ALTIVEC_BUILTIN_VEC_SPLAT_S16,
2628   ALTIVEC_BUILTIN_VEC_SPLAT_S32,
2629   ALTIVEC_BUILTIN_VEC_SPLAT_S8,
2630   ALTIVEC_BUILTIN_VEC_SPLAT_U16,
2631   ALTIVEC_BUILTIN_VEC_SPLAT_U32,
2632   ALTIVEC_BUILTIN_VEC_SPLAT_U8,
2633   ALTIVEC_BUILTIN_VEC_SPLTB,
2634   ALTIVEC_BUILTIN_VEC_SPLTH,
2635   ALTIVEC_BUILTIN_VEC_SPLTW,
2636   ALTIVEC_BUILTIN_VEC_SR,
2637   ALTIVEC_BUILTIN_VEC_SRA,
2638   ALTIVEC_BUILTIN_VEC_SRL,
2639   ALTIVEC_BUILTIN_VEC_SRO,
2640   ALTIVEC_BUILTIN_VEC_ST,
2641   ALTIVEC_BUILTIN_VEC_STE,
2642   ALTIVEC_BUILTIN_VEC_STL,
2643   ALTIVEC_BUILTIN_VEC_STVEBX,
2644   ALTIVEC_BUILTIN_VEC_STVEHX,
2645   ALTIVEC_BUILTIN_VEC_STVEWX,
2646   ALTIVEC_BUILTIN_VEC_SUB,
2647   ALTIVEC_BUILTIN_VEC_SUBC,
2648   ALTIVEC_BUILTIN_VEC_SUBS,
2649   ALTIVEC_BUILTIN_VEC_SUM2S,
2650   ALTIVEC_BUILTIN_VEC_SUM4S,
2651   ALTIVEC_BUILTIN_VEC_SUMS,
2652   ALTIVEC_BUILTIN_VEC_TRUNC,
2653   ALTIVEC_BUILTIN_VEC_UNPACKH,
2654   ALTIVEC_BUILTIN_VEC_UNPACKL,
2655   ALTIVEC_BUILTIN_VEC_VADDFP,
2656   ALTIVEC_BUILTIN_VEC_VADDSBS,
2657   ALTIVEC_BUILTIN_VEC_VADDSHS,
2658   ALTIVEC_BUILTIN_VEC_VADDSWS,
2659   ALTIVEC_BUILTIN_VEC_VADDUBM,
2660   ALTIVEC_BUILTIN_VEC_VADDUBS,
2661   ALTIVEC_BUILTIN_VEC_VADDUHM,
2662   ALTIVEC_BUILTIN_VEC_VADDUHS,
2663   ALTIVEC_BUILTIN_VEC_VADDUWM,
2664   ALTIVEC_BUILTIN_VEC_VADDUWS,
2665   ALTIVEC_BUILTIN_VEC_VAVGSB,
2666   ALTIVEC_BUILTIN_VEC_VAVGSH,
2667   ALTIVEC_BUILTIN_VEC_VAVGSW,
2668   ALTIVEC_BUILTIN_VEC_VAVGUB,
2669   ALTIVEC_BUILTIN_VEC_VAVGUH,
2670   ALTIVEC_BUILTIN_VEC_VAVGUW,
2671   ALTIVEC_BUILTIN_VEC_VCFSX,
2672   ALTIVEC_BUILTIN_VEC_VCFUX,
2673   ALTIVEC_BUILTIN_VEC_VCMPEQFP,
2674   ALTIVEC_BUILTIN_VEC_VCMPEQUB,
2675   ALTIVEC_BUILTIN_VEC_VCMPEQUH,
2676   ALTIVEC_BUILTIN_VEC_VCMPEQUW,
2677   ALTIVEC_BUILTIN_VEC_VCMPGTFP,
2678   ALTIVEC_BUILTIN_VEC_VCMPGTSB,
2679   ALTIVEC_BUILTIN_VEC_VCMPGTSH,
2680   ALTIVEC_BUILTIN_VEC_VCMPGTSW,
2681   ALTIVEC_BUILTIN_VEC_VCMPGTUB,
2682   ALTIVEC_BUILTIN_VEC_VCMPGTUH,
2683   ALTIVEC_BUILTIN_VEC_VCMPGTUW,
2684   ALTIVEC_BUILTIN_VEC_VMAXFP,
2685   ALTIVEC_BUILTIN_VEC_VMAXSB,
2686   ALTIVEC_BUILTIN_VEC_VMAXSH,
2687   ALTIVEC_BUILTIN_VEC_VMAXSW,
2688   ALTIVEC_BUILTIN_VEC_VMAXUB,
2689   ALTIVEC_BUILTIN_VEC_VMAXUH,
2690   ALTIVEC_BUILTIN_VEC_VMAXUW,
2691   ALTIVEC_BUILTIN_VEC_VMINFP,
2692   ALTIVEC_BUILTIN_VEC_VMINSB,
2693   ALTIVEC_BUILTIN_VEC_VMINSH,
2694   ALTIVEC_BUILTIN_VEC_VMINSW,
2695   ALTIVEC_BUILTIN_VEC_VMINUB,
2696   ALTIVEC_BUILTIN_VEC_VMINUH,
2697   ALTIVEC_BUILTIN_VEC_VMINUW,
2698   ALTIVEC_BUILTIN_VEC_VMRGHB,
2699   ALTIVEC_BUILTIN_VEC_VMRGHH,
2700   ALTIVEC_BUILTIN_VEC_VMRGHW,
2701   ALTIVEC_BUILTIN_VEC_VMRGLB,
2702   ALTIVEC_BUILTIN_VEC_VMRGLH,
2703   ALTIVEC_BUILTIN_VEC_VMRGLW,
2704   ALTIVEC_BUILTIN_VEC_VMSUMMBM,
2705   ALTIVEC_BUILTIN_VEC_VMSUMSHM,
2706   ALTIVEC_BUILTIN_VEC_VMSUMSHS,
2707   ALTIVEC_BUILTIN_VEC_VMSUMUBM,
2708   ALTIVEC_BUILTIN_VEC_VMSUMUHM,
2709   ALTIVEC_BUILTIN_VEC_VMSUMUHS,
2710   ALTIVEC_BUILTIN_VEC_VMULESB,
2711   ALTIVEC_BUILTIN_VEC_VMULESH,
2712   ALTIVEC_BUILTIN_VEC_VMULEUB,
2713   ALTIVEC_BUILTIN_VEC_VMULEUH,
2714   ALTIVEC_BUILTIN_VEC_VMULOSB,
2715   ALTIVEC_BUILTIN_VEC_VMULOSH,
2716   ALTIVEC_BUILTIN_VEC_VMULOUB,
2717   ALTIVEC_BUILTIN_VEC_VMULOUH,
2718   ALTIVEC_BUILTIN_VEC_VPKSHSS,
2719   ALTIVEC_BUILTIN_VEC_VPKSHUS,
2720   ALTIVEC_BUILTIN_VEC_VPKSWSS,
2721   ALTIVEC_BUILTIN_VEC_VPKSWUS,
2722   ALTIVEC_BUILTIN_VEC_VPKUHUM,
2723   ALTIVEC_BUILTIN_VEC_VPKUHUS,
2724   ALTIVEC_BUILTIN_VEC_VPKUWUM,
2725   ALTIVEC_BUILTIN_VEC_VPKUWUS,
2726   ALTIVEC_BUILTIN_VEC_VRLB,
2727   ALTIVEC_BUILTIN_VEC_VRLH,
2728   ALTIVEC_BUILTIN_VEC_VRLW,
2729   ALTIVEC_BUILTIN_VEC_VSLB,
2730   ALTIVEC_BUILTIN_VEC_VSLH,
2731   ALTIVEC_BUILTIN_VEC_VSLW,
2732   ALTIVEC_BUILTIN_VEC_VSPLTB,
2733   ALTIVEC_BUILTIN_VEC_VSPLTH,
2734   ALTIVEC_BUILTIN_VEC_VSPLTW,
2735   ALTIVEC_BUILTIN_VEC_VSRAB,
2736   ALTIVEC_BUILTIN_VEC_VSRAH,
2737   ALTIVEC_BUILTIN_VEC_VSRAW,
2738   ALTIVEC_BUILTIN_VEC_VSRB,
2739   ALTIVEC_BUILTIN_VEC_VSRH,
2740   ALTIVEC_BUILTIN_VEC_VSRW,
2741   ALTIVEC_BUILTIN_VEC_VSUBFP,
2742   ALTIVEC_BUILTIN_VEC_VSUBSBS,
2743   ALTIVEC_BUILTIN_VEC_VSUBSHS,
2744   ALTIVEC_BUILTIN_VEC_VSUBSWS,
2745   ALTIVEC_BUILTIN_VEC_VSUBUBM,
2746   ALTIVEC_BUILTIN_VEC_VSUBUBS,
2747   ALTIVEC_BUILTIN_VEC_VSUBUHM,
2748   ALTIVEC_BUILTIN_VEC_VSUBUHS,
2749   ALTIVEC_BUILTIN_VEC_VSUBUWM,
2750   ALTIVEC_BUILTIN_VEC_VSUBUWS,
2751   ALTIVEC_BUILTIN_VEC_VSUM4SBS,
2752   ALTIVEC_BUILTIN_VEC_VSUM4SHS,
2753   ALTIVEC_BUILTIN_VEC_VSUM4UBS,
2754   ALTIVEC_BUILTIN_VEC_VUPKHPX,
2755   ALTIVEC_BUILTIN_VEC_VUPKHSB,
2756   ALTIVEC_BUILTIN_VEC_VUPKHSH,
2757   ALTIVEC_BUILTIN_VEC_VUPKLPX,
2758   ALTIVEC_BUILTIN_VEC_VUPKLSB,
2759   ALTIVEC_BUILTIN_VEC_VUPKLSH,
2760   ALTIVEC_BUILTIN_VEC_XOR,
2761   ALTIVEC_BUILTIN_VEC_STEP,
2762   ALTIVEC_BUILTIN_OVERLOADED_LAST = ALTIVEC_BUILTIN_VEC_STEP,
2763
2764   /* SPE builtins.  */
2765   SPE_BUILTIN_EVADDW,
2766   SPE_BUILTIN_EVAND,
2767   SPE_BUILTIN_EVANDC,
2768   SPE_BUILTIN_EVDIVWS,
2769   SPE_BUILTIN_EVDIVWU,
2770   SPE_BUILTIN_EVEQV,
2771   SPE_BUILTIN_EVFSADD,
2772   SPE_BUILTIN_EVFSDIV,
2773   SPE_BUILTIN_EVFSMUL,
2774   SPE_BUILTIN_EVFSSUB,
2775   SPE_BUILTIN_EVLDDX,
2776   SPE_BUILTIN_EVLDHX,
2777   SPE_BUILTIN_EVLDWX,
2778   SPE_BUILTIN_EVLHHESPLATX,
2779   SPE_BUILTIN_EVLHHOSSPLATX,
2780   SPE_BUILTIN_EVLHHOUSPLATX,
2781   SPE_BUILTIN_EVLWHEX,
2782   SPE_BUILTIN_EVLWHOSX,
2783   SPE_BUILTIN_EVLWHOUX,
2784   SPE_BUILTIN_EVLWHSPLATX,
2785   SPE_BUILTIN_EVLWWSPLATX,
2786   SPE_BUILTIN_EVMERGEHI,
2787   SPE_BUILTIN_EVMERGEHILO,
2788   SPE_BUILTIN_EVMERGELO,
2789   SPE_BUILTIN_EVMERGELOHI,
2790   SPE_BUILTIN_EVMHEGSMFAA,
2791   SPE_BUILTIN_EVMHEGSMFAN,
2792   SPE_BUILTIN_EVMHEGSMIAA,
2793   SPE_BUILTIN_EVMHEGSMIAN,
2794   SPE_BUILTIN_EVMHEGUMIAA,
2795   SPE_BUILTIN_EVMHEGUMIAN,
2796   SPE_BUILTIN_EVMHESMF,
2797   SPE_BUILTIN_EVMHESMFA,
2798   SPE_BUILTIN_EVMHESMFAAW,
2799   SPE_BUILTIN_EVMHESMFANW,
2800   SPE_BUILTIN_EVMHESMI,
2801   SPE_BUILTIN_EVMHESMIA,
2802   SPE_BUILTIN_EVMHESMIAAW,
2803   SPE_BUILTIN_EVMHESMIANW,
2804   SPE_BUILTIN_EVMHESSF,
2805   SPE_BUILTIN_EVMHESSFA,
2806   SPE_BUILTIN_EVMHESSFAAW,
2807   SPE_BUILTIN_EVMHESSFANW,
2808   SPE_BUILTIN_EVMHESSIAAW,
2809   SPE_BUILTIN_EVMHESSIANW,
2810   SPE_BUILTIN_EVMHEUMI,
2811   SPE_BUILTIN_EVMHEUMIA,
2812   SPE_BUILTIN_EVMHEUMIAAW,
2813   SPE_BUILTIN_EVMHEUMIANW,
2814   SPE_BUILTIN_EVMHEUSIAAW,
2815   SPE_BUILTIN_EVMHEUSIANW,
2816   SPE_BUILTIN_EVMHOGSMFAA,
2817   SPE_BUILTIN_EVMHOGSMFAN,
2818   SPE_BUILTIN_EVMHOGSMIAA,
2819   SPE_BUILTIN_EVMHOGSMIAN,
2820   SPE_BUILTIN_EVMHOGUMIAA,
2821   SPE_BUILTIN_EVMHOGUMIAN,
2822   SPE_BUILTIN_EVMHOSMF,
2823   SPE_BUILTIN_EVMHOSMFA,
2824   SPE_BUILTIN_EVMHOSMFAAW,
2825   SPE_BUILTIN_EVMHOSMFANW,
2826   SPE_BUILTIN_EVMHOSMI,
2827   SPE_BUILTIN_EVMHOSMIA,
2828   SPE_BUILTIN_EVMHOSMIAAW,
2829   SPE_BUILTIN_EVMHOSMIANW,
2830   SPE_BUILTIN_EVMHOSSF,
2831   SPE_BUILTIN_EVMHOSSFA,
2832   SPE_BUILTIN_EVMHOSSFAAW,
2833   SPE_BUILTIN_EVMHOSSFANW,
2834   SPE_BUILTIN_EVMHOSSIAAW,
2835   SPE_BUILTIN_EVMHOSSIANW,
2836   SPE_BUILTIN_EVMHOUMI,
2837   SPE_BUILTIN_EVMHOUMIA,
2838   SPE_BUILTIN_EVMHOUMIAAW,
2839   SPE_BUILTIN_EVMHOUMIANW,
2840   SPE_BUILTIN_EVMHOUSIAAW,
2841   SPE_BUILTIN_EVMHOUSIANW,
2842   SPE_BUILTIN_EVMWHSMF,
2843   SPE_BUILTIN_EVMWHSMFA,
2844   SPE_BUILTIN_EVMWHSMI,
2845   SPE_BUILTIN_EVMWHSMIA,
2846   SPE_BUILTIN_EVMWHSSF,
2847   SPE_BUILTIN_EVMWHSSFA,
2848   SPE_BUILTIN_EVMWHUMI,
2849   SPE_BUILTIN_EVMWHUMIA,
2850   SPE_BUILTIN_EVMWLSMIAAW,
2851   SPE_BUILTIN_EVMWLSMIANW,
2852   SPE_BUILTIN_EVMWLSSIAAW,
2853   SPE_BUILTIN_EVMWLSSIANW,
2854   SPE_BUILTIN_EVMWLUMI,
2855   SPE_BUILTIN_EVMWLUMIA,
2856   SPE_BUILTIN_EVMWLUMIAAW,
2857   SPE_BUILTIN_EVMWLUMIANW,
2858   SPE_BUILTIN_EVMWLUSIAAW,
2859   SPE_BUILTIN_EVMWLUSIANW,
2860   SPE_BUILTIN_EVMWSMF,
2861   SPE_BUILTIN_EVMWSMFA,
2862   SPE_BUILTIN_EVMWSMFAA,
2863   SPE_BUILTIN_EVMWSMFAN,
2864   SPE_BUILTIN_EVMWSMI,
2865   SPE_BUILTIN_EVMWSMIA,
2866   SPE_BUILTIN_EVMWSMIAA,
2867   SPE_BUILTIN_EVMWSMIAN,
2868   SPE_BUILTIN_EVMWHSSFAA,
2869   SPE_BUILTIN_EVMWSSF,
2870   SPE_BUILTIN_EVMWSSFA,
2871   SPE_BUILTIN_EVMWSSFAA,
2872   SPE_BUILTIN_EVMWSSFAN,
2873   SPE_BUILTIN_EVMWUMI,
2874   SPE_BUILTIN_EVMWUMIA,
2875   SPE_BUILTIN_EVMWUMIAA,
2876   SPE_BUILTIN_EVMWUMIAN,
2877   SPE_BUILTIN_EVNAND,
2878   SPE_BUILTIN_EVNOR,
2879   SPE_BUILTIN_EVOR,
2880   SPE_BUILTIN_EVORC,
2881   SPE_BUILTIN_EVRLW,
2882   SPE_BUILTIN_EVSLW,
2883   SPE_BUILTIN_EVSRWS,
2884   SPE_BUILTIN_EVSRWU,
2885   SPE_BUILTIN_EVSTDDX,
2886   SPE_BUILTIN_EVSTDHX,
2887   SPE_BUILTIN_EVSTDWX,
2888   SPE_BUILTIN_EVSTWHEX,
2889   SPE_BUILTIN_EVSTWHOX,
2890   SPE_BUILTIN_EVSTWWEX,
2891   SPE_BUILTIN_EVSTWWOX,
2892   SPE_BUILTIN_EVSUBFW,
2893   SPE_BUILTIN_EVXOR,
2894   SPE_BUILTIN_EVABS,
2895   SPE_BUILTIN_EVADDSMIAAW,
2896   SPE_BUILTIN_EVADDSSIAAW,
2897   SPE_BUILTIN_EVADDUMIAAW,
2898   SPE_BUILTIN_EVADDUSIAAW,
2899   SPE_BUILTIN_EVCNTLSW,
2900   SPE_BUILTIN_EVCNTLZW,
2901   SPE_BUILTIN_EVEXTSB,
2902   SPE_BUILTIN_EVEXTSH,
2903   SPE_BUILTIN_EVFSABS,
2904   SPE_BUILTIN_EVFSCFSF,
2905   SPE_BUILTIN_EVFSCFSI,
2906   SPE_BUILTIN_EVFSCFUF,
2907   SPE_BUILTIN_EVFSCFUI,
2908   SPE_BUILTIN_EVFSCTSF,
2909   SPE_BUILTIN_EVFSCTSI,
2910   SPE_BUILTIN_EVFSCTSIZ,
2911   SPE_BUILTIN_EVFSCTUF,
2912   SPE_BUILTIN_EVFSCTUI,
2913   SPE_BUILTIN_EVFSCTUIZ,
2914   SPE_BUILTIN_EVFSNABS,
2915   SPE_BUILTIN_EVFSNEG,
2916   SPE_BUILTIN_EVMRA,
2917   SPE_BUILTIN_EVNEG,
2918   SPE_BUILTIN_EVRNDW,
2919   SPE_BUILTIN_EVSUBFSMIAAW,
2920   SPE_BUILTIN_EVSUBFSSIAAW,
2921   SPE_BUILTIN_EVSUBFUMIAAW,
2922   SPE_BUILTIN_EVSUBFUSIAAW,
2923   SPE_BUILTIN_EVADDIW,
2924   SPE_BUILTIN_EVLDD,
2925   SPE_BUILTIN_EVLDH,
2926   SPE_BUILTIN_EVLDW,
2927   SPE_BUILTIN_EVLHHESPLAT,
2928   SPE_BUILTIN_EVLHHOSSPLAT,
2929   SPE_BUILTIN_EVLHHOUSPLAT,
2930   SPE_BUILTIN_EVLWHE,
2931   SPE_BUILTIN_EVLWHOS,
2932   SPE_BUILTIN_EVLWHOU,
2933   SPE_BUILTIN_EVLWHSPLAT,
2934   SPE_BUILTIN_EVLWWSPLAT,
2935   SPE_BUILTIN_EVRLWI,
2936   SPE_BUILTIN_EVSLWI,
2937   SPE_BUILTIN_EVSRWIS,
2938   SPE_BUILTIN_EVSRWIU,
2939   SPE_BUILTIN_EVSTDD,
2940   SPE_BUILTIN_EVSTDH,
2941   SPE_BUILTIN_EVSTDW,
2942   SPE_BUILTIN_EVSTWHE,
2943   SPE_BUILTIN_EVSTWHO,
2944   SPE_BUILTIN_EVSTWWE,
2945   SPE_BUILTIN_EVSTWWO,
2946   SPE_BUILTIN_EVSUBIFW,
2947
2948   /* Compares.  */
2949   SPE_BUILTIN_EVCMPEQ,
2950   SPE_BUILTIN_EVCMPGTS,
2951   SPE_BUILTIN_EVCMPGTU,
2952   SPE_BUILTIN_EVCMPLTS,
2953   SPE_BUILTIN_EVCMPLTU,
2954   SPE_BUILTIN_EVFSCMPEQ,
2955   SPE_BUILTIN_EVFSCMPGT,
2956   SPE_BUILTIN_EVFSCMPLT,
2957   SPE_BUILTIN_EVFSTSTEQ,
2958   SPE_BUILTIN_EVFSTSTGT,
2959   SPE_BUILTIN_EVFSTSTLT,
2960
2961   /* EVSEL compares.  */
2962   SPE_BUILTIN_EVSEL_CMPEQ,
2963   SPE_BUILTIN_EVSEL_CMPGTS,
2964   SPE_BUILTIN_EVSEL_CMPGTU,
2965   SPE_BUILTIN_EVSEL_CMPLTS,
2966   SPE_BUILTIN_EVSEL_CMPLTU,
2967   SPE_BUILTIN_EVSEL_FSCMPEQ,
2968   SPE_BUILTIN_EVSEL_FSCMPGT,
2969   SPE_BUILTIN_EVSEL_FSCMPLT,
2970   SPE_BUILTIN_EVSEL_FSTSTEQ,
2971   SPE_BUILTIN_EVSEL_FSTSTGT,
2972   SPE_BUILTIN_EVSEL_FSTSTLT,
2973
2974   SPE_BUILTIN_EVSPLATFI,
2975   SPE_BUILTIN_EVSPLATI,
2976   SPE_BUILTIN_EVMWHSSMAA,
2977   SPE_BUILTIN_EVMWHSMFAA,
2978   SPE_BUILTIN_EVMWHSMIAA,
2979   SPE_BUILTIN_EVMWHUSIAA,
2980   SPE_BUILTIN_EVMWHUMIAA,
2981   SPE_BUILTIN_EVMWHSSFAN,
2982   SPE_BUILTIN_EVMWHSSIAN,
2983   SPE_BUILTIN_EVMWHSMFAN,
2984   SPE_BUILTIN_EVMWHSMIAN,
2985   SPE_BUILTIN_EVMWHUSIAN,
2986   SPE_BUILTIN_EVMWHUMIAN,
2987   SPE_BUILTIN_EVMWHGSSFAA,
2988   SPE_BUILTIN_EVMWHGSMFAA,
2989   SPE_BUILTIN_EVMWHGSMIAA,
2990   SPE_BUILTIN_EVMWHGUMIAA,
2991   SPE_BUILTIN_EVMWHGSSFAN,
2992   SPE_BUILTIN_EVMWHGSMFAN,
2993   SPE_BUILTIN_EVMWHGSMIAN,
2994   SPE_BUILTIN_EVMWHGUMIAN,
2995   SPE_BUILTIN_MTSPEFSCR,
2996   SPE_BUILTIN_MFSPEFSCR,
2997   SPE_BUILTIN_BRINC,
2998
2999   /* PAIRED builtins.  */
3000   PAIRED_BUILTIN_DIVV2SF3,
3001   PAIRED_BUILTIN_ABSV2SF2,
3002   PAIRED_BUILTIN_NEGV2SF2,
3003   PAIRED_BUILTIN_SQRTV2SF2,
3004   PAIRED_BUILTIN_ADDV2SF3,
3005   PAIRED_BUILTIN_SUBV2SF3,
3006   PAIRED_BUILTIN_RESV2SF2,
3007   PAIRED_BUILTIN_MULV2SF3,
3008   PAIRED_BUILTIN_MSUB,
3009   PAIRED_BUILTIN_MADD,
3010   PAIRED_BUILTIN_NMSUB,
3011   PAIRED_BUILTIN_NMADD,
3012   PAIRED_BUILTIN_NABSV2SF2,
3013   PAIRED_BUILTIN_SUM0,
3014   PAIRED_BUILTIN_SUM1,
3015   PAIRED_BUILTIN_MULS0,
3016   PAIRED_BUILTIN_MULS1,
3017   PAIRED_BUILTIN_MERGE00,
3018   PAIRED_BUILTIN_MERGE01,
3019   PAIRED_BUILTIN_MERGE10,
3020   PAIRED_BUILTIN_MERGE11,
3021   PAIRED_BUILTIN_MADDS0,
3022   PAIRED_BUILTIN_MADDS1,
3023   PAIRED_BUILTIN_STX,
3024   PAIRED_BUILTIN_LX,
3025   PAIRED_BUILTIN_SELV2SF4,
3026   PAIRED_BUILTIN_CMPU0,
3027   PAIRED_BUILTIN_CMPU1,
3028
3029   RS6000_BUILTIN_RECIP,
3030   RS6000_BUILTIN_RECIPF,
3031   RS6000_BUILTIN_RSQRTF,
3032
3033   RS6000_BUILTIN_COUNT
3034 };
3035
3036 enum rs6000_builtin_type_index
3037 {
3038   RS6000_BTI_NOT_OPAQUE,
3039   RS6000_BTI_opaque_V2SI,
3040   RS6000_BTI_opaque_V2SF,
3041   RS6000_BTI_opaque_p_V2SI,
3042   RS6000_BTI_opaque_V4SI,
3043   RS6000_BTI_V16QI,
3044   RS6000_BTI_V2SI,
3045   RS6000_BTI_V2SF,
3046   RS6000_BTI_V4HI,
3047   RS6000_BTI_V4SI,
3048   RS6000_BTI_V4SF,
3049   RS6000_BTI_V8HI,
3050   RS6000_BTI_unsigned_V16QI,
3051   RS6000_BTI_unsigned_V8HI,
3052   RS6000_BTI_unsigned_V4SI,
3053   RS6000_BTI_bool_char,          /* __bool char */
3054   RS6000_BTI_bool_short,         /* __bool short */
3055   RS6000_BTI_bool_int,           /* __bool int */
3056   RS6000_BTI_pixel,              /* __pixel */
3057   RS6000_BTI_bool_V16QI,         /* __vector __bool char */
3058   RS6000_BTI_bool_V8HI,          /* __vector __bool short */
3059   RS6000_BTI_bool_V4SI,          /* __vector __bool int */
3060   RS6000_BTI_pixel_V8HI,         /* __vector __pixel */
3061   RS6000_BTI_long,               /* long_integer_type_node */
3062   RS6000_BTI_unsigned_long,      /* long_unsigned_type_node */
3063   RS6000_BTI_INTQI,              /* intQI_type_node */
3064   RS6000_BTI_UINTQI,             /* unsigned_intQI_type_node */
3065   RS6000_BTI_INTHI,              /* intHI_type_node */
3066   RS6000_BTI_UINTHI,             /* unsigned_intHI_type_node */
3067   RS6000_BTI_INTSI,              /* intSI_type_node */
3068   RS6000_BTI_UINTSI,             /* unsigned_intSI_type_node */
3069   RS6000_BTI_float,              /* float_type_node */
3070   RS6000_BTI_void,               /* void_type_node */
3071   RS6000_BTI_MAX
3072 };
3073
3074
3075 #define opaque_V2SI_type_node         (rs6000_builtin_types[RS6000_BTI_opaque_V2SI])
3076 #define opaque_V2SF_type_node         (rs6000_builtin_types[RS6000_BTI_opaque_V2SF])
3077 #define opaque_p_V2SI_type_node       (rs6000_builtin_types[RS6000_BTI_opaque_p_V2SI])
3078 #define opaque_V4SI_type_node         (rs6000_builtin_types[RS6000_BTI_opaque_V4SI])
3079 #define V16QI_type_node               (rs6000_builtin_types[RS6000_BTI_V16QI])
3080 #define V2SI_type_node                (rs6000_builtin_types[RS6000_BTI_V2SI])
3081 #define V2SF_type_node                (rs6000_builtin_types[RS6000_BTI_V2SF])
3082 #define V4HI_type_node                (rs6000_builtin_types[RS6000_BTI_V4HI])
3083 #define V4SI_type_node                (rs6000_builtin_types[RS6000_BTI_V4SI])
3084 #define V4SF_type_node                (rs6000_builtin_types[RS6000_BTI_V4SF])
3085 #define V8HI_type_node                (rs6000_builtin_types[RS6000_BTI_V8HI])
3086 #define unsigned_V16QI_type_node      (rs6000_builtin_types[RS6000_BTI_unsigned_V16QI])
3087 #define unsigned_V8HI_type_node       (rs6000_builtin_types[RS6000_BTI_unsigned_V8HI])
3088 #define unsigned_V4SI_type_node       (rs6000_builtin_types[RS6000_BTI_unsigned_V4SI])
3089 #define bool_char_type_node           (rs6000_builtin_types[RS6000_BTI_bool_char])
3090 #define bool_short_type_node          (rs6000_builtin_types[RS6000_BTI_bool_short])
3091 #define bool_int_type_node            (rs6000_builtin_types[RS6000_BTI_bool_int])
3092 #define pixel_type_node               (rs6000_builtin_types[RS6000_BTI_pixel])
3093 #define bool_V16QI_type_node          (rs6000_builtin_types[RS6000_BTI_bool_V16QI])
3094 #define bool_V8HI_type_node           (rs6000_builtin_types[RS6000_BTI_bool_V8HI])
3095 #define bool_V4SI_type_node           (rs6000_builtin_types[RS6000_BTI_bool_V4SI])
3096 #define pixel_V8HI_type_node          (rs6000_builtin_types[RS6000_BTI_pixel_V8HI])
3097
3098 #define long_integer_type_internal_node  (rs6000_builtin_types[RS6000_BTI_long])
3099 #define long_unsigned_type_internal_node (rs6000_builtin_types[RS6000_BTI_unsigned_long])
3100 #define intQI_type_internal_node         (rs6000_builtin_types[RS6000_BTI_INTQI])
3101 #define uintQI_type_internal_node        (rs6000_builtin_types[RS6000_BTI_UINTQI])
3102 #define intHI_type_internal_node         (rs6000_builtin_types[RS6000_BTI_INTHI])
3103 #define uintHI_type_internal_node        (rs6000_builtin_types[RS6000_BTI_UINTHI])
3104 #define intSI_type_internal_node         (rs6000_builtin_types[RS6000_BTI_INTSI])
3105 #define uintSI_type_internal_node        (rs6000_builtin_types[RS6000_BTI_UINTSI])
3106 #define float_type_internal_node         (rs6000_builtin_types[RS6000_BTI_float])
3107 #define void_type_internal_node          (rs6000_builtin_types[RS6000_BTI_void])
3108
3109 extern GTY(()) tree rs6000_builtin_types[RS6000_BTI_MAX];
3110 extern GTY(()) tree rs6000_builtin_decls[RS6000_BUILTIN_COUNT];
3111