OSDN Git Service

* config/rs6000/rs6000.h (ASM_CPU_POWER5_SPEC): Define.
[pf3gnuchains/gcc-fork.git] / gcc / config / rs6000 / rs6000.h
1 /* Definitions of target machine for GNU compiler, for IBM RS/6000.
2    Copyright (C) 1992, 1993, 1994, 1995, 1996, 1997, 1998, 1999,
3    2000, 2001, 2002, 2003, 2004, 2005, 2006, 2007
4    Free Software Foundation, Inc.
5    Contributed by Richard Kenner (kenner@vlsi1.ultra.nyu.edu)
6
7    This file is part of GCC.
8
9    GCC is free software; you can redistribute it and/or modify it
10    under the terms of the GNU General Public License as published
11    by the Free Software Foundation; either version 3, or (at your
12    option) any later version.
13
14    GCC is distributed in the hope that it will be useful, but WITHOUT
15    ANY WARRANTY; without even the implied warranty of MERCHANTABILITY
16    or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public
17    License for more details.
18
19    You should have received a copy of the GNU General Public License
20    along with GCC; see the file COPYING3.  If not see
21    <http://www.gnu.org/licenses/>.  */
22
23 /* Note that some other tm.h files include this one and then override
24    many of the definitions.  */
25
26 /* Definitions for the object file format.  These are set at
27    compile-time.  */
28
29 #define OBJECT_XCOFF 1
30 #define OBJECT_ELF 2
31 #define OBJECT_PEF 3
32 #define OBJECT_MACHO 4
33
34 #define TARGET_ELF (TARGET_OBJECT_FORMAT == OBJECT_ELF)
35 #define TARGET_XCOFF (TARGET_OBJECT_FORMAT == OBJECT_XCOFF)
36 #define TARGET_MACOS (TARGET_OBJECT_FORMAT == OBJECT_PEF)
37 #define TARGET_MACHO (TARGET_OBJECT_FORMAT == OBJECT_MACHO)
38
39 #ifndef TARGET_AIX
40 #define TARGET_AIX 0
41 #endif
42
43 /* Control whether function entry points use a "dot" symbol when
44    ABI_AIX.  */
45 #define DOT_SYMBOLS 1
46
47 /* Default string to use for cpu if not specified.  */
48 #ifndef TARGET_CPU_DEFAULT
49 #define TARGET_CPU_DEFAULT ((char *)0)
50 #endif
51
52 /* If configured for PPC405, support PPC405CR Erratum77.  */
53 #ifdef CONFIG_PPC405CR
54 #define PPC405_ERRATUM77 (rs6000_cpu == PROCESSOR_PPC405)
55 #else
56 #define PPC405_ERRATUM77 0
57 #endif
58
59 #ifndef TARGET_PAIRED_FLOAT
60 #define TARGET_PAIRED_FLOAT 0
61 #endif
62
63 #ifdef HAVE_AS_POPCNTB
64 #define ASM_CPU_POWER5_SPEC "-mpower5"
65 #else
66 #define ASM_CPU_POWER5_SPEC "-mpower4"
67 #endif
68
69 #ifdef HAVE_AS_DFP
70 #define ASM_CPU_POWER6_SPEC "-mpower6 -maltivec"
71 #else
72 #define ASM_CPU_POWER6_SPEC "-mpower4 -maltivec"
73 #endif
74
75 /* Common ASM definitions used by ASM_SPEC among the various targets
76    for handling -mcpu=xxx switches.  */
77 #define ASM_CPU_SPEC \
78 "%{!mcpu*: \
79   %{mpower: %{!mpower2: -mpwr}} \
80   %{mpower2: -mpwrx} \
81   %{mpowerpc64*: -mppc64} \
82   %{!mpowerpc64*: %{mpowerpc*: -mppc}} \
83   %{mno-power: %{!mpowerpc*: -mcom}} \
84   %{!mno-power: %{!mpower*: %(asm_default)}}} \
85 %{mcpu=common: -mcom} \
86 %{mcpu=cell: -mcell} \
87 %{mcpu=power: -mpwr} \
88 %{mcpu=power2: -mpwrx} \
89 %{mcpu=power3: -mppc64} \
90 %{mcpu=power4: -mpower4} \
91 %{mcpu=power5: %(asm_cpu_power5)} \
92 %{mcpu=power5+: %(asm_cpu_power5)} \
93 %{mcpu=power6: %(asm_cpu_power6) -maltivec} \
94 %{mcpu=power6x: %(asm_cpu_power6) -maltivec} \
95 %{mcpu=powerpc: -mppc} \
96 %{mcpu=rios: -mpwr} \
97 %{mcpu=rios1: -mpwr} \
98 %{mcpu=rios2: -mpwrx} \
99 %{mcpu=rsc: -mpwr} \
100 %{mcpu=rsc1: -mpwr} \
101 %{mcpu=rs64a: -mppc64} \
102 %{mcpu=401: -mppc} \
103 %{mcpu=403: -m403} \
104 %{mcpu=405: -m405} \
105 %{mcpu=405fp: -m405} \
106 %{mcpu=440: -m440} \
107 %{mcpu=440fp: -m440} \
108 %{mcpu=505: -mppc} \
109 %{mcpu=601: -m601} \
110 %{mcpu=602: -mppc} \
111 %{mcpu=603: -mppc} \
112 %{mcpu=603e: -mppc} \
113 %{mcpu=ec603e: -mppc} \
114 %{mcpu=604: -mppc} \
115 %{mcpu=604e: -mppc} \
116 %{mcpu=620: -mppc64} \
117 %{mcpu=630: -mppc64} \
118 %{mcpu=740: -mppc} \
119 %{mcpu=750: -mppc} \
120 %{mcpu=G3: -mppc} \
121 %{mcpu=7400: -mppc -maltivec} \
122 %{mcpu=7450: -mppc -maltivec} \
123 %{mcpu=G4: -mppc -maltivec} \
124 %{mcpu=801: -mppc} \
125 %{mcpu=821: -mppc} \
126 %{mcpu=823: -mppc} \
127 %{mcpu=860: -mppc} \
128 %{mcpu=970: -mpower4 -maltivec} \
129 %{mcpu=G5: -mpower4 -maltivec} \
130 %{mcpu=8540: -me500} \
131 %{mcpu=8548: -me500} \
132 %{mcpu=e300c2: -me300} \
133 %{mcpu=e300c3: -me300} \
134 %{maltivec: -maltivec} \
135 -many"
136
137 #define CPP_DEFAULT_SPEC ""
138
139 #define ASM_DEFAULT_SPEC ""
140
141 /* This macro defines names of additional specifications to put in the specs
142    that can be used in various specifications like CC1_SPEC.  Its definition
143    is an initializer with a subgrouping for each command option.
144
145    Each subgrouping contains a string constant, that defines the
146    specification name, and a string constant that used by the GCC driver
147    program.
148
149    Do not define this macro if it does not need to do anything.  */
150
151 #define SUBTARGET_EXTRA_SPECS
152
153 #define EXTRA_SPECS                                                     \
154   { "cpp_default",              CPP_DEFAULT_SPEC },                     \
155   { "asm_cpu",                  ASM_CPU_SPEC },                         \
156   { "asm_default",              ASM_DEFAULT_SPEC },                     \
157   { "cc1_cpu",                  CC1_CPU_SPEC },                         \
158   { "asm_cpu_power5",           ASM_CPU_POWER5_SPEC },                  \
159   { "asm_cpu_power6",           ASM_CPU_POWER6_SPEC },                  \
160   SUBTARGET_EXTRA_SPECS
161
162 /* -mcpu=native handling only makes sense with compiler running on
163    an PowerPC chip.  If changing this condition, also change
164    the condition in driver-rs6000.c.  */
165 #if defined(__powerpc__) || defined(__POWERPC__) || defined(_AIX)
166 /* In driver-rs6000.c.  */
167 extern const char *host_detect_local_cpu (int argc, const char **argv);
168 #define EXTRA_SPEC_FUNCTIONS \
169   { "local_cpu_detect", host_detect_local_cpu },
170 #define HAVE_LOCAL_CPU_DETECT
171 #endif
172
173 #ifndef CC1_CPU_SPEC
174 #ifdef HAVE_LOCAL_CPU_DETECT
175 #define CC1_CPU_SPEC \
176 "%{mcpu=native:%<mcpu=native %:local_cpu_detect(cpu)} \
177  %{mtune=native:%<mtune=native %:local_cpu_detect(tune)}"
178 #else
179 #define CC1_CPU_SPEC ""
180 #endif
181 #endif
182
183 /* Architecture type.  */
184
185 /* Define TARGET_MFCRF if the target assembler does not support the
186    optional field operand for mfcr.  */
187
188 #ifndef HAVE_AS_MFCRF
189 #undef  TARGET_MFCRF
190 #define TARGET_MFCRF 0
191 #endif
192
193 /* Define TARGET_POPCNTB if the target assembler does not support the
194    popcount byte instruction.  */
195
196 #ifndef HAVE_AS_POPCNTB
197 #undef  TARGET_POPCNTB
198 #define TARGET_POPCNTB 0
199 #endif
200
201 /* Define TARGET_FPRND if the target assembler does not support the
202    fp rounding instructions.  */
203
204 #ifndef HAVE_AS_FPRND
205 #undef  TARGET_FPRND
206 #define TARGET_FPRND 0
207 #endif
208
209 /* Define TARGET_CMPB if the target assembler does not support the
210    cmpb instruction.  */
211
212 #ifndef HAVE_AS_CMPB
213 #undef  TARGET_CMPB
214 #define TARGET_CMPB 0
215 #endif
216
217 /* Define TARGET_MFPGPR if the target assembler does not support the
218    mffpr and mftgpr instructions. */
219
220 #ifndef HAVE_AS_MFPGPR
221 #undef  TARGET_MFPGPR
222 #define TARGET_MFPGPR 0
223 #endif
224
225 /* Define TARGET_DFP if the target assembler does not support decimal
226    floating point instructions.  */
227 #ifndef HAVE_AS_DFP
228 #undef  TARGET_DFP
229 #define TARGET_DFP 0
230 #endif
231
232 #ifndef TARGET_SECURE_PLT
233 #define TARGET_SECURE_PLT 0
234 #endif
235
236 #define TARGET_32BIT            (! TARGET_64BIT)
237
238 #ifndef HAVE_AS_TLS
239 #define HAVE_AS_TLS 0
240 #endif
241
242 /* Return 1 for a symbol ref for a thread-local storage symbol.  */
243 #define RS6000_SYMBOL_REF_TLS_P(RTX) \
244   (GET_CODE (RTX) == SYMBOL_REF && SYMBOL_REF_TLS_MODEL (RTX) != 0)
245
246 #ifdef IN_LIBGCC2
247 /* For libgcc2 we make sure this is a compile time constant */
248 #if defined (__64BIT__) || defined (__powerpc64__) || defined (__ppc64__)
249 #undef TARGET_POWERPC64
250 #define TARGET_POWERPC64        1
251 #else
252 #undef TARGET_POWERPC64
253 #define TARGET_POWERPC64        0
254 #endif
255 #else
256     /* The option machinery will define this.  */
257 #endif
258
259 #define TARGET_DEFAULT (MASK_POWER | MASK_MULTIPLE | MASK_STRING)
260
261 /* Processor type.  Order must match cpu attribute in MD file.  */
262 enum processor_type
263  {
264    PROCESSOR_RIOS1,
265    PROCESSOR_RIOS2,
266    PROCESSOR_RS64A,
267    PROCESSOR_MPCCORE,
268    PROCESSOR_PPC403,
269    PROCESSOR_PPC405,
270    PROCESSOR_PPC440,
271    PROCESSOR_PPC601,
272    PROCESSOR_PPC603,
273    PROCESSOR_PPC604,
274    PROCESSOR_PPC604e,
275    PROCESSOR_PPC620,
276    PROCESSOR_PPC630,
277    PROCESSOR_PPC750,
278    PROCESSOR_PPC7400,
279    PROCESSOR_PPC7450,
280    PROCESSOR_PPC8540,
281    PROCESSOR_PPCE300C2,
282    PROCESSOR_PPCE300C3,
283    PROCESSOR_POWER4,
284    PROCESSOR_POWER5,
285    PROCESSOR_POWER6,
286    PROCESSOR_CELL
287 };
288
289 extern enum processor_type rs6000_cpu;
290
291 /* Recast the processor type to the cpu attribute.  */
292 #define rs6000_cpu_attr ((enum attr_cpu)rs6000_cpu)
293
294 /* Define generic processor types based upon current deployment.  */
295 #define PROCESSOR_COMMON    PROCESSOR_PPC601
296 #define PROCESSOR_POWER     PROCESSOR_RIOS1
297 #define PROCESSOR_POWERPC   PROCESSOR_PPC604
298 #define PROCESSOR_POWERPC64 PROCESSOR_RS64A
299
300 /* Define the default processor.  This is overridden by other tm.h files.  */
301 #define PROCESSOR_DEFAULT   PROCESSOR_RIOS1
302 #define PROCESSOR_DEFAULT64 PROCESSOR_RS64A
303
304 /* Specify the dialect of assembler to use.  New mnemonics is dialect one
305    and the old mnemonics are dialect zero.  */
306 #define ASSEMBLER_DIALECT (TARGET_NEW_MNEMONICS ? 1 : 0)
307
308 /* Types of costly dependences.  */
309 enum rs6000_dependence_cost
310  {
311    max_dep_latency = 1000,
312    no_dep_costly,
313    all_deps_costly,
314    true_store_to_load_dep_costly,
315    store_to_load_dep_costly
316  };
317
318 /* Types of nop insertion schemes in sched target hook sched_finish.  */
319 enum rs6000_nop_insertion
320   {
321     sched_finish_regroup_exact = 1000,
322     sched_finish_pad_groups,
323     sched_finish_none
324   };
325
326 /* Dispatch group termination caused by an insn.  */
327 enum group_termination
328   {
329     current_group,
330     previous_group
331   };
332
333 /* Support for a compile-time default CPU, et cetera.  The rules are:
334    --with-cpu is ignored if -mcpu is specified.
335    --with-tune is ignored if -mtune is specified.
336    --with-float is ignored if -mhard-float or -msoft-float are
337     specified.  */
338 #define OPTION_DEFAULT_SPECS \
339   {"cpu", "%{!mcpu=*:-mcpu=%(VALUE)}" }, \
340   {"tune", "%{!mtune=*:-mtune=%(VALUE)}" }, \
341   {"float", "%{!msoft-float:%{!mhard-float:-m%(VALUE)-float}}" }
342
343 /* rs6000_select[0] is reserved for the default cpu defined via --with-cpu */
344 struct rs6000_cpu_select
345 {
346   const char *string;
347   const char *name;
348   int set_tune_p;
349   int set_arch_p;
350 };
351
352 extern struct rs6000_cpu_select rs6000_select[];
353
354 /* Debug support */
355 extern const char *rs6000_debug_name;   /* Name for -mdebug-xxxx option */
356 extern int rs6000_debug_stack;          /* debug stack applications */
357 extern int rs6000_debug_arg;            /* debug argument handling */
358
359 #define TARGET_DEBUG_STACK      rs6000_debug_stack
360 #define TARGET_DEBUG_ARG        rs6000_debug_arg
361
362 extern const char *rs6000_traceback_name; /* Type of traceback table.  */
363
364 /* These are separate from target_flags because we've run out of bits
365    there.  */
366 extern int rs6000_long_double_type_size;
367 extern int rs6000_ieeequad;
368 extern int rs6000_altivec_abi;
369 extern int rs6000_spe_abi;
370 extern int rs6000_float_gprs;
371 extern int rs6000_alignment_flags;
372 extern const char *rs6000_sched_insert_nops_str;
373 extern enum rs6000_nop_insertion rs6000_sched_insert_nops;
374
375 /* Alignment options for fields in structures for sub-targets following
376    AIX-like ABI.
377    ALIGN_POWER word-aligns FP doubles (default AIX ABI).
378    ALIGN_NATURAL doubleword-aligns FP doubles (align to object size).
379
380    Override the macro definitions when compiling libobjc to avoid undefined
381    reference to rs6000_alignment_flags due to library's use of GCC alignment
382    macros which use the macros below.  */
383
384 #ifndef IN_TARGET_LIBS
385 #define MASK_ALIGN_POWER   0x00000000
386 #define MASK_ALIGN_NATURAL 0x00000001
387 #define TARGET_ALIGN_NATURAL (rs6000_alignment_flags & MASK_ALIGN_NATURAL)
388 #else
389 #define TARGET_ALIGN_NATURAL 0
390 #endif
391
392 #define TARGET_LONG_DOUBLE_128 (rs6000_long_double_type_size == 128)
393 #define TARGET_IEEEQUAD rs6000_ieeequad
394 #define TARGET_ALTIVEC_ABI rs6000_altivec_abi
395
396 #define TARGET_SPE_ABI 0
397 #define TARGET_SPE 0
398 #define TARGET_E500 0
399 #define TARGET_ISEL 0
400 #define TARGET_FPRS 1
401 #define TARGET_E500_SINGLE 0
402 #define TARGET_E500_DOUBLE 0
403 #define CHECK_E500_OPTIONS do { } while (0)
404
405 /* E500 processors only support plain "sync", not lwsync.  */
406 #define TARGET_NO_LWSYNC TARGET_E500
407
408 /* Sometimes certain combinations of command options do not make sense
409    on a particular target machine.  You can define a macro
410    `OVERRIDE_OPTIONS' to take account of this.  This macro, if
411    defined, is executed once just after all the command options have
412    been parsed.
413
414    Do not use this macro to turn on various extra optimizations for
415    `-O'.  That is what `OPTIMIZATION_OPTIONS' is for.
416
417    On the RS/6000 this is used to define the target cpu type.  */
418
419 #define OVERRIDE_OPTIONS rs6000_override_options (TARGET_CPU_DEFAULT)
420
421 /* Define this to change the optimizations performed by default.  */
422 #define OPTIMIZATION_OPTIONS(LEVEL,SIZE) optimization_options(LEVEL,SIZE)
423
424 /* Show we can debug even without a frame pointer.  */
425 #define CAN_DEBUG_WITHOUT_FP
426
427 /* Target pragma.  */
428 #define REGISTER_TARGET_PRAGMAS() do {                          \
429   c_register_pragma (0, "longcall", rs6000_pragma_longcall);    \
430   targetm.resolve_overloaded_builtin = altivec_resolve_overloaded_builtin; \
431 } while (0)
432
433 /* Target #defines.  */
434 #define TARGET_CPU_CPP_BUILTINS() \
435   rs6000_cpu_cpp_builtins (pfile)
436
437 /* This is used by rs6000_cpu_cpp_builtins to indicate the byte order
438    we're compiling for.  Some configurations may need to override it.  */
439 #define RS6000_CPU_CPP_ENDIAN_BUILTINS()        \
440   do                                            \
441     {                                           \
442       if (BYTES_BIG_ENDIAN)                     \
443         {                                       \
444           builtin_define ("__BIG_ENDIAN__");    \
445           builtin_define ("_BIG_ENDIAN");       \
446           builtin_assert ("machine=bigendian"); \
447         }                                       \
448       else                                      \
449         {                                       \
450           builtin_define ("__LITTLE_ENDIAN__"); \
451           builtin_define ("_LITTLE_ENDIAN");    \
452           builtin_assert ("machine=littleendian"); \
453         }                                       \
454     }                                           \
455   while (0)
456 \f
457 /* Target machine storage layout.  */
458
459 /* Define this macro if it is advisable to hold scalars in registers
460    in a wider mode than that declared by the program.  In such cases,
461    the value is constrained to be within the bounds of the declared
462    type, but kept valid in the wider mode.  The signedness of the
463    extension may differ from that of the type.  */
464
465 #define PROMOTE_MODE(MODE,UNSIGNEDP,TYPE)       \
466   if (GET_MODE_CLASS (MODE) == MODE_INT         \
467       && GET_MODE_SIZE (MODE) < UNITS_PER_WORD) \
468     (MODE) = TARGET_32BIT ? SImode : DImode;
469
470 /* Define this if most significant bit is lowest numbered
471    in instructions that operate on numbered bit-fields.  */
472 /* That is true on RS/6000.  */
473 #define BITS_BIG_ENDIAN 1
474
475 /* Define this if most significant byte of a word is the lowest numbered.  */
476 /* That is true on RS/6000.  */
477 #define BYTES_BIG_ENDIAN 1
478
479 /* Define this if most significant word of a multiword number is lowest
480    numbered.
481
482    For RS/6000 we can decide arbitrarily since there are no machine
483    instructions for them.  Might as well be consistent with bits and bytes.  */
484 #define WORDS_BIG_ENDIAN 1
485
486 #define MAX_BITS_PER_WORD 64
487
488 /* Width of a word, in units (bytes).  */
489 #define UNITS_PER_WORD (! TARGET_POWERPC64 ? 4 : 8)
490 #ifdef IN_LIBGCC2
491 #define MIN_UNITS_PER_WORD UNITS_PER_WORD
492 #else
493 #define MIN_UNITS_PER_WORD 4
494 #endif
495 #define UNITS_PER_FP_WORD 8
496 #define UNITS_PER_ALTIVEC_WORD 16
497 #define UNITS_PER_SPE_WORD 8
498 #define UNITS_PER_PAIRED_WORD 8
499
500 /* Type used for ptrdiff_t, as a string used in a declaration.  */
501 #define PTRDIFF_TYPE "int"
502
503 /* Type used for size_t, as a string used in a declaration.  */
504 #define SIZE_TYPE "long unsigned int"
505
506 /* Type used for wchar_t, as a string used in a declaration.  */
507 #define WCHAR_TYPE "short unsigned int"
508
509 /* Width of wchar_t in bits.  */
510 #define WCHAR_TYPE_SIZE 16
511
512 /* A C expression for the size in bits of the type `short' on the
513    target machine.  If you don't define this, the default is half a
514    word.  (If this would be less than one storage unit, it is
515    rounded up to one unit.)  */
516 #define SHORT_TYPE_SIZE 16
517
518 /* A C expression for the size in bits of the type `int' on the
519    target machine.  If you don't define this, the default is one
520    word.  */
521 #define INT_TYPE_SIZE 32
522
523 /* A C expression for the size in bits of the type `long' on the
524    target machine.  If you don't define this, the default is one
525    word.  */
526 #define LONG_TYPE_SIZE (TARGET_32BIT ? 32 : 64)
527
528 /* A C expression for the size in bits of the type `long long' on the
529    target machine.  If you don't define this, the default is two
530    words.  */
531 #define LONG_LONG_TYPE_SIZE 64
532
533 /* A C expression for the size in bits of the type `float' on the
534    target machine.  If you don't define this, the default is one
535    word.  */
536 #define FLOAT_TYPE_SIZE 32
537
538 /* A C expression for the size in bits of the type `double' on the
539    target machine.  If you don't define this, the default is two
540    words.  */
541 #define DOUBLE_TYPE_SIZE 64
542
543 /* A C expression for the size in bits of the type `long double' on
544    the target machine.  If you don't define this, the default is two
545    words.  */
546 #define LONG_DOUBLE_TYPE_SIZE rs6000_long_double_type_size
547
548 /* Define this to set long double type size to use in libgcc2.c, which can
549    not depend on target_flags.  */
550 #ifdef __LONG_DOUBLE_128__
551 #define LIBGCC2_LONG_DOUBLE_TYPE_SIZE 128
552 #else
553 #define LIBGCC2_LONG_DOUBLE_TYPE_SIZE 64
554 #endif
555
556 /* Work around rs6000_long_double_type_size dependency in ada/targtyps.c.  */
557 #define WIDEST_HARDWARE_FP_SIZE 64
558
559 /* Width in bits of a pointer.
560    See also the macro `Pmode' defined below.  */
561 #define POINTER_SIZE (TARGET_32BIT ? 32 : 64)
562
563 /* Allocation boundary (in *bits*) for storing arguments in argument list.  */
564 #define PARM_BOUNDARY (TARGET_32BIT ? 32 : 64)
565
566 /* Boundary (in *bits*) on which stack pointer should be aligned.  */
567 #define STACK_BOUNDARY \
568   ((TARGET_32BIT && !TARGET_ALTIVEC && !TARGET_ALTIVEC_ABI) ? 64 : 128)
569
570 /* Allocation boundary (in *bits*) for the code of a function.  */
571 #define FUNCTION_BOUNDARY 32
572
573 /* No data type wants to be aligned rounder than this.  */
574 #define BIGGEST_ALIGNMENT 128
575
576 /* A C expression to compute the alignment for a variables in the
577    local store.  TYPE is the data type, and ALIGN is the alignment
578    that the object would ordinarily have.  */
579 #define LOCAL_ALIGNMENT(TYPE, ALIGN)                            \
580   ((TARGET_ALTIVEC && TREE_CODE (TYPE) == VECTOR_TYPE) ? 128 :  \
581     (TARGET_E500_DOUBLE                                         \
582      && (TYPE_MODE (TYPE) == DFmode || TYPE_MODE (TYPE) == DDmode)) ? 64 : \
583     ((TARGET_SPE && TREE_CODE (TYPE) == VECTOR_TYPE \
584      && SPE_VECTOR_MODE (TYPE_MODE (TYPE))) || (TARGET_PAIRED_FLOAT \
585         && TREE_CODE (TYPE) == VECTOR_TYPE \
586         && PAIRED_VECTOR_MODE (TYPE_MODE (TYPE)))) ? 64 : ALIGN)
587
588 /* Alignment of field after `int : 0' in a structure.  */
589 #define EMPTY_FIELD_BOUNDARY 32
590
591 /* Every structure's size must be a multiple of this.  */
592 #define STRUCTURE_SIZE_BOUNDARY 8
593
594 /* Return 1 if a structure or array containing FIELD should be
595    accessed using `BLKMODE'.
596
597    For the SPE, simd types are V2SI, and gcc can be tempted to put the
598    entire thing in a DI and use subregs to access the internals.
599    store_bit_field() will force (subreg:DI (reg:V2SI x))'s to the
600    back-end.  Because a single GPR can hold a V2SI, but not a DI, the
601    best thing to do is set structs to BLKmode and avoid Severe Tire
602    Damage.
603
604    On e500 v2, DF and DI modes suffer from the same anomaly.  DF can
605    fit into 1, whereas DI still needs two.  */
606 #define MEMBER_TYPE_FORCES_BLK(FIELD, MODE) \
607   ((TARGET_SPE && TREE_CODE (TREE_TYPE (FIELD)) == VECTOR_TYPE) \
608    || (TARGET_E500_DOUBLE && ((MODE) == DFmode || (MODE) == DDmode)))
609
610 /* A bit-field declared as `int' forces `int' alignment for the struct.  */
611 #define PCC_BITFIELD_TYPE_MATTERS 1
612
613 /* Make strings word-aligned so strcpy from constants will be faster.
614    Make vector constants quadword aligned.  */
615 #define CONSTANT_ALIGNMENT(EXP, ALIGN)                           \
616   (TREE_CODE (EXP) == STRING_CST                                 \
617    && (STRICT_ALIGNMENT || !optimize_size)                       \
618    && (ALIGN) < BITS_PER_WORD                                    \
619    ? BITS_PER_WORD                                               \
620    : (ALIGN))
621
622 /* Make arrays of chars word-aligned for the same reasons.
623    Align vectors to 128 bits.  Align SPE vectors and E500 v2 doubles to
624    64 bits.  */
625 #define DATA_ALIGNMENT(TYPE, ALIGN)             \
626   (TREE_CODE (TYPE) == VECTOR_TYPE ? ((TARGET_SPE_ABI \
627    || TARGET_PAIRED_FLOAT) ? 64 : 128)  \
628    : (TARGET_E500_DOUBLE                        \
629       && (TYPE_MODE (TYPE) == DFmode || TYPE_MODE (TYPE) == DDmode)) ? 64 \
630    : TREE_CODE (TYPE) == ARRAY_TYPE             \
631    && TYPE_MODE (TREE_TYPE (TYPE)) == QImode    \
632    && (ALIGN) < BITS_PER_WORD ? BITS_PER_WORD : (ALIGN))
633
634 /* Nonzero if move instructions will actually fail to work
635    when given unaligned data.  */
636 #define STRICT_ALIGNMENT 0
637
638 /* Define this macro to be the value 1 if unaligned accesses have a cost
639    many times greater than aligned accesses, for example if they are
640    emulated in a trap handler.  */
641 #define SLOW_UNALIGNED_ACCESS(MODE, ALIGN)                              \
642   (STRICT_ALIGNMENT                                                     \
643    || (((MODE) == SFmode || (MODE) == DFmode || (MODE) == TFmode        \
644         || (MODE) == SDmode || (MODE) == DDmode || (MODE) == TDmode     \
645         || (MODE) == DImode)                                            \
646        && (ALIGN) < 32))
647 \f
648 /* Standard register usage.  */
649
650 /* Number of actual hardware registers.
651    The hardware registers are assigned numbers for the compiler
652    from 0 to just below FIRST_PSEUDO_REGISTER.
653    All registers that the compiler knows about must be given numbers,
654    even those that are not normally considered general registers.
655
656    RS/6000 has 32 fixed-point registers, 32 floating-point registers,
657    an MQ register, a count register, a link register, and 8 condition
658    register fields, which we view here as separate registers.  AltiVec
659    adds 32 vector registers and a VRsave register.
660
661    In addition, the difference between the frame and argument pointers is
662    a function of the number of registers saved, so we need to have a
663    register for AP that will later be eliminated in favor of SP or FP.
664    This is a normal register, but it is fixed.
665
666    We also create a pseudo register for float/int conversions, that will
667    really represent the memory location used.  It is represented here as
668    a register, in order to work around problems in allocating stack storage
669    in inline functions.
670
671    Another pseudo (not included in DWARF_FRAME_REGISTERS) is soft frame
672    pointer, which is eventually eliminated in favor of SP or FP.  */
673
674 #define FIRST_PSEUDO_REGISTER 114
675
676 /* This must be included for pre gcc 3.0 glibc compatibility.  */
677 #define PRE_GCC3_DWARF_FRAME_REGISTERS 77
678
679 /* Add 32 dwarf columns for synthetic SPE registers.  */
680 #define DWARF_FRAME_REGISTERS ((FIRST_PSEUDO_REGISTER - 1) + 32)
681
682 /* The SPE has an additional 32 synthetic registers, with DWARF debug
683    info numbering for these registers starting at 1200.  While eh_frame
684    register numbering need not be the same as the debug info numbering,
685    we choose to number these regs for eh_frame at 1200 too.  This allows
686    future versions of the rs6000 backend to add hard registers and
687    continue to use the gcc hard register numbering for eh_frame.  If the
688    extra SPE registers in eh_frame were numbered starting from the
689    current value of FIRST_PSEUDO_REGISTER, then if FIRST_PSEUDO_REGISTER
690    changed we'd need to introduce a mapping in DWARF_FRAME_REGNUM to
691    avoid invalidating older SPE eh_frame info.
692
693    We must map them here to avoid huge unwinder tables mostly consisting
694    of unused space.  */
695 #define DWARF_REG_TO_UNWIND_COLUMN(r) \
696   ((r) > 1200 ? ((r) - 1200 + FIRST_PSEUDO_REGISTER - 1) : (r))
697
698 /* Use standard DWARF numbering for DWARF debugging information.  */
699 #define DBX_REGISTER_NUMBER(REGNO) rs6000_dbx_register_number (REGNO)
700
701 /* Use gcc hard register numbering for eh_frame.  */
702 #define DWARF_FRAME_REGNUM(REGNO) (REGNO)
703
704 /* Map register numbers held in the call frame info that gcc has
705    collected using DWARF_FRAME_REGNUM to those that should be output in
706    .debug_frame and .eh_frame.  We continue to use gcc hard reg numbers
707    for .eh_frame, but use the numbers mandated by the various ABIs for
708    .debug_frame.  rs6000_emit_prologue has translated any combination of
709    CR2, CR3, CR4 saves to a save of CR2.  The actual code emitted saves
710    the whole of CR, so we map CR2_REGNO to the DWARF reg for CR.  */
711 #define DWARF2_FRAME_REG_OUT(REGNO, FOR_EH)     \
712   ((FOR_EH) ? (REGNO)                           \
713    : (REGNO) == CR2_REGNO ? 64                  \
714    : DBX_REGISTER_NUMBER (REGNO))
715
716 /* 1 for registers that have pervasive standard uses
717    and are not available for the register allocator.
718
719    On RS/6000, r1 is used for the stack.  On Darwin, r2 is available
720    as a local register; for all other OS's r2 is the TOC pointer.
721
722    cr5 is not supposed to be used.
723
724    On System V implementations, r13 is fixed and not available for use.  */
725
726 #define FIXED_REGISTERS  \
727   {0, 1, FIXED_R2, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, FIXED_R13, 0, 0, \
728    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
729    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
730    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
731    0, 0, 0, 1, 0, 0, 0, 0, 0, 1, 0, 0, 1,          \
732    /* AltiVec registers.  */                       \
733    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
734    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
735    1, 1                                            \
736    , 1, 1, 1                                       \
737 }
738
739 /* 1 for registers not available across function calls.
740    These must include the FIXED_REGISTERS and also any
741    registers that can be used without being saved.
742    The latter must include the registers where values are returned
743    and the register where structure-value addresses are passed.
744    Aside from that, you can include as many other registers as you like.  */
745
746 #define CALL_USED_REGISTERS  \
747   {1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, FIXED_R13, 0, 0, \
748    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
749    1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 0, 0, \
750    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
751    1, 1, 1, 1, 1, 1, 0, 0, 0, 1, 1, 1, 1,          \
752    /* AltiVec registers.  */                       \
753    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
754    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
755    1, 1                                            \
756    , 1, 1, 1                                       \
757 }
758
759 /* Like `CALL_USED_REGISTERS' except this macro doesn't require that
760    the entire set of `FIXED_REGISTERS' be included.
761    (`CALL_USED_REGISTERS' must be a superset of `FIXED_REGISTERS').
762    This macro is optional.  If not specified, it defaults to the value
763    of `CALL_USED_REGISTERS'.  */
764
765 #define CALL_REALLY_USED_REGISTERS  \
766   {1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, FIXED_R13, 0, 0, \
767    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
768    1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 0, 0, \
769    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
770    1, 1, 1, 1, 1, 1, 0, 0, 0, 1, 1, 1, 1,          \
771    /* AltiVec registers.  */                       \
772    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
773    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
774    0, 0                                            \
775    , 0, 0, 0                                       \
776 }
777
778 #define TOTAL_ALTIVEC_REGS      (LAST_ALTIVEC_REGNO - FIRST_ALTIVEC_REGNO + 1)
779
780 #define FIRST_SAVED_ALTIVEC_REGNO (FIRST_ALTIVEC_REGNO+20)
781 #define FIRST_SAVED_FP_REGNO    (14+32)
782 #define FIRST_SAVED_GP_REGNO 13
783
784 /* List the order in which to allocate registers.  Each register must be
785    listed once, even those in FIXED_REGISTERS.
786
787    We allocate in the following order:
788         fp0             (not saved or used for anything)
789         fp13 - fp2      (not saved; incoming fp arg registers)
790         fp1             (not saved; return value)
791         fp31 - fp14     (saved; order given to save least number)
792         cr7, cr6        (not saved or special)
793         cr1             (not saved, but used for FP operations)
794         cr0             (not saved, but used for arithmetic operations)
795         cr4, cr3, cr2   (saved)
796         r0              (not saved; cannot be base reg)
797         r9              (not saved; best for TImode)
798         r11, r10, r8-r4 (not saved; highest used first to make less conflict)
799         r3              (not saved; return value register)
800         r31 - r13       (saved; order given to save least number)
801         r12             (not saved; if used for DImode or DFmode would use r13)
802         mq              (not saved; best to use it if we can)
803         ctr             (not saved; when we have the choice ctr is better)
804         lr              (saved)
805         cr5, r1, r2, ap, xer (fixed)
806         v0 - v1         (not saved or used for anything)
807         v13 - v3        (not saved; incoming vector arg registers)
808         v2              (not saved; incoming vector arg reg; return value)
809         v19 - v14       (not saved or used for anything)
810         v31 - v20       (saved; order given to save least number)
811         vrsave, vscr    (fixed)
812         spe_acc, spefscr (fixed)
813         sfp             (fixed)
814 */
815
816 #if FIXED_R2 == 1
817 #define MAYBE_R2_AVAILABLE
818 #define MAYBE_R2_FIXED 2,
819 #else
820 #define MAYBE_R2_AVAILABLE 2,
821 #define MAYBE_R2_FIXED
822 #endif
823
824 #define REG_ALLOC_ORDER                                         \
825   {32,                                                          \
826    45, 44, 43, 42, 41, 40, 39, 38, 37, 36, 35, 34,              \
827    33,                                                          \
828    63, 62, 61, 60, 59, 58, 57, 56, 55, 54, 53, 52, 51,          \
829    50, 49, 48, 47, 46,                                          \
830    75, 74, 69, 68, 72, 71, 70,                                  \
831    0, MAYBE_R2_AVAILABLE                                        \
832    9, 11, 10, 8, 7, 6, 5, 4,                                    \
833    3,                                                           \
834    31, 30, 29, 28, 27, 26, 25, 24, 23, 22, 21, 20, 19,          \
835    18, 17, 16, 15, 14, 13, 12,                                  \
836    64, 66, 65,                                                  \
837    73, 1, MAYBE_R2_FIXED 67, 76,                                \
838    /* AltiVec registers.  */                                    \
839    77, 78,                                                      \
840    90, 89, 88, 87, 86, 85, 84, 83, 82, 81, 80,                  \
841    79,                                                          \
842    96, 95, 94, 93, 92, 91,                                      \
843    108, 107, 106, 105, 104, 103, 102, 101, 100, 99, 98, 97,     \
844    109, 110,                                                    \
845    111, 112, 113                                                \
846 }
847
848 /* True if register is floating-point.  */
849 #define FP_REGNO_P(N) ((N) >= 32 && (N) <= 63)
850
851 /* True if register is a condition register.  */
852 #define CR_REGNO_P(N) ((N) >= CR0_REGNO && (N) <= CR7_REGNO)
853
854 /* True if register is a condition register, but not cr0.  */
855 #define CR_REGNO_NOT_CR0_P(N) ((N) >= CR1_REGNO && (N) <= CR7_REGNO)
856
857 /* True if register is an integer register.  */
858 #define INT_REGNO_P(N) \
859   ((N) <= 31 || (N) == ARG_POINTER_REGNUM || (N) == FRAME_POINTER_REGNUM)
860
861 /* SPE SIMD registers are just the GPRs.  */
862 #define SPE_SIMD_REGNO_P(N) ((N) <= 31)
863
864 /* PAIRED SIMD registers are just the FPRs.  */
865 #define PAIRED_SIMD_REGNO_P(N) ((N) >= 32 && (N) <= 63)
866
867 /* True if register is the XER register.  */
868 #define XER_REGNO_P(N) ((N) == XER_REGNO)
869
870 /* True if register is an AltiVec register.  */
871 #define ALTIVEC_REGNO_P(N) ((N) >= FIRST_ALTIVEC_REGNO && (N) <= LAST_ALTIVEC_REGNO)
872
873 /* Return number of consecutive hard regs needed starting at reg REGNO
874    to hold something of mode MODE.  */
875
876 #define HARD_REGNO_NREGS(REGNO, MODE) rs6000_hard_regno_nregs ((REGNO), (MODE))
877
878 #define HARD_REGNO_CALL_PART_CLOBBERED(REGNO, MODE)     \
879   ((TARGET_32BIT && TARGET_POWERPC64                    \
880     && (GET_MODE_SIZE (MODE) > 4)  \
881     && INT_REGNO_P (REGNO)) ? 1 : 0)
882
883 #define ALTIVEC_VECTOR_MODE(MODE)       \
884          ((MODE) == V16QImode           \
885           || (MODE) == V8HImode         \
886           || (MODE) == V4SFmode         \
887           || (MODE) == V4SImode)
888
889 #define SPE_VECTOR_MODE(MODE)           \
890         ((MODE) == V4HImode             \
891          || (MODE) == V2SFmode          \
892          || (MODE) == V1DImode          \
893          || (MODE) == V2SImode)
894
895 #define PAIRED_VECTOR_MODE(MODE)        \
896          ((MODE) == V2SFmode)            
897
898 #define UNITS_PER_SIMD_WORD                                          \
899         (TARGET_ALTIVEC ? UNITS_PER_ALTIVEC_WORD                     \
900          : (TARGET_SPE ? UNITS_PER_SPE_WORD : (TARGET_PAIRED_FLOAT ? \
901          UNITS_PER_PAIRED_WORD : UNITS_PER_WORD)))
902
903 /* Value is TRUE if hard register REGNO can hold a value of
904    machine-mode MODE.  */
905 #define HARD_REGNO_MODE_OK(REGNO, MODE) \
906   rs6000_hard_regno_mode_ok_p[(int)(MODE)][REGNO]
907
908 /* Value is 1 if it is a good idea to tie two pseudo registers
909    when one has mode MODE1 and one has mode MODE2.
910    If HARD_REGNO_MODE_OK could produce different values for MODE1 and MODE2,
911    for any hard reg, then this must be 0 for correct output.  */
912 #define MODES_TIEABLE_P(MODE1, MODE2) \
913   (SCALAR_FLOAT_MODE_P (MODE1)                  \
914    ? SCALAR_FLOAT_MODE_P (MODE2)                \
915    : SCALAR_FLOAT_MODE_P (MODE2)                \
916    ? SCALAR_FLOAT_MODE_P (MODE1)                \
917    : GET_MODE_CLASS (MODE1) == MODE_CC          \
918    ? GET_MODE_CLASS (MODE2) == MODE_CC          \
919    : GET_MODE_CLASS (MODE2) == MODE_CC          \
920    ? GET_MODE_CLASS (MODE1) == MODE_CC          \
921    : SPE_VECTOR_MODE (MODE1)                    \
922    ? SPE_VECTOR_MODE (MODE2)                    \
923    : SPE_VECTOR_MODE (MODE2)                    \
924    ? SPE_VECTOR_MODE (MODE1)                    \
925    : ALTIVEC_VECTOR_MODE (MODE1)                \
926    ? ALTIVEC_VECTOR_MODE (MODE2)                \
927    : ALTIVEC_VECTOR_MODE (MODE2)                \
928    ? ALTIVEC_VECTOR_MODE (MODE1)                \
929    : 1)
930
931 /* Post-reload, we can't use any new AltiVec registers, as we already
932    emitted the vrsave mask.  */
933
934 #define HARD_REGNO_RENAME_OK(SRC, DST) \
935   (! ALTIVEC_REGNO_P (DST) || df_regs_ever_live_p (DST))
936
937 /* A C expression returning the cost of moving data from a register of class
938    CLASS1 to one of CLASS2.  */
939
940 #define REGISTER_MOVE_COST rs6000_register_move_cost
941
942 /* A C expressions returning the cost of moving data of MODE from a register to
943    or from memory.  */
944
945 #define MEMORY_MOVE_COST rs6000_memory_move_cost
946
947 /* Specify the cost of a branch insn; roughly the number of extra insns that
948    should be added to avoid a branch.
949
950    Set this to 3 on the RS/6000 since that is roughly the average cost of an
951    unscheduled conditional branch.  */
952
953 #define BRANCH_COST 3
954
955 /* Override BRANCH_COST heuristic which empirically produces worse
956    performance for removing short circuiting from the logical ops.  */
957
958 #define LOGICAL_OP_NON_SHORT_CIRCUIT 0
959
960 /* A fixed register used at epilogue generation to address SPE registers
961    with negative offsets.  The 64-bit load/store instructions on the SPE
962    only take positive offsets (and small ones at that), so we need to
963    reserve a register for consing up negative offsets.  */
964
965 #define FIXED_SCRATCH 0
966
967 /* Define this macro to change register usage conditional on target
968    flags.  */
969
970 #define CONDITIONAL_REGISTER_USAGE rs6000_conditional_register_usage ()
971
972 /* Specify the registers used for certain standard purposes.
973    The values of these macros are register numbers.  */
974
975 /* RS/6000 pc isn't overloaded on a register that the compiler knows about.  */
976 /* #define PC_REGNUM  */
977
978 /* Register to use for pushing function arguments.  */
979 #define STACK_POINTER_REGNUM 1
980
981 /* Base register for access to local variables of the function.  */
982 #define HARD_FRAME_POINTER_REGNUM 31
983
984 /* Base register for access to local variables of the function.  */
985 #define FRAME_POINTER_REGNUM 113
986
987 /* Value should be nonzero if functions must have frame pointers.
988    Zero means the frame pointer need not be set up (and parms
989    may be accessed via the stack pointer) in functions that seem suitable.
990    This is computed in `reload', in reload1.c.  */
991 #define FRAME_POINTER_REQUIRED 0
992
993 /* Base register for access to arguments of the function.  */
994 #define ARG_POINTER_REGNUM 67
995
996 /* Place to put static chain when calling a function that requires it.  */
997 #define STATIC_CHAIN_REGNUM 11
998
999 \f
1000 /* Define the classes of registers for register constraints in the
1001    machine description.  Also define ranges of constants.
1002
1003    One of the classes must always be named ALL_REGS and include all hard regs.
1004    If there is more than one class, another class must be named NO_REGS
1005    and contain no registers.
1006
1007    The name GENERAL_REGS must be the name of a class (or an alias for
1008    another name such as ALL_REGS).  This is the class of registers
1009    that is allowed by "g" or "r" in a register constraint.
1010    Also, registers outside this class are allocated only when
1011    instructions express preferences for them.
1012
1013    The classes must be numbered in nondecreasing order; that is,
1014    a larger-numbered class must never be contained completely
1015    in a smaller-numbered class.
1016
1017    For any two classes, it is very desirable that there be another
1018    class that represents their union.  */
1019
1020 /* The RS/6000 has three types of registers, fixed-point, floating-point,
1021    and condition registers, plus three special registers, MQ, CTR, and the
1022    link register.  AltiVec adds a vector register class.
1023
1024    However, r0 is special in that it cannot be used as a base register.
1025    So make a class for registers valid as base registers.
1026
1027    Also, cr0 is the only condition code register that can be used in
1028    arithmetic insns, so make a separate class for it.  */
1029
1030 enum reg_class
1031 {
1032   NO_REGS,
1033   BASE_REGS,
1034   GENERAL_REGS,
1035   FLOAT_REGS,
1036   ALTIVEC_REGS,
1037   VRSAVE_REGS,
1038   VSCR_REGS,
1039   SPE_ACC_REGS,
1040   SPEFSCR_REGS,
1041   NON_SPECIAL_REGS,
1042   MQ_REGS,
1043   LINK_REGS,
1044   CTR_REGS,
1045   LINK_OR_CTR_REGS,
1046   SPECIAL_REGS,
1047   SPEC_OR_GEN_REGS,
1048   CR0_REGS,
1049   CR_REGS,
1050   NON_FLOAT_REGS,
1051   XER_REGS,
1052   ALL_REGS,
1053   LIM_REG_CLASSES
1054 };
1055
1056 #define N_REG_CLASSES (int) LIM_REG_CLASSES
1057
1058 /* Give names of register classes as strings for dump file.  */
1059
1060 #define REG_CLASS_NAMES                                                 \
1061 {                                                                       \
1062   "NO_REGS",                                                            \
1063   "BASE_REGS",                                                          \
1064   "GENERAL_REGS",                                                       \
1065   "FLOAT_REGS",                                                         \
1066   "ALTIVEC_REGS",                                                       \
1067   "VRSAVE_REGS",                                                        \
1068   "VSCR_REGS",                                                          \
1069   "SPE_ACC_REGS",                                                       \
1070   "SPEFSCR_REGS",                                                       \
1071   "NON_SPECIAL_REGS",                                                   \
1072   "MQ_REGS",                                                            \
1073   "LINK_REGS",                                                          \
1074   "CTR_REGS",                                                           \
1075   "LINK_OR_CTR_REGS",                                                   \
1076   "SPECIAL_REGS",                                                       \
1077   "SPEC_OR_GEN_REGS",                                                   \
1078   "CR0_REGS",                                                           \
1079   "CR_REGS",                                                            \
1080   "NON_FLOAT_REGS",                                                     \
1081   "XER_REGS",                                                           \
1082   "ALL_REGS"                                                            \
1083 }
1084
1085 /* Define which registers fit in which classes.
1086    This is an initializer for a vector of HARD_REG_SET
1087    of length N_REG_CLASSES.  */
1088
1089 #define REG_CLASS_CONTENTS                                                   \
1090 {                                                                            \
1091   { 0x00000000, 0x00000000, 0x00000000, 0x00000000 }, /* NO_REGS */          \
1092   { 0xfffffffe, 0x00000000, 0x00000008, 0x00020000 }, /* BASE_REGS */        \
1093   { 0xffffffff, 0x00000000, 0x00000008, 0x00020000 }, /* GENERAL_REGS */     \
1094   { 0x00000000, 0xffffffff, 0x00000000, 0x00000000 }, /* FLOAT_REGS */       \
1095   { 0x00000000, 0x00000000, 0xffffe000, 0x00001fff }, /* ALTIVEC_REGS */     \
1096   { 0x00000000, 0x00000000, 0x00000000, 0x00002000 }, /* VRSAVE_REGS */      \
1097   { 0x00000000, 0x00000000, 0x00000000, 0x00004000 }, /* VSCR_REGS */        \
1098   { 0x00000000, 0x00000000, 0x00000000, 0x00008000 }, /* SPE_ACC_REGS */     \
1099   { 0x00000000, 0x00000000, 0x00000000, 0x00010000 }, /* SPEFSCR_REGS */     \
1100   { 0xffffffff, 0xffffffff, 0x00000008, 0x00020000 }, /* NON_SPECIAL_REGS */ \
1101   { 0x00000000, 0x00000000, 0x00000001, 0x00000000 }, /* MQ_REGS */          \
1102   { 0x00000000, 0x00000000, 0x00000002, 0x00000000 }, /* LINK_REGS */        \
1103   { 0x00000000, 0x00000000, 0x00000004, 0x00000000 }, /* CTR_REGS */         \
1104   { 0x00000000, 0x00000000, 0x00000006, 0x00000000 }, /* LINK_OR_CTR_REGS */ \
1105   { 0x00000000, 0x00000000, 0x00000007, 0x00002000 }, /* SPECIAL_REGS */     \
1106   { 0xffffffff, 0x00000000, 0x0000000f, 0x00022000 }, /* SPEC_OR_GEN_REGS */ \
1107   { 0x00000000, 0x00000000, 0x00000010, 0x00000000 }, /* CR0_REGS */         \
1108   { 0x00000000, 0x00000000, 0x00000ff0, 0x00000000 }, /* CR_REGS */          \
1109   { 0xffffffff, 0x00000000, 0x0000efff, 0x00020000 }, /* NON_FLOAT_REGS */   \
1110   { 0x00000000, 0x00000000, 0x00001000, 0x00000000 }, /* XER_REGS */         \
1111   { 0xffffffff, 0xffffffff, 0xffffffff, 0x0003ffff }  /* ALL_REGS */         \
1112 }
1113
1114 /* The same information, inverted:
1115    Return the class number of the smallest class containing
1116    reg number REGNO.  This could be a conditional expression
1117    or could index an array.  */
1118
1119 #define REGNO_REG_CLASS(REGNO)                  \
1120  ((REGNO) == 0 ? GENERAL_REGS                   \
1121   : (REGNO) < 32 ? BASE_REGS                    \
1122   : FP_REGNO_P (REGNO) ? FLOAT_REGS             \
1123   : ALTIVEC_REGNO_P (REGNO) ? ALTIVEC_REGS      \
1124   : (REGNO) == CR0_REGNO ? CR0_REGS             \
1125   : CR_REGNO_P (REGNO) ? CR_REGS                \
1126   : (REGNO) == MQ_REGNO ? MQ_REGS               \
1127   : (REGNO) == LR_REGNO ? LINK_REGS     \
1128   : (REGNO) == CTR_REGNO ? CTR_REGS     \
1129   : (REGNO) == ARG_POINTER_REGNUM ? BASE_REGS   \
1130   : (REGNO) == XER_REGNO ? XER_REGS             \
1131   : (REGNO) == VRSAVE_REGNO ? VRSAVE_REGS       \
1132   : (REGNO) == VSCR_REGNO ? VRSAVE_REGS         \
1133   : (REGNO) == SPE_ACC_REGNO ? SPE_ACC_REGS     \
1134   : (REGNO) == SPEFSCR_REGNO ? SPEFSCR_REGS     \
1135   : (REGNO) == FRAME_POINTER_REGNUM ? BASE_REGS \
1136   : NO_REGS)
1137
1138 /* The class value for index registers, and the one for base regs.  */
1139 #define INDEX_REG_CLASS GENERAL_REGS
1140 #define BASE_REG_CLASS BASE_REGS
1141
1142 /* Given an rtx X being reloaded into a reg required to be
1143    in class CLASS, return the class of reg to actually use.
1144    In general this is just CLASS; but on some machines
1145    in some cases it is preferable to use a more restrictive class.
1146
1147    On the RS/6000, we have to return NO_REGS when we want to reload a
1148    floating-point CONST_DOUBLE to force it to be copied to memory.
1149
1150    We also don't want to reload integer values into floating-point
1151    registers if we can at all help it.  In fact, this can
1152    cause reload to die, if it tries to generate a reload of CTR
1153    into a FP register and discovers it doesn't have the memory location
1154    required.
1155
1156    ??? Would it be a good idea to have reload do the converse, that is
1157    try to reload floating modes into FP registers if possible?
1158  */
1159
1160 #define PREFERRED_RELOAD_CLASS(X,CLASS)                 \
1161   ((CONSTANT_P (X)                                      \
1162     && reg_classes_intersect_p ((CLASS), FLOAT_REGS))   \
1163    ? NO_REGS                                            \
1164    : (GET_MODE_CLASS (GET_MODE (X)) == MODE_INT         \
1165       && (CLASS) == NON_SPECIAL_REGS)                   \
1166    ? GENERAL_REGS                                       \
1167    : (CLASS))
1168
1169 /* Return the register class of a scratch register needed to copy IN into
1170    or out of a register in CLASS in MODE.  If it can be done directly,
1171    NO_REGS is returned.  */
1172
1173 #define SECONDARY_RELOAD_CLASS(CLASS,MODE,IN) \
1174   rs6000_secondary_reload_class (CLASS, MODE, IN)
1175
1176 /* If we are copying between FP or AltiVec registers and anything
1177    else, we need a memory location.  The exception is when we are
1178    targeting ppc64 and the move to/from fpr to gpr instructions
1179    are available.*/
1180
1181 #define SECONDARY_MEMORY_NEEDED(CLASS1,CLASS2,MODE)                     \
1182  ((CLASS1) != (CLASS2) && (((CLASS1) == FLOAT_REGS                      \
1183                             && (!TARGET_MFPGPR || !TARGET_POWERPC64     \
1184                                 || ((MODE != DFmode)                    \
1185                                     && (MODE != DDmode)                 \
1186                                     && (MODE != DImode))))              \
1187                            || ((CLASS2) == FLOAT_REGS                   \
1188                                && (!TARGET_MFPGPR || !TARGET_POWERPC64  \
1189                                    || ((MODE != DFmode)                 \
1190                                        && (MODE != DDmode)              \
1191                                        && (MODE != DImode))))           \
1192                            || (CLASS1) == ALTIVEC_REGS                  \
1193                            || (CLASS2) == ALTIVEC_REGS))
1194
1195 /* For cpus that cannot load/store SDmode values from the 64-bit
1196    FP registers without using a full 64-bit load/store, we need
1197    to allocate a full 64-bit stack slot for them.  */
1198
1199 #define SECONDARY_MEMORY_NEEDED_RTX(MODE) \
1200   rs6000_secondary_memory_needed_rtx (MODE)
1201
1202 /* Return the maximum number of consecutive registers
1203    needed to represent mode MODE in a register of class CLASS.
1204
1205    On RS/6000, this is the size of MODE in words,
1206    except in the FP regs, where a single reg is enough for two words.  */
1207 #define CLASS_MAX_NREGS(CLASS, MODE)                                    \
1208  (((CLASS) == FLOAT_REGS)                                               \
1209   ? ((GET_MODE_SIZE (MODE) + UNITS_PER_FP_WORD - 1) / UNITS_PER_FP_WORD) \
1210   : (TARGET_E500_DOUBLE && (CLASS) == GENERAL_REGS                      \
1211      && ((MODE) == DFmode || (MODE) == DDmode))                         \
1212   ? 1                                                                   \
1213   : ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD))
1214
1215 /* Return nonzero if for CLASS a mode change from FROM to TO is invalid.  */
1216
1217 #define CANNOT_CHANGE_MODE_CLASS(FROM, TO, CLASS)                       \
1218   (GET_MODE_SIZE (FROM) != GET_MODE_SIZE (TO)                           \
1219    ? ((GET_MODE_SIZE (FROM) < 8 || GET_MODE_SIZE (TO) < 8               \
1220        || TARGET_IEEEQUAD)                                              \
1221       && reg_classes_intersect_p (FLOAT_REGS, CLASS))                   \
1222    : (((TARGET_E500_DOUBLE                                              \
1223         && ((((TO) == DFmode) + ((FROM) == DFmode)) == 1                \
1224             || (((TO) == TFmode) + ((FROM) == TFmode)) == 1             \
1225             || (((TO) == DDmode) + ((FROM) == DDmode)) == 1             \
1226             || (((TO) == TDmode) + ((FROM) == TDmode)) == 1             \
1227             || (((TO) == DImode) + ((FROM) == DImode)) == 1))           \
1228        || (TARGET_SPE                                                   \
1229            && (SPE_VECTOR_MODE (FROM) + SPE_VECTOR_MODE (TO)) == 1))    \
1230       && reg_classes_intersect_p (GENERAL_REGS, CLASS)))
1231
1232 /* Stack layout; function entry, exit and calling.  */
1233
1234 /* Enumeration to give which calling sequence to use.  */
1235 enum rs6000_abi {
1236   ABI_NONE,
1237   ABI_AIX,                      /* IBM's AIX */
1238   ABI_V4,                       /* System V.4/eabi */
1239   ABI_DARWIN                    /* Apple's Darwin (OS X kernel) */
1240 };
1241
1242 extern enum rs6000_abi rs6000_current_abi;      /* available for use by subtarget */
1243
1244 /* Define this if pushing a word on the stack
1245    makes the stack pointer a smaller address.  */
1246 #define STACK_GROWS_DOWNWARD
1247
1248 /* Offsets recorded in opcodes are a multiple of this alignment factor.  */
1249 #define DWARF_CIE_DATA_ALIGNMENT (-((int) (TARGET_32BIT ? 4 : 8)))
1250
1251 /* Define this to nonzero if the nominal address of the stack frame
1252    is at the high-address end of the local variables;
1253    that is, each additional local variable allocated
1254    goes at a more negative offset in the frame.
1255
1256    On the RS/6000, we grow upwards, from the area after the outgoing
1257    arguments.  */
1258 #define FRAME_GROWS_DOWNWARD (flag_stack_protect != 0)
1259
1260 /* Size of the outgoing register save area */
1261 #define RS6000_REG_SAVE ((DEFAULT_ABI == ABI_AIX                        \
1262                           || DEFAULT_ABI == ABI_DARWIN)                 \
1263                          ? (TARGET_64BIT ? 64 : 32)                     \
1264                          : 0)
1265
1266 /* Size of the fixed area on the stack */
1267 #define RS6000_SAVE_AREA \
1268   (((DEFAULT_ABI == ABI_AIX || DEFAULT_ABI == ABI_DARWIN) ? 24 : 8)     \
1269    << (TARGET_64BIT ? 1 : 0))
1270
1271 /* MEM representing address to save the TOC register */
1272 #define RS6000_SAVE_TOC gen_rtx_MEM (Pmode, \
1273                                      plus_constant (stack_pointer_rtx, \
1274                                                     (TARGET_32BIT ? 20 : 40)))
1275
1276 /* Align an address */
1277 #define RS6000_ALIGN(n,a) (((n) + (a) - 1) & ~((a) - 1))
1278
1279 /* Offset within stack frame to start allocating local variables at.
1280    If FRAME_GROWS_DOWNWARD, this is the offset to the END of the
1281    first local allocated.  Otherwise, it is the offset to the BEGINNING
1282    of the first local allocated.
1283
1284    On the RS/6000, the frame pointer is the same as the stack pointer,
1285    except for dynamic allocations.  So we start after the fixed area and
1286    outgoing parameter area.  */
1287
1288 #define STARTING_FRAME_OFFSET                                           \
1289   (FRAME_GROWS_DOWNWARD                                                 \
1290    ? 0                                                                  \
1291    : (RS6000_ALIGN (current_function_outgoing_args_size,                \
1292                     TARGET_ALTIVEC ? 16 : 8)                            \
1293       + RS6000_SAVE_AREA))
1294
1295 /* Offset from the stack pointer register to an item dynamically
1296    allocated on the stack, e.g., by `alloca'.
1297
1298    The default value for this macro is `STACK_POINTER_OFFSET' plus the
1299    length of the outgoing arguments.  The default is correct for most
1300    machines.  See `function.c' for details.  */
1301 #define STACK_DYNAMIC_OFFSET(FUNDECL)                                   \
1302   (RS6000_ALIGN (current_function_outgoing_args_size,                   \
1303                  TARGET_ALTIVEC ? 16 : 8)                               \
1304    + (STACK_POINTER_OFFSET))
1305
1306 /* If we generate an insn to push BYTES bytes,
1307    this says how many the stack pointer really advances by.
1308    On RS/6000, don't define this because there are no push insns.  */
1309 /*  #define PUSH_ROUNDING(BYTES) */
1310
1311 /* Offset of first parameter from the argument pointer register value.
1312    On the RS/6000, we define the argument pointer to the start of the fixed
1313    area.  */
1314 #define FIRST_PARM_OFFSET(FNDECL) RS6000_SAVE_AREA
1315
1316 /* Offset from the argument pointer register value to the top of
1317    stack.  This is different from FIRST_PARM_OFFSET because of the
1318    register save area.  */
1319 #define ARG_POINTER_CFA_OFFSET(FNDECL) 0
1320
1321 /* Define this if stack space is still allocated for a parameter passed
1322    in a register.  The value is the number of bytes allocated to this
1323    area.  */
1324 #define REG_PARM_STACK_SPACE(FNDECL)    RS6000_REG_SAVE
1325
1326 /* Define this if the above stack space is to be considered part of the
1327    space allocated by the caller.  */
1328 #define OUTGOING_REG_PARM_STACK_SPACE 1
1329
1330 /* This is the difference between the logical top of stack and the actual sp.
1331
1332    For the RS/6000, sp points past the fixed area.  */
1333 #define STACK_POINTER_OFFSET RS6000_SAVE_AREA
1334
1335 /* Define this if the maximum size of all the outgoing args is to be
1336    accumulated and pushed during the prologue.  The amount can be
1337    found in the variable current_function_outgoing_args_size.  */
1338 #define ACCUMULATE_OUTGOING_ARGS 1
1339
1340 /* Value is the number of bytes of arguments automatically
1341    popped when returning from a subroutine call.
1342    FUNDECL is the declaration node of the function (as a tree),
1343    FUNTYPE is the data type of the function (as a tree),
1344    or for a library call it is an identifier node for the subroutine name.
1345    SIZE is the number of bytes of arguments passed on the stack.  */
1346
1347 #define RETURN_POPS_ARGS(FUNDECL,FUNTYPE,SIZE) 0
1348
1349 /* Define how to find the value returned by a function.
1350    VALTYPE is the data type of the value (as a tree).
1351    If the precise function being called is known, FUNC is its FUNCTION_DECL;
1352    otherwise, FUNC is 0.  */
1353
1354 #define FUNCTION_VALUE(VALTYPE, FUNC) rs6000_function_value ((VALTYPE), (FUNC))
1355
1356 /* Define how to find the value returned by a library function
1357    assuming the value has mode MODE.  */
1358
1359 #define LIBCALL_VALUE(MODE) rs6000_libcall_value ((MODE))
1360
1361 /* DRAFT_V4_STRUCT_RET defaults off.  */
1362 #define DRAFT_V4_STRUCT_RET 0
1363
1364 /* Let TARGET_RETURN_IN_MEMORY control what happens.  */
1365 #define DEFAULT_PCC_STRUCT_RETURN 0
1366
1367 /* Mode of stack savearea.
1368    FUNCTION is VOIDmode because calling convention maintains SP.
1369    BLOCK needs Pmode for SP.
1370    NONLOCAL needs twice Pmode to maintain both backchain and SP.  */
1371 #define STACK_SAVEAREA_MODE(LEVEL)      \
1372   (LEVEL == SAVE_FUNCTION ? VOIDmode    \
1373   : LEVEL == SAVE_NONLOCAL ? (TARGET_32BIT ? DImode : TImode) : Pmode)
1374
1375 /* Minimum and maximum general purpose registers used to hold arguments.  */
1376 #define GP_ARG_MIN_REG 3
1377 #define GP_ARG_MAX_REG 10
1378 #define GP_ARG_NUM_REG (GP_ARG_MAX_REG - GP_ARG_MIN_REG + 1)
1379
1380 /* Minimum and maximum floating point registers used to hold arguments.  */
1381 #define FP_ARG_MIN_REG 33
1382 #define FP_ARG_AIX_MAX_REG 45
1383 #define FP_ARG_V4_MAX_REG  40
1384 #define FP_ARG_MAX_REG ((DEFAULT_ABI == ABI_AIX                         \
1385                          || DEFAULT_ABI == ABI_DARWIN)                  \
1386                         ? FP_ARG_AIX_MAX_REG : FP_ARG_V4_MAX_REG)
1387 #define FP_ARG_NUM_REG (FP_ARG_MAX_REG - FP_ARG_MIN_REG + 1)
1388
1389 /* Minimum and maximum AltiVec registers used to hold arguments.  */
1390 #define ALTIVEC_ARG_MIN_REG (FIRST_ALTIVEC_REGNO + 2)
1391 #define ALTIVEC_ARG_MAX_REG (ALTIVEC_ARG_MIN_REG + 11)
1392 #define ALTIVEC_ARG_NUM_REG (ALTIVEC_ARG_MAX_REG - ALTIVEC_ARG_MIN_REG + 1)
1393
1394 /* Return registers */
1395 #define GP_ARG_RETURN GP_ARG_MIN_REG
1396 #define FP_ARG_RETURN FP_ARG_MIN_REG
1397 #define ALTIVEC_ARG_RETURN (FIRST_ALTIVEC_REGNO + 2)
1398
1399 /* Flags for the call/call_value rtl operations set up by function_arg */
1400 #define CALL_NORMAL             0x00000000      /* no special processing */
1401 /* Bits in 0x00000001 are unused.  */
1402 #define CALL_V4_CLEAR_FP_ARGS   0x00000002      /* V.4, no FP args passed */
1403 #define CALL_V4_SET_FP_ARGS     0x00000004      /* V.4, FP args were passed */
1404 #define CALL_LONG               0x00000008      /* always call indirect */
1405 #define CALL_LIBCALL            0x00000010      /* libcall */
1406
1407 /* We don't have prologue and epilogue functions to save/restore
1408    everything for most ABIs.  */
1409 #define WORLD_SAVE_P(INFO) 0
1410
1411 /* 1 if N is a possible register number for a function value
1412    as seen by the caller.
1413
1414    On RS/6000, this is r3, fp1, and v2 (for AltiVec).  */
1415 #define FUNCTION_VALUE_REGNO_P(N)                                       \
1416   ((N) == GP_ARG_RETURN                                                 \
1417    || ((N) == FP_ARG_RETURN && TARGET_HARD_FLOAT && TARGET_FPRS)        \
1418    || ((N) == ALTIVEC_ARG_RETURN && TARGET_ALTIVEC && TARGET_ALTIVEC_ABI))
1419
1420 /* 1 if N is a possible register number for function argument passing.
1421    On RS/6000, these are r3-r10 and fp1-fp13.
1422    On AltiVec, v2 - v13 are used for passing vectors.  */
1423 #define FUNCTION_ARG_REGNO_P(N)                                         \
1424   ((unsigned) (N) - GP_ARG_MIN_REG < GP_ARG_NUM_REG                     \
1425    || ((unsigned) (N) - ALTIVEC_ARG_MIN_REG < ALTIVEC_ARG_NUM_REG       \
1426        && TARGET_ALTIVEC && TARGET_ALTIVEC_ABI)                         \
1427    || ((unsigned) (N) - FP_ARG_MIN_REG < FP_ARG_NUM_REG                 \
1428        && TARGET_HARD_FLOAT && TARGET_FPRS))
1429 \f
1430 /* Define a data type for recording info about an argument list
1431    during the scan of that argument list.  This data type should
1432    hold all necessary information about the function itself
1433    and about the args processed so far, enough to enable macros
1434    such as FUNCTION_ARG to determine where the next arg should go.
1435
1436    On the RS/6000, this is a structure.  The first element is the number of
1437    total argument words, the second is used to store the next
1438    floating-point register number, and the third says how many more args we
1439    have prototype types for.
1440
1441    For ABI_V4, we treat these slightly differently -- `sysv_gregno' is
1442    the next available GP register, `fregno' is the next available FP
1443    register, and `words' is the number of words used on the stack.
1444
1445    The varargs/stdarg support requires that this structure's size
1446    be a multiple of sizeof(int).  */
1447
1448 typedef struct rs6000_args
1449 {
1450   int words;                    /* # words used for passing GP registers */
1451   int fregno;                   /* next available FP register */
1452   int vregno;                   /* next available AltiVec register */
1453   int nargs_prototype;          /* # args left in the current prototype */
1454   int prototype;                /* Whether a prototype was defined */
1455   int stdarg;                   /* Whether function is a stdarg function.  */
1456   int call_cookie;              /* Do special things for this call */
1457   int sysv_gregno;              /* next available GP register */
1458   int intoffset;                /* running offset in struct (darwin64) */
1459   int use_stack;                /* any part of struct on stack (darwin64) */
1460   int named;                    /* false for varargs params */
1461 } CUMULATIVE_ARGS;
1462
1463 /* Initialize a variable CUM of type CUMULATIVE_ARGS
1464    for a call to a function whose data type is FNTYPE.
1465    For a library call, FNTYPE is 0.  */
1466
1467 #define INIT_CUMULATIVE_ARGS(CUM, FNTYPE, LIBNAME, INDIRECT, N_NAMED_ARGS) \
1468   init_cumulative_args (&CUM, FNTYPE, LIBNAME, FALSE, FALSE, N_NAMED_ARGS)
1469
1470 /* Similar, but when scanning the definition of a procedure.  We always
1471    set NARGS_PROTOTYPE large so we never return an EXPR_LIST.  */
1472
1473 #define INIT_CUMULATIVE_INCOMING_ARGS(CUM, FNTYPE, LIBNAME) \
1474   init_cumulative_args (&CUM, FNTYPE, LIBNAME, TRUE, FALSE, 1000)
1475
1476 /* Like INIT_CUMULATIVE_ARGS' but only used for outgoing libcalls.  */
1477
1478 #define INIT_CUMULATIVE_LIBCALL_ARGS(CUM, MODE, LIBNAME) \
1479   init_cumulative_args (&CUM, NULL_TREE, LIBNAME, FALSE, TRUE, 0)
1480
1481 /* Update the data in CUM to advance over an argument
1482    of mode MODE and data type TYPE.
1483    (TYPE is null for libcalls where that information may not be available.)  */
1484
1485 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED)    \
1486   function_arg_advance (&CUM, MODE, TYPE, NAMED, 0)
1487
1488 /* Determine where to put an argument to a function.
1489    Value is zero to push the argument on the stack,
1490    or a hard register in which to store the argument.
1491
1492    MODE is the argument's machine mode.
1493    TYPE is the data type of the argument (as a tree).
1494     This is null for libcalls where that information may
1495     not be available.
1496    CUM is a variable of type CUMULATIVE_ARGS which gives info about
1497     the preceding args and about the function being called.
1498    NAMED is nonzero if this argument is a named parameter
1499     (otherwise it is an extra parameter matching an ellipsis).
1500
1501    On RS/6000 the first eight words of non-FP are normally in registers
1502    and the rest are pushed.  The first 13 FP args are in registers.
1503
1504    If this is floating-point and no prototype is specified, we use
1505    both an FP and integer register (or possibly FP reg and stack).  Library
1506    functions (when TYPE is zero) always have the proper types for args,
1507    so we can pass the FP value just in one register.  emit_library_function
1508    doesn't support EXPR_LIST anyway.  */
1509
1510 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED) \
1511   function_arg (&CUM, MODE, TYPE, NAMED)
1512
1513 /* If defined, a C expression which determines whether, and in which
1514    direction, to pad out an argument with extra space.  The value
1515    should be of type `enum direction': either `upward' to pad above
1516    the argument, `downward' to pad below, or `none' to inhibit
1517    padding.  */
1518
1519 #define FUNCTION_ARG_PADDING(MODE, TYPE) function_arg_padding (MODE, TYPE)
1520
1521 /* If defined, a C expression that gives the alignment boundary, in bits,
1522    of an argument with the specified mode and type.  If it is not defined,
1523    PARM_BOUNDARY is used for all arguments.  */
1524
1525 #define FUNCTION_ARG_BOUNDARY(MODE, TYPE) \
1526   function_arg_boundary (MODE, TYPE)
1527
1528 #define PAD_VARARGS_DOWN \
1529    (FUNCTION_ARG_PADDING (TYPE_MODE (type), type) == downward)
1530
1531 /* Output assembler code to FILE to increment profiler label # LABELNO
1532    for profiling a function entry.  */
1533
1534 #define FUNCTION_PROFILER(FILE, LABELNO)        \
1535   output_function_profiler ((FILE), (LABELNO));
1536
1537 /* EXIT_IGNORE_STACK should be nonzero if, when returning from a function,
1538    the stack pointer does not matter. No definition is equivalent to
1539    always zero.
1540
1541    On the RS/6000, this is nonzero because we can restore the stack from
1542    its backpointer, which we maintain.  */
1543 #define EXIT_IGNORE_STACK       1
1544
1545 /* Define this macro as a C expression that is nonzero for registers
1546    that are used by the epilogue or the return' pattern.  The stack
1547    and frame pointer registers are already be assumed to be used as
1548    needed.  */
1549
1550 #define EPILOGUE_USES(REGNO)                                    \
1551   ((reload_completed && (REGNO) == LR_REGNO)                    \
1552    || (TARGET_ALTIVEC && (REGNO) == VRSAVE_REGNO)               \
1553    || (current_function_calls_eh_return                         \
1554        && TARGET_AIX                                            \
1555        && (REGNO) == 2))
1556
1557 \f
1558 /* TRAMPOLINE_TEMPLATE deleted */
1559
1560 /* Length in units of the trampoline for entering a nested function.  */
1561
1562 #define TRAMPOLINE_SIZE rs6000_trampoline_size ()
1563
1564 /* Emit RTL insns to initialize the variable parts of a trampoline.
1565    FNADDR is an RTX for the address of the function's pure code.
1566    CXT is an RTX for the static chain value for the function.  */
1567
1568 #define INITIALIZE_TRAMPOLINE(ADDR, FNADDR, CXT)                \
1569   rs6000_initialize_trampoline (ADDR, FNADDR, CXT)
1570 \f
1571 /* Definitions for __builtin_return_address and __builtin_frame_address.
1572    __builtin_return_address (0) should give link register (65), enable
1573    this.  */
1574 /* This should be uncommented, so that the link register is used, but
1575    currently this would result in unmatched insns and spilling fixed
1576    registers so we'll leave it for another day.  When these problems are
1577    taken care of one additional fetch will be necessary in RETURN_ADDR_RTX.
1578    (mrs) */
1579 /* #define RETURN_ADDR_IN_PREVIOUS_FRAME */
1580
1581 /* Number of bytes into the frame return addresses can be found.  See
1582    rs6000_stack_info in rs6000.c for more information on how the different
1583    abi's store the return address.  */
1584 #define RETURN_ADDRESS_OFFSET                                           \
1585  ((DEFAULT_ABI == ABI_AIX                                               \
1586    || DEFAULT_ABI == ABI_DARWIN)        ? (TARGET_32BIT ? 8 : 16) :     \
1587   (DEFAULT_ABI == ABI_V4)               ? 4 :                           \
1588   (internal_error ("RETURN_ADDRESS_OFFSET not supported"), 0))
1589
1590 /* The current return address is in link register (65).  The return address
1591    of anything farther back is accessed normally at an offset of 8 from the
1592    frame pointer.  */
1593 #define RETURN_ADDR_RTX(COUNT, FRAME)                 \
1594   (rs6000_return_addr (COUNT, FRAME))
1595
1596 \f
1597 /* Definitions for register eliminations.
1598
1599    We have two registers that can be eliminated on the RS/6000.  First, the
1600    frame pointer register can often be eliminated in favor of the stack
1601    pointer register.  Secondly, the argument pointer register can always be
1602    eliminated; it is replaced with either the stack or frame pointer.
1603
1604    In addition, we use the elimination mechanism to see if r30 is needed
1605    Initially we assume that it isn't.  If it is, we spill it.  This is done
1606    by making it an eliminable register.  We replace it with itself so that
1607    if it isn't needed, then existing uses won't be modified.  */
1608
1609 /* This is an array of structures.  Each structure initializes one pair
1610    of eliminable registers.  The "from" register number is given first,
1611    followed by "to".  Eliminations of the same "from" register are listed
1612    in order of preference.  */
1613 #define ELIMINABLE_REGS                                 \
1614 {{ HARD_FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM},    \
1615  { FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM},         \
1616  { FRAME_POINTER_REGNUM, HARD_FRAME_POINTER_REGNUM},    \
1617  { ARG_POINTER_REGNUM, STACK_POINTER_REGNUM},           \
1618  { ARG_POINTER_REGNUM, HARD_FRAME_POINTER_REGNUM},      \
1619  { RS6000_PIC_OFFSET_TABLE_REGNUM, RS6000_PIC_OFFSET_TABLE_REGNUM } }
1620
1621 /* Given FROM and TO register numbers, say whether this elimination is allowed.
1622    Frame pointer elimination is automatically handled.
1623
1624    For the RS/6000, if frame pointer elimination is being done, we would like
1625    to convert ap into fp, not sp.
1626
1627    We need r30 if -mminimal-toc was specified, and there are constant pool
1628    references.  */
1629
1630 #define CAN_ELIMINATE(FROM, TO)                                         \
1631  ((FROM) == ARG_POINTER_REGNUM && (TO) == STACK_POINTER_REGNUM          \
1632   ? ! frame_pointer_needed                                              \
1633   : (FROM) == RS6000_PIC_OFFSET_TABLE_REGNUM                            \
1634   ? ! TARGET_MINIMAL_TOC || TARGET_NO_TOC || get_pool_size () == 0      \
1635   : 1)
1636
1637 /* Define the offset between two registers, one to be eliminated, and the other
1638    its replacement, at the start of a routine.  */
1639 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET) \
1640   ((OFFSET) = rs6000_initial_elimination_offset(FROM, TO))
1641 \f
1642 /* Addressing modes, and classification of registers for them.  */
1643
1644 #define HAVE_PRE_DECREMENT 1
1645 #define HAVE_PRE_INCREMENT 1
1646 #define HAVE_PRE_MODIFY_DISP 1
1647 #define HAVE_PRE_MODIFY_REG 1
1648
1649 /* Macros to check register numbers against specific register classes.  */
1650
1651 /* These assume that REGNO is a hard or pseudo reg number.
1652    They give nonzero only if REGNO is a hard reg of the suitable class
1653    or a pseudo reg currently allocated to a suitable hard reg.
1654    Since they use reg_renumber, they are safe only once reg_renumber
1655    has been allocated, which happens in local-alloc.c.  */
1656
1657 #define REGNO_OK_FOR_INDEX_P(REGNO)                             \
1658 ((REGNO) < FIRST_PSEUDO_REGISTER                                \
1659  ? (REGNO) <= 31 || (REGNO) == 67                               \
1660    || (REGNO) == FRAME_POINTER_REGNUM                           \
1661  : (reg_renumber[REGNO] >= 0                                    \
1662     && (reg_renumber[REGNO] <= 31 || reg_renumber[REGNO] == 67  \
1663         || reg_renumber[REGNO] == FRAME_POINTER_REGNUM)))
1664
1665 #define REGNO_OK_FOR_BASE_P(REGNO)                              \
1666 ((REGNO) < FIRST_PSEUDO_REGISTER                                \
1667  ? ((REGNO) > 0 && (REGNO) <= 31) || (REGNO) == 67              \
1668    || (REGNO) == FRAME_POINTER_REGNUM                           \
1669  : (reg_renumber[REGNO] > 0                                     \
1670     && (reg_renumber[REGNO] <= 31 || reg_renumber[REGNO] == 67  \
1671         || reg_renumber[REGNO] == FRAME_POINTER_REGNUM)))
1672 \f
1673 /* Maximum number of registers that can appear in a valid memory address.  */
1674
1675 #define MAX_REGS_PER_ADDRESS 2
1676
1677 /* Recognize any constant value that is a valid address.  */
1678
1679 #define CONSTANT_ADDRESS_P(X)   \
1680   (GET_CODE (X) == LABEL_REF || GET_CODE (X) == SYMBOL_REF              \
1681    || GET_CODE (X) == CONST_INT || GET_CODE (X) == CONST                \
1682    || GET_CODE (X) == HIGH)
1683
1684 /* Nonzero if the constant value X is a legitimate general operand.
1685    It is given that X satisfies CONSTANT_P or is a CONST_DOUBLE.
1686
1687    On the RS/6000, all integer constants are acceptable, most won't be valid
1688    for particular insns, though.  Only easy FP constants are
1689    acceptable.  */
1690
1691 #define LEGITIMATE_CONSTANT_P(X)                                \
1692   (((GET_CODE (X) != CONST_DOUBLE                               \
1693      && GET_CODE (X) != CONST_VECTOR)                           \
1694     || GET_MODE (X) == VOIDmode                                 \
1695     || (TARGET_POWERPC64 && GET_MODE (X) == DImode)             \
1696     || easy_fp_constant (X, GET_MODE (X))                       \
1697     || easy_vector_constant (X, GET_MODE (X)))                  \
1698    && !rs6000_tls_referenced_p (X))
1699
1700 #define EASY_VECTOR_15(n) ((n) >= -16 && (n) <= 15)
1701 #define EASY_VECTOR_15_ADD_SELF(n) (!EASY_VECTOR_15((n))        \
1702                                     && EASY_VECTOR_15((n) >> 1) \
1703                                     && ((n) & 1) == 0)
1704
1705 /* The macros REG_OK_FOR..._P assume that the arg is a REG rtx
1706    and check its validity for a certain class.
1707    We have two alternate definitions for each of them.
1708    The usual definition accepts all pseudo regs; the other rejects
1709    them unless they have been allocated suitable hard regs.
1710    The symbol REG_OK_STRICT causes the latter definition to be used.
1711
1712    Most source files want to accept pseudo regs in the hope that
1713    they will get allocated to the class that the insn wants them to be in.
1714    Source files for reload pass need to be strict.
1715    After reload, it makes no difference, since pseudo regs have
1716    been eliminated by then.  */
1717
1718 #ifdef REG_OK_STRICT
1719 # define REG_OK_STRICT_FLAG 1
1720 #else
1721 # define REG_OK_STRICT_FLAG 0
1722 #endif
1723
1724 /* Nonzero if X is a hard reg that can be used as an index
1725    or if it is a pseudo reg in the non-strict case.  */
1726 #define INT_REG_OK_FOR_INDEX_P(X, STRICT)                       \
1727   ((!(STRICT) && REGNO (X) >= FIRST_PSEUDO_REGISTER)            \
1728    || REGNO_OK_FOR_INDEX_P (REGNO (X)))
1729
1730 /* Nonzero if X is a hard reg that can be used as a base reg
1731    or if it is a pseudo reg in the non-strict case.  */
1732 #define INT_REG_OK_FOR_BASE_P(X, STRICT)                        \
1733   ((!(STRICT) && REGNO (X) >= FIRST_PSEUDO_REGISTER)            \
1734    || REGNO_OK_FOR_BASE_P (REGNO (X)))
1735
1736 #define REG_OK_FOR_INDEX_P(X) INT_REG_OK_FOR_INDEX_P (X, REG_OK_STRICT_FLAG)
1737 #define REG_OK_FOR_BASE_P(X)  INT_REG_OK_FOR_BASE_P (X, REG_OK_STRICT_FLAG)
1738 \f
1739 /* GO_IF_LEGITIMATE_ADDRESS recognizes an RTL expression
1740    that is a valid memory address for an instruction.
1741    The MODE argument is the machine mode for the MEM expression
1742    that wants to use this address.
1743
1744    On the RS/6000, there are four valid addresses: a SYMBOL_REF that
1745    refers to a constant pool entry of an address (or the sum of it
1746    plus a constant), a short (16-bit signed) constant plus a register,
1747    the sum of two registers, or a register indirect, possibly with an
1748    auto-increment.  For DFmode, DDmode and DImode with a constant plus
1749    register, we must ensure that both words are addressable or PowerPC64
1750    with offset word aligned.
1751
1752    For modes spanning multiple registers (DFmode and DDmode in 32-bit GPRs,
1753    32-bit DImode, TImode), indexed addressing cannot be used because
1754    adjacent memory cells are accessed by adding word-sized offsets
1755    during assembly output.  */
1756
1757 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, ADDR)                 \
1758 { if (rs6000_legitimate_address (MODE, X, REG_OK_STRICT_FLAG))  \
1759     goto ADDR;                                                  \
1760 }
1761 \f
1762 /* Try machine-dependent ways of modifying an illegitimate address
1763    to be legitimate.  If we find one, return the new, valid address.
1764    This macro is used in only one place: `memory_address' in explow.c.
1765
1766    OLDX is the address as it was before break_out_memory_refs was called.
1767    In some cases it is useful to look at this to decide what needs to be done.
1768
1769    MODE and WIN are passed so that this macro can use
1770    GO_IF_LEGITIMATE_ADDRESS.
1771
1772    It is always safe for this macro to do nothing.  It exists to recognize
1773    opportunities to optimize the output.
1774
1775    On RS/6000, first check for the sum of a register with a constant
1776    integer that is out of range.  If so, generate code to add the
1777    constant with the low-order 16 bits masked to the register and force
1778    this result into another register (this can be done with `cau').
1779    Then generate an address of REG+(CONST&0xffff), allowing for the
1780    possibility of bit 16 being a one.
1781
1782    Then check for the sum of a register and something not constant, try to
1783    load the other things into a register and return the sum.  */
1784
1785 #define LEGITIMIZE_ADDRESS(X,OLDX,MODE,WIN)                     \
1786 {  rtx result = rs6000_legitimize_address (X, OLDX, MODE);      \
1787    if (result != NULL_RTX)                                      \
1788      {                                                          \
1789        (X) = result;                                            \
1790        goto WIN;                                                \
1791      }                                                          \
1792 }
1793
1794 /* Try a machine-dependent way of reloading an illegitimate address
1795    operand.  If we find one, push the reload and jump to WIN.  This
1796    macro is used in only one place: `find_reloads_address' in reload.c.
1797
1798    Implemented on rs6000 by rs6000_legitimize_reload_address.
1799    Note that (X) is evaluated twice; this is safe in current usage.  */
1800
1801 #define LEGITIMIZE_RELOAD_ADDRESS(X,MODE,OPNUM,TYPE,IND_LEVELS,WIN)          \
1802 do {                                                                         \
1803   int win;                                                                   \
1804   (X) = rs6000_legitimize_reload_address ((X), (MODE), (OPNUM),              \
1805                         (int)(TYPE), (IND_LEVELS), &win);                    \
1806   if ( win )                                                                 \
1807     goto WIN;                                                                \
1808 } while (0)
1809
1810 /* Go to LABEL if ADDR (a legitimate address expression)
1811    has an effect that depends on the machine mode it is used for.  */
1812
1813 #define GO_IF_MODE_DEPENDENT_ADDRESS(ADDR,LABEL)                \
1814 do {                                                            \
1815   if (rs6000_mode_dependent_address (ADDR))                     \
1816     goto LABEL;                                                 \
1817 } while (0)
1818 \f
1819 /* The register number of the register used to address a table of
1820    static data addresses in memory.  In some cases this register is
1821    defined by a processor's "application binary interface" (ABI).
1822    When this macro is defined, RTL is generated for this register
1823    once, as with the stack pointer and frame pointer registers.  If
1824    this macro is not defined, it is up to the machine-dependent files
1825    to allocate such a register (if necessary).  */
1826
1827 #define RS6000_PIC_OFFSET_TABLE_REGNUM 30
1828 #define PIC_OFFSET_TABLE_REGNUM (flag_pic ? RS6000_PIC_OFFSET_TABLE_REGNUM : INVALID_REGNUM)
1829
1830 #define TOC_REGISTER (TARGET_MINIMAL_TOC ? RS6000_PIC_OFFSET_TABLE_REGNUM : 2)
1831
1832 /* Define this macro if the register defined by
1833    `PIC_OFFSET_TABLE_REGNUM' is clobbered by calls.  Do not define
1834    this macro if `PIC_OFFSET_TABLE_REGNUM' is not defined.  */
1835
1836 /* #define PIC_OFFSET_TABLE_REG_CALL_CLOBBERED */
1837
1838 /* A C expression that is nonzero if X is a legitimate immediate
1839    operand on the target machine when generating position independent
1840    code.  You can assume that X satisfies `CONSTANT_P', so you need
1841    not check this.  You can also assume FLAG_PIC is true, so you need
1842    not check it either.  You need not define this macro if all
1843    constants (including `SYMBOL_REF') can be immediate operands when
1844    generating position independent code.  */
1845
1846 /* #define LEGITIMATE_PIC_OPERAND_P (X) */
1847 \f
1848 /* Define this if some processing needs to be done immediately before
1849    emitting code for an insn.  */
1850
1851 /* #define FINAL_PRESCAN_INSN(INSN,OPERANDS,NOPERANDS) */
1852
1853 /* Specify the machine mode that this machine uses
1854    for the index in the tablejump instruction.  */
1855 #define CASE_VECTOR_MODE SImode
1856
1857 /* Define as C expression which evaluates to nonzero if the tablejump
1858    instruction expects the table to contain offsets from the address of the
1859    table.
1860    Do not define this if the table should contain absolute addresses.  */
1861 #define CASE_VECTOR_PC_RELATIVE 1
1862
1863 /* Define this as 1 if `char' should by default be signed; else as 0.  */
1864 #define DEFAULT_SIGNED_CHAR 0
1865
1866 /* This flag, if defined, says the same insns that convert to a signed fixnum
1867    also convert validly to an unsigned one.  */
1868
1869 /* #define FIXUNS_TRUNC_LIKE_FIX_TRUNC */
1870
1871 /* An integer expression for the size in bits of the largest integer machine
1872    mode that should actually be used.  */
1873
1874 /* Allow pairs of registers to be used, which is the intent of the default.  */
1875 #define MAX_FIXED_MODE_SIZE GET_MODE_BITSIZE (TARGET_POWERPC64 ? TImode : DImode)
1876
1877 /* Max number of bytes we can move from memory to memory
1878    in one reasonably fast instruction.  */
1879 #define MOVE_MAX (! TARGET_POWERPC64 ? 4 : 8)
1880 #define MAX_MOVE_MAX 8
1881
1882 /* Nonzero if access to memory by bytes is no faster than for words.
1883    Also nonzero if doing byte operations (specifically shifts) in registers
1884    is undesirable.  */
1885 #define SLOW_BYTE_ACCESS 1
1886
1887 /* Define if operations between registers always perform the operation
1888    on the full register even if a narrower mode is specified.  */
1889 #define WORD_REGISTER_OPERATIONS
1890
1891 /* Define if loading in MODE, an integral mode narrower than BITS_PER_WORD
1892    will either zero-extend or sign-extend.  The value of this macro should
1893    be the code that says which one of the two operations is implicitly
1894    done, UNKNOWN if none.  */
1895 #define LOAD_EXTEND_OP(MODE) ZERO_EXTEND
1896
1897 /* Define if loading short immediate values into registers sign extends.  */
1898 #define SHORT_IMMEDIATES_SIGN_EXTEND
1899 \f
1900 /* Value is 1 if truncating an integer of INPREC bits to OUTPREC bits
1901    is done just by pretending it is already truncated.  */
1902 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC) 1
1903
1904 /* The cntlzw and cntlzd instructions return 32 and 64 for input of zero.  */
1905 #define CLZ_DEFINED_VALUE_AT_ZERO(MODE, VALUE) \
1906   ((VALUE) = ((MODE) == SImode ? 32 : 64), 1)
1907
1908 /* The CTZ patterns return -1 for input of zero.  */
1909 #define CTZ_DEFINED_VALUE_AT_ZERO(MODE, VALUE) ((VALUE) = -1, 1)
1910
1911 /* Specify the machine mode that pointers have.
1912    After generation of rtl, the compiler makes no further distinction
1913    between pointers and any other objects of this machine mode.  */
1914 #define Pmode (TARGET_32BIT ? SImode : DImode)
1915
1916 /* Supply definition of STACK_SIZE_MODE for allocate_dynamic_stack_space.  */
1917 #define STACK_SIZE_MODE (TARGET_32BIT ? SImode : DImode)
1918
1919 /* Mode of a function address in a call instruction (for indexing purposes).
1920    Doesn't matter on RS/6000.  */
1921 #define FUNCTION_MODE SImode
1922
1923 /* Define this if addresses of constant functions
1924    shouldn't be put through pseudo regs where they can be cse'd.
1925    Desirable on machines where ordinary constants are expensive
1926    but a CALL with constant address is cheap.  */
1927 #define NO_FUNCTION_CSE
1928
1929 /* Define this to be nonzero if shift instructions ignore all but the low-order
1930    few bits.
1931
1932    The sle and sre instructions which allow SHIFT_COUNT_TRUNCATED
1933    have been dropped from the PowerPC architecture.  */
1934
1935 #define SHIFT_COUNT_TRUNCATED (TARGET_POWER ? 1 : 0)
1936
1937 /* Adjust the length of an INSN.  LENGTH is the currently-computed length and
1938    should be adjusted to reflect any required changes.  This macro is used when
1939    there is some systematic length adjustment required that would be difficult
1940    to express in the length attribute.  */
1941
1942 /* #define ADJUST_INSN_LENGTH(X,LENGTH) */
1943
1944 /* Given a comparison code (EQ, NE, etc.) and the first operand of a
1945    COMPARE, return the mode to be used for the comparison.  For
1946    floating-point, CCFPmode should be used.  CCUNSmode should be used
1947    for unsigned comparisons.  CCEQmode should be used when we are
1948    doing an inequality comparison on the result of a
1949    comparison.  CCmode should be used in all other cases.  */
1950
1951 #define SELECT_CC_MODE(OP,X,Y) \
1952   (SCALAR_FLOAT_MODE_P (GET_MODE (X)) ? CCFPmode        \
1953    : (OP) == GTU || (OP) == LTU || (OP) == GEU || (OP) == LEU ? CCUNSmode \
1954    : (((OP) == EQ || (OP) == NE) && COMPARISON_P (X)                      \
1955       ? CCEQmode : CCmode))
1956
1957 /* Can the condition code MODE be safely reversed?  This is safe in
1958    all cases on this port, because at present it doesn't use the
1959    trapping FP comparisons (fcmpo).  */
1960 #define REVERSIBLE_CC_MODE(MODE) 1
1961
1962 /* Given a condition code and a mode, return the inverse condition.  */
1963 #define REVERSE_CONDITION(CODE, MODE) rs6000_reverse_condition (MODE, CODE)
1964
1965 /* Define the information needed to generate branch and scc insns.  This is
1966    stored from the compare operation.  */
1967
1968 extern GTY(()) rtx rs6000_compare_op0;
1969 extern GTY(()) rtx rs6000_compare_op1;
1970 extern int rs6000_compare_fp_p;
1971 \f
1972 /* Control the assembler format that we output.  */
1973
1974 /* A C string constant describing how to begin a comment in the target
1975    assembler language.  The compiler assumes that the comment will end at
1976    the end of the line.  */
1977 #define ASM_COMMENT_START " #"
1978
1979 /* Flag to say the TOC is initialized */
1980 extern int toc_initialized;
1981
1982 /* Macro to output a special constant pool entry.  Go to WIN if we output
1983    it.  Otherwise, it is written the usual way.
1984
1985    On the RS/6000, toc entries are handled this way.  */
1986
1987 #define ASM_OUTPUT_SPECIAL_POOL_ENTRY(FILE, X, MODE, ALIGN, LABELNO, WIN) \
1988 { if (ASM_OUTPUT_SPECIAL_POOL_ENTRY_P (X, MODE))                          \
1989     {                                                                     \
1990       output_toc (FILE, X, LABELNO, MODE);                                \
1991       goto WIN;                                                           \
1992     }                                                                     \
1993 }
1994
1995 #ifdef HAVE_GAS_WEAK
1996 #define RS6000_WEAK 1
1997 #else
1998 #define RS6000_WEAK 0
1999 #endif
2000
2001 #if RS6000_WEAK
2002 /* Used in lieu of ASM_WEAKEN_LABEL.  */
2003 #define ASM_WEAKEN_DECL(FILE, DECL, NAME, VAL)                          \
2004   do                                                                    \
2005     {                                                                   \
2006       fputs ("\t.weak\t", (FILE));                                      \
2007       RS6000_OUTPUT_BASENAME ((FILE), (NAME));                          \
2008       if ((DECL) && TREE_CODE (DECL) == FUNCTION_DECL                   \
2009           && DEFAULT_ABI == ABI_AIX && DOT_SYMBOLS)                     \
2010         {                                                               \
2011           if (TARGET_XCOFF)                                             \
2012             fputs ("[DS]", (FILE));                                     \
2013           fputs ("\n\t.weak\t.", (FILE));                               \
2014           RS6000_OUTPUT_BASENAME ((FILE), (NAME));                      \
2015         }                                                               \
2016       fputc ('\n', (FILE));                                             \
2017       if (VAL)                                                          \
2018         {                                                               \
2019           ASM_OUTPUT_DEF ((FILE), (NAME), (VAL));                       \
2020           if ((DECL) && TREE_CODE (DECL) == FUNCTION_DECL               \
2021               && DEFAULT_ABI == ABI_AIX && DOT_SYMBOLS)                 \
2022             {                                                           \
2023               fputs ("\t.set\t.", (FILE));                              \
2024               RS6000_OUTPUT_BASENAME ((FILE), (NAME));                  \
2025               fputs (",.", (FILE));                                     \
2026               RS6000_OUTPUT_BASENAME ((FILE), (VAL));                   \
2027               fputc ('\n', (FILE));                                     \
2028             }                                                           \
2029         }                                                               \
2030     }                                                                   \
2031   while (0)
2032 #endif
2033
2034 #if HAVE_GAS_WEAKREF
2035 #define ASM_OUTPUT_WEAKREF(FILE, DECL, NAME, VALUE)                     \
2036   do                                                                    \
2037     {                                                                   \
2038       fputs ("\t.weakref\t", (FILE));                                   \
2039       RS6000_OUTPUT_BASENAME ((FILE), (NAME));                          \
2040       fputs (", ", (FILE));                                             \
2041       RS6000_OUTPUT_BASENAME ((FILE), (VALUE));                         \
2042       if ((DECL) && TREE_CODE (DECL) == FUNCTION_DECL                   \
2043           && DEFAULT_ABI == ABI_AIX && DOT_SYMBOLS)                     \
2044         {                                                               \
2045           fputs ("\n\t.weakref\t.", (FILE));                            \
2046           RS6000_OUTPUT_BASENAME ((FILE), (NAME));                      \
2047           fputs (", .", (FILE));                                        \
2048           RS6000_OUTPUT_BASENAME ((FILE), (VALUE));                     \
2049         }                                                               \
2050       fputc ('\n', (FILE));                                             \
2051     } while (0)
2052 #endif
2053
2054 /* This implements the `alias' attribute.  */
2055 #undef  ASM_OUTPUT_DEF_FROM_DECLS
2056 #define ASM_OUTPUT_DEF_FROM_DECLS(FILE, DECL, TARGET)                   \
2057   do                                                                    \
2058     {                                                                   \
2059       const char *alias = XSTR (XEXP (DECL_RTL (DECL), 0), 0);          \
2060       const char *name = IDENTIFIER_POINTER (TARGET);                   \
2061       if (TREE_CODE (DECL) == FUNCTION_DECL                             \
2062           && DEFAULT_ABI == ABI_AIX && DOT_SYMBOLS)                     \
2063         {                                                               \
2064           if (TREE_PUBLIC (DECL))                                       \
2065             {                                                           \
2066               if (!RS6000_WEAK || !DECL_WEAK (DECL))                    \
2067                 {                                                       \
2068                   fputs ("\t.globl\t.", FILE);                          \
2069                   RS6000_OUTPUT_BASENAME (FILE, alias);                 \
2070                   putc ('\n', FILE);                                    \
2071                 }                                                       \
2072             }                                                           \
2073           else if (TARGET_XCOFF)                                        \
2074             {                                                           \
2075               fputs ("\t.lglobl\t.", FILE);                             \
2076               RS6000_OUTPUT_BASENAME (FILE, alias);                     \
2077               putc ('\n', FILE);                                        \
2078             }                                                           \
2079           fputs ("\t.set\t.", FILE);                                    \
2080           RS6000_OUTPUT_BASENAME (FILE, alias);                         \
2081           fputs (",.", FILE);                                           \
2082           RS6000_OUTPUT_BASENAME (FILE, name);                          \
2083           fputc ('\n', FILE);                                           \
2084         }                                                               \
2085       ASM_OUTPUT_DEF (FILE, alias, name);                               \
2086     }                                                                   \
2087    while (0)
2088
2089 #define TARGET_ASM_FILE_START rs6000_file_start
2090
2091 /* Output to assembler file text saying following lines
2092    may contain character constants, extra white space, comments, etc.  */
2093
2094 #define ASM_APP_ON ""
2095
2096 /* Output to assembler file text saying following lines
2097    no longer contain unusual constructs.  */
2098
2099 #define ASM_APP_OFF ""
2100
2101 /* How to refer to registers in assembler output.
2102    This sequence is indexed by compiler's hard-register-number (see above).  */
2103
2104 extern char rs6000_reg_names[][8];      /* register names (0 vs. %r0).  */
2105
2106 #define REGISTER_NAMES                                                  \
2107 {                                                                       \
2108   &rs6000_reg_names[ 0][0],     /* r0   */                              \
2109   &rs6000_reg_names[ 1][0],     /* r1   */                              \
2110   &rs6000_reg_names[ 2][0],     /* r2   */                              \
2111   &rs6000_reg_names[ 3][0],     /* r3   */                              \
2112   &rs6000_reg_names[ 4][0],     /* r4   */                              \
2113   &rs6000_reg_names[ 5][0],     /* r5   */                              \
2114   &rs6000_reg_names[ 6][0],     /* r6   */                              \
2115   &rs6000_reg_names[ 7][0],     /* r7   */                              \
2116   &rs6000_reg_names[ 8][0],     /* r8   */                              \
2117   &rs6000_reg_names[ 9][0],     /* r9   */                              \
2118   &rs6000_reg_names[10][0],     /* r10  */                              \
2119   &rs6000_reg_names[11][0],     /* r11  */                              \
2120   &rs6000_reg_names[12][0],     /* r12  */                              \
2121   &rs6000_reg_names[13][0],     /* r13  */                              \
2122   &rs6000_reg_names[14][0],     /* r14  */                              \
2123   &rs6000_reg_names[15][0],     /* r15  */                              \
2124   &rs6000_reg_names[16][0],     /* r16  */                              \
2125   &rs6000_reg_names[17][0],     /* r17  */                              \
2126   &rs6000_reg_names[18][0],     /* r18  */                              \
2127   &rs6000_reg_names[19][0],     /* r19  */                              \
2128   &rs6000_reg_names[20][0],     /* r20  */                              \
2129   &rs6000_reg_names[21][0],     /* r21  */                              \
2130   &rs6000_reg_names[22][0],     /* r22  */                              \
2131   &rs6000_reg_names[23][0],     /* r23  */                              \
2132   &rs6000_reg_names[24][0],     /* r24  */                              \
2133   &rs6000_reg_names[25][0],     /* r25  */                              \
2134   &rs6000_reg_names[26][0],     /* r26  */                              \
2135   &rs6000_reg_names[27][0],     /* r27  */                              \
2136   &rs6000_reg_names[28][0],     /* r28  */                              \
2137   &rs6000_reg_names[29][0],     /* r29  */                              \
2138   &rs6000_reg_names[30][0],     /* r30  */                              \
2139   &rs6000_reg_names[31][0],     /* r31  */                              \
2140                                                                         \
2141   &rs6000_reg_names[32][0],     /* fr0  */                              \
2142   &rs6000_reg_names[33][0],     /* fr1  */                              \
2143   &rs6000_reg_names[34][0],     /* fr2  */                              \
2144   &rs6000_reg_names[35][0],     /* fr3  */                              \
2145   &rs6000_reg_names[36][0],     /* fr4  */                              \
2146   &rs6000_reg_names[37][0],     /* fr5  */                              \
2147   &rs6000_reg_names[38][0],     /* fr6  */                              \
2148   &rs6000_reg_names[39][0],     /* fr7  */                              \
2149   &rs6000_reg_names[40][0],     /* fr8  */                              \
2150   &rs6000_reg_names[41][0],     /* fr9  */                              \
2151   &rs6000_reg_names[42][0],     /* fr10 */                              \
2152   &rs6000_reg_names[43][0],     /* fr11 */                              \
2153   &rs6000_reg_names[44][0],     /* fr12 */                              \
2154   &rs6000_reg_names[45][0],     /* fr13 */                              \
2155   &rs6000_reg_names[46][0],     /* fr14 */                              \
2156   &rs6000_reg_names[47][0],     /* fr15 */                              \
2157   &rs6000_reg_names[48][0],     /* fr16 */                              \
2158   &rs6000_reg_names[49][0],     /* fr17 */                              \
2159   &rs6000_reg_names[50][0],     /* fr18 */                              \
2160   &rs6000_reg_names[51][0],     /* fr19 */                              \
2161   &rs6000_reg_names[52][0],     /* fr20 */                              \
2162   &rs6000_reg_names[53][0],     /* fr21 */                              \
2163   &rs6000_reg_names[54][0],     /* fr22 */                              \
2164   &rs6000_reg_names[55][0],     /* fr23 */                              \
2165   &rs6000_reg_names[56][0],     /* fr24 */                              \
2166   &rs6000_reg_names[57][0],     /* fr25 */                              \
2167   &rs6000_reg_names[58][0],     /* fr26 */                              \
2168   &rs6000_reg_names[59][0],     /* fr27 */                              \
2169   &rs6000_reg_names[60][0],     /* fr28 */                              \
2170   &rs6000_reg_names[61][0],     /* fr29 */                              \
2171   &rs6000_reg_names[62][0],     /* fr30 */                              \
2172   &rs6000_reg_names[63][0],     /* fr31 */                              \
2173                                                                         \
2174   &rs6000_reg_names[64][0],     /* mq   */                              \
2175   &rs6000_reg_names[65][0],     /* lr   */                              \
2176   &rs6000_reg_names[66][0],     /* ctr  */                              \
2177   &rs6000_reg_names[67][0],     /* ap   */                              \
2178                                                                         \
2179   &rs6000_reg_names[68][0],     /* cr0  */                              \
2180   &rs6000_reg_names[69][0],     /* cr1  */                              \
2181   &rs6000_reg_names[70][0],     /* cr2  */                              \
2182   &rs6000_reg_names[71][0],     /* cr3  */                              \
2183   &rs6000_reg_names[72][0],     /* cr4  */                              \
2184   &rs6000_reg_names[73][0],     /* cr5  */                              \
2185   &rs6000_reg_names[74][0],     /* cr6  */                              \
2186   &rs6000_reg_names[75][0],     /* cr7  */                              \
2187                                                                         \
2188   &rs6000_reg_names[76][0],     /* xer  */                              \
2189                                                                         \
2190   &rs6000_reg_names[77][0],     /* v0  */                               \
2191   &rs6000_reg_names[78][0],     /* v1  */                               \
2192   &rs6000_reg_names[79][0],     /* v2  */                               \
2193   &rs6000_reg_names[80][0],     /* v3  */                               \
2194   &rs6000_reg_names[81][0],     /* v4  */                               \
2195   &rs6000_reg_names[82][0],     /* v5  */                               \
2196   &rs6000_reg_names[83][0],     /* v6  */                               \
2197   &rs6000_reg_names[84][0],     /* v7  */                               \
2198   &rs6000_reg_names[85][0],     /* v8  */                               \
2199   &rs6000_reg_names[86][0],     /* v9  */                               \
2200   &rs6000_reg_names[87][0],     /* v10  */                              \
2201   &rs6000_reg_names[88][0],     /* v11  */                              \
2202   &rs6000_reg_names[89][0],     /* v12  */                              \
2203   &rs6000_reg_names[90][0],     /* v13  */                              \
2204   &rs6000_reg_names[91][0],     /* v14  */                              \
2205   &rs6000_reg_names[92][0],     /* v15  */                              \
2206   &rs6000_reg_names[93][0],     /* v16  */                              \
2207   &rs6000_reg_names[94][0],     /* v17  */                              \
2208   &rs6000_reg_names[95][0],     /* v18  */                              \
2209   &rs6000_reg_names[96][0],     /* v19  */                              \
2210   &rs6000_reg_names[97][0],     /* v20  */                              \
2211   &rs6000_reg_names[98][0],     /* v21  */                              \
2212   &rs6000_reg_names[99][0],     /* v22  */                              \
2213   &rs6000_reg_names[100][0],    /* v23  */                              \
2214   &rs6000_reg_names[101][0],    /* v24  */                              \
2215   &rs6000_reg_names[102][0],    /* v25  */                              \
2216   &rs6000_reg_names[103][0],    /* v26  */                              \
2217   &rs6000_reg_names[104][0],    /* v27  */                              \
2218   &rs6000_reg_names[105][0],    /* v28  */                              \
2219   &rs6000_reg_names[106][0],    /* v29  */                              \
2220   &rs6000_reg_names[107][0],    /* v30  */                              \
2221   &rs6000_reg_names[108][0],    /* v31  */                              \
2222   &rs6000_reg_names[109][0],    /* vrsave  */                           \
2223   &rs6000_reg_names[110][0],    /* vscr  */                             \
2224   &rs6000_reg_names[111][0],    /* spe_acc */                           \
2225   &rs6000_reg_names[112][0],    /* spefscr */                           \
2226   &rs6000_reg_names[113][0],    /* sfp  */                              \
2227 }
2228
2229 /* Table of additional register names to use in user input.  */
2230
2231 #define ADDITIONAL_REGISTER_NAMES \
2232  {{"r0",    0}, {"r1",    1}, {"r2",    2}, {"r3",    3},       \
2233   {"r4",    4}, {"r5",    5}, {"r6",    6}, {"r7",    7},       \
2234   {"r8",    8}, {"r9",    9}, {"r10",  10}, {"r11",  11},       \
2235   {"r12",  12}, {"r13",  13}, {"r14",  14}, {"r15",  15},       \
2236   {"r16",  16}, {"r17",  17}, {"r18",  18}, {"r19",  19},       \
2237   {"r20",  20}, {"r21",  21}, {"r22",  22}, {"r23",  23},       \
2238   {"r24",  24}, {"r25",  25}, {"r26",  26}, {"r27",  27},       \
2239   {"r28",  28}, {"r29",  29}, {"r30",  30}, {"r31",  31},       \
2240   {"fr0",  32}, {"fr1",  33}, {"fr2",  34}, {"fr3",  35},       \
2241   {"fr4",  36}, {"fr5",  37}, {"fr6",  38}, {"fr7",  39},       \
2242   {"fr8",  40}, {"fr9",  41}, {"fr10", 42}, {"fr11", 43},       \
2243   {"fr12", 44}, {"fr13", 45}, {"fr14", 46}, {"fr15", 47},       \
2244   {"fr16", 48}, {"fr17", 49}, {"fr18", 50}, {"fr19", 51},       \
2245   {"fr20", 52}, {"fr21", 53}, {"fr22", 54}, {"fr23", 55},       \
2246   {"fr24", 56}, {"fr25", 57}, {"fr26", 58}, {"fr27", 59},       \
2247   {"fr28", 60}, {"fr29", 61}, {"fr30", 62}, {"fr31", 63},       \
2248   {"v0",   77}, {"v1",   78}, {"v2",   79}, {"v3",   80},       \
2249   {"v4",   81}, {"v5",   82}, {"v6",   83}, {"v7",   84},       \
2250   {"v8",   85}, {"v9",   86}, {"v10",  87}, {"v11",  88},       \
2251   {"v12",  89}, {"v13",  90}, {"v14",  91}, {"v15",  92},       \
2252   {"v16",  93}, {"v17",  94}, {"v18",  95}, {"v19",  96},       \
2253   {"v20",  97}, {"v21",  98}, {"v22",  99}, {"v23",  100},      \
2254   {"v24",  101},{"v25",  102},{"v26",  103},{"v27",  104},      \
2255   {"v28",  105},{"v29",  106},{"v30",  107},{"v31",  108},      \
2256   {"vrsave", 109}, {"vscr", 110},                               \
2257   {"spe_acc", 111}, {"spefscr", 112},                           \
2258   /* no additional names for: mq, lr, ctr, ap */                \
2259   {"cr0",  68}, {"cr1",  69}, {"cr2",  70}, {"cr3",  71},       \
2260   {"cr4",  72}, {"cr5",  73}, {"cr6",  74}, {"cr7",  75},       \
2261   {"cc",   68}, {"sp",    1}, {"toc",   2} }
2262
2263 /* Text to write out after a CALL that may be replaced by glue code by
2264    the loader.  This depends on the AIX version.  */
2265 #define RS6000_CALL_GLUE "cror 31,31,31"
2266
2267 /* This is how to output an element of a case-vector that is relative.  */
2268
2269 #define ASM_OUTPUT_ADDR_DIFF_ELT(FILE, BODY, VALUE, REL) \
2270   do { char buf[100];                                   \
2271        fputs ("\t.long ", FILE);                        \
2272        ASM_GENERATE_INTERNAL_LABEL (buf, "L", VALUE);   \
2273        assemble_name (FILE, buf);                       \
2274        putc ('-', FILE);                                \
2275        ASM_GENERATE_INTERNAL_LABEL (buf, "L", REL);     \
2276        assemble_name (FILE, buf);                       \
2277        putc ('\n', FILE);                               \
2278      } while (0)
2279
2280 /* This is how to output an assembler line
2281    that says to advance the location counter
2282    to a multiple of 2**LOG bytes.  */
2283
2284 #define ASM_OUTPUT_ALIGN(FILE,LOG)      \
2285   if ((LOG) != 0)                       \
2286     fprintf (FILE, "\t.align %d\n", (LOG))
2287
2288 /* Pick up the return address upon entry to a procedure. Used for
2289    dwarf2 unwind information.  This also enables the table driven
2290    mechanism.  */
2291
2292 #define INCOMING_RETURN_ADDR_RTX   gen_rtx_REG (Pmode, LR_REGNO)
2293 #define DWARF_FRAME_RETURN_COLUMN  DWARF_FRAME_REGNUM (LR_REGNO)
2294
2295 /* Describe how we implement __builtin_eh_return.  */
2296 #define EH_RETURN_DATA_REGNO(N) ((N) < 4 ? (N) + 3 : INVALID_REGNUM)
2297 #define EH_RETURN_STACKADJ_RTX  gen_rtx_REG (Pmode, 10)
2298
2299 /* Print operand X (an rtx) in assembler syntax to file FILE.
2300    CODE is a letter or dot (`z' in `%z0') or 0 if no letter was specified.
2301    For `%' followed by punctuation, CODE is the punctuation and X is null.  */
2302
2303 #define PRINT_OPERAND(FILE, X, CODE)  print_operand (FILE, X, CODE)
2304
2305 /* Define which CODE values are valid.  */
2306
2307 #define PRINT_OPERAND_PUNCT_VALID_P(CODE)  \
2308   ((CODE) == '.' || (CODE) == '&')
2309
2310 /* Print a memory address as an operand to reference that memory location.  */
2311
2312 #define PRINT_OPERAND_ADDRESS(FILE, ADDR) print_operand_address (FILE, ADDR)
2313
2314 /* uncomment for disabling the corresponding default options */
2315 /* #define  MACHINE_no_sched_interblock */
2316 /* #define  MACHINE_no_sched_speculative */
2317 /* #define  MACHINE_no_sched_speculative_load */
2318
2319 /* General flags.  */
2320 extern int flag_pic;
2321 extern int optimize;
2322 extern int flag_expensive_optimizations;
2323 extern int frame_pointer_needed;
2324
2325 enum rs6000_builtins
2326 {
2327   /* AltiVec builtins.  */
2328   ALTIVEC_BUILTIN_ST_INTERNAL_4si,
2329   ALTIVEC_BUILTIN_LD_INTERNAL_4si,
2330   ALTIVEC_BUILTIN_ST_INTERNAL_8hi,
2331   ALTIVEC_BUILTIN_LD_INTERNAL_8hi,
2332   ALTIVEC_BUILTIN_ST_INTERNAL_16qi,
2333   ALTIVEC_BUILTIN_LD_INTERNAL_16qi,
2334   ALTIVEC_BUILTIN_ST_INTERNAL_4sf,
2335   ALTIVEC_BUILTIN_LD_INTERNAL_4sf,
2336   ALTIVEC_BUILTIN_VADDUBM,
2337   ALTIVEC_BUILTIN_VADDUHM,
2338   ALTIVEC_BUILTIN_VADDUWM,
2339   ALTIVEC_BUILTIN_VADDFP,
2340   ALTIVEC_BUILTIN_VADDCUW,
2341   ALTIVEC_BUILTIN_VADDUBS,
2342   ALTIVEC_BUILTIN_VADDSBS,
2343   ALTIVEC_BUILTIN_VADDUHS,
2344   ALTIVEC_BUILTIN_VADDSHS,
2345   ALTIVEC_BUILTIN_VADDUWS,
2346   ALTIVEC_BUILTIN_VADDSWS,
2347   ALTIVEC_BUILTIN_VAND,
2348   ALTIVEC_BUILTIN_VANDC,
2349   ALTIVEC_BUILTIN_VAVGUB,
2350   ALTIVEC_BUILTIN_VAVGSB,
2351   ALTIVEC_BUILTIN_VAVGUH,
2352   ALTIVEC_BUILTIN_VAVGSH,
2353   ALTIVEC_BUILTIN_VAVGUW,
2354   ALTIVEC_BUILTIN_VAVGSW,
2355   ALTIVEC_BUILTIN_VCFUX,
2356   ALTIVEC_BUILTIN_VCFSX,
2357   ALTIVEC_BUILTIN_VCTSXS,
2358   ALTIVEC_BUILTIN_VCTUXS,
2359   ALTIVEC_BUILTIN_VCMPBFP,
2360   ALTIVEC_BUILTIN_VCMPEQUB,
2361   ALTIVEC_BUILTIN_VCMPEQUH,
2362   ALTIVEC_BUILTIN_VCMPEQUW,
2363   ALTIVEC_BUILTIN_VCMPEQFP,
2364   ALTIVEC_BUILTIN_VCMPGEFP,
2365   ALTIVEC_BUILTIN_VCMPGTUB,
2366   ALTIVEC_BUILTIN_VCMPGTSB,
2367   ALTIVEC_BUILTIN_VCMPGTUH,
2368   ALTIVEC_BUILTIN_VCMPGTSH,
2369   ALTIVEC_BUILTIN_VCMPGTUW,
2370   ALTIVEC_BUILTIN_VCMPGTSW,
2371   ALTIVEC_BUILTIN_VCMPGTFP,
2372   ALTIVEC_BUILTIN_VEXPTEFP,
2373   ALTIVEC_BUILTIN_VLOGEFP,
2374   ALTIVEC_BUILTIN_VMADDFP,
2375   ALTIVEC_BUILTIN_VMAXUB,
2376   ALTIVEC_BUILTIN_VMAXSB,
2377   ALTIVEC_BUILTIN_VMAXUH,
2378   ALTIVEC_BUILTIN_VMAXSH,
2379   ALTIVEC_BUILTIN_VMAXUW,
2380   ALTIVEC_BUILTIN_VMAXSW,
2381   ALTIVEC_BUILTIN_VMAXFP,
2382   ALTIVEC_BUILTIN_VMHADDSHS,
2383   ALTIVEC_BUILTIN_VMHRADDSHS,
2384   ALTIVEC_BUILTIN_VMLADDUHM,
2385   ALTIVEC_BUILTIN_VMRGHB,
2386   ALTIVEC_BUILTIN_VMRGHH,
2387   ALTIVEC_BUILTIN_VMRGHW,
2388   ALTIVEC_BUILTIN_VMRGLB,
2389   ALTIVEC_BUILTIN_VMRGLH,
2390   ALTIVEC_BUILTIN_VMRGLW,
2391   ALTIVEC_BUILTIN_VMSUMUBM,
2392   ALTIVEC_BUILTIN_VMSUMMBM,
2393   ALTIVEC_BUILTIN_VMSUMUHM,
2394   ALTIVEC_BUILTIN_VMSUMSHM,
2395   ALTIVEC_BUILTIN_VMSUMUHS,
2396   ALTIVEC_BUILTIN_VMSUMSHS,
2397   ALTIVEC_BUILTIN_VMINUB,
2398   ALTIVEC_BUILTIN_VMINSB,
2399   ALTIVEC_BUILTIN_VMINUH,
2400   ALTIVEC_BUILTIN_VMINSH,
2401   ALTIVEC_BUILTIN_VMINUW,
2402   ALTIVEC_BUILTIN_VMINSW,
2403   ALTIVEC_BUILTIN_VMINFP,
2404   ALTIVEC_BUILTIN_VMULEUB,
2405   ALTIVEC_BUILTIN_VMULESB,
2406   ALTIVEC_BUILTIN_VMULEUH,
2407   ALTIVEC_BUILTIN_VMULESH,
2408   ALTIVEC_BUILTIN_VMULOUB,
2409   ALTIVEC_BUILTIN_VMULOSB,
2410   ALTIVEC_BUILTIN_VMULOUH,
2411   ALTIVEC_BUILTIN_VMULOSH,
2412   ALTIVEC_BUILTIN_VNMSUBFP,
2413   ALTIVEC_BUILTIN_VNOR,
2414   ALTIVEC_BUILTIN_VOR,
2415   ALTIVEC_BUILTIN_VSEL_4SI,
2416   ALTIVEC_BUILTIN_VSEL_4SF,
2417   ALTIVEC_BUILTIN_VSEL_8HI,
2418   ALTIVEC_BUILTIN_VSEL_16QI,
2419   ALTIVEC_BUILTIN_VPERM_4SI,
2420   ALTIVEC_BUILTIN_VPERM_4SF,
2421   ALTIVEC_BUILTIN_VPERM_8HI,
2422   ALTIVEC_BUILTIN_VPERM_16QI,
2423   ALTIVEC_BUILTIN_VPKUHUM,
2424   ALTIVEC_BUILTIN_VPKUWUM,
2425   ALTIVEC_BUILTIN_VPKPX,
2426   ALTIVEC_BUILTIN_VPKUHSS,
2427   ALTIVEC_BUILTIN_VPKSHSS,
2428   ALTIVEC_BUILTIN_VPKUWSS,
2429   ALTIVEC_BUILTIN_VPKSWSS,
2430   ALTIVEC_BUILTIN_VPKUHUS,
2431   ALTIVEC_BUILTIN_VPKSHUS,
2432   ALTIVEC_BUILTIN_VPKUWUS,
2433   ALTIVEC_BUILTIN_VPKSWUS,
2434   ALTIVEC_BUILTIN_VREFP,
2435   ALTIVEC_BUILTIN_VRFIM,
2436   ALTIVEC_BUILTIN_VRFIN,
2437   ALTIVEC_BUILTIN_VRFIP,
2438   ALTIVEC_BUILTIN_VRFIZ,
2439   ALTIVEC_BUILTIN_VRLB,
2440   ALTIVEC_BUILTIN_VRLH,
2441   ALTIVEC_BUILTIN_VRLW,
2442   ALTIVEC_BUILTIN_VRSQRTEFP,
2443   ALTIVEC_BUILTIN_VSLB,
2444   ALTIVEC_BUILTIN_VSLH,
2445   ALTIVEC_BUILTIN_VSLW,
2446   ALTIVEC_BUILTIN_VSL,
2447   ALTIVEC_BUILTIN_VSLO,
2448   ALTIVEC_BUILTIN_VSPLTB,
2449   ALTIVEC_BUILTIN_VSPLTH,
2450   ALTIVEC_BUILTIN_VSPLTW,
2451   ALTIVEC_BUILTIN_VSPLTISB,
2452   ALTIVEC_BUILTIN_VSPLTISH,
2453   ALTIVEC_BUILTIN_VSPLTISW,
2454   ALTIVEC_BUILTIN_VSRB,
2455   ALTIVEC_BUILTIN_VSRH,
2456   ALTIVEC_BUILTIN_VSRW,
2457   ALTIVEC_BUILTIN_VSRAB,
2458   ALTIVEC_BUILTIN_VSRAH,
2459   ALTIVEC_BUILTIN_VSRAW,
2460   ALTIVEC_BUILTIN_VSR,
2461   ALTIVEC_BUILTIN_VSRO,
2462   ALTIVEC_BUILTIN_VSUBUBM,
2463   ALTIVEC_BUILTIN_VSUBUHM,
2464   ALTIVEC_BUILTIN_VSUBUWM,
2465   ALTIVEC_BUILTIN_VSUBFP,
2466   ALTIVEC_BUILTIN_VSUBCUW,
2467   ALTIVEC_BUILTIN_VSUBUBS,
2468   ALTIVEC_BUILTIN_VSUBSBS,
2469   ALTIVEC_BUILTIN_VSUBUHS,
2470   ALTIVEC_BUILTIN_VSUBSHS,
2471   ALTIVEC_BUILTIN_VSUBUWS,
2472   ALTIVEC_BUILTIN_VSUBSWS,
2473   ALTIVEC_BUILTIN_VSUM4UBS,
2474   ALTIVEC_BUILTIN_VSUM4SBS,
2475   ALTIVEC_BUILTIN_VSUM4SHS,
2476   ALTIVEC_BUILTIN_VSUM2SWS,
2477   ALTIVEC_BUILTIN_VSUMSWS,
2478   ALTIVEC_BUILTIN_VXOR,
2479   ALTIVEC_BUILTIN_VSLDOI_16QI,
2480   ALTIVEC_BUILTIN_VSLDOI_8HI,
2481   ALTIVEC_BUILTIN_VSLDOI_4SI,
2482   ALTIVEC_BUILTIN_VSLDOI_4SF,
2483   ALTIVEC_BUILTIN_VUPKHSB,
2484   ALTIVEC_BUILTIN_VUPKHPX,
2485   ALTIVEC_BUILTIN_VUPKHSH,
2486   ALTIVEC_BUILTIN_VUPKLSB,
2487   ALTIVEC_BUILTIN_VUPKLPX,
2488   ALTIVEC_BUILTIN_VUPKLSH,
2489   ALTIVEC_BUILTIN_MTVSCR,
2490   ALTIVEC_BUILTIN_MFVSCR,
2491   ALTIVEC_BUILTIN_DSSALL,
2492   ALTIVEC_BUILTIN_DSS,
2493   ALTIVEC_BUILTIN_LVSL,
2494   ALTIVEC_BUILTIN_LVSR,
2495   ALTIVEC_BUILTIN_DSTT,
2496   ALTIVEC_BUILTIN_DSTST,
2497   ALTIVEC_BUILTIN_DSTSTT,
2498   ALTIVEC_BUILTIN_DST,
2499   ALTIVEC_BUILTIN_LVEBX,
2500   ALTIVEC_BUILTIN_LVEHX,
2501   ALTIVEC_BUILTIN_LVEWX,
2502   ALTIVEC_BUILTIN_LVXL,
2503   ALTIVEC_BUILTIN_LVX,
2504   ALTIVEC_BUILTIN_STVX,
2505   ALTIVEC_BUILTIN_STVEBX,
2506   ALTIVEC_BUILTIN_STVEHX,
2507   ALTIVEC_BUILTIN_STVEWX,
2508   ALTIVEC_BUILTIN_STVXL,
2509   ALTIVEC_BUILTIN_VCMPBFP_P,
2510   ALTIVEC_BUILTIN_VCMPEQFP_P,
2511   ALTIVEC_BUILTIN_VCMPEQUB_P,
2512   ALTIVEC_BUILTIN_VCMPEQUH_P,
2513   ALTIVEC_BUILTIN_VCMPEQUW_P,
2514   ALTIVEC_BUILTIN_VCMPGEFP_P,
2515   ALTIVEC_BUILTIN_VCMPGTFP_P,
2516   ALTIVEC_BUILTIN_VCMPGTSB_P,
2517   ALTIVEC_BUILTIN_VCMPGTSH_P,
2518   ALTIVEC_BUILTIN_VCMPGTSW_P,
2519   ALTIVEC_BUILTIN_VCMPGTUB_P,
2520   ALTIVEC_BUILTIN_VCMPGTUH_P,
2521   ALTIVEC_BUILTIN_VCMPGTUW_P,
2522   ALTIVEC_BUILTIN_ABSS_V4SI,
2523   ALTIVEC_BUILTIN_ABSS_V8HI,
2524   ALTIVEC_BUILTIN_ABSS_V16QI,
2525   ALTIVEC_BUILTIN_ABS_V4SI,
2526   ALTIVEC_BUILTIN_ABS_V4SF,
2527   ALTIVEC_BUILTIN_ABS_V8HI,
2528   ALTIVEC_BUILTIN_ABS_V16QI,
2529   ALTIVEC_BUILTIN_MASK_FOR_LOAD,
2530   ALTIVEC_BUILTIN_MASK_FOR_STORE,
2531   ALTIVEC_BUILTIN_VEC_INIT_V4SI,
2532   ALTIVEC_BUILTIN_VEC_INIT_V8HI,
2533   ALTIVEC_BUILTIN_VEC_INIT_V16QI,
2534   ALTIVEC_BUILTIN_VEC_INIT_V4SF,
2535   ALTIVEC_BUILTIN_VEC_SET_V4SI,
2536   ALTIVEC_BUILTIN_VEC_SET_V8HI,
2537   ALTIVEC_BUILTIN_VEC_SET_V16QI,
2538   ALTIVEC_BUILTIN_VEC_SET_V4SF,
2539   ALTIVEC_BUILTIN_VEC_EXT_V4SI,
2540   ALTIVEC_BUILTIN_VEC_EXT_V8HI,
2541   ALTIVEC_BUILTIN_VEC_EXT_V16QI,
2542   ALTIVEC_BUILTIN_VEC_EXT_V4SF,
2543
2544   /* Altivec overloaded builtins.  */
2545   ALTIVEC_BUILTIN_VCMPEQ_P,
2546   ALTIVEC_BUILTIN_OVERLOADED_FIRST = ALTIVEC_BUILTIN_VCMPEQ_P,
2547   ALTIVEC_BUILTIN_VCMPGT_P,
2548   ALTIVEC_BUILTIN_VCMPGE_P,
2549   ALTIVEC_BUILTIN_VEC_ABS,
2550   ALTIVEC_BUILTIN_VEC_ABSS,
2551   ALTIVEC_BUILTIN_VEC_ADD,
2552   ALTIVEC_BUILTIN_VEC_ADDC,
2553   ALTIVEC_BUILTIN_VEC_ADDS,
2554   ALTIVEC_BUILTIN_VEC_AND,
2555   ALTIVEC_BUILTIN_VEC_ANDC,
2556   ALTIVEC_BUILTIN_VEC_AVG,
2557   ALTIVEC_BUILTIN_VEC_CEIL,
2558   ALTIVEC_BUILTIN_VEC_CMPB,
2559   ALTIVEC_BUILTIN_VEC_CMPEQ,
2560   ALTIVEC_BUILTIN_VEC_CMPEQUB,
2561   ALTIVEC_BUILTIN_VEC_CMPEQUH,
2562   ALTIVEC_BUILTIN_VEC_CMPEQUW,
2563   ALTIVEC_BUILTIN_VEC_CMPGE,
2564   ALTIVEC_BUILTIN_VEC_CMPGT,
2565   ALTIVEC_BUILTIN_VEC_CMPLE,
2566   ALTIVEC_BUILTIN_VEC_CMPLT,
2567   ALTIVEC_BUILTIN_VEC_CTF,
2568   ALTIVEC_BUILTIN_VEC_CTS,
2569   ALTIVEC_BUILTIN_VEC_CTU,
2570   ALTIVEC_BUILTIN_VEC_DST,
2571   ALTIVEC_BUILTIN_VEC_DSTST,
2572   ALTIVEC_BUILTIN_VEC_DSTSTT,
2573   ALTIVEC_BUILTIN_VEC_DSTT,
2574   ALTIVEC_BUILTIN_VEC_EXPTE,
2575   ALTIVEC_BUILTIN_VEC_FLOOR,
2576   ALTIVEC_BUILTIN_VEC_LD,
2577   ALTIVEC_BUILTIN_VEC_LDE,
2578   ALTIVEC_BUILTIN_VEC_LDL,
2579   ALTIVEC_BUILTIN_VEC_LOGE,
2580   ALTIVEC_BUILTIN_VEC_LVEBX,
2581   ALTIVEC_BUILTIN_VEC_LVEHX,
2582   ALTIVEC_BUILTIN_VEC_LVEWX,
2583   ALTIVEC_BUILTIN_VEC_LVSL,
2584   ALTIVEC_BUILTIN_VEC_LVSR,
2585   ALTIVEC_BUILTIN_VEC_MADD,
2586   ALTIVEC_BUILTIN_VEC_MADDS,
2587   ALTIVEC_BUILTIN_VEC_MAX,
2588   ALTIVEC_BUILTIN_VEC_MERGEH,
2589   ALTIVEC_BUILTIN_VEC_MERGEL,
2590   ALTIVEC_BUILTIN_VEC_MIN,
2591   ALTIVEC_BUILTIN_VEC_MLADD,
2592   ALTIVEC_BUILTIN_VEC_MPERM,
2593   ALTIVEC_BUILTIN_VEC_MRADDS,
2594   ALTIVEC_BUILTIN_VEC_MRGHB,
2595   ALTIVEC_BUILTIN_VEC_MRGHH,
2596   ALTIVEC_BUILTIN_VEC_MRGHW,
2597   ALTIVEC_BUILTIN_VEC_MRGLB,
2598   ALTIVEC_BUILTIN_VEC_MRGLH,
2599   ALTIVEC_BUILTIN_VEC_MRGLW,
2600   ALTIVEC_BUILTIN_VEC_MSUM,
2601   ALTIVEC_BUILTIN_VEC_MSUMS,
2602   ALTIVEC_BUILTIN_VEC_MTVSCR,
2603   ALTIVEC_BUILTIN_VEC_MULE,
2604   ALTIVEC_BUILTIN_VEC_MULO,
2605   ALTIVEC_BUILTIN_VEC_NMSUB,
2606   ALTIVEC_BUILTIN_VEC_NOR,
2607   ALTIVEC_BUILTIN_VEC_OR,
2608   ALTIVEC_BUILTIN_VEC_PACK,
2609   ALTIVEC_BUILTIN_VEC_PACKPX,
2610   ALTIVEC_BUILTIN_VEC_PACKS,
2611   ALTIVEC_BUILTIN_VEC_PACKSU,
2612   ALTIVEC_BUILTIN_VEC_PERM,
2613   ALTIVEC_BUILTIN_VEC_RE,
2614   ALTIVEC_BUILTIN_VEC_RL,
2615   ALTIVEC_BUILTIN_VEC_ROUND,
2616   ALTIVEC_BUILTIN_VEC_RSQRTE,
2617   ALTIVEC_BUILTIN_VEC_SEL,
2618   ALTIVEC_BUILTIN_VEC_SL,
2619   ALTIVEC_BUILTIN_VEC_SLD,
2620   ALTIVEC_BUILTIN_VEC_SLL,
2621   ALTIVEC_BUILTIN_VEC_SLO,
2622   ALTIVEC_BUILTIN_VEC_SPLAT,
2623   ALTIVEC_BUILTIN_VEC_SPLAT_S16,
2624   ALTIVEC_BUILTIN_VEC_SPLAT_S32,
2625   ALTIVEC_BUILTIN_VEC_SPLAT_S8,
2626   ALTIVEC_BUILTIN_VEC_SPLAT_U16,
2627   ALTIVEC_BUILTIN_VEC_SPLAT_U32,
2628   ALTIVEC_BUILTIN_VEC_SPLAT_U8,
2629   ALTIVEC_BUILTIN_VEC_SPLTB,
2630   ALTIVEC_BUILTIN_VEC_SPLTH,
2631   ALTIVEC_BUILTIN_VEC_SPLTW,
2632   ALTIVEC_BUILTIN_VEC_SR,
2633   ALTIVEC_BUILTIN_VEC_SRA,
2634   ALTIVEC_BUILTIN_VEC_SRL,
2635   ALTIVEC_BUILTIN_VEC_SRO,
2636   ALTIVEC_BUILTIN_VEC_ST,
2637   ALTIVEC_BUILTIN_VEC_STE,
2638   ALTIVEC_BUILTIN_VEC_STL,
2639   ALTIVEC_BUILTIN_VEC_STVEBX,
2640   ALTIVEC_BUILTIN_VEC_STVEHX,
2641   ALTIVEC_BUILTIN_VEC_STVEWX,
2642   ALTIVEC_BUILTIN_VEC_SUB,
2643   ALTIVEC_BUILTIN_VEC_SUBC,
2644   ALTIVEC_BUILTIN_VEC_SUBS,
2645   ALTIVEC_BUILTIN_VEC_SUM2S,
2646   ALTIVEC_BUILTIN_VEC_SUM4S,
2647   ALTIVEC_BUILTIN_VEC_SUMS,
2648   ALTIVEC_BUILTIN_VEC_TRUNC,
2649   ALTIVEC_BUILTIN_VEC_UNPACKH,
2650   ALTIVEC_BUILTIN_VEC_UNPACKL,
2651   ALTIVEC_BUILTIN_VEC_VADDFP,
2652   ALTIVEC_BUILTIN_VEC_VADDSBS,
2653   ALTIVEC_BUILTIN_VEC_VADDSHS,
2654   ALTIVEC_BUILTIN_VEC_VADDSWS,
2655   ALTIVEC_BUILTIN_VEC_VADDUBM,
2656   ALTIVEC_BUILTIN_VEC_VADDUBS,
2657   ALTIVEC_BUILTIN_VEC_VADDUHM,
2658   ALTIVEC_BUILTIN_VEC_VADDUHS,
2659   ALTIVEC_BUILTIN_VEC_VADDUWM,
2660   ALTIVEC_BUILTIN_VEC_VADDUWS,
2661   ALTIVEC_BUILTIN_VEC_VAVGSB,
2662   ALTIVEC_BUILTIN_VEC_VAVGSH,
2663   ALTIVEC_BUILTIN_VEC_VAVGSW,
2664   ALTIVEC_BUILTIN_VEC_VAVGUB,
2665   ALTIVEC_BUILTIN_VEC_VAVGUH,
2666   ALTIVEC_BUILTIN_VEC_VAVGUW,
2667   ALTIVEC_BUILTIN_VEC_VCFSX,
2668   ALTIVEC_BUILTIN_VEC_VCFUX,
2669   ALTIVEC_BUILTIN_VEC_VCMPEQFP,
2670   ALTIVEC_BUILTIN_VEC_VCMPEQUB,
2671   ALTIVEC_BUILTIN_VEC_VCMPEQUH,
2672   ALTIVEC_BUILTIN_VEC_VCMPEQUW,
2673   ALTIVEC_BUILTIN_VEC_VCMPGTFP,
2674   ALTIVEC_BUILTIN_VEC_VCMPGTSB,
2675   ALTIVEC_BUILTIN_VEC_VCMPGTSH,
2676   ALTIVEC_BUILTIN_VEC_VCMPGTSW,
2677   ALTIVEC_BUILTIN_VEC_VCMPGTUB,
2678   ALTIVEC_BUILTIN_VEC_VCMPGTUH,
2679   ALTIVEC_BUILTIN_VEC_VCMPGTUW,
2680   ALTIVEC_BUILTIN_VEC_VMAXFP,
2681   ALTIVEC_BUILTIN_VEC_VMAXSB,
2682   ALTIVEC_BUILTIN_VEC_VMAXSH,
2683   ALTIVEC_BUILTIN_VEC_VMAXSW,
2684   ALTIVEC_BUILTIN_VEC_VMAXUB,
2685   ALTIVEC_BUILTIN_VEC_VMAXUH,
2686   ALTIVEC_BUILTIN_VEC_VMAXUW,
2687   ALTIVEC_BUILTIN_VEC_VMINFP,
2688   ALTIVEC_BUILTIN_VEC_VMINSB,
2689   ALTIVEC_BUILTIN_VEC_VMINSH,
2690   ALTIVEC_BUILTIN_VEC_VMINSW,
2691   ALTIVEC_BUILTIN_VEC_VMINUB,
2692   ALTIVEC_BUILTIN_VEC_VMINUH,
2693   ALTIVEC_BUILTIN_VEC_VMINUW,
2694   ALTIVEC_BUILTIN_VEC_VMRGHB,
2695   ALTIVEC_BUILTIN_VEC_VMRGHH,
2696   ALTIVEC_BUILTIN_VEC_VMRGHW,
2697   ALTIVEC_BUILTIN_VEC_VMRGLB,
2698   ALTIVEC_BUILTIN_VEC_VMRGLH,
2699   ALTIVEC_BUILTIN_VEC_VMRGLW,
2700   ALTIVEC_BUILTIN_VEC_VMSUMMBM,
2701   ALTIVEC_BUILTIN_VEC_VMSUMSHM,
2702   ALTIVEC_BUILTIN_VEC_VMSUMSHS,
2703   ALTIVEC_BUILTIN_VEC_VMSUMUBM,
2704   ALTIVEC_BUILTIN_VEC_VMSUMUHM,
2705   ALTIVEC_BUILTIN_VEC_VMSUMUHS,
2706   ALTIVEC_BUILTIN_VEC_VMULESB,
2707   ALTIVEC_BUILTIN_VEC_VMULESH,
2708   ALTIVEC_BUILTIN_VEC_VMULEUB,
2709   ALTIVEC_BUILTIN_VEC_VMULEUH,
2710   ALTIVEC_BUILTIN_VEC_VMULOSB,
2711   ALTIVEC_BUILTIN_VEC_VMULOSH,
2712   ALTIVEC_BUILTIN_VEC_VMULOUB,
2713   ALTIVEC_BUILTIN_VEC_VMULOUH,
2714   ALTIVEC_BUILTIN_VEC_VPKSHSS,
2715   ALTIVEC_BUILTIN_VEC_VPKSHUS,
2716   ALTIVEC_BUILTIN_VEC_VPKSWSS,
2717   ALTIVEC_BUILTIN_VEC_VPKSWUS,
2718   ALTIVEC_BUILTIN_VEC_VPKUHUM,
2719   ALTIVEC_BUILTIN_VEC_VPKUHUS,
2720   ALTIVEC_BUILTIN_VEC_VPKUWUM,
2721   ALTIVEC_BUILTIN_VEC_VPKUWUS,
2722   ALTIVEC_BUILTIN_VEC_VRLB,
2723   ALTIVEC_BUILTIN_VEC_VRLH,
2724   ALTIVEC_BUILTIN_VEC_VRLW,
2725   ALTIVEC_BUILTIN_VEC_VSLB,
2726   ALTIVEC_BUILTIN_VEC_VSLH,
2727   ALTIVEC_BUILTIN_VEC_VSLW,
2728   ALTIVEC_BUILTIN_VEC_VSPLTB,
2729   ALTIVEC_BUILTIN_VEC_VSPLTH,
2730   ALTIVEC_BUILTIN_VEC_VSPLTW,
2731   ALTIVEC_BUILTIN_VEC_VSRAB,
2732   ALTIVEC_BUILTIN_VEC_VSRAH,
2733   ALTIVEC_BUILTIN_VEC_VSRAW,
2734   ALTIVEC_BUILTIN_VEC_VSRB,
2735   ALTIVEC_BUILTIN_VEC_VSRH,
2736   ALTIVEC_BUILTIN_VEC_VSRW,
2737   ALTIVEC_BUILTIN_VEC_VSUBFP,
2738   ALTIVEC_BUILTIN_VEC_VSUBSBS,
2739   ALTIVEC_BUILTIN_VEC_VSUBSHS,
2740   ALTIVEC_BUILTIN_VEC_VSUBSWS,
2741   ALTIVEC_BUILTIN_VEC_VSUBUBM,
2742   ALTIVEC_BUILTIN_VEC_VSUBUBS,
2743   ALTIVEC_BUILTIN_VEC_VSUBUHM,
2744   ALTIVEC_BUILTIN_VEC_VSUBUHS,
2745   ALTIVEC_BUILTIN_VEC_VSUBUWM,
2746   ALTIVEC_BUILTIN_VEC_VSUBUWS,
2747   ALTIVEC_BUILTIN_VEC_VSUM4SBS,
2748   ALTIVEC_BUILTIN_VEC_VSUM4SHS,
2749   ALTIVEC_BUILTIN_VEC_VSUM4UBS,
2750   ALTIVEC_BUILTIN_VEC_VUPKHPX,
2751   ALTIVEC_BUILTIN_VEC_VUPKHSB,
2752   ALTIVEC_BUILTIN_VEC_VUPKHSH,
2753   ALTIVEC_BUILTIN_VEC_VUPKLPX,
2754   ALTIVEC_BUILTIN_VEC_VUPKLSB,
2755   ALTIVEC_BUILTIN_VEC_VUPKLSH,
2756   ALTIVEC_BUILTIN_VEC_XOR,
2757   ALTIVEC_BUILTIN_VEC_STEP,
2758   ALTIVEC_BUILTIN_OVERLOADED_LAST = ALTIVEC_BUILTIN_VEC_STEP,
2759
2760   /* SPE builtins.  */
2761   SPE_BUILTIN_EVADDW,
2762   SPE_BUILTIN_EVAND,
2763   SPE_BUILTIN_EVANDC,
2764   SPE_BUILTIN_EVDIVWS,
2765   SPE_BUILTIN_EVDIVWU,
2766   SPE_BUILTIN_EVEQV,
2767   SPE_BUILTIN_EVFSADD,
2768   SPE_BUILTIN_EVFSDIV,
2769   SPE_BUILTIN_EVFSMUL,
2770   SPE_BUILTIN_EVFSSUB,
2771   SPE_BUILTIN_EVLDDX,
2772   SPE_BUILTIN_EVLDHX,
2773   SPE_BUILTIN_EVLDWX,
2774   SPE_BUILTIN_EVLHHESPLATX,
2775   SPE_BUILTIN_EVLHHOSSPLATX,
2776   SPE_BUILTIN_EVLHHOUSPLATX,
2777   SPE_BUILTIN_EVLWHEX,
2778   SPE_BUILTIN_EVLWHOSX,
2779   SPE_BUILTIN_EVLWHOUX,
2780   SPE_BUILTIN_EVLWHSPLATX,
2781   SPE_BUILTIN_EVLWWSPLATX,
2782   SPE_BUILTIN_EVMERGEHI,
2783   SPE_BUILTIN_EVMERGEHILO,
2784   SPE_BUILTIN_EVMERGELO,
2785   SPE_BUILTIN_EVMERGELOHI,
2786   SPE_BUILTIN_EVMHEGSMFAA,
2787   SPE_BUILTIN_EVMHEGSMFAN,
2788   SPE_BUILTIN_EVMHEGSMIAA,
2789   SPE_BUILTIN_EVMHEGSMIAN,
2790   SPE_BUILTIN_EVMHEGUMIAA,
2791   SPE_BUILTIN_EVMHEGUMIAN,
2792   SPE_BUILTIN_EVMHESMF,
2793   SPE_BUILTIN_EVMHESMFA,
2794   SPE_BUILTIN_EVMHESMFAAW,
2795   SPE_BUILTIN_EVMHESMFANW,
2796   SPE_BUILTIN_EVMHESMI,
2797   SPE_BUILTIN_EVMHESMIA,
2798   SPE_BUILTIN_EVMHESMIAAW,
2799   SPE_BUILTIN_EVMHESMIANW,
2800   SPE_BUILTIN_EVMHESSF,
2801   SPE_BUILTIN_EVMHESSFA,
2802   SPE_BUILTIN_EVMHESSFAAW,
2803   SPE_BUILTIN_EVMHESSFANW,
2804   SPE_BUILTIN_EVMHESSIAAW,
2805   SPE_BUILTIN_EVMHESSIANW,
2806   SPE_BUILTIN_EVMHEUMI,
2807   SPE_BUILTIN_EVMHEUMIA,
2808   SPE_BUILTIN_EVMHEUMIAAW,
2809   SPE_BUILTIN_EVMHEUMIANW,
2810   SPE_BUILTIN_EVMHEUSIAAW,
2811   SPE_BUILTIN_EVMHEUSIANW,
2812   SPE_BUILTIN_EVMHOGSMFAA,
2813   SPE_BUILTIN_EVMHOGSMFAN,
2814   SPE_BUILTIN_EVMHOGSMIAA,
2815   SPE_BUILTIN_EVMHOGSMIAN,
2816   SPE_BUILTIN_EVMHOGUMIAA,
2817   SPE_BUILTIN_EVMHOGUMIAN,
2818   SPE_BUILTIN_EVMHOSMF,
2819   SPE_BUILTIN_EVMHOSMFA,
2820   SPE_BUILTIN_EVMHOSMFAAW,
2821   SPE_BUILTIN_EVMHOSMFANW,
2822   SPE_BUILTIN_EVMHOSMI,
2823   SPE_BUILTIN_EVMHOSMIA,
2824   SPE_BUILTIN_EVMHOSMIAAW,
2825   SPE_BUILTIN_EVMHOSMIANW,
2826   SPE_BUILTIN_EVMHOSSF,
2827   SPE_BUILTIN_EVMHOSSFA,
2828   SPE_BUILTIN_EVMHOSSFAAW,
2829   SPE_BUILTIN_EVMHOSSFANW,
2830   SPE_BUILTIN_EVMHOSSIAAW,
2831   SPE_BUILTIN_EVMHOSSIANW,
2832   SPE_BUILTIN_EVMHOUMI,
2833   SPE_BUILTIN_EVMHOUMIA,
2834   SPE_BUILTIN_EVMHOUMIAAW,
2835   SPE_BUILTIN_EVMHOUMIANW,
2836   SPE_BUILTIN_EVMHOUSIAAW,
2837   SPE_BUILTIN_EVMHOUSIANW,
2838   SPE_BUILTIN_EVMWHSMF,
2839   SPE_BUILTIN_EVMWHSMFA,
2840   SPE_BUILTIN_EVMWHSMI,
2841   SPE_BUILTIN_EVMWHSMIA,
2842   SPE_BUILTIN_EVMWHSSF,
2843   SPE_BUILTIN_EVMWHSSFA,
2844   SPE_BUILTIN_EVMWHUMI,
2845   SPE_BUILTIN_EVMWHUMIA,
2846   SPE_BUILTIN_EVMWLSMIAAW,
2847   SPE_BUILTIN_EVMWLSMIANW,
2848   SPE_BUILTIN_EVMWLSSIAAW,
2849   SPE_BUILTIN_EVMWLSSIANW,
2850   SPE_BUILTIN_EVMWLUMI,
2851   SPE_BUILTIN_EVMWLUMIA,
2852   SPE_BUILTIN_EVMWLUMIAAW,
2853   SPE_BUILTIN_EVMWLUMIANW,
2854   SPE_BUILTIN_EVMWLUSIAAW,
2855   SPE_BUILTIN_EVMWLUSIANW,
2856   SPE_BUILTIN_EVMWSMF,
2857   SPE_BUILTIN_EVMWSMFA,
2858   SPE_BUILTIN_EVMWSMFAA,
2859   SPE_BUILTIN_EVMWSMFAN,
2860   SPE_BUILTIN_EVMWSMI,
2861   SPE_BUILTIN_EVMWSMIA,
2862   SPE_BUILTIN_EVMWSMIAA,
2863   SPE_BUILTIN_EVMWSMIAN,
2864   SPE_BUILTIN_EVMWHSSFAA,
2865   SPE_BUILTIN_EVMWSSF,
2866   SPE_BUILTIN_EVMWSSFA,
2867   SPE_BUILTIN_EVMWSSFAA,
2868   SPE_BUILTIN_EVMWSSFAN,
2869   SPE_BUILTIN_EVMWUMI,
2870   SPE_BUILTIN_EVMWUMIA,
2871   SPE_BUILTIN_EVMWUMIAA,
2872   SPE_BUILTIN_EVMWUMIAN,
2873   SPE_BUILTIN_EVNAND,
2874   SPE_BUILTIN_EVNOR,
2875   SPE_BUILTIN_EVOR,
2876   SPE_BUILTIN_EVORC,
2877   SPE_BUILTIN_EVRLW,
2878   SPE_BUILTIN_EVSLW,
2879   SPE_BUILTIN_EVSRWS,
2880   SPE_BUILTIN_EVSRWU,
2881   SPE_BUILTIN_EVSTDDX,
2882   SPE_BUILTIN_EVSTDHX,
2883   SPE_BUILTIN_EVSTDWX,
2884   SPE_BUILTIN_EVSTWHEX,
2885   SPE_BUILTIN_EVSTWHOX,
2886   SPE_BUILTIN_EVSTWWEX,
2887   SPE_BUILTIN_EVSTWWOX,
2888   SPE_BUILTIN_EVSUBFW,
2889   SPE_BUILTIN_EVXOR,
2890   SPE_BUILTIN_EVABS,
2891   SPE_BUILTIN_EVADDSMIAAW,
2892   SPE_BUILTIN_EVADDSSIAAW,
2893   SPE_BUILTIN_EVADDUMIAAW,
2894   SPE_BUILTIN_EVADDUSIAAW,
2895   SPE_BUILTIN_EVCNTLSW,
2896   SPE_BUILTIN_EVCNTLZW,
2897   SPE_BUILTIN_EVEXTSB,
2898   SPE_BUILTIN_EVEXTSH,
2899   SPE_BUILTIN_EVFSABS,
2900   SPE_BUILTIN_EVFSCFSF,
2901   SPE_BUILTIN_EVFSCFSI,
2902   SPE_BUILTIN_EVFSCFUF,
2903   SPE_BUILTIN_EVFSCFUI,
2904   SPE_BUILTIN_EVFSCTSF,
2905   SPE_BUILTIN_EVFSCTSI,
2906   SPE_BUILTIN_EVFSCTSIZ,
2907   SPE_BUILTIN_EVFSCTUF,
2908   SPE_BUILTIN_EVFSCTUI,
2909   SPE_BUILTIN_EVFSCTUIZ,
2910   SPE_BUILTIN_EVFSNABS,
2911   SPE_BUILTIN_EVFSNEG,
2912   SPE_BUILTIN_EVMRA,
2913   SPE_BUILTIN_EVNEG,
2914   SPE_BUILTIN_EVRNDW,
2915   SPE_BUILTIN_EVSUBFSMIAAW,
2916   SPE_BUILTIN_EVSUBFSSIAAW,
2917   SPE_BUILTIN_EVSUBFUMIAAW,
2918   SPE_BUILTIN_EVSUBFUSIAAW,
2919   SPE_BUILTIN_EVADDIW,
2920   SPE_BUILTIN_EVLDD,
2921   SPE_BUILTIN_EVLDH,
2922   SPE_BUILTIN_EVLDW,
2923   SPE_BUILTIN_EVLHHESPLAT,
2924   SPE_BUILTIN_EVLHHOSSPLAT,
2925   SPE_BUILTIN_EVLHHOUSPLAT,
2926   SPE_BUILTIN_EVLWHE,
2927   SPE_BUILTIN_EVLWHOS,
2928   SPE_BUILTIN_EVLWHOU,
2929   SPE_BUILTIN_EVLWHSPLAT,
2930   SPE_BUILTIN_EVLWWSPLAT,
2931   SPE_BUILTIN_EVRLWI,
2932   SPE_BUILTIN_EVSLWI,
2933   SPE_BUILTIN_EVSRWIS,
2934   SPE_BUILTIN_EVSRWIU,
2935   SPE_BUILTIN_EVSTDD,
2936   SPE_BUILTIN_EVSTDH,
2937   SPE_BUILTIN_EVSTDW,
2938   SPE_BUILTIN_EVSTWHE,
2939   SPE_BUILTIN_EVSTWHO,
2940   SPE_BUILTIN_EVSTWWE,
2941   SPE_BUILTIN_EVSTWWO,
2942   SPE_BUILTIN_EVSUBIFW,
2943
2944   /* Compares.  */
2945   SPE_BUILTIN_EVCMPEQ,
2946   SPE_BUILTIN_EVCMPGTS,
2947   SPE_BUILTIN_EVCMPGTU,
2948   SPE_BUILTIN_EVCMPLTS,
2949   SPE_BUILTIN_EVCMPLTU,
2950   SPE_BUILTIN_EVFSCMPEQ,
2951   SPE_BUILTIN_EVFSCMPGT,
2952   SPE_BUILTIN_EVFSCMPLT,
2953   SPE_BUILTIN_EVFSTSTEQ,
2954   SPE_BUILTIN_EVFSTSTGT,
2955   SPE_BUILTIN_EVFSTSTLT,
2956
2957   /* EVSEL compares.  */
2958   SPE_BUILTIN_EVSEL_CMPEQ,
2959   SPE_BUILTIN_EVSEL_CMPGTS,
2960   SPE_BUILTIN_EVSEL_CMPGTU,
2961   SPE_BUILTIN_EVSEL_CMPLTS,
2962   SPE_BUILTIN_EVSEL_CMPLTU,
2963   SPE_BUILTIN_EVSEL_FSCMPEQ,
2964   SPE_BUILTIN_EVSEL_FSCMPGT,
2965   SPE_BUILTIN_EVSEL_FSCMPLT,
2966   SPE_BUILTIN_EVSEL_FSTSTEQ,
2967   SPE_BUILTIN_EVSEL_FSTSTGT,
2968   SPE_BUILTIN_EVSEL_FSTSTLT,
2969
2970   SPE_BUILTIN_EVSPLATFI,
2971   SPE_BUILTIN_EVSPLATI,
2972   SPE_BUILTIN_EVMWHSSMAA,
2973   SPE_BUILTIN_EVMWHSMFAA,
2974   SPE_BUILTIN_EVMWHSMIAA,
2975   SPE_BUILTIN_EVMWHUSIAA,
2976   SPE_BUILTIN_EVMWHUMIAA,
2977   SPE_BUILTIN_EVMWHSSFAN,
2978   SPE_BUILTIN_EVMWHSSIAN,
2979   SPE_BUILTIN_EVMWHSMFAN,
2980   SPE_BUILTIN_EVMWHSMIAN,
2981   SPE_BUILTIN_EVMWHUSIAN,
2982   SPE_BUILTIN_EVMWHUMIAN,
2983   SPE_BUILTIN_EVMWHGSSFAA,
2984   SPE_BUILTIN_EVMWHGSMFAA,
2985   SPE_BUILTIN_EVMWHGSMIAA,
2986   SPE_BUILTIN_EVMWHGUMIAA,
2987   SPE_BUILTIN_EVMWHGSSFAN,
2988   SPE_BUILTIN_EVMWHGSMFAN,
2989   SPE_BUILTIN_EVMWHGSMIAN,
2990   SPE_BUILTIN_EVMWHGUMIAN,
2991   SPE_BUILTIN_MTSPEFSCR,
2992   SPE_BUILTIN_MFSPEFSCR,
2993   SPE_BUILTIN_BRINC,
2994
2995   /* PAIRED builtins.  */
2996   PAIRED_BUILTIN_DIVV2SF3,
2997   PAIRED_BUILTIN_ABSV2SF2,
2998   PAIRED_BUILTIN_NEGV2SF2,
2999   PAIRED_BUILTIN_SQRTV2SF2,
3000   PAIRED_BUILTIN_ADDV2SF3,
3001   PAIRED_BUILTIN_SUBV2SF3,
3002   PAIRED_BUILTIN_RESV2SF2,
3003   PAIRED_BUILTIN_MULV2SF3,
3004   PAIRED_BUILTIN_MSUB,
3005   PAIRED_BUILTIN_MADD,
3006   PAIRED_BUILTIN_NMSUB,
3007   PAIRED_BUILTIN_NMADD,
3008   PAIRED_BUILTIN_NABSV2SF2,
3009   PAIRED_BUILTIN_SUM0,
3010   PAIRED_BUILTIN_SUM1,
3011   PAIRED_BUILTIN_MULS0,
3012   PAIRED_BUILTIN_MULS1,
3013   PAIRED_BUILTIN_MERGE00,
3014   PAIRED_BUILTIN_MERGE01,
3015   PAIRED_BUILTIN_MERGE10,
3016   PAIRED_BUILTIN_MERGE11,
3017   PAIRED_BUILTIN_MADDS0,
3018   PAIRED_BUILTIN_MADDS1,
3019   PAIRED_BUILTIN_STX,
3020   PAIRED_BUILTIN_LX,
3021   PAIRED_BUILTIN_SELV2SF4,
3022   PAIRED_BUILTIN_CMPU0,
3023   PAIRED_BUILTIN_CMPU1,
3024
3025   RS6000_BUILTIN_RECIP,
3026   RS6000_BUILTIN_RECIPF,
3027   RS6000_BUILTIN_RSQRTF,
3028
3029   RS6000_BUILTIN_COUNT
3030 };
3031
3032 enum rs6000_builtin_type_index
3033 {
3034   RS6000_BTI_NOT_OPAQUE,
3035   RS6000_BTI_opaque_V2SI,
3036   RS6000_BTI_opaque_V2SF,
3037   RS6000_BTI_opaque_p_V2SI,
3038   RS6000_BTI_opaque_V4SI,
3039   RS6000_BTI_V16QI,
3040   RS6000_BTI_V2SI,
3041   RS6000_BTI_V2SF,
3042   RS6000_BTI_V4HI,
3043   RS6000_BTI_V4SI,
3044   RS6000_BTI_V4SF,
3045   RS6000_BTI_V8HI,
3046   RS6000_BTI_unsigned_V16QI,
3047   RS6000_BTI_unsigned_V8HI,
3048   RS6000_BTI_unsigned_V4SI,
3049   RS6000_BTI_bool_char,          /* __bool char */
3050   RS6000_BTI_bool_short,         /* __bool short */
3051   RS6000_BTI_bool_int,           /* __bool int */
3052   RS6000_BTI_pixel,              /* __pixel */
3053   RS6000_BTI_bool_V16QI,         /* __vector __bool char */
3054   RS6000_BTI_bool_V8HI,          /* __vector __bool short */
3055   RS6000_BTI_bool_V4SI,          /* __vector __bool int */
3056   RS6000_BTI_pixel_V8HI,         /* __vector __pixel */
3057   RS6000_BTI_long,               /* long_integer_type_node */
3058   RS6000_BTI_unsigned_long,      /* long_unsigned_type_node */
3059   RS6000_BTI_INTQI,              /* intQI_type_node */
3060   RS6000_BTI_UINTQI,             /* unsigned_intQI_type_node */
3061   RS6000_BTI_INTHI,              /* intHI_type_node */
3062   RS6000_BTI_UINTHI,             /* unsigned_intHI_type_node */
3063   RS6000_BTI_INTSI,              /* intSI_type_node */
3064   RS6000_BTI_UINTSI,             /* unsigned_intSI_type_node */
3065   RS6000_BTI_float,              /* float_type_node */
3066   RS6000_BTI_void,               /* void_type_node */
3067   RS6000_BTI_MAX
3068 };
3069
3070
3071 #define opaque_V2SI_type_node         (rs6000_builtin_types[RS6000_BTI_opaque_V2SI])
3072 #define opaque_V2SF_type_node         (rs6000_builtin_types[RS6000_BTI_opaque_V2SF])
3073 #define opaque_p_V2SI_type_node       (rs6000_builtin_types[RS6000_BTI_opaque_p_V2SI])
3074 #define opaque_V4SI_type_node         (rs6000_builtin_types[RS6000_BTI_opaque_V4SI])
3075 #define V16QI_type_node               (rs6000_builtin_types[RS6000_BTI_V16QI])
3076 #define V2SI_type_node                (rs6000_builtin_types[RS6000_BTI_V2SI])
3077 #define V2SF_type_node                (rs6000_builtin_types[RS6000_BTI_V2SF])
3078 #define V4HI_type_node                (rs6000_builtin_types[RS6000_BTI_V4HI])
3079 #define V4SI_type_node                (rs6000_builtin_types[RS6000_BTI_V4SI])
3080 #define V4SF_type_node                (rs6000_builtin_types[RS6000_BTI_V4SF])
3081 #define V8HI_type_node                (rs6000_builtin_types[RS6000_BTI_V8HI])
3082 #define unsigned_V16QI_type_node      (rs6000_builtin_types[RS6000_BTI_unsigned_V16QI])
3083 #define unsigned_V8HI_type_node       (rs6000_builtin_types[RS6000_BTI_unsigned_V8HI])
3084 #define unsigned_V4SI_type_node       (rs6000_builtin_types[RS6000_BTI_unsigned_V4SI])
3085 #define bool_char_type_node           (rs6000_builtin_types[RS6000_BTI_bool_char])
3086 #define bool_short_type_node          (rs6000_builtin_types[RS6000_BTI_bool_short])
3087 #define bool_int_type_node            (rs6000_builtin_types[RS6000_BTI_bool_int])
3088 #define pixel_type_node               (rs6000_builtin_types[RS6000_BTI_pixel])
3089 #define bool_V16QI_type_node          (rs6000_builtin_types[RS6000_BTI_bool_V16QI])
3090 #define bool_V8HI_type_node           (rs6000_builtin_types[RS6000_BTI_bool_V8HI])
3091 #define bool_V4SI_type_node           (rs6000_builtin_types[RS6000_BTI_bool_V4SI])
3092 #define pixel_V8HI_type_node          (rs6000_builtin_types[RS6000_BTI_pixel_V8HI])
3093
3094 #define long_integer_type_internal_node  (rs6000_builtin_types[RS6000_BTI_long])
3095 #define long_unsigned_type_internal_node (rs6000_builtin_types[RS6000_BTI_unsigned_long])
3096 #define intQI_type_internal_node         (rs6000_builtin_types[RS6000_BTI_INTQI])
3097 #define uintQI_type_internal_node        (rs6000_builtin_types[RS6000_BTI_UINTQI])
3098 #define intHI_type_internal_node         (rs6000_builtin_types[RS6000_BTI_INTHI])
3099 #define uintHI_type_internal_node        (rs6000_builtin_types[RS6000_BTI_UINTHI])
3100 #define intSI_type_internal_node         (rs6000_builtin_types[RS6000_BTI_INTSI])
3101 #define uintSI_type_internal_node        (rs6000_builtin_types[RS6000_BTI_UINTSI])
3102 #define float_type_internal_node         (rs6000_builtin_types[RS6000_BTI_float])
3103 #define void_type_internal_node          (rs6000_builtin_types[RS6000_BTI_void])
3104
3105 extern GTY(()) tree rs6000_builtin_types[RS6000_BTI_MAX];
3106 extern GTY(()) tree rs6000_builtin_decls[RS6000_BUILTIN_COUNT];
3107