OSDN Git Service

* dwarf2out.c, fold-const.c, ipa-type-escape.c,
[pf3gnuchains/gcc-fork.git] / gcc / config / rs6000 / rs6000.h
1 /* Definitions of target machine for GNU compiler, for IBM RS/6000.
2    Copyright (C) 1992, 1993, 1994, 1995, 1996, 1997, 1998, 1999,
3    2000, 2001, 2002, 2003, 2004, 2005 Free Software Foundation, Inc.
4    Contributed by Richard Kenner (kenner@vlsi1.ultra.nyu.edu)
5
6    This file is part of GCC.
7
8    GCC is free software; you can redistribute it and/or modify it
9    under the terms of the GNU General Public License as published
10    by the Free Software Foundation; either version 2, or (at your
11    option) any later version.
12
13    GCC is distributed in the hope that it will be useful, but WITHOUT
14    ANY WARRANTY; without even the implied warranty of MERCHANTABILITY
15    or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public
16    License for more details.
17
18    You should have received a copy of the GNU General Public License
19    along with GCC; see the file COPYING.  If not, write to the
20    Free Software Foundation, 51 Franklin Street, Fifth Floor, Boston,
21    MA 02110-1301, USA.  */
22
23 /* Note that some other tm.h files include this one and then override
24    many of the definitions.  */
25
26 /* Definitions for the object file format.  These are set at
27    compile-time.  */
28
29 #define OBJECT_XCOFF 1
30 #define OBJECT_ELF 2
31 #define OBJECT_PEF 3
32 #define OBJECT_MACHO 4
33
34 #define TARGET_ELF (TARGET_OBJECT_FORMAT == OBJECT_ELF)
35 #define TARGET_XCOFF (TARGET_OBJECT_FORMAT == OBJECT_XCOFF)
36 #define TARGET_MACOS (TARGET_OBJECT_FORMAT == OBJECT_PEF)
37 #define TARGET_MACHO (TARGET_OBJECT_FORMAT == OBJECT_MACHO)
38
39 #ifndef TARGET_AIX
40 #define TARGET_AIX 0
41 #endif
42
43 /* Control whether function entry points use a "dot" symbol when
44    ABI_AIX.  */
45 #define DOT_SYMBOLS 1
46
47 /* Default string to use for cpu if not specified.  */
48 #ifndef TARGET_CPU_DEFAULT
49 #define TARGET_CPU_DEFAULT ((char *)0)
50 #endif
51
52 /* If configured for PPC405, support PPC405CR Erratum77.  */
53 #ifdef CONFIG_PPC405CR
54 #define PPC405_ERRATUM77 (rs6000_cpu == PROCESSOR_PPC405)
55 #else
56 #define PPC405_ERRATUM77 0
57 #endif
58
59 /* Common ASM definitions used by ASM_SPEC among the various targets
60    for handling -mcpu=xxx switches.  */
61 #define ASM_CPU_SPEC \
62 "%{!mcpu*: \
63   %{mpower: %{!mpower2: -mpwr}} \
64   %{mpower2: -mpwrx} \
65   %{mpowerpc64*: -mppc64} \
66   %{!mpowerpc64*: %{mpowerpc*: -mppc}} \
67   %{mno-power: %{!mpowerpc*: -mcom}} \
68   %{!mno-power: %{!mpower*: %(asm_default)}}} \
69 %{mcpu=common: -mcom} \
70 %{mcpu=power: -mpwr} \
71 %{mcpu=power2: -mpwrx} \
72 %{mcpu=power3: -mppc64} \
73 %{mcpu=power4: -mpower4} \
74 %{mcpu=power5: -mpower4} \
75 %{mcpu=powerpc: -mppc} \
76 %{mcpu=rios: -mpwr} \
77 %{mcpu=rios1: -mpwr} \
78 %{mcpu=rios2: -mpwrx} \
79 %{mcpu=rsc: -mpwr} \
80 %{mcpu=rsc1: -mpwr} \
81 %{mcpu=rs64a: -mppc64} \
82 %{mcpu=401: -mppc} \
83 %{mcpu=403: -m403} \
84 %{mcpu=405: -m405} \
85 %{mcpu=405fp: -m405} \
86 %{mcpu=440: -m440} \
87 %{mcpu=440fp: -m440} \
88 %{mcpu=505: -mppc} \
89 %{mcpu=601: -m601} \
90 %{mcpu=602: -mppc} \
91 %{mcpu=603: -mppc} \
92 %{mcpu=603e: -mppc} \
93 %{mcpu=ec603e: -mppc} \
94 %{mcpu=604: -mppc} \
95 %{mcpu=604e: -mppc} \
96 %{mcpu=620: -mppc64} \
97 %{mcpu=630: -mppc64} \
98 %{mcpu=740: -mppc} \
99 %{mcpu=750: -mppc} \
100 %{mcpu=G3: -mppc} \
101 %{mcpu=7400: -mppc -maltivec} \
102 %{mcpu=7450: -mppc -maltivec} \
103 %{mcpu=G4: -mppc -maltivec} \
104 %{mcpu=801: -mppc} \
105 %{mcpu=821: -mppc} \
106 %{mcpu=823: -mppc} \
107 %{mcpu=860: -mppc} \
108 %{mcpu=970: -mpower4 -maltivec} \
109 %{mcpu=G5: -mpower4 -maltivec} \
110 %{mcpu=8540: -me500} \
111 %{maltivec: -maltivec} \
112 -many"
113
114 #define CPP_DEFAULT_SPEC ""
115
116 #define ASM_DEFAULT_SPEC ""
117
118 /* This macro defines names of additional specifications to put in the specs
119    that can be used in various specifications like CC1_SPEC.  Its definition
120    is an initializer with a subgrouping for each command option.
121
122    Each subgrouping contains a string constant, that defines the
123    specification name, and a string constant that used by the GCC driver
124    program.
125
126    Do not define this macro if it does not need to do anything.  */
127
128 #define SUBTARGET_EXTRA_SPECS
129
130 #define EXTRA_SPECS                                                     \
131   { "cpp_default",              CPP_DEFAULT_SPEC },                     \
132   { "asm_cpu",                  ASM_CPU_SPEC },                         \
133   { "asm_default",              ASM_DEFAULT_SPEC },                     \
134   SUBTARGET_EXTRA_SPECS
135
136 /* Architecture type.  */
137
138 /* Define TARGET_MFCRF if the target assembler does not support the
139    optional field operand for mfcr.  */
140
141 #ifndef HAVE_AS_MFCRF
142 #undef  TARGET_MFCRF
143 #define TARGET_MFCRF 0
144 #endif
145
146 /* Define TARGET_POPCNTB if the target assembler does not support the
147    popcount byte instruction.  */
148
149 #ifndef HAVE_AS_POPCNTB
150 #undef  TARGET_POPCNTB
151 #define TARGET_POPCNTB 0
152 #endif
153
154 #ifndef TARGET_SECURE_PLT
155 #define TARGET_SECURE_PLT 0
156 #endif
157
158 #define TARGET_32BIT            (! TARGET_64BIT)
159
160 #ifndef HAVE_AS_TLS
161 #define HAVE_AS_TLS 0
162 #endif
163
164 /* Return 1 for a symbol ref for a thread-local storage symbol.  */
165 #define RS6000_SYMBOL_REF_TLS_P(RTX) \
166   (GET_CODE (RTX) == SYMBOL_REF && SYMBOL_REF_TLS_MODEL (RTX) != 0)
167
168 #ifdef IN_LIBGCC2
169 /* For libgcc2 we make sure this is a compile time constant */
170 #if defined (__64BIT__) || defined (__powerpc64__)
171 #undef TARGET_POWERPC64
172 #define TARGET_POWERPC64        1
173 #else
174 #undef TARGET_POWERPC64
175 #define TARGET_POWERPC64        0
176 #endif
177 #else
178     /* The option machinery will define this.  */
179 #endif
180
181 #define TARGET_DEFAULT (MASK_POWER | MASK_MULTIPLE | MASK_STRING)
182
183 /* Processor type.  Order must match cpu attribute in MD file.  */
184 enum processor_type
185  {
186    PROCESSOR_RIOS1,
187    PROCESSOR_RIOS2,
188    PROCESSOR_RS64A,
189    PROCESSOR_MPCCORE,
190    PROCESSOR_PPC403,
191    PROCESSOR_PPC405,
192    PROCESSOR_PPC440,
193    PROCESSOR_PPC601,
194    PROCESSOR_PPC603,
195    PROCESSOR_PPC604,
196    PROCESSOR_PPC604e,
197    PROCESSOR_PPC620,
198    PROCESSOR_PPC630,
199    PROCESSOR_PPC750,
200    PROCESSOR_PPC7400,
201    PROCESSOR_PPC7450,
202    PROCESSOR_PPC8540,
203    PROCESSOR_POWER4,
204    PROCESSOR_POWER5
205 };
206
207 extern enum processor_type rs6000_cpu;
208
209 /* Recast the processor type to the cpu attribute.  */
210 #define rs6000_cpu_attr ((enum attr_cpu)rs6000_cpu)
211
212 /* Define generic processor types based upon current deployment.  */
213 #define PROCESSOR_COMMON    PROCESSOR_PPC601
214 #define PROCESSOR_POWER     PROCESSOR_RIOS1
215 #define PROCESSOR_POWERPC   PROCESSOR_PPC604
216 #define PROCESSOR_POWERPC64 PROCESSOR_RS64A
217
218 /* Define the default processor.  This is overridden by other tm.h files.  */
219 #define PROCESSOR_DEFAULT   PROCESSOR_RIOS1
220 #define PROCESSOR_DEFAULT64 PROCESSOR_RS64A
221
222 /* Specify the dialect of assembler to use.  New mnemonics is dialect one
223    and the old mnemonics are dialect zero.  */
224 #define ASSEMBLER_DIALECT (TARGET_NEW_MNEMONICS ? 1 : 0)
225
226 /* Types of costly dependences.  */
227 enum rs6000_dependence_cost
228  {
229    max_dep_latency = 1000,
230    no_dep_costly,
231    all_deps_costly,
232    true_store_to_load_dep_costly,
233    store_to_load_dep_costly
234  };
235
236 /* Types of nop insertion schemes in sched target hook sched_finish.  */
237 enum rs6000_nop_insertion
238   {
239     sched_finish_regroup_exact = 1000,
240     sched_finish_pad_groups,
241     sched_finish_none
242   };
243
244 /* Dispatch group termination caused by an insn.  */
245 enum group_termination
246   {
247     current_group,
248     previous_group
249   };
250
251 /* Support for a compile-time default CPU, et cetera.  The rules are:
252    --with-cpu is ignored if -mcpu is specified.
253    --with-tune is ignored if -mtune is specified.
254    --with-float is ignored if -mhard-float or -msoft-float are
255     specified.  */
256 #define OPTION_DEFAULT_SPECS \
257   {"cpu", "%{!mcpu=*:-mcpu=%(VALUE)}" }, \
258   {"tune", "%{!mtune=*:-mtune=%(VALUE)}" }, \
259   {"float", "%{!msoft-float:%{!mhard-float:-m%(VALUE)-float}}" }
260
261 /* rs6000_select[0] is reserved for the default cpu defined via --with-cpu */
262 struct rs6000_cpu_select
263 {
264   const char *string;
265   const char *name;
266   int set_tune_p;
267   int set_arch_p;
268 };
269
270 extern struct rs6000_cpu_select rs6000_select[];
271
272 /* Debug support */
273 extern const char *rs6000_debug_name;   /* Name for -mdebug-xxxx option */
274 extern int rs6000_debug_stack;          /* debug stack applications */
275 extern int rs6000_debug_arg;            /* debug argument handling */
276
277 #define TARGET_DEBUG_STACK      rs6000_debug_stack
278 #define TARGET_DEBUG_ARG        rs6000_debug_arg
279
280 extern const char *rs6000_traceback_name; /* Type of traceback table.  */
281
282 /* These are separate from target_flags because we've run out of bits
283    there.  */
284 extern int rs6000_long_double_type_size;
285 extern int rs6000_altivec_abi;
286 extern int rs6000_spe_abi;
287 extern int rs6000_float_gprs;
288 extern int rs6000_alignment_flags;
289 extern const char *rs6000_sched_insert_nops_str;
290 extern enum rs6000_nop_insertion rs6000_sched_insert_nops;
291
292 /* Alignment options for fields in structures for sub-targets following
293    AIX-like ABI.
294    ALIGN_POWER word-aligns FP doubles (default AIX ABI).
295    ALIGN_NATURAL doubleword-aligns FP doubles (align to object size).
296
297    Override the macro definitions when compiling libobjc to avoid undefined
298    reference to rs6000_alignment_flags due to library's use of GCC alignment
299    macros which use the macros below.  */
300
301 #ifndef IN_TARGET_LIBS
302 #define MASK_ALIGN_POWER   0x00000000
303 #define MASK_ALIGN_NATURAL 0x00000001
304 #define TARGET_ALIGN_NATURAL (rs6000_alignment_flags & MASK_ALIGN_NATURAL)
305 #else
306 #define TARGET_ALIGN_NATURAL 0
307 #endif
308
309 #define TARGET_LONG_DOUBLE_128 (rs6000_long_double_type_size == 128)
310 #define TARGET_ALTIVEC_ABI rs6000_altivec_abi
311
312 #define TARGET_SPE_ABI 0
313 #define TARGET_SPE 0
314 #define TARGET_E500 0
315 #define TARGET_ISEL 0
316 #define TARGET_FPRS 1
317 #define TARGET_E500_SINGLE 0
318 #define TARGET_E500_DOUBLE 0
319
320 /* Sometimes certain combinations of command options do not make sense
321    on a particular target machine.  You can define a macro
322    `OVERRIDE_OPTIONS' to take account of this.  This macro, if
323    defined, is executed once just after all the command options have
324    been parsed.
325
326    Do not use this macro to turn on various extra optimizations for
327    `-O'.  That is what `OPTIMIZATION_OPTIONS' is for.
328
329    On the RS/6000 this is used to define the target cpu type.  */
330
331 #define OVERRIDE_OPTIONS rs6000_override_options (TARGET_CPU_DEFAULT)
332
333 /* Define this to change the optimizations performed by default.  */
334 #define OPTIMIZATION_OPTIONS(LEVEL,SIZE) optimization_options(LEVEL,SIZE)
335
336 /* Show we can debug even without a frame pointer.  */
337 #define CAN_DEBUG_WITHOUT_FP
338
339 /* Target pragma.  */
340 #define REGISTER_TARGET_PRAGMAS() do {                          \
341   c_register_pragma (0, "longcall", rs6000_pragma_longcall);    \
342   targetm.resolve_overloaded_builtin = altivec_resolve_overloaded_builtin; \
343 } while (0)
344
345 /* Target #defines.  */
346 #define TARGET_CPU_CPP_BUILTINS() \
347   rs6000_cpu_cpp_builtins (pfile)
348
349 /* This is used by rs6000_cpu_cpp_builtins to indicate the byte order
350    we're compiling for.  Some configurations may need to override it.  */
351 #define RS6000_CPU_CPP_ENDIAN_BUILTINS()        \
352   do                                            \
353     {                                           \
354       if (BYTES_BIG_ENDIAN)                     \
355         {                                       \
356           builtin_define ("__BIG_ENDIAN__");    \
357           builtin_define ("_BIG_ENDIAN");       \
358           builtin_assert ("machine=bigendian"); \
359         }                                       \
360       else                                      \
361         {                                       \
362           builtin_define ("__LITTLE_ENDIAN__"); \
363           builtin_define ("_LITTLE_ENDIAN");    \
364           builtin_assert ("machine=littleendian"); \
365         }                                       \
366     }                                           \
367   while (0)
368 \f
369 /* Target machine storage layout.  */
370
371 /* Define this macro if it is advisable to hold scalars in registers
372    in a wider mode than that declared by the program.  In such cases,
373    the value is constrained to be within the bounds of the declared
374    type, but kept valid in the wider mode.  The signedness of the
375    extension may differ from that of the type.  */
376
377 #define PROMOTE_MODE(MODE,UNSIGNEDP,TYPE)       \
378   if (GET_MODE_CLASS (MODE) == MODE_INT         \
379       && GET_MODE_SIZE (MODE) < UNITS_PER_WORD) \
380     (MODE) = TARGET_32BIT ? SImode : DImode;
381
382 /* Define this if most significant bit is lowest numbered
383    in instructions that operate on numbered bit-fields.  */
384 /* That is true on RS/6000.  */
385 #define BITS_BIG_ENDIAN 1
386
387 /* Define this if most significant byte of a word is the lowest numbered.  */
388 /* That is true on RS/6000.  */
389 #define BYTES_BIG_ENDIAN 1
390
391 /* Define this if most significant word of a multiword number is lowest
392    numbered.
393
394    For RS/6000 we can decide arbitrarily since there are no machine
395    instructions for them.  Might as well be consistent with bits and bytes.  */
396 #define WORDS_BIG_ENDIAN 1
397
398 #define MAX_BITS_PER_WORD 64
399
400 /* Width of a word, in units (bytes).  */
401 #define UNITS_PER_WORD (! TARGET_POWERPC64 ? 4 : 8)
402 #ifdef IN_LIBGCC2
403 #define MIN_UNITS_PER_WORD UNITS_PER_WORD
404 #else
405 #define MIN_UNITS_PER_WORD 4
406 #endif
407 #define UNITS_PER_FP_WORD 8
408 #define UNITS_PER_ALTIVEC_WORD 16
409 #define UNITS_PER_SPE_WORD 8
410
411 /* Type used for ptrdiff_t, as a string used in a declaration.  */
412 #define PTRDIFF_TYPE "int"
413
414 /* Type used for size_t, as a string used in a declaration.  */
415 #define SIZE_TYPE "long unsigned int"
416
417 /* Type used for wchar_t, as a string used in a declaration.  */
418 #define WCHAR_TYPE "short unsigned int"
419
420 /* Width of wchar_t in bits.  */
421 #define WCHAR_TYPE_SIZE 16
422
423 /* A C expression for the size in bits of the type `short' on the
424    target machine.  If you don't define this, the default is half a
425    word.  (If this would be less than one storage unit, it is
426    rounded up to one unit.)  */
427 #define SHORT_TYPE_SIZE 16
428
429 /* A C expression for the size in bits of the type `int' on the
430    target machine.  If you don't define this, the default is one
431    word.  */
432 #define INT_TYPE_SIZE 32
433
434 /* A C expression for the size in bits of the type `long' on the
435    target machine.  If you don't define this, the default is one
436    word.  */
437 #define LONG_TYPE_SIZE (TARGET_32BIT ? 32 : 64)
438
439 /* A C expression for the size in bits of the type `long long' on the
440    target machine.  If you don't define this, the default is two
441    words.  */
442 #define LONG_LONG_TYPE_SIZE 64
443
444 /* A C expression for the size in bits of the type `float' on the
445    target machine.  If you don't define this, the default is one
446    word.  */
447 #define FLOAT_TYPE_SIZE 32
448
449 /* A C expression for the size in bits of the type `double' on the
450    target machine.  If you don't define this, the default is two
451    words.  */
452 #define DOUBLE_TYPE_SIZE 64
453
454 /* A C expression for the size in bits of the type `long double' on
455    the target machine.  If you don't define this, the default is two
456    words.  */
457 #define LONG_DOUBLE_TYPE_SIZE rs6000_long_double_type_size
458
459 /* Define this to set long double type size to use in libgcc2.c, which can
460    not depend on target_flags.  */
461 #ifdef __LONG_DOUBLE_128__
462 #define LIBGCC2_LONG_DOUBLE_TYPE_SIZE 128
463 #else
464 #define LIBGCC2_LONG_DOUBLE_TYPE_SIZE 64
465 #endif
466
467 /* Work around rs6000_long_double_type_size dependency in ada/targtyps.c.  */
468 #define WIDEST_HARDWARE_FP_SIZE 64
469
470 /* Width in bits of a pointer.
471    See also the macro `Pmode' defined below.  */
472 #define POINTER_SIZE (TARGET_32BIT ? 32 : 64)
473
474 /* Allocation boundary (in *bits*) for storing arguments in argument list.  */
475 #define PARM_BOUNDARY (TARGET_32BIT ? 32 : 64)
476
477 /* Boundary (in *bits*) on which stack pointer should be aligned.  */
478 #define STACK_BOUNDARY \
479   ((TARGET_32BIT && !TARGET_ALTIVEC && !TARGET_ALTIVEC_ABI) ? 64 : 128)
480
481 /* Allocation boundary (in *bits*) for the code of a function.  */
482 #define FUNCTION_BOUNDARY 32
483
484 /* No data type wants to be aligned rounder than this.  */
485 #define BIGGEST_ALIGNMENT 128
486
487 /* A C expression to compute the alignment for a variables in the
488    local store.  TYPE is the data type, and ALIGN is the alignment
489    that the object would ordinarily have.  */
490 #define LOCAL_ALIGNMENT(TYPE, ALIGN)                            \
491   ((TARGET_ALTIVEC && TREE_CODE (TYPE) == VECTOR_TYPE) ? 128 :  \
492     (TARGET_E500_DOUBLE && TYPE_MODE (TYPE) == DFmode) ? 64 : \
493     (TARGET_SPE && TREE_CODE (TYPE) == VECTOR_TYPE) ? 64 : ALIGN)
494
495 /* Alignment of field after `int : 0' in a structure.  */
496 #define EMPTY_FIELD_BOUNDARY 32
497
498 /* Every structure's size must be a multiple of this.  */
499 #define STRUCTURE_SIZE_BOUNDARY 8
500
501 /* Return 1 if a structure or array containing FIELD should be
502    accessed using `BLKMODE'.
503
504    For the SPE, simd types are V2SI, and gcc can be tempted to put the
505    entire thing in a DI and use subregs to access the internals.
506    store_bit_field() will force (subreg:DI (reg:V2SI x))'s to the
507    back-end.  Because a single GPR can hold a V2SI, but not a DI, the
508    best thing to do is set structs to BLKmode and avoid Severe Tire
509    Damage.
510
511    On e500 v2, DF and DI modes suffer from the same anomaly.  DF can
512    fit into 1, whereas DI still needs two.  */
513 #define MEMBER_TYPE_FORCES_BLK(FIELD, MODE) \
514   ((TARGET_SPE && TREE_CODE (TREE_TYPE (FIELD)) == VECTOR_TYPE) \
515    || (TARGET_E500_DOUBLE && (MODE) == DFmode))
516
517 /* A bit-field declared as `int' forces `int' alignment for the struct.  */
518 #define PCC_BITFIELD_TYPE_MATTERS 1
519
520 /* Make strings word-aligned so strcpy from constants will be faster.
521    Make vector constants quadword aligned.  */
522 #define CONSTANT_ALIGNMENT(EXP, ALIGN)                           \
523   (TREE_CODE (EXP) == STRING_CST                                 \
524    && (ALIGN) < BITS_PER_WORD                                    \
525    ? BITS_PER_WORD                                               \
526    : (ALIGN))
527
528 /* Make arrays of chars word-aligned for the same reasons.
529    Align vectors to 128 bits.  Align SPE vectors and E500 v2 doubles to
530    64 bits.  */
531 #define DATA_ALIGNMENT(TYPE, ALIGN)             \
532   (TREE_CODE (TYPE) == VECTOR_TYPE ? (TARGET_SPE_ABI ? 64 : 128)        \
533    : (TARGET_E500_DOUBLE && TYPE_MODE (TYPE) == DFmode) ? 64 \
534    : TREE_CODE (TYPE) == ARRAY_TYPE             \
535    && TYPE_MODE (TREE_TYPE (TYPE)) == QImode    \
536    && (ALIGN) < BITS_PER_WORD ? BITS_PER_WORD : (ALIGN))
537
538 /* Nonzero if move instructions will actually fail to work
539    when given unaligned data.  */
540 #define STRICT_ALIGNMENT 0
541
542 /* Define this macro to be the value 1 if unaligned accesses have a cost
543    many times greater than aligned accesses, for example if they are
544    emulated in a trap handler.  */
545 #define SLOW_UNALIGNED_ACCESS(MODE, ALIGN)                              \
546   (STRICT_ALIGNMENT                                                     \
547    || (((MODE) == SFmode || (MODE) == DFmode || (MODE) == TFmode        \
548         || (MODE) == DImode)                                            \
549        && (ALIGN) < 32))
550 \f
551 /* Standard register usage.  */
552
553 /* Number of actual hardware registers.
554    The hardware registers are assigned numbers for the compiler
555    from 0 to just below FIRST_PSEUDO_REGISTER.
556    All registers that the compiler knows about must be given numbers,
557    even those that are not normally considered general registers.
558
559    RS/6000 has 32 fixed-point registers, 32 floating-point registers,
560    an MQ register, a count register, a link register, and 8 condition
561    register fields, which we view here as separate registers.  AltiVec
562    adds 32 vector registers and a VRsave register.
563
564    In addition, the difference between the frame and argument pointers is
565    a function of the number of registers saved, so we need to have a
566    register for AP that will later be eliminated in favor of SP or FP.
567    This is a normal register, but it is fixed.
568
569    We also create a pseudo register for float/int conversions, that will
570    really represent the memory location used.  It is represented here as
571    a register, in order to work around problems in allocating stack storage
572    in inline functions.
573
574    Another pseudo (not included in DWARF_FRAME_REGISTERS) is soft frame
575    pointer, which is eventually eliminated in favor of SP or FP.  */
576
577 #define FIRST_PSEUDO_REGISTER 114
578
579 /* This must be included for pre gcc 3.0 glibc compatibility.  */
580 #define PRE_GCC3_DWARF_FRAME_REGISTERS 77
581
582 /* Add 32 dwarf columns for synthetic SPE registers.  */
583 #define DWARF_FRAME_REGISTERS ((FIRST_PSEUDO_REGISTER - 1) + 32)
584
585 /* The SPE has an additional 32 synthetic registers, with DWARF debug
586    info numbering for these registers starting at 1200.  While eh_frame
587    register numbering need not be the same as the debug info numbering,
588    we choose to number these regs for eh_frame at 1200 too.  This allows
589    future versions of the rs6000 backend to add hard registers and
590    continue to use the gcc hard register numbering for eh_frame.  If the
591    extra SPE registers in eh_frame were numbered starting from the
592    current value of FIRST_PSEUDO_REGISTER, then if FIRST_PSEUDO_REGISTER
593    changed we'd need to introduce a mapping in DWARF_FRAME_REGNUM to
594    avoid invalidating older SPE eh_frame info.
595
596    We must map them here to avoid huge unwinder tables mostly consisting
597    of unused space.  */
598 #define DWARF_REG_TO_UNWIND_COLUMN(r) \
599   ((r) > 1200 ? ((r) - 1200 + FIRST_PSEUDO_REGISTER - 1) : (r))
600
601 /* Use gcc hard register numbering for eh_frame.  */
602 #define DWARF_FRAME_REGNUM(REGNO) (REGNO)
603
604 /* 1 for registers that have pervasive standard uses
605    and are not available for the register allocator.
606
607    On RS/6000, r1 is used for the stack.  On Darwin, r2 is available
608    as a local register; for all other OS's r2 is the TOC pointer.
609
610    cr5 is not supposed to be used.
611
612    On System V implementations, r13 is fixed and not available for use.  */
613
614 #define FIXED_REGISTERS  \
615   {0, 1, FIXED_R2, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, FIXED_R13, 0, 0, \
616    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
617    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
618    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
619    0, 0, 0, 1, 0, 0, 0, 0, 0, 1, 0, 0, 1,          \
620    /* AltiVec registers.  */                       \
621    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
622    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
623    1, 1                                            \
624    , 1, 1, 1                                       \
625 }
626
627 /* 1 for registers not available across function calls.
628    These must include the FIXED_REGISTERS and also any
629    registers that can be used without being saved.
630    The latter must include the registers where values are returned
631    and the register where structure-value addresses are passed.
632    Aside from that, you can include as many other registers as you like.  */
633
634 #define CALL_USED_REGISTERS  \
635   {1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, FIXED_R13, 0, 0, \
636    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
637    1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 0, 0, \
638    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
639    1, 1, 1, 1, 1, 1, 0, 0, 0, 1, 1, 1, 1,          \
640    /* AltiVec registers.  */                       \
641    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
642    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
643    1, 1                                            \
644    , 1, 1, 1                                       \
645 }
646
647 /* Like `CALL_USED_REGISTERS' except this macro doesn't require that
648    the entire set of `FIXED_REGISTERS' be included.
649    (`CALL_USED_REGISTERS' must be a superset of `FIXED_REGISTERS').
650    This macro is optional.  If not specified, it defaults to the value
651    of `CALL_USED_REGISTERS'.  */
652
653 #define CALL_REALLY_USED_REGISTERS  \
654   {1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, FIXED_R13, 0, 0, \
655    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
656    1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 0, 0, \
657    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
658    1, 1, 1, 1, 1, 1, 0, 0, 0, 1, 1, 1, 1,          \
659    /* AltiVec registers.  */                       \
660    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
661    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
662    0, 0                                            \
663    , 0, 0, 0                                       \
664 }
665
666 #define MQ_REGNO     64
667 #define CR0_REGNO    68
668 #define CR1_REGNO    69
669 #define CR2_REGNO    70
670 #define CR3_REGNO    71
671 #define CR4_REGNO    72
672 #define MAX_CR_REGNO 75
673 #define XER_REGNO    76
674 #define FIRST_ALTIVEC_REGNO     77
675 #define LAST_ALTIVEC_REGNO      108
676 #define TOTAL_ALTIVEC_REGS      (LAST_ALTIVEC_REGNO - FIRST_ALTIVEC_REGNO + 1)
677 #define VRSAVE_REGNO            109
678 #define VSCR_REGNO              110
679 #define SPE_ACC_REGNO           111
680 #define SPEFSCR_REGNO           112
681
682 #define FIRST_SAVED_ALTIVEC_REGNO (FIRST_ALTIVEC_REGNO+20)
683 #define FIRST_SAVED_FP_REGNO    (14+32)
684 #define FIRST_SAVED_GP_REGNO 13
685
686 /* List the order in which to allocate registers.  Each register must be
687    listed once, even those in FIXED_REGISTERS.
688
689    We allocate in the following order:
690         fp0             (not saved or used for anything)
691         fp13 - fp2      (not saved; incoming fp arg registers)
692         fp1             (not saved; return value)
693         fp31 - fp14     (saved; order given to save least number)
694         cr7, cr6        (not saved or special)
695         cr1             (not saved, but used for FP operations)
696         cr0             (not saved, but used for arithmetic operations)
697         cr4, cr3, cr2   (saved)
698         r0              (not saved; cannot be base reg)
699         r9              (not saved; best for TImode)
700         r11, r10, r8-r4 (not saved; highest used first to make less conflict)
701         r3              (not saved; return value register)
702         r31 - r13       (saved; order given to save least number)
703         r12             (not saved; if used for DImode or DFmode would use r13)
704         mq              (not saved; best to use it if we can)
705         ctr             (not saved; when we have the choice ctr is better)
706         lr              (saved)
707         cr5, r1, r2, ap, xer (fixed)
708         v0 - v1         (not saved or used for anything)
709         v13 - v3        (not saved; incoming vector arg registers)
710         v2              (not saved; incoming vector arg reg; return value)
711         v19 - v14       (not saved or used for anything)
712         v31 - v20       (saved; order given to save least number)
713         vrsave, vscr    (fixed)
714         spe_acc, spefscr (fixed)
715         sfp             (fixed)
716 */
717
718 #if FIXED_R2 == 1
719 #define MAYBE_R2_AVAILABLE
720 #define MAYBE_R2_FIXED 2,
721 #else
722 #define MAYBE_R2_AVAILABLE 2,
723 #define MAYBE_R2_FIXED
724 #endif
725
726 #define REG_ALLOC_ORDER                                         \
727   {32,                                                          \
728    45, 44, 43, 42, 41, 40, 39, 38, 37, 36, 35, 34,              \
729    33,                                                          \
730    63, 62, 61, 60, 59, 58, 57, 56, 55, 54, 53, 52, 51,          \
731    50, 49, 48, 47, 46,                                          \
732    75, 74, 69, 68, 72, 71, 70,                                  \
733    0, MAYBE_R2_AVAILABLE                                        \
734    9, 11, 10, 8, 7, 6, 5, 4,                                    \
735    3,                                                           \
736    31, 30, 29, 28, 27, 26, 25, 24, 23, 22, 21, 20, 19,          \
737    18, 17, 16, 15, 14, 13, 12,                                  \
738    64, 66, 65,                                                  \
739    73, 1, MAYBE_R2_FIXED 67, 76,                                \
740    /* AltiVec registers.  */                                    \
741    77, 78,                                                      \
742    90, 89, 88, 87, 86, 85, 84, 83, 82, 81, 80,                  \
743    79,                                                          \
744    96, 95, 94, 93, 92, 91,                                      \
745    108, 107, 106, 105, 104, 103, 102, 101, 100, 99, 98, 97,     \
746    109, 110,                                                    \
747    111, 112, 113                                                \
748 }
749
750 /* True if register is floating-point.  */
751 #define FP_REGNO_P(N) ((N) >= 32 && (N) <= 63)
752
753 /* True if register is a condition register.  */
754 #define CR_REGNO_P(N) ((N) >= 68 && (N) <= 75)
755
756 /* True if register is a condition register, but not cr0.  */
757 #define CR_REGNO_NOT_CR0_P(N) ((N) >= 69 && (N) <= 75)
758
759 /* True if register is an integer register.  */
760 #define INT_REGNO_P(N) \
761   ((N) <= 31 || (N) == ARG_POINTER_REGNUM || (N) == FRAME_POINTER_REGNUM)
762
763 /* SPE SIMD registers are just the GPRs.  */
764 #define SPE_SIMD_REGNO_P(N) ((N) <= 31)
765
766 /* True if register is the XER register.  */
767 #define XER_REGNO_P(N) ((N) == XER_REGNO)
768
769 /* True if register is an AltiVec register.  */
770 #define ALTIVEC_REGNO_P(N) ((N) >= FIRST_ALTIVEC_REGNO && (N) <= LAST_ALTIVEC_REGNO)
771
772 /* Return number of consecutive hard regs needed starting at reg REGNO
773    to hold something of mode MODE.  */
774
775 #define HARD_REGNO_NREGS(REGNO, MODE) rs6000_hard_regno_nregs ((REGNO), (MODE))
776
777 #define HARD_REGNO_CALL_PART_CLOBBERED(REGNO, MODE)     \
778   ((TARGET_32BIT && TARGET_POWERPC64                    \
779     && (GET_MODE_SIZE (MODE) > 4)  \
780     && INT_REGNO_P (REGNO)) ? 1 : 0)
781
782 #define ALTIVEC_VECTOR_MODE(MODE)       \
783          ((MODE) == V16QImode           \
784           || (MODE) == V8HImode         \
785           || (MODE) == V4SFmode         \
786           || (MODE) == V4SImode)
787
788 #define SPE_VECTOR_MODE(MODE)           \
789         ((MODE) == V4HImode             \
790          || (MODE) == V2SFmode          \
791          || (MODE) == V1DImode          \
792          || (MODE) == V2SImode)
793
794 #define UNITS_PER_SIMD_WORD                                     \
795         (TARGET_ALTIVEC ? UNITS_PER_ALTIVEC_WORD                \
796          : (TARGET_SPE ? UNITS_PER_SPE_WORD : UNITS_PER_WORD))
797
798 /* Value is TRUE if hard register REGNO can hold a value of
799    machine-mode MODE.  */
800 #define HARD_REGNO_MODE_OK(REGNO, MODE) \
801   rs6000_hard_regno_mode_ok_p[(int)(MODE)][REGNO]
802
803 /* Value is 1 if it is a good idea to tie two pseudo registers
804    when one has mode MODE1 and one has mode MODE2.
805    If HARD_REGNO_MODE_OK could produce different values for MODE1 and MODE2,
806    for any hard reg, then this must be 0 for correct output.  */
807 #define MODES_TIEABLE_P(MODE1, MODE2) \
808   (GET_MODE_CLASS (MODE1) == MODE_FLOAT         \
809    ? GET_MODE_CLASS (MODE2) == MODE_FLOAT       \
810    : GET_MODE_CLASS (MODE2) == MODE_FLOAT       \
811    ? GET_MODE_CLASS (MODE1) == MODE_FLOAT       \
812    : GET_MODE_CLASS (MODE1) == MODE_CC          \
813    ? GET_MODE_CLASS (MODE2) == MODE_CC          \
814    : GET_MODE_CLASS (MODE2) == MODE_CC          \
815    ? GET_MODE_CLASS (MODE1) == MODE_CC          \
816    : SPE_VECTOR_MODE (MODE1)                    \
817    ? SPE_VECTOR_MODE (MODE2)                    \
818    : SPE_VECTOR_MODE (MODE2)                    \
819    ? SPE_VECTOR_MODE (MODE1)                    \
820    : ALTIVEC_VECTOR_MODE (MODE1)                \
821    ? ALTIVEC_VECTOR_MODE (MODE2)                \
822    : ALTIVEC_VECTOR_MODE (MODE2)                \
823    ? ALTIVEC_VECTOR_MODE (MODE1)                \
824    : 1)
825
826 /* Post-reload, we can't use any new AltiVec registers, as we already
827    emitted the vrsave mask.  */
828
829 #define HARD_REGNO_RENAME_OK(SRC, DST) \
830   (! ALTIVEC_REGNO_P (DST) || regs_ever_live[DST])
831
832 /* A C expression returning the cost of moving data from a register of class
833    CLASS1 to one of CLASS2.  */
834
835 #define REGISTER_MOVE_COST rs6000_register_move_cost
836
837 /* A C expressions returning the cost of moving data of MODE from a register to
838    or from memory.  */
839
840 #define MEMORY_MOVE_COST rs6000_memory_move_cost
841
842 /* Specify the cost of a branch insn; roughly the number of extra insns that
843    should be added to avoid a branch.
844
845    Set this to 3 on the RS/6000 since that is roughly the average cost of an
846    unscheduled conditional branch.  */
847
848 #define BRANCH_COST 3
849
850 /* Override BRANCH_COST heuristic which empirically produces worse
851    performance for removing short circuiting from the logical ops.  */
852
853 #define LOGICAL_OP_NON_SHORT_CIRCUIT 0
854
855 /* A fixed register used at prologue and epilogue generation to fix
856    addressing modes.  The SPE needs heavy addressing fixes at the last
857    minute, and it's best to save a register for it.
858
859    AltiVec also needs fixes, but we've gotten around using r11, which
860    is actually wrong because when use_backchain_to_restore_sp is true,
861    we end up clobbering r11.
862
863    The AltiVec case needs to be fixed.  Dunno if we should break ABI
864    compatibility and reserve a register for it as well..  */
865
866 #define FIXED_SCRATCH (TARGET_SPE ? 14 : 11)
867
868 /* Define this macro to change register usage conditional on target
869    flags.  */
870
871 #define CONDITIONAL_REGISTER_USAGE rs6000_conditional_register_usage ()
872
873 /* Specify the registers used for certain standard purposes.
874    The values of these macros are register numbers.  */
875
876 /* RS/6000 pc isn't overloaded on a register that the compiler knows about.  */
877 /* #define PC_REGNUM  */
878
879 /* Register to use for pushing function arguments.  */
880 #define STACK_POINTER_REGNUM 1
881
882 /* Base register for access to local variables of the function.  */
883 #define HARD_FRAME_POINTER_REGNUM 31
884
885 /* Base register for access to local variables of the function.  */
886 #define FRAME_POINTER_REGNUM 113
887
888 /* Value should be nonzero if functions must have frame pointers.
889    Zero means the frame pointer need not be set up (and parms
890    may be accessed via the stack pointer) in functions that seem suitable.
891    This is computed in `reload', in reload1.c.  */
892 #define FRAME_POINTER_REQUIRED 0
893
894 /* Base register for access to arguments of the function.  */
895 #define ARG_POINTER_REGNUM 67
896
897 /* Place to put static chain when calling a function that requires it.  */
898 #define STATIC_CHAIN_REGNUM 11
899
900 /* Link register number.  */
901 #define LINK_REGISTER_REGNUM 65
902
903 /* Count register number.  */
904 #define COUNT_REGISTER_REGNUM 66
905 \f
906 /* Define the classes of registers for register constraints in the
907    machine description.  Also define ranges of constants.
908
909    One of the classes must always be named ALL_REGS and include all hard regs.
910    If there is more than one class, another class must be named NO_REGS
911    and contain no registers.
912
913    The name GENERAL_REGS must be the name of a class (or an alias for
914    another name such as ALL_REGS).  This is the class of registers
915    that is allowed by "g" or "r" in a register constraint.
916    Also, registers outside this class are allocated only when
917    instructions express preferences for them.
918
919    The classes must be numbered in nondecreasing order; that is,
920    a larger-numbered class must never be contained completely
921    in a smaller-numbered class.
922
923    For any two classes, it is very desirable that there be another
924    class that represents their union.  */
925
926 /* The RS/6000 has three types of registers, fixed-point, floating-point,
927    and condition registers, plus three special registers, MQ, CTR, and the
928    link register.  AltiVec adds a vector register class.
929
930    However, r0 is special in that it cannot be used as a base register.
931    So make a class for registers valid as base registers.
932
933    Also, cr0 is the only condition code register that can be used in
934    arithmetic insns, so make a separate class for it.  */
935
936 enum reg_class
937 {
938   NO_REGS,
939   BASE_REGS,
940   GENERAL_REGS,
941   FLOAT_REGS,
942   ALTIVEC_REGS,
943   VRSAVE_REGS,
944   VSCR_REGS,
945   SPE_ACC_REGS,
946   SPEFSCR_REGS,
947   NON_SPECIAL_REGS,
948   MQ_REGS,
949   LINK_REGS,
950   CTR_REGS,
951   LINK_OR_CTR_REGS,
952   SPECIAL_REGS,
953   SPEC_OR_GEN_REGS,
954   CR0_REGS,
955   CR_REGS,
956   NON_FLOAT_REGS,
957   XER_REGS,
958   ALL_REGS,
959   LIM_REG_CLASSES
960 };
961
962 #define N_REG_CLASSES (int) LIM_REG_CLASSES
963
964 /* Give names of register classes as strings for dump file.  */
965
966 #define REG_CLASS_NAMES                                                 \
967 {                                                                       \
968   "NO_REGS",                                                            \
969   "BASE_REGS",                                                          \
970   "GENERAL_REGS",                                                       \
971   "FLOAT_REGS",                                                         \
972   "ALTIVEC_REGS",                                                       \
973   "VRSAVE_REGS",                                                        \
974   "VSCR_REGS",                                                          \
975   "SPE_ACC_REGS",                                                       \
976   "SPEFSCR_REGS",                                                       \
977   "NON_SPECIAL_REGS",                                                   \
978   "MQ_REGS",                                                            \
979   "LINK_REGS",                                                          \
980   "CTR_REGS",                                                           \
981   "LINK_OR_CTR_REGS",                                                   \
982   "SPECIAL_REGS",                                                       \
983   "SPEC_OR_GEN_REGS",                                                   \
984   "CR0_REGS",                                                           \
985   "CR_REGS",                                                            \
986   "NON_FLOAT_REGS",                                                     \
987   "XER_REGS",                                                           \
988   "ALL_REGS"                                                            \
989 }
990
991 /* Define which registers fit in which classes.
992    This is an initializer for a vector of HARD_REG_SET
993    of length N_REG_CLASSES.  */
994
995 #define REG_CLASS_CONTENTS                                                   \
996 {                                                                            \
997   { 0x00000000, 0x00000000, 0x00000000, 0x00000000 }, /* NO_REGS */          \
998   { 0xfffffffe, 0x00000000, 0x00000008, 0x00020000 }, /* BASE_REGS */        \
999   { 0xffffffff, 0x00000000, 0x00000008, 0x00020000 }, /* GENERAL_REGS */     \
1000   { 0x00000000, 0xffffffff, 0x00000000, 0x00000000 }, /* FLOAT_REGS */       \
1001   { 0x00000000, 0x00000000, 0xffffe000, 0x00001fff }, /* ALTIVEC_REGS */     \
1002   { 0x00000000, 0x00000000, 0x00000000, 0x00002000 }, /* VRSAVE_REGS */      \
1003   { 0x00000000, 0x00000000, 0x00000000, 0x00004000 }, /* VSCR_REGS */        \
1004   { 0x00000000, 0x00000000, 0x00000000, 0x00008000 }, /* SPE_ACC_REGS */     \
1005   { 0x00000000, 0x00000000, 0x00000000, 0x00010000 }, /* SPEFSCR_REGS */     \
1006   { 0xffffffff, 0xffffffff, 0x00000008, 0x00020000 }, /* NON_SPECIAL_REGS */ \
1007   { 0x00000000, 0x00000000, 0x00000001, 0x00000000 }, /* MQ_REGS */          \
1008   { 0x00000000, 0x00000000, 0x00000002, 0x00000000 }, /* LINK_REGS */        \
1009   { 0x00000000, 0x00000000, 0x00000004, 0x00000000 }, /* CTR_REGS */         \
1010   { 0x00000000, 0x00000000, 0x00000006, 0x00000000 }, /* LINK_OR_CTR_REGS */ \
1011   { 0x00000000, 0x00000000, 0x00000007, 0x00002000 }, /* SPECIAL_REGS */     \
1012   { 0xffffffff, 0x00000000, 0x0000000f, 0x00022000 }, /* SPEC_OR_GEN_REGS */ \
1013   { 0x00000000, 0x00000000, 0x00000010, 0x00000000 }, /* CR0_REGS */         \
1014   { 0x00000000, 0x00000000, 0x00000ff0, 0x00000000 }, /* CR_REGS */          \
1015   { 0xffffffff, 0x00000000, 0x0000efff, 0x00000000 }, /* NON_FLOAT_REGS */   \
1016   { 0x00000000, 0x00000000, 0x00001000, 0x00000000 }, /* XER_REGS */         \
1017   { 0xffffffff, 0xffffffff, 0xffffffff, 0x0003ffff }  /* ALL_REGS */         \
1018 }
1019
1020 /* The same information, inverted:
1021    Return the class number of the smallest class containing
1022    reg number REGNO.  This could be a conditional expression
1023    or could index an array.  */
1024
1025 #define REGNO_REG_CLASS(REGNO)                  \
1026  ((REGNO) == 0 ? GENERAL_REGS                   \
1027   : (REGNO) < 32 ? BASE_REGS                    \
1028   : FP_REGNO_P (REGNO) ? FLOAT_REGS             \
1029   : ALTIVEC_REGNO_P (REGNO) ? ALTIVEC_REGS      \
1030   : (REGNO) == CR0_REGNO ? CR0_REGS             \
1031   : CR_REGNO_P (REGNO) ? CR_REGS                \
1032   : (REGNO) == MQ_REGNO ? MQ_REGS               \
1033   : (REGNO) == LINK_REGISTER_REGNUM ? LINK_REGS \
1034   : (REGNO) == COUNT_REGISTER_REGNUM ? CTR_REGS \
1035   : (REGNO) == ARG_POINTER_REGNUM ? BASE_REGS   \
1036   : (REGNO) == XER_REGNO ? XER_REGS             \
1037   : (REGNO) == VRSAVE_REGNO ? VRSAVE_REGS       \
1038   : (REGNO) == VSCR_REGNO ? VRSAVE_REGS         \
1039   : (REGNO) == SPE_ACC_REGNO ? SPE_ACC_REGS     \
1040   : (REGNO) == SPEFSCR_REGNO ? SPEFSCR_REGS     \
1041   : (REGNO) == FRAME_POINTER_REGNUM ? BASE_REGS \
1042   : NO_REGS)
1043
1044 /* The class value for index registers, and the one for base regs.  */
1045 #define INDEX_REG_CLASS GENERAL_REGS
1046 #define BASE_REG_CLASS BASE_REGS
1047
1048 /* Get reg_class from a letter such as appears in the machine description.  */
1049
1050 #define REG_CLASS_FROM_LETTER(C) \
1051   ((C) == 'f' ? ((TARGET_HARD_FLOAT && TARGET_FPRS) ? FLOAT_REGS : NO_REGS) \
1052    : (C) == 'b' ? BASE_REGS     \
1053    : (C) == 'h' ? SPECIAL_REGS  \
1054    : (C) == 'q' ? MQ_REGS       \
1055    : (C) == 'c' ? CTR_REGS      \
1056    : (C) == 'l' ? LINK_REGS     \
1057    : (C) == 'v' ? ALTIVEC_REGS  \
1058    : (C) == 'x' ? CR0_REGS      \
1059    : (C) == 'y' ? CR_REGS       \
1060    : (C) == 'z' ? XER_REGS      \
1061    : NO_REGS)
1062
1063 /* The letters I, J, K, L, M, N, and P in a register constraint string
1064    can be used to stand for particular ranges of immediate operands.
1065    This macro defines what the ranges are.
1066    C is the letter, and VALUE is a constant value.
1067    Return 1 if VALUE is in the range specified by C.
1068
1069    `I' is a signed 16-bit constant
1070    `J' is a constant with only the high-order 16 bits nonzero
1071    `K' is a constant with only the low-order 16 bits nonzero
1072    `L' is a signed 16-bit constant shifted left 16 bits
1073    `M' is a constant that is greater than 31
1074    `N' is a positive constant that is an exact power of two
1075    `O' is the constant zero
1076    `P' is a constant whose negation is a signed 16-bit constant */
1077
1078 #define CONST_OK_FOR_LETTER_P(VALUE, C)                                 \
1079    ( (C) == 'I' ? (unsigned HOST_WIDE_INT) ((VALUE) + 0x8000) < 0x10000 \
1080    : (C) == 'J' ? ((VALUE) & (~ (unsigned HOST_WIDE_INT) 0xffff0000)) == 0 \
1081    : (C) == 'K' ? ((VALUE) & (~ (HOST_WIDE_INT) 0xffff)) == 0           \
1082    : (C) == 'L' ? (((VALUE) & 0xffff) == 0                              \
1083                    && ((VALUE) >> 31 == -1 || (VALUE) >> 31 == 0))      \
1084    : (C) == 'M' ? (VALUE) > 31                                          \
1085    : (C) == 'N' ? (VALUE) > 0 && exact_log2 (VALUE) >= 0                \
1086    : (C) == 'O' ? (VALUE) == 0                                          \
1087    : (C) == 'P' ? (unsigned HOST_WIDE_INT) ((- (VALUE)) + 0x8000) < 0x10000 \
1088    : 0)
1089
1090 /* Similar, but for floating constants, and defining letters G and H.
1091    Here VALUE is the CONST_DOUBLE rtx itself.
1092
1093    We flag for special constants when we can copy the constant into
1094    a general register in two insns for DF/DI and one insn for SF.
1095
1096    'H' is used for DI/DF constants that take 3 insns.  */
1097
1098 #define CONST_DOUBLE_OK_FOR_LETTER_P(VALUE, C)                          \
1099   (  (C) == 'G' ? (num_insns_constant (VALUE, GET_MODE (VALUE))         \
1100                    == ((GET_MODE (VALUE) == SFmode) ? 1 : 2))           \
1101    : (C) == 'H' ? (num_insns_constant (VALUE, GET_MODE (VALUE)) == 3)   \
1102    : 0)
1103
1104 /* Optional extra constraints for this machine.
1105
1106    'Q' means that is a memory operand that is just an offset from a reg.
1107    'R' is for AIX TOC entries.
1108    'S' is a constant that can be placed into a 64-bit mask operand
1109    'T' is a constant that can be placed into a 32-bit mask operand
1110    'U' is for V.4 small data references.
1111    'W' is a vector constant that can be easily generated (no mem refs).
1112    'Y' is an indexed or word-aligned displacement memory operand.
1113    'Z' is an indexed or indirect memory operand.
1114    't' is for AND masks that can be performed by two rldic{l,r} insns.  */
1115
1116 #define EXTRA_CONSTRAINT(OP, C)                                         \
1117   ((C) == 'Q' ? GET_CODE (OP) == MEM && GET_CODE (XEXP (OP, 0)) == REG  \
1118    : (C) == 'R' ? legitimate_constant_pool_address_p (OP)               \
1119    : (C) == 'S' ? mask_operand (OP, DImode)                             \
1120    : (C) == 'T' ? mask_operand (OP, SImode)                             \
1121    : (C) == 'U' ? (DEFAULT_ABI == ABI_V4                                \
1122                    && small_data_operand (OP, GET_MODE (OP)))           \
1123    : (C) == 't' ? (mask64_2_operand (OP, DImode)                        \
1124                    && (fixed_regs[CR0_REGNO]                            \
1125                        || !logical_operand (OP, DImode))                \
1126                    && !mask_operand (OP, DImode))                       \
1127    : (C) == 'W' ? (easy_vector_constant (OP, GET_MODE (OP)))            \
1128    : (C) == 'Y' ? (word_offset_memref_operand (OP, GET_MODE (OP)))      \
1129    : (C) == 'Z' ? (indexed_or_indirect_operand (OP, GET_MODE (OP)))     \
1130    : 0)
1131
1132 /* Define which constraints are memory constraints.  Tell reload
1133    that any memory address can be reloaded by copying the
1134    memory address into a base register if required.  */
1135
1136 #define EXTRA_MEMORY_CONSTRAINT(C, STR)                         \
1137   ((C) == 'Q' || (C) == 'Y' || (C) == 'Z')
1138
1139 /* Given an rtx X being reloaded into a reg required to be
1140    in class CLASS, return the class of reg to actually use.
1141    In general this is just CLASS; but on some machines
1142    in some cases it is preferable to use a more restrictive class.
1143
1144    On the RS/6000, we have to return NO_REGS when we want to reload a
1145    floating-point CONST_DOUBLE to force it to be copied to memory.
1146
1147    We also don't want to reload integer values into floating-point
1148    registers if we can at all help it.  In fact, this can
1149    cause reload to die, if it tries to generate a reload of CTR
1150    into a FP register and discovers it doesn't have the memory location
1151    required.
1152
1153    ??? Would it be a good idea to have reload do the converse, that is
1154    try to reload floating modes into FP registers if possible?
1155  */
1156
1157 #define PREFERRED_RELOAD_CLASS(X,CLASS)                 \
1158   ((CONSTANT_P (X)                                      \
1159     && reg_classes_intersect_p ((CLASS), FLOAT_REGS))   \
1160    ? NO_REGS                                            \
1161    : (GET_MODE_CLASS (GET_MODE (X)) == MODE_INT         \
1162       && (CLASS) == NON_SPECIAL_REGS)                   \
1163    ? GENERAL_REGS                                       \
1164    : (CLASS))
1165
1166 /* Return the register class of a scratch register needed to copy IN into
1167    or out of a register in CLASS in MODE.  If it can be done directly,
1168    NO_REGS is returned.  */
1169
1170 #define SECONDARY_RELOAD_CLASS(CLASS,MODE,IN) \
1171   secondary_reload_class (CLASS, MODE, IN)
1172
1173 /* If we are copying between FP or AltiVec registers and anything
1174    else, we need a memory location.  */
1175
1176 #define SECONDARY_MEMORY_NEEDED(CLASS1,CLASS2,MODE)             \
1177  ((CLASS1) != (CLASS2) && ((CLASS1) == FLOAT_REGS               \
1178                            || (CLASS2) == FLOAT_REGS            \
1179                            || (CLASS1) == ALTIVEC_REGS          \
1180                            || (CLASS2) == ALTIVEC_REGS))
1181
1182 /* Return the maximum number of consecutive registers
1183    needed to represent mode MODE in a register of class CLASS.
1184
1185    On RS/6000, this is the size of MODE in words,
1186    except in the FP regs, where a single reg is enough for two words.  */
1187 #define CLASS_MAX_NREGS(CLASS, MODE)                                    \
1188  (((CLASS) == FLOAT_REGS)                                               \
1189   ? ((GET_MODE_SIZE (MODE) + UNITS_PER_FP_WORD - 1) / UNITS_PER_FP_WORD) \
1190   : (TARGET_E500_DOUBLE && (CLASS) == GENERAL_REGS && (MODE) == DFmode) \
1191   ? 1                                                                   \
1192   : ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD))
1193
1194
1195 /* Return a class of registers that cannot change FROM mode to TO mode.  */
1196
1197 #define CANNOT_CHANGE_MODE_CLASS(FROM, TO, CLASS)                         \
1198   (((DEFAULT_ABI == ABI_AIX || DEFAULT_ABI == ABI_DARWIN)                 \
1199     && GET_MODE_SIZE (FROM) >= 8 && GET_MODE_SIZE (TO) >= 8)              \
1200    ? 0                                                                    \
1201    : GET_MODE_SIZE (FROM) != GET_MODE_SIZE (TO)                           \
1202    ? reg_classes_intersect_p (FLOAT_REGS, CLASS)                          \
1203    : (TARGET_E500_DOUBLE && (((TO) == DFmode) + ((FROM) == DFmode)) == 1) \
1204    ? reg_classes_intersect_p (GENERAL_REGS, CLASS)                        \
1205    : (TARGET_E500_DOUBLE && (((TO) == DImode) + ((FROM) == DImode)) == 1) \
1206    ? reg_classes_intersect_p (GENERAL_REGS, CLASS)                        \
1207    : (TARGET_SPE && (SPE_VECTOR_MODE (FROM) + SPE_VECTOR_MODE (TO)) == 1) \
1208    ? reg_classes_intersect_p (GENERAL_REGS, CLASS)                        \
1209    : 0)
1210
1211 /* Stack layout; function entry, exit and calling.  */
1212
1213 /* Enumeration to give which calling sequence to use.  */
1214 enum rs6000_abi {
1215   ABI_NONE,
1216   ABI_AIX,                      /* IBM's AIX */
1217   ABI_V4,                       /* System V.4/eabi */
1218   ABI_DARWIN                    /* Apple's Darwin (OS X kernel) */
1219 };
1220
1221 extern enum rs6000_abi rs6000_current_abi;      /* available for use by subtarget */
1222
1223 /* Define this if pushing a word on the stack
1224    makes the stack pointer a smaller address.  */
1225 #define STACK_GROWS_DOWNWARD
1226
1227 /* Offsets recorded in opcodes are a multiple of this alignment factor.  */
1228 #define DWARF_CIE_DATA_ALIGNMENT (-((int) (TARGET_32BIT ? 4 : 8)))
1229
1230 /* Define this to non-zero if the nominal address of the stack frame
1231    is at the high-address end of the local variables;
1232    that is, each additional local variable allocated
1233    goes at a more negative offset in the frame.
1234
1235    On the RS/6000, we grow upwards, from the area after the outgoing
1236    arguments.  */
1237 #define FRAME_GROWS_DOWNWARD (flag_stack_protect != 0)
1238
1239 /* Size of the outgoing register save area */
1240 #define RS6000_REG_SAVE ((DEFAULT_ABI == ABI_AIX                        \
1241                           || DEFAULT_ABI == ABI_DARWIN)                 \
1242                          ? (TARGET_64BIT ? 64 : 32)                     \
1243                          : 0)
1244
1245 /* Size of the fixed area on the stack */
1246 #define RS6000_SAVE_AREA \
1247   (((DEFAULT_ABI == ABI_AIX || DEFAULT_ABI == ABI_DARWIN) ? 24 : 8)     \
1248    << (TARGET_64BIT ? 1 : 0))
1249
1250 /* MEM representing address to save the TOC register */
1251 #define RS6000_SAVE_TOC gen_rtx_MEM (Pmode, \
1252                                      plus_constant (stack_pointer_rtx, \
1253                                                     (TARGET_32BIT ? 20 : 40)))
1254
1255 /* Align an address */
1256 #define RS6000_ALIGN(n,a) (((n) + (a) - 1) & ~((a) - 1))
1257
1258 /* Offset within stack frame to start allocating local variables at.
1259    If FRAME_GROWS_DOWNWARD, this is the offset to the END of the
1260    first local allocated.  Otherwise, it is the offset to the BEGINNING
1261    of the first local allocated.
1262
1263    On the RS/6000, the frame pointer is the same as the stack pointer,
1264    except for dynamic allocations.  So we start after the fixed area and
1265    outgoing parameter area.  */
1266
1267 #define STARTING_FRAME_OFFSET                                           \
1268   (FRAME_GROWS_DOWNWARD                                                 \
1269    ? 0                                                                  \
1270    : (RS6000_ALIGN (current_function_outgoing_args_size,                \
1271                     TARGET_ALTIVEC ? 16 : 8)                            \
1272       + RS6000_SAVE_AREA))
1273
1274 /* Offset from the stack pointer register to an item dynamically
1275    allocated on the stack, e.g., by `alloca'.
1276
1277    The default value for this macro is `STACK_POINTER_OFFSET' plus the
1278    length of the outgoing arguments.  The default is correct for most
1279    machines.  See `function.c' for details.  */
1280 #define STACK_DYNAMIC_OFFSET(FUNDECL)                                   \
1281   (RS6000_ALIGN (current_function_outgoing_args_size,                   \
1282                  TARGET_ALTIVEC ? 16 : 8)                               \
1283    + (STACK_POINTER_OFFSET))
1284
1285 /* If we generate an insn to push BYTES bytes,
1286    this says how many the stack pointer really advances by.
1287    On RS/6000, don't define this because there are no push insns.  */
1288 /*  #define PUSH_ROUNDING(BYTES) */
1289
1290 /* Offset of first parameter from the argument pointer register value.
1291    On the RS/6000, we define the argument pointer to the start of the fixed
1292    area.  */
1293 #define FIRST_PARM_OFFSET(FNDECL) RS6000_SAVE_AREA
1294
1295 /* Offset from the argument pointer register value to the top of
1296    stack.  This is different from FIRST_PARM_OFFSET because of the
1297    register save area.  */
1298 #define ARG_POINTER_CFA_OFFSET(FNDECL) 0
1299
1300 /* Define this if stack space is still allocated for a parameter passed
1301    in a register.  The value is the number of bytes allocated to this
1302    area.  */
1303 #define REG_PARM_STACK_SPACE(FNDECL)    RS6000_REG_SAVE
1304
1305 /* Define this if the above stack space is to be considered part of the
1306    space allocated by the caller.  */
1307 #define OUTGOING_REG_PARM_STACK_SPACE
1308
1309 /* This is the difference between the logical top of stack and the actual sp.
1310
1311    For the RS/6000, sp points past the fixed area.  */
1312 #define STACK_POINTER_OFFSET RS6000_SAVE_AREA
1313
1314 /* Define this if the maximum size of all the outgoing args is to be
1315    accumulated and pushed during the prologue.  The amount can be
1316    found in the variable current_function_outgoing_args_size.  */
1317 #define ACCUMULATE_OUTGOING_ARGS 1
1318
1319 /* Value is the number of bytes of arguments automatically
1320    popped when returning from a subroutine call.
1321    FUNDECL is the declaration node of the function (as a tree),
1322    FUNTYPE is the data type of the function (as a tree),
1323    or for a library call it is an identifier node for the subroutine name.
1324    SIZE is the number of bytes of arguments passed on the stack.  */
1325
1326 #define RETURN_POPS_ARGS(FUNDECL,FUNTYPE,SIZE) 0
1327
1328 /* Define how to find the value returned by a function.
1329    VALTYPE is the data type of the value (as a tree).
1330    If the precise function being called is known, FUNC is its FUNCTION_DECL;
1331    otherwise, FUNC is 0.  */
1332
1333 #define FUNCTION_VALUE(VALTYPE, FUNC) rs6000_function_value ((VALTYPE), (FUNC))
1334
1335 /* Define how to find the value returned by a library function
1336    assuming the value has mode MODE.  */
1337
1338 #define LIBCALL_VALUE(MODE) rs6000_libcall_value ((MODE))
1339
1340 /* DRAFT_V4_STRUCT_RET defaults off.  */
1341 #define DRAFT_V4_STRUCT_RET 0
1342
1343 /* Let TARGET_RETURN_IN_MEMORY control what happens.  */
1344 #define DEFAULT_PCC_STRUCT_RETURN 0
1345
1346 /* Mode of stack savearea.
1347    FUNCTION is VOIDmode because calling convention maintains SP.
1348    BLOCK needs Pmode for SP.
1349    NONLOCAL needs twice Pmode to maintain both backchain and SP.  */
1350 #define STACK_SAVEAREA_MODE(LEVEL)      \
1351   (LEVEL == SAVE_FUNCTION ? VOIDmode    \
1352   : LEVEL == SAVE_NONLOCAL ? (TARGET_32BIT ? DImode : TImode) : Pmode)
1353
1354 /* Minimum and maximum general purpose registers used to hold arguments.  */
1355 #define GP_ARG_MIN_REG 3
1356 #define GP_ARG_MAX_REG 10
1357 #define GP_ARG_NUM_REG (GP_ARG_MAX_REG - GP_ARG_MIN_REG + 1)
1358
1359 /* Minimum and maximum floating point registers used to hold arguments.  */
1360 #define FP_ARG_MIN_REG 33
1361 #define FP_ARG_AIX_MAX_REG 45
1362 #define FP_ARG_V4_MAX_REG  40
1363 #define FP_ARG_MAX_REG ((DEFAULT_ABI == ABI_AIX                         \
1364                          || DEFAULT_ABI == ABI_DARWIN)                  \
1365                         ? FP_ARG_AIX_MAX_REG : FP_ARG_V4_MAX_REG)
1366 #define FP_ARG_NUM_REG (FP_ARG_MAX_REG - FP_ARG_MIN_REG + 1)
1367
1368 /* Minimum and maximum AltiVec registers used to hold arguments.  */
1369 #define ALTIVEC_ARG_MIN_REG (FIRST_ALTIVEC_REGNO + 2)
1370 #define ALTIVEC_ARG_MAX_REG (ALTIVEC_ARG_MIN_REG + 11)
1371 #define ALTIVEC_ARG_NUM_REG (ALTIVEC_ARG_MAX_REG - ALTIVEC_ARG_MIN_REG + 1)
1372
1373 /* Return registers */
1374 #define GP_ARG_RETURN GP_ARG_MIN_REG
1375 #define FP_ARG_RETURN FP_ARG_MIN_REG
1376 #define ALTIVEC_ARG_RETURN (FIRST_ALTIVEC_REGNO + 2)
1377
1378 /* Flags for the call/call_value rtl operations set up by function_arg */
1379 #define CALL_NORMAL             0x00000000      /* no special processing */
1380 /* Bits in 0x00000001 are unused.  */
1381 #define CALL_V4_CLEAR_FP_ARGS   0x00000002      /* V.4, no FP args passed */
1382 #define CALL_V4_SET_FP_ARGS     0x00000004      /* V.4, FP args were passed */
1383 #define CALL_LONG               0x00000008      /* always call indirect */
1384 #define CALL_LIBCALL            0x00000010      /* libcall */
1385
1386 /* We don't have prologue and epilogue functions to save/restore
1387    everything for most ABIs.  */
1388 #define WORLD_SAVE_P(INFO) 0
1389
1390 /* 1 if N is a possible register number for a function value
1391    as seen by the caller.
1392
1393    On RS/6000, this is r3, fp1, and v2 (for AltiVec).  */
1394 #define FUNCTION_VALUE_REGNO_P(N)                                       \
1395   ((N) == GP_ARG_RETURN                                                 \
1396    || ((N) == FP_ARG_RETURN && TARGET_HARD_FLOAT && TARGET_FPRS)        \
1397    || ((N) == ALTIVEC_ARG_RETURN && TARGET_ALTIVEC && TARGET_ALTIVEC_ABI))
1398
1399 /* 1 if N is a possible register number for function argument passing.
1400    On RS/6000, these are r3-r10 and fp1-fp13.
1401    On AltiVec, v2 - v13 are used for passing vectors.  */
1402 #define FUNCTION_ARG_REGNO_P(N)                                         \
1403   ((unsigned) (N) - GP_ARG_MIN_REG < GP_ARG_NUM_REG                     \
1404    || ((unsigned) (N) - ALTIVEC_ARG_MIN_REG < ALTIVEC_ARG_NUM_REG       \
1405        && TARGET_ALTIVEC && TARGET_ALTIVEC_ABI)                         \
1406    || ((unsigned) (N) - FP_ARG_MIN_REG < FP_ARG_NUM_REG                 \
1407        && TARGET_HARD_FLOAT && TARGET_FPRS))
1408 \f
1409 /* Define a data type for recording info about an argument list
1410    during the scan of that argument list.  This data type should
1411    hold all necessary information about the function itself
1412    and about the args processed so far, enough to enable macros
1413    such as FUNCTION_ARG to determine where the next arg should go.
1414
1415    On the RS/6000, this is a structure.  The first element is the number of
1416    total argument words, the second is used to store the next
1417    floating-point register number, and the third says how many more args we
1418    have prototype types for.
1419
1420    For ABI_V4, we treat these slightly differently -- `sysv_gregno' is
1421    the next available GP register, `fregno' is the next available FP
1422    register, and `words' is the number of words used on the stack.
1423
1424    The varargs/stdarg support requires that this structure's size
1425    be a multiple of sizeof(int).  */
1426
1427 typedef struct rs6000_args
1428 {
1429   int words;                    /* # words used for passing GP registers */
1430   int fregno;                   /* next available FP register */
1431   int vregno;                   /* next available AltiVec register */
1432   int nargs_prototype;          /* # args left in the current prototype */
1433   int prototype;                /* Whether a prototype was defined */
1434   int stdarg;                   /* Whether function is a stdarg function.  */
1435   int call_cookie;              /* Do special things for this call */
1436   int sysv_gregno;              /* next available GP register */
1437   int intoffset;                /* running offset in struct (darwin64) */
1438   int use_stack;                /* any part of struct on stack (darwin64) */
1439   int named;                    /* false for varargs params */
1440 } CUMULATIVE_ARGS;
1441
1442 /* Initialize a variable CUM of type CUMULATIVE_ARGS
1443    for a call to a function whose data type is FNTYPE.
1444    For a library call, FNTYPE is 0.  */
1445
1446 #define INIT_CUMULATIVE_ARGS(CUM, FNTYPE, LIBNAME, INDIRECT, N_NAMED_ARGS) \
1447   init_cumulative_args (&CUM, FNTYPE, LIBNAME, FALSE, FALSE, N_NAMED_ARGS)
1448
1449 /* Similar, but when scanning the definition of a procedure.  We always
1450    set NARGS_PROTOTYPE large so we never return an EXPR_LIST.  */
1451
1452 #define INIT_CUMULATIVE_INCOMING_ARGS(CUM, FNTYPE, LIBNAME) \
1453   init_cumulative_args (&CUM, FNTYPE, LIBNAME, TRUE, FALSE, 1000)
1454
1455 /* Like INIT_CUMULATIVE_ARGS' but only used for outgoing libcalls.  */
1456
1457 #define INIT_CUMULATIVE_LIBCALL_ARGS(CUM, MODE, LIBNAME) \
1458   init_cumulative_args (&CUM, NULL_TREE, LIBNAME, FALSE, TRUE, 0)
1459
1460 /* Update the data in CUM to advance over an argument
1461    of mode MODE and data type TYPE.
1462    (TYPE is null for libcalls where that information may not be available.)  */
1463
1464 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED)    \
1465   function_arg_advance (&CUM, MODE, TYPE, NAMED, 0)
1466
1467 /* Determine where to put an argument to a function.
1468    Value is zero to push the argument on the stack,
1469    or a hard register in which to store the argument.
1470
1471    MODE is the argument's machine mode.
1472    TYPE is the data type of the argument (as a tree).
1473     This is null for libcalls where that information may
1474     not be available.
1475    CUM is a variable of type CUMULATIVE_ARGS which gives info about
1476     the preceding args and about the function being called.
1477    NAMED is nonzero if this argument is a named parameter
1478     (otherwise it is an extra parameter matching an ellipsis).
1479
1480    On RS/6000 the first eight words of non-FP are normally in registers
1481    and the rest are pushed.  The first 13 FP args are in registers.
1482
1483    If this is floating-point and no prototype is specified, we use
1484    both an FP and integer register (or possibly FP reg and stack).  Library
1485    functions (when TYPE is zero) always have the proper types for args,
1486    so we can pass the FP value just in one register.  emit_library_function
1487    doesn't support EXPR_LIST anyway.  */
1488
1489 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED) \
1490   function_arg (&CUM, MODE, TYPE, NAMED)
1491
1492 /* If defined, a C expression which determines whether, and in which
1493    direction, to pad out an argument with extra space.  The value
1494    should be of type `enum direction': either `upward' to pad above
1495    the argument, `downward' to pad below, or `none' to inhibit
1496    padding.  */
1497
1498 #define FUNCTION_ARG_PADDING(MODE, TYPE) function_arg_padding (MODE, TYPE)
1499
1500 /* If defined, a C expression that gives the alignment boundary, in bits,
1501    of an argument with the specified mode and type.  If it is not defined,
1502    PARM_BOUNDARY is used for all arguments.  */
1503
1504 #define FUNCTION_ARG_BOUNDARY(MODE, TYPE) \
1505   function_arg_boundary (MODE, TYPE)
1506
1507 /* Implement `va_start' for varargs and stdarg.  */
1508 #define EXPAND_BUILTIN_VA_START(valist, nextarg) \
1509   rs6000_va_start (valist, nextarg)
1510
1511 #define PAD_VARARGS_DOWN \
1512    (FUNCTION_ARG_PADDING (TYPE_MODE (type), type) == downward)
1513
1514 /* Output assembler code to FILE to increment profiler label # LABELNO
1515    for profiling a function entry.  */
1516
1517 #define FUNCTION_PROFILER(FILE, LABELNO)        \
1518   output_function_profiler ((FILE), (LABELNO));
1519
1520 /* EXIT_IGNORE_STACK should be nonzero if, when returning from a function,
1521    the stack pointer does not matter. No definition is equivalent to
1522    always zero.
1523
1524    On the RS/6000, this is nonzero because we can restore the stack from
1525    its backpointer, which we maintain.  */
1526 #define EXIT_IGNORE_STACK       1
1527
1528 /* Define this macro as a C expression that is nonzero for registers
1529    that are used by the epilogue or the return' pattern.  The stack
1530    and frame pointer registers are already be assumed to be used as
1531    needed.  */
1532
1533 #define EPILOGUE_USES(REGNO)                                    \
1534   ((reload_completed && (REGNO) == LINK_REGISTER_REGNUM)        \
1535    || (TARGET_ALTIVEC && (REGNO) == VRSAVE_REGNO)               \
1536    || (current_function_calls_eh_return                         \
1537        && TARGET_AIX                                            \
1538        && (REGNO) == 2))
1539
1540 \f
1541 /* TRAMPOLINE_TEMPLATE deleted */
1542
1543 /* Length in units of the trampoline for entering a nested function.  */
1544
1545 #define TRAMPOLINE_SIZE rs6000_trampoline_size ()
1546
1547 /* Emit RTL insns to initialize the variable parts of a trampoline.
1548    FNADDR is an RTX for the address of the function's pure code.
1549    CXT is an RTX for the static chain value for the function.  */
1550
1551 #define INITIALIZE_TRAMPOLINE(ADDR, FNADDR, CXT)                \
1552   rs6000_initialize_trampoline (ADDR, FNADDR, CXT)
1553 \f
1554 /* Definitions for __builtin_return_address and __builtin_frame_address.
1555    __builtin_return_address (0) should give link register (65), enable
1556    this.  */
1557 /* This should be uncommented, so that the link register is used, but
1558    currently this would result in unmatched insns and spilling fixed
1559    registers so we'll leave it for another day.  When these problems are
1560    taken care of one additional fetch will be necessary in RETURN_ADDR_RTX.
1561    (mrs) */
1562 /* #define RETURN_ADDR_IN_PREVIOUS_FRAME */
1563
1564 /* Number of bytes into the frame return addresses can be found.  See
1565    rs6000_stack_info in rs6000.c for more information on how the different
1566    abi's store the return address.  */
1567 #define RETURN_ADDRESS_OFFSET                                           \
1568  ((DEFAULT_ABI == ABI_AIX                                               \
1569    || DEFAULT_ABI == ABI_DARWIN)        ? (TARGET_32BIT ? 8 : 16) :     \
1570   (DEFAULT_ABI == ABI_V4)               ? 4 :                           \
1571   (internal_error ("RETURN_ADDRESS_OFFSET not supported"), 0))
1572
1573 /* The current return address is in link register (65).  The return address
1574    of anything farther back is accessed normally at an offset of 8 from the
1575    frame pointer.  */
1576 #define RETURN_ADDR_RTX(COUNT, FRAME)                 \
1577   (rs6000_return_addr (COUNT, FRAME))
1578
1579 \f
1580 /* Definitions for register eliminations.
1581
1582    We have two registers that can be eliminated on the RS/6000.  First, the
1583    frame pointer register can often be eliminated in favor of the stack
1584    pointer register.  Secondly, the argument pointer register can always be
1585    eliminated; it is replaced with either the stack or frame pointer.
1586
1587    In addition, we use the elimination mechanism to see if r30 is needed
1588    Initially we assume that it isn't.  If it is, we spill it.  This is done
1589    by making it an eliminable register.  We replace it with itself so that
1590    if it isn't needed, then existing uses won't be modified.  */
1591
1592 /* This is an array of structures.  Each structure initializes one pair
1593    of eliminable registers.  The "from" register number is given first,
1594    followed by "to".  Eliminations of the same "from" register are listed
1595    in order of preference.  */
1596 #define ELIMINABLE_REGS                                 \
1597 {{ HARD_FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM},    \
1598  { FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM},         \
1599  { FRAME_POINTER_REGNUM, HARD_FRAME_POINTER_REGNUM},    \
1600  { ARG_POINTER_REGNUM, STACK_POINTER_REGNUM},           \
1601  { ARG_POINTER_REGNUM, HARD_FRAME_POINTER_REGNUM},      \
1602  { RS6000_PIC_OFFSET_TABLE_REGNUM, RS6000_PIC_OFFSET_TABLE_REGNUM } }
1603
1604 /* Given FROM and TO register numbers, say whether this elimination is allowed.
1605    Frame pointer elimination is automatically handled.
1606
1607    For the RS/6000, if frame pointer elimination is being done, we would like
1608    to convert ap into fp, not sp.
1609
1610    We need r30 if -mminimal-toc was specified, and there are constant pool
1611    references.  */
1612
1613 #define CAN_ELIMINATE(FROM, TO)                                         \
1614  ((FROM) == ARG_POINTER_REGNUM && (TO) == STACK_POINTER_REGNUM          \
1615   ? ! frame_pointer_needed                                              \
1616   : (FROM) == RS6000_PIC_OFFSET_TABLE_REGNUM                            \
1617   ? ! TARGET_MINIMAL_TOC || TARGET_NO_TOC || get_pool_size () == 0      \
1618   : 1)
1619
1620 /* Define the offset between two registers, one to be eliminated, and the other
1621    its replacement, at the start of a routine.  */
1622 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET) \
1623   ((OFFSET) = rs6000_initial_elimination_offset(FROM, TO))
1624 \f
1625 /* Addressing modes, and classification of registers for them.  */
1626
1627 #define HAVE_PRE_DECREMENT 1
1628 #define HAVE_PRE_INCREMENT 1
1629
1630 /* Macros to check register numbers against specific register classes.  */
1631
1632 /* These assume that REGNO is a hard or pseudo reg number.
1633    They give nonzero only if REGNO is a hard reg of the suitable class
1634    or a pseudo reg currently allocated to a suitable hard reg.
1635    Since they use reg_renumber, they are safe only once reg_renumber
1636    has been allocated, which happens in local-alloc.c.  */
1637
1638 #define REGNO_OK_FOR_INDEX_P(REGNO)                             \
1639 ((REGNO) < FIRST_PSEUDO_REGISTER                                \
1640  ? (REGNO) <= 31 || (REGNO) == 67                               \
1641    || (REGNO) == FRAME_POINTER_REGNUM                           \
1642  : (reg_renumber[REGNO] >= 0                                    \
1643     && (reg_renumber[REGNO] <= 31 || reg_renumber[REGNO] == 67  \
1644         || reg_renumber[REGNO] == FRAME_POINTER_REGNUM)))
1645
1646 #define REGNO_OK_FOR_BASE_P(REGNO)                              \
1647 ((REGNO) < FIRST_PSEUDO_REGISTER                                \
1648  ? ((REGNO) > 0 && (REGNO) <= 31) || (REGNO) == 67              \
1649    || (REGNO) == FRAME_POINTER_REGNUM                           \
1650  : (reg_renumber[REGNO] > 0                                     \
1651     && (reg_renumber[REGNO] <= 31 || reg_renumber[REGNO] == 67  \
1652         || reg_renumber[REGNO] == FRAME_POINTER_REGNUM)))
1653 \f
1654 /* Maximum number of registers that can appear in a valid memory address.  */
1655
1656 #define MAX_REGS_PER_ADDRESS 2
1657
1658 /* Recognize any constant value that is a valid address.  */
1659
1660 #define CONSTANT_ADDRESS_P(X)   \
1661   (GET_CODE (X) == LABEL_REF || GET_CODE (X) == SYMBOL_REF              \
1662    || GET_CODE (X) == CONST_INT || GET_CODE (X) == CONST                \
1663    || GET_CODE (X) == HIGH)
1664
1665 /* Nonzero if the constant value X is a legitimate general operand.
1666    It is given that X satisfies CONSTANT_P or is a CONST_DOUBLE.
1667
1668    On the RS/6000, all integer constants are acceptable, most won't be valid
1669    for particular insns, though.  Only easy FP constants are
1670    acceptable.  */
1671
1672 #define LEGITIMATE_CONSTANT_P(X)                                \
1673   (((GET_CODE (X) != CONST_DOUBLE                               \
1674      && GET_CODE (X) != CONST_VECTOR)                           \
1675     || GET_MODE (X) == VOIDmode                                 \
1676     || (TARGET_POWERPC64 && GET_MODE (X) == DImode)             \
1677     || easy_fp_constant (X, GET_MODE (X))                       \
1678     || easy_vector_constant (X, GET_MODE (X)))                  \
1679    && !rs6000_tls_referenced_p (X))
1680
1681 #define EASY_VECTOR_15(n) ((n) >= -16 && (n) <= 15)
1682 #define EASY_VECTOR_15_ADD_SELF(n) ((n) >= 0x10 && (n) <= 0x1e && !((n) & 1))
1683
1684 /* The macros REG_OK_FOR..._P assume that the arg is a REG rtx
1685    and check its validity for a certain class.
1686    We have two alternate definitions for each of them.
1687    The usual definition accepts all pseudo regs; the other rejects
1688    them unless they have been allocated suitable hard regs.
1689    The symbol REG_OK_STRICT causes the latter definition to be used.
1690
1691    Most source files want to accept pseudo regs in the hope that
1692    they will get allocated to the class that the insn wants them to be in.
1693    Source files for reload pass need to be strict.
1694    After reload, it makes no difference, since pseudo regs have
1695    been eliminated by then.  */
1696
1697 #ifdef REG_OK_STRICT
1698 # define REG_OK_STRICT_FLAG 1
1699 #else
1700 # define REG_OK_STRICT_FLAG 0
1701 #endif
1702
1703 /* Nonzero if X is a hard reg that can be used as an index
1704    or if it is a pseudo reg in the non-strict case.  */
1705 #define INT_REG_OK_FOR_INDEX_P(X, STRICT)                       \
1706   ((! (STRICT)                                                  \
1707     && (REGNO (X) <= 31                                         \
1708         || REGNO (X) == ARG_POINTER_REGNUM                      \
1709         || REGNO (X) == FRAME_POINTER_REGNUM                    \
1710         || REGNO (X) >= FIRST_PSEUDO_REGISTER))                 \
1711    || ((STRICT) && REGNO_OK_FOR_INDEX_P (REGNO (X))))
1712
1713 /* Nonzero if X is a hard reg that can be used as a base reg
1714    or if it is a pseudo reg in the non-strict case.  */
1715 #define INT_REG_OK_FOR_BASE_P(X, STRICT)                        \
1716   (REGNO (X) > 0 && INT_REG_OK_FOR_INDEX_P (X, (STRICT)))
1717
1718 #define REG_OK_FOR_INDEX_P(X) INT_REG_OK_FOR_INDEX_P (X, REG_OK_STRICT_FLAG)
1719 #define REG_OK_FOR_BASE_P(X)  INT_REG_OK_FOR_BASE_P (X, REG_OK_STRICT_FLAG)
1720 \f
1721 /* GO_IF_LEGITIMATE_ADDRESS recognizes an RTL expression
1722    that is a valid memory address for an instruction.
1723    The MODE argument is the machine mode for the MEM expression
1724    that wants to use this address.
1725
1726    On the RS/6000, there are four valid address: a SYMBOL_REF that
1727    refers to a constant pool entry of an address (or the sum of it
1728    plus a constant), a short (16-bit signed) constant plus a register,
1729    the sum of two registers, or a register indirect, possibly with an
1730    auto-increment.  For DFmode and DImode with a constant plus register,
1731    we must ensure that both words are addressable or PowerPC64 with offset
1732    word aligned.
1733
1734    For modes spanning multiple registers (DFmode in 32-bit GPRs,
1735    32-bit DImode, TImode), indexed addressing cannot be used because
1736    adjacent memory cells are accessed by adding word-sized offsets
1737    during assembly output.  */
1738
1739 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, ADDR)                 \
1740 { if (rs6000_legitimate_address (MODE, X, REG_OK_STRICT_FLAG))  \
1741     goto ADDR;                                                  \
1742 }
1743 \f
1744 /* Try machine-dependent ways of modifying an illegitimate address
1745    to be legitimate.  If we find one, return the new, valid address.
1746    This macro is used in only one place: `memory_address' in explow.c.
1747
1748    OLDX is the address as it was before break_out_memory_refs was called.
1749    In some cases it is useful to look at this to decide what needs to be done.
1750
1751    MODE and WIN are passed so that this macro can use
1752    GO_IF_LEGITIMATE_ADDRESS.
1753
1754    It is always safe for this macro to do nothing.  It exists to recognize
1755    opportunities to optimize the output.
1756
1757    On RS/6000, first check for the sum of a register with a constant
1758    integer that is out of range.  If so, generate code to add the
1759    constant with the low-order 16 bits masked to the register and force
1760    this result into another register (this can be done with `cau').
1761    Then generate an address of REG+(CONST&0xffff), allowing for the
1762    possibility of bit 16 being a one.
1763
1764    Then check for the sum of a register and something not constant, try to
1765    load the other things into a register and return the sum.  */
1766
1767 #define LEGITIMIZE_ADDRESS(X,OLDX,MODE,WIN)                     \
1768 {  rtx result = rs6000_legitimize_address (X, OLDX, MODE);      \
1769    if (result != NULL_RTX)                                      \
1770      {                                                          \
1771        (X) = result;                                            \
1772        goto WIN;                                                \
1773      }                                                          \
1774 }
1775
1776 /* Try a machine-dependent way of reloading an illegitimate address
1777    operand.  If we find one, push the reload and jump to WIN.  This
1778    macro is used in only one place: `find_reloads_address' in reload.c.
1779
1780    Implemented on rs6000 by rs6000_legitimize_reload_address.
1781    Note that (X) is evaluated twice; this is safe in current usage.  */
1782
1783 #define LEGITIMIZE_RELOAD_ADDRESS(X,MODE,OPNUM,TYPE,IND_LEVELS,WIN)          \
1784 do {                                                                         \
1785   int win;                                                                   \
1786   (X) = rs6000_legitimize_reload_address ((X), (MODE), (OPNUM),              \
1787                         (int)(TYPE), (IND_LEVELS), &win);                    \
1788   if ( win )                                                                 \
1789     goto WIN;                                                                \
1790 } while (0)
1791
1792 /* Go to LABEL if ADDR (a legitimate address expression)
1793    has an effect that depends on the machine mode it is used for.  */
1794
1795 #define GO_IF_MODE_DEPENDENT_ADDRESS(ADDR,LABEL)                \
1796 do {                                                            \
1797   if (rs6000_mode_dependent_address (ADDR))                     \
1798     goto LABEL;                                                 \
1799 } while (0)
1800 \f
1801 /* The register number of the register used to address a table of
1802    static data addresses in memory.  In some cases this register is
1803    defined by a processor's "application binary interface" (ABI).
1804    When this macro is defined, RTL is generated for this register
1805    once, as with the stack pointer and frame pointer registers.  If
1806    this macro is not defined, it is up to the machine-dependent files
1807    to allocate such a register (if necessary).  */
1808
1809 #define RS6000_PIC_OFFSET_TABLE_REGNUM 30
1810 #define PIC_OFFSET_TABLE_REGNUM (flag_pic ? RS6000_PIC_OFFSET_TABLE_REGNUM : INVALID_REGNUM)
1811
1812 #define TOC_REGISTER (TARGET_MINIMAL_TOC ? RS6000_PIC_OFFSET_TABLE_REGNUM : 2)
1813
1814 /* Define this macro if the register defined by
1815    `PIC_OFFSET_TABLE_REGNUM' is clobbered by calls.  Do not define
1816    this macro if `PIC_OFFSET_TABLE_REGNUM' is not defined.  */
1817
1818 /* #define PIC_OFFSET_TABLE_REG_CALL_CLOBBERED */
1819
1820 /* A C expression that is nonzero if X is a legitimate immediate
1821    operand on the target machine when generating position independent
1822    code.  You can assume that X satisfies `CONSTANT_P', so you need
1823    not check this.  You can also assume FLAG_PIC is true, so you need
1824    not check it either.  You need not define this macro if all
1825    constants (including `SYMBOL_REF') can be immediate operands when
1826    generating position independent code.  */
1827
1828 /* #define LEGITIMATE_PIC_OPERAND_P (X) */
1829 \f
1830 /* Define this if some processing needs to be done immediately before
1831    emitting code for an insn.  */
1832
1833 /* #define FINAL_PRESCAN_INSN(INSN,OPERANDS,NOPERANDS) */
1834
1835 /* Specify the machine mode that this machine uses
1836    for the index in the tablejump instruction.  */
1837 #define CASE_VECTOR_MODE SImode
1838
1839 /* Define as C expression which evaluates to nonzero if the tablejump
1840    instruction expects the table to contain offsets from the address of the
1841    table.
1842    Do not define this if the table should contain absolute addresses.  */
1843 #define CASE_VECTOR_PC_RELATIVE 1
1844
1845 /* Define this as 1 if `char' should by default be signed; else as 0.  */
1846 #define DEFAULT_SIGNED_CHAR 0
1847
1848 /* This flag, if defined, says the same insns that convert to a signed fixnum
1849    also convert validly to an unsigned one.  */
1850
1851 /* #define FIXUNS_TRUNC_LIKE_FIX_TRUNC */
1852
1853 /* An integer expression for the size in bits of the largest integer machine
1854    mode that should actually be used.  */
1855
1856 /* Allow pairs of registers to be used, which is the intent of the default.  */
1857 #define MAX_FIXED_MODE_SIZE GET_MODE_BITSIZE (TARGET_POWERPC64 ? TImode : DImode)
1858
1859 /* Max number of bytes we can move from memory to memory
1860    in one reasonably fast instruction.  */
1861 #define MOVE_MAX (! TARGET_POWERPC64 ? 4 : 8)
1862 #define MAX_MOVE_MAX 8
1863
1864 /* Nonzero if access to memory by bytes is no faster than for words.
1865    Also nonzero if doing byte operations (specifically shifts) in registers
1866    is undesirable.  */
1867 #define SLOW_BYTE_ACCESS 1
1868
1869 /* Define if operations between registers always perform the operation
1870    on the full register even if a narrower mode is specified.  */
1871 #define WORD_REGISTER_OPERATIONS
1872
1873 /* Define if loading in MODE, an integral mode narrower than BITS_PER_WORD
1874    will either zero-extend or sign-extend.  The value of this macro should
1875    be the code that says which one of the two operations is implicitly
1876    done, UNKNOWN if none.  */
1877 #define LOAD_EXTEND_OP(MODE) ZERO_EXTEND
1878
1879 /* Define if loading short immediate values into registers sign extends.  */
1880 #define SHORT_IMMEDIATES_SIGN_EXTEND
1881 \f
1882 /* Value is 1 if truncating an integer of INPREC bits to OUTPREC bits
1883    is done just by pretending it is already truncated.  */
1884 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC) 1
1885
1886 /* The cntlzw and cntlzd instructions return 32 and 64 for input of zero.  */
1887 #define CLZ_DEFINED_VALUE_AT_ZERO(MODE, VALUE) \
1888   ((VALUE) = ((MODE) == SImode ? 32 : 64))
1889
1890 /* The CTZ patterns return -1 for input of zero.  */
1891 #define CTZ_DEFINED_VALUE_AT_ZERO(MODE, VALUE) ((VALUE) = -1)
1892
1893 /* Specify the machine mode that pointers have.
1894    After generation of rtl, the compiler makes no further distinction
1895    between pointers and any other objects of this machine mode.  */
1896 #define Pmode (TARGET_32BIT ? SImode : DImode)
1897
1898 /* Supply definition of STACK_SIZE_MODE for allocate_dynamic_stack_space.  */
1899 #define STACK_SIZE_MODE (TARGET_32BIT ? SImode : DImode)
1900
1901 /* Mode of a function address in a call instruction (for indexing purposes).
1902    Doesn't matter on RS/6000.  */
1903 #define FUNCTION_MODE SImode
1904
1905 /* Define this if addresses of constant functions
1906    shouldn't be put through pseudo regs where they can be cse'd.
1907    Desirable on machines where ordinary constants are expensive
1908    but a CALL with constant address is cheap.  */
1909 #define NO_FUNCTION_CSE
1910
1911 /* Define this to be nonzero if shift instructions ignore all but the low-order
1912    few bits.
1913
1914    The sle and sre instructions which allow SHIFT_COUNT_TRUNCATED
1915    have been dropped from the PowerPC architecture.  */
1916
1917 #define SHIFT_COUNT_TRUNCATED (TARGET_POWER ? 1 : 0)
1918
1919 /* Adjust the length of an INSN.  LENGTH is the currently-computed length and
1920    should be adjusted to reflect any required changes.  This macro is used when
1921    there is some systematic length adjustment required that would be difficult
1922    to express in the length attribute.  */
1923
1924 /* #define ADJUST_INSN_LENGTH(X,LENGTH) */
1925
1926 /* Given a comparison code (EQ, NE, etc.) and the first operand of a
1927    COMPARE, return the mode to be used for the comparison.  For
1928    floating-point, CCFPmode should be used.  CCUNSmode should be used
1929    for unsigned comparisons.  CCEQmode should be used when we are
1930    doing an inequality comparison on the result of a
1931    comparison.  CCmode should be used in all other cases.  */
1932
1933 #define SELECT_CC_MODE(OP,X,Y) \
1934   (GET_MODE_CLASS (GET_MODE (X)) == MODE_FLOAT ? CCFPmode       \
1935    : (OP) == GTU || (OP) == LTU || (OP) == GEU || (OP) == LEU ? CCUNSmode \
1936    : (((OP) == EQ || (OP) == NE) && COMPARISON_P (X)                      \
1937       ? CCEQmode : CCmode))
1938
1939 /* Can the condition code MODE be safely reversed?  This is safe in
1940    all cases on this port, because at present it doesn't use the
1941    trapping FP comparisons (fcmpo).  */
1942 #define REVERSIBLE_CC_MODE(MODE) 1
1943
1944 /* Given a condition code and a mode, return the inverse condition.  */
1945 #define REVERSE_CONDITION(CODE, MODE) rs6000_reverse_condition (MODE, CODE)
1946
1947 /* Define the information needed to generate branch and scc insns.  This is
1948    stored from the compare operation.  */
1949
1950 extern GTY(()) rtx rs6000_compare_op0;
1951 extern GTY(()) rtx rs6000_compare_op1;
1952 extern int rs6000_compare_fp_p;
1953 \f
1954 /* Control the assembler format that we output.  */
1955
1956 /* A C string constant describing how to begin a comment in the target
1957    assembler language.  The compiler assumes that the comment will end at
1958    the end of the line.  */
1959 #define ASM_COMMENT_START " #"
1960
1961 /* Flag to say the TOC is initialized */
1962 extern int toc_initialized;
1963
1964 /* Macro to output a special constant pool entry.  Go to WIN if we output
1965    it.  Otherwise, it is written the usual way.
1966
1967    On the RS/6000, toc entries are handled this way.  */
1968
1969 #define ASM_OUTPUT_SPECIAL_POOL_ENTRY(FILE, X, MODE, ALIGN, LABELNO, WIN) \
1970 { if (ASM_OUTPUT_SPECIAL_POOL_ENTRY_P (X, MODE))                          \
1971     {                                                                     \
1972       output_toc (FILE, X, LABELNO, MODE);                                \
1973       goto WIN;                                                           \
1974     }                                                                     \
1975 }
1976
1977 #ifdef HAVE_GAS_WEAK
1978 #define RS6000_WEAK 1
1979 #else
1980 #define RS6000_WEAK 0
1981 #endif
1982
1983 #if RS6000_WEAK
1984 /* Used in lieu of ASM_WEAKEN_LABEL.  */
1985 #define ASM_WEAKEN_DECL(FILE, DECL, NAME, VAL)                          \
1986   do                                                                    \
1987     {                                                                   \
1988       fputs ("\t.weak\t", (FILE));                                      \
1989       RS6000_OUTPUT_BASENAME ((FILE), (NAME));                          \
1990       if ((DECL) && TREE_CODE (DECL) == FUNCTION_DECL                   \
1991           && DEFAULT_ABI == ABI_AIX && DOT_SYMBOLS)                     \
1992         {                                                               \
1993           if (TARGET_XCOFF)                                             \
1994             fputs ("[DS]", (FILE));                                     \
1995           fputs ("\n\t.weak\t.", (FILE));                               \
1996           RS6000_OUTPUT_BASENAME ((FILE), (NAME));                      \
1997         }                                                               \
1998       fputc ('\n', (FILE));                                             \
1999       if (VAL)                                                          \
2000         {                                                               \
2001           ASM_OUTPUT_DEF ((FILE), (NAME), (VAL));                       \
2002           if ((DECL) && TREE_CODE (DECL) == FUNCTION_DECL               \
2003               && DEFAULT_ABI == ABI_AIX && DOT_SYMBOLS)                 \
2004             {                                                           \
2005               fputs ("\t.set\t.", (FILE));                              \
2006               RS6000_OUTPUT_BASENAME ((FILE), (NAME));                  \
2007               fputs (",.", (FILE));                                     \
2008               RS6000_OUTPUT_BASENAME ((FILE), (VAL));                   \
2009               fputc ('\n', (FILE));                                     \
2010             }                                                           \
2011         }                                                               \
2012     }                                                                   \
2013   while (0)
2014 #endif
2015
2016 /* This implements the `alias' attribute.  */
2017 #undef  ASM_OUTPUT_DEF_FROM_DECLS
2018 #define ASM_OUTPUT_DEF_FROM_DECLS(FILE, DECL, TARGET)                   \
2019   do                                                                    \
2020     {                                                                   \
2021       const char *alias = XSTR (XEXP (DECL_RTL (DECL), 0), 0);          \
2022       const char *name = IDENTIFIER_POINTER (TARGET);                   \
2023       if (TREE_CODE (DECL) == FUNCTION_DECL                             \
2024           && DEFAULT_ABI == ABI_AIX && DOT_SYMBOLS)                     \
2025         {                                                               \
2026           if (TREE_PUBLIC (DECL))                                       \
2027             {                                                           \
2028               if (!RS6000_WEAK || !DECL_WEAK (DECL))                    \
2029                 {                                                       \
2030                   fputs ("\t.globl\t.", FILE);                          \
2031                   RS6000_OUTPUT_BASENAME (FILE, alias);                 \
2032                   putc ('\n', FILE);                                    \
2033                 }                                                       \
2034             }                                                           \
2035           else if (TARGET_XCOFF)                                        \
2036             {                                                           \
2037               fputs ("\t.lglobl\t.", FILE);                             \
2038               RS6000_OUTPUT_BASENAME (FILE, alias);                     \
2039               putc ('\n', FILE);                                        \
2040             }                                                           \
2041           fputs ("\t.set\t.", FILE);                                    \
2042           RS6000_OUTPUT_BASENAME (FILE, alias);                         \
2043           fputs (",.", FILE);                                           \
2044           RS6000_OUTPUT_BASENAME (FILE, name);                          \
2045           fputc ('\n', FILE);                                           \
2046         }                                                               \
2047       ASM_OUTPUT_DEF (FILE, alias, name);                               \
2048     }                                                                   \
2049    while (0)
2050
2051 #define TARGET_ASM_FILE_START rs6000_file_start
2052
2053 /* Output to assembler file text saying following lines
2054    may contain character constants, extra white space, comments, etc.  */
2055
2056 #define ASM_APP_ON ""
2057
2058 /* Output to assembler file text saying following lines
2059    no longer contain unusual constructs.  */
2060
2061 #define ASM_APP_OFF ""
2062
2063 /* How to refer to registers in assembler output.
2064    This sequence is indexed by compiler's hard-register-number (see above).  */
2065
2066 extern char rs6000_reg_names[][8];      /* register names (0 vs. %r0).  */
2067
2068 #define REGISTER_NAMES                                                  \
2069 {                                                                       \
2070   &rs6000_reg_names[ 0][0],     /* r0   */                              \
2071   &rs6000_reg_names[ 1][0],     /* r1   */                              \
2072   &rs6000_reg_names[ 2][0],     /* r2   */                              \
2073   &rs6000_reg_names[ 3][0],     /* r3   */                              \
2074   &rs6000_reg_names[ 4][0],     /* r4   */                              \
2075   &rs6000_reg_names[ 5][0],     /* r5   */                              \
2076   &rs6000_reg_names[ 6][0],     /* r6   */                              \
2077   &rs6000_reg_names[ 7][0],     /* r7   */                              \
2078   &rs6000_reg_names[ 8][0],     /* r8   */                              \
2079   &rs6000_reg_names[ 9][0],     /* r9   */                              \
2080   &rs6000_reg_names[10][0],     /* r10  */                              \
2081   &rs6000_reg_names[11][0],     /* r11  */                              \
2082   &rs6000_reg_names[12][0],     /* r12  */                              \
2083   &rs6000_reg_names[13][0],     /* r13  */                              \
2084   &rs6000_reg_names[14][0],     /* r14  */                              \
2085   &rs6000_reg_names[15][0],     /* r15  */                              \
2086   &rs6000_reg_names[16][0],     /* r16  */                              \
2087   &rs6000_reg_names[17][0],     /* r17  */                              \
2088   &rs6000_reg_names[18][0],     /* r18  */                              \
2089   &rs6000_reg_names[19][0],     /* r19  */                              \
2090   &rs6000_reg_names[20][0],     /* r20  */                              \
2091   &rs6000_reg_names[21][0],     /* r21  */                              \
2092   &rs6000_reg_names[22][0],     /* r22  */                              \
2093   &rs6000_reg_names[23][0],     /* r23  */                              \
2094   &rs6000_reg_names[24][0],     /* r24  */                              \
2095   &rs6000_reg_names[25][0],     /* r25  */                              \
2096   &rs6000_reg_names[26][0],     /* r26  */                              \
2097   &rs6000_reg_names[27][0],     /* r27  */                              \
2098   &rs6000_reg_names[28][0],     /* r28  */                              \
2099   &rs6000_reg_names[29][0],     /* r29  */                              \
2100   &rs6000_reg_names[30][0],     /* r30  */                              \
2101   &rs6000_reg_names[31][0],     /* r31  */                              \
2102                                                                         \
2103   &rs6000_reg_names[32][0],     /* fr0  */                              \
2104   &rs6000_reg_names[33][0],     /* fr1  */                              \
2105   &rs6000_reg_names[34][0],     /* fr2  */                              \
2106   &rs6000_reg_names[35][0],     /* fr3  */                              \
2107   &rs6000_reg_names[36][0],     /* fr4  */                              \
2108   &rs6000_reg_names[37][0],     /* fr5  */                              \
2109   &rs6000_reg_names[38][0],     /* fr6  */                              \
2110   &rs6000_reg_names[39][0],     /* fr7  */                              \
2111   &rs6000_reg_names[40][0],     /* fr8  */                              \
2112   &rs6000_reg_names[41][0],     /* fr9  */                              \
2113   &rs6000_reg_names[42][0],     /* fr10 */                              \
2114   &rs6000_reg_names[43][0],     /* fr11 */                              \
2115   &rs6000_reg_names[44][0],     /* fr12 */                              \
2116   &rs6000_reg_names[45][0],     /* fr13 */                              \
2117   &rs6000_reg_names[46][0],     /* fr14 */                              \
2118   &rs6000_reg_names[47][0],     /* fr15 */                              \
2119   &rs6000_reg_names[48][0],     /* fr16 */                              \
2120   &rs6000_reg_names[49][0],     /* fr17 */                              \
2121   &rs6000_reg_names[50][0],     /* fr18 */                              \
2122   &rs6000_reg_names[51][0],     /* fr19 */                              \
2123   &rs6000_reg_names[52][0],     /* fr20 */                              \
2124   &rs6000_reg_names[53][0],     /* fr21 */                              \
2125   &rs6000_reg_names[54][0],     /* fr22 */                              \
2126   &rs6000_reg_names[55][0],     /* fr23 */                              \
2127   &rs6000_reg_names[56][0],     /* fr24 */                              \
2128   &rs6000_reg_names[57][0],     /* fr25 */                              \
2129   &rs6000_reg_names[58][0],     /* fr26 */                              \
2130   &rs6000_reg_names[59][0],     /* fr27 */                              \
2131   &rs6000_reg_names[60][0],     /* fr28 */                              \
2132   &rs6000_reg_names[61][0],     /* fr29 */                              \
2133   &rs6000_reg_names[62][0],     /* fr30 */                              \
2134   &rs6000_reg_names[63][0],     /* fr31 */                              \
2135                                                                         \
2136   &rs6000_reg_names[64][0],     /* mq   */                              \
2137   &rs6000_reg_names[65][0],     /* lr   */                              \
2138   &rs6000_reg_names[66][0],     /* ctr  */                              \
2139   &rs6000_reg_names[67][0],     /* ap   */                              \
2140                                                                         \
2141   &rs6000_reg_names[68][0],     /* cr0  */                              \
2142   &rs6000_reg_names[69][0],     /* cr1  */                              \
2143   &rs6000_reg_names[70][0],     /* cr2  */                              \
2144   &rs6000_reg_names[71][0],     /* cr3  */                              \
2145   &rs6000_reg_names[72][0],     /* cr4  */                              \
2146   &rs6000_reg_names[73][0],     /* cr5  */                              \
2147   &rs6000_reg_names[74][0],     /* cr6  */                              \
2148   &rs6000_reg_names[75][0],     /* cr7  */                              \
2149                                                                         \
2150   &rs6000_reg_names[76][0],     /* xer  */                              \
2151                                                                         \
2152   &rs6000_reg_names[77][0],     /* v0  */                               \
2153   &rs6000_reg_names[78][0],     /* v1  */                               \
2154   &rs6000_reg_names[79][0],     /* v2  */                               \
2155   &rs6000_reg_names[80][0],     /* v3  */                               \
2156   &rs6000_reg_names[81][0],     /* v4  */                               \
2157   &rs6000_reg_names[82][0],     /* v5  */                               \
2158   &rs6000_reg_names[83][0],     /* v6  */                               \
2159   &rs6000_reg_names[84][0],     /* v7  */                               \
2160   &rs6000_reg_names[85][0],     /* v8  */                               \
2161   &rs6000_reg_names[86][0],     /* v9  */                               \
2162   &rs6000_reg_names[87][0],     /* v10  */                              \
2163   &rs6000_reg_names[88][0],     /* v11  */                              \
2164   &rs6000_reg_names[89][0],     /* v12  */                              \
2165   &rs6000_reg_names[90][0],     /* v13  */                              \
2166   &rs6000_reg_names[91][0],     /* v14  */                              \
2167   &rs6000_reg_names[92][0],     /* v15  */                              \
2168   &rs6000_reg_names[93][0],     /* v16  */                              \
2169   &rs6000_reg_names[94][0],     /* v17  */                              \
2170   &rs6000_reg_names[95][0],     /* v18  */                              \
2171   &rs6000_reg_names[96][0],     /* v19  */                              \
2172   &rs6000_reg_names[97][0],     /* v20  */                              \
2173   &rs6000_reg_names[98][0],     /* v21  */                              \
2174   &rs6000_reg_names[99][0],     /* v22  */                              \
2175   &rs6000_reg_names[100][0],    /* v23  */                              \
2176   &rs6000_reg_names[101][0],    /* v24  */                              \
2177   &rs6000_reg_names[102][0],    /* v25  */                              \
2178   &rs6000_reg_names[103][0],    /* v26  */                              \
2179   &rs6000_reg_names[104][0],    /* v27  */                              \
2180   &rs6000_reg_names[105][0],    /* v28  */                              \
2181   &rs6000_reg_names[106][0],    /* v29  */                              \
2182   &rs6000_reg_names[107][0],    /* v30  */                              \
2183   &rs6000_reg_names[108][0],    /* v31  */                              \
2184   &rs6000_reg_names[109][0],    /* vrsave  */                           \
2185   &rs6000_reg_names[110][0],    /* vscr  */                             \
2186   &rs6000_reg_names[111][0],    /* spe_acc */                           \
2187   &rs6000_reg_names[112][0],    /* spefscr */                           \
2188   &rs6000_reg_names[113][0],    /* sfp  */                              \
2189 }
2190
2191 /* Table of additional register names to use in user input.  */
2192
2193 #define ADDITIONAL_REGISTER_NAMES \
2194  {{"r0",    0}, {"r1",    1}, {"r2",    2}, {"r3",    3},       \
2195   {"r4",    4}, {"r5",    5}, {"r6",    6}, {"r7",    7},       \
2196   {"r8",    8}, {"r9",    9}, {"r10",  10}, {"r11",  11},       \
2197   {"r12",  12}, {"r13",  13}, {"r14",  14}, {"r15",  15},       \
2198   {"r16",  16}, {"r17",  17}, {"r18",  18}, {"r19",  19},       \
2199   {"r20",  20}, {"r21",  21}, {"r22",  22}, {"r23",  23},       \
2200   {"r24",  24}, {"r25",  25}, {"r26",  26}, {"r27",  27},       \
2201   {"r28",  28}, {"r29",  29}, {"r30",  30}, {"r31",  31},       \
2202   {"fr0",  32}, {"fr1",  33}, {"fr2",  34}, {"fr3",  35},       \
2203   {"fr4",  36}, {"fr5",  37}, {"fr6",  38}, {"fr7",  39},       \
2204   {"fr8",  40}, {"fr9",  41}, {"fr10", 42}, {"fr11", 43},       \
2205   {"fr12", 44}, {"fr13", 45}, {"fr14", 46}, {"fr15", 47},       \
2206   {"fr16", 48}, {"fr17", 49}, {"fr18", 50}, {"fr19", 51},       \
2207   {"fr20", 52}, {"fr21", 53}, {"fr22", 54}, {"fr23", 55},       \
2208   {"fr24", 56}, {"fr25", 57}, {"fr26", 58}, {"fr27", 59},       \
2209   {"fr28", 60}, {"fr29", 61}, {"fr30", 62}, {"fr31", 63},       \
2210   {"v0",   77}, {"v1",   78}, {"v2",   79}, {"v3",   80},       \
2211   {"v4",   81}, {"v5",   82}, {"v6",   83}, {"v7",   84},       \
2212   {"v8",   85}, {"v9",   86}, {"v10",  87}, {"v11",  88},       \
2213   {"v12",  89}, {"v13",  90}, {"v14",  91}, {"v15",  92},       \
2214   {"v16",  93}, {"v17",  94}, {"v18",  95}, {"v19",  96},       \
2215   {"v20",  97}, {"v21",  98}, {"v22",  99}, {"v23",  100},      \
2216   {"v24",  101},{"v25",  102},{"v26",  103},{"v27",  104},      \
2217   {"v28",  105},{"v29",  106},{"v30",  107},{"v31",  108},      \
2218   {"vrsave", 109}, {"vscr", 110},                               \
2219   {"spe_acc", 111}, {"spefscr", 112},                           \
2220   /* no additional names for: mq, lr, ctr, ap */                \
2221   {"cr0",  68}, {"cr1",  69}, {"cr2",  70}, {"cr3",  71},       \
2222   {"cr4",  72}, {"cr5",  73}, {"cr6",  74}, {"cr7",  75},       \
2223   {"cc",   68}, {"sp",    1}, {"toc",   2} }
2224
2225 /* Text to write out after a CALL that may be replaced by glue code by
2226    the loader.  This depends on the AIX version.  */
2227 #define RS6000_CALL_GLUE "cror 31,31,31"
2228
2229 /* This is how to output an element of a case-vector that is relative.  */
2230
2231 #define ASM_OUTPUT_ADDR_DIFF_ELT(FILE, BODY, VALUE, REL) \
2232   do { char buf[100];                                   \
2233        fputs ("\t.long ", FILE);                        \
2234        ASM_GENERATE_INTERNAL_LABEL (buf, "L", VALUE);   \
2235        assemble_name (FILE, buf);                       \
2236        putc ('-', FILE);                                \
2237        ASM_GENERATE_INTERNAL_LABEL (buf, "L", REL);     \
2238        assemble_name (FILE, buf);                       \
2239        putc ('\n', FILE);                               \
2240      } while (0)
2241
2242 /* This is how to output an assembler line
2243    that says to advance the location counter
2244    to a multiple of 2**LOG bytes.  */
2245
2246 #define ASM_OUTPUT_ALIGN(FILE,LOG)      \
2247   if ((LOG) != 0)                       \
2248     fprintf (FILE, "\t.align %d\n", (LOG))
2249
2250 /* Pick up the return address upon entry to a procedure. Used for
2251    dwarf2 unwind information.  This also enables the table driven
2252    mechanism.  */
2253
2254 #define INCOMING_RETURN_ADDR_RTX   gen_rtx_REG (Pmode, LINK_REGISTER_REGNUM)
2255 #define DWARF_FRAME_RETURN_COLUMN  DWARF_FRAME_REGNUM (LINK_REGISTER_REGNUM)
2256
2257 /* Describe how we implement __builtin_eh_return.  */
2258 #define EH_RETURN_DATA_REGNO(N) ((N) < 4 ? (N) + 3 : INVALID_REGNUM)
2259 #define EH_RETURN_STACKADJ_RTX  gen_rtx_REG (Pmode, 10)
2260
2261 /* Print operand X (an rtx) in assembler syntax to file FILE.
2262    CODE is a letter or dot (`z' in `%z0') or 0 if no letter was specified.
2263    For `%' followed by punctuation, CODE is the punctuation and X is null.  */
2264
2265 #define PRINT_OPERAND(FILE, X, CODE)  print_operand (FILE, X, CODE)
2266
2267 /* Define which CODE values are valid.  */
2268
2269 #define PRINT_OPERAND_PUNCT_VALID_P(CODE)  \
2270   ((CODE) == '.' || (CODE) == '&')
2271
2272 /* Print a memory address as an operand to reference that memory location.  */
2273
2274 #define PRINT_OPERAND_ADDRESS(FILE, ADDR) print_operand_address (FILE, ADDR)
2275
2276 /* uncomment for disabling the corresponding default options */
2277 /* #define  MACHINE_no_sched_interblock */
2278 /* #define  MACHINE_no_sched_speculative */
2279 /* #define  MACHINE_no_sched_speculative_load */
2280
2281 /* General flags.  */
2282 extern int flag_pic;
2283 extern int optimize;
2284 extern int flag_expensive_optimizations;
2285 extern int frame_pointer_needed;
2286
2287 enum rs6000_builtins
2288 {
2289   /* AltiVec builtins.  */
2290   ALTIVEC_BUILTIN_ST_INTERNAL_4si,
2291   ALTIVEC_BUILTIN_LD_INTERNAL_4si,
2292   ALTIVEC_BUILTIN_ST_INTERNAL_8hi,
2293   ALTIVEC_BUILTIN_LD_INTERNAL_8hi,
2294   ALTIVEC_BUILTIN_ST_INTERNAL_16qi,
2295   ALTIVEC_BUILTIN_LD_INTERNAL_16qi,
2296   ALTIVEC_BUILTIN_ST_INTERNAL_4sf,
2297   ALTIVEC_BUILTIN_LD_INTERNAL_4sf,
2298   ALTIVEC_BUILTIN_VADDUBM,
2299   ALTIVEC_BUILTIN_VADDUHM,
2300   ALTIVEC_BUILTIN_VADDUWM,
2301   ALTIVEC_BUILTIN_VADDFP,
2302   ALTIVEC_BUILTIN_VADDCUW,
2303   ALTIVEC_BUILTIN_VADDUBS,
2304   ALTIVEC_BUILTIN_VADDSBS,
2305   ALTIVEC_BUILTIN_VADDUHS,
2306   ALTIVEC_BUILTIN_VADDSHS,
2307   ALTIVEC_BUILTIN_VADDUWS,
2308   ALTIVEC_BUILTIN_VADDSWS,
2309   ALTIVEC_BUILTIN_VAND,
2310   ALTIVEC_BUILTIN_VANDC,
2311   ALTIVEC_BUILTIN_VAVGUB,
2312   ALTIVEC_BUILTIN_VAVGSB,
2313   ALTIVEC_BUILTIN_VAVGUH,
2314   ALTIVEC_BUILTIN_VAVGSH,
2315   ALTIVEC_BUILTIN_VAVGUW,
2316   ALTIVEC_BUILTIN_VAVGSW,
2317   ALTIVEC_BUILTIN_VCFUX,
2318   ALTIVEC_BUILTIN_VCFSX,
2319   ALTIVEC_BUILTIN_VCTSXS,
2320   ALTIVEC_BUILTIN_VCTUXS,
2321   ALTIVEC_BUILTIN_VCMPBFP,
2322   ALTIVEC_BUILTIN_VCMPEQUB,
2323   ALTIVEC_BUILTIN_VCMPEQUH,
2324   ALTIVEC_BUILTIN_VCMPEQUW,
2325   ALTIVEC_BUILTIN_VCMPEQFP,
2326   ALTIVEC_BUILTIN_VCMPGEFP,
2327   ALTIVEC_BUILTIN_VCMPGTUB,
2328   ALTIVEC_BUILTIN_VCMPGTSB,
2329   ALTIVEC_BUILTIN_VCMPGTUH,
2330   ALTIVEC_BUILTIN_VCMPGTSH,
2331   ALTIVEC_BUILTIN_VCMPGTUW,
2332   ALTIVEC_BUILTIN_VCMPGTSW,
2333   ALTIVEC_BUILTIN_VCMPGTFP,
2334   ALTIVEC_BUILTIN_VEXPTEFP,
2335   ALTIVEC_BUILTIN_VLOGEFP,
2336   ALTIVEC_BUILTIN_VMADDFP,
2337   ALTIVEC_BUILTIN_VMAXUB,
2338   ALTIVEC_BUILTIN_VMAXSB,
2339   ALTIVEC_BUILTIN_VMAXUH,
2340   ALTIVEC_BUILTIN_VMAXSH,
2341   ALTIVEC_BUILTIN_VMAXUW,
2342   ALTIVEC_BUILTIN_VMAXSW,
2343   ALTIVEC_BUILTIN_VMAXFP,
2344   ALTIVEC_BUILTIN_VMHADDSHS,
2345   ALTIVEC_BUILTIN_VMHRADDSHS,
2346   ALTIVEC_BUILTIN_VMLADDUHM,
2347   ALTIVEC_BUILTIN_VMRGHB,
2348   ALTIVEC_BUILTIN_VMRGHH,
2349   ALTIVEC_BUILTIN_VMRGHW,
2350   ALTIVEC_BUILTIN_VMRGLB,
2351   ALTIVEC_BUILTIN_VMRGLH,
2352   ALTIVEC_BUILTIN_VMRGLW,
2353   ALTIVEC_BUILTIN_VMSUMUBM,
2354   ALTIVEC_BUILTIN_VMSUMMBM,
2355   ALTIVEC_BUILTIN_VMSUMUHM,
2356   ALTIVEC_BUILTIN_VMSUMSHM,
2357   ALTIVEC_BUILTIN_VMSUMUHS,
2358   ALTIVEC_BUILTIN_VMSUMSHS,
2359   ALTIVEC_BUILTIN_VMINUB,
2360   ALTIVEC_BUILTIN_VMINSB,
2361   ALTIVEC_BUILTIN_VMINUH,
2362   ALTIVEC_BUILTIN_VMINSH,
2363   ALTIVEC_BUILTIN_VMINUW,
2364   ALTIVEC_BUILTIN_VMINSW,
2365   ALTIVEC_BUILTIN_VMINFP,
2366   ALTIVEC_BUILTIN_VMULEUB,
2367   ALTIVEC_BUILTIN_VMULESB,
2368   ALTIVEC_BUILTIN_VMULEUH,
2369   ALTIVEC_BUILTIN_VMULESH,
2370   ALTIVEC_BUILTIN_VMULOUB,
2371   ALTIVEC_BUILTIN_VMULOSB,
2372   ALTIVEC_BUILTIN_VMULOUH,
2373   ALTIVEC_BUILTIN_VMULOSH,
2374   ALTIVEC_BUILTIN_VNMSUBFP,
2375   ALTIVEC_BUILTIN_VNOR,
2376   ALTIVEC_BUILTIN_VOR,
2377   ALTIVEC_BUILTIN_VSEL_4SI,
2378   ALTIVEC_BUILTIN_VSEL_4SF,
2379   ALTIVEC_BUILTIN_VSEL_8HI,
2380   ALTIVEC_BUILTIN_VSEL_16QI,
2381   ALTIVEC_BUILTIN_VPERM_4SI,
2382   ALTIVEC_BUILTIN_VPERM_4SF,
2383   ALTIVEC_BUILTIN_VPERM_8HI,
2384   ALTIVEC_BUILTIN_VPERM_16QI,
2385   ALTIVEC_BUILTIN_VPKUHUM,
2386   ALTIVEC_BUILTIN_VPKUWUM,
2387   ALTIVEC_BUILTIN_VPKPX,
2388   ALTIVEC_BUILTIN_VPKUHSS,
2389   ALTIVEC_BUILTIN_VPKSHSS,
2390   ALTIVEC_BUILTIN_VPKUWSS,
2391   ALTIVEC_BUILTIN_VPKSWSS,
2392   ALTIVEC_BUILTIN_VPKUHUS,
2393   ALTIVEC_BUILTIN_VPKSHUS,
2394   ALTIVEC_BUILTIN_VPKUWUS,
2395   ALTIVEC_BUILTIN_VPKSWUS,
2396   ALTIVEC_BUILTIN_VREFP,
2397   ALTIVEC_BUILTIN_VRFIM,
2398   ALTIVEC_BUILTIN_VRFIN,
2399   ALTIVEC_BUILTIN_VRFIP,
2400   ALTIVEC_BUILTIN_VRFIZ,
2401   ALTIVEC_BUILTIN_VRLB,
2402   ALTIVEC_BUILTIN_VRLH,
2403   ALTIVEC_BUILTIN_VRLW,
2404   ALTIVEC_BUILTIN_VRSQRTEFP,
2405   ALTIVEC_BUILTIN_VSLB,
2406   ALTIVEC_BUILTIN_VSLH,
2407   ALTIVEC_BUILTIN_VSLW,
2408   ALTIVEC_BUILTIN_VSL,
2409   ALTIVEC_BUILTIN_VSLO,
2410   ALTIVEC_BUILTIN_VSPLTB,
2411   ALTIVEC_BUILTIN_VSPLTH,
2412   ALTIVEC_BUILTIN_VSPLTW,
2413   ALTIVEC_BUILTIN_VSPLTISB,
2414   ALTIVEC_BUILTIN_VSPLTISH,
2415   ALTIVEC_BUILTIN_VSPLTISW,
2416   ALTIVEC_BUILTIN_VSRB,
2417   ALTIVEC_BUILTIN_VSRH,
2418   ALTIVEC_BUILTIN_VSRW,
2419   ALTIVEC_BUILTIN_VSRAB,
2420   ALTIVEC_BUILTIN_VSRAH,
2421   ALTIVEC_BUILTIN_VSRAW,
2422   ALTIVEC_BUILTIN_VSR,
2423   ALTIVEC_BUILTIN_VSRO,
2424   ALTIVEC_BUILTIN_VSUBUBM,
2425   ALTIVEC_BUILTIN_VSUBUHM,
2426   ALTIVEC_BUILTIN_VSUBUWM,
2427   ALTIVEC_BUILTIN_VSUBFP,
2428   ALTIVEC_BUILTIN_VSUBCUW,
2429   ALTIVEC_BUILTIN_VSUBUBS,
2430   ALTIVEC_BUILTIN_VSUBSBS,
2431   ALTIVEC_BUILTIN_VSUBUHS,
2432   ALTIVEC_BUILTIN_VSUBSHS,
2433   ALTIVEC_BUILTIN_VSUBUWS,
2434   ALTIVEC_BUILTIN_VSUBSWS,
2435   ALTIVEC_BUILTIN_VSUM4UBS,
2436   ALTIVEC_BUILTIN_VSUM4SBS,
2437   ALTIVEC_BUILTIN_VSUM4SHS,
2438   ALTIVEC_BUILTIN_VSUM2SWS,
2439   ALTIVEC_BUILTIN_VSUMSWS,
2440   ALTIVEC_BUILTIN_VXOR,
2441   ALTIVEC_BUILTIN_VSLDOI_16QI,
2442   ALTIVEC_BUILTIN_VSLDOI_8HI,
2443   ALTIVEC_BUILTIN_VSLDOI_4SI,
2444   ALTIVEC_BUILTIN_VSLDOI_4SF,
2445   ALTIVEC_BUILTIN_VUPKHSB,
2446   ALTIVEC_BUILTIN_VUPKHPX,
2447   ALTIVEC_BUILTIN_VUPKHSH,
2448   ALTIVEC_BUILTIN_VUPKLSB,
2449   ALTIVEC_BUILTIN_VUPKLPX,
2450   ALTIVEC_BUILTIN_VUPKLSH,
2451   ALTIVEC_BUILTIN_MTVSCR,
2452   ALTIVEC_BUILTIN_MFVSCR,
2453   ALTIVEC_BUILTIN_DSSALL,
2454   ALTIVEC_BUILTIN_DSS,
2455   ALTIVEC_BUILTIN_LVSL,
2456   ALTIVEC_BUILTIN_LVSR,
2457   ALTIVEC_BUILTIN_DSTT,
2458   ALTIVEC_BUILTIN_DSTST,
2459   ALTIVEC_BUILTIN_DSTSTT,
2460   ALTIVEC_BUILTIN_DST,
2461   ALTIVEC_BUILTIN_LVEBX,
2462   ALTIVEC_BUILTIN_LVEHX,
2463   ALTIVEC_BUILTIN_LVEWX,
2464   ALTIVEC_BUILTIN_LVXL,
2465   ALTIVEC_BUILTIN_LVX,
2466   ALTIVEC_BUILTIN_STVX,
2467   ALTIVEC_BUILTIN_STVEBX,
2468   ALTIVEC_BUILTIN_STVEHX,
2469   ALTIVEC_BUILTIN_STVEWX,
2470   ALTIVEC_BUILTIN_STVXL,
2471   ALTIVEC_BUILTIN_VCMPBFP_P,
2472   ALTIVEC_BUILTIN_VCMPEQFP_P,
2473   ALTIVEC_BUILTIN_VCMPEQUB_P,
2474   ALTIVEC_BUILTIN_VCMPEQUH_P,
2475   ALTIVEC_BUILTIN_VCMPEQUW_P,
2476   ALTIVEC_BUILTIN_VCMPGEFP_P,
2477   ALTIVEC_BUILTIN_VCMPGTFP_P,
2478   ALTIVEC_BUILTIN_VCMPGTSB_P,
2479   ALTIVEC_BUILTIN_VCMPGTSH_P,
2480   ALTIVEC_BUILTIN_VCMPGTSW_P,
2481   ALTIVEC_BUILTIN_VCMPGTUB_P,
2482   ALTIVEC_BUILTIN_VCMPGTUH_P,
2483   ALTIVEC_BUILTIN_VCMPGTUW_P,
2484   ALTIVEC_BUILTIN_ABSS_V4SI,
2485   ALTIVEC_BUILTIN_ABSS_V8HI,
2486   ALTIVEC_BUILTIN_ABSS_V16QI,
2487   ALTIVEC_BUILTIN_ABS_V4SI,
2488   ALTIVEC_BUILTIN_ABS_V4SF,
2489   ALTIVEC_BUILTIN_ABS_V8HI,
2490   ALTIVEC_BUILTIN_ABS_V16QI,
2491   ALTIVEC_BUILTIN_MASK_FOR_LOAD,
2492   ALTIVEC_BUILTIN_MASK_FOR_STORE,
2493
2494   /* Altivec overloaded builtins.  */
2495   ALTIVEC_BUILTIN_VCMPEQ_P,
2496   ALTIVEC_BUILTIN_OVERLOADED_FIRST = ALTIVEC_BUILTIN_VCMPEQ_P,
2497   ALTIVEC_BUILTIN_VCMPGT_P,
2498   ALTIVEC_BUILTIN_VCMPGE_P,
2499   ALTIVEC_BUILTIN_VEC_ABS,
2500   ALTIVEC_BUILTIN_VEC_ABSS,
2501   ALTIVEC_BUILTIN_VEC_ADD,
2502   ALTIVEC_BUILTIN_VEC_ADDC,
2503   ALTIVEC_BUILTIN_VEC_ADDS,
2504   ALTIVEC_BUILTIN_VEC_AND,
2505   ALTIVEC_BUILTIN_VEC_ANDC,
2506   ALTIVEC_BUILTIN_VEC_AVG,
2507   ALTIVEC_BUILTIN_VEC_CEIL,
2508   ALTIVEC_BUILTIN_VEC_CMPB,
2509   ALTIVEC_BUILTIN_VEC_CMPEQ,
2510   ALTIVEC_BUILTIN_VEC_CMPEQUB,
2511   ALTIVEC_BUILTIN_VEC_CMPEQUH,
2512   ALTIVEC_BUILTIN_VEC_CMPEQUW,
2513   ALTIVEC_BUILTIN_VEC_CMPGE,
2514   ALTIVEC_BUILTIN_VEC_CMPGT,
2515   ALTIVEC_BUILTIN_VEC_CMPLE,
2516   ALTIVEC_BUILTIN_VEC_CMPLT,
2517   ALTIVEC_BUILTIN_VEC_CTF,
2518   ALTIVEC_BUILTIN_VEC_CTS,
2519   ALTIVEC_BUILTIN_VEC_CTU,
2520   ALTIVEC_BUILTIN_VEC_DST,
2521   ALTIVEC_BUILTIN_VEC_DSTST,
2522   ALTIVEC_BUILTIN_VEC_DSTSTT,
2523   ALTIVEC_BUILTIN_VEC_DSTT,
2524   ALTIVEC_BUILTIN_VEC_EXPTE,
2525   ALTIVEC_BUILTIN_VEC_FLOOR,
2526   ALTIVEC_BUILTIN_VEC_LD,
2527   ALTIVEC_BUILTIN_VEC_LDE,
2528   ALTIVEC_BUILTIN_VEC_LDL,
2529   ALTIVEC_BUILTIN_VEC_LOGE,
2530   ALTIVEC_BUILTIN_VEC_LVEBX,
2531   ALTIVEC_BUILTIN_VEC_LVEHX,
2532   ALTIVEC_BUILTIN_VEC_LVEWX,
2533   ALTIVEC_BUILTIN_VEC_LVSL,
2534   ALTIVEC_BUILTIN_VEC_LVSR,
2535   ALTIVEC_BUILTIN_VEC_MADD,
2536   ALTIVEC_BUILTIN_VEC_MADDS,
2537   ALTIVEC_BUILTIN_VEC_MAX,
2538   ALTIVEC_BUILTIN_VEC_MERGEH,
2539   ALTIVEC_BUILTIN_VEC_MERGEL,
2540   ALTIVEC_BUILTIN_VEC_MIN,
2541   ALTIVEC_BUILTIN_VEC_MLADD,
2542   ALTIVEC_BUILTIN_VEC_MPERM,
2543   ALTIVEC_BUILTIN_VEC_MRADDS,
2544   ALTIVEC_BUILTIN_VEC_MRGHB,
2545   ALTIVEC_BUILTIN_VEC_MRGHH,
2546   ALTIVEC_BUILTIN_VEC_MRGHW,
2547   ALTIVEC_BUILTIN_VEC_MRGLB,
2548   ALTIVEC_BUILTIN_VEC_MRGLH,
2549   ALTIVEC_BUILTIN_VEC_MRGLW,
2550   ALTIVEC_BUILTIN_VEC_MSUM,
2551   ALTIVEC_BUILTIN_VEC_MSUMS,
2552   ALTIVEC_BUILTIN_VEC_MTVSCR,
2553   ALTIVEC_BUILTIN_VEC_MULE,
2554   ALTIVEC_BUILTIN_VEC_MULO,
2555   ALTIVEC_BUILTIN_VEC_NMSUB,
2556   ALTIVEC_BUILTIN_VEC_NOR,
2557   ALTIVEC_BUILTIN_VEC_OR,
2558   ALTIVEC_BUILTIN_VEC_PACK,
2559   ALTIVEC_BUILTIN_VEC_PACKPX,
2560   ALTIVEC_BUILTIN_VEC_PACKS,
2561   ALTIVEC_BUILTIN_VEC_PACKSU,
2562   ALTIVEC_BUILTIN_VEC_PERM,
2563   ALTIVEC_BUILTIN_VEC_RE,
2564   ALTIVEC_BUILTIN_VEC_RL,
2565   ALTIVEC_BUILTIN_VEC_ROUND,
2566   ALTIVEC_BUILTIN_VEC_RSQRTE,
2567   ALTIVEC_BUILTIN_VEC_SEL,
2568   ALTIVEC_BUILTIN_VEC_SL,
2569   ALTIVEC_BUILTIN_VEC_SLD,
2570   ALTIVEC_BUILTIN_VEC_SLL,
2571   ALTIVEC_BUILTIN_VEC_SLO,
2572   ALTIVEC_BUILTIN_VEC_SPLAT,
2573   ALTIVEC_BUILTIN_VEC_SPLAT_S16,
2574   ALTIVEC_BUILTIN_VEC_SPLAT_S32,
2575   ALTIVEC_BUILTIN_VEC_SPLAT_S8,
2576   ALTIVEC_BUILTIN_VEC_SPLAT_U16,
2577   ALTIVEC_BUILTIN_VEC_SPLAT_U32,
2578   ALTIVEC_BUILTIN_VEC_SPLAT_U8,
2579   ALTIVEC_BUILTIN_VEC_SPLTB,
2580   ALTIVEC_BUILTIN_VEC_SPLTH,
2581   ALTIVEC_BUILTIN_VEC_SPLTW,
2582   ALTIVEC_BUILTIN_VEC_SR,
2583   ALTIVEC_BUILTIN_VEC_SRA,
2584   ALTIVEC_BUILTIN_VEC_SRL,
2585   ALTIVEC_BUILTIN_VEC_SRO,
2586   ALTIVEC_BUILTIN_VEC_ST,
2587   ALTIVEC_BUILTIN_VEC_STE,
2588   ALTIVEC_BUILTIN_VEC_STL,
2589   ALTIVEC_BUILTIN_VEC_STVEBX,
2590   ALTIVEC_BUILTIN_VEC_STVEHX,
2591   ALTIVEC_BUILTIN_VEC_STVEWX,
2592   ALTIVEC_BUILTIN_VEC_SUB,
2593   ALTIVEC_BUILTIN_VEC_SUBC,
2594   ALTIVEC_BUILTIN_VEC_SUBS,
2595   ALTIVEC_BUILTIN_VEC_SUM2S,
2596   ALTIVEC_BUILTIN_VEC_SUM4S,
2597   ALTIVEC_BUILTIN_VEC_SUMS,
2598   ALTIVEC_BUILTIN_VEC_TRUNC,
2599   ALTIVEC_BUILTIN_VEC_UNPACKH,
2600   ALTIVEC_BUILTIN_VEC_UNPACKL,
2601   ALTIVEC_BUILTIN_VEC_VADDFP,
2602   ALTIVEC_BUILTIN_VEC_VADDSBS,
2603   ALTIVEC_BUILTIN_VEC_VADDSHS,
2604   ALTIVEC_BUILTIN_VEC_VADDSWS,
2605   ALTIVEC_BUILTIN_VEC_VADDUBM,
2606   ALTIVEC_BUILTIN_VEC_VADDUBS,
2607   ALTIVEC_BUILTIN_VEC_VADDUHM,
2608   ALTIVEC_BUILTIN_VEC_VADDUHS,
2609   ALTIVEC_BUILTIN_VEC_VADDUWM,
2610   ALTIVEC_BUILTIN_VEC_VADDUWS,
2611   ALTIVEC_BUILTIN_VEC_VAVGSB,
2612   ALTIVEC_BUILTIN_VEC_VAVGSH,
2613   ALTIVEC_BUILTIN_VEC_VAVGSW,
2614   ALTIVEC_BUILTIN_VEC_VAVGUB,
2615   ALTIVEC_BUILTIN_VEC_VAVGUH,
2616   ALTIVEC_BUILTIN_VEC_VAVGUW,
2617   ALTIVEC_BUILTIN_VEC_VCFSX,
2618   ALTIVEC_BUILTIN_VEC_VCFUX,
2619   ALTIVEC_BUILTIN_VEC_VCMPEQFP,
2620   ALTIVEC_BUILTIN_VEC_VCMPEQUB,
2621   ALTIVEC_BUILTIN_VEC_VCMPEQUH,
2622   ALTIVEC_BUILTIN_VEC_VCMPEQUW,
2623   ALTIVEC_BUILTIN_VEC_VCMPGTFP,
2624   ALTIVEC_BUILTIN_VEC_VCMPGTSB,
2625   ALTIVEC_BUILTIN_VEC_VCMPGTSH,
2626   ALTIVEC_BUILTIN_VEC_VCMPGTSW,
2627   ALTIVEC_BUILTIN_VEC_VCMPGTUB,
2628   ALTIVEC_BUILTIN_VEC_VCMPGTUH,
2629   ALTIVEC_BUILTIN_VEC_VCMPGTUW,
2630   ALTIVEC_BUILTIN_VEC_VMAXFP,
2631   ALTIVEC_BUILTIN_VEC_VMAXSB,
2632   ALTIVEC_BUILTIN_VEC_VMAXSH,
2633   ALTIVEC_BUILTIN_VEC_VMAXSW,
2634   ALTIVEC_BUILTIN_VEC_VMAXUB,
2635   ALTIVEC_BUILTIN_VEC_VMAXUH,
2636   ALTIVEC_BUILTIN_VEC_VMAXUW,
2637   ALTIVEC_BUILTIN_VEC_VMINFP,
2638   ALTIVEC_BUILTIN_VEC_VMINSB,
2639   ALTIVEC_BUILTIN_VEC_VMINSH,
2640   ALTIVEC_BUILTIN_VEC_VMINSW,
2641   ALTIVEC_BUILTIN_VEC_VMINUB,
2642   ALTIVEC_BUILTIN_VEC_VMINUH,
2643   ALTIVEC_BUILTIN_VEC_VMINUW,
2644   ALTIVEC_BUILTIN_VEC_VMRGHB,
2645   ALTIVEC_BUILTIN_VEC_VMRGHH,
2646   ALTIVEC_BUILTIN_VEC_VMRGHW,
2647   ALTIVEC_BUILTIN_VEC_VMRGLB,
2648   ALTIVEC_BUILTIN_VEC_VMRGLH,
2649   ALTIVEC_BUILTIN_VEC_VMRGLW,
2650   ALTIVEC_BUILTIN_VEC_VMSUMMBM,
2651   ALTIVEC_BUILTIN_VEC_VMSUMSHM,
2652   ALTIVEC_BUILTIN_VEC_VMSUMSHS,
2653   ALTIVEC_BUILTIN_VEC_VMSUMUBM,
2654   ALTIVEC_BUILTIN_VEC_VMSUMUHM,
2655   ALTIVEC_BUILTIN_VEC_VMSUMUHS,
2656   ALTIVEC_BUILTIN_VEC_VMULESB,
2657   ALTIVEC_BUILTIN_VEC_VMULESH,
2658   ALTIVEC_BUILTIN_VEC_VMULEUB,
2659   ALTIVEC_BUILTIN_VEC_VMULEUH,
2660   ALTIVEC_BUILTIN_VEC_VMULOSB,
2661   ALTIVEC_BUILTIN_VEC_VMULOSH,
2662   ALTIVEC_BUILTIN_VEC_VMULOUB,
2663   ALTIVEC_BUILTIN_VEC_VMULOUH,
2664   ALTIVEC_BUILTIN_VEC_VPKSHSS,
2665   ALTIVEC_BUILTIN_VEC_VPKSHUS,
2666   ALTIVEC_BUILTIN_VEC_VPKSWSS,
2667   ALTIVEC_BUILTIN_VEC_VPKSWUS,
2668   ALTIVEC_BUILTIN_VEC_VPKUHUM,
2669   ALTIVEC_BUILTIN_VEC_VPKUHUS,
2670   ALTIVEC_BUILTIN_VEC_VPKUWUM,
2671   ALTIVEC_BUILTIN_VEC_VPKUWUS,
2672   ALTIVEC_BUILTIN_VEC_VRLB,
2673   ALTIVEC_BUILTIN_VEC_VRLH,
2674   ALTIVEC_BUILTIN_VEC_VRLW,
2675   ALTIVEC_BUILTIN_VEC_VSLB,
2676   ALTIVEC_BUILTIN_VEC_VSLH,
2677   ALTIVEC_BUILTIN_VEC_VSLW,
2678   ALTIVEC_BUILTIN_VEC_VSPLTB,
2679   ALTIVEC_BUILTIN_VEC_VSPLTH,
2680   ALTIVEC_BUILTIN_VEC_VSPLTW,
2681   ALTIVEC_BUILTIN_VEC_VSRAB,
2682   ALTIVEC_BUILTIN_VEC_VSRAH,
2683   ALTIVEC_BUILTIN_VEC_VSRAW,
2684   ALTIVEC_BUILTIN_VEC_VSRB,
2685   ALTIVEC_BUILTIN_VEC_VSRH,
2686   ALTIVEC_BUILTIN_VEC_VSRW,
2687   ALTIVEC_BUILTIN_VEC_VSUBFP,
2688   ALTIVEC_BUILTIN_VEC_VSUBSBS,
2689   ALTIVEC_BUILTIN_VEC_VSUBSHS,
2690   ALTIVEC_BUILTIN_VEC_VSUBSWS,
2691   ALTIVEC_BUILTIN_VEC_VSUBUBM,
2692   ALTIVEC_BUILTIN_VEC_VSUBUBS,
2693   ALTIVEC_BUILTIN_VEC_VSUBUHM,
2694   ALTIVEC_BUILTIN_VEC_VSUBUHS,
2695   ALTIVEC_BUILTIN_VEC_VSUBUWM,
2696   ALTIVEC_BUILTIN_VEC_VSUBUWS,
2697   ALTIVEC_BUILTIN_VEC_VSUM4SBS,
2698   ALTIVEC_BUILTIN_VEC_VSUM4SHS,
2699   ALTIVEC_BUILTIN_VEC_VSUM4UBS,
2700   ALTIVEC_BUILTIN_VEC_VUPKHPX,
2701   ALTIVEC_BUILTIN_VEC_VUPKHSB,
2702   ALTIVEC_BUILTIN_VEC_VUPKHSH,
2703   ALTIVEC_BUILTIN_VEC_VUPKLPX,
2704   ALTIVEC_BUILTIN_VEC_VUPKLSB,
2705   ALTIVEC_BUILTIN_VEC_VUPKLSH,
2706   ALTIVEC_BUILTIN_VEC_XOR,
2707   ALTIVEC_BUILTIN_VEC_STEP,
2708   ALTIVEC_BUILTIN_OVERLOADED_LAST = ALTIVEC_BUILTIN_VEC_STEP,
2709
2710   /* SPE builtins.  */
2711   SPE_BUILTIN_EVADDW,
2712   SPE_BUILTIN_EVAND,
2713   SPE_BUILTIN_EVANDC,
2714   SPE_BUILTIN_EVDIVWS,
2715   SPE_BUILTIN_EVDIVWU,
2716   SPE_BUILTIN_EVEQV,
2717   SPE_BUILTIN_EVFSADD,
2718   SPE_BUILTIN_EVFSDIV,
2719   SPE_BUILTIN_EVFSMUL,
2720   SPE_BUILTIN_EVFSSUB,
2721   SPE_BUILTIN_EVLDDX,
2722   SPE_BUILTIN_EVLDHX,
2723   SPE_BUILTIN_EVLDWX,
2724   SPE_BUILTIN_EVLHHESPLATX,
2725   SPE_BUILTIN_EVLHHOSSPLATX,
2726   SPE_BUILTIN_EVLHHOUSPLATX,
2727   SPE_BUILTIN_EVLWHEX,
2728   SPE_BUILTIN_EVLWHOSX,
2729   SPE_BUILTIN_EVLWHOUX,
2730   SPE_BUILTIN_EVLWHSPLATX,
2731   SPE_BUILTIN_EVLWWSPLATX,
2732   SPE_BUILTIN_EVMERGEHI,
2733   SPE_BUILTIN_EVMERGEHILO,
2734   SPE_BUILTIN_EVMERGELO,
2735   SPE_BUILTIN_EVMERGELOHI,
2736   SPE_BUILTIN_EVMHEGSMFAA,
2737   SPE_BUILTIN_EVMHEGSMFAN,
2738   SPE_BUILTIN_EVMHEGSMIAA,
2739   SPE_BUILTIN_EVMHEGSMIAN,
2740   SPE_BUILTIN_EVMHEGUMIAA,
2741   SPE_BUILTIN_EVMHEGUMIAN,
2742   SPE_BUILTIN_EVMHESMF,
2743   SPE_BUILTIN_EVMHESMFA,
2744   SPE_BUILTIN_EVMHESMFAAW,
2745   SPE_BUILTIN_EVMHESMFANW,
2746   SPE_BUILTIN_EVMHESMI,
2747   SPE_BUILTIN_EVMHESMIA,
2748   SPE_BUILTIN_EVMHESMIAAW,
2749   SPE_BUILTIN_EVMHESMIANW,
2750   SPE_BUILTIN_EVMHESSF,
2751   SPE_BUILTIN_EVMHESSFA,
2752   SPE_BUILTIN_EVMHESSFAAW,
2753   SPE_BUILTIN_EVMHESSFANW,
2754   SPE_BUILTIN_EVMHESSIAAW,
2755   SPE_BUILTIN_EVMHESSIANW,
2756   SPE_BUILTIN_EVMHEUMI,
2757   SPE_BUILTIN_EVMHEUMIA,
2758   SPE_BUILTIN_EVMHEUMIAAW,
2759   SPE_BUILTIN_EVMHEUMIANW,
2760   SPE_BUILTIN_EVMHEUSIAAW,
2761   SPE_BUILTIN_EVMHEUSIANW,
2762   SPE_BUILTIN_EVMHOGSMFAA,
2763   SPE_BUILTIN_EVMHOGSMFAN,
2764   SPE_BUILTIN_EVMHOGSMIAA,
2765   SPE_BUILTIN_EVMHOGSMIAN,
2766   SPE_BUILTIN_EVMHOGUMIAA,
2767   SPE_BUILTIN_EVMHOGUMIAN,
2768   SPE_BUILTIN_EVMHOSMF,
2769   SPE_BUILTIN_EVMHOSMFA,
2770   SPE_BUILTIN_EVMHOSMFAAW,
2771   SPE_BUILTIN_EVMHOSMFANW,
2772   SPE_BUILTIN_EVMHOSMI,
2773   SPE_BUILTIN_EVMHOSMIA,
2774   SPE_BUILTIN_EVMHOSMIAAW,
2775   SPE_BUILTIN_EVMHOSMIANW,
2776   SPE_BUILTIN_EVMHOSSF,
2777   SPE_BUILTIN_EVMHOSSFA,
2778   SPE_BUILTIN_EVMHOSSFAAW,
2779   SPE_BUILTIN_EVMHOSSFANW,
2780   SPE_BUILTIN_EVMHOSSIAAW,
2781   SPE_BUILTIN_EVMHOSSIANW,
2782   SPE_BUILTIN_EVMHOUMI,
2783   SPE_BUILTIN_EVMHOUMIA,
2784   SPE_BUILTIN_EVMHOUMIAAW,
2785   SPE_BUILTIN_EVMHOUMIANW,
2786   SPE_BUILTIN_EVMHOUSIAAW,
2787   SPE_BUILTIN_EVMHOUSIANW,
2788   SPE_BUILTIN_EVMWHSMF,
2789   SPE_BUILTIN_EVMWHSMFA,
2790   SPE_BUILTIN_EVMWHSMI,
2791   SPE_BUILTIN_EVMWHSMIA,
2792   SPE_BUILTIN_EVMWHSSF,
2793   SPE_BUILTIN_EVMWHSSFA,
2794   SPE_BUILTIN_EVMWHUMI,
2795   SPE_BUILTIN_EVMWHUMIA,
2796   SPE_BUILTIN_EVMWLSMIAAW,
2797   SPE_BUILTIN_EVMWLSMIANW,
2798   SPE_BUILTIN_EVMWLSSIAAW,
2799   SPE_BUILTIN_EVMWLSSIANW,
2800   SPE_BUILTIN_EVMWLUMI,
2801   SPE_BUILTIN_EVMWLUMIA,
2802   SPE_BUILTIN_EVMWLUMIAAW,
2803   SPE_BUILTIN_EVMWLUMIANW,
2804   SPE_BUILTIN_EVMWLUSIAAW,
2805   SPE_BUILTIN_EVMWLUSIANW,
2806   SPE_BUILTIN_EVMWSMF,
2807   SPE_BUILTIN_EVMWSMFA,
2808   SPE_BUILTIN_EVMWSMFAA,
2809   SPE_BUILTIN_EVMWSMFAN,
2810   SPE_BUILTIN_EVMWSMI,
2811   SPE_BUILTIN_EVMWSMIA,
2812   SPE_BUILTIN_EVMWSMIAA,
2813   SPE_BUILTIN_EVMWSMIAN,
2814   SPE_BUILTIN_EVMWHSSFAA,
2815   SPE_BUILTIN_EVMWSSF,
2816   SPE_BUILTIN_EVMWSSFA,
2817   SPE_BUILTIN_EVMWSSFAA,
2818   SPE_BUILTIN_EVMWSSFAN,
2819   SPE_BUILTIN_EVMWUMI,
2820   SPE_BUILTIN_EVMWUMIA,
2821   SPE_BUILTIN_EVMWUMIAA,
2822   SPE_BUILTIN_EVMWUMIAN,
2823   SPE_BUILTIN_EVNAND,
2824   SPE_BUILTIN_EVNOR,
2825   SPE_BUILTIN_EVOR,
2826   SPE_BUILTIN_EVORC,
2827   SPE_BUILTIN_EVRLW,
2828   SPE_BUILTIN_EVSLW,
2829   SPE_BUILTIN_EVSRWS,
2830   SPE_BUILTIN_EVSRWU,
2831   SPE_BUILTIN_EVSTDDX,
2832   SPE_BUILTIN_EVSTDHX,
2833   SPE_BUILTIN_EVSTDWX,
2834   SPE_BUILTIN_EVSTWHEX,
2835   SPE_BUILTIN_EVSTWHOX,
2836   SPE_BUILTIN_EVSTWWEX,
2837   SPE_BUILTIN_EVSTWWOX,
2838   SPE_BUILTIN_EVSUBFW,
2839   SPE_BUILTIN_EVXOR,
2840   SPE_BUILTIN_EVABS,
2841   SPE_BUILTIN_EVADDSMIAAW,
2842   SPE_BUILTIN_EVADDSSIAAW,
2843   SPE_BUILTIN_EVADDUMIAAW,
2844   SPE_BUILTIN_EVADDUSIAAW,
2845   SPE_BUILTIN_EVCNTLSW,
2846   SPE_BUILTIN_EVCNTLZW,
2847   SPE_BUILTIN_EVEXTSB,
2848   SPE_BUILTIN_EVEXTSH,
2849   SPE_BUILTIN_EVFSABS,
2850   SPE_BUILTIN_EVFSCFSF,
2851   SPE_BUILTIN_EVFSCFSI,
2852   SPE_BUILTIN_EVFSCFUF,
2853   SPE_BUILTIN_EVFSCFUI,
2854   SPE_BUILTIN_EVFSCTSF,
2855   SPE_BUILTIN_EVFSCTSI,
2856   SPE_BUILTIN_EVFSCTSIZ,
2857   SPE_BUILTIN_EVFSCTUF,
2858   SPE_BUILTIN_EVFSCTUI,
2859   SPE_BUILTIN_EVFSCTUIZ,
2860   SPE_BUILTIN_EVFSNABS,
2861   SPE_BUILTIN_EVFSNEG,
2862   SPE_BUILTIN_EVMRA,
2863   SPE_BUILTIN_EVNEG,
2864   SPE_BUILTIN_EVRNDW,
2865   SPE_BUILTIN_EVSUBFSMIAAW,
2866   SPE_BUILTIN_EVSUBFSSIAAW,
2867   SPE_BUILTIN_EVSUBFUMIAAW,
2868   SPE_BUILTIN_EVSUBFUSIAAW,
2869   SPE_BUILTIN_EVADDIW,
2870   SPE_BUILTIN_EVLDD,
2871   SPE_BUILTIN_EVLDH,
2872   SPE_BUILTIN_EVLDW,
2873   SPE_BUILTIN_EVLHHESPLAT,
2874   SPE_BUILTIN_EVLHHOSSPLAT,
2875   SPE_BUILTIN_EVLHHOUSPLAT,
2876   SPE_BUILTIN_EVLWHE,
2877   SPE_BUILTIN_EVLWHOS,
2878   SPE_BUILTIN_EVLWHOU,
2879   SPE_BUILTIN_EVLWHSPLAT,
2880   SPE_BUILTIN_EVLWWSPLAT,
2881   SPE_BUILTIN_EVRLWI,
2882   SPE_BUILTIN_EVSLWI,
2883   SPE_BUILTIN_EVSRWIS,
2884   SPE_BUILTIN_EVSRWIU,
2885   SPE_BUILTIN_EVSTDD,
2886   SPE_BUILTIN_EVSTDH,
2887   SPE_BUILTIN_EVSTDW,
2888   SPE_BUILTIN_EVSTWHE,
2889   SPE_BUILTIN_EVSTWHO,
2890   SPE_BUILTIN_EVSTWWE,
2891   SPE_BUILTIN_EVSTWWO,
2892   SPE_BUILTIN_EVSUBIFW,
2893
2894   /* Compares.  */
2895   SPE_BUILTIN_EVCMPEQ,
2896   SPE_BUILTIN_EVCMPGTS,
2897   SPE_BUILTIN_EVCMPGTU,
2898   SPE_BUILTIN_EVCMPLTS,
2899   SPE_BUILTIN_EVCMPLTU,
2900   SPE_BUILTIN_EVFSCMPEQ,
2901   SPE_BUILTIN_EVFSCMPGT,
2902   SPE_BUILTIN_EVFSCMPLT,
2903   SPE_BUILTIN_EVFSTSTEQ,
2904   SPE_BUILTIN_EVFSTSTGT,
2905   SPE_BUILTIN_EVFSTSTLT,
2906
2907   /* EVSEL compares.  */
2908   SPE_BUILTIN_EVSEL_CMPEQ,
2909   SPE_BUILTIN_EVSEL_CMPGTS,
2910   SPE_BUILTIN_EVSEL_CMPGTU,
2911   SPE_BUILTIN_EVSEL_CMPLTS,
2912   SPE_BUILTIN_EVSEL_CMPLTU,
2913   SPE_BUILTIN_EVSEL_FSCMPEQ,
2914   SPE_BUILTIN_EVSEL_FSCMPGT,
2915   SPE_BUILTIN_EVSEL_FSCMPLT,
2916   SPE_BUILTIN_EVSEL_FSTSTEQ,
2917   SPE_BUILTIN_EVSEL_FSTSTGT,
2918   SPE_BUILTIN_EVSEL_FSTSTLT,
2919
2920   SPE_BUILTIN_EVSPLATFI,
2921   SPE_BUILTIN_EVSPLATI,
2922   SPE_BUILTIN_EVMWHSSMAA,
2923   SPE_BUILTIN_EVMWHSMFAA,
2924   SPE_BUILTIN_EVMWHSMIAA,
2925   SPE_BUILTIN_EVMWHUSIAA,
2926   SPE_BUILTIN_EVMWHUMIAA,
2927   SPE_BUILTIN_EVMWHSSFAN,
2928   SPE_BUILTIN_EVMWHSSIAN,
2929   SPE_BUILTIN_EVMWHSMFAN,
2930   SPE_BUILTIN_EVMWHSMIAN,
2931   SPE_BUILTIN_EVMWHUSIAN,
2932   SPE_BUILTIN_EVMWHUMIAN,
2933   SPE_BUILTIN_EVMWHGSSFAA,
2934   SPE_BUILTIN_EVMWHGSMFAA,
2935   SPE_BUILTIN_EVMWHGSMIAA,
2936   SPE_BUILTIN_EVMWHGUMIAA,
2937   SPE_BUILTIN_EVMWHGSSFAN,
2938   SPE_BUILTIN_EVMWHGSMFAN,
2939   SPE_BUILTIN_EVMWHGSMIAN,
2940   SPE_BUILTIN_EVMWHGUMIAN,
2941   SPE_BUILTIN_MTSPEFSCR,
2942   SPE_BUILTIN_MFSPEFSCR,
2943   SPE_BUILTIN_BRINC,
2944
2945   RS6000_BUILTIN_COUNT
2946 };
2947
2948 enum rs6000_builtin_type_index
2949 {
2950   RS6000_BTI_NOT_OPAQUE,
2951   RS6000_BTI_opaque_V2SI,
2952   RS6000_BTI_opaque_V2SF,
2953   RS6000_BTI_opaque_p_V2SI,
2954   RS6000_BTI_opaque_V4SI,
2955   RS6000_BTI_V16QI,
2956   RS6000_BTI_V2SI,
2957   RS6000_BTI_V2SF,
2958   RS6000_BTI_V4HI,
2959   RS6000_BTI_V4SI,
2960   RS6000_BTI_V4SF,
2961   RS6000_BTI_V8HI,
2962   RS6000_BTI_unsigned_V16QI,
2963   RS6000_BTI_unsigned_V8HI,
2964   RS6000_BTI_unsigned_V4SI,
2965   RS6000_BTI_bool_char,          /* __bool char */
2966   RS6000_BTI_bool_short,         /* __bool short */
2967   RS6000_BTI_bool_int,           /* __bool int */
2968   RS6000_BTI_pixel,              /* __pixel */
2969   RS6000_BTI_bool_V16QI,         /* __vector __bool char */
2970   RS6000_BTI_bool_V8HI,          /* __vector __bool short */
2971   RS6000_BTI_bool_V4SI,          /* __vector __bool int */
2972   RS6000_BTI_pixel_V8HI,         /* __vector __pixel */
2973   RS6000_BTI_long,               /* long_integer_type_node */
2974   RS6000_BTI_unsigned_long,      /* long_unsigned_type_node */
2975   RS6000_BTI_INTQI,              /* intQI_type_node */
2976   RS6000_BTI_UINTQI,             /* unsigned_intQI_type_node */
2977   RS6000_BTI_INTHI,              /* intHI_type_node */
2978   RS6000_BTI_UINTHI,             /* unsigned_intHI_type_node */
2979   RS6000_BTI_INTSI,              /* intSI_type_node */
2980   RS6000_BTI_UINTSI,             /* unsigned_intSI_type_node */
2981   RS6000_BTI_float,              /* float_type_node */
2982   RS6000_BTI_void,               /* void_type_node */
2983   RS6000_BTI_MAX
2984 };
2985
2986
2987 #define opaque_V2SI_type_node         (rs6000_builtin_types[RS6000_BTI_opaque_V2SI])
2988 #define opaque_V2SF_type_node         (rs6000_builtin_types[RS6000_BTI_opaque_V2SF])
2989 #define opaque_p_V2SI_type_node       (rs6000_builtin_types[RS6000_BTI_opaque_p_V2SI])
2990 #define opaque_V4SI_type_node         (rs6000_builtin_types[RS6000_BTI_opaque_V4SI])
2991 #define V16QI_type_node               (rs6000_builtin_types[RS6000_BTI_V16QI])
2992 #define V2SI_type_node                (rs6000_builtin_types[RS6000_BTI_V2SI])
2993 #define V2SF_type_node                (rs6000_builtin_types[RS6000_BTI_V2SF])
2994 #define V4HI_type_node                (rs6000_builtin_types[RS6000_BTI_V4HI])
2995 #define V4SI_type_node                (rs6000_builtin_types[RS6000_BTI_V4SI])
2996 #define V4SF_type_node                (rs6000_builtin_types[RS6000_BTI_V4SF])
2997 #define V8HI_type_node                (rs6000_builtin_types[RS6000_BTI_V8HI])
2998 #define unsigned_V16QI_type_node      (rs6000_builtin_types[RS6000_BTI_unsigned_V16QI])
2999 #define unsigned_V8HI_type_node       (rs6000_builtin_types[RS6000_BTI_unsigned_V8HI])
3000 #define unsigned_V4SI_type_node       (rs6000_builtin_types[RS6000_BTI_unsigned_V4SI])
3001 #define bool_char_type_node           (rs6000_builtin_types[RS6000_BTI_bool_char])
3002 #define bool_short_type_node          (rs6000_builtin_types[RS6000_BTI_bool_short])
3003 #define bool_int_type_node            (rs6000_builtin_types[RS6000_BTI_bool_int])
3004 #define pixel_type_node               (rs6000_builtin_types[RS6000_BTI_pixel])
3005 #define bool_V16QI_type_node          (rs6000_builtin_types[RS6000_BTI_bool_V16QI])
3006 #define bool_V8HI_type_node           (rs6000_builtin_types[RS6000_BTI_bool_V8HI])
3007 #define bool_V4SI_type_node           (rs6000_builtin_types[RS6000_BTI_bool_V4SI])
3008 #define pixel_V8HI_type_node          (rs6000_builtin_types[RS6000_BTI_pixel_V8HI])
3009
3010 #define long_integer_type_internal_node  (rs6000_builtin_types[RS6000_BTI_long])
3011 #define long_unsigned_type_internal_node (rs6000_builtin_types[RS6000_BTI_unsigned_long])
3012 #define intQI_type_internal_node         (rs6000_builtin_types[RS6000_BTI_INTQI])
3013 #define uintQI_type_internal_node        (rs6000_builtin_types[RS6000_BTI_UINTQI])
3014 #define intHI_type_internal_node         (rs6000_builtin_types[RS6000_BTI_INTHI])
3015 #define uintHI_type_internal_node        (rs6000_builtin_types[RS6000_BTI_UINTHI])
3016 #define intSI_type_internal_node         (rs6000_builtin_types[RS6000_BTI_INTSI])
3017 #define uintSI_type_internal_node        (rs6000_builtin_types[RS6000_BTI_UINTSI])
3018 #define float_type_internal_node         (rs6000_builtin_types[RS6000_BTI_float])
3019 #define void_type_internal_node          (rs6000_builtin_types[RS6000_BTI_void])
3020
3021 extern GTY(()) tree rs6000_builtin_types[RS6000_BTI_MAX];
3022 extern GTY(()) tree rs6000_builtin_decls[RS6000_BUILTIN_COUNT];
3023