OSDN Git Service

* haifa-sched.c (ok_for_early_schedule): New function.
[pf3gnuchains/gcc-fork.git] / gcc / config / rs6000 / rs6000.h
1 /* Definitions of target machine for GNU compiler, for IBM RS/6000.
2    Copyright (C) 1992, 1993, 1994, 1995, 1996, 1997, 1998, 1999,
3    2000, 2001, 2002, 2003 Free Software Foundation, Inc.
4    Contributed by Richard Kenner (kenner@vlsi1.ultra.nyu.edu)
5
6    This file is part of GCC.
7
8    GCC is free software; you can redistribute it and/or modify it
9    under the terms of the GNU General Public License as published
10    by the Free Software Foundation; either version 2, or (at your
11    option) any later version.
12
13    GCC is distributed in the hope that it will be useful, but WITHOUT
14    ANY WARRANTY; without even the implied warranty of MERCHANTABILITY
15    or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public
16    License for more details.
17
18    You should have received a copy of the GNU General Public License
19    along with GCC; see the file COPYING.  If not, write to the
20    Free Software Foundation, 59 Temple Place - Suite 330, Boston,
21    MA 02111-1307, USA.  */
22
23 /* Note that some other tm.h files include this one and then override
24    many of the definitions.  */
25
26 /* Definitions for the object file format.  These are set at
27    compile-time.  */
28
29 #define OBJECT_XCOFF 1
30 #define OBJECT_ELF 2
31 #define OBJECT_PEF 3
32 #define OBJECT_MACHO 4
33
34 #define TARGET_ELF (TARGET_OBJECT_FORMAT == OBJECT_ELF)
35 #define TARGET_XCOFF (TARGET_OBJECT_FORMAT == OBJECT_XCOFF)
36 #define TARGET_MACOS (TARGET_OBJECT_FORMAT == OBJECT_PEF)
37 #define TARGET_MACHO (TARGET_OBJECT_FORMAT == OBJECT_MACHO)
38
39 #ifndef TARGET_AIX
40 #define TARGET_AIX 0
41 #endif
42
43 /* Default string to use for cpu if not specified.  */
44 #ifndef TARGET_CPU_DEFAULT
45 #define TARGET_CPU_DEFAULT ((char *)0)
46 #endif
47
48 /* Common ASM definitions used by ASM_SPEC among the various targets
49    for handling -mcpu=xxx switches.  */
50 #define ASM_CPU_SPEC \
51 "%{!mcpu*: \
52   %{mpower: %{!mpower2: -mpwr}} \
53   %{mpower2: -mpwrx} \
54   %{mpowerpc*: -mppc} \
55   %{mno-power: %{!mpowerpc*: -mcom}} \
56   %{!mno-power: %{!mpower2: %(asm_default)}}} \
57 %{mcpu=common: -mcom} \
58 %{mcpu=power: -mpwr} \
59 %{mcpu=power2: -mpwrx} \
60 %{mcpu=power3: -m604} \
61 %{mcpu=power4: -mpower4} \
62 %{mcpu=powerpc: -mppc} \
63 %{mcpu=rios: -mpwr} \
64 %{mcpu=rios1: -mpwr} \
65 %{mcpu=rios2: -mpwrx} \
66 %{mcpu=rsc: -mpwr} \
67 %{mcpu=rsc1: -mpwr} \
68 %{mcpu=401: -mppc} \
69 %{mcpu=403: -m403} \
70 %{mcpu=405: -m405} \
71 %{mcpu=405fp: -m405} \
72 %{mcpu=440: -m440} \
73 %{mcpu=440fp: -m440} \
74 %{mcpu=505: -mppc} \
75 %{mcpu=601: -m601} \
76 %{mcpu=602: -mppc} \
77 %{mcpu=603: -mppc} \
78 %{mcpu=603e: -mppc} \
79 %{mcpu=ec603e: -mppc} \
80 %{mcpu=604: -mppc} \
81 %{mcpu=604e: -mppc} \
82 %{mcpu=620: -mppc} \
83 %{mcpu=630: -m604} \
84 %{mcpu=740: -mppc} \
85 %{mcpu=7400: -mppc} \
86 %{mcpu=7450: -mppc} \
87 %{mcpu=750: -mppc} \
88 %{mcpu=801: -mppc} \
89 %{mcpu=821: -mppc} \
90 %{mcpu=823: -mppc} \
91 %{mcpu=860: -mppc} \
92 %{mcpu=8540: -me500} \
93 %{maltivec: -maltivec}"
94
95 #define CPP_DEFAULT_SPEC ""
96
97 #define ASM_DEFAULT_SPEC ""
98
99 /* This macro defines names of additional specifications to put in the specs
100    that can be used in various specifications like CC1_SPEC.  Its definition
101    is an initializer with a subgrouping for each command option.
102
103    Each subgrouping contains a string constant, that defines the
104    specification name, and a string constant that used by the GCC driver
105    program.
106
107    Do not define this macro if it does not need to do anything.  */
108
109 #define SUBTARGET_EXTRA_SPECS
110
111 #define EXTRA_SPECS                                                     \
112   { "cpp_default",              CPP_DEFAULT_SPEC },                     \
113   { "asm_cpu",                  ASM_CPU_SPEC },                         \
114   { "asm_default",              ASM_DEFAULT_SPEC },                     \
115   SUBTARGET_EXTRA_SPECS
116
117 /* Architecture type.  */
118
119 extern int target_flags;
120
121 /* Use POWER architecture instructions and MQ register.  */
122 #define MASK_POWER              0x00000001
123
124 /* Use POWER2 extensions to POWER architecture.  */
125 #define MASK_POWER2             0x00000002
126
127 /* Use PowerPC architecture instructions.  */
128 #define MASK_POWERPC            0x00000004
129
130 /* Use PowerPC General Purpose group optional instructions, e.g. fsqrt.  */
131 #define MASK_PPC_GPOPT          0x00000008
132
133 /* Use PowerPC Graphics group optional instructions, e.g. fsel.  */
134 #define MASK_PPC_GFXOPT         0x00000010
135
136 /* Use PowerPC-64 architecture instructions.  */
137 #define MASK_POWERPC64          0x00000020
138
139 /* Use revised mnemonic names defined for PowerPC architecture.  */
140 #define MASK_NEW_MNEMONICS      0x00000040
141
142 /* Disable placing fp constants in the TOC; can be turned on when the
143    TOC overflows.  */
144 #define MASK_NO_FP_IN_TOC       0x00000080
145
146 /* Disable placing symbol+offset constants in the TOC; can be turned on when
147    the TOC overflows.  */
148 #define MASK_NO_SUM_IN_TOC      0x00000100
149
150 /* Output only one TOC entry per module.  Normally linking fails if
151    there are more than 16K unique variables/constants in an executable.  With
152    this option, linking fails only if there are more than 16K modules, or
153    if there are more than 16K unique variables/constant in a single module.
154
155    This is at the cost of having 2 extra loads and one extra store per
156    function, and one less allocable register.  */
157 #define MASK_MINIMAL_TOC        0x00000200
158
159 /* Nonzero for the 64bit model: longs and pointers are 64 bits.  */
160 #define MASK_64BIT              0x00000400
161
162 /* Disable use of FPRs.  */
163 #define MASK_SOFT_FLOAT         0x00000800
164
165 /* Enable load/store multiple, even on PowerPC */
166 #define MASK_MULTIPLE           0x00001000
167
168 /* Use string instructions for block moves */
169 #define MASK_STRING             0x00002000
170
171 /* Disable update form of load/store */
172 #define MASK_NO_UPDATE          0x00004000
173
174 /* Disable fused multiply/add operations */
175 #define MASK_NO_FUSED_MADD      0x00008000
176
177 /* Nonzero if we need to schedule the prolog and epilog.  */
178 #define MASK_SCHED_PROLOG       0x00010000
179
180 /* Use AltiVec instructions.  */
181 #define MASK_ALTIVEC            0x00020000
182
183 /* Return small structures in memory (as the AIX ABI requires).  */
184 #define MASK_AIX_STRUCT_RET     0x00040000
185
186 /* The only remaining free bits are 0x00780000. sysv4.h uses
187    0x00800000 -> 0x40000000, and 0x80000000 is not available
188    because target_flags is signed.  */
189
190 #define TARGET_POWER            (target_flags & MASK_POWER)
191 #define TARGET_POWER2           (target_flags & MASK_POWER2)
192 #define TARGET_POWERPC          (target_flags & MASK_POWERPC)
193 #define TARGET_PPC_GPOPT        (target_flags & MASK_PPC_GPOPT)
194 #define TARGET_PPC_GFXOPT       (target_flags & MASK_PPC_GFXOPT)
195 #define TARGET_NEW_MNEMONICS    (target_flags & MASK_NEW_MNEMONICS)
196 #define TARGET_NO_FP_IN_TOC     (target_flags & MASK_NO_FP_IN_TOC)
197 #define TARGET_NO_SUM_IN_TOC    (target_flags & MASK_NO_SUM_IN_TOC)
198 #define TARGET_MINIMAL_TOC      (target_flags & MASK_MINIMAL_TOC)
199 #define TARGET_64BIT            (target_flags & MASK_64BIT)
200 #define TARGET_SOFT_FLOAT       (target_flags & MASK_SOFT_FLOAT)
201 #define TARGET_MULTIPLE         (target_flags & MASK_MULTIPLE)
202 #define TARGET_STRING           (target_flags & MASK_STRING)
203 #define TARGET_NO_UPDATE        (target_flags & MASK_NO_UPDATE)
204 #define TARGET_NO_FUSED_MADD    (target_flags & MASK_NO_FUSED_MADD)
205 #define TARGET_SCHED_PROLOG     (target_flags & MASK_SCHED_PROLOG)
206 #define TARGET_ALTIVEC          (target_flags & MASK_ALTIVEC)
207 #define TARGET_AIX_STRUCT_RET   (target_flags & MASK_AIX_STRUCT_RET)
208
209 #define TARGET_32BIT            (! TARGET_64BIT)
210 #define TARGET_HARD_FLOAT       (! TARGET_SOFT_FLOAT)
211 #define TARGET_UPDATE           (! TARGET_NO_UPDATE)
212 #define TARGET_FUSED_MADD       (! TARGET_NO_FUSED_MADD)
213
214 #ifndef HAVE_AS_TLS
215 #define HAVE_AS_TLS 0
216 #endif
217
218 #ifdef IN_LIBGCC2
219 /* For libgcc2 we make sure this is a compile time constant */
220 #if defined (__64BIT__) || defined (__powerpc64__)
221 #define TARGET_POWERPC64        1
222 #else
223 #define TARGET_POWERPC64        0
224 #endif
225 #else
226 #define TARGET_POWERPC64        (target_flags & MASK_POWERPC64)
227 #endif
228
229 #define TARGET_XL_CALL 0
230
231 /* Run-time compilation parameters selecting different hardware subsets.
232
233    Macro to define tables used to set the flags.
234    This is a list in braces of pairs in braces,
235    each pair being { "NAME", VALUE }
236    where VALUE is the bits to set or minus the bits to clear.
237    An empty string NAME is used to identify the default VALUE.  */
238
239 #define TARGET_SWITCHES                                                 \
240  {{"power",             MASK_POWER  | MASK_MULTIPLE | MASK_STRING,      \
241                         N_("Use POWER instruction set")},               \
242   {"power2",            (MASK_POWER | MASK_MULTIPLE | MASK_STRING       \
243                          | MASK_POWER2),                                \
244                         N_("Use POWER2 instruction set")},              \
245   {"no-power2",         - MASK_POWER2,                                  \
246                         N_("Do not use POWER2 instruction set")},       \
247   {"no-power",          - (MASK_POWER | MASK_POWER2 | MASK_MULTIPLE     \
248                            | MASK_STRING),                              \
249                         N_("Do not use POWER instruction set")},        \
250   {"powerpc",           MASK_POWERPC,                                   \
251                         N_("Use PowerPC instruction set")},             \
252   {"no-powerpc",        - (MASK_POWERPC | MASK_PPC_GPOPT                \
253                            | MASK_PPC_GFXOPT | MASK_POWERPC64),         \
254                         N_("Do not use PowerPC instruction set")},      \
255   {"powerpc-gpopt",     MASK_POWERPC | MASK_PPC_GPOPT,                  \
256                         N_("Use PowerPC General Purpose group optional instructions")},\
257   {"no-powerpc-gpopt",  - MASK_PPC_GPOPT,                               \
258                         N_("Don't use PowerPC General Purpose group optional instructions")},\
259   {"powerpc-gfxopt",    MASK_POWERPC | MASK_PPC_GFXOPT,                 \
260                         N_("Use PowerPC Graphics group optional instructions")},\
261   {"no-powerpc-gfxopt", - MASK_PPC_GFXOPT,                              \
262                         N_("Don't use PowerPC Graphics group optional instructions")},\
263   {"powerpc64",         MASK_POWERPC64,                                 \
264                         N_("Use PowerPC-64 instruction set")},          \
265   {"no-powerpc64",      - MASK_POWERPC64,                               \
266                         N_("Don't use PowerPC-64 instruction set")},    \
267   {"altivec",           MASK_ALTIVEC ,                                  \
268                         N_("Use AltiVec instructions")},                \
269   {"no-altivec",        - MASK_ALTIVEC ,                                        \
270                         N_("Don't use AltiVec instructions")},  \
271   {"new-mnemonics",     MASK_NEW_MNEMONICS,                             \
272                         N_("Use new mnemonics for PowerPC architecture")},\
273   {"old-mnemonics",     -MASK_NEW_MNEMONICS,                            \
274                         N_("Use old mnemonics for PowerPC architecture")},\
275   {"full-toc",          - (MASK_NO_FP_IN_TOC | MASK_NO_SUM_IN_TOC       \
276                            | MASK_MINIMAL_TOC),                         \
277                         N_("Put everything in the regular TOC")},       \
278   {"fp-in-toc",         - MASK_NO_FP_IN_TOC,                            \
279                         N_("Place floating point constants in TOC")},   \
280   {"no-fp-in-toc",      MASK_NO_FP_IN_TOC,                              \
281                         N_("Don't place floating point constants in TOC")},\
282   {"sum-in-toc",        - MASK_NO_SUM_IN_TOC,                           \
283                         N_("Place symbol+offset constants in TOC")},    \
284   {"no-sum-in-toc",     MASK_NO_SUM_IN_TOC,                             \
285                         N_("Don't place symbol+offset constants in TOC")},\
286   {"minimal-toc",       MASK_MINIMAL_TOC,                               \
287                         "Use only one TOC entry per procedure"},        \
288   {"minimal-toc",       - (MASK_NO_FP_IN_TOC | MASK_NO_SUM_IN_TOC),     \
289                         ""},                                            \
290   {"no-minimal-toc",    - MASK_MINIMAL_TOC,                             \
291                         N_("Place variable addresses in the regular TOC")},\
292   {"hard-float",        - MASK_SOFT_FLOAT,                              \
293                         N_("Use hardware fp")},                         \
294   {"soft-float",        MASK_SOFT_FLOAT,                                \
295                         N_("Do not use hardware fp")},                  \
296   {"multiple",          MASK_MULTIPLE,                                  \
297                         N_("Generate load/store multiple instructions")},       \
298   {"no-multiple",       - MASK_MULTIPLE,                                \
299                         N_("Do not generate load/store multiple instructions")},\
300   {"string",            MASK_STRING,                                    \
301                         N_("Generate string instructions for block moves")},\
302   {"no-string",         - MASK_STRING,                                  \
303                         N_("Do not generate string instructions for block moves")},\
304   {"update",            - MASK_NO_UPDATE,                               \
305                         N_("Generate load/store with update instructions")},\
306   {"no-update",         MASK_NO_UPDATE,                                 \
307                         N_("Do not generate load/store with update instructions")},\
308   {"fused-madd",        - MASK_NO_FUSED_MADD,                           \
309                         N_("Generate fused multiply/add instructions")},\
310   {"no-fused-madd",     MASK_NO_FUSED_MADD,                             \
311                         N_("Don't generate fused multiply/add instructions")},\
312   {"sched-prolog",      MASK_SCHED_PROLOG,                              \
313                         ""},                                            \
314   {"no-sched-prolog",   -MASK_SCHED_PROLOG,                             \
315                         N_("Don't schedule the start and end of the procedure")},\
316   {"sched-epilog",      MASK_SCHED_PROLOG,                              \
317                         ""},                                            \
318   {"no-sched-epilog",   -MASK_SCHED_PROLOG,                             \
319                         ""},                                            \
320   {"aix-struct-return", MASK_AIX_STRUCT_RET,                            \
321                         N_("Return all structures in memory (AIX default)")},\
322   {"svr4-struct-return", - MASK_AIX_STRUCT_RET,                         \
323                         N_("Return small structures in registers (SVR4 default)")},\
324   {"no-aix-struct-return", - MASK_AIX_STRUCT_RET,                       \
325                         ""},\
326   {"no-svr4-struct-return", MASK_AIX_STRUCT_RET,                        \
327                         ""},\
328   SUBTARGET_SWITCHES                                                    \
329   {"",                  TARGET_DEFAULT | MASK_SCHED_PROLOG,             \
330                         ""}}
331
332 #define TARGET_DEFAULT (MASK_POWER | MASK_MULTIPLE | MASK_STRING)
333
334 /* This is meant to be redefined in the host dependent files */
335 #define SUBTARGET_SWITCHES
336
337 /* Processor type.  Order must match cpu attribute in MD file.  */
338 enum processor_type
339  {
340    PROCESSOR_RIOS1,
341    PROCESSOR_RIOS2,
342    PROCESSOR_RS64A,
343    PROCESSOR_MPCCORE,
344    PROCESSOR_PPC403,
345    PROCESSOR_PPC405,
346    PROCESSOR_PPC440,
347    PROCESSOR_PPC601,
348    PROCESSOR_PPC603,
349    PROCESSOR_PPC604,
350    PROCESSOR_PPC604e,
351    PROCESSOR_PPC620,
352    PROCESSOR_PPC630,
353    PROCESSOR_PPC750,
354    PROCESSOR_PPC7400,
355    PROCESSOR_PPC7450,
356    PROCESSOR_PPC8540,
357    PROCESSOR_POWER4
358 };
359
360 extern enum processor_type rs6000_cpu;
361
362 /* Recast the processor type to the cpu attribute.  */
363 #define rs6000_cpu_attr ((enum attr_cpu)rs6000_cpu)
364
365 /* Define generic processor types based upon current deployment.  */
366 #define PROCESSOR_COMMON    PROCESSOR_PPC601
367 #define PROCESSOR_POWER     PROCESSOR_RIOS1
368 #define PROCESSOR_POWERPC   PROCESSOR_PPC604
369 #define PROCESSOR_POWERPC64 PROCESSOR_RS64A
370
371 /* Define the default processor.  This is overridden by other tm.h files.  */
372 #define PROCESSOR_DEFAULT   PROCESSOR_RIOS1
373 #define PROCESSOR_DEFAULT64 PROCESSOR_RS64A
374
375 /* Specify the dialect of assembler to use.  New mnemonics is dialect one
376    and the old mnemonics are dialect zero.  */
377 #define ASSEMBLER_DIALECT (TARGET_NEW_MNEMONICS ? 1 : 0)
378
379 /* Types of costly dependences.  */
380 enum rs6000_dependence_cost
381  {
382    max_dep_latency = 1000,
383    no_dep_costly,
384    all_deps_costly,
385    true_store_to_load_dep_costly,
386    store_to_load_dep_costly
387  };
388
389 /* This is meant to be overridden in target specific files.  */
390 #define SUBTARGET_OPTIONS
391
392 #define TARGET_OPTIONS                                                  \
393 {                                                                       \
394    {"cpu=",  &rs6000_select[1].string,                                  \
395     N_("Use features of and schedule code for given CPU"), 0},          \
396    {"tune=", &rs6000_select[2].string,                                  \
397     N_("Schedule code for given CPU"), 0},                              \
398    {"debug=", &rs6000_debug_name, N_("Enable debug output"), 0},        \
399    {"traceback=", &rs6000_traceback_name,                               \
400     N_("Select full, part, or no traceback table"), 0},                 \
401    {"abi=", &rs6000_abi_string, N_("Specify ABI to use"), 0},           \
402    {"long-double-", &rs6000_long_double_size_string,                    \
403     N_("Specify size of long double (64 or 128 bits)"), 0},             \
404    {"isel=", &rs6000_isel_string,                                       \
405     N_("Specify yes/no if isel instructions should be generated"), 0},  \
406    {"spe=", &rs6000_spe_string,                                         \
407     N_("Specify yes/no if SPE SIMD instructions should be generated"), 0},\
408    {"float-gprs=", &rs6000_float_gprs_string,                           \
409     N_("Specify yes/no if using floating point in the GPRs"), 0},       \
410    {"vrsave=", &rs6000_altivec_vrsave_string,                           \
411     N_("Specify yes/no if VRSAVE instructions should be generated for AltiVec"), 0}, \
412    {"longcall", &rs6000_longcall_switch,                                \
413     N_("Avoid all range limits on call instructions"), 0},              \
414    {"no-longcall", &rs6000_longcall_switch, "", 0},                     \
415    {"sched-costly-dep=", &rs6000_sched_costly_dep_str,                  \
416     N_("determine which dependences between insns are considered costly"), 0}, \
417    {"align-", &rs6000_alignment_string,                                 \
418     N_("Specify alignment of structure fields default/natural"), 0},    \
419    {"prioritize-restricted-insns=", &rs6000_sched_restricted_insns_priority_str, \
420     N_("Specify scheduling priority for dispatch slot restricted insns"), 0}, \
421    SUBTARGET_OPTIONS                                                    \
422 }
423
424 /* Support for a compile-time default CPU, et cetera.  The rules are:
425    --with-cpu is ignored if -mcpu is specified.
426    --with-tune is ignored if -mtune is specified.
427    --with-float is ignored if -mhard-float or -msoft-float are
428     specified.  */
429 #define OPTION_DEFAULT_SPECS \
430   {"cpu", "%{!mcpu=*:-mcpu=%(VALUE)}" }, \
431   {"tune", "%{!mtune=*:-mtune=%(VALUE)}" }, \
432   {"float", "%{!msoft-float:%{!mhard-float:-m%(VALUE)-float}}" }
433
434 /* rs6000_select[0] is reserved for the default cpu defined via --with-cpu */
435 struct rs6000_cpu_select
436 {
437   const char *string;
438   const char *name;
439   int set_tune_p;
440   int set_arch_p;
441 };
442
443 extern struct rs6000_cpu_select rs6000_select[];
444
445 /* Debug support */
446 extern const char *rs6000_debug_name;   /* Name for -mdebug-xxxx option */
447 extern const char *rs6000_abi_string;   /* for -mabi={sysv,darwin,eabi,aix,altivec} */
448 extern int rs6000_debug_stack;          /* debug stack applications */
449 extern int rs6000_debug_arg;            /* debug argument handling */
450
451 #define TARGET_DEBUG_STACK      rs6000_debug_stack
452 #define TARGET_DEBUG_ARG        rs6000_debug_arg
453
454 extern const char *rs6000_traceback_name; /* Type of traceback table.  */
455
456 /* These are separate from target_flags because we've run out of bits
457    there.  */
458 extern const char *rs6000_long_double_size_string;
459 extern int rs6000_long_double_type_size;
460 extern int rs6000_altivec_abi;
461 extern int rs6000_spe_abi;
462 extern int rs6000_isel;
463 extern int rs6000_spe;
464 extern int rs6000_float_gprs;
465 extern const char *rs6000_float_gprs_string;
466 extern const char *rs6000_isel_string;
467 extern const char *rs6000_spe_string;
468 extern const char *rs6000_altivec_vrsave_string;
469 extern int rs6000_altivec_vrsave;
470 extern const char *rs6000_longcall_switch;
471 extern int rs6000_default_long_calls;
472 extern const char* rs6000_alignment_string;
473 extern int rs6000_alignment_flags;
474 extern const char *rs6000_sched_restricted_insns_priority_str;
475 extern int rs6000_sched_restricted_insns_priority;
476 extern const char *rs6000_sched_costly_dep_str;
477 extern enum rs6000_dependence_cost rs6000_sched_costly_dep;
478
479 /* Alignment options for fields in structures for sub-targets following
480    AIX-like ABI.
481    ALIGN_POWER word-aligns FP doubles (default AIX ABI).
482    ALIGN_NATURAL doubleword-aligns FP doubles (align to object size).
483
484    Override the macro definitions when compiling libobjc to avoid undefined
485    reference to rs6000_alignment_flags due to library's use of GCC alignment
486    macros which use the macros below.  */
487    
488 #ifndef IN_TARGET_LIBS
489 #define MASK_ALIGN_POWER   0x00000000
490 #define MASK_ALIGN_NATURAL 0x00000001
491 #define TARGET_ALIGN_NATURAL (rs6000_alignment_flags & MASK_ALIGN_NATURAL)
492 #else
493 #define TARGET_ALIGN_NATURAL 0
494 #endif
495
496 /* Set a default value for DEFAULT_SCHED_COSTLY_DEP used by target hook
497    is_costly_dependence.  */ 
498 #define DEFAULT_SCHED_COSTLY_DEP                           \
499   (rs6000_cpu == PROCESSOR_POWER4 ? store_to_load_dep_costly : no_dep_costly)
500
501 /* Define if the target has restricted dispatch slot instructions.  */
502 #define DEFAULT_RESTRICTED_INSNS_PRIORITY (rs6000_cpu == PROCESSOR_POWER4 ? 1 : 0)
503
504 /* Define TARGET_MFCRF if the target assembler supports the optional
505    field operand for mfcr and the target processor supports the
506    instruction.  */
507
508 #ifdef HAVE_AS_MFCRF
509 #define TARGET_MFCRF (rs6000_cpu == PROCESSOR_POWER4)
510 #else
511 #define TARGET_MFCRF 0
512 #endif
513
514 #define TARGET_LONG_DOUBLE_128 (rs6000_long_double_type_size == 128)
515 #define TARGET_ALTIVEC_ABI rs6000_altivec_abi
516 #define TARGET_ALTIVEC_VRSAVE rs6000_altivec_vrsave
517
518 #define TARGET_SPE_ABI 0
519 #define TARGET_SPE 0
520 #define TARGET_E500 0
521 #define TARGET_ISEL 0
522 #define TARGET_FPRS 1
523
524 /* Sometimes certain combinations of command options do not make sense
525    on a particular target machine.  You can define a macro
526    `OVERRIDE_OPTIONS' to take account of this.  This macro, if
527    defined, is executed once just after all the command options have
528    been parsed.
529
530    Don't use this macro to turn on various extra optimizations for
531    `-O'.  That is what `OPTIMIZATION_OPTIONS' is for.
532
533    On the RS/6000 this is used to define the target cpu type.  */
534
535 #define OVERRIDE_OPTIONS rs6000_override_options (TARGET_CPU_DEFAULT)
536
537 /* Define this to change the optimizations performed by default.  */
538 #define OPTIMIZATION_OPTIONS(LEVEL,SIZE) optimization_options(LEVEL,SIZE)
539
540 /* Show we can debug even without a frame pointer.  */
541 #define CAN_DEBUG_WITHOUT_FP
542
543 /* Target pragma.  */
544 #define REGISTER_TARGET_PRAGMAS() do {                          \
545   c_register_pragma (0, "longcall", rs6000_pragma_longcall);    \
546 } while (0)
547
548 /* Target #defines.  */
549 #define TARGET_CPU_CPP_BUILTINS() \
550   rs6000_cpu_cpp_builtins (pfile)
551
552 /* This is used by rs6000_cpu_cpp_builtins to indicate the byte order
553    we're compiling for.  Some configurations may need to override it.  */
554 #define RS6000_CPU_CPP_ENDIAN_BUILTINS()        \
555   do                                            \
556     {                                           \
557       if (BYTES_BIG_ENDIAN)                     \
558         {                                       \
559           builtin_define ("__BIG_ENDIAN__");    \
560           builtin_define ("_BIG_ENDIAN");       \
561           builtin_assert ("machine=bigendian"); \
562         }                                       \
563       else                                      \
564         {                                       \
565           builtin_define ("__LITTLE_ENDIAN__"); \
566           builtin_define ("_LITTLE_ENDIAN");    \
567           builtin_assert ("machine=littleendian"); \
568         }                                       \
569     }                                           \
570   while (0)
571 \f
572 /* Target machine storage layout.  */
573
574 /* Define this macro if it is advisable to hold scalars in registers
575    in a wider mode than that declared by the program.  In such cases,
576    the value is constrained to be within the bounds of the declared
577    type, but kept valid in the wider mode.  The signedness of the
578    extension may differ from that of the type.  */
579
580 #define PROMOTE_MODE(MODE,UNSIGNEDP,TYPE)       \
581   if (GET_MODE_CLASS (MODE) == MODE_INT         \
582       && GET_MODE_SIZE (MODE) < UNITS_PER_WORD) \
583     (MODE) = word_mode;
584
585 /* Define this if most significant bit is lowest numbered
586    in instructions that operate on numbered bit-fields.  */
587 /* That is true on RS/6000.  */
588 #define BITS_BIG_ENDIAN 1
589
590 /* Define this if most significant byte of a word is the lowest numbered.  */
591 /* That is true on RS/6000.  */
592 #define BYTES_BIG_ENDIAN 1
593
594 /* Define this if most significant word of a multiword number is lowest
595    numbered.
596
597    For RS/6000 we can decide arbitrarily since there are no machine
598    instructions for them.  Might as well be consistent with bits and bytes.  */
599 #define WORDS_BIG_ENDIAN 1
600
601 #define MAX_BITS_PER_WORD 64
602
603 /* Width of a word, in units (bytes).  */
604 #define UNITS_PER_WORD (! TARGET_POWERPC64 ? 4 : 8)
605 #ifdef IN_LIBGCC2
606 #define MIN_UNITS_PER_WORD UNITS_PER_WORD
607 #else
608 #define MIN_UNITS_PER_WORD 4
609 #endif
610 #define UNITS_PER_FP_WORD 8
611 #define UNITS_PER_ALTIVEC_WORD 16
612 #define UNITS_PER_SPE_WORD 8
613
614 /* Type used for ptrdiff_t, as a string used in a declaration.  */
615 #define PTRDIFF_TYPE "int"
616
617 /* Type used for size_t, as a string used in a declaration.  */
618 #define SIZE_TYPE "long unsigned int"
619
620 /* Type used for wchar_t, as a string used in a declaration.  */
621 #define WCHAR_TYPE "short unsigned int"
622
623 /* Width of wchar_t in bits.  */
624 #define WCHAR_TYPE_SIZE 16
625
626 /* A C expression for the size in bits of the type `short' on the
627    target machine.  If you don't define this, the default is half a
628    word.  (If this would be less than one storage unit, it is
629    rounded up to one unit.)  */
630 #define SHORT_TYPE_SIZE 16
631
632 /* A C expression for the size in bits of the type `int' on the
633    target machine.  If you don't define this, the default is one
634    word.  */
635 #define INT_TYPE_SIZE 32
636
637 /* A C expression for the size in bits of the type `long' on the
638    target machine.  If you don't define this, the default is one
639    word.  */
640 #define LONG_TYPE_SIZE (TARGET_32BIT ? 32 : 64)
641 #define MAX_LONG_TYPE_SIZE 64
642
643 /* A C expression for the size in bits of the type `long long' on the
644    target machine.  If you don't define this, the default is two
645    words.  */
646 #define LONG_LONG_TYPE_SIZE 64
647
648 /* A C expression for the size in bits of the type `float' on the
649    target machine.  If you don't define this, the default is one
650    word.  */
651 #define FLOAT_TYPE_SIZE 32
652
653 /* A C expression for the size in bits of the type `double' on the
654    target machine.  If you don't define this, the default is two
655    words.  */
656 #define DOUBLE_TYPE_SIZE 64
657
658 /* A C expression for the size in bits of the type `long double' on
659    the target machine.  If you don't define this, the default is two
660    words.  */
661 #define LONG_DOUBLE_TYPE_SIZE rs6000_long_double_type_size
662
663 /* Constant which presents upper bound of the above value.  */
664 #define MAX_LONG_DOUBLE_TYPE_SIZE 128
665
666 /* Define this to set long double type size to use in libgcc2.c, which can
667    not depend on target_flags.  */
668 #ifdef __LONG_DOUBLE_128__
669 #define LIBGCC2_LONG_DOUBLE_TYPE_SIZE 128
670 #else
671 #define LIBGCC2_LONG_DOUBLE_TYPE_SIZE 64
672 #endif
673
674 /* Work around rs6000_long_double_type_size dependency in ada/targtyps.c.  */
675 #define WIDEST_HARDWARE_FP_SIZE 64
676
677 /* Width in bits of a pointer.
678    See also the macro `Pmode' defined below.  */
679 #define POINTER_SIZE (TARGET_32BIT ? 32 : 64)
680
681 /* Allocation boundary (in *bits*) for storing arguments in argument list.  */
682 #define PARM_BOUNDARY (TARGET_32BIT ? 32 : 64)
683
684 /* Boundary (in *bits*) on which stack pointer should be aligned.  */
685 #define STACK_BOUNDARY ((TARGET_32BIT && !TARGET_ALTIVEC_ABI) ? 64 : 128)
686
687 /* Allocation boundary (in *bits*) for the code of a function.  */
688 #define FUNCTION_BOUNDARY 32
689
690 /* No data type wants to be aligned rounder than this.  */
691 #define BIGGEST_ALIGNMENT 128
692
693 /* A C expression to compute the alignment for a variables in the
694    local store.  TYPE is the data type, and ALIGN is the alignment
695    that the object would ordinarily have.  */
696 #define LOCAL_ALIGNMENT(TYPE, ALIGN)                            \
697   ((TARGET_ALTIVEC && TREE_CODE (TYPE) == VECTOR_TYPE) ? 128 :  \
698     (TARGET_SPE && TREE_CODE (TYPE) == VECTOR_TYPE) ? 64 : ALIGN)
699
700 /* Alignment of field after `int : 0' in a structure.  */
701 #define EMPTY_FIELD_BOUNDARY 32
702
703 /* Every structure's size must be a multiple of this.  */
704 #define STRUCTURE_SIZE_BOUNDARY 8
705
706 /* Return 1 if a structure or array containing FIELD should be
707    accessed using `BLKMODE'.
708
709    For the SPE, simd types are V2SI, and gcc can be tempted to put the
710    entire thing in a DI and use subregs to access the internals.
711    store_bit_field() will force (subreg:DI (reg:V2SI x))'s to the
712    back-end.  Because a single GPR can hold a V2SI, but not a DI, the
713    best thing to do is set structs to BLKmode and avoid Severe Tire
714    Damage.  */
715 #define MEMBER_TYPE_FORCES_BLK(FIELD, MODE) \
716   (TARGET_SPE && TREE_CODE (TREE_TYPE (FIELD)) == VECTOR_TYPE)
717
718 /* A bit-field declared as `int' forces `int' alignment for the struct.  */
719 #define PCC_BITFIELD_TYPE_MATTERS 1
720
721 /* Make strings word-aligned so strcpy from constants will be faster.
722    Make vector constants quadword aligned.  */
723 #define CONSTANT_ALIGNMENT(EXP, ALIGN)                           \
724   (TREE_CODE (EXP) == STRING_CST                                 \
725    && (ALIGN) < BITS_PER_WORD                                    \
726    ? BITS_PER_WORD                                               \
727    : (ALIGN))
728
729 /* Make arrays of chars word-aligned for the same reasons.
730    Align vectors to 128 bits.  */
731 #define DATA_ALIGNMENT(TYPE, ALIGN)             \
732   (TREE_CODE (TYPE) == VECTOR_TYPE ? (TARGET_SPE_ABI ? 64 : 128)        \
733    : TREE_CODE (TYPE) == ARRAY_TYPE             \
734    && TYPE_MODE (TREE_TYPE (TYPE)) == QImode    \
735    && (ALIGN) < BITS_PER_WORD ? BITS_PER_WORD : (ALIGN))
736
737 /* Nonzero if move instructions will actually fail to work
738    when given unaligned data.  */
739 #define STRICT_ALIGNMENT 0
740
741 /* Define this macro to be the value 1 if unaligned accesses have a cost
742    many times greater than aligned accesses, for example if they are
743    emulated in a trap handler.  */
744 #define SLOW_UNALIGNED_ACCESS(MODE, ALIGN)                              \
745   (STRICT_ALIGNMENT                                                     \
746    || (((MODE) == SFmode || (MODE) == DFmode || (MODE) == TFmode        \
747         || (MODE) == DImode)                                            \
748        && (ALIGN) < 32))
749 \f
750 /* Standard register usage.  */
751
752 /* Number of actual hardware registers.
753    The hardware registers are assigned numbers for the compiler
754    from 0 to just below FIRST_PSEUDO_REGISTER.
755    All registers that the compiler knows about must be given numbers,
756    even those that are not normally considered general registers.
757
758    RS/6000 has 32 fixed-point registers, 32 floating-point registers,
759    an MQ register, a count register, a link register, and 8 condition
760    register fields, which we view here as separate registers.  AltiVec
761    adds 32 vector registers and a VRsave register.
762
763    In addition, the difference between the frame and argument pointers is
764    a function of the number of registers saved, so we need to have a
765    register for AP that will later be eliminated in favor of SP or FP.
766    This is a normal register, but it is fixed.
767
768    We also create a pseudo register for float/int conversions, that will
769    really represent the memory location used.  It is represented here as
770    a register, in order to work around problems in allocating stack storage
771    in inline functions.  */
772
773 #define FIRST_PSEUDO_REGISTER 113
774
775 /* This must be included for pre gcc 3.0 glibc compatibility.  */
776 #define PRE_GCC3_DWARF_FRAME_REGISTERS 77
777
778 /* Add 32 dwarf columns for synthetic SPE registers.  The SPE
779    synthetic registers are 113 through 145.  */
780 #define DWARF_FRAME_REGISTERS (FIRST_PSEUDO_REGISTER + 32)
781
782 /* The SPE has an additional 32 synthetic registers starting at 1200.
783    We must map them here to sane values in the unwinder to avoid a
784    huge hole in the unwind tables.
785
786    FIXME: the AltiVec ABI has AltiVec registers being 1124-1155, and
787    the VRSAVE SPR (SPR256) assigned to register 356.  When AltiVec EH
788    is verified to be working, this macro should be changed
789    accordingly.  */
790 #define DWARF_REG_TO_UNWIND_COLUMN(r) ((r) > 1200 ? ((r) - 1200 + 113) : (r))
791
792 /* 1 for registers that have pervasive standard uses
793    and are not available for the register allocator.
794
795    On RS/6000, r1 is used for the stack.  On Darwin, r2 is available
796    as a local register; for all other OS's r2 is the TOC pointer.
797
798    cr5 is not supposed to be used.
799
800    On System V implementations, r13 is fixed and not available for use.  */
801
802 #define FIXED_REGISTERS  \
803   {0, 1, FIXED_R2, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, FIXED_R13, 0, 0, \
804    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
805    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
806    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
807    0, 0, 0, 1, 0, 0, 0, 0, 0, 1, 0, 0, 1,          \
808    /* AltiVec registers.  */                       \
809    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
810    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
811    1, 1                                            \
812    , 1, 1                                          \
813 }
814
815 /* 1 for registers not available across function calls.
816    These must include the FIXED_REGISTERS and also any
817    registers that can be used without being saved.
818    The latter must include the registers where values are returned
819    and the register where structure-value addresses are passed.
820    Aside from that, you can include as many other registers as you like.  */
821
822 #define CALL_USED_REGISTERS  \
823   {1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, FIXED_R13, 0, 0, \
824    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
825    1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 0, 0, \
826    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
827    1, 1, 1, 1, 1, 1, 0, 0, 0, 1, 1, 1, 1,          \
828    /* AltiVec registers.  */                       \
829    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
830    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
831    1, 1                                            \
832    , 1, 1                                          \
833 }
834
835 /* Like `CALL_USED_REGISTERS' except this macro doesn't require that
836    the entire set of `FIXED_REGISTERS' be included.
837    (`CALL_USED_REGISTERS' must be a superset of `FIXED_REGISTERS').
838    This macro is optional.  If not specified, it defaults to the value
839    of `CALL_USED_REGISTERS'.  */
840                        
841 #define CALL_REALLY_USED_REGISTERS  \
842   {1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, FIXED_R13, 0, 0, \
843    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
844    1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 0, 0, \
845    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
846    1, 1, 1, 1, 1, 1, 0, 0, 0, 1, 1, 1, 1,          \
847    /* AltiVec registers.  */                       \
848    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
849    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
850    0, 0                                            \
851    , 0, 0                                          \
852 }
853
854 #define MQ_REGNO     64
855 #define CR0_REGNO    68
856 #define CR1_REGNO    69
857 #define CR2_REGNO    70
858 #define CR3_REGNO    71
859 #define CR4_REGNO    72
860 #define MAX_CR_REGNO 75
861 #define XER_REGNO    76
862 #define FIRST_ALTIVEC_REGNO     77
863 #define LAST_ALTIVEC_REGNO      108
864 #define TOTAL_ALTIVEC_REGS      (LAST_ALTIVEC_REGNO - FIRST_ALTIVEC_REGNO + 1)
865 #define VRSAVE_REGNO            109
866 #define VSCR_REGNO              110
867 #define SPE_ACC_REGNO           111
868 #define SPEFSCR_REGNO           112
869
870 /* List the order in which to allocate registers.  Each register must be
871    listed once, even those in FIXED_REGISTERS.
872
873    We allocate in the following order:
874         fp0             (not saved or used for anything)
875         fp13 - fp2      (not saved; incoming fp arg registers)
876         fp1             (not saved; return value)
877         fp31 - fp14     (saved; order given to save least number)
878         cr7, cr6        (not saved or special)
879         cr1             (not saved, but used for FP operations)
880         cr0             (not saved, but used for arithmetic operations)
881         cr4, cr3, cr2   (saved)
882         r0              (not saved; cannot be base reg)
883         r9              (not saved; best for TImode)
884         r11, r10, r8-r4 (not saved; highest used first to make less conflict)
885         r3              (not saved; return value register)
886         r31 - r13       (saved; order given to save least number)
887         r12             (not saved; if used for DImode or DFmode would use r13)
888         mq              (not saved; best to use it if we can)
889         ctr             (not saved; when we have the choice ctr is better)
890         lr              (saved)
891         cr5, r1, r2, ap, xer, vrsave, vscr (fixed)
892         spe_acc, spefscr (fixed)
893
894         AltiVec registers:
895         v0 - v1         (not saved or used for anything)
896         v13 - v3        (not saved; incoming vector arg registers)
897         v2              (not saved; incoming vector arg reg; return value)
898         v19 - v14       (not saved or used for anything)
899         v31 - v20       (saved; order given to save least number)
900 */
901                                                 
902 #if FIXED_R2 == 1
903 #define MAYBE_R2_AVAILABLE
904 #define MAYBE_R2_FIXED 2,
905 #else
906 #define MAYBE_R2_AVAILABLE 2,
907 #define MAYBE_R2_FIXED
908 #endif
909
910 #define REG_ALLOC_ORDER                                 \
911   {32,                                                  \
912    45, 44, 43, 42, 41, 40, 39, 38, 37, 36, 35, 34,      \
913    33,                                                  \
914    63, 62, 61, 60, 59, 58, 57, 56, 55, 54, 53, 52, 51,  \
915    50, 49, 48, 47, 46,                                  \
916    75, 74, 69, 68, 72, 71, 70,                          \
917    0, MAYBE_R2_AVAILABLE                                \
918    9, 11, 10, 8, 7, 6, 5, 4,                            \
919    3,                                                   \
920    31, 30, 29, 28, 27, 26, 25, 24, 23, 22, 21, 20, 19,  \
921    18, 17, 16, 15, 14, 13, 12,                          \
922    64, 66, 65,                                          \
923    73, 1, MAYBE_R2_FIXED 67, 76,                        \
924    /* AltiVec registers.  */                            \
925    77, 78,                                              \
926    90, 89, 88, 87, 86, 85, 84, 83, 82, 81, 80,          \
927    79,                                                  \
928    96, 95, 94, 93, 92, 91,                              \
929    108, 107, 106, 105, 104, 103, 102, 101, 100, 99, 98, \
930    97, 109, 110                                         \
931    , 111, 112                                              \
932 }
933
934 /* True if register is floating-point.  */
935 #define FP_REGNO_P(N) ((N) >= 32 && (N) <= 63)
936
937 /* True if register is a condition register.  */
938 #define CR_REGNO_P(N) ((N) >= 68 && (N) <= 75)
939
940 /* True if register is a condition register, but not cr0.  */
941 #define CR_REGNO_NOT_CR0_P(N) ((N) >= 69 && (N) <= 75)
942
943 /* True if register is an integer register.  */
944 #define INT_REGNO_P(N) ((N) <= 31 || (N) == ARG_POINTER_REGNUM)
945
946 /* SPE SIMD registers are just the GPRs.  */
947 #define SPE_SIMD_REGNO_P(N) ((N) <= 31)
948
949 /* True if register is the XER register.  */
950 #define XER_REGNO_P(N) ((N) == XER_REGNO)
951
952 /* True if register is an AltiVec register.  */
953 #define ALTIVEC_REGNO_P(N) ((N) >= FIRST_ALTIVEC_REGNO && (N) <= LAST_ALTIVEC_REGNO)
954
955 /* Return number of consecutive hard regs needed starting at reg REGNO
956    to hold something of mode MODE.
957    This is ordinarily the length in words of a value of mode MODE
958    but can be less for certain modes in special long registers.
959
960    For the SPE, GPRs are 64 bits but only 32 bits are visible in
961    scalar instructions.  The upper 32 bits are only available to the
962    SIMD instructions.
963
964    POWER and PowerPC GPRs hold 32 bits worth;
965    PowerPC64 GPRs and FPRs point register holds 64 bits worth.  */
966
967 #define HARD_REGNO_NREGS(REGNO, MODE)                                   \
968   (FP_REGNO_P (REGNO)                                                   \
969    ? ((GET_MODE_SIZE (MODE) + UNITS_PER_FP_WORD - 1) / UNITS_PER_FP_WORD) \
970    : (SPE_SIMD_REGNO_P (REGNO) && TARGET_SPE && SPE_VECTOR_MODE (MODE))   \
971    ? ((GET_MODE_SIZE (MODE) + UNITS_PER_SPE_WORD - 1) / UNITS_PER_SPE_WORD) \
972    : ALTIVEC_REGNO_P (REGNO)                                            \
973    ? ((GET_MODE_SIZE (MODE) + UNITS_PER_ALTIVEC_WORD - 1) / UNITS_PER_ALTIVEC_WORD) \
974    : ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD))
975
976 #define ALTIVEC_VECTOR_MODE(MODE)       \
977          ((MODE) == V16QImode           \
978           || (MODE) == V8HImode         \
979           || (MODE) == V4SFmode         \
980           || (MODE) == V4SImode)
981
982 #define SPE_VECTOR_MODE(MODE)           \
983         ((MODE) == V4HImode             \
984          || (MODE) == V2SFmode          \
985          || (MODE) == V1DImode          \
986          || (MODE) == V2SImode)
987
988 /* Define this macro to be nonzero if the port is prepared to handle
989    insns involving vector mode MODE.  At the very least, it must have
990    move patterns for this mode.  */
991
992 #define VECTOR_MODE_SUPPORTED_P(MODE)                   \
993         ((TARGET_SPE && SPE_VECTOR_MODE (MODE))         \
994          || (TARGET_ALTIVEC && ALTIVEC_VECTOR_MODE (MODE)))
995
996 /* Value is 1 if hard register REGNO can hold a value of machine-mode MODE.
997    For POWER and PowerPC, the GPRs can hold any mode, but values bigger
998    than one register cannot go past R31.  The float
999    registers only can hold floating modes and DImode, and CR register only
1000    can hold CC modes.  We cannot put TImode anywhere except general
1001    register and it must be able to fit within the register set.  */
1002
1003 #define HARD_REGNO_MODE_OK(REGNO, MODE)                                 \
1004   (INT_REGNO_P (REGNO) ?                                                \
1005      INT_REGNO_P (REGNO + HARD_REGNO_NREGS (REGNO, MODE) - 1)           \
1006    : FP_REGNO_P (REGNO) ?                                               \
1007      (GET_MODE_CLASS (MODE) == MODE_FLOAT                               \
1008       || (GET_MODE_CLASS (MODE) == MODE_INT                             \
1009           && GET_MODE_SIZE (MODE) == UNITS_PER_FP_WORD))                \
1010    : ALTIVEC_REGNO_P (REGNO) ? ALTIVEC_VECTOR_MODE (MODE)               \
1011    : SPE_SIMD_REGNO_P (REGNO) && TARGET_SPE && SPE_VECTOR_MODE (MODE) ? 1 \
1012    : CR_REGNO_P (REGNO) ? GET_MODE_CLASS (MODE) == MODE_CC              \
1013    : XER_REGNO_P (REGNO) ? (MODE) == PSImode                            \
1014    : GET_MODE_SIZE (MODE) <= UNITS_PER_WORD)
1015
1016 /* Value is 1 if it is a good idea to tie two pseudo registers
1017    when one has mode MODE1 and one has mode MODE2.
1018    If HARD_REGNO_MODE_OK could produce different values for MODE1 and MODE2,
1019    for any hard reg, then this must be 0 for correct output.  */
1020 #define MODES_TIEABLE_P(MODE1, MODE2) \
1021   (GET_MODE_CLASS (MODE1) == MODE_FLOAT         \
1022    ? GET_MODE_CLASS (MODE2) == MODE_FLOAT       \
1023    : GET_MODE_CLASS (MODE2) == MODE_FLOAT       \
1024    ? GET_MODE_CLASS (MODE1) == MODE_FLOAT       \
1025    : GET_MODE_CLASS (MODE1) == MODE_CC          \
1026    ? GET_MODE_CLASS (MODE2) == MODE_CC          \
1027    : GET_MODE_CLASS (MODE2) == MODE_CC          \
1028    ? GET_MODE_CLASS (MODE1) == MODE_CC          \
1029    : SPE_VECTOR_MODE (MODE1)                    \
1030    ? SPE_VECTOR_MODE (MODE2)                    \
1031    : SPE_VECTOR_MODE (MODE2)                    \
1032    ? SPE_VECTOR_MODE (MODE1)                    \
1033    : ALTIVEC_VECTOR_MODE (MODE1)                \
1034    ? ALTIVEC_VECTOR_MODE (MODE2)                \
1035    : ALTIVEC_VECTOR_MODE (MODE2)                \
1036    ? ALTIVEC_VECTOR_MODE (MODE1)                \
1037    : 1)
1038
1039 /* Post-reload, we can't use any new AltiVec registers, as we already
1040    emitted the vrsave mask.  */
1041
1042 #define HARD_REGNO_RENAME_OK(SRC, DST) \
1043   (! ALTIVEC_REGNO_P (DST) || regs_ever_live[DST])
1044
1045 /* A C expression returning the cost of moving data from a register of class
1046    CLASS1 to one of CLASS2.  */
1047
1048 #define REGISTER_MOVE_COST rs6000_register_move_cost
1049
1050 /* A C expressions returning the cost of moving data of MODE from a register to
1051    or from memory.  */
1052
1053 #define MEMORY_MOVE_COST rs6000_memory_move_cost
1054
1055 /* Specify the cost of a branch insn; roughly the number of extra insns that
1056    should be added to avoid a branch.
1057
1058    Set this to 3 on the RS/6000 since that is roughly the average cost of an
1059    unscheduled conditional branch.  */
1060
1061 #define BRANCH_COST 3
1062
1063 /* Override BRANCH_COST heuristic which empirically produces worse
1064    performance for fold_range_test().  */
1065
1066 #define RANGE_TEST_NON_SHORT_CIRCUIT 0
1067
1068 /* A fixed register used at prologue and epilogue generation to fix
1069    addressing modes.  The SPE needs heavy addressing fixes at the last
1070    minute, and it's best to save a register for it.
1071
1072    AltiVec also needs fixes, but we've gotten around using r11, which
1073    is actually wrong because when use_backchain_to_restore_sp is true,
1074    we end up clobbering r11.
1075
1076    The AltiVec case needs to be fixed.  Dunno if we should break ABI
1077    compatibility and reserve a register for it as well..  */
1078
1079 #define FIXED_SCRATCH (TARGET_SPE ? 14 : 11)
1080
1081 /* Define this macro to change register usage conditional on target flags.
1082    Set MQ register fixed (already call_used) if not POWER architecture
1083    (RIOS1, RIOS2, RSC, and PPC601) so that it will not be allocated.
1084    64-bit AIX reserves GPR13 for thread-private data.
1085    Conditionally disable FPRs.  */
1086
1087 #define CONDITIONAL_REGISTER_USAGE                                      \
1088 {                                                                       \
1089   int i;                                                                \
1090   if (! TARGET_POWER)                                                   \
1091     fixed_regs[64] = 1;                                                 \
1092   if (TARGET_64BIT)                                                     \
1093     fixed_regs[13] = call_used_regs[13]                                 \
1094       = call_really_used_regs[13] = 1;                                  \
1095   if (TARGET_SOFT_FLOAT || !TARGET_FPRS)                                \
1096     for (i = 32; i < 64; i++)                                           \
1097       fixed_regs[i] = call_used_regs[i]                                 \
1098         = call_really_used_regs[i] = 1;                                 \
1099   if (DEFAULT_ABI == ABI_V4                                             \
1100       && PIC_OFFSET_TABLE_REGNUM != INVALID_REGNUM                      \
1101       && flag_pic == 2)                                                 \
1102     fixed_regs[RS6000_PIC_OFFSET_TABLE_REGNUM] = 1;                     \
1103   if (DEFAULT_ABI == ABI_V4                                             \
1104       && PIC_OFFSET_TABLE_REGNUM != INVALID_REGNUM                      \
1105       && flag_pic == 1)                                                 \
1106     fixed_regs[RS6000_PIC_OFFSET_TABLE_REGNUM]                          \
1107       = call_used_regs[RS6000_PIC_OFFSET_TABLE_REGNUM]                  \
1108       = call_really_used_regs[RS6000_PIC_OFFSET_TABLE_REGNUM] = 1;      \
1109   if (DEFAULT_ABI == ABI_DARWIN                                         \
1110       && PIC_OFFSET_TABLE_REGNUM != INVALID_REGNUM)                     \
1111     global_regs[RS6000_PIC_OFFSET_TABLE_REGNUM]                         \
1112       = fixed_regs[RS6000_PIC_OFFSET_TABLE_REGNUM]                      \
1113       = call_used_regs[RS6000_PIC_OFFSET_TABLE_REGNUM]                  \
1114       = call_really_used_regs[RS6000_PIC_OFFSET_TABLE_REGNUM] = 1;      \
1115   if (TARGET_ALTIVEC)                                                   \
1116     global_regs[VSCR_REGNO] = 1;                                        \
1117   if (TARGET_SPE)                                                       \
1118     {                                                                   \
1119       global_regs[SPEFSCR_REGNO] = 1;                                   \
1120       fixed_regs[FIXED_SCRATCH]                                         \
1121         = call_used_regs[FIXED_SCRATCH]                                 \
1122         = call_really_used_regs[FIXED_SCRATCH] = 1;                     \
1123     }                                                                   \
1124   if (! TARGET_ALTIVEC)                                                 \
1125     {                                                                   \
1126       for (i = FIRST_ALTIVEC_REGNO; i <= LAST_ALTIVEC_REGNO; ++i)       \
1127         fixed_regs[i] = call_used_regs[i] = call_really_used_regs[i] = 1; \
1128       call_really_used_regs[VRSAVE_REGNO] = 1;                          \
1129     }                                                                   \
1130   if (TARGET_ALTIVEC_ABI)                                               \
1131     for (i = FIRST_ALTIVEC_REGNO; i < FIRST_ALTIVEC_REGNO + 20; ++i)    \
1132       call_used_regs[i] = call_really_used_regs[i] = 1;                 \
1133 }
1134
1135 /* Specify the registers used for certain standard purposes.
1136    The values of these macros are register numbers.  */
1137
1138 /* RS/6000 pc isn't overloaded on a register that the compiler knows about.  */
1139 /* #define PC_REGNUM  */
1140
1141 /* Register to use for pushing function arguments.  */
1142 #define STACK_POINTER_REGNUM 1
1143
1144 /* Base register for access to local variables of the function.  */
1145 #define FRAME_POINTER_REGNUM 31
1146
1147 /* Value should be nonzero if functions must have frame pointers.
1148    Zero means the frame pointer need not be set up (and parms
1149    may be accessed via the stack pointer) in functions that seem suitable.
1150    This is computed in `reload', in reload1.c.  */
1151 #define FRAME_POINTER_REQUIRED 0
1152
1153 /* Base register for access to arguments of the function.  */
1154 #define ARG_POINTER_REGNUM 67
1155
1156 /* Place to put static chain when calling a function that requires it.  */
1157 #define STATIC_CHAIN_REGNUM 11
1158
1159 /* Link register number.  */
1160 #define LINK_REGISTER_REGNUM 65
1161
1162 /* Count register number.  */
1163 #define COUNT_REGISTER_REGNUM 66
1164 \f
1165 /* Define the classes of registers for register constraints in the
1166    machine description.  Also define ranges of constants.
1167
1168    One of the classes must always be named ALL_REGS and include all hard regs.
1169    If there is more than one class, another class must be named NO_REGS
1170    and contain no registers.
1171
1172    The name GENERAL_REGS must be the name of a class (or an alias for
1173    another name such as ALL_REGS).  This is the class of registers
1174    that is allowed by "g" or "r" in a register constraint.
1175    Also, registers outside this class are allocated only when
1176    instructions express preferences for them.
1177
1178    The classes must be numbered in nondecreasing order; that is,
1179    a larger-numbered class must never be contained completely
1180    in a smaller-numbered class.
1181
1182    For any two classes, it is very desirable that there be another
1183    class that represents their union.  */
1184
1185 /* The RS/6000 has three types of registers, fixed-point, floating-point,
1186    and condition registers, plus three special registers, MQ, CTR, and the
1187    link register.  AltiVec adds a vector register class.
1188
1189    However, r0 is special in that it cannot be used as a base register.
1190    So make a class for registers valid as base registers.
1191
1192    Also, cr0 is the only condition code register that can be used in
1193    arithmetic insns, so make a separate class for it.  */
1194
1195 enum reg_class
1196 {
1197   NO_REGS,
1198   BASE_REGS,
1199   GENERAL_REGS,
1200   FLOAT_REGS,
1201   ALTIVEC_REGS,
1202   VRSAVE_REGS,
1203   VSCR_REGS,
1204   SPE_ACC_REGS,
1205   SPEFSCR_REGS,
1206   NON_SPECIAL_REGS,
1207   MQ_REGS,
1208   LINK_REGS,
1209   CTR_REGS,
1210   LINK_OR_CTR_REGS,
1211   SPECIAL_REGS,
1212   SPEC_OR_GEN_REGS,
1213   CR0_REGS,
1214   CR_REGS,
1215   NON_FLOAT_REGS,
1216   XER_REGS,
1217   ALL_REGS,
1218   LIM_REG_CLASSES
1219 };
1220
1221 #define N_REG_CLASSES (int) LIM_REG_CLASSES
1222
1223 /* Give names of register classes as strings for dump file.  */
1224
1225 #define REG_CLASS_NAMES                                                 \
1226 {                                                                       \
1227   "NO_REGS",                                                            \
1228   "BASE_REGS",                                                          \
1229   "GENERAL_REGS",                                                       \
1230   "FLOAT_REGS",                                                         \
1231   "ALTIVEC_REGS",                                                       \
1232   "VRSAVE_REGS",                                                        \
1233   "VSCR_REGS",                                                          \
1234   "SPE_ACC_REGS",                                                       \
1235   "SPEFSCR_REGS",                                                       \
1236   "NON_SPECIAL_REGS",                                                   \
1237   "MQ_REGS",                                                            \
1238   "LINK_REGS",                                                          \
1239   "CTR_REGS",                                                           \
1240   "LINK_OR_CTR_REGS",                                                   \
1241   "SPECIAL_REGS",                                                       \
1242   "SPEC_OR_GEN_REGS",                                                   \
1243   "CR0_REGS",                                                           \
1244   "CR_REGS",                                                            \
1245   "NON_FLOAT_REGS",                                                     \
1246   "XER_REGS",                                                           \
1247   "ALL_REGS"                                                            \
1248 }
1249
1250 /* Define which registers fit in which classes.
1251    This is an initializer for a vector of HARD_REG_SET
1252    of length N_REG_CLASSES.  */
1253
1254 #define REG_CLASS_CONTENTS                                                   \
1255 {                                                                            \
1256   { 0x00000000, 0x00000000, 0x00000000, 0x00000000 }, /* NO_REGS */          \
1257   { 0xfffffffe, 0x00000000, 0x00000008, 0x00000000 }, /* BASE_REGS */        \
1258   { 0xffffffff, 0x00000000, 0x00000008, 0x00000000 }, /* GENERAL_REGS */     \
1259   { 0x00000000, 0xffffffff, 0x00000000, 0x00000000 }, /* FLOAT_REGS */       \
1260   { 0x00000000, 0x00000000, 0xffffe000, 0x00001fff }, /* ALTIVEC_REGS */     \
1261   { 0x00000000, 0x00000000, 0x00000000, 0x00002000 }, /* VRSAVE_REGS */      \
1262   { 0x00000000, 0x00000000, 0x00000000, 0x00004000 }, /* VSCR_REGS */        \
1263   { 0x00000000, 0x00000000, 0x00000000, 0x00008000 }, /* SPE_ACC_REGS */     \
1264   { 0x00000000, 0x00000000, 0x00000000, 0x00010000 }, /* SPEFSCR_REGS */     \
1265   { 0xffffffff, 0xffffffff, 0x00000008, 0x00000000 }, /* NON_SPECIAL_REGS */ \
1266   { 0x00000000, 0x00000000, 0x00000001, 0x00000000 }, /* MQ_REGS */          \
1267   { 0x00000000, 0x00000000, 0x00000002, 0x00000000 }, /* LINK_REGS */        \
1268   { 0x00000000, 0x00000000, 0x00000004, 0x00000000 }, /* CTR_REGS */         \
1269   { 0x00000000, 0x00000000, 0x00000006, 0x00000000 }, /* LINK_OR_CTR_REGS */ \
1270   { 0x00000000, 0x00000000, 0x00000007, 0x00002000 }, /* SPECIAL_REGS */     \
1271   { 0xffffffff, 0x00000000, 0x0000000f, 0x00000000 }, /* SPEC_OR_GEN_REGS */ \
1272   { 0x00000000, 0x00000000, 0x00000010, 0x00000000 }, /* CR0_REGS */         \
1273   { 0x00000000, 0x00000000, 0x00000ff0, 0x00000000 }, /* CR_REGS */          \
1274   { 0xffffffff, 0x00000000, 0x0000efff, 0x00000000 }, /* NON_FLOAT_REGS */   \
1275   { 0x00000000, 0x00000000, 0x00001000, 0x00000000 }, /* XER_REGS */         \
1276   { 0xffffffff, 0xffffffff, 0xffffffff, 0x00003fff }  /* ALL_REGS */         \
1277 }
1278
1279 /* The same information, inverted:
1280    Return the class number of the smallest class containing
1281    reg number REGNO.  This could be a conditional expression
1282    or could index an array.  */
1283
1284 #define REGNO_REG_CLASS(REGNO)                  \
1285  ((REGNO) == 0 ? GENERAL_REGS                   \
1286   : (REGNO) < 32 ? BASE_REGS                    \
1287   : FP_REGNO_P (REGNO) ? FLOAT_REGS             \
1288   : ALTIVEC_REGNO_P (REGNO) ? ALTIVEC_REGS      \
1289   : (REGNO) == CR0_REGNO ? CR0_REGS             \
1290   : CR_REGNO_P (REGNO) ? CR_REGS                \
1291   : (REGNO) == MQ_REGNO ? MQ_REGS               \
1292   : (REGNO) == LINK_REGISTER_REGNUM ? LINK_REGS \
1293   : (REGNO) == COUNT_REGISTER_REGNUM ? CTR_REGS \
1294   : (REGNO) == ARG_POINTER_REGNUM ? BASE_REGS   \
1295   : (REGNO) == XER_REGNO ? XER_REGS             \
1296   : (REGNO) == VRSAVE_REGNO ? VRSAVE_REGS       \
1297   : (REGNO) == VSCR_REGNO ? VRSAVE_REGS \
1298   : (REGNO) == SPE_ACC_REGNO ? SPE_ACC_REGS     \
1299   : (REGNO) == SPEFSCR_REGNO ? SPEFSCR_REGS     \
1300   : NO_REGS)
1301
1302 /* The class value for index registers, and the one for base regs.  */
1303 #define INDEX_REG_CLASS GENERAL_REGS
1304 #define BASE_REG_CLASS BASE_REGS
1305
1306 /* Get reg_class from a letter such as appears in the machine description.  */
1307
1308 #define REG_CLASS_FROM_LETTER(C) \
1309   ((C) == 'f' ? FLOAT_REGS      \
1310    : (C) == 'b' ? BASE_REGS     \
1311    : (C) == 'h' ? SPECIAL_REGS  \
1312    : (C) == 'q' ? MQ_REGS       \
1313    : (C) == 'c' ? CTR_REGS      \
1314    : (C) == 'l' ? LINK_REGS     \
1315    : (C) == 'v' ? ALTIVEC_REGS  \
1316    : (C) == 'x' ? CR0_REGS      \
1317    : (C) == 'y' ? CR_REGS       \
1318    : (C) == 'z' ? XER_REGS      \
1319    : NO_REGS)
1320
1321 /* The letters I, J, K, L, M, N, and P in a register constraint string
1322    can be used to stand for particular ranges of immediate operands.
1323    This macro defines what the ranges are.
1324    C is the letter, and VALUE is a constant value.
1325    Return 1 if VALUE is in the range specified by C.
1326
1327    `I' is a signed 16-bit constant
1328    `J' is a constant with only the high-order 16 bits nonzero
1329    `K' is a constant with only the low-order 16 bits nonzero
1330    `L' is a signed 16-bit constant shifted left 16 bits
1331    `M' is a constant that is greater than 31
1332    `N' is a positive constant that is an exact power of two
1333    `O' is the constant zero
1334    `P' is a constant whose negation is a signed 16-bit constant */
1335
1336 #define CONST_OK_FOR_LETTER_P(VALUE, C)                                 \
1337    ( (C) == 'I' ? (unsigned HOST_WIDE_INT) ((VALUE) + 0x8000) < 0x10000 \
1338    : (C) == 'J' ? ((VALUE) & (~ (unsigned HOST_WIDE_INT) 0xffff0000)) == 0 \
1339    : (C) == 'K' ? ((VALUE) & (~ (HOST_WIDE_INT) 0xffff)) == 0           \
1340    : (C) == 'L' ? (((VALUE) & 0xffff) == 0                              \
1341                    && ((VALUE) >> 31 == -1 || (VALUE) >> 31 == 0))      \
1342    : (C) == 'M' ? (VALUE) > 31                                          \
1343    : (C) == 'N' ? (VALUE) > 0 && exact_log2 (VALUE) >= 0                \
1344    : (C) == 'O' ? (VALUE) == 0                                          \
1345    : (C) == 'P' ? (unsigned HOST_WIDE_INT) ((- (VALUE)) + 0x8000) < 0x10000 \
1346    : 0)
1347
1348 /* Similar, but for floating constants, and defining letters G and H.
1349    Here VALUE is the CONST_DOUBLE rtx itself.
1350
1351    We flag for special constants when we can copy the constant into
1352    a general register in two insns for DF/DI and one insn for SF.
1353
1354    'H' is used for DI/DF constants that take 3 insns.  */
1355
1356 #define CONST_DOUBLE_OK_FOR_LETTER_P(VALUE, C)                          \
1357   (  (C) == 'G' ? (num_insns_constant (VALUE, GET_MODE (VALUE))         \
1358                    == ((GET_MODE (VALUE) == SFmode) ? 1 : 2))           \
1359    : (C) == 'H' ? (num_insns_constant (VALUE, GET_MODE (VALUE)) == 3)   \
1360    : 0)
1361
1362 /* Optional extra constraints for this machine.
1363
1364    'Q' means that is a memory operand that is just an offset from a reg.
1365    'R' is for AIX TOC entries.
1366    'S' is a constant that can be placed into a 64-bit mask operand
1367    'T' is a constant that can be placed into a 32-bit mask operand
1368    'U' is for V.4 small data references.
1369    'W' is a vector constant that can be easily generated (no mem refs).
1370    't' is for AND masks that can be performed by two rldic{l,r} insns.  */
1371
1372 #define EXTRA_CONSTRAINT(OP, C)                                         \
1373   ((C) == 'Q' ? GET_CODE (OP) == MEM && GET_CODE (XEXP (OP, 0)) == REG  \
1374    : (C) == 'R' ? legitimate_constant_pool_address_p (OP)               \
1375    : (C) == 'S' ? mask64_operand (OP, DImode)                           \
1376    : (C) == 'T' ? mask_operand (OP, SImode)                             \
1377    : (C) == 'U' ? (DEFAULT_ABI == ABI_V4                                \
1378                    && small_data_operand (OP, GET_MODE (OP)))           \
1379    : (C) == 't' ? (mask64_2_operand (OP, DImode)                        \
1380                    && (fixed_regs[CR0_REGNO]                            \
1381                        || !logical_operand (OP, DImode))                \
1382                    && !mask64_operand (OP, DImode))                     \
1383    : (C) == 'W' ? (easy_vector_constant (OP, GET_MODE (OP)))            \
1384    : 0)
1385
1386 /* Given an rtx X being reloaded into a reg required to be
1387    in class CLASS, return the class of reg to actually use.
1388    In general this is just CLASS; but on some machines
1389    in some cases it is preferable to use a more restrictive class.
1390
1391    On the RS/6000, we have to return NO_REGS when we want to reload a
1392    floating-point CONST_DOUBLE to force it to be copied to memory.  
1393
1394    We also don't want to reload integer values into floating-point
1395    registers if we can at all help it.  In fact, this can
1396    cause reload to abort, if it tries to generate a reload of CTR
1397    into a FP register and discovers it doesn't have the memory location
1398    required.
1399
1400    ??? Would it be a good idea to have reload do the converse, that is
1401    try to reload floating modes into FP registers if possible?
1402  */
1403
1404 #define PREFERRED_RELOAD_CLASS(X,CLASS)                 \
1405   (((GET_CODE (X) == CONST_DOUBLE                       \
1406      && GET_MODE_CLASS (GET_MODE (X)) == MODE_FLOAT)    \
1407     ? NO_REGS                                           \
1408     : (GET_MODE_CLASS (GET_MODE (X)) == MODE_INT        \
1409        && (CLASS) == NON_SPECIAL_REGS)                  \
1410     ? GENERAL_REGS                                      \
1411     : (CLASS)))
1412
1413 /* Return the register class of a scratch register needed to copy IN into
1414    or out of a register in CLASS in MODE.  If it can be done directly,
1415    NO_REGS is returned.  */
1416
1417 #define SECONDARY_RELOAD_CLASS(CLASS,MODE,IN) \
1418   secondary_reload_class (CLASS, MODE, IN)
1419
1420 /* If we are copying between FP or AltiVec registers and anything
1421    else, we need a memory location.  */
1422
1423 #define SECONDARY_MEMORY_NEEDED(CLASS1,CLASS2,MODE)             \
1424  ((CLASS1) != (CLASS2) && ((CLASS1) == FLOAT_REGS               \
1425                            || (CLASS2) == FLOAT_REGS            \
1426                            || (CLASS1) == ALTIVEC_REGS          \
1427                            || (CLASS2) == ALTIVEC_REGS))
1428
1429 /* Return the maximum number of consecutive registers
1430    needed to represent mode MODE in a register of class CLASS.
1431
1432    On RS/6000, this is the size of MODE in words,
1433    except in the FP regs, where a single reg is enough for two words.  */
1434 #define CLASS_MAX_NREGS(CLASS, MODE)                                    \
1435  (((CLASS) == FLOAT_REGS)                                               \
1436   ? ((GET_MODE_SIZE (MODE) + UNITS_PER_FP_WORD - 1) / UNITS_PER_FP_WORD) \
1437   : ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD))
1438
1439
1440 /* Return a class of registers that cannot change FROM mode to TO mode.  */
1441
1442 #define CANNOT_CHANGE_MODE_CLASS(FROM, TO, CLASS)                       \
1443   (GET_MODE_SIZE (FROM) != GET_MODE_SIZE (TO)                           \
1444    ? reg_classes_intersect_p (FLOAT_REGS, CLASS)                        \
1445    : (TARGET_SPE && (SPE_VECTOR_MODE (FROM) + SPE_VECTOR_MODE (TO)) == 1) \
1446    ? reg_classes_intersect_p (GENERAL_REGS, CLASS)                      \
1447    : 0)
1448
1449 /* Stack layout; function entry, exit and calling.  */
1450
1451 /* Enumeration to give which calling sequence to use.  */
1452 enum rs6000_abi {
1453   ABI_NONE,
1454   ABI_AIX,                      /* IBM's AIX */
1455   ABI_V4,                       /* System V.4/eabi */
1456   ABI_DARWIN                    /* Apple's Darwin (OS X kernel) */
1457 };
1458
1459 extern enum rs6000_abi rs6000_current_abi;      /* available for use by subtarget */
1460
1461 /* Structure used to define the rs6000 stack */
1462 typedef struct rs6000_stack {
1463   int first_gp_reg_save;        /* first callee saved GP register used */
1464   int first_fp_reg_save;        /* first callee saved FP register used */
1465   int first_altivec_reg_save;   /* first callee saved AltiVec register used */
1466   int lr_save_p;                /* true if the link reg needs to be saved */
1467   int cr_save_p;                /* true if the CR reg needs to be saved */
1468   unsigned int vrsave_mask;     /* mask of vec registers to save */
1469   int toc_save_p;               /* true if the TOC needs to be saved */
1470   int push_p;                   /* true if we need to allocate stack space */
1471   int calls_p;                  /* true if the function makes any calls */
1472   enum rs6000_abi abi;          /* which ABI to use */
1473   int gp_save_offset;           /* offset to save GP regs from initial SP */
1474   int fp_save_offset;           /* offset to save FP regs from initial SP */
1475   int altivec_save_offset;      /* offset to save AltiVec regs from initial SP */
1476   int lr_save_offset;           /* offset to save LR from initial SP */
1477   int cr_save_offset;           /* offset to save CR from initial SP */
1478   int vrsave_save_offset;       /* offset to save VRSAVE from initial SP */
1479   int spe_gp_save_offset;       /* offset to save spe 64-bit gprs  */
1480   int toc_save_offset;          /* offset to save the TOC pointer */
1481   int varargs_save_offset;      /* offset to save the varargs registers */
1482   int ehrd_offset;              /* offset to EH return data */
1483   int reg_size;                 /* register size (4 or 8) */
1484   int varargs_size;             /* size to hold V.4 args passed in regs */
1485   int vars_size;                /* variable save area size */
1486   int parm_size;                /* outgoing parameter size */
1487   int save_size;                /* save area size */
1488   int fixed_size;               /* fixed size of stack frame */
1489   int gp_size;                  /* size of saved GP registers */
1490   int fp_size;                  /* size of saved FP registers */
1491   int altivec_size;             /* size of saved AltiVec registers */
1492   int cr_size;                  /* size to hold CR if not in save_size */
1493   int lr_size;                  /* size to hold LR if not in save_size */
1494   int vrsave_size;              /* size to hold VRSAVE if not in save_size */
1495   int altivec_padding_size;     /* size of altivec alignment padding if
1496                                    not in save_size */
1497   int spe_gp_size;              /* size of 64-bit GPR save size for SPE */
1498   int spe_padding_size;
1499   int toc_size;                 /* size to hold TOC if not in save_size */
1500   int total_size;               /* total bytes allocated for stack */
1501   int spe_64bit_regs_used;
1502 } rs6000_stack_t;
1503
1504 /* Define this if pushing a word on the stack
1505    makes the stack pointer a smaller address.  */
1506 #define STACK_GROWS_DOWNWARD
1507
1508 /* Define this if the nominal address of the stack frame
1509    is at the high-address end of the local variables;
1510    that is, each additional local variable allocated
1511    goes at a more negative offset in the frame.
1512
1513    On the RS/6000, we grow upwards, from the area after the outgoing
1514    arguments.  */
1515 /* #define FRAME_GROWS_DOWNWARD */
1516
1517 /* Size of the outgoing register save area */
1518 #define RS6000_REG_SAVE ((DEFAULT_ABI == ABI_AIX                        \
1519                           || DEFAULT_ABI == ABI_DARWIN)                 \
1520                          ? (TARGET_64BIT ? 64 : 32)                     \
1521                          : 0)
1522
1523 /* Size of the fixed area on the stack */
1524 #define RS6000_SAVE_AREA \
1525   (((DEFAULT_ABI == ABI_AIX || DEFAULT_ABI == ABI_DARWIN) ? 24 : 8)     \
1526    << (TARGET_64BIT ? 1 : 0))
1527
1528 /* MEM representing address to save the TOC register */
1529 #define RS6000_SAVE_TOC gen_rtx_MEM (Pmode, \
1530                                      plus_constant (stack_pointer_rtx, \
1531                                                     (TARGET_32BIT ? 20 : 40)))
1532
1533 /* Size of the V.4 varargs area if needed */
1534 #define RS6000_VARARGS_AREA 0
1535
1536 /* Align an address */
1537 #define RS6000_ALIGN(n,a) (((n) + (a) - 1) & ~((a) - 1))
1538
1539 /* Size of V.4 varargs area in bytes */
1540 #define RS6000_VARARGS_SIZE \
1541   ((GP_ARG_NUM_REG * (TARGET_32BIT ? 4 : 8)) + (FP_ARG_NUM_REG * 8) + 8)
1542
1543 /* Offset within stack frame to start allocating local variables at.
1544    If FRAME_GROWS_DOWNWARD, this is the offset to the END of the
1545    first local allocated.  Otherwise, it is the offset to the BEGINNING
1546    of the first local allocated.
1547
1548    On the RS/6000, the frame pointer is the same as the stack pointer,
1549    except for dynamic allocations.  So we start after the fixed area and
1550    outgoing parameter area.  */
1551
1552 #define STARTING_FRAME_OFFSET                                           \
1553   (RS6000_ALIGN (current_function_outgoing_args_size,                   \
1554                  TARGET_ALTIVEC ? 16 : 8)                               \
1555    + RS6000_VARARGS_AREA                                                \
1556    + RS6000_SAVE_AREA)
1557
1558 /* Offset from the stack pointer register to an item dynamically
1559    allocated on the stack, e.g., by `alloca'.
1560
1561    The default value for this macro is `STACK_POINTER_OFFSET' plus the
1562    length of the outgoing arguments.  The default is correct for most
1563    machines.  See `function.c' for details.  */
1564 #define STACK_DYNAMIC_OFFSET(FUNDECL)                                   \
1565   (RS6000_ALIGN (current_function_outgoing_args_size,                   \
1566                  TARGET_ALTIVEC ? 16 : 8)                               \
1567    + (STACK_POINTER_OFFSET))
1568
1569 /* If we generate an insn to push BYTES bytes,
1570    this says how many the stack pointer really advances by.
1571    On RS/6000, don't define this because there are no push insns.  */
1572 /*  #define PUSH_ROUNDING(BYTES) */
1573
1574 /* Offset of first parameter from the argument pointer register value.
1575    On the RS/6000, we define the argument pointer to the start of the fixed
1576    area.  */
1577 #define FIRST_PARM_OFFSET(FNDECL) RS6000_SAVE_AREA
1578
1579 /* Offset from the argument pointer register value to the top of
1580    stack.  This is different from FIRST_PARM_OFFSET because of the
1581    register save area.  */
1582 #define ARG_POINTER_CFA_OFFSET(FNDECL) 0
1583
1584 /* Define this if stack space is still allocated for a parameter passed
1585    in a register.  The value is the number of bytes allocated to this
1586    area.  */
1587 #define REG_PARM_STACK_SPACE(FNDECL)    RS6000_REG_SAVE
1588
1589 /* Define this if the above stack space is to be considered part of the
1590    space allocated by the caller.  */
1591 #define OUTGOING_REG_PARM_STACK_SPACE
1592
1593 /* This is the difference between the logical top of stack and the actual sp.
1594
1595    For the RS/6000, sp points past the fixed area.  */
1596 #define STACK_POINTER_OFFSET RS6000_SAVE_AREA
1597
1598 /* Define this if the maximum size of all the outgoing args is to be
1599    accumulated and pushed during the prologue.  The amount can be
1600    found in the variable current_function_outgoing_args_size.  */
1601 #define ACCUMULATE_OUTGOING_ARGS 1
1602
1603 /* Value is the number of bytes of arguments automatically
1604    popped when returning from a subroutine call.
1605    FUNDECL is the declaration node of the function (as a tree),
1606    FUNTYPE is the data type of the function (as a tree),
1607    or for a library call it is an identifier node for the subroutine name.
1608    SIZE is the number of bytes of arguments passed on the stack.  */
1609
1610 #define RETURN_POPS_ARGS(FUNDECL,FUNTYPE,SIZE) 0
1611
1612 /* Define how to find the value returned by a function.
1613    VALTYPE is the data type of the value (as a tree).
1614    If the precise function being called is known, FUNC is its FUNCTION_DECL;
1615    otherwise, FUNC is 0.  */
1616
1617 #define FUNCTION_VALUE(VALTYPE, FUNC) rs6000_function_value ((VALTYPE), (FUNC))
1618
1619 /* Define how to find the value returned by a library function
1620    assuming the value has mode MODE.  */
1621
1622 #define LIBCALL_VALUE(MODE) rs6000_libcall_value ((MODE))
1623
1624 /* DRAFT_V4_STRUCT_RET defaults off.  */
1625 #define DRAFT_V4_STRUCT_RET 0
1626
1627 /* Let RETURN_IN_MEMORY control what happens.  */
1628 #define DEFAULT_PCC_STRUCT_RETURN 0
1629
1630 /* Mode of stack savearea.
1631    FUNCTION is VOIDmode because calling convention maintains SP.
1632    BLOCK needs Pmode for SP.
1633    NONLOCAL needs twice Pmode to maintain both backchain and SP.  */
1634 #define STACK_SAVEAREA_MODE(LEVEL)      \
1635   (LEVEL == SAVE_FUNCTION ? VOIDmode    \
1636   : LEVEL == SAVE_NONLOCAL ? (TARGET_32BIT ? DImode : TImode) : Pmode)
1637
1638 /* Minimum and maximum general purpose registers used to hold arguments.  */
1639 #define GP_ARG_MIN_REG 3
1640 #define GP_ARG_MAX_REG 10
1641 #define GP_ARG_NUM_REG (GP_ARG_MAX_REG - GP_ARG_MIN_REG + 1)
1642
1643 /* Minimum and maximum floating point registers used to hold arguments.  */
1644 #define FP_ARG_MIN_REG 33
1645 #define FP_ARG_AIX_MAX_REG 45
1646 #define FP_ARG_V4_MAX_REG  40
1647 #define FP_ARG_MAX_REG ((DEFAULT_ABI == ABI_AIX                         \
1648                          || DEFAULT_ABI == ABI_DARWIN)                  \
1649                         ? FP_ARG_AIX_MAX_REG : FP_ARG_V4_MAX_REG)
1650 #define FP_ARG_NUM_REG (FP_ARG_MAX_REG - FP_ARG_MIN_REG + 1)
1651
1652 /* Minimum and maximum AltiVec registers used to hold arguments.  */
1653 #define ALTIVEC_ARG_MIN_REG (FIRST_ALTIVEC_REGNO + 2)
1654 #define ALTIVEC_ARG_MAX_REG (ALTIVEC_ARG_MIN_REG + 11)
1655 #define ALTIVEC_ARG_NUM_REG (ALTIVEC_ARG_MAX_REG - ALTIVEC_ARG_MIN_REG + 1)
1656
1657 /* Return registers */
1658 #define GP_ARG_RETURN GP_ARG_MIN_REG
1659 #define FP_ARG_RETURN FP_ARG_MIN_REG
1660 #define ALTIVEC_ARG_RETURN (FIRST_ALTIVEC_REGNO + 2)
1661
1662 /* Flags for the call/call_value rtl operations set up by function_arg */
1663 #define CALL_NORMAL             0x00000000      /* no special processing */
1664 /* Bits in 0x00000001 are unused.  */
1665 #define CALL_V4_CLEAR_FP_ARGS   0x00000002      /* V.4, no FP args passed */
1666 #define CALL_V4_SET_FP_ARGS     0x00000004      /* V.4, FP args were passed */
1667 #define CALL_LONG               0x00000008      /* always call indirect */
1668 #define CALL_LIBCALL            0x00000010      /* libcall */
1669
1670 /* 1 if N is a possible register number for a function value
1671    as seen by the caller.
1672
1673    On RS/6000, this is r3, fp1, and v2 (for AltiVec).  */
1674 #define FUNCTION_VALUE_REGNO_P(N)                                       \
1675   ((N) == GP_ARG_RETURN                                                 \
1676    || ((N) == FP_ARG_RETURN && TARGET_HARD_FLOAT)                       \
1677    || ((N) == ALTIVEC_ARG_RETURN && TARGET_ALTIVEC))
1678
1679 /* 1 if N is a possible register number for function argument passing.
1680    On RS/6000, these are r3-r10 and fp1-fp13.
1681    On AltiVec, v2 - v13 are used for passing vectors.  */
1682 #define FUNCTION_ARG_REGNO_P(N)                                         \
1683   ((unsigned) (N) - GP_ARG_MIN_REG < GP_ARG_NUM_REG                     \
1684    || ((unsigned) (N) - ALTIVEC_ARG_MIN_REG < ALTIVEC_ARG_NUM_REG       \
1685        && TARGET_ALTIVEC)                                               \
1686    || ((unsigned) (N) - FP_ARG_MIN_REG < FP_ARG_NUM_REG                 \
1687        && TARGET_HARD_FLOAT))
1688 \f
1689 /* A C structure for machine-specific, per-function data.
1690    This is added to the cfun structure.  */
1691 typedef struct machine_function GTY(())
1692 {
1693   /* Whether a System V.4 varargs area was created.  */
1694   int sysv_varargs_p;
1695   /* Flags if __builtin_return_address (n) with n >= 1 was used.  */
1696   int ra_needs_full_frame;
1697   /* Some local-dynamic symbol.  */
1698   const char *some_ld_name;
1699   /* Whether the instruction chain has been scanned already.  */
1700   int insn_chain_scanned_p;
1701   /* Flags if __builtin_return_address (0) was used.  */
1702   int ra_need_lr;
1703 } machine_function;
1704
1705 /* Define a data type for recording info about an argument list
1706    during the scan of that argument list.  This data type should
1707    hold all necessary information about the function itself
1708    and about the args processed so far, enough to enable macros
1709    such as FUNCTION_ARG to determine where the next arg should go.
1710
1711    On the RS/6000, this is a structure.  The first element is the number of
1712    total argument words, the second is used to store the next
1713    floating-point register number, and the third says how many more args we
1714    have prototype types for.
1715
1716    For ABI_V4, we treat these slightly differently -- `sysv_gregno' is
1717    the next available GP register, `fregno' is the next available FP
1718    register, and `words' is the number of words used on the stack.
1719
1720    The varargs/stdarg support requires that this structure's size
1721    be a multiple of sizeof(int).  */
1722
1723 typedef struct rs6000_args
1724 {
1725   int words;                    /* # words used for passing GP registers */
1726   int fregno;                   /* next available FP register */
1727   int vregno;                   /* next available AltiVec register */
1728   int nargs_prototype;          /* # args left in the current prototype */
1729   int prototype;                /* Whether a prototype was defined */
1730   int stdarg;                   /* Whether function is a stdarg function.  */
1731   int call_cookie;              /* Do special things for this call */
1732   int sysv_gregno;              /* next available GP register */
1733 } CUMULATIVE_ARGS;
1734
1735 /* Define intermediate macro to compute the size (in registers) of an argument
1736    for the RS/6000.  */
1737
1738 #define RS6000_ARG_SIZE(MODE, TYPE)                                     \
1739 ((MODE) != BLKmode                                                      \
1740  ? (GET_MODE_SIZE (MODE) + (UNITS_PER_WORD - 1)) / UNITS_PER_WORD       \
1741  : (int_size_in_bytes (TYPE) + (UNITS_PER_WORD - 1)) / UNITS_PER_WORD)
1742
1743 /* Initialize a variable CUM of type CUMULATIVE_ARGS
1744    for a call to a function whose data type is FNTYPE.
1745    For a library call, FNTYPE is 0.  */
1746
1747 #define INIT_CUMULATIVE_ARGS(CUM,FNTYPE,LIBNAME,INDIRECT) \
1748   init_cumulative_args (&CUM, FNTYPE, LIBNAME, FALSE, FALSE)
1749
1750 /* Similar, but when scanning the definition of a procedure.  We always
1751    set NARGS_PROTOTYPE large so we never return an EXPR_LIST.  */
1752
1753 #define INIT_CUMULATIVE_INCOMING_ARGS(CUM,FNTYPE,LIBNAME) \
1754   init_cumulative_args (&CUM, FNTYPE, LIBNAME, TRUE, FALSE)
1755
1756 /* Like INIT_CUMULATIVE_ARGS' but only used for outgoing libcalls.  */
1757
1758 #define INIT_CUMULATIVE_LIBCALL_ARGS(CUM, MODE, LIBNAME) \
1759   init_cumulative_args (&CUM, NULL_TREE, LIBNAME, FALSE, TRUE)
1760
1761 /* Update the data in CUM to advance over an argument
1762    of mode MODE and data type TYPE.
1763    (TYPE is null for libcalls where that information may not be available.)  */
1764
1765 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED)    \
1766   function_arg_advance (&CUM, MODE, TYPE, NAMED)
1767
1768 /* Nonzero if we can use a floating-point register to pass this arg.  */
1769 #define USE_FP_FOR_ARG_P(CUM,MODE,TYPE) \
1770   (GET_MODE_CLASS (MODE) == MODE_FLOAT  \
1771    && (CUM).fregno <= FP_ARG_MAX_REG    \
1772    && TARGET_HARD_FLOAT && TARGET_FPRS)
1773
1774 /* Nonzero if we can use an AltiVec register to pass this arg.  */
1775 #define USE_ALTIVEC_FOR_ARG_P(CUM,MODE,TYPE)    \
1776   (ALTIVEC_VECTOR_MODE (MODE)                   \
1777    && (CUM).vregno <= ALTIVEC_ARG_MAX_REG       \
1778    && TARGET_ALTIVEC_ABI)
1779
1780 /* Determine where to put an argument to a function.
1781    Value is zero to push the argument on the stack,
1782    or a hard register in which to store the argument.
1783
1784    MODE is the argument's machine mode.
1785    TYPE is the data type of the argument (as a tree).
1786     This is null for libcalls where that information may
1787     not be available.
1788    CUM is a variable of type CUMULATIVE_ARGS which gives info about
1789     the preceding args and about the function being called.
1790    NAMED is nonzero if this argument is a named parameter
1791     (otherwise it is an extra parameter matching an ellipsis).
1792
1793    On RS/6000 the first eight words of non-FP are normally in registers
1794    and the rest are pushed.  The first 13 FP args are in registers.
1795
1796    If this is floating-point and no prototype is specified, we use
1797    both an FP and integer register (or possibly FP reg and stack).  Library
1798    functions (when TYPE is zero) always have the proper types for args,
1799    so we can pass the FP value just in one register.  emit_library_function
1800    doesn't support EXPR_LIST anyway.  */
1801
1802 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED) \
1803   function_arg (&CUM, MODE, TYPE, NAMED)
1804
1805 /* For an arg passed partly in registers and partly in memory,
1806    this is the number of registers used.
1807    For args passed entirely in registers or entirely in memory, zero.  */
1808
1809 #define FUNCTION_ARG_PARTIAL_NREGS(CUM, MODE, TYPE, NAMED) \
1810   function_arg_partial_nregs (&CUM, MODE, TYPE, NAMED)
1811
1812 /* A C expression that indicates when an argument must be passed by
1813    reference.  If nonzero for an argument, a copy of that argument is
1814    made in memory and a pointer to the argument is passed instead of
1815    the argument itself.  The pointer is passed in whatever way is
1816    appropriate for passing a pointer to that type.  */
1817
1818 #define FUNCTION_ARG_PASS_BY_REFERENCE(CUM, MODE, TYPE, NAMED) \
1819   function_arg_pass_by_reference(&CUM, MODE, TYPE, NAMED)
1820
1821 /* If defined, a C expression which determines whether, and in which
1822    direction, to pad out an argument with extra space.  The value
1823    should be of type `enum direction': either `upward' to pad above
1824    the argument, `downward' to pad below, or `none' to inhibit
1825    padding.  */
1826
1827 #define FUNCTION_ARG_PADDING(MODE, TYPE) function_arg_padding (MODE, TYPE)
1828
1829 /* If defined, a C expression that gives the alignment boundary, in bits,
1830    of an argument with the specified mode and type.  If it is not defined,
1831    PARM_BOUNDARY is used for all arguments.  */
1832
1833 #define FUNCTION_ARG_BOUNDARY(MODE, TYPE) \
1834   function_arg_boundary (MODE, TYPE)
1835
1836 /* Define to nonzero if complex arguments should be split into their
1837    corresponding components.
1838
1839    This should be set for Linux and Darwin as well, but we can't break
1840    the ABIs at the moment.  For now, only AIX gets fixed.  */
1841 #define SPLIT_COMPLEX_ARGS (DEFAULT_ABI == ABI_AIX)
1842
1843 /* Define the `__builtin_va_list' type for the ABI.  */
1844 #define BUILD_VA_LIST_TYPE(VALIST) \
1845   (VALIST) = rs6000_build_va_list ()
1846
1847 /* Implement `va_start' for varargs and stdarg.  */
1848 #define EXPAND_BUILTIN_VA_START(valist, nextarg) \
1849   rs6000_va_start (valist, nextarg)
1850
1851 /* Implement `va_arg'.  */
1852 #define EXPAND_BUILTIN_VA_ARG(valist, type) \
1853   rs6000_va_arg (valist, type)
1854
1855 #define PAD_VARARGS_DOWN \
1856    (FUNCTION_ARG_PADDING (TYPE_MODE (type), type) == downward)
1857
1858 /* Define this macro to be a nonzero value if the location where a function
1859    argument is passed depends on whether or not it is a named argument.  */
1860 #define STRICT_ARGUMENT_NAMING 1
1861
1862 /* Output assembler code to FILE to increment profiler label # LABELNO
1863    for profiling a function entry.  */
1864
1865 #define FUNCTION_PROFILER(FILE, LABELNO)        \
1866   output_function_profiler ((FILE), (LABELNO));
1867
1868 /* EXIT_IGNORE_STACK should be nonzero if, when returning from a function,
1869    the stack pointer does not matter. No definition is equivalent to
1870    always zero.
1871
1872    On the RS/6000, this is nonzero because we can restore the stack from
1873    its backpointer, which we maintain.  */
1874 #define EXIT_IGNORE_STACK       1
1875
1876 /* Define this macro as a C expression that is nonzero for registers
1877    that are used by the epilogue or the return' pattern.  The stack
1878    and frame pointer registers are already be assumed to be used as
1879    needed.  */
1880
1881 #define EPILOGUE_USES(REGNO)                                    \
1882   ((reload_completed && (REGNO) == LINK_REGISTER_REGNUM)        \
1883    || (TARGET_ALTIVEC && (REGNO) == VRSAVE_REGNO)               \
1884    || (current_function_calls_eh_return                         \
1885        && TARGET_AIX                                            \
1886        && (REGNO) == 2))
1887
1888 \f
1889 /* TRAMPOLINE_TEMPLATE deleted */
1890
1891 /* Length in units of the trampoline for entering a nested function.  */
1892
1893 #define TRAMPOLINE_SIZE rs6000_trampoline_size ()
1894
1895 /* Emit RTL insns to initialize the variable parts of a trampoline.
1896    FNADDR is an RTX for the address of the function's pure code.
1897    CXT is an RTX for the static chain value for the function.  */
1898
1899 #define INITIALIZE_TRAMPOLINE(ADDR, FNADDR, CXT)                \
1900   rs6000_initialize_trampoline (ADDR, FNADDR, CXT)
1901 \f
1902 /* Definitions for __builtin_return_address and __builtin_frame_address.
1903    __builtin_return_address (0) should give link register (65), enable
1904    this.  */
1905 /* This should be uncommented, so that the link register is used, but
1906    currently this would result in unmatched insns and spilling fixed
1907    registers so we'll leave it for another day.  When these problems are
1908    taken care of one additional fetch will be necessary in RETURN_ADDR_RTX.
1909    (mrs) */
1910 /* #define RETURN_ADDR_IN_PREVIOUS_FRAME */
1911
1912 /* Number of bytes into the frame return addresses can be found.  See
1913    rs6000_stack_info in rs6000.c for more information on how the different
1914    abi's store the return address.  */
1915 #define RETURN_ADDRESS_OFFSET                                           \
1916  ((DEFAULT_ABI == ABI_AIX                                               \
1917    || DEFAULT_ABI == ABI_DARWIN)        ? (TARGET_32BIT ? 8 : 16) :     \
1918   (DEFAULT_ABI == ABI_V4)               ? 4 :                           \
1919   (internal_error ("RETURN_ADDRESS_OFFSET not supported"), 0))
1920
1921 /* The current return address is in link register (65).  The return address
1922    of anything farther back is accessed normally at an offset of 8 from the
1923    frame pointer.  */
1924 #define RETURN_ADDR_RTX(COUNT, FRAME)                 \
1925   (rs6000_return_addr (COUNT, FRAME))
1926
1927 \f
1928 /* Definitions for register eliminations.
1929
1930    We have two registers that can be eliminated on the RS/6000.  First, the
1931    frame pointer register can often be eliminated in favor of the stack
1932    pointer register.  Secondly, the argument pointer register can always be
1933    eliminated; it is replaced with either the stack or frame pointer.
1934
1935    In addition, we use the elimination mechanism to see if r30 is needed
1936    Initially we assume that it isn't.  If it is, we spill it.  This is done
1937    by making it an eliminable register.  We replace it with itself so that
1938    if it isn't needed, then existing uses won't be modified.  */
1939
1940 /* This is an array of structures.  Each structure initializes one pair
1941    of eliminable registers.  The "from" register number is given first,
1942    followed by "to".  Eliminations of the same "from" register are listed
1943    in order of preference.  */
1944 #define ELIMINABLE_REGS                         \
1945 {{ FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM}, \
1946  { ARG_POINTER_REGNUM, STACK_POINTER_REGNUM},   \
1947  { ARG_POINTER_REGNUM, FRAME_POINTER_REGNUM},   \
1948  { RS6000_PIC_OFFSET_TABLE_REGNUM, RS6000_PIC_OFFSET_TABLE_REGNUM } }
1949
1950 /* Given FROM and TO register numbers, say whether this elimination is allowed.
1951    Frame pointer elimination is automatically handled.
1952
1953    For the RS/6000, if frame pointer elimination is being done, we would like
1954    to convert ap into fp, not sp.
1955
1956    We need r30 if -mminimal-toc was specified, and there are constant pool
1957    references.  */
1958
1959 #define CAN_ELIMINATE(FROM, TO)                                         \
1960  ((FROM) == ARG_POINTER_REGNUM && (TO) == STACK_POINTER_REGNUM          \
1961   ? ! frame_pointer_needed                                              \
1962   : (FROM) == RS6000_PIC_OFFSET_TABLE_REGNUM                            \
1963   ? ! TARGET_MINIMAL_TOC || TARGET_NO_TOC || get_pool_size () == 0      \
1964   : 1)
1965
1966 /* Define the offset between two registers, one to be eliminated, and the other
1967    its replacement, at the start of a routine.  */
1968 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET)                    \
1969 {                                                                       \
1970   rs6000_stack_t *info = rs6000_stack_info ();                          \
1971                                                                         \
1972  if ((FROM) == FRAME_POINTER_REGNUM && (TO) == STACK_POINTER_REGNUM)    \
1973    (OFFSET) = (info->push_p) ? 0 : - info->total_size;                  \
1974  else if ((FROM) == ARG_POINTER_REGNUM && (TO) == FRAME_POINTER_REGNUM) \
1975    (OFFSET) = info->total_size;                                         \
1976  else if ((FROM) == ARG_POINTER_REGNUM && (TO) == STACK_POINTER_REGNUM) \
1977    (OFFSET) = (info->push_p) ? info->total_size : 0;                    \
1978   else if ((FROM) == RS6000_PIC_OFFSET_TABLE_REGNUM)                    \
1979     (OFFSET) = 0;                                                       \
1980   else                                                                  \
1981     abort ();                                                           \
1982 }
1983 \f
1984 /* Addressing modes, and classification of registers for them.  */
1985
1986 #define HAVE_PRE_DECREMENT 1
1987 #define HAVE_PRE_INCREMENT 1
1988
1989 /* Macros to check register numbers against specific register classes.  */
1990
1991 /* These assume that REGNO is a hard or pseudo reg number.
1992    They give nonzero only if REGNO is a hard reg of the suitable class
1993    or a pseudo reg currently allocated to a suitable hard reg.
1994    Since they use reg_renumber, they are safe only once reg_renumber
1995    has been allocated, which happens in local-alloc.c.  */
1996
1997 #define REGNO_OK_FOR_INDEX_P(REGNO)                             \
1998 ((REGNO) < FIRST_PSEUDO_REGISTER                                \
1999  ? (REGNO) <= 31 || (REGNO) == 67                               \
2000  : (reg_renumber[REGNO] >= 0                                    \
2001     && (reg_renumber[REGNO] <= 31 || reg_renumber[REGNO] == 67)))
2002
2003 #define REGNO_OK_FOR_BASE_P(REGNO)                              \
2004 ((REGNO) < FIRST_PSEUDO_REGISTER                                \
2005  ? ((REGNO) > 0 && (REGNO) <= 31) || (REGNO) == 67              \
2006  : (reg_renumber[REGNO] > 0                                     \
2007     && (reg_renumber[REGNO] <= 31 || reg_renumber[REGNO] == 67)))
2008 \f
2009 /* Maximum number of registers that can appear in a valid memory address.  */
2010
2011 #define MAX_REGS_PER_ADDRESS 2
2012
2013 /* Recognize any constant value that is a valid address.  */
2014
2015 #define CONSTANT_ADDRESS_P(X)   \
2016   (GET_CODE (X) == LABEL_REF || GET_CODE (X) == SYMBOL_REF              \
2017    || GET_CODE (X) == CONST_INT || GET_CODE (X) == CONST                \
2018    || GET_CODE (X) == HIGH)
2019
2020 /* Nonzero if the constant value X is a legitimate general operand.
2021    It is given that X satisfies CONSTANT_P or is a CONST_DOUBLE.
2022
2023    On the RS/6000, all integer constants are acceptable, most won't be valid
2024    for particular insns, though.  Only easy FP constants are
2025    acceptable.  */
2026
2027 #define LEGITIMATE_CONSTANT_P(X)                                \
2028   (((GET_CODE (X) != CONST_DOUBLE                               \
2029      && GET_CODE (X) != CONST_VECTOR)                           \
2030     || GET_MODE (X) == VOIDmode                                 \
2031     || (TARGET_POWERPC64 && GET_MODE (X) == DImode)             \
2032     || easy_fp_constant (X, GET_MODE (X))                       \
2033     || easy_vector_constant (X, GET_MODE (X)))                  \
2034    && !rs6000_tls_referenced_p (X))
2035
2036 /* The macros REG_OK_FOR..._P assume that the arg is a REG rtx
2037    and check its validity for a certain class.
2038    We have two alternate definitions for each of them.
2039    The usual definition accepts all pseudo regs; the other rejects
2040    them unless they have been allocated suitable hard regs.
2041    The symbol REG_OK_STRICT causes the latter definition to be used.
2042
2043    Most source files want to accept pseudo regs in the hope that
2044    they will get allocated to the class that the insn wants them to be in.
2045    Source files for reload pass need to be strict.
2046    After reload, it makes no difference, since pseudo regs have
2047    been eliminated by then.  */
2048
2049 #ifdef REG_OK_STRICT
2050 # define REG_OK_STRICT_FLAG 1
2051 #else
2052 # define REG_OK_STRICT_FLAG 0
2053 #endif
2054
2055 /* Nonzero if X is a hard reg that can be used as an index
2056    or if it is a pseudo reg in the non-strict case.  */
2057 #define INT_REG_OK_FOR_INDEX_P(X, STRICT)                       \
2058   ((! (STRICT)                                                  \
2059     && (REGNO (X) <= 31                                         \
2060         || REGNO (X) == ARG_POINTER_REGNUM                      \
2061         || REGNO (X) >= FIRST_PSEUDO_REGISTER))                 \
2062    || ((STRICT) && REGNO_OK_FOR_INDEX_P (REGNO (X))))
2063
2064 /* Nonzero if X is a hard reg that can be used as a base reg
2065    or if it is a pseudo reg in the non-strict case.  */
2066 #define INT_REG_OK_FOR_BASE_P(X, STRICT)                        \
2067   (REGNO (X) > 0 && INT_REG_OK_FOR_INDEX_P (X, (STRICT)))
2068
2069 #define REG_OK_FOR_INDEX_P(X) INT_REG_OK_FOR_INDEX_P (X, REG_OK_STRICT_FLAG)
2070 #define REG_OK_FOR_BASE_P(X)  INT_REG_OK_FOR_BASE_P (X, REG_OK_STRICT_FLAG)
2071 \f
2072 /* GO_IF_LEGITIMATE_ADDRESS recognizes an RTL expression
2073    that is a valid memory address for an instruction.
2074    The MODE argument is the machine mode for the MEM expression
2075    that wants to use this address.
2076
2077    On the RS/6000, there are four valid address: a SYMBOL_REF that
2078    refers to a constant pool entry of an address (or the sum of it
2079    plus a constant), a short (16-bit signed) constant plus a register,
2080    the sum of two registers, or a register indirect, possibly with an
2081    auto-increment.  For DFmode and DImode with a constant plus register,
2082    we must ensure that both words are addressable or PowerPC64 with offset
2083    word aligned.
2084
2085    For modes spanning multiple registers (DFmode in 32-bit GPRs,
2086    32-bit DImode, TImode), indexed addressing cannot be used because
2087    adjacent memory cells are accessed by adding word-sized offsets
2088    during assembly output.  */
2089
2090 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, ADDR)                 \
2091 { if (rs6000_legitimate_address (MODE, X, REG_OK_STRICT_FLAG))  \
2092     goto ADDR;                                                  \
2093 }
2094 \f
2095 /* Try machine-dependent ways of modifying an illegitimate address
2096    to be legitimate.  If we find one, return the new, valid address.
2097    This macro is used in only one place: `memory_address' in explow.c.
2098
2099    OLDX is the address as it was before break_out_memory_refs was called.
2100    In some cases it is useful to look at this to decide what needs to be done.
2101
2102    MODE and WIN are passed so that this macro can use
2103    GO_IF_LEGITIMATE_ADDRESS.
2104
2105    It is always safe for this macro to do nothing.  It exists to recognize
2106    opportunities to optimize the output.
2107
2108    On RS/6000, first check for the sum of a register with a constant
2109    integer that is out of range.  If so, generate code to add the
2110    constant with the low-order 16 bits masked to the register and force
2111    this result into another register (this can be done with `cau').
2112    Then generate an address of REG+(CONST&0xffff), allowing for the
2113    possibility of bit 16 being a one.
2114
2115    Then check for the sum of a register and something not constant, try to
2116    load the other things into a register and return the sum.  */
2117
2118 #define LEGITIMIZE_ADDRESS(X,OLDX,MODE,WIN)                     \
2119 {  rtx result = rs6000_legitimize_address (X, OLDX, MODE);      \
2120    if (result != NULL_RTX)                                      \
2121      {                                                          \
2122        (X) = result;                                            \
2123        goto WIN;                                                \
2124      }                                                          \
2125 }
2126
2127 /* Try a machine-dependent way of reloading an illegitimate address
2128    operand.  If we find one, push the reload and jump to WIN.  This
2129    macro is used in only one place: `find_reloads_address' in reload.c.
2130
2131    Implemented on rs6000 by rs6000_legitimize_reload_address.  
2132    Note that (X) is evaluated twice; this is safe in current usage.  */
2133    
2134 #define LEGITIMIZE_RELOAD_ADDRESS(X,MODE,OPNUM,TYPE,IND_LEVELS,WIN)          \
2135 do {                                                                         \
2136   int win;                                                                   \
2137   (X) = rs6000_legitimize_reload_address ((X), (MODE), (OPNUM),              \
2138                         (int)(TYPE), (IND_LEVELS), &win);                    \
2139   if ( win )                                                                 \
2140     goto WIN;                                                                \
2141 } while (0)
2142
2143 /* Go to LABEL if ADDR (a legitimate address expression)
2144    has an effect that depends on the machine mode it is used for.  */
2145
2146 #define GO_IF_MODE_DEPENDENT_ADDRESS(ADDR,LABEL)                \
2147 do {                                                            \
2148   if (rs6000_mode_dependent_address (ADDR))                     \
2149     goto LABEL;                                                 \
2150 } while (0)
2151 \f
2152 /* The register number of the register used to address a table of
2153    static data addresses in memory.  In some cases this register is
2154    defined by a processor's "application binary interface" (ABI).
2155    When this macro is defined, RTL is generated for this register
2156    once, as with the stack pointer and frame pointer registers.  If
2157    this macro is not defined, it is up to the machine-dependent files
2158    to allocate such a register (if necessary).  */
2159
2160 #define RS6000_PIC_OFFSET_TABLE_REGNUM 30
2161 #define PIC_OFFSET_TABLE_REGNUM (flag_pic ? RS6000_PIC_OFFSET_TABLE_REGNUM : INVALID_REGNUM)
2162
2163 #define TOC_REGISTER (TARGET_MINIMAL_TOC ? RS6000_PIC_OFFSET_TABLE_REGNUM : 2)
2164
2165 /* Define this macro if the register defined by
2166    `PIC_OFFSET_TABLE_REGNUM' is clobbered by calls.  Do not define
2167    this macro if `PIC_OFFSET_TABLE_REGNUM' is not defined.  */
2168
2169 /* #define PIC_OFFSET_TABLE_REG_CALL_CLOBBERED */
2170
2171 /* By generating position-independent code, when two different
2172    programs (A and B) share a common library (libC.a), the text of
2173    the library can be shared whether or not the library is linked at
2174    the same address for both programs.  In some of these
2175    environments, position-independent code requires not only the use
2176    of different addressing modes, but also special code to enable the
2177    use of these addressing modes.
2178
2179    The `FINALIZE_PIC' macro serves as a hook to emit these special
2180    codes once the function is being compiled into assembly code, but
2181    not before.  (It is not done before, because in the case of
2182    compiling an inline function, it would lead to multiple PIC
2183    prologues being included in functions which used inline functions
2184    and were compiled to assembly language.)  */
2185
2186 /* #define FINALIZE_PIC */
2187
2188 /* A C expression that is nonzero if X is a legitimate immediate
2189    operand on the target machine when generating position independent
2190    code.  You can assume that X satisfies `CONSTANT_P', so you need
2191    not check this.  You can also assume FLAG_PIC is true, so you need
2192    not check it either.  You need not define this macro if all
2193    constants (including `SYMBOL_REF') can be immediate operands when
2194    generating position independent code.  */
2195
2196 /* #define LEGITIMATE_PIC_OPERAND_P (X) */
2197 \f
2198 /* Define this if some processing needs to be done immediately before
2199    emitting code for an insn.  */
2200
2201 /* #define FINAL_PRESCAN_INSN(INSN,OPERANDS,NOPERANDS) */
2202
2203 /* Specify the machine mode that this machine uses
2204    for the index in the tablejump instruction.  */
2205 #define CASE_VECTOR_MODE SImode
2206
2207 /* Define as C expression which evaluates to nonzero if the tablejump
2208    instruction expects the table to contain offsets from the address of the
2209    table.
2210    Do not define this if the table should contain absolute addresses.  */
2211 #define CASE_VECTOR_PC_RELATIVE 1
2212
2213 /* Define this as 1 if `char' should by default be signed; else as 0.  */
2214 #define DEFAULT_SIGNED_CHAR 0
2215
2216 /* This flag, if defined, says the same insns that convert to a signed fixnum
2217    also convert validly to an unsigned one.  */
2218
2219 /* #define FIXUNS_TRUNC_LIKE_FIX_TRUNC */
2220
2221 /* Max number of bytes we can move from memory to memory
2222    in one reasonably fast instruction.  */
2223 #define MOVE_MAX (! TARGET_POWERPC64 ? 4 : 8)
2224 #define MAX_MOVE_MAX 8
2225
2226 /* Nonzero if access to memory by bytes is no faster than for words.
2227    Also nonzero if doing byte operations (specifically shifts) in registers
2228    is undesirable.  */
2229 #define SLOW_BYTE_ACCESS 1
2230
2231 /* Define if operations between registers always perform the operation
2232    on the full register even if a narrower mode is specified.  */
2233 #define WORD_REGISTER_OPERATIONS
2234
2235 /* Define if loading in MODE, an integral mode narrower than BITS_PER_WORD
2236    will either zero-extend or sign-extend.  The value of this macro should
2237    be the code that says which one of the two operations is implicitly
2238    done, NIL if none.  */
2239 #define LOAD_EXTEND_OP(MODE) ZERO_EXTEND
2240
2241 /* Define if loading short immediate values into registers sign extends.  */
2242 #define SHORT_IMMEDIATES_SIGN_EXTEND
2243 \f
2244 /* Value is 1 if truncating an integer of INPREC bits to OUTPREC bits
2245    is done just by pretending it is already truncated.  */
2246 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC) 1
2247
2248 /* The cntlzw and cntlzd instructions return 32 and 64 for input of zero.  */
2249 #define CLZ_DEFINED_VALUE_AT_ZERO(MODE, VALUE) \
2250   ((VALUE) = ((MODE) == SImode ? 32 : 64))
2251
2252 /* The CTZ patterns return -1 for input of zero.  */
2253 #define CTZ_DEFINED_VALUE_AT_ZERO(MODE, VALUE) ((VALUE) = -1)
2254
2255 /* Specify the machine mode that pointers have.
2256    After generation of rtl, the compiler makes no further distinction
2257    between pointers and any other objects of this machine mode.  */
2258 #define Pmode (TARGET_32BIT ? SImode : DImode)
2259
2260 /* Mode of a function address in a call instruction (for indexing purposes).
2261    Doesn't matter on RS/6000.  */
2262 #define FUNCTION_MODE SImode
2263
2264 /* Define this if addresses of constant functions
2265    shouldn't be put through pseudo regs where they can be cse'd.
2266    Desirable on machines where ordinary constants are expensive
2267    but a CALL with constant address is cheap.  */
2268 #define NO_FUNCTION_CSE
2269
2270 /* Define this to be nonzero if shift instructions ignore all but the low-order
2271    few bits.
2272
2273    The sle and sre instructions which allow SHIFT_COUNT_TRUNCATED
2274    have been dropped from the PowerPC architecture.  */
2275
2276 #define SHIFT_COUNT_TRUNCATED (TARGET_POWER ? 1 : 0)
2277
2278 /* Adjust the length of an INSN.  LENGTH is the currently-computed length and
2279    should be adjusted to reflect any required changes.  This macro is used when
2280    there is some systematic length adjustment required that would be difficult
2281    to express in the length attribute.  */
2282
2283 /* #define ADJUST_INSN_LENGTH(X,LENGTH) */
2284
2285 /* Given a comparison code (EQ, NE, etc.) and the first operand of a
2286    COMPARE, return the mode to be used for the comparison.  For
2287    floating-point, CCFPmode should be used.  CCUNSmode should be used
2288    for unsigned comparisons.  CCEQmode should be used when we are
2289    doing an inequality comparison on the result of a
2290    comparison.  CCmode should be used in all other cases.  */
2291
2292 #define SELECT_CC_MODE(OP,X,Y) \
2293   (GET_MODE_CLASS (GET_MODE (X)) == MODE_FLOAT ? CCFPmode       \
2294    : (OP) == GTU || (OP) == LTU || (OP) == GEU || (OP) == LEU ? CCUNSmode \
2295    : (((OP) == EQ || (OP) == NE) && GET_RTX_CLASS (GET_CODE (X)) == '<'   \
2296       ? CCEQmode : CCmode))
2297
2298 /* Can the condition code MODE be safely reversed?  This is safe in
2299    all cases on this port, because at present it doesn't use the
2300    trapping FP comparisons (fcmpo).  */
2301 #define REVERSIBLE_CC_MODE(MODE) 1
2302
2303 /* Given a condition code and a mode, return the inverse condition.  */
2304 #define REVERSE_CONDITION(CODE, MODE) rs6000_reverse_condition (MODE, CODE)
2305
2306 /* Define the information needed to generate branch and scc insns.  This is
2307    stored from the compare operation.  */
2308
2309 extern GTY(()) rtx rs6000_compare_op0;
2310 extern GTY(()) rtx rs6000_compare_op1;
2311 extern int rs6000_compare_fp_p;
2312 \f
2313 /* Control the assembler format that we output.  */
2314
2315 /* A C string constant describing how to begin a comment in the target
2316    assembler language.  The compiler assumes that the comment will end at
2317    the end of the line.  */
2318 #define ASM_COMMENT_START " #"
2319
2320 /* Implicit library calls should use memcpy, not bcopy, etc.  */
2321
2322 #define TARGET_MEM_FUNCTIONS
2323
2324 /* Flag to say the TOC is initialized */
2325 extern int toc_initialized;
2326
2327 /* Macro to output a special constant pool entry.  Go to WIN if we output
2328    it.  Otherwise, it is written the usual way.
2329
2330    On the RS/6000, toc entries are handled this way.  */
2331
2332 #define ASM_OUTPUT_SPECIAL_POOL_ENTRY(FILE, X, MODE, ALIGN, LABELNO, WIN) \
2333 { if (ASM_OUTPUT_SPECIAL_POOL_ENTRY_P (X, MODE))                          \
2334     {                                                                     \
2335       output_toc (FILE, X, LABELNO, MODE);                                \
2336       goto WIN;                                                           \
2337     }                                                                     \
2338 }
2339
2340 #ifdef HAVE_GAS_WEAK
2341 #define RS6000_WEAK 1
2342 #else
2343 #define RS6000_WEAK 0
2344 #endif
2345
2346 #if RS6000_WEAK
2347 /* Used in lieu of ASM_WEAKEN_LABEL.  */
2348 #define ASM_WEAKEN_DECL(FILE, DECL, NAME, VAL)                          \
2349   do                                                                    \
2350     {                                                                   \
2351       fputs ("\t.weak\t", (FILE));                                      \
2352       RS6000_OUTPUT_BASENAME ((FILE), (NAME));                  \
2353       if ((DECL) && TREE_CODE (DECL) == FUNCTION_DECL                   \
2354           && DEFAULT_ABI == ABI_AIX)                                    \
2355         {                                                               \
2356           if (TARGET_XCOFF)                                             \
2357             fputs ("[DS]", (FILE));                                     \
2358           fputs ("\n\t.weak\t.", (FILE));                               \
2359           RS6000_OUTPUT_BASENAME ((FILE), (NAME));                      \
2360         }                                                               \
2361       fputc ('\n', (FILE));                                             \
2362       if (VAL)                                                          \
2363         {                                                               \
2364           ASM_OUTPUT_DEF ((FILE), (NAME), (VAL));                       \
2365           if ((DECL) && TREE_CODE (DECL) == FUNCTION_DECL               \
2366               && DEFAULT_ABI == ABI_AIX)                                \
2367             {                                                           \
2368               fputs ("\t.set\t.", (FILE));                              \
2369               RS6000_OUTPUT_BASENAME ((FILE), (NAME));                  \
2370               fputs (",.", (FILE));                                     \
2371               RS6000_OUTPUT_BASENAME ((FILE), (VAL));                   \
2372               fputc ('\n', (FILE));                                     \
2373             }                                                           \
2374         }                                                               \
2375     }                                                                   \
2376   while (0)
2377 #endif
2378
2379 /* This implements the `alias' attribute.  */
2380 #undef  ASM_OUTPUT_DEF_FROM_DECLS
2381 #define ASM_OUTPUT_DEF_FROM_DECLS(FILE, DECL, TARGET)                   \
2382   do                                                                    \
2383     {                                                                   \
2384       const char *alias = XSTR (XEXP (DECL_RTL (DECL), 0), 0);          \
2385       const char *name = IDENTIFIER_POINTER (TARGET);                   \
2386       if (TREE_CODE (DECL) == FUNCTION_DECL                             \
2387           && DEFAULT_ABI == ABI_AIX)                                    \
2388         {                                                               \
2389           if (TREE_PUBLIC (DECL))                                       \
2390             {                                                           \
2391               if (!RS6000_WEAK || !DECL_WEAK (DECL))                    \
2392                 {                                                       \
2393                   fputs ("\t.globl\t.", FILE);                          \
2394                   RS6000_OUTPUT_BASENAME (FILE, alias);                 \
2395                   putc ('\n', FILE);                                    \
2396                 }                                                       \
2397             }                                                           \
2398           else if (TARGET_XCOFF)                                        \
2399             {                                                           \
2400               fputs ("\t.lglobl\t.", FILE);                             \
2401               RS6000_OUTPUT_BASENAME (FILE, alias);                     \
2402               putc ('\n', FILE);                                        \
2403             }                                                           \
2404           fputs ("\t.set\t.", FILE);                                    \
2405           RS6000_OUTPUT_BASENAME (FILE, alias);                         \
2406           fputs (",.", FILE);                                           \
2407           RS6000_OUTPUT_BASENAME (FILE, name);                          \
2408           fputc ('\n', FILE);                                           \
2409         }                                                               \
2410       ASM_OUTPUT_DEF (FILE, alias, name);                               \
2411     }                                                                   \
2412    while (0)
2413
2414 #define TARGET_ASM_FILE_START rs6000_file_start
2415
2416 /* Output to assembler file text saying following lines
2417    may contain character constants, extra white space, comments, etc.  */
2418
2419 #define ASM_APP_ON ""
2420
2421 /* Output to assembler file text saying following lines
2422    no longer contain unusual constructs.  */
2423
2424 #define ASM_APP_OFF ""
2425
2426 /* How to refer to registers in assembler output.
2427    This sequence is indexed by compiler's hard-register-number (see above).  */
2428
2429 extern char rs6000_reg_names[][8];      /* register names (0 vs. %r0).  */
2430
2431 #define REGISTER_NAMES                                                  \
2432 {                                                                       \
2433   &rs6000_reg_names[ 0][0],     /* r0   */                              \
2434   &rs6000_reg_names[ 1][0],     /* r1   */                              \
2435   &rs6000_reg_names[ 2][0],     /* r2   */                              \
2436   &rs6000_reg_names[ 3][0],     /* r3   */                              \
2437   &rs6000_reg_names[ 4][0],     /* r4   */                              \
2438   &rs6000_reg_names[ 5][0],     /* r5   */                              \
2439   &rs6000_reg_names[ 6][0],     /* r6   */                              \
2440   &rs6000_reg_names[ 7][0],     /* r7   */                              \
2441   &rs6000_reg_names[ 8][0],     /* r8   */                              \
2442   &rs6000_reg_names[ 9][0],     /* r9   */                              \
2443   &rs6000_reg_names[10][0],     /* r10  */                              \
2444   &rs6000_reg_names[11][0],     /* r11  */                              \
2445   &rs6000_reg_names[12][0],     /* r12  */                              \
2446   &rs6000_reg_names[13][0],     /* r13  */                              \
2447   &rs6000_reg_names[14][0],     /* r14  */                              \
2448   &rs6000_reg_names[15][0],     /* r15  */                              \
2449   &rs6000_reg_names[16][0],     /* r16  */                              \
2450   &rs6000_reg_names[17][0],     /* r17  */                              \
2451   &rs6000_reg_names[18][0],     /* r18  */                              \
2452   &rs6000_reg_names[19][0],     /* r19  */                              \
2453   &rs6000_reg_names[20][0],     /* r20  */                              \
2454   &rs6000_reg_names[21][0],     /* r21  */                              \
2455   &rs6000_reg_names[22][0],     /* r22  */                              \
2456   &rs6000_reg_names[23][0],     /* r23  */                              \
2457   &rs6000_reg_names[24][0],     /* r24  */                              \
2458   &rs6000_reg_names[25][0],     /* r25  */                              \
2459   &rs6000_reg_names[26][0],     /* r26  */                              \
2460   &rs6000_reg_names[27][0],     /* r27  */                              \
2461   &rs6000_reg_names[28][0],     /* r28  */                              \
2462   &rs6000_reg_names[29][0],     /* r29  */                              \
2463   &rs6000_reg_names[30][0],     /* r30  */                              \
2464   &rs6000_reg_names[31][0],     /* r31  */                              \
2465                                                                         \
2466   &rs6000_reg_names[32][0],     /* fr0  */                              \
2467   &rs6000_reg_names[33][0],     /* fr1  */                              \
2468   &rs6000_reg_names[34][0],     /* fr2  */                              \
2469   &rs6000_reg_names[35][0],     /* fr3  */                              \
2470   &rs6000_reg_names[36][0],     /* fr4  */                              \
2471   &rs6000_reg_names[37][0],     /* fr5  */                              \
2472   &rs6000_reg_names[38][0],     /* fr6  */                              \
2473   &rs6000_reg_names[39][0],     /* fr7  */                              \
2474   &rs6000_reg_names[40][0],     /* fr8  */                              \
2475   &rs6000_reg_names[41][0],     /* fr9  */                              \
2476   &rs6000_reg_names[42][0],     /* fr10 */                              \
2477   &rs6000_reg_names[43][0],     /* fr11 */                              \
2478   &rs6000_reg_names[44][0],     /* fr12 */                              \
2479   &rs6000_reg_names[45][0],     /* fr13 */                              \
2480   &rs6000_reg_names[46][0],     /* fr14 */                              \
2481   &rs6000_reg_names[47][0],     /* fr15 */                              \
2482   &rs6000_reg_names[48][0],     /* fr16 */                              \
2483   &rs6000_reg_names[49][0],     /* fr17 */                              \
2484   &rs6000_reg_names[50][0],     /* fr18 */                              \
2485   &rs6000_reg_names[51][0],     /* fr19 */                              \
2486   &rs6000_reg_names[52][0],     /* fr20 */                              \
2487   &rs6000_reg_names[53][0],     /* fr21 */                              \
2488   &rs6000_reg_names[54][0],     /* fr22 */                              \
2489   &rs6000_reg_names[55][0],     /* fr23 */                              \
2490   &rs6000_reg_names[56][0],     /* fr24 */                              \
2491   &rs6000_reg_names[57][0],     /* fr25 */                              \
2492   &rs6000_reg_names[58][0],     /* fr26 */                              \
2493   &rs6000_reg_names[59][0],     /* fr27 */                              \
2494   &rs6000_reg_names[60][0],     /* fr28 */                              \
2495   &rs6000_reg_names[61][0],     /* fr29 */                              \
2496   &rs6000_reg_names[62][0],     /* fr30 */                              \
2497   &rs6000_reg_names[63][0],     /* fr31 */                              \
2498                                                                         \
2499   &rs6000_reg_names[64][0],     /* mq   */                              \
2500   &rs6000_reg_names[65][0],     /* lr   */                              \
2501   &rs6000_reg_names[66][0],     /* ctr  */                              \
2502   &rs6000_reg_names[67][0],     /* ap   */                              \
2503                                                                         \
2504   &rs6000_reg_names[68][0],     /* cr0  */                              \
2505   &rs6000_reg_names[69][0],     /* cr1  */                              \
2506   &rs6000_reg_names[70][0],     /* cr2  */                              \
2507   &rs6000_reg_names[71][0],     /* cr3  */                              \
2508   &rs6000_reg_names[72][0],     /* cr4  */                              \
2509   &rs6000_reg_names[73][0],     /* cr5  */                              \
2510   &rs6000_reg_names[74][0],     /* cr6  */                              \
2511   &rs6000_reg_names[75][0],     /* cr7  */                              \
2512                                                                         \
2513   &rs6000_reg_names[76][0],     /* xer  */                              \
2514                                                                         \
2515   &rs6000_reg_names[77][0],     /* v0  */                               \
2516   &rs6000_reg_names[78][0],     /* v1  */                               \
2517   &rs6000_reg_names[79][0],     /* v2  */                               \
2518   &rs6000_reg_names[80][0],     /* v3  */                               \
2519   &rs6000_reg_names[81][0],     /* v4  */                               \
2520   &rs6000_reg_names[82][0],     /* v5  */                               \
2521   &rs6000_reg_names[83][0],     /* v6  */                               \
2522   &rs6000_reg_names[84][0],     /* v7  */                               \
2523   &rs6000_reg_names[85][0],     /* v8  */                               \
2524   &rs6000_reg_names[86][0],     /* v9  */                               \
2525   &rs6000_reg_names[87][0],     /* v10  */                              \
2526   &rs6000_reg_names[88][0],     /* v11  */                              \
2527   &rs6000_reg_names[89][0],     /* v12  */                              \
2528   &rs6000_reg_names[90][0],     /* v13  */                              \
2529   &rs6000_reg_names[91][0],     /* v14  */                              \
2530   &rs6000_reg_names[92][0],     /* v15  */                              \
2531   &rs6000_reg_names[93][0],     /* v16  */                              \
2532   &rs6000_reg_names[94][0],     /* v17  */                              \
2533   &rs6000_reg_names[95][0],     /* v18  */                              \
2534   &rs6000_reg_names[96][0],     /* v19  */                              \
2535   &rs6000_reg_names[97][0],     /* v20  */                              \
2536   &rs6000_reg_names[98][0],     /* v21  */                              \
2537   &rs6000_reg_names[99][0],     /* v22  */                              \
2538   &rs6000_reg_names[100][0],    /* v23  */                              \
2539   &rs6000_reg_names[101][0],    /* v24  */                              \
2540   &rs6000_reg_names[102][0],    /* v25  */                              \
2541   &rs6000_reg_names[103][0],    /* v26  */                              \
2542   &rs6000_reg_names[104][0],    /* v27  */                              \
2543   &rs6000_reg_names[105][0],    /* v28  */                              \
2544   &rs6000_reg_names[106][0],    /* v29  */                              \
2545   &rs6000_reg_names[107][0],    /* v30  */                              \
2546   &rs6000_reg_names[108][0],    /* v31  */                              \
2547   &rs6000_reg_names[109][0],    /* vrsave  */                           \
2548   &rs6000_reg_names[110][0],    /* vscr  */                             \
2549   &rs6000_reg_names[111][0],    /* spe_acc */                           \
2550   &rs6000_reg_names[112][0],    /* spefscr */                           \
2551 }
2552
2553 /* print-rtl can't handle the above REGISTER_NAMES, so define the
2554    following for it.  Switch to use the alternate names since
2555    they are more mnemonic.  */
2556
2557 #define DEBUG_REGISTER_NAMES                                            \
2558 {                                                                       \
2559      "r0",  "r1",  "r2",  "r3",  "r4",  "r5",  "r6",  "r7",             \
2560      "r8",  "r9", "r10", "r11", "r12", "r13", "r14", "r15",             \
2561     "r16", "r17", "r18", "r19", "r20", "r21", "r22", "r23",             \
2562     "r24", "r25", "r26", "r27", "r28", "r29", "r30", "r31",             \
2563      "f0",  "f1",  "f2",  "f3",  "f4",  "f5",  "f6",  "f7",             \
2564      "f8",  "f9", "f10", "f11", "f12", "f13", "f14", "f15",             \
2565     "f16", "f17", "f18", "f19", "f20", "f21", "f22", "f23",             \
2566     "f24", "f25", "f26", "f27", "f28", "f29", "f30", "f31",             \
2567      "mq",  "lr", "ctr",  "ap",                                         \
2568     "cr0", "cr1", "cr2", "cr3", "cr4", "cr5", "cr6", "cr7",             \
2569     "xer",                                                              \
2570      "v0",  "v1",  "v2",  "v3",  "v4",  "v5",  "v6",  "v7",             \
2571      "v8",  "v9", "v10", "v11", "v12", "v13", "v14", "v15",             \
2572     "v16", "v17", "v18", "v19", "v20", "v21", "v22", "v23",             \
2573     "v24", "v25", "v26", "v27", "v28", "v29", "v30", "v31",             \
2574     "vrsave", "vscr",                                                   \
2575     "spe_acc", "spefscr"                                                \
2576 }
2577
2578 /* Table of additional register names to use in user input.  */
2579
2580 #define ADDITIONAL_REGISTER_NAMES \
2581  {{"r0",    0}, {"r1",    1}, {"r2",    2}, {"r3",    3},       \
2582   {"r4",    4}, {"r5",    5}, {"r6",    6}, {"r7",    7},       \
2583   {"r8",    8}, {"r9",    9}, {"r10",  10}, {"r11",  11},       \
2584   {"r12",  12}, {"r13",  13}, {"r14",  14}, {"r15",  15},       \
2585   {"r16",  16}, {"r17",  17}, {"r18",  18}, {"r19",  19},       \
2586   {"r20",  20}, {"r21",  21}, {"r22",  22}, {"r23",  23},       \
2587   {"r24",  24}, {"r25",  25}, {"r26",  26}, {"r27",  27},       \
2588   {"r28",  28}, {"r29",  29}, {"r30",  30}, {"r31",  31},       \
2589   {"fr0",  32}, {"fr1",  33}, {"fr2",  34}, {"fr3",  35},       \
2590   {"fr4",  36}, {"fr5",  37}, {"fr6",  38}, {"fr7",  39},       \
2591   {"fr8",  40}, {"fr9",  41}, {"fr10", 42}, {"fr11", 43},       \
2592   {"fr12", 44}, {"fr13", 45}, {"fr14", 46}, {"fr15", 47},       \
2593   {"fr16", 48}, {"fr17", 49}, {"fr18", 50}, {"fr19", 51},       \
2594   {"fr20", 52}, {"fr21", 53}, {"fr22", 54}, {"fr23", 55},       \
2595   {"fr24", 56}, {"fr25", 57}, {"fr26", 58}, {"fr27", 59},       \
2596   {"fr28", 60}, {"fr29", 61}, {"fr30", 62}, {"fr31", 63},       \
2597   {"v0",   77}, {"v1",   78}, {"v2",   79}, {"v3",   80},       \
2598   {"v4",   81}, {"v5",   82}, {"v6",   83}, {"v7",   84},       \
2599   {"v8",   85}, {"v9",   86}, {"v10",  87}, {"v11",  88},       \
2600   {"v12",  89}, {"v13",  90}, {"v14",  91}, {"v15",  92},       \
2601   {"v16",  93}, {"v17",  94}, {"v18",  95}, {"v19",  96},       \
2602   {"v20",  97}, {"v21",  98}, {"v22",  99}, {"v23",  100},      \
2603   {"v24",  101},{"v25",  102},{"v26",  103},{"v27",  104},      \
2604   {"v28",  105},{"v29",  106},{"v30",  107},{"v31",  108},      \
2605   {"vrsave", 109}, {"vscr", 110},                               \
2606   {"spe_acc", 111}, {"spefscr", 112},                           \
2607   /* no additional names for: mq, lr, ctr, ap */                \
2608   {"cr0",  68}, {"cr1",  69}, {"cr2",  70}, {"cr3",  71},       \
2609   {"cr4",  72}, {"cr5",  73}, {"cr6",  74}, {"cr7",  75},       \
2610   {"cc",   68}, {"sp",    1}, {"toc",   2} }
2611
2612 /* Text to write out after a CALL that may be replaced by glue code by
2613    the loader.  This depends on the AIX version.  */
2614 #define RS6000_CALL_GLUE "cror 31,31,31"
2615
2616 /* This is how to output an element of a case-vector that is relative.  */
2617
2618 #define ASM_OUTPUT_ADDR_DIFF_ELT(FILE, BODY, VALUE, REL) \
2619   do { char buf[100];                                   \
2620        fputs ("\t.long ", FILE);                        \
2621        ASM_GENERATE_INTERNAL_LABEL (buf, "L", VALUE);   \
2622        assemble_name (FILE, buf);                       \
2623        putc ('-', FILE);                                \
2624        ASM_GENERATE_INTERNAL_LABEL (buf, "L", REL);     \
2625        assemble_name (FILE, buf);                       \
2626        putc ('\n', FILE);                               \
2627      } while (0)
2628
2629 /* This is how to output an assembler line
2630    that says to advance the location counter
2631    to a multiple of 2**LOG bytes.  */
2632
2633 #define ASM_OUTPUT_ALIGN(FILE,LOG)      \
2634   if ((LOG) != 0)                       \
2635     fprintf (FILE, "\t.align %d\n", (LOG))
2636
2637 /* Pick up the return address upon entry to a procedure. Used for
2638    dwarf2 unwind information.  This also enables the table driven
2639    mechanism.  */
2640
2641 #define INCOMING_RETURN_ADDR_RTX   gen_rtx_REG (Pmode, LINK_REGISTER_REGNUM)
2642 #define DWARF_FRAME_RETURN_COLUMN  DWARF_FRAME_REGNUM (LINK_REGISTER_REGNUM)
2643
2644 /* Describe how we implement __builtin_eh_return.  */
2645 #define EH_RETURN_DATA_REGNO(N) ((N) < 4 ? (N) + 3 : INVALID_REGNUM)
2646 #define EH_RETURN_STACKADJ_RTX  gen_rtx_REG (Pmode, 10)
2647
2648 /* Print operand X (an rtx) in assembler syntax to file FILE.
2649    CODE is a letter or dot (`z' in `%z0') or 0 if no letter was specified.
2650    For `%' followed by punctuation, CODE is the punctuation and X is null.  */
2651
2652 #define PRINT_OPERAND(FILE, X, CODE)  print_operand (FILE, X, CODE)
2653
2654 /* Define which CODE values are valid.  */
2655
2656 #define PRINT_OPERAND_PUNCT_VALID_P(CODE)  \
2657   ((CODE) == '.' || (CODE) == '&')
2658
2659 /* Print a memory address as an operand to reference that memory location.  */
2660
2661 #define PRINT_OPERAND_ADDRESS(FILE, ADDR) print_operand_address (FILE, ADDR)
2662
2663 /* Define the codes that are matched by predicates in rs6000.c.  */
2664
2665 #define PREDICATE_CODES                                                    \
2666   {"any_operand", {CONST_INT, CONST_DOUBLE, CONST, SYMBOL_REF,             \
2667                    LABEL_REF, SUBREG, REG, MEM, PARALLEL}},                \
2668   {"zero_constant", {CONST_INT, CONST_DOUBLE, CONST, SYMBOL_REF,           \
2669                     LABEL_REF, SUBREG, REG, MEM}},                         \
2670   {"short_cint_operand", {CONST_INT}},                                     \
2671   {"u_short_cint_operand", {CONST_INT}},                                   \
2672   {"non_short_cint_operand", {CONST_INT}},                                 \
2673   {"exact_log2_cint_operand", {CONST_INT}},                                \
2674   {"gpc_reg_operand", {SUBREG, REG}},                                      \
2675   {"cc_reg_operand", {SUBREG, REG}},                                       \
2676   {"cc_reg_not_cr0_operand", {SUBREG, REG}},                               \
2677   {"reg_or_short_operand", {SUBREG, REG, CONST_INT}},                      \
2678   {"reg_or_neg_short_operand", {SUBREG, REG, CONST_INT}},                  \
2679   {"reg_or_aligned_short_operand", {SUBREG, REG, CONST_INT}},              \
2680   {"reg_or_u_short_operand", {SUBREG, REG, CONST_INT}},                    \
2681   {"reg_or_cint_operand", {SUBREG, REG, CONST_INT}},                       \
2682   {"reg_or_arith_cint_operand", {SUBREG, REG, CONST_INT}},                 \
2683   {"reg_or_add_cint64_operand", {SUBREG, REG, CONST_INT}},                 \
2684   {"reg_or_sub_cint64_operand", {SUBREG, REG, CONST_INT}},                 \
2685   {"reg_or_logical_cint_operand", {SUBREG, REG, CONST_INT, CONST_DOUBLE}}, \
2686   {"got_operand", {SYMBOL_REF, CONST, LABEL_REF}},                         \
2687   {"got_no_const_operand", {SYMBOL_REF, LABEL_REF}},                       \
2688   {"rs6000_tls_symbol_ref", {SYMBOL_REF}},                                 \
2689   {"easy_fp_constant", {CONST_DOUBLE}},                                    \
2690   {"easy_vector_constant", {CONST_VECTOR}},                                \
2691   {"easy_vector_constant_add_self", {CONST_VECTOR}},                       \
2692   {"zero_fp_constant", {CONST_DOUBLE}},                                    \
2693   {"reg_or_mem_operand", {SUBREG, MEM, REG}},                              \
2694   {"lwa_operand", {SUBREG, MEM, REG}},                                     \
2695   {"volatile_mem_operand", {MEM}},                                         \
2696   {"offsettable_mem_operand", {MEM}},                                      \
2697   {"mem_or_easy_const_operand", {SUBREG, MEM, CONST_DOUBLE}},              \
2698   {"add_operand", {SUBREG, REG, CONST_INT}},                               \
2699   {"non_add_cint_operand", {CONST_INT}},                                   \
2700   {"and_operand", {SUBREG, REG, CONST_INT}},                               \
2701   {"and64_operand", {SUBREG, REG, CONST_INT, CONST_DOUBLE}},               \
2702   {"and64_2_operand", {SUBREG, REG, CONST_INT}},                           \
2703   {"logical_operand", {SUBREG, REG, CONST_INT, CONST_DOUBLE}},             \
2704   {"non_logical_cint_operand", {CONST_INT, CONST_DOUBLE}},                 \
2705   {"mask_operand", {CONST_INT}},                                           \
2706   {"mask_operand_wrap", {CONST_INT}},                                      \
2707   {"mask64_operand", {CONST_INT}},                                         \
2708   {"mask64_2_operand", {CONST_INT}},                                       \
2709   {"count_register_operand", {REG}},                                       \
2710   {"xer_operand", {REG}},                                                  \
2711   {"symbol_ref_operand", {SYMBOL_REF}},                                    \
2712   {"rs6000_tls_symbol_ref", {SYMBOL_REF}},                                 \
2713   {"call_operand", {SYMBOL_REF, REG}},                                     \
2714   {"current_file_function_operand", {SYMBOL_REF}},                         \
2715   {"input_operand", {SUBREG, MEM, REG, CONST_INT,                          \
2716                      CONST_DOUBLE, SYMBOL_REF}},                           \
2717   {"load_multiple_operation", {PARALLEL}},                                 \
2718   {"store_multiple_operation", {PARALLEL}},                                \
2719   {"vrsave_operation", {PARALLEL}},                                        \
2720   {"branch_comparison_operator", {EQ, NE, LE, LT, GE,                      \
2721                                   GT, LEU, LTU, GEU, GTU,                  \
2722                                   UNORDERED, ORDERED,                      \
2723                                   UNGE, UNLE }},                           \
2724   {"branch_positive_comparison_operator", {EQ, LT, GT, LTU, GTU,           \
2725                                            UNORDERED }},                   \
2726   {"scc_comparison_operator", {EQ, NE, LE, LT, GE,                         \
2727                                GT, LEU, LTU, GEU, GTU,                     \
2728                                UNORDERED, ORDERED,                         \
2729                                UNGE, UNLE }},                              \
2730   {"trap_comparison_operator", {EQ, NE, LE, LT, GE,                        \
2731                                 GT, LEU, LTU, GEU, GTU}},                  \
2732   {"boolean_operator", {AND, IOR, XOR}},                                   \
2733   {"boolean_or_operator", {IOR, XOR}},                                     \
2734   {"altivec_register_operand", {REG}},                                     \
2735   {"min_max_operator", {SMIN, SMAX, UMIN, UMAX}},
2736
2737 /* uncomment for disabling the corresponding default options */
2738 /* #define  MACHINE_no_sched_interblock */
2739 /* #define  MACHINE_no_sched_speculative */
2740 /* #define  MACHINE_no_sched_speculative_load */
2741
2742 /* General flags.  */
2743 extern int flag_pic;
2744 extern int optimize;
2745 extern int flag_expensive_optimizations;
2746 extern int frame_pointer_needed;
2747
2748 enum rs6000_builtins
2749 {
2750   /* AltiVec builtins.  */
2751   ALTIVEC_BUILTIN_ST_INTERNAL_4si,
2752   ALTIVEC_BUILTIN_LD_INTERNAL_4si,
2753   ALTIVEC_BUILTIN_ST_INTERNAL_8hi,
2754   ALTIVEC_BUILTIN_LD_INTERNAL_8hi,
2755   ALTIVEC_BUILTIN_ST_INTERNAL_16qi,
2756   ALTIVEC_BUILTIN_LD_INTERNAL_16qi,
2757   ALTIVEC_BUILTIN_ST_INTERNAL_4sf,
2758   ALTIVEC_BUILTIN_LD_INTERNAL_4sf,
2759   ALTIVEC_BUILTIN_VADDUBM,
2760   ALTIVEC_BUILTIN_VADDUHM,
2761   ALTIVEC_BUILTIN_VADDUWM,
2762   ALTIVEC_BUILTIN_VADDFP,
2763   ALTIVEC_BUILTIN_VADDCUW,
2764   ALTIVEC_BUILTIN_VADDUBS,
2765   ALTIVEC_BUILTIN_VADDSBS,
2766   ALTIVEC_BUILTIN_VADDUHS,
2767   ALTIVEC_BUILTIN_VADDSHS,
2768   ALTIVEC_BUILTIN_VADDUWS,
2769   ALTIVEC_BUILTIN_VADDSWS,
2770   ALTIVEC_BUILTIN_VAND,
2771   ALTIVEC_BUILTIN_VANDC,
2772   ALTIVEC_BUILTIN_VAVGUB,
2773   ALTIVEC_BUILTIN_VAVGSB,
2774   ALTIVEC_BUILTIN_VAVGUH,
2775   ALTIVEC_BUILTIN_VAVGSH,
2776   ALTIVEC_BUILTIN_VAVGUW,
2777   ALTIVEC_BUILTIN_VAVGSW,
2778   ALTIVEC_BUILTIN_VCFUX,
2779   ALTIVEC_BUILTIN_VCFSX,
2780   ALTIVEC_BUILTIN_VCTSXS,
2781   ALTIVEC_BUILTIN_VCTUXS,
2782   ALTIVEC_BUILTIN_VCMPBFP,
2783   ALTIVEC_BUILTIN_VCMPEQUB,
2784   ALTIVEC_BUILTIN_VCMPEQUH,
2785   ALTIVEC_BUILTIN_VCMPEQUW,
2786   ALTIVEC_BUILTIN_VCMPEQFP,
2787   ALTIVEC_BUILTIN_VCMPGEFP,
2788   ALTIVEC_BUILTIN_VCMPGTUB,
2789   ALTIVEC_BUILTIN_VCMPGTSB,
2790   ALTIVEC_BUILTIN_VCMPGTUH,
2791   ALTIVEC_BUILTIN_VCMPGTSH,
2792   ALTIVEC_BUILTIN_VCMPGTUW,
2793   ALTIVEC_BUILTIN_VCMPGTSW,
2794   ALTIVEC_BUILTIN_VCMPGTFP,
2795   ALTIVEC_BUILTIN_VEXPTEFP,
2796   ALTIVEC_BUILTIN_VLOGEFP,
2797   ALTIVEC_BUILTIN_VMADDFP,
2798   ALTIVEC_BUILTIN_VMAXUB,
2799   ALTIVEC_BUILTIN_VMAXSB,
2800   ALTIVEC_BUILTIN_VMAXUH,
2801   ALTIVEC_BUILTIN_VMAXSH,
2802   ALTIVEC_BUILTIN_VMAXUW,
2803   ALTIVEC_BUILTIN_VMAXSW,
2804   ALTIVEC_BUILTIN_VMAXFP,
2805   ALTIVEC_BUILTIN_VMHADDSHS,
2806   ALTIVEC_BUILTIN_VMHRADDSHS,
2807   ALTIVEC_BUILTIN_VMLADDUHM,
2808   ALTIVEC_BUILTIN_VMRGHB,
2809   ALTIVEC_BUILTIN_VMRGHH,
2810   ALTIVEC_BUILTIN_VMRGHW,
2811   ALTIVEC_BUILTIN_VMRGLB,
2812   ALTIVEC_BUILTIN_VMRGLH,
2813   ALTIVEC_BUILTIN_VMRGLW,
2814   ALTIVEC_BUILTIN_VMSUMUBM,
2815   ALTIVEC_BUILTIN_VMSUMMBM,
2816   ALTIVEC_BUILTIN_VMSUMUHM,
2817   ALTIVEC_BUILTIN_VMSUMSHM,
2818   ALTIVEC_BUILTIN_VMSUMUHS,
2819   ALTIVEC_BUILTIN_VMSUMSHS,
2820   ALTIVEC_BUILTIN_VMINUB,
2821   ALTIVEC_BUILTIN_VMINSB,
2822   ALTIVEC_BUILTIN_VMINUH,
2823   ALTIVEC_BUILTIN_VMINSH,
2824   ALTIVEC_BUILTIN_VMINUW,
2825   ALTIVEC_BUILTIN_VMINSW,
2826   ALTIVEC_BUILTIN_VMINFP,
2827   ALTIVEC_BUILTIN_VMULEUB,
2828   ALTIVEC_BUILTIN_VMULESB,
2829   ALTIVEC_BUILTIN_VMULEUH,
2830   ALTIVEC_BUILTIN_VMULESH,
2831   ALTIVEC_BUILTIN_VMULOUB,
2832   ALTIVEC_BUILTIN_VMULOSB,
2833   ALTIVEC_BUILTIN_VMULOUH,
2834   ALTIVEC_BUILTIN_VMULOSH,
2835   ALTIVEC_BUILTIN_VNMSUBFP,
2836   ALTIVEC_BUILTIN_VNOR,
2837   ALTIVEC_BUILTIN_VOR,
2838   ALTIVEC_BUILTIN_VSEL_4SI,
2839   ALTIVEC_BUILTIN_VSEL_4SF,
2840   ALTIVEC_BUILTIN_VSEL_8HI,
2841   ALTIVEC_BUILTIN_VSEL_16QI,
2842   ALTIVEC_BUILTIN_VPERM_4SI,
2843   ALTIVEC_BUILTIN_VPERM_4SF,
2844   ALTIVEC_BUILTIN_VPERM_8HI,
2845   ALTIVEC_BUILTIN_VPERM_16QI,
2846   ALTIVEC_BUILTIN_VPKUHUM,
2847   ALTIVEC_BUILTIN_VPKUWUM,
2848   ALTIVEC_BUILTIN_VPKPX,
2849   ALTIVEC_BUILTIN_VPKUHSS,
2850   ALTIVEC_BUILTIN_VPKSHSS,
2851   ALTIVEC_BUILTIN_VPKUWSS,
2852   ALTIVEC_BUILTIN_VPKSWSS,
2853   ALTIVEC_BUILTIN_VPKUHUS,
2854   ALTIVEC_BUILTIN_VPKSHUS,
2855   ALTIVEC_BUILTIN_VPKUWUS,
2856   ALTIVEC_BUILTIN_VPKSWUS,
2857   ALTIVEC_BUILTIN_VREFP,
2858   ALTIVEC_BUILTIN_VRFIM,
2859   ALTIVEC_BUILTIN_VRFIN,
2860   ALTIVEC_BUILTIN_VRFIP,
2861   ALTIVEC_BUILTIN_VRFIZ,
2862   ALTIVEC_BUILTIN_VRLB,
2863   ALTIVEC_BUILTIN_VRLH,
2864   ALTIVEC_BUILTIN_VRLW,
2865   ALTIVEC_BUILTIN_VRSQRTEFP,
2866   ALTIVEC_BUILTIN_VSLB,
2867   ALTIVEC_BUILTIN_VSLH,
2868   ALTIVEC_BUILTIN_VSLW,
2869   ALTIVEC_BUILTIN_VSL,
2870   ALTIVEC_BUILTIN_VSLO,
2871   ALTIVEC_BUILTIN_VSPLTB,
2872   ALTIVEC_BUILTIN_VSPLTH,
2873   ALTIVEC_BUILTIN_VSPLTW,
2874   ALTIVEC_BUILTIN_VSPLTISB,
2875   ALTIVEC_BUILTIN_VSPLTISH,
2876   ALTIVEC_BUILTIN_VSPLTISW,
2877   ALTIVEC_BUILTIN_VSRB,
2878   ALTIVEC_BUILTIN_VSRH,
2879   ALTIVEC_BUILTIN_VSRW,
2880   ALTIVEC_BUILTIN_VSRAB,
2881   ALTIVEC_BUILTIN_VSRAH,
2882   ALTIVEC_BUILTIN_VSRAW,
2883   ALTIVEC_BUILTIN_VSR,
2884   ALTIVEC_BUILTIN_VSRO,
2885   ALTIVEC_BUILTIN_VSUBUBM,
2886   ALTIVEC_BUILTIN_VSUBUHM,
2887   ALTIVEC_BUILTIN_VSUBUWM,
2888   ALTIVEC_BUILTIN_VSUBFP,
2889   ALTIVEC_BUILTIN_VSUBCUW,
2890   ALTIVEC_BUILTIN_VSUBUBS,
2891   ALTIVEC_BUILTIN_VSUBSBS,
2892   ALTIVEC_BUILTIN_VSUBUHS,
2893   ALTIVEC_BUILTIN_VSUBSHS,
2894   ALTIVEC_BUILTIN_VSUBUWS,
2895   ALTIVEC_BUILTIN_VSUBSWS,
2896   ALTIVEC_BUILTIN_VSUM4UBS,
2897   ALTIVEC_BUILTIN_VSUM4SBS,
2898   ALTIVEC_BUILTIN_VSUM4SHS,
2899   ALTIVEC_BUILTIN_VSUM2SWS,
2900   ALTIVEC_BUILTIN_VSUMSWS,
2901   ALTIVEC_BUILTIN_VXOR,
2902   ALTIVEC_BUILTIN_VSLDOI_16QI,
2903   ALTIVEC_BUILTIN_VSLDOI_8HI,
2904   ALTIVEC_BUILTIN_VSLDOI_4SI,
2905   ALTIVEC_BUILTIN_VSLDOI_4SF,
2906   ALTIVEC_BUILTIN_VUPKHSB,
2907   ALTIVEC_BUILTIN_VUPKHPX,
2908   ALTIVEC_BUILTIN_VUPKHSH,
2909   ALTIVEC_BUILTIN_VUPKLSB,
2910   ALTIVEC_BUILTIN_VUPKLPX,
2911   ALTIVEC_BUILTIN_VUPKLSH,
2912   ALTIVEC_BUILTIN_MTVSCR,
2913   ALTIVEC_BUILTIN_MFVSCR,
2914   ALTIVEC_BUILTIN_DSSALL,
2915   ALTIVEC_BUILTIN_DSS,
2916   ALTIVEC_BUILTIN_LVSL,
2917   ALTIVEC_BUILTIN_LVSR,
2918   ALTIVEC_BUILTIN_DSTT,
2919   ALTIVEC_BUILTIN_DSTST,
2920   ALTIVEC_BUILTIN_DSTSTT,
2921   ALTIVEC_BUILTIN_DST,
2922   ALTIVEC_BUILTIN_LVEBX,
2923   ALTIVEC_BUILTIN_LVEHX,
2924   ALTIVEC_BUILTIN_LVEWX,
2925   ALTIVEC_BUILTIN_LVXL,
2926   ALTIVEC_BUILTIN_LVX,
2927   ALTIVEC_BUILTIN_STVX,
2928   ALTIVEC_BUILTIN_STVEBX,
2929   ALTIVEC_BUILTIN_STVEHX,
2930   ALTIVEC_BUILTIN_STVEWX,
2931   ALTIVEC_BUILTIN_STVXL,
2932   ALTIVEC_BUILTIN_VCMPBFP_P,
2933   ALTIVEC_BUILTIN_VCMPEQFP_P,
2934   ALTIVEC_BUILTIN_VCMPEQUB_P,
2935   ALTIVEC_BUILTIN_VCMPEQUH_P,
2936   ALTIVEC_BUILTIN_VCMPEQUW_P,
2937   ALTIVEC_BUILTIN_VCMPGEFP_P,
2938   ALTIVEC_BUILTIN_VCMPGTFP_P,
2939   ALTIVEC_BUILTIN_VCMPGTSB_P,
2940   ALTIVEC_BUILTIN_VCMPGTSH_P,
2941   ALTIVEC_BUILTIN_VCMPGTSW_P,
2942   ALTIVEC_BUILTIN_VCMPGTUB_P,
2943   ALTIVEC_BUILTIN_VCMPGTUH_P,
2944   ALTIVEC_BUILTIN_VCMPGTUW_P,
2945   ALTIVEC_BUILTIN_ABSS_V4SI,
2946   ALTIVEC_BUILTIN_ABSS_V8HI,
2947   ALTIVEC_BUILTIN_ABSS_V16QI,
2948   ALTIVEC_BUILTIN_ABS_V4SI,
2949   ALTIVEC_BUILTIN_ABS_V4SF,
2950   ALTIVEC_BUILTIN_ABS_V8HI,
2951   ALTIVEC_BUILTIN_ABS_V16QI
2952   /* SPE builtins.  */
2953   , SPE_BUILTIN_EVADDW,
2954   SPE_BUILTIN_EVAND,
2955   SPE_BUILTIN_EVANDC,
2956   SPE_BUILTIN_EVDIVWS,
2957   SPE_BUILTIN_EVDIVWU,
2958   SPE_BUILTIN_EVEQV,
2959   SPE_BUILTIN_EVFSADD,
2960   SPE_BUILTIN_EVFSDIV,
2961   SPE_BUILTIN_EVFSMUL,
2962   SPE_BUILTIN_EVFSSUB,
2963   SPE_BUILTIN_EVLDDX,
2964   SPE_BUILTIN_EVLDHX,
2965   SPE_BUILTIN_EVLDWX,
2966   SPE_BUILTIN_EVLHHESPLATX,
2967   SPE_BUILTIN_EVLHHOSSPLATX,
2968   SPE_BUILTIN_EVLHHOUSPLATX,
2969   SPE_BUILTIN_EVLWHEX,
2970   SPE_BUILTIN_EVLWHOSX,
2971   SPE_BUILTIN_EVLWHOUX,
2972   SPE_BUILTIN_EVLWHSPLATX,
2973   SPE_BUILTIN_EVLWWSPLATX,
2974   SPE_BUILTIN_EVMERGEHI,
2975   SPE_BUILTIN_EVMERGEHILO,
2976   SPE_BUILTIN_EVMERGELO,
2977   SPE_BUILTIN_EVMERGELOHI,
2978   SPE_BUILTIN_EVMHEGSMFAA,
2979   SPE_BUILTIN_EVMHEGSMFAN,
2980   SPE_BUILTIN_EVMHEGSMIAA,
2981   SPE_BUILTIN_EVMHEGSMIAN,
2982   SPE_BUILTIN_EVMHEGUMIAA,
2983   SPE_BUILTIN_EVMHEGUMIAN,
2984   SPE_BUILTIN_EVMHESMF,
2985   SPE_BUILTIN_EVMHESMFA,
2986   SPE_BUILTIN_EVMHESMFAAW,
2987   SPE_BUILTIN_EVMHESMFANW,
2988   SPE_BUILTIN_EVMHESMI,
2989   SPE_BUILTIN_EVMHESMIA,
2990   SPE_BUILTIN_EVMHESMIAAW,
2991   SPE_BUILTIN_EVMHESMIANW,
2992   SPE_BUILTIN_EVMHESSF,
2993   SPE_BUILTIN_EVMHESSFA,
2994   SPE_BUILTIN_EVMHESSFAAW,
2995   SPE_BUILTIN_EVMHESSFANW,
2996   SPE_BUILTIN_EVMHESSIAAW,
2997   SPE_BUILTIN_EVMHESSIANW,
2998   SPE_BUILTIN_EVMHEUMI,
2999   SPE_BUILTIN_EVMHEUMIA,
3000   SPE_BUILTIN_EVMHEUMIAAW,
3001   SPE_BUILTIN_EVMHEUMIANW,
3002   SPE_BUILTIN_EVMHEUSIAAW,
3003   SPE_BUILTIN_EVMHEUSIANW,
3004   SPE_BUILTIN_EVMHOGSMFAA,
3005   SPE_BUILTIN_EVMHOGSMFAN,
3006   SPE_BUILTIN_EVMHOGSMIAA,
3007   SPE_BUILTIN_EVMHOGSMIAN,
3008   SPE_BUILTIN_EVMHOGUMIAA,
3009   SPE_BUILTIN_EVMHOGUMIAN,
3010   SPE_BUILTIN_EVMHOSMF,
3011   SPE_BUILTIN_EVMHOSMFA,
3012   SPE_BUILTIN_EVMHOSMFAAW,
3013   SPE_BUILTIN_EVMHOSMFANW,
3014   SPE_BUILTIN_EVMHOSMI,
3015   SPE_BUILTIN_EVMHOSMIA,
3016   SPE_BUILTIN_EVMHOSMIAAW,
3017   SPE_BUILTIN_EVMHOSMIANW,
3018   SPE_BUILTIN_EVMHOSSF,
3019   SPE_BUILTIN_EVMHOSSFA,
3020   SPE_BUILTIN_EVMHOSSFAAW,
3021   SPE_BUILTIN_EVMHOSSFANW,
3022   SPE_BUILTIN_EVMHOSSIAAW,
3023   SPE_BUILTIN_EVMHOSSIANW,
3024   SPE_BUILTIN_EVMHOUMI,
3025   SPE_BUILTIN_EVMHOUMIA,
3026   SPE_BUILTIN_EVMHOUMIAAW,
3027   SPE_BUILTIN_EVMHOUMIANW,
3028   SPE_BUILTIN_EVMHOUSIAAW,
3029   SPE_BUILTIN_EVMHOUSIANW,
3030   SPE_BUILTIN_EVMWHSMF,
3031   SPE_BUILTIN_EVMWHSMFA,
3032   SPE_BUILTIN_EVMWHSMI,
3033   SPE_BUILTIN_EVMWHSMIA,
3034   SPE_BUILTIN_EVMWHSSF,
3035   SPE_BUILTIN_EVMWHSSFA,
3036   SPE_BUILTIN_EVMWHUMI,
3037   SPE_BUILTIN_EVMWHUMIA,
3038   SPE_BUILTIN_EVMWLSMIAAW,
3039   SPE_BUILTIN_EVMWLSMIANW,
3040   SPE_BUILTIN_EVMWLSSIAAW,
3041   SPE_BUILTIN_EVMWLSSIANW,
3042   SPE_BUILTIN_EVMWLUMI,
3043   SPE_BUILTIN_EVMWLUMIA,
3044   SPE_BUILTIN_EVMWLUMIAAW,
3045   SPE_BUILTIN_EVMWLUMIANW,
3046   SPE_BUILTIN_EVMWLUSIAAW,
3047   SPE_BUILTIN_EVMWLUSIANW,
3048   SPE_BUILTIN_EVMWSMF,
3049   SPE_BUILTIN_EVMWSMFA,
3050   SPE_BUILTIN_EVMWSMFAA,
3051   SPE_BUILTIN_EVMWSMFAN,
3052   SPE_BUILTIN_EVMWSMI,
3053   SPE_BUILTIN_EVMWSMIA,
3054   SPE_BUILTIN_EVMWSMIAA,
3055   SPE_BUILTIN_EVMWSMIAN,
3056   SPE_BUILTIN_EVMWHSSFAA,
3057   SPE_BUILTIN_EVMWSSF,
3058   SPE_BUILTIN_EVMWSSFA,
3059   SPE_BUILTIN_EVMWSSFAA,
3060   SPE_BUILTIN_EVMWSSFAN,
3061   SPE_BUILTIN_EVMWUMI,
3062   SPE_BUILTIN_EVMWUMIA,
3063   SPE_BUILTIN_EVMWUMIAA,
3064   SPE_BUILTIN_EVMWUMIAN,
3065   SPE_BUILTIN_EVNAND,
3066   SPE_BUILTIN_EVNOR,
3067   SPE_BUILTIN_EVOR,
3068   SPE_BUILTIN_EVORC,
3069   SPE_BUILTIN_EVRLW,
3070   SPE_BUILTIN_EVSLW,
3071   SPE_BUILTIN_EVSRWS,
3072   SPE_BUILTIN_EVSRWU,
3073   SPE_BUILTIN_EVSTDDX,
3074   SPE_BUILTIN_EVSTDHX,
3075   SPE_BUILTIN_EVSTDWX,
3076   SPE_BUILTIN_EVSTWHEX,
3077   SPE_BUILTIN_EVSTWHOX,
3078   SPE_BUILTIN_EVSTWWEX,
3079   SPE_BUILTIN_EVSTWWOX,
3080   SPE_BUILTIN_EVSUBFW,
3081   SPE_BUILTIN_EVXOR,
3082   SPE_BUILTIN_EVABS,
3083   SPE_BUILTIN_EVADDSMIAAW,
3084   SPE_BUILTIN_EVADDSSIAAW,
3085   SPE_BUILTIN_EVADDUMIAAW,
3086   SPE_BUILTIN_EVADDUSIAAW,
3087   SPE_BUILTIN_EVCNTLSW,
3088   SPE_BUILTIN_EVCNTLZW,
3089   SPE_BUILTIN_EVEXTSB,
3090   SPE_BUILTIN_EVEXTSH,
3091   SPE_BUILTIN_EVFSABS,
3092   SPE_BUILTIN_EVFSCFSF,
3093   SPE_BUILTIN_EVFSCFSI,
3094   SPE_BUILTIN_EVFSCFUF,
3095   SPE_BUILTIN_EVFSCFUI,
3096   SPE_BUILTIN_EVFSCTSF,
3097   SPE_BUILTIN_EVFSCTSI,
3098   SPE_BUILTIN_EVFSCTSIZ,
3099   SPE_BUILTIN_EVFSCTUF,
3100   SPE_BUILTIN_EVFSCTUI,
3101   SPE_BUILTIN_EVFSCTUIZ,
3102   SPE_BUILTIN_EVFSNABS,
3103   SPE_BUILTIN_EVFSNEG,
3104   SPE_BUILTIN_EVMRA,
3105   SPE_BUILTIN_EVNEG,
3106   SPE_BUILTIN_EVRNDW,
3107   SPE_BUILTIN_EVSUBFSMIAAW,
3108   SPE_BUILTIN_EVSUBFSSIAAW,
3109   SPE_BUILTIN_EVSUBFUMIAAW,
3110   SPE_BUILTIN_EVSUBFUSIAAW,
3111   SPE_BUILTIN_EVADDIW,
3112   SPE_BUILTIN_EVLDD,
3113   SPE_BUILTIN_EVLDH,
3114   SPE_BUILTIN_EVLDW,
3115   SPE_BUILTIN_EVLHHESPLAT,
3116   SPE_BUILTIN_EVLHHOSSPLAT,
3117   SPE_BUILTIN_EVLHHOUSPLAT,
3118   SPE_BUILTIN_EVLWHE,
3119   SPE_BUILTIN_EVLWHOS,
3120   SPE_BUILTIN_EVLWHOU,
3121   SPE_BUILTIN_EVLWHSPLAT,
3122   SPE_BUILTIN_EVLWWSPLAT,
3123   SPE_BUILTIN_EVRLWI,
3124   SPE_BUILTIN_EVSLWI,
3125   SPE_BUILTIN_EVSRWIS,
3126   SPE_BUILTIN_EVSRWIU,
3127   SPE_BUILTIN_EVSTDD,
3128   SPE_BUILTIN_EVSTDH,
3129   SPE_BUILTIN_EVSTDW,
3130   SPE_BUILTIN_EVSTWHE,
3131   SPE_BUILTIN_EVSTWHO,
3132   SPE_BUILTIN_EVSTWWE,
3133   SPE_BUILTIN_EVSTWWO,
3134   SPE_BUILTIN_EVSUBIFW,
3135
3136   /* Compares.  */
3137   SPE_BUILTIN_EVCMPEQ,
3138   SPE_BUILTIN_EVCMPGTS,
3139   SPE_BUILTIN_EVCMPGTU,
3140   SPE_BUILTIN_EVCMPLTS,
3141   SPE_BUILTIN_EVCMPLTU,
3142   SPE_BUILTIN_EVFSCMPEQ,
3143   SPE_BUILTIN_EVFSCMPGT,
3144   SPE_BUILTIN_EVFSCMPLT,
3145   SPE_BUILTIN_EVFSTSTEQ,
3146   SPE_BUILTIN_EVFSTSTGT,
3147   SPE_BUILTIN_EVFSTSTLT,
3148
3149   /* EVSEL compares.  */
3150   SPE_BUILTIN_EVSEL_CMPEQ,
3151   SPE_BUILTIN_EVSEL_CMPGTS,
3152   SPE_BUILTIN_EVSEL_CMPGTU,
3153   SPE_BUILTIN_EVSEL_CMPLTS,
3154   SPE_BUILTIN_EVSEL_CMPLTU,
3155   SPE_BUILTIN_EVSEL_FSCMPEQ,
3156   SPE_BUILTIN_EVSEL_FSCMPGT,
3157   SPE_BUILTIN_EVSEL_FSCMPLT,
3158   SPE_BUILTIN_EVSEL_FSTSTEQ,
3159   SPE_BUILTIN_EVSEL_FSTSTGT,
3160   SPE_BUILTIN_EVSEL_FSTSTLT,
3161
3162   SPE_BUILTIN_EVSPLATFI,
3163   SPE_BUILTIN_EVSPLATI,
3164   SPE_BUILTIN_EVMWHSSMAA,
3165   SPE_BUILTIN_EVMWHSMFAA,
3166   SPE_BUILTIN_EVMWHSMIAA,
3167   SPE_BUILTIN_EVMWHUSIAA,
3168   SPE_BUILTIN_EVMWHUMIAA,
3169   SPE_BUILTIN_EVMWHSSFAN,
3170   SPE_BUILTIN_EVMWHSSIAN,
3171   SPE_BUILTIN_EVMWHSMFAN,
3172   SPE_BUILTIN_EVMWHSMIAN,
3173   SPE_BUILTIN_EVMWHUSIAN,
3174   SPE_BUILTIN_EVMWHUMIAN,
3175   SPE_BUILTIN_EVMWHGSSFAA,
3176   SPE_BUILTIN_EVMWHGSMFAA,
3177   SPE_BUILTIN_EVMWHGSMIAA,
3178   SPE_BUILTIN_EVMWHGUMIAA,
3179   SPE_BUILTIN_EVMWHGSSFAN,
3180   SPE_BUILTIN_EVMWHGSMFAN,
3181   SPE_BUILTIN_EVMWHGSMIAN,
3182   SPE_BUILTIN_EVMWHGUMIAN,
3183   SPE_BUILTIN_MTSPEFSCR,
3184   SPE_BUILTIN_MFSPEFSCR,
3185   SPE_BUILTIN_BRINC
3186 };