OSDN Git Service

* config/rs6000/predicates.md (easy_fp_constant): Single FP consts
[pf3gnuchains/gcc-fork.git] / gcc / config / rs6000 / rs6000.h
1 /* Definitions of target machine for GNU compiler, for IBM RS/6000.
2    Copyright (C) 1992, 1993, 1994, 1995, 1996, 1997, 1998, 1999,
3    2000, 2001, 2002, 2003, 2004, 2005, 2006, 2007
4    Free Software Foundation, Inc.
5    Contributed by Richard Kenner (kenner@vlsi1.ultra.nyu.edu)
6
7    This file is part of GCC.
8
9    GCC is free software; you can redistribute it and/or modify it
10    under the terms of the GNU General Public License as published
11    by the Free Software Foundation; either version 3, or (at your
12    option) any later version.
13
14    GCC is distributed in the hope that it will be useful, but WITHOUT
15    ANY WARRANTY; without even the implied warranty of MERCHANTABILITY
16    or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public
17    License for more details.
18
19    You should have received a copy of the GNU General Public License
20    along with GCC; see the file COPYING3.  If not see
21    <http://www.gnu.org/licenses/>.  */
22
23 /* Note that some other tm.h files include this one and then override
24    many of the definitions.  */
25
26 /* Definitions for the object file format.  These are set at
27    compile-time.  */
28
29 #define OBJECT_XCOFF 1
30 #define OBJECT_ELF 2
31 #define OBJECT_PEF 3
32 #define OBJECT_MACHO 4
33
34 #define TARGET_ELF (TARGET_OBJECT_FORMAT == OBJECT_ELF)
35 #define TARGET_XCOFF (TARGET_OBJECT_FORMAT == OBJECT_XCOFF)
36 #define TARGET_MACOS (TARGET_OBJECT_FORMAT == OBJECT_PEF)
37 #define TARGET_MACHO (TARGET_OBJECT_FORMAT == OBJECT_MACHO)
38
39 #ifndef TARGET_AIX
40 #define TARGET_AIX 0
41 #endif
42
43 /* Control whether function entry points use a "dot" symbol when
44    ABI_AIX.  */
45 #define DOT_SYMBOLS 1
46
47 /* Default string to use for cpu if not specified.  */
48 #ifndef TARGET_CPU_DEFAULT
49 #define TARGET_CPU_DEFAULT ((char *)0)
50 #endif
51
52 /* If configured for PPC405, support PPC405CR Erratum77.  */
53 #ifdef CONFIG_PPC405CR
54 #define PPC405_ERRATUM77 (rs6000_cpu == PROCESSOR_PPC405)
55 #else
56 #define PPC405_ERRATUM77 0
57 #endif
58
59 #ifndef TARGET_PAIRED_FLOAT
60 #define TARGET_PAIRED_FLOAT 0
61 #endif
62
63 #ifdef HAVE_AS_POPCNTB
64 #define ASM_CPU_POWER5_SPEC "-mpower5"
65 #else
66 #define ASM_CPU_POWER5_SPEC "-mpower4"
67 #endif
68
69 #ifdef HAVE_AS_DFP
70 #define ASM_CPU_POWER6_SPEC "-mpower6 -maltivec"
71 #else
72 #define ASM_CPU_POWER6_SPEC "-mpower4 -maltivec"
73 #endif
74
75 #ifdef HAVE_AS_VSX
76 #define ASM_CPU_POWER7_SPEC "-mpower7"
77 #else
78 #define ASM_CPU_POWER7_SPEC "-mpower4 -maltivec"
79 #endif
80
81 /* Common ASM definitions used by ASM_SPEC among the various targets
82    for handling -mcpu=xxx switches.  */
83 #define ASM_CPU_SPEC \
84 "%{!mcpu*: \
85   %{mpower: %{!mpower2: -mpwr}} \
86   %{mpower2: -mpwrx} \
87   %{mpowerpc64*: -mppc64} \
88   %{!mpowerpc64*: %{mpowerpc*: -mppc}} \
89   %{mno-power: %{!mpowerpc*: -mcom}} \
90   %{!mno-power: %{!mpower*: %(asm_default)}}} \
91 %{mcpu=common: -mcom} \
92 %{mcpu=cell: -mcell} \
93 %{mcpu=power: -mpwr} \
94 %{mcpu=power2: -mpwrx} \
95 %{mcpu=power3: -mppc64} \
96 %{mcpu=power4: -mpower4} \
97 %{mcpu=power5: %(asm_cpu_power5)} \
98 %{mcpu=power5+: %(asm_cpu_power5)} \
99 %{mcpu=power6: %(asm_cpu_power6) -maltivec} \
100 %{mcpu=power6x: %(asm_cpu_power6) -maltivec} \
101 %{mcpu=power7: %(asm_cpu_power7)} \
102 %{mcpu=powerpc: -mppc} \
103 %{mcpu=rios: -mpwr} \
104 %{mcpu=rios1: -mpwr} \
105 %{mcpu=rios2: -mpwrx} \
106 %{mcpu=rsc: -mpwr} \
107 %{mcpu=rsc1: -mpwr} \
108 %{mcpu=rs64a: -mppc64} \
109 %{mcpu=401: -mppc} \
110 %{mcpu=403: -m403} \
111 %{mcpu=405: -m405} \
112 %{mcpu=405fp: -m405} \
113 %{mcpu=440: -m440} \
114 %{mcpu=440fp: -m440} \
115 %{mcpu=464: -m440} \
116 %{mcpu=464fp: -m440} \
117 %{mcpu=505: -mppc} \
118 %{mcpu=601: -m601} \
119 %{mcpu=602: -mppc} \
120 %{mcpu=603: -mppc} \
121 %{mcpu=603e: -mppc} \
122 %{mcpu=ec603e: -mppc} \
123 %{mcpu=604: -mppc} \
124 %{mcpu=604e: -mppc} \
125 %{mcpu=620: -mppc64} \
126 %{mcpu=630: -mppc64} \
127 %{mcpu=740: -mppc} \
128 %{mcpu=750: -mppc} \
129 %{mcpu=G3: -mppc} \
130 %{mcpu=7400: -mppc -maltivec} \
131 %{mcpu=7450: -mppc -maltivec} \
132 %{mcpu=G4: -mppc -maltivec} \
133 %{mcpu=801: -mppc} \
134 %{mcpu=821: -mppc} \
135 %{mcpu=823: -mppc} \
136 %{mcpu=860: -mppc} \
137 %{mcpu=970: -mpower4 -maltivec} \
138 %{mcpu=G5: -mpower4 -maltivec} \
139 %{mcpu=8540: -me500} \
140 %{mcpu=8548: -me500} \
141 %{mcpu=e300c2: -me300} \
142 %{mcpu=e300c3: -me300} \
143 %{mcpu=e500mc: -me500mc} \
144 %{maltivec: -maltivec} \
145 -many"
146
147 #define CPP_DEFAULT_SPEC ""
148
149 #define ASM_DEFAULT_SPEC ""
150
151 /* This macro defines names of additional specifications to put in the specs
152    that can be used in various specifications like CC1_SPEC.  Its definition
153    is an initializer with a subgrouping for each command option.
154
155    Each subgrouping contains a string constant, that defines the
156    specification name, and a string constant that used by the GCC driver
157    program.
158
159    Do not define this macro if it does not need to do anything.  */
160
161 #define SUBTARGET_EXTRA_SPECS
162
163 #define EXTRA_SPECS                                                     \
164   { "cpp_default",              CPP_DEFAULT_SPEC },                     \
165   { "asm_cpu",                  ASM_CPU_SPEC },                         \
166   { "asm_default",              ASM_DEFAULT_SPEC },                     \
167   { "cc1_cpu",                  CC1_CPU_SPEC },                         \
168   { "asm_cpu_power5",           ASM_CPU_POWER5_SPEC },                  \
169   { "asm_cpu_power6",           ASM_CPU_POWER6_SPEC },                  \
170   { "asm_cpu_power7",           ASM_CPU_POWER7_SPEC },                  \
171   SUBTARGET_EXTRA_SPECS
172
173 /* -mcpu=native handling only makes sense with compiler running on
174    an PowerPC chip.  If changing this condition, also change
175    the condition in driver-rs6000.c.  */
176 #if defined(__powerpc__) || defined(__POWERPC__) || defined(_AIX)
177 /* In driver-rs6000.c.  */
178 extern const char *host_detect_local_cpu (int argc, const char **argv);
179 #define EXTRA_SPEC_FUNCTIONS \
180   { "local_cpu_detect", host_detect_local_cpu },
181 #define HAVE_LOCAL_CPU_DETECT
182 #endif
183
184 #ifndef CC1_CPU_SPEC
185 #ifdef HAVE_LOCAL_CPU_DETECT
186 #define CC1_CPU_SPEC \
187 "%{mcpu=native:%<mcpu=native %:local_cpu_detect(cpu)} \
188  %{mtune=native:%<mtune=native %:local_cpu_detect(tune)}"
189 #else
190 #define CC1_CPU_SPEC ""
191 #endif
192 #endif
193
194 /* Architecture type.  */
195
196 /* Define TARGET_MFCRF if the target assembler does not support the
197    optional field operand for mfcr.  */
198
199 #ifndef HAVE_AS_MFCRF
200 #undef  TARGET_MFCRF
201 #define TARGET_MFCRF 0
202 #endif
203
204 /* Define TARGET_POPCNTB if the target assembler does not support the
205    popcount byte instruction.  */
206
207 #ifndef HAVE_AS_POPCNTB
208 #undef  TARGET_POPCNTB
209 #define TARGET_POPCNTB 0
210 #endif
211
212 /* Define TARGET_FPRND if the target assembler does not support the
213    fp rounding instructions.  */
214
215 #ifndef HAVE_AS_FPRND
216 #undef  TARGET_FPRND
217 #define TARGET_FPRND 0
218 #endif
219
220 /* Define TARGET_CMPB if the target assembler does not support the
221    cmpb instruction.  */
222
223 #ifndef HAVE_AS_CMPB
224 #undef  TARGET_CMPB
225 #define TARGET_CMPB 0
226 #endif
227
228 /* Define TARGET_MFPGPR if the target assembler does not support the
229    mffpr and mftgpr instructions. */
230
231 #ifndef HAVE_AS_MFPGPR
232 #undef  TARGET_MFPGPR
233 #define TARGET_MFPGPR 0
234 #endif
235
236 /* Define TARGET_DFP if the target assembler does not support decimal
237    floating point instructions.  */
238 #ifndef HAVE_AS_DFP
239 #undef  TARGET_DFP
240 #define TARGET_DFP 0
241 #endif
242
243 #ifndef TARGET_SECURE_PLT
244 #define TARGET_SECURE_PLT 0
245 #endif
246
247 #define TARGET_32BIT            (! TARGET_64BIT)
248
249 #ifndef HAVE_AS_TLS
250 #define HAVE_AS_TLS 0
251 #endif
252
253 /* Return 1 for a symbol ref for a thread-local storage symbol.  */
254 #define RS6000_SYMBOL_REF_TLS_P(RTX) \
255   (GET_CODE (RTX) == SYMBOL_REF && SYMBOL_REF_TLS_MODEL (RTX) != 0)
256
257 #ifdef IN_LIBGCC2
258 /* For libgcc2 we make sure this is a compile time constant */
259 #if defined (__64BIT__) || defined (__powerpc64__) || defined (__ppc64__)
260 #undef TARGET_POWERPC64
261 #define TARGET_POWERPC64        1
262 #else
263 #undef TARGET_POWERPC64
264 #define TARGET_POWERPC64        0
265 #endif
266 #else
267     /* The option machinery will define this.  */
268 #endif
269
270 #define TARGET_DEFAULT (MASK_POWER | MASK_MULTIPLE | MASK_STRING)
271
272 /* Processor type.  Order must match cpu attribute in MD file.  */
273 enum processor_type
274  {
275    PROCESSOR_RIOS1,
276    PROCESSOR_RIOS2,
277    PROCESSOR_RS64A,
278    PROCESSOR_MPCCORE,
279    PROCESSOR_PPC403,
280    PROCESSOR_PPC405,
281    PROCESSOR_PPC440,
282    PROCESSOR_PPC601,
283    PROCESSOR_PPC603,
284    PROCESSOR_PPC604,
285    PROCESSOR_PPC604e,
286    PROCESSOR_PPC620,
287    PROCESSOR_PPC630,
288    PROCESSOR_PPC750,
289    PROCESSOR_PPC7400,
290    PROCESSOR_PPC7450,
291    PROCESSOR_PPC8540,
292    PROCESSOR_PPCE300C2,
293    PROCESSOR_PPCE300C3,
294    PROCESSOR_PPCE500MC,
295    PROCESSOR_POWER4,
296    PROCESSOR_POWER5,
297    PROCESSOR_POWER6,
298    PROCESSOR_CELL
299 };
300
301 /* FPU operations supported. 
302    Each use of TARGET_SINGLE_FLOAT or TARGET_DOUBLE_FLOAT must 
303    also test TARGET_HARD_FLOAT.  */
304 #define TARGET_SINGLE_FLOAT 1
305 #define TARGET_DOUBLE_FLOAT 1
306 #define TARGET_SINGLE_FPU   0
307 #define TARGET_SIMPLE_FPU   0
308
309 extern enum processor_type rs6000_cpu;
310
311 /* Recast the processor type to the cpu attribute.  */
312 #define rs6000_cpu_attr ((enum attr_cpu)rs6000_cpu)
313
314 /* Define generic processor types based upon current deployment.  */
315 #define PROCESSOR_COMMON    PROCESSOR_PPC601
316 #define PROCESSOR_POWER     PROCESSOR_RIOS1
317 #define PROCESSOR_POWERPC   PROCESSOR_PPC604
318 #define PROCESSOR_POWERPC64 PROCESSOR_RS64A
319
320 /* Define the default processor.  This is overridden by other tm.h files.  */
321 #define PROCESSOR_DEFAULT   PROCESSOR_RIOS1
322 #define PROCESSOR_DEFAULT64 PROCESSOR_RS64A
323
324 /* Specify the dialect of assembler to use.  New mnemonics is dialect one
325    and the old mnemonics are dialect zero.  */
326 #define ASSEMBLER_DIALECT (TARGET_NEW_MNEMONICS ? 1 : 0)
327
328 /* Types of costly dependences.  */
329 enum rs6000_dependence_cost
330  {
331    max_dep_latency = 1000,
332    no_dep_costly,
333    all_deps_costly,
334    true_store_to_load_dep_costly,
335    store_to_load_dep_costly
336  };
337
338 /* Types of nop insertion schemes in sched target hook sched_finish.  */
339 enum rs6000_nop_insertion
340   {
341     sched_finish_regroup_exact = 1000,
342     sched_finish_pad_groups,
343     sched_finish_none
344   };
345
346 /* Dispatch group termination caused by an insn.  */
347 enum group_termination
348   {
349     current_group,
350     previous_group
351   };
352
353 /* Support for a compile-time default CPU, et cetera.  The rules are:
354    --with-cpu is ignored if -mcpu is specified.
355    --with-tune is ignored if -mtune is specified.
356    --with-float is ignored if -mhard-float or -msoft-float are
357     specified.  */
358 #define OPTION_DEFAULT_SPECS \
359   {"cpu", "%{!mcpu=*:-mcpu=%(VALUE)}" }, \
360   {"tune", "%{!mtune=*:-mtune=%(VALUE)}" }, \
361   {"float", "%{!msoft-float:%{!mhard-float:-m%(VALUE)-float}}" }
362
363 /* rs6000_select[0] is reserved for the default cpu defined via --with-cpu */
364 struct rs6000_cpu_select
365 {
366   const char *string;
367   const char *name;
368   int set_tune_p;
369   int set_arch_p;
370 };
371
372 extern struct rs6000_cpu_select rs6000_select[];
373
374 /* Debug support */
375 extern const char *rs6000_debug_name;   /* Name for -mdebug-xxxx option */
376 extern int rs6000_debug_stack;          /* debug stack applications */
377 extern int rs6000_debug_arg;            /* debug argument handling */
378
379 #define TARGET_DEBUG_STACK      rs6000_debug_stack
380 #define TARGET_DEBUG_ARG        rs6000_debug_arg
381
382 extern const char *rs6000_traceback_name; /* Type of traceback table.  */
383
384 /* These are separate from target_flags because we've run out of bits
385    there.  */
386 extern int rs6000_long_double_type_size;
387 extern int rs6000_ieeequad;
388 extern int rs6000_altivec_abi;
389 extern int rs6000_spe_abi;
390 extern int rs6000_spe;
391 extern int rs6000_isel;
392 extern int rs6000_float_gprs;
393 extern int rs6000_alignment_flags;
394 extern const char *rs6000_sched_insert_nops_str;
395 extern enum rs6000_nop_insertion rs6000_sched_insert_nops;
396
397 /* Alignment options for fields in structures for sub-targets following
398    AIX-like ABI.
399    ALIGN_POWER word-aligns FP doubles (default AIX ABI).
400    ALIGN_NATURAL doubleword-aligns FP doubles (align to object size).
401
402    Override the macro definitions when compiling libobjc to avoid undefined
403    reference to rs6000_alignment_flags due to library's use of GCC alignment
404    macros which use the macros below.  */
405
406 #ifndef IN_TARGET_LIBS
407 #define MASK_ALIGN_POWER   0x00000000
408 #define MASK_ALIGN_NATURAL 0x00000001
409 #define TARGET_ALIGN_NATURAL (rs6000_alignment_flags & MASK_ALIGN_NATURAL)
410 #else
411 #define TARGET_ALIGN_NATURAL 0
412 #endif
413
414 #define TARGET_LONG_DOUBLE_128 (rs6000_long_double_type_size == 128)
415 #define TARGET_IEEEQUAD rs6000_ieeequad
416 #define TARGET_ALTIVEC_ABI rs6000_altivec_abi
417
418 #define TARGET_SPE_ABI 0
419 #define TARGET_SPE 0
420 #define TARGET_E500 0
421 #define TARGET_ISEL rs6000_isel
422 #define TARGET_FPRS 1
423 #define TARGET_E500_SINGLE 0
424 #define TARGET_E500_DOUBLE 0
425 #define CHECK_E500_OPTIONS do { } while (0)
426
427 /* E500 processors only support plain "sync", not lwsync.  */
428 #define TARGET_NO_LWSYNC TARGET_E500
429
430 /* Sometimes certain combinations of command options do not make sense
431    on a particular target machine.  You can define a macro
432    `OVERRIDE_OPTIONS' to take account of this.  This macro, if
433    defined, is executed once just after all the command options have
434    been parsed.
435
436    Do not use this macro to turn on various extra optimizations for
437    `-O'.  That is what `OPTIMIZATION_OPTIONS' is for.
438
439    On the RS/6000 this is used to define the target cpu type.  */
440
441 #define OVERRIDE_OPTIONS rs6000_override_options (TARGET_CPU_DEFAULT)
442
443 /* Define this to change the optimizations performed by default.  */
444 #define OPTIMIZATION_OPTIONS(LEVEL,SIZE) optimization_options(LEVEL,SIZE)
445
446 /* Show we can debug even without a frame pointer.  */
447 #define CAN_DEBUG_WITHOUT_FP
448
449 /* Target pragma.  */
450 #define REGISTER_TARGET_PRAGMAS() do {                          \
451   c_register_pragma (0, "longcall", rs6000_pragma_longcall);    \
452   targetm.resolve_overloaded_builtin = altivec_resolve_overloaded_builtin; \
453 } while (0)
454
455 /* Target #defines.  */
456 #define TARGET_CPU_CPP_BUILTINS() \
457   rs6000_cpu_cpp_builtins (pfile)
458
459 /* This is used by rs6000_cpu_cpp_builtins to indicate the byte order
460    we're compiling for.  Some configurations may need to override it.  */
461 #define RS6000_CPU_CPP_ENDIAN_BUILTINS()        \
462   do                                            \
463     {                                           \
464       if (BYTES_BIG_ENDIAN)                     \
465         {                                       \
466           builtin_define ("__BIG_ENDIAN__");    \
467           builtin_define ("_BIG_ENDIAN");       \
468           builtin_assert ("machine=bigendian"); \
469         }                                       \
470       else                                      \
471         {                                       \
472           builtin_define ("__LITTLE_ENDIAN__"); \
473           builtin_define ("_LITTLE_ENDIAN");    \
474           builtin_assert ("machine=littleendian"); \
475         }                                       \
476     }                                           \
477   while (0)
478 \f
479 /* Target machine storage layout.  */
480
481 /* Define this macro if it is advisable to hold scalars in registers
482    in a wider mode than that declared by the program.  In such cases,
483    the value is constrained to be within the bounds of the declared
484    type, but kept valid in the wider mode.  The signedness of the
485    extension may differ from that of the type.  */
486
487 #define PROMOTE_MODE(MODE,UNSIGNEDP,TYPE)       \
488   if (GET_MODE_CLASS (MODE) == MODE_INT         \
489       && GET_MODE_SIZE (MODE) < UNITS_PER_WORD) \
490     (MODE) = TARGET_32BIT ? SImode : DImode;
491
492 /* Define this if most significant bit is lowest numbered
493    in instructions that operate on numbered bit-fields.  */
494 /* That is true on RS/6000.  */
495 #define BITS_BIG_ENDIAN 1
496
497 /* Define this if most significant byte of a word is the lowest numbered.  */
498 /* That is true on RS/6000.  */
499 #define BYTES_BIG_ENDIAN 1
500
501 /* Define this if most significant word of a multiword number is lowest
502    numbered.
503
504    For RS/6000 we can decide arbitrarily since there are no machine
505    instructions for them.  Might as well be consistent with bits and bytes.  */
506 #define WORDS_BIG_ENDIAN 1
507
508 #define MAX_BITS_PER_WORD 64
509
510 /* Width of a word, in units (bytes).  */
511 #define UNITS_PER_WORD (! TARGET_POWERPC64 ? 4 : 8)
512 #ifdef IN_LIBGCC2
513 #define MIN_UNITS_PER_WORD UNITS_PER_WORD
514 #else
515 #define MIN_UNITS_PER_WORD 4
516 #endif
517 #define UNITS_PER_FP_WORD 8
518 #define UNITS_PER_ALTIVEC_WORD 16
519 #define UNITS_PER_SPE_WORD 8
520 #define UNITS_PER_PAIRED_WORD 8
521
522 /* Type used for ptrdiff_t, as a string used in a declaration.  */
523 #define PTRDIFF_TYPE "int"
524
525 /* Type used for size_t, as a string used in a declaration.  */
526 #define SIZE_TYPE "long unsigned int"
527
528 /* Type used for wchar_t, as a string used in a declaration.  */
529 #define WCHAR_TYPE "short unsigned int"
530
531 /* Width of wchar_t in bits.  */
532 #define WCHAR_TYPE_SIZE 16
533
534 /* A C expression for the size in bits of the type `short' on the
535    target machine.  If you don't define this, the default is half a
536    word.  (If this would be less than one storage unit, it is
537    rounded up to one unit.)  */
538 #define SHORT_TYPE_SIZE 16
539
540 /* A C expression for the size in bits of the type `int' on the
541    target machine.  If you don't define this, the default is one
542    word.  */
543 #define INT_TYPE_SIZE 32
544
545 /* A C expression for the size in bits of the type `long' on the
546    target machine.  If you don't define this, the default is one
547    word.  */
548 #define LONG_TYPE_SIZE (TARGET_32BIT ? 32 : 64)
549
550 /* A C expression for the size in bits of the type `long long' on the
551    target machine.  If you don't define this, the default is two
552    words.  */
553 #define LONG_LONG_TYPE_SIZE 64
554
555 /* A C expression for the size in bits of the type `float' on the
556    target machine.  If you don't define this, the default is one
557    word.  */
558 #define FLOAT_TYPE_SIZE 32
559
560 /* A C expression for the size in bits of the type `double' on the
561    target machine.  If you don't define this, the default is two
562    words.  */
563 #define DOUBLE_TYPE_SIZE 64
564
565 /* A C expression for the size in bits of the type `long double' on
566    the target machine.  If you don't define this, the default is two
567    words.  */
568 #define LONG_DOUBLE_TYPE_SIZE rs6000_long_double_type_size
569
570 /* Define this to set long double type size to use in libgcc2.c, which can
571    not depend on target_flags.  */
572 #ifdef __LONG_DOUBLE_128__
573 #define LIBGCC2_LONG_DOUBLE_TYPE_SIZE 128
574 #else
575 #define LIBGCC2_LONG_DOUBLE_TYPE_SIZE 64
576 #endif
577
578 /* Work around rs6000_long_double_type_size dependency in ada/targtyps.c.  */
579 #define WIDEST_HARDWARE_FP_SIZE 64
580
581 /* Width in bits of a pointer.
582    See also the macro `Pmode' defined below.  */
583 #define POINTER_SIZE (TARGET_32BIT ? 32 : 64)
584
585 /* Allocation boundary (in *bits*) for storing arguments in argument list.  */
586 #define PARM_BOUNDARY (TARGET_32BIT ? 32 : 64)
587
588 /* Boundary (in *bits*) on which stack pointer should be aligned.  */
589 #define STACK_BOUNDARY \
590   ((TARGET_32BIT && !TARGET_ALTIVEC && !TARGET_ALTIVEC_ABI) ? 64 : 128)
591
592 /* Allocation boundary (in *bits*) for the code of a function.  */
593 #define FUNCTION_BOUNDARY 32
594
595 /* No data type wants to be aligned rounder than this.  */
596 #define BIGGEST_ALIGNMENT 128
597
598 /* A C expression to compute the alignment for a variables in the
599    local store.  TYPE is the data type, and ALIGN is the alignment
600    that the object would ordinarily have.  */
601 #define LOCAL_ALIGNMENT(TYPE, ALIGN)                            \
602   ((TARGET_ALTIVEC && TREE_CODE (TYPE) == VECTOR_TYPE) ? 128 :  \
603     (TARGET_E500_DOUBLE                                         \
604      && TYPE_MODE (TYPE) == DFmode) ? 64 : \
605     ((TARGET_SPE && TREE_CODE (TYPE) == VECTOR_TYPE \
606      && SPE_VECTOR_MODE (TYPE_MODE (TYPE))) || (TARGET_PAIRED_FLOAT \
607         && TREE_CODE (TYPE) == VECTOR_TYPE \
608         && PAIRED_VECTOR_MODE (TYPE_MODE (TYPE)))) ? 64 : ALIGN)
609
610 /* Alignment of field after `int : 0' in a structure.  */
611 #define EMPTY_FIELD_BOUNDARY 32
612
613 /* Every structure's size must be a multiple of this.  */
614 #define STRUCTURE_SIZE_BOUNDARY 8
615
616 /* Return 1 if a structure or array containing FIELD should be
617    accessed using `BLKMODE'.
618
619    For the SPE, simd types are V2SI, and gcc can be tempted to put the
620    entire thing in a DI and use subregs to access the internals.
621    store_bit_field() will force (subreg:DI (reg:V2SI x))'s to the
622    back-end.  Because a single GPR can hold a V2SI, but not a DI, the
623    best thing to do is set structs to BLKmode and avoid Severe Tire
624    Damage.
625
626    On e500 v2, DF and DI modes suffer from the same anomaly.  DF can
627    fit into 1, whereas DI still needs two.  */
628 #define MEMBER_TYPE_FORCES_BLK(FIELD, MODE) \
629   ((TARGET_SPE && TREE_CODE (TREE_TYPE (FIELD)) == VECTOR_TYPE) \
630    || (TARGET_E500_DOUBLE && (MODE) == DFmode))
631
632 /* A bit-field declared as `int' forces `int' alignment for the struct.  */
633 #define PCC_BITFIELD_TYPE_MATTERS 1
634
635 /* Make strings word-aligned so strcpy from constants will be faster.
636    Make vector constants quadword aligned.  */
637 #define CONSTANT_ALIGNMENT(EXP, ALIGN)                           \
638   (TREE_CODE (EXP) == STRING_CST                                 \
639    && (STRICT_ALIGNMENT || !optimize_size)                       \
640    && (ALIGN) < BITS_PER_WORD                                    \
641    ? BITS_PER_WORD                                               \
642    : (ALIGN))
643
644 /* Make arrays of chars word-aligned for the same reasons.
645    Align vectors to 128 bits.  Align SPE vectors and E500 v2 doubles to
646    64 bits.  */
647 #define DATA_ALIGNMENT(TYPE, ALIGN)             \
648   (TREE_CODE (TYPE) == VECTOR_TYPE ? ((TARGET_SPE_ABI \
649    || TARGET_PAIRED_FLOAT) ? 64 : 128)  \
650    : (TARGET_E500_DOUBLE                        \
651       && TYPE_MODE (TYPE) == DFmode) ? 64 \
652    : TREE_CODE (TYPE) == ARRAY_TYPE             \
653    && TYPE_MODE (TREE_TYPE (TYPE)) == QImode    \
654    && (ALIGN) < BITS_PER_WORD ? BITS_PER_WORD : (ALIGN))
655
656 /* Nonzero if move instructions will actually fail to work
657    when given unaligned data.  */
658 #define STRICT_ALIGNMENT 0
659
660 /* Define this macro to be the value 1 if unaligned accesses have a cost
661    many times greater than aligned accesses, for example if they are
662    emulated in a trap handler.  */
663 /* Altivec vector memory instructions simply ignore the low bits; SPE
664    vector memory instructions trap on unaligned accesses.  */
665 #define SLOW_UNALIGNED_ACCESS(MODE, ALIGN)                              \
666   (STRICT_ALIGNMENT                                                     \
667    || (((MODE) == SFmode || (MODE) == DFmode || (MODE) == TFmode        \
668         || (MODE) == SDmode || (MODE) == DDmode || (MODE) == TDmode     \
669         || (MODE) == DImode)                                            \
670        && (ALIGN) < 32)                                                 \
671    || (VECTOR_MODE_P ((MODE)) && (ALIGN) < GET_MODE_BITSIZE ((MODE))))
672 \f
673 /* Standard register usage.  */
674
675 /* Number of actual hardware registers.
676    The hardware registers are assigned numbers for the compiler
677    from 0 to just below FIRST_PSEUDO_REGISTER.
678    All registers that the compiler knows about must be given numbers,
679    even those that are not normally considered general registers.
680
681    RS/6000 has 32 fixed-point registers, 32 floating-point registers,
682    an MQ register, a count register, a link register, and 8 condition
683    register fields, which we view here as separate registers.  AltiVec
684    adds 32 vector registers and a VRsave register.
685
686    In addition, the difference between the frame and argument pointers is
687    a function of the number of registers saved, so we need to have a
688    register for AP that will later be eliminated in favor of SP or FP.
689    This is a normal register, but it is fixed.
690
691    We also create a pseudo register for float/int conversions, that will
692    really represent the memory location used.  It is represented here as
693    a register, in order to work around problems in allocating stack storage
694    in inline functions.
695
696    Another pseudo (not included in DWARF_FRAME_REGISTERS) is soft frame
697    pointer, which is eventually eliminated in favor of SP or FP.  */
698
699 #define FIRST_PSEUDO_REGISTER 114
700
701 /* This must be included for pre gcc 3.0 glibc compatibility.  */
702 #define PRE_GCC3_DWARF_FRAME_REGISTERS 77
703
704 /* Add 32 dwarf columns for synthetic SPE registers.  */
705 #define DWARF_FRAME_REGISTERS ((FIRST_PSEUDO_REGISTER - 1) + 32)
706
707 /* The SPE has an additional 32 synthetic registers, with DWARF debug
708    info numbering for these registers starting at 1200.  While eh_frame
709    register numbering need not be the same as the debug info numbering,
710    we choose to number these regs for eh_frame at 1200 too.  This allows
711    future versions of the rs6000 backend to add hard registers and
712    continue to use the gcc hard register numbering for eh_frame.  If the
713    extra SPE registers in eh_frame were numbered starting from the
714    current value of FIRST_PSEUDO_REGISTER, then if FIRST_PSEUDO_REGISTER
715    changed we'd need to introduce a mapping in DWARF_FRAME_REGNUM to
716    avoid invalidating older SPE eh_frame info.
717
718    We must map them here to avoid huge unwinder tables mostly consisting
719    of unused space.  */
720 #define DWARF_REG_TO_UNWIND_COLUMN(r) \
721   ((r) > 1200 ? ((r) - 1200 + FIRST_PSEUDO_REGISTER - 1) : (r))
722
723 /* Use standard DWARF numbering for DWARF debugging information.  */
724 #define DBX_REGISTER_NUMBER(REGNO) rs6000_dbx_register_number (REGNO)
725
726 /* Use gcc hard register numbering for eh_frame.  */
727 #define DWARF_FRAME_REGNUM(REGNO) (REGNO)
728
729 /* Map register numbers held in the call frame info that gcc has
730    collected using DWARF_FRAME_REGNUM to those that should be output in
731    .debug_frame and .eh_frame.  We continue to use gcc hard reg numbers
732    for .eh_frame, but use the numbers mandated by the various ABIs for
733    .debug_frame.  rs6000_emit_prologue has translated any combination of
734    CR2, CR3, CR4 saves to a save of CR2.  The actual code emitted saves
735    the whole of CR, so we map CR2_REGNO to the DWARF reg for CR.  */
736 #define DWARF2_FRAME_REG_OUT(REGNO, FOR_EH)     \
737   ((FOR_EH) ? (REGNO)                           \
738    : (REGNO) == CR2_REGNO ? 64                  \
739    : DBX_REGISTER_NUMBER (REGNO))
740
741 /* 1 for registers that have pervasive standard uses
742    and are not available for the register allocator.
743
744    On RS/6000, r1 is used for the stack.  On Darwin, r2 is available
745    as a local register; for all other OS's r2 is the TOC pointer.
746
747    cr5 is not supposed to be used.
748
749    On System V implementations, r13 is fixed and not available for use.  */
750
751 #define FIXED_REGISTERS  \
752   {0, 1, FIXED_R2, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, FIXED_R13, 0, 0, \
753    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
754    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
755    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
756    0, 0, 0, 1, 0, 0, 0, 0, 0, 1, 0, 0, 1,          \
757    /* AltiVec registers.  */                       \
758    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
759    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
760    1, 1                                            \
761    , 1, 1, 1                                       \
762 }
763
764 /* 1 for registers not available across function calls.
765    These must include the FIXED_REGISTERS and also any
766    registers that can be used without being saved.
767    The latter must include the registers where values are returned
768    and the register where structure-value addresses are passed.
769    Aside from that, you can include as many other registers as you like.  */
770
771 #define CALL_USED_REGISTERS  \
772   {1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, FIXED_R13, 0, 0, \
773    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
774    1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 0, 0, \
775    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
776    1, 1, 1, 1, 1, 1, 0, 0, 0, 1, 1, 1, 1,          \
777    /* AltiVec registers.  */                       \
778    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
779    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
780    1, 1                                            \
781    , 1, 1, 1                                       \
782 }
783
784 /* Like `CALL_USED_REGISTERS' except this macro doesn't require that
785    the entire set of `FIXED_REGISTERS' be included.
786    (`CALL_USED_REGISTERS' must be a superset of `FIXED_REGISTERS').
787    This macro is optional.  If not specified, it defaults to the value
788    of `CALL_USED_REGISTERS'.  */
789
790 #define CALL_REALLY_USED_REGISTERS  \
791   {1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, FIXED_R13, 0, 0, \
792    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
793    1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 0, 0, \
794    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
795    1, 1, 1, 1, 1, 1, 0, 0, 0, 1, 1, 1, 1,          \
796    /* AltiVec registers.  */                       \
797    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
798    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
799    0, 0                                            \
800    , 0, 0, 0                                       \
801 }
802
803 #define TOTAL_ALTIVEC_REGS      (LAST_ALTIVEC_REGNO - FIRST_ALTIVEC_REGNO + 1)
804
805 #define FIRST_SAVED_ALTIVEC_REGNO (FIRST_ALTIVEC_REGNO+20)
806 #define FIRST_SAVED_FP_REGNO    (14+32)
807 #define FIRST_SAVED_GP_REGNO 13
808
809 /* List the order in which to allocate registers.  Each register must be
810    listed once, even those in FIXED_REGISTERS.
811
812    We allocate in the following order:
813         fp0             (not saved or used for anything)
814         fp13 - fp2      (not saved; incoming fp arg registers)
815         fp1             (not saved; return value)
816         fp31 - fp14     (saved; order given to save least number)
817         cr7, cr6        (not saved or special)
818         cr1             (not saved, but used for FP operations)
819         cr0             (not saved, but used for arithmetic operations)
820         cr4, cr3, cr2   (saved)
821         r0              (not saved; cannot be base reg)
822         r9              (not saved; best for TImode)
823         r11, r10, r8-r4 (not saved; highest used first to make less conflict)
824         r3              (not saved; return value register)
825         r31 - r13       (saved; order given to save least number)
826         r12             (not saved; if used for DImode or DFmode would use r13)
827         mq              (not saved; best to use it if we can)
828         ctr             (not saved; when we have the choice ctr is better)
829         lr              (saved)
830         cr5, r1, r2, ap, xer (fixed)
831         v0 - v1         (not saved or used for anything)
832         v13 - v3        (not saved; incoming vector arg registers)
833         v2              (not saved; incoming vector arg reg; return value)
834         v19 - v14       (not saved or used for anything)
835         v31 - v20       (saved; order given to save least number)
836         vrsave, vscr    (fixed)
837         spe_acc, spefscr (fixed)
838         sfp             (fixed)
839 */
840
841 #if FIXED_R2 == 1
842 #define MAYBE_R2_AVAILABLE
843 #define MAYBE_R2_FIXED 2,
844 #else
845 #define MAYBE_R2_AVAILABLE 2,
846 #define MAYBE_R2_FIXED
847 #endif
848
849 #define REG_ALLOC_ORDER                                         \
850   {32,                                                          \
851    45, 44, 43, 42, 41, 40, 39, 38, 37, 36, 35, 34,              \
852    33,                                                          \
853    63, 62, 61, 60, 59, 58, 57, 56, 55, 54, 53, 52, 51,          \
854    50, 49, 48, 47, 46,                                          \
855    75, 74, 69, 68, 72, 71, 70,                                  \
856    0, MAYBE_R2_AVAILABLE                                        \
857    9, 11, 10, 8, 7, 6, 5, 4,                                    \
858    3,                                                           \
859    31, 30, 29, 28, 27, 26, 25, 24, 23, 22, 21, 20, 19,          \
860    18, 17, 16, 15, 14, 13, 12,                                  \
861    64, 66, 65,                                                  \
862    73, 1, MAYBE_R2_FIXED 67, 76,                                \
863    /* AltiVec registers.  */                                    \
864    77, 78,                                                      \
865    90, 89, 88, 87, 86, 85, 84, 83, 82, 81, 80,                  \
866    79,                                                          \
867    96, 95, 94, 93, 92, 91,                                      \
868    108, 107, 106, 105, 104, 103, 102, 101, 100, 99, 98, 97,     \
869    109, 110,                                                    \
870    111, 112, 113                                                \
871 }
872
873 /* True if register is floating-point.  */
874 #define FP_REGNO_P(N) ((N) >= 32 && (N) <= 63)
875
876 /* True if register is a condition register.  */
877 #define CR_REGNO_P(N) ((N) >= CR0_REGNO && (N) <= CR7_REGNO)
878
879 /* True if register is a condition register, but not cr0.  */
880 #define CR_REGNO_NOT_CR0_P(N) ((N) >= CR1_REGNO && (N) <= CR7_REGNO)
881
882 /* True if register is an integer register.  */
883 #define INT_REGNO_P(N) \
884   ((N) <= 31 || (N) == ARG_POINTER_REGNUM || (N) == FRAME_POINTER_REGNUM)
885
886 /* SPE SIMD registers are just the GPRs.  */
887 #define SPE_SIMD_REGNO_P(N) ((N) <= 31)
888
889 /* PAIRED SIMD registers are just the FPRs.  */
890 #define PAIRED_SIMD_REGNO_P(N) ((N) >= 32 && (N) <= 63)
891
892 /* True if register is the XER register.  */
893 #define XER_REGNO_P(N) ((N) == XER_REGNO)
894
895 /* True if register is an AltiVec register.  */
896 #define ALTIVEC_REGNO_P(N) ((N) >= FIRST_ALTIVEC_REGNO && (N) <= LAST_ALTIVEC_REGNO)
897
898 /* Return number of consecutive hard regs needed starting at reg REGNO
899    to hold something of mode MODE.  */
900
901 #define HARD_REGNO_NREGS(REGNO, MODE) rs6000_hard_regno_nregs ((REGNO), (MODE))
902
903 #define HARD_REGNO_CALL_PART_CLOBBERED(REGNO, MODE)     \
904   ((TARGET_32BIT && TARGET_POWERPC64                    \
905     && (GET_MODE_SIZE (MODE) > 4)  \
906     && INT_REGNO_P (REGNO)) ? 1 : 0)
907
908 #define ALTIVEC_VECTOR_MODE(MODE)       \
909          ((MODE) == V16QImode           \
910           || (MODE) == V8HImode         \
911           || (MODE) == V4SFmode         \
912           || (MODE) == V4SImode)
913
914 #define SPE_VECTOR_MODE(MODE)           \
915         ((MODE) == V4HImode             \
916          || (MODE) == V2SFmode          \
917          || (MODE) == V1DImode          \
918          || (MODE) == V2SImode)
919
920 #define PAIRED_VECTOR_MODE(MODE)        \
921          ((MODE) == V2SFmode)            
922
923 #define UNITS_PER_SIMD_WORD(MODE)                                    \
924         (TARGET_ALTIVEC ? UNITS_PER_ALTIVEC_WORD                     \
925          : (TARGET_SPE ? UNITS_PER_SPE_WORD : (TARGET_PAIRED_FLOAT ? \
926          UNITS_PER_PAIRED_WORD : UNITS_PER_WORD)))
927
928 /* Value is TRUE if hard register REGNO can hold a value of
929    machine-mode MODE.  */
930 #define HARD_REGNO_MODE_OK(REGNO, MODE) \
931   rs6000_hard_regno_mode_ok_p[(int)(MODE)][REGNO]
932
933 /* Value is 1 if it is a good idea to tie two pseudo registers
934    when one has mode MODE1 and one has mode MODE2.
935    If HARD_REGNO_MODE_OK could produce different values for MODE1 and MODE2,
936    for any hard reg, then this must be 0 for correct output.  */
937 #define MODES_TIEABLE_P(MODE1, MODE2) \
938   (SCALAR_FLOAT_MODE_P (MODE1)                  \
939    ? SCALAR_FLOAT_MODE_P (MODE2)                \
940    : SCALAR_FLOAT_MODE_P (MODE2)                \
941    ? SCALAR_FLOAT_MODE_P (MODE1)                \
942    : GET_MODE_CLASS (MODE1) == MODE_CC          \
943    ? GET_MODE_CLASS (MODE2) == MODE_CC          \
944    : GET_MODE_CLASS (MODE2) == MODE_CC          \
945    ? GET_MODE_CLASS (MODE1) == MODE_CC          \
946    : SPE_VECTOR_MODE (MODE1)                    \
947    ? SPE_VECTOR_MODE (MODE2)                    \
948    : SPE_VECTOR_MODE (MODE2)                    \
949    ? SPE_VECTOR_MODE (MODE1)                    \
950    : ALTIVEC_VECTOR_MODE (MODE1)                \
951    ? ALTIVEC_VECTOR_MODE (MODE2)                \
952    : ALTIVEC_VECTOR_MODE (MODE2)                \
953    ? ALTIVEC_VECTOR_MODE (MODE1)                \
954    : 1)
955
956 /* Post-reload, we can't use any new AltiVec registers, as we already
957    emitted the vrsave mask.  */
958
959 #define HARD_REGNO_RENAME_OK(SRC, DST) \
960   (! ALTIVEC_REGNO_P (DST) || df_regs_ever_live_p (DST))
961
962 /* A C expression returning the cost of moving data from a register of class
963    CLASS1 to one of CLASS2.  */
964
965 #define REGISTER_MOVE_COST rs6000_register_move_cost
966
967 /* A C expressions returning the cost of moving data of MODE from a register to
968    or from memory.  */
969
970 #define MEMORY_MOVE_COST rs6000_memory_move_cost
971
972 /* Specify the cost of a branch insn; roughly the number of extra insns that
973    should be added to avoid a branch.
974
975    Set this to 3 on the RS/6000 since that is roughly the average cost of an
976    unscheduled conditional branch.  */
977
978 #define BRANCH_COST(speed_p, predictable_p) 3
979
980 /* Override BRANCH_COST heuristic which empirically produces worse
981    performance for removing short circuiting from the logical ops.  */
982
983 #define LOGICAL_OP_NON_SHORT_CIRCUIT 0
984
985 /* A fixed register used at epilogue generation to address SPE registers
986    with negative offsets.  The 64-bit load/store instructions on the SPE
987    only take positive offsets (and small ones at that), so we need to
988    reserve a register for consing up negative offsets.  */
989
990 #define FIXED_SCRATCH 0
991
992 /* Define this macro to change register usage conditional on target
993    flags.  */
994
995 #define CONDITIONAL_REGISTER_USAGE rs6000_conditional_register_usage ()
996
997 /* Specify the registers used for certain standard purposes.
998    The values of these macros are register numbers.  */
999
1000 /* RS/6000 pc isn't overloaded on a register that the compiler knows about.  */
1001 /* #define PC_REGNUM  */
1002
1003 /* Register to use for pushing function arguments.  */
1004 #define STACK_POINTER_REGNUM 1
1005
1006 /* Base register for access to local variables of the function.  */
1007 #define HARD_FRAME_POINTER_REGNUM 31
1008
1009 /* Base register for access to local variables of the function.  */
1010 #define FRAME_POINTER_REGNUM 113
1011
1012 /* Value should be nonzero if functions must have frame pointers.
1013    Zero means the frame pointer need not be set up (and parms
1014    may be accessed via the stack pointer) in functions that seem suitable.
1015    This is computed in `reload', in reload1.c.  */
1016 #define FRAME_POINTER_REQUIRED 0
1017
1018 /* Base register for access to arguments of the function.  */
1019 #define ARG_POINTER_REGNUM 67
1020
1021 /* Place to put static chain when calling a function that requires it.  */
1022 #define STATIC_CHAIN_REGNUM 11
1023
1024 \f
1025 /* Define the classes of registers for register constraints in the
1026    machine description.  Also define ranges of constants.
1027
1028    One of the classes must always be named ALL_REGS and include all hard regs.
1029    If there is more than one class, another class must be named NO_REGS
1030    and contain no registers.
1031
1032    The name GENERAL_REGS must be the name of a class (or an alias for
1033    another name such as ALL_REGS).  This is the class of registers
1034    that is allowed by "g" or "r" in a register constraint.
1035    Also, registers outside this class are allocated only when
1036    instructions express preferences for them.
1037
1038    The classes must be numbered in nondecreasing order; that is,
1039    a larger-numbered class must never be contained completely
1040    in a smaller-numbered class.
1041
1042    For any two classes, it is very desirable that there be another
1043    class that represents their union.  */
1044
1045 /* The RS/6000 has three types of registers, fixed-point, floating-point,
1046    and condition registers, plus three special registers, MQ, CTR, and the
1047    link register.  AltiVec adds a vector register class.
1048
1049    However, r0 is special in that it cannot be used as a base register.
1050    So make a class for registers valid as base registers.
1051
1052    Also, cr0 is the only condition code register that can be used in
1053    arithmetic insns, so make a separate class for it.  */
1054
1055 enum reg_class
1056 {
1057   NO_REGS,
1058   BASE_REGS,
1059   GENERAL_REGS,
1060   FLOAT_REGS,
1061   ALTIVEC_REGS,
1062   VRSAVE_REGS,
1063   VSCR_REGS,
1064   SPE_ACC_REGS,
1065   SPEFSCR_REGS,
1066   NON_SPECIAL_REGS,
1067   MQ_REGS,
1068   LINK_REGS,
1069   CTR_REGS,
1070   LINK_OR_CTR_REGS,
1071   SPECIAL_REGS,
1072   SPEC_OR_GEN_REGS,
1073   CR0_REGS,
1074   CR_REGS,
1075   NON_FLOAT_REGS,
1076   XER_REGS,
1077   ALL_REGS,
1078   LIM_REG_CLASSES
1079 };
1080
1081 #define N_REG_CLASSES (int) LIM_REG_CLASSES
1082
1083 /* Give names of register classes as strings for dump file.  */
1084
1085 #define REG_CLASS_NAMES                                                 \
1086 {                                                                       \
1087   "NO_REGS",                                                            \
1088   "BASE_REGS",                                                          \
1089   "GENERAL_REGS",                                                       \
1090   "FLOAT_REGS",                                                         \
1091   "ALTIVEC_REGS",                                                       \
1092   "VRSAVE_REGS",                                                        \
1093   "VSCR_REGS",                                                          \
1094   "SPE_ACC_REGS",                                                       \
1095   "SPEFSCR_REGS",                                                       \
1096   "NON_SPECIAL_REGS",                                                   \
1097   "MQ_REGS",                                                            \
1098   "LINK_REGS",                                                          \
1099   "CTR_REGS",                                                           \
1100   "LINK_OR_CTR_REGS",                                                   \
1101   "SPECIAL_REGS",                                                       \
1102   "SPEC_OR_GEN_REGS",                                                   \
1103   "CR0_REGS",                                                           \
1104   "CR_REGS",                                                            \
1105   "NON_FLOAT_REGS",                                                     \
1106   "XER_REGS",                                                           \
1107   "ALL_REGS"                                                            \
1108 }
1109
1110 /* Define which registers fit in which classes.
1111    This is an initializer for a vector of HARD_REG_SET
1112    of length N_REG_CLASSES.  */
1113
1114 #define REG_CLASS_CONTENTS                                                   \
1115 {                                                                            \
1116   { 0x00000000, 0x00000000, 0x00000000, 0x00000000 }, /* NO_REGS */          \
1117   { 0xfffffffe, 0x00000000, 0x00000008, 0x00020000 }, /* BASE_REGS */        \
1118   { 0xffffffff, 0x00000000, 0x00000008, 0x00020000 }, /* GENERAL_REGS */     \
1119   { 0x00000000, 0xffffffff, 0x00000000, 0x00000000 }, /* FLOAT_REGS */       \
1120   { 0x00000000, 0x00000000, 0xffffe000, 0x00001fff }, /* ALTIVEC_REGS */     \
1121   { 0x00000000, 0x00000000, 0x00000000, 0x00002000 }, /* VRSAVE_REGS */      \
1122   { 0x00000000, 0x00000000, 0x00000000, 0x00004000 }, /* VSCR_REGS */        \
1123   { 0x00000000, 0x00000000, 0x00000000, 0x00008000 }, /* SPE_ACC_REGS */     \
1124   { 0x00000000, 0x00000000, 0x00000000, 0x00010000 }, /* SPEFSCR_REGS */     \
1125   { 0xffffffff, 0xffffffff, 0x00000008, 0x00020000 }, /* NON_SPECIAL_REGS */ \
1126   { 0x00000000, 0x00000000, 0x00000001, 0x00000000 }, /* MQ_REGS */          \
1127   { 0x00000000, 0x00000000, 0x00000002, 0x00000000 }, /* LINK_REGS */        \
1128   { 0x00000000, 0x00000000, 0x00000004, 0x00000000 }, /* CTR_REGS */         \
1129   { 0x00000000, 0x00000000, 0x00000006, 0x00000000 }, /* LINK_OR_CTR_REGS */ \
1130   { 0x00000000, 0x00000000, 0x00000007, 0x00002000 }, /* SPECIAL_REGS */     \
1131   { 0xffffffff, 0x00000000, 0x0000000f, 0x00022000 }, /* SPEC_OR_GEN_REGS */ \
1132   { 0x00000000, 0x00000000, 0x00000010, 0x00000000 }, /* CR0_REGS */         \
1133   { 0x00000000, 0x00000000, 0x00000ff0, 0x00000000 }, /* CR_REGS */          \
1134   { 0xffffffff, 0x00000000, 0x0000efff, 0x00020000 }, /* NON_FLOAT_REGS */   \
1135   { 0x00000000, 0x00000000, 0x00001000, 0x00000000 }, /* XER_REGS */         \
1136   { 0xffffffff, 0xffffffff, 0xffffffff, 0x0003ffff }  /* ALL_REGS */         \
1137 }
1138
1139 /* The following macro defines cover classes for Integrated Register
1140    Allocator.  Cover classes is a set of non-intersected register
1141    classes covering all hard registers used for register allocation
1142    purpose.  Any move between two registers of a cover class should be
1143    cheaper than load or store of the registers.  The macro value is
1144    array of register classes with LIM_REG_CLASSES used as the end
1145    marker.  */
1146
1147 #define IRA_COVER_CLASSES                                                    \
1148 {                                                                            \
1149   GENERAL_REGS, SPECIAL_REGS, FLOAT_REGS, ALTIVEC_REGS,                      \
1150   /*VRSAVE_REGS,*/ VSCR_REGS, SPE_ACC_REGS, SPEFSCR_REGS,                    \
1151   /* MQ_REGS, LINK_REGS, CTR_REGS, */                                        \
1152   CR_REGS, XER_REGS, LIM_REG_CLASSES                                         \
1153 }
1154
1155 /* The same information, inverted:
1156    Return the class number of the smallest class containing
1157    reg number REGNO.  This could be a conditional expression
1158    or could index an array.  */
1159
1160 #define REGNO_REG_CLASS(REGNO)                  \
1161  ((REGNO) == 0 ? GENERAL_REGS                   \
1162   : (REGNO) < 32 ? BASE_REGS                    \
1163   : FP_REGNO_P (REGNO) ? FLOAT_REGS             \
1164   : ALTIVEC_REGNO_P (REGNO) ? ALTIVEC_REGS      \
1165   : (REGNO) == CR0_REGNO ? CR0_REGS             \
1166   : CR_REGNO_P (REGNO) ? CR_REGS                \
1167   : (REGNO) == MQ_REGNO ? MQ_REGS               \
1168   : (REGNO) == LR_REGNO ? LINK_REGS     \
1169   : (REGNO) == CTR_REGNO ? CTR_REGS     \
1170   : (REGNO) == ARG_POINTER_REGNUM ? BASE_REGS   \
1171   : (REGNO) == XER_REGNO ? XER_REGS             \
1172   : (REGNO) == VRSAVE_REGNO ? VRSAVE_REGS       \
1173   : (REGNO) == VSCR_REGNO ? VRSAVE_REGS         \
1174   : (REGNO) == SPE_ACC_REGNO ? SPE_ACC_REGS     \
1175   : (REGNO) == SPEFSCR_REGNO ? SPEFSCR_REGS     \
1176   : (REGNO) == FRAME_POINTER_REGNUM ? BASE_REGS \
1177   : NO_REGS)
1178
1179 /* The class value for index registers, and the one for base regs.  */
1180 #define INDEX_REG_CLASS GENERAL_REGS
1181 #define BASE_REG_CLASS BASE_REGS
1182
1183 /* Given an rtx X being reloaded into a reg required to be
1184    in class CLASS, return the class of reg to actually use.
1185    In general this is just CLASS; but on some machines
1186    in some cases it is preferable to use a more restrictive class.
1187
1188    On the RS/6000, we have to return NO_REGS when we want to reload a
1189    floating-point CONST_DOUBLE to force it to be copied to memory.
1190
1191    We also don't want to reload integer values into floating-point
1192    registers if we can at all help it.  In fact, this can
1193    cause reload to die, if it tries to generate a reload of CTR
1194    into a FP register and discovers it doesn't have the memory location
1195    required.
1196
1197    ??? Would it be a good idea to have reload do the converse, that is
1198    try to reload floating modes into FP registers if possible?
1199  */
1200
1201 #define PREFERRED_RELOAD_CLASS(X,CLASS)                 \
1202   ((CONSTANT_P (X)                                      \
1203     && reg_classes_intersect_p ((CLASS), FLOAT_REGS))   \
1204    ? NO_REGS                                            \
1205    : (GET_MODE_CLASS (GET_MODE (X)) == MODE_INT         \
1206       && (CLASS) == NON_SPECIAL_REGS)                   \
1207    ? GENERAL_REGS                                       \
1208    : (CLASS))
1209
1210 /* Return the register class of a scratch register needed to copy IN into
1211    or out of a register in CLASS in MODE.  If it can be done directly,
1212    NO_REGS is returned.  */
1213
1214 #define SECONDARY_RELOAD_CLASS(CLASS,MODE,IN) \
1215   rs6000_secondary_reload_class (CLASS, MODE, IN)
1216
1217 /* If we are copying between FP or AltiVec registers and anything
1218    else, we need a memory location.  The exception is when we are
1219    targeting ppc64 and the move to/from fpr to gpr instructions
1220    are available.*/
1221
1222 #define SECONDARY_MEMORY_NEEDED(CLASS1,CLASS2,MODE)                     \
1223  ((CLASS1) != (CLASS2) && (((CLASS1) == FLOAT_REGS                      \
1224                             && (!TARGET_MFPGPR || !TARGET_POWERPC64     \
1225                                 || ((MODE != DFmode)                    \
1226                                     && (MODE != DDmode)                 \
1227                                     && (MODE != DImode))))              \
1228                            || ((CLASS2) == FLOAT_REGS                   \
1229                                && (!TARGET_MFPGPR || !TARGET_POWERPC64  \
1230                                    || ((MODE != DFmode)                 \
1231                                        && (MODE != DDmode)              \
1232                                        && (MODE != DImode))))           \
1233                            || (CLASS1) == ALTIVEC_REGS                  \
1234                            || (CLASS2) == ALTIVEC_REGS))
1235
1236 /* For cpus that cannot load/store SDmode values from the 64-bit
1237    FP registers without using a full 64-bit load/store, we need
1238    to allocate a full 64-bit stack slot for them.  */
1239
1240 #define SECONDARY_MEMORY_NEEDED_RTX(MODE) \
1241   rs6000_secondary_memory_needed_rtx (MODE)
1242
1243 /* Return the maximum number of consecutive registers
1244    needed to represent mode MODE in a register of class CLASS.
1245
1246    On RS/6000, this is the size of MODE in words,
1247    except in the FP regs, where a single reg is enough for two words.  */
1248 #define CLASS_MAX_NREGS(CLASS, MODE)                                    \
1249  (((CLASS) == FLOAT_REGS)                                               \
1250   ? ((GET_MODE_SIZE (MODE) + UNITS_PER_FP_WORD - 1) / UNITS_PER_FP_WORD) \
1251   : (TARGET_E500_DOUBLE && (CLASS) == GENERAL_REGS                      \
1252      && (MODE) == DFmode)                               \
1253   ? 1                                                                   \
1254   : ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD))
1255
1256 /* Return nonzero if for CLASS a mode change from FROM to TO is invalid.  */
1257
1258 #define CANNOT_CHANGE_MODE_CLASS(FROM, TO, CLASS)                       \
1259   (GET_MODE_SIZE (FROM) != GET_MODE_SIZE (TO)                           \
1260    ? ((GET_MODE_SIZE (FROM) < 8 || GET_MODE_SIZE (TO) < 8               \
1261        || TARGET_IEEEQUAD)                                              \
1262       && reg_classes_intersect_p (FLOAT_REGS, CLASS))                   \
1263    : (((TARGET_E500_DOUBLE                                              \
1264         && ((((TO) == DFmode) + ((FROM) == DFmode)) == 1                \
1265             || (((TO) == TFmode) + ((FROM) == TFmode)) == 1             \
1266             || (((TO) == DDmode) + ((FROM) == DDmode)) == 1             \
1267             || (((TO) == TDmode) + ((FROM) == TDmode)) == 1             \
1268             || (((TO) == DImode) + ((FROM) == DImode)) == 1))           \
1269        || (TARGET_SPE                                                   \
1270            && (SPE_VECTOR_MODE (FROM) + SPE_VECTOR_MODE (TO)) == 1))    \
1271       && reg_classes_intersect_p (GENERAL_REGS, CLASS)))
1272
1273 /* Stack layout; function entry, exit and calling.  */
1274
1275 /* Enumeration to give which calling sequence to use.  */
1276 enum rs6000_abi {
1277   ABI_NONE,
1278   ABI_AIX,                      /* IBM's AIX */
1279   ABI_V4,                       /* System V.4/eabi */
1280   ABI_DARWIN                    /* Apple's Darwin (OS X kernel) */
1281 };
1282
1283 extern enum rs6000_abi rs6000_current_abi;      /* available for use by subtarget */
1284
1285 /* Define this if pushing a word on the stack
1286    makes the stack pointer a smaller address.  */
1287 #define STACK_GROWS_DOWNWARD
1288
1289 /* Offsets recorded in opcodes are a multiple of this alignment factor.  */
1290 #define DWARF_CIE_DATA_ALIGNMENT (-((int) (TARGET_32BIT ? 4 : 8)))
1291
1292 /* Define this to nonzero if the nominal address of the stack frame
1293    is at the high-address end of the local variables;
1294    that is, each additional local variable allocated
1295    goes at a more negative offset in the frame.
1296
1297    On the RS/6000, we grow upwards, from the area after the outgoing
1298    arguments.  */
1299 #define FRAME_GROWS_DOWNWARD (flag_stack_protect != 0)
1300
1301 /* Size of the outgoing register save area */
1302 #define RS6000_REG_SAVE ((DEFAULT_ABI == ABI_AIX                        \
1303                           || DEFAULT_ABI == ABI_DARWIN)                 \
1304                          ? (TARGET_64BIT ? 64 : 32)                     \
1305                          : 0)
1306
1307 /* Size of the fixed area on the stack */
1308 #define RS6000_SAVE_AREA \
1309   (((DEFAULT_ABI == ABI_AIX || DEFAULT_ABI == ABI_DARWIN) ? 24 : 8)     \
1310    << (TARGET_64BIT ? 1 : 0))
1311
1312 /* MEM representing address to save the TOC register */
1313 #define RS6000_SAVE_TOC gen_rtx_MEM (Pmode, \
1314                                      plus_constant (stack_pointer_rtx, \
1315                                                     (TARGET_32BIT ? 20 : 40)))
1316
1317 /* Align an address */
1318 #define RS6000_ALIGN(n,a) (((n) + (a) - 1) & ~((a) - 1))
1319
1320 /* Offset within stack frame to start allocating local variables at.
1321    If FRAME_GROWS_DOWNWARD, this is the offset to the END of the
1322    first local allocated.  Otherwise, it is the offset to the BEGINNING
1323    of the first local allocated.
1324
1325    On the RS/6000, the frame pointer is the same as the stack pointer,
1326    except for dynamic allocations.  So we start after the fixed area and
1327    outgoing parameter area.  */
1328
1329 #define STARTING_FRAME_OFFSET                                           \
1330   (FRAME_GROWS_DOWNWARD                                                 \
1331    ? 0                                                                  \
1332    : (RS6000_ALIGN (crtl->outgoing_args_size,           \
1333                     TARGET_ALTIVEC ? 16 : 8)                            \
1334       + RS6000_SAVE_AREA))
1335
1336 /* Offset from the stack pointer register to an item dynamically
1337    allocated on the stack, e.g., by `alloca'.
1338
1339    The default value for this macro is `STACK_POINTER_OFFSET' plus the
1340    length of the outgoing arguments.  The default is correct for most
1341    machines.  See `function.c' for details.  */
1342 #define STACK_DYNAMIC_OFFSET(FUNDECL)                                   \
1343   (RS6000_ALIGN (crtl->outgoing_args_size,                      \
1344                  TARGET_ALTIVEC ? 16 : 8)                               \
1345    + (STACK_POINTER_OFFSET))
1346
1347 /* If we generate an insn to push BYTES bytes,
1348    this says how many the stack pointer really advances by.
1349    On RS/6000, don't define this because there are no push insns.  */
1350 /*  #define PUSH_ROUNDING(BYTES) */
1351
1352 /* Offset of first parameter from the argument pointer register value.
1353    On the RS/6000, we define the argument pointer to the start of the fixed
1354    area.  */
1355 #define FIRST_PARM_OFFSET(FNDECL) RS6000_SAVE_AREA
1356
1357 /* Offset from the argument pointer register value to the top of
1358    stack.  This is different from FIRST_PARM_OFFSET because of the
1359    register save area.  */
1360 #define ARG_POINTER_CFA_OFFSET(FNDECL) 0
1361
1362 /* Define this if stack space is still allocated for a parameter passed
1363    in a register.  The value is the number of bytes allocated to this
1364    area.  */
1365 #define REG_PARM_STACK_SPACE(FNDECL)    RS6000_REG_SAVE
1366
1367 /* Define this if the above stack space is to be considered part of the
1368    space allocated by the caller.  */
1369 #define OUTGOING_REG_PARM_STACK_SPACE(FNTYPE) 1
1370
1371 /* This is the difference between the logical top of stack and the actual sp.
1372
1373    For the RS/6000, sp points past the fixed area.  */
1374 #define STACK_POINTER_OFFSET RS6000_SAVE_AREA
1375
1376 /* Define this if the maximum size of all the outgoing args is to be
1377    accumulated and pushed during the prologue.  The amount can be
1378    found in the variable crtl->outgoing_args_size.  */
1379 #define ACCUMULATE_OUTGOING_ARGS 1
1380
1381 /* Value is the number of bytes of arguments automatically
1382    popped when returning from a subroutine call.
1383    FUNDECL is the declaration node of the function (as a tree),
1384    FUNTYPE is the data type of the function (as a tree),
1385    or for a library call it is an identifier node for the subroutine name.
1386    SIZE is the number of bytes of arguments passed on the stack.  */
1387
1388 #define RETURN_POPS_ARGS(FUNDECL,FUNTYPE,SIZE) 0
1389
1390 /* Define how to find the value returned by a function.
1391    VALTYPE is the data type of the value (as a tree).
1392    If the precise function being called is known, FUNC is its FUNCTION_DECL;
1393    otherwise, FUNC is 0.  */
1394
1395 #define FUNCTION_VALUE(VALTYPE, FUNC) rs6000_function_value ((VALTYPE), (FUNC))
1396
1397 /* Define how to find the value returned by a library function
1398    assuming the value has mode MODE.  */
1399
1400 #define LIBCALL_VALUE(MODE) rs6000_libcall_value ((MODE))
1401
1402 /* DRAFT_V4_STRUCT_RET defaults off.  */
1403 #define DRAFT_V4_STRUCT_RET 0
1404
1405 /* Let TARGET_RETURN_IN_MEMORY control what happens.  */
1406 #define DEFAULT_PCC_STRUCT_RETURN 0
1407
1408 /* Mode of stack savearea.
1409    FUNCTION is VOIDmode because calling convention maintains SP.
1410    BLOCK needs Pmode for SP.
1411    NONLOCAL needs twice Pmode to maintain both backchain and SP.  */
1412 #define STACK_SAVEAREA_MODE(LEVEL)      \
1413   (LEVEL == SAVE_FUNCTION ? VOIDmode    \
1414   : LEVEL == SAVE_NONLOCAL ? (TARGET_32BIT ? DImode : TImode) : Pmode)
1415
1416 /* Minimum and maximum general purpose registers used to hold arguments.  */
1417 #define GP_ARG_MIN_REG 3
1418 #define GP_ARG_MAX_REG 10
1419 #define GP_ARG_NUM_REG (GP_ARG_MAX_REG - GP_ARG_MIN_REG + 1)
1420
1421 /* Minimum and maximum floating point registers used to hold arguments.  */
1422 #define FP_ARG_MIN_REG 33
1423 #define FP_ARG_AIX_MAX_REG 45
1424 #define FP_ARG_V4_MAX_REG  40
1425 #define FP_ARG_MAX_REG ((DEFAULT_ABI == ABI_AIX                         \
1426                          || DEFAULT_ABI == ABI_DARWIN)                  \
1427                         ? FP_ARG_AIX_MAX_REG : FP_ARG_V4_MAX_REG)
1428 #define FP_ARG_NUM_REG (FP_ARG_MAX_REG - FP_ARG_MIN_REG + 1)
1429
1430 /* Minimum and maximum AltiVec registers used to hold arguments.  */
1431 #define ALTIVEC_ARG_MIN_REG (FIRST_ALTIVEC_REGNO + 2)
1432 #define ALTIVEC_ARG_MAX_REG (ALTIVEC_ARG_MIN_REG + 11)
1433 #define ALTIVEC_ARG_NUM_REG (ALTIVEC_ARG_MAX_REG - ALTIVEC_ARG_MIN_REG + 1)
1434
1435 /* Return registers */
1436 #define GP_ARG_RETURN GP_ARG_MIN_REG
1437 #define FP_ARG_RETURN FP_ARG_MIN_REG
1438 #define ALTIVEC_ARG_RETURN (FIRST_ALTIVEC_REGNO + 2)
1439
1440 /* Flags for the call/call_value rtl operations set up by function_arg */
1441 #define CALL_NORMAL             0x00000000      /* no special processing */
1442 /* Bits in 0x00000001 are unused.  */
1443 #define CALL_V4_CLEAR_FP_ARGS   0x00000002      /* V.4, no FP args passed */
1444 #define CALL_V4_SET_FP_ARGS     0x00000004      /* V.4, FP args were passed */
1445 #define CALL_LONG               0x00000008      /* always call indirect */
1446 #define CALL_LIBCALL            0x00000010      /* libcall */
1447
1448 /* We don't have prologue and epilogue functions to save/restore
1449    everything for most ABIs.  */
1450 #define WORLD_SAVE_P(INFO) 0
1451
1452 /* 1 if N is a possible register number for a function value
1453    as seen by the caller.
1454
1455    On RS/6000, this is r3, fp1, and v2 (for AltiVec).  */
1456 #define FUNCTION_VALUE_REGNO_P(N)                                       \
1457   ((N) == GP_ARG_RETURN                                                 \
1458    || ((N) == FP_ARG_RETURN && TARGET_HARD_FLOAT && TARGET_FPRS)        \
1459    || ((N) == ALTIVEC_ARG_RETURN && TARGET_ALTIVEC && TARGET_ALTIVEC_ABI))
1460
1461 /* 1 if N is a possible register number for function argument passing.
1462    On RS/6000, these are r3-r10 and fp1-fp13.
1463    On AltiVec, v2 - v13 are used for passing vectors.  */
1464 #define FUNCTION_ARG_REGNO_P(N)                                         \
1465   ((unsigned) (N) - GP_ARG_MIN_REG < GP_ARG_NUM_REG                     \
1466    || ((unsigned) (N) - ALTIVEC_ARG_MIN_REG < ALTIVEC_ARG_NUM_REG       \
1467        && TARGET_ALTIVEC && TARGET_ALTIVEC_ABI)                         \
1468    || ((unsigned) (N) - FP_ARG_MIN_REG < FP_ARG_NUM_REG                 \
1469        && TARGET_HARD_FLOAT && TARGET_FPRS))
1470 \f
1471 /* Define a data type for recording info about an argument list
1472    during the scan of that argument list.  This data type should
1473    hold all necessary information about the function itself
1474    and about the args processed so far, enough to enable macros
1475    such as FUNCTION_ARG to determine where the next arg should go.
1476
1477    On the RS/6000, this is a structure.  The first element is the number of
1478    total argument words, the second is used to store the next
1479    floating-point register number, and the third says how many more args we
1480    have prototype types for.
1481
1482    For ABI_V4, we treat these slightly differently -- `sysv_gregno' is
1483    the next available GP register, `fregno' is the next available FP
1484    register, and `words' is the number of words used on the stack.
1485
1486    The varargs/stdarg support requires that this structure's size
1487    be a multiple of sizeof(int).  */
1488
1489 typedef struct rs6000_args
1490 {
1491   int words;                    /* # words used for passing GP registers */
1492   int fregno;                   /* next available FP register */
1493   int vregno;                   /* next available AltiVec register */
1494   int nargs_prototype;          /* # args left in the current prototype */
1495   int prototype;                /* Whether a prototype was defined */
1496   int stdarg;                   /* Whether function is a stdarg function.  */
1497   int call_cookie;              /* Do special things for this call */
1498   int sysv_gregno;              /* next available GP register */
1499   int intoffset;                /* running offset in struct (darwin64) */
1500   int use_stack;                /* any part of struct on stack (darwin64) */
1501   int named;                    /* false for varargs params */
1502 } CUMULATIVE_ARGS;
1503
1504 /* Initialize a variable CUM of type CUMULATIVE_ARGS
1505    for a call to a function whose data type is FNTYPE.
1506    For a library call, FNTYPE is 0.  */
1507
1508 #define INIT_CUMULATIVE_ARGS(CUM, FNTYPE, LIBNAME, INDIRECT, N_NAMED_ARGS) \
1509   init_cumulative_args (&CUM, FNTYPE, LIBNAME, FALSE, FALSE, N_NAMED_ARGS)
1510
1511 /* Similar, but when scanning the definition of a procedure.  We always
1512    set NARGS_PROTOTYPE large so we never return an EXPR_LIST.  */
1513
1514 #define INIT_CUMULATIVE_INCOMING_ARGS(CUM, FNTYPE, LIBNAME) \
1515   init_cumulative_args (&CUM, FNTYPE, LIBNAME, TRUE, FALSE, 1000)
1516
1517 /* Like INIT_CUMULATIVE_ARGS' but only used for outgoing libcalls.  */
1518
1519 #define INIT_CUMULATIVE_LIBCALL_ARGS(CUM, MODE, LIBNAME) \
1520   init_cumulative_args (&CUM, NULL_TREE, LIBNAME, FALSE, TRUE, 0)
1521
1522 /* Update the data in CUM to advance over an argument
1523    of mode MODE and data type TYPE.
1524    (TYPE is null for libcalls where that information may not be available.)  */
1525
1526 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED)    \
1527   function_arg_advance (&CUM, MODE, TYPE, NAMED, 0)
1528
1529 /* Determine where to put an argument to a function.
1530    Value is zero to push the argument on the stack,
1531    or a hard register in which to store the argument.
1532
1533    MODE is the argument's machine mode.
1534    TYPE is the data type of the argument (as a tree).
1535     This is null for libcalls where that information may
1536     not be available.
1537    CUM is a variable of type CUMULATIVE_ARGS which gives info about
1538     the preceding args and about the function being called.
1539    NAMED is nonzero if this argument is a named parameter
1540     (otherwise it is an extra parameter matching an ellipsis).
1541
1542    On RS/6000 the first eight words of non-FP are normally in registers
1543    and the rest are pushed.  The first 13 FP args are in registers.
1544
1545    If this is floating-point and no prototype is specified, we use
1546    both an FP and integer register (or possibly FP reg and stack).  Library
1547    functions (when TYPE is zero) always have the proper types for args,
1548    so we can pass the FP value just in one register.  emit_library_function
1549    doesn't support EXPR_LIST anyway.  */
1550
1551 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED) \
1552   function_arg (&CUM, MODE, TYPE, NAMED)
1553
1554 /* If defined, a C expression which determines whether, and in which
1555    direction, to pad out an argument with extra space.  The value
1556    should be of type `enum direction': either `upward' to pad above
1557    the argument, `downward' to pad below, or `none' to inhibit
1558    padding.  */
1559
1560 #define FUNCTION_ARG_PADDING(MODE, TYPE) function_arg_padding (MODE, TYPE)
1561
1562 /* If defined, a C expression that gives the alignment boundary, in bits,
1563    of an argument with the specified mode and type.  If it is not defined,
1564    PARM_BOUNDARY is used for all arguments.  */
1565
1566 #define FUNCTION_ARG_BOUNDARY(MODE, TYPE) \
1567   function_arg_boundary (MODE, TYPE)
1568
1569 #define PAD_VARARGS_DOWN \
1570    (FUNCTION_ARG_PADDING (TYPE_MODE (type), type) == downward)
1571
1572 /* Output assembler code to FILE to increment profiler label # LABELNO
1573    for profiling a function entry.  */
1574
1575 #define FUNCTION_PROFILER(FILE, LABELNO)        \
1576   output_function_profiler ((FILE), (LABELNO));
1577
1578 /* EXIT_IGNORE_STACK should be nonzero if, when returning from a function,
1579    the stack pointer does not matter. No definition is equivalent to
1580    always zero.
1581
1582    On the RS/6000, this is nonzero because we can restore the stack from
1583    its backpointer, which we maintain.  */
1584 #define EXIT_IGNORE_STACK       1
1585
1586 /* Define this macro as a C expression that is nonzero for registers
1587    that are used by the epilogue or the return' pattern.  The stack
1588    and frame pointer registers are already be assumed to be used as
1589    needed.  */
1590
1591 #define EPILOGUE_USES(REGNO)                                    \
1592   ((reload_completed && (REGNO) == LR_REGNO)                    \
1593    || (TARGET_ALTIVEC && (REGNO) == VRSAVE_REGNO)               \
1594    || (crtl->calls_eh_return                            \
1595        && TARGET_AIX                                            \
1596        && (REGNO) == 2))
1597
1598 \f
1599 /* TRAMPOLINE_TEMPLATE deleted */
1600
1601 /* Length in units of the trampoline for entering a nested function.  */
1602
1603 #define TRAMPOLINE_SIZE rs6000_trampoline_size ()
1604
1605 /* Emit RTL insns to initialize the variable parts of a trampoline.
1606    FNADDR is an RTX for the address of the function's pure code.
1607    CXT is an RTX for the static chain value for the function.  */
1608
1609 #define INITIALIZE_TRAMPOLINE(ADDR, FNADDR, CXT)                \
1610   rs6000_initialize_trampoline (ADDR, FNADDR, CXT)
1611 \f
1612 /* Definitions for __builtin_return_address and __builtin_frame_address.
1613    __builtin_return_address (0) should give link register (65), enable
1614    this.  */
1615 /* This should be uncommented, so that the link register is used, but
1616    currently this would result in unmatched insns and spilling fixed
1617    registers so we'll leave it for another day.  When these problems are
1618    taken care of one additional fetch will be necessary in RETURN_ADDR_RTX.
1619    (mrs) */
1620 /* #define RETURN_ADDR_IN_PREVIOUS_FRAME */
1621
1622 /* Number of bytes into the frame return addresses can be found.  See
1623    rs6000_stack_info in rs6000.c for more information on how the different
1624    abi's store the return address.  */
1625 #define RETURN_ADDRESS_OFFSET                                           \
1626  ((DEFAULT_ABI == ABI_AIX                                               \
1627    || DEFAULT_ABI == ABI_DARWIN)        ? (TARGET_32BIT ? 8 : 16) :     \
1628   (DEFAULT_ABI == ABI_V4)               ? 4 :                           \
1629   (internal_error ("RETURN_ADDRESS_OFFSET not supported"), 0))
1630
1631 /* The current return address is in link register (65).  The return address
1632    of anything farther back is accessed normally at an offset of 8 from the
1633    frame pointer.  */
1634 #define RETURN_ADDR_RTX(COUNT, FRAME)                 \
1635   (rs6000_return_addr (COUNT, FRAME))
1636
1637 \f
1638 /* Definitions for register eliminations.
1639
1640    We have two registers that can be eliminated on the RS/6000.  First, the
1641    frame pointer register can often be eliminated in favor of the stack
1642    pointer register.  Secondly, the argument pointer register can always be
1643    eliminated; it is replaced with either the stack or frame pointer.
1644
1645    In addition, we use the elimination mechanism to see if r30 is needed
1646    Initially we assume that it isn't.  If it is, we spill it.  This is done
1647    by making it an eliminable register.  We replace it with itself so that
1648    if it isn't needed, then existing uses won't be modified.  */
1649
1650 /* This is an array of structures.  Each structure initializes one pair
1651    of eliminable registers.  The "from" register number is given first,
1652    followed by "to".  Eliminations of the same "from" register are listed
1653    in order of preference.  */
1654 #define ELIMINABLE_REGS                                 \
1655 {{ HARD_FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM},    \
1656  { FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM},         \
1657  { FRAME_POINTER_REGNUM, HARD_FRAME_POINTER_REGNUM},    \
1658  { ARG_POINTER_REGNUM, STACK_POINTER_REGNUM},           \
1659  { ARG_POINTER_REGNUM, HARD_FRAME_POINTER_REGNUM},      \
1660  { RS6000_PIC_OFFSET_TABLE_REGNUM, RS6000_PIC_OFFSET_TABLE_REGNUM } }
1661
1662 /* Given FROM and TO register numbers, say whether this elimination is allowed.
1663    Frame pointer elimination is automatically handled.
1664
1665    For the RS/6000, if frame pointer elimination is being done, we would like
1666    to convert ap into fp, not sp.
1667
1668    We need r30 if -mminimal-toc was specified, and there are constant pool
1669    references.  */
1670
1671 #define CAN_ELIMINATE(FROM, TO)                                         \
1672  ((FROM) == ARG_POINTER_REGNUM && (TO) == STACK_POINTER_REGNUM          \
1673   ? ! frame_pointer_needed                                              \
1674   : (FROM) == RS6000_PIC_OFFSET_TABLE_REGNUM                            \
1675   ? ! TARGET_MINIMAL_TOC || TARGET_NO_TOC || get_pool_size () == 0      \
1676   : 1)
1677
1678 /* Define the offset between two registers, one to be eliminated, and the other
1679    its replacement, at the start of a routine.  */
1680 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET) \
1681   ((OFFSET) = rs6000_initial_elimination_offset(FROM, TO))
1682 \f
1683 /* Addressing modes, and classification of registers for them.  */
1684
1685 #define HAVE_PRE_DECREMENT 1
1686 #define HAVE_PRE_INCREMENT 1
1687 #define HAVE_PRE_MODIFY_DISP 1
1688 #define HAVE_PRE_MODIFY_REG 1
1689
1690 /* Macros to check register numbers against specific register classes.  */
1691
1692 /* These assume that REGNO is a hard or pseudo reg number.
1693    They give nonzero only if REGNO is a hard reg of the suitable class
1694    or a pseudo reg currently allocated to a suitable hard reg.
1695    Since they use reg_renumber, they are safe only once reg_renumber
1696    has been allocated, which happens in local-alloc.c.  */
1697
1698 #define REGNO_OK_FOR_INDEX_P(REGNO)                             \
1699 ((REGNO) < FIRST_PSEUDO_REGISTER                                \
1700  ? (REGNO) <= 31 || (REGNO) == 67                               \
1701    || (REGNO) == FRAME_POINTER_REGNUM                           \
1702  : (reg_renumber[REGNO] >= 0                                    \
1703     && (reg_renumber[REGNO] <= 31 || reg_renumber[REGNO] == 67  \
1704         || reg_renumber[REGNO] == FRAME_POINTER_REGNUM)))
1705
1706 #define REGNO_OK_FOR_BASE_P(REGNO)                              \
1707 ((REGNO) < FIRST_PSEUDO_REGISTER                                \
1708  ? ((REGNO) > 0 && (REGNO) <= 31) || (REGNO) == 67              \
1709    || (REGNO) == FRAME_POINTER_REGNUM                           \
1710  : (reg_renumber[REGNO] > 0                                     \
1711     && (reg_renumber[REGNO] <= 31 || reg_renumber[REGNO] == 67  \
1712         || reg_renumber[REGNO] == FRAME_POINTER_REGNUM)))
1713 \f
1714 /* Maximum number of registers that can appear in a valid memory address.  */
1715
1716 #define MAX_REGS_PER_ADDRESS 2
1717
1718 /* Recognize any constant value that is a valid address.  */
1719
1720 #define CONSTANT_ADDRESS_P(X)   \
1721   (GET_CODE (X) == LABEL_REF || GET_CODE (X) == SYMBOL_REF              \
1722    || GET_CODE (X) == CONST_INT || GET_CODE (X) == CONST                \
1723    || GET_CODE (X) == HIGH)
1724
1725 /* Nonzero if the constant value X is a legitimate general operand.
1726    It is given that X satisfies CONSTANT_P or is a CONST_DOUBLE.
1727
1728    On the RS/6000, all integer constants are acceptable, most won't be valid
1729    for particular insns, though.  Only easy FP constants are
1730    acceptable.  */
1731
1732 #define LEGITIMATE_CONSTANT_P(X)                                \
1733   (((GET_CODE (X) != CONST_DOUBLE                               \
1734      && GET_CODE (X) != CONST_VECTOR)                           \
1735     || GET_MODE (X) == VOIDmode                                 \
1736     || (TARGET_POWERPC64 && GET_MODE (X) == DImode)             \
1737     || easy_fp_constant (X, GET_MODE (X))                       \
1738     || easy_vector_constant (X, GET_MODE (X)))                  \
1739    && !rs6000_tls_referenced_p (X))
1740
1741 #define EASY_VECTOR_15(n) ((n) >= -16 && (n) <= 15)
1742 #define EASY_VECTOR_15_ADD_SELF(n) (!EASY_VECTOR_15((n))        \
1743                                     && EASY_VECTOR_15((n) >> 1) \
1744                                     && ((n) & 1) == 0)
1745
1746 /* The macros REG_OK_FOR..._P assume that the arg is a REG rtx
1747    and check its validity for a certain class.
1748    We have two alternate definitions for each of them.
1749    The usual definition accepts all pseudo regs; the other rejects
1750    them unless they have been allocated suitable hard regs.
1751    The symbol REG_OK_STRICT causes the latter definition to be used.
1752
1753    Most source files want to accept pseudo regs in the hope that
1754    they will get allocated to the class that the insn wants them to be in.
1755    Source files for reload pass need to be strict.
1756    After reload, it makes no difference, since pseudo regs have
1757    been eliminated by then.  */
1758
1759 #ifdef REG_OK_STRICT
1760 # define REG_OK_STRICT_FLAG 1
1761 #else
1762 # define REG_OK_STRICT_FLAG 0
1763 #endif
1764
1765 /* Nonzero if X is a hard reg that can be used as an index
1766    or if it is a pseudo reg in the non-strict case.  */
1767 #define INT_REG_OK_FOR_INDEX_P(X, STRICT)                       \
1768   ((!(STRICT) && REGNO (X) >= FIRST_PSEUDO_REGISTER)            \
1769    || REGNO_OK_FOR_INDEX_P (REGNO (X)))
1770
1771 /* Nonzero if X is a hard reg that can be used as a base reg
1772    or if it is a pseudo reg in the non-strict case.  */
1773 #define INT_REG_OK_FOR_BASE_P(X, STRICT)                        \
1774   ((!(STRICT) && REGNO (X) >= FIRST_PSEUDO_REGISTER)            \
1775    || REGNO_OK_FOR_BASE_P (REGNO (X)))
1776
1777 #define REG_OK_FOR_INDEX_P(X) INT_REG_OK_FOR_INDEX_P (X, REG_OK_STRICT_FLAG)
1778 #define REG_OK_FOR_BASE_P(X)  INT_REG_OK_FOR_BASE_P (X, REG_OK_STRICT_FLAG)
1779 \f
1780 /* GO_IF_LEGITIMATE_ADDRESS recognizes an RTL expression
1781    that is a valid memory address for an instruction.
1782    The MODE argument is the machine mode for the MEM expression
1783    that wants to use this address.
1784
1785    On the RS/6000, there are four valid addresses: a SYMBOL_REF that
1786    refers to a constant pool entry of an address (or the sum of it
1787    plus a constant), a short (16-bit signed) constant plus a register,
1788    the sum of two registers, or a register indirect, possibly with an
1789    auto-increment.  For DFmode, DDmode and DImode with a constant plus
1790    register, we must ensure that both words are addressable or PowerPC64
1791    with offset word aligned.
1792
1793    For modes spanning multiple registers (DFmode and DDmode in 32-bit GPRs,
1794    32-bit DImode, TImode), indexed addressing cannot be used because
1795    adjacent memory cells are accessed by adding word-sized offsets
1796    during assembly output.  */
1797
1798 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, ADDR)                 \
1799 { if (rs6000_legitimate_address (MODE, X, REG_OK_STRICT_FLAG))  \
1800     goto ADDR;                                                  \
1801 }
1802 \f
1803 /* Try machine-dependent ways of modifying an illegitimate address
1804    to be legitimate.  If we find one, return the new, valid address.
1805    This macro is used in only one place: `memory_address' in explow.c.
1806
1807    OLDX is the address as it was before break_out_memory_refs was called.
1808    In some cases it is useful to look at this to decide what needs to be done.
1809
1810    MODE and WIN are passed so that this macro can use
1811    GO_IF_LEGITIMATE_ADDRESS.
1812
1813    It is always safe for this macro to do nothing.  It exists to recognize
1814    opportunities to optimize the output.
1815
1816    On RS/6000, first check for the sum of a register with a constant
1817    integer that is out of range.  If so, generate code to add the
1818    constant with the low-order 16 bits masked to the register and force
1819    this result into another register (this can be done with `cau').
1820    Then generate an address of REG+(CONST&0xffff), allowing for the
1821    possibility of bit 16 being a one.
1822
1823    Then check for the sum of a register and something not constant, try to
1824    load the other things into a register and return the sum.  */
1825
1826 #define LEGITIMIZE_ADDRESS(X,OLDX,MODE,WIN)                     \
1827 {  rtx result = rs6000_legitimize_address (X, OLDX, MODE);      \
1828    if (result != NULL_RTX)                                      \
1829      {                                                          \
1830        (X) = result;                                            \
1831        goto WIN;                                                \
1832      }                                                          \
1833 }
1834
1835 /* Try a machine-dependent way of reloading an illegitimate address
1836    operand.  If we find one, push the reload and jump to WIN.  This
1837    macro is used in only one place: `find_reloads_address' in reload.c.
1838
1839    Implemented on rs6000 by rs6000_legitimize_reload_address.
1840    Note that (X) is evaluated twice; this is safe in current usage.  */
1841
1842 #define LEGITIMIZE_RELOAD_ADDRESS(X,MODE,OPNUM,TYPE,IND_LEVELS,WIN)          \
1843 do {                                                                         \
1844   int win;                                                                   \
1845   (X) = rs6000_legitimize_reload_address ((X), (MODE), (OPNUM),              \
1846                         (int)(TYPE), (IND_LEVELS), &win);                    \
1847   if ( win )                                                                 \
1848     goto WIN;                                                                \
1849 } while (0)
1850
1851 /* Go to LABEL if ADDR (a legitimate address expression)
1852    has an effect that depends on the machine mode it is used for.  */
1853
1854 #define GO_IF_MODE_DEPENDENT_ADDRESS(ADDR,LABEL)                \
1855 do {                                                            \
1856   if (rs6000_mode_dependent_address (ADDR))                     \
1857     goto LABEL;                                                 \
1858 } while (0)
1859 \f
1860 /* The register number of the register used to address a table of
1861    static data addresses in memory.  In some cases this register is
1862    defined by a processor's "application binary interface" (ABI).
1863    When this macro is defined, RTL is generated for this register
1864    once, as with the stack pointer and frame pointer registers.  If
1865    this macro is not defined, it is up to the machine-dependent files
1866    to allocate such a register (if necessary).  */
1867
1868 #define RS6000_PIC_OFFSET_TABLE_REGNUM 30
1869 #define PIC_OFFSET_TABLE_REGNUM (flag_pic ? RS6000_PIC_OFFSET_TABLE_REGNUM : INVALID_REGNUM)
1870
1871 #define TOC_REGISTER (TARGET_MINIMAL_TOC ? RS6000_PIC_OFFSET_TABLE_REGNUM : 2)
1872
1873 /* Define this macro if the register defined by
1874    `PIC_OFFSET_TABLE_REGNUM' is clobbered by calls.  Do not define
1875    this macro if `PIC_OFFSET_TABLE_REGNUM' is not defined.  */
1876
1877 /* #define PIC_OFFSET_TABLE_REG_CALL_CLOBBERED */
1878
1879 /* A C expression that is nonzero if X is a legitimate immediate
1880    operand on the target machine when generating position independent
1881    code.  You can assume that X satisfies `CONSTANT_P', so you need
1882    not check this.  You can also assume FLAG_PIC is true, so you need
1883    not check it either.  You need not define this macro if all
1884    constants (including `SYMBOL_REF') can be immediate operands when
1885    generating position independent code.  */
1886
1887 /* #define LEGITIMATE_PIC_OPERAND_P (X) */
1888 \f
1889 /* Define this if some processing needs to be done immediately before
1890    emitting code for an insn.  */
1891
1892 /* #define FINAL_PRESCAN_INSN(INSN,OPERANDS,NOPERANDS) */
1893
1894 /* Specify the machine mode that this machine uses
1895    for the index in the tablejump instruction.  */
1896 #define CASE_VECTOR_MODE SImode
1897
1898 /* Define as C expression which evaluates to nonzero if the tablejump
1899    instruction expects the table to contain offsets from the address of the
1900    table.
1901    Do not define this if the table should contain absolute addresses.  */
1902 #define CASE_VECTOR_PC_RELATIVE 1
1903
1904 /* Define this as 1 if `char' should by default be signed; else as 0.  */
1905 #define DEFAULT_SIGNED_CHAR 0
1906
1907 /* This flag, if defined, says the same insns that convert to a signed fixnum
1908    also convert validly to an unsigned one.  */
1909
1910 /* #define FIXUNS_TRUNC_LIKE_FIX_TRUNC */
1911
1912 /* An integer expression for the size in bits of the largest integer machine
1913    mode that should actually be used.  */
1914
1915 /* Allow pairs of registers to be used, which is the intent of the default.  */
1916 #define MAX_FIXED_MODE_SIZE GET_MODE_BITSIZE (TARGET_POWERPC64 ? TImode : DImode)
1917
1918 /* Max number of bytes we can move from memory to memory
1919    in one reasonably fast instruction.  */
1920 #define MOVE_MAX (! TARGET_POWERPC64 ? 4 : 8)
1921 #define MAX_MOVE_MAX 8
1922
1923 /* Nonzero if access to memory by bytes is no faster than for words.
1924    Also nonzero if doing byte operations (specifically shifts) in registers
1925    is undesirable.  */
1926 #define SLOW_BYTE_ACCESS 1
1927
1928 /* Define if operations between registers always perform the operation
1929    on the full register even if a narrower mode is specified.  */
1930 #define WORD_REGISTER_OPERATIONS
1931
1932 /* Define if loading in MODE, an integral mode narrower than BITS_PER_WORD
1933    will either zero-extend or sign-extend.  The value of this macro should
1934    be the code that says which one of the two operations is implicitly
1935    done, UNKNOWN if none.  */
1936 #define LOAD_EXTEND_OP(MODE) ZERO_EXTEND
1937
1938 /* Define if loading short immediate values into registers sign extends.  */
1939 #define SHORT_IMMEDIATES_SIGN_EXTEND
1940 \f
1941 /* Value is 1 if truncating an integer of INPREC bits to OUTPREC bits
1942    is done just by pretending it is already truncated.  */
1943 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC) 1
1944
1945 /* The cntlzw and cntlzd instructions return 32 and 64 for input of zero.  */
1946 #define CLZ_DEFINED_VALUE_AT_ZERO(MODE, VALUE) \
1947   ((VALUE) = ((MODE) == SImode ? 32 : 64), 1)
1948
1949 /* The CTZ patterns return -1 for input of zero.  */
1950 #define CTZ_DEFINED_VALUE_AT_ZERO(MODE, VALUE) ((VALUE) = -1, 1)
1951
1952 /* Specify the machine mode that pointers have.
1953    After generation of rtl, the compiler makes no further distinction
1954    between pointers and any other objects of this machine mode.  */
1955 #define Pmode (TARGET_32BIT ? SImode : DImode)
1956
1957 /* Supply definition of STACK_SIZE_MODE for allocate_dynamic_stack_space.  */
1958 #define STACK_SIZE_MODE (TARGET_32BIT ? SImode : DImode)
1959
1960 /* Mode of a function address in a call instruction (for indexing purposes).
1961    Doesn't matter on RS/6000.  */
1962 #define FUNCTION_MODE SImode
1963
1964 /* Define this if addresses of constant functions
1965    shouldn't be put through pseudo regs where they can be cse'd.
1966    Desirable on machines where ordinary constants are expensive
1967    but a CALL with constant address is cheap.  */
1968 #define NO_FUNCTION_CSE
1969
1970 /* Define this to be nonzero if shift instructions ignore all but the low-order
1971    few bits.
1972
1973    The sle and sre instructions which allow SHIFT_COUNT_TRUNCATED
1974    have been dropped from the PowerPC architecture.  */
1975
1976 #define SHIFT_COUNT_TRUNCATED (TARGET_POWER ? 1 : 0)
1977
1978 /* Adjust the length of an INSN.  LENGTH is the currently-computed length and
1979    should be adjusted to reflect any required changes.  This macro is used when
1980    there is some systematic length adjustment required that would be difficult
1981    to express in the length attribute.  */
1982
1983 /* #define ADJUST_INSN_LENGTH(X,LENGTH) */
1984
1985 /* Given a comparison code (EQ, NE, etc.) and the first operand of a
1986    COMPARE, return the mode to be used for the comparison.  For
1987    floating-point, CCFPmode should be used.  CCUNSmode should be used
1988    for unsigned comparisons.  CCEQmode should be used when we are
1989    doing an inequality comparison on the result of a
1990    comparison.  CCmode should be used in all other cases.  */
1991
1992 #define SELECT_CC_MODE(OP,X,Y) \
1993   (SCALAR_FLOAT_MODE_P (GET_MODE (X)) ? CCFPmode        \
1994    : (OP) == GTU || (OP) == LTU || (OP) == GEU || (OP) == LEU ? CCUNSmode \
1995    : (((OP) == EQ || (OP) == NE) && COMPARISON_P (X)                      \
1996       ? CCEQmode : CCmode))
1997
1998 /* Can the condition code MODE be safely reversed?  This is safe in
1999    all cases on this port, because at present it doesn't use the
2000    trapping FP comparisons (fcmpo).  */
2001 #define REVERSIBLE_CC_MODE(MODE) 1
2002
2003 /* Given a condition code and a mode, return the inverse condition.  */
2004 #define REVERSE_CONDITION(CODE, MODE) rs6000_reverse_condition (MODE, CODE)
2005
2006 /* Define the information needed to generate branch and scc insns.  This is
2007    stored from the compare operation.  */
2008
2009 extern GTY(()) rtx rs6000_compare_op0;
2010 extern GTY(()) rtx rs6000_compare_op1;
2011 extern int rs6000_compare_fp_p;
2012 \f
2013 /* Control the assembler format that we output.  */
2014
2015 /* A C string constant describing how to begin a comment in the target
2016    assembler language.  The compiler assumes that the comment will end at
2017    the end of the line.  */
2018 #define ASM_COMMENT_START " #"
2019
2020 /* Flag to say the TOC is initialized */
2021 extern int toc_initialized;
2022
2023 /* Macro to output a special constant pool entry.  Go to WIN if we output
2024    it.  Otherwise, it is written the usual way.
2025
2026    On the RS/6000, toc entries are handled this way.  */
2027
2028 #define ASM_OUTPUT_SPECIAL_POOL_ENTRY(FILE, X, MODE, ALIGN, LABELNO, WIN) \
2029 { if (ASM_OUTPUT_SPECIAL_POOL_ENTRY_P (X, MODE))                          \
2030     {                                                                     \
2031       output_toc (FILE, X, LABELNO, MODE);                                \
2032       goto WIN;                                                           \
2033     }                                                                     \
2034 }
2035
2036 #ifdef HAVE_GAS_WEAK
2037 #define RS6000_WEAK 1
2038 #else
2039 #define RS6000_WEAK 0
2040 #endif
2041
2042 #if RS6000_WEAK
2043 /* Used in lieu of ASM_WEAKEN_LABEL.  */
2044 #define ASM_WEAKEN_DECL(FILE, DECL, NAME, VAL)                          \
2045   do                                                                    \
2046     {                                                                   \
2047       fputs ("\t.weak\t", (FILE));                                      \
2048       RS6000_OUTPUT_BASENAME ((FILE), (NAME));                          \
2049       if ((DECL) && TREE_CODE (DECL) == FUNCTION_DECL                   \
2050           && DEFAULT_ABI == ABI_AIX && DOT_SYMBOLS)                     \
2051         {                                                               \
2052           if (TARGET_XCOFF)                                             \
2053             fputs ("[DS]", (FILE));                                     \
2054           fputs ("\n\t.weak\t.", (FILE));                               \
2055           RS6000_OUTPUT_BASENAME ((FILE), (NAME));                      \
2056         }                                                               \
2057       fputc ('\n', (FILE));                                             \
2058       if (VAL)                                                          \
2059         {                                                               \
2060           ASM_OUTPUT_DEF ((FILE), (NAME), (VAL));                       \
2061           if ((DECL) && TREE_CODE (DECL) == FUNCTION_DECL               \
2062               && DEFAULT_ABI == ABI_AIX && DOT_SYMBOLS)                 \
2063             {                                                           \
2064               fputs ("\t.set\t.", (FILE));                              \
2065               RS6000_OUTPUT_BASENAME ((FILE), (NAME));                  \
2066               fputs (",.", (FILE));                                     \
2067               RS6000_OUTPUT_BASENAME ((FILE), (VAL));                   \
2068               fputc ('\n', (FILE));                                     \
2069             }                                                           \
2070         }                                                               \
2071     }                                                                   \
2072   while (0)
2073 #endif
2074
2075 #if HAVE_GAS_WEAKREF
2076 #define ASM_OUTPUT_WEAKREF(FILE, DECL, NAME, VALUE)                     \
2077   do                                                                    \
2078     {                                                                   \
2079       fputs ("\t.weakref\t", (FILE));                                   \
2080       RS6000_OUTPUT_BASENAME ((FILE), (NAME));                          \
2081       fputs (", ", (FILE));                                             \
2082       RS6000_OUTPUT_BASENAME ((FILE), (VALUE));                         \
2083       if ((DECL) && TREE_CODE (DECL) == FUNCTION_DECL                   \
2084           && DEFAULT_ABI == ABI_AIX && DOT_SYMBOLS)                     \
2085         {                                                               \
2086           fputs ("\n\t.weakref\t.", (FILE));                            \
2087           RS6000_OUTPUT_BASENAME ((FILE), (NAME));                      \
2088           fputs (", .", (FILE));                                        \
2089           RS6000_OUTPUT_BASENAME ((FILE), (VALUE));                     \
2090         }                                                               \
2091       fputc ('\n', (FILE));                                             \
2092     } while (0)
2093 #endif
2094
2095 /* This implements the `alias' attribute.  */
2096 #undef  ASM_OUTPUT_DEF_FROM_DECLS
2097 #define ASM_OUTPUT_DEF_FROM_DECLS(FILE, DECL, TARGET)                   \
2098   do                                                                    \
2099     {                                                                   \
2100       const char *alias = XSTR (XEXP (DECL_RTL (DECL), 0), 0);          \
2101       const char *name = IDENTIFIER_POINTER (TARGET);                   \
2102       if (TREE_CODE (DECL) == FUNCTION_DECL                             \
2103           && DEFAULT_ABI == ABI_AIX && DOT_SYMBOLS)                     \
2104         {                                                               \
2105           if (TREE_PUBLIC (DECL))                                       \
2106             {                                                           \
2107               if (!RS6000_WEAK || !DECL_WEAK (DECL))                    \
2108                 {                                                       \
2109                   fputs ("\t.globl\t.", FILE);                          \
2110                   RS6000_OUTPUT_BASENAME (FILE, alias);                 \
2111                   putc ('\n', FILE);                                    \
2112                 }                                                       \
2113             }                                                           \
2114           else if (TARGET_XCOFF)                                        \
2115             {                                                           \
2116               fputs ("\t.lglobl\t.", FILE);                             \
2117               RS6000_OUTPUT_BASENAME (FILE, alias);                     \
2118               putc ('\n', FILE);                                        \
2119             }                                                           \
2120           fputs ("\t.set\t.", FILE);                                    \
2121           RS6000_OUTPUT_BASENAME (FILE, alias);                         \
2122           fputs (",.", FILE);                                           \
2123           RS6000_OUTPUT_BASENAME (FILE, name);                          \
2124           fputc ('\n', FILE);                                           \
2125         }                                                               \
2126       ASM_OUTPUT_DEF (FILE, alias, name);                               \
2127     }                                                                   \
2128    while (0)
2129
2130 #define TARGET_ASM_FILE_START rs6000_file_start
2131
2132 /* Output to assembler file text saying following lines
2133    may contain character constants, extra white space, comments, etc.  */
2134
2135 #define ASM_APP_ON ""
2136
2137 /* Output to assembler file text saying following lines
2138    no longer contain unusual constructs.  */
2139
2140 #define ASM_APP_OFF ""
2141
2142 /* How to refer to registers in assembler output.
2143    This sequence is indexed by compiler's hard-register-number (see above).  */
2144
2145 extern char rs6000_reg_names[][8];      /* register names (0 vs. %r0).  */
2146
2147 #define REGISTER_NAMES                                                  \
2148 {                                                                       \
2149   &rs6000_reg_names[ 0][0],     /* r0   */                              \
2150   &rs6000_reg_names[ 1][0],     /* r1   */                              \
2151   &rs6000_reg_names[ 2][0],     /* r2   */                              \
2152   &rs6000_reg_names[ 3][0],     /* r3   */                              \
2153   &rs6000_reg_names[ 4][0],     /* r4   */                              \
2154   &rs6000_reg_names[ 5][0],     /* r5   */                              \
2155   &rs6000_reg_names[ 6][0],     /* r6   */                              \
2156   &rs6000_reg_names[ 7][0],     /* r7   */                              \
2157   &rs6000_reg_names[ 8][0],     /* r8   */                              \
2158   &rs6000_reg_names[ 9][0],     /* r9   */                              \
2159   &rs6000_reg_names[10][0],     /* r10  */                              \
2160   &rs6000_reg_names[11][0],     /* r11  */                              \
2161   &rs6000_reg_names[12][0],     /* r12  */                              \
2162   &rs6000_reg_names[13][0],     /* r13  */                              \
2163   &rs6000_reg_names[14][0],     /* r14  */                              \
2164   &rs6000_reg_names[15][0],     /* r15  */                              \
2165   &rs6000_reg_names[16][0],     /* r16  */                              \
2166   &rs6000_reg_names[17][0],     /* r17  */                              \
2167   &rs6000_reg_names[18][0],     /* r18  */                              \
2168   &rs6000_reg_names[19][0],     /* r19  */                              \
2169   &rs6000_reg_names[20][0],     /* r20  */                              \
2170   &rs6000_reg_names[21][0],     /* r21  */                              \
2171   &rs6000_reg_names[22][0],     /* r22  */                              \
2172   &rs6000_reg_names[23][0],     /* r23  */                              \
2173   &rs6000_reg_names[24][0],     /* r24  */                              \
2174   &rs6000_reg_names[25][0],     /* r25  */                              \
2175   &rs6000_reg_names[26][0],     /* r26  */                              \
2176   &rs6000_reg_names[27][0],     /* r27  */                              \
2177   &rs6000_reg_names[28][0],     /* r28  */                              \
2178   &rs6000_reg_names[29][0],     /* r29  */                              \
2179   &rs6000_reg_names[30][0],     /* r30  */                              \
2180   &rs6000_reg_names[31][0],     /* r31  */                              \
2181                                                                         \
2182   &rs6000_reg_names[32][0],     /* fr0  */                              \
2183   &rs6000_reg_names[33][0],     /* fr1  */                              \
2184   &rs6000_reg_names[34][0],     /* fr2  */                              \
2185   &rs6000_reg_names[35][0],     /* fr3  */                              \
2186   &rs6000_reg_names[36][0],     /* fr4  */                              \
2187   &rs6000_reg_names[37][0],     /* fr5  */                              \
2188   &rs6000_reg_names[38][0],     /* fr6  */                              \
2189   &rs6000_reg_names[39][0],     /* fr7  */                              \
2190   &rs6000_reg_names[40][0],     /* fr8  */                              \
2191   &rs6000_reg_names[41][0],     /* fr9  */                              \
2192   &rs6000_reg_names[42][0],     /* fr10 */                              \
2193   &rs6000_reg_names[43][0],     /* fr11 */                              \
2194   &rs6000_reg_names[44][0],     /* fr12 */                              \
2195   &rs6000_reg_names[45][0],     /* fr13 */                              \
2196   &rs6000_reg_names[46][0],     /* fr14 */                              \
2197   &rs6000_reg_names[47][0],     /* fr15 */                              \
2198   &rs6000_reg_names[48][0],     /* fr16 */                              \
2199   &rs6000_reg_names[49][0],     /* fr17 */                              \
2200   &rs6000_reg_names[50][0],     /* fr18 */                              \
2201   &rs6000_reg_names[51][0],     /* fr19 */                              \
2202   &rs6000_reg_names[52][0],     /* fr20 */                              \
2203   &rs6000_reg_names[53][0],     /* fr21 */                              \
2204   &rs6000_reg_names[54][0],     /* fr22 */                              \
2205   &rs6000_reg_names[55][0],     /* fr23 */                              \
2206   &rs6000_reg_names[56][0],     /* fr24 */                              \
2207   &rs6000_reg_names[57][0],     /* fr25 */                              \
2208   &rs6000_reg_names[58][0],     /* fr26 */                              \
2209   &rs6000_reg_names[59][0],     /* fr27 */                              \
2210   &rs6000_reg_names[60][0],     /* fr28 */                              \
2211   &rs6000_reg_names[61][0],     /* fr29 */                              \
2212   &rs6000_reg_names[62][0],     /* fr30 */                              \
2213   &rs6000_reg_names[63][0],     /* fr31 */                              \
2214                                                                         \
2215   &rs6000_reg_names[64][0],     /* mq   */                              \
2216   &rs6000_reg_names[65][0],     /* lr   */                              \
2217   &rs6000_reg_names[66][0],     /* ctr  */                              \
2218   &rs6000_reg_names[67][0],     /* ap   */                              \
2219                                                                         \
2220   &rs6000_reg_names[68][0],     /* cr0  */                              \
2221   &rs6000_reg_names[69][0],     /* cr1  */                              \
2222   &rs6000_reg_names[70][0],     /* cr2  */                              \
2223   &rs6000_reg_names[71][0],     /* cr3  */                              \
2224   &rs6000_reg_names[72][0],     /* cr4  */                              \
2225   &rs6000_reg_names[73][0],     /* cr5  */                              \
2226   &rs6000_reg_names[74][0],     /* cr6  */                              \
2227   &rs6000_reg_names[75][0],     /* cr7  */                              \
2228                                                                         \
2229   &rs6000_reg_names[76][0],     /* xer  */                              \
2230                                                                         \
2231   &rs6000_reg_names[77][0],     /* v0  */                               \
2232   &rs6000_reg_names[78][0],     /* v1  */                               \
2233   &rs6000_reg_names[79][0],     /* v2  */                               \
2234   &rs6000_reg_names[80][0],     /* v3  */                               \
2235   &rs6000_reg_names[81][0],     /* v4  */                               \
2236   &rs6000_reg_names[82][0],     /* v5  */                               \
2237   &rs6000_reg_names[83][0],     /* v6  */                               \
2238   &rs6000_reg_names[84][0],     /* v7  */                               \
2239   &rs6000_reg_names[85][0],     /* v8  */                               \
2240   &rs6000_reg_names[86][0],     /* v9  */                               \
2241   &rs6000_reg_names[87][0],     /* v10  */                              \
2242   &rs6000_reg_names[88][0],     /* v11  */                              \
2243   &rs6000_reg_names[89][0],     /* v12  */                              \
2244   &rs6000_reg_names[90][0],     /* v13  */                              \
2245   &rs6000_reg_names[91][0],     /* v14  */                              \
2246   &rs6000_reg_names[92][0],     /* v15  */                              \
2247   &rs6000_reg_names[93][0],     /* v16  */                              \
2248   &rs6000_reg_names[94][0],     /* v17  */                              \
2249   &rs6000_reg_names[95][0],     /* v18  */                              \
2250   &rs6000_reg_names[96][0],     /* v19  */                              \
2251   &rs6000_reg_names[97][0],     /* v20  */                              \
2252   &rs6000_reg_names[98][0],     /* v21  */                              \
2253   &rs6000_reg_names[99][0],     /* v22  */                              \
2254   &rs6000_reg_names[100][0],    /* v23  */                              \
2255   &rs6000_reg_names[101][0],    /* v24  */                              \
2256   &rs6000_reg_names[102][0],    /* v25  */                              \
2257   &rs6000_reg_names[103][0],    /* v26  */                              \
2258   &rs6000_reg_names[104][0],    /* v27  */                              \
2259   &rs6000_reg_names[105][0],    /* v28  */                              \
2260   &rs6000_reg_names[106][0],    /* v29  */                              \
2261   &rs6000_reg_names[107][0],    /* v30  */                              \
2262   &rs6000_reg_names[108][0],    /* v31  */                              \
2263   &rs6000_reg_names[109][0],    /* vrsave  */                           \
2264   &rs6000_reg_names[110][0],    /* vscr  */                             \
2265   &rs6000_reg_names[111][0],    /* spe_acc */                           \
2266   &rs6000_reg_names[112][0],    /* spefscr */                           \
2267   &rs6000_reg_names[113][0],    /* sfp  */                              \
2268 }
2269
2270 /* Table of additional register names to use in user input.  */
2271
2272 #define ADDITIONAL_REGISTER_NAMES \
2273  {{"r0",    0}, {"r1",    1}, {"r2",    2}, {"r3",    3},       \
2274   {"r4",    4}, {"r5",    5}, {"r6",    6}, {"r7",    7},       \
2275   {"r8",    8}, {"r9",    9}, {"r10",  10}, {"r11",  11},       \
2276   {"r12",  12}, {"r13",  13}, {"r14",  14}, {"r15",  15},       \
2277   {"r16",  16}, {"r17",  17}, {"r18",  18}, {"r19",  19},       \
2278   {"r20",  20}, {"r21",  21}, {"r22",  22}, {"r23",  23},       \
2279   {"r24",  24}, {"r25",  25}, {"r26",  26}, {"r27",  27},       \
2280   {"r28",  28}, {"r29",  29}, {"r30",  30}, {"r31",  31},       \
2281   {"fr0",  32}, {"fr1",  33}, {"fr2",  34}, {"fr3",  35},       \
2282   {"fr4",  36}, {"fr5",  37}, {"fr6",  38}, {"fr7",  39},       \
2283   {"fr8",  40}, {"fr9",  41}, {"fr10", 42}, {"fr11", 43},       \
2284   {"fr12", 44}, {"fr13", 45}, {"fr14", 46}, {"fr15", 47},       \
2285   {"fr16", 48}, {"fr17", 49}, {"fr18", 50}, {"fr19", 51},       \
2286   {"fr20", 52}, {"fr21", 53}, {"fr22", 54}, {"fr23", 55},       \
2287   {"fr24", 56}, {"fr25", 57}, {"fr26", 58}, {"fr27", 59},       \
2288   {"fr28", 60}, {"fr29", 61}, {"fr30", 62}, {"fr31", 63},       \
2289   {"v0",   77}, {"v1",   78}, {"v2",   79}, {"v3",   80},       \
2290   {"v4",   81}, {"v5",   82}, {"v6",   83}, {"v7",   84},       \
2291   {"v8",   85}, {"v9",   86}, {"v10",  87}, {"v11",  88},       \
2292   {"v12",  89}, {"v13",  90}, {"v14",  91}, {"v15",  92},       \
2293   {"v16",  93}, {"v17",  94}, {"v18",  95}, {"v19",  96},       \
2294   {"v20",  97}, {"v21",  98}, {"v22",  99}, {"v23",  100},      \
2295   {"v24",  101},{"v25",  102},{"v26",  103},{"v27",  104},      \
2296   {"v28",  105},{"v29",  106},{"v30",  107},{"v31",  108},      \
2297   {"vrsave", 109}, {"vscr", 110},                               \
2298   {"spe_acc", 111}, {"spefscr", 112},                           \
2299   /* no additional names for: mq, lr, ctr, ap */                \
2300   {"cr0",  68}, {"cr1",  69}, {"cr2",  70}, {"cr3",  71},       \
2301   {"cr4",  72}, {"cr5",  73}, {"cr6",  74}, {"cr7",  75},       \
2302   {"cc",   68}, {"sp",    1}, {"toc",   2} }
2303
2304 /* Text to write out after a CALL that may be replaced by glue code by
2305    the loader.  This depends on the AIX version.  */
2306 #define RS6000_CALL_GLUE "cror 31,31,31"
2307
2308 /* This is how to output an element of a case-vector that is relative.  */
2309
2310 #define ASM_OUTPUT_ADDR_DIFF_ELT(FILE, BODY, VALUE, REL) \
2311   do { char buf[100];                                   \
2312        fputs ("\t.long ", FILE);                        \
2313        ASM_GENERATE_INTERNAL_LABEL (buf, "L", VALUE);   \
2314        assemble_name (FILE, buf);                       \
2315        putc ('-', FILE);                                \
2316        ASM_GENERATE_INTERNAL_LABEL (buf, "L", REL);     \
2317        assemble_name (FILE, buf);                       \
2318        putc ('\n', FILE);                               \
2319      } while (0)
2320
2321 /* This is how to output an assembler line
2322    that says to advance the location counter
2323    to a multiple of 2**LOG bytes.  */
2324
2325 #define ASM_OUTPUT_ALIGN(FILE,LOG)      \
2326   if ((LOG) != 0)                       \
2327     fprintf (FILE, "\t.align %d\n", (LOG))
2328
2329 /* Pick up the return address upon entry to a procedure. Used for
2330    dwarf2 unwind information.  This also enables the table driven
2331    mechanism.  */
2332
2333 #define INCOMING_RETURN_ADDR_RTX   gen_rtx_REG (Pmode, LR_REGNO)
2334 #define DWARF_FRAME_RETURN_COLUMN  DWARF_FRAME_REGNUM (LR_REGNO)
2335
2336 /* Describe how we implement __builtin_eh_return.  */
2337 #define EH_RETURN_DATA_REGNO(N) ((N) < 4 ? (N) + 3 : INVALID_REGNUM)
2338 #define EH_RETURN_STACKADJ_RTX  gen_rtx_REG (Pmode, 10)
2339
2340 /* Print operand X (an rtx) in assembler syntax to file FILE.
2341    CODE is a letter or dot (`z' in `%z0') or 0 if no letter was specified.
2342    For `%' followed by punctuation, CODE is the punctuation and X is null.  */
2343
2344 #define PRINT_OPERAND(FILE, X, CODE)  print_operand (FILE, X, CODE)
2345
2346 /* Define which CODE values are valid.  */
2347
2348 #define PRINT_OPERAND_PUNCT_VALID_P(CODE)  \
2349   ((CODE) == '.' || (CODE) == '&')
2350
2351 /* Print a memory address as an operand to reference that memory location.  */
2352
2353 #define PRINT_OPERAND_ADDRESS(FILE, ADDR) print_operand_address (FILE, ADDR)
2354
2355 /* uncomment for disabling the corresponding default options */
2356 /* #define  MACHINE_no_sched_interblock */
2357 /* #define  MACHINE_no_sched_speculative */
2358 /* #define  MACHINE_no_sched_speculative_load */
2359
2360 /* General flags.  */
2361 extern int flag_pic;
2362 extern int optimize;
2363 extern int flag_expensive_optimizations;
2364 extern int frame_pointer_needed;
2365
2366 enum rs6000_builtins
2367 {
2368   /* AltiVec builtins.  */
2369   ALTIVEC_BUILTIN_ST_INTERNAL_4si,
2370   ALTIVEC_BUILTIN_LD_INTERNAL_4si,
2371   ALTIVEC_BUILTIN_ST_INTERNAL_8hi,
2372   ALTIVEC_BUILTIN_LD_INTERNAL_8hi,
2373   ALTIVEC_BUILTIN_ST_INTERNAL_16qi,
2374   ALTIVEC_BUILTIN_LD_INTERNAL_16qi,
2375   ALTIVEC_BUILTIN_ST_INTERNAL_4sf,
2376   ALTIVEC_BUILTIN_LD_INTERNAL_4sf,
2377   ALTIVEC_BUILTIN_VADDUBM,
2378   ALTIVEC_BUILTIN_VADDUHM,
2379   ALTIVEC_BUILTIN_VADDUWM,
2380   ALTIVEC_BUILTIN_VADDFP,
2381   ALTIVEC_BUILTIN_VADDCUW,
2382   ALTIVEC_BUILTIN_VADDUBS,
2383   ALTIVEC_BUILTIN_VADDSBS,
2384   ALTIVEC_BUILTIN_VADDUHS,
2385   ALTIVEC_BUILTIN_VADDSHS,
2386   ALTIVEC_BUILTIN_VADDUWS,
2387   ALTIVEC_BUILTIN_VADDSWS,
2388   ALTIVEC_BUILTIN_VAND,
2389   ALTIVEC_BUILTIN_VANDC,
2390   ALTIVEC_BUILTIN_VAVGUB,
2391   ALTIVEC_BUILTIN_VAVGSB,
2392   ALTIVEC_BUILTIN_VAVGUH,
2393   ALTIVEC_BUILTIN_VAVGSH,
2394   ALTIVEC_BUILTIN_VAVGUW,
2395   ALTIVEC_BUILTIN_VAVGSW,
2396   ALTIVEC_BUILTIN_VCFUX,
2397   ALTIVEC_BUILTIN_VCFSX,
2398   ALTIVEC_BUILTIN_VCTSXS,
2399   ALTIVEC_BUILTIN_VCTUXS,
2400   ALTIVEC_BUILTIN_VCMPBFP,
2401   ALTIVEC_BUILTIN_VCMPEQUB,
2402   ALTIVEC_BUILTIN_VCMPEQUH,
2403   ALTIVEC_BUILTIN_VCMPEQUW,
2404   ALTIVEC_BUILTIN_VCMPEQFP,
2405   ALTIVEC_BUILTIN_VCMPGEFP,
2406   ALTIVEC_BUILTIN_VCMPGTUB,
2407   ALTIVEC_BUILTIN_VCMPGTSB,
2408   ALTIVEC_BUILTIN_VCMPGTUH,
2409   ALTIVEC_BUILTIN_VCMPGTSH,
2410   ALTIVEC_BUILTIN_VCMPGTUW,
2411   ALTIVEC_BUILTIN_VCMPGTSW,
2412   ALTIVEC_BUILTIN_VCMPGTFP,
2413   ALTIVEC_BUILTIN_VEXPTEFP,
2414   ALTIVEC_BUILTIN_VLOGEFP,
2415   ALTIVEC_BUILTIN_VMADDFP,
2416   ALTIVEC_BUILTIN_VMAXUB,
2417   ALTIVEC_BUILTIN_VMAXSB,
2418   ALTIVEC_BUILTIN_VMAXUH,
2419   ALTIVEC_BUILTIN_VMAXSH,
2420   ALTIVEC_BUILTIN_VMAXUW,
2421   ALTIVEC_BUILTIN_VMAXSW,
2422   ALTIVEC_BUILTIN_VMAXFP,
2423   ALTIVEC_BUILTIN_VMHADDSHS,
2424   ALTIVEC_BUILTIN_VMHRADDSHS,
2425   ALTIVEC_BUILTIN_VMLADDUHM,
2426   ALTIVEC_BUILTIN_VMRGHB,
2427   ALTIVEC_BUILTIN_VMRGHH,
2428   ALTIVEC_BUILTIN_VMRGHW,
2429   ALTIVEC_BUILTIN_VMRGLB,
2430   ALTIVEC_BUILTIN_VMRGLH,
2431   ALTIVEC_BUILTIN_VMRGLW,
2432   ALTIVEC_BUILTIN_VMSUMUBM,
2433   ALTIVEC_BUILTIN_VMSUMMBM,
2434   ALTIVEC_BUILTIN_VMSUMUHM,
2435   ALTIVEC_BUILTIN_VMSUMSHM,
2436   ALTIVEC_BUILTIN_VMSUMUHS,
2437   ALTIVEC_BUILTIN_VMSUMSHS,
2438   ALTIVEC_BUILTIN_VMINUB,
2439   ALTIVEC_BUILTIN_VMINSB,
2440   ALTIVEC_BUILTIN_VMINUH,
2441   ALTIVEC_BUILTIN_VMINSH,
2442   ALTIVEC_BUILTIN_VMINUW,
2443   ALTIVEC_BUILTIN_VMINSW,
2444   ALTIVEC_BUILTIN_VMINFP,
2445   ALTIVEC_BUILTIN_VMULEUB,
2446   ALTIVEC_BUILTIN_VMULESB,
2447   ALTIVEC_BUILTIN_VMULEUH,
2448   ALTIVEC_BUILTIN_VMULESH,
2449   ALTIVEC_BUILTIN_VMULOUB,
2450   ALTIVEC_BUILTIN_VMULOSB,
2451   ALTIVEC_BUILTIN_VMULOUH,
2452   ALTIVEC_BUILTIN_VMULOSH,
2453   ALTIVEC_BUILTIN_VNMSUBFP,
2454   ALTIVEC_BUILTIN_VNOR,
2455   ALTIVEC_BUILTIN_VOR,
2456   ALTIVEC_BUILTIN_VSEL_4SI,
2457   ALTIVEC_BUILTIN_VSEL_4SF,
2458   ALTIVEC_BUILTIN_VSEL_8HI,
2459   ALTIVEC_BUILTIN_VSEL_16QI,
2460   ALTIVEC_BUILTIN_VPERM_4SI,
2461   ALTIVEC_BUILTIN_VPERM_4SF,
2462   ALTIVEC_BUILTIN_VPERM_8HI,
2463   ALTIVEC_BUILTIN_VPERM_16QI,
2464   ALTIVEC_BUILTIN_VPKUHUM,
2465   ALTIVEC_BUILTIN_VPKUWUM,
2466   ALTIVEC_BUILTIN_VPKPX,
2467   ALTIVEC_BUILTIN_VPKUHSS,
2468   ALTIVEC_BUILTIN_VPKSHSS,
2469   ALTIVEC_BUILTIN_VPKUWSS,
2470   ALTIVEC_BUILTIN_VPKSWSS,
2471   ALTIVEC_BUILTIN_VPKUHUS,
2472   ALTIVEC_BUILTIN_VPKSHUS,
2473   ALTIVEC_BUILTIN_VPKUWUS,
2474   ALTIVEC_BUILTIN_VPKSWUS,
2475   ALTIVEC_BUILTIN_VREFP,
2476   ALTIVEC_BUILTIN_VRFIM,
2477   ALTIVEC_BUILTIN_VRFIN,
2478   ALTIVEC_BUILTIN_VRFIP,
2479   ALTIVEC_BUILTIN_VRFIZ,
2480   ALTIVEC_BUILTIN_VRLB,
2481   ALTIVEC_BUILTIN_VRLH,
2482   ALTIVEC_BUILTIN_VRLW,
2483   ALTIVEC_BUILTIN_VRSQRTEFP,
2484   ALTIVEC_BUILTIN_VSLB,
2485   ALTIVEC_BUILTIN_VSLH,
2486   ALTIVEC_BUILTIN_VSLW,
2487   ALTIVEC_BUILTIN_VSL,
2488   ALTIVEC_BUILTIN_VSLO,
2489   ALTIVEC_BUILTIN_VSPLTB,
2490   ALTIVEC_BUILTIN_VSPLTH,
2491   ALTIVEC_BUILTIN_VSPLTW,
2492   ALTIVEC_BUILTIN_VSPLTISB,
2493   ALTIVEC_BUILTIN_VSPLTISH,
2494   ALTIVEC_BUILTIN_VSPLTISW,
2495   ALTIVEC_BUILTIN_VSRB,
2496   ALTIVEC_BUILTIN_VSRH,
2497   ALTIVEC_BUILTIN_VSRW,
2498   ALTIVEC_BUILTIN_VSRAB,
2499   ALTIVEC_BUILTIN_VSRAH,
2500   ALTIVEC_BUILTIN_VSRAW,
2501   ALTIVEC_BUILTIN_VSR,
2502   ALTIVEC_BUILTIN_VSRO,
2503   ALTIVEC_BUILTIN_VSUBUBM,
2504   ALTIVEC_BUILTIN_VSUBUHM,
2505   ALTIVEC_BUILTIN_VSUBUWM,
2506   ALTIVEC_BUILTIN_VSUBFP,
2507   ALTIVEC_BUILTIN_VSUBCUW,
2508   ALTIVEC_BUILTIN_VSUBUBS,
2509   ALTIVEC_BUILTIN_VSUBSBS,
2510   ALTIVEC_BUILTIN_VSUBUHS,
2511   ALTIVEC_BUILTIN_VSUBSHS,
2512   ALTIVEC_BUILTIN_VSUBUWS,
2513   ALTIVEC_BUILTIN_VSUBSWS,
2514   ALTIVEC_BUILTIN_VSUM4UBS,
2515   ALTIVEC_BUILTIN_VSUM4SBS,
2516   ALTIVEC_BUILTIN_VSUM4SHS,
2517   ALTIVEC_BUILTIN_VSUM2SWS,
2518   ALTIVEC_BUILTIN_VSUMSWS,
2519   ALTIVEC_BUILTIN_VXOR,
2520   ALTIVEC_BUILTIN_VSLDOI_16QI,
2521   ALTIVEC_BUILTIN_VSLDOI_8HI,
2522   ALTIVEC_BUILTIN_VSLDOI_4SI,
2523   ALTIVEC_BUILTIN_VSLDOI_4SF,
2524   ALTIVEC_BUILTIN_VUPKHSB,
2525   ALTIVEC_BUILTIN_VUPKHPX,
2526   ALTIVEC_BUILTIN_VUPKHSH,
2527   ALTIVEC_BUILTIN_VUPKLSB,
2528   ALTIVEC_BUILTIN_VUPKLPX,
2529   ALTIVEC_BUILTIN_VUPKLSH,
2530   ALTIVEC_BUILTIN_MTVSCR,
2531   ALTIVEC_BUILTIN_MFVSCR,
2532   ALTIVEC_BUILTIN_DSSALL,
2533   ALTIVEC_BUILTIN_DSS,
2534   ALTIVEC_BUILTIN_LVSL,
2535   ALTIVEC_BUILTIN_LVSR,
2536   ALTIVEC_BUILTIN_DSTT,
2537   ALTIVEC_BUILTIN_DSTST,
2538   ALTIVEC_BUILTIN_DSTSTT,
2539   ALTIVEC_BUILTIN_DST,
2540   ALTIVEC_BUILTIN_LVEBX,
2541   ALTIVEC_BUILTIN_LVEHX,
2542   ALTIVEC_BUILTIN_LVEWX,
2543   ALTIVEC_BUILTIN_LVXL,
2544   ALTIVEC_BUILTIN_LVX,
2545   ALTIVEC_BUILTIN_STVX,
2546   ALTIVEC_BUILTIN_STVEBX,
2547   ALTIVEC_BUILTIN_STVEHX,
2548   ALTIVEC_BUILTIN_STVEWX,
2549   ALTIVEC_BUILTIN_STVXL,
2550   ALTIVEC_BUILTIN_VCMPBFP_P,
2551   ALTIVEC_BUILTIN_VCMPEQFP_P,
2552   ALTIVEC_BUILTIN_VCMPEQUB_P,
2553   ALTIVEC_BUILTIN_VCMPEQUH_P,
2554   ALTIVEC_BUILTIN_VCMPEQUW_P,
2555   ALTIVEC_BUILTIN_VCMPGEFP_P,
2556   ALTIVEC_BUILTIN_VCMPGTFP_P,
2557   ALTIVEC_BUILTIN_VCMPGTSB_P,
2558   ALTIVEC_BUILTIN_VCMPGTSH_P,
2559   ALTIVEC_BUILTIN_VCMPGTSW_P,
2560   ALTIVEC_BUILTIN_VCMPGTUB_P,
2561   ALTIVEC_BUILTIN_VCMPGTUH_P,
2562   ALTIVEC_BUILTIN_VCMPGTUW_P,
2563   ALTIVEC_BUILTIN_ABSS_V4SI,
2564   ALTIVEC_BUILTIN_ABSS_V8HI,
2565   ALTIVEC_BUILTIN_ABSS_V16QI,
2566   ALTIVEC_BUILTIN_ABS_V4SI,
2567   ALTIVEC_BUILTIN_ABS_V4SF,
2568   ALTIVEC_BUILTIN_ABS_V8HI,
2569   ALTIVEC_BUILTIN_ABS_V16QI,
2570   ALTIVEC_BUILTIN_MASK_FOR_LOAD,
2571   ALTIVEC_BUILTIN_MASK_FOR_STORE,
2572   ALTIVEC_BUILTIN_VEC_INIT_V4SI,
2573   ALTIVEC_BUILTIN_VEC_INIT_V8HI,
2574   ALTIVEC_BUILTIN_VEC_INIT_V16QI,
2575   ALTIVEC_BUILTIN_VEC_INIT_V4SF,
2576   ALTIVEC_BUILTIN_VEC_SET_V4SI,
2577   ALTIVEC_BUILTIN_VEC_SET_V8HI,
2578   ALTIVEC_BUILTIN_VEC_SET_V16QI,
2579   ALTIVEC_BUILTIN_VEC_SET_V4SF,
2580   ALTIVEC_BUILTIN_VEC_EXT_V4SI,
2581   ALTIVEC_BUILTIN_VEC_EXT_V8HI,
2582   ALTIVEC_BUILTIN_VEC_EXT_V16QI,
2583   ALTIVEC_BUILTIN_VEC_EXT_V4SF,
2584
2585   /* Altivec overloaded builtins.  */
2586   ALTIVEC_BUILTIN_VCMPEQ_P,
2587   ALTIVEC_BUILTIN_OVERLOADED_FIRST = ALTIVEC_BUILTIN_VCMPEQ_P,
2588   ALTIVEC_BUILTIN_VCMPGT_P,
2589   ALTIVEC_BUILTIN_VCMPGE_P,
2590   ALTIVEC_BUILTIN_VEC_ABS,
2591   ALTIVEC_BUILTIN_VEC_ABSS,
2592   ALTIVEC_BUILTIN_VEC_ADD,
2593   ALTIVEC_BUILTIN_VEC_ADDC,
2594   ALTIVEC_BUILTIN_VEC_ADDS,
2595   ALTIVEC_BUILTIN_VEC_AND,
2596   ALTIVEC_BUILTIN_VEC_ANDC,
2597   ALTIVEC_BUILTIN_VEC_AVG,
2598   ALTIVEC_BUILTIN_VEC_CEIL,
2599   ALTIVEC_BUILTIN_VEC_CMPB,
2600   ALTIVEC_BUILTIN_VEC_CMPEQ,
2601   ALTIVEC_BUILTIN_VEC_CMPEQUB,
2602   ALTIVEC_BUILTIN_VEC_CMPEQUH,
2603   ALTIVEC_BUILTIN_VEC_CMPEQUW,
2604   ALTIVEC_BUILTIN_VEC_CMPGE,
2605   ALTIVEC_BUILTIN_VEC_CMPGT,
2606   ALTIVEC_BUILTIN_VEC_CMPLE,
2607   ALTIVEC_BUILTIN_VEC_CMPLT,
2608   ALTIVEC_BUILTIN_VEC_CTF,
2609   ALTIVEC_BUILTIN_VEC_CTS,
2610   ALTIVEC_BUILTIN_VEC_CTU,
2611   ALTIVEC_BUILTIN_VEC_DST,
2612   ALTIVEC_BUILTIN_VEC_DSTST,
2613   ALTIVEC_BUILTIN_VEC_DSTSTT,
2614   ALTIVEC_BUILTIN_VEC_DSTT,
2615   ALTIVEC_BUILTIN_VEC_EXPTE,
2616   ALTIVEC_BUILTIN_VEC_FLOOR,
2617   ALTIVEC_BUILTIN_VEC_LD,
2618   ALTIVEC_BUILTIN_VEC_LDE,
2619   ALTIVEC_BUILTIN_VEC_LDL,
2620   ALTIVEC_BUILTIN_VEC_LOGE,
2621   ALTIVEC_BUILTIN_VEC_LVEBX,
2622   ALTIVEC_BUILTIN_VEC_LVEHX,
2623   ALTIVEC_BUILTIN_VEC_LVEWX,
2624   ALTIVEC_BUILTIN_VEC_LVSL,
2625   ALTIVEC_BUILTIN_VEC_LVSR,
2626   ALTIVEC_BUILTIN_VEC_MADD,
2627   ALTIVEC_BUILTIN_VEC_MADDS,
2628   ALTIVEC_BUILTIN_VEC_MAX,
2629   ALTIVEC_BUILTIN_VEC_MERGEH,
2630   ALTIVEC_BUILTIN_VEC_MERGEL,
2631   ALTIVEC_BUILTIN_VEC_MIN,
2632   ALTIVEC_BUILTIN_VEC_MLADD,
2633   ALTIVEC_BUILTIN_VEC_MPERM,
2634   ALTIVEC_BUILTIN_VEC_MRADDS,
2635   ALTIVEC_BUILTIN_VEC_MRGHB,
2636   ALTIVEC_BUILTIN_VEC_MRGHH,
2637   ALTIVEC_BUILTIN_VEC_MRGHW,
2638   ALTIVEC_BUILTIN_VEC_MRGLB,
2639   ALTIVEC_BUILTIN_VEC_MRGLH,
2640   ALTIVEC_BUILTIN_VEC_MRGLW,
2641   ALTIVEC_BUILTIN_VEC_MSUM,
2642   ALTIVEC_BUILTIN_VEC_MSUMS,
2643   ALTIVEC_BUILTIN_VEC_MTVSCR,
2644   ALTIVEC_BUILTIN_VEC_MULE,
2645   ALTIVEC_BUILTIN_VEC_MULO,
2646   ALTIVEC_BUILTIN_VEC_NMSUB,
2647   ALTIVEC_BUILTIN_VEC_NOR,
2648   ALTIVEC_BUILTIN_VEC_OR,
2649   ALTIVEC_BUILTIN_VEC_PACK,
2650   ALTIVEC_BUILTIN_VEC_PACKPX,
2651   ALTIVEC_BUILTIN_VEC_PACKS,
2652   ALTIVEC_BUILTIN_VEC_PACKSU,
2653   ALTIVEC_BUILTIN_VEC_PERM,
2654   ALTIVEC_BUILTIN_VEC_RE,
2655   ALTIVEC_BUILTIN_VEC_RL,
2656   ALTIVEC_BUILTIN_VEC_ROUND,
2657   ALTIVEC_BUILTIN_VEC_RSQRTE,
2658   ALTIVEC_BUILTIN_VEC_SEL,
2659   ALTIVEC_BUILTIN_VEC_SL,
2660   ALTIVEC_BUILTIN_VEC_SLD,
2661   ALTIVEC_BUILTIN_VEC_SLL,
2662   ALTIVEC_BUILTIN_VEC_SLO,
2663   ALTIVEC_BUILTIN_VEC_SPLAT,
2664   ALTIVEC_BUILTIN_VEC_SPLAT_S16,
2665   ALTIVEC_BUILTIN_VEC_SPLAT_S32,
2666   ALTIVEC_BUILTIN_VEC_SPLAT_S8,
2667   ALTIVEC_BUILTIN_VEC_SPLAT_U16,
2668   ALTIVEC_BUILTIN_VEC_SPLAT_U32,
2669   ALTIVEC_BUILTIN_VEC_SPLAT_U8,
2670   ALTIVEC_BUILTIN_VEC_SPLTB,
2671   ALTIVEC_BUILTIN_VEC_SPLTH,
2672   ALTIVEC_BUILTIN_VEC_SPLTW,
2673   ALTIVEC_BUILTIN_VEC_SR,
2674   ALTIVEC_BUILTIN_VEC_SRA,
2675   ALTIVEC_BUILTIN_VEC_SRL,
2676   ALTIVEC_BUILTIN_VEC_SRO,
2677   ALTIVEC_BUILTIN_VEC_ST,
2678   ALTIVEC_BUILTIN_VEC_STE,
2679   ALTIVEC_BUILTIN_VEC_STL,
2680   ALTIVEC_BUILTIN_VEC_STVEBX,
2681   ALTIVEC_BUILTIN_VEC_STVEHX,
2682   ALTIVEC_BUILTIN_VEC_STVEWX,
2683   ALTIVEC_BUILTIN_VEC_SUB,
2684   ALTIVEC_BUILTIN_VEC_SUBC,
2685   ALTIVEC_BUILTIN_VEC_SUBS,
2686   ALTIVEC_BUILTIN_VEC_SUM2S,
2687   ALTIVEC_BUILTIN_VEC_SUM4S,
2688   ALTIVEC_BUILTIN_VEC_SUMS,
2689   ALTIVEC_BUILTIN_VEC_TRUNC,
2690   ALTIVEC_BUILTIN_VEC_UNPACKH,
2691   ALTIVEC_BUILTIN_VEC_UNPACKL,
2692   ALTIVEC_BUILTIN_VEC_VADDFP,
2693   ALTIVEC_BUILTIN_VEC_VADDSBS,
2694   ALTIVEC_BUILTIN_VEC_VADDSHS,
2695   ALTIVEC_BUILTIN_VEC_VADDSWS,
2696   ALTIVEC_BUILTIN_VEC_VADDUBM,
2697   ALTIVEC_BUILTIN_VEC_VADDUBS,
2698   ALTIVEC_BUILTIN_VEC_VADDUHM,
2699   ALTIVEC_BUILTIN_VEC_VADDUHS,
2700   ALTIVEC_BUILTIN_VEC_VADDUWM,
2701   ALTIVEC_BUILTIN_VEC_VADDUWS,
2702   ALTIVEC_BUILTIN_VEC_VAVGSB,
2703   ALTIVEC_BUILTIN_VEC_VAVGSH,
2704   ALTIVEC_BUILTIN_VEC_VAVGSW,
2705   ALTIVEC_BUILTIN_VEC_VAVGUB,
2706   ALTIVEC_BUILTIN_VEC_VAVGUH,
2707   ALTIVEC_BUILTIN_VEC_VAVGUW,
2708   ALTIVEC_BUILTIN_VEC_VCFSX,
2709   ALTIVEC_BUILTIN_VEC_VCFUX,
2710   ALTIVEC_BUILTIN_VEC_VCMPEQFP,
2711   ALTIVEC_BUILTIN_VEC_VCMPEQUB,
2712   ALTIVEC_BUILTIN_VEC_VCMPEQUH,
2713   ALTIVEC_BUILTIN_VEC_VCMPEQUW,
2714   ALTIVEC_BUILTIN_VEC_VCMPGTFP,
2715   ALTIVEC_BUILTIN_VEC_VCMPGTSB,
2716   ALTIVEC_BUILTIN_VEC_VCMPGTSH,
2717   ALTIVEC_BUILTIN_VEC_VCMPGTSW,
2718   ALTIVEC_BUILTIN_VEC_VCMPGTUB,
2719   ALTIVEC_BUILTIN_VEC_VCMPGTUH,
2720   ALTIVEC_BUILTIN_VEC_VCMPGTUW,
2721   ALTIVEC_BUILTIN_VEC_VMAXFP,
2722   ALTIVEC_BUILTIN_VEC_VMAXSB,
2723   ALTIVEC_BUILTIN_VEC_VMAXSH,
2724   ALTIVEC_BUILTIN_VEC_VMAXSW,
2725   ALTIVEC_BUILTIN_VEC_VMAXUB,
2726   ALTIVEC_BUILTIN_VEC_VMAXUH,
2727   ALTIVEC_BUILTIN_VEC_VMAXUW,
2728   ALTIVEC_BUILTIN_VEC_VMINFP,
2729   ALTIVEC_BUILTIN_VEC_VMINSB,
2730   ALTIVEC_BUILTIN_VEC_VMINSH,
2731   ALTIVEC_BUILTIN_VEC_VMINSW,
2732   ALTIVEC_BUILTIN_VEC_VMINUB,
2733   ALTIVEC_BUILTIN_VEC_VMINUH,
2734   ALTIVEC_BUILTIN_VEC_VMINUW,
2735   ALTIVEC_BUILTIN_VEC_VMRGHB,
2736   ALTIVEC_BUILTIN_VEC_VMRGHH,
2737   ALTIVEC_BUILTIN_VEC_VMRGHW,
2738   ALTIVEC_BUILTIN_VEC_VMRGLB,
2739   ALTIVEC_BUILTIN_VEC_VMRGLH,
2740   ALTIVEC_BUILTIN_VEC_VMRGLW,
2741   ALTIVEC_BUILTIN_VEC_VMSUMMBM,
2742   ALTIVEC_BUILTIN_VEC_VMSUMSHM,
2743   ALTIVEC_BUILTIN_VEC_VMSUMSHS,
2744   ALTIVEC_BUILTIN_VEC_VMSUMUBM,
2745   ALTIVEC_BUILTIN_VEC_VMSUMUHM,
2746   ALTIVEC_BUILTIN_VEC_VMSUMUHS,
2747   ALTIVEC_BUILTIN_VEC_VMULESB,
2748   ALTIVEC_BUILTIN_VEC_VMULESH,
2749   ALTIVEC_BUILTIN_VEC_VMULEUB,
2750   ALTIVEC_BUILTIN_VEC_VMULEUH,
2751   ALTIVEC_BUILTIN_VEC_VMULOSB,
2752   ALTIVEC_BUILTIN_VEC_VMULOSH,
2753   ALTIVEC_BUILTIN_VEC_VMULOUB,
2754   ALTIVEC_BUILTIN_VEC_VMULOUH,
2755   ALTIVEC_BUILTIN_VEC_VPKSHSS,
2756   ALTIVEC_BUILTIN_VEC_VPKSHUS,
2757   ALTIVEC_BUILTIN_VEC_VPKSWSS,
2758   ALTIVEC_BUILTIN_VEC_VPKSWUS,
2759   ALTIVEC_BUILTIN_VEC_VPKUHUM,
2760   ALTIVEC_BUILTIN_VEC_VPKUHUS,
2761   ALTIVEC_BUILTIN_VEC_VPKUWUM,
2762   ALTIVEC_BUILTIN_VEC_VPKUWUS,
2763   ALTIVEC_BUILTIN_VEC_VRLB,
2764   ALTIVEC_BUILTIN_VEC_VRLH,
2765   ALTIVEC_BUILTIN_VEC_VRLW,
2766   ALTIVEC_BUILTIN_VEC_VSLB,
2767   ALTIVEC_BUILTIN_VEC_VSLH,
2768   ALTIVEC_BUILTIN_VEC_VSLW,
2769   ALTIVEC_BUILTIN_VEC_VSPLTB,
2770   ALTIVEC_BUILTIN_VEC_VSPLTH,
2771   ALTIVEC_BUILTIN_VEC_VSPLTW,
2772   ALTIVEC_BUILTIN_VEC_VSRAB,
2773   ALTIVEC_BUILTIN_VEC_VSRAH,
2774   ALTIVEC_BUILTIN_VEC_VSRAW,
2775   ALTIVEC_BUILTIN_VEC_VSRB,
2776   ALTIVEC_BUILTIN_VEC_VSRH,
2777   ALTIVEC_BUILTIN_VEC_VSRW,
2778   ALTIVEC_BUILTIN_VEC_VSUBFP,
2779   ALTIVEC_BUILTIN_VEC_VSUBSBS,
2780   ALTIVEC_BUILTIN_VEC_VSUBSHS,
2781   ALTIVEC_BUILTIN_VEC_VSUBSWS,
2782   ALTIVEC_BUILTIN_VEC_VSUBUBM,
2783   ALTIVEC_BUILTIN_VEC_VSUBUBS,
2784   ALTIVEC_BUILTIN_VEC_VSUBUHM,
2785   ALTIVEC_BUILTIN_VEC_VSUBUHS,
2786   ALTIVEC_BUILTIN_VEC_VSUBUWM,
2787   ALTIVEC_BUILTIN_VEC_VSUBUWS,
2788   ALTIVEC_BUILTIN_VEC_VSUM4SBS,
2789   ALTIVEC_BUILTIN_VEC_VSUM4SHS,
2790   ALTIVEC_BUILTIN_VEC_VSUM4UBS,
2791   ALTIVEC_BUILTIN_VEC_VUPKHPX,
2792   ALTIVEC_BUILTIN_VEC_VUPKHSB,
2793   ALTIVEC_BUILTIN_VEC_VUPKHSH,
2794   ALTIVEC_BUILTIN_VEC_VUPKLPX,
2795   ALTIVEC_BUILTIN_VEC_VUPKLSB,
2796   ALTIVEC_BUILTIN_VEC_VUPKLSH,
2797   ALTIVEC_BUILTIN_VEC_XOR,
2798   ALTIVEC_BUILTIN_VEC_STEP,
2799   ALTIVEC_BUILTIN_OVERLOADED_LAST = ALTIVEC_BUILTIN_VEC_STEP,
2800
2801   /* SPE builtins.  */
2802   SPE_BUILTIN_EVADDW,
2803   SPE_BUILTIN_EVAND,
2804   SPE_BUILTIN_EVANDC,
2805   SPE_BUILTIN_EVDIVWS,
2806   SPE_BUILTIN_EVDIVWU,
2807   SPE_BUILTIN_EVEQV,
2808   SPE_BUILTIN_EVFSADD,
2809   SPE_BUILTIN_EVFSDIV,
2810   SPE_BUILTIN_EVFSMUL,
2811   SPE_BUILTIN_EVFSSUB,
2812   SPE_BUILTIN_EVLDDX,
2813   SPE_BUILTIN_EVLDHX,
2814   SPE_BUILTIN_EVLDWX,
2815   SPE_BUILTIN_EVLHHESPLATX,
2816   SPE_BUILTIN_EVLHHOSSPLATX,
2817   SPE_BUILTIN_EVLHHOUSPLATX,
2818   SPE_BUILTIN_EVLWHEX,
2819   SPE_BUILTIN_EVLWHOSX,
2820   SPE_BUILTIN_EVLWHOUX,
2821   SPE_BUILTIN_EVLWHSPLATX,
2822   SPE_BUILTIN_EVLWWSPLATX,
2823   SPE_BUILTIN_EVMERGEHI,
2824   SPE_BUILTIN_EVMERGEHILO,
2825   SPE_BUILTIN_EVMERGELO,
2826   SPE_BUILTIN_EVMERGELOHI,
2827   SPE_BUILTIN_EVMHEGSMFAA,
2828   SPE_BUILTIN_EVMHEGSMFAN,
2829   SPE_BUILTIN_EVMHEGSMIAA,
2830   SPE_BUILTIN_EVMHEGSMIAN,
2831   SPE_BUILTIN_EVMHEGUMIAA,
2832   SPE_BUILTIN_EVMHEGUMIAN,
2833   SPE_BUILTIN_EVMHESMF,
2834   SPE_BUILTIN_EVMHESMFA,
2835   SPE_BUILTIN_EVMHESMFAAW,
2836   SPE_BUILTIN_EVMHESMFANW,
2837   SPE_BUILTIN_EVMHESMI,
2838   SPE_BUILTIN_EVMHESMIA,
2839   SPE_BUILTIN_EVMHESMIAAW,
2840   SPE_BUILTIN_EVMHESMIANW,
2841   SPE_BUILTIN_EVMHESSF,
2842   SPE_BUILTIN_EVMHESSFA,
2843   SPE_BUILTIN_EVMHESSFAAW,
2844   SPE_BUILTIN_EVMHESSFANW,
2845   SPE_BUILTIN_EVMHESSIAAW,
2846   SPE_BUILTIN_EVMHESSIANW,
2847   SPE_BUILTIN_EVMHEUMI,
2848   SPE_BUILTIN_EVMHEUMIA,
2849   SPE_BUILTIN_EVMHEUMIAAW,
2850   SPE_BUILTIN_EVMHEUMIANW,
2851   SPE_BUILTIN_EVMHEUSIAAW,
2852   SPE_BUILTIN_EVMHEUSIANW,
2853   SPE_BUILTIN_EVMHOGSMFAA,
2854   SPE_BUILTIN_EVMHOGSMFAN,
2855   SPE_BUILTIN_EVMHOGSMIAA,
2856   SPE_BUILTIN_EVMHOGSMIAN,
2857   SPE_BUILTIN_EVMHOGUMIAA,
2858   SPE_BUILTIN_EVMHOGUMIAN,
2859   SPE_BUILTIN_EVMHOSMF,
2860   SPE_BUILTIN_EVMHOSMFA,
2861   SPE_BUILTIN_EVMHOSMFAAW,
2862   SPE_BUILTIN_EVMHOSMFANW,
2863   SPE_BUILTIN_EVMHOSMI,
2864   SPE_BUILTIN_EVMHOSMIA,
2865   SPE_BUILTIN_EVMHOSMIAAW,
2866   SPE_BUILTIN_EVMHOSMIANW,
2867   SPE_BUILTIN_EVMHOSSF,
2868   SPE_BUILTIN_EVMHOSSFA,
2869   SPE_BUILTIN_EVMHOSSFAAW,
2870   SPE_BUILTIN_EVMHOSSFANW,
2871   SPE_BUILTIN_EVMHOSSIAAW,
2872   SPE_BUILTIN_EVMHOSSIANW,
2873   SPE_BUILTIN_EVMHOUMI,
2874   SPE_BUILTIN_EVMHOUMIA,
2875   SPE_BUILTIN_EVMHOUMIAAW,
2876   SPE_BUILTIN_EVMHOUMIANW,
2877   SPE_BUILTIN_EVMHOUSIAAW,
2878   SPE_BUILTIN_EVMHOUSIANW,
2879   SPE_BUILTIN_EVMWHSMF,
2880   SPE_BUILTIN_EVMWHSMFA,
2881   SPE_BUILTIN_EVMWHSMI,
2882   SPE_BUILTIN_EVMWHSMIA,
2883   SPE_BUILTIN_EVMWHSSF,
2884   SPE_BUILTIN_EVMWHSSFA,
2885   SPE_BUILTIN_EVMWHUMI,
2886   SPE_BUILTIN_EVMWHUMIA,
2887   SPE_BUILTIN_EVMWLSMIAAW,
2888   SPE_BUILTIN_EVMWLSMIANW,
2889   SPE_BUILTIN_EVMWLSSIAAW,
2890   SPE_BUILTIN_EVMWLSSIANW,
2891   SPE_BUILTIN_EVMWLUMI,
2892   SPE_BUILTIN_EVMWLUMIA,
2893   SPE_BUILTIN_EVMWLUMIAAW,
2894   SPE_BUILTIN_EVMWLUMIANW,
2895   SPE_BUILTIN_EVMWLUSIAAW,
2896   SPE_BUILTIN_EVMWLUSIANW,
2897   SPE_BUILTIN_EVMWSMF,
2898   SPE_BUILTIN_EVMWSMFA,
2899   SPE_BUILTIN_EVMWSMFAA,
2900   SPE_BUILTIN_EVMWSMFAN,
2901   SPE_BUILTIN_EVMWSMI,
2902   SPE_BUILTIN_EVMWSMIA,
2903   SPE_BUILTIN_EVMWSMIAA,
2904   SPE_BUILTIN_EVMWSMIAN,
2905   SPE_BUILTIN_EVMWHSSFAA,
2906   SPE_BUILTIN_EVMWSSF,
2907   SPE_BUILTIN_EVMWSSFA,
2908   SPE_BUILTIN_EVMWSSFAA,
2909   SPE_BUILTIN_EVMWSSFAN,
2910   SPE_BUILTIN_EVMWUMI,
2911   SPE_BUILTIN_EVMWUMIA,
2912   SPE_BUILTIN_EVMWUMIAA,
2913   SPE_BUILTIN_EVMWUMIAN,
2914   SPE_BUILTIN_EVNAND,
2915   SPE_BUILTIN_EVNOR,
2916   SPE_BUILTIN_EVOR,
2917   SPE_BUILTIN_EVORC,
2918   SPE_BUILTIN_EVRLW,
2919   SPE_BUILTIN_EVSLW,
2920   SPE_BUILTIN_EVSRWS,
2921   SPE_BUILTIN_EVSRWU,
2922   SPE_BUILTIN_EVSTDDX,
2923   SPE_BUILTIN_EVSTDHX,
2924   SPE_BUILTIN_EVSTDWX,
2925   SPE_BUILTIN_EVSTWHEX,
2926   SPE_BUILTIN_EVSTWHOX,
2927   SPE_BUILTIN_EVSTWWEX,
2928   SPE_BUILTIN_EVSTWWOX,
2929   SPE_BUILTIN_EVSUBFW,
2930   SPE_BUILTIN_EVXOR,
2931   SPE_BUILTIN_EVABS,
2932   SPE_BUILTIN_EVADDSMIAAW,
2933   SPE_BUILTIN_EVADDSSIAAW,
2934   SPE_BUILTIN_EVADDUMIAAW,
2935   SPE_BUILTIN_EVADDUSIAAW,
2936   SPE_BUILTIN_EVCNTLSW,
2937   SPE_BUILTIN_EVCNTLZW,
2938   SPE_BUILTIN_EVEXTSB,
2939   SPE_BUILTIN_EVEXTSH,
2940   SPE_BUILTIN_EVFSABS,
2941   SPE_BUILTIN_EVFSCFSF,
2942   SPE_BUILTIN_EVFSCFSI,
2943   SPE_BUILTIN_EVFSCFUF,
2944   SPE_BUILTIN_EVFSCFUI,
2945   SPE_BUILTIN_EVFSCTSF,
2946   SPE_BUILTIN_EVFSCTSI,
2947   SPE_BUILTIN_EVFSCTSIZ,
2948   SPE_BUILTIN_EVFSCTUF,
2949   SPE_BUILTIN_EVFSCTUI,
2950   SPE_BUILTIN_EVFSCTUIZ,
2951   SPE_BUILTIN_EVFSNABS,
2952   SPE_BUILTIN_EVFSNEG,
2953   SPE_BUILTIN_EVMRA,
2954   SPE_BUILTIN_EVNEG,
2955   SPE_BUILTIN_EVRNDW,
2956   SPE_BUILTIN_EVSUBFSMIAAW,
2957   SPE_BUILTIN_EVSUBFSSIAAW,
2958   SPE_BUILTIN_EVSUBFUMIAAW,
2959   SPE_BUILTIN_EVSUBFUSIAAW,
2960   SPE_BUILTIN_EVADDIW,
2961   SPE_BUILTIN_EVLDD,
2962   SPE_BUILTIN_EVLDH,
2963   SPE_BUILTIN_EVLDW,
2964   SPE_BUILTIN_EVLHHESPLAT,
2965   SPE_BUILTIN_EVLHHOSSPLAT,
2966   SPE_BUILTIN_EVLHHOUSPLAT,
2967   SPE_BUILTIN_EVLWHE,
2968   SPE_BUILTIN_EVLWHOS,
2969   SPE_BUILTIN_EVLWHOU,
2970   SPE_BUILTIN_EVLWHSPLAT,
2971   SPE_BUILTIN_EVLWWSPLAT,
2972   SPE_BUILTIN_EVRLWI,
2973   SPE_BUILTIN_EVSLWI,
2974   SPE_BUILTIN_EVSRWIS,
2975   SPE_BUILTIN_EVSRWIU,
2976   SPE_BUILTIN_EVSTDD,
2977   SPE_BUILTIN_EVSTDH,
2978   SPE_BUILTIN_EVSTDW,
2979   SPE_BUILTIN_EVSTWHE,
2980   SPE_BUILTIN_EVSTWHO,
2981   SPE_BUILTIN_EVSTWWE,
2982   SPE_BUILTIN_EVSTWWO,
2983   SPE_BUILTIN_EVSUBIFW,
2984
2985   /* Compares.  */
2986   SPE_BUILTIN_EVCMPEQ,
2987   SPE_BUILTIN_EVCMPGTS,
2988   SPE_BUILTIN_EVCMPGTU,
2989   SPE_BUILTIN_EVCMPLTS,
2990   SPE_BUILTIN_EVCMPLTU,
2991   SPE_BUILTIN_EVFSCMPEQ,
2992   SPE_BUILTIN_EVFSCMPGT,
2993   SPE_BUILTIN_EVFSCMPLT,
2994   SPE_BUILTIN_EVFSTSTEQ,
2995   SPE_BUILTIN_EVFSTSTGT,
2996   SPE_BUILTIN_EVFSTSTLT,
2997
2998   /* EVSEL compares.  */
2999   SPE_BUILTIN_EVSEL_CMPEQ,
3000   SPE_BUILTIN_EVSEL_CMPGTS,
3001   SPE_BUILTIN_EVSEL_CMPGTU,
3002   SPE_BUILTIN_EVSEL_CMPLTS,
3003   SPE_BUILTIN_EVSEL_CMPLTU,
3004   SPE_BUILTIN_EVSEL_FSCMPEQ,
3005   SPE_BUILTIN_EVSEL_FSCMPGT,
3006   SPE_BUILTIN_EVSEL_FSCMPLT,
3007   SPE_BUILTIN_EVSEL_FSTSTEQ,
3008   SPE_BUILTIN_EVSEL_FSTSTGT,
3009   SPE_BUILTIN_EVSEL_FSTSTLT,
3010
3011   SPE_BUILTIN_EVSPLATFI,
3012   SPE_BUILTIN_EVSPLATI,
3013   SPE_BUILTIN_EVMWHSSMAA,
3014   SPE_BUILTIN_EVMWHSMFAA,
3015   SPE_BUILTIN_EVMWHSMIAA,
3016   SPE_BUILTIN_EVMWHUSIAA,
3017   SPE_BUILTIN_EVMWHUMIAA,
3018   SPE_BUILTIN_EVMWHSSFAN,
3019   SPE_BUILTIN_EVMWHSSIAN,
3020   SPE_BUILTIN_EVMWHSMFAN,
3021   SPE_BUILTIN_EVMWHSMIAN,
3022   SPE_BUILTIN_EVMWHUSIAN,
3023   SPE_BUILTIN_EVMWHUMIAN,
3024   SPE_BUILTIN_EVMWHGSSFAA,
3025   SPE_BUILTIN_EVMWHGSMFAA,
3026   SPE_BUILTIN_EVMWHGSMIAA,
3027   SPE_BUILTIN_EVMWHGUMIAA,
3028   SPE_BUILTIN_EVMWHGSSFAN,
3029   SPE_BUILTIN_EVMWHGSMFAN,
3030   SPE_BUILTIN_EVMWHGSMIAN,
3031   SPE_BUILTIN_EVMWHGUMIAN,
3032   SPE_BUILTIN_MTSPEFSCR,
3033   SPE_BUILTIN_MFSPEFSCR,
3034   SPE_BUILTIN_BRINC,
3035
3036   /* PAIRED builtins.  */
3037   PAIRED_BUILTIN_DIVV2SF3,
3038   PAIRED_BUILTIN_ABSV2SF2,
3039   PAIRED_BUILTIN_NEGV2SF2,
3040   PAIRED_BUILTIN_SQRTV2SF2,
3041   PAIRED_BUILTIN_ADDV2SF3,
3042   PAIRED_BUILTIN_SUBV2SF3,
3043   PAIRED_BUILTIN_RESV2SF2,
3044   PAIRED_BUILTIN_MULV2SF3,
3045   PAIRED_BUILTIN_MSUB,
3046   PAIRED_BUILTIN_MADD,
3047   PAIRED_BUILTIN_NMSUB,
3048   PAIRED_BUILTIN_NMADD,
3049   PAIRED_BUILTIN_NABSV2SF2,
3050   PAIRED_BUILTIN_SUM0,
3051   PAIRED_BUILTIN_SUM1,
3052   PAIRED_BUILTIN_MULS0,
3053   PAIRED_BUILTIN_MULS1,
3054   PAIRED_BUILTIN_MERGE00,
3055   PAIRED_BUILTIN_MERGE01,
3056   PAIRED_BUILTIN_MERGE10,
3057   PAIRED_BUILTIN_MERGE11,
3058   PAIRED_BUILTIN_MADDS0,
3059   PAIRED_BUILTIN_MADDS1,
3060   PAIRED_BUILTIN_STX,
3061   PAIRED_BUILTIN_LX,
3062   PAIRED_BUILTIN_SELV2SF4,
3063   PAIRED_BUILTIN_CMPU0,
3064   PAIRED_BUILTIN_CMPU1,
3065
3066   RS6000_BUILTIN_RECIP,
3067   RS6000_BUILTIN_RECIPF,
3068   RS6000_BUILTIN_RSQRTF,
3069
3070   RS6000_BUILTIN_COUNT
3071 };
3072
3073 enum rs6000_builtin_type_index
3074 {
3075   RS6000_BTI_NOT_OPAQUE,
3076   RS6000_BTI_opaque_V2SI,
3077   RS6000_BTI_opaque_V2SF,
3078   RS6000_BTI_opaque_p_V2SI,
3079   RS6000_BTI_opaque_V4SI,
3080   RS6000_BTI_V16QI,
3081   RS6000_BTI_V2SI,
3082   RS6000_BTI_V2SF,
3083   RS6000_BTI_V4HI,
3084   RS6000_BTI_V4SI,
3085   RS6000_BTI_V4SF,
3086   RS6000_BTI_V8HI,
3087   RS6000_BTI_unsigned_V16QI,
3088   RS6000_BTI_unsigned_V8HI,
3089   RS6000_BTI_unsigned_V4SI,
3090   RS6000_BTI_bool_char,          /* __bool char */
3091   RS6000_BTI_bool_short,         /* __bool short */
3092   RS6000_BTI_bool_int,           /* __bool int */
3093   RS6000_BTI_pixel,              /* __pixel */
3094   RS6000_BTI_bool_V16QI,         /* __vector __bool char */
3095   RS6000_BTI_bool_V8HI,          /* __vector __bool short */
3096   RS6000_BTI_bool_V4SI,          /* __vector __bool int */
3097   RS6000_BTI_pixel_V8HI,         /* __vector __pixel */
3098   RS6000_BTI_long,               /* long_integer_type_node */
3099   RS6000_BTI_unsigned_long,      /* long_unsigned_type_node */
3100   RS6000_BTI_INTQI,              /* intQI_type_node */
3101   RS6000_BTI_UINTQI,             /* unsigned_intQI_type_node */
3102   RS6000_BTI_INTHI,              /* intHI_type_node */
3103   RS6000_BTI_UINTHI,             /* unsigned_intHI_type_node */
3104   RS6000_BTI_INTSI,              /* intSI_type_node */
3105   RS6000_BTI_UINTSI,             /* unsigned_intSI_type_node */
3106   RS6000_BTI_float,              /* float_type_node */
3107   RS6000_BTI_void,               /* void_type_node */
3108   RS6000_BTI_MAX
3109 };
3110
3111
3112 #define opaque_V2SI_type_node         (rs6000_builtin_types[RS6000_BTI_opaque_V2SI])
3113 #define opaque_V2SF_type_node         (rs6000_builtin_types[RS6000_BTI_opaque_V2SF])
3114 #define opaque_p_V2SI_type_node       (rs6000_builtin_types[RS6000_BTI_opaque_p_V2SI])
3115 #define opaque_V4SI_type_node         (rs6000_builtin_types[RS6000_BTI_opaque_V4SI])
3116 #define V16QI_type_node               (rs6000_builtin_types[RS6000_BTI_V16QI])
3117 #define V2SI_type_node                (rs6000_builtin_types[RS6000_BTI_V2SI])
3118 #define V2SF_type_node                (rs6000_builtin_types[RS6000_BTI_V2SF])
3119 #define V4HI_type_node                (rs6000_builtin_types[RS6000_BTI_V4HI])
3120 #define V4SI_type_node                (rs6000_builtin_types[RS6000_BTI_V4SI])
3121 #define V4SF_type_node                (rs6000_builtin_types[RS6000_BTI_V4SF])
3122 #define V8HI_type_node                (rs6000_builtin_types[RS6000_BTI_V8HI])
3123 #define unsigned_V16QI_type_node      (rs6000_builtin_types[RS6000_BTI_unsigned_V16QI])
3124 #define unsigned_V8HI_type_node       (rs6000_builtin_types[RS6000_BTI_unsigned_V8HI])
3125 #define unsigned_V4SI_type_node       (rs6000_builtin_types[RS6000_BTI_unsigned_V4SI])
3126 #define bool_char_type_node           (rs6000_builtin_types[RS6000_BTI_bool_char])
3127 #define bool_short_type_node          (rs6000_builtin_types[RS6000_BTI_bool_short])
3128 #define bool_int_type_node            (rs6000_builtin_types[RS6000_BTI_bool_int])
3129 #define pixel_type_node               (rs6000_builtin_types[RS6000_BTI_pixel])
3130 #define bool_V16QI_type_node          (rs6000_builtin_types[RS6000_BTI_bool_V16QI])
3131 #define bool_V8HI_type_node           (rs6000_builtin_types[RS6000_BTI_bool_V8HI])
3132 #define bool_V4SI_type_node           (rs6000_builtin_types[RS6000_BTI_bool_V4SI])
3133 #define pixel_V8HI_type_node          (rs6000_builtin_types[RS6000_BTI_pixel_V8HI])
3134
3135 #define long_integer_type_internal_node  (rs6000_builtin_types[RS6000_BTI_long])
3136 #define long_unsigned_type_internal_node (rs6000_builtin_types[RS6000_BTI_unsigned_long])
3137 #define intQI_type_internal_node         (rs6000_builtin_types[RS6000_BTI_INTQI])
3138 #define uintQI_type_internal_node        (rs6000_builtin_types[RS6000_BTI_UINTQI])
3139 #define intHI_type_internal_node         (rs6000_builtin_types[RS6000_BTI_INTHI])
3140 #define uintHI_type_internal_node        (rs6000_builtin_types[RS6000_BTI_UINTHI])
3141 #define intSI_type_internal_node         (rs6000_builtin_types[RS6000_BTI_INTSI])
3142 #define uintSI_type_internal_node        (rs6000_builtin_types[RS6000_BTI_UINTSI])
3143 #define float_type_internal_node         (rs6000_builtin_types[RS6000_BTI_float])
3144 #define void_type_internal_node          (rs6000_builtin_types[RS6000_BTI_void])
3145
3146 extern GTY(()) tree rs6000_builtin_types[RS6000_BTI_MAX];
3147 extern GTY(()) tree rs6000_builtin_decls[RS6000_BUILTIN_COUNT];
3148