OSDN Git Service

2003-10-28 Syd Polk <spolk@apple.com>
[pf3gnuchains/gcc-fork.git] / gcc / config / rs6000 / rs6000.h
1 /* Definitions of target machine for GNU compiler, for IBM RS/6000.
2    Copyright (C) 1992, 1993, 1994, 1995, 1996, 1997, 1998, 1999,
3    2000, 2001, 2002, 2003 Free Software Foundation, Inc.
4    Contributed by Richard Kenner (kenner@vlsi1.ultra.nyu.edu)
5
6    This file is part of GCC.
7
8    GCC is free software; you can redistribute it and/or modify it
9    under the terms of the GNU General Public License as published
10    by the Free Software Foundation; either version 2, or (at your
11    option) any later version.
12
13    GCC is distributed in the hope that it will be useful, but WITHOUT
14    ANY WARRANTY; without even the implied warranty of MERCHANTABILITY
15    or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public
16    License for more details.
17
18    You should have received a copy of the GNU General Public License
19    along with GCC; see the file COPYING.  If not, write to the
20    Free Software Foundation, 59 Temple Place - Suite 330, Boston,
21    MA 02111-1307, USA.  */
22
23 /* Note that some other tm.h files include this one and then override
24    many of the definitions.  */
25
26 /* Definitions for the object file format.  These are set at
27    compile-time.  */
28
29 #define OBJECT_XCOFF 1
30 #define OBJECT_ELF 2
31 #define OBJECT_PEF 3
32 #define OBJECT_MACHO 4
33
34 #define TARGET_ELF (TARGET_OBJECT_FORMAT == OBJECT_ELF)
35 #define TARGET_XCOFF (TARGET_OBJECT_FORMAT == OBJECT_XCOFF)
36 #define TARGET_MACOS (TARGET_OBJECT_FORMAT == OBJECT_PEF)
37 #define TARGET_MACHO (TARGET_OBJECT_FORMAT == OBJECT_MACHO)
38
39 #ifndef TARGET_AIX
40 #define TARGET_AIX 0
41 #endif
42
43 /* Default string to use for cpu if not specified.  */
44 #ifndef TARGET_CPU_DEFAULT
45 #define TARGET_CPU_DEFAULT ((char *)0)
46 #endif
47
48 /* Common ASM definitions used by ASM_SPEC among the various targets
49    for handling -mcpu=xxx switches.  */
50 #define ASM_CPU_SPEC \
51 "%{!mcpu*: \
52   %{mpower: %{!mpower2: -mpwr}} \
53   %{mpower2: -mpwrx} \
54   %{mpowerpc*: -mppc} \
55   %{mno-power: %{!mpowerpc*: -mcom}} \
56   %{!mno-power: %{!mpower2: %(asm_default)}}} \
57 %{mcpu=common: -mcom} \
58 %{mcpu=power: -mpwr} \
59 %{mcpu=power2: -mpwrx} \
60 %{mcpu=power3: -m604} \
61 %{mcpu=power4: -mpower4} \
62 %{mcpu=powerpc: -mppc} \
63 %{mcpu=rios: -mpwr} \
64 %{mcpu=rios1: -mpwr} \
65 %{mcpu=rios2: -mpwrx} \
66 %{mcpu=rsc: -mpwr} \
67 %{mcpu=rsc1: -mpwr} \
68 %{mcpu=401: -mppc} \
69 %{mcpu=403: -m403} \
70 %{mcpu=405: -m405} \
71 %{mcpu=405fp: -m405} \
72 %{mcpu=440: -m440} \
73 %{mcpu=440fp: -m440} \
74 %{mcpu=505: -mppc} \
75 %{mcpu=601: -m601} \
76 %{mcpu=602: -mppc} \
77 %{mcpu=603: -mppc} \
78 %{mcpu=603e: -mppc} \
79 %{mcpu=ec603e: -mppc} \
80 %{mcpu=604: -mppc} \
81 %{mcpu=604e: -mppc} \
82 %{mcpu=620: -mppc} \
83 %{mcpu=630: -m604} \
84 %{mcpu=740: -mppc} \
85 %{mcpu=7400: -mppc} \
86 %{mcpu=7450: -mppc} \
87 %{mcpu=G4: -mppc} \
88 %{mcpu=750: -mppc} \
89 %{mcpu=G3: -mppc} \
90 %{mcpu=801: -mppc} \
91 %{mcpu=821: -mppc} \
92 %{mcpu=823: -mppc} \
93 %{mcpu=860: -mppc} \
94 %{mcpu=970: -mpower4} \
95 %{mcpu=G5: -mpower4} \
96 %{mcpu=8540: -me500} \
97 %{maltivec: -maltivec}"
98
99 #define CPP_DEFAULT_SPEC ""
100
101 #define ASM_DEFAULT_SPEC ""
102
103 /* This macro defines names of additional specifications to put in the specs
104    that can be used in various specifications like CC1_SPEC.  Its definition
105    is an initializer with a subgrouping for each command option.
106
107    Each subgrouping contains a string constant, that defines the
108    specification name, and a string constant that used by the GCC driver
109    program.
110
111    Do not define this macro if it does not need to do anything.  */
112
113 #define SUBTARGET_EXTRA_SPECS
114
115 #define EXTRA_SPECS                                                     \
116   { "cpp_default",              CPP_DEFAULT_SPEC },                     \
117   { "asm_cpu",                  ASM_CPU_SPEC },                         \
118   { "asm_default",              ASM_DEFAULT_SPEC },                     \
119   SUBTARGET_EXTRA_SPECS
120
121 /* Architecture type.  */
122
123 extern int target_flags;
124
125 /* Use POWER architecture instructions and MQ register.  */
126 #define MASK_POWER              0x00000001
127
128 /* Use POWER2 extensions to POWER architecture.  */
129 #define MASK_POWER2             0x00000002
130
131 /* Use PowerPC architecture instructions.  */
132 #define MASK_POWERPC            0x00000004
133
134 /* Use PowerPC General Purpose group optional instructions, e.g. fsqrt.  */
135 #define MASK_PPC_GPOPT          0x00000008
136
137 /* Use PowerPC Graphics group optional instructions, e.g. fsel.  */
138 #define MASK_PPC_GFXOPT         0x00000010
139
140 /* Use PowerPC-64 architecture instructions.  */
141 #define MASK_POWERPC64          0x00000020
142
143 /* Use revised mnemonic names defined for PowerPC architecture.  */
144 #define MASK_NEW_MNEMONICS      0x00000040
145
146 /* Disable placing fp constants in the TOC; can be turned on when the
147    TOC overflows.  */
148 #define MASK_NO_FP_IN_TOC       0x00000080
149
150 /* Disable placing symbol+offset constants in the TOC; can be turned on when
151    the TOC overflows.  */
152 #define MASK_NO_SUM_IN_TOC      0x00000100
153
154 /* Output only one TOC entry per module.  Normally linking fails if
155    there are more than 16K unique variables/constants in an executable.  With
156    this option, linking fails only if there are more than 16K modules, or
157    if there are more than 16K unique variables/constant in a single module.
158
159    This is at the cost of having 2 extra loads and one extra store per
160    function, and one less allocable register.  */
161 #define MASK_MINIMAL_TOC        0x00000200
162
163 /* Nonzero for the 64bit model: longs and pointers are 64 bits.  */
164 #define MASK_64BIT              0x00000400
165
166 /* Disable use of FPRs.  */
167 #define MASK_SOFT_FLOAT         0x00000800
168
169 /* Enable load/store multiple, even on PowerPC */
170 #define MASK_MULTIPLE           0x00001000
171
172 /* Use string instructions for block moves */
173 #define MASK_STRING             0x00002000
174
175 /* Disable update form of load/store */
176 #define MASK_NO_UPDATE          0x00004000
177
178 /* Disable fused multiply/add operations */
179 #define MASK_NO_FUSED_MADD      0x00008000
180
181 /* Nonzero if we need to schedule the prolog and epilog.  */
182 #define MASK_SCHED_PROLOG       0x00010000
183
184 /* Use AltiVec instructions.  */
185 #define MASK_ALTIVEC            0x00020000
186
187 /* Return small structures in memory (as the AIX ABI requires).  */
188 #define MASK_AIX_STRUCT_RET     0x00040000
189
190 /* The only remaining free bits are 0x00780000. sysv4.h uses
191    0x00800000 -> 0x40000000, and 0x80000000 is not available
192    because target_flags is signed.  */
193
194 #define TARGET_POWER            (target_flags & MASK_POWER)
195 #define TARGET_POWER2           (target_flags & MASK_POWER2)
196 #define TARGET_POWERPC          (target_flags & MASK_POWERPC)
197 #define TARGET_PPC_GPOPT        (target_flags & MASK_PPC_GPOPT)
198 #define TARGET_PPC_GFXOPT       (target_flags & MASK_PPC_GFXOPT)
199 #define TARGET_NEW_MNEMONICS    (target_flags & MASK_NEW_MNEMONICS)
200 #define TARGET_NO_FP_IN_TOC     (target_flags & MASK_NO_FP_IN_TOC)
201 #define TARGET_NO_SUM_IN_TOC    (target_flags & MASK_NO_SUM_IN_TOC)
202 #define TARGET_MINIMAL_TOC      (target_flags & MASK_MINIMAL_TOC)
203 #define TARGET_64BIT            (target_flags & MASK_64BIT)
204 #define TARGET_SOFT_FLOAT       (target_flags & MASK_SOFT_FLOAT)
205 #define TARGET_MULTIPLE         (target_flags & MASK_MULTIPLE)
206 #define TARGET_STRING           (target_flags & MASK_STRING)
207 #define TARGET_NO_UPDATE        (target_flags & MASK_NO_UPDATE)
208 #define TARGET_NO_FUSED_MADD    (target_flags & MASK_NO_FUSED_MADD)
209 #define TARGET_SCHED_PROLOG     (target_flags & MASK_SCHED_PROLOG)
210 #define TARGET_ALTIVEC          (target_flags & MASK_ALTIVEC)
211 #define TARGET_AIX_STRUCT_RET   (target_flags & MASK_AIX_STRUCT_RET)
212
213 #define TARGET_32BIT            (! TARGET_64BIT)
214 #define TARGET_HARD_FLOAT       (! TARGET_SOFT_FLOAT)
215 #define TARGET_UPDATE           (! TARGET_NO_UPDATE)
216 #define TARGET_FUSED_MADD       (! TARGET_NO_FUSED_MADD)
217
218 #ifndef HAVE_AS_TLS
219 #define HAVE_AS_TLS 0
220 #endif
221
222 #ifdef IN_LIBGCC2
223 /* For libgcc2 we make sure this is a compile time constant */
224 #if defined (__64BIT__) || defined (__powerpc64__)
225 #define TARGET_POWERPC64        1
226 #else
227 #define TARGET_POWERPC64        0
228 #endif
229 #else
230 #define TARGET_POWERPC64        (target_flags & MASK_POWERPC64)
231 #endif
232
233 #define TARGET_XL_CALL 0
234
235 /* Run-time compilation parameters selecting different hardware subsets.
236
237    Macro to define tables used to set the flags.
238    This is a list in braces of pairs in braces,
239    each pair being { "NAME", VALUE }
240    where VALUE is the bits to set or minus the bits to clear.
241    An empty string NAME is used to identify the default VALUE.  */
242
243 #define TARGET_SWITCHES                                                 \
244  {{"power",             MASK_POWER  | MASK_MULTIPLE | MASK_STRING,      \
245                         N_("Use POWER instruction set")},               \
246   {"power2",            (MASK_POWER | MASK_MULTIPLE | MASK_STRING       \
247                          | MASK_POWER2),                                \
248                         N_("Use POWER2 instruction set")},              \
249   {"no-power2",         - MASK_POWER2,                                  \
250                         N_("Do not use POWER2 instruction set")},       \
251   {"no-power",          - (MASK_POWER | MASK_POWER2 | MASK_MULTIPLE     \
252                            | MASK_STRING),                              \
253                         N_("Do not use POWER instruction set")},        \
254   {"powerpc",           MASK_POWERPC,                                   \
255                         N_("Use PowerPC instruction set")},             \
256   {"no-powerpc",        - (MASK_POWERPC | MASK_PPC_GPOPT                \
257                            | MASK_PPC_GFXOPT | MASK_POWERPC64),         \
258                         N_("Do not use PowerPC instruction set")},      \
259   {"powerpc-gpopt",     MASK_POWERPC | MASK_PPC_GPOPT,                  \
260                         N_("Use PowerPC General Purpose group optional instructions")},\
261   {"no-powerpc-gpopt",  - MASK_PPC_GPOPT,                               \
262                         N_("Don't use PowerPC General Purpose group optional instructions")},\
263   {"powerpc-gfxopt",    MASK_POWERPC | MASK_PPC_GFXOPT,                 \
264                         N_("Use PowerPC Graphics group optional instructions")},\
265   {"no-powerpc-gfxopt", - MASK_PPC_GFXOPT,                              \
266                         N_("Don't use PowerPC Graphics group optional instructions")},\
267   {"powerpc64",         MASK_POWERPC64,                                 \
268                         N_("Use PowerPC-64 instruction set")},          \
269   {"no-powerpc64",      - MASK_POWERPC64,                               \
270                         N_("Don't use PowerPC-64 instruction set")},    \
271   {"altivec",           MASK_ALTIVEC ,                                  \
272                         N_("Use AltiVec instructions")},                \
273   {"no-altivec",        - MASK_ALTIVEC ,                                        \
274                         N_("Don't use AltiVec instructions")},  \
275   {"new-mnemonics",     MASK_NEW_MNEMONICS,                             \
276                         N_("Use new mnemonics for PowerPC architecture")},\
277   {"old-mnemonics",     -MASK_NEW_MNEMONICS,                            \
278                         N_("Use old mnemonics for PowerPC architecture")},\
279   {"full-toc",          - (MASK_NO_FP_IN_TOC | MASK_NO_SUM_IN_TOC       \
280                            | MASK_MINIMAL_TOC),                         \
281                         N_("Put everything in the regular TOC")},       \
282   {"fp-in-toc",         - MASK_NO_FP_IN_TOC,                            \
283                         N_("Place floating point constants in TOC")},   \
284   {"no-fp-in-toc",      MASK_NO_FP_IN_TOC,                              \
285                         N_("Don't place floating point constants in TOC")},\
286   {"sum-in-toc",        - MASK_NO_SUM_IN_TOC,                           \
287                         N_("Place symbol+offset constants in TOC")},    \
288   {"no-sum-in-toc",     MASK_NO_SUM_IN_TOC,                             \
289                         N_("Don't place symbol+offset constants in TOC")},\
290   {"minimal-toc",       MASK_MINIMAL_TOC,                               \
291                         "Use only one TOC entry per procedure"},        \
292   {"minimal-toc",       - (MASK_NO_FP_IN_TOC | MASK_NO_SUM_IN_TOC),     \
293                         ""},                                            \
294   {"no-minimal-toc",    - MASK_MINIMAL_TOC,                             \
295                         N_("Place variable addresses in the regular TOC")},\
296   {"hard-float",        - MASK_SOFT_FLOAT,                              \
297                         N_("Use hardware fp")},                         \
298   {"soft-float",        MASK_SOFT_FLOAT,                                \
299                         N_("Do not use hardware fp")},                  \
300   {"multiple",          MASK_MULTIPLE,                                  \
301                         N_("Generate load/store multiple instructions")},       \
302   {"no-multiple",       - MASK_MULTIPLE,                                \
303                         N_("Do not generate load/store multiple instructions")},\
304   {"string",            MASK_STRING,                                    \
305                         N_("Generate string instructions for block moves")},\
306   {"no-string",         - MASK_STRING,                                  \
307                         N_("Do not generate string instructions for block moves")},\
308   {"update",            - MASK_NO_UPDATE,                               \
309                         N_("Generate load/store with update instructions")},\
310   {"no-update",         MASK_NO_UPDATE,                                 \
311                         N_("Do not generate load/store with update instructions")},\
312   {"fused-madd",        - MASK_NO_FUSED_MADD,                           \
313                         N_("Generate fused multiply/add instructions")},\
314   {"no-fused-madd",     MASK_NO_FUSED_MADD,                             \
315                         N_("Don't generate fused multiply/add instructions")},\
316   {"sched-prolog",      MASK_SCHED_PROLOG,                              \
317                         ""},                                            \
318   {"no-sched-prolog",   -MASK_SCHED_PROLOG,                             \
319                         N_("Don't schedule the start and end of the procedure")},\
320   {"sched-epilog",      MASK_SCHED_PROLOG,                              \
321                         ""},                                            \
322   {"no-sched-epilog",   -MASK_SCHED_PROLOG,                             \
323                         ""},                                            \
324   {"aix-struct-return", MASK_AIX_STRUCT_RET,                            \
325                         N_("Return all structures in memory (AIX default)")},\
326   {"svr4-struct-return", - MASK_AIX_STRUCT_RET,                         \
327                         N_("Return small structures in registers (SVR4 default)")},\
328   {"no-aix-struct-return", - MASK_AIX_STRUCT_RET,                       \
329                         ""},\
330   {"no-svr4-struct-return", MASK_AIX_STRUCT_RET,                        \
331                         ""},\
332   SUBTARGET_SWITCHES                                                    \
333   {"",                  TARGET_DEFAULT | MASK_SCHED_PROLOG,             \
334                         ""}}
335
336 #define TARGET_DEFAULT (MASK_POWER | MASK_MULTIPLE | MASK_STRING)
337
338 /* This is meant to be redefined in the host dependent files */
339 #define SUBTARGET_SWITCHES
340
341 /* Processor type.  Order must match cpu attribute in MD file.  */
342 enum processor_type
343  {
344    PROCESSOR_RIOS1,
345    PROCESSOR_RIOS2,
346    PROCESSOR_RS64A,
347    PROCESSOR_MPCCORE,
348    PROCESSOR_PPC403,
349    PROCESSOR_PPC405,
350    PROCESSOR_PPC440,
351    PROCESSOR_PPC601,
352    PROCESSOR_PPC603,
353    PROCESSOR_PPC604,
354    PROCESSOR_PPC604e,
355    PROCESSOR_PPC620,
356    PROCESSOR_PPC630,
357    PROCESSOR_PPC750,
358    PROCESSOR_PPC7400,
359    PROCESSOR_PPC7450,
360    PROCESSOR_PPC8540,
361    PROCESSOR_POWER4
362 };
363
364 extern enum processor_type rs6000_cpu;
365
366 /* Recast the processor type to the cpu attribute.  */
367 #define rs6000_cpu_attr ((enum attr_cpu)rs6000_cpu)
368
369 /* Define generic processor types based upon current deployment.  */
370 #define PROCESSOR_COMMON    PROCESSOR_PPC601
371 #define PROCESSOR_POWER     PROCESSOR_RIOS1
372 #define PROCESSOR_POWERPC   PROCESSOR_PPC604
373 #define PROCESSOR_POWERPC64 PROCESSOR_RS64A
374
375 /* Define the default processor.  This is overridden by other tm.h files.  */
376 #define PROCESSOR_DEFAULT   PROCESSOR_RIOS1
377 #define PROCESSOR_DEFAULT64 PROCESSOR_RS64A
378
379 /* Specify the dialect of assembler to use.  New mnemonics is dialect one
380    and the old mnemonics are dialect zero.  */
381 #define ASSEMBLER_DIALECT (TARGET_NEW_MNEMONICS ? 1 : 0)
382
383 /* Types of costly dependences.  */
384 enum rs6000_dependence_cost
385  {
386    max_dep_latency = 1000,
387    no_dep_costly,
388    all_deps_costly,
389    true_store_to_load_dep_costly,
390    store_to_load_dep_costly
391  };
392
393 /* Types of nop insertion schemes in sched target hook sched_finish.  */
394 enum rs6000_nop_insertion
395   {
396     sched_finish_regroup_exact = 1000,
397     sched_finish_pad_groups,
398     sched_finish_none
399   };
400
401 /* Dispatch group termination caused by an insn.  */
402 enum group_termination
403   {
404     current_group,
405     previous_group
406   };
407
408 /* This is meant to be overridden in target specific files.  */
409 #define SUBTARGET_OPTIONS
410
411 #define TARGET_OPTIONS                                                  \
412 {                                                                       \
413    {"cpu=",  &rs6000_select[1].string,                                  \
414     N_("Use features of and schedule code for given CPU"), 0},          \
415    {"tune=", &rs6000_select[2].string,                                  \
416     N_("Schedule code for given CPU"), 0},                              \
417    {"debug=", &rs6000_debug_name, N_("Enable debug output"), 0},        \
418    {"traceback=", &rs6000_traceback_name,                               \
419     N_("Select full, part, or no traceback table"), 0},                 \
420    {"abi=", &rs6000_abi_string, N_("Specify ABI to use"), 0},           \
421    {"long-double-", &rs6000_long_double_size_string,                    \
422     N_("Specify size of long double (64 or 128 bits)"), 0},             \
423    {"isel=", &rs6000_isel_string,                                       \
424     N_("Specify yes/no if isel instructions should be generated"), 0},  \
425    {"spe=", &rs6000_spe_string,                                         \
426     N_("Specify yes/no if SPE SIMD instructions should be generated"), 0},\
427    {"float-gprs=", &rs6000_float_gprs_string,                           \
428     N_("Specify yes/no if using floating point in the GPRs"), 0},       \
429    {"vrsave=", &rs6000_altivec_vrsave_string,                           \
430     N_("Specify yes/no if VRSAVE instructions should be generated for AltiVec"), 0}, \
431    {"longcall", &rs6000_longcall_switch,                                \
432     N_("Avoid all range limits on call instructions"), 0},              \
433    {"no-longcall", &rs6000_longcall_switch, "", 0},                     \
434    {"sched-costly-dep=", &rs6000_sched_costly_dep_str,                  \
435     N_("Determine which dependences between insns are considered costly"), 0}, \
436    {"insert-sched-nops=", &rs6000_sched_insert_nops_str,                \
437     N_("Specify which post scheduling nop insertion scheme to apply"), 0}, \
438    {"align-", &rs6000_alignment_string,                                 \
439     N_("Specify alignment of structure fields default/natural"), 0},    \
440    {"prioritize-restricted-insns=", &rs6000_sched_restricted_insns_priority_str, \
441     N_("Specify scheduling priority for dispatch slot restricted insns"), 0}, \
442    SUBTARGET_OPTIONS                                                    \
443 }
444
445 /* Support for a compile-time default CPU, et cetera.  The rules are:
446    --with-cpu is ignored if -mcpu is specified.
447    --with-tune is ignored if -mtune is specified.
448    --with-float is ignored if -mhard-float or -msoft-float are
449     specified.  */
450 #define OPTION_DEFAULT_SPECS \
451   {"cpu", "%{!mcpu=*:-mcpu=%(VALUE)}" }, \
452   {"tune", "%{!mtune=*:-mtune=%(VALUE)}" }, \
453   {"float", "%{!msoft-float:%{!mhard-float:-m%(VALUE)-float}}" }
454
455 /* rs6000_select[0] is reserved for the default cpu defined via --with-cpu */
456 struct rs6000_cpu_select
457 {
458   const char *string;
459   const char *name;
460   int set_tune_p;
461   int set_arch_p;
462 };
463
464 extern struct rs6000_cpu_select rs6000_select[];
465
466 /* Debug support */
467 extern const char *rs6000_debug_name;   /* Name for -mdebug-xxxx option */
468 extern const char *rs6000_abi_string;   /* for -mabi={sysv,darwin,eabi,aix,altivec} */
469 extern int rs6000_debug_stack;          /* debug stack applications */
470 extern int rs6000_debug_arg;            /* debug argument handling */
471
472 #define TARGET_DEBUG_STACK      rs6000_debug_stack
473 #define TARGET_DEBUG_ARG        rs6000_debug_arg
474
475 extern const char *rs6000_traceback_name; /* Type of traceback table.  */
476
477 /* These are separate from target_flags because we've run out of bits
478    there.  */
479 extern const char *rs6000_long_double_size_string;
480 extern int rs6000_long_double_type_size;
481 extern int rs6000_altivec_abi;
482 extern int rs6000_spe_abi;
483 extern int rs6000_isel;
484 extern int rs6000_spe;
485 extern int rs6000_float_gprs;
486 extern const char *rs6000_float_gprs_string;
487 extern const char *rs6000_isel_string;
488 extern const char *rs6000_spe_string;
489 extern const char *rs6000_altivec_vrsave_string;
490 extern int rs6000_altivec_vrsave;
491 extern const char *rs6000_longcall_switch;
492 extern int rs6000_default_long_calls;
493 extern const char* rs6000_alignment_string;
494 extern int rs6000_alignment_flags;
495 extern const char *rs6000_sched_restricted_insns_priority_str;
496 extern int rs6000_sched_restricted_insns_priority;
497 extern const char *rs6000_sched_costly_dep_str;
498 extern enum rs6000_dependence_cost rs6000_sched_costly_dep;
499 extern const char *rs6000_sched_insert_nops_str;
500 extern enum rs6000_nop_insertion rs6000_sched_insert_nops;
501
502 /* Alignment options for fields in structures for sub-targets following
503    AIX-like ABI.
504    ALIGN_POWER word-aligns FP doubles (default AIX ABI).
505    ALIGN_NATURAL doubleword-aligns FP doubles (align to object size).
506
507    Override the macro definitions when compiling libobjc to avoid undefined
508    reference to rs6000_alignment_flags due to library's use of GCC alignment
509    macros which use the macros below.  */
510    
511 #ifndef IN_TARGET_LIBS
512 #define MASK_ALIGN_POWER   0x00000000
513 #define MASK_ALIGN_NATURAL 0x00000001
514 #define TARGET_ALIGN_NATURAL (rs6000_alignment_flags & MASK_ALIGN_NATURAL)
515 #else
516 #define TARGET_ALIGN_NATURAL 0
517 #endif
518
519 /* Set a default value for DEFAULT_SCHED_COSTLY_DEP used by target hook
520    is_costly_dependence.  */ 
521 #define DEFAULT_SCHED_COSTLY_DEP                           \
522   (rs6000_cpu == PROCESSOR_POWER4 ? store_to_load_dep_costly : no_dep_costly)
523
524 /* Define if the target has restricted dispatch slot instructions.  */
525 #define DEFAULT_RESTRICTED_INSNS_PRIORITY (rs6000_cpu == PROCESSOR_POWER4 ? 1 : 0)
526
527 /* Set a default value for post scheduling nop insertion scheme
528    (used by taget hook sched_finish).  */
529 #define DEFAULT_SCHED_FINISH_NOP_INSERTION_SCHEME          \
530   (rs6000_cpu == PROCESSOR_POWER4 ? sched_finish_regroup_exact : sched_finish_none)
531
532 /* Define TARGET_MFCRF if the target assembler supports the optional
533    field operand for mfcr and the target processor supports the
534    instruction.  */
535
536 #ifdef HAVE_AS_MFCRF
537 #define TARGET_MFCRF (rs6000_cpu == PROCESSOR_POWER4)
538 #else
539 #define TARGET_MFCRF 0
540 #endif
541
542 #define TARGET_LONG_DOUBLE_128 (rs6000_long_double_type_size == 128)
543 #define TARGET_ALTIVEC_ABI rs6000_altivec_abi
544 #define TARGET_ALTIVEC_VRSAVE rs6000_altivec_vrsave
545
546 #define TARGET_SPE_ABI 0
547 #define TARGET_SPE 0
548 #define TARGET_E500 0
549 #define TARGET_ISEL 0
550 #define TARGET_FPRS 1
551
552 /* Sometimes certain combinations of command options do not make sense
553    on a particular target machine.  You can define a macro
554    `OVERRIDE_OPTIONS' to take account of this.  This macro, if
555    defined, is executed once just after all the command options have
556    been parsed.
557
558    Don't use this macro to turn on various extra optimizations for
559    `-O'.  That is what `OPTIMIZATION_OPTIONS' is for.
560
561    On the RS/6000 this is used to define the target cpu type.  */
562
563 #define OVERRIDE_OPTIONS rs6000_override_options (TARGET_CPU_DEFAULT)
564
565 /* Define this to change the optimizations performed by default.  */
566 #define OPTIMIZATION_OPTIONS(LEVEL,SIZE) optimization_options(LEVEL,SIZE)
567
568 /* Show we can debug even without a frame pointer.  */
569 #define CAN_DEBUG_WITHOUT_FP
570
571 /* Target pragma.  */
572 #define REGISTER_TARGET_PRAGMAS() do {                          \
573   c_register_pragma (0, "longcall", rs6000_pragma_longcall);    \
574 } while (0)
575
576 /* Target #defines.  */
577 #define TARGET_CPU_CPP_BUILTINS() \
578   rs6000_cpu_cpp_builtins (pfile)
579
580 /* This is used by rs6000_cpu_cpp_builtins to indicate the byte order
581    we're compiling for.  Some configurations may need to override it.  */
582 #define RS6000_CPU_CPP_ENDIAN_BUILTINS()        \
583   do                                            \
584     {                                           \
585       if (BYTES_BIG_ENDIAN)                     \
586         {                                       \
587           builtin_define ("__BIG_ENDIAN__");    \
588           builtin_define ("_BIG_ENDIAN");       \
589           builtin_assert ("machine=bigendian"); \
590         }                                       \
591       else                                      \
592         {                                       \
593           builtin_define ("__LITTLE_ENDIAN__"); \
594           builtin_define ("_LITTLE_ENDIAN");    \
595           builtin_assert ("machine=littleendian"); \
596         }                                       \
597     }                                           \
598   while (0)
599 \f
600 /* Target machine storage layout.  */
601
602 /* Define this macro if it is advisable to hold scalars in registers
603    in a wider mode than that declared by the program.  In such cases,
604    the value is constrained to be within the bounds of the declared
605    type, but kept valid in the wider mode.  The signedness of the
606    extension may differ from that of the type.  */
607
608 #define PROMOTE_MODE(MODE,UNSIGNEDP,TYPE)       \
609   if (GET_MODE_CLASS (MODE) == MODE_INT         \
610       && GET_MODE_SIZE (MODE) < UNITS_PER_WORD) \
611     (MODE) = TARGET_32BIT ? SImode : DImode;
612
613 /* Define this if most significant bit is lowest numbered
614    in instructions that operate on numbered bit-fields.  */
615 /* That is true on RS/6000.  */
616 #define BITS_BIG_ENDIAN 1
617
618 /* Define this if most significant byte of a word is the lowest numbered.  */
619 /* That is true on RS/6000.  */
620 #define BYTES_BIG_ENDIAN 1
621
622 /* Define this if most significant word of a multiword number is lowest
623    numbered.
624
625    For RS/6000 we can decide arbitrarily since there are no machine
626    instructions for them.  Might as well be consistent with bits and bytes.  */
627 #define WORDS_BIG_ENDIAN 1
628
629 #define MAX_BITS_PER_WORD 64
630
631 /* Width of a word, in units (bytes).  */
632 #define UNITS_PER_WORD (! TARGET_POWERPC64 ? 4 : 8)
633 #ifdef IN_LIBGCC2
634 #define MIN_UNITS_PER_WORD UNITS_PER_WORD
635 #else
636 #define MIN_UNITS_PER_WORD 4
637 #endif
638 #define UNITS_PER_FP_WORD 8
639 #define UNITS_PER_ALTIVEC_WORD 16
640 #define UNITS_PER_SPE_WORD 8
641
642 /* Type used for ptrdiff_t, as a string used in a declaration.  */
643 #define PTRDIFF_TYPE "int"
644
645 /* Type used for size_t, as a string used in a declaration.  */
646 #define SIZE_TYPE "long unsigned int"
647
648 /* Type used for wchar_t, as a string used in a declaration.  */
649 #define WCHAR_TYPE "short unsigned int"
650
651 /* Width of wchar_t in bits.  */
652 #define WCHAR_TYPE_SIZE 16
653
654 /* A C expression for the size in bits of the type `short' on the
655    target machine.  If you don't define this, the default is half a
656    word.  (If this would be less than one storage unit, it is
657    rounded up to one unit.)  */
658 #define SHORT_TYPE_SIZE 16
659
660 /* A C expression for the size in bits of the type `int' on the
661    target machine.  If you don't define this, the default is one
662    word.  */
663 #define INT_TYPE_SIZE 32
664
665 /* A C expression for the size in bits of the type `long' on the
666    target machine.  If you don't define this, the default is one
667    word.  */
668 #define LONG_TYPE_SIZE (TARGET_32BIT ? 32 : 64)
669 #define MAX_LONG_TYPE_SIZE 64
670
671 /* A C expression for the size in bits of the type `long long' on the
672    target machine.  If you don't define this, the default is two
673    words.  */
674 #define LONG_LONG_TYPE_SIZE 64
675
676 /* A C expression for the size in bits of the type `float' on the
677    target machine.  If you don't define this, the default is one
678    word.  */
679 #define FLOAT_TYPE_SIZE 32
680
681 /* A C expression for the size in bits of the type `double' on the
682    target machine.  If you don't define this, the default is two
683    words.  */
684 #define DOUBLE_TYPE_SIZE 64
685
686 /* A C expression for the size in bits of the type `long double' on
687    the target machine.  If you don't define this, the default is two
688    words.  */
689 #define LONG_DOUBLE_TYPE_SIZE rs6000_long_double_type_size
690
691 /* Constant which presents upper bound of the above value.  */
692 #define MAX_LONG_DOUBLE_TYPE_SIZE 128
693
694 /* Define this to set long double type size to use in libgcc2.c, which can
695    not depend on target_flags.  */
696 #ifdef __LONG_DOUBLE_128__
697 #define LIBGCC2_LONG_DOUBLE_TYPE_SIZE 128
698 #else
699 #define LIBGCC2_LONG_DOUBLE_TYPE_SIZE 64
700 #endif
701
702 /* Work around rs6000_long_double_type_size dependency in ada/targtyps.c.  */
703 #define WIDEST_HARDWARE_FP_SIZE 64
704
705 /* Width in bits of a pointer.
706    See also the macro `Pmode' defined below.  */
707 #define POINTER_SIZE (TARGET_32BIT ? 32 : 64)
708
709 /* Allocation boundary (in *bits*) for storing arguments in argument list.  */
710 #define PARM_BOUNDARY (TARGET_32BIT ? 32 : 64)
711
712 /* Boundary (in *bits*) on which stack pointer should be aligned.  */
713 #define STACK_BOUNDARY ((TARGET_32BIT && !TARGET_ALTIVEC_ABI) ? 64 : 128)
714
715 /* Allocation boundary (in *bits*) for the code of a function.  */
716 #define FUNCTION_BOUNDARY 32
717
718 /* No data type wants to be aligned rounder than this.  */
719 #define BIGGEST_ALIGNMENT 128
720
721 /* A C expression to compute the alignment for a variables in the
722    local store.  TYPE is the data type, and ALIGN is the alignment
723    that the object would ordinarily have.  */
724 #define LOCAL_ALIGNMENT(TYPE, ALIGN)                            \
725   ((TARGET_ALTIVEC && TREE_CODE (TYPE) == VECTOR_TYPE) ? 128 :  \
726     (TARGET_SPE && TREE_CODE (TYPE) == VECTOR_TYPE) ? 64 : ALIGN)
727
728 /* Alignment of field after `int : 0' in a structure.  */
729 #define EMPTY_FIELD_BOUNDARY 32
730
731 /* Every structure's size must be a multiple of this.  */
732 #define STRUCTURE_SIZE_BOUNDARY 8
733
734 /* Return 1 if a structure or array containing FIELD should be
735    accessed using `BLKMODE'.
736
737    For the SPE, simd types are V2SI, and gcc can be tempted to put the
738    entire thing in a DI and use subregs to access the internals.
739    store_bit_field() will force (subreg:DI (reg:V2SI x))'s to the
740    back-end.  Because a single GPR can hold a V2SI, but not a DI, the
741    best thing to do is set structs to BLKmode and avoid Severe Tire
742    Damage.  */
743 #define MEMBER_TYPE_FORCES_BLK(FIELD, MODE) \
744   (TARGET_SPE && TREE_CODE (TREE_TYPE (FIELD)) == VECTOR_TYPE)
745
746 /* A bit-field declared as `int' forces `int' alignment for the struct.  */
747 #define PCC_BITFIELD_TYPE_MATTERS 1
748
749 /* Make strings word-aligned so strcpy from constants will be faster.
750    Make vector constants quadword aligned.  */
751 #define CONSTANT_ALIGNMENT(EXP, ALIGN)                           \
752   (TREE_CODE (EXP) == STRING_CST                                 \
753    && (ALIGN) < BITS_PER_WORD                                    \
754    ? BITS_PER_WORD                                               \
755    : (ALIGN))
756
757 /* Make arrays of chars word-aligned for the same reasons.
758    Align vectors to 128 bits.  */
759 #define DATA_ALIGNMENT(TYPE, ALIGN)             \
760   (TREE_CODE (TYPE) == VECTOR_TYPE ? (TARGET_SPE_ABI ? 64 : 128)        \
761    : TREE_CODE (TYPE) == ARRAY_TYPE             \
762    && TYPE_MODE (TREE_TYPE (TYPE)) == QImode    \
763    && (ALIGN) < BITS_PER_WORD ? BITS_PER_WORD : (ALIGN))
764
765 /* Nonzero if move instructions will actually fail to work
766    when given unaligned data.  */
767 #define STRICT_ALIGNMENT 0
768
769 /* Define this macro to be the value 1 if unaligned accesses have a cost
770    many times greater than aligned accesses, for example if they are
771    emulated in a trap handler.  */
772 #define SLOW_UNALIGNED_ACCESS(MODE, ALIGN)                              \
773   (STRICT_ALIGNMENT                                                     \
774    || (((MODE) == SFmode || (MODE) == DFmode || (MODE) == TFmode        \
775         || (MODE) == DImode)                                            \
776        && (ALIGN) < 32))
777 \f
778 /* Standard register usage.  */
779
780 /* Number of actual hardware registers.
781    The hardware registers are assigned numbers for the compiler
782    from 0 to just below FIRST_PSEUDO_REGISTER.
783    All registers that the compiler knows about must be given numbers,
784    even those that are not normally considered general registers.
785
786    RS/6000 has 32 fixed-point registers, 32 floating-point registers,
787    an MQ register, a count register, a link register, and 8 condition
788    register fields, which we view here as separate registers.  AltiVec
789    adds 32 vector registers and a VRsave register.
790
791    In addition, the difference between the frame and argument pointers is
792    a function of the number of registers saved, so we need to have a
793    register for AP that will later be eliminated in favor of SP or FP.
794    This is a normal register, but it is fixed.
795
796    We also create a pseudo register for float/int conversions, that will
797    really represent the memory location used.  It is represented here as
798    a register, in order to work around problems in allocating stack storage
799    in inline functions.  */
800
801 #define FIRST_PSEUDO_REGISTER 113
802
803 /* This must be included for pre gcc 3.0 glibc compatibility.  */
804 #define PRE_GCC3_DWARF_FRAME_REGISTERS 77
805
806 /* Add 32 dwarf columns for synthetic SPE registers.  The SPE
807    synthetic registers are 113 through 145.  */
808 #define DWARF_FRAME_REGISTERS (FIRST_PSEUDO_REGISTER + 32)
809
810 /* The SPE has an additional 32 synthetic registers starting at 1200.
811    We must map them here to sane values in the unwinder to avoid a
812    huge hole in the unwind tables.
813
814    FIXME: the AltiVec ABI has AltiVec registers being 1124-1155, and
815    the VRSAVE SPR (SPR256) assigned to register 356.  When AltiVec EH
816    is verified to be working, this macro should be changed
817    accordingly.  */
818 #define DWARF_REG_TO_UNWIND_COLUMN(r) ((r) > 1200 ? ((r) - 1200 + 113) : (r))
819
820 /* 1 for registers that have pervasive standard uses
821    and are not available for the register allocator.
822
823    On RS/6000, r1 is used for the stack.  On Darwin, r2 is available
824    as a local register; for all other OS's r2 is the TOC pointer.
825
826    cr5 is not supposed to be used.
827
828    On System V implementations, r13 is fixed and not available for use.  */
829
830 #define FIXED_REGISTERS  \
831   {0, 1, FIXED_R2, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, FIXED_R13, 0, 0, \
832    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
833    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
834    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
835    0, 0, 0, 1, 0, 0, 0, 0, 0, 1, 0, 0, 1,          \
836    /* AltiVec registers.  */                       \
837    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
838    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
839    1, 1                                            \
840    , 1, 1                                          \
841 }
842
843 /* 1 for registers not available across function calls.
844    These must include the FIXED_REGISTERS and also any
845    registers that can be used without being saved.
846    The latter must include the registers where values are returned
847    and the register where structure-value addresses are passed.
848    Aside from that, you can include as many other registers as you like.  */
849
850 #define CALL_USED_REGISTERS  \
851   {1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, FIXED_R13, 0, 0, \
852    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
853    1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 0, 0, \
854    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
855    1, 1, 1, 1, 1, 1, 0, 0, 0, 1, 1, 1, 1,          \
856    /* AltiVec registers.  */                       \
857    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
858    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
859    1, 1                                            \
860    , 1, 1                                          \
861 }
862
863 /* Like `CALL_USED_REGISTERS' except this macro doesn't require that
864    the entire set of `FIXED_REGISTERS' be included.
865    (`CALL_USED_REGISTERS' must be a superset of `FIXED_REGISTERS').
866    This macro is optional.  If not specified, it defaults to the value
867    of `CALL_USED_REGISTERS'.  */
868                        
869 #define CALL_REALLY_USED_REGISTERS  \
870   {1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, FIXED_R13, 0, 0, \
871    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
872    1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 0, 0, \
873    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
874    1, 1, 1, 1, 1, 1, 0, 0, 0, 1, 1, 1, 1,          \
875    /* AltiVec registers.  */                       \
876    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
877    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
878    0, 0                                            \
879    , 0, 0                                          \
880 }
881
882 #define MQ_REGNO     64
883 #define CR0_REGNO    68
884 #define CR1_REGNO    69
885 #define CR2_REGNO    70
886 #define CR3_REGNO    71
887 #define CR4_REGNO    72
888 #define MAX_CR_REGNO 75
889 #define XER_REGNO    76
890 #define FIRST_ALTIVEC_REGNO     77
891 #define LAST_ALTIVEC_REGNO      108
892 #define TOTAL_ALTIVEC_REGS      (LAST_ALTIVEC_REGNO - FIRST_ALTIVEC_REGNO + 1)
893 #define VRSAVE_REGNO            109
894 #define VSCR_REGNO              110
895 #define SPE_ACC_REGNO           111
896 #define SPEFSCR_REGNO           112
897
898 /* List the order in which to allocate registers.  Each register must be
899    listed once, even those in FIXED_REGISTERS.
900
901    We allocate in the following order:
902         fp0             (not saved or used for anything)
903         fp13 - fp2      (not saved; incoming fp arg registers)
904         fp1             (not saved; return value)
905         fp31 - fp14     (saved; order given to save least number)
906         cr7, cr6        (not saved or special)
907         cr1             (not saved, but used for FP operations)
908         cr0             (not saved, but used for arithmetic operations)
909         cr4, cr3, cr2   (saved)
910         r0              (not saved; cannot be base reg)
911         r9              (not saved; best for TImode)
912         r11, r10, r8-r4 (not saved; highest used first to make less conflict)
913         r3              (not saved; return value register)
914         r31 - r13       (saved; order given to save least number)
915         r12             (not saved; if used for DImode or DFmode would use r13)
916         mq              (not saved; best to use it if we can)
917         ctr             (not saved; when we have the choice ctr is better)
918         lr              (saved)
919         cr5, r1, r2, ap, xer, vrsave, vscr (fixed)
920         spe_acc, spefscr (fixed)
921
922         AltiVec registers:
923         v0 - v1         (not saved or used for anything)
924         v13 - v3        (not saved; incoming vector arg registers)
925         v2              (not saved; incoming vector arg reg; return value)
926         v19 - v14       (not saved or used for anything)
927         v31 - v20       (saved; order given to save least number)
928 */
929                                                 
930 #if FIXED_R2 == 1
931 #define MAYBE_R2_AVAILABLE
932 #define MAYBE_R2_FIXED 2,
933 #else
934 #define MAYBE_R2_AVAILABLE 2,
935 #define MAYBE_R2_FIXED
936 #endif
937
938 #define REG_ALLOC_ORDER                                 \
939   {32,                                                  \
940    45, 44, 43, 42, 41, 40, 39, 38, 37, 36, 35, 34,      \
941    33,                                                  \
942    63, 62, 61, 60, 59, 58, 57, 56, 55, 54, 53, 52, 51,  \
943    50, 49, 48, 47, 46,                                  \
944    75, 74, 69, 68, 72, 71, 70,                          \
945    0, MAYBE_R2_AVAILABLE                                \
946    9, 11, 10, 8, 7, 6, 5, 4,                            \
947    3,                                                   \
948    31, 30, 29, 28, 27, 26, 25, 24, 23, 22, 21, 20, 19,  \
949    18, 17, 16, 15, 14, 13, 12,                          \
950    64, 66, 65,                                          \
951    73, 1, MAYBE_R2_FIXED 67, 76,                        \
952    /* AltiVec registers.  */                            \
953    77, 78,                                              \
954    90, 89, 88, 87, 86, 85, 84, 83, 82, 81, 80,          \
955    79,                                                  \
956    96, 95, 94, 93, 92, 91,                              \
957    108, 107, 106, 105, 104, 103, 102, 101, 100, 99, 98, \
958    97, 109, 110                                         \
959    , 111, 112                                              \
960 }
961
962 /* True if register is floating-point.  */
963 #define FP_REGNO_P(N) ((N) >= 32 && (N) <= 63)
964
965 /* True if register is a condition register.  */
966 #define CR_REGNO_P(N) ((N) >= 68 && (N) <= 75)
967
968 /* True if register is a condition register, but not cr0.  */
969 #define CR_REGNO_NOT_CR0_P(N) ((N) >= 69 && (N) <= 75)
970
971 /* True if register is an integer register.  */
972 #define INT_REGNO_P(N) ((N) <= 31 || (N) == ARG_POINTER_REGNUM)
973
974 /* SPE SIMD registers are just the GPRs.  */
975 #define SPE_SIMD_REGNO_P(N) ((N) <= 31)
976
977 /* True if register is the XER register.  */
978 #define XER_REGNO_P(N) ((N) == XER_REGNO)
979
980 /* True if register is an AltiVec register.  */
981 #define ALTIVEC_REGNO_P(N) ((N) >= FIRST_ALTIVEC_REGNO && (N) <= LAST_ALTIVEC_REGNO)
982
983 /* Return number of consecutive hard regs needed starting at reg REGNO
984    to hold something of mode MODE.
985    This is ordinarily the length in words of a value of mode MODE
986    but can be less for certain modes in special long registers.
987
988    For the SPE, GPRs are 64 bits but only 32 bits are visible in
989    scalar instructions.  The upper 32 bits are only available to the
990    SIMD instructions.
991
992    POWER and PowerPC GPRs hold 32 bits worth;
993    PowerPC64 GPRs and FPRs point register holds 64 bits worth.  */
994
995 #define HARD_REGNO_NREGS(REGNO, MODE)                                   \
996   (FP_REGNO_P (REGNO)                                                   \
997    ? ((GET_MODE_SIZE (MODE) + UNITS_PER_FP_WORD - 1) / UNITS_PER_FP_WORD) \
998    : (SPE_SIMD_REGNO_P (REGNO) && TARGET_SPE && SPE_VECTOR_MODE (MODE))   \
999    ? ((GET_MODE_SIZE (MODE) + UNITS_PER_SPE_WORD - 1) / UNITS_PER_SPE_WORD) \
1000    : ALTIVEC_REGNO_P (REGNO)                                            \
1001    ? ((GET_MODE_SIZE (MODE) + UNITS_PER_ALTIVEC_WORD - 1) / UNITS_PER_ALTIVEC_WORD) \
1002    : ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD))
1003
1004 #define HARD_REGNO_CALL_PART_CLOBBERED(REGNO, MODE)     \
1005   ((TARGET_32BIT && TARGET_POWERPC64                    \
1006     && (MODE == DImode || MODE == DFmode)               \
1007     && INT_REGNO_P (REGNO)) ? 1 : 0)
1008
1009 #define ALTIVEC_VECTOR_MODE(MODE)       \
1010          ((MODE) == V16QImode           \
1011           || (MODE) == V8HImode         \
1012           || (MODE) == V4SFmode         \
1013           || (MODE) == V4SImode)
1014
1015 #define SPE_VECTOR_MODE(MODE)           \
1016         ((MODE) == V4HImode             \
1017          || (MODE) == V2SFmode          \
1018          || (MODE) == V1DImode          \
1019          || (MODE) == V2SImode)
1020
1021 /* Define this macro to be nonzero if the port is prepared to handle
1022    insns involving vector mode MODE.  At the very least, it must have
1023    move patterns for this mode.  */
1024
1025 #define VECTOR_MODE_SUPPORTED_P(MODE)                   \
1026         ((TARGET_SPE && SPE_VECTOR_MODE (MODE))         \
1027          || (TARGET_ALTIVEC && ALTIVEC_VECTOR_MODE (MODE)))
1028
1029 /* Value is 1 if hard register REGNO can hold a value of machine-mode MODE.
1030    For POWER and PowerPC, the GPRs can hold any mode, but values bigger
1031    than one register cannot go past R31.  The float
1032    registers only can hold floating modes and DImode, and CR register only
1033    can hold CC modes.  We cannot put TImode anywhere except general
1034    register and it must be able to fit within the register set.  */
1035
1036 #define HARD_REGNO_MODE_OK(REGNO, MODE)                                 \
1037   (INT_REGNO_P (REGNO) ?                                                \
1038      INT_REGNO_P (REGNO + HARD_REGNO_NREGS (REGNO, MODE) - 1)           \
1039    : FP_REGNO_P (REGNO) ?                                               \
1040      (GET_MODE_CLASS (MODE) == MODE_FLOAT                               \
1041       || (GET_MODE_CLASS (MODE) == MODE_INT                             \
1042           && GET_MODE_SIZE (MODE) == UNITS_PER_FP_WORD))                \
1043    : ALTIVEC_REGNO_P (REGNO) ? ALTIVEC_VECTOR_MODE (MODE)               \
1044    : SPE_SIMD_REGNO_P (REGNO) && TARGET_SPE && SPE_VECTOR_MODE (MODE) ? 1 \
1045    : CR_REGNO_P (REGNO) ? GET_MODE_CLASS (MODE) == MODE_CC              \
1046    : XER_REGNO_P (REGNO) ? (MODE) == PSImode                            \
1047    : GET_MODE_SIZE (MODE) <= UNITS_PER_WORD)
1048
1049 /* Value is 1 if it is a good idea to tie two pseudo registers
1050    when one has mode MODE1 and one has mode MODE2.
1051    If HARD_REGNO_MODE_OK could produce different values for MODE1 and MODE2,
1052    for any hard reg, then this must be 0 for correct output.  */
1053 #define MODES_TIEABLE_P(MODE1, MODE2) \
1054   (GET_MODE_CLASS (MODE1) == MODE_FLOAT         \
1055    ? GET_MODE_CLASS (MODE2) == MODE_FLOAT       \
1056    : GET_MODE_CLASS (MODE2) == MODE_FLOAT       \
1057    ? GET_MODE_CLASS (MODE1) == MODE_FLOAT       \
1058    : GET_MODE_CLASS (MODE1) == MODE_CC          \
1059    ? GET_MODE_CLASS (MODE2) == MODE_CC          \
1060    : GET_MODE_CLASS (MODE2) == MODE_CC          \
1061    ? GET_MODE_CLASS (MODE1) == MODE_CC          \
1062    : SPE_VECTOR_MODE (MODE1)                    \
1063    ? SPE_VECTOR_MODE (MODE2)                    \
1064    : SPE_VECTOR_MODE (MODE2)                    \
1065    ? SPE_VECTOR_MODE (MODE1)                    \
1066    : ALTIVEC_VECTOR_MODE (MODE1)                \
1067    ? ALTIVEC_VECTOR_MODE (MODE2)                \
1068    : ALTIVEC_VECTOR_MODE (MODE2)                \
1069    ? ALTIVEC_VECTOR_MODE (MODE1)                \
1070    : 1)
1071
1072 /* Post-reload, we can't use any new AltiVec registers, as we already
1073    emitted the vrsave mask.  */
1074
1075 #define HARD_REGNO_RENAME_OK(SRC, DST) \
1076   (! ALTIVEC_REGNO_P (DST) || regs_ever_live[DST])
1077
1078 /* A C expression returning the cost of moving data from a register of class
1079    CLASS1 to one of CLASS2.  */
1080
1081 #define REGISTER_MOVE_COST rs6000_register_move_cost
1082
1083 /* A C expressions returning the cost of moving data of MODE from a register to
1084    or from memory.  */
1085
1086 #define MEMORY_MOVE_COST rs6000_memory_move_cost
1087
1088 /* Specify the cost of a branch insn; roughly the number of extra insns that
1089    should be added to avoid a branch.
1090
1091    Set this to 3 on the RS/6000 since that is roughly the average cost of an
1092    unscheduled conditional branch.  */
1093
1094 #define BRANCH_COST 3
1095
1096 /* Override BRANCH_COST heuristic which empirically produces worse
1097    performance for fold_range_test().  */
1098
1099 #define RANGE_TEST_NON_SHORT_CIRCUIT 0
1100
1101 /* A fixed register used at prologue and epilogue generation to fix
1102    addressing modes.  The SPE needs heavy addressing fixes at the last
1103    minute, and it's best to save a register for it.
1104
1105    AltiVec also needs fixes, but we've gotten around using r11, which
1106    is actually wrong because when use_backchain_to_restore_sp is true,
1107    we end up clobbering r11.
1108
1109    The AltiVec case needs to be fixed.  Dunno if we should break ABI
1110    compatibility and reserve a register for it as well..  */
1111
1112 #define FIXED_SCRATCH (TARGET_SPE ? 14 : 11)
1113
1114 /* Define this macro to change register usage conditional on target flags.
1115    Set MQ register fixed (already call_used) if not POWER architecture
1116    (RIOS1, RIOS2, RSC, and PPC601) so that it will not be allocated.
1117    64-bit AIX reserves GPR13 for thread-private data.
1118    Conditionally disable FPRs.  */
1119
1120 #define CONDITIONAL_REGISTER_USAGE                                      \
1121 {                                                                       \
1122   int i;                                                                \
1123   if (! TARGET_POWER)                                                   \
1124     fixed_regs[64] = 1;                                                 \
1125   if (TARGET_64BIT)                                                     \
1126     fixed_regs[13] = call_used_regs[13]                                 \
1127       = call_really_used_regs[13] = 1;                                  \
1128   if (TARGET_SOFT_FLOAT || !TARGET_FPRS)                                \
1129     for (i = 32; i < 64; i++)                                           \
1130       fixed_regs[i] = call_used_regs[i]                                 \
1131         = call_really_used_regs[i] = 1;                                 \
1132   if (DEFAULT_ABI == ABI_V4                                             \
1133       && PIC_OFFSET_TABLE_REGNUM != INVALID_REGNUM                      \
1134       && flag_pic == 2)                                                 \
1135     fixed_regs[RS6000_PIC_OFFSET_TABLE_REGNUM] = 1;                     \
1136   if (DEFAULT_ABI == ABI_V4                                             \
1137       && PIC_OFFSET_TABLE_REGNUM != INVALID_REGNUM                      \
1138       && flag_pic == 1)                                                 \
1139     fixed_regs[RS6000_PIC_OFFSET_TABLE_REGNUM]                          \
1140       = call_used_regs[RS6000_PIC_OFFSET_TABLE_REGNUM]                  \
1141       = call_really_used_regs[RS6000_PIC_OFFSET_TABLE_REGNUM] = 1;      \
1142   if (DEFAULT_ABI == ABI_DARWIN                                         \
1143       && PIC_OFFSET_TABLE_REGNUM != INVALID_REGNUM)                     \
1144     global_regs[RS6000_PIC_OFFSET_TABLE_REGNUM]                         \
1145       = fixed_regs[RS6000_PIC_OFFSET_TABLE_REGNUM]                      \
1146       = call_used_regs[RS6000_PIC_OFFSET_TABLE_REGNUM]                  \
1147       = call_really_used_regs[RS6000_PIC_OFFSET_TABLE_REGNUM] = 1;      \
1148   if (TARGET_ALTIVEC)                                                   \
1149     global_regs[VSCR_REGNO] = 1;                                        \
1150   if (TARGET_SPE)                                                       \
1151     {                                                                   \
1152       global_regs[SPEFSCR_REGNO] = 1;                                   \
1153       fixed_regs[FIXED_SCRATCH]                                         \
1154         = call_used_regs[FIXED_SCRATCH]                                 \
1155         = call_really_used_regs[FIXED_SCRATCH] = 1;                     \
1156     }                                                                   \
1157   if (! TARGET_ALTIVEC)                                                 \
1158     {                                                                   \
1159       for (i = FIRST_ALTIVEC_REGNO; i <= LAST_ALTIVEC_REGNO; ++i)       \
1160         fixed_regs[i] = call_used_regs[i] = call_really_used_regs[i] = 1; \
1161       call_really_used_regs[VRSAVE_REGNO] = 1;                          \
1162     }                                                                   \
1163   if (TARGET_ALTIVEC_ABI)                                               \
1164     for (i = FIRST_ALTIVEC_REGNO; i < FIRST_ALTIVEC_REGNO + 20; ++i)    \
1165       call_used_regs[i] = call_really_used_regs[i] = 1;                 \
1166 }
1167
1168 /* Specify the registers used for certain standard purposes.
1169    The values of these macros are register numbers.  */
1170
1171 /* RS/6000 pc isn't overloaded on a register that the compiler knows about.  */
1172 /* #define PC_REGNUM  */
1173
1174 /* Register to use for pushing function arguments.  */
1175 #define STACK_POINTER_REGNUM 1
1176
1177 /* Base register for access to local variables of the function.  */
1178 #define FRAME_POINTER_REGNUM 31
1179
1180 /* Value should be nonzero if functions must have frame pointers.
1181    Zero means the frame pointer need not be set up (and parms
1182    may be accessed via the stack pointer) in functions that seem suitable.
1183    This is computed in `reload', in reload1.c.  */
1184 #define FRAME_POINTER_REQUIRED 0
1185
1186 /* Base register for access to arguments of the function.  */
1187 #define ARG_POINTER_REGNUM 67
1188
1189 /* Place to put static chain when calling a function that requires it.  */
1190 #define STATIC_CHAIN_REGNUM 11
1191
1192 /* Link register number.  */
1193 #define LINK_REGISTER_REGNUM 65
1194
1195 /* Count register number.  */
1196 #define COUNT_REGISTER_REGNUM 66
1197 \f
1198 /* Define the classes of registers for register constraints in the
1199    machine description.  Also define ranges of constants.
1200
1201    One of the classes must always be named ALL_REGS and include all hard regs.
1202    If there is more than one class, another class must be named NO_REGS
1203    and contain no registers.
1204
1205    The name GENERAL_REGS must be the name of a class (or an alias for
1206    another name such as ALL_REGS).  This is the class of registers
1207    that is allowed by "g" or "r" in a register constraint.
1208    Also, registers outside this class are allocated only when
1209    instructions express preferences for them.
1210
1211    The classes must be numbered in nondecreasing order; that is,
1212    a larger-numbered class must never be contained completely
1213    in a smaller-numbered class.
1214
1215    For any two classes, it is very desirable that there be another
1216    class that represents their union.  */
1217
1218 /* The RS/6000 has three types of registers, fixed-point, floating-point,
1219    and condition registers, plus three special registers, MQ, CTR, and the
1220    link register.  AltiVec adds a vector register class.
1221
1222    However, r0 is special in that it cannot be used as a base register.
1223    So make a class for registers valid as base registers.
1224
1225    Also, cr0 is the only condition code register that can be used in
1226    arithmetic insns, so make a separate class for it.  */
1227
1228 enum reg_class
1229 {
1230   NO_REGS,
1231   BASE_REGS,
1232   GENERAL_REGS,
1233   FLOAT_REGS,
1234   ALTIVEC_REGS,
1235   VRSAVE_REGS,
1236   VSCR_REGS,
1237   SPE_ACC_REGS,
1238   SPEFSCR_REGS,
1239   NON_SPECIAL_REGS,
1240   MQ_REGS,
1241   LINK_REGS,
1242   CTR_REGS,
1243   LINK_OR_CTR_REGS,
1244   SPECIAL_REGS,
1245   SPEC_OR_GEN_REGS,
1246   CR0_REGS,
1247   CR_REGS,
1248   NON_FLOAT_REGS,
1249   XER_REGS,
1250   ALL_REGS,
1251   LIM_REG_CLASSES
1252 };
1253
1254 #define N_REG_CLASSES (int) LIM_REG_CLASSES
1255
1256 /* Give names of register classes as strings for dump file.  */
1257
1258 #define REG_CLASS_NAMES                                                 \
1259 {                                                                       \
1260   "NO_REGS",                                                            \
1261   "BASE_REGS",                                                          \
1262   "GENERAL_REGS",                                                       \
1263   "FLOAT_REGS",                                                         \
1264   "ALTIVEC_REGS",                                                       \
1265   "VRSAVE_REGS",                                                        \
1266   "VSCR_REGS",                                                          \
1267   "SPE_ACC_REGS",                                                       \
1268   "SPEFSCR_REGS",                                                       \
1269   "NON_SPECIAL_REGS",                                                   \
1270   "MQ_REGS",                                                            \
1271   "LINK_REGS",                                                          \
1272   "CTR_REGS",                                                           \
1273   "LINK_OR_CTR_REGS",                                                   \
1274   "SPECIAL_REGS",                                                       \
1275   "SPEC_OR_GEN_REGS",                                                   \
1276   "CR0_REGS",                                                           \
1277   "CR_REGS",                                                            \
1278   "NON_FLOAT_REGS",                                                     \
1279   "XER_REGS",                                                           \
1280   "ALL_REGS"                                                            \
1281 }
1282
1283 /* Define which registers fit in which classes.
1284    This is an initializer for a vector of HARD_REG_SET
1285    of length N_REG_CLASSES.  */
1286
1287 #define REG_CLASS_CONTENTS                                                   \
1288 {                                                                            \
1289   { 0x00000000, 0x00000000, 0x00000000, 0x00000000 }, /* NO_REGS */          \
1290   { 0xfffffffe, 0x00000000, 0x00000008, 0x00000000 }, /* BASE_REGS */        \
1291   { 0xffffffff, 0x00000000, 0x00000008, 0x00000000 }, /* GENERAL_REGS */     \
1292   { 0x00000000, 0xffffffff, 0x00000000, 0x00000000 }, /* FLOAT_REGS */       \
1293   { 0x00000000, 0x00000000, 0xffffe000, 0x00001fff }, /* ALTIVEC_REGS */     \
1294   { 0x00000000, 0x00000000, 0x00000000, 0x00002000 }, /* VRSAVE_REGS */      \
1295   { 0x00000000, 0x00000000, 0x00000000, 0x00004000 }, /* VSCR_REGS */        \
1296   { 0x00000000, 0x00000000, 0x00000000, 0x00008000 }, /* SPE_ACC_REGS */     \
1297   { 0x00000000, 0x00000000, 0x00000000, 0x00010000 }, /* SPEFSCR_REGS */     \
1298   { 0xffffffff, 0xffffffff, 0x00000008, 0x00000000 }, /* NON_SPECIAL_REGS */ \
1299   { 0x00000000, 0x00000000, 0x00000001, 0x00000000 }, /* MQ_REGS */          \
1300   { 0x00000000, 0x00000000, 0x00000002, 0x00000000 }, /* LINK_REGS */        \
1301   { 0x00000000, 0x00000000, 0x00000004, 0x00000000 }, /* CTR_REGS */         \
1302   { 0x00000000, 0x00000000, 0x00000006, 0x00000000 }, /* LINK_OR_CTR_REGS */ \
1303   { 0x00000000, 0x00000000, 0x00000007, 0x00002000 }, /* SPECIAL_REGS */     \
1304   { 0xffffffff, 0x00000000, 0x0000000f, 0x00000000 }, /* SPEC_OR_GEN_REGS */ \
1305   { 0x00000000, 0x00000000, 0x00000010, 0x00000000 }, /* CR0_REGS */         \
1306   { 0x00000000, 0x00000000, 0x00000ff0, 0x00000000 }, /* CR_REGS */          \
1307   { 0xffffffff, 0x00000000, 0x0000efff, 0x00000000 }, /* NON_FLOAT_REGS */   \
1308   { 0x00000000, 0x00000000, 0x00001000, 0x00000000 }, /* XER_REGS */         \
1309   { 0xffffffff, 0xffffffff, 0xffffffff, 0x00003fff }  /* ALL_REGS */         \
1310 }
1311
1312 /* The same information, inverted:
1313    Return the class number of the smallest class containing
1314    reg number REGNO.  This could be a conditional expression
1315    or could index an array.  */
1316
1317 #define REGNO_REG_CLASS(REGNO)                  \
1318  ((REGNO) == 0 ? GENERAL_REGS                   \
1319   : (REGNO) < 32 ? BASE_REGS                    \
1320   : FP_REGNO_P (REGNO) ? FLOAT_REGS             \
1321   : ALTIVEC_REGNO_P (REGNO) ? ALTIVEC_REGS      \
1322   : (REGNO) == CR0_REGNO ? CR0_REGS             \
1323   : CR_REGNO_P (REGNO) ? CR_REGS                \
1324   : (REGNO) == MQ_REGNO ? MQ_REGS               \
1325   : (REGNO) == LINK_REGISTER_REGNUM ? LINK_REGS \
1326   : (REGNO) == COUNT_REGISTER_REGNUM ? CTR_REGS \
1327   : (REGNO) == ARG_POINTER_REGNUM ? BASE_REGS   \
1328   : (REGNO) == XER_REGNO ? XER_REGS             \
1329   : (REGNO) == VRSAVE_REGNO ? VRSAVE_REGS       \
1330   : (REGNO) == VSCR_REGNO ? VRSAVE_REGS \
1331   : (REGNO) == SPE_ACC_REGNO ? SPE_ACC_REGS     \
1332   : (REGNO) == SPEFSCR_REGNO ? SPEFSCR_REGS     \
1333   : NO_REGS)
1334
1335 /* The class value for index registers, and the one for base regs.  */
1336 #define INDEX_REG_CLASS GENERAL_REGS
1337 #define BASE_REG_CLASS BASE_REGS
1338
1339 /* Get reg_class from a letter such as appears in the machine description.  */
1340
1341 #define REG_CLASS_FROM_LETTER(C) \
1342   ((C) == 'f' ? FLOAT_REGS      \
1343    : (C) == 'b' ? BASE_REGS     \
1344    : (C) == 'h' ? SPECIAL_REGS  \
1345    : (C) == 'q' ? MQ_REGS       \
1346    : (C) == 'c' ? CTR_REGS      \
1347    : (C) == 'l' ? LINK_REGS     \
1348    : (C) == 'v' ? ALTIVEC_REGS  \
1349    : (C) == 'x' ? CR0_REGS      \
1350    : (C) == 'y' ? CR_REGS       \
1351    : (C) == 'z' ? XER_REGS      \
1352    : NO_REGS)
1353
1354 /* The letters I, J, K, L, M, N, and P in a register constraint string
1355    can be used to stand for particular ranges of immediate operands.
1356    This macro defines what the ranges are.
1357    C is the letter, and VALUE is a constant value.
1358    Return 1 if VALUE is in the range specified by C.
1359
1360    `I' is a signed 16-bit constant
1361    `J' is a constant with only the high-order 16 bits nonzero
1362    `K' is a constant with only the low-order 16 bits nonzero
1363    `L' is a signed 16-bit constant shifted left 16 bits
1364    `M' is a constant that is greater than 31
1365    `N' is a positive constant that is an exact power of two
1366    `O' is the constant zero
1367    `P' is a constant whose negation is a signed 16-bit constant */
1368
1369 #define CONST_OK_FOR_LETTER_P(VALUE, C)                                 \
1370    ( (C) == 'I' ? (unsigned HOST_WIDE_INT) ((VALUE) + 0x8000) < 0x10000 \
1371    : (C) == 'J' ? ((VALUE) & (~ (unsigned HOST_WIDE_INT) 0xffff0000)) == 0 \
1372    : (C) == 'K' ? ((VALUE) & (~ (HOST_WIDE_INT) 0xffff)) == 0           \
1373    : (C) == 'L' ? (((VALUE) & 0xffff) == 0                              \
1374                    && ((VALUE) >> 31 == -1 || (VALUE) >> 31 == 0))      \
1375    : (C) == 'M' ? (VALUE) > 31                                          \
1376    : (C) == 'N' ? (VALUE) > 0 && exact_log2 (VALUE) >= 0                \
1377    : (C) == 'O' ? (VALUE) == 0                                          \
1378    : (C) == 'P' ? (unsigned HOST_WIDE_INT) ((- (VALUE)) + 0x8000) < 0x10000 \
1379    : 0)
1380
1381 /* Similar, but for floating constants, and defining letters G and H.
1382    Here VALUE is the CONST_DOUBLE rtx itself.
1383
1384    We flag for special constants when we can copy the constant into
1385    a general register in two insns for DF/DI and one insn for SF.
1386
1387    'H' is used for DI/DF constants that take 3 insns.  */
1388
1389 #define CONST_DOUBLE_OK_FOR_LETTER_P(VALUE, C)                          \
1390   (  (C) == 'G' ? (num_insns_constant (VALUE, GET_MODE (VALUE))         \
1391                    == ((GET_MODE (VALUE) == SFmode) ? 1 : 2))           \
1392    : (C) == 'H' ? (num_insns_constant (VALUE, GET_MODE (VALUE)) == 3)   \
1393    : 0)
1394
1395 /* Optional extra constraints for this machine.
1396
1397    'Q' means that is a memory operand that is just an offset from a reg.
1398    'R' is for AIX TOC entries.
1399    'S' is a constant that can be placed into a 64-bit mask operand
1400    'T' is a constant that can be placed into a 32-bit mask operand
1401    'U' is for V.4 small data references.
1402    'W' is a vector constant that can be easily generated (no mem refs).
1403    't' is for AND masks that can be performed by two rldic{l,r} insns.  */
1404
1405 #define EXTRA_CONSTRAINT(OP, C)                                         \
1406   ((C) == 'Q' ? GET_CODE (OP) == MEM && GET_CODE (XEXP (OP, 0)) == REG  \
1407    : (C) == 'R' ? legitimate_constant_pool_address_p (OP)               \
1408    : (C) == 'S' ? mask64_operand (OP, DImode)                           \
1409    : (C) == 'T' ? mask_operand (OP, SImode)                             \
1410    : (C) == 'U' ? (DEFAULT_ABI == ABI_V4                                \
1411                    && small_data_operand (OP, GET_MODE (OP)))           \
1412    : (C) == 't' ? (mask64_2_operand (OP, DImode)                        \
1413                    && (fixed_regs[CR0_REGNO]                            \
1414                        || !logical_operand (OP, DImode))                \
1415                    && !mask64_operand (OP, DImode))                     \
1416    : (C) == 'W' ? (easy_vector_constant (OP, GET_MODE (OP)))            \
1417    : 0)
1418
1419 /* Given an rtx X being reloaded into a reg required to be
1420    in class CLASS, return the class of reg to actually use.
1421    In general this is just CLASS; but on some machines
1422    in some cases it is preferable to use a more restrictive class.
1423
1424    On the RS/6000, we have to return NO_REGS when we want to reload a
1425    floating-point CONST_DOUBLE to force it to be copied to memory.  
1426
1427    We also don't want to reload integer values into floating-point
1428    registers if we can at all help it.  In fact, this can
1429    cause reload to abort, if it tries to generate a reload of CTR
1430    into a FP register and discovers it doesn't have the memory location
1431    required.
1432
1433    ??? Would it be a good idea to have reload do the converse, that is
1434    try to reload floating modes into FP registers if possible?
1435  */
1436
1437 #define PREFERRED_RELOAD_CLASS(X,CLASS)                 \
1438   (((GET_CODE (X) == CONST_DOUBLE                       \
1439      && GET_MODE_CLASS (GET_MODE (X)) == MODE_FLOAT)    \
1440     ? NO_REGS                                           \
1441     : (GET_MODE_CLASS (GET_MODE (X)) == MODE_INT        \
1442        && (CLASS) == NON_SPECIAL_REGS)                  \
1443     ? GENERAL_REGS                                      \
1444     : (CLASS)))
1445
1446 /* Return the register class of a scratch register needed to copy IN into
1447    or out of a register in CLASS in MODE.  If it can be done directly,
1448    NO_REGS is returned.  */
1449
1450 #define SECONDARY_RELOAD_CLASS(CLASS,MODE,IN) \
1451   secondary_reload_class (CLASS, MODE, IN)
1452
1453 /* If we are copying between FP or AltiVec registers and anything
1454    else, we need a memory location.  */
1455
1456 #define SECONDARY_MEMORY_NEEDED(CLASS1,CLASS2,MODE)             \
1457  ((CLASS1) != (CLASS2) && ((CLASS1) == FLOAT_REGS               \
1458                            || (CLASS2) == FLOAT_REGS            \
1459                            || (CLASS1) == ALTIVEC_REGS          \
1460                            || (CLASS2) == ALTIVEC_REGS))
1461
1462 /* Return the maximum number of consecutive registers
1463    needed to represent mode MODE in a register of class CLASS.
1464
1465    On RS/6000, this is the size of MODE in words,
1466    except in the FP regs, where a single reg is enough for two words.  */
1467 #define CLASS_MAX_NREGS(CLASS, MODE)                                    \
1468  (((CLASS) == FLOAT_REGS)                                               \
1469   ? ((GET_MODE_SIZE (MODE) + UNITS_PER_FP_WORD - 1) / UNITS_PER_FP_WORD) \
1470   : ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD))
1471
1472
1473 /* Return a class of registers that cannot change FROM mode to TO mode.  */
1474
1475 #define CANNOT_CHANGE_MODE_CLASS(FROM, TO, CLASS)                       \
1476   (GET_MODE_SIZE (FROM) != GET_MODE_SIZE (TO)                           \
1477    ? reg_classes_intersect_p (FLOAT_REGS, CLASS)                        \
1478    : (TARGET_SPE && (SPE_VECTOR_MODE (FROM) + SPE_VECTOR_MODE (TO)) == 1) \
1479    ? reg_classes_intersect_p (GENERAL_REGS, CLASS)                      \
1480    : 0)
1481
1482 /* Stack layout; function entry, exit and calling.  */
1483
1484 /* Enumeration to give which calling sequence to use.  */
1485 enum rs6000_abi {
1486   ABI_NONE,
1487   ABI_AIX,                      /* IBM's AIX */
1488   ABI_V4,                       /* System V.4/eabi */
1489   ABI_DARWIN                    /* Apple's Darwin (OS X kernel) */
1490 };
1491
1492 extern enum rs6000_abi rs6000_current_abi;      /* available for use by subtarget */
1493
1494 /* Structure used to define the rs6000 stack */
1495 typedef struct rs6000_stack {
1496   int first_gp_reg_save;        /* first callee saved GP register used */
1497   int first_fp_reg_save;        /* first callee saved FP register used */
1498   int first_altivec_reg_save;   /* first callee saved AltiVec register used */
1499   int lr_save_p;                /* true if the link reg needs to be saved */
1500   int cr_save_p;                /* true if the CR reg needs to be saved */
1501   unsigned int vrsave_mask;     /* mask of vec registers to save */
1502   int toc_save_p;               /* true if the TOC needs to be saved */
1503   int push_p;                   /* true if we need to allocate stack space */
1504   int calls_p;                  /* true if the function makes any calls */
1505   enum rs6000_abi abi;          /* which ABI to use */
1506   int gp_save_offset;           /* offset to save GP regs from initial SP */
1507   int fp_save_offset;           /* offset to save FP regs from initial SP */
1508   int altivec_save_offset;      /* offset to save AltiVec regs from initial SP */
1509   int lr_save_offset;           /* offset to save LR from initial SP */
1510   int cr_save_offset;           /* offset to save CR from initial SP */
1511   int vrsave_save_offset;       /* offset to save VRSAVE from initial SP */
1512   int spe_gp_save_offset;       /* offset to save spe 64-bit gprs  */
1513   int toc_save_offset;          /* offset to save the TOC pointer */
1514   int varargs_save_offset;      /* offset to save the varargs registers */
1515   int ehrd_offset;              /* offset to EH return data */
1516   int reg_size;                 /* register size (4 or 8) */
1517   int varargs_size;             /* size to hold V.4 args passed in regs */
1518   int vars_size;                /* variable save area size */
1519   int parm_size;                /* outgoing parameter size */
1520   int save_size;                /* save area size */
1521   int fixed_size;               /* fixed size of stack frame */
1522   int gp_size;                  /* size of saved GP registers */
1523   int fp_size;                  /* size of saved FP registers */
1524   int altivec_size;             /* size of saved AltiVec registers */
1525   int cr_size;                  /* size to hold CR if not in save_size */
1526   int lr_size;                  /* size to hold LR if not in save_size */
1527   int vrsave_size;              /* size to hold VRSAVE if not in save_size */
1528   int altivec_padding_size;     /* size of altivec alignment padding if
1529                                    not in save_size */
1530   int spe_gp_size;              /* size of 64-bit GPR save size for SPE */
1531   int spe_padding_size;
1532   int toc_size;                 /* size to hold TOC if not in save_size */
1533   int total_size;               /* total bytes allocated for stack */
1534   int spe_64bit_regs_used;
1535 } rs6000_stack_t;
1536
1537 /* Define this if pushing a word on the stack
1538    makes the stack pointer a smaller address.  */
1539 #define STACK_GROWS_DOWNWARD
1540
1541 /* Define this if the nominal address of the stack frame
1542    is at the high-address end of the local variables;
1543    that is, each additional local variable allocated
1544    goes at a more negative offset in the frame.
1545
1546    On the RS/6000, we grow upwards, from the area after the outgoing
1547    arguments.  */
1548 /* #define FRAME_GROWS_DOWNWARD */
1549
1550 /* Size of the outgoing register save area */
1551 #define RS6000_REG_SAVE ((DEFAULT_ABI == ABI_AIX                        \
1552                           || DEFAULT_ABI == ABI_DARWIN)                 \
1553                          ? (TARGET_64BIT ? 64 : 32)                     \
1554                          : 0)
1555
1556 /* Size of the fixed area on the stack */
1557 #define RS6000_SAVE_AREA \
1558   (((DEFAULT_ABI == ABI_AIX || DEFAULT_ABI == ABI_DARWIN) ? 24 : 8)     \
1559    << (TARGET_64BIT ? 1 : 0))
1560
1561 /* MEM representing address to save the TOC register */
1562 #define RS6000_SAVE_TOC gen_rtx_MEM (Pmode, \
1563                                      plus_constant (stack_pointer_rtx, \
1564                                                     (TARGET_32BIT ? 20 : 40)))
1565
1566 /* Size of the V.4 varargs area if needed */
1567 #define RS6000_VARARGS_AREA 0
1568
1569 /* Align an address */
1570 #define RS6000_ALIGN(n,a) (((n) + (a) - 1) & ~((a) - 1))
1571
1572 /* Size of V.4 varargs area in bytes */
1573 #define RS6000_VARARGS_SIZE \
1574   ((GP_ARG_NUM_REG * (TARGET_32BIT ? 4 : 8)) + (FP_ARG_NUM_REG * 8) + 8)
1575
1576 /* Offset within stack frame to start allocating local variables at.
1577    If FRAME_GROWS_DOWNWARD, this is the offset to the END of the
1578    first local allocated.  Otherwise, it is the offset to the BEGINNING
1579    of the first local allocated.
1580
1581    On the RS/6000, the frame pointer is the same as the stack pointer,
1582    except for dynamic allocations.  So we start after the fixed area and
1583    outgoing parameter area.  */
1584
1585 #define STARTING_FRAME_OFFSET                                           \
1586   (RS6000_ALIGN (current_function_outgoing_args_size,                   \
1587                  TARGET_ALTIVEC ? 16 : 8)                               \
1588    + RS6000_VARARGS_AREA                                                \
1589    + RS6000_SAVE_AREA)
1590
1591 /* Offset from the stack pointer register to an item dynamically
1592    allocated on the stack, e.g., by `alloca'.
1593
1594    The default value for this macro is `STACK_POINTER_OFFSET' plus the
1595    length of the outgoing arguments.  The default is correct for most
1596    machines.  See `function.c' for details.  */
1597 #define STACK_DYNAMIC_OFFSET(FUNDECL)                                   \
1598   (RS6000_ALIGN (current_function_outgoing_args_size,                   \
1599                  TARGET_ALTIVEC ? 16 : 8)                               \
1600    + (STACK_POINTER_OFFSET))
1601
1602 /* If we generate an insn to push BYTES bytes,
1603    this says how many the stack pointer really advances by.
1604    On RS/6000, don't define this because there are no push insns.  */
1605 /*  #define PUSH_ROUNDING(BYTES) */
1606
1607 /* Offset of first parameter from the argument pointer register value.
1608    On the RS/6000, we define the argument pointer to the start of the fixed
1609    area.  */
1610 #define FIRST_PARM_OFFSET(FNDECL) RS6000_SAVE_AREA
1611
1612 /* Offset from the argument pointer register value to the top of
1613    stack.  This is different from FIRST_PARM_OFFSET because of the
1614    register save area.  */
1615 #define ARG_POINTER_CFA_OFFSET(FNDECL) 0
1616
1617 /* Define this if stack space is still allocated for a parameter passed
1618    in a register.  The value is the number of bytes allocated to this
1619    area.  */
1620 #define REG_PARM_STACK_SPACE(FNDECL)    RS6000_REG_SAVE
1621
1622 /* Define this if the above stack space is to be considered part of the
1623    space allocated by the caller.  */
1624 #define OUTGOING_REG_PARM_STACK_SPACE
1625
1626 /* This is the difference between the logical top of stack and the actual sp.
1627
1628    For the RS/6000, sp points past the fixed area.  */
1629 #define STACK_POINTER_OFFSET RS6000_SAVE_AREA
1630
1631 /* Define this if the maximum size of all the outgoing args is to be
1632    accumulated and pushed during the prologue.  The amount can be
1633    found in the variable current_function_outgoing_args_size.  */
1634 #define ACCUMULATE_OUTGOING_ARGS 1
1635
1636 /* Value is the number of bytes of arguments automatically
1637    popped when returning from a subroutine call.
1638    FUNDECL is the declaration node of the function (as a tree),
1639    FUNTYPE is the data type of the function (as a tree),
1640    or for a library call it is an identifier node for the subroutine name.
1641    SIZE is the number of bytes of arguments passed on the stack.  */
1642
1643 #define RETURN_POPS_ARGS(FUNDECL,FUNTYPE,SIZE) 0
1644
1645 /* Define how to find the value returned by a function.
1646    VALTYPE is the data type of the value (as a tree).
1647    If the precise function being called is known, FUNC is its FUNCTION_DECL;
1648    otherwise, FUNC is 0.  */
1649
1650 #define FUNCTION_VALUE(VALTYPE, FUNC) rs6000_function_value ((VALTYPE), (FUNC))
1651
1652 /* Define how to find the value returned by a library function
1653    assuming the value has mode MODE.  */
1654
1655 #define LIBCALL_VALUE(MODE) rs6000_libcall_value ((MODE))
1656
1657 /* DRAFT_V4_STRUCT_RET defaults off.  */
1658 #define DRAFT_V4_STRUCT_RET 0
1659
1660 /* Let RETURN_IN_MEMORY control what happens.  */
1661 #define DEFAULT_PCC_STRUCT_RETURN 0
1662
1663 /* Mode of stack savearea.
1664    FUNCTION is VOIDmode because calling convention maintains SP.
1665    BLOCK needs Pmode for SP.
1666    NONLOCAL needs twice Pmode to maintain both backchain and SP.  */
1667 #define STACK_SAVEAREA_MODE(LEVEL)      \
1668   (LEVEL == SAVE_FUNCTION ? VOIDmode    \
1669   : LEVEL == SAVE_NONLOCAL ? (TARGET_32BIT ? DImode : TImode) : Pmode)
1670
1671 /* Minimum and maximum general purpose registers used to hold arguments.  */
1672 #define GP_ARG_MIN_REG 3
1673 #define GP_ARG_MAX_REG 10
1674 #define GP_ARG_NUM_REG (GP_ARG_MAX_REG - GP_ARG_MIN_REG + 1)
1675
1676 /* Minimum and maximum floating point registers used to hold arguments.  */
1677 #define FP_ARG_MIN_REG 33
1678 #define FP_ARG_AIX_MAX_REG 45
1679 #define FP_ARG_V4_MAX_REG  40
1680 #define FP_ARG_MAX_REG ((DEFAULT_ABI == ABI_AIX                         \
1681                          || DEFAULT_ABI == ABI_DARWIN)                  \
1682                         ? FP_ARG_AIX_MAX_REG : FP_ARG_V4_MAX_REG)
1683 #define FP_ARG_NUM_REG (FP_ARG_MAX_REG - FP_ARG_MIN_REG + 1)
1684
1685 /* Minimum and maximum AltiVec registers used to hold arguments.  */
1686 #define ALTIVEC_ARG_MIN_REG (FIRST_ALTIVEC_REGNO + 2)
1687 #define ALTIVEC_ARG_MAX_REG (ALTIVEC_ARG_MIN_REG + 11)
1688 #define ALTIVEC_ARG_NUM_REG (ALTIVEC_ARG_MAX_REG - ALTIVEC_ARG_MIN_REG + 1)
1689
1690 /* Return registers */
1691 #define GP_ARG_RETURN GP_ARG_MIN_REG
1692 #define FP_ARG_RETURN FP_ARG_MIN_REG
1693 #define ALTIVEC_ARG_RETURN (FIRST_ALTIVEC_REGNO + 2)
1694
1695 /* Flags for the call/call_value rtl operations set up by function_arg */
1696 #define CALL_NORMAL             0x00000000      /* no special processing */
1697 /* Bits in 0x00000001 are unused.  */
1698 #define CALL_V4_CLEAR_FP_ARGS   0x00000002      /* V.4, no FP args passed */
1699 #define CALL_V4_SET_FP_ARGS     0x00000004      /* V.4, FP args were passed */
1700 #define CALL_LONG               0x00000008      /* always call indirect */
1701 #define CALL_LIBCALL            0x00000010      /* libcall */
1702
1703 /* 1 if N is a possible register number for a function value
1704    as seen by the caller.
1705
1706    On RS/6000, this is r3, fp1, and v2 (for AltiVec).  */
1707 #define FUNCTION_VALUE_REGNO_P(N)                                       \
1708   ((N) == GP_ARG_RETURN                                                 \
1709    || ((N) == FP_ARG_RETURN && TARGET_HARD_FLOAT)                       \
1710    || ((N) == ALTIVEC_ARG_RETURN && TARGET_ALTIVEC))
1711
1712 /* 1 if N is a possible register number for function argument passing.
1713    On RS/6000, these are r3-r10 and fp1-fp13.
1714    On AltiVec, v2 - v13 are used for passing vectors.  */
1715 #define FUNCTION_ARG_REGNO_P(N)                                         \
1716   ((unsigned) (N) - GP_ARG_MIN_REG < GP_ARG_NUM_REG                     \
1717    || ((unsigned) (N) - ALTIVEC_ARG_MIN_REG < ALTIVEC_ARG_NUM_REG       \
1718        && TARGET_ALTIVEC)                                               \
1719    || ((unsigned) (N) - FP_ARG_MIN_REG < FP_ARG_NUM_REG                 \
1720        && TARGET_HARD_FLOAT))
1721 \f
1722 /* A C structure for machine-specific, per-function data.
1723    This is added to the cfun structure.  */
1724 typedef struct machine_function GTY(())
1725 {
1726   /* Whether a System V.4 varargs area was created.  */
1727   int sysv_varargs_p;
1728   /* Flags if __builtin_return_address (n) with n >= 1 was used.  */
1729   int ra_needs_full_frame;
1730   /* Some local-dynamic symbol.  */
1731   const char *some_ld_name;
1732   /* Whether the instruction chain has been scanned already.  */
1733   int insn_chain_scanned_p;
1734   /* Flags if __builtin_return_address (0) was used.  */
1735   int ra_need_lr;
1736 } machine_function;
1737
1738 /* Define a data type for recording info about an argument list
1739    during the scan of that argument list.  This data type should
1740    hold all necessary information about the function itself
1741    and about the args processed so far, enough to enable macros
1742    such as FUNCTION_ARG to determine where the next arg should go.
1743
1744    On the RS/6000, this is a structure.  The first element is the number of
1745    total argument words, the second is used to store the next
1746    floating-point register number, and the third says how many more args we
1747    have prototype types for.
1748
1749    For ABI_V4, we treat these slightly differently -- `sysv_gregno' is
1750    the next available GP register, `fregno' is the next available FP
1751    register, and `words' is the number of words used on the stack.
1752
1753    The varargs/stdarg support requires that this structure's size
1754    be a multiple of sizeof(int).  */
1755
1756 typedef struct rs6000_args
1757 {
1758   int words;                    /* # words used for passing GP registers */
1759   int fregno;                   /* next available FP register */
1760   int vregno;                   /* next available AltiVec register */
1761   int nargs_prototype;          /* # args left in the current prototype */
1762   int prototype;                /* Whether a prototype was defined */
1763   int stdarg;                   /* Whether function is a stdarg function.  */
1764   int call_cookie;              /* Do special things for this call */
1765   int sysv_gregno;              /* next available GP register */
1766 } CUMULATIVE_ARGS;
1767
1768 /* Define intermediate macro to compute the size (in registers) of an argument
1769    for the RS/6000.  */
1770
1771 #define UNITS_PER_ARG (TARGET_32BIT ? 4 : 8)
1772
1773 #define RS6000_ARG_SIZE(MODE, TYPE)                                     \
1774 ((MODE) != BLKmode                                                      \
1775  ? (GET_MODE_SIZE (MODE) + (UNITS_PER_ARG - 1)) / UNITS_PER_ARG         \
1776  : (int_size_in_bytes (TYPE) + (UNITS_PER_ARG - 1)) / UNITS_PER_ARG)
1777
1778 /* Initialize a variable CUM of type CUMULATIVE_ARGS
1779    for a call to a function whose data type is FNTYPE.
1780    For a library call, FNTYPE is 0.  */
1781
1782 #define INIT_CUMULATIVE_ARGS(CUM,FNTYPE,LIBNAME,INDIRECT) \
1783   init_cumulative_args (&CUM, FNTYPE, LIBNAME, FALSE, FALSE)
1784
1785 /* Similar, but when scanning the definition of a procedure.  We always
1786    set NARGS_PROTOTYPE large so we never return an EXPR_LIST.  */
1787
1788 #define INIT_CUMULATIVE_INCOMING_ARGS(CUM,FNTYPE,LIBNAME) \
1789   init_cumulative_args (&CUM, FNTYPE, LIBNAME, TRUE, FALSE)
1790
1791 /* Like INIT_CUMULATIVE_ARGS' but only used for outgoing libcalls.  */
1792
1793 #define INIT_CUMULATIVE_LIBCALL_ARGS(CUM, MODE, LIBNAME) \
1794   init_cumulative_args (&CUM, NULL_TREE, LIBNAME, FALSE, TRUE)
1795
1796 /* Update the data in CUM to advance over an argument
1797    of mode MODE and data type TYPE.
1798    (TYPE is null for libcalls where that information may not be available.)  */
1799
1800 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED)    \
1801   function_arg_advance (&CUM, MODE, TYPE, NAMED)
1802
1803 /* Nonzero if we can use a floating-point register to pass this arg.  */
1804 #define USE_FP_FOR_ARG_P(CUM,MODE,TYPE) \
1805   (GET_MODE_CLASS (MODE) == MODE_FLOAT  \
1806    && (CUM).fregno <= FP_ARG_MAX_REG    \
1807    && TARGET_HARD_FLOAT && TARGET_FPRS)
1808
1809 /* Nonzero if we can use an AltiVec register to pass this arg.  */
1810 #define USE_ALTIVEC_FOR_ARG_P(CUM,MODE,TYPE)    \
1811   (ALTIVEC_VECTOR_MODE (MODE)                   \
1812    && (CUM).vregno <= ALTIVEC_ARG_MAX_REG       \
1813    && TARGET_ALTIVEC_ABI)
1814
1815 /* Determine where to put an argument to a function.
1816    Value is zero to push the argument on the stack,
1817    or a hard register in which to store the argument.
1818
1819    MODE is the argument's machine mode.
1820    TYPE is the data type of the argument (as a tree).
1821     This is null for libcalls where that information may
1822     not be available.
1823    CUM is a variable of type CUMULATIVE_ARGS which gives info about
1824     the preceding args and about the function being called.
1825    NAMED is nonzero if this argument is a named parameter
1826     (otherwise it is an extra parameter matching an ellipsis).
1827
1828    On RS/6000 the first eight words of non-FP are normally in registers
1829    and the rest are pushed.  The first 13 FP args are in registers.
1830
1831    If this is floating-point and no prototype is specified, we use
1832    both an FP and integer register (or possibly FP reg and stack).  Library
1833    functions (when TYPE is zero) always have the proper types for args,
1834    so we can pass the FP value just in one register.  emit_library_function
1835    doesn't support EXPR_LIST anyway.  */
1836
1837 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED) \
1838   function_arg (&CUM, MODE, TYPE, NAMED)
1839
1840 /* For an arg passed partly in registers and partly in memory,
1841    this is the number of registers used.
1842    For args passed entirely in registers or entirely in memory, zero.  */
1843
1844 #define FUNCTION_ARG_PARTIAL_NREGS(CUM, MODE, TYPE, NAMED) \
1845   function_arg_partial_nregs (&CUM, MODE, TYPE, NAMED)
1846
1847 /* A C expression that indicates when an argument must be passed by
1848    reference.  If nonzero for an argument, a copy of that argument is
1849    made in memory and a pointer to the argument is passed instead of
1850    the argument itself.  The pointer is passed in whatever way is
1851    appropriate for passing a pointer to that type.  */
1852
1853 #define FUNCTION_ARG_PASS_BY_REFERENCE(CUM, MODE, TYPE, NAMED) \
1854   function_arg_pass_by_reference(&CUM, MODE, TYPE, NAMED)
1855
1856 /* If defined, a C expression which determines whether, and in which
1857    direction, to pad out an argument with extra space.  The value
1858    should be of type `enum direction': either `upward' to pad above
1859    the argument, `downward' to pad below, or `none' to inhibit
1860    padding.  */
1861
1862 #define FUNCTION_ARG_PADDING(MODE, TYPE) function_arg_padding (MODE, TYPE)
1863
1864 /* If defined, a C expression that gives the alignment boundary, in bits,
1865    of an argument with the specified mode and type.  If it is not defined,
1866    PARM_BOUNDARY is used for all arguments.  */
1867
1868 #define FUNCTION_ARG_BOUNDARY(MODE, TYPE) \
1869   function_arg_boundary (MODE, TYPE)
1870
1871 /* Define to nonzero if complex arguments should be split into their
1872    corresponding components.
1873
1874    This should be set for Linux and Darwin as well, but we can't break
1875    the ABIs at the moment.  For now, only AIX gets fixed.  */
1876 #define SPLIT_COMPLEX_ARGS (DEFAULT_ABI == ABI_AIX)
1877
1878 /* Implement `va_start' for varargs and stdarg.  */
1879 #define EXPAND_BUILTIN_VA_START(valist, nextarg) \
1880   rs6000_va_start (valist, nextarg)
1881
1882 /* Implement `va_arg'.  */
1883 #define EXPAND_BUILTIN_VA_ARG(valist, type) \
1884   rs6000_va_arg (valist, type)
1885
1886 #define PAD_VARARGS_DOWN \
1887    (FUNCTION_ARG_PADDING (TYPE_MODE (type), type) == downward)
1888
1889 /* Define this macro to be a nonzero value if the location where a function
1890    argument is passed depends on whether or not it is a named argument.  */
1891 #define STRICT_ARGUMENT_NAMING 1
1892
1893 /* Output assembler code to FILE to increment profiler label # LABELNO
1894    for profiling a function entry.  */
1895
1896 #define FUNCTION_PROFILER(FILE, LABELNO)        \
1897   output_function_profiler ((FILE), (LABELNO));
1898
1899 /* EXIT_IGNORE_STACK should be nonzero if, when returning from a function,
1900    the stack pointer does not matter. No definition is equivalent to
1901    always zero.
1902
1903    On the RS/6000, this is nonzero because we can restore the stack from
1904    its backpointer, which we maintain.  */
1905 #define EXIT_IGNORE_STACK       1
1906
1907 /* Define this macro as a C expression that is nonzero for registers
1908    that are used by the epilogue or the return' pattern.  The stack
1909    and frame pointer registers are already be assumed to be used as
1910    needed.  */
1911
1912 #define EPILOGUE_USES(REGNO)                                    \
1913   ((reload_completed && (REGNO) == LINK_REGISTER_REGNUM)        \
1914    || (TARGET_ALTIVEC && (REGNO) == VRSAVE_REGNO)               \
1915    || (current_function_calls_eh_return                         \
1916        && TARGET_AIX                                            \
1917        && (REGNO) == 2))
1918
1919 \f
1920 /* TRAMPOLINE_TEMPLATE deleted */
1921
1922 /* Length in units of the trampoline for entering a nested function.  */
1923
1924 #define TRAMPOLINE_SIZE rs6000_trampoline_size ()
1925
1926 /* Emit RTL insns to initialize the variable parts of a trampoline.
1927    FNADDR is an RTX for the address of the function's pure code.
1928    CXT is an RTX for the static chain value for the function.  */
1929
1930 #define INITIALIZE_TRAMPOLINE(ADDR, FNADDR, CXT)                \
1931   rs6000_initialize_trampoline (ADDR, FNADDR, CXT)
1932 \f
1933 /* Definitions for __builtin_return_address and __builtin_frame_address.
1934    __builtin_return_address (0) should give link register (65), enable
1935    this.  */
1936 /* This should be uncommented, so that the link register is used, but
1937    currently this would result in unmatched insns and spilling fixed
1938    registers so we'll leave it for another day.  When these problems are
1939    taken care of one additional fetch will be necessary in RETURN_ADDR_RTX.
1940    (mrs) */
1941 /* #define RETURN_ADDR_IN_PREVIOUS_FRAME */
1942
1943 /* Number of bytes into the frame return addresses can be found.  See
1944    rs6000_stack_info in rs6000.c for more information on how the different
1945    abi's store the return address.  */
1946 #define RETURN_ADDRESS_OFFSET                                           \
1947  ((DEFAULT_ABI == ABI_AIX                                               \
1948    || DEFAULT_ABI == ABI_DARWIN)        ? (TARGET_32BIT ? 8 : 16) :     \
1949   (DEFAULT_ABI == ABI_V4)               ? 4 :                           \
1950   (internal_error ("RETURN_ADDRESS_OFFSET not supported"), 0))
1951
1952 /* The current return address is in link register (65).  The return address
1953    of anything farther back is accessed normally at an offset of 8 from the
1954    frame pointer.  */
1955 #define RETURN_ADDR_RTX(COUNT, FRAME)                 \
1956   (rs6000_return_addr (COUNT, FRAME))
1957
1958 \f
1959 /* Definitions for register eliminations.
1960
1961    We have two registers that can be eliminated on the RS/6000.  First, the
1962    frame pointer register can often be eliminated in favor of the stack
1963    pointer register.  Secondly, the argument pointer register can always be
1964    eliminated; it is replaced with either the stack or frame pointer.
1965
1966    In addition, we use the elimination mechanism to see if r30 is needed
1967    Initially we assume that it isn't.  If it is, we spill it.  This is done
1968    by making it an eliminable register.  We replace it with itself so that
1969    if it isn't needed, then existing uses won't be modified.  */
1970
1971 /* This is an array of structures.  Each structure initializes one pair
1972    of eliminable registers.  The "from" register number is given first,
1973    followed by "to".  Eliminations of the same "from" register are listed
1974    in order of preference.  */
1975 #define ELIMINABLE_REGS                         \
1976 {{ FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM}, \
1977  { ARG_POINTER_REGNUM, STACK_POINTER_REGNUM},   \
1978  { ARG_POINTER_REGNUM, FRAME_POINTER_REGNUM},   \
1979  { RS6000_PIC_OFFSET_TABLE_REGNUM, RS6000_PIC_OFFSET_TABLE_REGNUM } }
1980
1981 /* Given FROM and TO register numbers, say whether this elimination is allowed.
1982    Frame pointer elimination is automatically handled.
1983
1984    For the RS/6000, if frame pointer elimination is being done, we would like
1985    to convert ap into fp, not sp.
1986
1987    We need r30 if -mminimal-toc was specified, and there are constant pool
1988    references.  */
1989
1990 #define CAN_ELIMINATE(FROM, TO)                                         \
1991  ((FROM) == ARG_POINTER_REGNUM && (TO) == STACK_POINTER_REGNUM          \
1992   ? ! frame_pointer_needed                                              \
1993   : (FROM) == RS6000_PIC_OFFSET_TABLE_REGNUM                            \
1994   ? ! TARGET_MINIMAL_TOC || TARGET_NO_TOC || get_pool_size () == 0      \
1995   : 1)
1996
1997 /* Define the offset between two registers, one to be eliminated, and the other
1998    its replacement, at the start of a routine.  */
1999 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET)                    \
2000 {                                                                       \
2001   rs6000_stack_t *info = rs6000_stack_info ();                          \
2002                                                                         \
2003  if ((FROM) == FRAME_POINTER_REGNUM && (TO) == STACK_POINTER_REGNUM)    \
2004    (OFFSET) = (info->push_p) ? 0 : - info->total_size;                  \
2005  else if ((FROM) == ARG_POINTER_REGNUM && (TO) == FRAME_POINTER_REGNUM) \
2006    (OFFSET) = info->total_size;                                         \
2007  else if ((FROM) == ARG_POINTER_REGNUM && (TO) == STACK_POINTER_REGNUM) \
2008    (OFFSET) = (info->push_p) ? info->total_size : 0;                    \
2009   else if ((FROM) == RS6000_PIC_OFFSET_TABLE_REGNUM)                    \
2010     (OFFSET) = 0;                                                       \
2011   else                                                                  \
2012     abort ();                                                           \
2013 }
2014 \f
2015 /* Addressing modes, and classification of registers for them.  */
2016
2017 #define HAVE_PRE_DECREMENT 1
2018 #define HAVE_PRE_INCREMENT 1
2019
2020 /* Macros to check register numbers against specific register classes.  */
2021
2022 /* These assume that REGNO is a hard or pseudo reg number.
2023    They give nonzero only if REGNO is a hard reg of the suitable class
2024    or a pseudo reg currently allocated to a suitable hard reg.
2025    Since they use reg_renumber, they are safe only once reg_renumber
2026    has been allocated, which happens in local-alloc.c.  */
2027
2028 #define REGNO_OK_FOR_INDEX_P(REGNO)                             \
2029 ((REGNO) < FIRST_PSEUDO_REGISTER                                \
2030  ? (REGNO) <= 31 || (REGNO) == 67                               \
2031  : (reg_renumber[REGNO] >= 0                                    \
2032     && (reg_renumber[REGNO] <= 31 || reg_renumber[REGNO] == 67)))
2033
2034 #define REGNO_OK_FOR_BASE_P(REGNO)                              \
2035 ((REGNO) < FIRST_PSEUDO_REGISTER                                \
2036  ? ((REGNO) > 0 && (REGNO) <= 31) || (REGNO) == 67              \
2037  : (reg_renumber[REGNO] > 0                                     \
2038     && (reg_renumber[REGNO] <= 31 || reg_renumber[REGNO] == 67)))
2039 \f
2040 /* Maximum number of registers that can appear in a valid memory address.  */
2041
2042 #define MAX_REGS_PER_ADDRESS 2
2043
2044 /* Recognize any constant value that is a valid address.  */
2045
2046 #define CONSTANT_ADDRESS_P(X)   \
2047   (GET_CODE (X) == LABEL_REF || GET_CODE (X) == SYMBOL_REF              \
2048    || GET_CODE (X) == CONST_INT || GET_CODE (X) == CONST                \
2049    || GET_CODE (X) == HIGH)
2050
2051 /* Nonzero if the constant value X is a legitimate general operand.
2052    It is given that X satisfies CONSTANT_P or is a CONST_DOUBLE.
2053
2054    On the RS/6000, all integer constants are acceptable, most won't be valid
2055    for particular insns, though.  Only easy FP constants are
2056    acceptable.  */
2057
2058 #define LEGITIMATE_CONSTANT_P(X)                                \
2059   (((GET_CODE (X) != CONST_DOUBLE                               \
2060      && GET_CODE (X) != CONST_VECTOR)                           \
2061     || GET_MODE (X) == VOIDmode                                 \
2062     || (TARGET_POWERPC64 && GET_MODE (X) == DImode)             \
2063     || easy_fp_constant (X, GET_MODE (X))                       \
2064     || easy_vector_constant (X, GET_MODE (X)))                  \
2065    && !rs6000_tls_referenced_p (X))
2066
2067 /* The macros REG_OK_FOR..._P assume that the arg is a REG rtx
2068    and check its validity for a certain class.
2069    We have two alternate definitions for each of them.
2070    The usual definition accepts all pseudo regs; the other rejects
2071    them unless they have been allocated suitable hard regs.
2072    The symbol REG_OK_STRICT causes the latter definition to be used.
2073
2074    Most source files want to accept pseudo regs in the hope that
2075    they will get allocated to the class that the insn wants them to be in.
2076    Source files for reload pass need to be strict.
2077    After reload, it makes no difference, since pseudo regs have
2078    been eliminated by then.  */
2079
2080 #ifdef REG_OK_STRICT
2081 # define REG_OK_STRICT_FLAG 1
2082 #else
2083 # define REG_OK_STRICT_FLAG 0
2084 #endif
2085
2086 /* Nonzero if X is a hard reg that can be used as an index
2087    or if it is a pseudo reg in the non-strict case.  */
2088 #define INT_REG_OK_FOR_INDEX_P(X, STRICT)                       \
2089   ((! (STRICT)                                                  \
2090     && (REGNO (X) <= 31                                         \
2091         || REGNO (X) == ARG_POINTER_REGNUM                      \
2092         || REGNO (X) >= FIRST_PSEUDO_REGISTER))                 \
2093    || ((STRICT) && REGNO_OK_FOR_INDEX_P (REGNO (X))))
2094
2095 /* Nonzero if X is a hard reg that can be used as a base reg
2096    or if it is a pseudo reg in the non-strict case.  */
2097 #define INT_REG_OK_FOR_BASE_P(X, STRICT)                        \
2098   (REGNO (X) > 0 && INT_REG_OK_FOR_INDEX_P (X, (STRICT)))
2099
2100 #define REG_OK_FOR_INDEX_P(X) INT_REG_OK_FOR_INDEX_P (X, REG_OK_STRICT_FLAG)
2101 #define REG_OK_FOR_BASE_P(X)  INT_REG_OK_FOR_BASE_P (X, REG_OK_STRICT_FLAG)
2102 \f
2103 /* GO_IF_LEGITIMATE_ADDRESS recognizes an RTL expression
2104    that is a valid memory address for an instruction.
2105    The MODE argument is the machine mode for the MEM expression
2106    that wants to use this address.
2107
2108    On the RS/6000, there are four valid address: a SYMBOL_REF that
2109    refers to a constant pool entry of an address (or the sum of it
2110    plus a constant), a short (16-bit signed) constant plus a register,
2111    the sum of two registers, or a register indirect, possibly with an
2112    auto-increment.  For DFmode and DImode with a constant plus register,
2113    we must ensure that both words are addressable or PowerPC64 with offset
2114    word aligned.
2115
2116    For modes spanning multiple registers (DFmode in 32-bit GPRs,
2117    32-bit DImode, TImode), indexed addressing cannot be used because
2118    adjacent memory cells are accessed by adding word-sized offsets
2119    during assembly output.  */
2120
2121 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, ADDR)                 \
2122 { if (rs6000_legitimate_address (MODE, X, REG_OK_STRICT_FLAG))  \
2123     goto ADDR;                                                  \
2124 }
2125 \f
2126 /* Try machine-dependent ways of modifying an illegitimate address
2127    to be legitimate.  If we find one, return the new, valid address.
2128    This macro is used in only one place: `memory_address' in explow.c.
2129
2130    OLDX is the address as it was before break_out_memory_refs was called.
2131    In some cases it is useful to look at this to decide what needs to be done.
2132
2133    MODE and WIN are passed so that this macro can use
2134    GO_IF_LEGITIMATE_ADDRESS.
2135
2136    It is always safe for this macro to do nothing.  It exists to recognize
2137    opportunities to optimize the output.
2138
2139    On RS/6000, first check for the sum of a register with a constant
2140    integer that is out of range.  If so, generate code to add the
2141    constant with the low-order 16 bits masked to the register and force
2142    this result into another register (this can be done with `cau').
2143    Then generate an address of REG+(CONST&0xffff), allowing for the
2144    possibility of bit 16 being a one.
2145
2146    Then check for the sum of a register and something not constant, try to
2147    load the other things into a register and return the sum.  */
2148
2149 #define LEGITIMIZE_ADDRESS(X,OLDX,MODE,WIN)                     \
2150 {  rtx result = rs6000_legitimize_address (X, OLDX, MODE);      \
2151    if (result != NULL_RTX)                                      \
2152      {                                                          \
2153        (X) = result;                                            \
2154        goto WIN;                                                \
2155      }                                                          \
2156 }
2157
2158 /* Try a machine-dependent way of reloading an illegitimate address
2159    operand.  If we find one, push the reload and jump to WIN.  This
2160    macro is used in only one place: `find_reloads_address' in reload.c.
2161
2162    Implemented on rs6000 by rs6000_legitimize_reload_address.  
2163    Note that (X) is evaluated twice; this is safe in current usage.  */
2164    
2165 #define LEGITIMIZE_RELOAD_ADDRESS(X,MODE,OPNUM,TYPE,IND_LEVELS,WIN)          \
2166 do {                                                                         \
2167   int win;                                                                   \
2168   (X) = rs6000_legitimize_reload_address ((X), (MODE), (OPNUM),              \
2169                         (int)(TYPE), (IND_LEVELS), &win);                    \
2170   if ( win )                                                                 \
2171     goto WIN;                                                                \
2172 } while (0)
2173
2174 /* Go to LABEL if ADDR (a legitimate address expression)
2175    has an effect that depends on the machine mode it is used for.  */
2176
2177 #define GO_IF_MODE_DEPENDENT_ADDRESS(ADDR,LABEL)                \
2178 do {                                                            \
2179   if (rs6000_mode_dependent_address (ADDR))                     \
2180     goto LABEL;                                                 \
2181 } while (0)
2182 \f
2183 /* The register number of the register used to address a table of
2184    static data addresses in memory.  In some cases this register is
2185    defined by a processor's "application binary interface" (ABI).
2186    When this macro is defined, RTL is generated for this register
2187    once, as with the stack pointer and frame pointer registers.  If
2188    this macro is not defined, it is up to the machine-dependent files
2189    to allocate such a register (if necessary).  */
2190
2191 #define RS6000_PIC_OFFSET_TABLE_REGNUM 30
2192 #define PIC_OFFSET_TABLE_REGNUM (flag_pic ? RS6000_PIC_OFFSET_TABLE_REGNUM : INVALID_REGNUM)
2193
2194 #define TOC_REGISTER (TARGET_MINIMAL_TOC ? RS6000_PIC_OFFSET_TABLE_REGNUM : 2)
2195
2196 /* Define this macro if the register defined by
2197    `PIC_OFFSET_TABLE_REGNUM' is clobbered by calls.  Do not define
2198    this macro if `PIC_OFFSET_TABLE_REGNUM' is not defined.  */
2199
2200 /* #define PIC_OFFSET_TABLE_REG_CALL_CLOBBERED */
2201
2202 /* By generating position-independent code, when two different
2203    programs (A and B) share a common library (libC.a), the text of
2204    the library can be shared whether or not the library is linked at
2205    the same address for both programs.  In some of these
2206    environments, position-independent code requires not only the use
2207    of different addressing modes, but also special code to enable the
2208    use of these addressing modes.
2209
2210    The `FINALIZE_PIC' macro serves as a hook to emit these special
2211    codes once the function is being compiled into assembly code, but
2212    not before.  (It is not done before, because in the case of
2213    compiling an inline function, it would lead to multiple PIC
2214    prologues being included in functions which used inline functions
2215    and were compiled to assembly language.)  */
2216
2217 /* #define FINALIZE_PIC */
2218
2219 /* A C expression that is nonzero if X is a legitimate immediate
2220    operand on the target machine when generating position independent
2221    code.  You can assume that X satisfies `CONSTANT_P', so you need
2222    not check this.  You can also assume FLAG_PIC is true, so you need
2223    not check it either.  You need not define this macro if all
2224    constants (including `SYMBOL_REF') can be immediate operands when
2225    generating position independent code.  */
2226
2227 /* #define LEGITIMATE_PIC_OPERAND_P (X) */
2228 \f
2229 /* Define this if some processing needs to be done immediately before
2230    emitting code for an insn.  */
2231
2232 /* #define FINAL_PRESCAN_INSN(INSN,OPERANDS,NOPERANDS) */
2233
2234 /* Specify the machine mode that this machine uses
2235    for the index in the tablejump instruction.  */
2236 #define CASE_VECTOR_MODE SImode
2237
2238 /* Define as C expression which evaluates to nonzero if the tablejump
2239    instruction expects the table to contain offsets from the address of the
2240    table.
2241    Do not define this if the table should contain absolute addresses.  */
2242 #define CASE_VECTOR_PC_RELATIVE 1
2243
2244 /* Define this as 1 if `char' should by default be signed; else as 0.  */
2245 #define DEFAULT_SIGNED_CHAR 0
2246
2247 /* This flag, if defined, says the same insns that convert to a signed fixnum
2248    also convert validly to an unsigned one.  */
2249
2250 /* #define FIXUNS_TRUNC_LIKE_FIX_TRUNC */
2251
2252 /* Max number of bytes we can move from memory to memory
2253    in one reasonably fast instruction.  */
2254 #define MOVE_MAX (! TARGET_POWERPC64 ? 4 : 8)
2255 #define MAX_MOVE_MAX 8
2256
2257 /* Nonzero if access to memory by bytes is no faster than for words.
2258    Also nonzero if doing byte operations (specifically shifts) in registers
2259    is undesirable.  */
2260 #define SLOW_BYTE_ACCESS 1
2261
2262 /* Define if operations between registers always perform the operation
2263    on the full register even if a narrower mode is specified.  */
2264 #define WORD_REGISTER_OPERATIONS
2265
2266 /* Define if loading in MODE, an integral mode narrower than BITS_PER_WORD
2267    will either zero-extend or sign-extend.  The value of this macro should
2268    be the code that says which one of the two operations is implicitly
2269    done, NIL if none.  */
2270 #define LOAD_EXTEND_OP(MODE) ZERO_EXTEND
2271
2272 /* Define if loading short immediate values into registers sign extends.  */
2273 #define SHORT_IMMEDIATES_SIGN_EXTEND
2274 \f
2275 /* Value is 1 if truncating an integer of INPREC bits to OUTPREC bits
2276    is done just by pretending it is already truncated.  */
2277 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC) 1
2278
2279 /* The cntlzw and cntlzd instructions return 32 and 64 for input of zero.  */
2280 #define CLZ_DEFINED_VALUE_AT_ZERO(MODE, VALUE) \
2281   ((VALUE) = ((MODE) == SImode ? 32 : 64))
2282
2283 /* The CTZ patterns return -1 for input of zero.  */
2284 #define CTZ_DEFINED_VALUE_AT_ZERO(MODE, VALUE) ((VALUE) = -1)
2285
2286 /* Specify the machine mode that pointers have.
2287    After generation of rtl, the compiler makes no further distinction
2288    between pointers and any other objects of this machine mode.  */
2289 #define Pmode (TARGET_32BIT ? SImode : DImode)
2290
2291 /* Mode of a function address in a call instruction (for indexing purposes).
2292    Doesn't matter on RS/6000.  */
2293 #define FUNCTION_MODE SImode
2294
2295 /* Define this if addresses of constant functions
2296    shouldn't be put through pseudo regs where they can be cse'd.
2297    Desirable on machines where ordinary constants are expensive
2298    but a CALL with constant address is cheap.  */
2299 #define NO_FUNCTION_CSE
2300
2301 /* Define this to be nonzero if shift instructions ignore all but the low-order
2302    few bits.
2303
2304    The sle and sre instructions which allow SHIFT_COUNT_TRUNCATED
2305    have been dropped from the PowerPC architecture.  */
2306
2307 #define SHIFT_COUNT_TRUNCATED (TARGET_POWER ? 1 : 0)
2308
2309 /* Adjust the length of an INSN.  LENGTH is the currently-computed length and
2310    should be adjusted to reflect any required changes.  This macro is used when
2311    there is some systematic length adjustment required that would be difficult
2312    to express in the length attribute.  */
2313
2314 /* #define ADJUST_INSN_LENGTH(X,LENGTH) */
2315
2316 /* Given a comparison code (EQ, NE, etc.) and the first operand of a
2317    COMPARE, return the mode to be used for the comparison.  For
2318    floating-point, CCFPmode should be used.  CCUNSmode should be used
2319    for unsigned comparisons.  CCEQmode should be used when we are
2320    doing an inequality comparison on the result of a
2321    comparison.  CCmode should be used in all other cases.  */
2322
2323 #define SELECT_CC_MODE(OP,X,Y) \
2324   (GET_MODE_CLASS (GET_MODE (X)) == MODE_FLOAT ? CCFPmode       \
2325    : (OP) == GTU || (OP) == LTU || (OP) == GEU || (OP) == LEU ? CCUNSmode \
2326    : (((OP) == EQ || (OP) == NE) && GET_RTX_CLASS (GET_CODE (X)) == '<'   \
2327       ? CCEQmode : CCmode))
2328
2329 /* Can the condition code MODE be safely reversed?  This is safe in
2330    all cases on this port, because at present it doesn't use the
2331    trapping FP comparisons (fcmpo).  */
2332 #define REVERSIBLE_CC_MODE(MODE) 1
2333
2334 /* Given a condition code and a mode, return the inverse condition.  */
2335 #define REVERSE_CONDITION(CODE, MODE) rs6000_reverse_condition (MODE, CODE)
2336
2337 /* Define the information needed to generate branch and scc insns.  This is
2338    stored from the compare operation.  */
2339
2340 extern GTY(()) rtx rs6000_compare_op0;
2341 extern GTY(()) rtx rs6000_compare_op1;
2342 extern int rs6000_compare_fp_p;
2343 \f
2344 /* Control the assembler format that we output.  */
2345
2346 /* A C string constant describing how to begin a comment in the target
2347    assembler language.  The compiler assumes that the comment will end at
2348    the end of the line.  */
2349 #define ASM_COMMENT_START " #"
2350
2351 /* Implicit library calls should use memcpy, not bcopy, etc.  */
2352
2353 #define TARGET_MEM_FUNCTIONS
2354
2355 /* Flag to say the TOC is initialized */
2356 extern int toc_initialized;
2357
2358 /* Macro to output a special constant pool entry.  Go to WIN if we output
2359    it.  Otherwise, it is written the usual way.
2360
2361    On the RS/6000, toc entries are handled this way.  */
2362
2363 #define ASM_OUTPUT_SPECIAL_POOL_ENTRY(FILE, X, MODE, ALIGN, LABELNO, WIN) \
2364 { if (ASM_OUTPUT_SPECIAL_POOL_ENTRY_P (X, MODE))                          \
2365     {                                                                     \
2366       output_toc (FILE, X, LABELNO, MODE);                                \
2367       goto WIN;                                                           \
2368     }                                                                     \
2369 }
2370
2371 #ifdef HAVE_GAS_WEAK
2372 #define RS6000_WEAK 1
2373 #else
2374 #define RS6000_WEAK 0
2375 #endif
2376
2377 #if RS6000_WEAK
2378 /* Used in lieu of ASM_WEAKEN_LABEL.  */
2379 #define ASM_WEAKEN_DECL(FILE, DECL, NAME, VAL)                          \
2380   do                                                                    \
2381     {                                                                   \
2382       fputs ("\t.weak\t", (FILE));                                      \
2383       RS6000_OUTPUT_BASENAME ((FILE), (NAME));                  \
2384       if ((DECL) && TREE_CODE (DECL) == FUNCTION_DECL                   \
2385           && DEFAULT_ABI == ABI_AIX)                                    \
2386         {                                                               \
2387           if (TARGET_XCOFF)                                             \
2388             fputs ("[DS]", (FILE));                                     \
2389           fputs ("\n\t.weak\t.", (FILE));                               \
2390           RS6000_OUTPUT_BASENAME ((FILE), (NAME));                      \
2391         }                                                               \
2392       fputc ('\n', (FILE));                                             \
2393       if (VAL)                                                          \
2394         {                                                               \
2395           ASM_OUTPUT_DEF ((FILE), (NAME), (VAL));                       \
2396           if ((DECL) && TREE_CODE (DECL) == FUNCTION_DECL               \
2397               && DEFAULT_ABI == ABI_AIX)                                \
2398             {                                                           \
2399               fputs ("\t.set\t.", (FILE));                              \
2400               RS6000_OUTPUT_BASENAME ((FILE), (NAME));                  \
2401               fputs (",.", (FILE));                                     \
2402               RS6000_OUTPUT_BASENAME ((FILE), (VAL));                   \
2403               fputc ('\n', (FILE));                                     \
2404             }                                                           \
2405         }                                                               \
2406     }                                                                   \
2407   while (0)
2408 #endif
2409
2410 /* This implements the `alias' attribute.  */
2411 #undef  ASM_OUTPUT_DEF_FROM_DECLS
2412 #define ASM_OUTPUT_DEF_FROM_DECLS(FILE, DECL, TARGET)                   \
2413   do                                                                    \
2414     {                                                                   \
2415       const char *alias = XSTR (XEXP (DECL_RTL (DECL), 0), 0);          \
2416       const char *name = IDENTIFIER_POINTER (TARGET);                   \
2417       if (TREE_CODE (DECL) == FUNCTION_DECL                             \
2418           && DEFAULT_ABI == ABI_AIX)                                    \
2419         {                                                               \
2420           if (TREE_PUBLIC (DECL))                                       \
2421             {                                                           \
2422               if (!RS6000_WEAK || !DECL_WEAK (DECL))                    \
2423                 {                                                       \
2424                   fputs ("\t.globl\t.", FILE);                          \
2425                   RS6000_OUTPUT_BASENAME (FILE, alias);                 \
2426                   putc ('\n', FILE);                                    \
2427                 }                                                       \
2428             }                                                           \
2429           else if (TARGET_XCOFF)                                        \
2430             {                                                           \
2431               fputs ("\t.lglobl\t.", FILE);                             \
2432               RS6000_OUTPUT_BASENAME (FILE, alias);                     \
2433               putc ('\n', FILE);                                        \
2434             }                                                           \
2435           fputs ("\t.set\t.", FILE);                                    \
2436           RS6000_OUTPUT_BASENAME (FILE, alias);                         \
2437           fputs (",.", FILE);                                           \
2438           RS6000_OUTPUT_BASENAME (FILE, name);                          \
2439           fputc ('\n', FILE);                                           \
2440         }                                                               \
2441       ASM_OUTPUT_DEF (FILE, alias, name);                               \
2442     }                                                                   \
2443    while (0)
2444
2445 #define TARGET_ASM_FILE_START rs6000_file_start
2446
2447 /* Output to assembler file text saying following lines
2448    may contain character constants, extra white space, comments, etc.  */
2449
2450 #define ASM_APP_ON ""
2451
2452 /* Output to assembler file text saying following lines
2453    no longer contain unusual constructs.  */
2454
2455 #define ASM_APP_OFF ""
2456
2457 /* How to refer to registers in assembler output.
2458    This sequence is indexed by compiler's hard-register-number (see above).  */
2459
2460 extern char rs6000_reg_names[][8];      /* register names (0 vs. %r0).  */
2461
2462 #define REGISTER_NAMES                                                  \
2463 {                                                                       \
2464   &rs6000_reg_names[ 0][0],     /* r0   */                              \
2465   &rs6000_reg_names[ 1][0],     /* r1   */                              \
2466   &rs6000_reg_names[ 2][0],     /* r2   */                              \
2467   &rs6000_reg_names[ 3][0],     /* r3   */                              \
2468   &rs6000_reg_names[ 4][0],     /* r4   */                              \
2469   &rs6000_reg_names[ 5][0],     /* r5   */                              \
2470   &rs6000_reg_names[ 6][0],     /* r6   */                              \
2471   &rs6000_reg_names[ 7][0],     /* r7   */                              \
2472   &rs6000_reg_names[ 8][0],     /* r8   */                              \
2473   &rs6000_reg_names[ 9][0],     /* r9   */                              \
2474   &rs6000_reg_names[10][0],     /* r10  */                              \
2475   &rs6000_reg_names[11][0],     /* r11  */                              \
2476   &rs6000_reg_names[12][0],     /* r12  */                              \
2477   &rs6000_reg_names[13][0],     /* r13  */                              \
2478   &rs6000_reg_names[14][0],     /* r14  */                              \
2479   &rs6000_reg_names[15][0],     /* r15  */                              \
2480   &rs6000_reg_names[16][0],     /* r16  */                              \
2481   &rs6000_reg_names[17][0],     /* r17  */                              \
2482   &rs6000_reg_names[18][0],     /* r18  */                              \
2483   &rs6000_reg_names[19][0],     /* r19  */                              \
2484   &rs6000_reg_names[20][0],     /* r20  */                              \
2485   &rs6000_reg_names[21][0],     /* r21  */                              \
2486   &rs6000_reg_names[22][0],     /* r22  */                              \
2487   &rs6000_reg_names[23][0],     /* r23  */                              \
2488   &rs6000_reg_names[24][0],     /* r24  */                              \
2489   &rs6000_reg_names[25][0],     /* r25  */                              \
2490   &rs6000_reg_names[26][0],     /* r26  */                              \
2491   &rs6000_reg_names[27][0],     /* r27  */                              \
2492   &rs6000_reg_names[28][0],     /* r28  */                              \
2493   &rs6000_reg_names[29][0],     /* r29  */                              \
2494   &rs6000_reg_names[30][0],     /* r30  */                              \
2495   &rs6000_reg_names[31][0],     /* r31  */                              \
2496                                                                         \
2497   &rs6000_reg_names[32][0],     /* fr0  */                              \
2498   &rs6000_reg_names[33][0],     /* fr1  */                              \
2499   &rs6000_reg_names[34][0],     /* fr2  */                              \
2500   &rs6000_reg_names[35][0],     /* fr3  */                              \
2501   &rs6000_reg_names[36][0],     /* fr4  */                              \
2502   &rs6000_reg_names[37][0],     /* fr5  */                              \
2503   &rs6000_reg_names[38][0],     /* fr6  */                              \
2504   &rs6000_reg_names[39][0],     /* fr7  */                              \
2505   &rs6000_reg_names[40][0],     /* fr8  */                              \
2506   &rs6000_reg_names[41][0],     /* fr9  */                              \
2507   &rs6000_reg_names[42][0],     /* fr10 */                              \
2508   &rs6000_reg_names[43][0],     /* fr11 */                              \
2509   &rs6000_reg_names[44][0],     /* fr12 */                              \
2510   &rs6000_reg_names[45][0],     /* fr13 */                              \
2511   &rs6000_reg_names[46][0],     /* fr14 */                              \
2512   &rs6000_reg_names[47][0],     /* fr15 */                              \
2513   &rs6000_reg_names[48][0],     /* fr16 */                              \
2514   &rs6000_reg_names[49][0],     /* fr17 */                              \
2515   &rs6000_reg_names[50][0],     /* fr18 */                              \
2516   &rs6000_reg_names[51][0],     /* fr19 */                              \
2517   &rs6000_reg_names[52][0],     /* fr20 */                              \
2518   &rs6000_reg_names[53][0],     /* fr21 */                              \
2519   &rs6000_reg_names[54][0],     /* fr22 */                              \
2520   &rs6000_reg_names[55][0],     /* fr23 */                              \
2521   &rs6000_reg_names[56][0],     /* fr24 */                              \
2522   &rs6000_reg_names[57][0],     /* fr25 */                              \
2523   &rs6000_reg_names[58][0],     /* fr26 */                              \
2524   &rs6000_reg_names[59][0],     /* fr27 */                              \
2525   &rs6000_reg_names[60][0],     /* fr28 */                              \
2526   &rs6000_reg_names[61][0],     /* fr29 */                              \
2527   &rs6000_reg_names[62][0],     /* fr30 */                              \
2528   &rs6000_reg_names[63][0],     /* fr31 */                              \
2529                                                                         \
2530   &rs6000_reg_names[64][0],     /* mq   */                              \
2531   &rs6000_reg_names[65][0],     /* lr   */                              \
2532   &rs6000_reg_names[66][0],     /* ctr  */                              \
2533   &rs6000_reg_names[67][0],     /* ap   */                              \
2534                                                                         \
2535   &rs6000_reg_names[68][0],     /* cr0  */                              \
2536   &rs6000_reg_names[69][0],     /* cr1  */                              \
2537   &rs6000_reg_names[70][0],     /* cr2  */                              \
2538   &rs6000_reg_names[71][0],     /* cr3  */                              \
2539   &rs6000_reg_names[72][0],     /* cr4  */                              \
2540   &rs6000_reg_names[73][0],     /* cr5  */                              \
2541   &rs6000_reg_names[74][0],     /* cr6  */                              \
2542   &rs6000_reg_names[75][0],     /* cr7  */                              \
2543                                                                         \
2544   &rs6000_reg_names[76][0],     /* xer  */                              \
2545                                                                         \
2546   &rs6000_reg_names[77][0],     /* v0  */                               \
2547   &rs6000_reg_names[78][0],     /* v1  */                               \
2548   &rs6000_reg_names[79][0],     /* v2  */                               \
2549   &rs6000_reg_names[80][0],     /* v3  */                               \
2550   &rs6000_reg_names[81][0],     /* v4  */                               \
2551   &rs6000_reg_names[82][0],     /* v5  */                               \
2552   &rs6000_reg_names[83][0],     /* v6  */                               \
2553   &rs6000_reg_names[84][0],     /* v7  */                               \
2554   &rs6000_reg_names[85][0],     /* v8  */                               \
2555   &rs6000_reg_names[86][0],     /* v9  */                               \
2556   &rs6000_reg_names[87][0],     /* v10  */                              \
2557   &rs6000_reg_names[88][0],     /* v11  */                              \
2558   &rs6000_reg_names[89][0],     /* v12  */                              \
2559   &rs6000_reg_names[90][0],     /* v13  */                              \
2560   &rs6000_reg_names[91][0],     /* v14  */                              \
2561   &rs6000_reg_names[92][0],     /* v15  */                              \
2562   &rs6000_reg_names[93][0],     /* v16  */                              \
2563   &rs6000_reg_names[94][0],     /* v17  */                              \
2564   &rs6000_reg_names[95][0],     /* v18  */                              \
2565   &rs6000_reg_names[96][0],     /* v19  */                              \
2566   &rs6000_reg_names[97][0],     /* v20  */                              \
2567   &rs6000_reg_names[98][0],     /* v21  */                              \
2568   &rs6000_reg_names[99][0],     /* v22  */                              \
2569   &rs6000_reg_names[100][0],    /* v23  */                              \
2570   &rs6000_reg_names[101][0],    /* v24  */                              \
2571   &rs6000_reg_names[102][0],    /* v25  */                              \
2572   &rs6000_reg_names[103][0],    /* v26  */                              \
2573   &rs6000_reg_names[104][0],    /* v27  */                              \
2574   &rs6000_reg_names[105][0],    /* v28  */                              \
2575   &rs6000_reg_names[106][0],    /* v29  */                              \
2576   &rs6000_reg_names[107][0],    /* v30  */                              \
2577   &rs6000_reg_names[108][0],    /* v31  */                              \
2578   &rs6000_reg_names[109][0],    /* vrsave  */                           \
2579   &rs6000_reg_names[110][0],    /* vscr  */                             \
2580   &rs6000_reg_names[111][0],    /* spe_acc */                           \
2581   &rs6000_reg_names[112][0],    /* spefscr */                           \
2582 }
2583
2584 /* Table of additional register names to use in user input.  */
2585
2586 #define ADDITIONAL_REGISTER_NAMES \
2587  {{"r0",    0}, {"r1",    1}, {"r2",    2}, {"r3",    3},       \
2588   {"r4",    4}, {"r5",    5}, {"r6",    6}, {"r7",    7},       \
2589   {"r8",    8}, {"r9",    9}, {"r10",  10}, {"r11",  11},       \
2590   {"r12",  12}, {"r13",  13}, {"r14",  14}, {"r15",  15},       \
2591   {"r16",  16}, {"r17",  17}, {"r18",  18}, {"r19",  19},       \
2592   {"r20",  20}, {"r21",  21}, {"r22",  22}, {"r23",  23},       \
2593   {"r24",  24}, {"r25",  25}, {"r26",  26}, {"r27",  27},       \
2594   {"r28",  28}, {"r29",  29}, {"r30",  30}, {"r31",  31},       \
2595   {"fr0",  32}, {"fr1",  33}, {"fr2",  34}, {"fr3",  35},       \
2596   {"fr4",  36}, {"fr5",  37}, {"fr6",  38}, {"fr7",  39},       \
2597   {"fr8",  40}, {"fr9",  41}, {"fr10", 42}, {"fr11", 43},       \
2598   {"fr12", 44}, {"fr13", 45}, {"fr14", 46}, {"fr15", 47},       \
2599   {"fr16", 48}, {"fr17", 49}, {"fr18", 50}, {"fr19", 51},       \
2600   {"fr20", 52}, {"fr21", 53}, {"fr22", 54}, {"fr23", 55},       \
2601   {"fr24", 56}, {"fr25", 57}, {"fr26", 58}, {"fr27", 59},       \
2602   {"fr28", 60}, {"fr29", 61}, {"fr30", 62}, {"fr31", 63},       \
2603   {"v0",   77}, {"v1",   78}, {"v2",   79}, {"v3",   80},       \
2604   {"v4",   81}, {"v5",   82}, {"v6",   83}, {"v7",   84},       \
2605   {"v8",   85}, {"v9",   86}, {"v10",  87}, {"v11",  88},       \
2606   {"v12",  89}, {"v13",  90}, {"v14",  91}, {"v15",  92},       \
2607   {"v16",  93}, {"v17",  94}, {"v18",  95}, {"v19",  96},       \
2608   {"v20",  97}, {"v21",  98}, {"v22",  99}, {"v23",  100},      \
2609   {"v24",  101},{"v25",  102},{"v26",  103},{"v27",  104},      \
2610   {"v28",  105},{"v29",  106},{"v30",  107},{"v31",  108},      \
2611   {"vrsave", 109}, {"vscr", 110},                               \
2612   {"spe_acc", 111}, {"spefscr", 112},                           \
2613   /* no additional names for: mq, lr, ctr, ap */                \
2614   {"cr0",  68}, {"cr1",  69}, {"cr2",  70}, {"cr3",  71},       \
2615   {"cr4",  72}, {"cr5",  73}, {"cr6",  74}, {"cr7",  75},       \
2616   {"cc",   68}, {"sp",    1}, {"toc",   2} }
2617
2618 /* Text to write out after a CALL that may be replaced by glue code by
2619    the loader.  This depends on the AIX version.  */
2620 #define RS6000_CALL_GLUE "cror 31,31,31"
2621
2622 /* This is how to output an element of a case-vector that is relative.  */
2623
2624 #define ASM_OUTPUT_ADDR_DIFF_ELT(FILE, BODY, VALUE, REL) \
2625   do { char buf[100];                                   \
2626        fputs ("\t.long ", FILE);                        \
2627        ASM_GENERATE_INTERNAL_LABEL (buf, "L", VALUE);   \
2628        assemble_name (FILE, buf);                       \
2629        putc ('-', FILE);                                \
2630        ASM_GENERATE_INTERNAL_LABEL (buf, "L", REL);     \
2631        assemble_name (FILE, buf);                       \
2632        putc ('\n', FILE);                               \
2633      } while (0)
2634
2635 /* This is how to output an assembler line
2636    that says to advance the location counter
2637    to a multiple of 2**LOG bytes.  */
2638
2639 #define ASM_OUTPUT_ALIGN(FILE,LOG)      \
2640   if ((LOG) != 0)                       \
2641     fprintf (FILE, "\t.align %d\n", (LOG))
2642
2643 /* Pick up the return address upon entry to a procedure. Used for
2644    dwarf2 unwind information.  This also enables the table driven
2645    mechanism.  */
2646
2647 #define INCOMING_RETURN_ADDR_RTX   gen_rtx_REG (Pmode, LINK_REGISTER_REGNUM)
2648 #define DWARF_FRAME_RETURN_COLUMN  DWARF_FRAME_REGNUM (LINK_REGISTER_REGNUM)
2649
2650 /* Describe how we implement __builtin_eh_return.  */
2651 #define EH_RETURN_DATA_REGNO(N) ((N) < 4 ? (N) + 3 : INVALID_REGNUM)
2652 #define EH_RETURN_STACKADJ_RTX  gen_rtx_REG (Pmode, 10)
2653
2654 /* Print operand X (an rtx) in assembler syntax to file FILE.
2655    CODE is a letter or dot (`z' in `%z0') or 0 if no letter was specified.
2656    For `%' followed by punctuation, CODE is the punctuation and X is null.  */
2657
2658 #define PRINT_OPERAND(FILE, X, CODE)  print_operand (FILE, X, CODE)
2659
2660 /* Define which CODE values are valid.  */
2661
2662 #define PRINT_OPERAND_PUNCT_VALID_P(CODE)  \
2663   ((CODE) == '.' || (CODE) == '&')
2664
2665 /* Print a memory address as an operand to reference that memory location.  */
2666
2667 #define PRINT_OPERAND_ADDRESS(FILE, ADDR) print_operand_address (FILE, ADDR)
2668
2669 /* Define the codes that are matched by predicates in rs6000.c.  */
2670
2671 #define PREDICATE_CODES                                                    \
2672   {"any_operand", {CONST_INT, CONST_DOUBLE, CONST, SYMBOL_REF,             \
2673                    LABEL_REF, SUBREG, REG, MEM, PARALLEL}},                \
2674   {"zero_constant", {CONST_INT, CONST_DOUBLE, CONST, SYMBOL_REF,           \
2675                     LABEL_REF, SUBREG, REG, MEM}},                         \
2676   {"short_cint_operand", {CONST_INT}},                                     \
2677   {"u_short_cint_operand", {CONST_INT}},                                   \
2678   {"non_short_cint_operand", {CONST_INT}},                                 \
2679   {"exact_log2_cint_operand", {CONST_INT}},                                \
2680   {"gpc_reg_operand", {SUBREG, REG}},                                      \
2681   {"cc_reg_operand", {SUBREG, REG}},                                       \
2682   {"cc_reg_not_cr0_operand", {SUBREG, REG}},                               \
2683   {"reg_or_short_operand", {SUBREG, REG, CONST_INT}},                      \
2684   {"reg_or_neg_short_operand", {SUBREG, REG, CONST_INT}},                  \
2685   {"reg_or_aligned_short_operand", {SUBREG, REG, CONST_INT}},              \
2686   {"reg_or_u_short_operand", {SUBREG, REG, CONST_INT}},                    \
2687   {"reg_or_cint_operand", {SUBREG, REG, CONST_INT}},                       \
2688   {"reg_or_arith_cint_operand", {SUBREG, REG, CONST_INT}},                 \
2689   {"reg_or_add_cint64_operand", {SUBREG, REG, CONST_INT}},                 \
2690   {"reg_or_sub_cint64_operand", {SUBREG, REG, CONST_INT}},                 \
2691   {"reg_or_logical_cint_operand", {SUBREG, REG, CONST_INT, CONST_DOUBLE}}, \
2692   {"got_operand", {SYMBOL_REF, CONST, LABEL_REF}},                         \
2693   {"got_no_const_operand", {SYMBOL_REF, LABEL_REF}},                       \
2694   {"rs6000_tls_symbol_ref", {SYMBOL_REF}},                                 \
2695   {"easy_fp_constant", {CONST_DOUBLE}},                                    \
2696   {"easy_vector_constant", {CONST_VECTOR}},                                \
2697   {"easy_vector_constant_add_self", {CONST_VECTOR}},                       \
2698   {"zero_fp_constant", {CONST_DOUBLE}},                                    \
2699   {"reg_or_mem_operand", {SUBREG, MEM, REG}},                              \
2700   {"lwa_operand", {SUBREG, MEM, REG}},                                     \
2701   {"volatile_mem_operand", {MEM}},                                         \
2702   {"offsettable_mem_operand", {MEM}},                                      \
2703   {"mem_or_easy_const_operand", {SUBREG, MEM, CONST_DOUBLE}},              \
2704   {"add_operand", {SUBREG, REG, CONST_INT}},                               \
2705   {"non_add_cint_operand", {CONST_INT}},                                   \
2706   {"and_operand", {SUBREG, REG, CONST_INT}},                               \
2707   {"and64_operand", {SUBREG, REG, CONST_INT, CONST_DOUBLE}},               \
2708   {"and64_2_operand", {SUBREG, REG, CONST_INT}},                           \
2709   {"logical_operand", {SUBREG, REG, CONST_INT, CONST_DOUBLE}},             \
2710   {"non_logical_cint_operand", {CONST_INT, CONST_DOUBLE}},                 \
2711   {"mask_operand", {CONST_INT}},                                           \
2712   {"mask_operand_wrap", {CONST_INT}},                                      \
2713   {"mask64_operand", {CONST_INT}},                                         \
2714   {"mask64_2_operand", {CONST_INT}},                                       \
2715   {"count_register_operand", {REG}},                                       \
2716   {"xer_operand", {REG}},                                                  \
2717   {"symbol_ref_operand", {SYMBOL_REF}},                                    \
2718   {"rs6000_tls_symbol_ref", {SYMBOL_REF}},                                 \
2719   {"call_operand", {SYMBOL_REF, REG}},                                     \
2720   {"current_file_function_operand", {SYMBOL_REF}},                         \
2721   {"input_operand", {SUBREG, MEM, REG, CONST_INT,                          \
2722                      CONST_DOUBLE, SYMBOL_REF}},                           \
2723   {"load_multiple_operation", {PARALLEL}},                                 \
2724   {"store_multiple_operation", {PARALLEL}},                                \
2725   {"vrsave_operation", {PARALLEL}},                                        \
2726   {"branch_comparison_operator", {EQ, NE, LE, LT, GE,                      \
2727                                   GT, LEU, LTU, GEU, GTU,                  \
2728                                   UNORDERED, ORDERED,                      \
2729                                   UNGE, UNLE }},                           \
2730   {"branch_positive_comparison_operator", {EQ, LT, GT, LTU, GTU,           \
2731                                            UNORDERED }},                   \
2732   {"scc_comparison_operator", {EQ, NE, LE, LT, GE,                         \
2733                                GT, LEU, LTU, GEU, GTU,                     \
2734                                UNORDERED, ORDERED,                         \
2735                                UNGE, UNLE }},                              \
2736   {"trap_comparison_operator", {EQ, NE, LE, LT, GE,                        \
2737                                 GT, LEU, LTU, GEU, GTU}},                  \
2738   {"boolean_operator", {AND, IOR, XOR}},                                   \
2739   {"boolean_or_operator", {IOR, XOR}},                                     \
2740   {"altivec_register_operand", {REG}},                                     \
2741   {"min_max_operator", {SMIN, SMAX, UMIN, UMAX}},
2742
2743 /* uncomment for disabling the corresponding default options */
2744 /* #define  MACHINE_no_sched_interblock */
2745 /* #define  MACHINE_no_sched_speculative */
2746 /* #define  MACHINE_no_sched_speculative_load */
2747
2748 /* General flags.  */
2749 extern int flag_pic;
2750 extern int optimize;
2751 extern int flag_expensive_optimizations;
2752 extern int frame_pointer_needed;
2753
2754 enum rs6000_builtins
2755 {
2756   /* AltiVec builtins.  */
2757   ALTIVEC_BUILTIN_ST_INTERNAL_4si,
2758   ALTIVEC_BUILTIN_LD_INTERNAL_4si,
2759   ALTIVEC_BUILTIN_ST_INTERNAL_8hi,
2760   ALTIVEC_BUILTIN_LD_INTERNAL_8hi,
2761   ALTIVEC_BUILTIN_ST_INTERNAL_16qi,
2762   ALTIVEC_BUILTIN_LD_INTERNAL_16qi,
2763   ALTIVEC_BUILTIN_ST_INTERNAL_4sf,
2764   ALTIVEC_BUILTIN_LD_INTERNAL_4sf,
2765   ALTIVEC_BUILTIN_VADDUBM,
2766   ALTIVEC_BUILTIN_VADDUHM,
2767   ALTIVEC_BUILTIN_VADDUWM,
2768   ALTIVEC_BUILTIN_VADDFP,
2769   ALTIVEC_BUILTIN_VADDCUW,
2770   ALTIVEC_BUILTIN_VADDUBS,
2771   ALTIVEC_BUILTIN_VADDSBS,
2772   ALTIVEC_BUILTIN_VADDUHS,
2773   ALTIVEC_BUILTIN_VADDSHS,
2774   ALTIVEC_BUILTIN_VADDUWS,
2775   ALTIVEC_BUILTIN_VADDSWS,
2776   ALTIVEC_BUILTIN_VAND,
2777   ALTIVEC_BUILTIN_VANDC,
2778   ALTIVEC_BUILTIN_VAVGUB,
2779   ALTIVEC_BUILTIN_VAVGSB,
2780   ALTIVEC_BUILTIN_VAVGUH,
2781   ALTIVEC_BUILTIN_VAVGSH,
2782   ALTIVEC_BUILTIN_VAVGUW,
2783   ALTIVEC_BUILTIN_VAVGSW,
2784   ALTIVEC_BUILTIN_VCFUX,
2785   ALTIVEC_BUILTIN_VCFSX,
2786   ALTIVEC_BUILTIN_VCTSXS,
2787   ALTIVEC_BUILTIN_VCTUXS,
2788   ALTIVEC_BUILTIN_VCMPBFP,
2789   ALTIVEC_BUILTIN_VCMPEQUB,
2790   ALTIVEC_BUILTIN_VCMPEQUH,
2791   ALTIVEC_BUILTIN_VCMPEQUW,
2792   ALTIVEC_BUILTIN_VCMPEQFP,
2793   ALTIVEC_BUILTIN_VCMPGEFP,
2794   ALTIVEC_BUILTIN_VCMPGTUB,
2795   ALTIVEC_BUILTIN_VCMPGTSB,
2796   ALTIVEC_BUILTIN_VCMPGTUH,
2797   ALTIVEC_BUILTIN_VCMPGTSH,
2798   ALTIVEC_BUILTIN_VCMPGTUW,
2799   ALTIVEC_BUILTIN_VCMPGTSW,
2800   ALTIVEC_BUILTIN_VCMPGTFP,
2801   ALTIVEC_BUILTIN_VEXPTEFP,
2802   ALTIVEC_BUILTIN_VLOGEFP,
2803   ALTIVEC_BUILTIN_VMADDFP,
2804   ALTIVEC_BUILTIN_VMAXUB,
2805   ALTIVEC_BUILTIN_VMAXSB,
2806   ALTIVEC_BUILTIN_VMAXUH,
2807   ALTIVEC_BUILTIN_VMAXSH,
2808   ALTIVEC_BUILTIN_VMAXUW,
2809   ALTIVEC_BUILTIN_VMAXSW,
2810   ALTIVEC_BUILTIN_VMAXFP,
2811   ALTIVEC_BUILTIN_VMHADDSHS,
2812   ALTIVEC_BUILTIN_VMHRADDSHS,
2813   ALTIVEC_BUILTIN_VMLADDUHM,
2814   ALTIVEC_BUILTIN_VMRGHB,
2815   ALTIVEC_BUILTIN_VMRGHH,
2816   ALTIVEC_BUILTIN_VMRGHW,
2817   ALTIVEC_BUILTIN_VMRGLB,
2818   ALTIVEC_BUILTIN_VMRGLH,
2819   ALTIVEC_BUILTIN_VMRGLW,
2820   ALTIVEC_BUILTIN_VMSUMUBM,
2821   ALTIVEC_BUILTIN_VMSUMMBM,
2822   ALTIVEC_BUILTIN_VMSUMUHM,
2823   ALTIVEC_BUILTIN_VMSUMSHM,
2824   ALTIVEC_BUILTIN_VMSUMUHS,
2825   ALTIVEC_BUILTIN_VMSUMSHS,
2826   ALTIVEC_BUILTIN_VMINUB,
2827   ALTIVEC_BUILTIN_VMINSB,
2828   ALTIVEC_BUILTIN_VMINUH,
2829   ALTIVEC_BUILTIN_VMINSH,
2830   ALTIVEC_BUILTIN_VMINUW,
2831   ALTIVEC_BUILTIN_VMINSW,
2832   ALTIVEC_BUILTIN_VMINFP,
2833   ALTIVEC_BUILTIN_VMULEUB,
2834   ALTIVEC_BUILTIN_VMULESB,
2835   ALTIVEC_BUILTIN_VMULEUH,
2836   ALTIVEC_BUILTIN_VMULESH,
2837   ALTIVEC_BUILTIN_VMULOUB,
2838   ALTIVEC_BUILTIN_VMULOSB,
2839   ALTIVEC_BUILTIN_VMULOUH,
2840   ALTIVEC_BUILTIN_VMULOSH,
2841   ALTIVEC_BUILTIN_VNMSUBFP,
2842   ALTIVEC_BUILTIN_VNOR,
2843   ALTIVEC_BUILTIN_VOR,
2844   ALTIVEC_BUILTIN_VSEL_4SI,
2845   ALTIVEC_BUILTIN_VSEL_4SF,
2846   ALTIVEC_BUILTIN_VSEL_8HI,
2847   ALTIVEC_BUILTIN_VSEL_16QI,
2848   ALTIVEC_BUILTIN_VPERM_4SI,
2849   ALTIVEC_BUILTIN_VPERM_4SF,
2850   ALTIVEC_BUILTIN_VPERM_8HI,
2851   ALTIVEC_BUILTIN_VPERM_16QI,
2852   ALTIVEC_BUILTIN_VPKUHUM,
2853   ALTIVEC_BUILTIN_VPKUWUM,
2854   ALTIVEC_BUILTIN_VPKPX,
2855   ALTIVEC_BUILTIN_VPKUHSS,
2856   ALTIVEC_BUILTIN_VPKSHSS,
2857   ALTIVEC_BUILTIN_VPKUWSS,
2858   ALTIVEC_BUILTIN_VPKSWSS,
2859   ALTIVEC_BUILTIN_VPKUHUS,
2860   ALTIVEC_BUILTIN_VPKSHUS,
2861   ALTIVEC_BUILTIN_VPKUWUS,
2862   ALTIVEC_BUILTIN_VPKSWUS,
2863   ALTIVEC_BUILTIN_VREFP,
2864   ALTIVEC_BUILTIN_VRFIM,
2865   ALTIVEC_BUILTIN_VRFIN,
2866   ALTIVEC_BUILTIN_VRFIP,
2867   ALTIVEC_BUILTIN_VRFIZ,
2868   ALTIVEC_BUILTIN_VRLB,
2869   ALTIVEC_BUILTIN_VRLH,
2870   ALTIVEC_BUILTIN_VRLW,
2871   ALTIVEC_BUILTIN_VRSQRTEFP,
2872   ALTIVEC_BUILTIN_VSLB,
2873   ALTIVEC_BUILTIN_VSLH,
2874   ALTIVEC_BUILTIN_VSLW,
2875   ALTIVEC_BUILTIN_VSL,
2876   ALTIVEC_BUILTIN_VSLO,
2877   ALTIVEC_BUILTIN_VSPLTB,
2878   ALTIVEC_BUILTIN_VSPLTH,
2879   ALTIVEC_BUILTIN_VSPLTW,
2880   ALTIVEC_BUILTIN_VSPLTISB,
2881   ALTIVEC_BUILTIN_VSPLTISH,
2882   ALTIVEC_BUILTIN_VSPLTISW,
2883   ALTIVEC_BUILTIN_VSRB,
2884   ALTIVEC_BUILTIN_VSRH,
2885   ALTIVEC_BUILTIN_VSRW,
2886   ALTIVEC_BUILTIN_VSRAB,
2887   ALTIVEC_BUILTIN_VSRAH,
2888   ALTIVEC_BUILTIN_VSRAW,
2889   ALTIVEC_BUILTIN_VSR,
2890   ALTIVEC_BUILTIN_VSRO,
2891   ALTIVEC_BUILTIN_VSUBUBM,
2892   ALTIVEC_BUILTIN_VSUBUHM,
2893   ALTIVEC_BUILTIN_VSUBUWM,
2894   ALTIVEC_BUILTIN_VSUBFP,
2895   ALTIVEC_BUILTIN_VSUBCUW,
2896   ALTIVEC_BUILTIN_VSUBUBS,
2897   ALTIVEC_BUILTIN_VSUBSBS,
2898   ALTIVEC_BUILTIN_VSUBUHS,
2899   ALTIVEC_BUILTIN_VSUBSHS,
2900   ALTIVEC_BUILTIN_VSUBUWS,
2901   ALTIVEC_BUILTIN_VSUBSWS,
2902   ALTIVEC_BUILTIN_VSUM4UBS,
2903   ALTIVEC_BUILTIN_VSUM4SBS,
2904   ALTIVEC_BUILTIN_VSUM4SHS,
2905   ALTIVEC_BUILTIN_VSUM2SWS,
2906   ALTIVEC_BUILTIN_VSUMSWS,
2907   ALTIVEC_BUILTIN_VXOR,
2908   ALTIVEC_BUILTIN_VSLDOI_16QI,
2909   ALTIVEC_BUILTIN_VSLDOI_8HI,
2910   ALTIVEC_BUILTIN_VSLDOI_4SI,
2911   ALTIVEC_BUILTIN_VSLDOI_4SF,
2912   ALTIVEC_BUILTIN_VUPKHSB,
2913   ALTIVEC_BUILTIN_VUPKHPX,
2914   ALTIVEC_BUILTIN_VUPKHSH,
2915   ALTIVEC_BUILTIN_VUPKLSB,
2916   ALTIVEC_BUILTIN_VUPKLPX,
2917   ALTIVEC_BUILTIN_VUPKLSH,
2918   ALTIVEC_BUILTIN_MTVSCR,
2919   ALTIVEC_BUILTIN_MFVSCR,
2920   ALTIVEC_BUILTIN_DSSALL,
2921   ALTIVEC_BUILTIN_DSS,
2922   ALTIVEC_BUILTIN_LVSL,
2923   ALTIVEC_BUILTIN_LVSR,
2924   ALTIVEC_BUILTIN_DSTT,
2925   ALTIVEC_BUILTIN_DSTST,
2926   ALTIVEC_BUILTIN_DSTSTT,
2927   ALTIVEC_BUILTIN_DST,
2928   ALTIVEC_BUILTIN_LVEBX,
2929   ALTIVEC_BUILTIN_LVEHX,
2930   ALTIVEC_BUILTIN_LVEWX,
2931   ALTIVEC_BUILTIN_LVXL,
2932   ALTIVEC_BUILTIN_LVX,
2933   ALTIVEC_BUILTIN_STVX,
2934   ALTIVEC_BUILTIN_STVEBX,
2935   ALTIVEC_BUILTIN_STVEHX,
2936   ALTIVEC_BUILTIN_STVEWX,
2937   ALTIVEC_BUILTIN_STVXL,
2938   ALTIVEC_BUILTIN_VCMPBFP_P,
2939   ALTIVEC_BUILTIN_VCMPEQFP_P,
2940   ALTIVEC_BUILTIN_VCMPEQUB_P,
2941   ALTIVEC_BUILTIN_VCMPEQUH_P,
2942   ALTIVEC_BUILTIN_VCMPEQUW_P,
2943   ALTIVEC_BUILTIN_VCMPGEFP_P,
2944   ALTIVEC_BUILTIN_VCMPGTFP_P,
2945   ALTIVEC_BUILTIN_VCMPGTSB_P,
2946   ALTIVEC_BUILTIN_VCMPGTSH_P,
2947   ALTIVEC_BUILTIN_VCMPGTSW_P,
2948   ALTIVEC_BUILTIN_VCMPGTUB_P,
2949   ALTIVEC_BUILTIN_VCMPGTUH_P,
2950   ALTIVEC_BUILTIN_VCMPGTUW_P,
2951   ALTIVEC_BUILTIN_ABSS_V4SI,
2952   ALTIVEC_BUILTIN_ABSS_V8HI,
2953   ALTIVEC_BUILTIN_ABSS_V16QI,
2954   ALTIVEC_BUILTIN_ABS_V4SI,
2955   ALTIVEC_BUILTIN_ABS_V4SF,
2956   ALTIVEC_BUILTIN_ABS_V8HI,
2957   ALTIVEC_BUILTIN_ABS_V16QI
2958   /* SPE builtins.  */
2959   , SPE_BUILTIN_EVADDW,
2960   SPE_BUILTIN_EVAND,
2961   SPE_BUILTIN_EVANDC,
2962   SPE_BUILTIN_EVDIVWS,
2963   SPE_BUILTIN_EVDIVWU,
2964   SPE_BUILTIN_EVEQV,
2965   SPE_BUILTIN_EVFSADD,
2966   SPE_BUILTIN_EVFSDIV,
2967   SPE_BUILTIN_EVFSMUL,
2968   SPE_BUILTIN_EVFSSUB,
2969   SPE_BUILTIN_EVLDDX,
2970   SPE_BUILTIN_EVLDHX,
2971   SPE_BUILTIN_EVLDWX,
2972   SPE_BUILTIN_EVLHHESPLATX,
2973   SPE_BUILTIN_EVLHHOSSPLATX,
2974   SPE_BUILTIN_EVLHHOUSPLATX,
2975   SPE_BUILTIN_EVLWHEX,
2976   SPE_BUILTIN_EVLWHOSX,
2977   SPE_BUILTIN_EVLWHOUX,
2978   SPE_BUILTIN_EVLWHSPLATX,
2979   SPE_BUILTIN_EVLWWSPLATX,
2980   SPE_BUILTIN_EVMERGEHI,
2981   SPE_BUILTIN_EVMERGEHILO,
2982   SPE_BUILTIN_EVMERGELO,
2983   SPE_BUILTIN_EVMERGELOHI,
2984   SPE_BUILTIN_EVMHEGSMFAA,
2985   SPE_BUILTIN_EVMHEGSMFAN,
2986   SPE_BUILTIN_EVMHEGSMIAA,
2987   SPE_BUILTIN_EVMHEGSMIAN,
2988   SPE_BUILTIN_EVMHEGUMIAA,
2989   SPE_BUILTIN_EVMHEGUMIAN,
2990   SPE_BUILTIN_EVMHESMF,
2991   SPE_BUILTIN_EVMHESMFA,
2992   SPE_BUILTIN_EVMHESMFAAW,
2993   SPE_BUILTIN_EVMHESMFANW,
2994   SPE_BUILTIN_EVMHESMI,
2995   SPE_BUILTIN_EVMHESMIA,
2996   SPE_BUILTIN_EVMHESMIAAW,
2997   SPE_BUILTIN_EVMHESMIANW,
2998   SPE_BUILTIN_EVMHESSF,
2999   SPE_BUILTIN_EVMHESSFA,
3000   SPE_BUILTIN_EVMHESSFAAW,
3001   SPE_BUILTIN_EVMHESSFANW,
3002   SPE_BUILTIN_EVMHESSIAAW,
3003   SPE_BUILTIN_EVMHESSIANW,
3004   SPE_BUILTIN_EVMHEUMI,
3005   SPE_BUILTIN_EVMHEUMIA,
3006   SPE_BUILTIN_EVMHEUMIAAW,
3007   SPE_BUILTIN_EVMHEUMIANW,
3008   SPE_BUILTIN_EVMHEUSIAAW,
3009   SPE_BUILTIN_EVMHEUSIANW,
3010   SPE_BUILTIN_EVMHOGSMFAA,
3011   SPE_BUILTIN_EVMHOGSMFAN,
3012   SPE_BUILTIN_EVMHOGSMIAA,
3013   SPE_BUILTIN_EVMHOGSMIAN,
3014   SPE_BUILTIN_EVMHOGUMIAA,
3015   SPE_BUILTIN_EVMHOGUMIAN,
3016   SPE_BUILTIN_EVMHOSMF,
3017   SPE_BUILTIN_EVMHOSMFA,
3018   SPE_BUILTIN_EVMHOSMFAAW,
3019   SPE_BUILTIN_EVMHOSMFANW,
3020   SPE_BUILTIN_EVMHOSMI,
3021   SPE_BUILTIN_EVMHOSMIA,
3022   SPE_BUILTIN_EVMHOSMIAAW,
3023   SPE_BUILTIN_EVMHOSMIANW,
3024   SPE_BUILTIN_EVMHOSSF,
3025   SPE_BUILTIN_EVMHOSSFA,
3026   SPE_BUILTIN_EVMHOSSFAAW,
3027   SPE_BUILTIN_EVMHOSSFANW,
3028   SPE_BUILTIN_EVMHOSSIAAW,
3029   SPE_BUILTIN_EVMHOSSIANW,
3030   SPE_BUILTIN_EVMHOUMI,
3031   SPE_BUILTIN_EVMHOUMIA,
3032   SPE_BUILTIN_EVMHOUMIAAW,
3033   SPE_BUILTIN_EVMHOUMIANW,
3034   SPE_BUILTIN_EVMHOUSIAAW,
3035   SPE_BUILTIN_EVMHOUSIANW,
3036   SPE_BUILTIN_EVMWHSMF,
3037   SPE_BUILTIN_EVMWHSMFA,
3038   SPE_BUILTIN_EVMWHSMI,
3039   SPE_BUILTIN_EVMWHSMIA,
3040   SPE_BUILTIN_EVMWHSSF,
3041   SPE_BUILTIN_EVMWHSSFA,
3042   SPE_BUILTIN_EVMWHUMI,
3043   SPE_BUILTIN_EVMWHUMIA,
3044   SPE_BUILTIN_EVMWLSMIAAW,
3045   SPE_BUILTIN_EVMWLSMIANW,
3046   SPE_BUILTIN_EVMWLSSIAAW,
3047   SPE_BUILTIN_EVMWLSSIANW,
3048   SPE_BUILTIN_EVMWLUMI,
3049   SPE_BUILTIN_EVMWLUMIA,
3050   SPE_BUILTIN_EVMWLUMIAAW,
3051   SPE_BUILTIN_EVMWLUMIANW,
3052   SPE_BUILTIN_EVMWLUSIAAW,
3053   SPE_BUILTIN_EVMWLUSIANW,
3054   SPE_BUILTIN_EVMWSMF,
3055   SPE_BUILTIN_EVMWSMFA,
3056   SPE_BUILTIN_EVMWSMFAA,
3057   SPE_BUILTIN_EVMWSMFAN,
3058   SPE_BUILTIN_EVMWSMI,
3059   SPE_BUILTIN_EVMWSMIA,
3060   SPE_BUILTIN_EVMWSMIAA,
3061   SPE_BUILTIN_EVMWSMIAN,
3062   SPE_BUILTIN_EVMWHSSFAA,
3063   SPE_BUILTIN_EVMWSSF,
3064   SPE_BUILTIN_EVMWSSFA,
3065   SPE_BUILTIN_EVMWSSFAA,
3066   SPE_BUILTIN_EVMWSSFAN,
3067   SPE_BUILTIN_EVMWUMI,
3068   SPE_BUILTIN_EVMWUMIA,
3069   SPE_BUILTIN_EVMWUMIAA,
3070   SPE_BUILTIN_EVMWUMIAN,
3071   SPE_BUILTIN_EVNAND,
3072   SPE_BUILTIN_EVNOR,
3073   SPE_BUILTIN_EVOR,
3074   SPE_BUILTIN_EVORC,
3075   SPE_BUILTIN_EVRLW,
3076   SPE_BUILTIN_EVSLW,
3077   SPE_BUILTIN_EVSRWS,
3078   SPE_BUILTIN_EVSRWU,
3079   SPE_BUILTIN_EVSTDDX,
3080   SPE_BUILTIN_EVSTDHX,
3081   SPE_BUILTIN_EVSTDWX,
3082   SPE_BUILTIN_EVSTWHEX,
3083   SPE_BUILTIN_EVSTWHOX,
3084   SPE_BUILTIN_EVSTWWEX,
3085   SPE_BUILTIN_EVSTWWOX,
3086   SPE_BUILTIN_EVSUBFW,
3087   SPE_BUILTIN_EVXOR,
3088   SPE_BUILTIN_EVABS,
3089   SPE_BUILTIN_EVADDSMIAAW,
3090   SPE_BUILTIN_EVADDSSIAAW,
3091   SPE_BUILTIN_EVADDUMIAAW,
3092   SPE_BUILTIN_EVADDUSIAAW,
3093   SPE_BUILTIN_EVCNTLSW,
3094   SPE_BUILTIN_EVCNTLZW,
3095   SPE_BUILTIN_EVEXTSB,
3096   SPE_BUILTIN_EVEXTSH,
3097   SPE_BUILTIN_EVFSABS,
3098   SPE_BUILTIN_EVFSCFSF,
3099   SPE_BUILTIN_EVFSCFSI,
3100   SPE_BUILTIN_EVFSCFUF,
3101   SPE_BUILTIN_EVFSCFUI,
3102   SPE_BUILTIN_EVFSCTSF,
3103   SPE_BUILTIN_EVFSCTSI,
3104   SPE_BUILTIN_EVFSCTSIZ,
3105   SPE_BUILTIN_EVFSCTUF,
3106   SPE_BUILTIN_EVFSCTUI,
3107   SPE_BUILTIN_EVFSCTUIZ,
3108   SPE_BUILTIN_EVFSNABS,
3109   SPE_BUILTIN_EVFSNEG,
3110   SPE_BUILTIN_EVMRA,
3111   SPE_BUILTIN_EVNEG,
3112   SPE_BUILTIN_EVRNDW,
3113   SPE_BUILTIN_EVSUBFSMIAAW,
3114   SPE_BUILTIN_EVSUBFSSIAAW,
3115   SPE_BUILTIN_EVSUBFUMIAAW,
3116   SPE_BUILTIN_EVSUBFUSIAAW,
3117   SPE_BUILTIN_EVADDIW,
3118   SPE_BUILTIN_EVLDD,
3119   SPE_BUILTIN_EVLDH,
3120   SPE_BUILTIN_EVLDW,
3121   SPE_BUILTIN_EVLHHESPLAT,
3122   SPE_BUILTIN_EVLHHOSSPLAT,
3123   SPE_BUILTIN_EVLHHOUSPLAT,
3124   SPE_BUILTIN_EVLWHE,
3125   SPE_BUILTIN_EVLWHOS,
3126   SPE_BUILTIN_EVLWHOU,
3127   SPE_BUILTIN_EVLWHSPLAT,
3128   SPE_BUILTIN_EVLWWSPLAT,
3129   SPE_BUILTIN_EVRLWI,
3130   SPE_BUILTIN_EVSLWI,
3131   SPE_BUILTIN_EVSRWIS,
3132   SPE_BUILTIN_EVSRWIU,
3133   SPE_BUILTIN_EVSTDD,
3134   SPE_BUILTIN_EVSTDH,
3135   SPE_BUILTIN_EVSTDW,
3136   SPE_BUILTIN_EVSTWHE,
3137   SPE_BUILTIN_EVSTWHO,
3138   SPE_BUILTIN_EVSTWWE,
3139   SPE_BUILTIN_EVSTWWO,
3140   SPE_BUILTIN_EVSUBIFW,
3141
3142   /* Compares.  */
3143   SPE_BUILTIN_EVCMPEQ,
3144   SPE_BUILTIN_EVCMPGTS,
3145   SPE_BUILTIN_EVCMPGTU,
3146   SPE_BUILTIN_EVCMPLTS,
3147   SPE_BUILTIN_EVCMPLTU,
3148   SPE_BUILTIN_EVFSCMPEQ,
3149   SPE_BUILTIN_EVFSCMPGT,
3150   SPE_BUILTIN_EVFSCMPLT,
3151   SPE_BUILTIN_EVFSTSTEQ,
3152   SPE_BUILTIN_EVFSTSTGT,
3153   SPE_BUILTIN_EVFSTSTLT,
3154
3155   /* EVSEL compares.  */
3156   SPE_BUILTIN_EVSEL_CMPEQ,
3157   SPE_BUILTIN_EVSEL_CMPGTS,
3158   SPE_BUILTIN_EVSEL_CMPGTU,
3159   SPE_BUILTIN_EVSEL_CMPLTS,
3160   SPE_BUILTIN_EVSEL_CMPLTU,
3161   SPE_BUILTIN_EVSEL_FSCMPEQ,
3162   SPE_BUILTIN_EVSEL_FSCMPGT,
3163   SPE_BUILTIN_EVSEL_FSCMPLT,
3164   SPE_BUILTIN_EVSEL_FSTSTEQ,
3165   SPE_BUILTIN_EVSEL_FSTSTGT,
3166   SPE_BUILTIN_EVSEL_FSTSTLT,
3167
3168   SPE_BUILTIN_EVSPLATFI,
3169   SPE_BUILTIN_EVSPLATI,
3170   SPE_BUILTIN_EVMWHSSMAA,
3171   SPE_BUILTIN_EVMWHSMFAA,
3172   SPE_BUILTIN_EVMWHSMIAA,
3173   SPE_BUILTIN_EVMWHUSIAA,
3174   SPE_BUILTIN_EVMWHUMIAA,
3175   SPE_BUILTIN_EVMWHSSFAN,
3176   SPE_BUILTIN_EVMWHSSIAN,
3177   SPE_BUILTIN_EVMWHSMFAN,
3178   SPE_BUILTIN_EVMWHSMIAN,
3179   SPE_BUILTIN_EVMWHUSIAN,
3180   SPE_BUILTIN_EVMWHUMIAN,
3181   SPE_BUILTIN_EVMWHGSSFAA,
3182   SPE_BUILTIN_EVMWHGSMFAA,
3183   SPE_BUILTIN_EVMWHGSMIAA,
3184   SPE_BUILTIN_EVMWHGUMIAA,
3185   SPE_BUILTIN_EVMWHGSSFAN,
3186   SPE_BUILTIN_EVMWHGSMFAN,
3187   SPE_BUILTIN_EVMWHGSMIAN,
3188   SPE_BUILTIN_EVMWHGUMIAN,
3189   SPE_BUILTIN_MTSPEFSCR,
3190   SPE_BUILTIN_MFSPEFSCR,
3191   SPE_BUILTIN_BRINC
3192 };