OSDN Git Service

* opt-functions.awk (static_var): Update comment.
[pf3gnuchains/gcc-fork.git] / gcc / config / rs6000 / rs6000.h
1 /* Definitions of target machine for GNU compiler, for IBM RS/6000.
2    Copyright (C) 1992, 1993, 1994, 1995, 1996, 1997, 1998, 1999,
3    2000, 2001, 2002, 2003, 2004, 2005, 2006, 2007, 2008, 2009,
4    2010
5    Free Software Foundation, Inc.
6    Contributed by Richard Kenner (kenner@vlsi1.ultra.nyu.edu)
7
8    This file is part of GCC.
9
10    GCC is free software; you can redistribute it and/or modify it
11    under the terms of the GNU General Public License as published
12    by the Free Software Foundation; either version 3, or (at your
13    option) any later version.
14
15    GCC is distributed in the hope that it will be useful, but WITHOUT
16    ANY WARRANTY; without even the implied warranty of MERCHANTABILITY
17    or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public
18    License for more details.
19
20    Under Section 7 of GPL version 3, you are granted additional
21    permissions described in the GCC Runtime Library Exception, version
22    3.1, as published by the Free Software Foundation.
23
24    You should have received a copy of the GNU General Public License and
25    a copy of the GCC Runtime Library Exception along with this program;
26    see the files COPYING3 and COPYING.RUNTIME respectively.  If not, see
27    <http://www.gnu.org/licenses/>.  */
28
29 /* Note that some other tm.h files include this one and then override
30    many of the definitions.  */
31
32 /* Definitions for the object file format.  These are set at
33    compile-time.  */
34
35 #define OBJECT_XCOFF 1
36 #define OBJECT_ELF 2
37 #define OBJECT_PEF 3
38 #define OBJECT_MACHO 4
39
40 #define TARGET_ELF (TARGET_OBJECT_FORMAT == OBJECT_ELF)
41 #define TARGET_XCOFF (TARGET_OBJECT_FORMAT == OBJECT_XCOFF)
42 #define TARGET_MACOS (TARGET_OBJECT_FORMAT == OBJECT_PEF)
43 #define TARGET_MACHO (TARGET_OBJECT_FORMAT == OBJECT_MACHO)
44
45 #ifndef TARGET_AIX
46 #define TARGET_AIX 0
47 #endif
48
49 /* Control whether function entry points use a "dot" symbol when
50    ABI_AIX.  */
51 #define DOT_SYMBOLS 1
52
53 /* Default string to use for cpu if not specified.  */
54 #ifndef TARGET_CPU_DEFAULT
55 #define TARGET_CPU_DEFAULT ((char *)0)
56 #endif
57
58 /* If configured for PPC405, support PPC405CR Erratum77.  */
59 #ifdef CONFIG_PPC405CR
60 #define PPC405_ERRATUM77 (rs6000_cpu == PROCESSOR_PPC405)
61 #else
62 #define PPC405_ERRATUM77 0
63 #endif
64
65 #ifndef TARGET_PAIRED_FLOAT
66 #define TARGET_PAIRED_FLOAT 0
67 #endif
68
69 #ifdef HAVE_AS_POPCNTB
70 #define ASM_CPU_POWER5_SPEC "-mpower5"
71 #else
72 #define ASM_CPU_POWER5_SPEC "-mpower4"
73 #endif
74
75 #ifdef HAVE_AS_DFP
76 #define ASM_CPU_POWER6_SPEC "-mpower6 -maltivec"
77 #else
78 #define ASM_CPU_POWER6_SPEC "-mpower4 -maltivec"
79 #endif
80
81 #ifdef HAVE_AS_POPCNTD
82 #define ASM_CPU_POWER7_SPEC "-mpower7"
83 #else
84 #define ASM_CPU_POWER7_SPEC "-mpower4 -maltivec"
85 #endif
86
87 #ifdef HAVE_AS_DCI
88 #define ASM_CPU_476_SPEC "-m476"
89 #else
90 #define ASM_CPU_476_SPEC "-mpower4"
91 #endif
92
93 /* Common ASM definitions used by ASM_SPEC among the various targets for
94    handling -mcpu=xxx switches.  There is a parallel list in driver-rs6000.c to
95    provide the default assembler options if the user uses -mcpu=native, so if
96    you make changes here, make them also there.  */
97 #define ASM_CPU_SPEC \
98 "%{!mcpu*: \
99   %{mpower: %{!mpower2: -mpwr}} \
100   %{mpower2: -mpwrx} \
101   %{mpowerpc64*: -mppc64} \
102   %{!mpowerpc64*: %{mpowerpc*: -mppc}} \
103   %{mno-power: %{!mpowerpc*: -mcom}} \
104   %{!mno-power: %{!mpower*: %(asm_default)}}} \
105 %{mcpu=native: %(asm_cpu_native)} \
106 %{mcpu=common: -mcom} \
107 %{mcpu=cell: -mcell} \
108 %{mcpu=power: -mpwr} \
109 %{mcpu=power2: -mpwrx} \
110 %{mcpu=power3: -mppc64} \
111 %{mcpu=power4: -mpower4} \
112 %{mcpu=power5: %(asm_cpu_power5)} \
113 %{mcpu=power5+: %(asm_cpu_power5)} \
114 %{mcpu=power6: %(asm_cpu_power6) -maltivec} \
115 %{mcpu=power6x: %(asm_cpu_power6) -maltivec} \
116 %{mcpu=power7: %(asm_cpu_power7)} \
117 %{mcpu=a2: -ma2} \
118 %{mcpu=powerpc: -mppc} \
119 %{mcpu=rios: -mpwr} \
120 %{mcpu=rios1: -mpwr} \
121 %{mcpu=rios2: -mpwrx} \
122 %{mcpu=rsc: -mpwr} \
123 %{mcpu=rsc1: -mpwr} \
124 %{mcpu=rs64a: -mppc64} \
125 %{mcpu=401: -mppc} \
126 %{mcpu=403: -m403} \
127 %{mcpu=405: -m405} \
128 %{mcpu=405fp: -m405} \
129 %{mcpu=440: -m440} \
130 %{mcpu=440fp: -m440} \
131 %{mcpu=464: -m440} \
132 %{mcpu=464fp: -m440} \
133 %{mcpu=476: %(asm_cpu_476)} \
134 %{mcpu=476fp: %(asm_cpu_476)} \
135 %{mcpu=505: -mppc} \
136 %{mcpu=601: -m601} \
137 %{mcpu=602: -mppc} \
138 %{mcpu=603: -mppc} \
139 %{mcpu=603e: -mppc} \
140 %{mcpu=ec603e: -mppc} \
141 %{mcpu=604: -mppc} \
142 %{mcpu=604e: -mppc} \
143 %{mcpu=620: -mppc64} \
144 %{mcpu=630: -mppc64} \
145 %{mcpu=740: -mppc} \
146 %{mcpu=750: -mppc} \
147 %{mcpu=G3: -mppc} \
148 %{mcpu=7400: -mppc -maltivec} \
149 %{mcpu=7450: -mppc -maltivec} \
150 %{mcpu=G4: -mppc -maltivec} \
151 %{mcpu=801: -mppc} \
152 %{mcpu=821: -mppc} \
153 %{mcpu=823: -mppc} \
154 %{mcpu=860: -mppc} \
155 %{mcpu=970: -mpower4 -maltivec} \
156 %{mcpu=G5: -mpower4 -maltivec} \
157 %{mcpu=8540: -me500} \
158 %{mcpu=8548: -me500} \
159 %{mcpu=e300c2: -me300} \
160 %{mcpu=e300c3: -me300} \
161 %{mcpu=e500mc: -me500mc} \
162 %{mcpu=e500mc64: -me500mc64} \
163 %{maltivec: -maltivec} \
164 %{mvsx: -mvsx %{!maltivec: -maltivec} %{!mcpu*: %(asm_cpu_power7)}} \
165 -many"
166
167 #define CPP_DEFAULT_SPEC ""
168
169 #define ASM_DEFAULT_SPEC ""
170
171 /* This macro defines names of additional specifications to put in the specs
172    that can be used in various specifications like CC1_SPEC.  Its definition
173    is an initializer with a subgrouping for each command option.
174
175    Each subgrouping contains a string constant, that defines the
176    specification name, and a string constant that used by the GCC driver
177    program.
178
179    Do not define this macro if it does not need to do anything.  */
180
181 #define SUBTARGET_EXTRA_SPECS
182
183 #define EXTRA_SPECS                                                     \
184   { "cpp_default",              CPP_DEFAULT_SPEC },                     \
185   { "asm_cpu",                  ASM_CPU_SPEC },                         \
186   { "asm_cpu_native",           ASM_CPU_NATIVE_SPEC },                  \
187   { "asm_default",              ASM_DEFAULT_SPEC },                     \
188   { "cc1_cpu",                  CC1_CPU_SPEC },                         \
189   { "asm_cpu_power5",           ASM_CPU_POWER5_SPEC },                  \
190   { "asm_cpu_power6",           ASM_CPU_POWER6_SPEC },                  \
191   { "asm_cpu_power7",           ASM_CPU_POWER7_SPEC },                  \
192   { "asm_cpu_476",              ASM_CPU_476_SPEC },                     \
193   SUBTARGET_EXTRA_SPECS
194
195 /* -mcpu=native handling only makes sense with compiler running on
196    an PowerPC chip.  If changing this condition, also change
197    the condition in driver-rs6000.c.  */
198 #if defined(__powerpc__) || defined(__POWERPC__) || defined(_AIX)
199 /* In driver-rs6000.c.  */
200 extern const char *host_detect_local_cpu (int argc, const char **argv);
201 #define EXTRA_SPEC_FUNCTIONS \
202   { "local_cpu_detect", host_detect_local_cpu },
203 #define HAVE_LOCAL_CPU_DETECT
204 #define ASM_CPU_NATIVE_SPEC "%:local_cpu_detect(asm)"
205
206 #else
207 #define ASM_CPU_NATIVE_SPEC "%(asm_default)"
208 #endif
209
210 #ifndef CC1_CPU_SPEC
211 #ifdef HAVE_LOCAL_CPU_DETECT
212 #define CC1_CPU_SPEC \
213 "%{mcpu=native:%<mcpu=native %:local_cpu_detect(cpu)} \
214  %{mtune=native:%<mtune=native %:local_cpu_detect(tune)}"
215 #else
216 #define CC1_CPU_SPEC ""
217 #endif
218 #endif
219
220 /* Architecture type.  */
221
222 /* Define TARGET_MFCRF if the target assembler does not support the
223    optional field operand for mfcr.  */
224
225 #ifndef HAVE_AS_MFCRF
226 #undef  TARGET_MFCRF
227 #define TARGET_MFCRF 0
228 #endif
229
230 /* Define TARGET_POPCNTB if the target assembler does not support the
231    popcount byte instruction.  */
232
233 #ifndef HAVE_AS_POPCNTB
234 #undef  TARGET_POPCNTB
235 #define TARGET_POPCNTB 0
236 #endif
237
238 /* Define TARGET_FPRND if the target assembler does not support the
239    fp rounding instructions.  */
240
241 #ifndef HAVE_AS_FPRND
242 #undef  TARGET_FPRND
243 #define TARGET_FPRND 0
244 #endif
245
246 /* Define TARGET_CMPB if the target assembler does not support the
247    cmpb instruction.  */
248
249 #ifndef HAVE_AS_CMPB
250 #undef  TARGET_CMPB
251 #define TARGET_CMPB 0
252 #endif
253
254 /* Define TARGET_MFPGPR if the target assembler does not support the
255    mffpr and mftgpr instructions. */
256
257 #ifndef HAVE_AS_MFPGPR
258 #undef  TARGET_MFPGPR
259 #define TARGET_MFPGPR 0
260 #endif
261
262 /* Define TARGET_DFP if the target assembler does not support decimal
263    floating point instructions.  */
264 #ifndef HAVE_AS_DFP
265 #undef  TARGET_DFP
266 #define TARGET_DFP 0
267 #endif
268
269 /* Define TARGET_POPCNTD if the target assembler does not support the
270    popcount word and double word instructions.  */
271
272 #ifndef HAVE_AS_POPCNTD
273 #undef  TARGET_POPCNTD
274 #define TARGET_POPCNTD 0
275 #endif
276
277 /* Define TARGET_LWSYNC_INSTRUCTION if the assembler knows about lwsync.  If
278    not, generate the lwsync code as an integer constant.  */
279 #ifdef HAVE_AS_LWSYNC
280 #define TARGET_LWSYNC_INSTRUCTION 1
281 #else
282 #define TARGET_LWSYNC_INSTRUCTION 0
283 #endif
284
285 /* Define TARGET_TLS_MARKERS if the target assembler does not support
286    arg markers for __tls_get_addr calls.  */
287 #ifndef HAVE_AS_TLS_MARKERS
288 #undef  TARGET_TLS_MARKERS
289 #define TARGET_TLS_MARKERS 0
290 #else
291 #define TARGET_TLS_MARKERS tls_markers
292 #endif
293
294 #ifndef TARGET_SECURE_PLT
295 #define TARGET_SECURE_PLT 0
296 #endif
297
298 /* Code model for 64-bit linux.
299    small: 16-bit toc offsets.
300    medium: 32-bit toc offsets, static data and code within 2G of TOC pointer.
301    large: 32-bit toc offsets, no limit on static data and code.  */
302 enum rs6000_cmodel {
303   CMODEL_SMALL,
304   CMODEL_MEDIUM,
305   CMODEL_LARGE
306 };
307
308 #ifndef TARGET_CMODEL
309 #define TARGET_CMODEL CMODEL_SMALL
310 #endif
311
312 #define TARGET_32BIT            (! TARGET_64BIT)
313
314 #ifndef HAVE_AS_TLS
315 #define HAVE_AS_TLS 0
316 #endif
317
318 /* Return 1 for a symbol ref for a thread-local storage symbol.  */
319 #define RS6000_SYMBOL_REF_TLS_P(RTX) \
320   (GET_CODE (RTX) == SYMBOL_REF && SYMBOL_REF_TLS_MODEL (RTX) != 0)
321
322 #ifdef IN_LIBGCC2
323 /* For libgcc2 we make sure this is a compile time constant */
324 #if defined (__64BIT__) || defined (__powerpc64__) || defined (__ppc64__)
325 #undef TARGET_POWERPC64
326 #define TARGET_POWERPC64        1
327 #else
328 #undef TARGET_POWERPC64
329 #define TARGET_POWERPC64        0
330 #endif
331 #else
332     /* The option machinery will define this.  */
333 #endif
334
335 #define TARGET_DEFAULT (MASK_POWER | MASK_MULTIPLE | MASK_STRING)
336
337 /* Processor type.  Order must match cpu attribute in MD file.  */
338 enum processor_type
339  {
340    PROCESSOR_RIOS1,
341    PROCESSOR_RIOS2,
342    PROCESSOR_RS64A,
343    PROCESSOR_MPCCORE,
344    PROCESSOR_PPC403,
345    PROCESSOR_PPC405,
346    PROCESSOR_PPC440,
347    PROCESSOR_PPC476,
348    PROCESSOR_PPC601,
349    PROCESSOR_PPC603,
350    PROCESSOR_PPC604,
351    PROCESSOR_PPC604e,
352    PROCESSOR_PPC620,
353    PROCESSOR_PPC630,
354    PROCESSOR_PPC750,
355    PROCESSOR_PPC7400,
356    PROCESSOR_PPC7450,
357    PROCESSOR_PPC8540,
358    PROCESSOR_PPCE300C2,
359    PROCESSOR_PPCE300C3,
360    PROCESSOR_PPCE500MC,
361    PROCESSOR_PPCE500MC64,
362    PROCESSOR_POWER4,
363    PROCESSOR_POWER5,
364    PROCESSOR_POWER6,
365    PROCESSOR_POWER7,
366    PROCESSOR_CELL,
367    PROCESSOR_PPCA2,
368    PROCESSOR_TITAN
369 };
370
371 /* FPU operations supported. 
372    Each use of TARGET_SINGLE_FLOAT or TARGET_DOUBLE_FLOAT must 
373    also test TARGET_HARD_FLOAT.  */
374 #define TARGET_SINGLE_FLOAT 1
375 #define TARGET_DOUBLE_FLOAT 1
376 #define TARGET_SINGLE_FPU   0
377 #define TARGET_SIMPLE_FPU   0
378 #define TARGET_XILINX_FPU   0
379
380 extern enum processor_type rs6000_cpu;
381
382 /* Recast the processor type to the cpu attribute.  */
383 #define rs6000_cpu_attr ((enum attr_cpu)rs6000_cpu)
384
385 /* Define generic processor types based upon current deployment.  */
386 #define PROCESSOR_COMMON    PROCESSOR_PPC601
387 #define PROCESSOR_POWER     PROCESSOR_RIOS1
388 #define PROCESSOR_POWERPC   PROCESSOR_PPC604
389 #define PROCESSOR_POWERPC64 PROCESSOR_RS64A
390
391 /* Define the default processor.  This is overridden by other tm.h files.  */
392 #define PROCESSOR_DEFAULT   PROCESSOR_RIOS1
393 #define PROCESSOR_DEFAULT64 PROCESSOR_RS64A
394
395 /* FP processor type.  */
396 enum fpu_type_t
397 {
398         FPU_NONE,               /* No FPU */
399         FPU_SF_LITE,            /* Limited Single Precision FPU */
400         FPU_DF_LITE,            /* Limited Double Precision FPU */
401         FPU_SF_FULL,            /* Full Single Precision FPU */
402         FPU_DF_FULL             /* Full Double Single Precision FPU */
403 };
404
405 extern enum fpu_type_t fpu_type;
406
407 /* Specify the dialect of assembler to use.  New mnemonics is dialect one
408    and the old mnemonics are dialect zero.  */
409 #define ASSEMBLER_DIALECT (TARGET_NEW_MNEMONICS ? 1 : 0)
410
411 /* Types of costly dependences.  */
412 enum rs6000_dependence_cost
413  {
414    max_dep_latency = 1000,
415    no_dep_costly,
416    all_deps_costly,
417    true_store_to_load_dep_costly,
418    store_to_load_dep_costly
419  };
420
421 /* Types of nop insertion schemes in sched target hook sched_finish.  */
422 enum rs6000_nop_insertion
423   {
424     sched_finish_regroup_exact = 1000,
425     sched_finish_pad_groups,
426     sched_finish_none
427   };
428
429 /* Dispatch group termination caused by an insn.  */
430 enum group_termination
431   {
432     current_group,
433     previous_group
434   };
435
436 /* rs6000_select[0] is reserved for the default cpu defined via --with-cpu */
437 struct rs6000_cpu_select
438 {
439   const char *string;
440   const char *name;
441   int set_tune_p;
442   int set_arch_p;
443 };
444
445 extern struct rs6000_cpu_select rs6000_select[];
446
447 /* Debug support */
448 extern const char *rs6000_debug_name;   /* Name for -mdebug-xxxx option */
449 extern int rs6000_debug_stack;          /* debug stack applications */
450 extern int rs6000_debug_arg;            /* debug argument handling */
451 extern int rs6000_debug_reg;            /* debug register handling */
452 extern int rs6000_debug_addr;           /* debug memory addressing */
453 extern int rs6000_debug_cost;           /* debug rtx_costs */
454
455 #define TARGET_DEBUG_STACK      rs6000_debug_stack
456 #define TARGET_DEBUG_ARG        rs6000_debug_arg
457 #define TARGET_DEBUG_REG        rs6000_debug_reg
458 #define TARGET_DEBUG_ADDR       rs6000_debug_addr
459 #define TARGET_DEBUG_COST       rs6000_debug_cost
460
461 extern const char *rs6000_traceback_name; /* Type of traceback table.  */
462
463 /* These are separate from target_flags because we've run out of bits
464    there.  */
465 extern int rs6000_long_double_type_size;
466 extern int rs6000_ieeequad;
467 extern int rs6000_altivec_abi;
468 extern int rs6000_spe_abi;
469 extern int rs6000_spe;
470 extern int rs6000_float_gprs;
471 extern int rs6000_alignment_flags;
472 extern const char *rs6000_sched_insert_nops_str;
473 extern enum rs6000_nop_insertion rs6000_sched_insert_nops;
474
475 /* Describe which vector unit to use for a given machine mode.  */
476 enum rs6000_vector {
477   VECTOR_NONE,                  /* Type is not  a vector or not supported */
478   VECTOR_ALTIVEC,               /* Use altivec for vector processing */
479   VECTOR_VSX,                   /* Use VSX for vector processing */
480   VECTOR_PAIRED,                /* Use paired floating point for vectors */
481   VECTOR_SPE,                   /* Use SPE for vector processing */
482   VECTOR_OTHER                  /* Some other vector unit */
483 };
484
485 extern enum rs6000_vector rs6000_vector_unit[];
486
487 #define VECTOR_UNIT_NONE_P(MODE)                        \
488   (rs6000_vector_unit[(MODE)] == VECTOR_NONE)
489
490 #define VECTOR_UNIT_VSX_P(MODE)                         \
491   (rs6000_vector_unit[(MODE)] == VECTOR_VSX)
492
493 #define VECTOR_UNIT_ALTIVEC_P(MODE)                     \
494   (rs6000_vector_unit[(MODE)] == VECTOR_ALTIVEC)
495
496 #define VECTOR_UNIT_ALTIVEC_OR_VSX_P(MODE)              \
497   (rs6000_vector_unit[(MODE)] == VECTOR_ALTIVEC         \
498    || rs6000_vector_unit[(MODE)] == VECTOR_VSX)
499
500 /* Describe whether to use VSX loads or Altivec loads.  For now, just use the
501    same unit as the vector unit we are using, but we may want to migrate to
502    using VSX style loads even for types handled by altivec.  */
503 extern enum rs6000_vector rs6000_vector_mem[];
504
505 #define VECTOR_MEM_NONE_P(MODE)                         \
506   (rs6000_vector_mem[(MODE)] == VECTOR_NONE)
507
508 #define VECTOR_MEM_VSX_P(MODE)                          \
509   (rs6000_vector_mem[(MODE)] == VECTOR_VSX)
510
511 #define VECTOR_MEM_ALTIVEC_P(MODE)                      \
512   (rs6000_vector_mem[(MODE)] == VECTOR_ALTIVEC)
513
514 #define VECTOR_MEM_ALTIVEC_OR_VSX_P(MODE)               \
515   (rs6000_vector_mem[(MODE)] == VECTOR_ALTIVEC  \
516    || rs6000_vector_mem[(MODE)] == VECTOR_VSX)
517
518 /* Return the alignment of a given vector type, which is set based on the
519    vector unit use.  VSX for instance can load 32 or 64 bit aligned words
520    without problems, while Altivec requires 128-bit aligned vectors.  */
521 extern int rs6000_vector_align[];
522
523 #define VECTOR_ALIGN(MODE)                                              \
524   ((rs6000_vector_align[(MODE)] != 0)                                   \
525    ? rs6000_vector_align[(MODE)]                                        \
526    : (int)GET_MODE_BITSIZE ((MODE)))
527
528 /* Alignment options for fields in structures for sub-targets following
529    AIX-like ABI.
530    ALIGN_POWER word-aligns FP doubles (default AIX ABI).
531    ALIGN_NATURAL doubleword-aligns FP doubles (align to object size).
532
533    Override the macro definitions when compiling libobjc to avoid undefined
534    reference to rs6000_alignment_flags due to library's use of GCC alignment
535    macros which use the macros below.  */
536
537 #ifndef IN_TARGET_LIBS
538 #define MASK_ALIGN_POWER   0x00000000
539 #define MASK_ALIGN_NATURAL 0x00000001
540 #define TARGET_ALIGN_NATURAL (rs6000_alignment_flags & MASK_ALIGN_NATURAL)
541 #else
542 #define TARGET_ALIGN_NATURAL 0
543 #endif
544
545 #define TARGET_LONG_DOUBLE_128 (rs6000_long_double_type_size == 128)
546 #define TARGET_IEEEQUAD rs6000_ieeequad
547 #define TARGET_ALTIVEC_ABI rs6000_altivec_abi
548 #define TARGET_LDBRX (TARGET_POPCNTD || rs6000_cpu == PROCESSOR_CELL)
549
550 #define TARGET_SPE_ABI 0
551 #define TARGET_SPE 0
552 #define TARGET_E500 0
553 #define TARGET_ISEL64 (TARGET_ISEL && TARGET_POWERPC64)
554 #define TARGET_FPRS 1
555 #define TARGET_E500_SINGLE 0
556 #define TARGET_E500_DOUBLE 0
557 #define CHECK_E500_OPTIONS do { } while (0)
558
559 /* ISA 2.01 allowed FCFID to be done in 32-bit, previously it was 64-bit only.
560    Enable 32-bit fcfid's on any of the switches for newer ISA machines or
561    XILINX.  */
562 #define TARGET_FCFID    (TARGET_POWERPC64 \
563                          || TARGET_POPCNTB      /* ISA 2.02 */ \
564                          || TARGET_CMPB         /* ISA 2.05 */ \
565                          || TARGET_POPCNTD      /* ISA 2.06 */ \
566                          || TARGET_XILINX_FPU)
567
568 #define TARGET_FCTIDZ   TARGET_FCFID
569 #define TARGET_STFIWX   TARGET_PPC_GFXOPT
570 #define TARGET_LFIWAX   TARGET_CMPB
571 #define TARGET_LFIWZX   TARGET_POPCNTD
572 #define TARGET_FCFIDS   TARGET_POPCNTD
573 #define TARGET_FCFIDU   TARGET_POPCNTD
574 #define TARGET_FCFIDUS  TARGET_POPCNTD
575 #define TARGET_FCTIDUZ  TARGET_POPCNTD
576 #define TARGET_FCTIWUZ  TARGET_POPCNTD
577
578 /* E500 processors only support plain "sync", not lwsync.  */
579 #define TARGET_NO_LWSYNC TARGET_E500
580
581 /* Which machine supports the various reciprocal estimate instructions.  */
582 #define TARGET_FRES     (TARGET_HARD_FLOAT && TARGET_PPC_GFXOPT \
583                          && TARGET_FPRS && TARGET_SINGLE_FLOAT)
584
585 #define TARGET_FRE      (TARGET_HARD_FLOAT && TARGET_FPRS \
586                          && TARGET_DOUBLE_FLOAT \
587                          && (TARGET_POPCNTB || VECTOR_UNIT_VSX_P (DFmode)))
588
589 #define TARGET_FRSQRTES (TARGET_HARD_FLOAT && TARGET_POPCNTB \
590                          && TARGET_FPRS && TARGET_SINGLE_FLOAT)
591
592 #define TARGET_FRSQRTE  (TARGET_HARD_FLOAT && TARGET_FPRS \
593                          && TARGET_DOUBLE_FLOAT \
594                          && (TARGET_PPC_GFXOPT || VECTOR_UNIT_VSX_P (DFmode)))
595
596 /* Whether the various reciprocal divide/square root estimate instructions
597    exist, and whether we should automatically generate code for the instruction
598    by default.  */
599 #define RS6000_RECIP_MASK_HAVE_RE       0x1     /* have RE instruction.  */
600 #define RS6000_RECIP_MASK_AUTO_RE       0x2     /* generate RE by default.  */
601 #define RS6000_RECIP_MASK_HAVE_RSQRTE   0x4     /* have RSQRTE instruction.  */
602 #define RS6000_RECIP_MASK_AUTO_RSQRTE   0x8     /* gen. RSQRTE by default.  */
603
604 extern unsigned char rs6000_recip_bits[];
605
606 #define RS6000_RECIP_HAVE_RE_P(MODE) \
607   (rs6000_recip_bits[(int)(MODE)] & RS6000_RECIP_MASK_HAVE_RE)
608
609 #define RS6000_RECIP_AUTO_RE_P(MODE) \
610   (rs6000_recip_bits[(int)(MODE)] & RS6000_RECIP_MASK_AUTO_RE)
611
612 #define RS6000_RECIP_HAVE_RSQRTE_P(MODE) \
613   (rs6000_recip_bits[(int)(MODE)] & RS6000_RECIP_MASK_HAVE_RSQRTE)
614
615 #define RS6000_RECIP_AUTO_RSQRTE_P(MODE) \
616   (rs6000_recip_bits[(int)(MODE)] & RS6000_RECIP_MASK_AUTO_RSQRTE)
617
618 #define RS6000_RECIP_HIGH_PRECISION_P(MODE) \
619   ((MODE) == SFmode || (MODE) == V4SFmode || TARGET_RECIP_PRECISION)
620
621 /* The default CPU for TARGET_OPTION_OVERRIDE.  */
622 #define OPTION_TARGET_CPU_DEFAULT TARGET_CPU_DEFAULT
623
624 /* Show we can debug even without a frame pointer.  */
625 #define CAN_DEBUG_WITHOUT_FP
626
627 /* Target pragma.  */
628 #define REGISTER_TARGET_PRAGMAS() do {                          \
629   c_register_pragma (0, "longcall", rs6000_pragma_longcall);    \
630   targetm.resolve_overloaded_builtin = altivec_resolve_overloaded_builtin; \
631 } while (0)
632
633 /* Target #defines.  */
634 #define TARGET_CPU_CPP_BUILTINS() \
635   rs6000_cpu_cpp_builtins (pfile)
636
637 /* This is used by rs6000_cpu_cpp_builtins to indicate the byte order
638    we're compiling for.  Some configurations may need to override it.  */
639 #define RS6000_CPU_CPP_ENDIAN_BUILTINS()        \
640   do                                            \
641     {                                           \
642       if (BYTES_BIG_ENDIAN)                     \
643         {                                       \
644           builtin_define ("__BIG_ENDIAN__");    \
645           builtin_define ("_BIG_ENDIAN");       \
646           builtin_assert ("machine=bigendian"); \
647         }                                       \
648       else                                      \
649         {                                       \
650           builtin_define ("__LITTLE_ENDIAN__"); \
651           builtin_define ("_LITTLE_ENDIAN");    \
652           builtin_assert ("machine=littleendian"); \
653         }                                       \
654     }                                           \
655   while (0)
656 \f
657 /* Target machine storage layout.  */
658
659 /* Define this macro if it is advisable to hold scalars in registers
660    in a wider mode than that declared by the program.  In such cases,
661    the value is constrained to be within the bounds of the declared
662    type, but kept valid in the wider mode.  The signedness of the
663    extension may differ from that of the type.  */
664
665 #define PROMOTE_MODE(MODE,UNSIGNEDP,TYPE)       \
666   if (GET_MODE_CLASS (MODE) == MODE_INT         \
667       && GET_MODE_SIZE (MODE) < UNITS_PER_WORD) \
668     (MODE) = TARGET_32BIT ? SImode : DImode;
669
670 /* Define this if most significant bit is lowest numbered
671    in instructions that operate on numbered bit-fields.  */
672 /* That is true on RS/6000.  */
673 #define BITS_BIG_ENDIAN 1
674
675 /* Define this if most significant byte of a word is the lowest numbered.  */
676 /* That is true on RS/6000.  */
677 #define BYTES_BIG_ENDIAN 1
678
679 /* Define this if most significant word of a multiword number is lowest
680    numbered.
681
682    For RS/6000 we can decide arbitrarily since there are no machine
683    instructions for them.  Might as well be consistent with bits and bytes.  */
684 #define WORDS_BIG_ENDIAN 1
685
686 #define MAX_BITS_PER_WORD 64
687
688 /* Width of a word, in units (bytes).  */
689 #define UNITS_PER_WORD (! TARGET_POWERPC64 ? 4 : 8)
690 #ifdef IN_LIBGCC2
691 #define MIN_UNITS_PER_WORD UNITS_PER_WORD
692 #else
693 #define MIN_UNITS_PER_WORD 4
694 #endif
695 #define UNITS_PER_FP_WORD 8
696 #define UNITS_PER_ALTIVEC_WORD 16
697 #define UNITS_PER_VSX_WORD 16
698 #define UNITS_PER_SPE_WORD 8
699 #define UNITS_PER_PAIRED_WORD 8
700
701 /* Type used for ptrdiff_t, as a string used in a declaration.  */
702 #define PTRDIFF_TYPE "int"
703
704 /* Type used for size_t, as a string used in a declaration.  */
705 #define SIZE_TYPE "long unsigned int"
706
707 /* Type used for wchar_t, as a string used in a declaration.  */
708 #define WCHAR_TYPE "short unsigned int"
709
710 /* Width of wchar_t in bits.  */
711 #define WCHAR_TYPE_SIZE 16
712
713 /* A C expression for the size in bits of the type `short' on the
714    target machine.  If you don't define this, the default is half a
715    word.  (If this would be less than one storage unit, it is
716    rounded up to one unit.)  */
717 #define SHORT_TYPE_SIZE 16
718
719 /* A C expression for the size in bits of the type `int' on the
720    target machine.  If you don't define this, the default is one
721    word.  */
722 #define INT_TYPE_SIZE 32
723
724 /* A C expression for the size in bits of the type `long' on the
725    target machine.  If you don't define this, the default is one
726    word.  */
727 #define LONG_TYPE_SIZE (TARGET_32BIT ? 32 : 64)
728
729 /* A C expression for the size in bits of the type `long long' on the
730    target machine.  If you don't define this, the default is two
731    words.  */
732 #define LONG_LONG_TYPE_SIZE 64
733
734 /* A C expression for the size in bits of the type `float' on the
735    target machine.  If you don't define this, the default is one
736    word.  */
737 #define FLOAT_TYPE_SIZE 32
738
739 /* A C expression for the size in bits of the type `double' on the
740    target machine.  If you don't define this, the default is two
741    words.  */
742 #define DOUBLE_TYPE_SIZE 64
743
744 /* A C expression for the size in bits of the type `long double' on
745    the target machine.  If you don't define this, the default is two
746    words.  */
747 #define LONG_DOUBLE_TYPE_SIZE rs6000_long_double_type_size
748
749 /* Define this to set long double type size to use in libgcc2.c, which can
750    not depend on target_flags.  */
751 #ifdef __LONG_DOUBLE_128__
752 #define LIBGCC2_LONG_DOUBLE_TYPE_SIZE 128
753 #else
754 #define LIBGCC2_LONG_DOUBLE_TYPE_SIZE 64
755 #endif
756
757 /* Work around rs6000_long_double_type_size dependency in ada/targtyps.c.  */
758 #define WIDEST_HARDWARE_FP_SIZE 64
759
760 /* Width in bits of a pointer.
761    See also the macro `Pmode' defined below.  */
762 extern unsigned rs6000_pointer_size;
763 #define POINTER_SIZE rs6000_pointer_size
764
765 /* Allocation boundary (in *bits*) for storing arguments in argument list.  */
766 #define PARM_BOUNDARY (TARGET_32BIT ? 32 : 64)
767
768 /* Boundary (in *bits*) on which stack pointer should be aligned.  */
769 #define STACK_BOUNDARY  \
770   ((TARGET_32BIT && !TARGET_ALTIVEC && !TARGET_ALTIVEC_ABI && !TARGET_VSX) \
771     ? 64 : 128)
772
773 /* Allocation boundary (in *bits*) for the code of a function.  */
774 #define FUNCTION_BOUNDARY 32
775
776 /* No data type wants to be aligned rounder than this.  */
777 #define BIGGEST_ALIGNMENT 128
778
779 /* A C expression to compute the alignment for a variables in the
780    local store.  TYPE is the data type, and ALIGN is the alignment
781    that the object would ordinarily have.  */
782 #define LOCAL_ALIGNMENT(TYPE, ALIGN)                            \
783   DATA_ALIGNMENT (TYPE, ALIGN)
784
785 /* Alignment of field after `int : 0' in a structure.  */
786 #define EMPTY_FIELD_BOUNDARY 32
787
788 /* Every structure's size must be a multiple of this.  */
789 #define STRUCTURE_SIZE_BOUNDARY 8
790
791 /* Return 1 if a structure or array containing FIELD should be
792    accessed using `BLKMODE'.
793
794    For the SPE, simd types are V2SI, and gcc can be tempted to put the
795    entire thing in a DI and use subregs to access the internals.
796    store_bit_field() will force (subreg:DI (reg:V2SI x))'s to the
797    back-end.  Because a single GPR can hold a V2SI, but not a DI, the
798    best thing to do is set structs to BLKmode and avoid Severe Tire
799    Damage.
800
801    On e500 v2, DF and DI modes suffer from the same anomaly.  DF can
802    fit into 1, whereas DI still needs two.  */
803 #define MEMBER_TYPE_FORCES_BLK(FIELD, MODE) \
804   ((TARGET_SPE && TREE_CODE (TREE_TYPE (FIELD)) == VECTOR_TYPE) \
805    || (TARGET_E500_DOUBLE && (MODE) == DFmode))
806
807 /* A bit-field declared as `int' forces `int' alignment for the struct.  */
808 #define PCC_BITFIELD_TYPE_MATTERS 1
809
810 /* Make strings word-aligned so strcpy from constants will be faster.
811    Make vector constants quadword aligned.  */
812 #define CONSTANT_ALIGNMENT(EXP, ALIGN)                           \
813   (TREE_CODE (EXP) == STRING_CST                                 \
814    && (STRICT_ALIGNMENT || !optimize_size)                       \
815    && (ALIGN) < BITS_PER_WORD                                    \
816    ? BITS_PER_WORD                                               \
817    : (ALIGN))
818
819 /* Make arrays of chars word-aligned for the same reasons.
820    Align vectors to 128 bits.  Align SPE vectors and E500 v2 doubles to
821    64 bits.  */
822 #define DATA_ALIGNMENT(TYPE, ALIGN)                                     \
823   (TREE_CODE (TYPE) == VECTOR_TYPE                                      \
824    ? (((TARGET_SPE && SPE_VECTOR_MODE (TYPE_MODE (TYPE)))               \
825        || (TARGET_PAIRED_FLOAT && PAIRED_VECTOR_MODE (TYPE_MODE (TYPE)))) \
826       ? 64 : 128)                                                       \
827    : ((TARGET_E500_DOUBLE                                               \
828        && TREE_CODE (TYPE) == REAL_TYPE                                 \
829        && TYPE_MODE (TYPE) == DFmode)                                   \
830       ? 64                                                              \
831       : (TREE_CODE (TYPE) == ARRAY_TYPE                                 \
832          && TYPE_MODE (TREE_TYPE (TYPE)) == QImode                      \
833          && (ALIGN) < BITS_PER_WORD) ? BITS_PER_WORD : (ALIGN)))
834
835 /* Nonzero if move instructions will actually fail to work
836    when given unaligned data.  */
837 #define STRICT_ALIGNMENT 0
838
839 /* Define this macro to be the value 1 if unaligned accesses have a cost
840    many times greater than aligned accesses, for example if they are
841    emulated in a trap handler.  */
842 /* Altivec vector memory instructions simply ignore the low bits; SPE vector
843    memory instructions trap on unaligned accesses; VSX memory instructions are
844    aligned to 4 or 8 bytes.  */
845 #define SLOW_UNALIGNED_ACCESS(MODE, ALIGN)                              \
846   (STRICT_ALIGNMENT                                                     \
847    || (((MODE) == SFmode || (MODE) == DFmode || (MODE) == TFmode        \
848         || (MODE) == SDmode || (MODE) == DDmode || (MODE) == TDmode     \
849         || (MODE) == DImode)                                            \
850        && (ALIGN) < 32)                                                 \
851    || (VECTOR_MODE_P ((MODE)) && (((int)(ALIGN)) < VECTOR_ALIGN (MODE))))
852
853 \f
854 /* Standard register usage.  */
855
856 /* Number of actual hardware registers.
857    The hardware registers are assigned numbers for the compiler
858    from 0 to just below FIRST_PSEUDO_REGISTER.
859    All registers that the compiler knows about must be given numbers,
860    even those that are not normally considered general registers.
861
862    RS/6000 has 32 fixed-point registers, 32 floating-point registers,
863    an MQ register, a count register, a link register, and 8 condition
864    register fields, which we view here as separate registers.  AltiVec
865    adds 32 vector registers and a VRsave register.
866
867    In addition, the difference between the frame and argument pointers is
868    a function of the number of registers saved, so we need to have a
869    register for AP that will later be eliminated in favor of SP or FP.
870    This is a normal register, but it is fixed.
871
872    We also create a pseudo register for float/int conversions, that will
873    really represent the memory location used.  It is represented here as
874    a register, in order to work around problems in allocating stack storage
875    in inline functions.
876
877    Another pseudo (not included in DWARF_FRAME_REGISTERS) is soft frame
878    pointer, which is eventually eliminated in favor of SP or FP.  */
879
880 #define FIRST_PSEUDO_REGISTER 114
881
882 /* This must be included for pre gcc 3.0 glibc compatibility.  */
883 #define PRE_GCC3_DWARF_FRAME_REGISTERS 77
884
885 /* Add 32 dwarf columns for synthetic SPE registers.  */
886 #define DWARF_FRAME_REGISTERS ((FIRST_PSEUDO_REGISTER - 1) + 32)
887
888 /* The SPE has an additional 32 synthetic registers, with DWARF debug
889    info numbering for these registers starting at 1200.  While eh_frame
890    register numbering need not be the same as the debug info numbering,
891    we choose to number these regs for eh_frame at 1200 too.  This allows
892    future versions of the rs6000 backend to add hard registers and
893    continue to use the gcc hard register numbering for eh_frame.  If the
894    extra SPE registers in eh_frame were numbered starting from the
895    current value of FIRST_PSEUDO_REGISTER, then if FIRST_PSEUDO_REGISTER
896    changed we'd need to introduce a mapping in DWARF_FRAME_REGNUM to
897    avoid invalidating older SPE eh_frame info.
898
899    We must map them here to avoid huge unwinder tables mostly consisting
900    of unused space.  */
901 #define DWARF_REG_TO_UNWIND_COLUMN(r) \
902   ((r) > 1200 ? ((r) - 1200 + FIRST_PSEUDO_REGISTER - 1) : (r))
903
904 /* Use standard DWARF numbering for DWARF debugging information.  */
905 #define DBX_REGISTER_NUMBER(REGNO) rs6000_dbx_register_number (REGNO)
906
907 /* Use gcc hard register numbering for eh_frame.  */
908 #define DWARF_FRAME_REGNUM(REGNO) (REGNO)
909
910 /* Map register numbers held in the call frame info that gcc has
911    collected using DWARF_FRAME_REGNUM to those that should be output in
912    .debug_frame and .eh_frame.  We continue to use gcc hard reg numbers
913    for .eh_frame, but use the numbers mandated by the various ABIs for
914    .debug_frame.  rs6000_emit_prologue has translated any combination of
915    CR2, CR3, CR4 saves to a save of CR2.  The actual code emitted saves
916    the whole of CR, so we map CR2_REGNO to the DWARF reg for CR.  */
917 #define DWARF2_FRAME_REG_OUT(REGNO, FOR_EH)     \
918   ((FOR_EH) ? (REGNO)                           \
919    : (REGNO) == CR2_REGNO ? 64                  \
920    : DBX_REGISTER_NUMBER (REGNO))
921
922 /* 1 for registers that have pervasive standard uses
923    and are not available for the register allocator.
924
925    On RS/6000, r1 is used for the stack.  On Darwin, r2 is available
926    as a local register; for all other OS's r2 is the TOC pointer.
927
928    cr5 is not supposed to be used.
929
930    On System V implementations, r13 is fixed and not available for use.  */
931
932 #define FIXED_REGISTERS  \
933   {0, 1, FIXED_R2, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, FIXED_R13, 0, 0, \
934    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
935    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
936    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
937    0, 0, 0, 1, 0, 0, 0, 0, 0, 1, 0, 0, 1,          \
938    /* AltiVec registers.  */                       \
939    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
940    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
941    1, 1                                            \
942    , 1, 1, 1                                       \
943 }
944
945 /* 1 for registers not available across function calls.
946    These must include the FIXED_REGISTERS and also any
947    registers that can be used without being saved.
948    The latter must include the registers where values are returned
949    and the register where structure-value addresses are passed.
950    Aside from that, you can include as many other registers as you like.  */
951
952 #define CALL_USED_REGISTERS  \
953   {1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, FIXED_R13, 0, 0, \
954    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
955    1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 0, 0, \
956    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
957    1, 1, 1, 1, 1, 1, 0, 0, 0, 1, 1, 1, 1,          \
958    /* AltiVec registers.  */                       \
959    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
960    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
961    1, 1                                            \
962    , 1, 1, 1                                       \
963 }
964
965 /* Like `CALL_USED_REGISTERS' except this macro doesn't require that
966    the entire set of `FIXED_REGISTERS' be included.
967    (`CALL_USED_REGISTERS' must be a superset of `FIXED_REGISTERS').
968    This macro is optional.  If not specified, it defaults to the value
969    of `CALL_USED_REGISTERS'.  */
970
971 #define CALL_REALLY_USED_REGISTERS  \
972   {1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, FIXED_R13, 0, 0, \
973    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
974    1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 0, 0, \
975    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
976    1, 1, 1, 1, 1, 1, 0, 0, 0, 1, 1, 1, 1,          \
977    /* AltiVec registers.  */                       \
978    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
979    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
980    0, 0                                            \
981    , 0, 0, 0                                       \
982 }
983
984 #define TOTAL_ALTIVEC_REGS      (LAST_ALTIVEC_REGNO - FIRST_ALTIVEC_REGNO + 1)
985
986 #define FIRST_SAVED_ALTIVEC_REGNO (FIRST_ALTIVEC_REGNO+20)
987 #define FIRST_SAVED_FP_REGNO    (14+32)
988 #define FIRST_SAVED_GP_REGNO 13
989
990 /* List the order in which to allocate registers.  Each register must be
991    listed once, even those in FIXED_REGISTERS.
992
993    We allocate in the following order:
994         fp0             (not saved or used for anything)
995         fp13 - fp2      (not saved; incoming fp arg registers)
996         fp1             (not saved; return value)
997         fp31 - fp14     (saved; order given to save least number)
998         cr7, cr6        (not saved or special)
999         cr1             (not saved, but used for FP operations)
1000         cr0             (not saved, but used for arithmetic operations)
1001         cr4, cr3, cr2   (saved)
1002         r0              (not saved; cannot be base reg)
1003         r9              (not saved; best for TImode)
1004         r11, r10, r8-r4 (not saved; highest used first to make less conflict)
1005         r3              (not saved; return value register)
1006         r31 - r13       (saved; order given to save least number)
1007         r12             (not saved; if used for DImode or DFmode would use r13)
1008         mq              (not saved; best to use it if we can)
1009         ctr             (not saved; when we have the choice ctr is better)
1010         lr              (saved)
1011         cr5, r1, r2, ap, ca (fixed)
1012         v0 - v1         (not saved or used for anything)
1013         v13 - v3        (not saved; incoming vector arg registers)
1014         v2              (not saved; incoming vector arg reg; return value)
1015         v19 - v14       (not saved or used for anything)
1016         v31 - v20       (saved; order given to save least number)
1017         vrsave, vscr    (fixed)
1018         spe_acc, spefscr (fixed)
1019         sfp             (fixed)
1020 */
1021
1022 #if FIXED_R2 == 1
1023 #define MAYBE_R2_AVAILABLE
1024 #define MAYBE_R2_FIXED 2,
1025 #else
1026 #define MAYBE_R2_AVAILABLE 2,
1027 #define MAYBE_R2_FIXED
1028 #endif
1029
1030 #define REG_ALLOC_ORDER                                         \
1031   {32,                                                          \
1032    45, 44, 43, 42, 41, 40, 39, 38, 37, 36, 35, 34,              \
1033    33,                                                          \
1034    63, 62, 61, 60, 59, 58, 57, 56, 55, 54, 53, 52, 51,          \
1035    50, 49, 48, 47, 46,                                          \
1036    75, 74, 69, 68, 72, 71, 70,                                  \
1037    0, MAYBE_R2_AVAILABLE                                        \
1038    9, 11, 10, 8, 7, 6, 5, 4,                                    \
1039    3,                                                           \
1040    31, 30, 29, 28, 27, 26, 25, 24, 23, 22, 21, 20, 19,          \
1041    18, 17, 16, 15, 14, 13, 12,                                  \
1042    64, 66, 65,                                                  \
1043    73, 1, MAYBE_R2_FIXED 67, 76,                                \
1044    /* AltiVec registers.  */                                    \
1045    77, 78,                                                      \
1046    90, 89, 88, 87, 86, 85, 84, 83, 82, 81, 80,                  \
1047    79,                                                          \
1048    96, 95, 94, 93, 92, 91,                                      \
1049    108, 107, 106, 105, 104, 103, 102, 101, 100, 99, 98, 97,     \
1050    109, 110,                                                    \
1051    111, 112, 113                                                \
1052 }
1053
1054 /* True if register is floating-point.  */
1055 #define FP_REGNO_P(N) ((N) >= 32 && (N) <= 63)
1056
1057 /* True if register is a condition register.  */
1058 #define CR_REGNO_P(N) ((N) >= CR0_REGNO && (N) <= CR7_REGNO)
1059
1060 /* True if register is a condition register, but not cr0.  */
1061 #define CR_REGNO_NOT_CR0_P(N) ((N) >= CR1_REGNO && (N) <= CR7_REGNO)
1062
1063 /* True if register is an integer register.  */
1064 #define INT_REGNO_P(N) \
1065   ((N) <= 31 || (N) == ARG_POINTER_REGNUM || (N) == FRAME_POINTER_REGNUM)
1066
1067 /* SPE SIMD registers are just the GPRs.  */
1068 #define SPE_SIMD_REGNO_P(N) ((N) <= 31)
1069
1070 /* PAIRED SIMD registers are just the FPRs.  */
1071 #define PAIRED_SIMD_REGNO_P(N) ((N) >= 32 && (N) <= 63)
1072
1073 /* True if register is the CA register.  */
1074 #define CA_REGNO_P(N) ((N) == CA_REGNO)
1075
1076 /* True if register is an AltiVec register.  */
1077 #define ALTIVEC_REGNO_P(N) ((N) >= FIRST_ALTIVEC_REGNO && (N) <= LAST_ALTIVEC_REGNO)
1078
1079 /* True if register is a VSX register.  */
1080 #define VSX_REGNO_P(N) (FP_REGNO_P (N) || ALTIVEC_REGNO_P (N))
1081
1082 /* Alternate name for any vector register supporting floating point, no matter
1083    which instruction set(s) are available.  */
1084 #define VFLOAT_REGNO_P(N) \
1085   (ALTIVEC_REGNO_P (N) || (TARGET_VSX && FP_REGNO_P (N)))
1086
1087 /* Alternate name for any vector register supporting integer, no matter which
1088    instruction set(s) are available.  */
1089 #define VINT_REGNO_P(N) ALTIVEC_REGNO_P (N)
1090
1091 /* Alternate name for any vector register supporting logical operations, no
1092    matter which instruction set(s) are available.  */
1093 #define VLOGICAL_REGNO_P(N) VFLOAT_REGNO_P (N)
1094
1095 /* Return number of consecutive hard regs needed starting at reg REGNO
1096    to hold something of mode MODE.  */
1097
1098 #define HARD_REGNO_NREGS(REGNO, MODE) rs6000_hard_regno_nregs[(MODE)][(REGNO)]
1099
1100 #define HARD_REGNO_CALL_PART_CLOBBERED(REGNO, MODE)                     \
1101   (((TARGET_32BIT && TARGET_POWERPC64                                   \
1102      && (GET_MODE_SIZE (MODE) > 4)                                      \
1103      && INT_REGNO_P (REGNO)) ? 1 : 0)                                   \
1104    || (TARGET_VSX && FP_REGNO_P (REGNO)                                 \
1105        && GET_MODE_SIZE (MODE) > 8))
1106
1107 #define VSX_VECTOR_MODE(MODE)           \
1108          ((MODE) == V4SFmode            \
1109           || (MODE) == V2DFmode)        \
1110
1111 #define VSX_SCALAR_MODE(MODE)           \
1112         ((MODE) == DFmode)
1113
1114 #define VSX_MODE(MODE)                  \
1115         (VSX_VECTOR_MODE (MODE)         \
1116          || VSX_SCALAR_MODE (MODE))
1117
1118 #define VSX_MOVE_MODE(MODE)             \
1119         (VSX_VECTOR_MODE (MODE)         \
1120          || VSX_SCALAR_MODE (MODE)      \
1121          || ALTIVEC_VECTOR_MODE (MODE)  \
1122          || (MODE) == TImode)
1123
1124 #define ALTIVEC_VECTOR_MODE(MODE)       \
1125          ((MODE) == V16QImode           \
1126           || (MODE) == V8HImode         \
1127           || (MODE) == V4SFmode         \
1128           || (MODE) == V4SImode)
1129
1130 #define SPE_VECTOR_MODE(MODE)           \
1131         ((MODE) == V4HImode             \
1132          || (MODE) == V2SFmode          \
1133          || (MODE) == V1DImode          \
1134          || (MODE) == V2SImode)
1135
1136 #define PAIRED_VECTOR_MODE(MODE)        \
1137          ((MODE) == V2SFmode)            
1138
1139 /* Value is TRUE if hard register REGNO can hold a value of
1140    machine-mode MODE.  */
1141 #define HARD_REGNO_MODE_OK(REGNO, MODE) \
1142   rs6000_hard_regno_mode_ok_p[(int)(MODE)][REGNO]
1143
1144 /* Value is 1 if it is a good idea to tie two pseudo registers
1145    when one has mode MODE1 and one has mode MODE2.
1146    If HARD_REGNO_MODE_OK could produce different values for MODE1 and MODE2,
1147    for any hard reg, then this must be 0 for correct output.  */
1148 #define MODES_TIEABLE_P(MODE1, MODE2) \
1149   (SCALAR_FLOAT_MODE_P (MODE1)                  \
1150    ? SCALAR_FLOAT_MODE_P (MODE2)                \
1151    : SCALAR_FLOAT_MODE_P (MODE2)                \
1152    ? SCALAR_FLOAT_MODE_P (MODE1)                \
1153    : GET_MODE_CLASS (MODE1) == MODE_CC          \
1154    ? GET_MODE_CLASS (MODE2) == MODE_CC          \
1155    : GET_MODE_CLASS (MODE2) == MODE_CC          \
1156    ? GET_MODE_CLASS (MODE1) == MODE_CC          \
1157    : SPE_VECTOR_MODE (MODE1)                    \
1158    ? SPE_VECTOR_MODE (MODE2)                    \
1159    : SPE_VECTOR_MODE (MODE2)                    \
1160    ? SPE_VECTOR_MODE (MODE1)                    \
1161    : ALTIVEC_VECTOR_MODE (MODE1)                \
1162    ? ALTIVEC_VECTOR_MODE (MODE2)                \
1163    : ALTIVEC_VECTOR_MODE (MODE2)                \
1164    ? ALTIVEC_VECTOR_MODE (MODE1)                \
1165    : VSX_VECTOR_MODE (MODE1)                    \
1166    ? VSX_VECTOR_MODE (MODE2)                    \
1167    : VSX_VECTOR_MODE (MODE2)                    \
1168    ? VSX_VECTOR_MODE (MODE1)                    \
1169    : 1)
1170
1171 /* Post-reload, we can't use any new AltiVec registers, as we already
1172    emitted the vrsave mask.  */
1173
1174 #define HARD_REGNO_RENAME_OK(SRC, DST) \
1175   (! ALTIVEC_REGNO_P (DST) || df_regs_ever_live_p (DST))
1176
1177 /* Specify the cost of a branch insn; roughly the number of extra insns that
1178    should be added to avoid a branch.
1179
1180    Set this to 3 on the RS/6000 since that is roughly the average cost of an
1181    unscheduled conditional branch.  */
1182
1183 #define BRANCH_COST(speed_p, predictable_p) 3
1184
1185 /* Override BRANCH_COST heuristic which empirically produces worse
1186    performance for removing short circuiting from the logical ops.  */
1187
1188 #define LOGICAL_OP_NON_SHORT_CIRCUIT 0
1189
1190 /* A fixed register used at epilogue generation to address SPE registers
1191    with negative offsets.  The 64-bit load/store instructions on the SPE
1192    only take positive offsets (and small ones at that), so we need to
1193    reserve a register for consing up negative offsets.  */
1194
1195 #define FIXED_SCRATCH 0
1196
1197 /* Define this macro to change register usage conditional on target
1198    flags.  */
1199
1200 #define CONDITIONAL_REGISTER_USAGE rs6000_conditional_register_usage ()
1201
1202 /* Specify the registers used for certain standard purposes.
1203    The values of these macros are register numbers.  */
1204
1205 /* RS/6000 pc isn't overloaded on a register that the compiler knows about.  */
1206 /* #define PC_REGNUM  */
1207
1208 /* Register to use for pushing function arguments.  */
1209 #define STACK_POINTER_REGNUM 1
1210
1211 /* Base register for access to local variables of the function.  */
1212 #define HARD_FRAME_POINTER_REGNUM 31
1213
1214 /* Base register for access to local variables of the function.  */
1215 #define FRAME_POINTER_REGNUM 113
1216
1217 /* Base register for access to arguments of the function.  */
1218 #define ARG_POINTER_REGNUM 67
1219
1220 /* Place to put static chain when calling a function that requires it.  */
1221 #define STATIC_CHAIN_REGNUM 11
1222
1223 \f
1224 /* Define the classes of registers for register constraints in the
1225    machine description.  Also define ranges of constants.
1226
1227    One of the classes must always be named ALL_REGS and include all hard regs.
1228    If there is more than one class, another class must be named NO_REGS
1229    and contain no registers.
1230
1231    The name GENERAL_REGS must be the name of a class (or an alias for
1232    another name such as ALL_REGS).  This is the class of registers
1233    that is allowed by "g" or "r" in a register constraint.
1234    Also, registers outside this class are allocated only when
1235    instructions express preferences for them.
1236
1237    The classes must be numbered in nondecreasing order; that is,
1238    a larger-numbered class must never be contained completely
1239    in a smaller-numbered class.
1240
1241    For any two classes, it is very desirable that there be another
1242    class that represents their union.  */
1243
1244 /* The RS/6000 has three types of registers, fixed-point, floating-point, and
1245    condition registers, plus three special registers, MQ, CTR, and the link
1246    register.  AltiVec adds a vector register class.  VSX registers overlap the
1247    FPR registers and the Altivec registers.
1248
1249    However, r0 is special in that it cannot be used as a base register.
1250    So make a class for registers valid as base registers.
1251
1252    Also, cr0 is the only condition code register that can be used in
1253    arithmetic insns, so make a separate class for it.  */
1254
1255 enum reg_class
1256 {
1257   NO_REGS,
1258   BASE_REGS,
1259   GENERAL_REGS,
1260   FLOAT_REGS,
1261   ALTIVEC_REGS,
1262   VSX_REGS,
1263   VRSAVE_REGS,
1264   VSCR_REGS,
1265   SPE_ACC_REGS,
1266   SPEFSCR_REGS,
1267   NON_SPECIAL_REGS,
1268   MQ_REGS,
1269   LINK_REGS,
1270   CTR_REGS,
1271   LINK_OR_CTR_REGS,
1272   SPECIAL_REGS,
1273   SPEC_OR_GEN_REGS,
1274   CR0_REGS,
1275   CR_REGS,
1276   NON_FLOAT_REGS,
1277   CA_REGS,
1278   ALL_REGS,
1279   LIM_REG_CLASSES
1280 };
1281
1282 #define N_REG_CLASSES (int) LIM_REG_CLASSES
1283
1284 /* Give names of register classes as strings for dump file.  */
1285
1286 #define REG_CLASS_NAMES                                                 \
1287 {                                                                       \
1288   "NO_REGS",                                                            \
1289   "BASE_REGS",                                                          \
1290   "GENERAL_REGS",                                                       \
1291   "FLOAT_REGS",                                                         \
1292   "ALTIVEC_REGS",                                                       \
1293   "VSX_REGS",                                                           \
1294   "VRSAVE_REGS",                                                        \
1295   "VSCR_REGS",                                                          \
1296   "SPE_ACC_REGS",                                                       \
1297   "SPEFSCR_REGS",                                                       \
1298   "NON_SPECIAL_REGS",                                                   \
1299   "MQ_REGS",                                                            \
1300   "LINK_REGS",                                                          \
1301   "CTR_REGS",                                                           \
1302   "LINK_OR_CTR_REGS",                                                   \
1303   "SPECIAL_REGS",                                                       \
1304   "SPEC_OR_GEN_REGS",                                                   \
1305   "CR0_REGS",                                                           \
1306   "CR_REGS",                                                            \
1307   "NON_FLOAT_REGS",                                                     \
1308   "CA_REGS",                                                            \
1309   "ALL_REGS"                                                            \
1310 }
1311
1312 /* Define which registers fit in which classes.
1313    This is an initializer for a vector of HARD_REG_SET
1314    of length N_REG_CLASSES.  */
1315
1316 #define REG_CLASS_CONTENTS                                                   \
1317 {                                                                            \
1318   { 0x00000000, 0x00000000, 0x00000000, 0x00000000 }, /* NO_REGS */          \
1319   { 0xfffffffe, 0x00000000, 0x00000008, 0x00020000 }, /* BASE_REGS */        \
1320   { 0xffffffff, 0x00000000, 0x00000008, 0x00020000 }, /* GENERAL_REGS */     \
1321   { 0x00000000, 0xffffffff, 0x00000000, 0x00000000 }, /* FLOAT_REGS */       \
1322   { 0x00000000, 0x00000000, 0xffffe000, 0x00001fff }, /* ALTIVEC_REGS */     \
1323   { 0x00000000, 0xffffffff, 0xffffe000, 0x00001fff }, /* VSX_REGS */         \
1324   { 0x00000000, 0x00000000, 0x00000000, 0x00002000 }, /* VRSAVE_REGS */      \
1325   { 0x00000000, 0x00000000, 0x00000000, 0x00004000 }, /* VSCR_REGS */        \
1326   { 0x00000000, 0x00000000, 0x00000000, 0x00008000 }, /* SPE_ACC_REGS */     \
1327   { 0x00000000, 0x00000000, 0x00000000, 0x00010000 }, /* SPEFSCR_REGS */     \
1328   { 0xffffffff, 0xffffffff, 0x00000008, 0x00020000 }, /* NON_SPECIAL_REGS */ \
1329   { 0x00000000, 0x00000000, 0x00000001, 0x00000000 }, /* MQ_REGS */          \
1330   { 0x00000000, 0x00000000, 0x00000002, 0x00000000 }, /* LINK_REGS */        \
1331   { 0x00000000, 0x00000000, 0x00000004, 0x00000000 }, /* CTR_REGS */         \
1332   { 0x00000000, 0x00000000, 0x00000006, 0x00000000 }, /* LINK_OR_CTR_REGS */ \
1333   { 0x00000000, 0x00000000, 0x00000007, 0x00002000 }, /* SPECIAL_REGS */     \
1334   { 0xffffffff, 0x00000000, 0x0000000f, 0x00022000 }, /* SPEC_OR_GEN_REGS */ \
1335   { 0x00000000, 0x00000000, 0x00000010, 0x00000000 }, /* CR0_REGS */         \
1336   { 0x00000000, 0x00000000, 0x00000ff0, 0x00000000 }, /* CR_REGS */          \
1337   { 0xffffffff, 0x00000000, 0x0000efff, 0x00020000 }, /* NON_FLOAT_REGS */   \
1338   { 0x00000000, 0x00000000, 0x00001000, 0x00000000 }, /* CA_REGS */          \
1339   { 0xffffffff, 0xffffffff, 0xffffffff, 0x0003ffff }  /* ALL_REGS */         \
1340 }
1341
1342 /* The following macro defines cover classes for Integrated Register
1343    Allocator.  Cover classes is a set of non-intersected register
1344    classes covering all hard registers used for register allocation
1345    purpose.  Any move between two registers of a cover class should be
1346    cheaper than load or store of the registers.  The macro value is
1347    array of register classes with LIM_REG_CLASSES used as the end
1348    marker.
1349
1350    We need two IRA_COVER_CLASSES, one for pre-VSX, and the other for VSX to
1351    account for the Altivec and Floating registers being subsets of the VSX
1352    register set.  */
1353
1354 #define IRA_COVER_CLASSES_PRE_VSX                                            \
1355 {                                                                            \
1356   GENERAL_REGS, SPECIAL_REGS, FLOAT_REGS, ALTIVEC_REGS, /* VSX_REGS, */      \
1357   /* VRSAVE_REGS,*/ VSCR_REGS, SPE_ACC_REGS, SPEFSCR_REGS,                   \
1358   /* MQ_REGS, LINK_REGS, CTR_REGS, */                                        \
1359   CR_REGS, CA_REGS, LIM_REG_CLASSES                                          \
1360 }
1361
1362 #define IRA_COVER_CLASSES_VSX                                                \
1363 {                                                                            \
1364   GENERAL_REGS, SPECIAL_REGS, /* FLOAT_REGS, ALTIVEC_REGS, */ VSX_REGS,      \
1365   /* VRSAVE_REGS,*/ VSCR_REGS, SPE_ACC_REGS, SPEFSCR_REGS,                   \
1366   /* MQ_REGS, LINK_REGS, CTR_REGS, */                                        \
1367   CR_REGS, CA_REGS, LIM_REG_CLASSES                                          \
1368 }
1369
1370 /* The same information, inverted:
1371    Return the class number of the smallest class containing
1372    reg number REGNO.  This could be a conditional expression
1373    or could index an array.  */
1374
1375 extern enum reg_class rs6000_regno_regclass[FIRST_PSEUDO_REGISTER];
1376
1377 #if ENABLE_CHECKING
1378 #define REGNO_REG_CLASS(REGNO)                                          \
1379   (gcc_assert (IN_RANGE ((REGNO), 0, FIRST_PSEUDO_REGISTER-1)),         \
1380    rs6000_regno_regclass[(REGNO)])
1381
1382 #else
1383 #define REGNO_REG_CLASS(REGNO) rs6000_regno_regclass[(REGNO)]
1384 #endif
1385
1386 /* Register classes for various constraints that are based on the target
1387    switches.  */
1388 enum r6000_reg_class_enum {
1389   RS6000_CONSTRAINT_d,          /* fpr registers for double values */
1390   RS6000_CONSTRAINT_f,          /* fpr registers for single values */
1391   RS6000_CONSTRAINT_v,          /* Altivec registers */
1392   RS6000_CONSTRAINT_wa,         /* Any VSX register */
1393   RS6000_CONSTRAINT_wd,         /* VSX register for V2DF */
1394   RS6000_CONSTRAINT_wf,         /* VSX register for V4SF */
1395   RS6000_CONSTRAINT_ws,         /* VSX register for DF */
1396   RS6000_CONSTRAINT_MAX
1397 };
1398
1399 extern enum reg_class rs6000_constraints[RS6000_CONSTRAINT_MAX];
1400
1401 /* The class value for index registers, and the one for base regs.  */
1402 #define INDEX_REG_CLASS GENERAL_REGS
1403 #define BASE_REG_CLASS BASE_REGS
1404
1405 /* Return whether a given register class can hold VSX objects.  */
1406 #define VSX_REG_CLASS_P(CLASS)                  \
1407   ((CLASS) == VSX_REGS || (CLASS) == FLOAT_REGS || (CLASS) == ALTIVEC_REGS)
1408
1409 /* Given an rtx X being reloaded into a reg required to be
1410    in class CLASS, return the class of reg to actually use.
1411    In general this is just CLASS; but on some machines
1412    in some cases it is preferable to use a more restrictive class.
1413
1414    On the RS/6000, we have to return NO_REGS when we want to reload a
1415    floating-point CONST_DOUBLE to force it to be copied to memory.
1416
1417    We also don't want to reload integer values into floating-point
1418    registers if we can at all help it.  In fact, this can
1419    cause reload to die, if it tries to generate a reload of CTR
1420    into a FP register and discovers it doesn't have the memory location
1421    required.
1422
1423    ??? Would it be a good idea to have reload do the converse, that is
1424    try to reload floating modes into FP registers if possible?
1425  */
1426
1427 #define PREFERRED_RELOAD_CLASS(X,CLASS)                 \
1428   rs6000_preferred_reload_class_ptr (X, CLASS)
1429
1430 /* Return the register class of a scratch register needed to copy IN into
1431    or out of a register in CLASS in MODE.  If it can be done directly,
1432    NO_REGS is returned.  */
1433
1434 #define SECONDARY_RELOAD_CLASS(CLASS,MODE,IN) \
1435   rs6000_secondary_reload_class_ptr (CLASS, MODE, IN)
1436
1437 /* If we are copying between FP or AltiVec registers and anything
1438    else, we need a memory location.  The exception is when we are
1439    targeting ppc64 and the move to/from fpr to gpr instructions
1440    are available.*/
1441
1442 #define SECONDARY_MEMORY_NEEDED(CLASS1,CLASS2,MODE)                     \
1443   rs6000_secondary_memory_needed_ptr (CLASS1, CLASS2, MODE)
1444
1445 /* For cpus that cannot load/store SDmode values from the 64-bit
1446    FP registers without using a full 64-bit load/store, we need
1447    to allocate a full 64-bit stack slot for them.  */
1448
1449 #define SECONDARY_MEMORY_NEEDED_RTX(MODE) \
1450   rs6000_secondary_memory_needed_rtx (MODE)
1451
1452 /* Return the maximum number of consecutive registers
1453    needed to represent mode MODE in a register of class CLASS.
1454
1455    On RS/6000, this is the size of MODE in words, except in the FP regs, where
1456    a single reg is enough for two words, unless we have VSX, where the FP
1457    registers can hold 128 bits.  */
1458 #define CLASS_MAX_NREGS(CLASS, MODE) rs6000_class_max_nregs[(MODE)][(CLASS)]
1459
1460 /* Return nonzero if for CLASS a mode change from FROM to TO is invalid.  */
1461
1462 #define CANNOT_CHANGE_MODE_CLASS(FROM, TO, CLASS)                       \
1463   rs6000_cannot_change_mode_class_ptr (FROM, TO, CLASS)
1464
1465 /* Stack layout; function entry, exit and calling.  */
1466
1467 /* Enumeration to give which calling sequence to use.  */
1468 enum rs6000_abi {
1469   ABI_NONE,
1470   ABI_AIX,                      /* IBM's AIX */
1471   ABI_V4,                       /* System V.4/eabi */
1472   ABI_DARWIN                    /* Apple's Darwin (OS X kernel) */
1473 };
1474
1475 extern enum rs6000_abi rs6000_current_abi;      /* available for use by subtarget */
1476
1477 /* Define this if pushing a word on the stack
1478    makes the stack pointer a smaller address.  */
1479 #define STACK_GROWS_DOWNWARD
1480
1481 /* Offsets recorded in opcodes are a multiple of this alignment factor.  */
1482 #define DWARF_CIE_DATA_ALIGNMENT (-((int) (TARGET_32BIT ? 4 : 8)))
1483
1484 /* Define this to nonzero if the nominal address of the stack frame
1485    is at the high-address end of the local variables;
1486    that is, each additional local variable allocated
1487    goes at a more negative offset in the frame.
1488
1489    On the RS/6000, we grow upwards, from the area after the outgoing
1490    arguments.  */
1491 #define FRAME_GROWS_DOWNWARD (flag_stack_protect != 0)
1492
1493 /* Size of the outgoing register save area */
1494 #define RS6000_REG_SAVE ((DEFAULT_ABI == ABI_AIX                        \
1495                           || DEFAULT_ABI == ABI_DARWIN)                 \
1496                          ? (TARGET_64BIT ? 64 : 32)                     \
1497                          : 0)
1498
1499 /* Size of the fixed area on the stack */
1500 #define RS6000_SAVE_AREA \
1501   (((DEFAULT_ABI == ABI_AIX || DEFAULT_ABI == ABI_DARWIN) ? 24 : 8)     \
1502    << (TARGET_64BIT ? 1 : 0))
1503
1504 /* MEM representing address to save the TOC register */
1505 #define RS6000_SAVE_TOC gen_rtx_MEM (Pmode, \
1506                                      plus_constant (stack_pointer_rtx, \
1507                                                     (TARGET_32BIT ? 20 : 40)))
1508
1509 /* Align an address */
1510 #define RS6000_ALIGN(n,a) (((n) + (a) - 1) & ~((a) - 1))
1511
1512 /* Offset within stack frame to start allocating local variables at.
1513    If FRAME_GROWS_DOWNWARD, this is the offset to the END of the
1514    first local allocated.  Otherwise, it is the offset to the BEGINNING
1515    of the first local allocated.
1516
1517    On the RS/6000, the frame pointer is the same as the stack pointer,
1518    except for dynamic allocations.  So we start after the fixed area and
1519    outgoing parameter area.  */
1520
1521 #define STARTING_FRAME_OFFSET                                           \
1522   (FRAME_GROWS_DOWNWARD                                                 \
1523    ? 0                                                                  \
1524    : (RS6000_ALIGN (crtl->outgoing_args_size,                           \
1525                     (TARGET_ALTIVEC || TARGET_VSX) ? 16 : 8)            \
1526       + RS6000_SAVE_AREA))
1527
1528 /* Offset from the stack pointer register to an item dynamically
1529    allocated on the stack, e.g., by `alloca'.
1530
1531    The default value for this macro is `STACK_POINTER_OFFSET' plus the
1532    length of the outgoing arguments.  The default is correct for most
1533    machines.  See `function.c' for details.  */
1534 #define STACK_DYNAMIC_OFFSET(FUNDECL)                                   \
1535   (RS6000_ALIGN (crtl->outgoing_args_size,                              \
1536                  (TARGET_ALTIVEC || TARGET_VSX) ? 16 : 8)               \
1537    + (STACK_POINTER_OFFSET))
1538
1539 /* If we generate an insn to push BYTES bytes,
1540    this says how many the stack pointer really advances by.
1541    On RS/6000, don't define this because there are no push insns.  */
1542 /*  #define PUSH_ROUNDING(BYTES) */
1543
1544 /* Offset of first parameter from the argument pointer register value.
1545    On the RS/6000, we define the argument pointer to the start of the fixed
1546    area.  */
1547 #define FIRST_PARM_OFFSET(FNDECL) RS6000_SAVE_AREA
1548
1549 /* Offset from the argument pointer register value to the top of
1550    stack.  This is different from FIRST_PARM_OFFSET because of the
1551    register save area.  */
1552 #define ARG_POINTER_CFA_OFFSET(FNDECL) 0
1553
1554 /* Define this if stack space is still allocated for a parameter passed
1555    in a register.  The value is the number of bytes allocated to this
1556    area.  */
1557 #define REG_PARM_STACK_SPACE(FNDECL)    RS6000_REG_SAVE
1558
1559 /* Define this if the above stack space is to be considered part of the
1560    space allocated by the caller.  */
1561 #define OUTGOING_REG_PARM_STACK_SPACE(FNTYPE) 1
1562
1563 /* This is the difference between the logical top of stack and the actual sp.
1564
1565    For the RS/6000, sp points past the fixed area.  */
1566 #define STACK_POINTER_OFFSET RS6000_SAVE_AREA
1567
1568 /* Define this if the maximum size of all the outgoing args is to be
1569    accumulated and pushed during the prologue.  The amount can be
1570    found in the variable crtl->outgoing_args_size.  */
1571 #define ACCUMULATE_OUTGOING_ARGS 1
1572
1573 /* Define how to find the value returned by a library function
1574    assuming the value has mode MODE.  */
1575
1576 #define LIBCALL_VALUE(MODE) rs6000_libcall_value ((MODE))
1577
1578 /* DRAFT_V4_STRUCT_RET defaults off.  */
1579 #define DRAFT_V4_STRUCT_RET 0
1580
1581 /* Let TARGET_RETURN_IN_MEMORY control what happens.  */
1582 #define DEFAULT_PCC_STRUCT_RETURN 0
1583
1584 /* Mode of stack savearea.
1585    FUNCTION is VOIDmode because calling convention maintains SP.
1586    BLOCK needs Pmode for SP.
1587    NONLOCAL needs twice Pmode to maintain both backchain and SP.  */
1588 #define STACK_SAVEAREA_MODE(LEVEL)      \
1589   (LEVEL == SAVE_FUNCTION ? VOIDmode    \
1590   : LEVEL == SAVE_NONLOCAL ? (TARGET_32BIT ? DImode : TImode) : Pmode)
1591
1592 /* Minimum and maximum general purpose registers used to hold arguments.  */
1593 #define GP_ARG_MIN_REG 3
1594 #define GP_ARG_MAX_REG 10
1595 #define GP_ARG_NUM_REG (GP_ARG_MAX_REG - GP_ARG_MIN_REG + 1)
1596
1597 /* Minimum and maximum floating point registers used to hold arguments.  */
1598 #define FP_ARG_MIN_REG 33
1599 #define FP_ARG_AIX_MAX_REG 45
1600 #define FP_ARG_V4_MAX_REG  40
1601 #define FP_ARG_MAX_REG ((DEFAULT_ABI == ABI_AIX                         \
1602                          || DEFAULT_ABI == ABI_DARWIN)                  \
1603                         ? FP_ARG_AIX_MAX_REG : FP_ARG_V4_MAX_REG)
1604 #define FP_ARG_NUM_REG (FP_ARG_MAX_REG - FP_ARG_MIN_REG + 1)
1605
1606 /* Minimum and maximum AltiVec registers used to hold arguments.  */
1607 #define ALTIVEC_ARG_MIN_REG (FIRST_ALTIVEC_REGNO + 2)
1608 #define ALTIVEC_ARG_MAX_REG (ALTIVEC_ARG_MIN_REG + 11)
1609 #define ALTIVEC_ARG_NUM_REG (ALTIVEC_ARG_MAX_REG - ALTIVEC_ARG_MIN_REG + 1)
1610
1611 /* Return registers */
1612 #define GP_ARG_RETURN GP_ARG_MIN_REG
1613 #define FP_ARG_RETURN FP_ARG_MIN_REG
1614 #define ALTIVEC_ARG_RETURN (FIRST_ALTIVEC_REGNO + 2)
1615
1616 /* Flags for the call/call_value rtl operations set up by function_arg */
1617 #define CALL_NORMAL             0x00000000      /* no special processing */
1618 /* Bits in 0x00000001 are unused.  */
1619 #define CALL_V4_CLEAR_FP_ARGS   0x00000002      /* V.4, no FP args passed */
1620 #define CALL_V4_SET_FP_ARGS     0x00000004      /* V.4, FP args were passed */
1621 #define CALL_LONG               0x00000008      /* always call indirect */
1622 #define CALL_LIBCALL            0x00000010      /* libcall */
1623
1624 /* We don't have prologue and epilogue functions to save/restore
1625    everything for most ABIs.  */
1626 #define WORLD_SAVE_P(INFO) 0
1627
1628 /* 1 if N is a possible register number for a function value
1629    as seen by the caller.
1630
1631    On RS/6000, this is r3, fp1, and v2 (for AltiVec).  */
1632 #define FUNCTION_VALUE_REGNO_P(N)                                       \
1633   ((N) == GP_ARG_RETURN                                                 \
1634    || ((N) == FP_ARG_RETURN && TARGET_HARD_FLOAT && TARGET_FPRS)        \
1635    || ((N) == ALTIVEC_ARG_RETURN && TARGET_ALTIVEC && TARGET_ALTIVEC_ABI))
1636
1637 /* 1 if N is a possible register number for function argument passing.
1638    On RS/6000, these are r3-r10 and fp1-fp13.
1639    On AltiVec, v2 - v13 are used for passing vectors.  */
1640 #define FUNCTION_ARG_REGNO_P(N)                                         \
1641   ((unsigned) (N) - GP_ARG_MIN_REG < GP_ARG_NUM_REG                     \
1642    || ((unsigned) (N) - ALTIVEC_ARG_MIN_REG < ALTIVEC_ARG_NUM_REG       \
1643        && TARGET_ALTIVEC && TARGET_ALTIVEC_ABI)                         \
1644    || ((unsigned) (N) - FP_ARG_MIN_REG < FP_ARG_NUM_REG                 \
1645        && TARGET_HARD_FLOAT && TARGET_FPRS))
1646 \f
1647 /* Define a data type for recording info about an argument list
1648    during the scan of that argument list.  This data type should
1649    hold all necessary information about the function itself
1650    and about the args processed so far, enough to enable macros
1651    such as FUNCTION_ARG to determine where the next arg should go.
1652
1653    On the RS/6000, this is a structure.  The first element is the number of
1654    total argument words, the second is used to store the next
1655    floating-point register number, and the third says how many more args we
1656    have prototype types for.
1657
1658    For ABI_V4, we treat these slightly differently -- `sysv_gregno' is
1659    the next available GP register, `fregno' is the next available FP
1660    register, and `words' is the number of words used on the stack.
1661
1662    The varargs/stdarg support requires that this structure's size
1663    be a multiple of sizeof(int).  */
1664
1665 typedef struct rs6000_args
1666 {
1667   int words;                    /* # words used for passing GP registers */
1668   int fregno;                   /* next available FP register */
1669   int vregno;                   /* next available AltiVec register */
1670   int nargs_prototype;          /* # args left in the current prototype */
1671   int prototype;                /* Whether a prototype was defined */
1672   int stdarg;                   /* Whether function is a stdarg function.  */
1673   int call_cookie;              /* Do special things for this call */
1674   int sysv_gregno;              /* next available GP register */
1675   int intoffset;                /* running offset in struct (darwin64) */
1676   int use_stack;                /* any part of struct on stack (darwin64) */
1677   int floats_in_gpr;            /* count of SFmode floats taking up
1678                                    GPR space (darwin64) */
1679   int named;                    /* false for varargs params */
1680 } CUMULATIVE_ARGS;
1681
1682 /* Initialize a variable CUM of type CUMULATIVE_ARGS
1683    for a call to a function whose data type is FNTYPE.
1684    For a library call, FNTYPE is 0.  */
1685
1686 #define INIT_CUMULATIVE_ARGS(CUM, FNTYPE, LIBNAME, INDIRECT, N_NAMED_ARGS) \
1687   init_cumulative_args (&CUM, FNTYPE, LIBNAME, FALSE, FALSE, N_NAMED_ARGS)
1688
1689 /* Similar, but when scanning the definition of a procedure.  We always
1690    set NARGS_PROTOTYPE large so we never return an EXPR_LIST.  */
1691
1692 #define INIT_CUMULATIVE_INCOMING_ARGS(CUM, FNTYPE, LIBNAME) \
1693   init_cumulative_args (&CUM, FNTYPE, LIBNAME, TRUE, FALSE, 1000)
1694
1695 /* Like INIT_CUMULATIVE_ARGS' but only used for outgoing libcalls.  */
1696
1697 #define INIT_CUMULATIVE_LIBCALL_ARGS(CUM, MODE, LIBNAME) \
1698   init_cumulative_args (&CUM, NULL_TREE, LIBNAME, FALSE, TRUE, 0)
1699
1700 /* If defined, a C expression which determines whether, and in which
1701    direction, to pad out an argument with extra space.  The value
1702    should be of type `enum direction': either `upward' to pad above
1703    the argument, `downward' to pad below, or `none' to inhibit
1704    padding.  */
1705
1706 #define FUNCTION_ARG_PADDING(MODE, TYPE) function_arg_padding (MODE, TYPE)
1707
1708 /* If defined, a C expression that gives the alignment boundary, in bits,
1709    of an argument with the specified mode and type.  If it is not defined,
1710    PARM_BOUNDARY is used for all arguments.  */
1711
1712 #define FUNCTION_ARG_BOUNDARY(MODE, TYPE) \
1713   function_arg_boundary (MODE, TYPE)
1714
1715 #define PAD_VARARGS_DOWN \
1716    (FUNCTION_ARG_PADDING (TYPE_MODE (type), type) == downward)
1717
1718 /* Output assembler code to FILE to increment profiler label # LABELNO
1719    for profiling a function entry.  */
1720
1721 #define FUNCTION_PROFILER(FILE, LABELNO)        \
1722   output_function_profiler ((FILE), (LABELNO));
1723
1724 /* EXIT_IGNORE_STACK should be nonzero if, when returning from a function,
1725    the stack pointer does not matter. No definition is equivalent to
1726    always zero.
1727
1728    On the RS/6000, this is nonzero because we can restore the stack from
1729    its backpointer, which we maintain.  */
1730 #define EXIT_IGNORE_STACK       1
1731
1732 /* Define this macro as a C expression that is nonzero for registers
1733    that are used by the epilogue or the return' pattern.  The stack
1734    and frame pointer registers are already be assumed to be used as
1735    needed.  */
1736
1737 #define EPILOGUE_USES(REGNO)                                    \
1738   ((reload_completed && (REGNO) == LR_REGNO)                    \
1739    || (TARGET_ALTIVEC && (REGNO) == VRSAVE_REGNO)               \
1740    || (crtl->calls_eh_return                                    \
1741        && TARGET_AIX                                            \
1742        && (REGNO) == 2))
1743
1744 \f
1745 /* Length in units of the trampoline for entering a nested function.  */
1746
1747 #define TRAMPOLINE_SIZE rs6000_trampoline_size ()
1748 \f
1749 /* Definitions for __builtin_return_address and __builtin_frame_address.
1750    __builtin_return_address (0) should give link register (65), enable
1751    this.  */
1752 /* This should be uncommented, so that the link register is used, but
1753    currently this would result in unmatched insns and spilling fixed
1754    registers so we'll leave it for another day.  When these problems are
1755    taken care of one additional fetch will be necessary in RETURN_ADDR_RTX.
1756    (mrs) */
1757 /* #define RETURN_ADDR_IN_PREVIOUS_FRAME */
1758
1759 /* Number of bytes into the frame return addresses can be found.  See
1760    rs6000_stack_info in rs6000.c for more information on how the different
1761    abi's store the return address.  */
1762 #define RETURN_ADDRESS_OFFSET                                           \
1763  ((DEFAULT_ABI == ABI_AIX                                               \
1764    || DEFAULT_ABI == ABI_DARWIN)        ? (TARGET_32BIT ? 8 : 16) :     \
1765   (DEFAULT_ABI == ABI_V4)               ? 4 :                           \
1766   (internal_error ("RETURN_ADDRESS_OFFSET not supported"), 0))
1767
1768 /* The current return address is in link register (65).  The return address
1769    of anything farther back is accessed normally at an offset of 8 from the
1770    frame pointer.  */
1771 #define RETURN_ADDR_RTX(COUNT, FRAME)                 \
1772   (rs6000_return_addr (COUNT, FRAME))
1773
1774 \f
1775 /* Definitions for register eliminations.
1776
1777    We have two registers that can be eliminated on the RS/6000.  First, the
1778    frame pointer register can often be eliminated in favor of the stack
1779    pointer register.  Secondly, the argument pointer register can always be
1780    eliminated; it is replaced with either the stack or frame pointer.
1781
1782    In addition, we use the elimination mechanism to see if r30 is needed
1783    Initially we assume that it isn't.  If it is, we spill it.  This is done
1784    by making it an eliminable register.  We replace it with itself so that
1785    if it isn't needed, then existing uses won't be modified.  */
1786
1787 /* This is an array of structures.  Each structure initializes one pair
1788    of eliminable registers.  The "from" register number is given first,
1789    followed by "to".  Eliminations of the same "from" register are listed
1790    in order of preference.  */
1791 #define ELIMINABLE_REGS                                 \
1792 {{ HARD_FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM},    \
1793  { FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM},         \
1794  { FRAME_POINTER_REGNUM, HARD_FRAME_POINTER_REGNUM},    \
1795  { ARG_POINTER_REGNUM, STACK_POINTER_REGNUM},           \
1796  { ARG_POINTER_REGNUM, HARD_FRAME_POINTER_REGNUM},      \
1797  { RS6000_PIC_OFFSET_TABLE_REGNUM, RS6000_PIC_OFFSET_TABLE_REGNUM } }
1798
1799 /* Define the offset between two registers, one to be eliminated, and the other
1800    its replacement, at the start of a routine.  */
1801 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET) \
1802   ((OFFSET) = rs6000_initial_elimination_offset(FROM, TO))
1803 \f
1804 /* Addressing modes, and classification of registers for them.  */
1805
1806 #define HAVE_PRE_DECREMENT 1
1807 #define HAVE_PRE_INCREMENT 1
1808 #define HAVE_PRE_MODIFY_DISP 1
1809 #define HAVE_PRE_MODIFY_REG 1
1810
1811 /* Macros to check register numbers against specific register classes.  */
1812
1813 /* These assume that REGNO is a hard or pseudo reg number.
1814    They give nonzero only if REGNO is a hard reg of the suitable class
1815    or a pseudo reg currently allocated to a suitable hard reg.
1816    Since they use reg_renumber, they are safe only once reg_renumber
1817    has been allocated, which happens in local-alloc.c.  */
1818
1819 #define REGNO_OK_FOR_INDEX_P(REGNO)                             \
1820 ((REGNO) < FIRST_PSEUDO_REGISTER                                \
1821  ? (REGNO) <= 31 || (REGNO) == 67                               \
1822    || (REGNO) == FRAME_POINTER_REGNUM                           \
1823  : (reg_renumber[REGNO] >= 0                                    \
1824     && (reg_renumber[REGNO] <= 31 || reg_renumber[REGNO] == 67  \
1825         || reg_renumber[REGNO] == FRAME_POINTER_REGNUM)))
1826
1827 #define REGNO_OK_FOR_BASE_P(REGNO)                              \
1828 ((REGNO) < FIRST_PSEUDO_REGISTER                                \
1829  ? ((REGNO) > 0 && (REGNO) <= 31) || (REGNO) == 67              \
1830    || (REGNO) == FRAME_POINTER_REGNUM                           \
1831  : (reg_renumber[REGNO] > 0                                     \
1832     && (reg_renumber[REGNO] <= 31 || reg_renumber[REGNO] == 67  \
1833         || reg_renumber[REGNO] == FRAME_POINTER_REGNUM)))
1834
1835 /* Nonzero if X is a hard reg that can be used as an index
1836    or if it is a pseudo reg in the non-strict case.  */
1837 #define INT_REG_OK_FOR_INDEX_P(X, STRICT)                       \
1838   ((!(STRICT) && REGNO (X) >= FIRST_PSEUDO_REGISTER)            \
1839    || REGNO_OK_FOR_INDEX_P (REGNO (X)))
1840
1841 /* Nonzero if X is a hard reg that can be used as a base reg
1842    or if it is a pseudo reg in the non-strict case.  */
1843 #define INT_REG_OK_FOR_BASE_P(X, STRICT)                        \
1844   ((!(STRICT) && REGNO (X) >= FIRST_PSEUDO_REGISTER)            \
1845    || REGNO_OK_FOR_BASE_P (REGNO (X)))
1846
1847 \f
1848 /* Maximum number of registers that can appear in a valid memory address.  */
1849
1850 #define MAX_REGS_PER_ADDRESS 2
1851
1852 /* Recognize any constant value that is a valid address.  */
1853
1854 #define CONSTANT_ADDRESS_P(X)   \
1855   (GET_CODE (X) == LABEL_REF || GET_CODE (X) == SYMBOL_REF              \
1856    || GET_CODE (X) == CONST_INT || GET_CODE (X) == CONST                \
1857    || GET_CODE (X) == HIGH)
1858
1859 /* Nonzero if the constant value X is a legitimate general operand.
1860    It is given that X satisfies CONSTANT_P or is a CONST_DOUBLE.
1861
1862    On the RS/6000, all integer constants are acceptable, most won't be valid
1863    for particular insns, though.  Only easy FP constants are
1864    acceptable.  */
1865
1866 #define LEGITIMATE_CONSTANT_P(X)                                \
1867   (((GET_CODE (X) != CONST_DOUBLE                               \
1868      && GET_CODE (X) != CONST_VECTOR)                           \
1869     || GET_MODE (X) == VOIDmode                                 \
1870     || (TARGET_POWERPC64 && GET_MODE (X) == DImode)             \
1871     || easy_fp_constant (X, GET_MODE (X))                       \
1872     || easy_vector_constant (X, GET_MODE (X)))                  \
1873    && !rs6000_tls_referenced_p (X))
1874
1875 #define EASY_VECTOR_15(n) ((n) >= -16 && (n) <= 15)
1876 #define EASY_VECTOR_15_ADD_SELF(n) (!EASY_VECTOR_15((n))        \
1877                                     && EASY_VECTOR_15((n) >> 1) \
1878                                     && ((n) & 1) == 0)
1879
1880 #define EASY_VECTOR_MSB(n,mode)                                         \
1881   (((unsigned HOST_WIDE_INT)n) ==                                       \
1882    ((((unsigned HOST_WIDE_INT)GET_MODE_MASK (mode)) + 1) >> 1))
1883
1884 \f
1885 /* Try a machine-dependent way of reloading an illegitimate address
1886    operand.  If we find one, push the reload and jump to WIN.  This
1887    macro is used in only one place: `find_reloads_address' in reload.c.
1888
1889    Implemented on rs6000 by rs6000_legitimize_reload_address.
1890    Note that (X) is evaluated twice; this is safe in current usage.  */
1891
1892 #define LEGITIMIZE_RELOAD_ADDRESS(X,MODE,OPNUM,TYPE,IND_LEVELS,WIN)          \
1893 do {                                                                         \
1894   int win;                                                                   \
1895   (X) = rs6000_legitimize_reload_address_ptr ((X), (MODE), (OPNUM),          \
1896                         (int)(TYPE), (IND_LEVELS), &win);                    \
1897   if ( win )                                                                 \
1898     goto WIN;                                                                \
1899 } while (0)
1900
1901 #define FIND_BASE_TERM rs6000_find_base_term
1902 \f
1903 /* The register number of the register used to address a table of
1904    static data addresses in memory.  In some cases this register is
1905    defined by a processor's "application binary interface" (ABI).
1906    When this macro is defined, RTL is generated for this register
1907    once, as with the stack pointer and frame pointer registers.  If
1908    this macro is not defined, it is up to the machine-dependent files
1909    to allocate such a register (if necessary).  */
1910
1911 #define RS6000_PIC_OFFSET_TABLE_REGNUM 30
1912 #define PIC_OFFSET_TABLE_REGNUM (flag_pic ? RS6000_PIC_OFFSET_TABLE_REGNUM : INVALID_REGNUM)
1913
1914 #define TOC_REGISTER (TARGET_MINIMAL_TOC ? RS6000_PIC_OFFSET_TABLE_REGNUM : 2)
1915
1916 /* Define this macro if the register defined by
1917    `PIC_OFFSET_TABLE_REGNUM' is clobbered by calls.  Do not define
1918    this macro if `PIC_OFFSET_TABLE_REGNUM' is not defined.  */
1919
1920 /* #define PIC_OFFSET_TABLE_REG_CALL_CLOBBERED */
1921
1922 /* A C expression that is nonzero if X is a legitimate immediate
1923    operand on the target machine when generating position independent
1924    code.  You can assume that X satisfies `CONSTANT_P', so you need
1925    not check this.  You can also assume FLAG_PIC is true, so you need
1926    not check it either.  You need not define this macro if all
1927    constants (including `SYMBOL_REF') can be immediate operands when
1928    generating position independent code.  */
1929
1930 /* #define LEGITIMATE_PIC_OPERAND_P (X) */
1931 \f
1932 /* Define this if some processing needs to be done immediately before
1933    emitting code for an insn.  */
1934
1935 #define FINAL_PRESCAN_INSN(INSN,OPERANDS,NOPERANDS) \
1936   rs6000_final_prescan_insn (INSN, OPERANDS, NOPERANDS)
1937
1938 /* Specify the machine mode that this machine uses
1939    for the index in the tablejump instruction.  */
1940 #define CASE_VECTOR_MODE SImode
1941
1942 /* Define as C expression which evaluates to nonzero if the tablejump
1943    instruction expects the table to contain offsets from the address of the
1944    table.
1945    Do not define this if the table should contain absolute addresses.  */
1946 #define CASE_VECTOR_PC_RELATIVE 1
1947
1948 /* Define this as 1 if `char' should by default be signed; else as 0.  */
1949 #define DEFAULT_SIGNED_CHAR 0
1950
1951 /* This flag, if defined, says the same insns that convert to a signed fixnum
1952    also convert validly to an unsigned one.  */
1953
1954 /* #define FIXUNS_TRUNC_LIKE_FIX_TRUNC */
1955
1956 /* An integer expression for the size in bits of the largest integer machine
1957    mode that should actually be used.  */
1958
1959 /* Allow pairs of registers to be used, which is the intent of the default.  */
1960 #define MAX_FIXED_MODE_SIZE GET_MODE_BITSIZE (TARGET_POWERPC64 ? TImode : DImode)
1961
1962 /* Max number of bytes we can move from memory to memory
1963    in one reasonably fast instruction.  */
1964 #define MOVE_MAX (! TARGET_POWERPC64 ? 4 : 8)
1965 #define MAX_MOVE_MAX 8
1966
1967 /* Nonzero if access to memory by bytes is no faster than for words.
1968    Also nonzero if doing byte operations (specifically shifts) in registers
1969    is undesirable.  */
1970 #define SLOW_BYTE_ACCESS 1
1971
1972 /* Define if operations between registers always perform the operation
1973    on the full register even if a narrower mode is specified.  */
1974 #define WORD_REGISTER_OPERATIONS
1975
1976 /* Define if loading in MODE, an integral mode narrower than BITS_PER_WORD
1977    will either zero-extend or sign-extend.  The value of this macro should
1978    be the code that says which one of the two operations is implicitly
1979    done, UNKNOWN if none.  */
1980 #define LOAD_EXTEND_OP(MODE) ZERO_EXTEND
1981
1982 /* Define if loading short immediate values into registers sign extends.  */
1983 #define SHORT_IMMEDIATES_SIGN_EXTEND
1984 \f
1985 /* Value is 1 if truncating an integer of INPREC bits to OUTPREC bits
1986    is done just by pretending it is already truncated.  */
1987 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC) 1
1988
1989 /* The cntlzw and cntlzd instructions return 32 and 64 for input of zero.  */
1990 #define CLZ_DEFINED_VALUE_AT_ZERO(MODE, VALUE) \
1991   ((VALUE) = ((MODE) == SImode ? 32 : 64), 1)
1992
1993 /* The CTZ patterns return -1 for input of zero.  */
1994 #define CTZ_DEFINED_VALUE_AT_ZERO(MODE, VALUE) ((VALUE) = -1, 1)
1995
1996 /* Specify the machine mode that pointers have.
1997    After generation of rtl, the compiler makes no further distinction
1998    between pointers and any other objects of this machine mode.  */
1999 extern unsigned rs6000_pmode;
2000 #define Pmode ((enum machine_mode)rs6000_pmode)
2001
2002 /* Supply definition of STACK_SIZE_MODE for allocate_dynamic_stack_space.  */
2003 #define STACK_SIZE_MODE (TARGET_32BIT ? SImode : DImode)
2004
2005 /* Mode of a function address in a call instruction (for indexing purposes).
2006    Doesn't matter on RS/6000.  */
2007 #define FUNCTION_MODE SImode
2008
2009 /* Define this if addresses of constant functions
2010    shouldn't be put through pseudo regs where they can be cse'd.
2011    Desirable on machines where ordinary constants are expensive
2012    but a CALL with constant address is cheap.  */
2013 #define NO_FUNCTION_CSE
2014
2015 /* Define this to be nonzero if shift instructions ignore all but the low-order
2016    few bits.
2017
2018    The sle and sre instructions which allow SHIFT_COUNT_TRUNCATED
2019    have been dropped from the PowerPC architecture.  */
2020
2021 #define SHIFT_COUNT_TRUNCATED (TARGET_POWER ? 1 : 0)
2022
2023 /* Adjust the length of an INSN.  LENGTH is the currently-computed length and
2024    should be adjusted to reflect any required changes.  This macro is used when
2025    there is some systematic length adjustment required that would be difficult
2026    to express in the length attribute.  */
2027
2028 /* #define ADJUST_INSN_LENGTH(X,LENGTH) */
2029
2030 /* Given a comparison code (EQ, NE, etc.) and the first operand of a
2031    COMPARE, return the mode to be used for the comparison.  For
2032    floating-point, CCFPmode should be used.  CCUNSmode should be used
2033    for unsigned comparisons.  CCEQmode should be used when we are
2034    doing an inequality comparison on the result of a
2035    comparison.  CCmode should be used in all other cases.  */
2036
2037 #define SELECT_CC_MODE(OP,X,Y) \
2038   (SCALAR_FLOAT_MODE_P (GET_MODE (X)) ? CCFPmode        \
2039    : (OP) == GTU || (OP) == LTU || (OP) == GEU || (OP) == LEU ? CCUNSmode \
2040    : (((OP) == EQ || (OP) == NE) && COMPARISON_P (X)                      \
2041       ? CCEQmode : CCmode))
2042
2043 /* Can the condition code MODE be safely reversed?  This is safe in
2044    all cases on this port, because at present it doesn't use the
2045    trapping FP comparisons (fcmpo).  */
2046 #define REVERSIBLE_CC_MODE(MODE) 1
2047
2048 /* Given a condition code and a mode, return the inverse condition.  */
2049 #define REVERSE_CONDITION(CODE, MODE) rs6000_reverse_condition (MODE, CODE)
2050
2051 \f
2052 /* Control the assembler format that we output.  */
2053
2054 /* A C string constant describing how to begin a comment in the target
2055    assembler language.  The compiler assumes that the comment will end at
2056    the end of the line.  */
2057 #define ASM_COMMENT_START " #"
2058
2059 /* Flag to say the TOC is initialized */
2060 extern int toc_initialized;
2061
2062 /* Macro to output a special constant pool entry.  Go to WIN if we output
2063    it.  Otherwise, it is written the usual way.
2064
2065    On the RS/6000, toc entries are handled this way.  */
2066
2067 #define ASM_OUTPUT_SPECIAL_POOL_ENTRY(FILE, X, MODE, ALIGN, LABELNO, WIN) \
2068 { if (ASM_OUTPUT_SPECIAL_POOL_ENTRY_P (X, MODE))                          \
2069     {                                                                     \
2070       output_toc (FILE, X, LABELNO, MODE);                                \
2071       goto WIN;                                                           \
2072     }                                                                     \
2073 }
2074
2075 #ifdef HAVE_GAS_WEAK
2076 #define RS6000_WEAK 1
2077 #else
2078 #define RS6000_WEAK 0
2079 #endif
2080
2081 #if RS6000_WEAK
2082 /* Used in lieu of ASM_WEAKEN_LABEL.  */
2083 #define ASM_WEAKEN_DECL(FILE, DECL, NAME, VAL)                          \
2084   do                                                                    \
2085     {                                                                   \
2086       fputs ("\t.weak\t", (FILE));                                      \
2087       RS6000_OUTPUT_BASENAME ((FILE), (NAME));                          \
2088       if ((DECL) && TREE_CODE (DECL) == FUNCTION_DECL                   \
2089           && DEFAULT_ABI == ABI_AIX && DOT_SYMBOLS)                     \
2090         {                                                               \
2091           if (TARGET_XCOFF)                                             \
2092             fputs ("[DS]", (FILE));                                     \
2093           fputs ("\n\t.weak\t.", (FILE));                               \
2094           RS6000_OUTPUT_BASENAME ((FILE), (NAME));                      \
2095         }                                                               \
2096       fputc ('\n', (FILE));                                             \
2097       if (VAL)                                                          \
2098         {                                                               \
2099           ASM_OUTPUT_DEF ((FILE), (NAME), (VAL));                       \
2100           if ((DECL) && TREE_CODE (DECL) == FUNCTION_DECL               \
2101               && DEFAULT_ABI == ABI_AIX && DOT_SYMBOLS)                 \
2102             {                                                           \
2103               fputs ("\t.set\t.", (FILE));                              \
2104               RS6000_OUTPUT_BASENAME ((FILE), (NAME));                  \
2105               fputs (",.", (FILE));                                     \
2106               RS6000_OUTPUT_BASENAME ((FILE), (VAL));                   \
2107               fputc ('\n', (FILE));                                     \
2108             }                                                           \
2109         }                                                               \
2110     }                                                                   \
2111   while (0)
2112 #endif
2113
2114 #if HAVE_GAS_WEAKREF
2115 #define ASM_OUTPUT_WEAKREF(FILE, DECL, NAME, VALUE)                     \
2116   do                                                                    \
2117     {                                                                   \
2118       fputs ("\t.weakref\t", (FILE));                                   \
2119       RS6000_OUTPUT_BASENAME ((FILE), (NAME));                          \
2120       fputs (", ", (FILE));                                             \
2121       RS6000_OUTPUT_BASENAME ((FILE), (VALUE));                         \
2122       if ((DECL) && TREE_CODE (DECL) == FUNCTION_DECL                   \
2123           && DEFAULT_ABI == ABI_AIX && DOT_SYMBOLS)                     \
2124         {                                                               \
2125           fputs ("\n\t.weakref\t.", (FILE));                            \
2126           RS6000_OUTPUT_BASENAME ((FILE), (NAME));                      \
2127           fputs (", .", (FILE));                                        \
2128           RS6000_OUTPUT_BASENAME ((FILE), (VALUE));                     \
2129         }                                                               \
2130       fputc ('\n', (FILE));                                             \
2131     } while (0)
2132 #endif
2133
2134 /* This implements the `alias' attribute.  */
2135 #undef  ASM_OUTPUT_DEF_FROM_DECLS
2136 #define ASM_OUTPUT_DEF_FROM_DECLS(FILE, DECL, TARGET)                   \
2137   do                                                                    \
2138     {                                                                   \
2139       const char *alias = XSTR (XEXP (DECL_RTL (DECL), 0), 0);          \
2140       const char *name = IDENTIFIER_POINTER (TARGET);                   \
2141       if (TREE_CODE (DECL) == FUNCTION_DECL                             \
2142           && DEFAULT_ABI == ABI_AIX && DOT_SYMBOLS)                     \
2143         {                                                               \
2144           if (TREE_PUBLIC (DECL))                                       \
2145             {                                                           \
2146               if (!RS6000_WEAK || !DECL_WEAK (DECL))                    \
2147                 {                                                       \
2148                   fputs ("\t.globl\t.", FILE);                          \
2149                   RS6000_OUTPUT_BASENAME (FILE, alias);                 \
2150                   putc ('\n', FILE);                                    \
2151                 }                                                       \
2152             }                                                           \
2153           else if (TARGET_XCOFF)                                        \
2154             {                                                           \
2155               fputs ("\t.lglobl\t.", FILE);                             \
2156               RS6000_OUTPUT_BASENAME (FILE, alias);                     \
2157               putc ('\n', FILE);                                        \
2158             }                                                           \
2159           fputs ("\t.set\t.", FILE);                                    \
2160           RS6000_OUTPUT_BASENAME (FILE, alias);                         \
2161           fputs (",.", FILE);                                           \
2162           RS6000_OUTPUT_BASENAME (FILE, name);                          \
2163           fputc ('\n', FILE);                                           \
2164         }                                                               \
2165       ASM_OUTPUT_DEF (FILE, alias, name);                               \
2166     }                                                                   \
2167    while (0)
2168
2169 #define TARGET_ASM_FILE_START rs6000_file_start
2170
2171 /* Output to assembler file text saying following lines
2172    may contain character constants, extra white space, comments, etc.  */
2173
2174 #define ASM_APP_ON ""
2175
2176 /* Output to assembler file text saying following lines
2177    no longer contain unusual constructs.  */
2178
2179 #define ASM_APP_OFF ""
2180
2181 /* How to refer to registers in assembler output.
2182    This sequence is indexed by compiler's hard-register-number (see above).  */
2183
2184 extern char rs6000_reg_names[][8];      /* register names (0 vs. %r0).  */
2185
2186 #define REGISTER_NAMES                                                  \
2187 {                                                                       \
2188   &rs6000_reg_names[ 0][0],     /* r0   */                              \
2189   &rs6000_reg_names[ 1][0],     /* r1   */                              \
2190   &rs6000_reg_names[ 2][0],     /* r2   */                              \
2191   &rs6000_reg_names[ 3][0],     /* r3   */                              \
2192   &rs6000_reg_names[ 4][0],     /* r4   */                              \
2193   &rs6000_reg_names[ 5][0],     /* r5   */                              \
2194   &rs6000_reg_names[ 6][0],     /* r6   */                              \
2195   &rs6000_reg_names[ 7][0],     /* r7   */                              \
2196   &rs6000_reg_names[ 8][0],     /* r8   */                              \
2197   &rs6000_reg_names[ 9][0],     /* r9   */                              \
2198   &rs6000_reg_names[10][0],     /* r10  */                              \
2199   &rs6000_reg_names[11][0],     /* r11  */                              \
2200   &rs6000_reg_names[12][0],     /* r12  */                              \
2201   &rs6000_reg_names[13][0],     /* r13  */                              \
2202   &rs6000_reg_names[14][0],     /* r14  */                              \
2203   &rs6000_reg_names[15][0],     /* r15  */                              \
2204   &rs6000_reg_names[16][0],     /* r16  */                              \
2205   &rs6000_reg_names[17][0],     /* r17  */                              \
2206   &rs6000_reg_names[18][0],     /* r18  */                              \
2207   &rs6000_reg_names[19][0],     /* r19  */                              \
2208   &rs6000_reg_names[20][0],     /* r20  */                              \
2209   &rs6000_reg_names[21][0],     /* r21  */                              \
2210   &rs6000_reg_names[22][0],     /* r22  */                              \
2211   &rs6000_reg_names[23][0],     /* r23  */                              \
2212   &rs6000_reg_names[24][0],     /* r24  */                              \
2213   &rs6000_reg_names[25][0],     /* r25  */                              \
2214   &rs6000_reg_names[26][0],     /* r26  */                              \
2215   &rs6000_reg_names[27][0],     /* r27  */                              \
2216   &rs6000_reg_names[28][0],     /* r28  */                              \
2217   &rs6000_reg_names[29][0],     /* r29  */                              \
2218   &rs6000_reg_names[30][0],     /* r30  */                              \
2219   &rs6000_reg_names[31][0],     /* r31  */                              \
2220                                                                         \
2221   &rs6000_reg_names[32][0],     /* fr0  */                              \
2222   &rs6000_reg_names[33][0],     /* fr1  */                              \
2223   &rs6000_reg_names[34][0],     /* fr2  */                              \
2224   &rs6000_reg_names[35][0],     /* fr3  */                              \
2225   &rs6000_reg_names[36][0],     /* fr4  */                              \
2226   &rs6000_reg_names[37][0],     /* fr5  */                              \
2227   &rs6000_reg_names[38][0],     /* fr6  */                              \
2228   &rs6000_reg_names[39][0],     /* fr7  */                              \
2229   &rs6000_reg_names[40][0],     /* fr8  */                              \
2230   &rs6000_reg_names[41][0],     /* fr9  */                              \
2231   &rs6000_reg_names[42][0],     /* fr10 */                              \
2232   &rs6000_reg_names[43][0],     /* fr11 */                              \
2233   &rs6000_reg_names[44][0],     /* fr12 */                              \
2234   &rs6000_reg_names[45][0],     /* fr13 */                              \
2235   &rs6000_reg_names[46][0],     /* fr14 */                              \
2236   &rs6000_reg_names[47][0],     /* fr15 */                              \
2237   &rs6000_reg_names[48][0],     /* fr16 */                              \
2238   &rs6000_reg_names[49][0],     /* fr17 */                              \
2239   &rs6000_reg_names[50][0],     /* fr18 */                              \
2240   &rs6000_reg_names[51][0],     /* fr19 */                              \
2241   &rs6000_reg_names[52][0],     /* fr20 */                              \
2242   &rs6000_reg_names[53][0],     /* fr21 */                              \
2243   &rs6000_reg_names[54][0],     /* fr22 */                              \
2244   &rs6000_reg_names[55][0],     /* fr23 */                              \
2245   &rs6000_reg_names[56][0],     /* fr24 */                              \
2246   &rs6000_reg_names[57][0],     /* fr25 */                              \
2247   &rs6000_reg_names[58][0],     /* fr26 */                              \
2248   &rs6000_reg_names[59][0],     /* fr27 */                              \
2249   &rs6000_reg_names[60][0],     /* fr28 */                              \
2250   &rs6000_reg_names[61][0],     /* fr29 */                              \
2251   &rs6000_reg_names[62][0],     /* fr30 */                              \
2252   &rs6000_reg_names[63][0],     /* fr31 */                              \
2253                                                                         \
2254   &rs6000_reg_names[64][0],     /* mq   */                              \
2255   &rs6000_reg_names[65][0],     /* lr   */                              \
2256   &rs6000_reg_names[66][0],     /* ctr  */                              \
2257   &rs6000_reg_names[67][0],     /* ap   */                              \
2258                                                                         \
2259   &rs6000_reg_names[68][0],     /* cr0  */                              \
2260   &rs6000_reg_names[69][0],     /* cr1  */                              \
2261   &rs6000_reg_names[70][0],     /* cr2  */                              \
2262   &rs6000_reg_names[71][0],     /* cr3  */                              \
2263   &rs6000_reg_names[72][0],     /* cr4  */                              \
2264   &rs6000_reg_names[73][0],     /* cr5  */                              \
2265   &rs6000_reg_names[74][0],     /* cr6  */                              \
2266   &rs6000_reg_names[75][0],     /* cr7  */                              \
2267                                                                         \
2268   &rs6000_reg_names[76][0],     /* ca  */                               \
2269                                                                         \
2270   &rs6000_reg_names[77][0],     /* v0  */                               \
2271   &rs6000_reg_names[78][0],     /* v1  */                               \
2272   &rs6000_reg_names[79][0],     /* v2  */                               \
2273   &rs6000_reg_names[80][0],     /* v3  */                               \
2274   &rs6000_reg_names[81][0],     /* v4  */                               \
2275   &rs6000_reg_names[82][0],     /* v5  */                               \
2276   &rs6000_reg_names[83][0],     /* v6  */                               \
2277   &rs6000_reg_names[84][0],     /* v7  */                               \
2278   &rs6000_reg_names[85][0],     /* v8  */                               \
2279   &rs6000_reg_names[86][0],     /* v9  */                               \
2280   &rs6000_reg_names[87][0],     /* v10  */                              \
2281   &rs6000_reg_names[88][0],     /* v11  */                              \
2282   &rs6000_reg_names[89][0],     /* v12  */                              \
2283   &rs6000_reg_names[90][0],     /* v13  */                              \
2284   &rs6000_reg_names[91][0],     /* v14  */                              \
2285   &rs6000_reg_names[92][0],     /* v15  */                              \
2286   &rs6000_reg_names[93][0],     /* v16  */                              \
2287   &rs6000_reg_names[94][0],     /* v17  */                              \
2288   &rs6000_reg_names[95][0],     /* v18  */                              \
2289   &rs6000_reg_names[96][0],     /* v19  */                              \
2290   &rs6000_reg_names[97][0],     /* v20  */                              \
2291   &rs6000_reg_names[98][0],     /* v21  */                              \
2292   &rs6000_reg_names[99][0],     /* v22  */                              \
2293   &rs6000_reg_names[100][0],    /* v23  */                              \
2294   &rs6000_reg_names[101][0],    /* v24  */                              \
2295   &rs6000_reg_names[102][0],    /* v25  */                              \
2296   &rs6000_reg_names[103][0],    /* v26  */                              \
2297   &rs6000_reg_names[104][0],    /* v27  */                              \
2298   &rs6000_reg_names[105][0],    /* v28  */                              \
2299   &rs6000_reg_names[106][0],    /* v29  */                              \
2300   &rs6000_reg_names[107][0],    /* v30  */                              \
2301   &rs6000_reg_names[108][0],    /* v31  */                              \
2302   &rs6000_reg_names[109][0],    /* vrsave  */                           \
2303   &rs6000_reg_names[110][0],    /* vscr  */                             \
2304   &rs6000_reg_names[111][0],    /* spe_acc */                           \
2305   &rs6000_reg_names[112][0],    /* spefscr */                           \
2306   &rs6000_reg_names[113][0],    /* sfp  */                              \
2307 }
2308
2309 /* Table of additional register names to use in user input.  */
2310
2311 #define ADDITIONAL_REGISTER_NAMES \
2312  {{"r0",    0}, {"r1",    1}, {"r2",    2}, {"r3",    3},       \
2313   {"r4",    4}, {"r5",    5}, {"r6",    6}, {"r7",    7},       \
2314   {"r8",    8}, {"r9",    9}, {"r10",  10}, {"r11",  11},       \
2315   {"r12",  12}, {"r13",  13}, {"r14",  14}, {"r15",  15},       \
2316   {"r16",  16}, {"r17",  17}, {"r18",  18}, {"r19",  19},       \
2317   {"r20",  20}, {"r21",  21}, {"r22",  22}, {"r23",  23},       \
2318   {"r24",  24}, {"r25",  25}, {"r26",  26}, {"r27",  27},       \
2319   {"r28",  28}, {"r29",  29}, {"r30",  30}, {"r31",  31},       \
2320   {"fr0",  32}, {"fr1",  33}, {"fr2",  34}, {"fr3",  35},       \
2321   {"fr4",  36}, {"fr5",  37}, {"fr6",  38}, {"fr7",  39},       \
2322   {"fr8",  40}, {"fr9",  41}, {"fr10", 42}, {"fr11", 43},       \
2323   {"fr12", 44}, {"fr13", 45}, {"fr14", 46}, {"fr15", 47},       \
2324   {"fr16", 48}, {"fr17", 49}, {"fr18", 50}, {"fr19", 51},       \
2325   {"fr20", 52}, {"fr21", 53}, {"fr22", 54}, {"fr23", 55},       \
2326   {"fr24", 56}, {"fr25", 57}, {"fr26", 58}, {"fr27", 59},       \
2327   {"fr28", 60}, {"fr29", 61}, {"fr30", 62}, {"fr31", 63},       \
2328   {"v0",   77}, {"v1",   78}, {"v2",   79}, {"v3",   80},       \
2329   {"v4",   81}, {"v5",   82}, {"v6",   83}, {"v7",   84},       \
2330   {"v8",   85}, {"v9",   86}, {"v10",  87}, {"v11",  88},       \
2331   {"v12",  89}, {"v13",  90}, {"v14",  91}, {"v15",  92},       \
2332   {"v16",  93}, {"v17",  94}, {"v18",  95}, {"v19",  96},       \
2333   {"v20",  97}, {"v21",  98}, {"v22",  99}, {"v23",  100},      \
2334   {"v24",  101},{"v25",  102},{"v26",  103},{"v27",  104},      \
2335   {"v28",  105},{"v29",  106},{"v30",  107},{"v31",  108},      \
2336   {"vrsave", 109}, {"vscr", 110},                               \
2337   {"spe_acc", 111}, {"spefscr", 112},                           \
2338   /* no additional names for: mq, lr, ctr, ap */                \
2339   {"cr0",  68}, {"cr1",  69}, {"cr2",  70}, {"cr3",  71},       \
2340   {"cr4",  72}, {"cr5",  73}, {"cr6",  74}, {"cr7",  75},       \
2341   {"cc",   68}, {"sp",    1}, {"toc",   2},                     \
2342   /* CA is only part of XER, but we do not model the other parts (yet).  */ \
2343   {"xer",  76},                                                 \
2344   /* VSX registers overlaid on top of FR, Altivec registers */  \
2345   {"vs0",  32}, {"vs1",  33}, {"vs2",  34}, {"vs3",  35},       \
2346   {"vs4",  36}, {"vs5",  37}, {"vs6",  38}, {"vs7",  39},       \
2347   {"vs8",  40}, {"vs9",  41}, {"vs10", 42}, {"vs11", 43},       \
2348   {"vs12", 44}, {"vs13", 45}, {"vs14", 46}, {"vs15", 47},       \
2349   {"vs16", 48}, {"vs17", 49}, {"vs18", 50}, {"vs19", 51},       \
2350   {"vs20", 52}, {"vs21", 53}, {"vs22", 54}, {"vs23", 55},       \
2351   {"vs24", 56}, {"vs25", 57}, {"vs26", 58}, {"vs27", 59},       \
2352   {"vs28", 60}, {"vs29", 61}, {"vs30", 62}, {"vs31", 63},       \
2353   {"vs32", 77}, {"vs33", 78}, {"vs34", 79}, {"vs35", 80},       \
2354   {"vs36", 81}, {"vs37", 82}, {"vs38", 83}, {"vs39", 84},       \
2355   {"vs40", 85}, {"vs41", 86}, {"vs42", 87}, {"vs43", 88},       \
2356   {"vs44", 89}, {"vs45", 90}, {"vs46", 91}, {"vs47", 92},       \
2357   {"vs48", 93}, {"vs49", 94}, {"vs50", 95}, {"vs51", 96},       \
2358   {"vs52", 97}, {"vs53", 98}, {"vs54", 99}, {"vs55", 100},      \
2359   {"vs56", 101},{"vs57", 102},{"vs58", 103},{"vs59", 104},      \
2360   {"vs60", 105},{"vs61", 106},{"vs62", 107},{"vs63", 108} }
2361
2362 /* Text to write out after a CALL that may be replaced by glue code by
2363    the loader.  This depends on the AIX version.  */
2364 #define RS6000_CALL_GLUE "cror 31,31,31"
2365
2366 /* This is how to output an element of a case-vector that is relative.  */
2367
2368 #define ASM_OUTPUT_ADDR_DIFF_ELT(FILE, BODY, VALUE, REL) \
2369   do { char buf[100];                                   \
2370        fputs ("\t.long ", FILE);                        \
2371        ASM_GENERATE_INTERNAL_LABEL (buf, "L", VALUE);   \
2372        assemble_name (FILE, buf);                       \
2373        putc ('-', FILE);                                \
2374        ASM_GENERATE_INTERNAL_LABEL (buf, "L", REL);     \
2375        assemble_name (FILE, buf);                       \
2376        putc ('\n', FILE);                               \
2377      } while (0)
2378
2379 /* This is how to output an assembler line
2380    that says to advance the location counter
2381    to a multiple of 2**LOG bytes.  */
2382
2383 #define ASM_OUTPUT_ALIGN(FILE,LOG)      \
2384   if ((LOG) != 0)                       \
2385     fprintf (FILE, "\t.align %d\n", (LOG))
2386
2387 /* Pick up the return address upon entry to a procedure. Used for
2388    dwarf2 unwind information.  This also enables the table driven
2389    mechanism.  */
2390
2391 #define INCOMING_RETURN_ADDR_RTX   gen_rtx_REG (Pmode, LR_REGNO)
2392 #define DWARF_FRAME_RETURN_COLUMN  DWARF_FRAME_REGNUM (LR_REGNO)
2393
2394 /* Describe how we implement __builtin_eh_return.  */
2395 #define EH_RETURN_DATA_REGNO(N) ((N) < 4 ? (N) + 3 : INVALID_REGNUM)
2396 #define EH_RETURN_STACKADJ_RTX  gen_rtx_REG (Pmode, 10)
2397
2398 /* Print operand X (an rtx) in assembler syntax to file FILE.
2399    CODE is a letter or dot (`z' in `%z0') or 0 if no letter was specified.
2400    For `%' followed by punctuation, CODE is the punctuation and X is null.  */
2401
2402 #define PRINT_OPERAND(FILE, X, CODE)  print_operand (FILE, X, CODE)
2403
2404 /* Define which CODE values are valid.  */
2405
2406 #define PRINT_OPERAND_PUNCT_VALID_P(CODE)  \
2407   ((CODE) == '.' || (CODE) == '&')
2408
2409 /* Print a memory address as an operand to reference that memory location.  */
2410
2411 #define PRINT_OPERAND_ADDRESS(FILE, ADDR) print_operand_address (FILE, ADDR)
2412
2413 /* uncomment for disabling the corresponding default options */
2414 /* #define  MACHINE_no_sched_interblock */
2415 /* #define  MACHINE_no_sched_speculative */
2416 /* #define  MACHINE_no_sched_speculative_load */
2417
2418 /* General flags.  */
2419 extern int frame_pointer_needed;
2420
2421 /* Classification of the builtin functions to properly set the declaration tree
2422    flags.  */
2423 enum rs6000_btc
2424 {
2425   RS6000_BTC_MISC,              /* assume builtin can do anything */
2426   RS6000_BTC_CONST,             /* builtin is a 'const' function.  */
2427   RS6000_BTC_PURE,              /* builtin is a 'pure' function.  */
2428   RS6000_BTC_FP_PURE            /* builtin is 'pure' if rounding math.  */
2429 };
2430
2431 /* Convenience macros to document the instruction type.  */
2432 #define RS6000_BTC_MEM  RS6000_BTC_MISC /* load/store touches memory */
2433 #define RS6000_BTC_SAT  RS6000_BTC_MISC /* VMX saturate sets VSCR register */
2434
2435 #undef RS6000_BUILTIN
2436 #undef RS6000_BUILTIN_EQUATE
2437 #define RS6000_BUILTIN(NAME, TYPE) NAME,
2438 #define RS6000_BUILTIN_EQUATE(NAME, VALUE) NAME = VALUE,
2439
2440 enum rs6000_builtins
2441 {
2442 #include "rs6000-builtin.def"
2443
2444   RS6000_BUILTIN_COUNT
2445 };
2446
2447 #undef RS6000_BUILTIN
2448 #undef RS6000_BUILTIN_EQUATE
2449
2450 enum rs6000_builtin_type_index
2451 {
2452   RS6000_BTI_NOT_OPAQUE,
2453   RS6000_BTI_opaque_V2SI,
2454   RS6000_BTI_opaque_V2SF,
2455   RS6000_BTI_opaque_p_V2SI,
2456   RS6000_BTI_opaque_V4SI,
2457   RS6000_BTI_V16QI,
2458   RS6000_BTI_V2SI,
2459   RS6000_BTI_V2SF,
2460   RS6000_BTI_V2DI,
2461   RS6000_BTI_V2DF,
2462   RS6000_BTI_V4HI,
2463   RS6000_BTI_V4SI,
2464   RS6000_BTI_V4SF,
2465   RS6000_BTI_V8HI,
2466   RS6000_BTI_unsigned_V16QI,
2467   RS6000_BTI_unsigned_V8HI,
2468   RS6000_BTI_unsigned_V4SI,
2469   RS6000_BTI_unsigned_V2DI,
2470   RS6000_BTI_bool_char,          /* __bool char */
2471   RS6000_BTI_bool_short,         /* __bool short */
2472   RS6000_BTI_bool_int,           /* __bool int */
2473   RS6000_BTI_bool_long,          /* __bool long */
2474   RS6000_BTI_pixel,              /* __pixel */
2475   RS6000_BTI_bool_V16QI,         /* __vector __bool char */
2476   RS6000_BTI_bool_V8HI,          /* __vector __bool short */
2477   RS6000_BTI_bool_V4SI,          /* __vector __bool int */
2478   RS6000_BTI_bool_V2DI,          /* __vector __bool long */
2479   RS6000_BTI_pixel_V8HI,         /* __vector __pixel */
2480   RS6000_BTI_long,               /* long_integer_type_node */
2481   RS6000_BTI_unsigned_long,      /* long_unsigned_type_node */
2482   RS6000_BTI_INTQI,              /* intQI_type_node */
2483   RS6000_BTI_UINTQI,             /* unsigned_intQI_type_node */
2484   RS6000_BTI_INTHI,              /* intHI_type_node */
2485   RS6000_BTI_UINTHI,             /* unsigned_intHI_type_node */
2486   RS6000_BTI_INTSI,              /* intSI_type_node */
2487   RS6000_BTI_UINTSI,             /* unsigned_intSI_type_node */
2488   RS6000_BTI_INTDI,              /* intDI_type_node */
2489   RS6000_BTI_UINTDI,             /* unsigned_intDI_type_node */
2490   RS6000_BTI_float,              /* float_type_node */
2491   RS6000_BTI_double,             /* double_type_node */
2492   RS6000_BTI_void,               /* void_type_node */
2493   RS6000_BTI_MAX
2494 };
2495
2496
2497 #define opaque_V2SI_type_node         (rs6000_builtin_types[RS6000_BTI_opaque_V2SI])
2498 #define opaque_V2SF_type_node         (rs6000_builtin_types[RS6000_BTI_opaque_V2SF])
2499 #define opaque_p_V2SI_type_node       (rs6000_builtin_types[RS6000_BTI_opaque_p_V2SI])
2500 #define opaque_V4SI_type_node         (rs6000_builtin_types[RS6000_BTI_opaque_V4SI])
2501 #define V16QI_type_node               (rs6000_builtin_types[RS6000_BTI_V16QI])
2502 #define V2DI_type_node                (rs6000_builtin_types[RS6000_BTI_V2DI])
2503 #define V2DF_type_node                (rs6000_builtin_types[RS6000_BTI_V2DF])
2504 #define V2SI_type_node                (rs6000_builtin_types[RS6000_BTI_V2SI])
2505 #define V2SF_type_node                (rs6000_builtin_types[RS6000_BTI_V2SF])
2506 #define V4HI_type_node                (rs6000_builtin_types[RS6000_BTI_V4HI])
2507 #define V4SI_type_node                (rs6000_builtin_types[RS6000_BTI_V4SI])
2508 #define V4SF_type_node                (rs6000_builtin_types[RS6000_BTI_V4SF])
2509 #define V8HI_type_node                (rs6000_builtin_types[RS6000_BTI_V8HI])
2510 #define unsigned_V16QI_type_node      (rs6000_builtin_types[RS6000_BTI_unsigned_V16QI])
2511 #define unsigned_V8HI_type_node       (rs6000_builtin_types[RS6000_BTI_unsigned_V8HI])
2512 #define unsigned_V4SI_type_node       (rs6000_builtin_types[RS6000_BTI_unsigned_V4SI])
2513 #define unsigned_V2DI_type_node       (rs6000_builtin_types[RS6000_BTI_unsigned_V2DI])
2514 #define bool_char_type_node           (rs6000_builtin_types[RS6000_BTI_bool_char])
2515 #define bool_short_type_node          (rs6000_builtin_types[RS6000_BTI_bool_short])
2516 #define bool_int_type_node            (rs6000_builtin_types[RS6000_BTI_bool_int])
2517 #define bool_long_type_node           (rs6000_builtin_types[RS6000_BTI_bool_long])
2518 #define pixel_type_node               (rs6000_builtin_types[RS6000_BTI_pixel])
2519 #define bool_V16QI_type_node          (rs6000_builtin_types[RS6000_BTI_bool_V16QI])
2520 #define bool_V8HI_type_node           (rs6000_builtin_types[RS6000_BTI_bool_V8HI])
2521 #define bool_V4SI_type_node           (rs6000_builtin_types[RS6000_BTI_bool_V4SI])
2522 #define bool_V2DI_type_node           (rs6000_builtin_types[RS6000_BTI_bool_V2DI])
2523 #define pixel_V8HI_type_node          (rs6000_builtin_types[RS6000_BTI_pixel_V8HI])
2524
2525 #define long_integer_type_internal_node  (rs6000_builtin_types[RS6000_BTI_long])
2526 #define long_unsigned_type_internal_node (rs6000_builtin_types[RS6000_BTI_unsigned_long])
2527 #define intQI_type_internal_node         (rs6000_builtin_types[RS6000_BTI_INTQI])
2528 #define uintQI_type_internal_node        (rs6000_builtin_types[RS6000_BTI_UINTQI])
2529 #define intHI_type_internal_node         (rs6000_builtin_types[RS6000_BTI_INTHI])
2530 #define uintHI_type_internal_node        (rs6000_builtin_types[RS6000_BTI_UINTHI])
2531 #define intSI_type_internal_node         (rs6000_builtin_types[RS6000_BTI_INTSI])
2532 #define uintSI_type_internal_node        (rs6000_builtin_types[RS6000_BTI_UINTSI])
2533 #define intDI_type_internal_node         (rs6000_builtin_types[RS6000_BTI_INTDI])
2534 #define uintDI_type_internal_node        (rs6000_builtin_types[RS6000_BTI_UINTDI])
2535 #define float_type_internal_node         (rs6000_builtin_types[RS6000_BTI_float])
2536 #define double_type_internal_node        (rs6000_builtin_types[RS6000_BTI_double])
2537 #define void_type_internal_node          (rs6000_builtin_types[RS6000_BTI_void])
2538
2539 extern GTY(()) tree rs6000_builtin_types[RS6000_BTI_MAX];
2540 extern GTY(()) tree rs6000_builtin_decls[RS6000_BUILTIN_COUNT];
2541