OSDN Git Service

2007-08-11 David Edelsohn <edelsohn@gnu.org>
[pf3gnuchains/gcc-fork.git] / gcc / config / rs6000 / rs6000.h
1 /* Definitions of target machine for GNU compiler, for IBM RS/6000.
2    Copyright (C) 1992, 1993, 1994, 1995, 1996, 1997, 1998, 1999,
3    2000, 2001, 2002, 2003, 2004, 2005, 2006, 2007
4    Free Software Foundation, Inc.
5    Contributed by Richard Kenner (kenner@vlsi1.ultra.nyu.edu)
6
7    This file is part of GCC.
8
9    GCC is free software; you can redistribute it and/or modify it
10    under the terms of the GNU General Public License as published
11    by the Free Software Foundation; either version 3, or (at your
12    option) any later version.
13
14    GCC is distributed in the hope that it will be useful, but WITHOUT
15    ANY WARRANTY; without even the implied warranty of MERCHANTABILITY
16    or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public
17    License for more details.
18
19    You should have received a copy of the GNU General Public License
20    along with GCC; see the file COPYING3.  If not see
21    <http://www.gnu.org/licenses/>.  */
22
23 /* Note that some other tm.h files include this one and then override
24    many of the definitions.  */
25
26 /* Definitions for the object file format.  These are set at
27    compile-time.  */
28
29 #define OBJECT_XCOFF 1
30 #define OBJECT_ELF 2
31 #define OBJECT_PEF 3
32 #define OBJECT_MACHO 4
33
34 #define TARGET_ELF (TARGET_OBJECT_FORMAT == OBJECT_ELF)
35 #define TARGET_XCOFF (TARGET_OBJECT_FORMAT == OBJECT_XCOFF)
36 #define TARGET_MACOS (TARGET_OBJECT_FORMAT == OBJECT_PEF)
37 #define TARGET_MACHO (TARGET_OBJECT_FORMAT == OBJECT_MACHO)
38
39 #ifndef TARGET_AIX
40 #define TARGET_AIX 0
41 #endif
42
43 /* Control whether function entry points use a "dot" symbol when
44    ABI_AIX.  */
45 #define DOT_SYMBOLS 1
46
47 /* Default string to use for cpu if not specified.  */
48 #ifndef TARGET_CPU_DEFAULT
49 #define TARGET_CPU_DEFAULT ((char *)0)
50 #endif
51
52 /* If configured for PPC405, support PPC405CR Erratum77.  */
53 #ifdef CONFIG_PPC405CR
54 #define PPC405_ERRATUM77 (rs6000_cpu == PROCESSOR_PPC405)
55 #else
56 #define PPC405_ERRATUM77 0
57 #endif
58
59 /* Common ASM definitions used by ASM_SPEC among the various targets
60    for handling -mcpu=xxx switches.  */
61 #define ASM_CPU_SPEC \
62 "%{!mcpu*: \
63   %{mpower: %{!mpower2: -mpwr}} \
64   %{mpower2: -mpwrx} \
65   %{mpowerpc64*: -mppc64} \
66   %{!mpowerpc64*: %{mpowerpc*: -mppc}} \
67   %{mno-power: %{!mpowerpc*: -mcom}} \
68   %{!mno-power: %{!mpower*: %(asm_default)}}} \
69 %{mcpu=common: -mcom} \
70 %{mcpu=cell: -mcell} \
71 %{mcpu=power: -mpwr} \
72 %{mcpu=power2: -mpwrx} \
73 %{mcpu=power3: -mppc64} \
74 %{mcpu=power4: -mpower4} \
75 %{mcpu=power5: -mpower4} \
76 %{mcpu=power5+: -mpower4} \
77 %{mcpu=power6: -mpower4 -maltivec} \
78 %{mcpu=power6x: -mpower4 -maltivec} \
79 %{mcpu=powerpc: -mppc} \
80 %{mcpu=rios: -mpwr} \
81 %{mcpu=rios1: -mpwr} \
82 %{mcpu=rios2: -mpwrx} \
83 %{mcpu=rsc: -mpwr} \
84 %{mcpu=rsc1: -mpwr} \
85 %{mcpu=rs64a: -mppc64} \
86 %{mcpu=401: -mppc} \
87 %{mcpu=403: -m403} \
88 %{mcpu=405: -m405} \
89 %{mcpu=405fp: -m405} \
90 %{mcpu=440: -m440} \
91 %{mcpu=440fp: -m440} \
92 %{mcpu=505: -mppc} \
93 %{mcpu=601: -m601} \
94 %{mcpu=602: -mppc} \
95 %{mcpu=603: -mppc} \
96 %{mcpu=603e: -mppc} \
97 %{mcpu=ec603e: -mppc} \
98 %{mcpu=604: -mppc} \
99 %{mcpu=604e: -mppc} \
100 %{mcpu=620: -mppc64} \
101 %{mcpu=630: -mppc64} \
102 %{mcpu=740: -mppc} \
103 %{mcpu=750: -mppc} \
104 %{mcpu=G3: -mppc} \
105 %{mcpu=7400: -mppc -maltivec} \
106 %{mcpu=7450: -mppc -maltivec} \
107 %{mcpu=G4: -mppc -maltivec} \
108 %{mcpu=801: -mppc} \
109 %{mcpu=821: -mppc} \
110 %{mcpu=823: -mppc} \
111 %{mcpu=860: -mppc} \
112 %{mcpu=970: -mpower4 -maltivec} \
113 %{mcpu=G5: -mpower4 -maltivec} \
114 %{mcpu=8540: -me500} \
115 %{maltivec: -maltivec} \
116 -many"
117
118 #define CPP_DEFAULT_SPEC ""
119
120 #define ASM_DEFAULT_SPEC ""
121
122 /* This macro defines names of additional specifications to put in the specs
123    that can be used in various specifications like CC1_SPEC.  Its definition
124    is an initializer with a subgrouping for each command option.
125
126    Each subgrouping contains a string constant, that defines the
127    specification name, and a string constant that used by the GCC driver
128    program.
129
130    Do not define this macro if it does not need to do anything.  */
131
132 #define SUBTARGET_EXTRA_SPECS
133
134 #define EXTRA_SPECS                                                     \
135   { "cpp_default",              CPP_DEFAULT_SPEC },                     \
136   { "asm_cpu",                  ASM_CPU_SPEC },                         \
137   { "asm_default",              ASM_DEFAULT_SPEC },                     \
138   { "cc1_cpu",                  CC1_CPU_SPEC },                         \
139   SUBTARGET_EXTRA_SPECS
140
141 /* -mcpu=native handling only makes sense with compiler running on
142    an PowerPC chip.  If changing this condition, also change
143    the condition in driver-rs6000.c.  */
144 #if defined(__powerpc__) || defined(__POWERPC__) || defined(_AIX)
145 /* In driver-rs6000.c.  */
146 extern const char *host_detect_local_cpu (int argc, const char **argv);
147 #define EXTRA_SPEC_FUNCTIONS \
148   { "local_cpu_detect", host_detect_local_cpu },
149 #define HAVE_LOCAL_CPU_DETECT
150 #endif
151
152 #ifndef CC1_CPU_SPEC
153 #ifdef HAVE_LOCAL_CPU_DETECT
154 #define CC1_CPU_SPEC \
155 "%{mcpu=native:%<mcpu=native %:local_cpu_detect(cpu)} \
156  %{mtune=native:%<mtune=native %:local_cpu_detect(tune)}"
157 #else
158 #define CC1_CPU_SPEC ""
159 #endif
160 #endif
161
162 /* Architecture type.  */
163
164 /* Define TARGET_MFCRF if the target assembler does not support the
165    optional field operand for mfcr.  */
166
167 #ifndef HAVE_AS_MFCRF
168 #undef  TARGET_MFCRF
169 #define TARGET_MFCRF 0
170 #endif
171
172 /* Define TARGET_POPCNTB if the target assembler does not support the
173    popcount byte instruction.  */
174
175 #ifndef HAVE_AS_POPCNTB
176 #undef  TARGET_POPCNTB
177 #define TARGET_POPCNTB 0
178 #endif
179
180 /* Define TARGET_FPRND if the target assembler does not support the
181    fp rounding instructions.  */
182
183 #ifndef HAVE_AS_FPRND
184 #undef  TARGET_FPRND
185 #define TARGET_FPRND 0
186 #endif
187
188 /* Define TARGET_CMPB if the target assembler does not support the
189    cmpb instruction.  */
190
191 #ifndef HAVE_AS_CMPB
192 #undef  TARGET_CMPB
193 #define TARGET_CMPB 0
194 #endif
195
196 /* Define TARGET_MFPGPR if the target assembler does not support the
197    mffpr and mftgpr instructions. */
198
199 #ifndef HAVE_AS_MFPGPR
200 #undef  TARGET_MFPGPR
201 #define TARGET_MFPGPR 0
202 #endif
203
204 /* Define TARGET_DFP if the target assembler does not support decimal
205    floating point instructions.  */
206 #ifndef HAVE_AS_DFP
207 #undef  TARGET_DFP
208 #define TARGET_DFP 0
209 #endif
210
211 #ifndef TARGET_SECURE_PLT
212 #define TARGET_SECURE_PLT 0
213 #endif
214
215 #define TARGET_32BIT            (! TARGET_64BIT)
216
217 #ifndef HAVE_AS_TLS
218 #define HAVE_AS_TLS 0
219 #endif
220
221 /* Return 1 for a symbol ref for a thread-local storage symbol.  */
222 #define RS6000_SYMBOL_REF_TLS_P(RTX) \
223   (GET_CODE (RTX) == SYMBOL_REF && SYMBOL_REF_TLS_MODEL (RTX) != 0)
224
225 #ifdef IN_LIBGCC2
226 /* For libgcc2 we make sure this is a compile time constant */
227 #if defined (__64BIT__) || defined (__powerpc64__) || defined (__ppc64__)
228 #undef TARGET_POWERPC64
229 #define TARGET_POWERPC64        1
230 #else
231 #undef TARGET_POWERPC64
232 #define TARGET_POWERPC64        0
233 #endif
234 #else
235     /* The option machinery will define this.  */
236 #endif
237
238 #define TARGET_DEFAULT (MASK_POWER | MASK_MULTIPLE | MASK_STRING)
239
240 /* Processor type.  Order must match cpu attribute in MD file.  */
241 enum processor_type
242  {
243    PROCESSOR_RIOS1,
244    PROCESSOR_RIOS2,
245    PROCESSOR_RS64A,
246    PROCESSOR_MPCCORE,
247    PROCESSOR_PPC403,
248    PROCESSOR_PPC405,
249    PROCESSOR_PPC440,
250    PROCESSOR_PPC601,
251    PROCESSOR_PPC603,
252    PROCESSOR_PPC604,
253    PROCESSOR_PPC604e,
254    PROCESSOR_PPC620,
255    PROCESSOR_PPC630,
256    PROCESSOR_PPC750,
257    PROCESSOR_PPC7400,
258    PROCESSOR_PPC7450,
259    PROCESSOR_PPC8540,
260    PROCESSOR_POWER4,
261    PROCESSOR_POWER5,
262    PROCESSOR_POWER6,
263    PROCESSOR_CELL
264 };
265
266 extern enum processor_type rs6000_cpu;
267
268 /* Recast the processor type to the cpu attribute.  */
269 #define rs6000_cpu_attr ((enum attr_cpu)rs6000_cpu)
270
271 /* Define generic processor types based upon current deployment.  */
272 #define PROCESSOR_COMMON    PROCESSOR_PPC601
273 #define PROCESSOR_POWER     PROCESSOR_RIOS1
274 #define PROCESSOR_POWERPC   PROCESSOR_PPC604
275 #define PROCESSOR_POWERPC64 PROCESSOR_RS64A
276
277 /* Define the default processor.  This is overridden by other tm.h files.  */
278 #define PROCESSOR_DEFAULT   PROCESSOR_RIOS1
279 #define PROCESSOR_DEFAULT64 PROCESSOR_RS64A
280
281 /* Specify the dialect of assembler to use.  New mnemonics is dialect one
282    and the old mnemonics are dialect zero.  */
283 #define ASSEMBLER_DIALECT (TARGET_NEW_MNEMONICS ? 1 : 0)
284
285 /* Types of costly dependences.  */
286 enum rs6000_dependence_cost
287  {
288    max_dep_latency = 1000,
289    no_dep_costly,
290    all_deps_costly,
291    true_store_to_load_dep_costly,
292    store_to_load_dep_costly
293  };
294
295 /* Types of nop insertion schemes in sched target hook sched_finish.  */
296 enum rs6000_nop_insertion
297   {
298     sched_finish_regroup_exact = 1000,
299     sched_finish_pad_groups,
300     sched_finish_none
301   };
302
303 /* Dispatch group termination caused by an insn.  */
304 enum group_termination
305   {
306     current_group,
307     previous_group
308   };
309
310 /* Support for a compile-time default CPU, et cetera.  The rules are:
311    --with-cpu is ignored if -mcpu is specified.
312    --with-tune is ignored if -mtune is specified.
313    --with-float is ignored if -mhard-float or -msoft-float are
314     specified.  */
315 #define OPTION_DEFAULT_SPECS \
316   {"cpu", "%{!mcpu=*:-mcpu=%(VALUE)}" }, \
317   {"tune", "%{!mtune=*:-mtune=%(VALUE)}" }, \
318   {"float", "%{!msoft-float:%{!mhard-float:-m%(VALUE)-float}}" }
319
320 /* rs6000_select[0] is reserved for the default cpu defined via --with-cpu */
321 struct rs6000_cpu_select
322 {
323   const char *string;
324   const char *name;
325   int set_tune_p;
326   int set_arch_p;
327 };
328
329 extern struct rs6000_cpu_select rs6000_select[];
330
331 /* Debug support */
332 extern const char *rs6000_debug_name;   /* Name for -mdebug-xxxx option */
333 extern int rs6000_debug_stack;          /* debug stack applications */
334 extern int rs6000_debug_arg;            /* debug argument handling */
335
336 #define TARGET_DEBUG_STACK      rs6000_debug_stack
337 #define TARGET_DEBUG_ARG        rs6000_debug_arg
338
339 extern const char *rs6000_traceback_name; /* Type of traceback table.  */
340
341 /* These are separate from target_flags because we've run out of bits
342    there.  */
343 extern int rs6000_long_double_type_size;
344 extern int rs6000_ieeequad;
345 extern int rs6000_altivec_abi;
346 extern int rs6000_spe_abi;
347 extern int rs6000_float_gprs;
348 extern int rs6000_alignment_flags;
349 extern const char *rs6000_sched_insert_nops_str;
350 extern enum rs6000_nop_insertion rs6000_sched_insert_nops;
351
352 /* Alignment options for fields in structures for sub-targets following
353    AIX-like ABI.
354    ALIGN_POWER word-aligns FP doubles (default AIX ABI).
355    ALIGN_NATURAL doubleword-aligns FP doubles (align to object size).
356
357    Override the macro definitions when compiling libobjc to avoid undefined
358    reference to rs6000_alignment_flags due to library's use of GCC alignment
359    macros which use the macros below.  */
360
361 #ifndef IN_TARGET_LIBS
362 #define MASK_ALIGN_POWER   0x00000000
363 #define MASK_ALIGN_NATURAL 0x00000001
364 #define TARGET_ALIGN_NATURAL (rs6000_alignment_flags & MASK_ALIGN_NATURAL)
365 #else
366 #define TARGET_ALIGN_NATURAL 0
367 #endif
368
369 #define TARGET_LONG_DOUBLE_128 (rs6000_long_double_type_size == 128)
370 #define TARGET_IEEEQUAD rs6000_ieeequad
371 #define TARGET_ALTIVEC_ABI rs6000_altivec_abi
372
373 #define TARGET_SPE_ABI 0
374 #define TARGET_SPE 0
375 #define TARGET_E500 0
376 #define TARGET_ISEL 0
377 #define TARGET_FPRS 1
378 #define TARGET_E500_SINGLE 0
379 #define TARGET_E500_DOUBLE 0
380 #define CHECK_E500_OPTIONS do { } while (0)
381
382 /* E500 processors only support plain "sync", not lwsync.  */
383 #define TARGET_NO_LWSYNC TARGET_E500
384
385 /* Sometimes certain combinations of command options do not make sense
386    on a particular target machine.  You can define a macro
387    `OVERRIDE_OPTIONS' to take account of this.  This macro, if
388    defined, is executed once just after all the command options have
389    been parsed.
390
391    Do not use this macro to turn on various extra optimizations for
392    `-O'.  That is what `OPTIMIZATION_OPTIONS' is for.
393
394    On the RS/6000 this is used to define the target cpu type.  */
395
396 #define OVERRIDE_OPTIONS rs6000_override_options (TARGET_CPU_DEFAULT)
397
398 /* Define this to change the optimizations performed by default.  */
399 #define OPTIMIZATION_OPTIONS(LEVEL,SIZE) optimization_options(LEVEL,SIZE)
400
401 /* Show we can debug even without a frame pointer.  */
402 #define CAN_DEBUG_WITHOUT_FP
403
404 /* Target pragma.  */
405 #define REGISTER_TARGET_PRAGMAS() do {                          \
406   c_register_pragma (0, "longcall", rs6000_pragma_longcall);    \
407   targetm.resolve_overloaded_builtin = altivec_resolve_overloaded_builtin; \
408 } while (0)
409
410 /* Target #defines.  */
411 #define TARGET_CPU_CPP_BUILTINS() \
412   rs6000_cpu_cpp_builtins (pfile)
413
414 /* This is used by rs6000_cpu_cpp_builtins to indicate the byte order
415    we're compiling for.  Some configurations may need to override it.  */
416 #define RS6000_CPU_CPP_ENDIAN_BUILTINS()        \
417   do                                            \
418     {                                           \
419       if (BYTES_BIG_ENDIAN)                     \
420         {                                       \
421           builtin_define ("__BIG_ENDIAN__");    \
422           builtin_define ("_BIG_ENDIAN");       \
423           builtin_assert ("machine=bigendian"); \
424         }                                       \
425       else                                      \
426         {                                       \
427           builtin_define ("__LITTLE_ENDIAN__"); \
428           builtin_define ("_LITTLE_ENDIAN");    \
429           builtin_assert ("machine=littleendian"); \
430         }                                       \
431     }                                           \
432   while (0)
433 \f
434 /* Target machine storage layout.  */
435
436 /* Define this macro if it is advisable to hold scalars in registers
437    in a wider mode than that declared by the program.  In such cases,
438    the value is constrained to be within the bounds of the declared
439    type, but kept valid in the wider mode.  The signedness of the
440    extension may differ from that of the type.  */
441
442 #define PROMOTE_MODE(MODE,UNSIGNEDP,TYPE)       \
443   if (GET_MODE_CLASS (MODE) == MODE_INT         \
444       && GET_MODE_SIZE (MODE) < UNITS_PER_WORD) \
445     (MODE) = TARGET_32BIT ? SImode : DImode;
446
447 /* Define this if most significant bit is lowest numbered
448    in instructions that operate on numbered bit-fields.  */
449 /* That is true on RS/6000.  */
450 #define BITS_BIG_ENDIAN 1
451
452 /* Define this if most significant byte of a word is the lowest numbered.  */
453 /* That is true on RS/6000.  */
454 #define BYTES_BIG_ENDIAN 1
455
456 /* Define this if most significant word of a multiword number is lowest
457    numbered.
458
459    For RS/6000 we can decide arbitrarily since there are no machine
460    instructions for them.  Might as well be consistent with bits and bytes.  */
461 #define WORDS_BIG_ENDIAN 1
462
463 #define MAX_BITS_PER_WORD 64
464
465 /* Width of a word, in units (bytes).  */
466 #define UNITS_PER_WORD (! TARGET_POWERPC64 ? 4 : 8)
467 #ifdef IN_LIBGCC2
468 #define MIN_UNITS_PER_WORD UNITS_PER_WORD
469 #else
470 #define MIN_UNITS_PER_WORD 4
471 #endif
472 #define UNITS_PER_FP_WORD 8
473 #define UNITS_PER_ALTIVEC_WORD 16
474 #define UNITS_PER_SPE_WORD 8
475
476 /* Type used for ptrdiff_t, as a string used in a declaration.  */
477 #define PTRDIFF_TYPE "int"
478
479 /* Type used for size_t, as a string used in a declaration.  */
480 #define SIZE_TYPE "long unsigned int"
481
482 /* Type used for wchar_t, as a string used in a declaration.  */
483 #define WCHAR_TYPE "short unsigned int"
484
485 /* Width of wchar_t in bits.  */
486 #define WCHAR_TYPE_SIZE 16
487
488 /* A C expression for the size in bits of the type `short' on the
489    target machine.  If you don't define this, the default is half a
490    word.  (If this would be less than one storage unit, it is
491    rounded up to one unit.)  */
492 #define SHORT_TYPE_SIZE 16
493
494 /* A C expression for the size in bits of the type `int' on the
495    target machine.  If you don't define this, the default is one
496    word.  */
497 #define INT_TYPE_SIZE 32
498
499 /* A C expression for the size in bits of the type `long' on the
500    target machine.  If you don't define this, the default is one
501    word.  */
502 #define LONG_TYPE_SIZE (TARGET_32BIT ? 32 : 64)
503
504 /* A C expression for the size in bits of the type `long long' on the
505    target machine.  If you don't define this, the default is two
506    words.  */
507 #define LONG_LONG_TYPE_SIZE 64
508
509 /* A C expression for the size in bits of the type `float' on the
510    target machine.  If you don't define this, the default is one
511    word.  */
512 #define FLOAT_TYPE_SIZE 32
513
514 /* A C expression for the size in bits of the type `double' on the
515    target machine.  If you don't define this, the default is two
516    words.  */
517 #define DOUBLE_TYPE_SIZE 64
518
519 /* A C expression for the size in bits of the type `long double' on
520    the target machine.  If you don't define this, the default is two
521    words.  */
522 #define LONG_DOUBLE_TYPE_SIZE rs6000_long_double_type_size
523
524 /* Define this to set long double type size to use in libgcc2.c, which can
525    not depend on target_flags.  */
526 #ifdef __LONG_DOUBLE_128__
527 #define LIBGCC2_LONG_DOUBLE_TYPE_SIZE 128
528 #else
529 #define LIBGCC2_LONG_DOUBLE_TYPE_SIZE 64
530 #endif
531
532 /* Work around rs6000_long_double_type_size dependency in ada/targtyps.c.  */
533 #define WIDEST_HARDWARE_FP_SIZE 64
534
535 /* Width in bits of a pointer.
536    See also the macro `Pmode' defined below.  */
537 #define POINTER_SIZE (TARGET_32BIT ? 32 : 64)
538
539 /* Allocation boundary (in *bits*) for storing arguments in argument list.  */
540 #define PARM_BOUNDARY (TARGET_32BIT ? 32 : 64)
541
542 /* Boundary (in *bits*) on which stack pointer should be aligned.  */
543 #define STACK_BOUNDARY \
544   ((TARGET_32BIT && !TARGET_ALTIVEC && !TARGET_ALTIVEC_ABI) ? 64 : 128)
545
546 /* Allocation boundary (in *bits*) for the code of a function.  */
547 #define FUNCTION_BOUNDARY 32
548
549 /* No data type wants to be aligned rounder than this.  */
550 #define BIGGEST_ALIGNMENT 128
551
552 /* A C expression to compute the alignment for a variables in the
553    local store.  TYPE is the data type, and ALIGN is the alignment
554    that the object would ordinarily have.  */
555 #define LOCAL_ALIGNMENT(TYPE, ALIGN)                            \
556   ((TARGET_ALTIVEC && TREE_CODE (TYPE) == VECTOR_TYPE) ? 128 :  \
557     (TARGET_E500_DOUBLE && TYPE_MODE (TYPE) == DFmode) ? 64 : \
558     (TARGET_SPE && TREE_CODE (TYPE) == VECTOR_TYPE \
559      && SPE_VECTOR_MODE (TYPE_MODE (TYPE))) ? 64 : ALIGN)
560
561 /* Alignment of field after `int : 0' in a structure.  */
562 #define EMPTY_FIELD_BOUNDARY 32
563
564 /* Every structure's size must be a multiple of this.  */
565 #define STRUCTURE_SIZE_BOUNDARY 8
566
567 /* Return 1 if a structure or array containing FIELD should be
568    accessed using `BLKMODE'.
569
570    For the SPE, simd types are V2SI, and gcc can be tempted to put the
571    entire thing in a DI and use subregs to access the internals.
572    store_bit_field() will force (subreg:DI (reg:V2SI x))'s to the
573    back-end.  Because a single GPR can hold a V2SI, but not a DI, the
574    best thing to do is set structs to BLKmode and avoid Severe Tire
575    Damage.
576
577    On e500 v2, DF and DI modes suffer from the same anomaly.  DF can
578    fit into 1, whereas DI still needs two.  */
579 #define MEMBER_TYPE_FORCES_BLK(FIELD, MODE) \
580   ((TARGET_SPE && TREE_CODE (TREE_TYPE (FIELD)) == VECTOR_TYPE) \
581    || (TARGET_E500_DOUBLE && (MODE) == DFmode))
582
583 /* A bit-field declared as `int' forces `int' alignment for the struct.  */
584 #define PCC_BITFIELD_TYPE_MATTERS 1
585
586 /* Make strings word-aligned so strcpy from constants will be faster.
587    Make vector constants quadword aligned.  */
588 #define CONSTANT_ALIGNMENT(EXP, ALIGN)                           \
589   (TREE_CODE (EXP) == STRING_CST                                 \
590    && (ALIGN) < BITS_PER_WORD                                    \
591    ? BITS_PER_WORD                                               \
592    : (ALIGN))
593
594 /* Make arrays of chars word-aligned for the same reasons.
595    Align vectors to 128 bits.  Align SPE vectors and E500 v2 doubles to
596    64 bits.  */
597 #define DATA_ALIGNMENT(TYPE, ALIGN)             \
598   (TREE_CODE (TYPE) == VECTOR_TYPE ? (TARGET_SPE_ABI ? 64 : 128)        \
599    : (TARGET_E500_DOUBLE && TYPE_MODE (TYPE) == DFmode) ? 64 \
600    : TREE_CODE (TYPE) == ARRAY_TYPE             \
601    && TYPE_MODE (TREE_TYPE (TYPE)) == QImode    \
602    && (ALIGN) < BITS_PER_WORD ? BITS_PER_WORD : (ALIGN))
603
604 /* Nonzero if move instructions will actually fail to work
605    when given unaligned data.  */
606 #define STRICT_ALIGNMENT 0
607
608 /* Define this macro to be the value 1 if unaligned accesses have a cost
609    many times greater than aligned accesses, for example if they are
610    emulated in a trap handler.  */
611 #define SLOW_UNALIGNED_ACCESS(MODE, ALIGN)                              \
612   (STRICT_ALIGNMENT                                                     \
613    || (((MODE) == SFmode || (MODE) == DFmode || (MODE) == TFmode        \
614         || (MODE) == DDmode || (MODE) == TDmode                         \
615         || (MODE) == DImode)                                            \
616        && (ALIGN) < 32))
617 \f
618 /* Standard register usage.  */
619
620 /* Number of actual hardware registers.
621    The hardware registers are assigned numbers for the compiler
622    from 0 to just below FIRST_PSEUDO_REGISTER.
623    All registers that the compiler knows about must be given numbers,
624    even those that are not normally considered general registers.
625
626    RS/6000 has 32 fixed-point registers, 32 floating-point registers,
627    an MQ register, a count register, a link register, and 8 condition
628    register fields, which we view here as separate registers.  AltiVec
629    adds 32 vector registers and a VRsave register.
630
631    In addition, the difference between the frame and argument pointers is
632    a function of the number of registers saved, so we need to have a
633    register for AP that will later be eliminated in favor of SP or FP.
634    This is a normal register, but it is fixed.
635
636    We also create a pseudo register for float/int conversions, that will
637    really represent the memory location used.  It is represented here as
638    a register, in order to work around problems in allocating stack storage
639    in inline functions.
640
641    Another pseudo (not included in DWARF_FRAME_REGISTERS) is soft frame
642    pointer, which is eventually eliminated in favor of SP or FP.  */
643
644 #define FIRST_PSEUDO_REGISTER 114
645
646 /* This must be included for pre gcc 3.0 glibc compatibility.  */
647 #define PRE_GCC3_DWARF_FRAME_REGISTERS 77
648
649 /* Add 32 dwarf columns for synthetic SPE registers.  */
650 #define DWARF_FRAME_REGISTERS ((FIRST_PSEUDO_REGISTER - 1) + 32)
651
652 /* The SPE has an additional 32 synthetic registers, with DWARF debug
653    info numbering for these registers starting at 1200.  While eh_frame
654    register numbering need not be the same as the debug info numbering,
655    we choose to number these regs for eh_frame at 1200 too.  This allows
656    future versions of the rs6000 backend to add hard registers and
657    continue to use the gcc hard register numbering for eh_frame.  If the
658    extra SPE registers in eh_frame were numbered starting from the
659    current value of FIRST_PSEUDO_REGISTER, then if FIRST_PSEUDO_REGISTER
660    changed we'd need to introduce a mapping in DWARF_FRAME_REGNUM to
661    avoid invalidating older SPE eh_frame info.
662
663    We must map them here to avoid huge unwinder tables mostly consisting
664    of unused space.  */
665 #define DWARF_REG_TO_UNWIND_COLUMN(r) \
666   ((r) > 1200 ? ((r) - 1200 + FIRST_PSEUDO_REGISTER - 1) : (r))
667
668 /* Use standard DWARF numbering for DWARF debugging information.  */
669 #define DBX_REGISTER_NUMBER(REGNO) rs6000_dbx_register_number (REGNO)
670
671 /* Use gcc hard register numbering for eh_frame.  */
672 #define DWARF_FRAME_REGNUM(REGNO) (REGNO)
673
674 /* Map register numbers held in the call frame info that gcc has
675    collected using DWARF_FRAME_REGNUM to those that should be output in
676    .debug_frame and .eh_frame.  We continue to use gcc hard reg numbers
677    for .eh_frame, but use the numbers mandated by the various ABIs for
678    .debug_frame.  rs6000_emit_prologue has translated any combination of
679    CR2, CR3, CR4 saves to a save of CR2.  The actual code emitted saves
680    the whole of CR, so we map CR2_REGNO to the DWARF reg for CR.  */
681 #define DWARF2_FRAME_REG_OUT(REGNO, FOR_EH)     \
682   ((FOR_EH) ? (REGNO)                           \
683    : (REGNO) == CR2_REGNO ? 64                  \
684    : DBX_REGISTER_NUMBER (REGNO))
685
686 /* 1 for registers that have pervasive standard uses
687    and are not available for the register allocator.
688
689    On RS/6000, r1 is used for the stack.  On Darwin, r2 is available
690    as a local register; for all other OS's r2 is the TOC pointer.
691
692    cr5 is not supposed to be used.
693
694    On System V implementations, r13 is fixed and not available for use.  */
695
696 #define FIXED_REGISTERS  \
697   {0, 1, FIXED_R2, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, FIXED_R13, 0, 0, \
698    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
699    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
700    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
701    0, 0, 0, 1, 0, 0, 0, 0, 0, 1, 0, 0, 1,          \
702    /* AltiVec registers.  */                       \
703    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
704    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
705    1, 1                                            \
706    , 1, 1, 1                                       \
707 }
708
709 /* 1 for registers not available across function calls.
710    These must include the FIXED_REGISTERS and also any
711    registers that can be used without being saved.
712    The latter must include the registers where values are returned
713    and the register where structure-value addresses are passed.
714    Aside from that, you can include as many other registers as you like.  */
715
716 #define CALL_USED_REGISTERS  \
717   {1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, FIXED_R13, 0, 0, \
718    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
719    1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 0, 0, \
720    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
721    1, 1, 1, 1, 1, 1, 0, 0, 0, 1, 1, 1, 1,          \
722    /* AltiVec registers.  */                       \
723    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
724    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
725    1, 1                                            \
726    , 1, 1, 1                                       \
727 }
728
729 /* Like `CALL_USED_REGISTERS' except this macro doesn't require that
730    the entire set of `FIXED_REGISTERS' be included.
731    (`CALL_USED_REGISTERS' must be a superset of `FIXED_REGISTERS').
732    This macro is optional.  If not specified, it defaults to the value
733    of `CALL_USED_REGISTERS'.  */
734
735 #define CALL_REALLY_USED_REGISTERS  \
736   {1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, FIXED_R13, 0, 0, \
737    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
738    1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 0, 0, \
739    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
740    1, 1, 1, 1, 1, 1, 0, 0, 0, 1, 1, 1, 1,          \
741    /* AltiVec registers.  */                       \
742    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
743    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
744    0, 0                                            \
745    , 0, 0, 0                                       \
746 }
747
748 #define TOTAL_ALTIVEC_REGS      (LAST_ALTIVEC_REGNO - FIRST_ALTIVEC_REGNO + 1)
749
750 #define FIRST_SAVED_ALTIVEC_REGNO (FIRST_ALTIVEC_REGNO+20)
751 #define FIRST_SAVED_FP_REGNO    (14+32)
752 #define FIRST_SAVED_GP_REGNO 13
753
754 /* List the order in which to allocate registers.  Each register must be
755    listed once, even those in FIXED_REGISTERS.
756
757    We allocate in the following order:
758         fp0             (not saved or used for anything)
759         fp13 - fp2      (not saved; incoming fp arg registers)
760         fp1             (not saved; return value)
761         fp31 - fp14     (saved; order given to save least number)
762         cr7, cr6        (not saved or special)
763         cr1             (not saved, but used for FP operations)
764         cr0             (not saved, but used for arithmetic operations)
765         cr4, cr3, cr2   (saved)
766         r0              (not saved; cannot be base reg)
767         r9              (not saved; best for TImode)
768         r11, r10, r8-r4 (not saved; highest used first to make less conflict)
769         r3              (not saved; return value register)
770         r31 - r13       (saved; order given to save least number)
771         r12             (not saved; if used for DImode or DFmode would use r13)
772         mq              (not saved; best to use it if we can)
773         ctr             (not saved; when we have the choice ctr is better)
774         lr              (saved)
775         cr5, r1, r2, ap, xer (fixed)
776         v0 - v1         (not saved or used for anything)
777         v13 - v3        (not saved; incoming vector arg registers)
778         v2              (not saved; incoming vector arg reg; return value)
779         v19 - v14       (not saved or used for anything)
780         v31 - v20       (saved; order given to save least number)
781         vrsave, vscr    (fixed)
782         spe_acc, spefscr (fixed)
783         sfp             (fixed)
784 */
785
786 #if FIXED_R2 == 1
787 #define MAYBE_R2_AVAILABLE
788 #define MAYBE_R2_FIXED 2,
789 #else
790 #define MAYBE_R2_AVAILABLE 2,
791 #define MAYBE_R2_FIXED
792 #endif
793
794 #define REG_ALLOC_ORDER                                         \
795   {32,                                                          \
796    45, 44, 43, 42, 41, 40, 39, 38, 37, 36, 35, 34,              \
797    33,                                                          \
798    63, 62, 61, 60, 59, 58, 57, 56, 55, 54, 53, 52, 51,          \
799    50, 49, 48, 47, 46,                                          \
800    75, 74, 69, 68, 72, 71, 70,                                  \
801    0, MAYBE_R2_AVAILABLE                                        \
802    9, 11, 10, 8, 7, 6, 5, 4,                                    \
803    3,                                                           \
804    31, 30, 29, 28, 27, 26, 25, 24, 23, 22, 21, 20, 19,          \
805    18, 17, 16, 15, 14, 13, 12,                                  \
806    64, 66, 65,                                                  \
807    73, 1, MAYBE_R2_FIXED 67, 76,                                \
808    /* AltiVec registers.  */                                    \
809    77, 78,                                                      \
810    90, 89, 88, 87, 86, 85, 84, 83, 82, 81, 80,                  \
811    79,                                                          \
812    96, 95, 94, 93, 92, 91,                                      \
813    108, 107, 106, 105, 104, 103, 102, 101, 100, 99, 98, 97,     \
814    109, 110,                                                    \
815    111, 112, 113                                                \
816 }
817
818 /* True if register is floating-point.  */
819 #define FP_REGNO_P(N) ((N) >= 32 && (N) <= 63)
820
821 /* True if register is a condition register.  */
822 #define CR_REGNO_P(N) ((N) >= CR0_REGNO && (N) <= CR7_REGNO)
823
824 /* True if register is a condition register, but not cr0.  */
825 #define CR_REGNO_NOT_CR0_P(N) ((N) >= CR1_REGNO && (N) <= CR7_REGNO)
826
827 /* True if register is an integer register.  */
828 #define INT_REGNO_P(N) \
829   ((N) <= 31 || (N) == ARG_POINTER_REGNUM || (N) == FRAME_POINTER_REGNUM)
830
831 /* SPE SIMD registers are just the GPRs.  */
832 #define SPE_SIMD_REGNO_P(N) ((N) <= 31)
833
834 /* True if register is the XER register.  */
835 #define XER_REGNO_P(N) ((N) == XER_REGNO)
836
837 /* True if register is an AltiVec register.  */
838 #define ALTIVEC_REGNO_P(N) ((N) >= FIRST_ALTIVEC_REGNO && (N) <= LAST_ALTIVEC_REGNO)
839
840 /* Return number of consecutive hard regs needed starting at reg REGNO
841    to hold something of mode MODE.  */
842
843 #define HARD_REGNO_NREGS(REGNO, MODE) rs6000_hard_regno_nregs ((REGNO), (MODE))
844
845 #define HARD_REGNO_CALL_PART_CLOBBERED(REGNO, MODE)     \
846   ((TARGET_32BIT && TARGET_POWERPC64                    \
847     && (GET_MODE_SIZE (MODE) > 4)  \
848     && INT_REGNO_P (REGNO)) ? 1 : 0)
849
850 #define ALTIVEC_VECTOR_MODE(MODE)       \
851          ((MODE) == V16QImode           \
852           || (MODE) == V8HImode         \
853           || (MODE) == V4SFmode         \
854           || (MODE) == V4SImode)
855
856 #define SPE_VECTOR_MODE(MODE)           \
857         ((MODE) == V4HImode             \
858          || (MODE) == V2SFmode          \
859          || (MODE) == V1DImode          \
860          || (MODE) == V2SImode)
861
862 #define UNITS_PER_SIMD_WORD                                     \
863         (TARGET_ALTIVEC ? UNITS_PER_ALTIVEC_WORD                \
864          : (TARGET_SPE ? UNITS_PER_SPE_WORD : UNITS_PER_WORD))
865
866 /* Value is TRUE if hard register REGNO can hold a value of
867    machine-mode MODE.  */
868 #define HARD_REGNO_MODE_OK(REGNO, MODE) \
869   rs6000_hard_regno_mode_ok_p[(int)(MODE)][REGNO]
870
871 /* Value is 1 if it is a good idea to tie two pseudo registers
872    when one has mode MODE1 and one has mode MODE2.
873    If HARD_REGNO_MODE_OK could produce different values for MODE1 and MODE2,
874    for any hard reg, then this must be 0 for correct output.  */
875 #define MODES_TIEABLE_P(MODE1, MODE2) \
876   (SCALAR_FLOAT_MODE_P (MODE1)                  \
877    ? SCALAR_FLOAT_MODE_P (MODE2)                \
878    : SCALAR_FLOAT_MODE_P (MODE2)                \
879    ? SCALAR_FLOAT_MODE_P (MODE1)                \
880    : GET_MODE_CLASS (MODE1) == MODE_CC          \
881    ? GET_MODE_CLASS (MODE2) == MODE_CC          \
882    : GET_MODE_CLASS (MODE2) == MODE_CC          \
883    ? GET_MODE_CLASS (MODE1) == MODE_CC          \
884    : SPE_VECTOR_MODE (MODE1)                    \
885    ? SPE_VECTOR_MODE (MODE2)                    \
886    : SPE_VECTOR_MODE (MODE2)                    \
887    ? SPE_VECTOR_MODE (MODE1)                    \
888    : ALTIVEC_VECTOR_MODE (MODE1)                \
889    ? ALTIVEC_VECTOR_MODE (MODE2)                \
890    : ALTIVEC_VECTOR_MODE (MODE2)                \
891    ? ALTIVEC_VECTOR_MODE (MODE1)                \
892    : 1)
893
894 /* Post-reload, we can't use any new AltiVec registers, as we already
895    emitted the vrsave mask.  */
896
897 #define HARD_REGNO_RENAME_OK(SRC, DST) \
898   (! ALTIVEC_REGNO_P (DST) || df_regs_ever_live_p (DST))
899
900 /* A C expression returning the cost of moving data from a register of class
901    CLASS1 to one of CLASS2.  */
902
903 #define REGISTER_MOVE_COST rs6000_register_move_cost
904
905 /* A C expressions returning the cost of moving data of MODE from a register to
906    or from memory.  */
907
908 #define MEMORY_MOVE_COST rs6000_memory_move_cost
909
910 /* Specify the cost of a branch insn; roughly the number of extra insns that
911    should be added to avoid a branch.
912
913    Set this to 3 on the RS/6000 since that is roughly the average cost of an
914    unscheduled conditional branch.  */
915
916 #define BRANCH_COST 3
917
918 /* Override BRANCH_COST heuristic which empirically produces worse
919    performance for removing short circuiting from the logical ops.  */
920
921 #define LOGICAL_OP_NON_SHORT_CIRCUIT 0
922
923 /* A fixed register used at epilogue generation to address SPE registers
924    with negative offsets.  The 64-bit load/store instructions on the SPE
925    only take positive offsets (and small ones at that), so we need to
926    reserve a register for consing up negative offsets.  */
927
928 #define FIXED_SCRATCH 0
929
930 /* Define this macro to change register usage conditional on target
931    flags.  */
932
933 #define CONDITIONAL_REGISTER_USAGE rs6000_conditional_register_usage ()
934
935 /* Specify the registers used for certain standard purposes.
936    The values of these macros are register numbers.  */
937
938 /* RS/6000 pc isn't overloaded on a register that the compiler knows about.  */
939 /* #define PC_REGNUM  */
940
941 /* Register to use for pushing function arguments.  */
942 #define STACK_POINTER_REGNUM 1
943
944 /* Base register for access to local variables of the function.  */
945 #define HARD_FRAME_POINTER_REGNUM 31
946
947 /* Base register for access to local variables of the function.  */
948 #define FRAME_POINTER_REGNUM 113
949
950 /* Value should be nonzero if functions must have frame pointers.
951    Zero means the frame pointer need not be set up (and parms
952    may be accessed via the stack pointer) in functions that seem suitable.
953    This is computed in `reload', in reload1.c.  */
954 #define FRAME_POINTER_REQUIRED 0
955
956 /* Base register for access to arguments of the function.  */
957 #define ARG_POINTER_REGNUM 67
958
959 /* Place to put static chain when calling a function that requires it.  */
960 #define STATIC_CHAIN_REGNUM 11
961
962 \f
963 /* Define the classes of registers for register constraints in the
964    machine description.  Also define ranges of constants.
965
966    One of the classes must always be named ALL_REGS and include all hard regs.
967    If there is more than one class, another class must be named NO_REGS
968    and contain no registers.
969
970    The name GENERAL_REGS must be the name of a class (or an alias for
971    another name such as ALL_REGS).  This is the class of registers
972    that is allowed by "g" or "r" in a register constraint.
973    Also, registers outside this class are allocated only when
974    instructions express preferences for them.
975
976    The classes must be numbered in nondecreasing order; that is,
977    a larger-numbered class must never be contained completely
978    in a smaller-numbered class.
979
980    For any two classes, it is very desirable that there be another
981    class that represents their union.  */
982
983 /* The RS/6000 has three types of registers, fixed-point, floating-point,
984    and condition registers, plus three special registers, MQ, CTR, and the
985    link register.  AltiVec adds a vector register class.
986
987    However, r0 is special in that it cannot be used as a base register.
988    So make a class for registers valid as base registers.
989
990    Also, cr0 is the only condition code register that can be used in
991    arithmetic insns, so make a separate class for it.  */
992
993 enum reg_class
994 {
995   NO_REGS,
996   BASE_REGS,
997   GENERAL_REGS,
998   FLOAT_REGS,
999   ALTIVEC_REGS,
1000   VRSAVE_REGS,
1001   VSCR_REGS,
1002   SPE_ACC_REGS,
1003   SPEFSCR_REGS,
1004   NON_SPECIAL_REGS,
1005   MQ_REGS,
1006   LINK_REGS,
1007   CTR_REGS,
1008   LINK_OR_CTR_REGS,
1009   SPECIAL_REGS,
1010   SPEC_OR_GEN_REGS,
1011   CR0_REGS,
1012   CR_REGS,
1013   NON_FLOAT_REGS,
1014   XER_REGS,
1015   ALL_REGS,
1016   LIM_REG_CLASSES
1017 };
1018
1019 #define N_REG_CLASSES (int) LIM_REG_CLASSES
1020
1021 /* Give names of register classes as strings for dump file.  */
1022
1023 #define REG_CLASS_NAMES                                                 \
1024 {                                                                       \
1025   "NO_REGS",                                                            \
1026   "BASE_REGS",                                                          \
1027   "GENERAL_REGS",                                                       \
1028   "FLOAT_REGS",                                                         \
1029   "ALTIVEC_REGS",                                                       \
1030   "VRSAVE_REGS",                                                        \
1031   "VSCR_REGS",                                                          \
1032   "SPE_ACC_REGS",                                                       \
1033   "SPEFSCR_REGS",                                                       \
1034   "NON_SPECIAL_REGS",                                                   \
1035   "MQ_REGS",                                                            \
1036   "LINK_REGS",                                                          \
1037   "CTR_REGS",                                                           \
1038   "LINK_OR_CTR_REGS",                                                   \
1039   "SPECIAL_REGS",                                                       \
1040   "SPEC_OR_GEN_REGS",                                                   \
1041   "CR0_REGS",                                                           \
1042   "CR_REGS",                                                            \
1043   "NON_FLOAT_REGS",                                                     \
1044   "XER_REGS",                                                           \
1045   "ALL_REGS"                                                            \
1046 }
1047
1048 /* Define which registers fit in which classes.
1049    This is an initializer for a vector of HARD_REG_SET
1050    of length N_REG_CLASSES.  */
1051
1052 #define REG_CLASS_CONTENTS                                                   \
1053 {                                                                            \
1054   { 0x00000000, 0x00000000, 0x00000000, 0x00000000 }, /* NO_REGS */          \
1055   { 0xfffffffe, 0x00000000, 0x00000008, 0x00020000 }, /* BASE_REGS */        \
1056   { 0xffffffff, 0x00000000, 0x00000008, 0x00020000 }, /* GENERAL_REGS */     \
1057   { 0x00000000, 0xffffffff, 0x00000000, 0x00000000 }, /* FLOAT_REGS */       \
1058   { 0x00000000, 0x00000000, 0xffffe000, 0x00001fff }, /* ALTIVEC_REGS */     \
1059   { 0x00000000, 0x00000000, 0x00000000, 0x00002000 }, /* VRSAVE_REGS */      \
1060   { 0x00000000, 0x00000000, 0x00000000, 0x00004000 }, /* VSCR_REGS */        \
1061   { 0x00000000, 0x00000000, 0x00000000, 0x00008000 }, /* SPE_ACC_REGS */     \
1062   { 0x00000000, 0x00000000, 0x00000000, 0x00010000 }, /* SPEFSCR_REGS */     \
1063   { 0xffffffff, 0xffffffff, 0x00000008, 0x00020000 }, /* NON_SPECIAL_REGS */ \
1064   { 0x00000000, 0x00000000, 0x00000001, 0x00000000 }, /* MQ_REGS */          \
1065   { 0x00000000, 0x00000000, 0x00000002, 0x00000000 }, /* LINK_REGS */        \
1066   { 0x00000000, 0x00000000, 0x00000004, 0x00000000 }, /* CTR_REGS */         \
1067   { 0x00000000, 0x00000000, 0x00000006, 0x00000000 }, /* LINK_OR_CTR_REGS */ \
1068   { 0x00000000, 0x00000000, 0x00000007, 0x00002000 }, /* SPECIAL_REGS */     \
1069   { 0xffffffff, 0x00000000, 0x0000000f, 0x00022000 }, /* SPEC_OR_GEN_REGS */ \
1070   { 0x00000000, 0x00000000, 0x00000010, 0x00000000 }, /* CR0_REGS */         \
1071   { 0x00000000, 0x00000000, 0x00000ff0, 0x00000000 }, /* CR_REGS */          \
1072   { 0xffffffff, 0x00000000, 0x0000efff, 0x00020000 }, /* NON_FLOAT_REGS */   \
1073   { 0x00000000, 0x00000000, 0x00001000, 0x00000000 }, /* XER_REGS */         \
1074   { 0xffffffff, 0xffffffff, 0xffffffff, 0x0003ffff }  /* ALL_REGS */         \
1075 }
1076
1077 /* The same information, inverted:
1078    Return the class number of the smallest class containing
1079    reg number REGNO.  This could be a conditional expression
1080    or could index an array.  */
1081
1082 #define REGNO_REG_CLASS(REGNO)                  \
1083  ((REGNO) == 0 ? GENERAL_REGS                   \
1084   : (REGNO) < 32 ? BASE_REGS                    \
1085   : FP_REGNO_P (REGNO) ? FLOAT_REGS             \
1086   : ALTIVEC_REGNO_P (REGNO) ? ALTIVEC_REGS      \
1087   : (REGNO) == CR0_REGNO ? CR0_REGS             \
1088   : CR_REGNO_P (REGNO) ? CR_REGS                \
1089   : (REGNO) == MQ_REGNO ? MQ_REGS               \
1090   : (REGNO) == LR_REGNO ? LINK_REGS     \
1091   : (REGNO) == CTR_REGNO ? CTR_REGS     \
1092   : (REGNO) == ARG_POINTER_REGNUM ? BASE_REGS   \
1093   : (REGNO) == XER_REGNO ? XER_REGS             \
1094   : (REGNO) == VRSAVE_REGNO ? VRSAVE_REGS       \
1095   : (REGNO) == VSCR_REGNO ? VRSAVE_REGS         \
1096   : (REGNO) == SPE_ACC_REGNO ? SPE_ACC_REGS     \
1097   : (REGNO) == SPEFSCR_REGNO ? SPEFSCR_REGS     \
1098   : (REGNO) == FRAME_POINTER_REGNUM ? BASE_REGS \
1099   : NO_REGS)
1100
1101 /* The class value for index registers, and the one for base regs.  */
1102 #define INDEX_REG_CLASS GENERAL_REGS
1103 #define BASE_REG_CLASS BASE_REGS
1104
1105 /* Given an rtx X being reloaded into a reg required to be
1106    in class CLASS, return the class of reg to actually use.
1107    In general this is just CLASS; but on some machines
1108    in some cases it is preferable to use a more restrictive class.
1109
1110    On the RS/6000, we have to return NO_REGS when we want to reload a
1111    floating-point CONST_DOUBLE to force it to be copied to memory.
1112
1113    We also don't want to reload integer values into floating-point
1114    registers if we can at all help it.  In fact, this can
1115    cause reload to die, if it tries to generate a reload of CTR
1116    into a FP register and discovers it doesn't have the memory location
1117    required.
1118
1119    ??? Would it be a good idea to have reload do the converse, that is
1120    try to reload floating modes into FP registers if possible?
1121  */
1122
1123 #define PREFERRED_RELOAD_CLASS(X,CLASS)                 \
1124   ((CONSTANT_P (X)                                      \
1125     && reg_classes_intersect_p ((CLASS), FLOAT_REGS))   \
1126    ? NO_REGS                                            \
1127    : (GET_MODE_CLASS (GET_MODE (X)) == MODE_INT         \
1128       && (CLASS) == NON_SPECIAL_REGS)                   \
1129    ? GENERAL_REGS                                       \
1130    : (CLASS))
1131
1132 /* Return the register class of a scratch register needed to copy IN into
1133    or out of a register in CLASS in MODE.  If it can be done directly,
1134    NO_REGS is returned.  */
1135
1136 #define SECONDARY_RELOAD_CLASS(CLASS,MODE,IN) \
1137   rs6000_secondary_reload_class (CLASS, MODE, IN)
1138
1139 /* If we are copying between FP or AltiVec registers and anything
1140    else, we need a memory location.  The exception is when we are
1141    targeting ppc64 and the move to/from fpr to gpr instructions
1142    are available.*/
1143
1144 #define SECONDARY_MEMORY_NEEDED(CLASS1,CLASS2,MODE)                     \
1145  ((CLASS1) != (CLASS2) && (((CLASS1) == FLOAT_REGS                      \
1146                             && (!TARGET_MFPGPR || !TARGET_POWERPC64     \
1147                                 || ((MODE != DFmode)                    \
1148                                     && (MODE != DDmode)                 \
1149                                     && (MODE != DImode))))              \
1150                            || ((CLASS2) == FLOAT_REGS                   \
1151                                && (!TARGET_MFPGPR || !TARGET_POWERPC64  \
1152                                    || ((MODE != DFmode)                 \
1153                                        && (MODE != DDmode)              \
1154                                        && (MODE != DImode))))           \
1155                            || (CLASS1) == ALTIVEC_REGS                  \
1156                            || (CLASS2) == ALTIVEC_REGS))
1157
1158 /* Return the maximum number of consecutive registers
1159    needed to represent mode MODE in a register of class CLASS.
1160
1161    On RS/6000, this is the size of MODE in words,
1162    except in the FP regs, where a single reg is enough for two words.  */
1163 #define CLASS_MAX_NREGS(CLASS, MODE)                                    \
1164  (((CLASS) == FLOAT_REGS)                                               \
1165   ? ((GET_MODE_SIZE (MODE) + UNITS_PER_FP_WORD - 1) / UNITS_PER_FP_WORD) \
1166   : (TARGET_E500_DOUBLE && (CLASS) == GENERAL_REGS && (MODE) == DFmode) \
1167   ? 1                                                                   \
1168   : ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD))
1169
1170 /* Return nonzero if for CLASS a mode change from FROM to TO is invalid.  */
1171
1172 #define CANNOT_CHANGE_MODE_CLASS(FROM, TO, CLASS)                       \
1173   (GET_MODE_SIZE (FROM) != GET_MODE_SIZE (TO)                           \
1174    ? ((GET_MODE_SIZE (FROM) < 8 || GET_MODE_SIZE (TO) < 8               \
1175        || TARGET_IEEEQUAD)                                              \
1176       && reg_classes_intersect_p (FLOAT_REGS, CLASS))                   \
1177    : (((TARGET_E500_DOUBLE                                              \
1178         && ((((TO) == DFmode) + ((FROM) == DFmode)) == 1                \
1179             || (((TO) == TFmode) + ((FROM) == TFmode)) == 1             \
1180             || (((TO) == DImode) + ((FROM) == DImode)) == 1))           \
1181        || (TARGET_SPE                                                   \
1182            && (SPE_VECTOR_MODE (FROM) + SPE_VECTOR_MODE (TO)) == 1))    \
1183       && reg_classes_intersect_p (GENERAL_REGS, CLASS)))
1184
1185 /* Stack layout; function entry, exit and calling.  */
1186
1187 /* Enumeration to give which calling sequence to use.  */
1188 enum rs6000_abi {
1189   ABI_NONE,
1190   ABI_AIX,                      /* IBM's AIX */
1191   ABI_V4,                       /* System V.4/eabi */
1192   ABI_DARWIN                    /* Apple's Darwin (OS X kernel) */
1193 };
1194
1195 extern enum rs6000_abi rs6000_current_abi;      /* available for use by subtarget */
1196
1197 /* Define this if pushing a word on the stack
1198    makes the stack pointer a smaller address.  */
1199 #define STACK_GROWS_DOWNWARD
1200
1201 /* Offsets recorded in opcodes are a multiple of this alignment factor.  */
1202 #define DWARF_CIE_DATA_ALIGNMENT (-((int) (TARGET_32BIT ? 4 : 8)))
1203
1204 /* Define this to nonzero if the nominal address of the stack frame
1205    is at the high-address end of the local variables;
1206    that is, each additional local variable allocated
1207    goes at a more negative offset in the frame.
1208
1209    On the RS/6000, we grow upwards, from the area after the outgoing
1210    arguments.  */
1211 #define FRAME_GROWS_DOWNWARD (flag_stack_protect != 0)
1212
1213 /* Size of the outgoing register save area */
1214 #define RS6000_REG_SAVE ((DEFAULT_ABI == ABI_AIX                        \
1215                           || DEFAULT_ABI == ABI_DARWIN)                 \
1216                          ? (TARGET_64BIT ? 64 : 32)                     \
1217                          : 0)
1218
1219 /* Size of the fixed area on the stack */
1220 #define RS6000_SAVE_AREA \
1221   (((DEFAULT_ABI == ABI_AIX || DEFAULT_ABI == ABI_DARWIN) ? 24 : 8)     \
1222    << (TARGET_64BIT ? 1 : 0))
1223
1224 /* MEM representing address to save the TOC register */
1225 #define RS6000_SAVE_TOC gen_rtx_MEM (Pmode, \
1226                                      plus_constant (stack_pointer_rtx, \
1227                                                     (TARGET_32BIT ? 20 : 40)))
1228
1229 /* Align an address */
1230 #define RS6000_ALIGN(n,a) (((n) + (a) - 1) & ~((a) - 1))
1231
1232 /* Offset within stack frame to start allocating local variables at.
1233    If FRAME_GROWS_DOWNWARD, this is the offset to the END of the
1234    first local allocated.  Otherwise, it is the offset to the BEGINNING
1235    of the first local allocated.
1236
1237    On the RS/6000, the frame pointer is the same as the stack pointer,
1238    except for dynamic allocations.  So we start after the fixed area and
1239    outgoing parameter area.  */
1240
1241 #define STARTING_FRAME_OFFSET                                           \
1242   (FRAME_GROWS_DOWNWARD                                                 \
1243    ? 0                                                                  \
1244    : (RS6000_ALIGN (current_function_outgoing_args_size,                \
1245                     TARGET_ALTIVEC ? 16 : 8)                            \
1246       + RS6000_SAVE_AREA))
1247
1248 /* Offset from the stack pointer register to an item dynamically
1249    allocated on the stack, e.g., by `alloca'.
1250
1251    The default value for this macro is `STACK_POINTER_OFFSET' plus the
1252    length of the outgoing arguments.  The default is correct for most
1253    machines.  See `function.c' for details.  */
1254 #define STACK_DYNAMIC_OFFSET(FUNDECL)                                   \
1255   (RS6000_ALIGN (current_function_outgoing_args_size,                   \
1256                  TARGET_ALTIVEC ? 16 : 8)                               \
1257    + (STACK_POINTER_OFFSET))
1258
1259 /* If we generate an insn to push BYTES bytes,
1260    this says how many the stack pointer really advances by.
1261    On RS/6000, don't define this because there are no push insns.  */
1262 /*  #define PUSH_ROUNDING(BYTES) */
1263
1264 /* Offset of first parameter from the argument pointer register value.
1265    On the RS/6000, we define the argument pointer to the start of the fixed
1266    area.  */
1267 #define FIRST_PARM_OFFSET(FNDECL) RS6000_SAVE_AREA
1268
1269 /* Offset from the argument pointer register value to the top of
1270    stack.  This is different from FIRST_PARM_OFFSET because of the
1271    register save area.  */
1272 #define ARG_POINTER_CFA_OFFSET(FNDECL) 0
1273
1274 /* Define this if stack space is still allocated for a parameter passed
1275    in a register.  The value is the number of bytes allocated to this
1276    area.  */
1277 #define REG_PARM_STACK_SPACE(FNDECL)    RS6000_REG_SAVE
1278
1279 /* Define this if the above stack space is to be considered part of the
1280    space allocated by the caller.  */
1281 #define OUTGOING_REG_PARM_STACK_SPACE 1
1282
1283 /* This is the difference between the logical top of stack and the actual sp.
1284
1285    For the RS/6000, sp points past the fixed area.  */
1286 #define STACK_POINTER_OFFSET RS6000_SAVE_AREA
1287
1288 /* Define this if the maximum size of all the outgoing args is to be
1289    accumulated and pushed during the prologue.  The amount can be
1290    found in the variable current_function_outgoing_args_size.  */
1291 #define ACCUMULATE_OUTGOING_ARGS 1
1292
1293 /* Value is the number of bytes of arguments automatically
1294    popped when returning from a subroutine call.
1295    FUNDECL is the declaration node of the function (as a tree),
1296    FUNTYPE is the data type of the function (as a tree),
1297    or for a library call it is an identifier node for the subroutine name.
1298    SIZE is the number of bytes of arguments passed on the stack.  */
1299
1300 #define RETURN_POPS_ARGS(FUNDECL,FUNTYPE,SIZE) 0
1301
1302 /* Define how to find the value returned by a function.
1303    VALTYPE is the data type of the value (as a tree).
1304    If the precise function being called is known, FUNC is its FUNCTION_DECL;
1305    otherwise, FUNC is 0.  */
1306
1307 #define FUNCTION_VALUE(VALTYPE, FUNC) rs6000_function_value ((VALTYPE), (FUNC))
1308
1309 /* Define how to find the value returned by a library function
1310    assuming the value has mode MODE.  */
1311
1312 #define LIBCALL_VALUE(MODE) rs6000_libcall_value ((MODE))
1313
1314 /* DRAFT_V4_STRUCT_RET defaults off.  */
1315 #define DRAFT_V4_STRUCT_RET 0
1316
1317 /* Let TARGET_RETURN_IN_MEMORY control what happens.  */
1318 #define DEFAULT_PCC_STRUCT_RETURN 0
1319
1320 /* Mode of stack savearea.
1321    FUNCTION is VOIDmode because calling convention maintains SP.
1322    BLOCK needs Pmode for SP.
1323    NONLOCAL needs twice Pmode to maintain both backchain and SP.  */
1324 #define STACK_SAVEAREA_MODE(LEVEL)      \
1325   (LEVEL == SAVE_FUNCTION ? VOIDmode    \
1326   : LEVEL == SAVE_NONLOCAL ? (TARGET_32BIT ? DImode : TImode) : Pmode)
1327
1328 /* Minimum and maximum general purpose registers used to hold arguments.  */
1329 #define GP_ARG_MIN_REG 3
1330 #define GP_ARG_MAX_REG 10
1331 #define GP_ARG_NUM_REG (GP_ARG_MAX_REG - GP_ARG_MIN_REG + 1)
1332
1333 /* Minimum and maximum floating point registers used to hold arguments.  */
1334 #define FP_ARG_MIN_REG 33
1335 #define FP_ARG_AIX_MAX_REG 45
1336 #define FP_ARG_V4_MAX_REG  40
1337 #define FP_ARG_MAX_REG ((DEFAULT_ABI == ABI_AIX                         \
1338                          || DEFAULT_ABI == ABI_DARWIN)                  \
1339                         ? FP_ARG_AIX_MAX_REG : FP_ARG_V4_MAX_REG)
1340 #define FP_ARG_NUM_REG (FP_ARG_MAX_REG - FP_ARG_MIN_REG + 1)
1341
1342 /* Minimum and maximum AltiVec registers used to hold arguments.  */
1343 #define ALTIVEC_ARG_MIN_REG (FIRST_ALTIVEC_REGNO + 2)
1344 #define ALTIVEC_ARG_MAX_REG (ALTIVEC_ARG_MIN_REG + 11)
1345 #define ALTIVEC_ARG_NUM_REG (ALTIVEC_ARG_MAX_REG - ALTIVEC_ARG_MIN_REG + 1)
1346
1347 /* Return registers */
1348 #define GP_ARG_RETURN GP_ARG_MIN_REG
1349 #define FP_ARG_RETURN FP_ARG_MIN_REG
1350 #define ALTIVEC_ARG_RETURN (FIRST_ALTIVEC_REGNO + 2)
1351
1352 /* Flags for the call/call_value rtl operations set up by function_arg */
1353 #define CALL_NORMAL             0x00000000      /* no special processing */
1354 /* Bits in 0x00000001 are unused.  */
1355 #define CALL_V4_CLEAR_FP_ARGS   0x00000002      /* V.4, no FP args passed */
1356 #define CALL_V4_SET_FP_ARGS     0x00000004      /* V.4, FP args were passed */
1357 #define CALL_LONG               0x00000008      /* always call indirect */
1358 #define CALL_LIBCALL            0x00000010      /* libcall */
1359
1360 /* We don't have prologue and epilogue functions to save/restore
1361    everything for most ABIs.  */
1362 #define WORLD_SAVE_P(INFO) 0
1363
1364 /* 1 if N is a possible register number for a function value
1365    as seen by the caller.
1366
1367    On RS/6000, this is r3, fp1, and v2 (for AltiVec).  */
1368 #define FUNCTION_VALUE_REGNO_P(N)                                       \
1369   ((N) == GP_ARG_RETURN                                                 \
1370    || ((N) == FP_ARG_RETURN && TARGET_HARD_FLOAT && TARGET_FPRS)        \
1371    || ((N) == ALTIVEC_ARG_RETURN && TARGET_ALTIVEC && TARGET_ALTIVEC_ABI))
1372
1373 /* 1 if N is a possible register number for function argument passing.
1374    On RS/6000, these are r3-r10 and fp1-fp13.
1375    On AltiVec, v2 - v13 are used for passing vectors.  */
1376 #define FUNCTION_ARG_REGNO_P(N)                                         \
1377   ((unsigned) (N) - GP_ARG_MIN_REG < GP_ARG_NUM_REG                     \
1378    || ((unsigned) (N) - ALTIVEC_ARG_MIN_REG < ALTIVEC_ARG_NUM_REG       \
1379        && TARGET_ALTIVEC && TARGET_ALTIVEC_ABI)                         \
1380    || ((unsigned) (N) - FP_ARG_MIN_REG < FP_ARG_NUM_REG                 \
1381        && TARGET_HARD_FLOAT && TARGET_FPRS))
1382 \f
1383 /* Define a data type for recording info about an argument list
1384    during the scan of that argument list.  This data type should
1385    hold all necessary information about the function itself
1386    and about the args processed so far, enough to enable macros
1387    such as FUNCTION_ARG to determine where the next arg should go.
1388
1389    On the RS/6000, this is a structure.  The first element is the number of
1390    total argument words, the second is used to store the next
1391    floating-point register number, and the third says how many more args we
1392    have prototype types for.
1393
1394    For ABI_V4, we treat these slightly differently -- `sysv_gregno' is
1395    the next available GP register, `fregno' is the next available FP
1396    register, and `words' is the number of words used on the stack.
1397
1398    The varargs/stdarg support requires that this structure's size
1399    be a multiple of sizeof(int).  */
1400
1401 typedef struct rs6000_args
1402 {
1403   int words;                    /* # words used for passing GP registers */
1404   int fregno;                   /* next available FP register */
1405   int vregno;                   /* next available AltiVec register */
1406   int nargs_prototype;          /* # args left in the current prototype */
1407   int prototype;                /* Whether a prototype was defined */
1408   int stdarg;                   /* Whether function is a stdarg function.  */
1409   int call_cookie;              /* Do special things for this call */
1410   int sysv_gregno;              /* next available GP register */
1411   int intoffset;                /* running offset in struct (darwin64) */
1412   int use_stack;                /* any part of struct on stack (darwin64) */
1413   int named;                    /* false for varargs params */
1414 } CUMULATIVE_ARGS;
1415
1416 /* Initialize a variable CUM of type CUMULATIVE_ARGS
1417    for a call to a function whose data type is FNTYPE.
1418    For a library call, FNTYPE is 0.  */
1419
1420 #define INIT_CUMULATIVE_ARGS(CUM, FNTYPE, LIBNAME, INDIRECT, N_NAMED_ARGS) \
1421   init_cumulative_args (&CUM, FNTYPE, LIBNAME, FALSE, FALSE, N_NAMED_ARGS)
1422
1423 /* Similar, but when scanning the definition of a procedure.  We always
1424    set NARGS_PROTOTYPE large so we never return an EXPR_LIST.  */
1425
1426 #define INIT_CUMULATIVE_INCOMING_ARGS(CUM, FNTYPE, LIBNAME) \
1427   init_cumulative_args (&CUM, FNTYPE, LIBNAME, TRUE, FALSE, 1000)
1428
1429 /* Like INIT_CUMULATIVE_ARGS' but only used for outgoing libcalls.  */
1430
1431 #define INIT_CUMULATIVE_LIBCALL_ARGS(CUM, MODE, LIBNAME) \
1432   init_cumulative_args (&CUM, NULL_TREE, LIBNAME, FALSE, TRUE, 0)
1433
1434 /* Update the data in CUM to advance over an argument
1435    of mode MODE and data type TYPE.
1436    (TYPE is null for libcalls where that information may not be available.)  */
1437
1438 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED)    \
1439   function_arg_advance (&CUM, MODE, TYPE, NAMED, 0)
1440
1441 /* Determine where to put an argument to a function.
1442    Value is zero to push the argument on the stack,
1443    or a hard register in which to store the argument.
1444
1445    MODE is the argument's machine mode.
1446    TYPE is the data type of the argument (as a tree).
1447     This is null for libcalls where that information may
1448     not be available.
1449    CUM is a variable of type CUMULATIVE_ARGS which gives info about
1450     the preceding args and about the function being called.
1451    NAMED is nonzero if this argument is a named parameter
1452     (otherwise it is an extra parameter matching an ellipsis).
1453
1454    On RS/6000 the first eight words of non-FP are normally in registers
1455    and the rest are pushed.  The first 13 FP args are in registers.
1456
1457    If this is floating-point and no prototype is specified, we use
1458    both an FP and integer register (or possibly FP reg and stack).  Library
1459    functions (when TYPE is zero) always have the proper types for args,
1460    so we can pass the FP value just in one register.  emit_library_function
1461    doesn't support EXPR_LIST anyway.  */
1462
1463 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED) \
1464   function_arg (&CUM, MODE, TYPE, NAMED)
1465
1466 /* If defined, a C expression which determines whether, and in which
1467    direction, to pad out an argument with extra space.  The value
1468    should be of type `enum direction': either `upward' to pad above
1469    the argument, `downward' to pad below, or `none' to inhibit
1470    padding.  */
1471
1472 #define FUNCTION_ARG_PADDING(MODE, TYPE) function_arg_padding (MODE, TYPE)
1473
1474 /* If defined, a C expression that gives the alignment boundary, in bits,
1475    of an argument with the specified mode and type.  If it is not defined,
1476    PARM_BOUNDARY is used for all arguments.  */
1477
1478 #define FUNCTION_ARG_BOUNDARY(MODE, TYPE) \
1479   function_arg_boundary (MODE, TYPE)
1480
1481 /* Implement `va_start' for varargs and stdarg.  */
1482 #define EXPAND_BUILTIN_VA_START(valist, nextarg) \
1483   rs6000_va_start (valist, nextarg)
1484
1485 #define PAD_VARARGS_DOWN \
1486    (FUNCTION_ARG_PADDING (TYPE_MODE (type), type) == downward)
1487
1488 /* Output assembler code to FILE to increment profiler label # LABELNO
1489    for profiling a function entry.  */
1490
1491 #define FUNCTION_PROFILER(FILE, LABELNO)        \
1492   output_function_profiler ((FILE), (LABELNO));
1493
1494 /* EXIT_IGNORE_STACK should be nonzero if, when returning from a function,
1495    the stack pointer does not matter. No definition is equivalent to
1496    always zero.
1497
1498    On the RS/6000, this is nonzero because we can restore the stack from
1499    its backpointer, which we maintain.  */
1500 #define EXIT_IGNORE_STACK       1
1501
1502 /* Define this macro as a C expression that is nonzero for registers
1503    that are used by the epilogue or the return' pattern.  The stack
1504    and frame pointer registers are already be assumed to be used as
1505    needed.  */
1506
1507 #define EPILOGUE_USES(REGNO)                                    \
1508   ((reload_completed && (REGNO) == LR_REGNO)                    \
1509    || (TARGET_ALTIVEC && (REGNO) == VRSAVE_REGNO)               \
1510    || (current_function_calls_eh_return                         \
1511        && TARGET_AIX                                            \
1512        && (REGNO) == 2))
1513
1514 \f
1515 /* TRAMPOLINE_TEMPLATE deleted */
1516
1517 /* Length in units of the trampoline for entering a nested function.  */
1518
1519 #define TRAMPOLINE_SIZE rs6000_trampoline_size ()
1520
1521 /* Emit RTL insns to initialize the variable parts of a trampoline.
1522    FNADDR is an RTX for the address of the function's pure code.
1523    CXT is an RTX for the static chain value for the function.  */
1524
1525 #define INITIALIZE_TRAMPOLINE(ADDR, FNADDR, CXT)                \
1526   rs6000_initialize_trampoline (ADDR, FNADDR, CXT)
1527 \f
1528 /* Definitions for __builtin_return_address and __builtin_frame_address.
1529    __builtin_return_address (0) should give link register (65), enable
1530    this.  */
1531 /* This should be uncommented, so that the link register is used, but
1532    currently this would result in unmatched insns and spilling fixed
1533    registers so we'll leave it for another day.  When these problems are
1534    taken care of one additional fetch will be necessary in RETURN_ADDR_RTX.
1535    (mrs) */
1536 /* #define RETURN_ADDR_IN_PREVIOUS_FRAME */
1537
1538 /* Number of bytes into the frame return addresses can be found.  See
1539    rs6000_stack_info in rs6000.c for more information on how the different
1540    abi's store the return address.  */
1541 #define RETURN_ADDRESS_OFFSET                                           \
1542  ((DEFAULT_ABI == ABI_AIX                                               \
1543    || DEFAULT_ABI == ABI_DARWIN)        ? (TARGET_32BIT ? 8 : 16) :     \
1544   (DEFAULT_ABI == ABI_V4)               ? 4 :                           \
1545   (internal_error ("RETURN_ADDRESS_OFFSET not supported"), 0))
1546
1547 /* The current return address is in link register (65).  The return address
1548    of anything farther back is accessed normally at an offset of 8 from the
1549    frame pointer.  */
1550 #define RETURN_ADDR_RTX(COUNT, FRAME)                 \
1551   (rs6000_return_addr (COUNT, FRAME))
1552
1553 \f
1554 /* Definitions for register eliminations.
1555
1556    We have two registers that can be eliminated on the RS/6000.  First, the
1557    frame pointer register can often be eliminated in favor of the stack
1558    pointer register.  Secondly, the argument pointer register can always be
1559    eliminated; it is replaced with either the stack or frame pointer.
1560
1561    In addition, we use the elimination mechanism to see if r30 is needed
1562    Initially we assume that it isn't.  If it is, we spill it.  This is done
1563    by making it an eliminable register.  We replace it with itself so that
1564    if it isn't needed, then existing uses won't be modified.  */
1565
1566 /* This is an array of structures.  Each structure initializes one pair
1567    of eliminable registers.  The "from" register number is given first,
1568    followed by "to".  Eliminations of the same "from" register are listed
1569    in order of preference.  */
1570 #define ELIMINABLE_REGS                                 \
1571 {{ HARD_FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM},    \
1572  { FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM},         \
1573  { FRAME_POINTER_REGNUM, HARD_FRAME_POINTER_REGNUM},    \
1574  { ARG_POINTER_REGNUM, STACK_POINTER_REGNUM},           \
1575  { ARG_POINTER_REGNUM, HARD_FRAME_POINTER_REGNUM},      \
1576  { RS6000_PIC_OFFSET_TABLE_REGNUM, RS6000_PIC_OFFSET_TABLE_REGNUM } }
1577
1578 /* Given FROM and TO register numbers, say whether this elimination is allowed.
1579    Frame pointer elimination is automatically handled.
1580
1581    For the RS/6000, if frame pointer elimination is being done, we would like
1582    to convert ap into fp, not sp.
1583
1584    We need r30 if -mminimal-toc was specified, and there are constant pool
1585    references.  */
1586
1587 #define CAN_ELIMINATE(FROM, TO)                                         \
1588  ((FROM) == ARG_POINTER_REGNUM && (TO) == STACK_POINTER_REGNUM          \
1589   ? ! frame_pointer_needed                                              \
1590   : (FROM) == RS6000_PIC_OFFSET_TABLE_REGNUM                            \
1591   ? ! TARGET_MINIMAL_TOC || TARGET_NO_TOC || get_pool_size () == 0      \
1592   : 1)
1593
1594 /* Define the offset between two registers, one to be eliminated, and the other
1595    its replacement, at the start of a routine.  */
1596 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET) \
1597   ((OFFSET) = rs6000_initial_elimination_offset(FROM, TO))
1598 \f
1599 /* Addressing modes, and classification of registers for them.  */
1600
1601 #define HAVE_PRE_DECREMENT 1
1602 #define HAVE_PRE_INCREMENT 1
1603 #define HAVE_PRE_MODIFY_DISP 1
1604 #define HAVE_PRE_MODIFY_REG 1
1605
1606 /* Macros to check register numbers against specific register classes.  */
1607
1608 /* These assume that REGNO is a hard or pseudo reg number.
1609    They give nonzero only if REGNO is a hard reg of the suitable class
1610    or a pseudo reg currently allocated to a suitable hard reg.
1611    Since they use reg_renumber, they are safe only once reg_renumber
1612    has been allocated, which happens in local-alloc.c.  */
1613
1614 #define REGNO_OK_FOR_INDEX_P(REGNO)                             \
1615 ((REGNO) < FIRST_PSEUDO_REGISTER                                \
1616  ? (REGNO) <= 31 || (REGNO) == 67                               \
1617    || (REGNO) == FRAME_POINTER_REGNUM                           \
1618  : (reg_renumber[REGNO] >= 0                                    \
1619     && (reg_renumber[REGNO] <= 31 || reg_renumber[REGNO] == 67  \
1620         || reg_renumber[REGNO] == FRAME_POINTER_REGNUM)))
1621
1622 #define REGNO_OK_FOR_BASE_P(REGNO)                              \
1623 ((REGNO) < FIRST_PSEUDO_REGISTER                                \
1624  ? ((REGNO) > 0 && (REGNO) <= 31) || (REGNO) == 67              \
1625    || (REGNO) == FRAME_POINTER_REGNUM                           \
1626  : (reg_renumber[REGNO] > 0                                     \
1627     && (reg_renumber[REGNO] <= 31 || reg_renumber[REGNO] == 67  \
1628         || reg_renumber[REGNO] == FRAME_POINTER_REGNUM)))
1629 \f
1630 /* Maximum number of registers that can appear in a valid memory address.  */
1631
1632 #define MAX_REGS_PER_ADDRESS 2
1633
1634 /* Recognize any constant value that is a valid address.  */
1635
1636 #define CONSTANT_ADDRESS_P(X)   \
1637   (GET_CODE (X) == LABEL_REF || GET_CODE (X) == SYMBOL_REF              \
1638    || GET_CODE (X) == CONST_INT || GET_CODE (X) == CONST                \
1639    || GET_CODE (X) == HIGH)
1640
1641 /* Nonzero if the constant value X is a legitimate general operand.
1642    It is given that X satisfies CONSTANT_P or is a CONST_DOUBLE.
1643
1644    On the RS/6000, all integer constants are acceptable, most won't be valid
1645    for particular insns, though.  Only easy FP constants are
1646    acceptable.  */
1647
1648 #define LEGITIMATE_CONSTANT_P(X)                                \
1649   (((GET_CODE (X) != CONST_DOUBLE                               \
1650      && GET_CODE (X) != CONST_VECTOR)                           \
1651     || GET_MODE (X) == VOIDmode                                 \
1652     || (TARGET_POWERPC64 && GET_MODE (X) == DImode)             \
1653     || easy_fp_constant (X, GET_MODE (X))                       \
1654     || easy_vector_constant (X, GET_MODE (X)))                  \
1655    && !rs6000_tls_referenced_p (X))
1656
1657 #define EASY_VECTOR_15(n) ((n) >= -16 && (n) <= 15)
1658 #define EASY_VECTOR_15_ADD_SELF(n) (!EASY_VECTOR_15((n))        \
1659                                     && EASY_VECTOR_15((n) >> 1) \
1660                                     && ((n) & 1) == 0)
1661
1662 /* The macros REG_OK_FOR..._P assume that the arg is a REG rtx
1663    and check its validity for a certain class.
1664    We have two alternate definitions for each of them.
1665    The usual definition accepts all pseudo regs; the other rejects
1666    them unless they have been allocated suitable hard regs.
1667    The symbol REG_OK_STRICT causes the latter definition to be used.
1668
1669    Most source files want to accept pseudo regs in the hope that
1670    they will get allocated to the class that the insn wants them to be in.
1671    Source files for reload pass need to be strict.
1672    After reload, it makes no difference, since pseudo regs have
1673    been eliminated by then.  */
1674
1675 #ifdef REG_OK_STRICT
1676 # define REG_OK_STRICT_FLAG 1
1677 #else
1678 # define REG_OK_STRICT_FLAG 0
1679 #endif
1680
1681 /* Nonzero if X is a hard reg that can be used as an index
1682    or if it is a pseudo reg in the non-strict case.  */
1683 #define INT_REG_OK_FOR_INDEX_P(X, STRICT)                       \
1684   ((!(STRICT) && REGNO (X) >= FIRST_PSEUDO_REGISTER)            \
1685    || REGNO_OK_FOR_INDEX_P (REGNO (X)))
1686
1687 /* Nonzero if X is a hard reg that can be used as a base reg
1688    or if it is a pseudo reg in the non-strict case.  */
1689 #define INT_REG_OK_FOR_BASE_P(X, STRICT)                        \
1690   ((!(STRICT) && REGNO (X) >= FIRST_PSEUDO_REGISTER)            \
1691    || REGNO_OK_FOR_BASE_P (REGNO (X)))
1692
1693 #define REG_OK_FOR_INDEX_P(X) INT_REG_OK_FOR_INDEX_P (X, REG_OK_STRICT_FLAG)
1694 #define REG_OK_FOR_BASE_P(X)  INT_REG_OK_FOR_BASE_P (X, REG_OK_STRICT_FLAG)
1695 \f
1696 /* GO_IF_LEGITIMATE_ADDRESS recognizes an RTL expression
1697    that is a valid memory address for an instruction.
1698    The MODE argument is the machine mode for the MEM expression
1699    that wants to use this address.
1700
1701    On the RS/6000, there are four valid addresses: a SYMBOL_REF that
1702    refers to a constant pool entry of an address (or the sum of it
1703    plus a constant), a short (16-bit signed) constant plus a register,
1704    the sum of two registers, or a register indirect, possibly with an
1705    auto-increment.  For DFmode and DImode with a constant plus register,
1706    we must ensure that both words are addressable or PowerPC64 with offset
1707    word aligned.
1708
1709    For modes spanning multiple registers (DFmode in 32-bit GPRs,
1710    32-bit DImode, TImode), indexed addressing cannot be used because
1711    adjacent memory cells are accessed by adding word-sized offsets
1712    during assembly output.  */
1713
1714 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, ADDR)                 \
1715 { if (rs6000_legitimate_address (MODE, X, REG_OK_STRICT_FLAG))  \
1716     goto ADDR;                                                  \
1717 }
1718 \f
1719 /* Try machine-dependent ways of modifying an illegitimate address
1720    to be legitimate.  If we find one, return the new, valid address.
1721    This macro is used in only one place: `memory_address' in explow.c.
1722
1723    OLDX is the address as it was before break_out_memory_refs was called.
1724    In some cases it is useful to look at this to decide what needs to be done.
1725
1726    MODE and WIN are passed so that this macro can use
1727    GO_IF_LEGITIMATE_ADDRESS.
1728
1729    It is always safe for this macro to do nothing.  It exists to recognize
1730    opportunities to optimize the output.
1731
1732    On RS/6000, first check for the sum of a register with a constant
1733    integer that is out of range.  If so, generate code to add the
1734    constant with the low-order 16 bits masked to the register and force
1735    this result into another register (this can be done with `cau').
1736    Then generate an address of REG+(CONST&0xffff), allowing for the
1737    possibility of bit 16 being a one.
1738
1739    Then check for the sum of a register and something not constant, try to
1740    load the other things into a register and return the sum.  */
1741
1742 #define LEGITIMIZE_ADDRESS(X,OLDX,MODE,WIN)                     \
1743 {  rtx result = rs6000_legitimize_address (X, OLDX, MODE);      \
1744    if (result != NULL_RTX)                                      \
1745      {                                                          \
1746        (X) = result;                                            \
1747        goto WIN;                                                \
1748      }                                                          \
1749 }
1750
1751 /* Try a machine-dependent way of reloading an illegitimate address
1752    operand.  If we find one, push the reload and jump to WIN.  This
1753    macro is used in only one place: `find_reloads_address' in reload.c.
1754
1755    Implemented on rs6000 by rs6000_legitimize_reload_address.
1756    Note that (X) is evaluated twice; this is safe in current usage.  */
1757
1758 #define LEGITIMIZE_RELOAD_ADDRESS(X,MODE,OPNUM,TYPE,IND_LEVELS,WIN)          \
1759 do {                                                                         \
1760   int win;                                                                   \
1761   (X) = rs6000_legitimize_reload_address ((X), (MODE), (OPNUM),              \
1762                         (int)(TYPE), (IND_LEVELS), &win);                    \
1763   if ( win )                                                                 \
1764     goto WIN;                                                                \
1765 } while (0)
1766
1767 /* Go to LABEL if ADDR (a legitimate address expression)
1768    has an effect that depends on the machine mode it is used for.  */
1769
1770 #define GO_IF_MODE_DEPENDENT_ADDRESS(ADDR,LABEL)                \
1771 do {                                                            \
1772   if (rs6000_mode_dependent_address (ADDR))                     \
1773     goto LABEL;                                                 \
1774 } while (0)
1775 \f
1776 /* The register number of the register used to address a table of
1777    static data addresses in memory.  In some cases this register is
1778    defined by a processor's "application binary interface" (ABI).
1779    When this macro is defined, RTL is generated for this register
1780    once, as with the stack pointer and frame pointer registers.  If
1781    this macro is not defined, it is up to the machine-dependent files
1782    to allocate such a register (if necessary).  */
1783
1784 #define RS6000_PIC_OFFSET_TABLE_REGNUM 30
1785 #define PIC_OFFSET_TABLE_REGNUM (flag_pic ? RS6000_PIC_OFFSET_TABLE_REGNUM : INVALID_REGNUM)
1786
1787 #define TOC_REGISTER (TARGET_MINIMAL_TOC ? RS6000_PIC_OFFSET_TABLE_REGNUM : 2)
1788
1789 /* Define this macro if the register defined by
1790    `PIC_OFFSET_TABLE_REGNUM' is clobbered by calls.  Do not define
1791    this macro if `PIC_OFFSET_TABLE_REGNUM' is not defined.  */
1792
1793 /* #define PIC_OFFSET_TABLE_REG_CALL_CLOBBERED */
1794
1795 /* A C expression that is nonzero if X is a legitimate immediate
1796    operand on the target machine when generating position independent
1797    code.  You can assume that X satisfies `CONSTANT_P', so you need
1798    not check this.  You can also assume FLAG_PIC is true, so you need
1799    not check it either.  You need not define this macro if all
1800    constants (including `SYMBOL_REF') can be immediate operands when
1801    generating position independent code.  */
1802
1803 /* #define LEGITIMATE_PIC_OPERAND_P (X) */
1804 \f
1805 /* Define this if some processing needs to be done immediately before
1806    emitting code for an insn.  */
1807
1808 /* #define FINAL_PRESCAN_INSN(INSN,OPERANDS,NOPERANDS) */
1809
1810 /* Specify the machine mode that this machine uses
1811    for the index in the tablejump instruction.  */
1812 #define CASE_VECTOR_MODE SImode
1813
1814 /* Define as C expression which evaluates to nonzero if the tablejump
1815    instruction expects the table to contain offsets from the address of the
1816    table.
1817    Do not define this if the table should contain absolute addresses.  */
1818 #define CASE_VECTOR_PC_RELATIVE 1
1819
1820 /* Define this as 1 if `char' should by default be signed; else as 0.  */
1821 #define DEFAULT_SIGNED_CHAR 0
1822
1823 /* This flag, if defined, says the same insns that convert to a signed fixnum
1824    also convert validly to an unsigned one.  */
1825
1826 /* #define FIXUNS_TRUNC_LIKE_FIX_TRUNC */
1827
1828 /* An integer expression for the size in bits of the largest integer machine
1829    mode that should actually be used.  */
1830
1831 /* Allow pairs of registers to be used, which is the intent of the default.  */
1832 #define MAX_FIXED_MODE_SIZE GET_MODE_BITSIZE (TARGET_POWERPC64 ? TImode : DImode)
1833
1834 /* Max number of bytes we can move from memory to memory
1835    in one reasonably fast instruction.  */
1836 #define MOVE_MAX (! TARGET_POWERPC64 ? 4 : 8)
1837 #define MAX_MOVE_MAX 8
1838
1839 /* Nonzero if access to memory by bytes is no faster than for words.
1840    Also nonzero if doing byte operations (specifically shifts) in registers
1841    is undesirable.  */
1842 #define SLOW_BYTE_ACCESS 1
1843
1844 /* Define if operations between registers always perform the operation
1845    on the full register even if a narrower mode is specified.  */
1846 #define WORD_REGISTER_OPERATIONS
1847
1848 /* Define if loading in MODE, an integral mode narrower than BITS_PER_WORD
1849    will either zero-extend or sign-extend.  The value of this macro should
1850    be the code that says which one of the two operations is implicitly
1851    done, UNKNOWN if none.  */
1852 #define LOAD_EXTEND_OP(MODE) ZERO_EXTEND
1853
1854 /* Define if loading short immediate values into registers sign extends.  */
1855 #define SHORT_IMMEDIATES_SIGN_EXTEND
1856 \f
1857 /* Value is 1 if truncating an integer of INPREC bits to OUTPREC bits
1858    is done just by pretending it is already truncated.  */
1859 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC) 1
1860
1861 /* The cntlzw and cntlzd instructions return 32 and 64 for input of zero.  */
1862 #define CLZ_DEFINED_VALUE_AT_ZERO(MODE, VALUE) \
1863   ((VALUE) = ((MODE) == SImode ? 32 : 64), 1)
1864
1865 /* The CTZ patterns return -1 for input of zero.  */
1866 #define CTZ_DEFINED_VALUE_AT_ZERO(MODE, VALUE) ((VALUE) = -1, 1)
1867
1868 /* Specify the machine mode that pointers have.
1869    After generation of rtl, the compiler makes no further distinction
1870    between pointers and any other objects of this machine mode.  */
1871 #define Pmode (TARGET_32BIT ? SImode : DImode)
1872
1873 /* Supply definition of STACK_SIZE_MODE for allocate_dynamic_stack_space.  */
1874 #define STACK_SIZE_MODE (TARGET_32BIT ? SImode : DImode)
1875
1876 /* Mode of a function address in a call instruction (for indexing purposes).
1877    Doesn't matter on RS/6000.  */
1878 #define FUNCTION_MODE SImode
1879
1880 /* Define this if addresses of constant functions
1881    shouldn't be put through pseudo regs where they can be cse'd.
1882    Desirable on machines where ordinary constants are expensive
1883    but a CALL with constant address is cheap.  */
1884 #define NO_FUNCTION_CSE
1885
1886 /* Define this to be nonzero if shift instructions ignore all but the low-order
1887    few bits.
1888
1889    The sle and sre instructions which allow SHIFT_COUNT_TRUNCATED
1890    have been dropped from the PowerPC architecture.  */
1891
1892 #define SHIFT_COUNT_TRUNCATED (TARGET_POWER ? 1 : 0)
1893
1894 /* Adjust the length of an INSN.  LENGTH is the currently-computed length and
1895    should be adjusted to reflect any required changes.  This macro is used when
1896    there is some systematic length adjustment required that would be difficult
1897    to express in the length attribute.  */
1898
1899 /* #define ADJUST_INSN_LENGTH(X,LENGTH) */
1900
1901 /* Given a comparison code (EQ, NE, etc.) and the first operand of a
1902    COMPARE, return the mode to be used for the comparison.  For
1903    floating-point, CCFPmode should be used.  CCUNSmode should be used
1904    for unsigned comparisons.  CCEQmode should be used when we are
1905    doing an inequality comparison on the result of a
1906    comparison.  CCmode should be used in all other cases.  */
1907
1908 #define SELECT_CC_MODE(OP,X,Y) \
1909   (SCALAR_FLOAT_MODE_P (GET_MODE (X)) ? CCFPmode        \
1910    : (OP) == GTU || (OP) == LTU || (OP) == GEU || (OP) == LEU ? CCUNSmode \
1911    : (((OP) == EQ || (OP) == NE) && COMPARISON_P (X)                      \
1912       ? CCEQmode : CCmode))
1913
1914 /* Can the condition code MODE be safely reversed?  This is safe in
1915    all cases on this port, because at present it doesn't use the
1916    trapping FP comparisons (fcmpo).  */
1917 #define REVERSIBLE_CC_MODE(MODE) 1
1918
1919 /* Given a condition code and a mode, return the inverse condition.  */
1920 #define REVERSE_CONDITION(CODE, MODE) rs6000_reverse_condition (MODE, CODE)
1921
1922 /* Define the information needed to generate branch and scc insns.  This is
1923    stored from the compare operation.  */
1924
1925 extern GTY(()) rtx rs6000_compare_op0;
1926 extern GTY(()) rtx rs6000_compare_op1;
1927 extern int rs6000_compare_fp_p;
1928 \f
1929 /* Control the assembler format that we output.  */
1930
1931 /* A C string constant describing how to begin a comment in the target
1932    assembler language.  The compiler assumes that the comment will end at
1933    the end of the line.  */
1934 #define ASM_COMMENT_START " #"
1935
1936 /* Flag to say the TOC is initialized */
1937 extern int toc_initialized;
1938
1939 /* Macro to output a special constant pool entry.  Go to WIN if we output
1940    it.  Otherwise, it is written the usual way.
1941
1942    On the RS/6000, toc entries are handled this way.  */
1943
1944 #define ASM_OUTPUT_SPECIAL_POOL_ENTRY(FILE, X, MODE, ALIGN, LABELNO, WIN) \
1945 { if (ASM_OUTPUT_SPECIAL_POOL_ENTRY_P (X, MODE))                          \
1946     {                                                                     \
1947       output_toc (FILE, X, LABELNO, MODE);                                \
1948       goto WIN;                                                           \
1949     }                                                                     \
1950 }
1951
1952 #ifdef HAVE_GAS_WEAK
1953 #define RS6000_WEAK 1
1954 #else
1955 #define RS6000_WEAK 0
1956 #endif
1957
1958 #if RS6000_WEAK
1959 /* Used in lieu of ASM_WEAKEN_LABEL.  */
1960 #define ASM_WEAKEN_DECL(FILE, DECL, NAME, VAL)                          \
1961   do                                                                    \
1962     {                                                                   \
1963       fputs ("\t.weak\t", (FILE));                                      \
1964       RS6000_OUTPUT_BASENAME ((FILE), (NAME));                          \
1965       if ((DECL) && TREE_CODE (DECL) == FUNCTION_DECL                   \
1966           && DEFAULT_ABI == ABI_AIX && DOT_SYMBOLS)                     \
1967         {                                                               \
1968           if (TARGET_XCOFF)                                             \
1969             fputs ("[DS]", (FILE));                                     \
1970           fputs ("\n\t.weak\t.", (FILE));                               \
1971           RS6000_OUTPUT_BASENAME ((FILE), (NAME));                      \
1972         }                                                               \
1973       fputc ('\n', (FILE));                                             \
1974       if (VAL)                                                          \
1975         {                                                               \
1976           ASM_OUTPUT_DEF ((FILE), (NAME), (VAL));                       \
1977           if ((DECL) && TREE_CODE (DECL) == FUNCTION_DECL               \
1978               && DEFAULT_ABI == ABI_AIX && DOT_SYMBOLS)                 \
1979             {                                                           \
1980               fputs ("\t.set\t.", (FILE));                              \
1981               RS6000_OUTPUT_BASENAME ((FILE), (NAME));                  \
1982               fputs (",.", (FILE));                                     \
1983               RS6000_OUTPUT_BASENAME ((FILE), (VAL));                   \
1984               fputc ('\n', (FILE));                                     \
1985             }                                                           \
1986         }                                                               \
1987     }                                                                   \
1988   while (0)
1989 #endif
1990
1991 #if HAVE_GAS_WEAKREF
1992 #define ASM_OUTPUT_WEAKREF(FILE, DECL, NAME, VALUE)                     \
1993   do                                                                    \
1994     {                                                                   \
1995       fputs ("\t.weakref\t", (FILE));                                   \
1996       RS6000_OUTPUT_BASENAME ((FILE), (NAME));                          \
1997       fputs (", ", (FILE));                                             \
1998       RS6000_OUTPUT_BASENAME ((FILE), (VALUE));                         \
1999       if ((DECL) && TREE_CODE (DECL) == FUNCTION_DECL                   \
2000           && DEFAULT_ABI == ABI_AIX && DOT_SYMBOLS)                     \
2001         {                                                               \
2002           fputs ("\n\t.weakref\t.", (FILE));                            \
2003           RS6000_OUTPUT_BASENAME ((FILE), (NAME));                      \
2004           fputs (", .", (FILE));                                        \
2005           RS6000_OUTPUT_BASENAME ((FILE), (VALUE));                     \
2006         }                                                               \
2007       fputc ('\n', (FILE));                                             \
2008     } while (0)
2009 #endif
2010
2011 /* This implements the `alias' attribute.  */
2012 #undef  ASM_OUTPUT_DEF_FROM_DECLS
2013 #define ASM_OUTPUT_DEF_FROM_DECLS(FILE, DECL, TARGET)                   \
2014   do                                                                    \
2015     {                                                                   \
2016       const char *alias = XSTR (XEXP (DECL_RTL (DECL), 0), 0);          \
2017       const char *name = IDENTIFIER_POINTER (TARGET);                   \
2018       if (TREE_CODE (DECL) == FUNCTION_DECL                             \
2019           && DEFAULT_ABI == ABI_AIX && DOT_SYMBOLS)                     \
2020         {                                                               \
2021           if (TREE_PUBLIC (DECL))                                       \
2022             {                                                           \
2023               if (!RS6000_WEAK || !DECL_WEAK (DECL))                    \
2024                 {                                                       \
2025                   fputs ("\t.globl\t.", FILE);                          \
2026                   RS6000_OUTPUT_BASENAME (FILE, alias);                 \
2027                   putc ('\n', FILE);                                    \
2028                 }                                                       \
2029             }                                                           \
2030           else if (TARGET_XCOFF)                                        \
2031             {                                                           \
2032               fputs ("\t.lglobl\t.", FILE);                             \
2033               RS6000_OUTPUT_BASENAME (FILE, alias);                     \
2034               putc ('\n', FILE);                                        \
2035             }                                                           \
2036           fputs ("\t.set\t.", FILE);                                    \
2037           RS6000_OUTPUT_BASENAME (FILE, alias);                         \
2038           fputs (",.", FILE);                                           \
2039           RS6000_OUTPUT_BASENAME (FILE, name);                          \
2040           fputc ('\n', FILE);                                           \
2041         }                                                               \
2042       ASM_OUTPUT_DEF (FILE, alias, name);                               \
2043     }                                                                   \
2044    while (0)
2045
2046 #define TARGET_ASM_FILE_START rs6000_file_start
2047
2048 /* Output to assembler file text saying following lines
2049    may contain character constants, extra white space, comments, etc.  */
2050
2051 #define ASM_APP_ON ""
2052
2053 /* Output to assembler file text saying following lines
2054    no longer contain unusual constructs.  */
2055
2056 #define ASM_APP_OFF ""
2057
2058 /* How to refer to registers in assembler output.
2059    This sequence is indexed by compiler's hard-register-number (see above).  */
2060
2061 extern char rs6000_reg_names[][8];      /* register names (0 vs. %r0).  */
2062
2063 #define REGISTER_NAMES                                                  \
2064 {                                                                       \
2065   &rs6000_reg_names[ 0][0],     /* r0   */                              \
2066   &rs6000_reg_names[ 1][0],     /* r1   */                              \
2067   &rs6000_reg_names[ 2][0],     /* r2   */                              \
2068   &rs6000_reg_names[ 3][0],     /* r3   */                              \
2069   &rs6000_reg_names[ 4][0],     /* r4   */                              \
2070   &rs6000_reg_names[ 5][0],     /* r5   */                              \
2071   &rs6000_reg_names[ 6][0],     /* r6   */                              \
2072   &rs6000_reg_names[ 7][0],     /* r7   */                              \
2073   &rs6000_reg_names[ 8][0],     /* r8   */                              \
2074   &rs6000_reg_names[ 9][0],     /* r9   */                              \
2075   &rs6000_reg_names[10][0],     /* r10  */                              \
2076   &rs6000_reg_names[11][0],     /* r11  */                              \
2077   &rs6000_reg_names[12][0],     /* r12  */                              \
2078   &rs6000_reg_names[13][0],     /* r13  */                              \
2079   &rs6000_reg_names[14][0],     /* r14  */                              \
2080   &rs6000_reg_names[15][0],     /* r15  */                              \
2081   &rs6000_reg_names[16][0],     /* r16  */                              \
2082   &rs6000_reg_names[17][0],     /* r17  */                              \
2083   &rs6000_reg_names[18][0],     /* r18  */                              \
2084   &rs6000_reg_names[19][0],     /* r19  */                              \
2085   &rs6000_reg_names[20][0],     /* r20  */                              \
2086   &rs6000_reg_names[21][0],     /* r21  */                              \
2087   &rs6000_reg_names[22][0],     /* r22  */                              \
2088   &rs6000_reg_names[23][0],     /* r23  */                              \
2089   &rs6000_reg_names[24][0],     /* r24  */                              \
2090   &rs6000_reg_names[25][0],     /* r25  */                              \
2091   &rs6000_reg_names[26][0],     /* r26  */                              \
2092   &rs6000_reg_names[27][0],     /* r27  */                              \
2093   &rs6000_reg_names[28][0],     /* r28  */                              \
2094   &rs6000_reg_names[29][0],     /* r29  */                              \
2095   &rs6000_reg_names[30][0],     /* r30  */                              \
2096   &rs6000_reg_names[31][0],     /* r31  */                              \
2097                                                                         \
2098   &rs6000_reg_names[32][0],     /* fr0  */                              \
2099   &rs6000_reg_names[33][0],     /* fr1  */                              \
2100   &rs6000_reg_names[34][0],     /* fr2  */                              \
2101   &rs6000_reg_names[35][0],     /* fr3  */                              \
2102   &rs6000_reg_names[36][0],     /* fr4  */                              \
2103   &rs6000_reg_names[37][0],     /* fr5  */                              \
2104   &rs6000_reg_names[38][0],     /* fr6  */                              \
2105   &rs6000_reg_names[39][0],     /* fr7  */                              \
2106   &rs6000_reg_names[40][0],     /* fr8  */                              \
2107   &rs6000_reg_names[41][0],     /* fr9  */                              \
2108   &rs6000_reg_names[42][0],     /* fr10 */                              \
2109   &rs6000_reg_names[43][0],     /* fr11 */                              \
2110   &rs6000_reg_names[44][0],     /* fr12 */                              \
2111   &rs6000_reg_names[45][0],     /* fr13 */                              \
2112   &rs6000_reg_names[46][0],     /* fr14 */                              \
2113   &rs6000_reg_names[47][0],     /* fr15 */                              \
2114   &rs6000_reg_names[48][0],     /* fr16 */                              \
2115   &rs6000_reg_names[49][0],     /* fr17 */                              \
2116   &rs6000_reg_names[50][0],     /* fr18 */                              \
2117   &rs6000_reg_names[51][0],     /* fr19 */                              \
2118   &rs6000_reg_names[52][0],     /* fr20 */                              \
2119   &rs6000_reg_names[53][0],     /* fr21 */                              \
2120   &rs6000_reg_names[54][0],     /* fr22 */                              \
2121   &rs6000_reg_names[55][0],     /* fr23 */                              \
2122   &rs6000_reg_names[56][0],     /* fr24 */                              \
2123   &rs6000_reg_names[57][0],     /* fr25 */                              \
2124   &rs6000_reg_names[58][0],     /* fr26 */                              \
2125   &rs6000_reg_names[59][0],     /* fr27 */                              \
2126   &rs6000_reg_names[60][0],     /* fr28 */                              \
2127   &rs6000_reg_names[61][0],     /* fr29 */                              \
2128   &rs6000_reg_names[62][0],     /* fr30 */                              \
2129   &rs6000_reg_names[63][0],     /* fr31 */                              \
2130                                                                         \
2131   &rs6000_reg_names[64][0],     /* mq   */                              \
2132   &rs6000_reg_names[65][0],     /* lr   */                              \
2133   &rs6000_reg_names[66][0],     /* ctr  */                              \
2134   &rs6000_reg_names[67][0],     /* ap   */                              \
2135                                                                         \
2136   &rs6000_reg_names[68][0],     /* cr0  */                              \
2137   &rs6000_reg_names[69][0],     /* cr1  */                              \
2138   &rs6000_reg_names[70][0],     /* cr2  */                              \
2139   &rs6000_reg_names[71][0],     /* cr3  */                              \
2140   &rs6000_reg_names[72][0],     /* cr4  */                              \
2141   &rs6000_reg_names[73][0],     /* cr5  */                              \
2142   &rs6000_reg_names[74][0],     /* cr6  */                              \
2143   &rs6000_reg_names[75][0],     /* cr7  */                              \
2144                                                                         \
2145   &rs6000_reg_names[76][0],     /* xer  */                              \
2146                                                                         \
2147   &rs6000_reg_names[77][0],     /* v0  */                               \
2148   &rs6000_reg_names[78][0],     /* v1  */                               \
2149   &rs6000_reg_names[79][0],     /* v2  */                               \
2150   &rs6000_reg_names[80][0],     /* v3  */                               \
2151   &rs6000_reg_names[81][0],     /* v4  */                               \
2152   &rs6000_reg_names[82][0],     /* v5  */                               \
2153   &rs6000_reg_names[83][0],     /* v6  */                               \
2154   &rs6000_reg_names[84][0],     /* v7  */                               \
2155   &rs6000_reg_names[85][0],     /* v8  */                               \
2156   &rs6000_reg_names[86][0],     /* v9  */                               \
2157   &rs6000_reg_names[87][0],     /* v10  */                              \
2158   &rs6000_reg_names[88][0],     /* v11  */                              \
2159   &rs6000_reg_names[89][0],     /* v12  */                              \
2160   &rs6000_reg_names[90][0],     /* v13  */                              \
2161   &rs6000_reg_names[91][0],     /* v14  */                              \
2162   &rs6000_reg_names[92][0],     /* v15  */                              \
2163   &rs6000_reg_names[93][0],     /* v16  */                              \
2164   &rs6000_reg_names[94][0],     /* v17  */                              \
2165   &rs6000_reg_names[95][0],     /* v18  */                              \
2166   &rs6000_reg_names[96][0],     /* v19  */                              \
2167   &rs6000_reg_names[97][0],     /* v20  */                              \
2168   &rs6000_reg_names[98][0],     /* v21  */                              \
2169   &rs6000_reg_names[99][0],     /* v22  */                              \
2170   &rs6000_reg_names[100][0],    /* v23  */                              \
2171   &rs6000_reg_names[101][0],    /* v24  */                              \
2172   &rs6000_reg_names[102][0],    /* v25  */                              \
2173   &rs6000_reg_names[103][0],    /* v26  */                              \
2174   &rs6000_reg_names[104][0],    /* v27  */                              \
2175   &rs6000_reg_names[105][0],    /* v28  */                              \
2176   &rs6000_reg_names[106][0],    /* v29  */                              \
2177   &rs6000_reg_names[107][0],    /* v30  */                              \
2178   &rs6000_reg_names[108][0],    /* v31  */                              \
2179   &rs6000_reg_names[109][0],    /* vrsave  */                           \
2180   &rs6000_reg_names[110][0],    /* vscr  */                             \
2181   &rs6000_reg_names[111][0],    /* spe_acc */                           \
2182   &rs6000_reg_names[112][0],    /* spefscr */                           \
2183   &rs6000_reg_names[113][0],    /* sfp  */                              \
2184 }
2185
2186 /* Table of additional register names to use in user input.  */
2187
2188 #define ADDITIONAL_REGISTER_NAMES \
2189  {{"r0",    0}, {"r1",    1}, {"r2",    2}, {"r3",    3},       \
2190   {"r4",    4}, {"r5",    5}, {"r6",    6}, {"r7",    7},       \
2191   {"r8",    8}, {"r9",    9}, {"r10",  10}, {"r11",  11},       \
2192   {"r12",  12}, {"r13",  13}, {"r14",  14}, {"r15",  15},       \
2193   {"r16",  16}, {"r17",  17}, {"r18",  18}, {"r19",  19},       \
2194   {"r20",  20}, {"r21",  21}, {"r22",  22}, {"r23",  23},       \
2195   {"r24",  24}, {"r25",  25}, {"r26",  26}, {"r27",  27},       \
2196   {"r28",  28}, {"r29",  29}, {"r30",  30}, {"r31",  31},       \
2197   {"fr0",  32}, {"fr1",  33}, {"fr2",  34}, {"fr3",  35},       \
2198   {"fr4",  36}, {"fr5",  37}, {"fr6",  38}, {"fr7",  39},       \
2199   {"fr8",  40}, {"fr9",  41}, {"fr10", 42}, {"fr11", 43},       \
2200   {"fr12", 44}, {"fr13", 45}, {"fr14", 46}, {"fr15", 47},       \
2201   {"fr16", 48}, {"fr17", 49}, {"fr18", 50}, {"fr19", 51},       \
2202   {"fr20", 52}, {"fr21", 53}, {"fr22", 54}, {"fr23", 55},       \
2203   {"fr24", 56}, {"fr25", 57}, {"fr26", 58}, {"fr27", 59},       \
2204   {"fr28", 60}, {"fr29", 61}, {"fr30", 62}, {"fr31", 63},       \
2205   {"v0",   77}, {"v1",   78}, {"v2",   79}, {"v3",   80},       \
2206   {"v4",   81}, {"v5",   82}, {"v6",   83}, {"v7",   84},       \
2207   {"v8",   85}, {"v9",   86}, {"v10",  87}, {"v11",  88},       \
2208   {"v12",  89}, {"v13",  90}, {"v14",  91}, {"v15",  92},       \
2209   {"v16",  93}, {"v17",  94}, {"v18",  95}, {"v19",  96},       \
2210   {"v20",  97}, {"v21",  98}, {"v22",  99}, {"v23",  100},      \
2211   {"v24",  101},{"v25",  102},{"v26",  103},{"v27",  104},      \
2212   {"v28",  105},{"v29",  106},{"v30",  107},{"v31",  108},      \
2213   {"vrsave", 109}, {"vscr", 110},                               \
2214   {"spe_acc", 111}, {"spefscr", 112},                           \
2215   /* no additional names for: mq, lr, ctr, ap */                \
2216   {"cr0",  68}, {"cr1",  69}, {"cr2",  70}, {"cr3",  71},       \
2217   {"cr4",  72}, {"cr5",  73}, {"cr6",  74}, {"cr7",  75},       \
2218   {"cc",   68}, {"sp",    1}, {"toc",   2} }
2219
2220 /* Text to write out after a CALL that may be replaced by glue code by
2221    the loader.  This depends on the AIX version.  */
2222 #define RS6000_CALL_GLUE "cror 31,31,31"
2223
2224 /* This is how to output an element of a case-vector that is relative.  */
2225
2226 #define ASM_OUTPUT_ADDR_DIFF_ELT(FILE, BODY, VALUE, REL) \
2227   do { char buf[100];                                   \
2228        fputs ("\t.long ", FILE);                        \
2229        ASM_GENERATE_INTERNAL_LABEL (buf, "L", VALUE);   \
2230        assemble_name (FILE, buf);                       \
2231        putc ('-', FILE);                                \
2232        ASM_GENERATE_INTERNAL_LABEL (buf, "L", REL);     \
2233        assemble_name (FILE, buf);                       \
2234        putc ('\n', FILE);                               \
2235      } while (0)
2236
2237 /* This is how to output an assembler line
2238    that says to advance the location counter
2239    to a multiple of 2**LOG bytes.  */
2240
2241 #define ASM_OUTPUT_ALIGN(FILE,LOG)      \
2242   if ((LOG) != 0)                       \
2243     fprintf (FILE, "\t.align %d\n", (LOG))
2244
2245 /* Pick up the return address upon entry to a procedure. Used for
2246    dwarf2 unwind information.  This also enables the table driven
2247    mechanism.  */
2248
2249 #define INCOMING_RETURN_ADDR_RTX   gen_rtx_REG (Pmode, LR_REGNO)
2250 #define DWARF_FRAME_RETURN_COLUMN  DWARF_FRAME_REGNUM (LR_REGNO)
2251
2252 /* Describe how we implement __builtin_eh_return.  */
2253 #define EH_RETURN_DATA_REGNO(N) ((N) < 4 ? (N) + 3 : INVALID_REGNUM)
2254 #define EH_RETURN_STACKADJ_RTX  gen_rtx_REG (Pmode, 10)
2255
2256 /* Print operand X (an rtx) in assembler syntax to file FILE.
2257    CODE is a letter or dot (`z' in `%z0') or 0 if no letter was specified.
2258    For `%' followed by punctuation, CODE is the punctuation and X is null.  */
2259
2260 #define PRINT_OPERAND(FILE, X, CODE)  print_operand (FILE, X, CODE)
2261
2262 /* Define which CODE values are valid.  */
2263
2264 #define PRINT_OPERAND_PUNCT_VALID_P(CODE)  \
2265   ((CODE) == '.' || (CODE) == '&')
2266
2267 /* Print a memory address as an operand to reference that memory location.  */
2268
2269 #define PRINT_OPERAND_ADDRESS(FILE, ADDR) print_operand_address (FILE, ADDR)
2270
2271 /* uncomment for disabling the corresponding default options */
2272 /* #define  MACHINE_no_sched_interblock */
2273 /* #define  MACHINE_no_sched_speculative */
2274 /* #define  MACHINE_no_sched_speculative_load */
2275
2276 /* General flags.  */
2277 extern int flag_pic;
2278 extern int optimize;
2279 extern int flag_expensive_optimizations;
2280 extern int frame_pointer_needed;
2281
2282 enum rs6000_builtins
2283 {
2284   /* AltiVec builtins.  */
2285   ALTIVEC_BUILTIN_ST_INTERNAL_4si,
2286   ALTIVEC_BUILTIN_LD_INTERNAL_4si,
2287   ALTIVEC_BUILTIN_ST_INTERNAL_8hi,
2288   ALTIVEC_BUILTIN_LD_INTERNAL_8hi,
2289   ALTIVEC_BUILTIN_ST_INTERNAL_16qi,
2290   ALTIVEC_BUILTIN_LD_INTERNAL_16qi,
2291   ALTIVEC_BUILTIN_ST_INTERNAL_4sf,
2292   ALTIVEC_BUILTIN_LD_INTERNAL_4sf,
2293   ALTIVEC_BUILTIN_VADDUBM,
2294   ALTIVEC_BUILTIN_VADDUHM,
2295   ALTIVEC_BUILTIN_VADDUWM,
2296   ALTIVEC_BUILTIN_VADDFP,
2297   ALTIVEC_BUILTIN_VADDCUW,
2298   ALTIVEC_BUILTIN_VADDUBS,
2299   ALTIVEC_BUILTIN_VADDSBS,
2300   ALTIVEC_BUILTIN_VADDUHS,
2301   ALTIVEC_BUILTIN_VADDSHS,
2302   ALTIVEC_BUILTIN_VADDUWS,
2303   ALTIVEC_BUILTIN_VADDSWS,
2304   ALTIVEC_BUILTIN_VAND,
2305   ALTIVEC_BUILTIN_VANDC,
2306   ALTIVEC_BUILTIN_VAVGUB,
2307   ALTIVEC_BUILTIN_VAVGSB,
2308   ALTIVEC_BUILTIN_VAVGUH,
2309   ALTIVEC_BUILTIN_VAVGSH,
2310   ALTIVEC_BUILTIN_VAVGUW,
2311   ALTIVEC_BUILTIN_VAVGSW,
2312   ALTIVEC_BUILTIN_VCFUX,
2313   ALTIVEC_BUILTIN_VCFSX,
2314   ALTIVEC_BUILTIN_VCTSXS,
2315   ALTIVEC_BUILTIN_VCTUXS,
2316   ALTIVEC_BUILTIN_VCMPBFP,
2317   ALTIVEC_BUILTIN_VCMPEQUB,
2318   ALTIVEC_BUILTIN_VCMPEQUH,
2319   ALTIVEC_BUILTIN_VCMPEQUW,
2320   ALTIVEC_BUILTIN_VCMPEQFP,
2321   ALTIVEC_BUILTIN_VCMPGEFP,
2322   ALTIVEC_BUILTIN_VCMPGTUB,
2323   ALTIVEC_BUILTIN_VCMPGTSB,
2324   ALTIVEC_BUILTIN_VCMPGTUH,
2325   ALTIVEC_BUILTIN_VCMPGTSH,
2326   ALTIVEC_BUILTIN_VCMPGTUW,
2327   ALTIVEC_BUILTIN_VCMPGTSW,
2328   ALTIVEC_BUILTIN_VCMPGTFP,
2329   ALTIVEC_BUILTIN_VEXPTEFP,
2330   ALTIVEC_BUILTIN_VLOGEFP,
2331   ALTIVEC_BUILTIN_VMADDFP,
2332   ALTIVEC_BUILTIN_VMAXUB,
2333   ALTIVEC_BUILTIN_VMAXSB,
2334   ALTIVEC_BUILTIN_VMAXUH,
2335   ALTIVEC_BUILTIN_VMAXSH,
2336   ALTIVEC_BUILTIN_VMAXUW,
2337   ALTIVEC_BUILTIN_VMAXSW,
2338   ALTIVEC_BUILTIN_VMAXFP,
2339   ALTIVEC_BUILTIN_VMHADDSHS,
2340   ALTIVEC_BUILTIN_VMHRADDSHS,
2341   ALTIVEC_BUILTIN_VMLADDUHM,
2342   ALTIVEC_BUILTIN_VMRGHB,
2343   ALTIVEC_BUILTIN_VMRGHH,
2344   ALTIVEC_BUILTIN_VMRGHW,
2345   ALTIVEC_BUILTIN_VMRGLB,
2346   ALTIVEC_BUILTIN_VMRGLH,
2347   ALTIVEC_BUILTIN_VMRGLW,
2348   ALTIVEC_BUILTIN_VMSUMUBM,
2349   ALTIVEC_BUILTIN_VMSUMMBM,
2350   ALTIVEC_BUILTIN_VMSUMUHM,
2351   ALTIVEC_BUILTIN_VMSUMSHM,
2352   ALTIVEC_BUILTIN_VMSUMUHS,
2353   ALTIVEC_BUILTIN_VMSUMSHS,
2354   ALTIVEC_BUILTIN_VMINUB,
2355   ALTIVEC_BUILTIN_VMINSB,
2356   ALTIVEC_BUILTIN_VMINUH,
2357   ALTIVEC_BUILTIN_VMINSH,
2358   ALTIVEC_BUILTIN_VMINUW,
2359   ALTIVEC_BUILTIN_VMINSW,
2360   ALTIVEC_BUILTIN_VMINFP,
2361   ALTIVEC_BUILTIN_VMULEUB,
2362   ALTIVEC_BUILTIN_VMULESB,
2363   ALTIVEC_BUILTIN_VMULEUH,
2364   ALTIVEC_BUILTIN_VMULESH,
2365   ALTIVEC_BUILTIN_VMULOUB,
2366   ALTIVEC_BUILTIN_VMULOSB,
2367   ALTIVEC_BUILTIN_VMULOUH,
2368   ALTIVEC_BUILTIN_VMULOSH,
2369   ALTIVEC_BUILTIN_VNMSUBFP,
2370   ALTIVEC_BUILTIN_VNOR,
2371   ALTIVEC_BUILTIN_VOR,
2372   ALTIVEC_BUILTIN_VSEL_4SI,
2373   ALTIVEC_BUILTIN_VSEL_4SF,
2374   ALTIVEC_BUILTIN_VSEL_8HI,
2375   ALTIVEC_BUILTIN_VSEL_16QI,
2376   ALTIVEC_BUILTIN_VPERM_4SI,
2377   ALTIVEC_BUILTIN_VPERM_4SF,
2378   ALTIVEC_BUILTIN_VPERM_8HI,
2379   ALTIVEC_BUILTIN_VPERM_16QI,
2380   ALTIVEC_BUILTIN_VPKUHUM,
2381   ALTIVEC_BUILTIN_VPKUWUM,
2382   ALTIVEC_BUILTIN_VPKPX,
2383   ALTIVEC_BUILTIN_VPKUHSS,
2384   ALTIVEC_BUILTIN_VPKSHSS,
2385   ALTIVEC_BUILTIN_VPKUWSS,
2386   ALTIVEC_BUILTIN_VPKSWSS,
2387   ALTIVEC_BUILTIN_VPKUHUS,
2388   ALTIVEC_BUILTIN_VPKSHUS,
2389   ALTIVEC_BUILTIN_VPKUWUS,
2390   ALTIVEC_BUILTIN_VPKSWUS,
2391   ALTIVEC_BUILTIN_VREFP,
2392   ALTIVEC_BUILTIN_VRFIM,
2393   ALTIVEC_BUILTIN_VRFIN,
2394   ALTIVEC_BUILTIN_VRFIP,
2395   ALTIVEC_BUILTIN_VRFIZ,
2396   ALTIVEC_BUILTIN_VRLB,
2397   ALTIVEC_BUILTIN_VRLH,
2398   ALTIVEC_BUILTIN_VRLW,
2399   ALTIVEC_BUILTIN_VRSQRTEFP,
2400   ALTIVEC_BUILTIN_VSLB,
2401   ALTIVEC_BUILTIN_VSLH,
2402   ALTIVEC_BUILTIN_VSLW,
2403   ALTIVEC_BUILTIN_VSL,
2404   ALTIVEC_BUILTIN_VSLO,
2405   ALTIVEC_BUILTIN_VSPLTB,
2406   ALTIVEC_BUILTIN_VSPLTH,
2407   ALTIVEC_BUILTIN_VSPLTW,
2408   ALTIVEC_BUILTIN_VSPLTISB,
2409   ALTIVEC_BUILTIN_VSPLTISH,
2410   ALTIVEC_BUILTIN_VSPLTISW,
2411   ALTIVEC_BUILTIN_VSRB,
2412   ALTIVEC_BUILTIN_VSRH,
2413   ALTIVEC_BUILTIN_VSRW,
2414   ALTIVEC_BUILTIN_VSRAB,
2415   ALTIVEC_BUILTIN_VSRAH,
2416   ALTIVEC_BUILTIN_VSRAW,
2417   ALTIVEC_BUILTIN_VSR,
2418   ALTIVEC_BUILTIN_VSRO,
2419   ALTIVEC_BUILTIN_VSUBUBM,
2420   ALTIVEC_BUILTIN_VSUBUHM,
2421   ALTIVEC_BUILTIN_VSUBUWM,
2422   ALTIVEC_BUILTIN_VSUBFP,
2423   ALTIVEC_BUILTIN_VSUBCUW,
2424   ALTIVEC_BUILTIN_VSUBUBS,
2425   ALTIVEC_BUILTIN_VSUBSBS,
2426   ALTIVEC_BUILTIN_VSUBUHS,
2427   ALTIVEC_BUILTIN_VSUBSHS,
2428   ALTIVEC_BUILTIN_VSUBUWS,
2429   ALTIVEC_BUILTIN_VSUBSWS,
2430   ALTIVEC_BUILTIN_VSUM4UBS,
2431   ALTIVEC_BUILTIN_VSUM4SBS,
2432   ALTIVEC_BUILTIN_VSUM4SHS,
2433   ALTIVEC_BUILTIN_VSUM2SWS,
2434   ALTIVEC_BUILTIN_VSUMSWS,
2435   ALTIVEC_BUILTIN_VXOR,
2436   ALTIVEC_BUILTIN_VSLDOI_16QI,
2437   ALTIVEC_BUILTIN_VSLDOI_8HI,
2438   ALTIVEC_BUILTIN_VSLDOI_4SI,
2439   ALTIVEC_BUILTIN_VSLDOI_4SF,
2440   ALTIVEC_BUILTIN_VUPKHSB,
2441   ALTIVEC_BUILTIN_VUPKHPX,
2442   ALTIVEC_BUILTIN_VUPKHSH,
2443   ALTIVEC_BUILTIN_VUPKLSB,
2444   ALTIVEC_BUILTIN_VUPKLPX,
2445   ALTIVEC_BUILTIN_VUPKLSH,
2446   ALTIVEC_BUILTIN_MTVSCR,
2447   ALTIVEC_BUILTIN_MFVSCR,
2448   ALTIVEC_BUILTIN_DSSALL,
2449   ALTIVEC_BUILTIN_DSS,
2450   ALTIVEC_BUILTIN_LVSL,
2451   ALTIVEC_BUILTIN_LVSR,
2452   ALTIVEC_BUILTIN_DSTT,
2453   ALTIVEC_BUILTIN_DSTST,
2454   ALTIVEC_BUILTIN_DSTSTT,
2455   ALTIVEC_BUILTIN_DST,
2456   ALTIVEC_BUILTIN_LVEBX,
2457   ALTIVEC_BUILTIN_LVEHX,
2458   ALTIVEC_BUILTIN_LVEWX,
2459   ALTIVEC_BUILTIN_LVXL,
2460   ALTIVEC_BUILTIN_LVX,
2461   ALTIVEC_BUILTIN_STVX,
2462   ALTIVEC_BUILTIN_STVEBX,
2463   ALTIVEC_BUILTIN_STVEHX,
2464   ALTIVEC_BUILTIN_STVEWX,
2465   ALTIVEC_BUILTIN_STVXL,
2466   ALTIVEC_BUILTIN_VCMPBFP_P,
2467   ALTIVEC_BUILTIN_VCMPEQFP_P,
2468   ALTIVEC_BUILTIN_VCMPEQUB_P,
2469   ALTIVEC_BUILTIN_VCMPEQUH_P,
2470   ALTIVEC_BUILTIN_VCMPEQUW_P,
2471   ALTIVEC_BUILTIN_VCMPGEFP_P,
2472   ALTIVEC_BUILTIN_VCMPGTFP_P,
2473   ALTIVEC_BUILTIN_VCMPGTSB_P,
2474   ALTIVEC_BUILTIN_VCMPGTSH_P,
2475   ALTIVEC_BUILTIN_VCMPGTSW_P,
2476   ALTIVEC_BUILTIN_VCMPGTUB_P,
2477   ALTIVEC_BUILTIN_VCMPGTUH_P,
2478   ALTIVEC_BUILTIN_VCMPGTUW_P,
2479   ALTIVEC_BUILTIN_ABSS_V4SI,
2480   ALTIVEC_BUILTIN_ABSS_V8HI,
2481   ALTIVEC_BUILTIN_ABSS_V16QI,
2482   ALTIVEC_BUILTIN_ABS_V4SI,
2483   ALTIVEC_BUILTIN_ABS_V4SF,
2484   ALTIVEC_BUILTIN_ABS_V8HI,
2485   ALTIVEC_BUILTIN_ABS_V16QI,
2486   ALTIVEC_BUILTIN_MASK_FOR_LOAD,
2487   ALTIVEC_BUILTIN_MASK_FOR_STORE,
2488   ALTIVEC_BUILTIN_VEC_INIT_V4SI,
2489   ALTIVEC_BUILTIN_VEC_INIT_V8HI,
2490   ALTIVEC_BUILTIN_VEC_INIT_V16QI,
2491   ALTIVEC_BUILTIN_VEC_INIT_V4SF,
2492   ALTIVEC_BUILTIN_VEC_SET_V4SI,
2493   ALTIVEC_BUILTIN_VEC_SET_V8HI,
2494   ALTIVEC_BUILTIN_VEC_SET_V16QI,
2495   ALTIVEC_BUILTIN_VEC_SET_V4SF,
2496   ALTIVEC_BUILTIN_VEC_EXT_V4SI,
2497   ALTIVEC_BUILTIN_VEC_EXT_V8HI,
2498   ALTIVEC_BUILTIN_VEC_EXT_V16QI,
2499   ALTIVEC_BUILTIN_VEC_EXT_V4SF,
2500
2501   /* Altivec overloaded builtins.  */
2502   ALTIVEC_BUILTIN_VCMPEQ_P,
2503   ALTIVEC_BUILTIN_OVERLOADED_FIRST = ALTIVEC_BUILTIN_VCMPEQ_P,
2504   ALTIVEC_BUILTIN_VCMPGT_P,
2505   ALTIVEC_BUILTIN_VCMPGE_P,
2506   ALTIVEC_BUILTIN_VEC_ABS,
2507   ALTIVEC_BUILTIN_VEC_ABSS,
2508   ALTIVEC_BUILTIN_VEC_ADD,
2509   ALTIVEC_BUILTIN_VEC_ADDC,
2510   ALTIVEC_BUILTIN_VEC_ADDS,
2511   ALTIVEC_BUILTIN_VEC_AND,
2512   ALTIVEC_BUILTIN_VEC_ANDC,
2513   ALTIVEC_BUILTIN_VEC_AVG,
2514   ALTIVEC_BUILTIN_VEC_CEIL,
2515   ALTIVEC_BUILTIN_VEC_CMPB,
2516   ALTIVEC_BUILTIN_VEC_CMPEQ,
2517   ALTIVEC_BUILTIN_VEC_CMPEQUB,
2518   ALTIVEC_BUILTIN_VEC_CMPEQUH,
2519   ALTIVEC_BUILTIN_VEC_CMPEQUW,
2520   ALTIVEC_BUILTIN_VEC_CMPGE,
2521   ALTIVEC_BUILTIN_VEC_CMPGT,
2522   ALTIVEC_BUILTIN_VEC_CMPLE,
2523   ALTIVEC_BUILTIN_VEC_CMPLT,
2524   ALTIVEC_BUILTIN_VEC_CTF,
2525   ALTIVEC_BUILTIN_VEC_CTS,
2526   ALTIVEC_BUILTIN_VEC_CTU,
2527   ALTIVEC_BUILTIN_VEC_DST,
2528   ALTIVEC_BUILTIN_VEC_DSTST,
2529   ALTIVEC_BUILTIN_VEC_DSTSTT,
2530   ALTIVEC_BUILTIN_VEC_DSTT,
2531   ALTIVEC_BUILTIN_VEC_EXPTE,
2532   ALTIVEC_BUILTIN_VEC_FLOOR,
2533   ALTIVEC_BUILTIN_VEC_LD,
2534   ALTIVEC_BUILTIN_VEC_LDE,
2535   ALTIVEC_BUILTIN_VEC_LDL,
2536   ALTIVEC_BUILTIN_VEC_LOGE,
2537   ALTIVEC_BUILTIN_VEC_LVEBX,
2538   ALTIVEC_BUILTIN_VEC_LVEHX,
2539   ALTIVEC_BUILTIN_VEC_LVEWX,
2540   ALTIVEC_BUILTIN_VEC_LVSL,
2541   ALTIVEC_BUILTIN_VEC_LVSR,
2542   ALTIVEC_BUILTIN_VEC_MADD,
2543   ALTIVEC_BUILTIN_VEC_MADDS,
2544   ALTIVEC_BUILTIN_VEC_MAX,
2545   ALTIVEC_BUILTIN_VEC_MERGEH,
2546   ALTIVEC_BUILTIN_VEC_MERGEL,
2547   ALTIVEC_BUILTIN_VEC_MIN,
2548   ALTIVEC_BUILTIN_VEC_MLADD,
2549   ALTIVEC_BUILTIN_VEC_MPERM,
2550   ALTIVEC_BUILTIN_VEC_MRADDS,
2551   ALTIVEC_BUILTIN_VEC_MRGHB,
2552   ALTIVEC_BUILTIN_VEC_MRGHH,
2553   ALTIVEC_BUILTIN_VEC_MRGHW,
2554   ALTIVEC_BUILTIN_VEC_MRGLB,
2555   ALTIVEC_BUILTIN_VEC_MRGLH,
2556   ALTIVEC_BUILTIN_VEC_MRGLW,
2557   ALTIVEC_BUILTIN_VEC_MSUM,
2558   ALTIVEC_BUILTIN_VEC_MSUMS,
2559   ALTIVEC_BUILTIN_VEC_MTVSCR,
2560   ALTIVEC_BUILTIN_VEC_MULE,
2561   ALTIVEC_BUILTIN_VEC_MULO,
2562   ALTIVEC_BUILTIN_VEC_NMSUB,
2563   ALTIVEC_BUILTIN_VEC_NOR,
2564   ALTIVEC_BUILTIN_VEC_OR,
2565   ALTIVEC_BUILTIN_VEC_PACK,
2566   ALTIVEC_BUILTIN_VEC_PACKPX,
2567   ALTIVEC_BUILTIN_VEC_PACKS,
2568   ALTIVEC_BUILTIN_VEC_PACKSU,
2569   ALTIVEC_BUILTIN_VEC_PERM,
2570   ALTIVEC_BUILTIN_VEC_RE,
2571   ALTIVEC_BUILTIN_VEC_RL,
2572   ALTIVEC_BUILTIN_VEC_ROUND,
2573   ALTIVEC_BUILTIN_VEC_RSQRTE,
2574   ALTIVEC_BUILTIN_VEC_SEL,
2575   ALTIVEC_BUILTIN_VEC_SL,
2576   ALTIVEC_BUILTIN_VEC_SLD,
2577   ALTIVEC_BUILTIN_VEC_SLL,
2578   ALTIVEC_BUILTIN_VEC_SLO,
2579   ALTIVEC_BUILTIN_VEC_SPLAT,
2580   ALTIVEC_BUILTIN_VEC_SPLAT_S16,
2581   ALTIVEC_BUILTIN_VEC_SPLAT_S32,
2582   ALTIVEC_BUILTIN_VEC_SPLAT_S8,
2583   ALTIVEC_BUILTIN_VEC_SPLAT_U16,
2584   ALTIVEC_BUILTIN_VEC_SPLAT_U32,
2585   ALTIVEC_BUILTIN_VEC_SPLAT_U8,
2586   ALTIVEC_BUILTIN_VEC_SPLTB,
2587   ALTIVEC_BUILTIN_VEC_SPLTH,
2588   ALTIVEC_BUILTIN_VEC_SPLTW,
2589   ALTIVEC_BUILTIN_VEC_SR,
2590   ALTIVEC_BUILTIN_VEC_SRA,
2591   ALTIVEC_BUILTIN_VEC_SRL,
2592   ALTIVEC_BUILTIN_VEC_SRO,
2593   ALTIVEC_BUILTIN_VEC_ST,
2594   ALTIVEC_BUILTIN_VEC_STE,
2595   ALTIVEC_BUILTIN_VEC_STL,
2596   ALTIVEC_BUILTIN_VEC_STVEBX,
2597   ALTIVEC_BUILTIN_VEC_STVEHX,
2598   ALTIVEC_BUILTIN_VEC_STVEWX,
2599   ALTIVEC_BUILTIN_VEC_SUB,
2600   ALTIVEC_BUILTIN_VEC_SUBC,
2601   ALTIVEC_BUILTIN_VEC_SUBS,
2602   ALTIVEC_BUILTIN_VEC_SUM2S,
2603   ALTIVEC_BUILTIN_VEC_SUM4S,
2604   ALTIVEC_BUILTIN_VEC_SUMS,
2605   ALTIVEC_BUILTIN_VEC_TRUNC,
2606   ALTIVEC_BUILTIN_VEC_UNPACKH,
2607   ALTIVEC_BUILTIN_VEC_UNPACKL,
2608   ALTIVEC_BUILTIN_VEC_VADDFP,
2609   ALTIVEC_BUILTIN_VEC_VADDSBS,
2610   ALTIVEC_BUILTIN_VEC_VADDSHS,
2611   ALTIVEC_BUILTIN_VEC_VADDSWS,
2612   ALTIVEC_BUILTIN_VEC_VADDUBM,
2613   ALTIVEC_BUILTIN_VEC_VADDUBS,
2614   ALTIVEC_BUILTIN_VEC_VADDUHM,
2615   ALTIVEC_BUILTIN_VEC_VADDUHS,
2616   ALTIVEC_BUILTIN_VEC_VADDUWM,
2617   ALTIVEC_BUILTIN_VEC_VADDUWS,
2618   ALTIVEC_BUILTIN_VEC_VAVGSB,
2619   ALTIVEC_BUILTIN_VEC_VAVGSH,
2620   ALTIVEC_BUILTIN_VEC_VAVGSW,
2621   ALTIVEC_BUILTIN_VEC_VAVGUB,
2622   ALTIVEC_BUILTIN_VEC_VAVGUH,
2623   ALTIVEC_BUILTIN_VEC_VAVGUW,
2624   ALTIVEC_BUILTIN_VEC_VCFSX,
2625   ALTIVEC_BUILTIN_VEC_VCFUX,
2626   ALTIVEC_BUILTIN_VEC_VCMPEQFP,
2627   ALTIVEC_BUILTIN_VEC_VCMPEQUB,
2628   ALTIVEC_BUILTIN_VEC_VCMPEQUH,
2629   ALTIVEC_BUILTIN_VEC_VCMPEQUW,
2630   ALTIVEC_BUILTIN_VEC_VCMPGTFP,
2631   ALTIVEC_BUILTIN_VEC_VCMPGTSB,
2632   ALTIVEC_BUILTIN_VEC_VCMPGTSH,
2633   ALTIVEC_BUILTIN_VEC_VCMPGTSW,
2634   ALTIVEC_BUILTIN_VEC_VCMPGTUB,
2635   ALTIVEC_BUILTIN_VEC_VCMPGTUH,
2636   ALTIVEC_BUILTIN_VEC_VCMPGTUW,
2637   ALTIVEC_BUILTIN_VEC_VMAXFP,
2638   ALTIVEC_BUILTIN_VEC_VMAXSB,
2639   ALTIVEC_BUILTIN_VEC_VMAXSH,
2640   ALTIVEC_BUILTIN_VEC_VMAXSW,
2641   ALTIVEC_BUILTIN_VEC_VMAXUB,
2642   ALTIVEC_BUILTIN_VEC_VMAXUH,
2643   ALTIVEC_BUILTIN_VEC_VMAXUW,
2644   ALTIVEC_BUILTIN_VEC_VMINFP,
2645   ALTIVEC_BUILTIN_VEC_VMINSB,
2646   ALTIVEC_BUILTIN_VEC_VMINSH,
2647   ALTIVEC_BUILTIN_VEC_VMINSW,
2648   ALTIVEC_BUILTIN_VEC_VMINUB,
2649   ALTIVEC_BUILTIN_VEC_VMINUH,
2650   ALTIVEC_BUILTIN_VEC_VMINUW,
2651   ALTIVEC_BUILTIN_VEC_VMRGHB,
2652   ALTIVEC_BUILTIN_VEC_VMRGHH,
2653   ALTIVEC_BUILTIN_VEC_VMRGHW,
2654   ALTIVEC_BUILTIN_VEC_VMRGLB,
2655   ALTIVEC_BUILTIN_VEC_VMRGLH,
2656   ALTIVEC_BUILTIN_VEC_VMRGLW,
2657   ALTIVEC_BUILTIN_VEC_VMSUMMBM,
2658   ALTIVEC_BUILTIN_VEC_VMSUMSHM,
2659   ALTIVEC_BUILTIN_VEC_VMSUMSHS,
2660   ALTIVEC_BUILTIN_VEC_VMSUMUBM,
2661   ALTIVEC_BUILTIN_VEC_VMSUMUHM,
2662   ALTIVEC_BUILTIN_VEC_VMSUMUHS,
2663   ALTIVEC_BUILTIN_VEC_VMULESB,
2664   ALTIVEC_BUILTIN_VEC_VMULESH,
2665   ALTIVEC_BUILTIN_VEC_VMULEUB,
2666   ALTIVEC_BUILTIN_VEC_VMULEUH,
2667   ALTIVEC_BUILTIN_VEC_VMULOSB,
2668   ALTIVEC_BUILTIN_VEC_VMULOSH,
2669   ALTIVEC_BUILTIN_VEC_VMULOUB,
2670   ALTIVEC_BUILTIN_VEC_VMULOUH,
2671   ALTIVEC_BUILTIN_VEC_VPKSHSS,
2672   ALTIVEC_BUILTIN_VEC_VPKSHUS,
2673   ALTIVEC_BUILTIN_VEC_VPKSWSS,
2674   ALTIVEC_BUILTIN_VEC_VPKSWUS,
2675   ALTIVEC_BUILTIN_VEC_VPKUHUM,
2676   ALTIVEC_BUILTIN_VEC_VPKUHUS,
2677   ALTIVEC_BUILTIN_VEC_VPKUWUM,
2678   ALTIVEC_BUILTIN_VEC_VPKUWUS,
2679   ALTIVEC_BUILTIN_VEC_VRLB,
2680   ALTIVEC_BUILTIN_VEC_VRLH,
2681   ALTIVEC_BUILTIN_VEC_VRLW,
2682   ALTIVEC_BUILTIN_VEC_VSLB,
2683   ALTIVEC_BUILTIN_VEC_VSLH,
2684   ALTIVEC_BUILTIN_VEC_VSLW,
2685   ALTIVEC_BUILTIN_VEC_VSPLTB,
2686   ALTIVEC_BUILTIN_VEC_VSPLTH,
2687   ALTIVEC_BUILTIN_VEC_VSPLTW,
2688   ALTIVEC_BUILTIN_VEC_VSRAB,
2689   ALTIVEC_BUILTIN_VEC_VSRAH,
2690   ALTIVEC_BUILTIN_VEC_VSRAW,
2691   ALTIVEC_BUILTIN_VEC_VSRB,
2692   ALTIVEC_BUILTIN_VEC_VSRH,
2693   ALTIVEC_BUILTIN_VEC_VSRW,
2694   ALTIVEC_BUILTIN_VEC_VSUBFP,
2695   ALTIVEC_BUILTIN_VEC_VSUBSBS,
2696   ALTIVEC_BUILTIN_VEC_VSUBSHS,
2697   ALTIVEC_BUILTIN_VEC_VSUBSWS,
2698   ALTIVEC_BUILTIN_VEC_VSUBUBM,
2699   ALTIVEC_BUILTIN_VEC_VSUBUBS,
2700   ALTIVEC_BUILTIN_VEC_VSUBUHM,
2701   ALTIVEC_BUILTIN_VEC_VSUBUHS,
2702   ALTIVEC_BUILTIN_VEC_VSUBUWM,
2703   ALTIVEC_BUILTIN_VEC_VSUBUWS,
2704   ALTIVEC_BUILTIN_VEC_VSUM4SBS,
2705   ALTIVEC_BUILTIN_VEC_VSUM4SHS,
2706   ALTIVEC_BUILTIN_VEC_VSUM4UBS,
2707   ALTIVEC_BUILTIN_VEC_VUPKHPX,
2708   ALTIVEC_BUILTIN_VEC_VUPKHSB,
2709   ALTIVEC_BUILTIN_VEC_VUPKHSH,
2710   ALTIVEC_BUILTIN_VEC_VUPKLPX,
2711   ALTIVEC_BUILTIN_VEC_VUPKLSB,
2712   ALTIVEC_BUILTIN_VEC_VUPKLSH,
2713   ALTIVEC_BUILTIN_VEC_XOR,
2714   ALTIVEC_BUILTIN_VEC_STEP,
2715   ALTIVEC_BUILTIN_OVERLOADED_LAST = ALTIVEC_BUILTIN_VEC_STEP,
2716
2717   /* SPE builtins.  */
2718   SPE_BUILTIN_EVADDW,
2719   SPE_BUILTIN_EVAND,
2720   SPE_BUILTIN_EVANDC,
2721   SPE_BUILTIN_EVDIVWS,
2722   SPE_BUILTIN_EVDIVWU,
2723   SPE_BUILTIN_EVEQV,
2724   SPE_BUILTIN_EVFSADD,
2725   SPE_BUILTIN_EVFSDIV,
2726   SPE_BUILTIN_EVFSMUL,
2727   SPE_BUILTIN_EVFSSUB,
2728   SPE_BUILTIN_EVLDDX,
2729   SPE_BUILTIN_EVLDHX,
2730   SPE_BUILTIN_EVLDWX,
2731   SPE_BUILTIN_EVLHHESPLATX,
2732   SPE_BUILTIN_EVLHHOSSPLATX,
2733   SPE_BUILTIN_EVLHHOUSPLATX,
2734   SPE_BUILTIN_EVLWHEX,
2735   SPE_BUILTIN_EVLWHOSX,
2736   SPE_BUILTIN_EVLWHOUX,
2737   SPE_BUILTIN_EVLWHSPLATX,
2738   SPE_BUILTIN_EVLWWSPLATX,
2739   SPE_BUILTIN_EVMERGEHI,
2740   SPE_BUILTIN_EVMERGEHILO,
2741   SPE_BUILTIN_EVMERGELO,
2742   SPE_BUILTIN_EVMERGELOHI,
2743   SPE_BUILTIN_EVMHEGSMFAA,
2744   SPE_BUILTIN_EVMHEGSMFAN,
2745   SPE_BUILTIN_EVMHEGSMIAA,
2746   SPE_BUILTIN_EVMHEGSMIAN,
2747   SPE_BUILTIN_EVMHEGUMIAA,
2748   SPE_BUILTIN_EVMHEGUMIAN,
2749   SPE_BUILTIN_EVMHESMF,
2750   SPE_BUILTIN_EVMHESMFA,
2751   SPE_BUILTIN_EVMHESMFAAW,
2752   SPE_BUILTIN_EVMHESMFANW,
2753   SPE_BUILTIN_EVMHESMI,
2754   SPE_BUILTIN_EVMHESMIA,
2755   SPE_BUILTIN_EVMHESMIAAW,
2756   SPE_BUILTIN_EVMHESMIANW,
2757   SPE_BUILTIN_EVMHESSF,
2758   SPE_BUILTIN_EVMHESSFA,
2759   SPE_BUILTIN_EVMHESSFAAW,
2760   SPE_BUILTIN_EVMHESSFANW,
2761   SPE_BUILTIN_EVMHESSIAAW,
2762   SPE_BUILTIN_EVMHESSIANW,
2763   SPE_BUILTIN_EVMHEUMI,
2764   SPE_BUILTIN_EVMHEUMIA,
2765   SPE_BUILTIN_EVMHEUMIAAW,
2766   SPE_BUILTIN_EVMHEUMIANW,
2767   SPE_BUILTIN_EVMHEUSIAAW,
2768   SPE_BUILTIN_EVMHEUSIANW,
2769   SPE_BUILTIN_EVMHOGSMFAA,
2770   SPE_BUILTIN_EVMHOGSMFAN,
2771   SPE_BUILTIN_EVMHOGSMIAA,
2772   SPE_BUILTIN_EVMHOGSMIAN,
2773   SPE_BUILTIN_EVMHOGUMIAA,
2774   SPE_BUILTIN_EVMHOGUMIAN,
2775   SPE_BUILTIN_EVMHOSMF,
2776   SPE_BUILTIN_EVMHOSMFA,
2777   SPE_BUILTIN_EVMHOSMFAAW,
2778   SPE_BUILTIN_EVMHOSMFANW,
2779   SPE_BUILTIN_EVMHOSMI,
2780   SPE_BUILTIN_EVMHOSMIA,
2781   SPE_BUILTIN_EVMHOSMIAAW,
2782   SPE_BUILTIN_EVMHOSMIANW,
2783   SPE_BUILTIN_EVMHOSSF,
2784   SPE_BUILTIN_EVMHOSSFA,
2785   SPE_BUILTIN_EVMHOSSFAAW,
2786   SPE_BUILTIN_EVMHOSSFANW,
2787   SPE_BUILTIN_EVMHOSSIAAW,
2788   SPE_BUILTIN_EVMHOSSIANW,
2789   SPE_BUILTIN_EVMHOUMI,
2790   SPE_BUILTIN_EVMHOUMIA,
2791   SPE_BUILTIN_EVMHOUMIAAW,
2792   SPE_BUILTIN_EVMHOUMIANW,
2793   SPE_BUILTIN_EVMHOUSIAAW,
2794   SPE_BUILTIN_EVMHOUSIANW,
2795   SPE_BUILTIN_EVMWHSMF,
2796   SPE_BUILTIN_EVMWHSMFA,
2797   SPE_BUILTIN_EVMWHSMI,
2798   SPE_BUILTIN_EVMWHSMIA,
2799   SPE_BUILTIN_EVMWHSSF,
2800   SPE_BUILTIN_EVMWHSSFA,
2801   SPE_BUILTIN_EVMWHUMI,
2802   SPE_BUILTIN_EVMWHUMIA,
2803   SPE_BUILTIN_EVMWLSMIAAW,
2804   SPE_BUILTIN_EVMWLSMIANW,
2805   SPE_BUILTIN_EVMWLSSIAAW,
2806   SPE_BUILTIN_EVMWLSSIANW,
2807   SPE_BUILTIN_EVMWLUMI,
2808   SPE_BUILTIN_EVMWLUMIA,
2809   SPE_BUILTIN_EVMWLUMIAAW,
2810   SPE_BUILTIN_EVMWLUMIANW,
2811   SPE_BUILTIN_EVMWLUSIAAW,
2812   SPE_BUILTIN_EVMWLUSIANW,
2813   SPE_BUILTIN_EVMWSMF,
2814   SPE_BUILTIN_EVMWSMFA,
2815   SPE_BUILTIN_EVMWSMFAA,
2816   SPE_BUILTIN_EVMWSMFAN,
2817   SPE_BUILTIN_EVMWSMI,
2818   SPE_BUILTIN_EVMWSMIA,
2819   SPE_BUILTIN_EVMWSMIAA,
2820   SPE_BUILTIN_EVMWSMIAN,
2821   SPE_BUILTIN_EVMWHSSFAA,
2822   SPE_BUILTIN_EVMWSSF,
2823   SPE_BUILTIN_EVMWSSFA,
2824   SPE_BUILTIN_EVMWSSFAA,
2825   SPE_BUILTIN_EVMWSSFAN,
2826   SPE_BUILTIN_EVMWUMI,
2827   SPE_BUILTIN_EVMWUMIA,
2828   SPE_BUILTIN_EVMWUMIAA,
2829   SPE_BUILTIN_EVMWUMIAN,
2830   SPE_BUILTIN_EVNAND,
2831   SPE_BUILTIN_EVNOR,
2832   SPE_BUILTIN_EVOR,
2833   SPE_BUILTIN_EVORC,
2834   SPE_BUILTIN_EVRLW,
2835   SPE_BUILTIN_EVSLW,
2836   SPE_BUILTIN_EVSRWS,
2837   SPE_BUILTIN_EVSRWU,
2838   SPE_BUILTIN_EVSTDDX,
2839   SPE_BUILTIN_EVSTDHX,
2840   SPE_BUILTIN_EVSTDWX,
2841   SPE_BUILTIN_EVSTWHEX,
2842   SPE_BUILTIN_EVSTWHOX,
2843   SPE_BUILTIN_EVSTWWEX,
2844   SPE_BUILTIN_EVSTWWOX,
2845   SPE_BUILTIN_EVSUBFW,
2846   SPE_BUILTIN_EVXOR,
2847   SPE_BUILTIN_EVABS,
2848   SPE_BUILTIN_EVADDSMIAAW,
2849   SPE_BUILTIN_EVADDSSIAAW,
2850   SPE_BUILTIN_EVADDUMIAAW,
2851   SPE_BUILTIN_EVADDUSIAAW,
2852   SPE_BUILTIN_EVCNTLSW,
2853   SPE_BUILTIN_EVCNTLZW,
2854   SPE_BUILTIN_EVEXTSB,
2855   SPE_BUILTIN_EVEXTSH,
2856   SPE_BUILTIN_EVFSABS,
2857   SPE_BUILTIN_EVFSCFSF,
2858   SPE_BUILTIN_EVFSCFSI,
2859   SPE_BUILTIN_EVFSCFUF,
2860   SPE_BUILTIN_EVFSCFUI,
2861   SPE_BUILTIN_EVFSCTSF,
2862   SPE_BUILTIN_EVFSCTSI,
2863   SPE_BUILTIN_EVFSCTSIZ,
2864   SPE_BUILTIN_EVFSCTUF,
2865   SPE_BUILTIN_EVFSCTUI,
2866   SPE_BUILTIN_EVFSCTUIZ,
2867   SPE_BUILTIN_EVFSNABS,
2868   SPE_BUILTIN_EVFSNEG,
2869   SPE_BUILTIN_EVMRA,
2870   SPE_BUILTIN_EVNEG,
2871   SPE_BUILTIN_EVRNDW,
2872   SPE_BUILTIN_EVSUBFSMIAAW,
2873   SPE_BUILTIN_EVSUBFSSIAAW,
2874   SPE_BUILTIN_EVSUBFUMIAAW,
2875   SPE_BUILTIN_EVSUBFUSIAAW,
2876   SPE_BUILTIN_EVADDIW,
2877   SPE_BUILTIN_EVLDD,
2878   SPE_BUILTIN_EVLDH,
2879   SPE_BUILTIN_EVLDW,
2880   SPE_BUILTIN_EVLHHESPLAT,
2881   SPE_BUILTIN_EVLHHOSSPLAT,
2882   SPE_BUILTIN_EVLHHOUSPLAT,
2883   SPE_BUILTIN_EVLWHE,
2884   SPE_BUILTIN_EVLWHOS,
2885   SPE_BUILTIN_EVLWHOU,
2886   SPE_BUILTIN_EVLWHSPLAT,
2887   SPE_BUILTIN_EVLWWSPLAT,
2888   SPE_BUILTIN_EVRLWI,
2889   SPE_BUILTIN_EVSLWI,
2890   SPE_BUILTIN_EVSRWIS,
2891   SPE_BUILTIN_EVSRWIU,
2892   SPE_BUILTIN_EVSTDD,
2893   SPE_BUILTIN_EVSTDH,
2894   SPE_BUILTIN_EVSTDW,
2895   SPE_BUILTIN_EVSTWHE,
2896   SPE_BUILTIN_EVSTWHO,
2897   SPE_BUILTIN_EVSTWWE,
2898   SPE_BUILTIN_EVSTWWO,
2899   SPE_BUILTIN_EVSUBIFW,
2900
2901   /* Compares.  */
2902   SPE_BUILTIN_EVCMPEQ,
2903   SPE_BUILTIN_EVCMPGTS,
2904   SPE_BUILTIN_EVCMPGTU,
2905   SPE_BUILTIN_EVCMPLTS,
2906   SPE_BUILTIN_EVCMPLTU,
2907   SPE_BUILTIN_EVFSCMPEQ,
2908   SPE_BUILTIN_EVFSCMPGT,
2909   SPE_BUILTIN_EVFSCMPLT,
2910   SPE_BUILTIN_EVFSTSTEQ,
2911   SPE_BUILTIN_EVFSTSTGT,
2912   SPE_BUILTIN_EVFSTSTLT,
2913
2914   /* EVSEL compares.  */
2915   SPE_BUILTIN_EVSEL_CMPEQ,
2916   SPE_BUILTIN_EVSEL_CMPGTS,
2917   SPE_BUILTIN_EVSEL_CMPGTU,
2918   SPE_BUILTIN_EVSEL_CMPLTS,
2919   SPE_BUILTIN_EVSEL_CMPLTU,
2920   SPE_BUILTIN_EVSEL_FSCMPEQ,
2921   SPE_BUILTIN_EVSEL_FSCMPGT,
2922   SPE_BUILTIN_EVSEL_FSCMPLT,
2923   SPE_BUILTIN_EVSEL_FSTSTEQ,
2924   SPE_BUILTIN_EVSEL_FSTSTGT,
2925   SPE_BUILTIN_EVSEL_FSTSTLT,
2926
2927   SPE_BUILTIN_EVSPLATFI,
2928   SPE_BUILTIN_EVSPLATI,
2929   SPE_BUILTIN_EVMWHSSMAA,
2930   SPE_BUILTIN_EVMWHSMFAA,
2931   SPE_BUILTIN_EVMWHSMIAA,
2932   SPE_BUILTIN_EVMWHUSIAA,
2933   SPE_BUILTIN_EVMWHUMIAA,
2934   SPE_BUILTIN_EVMWHSSFAN,
2935   SPE_BUILTIN_EVMWHSSIAN,
2936   SPE_BUILTIN_EVMWHSMFAN,
2937   SPE_BUILTIN_EVMWHSMIAN,
2938   SPE_BUILTIN_EVMWHUSIAN,
2939   SPE_BUILTIN_EVMWHUMIAN,
2940   SPE_BUILTIN_EVMWHGSSFAA,
2941   SPE_BUILTIN_EVMWHGSMFAA,
2942   SPE_BUILTIN_EVMWHGSMIAA,
2943   SPE_BUILTIN_EVMWHGUMIAA,
2944   SPE_BUILTIN_EVMWHGSSFAN,
2945   SPE_BUILTIN_EVMWHGSMFAN,
2946   SPE_BUILTIN_EVMWHGSMIAN,
2947   SPE_BUILTIN_EVMWHGUMIAN,
2948   SPE_BUILTIN_MTSPEFSCR,
2949   SPE_BUILTIN_MFSPEFSCR,
2950   SPE_BUILTIN_BRINC,
2951
2952   RS6000_BUILTIN_COUNT
2953 };
2954
2955 enum rs6000_builtin_type_index
2956 {
2957   RS6000_BTI_NOT_OPAQUE,
2958   RS6000_BTI_opaque_V2SI,
2959   RS6000_BTI_opaque_V2SF,
2960   RS6000_BTI_opaque_p_V2SI,
2961   RS6000_BTI_opaque_V4SI,
2962   RS6000_BTI_V16QI,
2963   RS6000_BTI_V2SI,
2964   RS6000_BTI_V2SF,
2965   RS6000_BTI_V4HI,
2966   RS6000_BTI_V4SI,
2967   RS6000_BTI_V4SF,
2968   RS6000_BTI_V8HI,
2969   RS6000_BTI_unsigned_V16QI,
2970   RS6000_BTI_unsigned_V8HI,
2971   RS6000_BTI_unsigned_V4SI,
2972   RS6000_BTI_bool_char,          /* __bool char */
2973   RS6000_BTI_bool_short,         /* __bool short */
2974   RS6000_BTI_bool_int,           /* __bool int */
2975   RS6000_BTI_pixel,              /* __pixel */
2976   RS6000_BTI_bool_V16QI,         /* __vector __bool char */
2977   RS6000_BTI_bool_V8HI,          /* __vector __bool short */
2978   RS6000_BTI_bool_V4SI,          /* __vector __bool int */
2979   RS6000_BTI_pixel_V8HI,         /* __vector __pixel */
2980   RS6000_BTI_long,               /* long_integer_type_node */
2981   RS6000_BTI_unsigned_long,      /* long_unsigned_type_node */
2982   RS6000_BTI_INTQI,              /* intQI_type_node */
2983   RS6000_BTI_UINTQI,             /* unsigned_intQI_type_node */
2984   RS6000_BTI_INTHI,              /* intHI_type_node */
2985   RS6000_BTI_UINTHI,             /* unsigned_intHI_type_node */
2986   RS6000_BTI_INTSI,              /* intSI_type_node */
2987   RS6000_BTI_UINTSI,             /* unsigned_intSI_type_node */
2988   RS6000_BTI_float,              /* float_type_node */
2989   RS6000_BTI_void,               /* void_type_node */
2990   RS6000_BTI_MAX
2991 };
2992
2993
2994 #define opaque_V2SI_type_node         (rs6000_builtin_types[RS6000_BTI_opaque_V2SI])
2995 #define opaque_V2SF_type_node         (rs6000_builtin_types[RS6000_BTI_opaque_V2SF])
2996 #define opaque_p_V2SI_type_node       (rs6000_builtin_types[RS6000_BTI_opaque_p_V2SI])
2997 #define opaque_V4SI_type_node         (rs6000_builtin_types[RS6000_BTI_opaque_V4SI])
2998 #define V16QI_type_node               (rs6000_builtin_types[RS6000_BTI_V16QI])
2999 #define V2SI_type_node                (rs6000_builtin_types[RS6000_BTI_V2SI])
3000 #define V2SF_type_node                (rs6000_builtin_types[RS6000_BTI_V2SF])
3001 #define V4HI_type_node                (rs6000_builtin_types[RS6000_BTI_V4HI])
3002 #define V4SI_type_node                (rs6000_builtin_types[RS6000_BTI_V4SI])
3003 #define V4SF_type_node                (rs6000_builtin_types[RS6000_BTI_V4SF])
3004 #define V8HI_type_node                (rs6000_builtin_types[RS6000_BTI_V8HI])
3005 #define unsigned_V16QI_type_node      (rs6000_builtin_types[RS6000_BTI_unsigned_V16QI])
3006 #define unsigned_V8HI_type_node       (rs6000_builtin_types[RS6000_BTI_unsigned_V8HI])
3007 #define unsigned_V4SI_type_node       (rs6000_builtin_types[RS6000_BTI_unsigned_V4SI])
3008 #define bool_char_type_node           (rs6000_builtin_types[RS6000_BTI_bool_char])
3009 #define bool_short_type_node          (rs6000_builtin_types[RS6000_BTI_bool_short])
3010 #define bool_int_type_node            (rs6000_builtin_types[RS6000_BTI_bool_int])
3011 #define pixel_type_node               (rs6000_builtin_types[RS6000_BTI_pixel])
3012 #define bool_V16QI_type_node          (rs6000_builtin_types[RS6000_BTI_bool_V16QI])
3013 #define bool_V8HI_type_node           (rs6000_builtin_types[RS6000_BTI_bool_V8HI])
3014 #define bool_V4SI_type_node           (rs6000_builtin_types[RS6000_BTI_bool_V4SI])
3015 #define pixel_V8HI_type_node          (rs6000_builtin_types[RS6000_BTI_pixel_V8HI])
3016
3017 #define long_integer_type_internal_node  (rs6000_builtin_types[RS6000_BTI_long])
3018 #define long_unsigned_type_internal_node (rs6000_builtin_types[RS6000_BTI_unsigned_long])
3019 #define intQI_type_internal_node         (rs6000_builtin_types[RS6000_BTI_INTQI])
3020 #define uintQI_type_internal_node        (rs6000_builtin_types[RS6000_BTI_UINTQI])
3021 #define intHI_type_internal_node         (rs6000_builtin_types[RS6000_BTI_INTHI])
3022 #define uintHI_type_internal_node        (rs6000_builtin_types[RS6000_BTI_UINTHI])
3023 #define intSI_type_internal_node         (rs6000_builtin_types[RS6000_BTI_INTSI])
3024 #define uintSI_type_internal_node        (rs6000_builtin_types[RS6000_BTI_UINTSI])
3025 #define float_type_internal_node         (rs6000_builtin_types[RS6000_BTI_float])
3026 #define void_type_internal_node          (rs6000_builtin_types[RS6000_BTI_void])
3027
3028 extern GTY(()) tree rs6000_builtin_types[RS6000_BTI_MAX];
3029 extern GTY(()) tree rs6000_builtin_decls[RS6000_BUILTIN_COUNT];
3030