OSDN Git Service

* config.gcc: Reorganize --with-cpu logic. Set
[pf3gnuchains/gcc-fork.git] / gcc / config / rs6000 / rs6000.h
1 /* Definitions of target machine for GNU compiler, for IBM RS/6000.
2    Copyright (C) 1992, 1993, 1994, 1995, 1996, 1997, 1998, 1999,
3    2000, 2001, 2002, 2003 Free Software Foundation, Inc.
4    Contributed by Richard Kenner (kenner@vlsi1.ultra.nyu.edu)
5
6    This file is part of GCC.
7
8    GCC is free software; you can redistribute it and/or modify it
9    under the terms of the GNU General Public License as published
10    by the Free Software Foundation; either version 2, or (at your
11    option) any later version.
12
13    GCC is distributed in the hope that it will be useful, but WITHOUT
14    ANY WARRANTY; without even the implied warranty of MERCHANTABILITY
15    or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public
16    License for more details.
17
18    You should have received a copy of the GNU General Public License
19    along with GCC; see the file COPYING.  If not, write to the
20    Free Software Foundation, 59 Temple Place - Suite 330, Boston,
21    MA 02111-1307, USA.  */
22
23 /* Note that some other tm.h files include this one and then override
24    many of the definitions.  */
25
26 /* Definitions for the object file format.  These are set at
27    compile-time.  */
28
29 #define OBJECT_XCOFF 1
30 #define OBJECT_ELF 2
31 #define OBJECT_PEF 3
32 #define OBJECT_MACHO 4
33
34 #define TARGET_ELF (TARGET_OBJECT_FORMAT == OBJECT_ELF)
35 #define TARGET_XCOFF (TARGET_OBJECT_FORMAT == OBJECT_XCOFF)
36 #define TARGET_MACOS (TARGET_OBJECT_FORMAT == OBJECT_PEF)
37 #define TARGET_MACHO (TARGET_OBJECT_FORMAT == OBJECT_MACHO)
38
39 #ifndef TARGET_AIX
40 #define TARGET_AIX 0
41 #endif
42
43 /* Default string to use for cpu if not specified.  */
44 #ifndef TARGET_CPU_DEFAULT
45 #define TARGET_CPU_DEFAULT ((char *)0)
46 #endif
47
48 /* Common ASM definitions used by ASM_SPEC among the various targets
49    for handling -mcpu=xxx switches.  */
50 #define ASM_CPU_SPEC \
51 "%{!mcpu*: \
52   %{mpower: %{!mpower2: -mpwr}} \
53   %{mpower2: -mpwrx} \
54   %{mpowerpc*: -mppc} \
55   %{mno-power: %{!mpowerpc*: -mcom}} \
56   %{!mno-power: %{!mpower2: %(asm_default)}}} \
57 %{mcpu=common: -mcom} \
58 %{mcpu=power: -mpwr} \
59 %{mcpu=power2: -mpwrx} \
60 %{mcpu=power3: -m604} \
61 %{mcpu=power4: -mpower4} \
62 %{mcpu=powerpc: -mppc} \
63 %{mcpu=rios: -mpwr} \
64 %{mcpu=rios1: -mpwr} \
65 %{mcpu=rios2: -mpwrx} \
66 %{mcpu=rsc: -mpwr} \
67 %{mcpu=rsc1: -mpwr} \
68 %{mcpu=401: -mppc} \
69 %{mcpu=403: -m403} \
70 %{mcpu=405: -m405} \
71 %{mcpu=405fp: -m405} \
72 %{mcpu=440: -m440} \
73 %{mcpu=440fp: -m440} \
74 %{mcpu=505: -mppc} \
75 %{mcpu=601: -m601} \
76 %{mcpu=602: -mppc} \
77 %{mcpu=603: -mppc} \
78 %{mcpu=603e: -mppc} \
79 %{mcpu=ec603e: -mppc} \
80 %{mcpu=604: -mppc} \
81 %{mcpu=604e: -mppc} \
82 %{mcpu=620: -mppc} \
83 %{mcpu=630: -m604} \
84 %{mcpu=740: -mppc} \
85 %{mcpu=7400: -mppc} \
86 %{mcpu=7450: -mppc} \
87 %{mcpu=750: -mppc} \
88 %{mcpu=801: -mppc} \
89 %{mcpu=821: -mppc} \
90 %{mcpu=823: -mppc} \
91 %{mcpu=860: -mppc} \
92 %{mcpu=8540: -me500} \
93 %{maltivec: -maltivec}"
94
95 #define CPP_DEFAULT_SPEC ""
96
97 #define ASM_DEFAULT_SPEC ""
98
99 /* This macro defines names of additional specifications to put in the specs
100    that can be used in various specifications like CC1_SPEC.  Its definition
101    is an initializer with a subgrouping for each command option.
102
103    Each subgrouping contains a string constant, that defines the
104    specification name, and a string constant that used by the GCC driver
105    program.
106
107    Do not define this macro if it does not need to do anything.  */
108
109 #define SUBTARGET_EXTRA_SPECS
110
111 #define EXTRA_SPECS                                                     \
112   { "cpp_default",              CPP_DEFAULT_SPEC },                     \
113   { "asm_cpu",                  ASM_CPU_SPEC },                         \
114   { "asm_default",              ASM_DEFAULT_SPEC },                     \
115   SUBTARGET_EXTRA_SPECS
116
117 /* Architecture type.  */
118
119 extern int target_flags;
120
121 /* Use POWER architecture instructions and MQ register.  */
122 #define MASK_POWER              0x00000001
123
124 /* Use POWER2 extensions to POWER architecture.  */
125 #define MASK_POWER2             0x00000002
126
127 /* Use PowerPC architecture instructions.  */
128 #define MASK_POWERPC            0x00000004
129
130 /* Use PowerPC General Purpose group optional instructions, e.g. fsqrt.  */
131 #define MASK_PPC_GPOPT          0x00000008
132
133 /* Use PowerPC Graphics group optional instructions, e.g. fsel.  */
134 #define MASK_PPC_GFXOPT         0x00000010
135
136 /* Use PowerPC-64 architecture instructions.  */
137 #define MASK_POWERPC64          0x00000020
138
139 /* Use revised mnemonic names defined for PowerPC architecture.  */
140 #define MASK_NEW_MNEMONICS      0x00000040
141
142 /* Disable placing fp constants in the TOC; can be turned on when the
143    TOC overflows.  */
144 #define MASK_NO_FP_IN_TOC       0x00000080
145
146 /* Disable placing symbol+offset constants in the TOC; can be turned on when
147    the TOC overflows.  */
148 #define MASK_NO_SUM_IN_TOC      0x00000100
149
150 /* Output only one TOC entry per module.  Normally linking fails if
151    there are more than 16K unique variables/constants in an executable.  With
152    this option, linking fails only if there are more than 16K modules, or
153    if there are more than 16K unique variables/constant in a single module.
154
155    This is at the cost of having 2 extra loads and one extra store per
156    function, and one less allocable register.  */
157 #define MASK_MINIMAL_TOC        0x00000200
158
159 /* Nonzero for the 64bit model: longs and pointers are 64 bits.  */
160 #define MASK_64BIT              0x00000400
161
162 /* Disable use of FPRs.  */
163 #define MASK_SOFT_FLOAT         0x00000800
164
165 /* Enable load/store multiple, even on PowerPC */
166 #define MASK_MULTIPLE           0x00001000
167
168 /* Use string instructions for block moves */
169 #define MASK_STRING             0x00002000
170
171 /* Disable update form of load/store */
172 #define MASK_NO_UPDATE          0x00004000
173
174 /* Disable fused multiply/add operations */
175 #define MASK_NO_FUSED_MADD      0x00008000
176
177 /* Nonzero if we need to schedule the prolog and epilog.  */
178 #define MASK_SCHED_PROLOG       0x00010000
179
180 /* Use AltiVec instructions.  */
181 #define MASK_ALTIVEC            0x00020000
182
183 /* Return small structures in memory (as the AIX ABI requires).  */
184 #define MASK_AIX_STRUCT_RET     0x00040000
185
186 /* The only remaining free bits are 0x00780000. sysv4.h uses
187    0x00800000 -> 0x40000000, and 0x80000000 is not available
188    because target_flags is signed.  */
189
190 #define TARGET_POWER            (target_flags & MASK_POWER)
191 #define TARGET_POWER2           (target_flags & MASK_POWER2)
192 #define TARGET_POWERPC          (target_flags & MASK_POWERPC)
193 #define TARGET_PPC_GPOPT        (target_flags & MASK_PPC_GPOPT)
194 #define TARGET_PPC_GFXOPT       (target_flags & MASK_PPC_GFXOPT)
195 #define TARGET_NEW_MNEMONICS    (target_flags & MASK_NEW_MNEMONICS)
196 #define TARGET_NO_FP_IN_TOC     (target_flags & MASK_NO_FP_IN_TOC)
197 #define TARGET_NO_SUM_IN_TOC    (target_flags & MASK_NO_SUM_IN_TOC)
198 #define TARGET_MINIMAL_TOC      (target_flags & MASK_MINIMAL_TOC)
199 #define TARGET_64BIT            (target_flags & MASK_64BIT)
200 #define TARGET_SOFT_FLOAT       (target_flags & MASK_SOFT_FLOAT)
201 #define TARGET_MULTIPLE         (target_flags & MASK_MULTIPLE)
202 #define TARGET_STRING           (target_flags & MASK_STRING)
203 #define TARGET_NO_UPDATE        (target_flags & MASK_NO_UPDATE)
204 #define TARGET_NO_FUSED_MADD    (target_flags & MASK_NO_FUSED_MADD)
205 #define TARGET_SCHED_PROLOG     (target_flags & MASK_SCHED_PROLOG)
206 #define TARGET_ALTIVEC          (target_flags & MASK_ALTIVEC)
207 #define TARGET_AIX_STRUCT_RET   (target_flags & MASK_AIX_STRUCT_RET)
208
209 #define TARGET_32BIT            (! TARGET_64BIT)
210 #define TARGET_HARD_FLOAT       (! TARGET_SOFT_FLOAT)
211 #define TARGET_UPDATE           (! TARGET_NO_UPDATE)
212 #define TARGET_FUSED_MADD       (! TARGET_NO_FUSED_MADD)
213
214 #ifndef HAVE_AS_TLS
215 #define HAVE_AS_TLS 0
216 #endif
217
218 #ifdef IN_LIBGCC2
219 /* For libgcc2 we make sure this is a compile time constant */
220 #if defined (__64BIT__) || defined (__powerpc64__)
221 #define TARGET_POWERPC64        1
222 #else
223 #define TARGET_POWERPC64        0
224 #endif
225 #else
226 #define TARGET_POWERPC64        (target_flags & MASK_POWERPC64)
227 #endif
228
229 #define TARGET_XL_CALL 0
230
231 /* Run-time compilation parameters selecting different hardware subsets.
232
233    Macro to define tables used to set the flags.
234    This is a list in braces of pairs in braces,
235    each pair being { "NAME", VALUE }
236    where VALUE is the bits to set or minus the bits to clear.
237    An empty string NAME is used to identify the default VALUE.  */
238
239 #define TARGET_SWITCHES                                                 \
240  {{"power",             MASK_POWER  | MASK_MULTIPLE | MASK_STRING,      \
241                         N_("Use POWER instruction set")},               \
242   {"power2",            (MASK_POWER | MASK_MULTIPLE | MASK_STRING       \
243                          | MASK_POWER2),                                \
244                         N_("Use POWER2 instruction set")},              \
245   {"no-power2",         - MASK_POWER2,                                  \
246                         N_("Do not use POWER2 instruction set")},       \
247   {"no-power",          - (MASK_POWER | MASK_POWER2 | MASK_MULTIPLE     \
248                            | MASK_STRING),                              \
249                         N_("Do not use POWER instruction set")},        \
250   {"powerpc",           MASK_POWERPC,                                   \
251                         N_("Use PowerPC instruction set")},             \
252   {"no-powerpc",        - (MASK_POWERPC | MASK_PPC_GPOPT                \
253                            | MASK_PPC_GFXOPT | MASK_POWERPC64),         \
254                         N_("Do not use PowerPC instruction set")},      \
255   {"powerpc-gpopt",     MASK_POWERPC | MASK_PPC_GPOPT,                  \
256                         N_("Use PowerPC General Purpose group optional instructions")},\
257   {"no-powerpc-gpopt",  - MASK_PPC_GPOPT,                               \
258                         N_("Don't use PowerPC General Purpose group optional instructions")},\
259   {"powerpc-gfxopt",    MASK_POWERPC | MASK_PPC_GFXOPT,                 \
260                         N_("Use PowerPC Graphics group optional instructions")},\
261   {"no-powerpc-gfxopt", - MASK_PPC_GFXOPT,                              \
262                         N_("Don't use PowerPC Graphics group optional instructions")},\
263   {"powerpc64",         MASK_POWERPC64,                                 \
264                         N_("Use PowerPC-64 instruction set")},          \
265   {"no-powerpc64",      - MASK_POWERPC64,                               \
266                         N_("Don't use PowerPC-64 instruction set")},    \
267   {"altivec",           MASK_ALTIVEC ,                                  \
268                         N_("Use AltiVec instructions")},                \
269   {"no-altivec",        - MASK_ALTIVEC ,                                        \
270                         N_("Don't use AltiVec instructions")},  \
271   {"new-mnemonics",     MASK_NEW_MNEMONICS,                             \
272                         N_("Use new mnemonics for PowerPC architecture")},\
273   {"old-mnemonics",     -MASK_NEW_MNEMONICS,                            \
274                         N_("Use old mnemonics for PowerPC architecture")},\
275   {"full-toc",          - (MASK_NO_FP_IN_TOC | MASK_NO_SUM_IN_TOC       \
276                            | MASK_MINIMAL_TOC),                         \
277                         N_("Put everything in the regular TOC")},       \
278   {"fp-in-toc",         - MASK_NO_FP_IN_TOC,                            \
279                         N_("Place floating point constants in TOC")},   \
280   {"no-fp-in-toc",      MASK_NO_FP_IN_TOC,                              \
281                         N_("Don't place floating point constants in TOC")},\
282   {"sum-in-toc",        - MASK_NO_SUM_IN_TOC,                           \
283                         N_("Place symbol+offset constants in TOC")},    \
284   {"no-sum-in-toc",     MASK_NO_SUM_IN_TOC,                             \
285                         N_("Don't place symbol+offset constants in TOC")},\
286   {"minimal-toc",       MASK_MINIMAL_TOC,                               \
287                         "Use only one TOC entry per procedure"},        \
288   {"minimal-toc",       - (MASK_NO_FP_IN_TOC | MASK_NO_SUM_IN_TOC),     \
289                         ""},                                            \
290   {"no-minimal-toc",    - MASK_MINIMAL_TOC,                             \
291                         N_("Place variable addresses in the regular TOC")},\
292   {"hard-float",        - MASK_SOFT_FLOAT,                              \
293                         N_("Use hardware fp")},                         \
294   {"soft-float",        MASK_SOFT_FLOAT,                                \
295                         N_("Do not use hardware fp")},                  \
296   {"multiple",          MASK_MULTIPLE,                                  \
297                         N_("Generate load/store multiple instructions")},       \
298   {"no-multiple",       - MASK_MULTIPLE,                                \
299                         N_("Do not generate load/store multiple instructions")},\
300   {"string",            MASK_STRING,                                    \
301                         N_("Generate string instructions for block moves")},\
302   {"no-string",         - MASK_STRING,                                  \
303                         N_("Do not generate string instructions for block moves")},\
304   {"update",            - MASK_NO_UPDATE,                               \
305                         N_("Generate load/store with update instructions")},\
306   {"no-update",         MASK_NO_UPDATE,                                 \
307                         N_("Do not generate load/store with update instructions")},\
308   {"fused-madd",        - MASK_NO_FUSED_MADD,                           \
309                         N_("Generate fused multiply/add instructions")},\
310   {"no-fused-madd",     MASK_NO_FUSED_MADD,                             \
311                         N_("Don't generate fused multiply/add instructions")},\
312   {"sched-prolog",      MASK_SCHED_PROLOG,                              \
313                         ""},                                            \
314   {"no-sched-prolog",   -MASK_SCHED_PROLOG,                             \
315                         N_("Don't schedule the start and end of the procedure")},\
316   {"sched-epilog",      MASK_SCHED_PROLOG,                              \
317                         ""},                                            \
318   {"no-sched-epilog",   -MASK_SCHED_PROLOG,                             \
319                         ""},                                            \
320   {"aix-struct-return", MASK_AIX_STRUCT_RET,                            \
321                         N_("Return all structures in memory (AIX default)")},\
322   {"svr4-struct-return", - MASK_AIX_STRUCT_RET,                         \
323                         N_("Return small structures in registers (SVR4 default)")},\
324   {"no-aix-struct-return", - MASK_AIX_STRUCT_RET,                       \
325                         ""},\
326   {"no-svr4-struct-return", MASK_AIX_STRUCT_RET,                        \
327                         ""},\
328   SUBTARGET_SWITCHES                                                    \
329   {"",                  TARGET_DEFAULT | MASK_SCHED_PROLOG,             \
330                         ""}}
331
332 #define TARGET_DEFAULT (MASK_POWER | MASK_MULTIPLE | MASK_STRING)
333
334 /* This is meant to be redefined in the host dependent files */
335 #define SUBTARGET_SWITCHES
336
337 /* Processor type.  Order must match cpu attribute in MD file.  */
338 enum processor_type
339  {
340    PROCESSOR_RIOS1,
341    PROCESSOR_RIOS2,
342    PROCESSOR_RS64A,
343    PROCESSOR_MPCCORE,
344    PROCESSOR_PPC403,
345    PROCESSOR_PPC405,
346    PROCESSOR_PPC440,
347    PROCESSOR_PPC601,
348    PROCESSOR_PPC603,
349    PROCESSOR_PPC604,
350    PROCESSOR_PPC604e,
351    PROCESSOR_PPC620,
352    PROCESSOR_PPC630,
353    PROCESSOR_PPC750,
354    PROCESSOR_PPC7400,
355    PROCESSOR_PPC7450,
356    PROCESSOR_PPC8540,
357    PROCESSOR_POWER4
358 };
359
360 extern enum processor_type rs6000_cpu;
361
362 /* Recast the processor type to the cpu attribute.  */
363 #define rs6000_cpu_attr ((enum attr_cpu)rs6000_cpu)
364
365 /* Define generic processor types based upon current deployment.  */
366 #define PROCESSOR_COMMON    PROCESSOR_PPC601
367 #define PROCESSOR_POWER     PROCESSOR_RIOS1
368 #define PROCESSOR_POWERPC   PROCESSOR_PPC604
369 #define PROCESSOR_POWERPC64 PROCESSOR_RS64A
370
371 /* Define the default processor.  This is overridden by other tm.h files.  */
372 #define PROCESSOR_DEFAULT   PROCESSOR_RIOS1
373 #define PROCESSOR_DEFAULT64 PROCESSOR_RS64A
374
375 /* Specify the dialect of assembler to use.  New mnemonics is dialect one
376    and the old mnemonics are dialect zero.  */
377 #define ASSEMBLER_DIALECT (TARGET_NEW_MNEMONICS ? 1 : 0)
378
379 /* This is meant to be overridden in target specific files.  */
380 #define SUBTARGET_OPTIONS
381
382 #define TARGET_OPTIONS                                                  \
383 {                                                                       \
384    {"cpu=",  &rs6000_select[1].string,                                  \
385     N_("Use features of and schedule code for given CPU"), 0},          \
386    {"tune=", &rs6000_select[2].string,                                  \
387     N_("Schedule code for given CPU"), 0},                              \
388    {"debug=", &rs6000_debug_name, N_("Enable debug output"), 0},        \
389    {"traceback=", &rs6000_traceback_name,                               \
390     N_("Select full, part, or no traceback table"), 0},                 \
391    {"abi=", &rs6000_abi_string, N_("Specify ABI to use"), 0},           \
392    {"long-double-", &rs6000_long_double_size_string,                    \
393     N_("Specify size of long double (64 or 128 bits)"), 0},             \
394    {"isel=", &rs6000_isel_string,                                       \
395     N_("Specify yes/no if isel instructions should be generated"), 0},  \
396    {"spe=", &rs6000_spe_string,                                         \
397     N_("Specify yes/no if SPE SIMD instructions should be generated"), 0},\
398    {"float-gprs=", &rs6000_float_gprs_string,                           \
399     N_("Specify yes/no if using floating point in the GPRs"), 0},       \
400    {"vrsave=", &rs6000_altivec_vrsave_string,                           \
401     N_("Specify yes/no if VRSAVE instructions should be generated for AltiVec"), 0}, \
402    {"longcall", &rs6000_longcall_switch,                                \
403     N_("Avoid all range limits on call instructions"), 0},              \
404    {"no-longcall", &rs6000_longcall_switch, "", 0},                     \
405    {"align-", &rs6000_alignment_string,                                 \
406     N_("Specify alignment of structure fields default/natural"), 0},    \
407    SUBTARGET_OPTIONS                                                    \
408 }
409
410 /* Support for a compile-time default CPU, et cetera.  The rules are:
411    --with-cpu is ignored if -mcpu is specified.
412    --with-tune is ignored if -mtune is specified.
413    --with-float is ignored if -mhard-float or -msoft-float are
414     specified.  */
415 #define OPTION_DEFAULT_SPECS \
416   {"cpu", "%{!mcpu=*:-mcpu=%(VALUE)}" }, \
417   {"tune", "%{!mtune=*:-mtune=%(VALUE)}" }, \
418   {"float", "%{!msoft-float:%{!mhard-float:-m%(VALUE)-float}}" }
419
420 /* rs6000_select[0] is reserved for the default cpu defined via --with-cpu */
421 struct rs6000_cpu_select
422 {
423   const char *string;
424   const char *name;
425   int set_tune_p;
426   int set_arch_p;
427 };
428
429 extern struct rs6000_cpu_select rs6000_select[];
430
431 /* Debug support */
432 extern const char *rs6000_debug_name;   /* Name for -mdebug-xxxx option */
433 extern const char *rs6000_abi_string;   /* for -mabi={sysv,darwin,eabi,aix,altivec} */
434 extern int rs6000_debug_stack;          /* debug stack applications */
435 extern int rs6000_debug_arg;            /* debug argument handling */
436
437 #define TARGET_DEBUG_STACK      rs6000_debug_stack
438 #define TARGET_DEBUG_ARG        rs6000_debug_arg
439
440 extern const char *rs6000_traceback_name; /* Type of traceback table.  */
441
442 /* These are separate from target_flags because we've run out of bits
443    there.  */
444 extern const char *rs6000_long_double_size_string;
445 extern int rs6000_long_double_type_size;
446 extern int rs6000_altivec_abi;
447 extern int rs6000_spe_abi;
448 extern int rs6000_isel;
449 extern int rs6000_spe;
450 extern int rs6000_float_gprs;
451 extern const char *rs6000_float_gprs_string;
452 extern const char *rs6000_isel_string;
453 extern const char *rs6000_spe_string;
454 extern const char *rs6000_altivec_vrsave_string;
455 extern int rs6000_altivec_vrsave;
456 extern const char *rs6000_longcall_switch;
457 extern int rs6000_default_long_calls;
458 extern const char* rs6000_alignment_string;
459 extern int rs6000_alignment_flags;
460
461 /* Alignment options for fields in structures for sub-targets following
462    AIX-like ABI.
463    ALIGN_POWER word-aligns FP doubles (default AIX ABI).
464    ALIGN_NATURAL doubleword-aligns FP doubles (align to object size).
465
466    Override the macro definitions when compiling libobjc to avoid undefined
467    reference to rs6000_alignment_flags due to library's use of GCC alignment
468    macros which use the macros below.  */
469    
470 #ifndef IN_TARGET_LIBS
471 #define MASK_ALIGN_POWER   0x00000000
472 #define MASK_ALIGN_NATURAL 0x00000001
473 #define TARGET_ALIGN_NATURAL (rs6000_alignment_flags & MASK_ALIGN_NATURAL)
474 #else
475 #define TARGET_ALIGN_NATURAL 0
476 #endif
477
478 #define TARGET_LONG_DOUBLE_128 (rs6000_long_double_type_size == 128)
479 #define TARGET_ALTIVEC_ABI rs6000_altivec_abi
480 #define TARGET_ALTIVEC_VRSAVE rs6000_altivec_vrsave
481
482 #define TARGET_SPE_ABI 0
483 #define TARGET_SPE 0
484 #define TARGET_E500 0
485 #define TARGET_ISEL 0
486 #define TARGET_FPRS 1
487
488 /* Sometimes certain combinations of command options do not make sense
489    on a particular target machine.  You can define a macro
490    `OVERRIDE_OPTIONS' to take account of this.  This macro, if
491    defined, is executed once just after all the command options have
492    been parsed.
493
494    Don't use this macro to turn on various extra optimizations for
495    `-O'.  That is what `OPTIMIZATION_OPTIONS' is for.
496
497    On the RS/6000 this is used to define the target cpu type.  */
498
499 #define OVERRIDE_OPTIONS rs6000_override_options (TARGET_CPU_DEFAULT)
500
501 /* Define this to change the optimizations performed by default.  */
502 #define OPTIMIZATION_OPTIONS(LEVEL,SIZE) optimization_options(LEVEL,SIZE)
503
504 /* Show we can debug even without a frame pointer.  */
505 #define CAN_DEBUG_WITHOUT_FP
506
507 /* Target pragma.  */
508 #define REGISTER_TARGET_PRAGMAS() do {                          \
509   c_register_pragma (0, "longcall", rs6000_pragma_longcall);    \
510 } while (0)
511
512 /* Target #defines.  */
513 #define TARGET_CPU_CPP_BUILTINS() \
514   rs6000_cpu_cpp_builtins (pfile)
515
516 /* This is used by rs6000_cpu_cpp_builtins to indicate the byte order
517    we're compiling for.  Some configurations may need to override it.  */
518 #define RS6000_CPU_CPP_ENDIAN_BUILTINS()        \
519   do                                            \
520     {                                           \
521       if (BYTES_BIG_ENDIAN)                     \
522         {                                       \
523           builtin_define ("__BIG_ENDIAN__");    \
524           builtin_define ("_BIG_ENDIAN");       \
525           builtin_assert ("machine=bigendian"); \
526         }                                       \
527       else                                      \
528         {                                       \
529           builtin_define ("__LITTLE_ENDIAN__"); \
530           builtin_define ("_LITTLE_ENDIAN");    \
531           builtin_assert ("machine=littleendian"); \
532         }                                       \
533     }                                           \
534   while (0)
535 \f
536 /* Target machine storage layout.  */
537
538 /* Define this macro if it is advisable to hold scalars in registers
539    in a wider mode than that declared by the program.  In such cases,
540    the value is constrained to be within the bounds of the declared
541    type, but kept valid in the wider mode.  The signedness of the
542    extension may differ from that of the type.  */
543
544 #define PROMOTE_MODE(MODE,UNSIGNEDP,TYPE)       \
545   if (GET_MODE_CLASS (MODE) == MODE_INT         \
546       && GET_MODE_SIZE (MODE) < UNITS_PER_WORD) \
547     (MODE) = word_mode;
548
549 /* Define this if function arguments should also be promoted using the above
550    procedure.  */
551
552 #define PROMOTE_FUNCTION_ARGS
553
554 /* Likewise, if the function return value is promoted.  */
555
556 #define PROMOTE_FUNCTION_RETURN
557
558 /* Define this if most significant bit is lowest numbered
559    in instructions that operate on numbered bit-fields.  */
560 /* That is true on RS/6000.  */
561 #define BITS_BIG_ENDIAN 1
562
563 /* Define this if most significant byte of a word is the lowest numbered.  */
564 /* That is true on RS/6000.  */
565 #define BYTES_BIG_ENDIAN 1
566
567 /* Define this if most significant word of a multiword number is lowest
568    numbered.
569
570    For RS/6000 we can decide arbitrarily since there are no machine
571    instructions for them.  Might as well be consistent with bits and bytes.  */
572 #define WORDS_BIG_ENDIAN 1
573
574 #define MAX_BITS_PER_WORD 64
575
576 /* Width of a word, in units (bytes).  */
577 #define UNITS_PER_WORD (! TARGET_POWERPC64 ? 4 : 8)
578 #ifdef IN_LIBGCC2
579 #define MIN_UNITS_PER_WORD UNITS_PER_WORD
580 #else
581 #define MIN_UNITS_PER_WORD 4
582 #endif
583 #define UNITS_PER_FP_WORD 8
584 #define UNITS_PER_ALTIVEC_WORD 16
585 #define UNITS_PER_SPE_WORD 8
586
587 /* Type used for ptrdiff_t, as a string used in a declaration.  */
588 #define PTRDIFF_TYPE "int"
589
590 /* Type used for size_t, as a string used in a declaration.  */
591 #define SIZE_TYPE "long unsigned int"
592
593 /* Type used for wchar_t, as a string used in a declaration.  */
594 #define WCHAR_TYPE "short unsigned int"
595
596 /* Width of wchar_t in bits.  */
597 #define WCHAR_TYPE_SIZE 16
598
599 /* A C expression for the size in bits of the type `short' on the
600    target machine.  If you don't define this, the default is half a
601    word.  (If this would be less than one storage unit, it is
602    rounded up to one unit.)  */
603 #define SHORT_TYPE_SIZE 16
604
605 /* A C expression for the size in bits of the type `int' on the
606    target machine.  If you don't define this, the default is one
607    word.  */
608 #define INT_TYPE_SIZE 32
609
610 /* A C expression for the size in bits of the type `long' on the
611    target machine.  If you don't define this, the default is one
612    word.  */
613 #define LONG_TYPE_SIZE (TARGET_32BIT ? 32 : 64)
614 #define MAX_LONG_TYPE_SIZE 64
615
616 /* A C expression for the size in bits of the type `long long' on the
617    target machine.  If you don't define this, the default is two
618    words.  */
619 #define LONG_LONG_TYPE_SIZE 64
620
621 /* A C expression for the size in bits of the type `float' on the
622    target machine.  If you don't define this, the default is one
623    word.  */
624 #define FLOAT_TYPE_SIZE 32
625
626 /* A C expression for the size in bits of the type `double' on the
627    target machine.  If you don't define this, the default is two
628    words.  */
629 #define DOUBLE_TYPE_SIZE 64
630
631 /* A C expression for the size in bits of the type `long double' on
632    the target machine.  If you don't define this, the default is two
633    words.  */
634 #define LONG_DOUBLE_TYPE_SIZE rs6000_long_double_type_size
635
636 /* Constant which presents upper bound of the above value.  */
637 #define MAX_LONG_DOUBLE_TYPE_SIZE 128
638
639 /* Define this to set long double type size to use in libgcc2.c, which can
640    not depend on target_flags.  */
641 #ifdef __LONG_DOUBLE_128__
642 #define LIBGCC2_LONG_DOUBLE_TYPE_SIZE 128
643 #else
644 #define LIBGCC2_LONG_DOUBLE_TYPE_SIZE 64
645 #endif
646
647 /* Work around rs6000_long_double_type_size dependency in ada/targtyps.c.  */
648 #define WIDEST_HARDWARE_FP_SIZE 64
649
650 /* Width in bits of a pointer.
651    See also the macro `Pmode' defined below.  */
652 #define POINTER_SIZE (TARGET_32BIT ? 32 : 64)
653
654 /* Allocation boundary (in *bits*) for storing arguments in argument list.  */
655 #define PARM_BOUNDARY (TARGET_32BIT ? 32 : 64)
656
657 /* Boundary (in *bits*) on which stack pointer should be aligned.  */
658 #define STACK_BOUNDARY ((TARGET_32BIT && !TARGET_ALTIVEC_ABI) ? 64 : 128)
659
660 /* Allocation boundary (in *bits*) for the code of a function.  */
661 #define FUNCTION_BOUNDARY 32
662
663 /* No data type wants to be aligned rounder than this.  */
664 #define BIGGEST_ALIGNMENT 128
665
666 /* A C expression to compute the alignment for a variables in the
667    local store.  TYPE is the data type, and ALIGN is the alignment
668    that the object would ordinarily have.  */
669 #define LOCAL_ALIGNMENT(TYPE, ALIGN)                            \
670   ((TARGET_ALTIVEC && TREE_CODE (TYPE) == VECTOR_TYPE) ? 128 :  \
671     (TARGET_SPE && TREE_CODE (TYPE) == VECTOR_TYPE) ? 64 : ALIGN)
672
673 /* Alignment of field after `int : 0' in a structure.  */
674 #define EMPTY_FIELD_BOUNDARY 32
675
676 /* Every structure's size must be a multiple of this.  */
677 #define STRUCTURE_SIZE_BOUNDARY 8
678
679 /* Return 1 if a structure or array containing FIELD should be
680    accessed using `BLKMODE'.
681
682    For the SPE, simd types are V2SI, and gcc can be tempted to put the
683    entire thing in a DI and use subregs to access the internals.
684    store_bit_field() will force (subreg:DI (reg:V2SI x))'s to the
685    back-end.  Because a single GPR can hold a V2SI, but not a DI, the
686    best thing to do is set structs to BLKmode and avoid Severe Tire
687    Damage.  */
688 #define MEMBER_TYPE_FORCES_BLK(FIELD, MODE) \
689   (TARGET_SPE && TREE_CODE (TREE_TYPE (FIELD)) == VECTOR_TYPE)
690
691 /* A bit-field declared as `int' forces `int' alignment for the struct.  */
692 #define PCC_BITFIELD_TYPE_MATTERS 1
693
694 /* Make strings word-aligned so strcpy from constants will be faster.
695    Make vector constants quadword aligned.  */
696 #define CONSTANT_ALIGNMENT(EXP, ALIGN)                           \
697   (TREE_CODE (EXP) == STRING_CST                                 \
698    && (ALIGN) < BITS_PER_WORD                                    \
699    ? BITS_PER_WORD                                               \
700    : (ALIGN))
701
702 /* Make arrays of chars word-aligned for the same reasons.
703    Align vectors to 128 bits.  */
704 #define DATA_ALIGNMENT(TYPE, ALIGN)             \
705   (TREE_CODE (TYPE) == VECTOR_TYPE ? (TARGET_SPE_ABI ? 64 : 128)        \
706    : TREE_CODE (TYPE) == ARRAY_TYPE             \
707    && TYPE_MODE (TREE_TYPE (TYPE)) == QImode    \
708    && (ALIGN) < BITS_PER_WORD ? BITS_PER_WORD : (ALIGN))
709
710 /* Nonzero if move instructions will actually fail to work
711    when given unaligned data.  */
712 #define STRICT_ALIGNMENT 0
713
714 /* Define this macro to be the value 1 if unaligned accesses have a cost
715    many times greater than aligned accesses, for example if they are
716    emulated in a trap handler.  */
717 #define SLOW_UNALIGNED_ACCESS(MODE, ALIGN)                              \
718   (STRICT_ALIGNMENT                                                     \
719    || (((MODE) == SFmode || (MODE) == DFmode || (MODE) == TFmode        \
720         || (MODE) == DImode)                                            \
721        && (ALIGN) < 32))
722 \f
723 /* Standard register usage.  */
724
725 /* Number of actual hardware registers.
726    The hardware registers are assigned numbers for the compiler
727    from 0 to just below FIRST_PSEUDO_REGISTER.
728    All registers that the compiler knows about must be given numbers,
729    even those that are not normally considered general registers.
730
731    RS/6000 has 32 fixed-point registers, 32 floating-point registers,
732    an MQ register, a count register, a link register, and 8 condition
733    register fields, which we view here as separate registers.  AltiVec
734    adds 32 vector registers and a VRsave register.
735
736    In addition, the difference between the frame and argument pointers is
737    a function of the number of registers saved, so we need to have a
738    register for AP that will later be eliminated in favor of SP or FP.
739    This is a normal register, but it is fixed.
740
741    We also create a pseudo register for float/int conversions, that will
742    really represent the memory location used.  It is represented here as
743    a register, in order to work around problems in allocating stack storage
744    in inline functions.  */
745
746 #define FIRST_PSEUDO_REGISTER 113
747
748 /* This must be included for pre gcc 3.0 glibc compatibility.  */
749 #define PRE_GCC3_DWARF_FRAME_REGISTERS 77
750
751 /* Add 32 dwarf columns for synthetic SPE registers.  The SPE
752    synthetic registers are 113 through 145.  */
753 #define DWARF_FRAME_REGISTERS (FIRST_PSEUDO_REGISTER + 32)
754
755 /* The SPE has an additional 32 synthetic registers starting at 1200.
756    We must map them here to sane values in the unwinder to avoid a
757    huge hole in the unwind tables.
758
759    FIXME: the AltiVec ABI has AltiVec registers being 1124-1155, and
760    the VRSAVE SPR (SPR256) assigned to register 356.  When AltiVec EH
761    is verified to be working, this macro should be changed
762    accordingly.  */
763 #define DWARF_REG_TO_UNWIND_COLUMN(r) ((r) > 1200 ? ((r) - 1200 + 113) : (r))
764
765 /* 1 for registers that have pervasive standard uses
766    and are not available for the register allocator.
767
768    On RS/6000, r1 is used for the stack.  On Darwin, r2 is available
769    as a local register; for all other OS's r2 is the TOC pointer.
770
771    cr5 is not supposed to be used.
772
773    On System V implementations, r13 is fixed and not available for use.  */
774
775 #define FIXED_REGISTERS  \
776   {0, 1, FIXED_R2, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, FIXED_R13, 0, 0, \
777    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
778    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
779    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
780    0, 0, 0, 1, 0, 0, 0, 0, 0, 1, 0, 0, 1,          \
781    /* AltiVec registers.  */                       \
782    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
783    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
784    1, 1                                            \
785    , 1, 1                                          \
786 }
787
788 /* 1 for registers not available across function calls.
789    These must include the FIXED_REGISTERS and also any
790    registers that can be used without being saved.
791    The latter must include the registers where values are returned
792    and the register where structure-value addresses are passed.
793    Aside from that, you can include as many other registers as you like.  */
794
795 #define CALL_USED_REGISTERS  \
796   {1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, FIXED_R13, 0, 0, \
797    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
798    1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 0, 0, \
799    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
800    1, 1, 1, 1, 1, 1, 0, 0, 0, 1, 1, 1, 1,          \
801    /* AltiVec registers.  */                       \
802    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
803    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
804    1, 1                                            \
805    , 1, 1                                          \
806 }
807
808 /* Like `CALL_USED_REGISTERS' except this macro doesn't require that
809    the entire set of `FIXED_REGISTERS' be included.
810    (`CALL_USED_REGISTERS' must be a superset of `FIXED_REGISTERS').
811    This macro is optional.  If not specified, it defaults to the value
812    of `CALL_USED_REGISTERS'.  */
813                        
814 #define CALL_REALLY_USED_REGISTERS  \
815   {1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, FIXED_R13, 0, 0, \
816    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
817    1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 0, 0, \
818    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
819    1, 1, 1, 1, 1, 1, 0, 0, 0, 1, 1, 1, 1,          \
820    /* AltiVec registers.  */                       \
821    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
822    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
823    0, 0                                            \
824    , 0, 0                                          \
825 }
826
827 #define MQ_REGNO     64
828 #define CR0_REGNO    68
829 #define CR1_REGNO    69
830 #define CR2_REGNO    70
831 #define CR3_REGNO    71
832 #define CR4_REGNO    72
833 #define MAX_CR_REGNO 75
834 #define XER_REGNO    76
835 #define FIRST_ALTIVEC_REGNO     77
836 #define LAST_ALTIVEC_REGNO      108
837 #define TOTAL_ALTIVEC_REGS      (LAST_ALTIVEC_REGNO - FIRST_ALTIVEC_REGNO + 1)
838 #define VRSAVE_REGNO            109
839 #define VSCR_REGNO              110
840 #define SPE_ACC_REGNO           111
841 #define SPEFSCR_REGNO           112
842
843 /* List the order in which to allocate registers.  Each register must be
844    listed once, even those in FIXED_REGISTERS.
845
846    We allocate in the following order:
847         fp0             (not saved or used for anything)
848         fp13 - fp2      (not saved; incoming fp arg registers)
849         fp1             (not saved; return value)
850         fp31 - fp14     (saved; order given to save least number)
851         cr7, cr6        (not saved or special)
852         cr1             (not saved, but used for FP operations)
853         cr0             (not saved, but used for arithmetic operations)
854         cr4, cr3, cr2   (saved)
855         r0              (not saved; cannot be base reg)
856         r9              (not saved; best for TImode)
857         r11, r10, r8-r4 (not saved; highest used first to make less conflict)
858         r3              (not saved; return value register)
859         r31 - r13       (saved; order given to save least number)
860         r12             (not saved; if used for DImode or DFmode would use r13)
861         mq              (not saved; best to use it if we can)
862         ctr             (not saved; when we have the choice ctr is better)
863         lr              (saved)
864         cr5, r1, r2, ap, xer, vrsave, vscr (fixed)
865         spe_acc, spefscr (fixed)
866
867         AltiVec registers:
868         v0 - v1         (not saved or used for anything)
869         v13 - v3        (not saved; incoming vector arg registers)
870         v2              (not saved; incoming vector arg reg; return value)
871         v19 - v14       (not saved or used for anything)
872         v31 - v20       (saved; order given to save least number)
873 */
874                                                 
875 #if FIXED_R2 == 1
876 #define MAYBE_R2_AVAILABLE
877 #define MAYBE_R2_FIXED 2,
878 #else
879 #define MAYBE_R2_AVAILABLE 2,
880 #define MAYBE_R2_FIXED
881 #endif
882
883 #define REG_ALLOC_ORDER                                 \
884   {32,                                                  \
885    45, 44, 43, 42, 41, 40, 39, 38, 37, 36, 35, 34,      \
886    33,                                                  \
887    63, 62, 61, 60, 59, 58, 57, 56, 55, 54, 53, 52, 51,  \
888    50, 49, 48, 47, 46,                                  \
889    75, 74, 69, 68, 72, 71, 70,                          \
890    0, MAYBE_R2_AVAILABLE                                \
891    9, 11, 10, 8, 7, 6, 5, 4,                            \
892    3,                                                   \
893    31, 30, 29, 28, 27, 26, 25, 24, 23, 22, 21, 20, 19,  \
894    18, 17, 16, 15, 14, 13, 12,                          \
895    64, 66, 65,                                          \
896    73, 1, MAYBE_R2_FIXED 67, 76,                        \
897    /* AltiVec registers.  */                            \
898    77, 78,                                              \
899    90, 89, 88, 87, 86, 85, 84, 83, 82, 81, 80,          \
900    79,                                                  \
901    96, 95, 94, 93, 92, 91,                              \
902    108, 107, 106, 105, 104, 103, 102, 101, 100, 99, 98, \
903    97, 109, 110                                         \
904    , 111, 112                                              \
905 }
906
907 /* True if register is floating-point.  */
908 #define FP_REGNO_P(N) ((N) >= 32 && (N) <= 63)
909
910 /* True if register is a condition register.  */
911 #define CR_REGNO_P(N) ((N) >= 68 && (N) <= 75)
912
913 /* True if register is a condition register, but not cr0.  */
914 #define CR_REGNO_NOT_CR0_P(N) ((N) >= 69 && (N) <= 75)
915
916 /* True if register is an integer register.  */
917 #define INT_REGNO_P(N) ((N) <= 31 || (N) == ARG_POINTER_REGNUM)
918
919 /* SPE SIMD registers are just the GPRs.  */
920 #define SPE_SIMD_REGNO_P(N) ((N) <= 31)
921
922 /* True if register is the XER register.  */
923 #define XER_REGNO_P(N) ((N) == XER_REGNO)
924
925 /* True if register is an AltiVec register.  */
926 #define ALTIVEC_REGNO_P(N) ((N) >= FIRST_ALTIVEC_REGNO && (N) <= LAST_ALTIVEC_REGNO)
927
928 /* Return number of consecutive hard regs needed starting at reg REGNO
929    to hold something of mode MODE.
930    This is ordinarily the length in words of a value of mode MODE
931    but can be less for certain modes in special long registers.
932
933    For the SPE, GPRs are 64 bits but only 32 bits are visible in
934    scalar instructions.  The upper 32 bits are only available to the
935    SIMD instructions.
936
937    POWER and PowerPC GPRs hold 32 bits worth;
938    PowerPC64 GPRs and FPRs point register holds 64 bits worth.  */
939
940 #define HARD_REGNO_NREGS(REGNO, MODE)                                   \
941   (FP_REGNO_P (REGNO)                                                   \
942    ? ((GET_MODE_SIZE (MODE) + UNITS_PER_FP_WORD - 1) / UNITS_PER_FP_WORD) \
943    : (SPE_SIMD_REGNO_P (REGNO) && TARGET_SPE && SPE_VECTOR_MODE (MODE))   \
944    ? ((GET_MODE_SIZE (MODE) + UNITS_PER_SPE_WORD - 1) / UNITS_PER_SPE_WORD) \
945    : ALTIVEC_REGNO_P (REGNO)                                            \
946    ? ((GET_MODE_SIZE (MODE) + UNITS_PER_ALTIVEC_WORD - 1) / UNITS_PER_ALTIVEC_WORD) \
947    : ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD))
948
949 #define ALTIVEC_VECTOR_MODE(MODE)       \
950          ((MODE) == V16QImode           \
951           || (MODE) == V8HImode         \
952           || (MODE) == V4SFmode         \
953           || (MODE) == V4SImode)
954
955 #define SPE_VECTOR_MODE(MODE)           \
956         ((MODE) == V4HImode             \
957          || (MODE) == V2SFmode          \
958          || (MODE) == V1DImode          \
959          || (MODE) == V2SImode)
960
961 /* Define this macro to be nonzero if the port is prepared to handle
962    insns involving vector mode MODE.  At the very least, it must have
963    move patterns for this mode.  */
964
965 #define VECTOR_MODE_SUPPORTED_P(MODE)                   \
966         ((TARGET_SPE && SPE_VECTOR_MODE (MODE))         \
967          || (TARGET_ALTIVEC && ALTIVEC_VECTOR_MODE (MODE)))
968
969 /* Value is 1 if hard register REGNO can hold a value of machine-mode MODE.
970    For POWER and PowerPC, the GPRs can hold any mode, but values bigger
971    than one register cannot go past R31.  The float
972    registers only can hold floating modes and DImode, and CR register only
973    can hold CC modes.  We cannot put TImode anywhere except general
974    register and it must be able to fit within the register set.  */
975
976 #define HARD_REGNO_MODE_OK(REGNO, MODE)                                 \
977   (INT_REGNO_P (REGNO) ?                                                \
978      INT_REGNO_P (REGNO + HARD_REGNO_NREGS (REGNO, MODE) - 1)           \
979    : FP_REGNO_P (REGNO) ?                                               \
980      (GET_MODE_CLASS (MODE) == MODE_FLOAT                               \
981       || (GET_MODE_CLASS (MODE) == MODE_INT                             \
982           && GET_MODE_SIZE (MODE) == UNITS_PER_FP_WORD))                \
983    : ALTIVEC_REGNO_P (REGNO) ? ALTIVEC_VECTOR_MODE (MODE)               \
984    : SPE_SIMD_REGNO_P (REGNO) && TARGET_SPE && SPE_VECTOR_MODE (MODE) ? 1 \
985    : CR_REGNO_P (REGNO) ? GET_MODE_CLASS (MODE) == MODE_CC              \
986    : XER_REGNO_P (REGNO) ? (MODE) == PSImode                            \
987    : GET_MODE_SIZE (MODE) <= UNITS_PER_WORD)
988
989 /* Value is 1 if it is a good idea to tie two pseudo registers
990    when one has mode MODE1 and one has mode MODE2.
991    If HARD_REGNO_MODE_OK could produce different values for MODE1 and MODE2,
992    for any hard reg, then this must be 0 for correct output.  */
993 #define MODES_TIEABLE_P(MODE1, MODE2) \
994   (GET_MODE_CLASS (MODE1) == MODE_FLOAT         \
995    ? GET_MODE_CLASS (MODE2) == MODE_FLOAT       \
996    : GET_MODE_CLASS (MODE2) == MODE_FLOAT       \
997    ? GET_MODE_CLASS (MODE1) == MODE_FLOAT       \
998    : GET_MODE_CLASS (MODE1) == MODE_CC          \
999    ? GET_MODE_CLASS (MODE2) == MODE_CC          \
1000    : GET_MODE_CLASS (MODE2) == MODE_CC          \
1001    ? GET_MODE_CLASS (MODE1) == MODE_CC          \
1002    : ALTIVEC_VECTOR_MODE (MODE1)                \
1003    ? ALTIVEC_VECTOR_MODE (MODE2)                \
1004    : ALTIVEC_VECTOR_MODE (MODE2)                \
1005    ? ALTIVEC_VECTOR_MODE (MODE1)                \
1006    : 1)
1007
1008 /* Post-reload, we can't use any new AltiVec registers, as we already
1009    emitted the vrsave mask.  */
1010
1011 #define HARD_REGNO_RENAME_OK(SRC, DST) \
1012   (! ALTIVEC_REGNO_P (DST) || regs_ever_live[DST])
1013
1014 /* A C expression returning the cost of moving data from a register of class
1015    CLASS1 to one of CLASS2.  */
1016
1017 #define REGISTER_MOVE_COST rs6000_register_move_cost
1018
1019 /* A C expressions returning the cost of moving data of MODE from a register to
1020    or from memory.  */
1021
1022 #define MEMORY_MOVE_COST rs6000_memory_move_cost
1023
1024 /* Specify the cost of a branch insn; roughly the number of extra insns that
1025    should be added to avoid a branch.
1026
1027    Set this to 3 on the RS/6000 since that is roughly the average cost of an
1028    unscheduled conditional branch.  */
1029
1030 #define BRANCH_COST 3
1031
1032 /* Override BRANCH_COST heuristic which empirically produces worse
1033    performance for fold_range_test().  */
1034
1035 #define RANGE_TEST_NON_SHORT_CIRCUIT 0
1036
1037 /* A fixed register used at prologue and epilogue generation to fix
1038    addressing modes.  The SPE needs heavy addressing fixes at the last
1039    minute, and it's best to save a register for it.
1040
1041    AltiVec also needs fixes, but we've gotten around using r11, which
1042    is actually wrong because when use_backchain_to_restore_sp is true,
1043    we end up clobbering r11.
1044
1045    The AltiVec case needs to be fixed.  Dunno if we should break ABI
1046    compatibility and reserve a register for it as well..  */
1047
1048 #define FIXED_SCRATCH (TARGET_SPE ? 14 : 11)
1049
1050 /* Define this macro to change register usage conditional on target flags.
1051    Set MQ register fixed (already call_used) if not POWER architecture
1052    (RIOS1, RIOS2, RSC, and PPC601) so that it will not be allocated.
1053    64-bit AIX reserves GPR13 for thread-private data.
1054    Conditionally disable FPRs.  */
1055
1056 #define CONDITIONAL_REGISTER_USAGE                                      \
1057 {                                                                       \
1058   int i;                                                                \
1059   if (! TARGET_POWER)                                                   \
1060     fixed_regs[64] = 1;                                                 \
1061   if (TARGET_64BIT)                                                     \
1062     fixed_regs[13] = call_used_regs[13]                                 \
1063       = call_really_used_regs[13] = 1;                                  \
1064   if (TARGET_SOFT_FLOAT || !TARGET_FPRS)                                \
1065     for (i = 32; i < 64; i++)                                           \
1066       fixed_regs[i] = call_used_regs[i]                                 \
1067         = call_really_used_regs[i] = 1;                                 \
1068   if (DEFAULT_ABI == ABI_V4                                             \
1069       && PIC_OFFSET_TABLE_REGNUM != INVALID_REGNUM                      \
1070       && flag_pic == 2)                                                 \
1071     fixed_regs[RS6000_PIC_OFFSET_TABLE_REGNUM] = 1;                     \
1072   if (DEFAULT_ABI == ABI_V4                                             \
1073       && PIC_OFFSET_TABLE_REGNUM != INVALID_REGNUM                      \
1074       && flag_pic == 1)                                                 \
1075     fixed_regs[RS6000_PIC_OFFSET_TABLE_REGNUM]                          \
1076       = call_used_regs[RS6000_PIC_OFFSET_TABLE_REGNUM]                  \
1077       = call_really_used_regs[RS6000_PIC_OFFSET_TABLE_REGNUM] = 1;      \
1078   if (DEFAULT_ABI == ABI_DARWIN                                         \
1079       && PIC_OFFSET_TABLE_REGNUM != INVALID_REGNUM)                     \
1080     global_regs[RS6000_PIC_OFFSET_TABLE_REGNUM]                         \
1081       = fixed_regs[RS6000_PIC_OFFSET_TABLE_REGNUM]                      \
1082       = call_used_regs[RS6000_PIC_OFFSET_TABLE_REGNUM]                  \
1083       = call_really_used_regs[RS6000_PIC_OFFSET_TABLE_REGNUM] = 1;      \
1084   if (TARGET_ALTIVEC)                                                   \
1085     global_regs[VSCR_REGNO] = 1;                                        \
1086   if (TARGET_SPE)                                                       \
1087     {                                                                   \
1088       global_regs[SPEFSCR_REGNO] = 1;                                   \
1089       fixed_regs[FIXED_SCRATCH]                                         \
1090         = call_used_regs[FIXED_SCRATCH]                                 \
1091         = call_really_used_regs[FIXED_SCRATCH] = 1;                     \
1092     }                                                                   \
1093   if (! TARGET_ALTIVEC)                                                 \
1094     {                                                                   \
1095       for (i = FIRST_ALTIVEC_REGNO; i <= LAST_ALTIVEC_REGNO; ++i)       \
1096         fixed_regs[i] = call_used_regs[i] = call_really_used_regs[i] = 1; \
1097       call_really_used_regs[VRSAVE_REGNO] = 1;                          \
1098     }                                                                   \
1099   if (TARGET_ALTIVEC_ABI)                                               \
1100     for (i = FIRST_ALTIVEC_REGNO; i < FIRST_ALTIVEC_REGNO + 20; ++i)    \
1101       call_used_regs[i] = call_really_used_regs[i] = 1;                 \
1102 }
1103
1104 /* Specify the registers used for certain standard purposes.
1105    The values of these macros are register numbers.  */
1106
1107 /* RS/6000 pc isn't overloaded on a register that the compiler knows about.  */
1108 /* #define PC_REGNUM  */
1109
1110 /* Register to use for pushing function arguments.  */
1111 #define STACK_POINTER_REGNUM 1
1112
1113 /* Base register for access to local variables of the function.  */
1114 #define FRAME_POINTER_REGNUM 31
1115
1116 /* Value should be nonzero if functions must have frame pointers.
1117    Zero means the frame pointer need not be set up (and parms
1118    may be accessed via the stack pointer) in functions that seem suitable.
1119    This is computed in `reload', in reload1.c.  */
1120 #define FRAME_POINTER_REQUIRED 0
1121
1122 /* Base register for access to arguments of the function.  */
1123 #define ARG_POINTER_REGNUM 67
1124
1125 /* Place to put static chain when calling a function that requires it.  */
1126 #define STATIC_CHAIN_REGNUM 11
1127
1128 /* Link register number.  */
1129 #define LINK_REGISTER_REGNUM 65
1130
1131 /* Count register number.  */
1132 #define COUNT_REGISTER_REGNUM 66
1133
1134 /* Place that structure value return address is placed.
1135
1136    On the RS/6000, it is passed as an extra parameter.  */
1137 #define STRUCT_VALUE 0
1138 \f
1139 /* Define the classes of registers for register constraints in the
1140    machine description.  Also define ranges of constants.
1141
1142    One of the classes must always be named ALL_REGS and include all hard regs.
1143    If there is more than one class, another class must be named NO_REGS
1144    and contain no registers.
1145
1146    The name GENERAL_REGS must be the name of a class (or an alias for
1147    another name such as ALL_REGS).  This is the class of registers
1148    that is allowed by "g" or "r" in a register constraint.
1149    Also, registers outside this class are allocated only when
1150    instructions express preferences for them.
1151
1152    The classes must be numbered in nondecreasing order; that is,
1153    a larger-numbered class must never be contained completely
1154    in a smaller-numbered class.
1155
1156    For any two classes, it is very desirable that there be another
1157    class that represents their union.  */
1158
1159 /* The RS/6000 has three types of registers, fixed-point, floating-point,
1160    and condition registers, plus three special registers, MQ, CTR, and the
1161    link register.  AltiVec adds a vector register class.
1162
1163    However, r0 is special in that it cannot be used as a base register.
1164    So make a class for registers valid as base registers.
1165
1166    Also, cr0 is the only condition code register that can be used in
1167    arithmetic insns, so make a separate class for it.  */
1168
1169 enum reg_class
1170 {
1171   NO_REGS,
1172   BASE_REGS,
1173   GENERAL_REGS,
1174   FLOAT_REGS,
1175   ALTIVEC_REGS,
1176   VRSAVE_REGS,
1177   VSCR_REGS,
1178   SPE_ACC_REGS,
1179   SPEFSCR_REGS,
1180   NON_SPECIAL_REGS,
1181   MQ_REGS,
1182   LINK_REGS,
1183   CTR_REGS,
1184   LINK_OR_CTR_REGS,
1185   SPECIAL_REGS,
1186   SPEC_OR_GEN_REGS,
1187   CR0_REGS,
1188   CR_REGS,
1189   NON_FLOAT_REGS,
1190   XER_REGS,
1191   ALL_REGS,
1192   LIM_REG_CLASSES
1193 };
1194
1195 #define N_REG_CLASSES (int) LIM_REG_CLASSES
1196
1197 /* Give names of register classes as strings for dump file.  */
1198
1199 #define REG_CLASS_NAMES                                                 \
1200 {                                                                       \
1201   "NO_REGS",                                                            \
1202   "BASE_REGS",                                                          \
1203   "GENERAL_REGS",                                                       \
1204   "FLOAT_REGS",                                                         \
1205   "ALTIVEC_REGS",                                                       \
1206   "VRSAVE_REGS",                                                        \
1207   "VSCR_REGS",                                                          \
1208   "SPE_ACC_REGS",                                                       \
1209   "SPEFSCR_REGS",                                                       \
1210   "NON_SPECIAL_REGS",                                                   \
1211   "MQ_REGS",                                                            \
1212   "LINK_REGS",                                                          \
1213   "CTR_REGS",                                                           \
1214   "LINK_OR_CTR_REGS",                                                   \
1215   "SPECIAL_REGS",                                                       \
1216   "SPEC_OR_GEN_REGS",                                                   \
1217   "CR0_REGS",                                                           \
1218   "CR_REGS",                                                            \
1219   "NON_FLOAT_REGS",                                                     \
1220   "XER_REGS",                                                           \
1221   "ALL_REGS"                                                            \
1222 }
1223
1224 /* Define which registers fit in which classes.
1225    This is an initializer for a vector of HARD_REG_SET
1226    of length N_REG_CLASSES.  */
1227
1228 #define REG_CLASS_CONTENTS                                                   \
1229 {                                                                            \
1230   { 0x00000000, 0x00000000, 0x00000000, 0x00000000 }, /* NO_REGS */          \
1231   { 0xfffffffe, 0x00000000, 0x00000008, 0x00000000 }, /* BASE_REGS */        \
1232   { 0xffffffff, 0x00000000, 0x00000008, 0x00000000 }, /* GENERAL_REGS */     \
1233   { 0x00000000, 0xffffffff, 0x00000000, 0x00000000 }, /* FLOAT_REGS */       \
1234   { 0x00000000, 0x00000000, 0xffffe000, 0x00001fff }, /* ALTIVEC_REGS */     \
1235   { 0x00000000, 0x00000000, 0x00000000, 0x00002000 }, /* VRSAVE_REGS */      \
1236   { 0x00000000, 0x00000000, 0x00000000, 0x00004000 }, /* VSCR_REGS */        \
1237   { 0x00000000, 0x00000000, 0x00000000, 0x00008000 }, /* SPE_ACC_REGS */     \
1238   { 0x00000000, 0x00000000, 0x00000000, 0x00010000 }, /* SPEFSCR_REGS */     \
1239   { 0xffffffff, 0xffffffff, 0x00000008, 0x00000000 }, /* NON_SPECIAL_REGS */ \
1240   { 0x00000000, 0x00000000, 0x00000001, 0x00000000 }, /* MQ_REGS */          \
1241   { 0x00000000, 0x00000000, 0x00000002, 0x00000000 }, /* LINK_REGS */        \
1242   { 0x00000000, 0x00000000, 0x00000004, 0x00000000 }, /* CTR_REGS */         \
1243   { 0x00000000, 0x00000000, 0x00000006, 0x00000000 }, /* LINK_OR_CTR_REGS */ \
1244   { 0x00000000, 0x00000000, 0x00000007, 0x00002000 }, /* SPECIAL_REGS */     \
1245   { 0xffffffff, 0x00000000, 0x0000000f, 0x00000000 }, /* SPEC_OR_GEN_REGS */ \
1246   { 0x00000000, 0x00000000, 0x00000010, 0x00000000 }, /* CR0_REGS */         \
1247   { 0x00000000, 0x00000000, 0x00000ff0, 0x00000000 }, /* CR_REGS */          \
1248   { 0xffffffff, 0x00000000, 0x0000efff, 0x00000000 }, /* NON_FLOAT_REGS */   \
1249   { 0x00000000, 0x00000000, 0x00001000, 0x00000000 }, /* XER_REGS */         \
1250   { 0xffffffff, 0xffffffff, 0xffffffff, 0x00003fff }  /* ALL_REGS */         \
1251 }
1252
1253 /* The same information, inverted:
1254    Return the class number of the smallest class containing
1255    reg number REGNO.  This could be a conditional expression
1256    or could index an array.  */
1257
1258 #define REGNO_REG_CLASS(REGNO)                  \
1259  ((REGNO) == 0 ? GENERAL_REGS                   \
1260   : (REGNO) < 32 ? BASE_REGS                    \
1261   : FP_REGNO_P (REGNO) ? FLOAT_REGS             \
1262   : ALTIVEC_REGNO_P (REGNO) ? ALTIVEC_REGS      \
1263   : (REGNO) == CR0_REGNO ? CR0_REGS             \
1264   : CR_REGNO_P (REGNO) ? CR_REGS                \
1265   : (REGNO) == MQ_REGNO ? MQ_REGS               \
1266   : (REGNO) == LINK_REGISTER_REGNUM ? LINK_REGS \
1267   : (REGNO) == COUNT_REGISTER_REGNUM ? CTR_REGS \
1268   : (REGNO) == ARG_POINTER_REGNUM ? BASE_REGS   \
1269   : (REGNO) == XER_REGNO ? XER_REGS             \
1270   : (REGNO) == VRSAVE_REGNO ? VRSAVE_REGS       \
1271   : (REGNO) == VSCR_REGNO ? VRSAVE_REGS \
1272   : (REGNO) == SPE_ACC_REGNO ? SPE_ACC_REGS     \
1273   : (REGNO) == SPEFSCR_REGNO ? SPEFSCR_REGS     \
1274   : NO_REGS)
1275
1276 /* The class value for index registers, and the one for base regs.  */
1277 #define INDEX_REG_CLASS GENERAL_REGS
1278 #define BASE_REG_CLASS BASE_REGS
1279
1280 /* Get reg_class from a letter such as appears in the machine description.  */
1281
1282 #define REG_CLASS_FROM_LETTER(C) \
1283   ((C) == 'f' ? FLOAT_REGS      \
1284    : (C) == 'b' ? BASE_REGS     \
1285    : (C) == 'h' ? SPECIAL_REGS  \
1286    : (C) == 'q' ? MQ_REGS       \
1287    : (C) == 'c' ? CTR_REGS      \
1288    : (C) == 'l' ? LINK_REGS     \
1289    : (C) == 'v' ? ALTIVEC_REGS  \
1290    : (C) == 'x' ? CR0_REGS      \
1291    : (C) == 'y' ? CR_REGS       \
1292    : (C) == 'z' ? XER_REGS      \
1293    : NO_REGS)
1294
1295 /* The letters I, J, K, L, M, N, and P in a register constraint string
1296    can be used to stand for particular ranges of immediate operands.
1297    This macro defines what the ranges are.
1298    C is the letter, and VALUE is a constant value.
1299    Return 1 if VALUE is in the range specified by C.
1300
1301    `I' is a signed 16-bit constant
1302    `J' is a constant with only the high-order 16 bits nonzero
1303    `K' is a constant with only the low-order 16 bits nonzero
1304    `L' is a signed 16-bit constant shifted left 16 bits
1305    `M' is a constant that is greater than 31
1306    `N' is a positive constant that is an exact power of two
1307    `O' is the constant zero
1308    `P' is a constant whose negation is a signed 16-bit constant */
1309
1310 #define CONST_OK_FOR_LETTER_P(VALUE, C)                                 \
1311    ( (C) == 'I' ? (unsigned HOST_WIDE_INT) ((VALUE) + 0x8000) < 0x10000 \
1312    : (C) == 'J' ? ((VALUE) & (~ (unsigned HOST_WIDE_INT) 0xffff0000)) == 0 \
1313    : (C) == 'K' ? ((VALUE) & (~ (HOST_WIDE_INT) 0xffff)) == 0           \
1314    : (C) == 'L' ? (((VALUE) & 0xffff) == 0                              \
1315                    && ((VALUE) >> 31 == -1 || (VALUE) >> 31 == 0))      \
1316    : (C) == 'M' ? (VALUE) > 31                                          \
1317    : (C) == 'N' ? (VALUE) > 0 && exact_log2 (VALUE) >= 0                \
1318    : (C) == 'O' ? (VALUE) == 0                                          \
1319    : (C) == 'P' ? (unsigned HOST_WIDE_INT) ((- (VALUE)) + 0x8000) < 0x10000 \
1320    : 0)
1321
1322 /* Similar, but for floating constants, and defining letters G and H.
1323    Here VALUE is the CONST_DOUBLE rtx itself.
1324
1325    We flag for special constants when we can copy the constant into
1326    a general register in two insns for DF/DI and one insn for SF.
1327
1328    'H' is used for DI/DF constants that take 3 insns.  */
1329
1330 #define CONST_DOUBLE_OK_FOR_LETTER_P(VALUE, C)                          \
1331   (  (C) == 'G' ? (num_insns_constant (VALUE, GET_MODE (VALUE))         \
1332                    == ((GET_MODE (VALUE) == SFmode) ? 1 : 2))           \
1333    : (C) == 'H' ? (num_insns_constant (VALUE, GET_MODE (VALUE)) == 3)   \
1334    : 0)
1335
1336 /* Optional extra constraints for this machine.
1337
1338    'Q' means that is a memory operand that is just an offset from a reg.
1339    'R' is for AIX TOC entries.
1340    'S' is a constant that can be placed into a 64-bit mask operand
1341    'T' is a constant that can be placed into a 32-bit mask operand
1342    'U' is for V.4 small data references.
1343    'W' is a vector constant that can be easily generated (no mem refs).
1344    't' is for AND masks that can be performed by two rldic{l,r} insns.  */
1345
1346 #define EXTRA_CONSTRAINT(OP, C)                                         \
1347   ((C) == 'Q' ? GET_CODE (OP) == MEM && GET_CODE (XEXP (OP, 0)) == REG  \
1348    : (C) == 'R' ? legitimate_constant_pool_address_p (OP)               \
1349    : (C) == 'S' ? mask64_operand (OP, DImode)                           \
1350    : (C) == 'T' ? mask_operand (OP, SImode)                             \
1351    : (C) == 'U' ? (DEFAULT_ABI == ABI_V4                                \
1352                    && small_data_operand (OP, GET_MODE (OP)))           \
1353    : (C) == 't' ? (mask64_2_operand (OP, DImode)                        \
1354                    && (fixed_regs[CR0_REGNO]                            \
1355                        || !logical_operand (OP, DImode))                \
1356                    && !mask64_operand (OP, DImode))                     \
1357    : (C) == 'W' ? (easy_vector_constant (OP, GET_MODE (OP)))            \
1358    : 0)
1359
1360 /* Given an rtx X being reloaded into a reg required to be
1361    in class CLASS, return the class of reg to actually use.
1362    In general this is just CLASS; but on some machines
1363    in some cases it is preferable to use a more restrictive class.
1364
1365    On the RS/6000, we have to return NO_REGS when we want to reload a
1366    floating-point CONST_DOUBLE to force it to be copied to memory.  
1367
1368    We also don't want to reload integer values into floating-point
1369    registers if we can at all help it.  In fact, this can
1370    cause reload to abort, if it tries to generate a reload of CTR
1371    into a FP register and discovers it doesn't have the memory location
1372    required.
1373
1374    ??? Would it be a good idea to have reload do the converse, that is
1375    try to reload floating modes into FP registers if possible?
1376  */
1377
1378 #define PREFERRED_RELOAD_CLASS(X,CLASS)                 \
1379   (((GET_CODE (X) == CONST_DOUBLE                       \
1380      && GET_MODE_CLASS (GET_MODE (X)) == MODE_FLOAT)    \
1381     ? NO_REGS                                           \
1382     : (GET_MODE_CLASS (GET_MODE (X)) == MODE_INT        \
1383        && (CLASS) == NON_SPECIAL_REGS)                  \
1384     ? GENERAL_REGS                                      \
1385     : (CLASS)))
1386
1387 /* Return the register class of a scratch register needed to copy IN into
1388    or out of a register in CLASS in MODE.  If it can be done directly,
1389    NO_REGS is returned.  */
1390
1391 #define SECONDARY_RELOAD_CLASS(CLASS,MODE,IN) \
1392   secondary_reload_class (CLASS, MODE, IN)
1393
1394 /* If we are copying between FP or AltiVec registers and anything
1395    else, we need a memory location.  */
1396
1397 #define SECONDARY_MEMORY_NEEDED(CLASS1,CLASS2,MODE)             \
1398  ((CLASS1) != (CLASS2) && ((CLASS1) == FLOAT_REGS               \
1399                            || (CLASS2) == FLOAT_REGS            \
1400                            || (CLASS1) == ALTIVEC_REGS          \
1401                            || (CLASS2) == ALTIVEC_REGS))
1402
1403 /* Return the maximum number of consecutive registers
1404    needed to represent mode MODE in a register of class CLASS.
1405
1406    On RS/6000, this is the size of MODE in words,
1407    except in the FP regs, where a single reg is enough for two words.  */
1408 #define CLASS_MAX_NREGS(CLASS, MODE)                                    \
1409  (((CLASS) == FLOAT_REGS)                                               \
1410   ? ((GET_MODE_SIZE (MODE) + UNITS_PER_FP_WORD - 1) / UNITS_PER_FP_WORD) \
1411   : ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD))
1412
1413
1414 /* Return a class of registers that cannot change FROM mode to TO mode.  */
1415
1416 #define CANNOT_CHANGE_MODE_CLASS(FROM, TO, CLASS)                       \
1417   (GET_MODE_SIZE (FROM) != GET_MODE_SIZE (TO)                           \
1418    ? reg_classes_intersect_p (FLOAT_REGS, CLASS)                        \
1419    : (TARGET_SPE && (SPE_VECTOR_MODE (FROM) + SPE_VECTOR_MODE (TO)) == 1) \
1420    ? reg_classes_intersect_p (GENERAL_REGS, CLASS)                      \
1421    : 0)
1422
1423 /* Stack layout; function entry, exit and calling.  */
1424
1425 /* Enumeration to give which calling sequence to use.  */
1426 enum rs6000_abi {
1427   ABI_NONE,
1428   ABI_AIX,                      /* IBM's AIX */
1429   ABI_V4,                       /* System V.4/eabi */
1430   ABI_DARWIN                    /* Apple's Darwin (OS X kernel) */
1431 };
1432
1433 extern enum rs6000_abi rs6000_current_abi;      /* available for use by subtarget */
1434
1435 /* Structure used to define the rs6000 stack */
1436 typedef struct rs6000_stack {
1437   int first_gp_reg_save;        /* first callee saved GP register used */
1438   int first_fp_reg_save;        /* first callee saved FP register used */
1439   int first_altivec_reg_save;   /* first callee saved AltiVec register used */
1440   int lr_save_p;                /* true if the link reg needs to be saved */
1441   int cr_save_p;                /* true if the CR reg needs to be saved */
1442   unsigned int vrsave_mask;     /* mask of vec registers to save */
1443   int toc_save_p;               /* true if the TOC needs to be saved */
1444   int push_p;                   /* true if we need to allocate stack space */
1445   int calls_p;                  /* true if the function makes any calls */
1446   enum rs6000_abi abi;          /* which ABI to use */
1447   int gp_save_offset;           /* offset to save GP regs from initial SP */
1448   int fp_save_offset;           /* offset to save FP regs from initial SP */
1449   int altivec_save_offset;      /* offset to save AltiVec regs from initial SP */
1450   int lr_save_offset;           /* offset to save LR from initial SP */
1451   int cr_save_offset;           /* offset to save CR from initial SP */
1452   int vrsave_save_offset;       /* offset to save VRSAVE from initial SP */
1453   int spe_gp_save_offset;       /* offset to save spe 64-bit gprs  */
1454   int toc_save_offset;          /* offset to save the TOC pointer */
1455   int varargs_save_offset;      /* offset to save the varargs registers */
1456   int ehrd_offset;              /* offset to EH return data */
1457   int reg_size;                 /* register size (4 or 8) */
1458   int varargs_size;             /* size to hold V.4 args passed in regs */
1459   int vars_size;                /* variable save area size */
1460   int parm_size;                /* outgoing parameter size */
1461   int save_size;                /* save area size */
1462   int fixed_size;               /* fixed size of stack frame */
1463   int gp_size;                  /* size of saved GP registers */
1464   int fp_size;                  /* size of saved FP registers */
1465   int altivec_size;             /* size of saved AltiVec registers */
1466   int cr_size;                  /* size to hold CR if not in save_size */
1467   int lr_size;                  /* size to hold LR if not in save_size */
1468   int vrsave_size;              /* size to hold VRSAVE if not in save_size */
1469   int altivec_padding_size;     /* size of altivec alignment padding if
1470                                    not in save_size */
1471   int spe_gp_size;              /* size of 64-bit GPR save size for SPE */
1472   int spe_padding_size;
1473   int toc_size;                 /* size to hold TOC if not in save_size */
1474   int total_size;               /* total bytes allocated for stack */
1475   int spe_64bit_regs_used;
1476 } rs6000_stack_t;
1477
1478 /* Define this if pushing a word on the stack
1479    makes the stack pointer a smaller address.  */
1480 #define STACK_GROWS_DOWNWARD
1481
1482 /* Define this if the nominal address of the stack frame
1483    is at the high-address end of the local variables;
1484    that is, each additional local variable allocated
1485    goes at a more negative offset in the frame.
1486
1487    On the RS/6000, we grow upwards, from the area after the outgoing
1488    arguments.  */
1489 /* #define FRAME_GROWS_DOWNWARD */
1490
1491 /* Size of the outgoing register save area */
1492 #define RS6000_REG_SAVE ((DEFAULT_ABI == ABI_AIX                        \
1493                           || DEFAULT_ABI == ABI_DARWIN)                 \
1494                          ? (TARGET_64BIT ? 64 : 32)                     \
1495                          : 0)
1496
1497 /* Size of the fixed area on the stack */
1498 #define RS6000_SAVE_AREA \
1499   (((DEFAULT_ABI == ABI_AIX || DEFAULT_ABI == ABI_DARWIN) ? 24 : 8)     \
1500    << (TARGET_64BIT ? 1 : 0))
1501
1502 /* MEM representing address to save the TOC register */
1503 #define RS6000_SAVE_TOC gen_rtx_MEM (Pmode, \
1504                                      plus_constant (stack_pointer_rtx, \
1505                                                     (TARGET_32BIT ? 20 : 40)))
1506
1507 /* Size of the V.4 varargs area if needed */
1508 #define RS6000_VARARGS_AREA 0
1509
1510 /* Align an address */
1511 #define RS6000_ALIGN(n,a) (((n) + (a) - 1) & ~((a) - 1))
1512
1513 /* Size of V.4 varargs area in bytes */
1514 #define RS6000_VARARGS_SIZE \
1515   ((GP_ARG_NUM_REG * (TARGET_32BIT ? 4 : 8)) + (FP_ARG_NUM_REG * 8) + 8)
1516
1517 /* Offset within stack frame to start allocating local variables at.
1518    If FRAME_GROWS_DOWNWARD, this is the offset to the END of the
1519    first local allocated.  Otherwise, it is the offset to the BEGINNING
1520    of the first local allocated.
1521
1522    On the RS/6000, the frame pointer is the same as the stack pointer,
1523    except for dynamic allocations.  So we start after the fixed area and
1524    outgoing parameter area.  */
1525
1526 #define STARTING_FRAME_OFFSET                                           \
1527   (RS6000_ALIGN (current_function_outgoing_args_size,                   \
1528                  TARGET_ALTIVEC ? 16 : 8)                               \
1529    + RS6000_VARARGS_AREA                                                \
1530    + RS6000_SAVE_AREA)
1531
1532 /* Offset from the stack pointer register to an item dynamically
1533    allocated on the stack, e.g., by `alloca'.
1534
1535    The default value for this macro is `STACK_POINTER_OFFSET' plus the
1536    length of the outgoing arguments.  The default is correct for most
1537    machines.  See `function.c' for details.  */
1538 #define STACK_DYNAMIC_OFFSET(FUNDECL)                                   \
1539   (RS6000_ALIGN (current_function_outgoing_args_size,                   \
1540                  TARGET_ALTIVEC ? 16 : 8)                               \
1541    + (STACK_POINTER_OFFSET))
1542
1543 /* If we generate an insn to push BYTES bytes,
1544    this says how many the stack pointer really advances by.
1545    On RS/6000, don't define this because there are no push insns.  */
1546 /*  #define PUSH_ROUNDING(BYTES) */
1547
1548 /* Offset of first parameter from the argument pointer register value.
1549    On the RS/6000, we define the argument pointer to the start of the fixed
1550    area.  */
1551 #define FIRST_PARM_OFFSET(FNDECL) RS6000_SAVE_AREA
1552
1553 /* Offset from the argument pointer register value to the top of
1554    stack.  This is different from FIRST_PARM_OFFSET because of the
1555    register save area.  */
1556 #define ARG_POINTER_CFA_OFFSET(FNDECL) 0
1557
1558 /* Define this if stack space is still allocated for a parameter passed
1559    in a register.  The value is the number of bytes allocated to this
1560    area.  */
1561 #define REG_PARM_STACK_SPACE(FNDECL)    RS6000_REG_SAVE
1562
1563 /* Define this if the above stack space is to be considered part of the
1564    space allocated by the caller.  */
1565 #define OUTGOING_REG_PARM_STACK_SPACE
1566
1567 /* This is the difference between the logical top of stack and the actual sp.
1568
1569    For the RS/6000, sp points past the fixed area.  */
1570 #define STACK_POINTER_OFFSET RS6000_SAVE_AREA
1571
1572 /* Define this if the maximum size of all the outgoing args is to be
1573    accumulated and pushed during the prologue.  The amount can be
1574    found in the variable current_function_outgoing_args_size.  */
1575 #define ACCUMULATE_OUTGOING_ARGS 1
1576
1577 /* Value is the number of bytes of arguments automatically
1578    popped when returning from a subroutine call.
1579    FUNDECL is the declaration node of the function (as a tree),
1580    FUNTYPE is the data type of the function (as a tree),
1581    or for a library call it is an identifier node for the subroutine name.
1582    SIZE is the number of bytes of arguments passed on the stack.  */
1583
1584 #define RETURN_POPS_ARGS(FUNDECL,FUNTYPE,SIZE) 0
1585
1586 /* Define how to find the value returned by a function.
1587    VALTYPE is the data type of the value (as a tree).
1588    If the precise function being called is known, FUNC is its FUNCTION_DECL;
1589    otherwise, FUNC is 0.  */
1590
1591 #define FUNCTION_VALUE(VALTYPE, FUNC) rs6000_function_value ((VALTYPE), (FUNC))
1592
1593 /* Define how to find the value returned by a library function
1594    assuming the value has mode MODE.  */
1595
1596 #define LIBCALL_VALUE(MODE) rs6000_libcall_value ((MODE))
1597
1598 /* The AIX ABI for the RS/6000 specifies that all structures are
1599    returned in memory.  The Darwin ABI does the same.  The SVR4 ABI
1600    specifies that structures <= 8 bytes are returned in r3/r4, but a
1601    draft put them in memory, and GCC used to implement the draft
1602    instead of the final standard.  Therefore, TARGET_AIX_STRUCT_RET
1603    controls this instead of DEFAULT_ABI; V.4 targets needing backward
1604    compatibility can change DRAFT_V4_STRUCT_RET to override the
1605    default, and -m switches get the final word.  See
1606    rs6000_override_options for more details.
1607
1608    The PPC32 SVR4 ABI uses IEEE double extended for long double, if 128-bit
1609    long double support is enabled.  These values are returned in memory.
1610
1611    int_size_in_bytes returns -1 for variable size objects, which go in
1612    memory always.  The cast to unsigned makes -1 > 8.  */
1613
1614 #define RETURN_IN_MEMORY(TYPE) \
1615   ((AGGREGATE_TYPE_P (TYPE)                                             \
1616     && (TARGET_AIX_STRUCT_RET                                           \
1617         || (unsigned HOST_WIDE_INT) int_size_in_bytes (TYPE) > 8))      \
1618    || (DEFAULT_ABI == ABI_V4 && TYPE_MODE (TYPE) == TFmode))
1619
1620 /* DRAFT_V4_STRUCT_RET defaults off.  */
1621 #define DRAFT_V4_STRUCT_RET 0
1622
1623 /* Let RETURN_IN_MEMORY control what happens.  */
1624 #define DEFAULT_PCC_STRUCT_RETURN 0
1625
1626 /* Mode of stack savearea.
1627    FUNCTION is VOIDmode because calling convention maintains SP.
1628    BLOCK needs Pmode for SP.
1629    NONLOCAL needs twice Pmode to maintain both backchain and SP.  */
1630 #define STACK_SAVEAREA_MODE(LEVEL)      \
1631   (LEVEL == SAVE_FUNCTION ? VOIDmode    \
1632   : LEVEL == SAVE_NONLOCAL ? (TARGET_32BIT ? DImode : TImode) : Pmode)
1633
1634 /* Minimum and maximum general purpose registers used to hold arguments.  */
1635 #define GP_ARG_MIN_REG 3
1636 #define GP_ARG_MAX_REG 10
1637 #define GP_ARG_NUM_REG (GP_ARG_MAX_REG - GP_ARG_MIN_REG + 1)
1638
1639 /* Minimum and maximum floating point registers used to hold arguments.  */
1640 #define FP_ARG_MIN_REG 33
1641 #define FP_ARG_AIX_MAX_REG 45
1642 #define FP_ARG_V4_MAX_REG  40
1643 #define FP_ARG_MAX_REG ((DEFAULT_ABI == ABI_AIX                         \
1644                          || DEFAULT_ABI == ABI_DARWIN)                  \
1645                         ? FP_ARG_AIX_MAX_REG : FP_ARG_V4_MAX_REG)
1646 #define FP_ARG_NUM_REG (FP_ARG_MAX_REG - FP_ARG_MIN_REG + 1)
1647
1648 /* Minimum and maximum AltiVec registers used to hold arguments.  */
1649 #define ALTIVEC_ARG_MIN_REG (FIRST_ALTIVEC_REGNO + 2)
1650 #define ALTIVEC_ARG_MAX_REG (ALTIVEC_ARG_MIN_REG + 11)
1651 #define ALTIVEC_ARG_NUM_REG (ALTIVEC_ARG_MAX_REG - ALTIVEC_ARG_MIN_REG + 1)
1652
1653 /* Return registers */
1654 #define GP_ARG_RETURN GP_ARG_MIN_REG
1655 #define FP_ARG_RETURN FP_ARG_MIN_REG
1656 #define ALTIVEC_ARG_RETURN (FIRST_ALTIVEC_REGNO + 2)
1657
1658 /* Flags for the call/call_value rtl operations set up by function_arg */
1659 #define CALL_NORMAL             0x00000000      /* no special processing */
1660 /* Bits in 0x00000001 are unused.  */
1661 #define CALL_V4_CLEAR_FP_ARGS   0x00000002      /* V.4, no FP args passed */
1662 #define CALL_V4_SET_FP_ARGS     0x00000004      /* V.4, FP args were passed */
1663 #define CALL_LONG               0x00000008      /* always call indirect */
1664
1665 /* 1 if N is a possible register number for a function value
1666    as seen by the caller.
1667
1668    On RS/6000, this is r3, fp1, and v2 (for AltiVec).  */
1669 #define FUNCTION_VALUE_REGNO_P(N)                                       \
1670   ((N) == GP_ARG_RETURN                                                 \
1671    || ((N) == FP_ARG_RETURN && TARGET_HARD_FLOAT)                       \
1672    || ((N) == ALTIVEC_ARG_RETURN && TARGET_ALTIVEC))
1673
1674 /* 1 if N is a possible register number for function argument passing.
1675    On RS/6000, these are r3-r10 and fp1-fp13.
1676    On AltiVec, v2 - v13 are used for passing vectors.  */
1677 #define FUNCTION_ARG_REGNO_P(N)                                         \
1678   ((unsigned) (N) - GP_ARG_MIN_REG < GP_ARG_NUM_REG                     \
1679    || ((unsigned) (N) - ALTIVEC_ARG_MIN_REG < ALTIVEC_ARG_NUM_REG       \
1680        && TARGET_ALTIVEC)                                               \
1681    || ((unsigned) (N) - FP_ARG_MIN_REG < FP_ARG_NUM_REG                 \
1682        && TARGET_HARD_FLOAT))
1683 \f
1684 /* A C structure for machine-specific, per-function data.
1685    This is added to the cfun structure.  */
1686 typedef struct machine_function GTY(())
1687 {
1688   /* Whether a System V.4 varargs area was created.  */
1689   int sysv_varargs_p;
1690   /* Flags if __builtin_return_address (n) with n >= 1 was used.  */
1691   int ra_needs_full_frame;
1692   /* Some local-dynamic symbol.  */
1693   const char *some_ld_name;
1694   /* Whether the instruction chain has been scanned already.  */
1695   int insn_chain_scanned_p;
1696 } machine_function;
1697
1698 /* Define a data type for recording info about an argument list
1699    during the scan of that argument list.  This data type should
1700    hold all necessary information about the function itself
1701    and about the args processed so far, enough to enable macros
1702    such as FUNCTION_ARG to determine where the next arg should go.
1703
1704    On the RS/6000, this is a structure.  The first element is the number of
1705    total argument words, the second is used to store the next
1706    floating-point register number, and the third says how many more args we
1707    have prototype types for.
1708
1709    For ABI_V4, we treat these slightly differently -- `sysv_gregno' is
1710    the next available GP register, `fregno' is the next available FP
1711    register, and `words' is the number of words used on the stack.
1712
1713    The varargs/stdarg support requires that this structure's size
1714    be a multiple of sizeof(int).  */
1715
1716 typedef struct rs6000_args
1717 {
1718   int words;                    /* # words used for passing GP registers */
1719   int fregno;                   /* next available FP register */
1720   int vregno;                   /* next available AltiVec register */
1721   int nargs_prototype;          /* # args left in the current prototype */
1722   int orig_nargs;               /* Original value of nargs_prototype */
1723   int prototype;                /* Whether a prototype was defined */
1724   int call_cookie;              /* Do special things for this call */
1725   int sysv_gregno;              /* next available GP register */
1726 } CUMULATIVE_ARGS;
1727
1728 /* Define intermediate macro to compute the size (in registers) of an argument
1729    for the RS/6000.  */
1730
1731 #define RS6000_ARG_SIZE(MODE, TYPE)                                     \
1732 ((MODE) != BLKmode                                                      \
1733  ? (GET_MODE_SIZE (MODE) + (UNITS_PER_WORD - 1)) / UNITS_PER_WORD       \
1734  : (int_size_in_bytes (TYPE) + (UNITS_PER_WORD - 1)) / UNITS_PER_WORD)
1735
1736 /* Initialize a variable CUM of type CUMULATIVE_ARGS
1737    for a call to a function whose data type is FNTYPE.
1738    For a library call, FNTYPE is 0.  */
1739
1740 #define INIT_CUMULATIVE_ARGS(CUM,FNTYPE,LIBNAME,INDIRECT) \
1741   init_cumulative_args (&CUM, FNTYPE, LIBNAME, FALSE)
1742
1743 /* Similar, but when scanning the definition of a procedure.  We always
1744    set NARGS_PROTOTYPE large so we never return an EXPR_LIST.  */
1745
1746 #define INIT_CUMULATIVE_INCOMING_ARGS(CUM,FNTYPE,LIBNAME) \
1747   init_cumulative_args (&CUM, FNTYPE, LIBNAME, TRUE)
1748
1749 /* Update the data in CUM to advance over an argument
1750    of mode MODE and data type TYPE.
1751    (TYPE is null for libcalls where that information may not be available.)  */
1752
1753 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED)    \
1754   function_arg_advance (&CUM, MODE, TYPE, NAMED)
1755
1756 /* Nonzero if we can use a floating-point register to pass this arg.  */
1757 #define USE_FP_FOR_ARG_P(CUM,MODE,TYPE) \
1758   (GET_MODE_CLASS (MODE) == MODE_FLOAT  \
1759    && (CUM).fregno <= FP_ARG_MAX_REG    \
1760    && TARGET_HARD_FLOAT && TARGET_FPRS)
1761
1762 /* Nonzero if we can use an AltiVec register to pass this arg.  */
1763 #define USE_ALTIVEC_FOR_ARG_P(CUM,MODE,TYPE)    \
1764   (ALTIVEC_VECTOR_MODE (MODE)                   \
1765    && (CUM).vregno <= ALTIVEC_ARG_MAX_REG       \
1766    && TARGET_ALTIVEC_ABI)
1767
1768 /* Determine where to put an argument to a function.
1769    Value is zero to push the argument on the stack,
1770    or a hard register in which to store the argument.
1771
1772    MODE is the argument's machine mode.
1773    TYPE is the data type of the argument (as a tree).
1774     This is null for libcalls where that information may
1775     not be available.
1776    CUM is a variable of type CUMULATIVE_ARGS which gives info about
1777     the preceding args and about the function being called.
1778    NAMED is nonzero if this argument is a named parameter
1779     (otherwise it is an extra parameter matching an ellipsis).
1780
1781    On RS/6000 the first eight words of non-FP are normally in registers
1782    and the rest are pushed.  The first 13 FP args are in registers.
1783
1784    If this is floating-point and no prototype is specified, we use
1785    both an FP and integer register (or possibly FP reg and stack).  Library
1786    functions (when TYPE is zero) always have the proper types for args,
1787    so we can pass the FP value just in one register.  emit_library_function
1788    doesn't support EXPR_LIST anyway.  */
1789
1790 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED) \
1791   function_arg (&CUM, MODE, TYPE, NAMED)
1792
1793 /* For an arg passed partly in registers and partly in memory,
1794    this is the number of registers used.
1795    For args passed entirely in registers or entirely in memory, zero.  */
1796
1797 #define FUNCTION_ARG_PARTIAL_NREGS(CUM, MODE, TYPE, NAMED) \
1798   function_arg_partial_nregs (&CUM, MODE, TYPE, NAMED)
1799
1800 /* A C expression that indicates when an argument must be passed by
1801    reference.  If nonzero for an argument, a copy of that argument is
1802    made in memory and a pointer to the argument is passed instead of
1803    the argument itself.  The pointer is passed in whatever way is
1804    appropriate for passing a pointer to that type.  */
1805
1806 #define FUNCTION_ARG_PASS_BY_REFERENCE(CUM, MODE, TYPE, NAMED) \
1807   function_arg_pass_by_reference(&CUM, MODE, TYPE, NAMED)
1808
1809 /* If defined, a C expression which determines whether, and in which
1810    direction, to pad out an argument with extra space.  The value
1811    should be of type `enum direction': either `upward' to pad above
1812    the argument, `downward' to pad below, or `none' to inhibit
1813    padding.  */
1814
1815 #define FUNCTION_ARG_PADDING(MODE, TYPE) function_arg_padding (MODE, TYPE)
1816
1817 /* If defined, a C expression that gives the alignment boundary, in bits,
1818    of an argument with the specified mode and type.  If it is not defined,
1819    PARM_BOUNDARY is used for all arguments.  */
1820
1821 #define FUNCTION_ARG_BOUNDARY(MODE, TYPE) \
1822   function_arg_boundary (MODE, TYPE)
1823
1824 /* Define to nonzero if complex arguments should be split into their
1825    corresponding components.
1826
1827    This should be set for Linux and Darwin as well, but we can't break
1828    the ABIs at the moment.  For now, only AIX gets fixed.  */
1829 #define SPLIT_COMPLEX_ARGS (DEFAULT_ABI == ABI_AIX)
1830
1831 /* Perform any needed actions needed for a function that is receiving a
1832    variable number of arguments.
1833
1834    CUM is as above.
1835
1836    MODE and TYPE are the mode and type of the current parameter.
1837
1838    PRETEND_SIZE is a variable that should be set to the amount of stack
1839    that must be pushed by the prolog to pretend that our caller pushed
1840    it.
1841
1842    Normally, this macro will push all remaining incoming registers on the
1843    stack and set PRETEND_SIZE to the length of the registers pushed.  */
1844
1845 #define SETUP_INCOMING_VARARGS(CUM,MODE,TYPE,PRETEND_SIZE,NO_RTL) \
1846   setup_incoming_varargs (&CUM, MODE, TYPE, &PRETEND_SIZE, NO_RTL)
1847
1848 /* Define the `__builtin_va_list' type for the ABI.  */
1849 #define BUILD_VA_LIST_TYPE(VALIST) \
1850   (VALIST) = rs6000_build_va_list ()
1851
1852 /* Implement `va_start' for varargs and stdarg.  */
1853 #define EXPAND_BUILTIN_VA_START(valist, nextarg) \
1854   rs6000_va_start (valist, nextarg)
1855
1856 /* Implement `va_arg'.  */
1857 #define EXPAND_BUILTIN_VA_ARG(valist, type) \
1858   rs6000_va_arg (valist, type)
1859
1860 /* For AIX, the rule is that structures are passed left-aligned in
1861    their stack slot.  However, GCC does not presently do this:
1862    structures which are the same size as integer types are passed
1863    right-aligned, as if they were in fact integers.  This only
1864    matters for structures of size 1 or 2, or 4 when TARGET_64BIT.
1865    ABI_V4 does not use std_expand_builtin_va_arg.  */
1866 #define PAD_VARARGS_DOWN (TYPE_MODE (type) != BLKmode)
1867
1868 /* Define this macro to be a nonzero value if the location where a function
1869    argument is passed depends on whether or not it is a named argument.  */
1870 #define STRICT_ARGUMENT_NAMING 1
1871
1872 /* Output assembler code to FILE to increment profiler label # LABELNO
1873    for profiling a function entry.  */
1874
1875 #define FUNCTION_PROFILER(FILE, LABELNO)        \
1876   output_function_profiler ((FILE), (LABELNO));
1877
1878 /* EXIT_IGNORE_STACK should be nonzero if, when returning from a function,
1879    the stack pointer does not matter. No definition is equivalent to
1880    always zero.
1881
1882    On the RS/6000, this is nonzero because we can restore the stack from
1883    its backpointer, which we maintain.  */
1884 #define EXIT_IGNORE_STACK       1
1885
1886 /* Define this macro as a C expression that is nonzero for registers
1887    that are used by the epilogue or the return' pattern.  The stack
1888    and frame pointer registers are already be assumed to be used as
1889    needed.  */
1890
1891 #define EPILOGUE_USES(REGNO)                                    \
1892   ((reload_completed && (REGNO) == LINK_REGISTER_REGNUM)        \
1893    || (TARGET_ALTIVEC && (REGNO) == VRSAVE_REGNO)               \
1894    || (current_function_calls_eh_return                         \
1895        && TARGET_AIX                                            \
1896        && (REGNO) == 2))
1897
1898 \f
1899 /* TRAMPOLINE_TEMPLATE deleted */
1900
1901 /* Length in units of the trampoline for entering a nested function.  */
1902
1903 #define TRAMPOLINE_SIZE rs6000_trampoline_size ()
1904
1905 /* Emit RTL insns to initialize the variable parts of a trampoline.
1906    FNADDR is an RTX for the address of the function's pure code.
1907    CXT is an RTX for the static chain value for the function.  */
1908
1909 #define INITIALIZE_TRAMPOLINE(ADDR, FNADDR, CXT)                \
1910   rs6000_initialize_trampoline (ADDR, FNADDR, CXT)
1911 \f
1912 /* Definitions for __builtin_return_address and __builtin_frame_address.
1913    __builtin_return_address (0) should give link register (65), enable
1914    this.  */
1915 /* This should be uncommented, so that the link register is used, but
1916    currently this would result in unmatched insns and spilling fixed
1917    registers so we'll leave it for another day.  When these problems are
1918    taken care of one additional fetch will be necessary in RETURN_ADDR_RTX.
1919    (mrs) */
1920 /* #define RETURN_ADDR_IN_PREVIOUS_FRAME */
1921
1922 /* Number of bytes into the frame return addresses can be found.  See
1923    rs6000_stack_info in rs6000.c for more information on how the different
1924    abi's store the return address.  */
1925 #define RETURN_ADDRESS_OFFSET                                           \
1926  ((DEFAULT_ABI == ABI_AIX                                               \
1927    || DEFAULT_ABI == ABI_DARWIN)        ? (TARGET_32BIT ? 8 : 16) :     \
1928   (DEFAULT_ABI == ABI_V4)               ? 4 :                           \
1929   (internal_error ("RETURN_ADDRESS_OFFSET not supported"), 0))
1930
1931 /* The current return address is in link register (65).  The return address
1932    of anything farther back is accessed normally at an offset of 8 from the
1933    frame pointer.  */
1934 #define RETURN_ADDR_RTX(COUNT, FRAME)                 \
1935   (rs6000_return_addr (COUNT, FRAME))
1936
1937 \f
1938 /* Definitions for register eliminations.
1939
1940    We have two registers that can be eliminated on the RS/6000.  First, the
1941    frame pointer register can often be eliminated in favor of the stack
1942    pointer register.  Secondly, the argument pointer register can always be
1943    eliminated; it is replaced with either the stack or frame pointer.
1944
1945    In addition, we use the elimination mechanism to see if r30 is needed
1946    Initially we assume that it isn't.  If it is, we spill it.  This is done
1947    by making it an eliminable register.  We replace it with itself so that
1948    if it isn't needed, then existing uses won't be modified.  */
1949
1950 /* This is an array of structures.  Each structure initializes one pair
1951    of eliminable registers.  The "from" register number is given first,
1952    followed by "to".  Eliminations of the same "from" register are listed
1953    in order of preference.  */
1954 #define ELIMINABLE_REGS                         \
1955 {{ FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM}, \
1956  { ARG_POINTER_REGNUM, STACK_POINTER_REGNUM},   \
1957  { ARG_POINTER_REGNUM, FRAME_POINTER_REGNUM},   \
1958  { RS6000_PIC_OFFSET_TABLE_REGNUM, RS6000_PIC_OFFSET_TABLE_REGNUM } }
1959
1960 /* Given FROM and TO register numbers, say whether this elimination is allowed.
1961    Frame pointer elimination is automatically handled.
1962
1963    For the RS/6000, if frame pointer elimination is being done, we would like
1964    to convert ap into fp, not sp.
1965
1966    We need r30 if -mminimal-toc was specified, and there are constant pool
1967    references.  */
1968
1969 #define CAN_ELIMINATE(FROM, TO)                                         \
1970  ((FROM) == ARG_POINTER_REGNUM && (TO) == STACK_POINTER_REGNUM          \
1971   ? ! frame_pointer_needed                                              \
1972   : (FROM) == RS6000_PIC_OFFSET_TABLE_REGNUM                            \
1973   ? ! TARGET_MINIMAL_TOC || TARGET_NO_TOC || get_pool_size () == 0      \
1974   : 1)
1975
1976 /* Define the offset between two registers, one to be eliminated, and the other
1977    its replacement, at the start of a routine.  */
1978 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET)                    \
1979 {                                                                       \
1980   rs6000_stack_t *info = rs6000_stack_info ();                          \
1981                                                                         \
1982  if ((FROM) == FRAME_POINTER_REGNUM && (TO) == STACK_POINTER_REGNUM)    \
1983    (OFFSET) = (info->push_p) ? 0 : - info->total_size;                  \
1984  else if ((FROM) == ARG_POINTER_REGNUM && (TO) == FRAME_POINTER_REGNUM) \
1985    (OFFSET) = info->total_size;                                         \
1986  else if ((FROM) == ARG_POINTER_REGNUM && (TO) == STACK_POINTER_REGNUM) \
1987    (OFFSET) = (info->push_p) ? info->total_size : 0;                    \
1988   else if ((FROM) == RS6000_PIC_OFFSET_TABLE_REGNUM)                    \
1989     (OFFSET) = 0;                                                       \
1990   else                                                                  \
1991     abort ();                                                           \
1992 }
1993 \f
1994 /* Addressing modes, and classification of registers for them.  */
1995
1996 #define HAVE_PRE_DECREMENT 1
1997 #define HAVE_PRE_INCREMENT 1
1998
1999 /* Macros to check register numbers against specific register classes.  */
2000
2001 /* These assume that REGNO is a hard or pseudo reg number.
2002    They give nonzero only if REGNO is a hard reg of the suitable class
2003    or a pseudo reg currently allocated to a suitable hard reg.
2004    Since they use reg_renumber, they are safe only once reg_renumber
2005    has been allocated, which happens in local-alloc.c.  */
2006
2007 #define REGNO_OK_FOR_INDEX_P(REGNO)                             \
2008 ((REGNO) < FIRST_PSEUDO_REGISTER                                \
2009  ? (REGNO) <= 31 || (REGNO) == 67                               \
2010  : (reg_renumber[REGNO] >= 0                                    \
2011     && (reg_renumber[REGNO] <= 31 || reg_renumber[REGNO] == 67)))
2012
2013 #define REGNO_OK_FOR_BASE_P(REGNO)                              \
2014 ((REGNO) < FIRST_PSEUDO_REGISTER                                \
2015  ? ((REGNO) > 0 && (REGNO) <= 31) || (REGNO) == 67              \
2016  : (reg_renumber[REGNO] > 0                                     \
2017     && (reg_renumber[REGNO] <= 31 || reg_renumber[REGNO] == 67)))
2018 \f
2019 /* Maximum number of registers that can appear in a valid memory address.  */
2020
2021 #define MAX_REGS_PER_ADDRESS 2
2022
2023 /* Recognize any constant value that is a valid address.  */
2024
2025 #define CONSTANT_ADDRESS_P(X)   \
2026   (GET_CODE (X) == LABEL_REF || GET_CODE (X) == SYMBOL_REF              \
2027    || GET_CODE (X) == CONST_INT || GET_CODE (X) == CONST                \
2028    || GET_CODE (X) == HIGH)
2029
2030 /* Nonzero if the constant value X is a legitimate general operand.
2031    It is given that X satisfies CONSTANT_P or is a CONST_DOUBLE.
2032
2033    On the RS/6000, all integer constants are acceptable, most won't be valid
2034    for particular insns, though.  Only easy FP constants are
2035    acceptable.  */
2036
2037 #define LEGITIMATE_CONSTANT_P(X)                                \
2038   ((GET_CODE (X) != CONST_DOUBLE || GET_MODE (X) == VOIDmode    \
2039     || (TARGET_POWERPC64 && GET_MODE (X) == DImode)             \
2040     || easy_fp_constant (X, GET_MODE (X)))                      \
2041    && !rs6000_tls_referenced_p (X))
2042
2043 /* The macros REG_OK_FOR..._P assume that the arg is a REG rtx
2044    and check its validity for a certain class.
2045    We have two alternate definitions for each of them.
2046    The usual definition accepts all pseudo regs; the other rejects
2047    them unless they have been allocated suitable hard regs.
2048    The symbol REG_OK_STRICT causes the latter definition to be used.
2049
2050    Most source files want to accept pseudo regs in the hope that
2051    they will get allocated to the class that the insn wants them to be in.
2052    Source files for reload pass need to be strict.
2053    After reload, it makes no difference, since pseudo regs have
2054    been eliminated by then.  */
2055
2056 #ifdef REG_OK_STRICT
2057 # define REG_OK_STRICT_FLAG 1
2058 #else
2059 # define REG_OK_STRICT_FLAG 0
2060 #endif
2061
2062 /* Nonzero if X is a hard reg that can be used as an index
2063    or if it is a pseudo reg in the non-strict case.  */
2064 #define INT_REG_OK_FOR_INDEX_P(X, STRICT)                       \
2065   ((! (STRICT)                                                  \
2066     && (REGNO (X) <= 31                                         \
2067         || REGNO (X) == ARG_POINTER_REGNUM                      \
2068         || REGNO (X) >= FIRST_PSEUDO_REGISTER))                 \
2069    || ((STRICT) && REGNO_OK_FOR_INDEX_P (REGNO (X))))
2070
2071 /* Nonzero if X is a hard reg that can be used as a base reg
2072    or if it is a pseudo reg in the non-strict case.  */
2073 #define INT_REG_OK_FOR_BASE_P(X, STRICT)                        \
2074   (REGNO (X) > 0 && INT_REG_OK_FOR_INDEX_P (X, (STRICT)))
2075
2076 #define REG_OK_FOR_INDEX_P(X) INT_REG_OK_FOR_INDEX_P (X, REG_OK_STRICT_FLAG)
2077 #define REG_OK_FOR_BASE_P(X)  INT_REG_OK_FOR_BASE_P (X, REG_OK_STRICT_FLAG)
2078 \f
2079 /* GO_IF_LEGITIMATE_ADDRESS recognizes an RTL expression
2080    that is a valid memory address for an instruction.
2081    The MODE argument is the machine mode for the MEM expression
2082    that wants to use this address.
2083
2084    On the RS/6000, there are four valid address: a SYMBOL_REF that
2085    refers to a constant pool entry of an address (or the sum of it
2086    plus a constant), a short (16-bit signed) constant plus a register,
2087    the sum of two registers, or a register indirect, possibly with an
2088    auto-increment.  For DFmode and DImode with a constant plus register,
2089    we must ensure that both words are addressable or PowerPC64 with offset
2090    word aligned.
2091
2092    For modes spanning multiple registers (DFmode in 32-bit GPRs,
2093    32-bit DImode, TImode), indexed addressing cannot be used because
2094    adjacent memory cells are accessed by adding word-sized offsets
2095    during assembly output.  */
2096
2097 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, ADDR)                 \
2098 { if (rs6000_legitimate_address (MODE, X, REG_OK_STRICT_FLAG))  \
2099     goto ADDR;                                                  \
2100 }
2101 \f
2102 /* Try machine-dependent ways of modifying an illegitimate address
2103    to be legitimate.  If we find one, return the new, valid address.
2104    This macro is used in only one place: `memory_address' in explow.c.
2105
2106    OLDX is the address as it was before break_out_memory_refs was called.
2107    In some cases it is useful to look at this to decide what needs to be done.
2108
2109    MODE and WIN are passed so that this macro can use
2110    GO_IF_LEGITIMATE_ADDRESS.
2111
2112    It is always safe for this macro to do nothing.  It exists to recognize
2113    opportunities to optimize the output.
2114
2115    On RS/6000, first check for the sum of a register with a constant
2116    integer that is out of range.  If so, generate code to add the
2117    constant with the low-order 16 bits masked to the register and force
2118    this result into another register (this can be done with `cau').
2119    Then generate an address of REG+(CONST&0xffff), allowing for the
2120    possibility of bit 16 being a one.
2121
2122    Then check for the sum of a register and something not constant, try to
2123    load the other things into a register and return the sum.  */
2124
2125 #define LEGITIMIZE_ADDRESS(X,OLDX,MODE,WIN)                     \
2126 {  rtx result = rs6000_legitimize_address (X, OLDX, MODE);      \
2127    if (result != NULL_RTX)                                      \
2128      {                                                          \
2129        (X) = result;                                            \
2130        goto WIN;                                                \
2131      }                                                          \
2132 }
2133
2134 /* Try a machine-dependent way of reloading an illegitimate address
2135    operand.  If we find one, push the reload and jump to WIN.  This
2136    macro is used in only one place: `find_reloads_address' in reload.c.
2137
2138    Implemented on rs6000 by rs6000_legitimize_reload_address.  
2139    Note that (X) is evaluated twice; this is safe in current usage.  */
2140    
2141 #define LEGITIMIZE_RELOAD_ADDRESS(X,MODE,OPNUM,TYPE,IND_LEVELS,WIN)          \
2142 do {                                                                         \
2143   int win;                                                                   \
2144   (X) = rs6000_legitimize_reload_address ((X), (MODE), (OPNUM),              \
2145                         (int)(TYPE), (IND_LEVELS), &win);                    \
2146   if ( win )                                                                 \
2147     goto WIN;                                                                \
2148 } while (0)
2149
2150 /* Go to LABEL if ADDR (a legitimate address expression)
2151    has an effect that depends on the machine mode it is used for.  */
2152
2153 #define GO_IF_MODE_DEPENDENT_ADDRESS(ADDR,LABEL)                \
2154 do {                                                            \
2155   if (rs6000_mode_dependent_address (ADDR))                     \
2156     goto LABEL;                                                 \
2157 } while (0)
2158 \f
2159 /* The register number of the register used to address a table of
2160    static data addresses in memory.  In some cases this register is
2161    defined by a processor's "application binary interface" (ABI).
2162    When this macro is defined, RTL is generated for this register
2163    once, as with the stack pointer and frame pointer registers.  If
2164    this macro is not defined, it is up to the machine-dependent files
2165    to allocate such a register (if necessary).  */
2166
2167 #define RS6000_PIC_OFFSET_TABLE_REGNUM 30
2168 #define PIC_OFFSET_TABLE_REGNUM (flag_pic ? RS6000_PIC_OFFSET_TABLE_REGNUM : INVALID_REGNUM)
2169
2170 #define TOC_REGISTER (TARGET_MINIMAL_TOC ? RS6000_PIC_OFFSET_TABLE_REGNUM : 2)
2171
2172 /* Define this macro if the register defined by
2173    `PIC_OFFSET_TABLE_REGNUM' is clobbered by calls.  Do not define
2174    this macro if `PIC_OFFSET_TABLE_REGNUM' is not defined.  */
2175
2176 /* #define PIC_OFFSET_TABLE_REG_CALL_CLOBBERED */
2177
2178 /* By generating position-independent code, when two different
2179    programs (A and B) share a common library (libC.a), the text of
2180    the library can be shared whether or not the library is linked at
2181    the same address for both programs.  In some of these
2182    environments, position-independent code requires not only the use
2183    of different addressing modes, but also special code to enable the
2184    use of these addressing modes.
2185
2186    The `FINALIZE_PIC' macro serves as a hook to emit these special
2187    codes once the function is being compiled into assembly code, but
2188    not before.  (It is not done before, because in the case of
2189    compiling an inline function, it would lead to multiple PIC
2190    prologues being included in functions which used inline functions
2191    and were compiled to assembly language.)  */
2192
2193 /* #define FINALIZE_PIC */
2194
2195 /* A C expression that is nonzero if X is a legitimate immediate
2196    operand on the target machine when generating position independent
2197    code.  You can assume that X satisfies `CONSTANT_P', so you need
2198    not check this.  You can also assume FLAG_PIC is true, so you need
2199    not check it either.  You need not define this macro if all
2200    constants (including `SYMBOL_REF') can be immediate operands when
2201    generating position independent code.  */
2202
2203 /* #define LEGITIMATE_PIC_OPERAND_P (X) */
2204 \f
2205 /* Define this if some processing needs to be done immediately before
2206    emitting code for an insn.  */
2207
2208 /* #define FINAL_PRESCAN_INSN(INSN,OPERANDS,NOPERANDS) */
2209
2210 /* Specify the machine mode that this machine uses
2211    for the index in the tablejump instruction.  */
2212 #define CASE_VECTOR_MODE SImode
2213
2214 /* Define as C expression which evaluates to nonzero if the tablejump
2215    instruction expects the table to contain offsets from the address of the
2216    table.
2217    Do not define this if the table should contain absolute addresses.  */
2218 #define CASE_VECTOR_PC_RELATIVE 1
2219
2220 /* Define this as 1 if `char' should by default be signed; else as 0.  */
2221 #define DEFAULT_SIGNED_CHAR 0
2222
2223 /* This flag, if defined, says the same insns that convert to a signed fixnum
2224    also convert validly to an unsigned one.  */
2225
2226 /* #define FIXUNS_TRUNC_LIKE_FIX_TRUNC */
2227
2228 /* Max number of bytes we can move from memory to memory
2229    in one reasonably fast instruction.  */
2230 #define MOVE_MAX (! TARGET_POWERPC64 ? 4 : 8)
2231 #define MAX_MOVE_MAX 8
2232
2233 /* Nonzero if access to memory by bytes is no faster than for words.
2234    Also nonzero if doing byte operations (specifically shifts) in registers
2235    is undesirable.  */
2236 #define SLOW_BYTE_ACCESS 1
2237
2238 /* Define if operations between registers always perform the operation
2239    on the full register even if a narrower mode is specified.  */
2240 #define WORD_REGISTER_OPERATIONS
2241
2242 /* Define if loading in MODE, an integral mode narrower than BITS_PER_WORD
2243    will either zero-extend or sign-extend.  The value of this macro should
2244    be the code that says which one of the two operations is implicitly
2245    done, NIL if none.  */
2246 #define LOAD_EXTEND_OP(MODE) ZERO_EXTEND
2247
2248 /* Define if loading short immediate values into registers sign extends.  */
2249 #define SHORT_IMMEDIATES_SIGN_EXTEND
2250 \f
2251 /* Value is 1 if truncating an integer of INPREC bits to OUTPREC bits
2252    is done just by pretending it is already truncated.  */
2253 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC) 1
2254
2255 /* The cntlzw and cntlzd instructions return 32 and 64 for input of zero.  */
2256 #define CLZ_DEFINED_VALUE_AT_ZERO(MODE, VALUE) \
2257   ((VALUE) = ((MODE) == SImode ? 32 : 64))
2258
2259 /* The CTZ patterns return -1 for input of zero.  */
2260 #define CTZ_DEFINED_VALUE_AT_ZERO(MODE, VALUE) ((VALUE) = -1)
2261
2262 /* Specify the machine mode that pointers have.
2263    After generation of rtl, the compiler makes no further distinction
2264    between pointers and any other objects of this machine mode.  */
2265 #define Pmode (TARGET_32BIT ? SImode : DImode)
2266
2267 /* Mode of a function address in a call instruction (for indexing purposes).
2268    Doesn't matter on RS/6000.  */
2269 #define FUNCTION_MODE SImode
2270
2271 /* Define this if addresses of constant functions
2272    shouldn't be put through pseudo regs where they can be cse'd.
2273    Desirable on machines where ordinary constants are expensive
2274    but a CALL with constant address is cheap.  */
2275 #define NO_FUNCTION_CSE
2276
2277 /* Define this to be nonzero if shift instructions ignore all but the low-order
2278    few bits.
2279
2280    The sle and sre instructions which allow SHIFT_COUNT_TRUNCATED
2281    have been dropped from the PowerPC architecture.  */
2282
2283 #define SHIFT_COUNT_TRUNCATED (TARGET_POWER ? 1 : 0)
2284
2285 /* Adjust the length of an INSN.  LENGTH is the currently-computed length and
2286    should be adjusted to reflect any required changes.  This macro is used when
2287    there is some systematic length adjustment required that would be difficult
2288    to express in the length attribute.  */
2289
2290 /* #define ADJUST_INSN_LENGTH(X,LENGTH) */
2291
2292 /* Given a comparison code (EQ, NE, etc.) and the first operand of a
2293    COMPARE, return the mode to be used for the comparison.  For
2294    floating-point, CCFPmode should be used.  CCUNSmode should be used
2295    for unsigned comparisons.  CCEQmode should be used when we are
2296    doing an inequality comparison on the result of a
2297    comparison.  CCmode should be used in all other cases.  */
2298
2299 #define SELECT_CC_MODE(OP,X,Y) \
2300   (GET_MODE_CLASS (GET_MODE (X)) == MODE_FLOAT ? CCFPmode       \
2301    : (OP) == GTU || (OP) == LTU || (OP) == GEU || (OP) == LEU ? CCUNSmode \
2302    : (((OP) == EQ || (OP) == NE) && GET_RTX_CLASS (GET_CODE (X)) == '<'   \
2303       ? CCEQmode : CCmode))
2304
2305 /* Can the condition code MODE be safely reversed?  This is safe in
2306    all cases on this port, because at present it doesn't use the
2307    trapping FP comparisons (fcmpo).  */
2308 #define REVERSIBLE_CC_MODE(MODE) 1
2309
2310 /* Given a condition code and a mode, return the inverse condition.  */
2311 #define REVERSE_CONDITION(CODE, MODE) rs6000_reverse_condition (MODE, CODE)
2312
2313 /* Define the information needed to generate branch and scc insns.  This is
2314    stored from the compare operation.  */
2315
2316 extern GTY(()) rtx rs6000_compare_op0;
2317 extern GTY(()) rtx rs6000_compare_op1;
2318 extern int rs6000_compare_fp_p;
2319 \f
2320 /* Control the assembler format that we output.  */
2321
2322 /* A C string constant describing how to begin a comment in the target
2323    assembler language.  The compiler assumes that the comment will end at
2324    the end of the line.  */
2325 #define ASM_COMMENT_START " #"
2326
2327 /* Implicit library calls should use memcpy, not bcopy, etc.  */
2328
2329 #define TARGET_MEM_FUNCTIONS
2330
2331 /* Flag to say the TOC is initialized */
2332 extern int toc_initialized;
2333
2334 /* Macro to output a special constant pool entry.  Go to WIN if we output
2335    it.  Otherwise, it is written the usual way.
2336
2337    On the RS/6000, toc entries are handled this way.  */
2338
2339 #define ASM_OUTPUT_SPECIAL_POOL_ENTRY(FILE, X, MODE, ALIGN, LABELNO, WIN) \
2340 { if (ASM_OUTPUT_SPECIAL_POOL_ENTRY_P (X, MODE))                          \
2341     {                                                                     \
2342       output_toc (FILE, X, LABELNO, MODE);                                \
2343       goto WIN;                                                           \
2344     }                                                                     \
2345 }
2346
2347 #ifdef HAVE_GAS_WEAK
2348 #define RS6000_WEAK 1
2349 #else
2350 #define RS6000_WEAK 0
2351 #endif
2352
2353 #if RS6000_WEAK
2354 /* Used in lieu of ASM_WEAKEN_LABEL.  */
2355 #define ASM_WEAKEN_DECL(FILE, DECL, NAME, VAL)                          \
2356   do                                                                    \
2357     {                                                                   \
2358       fputs ("\t.weak\t", (FILE));                                      \
2359       RS6000_OUTPUT_BASENAME ((FILE), (NAME));                  \
2360       if ((DECL) && TREE_CODE (DECL) == FUNCTION_DECL                   \
2361           && DEFAULT_ABI == ABI_AIX)                                    \
2362         {                                                               \
2363           if (TARGET_XCOFF)                                             \
2364             fputs ("[DS]", (FILE));                                     \
2365           fputs ("\n\t.weak\t.", (FILE));                               \
2366           RS6000_OUTPUT_BASENAME ((FILE), (NAME));                      \
2367         }                                                               \
2368       fputc ('\n', (FILE));                                             \
2369       if (VAL)                                                          \
2370         {                                                               \
2371           ASM_OUTPUT_DEF ((FILE), (NAME), (VAL));                       \
2372           if ((DECL) && TREE_CODE (DECL) == FUNCTION_DECL               \
2373               && DEFAULT_ABI == ABI_AIX)                                \
2374             {                                                           \
2375               fputs ("\t.set\t.", (FILE));                              \
2376               RS6000_OUTPUT_BASENAME ((FILE), (NAME));                  \
2377               fputs (",.", (FILE));                                     \
2378               RS6000_OUTPUT_BASENAME ((FILE), (VAL));                   \
2379               fputc ('\n', (FILE));                                     \
2380             }                                                           \
2381         }                                                               \
2382     }                                                                   \
2383   while (0)
2384 #endif
2385
2386 /* This implements the `alias' attribute.  */
2387 #undef  ASM_OUTPUT_DEF_FROM_DECLS
2388 #define ASM_OUTPUT_DEF_FROM_DECLS(FILE, DECL, TARGET)                   \
2389   do                                                                    \
2390     {                                                                   \
2391       const char *alias = XSTR (XEXP (DECL_RTL (DECL), 0), 0);          \
2392       const char *name = IDENTIFIER_POINTER (TARGET);                   \
2393       if (TREE_CODE (DECL) == FUNCTION_DECL                             \
2394           && DEFAULT_ABI == ABI_AIX)                                    \
2395         {                                                               \
2396           if (TREE_PUBLIC (DECL))                                       \
2397             {                                                           \
2398               if (!RS6000_WEAK || !DECL_WEAK (DECL))                    \
2399                 {                                                       \
2400                   fputs ("\t.globl\t.", FILE);                          \
2401                   RS6000_OUTPUT_BASENAME (FILE, alias);                 \
2402                   putc ('\n', FILE);                                    \
2403                 }                                                       \
2404             }                                                           \
2405           else if (TARGET_XCOFF)                                        \
2406             {                                                           \
2407               fputs ("\t.lglobl\t.", FILE);                             \
2408               RS6000_OUTPUT_BASENAME (FILE, alias);                     \
2409               putc ('\n', FILE);                                        \
2410             }                                                           \
2411           fputs ("\t.set\t.", FILE);                                    \
2412           RS6000_OUTPUT_BASENAME (FILE, alias);                         \
2413           fputs (",.", FILE);                                           \
2414           RS6000_OUTPUT_BASENAME (FILE, name);                          \
2415           fputc ('\n', FILE);                                           \
2416         }                                                               \
2417       ASM_OUTPUT_DEF (FILE, alias, name);                               \
2418     }                                                                   \
2419    while (0)
2420
2421 /* Output to assembler file text saying following lines
2422    may contain character constants, extra white space, comments, etc.  */
2423
2424 #define ASM_APP_ON ""
2425
2426 /* Output to assembler file text saying following lines
2427    no longer contain unusual constructs.  */
2428
2429 #define ASM_APP_OFF ""
2430
2431 /* How to refer to registers in assembler output.
2432    This sequence is indexed by compiler's hard-register-number (see above).  */
2433
2434 extern char rs6000_reg_names[][8];      /* register names (0 vs. %r0).  */
2435
2436 #define REGISTER_NAMES                                                  \
2437 {                                                                       \
2438   &rs6000_reg_names[ 0][0],     /* r0   */                              \
2439   &rs6000_reg_names[ 1][0],     /* r1   */                              \
2440   &rs6000_reg_names[ 2][0],     /* r2   */                              \
2441   &rs6000_reg_names[ 3][0],     /* r3   */                              \
2442   &rs6000_reg_names[ 4][0],     /* r4   */                              \
2443   &rs6000_reg_names[ 5][0],     /* r5   */                              \
2444   &rs6000_reg_names[ 6][0],     /* r6   */                              \
2445   &rs6000_reg_names[ 7][0],     /* r7   */                              \
2446   &rs6000_reg_names[ 8][0],     /* r8   */                              \
2447   &rs6000_reg_names[ 9][0],     /* r9   */                              \
2448   &rs6000_reg_names[10][0],     /* r10  */                              \
2449   &rs6000_reg_names[11][0],     /* r11  */                              \
2450   &rs6000_reg_names[12][0],     /* r12  */                              \
2451   &rs6000_reg_names[13][0],     /* r13  */                              \
2452   &rs6000_reg_names[14][0],     /* r14  */                              \
2453   &rs6000_reg_names[15][0],     /* r15  */                              \
2454   &rs6000_reg_names[16][0],     /* r16  */                              \
2455   &rs6000_reg_names[17][0],     /* r17  */                              \
2456   &rs6000_reg_names[18][0],     /* r18  */                              \
2457   &rs6000_reg_names[19][0],     /* r19  */                              \
2458   &rs6000_reg_names[20][0],     /* r20  */                              \
2459   &rs6000_reg_names[21][0],     /* r21  */                              \
2460   &rs6000_reg_names[22][0],     /* r22  */                              \
2461   &rs6000_reg_names[23][0],     /* r23  */                              \
2462   &rs6000_reg_names[24][0],     /* r24  */                              \
2463   &rs6000_reg_names[25][0],     /* r25  */                              \
2464   &rs6000_reg_names[26][0],     /* r26  */                              \
2465   &rs6000_reg_names[27][0],     /* r27  */                              \
2466   &rs6000_reg_names[28][0],     /* r28  */                              \
2467   &rs6000_reg_names[29][0],     /* r29  */                              \
2468   &rs6000_reg_names[30][0],     /* r30  */                              \
2469   &rs6000_reg_names[31][0],     /* r31  */                              \
2470                                                                         \
2471   &rs6000_reg_names[32][0],     /* fr0  */                              \
2472   &rs6000_reg_names[33][0],     /* fr1  */                              \
2473   &rs6000_reg_names[34][0],     /* fr2  */                              \
2474   &rs6000_reg_names[35][0],     /* fr3  */                              \
2475   &rs6000_reg_names[36][0],     /* fr4  */                              \
2476   &rs6000_reg_names[37][0],     /* fr5  */                              \
2477   &rs6000_reg_names[38][0],     /* fr6  */                              \
2478   &rs6000_reg_names[39][0],     /* fr7  */                              \
2479   &rs6000_reg_names[40][0],     /* fr8  */                              \
2480   &rs6000_reg_names[41][0],     /* fr9  */                              \
2481   &rs6000_reg_names[42][0],     /* fr10 */                              \
2482   &rs6000_reg_names[43][0],     /* fr11 */                              \
2483   &rs6000_reg_names[44][0],     /* fr12 */                              \
2484   &rs6000_reg_names[45][0],     /* fr13 */                              \
2485   &rs6000_reg_names[46][0],     /* fr14 */                              \
2486   &rs6000_reg_names[47][0],     /* fr15 */                              \
2487   &rs6000_reg_names[48][0],     /* fr16 */                              \
2488   &rs6000_reg_names[49][0],     /* fr17 */                              \
2489   &rs6000_reg_names[50][0],     /* fr18 */                              \
2490   &rs6000_reg_names[51][0],     /* fr19 */                              \
2491   &rs6000_reg_names[52][0],     /* fr20 */                              \
2492   &rs6000_reg_names[53][0],     /* fr21 */                              \
2493   &rs6000_reg_names[54][0],     /* fr22 */                              \
2494   &rs6000_reg_names[55][0],     /* fr23 */                              \
2495   &rs6000_reg_names[56][0],     /* fr24 */                              \
2496   &rs6000_reg_names[57][0],     /* fr25 */                              \
2497   &rs6000_reg_names[58][0],     /* fr26 */                              \
2498   &rs6000_reg_names[59][0],     /* fr27 */                              \
2499   &rs6000_reg_names[60][0],     /* fr28 */                              \
2500   &rs6000_reg_names[61][0],     /* fr29 */                              \
2501   &rs6000_reg_names[62][0],     /* fr30 */                              \
2502   &rs6000_reg_names[63][0],     /* fr31 */                              \
2503                                                                         \
2504   &rs6000_reg_names[64][0],     /* mq   */                              \
2505   &rs6000_reg_names[65][0],     /* lr   */                              \
2506   &rs6000_reg_names[66][0],     /* ctr  */                              \
2507   &rs6000_reg_names[67][0],     /* ap   */                              \
2508                                                                         \
2509   &rs6000_reg_names[68][0],     /* cr0  */                              \
2510   &rs6000_reg_names[69][0],     /* cr1  */                              \
2511   &rs6000_reg_names[70][0],     /* cr2  */                              \
2512   &rs6000_reg_names[71][0],     /* cr3  */                              \
2513   &rs6000_reg_names[72][0],     /* cr4  */                              \
2514   &rs6000_reg_names[73][0],     /* cr5  */                              \
2515   &rs6000_reg_names[74][0],     /* cr6  */                              \
2516   &rs6000_reg_names[75][0],     /* cr7  */                              \
2517                                                                         \
2518   &rs6000_reg_names[76][0],     /* xer  */                              \
2519                                                                         \
2520   &rs6000_reg_names[77][0],     /* v0  */                               \
2521   &rs6000_reg_names[78][0],     /* v1  */                               \
2522   &rs6000_reg_names[79][0],     /* v2  */                               \
2523   &rs6000_reg_names[80][0],     /* v3  */                               \
2524   &rs6000_reg_names[81][0],     /* v4  */                               \
2525   &rs6000_reg_names[82][0],     /* v5  */                               \
2526   &rs6000_reg_names[83][0],     /* v6  */                               \
2527   &rs6000_reg_names[84][0],     /* v7  */                               \
2528   &rs6000_reg_names[85][0],     /* v8  */                               \
2529   &rs6000_reg_names[86][0],     /* v9  */                               \
2530   &rs6000_reg_names[87][0],     /* v10  */                              \
2531   &rs6000_reg_names[88][0],     /* v11  */                              \
2532   &rs6000_reg_names[89][0],     /* v12  */                              \
2533   &rs6000_reg_names[90][0],     /* v13  */                              \
2534   &rs6000_reg_names[91][0],     /* v14  */                              \
2535   &rs6000_reg_names[92][0],     /* v15  */                              \
2536   &rs6000_reg_names[93][0],     /* v16  */                              \
2537   &rs6000_reg_names[94][0],     /* v17  */                              \
2538   &rs6000_reg_names[95][0],     /* v18  */                              \
2539   &rs6000_reg_names[96][0],     /* v19  */                              \
2540   &rs6000_reg_names[97][0],     /* v20  */                              \
2541   &rs6000_reg_names[98][0],     /* v21  */                              \
2542   &rs6000_reg_names[99][0],     /* v22  */                              \
2543   &rs6000_reg_names[100][0],    /* v23  */                              \
2544   &rs6000_reg_names[101][0],    /* v24  */                              \
2545   &rs6000_reg_names[102][0],    /* v25  */                              \
2546   &rs6000_reg_names[103][0],    /* v26  */                              \
2547   &rs6000_reg_names[104][0],    /* v27  */                              \
2548   &rs6000_reg_names[105][0],    /* v28  */                              \
2549   &rs6000_reg_names[106][0],    /* v29  */                              \
2550   &rs6000_reg_names[107][0],    /* v30  */                              \
2551   &rs6000_reg_names[108][0],    /* v31  */                              \
2552   &rs6000_reg_names[109][0],    /* vrsave  */                           \
2553   &rs6000_reg_names[110][0],    /* vscr  */                             \
2554   &rs6000_reg_names[111][0],    /* spe_acc */                           \
2555   &rs6000_reg_names[112][0],    /* spefscr */                           \
2556 }
2557
2558 /* print-rtl can't handle the above REGISTER_NAMES, so define the
2559    following for it.  Switch to use the alternate names since
2560    they are more mnemonic.  */
2561
2562 #define DEBUG_REGISTER_NAMES                                            \
2563 {                                                                       \
2564      "r0",  "r1",  "r2",  "r3",  "r4",  "r5",  "r6",  "r7",             \
2565      "r8",  "r9", "r10", "r11", "r12", "r13", "r14", "r15",             \
2566     "r16", "r17", "r18", "r19", "r20", "r21", "r22", "r23",             \
2567     "r24", "r25", "r26", "r27", "r28", "r29", "r30", "r31",             \
2568      "f0",  "f1",  "f2",  "f3",  "f4",  "f5",  "f6",  "f7",             \
2569      "f8",  "f9", "f10", "f11", "f12", "f13", "f14", "f15",             \
2570     "f16", "f17", "f18", "f19", "f20", "f21", "f22", "f23",             \
2571     "f24", "f25", "f26", "f27", "f28", "f29", "f30", "f31",             \
2572      "mq",  "lr", "ctr",  "ap",                                         \
2573     "cr0", "cr1", "cr2", "cr3", "cr4", "cr5", "cr6", "cr7",             \
2574     "xer",                                                              \
2575      "v0",  "v1",  "v2",  "v3",  "v4",  "v5",  "v6",  "v7",             \
2576      "v8",  "v9", "v10", "v11", "v12", "v13", "v14", "v15",             \
2577     "v16", "v17", "v18", "v19", "v20", "v21", "v22", "v23",             \
2578     "v24", "v25", "v26", "v27", "v28", "v29", "v30", "v31",             \
2579     "vrsave", "vscr",                                                   \
2580     "spe_acc", "spefscr"                                                \
2581 }
2582
2583 /* Table of additional register names to use in user input.  */
2584
2585 #define ADDITIONAL_REGISTER_NAMES \
2586  {{"r0",    0}, {"r1",    1}, {"r2",    2}, {"r3",    3},       \
2587   {"r4",    4}, {"r5",    5}, {"r6",    6}, {"r7",    7},       \
2588   {"r8",    8}, {"r9",    9}, {"r10",  10}, {"r11",  11},       \
2589   {"r12",  12}, {"r13",  13}, {"r14",  14}, {"r15",  15},       \
2590   {"r16",  16}, {"r17",  17}, {"r18",  18}, {"r19",  19},       \
2591   {"r20",  20}, {"r21",  21}, {"r22",  22}, {"r23",  23},       \
2592   {"r24",  24}, {"r25",  25}, {"r26",  26}, {"r27",  27},       \
2593   {"r28",  28}, {"r29",  29}, {"r30",  30}, {"r31",  31},       \
2594   {"fr0",  32}, {"fr1",  33}, {"fr2",  34}, {"fr3",  35},       \
2595   {"fr4",  36}, {"fr5",  37}, {"fr6",  38}, {"fr7",  39},       \
2596   {"fr8",  40}, {"fr9",  41}, {"fr10", 42}, {"fr11", 43},       \
2597   {"fr12", 44}, {"fr13", 45}, {"fr14", 46}, {"fr15", 47},       \
2598   {"fr16", 48}, {"fr17", 49}, {"fr18", 50}, {"fr19", 51},       \
2599   {"fr20", 52}, {"fr21", 53}, {"fr22", 54}, {"fr23", 55},       \
2600   {"fr24", 56}, {"fr25", 57}, {"fr26", 58}, {"fr27", 59},       \
2601   {"fr28", 60}, {"fr29", 61}, {"fr30", 62}, {"fr31", 63},       \
2602   {"v0",   77}, {"v1",   78}, {"v2",   79}, {"v3",   80},       \
2603   {"v4",   81}, {"v5",   82}, {"v6",   83}, {"v7",   84},       \
2604   {"v8",   85}, {"v9",   86}, {"v10",  87}, {"v11",  88},       \
2605   {"v12",  89}, {"v13",  90}, {"v14",  91}, {"v15",  92},       \
2606   {"v16",  93}, {"v17",  94}, {"v18",  95}, {"v19",  96},       \
2607   {"v20",  97}, {"v21",  98}, {"v22",  99}, {"v23",  100},      \
2608   {"v24",  101},{"v25",  102},{"v26",  103},{"v27",  104},      \
2609   {"v28",  105},{"v29",  106},{"v30",  107},{"v31",  108},      \
2610   {"vrsave", 109}, {"vscr", 110},                               \
2611   {"spe_acc", 111}, {"spefscr", 112},                           \
2612   /* no additional names for: mq, lr, ctr, ap */                \
2613   {"cr0",  68}, {"cr1",  69}, {"cr2",  70}, {"cr3",  71},       \
2614   {"cr4",  72}, {"cr5",  73}, {"cr6",  74}, {"cr7",  75},       \
2615   {"cc",   68}, {"sp",    1}, {"toc",   2} }
2616
2617 /* Text to write out after a CALL that may be replaced by glue code by
2618    the loader.  This depends on the AIX version.  */
2619 #define RS6000_CALL_GLUE "cror 31,31,31"
2620
2621 /* This is how to output an element of a case-vector that is relative.  */
2622
2623 #define ASM_OUTPUT_ADDR_DIFF_ELT(FILE, BODY, VALUE, REL) \
2624   do { char buf[100];                                   \
2625        fputs ("\t.long ", FILE);                        \
2626        ASM_GENERATE_INTERNAL_LABEL (buf, "L", VALUE);   \
2627        assemble_name (FILE, buf);                       \
2628        putc ('-', FILE);                                \
2629        ASM_GENERATE_INTERNAL_LABEL (buf, "L", REL);     \
2630        assemble_name (FILE, buf);                       \
2631        putc ('\n', FILE);                               \
2632      } while (0)
2633
2634 /* This is how to output an assembler line
2635    that says to advance the location counter
2636    to a multiple of 2**LOG bytes.  */
2637
2638 #define ASM_OUTPUT_ALIGN(FILE,LOG)      \
2639   if ((LOG) != 0)                       \
2640     fprintf (FILE, "\t.align %d\n", (LOG))
2641
2642 /* Pick up the return address upon entry to a procedure. Used for
2643    dwarf2 unwind information.  This also enables the table driven
2644    mechanism.  */
2645
2646 #define INCOMING_RETURN_ADDR_RTX   gen_rtx_REG (Pmode, LINK_REGISTER_REGNUM)
2647 #define DWARF_FRAME_RETURN_COLUMN  DWARF_FRAME_REGNUM (LINK_REGISTER_REGNUM)
2648
2649 /* Describe how we implement __builtin_eh_return.  */
2650 #define EH_RETURN_DATA_REGNO(N) ((N) < 4 ? (N) + 3 : INVALID_REGNUM)
2651 #define EH_RETURN_STACKADJ_RTX  gen_rtx_REG (Pmode, 10)
2652
2653 /* Print operand X (an rtx) in assembler syntax to file FILE.
2654    CODE is a letter or dot (`z' in `%z0') or 0 if no letter was specified.
2655    For `%' followed by punctuation, CODE is the punctuation and X is null.  */
2656
2657 #define PRINT_OPERAND(FILE, X, CODE)  print_operand (FILE, X, CODE)
2658
2659 /* Define which CODE values are valid.  */
2660
2661 #define PRINT_OPERAND_PUNCT_VALID_P(CODE)  \
2662   ((CODE) == '.' || (CODE) == '&')
2663
2664 /* Print a memory address as an operand to reference that memory location.  */
2665
2666 #define PRINT_OPERAND_ADDRESS(FILE, ADDR) print_operand_address (FILE, ADDR)
2667
2668 /* Define the codes that are matched by predicates in rs6000.c.  */
2669
2670 #define PREDICATE_CODES                                                    \
2671   {"any_operand", {CONST_INT, CONST_DOUBLE, CONST, SYMBOL_REF,             \
2672                    LABEL_REF, SUBREG, REG, MEM, PARALLEL}},                \
2673   {"zero_constant", {CONST_INT, CONST_DOUBLE, CONST, SYMBOL_REF,           \
2674                     LABEL_REF, SUBREG, REG, MEM}},                         \
2675   {"short_cint_operand", {CONST_INT}},                                     \
2676   {"u_short_cint_operand", {CONST_INT}},                                   \
2677   {"non_short_cint_operand", {CONST_INT}},                                 \
2678   {"exact_log2_cint_operand", {CONST_INT}},                                \
2679   {"gpc_reg_operand", {SUBREG, REG}},                                      \
2680   {"cc_reg_operand", {SUBREG, REG}},                                       \
2681   {"cc_reg_not_cr0_operand", {SUBREG, REG}},                               \
2682   {"reg_or_short_operand", {SUBREG, REG, CONST_INT}},                      \
2683   {"reg_or_neg_short_operand", {SUBREG, REG, CONST_INT}},                  \
2684   {"reg_or_aligned_short_operand", {SUBREG, REG, CONST_INT}},              \
2685   {"reg_or_u_short_operand", {SUBREG, REG, CONST_INT}},                    \
2686   {"reg_or_cint_operand", {SUBREG, REG, CONST_INT}},                       \
2687   {"reg_or_arith_cint_operand", {SUBREG, REG, CONST_INT}},                 \
2688   {"reg_or_add_cint64_operand", {SUBREG, REG, CONST_INT}},                 \
2689   {"reg_or_sub_cint64_operand", {SUBREG, REG, CONST_INT}},                 \
2690   {"reg_or_logical_cint_operand", {SUBREG, REG, CONST_INT, CONST_DOUBLE}}, \
2691   {"got_operand", {SYMBOL_REF, CONST, LABEL_REF}},                         \
2692   {"got_no_const_operand", {SYMBOL_REF, LABEL_REF}},                       \
2693   {"rs6000_tls_symbol_ref", {SYMBOL_REF}},                                 \
2694   {"easy_fp_constant", {CONST_DOUBLE}},                                    \
2695   {"easy_vector_constant", {CONST_VECTOR}},                                \
2696   {"easy_vector_constant_add_self", {CONST_VECTOR}},                       \
2697   {"zero_fp_constant", {CONST_DOUBLE}},                                    \
2698   {"reg_or_mem_operand", {SUBREG, MEM, REG}},                              \
2699   {"lwa_operand", {SUBREG, MEM, REG}},                                     \
2700   {"volatile_mem_operand", {MEM}},                                         \
2701   {"offsettable_mem_operand", {MEM}},                                      \
2702   {"mem_or_easy_const_operand", {SUBREG, MEM, CONST_DOUBLE}},              \
2703   {"add_operand", {SUBREG, REG, CONST_INT}},                               \
2704   {"non_add_cint_operand", {CONST_INT}},                                   \
2705   {"and_operand", {SUBREG, REG, CONST_INT}},                               \
2706   {"and64_operand", {SUBREG, REG, CONST_INT, CONST_DOUBLE}},               \
2707   {"and64_2_operand", {SUBREG, REG, CONST_INT}},                           \
2708   {"logical_operand", {SUBREG, REG, CONST_INT, CONST_DOUBLE}},             \
2709   {"non_logical_cint_operand", {CONST_INT, CONST_DOUBLE}},                 \
2710   {"mask_operand", {CONST_INT}},                                           \
2711   {"mask_operand_wrap", {CONST_INT}},                                      \
2712   {"mask64_operand", {CONST_INT}},                                         \
2713   {"mask64_2_operand", {CONST_INT}},                                       \
2714   {"count_register_operand", {REG}},                                       \
2715   {"xer_operand", {REG}},                                                  \
2716   {"symbol_ref_operand", {SYMBOL_REF}},                                    \
2717   {"rs6000_tls_symbol_ref", {SYMBOL_REF}},                                 \
2718   {"call_operand", {SYMBOL_REF, REG}},                                     \
2719   {"current_file_function_operand", {SYMBOL_REF}},                         \
2720   {"input_operand", {SUBREG, MEM, REG, CONST_INT,                          \
2721                      CONST_DOUBLE, SYMBOL_REF}},                           \
2722   {"load_multiple_operation", {PARALLEL}},                                 \
2723   {"store_multiple_operation", {PARALLEL}},                                \
2724   {"vrsave_operation", {PARALLEL}},                                        \
2725   {"branch_comparison_operator", {EQ, NE, LE, LT, GE,                      \
2726                                   GT, LEU, LTU, GEU, GTU,                  \
2727                                   UNORDERED, ORDERED,                      \
2728                                   UNGE, UNLE }},                           \
2729   {"branch_positive_comparison_operator", {EQ, LT, GT, LTU, GTU,           \
2730                                            UNORDERED }},                   \
2731   {"scc_comparison_operator", {EQ, NE, LE, LT, GE,                         \
2732                                GT, LEU, LTU, GEU, GTU,                     \
2733                                UNORDERED, ORDERED,                         \
2734                                UNGE, UNLE }},                              \
2735   {"trap_comparison_operator", {EQ, NE, LE, LT, GE,                        \
2736                                 GT, LEU, LTU, GEU, GTU}},                  \
2737   {"boolean_operator", {AND, IOR, XOR}},                                   \
2738   {"boolean_or_operator", {IOR, XOR}},                                     \
2739   {"altivec_register_operand", {REG}},                                     \
2740   {"min_max_operator", {SMIN, SMAX, UMIN, UMAX}},
2741
2742 /* uncomment for disabling the corresponding default options */
2743 /* #define  MACHINE_no_sched_interblock */
2744 /* #define  MACHINE_no_sched_speculative */
2745 /* #define  MACHINE_no_sched_speculative_load */
2746
2747 /* General flags.  */
2748 extern int flag_pic;
2749 extern int optimize;
2750 extern int flag_expensive_optimizations;
2751 extern int frame_pointer_needed;
2752
2753 enum rs6000_builtins
2754 {
2755   /* AltiVec builtins.  */
2756   ALTIVEC_BUILTIN_ST_INTERNAL_4si,
2757   ALTIVEC_BUILTIN_LD_INTERNAL_4si,
2758   ALTIVEC_BUILTIN_ST_INTERNAL_8hi,
2759   ALTIVEC_BUILTIN_LD_INTERNAL_8hi,
2760   ALTIVEC_BUILTIN_ST_INTERNAL_16qi,
2761   ALTIVEC_BUILTIN_LD_INTERNAL_16qi,
2762   ALTIVEC_BUILTIN_ST_INTERNAL_4sf,
2763   ALTIVEC_BUILTIN_LD_INTERNAL_4sf,
2764   ALTIVEC_BUILTIN_VADDUBM,
2765   ALTIVEC_BUILTIN_VADDUHM,
2766   ALTIVEC_BUILTIN_VADDUWM,
2767   ALTIVEC_BUILTIN_VADDFP,
2768   ALTIVEC_BUILTIN_VADDCUW,
2769   ALTIVEC_BUILTIN_VADDUBS,
2770   ALTIVEC_BUILTIN_VADDSBS,
2771   ALTIVEC_BUILTIN_VADDUHS,
2772   ALTIVEC_BUILTIN_VADDSHS,
2773   ALTIVEC_BUILTIN_VADDUWS,
2774   ALTIVEC_BUILTIN_VADDSWS,
2775   ALTIVEC_BUILTIN_VAND,
2776   ALTIVEC_BUILTIN_VANDC,
2777   ALTIVEC_BUILTIN_VAVGUB,
2778   ALTIVEC_BUILTIN_VAVGSB,
2779   ALTIVEC_BUILTIN_VAVGUH,
2780   ALTIVEC_BUILTIN_VAVGSH,
2781   ALTIVEC_BUILTIN_VAVGUW,
2782   ALTIVEC_BUILTIN_VAVGSW,
2783   ALTIVEC_BUILTIN_VCFUX,
2784   ALTIVEC_BUILTIN_VCFSX,
2785   ALTIVEC_BUILTIN_VCTSXS,
2786   ALTIVEC_BUILTIN_VCTUXS,
2787   ALTIVEC_BUILTIN_VCMPBFP,
2788   ALTIVEC_BUILTIN_VCMPEQUB,
2789   ALTIVEC_BUILTIN_VCMPEQUH,
2790   ALTIVEC_BUILTIN_VCMPEQUW,
2791   ALTIVEC_BUILTIN_VCMPEQFP,
2792   ALTIVEC_BUILTIN_VCMPGEFP,
2793   ALTIVEC_BUILTIN_VCMPGTUB,
2794   ALTIVEC_BUILTIN_VCMPGTSB,
2795   ALTIVEC_BUILTIN_VCMPGTUH,
2796   ALTIVEC_BUILTIN_VCMPGTSH,
2797   ALTIVEC_BUILTIN_VCMPGTUW,
2798   ALTIVEC_BUILTIN_VCMPGTSW,
2799   ALTIVEC_BUILTIN_VCMPGTFP,
2800   ALTIVEC_BUILTIN_VEXPTEFP,
2801   ALTIVEC_BUILTIN_VLOGEFP,
2802   ALTIVEC_BUILTIN_VMADDFP,
2803   ALTIVEC_BUILTIN_VMAXUB,
2804   ALTIVEC_BUILTIN_VMAXSB,
2805   ALTIVEC_BUILTIN_VMAXUH,
2806   ALTIVEC_BUILTIN_VMAXSH,
2807   ALTIVEC_BUILTIN_VMAXUW,
2808   ALTIVEC_BUILTIN_VMAXSW,
2809   ALTIVEC_BUILTIN_VMAXFP,
2810   ALTIVEC_BUILTIN_VMHADDSHS,
2811   ALTIVEC_BUILTIN_VMHRADDSHS,
2812   ALTIVEC_BUILTIN_VMLADDUHM,
2813   ALTIVEC_BUILTIN_VMRGHB,
2814   ALTIVEC_BUILTIN_VMRGHH,
2815   ALTIVEC_BUILTIN_VMRGHW,
2816   ALTIVEC_BUILTIN_VMRGLB,
2817   ALTIVEC_BUILTIN_VMRGLH,
2818   ALTIVEC_BUILTIN_VMRGLW,
2819   ALTIVEC_BUILTIN_VMSUMUBM,
2820   ALTIVEC_BUILTIN_VMSUMMBM,
2821   ALTIVEC_BUILTIN_VMSUMUHM,
2822   ALTIVEC_BUILTIN_VMSUMSHM,
2823   ALTIVEC_BUILTIN_VMSUMUHS,
2824   ALTIVEC_BUILTIN_VMSUMSHS,
2825   ALTIVEC_BUILTIN_VMINUB,
2826   ALTIVEC_BUILTIN_VMINSB,
2827   ALTIVEC_BUILTIN_VMINUH,
2828   ALTIVEC_BUILTIN_VMINSH,
2829   ALTIVEC_BUILTIN_VMINUW,
2830   ALTIVEC_BUILTIN_VMINSW,
2831   ALTIVEC_BUILTIN_VMINFP,
2832   ALTIVEC_BUILTIN_VMULEUB,
2833   ALTIVEC_BUILTIN_VMULESB,
2834   ALTIVEC_BUILTIN_VMULEUH,
2835   ALTIVEC_BUILTIN_VMULESH,
2836   ALTIVEC_BUILTIN_VMULOUB,
2837   ALTIVEC_BUILTIN_VMULOSB,
2838   ALTIVEC_BUILTIN_VMULOUH,
2839   ALTIVEC_BUILTIN_VMULOSH,
2840   ALTIVEC_BUILTIN_VNMSUBFP,
2841   ALTIVEC_BUILTIN_VNOR,
2842   ALTIVEC_BUILTIN_VOR,
2843   ALTIVEC_BUILTIN_VSEL_4SI,
2844   ALTIVEC_BUILTIN_VSEL_4SF,
2845   ALTIVEC_BUILTIN_VSEL_8HI,
2846   ALTIVEC_BUILTIN_VSEL_16QI,
2847   ALTIVEC_BUILTIN_VPERM_4SI,
2848   ALTIVEC_BUILTIN_VPERM_4SF,
2849   ALTIVEC_BUILTIN_VPERM_8HI,
2850   ALTIVEC_BUILTIN_VPERM_16QI,
2851   ALTIVEC_BUILTIN_VPKUHUM,
2852   ALTIVEC_BUILTIN_VPKUWUM,
2853   ALTIVEC_BUILTIN_VPKPX,
2854   ALTIVEC_BUILTIN_VPKUHSS,
2855   ALTIVEC_BUILTIN_VPKSHSS,
2856   ALTIVEC_BUILTIN_VPKUWSS,
2857   ALTIVEC_BUILTIN_VPKSWSS,
2858   ALTIVEC_BUILTIN_VPKUHUS,
2859   ALTIVEC_BUILTIN_VPKSHUS,
2860   ALTIVEC_BUILTIN_VPKUWUS,
2861   ALTIVEC_BUILTIN_VPKSWUS,
2862   ALTIVEC_BUILTIN_VREFP,
2863   ALTIVEC_BUILTIN_VRFIM,
2864   ALTIVEC_BUILTIN_VRFIN,
2865   ALTIVEC_BUILTIN_VRFIP,
2866   ALTIVEC_BUILTIN_VRFIZ,
2867   ALTIVEC_BUILTIN_VRLB,
2868   ALTIVEC_BUILTIN_VRLH,
2869   ALTIVEC_BUILTIN_VRLW,
2870   ALTIVEC_BUILTIN_VRSQRTEFP,
2871   ALTIVEC_BUILTIN_VSLB,
2872   ALTIVEC_BUILTIN_VSLH,
2873   ALTIVEC_BUILTIN_VSLW,
2874   ALTIVEC_BUILTIN_VSL,
2875   ALTIVEC_BUILTIN_VSLO,
2876   ALTIVEC_BUILTIN_VSPLTB,
2877   ALTIVEC_BUILTIN_VSPLTH,
2878   ALTIVEC_BUILTIN_VSPLTW,
2879   ALTIVEC_BUILTIN_VSPLTISB,
2880   ALTIVEC_BUILTIN_VSPLTISH,
2881   ALTIVEC_BUILTIN_VSPLTISW,
2882   ALTIVEC_BUILTIN_VSRB,
2883   ALTIVEC_BUILTIN_VSRH,
2884   ALTIVEC_BUILTIN_VSRW,
2885   ALTIVEC_BUILTIN_VSRAB,
2886   ALTIVEC_BUILTIN_VSRAH,
2887   ALTIVEC_BUILTIN_VSRAW,
2888   ALTIVEC_BUILTIN_VSR,
2889   ALTIVEC_BUILTIN_VSRO,
2890   ALTIVEC_BUILTIN_VSUBUBM,
2891   ALTIVEC_BUILTIN_VSUBUHM,
2892   ALTIVEC_BUILTIN_VSUBUWM,
2893   ALTIVEC_BUILTIN_VSUBFP,
2894   ALTIVEC_BUILTIN_VSUBCUW,
2895   ALTIVEC_BUILTIN_VSUBUBS,
2896   ALTIVEC_BUILTIN_VSUBSBS,
2897   ALTIVEC_BUILTIN_VSUBUHS,
2898   ALTIVEC_BUILTIN_VSUBSHS,
2899   ALTIVEC_BUILTIN_VSUBUWS,
2900   ALTIVEC_BUILTIN_VSUBSWS,
2901   ALTIVEC_BUILTIN_VSUM4UBS,
2902   ALTIVEC_BUILTIN_VSUM4SBS,
2903   ALTIVEC_BUILTIN_VSUM4SHS,
2904   ALTIVEC_BUILTIN_VSUM2SWS,
2905   ALTIVEC_BUILTIN_VSUMSWS,
2906   ALTIVEC_BUILTIN_VXOR,
2907   ALTIVEC_BUILTIN_VSLDOI_16QI,
2908   ALTIVEC_BUILTIN_VSLDOI_8HI,
2909   ALTIVEC_BUILTIN_VSLDOI_4SI,
2910   ALTIVEC_BUILTIN_VSLDOI_4SF,
2911   ALTIVEC_BUILTIN_VUPKHSB,
2912   ALTIVEC_BUILTIN_VUPKHPX,
2913   ALTIVEC_BUILTIN_VUPKHSH,
2914   ALTIVEC_BUILTIN_VUPKLSB,
2915   ALTIVEC_BUILTIN_VUPKLPX,
2916   ALTIVEC_BUILTIN_VUPKLSH,
2917   ALTIVEC_BUILTIN_MTVSCR,
2918   ALTIVEC_BUILTIN_MFVSCR,
2919   ALTIVEC_BUILTIN_DSSALL,
2920   ALTIVEC_BUILTIN_DSS,
2921   ALTIVEC_BUILTIN_LVSL,
2922   ALTIVEC_BUILTIN_LVSR,
2923   ALTIVEC_BUILTIN_DSTT,
2924   ALTIVEC_BUILTIN_DSTST,
2925   ALTIVEC_BUILTIN_DSTSTT,
2926   ALTIVEC_BUILTIN_DST,
2927   ALTIVEC_BUILTIN_LVEBX,
2928   ALTIVEC_BUILTIN_LVEHX,
2929   ALTIVEC_BUILTIN_LVEWX,
2930   ALTIVEC_BUILTIN_LVXL,
2931   ALTIVEC_BUILTIN_LVX,
2932   ALTIVEC_BUILTIN_STVX,
2933   ALTIVEC_BUILTIN_STVEBX,
2934   ALTIVEC_BUILTIN_STVEHX,
2935   ALTIVEC_BUILTIN_STVEWX,
2936   ALTIVEC_BUILTIN_STVXL,
2937   ALTIVEC_BUILTIN_VCMPBFP_P,
2938   ALTIVEC_BUILTIN_VCMPEQFP_P,
2939   ALTIVEC_BUILTIN_VCMPEQUB_P,
2940   ALTIVEC_BUILTIN_VCMPEQUH_P,
2941   ALTIVEC_BUILTIN_VCMPEQUW_P,
2942   ALTIVEC_BUILTIN_VCMPGEFP_P,
2943   ALTIVEC_BUILTIN_VCMPGTFP_P,
2944   ALTIVEC_BUILTIN_VCMPGTSB_P,
2945   ALTIVEC_BUILTIN_VCMPGTSH_P,
2946   ALTIVEC_BUILTIN_VCMPGTSW_P,
2947   ALTIVEC_BUILTIN_VCMPGTUB_P,
2948   ALTIVEC_BUILTIN_VCMPGTUH_P,
2949   ALTIVEC_BUILTIN_VCMPGTUW_P,
2950   ALTIVEC_BUILTIN_ABSS_V4SI,
2951   ALTIVEC_BUILTIN_ABSS_V8HI,
2952   ALTIVEC_BUILTIN_ABSS_V16QI,
2953   ALTIVEC_BUILTIN_ABS_V4SI,
2954   ALTIVEC_BUILTIN_ABS_V4SF,
2955   ALTIVEC_BUILTIN_ABS_V8HI,
2956   ALTIVEC_BUILTIN_ABS_V16QI
2957   /* SPE builtins.  */
2958   , SPE_BUILTIN_EVADDW,
2959   SPE_BUILTIN_EVAND,
2960   SPE_BUILTIN_EVANDC,
2961   SPE_BUILTIN_EVDIVWS,
2962   SPE_BUILTIN_EVDIVWU,
2963   SPE_BUILTIN_EVEQV,
2964   SPE_BUILTIN_EVFSADD,
2965   SPE_BUILTIN_EVFSDIV,
2966   SPE_BUILTIN_EVFSMUL,
2967   SPE_BUILTIN_EVFSSUB,
2968   SPE_BUILTIN_EVLDDX,
2969   SPE_BUILTIN_EVLDHX,
2970   SPE_BUILTIN_EVLDWX,
2971   SPE_BUILTIN_EVLHHESPLATX,
2972   SPE_BUILTIN_EVLHHOSSPLATX,
2973   SPE_BUILTIN_EVLHHOUSPLATX,
2974   SPE_BUILTIN_EVLWHEX,
2975   SPE_BUILTIN_EVLWHOSX,
2976   SPE_BUILTIN_EVLWHOUX,
2977   SPE_BUILTIN_EVLWHSPLATX,
2978   SPE_BUILTIN_EVLWWSPLATX,
2979   SPE_BUILTIN_EVMERGEHI,
2980   SPE_BUILTIN_EVMERGEHILO,
2981   SPE_BUILTIN_EVMERGELO,
2982   SPE_BUILTIN_EVMERGELOHI,
2983   SPE_BUILTIN_EVMHEGSMFAA,
2984   SPE_BUILTIN_EVMHEGSMFAN,
2985   SPE_BUILTIN_EVMHEGSMIAA,
2986   SPE_BUILTIN_EVMHEGSMIAN,
2987   SPE_BUILTIN_EVMHEGUMIAA,
2988   SPE_BUILTIN_EVMHEGUMIAN,
2989   SPE_BUILTIN_EVMHESMF,
2990   SPE_BUILTIN_EVMHESMFA,
2991   SPE_BUILTIN_EVMHESMFAAW,
2992   SPE_BUILTIN_EVMHESMFANW,
2993   SPE_BUILTIN_EVMHESMI,
2994   SPE_BUILTIN_EVMHESMIA,
2995   SPE_BUILTIN_EVMHESMIAAW,
2996   SPE_BUILTIN_EVMHESMIANW,
2997   SPE_BUILTIN_EVMHESSF,
2998   SPE_BUILTIN_EVMHESSFA,
2999   SPE_BUILTIN_EVMHESSFAAW,
3000   SPE_BUILTIN_EVMHESSFANW,
3001   SPE_BUILTIN_EVMHESSIAAW,
3002   SPE_BUILTIN_EVMHESSIANW,
3003   SPE_BUILTIN_EVMHEUMI,
3004   SPE_BUILTIN_EVMHEUMIA,
3005   SPE_BUILTIN_EVMHEUMIAAW,
3006   SPE_BUILTIN_EVMHEUMIANW,
3007   SPE_BUILTIN_EVMHEUSIAAW,
3008   SPE_BUILTIN_EVMHEUSIANW,
3009   SPE_BUILTIN_EVMHOGSMFAA,
3010   SPE_BUILTIN_EVMHOGSMFAN,
3011   SPE_BUILTIN_EVMHOGSMIAA,
3012   SPE_BUILTIN_EVMHOGSMIAN,
3013   SPE_BUILTIN_EVMHOGUMIAA,
3014   SPE_BUILTIN_EVMHOGUMIAN,
3015   SPE_BUILTIN_EVMHOSMF,
3016   SPE_BUILTIN_EVMHOSMFA,
3017   SPE_BUILTIN_EVMHOSMFAAW,
3018   SPE_BUILTIN_EVMHOSMFANW,
3019   SPE_BUILTIN_EVMHOSMI,
3020   SPE_BUILTIN_EVMHOSMIA,
3021   SPE_BUILTIN_EVMHOSMIAAW,
3022   SPE_BUILTIN_EVMHOSMIANW,
3023   SPE_BUILTIN_EVMHOSSF,
3024   SPE_BUILTIN_EVMHOSSFA,
3025   SPE_BUILTIN_EVMHOSSFAAW,
3026   SPE_BUILTIN_EVMHOSSFANW,
3027   SPE_BUILTIN_EVMHOSSIAAW,
3028   SPE_BUILTIN_EVMHOSSIANW,
3029   SPE_BUILTIN_EVMHOUMI,
3030   SPE_BUILTIN_EVMHOUMIA,
3031   SPE_BUILTIN_EVMHOUMIAAW,
3032   SPE_BUILTIN_EVMHOUMIANW,
3033   SPE_BUILTIN_EVMHOUSIAAW,
3034   SPE_BUILTIN_EVMHOUSIANW,
3035   SPE_BUILTIN_EVMWHSMF,
3036   SPE_BUILTIN_EVMWHSMFA,
3037   SPE_BUILTIN_EVMWHSMI,
3038   SPE_BUILTIN_EVMWHSMIA,
3039   SPE_BUILTIN_EVMWHSSF,
3040   SPE_BUILTIN_EVMWHSSFA,
3041   SPE_BUILTIN_EVMWHUMI,
3042   SPE_BUILTIN_EVMWHUMIA,
3043   SPE_BUILTIN_EVMWLSMIAAW,
3044   SPE_BUILTIN_EVMWLSMIANW,
3045   SPE_BUILTIN_EVMWLSSIAAW,
3046   SPE_BUILTIN_EVMWLSSIANW,
3047   SPE_BUILTIN_EVMWLUMI,
3048   SPE_BUILTIN_EVMWLUMIA,
3049   SPE_BUILTIN_EVMWLUMIAAW,
3050   SPE_BUILTIN_EVMWLUMIANW,
3051   SPE_BUILTIN_EVMWLUSIAAW,
3052   SPE_BUILTIN_EVMWLUSIANW,
3053   SPE_BUILTIN_EVMWSMF,
3054   SPE_BUILTIN_EVMWSMFA,
3055   SPE_BUILTIN_EVMWSMFAA,
3056   SPE_BUILTIN_EVMWSMFAN,
3057   SPE_BUILTIN_EVMWSMI,
3058   SPE_BUILTIN_EVMWSMIA,
3059   SPE_BUILTIN_EVMWSMIAA,
3060   SPE_BUILTIN_EVMWSMIAN,
3061   SPE_BUILTIN_EVMWHSSFAA,
3062   SPE_BUILTIN_EVMWSSF,
3063   SPE_BUILTIN_EVMWSSFA,
3064   SPE_BUILTIN_EVMWSSFAA,
3065   SPE_BUILTIN_EVMWSSFAN,
3066   SPE_BUILTIN_EVMWUMI,
3067   SPE_BUILTIN_EVMWUMIA,
3068   SPE_BUILTIN_EVMWUMIAA,
3069   SPE_BUILTIN_EVMWUMIAN,
3070   SPE_BUILTIN_EVNAND,
3071   SPE_BUILTIN_EVNOR,
3072   SPE_BUILTIN_EVOR,
3073   SPE_BUILTIN_EVORC,
3074   SPE_BUILTIN_EVRLW,
3075   SPE_BUILTIN_EVSLW,
3076   SPE_BUILTIN_EVSRWS,
3077   SPE_BUILTIN_EVSRWU,
3078   SPE_BUILTIN_EVSTDDX,
3079   SPE_BUILTIN_EVSTDHX,
3080   SPE_BUILTIN_EVSTDWX,
3081   SPE_BUILTIN_EVSTWHEX,
3082   SPE_BUILTIN_EVSTWHOX,
3083   SPE_BUILTIN_EVSTWWEX,
3084   SPE_BUILTIN_EVSTWWOX,
3085   SPE_BUILTIN_EVSUBFW,
3086   SPE_BUILTIN_EVXOR,
3087   SPE_BUILTIN_EVABS,
3088   SPE_BUILTIN_EVADDSMIAAW,
3089   SPE_BUILTIN_EVADDSSIAAW,
3090   SPE_BUILTIN_EVADDUMIAAW,
3091   SPE_BUILTIN_EVADDUSIAAW,
3092   SPE_BUILTIN_EVCNTLSW,
3093   SPE_BUILTIN_EVCNTLZW,
3094   SPE_BUILTIN_EVEXTSB,
3095   SPE_BUILTIN_EVEXTSH,
3096   SPE_BUILTIN_EVFSABS,
3097   SPE_BUILTIN_EVFSCFSF,
3098   SPE_BUILTIN_EVFSCFSI,
3099   SPE_BUILTIN_EVFSCFUF,
3100   SPE_BUILTIN_EVFSCFUI,
3101   SPE_BUILTIN_EVFSCTSF,
3102   SPE_BUILTIN_EVFSCTSI,
3103   SPE_BUILTIN_EVFSCTSIZ,
3104   SPE_BUILTIN_EVFSCTUF,
3105   SPE_BUILTIN_EVFSCTUI,
3106   SPE_BUILTIN_EVFSCTUIZ,
3107   SPE_BUILTIN_EVFSNABS,
3108   SPE_BUILTIN_EVFSNEG,
3109   SPE_BUILTIN_EVMRA,
3110   SPE_BUILTIN_EVNEG,
3111   SPE_BUILTIN_EVRNDW,
3112   SPE_BUILTIN_EVSUBFSMIAAW,
3113   SPE_BUILTIN_EVSUBFSSIAAW,
3114   SPE_BUILTIN_EVSUBFUMIAAW,
3115   SPE_BUILTIN_EVSUBFUSIAAW,
3116   SPE_BUILTIN_EVADDIW,
3117   SPE_BUILTIN_EVLDD,
3118   SPE_BUILTIN_EVLDH,
3119   SPE_BUILTIN_EVLDW,
3120   SPE_BUILTIN_EVLHHESPLAT,
3121   SPE_BUILTIN_EVLHHOSSPLAT,
3122   SPE_BUILTIN_EVLHHOUSPLAT,
3123   SPE_BUILTIN_EVLWHE,
3124   SPE_BUILTIN_EVLWHOS,
3125   SPE_BUILTIN_EVLWHOU,
3126   SPE_BUILTIN_EVLWHSPLAT,
3127   SPE_BUILTIN_EVLWWSPLAT,
3128   SPE_BUILTIN_EVRLWI,
3129   SPE_BUILTIN_EVSLWI,
3130   SPE_BUILTIN_EVSRWIS,
3131   SPE_BUILTIN_EVSRWIU,
3132   SPE_BUILTIN_EVSTDD,
3133   SPE_BUILTIN_EVSTDH,
3134   SPE_BUILTIN_EVSTDW,
3135   SPE_BUILTIN_EVSTWHE,
3136   SPE_BUILTIN_EVSTWHO,
3137   SPE_BUILTIN_EVSTWWE,
3138   SPE_BUILTIN_EVSTWWO,
3139   SPE_BUILTIN_EVSUBIFW,
3140
3141   /* Compares.  */
3142   SPE_BUILTIN_EVCMPEQ,
3143   SPE_BUILTIN_EVCMPGTS,
3144   SPE_BUILTIN_EVCMPGTU,
3145   SPE_BUILTIN_EVCMPLTS,
3146   SPE_BUILTIN_EVCMPLTU,
3147   SPE_BUILTIN_EVFSCMPEQ,
3148   SPE_BUILTIN_EVFSCMPGT,
3149   SPE_BUILTIN_EVFSCMPLT,
3150   SPE_BUILTIN_EVFSTSTEQ,
3151   SPE_BUILTIN_EVFSTSTGT,
3152   SPE_BUILTIN_EVFSTSTLT,
3153
3154   /* EVSEL compares.  */
3155   SPE_BUILTIN_EVSEL_CMPEQ,
3156   SPE_BUILTIN_EVSEL_CMPGTS,
3157   SPE_BUILTIN_EVSEL_CMPGTU,
3158   SPE_BUILTIN_EVSEL_CMPLTS,
3159   SPE_BUILTIN_EVSEL_CMPLTU,
3160   SPE_BUILTIN_EVSEL_FSCMPEQ,
3161   SPE_BUILTIN_EVSEL_FSCMPGT,
3162   SPE_BUILTIN_EVSEL_FSCMPLT,
3163   SPE_BUILTIN_EVSEL_FSTSTEQ,
3164   SPE_BUILTIN_EVSEL_FSTSTGT,
3165   SPE_BUILTIN_EVSEL_FSTSTLT,
3166
3167   SPE_BUILTIN_EVSPLATFI,
3168   SPE_BUILTIN_EVSPLATI,
3169   SPE_BUILTIN_EVMWHSSMAA,
3170   SPE_BUILTIN_EVMWHSMFAA,
3171   SPE_BUILTIN_EVMWHSMIAA,
3172   SPE_BUILTIN_EVMWHUSIAA,
3173   SPE_BUILTIN_EVMWHUMIAA,
3174   SPE_BUILTIN_EVMWHSSFAN,
3175   SPE_BUILTIN_EVMWHSSIAN,
3176   SPE_BUILTIN_EVMWHSMFAN,
3177   SPE_BUILTIN_EVMWHSMIAN,
3178   SPE_BUILTIN_EVMWHUSIAN,
3179   SPE_BUILTIN_EVMWHUMIAN,
3180   SPE_BUILTIN_EVMWHGSSFAA,
3181   SPE_BUILTIN_EVMWHGSMFAA,
3182   SPE_BUILTIN_EVMWHGSMIAA,
3183   SPE_BUILTIN_EVMWHGUMIAA,
3184   SPE_BUILTIN_EVMWHGSSFAN,
3185   SPE_BUILTIN_EVMWHGSMFAN,
3186   SPE_BUILTIN_EVMWHGSMIAN,
3187   SPE_BUILTIN_EVMWHGUMIAN,
3188   SPE_BUILTIN_MTSPEFSCR,
3189   SPE_BUILTIN_MFSPEFSCR,
3190   SPE_BUILTIN_BRINC
3191 };