OSDN Git Service

* pa.h (STARTING_FRAME_OFFSET): Change offset for TARGET_64BIT to 16.
[pf3gnuchains/gcc-fork.git] / gcc / config / pa / pa.h
1 /* Definitions of target machine for GNU compiler, for the HP Spectrum.
2    Copyright (C) 1992, 1993, 1994, 1995, 1996, 1997, 1998, 1999, 2000,
3    2001, 2002 Free Software Foundation, Inc.
4    Contributed by Michael Tiemann (tiemann@cygnus.com) of Cygnus Support
5    and Tim Moore (moore@defmacro.cs.utah.edu) of the Center for
6    Software Science at the University of Utah.
7
8 This file is part of GNU CC.
9
10 GNU CC is free software; you can redistribute it and/or modify
11 it under the terms of the GNU General Public License as published by
12 the Free Software Foundation; either version 2, or (at your option)
13 any later version.
14
15 GNU CC is distributed in the hope that it will be useful,
16 but WITHOUT ANY WARRANTY; without even the implied warranty of
17 MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
18 GNU General Public License for more details.
19
20 You should have received a copy of the GNU General Public License
21 along with GNU CC; see the file COPYING.  If not, write to
22 the Free Software Foundation, 59 Temple Place - Suite 330,
23 Boston, MA 02111-1307, USA.  */
24
25 enum cmp_type                           /* comparison type */
26 {
27   CMP_SI,                               /* compare integers */
28   CMP_SF,                               /* compare single precision floats */
29   CMP_DF,                               /* compare double precision floats */
30   CMP_MAX                               /* max comparison type */
31 };
32
33 /* For long call handling.  */
34 extern unsigned long total_code_bytes;
35
36 /* Which processor to schedule for.  */
37
38 enum processor_type
39 {
40   PROCESSOR_700,
41   PROCESSOR_7100,
42   PROCESSOR_7100LC,
43   PROCESSOR_7200,
44   PROCESSOR_7300,
45   PROCESSOR_8000
46 };
47
48 /* For -mschedule= option.  */
49 extern const char *pa_cpu_string;
50 extern enum processor_type pa_cpu;
51
52 #define pa_cpu_attr ((enum attr_cpu)pa_cpu)
53
54 /* Which architecture to generate code for.  */
55
56 enum architecture_type
57 {
58   ARCHITECTURE_10,
59   ARCHITECTURE_11,
60   ARCHITECTURE_20
61 };
62
63 struct rtx_def;
64
65 /* For -march= option.  */
66 extern const char *pa_arch_string;
67 extern enum architecture_type pa_arch;
68
69 /* Print subsidiary information on the compiler version in use.  */
70
71 #define TARGET_VERSION fputs (" (hppa)", stderr);
72
73 /* Run-time compilation parameters selecting different hardware subsets.  */
74
75 extern int target_flags;
76
77 /* compile code for HP-PA 1.1 ("Snake").  */
78
79 #define MASK_PA_11 1
80
81 /* Disable all FP registers (they all become fixed).  This may be necessary
82    for compiling kernels which perform lazy context switching of FP regs.
83    Note if you use this option and try to perform floating point operations
84    the compiler will abort!  */
85
86 #define MASK_DISABLE_FPREGS 2
87 #define TARGET_DISABLE_FPREGS (target_flags & MASK_DISABLE_FPREGS)
88
89 /* Generate code which assumes that all space register are equivalent.
90    Triggers aggressive unscaled index addressing and faster
91    builtin_return_address.  */
92 #define MASK_NO_SPACE_REGS 4
93 #define TARGET_NO_SPACE_REGS (target_flags & MASK_NO_SPACE_REGS)
94
95 /* Allow unconditional jumps in the delay slots of call instructions.  */
96 #define MASK_JUMP_IN_DELAY 8
97 #define TARGET_JUMP_IN_DELAY (target_flags & MASK_JUMP_IN_DELAY)
98
99 /* Disable indexed addressing modes.  */
100 #define MASK_DISABLE_INDEXING 32
101 #define TARGET_DISABLE_INDEXING (target_flags & MASK_DISABLE_INDEXING)
102
103 /* Emit code which follows the new portable runtime calling conventions
104    HP wants everyone to use for ELF objects.  If at all possible you want
105    to avoid this since it's a performance loss for non-prototyped code.
106
107    Note TARGET_PORTABLE_RUNTIME also forces all calls to use inline
108    long-call stubs which is quite expensive.  */
109 #define MASK_PORTABLE_RUNTIME 64
110 #define TARGET_PORTABLE_RUNTIME (target_flags & MASK_PORTABLE_RUNTIME)
111
112 /* Emit directives only understood by GAS.  This allows parameter
113    relocations to work for static functions.  There is no way
114    to make them work the HP assembler at this time.  */
115 #define MASK_GAS 128
116 #define TARGET_GAS (target_flags & MASK_GAS)
117
118 /* Emit code for processors which do not have an FPU.  */
119 #define MASK_SOFT_FLOAT 256
120 #define TARGET_SOFT_FLOAT (target_flags & MASK_SOFT_FLOAT)
121
122 /* Use 3-insn load/store sequences for access to large data segments
123    in shared libraries on hpux10.  */
124 #define MASK_LONG_LOAD_STORE 512
125 #define TARGET_LONG_LOAD_STORE (target_flags & MASK_LONG_LOAD_STORE)
126
127 /* Use a faster sequence for indirect calls.  This assumes that calls
128    through function pointers will never cross a space boundary, and
129    that the executable is not dynamically linked.  Such assumptions
130    are generally safe for building kernels and statically linked
131    executables.  Code compiled with this option will fail miserably if
132    the executable is dynamically linked or uses nested functions!  */
133 #define MASK_FAST_INDIRECT_CALLS 1024
134 #define TARGET_FAST_INDIRECT_CALLS (target_flags & MASK_FAST_INDIRECT_CALLS)
135
136 /* Generate code with big switch statements to avoid out of range branches
137    occurring within the switch table.  */
138 #define MASK_BIG_SWITCH 2048
139 #define TARGET_BIG_SWITCH (target_flags & MASK_BIG_SWITCH)
140
141 /* Generate code for the HPPA 2.0 architecture.  TARGET_PA_11 should also be
142    true when this is true.  */
143 #define MASK_PA_20 4096
144
145 /* Generate cpp defines for server I/O.  */
146 #define MASK_SIO 8192
147 #define TARGET_SIO (target_flags & MASK_SIO)
148
149 /* Assume GNU linker by default.  */
150 #define MASK_GNU_LD 16384
151 #ifndef TARGET_GNU_LD
152 #define TARGET_GNU_LD (target_flags & MASK_GNU_LD)
153 #endif
154
155 /* Force generation of long calls.  */
156 #define MASK_LONG_CALLS 32768
157 #ifndef TARGET_LONG_CALLS
158 #define TARGET_LONG_CALLS (target_flags & MASK_LONG_CALLS)
159 #endif
160
161 #ifndef TARGET_PA_10
162 #define TARGET_PA_10 (target_flags & (MASK_PA_11 | MASK_PA_20) == 0)
163 #endif
164
165 #ifndef TARGET_PA_11
166 #define TARGET_PA_11 (target_flags & MASK_PA_11)
167 #endif
168
169 #ifndef TARGET_PA_20
170 #define TARGET_PA_20 (target_flags & MASK_PA_20)
171 #endif
172
173 /* Generate code for the HPPA 2.0 architecture in 64bit mode.  */
174 #ifndef TARGET_64BIT
175 #define TARGET_64BIT 0
176 #endif
177
178 /* Generate code for ELF32 ABI.  */
179 #ifndef TARGET_ELF32
180 #define TARGET_ELF32 0
181 #endif
182
183 /* Generate code for SOM 32bit ABI.  */
184 #ifndef TARGET_SOM
185 #define TARGET_SOM 0
186 #endif
187
188 /* The following three defines are potential target switches.  The current
189    defines are optimal given the current capabilities of GAS and GNU ld.  */
190
191 /* Define to a C expression evaluating to true to use long absolute calls.
192    Currently, only the HP assembler and SOM linker support long absolute
193    calls.  They are used only in non-pic code.  */
194 #define TARGET_LONG_ABS_CALL (TARGET_SOM && !TARGET_GAS)
195
196 /* Define to a C expression evaluating to true to use long pic symbol
197    difference calls.  This is a call variant similar to the long pic
198    pc-relative call.  Long pic symbol difference calls are only used with
199    the HP SOM linker.  Currently, only the HP assembler supports these
200    calls.  GAS doesn't allow an arbritrary difference of two symbols.  */
201 #define TARGET_LONG_PIC_SDIFF_CALL (!TARGET_GAS)
202
203 /* Define to a C expression evaluating to true to use long pic
204    pc-relative calls.  Long pic pc-relative calls are only used with
205    GAS.  Currently, they are usable for calls within a module but
206    not for external calls.  */
207 #define TARGET_LONG_PIC_PCREL_CALL 0
208
209 /* Macro to define tables used to set the flags.  This is a
210    list in braces of target switches with each switch being
211    { "NAME", VALUE, "HELP_STRING" }.  VALUE is the bits to set,
212    or minus the bits to clear.  An empty string NAME is used to
213    identify the default VALUE.  Do not mark empty strings for
214    translation.  */
215
216 #define TARGET_SWITCHES \
217   {{ "snake",                    MASK_PA_11,                            \
218      N_("Generate PA1.1 code") },                                       \
219    { "nosnake",                 -(MASK_PA_11 | MASK_PA_20),             \
220      N_("Generate PA1.0 code") },                                       \
221    { "pa-risc-1-0",             -(MASK_PA_11 | MASK_PA_20),             \
222      N_("Generate PA1.0 code") },                                       \
223    { "pa-risc-1-1",              MASK_PA_11,                            \
224      N_("Generate PA1.1 code") },                                       \
225    { "pa-risc-2-0",              MASK_PA_20,                            \
226      N_("Generate PA2.0 code (requires binutils 2.10 or later)") },     \
227    { "disable-fpregs",           MASK_DISABLE_FPREGS,                   \
228      N_("Disable FP regs") },                                           \
229    { "no-disable-fpregs",       -MASK_DISABLE_FPREGS,                   \
230      N_("Do not disable FP regs") },                                    \
231    { "no-space-regs",            MASK_NO_SPACE_REGS,                    \
232      N_("Disable space regs") },                                        \
233    { "space-regs",              -MASK_NO_SPACE_REGS,                    \
234      N_("Do not disable space regs") },                                 \
235    { "jump-in-delay",            MASK_JUMP_IN_DELAY,                    \
236      N_("Put jumps in call delay slots") },                             \
237    { "no-jump-in-delay",        -MASK_JUMP_IN_DELAY,                    \
238      N_("Do not put jumps in call delay slots") },                      \
239    { "disable-indexing",         MASK_DISABLE_INDEXING,                 \
240      N_("Disable indexed addressing") },                                \
241    { "no-disable-indexing",     -MASK_DISABLE_INDEXING,                 \
242      N_("Do not disable indexed addressing") },                         \
243    { "portable-runtime",         MASK_PORTABLE_RUNTIME,                 \
244      N_("Use portable calling conventions") },                          \
245    { "no-portable-runtime",     -MASK_PORTABLE_RUNTIME,                 \
246      N_("Do not use portable calling conventions") },                   \
247    { "gas",                      MASK_GAS,                              \
248      N_("Assume code will be assembled by GAS") },                      \
249    { "no-gas",                  -MASK_GAS,                              \
250      N_("Do not assume code will be assembled by GAS") },               \
251    { "soft-float",               MASK_SOFT_FLOAT,                       \
252      N_("Use software floating point") },                               \
253    { "no-soft-float",           -MASK_SOFT_FLOAT,                       \
254      N_("Do not use software floating point") },                        \
255    { "long-load-store",          MASK_LONG_LOAD_STORE,                  \
256      N_("Emit long load/store sequences") },                            \
257    { "no-long-load-store",      -MASK_LONG_LOAD_STORE,                  \
258      N_("Do not emit long load/store sequences") },                     \
259    { "fast-indirect-calls",      MASK_FAST_INDIRECT_CALLS,              \
260      N_("Generate fast indirect calls") },                              \
261    { "no-fast-indirect-calls",  -MASK_FAST_INDIRECT_CALLS,              \
262      N_("Do not generate fast indirect calls") },                       \
263    { "big-switch",               MASK_BIG_SWITCH,                       \
264      N_("Generate code for huge switch statements") },                  \
265    { "no-big-switch",           -MASK_BIG_SWITCH,                       \
266      N_("Do not generate code for huge switch statements") },           \
267    { "long-calls",               MASK_LONG_CALLS,                       \
268      N_("Always generate long calls") },                                \
269    { "no-long-calls",           -MASK_LONG_CALLS,                       \
270      N_("Generate long calls only when needed") },                      \
271    { "linker-opt",               0,                                     \
272      N_("Enable linker optimizations") },                               \
273    SUBTARGET_SWITCHES                                                   \
274    { "",                         TARGET_DEFAULT | TARGET_CPU_DEFAULT,   \
275      NULL }}
276
277 #ifndef TARGET_DEFAULT
278 #define TARGET_DEFAULT (MASK_GAS | MASK_JUMP_IN_DELAY)
279 #endif
280
281 #ifndef TARGET_CPU_DEFAULT
282 #define TARGET_CPU_DEFAULT 0
283 #endif
284
285 #ifndef SUBTARGET_SWITCHES
286 #define SUBTARGET_SWITCHES
287 #endif
288
289 #ifndef TARGET_SCHED_DEFAULT
290 #define TARGET_SCHED_DEFAULT "8000"
291 #endif
292
293 #define TARGET_OPTIONS                                                  \
294 {                                                                       \
295   { "schedule=",                &pa_cpu_string,                         \
296     N_("Specify CPU for scheduling purposes") },                        \
297   { "arch=",                    &pa_arch_string,                        \
298     N_("Specify architecture for code generation.  Values are 1.0, 1.1, and 2.0.  2.0 requires gas snapshot 19990413 or later.") }\
299 }
300
301 /* Specify the dialect of assembler to use.  New mnemonics is dialect one
302    and the old mnemonics are dialect zero.  */
303 #define ASSEMBLER_DIALECT (TARGET_PA_20 ? 1 : 0)
304
305 #define OVERRIDE_OPTIONS override_options ()
306
307 /* stabs-in-som is nearly identical to stabs-in-elf.  To avoid useless
308    code duplication we simply include this file and override as needed.  */
309 #include "dbxelf.h"
310
311 /* We do not have to be compatible with dbx, so we enable gdb extensions
312    by default.  */
313 #define DEFAULT_GDB_EXTENSIONS 1
314
315 /* This used to be zero (no max length), but big enums and such can
316    cause huge strings which killed gas.
317
318    We also have to avoid lossage in dbxout.c -- it does not compute the
319    string size accurately, so we are real conservative here.  */
320 #undef DBX_CONTIN_LENGTH
321 #define DBX_CONTIN_LENGTH 3000
322
323 /* Only labels should ever begin in column zero.  */
324 #define ASM_STABS_OP "\t.stabs\t"
325 #define ASM_STABN_OP "\t.stabn\t"
326
327 /* GDB always assumes the current function's frame begins at the value
328    of the stack pointer upon entry to the current function.  Accessing
329    local variables and parameters passed on the stack is done using the
330    base of the frame + an offset provided by GCC.
331
332    For functions which have frame pointers this method works fine;
333    the (frame pointer) == (stack pointer at function entry) and GCC provides
334    an offset relative to the frame pointer.
335
336    This loses for functions without a frame pointer; GCC provides an offset
337    which is relative to the stack pointer after adjusting for the function's
338    frame size.  GDB would prefer the offset to be relative to the value of
339    the stack pointer at the function's entry.  Yuk!  */
340 #define DEBUGGER_AUTO_OFFSET(X) \
341   ((GET_CODE (X) == PLUS ? INTVAL (XEXP (X, 1)) : 0) \
342     + (frame_pointer_needed ? 0 : compute_frame_size (get_frame_size (), 0)))
343
344 #define DEBUGGER_ARG_OFFSET(OFFSET, X) \
345   ((GET_CODE (X) == PLUS ? OFFSET : 0) \
346     + (frame_pointer_needed ? 0 : compute_frame_size (get_frame_size (), 0)))
347
348 #define TARGET_CPU_CPP_BUILTINS()                               \
349 do {                                                            \
350      builtin_assert("cpu=hppa");                                \
351      builtin_assert("machine=hppa");                            \
352      builtin_define("__hppa");                                  \
353      builtin_define("__hppa__");                                \
354      if (TARGET_64BIT)                                          \
355        {                                                        \
356          builtin_define("_LP64");                               \
357          builtin_define("__LP64__");                            \
358        }                                                        \
359      if (TARGET_PA_20)                                          \
360        builtin_define("_PA_RISC2_0");                           \
361      else if (TARGET_PA_11)                                     \
362        builtin_define("_PA_RISC1_1");                           \
363      else                                                       \
364        builtin_define("_PA_RISC1_0");                           \
365 } while (0)
366
367 /* An old set of OS defines for various BSD-like systems.  */
368 #define TARGET_OS_CPP_BUILTINS()                                \
369   do                                                            \
370     {                                                           \
371         builtin_define_std ("REVARGV");                         \
372         builtin_define_std ("hp800");                           \
373         builtin_define_std ("hp9000");                          \
374         builtin_define_std ("hp9k8");                           \
375         if (c_language != clk_cplusplus                         \
376             && !flag_iso)                                       \
377           builtin_define ("hppa");                              \
378         builtin_define_std ("spectrum");                        \
379         builtin_define_std ("unix");                            \
380         builtin_assert ("system=bsd");                          \
381         builtin_assert ("system=unix");                         \
382     }                                                           \
383   while (0)
384
385 #define CC1_SPEC "%{pg:} %{p:}"
386
387 #define LINK_SPEC "%{mlinker-opt:-O} %{!shared:-u main} %{shared:-b}"
388
389 /* We don't want -lg.  */
390 #ifndef LIB_SPEC
391 #define LIB_SPEC "%{!p:%{!pg:-lc}}%{p:-lc_p}%{pg:-lc_p}"
392 #endif
393
394 /* This macro defines command-line switches that modify the default
395    target name.
396
397    The definition is be an initializer for an array of structures.  Each
398    array element has have three elements: the switch name, one of the
399    enumeration codes ADD or DELETE to indicate whether the string should be
400    inserted or deleted, and the string to be inserted or deleted.  */
401 #define MODIFY_TARGET_NAME {{"-32", DELETE, "64"}, {"-64", ADD, "64"}}
402
403 /* Make gcc agree with <machine/ansi.h> */
404
405 #define SIZE_TYPE "unsigned int"
406 #define PTRDIFF_TYPE "int"
407 #define WCHAR_TYPE "unsigned int"
408 #define WCHAR_TYPE_SIZE 32
409
410 /* Show we can debug even without a frame pointer.  */
411 #define CAN_DEBUG_WITHOUT_FP
412
413 /* Machine dependent reorg pass.  */
414 #define MACHINE_DEPENDENT_REORG(X) pa_reorg(X)
415
416 \f
417 /* target machine storage layout */
418
419 /* Define this macro if it is advisable to hold scalars in registers
420    in a wider mode than that declared by the program.  In such cases, 
421    the value is constrained to be within the bounds of the declared
422    type, but kept valid in the wider mode.  The signedness of the
423    extension may differ from that of the type.  */
424
425 #define PROMOTE_MODE(MODE,UNSIGNEDP,TYPE)  \
426   if (GET_MODE_CLASS (MODE) == MODE_INT \
427       && GET_MODE_SIZE (MODE) < UNITS_PER_WORD)         \
428     (MODE) = word_mode;
429
430 /* Define this if most significant bit is lowest numbered
431    in instructions that operate on numbered bit-fields.  */
432 #define BITS_BIG_ENDIAN 1
433
434 /* Define this if most significant byte of a word is the lowest numbered.  */
435 /* That is true on the HP-PA.  */
436 #define BYTES_BIG_ENDIAN 1
437
438 /* Define this if most significant word of a multiword number is lowest
439    numbered.  */
440 #define WORDS_BIG_ENDIAN 1
441
442 #define MAX_BITS_PER_WORD 64
443 #define MAX_LONG_TYPE_SIZE 32
444
445 /* Width of a word, in units (bytes).  */
446 #define UNITS_PER_WORD (TARGET_64BIT ? 8 : 4)
447 #define MIN_UNITS_PER_WORD 4
448
449 /* Allocation boundary (in *bits*) for storing arguments in argument list.  */
450 #define PARM_BOUNDARY BITS_PER_WORD
451
452 /* Largest alignment required for any stack parameter, in bits.
453    Don't define this if it is equal to PARM_BOUNDARY */
454 #define MAX_PARM_BOUNDARY (2 * PARM_BOUNDARY)
455
456 /* Boundary (in *bits*) on which stack pointer is always aligned;
457    certain optimizations in combine depend on this.
458
459    GCC for the PA always rounds its stacks to a 512bit boundary,
460    but that happens late in the compilation process.  */
461 #define STACK_BOUNDARY (TARGET_64BIT ? 128 : 64)
462
463 #define PREFERRED_STACK_BOUNDARY 512
464
465 /* Allocation boundary (in *bits*) for the code of a function.  */
466 #define FUNCTION_BOUNDARY (TARGET_64BIT ? 64 : 32)
467
468 /* Alignment of field after `int : 0' in a structure.  */
469 #define EMPTY_FIELD_BOUNDARY 32
470
471 /* Every structure's size must be a multiple of this.  */
472 #define STRUCTURE_SIZE_BOUNDARY 8
473
474 /* A bit-field declared as `int' forces `int' alignment for the struct.  */
475 #define PCC_BITFIELD_TYPE_MATTERS 1
476
477 /* No data type wants to be aligned rounder than this.  This is set
478    to 128 bits to allow for lock semaphores in the stack frame.*/
479 #define BIGGEST_ALIGNMENT 128
480
481 /* Get around hp-ux assembler bug, and make strcpy of constants fast.  */
482 #define CONSTANT_ALIGNMENT(CODE, TYPEALIGN) \
483   ((TYPEALIGN) < 32 ? 32 : (TYPEALIGN))
484
485 /* Make arrays of chars word-aligned for the same reasons.  */
486 #define DATA_ALIGNMENT(TYPE, ALIGN)             \
487   (TREE_CODE (TYPE) == ARRAY_TYPE               \
488    && TYPE_MODE (TREE_TYPE (TYPE)) == QImode    \
489    && (ALIGN) < BITS_PER_WORD ? BITS_PER_WORD : (ALIGN))
490
491
492 /* Set this nonzero if move instructions will actually fail to work
493    when given unaligned data.  */
494 #define STRICT_ALIGNMENT 1
495
496 /* Generate calls to memcpy, memcmp and memset.  */
497 #define TARGET_MEM_FUNCTIONS
498
499 /* Value is 1 if it is a good idea to tie two pseudo registers
500    when one has mode MODE1 and one has mode MODE2.
501    If HARD_REGNO_MODE_OK could produce different values for MODE1 and MODE2,
502    for any hard reg, then this must be 0 for correct output.  */
503 #define MODES_TIEABLE_P(MODE1, MODE2) \
504   (GET_MODE_CLASS (MODE1) == GET_MODE_CLASS (MODE2))
505
506 /* Specify the registers used for certain standard purposes.
507    The values of these macros are register numbers.  */
508
509 /* The HP-PA pc isn't overloaded on a register that the compiler knows about.  */
510 /* #define PC_REGNUM  */
511
512 /* Register to use for pushing function arguments.  */
513 #define STACK_POINTER_REGNUM 30
514
515 /* Base register for access to local variables of the function.  */
516 #define FRAME_POINTER_REGNUM 3
517
518 /* Value should be nonzero if functions must have frame pointers.  */
519 #define FRAME_POINTER_REQUIRED \
520   (current_function_calls_alloca)
521
522 /* C statement to store the difference between the frame pointer
523    and the stack pointer values immediately after the function prologue.
524
525    Note, we always pretend that this is a leaf function because if
526    it's not, there's no point in trying to eliminate the
527    frame pointer.  If it is a leaf function, we guessed right!  */
528 #define INITIAL_FRAME_POINTER_OFFSET(VAR) \
529   do {(VAR) = - compute_frame_size (get_frame_size (), 0);} while (0)
530
531 /* Base register for access to arguments of the function.  */
532 #define ARG_POINTER_REGNUM 3
533
534 /* Register in which static-chain is passed to a function.  */
535 #define STATIC_CHAIN_REGNUM 29
536
537 /* Register which holds offset table for position-independent
538    data references.  */
539
540 #define PIC_OFFSET_TABLE_REGNUM (TARGET_64BIT ? 27 : 19)
541 #define PIC_OFFSET_TABLE_REG_CALL_CLOBBERED 1
542
543 /* Function to return the rtx used to save the pic offset table register
544    across function calls.  */
545 extern struct rtx_def *hppa_pic_save_rtx PARAMS ((void));
546
547 #define DEFAULT_PCC_STRUCT_RETURN 0
548
549 /* SOM ABI says that objects larger than 64 bits are returned in memory.
550    PA64 ABI says that objects larger than 128 bits are returned in memory.
551    Note, int_size_in_bytes can return -1 if the size of the object is
552    variable or larger than the maximum value that can be expressed as
553    a HOST_WIDE_INT.   It can also return zero for an empty type.  The
554    simplest way to handle variable and empty types is to pass them in
555    memory.  This avoids problems in defining the boundaries of argument
556    slots, allocating registers, etc.  */
557 #define RETURN_IN_MEMORY(TYPE)  \
558   (int_size_in_bytes (TYPE) > (TARGET_64BIT ? 16 : 8)   \
559    || int_size_in_bytes (TYPE) <= 0)
560
561 /* Register in which address to store a structure value
562    is passed to a function.  */
563 #define STRUCT_VALUE_REGNUM 28
564
565 /* Describe how we implement __builtin_eh_return.  */
566 #define EH_RETURN_DATA_REGNO(N) \
567   ((N) < 3 ? (N) + 20 : (N) == 3 ? 31 : INVALID_REGNUM)
568 #define EH_RETURN_STACKADJ_RTX  gen_rtx_REG (Pmode, 29)
569 #define EH_RETURN_HANDLER_RTX \
570   gen_rtx_MEM (word_mode,                                               \
571                gen_rtx_PLUS (word_mode, frame_pointer_rtx,              \
572                              TARGET_64BIT ? GEN_INT (-16) : GEN_INT (-20)))
573                                 
574
575 /* Offset from the argument pointer register value to the top of
576    stack.  This is different from FIRST_PARM_OFFSET because of the
577    frame marker.  */
578 #define ARG_POINTER_CFA_OFFSET(FNDECL) 0
579 \f
580 /* The letters I, J, K, L and M in a register constraint string
581    can be used to stand for particular ranges of immediate operands.
582    This macro defines what the ranges are.
583    C is the letter, and VALUE is a constant value.
584    Return 1 if VALUE is in the range specified by C.
585
586    `I' is used for the 11 bit constants.
587    `J' is used for the 14 bit constants.
588    `K' is used for values that can be moved with a zdepi insn.
589    `L' is used for the 5 bit constants.
590    `M' is used for 0.
591    `N' is used for values with the least significant 11 bits equal to zero
592                           and when sign extended from 32 to 64 bits the
593                           value does not change.
594    `O' is used for numbers n such that n+1 is a power of 2.
595    */
596
597 #define CONST_OK_FOR_LETTER_P(VALUE, C)  \
598   ((C) == 'I' ? VAL_11_BITS_P (VALUE)                                   \
599    : (C) == 'J' ? VAL_14_BITS_P (VALUE)                                 \
600    : (C) == 'K' ? zdepi_cint_p (VALUE)                                  \
601    : (C) == 'L' ? VAL_5_BITS_P (VALUE)                                  \
602    : (C) == 'M' ? (VALUE) == 0                                          \
603    : (C) == 'N' ? (((VALUE) & (((HOST_WIDE_INT) -1 << 31) | 0x7ff)) == 0 \
604                    || (((VALUE) & (((HOST_WIDE_INT) -1 << 31) | 0x7ff)) \
605                        == (HOST_WIDE_INT) -1 << 31))                    \
606    : (C) == 'O' ? (((VALUE) & ((VALUE) + 1)) == 0)                      \
607    : (C) == 'P' ? and_mask_p (VALUE)                                    \
608    : 0)
609
610 /* Similar, but for floating or large integer constants, and defining letters
611    G and H.   Here VALUE is the CONST_DOUBLE rtx itself.
612
613    For PA, `G' is the floating-point constant zero.  `H' is undefined.  */
614
615 #define CONST_DOUBLE_OK_FOR_LETTER_P(VALUE, C)                          \
616   ((C) == 'G' ? (GET_MODE_CLASS (GET_MODE (VALUE)) == MODE_FLOAT        \
617                  && (VALUE) == CONST0_RTX (GET_MODE (VALUE)))           \
618    : 0)
619
620 /* The class value for index registers, and the one for base regs.  */
621 #define INDEX_REG_CLASS GENERAL_REGS
622 #define BASE_REG_CLASS GENERAL_REGS
623
624 #define FP_REG_CLASS_P(CLASS) \
625   ((CLASS) == FP_REGS || (CLASS) == FPUPPER_REGS)
626
627 /* True if register is floating-point.  */
628 #define FP_REGNO_P(N) ((N) >= FP_REG_FIRST && (N) <= FP_REG_LAST)
629
630 /* Given an rtx X being reloaded into a reg required to be
631    in class CLASS, return the class of reg to actually use.
632    In general this is just CLASS; but on some machines
633    in some cases it is preferable to use a more restrictive class.  */
634 #define PREFERRED_RELOAD_CLASS(X,CLASS) (CLASS)
635
636 /* Return the register class of a scratch register needed to copy IN into
637    or out of a register in CLASS in MODE.  If it can be done directly
638    NO_REGS is returned. 
639
640   Avoid doing any work for the common case calls.  */
641
642 #define SECONDARY_RELOAD_CLASS(CLASS,MODE,IN) \
643   ((CLASS == BASE_REG_CLASS && GET_CODE (IN) == REG             \
644     && REGNO (IN) < FIRST_PSEUDO_REGISTER)                      \
645    ? NO_REGS : secondary_reload_class (CLASS, MODE, IN))
646
647 /* On the PA it is not possible to directly move data between
648    GENERAL_REGS and FP_REGS.  */
649 #define SECONDARY_MEMORY_NEEDED(CLASS1, CLASS2, MODE)  \
650   (FP_REG_CLASS_P (CLASS1) != FP_REG_CLASS_P (CLASS2))
651
652 /* Return the stack location to use for secondary memory needed reloads.  */
653 #define SECONDARY_MEMORY_NEEDED_RTX(MODE) \
654   gen_rtx_MEM (MODE, gen_rtx_PLUS (Pmode, stack_pointer_rtx, GEN_INT (-16)))
655
656 \f
657 /* Stack layout; function entry, exit and calling.  */
658
659 /* Define this if pushing a word on the stack
660    makes the stack pointer a smaller address.  */
661 /* #define STACK_GROWS_DOWNWARD */
662
663 /* Believe it or not.  */
664 #define ARGS_GROW_DOWNWARD
665
666 /* Define this if the nominal address of the stack frame
667    is at the high-address end of the local variables;
668    that is, each additional local variable allocated
669    goes at a more negative offset in the frame.  */
670 /* #define FRAME_GROWS_DOWNWARD */
671
672 /* Offset within stack frame to start allocating local variables at.
673    If FRAME_GROWS_DOWNWARD, this is the offset to the END of the
674    first local allocated.  Otherwise, it is the offset to the BEGINNING
675    of the first local allocated.  The start of the locals must lie on
676    a STACK_BOUNDARY or else the frame size of leaf functions will not
677    be zero.  */
678 #define STARTING_FRAME_OFFSET (TARGET_64BIT ? 16 : 8)
679
680 /* If we generate an insn to push BYTES bytes,
681    this says how many the stack pointer really advances by.
682    On the HP-PA, don't define this because there are no push insns.  */
683 /*  #define PUSH_ROUNDING(BYTES) */
684
685 /* Offset of first parameter from the argument pointer register value.
686    This value will be negated because the arguments grow down.
687    Also note that on STACK_GROWS_UPWARD machines (such as this one)
688    this is the distance from the frame pointer to the end of the first
689    argument, not it's beginning.  To get the real offset of the first
690    argument, the size of the argument must be added.  */
691
692 #define FIRST_PARM_OFFSET(FNDECL) (TARGET_64BIT ? -64 : -32)
693
694 /* When a parameter is passed in a register, stack space is still
695    allocated for it.  */
696 #define REG_PARM_STACK_SPACE(DECL) (TARGET_64BIT ? 64 : 16)
697
698 /* Define this if the above stack space is to be considered part of the
699    space allocated by the caller.  */
700 #define OUTGOING_REG_PARM_STACK_SPACE
701
702 /* Keep the stack pointer constant throughout the function.
703    This is both an optimization and a necessity: longjmp
704    doesn't behave itself when the stack pointer moves within
705    the function!  */
706 #define ACCUMULATE_OUTGOING_ARGS 1
707
708 /* The weird HPPA calling conventions require a minimum of 48 bytes on
709    the stack: 16 bytes for register saves, and 32 bytes for magic.
710    This is the difference between the logical top of stack and the
711    actual sp.  */
712 #define STACK_POINTER_OFFSET \
713   (TARGET_64BIT ? -(current_function_outgoing_args_size + 16): -32)
714
715 #define STACK_DYNAMIC_OFFSET(FNDECL)    \
716   (TARGET_64BIT                         \
717    ? (STACK_POINTER_OFFSET)             \
718    : ((STACK_POINTER_OFFSET) - current_function_outgoing_args_size))
719
720 /* Value is 1 if returning from a function call automatically
721    pops the arguments described by the number-of-args field in the call.
722    FUNDECL is the declaration node of the function (as a tree),
723    FUNTYPE is the data type of the function (as a tree),
724    or for a library call it is an identifier node for the subroutine name.  */
725
726 #define RETURN_POPS_ARGS(FUNDECL,FUNTYPE,SIZE) 0
727
728 /* Define how to find the value returned by a function.
729    VALTYPE is the data type of the value (as a tree).
730    If the precise function being called is known, FUNC is its FUNCTION_DECL;
731    otherwise, FUNC is 0.  */
732
733 /* On the HP-PA the value is found in register(s) 28(-29), unless
734    the mode is SF or DF. Then the value is returned in fr4 (32).  */
735
736 /* This must perform the same promotions as PROMOTE_MODE, else
737    PROMOTE_FUNCTION_RETURN will not work correctly.  */
738 #define FUNCTION_VALUE(VALTYPE, FUNC)                                   \
739   gen_rtx_REG (((INTEGRAL_TYPE_P (VALTYPE)                              \
740                  && TYPE_PRECISION (VALTYPE) < BITS_PER_WORD)           \
741                 || POINTER_TYPE_P (VALTYPE))                            \
742                 ? word_mode : TYPE_MODE (VALTYPE),                      \
743                (TREE_CODE (VALTYPE) == REAL_TYPE                        \
744                 && TYPE_MODE (VALTYPE) != TFmode                        \
745                 && !TARGET_SOFT_FLOAT) ? 32 : 28)
746
747 /* Define how to find the value returned by a library function
748    assuming the value has mode MODE.  */
749
750 #define LIBCALL_VALUE(MODE)     \
751   gen_rtx_REG (MODE,                                                    \
752                (! TARGET_SOFT_FLOAT                                     \
753                 && ((MODE) == SFmode || (MODE) == DFmode) ? 32 : 28))
754
755 /* 1 if N is a possible register number for a function value
756    as seen by the caller.  */
757
758 #define FUNCTION_VALUE_REGNO_P(N) \
759   ((N) == 28 || (! TARGET_SOFT_FLOAT && (N) == 32))
760
761 \f
762 /* Define a data type for recording info about an argument list
763    during the scan of that argument list.  This data type should
764    hold all necessary information about the function itself
765    and about the args processed so far, enough to enable macros
766    such as FUNCTION_ARG to determine where the next arg should go.
767
768    On the HP-PA, this is a single integer, which is a number of words
769    of arguments scanned so far (including the invisible argument,
770    if any, which holds the structure-value-address).
771    Thus 4 or more means all following args should go on the stack.  */
772
773 struct hppa_args {int words, nargs_prototype, indirect; };
774
775 #define CUMULATIVE_ARGS struct hppa_args
776
777 /* Initialize a variable CUM of type CUMULATIVE_ARGS
778    for a call to a function whose data type is FNTYPE.
779    For a library call, FNTYPE is 0.  */
780
781 #define INIT_CUMULATIVE_ARGS(CUM,FNTYPE,LIBNAME,INDIRECT) \
782   (CUM).words = 0,                                                      \
783   (CUM).indirect = INDIRECT,                                            \
784   (CUM).nargs_prototype = (FNTYPE && TYPE_ARG_TYPES (FNTYPE)            \
785                            ? (list_length (TYPE_ARG_TYPES (FNTYPE)) - 1 \
786                               + (TYPE_MODE (TREE_TYPE (FNTYPE)) == BLKmode \
787                                  || RETURN_IN_MEMORY (TREE_TYPE (FNTYPE)))) \
788                            : 0)
789
790
791
792 /* Similar, but when scanning the definition of a procedure.  We always
793    set NARGS_PROTOTYPE large so we never return a PARALLEL.  */
794
795 #define INIT_CUMULATIVE_INCOMING_ARGS(CUM,FNTYPE,IGNORE) \
796   (CUM).words = 0,                              \
797   (CUM).indirect = 0,                           \
798   (CUM).nargs_prototype = 1000
799
800 /* Figure out the size in words of the function argument.  The size
801    returned by this macro should always be greater than zero because
802    we pass variable and zero sized objects by reference.  */
803
804 #define FUNCTION_ARG_SIZE(MODE, TYPE)   \
805   ((((MODE) != BLKmode \
806      ? (HOST_WIDE_INT) GET_MODE_SIZE (MODE) \
807      : int_size_in_bytes (TYPE)) + UNITS_PER_WORD - 1) / UNITS_PER_WORD)
808
809 /* Update the data in CUM to advance over an argument
810    of mode MODE and data type TYPE.
811    (TYPE is null for libcalls where that information may not be available.)  */
812
813 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED)                    \
814 { (CUM).nargs_prototype--;                                              \
815   (CUM).words += FUNCTION_ARG_SIZE(MODE, TYPE)                          \
816     + (((CUM).words & 01) && (TYPE) != 0                                \
817         && FUNCTION_ARG_SIZE(MODE, TYPE) > 1);                          \
818 }
819
820 /* Determine where to put an argument to a function.
821    Value is zero to push the argument on the stack,
822    or a hard register in which to store the argument.
823
824    MODE is the argument's machine mode.
825    TYPE is the data type of the argument (as a tree).
826     This is null for libcalls where that information may
827     not be available.
828    CUM is a variable of type CUMULATIVE_ARGS which gives info about
829     the preceding args and about the function being called.
830    NAMED is nonzero if this argument is a named parameter
831     (otherwise it is an extra parameter matching an ellipsis).
832
833    On the HP-PA the first four words of args are normally in registers
834    and the rest are pushed.  But any arg that won't entirely fit in regs
835    is pushed.
836
837    Arguments passed in registers are either 1 or 2 words long.
838
839    The caller must make a distinction between calls to explicitly named
840    functions and calls through pointers to functions -- the conventions
841    are different!  Calls through pointers to functions only use general
842    registers for the first four argument words.
843
844    Of course all this is different for the portable runtime model
845    HP wants everyone to use for ELF.  Ugh.  Here's a quick description
846    of how it's supposed to work.
847
848    1) callee side remains unchanged.  It expects integer args to be
849    in the integer registers, float args in the float registers and
850    unnamed args in integer registers.
851
852    2) caller side now depends on if the function being called has
853    a prototype in scope (rather than if it's being called indirectly).
854
855       2a) If there is a prototype in scope, then arguments are passed
856       according to their type (ints in integer registers, floats in float
857       registers, unnamed args in integer registers.
858
859       2b) If there is no prototype in scope, then floating point arguments
860       are passed in both integer and float registers.  egad.
861
862   FYI: The portable parameter passing conventions are almost exactly like
863   the standard parameter passing conventions on the RS6000.  That's why
864   you'll see lots of similar code in rs6000.h.  */
865
866 #define FUNCTION_ARG_PADDING(MODE, TYPE) function_arg_padding ((MODE), (TYPE))
867
868 /* Do not expect to understand this without reading it several times.  I'm
869    tempted to try and simply it, but I worry about breaking something.  */
870
871 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED) \
872   function_arg (&CUM, MODE, TYPE, NAMED, 0)
873
874 /* Nonzero if we do not know how to pass TYPE solely in registers.  */
875 #define MUST_PASS_IN_STACK(MODE,TYPE) \
876   ((TYPE) != 0                                                  \
877    && (TREE_CODE (TYPE_SIZE (TYPE)) != INTEGER_CST              \
878        || TREE_ADDRESSABLE (TYPE)))
879
880 #define FUNCTION_INCOMING_ARG(CUM, MODE, TYPE, NAMED) \
881   function_arg (&CUM, MODE, TYPE, NAMED, 1)
882
883 /* For an arg passed partly in registers and partly in memory,
884    this is the number of registers used.
885    For args passed entirely in registers or entirely in memory, zero.  */
886
887 /* For PA32 there are never split arguments. PA64, on the other hand, can
888    pass arguments partially in registers and partially in memory.  */
889 #define FUNCTION_ARG_PARTIAL_NREGS(CUM, MODE, TYPE, NAMED) \
890   (TARGET_64BIT ? function_arg_partial_nregs (&CUM, MODE, TYPE, NAMED) : 0)
891
892 /* If defined, a C expression that gives the alignment boundary, in
893    bits, of an argument with the specified mode and type.  If it is
894    not defined,  `PARM_BOUNDARY' is used for all arguments.  */
895
896 /* Arguments larger than one word are double word aligned.  */
897
898 #define FUNCTION_ARG_BOUNDARY(MODE, TYPE)                               \
899   (((TYPE)                                                              \
900     ? (integer_zerop (TYPE_SIZE (TYPE))                                 \
901        || !TREE_CONSTANT (TYPE_SIZE (TYPE))                             \
902        || int_size_in_bytes (TYPE) <= UNITS_PER_WORD)                   \
903     : GET_MODE_SIZE(MODE) <= UNITS_PER_WORD)                            \
904    ? PARM_BOUNDARY : MAX_PARM_BOUNDARY)
905
906 /* In the 32-bit runtime, arguments larger than eight bytes are passed
907    by invisible reference.  As a GCC extension, we also pass anything
908    with a zero or variable size by reference.
909
910    The 64-bit runtime does not describe passing any types by invisible
911    reference.  The internals of GCC can't currently handle passing
912    empty structures, and zero or variable length arrays when they are
913    not passed entirely on the stack or by reference.  Thus, as a GCC
914    extension, we pass these types by reference.  The HP compiler doesn't
915    support these types, so hopefully there shouldn't be any compatibility
916    issues.  This may have to be revisited when HP releases a C99 compiler
917    or updates the ABI.  */
918 #define FUNCTION_ARG_PASS_BY_REFERENCE(CUM, MODE, TYPE, NAMED)          \
919   (TARGET_64BIT                                                         \
920    ? ((TYPE) && int_size_in_bytes (TYPE) <= 0)                          \
921    : (((TYPE) && (int_size_in_bytes (TYPE) > 8                          \
922                   || int_size_in_bytes (TYPE) <= 0))                    \
923       || ((MODE) && GET_MODE_SIZE (MODE) > 8)))
924  
925 #define FUNCTION_ARG_CALLEE_COPIES(CUM, MODE, TYPE, NAMED)              \
926   FUNCTION_ARG_PASS_BY_REFERENCE (CUM, MODE, TYPE, NAMED)
927
928 \f
929 extern GTY(()) rtx hppa_compare_op0;
930 extern GTY(()) rtx hppa_compare_op1;
931 extern enum cmp_type hppa_branch_type;
932
933 /* On HPPA, we emit profiling code as rtl via PROFILE_HOOK rather than
934    as assembly via FUNCTION_PROFILER.  Just output a local label.
935    We can't use the function label because the GAS SOM target can't
936    handle the difference of a global symbol and a local symbol.  */
937
938 #ifndef FUNC_BEGIN_PROLOG_LABEL
939 #define FUNC_BEGIN_PROLOG_LABEL        "LFBP"
940 #endif
941
942 #define FUNCTION_PROFILER(FILE, LABEL) \
943   ASM_OUTPUT_INTERNAL_LABEL (FILE, FUNC_BEGIN_PROLOG_LABEL, LABEL)
944
945 #define PROFILE_HOOK(label_no) hppa_profile_hook (label_no)
946 void hppa_profile_hook PARAMS ((int label_no));
947
948 /* The profile counter if emitted must come before the prologue.  */
949 #define PROFILE_BEFORE_PROLOGUE 1
950
951 /* EXIT_IGNORE_STACK should be nonzero if, when returning from a function,
952    the stack pointer does not matter.  The value is tested only in
953    functions that have frame pointers.
954    No definition is equivalent to always zero.  */
955
956 extern int may_call_alloca;
957
958 #define EXIT_IGNORE_STACK       \
959  (get_frame_size () != 0        \
960   || current_function_calls_alloca || current_function_outgoing_args_size)
961
962 /* Output assembler code for a block containing the constant parts
963    of a trampoline, leaving space for the variable parts.\
964
965    The trampoline sets the static chain pointer to STATIC_CHAIN_REGNUM
966    and then branches to the specified routine.
967
968    This code template is copied from text segment to stack location
969    and then patched with INITIALIZE_TRAMPOLINE to contain
970    valid values, and then entered as a subroutine.
971
972    It is best to keep this as small as possible to avoid having to
973    flush multiple lines in the cache.  */
974
975 #define TRAMPOLINE_TEMPLATE(FILE)                                       \
976   {                                                                     \
977     if (! TARGET_64BIT)                                                 \
978       {                                                                 \
979         fputs ("\tldw   36(%r22),%r21\n", FILE);                        \
980         fputs ("\tbb,>=,n       %r21,30,.+16\n", FILE);                 \
981         if (ASSEMBLER_DIALECT == 0)                                     \
982           fputs ("\tdepi        0,31,2,%r21\n", FILE);                  \
983         else                                                            \
984           fputs ("\tdepwi       0,31,2,%r21\n", FILE);                  \
985         fputs ("\tldw   4(%r21),%r19\n", FILE);                         \
986         fputs ("\tldw   0(%r21),%r21\n", FILE);                         \
987         fputs ("\tldsid (%r21),%r1\n", FILE);                           \
988         fputs ("\tmtsp  %r1,%sr0\n", FILE);                             \
989         fputs ("\tbe    0(%sr0,%r21)\n", FILE);                         \
990         fputs ("\tldw   40(%r22),%r29\n", FILE);                        \
991         fputs ("\t.word 0\n", FILE);                                    \
992         fputs ("\t.word 0\n", FILE);                                    \
993         fputs ("\t.word 0\n", FILE);                                    \
994         fputs ("\t.word 0\n", FILE);                                    \
995       }                                                                 \
996     else                                                                \
997       {                                                                 \
998         fputs ("\t.dword 0\n", FILE);                                   \
999         fputs ("\t.dword 0\n", FILE);                                   \
1000         fputs ("\t.dword 0\n", FILE);                                   \
1001         fputs ("\t.dword 0\n", FILE);                                   \
1002         fputs ("\tmfia  %r31\n", FILE);                                 \
1003         fputs ("\tldd   24(%r31),%r1\n", FILE);                         \
1004         fputs ("\tldd   24(%r1),%r27\n", FILE);                         \
1005         fputs ("\tldd   16(%r1),%r1\n", FILE);                          \
1006         fputs ("\tbve   (%r1)\n", FILE);                                \
1007         fputs ("\tldd   32(%r31),%r31\n", FILE);                        \
1008         fputs ("\t.dword 0  ; fptr\n", FILE);                           \
1009         fputs ("\t.dword 0  ; static link\n", FILE);                    \
1010       }                                                                 \
1011   }
1012
1013 /* Length in units of the trampoline for entering a nested function.
1014
1015    Flush the cache entries corresponding to the first and last addresses
1016    of the trampoline.  This is necessary as the trampoline may cross two
1017    cache lines.
1018
1019    If the code part of the trampoline ever grows to > 32 bytes, then it
1020    will become necessary to hack on the cacheflush pattern in pa.md.  */
1021
1022 #define TRAMPOLINE_SIZE (TARGET_64BIT ? 72 : 52)
1023
1024 /* Emit RTL insns to initialize the variable parts of a trampoline.
1025    FNADDR is an RTX for the address of the function's pure code.
1026    CXT is an RTX for the static chain value for the function.
1027
1028    Move the function address to the trampoline template at offset 36.
1029    Move the static chain value to trampoline template at offset 40.
1030    Move the trampoline address to trampoline template at offset 44.
1031    Move r19 to trampoline template at offset 48.  The latter two
1032    words create a plabel for the indirect call to the trampoline.  */
1033
1034 #define INITIALIZE_TRAMPOLINE(TRAMP, FNADDR, CXT)                       \
1035 {                                                                       \
1036   if (! TARGET_64BIT)                                                   \
1037     {                                                                   \
1038       rtx start_addr, end_addr;                                         \
1039                                                                         \
1040       start_addr = memory_address (Pmode, plus_constant ((TRAMP), 36)); \
1041       emit_move_insn (gen_rtx_MEM (Pmode, start_addr), (FNADDR));       \
1042       start_addr = memory_address (Pmode, plus_constant ((TRAMP), 40)); \
1043       emit_move_insn (gen_rtx_MEM (Pmode, start_addr), (CXT));          \
1044       start_addr = memory_address (Pmode, plus_constant ((TRAMP), 44)); \
1045       emit_move_insn (gen_rtx_MEM (Pmode, start_addr), (TRAMP));        \
1046       start_addr = memory_address (Pmode, plus_constant ((TRAMP), 48)); \
1047       emit_move_insn (gen_rtx_MEM (Pmode, start_addr),                  \
1048                       gen_rtx_REG (Pmode, 19));                         \
1049       /* fdc and fic only use registers for the address to flush,       \
1050          they do not accept integer displacements.  */                  \
1051       start_addr = force_reg (Pmode, (TRAMP));                          \
1052       end_addr = force_reg (Pmode, plus_constant ((TRAMP), 32));        \
1053       emit_insn (gen_dcacheflush (start_addr, end_addr));               \
1054       end_addr = force_reg (Pmode, plus_constant (start_addr, 32));     \
1055       emit_insn (gen_icacheflush (start_addr, end_addr, start_addr,     \
1056                                   gen_reg_rtx (Pmode), gen_reg_rtx (Pmode)));\
1057     }                                                                   \
1058   else                                                                  \
1059     {                                                                   \
1060       rtx start_addr, end_addr;                                         \
1061                                                                         \
1062       start_addr = memory_address (Pmode, plus_constant ((TRAMP), 56)); \
1063       emit_move_insn (gen_rtx_MEM (Pmode, start_addr), (FNADDR));       \
1064       start_addr = memory_address (Pmode, plus_constant ((TRAMP), 64)); \
1065       emit_move_insn (gen_rtx_MEM (Pmode, start_addr), (CXT));          \
1066       /* Create a fat pointer for the trampoline.  */                   \
1067       end_addr = force_reg (Pmode, plus_constant ((TRAMP), 32));        \
1068       start_addr = memory_address (Pmode, plus_constant ((TRAMP), 16)); \
1069       emit_move_insn (gen_rtx_MEM (Pmode, start_addr), end_addr);       \
1070       end_addr = gen_rtx_REG (Pmode, 27);                               \
1071       start_addr = memory_address (Pmode, plus_constant ((TRAMP), 24)); \
1072       emit_move_insn (gen_rtx_MEM (Pmode, start_addr), end_addr);       \
1073       /* fdc and fic only use registers for the address to flush,       \
1074          they do not accept integer displacements.  */                  \
1075       start_addr = force_reg (Pmode, (TRAMP));                          \
1076       end_addr = force_reg (Pmode, plus_constant ((TRAMP), 32));        \
1077       emit_insn (gen_dcacheflush (start_addr, end_addr));               \
1078       end_addr = force_reg (Pmode, plus_constant (start_addr, 32));     \
1079       emit_insn (gen_icacheflush (start_addr, end_addr, start_addr,     \
1080                                   gen_reg_rtx (Pmode), gen_reg_rtx (Pmode)));\
1081     }                                                                   \
1082 }
1083
1084 /* Perform any machine-specific adjustment in the address of the trampoline.
1085    ADDR contains the address that was passed to INITIALIZE_TRAMPOLINE.
1086    Adjust the trampoline address to point to the plabel at offset 44.  */
1087    
1088 #define TRAMPOLINE_ADJUST_ADDRESS(ADDR) \
1089   if (!TARGET_64BIT) (ADDR) = memory_address (Pmode, plus_constant ((ADDR), 46))
1090
1091 /* Emit code for a call to builtin_saveregs.  We must emit USE insns which
1092    reference the 4 integer arg registers and 4 fp arg registers.
1093    Ordinarily they are not call used registers, but they are for
1094    _builtin_saveregs, so we must make this explicit.  */
1095
1096 #define EXPAND_BUILTIN_SAVEREGS() hppa_builtin_saveregs ()
1097
1098 /* Implement `va_start' for varargs and stdarg.  */
1099
1100 #define EXPAND_BUILTIN_VA_START(valist, nextarg) \
1101   hppa_va_start (valist, nextarg)
1102
1103 /* Implement `va_arg'.  */
1104
1105 #define EXPAND_BUILTIN_VA_ARG(valist, type) \
1106   hppa_va_arg (valist, type)
1107 \f
1108 /* Addressing modes, and classification of registers for them. 
1109
1110    Using autoincrement addressing modes on PA8000 class machines is
1111    not profitable.  */
1112
1113 #define HAVE_POST_INCREMENT (pa_cpu < PROCESSOR_8000)
1114 #define HAVE_POST_DECREMENT (pa_cpu < PROCESSOR_8000)
1115
1116 #define HAVE_PRE_DECREMENT (pa_cpu < PROCESSOR_8000)
1117 #define HAVE_PRE_INCREMENT (pa_cpu < PROCESSOR_8000)
1118
1119 /* Macros to check register numbers against specific register classes.  */
1120
1121 /* These assume that REGNO is a hard or pseudo reg number.
1122    They give nonzero only if REGNO is a hard reg of the suitable class
1123    or a pseudo reg currently allocated to a suitable hard reg.
1124    Since they use reg_renumber, they are safe only once reg_renumber
1125    has been allocated, which happens in local-alloc.c.  */
1126
1127 #define REGNO_OK_FOR_INDEX_P(REGNO) \
1128   ((REGNO) && ((REGNO) < 32 || (unsigned) reg_renumber[REGNO] < 32))
1129 #define REGNO_OK_FOR_BASE_P(REGNO)  \
1130   ((REGNO) && ((REGNO) < 32 || (unsigned) reg_renumber[REGNO] < 32))
1131 #define REGNO_OK_FOR_FP_P(REGNO) \
1132   (FP_REGNO_P (REGNO) || FP_REGNO_P (reg_renumber[REGNO]))
1133
1134 /* Now macros that check whether X is a register and also,
1135    strictly, whether it is in a specified class.
1136
1137    These macros are specific to the HP-PA, and may be used only
1138    in code for printing assembler insns and in conditions for
1139    define_optimization.  */
1140
1141 /* 1 if X is an fp register.  */
1142
1143 #define FP_REG_P(X) (REG_P (X) && REGNO_OK_FOR_FP_P (REGNO (X)))
1144 \f
1145 /* Maximum number of registers that can appear in a valid memory address.  */
1146
1147 #define MAX_REGS_PER_ADDRESS 2
1148
1149 /* Recognize any constant value that is a valid address except
1150    for symbolic addresses.  We get better CSE by rejecting them
1151    here and allowing hppa_legitimize_address to break them up.  We
1152    use most of the constants accepted by CONSTANT_P, except CONST_DOUBLE.  */
1153
1154 #define CONSTANT_ADDRESS_P(X) \
1155   ((GET_CODE (X) == LABEL_REF || GET_CODE (X) == SYMBOL_REF             \
1156    || GET_CODE (X) == CONST_INT || GET_CODE (X) == CONST                \
1157    || GET_CODE (X) == HIGH)                                             \
1158    && (reload_in_progress || reload_completed || ! symbolic_expression_p (X)))
1159
1160 /* Include all constant integers and constant doubles, but not
1161    floating-point, except for floating-point zero.
1162
1163    Reject LABEL_REFs if we're not using gas or the new HP assembler. 
1164
1165    ?!? For now also reject CONST_DOUBLES in 64bit mode.  This will need
1166    further work.  */
1167 #ifndef NEW_HP_ASSEMBLER
1168 #define NEW_HP_ASSEMBLER 0
1169 #endif
1170 #define LEGITIMATE_CONSTANT_P(X)                                \
1171   ((GET_MODE_CLASS (GET_MODE (X)) != MODE_FLOAT                 \
1172     || (X) == CONST0_RTX (GET_MODE (X)))                        \
1173    && (NEW_HP_ASSEMBLER || TARGET_GAS || GET_CODE (X) != LABEL_REF)     \
1174    && !(TARGET_64BIT && GET_CODE (X) == CONST_DOUBLE)           \
1175    && !(TARGET_64BIT && GET_CODE (X) == CONST_INT               \
1176         && !(HOST_BITS_PER_WIDE_INT <= 32                       \
1177              || (INTVAL (X) >= (HOST_WIDE_INT) -32 << 31        \
1178                  && INTVAL (X) < (HOST_WIDE_INT) 32 << 31)      \
1179              || cint_ok_for_move (INTVAL (X))))                 \
1180    && !function_label_operand (X, VOIDmode))
1181
1182 /* Subroutine for EXTRA_CONSTRAINT.
1183
1184    Return 1 iff OP is a pseudo which did not get a hard register and
1185    we are running the reload pass.  */
1186
1187 #define IS_RELOADING_PSEUDO_P(OP) \
1188   ((reload_in_progress                                  \
1189     && GET_CODE (OP) == REG                             \
1190     && REGNO (OP) >= FIRST_PSEUDO_REGISTER              \
1191     && reg_renumber [REGNO (OP)] < 0))
1192
1193 /* Optional extra constraints for this machine. Borrowed from sparc.h.
1194
1195    For the HPPA, `Q' means that this is a memory operand but not a
1196    symbolic memory operand.  Note that an unassigned pseudo register
1197    is such a memory operand.  Needed because reload will generate
1198    these things in insns and then not re-recognize the insns, causing
1199    constrain_operands to fail.
1200
1201    `R' is used for scaled indexed addresses.
1202
1203    `S' is the constant 31.
1204
1205    `T' is for fp loads and stores.  */
1206 #define EXTRA_CONSTRAINT(OP, C)                         \
1207   ((C) == 'Q' ?                                         \
1208    (IS_RELOADING_PSEUDO_P (OP)                          \
1209     || (GET_CODE (OP) == MEM                            \
1210         && (memory_address_p (GET_MODE (OP), XEXP (OP, 0))\
1211             || reload_in_progress)                      \
1212         && ! symbolic_memory_operand (OP, VOIDmode)     \
1213         && !(GET_CODE (XEXP (OP, 0)) == PLUS            \
1214              && (GET_CODE (XEXP (XEXP (OP, 0), 0)) == MULT\
1215                  || GET_CODE (XEXP (XEXP (OP, 0), 1)) == MULT))))\
1216    : ((C) == 'R' ?                                      \
1217      (GET_CODE (OP) == MEM                              \
1218       && GET_CODE (XEXP (OP, 0)) == PLUS                \
1219       && (GET_CODE (XEXP (XEXP (OP, 0), 0)) == MULT     \
1220           || GET_CODE (XEXP (XEXP (OP, 0), 1)) == MULT) \
1221       && (move_operand (OP, GET_MODE (OP))              \
1222           || memory_address_p (GET_MODE (OP), XEXP (OP, 0))\
1223           || reload_in_progress))                       \
1224    : ((C) == 'T' ?                                      \
1225       (GET_CODE (OP) == MEM                             \
1226        /* Using DFmode forces only short displacements  \
1227           to be recognized as valid in reg+d addresses. \
1228           However, this is not necessary for PA2.0 since\
1229           it has long FP loads/stores.                  \
1230                                                         \
1231           FIXME: the ELF32 linker clobbers the LSB of   \
1232           the FP register number in {fldw,fstw} insns.  \
1233           Thus, we only allow long FP loads/stores on   \
1234           TARGET_64BIT.  */                             \
1235        && memory_address_p ((TARGET_PA_20               \
1236                              && !TARGET_ELF32           \
1237                              ? GET_MODE (OP)            \
1238                              : DFmode),                 \
1239                             XEXP (OP, 0))               \
1240        && !(GET_CODE (XEXP (OP, 0)) == LO_SUM           \
1241             && GET_CODE (XEXP (XEXP (OP, 0), 0)) == REG \
1242             && REG_OK_FOR_BASE_P (XEXP (XEXP (OP, 0), 0))\
1243             && GET_CODE (XEXP (XEXP (OP, 0), 1)) == UNSPEC\
1244             && GET_MODE (XEXP (OP, 0)) == Pmode)        \
1245        && !(GET_CODE (XEXP (OP, 0)) == PLUS             \
1246             && (GET_CODE (XEXP (XEXP (OP, 0), 0)) == MULT\
1247                 || GET_CODE (XEXP (XEXP (OP, 0), 1)) == MULT)))\
1248    : ((C) == 'U' ?                                      \
1249       (GET_CODE (OP) == CONST_INT && INTVAL (OP) == 63) \
1250    : ((C) == 'A' ?                                      \
1251       (GET_CODE (OP) == MEM                             \
1252        && GET_CODE (XEXP (OP, 0)) == LO_SUM             \
1253        && GET_CODE (XEXP (XEXP (OP, 0), 0)) == REG      \
1254        && REG_OK_FOR_BASE_P (XEXP (XEXP (OP, 0), 0))    \
1255        && GET_CODE (XEXP (XEXP (OP, 0), 1)) == UNSPEC           \
1256        && GET_MODE (XEXP (OP, 0)) == Pmode)                     \
1257    : ((C) == 'S' ?                                      \
1258       (GET_CODE (OP) == CONST_INT && INTVAL (OP) == 31) : 0))))))
1259         
1260
1261 /* The macros REG_OK_FOR..._P assume that the arg is a REG rtx
1262    and check its validity for a certain class.
1263    We have two alternate definitions for each of them.
1264    The usual definition accepts all pseudo regs; the other rejects
1265    them unless they have been allocated suitable hard regs.
1266    The symbol REG_OK_STRICT causes the latter definition to be used.
1267
1268    Most source files want to accept pseudo regs in the hope that
1269    they will get allocated to the class that the insn wants them to be in.
1270    Source files for reload pass need to be strict.
1271    After reload, it makes no difference, since pseudo regs have
1272    been eliminated by then.  */
1273
1274 #ifndef REG_OK_STRICT
1275
1276 /* Nonzero if X is a hard reg that can be used as an index
1277    or if it is a pseudo reg.  */
1278 #define REG_OK_FOR_INDEX_P(X) \
1279 (REGNO (X) && (REGNO (X) < 32 || REGNO (X) >= FIRST_PSEUDO_REGISTER))
1280 /* Nonzero if X is a hard reg that can be used as a base reg
1281    or if it is a pseudo reg.  */
1282 #define REG_OK_FOR_BASE_P(X) \
1283 (REGNO (X) && (REGNO (X) < 32 || REGNO (X) >= FIRST_PSEUDO_REGISTER))
1284
1285 #else
1286
1287 /* Nonzero if X is a hard reg that can be used as an index.  */
1288 #define REG_OK_FOR_INDEX_P(X) REGNO_OK_FOR_INDEX_P (REGNO (X))
1289 /* Nonzero if X is a hard reg that can be used as a base reg.  */
1290 #define REG_OK_FOR_BASE_P(X) REGNO_OK_FOR_BASE_P (REGNO (X))
1291
1292 #endif
1293 \f
1294 /* GO_IF_LEGITIMATE_ADDRESS recognizes an RTL expression
1295    that is a valid memory address for an instruction.
1296    The MODE argument is the machine mode for the MEM expression
1297    that wants to use this address.
1298
1299    On the HP-PA, the actual legitimate addresses must be
1300    REG+REG, REG+(REG*SCALE) or REG+SMALLINT.
1301    But we can treat a SYMBOL_REF as legitimate if it is part of this
1302    function's constant-pool, because such addresses can actually
1303    be output as REG+SMALLINT. 
1304
1305    Note we only allow 5 bit immediates for access to a constant address;
1306    doing so avoids losing for loading/storing a FP register at an address
1307    which will not fit in 5 bits.  */
1308
1309 #define VAL_5_BITS_P(X) ((unsigned HOST_WIDE_INT)(X) + 0x10 < 0x20)
1310 #define INT_5_BITS(X) VAL_5_BITS_P (INTVAL (X))
1311
1312 #define VAL_U5_BITS_P(X) ((unsigned HOST_WIDE_INT)(X) < 0x20)
1313 #define INT_U5_BITS(X) VAL_U5_BITS_P (INTVAL (X))
1314
1315 #define VAL_11_BITS_P(X) ((unsigned HOST_WIDE_INT)(X) + 0x400 < 0x800)
1316 #define INT_11_BITS(X) VAL_11_BITS_P (INTVAL (X))
1317
1318 #define VAL_14_BITS_P(X) ((unsigned HOST_WIDE_INT)(X) + 0x2000 < 0x4000)
1319 #define INT_14_BITS(X) VAL_14_BITS_P (INTVAL (X))
1320
1321 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, ADDR)  \
1322 {                                                       \
1323   if ((REG_P (X) && REG_OK_FOR_BASE_P (X))              \
1324       || ((GET_CODE (X) == PRE_DEC || GET_CODE (X) == POST_DEC          \
1325            || GET_CODE (X) == PRE_INC || GET_CODE (X) == POST_INC)      \
1326           && REG_P (XEXP (X, 0))                        \
1327           && REG_OK_FOR_BASE_P (XEXP (X, 0))))          \
1328     goto ADDR;                                          \
1329   else if (GET_CODE (X) == PLUS)                        \
1330     {                                                   \
1331       rtx base = 0, index = 0;                          \
1332       if (REG_P (XEXP (X, 0))                           \
1333           && REG_OK_FOR_BASE_P (XEXP (X, 0)))           \
1334         base = XEXP (X, 0), index = XEXP (X, 1);        \
1335       else if (REG_P (XEXP (X, 1))                      \
1336                && REG_OK_FOR_BASE_P (XEXP (X, 1)))      \
1337         base = XEXP (X, 1), index = XEXP (X, 0);        \
1338       if (base != 0)                                    \
1339         if (GET_CODE (index) == CONST_INT               \
1340             && ((INT_14_BITS (index)                    \
1341                  && (TARGET_SOFT_FLOAT                  \
1342                      || (TARGET_PA_20                   \
1343                          && ((MODE == SFmode            \
1344                               && (INTVAL (index) % 4) == 0)\
1345                              || (MODE == DFmode         \
1346                                  && (INTVAL (index) % 8) == 0)))\
1347                      || ((MODE) != SFmode && (MODE) != DFmode))) \
1348                 || INT_5_BITS (index)))                 \
1349           goto ADDR;                                    \
1350       if (! TARGET_SOFT_FLOAT                           \
1351           && ! TARGET_DISABLE_INDEXING                  \
1352           && base                                       \
1353           && ((MODE) == SFmode || (MODE) == DFmode)     \
1354           && GET_CODE (index) == MULT                   \
1355           && GET_CODE (XEXP (index, 0)) == REG          \
1356           && REG_OK_FOR_BASE_P (XEXP (index, 0))        \
1357           && GET_CODE (XEXP (index, 1)) == CONST_INT    \
1358           && INTVAL (XEXP (index, 1)) == ((MODE) == SFmode ? 4 : 8))\
1359         goto ADDR;                                      \
1360     }                                                   \
1361   else if (GET_CODE (X) == LO_SUM                       \
1362            && GET_CODE (XEXP (X, 0)) == REG             \
1363            && REG_OK_FOR_BASE_P (XEXP (X, 0))           \
1364            && CONSTANT_P (XEXP (X, 1))                  \
1365            && (TARGET_SOFT_FLOAT                        \
1366                /* We can allow symbolic LO_SUM addresses\
1367                   for PA2.0.  */                        \
1368                || (TARGET_PA_20                         \
1369                    && !TARGET_ELF32                     \
1370                    && GET_CODE (XEXP (X, 1)) != CONST_INT)\
1371                || ((MODE) != SFmode                     \
1372                    && (MODE) != DFmode)))               \
1373     goto ADDR;                                          \
1374   else if (GET_CODE (X) == LO_SUM                       \
1375            && GET_CODE (XEXP (X, 0)) == SUBREG          \
1376            && GET_CODE (SUBREG_REG (XEXP (X, 0))) == REG\
1377            && REG_OK_FOR_BASE_P (SUBREG_REG (XEXP (X, 0)))\
1378            && CONSTANT_P (XEXP (X, 1))                  \
1379            && (TARGET_SOFT_FLOAT                        \
1380                /* We can allow symbolic LO_SUM addresses\
1381                   for PA2.0.  */                        \
1382                || (TARGET_PA_20                         \
1383                    && !TARGET_ELF32                     \
1384                    && GET_CODE (XEXP (X, 1)) != CONST_INT)\
1385                || ((MODE) != SFmode                     \
1386                    && (MODE) != DFmode)))               \
1387     goto ADDR;                                          \
1388   else if (GET_CODE (X) == LABEL_REF                    \
1389            || (GET_CODE (X) == CONST_INT                \
1390                && INT_5_BITS (X)))                      \
1391     goto ADDR;                                          \
1392   /* Needed for -fPIC */                                \
1393   else if (GET_CODE (X) == LO_SUM                       \
1394            && GET_CODE (XEXP (X, 0)) == REG             \
1395            && REG_OK_FOR_BASE_P (XEXP (X, 0))           \
1396            && GET_CODE (XEXP (X, 1)) == UNSPEC          \
1397            && (TARGET_SOFT_FLOAT                        \
1398                || (TARGET_PA_20 && !TARGET_ELF32)       \
1399                || ((MODE) != SFmode                     \
1400                    && (MODE) != DFmode)))               \
1401     goto ADDR;                                          \
1402 }
1403
1404 /* Look for machine dependent ways to make the invalid address AD a
1405    valid address.
1406
1407    For the PA, transform:
1408
1409         memory(X + <large int>)
1410
1411    into:
1412
1413         if (<large int> & mask) >= 16
1414           Y = (<large int> & ~mask) + mask + 1  Round up.
1415         else
1416           Y = (<large int> & ~mask)             Round down.
1417         Z = X + Y
1418         memory (Z + (<large int> - Y));
1419
1420    This makes reload inheritance and reload_cse work better since Z
1421    can be reused.
1422
1423    There may be more opportunities to improve code with this hook.  */
1424 #define LEGITIMIZE_RELOAD_ADDRESS(AD, MODE, OPNUM, TYPE, IND, WIN)      \
1425 do {                                                                    \
1426   int offset, newoffset, mask;                                          \
1427   rtx new, temp = NULL_RTX;                                             \
1428                                                                         \
1429   mask = (GET_MODE_CLASS (MODE) == MODE_FLOAT                           \
1430           ? (TARGET_PA_20 && !TARGET_ELF32 ? 0x3fff : 0x1f) : 0x3fff);  \
1431                                                                         \
1432   if (optimize                                                          \
1433       && GET_CODE (AD) == PLUS)                                         \
1434     temp = simplify_binary_operation (PLUS, Pmode,                      \
1435                                       XEXP (AD, 0), XEXP (AD, 1));      \
1436                                                                         \
1437   new = temp ? temp : AD;                                               \
1438                                                                         \
1439   if (optimize                                                          \
1440       && GET_CODE (new) == PLUS                                         \
1441       && GET_CODE (XEXP (new, 0)) == REG                                \
1442       && GET_CODE (XEXP (new, 1)) == CONST_INT)                         \
1443     {                                                                   \
1444       offset = INTVAL (XEXP ((new), 1));                                \
1445                                                                         \
1446       /* Choose rounding direction.  Round up if we are >= halfway.  */ \
1447       if ((offset & mask) >= ((mask + 1) / 2))                          \
1448         newoffset = (offset & ~mask) + mask + 1;                        \
1449       else                                                              \
1450         newoffset = offset & ~mask;                                     \
1451                                                                         \
1452       if (newoffset != 0                                                \
1453           && VAL_14_BITS_P (newoffset))                                 \
1454         {                                                               \
1455                                                                         \
1456           temp = gen_rtx_PLUS (Pmode, XEXP (new, 0),                    \
1457                                GEN_INT (newoffset));                    \
1458           AD = gen_rtx_PLUS (Pmode, temp, GEN_INT (offset - newoffset));\
1459           push_reload (XEXP (AD, 0), 0, &XEXP (AD, 0), 0,               \
1460                              BASE_REG_CLASS, Pmode, VOIDmode, 0, 0,     \
1461                              (OPNUM), (TYPE));                          \
1462           goto WIN;                                                     \
1463         }                                                               \
1464     }                                                                   \
1465 } while (0)
1466
1467
1468
1469 \f
1470 /* Try machine-dependent ways of modifying an illegitimate address
1471    to be legitimate.  If we find one, return the new, valid address.
1472    This macro is used in only one place: `memory_address' in explow.c.
1473
1474    OLDX is the address as it was before break_out_memory_refs was called.
1475    In some cases it is useful to look at this to decide what needs to be done.
1476
1477    MODE and WIN are passed so that this macro can use
1478    GO_IF_LEGITIMATE_ADDRESS.
1479
1480    It is always safe for this macro to do nothing.  It exists to recognize
1481    opportunities to optimize the output.  */
1482
1483 #define LEGITIMIZE_ADDRESS(X, OLDX, MODE, WIN)  \
1484 { rtx orig_x = (X);                             \
1485   (X) = hppa_legitimize_address (X, OLDX, MODE);        \
1486   if ((X) != orig_x && memory_address_p (MODE, X)) \
1487     goto WIN; }
1488
1489 /* Go to LABEL if ADDR (a legitimate address expression)
1490    has an effect that depends on the machine mode it is used for.  */
1491
1492 #define GO_IF_MODE_DEPENDENT_ADDRESS(ADDR,LABEL)        \
1493   if (GET_CODE (ADDR) == PRE_DEC        \
1494       || GET_CODE (ADDR) == POST_DEC    \
1495       || GET_CODE (ADDR) == PRE_INC     \
1496       || GET_CODE (ADDR) == POST_INC)   \
1497     goto LABEL
1498 \f
1499 #define TARGET_ASM_SELECT_SECTION  pa_select_section
1500    
1501 /* Define this macro if references to a symbol must be treated
1502    differently depending on something about the variable or
1503    function named by the symbol (such as what section it is in).
1504
1505    The macro definition, if any, is executed immediately after the
1506    rtl for DECL or other node is created.
1507    The value of the rtl will be a `mem' whose address is a
1508    `symbol_ref'.
1509
1510    The usual thing for this macro to do is to a flag in the
1511    `symbol_ref' (such as `SYMBOL_REF_FLAG') or to store a modified
1512    name string in the `symbol_ref' (if one bit is not enough
1513    information).
1514
1515    On the HP-PA we use this to indicate if a symbol is in text or
1516    data space.  Also, function labels need special treatment.  */
1517
1518 #define TEXT_SPACE_P(DECL)\
1519   (TREE_CODE (DECL) == FUNCTION_DECL                                    \
1520    || (TREE_CODE (DECL) == VAR_DECL                                     \
1521        && TREE_READONLY (DECL) && ! TREE_SIDE_EFFECTS (DECL)            \
1522        && (! DECL_INITIAL (DECL) || ! reloc_needed (DECL_INITIAL (DECL))) \
1523        && !flag_pic)                                                    \
1524    || (TREE_CODE_CLASS (TREE_CODE (DECL)) == 'c'                        \
1525        && !(TREE_CODE (DECL) == STRING_CST && flag_writable_strings)))
1526
1527 #define FUNCTION_NAME_P(NAME)  (*(NAME) == '@')
1528
1529 /* Specify the machine mode that this machine uses
1530    for the index in the tablejump instruction.  */
1531 #define CASE_VECTOR_MODE (TARGET_BIG_SWITCH ? TImode : DImode)
1532
1533 /* Jump tables must be 32 bit aligned, no matter the size of the element.  */
1534 #define ADDR_VEC_ALIGN(ADDR_VEC) 2
1535
1536 /* Define this as 1 if `char' should by default be signed; else as 0.  */
1537 #define DEFAULT_SIGNED_CHAR 1
1538
1539 /* Max number of bytes we can move from memory to memory
1540    in one reasonably fast instruction.  */
1541 #define MOVE_MAX 8
1542
1543 /* Higher than the default as we prefer to use simple move insns
1544    (better scheduling and delay slot filling) and because our
1545    built-in block move is really a 2X unrolled loop. 
1546
1547    Believe it or not, this has to be big enough to allow for copying all
1548    arguments passed in registers to avoid infinite recursion during argument
1549    setup for a function call.  Why?  Consider how we copy the stack slots
1550    reserved for parameters when they may be trashed by a call.  */
1551 #define MOVE_RATIO (TARGET_64BIT ? 8 : 4)
1552
1553 /* Define if operations between registers always perform the operation
1554    on the full register even if a narrower mode is specified.  */
1555 #define WORD_REGISTER_OPERATIONS
1556
1557 /* Define if loading in MODE, an integral mode narrower than BITS_PER_WORD
1558    will either zero-extend or sign-extend.  The value of this macro should
1559    be the code that says which one of the two operations is implicitly
1560    done, NIL if none.  */
1561 #define LOAD_EXTEND_OP(MODE) ZERO_EXTEND
1562
1563 /* Nonzero if access to memory by bytes is slow and undesirable.  */
1564 #define SLOW_BYTE_ACCESS 1
1565
1566 /* Value is 1 if truncating an integer of INPREC bits to OUTPREC bits
1567    is done just by pretending it is already truncated.  */
1568 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC) 1
1569
1570 /* We assume that the store-condition-codes instructions store 0 for false
1571    and some other value for true.  This is the value stored for true.  */
1572
1573 #define STORE_FLAG_VALUE 1
1574
1575 /* When a prototype says `char' or `short', really pass an `int'.  */
1576 #define PROMOTE_PROTOTYPES 1
1577 #define PROMOTE_FUNCTION_RETURN 1
1578
1579 /* Specify the machine mode that pointers have.
1580    After generation of rtl, the compiler makes no further distinction
1581    between pointers and any other objects of this machine mode.  */
1582 #define Pmode word_mode
1583
1584 /* Given a comparison code (EQ, NE, etc.) and the first operand of a COMPARE,
1585    return the mode to be used for the comparison.  For floating-point, CCFPmode
1586    should be used.  CC_NOOVmode should be used when the first operand is a
1587    PLUS, MINUS, or NEG.  CCmode should be used when no special processing is
1588    needed.  */
1589 #define SELECT_CC_MODE(OP,X,Y) \
1590   (GET_MODE_CLASS (GET_MODE (X)) == MODE_FLOAT ? CCFPmode : CCmode)    \
1591
1592 /* A function address in a call instruction
1593    is a byte address (for indexing purposes)
1594    so give the MEM rtx a byte's mode.  */
1595 #define FUNCTION_MODE SImode
1596
1597 /* Define this if addresses of constant functions
1598    shouldn't be put through pseudo regs where they can be cse'd.
1599    Desirable on machines where ordinary constants are expensive
1600    but a CALL with constant address is cheap.  */
1601 #define NO_FUNCTION_CSE
1602
1603 /* Define this to be nonzero if shift instructions ignore all but the low-order
1604    few bits.  */
1605 #define SHIFT_COUNT_TRUNCATED 1
1606
1607 /* Compute the cost of computing a constant rtl expression RTX
1608    whose rtx-code is CODE.  The body of this macro is a portion
1609    of a switch statement.  If the code is computed here,
1610    return it with a return statement.  Otherwise, break from the switch.  */
1611
1612 #define CONST_COSTS(RTX,CODE,OUTER_CODE) \
1613   case CONST_INT:                                                       \
1614     if (INTVAL (RTX) == 0) return 0;                                    \
1615     if (INT_14_BITS (RTX)) return 1;                                    \
1616   case HIGH:                                                            \
1617     return 2;                                                           \
1618   case CONST:                                                           \
1619   case LABEL_REF:                                                       \
1620   case SYMBOL_REF:                                                      \
1621     return 4;                                                           \
1622   case CONST_DOUBLE:                                                    \
1623     if ((RTX == CONST0_RTX (DFmode) || RTX == CONST0_RTX (SFmode))      \
1624         && OUTER_CODE != SET)                                           \
1625       return 0;                                                         \
1626     else                                                                \
1627       return 8;
1628
1629 #define ADDRESS_COST(RTX) \
1630   (GET_CODE (RTX) == REG ? 1 : hppa_address_cost (RTX))
1631
1632 /* Compute extra cost of moving data between one register class
1633    and another.
1634
1635    Make moves from SAR so expensive they should never happen.  We used to
1636    have 0xffff here, but that generates overflow in rare cases.
1637
1638    Copies involving a FP register and a non-FP register are relatively
1639    expensive because they must go through memory.
1640
1641    Other copies are reasonably cheap.  */
1642 #define REGISTER_MOVE_COST(MODE, CLASS1, CLASS2) \
1643  (CLASS1 == SHIFT_REGS ? 0x100                                  \
1644   : FP_REG_CLASS_P (CLASS1) && ! FP_REG_CLASS_P (CLASS2) ? 16   \
1645   : FP_REG_CLASS_P (CLASS2) && ! FP_REG_CLASS_P (CLASS1) ? 16   \
1646   : 2)
1647
1648
1649 /* Provide the costs of a rtl expression.  This is in the body of a
1650    switch on CODE.  The purpose for the cost of MULT is to encourage
1651    `synth_mult' to find a synthetic multiply when reasonable.  */
1652
1653 #define RTX_COSTS(X,CODE,OUTER_CODE)                                    \
1654   case MULT:                                                            \
1655     if (GET_MODE_CLASS (GET_MODE (X)) == MODE_FLOAT)                    \
1656       return COSTS_N_INSNS (3);                                         \
1657     return (TARGET_PA_11 && ! TARGET_DISABLE_FPREGS && ! TARGET_SOFT_FLOAT) \
1658             ? COSTS_N_INSNS (8) : COSTS_N_INSNS (20);   \
1659   case DIV:                                                             \
1660     if (GET_MODE_CLASS (GET_MODE (X)) == MODE_FLOAT)                    \
1661       return COSTS_N_INSNS (14);                                        \
1662   case UDIV:                                                            \
1663   case MOD:                                                             \
1664   case UMOD:                                                            \
1665     return COSTS_N_INSNS (60);                                          \
1666   case PLUS: /* this includes shNadd insns */                           \
1667   case MINUS:                                                           \
1668     if (GET_MODE_CLASS (GET_MODE (X)) == MODE_FLOAT)                    \
1669       return COSTS_N_INSNS (3);                                         \
1670     return COSTS_N_INSNS (1);                                           \
1671   case ASHIFT:                                                          \
1672   case ASHIFTRT:                                                        \
1673   case LSHIFTRT:                                                        \
1674     return COSTS_N_INSNS (1);
1675
1676 /* Adjust the cost of branches.  */
1677 #define BRANCH_COST (pa_cpu == PROCESSOR_8000 ? 2 : 1)
1678
1679 /* Handling the special cases is going to get too complicated for a macro,
1680    just call `pa_adjust_insn_length' to do the real work.  */
1681 #define ADJUST_INSN_LENGTH(INSN, LENGTH)        \
1682   LENGTH += pa_adjust_insn_length (INSN, LENGTH);
1683
1684 /* Millicode insns are actually function calls with some special
1685    constraints on arguments and register usage.
1686
1687    Millicode calls always expect their arguments in the integer argument
1688    registers, and always return their result in %r29 (ret1).  They
1689    are expected to clobber their arguments, %r1, %r29, and the return
1690    pointer which is %r31 on 32-bit and %r2 on 64-bit, and nothing else.
1691
1692    This macro tells reorg that the references to arguments and
1693    millicode calls do not appear to happen until after the millicode call.
1694    This allows reorg to put insns which set the argument registers into the
1695    delay slot of the millicode call -- thus they act more like traditional
1696    CALL_INSNs.
1697
1698    Note we can not consider side effects of the insn to be delayed because
1699    the branch and link insn will clobber the return pointer.  If we happened
1700    to use the return pointer in the delay slot of the call, then we lose.
1701
1702    get_attr_type will try to recognize the given insn, so make sure to
1703    filter out things it will not accept -- SEQUENCE, USE and CLOBBER insns
1704    in particular.  */
1705 #define INSN_REFERENCES_ARE_DELAYED(X) (insn_refs_are_delayed (X))
1706
1707 \f
1708 /* Control the assembler format that we output.  */
1709
1710 /* Output to assembler file text saying following lines
1711    may contain character constants, extra white space, comments, etc.  */
1712
1713 #define ASM_APP_ON ""
1714
1715 /* Output to assembler file text saying following lines
1716    no longer contain unusual constructs.  */
1717
1718 #define ASM_APP_OFF ""
1719
1720 /* Output deferred plabels at the end of the file.  */
1721
1722 #define ASM_FILE_END(FILE) output_deferred_plabels (FILE)
1723
1724 /* This is how to output the definition of a user-level label named NAME,
1725    such as the label on a static function or variable NAME.  */
1726
1727 #define ASM_OUTPUT_LABEL(FILE, NAME)    \
1728   do { assemble_name (FILE, NAME);      \
1729        fputc ('\n', FILE); } while (0)
1730
1731 /* This is how to output a reference to a user-level label named NAME.
1732    `assemble_name' uses this.  */
1733
1734 #define ASM_OUTPUT_LABELREF(FILE,NAME)  \
1735   do {                                  \
1736     const char *xname = (NAME);         \
1737     if (FUNCTION_NAME_P (NAME))         \
1738       xname += 1;                       \
1739     if (xname[0] == '*')                \
1740       xname += 1;                       \
1741     else                                \
1742       fputs (user_label_prefix, FILE);  \
1743     fputs (xname, FILE);                \
1744   } while (0)
1745
1746 /* This is how to output an internal numbered label where
1747    PREFIX is the class of label and NUM is the number within the class.  */
1748
1749 #define ASM_OUTPUT_INTERNAL_LABEL(FILE,PREFIX,NUM)      \
1750   {fprintf (FILE, "%c$%s%04d\n", (PREFIX)[0], (PREFIX) + 1, NUM);}
1751
1752 /* This is how to store into the string LABEL
1753    the symbol_ref name of an internal numbered label where
1754    PREFIX is the class of label and NUM is the number within the class.
1755    This is suitable for output with `assemble_name'.  */
1756
1757 #define ASM_GENERATE_INTERNAL_LABEL(LABEL,PREFIX,NUM)   \
1758   sprintf (LABEL, "*%c$%s%04ld", (PREFIX)[0], (PREFIX) + 1, (long)(NUM))
1759
1760 #define TARGET_ASM_GLOBALIZE_LABEL pa_globalize_label
1761
1762 #define ASM_OUTPUT_ASCII(FILE, P, SIZE)  \
1763   output_ascii ((FILE), (P), (SIZE))
1764
1765 /* This is how to output an element of a case-vector that is absolute.
1766    Note that this method makes filling these branch delay slots
1767    impossible.  */
1768
1769 #define ASM_OUTPUT_ADDR_VEC_ELT(FILE, VALUE)  \
1770   if (TARGET_BIG_SWITCH)                                        \
1771     fprintf (FILE, "\tstw %%r1,-16(%%r30)\n\tldil LR'L$%04d,%%r1\n\tbe RR'L$%04d(%%sr4,%%r1)\n\tldw -16(%%r30),%%r1\n", VALUE, VALUE);          \
1772   else                                                          \
1773     fprintf (FILE, "\tb L$%04d\n\tnop\n", VALUE)
1774
1775 /* Jump tables are executable code and live in the TEXT section on the PA.  */
1776 #define JUMP_TABLES_IN_TEXT_SECTION 1
1777
1778 /* This is how to output an element of a case-vector that is relative.
1779    This must be defined correctly as it is used when generating PIC code.
1780
1781    I believe it safe to use the same definition as ASM_OUTPUT_ADDR_VEC_ELT
1782    on the PA since ASM_OUTPUT_ADDR_VEC_ELT uses pc-relative jump instructions
1783    rather than a table of absolute addresses.  */
1784
1785 #define ASM_OUTPUT_ADDR_DIFF_ELT(FILE, BODY, VALUE, REL)  \
1786   if (TARGET_BIG_SWITCH)                                        \
1787     fprintf (FILE, "\tstw %%r1,-16(%%r30)\n\tldw T'L$%04d(%%r19),%%r1\n\tbv %%r0(%%r1)\n\tldw -16(%%r30),%%r1\n", VALUE);                               \
1788   else                                                          \
1789     fprintf (FILE, "\tb L$%04d\n\tnop\n", VALUE)
1790
1791 /* This is how to output an assembler line
1792    that says to advance the location counter
1793    to a multiple of 2**LOG bytes.  */
1794
1795 #define ASM_OUTPUT_ALIGN(FILE,LOG)      \
1796     fprintf (FILE, "\t.align %d\n", (1<<(LOG)))
1797
1798 #define ASM_OUTPUT_SKIP(FILE,SIZE)  \
1799   fprintf (FILE, "\t.blockz %d\n", (SIZE))
1800
1801 /* This says how to output an assembler line to define a global common symbol
1802    with size SIZE (in bytes) and alignment ALIGN (in bits).  */
1803
1804 #define ASM_OUTPUT_ALIGNED_COMMON(FILE, NAME, SIZE, ALIGNED)            \
1805 { bss_section ();                                                       \
1806   assemble_name ((FILE), (NAME));                                       \
1807   fputs ("\t.comm ", (FILE));                                           \
1808   fprintf ((FILE), "%d\n", MAX ((SIZE), ((ALIGNED) / BITS_PER_UNIT)));}
1809
1810 /* This says how to output an assembler line to define a local common symbol
1811    with size SIZE (in bytes) and alignment ALIGN (in bits).  */
1812
1813 #define ASM_OUTPUT_ALIGNED_LOCAL(FILE, NAME, SIZE, ALIGNED)             \
1814 { bss_section ();                                                       \
1815   fprintf ((FILE), "\t.align %d\n", ((ALIGNED) / BITS_PER_UNIT));       \
1816   assemble_name ((FILE), (NAME));                               \
1817   fprintf ((FILE), "\n\t.block %d\n", (SIZE));}
1818   
1819 /* Store in OUTPUT a string (made with alloca) containing
1820    an assembler-name for a local static variable named NAME.
1821    LABELNO is an integer which is different for each call.  */
1822
1823 #define ASM_FORMAT_PRIVATE_NAME(OUTPUT, NAME, LABELNO)  \
1824 ( (OUTPUT) = (char *) alloca (strlen ((NAME)) + 12),    \
1825   sprintf ((OUTPUT), "%s___%d", (NAME), (LABELNO)))
1826
1827 /* All HP assemblers use "!" to separate logical lines.  */
1828 #define IS_ASM_LOGICAL_LINE_SEPARATOR(C) ((C) == '!')
1829
1830 #define PRINT_OPERAND_PUNCT_VALID_P(CHAR) \
1831   ((CHAR) == '@' || (CHAR) == '#' || (CHAR) == '*' || (CHAR) == '^')
1832
1833 /* Print operand X (an rtx) in assembler syntax to file FILE.
1834    CODE is a letter or dot (`z' in `%z0') or 0 if no letter was specified.
1835    For `%' followed by punctuation, CODE is the punctuation and X is null.
1836
1837    On the HP-PA, the CODE can be `r', meaning this is a register-only operand
1838    and an immediate zero should be represented as `r0'.
1839
1840    Several % codes are defined:
1841    O an operation
1842    C compare conditions
1843    N extract conditions
1844    M modifier to handle preincrement addressing for memory refs.
1845    F modifier to handle preincrement addressing for fp memory refs */
1846
1847 #define PRINT_OPERAND(FILE, X, CODE) print_operand (FILE, X, CODE)
1848
1849 \f
1850 /* Print a memory address as an operand to reference that memory location.  */
1851
1852 #define PRINT_OPERAND_ADDRESS(FILE, ADDR)  \
1853 { register rtx addr = ADDR;                                             \
1854   register rtx base;                                                    \
1855   int offset;                                                           \
1856   switch (GET_CODE (addr))                                              \
1857     {                                                                   \
1858     case REG:                                                           \
1859       fprintf (FILE, "0(%s)", reg_names [REGNO (addr)]);                \
1860       break;                                                            \
1861     case PLUS:                                                          \
1862       if (GET_CODE (XEXP (addr, 0)) == CONST_INT)                       \
1863         offset = INTVAL (XEXP (addr, 0)), base = XEXP (addr, 1);        \
1864       else if (GET_CODE (XEXP (addr, 1)) == CONST_INT)                  \
1865         offset = INTVAL (XEXP (addr, 1)), base = XEXP (addr, 0);        \
1866       else                                                              \
1867         abort ();                                                       \
1868       fprintf (FILE, "%d(%s)", offset, reg_names [REGNO (base)]);       \
1869       break;                                                            \
1870     case LO_SUM:                                                        \
1871       if (!symbolic_operand (XEXP (addr, 1), VOIDmode))                 \
1872         fputs ("R'", FILE);                                             \
1873       else if (flag_pic == 0)                                           \
1874         fputs ("RR'", FILE);                                            \
1875       else                                                              \
1876         fputs ("RT'", FILE);                                            \
1877       output_global_address (FILE, XEXP (addr, 1), 0);                  \
1878       fputs ("(", FILE);                                                \
1879       output_operand (XEXP (addr, 0), 0);                               \
1880       fputs (")", FILE);                                                \
1881       break;                                                            \
1882     case CONST_INT:                                                     \
1883       fprintf (FILE, HOST_WIDE_INT_PRINT_DEC, INTVAL (addr));           \
1884       fprintf (FILE, "(%%r0)");                                         \
1885       break;                                                            \
1886     default:                                                            \
1887       output_addr_const (FILE, addr);                                   \
1888     }}
1889
1890 \f
1891 /* Find the return address associated with the frame given by
1892    FRAMEADDR.  */
1893 #define RETURN_ADDR_RTX(COUNT, FRAMEADDR)                                \
1894   (return_addr_rtx (COUNT, FRAMEADDR))
1895
1896 /* Used to mask out junk bits from the return address, such as
1897    processor state, interrupt status, condition codes and the like.  */
1898 #define MASK_RETURN_ADDR                                                \
1899   /* The privilege level is in the two low order bits, mask em out      \
1900      of the return address.  */                                         \
1901   (GEN_INT (-4))
1902
1903 /* The number of Pmode words for the setjmp buffer.  */
1904 #define JMP_BUF_SIZE 50
1905
1906 /* Only direct calls to static functions are allowed to be sibling (tail)
1907    call optimized.
1908
1909    This restriction is necessary because some linker generated stubs will
1910    store return pointers into rp' in some cases which might clobber a
1911    live value already in rp'.
1912
1913    In a sibcall the current function and the target function share stack
1914    space.  Thus if the path to the current function and the path to the
1915    target function save a value in rp', they save the value into the
1916    same stack slot, which has undesirable consequences.
1917
1918    Because of the deferred binding nature of shared libraries any function
1919    with external scope could be in a different load module and thus require
1920    rp' to be saved when calling that function.  So sibcall optimizations
1921    can only be safe for static function.
1922
1923    Note that GCC never needs return value relocations, so we don't have to
1924    worry about static calls with return value relocations (which require
1925    saving rp').
1926
1927    It is safe to perform a sibcall optimization when the target function
1928    will never return.  */
1929 #define FUNCTION_OK_FOR_SIBCALL(DECL) \
1930   (DECL \
1931    && ! TARGET_PORTABLE_RUNTIME \
1932    && ! TARGET_64BIT \
1933    && ! TREE_PUBLIC (DECL))
1934
1935 #define PREDICATE_CODES                                                 \
1936   {"reg_or_0_operand", {SUBREG, REG, CONST_INT}},                       \
1937   {"call_operand_address", {LABEL_REF, SYMBOL_REF, CONST_INT,           \
1938                             CONST_DOUBLE, CONST, HIGH, CONSTANT_P_RTX}}, \
1939   {"symbolic_operand", {SYMBOL_REF, LABEL_REF, CONST}},                 \
1940   {"symbolic_memory_operand", {SUBREG, MEM}},                           \
1941   {"reg_before_reload_operand", {REG, MEM}},                            \
1942   {"reg_or_nonsymb_mem_operand", {SUBREG, REG, MEM}},                   \
1943   {"reg_or_0_or_nonsymb_mem_operand", {SUBREG, REG, MEM, CONST_INT,     \
1944                                        CONST_DOUBLE}},                  \
1945   {"move_operand", {SUBREG, REG, CONSTANT_P_RTX, CONST_INT, MEM}},      \
1946   {"reg_or_cint_move_operand", {SUBREG, REG, CONST_INT}},               \
1947   {"pic_label_operand", {LABEL_REF, CONST}},                            \
1948   {"fp_reg_operand", {REG}},                                            \
1949   {"arith_operand", {SUBREG, REG, CONST_INT}},                          \
1950   {"arith11_operand", {SUBREG, REG, CONST_INT}},                        \
1951   {"pre_cint_operand", {CONST_INT}},                                    \
1952   {"post_cint_operand", {CONST_INT}},                                   \
1953   {"arith_double_operand", {SUBREG, REG, CONST_DOUBLE}},                \
1954   {"ireg_or_int5_operand", {CONST_INT, REG}},                           \
1955   {"int5_operand", {CONST_INT}},                                        \
1956   {"uint5_operand", {CONST_INT}},                                       \
1957   {"int11_operand", {CONST_INT}},                                       \
1958   {"uint32_operand", {CONST_INT,                                        \
1959    HOST_BITS_PER_WIDE_INT > 32 ? 0 : CONST_DOUBLE}},                    \
1960   {"arith5_operand", {SUBREG, REG, CONST_INT}},                         \
1961   {"and_operand", {SUBREG, REG, CONST_INT}},                            \
1962   {"ior_operand", {CONST_INT}},                                         \
1963   {"lhs_lshift_cint_operand", {CONST_INT}},                             \
1964   {"lhs_lshift_operand", {SUBREG, REG, CONST_INT}},                     \
1965   {"arith32_operand", {SUBREG, REG, CONST_INT}},                        \
1966   {"pc_or_label_operand", {PC, LABEL_REF}},                             \
1967   {"plus_xor_ior_operator", {PLUS, XOR, IOR}},                          \
1968   {"shadd_operand", {CONST_INT}},                                       \
1969   {"basereg_operand", {REG}},                                           \
1970   {"div_operand", {REG, CONST_INT}},                                    \
1971   {"ireg_operand", {REG}},                                              \
1972   {"cmpib_comparison_operator", {EQ, NE, LT, LE, LEU,                   \
1973    GT, GTU, GE}},                                                       \
1974   {"movb_comparison_operator", {EQ, NE, LT, GE}},