OSDN Git Service

(CONDITIONAL_REGISTER_USAGE): When adding the PIC register to the fixed_regs
[pf3gnuchains/gcc-fork.git] / gcc / config / mn10300 / mn10300.h
1 /* Definitions of target machine for GNU compiler.
2    Matsushita MN10300 series
3    Copyright (C) 1996, 1997, 1998, 1999, 2000, 2001, 2002, 2003, 2004
4    Free Software Foundation, Inc.
5    Contributed by Jeff Law (law@cygnus.com).
6
7 This file is part of GCC.
8
9 GCC is free software; you can redistribute it and/or modify
10 it under the terms of the GNU General Public License as published by
11 the Free Software Foundation; either version 2, or (at your option)
12 any later version.
13
14 GCC is distributed in the hope that it will be useful,
15 but WITHOUT ANY WARRANTY; without even the implied warranty of
16 MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
17 GNU General Public License for more details.
18
19 You should have received a copy of the GNU General Public License
20 along with GCC; see the file COPYING.  If not, write to
21 the Free Software Foundation, 59 Temple Place - Suite 330,
22 Boston, MA 02111-1307, USA.  */
23
24
25 #undef ASM_SPEC
26 #undef LIB_SPEC
27 #undef ENDFILE_SPEC
28 #undef LINK_SPEC
29 #define LINK_SPEC "%{mrelax:--relax}"
30 #undef STARTFILE_SPEC
31 #define STARTFILE_SPEC "%{!mno-crt0:%{!shared:%{pg:gcrt0%O%s}%{!pg:%{p:mcrt0%O%s}%{!p:crt0%O%s}}}}"
32
33 /* Names to predefine in the preprocessor for this target machine.  */
34
35 #define TARGET_CPU_CPP_BUILTINS()               \
36   do                                            \
37     {                                           \
38       builtin_define ("__mn10300__");           \
39       builtin_define ("__MN10300__");           \
40     }                                           \
41   while (0)
42
43 #define CPP_SPEC "%{mam33:-D__AM33__} %{mam33-2:-D__AM33__=2 -D__AM33_2__}"
44
45 /* Run-time compilation parameters selecting different hardware subsets.  */
46
47 extern int target_flags;
48
49 extern GTY(()) int mn10300_unspec_int_label_counter;
50
51 /* Macros used in the machine description to test the flags.  */
52
53 /* Macro to define tables used to set the flags.
54    This is a list in braces of pairs in braces,
55    each pair being { "NAME", VALUE }
56    where VALUE is the bits to set or minus the bits to clear.
57    An empty string NAME is used to identify the default VALUE.  */
58
59 /* Generate code to work around mul/mulq bugs on the mn10300.  */
60 #define TARGET_MULT_BUG                 (target_flags & 0x1)
61
62 /* Generate code for the AM33 processor.  */
63 #define TARGET_AM33                     (target_flags & 0x2)
64
65 /* Generate code for the AM33/2.0 processor.  */
66 #define TARGET_AM33_2                   (target_flags & 0x4)
67
68 #define TARGET_SWITCHES  \
69   {{ "mult-bug",        0x1,  N_("Work around hardware multiply bug")}, \
70    { "no-mult-bug",     -0x1, N_("Do not work around hardware multiply bug")},\
71    { "am33",            0x2,  N_("Target the AM33 processor")}, \
72    { "am33",            -(0x1), ""},\
73    { "no-am33",         -0x2, ""},      \
74    { "no-crt0",         0,    N_("No default crt0.o") }, \
75    { "am33-2",          0x6,  N_("Target the AM33/2.0 processor")},   \
76    { "am33-2",          -(0x1), ""},\
77    { "no-am33-2",       -0x4,   ""},  \
78    { "relax",           0,    N_("Enable linker relaxations") }, \
79    { "", TARGET_DEFAULT, NULL}}
80
81 #ifndef TARGET_DEFAULT
82 #define TARGET_DEFAULT 0x1
83 #endif
84
85 /* Print subsidiary information on the compiler version in use.  */
86
87 #define TARGET_VERSION fprintf (stderr, " (MN10300)");
88
89 \f
90 /* Target machine storage layout */
91
92 /* Define this if most significant bit is lowest numbered
93    in instructions that operate on numbered bit-fields.
94    This is not true on the Matsushita MN1003.  */
95 #define BITS_BIG_ENDIAN 0
96
97 /* Define this if most significant byte of a word is the lowest numbered.  */
98 /* This is not true on the Matsushita MN10300.  */
99 #define BYTES_BIG_ENDIAN 0
100
101 /* Define this if most significant word of a multiword number is lowest
102    numbered.
103    This is not true on the Matsushita MN10300.  */
104 #define WORDS_BIG_ENDIAN 0
105
106 /* Width of a word, in units (bytes).  */
107 #define UNITS_PER_WORD          4
108
109 /* Allocation boundary (in *bits*) for storing arguments in argument list.  */
110 #define PARM_BOUNDARY           32
111
112 /* The stack goes in 32 bit lumps.  */
113 #define STACK_BOUNDARY          32
114
115 /* Allocation boundary (in *bits*) for the code of a function.
116    8 is the minimum boundary; it's unclear if bigger alignments
117    would improve performance.  */
118 #define FUNCTION_BOUNDARY 8
119
120 /* No data type wants to be aligned rounder than this.  */
121 #define BIGGEST_ALIGNMENT       32
122
123 /* Alignment of field after `int : 0' in a structure.  */
124 #define EMPTY_FIELD_BOUNDARY 32
125
126 /* Define this if move instructions will actually fail to work
127    when given unaligned data.  */
128 #define STRICT_ALIGNMENT 1
129
130 /* Define this as 1 if `char' should by default be signed; else as 0.  */
131 #define DEFAULT_SIGNED_CHAR 0
132 \f
133 /* Standard register usage.  */
134
135 /* Number of actual hardware registers.
136    The hardware registers are assigned numbers for the compiler
137    from 0 to just below FIRST_PSEUDO_REGISTER.
138
139    All registers that the compiler knows about must be given numbers,
140    even those that are not normally considered general registers.  */
141
142 #define FIRST_PSEUDO_REGISTER 50
143
144 /* Specify machine-specific register numbers.  */
145 #define FIRST_DATA_REGNUM 0
146 #define LAST_DATA_REGNUM 3
147 #define FIRST_ADDRESS_REGNUM 4
148 #define LAST_ADDRESS_REGNUM 8
149 #define FIRST_EXTENDED_REGNUM 10
150 #define LAST_EXTENDED_REGNUM 17
151 #define FIRST_FP_REGNUM 18
152 #define LAST_FP_REGNUM 49
153
154 /* Specify the registers used for certain standard purposes.
155    The values of these macros are register numbers.  */
156
157 /* Register to use for pushing function arguments.  */
158 #define STACK_POINTER_REGNUM (LAST_ADDRESS_REGNUM+1)
159
160 /* Base register for access to local variables of the function.  */
161 #define FRAME_POINTER_REGNUM (LAST_ADDRESS_REGNUM-1)
162
163 /* Base register for access to arguments of the function.  This
164    is a fake register and will be eliminated into either the frame
165    pointer or stack pointer.  */
166 #define ARG_POINTER_REGNUM LAST_ADDRESS_REGNUM
167
168 /* Register in which static-chain is passed to a function.  */
169 #define STATIC_CHAIN_REGNUM (FIRST_ADDRESS_REGNUM+1)
170
171 /* 1 for registers that have pervasive standard uses
172    and are not available for the register allocator.  */
173
174 #define FIXED_REGISTERS \
175   { 0, 0, 0, 0, 0, 0, 0, 0, 1, 1, 0, 0, 0, 0, 0, 0, 0, 0 \
176   , 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0 \
177   , 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0 \
178   }
179
180 /* 1 for registers not available across function calls.
181    These must include the FIXED_REGISTERS and also any
182    registers that can be used without being saved.
183    The latter must include the registers where values are returned
184    and the register where structure-value addresses are passed.
185    Aside from that, you can include as many other registers as you
186    like.  */
187
188 #define CALL_USED_REGISTERS \
189   { 1, 1, 0, 0, 1, 1, 0, 0, 1, 1, 1, 1, 1, 1, 0, 0, 0, 0 \
190   , 1, 1, 1, 1, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0 \
191   , 0, 0, 0, 0, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1 \
192   }
193
194 #define REG_ALLOC_ORDER \
195   { 0, 1, 4, 5, 2, 3, 6, 7, 10, 11, 12, 13, 14, 15, 16, 17, 8, 9 \
196   , 42, 43, 44, 45, 46, 47, 48, 49, 34, 35, 36, 37, 38, 39, 40, 41 \
197   , 18, 19, 20, 21, 22, 23, 24, 25, 26, 27, 28, 29, 30, 31, 32, 33 \
198   }
199
200 #define CONDITIONAL_REGISTER_USAGE \
201 {                                               \
202   unsigned int i;                               \
203                                                 \
204   if (!TARGET_AM33)                             \
205     {                                           \
206       for (i = FIRST_EXTENDED_REGNUM;           \
207            i <= LAST_EXTENDED_REGNUM; i++)      \
208         fixed_regs[i] = call_used_regs[i] = 1;  \
209     }                                           \
210   if (!TARGET_AM33_2)                           \
211     {                                           \
212       for (i = FIRST_FP_REGNUM;                 \
213            i <= LAST_FP_REGNUM;                 \
214            i++)                                 \
215         fixed_regs[i] = call_used_regs[i] = 1;  \
216     }                                           \
217   if (flag_pic)                                 \
218     fixed_regs[PIC_OFFSET_TABLE_REGNUM] =       \
219     call_used_regs[PIC_OFFSET_TABLE_REGNUM] = 1;\
220 }
221
222 /* Return number of consecutive hard regs needed starting at reg REGNO
223    to hold something of mode MODE.
224
225    This is ordinarily the length in words of a value of mode MODE
226    but can be less for certain modes in special long registers.  */
227
228 #define HARD_REGNO_NREGS(REGNO, MODE)   \
229   ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD)
230
231 /* Value is 1 if hard register REGNO can hold a value of machine-mode
232    MODE.  */
233
234 #define HARD_REGNO_MODE_OK(REGNO, MODE) \
235  ((REGNO_REG_CLASS (REGNO) == DATA_REGS \
236    || (TARGET_AM33 && REGNO_REG_CLASS (REGNO) == ADDRESS_REGS) \
237    || REGNO_REG_CLASS (REGNO) == EXTENDED_REGS) \
238   ? ((REGNO) & 1) == 0 || GET_MODE_SIZE (MODE) <= 4     \
239   : ((REGNO) & 1) == 0 || GET_MODE_SIZE (MODE) == 4)
240
241 /* Value is 1 if it is a good idea to tie two pseudo registers
242    when one has mode MODE1 and one has mode MODE2.
243    If HARD_REGNO_MODE_OK could produce different values for MODE1 and MODE2,
244    for any hard reg, then this must be 0 for correct output.  */
245 #define MODES_TIEABLE_P(MODE1, MODE2) \
246   (TARGET_AM33  \
247    || MODE1 == MODE2 \
248    || (GET_MODE_SIZE (MODE1) <= 4 && GET_MODE_SIZE (MODE2) <= 4))
249
250 /* 4 data, and effectively 3 address registers is small as far as I'm
251    concerned.  */
252 #define SMALL_REGISTER_CLASSES 1
253 \f
254 /* Define the classes of registers for register constraints in the
255    machine description.  Also define ranges of constants.
256
257    One of the classes must always be named ALL_REGS and include all hard regs.
258    If there is more than one class, another class must be named NO_REGS
259    and contain no registers.
260
261    The name GENERAL_REGS must be the name of a class (or an alias for
262    another name such as ALL_REGS).  This is the class of registers
263    that is allowed by "g" or "r" in a register constraint.
264    Also, registers outside this class are allocated only when
265    instructions express preferences for them.
266
267    The classes must be numbered in nondecreasing order; that is,
268    a larger-numbered class must never be contained completely
269    in a smaller-numbered class.
270
271    For any two classes, it is very desirable that there be another
272    class that represents their union.  */
273    
274 enum reg_class {
275   NO_REGS, DATA_REGS, ADDRESS_REGS, SP_REGS,
276   DATA_OR_ADDRESS_REGS, SP_OR_ADDRESS_REGS, 
277   EXTENDED_REGS, DATA_OR_EXTENDED_REGS, ADDRESS_OR_EXTENDED_REGS,
278   SP_OR_EXTENDED_REGS, SP_OR_ADDRESS_OR_EXTENDED_REGS, 
279   FP_REGS, FP_ACC_REGS,
280   GENERAL_REGS, ALL_REGS, LIM_REG_CLASSES
281 };
282
283 #define N_REG_CLASSES (int) LIM_REG_CLASSES
284
285 /* Give names of register classes as strings for dump file.  */
286
287 #define REG_CLASS_NAMES \
288 { "NO_REGS", "DATA_REGS", "ADDRESS_REGS", \
289   "SP_REGS", "DATA_OR_ADDRESS_REGS", "SP_OR_ADDRESS_REGS", \
290   "EXTENDED_REGS", \
291   "DATA_OR_EXTENDED_REGS", "ADDRESS_OR_EXTENDED_REGS", \
292   "SP_OR_EXTENDED_REGS", "SP_OR_ADDRESS_OR_EXTENDED_REGS", \
293   "FP_REGS", "FP_ACC_REGS", \
294   "GENERAL_REGS", "ALL_REGS", "LIM_REGS" }
295
296 /* Define which registers fit in which classes.
297    This is an initializer for a vector of HARD_REG_SET
298    of length N_REG_CLASSES.  */
299
300 #define REG_CLASS_CONTENTS                      \
301 {  { 0, 0 },            /* No regs      */      \
302  { 0x0000f, 0 },        /* DATA_REGS */         \
303  { 0x001f0, 0 },        /* ADDRESS_REGS */      \
304  { 0x00200, 0 },        /* SP_REGS */           \
305  { 0x001ff, 0 },        /* DATA_OR_ADDRESS_REGS */\
306  { 0x003f0, 0 },        /* SP_OR_ADDRESS_REGS */\
307  { 0x3fc00, 0 },        /* EXTENDED_REGS */     \
308  { 0x3fc0f, 0 },        /* DATA_OR_EXTENDED_REGS */     \
309  { 0x3fdf0, 0 },        /* ADDRESS_OR_EXTENDED_REGS */  \
310  { 0x3fe00, 0 },        /* SP_OR_EXTENDED_REGS */       \
311  { 0x3fff0, 0 },        /* SP_OR_ADDRESS_OR_EXTENDED_REGS */    \
312  { 0xfffc0000, 0x3ffff }, /* FP_REGS */         \
313  { 0x03fc0000, 0 },     /* FP_ACC_REGS */       \
314  { 0x3fdff, 0 },        /* GENERAL_REGS */      \
315  { 0xffffffff, 0x3ffff } /* ALL_REGS    */      \
316 }
317
318 /* The same information, inverted:
319    Return the class number of the smallest class containing
320    reg number REGNO.  This could be a conditional expression
321    or could index an array.  */
322
323 #define REGNO_REG_CLASS(REGNO) \
324   ((REGNO) <= LAST_DATA_REGNUM ? DATA_REGS : \
325    (REGNO) <= LAST_ADDRESS_REGNUM ? ADDRESS_REGS : \
326    (REGNO) == STACK_POINTER_REGNUM ? SP_REGS : \
327    (REGNO) <= LAST_EXTENDED_REGNUM ? EXTENDED_REGS : \
328    (REGNO) <= LAST_FP_REGNUM ? FP_REGS : \
329    NO_REGS)
330
331 /* The class value for index registers, and the one for base regs.  */
332 #define INDEX_REG_CLASS DATA_OR_EXTENDED_REGS
333 #define BASE_REG_CLASS  SP_OR_ADDRESS_REGS
334
335 /* Get reg_class from a letter such as appears in the machine description.  */
336
337 #define REG_CLASS_FROM_LETTER(C) \
338   ((C) == 'd' ? DATA_REGS : \
339    (C) == 'a' ? ADDRESS_REGS : \
340    (C) == 'y' ? SP_REGS : \
341    ! TARGET_AM33 ? NO_REGS : \
342    (C) == 'x' ? EXTENDED_REGS : \
343    ! TARGET_AM33_2 ? NO_REGS : \
344    (C) == 'f' ? FP_REGS : \
345    (C) == 'A' ? FP_ACC_REGS : \
346    NO_REGS)
347
348 /* Macros to check register numbers against specific register classes.  */
349
350 /* The macros REG_OK_FOR..._P assume that the arg is a REG rtx
351    and check its validity for a certain class.
352    We have two alternate definitions for each of them.
353    The usual definition accepts all pseudo regs; the other rejects
354    them unless they have been allocated suitable hard regs.
355    The symbol REG_OK_STRICT causes the latter definition to be used.
356
357    Most source files want to accept pseudo regs in the hope that
358    they will get allocated to the class that the insn wants them to be in.
359    Source files for reload pass need to be strict.
360    After reload, it makes no difference, since pseudo regs have
361    been eliminated by then.  */
362
363 /* These assume that REGNO is a hard or pseudo reg number.
364    They give nonzero only if REGNO is a hard reg of the suitable class
365    or a pseudo reg currently allocated to a suitable hard reg.
366    Since they use reg_renumber, they are safe only once reg_renumber
367    has been allocated, which happens in local-alloc.c.  */
368
369 #ifndef REG_OK_STRICT
370 # define REG_STRICT 0
371 #else
372 # define REG_STRICT 1
373 #endif
374
375 # define REGNO_IN_RANGE_P(regno,min,max,strict) \
376   (IN_RANGE ((regno), (min), (max))             \
377    || ((strict)                                 \
378        ? (reg_renumber                          \
379           && reg_renumber[(regno)] >= (min)     \
380           && reg_renumber[(regno)] <= (max))    \
381        : (regno) >= FIRST_PSEUDO_REGISTER))
382
383 #define REGNO_DATA_P(regno, strict) \
384   (REGNO_IN_RANGE_P ((regno), FIRST_DATA_REGNUM, LAST_DATA_REGNUM, \
385                      (strict)))
386 #define REGNO_ADDRESS_P(regno, strict) \
387   (REGNO_IN_RANGE_P ((regno), FIRST_ADDRESS_REGNUM, LAST_ADDRESS_REGNUM, \
388                      (strict)))
389 #define REGNO_SP_P(regno, strict) \
390   (REGNO_IN_RANGE_P ((regno), STACK_POINTER_REGNUM, STACK_POINTER_REGNUM, \
391                      (strict)))
392 #define REGNO_EXTENDED_P(regno, strict) \
393   (REGNO_IN_RANGE_P ((regno), FIRST_EXTENDED_REGNUM, LAST_EXTENDED_REGNUM, \
394                      (strict)))
395 #define REGNO_AM33_P(regno, strict) \
396   (REGNO_DATA_P ((regno), (strict)) || REGNO_ADDRESS_P ((regno), (strict)) \
397    || REGNO_EXTENDED_P ((regno), (strict)))
398 #define REGNO_FP_P(regno, strict) \
399   (REGNO_IN_RANGE_P ((regno), FIRST_FP_REGNUM, LAST_FP_REGNUM, (strict)))
400
401 #define REGNO_STRICT_OK_FOR_BASE_P(regno, strict) \
402   (REGNO_SP_P ((regno), (strict)) \
403    || REGNO_ADDRESS_P ((regno), (strict)) \
404    || REGNO_EXTENDED_P ((regno), (strict)))
405 #define REGNO_OK_FOR_BASE_P(regno) \
406   (REGNO_STRICT_OK_FOR_BASE_P ((regno), REG_STRICT))
407 #define REG_OK_FOR_BASE_P(X) \
408   (REGNO_OK_FOR_BASE_P (REGNO (X)))
409
410 #define REGNO_STRICT_OK_FOR_BIT_BASE_P(regno, strict) \
411   (REGNO_SP_P ((regno), (strict)) || REGNO_ADDRESS_P ((regno), (strict)))
412 #define REGNO_OK_FOR_BIT_BASE_P(regno) \
413   (REGNO_STRICT_OK_FOR_BIT_BASE_P ((regno), REG_STRICT))
414 #define REG_OK_FOR_BIT_BASE_P(X) \
415   (REGNO_OK_FOR_BIT_BASE_P (REGNO (X)))
416
417 #define REGNO_STRICT_OK_FOR_INDEX_P(regno, strict) \
418   (REGNO_DATA_P ((regno), (strict)) || REGNO_EXTENDED_P ((regno), (strict)))
419 #define REGNO_OK_FOR_INDEX_P(regno) \
420   (REGNO_STRICT_OK_FOR_INDEX_P ((regno), REG_STRICT))
421 #define REG_OK_FOR_INDEX_P(X) \
422   (REGNO_OK_FOR_INDEX_P (REGNO (X)))
423
424 /* Given an rtx X being reloaded into a reg required to be
425    in class CLASS, return the class of reg to actually use.
426    In general this is just CLASS; but on some machines
427    in some cases it is preferable to use a more restrictive class.  */
428
429 #define PREFERRED_RELOAD_CLASS(X,CLASS)                         \
430   ((X) == stack_pointer_rtx && (CLASS) != SP_REGS               \
431    ? ADDRESS_OR_EXTENDED_REGS                                   \
432    : (GET_CODE (X) == MEM                                       \
433       || (GET_CODE (X) == REG                                   \
434           && REGNO (X) >= FIRST_PSEUDO_REGISTER)                \
435       || (GET_CODE (X) == SUBREG                                \
436           && GET_CODE (SUBREG_REG (X)) == REG                   \
437           && REGNO (SUBREG_REG (X)) >= FIRST_PSEUDO_REGISTER)   \
438       ? LIMIT_RELOAD_CLASS (GET_MODE (X), CLASS)                \
439       : (CLASS)))
440
441 #define PREFERRED_OUTPUT_RELOAD_CLASS(X,CLASS) \
442   (X == stack_pointer_rtx && CLASS != SP_REGS \
443    ? ADDRESS_OR_EXTENDED_REGS : CLASS)
444
445 #define LIMIT_RELOAD_CLASS(MODE, CLASS) \
446   (!TARGET_AM33 && (MODE == QImode || MODE == HImode) ? DATA_REGS : CLASS)
447
448 #define SECONDARY_RELOAD_CLASS(CLASS,MODE,IN) \
449   secondary_reload_class(CLASS,MODE,IN)
450
451 /* Return the maximum number of consecutive registers
452    needed to represent mode MODE in a register of class CLASS.  */
453
454 #define CLASS_MAX_NREGS(CLASS, MODE)    \
455   ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD)
456
457 /* A class that contains registers which the compiler must always
458    access in a mode that is the same size as the mode in which it
459    loaded the register.  */
460 #define CLASS_CANNOT_CHANGE_SIZE FP_REGS
461
462 /* The letters I, J, K, L, M, N, O, P in a register constraint string
463    can be used to stand for particular ranges of immediate operands.
464    This macro defines what the ranges are.
465    C is the letter, and VALUE is a constant value.
466    Return 1 if VALUE is in the range specified by C.  */
467
468 #define INT_8_BITS(VALUE) ((unsigned) (VALUE) + 0x80 < 0x100)
469 #define INT_16_BITS(VALUE) ((unsigned) (VALUE) + 0x8000 < 0x10000)
470
471 #define CONST_OK_FOR_I(VALUE) ((VALUE) == 0)
472 #define CONST_OK_FOR_J(VALUE) ((VALUE) == 1)
473 #define CONST_OK_FOR_K(VALUE) ((VALUE) == 2)
474 #define CONST_OK_FOR_L(VALUE) ((VALUE) == 4)
475 #define CONST_OK_FOR_M(VALUE) ((VALUE) == 3)
476 #define CONST_OK_FOR_N(VALUE) ((VALUE) == 255 || (VALUE) == 65535)
477
478 #define CONST_OK_FOR_LETTER_P(VALUE, C) \
479   ((C) == 'I' ? CONST_OK_FOR_I (VALUE) : \
480    (C) == 'J' ? CONST_OK_FOR_J (VALUE) : \
481    (C) == 'K' ? CONST_OK_FOR_K (VALUE) : \
482    (C) == 'L' ? CONST_OK_FOR_L (VALUE) : \
483    (C) == 'M' ? CONST_OK_FOR_M (VALUE) : \
484    (C) == 'N' ? CONST_OK_FOR_N (VALUE) : 0)
485
486
487 /* Similar, but for floating constants, and defining letters G and H.
488    Here VALUE is the CONST_DOUBLE rtx itself. 
489      
490   `G' is a floating-point zero.  */
491
492 #define CONST_DOUBLE_OK_FOR_LETTER_P(VALUE, C) \
493   ((C) == 'G' ? (GET_MODE_CLASS (GET_MODE (VALUE)) == MODE_FLOAT        \
494                  && (VALUE) == CONST0_RTX (GET_MODE (VALUE))) : 0)
495
496 \f
497 /* Stack layout; function entry, exit and calling.  */
498
499 /* Define this if pushing a word on the stack
500    makes the stack pointer a smaller address.  */
501
502 #define STACK_GROWS_DOWNWARD
503
504 /* Define this if the nominal address of the stack frame
505    is at the high-address end of the local variables;
506    that is, each additional local variable allocated
507    goes at a more negative offset in the frame.  */
508
509 #define FRAME_GROWS_DOWNWARD
510
511 /* Offset within stack frame to start allocating local variables at.
512    If FRAME_GROWS_DOWNWARD, this is the offset to the END of the
513    first local allocated.  Otherwise, it is the offset to the BEGINNING
514    of the first local allocated.  */
515
516 #define STARTING_FRAME_OFFSET 0
517
518 /* Offset of first parameter from the argument pointer register value.  */
519 /* Is equal to the size of the saved fp + pc, even if an fp isn't
520    saved since the value is used before we know.  */
521
522 #define FIRST_PARM_OFFSET(FNDECL) 4
523
524 #define ELIMINABLE_REGS                         \
525 {{ ARG_POINTER_REGNUM, STACK_POINTER_REGNUM},   \
526  { ARG_POINTER_REGNUM, FRAME_POINTER_REGNUM},   \
527  { FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM}}
528
529 #define CAN_ELIMINATE(FROM, TO) 1
530
531 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET) \
532   OFFSET = initial_offset (FROM, TO)
533
534 /* We can debug without frame pointers on the mn10300, so eliminate
535    them whenever possible.  */
536 #define FRAME_POINTER_REQUIRED 0
537 #define CAN_DEBUG_WITHOUT_FP
538
539 /* Value is the number of bytes of arguments automatically
540    popped when returning from a subroutine call.
541    FUNDECL is the declaration node of the function (as a tree),
542    FUNTYPE is the data type of the function (as a tree),
543    or for a library call it is an identifier node for the subroutine name.
544    SIZE is the number of bytes of arguments passed on the stack.  */
545
546 #define RETURN_POPS_ARGS(FUNDECL,FUNTYPE,SIZE) 0
547
548 /* We use d0/d1 for passing parameters, so allocate 8 bytes of space
549    for a register flushback area.  */
550 #define REG_PARM_STACK_SPACE(DECL) 8
551 #define OUTGOING_REG_PARM_STACK_SPACE
552 #define ACCUMULATE_OUTGOING_ARGS 1
553
554 /* So we can allocate space for return pointers once for the function
555    instead of around every call.  */
556 #define STACK_POINTER_OFFSET 4
557
558 /* 1 if N is a possible register number for function argument passing.
559    On the MN10300, no registers are used in this way.  */
560
561 #define FUNCTION_ARG_REGNO_P(N) ((N) <= 1)
562
563 \f
564 /* Define a data type for recording info about an argument list
565    during the scan of that argument list.  This data type should
566    hold all necessary information about the function itself
567    and about the args processed so far, enough to enable macros
568    such as FUNCTION_ARG to determine where the next arg should go.
569
570    On the MN10300, this is a single integer, which is a number of bytes
571    of arguments scanned so far.  */
572
573 #define CUMULATIVE_ARGS struct cum_arg
574 struct cum_arg {int nbytes; };
575
576 /* Initialize a variable CUM of type CUMULATIVE_ARGS
577    for a call to a function whose data type is FNTYPE.
578    For a library call, FNTYPE is 0.
579
580    On the MN10300, the offset starts at 0.  */
581
582 #define INIT_CUMULATIVE_ARGS(CUM, FNTYPE, LIBNAME, INDIRECT, N_NAMED_ARGS) \
583  ((CUM).nbytes = 0)
584
585 /* Update the data in CUM to advance over an argument
586    of mode MODE and data type TYPE.
587    (TYPE is null for libcalls where that information may not be available.)  */
588
589 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED)    \
590  ((CUM).nbytes += ((MODE) != BLKmode                    \
591                    ? (GET_MODE_SIZE (MODE) + 3) & ~3    \
592                    : (int_size_in_bytes (TYPE) + 3) & ~3))
593
594 /* Define where to put the arguments to a function.
595    Value is zero to push the argument on the stack,
596    or a hard register in which to store the argument.
597
598    MODE is the argument's machine mode.
599    TYPE is the data type of the argument (as a tree).
600     This is null for libcalls where that information may
601     not be available.
602    CUM is a variable of type CUMULATIVE_ARGS which gives info about
603     the preceding args and about the function being called.
604    NAMED is nonzero if this argument is a named parameter
605     (otherwise it is an extra parameter matching an ellipsis).  */
606
607 /* On the MN10300 all args are pushed.  */   
608
609 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED) \
610   function_arg (&CUM, MODE, TYPE, NAMED)
611
612 #define FUNCTION_ARG_PARTIAL_NREGS(CUM, MODE, TYPE, NAMED) \
613   function_arg_partial_nregs (&CUM, MODE, TYPE, NAMED)
614
615 /* Define how to find the value returned by a function.
616    VALTYPE is the data type of the value (as a tree).
617    If the precise function being called is known, FUNC is its FUNCTION_DECL;
618    otherwise, FUNC is 0.  */
619
620 #define FUNCTION_VALUE(VALTYPE, FUNC) \
621   gen_rtx_REG (TYPE_MODE (VALTYPE), POINTER_TYPE_P (VALTYPE) \
622                ? FIRST_ADDRESS_REGNUM : FIRST_DATA_REGNUM)
623
624 /* Define how to find the value returned by a library function
625    assuming the value has mode MODE.  */
626
627 #define LIBCALL_VALUE(MODE) gen_rtx_REG (MODE, FIRST_DATA_REGNUM)
628
629 /* 1 if N is a possible register number for a function value.  */
630
631 #define FUNCTION_VALUE_REGNO_P(N) \
632   ((N) == FIRST_DATA_REGNUM || (N) == FIRST_ADDRESS_REGNUM)
633
634 #define DEFAULT_PCC_STRUCT_RETURN 0
635
636 /* EXIT_IGNORE_STACK should be nonzero if, when returning from a function,
637    the stack pointer does not matter.  The value is tested only in
638    functions that have frame pointers.
639    No definition is equivalent to always zero.  */
640
641 #define EXIT_IGNORE_STACK 1
642
643 /* Output assembler code to FILE to increment profiler label # LABELNO
644    for profiling a function entry.  */
645
646 #define FUNCTION_PROFILER(FILE, LABELNO) ;
647
648 #define TRAMPOLINE_TEMPLATE(FILE)                       \
649   do {                                                  \
650     fprintf (FILE, "\tadd -4,sp\n");                    \
651     fprintf (FILE, "\t.long 0x0004fffa\n");             \
652     fprintf (FILE, "\tmov (0,sp),a0\n");                \
653     fprintf (FILE, "\tadd 4,sp\n");                     \
654     fprintf (FILE, "\tmov (13,a0),a1\n");               \
655     fprintf (FILE, "\tmov (17,a0),a0\n");               \
656     fprintf (FILE, "\tjmp (a0)\n");                     \
657     fprintf (FILE, "\t.long 0\n");                      \
658     fprintf (FILE, "\t.long 0\n");                      \
659   } while (0)
660
661 /* Length in units of the trampoline for entering a nested function.  */
662
663 #define TRAMPOLINE_SIZE 0x1b
664
665 #define TRAMPOLINE_ALIGNMENT 32
666
667 /* Emit RTL insns to initialize the variable parts of a trampoline.
668    FNADDR is an RTX for the address of the function's pure code.
669    CXT is an RTX for the static chain value for the function.  */
670
671 #define INITIALIZE_TRAMPOLINE(TRAMP, FNADDR, CXT)                       \
672 {                                                                       \
673   emit_move_insn (gen_rtx_MEM (SImode, plus_constant ((TRAMP), 0x14)),  \
674                  (CXT));                                                \
675   emit_move_insn (gen_rtx_MEM (SImode, plus_constant ((TRAMP), 0x18)),  \
676                  (FNADDR));                                             \
677 }
678 /* A C expression whose value is RTL representing the value of the return
679    address for the frame COUNT steps up from the current frame.
680
681    On the mn10300, the return address is not at a constant location
682    due to the frame layout.  Luckily, it is at a constant offset from
683    the argument pointer, so we define RETURN_ADDR_RTX to return a
684    MEM using arg_pointer_rtx.  Reload will replace arg_pointer_rtx
685    with a reference to the stack/frame pointer + an appropriate offset.  */
686
687 #define RETURN_ADDR_RTX(COUNT, FRAME)   \
688   ((COUNT == 0)                         \
689    ? gen_rtx_MEM (Pmode, arg_pointer_rtx) \
690    : (rtx) 0)
691
692 /* Implement `va_start' for varargs and stdarg.  */
693 #define EXPAND_BUILTIN_VA_START(valist, nextarg) \
694   mn10300_va_start (valist, nextarg)
695 \f
696 /* 1 if X is an rtx for a constant that is a valid address.  */
697
698 #define CONSTANT_ADDRESS_P(X)   CONSTANT_P (X)
699
700 /* Extra constraints.  */
701  
702 #define OK_FOR_Q(OP) \
703    (GET_CODE (OP) == MEM && ! CONSTANT_ADDRESS_P (XEXP (OP, 0)))
704
705 #define OK_FOR_R(OP) \
706    (GET_CODE (OP) == MEM                                        \
707     && GET_MODE (OP) == QImode                                  \
708     && (CONSTANT_ADDRESS_P (XEXP (OP, 0))                       \
709         || (GET_CODE (XEXP (OP, 0)) == REG                      \
710             && REG_OK_FOR_BIT_BASE_P (XEXP (OP, 0))             \
711             && XEXP (OP, 0) != stack_pointer_rtx)               \
712         || (GET_CODE (XEXP (OP, 0)) == PLUS                     \
713             && GET_CODE (XEXP (XEXP (OP, 0), 0)) == REG         \
714             && REG_OK_FOR_BIT_BASE_P (XEXP (XEXP (OP, 0), 0))   \
715             && XEXP (XEXP (OP, 0), 0) != stack_pointer_rtx      \
716             && GET_CODE (XEXP (XEXP (OP, 0), 1)) == CONST_INT   \
717             && INT_8_BITS (INTVAL (XEXP (XEXP (OP, 0), 1))))))
718          
719 #define OK_FOR_T(OP) \
720    (GET_CODE (OP) == MEM                                        \
721     && GET_MODE (OP) == QImode                                  \
722     && (GET_CODE (XEXP (OP, 0)) == REG                          \
723         && REG_OK_FOR_BIT_BASE_P (XEXP (OP, 0))                 \
724         && XEXP (OP, 0) != stack_pointer_rtx))
725
726 #define EXTRA_CONSTRAINT(OP, C) \
727  ((C) == 'R' ? OK_FOR_R (OP) \
728   : (C) == 'Q' ? OK_FOR_Q (OP) \
729   : (C) == 'S' && flag_pic \
730   ? GET_CODE (OP) == UNSPEC && (XINT (OP, 1) == UNSPEC_PLT \
731                                 || XINT (OP, 1) == UNSPEC_PIC) \
732   : (C) == 'S' ? GET_CODE (OP) == SYMBOL_REF \
733   : (C) == 'T' ? OK_FOR_T (OP) \
734   : 0)
735
736 /* Maximum number of registers that can appear in a valid memory address.  */
737
738 #define MAX_REGS_PER_ADDRESS 2
739
740 \f
741 #define HAVE_POST_INCREMENT (TARGET_AM33)
742
743 /* GO_IF_LEGITIMATE_ADDRESS recognizes an RTL expression
744    that is a valid memory address for an instruction.
745    The MODE argument is the machine mode for the MEM expression
746    that wants to use this address.
747
748    The other macros defined here are used only in GO_IF_LEGITIMATE_ADDRESS,
749    except for CONSTANT_ADDRESS_P which is actually
750    machine-independent.
751
752    On the mn10300, the value in the address register must be
753    in the same memory space/segment as the effective address.
754
755    This is problematical for reload since it does not understand
756    that base+index != index+base in a memory reference.
757
758    Note it is still possible to use reg+reg addressing modes,
759    it's just much more difficult.  For a discussion of a possible
760    workaround and solution, see the comments in pa.c before the
761    function record_unscaled_index_insn_codes.  */
762
763 /* Accept either REG or SUBREG where a register is valid.  */
764   
765 #define RTX_OK_FOR_BASE_P(X, strict)                            \
766   ((REG_P (X) && REGNO_STRICT_OK_FOR_BASE_P (REGNO (X),         \
767                                              (strict)))         \
768    || (GET_CODE (X) == SUBREG && REG_P (SUBREG_REG (X))         \
769        && REGNO_STRICT_OK_FOR_BASE_P (REGNO (SUBREG_REG (X)),   \
770                                       (strict))))
771
772 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, ADDR)         \
773 do                                                      \
774   {                                                     \
775     if (legitimate_address_p ((MODE), (X), REG_STRICT)) \
776       goto ADDR;                                        \
777   }                                                     \
778 while (0) 
779
780 \f
781 /* Try machine-dependent ways of modifying an illegitimate address
782    to be legitimate.  If we find one, return the new, valid address.
783    This macro is used in only one place: `memory_address' in explow.c.
784
785    OLDX is the address as it was before break_out_memory_refs was called.
786    In some cases it is useful to look at this to decide what needs to be done.
787
788    MODE and WIN are passed so that this macro can use
789    GO_IF_LEGITIMATE_ADDRESS.
790
791    It is always safe for this macro to do nothing.  It exists to recognize
792    opportunities to optimize the output.  */
793
794 #define LEGITIMIZE_ADDRESS(X, OLDX, MODE, WIN)  \
795 { rtx orig_x = (X);                             \
796   (X) = legitimize_address (X, OLDX, MODE);     \
797   if ((X) != orig_x && memory_address_p (MODE, X)) \
798     goto WIN; }
799
800 /* Go to LABEL if ADDR (a legitimate address expression)
801    has an effect that depends on the machine mode it is used for.  */
802
803 #define GO_IF_MODE_DEPENDENT_ADDRESS(ADDR,LABEL)        \
804   if (GET_CODE (ADDR) == POST_INC) \
805     goto LABEL
806
807 /* Nonzero if the constant value X is a legitimate general operand.
808    It is given that X satisfies CONSTANT_P or is a CONST_DOUBLE.  */
809
810 #define LEGITIMATE_CONSTANT_P(X) 1
811
812 /* Zero if this needs fixing up to become PIC.  */
813
814 #define LEGITIMATE_PIC_OPERAND_P(X) (legitimate_pic_operand_p (X))
815
816 /* Register to hold the addressing base for
817    position independent code access to data items.  */
818 #define PIC_OFFSET_TABLE_REGNUM PIC_REG
819
820 /* The name of the pseudo-symbol representing the Global Offset Table.  */
821 #define GOT_SYMBOL_NAME "*_GLOBAL_OFFSET_TABLE_"
822
823 #define SYMBOLIC_CONST_P(X)     \
824 ((GET_CODE (X) == SYMBOL_REF || GET_CODE (X) == LABEL_REF)      \
825   && ! LEGITIMATE_PIC_OPERAND_P (X))
826
827 /* Non-global SYMBOL_REFs have SYMBOL_REF_FLAG enabled.  */
828 #define MN10300_GLOBAL_P(X) (! SYMBOL_REF_FLAG (X))
829
830 /* Recognize machine-specific patterns that may appear within
831    constants.  Used for PIC-specific UNSPECs.  */
832 #define OUTPUT_ADDR_CONST_EXTRA(STREAM, X, FAIL) \
833   do                                                                    \
834     if (GET_CODE (X) == UNSPEC && XVECLEN ((X), 0) == 1)        \
835       {                                                                 \
836         switch (XINT ((X), 1))                                          \
837           {                                                             \
838           case UNSPEC_INT_LABEL:                                        \
839             asm_fprintf ((STREAM), ".%LLIL%d",                          \
840                          INTVAL (XVECEXP ((X), 0, 0)));                 \
841             break;                                                      \
842           case UNSPEC_PIC:                                              \
843             /* GLOBAL_OFFSET_TABLE or local symbols, no suffix.  */     \
844             output_addr_const ((STREAM), XVECEXP ((X), 0, 0));          \
845             break;                                                      \
846           case UNSPEC_GOT:                                              \
847             output_addr_const ((STREAM), XVECEXP ((X), 0, 0));          \
848             fputs ("@GOT", (STREAM));                                   \
849             break;                                                      \
850           case UNSPEC_GOTOFF:                                           \
851             output_addr_const ((STREAM), XVECEXP ((X), 0, 0));          \
852             fputs ("@GOTOFF", (STREAM));                                \
853             break;                                                      \
854           case UNSPEC_PLT:                                              \
855             output_addr_const ((STREAM), XVECEXP ((X), 0, 0));          \
856             fputs ("@PLT", (STREAM));                                   \
857             break;                                                      \
858           default:                                                      \
859             goto FAIL;                                                  \
860           }                                                             \
861         break;                                                          \
862       }                                                                 \
863     else                                                                \
864       goto FAIL;                                                        \
865   while (0)
866 \f
867 /* Tell final.c how to eliminate redundant test instructions.  */
868
869 /* Here we define machine-dependent flags and fields in cc_status
870    (see `conditions.h').  No extra ones are needed for the VAX.  */
871
872 /* Store in cc_status the expressions
873    that the condition codes will describe
874    after execution of an instruction whose pattern is EXP.
875    Do not alter them if the instruction would not alter the cc's.  */
876
877 #define CC_OVERFLOW_UNUSABLE 0x200
878 #define CC_NO_CARRY CC_NO_OVERFLOW
879 #define NOTICE_UPDATE_CC(EXP, INSN) notice_update_cc(EXP, INSN)
880
881 #define REGISTER_MOVE_COST(MODE, CLASS1, CLASS2) \
882   ((CLASS1 == CLASS2 && (CLASS1 == ADDRESS_REGS || CLASS1 == DATA_REGS)) ? 2 :\
883    ((CLASS1 == ADDRESS_REGS || CLASS1 == DATA_REGS) && \
884     (CLASS2 == ADDRESS_REGS || CLASS2 == DATA_REGS)) ? 4 : \
885    (CLASS1 == SP_REGS && CLASS2 == ADDRESS_REGS) ? 2 : \
886    (CLASS1 == ADDRESS_REGS && CLASS2 == SP_REGS) ? 4 : \
887    ! TARGET_AM33 ? 6 : \
888    (CLASS1 == SP_REGS || CLASS2 == SP_REGS) ? 6 : \
889    (CLASS1 == CLASS2 && CLASS1 == EXTENDED_REGS) ? 6 : \
890    (CLASS1 == FP_REGS || CLASS2 == FP_REGS) ? 6 : \
891    (CLASS1 == EXTENDED_REGS || CLASS2 == EXTENDED_REGS) ? 4 : \
892    4)
893
894 /* Nonzero if access to memory by bytes or half words is no faster
895    than accessing full words.  */
896 #define SLOW_BYTE_ACCESS 1
897
898 /* Dispatch tables on the mn10300 are extremely expensive in terms of code
899    and readonly data size.  So we crank up the case threshold value to
900    encourage a series of if/else comparisons to implement many small switch
901    statements.  In theory, this value could be increased much more if we
902    were solely optimizing for space, but we keep it "reasonable" to avoid
903    serious code efficiency lossage.  */
904 #define CASE_VALUES_THRESHOLD 6
905
906 #define NO_FUNCTION_CSE
907
908 /* According expr.c, a value of around 6 should minimize code size, and
909    for the MN10300 series, that's our primary concern.  */
910 #define MOVE_RATIO 6
911
912 #define TEXT_SECTION_ASM_OP "\t.section .text"
913 #define DATA_SECTION_ASM_OP "\t.section .data"
914 #define BSS_SECTION_ASM_OP "\t.section .bss"
915
916 #define ASM_COMMENT_START "#"
917
918 /* Output to assembler file text saying following lines
919    may contain character constants, extra white space, comments, etc.  */
920
921 #define ASM_APP_ON "#APP\n"
922
923 /* Output to assembler file text saying following lines
924    no longer contain unusual constructs.  */
925
926 #define ASM_APP_OFF "#NO_APP\n"
927
928 /* This says how to output the assembler to define a global
929    uninitialized but not common symbol.
930    Try to use asm_output_bss to implement this macro.  */
931
932 #define ASM_OUTPUT_ALIGNED_BSS(FILE, DECL, NAME, SIZE, ALIGN) \
933   asm_output_aligned_bss ((FILE), (DECL), (NAME), (SIZE), (ALIGN))
934
935 /* Globalizing directive for a label.  */
936 #define GLOBAL_ASM_OP "\t.global "
937
938 /* This is how to output a reference to a user-level label named NAME.
939    `assemble_name' uses this.  */
940
941 #undef ASM_OUTPUT_LABELREF
942 #define ASM_OUTPUT_LABELREF(FILE, NAME) \
943   fprintf (FILE, "_%s", (*targetm.strip_name_encoding) (NAME))
944
945 #define ASM_PN_FORMAT "%s___%lu"
946
947 /* This is how we tell the assembler that two symbols have the same value.  */
948
949 #define ASM_OUTPUT_DEF(FILE,NAME1,NAME2) \
950   do { assemble_name(FILE, NAME1);       \
951        fputs(" = ", FILE);               \
952        assemble_name(FILE, NAME2);       \
953        fputc('\n', FILE); } while (0)
954
955
956 /* How to refer to registers in assembler output.
957    This sequence is indexed by compiler's hard-register-number (see above).  */
958
959 #define REGISTER_NAMES \
960 { "d0", "d1", "d2", "d3", "a0", "a1", "a2", "a3", "ap", "sp", \
961   "r0", "r1", "r2", "r3", "r4", "r5", "r6", "r7" \
962 , "fs0", "fs1", "fs2", "fs3", "fs4", "fs5", "fs6", "fs7" \
963 , "fs8", "fs9", "fs10", "fs11", "fs12", "fs13", "fs14", "fs15" \
964 , "fs16", "fs17", "fs18", "fs19", "fs20", "fs21", "fs22", "fs23" \
965 , "fs24", "fs25", "fs26", "fs27", "fs28", "fs29", "fs30", "fs31" \
966 }
967
968 #define ADDITIONAL_REGISTER_NAMES \
969 { {"r8",  4}, {"r9",  5}, {"r10", 6}, {"r11", 7}, \
970   {"r12", 0}, {"r13", 1}, {"r14", 2}, {"r15", 3}, \
971   {"e0", 10}, {"e1", 11}, {"e2", 12}, {"e3", 13}, \
972   {"e4", 14}, {"e5", 15}, {"e6", 16}, {"e7", 17} \
973 , {"fd0", 18}, {"fd2", 20}, {"fd4", 22}, {"fd6", 24} \
974 , {"fd8", 26}, {"fd10", 28}, {"fd12", 30}, {"fd14", 32} \
975 , {"fd16", 34}, {"fd18", 36}, {"fd20", 38}, {"fd22", 40} \
976 , {"fd24", 42}, {"fd26", 44}, {"fd28", 46}, {"fd30", 48} \
977 }
978
979 /* Print an instruction operand X on file FILE.
980    look in mn10300.c for details */
981
982 #define PRINT_OPERAND(FILE, X, CODE)  print_operand(FILE,X,CODE)
983
984 /* Print a memory operand whose address is X, on file FILE.
985    This uses a function in output-vax.c.  */
986
987 #define PRINT_OPERAND_ADDRESS(FILE, ADDR) print_operand_address (FILE, ADDR)
988
989 #define ASM_OUTPUT_REG_PUSH(FILE,REGNO)
990 #define ASM_OUTPUT_REG_POP(FILE,REGNO)
991
992 /* This is how to output an element of a case-vector that is absolute.  */
993
994 #define ASM_OUTPUT_ADDR_VEC_ELT(FILE, VALUE) \
995   fprintf (FILE, "\t%s .L%d\n", ".long", VALUE)
996
997 /* This is how to output an element of a case-vector that is relative.  */
998
999 #define ASM_OUTPUT_ADDR_DIFF_ELT(FILE, BODY, VALUE, REL) \
1000   fprintf (FILE, "\t%s .L%d-.L%d\n", ".long", VALUE, REL)
1001
1002 #define ASM_OUTPUT_ALIGN(FILE,LOG)      \
1003   if ((LOG) != 0)                       \
1004     fprintf (FILE, "\t.align %d\n", (LOG))
1005
1006 /* We don't have to worry about dbx compatibility for the mn10300.  */
1007 #define DEFAULT_GDB_EXTENSIONS 1
1008
1009 /* Use dwarf2 debugging info by default.  */
1010 #undef PREFERRED_DEBUGGING_TYPE
1011 #define PREFERRED_DEBUGGING_TYPE DWARF2_DEBUG
1012
1013 #define DWARF2_ASM_LINE_DEBUG_INFO 1
1014
1015 /* GDB always assumes the current function's frame begins at the value
1016    of the stack pointer upon entry to the current function.  Accessing
1017    local variables and parameters passed on the stack is done using the
1018    base of the frame + an offset provided by GCC.
1019
1020    For functions which have frame pointers this method works fine;
1021    the (frame pointer) == (stack pointer at function entry) and GCC provides
1022    an offset relative to the frame pointer.
1023
1024    This loses for functions without a frame pointer; GCC provides an offset
1025    which is relative to the stack pointer after adjusting for the function's
1026    frame size.  GDB would prefer the offset to be relative to the value of
1027    the stack pointer at the function's entry.  Yuk!  */
1028 #define DEBUGGER_AUTO_OFFSET(X) \
1029   ((GET_CODE (X) == PLUS ? INTVAL (XEXP (X, 1)) : 0) \
1030     + (frame_pointer_needed \
1031        ? 0 : -initial_offset (FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM)))
1032
1033 #define DEBUGGER_ARG_OFFSET(OFFSET, X) \
1034   ((GET_CODE (X) == PLUS ? OFFSET : 0) \
1035     + (frame_pointer_needed \
1036        ? 0 : -initial_offset (ARG_POINTER_REGNUM, STACK_POINTER_REGNUM)))
1037
1038 /* Specify the machine mode that this machine uses
1039    for the index in the tablejump instruction.  */
1040 #define CASE_VECTOR_MODE Pmode
1041
1042 /* Define if operations between registers always perform the operation
1043    on the full register even if a narrower mode is specified.  */
1044 #define WORD_REGISTER_OPERATIONS
1045
1046 #define LOAD_EXTEND_OP(MODE) ZERO_EXTEND
1047
1048 /* This flag, if defined, says the same insns that convert to a signed fixnum
1049    also convert validly to an unsigned one.  */
1050 #define FIXUNS_TRUNC_LIKE_FIX_TRUNC
1051
1052 /* Max number of bytes we can move from memory to memory
1053    in one reasonably fast instruction.  */
1054 #define MOVE_MAX        4
1055
1056 /* Define if shifts truncate the shift count
1057    which implies one can omit a sign-extension or zero-extension
1058    of a shift count.  */
1059 #define SHIFT_COUNT_TRUNCATED 1
1060
1061 /* Value is 1 if truncating an integer of INPREC bits to OUTPREC bits
1062    is done just by pretending it is already truncated.  */
1063 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC) 1
1064
1065 /* Specify the machine mode that pointers have.
1066    After generation of rtl, the compiler makes no further distinction
1067    between pointers and any other objects of this machine mode.  */
1068 #define Pmode SImode
1069
1070 /* A function address in a call instruction
1071    is a byte address (for indexing purposes)
1072    so give the MEM rtx a byte's mode.  */
1073 #define FUNCTION_MODE QImode
1074
1075 /* The assembler op to get a word.  */
1076
1077 #define FILE_ASM_OP "\t.file\n"
1078
1079 #define PREDICATE_CODES                                 \
1080   {"const_1f_operand", {CONST_INT, CONST_DOUBLE}},      \
1081   {"const_8bit_operand", {CONST_INT}},                  \
1082   {"call_address_operand", {SYMBOL_REF, REG, UNSPEC}},
1083
1084 typedef struct mn10300_cc_status_mdep
1085   {
1086     int fpCC;
1087   }
1088 cc_status_mdep;
1089
1090 #define CC_STATUS_MDEP cc_status_mdep
1091
1092 #define CC_STATUS_MDEP_INIT (cc_status.mdep.fpCC = 0)