OSDN Git Service

gcc/
[pf3gnuchains/gcc-fork.git] / gcc / config / mips / mips.h
1 /* Definitions of target machine for GNU compiler.  MIPS version.
2    Copyright (C) 1989, 1990, 1991, 1992, 1993, 1994, 1995, 1996, 1997, 1998
3    1999, 2000, 2001, 2002, 2003, 2004, 2005, 2007, 2008
4    Free Software Foundation, Inc.
5    Contributed by A. Lichnewsky (lich@inria.inria.fr).
6    Changed by Michael Meissner  (meissner@osf.org).
7    64-bit r4000 support by Ian Lance Taylor (ian@cygnus.com) and
8    Brendan Eich (brendan@microunity.com).
9
10 This file is part of GCC.
11
12 GCC is free software; you can redistribute it and/or modify
13 it under the terms of the GNU General Public License as published by
14 the Free Software Foundation; either version 3, or (at your option)
15 any later version.
16
17 GCC is distributed in the hope that it will be useful,
18 but WITHOUT ANY WARRANTY; without even the implied warranty of
19 MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
20 GNU General Public License for more details.
21
22 You should have received a copy of the GNU General Public License
23 along with GCC; see the file COPYING3.  If not see
24 <http://www.gnu.org/licenses/>.  */
25
26
27 #include "config/vxworks-dummy.h"
28
29 /* MIPS external variables defined in mips.c.  */
30
31 /* Which processor to schedule for.  Since there is no difference between
32    a R2000 and R3000 in terms of the scheduler, we collapse them into
33    just an R3000.  The elements of the enumeration must match exactly
34    the cpu attribute in the mips.md machine description.  */
35
36 enum processor_type {
37   PROCESSOR_R3000,
38   PROCESSOR_4KC,
39   PROCESSOR_4KP,
40   PROCESSOR_5KC,
41   PROCESSOR_5KF,
42   PROCESSOR_20KC,
43   PROCESSOR_24KC,
44   PROCESSOR_24KF2_1,
45   PROCESSOR_24KF1_1,
46   PROCESSOR_74KC,
47   PROCESSOR_74KF2_1,
48   PROCESSOR_74KF1_1,
49   PROCESSOR_74KF3_2,
50   PROCESSOR_LOONGSON_2E,
51   PROCESSOR_LOONGSON_2F,
52   PROCESSOR_M4K,
53   PROCESSOR_OCTEON,
54   PROCESSOR_R3900,
55   PROCESSOR_R6000,
56   PROCESSOR_R4000,
57   PROCESSOR_R4100,
58   PROCESSOR_R4111,
59   PROCESSOR_R4120,
60   PROCESSOR_R4130,
61   PROCESSOR_R4300,
62   PROCESSOR_R4600,
63   PROCESSOR_R4650,
64   PROCESSOR_R5000,
65   PROCESSOR_R5400,
66   PROCESSOR_R5500,
67   PROCESSOR_R7000,
68   PROCESSOR_R8000,
69   PROCESSOR_R9000,
70   PROCESSOR_R10000,
71   PROCESSOR_SB1,
72   PROCESSOR_SB1A,
73   PROCESSOR_SR71000,
74   PROCESSOR_XLR,
75   PROCESSOR_MAX
76 };
77
78 /* Costs of various operations on the different architectures.  */
79
80 struct mips_rtx_cost_data
81 {
82   unsigned short fp_add;
83   unsigned short fp_mult_sf;
84   unsigned short fp_mult_df;
85   unsigned short fp_div_sf;
86   unsigned short fp_div_df;
87   unsigned short int_mult_si;
88   unsigned short int_mult_di;
89   unsigned short int_div_si;
90   unsigned short int_div_di;
91   unsigned short branch_cost;
92   unsigned short memory_latency;
93 };
94
95 /* Which ABI to use.  ABI_32 (original 32, or o32), ABI_N32 (n32),
96    ABI_64 (n64) are all defined by SGI.  ABI_O64 is o32 extended
97    to work on a 64-bit machine.  */
98
99 #define ABI_32  0
100 #define ABI_N32 1
101 #define ABI_64  2
102 #define ABI_EABI 3
103 #define ABI_O64  4
104
105 /* Masks that affect tuning.
106
107    PTF_AVOID_BRANCHLIKELY
108         Set if it is usually not profitable to use branch-likely instructions
109         for this target, typically because the branches are always predicted
110         taken and so incur a large overhead when not taken.  */
111 #define PTF_AVOID_BRANCHLIKELY 0x1
112
113 /* Information about one recognized processor.  Defined here for the
114    benefit of TARGET_CPU_CPP_BUILTINS.  */
115 struct mips_cpu_info {
116   /* The 'canonical' name of the processor as far as GCC is concerned.
117      It's typically a manufacturer's prefix followed by a numerical
118      designation.  It should be lowercase.  */
119   const char *name;
120
121   /* The internal processor number that most closely matches this
122      entry.  Several processors can have the same value, if there's no
123      difference between them from GCC's point of view.  */
124   enum processor_type cpu;
125
126   /* The ISA level that the processor implements.  */
127   int isa;
128
129   /* A mask of PTF_* values.  */
130   unsigned int tune_flags;
131 };
132
133 /* Enumerates the setting of the -mcode-readable option.  */
134 enum mips_code_readable_setting {
135   CODE_READABLE_NO,
136   CODE_READABLE_PCREL,
137   CODE_READABLE_YES
138 };
139
140 /* Macros to silence warnings about numbers being signed in traditional
141    C and unsigned in ISO C when compiled on 32-bit hosts.  */
142
143 #define BITMASK_HIGH    (((unsigned long)1) << 31)      /* 0x80000000 */
144 #define BITMASK_UPPER16 ((unsigned long)0xffff << 16)   /* 0xffff0000 */
145 #define BITMASK_LOWER16 ((unsigned long)0xffff)         /* 0x0000ffff */
146
147 \f
148 /* Run-time compilation parameters selecting different hardware subsets.  */
149
150 /* True if we are generating position-independent VxWorks RTP code.  */
151 #define TARGET_RTP_PIC (TARGET_VXWORKS_RTP && flag_pic)
152
153 /* True if the output file is marked as ".abicalls; .option pic0"
154    (-call_nonpic).  */
155 #define TARGET_ABICALLS_PIC0 \
156   (TARGET_ABSOLUTE_ABICALLS && TARGET_PLT)
157
158 /* True if the output file is marked as ".abicalls; .option pic2" (-KPIC).  */
159 #define TARGET_ABICALLS_PIC2 \
160   (TARGET_ABICALLS && !TARGET_ABICALLS_PIC0)
161
162 /* True if the call patterns should be split into a jalr followed by
163    an instruction to restore $gp.  It is only safe to split the load
164    from the call when every use of $gp is explicit.  */
165
166 #define TARGET_SPLIT_CALLS \
167   (TARGET_EXPLICIT_RELOCS && TARGET_CALL_CLOBBERED_GP)
168
169 /* True if we're generating a form of -mabicalls in which we can use
170    operators like %hi and %lo to refer to locally-binding symbols.
171    We can only do this for -mno-shared, and only then if we can use
172    relocation operations instead of assembly macros.  It isn't really
173    worth using absolute sequences for 64-bit symbols because GOT
174    accesses are so much shorter.  */
175
176 #define TARGET_ABSOLUTE_ABICALLS        \
177   (TARGET_ABICALLS                      \
178    && !TARGET_SHARED                    \
179    && TARGET_EXPLICIT_RELOCS            \
180    && !ABI_HAS_64BIT_SYMBOLS)
181
182 /* True if we can optimize sibling calls.  For simplicity, we only
183    handle cases in which call_insn_operand will reject invalid
184    sibcall addresses.  There are two cases in which this isn't true:
185
186       - TARGET_MIPS16.  call_insn_operand accepts constant addresses
187         but there is no direct jump instruction.  It isn't worth
188         using sibling calls in this case anyway; they would usually
189         be longer than normal calls.
190
191       - TARGET_USE_GOT && !TARGET_EXPLICIT_RELOCS.  call_insn_operand
192         accepts global constants, but all sibcalls must be indirect.  */
193 #define TARGET_SIBCALLS \
194   (!TARGET_MIPS16 && (!TARGET_USE_GOT || TARGET_EXPLICIT_RELOCS))
195
196 /* True if we need to use a global offset table to access some symbols.  */
197 #define TARGET_USE_GOT (TARGET_ABICALLS || TARGET_RTP_PIC)
198
199 /* True if TARGET_USE_GOT and if $gp is a call-clobbered register.  */
200 #define TARGET_CALL_CLOBBERED_GP (TARGET_ABICALLS && TARGET_OLDABI)
201
202 /* True if TARGET_USE_GOT and if $gp is a call-saved register.  */
203 #define TARGET_CALL_SAVED_GP (TARGET_USE_GOT && !TARGET_CALL_CLOBBERED_GP)
204
205 /* True if indirect calls must use register class PIC_FN_ADDR_REG.
206    This is true for both the PIC and non-PIC VxWorks RTP modes.  */
207 #define TARGET_USE_PIC_FN_ADDR_REG (TARGET_ABICALLS || TARGET_VXWORKS_RTP)
208
209 /* True if .gpword or .gpdword should be used for switch tables.
210
211    Although GAS does understand .gpdword, the SGI linker mishandles
212    the relocations GAS generates (R_MIPS_GPREL32 followed by R_MIPS_64).
213    We therefore disable GP-relative switch tables for n64 on IRIX targets.  */
214 #define TARGET_GPWORD                           \
215   (TARGET_ABICALLS                              \
216    && !TARGET_ABSOLUTE_ABICALLS                 \
217    && !(mips_abi == ABI_64 && TARGET_IRIX))
218
219 /* Generate mips16 code */
220 #define TARGET_MIPS16           ((target_flags & MASK_MIPS16) != 0)
221 /* Generate mips16e code. Default 16bit ASE for mips32* and mips64* */
222 #define GENERATE_MIPS16E        (TARGET_MIPS16 && mips_isa >= 32)
223 /* Generate mips16e register save/restore sequences.  */
224 #define GENERATE_MIPS16E_SAVE_RESTORE (GENERATE_MIPS16E && mips_abi == ABI_32)
225
226 /* True if we're generating a form of MIPS16 code in which general
227    text loads are allowed.  */
228 #define TARGET_MIPS16_TEXT_LOADS \
229   (TARGET_MIPS16 && mips_code_readable == CODE_READABLE_YES)
230
231 /* True if we're generating a form of MIPS16 code in which PC-relative
232    loads are allowed.  */
233 #define TARGET_MIPS16_PCREL_LOADS \
234   (TARGET_MIPS16 && mips_code_readable >= CODE_READABLE_PCREL)
235
236 /* Generic ISA defines.  */
237 #define ISA_MIPS1                   (mips_isa == 1)
238 #define ISA_MIPS2                   (mips_isa == 2)
239 #define ISA_MIPS3                   (mips_isa == 3)
240 #define ISA_MIPS4                   (mips_isa == 4)
241 #define ISA_MIPS32                  (mips_isa == 32)
242 #define ISA_MIPS32R2                (mips_isa == 33)
243 #define ISA_MIPS64                  (mips_isa == 64)
244 #define ISA_MIPS64R2                (mips_isa == 65)
245
246 /* Architecture target defines.  */
247 #define TARGET_LOONGSON_2E          (mips_arch == PROCESSOR_LOONGSON_2E)
248 #define TARGET_LOONGSON_2F          (mips_arch == PROCESSOR_LOONGSON_2F)
249 #define TARGET_LOONGSON_2EF         (TARGET_LOONGSON_2E || TARGET_LOONGSON_2F)
250 #define TARGET_MIPS3900             (mips_arch == PROCESSOR_R3900)
251 #define TARGET_MIPS4000             (mips_arch == PROCESSOR_R4000)
252 #define TARGET_MIPS4120             (mips_arch == PROCESSOR_R4120)
253 #define TARGET_MIPS4130             (mips_arch == PROCESSOR_R4130)
254 #define TARGET_MIPS5400             (mips_arch == PROCESSOR_R5400)
255 #define TARGET_MIPS5500             (mips_arch == PROCESSOR_R5500)
256 #define TARGET_MIPS7000             (mips_arch == PROCESSOR_R7000)
257 #define TARGET_MIPS9000             (mips_arch == PROCESSOR_R9000)
258 #define TARGET_OCTEON               (mips_arch == PROCESSOR_OCTEON)
259 #define TARGET_SB1                  (mips_arch == PROCESSOR_SB1         \
260                                      || mips_arch == PROCESSOR_SB1A)
261 #define TARGET_SR71K                (mips_arch == PROCESSOR_SR71000)
262
263 /* Scheduling target defines.  */
264 #define TUNE_20KC                   (mips_tune == PROCESSOR_20KC)
265 #define TUNE_24K                    (mips_tune == PROCESSOR_24KC        \
266                                      || mips_tune == PROCESSOR_24KF2_1  \
267                                      || mips_tune == PROCESSOR_24KF1_1)
268 #define TUNE_74K                    (mips_tune == PROCESSOR_74KC        \
269                                      || mips_tune == PROCESSOR_74KF2_1  \
270                                      || mips_tune == PROCESSOR_74KF1_1  \
271                                      || mips_tune == PROCESSOR_74KF3_2)
272 #define TUNE_LOONGSON_2EF           (mips_tune == PROCESSOR_LOONGSON_2E \
273                                      || mips_tune == PROCESSOR_LOONGSON_2F)
274 #define TUNE_MIPS3000               (mips_tune == PROCESSOR_R3000)
275 #define TUNE_MIPS3900               (mips_tune == PROCESSOR_R3900)
276 #define TUNE_MIPS4000               (mips_tune == PROCESSOR_R4000)
277 #define TUNE_MIPS4120               (mips_tune == PROCESSOR_R4120)
278 #define TUNE_MIPS4130               (mips_tune == PROCESSOR_R4130)
279 #define TUNE_MIPS5000               (mips_tune == PROCESSOR_R5000)
280 #define TUNE_MIPS5400               (mips_tune == PROCESSOR_R5400)
281 #define TUNE_MIPS5500               (mips_tune == PROCESSOR_R5500)
282 #define TUNE_MIPS6000               (mips_tune == PROCESSOR_R6000)
283 #define TUNE_MIPS7000               (mips_tune == PROCESSOR_R7000)
284 #define TUNE_MIPS9000               (mips_tune == PROCESSOR_R9000)
285 #define TUNE_OCTEON                 (mips_tune == PROCESSOR_OCTEON)
286 #define TUNE_SB1                    (mips_tune == PROCESSOR_SB1         \
287                                      || mips_tune == PROCESSOR_SB1A)
288
289 /* Whether vector modes and intrinsics for ST Microelectronics
290    Loongson-2E/2F processors should be enabled.  In o32 pairs of
291    floating-point registers provide 64-bit values.  */
292 #define TARGET_LOONGSON_VECTORS     (TARGET_HARD_FLOAT_ABI              \
293                                      && TARGET_LOONGSON_2EF)
294
295 /* True if the pre-reload scheduler should try to create chains of
296    multiply-add or multiply-subtract instructions.  For example,
297    suppose we have:
298
299         t1 = a * b
300         t2 = t1 + c * d
301         t3 = e * f
302         t4 = t3 - g * h
303
304    t1 will have a higher priority than t2 and t3 will have a higher
305    priority than t4.  However, before reload, there is no dependence
306    between t1 and t3, and they can often have similar priorities.
307    The scheduler will then tend to prefer:
308
309         t1 = a * b
310         t3 = e * f
311         t2 = t1 + c * d
312         t4 = t3 - g * h
313
314    which stops us from making full use of macc/madd-style instructions.
315    This sort of situation occurs frequently in Fourier transforms and
316    in unrolled loops.
317
318    To counter this, the TUNE_MACC_CHAINS code will reorder the ready
319    queue so that chained multiply-add and multiply-subtract instructions
320    appear ahead of any other instruction that is likely to clobber lo.
321    In the example above, if t2 and t3 become ready at the same time,
322    the code ensures that t2 is scheduled first.
323
324    Multiply-accumulate instructions are a bigger win for some targets
325    than others, so this macro is defined on an opt-in basis.  */
326 #define TUNE_MACC_CHAINS            (TUNE_MIPS5500              \
327                                      || TUNE_MIPS4120           \
328                                      || TUNE_MIPS4130           \
329                                      || TUNE_24K)
330
331 #define TARGET_OLDABI               (mips_abi == ABI_32 || mips_abi == ABI_O64)
332 #define TARGET_NEWABI               (mips_abi == ABI_N32 || mips_abi == ABI_64)
333
334 /* TARGET_HARD_FLOAT and TARGET_SOFT_FLOAT reflect whether the FPU is
335    directly accessible, while the command-line options select
336    TARGET_HARD_FLOAT_ABI and TARGET_SOFT_FLOAT_ABI to reflect the ABI
337    in use.  */
338 #define TARGET_HARD_FLOAT (TARGET_HARD_FLOAT_ABI && !TARGET_MIPS16)
339 #define TARGET_SOFT_FLOAT (TARGET_SOFT_FLOAT_ABI || TARGET_MIPS16)
340   
341 /* IRIX specific stuff.  */
342 #define TARGET_IRIX        0
343 #define TARGET_IRIX6       0
344
345 /* Define preprocessor macros for the -march and -mtune options.
346    PREFIX is either _MIPS_ARCH or _MIPS_TUNE, INFO is the selected
347    processor.  If INFO's canonical name is "foo", define PREFIX to
348    be "foo", and define an additional macro PREFIX_FOO.  */
349 #define MIPS_CPP_SET_PROCESSOR(PREFIX, INFO)                    \
350   do                                                            \
351     {                                                           \
352       char *macro, *p;                                          \
353                                                                 \
354       macro = concat ((PREFIX), "_", (INFO)->name, NULL);       \
355       for (p = macro; *p != 0; p++)                             \
356         *p = TOUPPER (*p);                                      \
357                                                                 \
358       builtin_define (macro);                                   \
359       builtin_define_with_value ((PREFIX), (INFO)->name, 1);    \
360       free (macro);                                             \
361     }                                                           \
362   while (0)
363
364 /* Target CPU builtins.  */
365 #define TARGET_CPU_CPP_BUILTINS()                                       \
366   do                                                                    \
367     {                                                                   \
368       /* Everyone but IRIX defines this to mips.  */                    \
369       if (!TARGET_IRIX)                                                 \
370         builtin_assert ("machine=mips");                                \
371                                                                         \
372       builtin_assert ("cpu=mips");                                      \
373       builtin_define ("__mips__");                                      \
374       builtin_define ("_mips");                                         \
375                                                                         \
376       /* We do this here because __mips is defined below and so we      \
377          can't use builtin_define_std.  We don't ever want to define    \
378          "mips" for VxWorks because some of the VxWorks headers         \
379          construct include filenames from a root directory macro,       \
380          an architecture macro and a filename, where the architecture   \
381          macro expands to 'mips'.  If we define 'mips' to 1, the        \
382          architecture macro expands to 1 as well.  */                   \
383       if (!flag_iso && !TARGET_VXWORKS)                                 \
384         builtin_define ("mips");                                        \
385                                                                         \
386       if (TARGET_64BIT)                                                 \
387         builtin_define ("__mips64");                                    \
388                                                                         \
389       if (!TARGET_IRIX)                                                 \
390         {                                                               \
391           /* Treat _R3000 and _R4000 like register-size                 \
392              defines, which is how they've historically                 \
393              been used.  */                                             \
394           if (TARGET_64BIT)                                             \
395             {                                                           \
396               builtin_define_std ("R4000");                             \
397               builtin_define ("_R4000");                                \
398             }                                                           \
399           else                                                          \
400             {                                                           \
401               builtin_define_std ("R3000");                             \
402               builtin_define ("_R3000");                                \
403             }                                                           \
404         }                                                               \
405       if (TARGET_FLOAT64)                                               \
406         builtin_define ("__mips_fpr=64");                               \
407       else                                                              \
408         builtin_define ("__mips_fpr=32");                               \
409                                                                         \
410       if (mips_base_mips16)                                             \
411         builtin_define ("__mips16");                                    \
412                                                                         \
413       if (TARGET_MIPS3D)                                                \
414         builtin_define ("__mips3d");                                    \
415                                                                         \
416       if (TARGET_SMARTMIPS)                                             \
417         builtin_define ("__mips_smartmips");                            \
418                                                                         \
419       if (TARGET_DSP)                                                   \
420         {                                                               \
421           builtin_define ("__mips_dsp");                                \
422           if (TARGET_DSPR2)                                             \
423             {                                                           \
424               builtin_define ("__mips_dspr2");                          \
425               builtin_define ("__mips_dsp_rev=2");                      \
426             }                                                           \
427           else                                                          \
428             builtin_define ("__mips_dsp_rev=1");                        \
429         }                                                               \
430                                                                         \
431       MIPS_CPP_SET_PROCESSOR ("_MIPS_ARCH", mips_arch_info);            \
432       MIPS_CPP_SET_PROCESSOR ("_MIPS_TUNE", mips_tune_info);            \
433                                                                         \
434       if (ISA_MIPS1)                                                    \
435         {                                                               \
436           builtin_define ("__mips=1");                                  \
437           builtin_define ("_MIPS_ISA=_MIPS_ISA_MIPS1");                 \
438         }                                                               \
439       else if (ISA_MIPS2)                                               \
440         {                                                               \
441           builtin_define ("__mips=2");                                  \
442           builtin_define ("_MIPS_ISA=_MIPS_ISA_MIPS2");                 \
443         }                                                               \
444       else if (ISA_MIPS3)                                               \
445         {                                                               \
446           builtin_define ("__mips=3");                                  \
447           builtin_define ("_MIPS_ISA=_MIPS_ISA_MIPS3");                 \
448         }                                                               \
449       else if (ISA_MIPS4)                                               \
450         {                                                               \
451           builtin_define ("__mips=4");                                  \
452           builtin_define ("_MIPS_ISA=_MIPS_ISA_MIPS4");                 \
453         }                                                               \
454       else if (ISA_MIPS32)                                              \
455         {                                                               \
456           builtin_define ("__mips=32");                                 \
457           builtin_define ("__mips_isa_rev=1");                          \
458           builtin_define ("_MIPS_ISA=_MIPS_ISA_MIPS32");                \
459         }                                                               \
460       else if (ISA_MIPS32R2)                                            \
461         {                                                               \
462           builtin_define ("__mips=32");                                 \
463           builtin_define ("__mips_isa_rev=2");                          \
464           builtin_define ("_MIPS_ISA=_MIPS_ISA_MIPS32");                \
465         }                                                               \
466       else if (ISA_MIPS64)                                              \
467         {                                                               \
468           builtin_define ("__mips=64");                                 \
469           builtin_define ("__mips_isa_rev=1");                          \
470           builtin_define ("_MIPS_ISA=_MIPS_ISA_MIPS64");                \
471         }                                                               \
472       else if (ISA_MIPS64R2)                                            \
473         {                                                               \
474           builtin_define ("__mips=64");                                 \
475           builtin_define ("__mips_isa_rev=2");                          \
476           builtin_define ("_MIPS_ISA=_MIPS_ISA_MIPS64");                \
477         }                                                               \
478                                                                         \
479       switch (mips_abi)                                                 \
480         {                                                               \
481         case ABI_32:                                                    \
482           builtin_define ("_ABIO32=1");                                 \
483           builtin_define ("_MIPS_SIM=_ABIO32");                         \
484           break;                                                        \
485                                                                         \
486         case ABI_N32:                                                   \
487           builtin_define ("_ABIN32=2");                                 \
488           builtin_define ("_MIPS_SIM=_ABIN32");                         \
489           break;                                                        \
490                                                                         \
491         case ABI_64:                                                    \
492           builtin_define ("_ABI64=3");                                  \
493           builtin_define ("_MIPS_SIM=_ABI64");                          \
494           break;                                                        \
495                                                                         \
496         case ABI_O64:                                                   \
497           builtin_define ("_ABIO64=4");                                 \
498           builtin_define ("_MIPS_SIM=_ABIO64");                         \
499           break;                                                        \
500         }                                                               \
501                                                                         \
502       builtin_define_with_int_value ("_MIPS_SZINT", INT_TYPE_SIZE);     \
503       builtin_define_with_int_value ("_MIPS_SZLONG", LONG_TYPE_SIZE);   \
504       builtin_define_with_int_value ("_MIPS_SZPTR", POINTER_SIZE);      \
505       builtin_define_with_int_value ("_MIPS_FPSET",                     \
506                                      32 / MAX_FPRS_PER_FMT);            \
507                                                                         \
508       /* These defines reflect the ABI in use, not whether the          \
509          FPU is directly accessible.  */                                \
510       if (TARGET_HARD_FLOAT_ABI)                                        \
511         builtin_define ("__mips_hard_float");                           \
512       else                                                              \
513         builtin_define ("__mips_soft_float");                           \
514                                                                         \
515       if (TARGET_SINGLE_FLOAT)                                          \
516         builtin_define ("__mips_single_float");                         \
517                                                                         \
518       if (TARGET_PAIRED_SINGLE_FLOAT)                                   \
519         builtin_define ("__mips_paired_single_float");                  \
520                                                                         \
521       if (TARGET_BIG_ENDIAN)                                            \
522         {                                                               \
523           builtin_define_std ("MIPSEB");                                \
524           builtin_define ("_MIPSEB");                                   \
525         }                                                               \
526       else                                                              \
527         {                                                               \
528           builtin_define_std ("MIPSEL");                                \
529           builtin_define ("_MIPSEL");                                   \
530         }                                                               \
531                                                                         \
532       /* Whether Loongson vector modes are enabled.  */                 \
533       if (TARGET_LOONGSON_VECTORS)                                      \
534         builtin_define ("__mips_loongson_vector_rev");                  \
535                                                                         \
536       /* Historical Octeon macro.  */                                   \
537       if (TARGET_OCTEON)                                                \
538         builtin_define ("__OCTEON__");                                  \
539                                                                         \
540       /* Macros dependent on the C dialect.  */                         \
541       if (preprocessing_asm_p ())                                       \
542         {                                                               \
543           builtin_define_std ("LANGUAGE_ASSEMBLY");                     \
544           builtin_define ("_LANGUAGE_ASSEMBLY");                        \
545         }                                                               \
546       else if (c_dialect_cxx ())                                        \
547         {                                                               \
548           builtin_define ("_LANGUAGE_C_PLUS_PLUS");                     \
549           builtin_define ("__LANGUAGE_C_PLUS_PLUS");                    \
550           builtin_define ("__LANGUAGE_C_PLUS_PLUS__");                  \
551         }                                                               \
552       else                                                              \
553         {                                                               \
554           builtin_define_std ("LANGUAGE_C");                            \
555           builtin_define ("_LANGUAGE_C");                               \
556         }                                                               \
557       if (c_dialect_objc ())                                            \
558         {                                                               \
559           builtin_define ("_LANGUAGE_OBJECTIVE_C");                     \
560           builtin_define ("__LANGUAGE_OBJECTIVE_C");                    \
561           /* Bizarre, but needed at least for Irix.  */                 \
562           builtin_define_std ("LANGUAGE_C");                            \
563           builtin_define ("_LANGUAGE_C");                               \
564         }                                                               \
565                                                                         \
566       if (mips_abi == ABI_EABI)                                         \
567         builtin_define ("__mips_eabi");                                 \
568                                                                         \
569       if (TARGET_CACHE_BUILTIN)                                         \
570         builtin_define ("__GCC_HAVE_BUILTIN_MIPS_CACHE");               \
571     }                                                                   \
572   while (0)
573
574 /* Default target_flags if no switches are specified  */
575
576 #ifndef TARGET_DEFAULT
577 #define TARGET_DEFAULT 0
578 #endif
579
580 #ifndef TARGET_CPU_DEFAULT
581 #define TARGET_CPU_DEFAULT 0
582 #endif
583
584 #ifndef TARGET_ENDIAN_DEFAULT
585 #define TARGET_ENDIAN_DEFAULT MASK_BIG_ENDIAN
586 #endif
587
588 #ifndef TARGET_FP_EXCEPTIONS_DEFAULT
589 #define TARGET_FP_EXCEPTIONS_DEFAULT MASK_FP_EXCEPTIONS
590 #endif
591
592 /* 'from-abi' makes a good default: you get whatever the ABI requires.  */
593 #ifndef MIPS_ISA_DEFAULT
594 #ifndef MIPS_CPU_STRING_DEFAULT
595 #define MIPS_CPU_STRING_DEFAULT "from-abi"
596 #endif
597 #endif
598
599 #ifdef IN_LIBGCC2
600 #undef TARGET_64BIT
601 /* Make this compile time constant for libgcc2 */
602 #ifdef __mips64
603 #define TARGET_64BIT            1
604 #else
605 #define TARGET_64BIT            0
606 #endif
607 #endif /* IN_LIBGCC2 */
608
609 /* Force the call stack unwinders in unwind.inc not to be MIPS16 code
610    when compiled with hardware floating point.  This is because MIPS16
611    code cannot save and restore the floating-point registers, which is
612    important if in a mixed MIPS16/non-MIPS16 environment.  */
613
614 #ifdef IN_LIBGCC2
615 #if __mips_hard_float
616 #define LIBGCC2_UNWIND_ATTRIBUTE __attribute__((__nomips16__))
617 #endif
618 #endif /* IN_LIBGCC2 */
619
620 #define TARGET_LIBGCC_SDATA_SECTION ".sdata"
621
622 #ifndef MULTILIB_ENDIAN_DEFAULT
623 #if TARGET_ENDIAN_DEFAULT == 0
624 #define MULTILIB_ENDIAN_DEFAULT "EL"
625 #else
626 #define MULTILIB_ENDIAN_DEFAULT "EB"
627 #endif
628 #endif
629
630 #ifndef MULTILIB_ISA_DEFAULT
631 #  if MIPS_ISA_DEFAULT == 1
632 #    define MULTILIB_ISA_DEFAULT "mips1"
633 #  else
634 #    if MIPS_ISA_DEFAULT == 2
635 #      define MULTILIB_ISA_DEFAULT "mips2"
636 #    else
637 #      if MIPS_ISA_DEFAULT == 3
638 #        define MULTILIB_ISA_DEFAULT "mips3"
639 #      else
640 #        if MIPS_ISA_DEFAULT == 4
641 #          define MULTILIB_ISA_DEFAULT "mips4"
642 #        else
643 #          if MIPS_ISA_DEFAULT == 32
644 #            define MULTILIB_ISA_DEFAULT "mips32"
645 #          else
646 #            if MIPS_ISA_DEFAULT == 33
647 #              define MULTILIB_ISA_DEFAULT "mips32r2"
648 #            else
649 #              if MIPS_ISA_DEFAULT == 64
650 #                define MULTILIB_ISA_DEFAULT "mips64"
651 #              else
652 #                if MIPS_ISA_DEFAULT == 65
653 #                  define MULTILIB_ISA_DEFAULT "mips64r2"
654 #                else
655 #                  define MULTILIB_ISA_DEFAULT "mips1"
656 #                endif
657 #              endif
658 #            endif
659 #          endif
660 #        endif
661 #      endif
662 #    endif
663 #  endif
664 #endif
665
666 #ifndef MULTILIB_DEFAULTS
667 #define MULTILIB_DEFAULTS \
668     { MULTILIB_ENDIAN_DEFAULT, MULTILIB_ISA_DEFAULT, MULTILIB_ABI_DEFAULT }
669 #endif
670
671 /* We must pass -EL to the linker by default for little endian embedded
672    targets using linker scripts with a OUTPUT_FORMAT line.  Otherwise, the
673    linker will default to using big-endian output files.  The OUTPUT_FORMAT
674    line must be in the linker script, otherwise -EB/-EL will not work.  */
675
676 #ifndef ENDIAN_SPEC
677 #if TARGET_ENDIAN_DEFAULT == 0
678 #define ENDIAN_SPEC "%{!EB:%{!meb:-EL}} %{EB|meb:-EB}"
679 #else
680 #define ENDIAN_SPEC "%{!EL:%{!mel:-EB}} %{EL|mel:-EL}"
681 #endif
682 #endif
683
684 /* A spec condition that matches all non-mips16 -mips arguments.  */
685
686 #define MIPS_ISA_LEVEL_OPTION_SPEC \
687   "mips1|mips2|mips3|mips4|mips32*|mips64*"
688
689 /* A spec condition that matches all non-mips16 architecture arguments.  */
690
691 #define MIPS_ARCH_OPTION_SPEC \
692   MIPS_ISA_LEVEL_OPTION_SPEC "|march=*"
693
694 /* A spec that infers a -mips argument from an -march argument,
695    or injects the default if no architecture is specified.  */
696
697 #define MIPS_ISA_LEVEL_SPEC \
698   "%{" MIPS_ISA_LEVEL_OPTION_SPEC ":;: \
699      %{march=mips1|march=r2000|march=r3000|march=r3900:-mips1} \
700      %{march=mips2|march=r6000:-mips2} \
701      %{march=mips3|march=r4*|march=vr4*|march=orion|march=loongson2*:-mips3} \
702      %{march=mips4|march=r8000|march=vr5*|march=rm7000|march=rm9000:-mips4} \
703      %{march=mips32|march=4kc|march=4km|march=4kp|march=4ksc:-mips32} \
704      %{march=mips32r2|march=m4k|march=4ke*|march=4ksd|march=24k* \
705        |march=34k*|march=74k*: -mips32r2} \
706      %{march=mips64|march=5k*|march=20k*|march=sb1*|march=sr71000: -mips64} \
707      %{march=mips64r2|march=octeon: -mips64r2} \
708      %{!march=*: -" MULTILIB_ISA_DEFAULT "}}"
709
710 /* A spec that infers a -mhard-float or -msoft-float setting from an
711    -march argument.  Note that soft-float and hard-float code are not
712    link-compatible.  */
713
714 #define MIPS_ARCH_FLOAT_SPEC \
715   "%{mhard-float|msoft-float|march=mips*:; \
716      march=vr41*|march=m4k|march=4k*|march=24kc|march=24kec \
717      |march=34kc|march=74kc|march=5kc|march=octeon: -msoft-float; \
718      march=*: -mhard-float}"
719
720 /* A spec condition that matches 32-bit options.  It only works if
721    MIPS_ISA_LEVEL_SPEC has been applied.  */
722
723 #define MIPS_32BIT_OPTION_SPEC \
724   "mips1|mips2|mips32*|mgp32"
725
726 /* Support for a compile-time default CPU, et cetera.  The rules are:
727    --with-arch is ignored if -march is specified or a -mips is specified
728      (other than -mips16).
729    --with-tune is ignored if -mtune is specified.
730    --with-abi is ignored if -mabi is specified.
731    --with-float is ignored if -mhard-float or -msoft-float are
732      specified.
733    --with-divide is ignored if -mdivide-traps or -mdivide-breaks are
734      specified. */
735 #define OPTION_DEFAULT_SPECS \
736   {"arch", "%{" MIPS_ARCH_OPTION_SPEC ":;: -march=%(VALUE)}" }, \
737   {"tune", "%{!mtune=*:-mtune=%(VALUE)}" }, \
738   {"abi", "%{!mabi=*:-mabi=%(VALUE)}" }, \
739   {"float", "%{!msoft-float:%{!mhard-float:-m%(VALUE)-float}}" }, \
740   {"divide", "%{!mdivide-traps:%{!mdivide-breaks:-mdivide-%(VALUE)}}" }, \
741   {"llsc", "%{!mllsc:%{!mno-llsc:-m%(VALUE)}}" }, \
742   {"mips-plt", "%{!mplt:%{!mno-plt:-m%(VALUE)}}" }
743
744
745 /* A spec that infers the -mdsp setting from an -march argument.  */
746 #define BASE_DRIVER_SELF_SPECS \
747   "%{!mno-dsp:%{march=24ke*|march=34k*|march=74k*: -mdsp}}"
748
749 #define DRIVER_SELF_SPECS BASE_DRIVER_SELF_SPECS
750
751 #define GENERATE_DIVIDE_TRAPS (TARGET_DIVIDE_TRAPS \
752                                && ISA_HAS_COND_TRAP)
753
754 #define GENERATE_BRANCHLIKELY   (TARGET_BRANCHLIKELY && !TARGET_MIPS16)
755
756 /* True if the ABI can only work with 64-bit integer registers.  We
757    generally allow ad-hoc variations for TARGET_SINGLE_FLOAT, but
758    otherwise floating-point registers must also be 64-bit.  */
759 #define ABI_NEEDS_64BIT_REGS    (TARGET_NEWABI || mips_abi == ABI_O64)
760
761 /* Likewise for 32-bit regs.  */
762 #define ABI_NEEDS_32BIT_REGS    (mips_abi == ABI_32)
763
764 /* True if symbols are 64 bits wide.  At present, n64 is the only
765    ABI for which this is true.  */
766 #define ABI_HAS_64BIT_SYMBOLS   (mips_abi == ABI_64 && !TARGET_SYM32)
767
768 /* ISA has instructions for managing 64-bit fp and gp regs (e.g. mips3).  */
769 #define ISA_HAS_64BIT_REGS      (ISA_MIPS3                              \
770                                  || ISA_MIPS4                           \
771                                  || ISA_MIPS64                          \
772                                  || ISA_MIPS64R2)
773
774 /* ISA has branch likely instructions (e.g. mips2).  */
775 /* Disable branchlikely for tx39 until compare rewrite.  They haven't
776    been generated up to this point.  */
777 #define ISA_HAS_BRANCHLIKELY    (!ISA_MIPS1)
778
779 /* ISA has a three-operand multiplication instruction (usually spelt "mul").  */
780 #define ISA_HAS_MUL3            ((TARGET_MIPS3900                       \
781                                   || TARGET_MIPS5400                    \
782                                   || TARGET_MIPS5500                    \
783                                   || TARGET_MIPS7000                    \
784                                   || TARGET_MIPS9000                    \
785                                   || TARGET_MAD                         \
786                                   || ISA_MIPS32                         \
787                                   || ISA_MIPS32R2                       \
788                                   || ISA_MIPS64                         \
789                                   || ISA_MIPS64R2)                      \
790                                  && !TARGET_MIPS16)
791
792 /* ISA has a three-operand multiplication instruction.  */
793 #define ISA_HAS_DMUL3           (TARGET_64BIT                           \
794                                  && TARGET_OCTEON                       \
795                                  && !TARGET_MIPS16)
796
797 /* ISA has the floating-point conditional move instructions introduced
798    in mips4.  */
799 #define ISA_HAS_FP_CONDMOVE     ((ISA_MIPS4                             \
800                                   || ISA_MIPS32                         \
801                                   || ISA_MIPS32R2                       \
802                                   || ISA_MIPS64                         \
803                                   || ISA_MIPS64R2)                      \
804                                  && !TARGET_MIPS5500                    \
805                                  && !TARGET_MIPS16)
806
807 /* ISA has the integer conditional move instructions introduced in mips4 and
808    ST Loongson 2E/2F.  */
809 #define ISA_HAS_CONDMOVE        (ISA_HAS_FP_CONDMOVE || TARGET_LOONGSON_2EF)
810
811 /* ISA has LDC1 and SDC1.  */
812 #define ISA_HAS_LDC1_SDC1       (!ISA_MIPS1 && !TARGET_MIPS16)
813
814 /* ISA has the mips4 FP condition code instructions: FP-compare to CC,
815    branch on CC, and move (both FP and non-FP) on CC.  */
816 #define ISA_HAS_8CC             (ISA_MIPS4                              \
817                                  || ISA_MIPS32                          \
818                                  || ISA_MIPS32R2                        \
819                                  || ISA_MIPS64                          \
820                                  || ISA_MIPS64R2)
821
822 /* This is a catch all for other mips4 instructions: indexed load, the
823    FP madd and msub instructions, and the FP recip and recip sqrt
824    instructions.  */
825 #define ISA_HAS_FP4             ((ISA_MIPS4                             \
826                                   || (ISA_MIPS32R2 && TARGET_FLOAT64)   \
827                                   || ISA_MIPS64                         \
828                                   || ISA_MIPS64R2)                      \
829                                  && !TARGET_MIPS16)
830
831 /* ISA has paired-single instructions.  */
832 #define ISA_HAS_PAIRED_SINGLE   (ISA_MIPS32R2 || ISA_MIPS64 || ISA_MIPS64R2)
833
834 /* ISA has conditional trap instructions.  */
835 #define ISA_HAS_COND_TRAP       (!ISA_MIPS1                             \
836                                  && !TARGET_MIPS16)
837
838 /* ISA has integer multiply-accumulate instructions, madd and msub.  */
839 #define ISA_HAS_MADD_MSUB       ((ISA_MIPS32                            \
840                                   || ISA_MIPS32R2                       \
841                                   || ISA_MIPS64                         \
842                                   || ISA_MIPS64R2)                      \
843                                  && !TARGET_MIPS16)
844
845 /* Integer multiply-accumulate instructions should be generated.  */
846 #define GENERATE_MADD_MSUB      (ISA_HAS_MADD_MSUB && !TUNE_74K)
847
848 /* ISA has floating-point madd and msub instructions 'd = a * b [+-] c'.  */
849 #define ISA_HAS_FP_MADD4_MSUB4  ISA_HAS_FP4
850
851 /* ISA has floating-point madd and msub instructions 'c = a * b [+-] c'.  */
852 #define ISA_HAS_FP_MADD3_MSUB3  TARGET_LOONGSON_2EF
853
854 /* ISA has floating-point nmadd and nmsub instructions
855    'd = -((a * b) [+-] c)'.  */
856 #define ISA_HAS_NMADD4_NMSUB4(MODE)                                     \
857                                 ((ISA_MIPS4                             \
858                                   || (ISA_MIPS32R2 && (MODE) == V2SFmode) \
859                                   || ISA_MIPS64                         \
860                                   || ISA_MIPS64R2)                      \
861                                  && (!TARGET_MIPS5400 || TARGET_MAD)    \
862                                  && !TARGET_MIPS16)
863
864 /* ISA has floating-point nmadd and nmsub instructions
865    'c = -((a * b) [+-] c)'.  */
866 #define ISA_HAS_NMADD3_NMSUB3(MODE)                                     \
867                                 TARGET_LOONGSON_2EF
868
869 /* ISA has count leading zeroes/ones instruction (not implemented).  */
870 #define ISA_HAS_CLZ_CLO         ((ISA_MIPS32                            \
871                                   || ISA_MIPS32R2                       \
872                                   || ISA_MIPS64                         \
873                                   || ISA_MIPS64R2)                      \
874                                  && !TARGET_MIPS16)
875
876 /* ISA has three operand multiply instructions that put
877    the high part in an accumulator: mulhi or mulhiu.  */
878 #define ISA_HAS_MULHI           ((TARGET_MIPS5400                        \
879                                   || TARGET_MIPS5500                     \
880                                   || TARGET_SR71K)                       \
881                                  && !TARGET_MIPS16)
882
883 /* ISA has three operand multiply instructions that
884    negates the result and puts the result in an accumulator.  */
885 #define ISA_HAS_MULS            ((TARGET_MIPS5400                       \
886                                   || TARGET_MIPS5500                    \
887                                   || TARGET_SR71K)                      \
888                                  && !TARGET_MIPS16)
889
890 /* ISA has three operand multiply instructions that subtracts the
891    result from a 4th operand and puts the result in an accumulator.  */
892 #define ISA_HAS_MSAC            ((TARGET_MIPS5400                       \
893                                   || TARGET_MIPS5500                    \
894                                   || TARGET_SR71K)                      \
895                                  && !TARGET_MIPS16)
896
897 /* ISA has three operand multiply instructions that  the result
898    from a 4th operand and puts the result in an accumulator.  */
899 #define ISA_HAS_MACC            ((TARGET_MIPS4120                       \
900                                   || TARGET_MIPS4130                    \
901                                   || TARGET_MIPS5400                    \
902                                   || TARGET_MIPS5500                    \
903                                   || TARGET_SR71K)                      \
904                                  && !TARGET_MIPS16)
905
906 /* ISA has NEC VR-style MACC, MACCHI, DMACC and DMACCHI instructions.  */
907 #define ISA_HAS_MACCHI          ((TARGET_MIPS4120                       \
908                                   || TARGET_MIPS4130)                   \
909                                  && !TARGET_MIPS16)
910
911 /* ISA has the "ror" (rotate right) instructions.  */
912 #define ISA_HAS_ROR             ((ISA_MIPS32R2                          \
913                                   || ISA_MIPS64R2                       \
914                                   || TARGET_MIPS5400                    \
915                                   || TARGET_MIPS5500                    \
916                                   || TARGET_SR71K                       \
917                                   || TARGET_SMARTMIPS)                  \
918                                  && !TARGET_MIPS16)
919
920 /* ISA has data prefetch instructions.  This controls use of 'pref'.  */
921 #define ISA_HAS_PREFETCH        ((ISA_MIPS4                             \
922                                   || TARGET_LOONGSON_2EF                \
923                                   || ISA_MIPS32                         \
924                                   || ISA_MIPS32R2                       \
925                                   || ISA_MIPS64                         \
926                                   || ISA_MIPS64R2)                      \
927                                  && !TARGET_MIPS16)
928
929 /* ISA has data indexed prefetch instructions.  This controls use of
930    'prefx', along with TARGET_HARD_FLOAT and TARGET_DOUBLE_FLOAT.
931    (prefx is a cop1x instruction, so can only be used if FP is
932    enabled.)  */
933 #define ISA_HAS_PREFETCHX       ((ISA_MIPS4                             \
934                                   || ISA_MIPS32R2                       \
935                                   || ISA_MIPS64                         \
936                                   || ISA_MIPS64R2)                      \
937                                  && !TARGET_MIPS16)
938
939 /* True if trunc.w.s and trunc.w.d are real (not synthetic)
940    instructions.  Both require TARGET_HARD_FLOAT, and trunc.w.d
941    also requires TARGET_DOUBLE_FLOAT.  */
942 #define ISA_HAS_TRUNC_W         (!ISA_MIPS1)
943
944 /* ISA includes the MIPS32r2 seb and seh instructions.  */
945 #define ISA_HAS_SEB_SEH         ((ISA_MIPS32R2          \
946                                   || ISA_MIPS64R2)      \
947                                  && !TARGET_MIPS16)
948
949 /* ISA includes the MIPS32/64 rev 2 ext and ins instructions.  */
950 #define ISA_HAS_EXT_INS         ((ISA_MIPS32R2          \
951                                   || ISA_MIPS64R2)      \
952                                  && !TARGET_MIPS16)
953
954 /* ISA has instructions for accessing top part of 64-bit fp regs.  */
955 #define ISA_HAS_MXHC1           (TARGET_FLOAT64         \
956                                  && (ISA_MIPS32R2       \
957                                      || ISA_MIPS64R2))
958
959 /* ISA has lwxs instruction (load w/scaled index address.  */
960 #define ISA_HAS_LWXS            (TARGET_SMARTMIPS && !TARGET_MIPS16)
961
962 /* The DSP ASE is available.  */
963 #define ISA_HAS_DSP             (TARGET_DSP && !TARGET_MIPS16)
964
965 /* Revision 2 of the DSP ASE is available.  */
966 #define ISA_HAS_DSPR2           (TARGET_DSPR2 && !TARGET_MIPS16)
967
968 /* True if the result of a load is not available to the next instruction.
969    A nop will then be needed between instructions like "lw $4,..."
970    and "addiu $4,$4,1".  */
971 #define ISA_HAS_LOAD_DELAY      (ISA_MIPS1                              \
972                                  && !TARGET_MIPS3900                    \
973                                  && !TARGET_MIPS16)
974
975 /* Likewise mtc1 and mfc1.  */
976 #define ISA_HAS_XFER_DELAY      (mips_isa <= 3                  \
977                                  && !TARGET_LOONGSON_2EF)
978
979 /* Likewise floating-point comparisons.  */
980 #define ISA_HAS_FCMP_DELAY      (mips_isa <= 3                  \
981                                  && !TARGET_LOONGSON_2EF)
982
983 /* True if mflo and mfhi can be immediately followed by instructions
984    which write to the HI and LO registers.
985
986    According to MIPS specifications, MIPS ISAs I, II, and III need
987    (at least) two instructions between the reads of HI/LO and
988    instructions which write them, and later ISAs do not.  Contradicting
989    the MIPS specifications, some MIPS IV processor user manuals (e.g.
990    the UM for the NEC Vr5000) document needing the instructions between
991    HI/LO reads and writes, as well.  Therefore, we declare only MIPS32,
992    MIPS64 and later ISAs to have the interlocks, plus any specific
993    earlier-ISA CPUs for which CPU documentation declares that the
994    instructions are really interlocked.  */
995 #define ISA_HAS_HILO_INTERLOCKS (ISA_MIPS32                             \
996                                  || ISA_MIPS32R2                        \
997                                  || ISA_MIPS64                          \
998                                  || ISA_MIPS64R2                        \
999                                  || TARGET_MIPS5500                     \
1000                                  || TARGET_LOONGSON_2EF)
1001
1002 /* ISA includes synci, jr.hb and jalr.hb.  */
1003 #define ISA_HAS_SYNCI ((ISA_MIPS32R2            \
1004                         || ISA_MIPS64R2)        \
1005                        && !TARGET_MIPS16)
1006
1007 /* ISA includes sync.  */
1008 #define ISA_HAS_SYNC ((mips_isa >= 2 || TARGET_MIPS3900) && !TARGET_MIPS16)
1009 #define GENERATE_SYNC                   \
1010   (target_flags_explicit & MASK_LLSC    \
1011    ? TARGET_LLSC && !TARGET_MIPS16      \
1012    : ISA_HAS_SYNC)
1013
1014 /* ISA includes ll and sc.  Note that this implies ISA_HAS_SYNC
1015    because the expanders use both ISA_HAS_SYNC and ISA_HAS_LL_SC
1016    instructions.  */
1017 #define ISA_HAS_LL_SC (mips_isa >= 2 && !TARGET_MIPS16)
1018 #define GENERATE_LL_SC                  \
1019   (target_flags_explicit & MASK_LLSC    \
1020    ? TARGET_LLSC && !TARGET_MIPS16      \
1021    : ISA_HAS_LL_SC)
1022
1023 /* ISA includes the baddu instruction.  */
1024 #define ISA_HAS_BADDU           (TARGET_OCTEON && !TARGET_MIPS16)
1025
1026 /* ISA includes the bbit* instructions.  */
1027 #define ISA_HAS_BBIT            (TARGET_OCTEON && !TARGET_MIPS16)
1028
1029 /* ISA includes the cins instruction.  */
1030 #define ISA_HAS_CINS            (TARGET_OCTEON && !TARGET_MIPS16)
1031
1032 /* ISA includes the exts instruction.  */
1033 #define ISA_HAS_EXTS            (TARGET_OCTEON && !TARGET_MIPS16)
1034
1035 /* ISA includes the seq and sne instructions.  */
1036 #define ISA_HAS_SEQ_SNE         (TARGET_OCTEON && !TARGET_MIPS16)
1037
1038 /* ISA includes the pop instruction.  */
1039 #define ISA_HAS_POP             (TARGET_OCTEON && !TARGET_MIPS16)
1040
1041 /* The CACHE instruction is available in non-MIPS16 code.  */
1042 #define TARGET_CACHE_BUILTIN (mips_isa >= 3)
1043
1044 /* The CACHE instruction is available.  */
1045 #define ISA_HAS_CACHE (TARGET_CACHE_BUILTIN && !TARGET_MIPS16)
1046 \f
1047 /* Add -G xx support.  */
1048
1049 #undef  SWITCH_TAKES_ARG
1050 #define SWITCH_TAKES_ARG(CHAR)                                          \
1051   (DEFAULT_SWITCH_TAKES_ARG (CHAR) || (CHAR) == 'G')
1052
1053 #define OVERRIDE_OPTIONS mips_override_options ()
1054
1055 #define CONDITIONAL_REGISTER_USAGE mips_conditional_register_usage ()
1056
1057 /* Show we can debug even without a frame pointer.  */
1058 #define CAN_DEBUG_WITHOUT_FP
1059 \f
1060 /* Tell collect what flags to pass to nm.  */
1061 #ifndef NM_FLAGS
1062 #define NM_FLAGS "-Bn"
1063 #endif
1064
1065 \f
1066 #ifndef MIPS_ABI_DEFAULT
1067 #define MIPS_ABI_DEFAULT ABI_32
1068 #endif
1069
1070 /* Use the most portable ABI flag for the ASM specs.  */
1071
1072 #if MIPS_ABI_DEFAULT == ABI_32
1073 #define MULTILIB_ABI_DEFAULT "mabi=32"
1074 #endif
1075
1076 #if MIPS_ABI_DEFAULT == ABI_O64
1077 #define MULTILIB_ABI_DEFAULT "mabi=o64"
1078 #endif
1079
1080 #if MIPS_ABI_DEFAULT == ABI_N32
1081 #define MULTILIB_ABI_DEFAULT "mabi=n32"
1082 #endif
1083
1084 #if MIPS_ABI_DEFAULT == ABI_64
1085 #define MULTILIB_ABI_DEFAULT "mabi=64"
1086 #endif
1087
1088 #if MIPS_ABI_DEFAULT == ABI_EABI
1089 #define MULTILIB_ABI_DEFAULT "mabi=eabi"
1090 #endif
1091
1092 /* SUBTARGET_ASM_OPTIMIZING_SPEC handles passing optimization options
1093    to the assembler.  It may be overridden by subtargets.  */
1094 #ifndef SUBTARGET_ASM_OPTIMIZING_SPEC
1095 #define SUBTARGET_ASM_OPTIMIZING_SPEC "\
1096 %{noasmopt:-O0} \
1097 %{!noasmopt:%{O:-O2} %{O1:-O2} %{O2:-O2} %{O3:-O3}}"
1098 #endif
1099
1100 /* SUBTARGET_ASM_DEBUGGING_SPEC handles passing debugging options to
1101    the assembler.  It may be overridden by subtargets.
1102
1103    Beginning with gas 2.13, -mdebug must be passed to correctly handle
1104    COFF debugging info.  */
1105
1106 #ifndef SUBTARGET_ASM_DEBUGGING_SPEC
1107 #define SUBTARGET_ASM_DEBUGGING_SPEC "\
1108 %{g} %{g0} %{g1} %{g2} %{g3} \
1109 %{ggdb:-g} %{ggdb0:-g0} %{ggdb1:-g1} %{ggdb2:-g2} %{ggdb3:-g3} \
1110 %{gstabs:-g} %{gstabs0:-g0} %{gstabs1:-g1} %{gstabs2:-g2} %{gstabs3:-g3} \
1111 %{gstabs+:-g} %{gstabs+0:-g0} %{gstabs+1:-g1} %{gstabs+2:-g2} %{gstabs+3:-g3} \
1112 %{gcoff:-g} %{gcoff0:-g0} %{gcoff1:-g1} %{gcoff2:-g2} %{gcoff3:-g3} \
1113 %{gcoff*:-mdebug} %{!gcoff*:-no-mdebug}"
1114 #endif
1115
1116 /* SUBTARGET_ASM_SPEC is always passed to the assembler.  It may be
1117    overridden by subtargets.  */
1118
1119 #ifndef SUBTARGET_ASM_SPEC
1120 #define SUBTARGET_ASM_SPEC ""
1121 #endif
1122
1123 #undef ASM_SPEC
1124 #define ASM_SPEC "\
1125 %{G*} %(endian_spec) %{mips1} %{mips2} %{mips3} %{mips4} \
1126 %{mips32*} %{mips64*} \
1127 %{mips16} %{mno-mips16:-no-mips16} \
1128 %{mips3d} %{mno-mips3d:-no-mips3d} \
1129 %{mdmx} %{mno-mdmx:-no-mdmx} \
1130 %{mdsp} %{mno-dsp} \
1131 %{mdspr2} %{mno-dspr2} \
1132 %{msmartmips} %{mno-smartmips} \
1133 %{mmt} %{mno-mt} \
1134 %{mfix-vr4120} %{mfix-vr4130} \
1135 %(subtarget_asm_optimizing_spec) \
1136 %(subtarget_asm_debugging_spec) \
1137 %{mabi=*} %{!mabi=*: %(asm_abi_default_spec)} \
1138 %{mgp32} %{mgp64} %{march=*} %{mxgot:-xgot} \
1139 %{mfp32} %{mfp64} \
1140 %{mshared} %{mno-shared} \
1141 %{msym32} %{mno-sym32} \
1142 %{mtune=*} %{v} \
1143 %(subtarget_asm_spec)"
1144
1145 /* Extra switches sometimes passed to the linker.  */
1146 /* ??? The bestGnum will never be passed to the linker, because the gcc driver
1147   will interpret it as a -b option.  */
1148
1149 #ifndef LINK_SPEC
1150 #define LINK_SPEC "\
1151 %(endian_spec) \
1152 %{G*} %{mips1} %{mips2} %{mips3} %{mips4} %{mips32*} %{mips64*} \
1153 %{bestGnum} %{shared} %{non_shared}"
1154 #endif  /* LINK_SPEC defined */
1155
1156
1157 /* Specs for the compiler proper */
1158
1159 /* SUBTARGET_CC1_SPEC is passed to the compiler proper.  It may be
1160    overridden by subtargets.  */
1161 #ifndef SUBTARGET_CC1_SPEC
1162 #define SUBTARGET_CC1_SPEC ""
1163 #endif
1164
1165 /* CC1_SPEC is the set of arguments to pass to the compiler proper.  */
1166
1167 #undef CC1_SPEC
1168 #define CC1_SPEC "\
1169 %{gline:%{!g:%{!g0:%{!g1:%{!g2: -g1}}}}} \
1170 %{G*} %{EB:-meb} %{EL:-mel} %{EB:%{EL:%emay not use both -EB and -EL}} \
1171 %{save-temps: } \
1172 %(subtarget_cc1_spec)"
1173
1174 /* Preprocessor specs.  */
1175
1176 /* SUBTARGET_CPP_SPEC is passed to the preprocessor.  It may be
1177    overridden by subtargets.  */
1178 #ifndef SUBTARGET_CPP_SPEC
1179 #define SUBTARGET_CPP_SPEC ""
1180 #endif
1181
1182 #define CPP_SPEC "%(subtarget_cpp_spec)"
1183
1184 /* This macro defines names of additional specifications to put in the specs
1185    that can be used in various specifications like CC1_SPEC.  Its definition
1186    is an initializer with a subgrouping for each command option.
1187
1188    Each subgrouping contains a string constant, that defines the
1189    specification name, and a string constant that used by the GCC driver
1190    program.
1191
1192    Do not define this macro if it does not need to do anything.  */
1193
1194 #define EXTRA_SPECS                                                     \
1195   { "subtarget_cc1_spec", SUBTARGET_CC1_SPEC },                         \
1196   { "subtarget_cpp_spec", SUBTARGET_CPP_SPEC },                         \
1197   { "subtarget_asm_optimizing_spec", SUBTARGET_ASM_OPTIMIZING_SPEC },   \
1198   { "subtarget_asm_debugging_spec", SUBTARGET_ASM_DEBUGGING_SPEC },     \
1199   { "subtarget_asm_spec", SUBTARGET_ASM_SPEC },                         \
1200   { "asm_abi_default_spec", "-" MULTILIB_ABI_DEFAULT },                 \
1201   { "endian_spec", ENDIAN_SPEC },                                       \
1202   SUBTARGET_EXTRA_SPECS
1203
1204 #ifndef SUBTARGET_EXTRA_SPECS
1205 #define SUBTARGET_EXTRA_SPECS
1206 #endif
1207 \f
1208 #define DBX_DEBUGGING_INFO 1            /* generate stabs (OSF/rose) */
1209 #define DWARF2_DEBUGGING_INFO 1         /* dwarf2 debugging info */
1210
1211 #ifndef PREFERRED_DEBUGGING_TYPE
1212 #define PREFERRED_DEBUGGING_TYPE DWARF2_DEBUG
1213 #endif
1214
1215 #define DWARF2_ADDR_SIZE (ABI_HAS_64BIT_SYMBOLS ? 8 : 4)
1216
1217 /* By default, turn on GDB extensions.  */
1218 #define DEFAULT_GDB_EXTENSIONS 1
1219
1220 /* Local compiler-generated symbols must have a prefix that the assembler
1221    understands.   By default, this is $, although some targets (e.g.,
1222    NetBSD-ELF) need to override this.  */
1223
1224 #ifndef LOCAL_LABEL_PREFIX
1225 #define LOCAL_LABEL_PREFIX      "$"
1226 #endif
1227
1228 /* By default on the mips, external symbols do not have an underscore
1229    prepended, but some targets (e.g., NetBSD) require this.  */
1230
1231 #ifndef USER_LABEL_PREFIX
1232 #define USER_LABEL_PREFIX       ""
1233 #endif
1234
1235 /* On Sun 4, this limit is 2048.  We use 1500 to be safe,
1236    since the length can run past this up to a continuation point.  */
1237 #undef DBX_CONTIN_LENGTH
1238 #define DBX_CONTIN_LENGTH 1500
1239
1240 /* How to renumber registers for dbx and gdb.  */
1241 #define DBX_REGISTER_NUMBER(REGNO) mips_dbx_regno[REGNO]
1242
1243 /* The mapping from gcc register number to DWARF 2 CFA column number.  */
1244 #define DWARF_FRAME_REGNUM(REGNO) mips_dwarf_regno[REGNO]
1245
1246 /* The DWARF 2 CFA column which tracks the return address.  */
1247 #define DWARF_FRAME_RETURN_COLUMN (GP_REG_FIRST + 31)
1248
1249 /* Before the prologue, RA lives in r31.  */
1250 #define INCOMING_RETURN_ADDR_RTX  gen_rtx_REG (VOIDmode, GP_REG_FIRST + 31)
1251
1252 /* Describe how we implement __builtin_eh_return.  */
1253 #define EH_RETURN_DATA_REGNO(N) \
1254   ((N) < (TARGET_MIPS16 ? 2 : 4) ? (N) + GP_ARG_FIRST : INVALID_REGNUM)
1255
1256 #define EH_RETURN_STACKADJ_RTX  gen_rtx_REG (Pmode, GP_REG_FIRST + 3)
1257
1258 /* Offsets recorded in opcodes are a multiple of this alignment factor.
1259    The default for this in 64-bit mode is 8, which causes problems with
1260    SFmode register saves.  */
1261 #define DWARF_CIE_DATA_ALIGNMENT -4
1262
1263 /* Correct the offset of automatic variables and arguments.  Note that
1264    the MIPS debug format wants all automatic variables and arguments
1265    to be in terms of the virtual frame pointer (stack pointer before
1266    any adjustment in the function), while the MIPS 3.0 linker wants
1267    the frame pointer to be the stack pointer after the initial
1268    adjustment.  */
1269
1270 #define DEBUGGER_AUTO_OFFSET(X)                         \
1271   mips_debugger_offset (X, (HOST_WIDE_INT) 0)
1272 #define DEBUGGER_ARG_OFFSET(OFFSET, X)                  \
1273   mips_debugger_offset (X, (HOST_WIDE_INT) OFFSET)
1274 \f
1275 /* Target machine storage layout */
1276
1277 #define BITS_BIG_ENDIAN 0
1278 #define BYTES_BIG_ENDIAN (TARGET_BIG_ENDIAN != 0)
1279 #define WORDS_BIG_ENDIAN (TARGET_BIG_ENDIAN != 0)
1280
1281 /* Define this to set the endianness to use in libgcc2.c, which can
1282    not depend on target_flags.  */
1283 #if !defined(MIPSEL) && !defined(__MIPSEL__)
1284 #define LIBGCC2_WORDS_BIG_ENDIAN 1
1285 #else
1286 #define LIBGCC2_WORDS_BIG_ENDIAN 0
1287 #endif
1288
1289 #define MAX_BITS_PER_WORD 64
1290
1291 /* Width of a word, in units (bytes).  */
1292 #define UNITS_PER_WORD (TARGET_64BIT ? 8 : 4)
1293 #ifndef IN_LIBGCC2
1294 #define MIN_UNITS_PER_WORD 4
1295 #endif
1296
1297 /* For MIPS, width of a floating point register.  */
1298 #define UNITS_PER_FPREG (TARGET_FLOAT64 ? 8 : 4)
1299
1300 /* The number of consecutive floating-point registers needed to store the
1301    largest format supported by the FPU.  */
1302 #define MAX_FPRS_PER_FMT (TARGET_FLOAT64 || TARGET_SINGLE_FLOAT ? 1 : 2)
1303
1304 /* The number of consecutive floating-point registers needed to store the
1305    smallest format supported by the FPU.  */
1306 #define MIN_FPRS_PER_FMT \
1307   (ISA_MIPS32 || ISA_MIPS32R2 || ISA_MIPS64 || ISA_MIPS64R2 \
1308    ? 1 : MAX_FPRS_PER_FMT)
1309
1310 /* The largest size of value that can be held in floating-point
1311    registers and moved with a single instruction.  */
1312 #define UNITS_PER_HWFPVALUE \
1313   (TARGET_SOFT_FLOAT_ABI ? 0 : MAX_FPRS_PER_FMT * UNITS_PER_FPREG)
1314
1315 /* The largest size of value that can be held in floating-point
1316    registers.  */
1317 #define UNITS_PER_FPVALUE                       \
1318   (TARGET_SOFT_FLOAT_ABI ? 0                    \
1319    : TARGET_SINGLE_FLOAT ? UNITS_PER_FPREG      \
1320    : LONG_DOUBLE_TYPE_SIZE / BITS_PER_UNIT)
1321
1322 /* The number of bytes in a double.  */
1323 #define UNITS_PER_DOUBLE (TYPE_PRECISION (double_type_node) / BITS_PER_UNIT)
1324
1325 #define UNITS_PER_SIMD_WORD(MODE) \
1326   (TARGET_PAIRED_SINGLE_FLOAT ? 8 : UNITS_PER_WORD)
1327
1328 /* Set the sizes of the core types.  */
1329 #define SHORT_TYPE_SIZE 16
1330 #define INT_TYPE_SIZE 32
1331 #define LONG_TYPE_SIZE (TARGET_LONG64 ? 64 : 32)
1332 #define LONG_LONG_TYPE_SIZE 64
1333
1334 #define FLOAT_TYPE_SIZE 32
1335 #define DOUBLE_TYPE_SIZE 64
1336 #define LONG_DOUBLE_TYPE_SIZE (TARGET_NEWABI ? 128 : 64)
1337
1338 /* Define the sizes of fixed-point types.  */
1339 #define SHORT_FRACT_TYPE_SIZE 8
1340 #define FRACT_TYPE_SIZE 16
1341 #define LONG_FRACT_TYPE_SIZE 32
1342 #define LONG_LONG_FRACT_TYPE_SIZE 64
1343
1344 #define SHORT_ACCUM_TYPE_SIZE 16
1345 #define ACCUM_TYPE_SIZE 32
1346 #define LONG_ACCUM_TYPE_SIZE 64
1347 /* FIXME.  LONG_LONG_ACCUM_TYPE_SIZE should be 128 bits, but GCC
1348    doesn't support 128-bit integers for MIPS32 currently.  */
1349 #define LONG_LONG_ACCUM_TYPE_SIZE (TARGET_64BIT ? 128 : 64)
1350
1351 /* long double is not a fixed mode, but the idea is that, if we
1352    support long double, we also want a 128-bit integer type.  */
1353 #define MAX_FIXED_MODE_SIZE LONG_DOUBLE_TYPE_SIZE
1354
1355 #ifdef IN_LIBGCC2
1356 #if  (defined _ABIN32 && _MIPS_SIM == _ABIN32) \
1357   || (defined _ABI64 && _MIPS_SIM == _ABI64)
1358 #  define LIBGCC2_LONG_DOUBLE_TYPE_SIZE 128
1359 # else
1360 #  define LIBGCC2_LONG_DOUBLE_TYPE_SIZE 64
1361 # endif
1362 #endif
1363
1364 /* Width in bits of a pointer.  */
1365 #ifndef POINTER_SIZE
1366 #define POINTER_SIZE ((TARGET_LONG64 && TARGET_64BIT) ? 64 : 32)
1367 #endif
1368
1369 /* Allocation boundary (in *bits*) for storing arguments in argument list.  */
1370 #define PARM_BOUNDARY BITS_PER_WORD
1371
1372 /* Allocation boundary (in *bits*) for the code of a function.  */
1373 #define FUNCTION_BOUNDARY 32
1374
1375 /* Alignment of field after `int : 0' in a structure.  */
1376 #define EMPTY_FIELD_BOUNDARY 32
1377
1378 /* Every structure's size must be a multiple of this.  */
1379 /* 8 is observed right on a DECstation and on riscos 4.02.  */
1380 #define STRUCTURE_SIZE_BOUNDARY 8
1381
1382 /* There is no point aligning anything to a rounder boundary than this.  */
1383 #define BIGGEST_ALIGNMENT LONG_DOUBLE_TYPE_SIZE
1384
1385 /* All accesses must be aligned.  */
1386 #define STRICT_ALIGNMENT 1
1387
1388 /* Define this if you wish to imitate the way many other C compilers
1389    handle alignment of bitfields and the structures that contain
1390    them.
1391
1392    The behavior is that the type written for a bit-field (`int',
1393    `short', or other integer type) imposes an alignment for the
1394    entire structure, as if the structure really did contain an
1395    ordinary field of that type.  In addition, the bit-field is placed
1396    within the structure so that it would fit within such a field,
1397    not crossing a boundary for it.
1398
1399    Thus, on most machines, a bit-field whose type is written as `int'
1400    would not cross a four-byte boundary, and would force four-byte
1401    alignment for the whole structure.  (The alignment used may not
1402    be four bytes; it is controlled by the other alignment
1403    parameters.)
1404
1405    If the macro is defined, its definition should be a C expression;
1406    a nonzero value for the expression enables this behavior.  */
1407
1408 #define PCC_BITFIELD_TYPE_MATTERS 1
1409
1410 /* If defined, a C expression to compute the alignment given to a
1411    constant that is being placed in memory.  CONSTANT is the constant
1412    and ALIGN is the alignment that the object would ordinarily have.
1413    The value of this macro is used instead of that alignment to align
1414    the object.
1415
1416    If this macro is not defined, then ALIGN is used.
1417
1418    The typical use of this macro is to increase alignment for string
1419    constants to be word aligned so that `strcpy' calls that copy
1420    constants can be done inline.  */
1421
1422 #define CONSTANT_ALIGNMENT(EXP, ALIGN)                                  \
1423   ((TREE_CODE (EXP) == STRING_CST  || TREE_CODE (EXP) == CONSTRUCTOR)   \
1424    && (ALIGN) < BITS_PER_WORD ? BITS_PER_WORD : (ALIGN))
1425
1426 /* If defined, a C expression to compute the alignment for a static
1427    variable.  TYPE is the data type, and ALIGN is the alignment that
1428    the object would ordinarily have.  The value of this macro is used
1429    instead of that alignment to align the object.
1430
1431    If this macro is not defined, then ALIGN is used.
1432
1433    One use of this macro is to increase alignment of medium-size
1434    data to make it all fit in fewer cache lines.  Another is to
1435    cause character arrays to be word-aligned so that `strcpy' calls
1436    that copy constants to character arrays can be done inline.  */
1437
1438 #undef DATA_ALIGNMENT
1439 #define DATA_ALIGNMENT(TYPE, ALIGN)                                     \
1440   ((((ALIGN) < BITS_PER_WORD)                                           \
1441     && (TREE_CODE (TYPE) == ARRAY_TYPE                                  \
1442         || TREE_CODE (TYPE) == UNION_TYPE                               \
1443         || TREE_CODE (TYPE) == RECORD_TYPE)) ? BITS_PER_WORD : (ALIGN))
1444
1445 /* We need this for the same reason as DATA_ALIGNMENT, namely to cause
1446    character arrays to be word-aligned so that `strcpy' calls that copy
1447    constants to character arrays can be done inline, and 'strcmp' can be
1448    optimised to use word loads. */
1449 #define LOCAL_ALIGNMENT(TYPE, ALIGN) \
1450   DATA_ALIGNMENT (TYPE, ALIGN)
1451   
1452 #define PAD_VARARGS_DOWN \
1453   (FUNCTION_ARG_PADDING (TYPE_MODE (type), type) == downward)
1454
1455 /* Define if operations between registers always perform the operation
1456    on the full register even if a narrower mode is specified.  */
1457 #define WORD_REGISTER_OPERATIONS
1458
1459 /* When in 64-bit mode, move insns will sign extend SImode and CCmode
1460    moves.  All other references are zero extended.  */
1461 #define LOAD_EXTEND_OP(MODE) \
1462   (TARGET_64BIT && ((MODE) == SImode || (MODE) == CCmode) \
1463    ? SIGN_EXTEND : ZERO_EXTEND)
1464
1465 /* Define this macro if it is advisable to hold scalars in registers
1466    in a wider mode than that declared by the program.  In such cases,
1467    the value is constrained to be within the bounds of the declared
1468    type, but kept valid in the wider mode.  The signedness of the
1469    extension may differ from that of the type.  */
1470
1471 #define PROMOTE_MODE(MODE, UNSIGNEDP, TYPE)     \
1472   if (GET_MODE_CLASS (MODE) == MODE_INT         \
1473       && GET_MODE_SIZE (MODE) < UNITS_PER_WORD) \
1474     {                                           \
1475       if ((MODE) == SImode)                     \
1476         (UNSIGNEDP) = 0;                        \
1477       (MODE) = Pmode;                           \
1478     }
1479
1480 /* Pmode is always the same as ptr_mode, but not always the same as word_mode.
1481    Extensions of pointers to word_mode must be signed.  */
1482 #define POINTERS_EXTEND_UNSIGNED false
1483
1484 /* Define if loading short immediate values into registers sign extends.  */
1485 #define SHORT_IMMEDIATES_SIGN_EXTEND
1486
1487 /* The [d]clz instructions have the natural values at 0.  */
1488
1489 #define CLZ_DEFINED_VALUE_AT_ZERO(MODE, VALUE) \
1490   ((VALUE) = GET_MODE_BITSIZE (MODE), 2)
1491 \f
1492 /* Standard register usage.  */
1493
1494 /* Number of hardware registers.  We have:
1495
1496    - 32 integer registers
1497    - 32 floating point registers
1498    - 8 condition code registers
1499    - 2 accumulator registers (hi and lo)
1500    - 32 registers each for coprocessors 0, 2 and 3
1501    - 3 fake registers:
1502         - ARG_POINTER_REGNUM
1503         - FRAME_POINTER_REGNUM
1504         - GOT_VERSION_REGNUM (see the comment above load_call<mode> for details)
1505    - 3 dummy entries that were used at various times in the past.
1506    - 6 DSP accumulator registers (3 hi-lo pairs) for MIPS DSP ASE
1507    - 6 DSP control registers  */
1508
1509 #define FIRST_PSEUDO_REGISTER 188
1510
1511 /* By default, fix the kernel registers ($26 and $27), the global
1512    pointer ($28) and the stack pointer ($29).  This can change
1513    depending on the command-line options.
1514
1515    Regarding coprocessor registers: without evidence to the contrary,
1516    it's best to assume that each coprocessor register has a unique
1517    use.  This can be overridden, in, e.g., mips_override_options or
1518    CONDITIONAL_REGISTER_USAGE should the assumption be inappropriate
1519    for a particular target.  */
1520
1521 #define FIXED_REGISTERS                                                 \
1522 {                                                                       \
1523   1, 1, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,                       \
1524   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 1, 1, 1, 1, 0, 0,                       \
1525   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,                       \
1526   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,                       \
1527   0, 0, 1, 0, 0, 0, 0, 0, 0, 0, 0, 1, 1, 1, 1, 1,                       \
1528   /* COP0 registers */                                                  \
1529   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,                       \
1530   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,                       \
1531   /* COP2 registers */                                                  \
1532   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,                       \
1533   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,                       \
1534   /* COP3 registers */                                                  \
1535   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,                       \
1536   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,                       \
1537   /* 6 DSP accumulator registers & 6 control registers */               \
1538   0, 0, 0, 0, 0, 0, 1, 1, 1, 1, 1, 1                                    \
1539 }
1540
1541
1542 /* Set up this array for o32 by default.
1543
1544    Note that we don't mark $31 as a call-clobbered register.  The idea is
1545    that it's really the call instructions themselves which clobber $31.
1546    We don't care what the called function does with it afterwards.
1547
1548    This approach makes it easier to implement sibcalls.  Unlike normal
1549    calls, sibcalls don't clobber $31, so the register reaches the
1550    called function in tact.  EPILOGUE_USES says that $31 is useful
1551    to the called function.  */
1552
1553 #define CALL_USED_REGISTERS                                             \
1554 {                                                                       \
1555   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,                       \
1556   0, 0, 0, 0, 0, 0, 0, 0, 1, 1, 1, 1, 1, 1, 0, 0,                       \
1557   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,                       \
1558   1, 1, 1, 1, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,                       \
1559   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,                       \
1560   /* COP0 registers */                                                  \
1561   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,                       \
1562   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,                       \
1563   /* COP2 registers */                                                  \
1564   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,                       \
1565   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,                       \
1566   /* COP3 registers */                                                  \
1567   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,                       \
1568   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,                       \
1569   /* 6 DSP accumulator registers & 6 control registers */               \
1570   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1                                    \
1571 }
1572
1573
1574 /* Define this since $28, though fixed, is call-saved in many ABIs.  */
1575
1576 #define CALL_REALLY_USED_REGISTERS                                      \
1577 { /* General registers.  */                                             \
1578   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,                       \
1579   0, 0, 0, 0, 0, 0, 0, 0, 1, 1, 1, 1, 0, 1, 0, 0,                       \
1580   /* Floating-point registers.  */                                      \
1581   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,                       \
1582   1, 1, 1, 1, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,                       \
1583   /* Others.  */                                                        \
1584   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 0,                       \
1585   /* COP0 registers */                                                  \
1586   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,                       \
1587   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,                       \
1588   /* COP2 registers */                                                  \
1589   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,                       \
1590   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,                       \
1591   /* COP3 registers */                                                  \
1592   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,                       \
1593   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,                       \
1594   /* 6 DSP accumulator registers & 6 control registers */               \
1595   1, 1, 1, 1, 1, 1, 0, 0, 0, 0, 0, 0                                    \
1596 }
1597
1598 /* Internal macros to classify a register number as to whether it's a
1599    general purpose register, a floating point register, a
1600    multiply/divide register, or a status register.  */
1601
1602 #define GP_REG_FIRST 0
1603 #define GP_REG_LAST  31
1604 #define GP_REG_NUM   (GP_REG_LAST - GP_REG_FIRST + 1)
1605 #define GP_DBX_FIRST 0
1606
1607 #define FP_REG_FIRST 32
1608 #define FP_REG_LAST  63
1609 #define FP_REG_NUM   (FP_REG_LAST - FP_REG_FIRST + 1)
1610 #define FP_DBX_FIRST ((write_symbols == DBX_DEBUG) ? 38 : 32)
1611
1612 #define MD_REG_FIRST 64
1613 #define MD_REG_LAST  65
1614 #define MD_REG_NUM   (MD_REG_LAST - MD_REG_FIRST + 1)
1615 #define MD_DBX_FIRST (FP_DBX_FIRST + FP_REG_NUM)
1616
1617 /* The DWARF 2 CFA column which tracks the return address from a
1618    signal handler context.  This means that to maintain backwards
1619    compatibility, no hard register can be assigned this column if it
1620    would need to be handled by the DWARF unwinder.  */
1621 #define DWARF_ALT_FRAME_RETURN_COLUMN 66
1622
1623 #define ST_REG_FIRST 67
1624 #define ST_REG_LAST  74
1625 #define ST_REG_NUM   (ST_REG_LAST - ST_REG_FIRST + 1)
1626
1627
1628 /* FIXME: renumber.  */
1629 #define COP0_REG_FIRST 80
1630 #define COP0_REG_LAST 111
1631 #define COP0_REG_NUM (COP0_REG_LAST - COP0_REG_FIRST + 1)
1632
1633 #define COP2_REG_FIRST 112
1634 #define COP2_REG_LAST 143
1635 #define COP2_REG_NUM (COP2_REG_LAST - COP2_REG_FIRST + 1)
1636
1637 #define COP3_REG_FIRST 144
1638 #define COP3_REG_LAST 175
1639 #define COP3_REG_NUM (COP3_REG_LAST - COP3_REG_FIRST + 1)
1640 /* ALL_COP_REG_NUM assumes that COP0,2,and 3 are numbered consecutively.  */
1641 #define ALL_COP_REG_NUM (COP3_REG_LAST - COP0_REG_FIRST + 1)
1642
1643 #define DSP_ACC_REG_FIRST 176
1644 #define DSP_ACC_REG_LAST 181
1645 #define DSP_ACC_REG_NUM (DSP_ACC_REG_LAST - DSP_ACC_REG_FIRST + 1)
1646
1647 #define AT_REGNUM       (GP_REG_FIRST + 1)
1648 #define HI_REGNUM       (TARGET_BIG_ENDIAN ? MD_REG_FIRST : MD_REG_FIRST + 1)
1649 #define LO_REGNUM       (TARGET_BIG_ENDIAN ? MD_REG_FIRST + 1 : MD_REG_FIRST)
1650
1651 /* FPSW_REGNUM is the single condition code used if !ISA_HAS_8CC.
1652    If ISA_HAS_8CC, it should not be used, and an arbitrary ST_REG
1653    should be used instead.  */
1654 #define FPSW_REGNUM     ST_REG_FIRST
1655
1656 #define GP_REG_P(REGNO) \
1657   ((unsigned int) ((int) (REGNO) - GP_REG_FIRST) < GP_REG_NUM)
1658 #define M16_REG_P(REGNO) \
1659   (((REGNO) >= 2 && (REGNO) <= 7) || (REGNO) == 16 || (REGNO) == 17)
1660 #define FP_REG_P(REGNO)  \
1661   ((unsigned int) ((int) (REGNO) - FP_REG_FIRST) < FP_REG_NUM)
1662 #define MD_REG_P(REGNO) \
1663   ((unsigned int) ((int) (REGNO) - MD_REG_FIRST) < MD_REG_NUM)
1664 #define ST_REG_P(REGNO) \
1665   ((unsigned int) ((int) (REGNO) - ST_REG_FIRST) < ST_REG_NUM)
1666 #define COP0_REG_P(REGNO) \
1667   ((unsigned int) ((int) (REGNO) - COP0_REG_FIRST) < COP0_REG_NUM)
1668 #define COP2_REG_P(REGNO) \
1669   ((unsigned int) ((int) (REGNO) - COP2_REG_FIRST) < COP2_REG_NUM)
1670 #define COP3_REG_P(REGNO) \
1671   ((unsigned int) ((int) (REGNO) - COP3_REG_FIRST) < COP3_REG_NUM)
1672 #define ALL_COP_REG_P(REGNO) \
1673   ((unsigned int) ((int) (REGNO) - COP0_REG_FIRST) < ALL_COP_REG_NUM)
1674 /* Test if REGNO is one of the 6 new DSP accumulators.  */
1675 #define DSP_ACC_REG_P(REGNO) \
1676   ((unsigned int) ((int) (REGNO) - DSP_ACC_REG_FIRST) < DSP_ACC_REG_NUM)
1677 /* Test if REGNO is hi, lo, or one of the 6 new DSP accumulators.  */
1678 #define ACC_REG_P(REGNO) \
1679   (MD_REG_P (REGNO) || DSP_ACC_REG_P (REGNO))
1680
1681 #define FP_REG_RTX_P(X) (REG_P (X) && FP_REG_P (REGNO (X)))
1682
1683 /* True if X is (const (unspec [(const_int 0)] UNSPEC_GP)).  This is used
1684    to initialize the mips16 gp pseudo register.  */
1685 #define CONST_GP_P(X)                           \
1686   (GET_CODE (X) == CONST                        \
1687    && GET_CODE (XEXP (X, 0)) == UNSPEC          \
1688    && XINT (XEXP (X, 0), 1) == UNSPEC_GP)
1689
1690 /* Return coprocessor number from register number.  */
1691
1692 #define COPNUM_AS_CHAR_FROM_REGNUM(REGNO)                               \
1693   (COP0_REG_P (REGNO) ? '0' : COP2_REG_P (REGNO) ? '2'                  \
1694    : COP3_REG_P (REGNO) ? '3' : '?')
1695
1696
1697 #define HARD_REGNO_NREGS(REGNO, MODE) mips_hard_regno_nregs (REGNO, MODE)
1698
1699 #define HARD_REGNO_MODE_OK(REGNO, MODE)                                 \
1700   mips_hard_regno_mode_ok[ (int)(MODE) ][ (REGNO) ]
1701
1702 #define MODES_TIEABLE_P mips_modes_tieable_p
1703
1704 /* Register to use for pushing function arguments.  */
1705 #define STACK_POINTER_REGNUM (GP_REG_FIRST + 29)
1706
1707 /* These two registers don't really exist: they get eliminated to either
1708    the stack or hard frame pointer.  */
1709 #define ARG_POINTER_REGNUM 77
1710 #define FRAME_POINTER_REGNUM 78
1711
1712 /* $30 is not available on the mips16, so we use $17 as the frame
1713    pointer.  */
1714 #define HARD_FRAME_POINTER_REGNUM \
1715   (TARGET_MIPS16 ? GP_REG_FIRST + 17 : GP_REG_FIRST + 30)
1716
1717 #define FRAME_POINTER_REQUIRED (mips_frame_pointer_required ())
1718
1719 /* Register in which static-chain is passed to a function.  */
1720 #define STATIC_CHAIN_REGNUM (GP_REG_FIRST + 15)
1721
1722 /* Registers used as temporaries in prologue/epilogue code:
1723
1724    - If a MIPS16 PIC function needs access to _gp, it first loads
1725      the value into MIPS16_PIC_TEMP and then copies it to $gp.
1726
1727    - The prologue can use MIPS_PROLOGUE_TEMP as a general temporary
1728      register.  The register must not conflict with MIPS16_PIC_TEMP.
1729
1730    - The epilogue can use MIPS_EPILOGUE_TEMP as a general temporary
1731      register.
1732
1733    If we're generating MIPS16 code, these registers must come from the
1734    core set of 8.  The prologue registers mustn't conflict with any
1735    incoming arguments, the static chain pointer, or the frame pointer.
1736    The epilogue temporary mustn't conflict with the return registers,
1737    the PIC call register ($25), the frame pointer, the EH stack adjustment,
1738    or the EH data registers.  */
1739
1740 #define MIPS16_PIC_TEMP_REGNUM (GP_REG_FIRST + 2)
1741 #define MIPS_PROLOGUE_TEMP_REGNUM (GP_REG_FIRST + 3)
1742 #define MIPS_EPILOGUE_TEMP_REGNUM (GP_REG_FIRST + (TARGET_MIPS16 ? 6 : 8))
1743
1744 #define MIPS16_PIC_TEMP gen_rtx_REG (Pmode, MIPS16_PIC_TEMP_REGNUM)
1745 #define MIPS_PROLOGUE_TEMP(MODE) gen_rtx_REG (MODE, MIPS_PROLOGUE_TEMP_REGNUM)
1746 #define MIPS_EPILOGUE_TEMP(MODE) gen_rtx_REG (MODE, MIPS_EPILOGUE_TEMP_REGNUM)
1747
1748 /* Define this macro if it is as good or better to call a constant
1749    function address than to call an address kept in a register.  */
1750 #define NO_FUNCTION_CSE 1
1751
1752 /* The ABI-defined global pointer.  Sometimes we use a different
1753    register in leaf functions: see PIC_OFFSET_TABLE_REGNUM.  */
1754 #define GLOBAL_POINTER_REGNUM (GP_REG_FIRST + 28)
1755
1756 /* We normally use $28 as the global pointer.  However, when generating
1757    n32/64 PIC, it is better for leaf functions to use a call-clobbered
1758    register instead.  They can then avoid saving and restoring $28
1759    and perhaps avoid using a frame at all.
1760
1761    When a leaf function uses something other than $28, mips_expand_prologue
1762    will modify pic_offset_table_rtx in place.  Take the register number
1763    from there after reload.  */
1764 #define PIC_OFFSET_TABLE_REGNUM \
1765   (reload_completed ? REGNO (pic_offset_table_rtx) : GLOBAL_POINTER_REGNUM)
1766
1767 #define PIC_FUNCTION_ADDR_REGNUM (GP_REG_FIRST + 25)
1768 \f
1769 /* Define the classes of registers for register constraints in the
1770    machine description.  Also define ranges of constants.
1771
1772    One of the classes must always be named ALL_REGS and include all hard regs.
1773    If there is more than one class, another class must be named NO_REGS
1774    and contain no registers.
1775
1776    The name GENERAL_REGS must be the name of a class (or an alias for
1777    another name such as ALL_REGS).  This is the class of registers
1778    that is allowed by "g" or "r" in a register constraint.
1779    Also, registers outside this class are allocated only when
1780    instructions express preferences for them.
1781
1782    The classes must be numbered in nondecreasing order; that is,
1783    a larger-numbered class must never be contained completely
1784    in a smaller-numbered class.
1785
1786    For any two classes, it is very desirable that there be another
1787    class that represents their union.  */
1788
1789 enum reg_class
1790 {
1791   NO_REGS,                      /* no registers in set */
1792   M16_REGS,                     /* mips16 directly accessible registers */
1793   T_REG,                        /* mips16 T register ($24) */
1794   M16_T_REGS,                   /* mips16 registers plus T register */
1795   PIC_FN_ADDR_REG,              /* SVR4 PIC function address register */
1796   V1_REG,                       /* Register $v1 ($3) used for TLS access.  */
1797   LEA_REGS,                     /* Every GPR except $25 */
1798   GR_REGS,                      /* integer registers */
1799   FP_REGS,                      /* floating point registers */
1800   MD0_REG,                      /* first multiply/divide register */
1801   MD1_REG,                      /* second multiply/divide register */
1802   MD_REGS,                      /* multiply/divide registers (hi/lo) */
1803   COP0_REGS,                    /* generic coprocessor classes */
1804   COP2_REGS,
1805   COP3_REGS,
1806   ST_REGS,                      /* status registers (fp status) */
1807   DSP_ACC_REGS,                 /* DSP accumulator registers */
1808   ACC_REGS,                     /* Hi/Lo and DSP accumulator registers */
1809   FRAME_REGS,                   /* $arg and $frame */
1810   GR_AND_MD0_REGS,              /* union classes */
1811   GR_AND_MD1_REGS,
1812   GR_AND_MD_REGS,
1813   GR_AND_ACC_REGS,
1814   ALL_REGS,                     /* all registers */
1815   LIM_REG_CLASSES               /* max value + 1 */
1816 };
1817
1818 #define N_REG_CLASSES (int) LIM_REG_CLASSES
1819
1820 #define GENERAL_REGS GR_REGS
1821
1822 /* An initializer containing the names of the register classes as C
1823    string constants.  These names are used in writing some of the
1824    debugging dumps.  */
1825
1826 #define REG_CLASS_NAMES                                                 \
1827 {                                                                       \
1828   "NO_REGS",                                                            \
1829   "M16_REGS",                                                           \
1830   "T_REG",                                                              \
1831   "M16_T_REGS",                                                         \
1832   "PIC_FN_ADDR_REG",                                                    \
1833   "V1_REG",                                                             \
1834   "LEA_REGS",                                                           \
1835   "GR_REGS",                                                            \
1836   "FP_REGS",                                                            \
1837   "MD0_REG",                                                            \
1838   "MD1_REG",                                                            \
1839   "MD_REGS",                                                            \
1840   /* coprocessor registers */                                           \
1841   "COP0_REGS",                                                          \
1842   "COP2_REGS",                                                          \
1843   "COP3_REGS",                                                          \
1844   "ST_REGS",                                                            \
1845   "DSP_ACC_REGS",                                                       \
1846   "ACC_REGS",                                                           \
1847   "FRAME_REGS",                                                         \
1848   "GR_AND_MD0_REGS",                                                    \
1849   "GR_AND_MD1_REGS",                                                    \
1850   "GR_AND_MD_REGS",                                                     \
1851   "GR_AND_ACC_REGS",                                                    \
1852   "ALL_REGS"                                                            \
1853 }
1854
1855 /* An initializer containing the contents of the register classes,
1856    as integers which are bit masks.  The Nth integer specifies the
1857    contents of class N.  The way the integer MASK is interpreted is
1858    that register R is in the class if `MASK & (1 << R)' is 1.
1859
1860    When the machine has more than 32 registers, an integer does not
1861    suffice.  Then the integers are replaced by sub-initializers,
1862    braced groupings containing several integers.  Each
1863    sub-initializer must be suitable as an initializer for the type
1864    `HARD_REG_SET' which is defined in `hard-reg-set.h'.  */
1865
1866 #define REG_CLASS_CONTENTS                                                                              \
1867 {                                                                                                       \
1868   { 0x00000000, 0x00000000, 0x00000000, 0x00000000, 0x00000000, 0x00000000 },   /* NO_REGS */           \
1869   { 0x000300fc, 0x00000000, 0x00000000, 0x00000000, 0x00000000, 0x00000000 },   /* M16_REGS */          \
1870   { 0x01000000, 0x00000000, 0x00000000, 0x00000000, 0x00000000, 0x00000000 },   /* T_REG */             \
1871   { 0x010300fc, 0x00000000, 0x00000000, 0x00000000, 0x00000000, 0x00000000 },   /* M16_T_REGS */        \
1872   { 0x02000000, 0x00000000, 0x00000000, 0x00000000, 0x00000000, 0x00000000 },   /* PIC_FN_ADDR_REG */   \
1873   { 0x00000008, 0x00000000, 0x00000000, 0x00000000, 0x00000000, 0x00000000 },   /* V1_REG */            \
1874   { 0xfdffffff, 0x00000000, 0x00000000, 0x00000000, 0x00000000, 0x00000000 },   /* LEA_REGS */          \
1875   { 0xffffffff, 0x00000000, 0x00000000, 0x00000000, 0x00000000, 0x00000000 },   /* GR_REGS */           \
1876   { 0x00000000, 0xffffffff, 0x00000000, 0x00000000, 0x00000000, 0x00000000 },   /* FP_REGS */           \
1877   { 0x00000000, 0x00000000, 0x00000001, 0x00000000, 0x00000000, 0x00000000 },   /* MD0_REG */           \
1878   { 0x00000000, 0x00000000, 0x00000002, 0x00000000, 0x00000000, 0x00000000 },   /* MD1_REG */           \
1879   { 0x00000000, 0x00000000, 0x00000003, 0x00000000, 0x00000000, 0x00000000 },   /* MD_REGS */           \
1880   { 0x00000000, 0x00000000, 0xffff0000, 0x0000ffff, 0x00000000, 0x00000000 },   /* COP0_REGS */         \
1881   { 0x00000000, 0x00000000, 0x00000000, 0xffff0000, 0x0000ffff, 0x00000000 },   /* COP2_REGS */         \
1882   { 0x00000000, 0x00000000, 0x00000000, 0x00000000, 0xffff0000, 0x0000ffff },   /* COP3_REGS */         \
1883   { 0x00000000, 0x00000000, 0x000007f8, 0x00000000, 0x00000000, 0x00000000 },   /* ST_REGS */           \
1884   { 0x00000000, 0x00000000, 0x00000000, 0x00000000, 0x00000000, 0x003f0000 },   /* DSP_ACC_REGS */      \
1885   { 0x00000000, 0x00000000, 0x00000003, 0x00000000, 0x00000000, 0x003f0000 },   /* ACC_REGS */          \
1886   { 0x00000000, 0x00000000, 0x00006000, 0x00000000, 0x00000000, 0x00000000 },   /* FRAME_REGS */        \
1887   { 0xffffffff, 0x00000000, 0x00000001, 0x00000000, 0x00000000, 0x00000000 },   /* GR_AND_MD0_REGS */   \
1888   { 0xffffffff, 0x00000000, 0x00000002, 0x00000000, 0x00000000, 0x00000000 },   /* GR_AND_MD1_REGS */   \
1889   { 0xffffffff, 0x00000000, 0x00000003, 0x00000000, 0x00000000, 0x00000000 },   /* GR_AND_MD_REGS */    \
1890   { 0xffffffff, 0x00000000, 0x00000003, 0x00000000, 0x00000000, 0x003f0000 },   /* GR_AND_ACC_REGS */   \
1891   { 0xffffffff, 0xffffffff, 0xffff67ff, 0xffffffff, 0xffffffff, 0x0fffffff }    /* ALL_REGS */          \
1892 }
1893
1894
1895 /* A C expression whose value is a register class containing hard
1896    register REGNO.  In general there is more that one such class;
1897    choose a class which is "minimal", meaning that no smaller class
1898    also contains the register.  */
1899
1900 #define REGNO_REG_CLASS(REGNO) mips_regno_to_class[ (REGNO) ]
1901
1902 /* A macro whose definition is the name of the class to which a
1903    valid base register must belong.  A base register is one used in
1904    an address which is the register value plus a displacement.  */
1905
1906 #define BASE_REG_CLASS  (TARGET_MIPS16 ? M16_REGS : GR_REGS)
1907
1908 /* A macro whose definition is the name of the class to which a
1909    valid index register must belong.  An index register is one used
1910    in an address where its value is either multiplied by a scale
1911    factor or added to another register (as well as added to a
1912    displacement).  */
1913
1914 #define INDEX_REG_CLASS NO_REGS
1915
1916 /* When SMALL_REGISTER_CLASSES is nonzero, the compiler allows
1917    registers explicitly used in the rtl to be used as spill registers
1918    but prevents the compiler from extending the lifetime of these
1919    registers.  */
1920
1921 #define SMALL_REGISTER_CLASSES (TARGET_MIPS16)
1922
1923 /* We generally want to put call-clobbered registers ahead of
1924    call-saved ones.  (IRA expects this.)  */
1925
1926 #define REG_ALLOC_ORDER                                                 \
1927 { /* Call-clobbered GPRs.  */                                           \
1928    1,  2,  3,  4,  5,  6,  7,  8,  9, 10, 11, 12, 13, 14, 15,           \
1929   24, 25, 31,                                                           \
1930   /* The global pointer.  This is call-clobbered for o32 and o64        \
1931      abicalls, call-saved for n32 and n64 abicalls, and a program       \
1932      invariant otherwise.  Putting it between the call-clobbered        \
1933      and call-saved registers should cope with all eventualities.  */   \
1934   28,                                                                   \
1935   /* Call-saved GPRs.  */                                               \
1936   16, 17, 18, 19, 20, 21, 22, 23, 30,                                   \
1937   /* GPRs that can never be exposed to the register allocator.  */      \
1938    0, 26, 27, 29,                                                       \
1939   /* Call-clobbered FPRs.  */                                           \
1940   32, 33, 34, 35, 36, 37, 38, 39, 40, 41, 42, 43, 44, 45, 46, 47,       \
1941   48, 49, 50, 51,                                                       \
1942   /* FPRs that are usually call-saved.  The odd ones are actually       \
1943      call-clobbered for n32, but listing them ahead of the even         \
1944      registers might encourage the register allocator to fragment       \
1945      the available FPR pairs.  We need paired FPRs to store long        \
1946      doubles, so it isn't clear that using a different order            \
1947      for n32 would be a win.  */                                        \
1948   52, 53, 54, 55, 56, 57, 58, 59, 60, 61, 62, 63,                       \
1949   /* None of the remaining classes have defined call-saved              \
1950      registers.  */                                                     \
1951   64, 65, 66, 67, 68, 69, 70, 71, 72, 73, 74, 75, 76, 77, 78, 79,       \
1952   80, 81, 82, 83, 84, 85, 86, 87, 88, 89, 90, 91, 92, 93, 94, 95,       \
1953   96, 97, 98, 99, 100,101,102,103,104,105,106,107,108,109,110,111,      \
1954   112,113,114,115,116,117,118,119,120,121,122,123,124,125,126,127,      \
1955   128,129,130,131,132,133,134,135,136,137,138,139,140,141,142,143,      \
1956   144,145,146,147,148,149,150,151,152,153,154,155,156,157,158,159,      \
1957   160,161,162,163,164,165,166,167,168,169,170,171,172,173,174,175,      \
1958   176,177,178,179,180,181,182,183,184,185,186,187                       \
1959 }
1960
1961 /* ORDER_REGS_FOR_LOCAL_ALLOC is a macro which permits reg_alloc_order
1962    to be rearranged based on a particular function.  On the mips16, we
1963    want to allocate $24 (T_REG) before other registers for
1964    instructions for which it is possible.  */
1965
1966 #define ORDER_REGS_FOR_LOCAL_ALLOC mips_order_regs_for_local_alloc ()
1967
1968 /* True if VALUE is an unsigned 6-bit number.  */
1969
1970 #define UIMM6_OPERAND(VALUE) \
1971   (((VALUE) & ~(unsigned HOST_WIDE_INT) 0x3f) == 0)
1972
1973 /* True if VALUE is a signed 10-bit number.  */
1974
1975 #define IMM10_OPERAND(VALUE) \
1976   ((unsigned HOST_WIDE_INT) (VALUE) + 0x200 < 0x400)
1977
1978 /* True if VALUE is a signed 16-bit number.  */
1979
1980 #define SMALL_OPERAND(VALUE) \
1981   ((unsigned HOST_WIDE_INT) (VALUE) + 0x8000 < 0x10000)
1982
1983 /* True if VALUE is an unsigned 16-bit number.  */
1984
1985 #define SMALL_OPERAND_UNSIGNED(VALUE) \
1986   (((VALUE) & ~(unsigned HOST_WIDE_INT) 0xffff) == 0)
1987
1988 /* True if VALUE can be loaded into a register using LUI.  */
1989
1990 #define LUI_OPERAND(VALUE)                                      \
1991   (((VALUE) | 0x7fff0000) == 0x7fff0000                         \
1992    || ((VALUE) | 0x7fff0000) + 0x10000 == 0)
1993
1994 /* Return a value X with the low 16 bits clear, and such that
1995    VALUE - X is a signed 16-bit value.  */
1996
1997 #define CONST_HIGH_PART(VALUE) \
1998   (((VALUE) + 0x8000) & ~(unsigned HOST_WIDE_INT) 0xffff)
1999
2000 #define CONST_LOW_PART(VALUE) \
2001   ((VALUE) - CONST_HIGH_PART (VALUE))
2002
2003 #define SMALL_INT(X) SMALL_OPERAND (INTVAL (X))
2004 #define SMALL_INT_UNSIGNED(X) SMALL_OPERAND_UNSIGNED (INTVAL (X))
2005 #define LUI_INT(X) LUI_OPERAND (INTVAL (X))
2006
2007 #define PREFERRED_RELOAD_CLASS(X,CLASS)                                 \
2008   mips_preferred_reload_class (X, CLASS)
2009
2010 /* The HI and LO registers can only be reloaded via the general
2011    registers.  Condition code registers can only be loaded to the
2012    general registers, and from the floating point registers.  */
2013
2014 #define SECONDARY_INPUT_RELOAD_CLASS(CLASS, MODE, X)                    \
2015   mips_secondary_reload_class (CLASS, MODE, X, true)
2016 #define SECONDARY_OUTPUT_RELOAD_CLASS(CLASS, MODE, X)                   \
2017   mips_secondary_reload_class (CLASS, MODE, X, false)
2018
2019 /* Return the maximum number of consecutive registers
2020    needed to represent mode MODE in a register of class CLASS.  */
2021
2022 #define CLASS_MAX_NREGS(CLASS, MODE) mips_class_max_nregs (CLASS, MODE)
2023
2024 #define CANNOT_CHANGE_MODE_CLASS(FROM, TO, CLASS) \
2025   mips_cannot_change_mode_class (FROM, TO, CLASS)
2026 \f
2027 /* Stack layout; function entry, exit and calling.  */
2028
2029 #define STACK_GROWS_DOWNWARD
2030
2031 /* The offset of the first local variable from the beginning of the frame.
2032    See mips_compute_frame_info for details about the frame layout.  */
2033
2034 #define STARTING_FRAME_OFFSET                                           \
2035   (crtl->outgoing_args_size                                     \
2036    + (TARGET_CALL_CLOBBERED_GP ? MIPS_STACK_ALIGN (UNITS_PER_WORD) : 0))
2037
2038 #define RETURN_ADDR_RTX mips_return_addr
2039
2040 /* Mask off the MIPS16 ISA bit in unwind addresses.
2041
2042    The reason for this is a little subtle.  When unwinding a call,
2043    we are given the call's return address, which on most targets
2044    is the address of the following instruction.  However, what we
2045    actually want to find is the EH region for the call itself.
2046    The target-independent unwind code therefore searches for "RA - 1".
2047
2048    In the MIPS16 case, RA is always an odd-valued (ISA-encoded) address.
2049    RA - 1 is therefore the real (even-valued) start of the return
2050    instruction.  EH region labels are usually odd-valued MIPS16 symbols
2051    too, so a search for an even address within a MIPS16 region would
2052    usually work.
2053
2054    However, there is an exception.  If the end of an EH region is also
2055    the end of a function, the end label is allowed to be even.  This is
2056    necessary because a following non-MIPS16 function may also need EH
2057    information for its first instruction.
2058
2059    Thus a MIPS16 region may be terminated by an ISA-encoded or a
2060    non-ISA-encoded address.  This probably isn't ideal, but it is
2061    the traditional (legacy) behavior.  It is therefore only safe
2062    to search MIPS EH regions for an _odd-valued_ address.
2063
2064    Masking off the ISA bit means that the target-independent code
2065    will search for "(RA & -2) - 1", which is guaranteed to be odd.  */
2066 #define MASK_RETURN_ADDR GEN_INT (-2)
2067
2068
2069 /* Similarly, don't use the least-significant bit to tell pointers to
2070    code from vtable index.  */
2071
2072 #define TARGET_PTRMEMFUNC_VBIT_LOCATION ptrmemfunc_vbit_in_delta
2073
2074 /* The eliminations to $17 are only used for mips16 code.  See the
2075    definition of HARD_FRAME_POINTER_REGNUM.  */
2076
2077 #define ELIMINABLE_REGS                                                 \
2078 {{ ARG_POINTER_REGNUM,   STACK_POINTER_REGNUM},                         \
2079  { ARG_POINTER_REGNUM,   GP_REG_FIRST + 30},                            \
2080  { ARG_POINTER_REGNUM,   GP_REG_FIRST + 17},                            \
2081  { FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM},                         \
2082  { FRAME_POINTER_REGNUM, GP_REG_FIRST + 30},                            \
2083  { FRAME_POINTER_REGNUM, GP_REG_FIRST + 17}}
2084
2085 /* Make sure that we're not trying to eliminate to the wrong hard frame
2086    pointer.  */
2087 #define CAN_ELIMINATE(FROM, TO) \
2088   ((TO) == HARD_FRAME_POINTER_REGNUM || (TO) == STACK_POINTER_REGNUM)
2089
2090 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET) \
2091   (OFFSET) = mips_initial_elimination_offset ((FROM), (TO))
2092
2093 /* Allocate stack space for arguments at the beginning of each function.  */
2094 #define ACCUMULATE_OUTGOING_ARGS 1
2095
2096 /* The argument pointer always points to the first argument.  */
2097 #define FIRST_PARM_OFFSET(FNDECL) 0
2098
2099 /* o32 and o64 reserve stack space for all argument registers.  */
2100 #define REG_PARM_STACK_SPACE(FNDECL)                    \
2101   (TARGET_OLDABI                                        \
2102    ? (MAX_ARGS_IN_REGISTERS * UNITS_PER_WORD)           \
2103    : 0)
2104
2105 /* Define this if it is the responsibility of the caller to
2106    allocate the area reserved for arguments passed in registers.
2107    If `ACCUMULATE_OUTGOING_ARGS' is also defined, the only effect
2108    of this macro is to determine whether the space is included in
2109    `crtl->outgoing_args_size'.  */
2110 #define OUTGOING_REG_PARM_STACK_SPACE(FNTYPE) 1
2111
2112 #define STACK_BOUNDARY (TARGET_NEWABI ? 128 : 64)
2113 \f
2114 #define RETURN_POPS_ARGS(FUNDECL,FUNTYPE,SIZE) 0
2115
2116 /* Symbolic macros for the registers used to return integer and floating
2117    point values.  */
2118
2119 #define GP_RETURN (GP_REG_FIRST + 2)
2120 #define FP_RETURN ((TARGET_SOFT_FLOAT) ? GP_RETURN : (FP_REG_FIRST + 0))
2121
2122 #define MAX_ARGS_IN_REGISTERS (TARGET_OLDABI ? 4 : 8)
2123
2124 /* Symbolic macros for the first/last argument registers.  */
2125
2126 #define GP_ARG_FIRST (GP_REG_FIRST + 4)
2127 #define GP_ARG_LAST  (GP_ARG_FIRST + MAX_ARGS_IN_REGISTERS - 1)
2128 #define FP_ARG_FIRST (FP_REG_FIRST + 12)
2129 #define FP_ARG_LAST  (FP_ARG_FIRST + MAX_ARGS_IN_REGISTERS - 1)
2130
2131 #define LIBCALL_VALUE(MODE) \
2132   mips_function_value (NULL_TREE, MODE)
2133
2134 #define FUNCTION_VALUE(VALTYPE, FUNC) \
2135   mips_function_value (VALTYPE, VOIDmode)
2136
2137 /* 1 if N is a possible register number for a function value.
2138    On the MIPS, R2 R3 and F0 F2 are the only register thus used.
2139    Currently, R2 and F0 are only implemented here (C has no complex type)  */
2140
2141 #define FUNCTION_VALUE_REGNO_P(N) ((N) == GP_RETURN || (N) == FP_RETURN \
2142   || (LONG_DOUBLE_TYPE_SIZE == 128 && FP_RETURN != GP_RETURN \
2143       && (N) == FP_RETURN + 2))
2144
2145 /* 1 if N is a possible register number for function argument passing.
2146    We have no FP argument registers when soft-float.  When FP registers
2147    are 32 bits, we can't directly reference the odd numbered ones.  */
2148
2149 #define FUNCTION_ARG_REGNO_P(N)                                 \
2150   ((IN_RANGE((N), GP_ARG_FIRST, GP_ARG_LAST)                    \
2151     || (IN_RANGE((N), FP_ARG_FIRST, FP_ARG_LAST)))              \
2152    && !fixed_regs[N])
2153 \f
2154 /* This structure has to cope with two different argument allocation
2155    schemes.  Most MIPS ABIs view the arguments as a structure, of which
2156    the first N words go in registers and the rest go on the stack.  If I
2157    < N, the Ith word might go in Ith integer argument register or in a
2158    floating-point register.  For these ABIs, we only need to remember
2159    the offset of the current argument into the structure.
2160
2161    The EABI instead allocates the integer and floating-point arguments
2162    separately.  The first N words of FP arguments go in FP registers,
2163    the rest go on the stack.  Likewise, the first N words of the other
2164    arguments go in integer registers, and the rest go on the stack.  We
2165    need to maintain three counts: the number of integer registers used,
2166    the number of floating-point registers used, and the number of words
2167    passed on the stack.
2168
2169    We could keep separate information for the two ABIs (a word count for
2170    the standard ABIs, and three separate counts for the EABI).  But it
2171    seems simpler to view the standard ABIs as forms of EABI that do not
2172    allocate floating-point registers.
2173
2174    So for the standard ABIs, the first N words are allocated to integer
2175    registers, and mips_function_arg decides on an argument-by-argument
2176    basis whether that argument should really go in an integer register,
2177    or in a floating-point one.  */
2178
2179 typedef struct mips_args {
2180   /* Always true for varargs functions.  Otherwise true if at least
2181      one argument has been passed in an integer register.  */
2182   int gp_reg_found;
2183
2184   /* The number of arguments seen so far.  */
2185   unsigned int arg_number;
2186
2187   /* The number of integer registers used so far.  For all ABIs except
2188      EABI, this is the number of words that have been added to the
2189      argument structure, limited to MAX_ARGS_IN_REGISTERS.  */
2190   unsigned int num_gprs;
2191
2192   /* For EABI, the number of floating-point registers used so far.  */
2193   unsigned int num_fprs;
2194
2195   /* The number of words passed on the stack.  */
2196   unsigned int stack_words;
2197
2198   /* On the mips16, we need to keep track of which floating point
2199      arguments were passed in general registers, but would have been
2200      passed in the FP regs if this were a 32-bit function, so that we
2201      can move them to the FP regs if we wind up calling a 32-bit
2202      function.  We record this information in fp_code, encoded in base
2203      four.  A zero digit means no floating point argument, a one digit
2204      means an SFmode argument, and a two digit means a DFmode argument,
2205      and a three digit is not used.  The low order digit is the first
2206      argument.  Thus 6 == 1 * 4 + 2 means a DFmode argument followed by
2207      an SFmode argument.  ??? A more sophisticated approach will be
2208      needed if MIPS_ABI != ABI_32.  */
2209   int fp_code;
2210
2211   /* True if the function has a prototype.  */
2212   int prototype;
2213 } CUMULATIVE_ARGS;
2214
2215 /* Initialize a variable CUM of type CUMULATIVE_ARGS
2216    for a call to a function whose data type is FNTYPE.
2217    For a library call, FNTYPE is 0.  */
2218
2219 #define INIT_CUMULATIVE_ARGS(CUM, FNTYPE, LIBNAME, INDIRECT, N_NAMED_ARGS) \
2220   mips_init_cumulative_args (&CUM, FNTYPE)
2221
2222 /* Update the data in CUM to advance over an argument
2223    of mode MODE and data type TYPE.
2224    (TYPE is null for libcalls where that information may not be available.)  */
2225
2226 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED) \
2227   mips_function_arg_advance (&CUM, MODE, TYPE, NAMED)
2228
2229 /* Determine where to put an argument to a function.
2230    Value is zero to push the argument on the stack,
2231    or a hard register in which to store the argument.
2232
2233    MODE is the argument's machine mode.
2234    TYPE is the data type of the argument (as a tree).
2235     This is null for libcalls where that information may
2236     not be available.
2237    CUM is a variable of type CUMULATIVE_ARGS which gives info about
2238     the preceding args and about the function being called.
2239    NAMED is nonzero if this argument is a named parameter
2240     (otherwise it is an extra parameter matching an ellipsis).  */
2241
2242 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED) \
2243   mips_function_arg (&CUM, MODE, TYPE, NAMED)
2244
2245 #define FUNCTION_ARG_BOUNDARY mips_function_arg_boundary
2246
2247 #define FUNCTION_ARG_PADDING(MODE, TYPE) \
2248   (mips_pad_arg_upward (MODE, TYPE) ? upward : downward)
2249
2250 #define BLOCK_REG_PADDING(MODE, TYPE, FIRST) \
2251   (mips_pad_reg_upward (MODE, TYPE) ? upward : downward)
2252
2253 /* True if using EABI and varargs can be passed in floating-point
2254    registers.  Under these conditions, we need a more complex form
2255    of va_list, which tracks GPR, FPR and stack arguments separately.  */
2256 #define EABI_FLOAT_VARARGS_P \
2257         (mips_abi == ABI_EABI && UNITS_PER_FPVALUE >= UNITS_PER_DOUBLE)
2258
2259 \f
2260 /* Say that the epilogue uses the return address register.  Note that
2261    in the case of sibcalls, the values "used by the epilogue" are
2262    considered live at the start of the called function.
2263
2264    If using a GOT, say that the epilogue also uses GOT_VERSION_REGNUM.
2265    See the comment above load_call<mode> for details.  */
2266 #define EPILOGUE_USES(REGNO) \
2267   ((REGNO) == 31 || (TARGET_USE_GOT && (REGNO) == GOT_VERSION_REGNUM))
2268
2269 /* Treat LOC as a byte offset from the stack pointer and round it up
2270    to the next fully-aligned offset.  */
2271 #define MIPS_STACK_ALIGN(LOC) \
2272   (TARGET_NEWABI ? ((LOC) + 15) & -16 : ((LOC) + 7) & -8)
2273
2274 \f
2275 /* Output assembler code to FILE to increment profiler label # LABELNO
2276    for profiling a function entry.  */
2277
2278 #define FUNCTION_PROFILER(FILE, LABELNO)                                \
2279 {                                                                       \
2280   if (TARGET_MIPS16)                                                    \
2281     sorry ("mips16 function profiling");                                \
2282   if (TARGET_LONG_CALLS)                                                \
2283     {                                                                   \
2284       /*  For TARGET_LONG_CALLS use $3 for the address of _mcount.  */  \
2285       if (Pmode == DImode)                                              \
2286         fprintf (FILE, "\tdla\t%s,_mcount\n", reg_names[GP_REG_FIRST + 3]); \
2287       else                                                              \
2288         fprintf (FILE, "\tla\t%s,_mcount\n", reg_names[GP_REG_FIRST + 3]); \
2289     }                                                                   \
2290   fprintf (FILE, "\t.set\tnoat\n");                                     \
2291   fprintf (FILE, "\tmove\t%s,%s\t\t# save current return address\n",    \
2292            reg_names[GP_REG_FIRST + 1], reg_names[GP_REG_FIRST + 31]);  \
2293   /* _mcount treats $2 as the static chain register.  */                \
2294   if (cfun->static_chain_decl != NULL)                                  \
2295     fprintf (FILE, "\tmove\t%s,%s\n", reg_names[2],                     \
2296              reg_names[STATIC_CHAIN_REGNUM]);                           \
2297   if (!TARGET_NEWABI)                                                   \
2298     {                                                                   \
2299       fprintf (FILE,                                                    \
2300                "\t%s\t%s,%s,%d\t\t# _mcount pops 2 words from  stack\n", \
2301                TARGET_64BIT ? "dsubu" : "subu",                         \
2302                reg_names[STACK_POINTER_REGNUM],                         \
2303                reg_names[STACK_POINTER_REGNUM],                         \
2304                Pmode == DImode ? 16 : 8);                               \
2305     }                                                                   \
2306   if (TARGET_LONG_CALLS)                                                \
2307     fprintf (FILE, "\tjalr\t%s\n", reg_names[GP_REG_FIRST + 3]);        \
2308   else                                                                  \
2309     fprintf (FILE, "\tjal\t_mcount\n");                                 \
2310   fprintf (FILE, "\t.set\tat\n");                                       \
2311   /* _mcount treats $2 as the static chain register.  */                \
2312   if (cfun->static_chain_decl != NULL)                                  \
2313     fprintf (FILE, "\tmove\t%s,%s\n", reg_names[STATIC_CHAIN_REGNUM],   \
2314              reg_names[2]);                                             \
2315 }
2316
2317 /* The profiler preserves all interesting registers, including $31.  */
2318 #define MIPS_SAVE_REG_FOR_PROFILING_P(REGNO) false
2319
2320 /* No mips port has ever used the profiler counter word, so don't emit it
2321    or the label for it.  */
2322
2323 #define NO_PROFILE_COUNTERS 1
2324
2325 /* Define this macro if the code for function profiling should come
2326    before the function prologue.  Normally, the profiling code comes
2327    after.  */
2328
2329 /* #define PROFILE_BEFORE_PROLOGUE */
2330
2331 /* EXIT_IGNORE_STACK should be nonzero if, when returning from a function,
2332    the stack pointer does not matter.  The value is tested only in
2333    functions that have frame pointers.
2334    No definition is equivalent to always zero.  */
2335
2336 #define EXIT_IGNORE_STACK 1
2337
2338 \f
2339 /* A C statement to output, on the stream FILE, assembler code for a
2340    block of data that contains the constant parts of a trampoline.
2341    This code should not include a label--the label is taken care of
2342    automatically.  */
2343
2344 #define TRAMPOLINE_TEMPLATE(STREAM)                                     \
2345 {                                                                       \
2346   if (ptr_mode == DImode)                                               \
2347     fprintf (STREAM, "\t.word\t0x03e0082d\t\t# dmove   $1,$31\n");      \
2348   else                                                                  \
2349     fprintf (STREAM, "\t.word\t0x03e00821\t\t# move   $1,$31\n");       \
2350   fprintf (STREAM, "\t.word\t0x04110001\t\t# bgezal $0,.+8\n");         \
2351   fprintf (STREAM, "\t.word\t0x00000000\t\t# nop\n");                   \
2352   if (ptr_mode == DImode)                                               \
2353     {                                                                   \
2354       fprintf (STREAM, "\t.word\t0xdff90014\t\t# ld     $25,20($31)\n"); \
2355       fprintf (STREAM, "\t.word\t0xdfef001c\t\t# ld     $15,28($31)\n"); \
2356     }                                                                   \
2357   else                                                                  \
2358     {                                                                   \
2359       fprintf (STREAM, "\t.word\t0x8ff90010\t\t# lw     $25,16($31)\n"); \
2360       fprintf (STREAM, "\t.word\t0x8fef0014\t\t# lw     $15,20($31)\n"); \
2361     }                                                                   \
2362   fprintf (STREAM, "\t.word\t0x03200008\t\t# jr     $25\n");            \
2363   if (ptr_mode == DImode)                                               \
2364     {                                                                   \
2365       fprintf (STREAM, "\t.word\t0x0020f82d\t\t# dmove   $31,$1\n");    \
2366       fprintf (STREAM, "\t.word\t0x00000000\t\t# <padding>\n");         \
2367       fprintf (STREAM, "\t.dword\t0x00000000\t\t# <function address>\n"); \
2368       fprintf (STREAM, "\t.dword\t0x00000000\t\t# <static chain value>\n"); \
2369     }                                                                   \
2370   else                                                                  \
2371     {                                                                   \
2372       fprintf (STREAM, "\t.word\t0x0020f821\t\t# move   $31,$1\n");     \
2373       fprintf (STREAM, "\t.word\t0x00000000\t\t# <function address>\n"); \
2374       fprintf (STREAM, "\t.word\t0x00000000\t\t# <static chain value>\n"); \
2375     }                                                                   \
2376 }
2377
2378 /* A C expression for the size in bytes of the trampoline, as an
2379    integer.  */
2380
2381 #define TRAMPOLINE_SIZE (ptr_mode == DImode ? 48 : 36)
2382
2383 /* Alignment required for trampolines, in bits.  */
2384
2385 #define TRAMPOLINE_ALIGNMENT GET_MODE_BITSIZE (ptr_mode)
2386
2387 /* INITIALIZE_TRAMPOLINE calls this library function to flush
2388    program and data caches.  */
2389
2390 #ifndef CACHE_FLUSH_FUNC
2391 #define CACHE_FLUSH_FUNC "_flush_cache"
2392 #endif
2393
2394 #define MIPS_ICACHE_SYNC(ADDR, SIZE)                                    \
2395   /* Flush both caches.  We need to flush the data cache in case        \
2396      the system has a write-back cache.  */                             \
2397   emit_library_call (gen_rtx_SYMBOL_REF (Pmode, mips_cache_flush_func), \
2398                      0, VOIDmode, 3, ADDR, Pmode, SIZE, Pmode,          \
2399                      GEN_INT (3), TYPE_MODE (integer_type_node))
2400
2401 /* A C statement to initialize the variable parts of a trampoline.
2402    ADDR is an RTX for the address of the trampoline; FNADDR is an
2403    RTX for the address of the nested function; STATIC_CHAIN is an
2404    RTX for the static chain value that should be passed to the
2405    function when it is called.  */
2406
2407 #define INITIALIZE_TRAMPOLINE(ADDR, FUNC, CHAIN)                            \
2408 {                                                                           \
2409   rtx func_addr, chain_addr, end_addr;                                      \
2410                                                                             \
2411   func_addr = plus_constant (ADDR, ptr_mode == DImode ? 32 : 28);           \
2412   chain_addr = plus_constant (func_addr, GET_MODE_SIZE (ptr_mode));         \
2413   mips_emit_move (gen_rtx_MEM (ptr_mode, func_addr), FUNC);                 \
2414   mips_emit_move (gen_rtx_MEM (ptr_mode, chain_addr), CHAIN);               \
2415   end_addr = gen_reg_rtx (Pmode);                                           \
2416   emit_insn (gen_add3_insn (end_addr, copy_rtx (ADDR),                      \
2417                             GEN_INT (TRAMPOLINE_SIZE)));                    \
2418   emit_insn (gen_clear_cache (copy_rtx (ADDR), end_addr));                  \
2419 }
2420 \f
2421 /* Addressing modes, and classification of registers for them.  */
2422
2423 #define REGNO_OK_FOR_INDEX_P(REGNO) 0
2424 #define REGNO_MODE_OK_FOR_BASE_P(REGNO, MODE) \
2425   mips_regno_mode_ok_for_base_p (REGNO, MODE, 1)
2426
2427 /* The macros REG_OK_FOR..._P assume that the arg is a REG rtx
2428    and check its validity for a certain class.
2429    We have two alternate definitions for each of them.
2430    The usual definition accepts all pseudo regs; the other rejects them all.
2431    The symbol REG_OK_STRICT causes the latter definition to be used.
2432
2433    Most source files want to accept pseudo regs in the hope that
2434    they will get allocated to the class that the insn wants them to be in.
2435    Some source files that are used after register allocation
2436    need to be strict.  */
2437
2438 #ifndef REG_OK_STRICT
2439 #define REG_MODE_OK_FOR_BASE_P(X, MODE) \
2440   mips_regno_mode_ok_for_base_p (REGNO (X), MODE, 0)
2441 #else
2442 #define REG_MODE_OK_FOR_BASE_P(X, MODE) \
2443   mips_regno_mode_ok_for_base_p (REGNO (X), MODE, 1)
2444 #endif
2445
2446 #define REG_OK_FOR_INDEX_P(X) 0
2447
2448 \f
2449 /* Maximum number of registers that can appear in a valid memory address.  */
2450
2451 #define MAX_REGS_PER_ADDRESS 1
2452
2453 #ifdef REG_OK_STRICT
2454 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, ADDR) \
2455 {                                               \
2456   if (mips_legitimate_address_p (MODE, X, 1))   \
2457     goto ADDR;                                  \
2458 }
2459 #else
2460 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, ADDR) \
2461 {                                               \
2462   if (mips_legitimate_address_p (MODE, X, 0))   \
2463     goto ADDR;                                  \
2464 }
2465 #endif
2466
2467 /* Check for constness inline but use mips_legitimate_address_p
2468    to check whether a constant really is an address.  */
2469
2470 #define CONSTANT_ADDRESS_P(X) \
2471   (CONSTANT_P (X) && mips_legitimate_address_p (SImode, X, 0))
2472
2473 #define LEGITIMATE_CONSTANT_P(X) (mips_const_insns (X) > 0)
2474
2475 #define LEGITIMIZE_ADDRESS(X,OLDX,MODE,WIN)                     \
2476   do {                                                          \
2477     if (mips_legitimize_address (&(X), MODE))                   \
2478       goto WIN;                                                 \
2479   } while (0)
2480
2481
2482 /* A C statement or compound statement with a conditional `goto
2483    LABEL;' executed if memory address X (an RTX) can have different
2484    meanings depending on the machine mode of the memory reference it
2485    is used for.
2486
2487    Autoincrement and autodecrement addresses typically have
2488    mode-dependent effects because the amount of the increment or
2489    decrement is the size of the operand being addressed.  Some
2490    machines have other mode-dependent addresses.  Many RISC machines
2491    have no mode-dependent addresses.
2492
2493    You may assume that ADDR is a valid address for the machine.  */
2494
2495 #define GO_IF_MODE_DEPENDENT_ADDRESS(ADDR,LABEL) {}
2496
2497 /* This handles the magic '..CURRENT_FUNCTION' symbol, which means
2498    'the start of the function that this code is output in'.  */
2499
2500 #define ASM_OUTPUT_LABELREF(FILE,NAME)  \
2501   if (strcmp (NAME, "..CURRENT_FUNCTION") == 0)                         \
2502     asm_fprintf ((FILE), "%U%s",                                        \
2503                  XSTR (XEXP (DECL_RTL (current_function_decl), 0), 0)); \
2504   else                                                                  \
2505     asm_fprintf ((FILE), "%U%s", (NAME))
2506 \f
2507 /* Flag to mark a function decl symbol that requires a long call.  */
2508 #define SYMBOL_FLAG_LONG_CALL   (SYMBOL_FLAG_MACH_DEP << 0)
2509 #define SYMBOL_REF_LONG_CALL_P(X)                                       \
2510   ((SYMBOL_REF_FLAGS (X) & SYMBOL_FLAG_LONG_CALL) != 0)
2511
2512 /* This flag marks functions that cannot be lazily bound.  */
2513 #define SYMBOL_FLAG_BIND_NOW (SYMBOL_FLAG_MACH_DEP << 1)
2514 #define SYMBOL_REF_BIND_NOW_P(RTX) \
2515   ((SYMBOL_REF_FLAGS (RTX) & SYMBOL_FLAG_BIND_NOW) != 0)
2516
2517 /* True if we're generating a form of MIPS16 code in which jump tables
2518    are stored in the text section and encoded as 16-bit PC-relative
2519    offsets.  This is only possible when general text loads are allowed,
2520    since the table access itself will be an "lh" instruction.  */
2521 /* ??? 16-bit offsets can overflow in large functions.  */
2522 #define TARGET_MIPS16_SHORT_JUMP_TABLES TARGET_MIPS16_TEXT_LOADS
2523
2524 #define JUMP_TABLES_IN_TEXT_SECTION TARGET_MIPS16_SHORT_JUMP_TABLES
2525
2526 #define CASE_VECTOR_MODE (TARGET_MIPS16_SHORT_JUMP_TABLES ? HImode : ptr_mode)
2527
2528 #define CASE_VECTOR_PC_RELATIVE TARGET_MIPS16_SHORT_JUMP_TABLES
2529
2530 /* Define this as 1 if `char' should by default be signed; else as 0.  */
2531 #ifndef DEFAULT_SIGNED_CHAR
2532 #define DEFAULT_SIGNED_CHAR 1
2533 #endif
2534
2535 /* Although LDC1 and SDC1 provide 64-bit moves on 32-bit targets,
2536    we generally don't want to use them for copying arbitrary data.
2537    A single N-word move is usually the same cost as N single-word moves.  */
2538 #define MOVE_MAX UNITS_PER_WORD
2539 #define MAX_MOVE_MAX 8
2540
2541 /* Define this macro as a C expression which is nonzero if
2542    accessing less than a word of memory (i.e. a `char' or a
2543    `short') is no faster than accessing a word of memory, i.e., if
2544    such access require more than one instruction or if there is no
2545    difference in cost between byte and (aligned) word loads.
2546
2547    On RISC machines, it tends to generate better code to define
2548    this as 1, since it avoids making a QI or HI mode register.
2549
2550    But, generating word accesses for -mips16 is generally bad as shifts
2551    (often extended) would be needed for byte accesses.  */
2552 #define SLOW_BYTE_ACCESS (!TARGET_MIPS16)
2553
2554 /* Define this to be nonzero if shift instructions ignore all but the low-order
2555    few bits.  */
2556 #define SHIFT_COUNT_TRUNCATED 1
2557
2558 /* Value is 1 if truncating an integer of INPREC bits to OUTPREC bits
2559    is done just by pretending it is already truncated.  */
2560 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC) \
2561   (TARGET_64BIT ? ((INPREC) <= 32 || (OUTPREC) > 32) : 1)
2562
2563
2564 /* Specify the machine mode that pointers have.
2565    After generation of rtl, the compiler makes no further distinction
2566    between pointers and any other objects of this machine mode.  */
2567
2568 #ifndef Pmode
2569 #define Pmode (TARGET_64BIT && TARGET_LONG64 ? DImode : SImode)
2570 #endif
2571
2572 /* Give call MEMs SImode since it is the "most permissive" mode
2573    for both 32-bit and 64-bit targets.  */
2574
2575 #define FUNCTION_MODE SImode
2576
2577 \f
2578 /* A C expression for the cost of moving data from a register in
2579    class FROM to one in class TO.  The classes are expressed using
2580    the enumeration values such as `GENERAL_REGS'.  A value of 2 is
2581    the default; other values are interpreted relative to that.
2582
2583    It is not required that the cost always equal 2 when FROM is the
2584    same as TO; on some machines it is expensive to move between
2585    registers if they are not general registers.
2586
2587    If reload sees an insn consisting of a single `set' between two
2588    hard registers, and if `REGISTER_MOVE_COST' applied to their
2589    classes returns a value of 2, reload does not check to ensure
2590    that the constraints of the insn are met.  Setting a cost of
2591    other than 2 will allow reload to verify that the constraints are
2592    met.  You should do this if the `movM' pattern's constraints do
2593    not allow such copying.  */
2594
2595 #define REGISTER_MOVE_COST(MODE, FROM, TO)                              \
2596   mips_register_move_cost (MODE, FROM, TO)
2597
2598 #define MEMORY_MOVE_COST(MODE,CLASS,TO_P) \
2599   (mips_cost->memory_latency                    \
2600    + memory_move_secondary_cost ((MODE), (CLASS), (TO_P)))
2601
2602 /* Define if copies to/from condition code registers should be avoided.
2603
2604    This is needed for the MIPS because reload_outcc is not complete;
2605    it needs to handle cases where the source is a general or another
2606    condition code register.  */
2607 #define AVOID_CCMODE_COPIES
2608
2609 /* A C expression for the cost of a branch instruction.  A value of
2610    1 is the default; other values are interpreted relative to that.  */
2611
2612 #define BRANCH_COST(speed_p, predictable_p) mips_branch_cost
2613 #define LOGICAL_OP_NON_SHORT_CIRCUIT 0
2614
2615 /* If defined, modifies the length assigned to instruction INSN as a
2616    function of the context in which it is used.  LENGTH is an lvalue
2617    that contains the initially computed length of the insn and should
2618    be updated with the correct length of the insn.  */
2619 #define ADJUST_INSN_LENGTH(INSN, LENGTH) \
2620   ((LENGTH) = mips_adjust_insn_length ((INSN), (LENGTH)))
2621
2622 /* Return the asm template for a non-MIPS16 conditional branch instruction.
2623    OPCODE is the opcode's mnemonic and OPERANDS is the asm template for
2624    its operands.  */
2625 #define MIPS_BRANCH(OPCODE, OPERANDS) \
2626   "%*" OPCODE "%?\t" OPERANDS "%/"
2627
2628 /* Return the asm template for a call.  INSN is the instruction's mnemonic
2629    ("j" or "jal"), OPERANDS are its operands, and OPNO is the operand number
2630    of the target.
2631
2632    When generating GOT code without explicit relocation operators,
2633    all calls should use assembly macros.  Otherwise, all indirect
2634    calls should use "jr" or "jalr"; we will arrange to restore $gp
2635    afterwards if necessary.  Finally, we can only generate direct
2636    calls for -mabicalls by temporarily switching to non-PIC mode.  */
2637 #define MIPS_CALL(INSN, OPERANDS, OPNO)                         \
2638   (TARGET_USE_GOT && !TARGET_EXPLICIT_RELOCS                    \
2639    ? "%*" INSN "\t%" #OPNO "%/"                                 \
2640    : REG_P (OPERANDS[OPNO])                                     \
2641    ? "%*" INSN "r\t%" #OPNO "%/"                                \
2642    : TARGET_ABICALLS_PIC2                                       \
2643    ? (".option\tpic0\n\t"                                       \
2644       "%*" INSN "\t%" #OPNO "%/\n\t"                            \
2645       ".option\tpic2")                                          \
2646    : "%*" INSN "\t%" #OPNO "%/")
2647 \f
2648 /* Control the assembler format that we output.  */
2649
2650 /* Output to assembler file text saying following lines
2651    may contain character constants, extra white space, comments, etc.  */
2652
2653 #ifndef ASM_APP_ON
2654 #define ASM_APP_ON " #APP\n"
2655 #endif
2656
2657 /* Output to assembler file text saying following lines
2658    no longer contain unusual constructs.  */
2659
2660 #ifndef ASM_APP_OFF
2661 #define ASM_APP_OFF " #NO_APP\n"
2662 #endif
2663
2664 #define REGISTER_NAMES                                                     \
2665 { "$0",   "$1",   "$2",   "$3",   "$4",   "$5",   "$6",   "$7",            \
2666   "$8",   "$9",   "$10",  "$11",  "$12",  "$13",  "$14",  "$15",           \
2667   "$16",  "$17",  "$18",  "$19",  "$20",  "$21",  "$22",  "$23",           \
2668   "$24",  "$25",  "$26",  "$27",  "$28",  "$sp",  "$fp",  "$31",           \
2669   "$f0",  "$f1",  "$f2",  "$f3",  "$f4",  "$f5",  "$f6",  "$f7",           \
2670   "$f8",  "$f9",  "$f10", "$f11", "$f12", "$f13", "$f14", "$f15",          \
2671   "$f16", "$f17", "$f18", "$f19", "$f20", "$f21", "$f22", "$f23",          \
2672   "$f24", "$f25", "$f26", "$f27", "$f28", "$f29", "$f30", "$f31",          \
2673   "hi",   "lo",   "",     "$fcc0","$fcc1","$fcc2","$fcc3","$fcc4",         \
2674   "$fcc5","$fcc6","$fcc7","", "", "$arg", "$frame", "$fakec",              \
2675   "$c0r0", "$c0r1", "$c0r2", "$c0r3", "$c0r4", "$c0r5", "$c0r6", "$c0r7",  \
2676   "$c0r8", "$c0r9", "$c0r10","$c0r11","$c0r12","$c0r13","$c0r14","$c0r15", \
2677   "$c0r16","$c0r17","$c0r18","$c0r19","$c0r20","$c0r21","$c0r22","$c0r23", \
2678   "$c0r24","$c0r25","$c0r26","$c0r27","$c0r28","$c0r29","$c0r30","$c0r31", \
2679   "$c2r0", "$c2r1", "$c2r2", "$c2r3", "$c2r4", "$c2r5", "$c2r6", "$c2r7",  \
2680   "$c2r8", "$c2r9", "$c2r10","$c2r11","$c2r12","$c2r13","$c2r14","$c2r15", \
2681   "$c2r16","$c2r17","$c2r18","$c2r19","$c2r20","$c2r21","$c2r22","$c2r23", \
2682   "$c2r24","$c2r25","$c2r26","$c2r27","$c2r28","$c2r29","$c2r30","$c2r31", \
2683   "$c3r0", "$c3r1", "$c3r2", "$c3r3", "$c3r4", "$c3r5", "$c3r6", "$c3r7",  \
2684   "$c3r8", "$c3r9", "$c3r10","$c3r11","$c3r12","$c3r13","$c3r14","$c3r15", \
2685   "$c3r16","$c3r17","$c3r18","$c3r19","$c3r20","$c3r21","$c3r22","$c3r23", \
2686   "$c3r24","$c3r25","$c3r26","$c3r27","$c3r28","$c3r29","$c3r30","$c3r31", \
2687   "$ac1hi","$ac1lo","$ac2hi","$ac2lo","$ac3hi","$ac3lo","$dsp_po","$dsp_sc", \
2688   "$dsp_ca","$dsp_ou","$dsp_cc","$dsp_ef" }
2689
2690 /* List the "software" names for each register.  Also list the numerical
2691    names for $fp and $sp.  */
2692
2693 #define ADDITIONAL_REGISTER_NAMES                                       \
2694 {                                                                       \
2695   { "$29",      29 + GP_REG_FIRST },                                    \
2696   { "$30",      30 + GP_REG_FIRST },                                    \
2697   { "at",        1 + GP_REG_FIRST },                                    \
2698   { "v0",        2 + GP_REG_FIRST },                                    \
2699   { "v1",        3 + GP_REG_FIRST },                                    \
2700   { "a0",        4 + GP_REG_FIRST },                                    \
2701   { "a1",        5 + GP_REG_FIRST },                                    \
2702   { "a2",        6 + GP_REG_FIRST },                                    \
2703   { "a3",        7 + GP_REG_FIRST },                                    \
2704   { "t0",        8 + GP_REG_FIRST },                                    \
2705   { "t1",        9 + GP_REG_FIRST },                                    \
2706   { "t2",       10 + GP_REG_FIRST },                                    \
2707   { "t3",       11 + GP_REG_FIRST },                                    \
2708   { "t4",       12 + GP_REG_FIRST },                                    \
2709   { "t5",       13 + GP_REG_FIRST },                                    \
2710   { "t6",       14 + GP_REG_FIRST },                                    \
2711   { "t7",       15 + GP_REG_FIRST },                                    \
2712   { "s0",       16 + GP_REG_FIRST },                                    \
2713   { "s1",       17 + GP_REG_FIRST },                                    \
2714   { "s2",       18 + GP_REG_FIRST },                                    \
2715   { "s3",       19 + GP_REG_FIRST },                                    \
2716   { "s4",       20 + GP_REG_FIRST },                                    \
2717   { "s5",       21 + GP_REG_FIRST },                                    \
2718   { "s6",       22 + GP_REG_FIRST },                                    \
2719   { "s7",       23 + GP_REG_FIRST },                                    \
2720   { "t8",       24 + GP_REG_FIRST },                                    \
2721   { "t9",       25 + GP_REG_FIRST },                                    \
2722   { "k0",       26 + GP_REG_FIRST },                                    \
2723   { "k1",       27 + GP_REG_FIRST },                                    \
2724   { "gp",       28 + GP_REG_FIRST },                                    \
2725   { "sp",       29 + GP_REG_FIRST },                                    \
2726   { "fp",       30 + GP_REG_FIRST },                                    \
2727   { "ra",       31 + GP_REG_FIRST },                                    \
2728   ALL_COP_ADDITIONAL_REGISTER_NAMES                                     \
2729 }
2730
2731 /* This is meant to be redefined in the host dependent files.  It is a
2732    set of alternative names and regnums for mips coprocessors.  */
2733
2734 #define ALL_COP_ADDITIONAL_REGISTER_NAMES
2735
2736 #define PRINT_OPERAND mips_print_operand
2737 #define PRINT_OPERAND_PUNCT_VALID_P(CODE) mips_print_operand_punct[CODE]
2738 #define PRINT_OPERAND_ADDRESS mips_print_operand_address
2739
2740 /* A C statement, to be executed after all slot-filler instructions
2741    have been output.  If necessary, call `dbr_sequence_length' to
2742    determine the number of slots filled in a sequence (zero if not
2743    currently outputting a sequence), to decide how many no-ops to
2744    output, or whatever.
2745
2746    Don't define this macro if it has nothing to do, but it is
2747    helpful in reading assembly output if the extent of the delay
2748    sequence is made explicit (e.g. with white space).
2749
2750    Note that output routines for instructions with delay slots must
2751    be prepared to deal with not being output as part of a sequence
2752    (i.e.  when the scheduling pass is not run, or when no slot
2753    fillers could be found.)  The variable `final_sequence' is null
2754    when not processing a sequence, otherwise it contains the
2755    `sequence' rtx being output.  */
2756
2757 #define DBR_OUTPUT_SEQEND(STREAM)                                       \
2758 do                                                                      \
2759   {                                                                     \
2760     if (set_nomacro > 0 && --set_nomacro == 0)                          \
2761       fputs ("\t.set\tmacro\n", STREAM);                                \
2762                                                                         \
2763     if (set_noreorder > 0 && --set_noreorder == 0)                      \
2764       fputs ("\t.set\treorder\n", STREAM);                              \
2765                                                                         \
2766     fputs ("\n", STREAM);                                               \
2767   }                                                                     \
2768 while (0)
2769
2770 /* How to tell the debugger about changes of source files.  */
2771 #define ASM_OUTPUT_SOURCE_FILENAME mips_output_filename
2772
2773 /* mips-tfile does not understand .stabd directives.  */
2774 #define DBX_OUTPUT_SOURCE_LINE(STREAM, LINE, COUNTER) do {      \
2775   dbxout_begin_stabn_sline (LINE);                              \
2776   dbxout_stab_value_internal_label ("LM", &COUNTER);            \
2777 } while (0)
2778
2779 /* Use .loc directives for SDB line numbers.  */
2780 #define SDB_OUTPUT_SOURCE_LINE(STREAM, LINE)                    \
2781   fprintf (STREAM, "\t.loc\t%d %d\n", num_source_filenames, LINE)
2782
2783 /* The MIPS implementation uses some labels for its own purpose.  The
2784    following lists what labels are created, and are all formed by the
2785    pattern $L[a-z].*.  The machine independent portion of GCC creates
2786    labels matching:  $L[A-Z][0-9]+ and $L[0-9]+.
2787
2788         LM[0-9]+        Silicon Graphics/ECOFF stabs label before each stmt.
2789         $Lb[0-9]+       Begin blocks for MIPS debug support
2790         $Lc[0-9]+       Label for use in s<xx> operation.
2791         $Le[0-9]+       End blocks for MIPS debug support  */
2792
2793 #undef ASM_DECLARE_OBJECT_NAME
2794 #define ASM_DECLARE_OBJECT_NAME(STREAM, NAME, DECL) \
2795   mips_declare_object (STREAM, NAME, "", ":\n")
2796
2797 /* Globalizing directive for a label.  */
2798 #define GLOBAL_ASM_OP "\t.globl\t"
2799
2800 /* This says how to define a global common symbol.  */
2801
2802 #define ASM_OUTPUT_ALIGNED_DECL_COMMON mips_output_aligned_decl_common
2803
2804 /* This says how to define a local common symbol (i.e., not visible to
2805    linker).  */
2806
2807 #ifndef ASM_OUTPUT_ALIGNED_LOCAL
2808 #define ASM_OUTPUT_ALIGNED_LOCAL(STREAM, NAME, SIZE, ALIGN) \
2809   mips_declare_common_object (STREAM, NAME, "\n\t.lcomm\t", SIZE, ALIGN, false)
2810 #endif
2811
2812 /* This says how to output an external.  It would be possible not to
2813    output anything and let undefined symbol become external. However
2814    the assembler uses length information on externals to allocate in
2815    data/sdata bss/sbss, thereby saving exec time.  */
2816
2817 #undef ASM_OUTPUT_EXTERNAL
2818 #define ASM_OUTPUT_EXTERNAL(STREAM,DECL,NAME) \
2819   mips_output_external(STREAM,DECL,NAME)
2820
2821 /* This is how to declare a function name.  The actual work of
2822    emitting the label is moved to function_prologue, so that we can
2823    get the line number correctly emitted before the .ent directive,
2824    and after any .file directives.  Define as empty so that the function
2825    is not declared before the .ent directive elsewhere.  */
2826
2827 #undef ASM_DECLARE_FUNCTION_NAME
2828 #define ASM_DECLARE_FUNCTION_NAME(STREAM,NAME,DECL)
2829
2830 /* This is how to store into the string LABEL
2831    the symbol_ref name of an internal numbered label where
2832    PREFIX is the class of label and NUM is the number within the class.
2833    This is suitable for output with `assemble_name'.  */
2834
2835 #undef ASM_GENERATE_INTERNAL_LABEL
2836 #define ASM_GENERATE_INTERNAL_LABEL(LABEL,PREFIX,NUM)                   \
2837   sprintf ((LABEL), "*%s%s%ld", (LOCAL_LABEL_PREFIX), (PREFIX), (long)(NUM))
2838
2839 /* This is how to output an element of a case-vector that is absolute.  */
2840
2841 #define ASM_OUTPUT_ADDR_VEC_ELT(STREAM, VALUE)                          \
2842   fprintf (STREAM, "\t%s\t%sL%d\n",                                     \
2843            ptr_mode == DImode ? ".dword" : ".word",                     \
2844            LOCAL_LABEL_PREFIX,                                          \
2845            VALUE)
2846
2847 /* This is how to output an element of a case-vector.  We can make the
2848    entries PC-relative in MIPS16 code and GP-relative when .gp(d)word
2849    is supported.  */
2850
2851 #define ASM_OUTPUT_ADDR_DIFF_ELT(STREAM, BODY, VALUE, REL)              \
2852 do {                                                                    \
2853   if (TARGET_MIPS16_SHORT_JUMP_TABLES)                                  \
2854     fprintf (STREAM, "\t.half\t%sL%d-%sL%d\n",                          \
2855              LOCAL_LABEL_PREFIX, VALUE, LOCAL_LABEL_PREFIX, REL);       \
2856   else if (TARGET_GPWORD)                                               \
2857     fprintf (STREAM, "\t%s\t%sL%d\n",                                   \
2858              ptr_mode == DImode ? ".gpdword" : ".gpword",               \
2859              LOCAL_LABEL_PREFIX, VALUE);                                \
2860   else if (TARGET_RTP_PIC)                                              \
2861     {                                                                   \
2862       /* Make the entry relative to the start of the function.  */      \
2863       rtx fnsym = XEXP (DECL_RTL (current_function_decl), 0);           \
2864       fprintf (STREAM, "\t%s\t%sL%d-",                                  \
2865                Pmode == DImode ? ".dword" : ".word",                    \
2866                LOCAL_LABEL_PREFIX, VALUE);                              \
2867       assemble_name (STREAM, XSTR (fnsym, 0));                          \
2868       fprintf (STREAM, "\n");                                           \
2869     }                                                                   \
2870   else                                                                  \
2871     fprintf (STREAM, "\t%s\t%sL%d\n",                                   \
2872              ptr_mode == DImode ? ".dword" : ".word",                   \
2873              LOCAL_LABEL_PREFIX, VALUE);                                \
2874 } while (0)
2875
2876 /* This is how to output an assembler line
2877    that says to advance the location counter
2878    to a multiple of 2**LOG bytes.  */
2879
2880 #define ASM_OUTPUT_ALIGN(STREAM,LOG)                                    \
2881   fprintf (STREAM, "\t.align\t%d\n", (LOG))
2882
2883 /* This is how to output an assembler line to advance the location
2884    counter by SIZE bytes.  */
2885
2886 #undef ASM_OUTPUT_SKIP
2887 #define ASM_OUTPUT_SKIP(STREAM,SIZE)                                    \
2888   fprintf (STREAM, "\t.space\t"HOST_WIDE_INT_PRINT_UNSIGNED"\n", (SIZE))
2889
2890 /* This is how to output a string.  */
2891 #undef ASM_OUTPUT_ASCII
2892 #define ASM_OUTPUT_ASCII mips_output_ascii
2893
2894 /* Output #ident as a in the read-only data section.  */
2895 #undef  ASM_OUTPUT_IDENT
2896 #define ASM_OUTPUT_IDENT(FILE, STRING)                                  \
2897 {                                                                       \
2898   const char *p = STRING;                                               \
2899   int size = strlen (p) + 1;                                            \
2900   switch_to_section (readonly_data_section);                            \
2901   assemble_string (p, size);                                            \
2902 }
2903 \f
2904 /* Default to -G 8 */
2905 #ifndef MIPS_DEFAULT_GVALUE
2906 #define MIPS_DEFAULT_GVALUE 8
2907 #endif
2908
2909 /* Define the strings to put out for each section in the object file.  */
2910 #define TEXT_SECTION_ASM_OP     "\t.text"       /* instructions */
2911 #define DATA_SECTION_ASM_OP     "\t.data"       /* large data */
2912
2913 #undef READONLY_DATA_SECTION_ASM_OP
2914 #define READONLY_DATA_SECTION_ASM_OP    "\t.rdata"      /* read-only data */
2915 \f
2916 #define ASM_OUTPUT_REG_PUSH(STREAM,REGNO)                               \
2917 do                                                                      \
2918   {                                                                     \
2919     fprintf (STREAM, "\t%s\t%s,%s,-8\n\t%s\t%s,0(%s)\n",                \
2920              TARGET_64BIT ? "daddiu" : "addiu",                         \
2921              reg_names[STACK_POINTER_REGNUM],                           \
2922              reg_names[STACK_POINTER_REGNUM],                           \
2923              TARGET_64BIT ? "sd" : "sw",                                \
2924              reg_names[REGNO],                                          \
2925              reg_names[STACK_POINTER_REGNUM]);                          \
2926   }                                                                     \
2927 while (0)
2928
2929 #define ASM_OUTPUT_REG_POP(STREAM,REGNO)                                \
2930 do                                                                      \
2931   {                                                                     \
2932     if (! set_noreorder)                                                \
2933       fprintf (STREAM, "\t.set\tnoreorder\n");                          \
2934                                                                         \
2935     fprintf (STREAM, "\t%s\t%s,0(%s)\n\t%s\t%s,%s,8\n",                 \
2936              TARGET_64BIT ? "ld" : "lw",                                \
2937              reg_names[REGNO],                                          \
2938              reg_names[STACK_POINTER_REGNUM],                           \
2939              TARGET_64BIT ? "daddu" : "addu",                           \
2940              reg_names[STACK_POINTER_REGNUM],                           \
2941              reg_names[STACK_POINTER_REGNUM]);                          \
2942                                                                         \
2943     if (! set_noreorder)                                                \
2944       fprintf (STREAM, "\t.set\treorder\n");                            \
2945   }                                                                     \
2946 while (0)
2947
2948 /* How to start an assembler comment.
2949    The leading space is important (the mips native assembler requires it).  */
2950 #ifndef ASM_COMMENT_START
2951 #define ASM_COMMENT_START " #"
2952 #endif
2953 \f
2954 /* Default definitions for size_t and ptrdiff_t.  We must override the
2955    definitions from ../svr4.h on mips-*-linux-gnu.  */
2956
2957 #undef SIZE_TYPE
2958 #define SIZE_TYPE (POINTER_SIZE == 64 ? "long unsigned int" : "unsigned int")
2959
2960 #undef PTRDIFF_TYPE
2961 #define PTRDIFF_TYPE (POINTER_SIZE == 64 ? "long int" : "int")
2962
2963 /* The maximum number of bytes that can be copied by one iteration of
2964    a movmemsi loop; see mips_block_move_loop.  */
2965 #define MIPS_MAX_MOVE_BYTES_PER_LOOP_ITER \
2966   (UNITS_PER_WORD * 4)
2967
2968 /* The maximum number of bytes that can be copied by a straight-line
2969    implementation of movmemsi; see mips_block_move_straight.  We want
2970    to make sure that any loop-based implementation will iterate at
2971    least twice.  */
2972 #define MIPS_MAX_MOVE_BYTES_STRAIGHT \
2973   (MIPS_MAX_MOVE_BYTES_PER_LOOP_ITER * 2)
2974
2975 /* The base cost of a memcpy call, for MOVE_RATIO and friends.  These
2976    values were determined experimentally by benchmarking with CSiBE.
2977    In theory, the call overhead is higher for TARGET_ABICALLS (especially
2978    for o32 where we have to restore $gp afterwards as well as make an
2979    indirect call), but in practice, bumping this up higher for
2980    TARGET_ABICALLS doesn't make much difference to code size.  */
2981
2982 #define MIPS_CALL_RATIO 8
2983
2984 /* Any loop-based implementation of movmemsi will have at least
2985    MIPS_MAX_MOVE_BYTES_STRAIGHT / UNITS_PER_WORD memory-to-memory
2986    moves, so allow individual copies of fewer elements.
2987
2988    When movmemsi is not available, use a value approximating
2989    the length of a memcpy call sequence, so that move_by_pieces
2990    will generate inline code if it is shorter than a function call.
2991    Since move_by_pieces_ninsns counts memory-to-memory moves, but
2992    we'll have to generate a load/store pair for each, halve the
2993    value of MIPS_CALL_RATIO to take that into account.  */
2994
2995 #define MOVE_RATIO(speed)                               \
2996   (HAVE_movmemsi                                        \
2997    ? MIPS_MAX_MOVE_BYTES_STRAIGHT / MOVE_MAX            \
2998    : MIPS_CALL_RATIO / 2)
2999
3000 /* movmemsi is meant to generate code that is at least as good as
3001    move_by_pieces.  However, movmemsi effectively uses a by-pieces
3002    implementation both for moves smaller than a word and for word-aligned
3003    moves of no more than MIPS_MAX_MOVE_BYTES_STRAIGHT bytes.  We should
3004    allow the tree-level optimisers to do such moves by pieces, as it
3005    often exposes other optimization opportunities.  We might as well
3006    continue to use movmemsi at the rtl level though, as it produces
3007    better code when scheduling is disabled (such as at -O).  */
3008
3009 #define MOVE_BY_PIECES_P(SIZE, ALIGN)                           \
3010   (HAVE_movmemsi                                                \
3011    ? (!currently_expanding_to_rtl                               \
3012       && ((ALIGN) < BITS_PER_WORD                               \
3013           ? (SIZE) < UNITS_PER_WORD                             \
3014           : (SIZE) <= MIPS_MAX_MOVE_BYTES_STRAIGHT))            \
3015    : (move_by_pieces_ninsns (SIZE, ALIGN, MOVE_MAX_PIECES + 1)  \
3016       < (unsigned int) MOVE_RATIO (false)))
3017
3018 /* For CLEAR_RATIO, when optimizing for size, give a better estimate
3019    of the length of a memset call, but use the default otherwise.  */
3020
3021 #define CLEAR_RATIO(speed)\
3022   ((speed) ? 15 : MIPS_CALL_RATIO)
3023
3024 /* This is similar to CLEAR_RATIO, but for a non-zero constant, so when
3025    optimizing for size adjust the ratio to account for the overhead of
3026    loading the constant and replicating it across the word.  */
3027
3028 #define SET_RATIO(speed) \
3029   ((speed) ? 15 : MIPS_CALL_RATIO - 2)
3030
3031 /* STORE_BY_PIECES_P can be used when copying a constant string, but
3032    in that case each word takes 3 insns (lui, ori, sw), or more in
3033    64-bit mode, instead of 2 (lw, sw).  For now we always fail this
3034    and let the move_by_pieces code copy the string from read-only
3035    memory.  In the future, this could be tuned further for multi-issue
3036    CPUs that can issue stores down one pipe and arithmetic instructions
3037    down another; in that case, the lui/ori/sw combination would be a
3038    win for long enough strings.  */
3039
3040 #define STORE_BY_PIECES_P(SIZE, ALIGN) 0
3041 \f
3042 #ifndef __mips16
3043 /* Since the bits of the _init and _fini function is spread across
3044    many object files, each potentially with its own GP, we must assume
3045    we need to load our GP.  We don't preserve $gp or $ra, since each
3046    init/fini chunk is supposed to initialize $gp, and crti/crtn
3047    already take care of preserving $ra and, when appropriate, $gp.  */
3048 #if (defined _ABIO32 && _MIPS_SIM == _ABIO32)
3049 #define CRT_CALL_STATIC_FUNCTION(SECTION_OP, FUNC)      \
3050    asm (SECTION_OP "\n\
3051         .set noreorder\n\
3052         bal 1f\n\
3053         nop\n\
3054 1:      .cpload $31\n\
3055         .set reorder\n\
3056         jal " USER_LABEL_PREFIX #FUNC "\n\
3057         " TEXT_SECTION_ASM_OP);
3058 #endif /* Switch to #elif when we're no longer limited by K&R C.  */
3059 #if (defined _ABIN32 && _MIPS_SIM == _ABIN32) \
3060    || (defined _ABI64 && _MIPS_SIM == _ABI64)
3061 #define CRT_CALL_STATIC_FUNCTION(SECTION_OP, FUNC)      \
3062    asm (SECTION_OP "\n\
3063         .set noreorder\n\
3064         bal 1f\n\
3065         nop\n\
3066 1:      .set reorder\n\
3067         .cpsetup $31, $2, 1b\n\
3068         jal " USER_LABEL_PREFIX #FUNC "\n\
3069         " TEXT_SECTION_ASM_OP);
3070 #endif
3071 #endif
3072
3073 #ifndef HAVE_AS_TLS
3074 #define HAVE_AS_TLS 0
3075 #endif
3076
3077 /* Return an asm string that atomically:
3078
3079      - Compares memory reference %1 to register %2 and, if they are
3080        equal, changes %1 to %3.
3081
3082      - Sets register %0 to the old value of memory reference %1.
3083
3084    SUFFIX is the suffix that should be added to "ll" and "sc" instructions
3085    and OP is the instruction that should be used to load %3 into a
3086    register.  */
3087 #define MIPS_COMPARE_AND_SWAP(SUFFIX, OP)       \
3088   "%(%<%[%|sync\n"                              \
3089   "1:\tll" SUFFIX "\t%0,%1\n"                   \
3090   "\tbne\t%0,%z2,2f\n"                          \
3091   "\t" OP "\t%@,%3\n"                           \
3092   "\tsc" SUFFIX "\t%@,%1\n"                     \
3093   "\tbeq%?\t%@,%.,1b\n"                         \
3094   "\tnop\n"                                     \
3095   "\tsync%-%]%>%)\n"                            \
3096   "2:\n"
3097
3098 /* Return an asm string that atomically:
3099
3100      - Given that %2 contains a bit mask and %3 the inverted mask and
3101        that %4 and %5 have already been ANDed with %2.
3102
3103      - Compares the bits in memory reference %1 selected by mask %2 to
3104        register %4 and, if they are equal, changes the selected bits
3105        in memory to %5.
3106
3107      - Sets register %0 to the old value of memory reference %1.
3108
3109     OPS are the instructions needed to OR %5 with %@.  */
3110 #define MIPS_COMPARE_AND_SWAP_12(OPS)           \
3111   "%(%<%[%|sync\n"                              \
3112   "1:\tll\t%0,%1\n"                             \
3113   "\tand\t%@,%0,%2\n"                           \
3114   "\tbne\t%@,%z4,2f\n"                          \
3115   "\tand\t%@,%0,%3\n"                           \
3116   OPS                                           \
3117   "\tsc\t%@,%1\n"                               \
3118   "\tbeq%?\t%@,%.,1b\n"                         \
3119   "\tnop\n"                                     \
3120   "\tsync%-%]%>%)\n"                            \
3121   "2:\n"
3122
3123 #define MIPS_COMPARE_AND_SWAP_12_ZERO_OP ""
3124 #define MIPS_COMPARE_AND_SWAP_12_NONZERO_OP "\tor\t%@,%@,%5\n"
3125
3126
3127 /* Return an asm string that atomically:
3128
3129      - Sets memory reference %0 to %0 INSN %1.
3130
3131    SUFFIX is the suffix that should be added to "ll" and "sc"
3132    instructions.  */
3133 #define MIPS_SYNC_OP(SUFFIX, INSN)              \
3134   "%(%<%[%|sync\n"                              \
3135   "1:\tll" SUFFIX "\t%@,%0\n"                   \
3136   "\t" INSN "\t%@,%@,%1\n"                      \
3137   "\tsc" SUFFIX "\t%@,%0\n"                     \
3138   "\tbeq%?\t%@,%.,1b\n"                         \
3139   "\tnop\n"                                     \
3140   "\tsync%-%]%>%)"
3141
3142 /* Return an asm string that atomically:
3143
3144      - Given that %1 contains a bit mask and %2 the inverted mask and
3145        that %3 has already been ANDed with %1.
3146
3147      - Sets the selected bits of memory reference %0 to %0 INSN %3.
3148
3149      - Uses scratch register %4.
3150
3151     NOT_OP are the optional instructions to do a bit-wise not
3152     operation in conjunction with an AND INSN to generate a sync_nand
3153     operation.  */
3154 #define MIPS_SYNC_OP_12(INSN, NOT_OP)           \
3155   "%(%<%[%|sync\n"                              \
3156   "1:\tll\t%4,%0\n"                             \
3157   "\tand\t%@,%4,%2\n"                           \
3158   NOT_OP                                        \
3159   "\t" INSN "\t%4,%4,%z3\n"                     \
3160   "\tand\t%4,%4,%1\n"                           \
3161   "\tor\t%@,%@,%4\n"                            \
3162   "\tsc\t%@,%0\n"                               \
3163   "\tbeq%?\t%@,%.,1b\n"                         \
3164   "\tnop\n"                                     \
3165   "\tsync%-%]%>%)"
3166
3167 #define MIPS_SYNC_OP_12_NOT_NOP ""
3168 #define MIPS_SYNC_OP_12_NOT_NOT "\tnor\t%4,%4,%.\n"
3169
3170 /* Return an asm string that atomically:
3171
3172      - Given that %2 contains a bit mask and %3 the inverted mask and
3173        that %4 has already been ANDed with %2.
3174
3175      - Sets the selected bits of memory reference %1 to %1 INSN %4.
3176
3177      - Sets %0 to the original value of %1.
3178
3179      - Uses scratch register %5.
3180
3181     NOT_OP are the optional instructions to do a bit-wise not
3182     operation in conjunction with an AND INSN to generate a sync_nand
3183     operation.
3184
3185     REG is used in conjunction with NOT_OP and is used to select the
3186     register operated on by the INSN.  */
3187 #define MIPS_SYNC_OLD_OP_12(INSN, NOT_OP, REG)  \
3188   "%(%<%[%|sync\n"                              \
3189   "1:\tll\t%0,%1\n"                             \
3190   "\tand\t%@,%0,%3\n"                           \
3191   NOT_OP                                        \
3192   "\t" INSN "\t%5," REG ",%z4\n"                \
3193   "\tand\t%5,%5,%2\n"                           \
3194   "\tor\t%@,%@,%5\n"                            \
3195   "\tsc\t%@,%1\n"                               \
3196   "\tbeq%?\t%@,%.,1b\n"                         \
3197   "\tnop\n"                                     \
3198   "\tsync%-%]%>%)"
3199
3200 #define MIPS_SYNC_OLD_OP_12_NOT_NOP ""
3201 #define MIPS_SYNC_OLD_OP_12_NOT_NOP_REG "%0"
3202 #define MIPS_SYNC_OLD_OP_12_NOT_NOT "\tnor\t%5,%0,%.\n"
3203 #define MIPS_SYNC_OLD_OP_12_NOT_NOT_REG "%5"
3204
3205 /* Return an asm string that atomically:
3206
3207      - Given that %2 contains a bit mask and %3 the inverted mask and
3208        that %4 has already been ANDed with %2.
3209
3210      - Sets the selected bits of memory reference %1 to %1 INSN %4.
3211
3212      - Sets %0 to the new value of %1.
3213
3214     NOT_OP are the optional instructions to do a bit-wise not
3215     operation in conjunction with an AND INSN to generate a sync_nand
3216     operation.  */
3217 #define MIPS_SYNC_NEW_OP_12(INSN, NOT_OP)       \
3218   "%(%<%[%|sync\n"                              \
3219   "1:\tll\t%0,%1\n"                             \
3220   "\tand\t%@,%0,%3\n"                           \
3221   NOT_OP                                        \
3222   "\t" INSN "\t%0,%0,%z4\n"                     \
3223   "\tand\t%0,%0,%2\n"                           \
3224   "\tor\t%@,%@,%0\n"                            \
3225   "\tsc\t%@,%1\n"                               \
3226   "\tbeq%?\t%@,%.,1b\n"                         \
3227   "\tnop\n"                                     \
3228   "\tsync%-%]%>%)"
3229
3230 #define MIPS_SYNC_NEW_OP_12_NOT_NOP ""
3231 #define MIPS_SYNC_NEW_OP_12_NOT_NOT "\tnor\t%0,%0,%.\n"
3232
3233 /* Return an asm string that atomically:
3234
3235      - Sets memory reference %1 to %1 INSN %2.
3236
3237      - Sets register %0 to the old value of memory reference %1.
3238
3239    SUFFIX is the suffix that should be added to "ll" and "sc"
3240    instructions.  */
3241 #define MIPS_SYNC_OLD_OP(SUFFIX, INSN)          \
3242   "%(%<%[%|sync\n"                              \
3243   "1:\tll" SUFFIX "\t%0,%1\n"                   \
3244   "\t" INSN "\t%@,%0,%2\n"                      \
3245   "\tsc" SUFFIX "\t%@,%1\n"                     \
3246   "\tbeq%?\t%@,%.,1b\n"                         \
3247   "\tnop\n"                                     \
3248   "\tsync%-%]%>%)"
3249
3250 /* Return an asm string that atomically:
3251
3252      - Sets memory reference %1 to %1 INSN %2.
3253
3254      - Sets register %0 to the new value of memory reference %1.
3255
3256    SUFFIX is the suffix that should be added to "ll" and "sc"
3257    instructions.  */
3258 #define MIPS_SYNC_NEW_OP(SUFFIX, INSN)          \
3259   "%(%<%[%|sync\n"                              \
3260   "1:\tll" SUFFIX "\t%0,%1\n"                   \
3261   "\t" INSN "\t%@,%0,%2\n"                      \
3262   "\tsc" SUFFIX "\t%@,%1\n"                     \
3263   "\tbeq%?\t%@,%.,1b%~\n"                       \
3264   "\t" INSN "\t%0,%0,%2\n"                      \
3265   "\tsync%-%]%>%)"
3266
3267 /* Return an asm string that atomically:
3268
3269      - Sets memory reference %0 to ~%0 AND %1.
3270
3271    SUFFIX is the suffix that should be added to "ll" and "sc"
3272    instructions.  INSN is the and instruction needed to and a register
3273    with %2.  */
3274 #define MIPS_SYNC_NAND(SUFFIX, INSN)            \
3275   "%(%<%[%|sync\n"                              \
3276   "1:\tll" SUFFIX "\t%@,%0\n"                   \
3277   "\tnor\t%@,%@,%.\n"                           \
3278   "\t" INSN "\t%@,%@,%1\n"                      \
3279   "\tsc" SUFFIX "\t%@,%0\n"                     \
3280   "\tbeq%?\t%@,%.,1b\n"                         \
3281   "\tnop\n"                                     \
3282   "\tsync%-%]%>%)"
3283
3284 /* Return an asm string that atomically:
3285
3286      - Sets memory reference %1 to ~%1 AND %2.
3287
3288      - Sets register %0 to the old value of memory reference %1.
3289
3290    SUFFIX is the suffix that should be added to "ll" and "sc"
3291    instructions.  INSN is the and instruction needed to and a register
3292    with %2.  */
3293 #define MIPS_SYNC_OLD_NAND(SUFFIX, INSN)        \
3294   "%(%<%[%|sync\n"                              \
3295   "1:\tll" SUFFIX "\t%0,%1\n"                   \
3296   "\tnor\t%@,%0,%.\n"                           \
3297   "\t" INSN "\t%@,%@,%2\n"                      \
3298   "\tsc" SUFFIX "\t%@,%1\n"                     \
3299   "\tbeq%?\t%@,%.,1b\n"                         \
3300   "\tnop\n"                                     \
3301   "\tsync%-%]%>%)"
3302
3303 /* Return an asm string that atomically:
3304
3305      - Sets memory reference %1 to ~%1 AND %2.
3306
3307      - Sets register %0 to the new value of memory reference %1.
3308
3309    SUFFIX is the suffix that should be added to "ll" and "sc"
3310    instructions.  INSN is the and instruction needed to and a register
3311    with %2.  */
3312 #define MIPS_SYNC_NEW_NAND(SUFFIX, INSN)        \
3313   "%(%<%[%|sync\n"                              \
3314   "1:\tll" SUFFIX "\t%0,%1\n"                   \
3315   "\tnor\t%0,%0,%.\n"                           \
3316   "\t" INSN "\t%@,%0,%2\n"                      \
3317   "\tsc" SUFFIX "\t%@,%1\n"                     \
3318   "\tbeq%?\t%@,%.,1b%~\n"                       \
3319   "\t" INSN "\t%0,%0,%2\n"                      \
3320   "\tsync%-%]%>%)"
3321
3322 /* Return an asm string that atomically:
3323
3324      - Sets memory reference %1 to %2.
3325
3326      - Sets register %0 to the old value of memory reference %1.
3327
3328    SUFFIX is the suffix that should be added to "ll" and "sc"
3329    instructions.  OP is the and instruction that should be used to
3330    load %2 into a register.  */
3331 #define MIPS_SYNC_EXCHANGE(SUFFIX, OP)          \
3332   "%(%<%[%|\n"                                  \
3333   "1:\tll" SUFFIX "\t%0,%1\n"                   \
3334   "\t" OP "\t%@,%2\n"                           \
3335   "\tsc" SUFFIX "\t%@,%1\n"                     \
3336   "\tbeq%?\t%@,%.,1b\n"                         \
3337   "\tnop\n"                                     \
3338   "\tsync%-%]%>%)"
3339
3340 /* Return an asm string that atomically:
3341
3342      - Given that %2 contains an inclusive mask, %3 and exclusive mask
3343        and %4 has already been ANDed with the inclusive mask.
3344
3345      - Sets bits selected by the inclusive mask of memory reference %1
3346        to %4.
3347
3348      - Sets register %0 to the old value of memory reference %1.
3349
3350     OPS are the instructions needed to OR %4 with %@.
3351
3352     Operand %2 is unused, but needed as to give the test_and_set_12
3353     insn the five operands expected by the expander.  */
3354 #define MIPS_SYNC_EXCHANGE_12(OPS)              \
3355   "%(%<%[%|\n"                                  \
3356   "1:\tll\t%0,%1\n"                             \
3357   "\tand\t%@,%0,%3\n"                           \
3358   OPS                                           \
3359   "\tsc\t%@,%1\n"                               \
3360   "\tbeq%?\t%@,%.,1b\n"                         \
3361   "\tnop\n"                                     \
3362   "\tsync%-%]%>%)"
3363
3364 #define MIPS_SYNC_EXCHANGE_12_ZERO_OP ""
3365 #define MIPS_SYNC_EXCHANGE_12_NONZERO_OP "\tor\t%@,%@,%4\n"
3366
3367 #ifndef USED_FOR_TARGET
3368 extern const enum reg_class mips_regno_to_class[];
3369 extern bool mips_hard_regno_mode_ok[][FIRST_PSEUDO_REGISTER];
3370 extern bool mips_print_operand_punct[256];
3371 extern const char *current_function_file; /* filename current function is in */
3372 extern int num_source_filenames;        /* current .file # */
3373 extern int set_noreorder;               /* # of nested .set noreorder's  */
3374 extern int set_nomacro;                 /* # of nested .set nomacro's  */
3375 extern int mips_dbx_regno[];
3376 extern int mips_dwarf_regno[];
3377 extern bool mips_split_p[];
3378 extern bool mips_split_hi_p[];
3379 extern GTY(()) rtx cmp_operands[2];
3380 extern enum processor_type mips_arch;   /* which cpu to codegen for */
3381 extern enum processor_type mips_tune;   /* which cpu to schedule for */
3382 extern int mips_isa;                    /* architectural level */
3383 extern int mips_abi;                    /* which ABI to use */
3384 extern const struct mips_cpu_info *mips_arch_info;
3385 extern const struct mips_cpu_info *mips_tune_info;
3386 extern const struct mips_rtx_cost_data *mips_cost;
3387 extern bool mips_base_mips16;
3388 extern enum mips_code_readable_setting mips_code_readable;
3389 #endif
3390
3391 /* Enable querying of DFA units.  */
3392 #define CPU_UNITS_QUERY 1